--- /srv/rebuilderd/tmp/rebuilderdAPKSFF/inputs/lambdahack_0.11.0.1-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdAPKSFF/out/lambdahack_0.11.0.1-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-11 16:07:38.000000 debian-binary │ -rw-r--r-- 0 0 0 1640 2026-02-11 16:07:38.000000 control.tar.xz │ --rw-r--r-- 0 0 0 10769504 2026-02-11 16:07:38.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 10769180 2026-02-11 16:07:38.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/games/LambdaHack │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x3b97de4 0x3b97de4 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x3b97dc4 0x3b97dc4 R E 0x1000 │ │ │ │ LOAD 0x3b987b0 0x03ba17b0 0x03ba17b0 0x2a9b40 0x2ad77c RW 0x1000 │ │ │ │ DYNAMIC 0x3b98edc 0x03ba1edc 0x03ba1edc 0x00120 0x00120 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x3b97ddc 0x03b9fddc 0x03b9fddc 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x3b97dbc 0x03b9fdbc 0x03b9fdbc 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x38c8d94 0x038d0d94 0x038d0d94 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x38c8dac 0x038d0dac 0x038d0dac 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x3b987b0 0x03ba17b0 0x03ba17b0 0x00850 0x00850 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,20 +11,20 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000e104 006104 00003c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000e140 006140 0005dc 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000e71c 00671c 000190 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000e8ac 0068ac 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000e9b4 0069b4 001590 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000ff44 007f44 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000ff50 007f50 00206c 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 00011fc0 009fc0 38bedcc 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 038d0d8c 38c8d8c 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 038d0d94 38c8d94 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 038d0dc0 38c8dc0 2cf018 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 03b9fdd8 3b97dd8 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 03b9fddc 3b97ddc 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 00011fc0 009fc0 38bede4 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 038d0da4 38c8da4 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 038d0dac 38c8dac 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 038d0dc0 38c8dc0 2ceff8 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 03b9fdb8 3b97db8 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 03b9fdbc 3b97dbc 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 03ba17b0 3b987b0 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 03ba17d0 3b987d0 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 03ba17d4 3b987d4 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 03ba17e0 3b987e0 0006fc 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 03ba1edc 3b98edc 000120 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 03ba2000 3b99000 2a0c2c 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 03e42c2c 3e39c2c 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -175,579 +175,579 @@ │ │ │ │ 171: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (3) │ │ │ │ 172: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ 173: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (3) │ │ │ │ 174: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ 175: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (2) │ │ │ │ 176: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (2) │ │ │ │ 177: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (3) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (3) │ │ │ │ - 191: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (3) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (3) │ │ │ │ - 194: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 195: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (20) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (20) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (20) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (20) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (20) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (20) │ │ │ │ - 202: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (20) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (20) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (20) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (21) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (21) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (20) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (20) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (20) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (22) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (20) │ │ │ │ - 212: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (20) │ │ │ │ - 213: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (20) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (20) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (20) │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (20) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (20) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (20) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (20) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (20) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (22) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (21) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (20) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (20) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (20) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (20) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (22) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (20) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (20) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (21) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (20) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (20) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (20) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (20) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_Linked_Version │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_Quit │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_CloseFont │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontOutline │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontHeight │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontAscent │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontDescent │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontLineSkip │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaceFamilyName │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaceStyleName │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontKerningSize │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontKerning │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontOutline │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromConstMem │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFontIndexRW │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFontIndex │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFontRW │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFont │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GlyphIsProvided │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GlyphMetrics │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaceIsFixedWidth │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontKerning │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_WasInit │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_Init │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SizeUTF8 │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontHinting │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontHinting │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontStyle │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontStyle │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SizeUNICODE │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SizeText │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaces │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_ByteSwappedUNICODE │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Solid │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Shaded │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Blended │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Solid │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Shaded │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Blended │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Solid │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Shaded │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Blended │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderGlyph_Solid │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderGlyph_Shaded │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderGlyph_Blended │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Blended_Wrapped │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Blended_Wrapped │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Blended_Wrapped │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RegisterEvents │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PumpEvents │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PeepEvents │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PushEvent │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowID │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowFromID │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DelEventWatch │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AddEventWatch │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WaitEventTimeout │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PollEvent │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WaitEvent │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Init │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Quit │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetVersion │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerNameForIndex │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsGameController │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerOpen │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerClose │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetAttached │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickInstanceID │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerMapping │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerAddMapping │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromFile │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerAddMappingsFromRW │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetAxis │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetButton │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_NumJoysticks │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNameForIndex │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickOpen │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickClose │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetButton │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetBall │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetAxis │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumAxes │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumButtons │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumBalls │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetHat │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumHats │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetScancodeName │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsScreenKeyboardShown │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasScreenKeyboardSupport │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_StopTextInput │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextInputRect │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_StartTextInput │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetModState │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyboardState │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRelativeMouseMode │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRelativeMouseMode │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WarpMouseInWindow │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WarpMouseGlobal │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeCursor │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateSystemCursor │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateColorCursor │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateCursor │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetMouseState │ │ │ │ - 354: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRelativeMouseState │ │ │ │ - 355: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetCursor │ │ │ │ - 356: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetCursor │ │ │ │ - 357: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowCursor │ │ │ │ - 358: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyWindow │ │ │ │ - 359: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowIcon │ │ │ │ - 360: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowPixelFormat │ │ │ │ - 361: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasClipboardText │ │ │ │ - 362: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HideWindow │ │ │ │ - 363: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RaiseWindow │ │ │ │ - 364: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowWindow │ │ │ │ - 365: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyRenderer │ │ │ │ - 366: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowPosition │ │ │ │ - 367: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateSoftwareRenderer │ │ │ │ - 368: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRenderer │ │ │ │ - 369: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowOpacity │ │ │ │ - 370: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowOpacity │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowSimpleMessageBox │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayBounds │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayMode │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayName │ │ │ │ - 375: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumDisplayModes │ │ │ │ - 376: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumVideoDisplays │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetClipboardText │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetClipboardText │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowData │ │ │ │ - 380: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowData │ │ │ │ - 381: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowBordersSize │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowPosition │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MinimizeWindow │ │ │ │ - 384: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowFullscreen │ │ │ │ - 385: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RestoreWindow │ │ │ │ - 386: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MaximizeWindow │ │ │ │ - 387: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowGrab │ │ │ │ - 388: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowGrab │ │ │ │ - 389: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowBordered │ │ │ │ - 390: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowFlags │ │ │ │ - 391: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateWindow │ │ │ │ - 392: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SetAttribute │ │ │ │ - 393: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowMinimumSize │ │ │ │ - 394: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowMinimumSize │ │ │ │ - 395: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowMaximumSize │ │ │ │ - 396: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowMaximumSize │ │ │ │ - 397: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowGammaRamp │ │ │ │ - 398: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowGammaRamp │ │ │ │ - 399: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsScreenSaverEnabled │ │ │ │ - 400: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnableScreenSaver │ │ │ │ - 401: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DisableScreenSaver │ │ │ │ - 402: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowTitle │ │ │ │ - 403: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowTitle │ │ │ │ - 404: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowSize │ │ │ │ - 405: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowSize │ │ │ │ - 406: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowBrightness │ │ │ │ - 407: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowBrightness │ │ │ │ - 408: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_CreateContext │ │ │ │ - 409: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_DeleteContext │ │ │ │ - 410: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SwapWindow │ │ │ │ - 411: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_MakeCurrent │ │ │ │ - 412: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetDrawableSize │ │ │ │ - 413: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetSwapInterval │ │ │ │ - 414: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SetSwapInterval │ │ │ │ - 415: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MasksToPixelFormatEnum │ │ │ │ - 416: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyTexture │ │ │ │ - 417: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockTexture │ │ │ │ - 418: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockSurface │ │ │ │ - 419: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeSurface │ │ │ │ - 420: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderPresent │ │ │ │ - 421: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderTargetSupported │ │ │ │ - 422: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertSurface │ │ │ │ - 423: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowSurface │ │ │ │ - 424: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTextureFromSurface │ │ │ │ - 425: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoint │ │ │ │ - 426: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLine │ │ │ │ - 427: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderClear │ │ │ │ - 428: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateWindowSurface │ │ │ │ - 429: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockSurface │ │ │ │ - 430: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_UnbindTexture │ │ │ │ - 431: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_BindTexture │ │ │ │ - 432: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTexture │ │ │ │ - 433: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PixelFormatEnumToMasks │ │ │ │ - 434: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurface │ │ │ │ - 435: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRendererInfo │ │ │ │ - 436: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDriverInfo │ │ │ │ - 437: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumRenderDrivers │ │ │ │ - 438: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlitScaled │ │ │ │ - 439: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoints │ │ │ │ - 440: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLines │ │ │ │ - 441: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyEx │ │ │ │ - 442: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopy │ │ │ │ - 443: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometryRaw │ │ │ │ - 444: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometry │ │ │ │ - 445: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectsF │ │ │ │ - 446: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectF │ │ │ │ - 447: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectsF │ │ │ │ - 448: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectF │ │ │ │ - 449: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointsF │ │ │ │ - 450: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointF │ │ │ │ - 451: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLinesF │ │ │ │ - 452: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLineF │ │ │ │ - 453: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyExF │ │ │ │ - 454: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyF │ │ │ │ - 455: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRects │ │ │ │ - 456: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRect │ │ │ │ - 457: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRects │ │ │ │ - 458: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRect │ │ │ │ - 459: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetPaletteColors │ │ │ │ - 460: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LoadBMP_RW │ │ │ │ - 461: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MapRGBA │ │ │ │ - 462: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRects │ │ │ │ - 463: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRect │ │ │ │ - 464: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurfaceFrom │ │ │ │ - 465: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QueryTexture │ │ │ │ - 466: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockTexture │ │ │ │ - 467: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateTexture │ │ │ │ - 468: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlit │ │ │ │ - 469: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetLogicalSize │ │ │ │ - 470: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetLogicalSize │ │ │ │ - 471: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetIntegerScale │ │ │ │ - 472: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetIntegerScale │ │ │ │ - 473: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderTarget │ │ │ │ - 474: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderTarget │ │ │ │ - 475: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceBlendMode │ │ │ │ - 476: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceBlendMode │ │ │ │ - 477: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureBlendMode │ │ │ │ - 478: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureBlendMode │ │ │ │ - 479: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureAlphaMod │ │ │ │ - 480: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureAlphaMod │ │ │ │ - 481: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureColorMod │ │ │ │ - 482: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureColorMod │ │ │ │ - 483: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetColorKey │ │ │ │ - 484: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetColorKey │ │ │ │ - 485: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRGBA │ │ │ │ - 486: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetViewport │ │ │ │ - 487: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetViewport │ │ │ │ - 488: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetClipRect │ │ │ │ - 489: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetClipRect │ │ │ │ - 490: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetScale │ │ │ │ - 491: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetScale │ │ │ │ - 492: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawColor │ │ │ │ - 493: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawColor │ │ │ │ - 494: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawBlendMode │ │ │ │ - 495: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawBlendMode │ │ │ │ - 496: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetError │ │ │ │ - 497: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_InitSubSystem │ │ │ │ - 498: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QuitSubSystem │ │ │ │ - 499: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetMainReady │ │ │ │ - 500: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WasInit │ │ │ │ - 501: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_free │ │ │ │ - 502: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AddHintCallback │ │ │ │ - 503: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ClearHints │ │ │ │ - 504: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DelHintCallback │ │ │ │ - 505: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetHint │ │ │ │ - 506: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetHint │ │ │ │ - 507: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetHintWithPriority │ │ │ │ - 508: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogGetOutputFunction │ │ │ │ - 509: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogGetPriority │ │ │ │ - 510: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogResetPriorities │ │ │ │ - 511: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogSetAllPriority │ │ │ │ - 512: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogSetOutputFunction │ │ │ │ - 513: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogSetPriority │ │ │ │ - 514: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRevision │ │ │ │ - 515: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRevisionNumber │ │ │ │ - 516: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EventState │ │ │ │ - 517: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FilterEvents │ │ │ │ - 518: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FlushEvent │ │ │ │ - 519: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FlushEvents │ │ │ │ - 520: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetEventFilter │ │ │ │ - 521: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumTouchDevices │ │ │ │ - 522: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumTouchFingers │ │ │ │ - 523: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTouchDevice │ │ │ │ - 524: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTouchFinger │ │ │ │ - 525: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasEvent │ │ │ │ - 526: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasEvents │ │ │ │ - 527: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LoadDollarTemplates │ │ │ │ - 528: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RecordGesture │ │ │ │ - 529: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SaveAllDollarTemplates │ │ │ │ - 530: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SaveDollarTemplate │ │ │ │ - 531: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetEventFilter │ │ │ │ - 532: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyFromName │ │ │ │ - 533: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyFromScancode │ │ │ │ - 534: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyName │ │ │ │ - 535: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyboardFocus │ │ │ │ - 536: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetScancodeFromKey │ │ │ │ - 537: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetScancodeFromName │ │ │ │ - 538: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsTextInputActive │ │ │ │ - 539: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetModState │ │ │ │ - 540: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CaptureMouse │ │ │ │ - 541: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDefaultCursor │ │ │ │ - 542: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetGlobalMouseState │ │ │ │ - 543: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetMouseFocus │ │ │ │ - 544: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickCurrentPowerLevel │ │ │ │ - 545: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickEventState │ │ │ │ - 546: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickFromInstanceID │ │ │ │ - 547: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetAttached │ │ │ │ - 548: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickName │ │ │ │ - 549: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickUpdate │ │ │ │ - 550: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerEventState │ │ │ │ - 551: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerFromInstanceID │ │ │ │ - 552: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetAxisFromString │ │ │ │ - 553: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetButtonFromString │ │ │ │ - 554: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetJoystick │ │ │ │ - 555: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetStringForAxis │ │ │ │ - 556: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetStringForButton │ │ │ │ - 557: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerName │ │ │ │ - 558: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerUpdate │ │ │ │ - 559: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateWindowAndRenderer │ │ │ │ - 560: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateWindowFrom │ │ │ │ - 561: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_ExtensionSupported │ │ │ │ - 562: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetAttribute │ │ │ │ - 563: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetCurrentContext │ │ │ │ - 564: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetCurrentWindow │ │ │ │ - 565: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetProcAddress │ │ │ │ - 566: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_LoadLibrary │ │ │ │ - 567: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_ResetAttributes │ │ │ │ - 568: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_UnloadLibrary │ │ │ │ - 569: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetClosestDisplayMode │ │ │ │ - 570: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetCurrentDisplayMode │ │ │ │ - 571: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetCurrentVideoDriver │ │ │ │ - 572: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDesktopDisplayMode │ │ │ │ - 573: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayDPI │ │ │ │ - 574: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayUsableBounds │ │ │ │ - 575: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetGrabbedWindow │ │ │ │ - 576: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumVideoDrivers │ │ │ │ - 577: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetVideoDriver │ │ │ │ - 578: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowDisplayIndex │ │ │ │ - 579: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowDisplayMode │ │ │ │ - 580: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowDisplayMode │ │ │ │ - 581: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowMessageBox │ │ │ │ - 582: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateWindowSurfaceRects │ │ │ │ - 583: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_VideoInit │ │ │ │ - 584: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_VideoQuit │ │ │ │ - 585: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ComposeCustomBlendMode │ │ │ │ - 586: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderer │ │ │ │ - 587: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRendererOutputSize │ │ │ │ - 588: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderIsClipEnabled │ │ │ │ - 589: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderReadPixels │ │ │ │ - 590: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateYUVTexture │ │ │ │ - 591: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AllocFormat │ │ │ │ - 592: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AllocPalette │ │ │ │ - 593: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CalculateGammaRamp │ │ │ │ - 594: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeFormat │ │ │ │ - 595: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreePalette │ │ │ │ - 596: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetPixelFormatName │ │ │ │ - 597: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRGB │ │ │ │ - 598: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MapRGB │ │ │ │ - 599: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetPixelFormatPalette │ │ │ │ - 600: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnclosePoints │ │ │ │ - 601: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasIntersection │ │ │ │ - 602: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IntersectRect │ │ │ │ - 603: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IntersectRectAndLine │ │ │ │ - 604: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnionRect │ │ │ │ - 605: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertPixels │ │ │ │ - 606: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertSurfaceFormat │ │ │ │ - 607: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetClipRect │ │ │ │ - 608: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceAlphaMod │ │ │ │ - 609: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceColorMod │ │ │ │ - 610: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LowerBlit │ │ │ │ - 611: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LowerBlitScaled │ │ │ │ - 612: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SaveBMP_RW │ │ │ │ - 613: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetClipRect │ │ │ │ - 614: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceAlphaMod │ │ │ │ - 615: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceColorMod │ │ │ │ - 616: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfacePalette │ │ │ │ - 617: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceRLE │ │ │ │ - 618: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowWMInfo │ │ │ │ - 619: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_LoadLibrary │ │ │ │ - 620: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_GetVkGetInstanceProcAddr │ │ │ │ - 621: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_UnloadLibrary │ │ │ │ - 622: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_GetInstanceExtensions │ │ │ │ - 623: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_CreateSurface │ │ │ │ - 624: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_GetDrawableSize │ │ │ │ - 625: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (3) │ │ │ │ - 626: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetDeviceGUID │ │ │ │ - 627: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUID │ │ │ │ - 628: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDFromString │ │ │ │ - 629: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDString │ │ │ │ - 630: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForAxis │ │ │ │ - 631: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForButton │ │ │ │ - 632: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerMappingForGUID │ │ │ │ - 633: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogMessage │ │ │ │ - 634: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWclose │ │ │ │ - 635: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWread │ │ │ │ - 636: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWseek │ │ │ │ - 637: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWtell │ │ │ │ - 638: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWwrite │ │ │ │ - 639: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetError │ │ │ │ - 640: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (9) │ │ │ │ - 641: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (10) │ │ │ │ - 642: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ - 643: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ - 644: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ - 645: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ - 646: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ - 647: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ - 648: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ - 649: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ - 650: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (11) │ │ │ │ - 651: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (12) │ │ │ │ - 652: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (3) │ │ │ │ - 653: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (3) │ │ │ │ - 654: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ - 655: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ - 656: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ - 657: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ - 658: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ - 659: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ - 660: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ - 661: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ - 662: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ - 663: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ - 664: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ - 665: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (3) │ │ │ │ - 666: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (3) │ │ │ │ - 667: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ - 668: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ - 669: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (3) │ │ │ │ - 670: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ - 671: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (3) │ │ │ │ - 672: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (3) │ │ │ │ - 673: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (3) │ │ │ │ - 674: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ - 675: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ - 676: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (3) │ │ │ │ - 677: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 678: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (3) │ │ │ │ - 679: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (3) │ │ │ │ - 680: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (3) │ │ │ │ - 681: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ - 682: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (3) │ │ │ │ - 683: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ - 684: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ - 685: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ - 686: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (3) │ │ │ │ - 687: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (3) │ │ │ │ - 688: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ - 689: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ - 690: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ - 691: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ - 692: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 693: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ - 694: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ - 695: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ - 696: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ - 697: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ - 698: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ - 699: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 700: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ - 701: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 702: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ - 703: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ - 704: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ - 705: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ - 706: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 707: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 708: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ - 709: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 710: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ - 711: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 712: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ - 713: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ - 714: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ - 715: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ - 716: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ - 717: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ - 718: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ - 719: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ - 720: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ - 721: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 722: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 723: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ - 724: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ - 725: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ - 726: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ - 727: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ - 728: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ - 729: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ - 730: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ - 731: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ - 732: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ - 733: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ - 734: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ - 735: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ - 736: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 737: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ - 738: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ - 739: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (15) │ │ │ │ - 740: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 741: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ - 742: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ - 743: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (3) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (3) │ │ │ │ + 181: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (3) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (3) │ │ │ │ + 184: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 185: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (20) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (20) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (20) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (20) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (20) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (20) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (20) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (20) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (20) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (21) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (21) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (20) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (20) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (20) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (22) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (20) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (20) │ │ │ │ + 203: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (20) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (20) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (20) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (20) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (20) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (20) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (20) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (20) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (22) │ │ │ │ + 212: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (21) │ │ │ │ + 213: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (20) │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (20) │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (20) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (20) │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (22) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (20) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (20) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (21) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (20) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (20) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (20) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (20) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_Linked_Version │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_Quit │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_CloseFont │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontOutline │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontHeight │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontAscent │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontDescent │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontLineSkip │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaceFamilyName │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaceStyleName │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontKerningSize │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontKerning │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontOutline │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromConstMem │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFontIndexRW │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFontIndex │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFontRW │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_OpenFont │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GlyphIsProvided │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GlyphMetrics │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaceIsFixedWidth │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontKerning │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_WasInit │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_Init │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SizeUTF8 │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontHinting │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontHinting │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SetFontStyle │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_GetFontStyle │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SizeUNICODE │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_SizeText │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_FontFaces │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_ByteSwappedUNICODE │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Solid │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Shaded │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Blended │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Solid │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Shaded │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Blended │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Solid │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Shaded │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Blended │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderGlyph_Solid │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderGlyph_Shaded │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderGlyph_Blended │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUTF8_Blended_Wrapped │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderUNICODE_Blended_Wrapped │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND TTF_RenderText_Blended_Wrapped │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RegisterEvents │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PumpEvents │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PeepEvents │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PushEvent │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowID │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowFromID │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DelEventWatch │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AddEventWatch │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WaitEventTimeout │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PollEvent │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WaitEvent │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Init │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Quit │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetVersion │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerNameForIndex │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsGameController │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerOpen │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerClose │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetAttached │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickInstanceID │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerMapping │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerAddMapping │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWFromFile │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerAddMappingsFromRW │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetAxis │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetButton │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_NumJoysticks │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNameForIndex │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickOpen │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickClose │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetButton │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetBall │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetAxis │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumAxes │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumButtons │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumBalls │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetHat │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickNumHats │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetScancodeName │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsScreenKeyboardShown │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasScreenKeyboardSupport │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_StopTextInput │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextInputRect │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_StartTextInput │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetModState │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyboardState │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRelativeMouseMode │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRelativeMouseMode │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WarpMouseInWindow │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WarpMouseGlobal │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeCursor │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateSystemCursor │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateColorCursor │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateCursor │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetMouseState │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRelativeMouseState │ │ │ │ + 345: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetCursor │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetCursor │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowCursor │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyWindow │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowIcon │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowPixelFormat │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasClipboardText │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HideWindow │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RaiseWindow │ │ │ │ + 354: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowWindow │ │ │ │ + 355: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyRenderer │ │ │ │ + 356: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowPosition │ │ │ │ + 357: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateSoftwareRenderer │ │ │ │ + 358: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRenderer │ │ │ │ + 359: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowOpacity │ │ │ │ + 360: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowOpacity │ │ │ │ + 361: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowSimpleMessageBox │ │ │ │ + 362: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayBounds │ │ │ │ + 363: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayMode │ │ │ │ + 364: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayName │ │ │ │ + 365: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumDisplayModes │ │ │ │ + 366: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumVideoDisplays │ │ │ │ + 367: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetClipboardText │ │ │ │ + 368: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetClipboardText │ │ │ │ + 369: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowData │ │ │ │ + 370: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowData │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowBordersSize │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowPosition │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MinimizeWindow │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowFullscreen │ │ │ │ + 375: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RestoreWindow │ │ │ │ + 376: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MaximizeWindow │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowGrab │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowGrab │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowBordered │ │ │ │ + 380: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowFlags │ │ │ │ + 381: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateWindow │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SetAttribute │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowMinimumSize │ │ │ │ + 384: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowMinimumSize │ │ │ │ + 385: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowMaximumSize │ │ │ │ + 386: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowMaximumSize │ │ │ │ + 387: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowGammaRamp │ │ │ │ + 388: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowGammaRamp │ │ │ │ + 389: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsScreenSaverEnabled │ │ │ │ + 390: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnableScreenSaver │ │ │ │ + 391: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DisableScreenSaver │ │ │ │ + 392: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowTitle │ │ │ │ + 393: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowTitle │ │ │ │ + 394: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowSize │ │ │ │ + 395: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowSize │ │ │ │ + 396: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowBrightness │ │ │ │ + 397: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowBrightness │ │ │ │ + 398: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_CreateContext │ │ │ │ + 399: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_DeleteContext │ │ │ │ + 400: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SwapWindow │ │ │ │ + 401: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_MakeCurrent │ │ │ │ + 402: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetDrawableSize │ │ │ │ + 403: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetSwapInterval │ │ │ │ + 404: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_SetSwapInterval │ │ │ │ + 405: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MasksToPixelFormatEnum │ │ │ │ + 406: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DestroyTexture │ │ │ │ + 407: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockTexture │ │ │ │ + 408: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnlockSurface │ │ │ │ + 409: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeSurface │ │ │ │ + 410: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderPresent │ │ │ │ + 411: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderTargetSupported │ │ │ │ + 412: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertSurface │ │ │ │ + 413: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowSurface │ │ │ │ + 414: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTextureFromSurface │ │ │ │ + 415: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoint │ │ │ │ + 416: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLine │ │ │ │ + 417: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderClear │ │ │ │ + 418: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateWindowSurface │ │ │ │ + 419: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockSurface │ │ │ │ + 420: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_UnbindTexture │ │ │ │ + 421: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_BindTexture │ │ │ │ + 422: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateTexture │ │ │ │ + 423: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_PixelFormatEnumToMasks │ │ │ │ + 424: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurface │ │ │ │ + 425: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRendererInfo │ │ │ │ + 426: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDriverInfo │ │ │ │ + 427: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumRenderDrivers │ │ │ │ + 428: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlitScaled │ │ │ │ + 429: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPoints │ │ │ │ + 430: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLines │ │ │ │ + 431: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyEx │ │ │ │ + 432: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopy │ │ │ │ + 433: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometryRaw │ │ │ │ + 434: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGeometry │ │ │ │ + 435: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectsF │ │ │ │ + 436: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRectF │ │ │ │ + 437: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectsF │ │ │ │ + 438: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRectF │ │ │ │ + 439: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointsF │ │ │ │ + 440: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawPointF │ │ │ │ + 441: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLinesF │ │ │ │ + 442: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawLineF │ │ │ │ + 443: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyExF │ │ │ │ + 444: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderCopyF │ │ │ │ + 445: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRects │ │ │ │ + 446: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderFillRect │ │ │ │ + 447: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRects │ │ │ │ + 448: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderDrawRect │ │ │ │ + 449: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetPaletteColors │ │ │ │ + 450: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LoadBMP_RW │ │ │ │ + 451: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MapRGBA │ │ │ │ + 452: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRects │ │ │ │ + 453: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FillRect │ │ │ │ + 454: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateRGBSurfaceFrom │ │ │ │ + 455: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QueryTexture │ │ │ │ + 456: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LockTexture │ │ │ │ + 457: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateTexture │ │ │ │ + 458: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpperBlit │ │ │ │ + 459: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetLogicalSize │ │ │ │ + 460: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetLogicalSize │ │ │ │ + 461: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetIntegerScale │ │ │ │ + 462: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetIntegerScale │ │ │ │ + 463: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderTarget │ │ │ │ + 464: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderTarget │ │ │ │ + 465: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceBlendMode │ │ │ │ + 466: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceBlendMode │ │ │ │ + 467: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureBlendMode │ │ │ │ + 468: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureBlendMode │ │ │ │ + 469: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureAlphaMod │ │ │ │ + 470: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureAlphaMod │ │ │ │ + 471: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetTextureColorMod │ │ │ │ + 472: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTextureColorMod │ │ │ │ + 473: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetColorKey │ │ │ │ + 474: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetColorKey │ │ │ │ + 475: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRGBA │ │ │ │ + 476: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetViewport │ │ │ │ + 477: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetViewport │ │ │ │ + 478: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetClipRect │ │ │ │ + 479: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetClipRect │ │ │ │ + 480: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderSetScale │ │ │ │ + 481: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderGetScale │ │ │ │ + 482: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawColor │ │ │ │ + 483: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawColor │ │ │ │ + 484: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetRenderDrawBlendMode │ │ │ │ + 485: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderDrawBlendMode │ │ │ │ + 486: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetError │ │ │ │ + 487: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_InitSubSystem │ │ │ │ + 488: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_QuitSubSystem │ │ │ │ + 489: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetMainReady │ │ │ │ + 490: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_WasInit │ │ │ │ + 491: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_free │ │ │ │ + 492: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AddHintCallback │ │ │ │ + 493: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ClearHints │ │ │ │ + 494: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_DelHintCallback │ │ │ │ + 495: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetHint │ │ │ │ + 496: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetHint │ │ │ │ + 497: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetHintWithPriority │ │ │ │ + 498: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogGetOutputFunction │ │ │ │ + 499: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogGetPriority │ │ │ │ + 500: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogResetPriorities │ │ │ │ + 501: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogSetAllPriority │ │ │ │ + 502: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogSetOutputFunction │ │ │ │ + 503: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogSetPriority │ │ │ │ + 504: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRevision │ │ │ │ + 505: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRevisionNumber │ │ │ │ + 506: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EventState │ │ │ │ + 507: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FilterEvents │ │ │ │ + 508: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FlushEvent │ │ │ │ + 509: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FlushEvents │ │ │ │ + 510: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetEventFilter │ │ │ │ + 511: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumTouchDevices │ │ │ │ + 512: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumTouchFingers │ │ │ │ + 513: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTouchDevice │ │ │ │ + 514: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetTouchFinger │ │ │ │ + 515: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasEvent │ │ │ │ + 516: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasEvents │ │ │ │ + 517: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LoadDollarTemplates │ │ │ │ + 518: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RecordGesture │ │ │ │ + 519: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SaveAllDollarTemplates │ │ │ │ + 520: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SaveDollarTemplate │ │ │ │ + 521: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetEventFilter │ │ │ │ + 522: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyFromName │ │ │ │ + 523: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyFromScancode │ │ │ │ + 524: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyName │ │ │ │ + 525: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetKeyboardFocus │ │ │ │ + 526: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetScancodeFromKey │ │ │ │ + 527: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetScancodeFromName │ │ │ │ + 528: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IsTextInputActive │ │ │ │ + 529: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetModState │ │ │ │ + 530: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CaptureMouse │ │ │ │ + 531: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDefaultCursor │ │ │ │ + 532: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetGlobalMouseState │ │ │ │ + 533: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetMouseFocus │ │ │ │ + 534: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickCurrentPowerLevel │ │ │ │ + 535: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickEventState │ │ │ │ + 536: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickFromInstanceID │ │ │ │ + 537: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetAttached │ │ │ │ + 538: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickName │ │ │ │ + 539: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickUpdate │ │ │ │ + 540: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerEventState │ │ │ │ + 541: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerFromInstanceID │ │ │ │ + 542: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetAxisFromString │ │ │ │ + 543: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetButtonFromString │ │ │ │ + 544: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetJoystick │ │ │ │ + 545: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetStringForAxis │ │ │ │ + 546: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetStringForButton │ │ │ │ + 547: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerName │ │ │ │ + 548: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerUpdate │ │ │ │ + 549: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateWindowAndRenderer │ │ │ │ + 550: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CreateWindowFrom │ │ │ │ + 551: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_ExtensionSupported │ │ │ │ + 552: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetAttribute │ │ │ │ + 553: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetCurrentContext │ │ │ │ + 554: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetCurrentWindow │ │ │ │ + 555: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_GetProcAddress │ │ │ │ + 556: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_LoadLibrary │ │ │ │ + 557: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_ResetAttributes │ │ │ │ + 558: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GL_UnloadLibrary │ │ │ │ + 559: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetClosestDisplayMode │ │ │ │ + 560: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetCurrentDisplayMode │ │ │ │ + 561: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetCurrentVideoDriver │ │ │ │ + 562: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDesktopDisplayMode │ │ │ │ + 563: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayDPI │ │ │ │ + 564: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetDisplayUsableBounds │ │ │ │ + 565: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetGrabbedWindow │ │ │ │ + 566: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetNumVideoDrivers │ │ │ │ + 567: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetVideoDriver │ │ │ │ + 568: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowDisplayIndex │ │ │ │ + 569: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowDisplayMode │ │ │ │ + 570: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetWindowDisplayMode │ │ │ │ + 571: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ShowMessageBox │ │ │ │ + 572: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateWindowSurfaceRects │ │ │ │ + 573: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_VideoInit │ │ │ │ + 574: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_VideoQuit │ │ │ │ + 575: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ComposeCustomBlendMode │ │ │ │ + 576: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRenderer │ │ │ │ + 577: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRendererOutputSize │ │ │ │ + 578: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderIsClipEnabled │ │ │ │ + 579: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RenderReadPixels │ │ │ │ + 580: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UpdateYUVTexture │ │ │ │ + 581: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AllocFormat │ │ │ │ + 582: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_AllocPalette │ │ │ │ + 583: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_CalculateGammaRamp │ │ │ │ + 584: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreeFormat │ │ │ │ + 585: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_FreePalette │ │ │ │ + 586: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetPixelFormatName │ │ │ │ + 587: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetRGB │ │ │ │ + 588: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_MapRGB │ │ │ │ + 589: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetPixelFormatPalette │ │ │ │ + 590: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_EnclosePoints │ │ │ │ + 591: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_HasIntersection │ │ │ │ + 592: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IntersectRect │ │ │ │ + 593: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_IntersectRectAndLine │ │ │ │ + 594: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_UnionRect │ │ │ │ + 595: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertPixels │ │ │ │ + 596: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_ConvertSurfaceFormat │ │ │ │ + 597: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetClipRect │ │ │ │ + 598: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceAlphaMod │ │ │ │ + 599: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetSurfaceColorMod │ │ │ │ + 600: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LowerBlit │ │ │ │ + 601: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LowerBlitScaled │ │ │ │ + 602: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SaveBMP_RW │ │ │ │ + 603: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetClipRect │ │ │ │ + 604: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceAlphaMod │ │ │ │ + 605: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceColorMod │ │ │ │ + 606: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfacePalette │ │ │ │ + 607: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetSurfaceRLE │ │ │ │ + 608: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GetWindowWMInfo │ │ │ │ + 609: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_LoadLibrary │ │ │ │ + 610: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_GetVkGetInstanceProcAddr │ │ │ │ + 611: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_UnloadLibrary │ │ │ │ + 612: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_GetInstanceExtensions │ │ │ │ + 613: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_CreateSurface │ │ │ │ + 614: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_Vulkan_GetDrawableSize │ │ │ │ + 615: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (3) │ │ │ │ + 616: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetDeviceGUID │ │ │ │ + 617: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUID │ │ │ │ + 618: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDFromString │ │ │ │ + 619: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_JoystickGetGUIDString │ │ │ │ + 620: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForAxis │ │ │ │ + 621: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerGetBindForButton │ │ │ │ + 622: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_GameControllerMappingForGUID │ │ │ │ + 623: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_LogMessage │ │ │ │ + 624: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWclose │ │ │ │ + 625: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWread │ │ │ │ + 626: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWseek │ │ │ │ + 627: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWtell │ │ │ │ + 628: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_RWwrite │ │ │ │ + 629: 00000000 0 FUNC GLOBAL DEFAULT UND SDL_SetError │ │ │ │ + 630: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ + 631: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (9) │ │ │ │ + 632: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (10) │ │ │ │ + 633: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ + 634: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (11) │ │ │ │ + 635: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ + 636: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ + 637: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ + 638: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ + 639: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ + 640: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ + 641: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (12) │ │ │ │ + 642: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (13) │ │ │ │ + 643: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (3) │ │ │ │ + 644: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (3) │ │ │ │ + 645: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ + 646: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 647: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ + 648: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ + 649: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ + 650: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ + 651: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ + 652: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ + 653: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 654: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ + 655: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (3) │ │ │ │ + 656: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (3) │ │ │ │ + 657: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ + 658: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ + 659: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (3) │ │ │ │ + 660: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ + 661: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (3) │ │ │ │ + 662: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (3) │ │ │ │ + 663: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (3) │ │ │ │ + 664: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ + 665: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ + 666: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (3) │ │ │ │ + 667: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ + 668: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (3) │ │ │ │ + 669: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (3) │ │ │ │ + 670: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (3) │ │ │ │ + 671: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ + 672: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (3) │ │ │ │ + 673: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ + 674: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ + 675: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ + 676: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (3) │ │ │ │ + 677: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (3) │ │ │ │ + 678: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (14) │ │ │ │ + 679: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ + 680: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ + 681: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ + 682: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ + 683: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ + 684: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ + 685: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ + 686: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ + 687: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ + 688: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ + 689: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 690: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 691: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 692: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ + 693: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ + 694: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ + 695: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ + 696: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ + 697: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 698: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ + 699: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ + 700: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 701: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ + 702: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ + 703: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ + 704: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ + 705: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ + 706: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ + 707: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ + 708: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ + 709: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ + 710: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ + 711: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 712: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ + 713: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ + 714: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ + 715: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ + 716: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ + 717: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ + 718: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ + 719: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ + 720: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ + 721: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ + 722: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ + 723: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ + 724: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ + 725: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ + 726: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ + 727: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ + 728: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ + 729: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (15) │ │ │ │ + 730: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 731: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ + 732: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ + 733: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ + 734: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ + 735: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ + 736: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ + 737: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ + 738: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ + 739: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ + 740: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ + 741: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ + 742: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ + 743: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ 744: 03e4ef2c 0 NOTYPE GLOBAL DEFAULT 19 _end │ │ │ │ 745: 03e4b2f0 0 NOTYPE GLOBAL DEFAULT 19 _edata │ │ │ │ 746: 00011ea8 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (16) │ │ │ │ 747: 03e4b2f0 0 NOTYPE GLOBAL DEFAULT 19 __bss_start │ │ │ │ 748: 0001063c 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ 749: 00011c2c 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (16) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -25,574 +25,574 @@ │ │ │ │ 03e4a4b4 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 03e42bb8 00005102 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 03e4a4b0 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 03e4a370 00006415 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 03e4a34c 00006815 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ 03e4a7cc 0000a915 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 03e4a7c4 0000aa15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -03e42c30 0000bf15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -03e4a7c8 00028315 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -03e4a7c0 00028a15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -03e48cc4 0002b115 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +03e42c30 0000b515 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +03e4a7c0 00027815 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +03e4a7c8 00027915 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +03e48c7c 0002a715 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ 03e49458 0002ec15 R_ARM_GLOB_DAT 0001063c free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x69b4 contains 690 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 03e4a828 00000116 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -03e4a82c 0000bc16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -03e4a830 0000bf16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -03e4a834 0000eb16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -03e4a838 0000f416 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ -03e4a83c 0000f316 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ -03e4a840 0000f216 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ -03e4a844 0000f116 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ -03e4a848 0000f016 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ -03e4a84c 0000ef16 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ -03e4a850 0000ee16 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -03e4a854 0000ed16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ -03e4a858 0000ec16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ -03e4a85c 0000f516 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -03e4a860 0000f616 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ -03e4a864 0000f716 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -03e4a868 0000f816 R_ARM_JUMP_SLOT 00000000 TTF_Linked_Version │ │ │ │ -03e4a86c 0000f916 R_ARM_JUMP_SLOT 00000000 TTF_Quit │ │ │ │ -03e4a870 0000fa16 R_ARM_JUMP_SLOT 00000000 TTF_CloseFont │ │ │ │ -03e4a874 0000fb16 R_ARM_JUMP_SLOT 00000000 TTF_GetFontOutline │ │ │ │ -03e4a878 0000fc16 R_ARM_JUMP_SLOT 00000000 TTF_FontHeight │ │ │ │ -03e4a87c 0000fd16 R_ARM_JUMP_SLOT 00000000 TTF_FontAscent │ │ │ │ -03e4a880 0000fe16 R_ARM_JUMP_SLOT 00000000 TTF_FontDescent │ │ │ │ -03e4a884 0000ff16 R_ARM_JUMP_SLOT 00000000 TTF_FontLineSkip │ │ │ │ -03e4a888 00010016 R_ARM_JUMP_SLOT 00000000 TTF_FontFaceFamilyName │ │ │ │ -03e4a88c 00010116 R_ARM_JUMP_SLOT 00000000 TTF_FontFaceStyleName │ │ │ │ -03e4a890 00010216 R_ARM_JUMP_SLOT 00000000 TTF_GetFontKerningSize │ │ │ │ -03e4a894 00010316 R_ARM_JUMP_SLOT 00000000 TTF_SetFontKerning │ │ │ │ -03e4a898 00010416 R_ARM_JUMP_SLOT 00000000 TTF_SetFontOutline │ │ │ │ -03e4a89c 00010516 R_ARM_JUMP_SLOT 00000000 SDL_RWFromConstMem │ │ │ │ -03e4a8a0 00010616 R_ARM_JUMP_SLOT 00000000 TTF_OpenFontIndexRW │ │ │ │ -03e4a8a4 00010716 R_ARM_JUMP_SLOT 00000000 TTF_OpenFontIndex │ │ │ │ -03e4a8a8 00010816 R_ARM_JUMP_SLOT 00000000 TTF_OpenFontRW │ │ │ │ -03e4a8ac 00010916 R_ARM_JUMP_SLOT 00000000 TTF_OpenFont │ │ │ │ -03e4a8b0 00010a16 R_ARM_JUMP_SLOT 00000000 TTF_GlyphIsProvided │ │ │ │ -03e4a8b4 00010b16 R_ARM_JUMP_SLOT 00000000 TTF_GlyphMetrics │ │ │ │ -03e4a8b8 00010c16 R_ARM_JUMP_SLOT 00000000 TTF_FontFaceIsFixedWidth │ │ │ │ -03e4a8bc 00010d16 R_ARM_JUMP_SLOT 00000000 TTF_GetFontKerning │ │ │ │ -03e4a8c0 00010e16 R_ARM_JUMP_SLOT 00000000 TTF_WasInit │ │ │ │ -03e4a8c4 00010f16 R_ARM_JUMP_SLOT 00000000 TTF_Init │ │ │ │ -03e4a8c8 00011016 R_ARM_JUMP_SLOT 00000000 TTF_SizeUTF8 │ │ │ │ -03e4a8cc 00011116 R_ARM_JUMP_SLOT 00000000 TTF_GetFontHinting │ │ │ │ -03e4a8d0 00011216 R_ARM_JUMP_SLOT 00000000 TTF_SetFontHinting │ │ │ │ -03e4a8d4 00011316 R_ARM_JUMP_SLOT 00000000 TTF_SetFontStyle │ │ │ │ -03e4a8d8 00011416 R_ARM_JUMP_SLOT 00000000 TTF_GetFontStyle │ │ │ │ -03e4a8dc 00011516 R_ARM_JUMP_SLOT 00000000 TTF_SizeUNICODE │ │ │ │ -03e4a8e0 00011616 R_ARM_JUMP_SLOT 00000000 TTF_SizeText │ │ │ │ -03e4a8e4 00011716 R_ARM_JUMP_SLOT 00000000 TTF_FontFaces │ │ │ │ -03e4a8e8 00011816 R_ARM_JUMP_SLOT 00000000 TTF_ByteSwappedUNICODE │ │ │ │ -03e4a8ec 00011916 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Solid │ │ │ │ -03e4a8f0 00011a16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Shaded │ │ │ │ -03e4a8f4 00011b16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Blended │ │ │ │ -03e4a8f8 00011c16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Solid │ │ │ │ -03e4a8fc 00011d16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Shaded │ │ │ │ -03e4a900 00011e16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Blended │ │ │ │ -03e4a904 00011f16 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Solid │ │ │ │ -03e4a908 00012016 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Shaded │ │ │ │ -03e4a90c 00012116 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Blended │ │ │ │ -03e4a910 00012216 R_ARM_JUMP_SLOT 00000000 TTF_RenderGlyph_Solid │ │ │ │ -03e4a914 00012316 R_ARM_JUMP_SLOT 00000000 TTF_RenderGlyph_Shaded │ │ │ │ -03e4a918 00012416 R_ARM_JUMP_SLOT 00000000 TTF_RenderGlyph_Blended │ │ │ │ -03e4a91c 00012516 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Blended_Wrapped │ │ │ │ -03e4a920 00012616 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Blended_Wrapped │ │ │ │ -03e4a924 00012716 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Blended_Wrapped │ │ │ │ -03e4a928 00012816 R_ARM_JUMP_SLOT 00000000 SDL_RegisterEvents │ │ │ │ -03e4a92c 00012916 R_ARM_JUMP_SLOT 00000000 SDL_PumpEvents │ │ │ │ -03e4a930 00012a16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -03e4a934 00012b16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -03e4a938 00012c16 R_ARM_JUMP_SLOT 00000000 SDL_PeepEvents │ │ │ │ -03e4a93c 00012d16 R_ARM_JUMP_SLOT 00000000 SDL_PushEvent │ │ │ │ -03e4a940 00012e16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowID │ │ │ │ -03e4a944 00012f16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowFromID │ │ │ │ -03e4a948 00013016 R_ARM_JUMP_SLOT 00000000 SDL_DelEventWatch │ │ │ │ -03e4a94c 00013116 R_ARM_JUMP_SLOT 00000000 SDL_AddEventWatch │ │ │ │ -03e4a950 00013216 R_ARM_JUMP_SLOT 00000000 SDL_WaitEventTimeout │ │ │ │ -03e4a954 00013316 R_ARM_JUMP_SLOT 00000000 SDL_PollEvent │ │ │ │ -03e4a958 00013416 R_ARM_JUMP_SLOT 00000000 SDL_WaitEvent │ │ │ │ -03e4a95c 00013516 R_ARM_JUMP_SLOT 00000000 SDL_Init │ │ │ │ -03e4a960 00013616 R_ARM_JUMP_SLOT 00000000 SDL_Quit │ │ │ │ -03e4a964 00013716 R_ARM_JUMP_SLOT 00000000 SDL_GetVersion │ │ │ │ -03e4a968 00013916 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerNameForIndex │ │ │ │ -03e4a96c 00013816 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -03e4a970 00013a16 R_ARM_JUMP_SLOT 00000000 SDL_IsGameController │ │ │ │ -03e4a974 00013b16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerOpen │ │ │ │ -03e4a978 00013c16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerClose │ │ │ │ -03e4a97c 00013d16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetAttached │ │ │ │ -03e4a980 00013e16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickInstanceID │ │ │ │ -03e4a984 00013f16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerMapping │ │ │ │ -03e4a988 00014016 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerAddMapping │ │ │ │ -03e4a98c 00014116 R_ARM_JUMP_SLOT 00000000 SDL_RWFromFile │ │ │ │ -03e4a990 00014216 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerAddMappingsFromRW │ │ │ │ -03e4a994 00014316 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetAxis │ │ │ │ -03e4a998 00014416 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetButton │ │ │ │ -03e4a99c 00014516 R_ARM_JUMP_SLOT 00000000 SDL_NumJoysticks │ │ │ │ -03e4a9a0 00014616 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNameForIndex │ │ │ │ -03e4a9a4 00014716 R_ARM_JUMP_SLOT 00000000 SDL_JoystickOpen │ │ │ │ -03e4a9a8 00014816 R_ARM_JUMP_SLOT 00000000 SDL_JoystickClose │ │ │ │ -03e4a9ac 00014916 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetButton │ │ │ │ -03e4a9b0 00014a16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetBall │ │ │ │ -03e4a9b4 00014b16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetAxis │ │ │ │ -03e4a9b8 00014c16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumAxes │ │ │ │ -03e4a9bc 00014d16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumButtons │ │ │ │ -03e4a9c0 00014e16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumBalls │ │ │ │ -03e4a9c4 00014f16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetHat │ │ │ │ -03e4a9c8 00015016 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumHats │ │ │ │ -03e4a9cc 00015116 R_ARM_JUMP_SLOT 00000000 SDL_GetScancodeName │ │ │ │ -03e4a9d0 00015216 R_ARM_JUMP_SLOT 00000000 SDL_IsScreenKeyboardShown │ │ │ │ -03e4a9d4 00015316 R_ARM_JUMP_SLOT 00000000 SDL_HasScreenKeyboardSupport │ │ │ │ -03e4a9d8 00015416 R_ARM_JUMP_SLOT 00000000 SDL_StopTextInput │ │ │ │ -03e4a9dc 00015516 R_ARM_JUMP_SLOT 00000000 SDL_SetTextInputRect │ │ │ │ -03e4a9e0 00015616 R_ARM_JUMP_SLOT 00000000 SDL_StartTextInput │ │ │ │ -03e4a9e4 00015716 R_ARM_JUMP_SLOT 00000000 SDL_GetModState │ │ │ │ -03e4a9e8 00015816 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyboardState │ │ │ │ -03e4a9ec 00015916 R_ARM_JUMP_SLOT 00000000 SDL_GetRelativeMouseMode │ │ │ │ -03e4a9f0 00015a16 R_ARM_JUMP_SLOT 00000000 SDL_SetRelativeMouseMode │ │ │ │ -03e4a9f4 00015b16 R_ARM_JUMP_SLOT 00000000 SDL_WarpMouseInWindow │ │ │ │ -03e4a9f8 00015c16 R_ARM_JUMP_SLOT 00000000 SDL_WarpMouseGlobal │ │ │ │ -03e4a9fc 00015d16 R_ARM_JUMP_SLOT 00000000 SDL_FreeCursor │ │ │ │ -03e4aa00 00015e16 R_ARM_JUMP_SLOT 00000000 SDL_CreateSystemCursor │ │ │ │ -03e4aa04 00015f16 R_ARM_JUMP_SLOT 00000000 SDL_CreateColorCursor │ │ │ │ -03e4aa08 00016016 R_ARM_JUMP_SLOT 00000000 SDL_CreateCursor │ │ │ │ -03e4aa0c 00016116 R_ARM_JUMP_SLOT 00000000 SDL_GetMouseState │ │ │ │ -03e4aa10 00016216 R_ARM_JUMP_SLOT 00000000 SDL_GetRelativeMouseState │ │ │ │ -03e4aa14 00016316 R_ARM_JUMP_SLOT 00000000 SDL_GetCursor │ │ │ │ -03e4aa18 00016416 R_ARM_JUMP_SLOT 00000000 SDL_SetCursor │ │ │ │ -03e4aa1c 00016516 R_ARM_JUMP_SLOT 00000000 SDL_ShowCursor │ │ │ │ -03e4aa20 00016616 R_ARM_JUMP_SLOT 00000000 SDL_DestroyWindow │ │ │ │ -03e4aa24 00016716 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowIcon │ │ │ │ -03e4aa28 00016816 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowPixelFormat │ │ │ │ -03e4aa2c 00016916 R_ARM_JUMP_SLOT 00000000 SDL_HasClipboardText │ │ │ │ -03e4aa30 00016a16 R_ARM_JUMP_SLOT 00000000 SDL_HideWindow │ │ │ │ -03e4aa34 00016b16 R_ARM_JUMP_SLOT 00000000 SDL_RaiseWindow │ │ │ │ -03e4aa38 00016c16 R_ARM_JUMP_SLOT 00000000 SDL_ShowWindow │ │ │ │ -03e4aa3c 00016d16 R_ARM_JUMP_SLOT 00000000 SDL_DestroyRenderer │ │ │ │ -03e4aa40 00016e16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowPosition │ │ │ │ -03e4aa44 00016f16 R_ARM_JUMP_SLOT 00000000 SDL_CreateSoftwareRenderer │ │ │ │ -03e4aa48 00017016 R_ARM_JUMP_SLOT 00000000 SDL_CreateRenderer │ │ │ │ -03e4aa4c 00017116 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowOpacity │ │ │ │ -03e4aa50 00017216 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowOpacity │ │ │ │ -03e4aa54 00017316 R_ARM_JUMP_SLOT 00000000 SDL_ShowSimpleMessageBox │ │ │ │ -03e4aa58 00017416 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayBounds │ │ │ │ -03e4aa5c 00017516 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayMode │ │ │ │ -03e4aa60 00017616 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayName │ │ │ │ -03e4aa64 00017716 R_ARM_JUMP_SLOT 00000000 SDL_GetNumDisplayModes │ │ │ │ -03e4aa68 00017816 R_ARM_JUMP_SLOT 00000000 SDL_GetNumVideoDisplays │ │ │ │ -03e4aa6c 00017916 R_ARM_JUMP_SLOT 00000000 SDL_SetClipboardText │ │ │ │ +03e4a82c 0000b216 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +03e4a830 0000b516 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +03e4a834 0000e116 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +03e4a838 0000ea16 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ +03e4a83c 0000e916 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ +03e4a840 0000e816 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ +03e4a844 0000e716 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ +03e4a848 0000e616 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ +03e4a84c 0000e516 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ +03e4a850 0000e416 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +03e4a854 0000e316 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ +03e4a858 0000e216 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ +03e4a85c 0000eb16 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +03e4a860 0000ec16 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ +03e4a864 0000ed16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +03e4a868 0000ee16 R_ARM_JUMP_SLOT 00000000 TTF_Linked_Version │ │ │ │ +03e4a86c 0000ef16 R_ARM_JUMP_SLOT 00000000 TTF_Quit │ │ │ │ +03e4a870 0000f016 R_ARM_JUMP_SLOT 00000000 TTF_CloseFont │ │ │ │ +03e4a874 0000f116 R_ARM_JUMP_SLOT 00000000 TTF_GetFontOutline │ │ │ │ +03e4a878 0000f216 R_ARM_JUMP_SLOT 00000000 TTF_FontHeight │ │ │ │ +03e4a87c 0000f316 R_ARM_JUMP_SLOT 00000000 TTF_FontAscent │ │ │ │ +03e4a880 0000f416 R_ARM_JUMP_SLOT 00000000 TTF_FontDescent │ │ │ │ +03e4a884 0000f516 R_ARM_JUMP_SLOT 00000000 TTF_FontLineSkip │ │ │ │ +03e4a888 0000f616 R_ARM_JUMP_SLOT 00000000 TTF_FontFaceFamilyName │ │ │ │ +03e4a88c 0000f716 R_ARM_JUMP_SLOT 00000000 TTF_FontFaceStyleName │ │ │ │ +03e4a890 0000f816 R_ARM_JUMP_SLOT 00000000 TTF_GetFontKerningSize │ │ │ │ +03e4a894 0000f916 R_ARM_JUMP_SLOT 00000000 TTF_SetFontKerning │ │ │ │ +03e4a898 0000fa16 R_ARM_JUMP_SLOT 00000000 TTF_SetFontOutline │ │ │ │ +03e4a89c 0000fb16 R_ARM_JUMP_SLOT 00000000 SDL_RWFromConstMem │ │ │ │ +03e4a8a0 0000fc16 R_ARM_JUMP_SLOT 00000000 TTF_OpenFontIndexRW │ │ │ │ +03e4a8a4 0000fd16 R_ARM_JUMP_SLOT 00000000 TTF_OpenFontIndex │ │ │ │ +03e4a8a8 0000fe16 R_ARM_JUMP_SLOT 00000000 TTF_OpenFontRW │ │ │ │ +03e4a8ac 0000ff16 R_ARM_JUMP_SLOT 00000000 TTF_OpenFont │ │ │ │ +03e4a8b0 00010016 R_ARM_JUMP_SLOT 00000000 TTF_GlyphIsProvided │ │ │ │ +03e4a8b4 00010116 R_ARM_JUMP_SLOT 00000000 TTF_GlyphMetrics │ │ │ │ +03e4a8b8 00010216 R_ARM_JUMP_SLOT 00000000 TTF_FontFaceIsFixedWidth │ │ │ │ +03e4a8bc 00010316 R_ARM_JUMP_SLOT 00000000 TTF_GetFontKerning │ │ │ │ +03e4a8c0 00010416 R_ARM_JUMP_SLOT 00000000 TTF_WasInit │ │ │ │ +03e4a8c4 00010516 R_ARM_JUMP_SLOT 00000000 TTF_Init │ │ │ │ +03e4a8c8 00010616 R_ARM_JUMP_SLOT 00000000 TTF_SizeUTF8 │ │ │ │ +03e4a8cc 00010716 R_ARM_JUMP_SLOT 00000000 TTF_GetFontHinting │ │ │ │ +03e4a8d0 00010816 R_ARM_JUMP_SLOT 00000000 TTF_SetFontHinting │ │ │ │ +03e4a8d4 00010916 R_ARM_JUMP_SLOT 00000000 TTF_SetFontStyle │ │ │ │ +03e4a8d8 00010a16 R_ARM_JUMP_SLOT 00000000 TTF_GetFontStyle │ │ │ │ +03e4a8dc 00010b16 R_ARM_JUMP_SLOT 00000000 TTF_SizeUNICODE │ │ │ │ +03e4a8e0 00010c16 R_ARM_JUMP_SLOT 00000000 TTF_SizeText │ │ │ │ +03e4a8e4 00010d16 R_ARM_JUMP_SLOT 00000000 TTF_FontFaces │ │ │ │ +03e4a8e8 00010e16 R_ARM_JUMP_SLOT 00000000 TTF_ByteSwappedUNICODE │ │ │ │ +03e4a8ec 00010f16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Solid │ │ │ │ +03e4a8f0 00011016 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Shaded │ │ │ │ +03e4a8f4 00011116 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Blended │ │ │ │ +03e4a8f8 00011216 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Solid │ │ │ │ +03e4a8fc 00011316 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Shaded │ │ │ │ +03e4a900 00011416 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Blended │ │ │ │ +03e4a904 00011516 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Solid │ │ │ │ +03e4a908 00011616 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Shaded │ │ │ │ +03e4a90c 00011716 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Blended │ │ │ │ +03e4a910 00011816 R_ARM_JUMP_SLOT 00000000 TTF_RenderGlyph_Solid │ │ │ │ +03e4a914 00011916 R_ARM_JUMP_SLOT 00000000 TTF_RenderGlyph_Shaded │ │ │ │ +03e4a918 00011a16 R_ARM_JUMP_SLOT 00000000 TTF_RenderGlyph_Blended │ │ │ │ +03e4a91c 00011b16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUTF8_Blended_Wrapped │ │ │ │ +03e4a920 00011c16 R_ARM_JUMP_SLOT 00000000 TTF_RenderUNICODE_Blended_Wrapped │ │ │ │ +03e4a924 00011d16 R_ARM_JUMP_SLOT 00000000 TTF_RenderText_Blended_Wrapped │ │ │ │ +03e4a928 00011e16 R_ARM_JUMP_SLOT 00000000 SDL_RegisterEvents │ │ │ │ +03e4a92c 00011f16 R_ARM_JUMP_SLOT 00000000 SDL_PumpEvents │ │ │ │ +03e4a930 00012016 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +03e4a934 00012116 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +03e4a938 00012216 R_ARM_JUMP_SLOT 00000000 SDL_PeepEvents │ │ │ │ +03e4a93c 00012316 R_ARM_JUMP_SLOT 00000000 SDL_PushEvent │ │ │ │ +03e4a940 00012416 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowID │ │ │ │ +03e4a944 00012516 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowFromID │ │ │ │ +03e4a948 00012616 R_ARM_JUMP_SLOT 00000000 SDL_DelEventWatch │ │ │ │ +03e4a94c 00012716 R_ARM_JUMP_SLOT 00000000 SDL_AddEventWatch │ │ │ │ +03e4a950 00012816 R_ARM_JUMP_SLOT 00000000 SDL_WaitEventTimeout │ │ │ │ +03e4a954 00012916 R_ARM_JUMP_SLOT 00000000 SDL_PollEvent │ │ │ │ +03e4a958 00012a16 R_ARM_JUMP_SLOT 00000000 SDL_WaitEvent │ │ │ │ +03e4a95c 00012b16 R_ARM_JUMP_SLOT 00000000 SDL_Init │ │ │ │ +03e4a960 00012c16 R_ARM_JUMP_SLOT 00000000 SDL_Quit │ │ │ │ +03e4a964 00012d16 R_ARM_JUMP_SLOT 00000000 SDL_GetVersion │ │ │ │ +03e4a968 00012f16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerNameForIndex │ │ │ │ +03e4a96c 00012e16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +03e4a970 00013016 R_ARM_JUMP_SLOT 00000000 SDL_IsGameController │ │ │ │ +03e4a974 00013116 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerOpen │ │ │ │ +03e4a978 00013216 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerClose │ │ │ │ +03e4a97c 00013316 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetAttached │ │ │ │ +03e4a980 00013416 R_ARM_JUMP_SLOT 00000000 SDL_JoystickInstanceID │ │ │ │ +03e4a984 00013516 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerMapping │ │ │ │ +03e4a988 00013616 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerAddMapping │ │ │ │ +03e4a98c 00013716 R_ARM_JUMP_SLOT 00000000 SDL_RWFromFile │ │ │ │ +03e4a990 00013816 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerAddMappingsFromRW │ │ │ │ +03e4a994 00013916 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetAxis │ │ │ │ +03e4a998 00013a16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetButton │ │ │ │ +03e4a99c 00013b16 R_ARM_JUMP_SLOT 00000000 SDL_NumJoysticks │ │ │ │ +03e4a9a0 00013c16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNameForIndex │ │ │ │ +03e4a9a4 00013d16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickOpen │ │ │ │ +03e4a9a8 00013e16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickClose │ │ │ │ +03e4a9ac 00013f16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetButton │ │ │ │ +03e4a9b0 00014016 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetBall │ │ │ │ +03e4a9b4 00014116 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetAxis │ │ │ │ +03e4a9b8 00014216 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumAxes │ │ │ │ +03e4a9bc 00014316 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumButtons │ │ │ │ +03e4a9c0 00014416 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumBalls │ │ │ │ +03e4a9c4 00014516 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetHat │ │ │ │ +03e4a9c8 00014616 R_ARM_JUMP_SLOT 00000000 SDL_JoystickNumHats │ │ │ │ +03e4a9cc 00014716 R_ARM_JUMP_SLOT 00000000 SDL_GetScancodeName │ │ │ │ +03e4a9d0 00014816 R_ARM_JUMP_SLOT 00000000 SDL_IsScreenKeyboardShown │ │ │ │ +03e4a9d4 00014916 R_ARM_JUMP_SLOT 00000000 SDL_HasScreenKeyboardSupport │ │ │ │ +03e4a9d8 00014a16 R_ARM_JUMP_SLOT 00000000 SDL_StopTextInput │ │ │ │ +03e4a9dc 00014b16 R_ARM_JUMP_SLOT 00000000 SDL_SetTextInputRect │ │ │ │ +03e4a9e0 00014c16 R_ARM_JUMP_SLOT 00000000 SDL_StartTextInput │ │ │ │ +03e4a9e4 00014d16 R_ARM_JUMP_SLOT 00000000 SDL_GetModState │ │ │ │ +03e4a9e8 00014e16 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyboardState │ │ │ │ +03e4a9ec 00014f16 R_ARM_JUMP_SLOT 00000000 SDL_GetRelativeMouseMode │ │ │ │ +03e4a9f0 00015016 R_ARM_JUMP_SLOT 00000000 SDL_SetRelativeMouseMode │ │ │ │ +03e4a9f4 00015116 R_ARM_JUMP_SLOT 00000000 SDL_WarpMouseInWindow │ │ │ │ +03e4a9f8 00015216 R_ARM_JUMP_SLOT 00000000 SDL_WarpMouseGlobal │ │ │ │ +03e4a9fc 00015316 R_ARM_JUMP_SLOT 00000000 SDL_FreeCursor │ │ │ │ +03e4aa00 00015416 R_ARM_JUMP_SLOT 00000000 SDL_CreateSystemCursor │ │ │ │ +03e4aa04 00015516 R_ARM_JUMP_SLOT 00000000 SDL_CreateColorCursor │ │ │ │ +03e4aa08 00015616 R_ARM_JUMP_SLOT 00000000 SDL_CreateCursor │ │ │ │ +03e4aa0c 00015716 R_ARM_JUMP_SLOT 00000000 SDL_GetMouseState │ │ │ │ +03e4aa10 00015816 R_ARM_JUMP_SLOT 00000000 SDL_GetRelativeMouseState │ │ │ │ +03e4aa14 00015916 R_ARM_JUMP_SLOT 00000000 SDL_GetCursor │ │ │ │ +03e4aa18 00015a16 R_ARM_JUMP_SLOT 00000000 SDL_SetCursor │ │ │ │ +03e4aa1c 00015b16 R_ARM_JUMP_SLOT 00000000 SDL_ShowCursor │ │ │ │ +03e4aa20 00015c16 R_ARM_JUMP_SLOT 00000000 SDL_DestroyWindow │ │ │ │ +03e4aa24 00015d16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowIcon │ │ │ │ +03e4aa28 00015e16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowPixelFormat │ │ │ │ +03e4aa2c 00015f16 R_ARM_JUMP_SLOT 00000000 SDL_HasClipboardText │ │ │ │ +03e4aa30 00016016 R_ARM_JUMP_SLOT 00000000 SDL_HideWindow │ │ │ │ +03e4aa34 00016116 R_ARM_JUMP_SLOT 00000000 SDL_RaiseWindow │ │ │ │ +03e4aa38 00016216 R_ARM_JUMP_SLOT 00000000 SDL_ShowWindow │ │ │ │ +03e4aa3c 00016316 R_ARM_JUMP_SLOT 00000000 SDL_DestroyRenderer │ │ │ │ +03e4aa40 00016416 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowPosition │ │ │ │ +03e4aa44 00016516 R_ARM_JUMP_SLOT 00000000 SDL_CreateSoftwareRenderer │ │ │ │ +03e4aa48 00016616 R_ARM_JUMP_SLOT 00000000 SDL_CreateRenderer │ │ │ │ +03e4aa4c 00016716 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowOpacity │ │ │ │ +03e4aa50 00016816 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowOpacity │ │ │ │ +03e4aa54 00016916 R_ARM_JUMP_SLOT 00000000 SDL_ShowSimpleMessageBox │ │ │ │ +03e4aa58 00016a16 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayBounds │ │ │ │ +03e4aa5c 00016b16 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayMode │ │ │ │ +03e4aa60 00016c16 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayName │ │ │ │ +03e4aa64 00016d16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumDisplayModes │ │ │ │ +03e4aa68 00016e16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumVideoDisplays │ │ │ │ +03e4aa6c 00016f16 R_ARM_JUMP_SLOT 00000000 SDL_SetClipboardText │ │ │ │ 03e4aa70 0002ec16 R_ARM_JUMP_SLOT 0001063c free@GLIBC_2.4 │ │ │ │ -03e4aa74 00017a16 R_ARM_JUMP_SLOT 00000000 SDL_GetClipboardText │ │ │ │ -03e4aa78 00017b16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowData │ │ │ │ -03e4aa7c 00017c16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowData │ │ │ │ -03e4aa80 00017d16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowBordersSize │ │ │ │ -03e4aa84 00017e16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowPosition │ │ │ │ -03e4aa88 00017f16 R_ARM_JUMP_SLOT 00000000 SDL_MinimizeWindow │ │ │ │ -03e4aa8c 00018016 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowFullscreen │ │ │ │ -03e4aa90 00018116 R_ARM_JUMP_SLOT 00000000 SDL_RestoreWindow │ │ │ │ -03e4aa94 00018216 R_ARM_JUMP_SLOT 00000000 SDL_MaximizeWindow │ │ │ │ -03e4aa98 00018316 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowGrab │ │ │ │ -03e4aa9c 00018416 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowGrab │ │ │ │ -03e4aaa0 00018516 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowBordered │ │ │ │ -03e4aaa4 00018616 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowFlags │ │ │ │ -03e4aaa8 00018716 R_ARM_JUMP_SLOT 00000000 SDL_CreateWindow │ │ │ │ -03e4aaac 00018816 R_ARM_JUMP_SLOT 00000000 SDL_GL_SetAttribute │ │ │ │ -03e4aab0 00018916 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowMinimumSize │ │ │ │ -03e4aab4 00018a16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowMinimumSize │ │ │ │ -03e4aab8 00018b16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowMaximumSize │ │ │ │ -03e4aabc 00018c16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowMaximumSize │ │ │ │ -03e4aac0 00018d16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowGammaRamp │ │ │ │ -03e4aac4 00018e16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowGammaRamp │ │ │ │ -03e4aac8 00018f16 R_ARM_JUMP_SLOT 00000000 SDL_IsScreenSaverEnabled │ │ │ │ -03e4aacc 00019016 R_ARM_JUMP_SLOT 00000000 SDL_EnableScreenSaver │ │ │ │ -03e4aad0 00019116 R_ARM_JUMP_SLOT 00000000 SDL_DisableScreenSaver │ │ │ │ -03e4aad4 00019216 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowTitle │ │ │ │ -03e4aad8 00019316 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowTitle │ │ │ │ -03e4aadc 00019416 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowSize │ │ │ │ -03e4aae0 00019516 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowSize │ │ │ │ -03e4aae4 00019616 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowBrightness │ │ │ │ -03e4aae8 00019716 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowBrightness │ │ │ │ -03e4aaec 00019816 R_ARM_JUMP_SLOT 00000000 SDL_GL_CreateContext │ │ │ │ -03e4aaf0 00019916 R_ARM_JUMP_SLOT 00000000 SDL_GL_DeleteContext │ │ │ │ -03e4aaf4 00019a16 R_ARM_JUMP_SLOT 00000000 SDL_GL_SwapWindow │ │ │ │ -03e4aaf8 00019b16 R_ARM_JUMP_SLOT 00000000 SDL_GL_MakeCurrent │ │ │ │ -03e4aafc 00019c16 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetDrawableSize │ │ │ │ -03e4ab00 00019d16 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetSwapInterval │ │ │ │ -03e4ab04 00019e16 R_ARM_JUMP_SLOT 00000000 SDL_GL_SetSwapInterval │ │ │ │ -03e4ab08 00019f16 R_ARM_JUMP_SLOT 00000000 SDL_MasksToPixelFormatEnum │ │ │ │ -03e4ab0c 0001a016 R_ARM_JUMP_SLOT 00000000 SDL_DestroyTexture │ │ │ │ -03e4ab10 0001a116 R_ARM_JUMP_SLOT 00000000 SDL_UnlockTexture │ │ │ │ -03e4ab14 0001a216 R_ARM_JUMP_SLOT 00000000 SDL_UnlockSurface │ │ │ │ -03e4ab18 0001a316 R_ARM_JUMP_SLOT 00000000 SDL_FreeSurface │ │ │ │ -03e4ab1c 0001a416 R_ARM_JUMP_SLOT 00000000 SDL_RenderPresent │ │ │ │ -03e4ab20 0001a516 R_ARM_JUMP_SLOT 00000000 SDL_RenderTargetSupported │ │ │ │ -03e4ab24 0001a616 R_ARM_JUMP_SLOT 00000000 SDL_ConvertSurface │ │ │ │ -03e4ab28 0001a716 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowSurface │ │ │ │ -03e4ab2c 0001a816 R_ARM_JUMP_SLOT 00000000 SDL_CreateTextureFromSurface │ │ │ │ -03e4ab30 0001a916 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoint │ │ │ │ -03e4ab34 0001aa16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLine │ │ │ │ -03e4ab38 0001ab16 R_ARM_JUMP_SLOT 00000000 SDL_RenderClear │ │ │ │ -03e4ab3c 0001ac16 R_ARM_JUMP_SLOT 00000000 SDL_UpdateWindowSurface │ │ │ │ -03e4ab40 0001ad16 R_ARM_JUMP_SLOT 00000000 SDL_LockSurface │ │ │ │ -03e4ab44 0001ae16 R_ARM_JUMP_SLOT 00000000 SDL_GL_UnbindTexture │ │ │ │ -03e4ab48 0001af16 R_ARM_JUMP_SLOT 00000000 SDL_GL_BindTexture │ │ │ │ -03e4ab4c 0001b016 R_ARM_JUMP_SLOT 00000000 SDL_CreateTexture │ │ │ │ -03e4ab50 0001b116 R_ARM_JUMP_SLOT 00000000 SDL_PixelFormatEnumToMasks │ │ │ │ -03e4ab54 0001b216 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurface │ │ │ │ -03e4ab58 0001b316 R_ARM_JUMP_SLOT 00000000 SDL_GetRendererInfo │ │ │ │ -03e4ab5c 0001b416 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDriverInfo │ │ │ │ -03e4ab60 0001b516 R_ARM_JUMP_SLOT 00000000 SDL_GetNumRenderDrivers │ │ │ │ -03e4ab64 0001b616 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlitScaled │ │ │ │ -03e4ab68 0001b716 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoints │ │ │ │ -03e4ab6c 0001b816 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLines │ │ │ │ -03e4ab70 0001b916 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyEx │ │ │ │ -03e4ab74 0001ba16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopy │ │ │ │ -03e4ab78 0001bb16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometryRaw │ │ │ │ -03e4ab7c 0001bc16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometry │ │ │ │ -03e4ab80 0001bd16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectsF │ │ │ │ -03e4ab84 0001be16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectF │ │ │ │ -03e4ab88 0001bf16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectsF │ │ │ │ -03e4ab8c 0001c016 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectF │ │ │ │ -03e4ab90 0001c116 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointsF │ │ │ │ -03e4ab94 0001c216 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointF │ │ │ │ -03e4ab98 0001c316 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLinesF │ │ │ │ -03e4ab9c 0001c416 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLineF │ │ │ │ -03e4aba0 0001c516 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyExF │ │ │ │ -03e4aba4 0001c616 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyF │ │ │ │ -03e4aba8 0001c716 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRects │ │ │ │ -03e4abac 0001c816 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRect │ │ │ │ -03e4abb0 0001c916 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRects │ │ │ │ -03e4abb4 0001ca16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRect │ │ │ │ -03e4abb8 0001cb16 R_ARM_JUMP_SLOT 00000000 SDL_SetPaletteColors │ │ │ │ -03e4abbc 0001cc16 R_ARM_JUMP_SLOT 00000000 SDL_LoadBMP_RW │ │ │ │ -03e4abc0 0001cd16 R_ARM_JUMP_SLOT 00000000 SDL_MapRGBA │ │ │ │ -03e4abc4 0001ce16 R_ARM_JUMP_SLOT 00000000 SDL_FillRects │ │ │ │ -03e4abc8 0001cf16 R_ARM_JUMP_SLOT 00000000 SDL_FillRect │ │ │ │ -03e4abcc 0001d016 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurfaceFrom │ │ │ │ -03e4abd0 0001d116 R_ARM_JUMP_SLOT 00000000 SDL_QueryTexture │ │ │ │ -03e4abd4 0001d216 R_ARM_JUMP_SLOT 00000000 SDL_LockTexture │ │ │ │ -03e4abd8 0001d316 R_ARM_JUMP_SLOT 00000000 SDL_UpdateTexture │ │ │ │ -03e4abdc 0001d416 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlit │ │ │ │ -03e4abe0 0001d516 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetLogicalSize │ │ │ │ -03e4abe4 0001d616 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetLogicalSize │ │ │ │ -03e4abe8 0001d716 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetIntegerScale │ │ │ │ -03e4abec 0001d816 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetIntegerScale │ │ │ │ -03e4abf0 0001d916 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderTarget │ │ │ │ -03e4abf4 0001da16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderTarget │ │ │ │ -03e4abf8 0001db16 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceBlendMode │ │ │ │ -03e4abfc 0001dc16 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceBlendMode │ │ │ │ -03e4ac00 0001dd16 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureBlendMode │ │ │ │ -03e4ac04 0001de16 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureBlendMode │ │ │ │ -03e4ac08 0001df16 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureAlphaMod │ │ │ │ -03e4ac0c 0001e016 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureAlphaMod │ │ │ │ -03e4ac10 0001e116 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureColorMod │ │ │ │ -03e4ac14 0001e216 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureColorMod │ │ │ │ -03e4ac18 0001e316 R_ARM_JUMP_SLOT 00000000 SDL_GetColorKey │ │ │ │ -03e4ac1c 0001e416 R_ARM_JUMP_SLOT 00000000 SDL_SetColorKey │ │ │ │ -03e4ac20 0001e516 R_ARM_JUMP_SLOT 00000000 SDL_GetRGBA │ │ │ │ -03e4ac24 0001e616 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetViewport │ │ │ │ -03e4ac28 0001e716 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetViewport │ │ │ │ -03e4ac2c 0001e816 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetClipRect │ │ │ │ -03e4ac30 0001e916 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetClipRect │ │ │ │ -03e4ac34 0001ea16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetScale │ │ │ │ -03e4ac38 0001eb16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetScale │ │ │ │ -03e4ac3c 0001ec16 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawColor │ │ │ │ -03e4ac40 0001ed16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawColor │ │ │ │ -03e4ac44 0001ee16 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawBlendMode │ │ │ │ -03e4ac48 0001ef16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawBlendMode │ │ │ │ -03e4ac4c 0001f016 R_ARM_JUMP_SLOT 00000000 SDL_GetError │ │ │ │ -03e4ac50 0001f116 R_ARM_JUMP_SLOT 00000000 SDL_InitSubSystem │ │ │ │ -03e4ac54 0001f216 R_ARM_JUMP_SLOT 00000000 SDL_QuitSubSystem │ │ │ │ -03e4ac58 0001f316 R_ARM_JUMP_SLOT 00000000 SDL_SetMainReady │ │ │ │ -03e4ac5c 0001f416 R_ARM_JUMP_SLOT 00000000 SDL_WasInit │ │ │ │ -03e4ac60 0001f516 R_ARM_JUMP_SLOT 00000000 SDL_free │ │ │ │ -03e4ac64 0001f616 R_ARM_JUMP_SLOT 00000000 SDL_AddHintCallback │ │ │ │ -03e4ac68 0001f716 R_ARM_JUMP_SLOT 00000000 SDL_ClearHints │ │ │ │ -03e4ac6c 0001f816 R_ARM_JUMP_SLOT 00000000 SDL_DelHintCallback │ │ │ │ -03e4ac70 0001f916 R_ARM_JUMP_SLOT 00000000 SDL_GetHint │ │ │ │ -03e4ac74 0001fa16 R_ARM_JUMP_SLOT 00000000 SDL_SetHint │ │ │ │ -03e4ac78 0001fb16 R_ARM_JUMP_SLOT 00000000 SDL_SetHintWithPriority │ │ │ │ -03e4ac7c 0001fc16 R_ARM_JUMP_SLOT 00000000 SDL_LogGetOutputFunction │ │ │ │ -03e4ac80 0001fd16 R_ARM_JUMP_SLOT 00000000 SDL_LogGetPriority │ │ │ │ -03e4ac84 0001fe16 R_ARM_JUMP_SLOT 00000000 SDL_LogResetPriorities │ │ │ │ -03e4ac88 0001ff16 R_ARM_JUMP_SLOT 00000000 SDL_LogSetAllPriority │ │ │ │ -03e4ac8c 00020016 R_ARM_JUMP_SLOT 00000000 SDL_LogSetOutputFunction │ │ │ │ -03e4ac90 00020116 R_ARM_JUMP_SLOT 00000000 SDL_LogSetPriority │ │ │ │ -03e4ac94 00020216 R_ARM_JUMP_SLOT 00000000 SDL_GetRevision │ │ │ │ -03e4ac98 00020316 R_ARM_JUMP_SLOT 00000000 SDL_GetRevisionNumber │ │ │ │ -03e4ac9c 00020416 R_ARM_JUMP_SLOT 00000000 SDL_EventState │ │ │ │ -03e4aca0 00020516 R_ARM_JUMP_SLOT 00000000 SDL_FilterEvents │ │ │ │ -03e4aca4 00020616 R_ARM_JUMP_SLOT 00000000 SDL_FlushEvent │ │ │ │ -03e4aca8 00020716 R_ARM_JUMP_SLOT 00000000 SDL_FlushEvents │ │ │ │ -03e4acac 00020816 R_ARM_JUMP_SLOT 00000000 SDL_GetEventFilter │ │ │ │ -03e4acb0 00020916 R_ARM_JUMP_SLOT 00000000 SDL_GetNumTouchDevices │ │ │ │ -03e4acb4 00020a16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumTouchFingers │ │ │ │ -03e4acb8 00020b16 R_ARM_JUMP_SLOT 00000000 SDL_GetTouchDevice │ │ │ │ -03e4acbc 00020c16 R_ARM_JUMP_SLOT 00000000 SDL_GetTouchFinger │ │ │ │ -03e4acc0 00020d16 R_ARM_JUMP_SLOT 00000000 SDL_HasEvent │ │ │ │ -03e4acc4 00020e16 R_ARM_JUMP_SLOT 00000000 SDL_HasEvents │ │ │ │ -03e4acc8 00020f16 R_ARM_JUMP_SLOT 00000000 SDL_LoadDollarTemplates │ │ │ │ -03e4accc 00021016 R_ARM_JUMP_SLOT 00000000 SDL_RecordGesture │ │ │ │ -03e4acd0 00021116 R_ARM_JUMP_SLOT 00000000 SDL_SaveAllDollarTemplates │ │ │ │ -03e4acd4 00021216 R_ARM_JUMP_SLOT 00000000 SDL_SaveDollarTemplate │ │ │ │ -03e4acd8 00021316 R_ARM_JUMP_SLOT 00000000 SDL_SetEventFilter │ │ │ │ -03e4acdc 00021416 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyFromName │ │ │ │ -03e4ace0 00021516 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyFromScancode │ │ │ │ -03e4ace4 00021616 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyName │ │ │ │ -03e4ace8 00021716 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyboardFocus │ │ │ │ -03e4acec 00021816 R_ARM_JUMP_SLOT 00000000 SDL_GetScancodeFromKey │ │ │ │ -03e4acf0 00021916 R_ARM_JUMP_SLOT 00000000 SDL_GetScancodeFromName │ │ │ │ -03e4acf4 00021a16 R_ARM_JUMP_SLOT 00000000 SDL_IsTextInputActive │ │ │ │ -03e4acf8 00021b16 R_ARM_JUMP_SLOT 00000000 SDL_SetModState │ │ │ │ -03e4acfc 00021c16 R_ARM_JUMP_SLOT 00000000 SDL_CaptureMouse │ │ │ │ -03e4ad00 00021d16 R_ARM_JUMP_SLOT 00000000 SDL_GetDefaultCursor │ │ │ │ -03e4ad04 00021e16 R_ARM_JUMP_SLOT 00000000 SDL_GetGlobalMouseState │ │ │ │ -03e4ad08 00021f16 R_ARM_JUMP_SLOT 00000000 SDL_GetMouseFocus │ │ │ │ -03e4ad0c 00022016 R_ARM_JUMP_SLOT 00000000 SDL_JoystickCurrentPowerLevel │ │ │ │ -03e4ad10 00022116 R_ARM_JUMP_SLOT 00000000 SDL_JoystickEventState │ │ │ │ -03e4ad14 00022216 R_ARM_JUMP_SLOT 00000000 SDL_JoystickFromInstanceID │ │ │ │ -03e4ad18 00022316 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetAttached │ │ │ │ -03e4ad1c 00022416 R_ARM_JUMP_SLOT 00000000 SDL_JoystickName │ │ │ │ -03e4ad20 00022516 R_ARM_JUMP_SLOT 00000000 SDL_JoystickUpdate │ │ │ │ -03e4ad24 00022616 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerEventState │ │ │ │ -03e4ad28 00022716 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerFromInstanceID │ │ │ │ -03e4ad2c 00022816 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetAxisFromString │ │ │ │ -03e4ad30 00022916 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetButtonFromString │ │ │ │ -03e4ad34 00022a16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetJoystick │ │ │ │ -03e4ad38 00022b16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetStringForAxis │ │ │ │ -03e4ad3c 00022c16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetStringForButton │ │ │ │ -03e4ad40 00022d16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerName │ │ │ │ -03e4ad44 00022e16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerUpdate │ │ │ │ -03e4ad48 00022f16 R_ARM_JUMP_SLOT 00000000 SDL_CreateWindowAndRenderer │ │ │ │ -03e4ad4c 00023016 R_ARM_JUMP_SLOT 00000000 SDL_CreateWindowFrom │ │ │ │ -03e4ad50 00023116 R_ARM_JUMP_SLOT 00000000 SDL_GL_ExtensionSupported │ │ │ │ -03e4ad54 00023216 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetAttribute │ │ │ │ -03e4ad58 00023316 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetCurrentContext │ │ │ │ -03e4ad5c 00023416 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetCurrentWindow │ │ │ │ -03e4ad60 00023516 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetProcAddress │ │ │ │ -03e4ad64 00023616 R_ARM_JUMP_SLOT 00000000 SDL_GL_LoadLibrary │ │ │ │ -03e4ad68 00023716 R_ARM_JUMP_SLOT 00000000 SDL_GL_ResetAttributes │ │ │ │ -03e4ad6c 00023816 R_ARM_JUMP_SLOT 00000000 SDL_GL_UnloadLibrary │ │ │ │ -03e4ad70 00023916 R_ARM_JUMP_SLOT 00000000 SDL_GetClosestDisplayMode │ │ │ │ -03e4ad74 00023a16 R_ARM_JUMP_SLOT 00000000 SDL_GetCurrentDisplayMode │ │ │ │ -03e4ad78 00023b16 R_ARM_JUMP_SLOT 00000000 SDL_GetCurrentVideoDriver │ │ │ │ -03e4ad7c 00023c16 R_ARM_JUMP_SLOT 00000000 SDL_GetDesktopDisplayMode │ │ │ │ -03e4ad80 00023d16 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayDPI │ │ │ │ -03e4ad84 00023e16 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayUsableBounds │ │ │ │ -03e4ad88 00023f16 R_ARM_JUMP_SLOT 00000000 SDL_GetGrabbedWindow │ │ │ │ -03e4ad8c 00024016 R_ARM_JUMP_SLOT 00000000 SDL_GetNumVideoDrivers │ │ │ │ -03e4ad90 00024116 R_ARM_JUMP_SLOT 00000000 SDL_GetVideoDriver │ │ │ │ -03e4ad94 00024216 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowDisplayIndex │ │ │ │ -03e4ad98 00024316 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowDisplayMode │ │ │ │ -03e4ad9c 00024416 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowDisplayMode │ │ │ │ -03e4ada0 00024516 R_ARM_JUMP_SLOT 00000000 SDL_ShowMessageBox │ │ │ │ -03e4ada4 00024616 R_ARM_JUMP_SLOT 00000000 SDL_UpdateWindowSurfaceRects │ │ │ │ -03e4ada8 00024716 R_ARM_JUMP_SLOT 00000000 SDL_VideoInit │ │ │ │ -03e4adac 00024816 R_ARM_JUMP_SLOT 00000000 SDL_VideoQuit │ │ │ │ -03e4adb0 00024916 R_ARM_JUMP_SLOT 00000000 SDL_ComposeCustomBlendMode │ │ │ │ -03e4adb4 00024a16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderer │ │ │ │ -03e4adb8 00024b16 R_ARM_JUMP_SLOT 00000000 SDL_GetRendererOutputSize │ │ │ │ -03e4adbc 00024c16 R_ARM_JUMP_SLOT 00000000 SDL_RenderIsClipEnabled │ │ │ │ -03e4adc0 00024d16 R_ARM_JUMP_SLOT 00000000 SDL_RenderReadPixels │ │ │ │ -03e4adc4 00024e16 R_ARM_JUMP_SLOT 00000000 SDL_UpdateYUVTexture │ │ │ │ -03e4adc8 00024f16 R_ARM_JUMP_SLOT 00000000 SDL_AllocFormat │ │ │ │ -03e4adcc 00025016 R_ARM_JUMP_SLOT 00000000 SDL_AllocPalette │ │ │ │ -03e4add0 00025116 R_ARM_JUMP_SLOT 00000000 SDL_CalculateGammaRamp │ │ │ │ -03e4add4 00025216 R_ARM_JUMP_SLOT 00000000 SDL_FreeFormat │ │ │ │ -03e4add8 00025316 R_ARM_JUMP_SLOT 00000000 SDL_FreePalette │ │ │ │ -03e4addc 00025416 R_ARM_JUMP_SLOT 00000000 SDL_GetPixelFormatName │ │ │ │ -03e4ade0 00025516 R_ARM_JUMP_SLOT 00000000 SDL_GetRGB │ │ │ │ -03e4ade4 00025616 R_ARM_JUMP_SLOT 00000000 SDL_MapRGB │ │ │ │ -03e4ade8 00025716 R_ARM_JUMP_SLOT 00000000 SDL_SetPixelFormatPalette │ │ │ │ -03e4adec 00025816 R_ARM_JUMP_SLOT 00000000 SDL_EnclosePoints │ │ │ │ -03e4adf0 00025916 R_ARM_JUMP_SLOT 00000000 SDL_HasIntersection │ │ │ │ -03e4adf4 00025a16 R_ARM_JUMP_SLOT 00000000 SDL_IntersectRect │ │ │ │ -03e4adf8 00025b16 R_ARM_JUMP_SLOT 00000000 SDL_IntersectRectAndLine │ │ │ │ -03e4adfc 00025c16 R_ARM_JUMP_SLOT 00000000 SDL_UnionRect │ │ │ │ -03e4ae00 00025d16 R_ARM_JUMP_SLOT 00000000 SDL_ConvertPixels │ │ │ │ -03e4ae04 00025e16 R_ARM_JUMP_SLOT 00000000 SDL_ConvertSurfaceFormat │ │ │ │ -03e4ae08 00025f16 R_ARM_JUMP_SLOT 00000000 SDL_GetClipRect │ │ │ │ -03e4ae0c 00026016 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceAlphaMod │ │ │ │ -03e4ae10 00026116 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceColorMod │ │ │ │ -03e4ae14 00026216 R_ARM_JUMP_SLOT 00000000 SDL_LowerBlit │ │ │ │ -03e4ae18 00026316 R_ARM_JUMP_SLOT 00000000 SDL_LowerBlitScaled │ │ │ │ -03e4ae1c 00026416 R_ARM_JUMP_SLOT 00000000 SDL_SaveBMP_RW │ │ │ │ -03e4ae20 00026516 R_ARM_JUMP_SLOT 00000000 SDL_SetClipRect │ │ │ │ -03e4ae24 00026616 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceAlphaMod │ │ │ │ -03e4ae28 00026716 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceColorMod │ │ │ │ -03e4ae2c 00026816 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfacePalette │ │ │ │ -03e4ae30 00026916 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceRLE │ │ │ │ -03e4ae34 00026a16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowWMInfo │ │ │ │ -03e4ae38 00026b16 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_LoadLibrary │ │ │ │ -03e4ae3c 00026c16 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_GetVkGetInstanceProcAddr │ │ │ │ -03e4ae40 00026d16 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_UnloadLibrary │ │ │ │ -03e4ae44 00026e16 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_GetInstanceExtensions │ │ │ │ -03e4ae48 00026f16 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_CreateSurface │ │ │ │ -03e4ae4c 00027016 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_GetDrawableSize │ │ │ │ -03e4ae50 00027116 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -03e4ae54 00027216 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetDeviceGUID │ │ │ │ -03e4ae58 00027316 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUID │ │ │ │ -03e4ae5c 00027416 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDFromString │ │ │ │ -03e4ae60 00027516 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDString │ │ │ │ -03e4ae64 00027616 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForAxis │ │ │ │ -03e4ae68 00027716 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForButton │ │ │ │ -03e4ae6c 00027816 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerMappingForGUID │ │ │ │ -03e4ae70 00027916 R_ARM_JUMP_SLOT 00000000 SDL_LogMessage │ │ │ │ -03e4ae74 00027a16 R_ARM_JUMP_SLOT 00000000 SDL_RWclose │ │ │ │ -03e4ae78 00027b16 R_ARM_JUMP_SLOT 00000000 SDL_RWread │ │ │ │ -03e4ae7c 00027c16 R_ARM_JUMP_SLOT 00000000 SDL_RWseek │ │ │ │ -03e4ae80 00027d16 R_ARM_JUMP_SLOT 00000000 SDL_RWtell │ │ │ │ -03e4ae84 00027e16 R_ARM_JUMP_SLOT 00000000 SDL_RWwrite │ │ │ │ -03e4ae88 00027f16 R_ARM_JUMP_SLOT 00000000 SDL_SetError │ │ │ │ -03e4ae8c 0000de16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -03e4ae90 0000d516 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -03e4ae94 0000c516 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -03e4ae98 0000e316 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -03e4ae9c 0000e716 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -03e4aea0 0000c816 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -03e4aea4 0000e916 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -03e4aea8 0000db16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -03e4aeac 0000da16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -03e4aeb0 0000d716 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -03e4aeb4 0000e416 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -03e4aeb8 0000d616 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -03e4aebc 0000e816 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -03e4aec0 0000c716 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -03e4aec4 0000d316 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -03e4aec8 0000d116 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -03e4aecc 0000e616 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -03e4aed0 0000d216 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -03e4aed4 00028516 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -03e4aed8 00028b16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -03e4aedc 00028c16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -03e4aee0 00028d16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -03e4aee4 00028f16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -03e4aee8 00029016 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -03e4aeec 00029116 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -03e4aef0 00028216 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -03e4aef4 00029216 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -03e4aef8 00029416 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -03e4aefc 00029316 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -03e4af00 00029616 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -03e4af04 00029516 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -03e4af08 00029716 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -03e4af0c 00028116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -03e4af10 00029c16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -03e4af14 00029e16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -03e4af18 0002a216 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -03e4af1c 0002a316 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -03e4af20 0002a516 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -03e4af24 0002a716 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -03e4af28 0002a916 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -03e4af2c 0002ab16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -03e4af30 00028016 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -03e4af34 0002ad16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -03e4af38 0002af16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -03e4af3c 00029916 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -03e4af40 00029816 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -03e4af44 00029b16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -03e4af48 00029a16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -03e4af4c 00029f16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -03e4af50 00029d16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -03e4af54 0002a116 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -03e4af58 0002a016 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -03e4af5c 0002a416 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -03e4af60 0002b016 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -03e4af64 0002a816 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -03e4af68 0002a616 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -03e4af6c 0002ac16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -03e4af70 0002aa16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -03e4af74 0002ae16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -03e4af78 00028e16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -03e4af7c 0002b216 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -03e4af80 0002b316 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -03e4af84 0002b416 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -03e4af88 00028416 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -03e4af8c 0002bc16 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -03e4af90 0002bd16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -03e4af94 0002bb16 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -03e4af98 0002cb16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -03e4af9c 0002cf16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -03e4afa0 0002cd16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -03e4afa4 0002cc16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -03e4afa8 0002ce16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -03e4afac 00028a16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -03e4afb0 00028316 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -03e4afb4 0002d516 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -03e4afb8 0002d716 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -03e4afbc 0002d316 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -03e4afc0 0002d216 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -03e4afc4 0002d116 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -03e4afc8 0002d016 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -03e4afcc 0002da16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -03e4afd0 0002df16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -03e4afd4 0002e716 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -03e4afd8 0000b316 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -03e4afdc 0000b216 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +03e4aa74 00017016 R_ARM_JUMP_SLOT 00000000 SDL_GetClipboardText │ │ │ │ +03e4aa78 00017116 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowData │ │ │ │ +03e4aa7c 00017216 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowData │ │ │ │ +03e4aa80 00017316 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowBordersSize │ │ │ │ +03e4aa84 00017416 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowPosition │ │ │ │ +03e4aa88 00017516 R_ARM_JUMP_SLOT 00000000 SDL_MinimizeWindow │ │ │ │ +03e4aa8c 00017616 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowFullscreen │ │ │ │ +03e4aa90 00017716 R_ARM_JUMP_SLOT 00000000 SDL_RestoreWindow │ │ │ │ +03e4aa94 00017816 R_ARM_JUMP_SLOT 00000000 SDL_MaximizeWindow │ │ │ │ +03e4aa98 00017916 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowGrab │ │ │ │ +03e4aa9c 00017a16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowGrab │ │ │ │ +03e4aaa0 00017b16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowBordered │ │ │ │ +03e4aaa4 00017c16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowFlags │ │ │ │ +03e4aaa8 00017d16 R_ARM_JUMP_SLOT 00000000 SDL_CreateWindow │ │ │ │ +03e4aaac 00017e16 R_ARM_JUMP_SLOT 00000000 SDL_GL_SetAttribute │ │ │ │ +03e4aab0 00017f16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowMinimumSize │ │ │ │ +03e4aab4 00018016 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowMinimumSize │ │ │ │ +03e4aab8 00018116 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowMaximumSize │ │ │ │ +03e4aabc 00018216 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowMaximumSize │ │ │ │ +03e4aac0 00018316 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowGammaRamp │ │ │ │ +03e4aac4 00018416 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowGammaRamp │ │ │ │ +03e4aac8 00018516 R_ARM_JUMP_SLOT 00000000 SDL_IsScreenSaverEnabled │ │ │ │ +03e4aacc 00018616 R_ARM_JUMP_SLOT 00000000 SDL_EnableScreenSaver │ │ │ │ +03e4aad0 00018716 R_ARM_JUMP_SLOT 00000000 SDL_DisableScreenSaver │ │ │ │ +03e4aad4 00018816 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowTitle │ │ │ │ +03e4aad8 00018916 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowTitle │ │ │ │ +03e4aadc 00018a16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowSize │ │ │ │ +03e4aae0 00018b16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowSize │ │ │ │ +03e4aae4 00018c16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowBrightness │ │ │ │ +03e4aae8 00018d16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowBrightness │ │ │ │ +03e4aaec 00018e16 R_ARM_JUMP_SLOT 00000000 SDL_GL_CreateContext │ │ │ │ +03e4aaf0 00018f16 R_ARM_JUMP_SLOT 00000000 SDL_GL_DeleteContext │ │ │ │ +03e4aaf4 00019016 R_ARM_JUMP_SLOT 00000000 SDL_GL_SwapWindow │ │ │ │ +03e4aaf8 00019116 R_ARM_JUMP_SLOT 00000000 SDL_GL_MakeCurrent │ │ │ │ +03e4aafc 00019216 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetDrawableSize │ │ │ │ +03e4ab00 00019316 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetSwapInterval │ │ │ │ +03e4ab04 00019416 R_ARM_JUMP_SLOT 00000000 SDL_GL_SetSwapInterval │ │ │ │ +03e4ab08 00019516 R_ARM_JUMP_SLOT 00000000 SDL_MasksToPixelFormatEnum │ │ │ │ +03e4ab0c 00019616 R_ARM_JUMP_SLOT 00000000 SDL_DestroyTexture │ │ │ │ +03e4ab10 00019716 R_ARM_JUMP_SLOT 00000000 SDL_UnlockTexture │ │ │ │ +03e4ab14 00019816 R_ARM_JUMP_SLOT 00000000 SDL_UnlockSurface │ │ │ │ +03e4ab18 00019916 R_ARM_JUMP_SLOT 00000000 SDL_FreeSurface │ │ │ │ +03e4ab1c 00019a16 R_ARM_JUMP_SLOT 00000000 SDL_RenderPresent │ │ │ │ +03e4ab20 00019b16 R_ARM_JUMP_SLOT 00000000 SDL_RenderTargetSupported │ │ │ │ +03e4ab24 00019c16 R_ARM_JUMP_SLOT 00000000 SDL_ConvertSurface │ │ │ │ +03e4ab28 00019d16 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowSurface │ │ │ │ +03e4ab2c 00019e16 R_ARM_JUMP_SLOT 00000000 SDL_CreateTextureFromSurface │ │ │ │ +03e4ab30 00019f16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoint │ │ │ │ +03e4ab34 0001a016 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLine │ │ │ │ +03e4ab38 0001a116 R_ARM_JUMP_SLOT 00000000 SDL_RenderClear │ │ │ │ +03e4ab3c 0001a216 R_ARM_JUMP_SLOT 00000000 SDL_UpdateWindowSurface │ │ │ │ +03e4ab40 0001a316 R_ARM_JUMP_SLOT 00000000 SDL_LockSurface │ │ │ │ +03e4ab44 0001a416 R_ARM_JUMP_SLOT 00000000 SDL_GL_UnbindTexture │ │ │ │ +03e4ab48 0001a516 R_ARM_JUMP_SLOT 00000000 SDL_GL_BindTexture │ │ │ │ +03e4ab4c 0001a616 R_ARM_JUMP_SLOT 00000000 SDL_CreateTexture │ │ │ │ +03e4ab50 0001a716 R_ARM_JUMP_SLOT 00000000 SDL_PixelFormatEnumToMasks │ │ │ │ +03e4ab54 0001a816 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurface │ │ │ │ +03e4ab58 0001a916 R_ARM_JUMP_SLOT 00000000 SDL_GetRendererInfo │ │ │ │ +03e4ab5c 0001aa16 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDriverInfo │ │ │ │ +03e4ab60 0001ab16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumRenderDrivers │ │ │ │ +03e4ab64 0001ac16 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlitScaled │ │ │ │ +03e4ab68 0001ad16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPoints │ │ │ │ +03e4ab6c 0001ae16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLines │ │ │ │ +03e4ab70 0001af16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyEx │ │ │ │ +03e4ab74 0001b016 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopy │ │ │ │ +03e4ab78 0001b116 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometryRaw │ │ │ │ +03e4ab7c 0001b216 R_ARM_JUMP_SLOT 00000000 SDL_RenderGeometry │ │ │ │ +03e4ab80 0001b316 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectsF │ │ │ │ +03e4ab84 0001b416 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRectF │ │ │ │ +03e4ab88 0001b516 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectsF │ │ │ │ +03e4ab8c 0001b616 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRectF │ │ │ │ +03e4ab90 0001b716 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointsF │ │ │ │ +03e4ab94 0001b816 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawPointF │ │ │ │ +03e4ab98 0001b916 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLinesF │ │ │ │ +03e4ab9c 0001ba16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawLineF │ │ │ │ +03e4aba0 0001bb16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyExF │ │ │ │ +03e4aba4 0001bc16 R_ARM_JUMP_SLOT 00000000 SDL_RenderCopyF │ │ │ │ +03e4aba8 0001bd16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRects │ │ │ │ +03e4abac 0001be16 R_ARM_JUMP_SLOT 00000000 SDL_RenderFillRect │ │ │ │ +03e4abb0 0001bf16 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRects │ │ │ │ +03e4abb4 0001c016 R_ARM_JUMP_SLOT 00000000 SDL_RenderDrawRect │ │ │ │ +03e4abb8 0001c116 R_ARM_JUMP_SLOT 00000000 SDL_SetPaletteColors │ │ │ │ +03e4abbc 0001c216 R_ARM_JUMP_SLOT 00000000 SDL_LoadBMP_RW │ │ │ │ +03e4abc0 0001c316 R_ARM_JUMP_SLOT 00000000 SDL_MapRGBA │ │ │ │ +03e4abc4 0001c416 R_ARM_JUMP_SLOT 00000000 SDL_FillRects │ │ │ │ +03e4abc8 0001c516 R_ARM_JUMP_SLOT 00000000 SDL_FillRect │ │ │ │ +03e4abcc 0001c616 R_ARM_JUMP_SLOT 00000000 SDL_CreateRGBSurfaceFrom │ │ │ │ +03e4abd0 0001c716 R_ARM_JUMP_SLOT 00000000 SDL_QueryTexture │ │ │ │ +03e4abd4 0001c816 R_ARM_JUMP_SLOT 00000000 SDL_LockTexture │ │ │ │ +03e4abd8 0001c916 R_ARM_JUMP_SLOT 00000000 SDL_UpdateTexture │ │ │ │ +03e4abdc 0001ca16 R_ARM_JUMP_SLOT 00000000 SDL_UpperBlit │ │ │ │ +03e4abe0 0001cb16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetLogicalSize │ │ │ │ +03e4abe4 0001cc16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetLogicalSize │ │ │ │ +03e4abe8 0001cd16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetIntegerScale │ │ │ │ +03e4abec 0001ce16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetIntegerScale │ │ │ │ +03e4abf0 0001cf16 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderTarget │ │ │ │ +03e4abf4 0001d016 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderTarget │ │ │ │ +03e4abf8 0001d116 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceBlendMode │ │ │ │ +03e4abfc 0001d216 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceBlendMode │ │ │ │ +03e4ac00 0001d316 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureBlendMode │ │ │ │ +03e4ac04 0001d416 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureBlendMode │ │ │ │ +03e4ac08 0001d516 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureAlphaMod │ │ │ │ +03e4ac0c 0001d616 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureAlphaMod │ │ │ │ +03e4ac10 0001d716 R_ARM_JUMP_SLOT 00000000 SDL_SetTextureColorMod │ │ │ │ +03e4ac14 0001d816 R_ARM_JUMP_SLOT 00000000 SDL_GetTextureColorMod │ │ │ │ +03e4ac18 0001d916 R_ARM_JUMP_SLOT 00000000 SDL_GetColorKey │ │ │ │ +03e4ac1c 0001da16 R_ARM_JUMP_SLOT 00000000 SDL_SetColorKey │ │ │ │ +03e4ac20 0001db16 R_ARM_JUMP_SLOT 00000000 SDL_GetRGBA │ │ │ │ +03e4ac24 0001dc16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetViewport │ │ │ │ +03e4ac28 0001dd16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetViewport │ │ │ │ +03e4ac2c 0001de16 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetClipRect │ │ │ │ +03e4ac30 0001df16 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetClipRect │ │ │ │ +03e4ac34 0001e016 R_ARM_JUMP_SLOT 00000000 SDL_RenderSetScale │ │ │ │ +03e4ac38 0001e116 R_ARM_JUMP_SLOT 00000000 SDL_RenderGetScale │ │ │ │ +03e4ac3c 0001e216 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawColor │ │ │ │ +03e4ac40 0001e316 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawColor │ │ │ │ +03e4ac44 0001e416 R_ARM_JUMP_SLOT 00000000 SDL_SetRenderDrawBlendMode │ │ │ │ +03e4ac48 0001e516 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderDrawBlendMode │ │ │ │ +03e4ac4c 0001e616 R_ARM_JUMP_SLOT 00000000 SDL_GetError │ │ │ │ +03e4ac50 0001e716 R_ARM_JUMP_SLOT 00000000 SDL_InitSubSystem │ │ │ │ +03e4ac54 0001e816 R_ARM_JUMP_SLOT 00000000 SDL_QuitSubSystem │ │ │ │ +03e4ac58 0001e916 R_ARM_JUMP_SLOT 00000000 SDL_SetMainReady │ │ │ │ +03e4ac5c 0001ea16 R_ARM_JUMP_SLOT 00000000 SDL_WasInit │ │ │ │ +03e4ac60 0001eb16 R_ARM_JUMP_SLOT 00000000 SDL_free │ │ │ │ +03e4ac64 0001ec16 R_ARM_JUMP_SLOT 00000000 SDL_AddHintCallback │ │ │ │ +03e4ac68 0001ed16 R_ARM_JUMP_SLOT 00000000 SDL_ClearHints │ │ │ │ +03e4ac6c 0001ee16 R_ARM_JUMP_SLOT 00000000 SDL_DelHintCallback │ │ │ │ +03e4ac70 0001ef16 R_ARM_JUMP_SLOT 00000000 SDL_GetHint │ │ │ │ +03e4ac74 0001f016 R_ARM_JUMP_SLOT 00000000 SDL_SetHint │ │ │ │ +03e4ac78 0001f116 R_ARM_JUMP_SLOT 00000000 SDL_SetHintWithPriority │ │ │ │ +03e4ac7c 0001f216 R_ARM_JUMP_SLOT 00000000 SDL_LogGetOutputFunction │ │ │ │ +03e4ac80 0001f316 R_ARM_JUMP_SLOT 00000000 SDL_LogGetPriority │ │ │ │ +03e4ac84 0001f416 R_ARM_JUMP_SLOT 00000000 SDL_LogResetPriorities │ │ │ │ +03e4ac88 0001f516 R_ARM_JUMP_SLOT 00000000 SDL_LogSetAllPriority │ │ │ │ +03e4ac8c 0001f616 R_ARM_JUMP_SLOT 00000000 SDL_LogSetOutputFunction │ │ │ │ +03e4ac90 0001f716 R_ARM_JUMP_SLOT 00000000 SDL_LogSetPriority │ │ │ │ +03e4ac94 0001f816 R_ARM_JUMP_SLOT 00000000 SDL_GetRevision │ │ │ │ +03e4ac98 0001f916 R_ARM_JUMP_SLOT 00000000 SDL_GetRevisionNumber │ │ │ │ +03e4ac9c 0001fa16 R_ARM_JUMP_SLOT 00000000 SDL_EventState │ │ │ │ +03e4aca0 0001fb16 R_ARM_JUMP_SLOT 00000000 SDL_FilterEvents │ │ │ │ +03e4aca4 0001fc16 R_ARM_JUMP_SLOT 00000000 SDL_FlushEvent │ │ │ │ +03e4aca8 0001fd16 R_ARM_JUMP_SLOT 00000000 SDL_FlushEvents │ │ │ │ +03e4acac 0001fe16 R_ARM_JUMP_SLOT 00000000 SDL_GetEventFilter │ │ │ │ +03e4acb0 0001ff16 R_ARM_JUMP_SLOT 00000000 SDL_GetNumTouchDevices │ │ │ │ +03e4acb4 00020016 R_ARM_JUMP_SLOT 00000000 SDL_GetNumTouchFingers │ │ │ │ +03e4acb8 00020116 R_ARM_JUMP_SLOT 00000000 SDL_GetTouchDevice │ │ │ │ +03e4acbc 00020216 R_ARM_JUMP_SLOT 00000000 SDL_GetTouchFinger │ │ │ │ +03e4acc0 00020316 R_ARM_JUMP_SLOT 00000000 SDL_HasEvent │ │ │ │ +03e4acc4 00020416 R_ARM_JUMP_SLOT 00000000 SDL_HasEvents │ │ │ │ +03e4acc8 00020516 R_ARM_JUMP_SLOT 00000000 SDL_LoadDollarTemplates │ │ │ │ +03e4accc 00020616 R_ARM_JUMP_SLOT 00000000 SDL_RecordGesture │ │ │ │ +03e4acd0 00020716 R_ARM_JUMP_SLOT 00000000 SDL_SaveAllDollarTemplates │ │ │ │ +03e4acd4 00020816 R_ARM_JUMP_SLOT 00000000 SDL_SaveDollarTemplate │ │ │ │ +03e4acd8 00020916 R_ARM_JUMP_SLOT 00000000 SDL_SetEventFilter │ │ │ │ +03e4acdc 00020a16 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyFromName │ │ │ │ +03e4ace0 00020b16 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyFromScancode │ │ │ │ +03e4ace4 00020c16 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyName │ │ │ │ +03e4ace8 00020d16 R_ARM_JUMP_SLOT 00000000 SDL_GetKeyboardFocus │ │ │ │ +03e4acec 00020e16 R_ARM_JUMP_SLOT 00000000 SDL_GetScancodeFromKey │ │ │ │ +03e4acf0 00020f16 R_ARM_JUMP_SLOT 00000000 SDL_GetScancodeFromName │ │ │ │ +03e4acf4 00021016 R_ARM_JUMP_SLOT 00000000 SDL_IsTextInputActive │ │ │ │ +03e4acf8 00021116 R_ARM_JUMP_SLOT 00000000 SDL_SetModState │ │ │ │ +03e4acfc 00021216 R_ARM_JUMP_SLOT 00000000 SDL_CaptureMouse │ │ │ │ +03e4ad00 00021316 R_ARM_JUMP_SLOT 00000000 SDL_GetDefaultCursor │ │ │ │ +03e4ad04 00021416 R_ARM_JUMP_SLOT 00000000 SDL_GetGlobalMouseState │ │ │ │ +03e4ad08 00021516 R_ARM_JUMP_SLOT 00000000 SDL_GetMouseFocus │ │ │ │ +03e4ad0c 00021616 R_ARM_JUMP_SLOT 00000000 SDL_JoystickCurrentPowerLevel │ │ │ │ +03e4ad10 00021716 R_ARM_JUMP_SLOT 00000000 SDL_JoystickEventState │ │ │ │ +03e4ad14 00021816 R_ARM_JUMP_SLOT 00000000 SDL_JoystickFromInstanceID │ │ │ │ +03e4ad18 00021916 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetAttached │ │ │ │ +03e4ad1c 00021a16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickName │ │ │ │ +03e4ad20 00021b16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickUpdate │ │ │ │ +03e4ad24 00021c16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerEventState │ │ │ │ +03e4ad28 00021d16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerFromInstanceID │ │ │ │ +03e4ad2c 00021e16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetAxisFromString │ │ │ │ +03e4ad30 00021f16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetButtonFromString │ │ │ │ +03e4ad34 00022016 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetJoystick │ │ │ │ +03e4ad38 00022116 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetStringForAxis │ │ │ │ +03e4ad3c 00022216 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetStringForButton │ │ │ │ +03e4ad40 00022316 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerName │ │ │ │ +03e4ad44 00022416 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerUpdate │ │ │ │ +03e4ad48 00022516 R_ARM_JUMP_SLOT 00000000 SDL_CreateWindowAndRenderer │ │ │ │ +03e4ad4c 00022616 R_ARM_JUMP_SLOT 00000000 SDL_CreateWindowFrom │ │ │ │ +03e4ad50 00022716 R_ARM_JUMP_SLOT 00000000 SDL_GL_ExtensionSupported │ │ │ │ +03e4ad54 00022816 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetAttribute │ │ │ │ +03e4ad58 00022916 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetCurrentContext │ │ │ │ +03e4ad5c 00022a16 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetCurrentWindow │ │ │ │ +03e4ad60 00022b16 R_ARM_JUMP_SLOT 00000000 SDL_GL_GetProcAddress │ │ │ │ +03e4ad64 00022c16 R_ARM_JUMP_SLOT 00000000 SDL_GL_LoadLibrary │ │ │ │ +03e4ad68 00022d16 R_ARM_JUMP_SLOT 00000000 SDL_GL_ResetAttributes │ │ │ │ +03e4ad6c 00022e16 R_ARM_JUMP_SLOT 00000000 SDL_GL_UnloadLibrary │ │ │ │ +03e4ad70 00022f16 R_ARM_JUMP_SLOT 00000000 SDL_GetClosestDisplayMode │ │ │ │ +03e4ad74 00023016 R_ARM_JUMP_SLOT 00000000 SDL_GetCurrentDisplayMode │ │ │ │ +03e4ad78 00023116 R_ARM_JUMP_SLOT 00000000 SDL_GetCurrentVideoDriver │ │ │ │ +03e4ad7c 00023216 R_ARM_JUMP_SLOT 00000000 SDL_GetDesktopDisplayMode │ │ │ │ +03e4ad80 00023316 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayDPI │ │ │ │ +03e4ad84 00023416 R_ARM_JUMP_SLOT 00000000 SDL_GetDisplayUsableBounds │ │ │ │ +03e4ad88 00023516 R_ARM_JUMP_SLOT 00000000 SDL_GetGrabbedWindow │ │ │ │ +03e4ad8c 00023616 R_ARM_JUMP_SLOT 00000000 SDL_GetNumVideoDrivers │ │ │ │ +03e4ad90 00023716 R_ARM_JUMP_SLOT 00000000 SDL_GetVideoDriver │ │ │ │ +03e4ad94 00023816 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowDisplayIndex │ │ │ │ +03e4ad98 00023916 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowDisplayMode │ │ │ │ +03e4ad9c 00023a16 R_ARM_JUMP_SLOT 00000000 SDL_SetWindowDisplayMode │ │ │ │ +03e4ada0 00023b16 R_ARM_JUMP_SLOT 00000000 SDL_ShowMessageBox │ │ │ │ +03e4ada4 00023c16 R_ARM_JUMP_SLOT 00000000 SDL_UpdateWindowSurfaceRects │ │ │ │ +03e4ada8 00023d16 R_ARM_JUMP_SLOT 00000000 SDL_VideoInit │ │ │ │ +03e4adac 00023e16 R_ARM_JUMP_SLOT 00000000 SDL_VideoQuit │ │ │ │ +03e4adb0 00023f16 R_ARM_JUMP_SLOT 00000000 SDL_ComposeCustomBlendMode │ │ │ │ +03e4adb4 00024016 R_ARM_JUMP_SLOT 00000000 SDL_GetRenderer │ │ │ │ +03e4adb8 00024116 R_ARM_JUMP_SLOT 00000000 SDL_GetRendererOutputSize │ │ │ │ +03e4adbc 00024216 R_ARM_JUMP_SLOT 00000000 SDL_RenderIsClipEnabled │ │ │ │ +03e4adc0 00024316 R_ARM_JUMP_SLOT 00000000 SDL_RenderReadPixels │ │ │ │ +03e4adc4 00024416 R_ARM_JUMP_SLOT 00000000 SDL_UpdateYUVTexture │ │ │ │ +03e4adc8 00024516 R_ARM_JUMP_SLOT 00000000 SDL_AllocFormat │ │ │ │ +03e4adcc 00024616 R_ARM_JUMP_SLOT 00000000 SDL_AllocPalette │ │ │ │ +03e4add0 00024716 R_ARM_JUMP_SLOT 00000000 SDL_CalculateGammaRamp │ │ │ │ +03e4add4 00024816 R_ARM_JUMP_SLOT 00000000 SDL_FreeFormat │ │ │ │ +03e4add8 00024916 R_ARM_JUMP_SLOT 00000000 SDL_FreePalette │ │ │ │ +03e4addc 00024a16 R_ARM_JUMP_SLOT 00000000 SDL_GetPixelFormatName │ │ │ │ +03e4ade0 00024b16 R_ARM_JUMP_SLOT 00000000 SDL_GetRGB │ │ │ │ +03e4ade4 00024c16 R_ARM_JUMP_SLOT 00000000 SDL_MapRGB │ │ │ │ +03e4ade8 00024d16 R_ARM_JUMP_SLOT 00000000 SDL_SetPixelFormatPalette │ │ │ │ +03e4adec 00024e16 R_ARM_JUMP_SLOT 00000000 SDL_EnclosePoints │ │ │ │ +03e4adf0 00024f16 R_ARM_JUMP_SLOT 00000000 SDL_HasIntersection │ │ │ │ +03e4adf4 00025016 R_ARM_JUMP_SLOT 00000000 SDL_IntersectRect │ │ │ │ +03e4adf8 00025116 R_ARM_JUMP_SLOT 00000000 SDL_IntersectRectAndLine │ │ │ │ +03e4adfc 00025216 R_ARM_JUMP_SLOT 00000000 SDL_UnionRect │ │ │ │ +03e4ae00 00025316 R_ARM_JUMP_SLOT 00000000 SDL_ConvertPixels │ │ │ │ +03e4ae04 00025416 R_ARM_JUMP_SLOT 00000000 SDL_ConvertSurfaceFormat │ │ │ │ +03e4ae08 00025516 R_ARM_JUMP_SLOT 00000000 SDL_GetClipRect │ │ │ │ +03e4ae0c 00025616 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceAlphaMod │ │ │ │ +03e4ae10 00025716 R_ARM_JUMP_SLOT 00000000 SDL_GetSurfaceColorMod │ │ │ │ +03e4ae14 00025816 R_ARM_JUMP_SLOT 00000000 SDL_LowerBlit │ │ │ │ +03e4ae18 00025916 R_ARM_JUMP_SLOT 00000000 SDL_LowerBlitScaled │ │ │ │ +03e4ae1c 00025a16 R_ARM_JUMP_SLOT 00000000 SDL_SaveBMP_RW │ │ │ │ +03e4ae20 00025b16 R_ARM_JUMP_SLOT 00000000 SDL_SetClipRect │ │ │ │ +03e4ae24 00025c16 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceAlphaMod │ │ │ │ +03e4ae28 00025d16 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceColorMod │ │ │ │ +03e4ae2c 00025e16 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfacePalette │ │ │ │ +03e4ae30 00025f16 R_ARM_JUMP_SLOT 00000000 SDL_SetSurfaceRLE │ │ │ │ +03e4ae34 00026016 R_ARM_JUMP_SLOT 00000000 SDL_GetWindowWMInfo │ │ │ │ +03e4ae38 00026116 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_LoadLibrary │ │ │ │ +03e4ae3c 00026216 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_GetVkGetInstanceProcAddr │ │ │ │ +03e4ae40 00026316 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_UnloadLibrary │ │ │ │ +03e4ae44 00026416 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_GetInstanceExtensions │ │ │ │ +03e4ae48 00026516 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_CreateSurface │ │ │ │ +03e4ae4c 00026616 R_ARM_JUMP_SLOT 00000000 SDL_Vulkan_GetDrawableSize │ │ │ │ +03e4ae50 00026716 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +03e4ae54 00026816 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetDeviceGUID │ │ │ │ +03e4ae58 00026916 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUID │ │ │ │ +03e4ae5c 00026a16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDFromString │ │ │ │ +03e4ae60 00026b16 R_ARM_JUMP_SLOT 00000000 SDL_JoystickGetGUIDString │ │ │ │ +03e4ae64 00026c16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForAxis │ │ │ │ +03e4ae68 00026d16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerGetBindForButton │ │ │ │ +03e4ae6c 00026e16 R_ARM_JUMP_SLOT 00000000 SDL_GameControllerMappingForGUID │ │ │ │ +03e4ae70 00026f16 R_ARM_JUMP_SLOT 00000000 SDL_LogMessage │ │ │ │ +03e4ae74 00027016 R_ARM_JUMP_SLOT 00000000 SDL_RWclose │ │ │ │ +03e4ae78 00027116 R_ARM_JUMP_SLOT 00000000 SDL_RWread │ │ │ │ +03e4ae7c 00027216 R_ARM_JUMP_SLOT 00000000 SDL_RWseek │ │ │ │ +03e4ae80 00027316 R_ARM_JUMP_SLOT 00000000 SDL_RWtell │ │ │ │ +03e4ae84 00027416 R_ARM_JUMP_SLOT 00000000 SDL_RWwrite │ │ │ │ +03e4ae88 00027516 R_ARM_JUMP_SLOT 00000000 SDL_SetError │ │ │ │ +03e4ae8c 0000d416 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +03e4ae90 0000cb16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +03e4ae94 0000bb16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +03e4ae98 0000d916 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +03e4ae9c 0000dd16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +03e4aea0 0000be16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +03e4aea4 0000df16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +03e4aea8 0000d116 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +03e4aeac 0000d016 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +03e4aeb0 0000cd16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +03e4aeb4 0000da16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +03e4aeb8 0000cc16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +03e4aebc 0000de16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +03e4aec0 0000bd16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +03e4aec4 0000c916 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +03e4aec8 0000c716 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +03e4aecc 0000dc16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +03e4aed0 0000c816 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +03e4aed4 00028016 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +03e4aed8 00028116 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +03e4aedc 00028316 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +03e4aee0 00028416 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +03e4aee4 00028516 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +03e4aee8 00028616 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +03e4aeec 00028716 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +03e4aef0 00027616 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +03e4aef4 00028816 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +03e4aef8 00028a16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +03e4aefc 00028916 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +03e4af00 00028c16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +03e4af04 00028b16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +03e4af08 00028d16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +03e4af0c 00027716 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +03e4af10 00029216 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +03e4af14 00029416 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +03e4af18 00029816 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +03e4af1c 00029916 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +03e4af20 00029b16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +03e4af24 00029d16 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +03e4af28 00029f16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +03e4af2c 0002a116 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +03e4af30 00027a16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +03e4af34 0002a316 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +03e4af38 0002a516 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +03e4af3c 00028f16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +03e4af40 00028e16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +03e4af44 00029116 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +03e4af48 00029016 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +03e4af4c 00029516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +03e4af50 00029316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +03e4af54 00029716 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +03e4af58 00029616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +03e4af5c 00029a16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +03e4af60 00028216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +03e4af64 00029e16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +03e4af68 00029c16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +03e4af6c 0002a216 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +03e4af70 0002a016 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +03e4af74 0002a416 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +03e4af78 0002a616 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +03e4af7c 0002a816 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +03e4af80 0002a916 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +03e4af84 0002aa16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +03e4af88 00027b16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +03e4af8c 0002b216 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +03e4af90 0002b316 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +03e4af94 0002b116 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +03e4af98 0002c116 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +03e4af9c 0002c316 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +03e4afa0 0002c416 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +03e4afa4 0002c216 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +03e4afa8 0002c516 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +03e4afac 00027816 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +03e4afb0 00027916 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +03e4afb4 0002cc16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +03e4afb8 0002cb16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +03e4afbc 0002ca16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +03e4afc0 0002c916 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +03e4afc4 0002c816 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +03e4afc8 0002c616 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +03e4afcc 0002d016 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +03e4afd0 0002d516 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +03e4afd4 0002dd16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +03e4afd8 0002e616 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +03e4afdc 0002e716 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ 03e4afe0 0000b016 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ 03e4afe4 0000b116 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ 03e4afe8 0000ae16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ 03e4afec 0000af16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ 03e4aff0 0000ad16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ 03e4aff4 0000ac16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -03e4aff8 0000c016 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -03e4affc 0000cc16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -03e4b000 0000dc16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -03e4b004 0000cf16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -03e4b008 0000e216 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -03e4b00c 0000d916 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -03e4b010 0000e516 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +03e4aff8 0000b616 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +03e4affc 0000c216 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +03e4b000 0000d216 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +03e4b004 0000c516 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +03e4b008 0000d816 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +03e4b00c 0000cf16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +03e4b010 0000db16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ 03e4b014 0000ab16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ 03e4b018 0000aa16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 03e4b01c 0000a916 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 03e4b020 0000a816 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ 03e4b024 0000a716 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -03e4b028 0000d416 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -03e4b02c 0000c616 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -03e4b030 0000e016 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -03e4b034 0000c416 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -03e4b038 0000ea16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -03e4b03c 0000dd16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -03e4b040 0000d016 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -03e4b044 0000cb16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -03e4b048 0000d816 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -03e4b04c 0000df16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -03e4b050 0000c916 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -03e4b054 0000cd16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +03e4b028 0000ca16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +03e4b02c 0000bc16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +03e4b030 0000d616 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +03e4b034 0000ba16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +03e4b038 0000e016 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +03e4b03c 0000d316 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +03e4b040 0000c616 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +03e4b044 0000c116 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +03e4b048 0000ce16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +03e4b04c 0000d516 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +03e4b050 0000bf16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +03e4b054 0000c316 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ 03e4b058 0000a616 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -03e4b05c 0000bb16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -03e4b060 0002dc16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +03e4b05c 0002de16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +03e4b060 0002d216 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ 03e4b064 0000a016 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ 03e4b068 0000a116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ 03e4b06c 0000a216 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ 03e4b070 0000a316 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ 03e4b074 0000a416 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ 03e4b078 0000a516 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ 03e4b07c 00009d16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -03e4b080 0002d816 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +03e4b080 0002ce16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ 03e4b084 00009b16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ 03e4b088 00009c16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ 03e4b08c 00009a16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ 03e4b090 00009916 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ 03e4b094 00009816 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ 03e4b098 00009716 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ 03e4b09c 00009616 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ 03e4b0a0 00009516 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ 03e4b0a4 00009416 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ 03e4b0a8 00009316 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ 03e4b0ac 00009216 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ 03e4b0b0 00009116 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ 03e4b0b4 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ 03e4b0b8 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -03e4b0bc 0000ca16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +03e4b0bc 0000c016 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ 03e4b0c0 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -03e4b0c4 0000c116 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +03e4b0c4 0000b716 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ 03e4b0c8 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ 03e4b0cc 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ 03e4b0d0 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ 03e4b0d4 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ 03e4b0d8 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ 03e4b0dc 00008816 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ 03e4b0e0 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ @@ -622,50 +622,50 @@ │ │ │ │ 03e4b140 00007116 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ 03e4b144 00007016 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ 03e4b148 00006f16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ 03e4b14c 00006e16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ 03e4b150 00006d16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ 03e4b154 00006b16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ 03e4b158 00006a16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -03e4b15c 0002c016 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -03e4b160 0002c116 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +03e4b15c 0002b616 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +03e4b160 0002b716 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ 03e4b164 00006316 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ 03e4b168 00006716 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ 03e4b16c 00006616 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ 03e4b170 00006516 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -03e4b174 0000be16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +03e4b174 0000b416 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ 03e4b178 00006216 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -03e4b17c 0000b616 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +03e4b17c 0002e316 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ 03e4b180 00006116 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ 03e4b184 00005a16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ 03e4b188 00005916 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ 03e4b18c 00006016 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ 03e4b190 00005f16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ 03e4b194 00005e16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ 03e4b198 00005d16 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -03e4b19c 0000bd16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +03e4b19c 0000b316 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ 03e4b1a0 00005c16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ 03e4b1a4 00005b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ 03e4b1a8 00005816 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -03e4b1ac 0000b416 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +03e4b1ac 0002e516 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ 03e4b1b0 00005716 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ 03e4b1b4 00005616 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ 03e4b1b8 00005516 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ 03e4b1bc 00005416 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ 03e4b1c0 0002ed16 R_ARM_JUMP_SLOT 00011c2c ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ 03e4b1c4 00005316 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ 03e4b1c8 00005216 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ 03e4b1cc 00004516 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ 03e4b1d0 00004416 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ 03e4b1d4 00004316 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ 03e4b1d8 00004216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ 03e4b1dc 00004116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ 03e4b1e0 00004016 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ 03e4b1e4 00003f16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -03e4b1e8 0002b616 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +03e4b1e8 0002ac16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ 03e4b1ec 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ 03e4b1f0 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ 03e4b1f4 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ 03e4b1f8 00003b16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ 03e4b1fc 00003a16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ 03e4b200 00003116 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ 03e4b204 00003916 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ @@ -695,17 +695,17 @@ │ │ │ │ 03e4b264 00002016 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ 03e4b268 00001a16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ 03e4b26c 00001f16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ 03e4b270 00001e16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ 03e4b274 00001d16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ 03e4b278 00001c16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ 03e4b27c 00001b16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -03e4b280 0002b516 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -03e4b284 0000ce16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -03e4b288 0000e116 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +03e4b280 0002ab16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +03e4b284 0000c416 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +03e4b288 0000d716 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ 03e4b28c 00001916 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ 03e4b290 00001816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ 03e4b294 0002ea16 R_ARM_JUMP_SLOT 00011ea8 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ 03e4b298 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ 03e4b29c 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ 03e4b2a0 00001516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ 03e4b2a4 00001416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -19,15 +19,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libSDL2_ttf-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libSDL2-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xff44 │ │ │ │ - 0x0000000d (FINI) 0x38d0d8c │ │ │ │ + 0x0000000d (FINI) 0x38d0da4 │ │ │ │ 0x0000001a (FINI_ARRAY) 0x3ba17d0 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x3ba17d4 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xe140 │ │ │ │ 0x6ffffffe (VERNEED) 0xe71c │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6e8499c76eac2bc0fe1f5bbc5651b320199e3e2d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 61bfd32cd24b90e3e33686477556502f7c9d9ee9 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -42,48 +42,48 @@ │ │ │ │ 098: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 09c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0a0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0a4: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0a8: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ 0ac: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) │ │ │ │ 0b0: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0b4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0b8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0bc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 0c0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 0c4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0c8: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0cc: 14 (GLIBC_2.4) 15 (GLIBC_2.29) 15 (GLIBC_2.29) 14 (GLIBC_2.4) │ │ │ │ - 0d0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 16 (GLIBC_2.27) 14 (GLIBC_2.4) │ │ │ │ - 0d4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0d8: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0dc: 14 (GLIBC_2.4) 16 (GLIBC_2.27) 15 (GLIBC_2.29) 14 (GLIBC_2.4) │ │ │ │ - 0e0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 16 (GLIBC_2.27) │ │ │ │ - 0e4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 15 (GLIBC_2.29) 14 (GLIBC_2.4) │ │ │ │ - 0e8: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0ec: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0b4: 3 (GLIBC_2.4) 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 0b8: 0 (*local*) 0 (*local*) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0bc: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0c0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 15 (GLIBC_2.29) │ │ │ │ + 0c4: 15 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0c8: 16 (GLIBC_2.27) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0cc: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0d0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 16 (GLIBC_2.27) │ │ │ │ + 0d4: 15 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0d8: 14 (GLIBC_2.4) 16 (GLIBC_2.27) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0dc: 15 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0e0: 14 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 0e4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0e8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0ec: 0 (*local*) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 0f0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0f4: 0 (*local*) 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) │ │ │ │ + 0f4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 0f8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 0fc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 100: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 104: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 108: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 10c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 110: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 114: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 118: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 11c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 120: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 120: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 124: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 128: 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 12c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 128: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 12c: 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) 0 (*local*) │ │ │ │ 130: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 134: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 138: 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 138: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 13c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 140: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 144: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 148: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 14c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 150: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 154: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ @@ -150,66 +150,66 @@ │ │ │ │ 248: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 24c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 250: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 254: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 258: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 25c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 260: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 264: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 264: 0 (*local*) 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) │ │ │ │ 268: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 26c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 270: 0 (*local*) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 274: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 278: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 27c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 280: 9 (GLIBC_2.11) a (GLIBC_2.9) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 284: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 288: 2 (GLIBC_2.34) 2 (GLIBC_2.34) b (GLIBC_2.33) c (GLIBC_2.25) │ │ │ │ - 28c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) d (GLIBC_2.15) 3 (GLIBC_2.4) │ │ │ │ + 270: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 274: 0 (*local*) 0 (*local*) 2 (GLIBC_2.34) 9 (GLIBC_2.9) │ │ │ │ + 278: a (GLIBC_2.33) 2 (GLIBC_2.34) b (GLIBC_2.11) 2 (GLIBC_2.34) │ │ │ │ + 27c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ + 280: 3 (GLIBC_2.4) c (GLIBC_2.25) d (GLIBC_2.29) 3 (GLIBC_2.4) │ │ │ │ + 284: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 288: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 28c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 290: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 294: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 298: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 29c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2a0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 2a4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 2a4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) e (GLIBC_2.15) 3 (GLIBC_2.4) │ │ │ │ 2a8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2ac: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 2b0: e (GLIBC_2.29) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 2b0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2b4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2b8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2bc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2c0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2c4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2c8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2cc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2d0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2d4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 2d8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 2d8: 3 (GLIBC_2.4) f (GLIBC_2.28) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2dc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 2e0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) f (GLIBC_2.28) │ │ │ │ + 2e0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2e4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 2e8: 1 (*global*) 1 (*global*) 10 (LIBFFI_BASE_8.0) 1 (*global*) │ │ │ │ 2ec: 3 (GLIBC_2.4) 10 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000e71c Offset: 0x0000671c Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 14 │ │ │ │ 0x0010: Name: GLIBC_2.34 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ 0x0070: Name: GLIBC_2.7 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.11 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.9 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.33 Flags: none Version: 11 │ │ │ │ + 0x0080: Name: GLIBC_2.9 Flags: none Version: 9 │ │ │ │ + 0x0090: Name: GLIBC_2.33 Flags: none Version: 10 │ │ │ │ + 0x00a0: Name: GLIBC_2.11 Flags: none Version: 11 │ │ │ │ 0x00b0: Name: GLIBC_2.25 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ + 0x00c0: Name: GLIBC_2.29 Flags: none Version: 13 │ │ │ │ + 0x00d0: Name: GLIBC_2.15 Flags: none Version: 14 │ │ │ │ 0x00e0: Name: GLIBC_2.28 Flags: none Version: 15 │ │ │ │ 0x00f0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x0100: Name: LIBFFI_BASE_8.0 Flags: none Version: 16 │ │ │ │ 0x0110: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 17 │ │ │ │ 0x0120: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0130: Name: libnuma_1.1 Flags: none Version: 18 │ │ │ │ 0x0140: Name: libnuma_1.2 Flags: none Version: 19 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -135,17 +135,14 @@ │ │ │ │ nl_langinfo │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ ftruncate64 │ │ │ │ __localtime64_r │ │ │ │ __clock_getres64 │ │ │ │ __clock_gettime64 │ │ │ │ -readdir64 │ │ │ │ -getpriority │ │ │ │ -setpriority │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ @@ -541,28 +538,27 @@ │ │ │ │ SDL_LogMessage │ │ │ │ SDL_RWclose │ │ │ │ SDL_RWread │ │ │ │ SDL_RWseek │ │ │ │ SDL_RWtell │ │ │ │ SDL_RWwrite │ │ │ │ SDL_SetError │ │ │ │ -GLIBC_2.11 │ │ │ │ -GLIBC_2.9 │ │ │ │ __fcntl_time64 │ │ │ │ +GLIBC_2.9 │ │ │ │ +GLIBC_2.33 │ │ │ │ __lstat64_time64 │ │ │ │ +GLIBC_2.11 │ │ │ │ __utimensat64 │ │ │ │ -__futimens64 │ │ │ │ -__utimes64 │ │ │ │ __lutimes64 │ │ │ │ __futimes64 │ │ │ │ -GLIBC_2.33 │ │ │ │ +__futimens64 │ │ │ │ +__utimes64 │ │ │ │ getentropy │ │ │ │ GLIBC_2.25 │ │ │ │ -posix_spawnp │ │ │ │ -GLIBC_2.15 │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ __errno_location │ │ │ │ sigemptyset │ │ │ │ sigaction │ │ │ │ posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ posix_spawn_file_actions_init │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ @@ -570,15 +566,16 @@ │ │ │ │ getpwuid_r │ │ │ │ posix_spawnattr_destroy │ │ │ │ initgroups │ │ │ │ posix_spawn_file_actions_destroy │ │ │ │ posix_spawnattr_setsigdefault │ │ │ │ sigaddset │ │ │ │ posix_spawnattr_setflags │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ +posix_spawnp │ │ │ │ +GLIBC_2.15 │ │ │ │ realpath │ │ │ │ sigdelset │ │ │ │ sigfillset │ │ │ │ sigismember │ │ │ │ sigsuspend │ │ │ │ sigpending │ │ │ │ getgrgid_r │ │ │ │ @@ -600,14 +597,17 @@ │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ rewinddir │ │ │ │ GLIBC_2.28 │ │ │ │ fpathconf │ │ │ │ openat64 │ │ │ │ +setpriority │ │ │ │ +getpriority │ │ │ │ +readdir64 │ │ │ │ libz.so.1 │ │ │ │ libSDL2_ttf-2.0.so.0 │ │ │ │ libSDL2-2.0.so.0 │ │ │ │ libgmp.so.10 │ │ │ │ XV12XVYUYVYUIYUVUYVYYV12YUY2 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -885,17 +885,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUP │ │ │ │ +3333UUUU8 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUd │ │ │ │ +3333UUUUL │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -19269,54 +19269,14 @@ │ │ │ │ splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ bitmaskWithRejection32 0 │ │ │ │ bitmaskWithRejection64 0 │ │ │ │ src/System/Random/SplitMix32.hs │ │ │ │ System.Random.SplitMix32 │ │ │ │ splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -'ConcurrentlyE │ │ │ │ -ConcurrentlyE │ │ │ │ -'Concurrently │ │ │ │ -Concurrently │ │ │ │ -'ExceptionInLinkedThread │ │ │ │ -'AsyncCancelled │ │ │ │ -waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ -waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -./Control/Concurrent/Async/Internal.hs │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ -Control.Concurrent.Async.Internal │ │ │ │ -AsyncCancelled │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -'C:SumSize │ │ │ │ -Data.Hashable.Generic.Instances │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Generic.Instances.C:GSum │ │ │ │ -Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ 'PrefsMod │ │ │ │ PrefsMod │ │ │ │ 'InfoMod │ │ │ │ Options.Applicative.Builder │ │ │ │ optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ disabled option │ │ │ │ cannot parse value ` │ │ │ │ @@ -20240,218 +20200,14 @@ │ │ │ │ FirstWeekType │ │ │ │ Data.Time.Calendar.WeekDate │ │ │ │ time-1.12.2-inplace │ │ │ │ time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstWholeWeek │ │ │ │ time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstMostWeek │ │ │ │ Data.Time.Clock.Internal.UTCDiff │ │ │ │ time-1.12.2-inplace │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -Control.Concurrent.STM.TQueue │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -libraries/stm/Control/Concurrent/STM/TQueue.hs:135:15-33|z : zs │ │ │ │ -libraries/stm/Control/Concurrent/STM/TQueue.hs:100:15-33|z : zs │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TQueue.TQueue │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -MonadWriter │ │ │ │ -Control.Monad.Writer.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Applicative.Lift │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -transformers-0.6.1.1-inplace:Control.Applicative.Lift.Pure │ │ │ │ -transformers-0.6.1.1-inplace:Control.Applicative.Lift.Other │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Constant │ │ │ │ -Data.Functor.Constant │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Data.Functor.Constant.Constant │ │ │ │ -getConstant │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Constant │ │ │ │ -'Reverse │ │ │ │ -Data.Functor.Reverse │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ overflow │ │ │ │ 'SetAnsiStyle │ │ │ │ AnsiStyle │ │ │ │ 'Italicized │ │ │ │ 'Underlined │ │ │ │ 'Background │ │ │ │ 'Foreground │ │ │ │ @@ -20784,14 +20540,54 @@ │ │ │ │ Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ Prettyprinter.Render.Util.Panic │ │ │ │ prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ Prettyprinter.Symbols.Ascii │ │ │ │ prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +'ConcurrentlyE │ │ │ │ +ConcurrentlyE │ │ │ │ +'Concurrently │ │ │ │ +Concurrently │ │ │ │ +'ExceptionInLinkedThread │ │ │ │ +'AsyncCancelled │ │ │ │ +waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ +waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ +ExceptionInLinkedThread │ │ │ │ +./Control/Concurrent/Async/Internal.hs │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ +Control.Concurrent.Async.Internal │ │ │ │ +AsyncCancelled │ │ │ │ +ExceptionInLinkedThread │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +'C:SumSize │ │ │ │ +Data.Hashable.Generic.Instances │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Generic.Instances.C:GSum │ │ │ │ +Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -21164,14 +20960,218 @@ │ │ │ │ 'C:SumSize │ │ │ │ not enough bytes │ │ │ │ Unknown encoding for constructor │ │ │ │ libraries/binary/src/Data/Binary/Generic.hs │ │ │ │ Data.Binary.Generic │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ undefined │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Posix │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +System.OsPath │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ +System.OsPath.Posix.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Posix │ │ │ │ +libraries/os-string/System/OsString/Common.hs │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +'Handler │ │ │ │ +MonadMask │ │ │ │ +'ExitCaseException │ │ │ │ +'ExitCaseSuccess │ │ │ │ +'ExitCaseAbort │ │ │ │ +ExitCase │ │ │ │ +MonadCatch │ │ │ │ +MonadThrow │ │ │ │ +ExitCaseAbort │ │ │ │ +ExitCaseException │ │ │ │ +ExitCaseSuccess │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +exceptions-0.10.9-inplace │ │ │ │ +Control.Monad.Catch │ │ │ │ +libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ +Control.Concurrent.STM.TQueue │ │ │ │ +stm-2.5.3.1-inplace │ │ │ │ +libraries/stm/Control/Concurrent/STM/TQueue.hs:135:15-33|z : zs │ │ │ │ +libraries/stm/Control/Concurrent/STM/TQueue.hs:100:15-33|z : zs │ │ │ │ +stm-2.5.3.1-inplace:Control.Concurrent.STM.TQueue.TQueue │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +MonadWriter │ │ │ │ +Control.Monad.Writer.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Applicative.Lift │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +transformers-0.6.1.1-inplace:Control.Applicative.Lift.Pure │ │ │ │ +transformers-0.6.1.1-inplace:Control.Applicative.Lift.Other │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Constant │ │ │ │ +Data.Functor.Constant │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Data.Functor.Constant.Constant │ │ │ │ +getConstant │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Constant │ │ │ │ +'Reverse │ │ │ │ +Data.Functor.Reverse │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ 'Nondistinct │ │ │ │ 'Distinct │ │ │ │ Distinct │ │ │ │ 'Inserted │ │ │ │ Inserted │ │ │ │ updateMaxWithKey Nil │ │ │ │ updateMinWithKey Nil │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -150,627 +150,627 @@ │ │ │ │ 0x0000b9e4 34005f5f 66737461 7436345f 74696d65 4.__fstat64_time │ │ │ │ 0x0000b9f4 3634005f 5f737461 7436345f 74696d65 64.__stat64_time │ │ │ │ 0x0000ba04 36340066 7472756e 63617465 36340072 64.ftruncate64.r │ │ │ │ 0x0000ba14 65616c6c 6f63006d 656d6368 7200747a ealloc.memchr.tz │ │ │ │ 0x0000ba24 73657400 5f5f6c6f 63616c74 696d6536 set.__localtime6 │ │ │ │ 0x0000ba34 345f7200 5f5f636c 6f636b5f 67657472 4_r.__clock_getr │ │ │ │ 0x0000ba44 65733634 005f5f63 6c6f636b 5f676574 es64.__clock_get │ │ │ │ - 0x0000ba54 74696d65 36340072 65616464 69723634 time64.readdir64 │ │ │ │ - 0x0000ba64 00676574 70696400 67657470 70696400 .getpid.getppid. │ │ │ │ - 0x0000ba74 67657470 67727000 65786974 00676574 getpgrp.exit.get │ │ │ │ - 0x0000ba84 7072696f 72697479 006e6963 65007365 priority.nice.se │ │ │ │ - 0x0000ba94 74707269 6f726974 79007469 6d657300 tpriority.times. │ │ │ │ - 0x0000baa4 64757000 61626f72 74007261 69736500 dup.abort.raise. │ │ │ │ - 0x0000bab4 66777269 7465005f 5f676d6f 6e5f7374 fwrite.__gmon_st │ │ │ │ - 0x0000bac4 6172745f 5f007173 6f727400 5f5f6173 art__.qsort.__as │ │ │ │ - 0x0000bad4 73657274 5f666169 6c005f49 544d5f64 sert_fail._ITM_d │ │ │ │ - 0x0000bae4 65726567 69737465 72544d43 6c6f6e65 eregisterTMClone │ │ │ │ - 0x0000baf4 5461626c 65005f49 544d5f72 65676973 Table._ITM_regis │ │ │ │ - 0x0000bb04 74657254 4d436c6f 6e655461 626c6500 terTMCloneTable. │ │ │ │ - 0x0000bb14 61636f73 6866006c 69626d2e 736f2e36 acoshf.libm.so.6 │ │ │ │ - 0x0000bb24 00636f73 00617461 6e660063 6f736800 .cos.atanf.cosh. │ │ │ │ - 0x0000bb34 636f7366 00617461 6e68006c 64657870 cosf.atanh.ldexp │ │ │ │ - 0x0000bb44 00617461 6e007369 6e636f73 6600706f .atan.sincosf.po │ │ │ │ - 0x0000bb54 7700474c 4942435f 322e3239 006c6f67 w.GLIBC_2.29.log │ │ │ │ - 0x0000bb64 32006578 706d3100 6173696e 0074616e 2.expm1.asin.tan │ │ │ │ - 0x0000bb74 006c6f67 6600474c 4942435f 322e3237 .logf.GLIBC_2.27 │ │ │ │ - 0x0000bb84 0074616e 66006173 696e6600 73696e00 .tanf.asinf.sin. │ │ │ │ - 0x0000bb94 74616e68 0073696e 68660061 73696e68 tanh.sinhf.asinh │ │ │ │ - 0x0000bba4 006c6f67 31700074 616e6866 0061636f .log1p.tanhf.aco │ │ │ │ - 0x0000bbb4 73660073 696e636f 7300706f 77660065 sf.sincos.powf.e │ │ │ │ - 0x0000bbc4 78700061 636f7368 00617369 6e686600 xp.acosh.asinhf. │ │ │ │ - 0x0000bbd4 6365696c 00657870 6d316600 65787066 ceil.expm1f.expf │ │ │ │ - 0x0000bbe4 00636f73 6866006c 6f673170 66006c6f .coshf.log1pf.lo │ │ │ │ - 0x0000bbf4 67007369 6e660073 696e6800 61636f73 g.sinf.sinh.acos │ │ │ │ - 0x0000bc04 00617461 6e686600 6d656d63 70790069 .atanhf.memcpy.i │ │ │ │ - 0x0000bc14 6e666c61 7465496e 6974325f 00646566 nflateInit2_.def │ │ │ │ - 0x0000bc24 6c617465 496e6974 325f0069 6e666c61 lateInit2_.infla │ │ │ │ - 0x0000bc34 74650069 6e666c61 74655265 73657400 te.inflateReset. │ │ │ │ - 0x0000bc44 6465666c 61746553 65744469 6374696f deflateSetDictio │ │ │ │ - 0x0000bc54 6e617279 00696e66 6c617465 53657444 nary.inflateSetD │ │ │ │ - 0x0000bc64 69637469 6f6e6172 79006465 666c6174 ictionary.deflat │ │ │ │ - 0x0000bc74 65007a6c 69625665 7273696f 6e006164 e.zlibVersion.ad │ │ │ │ - 0x0000bc84 6c657233 3200696e 666c6174 65456e64 ler32.inflateEnd │ │ │ │ - 0x0000bc94 00646566 6c617465 456e6400 6d656d6d .deflateEnd.memm │ │ │ │ - 0x0000bca4 6f766500 5454465f 4c696e6b 65645f56 ove.TTF_Linked_V │ │ │ │ - 0x0000bcb4 65727369 6f6e0054 54465f51 75697400 ersion.TTF_Quit. │ │ │ │ - 0x0000bcc4 5454465f 436c6f73 65466f6e 74005454 TTF_CloseFont.TT │ │ │ │ - 0x0000bcd4 465f4765 74466f6e 744f7574 6c696e65 F_GetFontOutline │ │ │ │ - 0x0000bce4 00545446 5f466f6e 74486569 67687400 .TTF_FontHeight. │ │ │ │ - 0x0000bcf4 5454465f 466f6e74 41736365 6e740054 TTF_FontAscent.T │ │ │ │ - 0x0000bd04 54465f46 6f6e7444 65736365 6e740054 TF_FontDescent.T │ │ │ │ - 0x0000bd14 54465f46 6f6e744c 696e6553 6b697000 TF_FontLineSkip. │ │ │ │ - 0x0000bd24 5454465f 466f6e74 46616365 46616d69 TTF_FontFaceFami │ │ │ │ - 0x0000bd34 6c794e61 6d650054 54465f46 6f6e7446 lyName.TTF_FontF │ │ │ │ - 0x0000bd44 61636553 74796c65 4e616d65 00545446 aceStyleName.TTF │ │ │ │ - 0x0000bd54 5f476574 466f6e74 4b65726e 696e6753 _GetFontKerningS │ │ │ │ - 0x0000bd64 697a6500 5454465f 53657446 6f6e744b ize.TTF_SetFontK │ │ │ │ - 0x0000bd74 65726e69 6e670054 54465f53 6574466f erning.TTF_SetFo │ │ │ │ - 0x0000bd84 6e744f75 746c696e 65005344 4c5f5257 ntOutline.SDL_RW │ │ │ │ - 0x0000bd94 46726f6d 436f6e73 744d656d 00545446 FromConstMem.TTF │ │ │ │ - 0x0000bda4 5f4f7065 6e466f6e 74496e64 65785257 _OpenFontIndexRW │ │ │ │ - 0x0000bdb4 00545446 5f4f7065 6e466f6e 74496e64 .TTF_OpenFontInd │ │ │ │ - 0x0000bdc4 65780054 54465f4f 70656e46 6f6e7452 ex.TTF_OpenFontR │ │ │ │ - 0x0000bdd4 57005454 465f4f70 656e466f 6e740054 W.TTF_OpenFont.T │ │ │ │ - 0x0000bde4 54465f47 6c797068 49735072 6f766964 TF_GlyphIsProvid │ │ │ │ - 0x0000bdf4 65640054 54465f47 6c797068 4d657472 ed.TTF_GlyphMetr │ │ │ │ - 0x0000be04 69637300 5454465f 466f6e74 46616365 ics.TTF_FontFace │ │ │ │ - 0x0000be14 49734669 78656457 69647468 00545446 IsFixedWidth.TTF │ │ │ │ - 0x0000be24 5f476574 466f6e74 4b65726e 696e6700 _GetFontKerning. │ │ │ │ - 0x0000be34 5454465f 57617349 6e697400 5454465f TTF_WasInit.TTF_ │ │ │ │ - 0x0000be44 496e6974 00545446 5f53697a 65555446 Init.TTF_SizeUTF │ │ │ │ - 0x0000be54 38005454 465f4765 74466f6e 7448696e 8.TTF_GetFontHin │ │ │ │ - 0x0000be64 74696e67 00545446 5f536574 466f6e74 ting.TTF_SetFont │ │ │ │ - 0x0000be74 48696e74 696e6700 5454465f 53657446 Hinting.TTF_SetF │ │ │ │ - 0x0000be84 6f6e7453 74796c65 00545446 5f476574 ontStyle.TTF_Get │ │ │ │ - 0x0000be94 466f6e74 5374796c 65005454 465f5369 FontStyle.TTF_Si │ │ │ │ - 0x0000bea4 7a65554e 49434f44 45005454 465f5369 zeUNICODE.TTF_Si │ │ │ │ - 0x0000beb4 7a655465 78740054 54465f46 6f6e7446 zeText.TTF_FontF │ │ │ │ - 0x0000bec4 61636573 00545446 5f427974 65537761 aces.TTF_ByteSwa │ │ │ │ - 0x0000bed4 70706564 554e4943 4f444500 5454465f ppedUNICODE.TTF_ │ │ │ │ - 0x0000bee4 52656e64 6572554e 49434f44 455f536f RenderUNICODE_So │ │ │ │ - 0x0000bef4 6c696400 5454465f 52656e64 6572554e lid.TTF_RenderUN │ │ │ │ - 0x0000bf04 49434f44 455f5368 61646564 00545446 ICODE_Shaded.TTF │ │ │ │ - 0x0000bf14 5f52656e 64657255 4e49434f 44455f42 _RenderUNICODE_B │ │ │ │ - 0x0000bf24 6c656e64 65640054 54465f52 656e6465 lended.TTF_Rende │ │ │ │ - 0x0000bf34 72555446 385f536f 6c696400 5454465f rUTF8_Solid.TTF_ │ │ │ │ - 0x0000bf44 52656e64 65725554 46385f53 68616465 RenderUTF8_Shade │ │ │ │ - 0x0000bf54 64005454 465f5265 6e646572 55544638 d.TTF_RenderUTF8 │ │ │ │ - 0x0000bf64 5f426c65 6e646564 00545446 5f52656e _Blended.TTF_Ren │ │ │ │ - 0x0000bf74 64657254 6578745f 536f6c69 64005454 derText_Solid.TT │ │ │ │ - 0x0000bf84 465f5265 6e646572 54657874 5f536861 F_RenderText_Sha │ │ │ │ - 0x0000bf94 64656400 5454465f 52656e64 65725465 ded.TTF_RenderTe │ │ │ │ - 0x0000bfa4 78745f42 6c656e64 65640054 54465f52 xt_Blended.TTF_R │ │ │ │ - 0x0000bfb4 656e6465 72476c79 70685f53 6f6c6964 enderGlyph_Solid │ │ │ │ - 0x0000bfc4 00545446 5f52656e 64657247 6c797068 .TTF_RenderGlyph │ │ │ │ - 0x0000bfd4 5f536861 64656400 5454465f 52656e64 _Shaded.TTF_Rend │ │ │ │ - 0x0000bfe4 6572476c 7970685f 426c656e 64656400 erGlyph_Blended. │ │ │ │ - 0x0000bff4 5454465f 52656e64 65725554 46385f42 TTF_RenderUTF8_B │ │ │ │ - 0x0000c004 6c656e64 65645f57 72617070 65640054 lended_Wrapped.T │ │ │ │ - 0x0000c014 54465f52 656e6465 72554e49 434f4445 TF_RenderUNICODE │ │ │ │ - 0x0000c024 5f426c65 6e646564 5f577261 70706564 _Blended_Wrapped │ │ │ │ - 0x0000c034 00545446 5f52656e 64657254 6578745f .TTF_RenderText_ │ │ │ │ - 0x0000c044 426c656e 6465645f 57726170 70656400 Blended_Wrapped. │ │ │ │ - 0x0000c054 53444c5f 52656769 73746572 4576656e SDL_RegisterEven │ │ │ │ - 0x0000c064 74730053 444c5f50 756d7045 76656e74 ts.SDL_PumpEvent │ │ │ │ - 0x0000c074 73006d65 6d636d70 0062636d 70005344 s.memcmp.bcmp.SD │ │ │ │ - 0x0000c084 4c5f5065 65704576 656e7473 0053444c L_PeepEvents.SDL │ │ │ │ - 0x0000c094 5f507573 68457665 6e740053 444c5f47 _PushEvent.SDL_G │ │ │ │ - 0x0000c0a4 65745769 6e646f77 49440053 444c5f47 etWindowID.SDL_G │ │ │ │ - 0x0000c0b4 65745769 6e646f77 46726f6d 49440053 etWindowFromID.S │ │ │ │ - 0x0000c0c4 444c5f44 656c4576 656e7457 61746368 DL_DelEventWatch │ │ │ │ - 0x0000c0d4 0053444c 5f416464 4576656e 74576174 .SDL_AddEventWat │ │ │ │ - 0x0000c0e4 63680053 444c5f57 61697445 76656e74 ch.SDL_WaitEvent │ │ │ │ - 0x0000c0f4 54696d65 6f757400 53444c5f 506f6c6c Timeout.SDL_Poll │ │ │ │ - 0x0000c104 4576656e 74005344 4c5f5761 69744576 Event.SDL_WaitEv │ │ │ │ - 0x0000c114 656e7400 53444c5f 496e6974 0053444c ent.SDL_Init.SDL │ │ │ │ - 0x0000c124 5f517569 74005344 4c5f4765 74566572 _Quit.SDL_GetVer │ │ │ │ - 0x0000c134 73696f6e 00737472 6c656e00 53444c5f sion.strlen.SDL_ │ │ │ │ - 0x0000c144 47616d65 436f6e74 726f6c6c 65724e61 GameControllerNa │ │ │ │ - 0x0000c154 6d65466f 72496e64 65780053 444c5f49 meForIndex.SDL_I │ │ │ │ - 0x0000c164 7347616d 65436f6e 74726f6c 6c657200 sGameController. │ │ │ │ - 0x0000c174 53444c5f 47616d65 436f6e74 726f6c6c SDL_GameControll │ │ │ │ - 0x0000c184 65724f70 656e0053 444c5f47 616d6543 erOpen.SDL_GameC │ │ │ │ - 0x0000c194 6f6e7472 6f6c6c65 72436c6f 73650053 ontrollerClose.S │ │ │ │ - 0x0000c1a4 444c5f47 616d6543 6f6e7472 6f6c6c65 DL_GameControlle │ │ │ │ - 0x0000c1b4 72476574 41747461 63686564 0053444c rGetAttached.SDL │ │ │ │ - 0x0000c1c4 5f4a6f79 73746963 6b496e73 74616e63 _JoystickInstanc │ │ │ │ - 0x0000c1d4 65494400 53444c5f 47616d65 436f6e74 eID.SDL_GameCont │ │ │ │ - 0x0000c1e4 726f6c6c 65724d61 7070696e 67005344 rollerMapping.SD │ │ │ │ - 0x0000c1f4 4c5f4761 6d65436f 6e74726f 6c6c6572 L_GameController │ │ │ │ - 0x0000c204 4164644d 61707069 6e670053 444c5f52 AddMapping.SDL_R │ │ │ │ - 0x0000c214 5746726f 6d46696c 65005344 4c5f4761 WFromFile.SDL_Ga │ │ │ │ - 0x0000c224 6d65436f 6e74726f 6c6c6572 4164644d meControllerAddM │ │ │ │ - 0x0000c234 61707069 6e677346 726f6d52 57005344 appingsFromRW.SD │ │ │ │ - 0x0000c244 4c5f4761 6d65436f 6e74726f 6c6c6572 L_GameController │ │ │ │ - 0x0000c254 47657441 78697300 53444c5f 47616d65 GetAxis.SDL_Game │ │ │ │ - 0x0000c264 436f6e74 726f6c6c 65724765 74427574 ControllerGetBut │ │ │ │ - 0x0000c274 746f6e00 53444c5f 4e756d4a 6f797374 ton.SDL_NumJoyst │ │ │ │ - 0x0000c284 69636b73 0053444c 5f4a6f79 73746963 icks.SDL_Joystic │ │ │ │ - 0x0000c294 6b4e616d 65466f72 496e6465 78005344 kNameForIndex.SD │ │ │ │ - 0x0000c2a4 4c5f4a6f 79737469 636b4f70 656e0053 L_JoystickOpen.S │ │ │ │ - 0x0000c2b4 444c5f4a 6f797374 69636b43 6c6f7365 DL_JoystickClose │ │ │ │ - 0x0000c2c4 0053444c 5f4a6f79 73746963 6b476574 .SDL_JoystickGet │ │ │ │ - 0x0000c2d4 42757474 6f6e0053 444c5f4a 6f797374 Button.SDL_Joyst │ │ │ │ - 0x0000c2e4 69636b47 65744261 6c6c0053 444c5f4a ickGetBall.SDL_J │ │ │ │ - 0x0000c2f4 6f797374 69636b47 65744178 69730053 oystickGetAxis.S │ │ │ │ - 0x0000c304 444c5f4a 6f797374 69636b4e 756d4178 DL_JoystickNumAx │ │ │ │ - 0x0000c314 65730053 444c5f4a 6f797374 69636b4e es.SDL_JoystickN │ │ │ │ - 0x0000c324 756d4275 74746f6e 73005344 4c5f4a6f umButtons.SDL_Jo │ │ │ │ - 0x0000c334 79737469 636b4e75 6d42616c 6c730053 ystickNumBalls.S │ │ │ │ - 0x0000c344 444c5f4a 6f797374 69636b47 65744861 DL_JoystickGetHa │ │ │ │ - 0x0000c354 74005344 4c5f4a6f 79737469 636b4e75 t.SDL_JoystickNu │ │ │ │ - 0x0000c364 6d486174 73005344 4c5f4765 74536361 mHats.SDL_GetSca │ │ │ │ - 0x0000c374 6e636f64 654e616d 65005344 4c5f4973 ncodeName.SDL_Is │ │ │ │ - 0x0000c384 53637265 656e4b65 79626f61 72645368 ScreenKeyboardSh │ │ │ │ - 0x0000c394 6f776e00 53444c5f 48617353 63726565 own.SDL_HasScree │ │ │ │ - 0x0000c3a4 6e4b6579 626f6172 64537570 706f7274 nKeyboardSupport │ │ │ │ - 0x0000c3b4 0053444c 5f53746f 70546578 74496e70 .SDL_StopTextInp │ │ │ │ - 0x0000c3c4 75740053 444c5f53 65745465 7874496e ut.SDL_SetTextIn │ │ │ │ - 0x0000c3d4 70757452 65637400 53444c5f 53746172 putRect.SDL_Star │ │ │ │ - 0x0000c3e4 74546578 74496e70 75740053 444c5f47 tTextInput.SDL_G │ │ │ │ - 0x0000c3f4 65744d6f 64537461 74650053 444c5f47 etModState.SDL_G │ │ │ │ - 0x0000c404 65744b65 79626f61 72645374 61746500 etKeyboardState. │ │ │ │ - 0x0000c414 53444c5f 47657452 656c6174 6976654d SDL_GetRelativeM │ │ │ │ - 0x0000c424 6f757365 4d6f6465 0053444c 5f536574 ouseMode.SDL_Set │ │ │ │ - 0x0000c434 52656c61 74697665 4d6f7573 654d6f64 RelativeMouseMod │ │ │ │ - 0x0000c444 65005344 4c5f5761 72704d6f 75736549 e.SDL_WarpMouseI │ │ │ │ - 0x0000c454 6e57696e 646f7700 53444c5f 57617270 nWindow.SDL_Warp │ │ │ │ - 0x0000c464 4d6f7573 65476c6f 62616c00 53444c5f MouseGlobal.SDL_ │ │ │ │ - 0x0000c474 46726565 43757273 6f720053 444c5f43 FreeCursor.SDL_C │ │ │ │ - 0x0000c484 72656174 65537973 74656d43 7572736f reateSystemCurso │ │ │ │ - 0x0000c494 72005344 4c5f4372 65617465 436f6c6f r.SDL_CreateColo │ │ │ │ - 0x0000c4a4 72437572 736f7200 53444c5f 43726561 rCursor.SDL_Crea │ │ │ │ - 0x0000c4b4 74654375 72736f72 0053444c 5f476574 teCursor.SDL_Get │ │ │ │ - 0x0000c4c4 4d6f7573 65537461 74650053 444c5f47 MouseState.SDL_G │ │ │ │ - 0x0000c4d4 65745265 6c617469 76654d6f 75736553 etRelativeMouseS │ │ │ │ - 0x0000c4e4 74617465 0053444c 5f476574 43757273 tate.SDL_GetCurs │ │ │ │ - 0x0000c4f4 6f720053 444c5f53 65744375 72736f72 or.SDL_SetCursor │ │ │ │ - 0x0000c504 0053444c 5f53686f 77437572 736f7200 .SDL_ShowCursor. │ │ │ │ - 0x0000c514 53444c5f 44657374 726f7957 696e646f SDL_DestroyWindo │ │ │ │ - 0x0000c524 77005344 4c5f5365 7457696e 646f7749 w.SDL_SetWindowI │ │ │ │ - 0x0000c534 636f6e00 53444c5f 47657457 696e646f con.SDL_GetWindo │ │ │ │ - 0x0000c544 77506978 656c466f 726d6174 0053444c wPixelFormat.SDL │ │ │ │ - 0x0000c554 5f486173 436c6970 626f6172 64546578 _HasClipboardTex │ │ │ │ - 0x0000c564 74005344 4c5f4869 64655769 6e646f77 t.SDL_HideWindow │ │ │ │ - 0x0000c574 0053444c 5f526169 73655769 6e646f77 .SDL_RaiseWindow │ │ │ │ - 0x0000c584 0053444c 5f53686f 7757696e 646f7700 .SDL_ShowWindow. │ │ │ │ - 0x0000c594 53444c5f 44657374 726f7952 656e6465 SDL_DestroyRende │ │ │ │ - 0x0000c5a4 72657200 53444c5f 53657457 696e646f rer.SDL_SetWindo │ │ │ │ - 0x0000c5b4 77506f73 6974696f 6e005344 4c5f4372 wPosition.SDL_Cr │ │ │ │ - 0x0000c5c4 65617465 536f6674 77617265 52656e64 eateSoftwareRend │ │ │ │ - 0x0000c5d4 65726572 0053444c 5f437265 61746552 erer.SDL_CreateR │ │ │ │ - 0x0000c5e4 656e6465 72657200 53444c5f 53657457 enderer.SDL_SetW │ │ │ │ - 0x0000c5f4 696e646f 774f7061 63697479 0053444c indowOpacity.SDL │ │ │ │ - 0x0000c604 5f476574 57696e64 6f774f70 61636974 _GetWindowOpacit │ │ │ │ - 0x0000c614 79005344 4c5f5368 6f775369 6d706c65 y.SDL_ShowSimple │ │ │ │ - 0x0000c624 4d657373 61676542 6f780053 444c5f47 MessageBox.SDL_G │ │ │ │ - 0x0000c634 65744469 73706c61 79426f75 6e647300 etDisplayBounds. │ │ │ │ - 0x0000c644 53444c5f 47657444 6973706c 61794d6f SDL_GetDisplayMo │ │ │ │ - 0x0000c654 64650053 444c5f47 65744469 73706c61 de.SDL_GetDispla │ │ │ │ - 0x0000c664 794e616d 65005344 4c5f4765 744e756d yName.SDL_GetNum │ │ │ │ - 0x0000c674 44697370 6c61794d 6f646573 0053444c DisplayModes.SDL │ │ │ │ - 0x0000c684 5f476574 4e756d56 6964656f 44697370 _GetNumVideoDisp │ │ │ │ - 0x0000c694 6c617973 0053444c 5f536574 436c6970 lays.SDL_SetClip │ │ │ │ - 0x0000c6a4 626f6172 64546578 74006672 65650053 boardText.free.S │ │ │ │ - 0x0000c6b4 444c5f47 6574436c 6970626f 61726454 DL_GetClipboardT │ │ │ │ - 0x0000c6c4 65787400 53444c5f 53657457 696e646f ext.SDL_SetWindo │ │ │ │ - 0x0000c6d4 77446174 61005344 4c5f4765 7457696e wData.SDL_GetWin │ │ │ │ - 0x0000c6e4 646f7744 61746100 53444c5f 47657457 dowData.SDL_GetW │ │ │ │ - 0x0000c6f4 696e646f 77426f72 64657273 53697a65 indowBordersSize │ │ │ │ - 0x0000c704 0053444c 5f476574 57696e64 6f77506f .SDL_GetWindowPo │ │ │ │ - 0x0000c714 73697469 6f6e0053 444c5f4d 696e696d sition.SDL_Minim │ │ │ │ - 0x0000c724 697a6557 696e646f 77005344 4c5f5365 izeWindow.SDL_Se │ │ │ │ - 0x0000c734 7457696e 646f7746 756c6c73 63726565 tWindowFullscree │ │ │ │ - 0x0000c744 6e005344 4c5f5265 73746f72 6557696e n.SDL_RestoreWin │ │ │ │ - 0x0000c754 646f7700 53444c5f 4d617869 6d697a65 dow.SDL_Maximize │ │ │ │ - 0x0000c764 57696e64 6f770053 444c5f53 65745769 Window.SDL_SetWi │ │ │ │ - 0x0000c774 6e646f77 47726162 0053444c 5f476574 ndowGrab.SDL_Get │ │ │ │ - 0x0000c784 57696e64 6f774772 61620053 444c5f53 WindowGrab.SDL_S │ │ │ │ - 0x0000c794 65745769 6e646f77 426f7264 65726564 etWindowBordered │ │ │ │ - 0x0000c7a4 0053444c 5f476574 57696e64 6f77466c .SDL_GetWindowFl │ │ │ │ - 0x0000c7b4 61677300 53444c5f 43726561 74655769 ags.SDL_CreateWi │ │ │ │ - 0x0000c7c4 6e646f77 0053444c 5f474c5f 53657441 ndow.SDL_GL_SetA │ │ │ │ - 0x0000c7d4 74747269 62757465 0053444c 5f536574 ttribute.SDL_Set │ │ │ │ - 0x0000c7e4 57696e64 6f774d69 6e696d75 6d53697a WindowMinimumSiz │ │ │ │ - 0x0000c7f4 65005344 4c5f4765 7457696e 646f774d e.SDL_GetWindowM │ │ │ │ - 0x0000c804 696e696d 756d5369 7a650053 444c5f53 inimumSize.SDL_S │ │ │ │ - 0x0000c814 65745769 6e646f77 4d617869 6d756d53 etWindowMaximumS │ │ │ │ - 0x0000c824 697a6500 53444c5f 47657457 696e646f ize.SDL_GetWindo │ │ │ │ - 0x0000c834 774d6178 696d756d 53697a65 0053444c wMaximumSize.SDL │ │ │ │ - 0x0000c844 5f536574 57696e64 6f774761 6d6d6152 _SetWindowGammaR │ │ │ │ - 0x0000c854 616d7000 53444c5f 47657457 696e646f amp.SDL_GetWindo │ │ │ │ - 0x0000c864 7747616d 6d615261 6d700053 444c5f49 wGammaRamp.SDL_I │ │ │ │ - 0x0000c874 73536372 65656e53 61766572 456e6162 sScreenSaverEnab │ │ │ │ - 0x0000c884 6c656400 53444c5f 456e6162 6c655363 led.SDL_EnableSc │ │ │ │ - 0x0000c894 7265656e 53617665 72005344 4c5f4469 reenSaver.SDL_Di │ │ │ │ - 0x0000c8a4 7361626c 65536372 65656e53 61766572 sableScreenSaver │ │ │ │ - 0x0000c8b4 0053444c 5f536574 57696e64 6f775469 .SDL_SetWindowTi │ │ │ │ - 0x0000c8c4 746c6500 53444c5f 47657457 696e646f tle.SDL_GetWindo │ │ │ │ - 0x0000c8d4 77546974 6c650053 444c5f53 65745769 wTitle.SDL_SetWi │ │ │ │ - 0x0000c8e4 6e646f77 53697a65 0053444c 5f476574 ndowSize.SDL_Get │ │ │ │ - 0x0000c8f4 57696e64 6f775369 7a650053 444c5f53 WindowSize.SDL_S │ │ │ │ - 0x0000c904 65745769 6e646f77 42726967 68746e65 etWindowBrightne │ │ │ │ - 0x0000c914 73730053 444c5f47 65745769 6e646f77 ss.SDL_GetWindow │ │ │ │ - 0x0000c924 42726967 68746e65 73730053 444c5f47 Brightness.SDL_G │ │ │ │ - 0x0000c934 4c5f4372 65617465 436f6e74 65787400 L_CreateContext. │ │ │ │ - 0x0000c944 53444c5f 474c5f44 656c6574 65436f6e SDL_GL_DeleteCon │ │ │ │ - 0x0000c954 74657874 0053444c 5f474c5f 53776170 text.SDL_GL_Swap │ │ │ │ - 0x0000c964 57696e64 6f770053 444c5f47 4c5f4d61 Window.SDL_GL_Ma │ │ │ │ - 0x0000c974 6b654375 7272656e 74005344 4c5f474c keCurrent.SDL_GL │ │ │ │ - 0x0000c984 5f476574 44726177 61626c65 53697a65 _GetDrawableSize │ │ │ │ - 0x0000c994 0053444c 5f474c5f 47657453 77617049 .SDL_GL_GetSwapI │ │ │ │ - 0x0000c9a4 6e746572 76616c00 53444c5f 474c5f53 nterval.SDL_GL_S │ │ │ │ - 0x0000c9b4 65745377 6170496e 74657276 616c0053 etSwapInterval.S │ │ │ │ - 0x0000c9c4 444c5f4d 61736b73 546f5069 78656c46 DL_MasksToPixelF │ │ │ │ - 0x0000c9d4 6f726d61 74456e75 6d005344 4c5f4465 ormatEnum.SDL_De │ │ │ │ - 0x0000c9e4 7374726f 79546578 74757265 0053444c stroyTexture.SDL │ │ │ │ - 0x0000c9f4 5f556e6c 6f636b54 65787475 72650053 _UnlockTexture.S │ │ │ │ - 0x0000ca04 444c5f55 6e6c6f63 6b537572 66616365 DL_UnlockSurface │ │ │ │ - 0x0000ca14 0053444c 5f467265 65537572 66616365 .SDL_FreeSurface │ │ │ │ - 0x0000ca24 0053444c 5f52656e 64657250 72657365 .SDL_RenderPrese │ │ │ │ - 0x0000ca34 6e740053 444c5f52 656e6465 72546172 nt.SDL_RenderTar │ │ │ │ - 0x0000ca44 67657453 7570706f 72746564 0053444c getSupported.SDL │ │ │ │ - 0x0000ca54 5f436f6e 76657274 53757266 61636500 _ConvertSurface. │ │ │ │ - 0x0000ca64 53444c5f 47657457 696e646f 77537572 SDL_GetWindowSur │ │ │ │ - 0x0000ca74 66616365 0053444c 5f437265 61746554 face.SDL_CreateT │ │ │ │ - 0x0000ca84 65787475 72654672 6f6d5375 72666163 extureFromSurfac │ │ │ │ - 0x0000ca94 65005344 4c5f5265 6e646572 44726177 e.SDL_RenderDraw │ │ │ │ - 0x0000caa4 506f696e 74005344 4c5f5265 6e646572 Point.SDL_Render │ │ │ │ - 0x0000cab4 44726177 4c696e65 0053444c 5f52656e DrawLine.SDL_Ren │ │ │ │ - 0x0000cac4 64657243 6c656172 0053444c 5f557064 derClear.SDL_Upd │ │ │ │ - 0x0000cad4 61746557 696e646f 77537572 66616365 ateWindowSurface │ │ │ │ - 0x0000cae4 0053444c 5f4c6f63 6b537572 66616365 .SDL_LockSurface │ │ │ │ - 0x0000caf4 0053444c 5f474c5f 556e6269 6e645465 .SDL_GL_UnbindTe │ │ │ │ - 0x0000cb04 78747572 65005344 4c5f474c 5f42696e xture.SDL_GL_Bin │ │ │ │ - 0x0000cb14 64546578 74757265 0053444c 5f437265 dTexture.SDL_Cre │ │ │ │ - 0x0000cb24 61746554 65787475 72650053 444c5f50 ateTexture.SDL_P │ │ │ │ - 0x0000cb34 6978656c 466f726d 6174456e 756d546f ixelFormatEnumTo │ │ │ │ - 0x0000cb44 4d61736b 73005344 4c5f4372 65617465 Masks.SDL_Create │ │ │ │ - 0x0000cb54 52474253 75726661 63650053 444c5f47 RGBSurface.SDL_G │ │ │ │ - 0x0000cb64 65745265 6e646572 6572496e 666f0053 etRendererInfo.S │ │ │ │ - 0x0000cb74 444c5f47 65745265 6e646572 44726976 DL_GetRenderDriv │ │ │ │ - 0x0000cb84 6572496e 666f0053 444c5f47 65744e75 erInfo.SDL_GetNu │ │ │ │ - 0x0000cb94 6d52656e 64657244 72697665 72730053 mRenderDrivers.S │ │ │ │ - 0x0000cba4 444c5f55 70706572 426c6974 5363616c DL_UpperBlitScal │ │ │ │ - 0x0000cbb4 65640053 444c5f52 656e6465 72447261 ed.SDL_RenderDra │ │ │ │ - 0x0000cbc4 77506f69 6e747300 53444c5f 52656e64 wPoints.SDL_Rend │ │ │ │ - 0x0000cbd4 65724472 61774c69 6e657300 53444c5f erDrawLines.SDL_ │ │ │ │ - 0x0000cbe4 52656e64 6572436f 70794578 0053444c RenderCopyEx.SDL │ │ │ │ - 0x0000cbf4 5f52656e 64657243 6f707900 53444c5f _RenderCopy.SDL_ │ │ │ │ - 0x0000cc04 52656e64 65724765 6f6d6574 72795261 RenderGeometryRa │ │ │ │ - 0x0000cc14 77005344 4c5f5265 6e646572 47656f6d w.SDL_RenderGeom │ │ │ │ - 0x0000cc24 65747279 0053444c 5f52656e 64657246 etry.SDL_RenderF │ │ │ │ - 0x0000cc34 696c6c52 65637473 46005344 4c5f5265 illRectsF.SDL_Re │ │ │ │ - 0x0000cc44 6e646572 46696c6c 52656374 46005344 nderFillRectF.SD │ │ │ │ - 0x0000cc54 4c5f5265 6e646572 44726177 52656374 L_RenderDrawRect │ │ │ │ - 0x0000cc64 73460053 444c5f52 656e6465 72447261 sF.SDL_RenderDra │ │ │ │ - 0x0000cc74 77526563 74460053 444c5f52 656e6465 wRectF.SDL_Rende │ │ │ │ - 0x0000cc84 72447261 77506f69 6e747346 0053444c rDrawPointsF.SDL │ │ │ │ - 0x0000cc94 5f52656e 64657244 72617750 6f696e74 _RenderDrawPoint │ │ │ │ - 0x0000cca4 46005344 4c5f5265 6e646572 44726177 F.SDL_RenderDraw │ │ │ │ - 0x0000ccb4 4c696e65 73460053 444c5f52 656e6465 LinesF.SDL_Rende │ │ │ │ - 0x0000ccc4 72447261 774c696e 65460053 444c5f52 rDrawLineF.SDL_R │ │ │ │ - 0x0000ccd4 656e6465 72436f70 79457846 0053444c enderCopyExF.SDL │ │ │ │ - 0x0000cce4 5f52656e 64657243 6f707946 0053444c _RenderCopyF.SDL │ │ │ │ - 0x0000ccf4 5f52656e 64657246 696c6c52 65637473 _RenderFillRects │ │ │ │ - 0x0000cd04 0053444c 5f52656e 64657246 696c6c52 .SDL_RenderFillR │ │ │ │ - 0x0000cd14 65637400 53444c5f 52656e64 65724472 ect.SDL_RenderDr │ │ │ │ - 0x0000cd24 61775265 63747300 53444c5f 52656e64 awRects.SDL_Rend │ │ │ │ - 0x0000cd34 65724472 61775265 63740053 444c5f53 erDrawRect.SDL_S │ │ │ │ - 0x0000cd44 65745061 6c657474 65436f6c 6f727300 etPaletteColors. │ │ │ │ - 0x0000cd54 53444c5f 4c6f6164 424d505f 52570053 SDL_LoadBMP_RW.S │ │ │ │ - 0x0000cd64 444c5f4d 61705247 42410053 444c5f46 DL_MapRGBA.SDL_F │ │ │ │ - 0x0000cd74 696c6c52 65637473 0053444c 5f46696c illRects.SDL_Fil │ │ │ │ - 0x0000cd84 6c526563 74005344 4c5f4372 65617465 lRect.SDL_Create │ │ │ │ - 0x0000cd94 52474253 75726661 63654672 6f6d0053 RGBSurfaceFrom.S │ │ │ │ - 0x0000cda4 444c5f51 75657279 54657874 75726500 DL_QueryTexture. │ │ │ │ - 0x0000cdb4 53444c5f 4c6f636b 54657874 75726500 SDL_LockTexture. │ │ │ │ - 0x0000cdc4 53444c5f 55706461 74655465 78747572 SDL_UpdateTextur │ │ │ │ - 0x0000cdd4 65005344 4c5f5570 70657242 6c697400 e.SDL_UpperBlit. │ │ │ │ - 0x0000cde4 53444c5f 52656e64 65725365 744c6f67 SDL_RenderSetLog │ │ │ │ - 0x0000cdf4 6963616c 53697a65 0053444c 5f52656e icalSize.SDL_Ren │ │ │ │ - 0x0000ce04 64657247 65744c6f 67696361 6c53697a derGetLogicalSiz │ │ │ │ - 0x0000ce14 65005344 4c5f5265 6e646572 53657449 e.SDL_RenderSetI │ │ │ │ - 0x0000ce24 6e746567 65725363 616c6500 53444c5f ntegerScale.SDL_ │ │ │ │ - 0x0000ce34 52656e64 65724765 74496e74 65676572 RenderGetInteger │ │ │ │ - 0x0000ce44 5363616c 65005344 4c5f5365 7452656e Scale.SDL_SetRen │ │ │ │ - 0x0000ce54 64657254 61726765 74005344 4c5f4765 derTarget.SDL_Ge │ │ │ │ - 0x0000ce64 7452656e 64657254 61726765 74005344 tRenderTarget.SD │ │ │ │ - 0x0000ce74 4c5f5365 74537572 66616365 426c656e L_SetSurfaceBlen │ │ │ │ - 0x0000ce84 644d6f64 65005344 4c5f4765 74537572 dMode.SDL_GetSur │ │ │ │ - 0x0000ce94 66616365 426c656e 644d6f64 65005344 faceBlendMode.SD │ │ │ │ - 0x0000cea4 4c5f5365 74546578 74757265 426c656e L_SetTextureBlen │ │ │ │ - 0x0000ceb4 644d6f64 65005344 4c5f4765 74546578 dMode.SDL_GetTex │ │ │ │ - 0x0000cec4 74757265 426c656e 644d6f64 65005344 tureBlendMode.SD │ │ │ │ - 0x0000ced4 4c5f5365 74546578 74757265 416c7068 L_SetTextureAlph │ │ │ │ - 0x0000cee4 614d6f64 0053444c 5f476574 54657874 aMod.SDL_GetText │ │ │ │ - 0x0000cef4 75726541 6c706861 4d6f6400 53444c5f ureAlphaMod.SDL_ │ │ │ │ - 0x0000cf04 53657454 65787475 7265436f 6c6f724d SetTextureColorM │ │ │ │ - 0x0000cf14 6f640053 444c5f47 65745465 78747572 od.SDL_GetTextur │ │ │ │ - 0x0000cf24 65436f6c 6f724d6f 64005344 4c5f4765 eColorMod.SDL_Ge │ │ │ │ - 0x0000cf34 74436f6c 6f724b65 79005344 4c5f5365 tColorKey.SDL_Se │ │ │ │ - 0x0000cf44 74436f6c 6f724b65 79005344 4c5f4765 tColorKey.SDL_Ge │ │ │ │ - 0x0000cf54 74524742 41005344 4c5f5265 6e646572 tRGBA.SDL_Render │ │ │ │ - 0x0000cf64 53657456 69657770 6f727400 53444c5f SetViewport.SDL_ │ │ │ │ - 0x0000cf74 52656e64 65724765 74566965 77706f72 RenderGetViewpor │ │ │ │ - 0x0000cf84 74005344 4c5f5265 6e646572 53657443 t.SDL_RenderSetC │ │ │ │ - 0x0000cf94 6c697052 65637400 53444c5f 52656e64 lipRect.SDL_Rend │ │ │ │ - 0x0000cfa4 65724765 74436c69 70526563 74005344 erGetClipRect.SD │ │ │ │ - 0x0000cfb4 4c5f5265 6e646572 53657453 63616c65 L_RenderSetScale │ │ │ │ - 0x0000cfc4 0053444c 5f52656e 64657247 65745363 .SDL_RenderGetSc │ │ │ │ - 0x0000cfd4 616c6500 53444c5f 53657452 656e6465 ale.SDL_SetRende │ │ │ │ - 0x0000cfe4 72447261 77436f6c 6f720053 444c5f47 rDrawColor.SDL_G │ │ │ │ - 0x0000cff4 65745265 6e646572 44726177 436f6c6f etRenderDrawColo │ │ │ │ - 0x0000d004 72005344 4c5f5365 7452656e 64657244 r.SDL_SetRenderD │ │ │ │ - 0x0000d014 72617742 6c656e64 4d6f6465 0053444c rawBlendMode.SDL │ │ │ │ - 0x0000d024 5f476574 52656e64 65724472 6177426c _GetRenderDrawBl │ │ │ │ - 0x0000d034 656e644d 6f646500 53444c5f 47657445 endMode.SDL_GetE │ │ │ │ - 0x0000d044 72726f72 0053444c 5f496e69 74537562 rror.SDL_InitSub │ │ │ │ - 0x0000d054 53797374 656d0053 444c5f51 75697453 System.SDL_QuitS │ │ │ │ - 0x0000d064 75625379 7374656d 0053444c 5f536574 ubSystem.SDL_Set │ │ │ │ - 0x0000d074 4d61696e 52656164 79005344 4c5f5761 MainReady.SDL_Wa │ │ │ │ - 0x0000d084 73496e69 74005344 4c5f6672 65650053 sInit.SDL_free.S │ │ │ │ - 0x0000d094 444c5f41 64644869 6e744361 6c6c6261 DL_AddHintCallba │ │ │ │ - 0x0000d0a4 636b0053 444c5f43 6c656172 48696e74 ck.SDL_ClearHint │ │ │ │ - 0x0000d0b4 73005344 4c5f4465 6c48696e 7443616c s.SDL_DelHintCal │ │ │ │ - 0x0000d0c4 6c626163 6b005344 4c5f4765 7448696e lback.SDL_GetHin │ │ │ │ - 0x0000d0d4 74005344 4c5f5365 7448696e 74005344 t.SDL_SetHint.SD │ │ │ │ - 0x0000d0e4 4c5f5365 7448696e 74576974 68507269 L_SetHintWithPri │ │ │ │ - 0x0000d0f4 6f726974 79005344 4c5f4c6f 67476574 ority.SDL_LogGet │ │ │ │ - 0x0000d104 4f757470 75744675 6e637469 6f6e0053 OutputFunction.S │ │ │ │ - 0x0000d114 444c5f4c 6f674765 74507269 6f726974 DL_LogGetPriorit │ │ │ │ - 0x0000d124 79005344 4c5f4c6f 67526573 65745072 y.SDL_LogResetPr │ │ │ │ - 0x0000d134 696f7269 74696573 0053444c 5f4c6f67 iorities.SDL_Log │ │ │ │ - 0x0000d144 53657441 6c6c5072 696f7269 74790053 SetAllPriority.S │ │ │ │ - 0x0000d154 444c5f4c 6f675365 744f7574 70757446 DL_LogSetOutputF │ │ │ │ - 0x0000d164 756e6374 696f6e00 53444c5f 4c6f6753 unction.SDL_LogS │ │ │ │ - 0x0000d174 65745072 696f7269 74790053 444c5f47 etPriority.SDL_G │ │ │ │ - 0x0000d184 65745265 76697369 6f6e0053 444c5f47 etRevision.SDL_G │ │ │ │ - 0x0000d194 65745265 76697369 6f6e4e75 6d626572 etRevisionNumber │ │ │ │ - 0x0000d1a4 0053444c 5f457665 6e745374 61746500 .SDL_EventState. │ │ │ │ - 0x0000d1b4 53444c5f 46696c74 65724576 656e7473 SDL_FilterEvents │ │ │ │ - 0x0000d1c4 0053444c 5f466c75 73684576 656e7400 .SDL_FlushEvent. │ │ │ │ - 0x0000d1d4 53444c5f 466c7573 68457665 6e747300 SDL_FlushEvents. │ │ │ │ - 0x0000d1e4 53444c5f 47657445 76656e74 46696c74 SDL_GetEventFilt │ │ │ │ - 0x0000d1f4 65720053 444c5f47 65744e75 6d546f75 er.SDL_GetNumTou │ │ │ │ - 0x0000d204 63684465 76696365 73005344 4c5f4765 chDevices.SDL_Ge │ │ │ │ - 0x0000d214 744e756d 546f7563 6846696e 67657273 tNumTouchFingers │ │ │ │ - 0x0000d224 0053444c 5f476574 546f7563 68446576 .SDL_GetTouchDev │ │ │ │ - 0x0000d234 69636500 53444c5f 47657454 6f756368 ice.SDL_GetTouch │ │ │ │ - 0x0000d244 46696e67 65720053 444c5f48 61734576 Finger.SDL_HasEv │ │ │ │ - 0x0000d254 656e7400 53444c5f 48617345 76656e74 ent.SDL_HasEvent │ │ │ │ - 0x0000d264 73005344 4c5f4c6f 6164446f 6c6c6172 s.SDL_LoadDollar │ │ │ │ - 0x0000d274 54656d70 6c617465 73005344 4c5f5265 Templates.SDL_Re │ │ │ │ - 0x0000d284 636f7264 47657374 75726500 53444c5f cordGesture.SDL_ │ │ │ │ - 0x0000d294 53617665 416c6c44 6f6c6c61 7254656d SaveAllDollarTem │ │ │ │ - 0x0000d2a4 706c6174 65730053 444c5f53 61766544 plates.SDL_SaveD │ │ │ │ - 0x0000d2b4 6f6c6c61 7254656d 706c6174 65005344 ollarTemplate.SD │ │ │ │ - 0x0000d2c4 4c5f5365 74457665 6e744669 6c746572 L_SetEventFilter │ │ │ │ - 0x0000d2d4 0053444c 5f476574 4b657946 726f6d4e .SDL_GetKeyFromN │ │ │ │ - 0x0000d2e4 616d6500 53444c5f 4765744b 65794672 ame.SDL_GetKeyFr │ │ │ │ - 0x0000d2f4 6f6d5363 616e636f 64650053 444c5f47 omScancode.SDL_G │ │ │ │ - 0x0000d304 65744b65 794e616d 65005344 4c5f4765 etKeyName.SDL_Ge │ │ │ │ - 0x0000d314 744b6579 626f6172 64466f63 75730053 tKeyboardFocus.S │ │ │ │ - 0x0000d324 444c5f47 65745363 616e636f 64654672 DL_GetScancodeFr │ │ │ │ - 0x0000d334 6f6d4b65 79005344 4c5f4765 74536361 omKey.SDL_GetSca │ │ │ │ - 0x0000d344 6e636f64 6546726f 6d4e616d 65005344 ncodeFromName.SD │ │ │ │ - 0x0000d354 4c5f4973 54657874 496e7075 74416374 L_IsTextInputAct │ │ │ │ - 0x0000d364 69766500 53444c5f 5365744d 6f645374 ive.SDL_SetModSt │ │ │ │ - 0x0000d374 61746500 53444c5f 43617074 7572654d ate.SDL_CaptureM │ │ │ │ - 0x0000d384 6f757365 0053444c 5f476574 44656661 ouse.SDL_GetDefa │ │ │ │ - 0x0000d394 756c7443 7572736f 72005344 4c5f4765 ultCursor.SDL_Ge │ │ │ │ - 0x0000d3a4 74476c6f 62616c4d 6f757365 53746174 tGlobalMouseStat │ │ │ │ - 0x0000d3b4 65005344 4c5f4765 744d6f75 7365466f e.SDL_GetMouseFo │ │ │ │ - 0x0000d3c4 63757300 53444c5f 4a6f7973 7469636b cus.SDL_Joystick │ │ │ │ - 0x0000d3d4 43757272 656e7450 6f776572 4c657665 CurrentPowerLeve │ │ │ │ - 0x0000d3e4 6c005344 4c5f4a6f 79737469 636b4576 l.SDL_JoystickEv │ │ │ │ - 0x0000d3f4 656e7453 74617465 0053444c 5f4a6f79 entState.SDL_Joy │ │ │ │ - 0x0000d404 73746963 6b46726f 6d496e73 74616e63 stickFromInstanc │ │ │ │ - 0x0000d414 65494400 53444c5f 4a6f7973 7469636b eID.SDL_Joystick │ │ │ │ - 0x0000d424 47657441 74746163 68656400 53444c5f GetAttached.SDL_ │ │ │ │ - 0x0000d434 4a6f7973 7469636b 4e616d65 0053444c JoystickName.SDL │ │ │ │ - 0x0000d444 5f4a6f79 73746963 6b557064 61746500 _JoystickUpdate. │ │ │ │ - 0x0000d454 53444c5f 47616d65 436f6e74 726f6c6c SDL_GameControll │ │ │ │ - 0x0000d464 65724576 656e7453 74617465 0053444c erEventState.SDL │ │ │ │ - 0x0000d474 5f47616d 65436f6e 74726f6c 6c657246 _GameControllerF │ │ │ │ - 0x0000d484 726f6d49 6e737461 6e636549 44005344 romInstanceID.SD │ │ │ │ - 0x0000d494 4c5f4761 6d65436f 6e74726f 6c6c6572 L_GameController │ │ │ │ - 0x0000d4a4 47657441 78697346 726f6d53 7472696e GetAxisFromStrin │ │ │ │ - 0x0000d4b4 67005344 4c5f4761 6d65436f 6e74726f g.SDL_GameContro │ │ │ │ - 0x0000d4c4 6c6c6572 47657442 7574746f 6e46726f llerGetButtonFro │ │ │ │ - 0x0000d4d4 6d537472 696e6700 53444c5f 47616d65 mString.SDL_Game │ │ │ │ - 0x0000d4e4 436f6e74 726f6c6c 65724765 744a6f79 ControllerGetJoy │ │ │ │ - 0x0000d4f4 73746963 6b005344 4c5f4761 6d65436f stick.SDL_GameCo │ │ │ │ - 0x0000d504 6e74726f 6c6c6572 47657453 7472696e ntrollerGetStrin │ │ │ │ - 0x0000d514 67466f72 41786973 0053444c 5f47616d gForAxis.SDL_Gam │ │ │ │ - 0x0000d524 65436f6e 74726f6c 6c657247 65745374 eControllerGetSt │ │ │ │ - 0x0000d534 72696e67 466f7242 7574746f 6e005344 ringForButton.SD │ │ │ │ - 0x0000d544 4c5f4761 6d65436f 6e74726f 6c6c6572 L_GameController │ │ │ │ - 0x0000d554 4e616d65 0053444c 5f47616d 65436f6e Name.SDL_GameCon │ │ │ │ - 0x0000d564 74726f6c 6c657255 70646174 65005344 trollerUpdate.SD │ │ │ │ - 0x0000d574 4c5f4372 65617465 57696e64 6f77416e L_CreateWindowAn │ │ │ │ - 0x0000d584 6452656e 64657265 72005344 4c5f4372 dRenderer.SDL_Cr │ │ │ │ - 0x0000d594 65617465 57696e64 6f774672 6f6d0053 eateWindowFrom.S │ │ │ │ - 0x0000d5a4 444c5f47 4c5f4578 74656e73 696f6e53 DL_GL_ExtensionS │ │ │ │ - 0x0000d5b4 7570706f 72746564 0053444c 5f474c5f upported.SDL_GL_ │ │ │ │ - 0x0000d5c4 47657441 74747269 62757465 0053444c GetAttribute.SDL │ │ │ │ - 0x0000d5d4 5f474c5f 47657443 75727265 6e74436f _GL_GetCurrentCo │ │ │ │ - 0x0000d5e4 6e746578 74005344 4c5f474c 5f476574 ntext.SDL_GL_Get │ │ │ │ - 0x0000d5f4 43757272 656e7457 696e646f 77005344 CurrentWindow.SD │ │ │ │ - 0x0000d604 4c5f474c 5f476574 50726f63 41646472 L_GL_GetProcAddr │ │ │ │ - 0x0000d614 65737300 53444c5f 474c5f4c 6f61644c ess.SDL_GL_LoadL │ │ │ │ - 0x0000d624 69627261 72790053 444c5f47 4c5f5265 ibrary.SDL_GL_Re │ │ │ │ - 0x0000d634 73657441 74747269 62757465 73005344 setAttributes.SD │ │ │ │ - 0x0000d644 4c5f474c 5f556e6c 6f61644c 69627261 L_GL_UnloadLibra │ │ │ │ - 0x0000d654 72790053 444c5f47 6574436c 6f736573 ry.SDL_GetCloses │ │ │ │ - 0x0000d664 74446973 706c6179 4d6f6465 0053444c tDisplayMode.SDL │ │ │ │ - 0x0000d674 5f476574 43757272 656e7444 6973706c _GetCurrentDispl │ │ │ │ - 0x0000d684 61794d6f 64650053 444c5f47 65744375 ayMode.SDL_GetCu │ │ │ │ - 0x0000d694 7272656e 74566964 656f4472 69766572 rrentVideoDriver │ │ │ │ - 0x0000d6a4 0053444c 5f476574 4465736b 746f7044 .SDL_GetDesktopD │ │ │ │ - 0x0000d6b4 6973706c 61794d6f 64650053 444c5f47 isplayMode.SDL_G │ │ │ │ - 0x0000d6c4 65744469 73706c61 79445049 0053444c etDisplayDPI.SDL │ │ │ │ - 0x0000d6d4 5f476574 44697370 6c617955 7361626c _GetDisplayUsabl │ │ │ │ - 0x0000d6e4 65426f75 6e647300 53444c5f 47657447 eBounds.SDL_GetG │ │ │ │ - 0x0000d6f4 72616262 65645769 6e646f77 0053444c rabbedWindow.SDL │ │ │ │ - 0x0000d704 5f476574 4e756d56 6964656f 44726976 _GetNumVideoDriv │ │ │ │ - 0x0000d714 65727300 53444c5f 47657456 6964656f ers.SDL_GetVideo │ │ │ │ - 0x0000d724 44726976 65720053 444c5f47 65745769 Driver.SDL_GetWi │ │ │ │ - 0x0000d734 6e646f77 44697370 6c617949 6e646578 ndowDisplayIndex │ │ │ │ - 0x0000d744 0053444c 5f476574 57696e64 6f774469 .SDL_GetWindowDi │ │ │ │ - 0x0000d754 73706c61 794d6f64 65005344 4c5f5365 splayMode.SDL_Se │ │ │ │ - 0x0000d764 7457696e 646f7744 6973706c 61794d6f tWindowDisplayMo │ │ │ │ - 0x0000d774 64650053 444c5f53 686f774d 65737361 de.SDL_ShowMessa │ │ │ │ - 0x0000d784 6765426f 78005344 4c5f5570 64617465 geBox.SDL_Update │ │ │ │ - 0x0000d794 57696e64 6f775375 72666163 65526563 WindowSurfaceRec │ │ │ │ - 0x0000d7a4 74730053 444c5f56 6964656f 496e6974 ts.SDL_VideoInit │ │ │ │ - 0x0000d7b4 0053444c 5f566964 656f5175 69740053 .SDL_VideoQuit.S │ │ │ │ - 0x0000d7c4 444c5f43 6f6d706f 73654375 73746f6d DL_ComposeCustom │ │ │ │ - 0x0000d7d4 426c656e 644d6f64 65005344 4c5f4765 BlendMode.SDL_Ge │ │ │ │ - 0x0000d7e4 7452656e 64657265 72005344 4c5f4765 tRenderer.SDL_Ge │ │ │ │ - 0x0000d7f4 7452656e 64657265 724f7574 70757453 tRendererOutputS │ │ │ │ - 0x0000d804 697a6500 53444c5f 52656e64 65724973 ize.SDL_RenderIs │ │ │ │ - 0x0000d814 436c6970 456e6162 6c656400 53444c5f ClipEnabled.SDL_ │ │ │ │ - 0x0000d824 52656e64 65725265 61645069 78656c73 RenderReadPixels │ │ │ │ - 0x0000d834 0053444c 5f557064 61746559 55565465 .SDL_UpdateYUVTe │ │ │ │ - 0x0000d844 78747572 65005344 4c5f416c 6c6f6346 xture.SDL_AllocF │ │ │ │ - 0x0000d854 6f726d61 74005344 4c5f416c 6c6f6350 ormat.SDL_AllocP │ │ │ │ - 0x0000d864 616c6574 74650053 444c5f43 616c6375 alette.SDL_Calcu │ │ │ │ - 0x0000d874 6c617465 47616d6d 6152616d 70005344 lateGammaRamp.SD │ │ │ │ - 0x0000d884 4c5f4672 6565466f 726d6174 0053444c L_FreeFormat.SDL │ │ │ │ - 0x0000d894 5f467265 6550616c 65747465 0053444c _FreePalette.SDL │ │ │ │ - 0x0000d8a4 5f476574 50697865 6c466f72 6d61744e _GetPixelFormatN │ │ │ │ - 0x0000d8b4 616d6500 53444c5f 47657452 47420053 ame.SDL_GetRGB.S │ │ │ │ - 0x0000d8c4 444c5f4d 61705247 42005344 4c5f5365 DL_MapRGB.SDL_Se │ │ │ │ - 0x0000d8d4 74506978 656c466f 726d6174 50616c65 tPixelFormatPale │ │ │ │ - 0x0000d8e4 74746500 53444c5f 456e636c 6f736550 tte.SDL_EncloseP │ │ │ │ - 0x0000d8f4 6f696e74 73005344 4c5f4861 73496e74 oints.SDL_HasInt │ │ │ │ - 0x0000d904 65727365 6374696f 6e005344 4c5f496e ersection.SDL_In │ │ │ │ - 0x0000d914 74657273 65637452 65637400 53444c5f tersectRect.SDL_ │ │ │ │ - 0x0000d924 496e7465 72736563 74526563 74416e64 IntersectRectAnd │ │ │ │ - 0x0000d934 4c696e65 0053444c 5f556e69 6f6e5265 Line.SDL_UnionRe │ │ │ │ - 0x0000d944 63740053 444c5f43 6f6e7665 72745069 ct.SDL_ConvertPi │ │ │ │ - 0x0000d954 78656c73 0053444c 5f436f6e 76657274 xels.SDL_Convert │ │ │ │ - 0x0000d964 53757266 61636546 6f726d61 74005344 SurfaceFormat.SD │ │ │ │ - 0x0000d974 4c5f4765 74436c69 70526563 74005344 L_GetClipRect.SD │ │ │ │ - 0x0000d984 4c5f4765 74537572 66616365 416c7068 L_GetSurfaceAlph │ │ │ │ - 0x0000d994 614d6f64 0053444c 5f476574 53757266 aMod.SDL_GetSurf │ │ │ │ - 0x0000d9a4 61636543 6f6c6f72 4d6f6400 53444c5f aceColorMod.SDL_ │ │ │ │ - 0x0000d9b4 4c6f7765 72426c69 74005344 4c5f4c6f LowerBlit.SDL_Lo │ │ │ │ - 0x0000d9c4 77657242 6c697453 63616c65 64005344 werBlitScaled.SD │ │ │ │ - 0x0000d9d4 4c5f5361 7665424d 505f5257 0053444c L_SaveBMP_RW.SDL │ │ │ │ - 0x0000d9e4 5f536574 436c6970 52656374 0053444c _SetClipRect.SDL │ │ │ │ - 0x0000d9f4 5f536574 53757266 61636541 6c706861 _SetSurfaceAlpha │ │ │ │ - 0x0000da04 4d6f6400 53444c5f 53657453 75726661 Mod.SDL_SetSurfa │ │ │ │ - 0x0000da14 6365436f 6c6f724d 6f640053 444c5f53 ceColorMod.SDL_S │ │ │ │ - 0x0000da24 65745375 72666163 6550616c 65747465 etSurfacePalette │ │ │ │ - 0x0000da34 0053444c 5f536574 53757266 61636552 .SDL_SetSurfaceR │ │ │ │ - 0x0000da44 4c450053 444c5f47 65745769 6e646f77 LE.SDL_GetWindow │ │ │ │ - 0x0000da54 574d496e 666f0053 444c5f56 756c6b61 WMInfo.SDL_Vulka │ │ │ │ - 0x0000da64 6e5f4c6f 61644c69 62726172 79005344 n_LoadLibrary.SD │ │ │ │ - 0x0000da74 4c5f5675 6c6b616e 5f476574 566b4765 L_Vulkan_GetVkGe │ │ │ │ - 0x0000da84 74496e73 74616e63 6550726f 63416464 tInstanceProcAdd │ │ │ │ - 0x0000da94 72005344 4c5f5675 6c6b616e 5f556e6c r.SDL_Vulkan_Unl │ │ │ │ - 0x0000daa4 6f61644c 69627261 72790053 444c5f56 oadLibrary.SDL_V │ │ │ │ - 0x0000dab4 756c6b61 6e5f4765 74496e73 74616e63 ulkan_GetInstanc │ │ │ │ - 0x0000dac4 65457874 656e7369 6f6e7300 53444c5f eExtensions.SDL_ │ │ │ │ - 0x0000dad4 56756c6b 616e5f43 72656174 65537572 Vulkan_CreateSur │ │ │ │ - 0x0000dae4 66616365 0053444c 5f56756c 6b616e5f face.SDL_Vulkan_ │ │ │ │ - 0x0000daf4 47657444 72617761 626c6553 697a6500 GetDrawableSize. │ │ │ │ - 0x0000db04 63616c6c 6f630053 444c5f4a 6f797374 calloc.SDL_Joyst │ │ │ │ - 0x0000db14 69636b47 65744465 76696365 47554944 ickGetDeviceGUID │ │ │ │ - 0x0000db24 0053444c 5f4a6f79 73746963 6b476574 .SDL_JoystickGet │ │ │ │ - 0x0000db34 47554944 0053444c 5f4a6f79 73746963 GUID.SDL_Joystic │ │ │ │ - 0x0000db44 6b476574 47554944 46726f6d 53747269 kGetGUIDFromStri │ │ │ │ - 0x0000db54 6e670053 444c5f4a 6f797374 69636b47 ng.SDL_JoystickG │ │ │ │ - 0x0000db64 65744755 49445374 72696e67 0053444c etGUIDString.SDL │ │ │ │ - 0x0000db74 5f47616d 65436f6e 74726f6c 6c657247 _GameControllerG │ │ │ │ - 0x0000db84 65744269 6e64466f 72417869 73005344 etBindForAxis.SD │ │ │ │ - 0x0000db94 4c5f4761 6d65436f 6e74726f 6c6c6572 L_GameController │ │ │ │ - 0x0000dba4 47657442 696e6446 6f724275 74746f6e GetBindForButton │ │ │ │ - 0x0000dbb4 0053444c 5f47616d 65436f6e 74726f6c .SDL_GameControl │ │ │ │ - 0x0000dbc4 6c65724d 61707069 6e67466f 72475549 lerMappingForGUI │ │ │ │ - 0x0000dbd4 44005344 4c5f4c6f 674d6573 73616765 D.SDL_LogMessage │ │ │ │ - 0x0000dbe4 0053444c 5f525763 6c6f7365 0053444c .SDL_RWclose.SDL │ │ │ │ - 0x0000dbf4 5f525772 65616400 53444c5f 52577365 _RWread.SDL_RWse │ │ │ │ - 0x0000dc04 656b0053 444c5f52 5774656c 6c005344 ek.SDL_RWtell.SD │ │ │ │ - 0x0000dc14 4c5f5257 77726974 65005344 4c5f5365 L_RWwrite.SDL_Se │ │ │ │ - 0x0000dc24 74457272 6f720065 78656376 70650047 tError.execvpe.G │ │ │ │ - 0x0000dc34 4c494243 5f322e31 31007069 70653200 LIBC_2.11.pipe2. │ │ │ │ - 0x0000dc44 474c4942 435f322e 39005f5f 66636e74 GLIBC_2.9.__fcnt │ │ │ │ - 0x0000dc54 6c5f7469 6d653634 005f5f6c 73746174 l_time64.__lstat │ │ │ │ - 0x0000dc64 36345f74 696d6536 34005f5f 7574696d 64_time64.__utim │ │ │ │ - 0x0000dc74 656e7361 74363400 6d656d73 6574005f ensat64.memset._ │ │ │ │ - 0x0000dc84 5f667574 696d656e 73363400 5f5f7574 _futimens64.__ut │ │ │ │ - 0x0000dc94 696d6573 3634005f 5f6c7574 696d6573 imes64.__lutimes │ │ │ │ - 0x0000dca4 3634005f 5f667574 696d6573 3634006d 64.__futimes64.m │ │ │ │ - 0x0000dcb4 6b6e6f64 00474c49 42435f32 2e333300 knod.GLIBC_2.33. │ │ │ │ - 0x0000dcc4 67657465 6e74726f 70790047 4c494243 getentropy.GLIBC │ │ │ │ - 0x0000dcd4 5f322e32 35006765 74706769 64006b69 _2.25.getpgid.ki │ │ │ │ - 0x0000dce4 6c6c7067 00706f73 69785f73 7061776e llpg.posix_spawn │ │ │ │ - 0x0000dcf4 7000474c 4942435f 322e3135 00737973 p.GLIBC_2.15.sys │ │ │ │ - 0x0000dd04 636f6e66 00706970 6500636c 6f736500 conf.pipe.close. │ │ │ │ - 0x0000dd14 6b696c6c 005f5f65 72726e6f 5f6c6f63 kill.__errno_loc │ │ │ │ - 0x0000dd24 6174696f 6e007761 69747069 64005f65 ation.waitpid._e │ │ │ │ - 0x0000dd34 78697400 77726974 65006475 70320073 xit.write.dup2.s │ │ │ │ - 0x0000dd44 6967656d 70747973 65740073 65747369 igemptyset.setsi │ │ │ │ - 0x0000dd54 64006578 65637670 00736967 61637469 d.execvp.sigacti │ │ │ │ - 0x0000dd64 6f6e0066 6f726b00 706f7369 785f7370 on.fork.posix_sp │ │ │ │ - 0x0000dd74 61776e5f 66696c65 5f616374 696f6e73 awn_file_actions │ │ │ │ - 0x0000dd84 5f616464 636c6f73 65007265 61640070 _addclose.read.p │ │ │ │ - 0x0000dd94 6f736978 5f737061 776e5f66 696c655f osix_spawn_file_ │ │ │ │ - 0x0000dda4 61637469 6f6e735f 6164646f 70656e00 actions_addopen. │ │ │ │ - 0x0000ddb4 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ - 0x0000ddc4 5f616374 696f6e73 5f696e69 7400706f _actions_init.po │ │ │ │ - 0x0000ddd4 7369785f 73706177 6e5f6669 6c655f61 six_spawn_file_a │ │ │ │ - 0x0000dde4 6374696f 6e735f61 64646475 70320073 ctions_adddup2.s │ │ │ │ - 0x0000ddf4 65746769 64006d61 6c6c6f63 00706f73 etgid.malloc.pos │ │ │ │ - 0x0000de04 69785f73 7061776e 61747472 5f696e69 ix_spawnattr_ini │ │ │ │ - 0x0000de14 74006765 74707775 69645f72 00706f73 t.getpwuid_r.pos │ │ │ │ - 0x0000de24 69785f73 7061776e 61747472 5f646573 ix_spawnattr_des │ │ │ │ - 0x0000de34 74726f79 00696e69 7467726f 75707300 troy.initgroups. │ │ │ │ - 0x0000de44 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ - 0x0000de54 5f616374 696f6e73 5f646573 74726f79 _actions_destroy │ │ │ │ - 0x0000de64 00736574 75696400 706f7369 785f7370 .setuid.posix_sp │ │ │ │ - 0x0000de74 61776e61 7474725f 73657473 69676465 awnattr_setsigde │ │ │ │ - 0x0000de84 6661756c 74006368 64697200 73696761 fault.chdir.siga │ │ │ │ - 0x0000de94 64647365 74006765 74676964 00706f73 ddset.getgid.pos │ │ │ │ - 0x0000dea4 69785f73 7061776e 61747472 5f736574 ix_spawnattr_set │ │ │ │ - 0x0000deb4 666c6167 73007365 74706769 6400706f flags.setpgid.po │ │ │ │ - 0x0000dec4 7369785f 73706177 6e5f6669 6c655f61 six_spawn_file_a │ │ │ │ - 0x0000ded4 6374696f 6e735f61 64646368 6469725f ctions_addchdir_ │ │ │ │ - 0x0000dee4 6e700065 6e766972 6f6e0067 65746575 np.environ.geteu │ │ │ │ - 0x0000def4 69640072 65616c70 61746800 63686f77 id.realpath.chow │ │ │ │ - 0x0000df04 6e007369 6764656c 73657400 73696766 n.sigdelset.sigf │ │ │ │ - 0x0000df14 696c6c73 65740073 69676973 6d656d62 illset.sigismemb │ │ │ │ - 0x0000df24 65720061 6c61726d 00736967 73757370 er.alarm.sigsusp │ │ │ │ - 0x0000df34 656e6400 73696770 656e6469 6e670067 end.sigpending.g │ │ │ │ - 0x0000df44 65746772 6769645f 72006765 7470776e etgrgid_r.getpwn │ │ │ │ - 0x0000df54 616d5f72 00676574 67726e61 6d5f7200 am_r.getgrnam_r. │ │ │ │ - 0x0000df64 67657467 726f7570 73007365 7467726f getgroups.setgro │ │ │ │ - 0x0000df74 75707300 67657475 69640067 65746567 ups.getuid.geteg │ │ │ │ - 0x0000df84 69640065 6e647077 656e7400 73657470 id.endpwent.setp │ │ │ │ - 0x0000df94 77656e74 00736574 65676964 00676574 went.setegid.get │ │ │ │ - 0x0000dfa4 7077656e 74007365 74657569 6400656e pwent.seteuid.en │ │ │ │ - 0x0000dfb4 64677265 6e740073 65746772 656e7400 dgrent.setgrent. │ │ │ │ - 0x0000dfc4 67657467 72656e74 00676574 6c6f6769 getgrent.getlogi │ │ │ │ - 0x0000dfd4 6e006f70 656e6469 72006d6b 64697200 n.opendir.mkdir. │ │ │ │ - 0x0000dfe4 726d6469 72007472 756e6361 74653634 rmdir.truncate64 │ │ │ │ - 0x0000dff4 00676574 63776400 73796d6c 696e6b00 .getcwd.symlink. │ │ │ │ - 0x0000e004 72656e61 6d650072 6561646c 696e6b00 rename.readlink. │ │ │ │ - 0x0000e014 756e6c69 6e6b006c 63686f77 6e006368 unlink.lchown.ch │ │ │ │ - 0x0000e024 6d6f6400 70617468 636f6e66 00616363 mod.pathconf.acc │ │ │ │ - 0x0000e034 65737300 756e7365 74656e76 00636c65 ess.unsetenv.cle │ │ │ │ - 0x0000e044 6172656e 76006765 74656e76 00736574 arenv.getenv.set │ │ │ │ - 0x0000e054 656e7600 70757465 6e760066 646f7065 env.putenv.fdope │ │ │ │ - 0x0000e064 6e646972 00666368 64697200 636c6f73 ndir.fchdir.clos │ │ │ │ - 0x0000e074 65646972 0074656c 6c646972 00736565 edir.telldir.see │ │ │ │ - 0x0000e084 6b646972 00726577 696e6464 69720073 kdir.rewinddir.s │ │ │ │ - 0x0000e094 74617478 00474c49 42435f32 2e323800 tatx.GLIBC_2.28. │ │ │ │ - 0x0000e0a4 6663686f 776e0066 63686d6f 64006670 fchown.fchmod.fp │ │ │ │ - 0x0000e0b4 61746863 6f6e6600 6f70656e 61743634 athconf.openat64 │ │ │ │ + 0x0000ba54 74696d65 36340061 626f7274 00726169 time64.abort.rai │ │ │ │ + 0x0000ba64 73650066 77726974 65005f5f 676d6f6e se.fwrite.__gmon │ │ │ │ + 0x0000ba74 5f737461 72745f5f 0071736f 7274005f _start__.qsort._ │ │ │ │ + 0x0000ba84 5f617373 6572745f 6661696c 005f4954 _assert_fail._IT │ │ │ │ + 0x0000ba94 4d5f6465 72656769 73746572 544d436c M_deregisterTMCl │ │ │ │ + 0x0000baa4 6f6e6554 61626c65 005f4954 4d5f7265 oneTable._ITM_re │ │ │ │ + 0x0000bab4 67697374 6572544d 436c6f6e 65546162 gisterTMCloneTab │ │ │ │ + 0x0000bac4 6c650061 636f7368 66006c69 626d2e73 le.acoshf.libm.s │ │ │ │ + 0x0000bad4 6f2e3600 636f7300 6174616e 6600636f o.6.cos.atanf.co │ │ │ │ + 0x0000bae4 73680063 6f736600 6174616e 68006c64 sh.cosf.atanh.ld │ │ │ │ + 0x0000baf4 65787000 6174616e 0073696e 636f7366 exp.atan.sincosf │ │ │ │ + 0x0000bb04 00706f77 00474c49 42435f32 2e323900 .pow.GLIBC_2.29. │ │ │ │ + 0x0000bb14 6c6f6732 00657870 6d310061 73696e00 log2.expm1.asin. │ │ │ │ + 0x0000bb24 74616e00 6c6f6766 00474c49 42435f32 tan.logf.GLIBC_2 │ │ │ │ + 0x0000bb34 2e323700 74616e66 00617369 6e660073 .27.tanf.asinf.s │ │ │ │ + 0x0000bb44 696e0074 616e6800 73696e68 66006173 in.tanh.sinhf.as │ │ │ │ + 0x0000bb54 696e6800 6c6f6731 70007461 6e686600 inh.log1p.tanhf. │ │ │ │ + 0x0000bb64 61636f73 66007369 6e636f73 00706f77 acosf.sincos.pow │ │ │ │ + 0x0000bb74 66006578 70006163 6f736800 6173696e f.exp.acosh.asin │ │ │ │ + 0x0000bb84 68660063 65696c00 6578706d 31660065 hf.ceil.expm1f.e │ │ │ │ + 0x0000bb94 78706600 636f7368 66006c6f 67317066 xpf.coshf.log1pf │ │ │ │ + 0x0000bba4 006c6f67 0073696e 66007369 6e680061 .log.sinf.sinh.a │ │ │ │ + 0x0000bbb4 636f7300 6174616e 6866006d 656d6370 cos.atanhf.memcp │ │ │ │ + 0x0000bbc4 7900696e 666c6174 65496e69 74325f00 y.inflateInit2_. │ │ │ │ + 0x0000bbd4 6465666c 61746549 6e697432 5f00696e deflateInit2_.in │ │ │ │ + 0x0000bbe4 666c6174 6500696e 666c6174 65526573 flate.inflateRes │ │ │ │ + 0x0000bbf4 65740064 65666c61 74655365 74446963 et.deflateSetDic │ │ │ │ + 0x0000bc04 74696f6e 61727900 696e666c 61746553 tionary.inflateS │ │ │ │ + 0x0000bc14 65744469 6374696f 6e617279 00646566 etDictionary.def │ │ │ │ + 0x0000bc24 6c617465 007a6c69 62566572 73696f6e late.zlibVersion │ │ │ │ + 0x0000bc34 0061646c 65723332 00696e66 6c617465 .adler32.inflate │ │ │ │ + 0x0000bc44 456e6400 6465666c 61746545 6e64006d End.deflateEnd.m │ │ │ │ + 0x0000bc54 656d6d6f 76650054 54465f4c 696e6b65 emmove.TTF_Linke │ │ │ │ + 0x0000bc64 645f5665 7273696f 6e005454 465f5175 d_Version.TTF_Qu │ │ │ │ + 0x0000bc74 69740054 54465f43 6c6f7365 466f6e74 it.TTF_CloseFont │ │ │ │ + 0x0000bc84 00545446 5f476574 466f6e74 4f75746c .TTF_GetFontOutl │ │ │ │ + 0x0000bc94 696e6500 5454465f 466f6e74 48656967 ine.TTF_FontHeig │ │ │ │ + 0x0000bca4 68740054 54465f46 6f6e7441 7363656e ht.TTF_FontAscen │ │ │ │ + 0x0000bcb4 74005454 465f466f 6e744465 7363656e t.TTF_FontDescen │ │ │ │ + 0x0000bcc4 74005454 465f466f 6e744c69 6e65536b t.TTF_FontLineSk │ │ │ │ + 0x0000bcd4 69700054 54465f46 6f6e7446 61636546 ip.TTF_FontFaceF │ │ │ │ + 0x0000bce4 616d696c 794e616d 65005454 465f466f amilyName.TTF_Fo │ │ │ │ + 0x0000bcf4 6e744661 63655374 796c654e 616d6500 ntFaceStyleName. │ │ │ │ + 0x0000bd04 5454465f 47657446 6f6e744b 65726e69 TTF_GetFontKerni │ │ │ │ + 0x0000bd14 6e675369 7a650054 54465f53 6574466f ngSize.TTF_SetFo │ │ │ │ + 0x0000bd24 6e744b65 726e696e 67005454 465f5365 ntKerning.TTF_Se │ │ │ │ + 0x0000bd34 74466f6e 744f7574 6c696e65 0053444c tFontOutline.SDL │ │ │ │ + 0x0000bd44 5f525746 726f6d43 6f6e7374 4d656d00 _RWFromConstMem. │ │ │ │ + 0x0000bd54 5454465f 4f70656e 466f6e74 496e6465 TTF_OpenFontInde │ │ │ │ + 0x0000bd64 78525700 5454465f 4f70656e 466f6e74 xRW.TTF_OpenFont │ │ │ │ + 0x0000bd74 496e6465 78005454 465f4f70 656e466f Index.TTF_OpenFo │ │ │ │ + 0x0000bd84 6e745257 00545446 5f4f7065 6e466f6e ntRW.TTF_OpenFon │ │ │ │ + 0x0000bd94 74005454 465f476c 79706849 7350726f t.TTF_GlyphIsPro │ │ │ │ + 0x0000bda4 76696465 64005454 465f476c 7970684d vided.TTF_GlyphM │ │ │ │ + 0x0000bdb4 65747269 63730054 54465f46 6f6e7446 etrics.TTF_FontF │ │ │ │ + 0x0000bdc4 61636549 73466978 65645769 64746800 aceIsFixedWidth. │ │ │ │ + 0x0000bdd4 5454465f 47657446 6f6e744b 65726e69 TTF_GetFontKerni │ │ │ │ + 0x0000bde4 6e670054 54465f57 6173496e 69740054 ng.TTF_WasInit.T │ │ │ │ + 0x0000bdf4 54465f49 6e697400 5454465f 53697a65 TF_Init.TTF_Size │ │ │ │ + 0x0000be04 55544638 00545446 5f476574 466f6e74 UTF8.TTF_GetFont │ │ │ │ + 0x0000be14 48696e74 696e6700 5454465f 53657446 Hinting.TTF_SetF │ │ │ │ + 0x0000be24 6f6e7448 696e7469 6e670054 54465f53 ontHinting.TTF_S │ │ │ │ + 0x0000be34 6574466f 6e745374 796c6500 5454465f etFontStyle.TTF_ │ │ │ │ + 0x0000be44 47657446 6f6e7453 74796c65 00545446 GetFontStyle.TTF │ │ │ │ + 0x0000be54 5f53697a 65554e49 434f4445 00545446 _SizeUNICODE.TTF │ │ │ │ + 0x0000be64 5f53697a 65546578 74005454 465f466f _SizeText.TTF_Fo │ │ │ │ + 0x0000be74 6e744661 63657300 5454465f 42797465 ntFaces.TTF_Byte │ │ │ │ + 0x0000be84 53776170 70656455 4e49434f 44450054 SwappedUNICODE.T │ │ │ │ + 0x0000be94 54465f52 656e6465 72554e49 434f4445 TF_RenderUNICODE │ │ │ │ + 0x0000bea4 5f536f6c 69640054 54465f52 656e6465 _Solid.TTF_Rende │ │ │ │ + 0x0000beb4 72554e49 434f4445 5f536861 64656400 rUNICODE_Shaded. │ │ │ │ + 0x0000bec4 5454465f 52656e64 6572554e 49434f44 TTF_RenderUNICOD │ │ │ │ + 0x0000bed4 455f426c 656e6465 64005454 465f5265 E_Blended.TTF_Re │ │ │ │ + 0x0000bee4 6e646572 55544638 5f536f6c 69640054 nderUTF8_Solid.T │ │ │ │ + 0x0000bef4 54465f52 656e6465 72555446 385f5368 TF_RenderUTF8_Sh │ │ │ │ + 0x0000bf04 61646564 00545446 5f52656e 64657255 aded.TTF_RenderU │ │ │ │ + 0x0000bf14 5446385f 426c656e 64656400 5454465f TF8_Blended.TTF_ │ │ │ │ + 0x0000bf24 52656e64 65725465 78745f53 6f6c6964 RenderText_Solid │ │ │ │ + 0x0000bf34 00545446 5f52656e 64657254 6578745f .TTF_RenderText_ │ │ │ │ + 0x0000bf44 53686164 65640054 54465f52 656e6465 Shaded.TTF_Rende │ │ │ │ + 0x0000bf54 72546578 745f426c 656e6465 64005454 rText_Blended.TT │ │ │ │ + 0x0000bf64 465f5265 6e646572 476c7970 685f536f F_RenderGlyph_So │ │ │ │ + 0x0000bf74 6c696400 5454465f 52656e64 6572476c lid.TTF_RenderGl │ │ │ │ + 0x0000bf84 7970685f 53686164 65640054 54465f52 yph_Shaded.TTF_R │ │ │ │ + 0x0000bf94 656e6465 72476c79 70685f42 6c656e64 enderGlyph_Blend │ │ │ │ + 0x0000bfa4 65640054 54465f52 656e6465 72555446 ed.TTF_RenderUTF │ │ │ │ + 0x0000bfb4 385f426c 656e6465 645f5772 61707065 8_Blended_Wrappe │ │ │ │ + 0x0000bfc4 64005454 465f5265 6e646572 554e4943 d.TTF_RenderUNIC │ │ │ │ + 0x0000bfd4 4f44455f 426c656e 6465645f 57726170 ODE_Blended_Wrap │ │ │ │ + 0x0000bfe4 70656400 5454465f 52656e64 65725465 ped.TTF_RenderTe │ │ │ │ + 0x0000bff4 78745f42 6c656e64 65645f57 72617070 xt_Blended_Wrapp │ │ │ │ + 0x0000c004 65640053 444c5f52 65676973 74657245 ed.SDL_RegisterE │ │ │ │ + 0x0000c014 76656e74 73005344 4c5f5075 6d704576 vents.SDL_PumpEv │ │ │ │ + 0x0000c024 656e7473 006d656d 636d7000 62636d70 ents.memcmp.bcmp │ │ │ │ + 0x0000c034 0053444c 5f506565 70457665 6e747300 .SDL_PeepEvents. │ │ │ │ + 0x0000c044 53444c5f 50757368 4576656e 74005344 SDL_PushEvent.SD │ │ │ │ + 0x0000c054 4c5f4765 7457696e 646f7749 44005344 L_GetWindowID.SD │ │ │ │ + 0x0000c064 4c5f4765 7457696e 646f7746 726f6d49 L_GetWindowFromI │ │ │ │ + 0x0000c074 44005344 4c5f4465 6c457665 6e745761 D.SDL_DelEventWa │ │ │ │ + 0x0000c084 74636800 53444c5f 41646445 76656e74 tch.SDL_AddEvent │ │ │ │ + 0x0000c094 57617463 68005344 4c5f5761 69744576 Watch.SDL_WaitEv │ │ │ │ + 0x0000c0a4 656e7454 696d656f 75740053 444c5f50 entTimeout.SDL_P │ │ │ │ + 0x0000c0b4 6f6c6c45 76656e74 0053444c 5f576169 ollEvent.SDL_Wai │ │ │ │ + 0x0000c0c4 74457665 6e740053 444c5f49 6e697400 tEvent.SDL_Init. │ │ │ │ + 0x0000c0d4 53444c5f 51756974 0053444c 5f476574 SDL_Quit.SDL_Get │ │ │ │ + 0x0000c0e4 56657273 696f6e00 7374726c 656e0053 Version.strlen.S │ │ │ │ + 0x0000c0f4 444c5f47 616d6543 6f6e7472 6f6c6c65 DL_GameControlle │ │ │ │ + 0x0000c104 724e616d 65466f72 496e6465 78005344 rNameForIndex.SD │ │ │ │ + 0x0000c114 4c5f4973 47616d65 436f6e74 726f6c6c L_IsGameControll │ │ │ │ + 0x0000c124 65720053 444c5f47 616d6543 6f6e7472 er.SDL_GameContr │ │ │ │ + 0x0000c134 6f6c6c65 724f7065 6e005344 4c5f4761 ollerOpen.SDL_Ga │ │ │ │ + 0x0000c144 6d65436f 6e74726f 6c6c6572 436c6f73 meControllerClos │ │ │ │ + 0x0000c154 65005344 4c5f4761 6d65436f 6e74726f e.SDL_GameContro │ │ │ │ + 0x0000c164 6c6c6572 47657441 74746163 68656400 llerGetAttached. │ │ │ │ + 0x0000c174 53444c5f 4a6f7973 7469636b 496e7374 SDL_JoystickInst │ │ │ │ + 0x0000c184 616e6365 49440053 444c5f47 616d6543 anceID.SDL_GameC │ │ │ │ + 0x0000c194 6f6e7472 6f6c6c65 724d6170 70696e67 ontrollerMapping │ │ │ │ + 0x0000c1a4 0053444c 5f47616d 65436f6e 74726f6c .SDL_GameControl │ │ │ │ + 0x0000c1b4 6c657241 64644d61 7070696e 67005344 lerAddMapping.SD │ │ │ │ + 0x0000c1c4 4c5f5257 46726f6d 46696c65 0053444c L_RWFromFile.SDL │ │ │ │ + 0x0000c1d4 5f47616d 65436f6e 74726f6c 6c657241 _GameControllerA │ │ │ │ + 0x0000c1e4 64644d61 7070696e 67734672 6f6d5257 ddMappingsFromRW │ │ │ │ + 0x0000c1f4 0053444c 5f47616d 65436f6e 74726f6c .SDL_GameControl │ │ │ │ + 0x0000c204 6c657247 65744178 69730053 444c5f47 lerGetAxis.SDL_G │ │ │ │ + 0x0000c214 616d6543 6f6e7472 6f6c6c65 72476574 ameControllerGet │ │ │ │ + 0x0000c224 42757474 6f6e0053 444c5f4e 756d4a6f Button.SDL_NumJo │ │ │ │ + 0x0000c234 79737469 636b7300 53444c5f 4a6f7973 ysticks.SDL_Joys │ │ │ │ + 0x0000c244 7469636b 4e616d65 466f7249 6e646578 tickNameForIndex │ │ │ │ + 0x0000c254 0053444c 5f4a6f79 73746963 6b4f7065 .SDL_JoystickOpe │ │ │ │ + 0x0000c264 6e005344 4c5f4a6f 79737469 636b436c n.SDL_JoystickCl │ │ │ │ + 0x0000c274 6f736500 53444c5f 4a6f7973 7469636b ose.SDL_Joystick │ │ │ │ + 0x0000c284 47657442 7574746f 6e005344 4c5f4a6f GetButton.SDL_Jo │ │ │ │ + 0x0000c294 79737469 636b4765 7442616c 6c005344 ystickGetBall.SD │ │ │ │ + 0x0000c2a4 4c5f4a6f 79737469 636b4765 74417869 L_JoystickGetAxi │ │ │ │ + 0x0000c2b4 73005344 4c5f4a6f 79737469 636b4e75 s.SDL_JoystickNu │ │ │ │ + 0x0000c2c4 6d417865 73005344 4c5f4a6f 79737469 mAxes.SDL_Joysti │ │ │ │ + 0x0000c2d4 636b4e75 6d427574 746f6e73 0053444c ckNumButtons.SDL │ │ │ │ + 0x0000c2e4 5f4a6f79 73746963 6b4e756d 42616c6c _JoystickNumBall │ │ │ │ + 0x0000c2f4 73005344 4c5f4a6f 79737469 636b4765 s.SDL_JoystickGe │ │ │ │ + 0x0000c304 74486174 0053444c 5f4a6f79 73746963 tHat.SDL_Joystic │ │ │ │ + 0x0000c314 6b4e756d 48617473 0053444c 5f476574 kNumHats.SDL_Get │ │ │ │ + 0x0000c324 5363616e 636f6465 4e616d65 0053444c ScancodeName.SDL │ │ │ │ + 0x0000c334 5f497353 63726565 6e4b6579 626f6172 _IsScreenKeyboar │ │ │ │ + 0x0000c344 6453686f 776e0053 444c5f48 61735363 dShown.SDL_HasSc │ │ │ │ + 0x0000c354 7265656e 4b657962 6f617264 53757070 reenKeyboardSupp │ │ │ │ + 0x0000c364 6f727400 53444c5f 53746f70 54657874 ort.SDL_StopText │ │ │ │ + 0x0000c374 496e7075 74005344 4c5f5365 74546578 Input.SDL_SetTex │ │ │ │ + 0x0000c384 74496e70 75745265 63740053 444c5f53 tInputRect.SDL_S │ │ │ │ + 0x0000c394 74617274 54657874 496e7075 74005344 tartTextInput.SD │ │ │ │ + 0x0000c3a4 4c5f4765 744d6f64 53746174 65005344 L_GetModState.SD │ │ │ │ + 0x0000c3b4 4c5f4765 744b6579 626f6172 64537461 L_GetKeyboardSta │ │ │ │ + 0x0000c3c4 74650053 444c5f47 65745265 6c617469 te.SDL_GetRelati │ │ │ │ + 0x0000c3d4 76654d6f 7573654d 6f646500 53444c5f veMouseMode.SDL_ │ │ │ │ + 0x0000c3e4 53657452 656c6174 6976654d 6f757365 SetRelativeMouse │ │ │ │ + 0x0000c3f4 4d6f6465 0053444c 5f576172 704d6f75 Mode.SDL_WarpMou │ │ │ │ + 0x0000c404 7365496e 57696e64 6f770053 444c5f57 seInWindow.SDL_W │ │ │ │ + 0x0000c414 6172704d 6f757365 476c6f62 616c0053 arpMouseGlobal.S │ │ │ │ + 0x0000c424 444c5f46 72656543 7572736f 72005344 DL_FreeCursor.SD │ │ │ │ + 0x0000c434 4c5f4372 65617465 53797374 656d4375 L_CreateSystemCu │ │ │ │ + 0x0000c444 72736f72 0053444c 5f437265 61746543 rsor.SDL_CreateC │ │ │ │ + 0x0000c454 6f6c6f72 43757273 6f720053 444c5f43 olorCursor.SDL_C │ │ │ │ + 0x0000c464 72656174 65437572 736f7200 53444c5f reateCursor.SDL_ │ │ │ │ + 0x0000c474 4765744d 6f757365 53746174 65005344 GetMouseState.SD │ │ │ │ + 0x0000c484 4c5f4765 7452656c 61746976 654d6f75 L_GetRelativeMou │ │ │ │ + 0x0000c494 73655374 61746500 53444c5f 47657443 seState.SDL_GetC │ │ │ │ + 0x0000c4a4 7572736f 72005344 4c5f5365 74437572 ursor.SDL_SetCur │ │ │ │ + 0x0000c4b4 736f7200 53444c5f 53686f77 43757273 sor.SDL_ShowCurs │ │ │ │ + 0x0000c4c4 6f720053 444c5f44 65737472 6f795769 or.SDL_DestroyWi │ │ │ │ + 0x0000c4d4 6e646f77 0053444c 5f536574 57696e64 ndow.SDL_SetWind │ │ │ │ + 0x0000c4e4 6f774963 6f6e0053 444c5f47 65745769 owIcon.SDL_GetWi │ │ │ │ + 0x0000c4f4 6e646f77 50697865 6c466f72 6d617400 ndowPixelFormat. │ │ │ │ + 0x0000c504 53444c5f 48617343 6c697062 6f617264 SDL_HasClipboard │ │ │ │ + 0x0000c514 54657874 0053444c 5f486964 6557696e Text.SDL_HideWin │ │ │ │ + 0x0000c524 646f7700 53444c5f 52616973 6557696e dow.SDL_RaiseWin │ │ │ │ + 0x0000c534 646f7700 53444c5f 53686f77 57696e64 dow.SDL_ShowWind │ │ │ │ + 0x0000c544 6f770053 444c5f44 65737472 6f795265 ow.SDL_DestroyRe │ │ │ │ + 0x0000c554 6e646572 65720053 444c5f53 65745769 nderer.SDL_SetWi │ │ │ │ + 0x0000c564 6e646f77 506f7369 74696f6e 0053444c ndowPosition.SDL │ │ │ │ + 0x0000c574 5f437265 61746553 6f667477 61726552 _CreateSoftwareR │ │ │ │ + 0x0000c584 656e6465 72657200 53444c5f 43726561 enderer.SDL_Crea │ │ │ │ + 0x0000c594 74655265 6e646572 65720053 444c5f53 teRenderer.SDL_S │ │ │ │ + 0x0000c5a4 65745769 6e646f77 4f706163 69747900 etWindowOpacity. │ │ │ │ + 0x0000c5b4 53444c5f 47657457 696e646f 774f7061 SDL_GetWindowOpa │ │ │ │ + 0x0000c5c4 63697479 0053444c 5f53686f 7753696d city.SDL_ShowSim │ │ │ │ + 0x0000c5d4 706c654d 65737361 6765426f 78005344 pleMessageBox.SD │ │ │ │ + 0x0000c5e4 4c5f4765 74446973 706c6179 426f756e L_GetDisplayBoun │ │ │ │ + 0x0000c5f4 64730053 444c5f47 65744469 73706c61 ds.SDL_GetDispla │ │ │ │ + 0x0000c604 794d6f64 65005344 4c5f4765 74446973 yMode.SDL_GetDis │ │ │ │ + 0x0000c614 706c6179 4e616d65 0053444c 5f476574 playName.SDL_Get │ │ │ │ + 0x0000c624 4e756d44 6973706c 61794d6f 64657300 NumDisplayModes. │ │ │ │ + 0x0000c634 53444c5f 4765744e 756d5669 64656f44 SDL_GetNumVideoD │ │ │ │ + 0x0000c644 6973706c 61797300 53444c5f 53657443 isplays.SDL_SetC │ │ │ │ + 0x0000c654 6c697062 6f617264 54657874 00667265 lipboardText.fre │ │ │ │ + 0x0000c664 65005344 4c5f4765 74436c69 70626f61 e.SDL_GetClipboa │ │ │ │ + 0x0000c674 72645465 78740053 444c5f53 65745769 rdText.SDL_SetWi │ │ │ │ + 0x0000c684 6e646f77 44617461 0053444c 5f476574 ndowData.SDL_Get │ │ │ │ + 0x0000c694 57696e64 6f774461 74610053 444c5f47 WindowData.SDL_G │ │ │ │ + 0x0000c6a4 65745769 6e646f77 426f7264 65727353 etWindowBordersS │ │ │ │ + 0x0000c6b4 697a6500 53444c5f 47657457 696e646f ize.SDL_GetWindo │ │ │ │ + 0x0000c6c4 77506f73 6974696f 6e005344 4c5f4d69 wPosition.SDL_Mi │ │ │ │ + 0x0000c6d4 6e696d69 7a655769 6e646f77 0053444c nimizeWindow.SDL │ │ │ │ + 0x0000c6e4 5f536574 57696e64 6f774675 6c6c7363 _SetWindowFullsc │ │ │ │ + 0x0000c6f4 7265656e 0053444c 5f526573 746f7265 reen.SDL_Restore │ │ │ │ + 0x0000c704 57696e64 6f770053 444c5f4d 6178696d Window.SDL_Maxim │ │ │ │ + 0x0000c714 697a6557 696e646f 77005344 4c5f5365 izeWindow.SDL_Se │ │ │ │ + 0x0000c724 7457696e 646f7747 72616200 53444c5f tWindowGrab.SDL_ │ │ │ │ + 0x0000c734 47657457 696e646f 77477261 62005344 GetWindowGrab.SD │ │ │ │ + 0x0000c744 4c5f5365 7457696e 646f7742 6f726465 L_SetWindowBorde │ │ │ │ + 0x0000c754 72656400 53444c5f 47657457 696e646f red.SDL_GetWindo │ │ │ │ + 0x0000c764 77466c61 67730053 444c5f43 72656174 wFlags.SDL_Creat │ │ │ │ + 0x0000c774 6557696e 646f7700 53444c5f 474c5f53 eWindow.SDL_GL_S │ │ │ │ + 0x0000c784 65744174 74726962 75746500 53444c5f etAttribute.SDL_ │ │ │ │ + 0x0000c794 53657457 696e646f 774d696e 696d756d SetWindowMinimum │ │ │ │ + 0x0000c7a4 53697a65 0053444c 5f476574 57696e64 Size.SDL_GetWind │ │ │ │ + 0x0000c7b4 6f774d69 6e696d75 6d53697a 65005344 owMinimumSize.SD │ │ │ │ + 0x0000c7c4 4c5f5365 7457696e 646f774d 6178696d L_SetWindowMaxim │ │ │ │ + 0x0000c7d4 756d5369 7a650053 444c5f47 65745769 umSize.SDL_GetWi │ │ │ │ + 0x0000c7e4 6e646f77 4d617869 6d756d53 697a6500 ndowMaximumSize. │ │ │ │ + 0x0000c7f4 53444c5f 53657457 696e646f 7747616d SDL_SetWindowGam │ │ │ │ + 0x0000c804 6d615261 6d700053 444c5f47 65745769 maRamp.SDL_GetWi │ │ │ │ + 0x0000c814 6e646f77 47616d6d 6152616d 70005344 ndowGammaRamp.SD │ │ │ │ + 0x0000c824 4c5f4973 53637265 656e5361 76657245 L_IsScreenSaverE │ │ │ │ + 0x0000c834 6e61626c 65640053 444c5f45 6e61626c nabled.SDL_Enabl │ │ │ │ + 0x0000c844 65536372 65656e53 61766572 0053444c eScreenSaver.SDL │ │ │ │ + 0x0000c854 5f446973 61626c65 53637265 656e5361 _DisableScreenSa │ │ │ │ + 0x0000c864 76657200 53444c5f 53657457 696e646f ver.SDL_SetWindo │ │ │ │ + 0x0000c874 77546974 6c650053 444c5f47 65745769 wTitle.SDL_GetWi │ │ │ │ + 0x0000c884 6e646f77 5469746c 65005344 4c5f5365 ndowTitle.SDL_Se │ │ │ │ + 0x0000c894 7457696e 646f7753 697a6500 53444c5f tWindowSize.SDL_ │ │ │ │ + 0x0000c8a4 47657457 696e646f 7753697a 65005344 GetWindowSize.SD │ │ │ │ + 0x0000c8b4 4c5f5365 7457696e 646f7742 72696768 L_SetWindowBrigh │ │ │ │ + 0x0000c8c4 746e6573 73005344 4c5f4765 7457696e tness.SDL_GetWin │ │ │ │ + 0x0000c8d4 646f7742 72696768 746e6573 73005344 dowBrightness.SD │ │ │ │ + 0x0000c8e4 4c5f474c 5f437265 61746543 6f6e7465 L_GL_CreateConte │ │ │ │ + 0x0000c8f4 78740053 444c5f47 4c5f4465 6c657465 xt.SDL_GL_Delete │ │ │ │ + 0x0000c904 436f6e74 65787400 53444c5f 474c5f53 Context.SDL_GL_S │ │ │ │ + 0x0000c914 77617057 696e646f 77005344 4c5f474c wapWindow.SDL_GL │ │ │ │ + 0x0000c924 5f4d616b 65437572 72656e74 0053444c _MakeCurrent.SDL │ │ │ │ + 0x0000c934 5f474c5f 47657444 72617761 626c6553 _GL_GetDrawableS │ │ │ │ + 0x0000c944 697a6500 53444c5f 474c5f47 65745377 ize.SDL_GL_GetSw │ │ │ │ + 0x0000c954 6170496e 74657276 616c0053 444c5f47 apInterval.SDL_G │ │ │ │ + 0x0000c964 4c5f5365 74537761 70496e74 65727661 L_SetSwapInterva │ │ │ │ + 0x0000c974 6c005344 4c5f4d61 736b7354 6f506978 l.SDL_MasksToPix │ │ │ │ + 0x0000c984 656c466f 726d6174 456e756d 0053444c elFormatEnum.SDL │ │ │ │ + 0x0000c994 5f446573 74726f79 54657874 75726500 _DestroyTexture. │ │ │ │ + 0x0000c9a4 53444c5f 556e6c6f 636b5465 78747572 SDL_UnlockTextur │ │ │ │ + 0x0000c9b4 65005344 4c5f556e 6c6f636b 53757266 e.SDL_UnlockSurf │ │ │ │ + 0x0000c9c4 61636500 53444c5f 46726565 53757266 ace.SDL_FreeSurf │ │ │ │ + 0x0000c9d4 61636500 53444c5f 52656e64 65725072 ace.SDL_RenderPr │ │ │ │ + 0x0000c9e4 6573656e 74005344 4c5f5265 6e646572 esent.SDL_Render │ │ │ │ + 0x0000c9f4 54617267 65745375 70706f72 74656400 TargetSupported. │ │ │ │ + 0x0000ca04 53444c5f 436f6e76 65727453 75726661 SDL_ConvertSurfa │ │ │ │ + 0x0000ca14 63650053 444c5f47 65745769 6e646f77 ce.SDL_GetWindow │ │ │ │ + 0x0000ca24 53757266 61636500 53444c5f 43726561 Surface.SDL_Crea │ │ │ │ + 0x0000ca34 74655465 78747572 6546726f 6d537572 teTextureFromSur │ │ │ │ + 0x0000ca44 66616365 0053444c 5f52656e 64657244 face.SDL_RenderD │ │ │ │ + 0x0000ca54 72617750 6f696e74 0053444c 5f52656e rawPoint.SDL_Ren │ │ │ │ + 0x0000ca64 64657244 7261774c 696e6500 53444c5f derDrawLine.SDL_ │ │ │ │ + 0x0000ca74 52656e64 6572436c 65617200 53444c5f RenderClear.SDL_ │ │ │ │ + 0x0000ca84 55706461 74655769 6e646f77 53757266 UpdateWindowSurf │ │ │ │ + 0x0000ca94 61636500 53444c5f 4c6f636b 53757266 ace.SDL_LockSurf │ │ │ │ + 0x0000caa4 61636500 53444c5f 474c5f55 6e62696e ace.SDL_GL_Unbin │ │ │ │ + 0x0000cab4 64546578 74757265 0053444c 5f474c5f dTexture.SDL_GL_ │ │ │ │ + 0x0000cac4 42696e64 54657874 75726500 53444c5f BindTexture.SDL_ │ │ │ │ + 0x0000cad4 43726561 74655465 78747572 65005344 CreateTexture.SD │ │ │ │ + 0x0000cae4 4c5f5069 78656c46 6f726d61 74456e75 L_PixelFormatEnu │ │ │ │ + 0x0000caf4 6d546f4d 61736b73 0053444c 5f437265 mToMasks.SDL_Cre │ │ │ │ + 0x0000cb04 61746552 47425375 72666163 65005344 ateRGBSurface.SD │ │ │ │ + 0x0000cb14 4c5f4765 7452656e 64657265 72496e66 L_GetRendererInf │ │ │ │ + 0x0000cb24 6f005344 4c5f4765 7452656e 64657244 o.SDL_GetRenderD │ │ │ │ + 0x0000cb34 72697665 72496e66 6f005344 4c5f4765 riverInfo.SDL_Ge │ │ │ │ + 0x0000cb44 744e756d 52656e64 65724472 69766572 tNumRenderDriver │ │ │ │ + 0x0000cb54 73005344 4c5f5570 70657242 6c697453 s.SDL_UpperBlitS │ │ │ │ + 0x0000cb64 63616c65 64005344 4c5f5265 6e646572 caled.SDL_Render │ │ │ │ + 0x0000cb74 44726177 506f696e 74730053 444c5f52 DrawPoints.SDL_R │ │ │ │ + 0x0000cb84 656e6465 72447261 774c696e 65730053 enderDrawLines.S │ │ │ │ + 0x0000cb94 444c5f52 656e6465 72436f70 79457800 DL_RenderCopyEx. │ │ │ │ + 0x0000cba4 53444c5f 52656e64 6572436f 70790053 SDL_RenderCopy.S │ │ │ │ + 0x0000cbb4 444c5f52 656e6465 7247656f 6d657472 DL_RenderGeometr │ │ │ │ + 0x0000cbc4 79526177 0053444c 5f52656e 64657247 yRaw.SDL_RenderG │ │ │ │ + 0x0000cbd4 656f6d65 74727900 53444c5f 52656e64 eometry.SDL_Rend │ │ │ │ + 0x0000cbe4 65724669 6c6c5265 63747346 0053444c erFillRectsF.SDL │ │ │ │ + 0x0000cbf4 5f52656e 64657246 696c6c52 65637446 _RenderFillRectF │ │ │ │ + 0x0000cc04 0053444c 5f52656e 64657244 72617752 .SDL_RenderDrawR │ │ │ │ + 0x0000cc14 65637473 46005344 4c5f5265 6e646572 ectsF.SDL_Render │ │ │ │ + 0x0000cc24 44726177 52656374 46005344 4c5f5265 DrawRectF.SDL_Re │ │ │ │ + 0x0000cc34 6e646572 44726177 506f696e 74734600 nderDrawPointsF. │ │ │ │ + 0x0000cc44 53444c5f 52656e64 65724472 6177506f SDL_RenderDrawPo │ │ │ │ + 0x0000cc54 696e7446 0053444c 5f52656e 64657244 intF.SDL_RenderD │ │ │ │ + 0x0000cc64 7261774c 696e6573 46005344 4c5f5265 rawLinesF.SDL_Re │ │ │ │ + 0x0000cc74 6e646572 44726177 4c696e65 46005344 nderDrawLineF.SD │ │ │ │ + 0x0000cc84 4c5f5265 6e646572 436f7079 45784600 L_RenderCopyExF. │ │ │ │ + 0x0000cc94 53444c5f 52656e64 6572436f 70794600 SDL_RenderCopyF. │ │ │ │ + 0x0000cca4 53444c5f 52656e64 65724669 6c6c5265 SDL_RenderFillRe │ │ │ │ + 0x0000ccb4 63747300 53444c5f 52656e64 65724669 cts.SDL_RenderFi │ │ │ │ + 0x0000ccc4 6c6c5265 63740053 444c5f52 656e6465 llRect.SDL_Rende │ │ │ │ + 0x0000ccd4 72447261 77526563 74730053 444c5f52 rDrawRects.SDL_R │ │ │ │ + 0x0000cce4 656e6465 72447261 77526563 74005344 enderDrawRect.SD │ │ │ │ + 0x0000ccf4 4c5f5365 7450616c 65747465 436f6c6f L_SetPaletteColo │ │ │ │ + 0x0000cd04 72730053 444c5f4c 6f616442 4d505f52 rs.SDL_LoadBMP_R │ │ │ │ + 0x0000cd14 57005344 4c5f4d61 70524742 41005344 W.SDL_MapRGBA.SD │ │ │ │ + 0x0000cd24 4c5f4669 6c6c5265 63747300 53444c5f L_FillRects.SDL_ │ │ │ │ + 0x0000cd34 46696c6c 52656374 0053444c 5f437265 FillRect.SDL_Cre │ │ │ │ + 0x0000cd44 61746552 47425375 72666163 6546726f ateRGBSurfaceFro │ │ │ │ + 0x0000cd54 6d005344 4c5f5175 65727954 65787475 m.SDL_QueryTextu │ │ │ │ + 0x0000cd64 72650053 444c5f4c 6f636b54 65787475 re.SDL_LockTextu │ │ │ │ + 0x0000cd74 72650053 444c5f55 70646174 65546578 re.SDL_UpdateTex │ │ │ │ + 0x0000cd84 74757265 0053444c 5f557070 6572426c ture.SDL_UpperBl │ │ │ │ + 0x0000cd94 69740053 444c5f52 656e6465 72536574 it.SDL_RenderSet │ │ │ │ + 0x0000cda4 4c6f6769 63616c53 697a6500 53444c5f LogicalSize.SDL_ │ │ │ │ + 0x0000cdb4 52656e64 65724765 744c6f67 6963616c RenderGetLogical │ │ │ │ + 0x0000cdc4 53697a65 0053444c 5f52656e 64657253 Size.SDL_RenderS │ │ │ │ + 0x0000cdd4 6574496e 74656765 72536361 6c650053 etIntegerScale.S │ │ │ │ + 0x0000cde4 444c5f52 656e6465 72476574 496e7465 DL_RenderGetInte │ │ │ │ + 0x0000cdf4 67657253 63616c65 0053444c 5f536574 gerScale.SDL_Set │ │ │ │ + 0x0000ce04 52656e64 65725461 72676574 0053444c RenderTarget.SDL │ │ │ │ + 0x0000ce14 5f476574 52656e64 65725461 72676574 _GetRenderTarget │ │ │ │ + 0x0000ce24 0053444c 5f536574 53757266 61636542 .SDL_SetSurfaceB │ │ │ │ + 0x0000ce34 6c656e64 4d6f6465 0053444c 5f476574 lendMode.SDL_Get │ │ │ │ + 0x0000ce44 53757266 61636542 6c656e64 4d6f6465 SurfaceBlendMode │ │ │ │ + 0x0000ce54 0053444c 5f536574 54657874 75726542 .SDL_SetTextureB │ │ │ │ + 0x0000ce64 6c656e64 4d6f6465 0053444c 5f476574 lendMode.SDL_Get │ │ │ │ + 0x0000ce74 54657874 75726542 6c656e64 4d6f6465 TextureBlendMode │ │ │ │ + 0x0000ce84 0053444c 5f536574 54657874 75726541 .SDL_SetTextureA │ │ │ │ + 0x0000ce94 6c706861 4d6f6400 53444c5f 47657454 lphaMod.SDL_GetT │ │ │ │ + 0x0000cea4 65787475 7265416c 7068614d 6f640053 extureAlphaMod.S │ │ │ │ + 0x0000ceb4 444c5f53 65745465 78747572 65436f6c DL_SetTextureCol │ │ │ │ + 0x0000cec4 6f724d6f 64005344 4c5f4765 74546578 orMod.SDL_GetTex │ │ │ │ + 0x0000ced4 74757265 436f6c6f 724d6f64 0053444c tureColorMod.SDL │ │ │ │ + 0x0000cee4 5f476574 436f6c6f 724b6579 0053444c _GetColorKey.SDL │ │ │ │ + 0x0000cef4 5f536574 436f6c6f 724b6579 0053444c _SetColorKey.SDL │ │ │ │ + 0x0000cf04 5f476574 52474241 0053444c 5f52656e _GetRGBA.SDL_Ren │ │ │ │ + 0x0000cf14 64657253 65745669 6577706f 72740053 derSetViewport.S │ │ │ │ + 0x0000cf24 444c5f52 656e6465 72476574 56696577 DL_RenderGetView │ │ │ │ + 0x0000cf34 706f7274 0053444c 5f52656e 64657253 port.SDL_RenderS │ │ │ │ + 0x0000cf44 6574436c 69705265 63740053 444c5f52 etClipRect.SDL_R │ │ │ │ + 0x0000cf54 656e6465 72476574 436c6970 52656374 enderGetClipRect │ │ │ │ + 0x0000cf64 0053444c 5f52656e 64657253 65745363 .SDL_RenderSetSc │ │ │ │ + 0x0000cf74 616c6500 53444c5f 52656e64 65724765 ale.SDL_RenderGe │ │ │ │ + 0x0000cf84 74536361 6c650053 444c5f53 65745265 tScale.SDL_SetRe │ │ │ │ + 0x0000cf94 6e646572 44726177 436f6c6f 72005344 nderDrawColor.SD │ │ │ │ + 0x0000cfa4 4c5f4765 7452656e 64657244 72617743 L_GetRenderDrawC │ │ │ │ + 0x0000cfb4 6f6c6f72 0053444c 5f536574 52656e64 olor.SDL_SetRend │ │ │ │ + 0x0000cfc4 65724472 6177426c 656e644d 6f646500 erDrawBlendMode. │ │ │ │ + 0x0000cfd4 53444c5f 47657452 656e6465 72447261 SDL_GetRenderDra │ │ │ │ + 0x0000cfe4 77426c65 6e644d6f 64650053 444c5f47 wBlendMode.SDL_G │ │ │ │ + 0x0000cff4 65744572 726f7200 53444c5f 496e6974 etError.SDL_Init │ │ │ │ + 0x0000d004 53756253 79737465 6d005344 4c5f5175 SubSystem.SDL_Qu │ │ │ │ + 0x0000d014 69745375 62537973 74656d00 53444c5f itSubSystem.SDL_ │ │ │ │ + 0x0000d024 5365744d 61696e52 65616479 0053444c SetMainReady.SDL │ │ │ │ + 0x0000d034 5f576173 496e6974 0053444c 5f667265 _WasInit.SDL_fre │ │ │ │ + 0x0000d044 65005344 4c5f4164 6448696e 7443616c e.SDL_AddHintCal │ │ │ │ + 0x0000d054 6c626163 6b005344 4c5f436c 65617248 lback.SDL_ClearH │ │ │ │ + 0x0000d064 696e7473 0053444c 5f44656c 48696e74 ints.SDL_DelHint │ │ │ │ + 0x0000d074 43616c6c 6261636b 0053444c 5f476574 Callback.SDL_Get │ │ │ │ + 0x0000d084 48696e74 0053444c 5f536574 48696e74 Hint.SDL_SetHint │ │ │ │ + 0x0000d094 0053444c 5f536574 48696e74 57697468 .SDL_SetHintWith │ │ │ │ + 0x0000d0a4 5072696f 72697479 0053444c 5f4c6f67 Priority.SDL_Log │ │ │ │ + 0x0000d0b4 4765744f 75747075 7446756e 6374696f GetOutputFunctio │ │ │ │ + 0x0000d0c4 6e005344 4c5f4c6f 67476574 5072696f n.SDL_LogGetPrio │ │ │ │ + 0x0000d0d4 72697479 0053444c 5f4c6f67 52657365 rity.SDL_LogRese │ │ │ │ + 0x0000d0e4 74507269 6f726974 69657300 53444c5f tPriorities.SDL_ │ │ │ │ + 0x0000d0f4 4c6f6753 6574416c 6c507269 6f726974 LogSetAllPriorit │ │ │ │ + 0x0000d104 79005344 4c5f4c6f 67536574 4f757470 y.SDL_LogSetOutp │ │ │ │ + 0x0000d114 75744675 6e637469 6f6e0053 444c5f4c utFunction.SDL_L │ │ │ │ + 0x0000d124 6f675365 74507269 6f726974 79005344 ogSetPriority.SD │ │ │ │ + 0x0000d134 4c5f4765 74526576 6973696f 6e005344 L_GetRevision.SD │ │ │ │ + 0x0000d144 4c5f4765 74526576 6973696f 6e4e756d L_GetRevisionNum │ │ │ │ + 0x0000d154 62657200 53444c5f 4576656e 74537461 ber.SDL_EventSta │ │ │ │ + 0x0000d164 74650053 444c5f46 696c7465 72457665 te.SDL_FilterEve │ │ │ │ + 0x0000d174 6e747300 53444c5f 466c7573 68457665 nts.SDL_FlushEve │ │ │ │ + 0x0000d184 6e740053 444c5f46 6c757368 4576656e nt.SDL_FlushEven │ │ │ │ + 0x0000d194 74730053 444c5f47 65744576 656e7446 ts.SDL_GetEventF │ │ │ │ + 0x0000d1a4 696c7465 72005344 4c5f4765 744e756d ilter.SDL_GetNum │ │ │ │ + 0x0000d1b4 546f7563 68446576 69636573 0053444c TouchDevices.SDL │ │ │ │ + 0x0000d1c4 5f476574 4e756d54 6f756368 46696e67 _GetNumTouchFing │ │ │ │ + 0x0000d1d4 65727300 53444c5f 47657454 6f756368 ers.SDL_GetTouch │ │ │ │ + 0x0000d1e4 44657669 63650053 444c5f47 6574546f Device.SDL_GetTo │ │ │ │ + 0x0000d1f4 75636846 696e6765 72005344 4c5f4861 uchFinger.SDL_Ha │ │ │ │ + 0x0000d204 73457665 6e740053 444c5f48 61734576 sEvent.SDL_HasEv │ │ │ │ + 0x0000d214 656e7473 0053444c 5f4c6f61 64446f6c ents.SDL_LoadDol │ │ │ │ + 0x0000d224 6c617254 656d706c 61746573 0053444c larTemplates.SDL │ │ │ │ + 0x0000d234 5f526563 6f726447 65737475 72650053 _RecordGesture.S │ │ │ │ + 0x0000d244 444c5f53 61766541 6c6c446f 6c6c6172 DL_SaveAllDollar │ │ │ │ + 0x0000d254 54656d70 6c617465 73005344 4c5f5361 Templates.SDL_Sa │ │ │ │ + 0x0000d264 7665446f 6c6c6172 54656d70 6c617465 veDollarTemplate │ │ │ │ + 0x0000d274 0053444c 5f536574 4576656e 7446696c .SDL_SetEventFil │ │ │ │ + 0x0000d284 74657200 53444c5f 4765744b 65794672 ter.SDL_GetKeyFr │ │ │ │ + 0x0000d294 6f6d4e61 6d650053 444c5f47 65744b65 omName.SDL_GetKe │ │ │ │ + 0x0000d2a4 7946726f 6d536361 6e636f64 65005344 yFromScancode.SD │ │ │ │ + 0x0000d2b4 4c5f4765 744b6579 4e616d65 0053444c L_GetKeyName.SDL │ │ │ │ + 0x0000d2c4 5f476574 4b657962 6f617264 466f6375 _GetKeyboardFocu │ │ │ │ + 0x0000d2d4 73005344 4c5f4765 74536361 6e636f64 s.SDL_GetScancod │ │ │ │ + 0x0000d2e4 6546726f 6d4b6579 0053444c 5f476574 eFromKey.SDL_Get │ │ │ │ + 0x0000d2f4 5363616e 636f6465 46726f6d 4e616d65 ScancodeFromName │ │ │ │ + 0x0000d304 0053444c 5f497354 65787449 6e707574 .SDL_IsTextInput │ │ │ │ + 0x0000d314 41637469 76650053 444c5f53 65744d6f Active.SDL_SetMo │ │ │ │ + 0x0000d324 64537461 74650053 444c5f43 61707475 dState.SDL_Captu │ │ │ │ + 0x0000d334 72654d6f 75736500 53444c5f 47657444 reMouse.SDL_GetD │ │ │ │ + 0x0000d344 65666175 6c744375 72736f72 0053444c efaultCursor.SDL │ │ │ │ + 0x0000d354 5f476574 476c6f62 616c4d6f 75736553 _GetGlobalMouseS │ │ │ │ + 0x0000d364 74617465 0053444c 5f476574 4d6f7573 tate.SDL_GetMous │ │ │ │ + 0x0000d374 65466f63 75730053 444c5f4a 6f797374 eFocus.SDL_Joyst │ │ │ │ + 0x0000d384 69636b43 75727265 6e74506f 7765724c ickCurrentPowerL │ │ │ │ + 0x0000d394 6576656c 0053444c 5f4a6f79 73746963 evel.SDL_Joystic │ │ │ │ + 0x0000d3a4 6b457665 6e745374 61746500 53444c5f kEventState.SDL_ │ │ │ │ + 0x0000d3b4 4a6f7973 7469636b 46726f6d 496e7374 JoystickFromInst │ │ │ │ + 0x0000d3c4 616e6365 49440053 444c5f4a 6f797374 anceID.SDL_Joyst │ │ │ │ + 0x0000d3d4 69636b47 65744174 74616368 65640053 ickGetAttached.S │ │ │ │ + 0x0000d3e4 444c5f4a 6f797374 69636b4e 616d6500 DL_JoystickName. │ │ │ │ + 0x0000d3f4 53444c5f 4a6f7973 7469636b 55706461 SDL_JoystickUpda │ │ │ │ + 0x0000d404 74650053 444c5f47 616d6543 6f6e7472 te.SDL_GameContr │ │ │ │ + 0x0000d414 6f6c6c65 72457665 6e745374 61746500 ollerEventState. │ │ │ │ + 0x0000d424 53444c5f 47616d65 436f6e74 726f6c6c SDL_GameControll │ │ │ │ + 0x0000d434 65724672 6f6d496e 7374616e 63654944 erFromInstanceID │ │ │ │ + 0x0000d444 0053444c 5f47616d 65436f6e 74726f6c .SDL_GameControl │ │ │ │ + 0x0000d454 6c657247 65744178 69734672 6f6d5374 lerGetAxisFromSt │ │ │ │ + 0x0000d464 72696e67 0053444c 5f47616d 65436f6e ring.SDL_GameCon │ │ │ │ + 0x0000d474 74726f6c 6c657247 65744275 74746f6e trollerGetButton │ │ │ │ + 0x0000d484 46726f6d 53747269 6e670053 444c5f47 FromString.SDL_G │ │ │ │ + 0x0000d494 616d6543 6f6e7472 6f6c6c65 72476574 ameControllerGet │ │ │ │ + 0x0000d4a4 4a6f7973 7469636b 0053444c 5f47616d Joystick.SDL_Gam │ │ │ │ + 0x0000d4b4 65436f6e 74726f6c 6c657247 65745374 eControllerGetSt │ │ │ │ + 0x0000d4c4 72696e67 466f7241 78697300 53444c5f ringForAxis.SDL_ │ │ │ │ + 0x0000d4d4 47616d65 436f6e74 726f6c6c 65724765 GameControllerGe │ │ │ │ + 0x0000d4e4 74537472 696e6746 6f724275 74746f6e tStringForButton │ │ │ │ + 0x0000d4f4 0053444c 5f47616d 65436f6e 74726f6c .SDL_GameControl │ │ │ │ + 0x0000d504 6c65724e 616d6500 53444c5f 47616d65 lerName.SDL_Game │ │ │ │ + 0x0000d514 436f6e74 726f6c6c 65725570 64617465 ControllerUpdate │ │ │ │ + 0x0000d524 0053444c 5f437265 61746557 696e646f .SDL_CreateWindo │ │ │ │ + 0x0000d534 77416e64 52656e64 65726572 0053444c wAndRenderer.SDL │ │ │ │ + 0x0000d544 5f437265 61746557 696e646f 7746726f _CreateWindowFro │ │ │ │ + 0x0000d554 6d005344 4c5f474c 5f457874 656e7369 m.SDL_GL_Extensi │ │ │ │ + 0x0000d564 6f6e5375 70706f72 74656400 53444c5f onSupported.SDL_ │ │ │ │ + 0x0000d574 474c5f47 65744174 74726962 75746500 GL_GetAttribute. │ │ │ │ + 0x0000d584 53444c5f 474c5f47 65744375 7272656e SDL_GL_GetCurren │ │ │ │ + 0x0000d594 74436f6e 74657874 0053444c 5f474c5f tContext.SDL_GL_ │ │ │ │ + 0x0000d5a4 47657443 75727265 6e745769 6e646f77 GetCurrentWindow │ │ │ │ + 0x0000d5b4 0053444c 5f474c5f 47657450 726f6341 .SDL_GL_GetProcA │ │ │ │ + 0x0000d5c4 64647265 73730053 444c5f47 4c5f4c6f ddress.SDL_GL_Lo │ │ │ │ + 0x0000d5d4 61644c69 62726172 79005344 4c5f474c adLibrary.SDL_GL │ │ │ │ + 0x0000d5e4 5f526573 65744174 74726962 75746573 _ResetAttributes │ │ │ │ + 0x0000d5f4 0053444c 5f474c5f 556e6c6f 61644c69 .SDL_GL_UnloadLi │ │ │ │ + 0x0000d604 62726172 79005344 4c5f4765 74436c6f brary.SDL_GetClo │ │ │ │ + 0x0000d614 73657374 44697370 6c61794d 6f646500 sestDisplayMode. │ │ │ │ + 0x0000d624 53444c5f 47657443 75727265 6e744469 SDL_GetCurrentDi │ │ │ │ + 0x0000d634 73706c61 794d6f64 65005344 4c5f4765 splayMode.SDL_Ge │ │ │ │ + 0x0000d644 74437572 72656e74 56696465 6f447269 tCurrentVideoDri │ │ │ │ + 0x0000d654 76657200 53444c5f 47657444 65736b74 ver.SDL_GetDeskt │ │ │ │ + 0x0000d664 6f704469 73706c61 794d6f64 65005344 opDisplayMode.SD │ │ │ │ + 0x0000d674 4c5f4765 74446973 706c6179 44504900 L_GetDisplayDPI. │ │ │ │ + 0x0000d684 53444c5f 47657444 6973706c 61795573 SDL_GetDisplayUs │ │ │ │ + 0x0000d694 61626c65 426f756e 64730053 444c5f47 ableBounds.SDL_G │ │ │ │ + 0x0000d6a4 65744772 61626265 6457696e 646f7700 etGrabbedWindow. │ │ │ │ + 0x0000d6b4 53444c5f 4765744e 756d5669 64656f44 SDL_GetNumVideoD │ │ │ │ + 0x0000d6c4 72697665 72730053 444c5f47 65745669 rivers.SDL_GetVi │ │ │ │ + 0x0000d6d4 64656f44 72697665 72005344 4c5f4765 deoDriver.SDL_Ge │ │ │ │ + 0x0000d6e4 7457696e 646f7744 6973706c 6179496e tWindowDisplayIn │ │ │ │ + 0x0000d6f4 64657800 53444c5f 47657457 696e646f dex.SDL_GetWindo │ │ │ │ + 0x0000d704 77446973 706c6179 4d6f6465 0053444c wDisplayMode.SDL │ │ │ │ + 0x0000d714 5f536574 57696e64 6f774469 73706c61 _SetWindowDispla │ │ │ │ + 0x0000d724 794d6f64 65005344 4c5f5368 6f774d65 yMode.SDL_ShowMe │ │ │ │ + 0x0000d734 73736167 65426f78 0053444c 5f557064 ssageBox.SDL_Upd │ │ │ │ + 0x0000d744 61746557 696e646f 77537572 66616365 ateWindowSurface │ │ │ │ + 0x0000d754 52656374 73005344 4c5f5669 64656f49 Rects.SDL_VideoI │ │ │ │ + 0x0000d764 6e697400 53444c5f 56696465 6f517569 nit.SDL_VideoQui │ │ │ │ + 0x0000d774 74005344 4c5f436f 6d706f73 65437573 t.SDL_ComposeCus │ │ │ │ + 0x0000d784 746f6d42 6c656e64 4d6f6465 0053444c tomBlendMode.SDL │ │ │ │ + 0x0000d794 5f476574 52656e64 65726572 0053444c _GetRenderer.SDL │ │ │ │ + 0x0000d7a4 5f476574 52656e64 65726572 4f757470 _GetRendererOutp │ │ │ │ + 0x0000d7b4 75745369 7a650053 444c5f52 656e6465 utSize.SDL_Rende │ │ │ │ + 0x0000d7c4 72497343 6c697045 6e61626c 65640053 rIsClipEnabled.S │ │ │ │ + 0x0000d7d4 444c5f52 656e6465 72526561 64506978 DL_RenderReadPix │ │ │ │ + 0x0000d7e4 656c7300 53444c5f 55706461 74655955 els.SDL_UpdateYU │ │ │ │ + 0x0000d7f4 56546578 74757265 0053444c 5f416c6c VTexture.SDL_All │ │ │ │ + 0x0000d804 6f63466f 726d6174 0053444c 5f416c6c ocFormat.SDL_All │ │ │ │ + 0x0000d814 6f635061 6c657474 65005344 4c5f4361 ocPalette.SDL_Ca │ │ │ │ + 0x0000d824 6c63756c 61746547 616d6d61 52616d70 lculateGammaRamp │ │ │ │ + 0x0000d834 0053444c 5f467265 65466f72 6d617400 .SDL_FreeFormat. │ │ │ │ + 0x0000d844 53444c5f 46726565 50616c65 74746500 SDL_FreePalette. │ │ │ │ + 0x0000d854 53444c5f 47657450 6978656c 466f726d SDL_GetPixelForm │ │ │ │ + 0x0000d864 61744e61 6d650053 444c5f47 65745247 atName.SDL_GetRG │ │ │ │ + 0x0000d874 42005344 4c5f4d61 70524742 0053444c B.SDL_MapRGB.SDL │ │ │ │ + 0x0000d884 5f536574 50697865 6c466f72 6d617450 _SetPixelFormatP │ │ │ │ + 0x0000d894 616c6574 74650053 444c5f45 6e636c6f alette.SDL_Enclo │ │ │ │ + 0x0000d8a4 7365506f 696e7473 0053444c 5f486173 sePoints.SDL_Has │ │ │ │ + 0x0000d8b4 496e7465 72736563 74696f6e 0053444c Intersection.SDL │ │ │ │ + 0x0000d8c4 5f496e74 65727365 63745265 63740053 _IntersectRect.S │ │ │ │ + 0x0000d8d4 444c5f49 6e746572 73656374 52656374 DL_IntersectRect │ │ │ │ + 0x0000d8e4 416e644c 696e6500 53444c5f 556e696f AndLine.SDL_Unio │ │ │ │ + 0x0000d8f4 6e526563 74005344 4c5f436f 6e766572 nRect.SDL_Conver │ │ │ │ + 0x0000d904 74506978 656c7300 53444c5f 436f6e76 tPixels.SDL_Conv │ │ │ │ + 0x0000d914 65727453 75726661 6365466f 726d6174 ertSurfaceFormat │ │ │ │ + 0x0000d924 0053444c 5f476574 436c6970 52656374 .SDL_GetClipRect │ │ │ │ + 0x0000d934 0053444c 5f476574 53757266 61636541 .SDL_GetSurfaceA │ │ │ │ + 0x0000d944 6c706861 4d6f6400 53444c5f 47657453 lphaMod.SDL_GetS │ │ │ │ + 0x0000d954 75726661 6365436f 6c6f724d 6f640053 urfaceColorMod.S │ │ │ │ + 0x0000d964 444c5f4c 6f776572 426c6974 0053444c DL_LowerBlit.SDL │ │ │ │ + 0x0000d974 5f4c6f77 6572426c 69745363 616c6564 _LowerBlitScaled │ │ │ │ + 0x0000d984 0053444c 5f536176 65424d50 5f525700 .SDL_SaveBMP_RW. │ │ │ │ + 0x0000d994 53444c5f 53657443 6c697052 65637400 SDL_SetClipRect. │ │ │ │ + 0x0000d9a4 53444c5f 53657453 75726661 6365416c SDL_SetSurfaceAl │ │ │ │ + 0x0000d9b4 7068614d 6f640053 444c5f53 65745375 phaMod.SDL_SetSu │ │ │ │ + 0x0000d9c4 72666163 65436f6c 6f724d6f 64005344 rfaceColorMod.SD │ │ │ │ + 0x0000d9d4 4c5f5365 74537572 66616365 50616c65 L_SetSurfacePale │ │ │ │ + 0x0000d9e4 74746500 53444c5f 53657453 75726661 tte.SDL_SetSurfa │ │ │ │ + 0x0000d9f4 6365524c 45005344 4c5f4765 7457696e ceRLE.SDL_GetWin │ │ │ │ + 0x0000da04 646f7757 4d496e66 6f005344 4c5f5675 dowWMInfo.SDL_Vu │ │ │ │ + 0x0000da14 6c6b616e 5f4c6f61 644c6962 72617279 lkan_LoadLibrary │ │ │ │ + 0x0000da24 0053444c 5f56756c 6b616e5f 47657456 .SDL_Vulkan_GetV │ │ │ │ + 0x0000da34 6b476574 496e7374 616e6365 50726f63 kGetInstanceProc │ │ │ │ + 0x0000da44 41646472 0053444c 5f56756c 6b616e5f Addr.SDL_Vulkan_ │ │ │ │ + 0x0000da54 556e6c6f 61644c69 62726172 79005344 UnloadLibrary.SD │ │ │ │ + 0x0000da64 4c5f5675 6c6b616e 5f476574 496e7374 L_Vulkan_GetInst │ │ │ │ + 0x0000da74 616e6365 45787465 6e73696f 6e730053 anceExtensions.S │ │ │ │ + 0x0000da84 444c5f56 756c6b61 6e5f4372 65617465 DL_Vulkan_Create │ │ │ │ + 0x0000da94 53757266 61636500 53444c5f 56756c6b Surface.SDL_Vulk │ │ │ │ + 0x0000daa4 616e5f47 65744472 61776162 6c655369 an_GetDrawableSi │ │ │ │ + 0x0000dab4 7a650063 616c6c6f 63005344 4c5f4a6f ze.calloc.SDL_Jo │ │ │ │ + 0x0000dac4 79737469 636b4765 74446576 69636547 ystickGetDeviceG │ │ │ │ + 0x0000dad4 55494400 53444c5f 4a6f7973 7469636b UID.SDL_Joystick │ │ │ │ + 0x0000dae4 47657447 55494400 53444c5f 4a6f7973 GetGUID.SDL_Joys │ │ │ │ + 0x0000daf4 7469636b 47657447 55494446 726f6d53 tickGetGUIDFromS │ │ │ │ + 0x0000db04 7472696e 67005344 4c5f4a6f 79737469 tring.SDL_Joysti │ │ │ │ + 0x0000db14 636b4765 74475549 44537472 696e6700 ckGetGUIDString. │ │ │ │ + 0x0000db24 53444c5f 47616d65 436f6e74 726f6c6c SDL_GameControll │ │ │ │ + 0x0000db34 65724765 7442696e 64466f72 41786973 erGetBindForAxis │ │ │ │ + 0x0000db44 0053444c 5f47616d 65436f6e 74726f6c .SDL_GameControl │ │ │ │ + 0x0000db54 6c657247 65744269 6e64466f 72427574 lerGetBindForBut │ │ │ │ + 0x0000db64 746f6e00 53444c5f 47616d65 436f6e74 ton.SDL_GameCont │ │ │ │ + 0x0000db74 726f6c6c 65724d61 7070696e 67466f72 rollerMappingFor │ │ │ │ + 0x0000db84 47554944 0053444c 5f4c6f67 4d657373 GUID.SDL_LogMess │ │ │ │ + 0x0000db94 61676500 53444c5f 5257636c 6f736500 age.SDL_RWclose. │ │ │ │ + 0x0000dba4 53444c5f 52577265 61640053 444c5f52 SDL_RWread.SDL_R │ │ │ │ + 0x0000dbb4 57736565 6b005344 4c5f5257 74656c6c Wseek.SDL_RWtell │ │ │ │ + 0x0000dbc4 0053444c 5f525777 72697465 0053444c .SDL_RWwrite.SDL │ │ │ │ + 0x0000dbd4 5f536574 4572726f 72005f5f 66636e74 _SetError.__fcnt │ │ │ │ + 0x0000dbe4 6c5f7469 6d653634 00706970 65320047 l_time64.pipe2.G │ │ │ │ + 0x0000dbf4 4c494243 5f322e39 006d6b6e 6f640047 LIBC_2.9.mknod.G │ │ │ │ + 0x0000dc04 4c494243 5f322e33 33005f5f 6c737461 LIBC_2.33.__lsta │ │ │ │ + 0x0000dc14 7436345f 74696d65 36340065 78656376 t64_time64.execv │ │ │ │ + 0x0000dc24 70650047 4c494243 5f322e31 31005f5f pe.GLIBC_2.11.__ │ │ │ │ + 0x0000dc34 7574696d 656e7361 74363400 5f5f6c75 utimensat64.__lu │ │ │ │ + 0x0000dc44 74696d65 73363400 5f5f6675 74696d65 times64.__futime │ │ │ │ + 0x0000dc54 73363400 5f5f6675 74696d65 6e733634 s64.__futimens64 │ │ │ │ + 0x0000dc64 005f5f75 74696d65 73363400 6d656d73 .__utimes64.mems │ │ │ │ + 0x0000dc74 65740067 6574656e 74726f70 7900474c et.getentropy.GL │ │ │ │ + 0x0000dc84 4942435f 322e3235 00706f73 69785f73 IBC_2.25.posix_s │ │ │ │ + 0x0000dc94 7061776e 5f66696c 655f6163 74696f6e pawn_file_action │ │ │ │ + 0x0000dca4 735f6164 64636864 69725f6e 70006765 s_addchdir_np.ge │ │ │ │ + 0x0000dcb4 74706769 64006b69 6c6c7067 00737973 tpgid.killpg.sys │ │ │ │ + 0x0000dcc4 636f6e66 00706970 6500636c 6f736500 conf.pipe.close. │ │ │ │ + 0x0000dcd4 6b696c6c 005f5f65 72726e6f 5f6c6f63 kill.__errno_loc │ │ │ │ + 0x0000dce4 6174696f 6e007761 69747069 64005f65 ation.waitpid._e │ │ │ │ + 0x0000dcf4 78697400 77726974 65006475 70320073 xit.write.dup2.s │ │ │ │ + 0x0000dd04 6967656d 70747973 65740073 65747369 igemptyset.setsi │ │ │ │ + 0x0000dd14 64006578 65637670 00736967 61637469 d.execvp.sigacti │ │ │ │ + 0x0000dd24 6f6e0066 6f726b00 706f7369 785f7370 on.fork.posix_sp │ │ │ │ + 0x0000dd34 61776e5f 66696c65 5f616374 696f6e73 awn_file_actions │ │ │ │ + 0x0000dd44 5f616464 636c6f73 65007265 61640070 _addclose.read.p │ │ │ │ + 0x0000dd54 6f736978 5f737061 776e5f66 696c655f osix_spawn_file_ │ │ │ │ + 0x0000dd64 61637469 6f6e735f 6164646f 70656e00 actions_addopen. │ │ │ │ + 0x0000dd74 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ + 0x0000dd84 5f616374 696f6e73 5f696e69 7400706f _actions_init.po │ │ │ │ + 0x0000dd94 7369785f 73706177 6e5f6669 6c655f61 six_spawn_file_a │ │ │ │ + 0x0000dda4 6374696f 6e735f61 64646475 70320073 ctions_adddup2.s │ │ │ │ + 0x0000ddb4 65746769 64006d61 6c6c6f63 00706f73 etgid.malloc.pos │ │ │ │ + 0x0000ddc4 69785f73 7061776e 61747472 5f696e69 ix_spawnattr_ini │ │ │ │ + 0x0000ddd4 74006765 74707775 69645f72 00706f73 t.getpwuid_r.pos │ │ │ │ + 0x0000dde4 69785f73 7061776e 61747472 5f646573 ix_spawnattr_des │ │ │ │ + 0x0000ddf4 74726f79 00696e69 7467726f 75707300 troy.initgroups. │ │ │ │ + 0x0000de04 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ + 0x0000de14 5f616374 696f6e73 5f646573 74726f79 _actions_destroy │ │ │ │ + 0x0000de24 00736574 75696400 706f7369 785f7370 .setuid.posix_sp │ │ │ │ + 0x0000de34 61776e61 7474725f 73657473 69676465 awnattr_setsigde │ │ │ │ + 0x0000de44 6661756c 74006368 64697200 73696761 fault.chdir.siga │ │ │ │ + 0x0000de54 64647365 74006765 74676964 00706f73 ddset.getgid.pos │ │ │ │ + 0x0000de64 69785f73 7061776e 61747472 5f736574 ix_spawnattr_set │ │ │ │ + 0x0000de74 666c6167 73007365 74706769 6400706f flags.setpgid.po │ │ │ │ + 0x0000de84 7369785f 73706177 6e700047 4c494243 six_spawnp.GLIBC │ │ │ │ + 0x0000de94 5f322e31 3500656e 7669726f 6e006765 _2.15.environ.ge │ │ │ │ + 0x0000dea4 74657569 64007265 616c7061 74680063 teuid.realpath.c │ │ │ │ + 0x0000deb4 686f776e 00736967 64656c73 65740073 hown.sigdelset.s │ │ │ │ + 0x0000dec4 69676669 6c6c7365 74007369 6769736d igfillset.sigism │ │ │ │ + 0x0000ded4 656d6265 7200616c 61726d00 73696773 ember.alarm.sigs │ │ │ │ + 0x0000dee4 75737065 6e640073 69677065 6e64696e uspend.sigpendin │ │ │ │ + 0x0000def4 67006765 74677267 69645f72 00676574 g.getgrgid_r.get │ │ │ │ + 0x0000df04 70776e61 6d5f7200 67657467 726e616d pwnam_r.getgrnam │ │ │ │ + 0x0000df14 5f720067 65746772 6f757073 00736574 _r.getgroups.set │ │ │ │ + 0x0000df24 67726f75 70730067 65747569 64006765 groups.getuid.ge │ │ │ │ + 0x0000df34 74656769 64007365 74657569 6400656e tegid.seteuid.en │ │ │ │ + 0x0000df44 64707765 6e740073 65747077 656e7400 dpwent.setpwent. │ │ │ │ + 0x0000df54 73657465 67696400 67657470 77656e74 setegid.getpwent │ │ │ │ + 0x0000df64 00656e64 6772656e 74007365 74677265 .endgrent.setgre │ │ │ │ + 0x0000df74 6e740067 65746772 656e7400 6765746c nt.getgrent.getl │ │ │ │ + 0x0000df84 6f67696e 006f7065 6e646972 006d6b64 ogin.opendir.mkd │ │ │ │ + 0x0000df94 69720067 65746377 6400726d 64697200 ir.getcwd.rmdir. │ │ │ │ + 0x0000dfa4 7472756e 63617465 36340073 796d6c69 truncate64.symli │ │ │ │ + 0x0000dfb4 6e6b006c 63686f77 6e007265 6e616d65 nk.lchown.rename │ │ │ │ + 0x0000dfc4 00726561 646c696e 6b00756e 6c696e6b .readlink.unlink │ │ │ │ + 0x0000dfd4 00616363 65737300 63686d6f 64007061 .access.chmod.pa │ │ │ │ + 0x0000dfe4 7468636f 6e660075 6e736574 656e7600 thconf.unsetenv. │ │ │ │ + 0x0000dff4 636c6561 72656e76 00676574 656e7600 clearenv.getenv. │ │ │ │ + 0x0000e004 73657465 6e760070 7574656e 76006664 setenv.putenv.fd │ │ │ │ + 0x0000e014 6f70656e 64697200 66636864 69720063 opendir.fchdir.c │ │ │ │ + 0x0000e024 6c6f7365 64697200 74656c6c 64697200 losedir.telldir. │ │ │ │ + 0x0000e034 7365656b 64697200 72657769 6e646469 seekdir.rewinddi │ │ │ │ + 0x0000e044 72007374 61747800 474c4942 435f322e r.statx.GLIBC_2. │ │ │ │ + 0x0000e054 32380066 70617468 636f6e66 00666368 28.fpathconf.fch │ │ │ │ + 0x0000e064 6f776e00 6663686d 6f64006f 70656e61 own.fchmod.opena │ │ │ │ + 0x0000e074 74363400 64757000 74696d65 73007365 t64.dup.times.se │ │ │ │ + 0x0000e084 74707269 6f726974 79006e69 63650067 tpriority.nice.g │ │ │ │ + 0x0000e094 65747072 696f7269 74790065 78697400 etpriority.exit. │ │ │ │ + 0x0000e0a4 67657470 67727000 67657470 70696400 getpgrp.getppid. │ │ │ │ + 0x0000e0b4 67657470 69640072 65616464 69723634 getpid.readdir64 │ │ │ │ 0x0000e0c4 006c6962 7a2e736f 2e31006c 69625344 .libz.so.1.libSD │ │ │ │ 0x0000e0d4 4c325f74 74662d32 2e302e73 6f2e3000 L2_ttf-2.0.so.0. │ │ │ │ 0x0000e0e4 6c696253 444c322d 322e302e 736f2e30 libSDL2-2.0.so.0 │ │ │ │ 0x0000e0f4 006c6962 676d702e 736f2e31 3000 .libgmp.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -581,15 +581,15 @@ │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b 125d8 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ 128e0 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 403764 <__cxa_atexit@plt+0x3f17b4> │ │ │ │ mvneq r8, #80, 8 @ 0x50000000 │ │ │ │ - @ instruction: 0x03b8c1b4 │ │ │ │ + @ instruction: 0x03b8c194 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0x03a10640 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ 133d4 <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -1289,18 +1289,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b 1334c <__cxa_atexit@plt+0x139c> │ │ │ │ mvneq r7, #28, 30 @ 0x70 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ mvneq fp, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0x03b8bc36 │ │ │ │ + @ instruction: 0x03b8bc16 │ │ │ │ mvneq ip, #44, 14 @ 0xb00000 │ │ │ │ - @ instruction: 0x03b8bc06 │ │ │ │ - @ instruction: 0x03b8bc42 │ │ │ │ + @ instruction: 0x03b8bbe6 │ │ │ │ + @ instruction: 0x03b8bc22 │ │ │ │ mvneq ip, #180, 10 @ 0x2d000000 │ │ │ │ mvneq fp, #128, 10 @ 0x20000000 │ │ │ │ mvneq fp, #100, 10 @ 0x19000000 │ │ │ │ mvneq fp, #128, 8 @ 0x80000000 │ │ │ │ mvneq ip, #244, 6 @ 0xd0000003 │ │ │ │ mvneq fp, #88, 8 @ 0x58000000 │ │ │ │ mvneq ip, #120, 4 @ 0x80000007 │ │ │ │ @@ -2514,15 +2514,15 @@ │ │ │ │ b 14020 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ 147cc <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 403764 <__cxa_atexit@plt+0x3f17b4> │ │ │ │ mvneq r8, #236, 8 @ 0xec000000 │ │ │ │ mvneq r6, #0, 24 │ │ │ │ - @ instruction: 0x03b8ac24 │ │ │ │ + @ instruction: 0x03b8ac04 │ │ │ │ mvneq r8, #200, 8 @ 0xc8000000 │ │ │ │ mvneq r8, #188, 8 @ 0xbc000000 │ │ │ │ mvneq r8, #28, 8 @ 0x1c000000 │ │ │ │ mvneq r8, #140, 6 @ 0x30000002 │ │ │ │ mvneq r8, #64, 6 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ mvneq r8, #16, 6 @ 0x40000000 │ │ │ │ @@ -3561,15 +3561,15 @@ │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc 1570c <__cxa_atexit@plt+0x375c> │ │ │ │ b 1519c <__cxa_atexit@plt+0x31ec> │ │ │ │ mvneq r6, #56 @ 0x38 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0x03b8b446 │ │ │ │ + @ instruction: 0x03b8b426 │ │ │ │ @ instruction: 0x03a1434c │ │ │ │ mvneq r7, #92, 16 @ 0x5c0000 │ │ │ │ mvneq r7, #44, 16 @ 0x2c0000 │ │ │ │ mvneq r7, #0, 14 │ │ │ │ mvneq r7, #208, 12 @ 0xd000000 │ │ │ │ mvneq r7, #100, 12 @ 0x6400000 │ │ │ │ mvneq r7, #52, 12 @ 0x3400000 │ │ │ │ @@ -3614,15 +3614,15 @@ │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ mvneq r6, #136, 2 @ 0x22 │ │ │ │ mvneq r6, #88, 2 │ │ │ │ mvneq r6, #200 @ 0xc8 │ │ │ │ mvneq r6, #182 @ 0xb6 │ │ │ │ - @ instruction: 0x03b89c92 │ │ │ │ + @ instruction: 0x03b89c72 │ │ │ │ @ instruction: 0x03a12b38 │ │ │ │ mvneq r9, #120 @ 0x78 │ │ │ │ mvneq r9, #76 @ 0x4c │ │ │ │ mvneq r6, #72 @ 0x48 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ mvneq r8, #252, 30 @ 0x3f0 │ │ │ │ mvneq r8, #208, 30 @ 0x340 │ │ │ │ @@ -17465,15 +17465,15 @@ │ │ │ │ bx r0 │ │ │ │ mvneq pc, #220, 22 @ 0x37000 │ │ │ │ mvneq pc, #168, 26 @ 0x2a00 │ │ │ │ mvneq pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114498 <__cxa_atexit@plt+0x11024e8> │ │ │ │ + b 11144a8 <__cxa_atexit@plt+0x11024f8> │ │ │ │ @ instruction: 0x03b8075c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2311c <__cxa_atexit@plt+0x1116c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -342231,15 +342231,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, lr, #84, 18 @ 0x150000 │ │ │ │ biceq r3, lr, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ @ instruction: 0x03a61cf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 160394 <__cxa_atexit@plt+0x14e3e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -631091,15 +631091,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 27a498 <__cxa_atexit@plt+0x2684e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 27a49c <__cxa_atexit@plt+0x2684ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 1b9479c <__cxa_atexit@plt+0x1b827ec> │ │ │ │ + b 1b947ac <__cxa_atexit@plt+0x1b827fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03bc87bc │ │ │ │ orrseq r8, r6, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -631697,15 +631697,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x03bc7e68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1b9479c <__cxa_atexit@plt+0x1b827ec> │ │ │ │ + b 1b947ac <__cxa_atexit@plt+0x1b827fc> │ │ │ │ orrseq r8, r6, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 27ae6c <__cxa_atexit@plt+0x268ebc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -661752,15 +661752,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 2983ac <__cxa_atexit@plt+0x2863fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2983b0 <__cxa_atexit@plt+0x286400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 1b9479c <__cxa_atexit@plt+0x1b827ec> │ │ │ │ + b 1b947ac <__cxa_atexit@plt+0x1b827fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03baa8a8 │ │ │ │ orrseq lr, r4, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -661876,15 +661876,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 29859c <__cxa_atexit@plt+0x2865ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2985a0 <__cxa_atexit@plt+0x2865f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 1b9479c <__cxa_atexit@plt+0x1b827ec> │ │ │ │ + b 1b947ac <__cxa_atexit@plt+0x1b827fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03baa6b8 │ │ │ │ orrseq sp, r4, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -831457,22 +831457,22 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 33df48 <__cxa_atexit@plt+0x32bf98> │ │ │ │ ldr r3, [pc, #24] @ 33df50 <__cxa_atexit@plt+0x32bfa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ movseq r4, #4, 26 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113930 <__cxa_atexit@plt+0x1101980> │ │ │ │ + b 1113940 <__cxa_atexit@plt+0x1101990> │ │ │ │ orreq r3, fp, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 33dfd8 <__cxa_atexit@plt+0x32c028> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1033490,279 +1033490,279 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #24, 24 @ 0x1800 │ │ │ │ cmneq pc, #0, 30 │ │ │ │ @ instruction: 0x03a3f868 │ │ │ │ @ instruction: 0x03a3fb30 │ │ │ │ ldr pc, [pc, #-4] @ 403408 <__cxa_atexit@plt+0x3f1458> │ │ │ │ - orreq r4, sl, #44, 4 @ 0xc0000002 │ │ │ │ + orreq r4, sl, #68, 4 @ 0x40000004 │ │ │ │ ldr pc, [pc, #-4] @ 403410 <__cxa_atexit@plt+0x3f1460> │ │ │ │ - orreq r8, fp, #216, 14 @ 0x3600000 │ │ │ │ + orreq r8, fp, #240, 14 @ 0x3c00000 │ │ │ │ ldr pc, [pc, #-4] @ 403418 <__cxa_atexit@plt+0x3f1468> │ │ │ │ - movteq r4, #12920 @ 0x3278 │ │ │ │ + movteq r4, #13000 @ 0x32c8 │ │ │ │ ldr pc, [pc, #-4] @ 403420 <__cxa_atexit@plt+0x3f1470> │ │ │ │ - orreq sl, sl, #92, 8 @ 0x5c000000 │ │ │ │ + orreq sl, sl, #116, 8 @ 0x74000000 │ │ │ │ ldr pc, [pc, #-4] @ 403428 <__cxa_atexit@plt+0x3f1478> │ │ │ │ - teqeq sl, #252, 2 @ 0x3f │ │ │ │ + teqeq sl, #76, 4 @ 0xc0000004 │ │ │ │ ldr pc, [pc, #-4] @ 403430 <__cxa_atexit@plt+0x3f1480> │ │ │ │ - orreq r8, fp, #176, 10 @ 0x2c000000 │ │ │ │ + orreq r8, fp, #200, 10 @ 0x32000000 │ │ │ │ ldr pc, [pc, #-4] @ 403438 <__cxa_atexit@plt+0x3f1488> │ │ │ │ - teqeq sl, #28, 2 │ │ │ │ + teqeq sl, #108, 2 │ │ │ │ ldr pc, [pc, #-4] @ 403440 <__cxa_atexit@plt+0x3f1490> │ │ │ │ - teqeq sl, #140, 2 @ 0x23 │ │ │ │ + teqeq sl, #220, 2 @ 0x37 │ │ │ │ ldr pc, [pc, #-4] @ 403448 <__cxa_atexit@plt+0x3f1498> │ │ │ │ - orreq r8, fp, #176, 8 @ 0xb0000000 │ │ │ │ + orreq r8, fp, #200, 8 @ 0xc8000000 │ │ │ │ ldr pc, [pc, #-4] @ 403450 <__cxa_atexit@plt+0x3f14a0> │ │ │ │ - cmneq r8, #0, 30 │ │ │ │ + cmneq r8, #24, 30 @ 0x60 │ │ │ │ ldr pc, [pc, #-4] @ 403458 <__cxa_atexit@plt+0x3f14a8> │ │ │ │ - @ instruction: 0x032d8cd0 │ │ │ │ + @ instruction: 0x032d8d20 │ │ │ │ ldr pc, [pc, #-4] @ 403460 <__cxa_atexit@plt+0x3f14b0> │ │ │ │ - orreq r8, r8, #152, 10 @ 0x26000000 │ │ │ │ + orreq r8, r8, #176, 10 @ 0x2c000000 │ │ │ │ ldr pc, [pc, #-4] @ 403468 <__cxa_atexit@plt+0x3f14b8> │ │ │ │ - orreq r7, sl, #156, 30 @ 0x270 │ │ │ │ + orreq r7, sl, #180, 30 @ 0x2d0 │ │ │ │ ldr pc, [pc, #-4] @ 403470 <__cxa_atexit@plt+0x3f14c0> │ │ │ │ - orreq r8, fp, #52, 26 @ 0xd00 │ │ │ │ + orreq r8, fp, #76, 26 @ 0x1300 │ │ │ │ ldr pc, [pc, #-4] @ 403478 <__cxa_atexit@plt+0x3f14c8> │ │ │ │ - orreq r8, fp, #96, 20 @ 0x60000 │ │ │ │ + orreq r8, fp, #120, 20 @ 0x78000 │ │ │ │ ldr pc, [pc, #-4] @ 403480 <__cxa_atexit@plt+0x3f14d0> │ │ │ │ - orreq r8, r3, #84, 10 @ 0x15000000 │ │ │ │ + orreq r8, r3, #108, 10 @ 0x1b000000 │ │ │ │ ldr pc, [pc, #-4] @ 403488 <__cxa_atexit@plt+0x3f14d8> │ │ │ │ - msreq CPSR_c, #100 @ 0x64 │ │ │ │ + msreq CPSR_c, #180 @ 0xb4 │ │ │ │ ldr pc, [pc, #-4] @ 403490 <__cxa_atexit@plt+0x3f14e0> │ │ │ │ - cmneq r8, #144, 28 @ 0x900 │ │ │ │ + cmneq r8, #168, 28 @ 0xa80 │ │ │ │ ldr pc, [pc, #-4] @ 403498 <__cxa_atexit@plt+0x3f14e8> │ │ │ │ - orreq r8, r3, #4, 8 @ 0x4000000 │ │ │ │ + orreq r8, r3, #28, 8 @ 0x1c000000 │ │ │ │ ldr pc, [pc, #-4] @ 4034a0 <__cxa_atexit@plt+0x3f14f0> │ │ │ │ - cmneq r2, #208, 18 @ 0x340000 │ │ │ │ + cmneq r2, #232, 18 @ 0x3a0000 │ │ │ │ ldr pc, [pc, #-4] @ 4034a8 <__cxa_atexit@plt+0x3f14f8> │ │ │ │ - cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #140, 26 @ 0x2300 │ │ │ │ ldr pc, [pc, #-4] @ 4034b0 <__cxa_atexit@plt+0x3f1500> │ │ │ │ - cmneq r1, #52, 30 @ 0xd0 │ │ │ │ + cmneq r1, #76, 30 @ 0x130 │ │ │ │ ldr pc, [pc, #-4] @ 4034b8 <__cxa_atexit@plt+0x3f1508> │ │ │ │ - cmneq r1, #228, 26 @ 0x3900 │ │ │ │ + cmneq r1, #252, 26 @ 0x3f00 │ │ │ │ ldr pc, [pc, #-4] @ 4034c0 <__cxa_atexit@plt+0x3f1510> │ │ │ │ - cmneq r1, #4, 26 @ 0x100 │ │ │ │ + cmneq r1, #28, 26 @ 0x700 │ │ │ │ ldr pc, [pc, #-4] @ 4034c8 <__cxa_atexit@plt+0x3f1518> │ │ │ │ - cmneq r5, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r5, #84, 10 @ 0x15000000 │ │ │ │ ldr pc, [pc, #-4] @ 4034d0 <__cxa_atexit@plt+0x3f1520> │ │ │ │ - teqeq sl, #44, 22 @ 0xb000 │ │ │ │ + teqeq sl, #124, 22 @ 0x1f000 │ │ │ │ ldr pc, [pc, #-4] @ 4034d8 <__cxa_atexit@plt+0x3f1528> │ │ │ │ - orreq r8, r3, #180, 4 @ 0x4000000b │ │ │ │ + orreq r8, r3, #204, 4 @ 0xc000000c │ │ │ │ ldr pc, [pc, #-4] @ 4034e0 <__cxa_atexit@plt+0x3f1530> │ │ │ │ - orreq r8, r3, #116, 8 @ 0x74000000 │ │ │ │ + orreq r8, r3, #140, 8 @ 0x8c000000 │ │ │ │ ldr pc, [pc, #-4] @ 4034e8 <__cxa_atexit@plt+0x3f1538> │ │ │ │ - orreq r8, r3, #36, 6 @ 0x90000000 │ │ │ │ + orreq r8, r3, #60, 6 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 4034f0 <__cxa_atexit@plt+0x3f1540> │ │ │ │ - orreq r8, r3, #228, 8 @ 0xe4000000 │ │ │ │ + orreq r8, r3, #252, 8 @ 0xfc000000 │ │ │ │ ldr pc, [pc, #-4] @ 4034f8 <__cxa_atexit@plt+0x3f1548> │ │ │ │ - teqeq sl, #28, 10 @ 0x7000000 │ │ │ │ + teqeq sl, #108, 10 @ 0x1b000000 │ │ │ │ ldr pc, [pc, #-4] @ 403500 <__cxa_atexit@plt+0x3f1550> │ │ │ │ - teqeq sl, #92, 6 @ 0x70000001 │ │ │ │ + teqeq sl, #172, 6 @ 0xb0000002 │ │ │ │ ldr pc, [pc, #-4] @ 403508 <__cxa_atexit@plt+0x3f1558> │ │ │ │ - addseq sl, r8, #44, 30 @ 0xb0 │ │ │ │ + addeq r9, r4, #200, 2 @ 0x32 │ │ │ │ ldr pc, [pc, #-4] @ 403510 <__cxa_atexit@plt+0x3f1560> │ │ │ │ - addseq sl, r8, #188, 28 @ 0xbc0 │ │ │ │ + addeq r9, r4, #88, 2 │ │ │ │ ldr pc, [pc, #-4] @ 403518 <__cxa_atexit@plt+0x3f1568> │ │ │ │ - teqeq pc, #252, 20 @ 0xfc000 │ │ │ │ + teqeq pc, #76, 22 @ 0x13000 │ │ │ │ ldr pc, [pc, #-4] @ 403520 <__cxa_atexit@plt+0x3f1570> │ │ │ │ - teqeq pc, #220, 22 @ 0x37000 │ │ │ │ + teqeq pc, #44, 24 @ 0x2c00 │ │ │ │ ldr pc, [pc, #-4] @ 403528 <__cxa_atexit@plt+0x3f1578> │ │ │ │ - teqeq pc, #28, 20 @ 0x1c000 │ │ │ │ + teqeq pc, #108, 20 @ 0x6c000 │ │ │ │ ldr pc, [pc, #-4] @ 403530 <__cxa_atexit@plt+0x3f1580> │ │ │ │ - movweq r6, #63920 @ 0xf9b0 │ │ │ │ + movweq r6, #63952 @ 0xf9d0 │ │ │ │ ldr pc, [pc, #-4] @ 403538 <__cxa_atexit@plt+0x3f1588> │ │ │ │ - teqeq sl, #140, 10 @ 0x23000000 │ │ │ │ + teqeq sl, #220, 10 @ 0x37000000 │ │ │ │ ldr pc, [pc, #-4] @ 403540 <__cxa_atexit@plt+0x3f1590> │ │ │ │ - teqeq sl, #236, 4 @ 0xc000000e │ │ │ │ + teqeq sl, #60, 6 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 403548 <__cxa_atexit@plt+0x3f1598> │ │ │ │ - teqeq sl, #204, 6 @ 0x30000003 │ │ │ │ + teqeq sl, #28, 8 @ 0x1c000000 │ │ │ │ ldr pc, [pc, #-4] @ 403550 <__cxa_atexit@plt+0x3f15a0> │ │ │ │ - teqeq sl, #60, 8 @ 0x3c000000 │ │ │ │ + teqeq sl, #140, 8 @ 0x8c000000 │ │ │ │ ldr pc, [pc, #-4] @ 403558 <__cxa_atexit@plt+0x3f15a8> │ │ │ │ - teqeq sl, #172, 8 @ 0xac000000 │ │ │ │ + teqeq sl, #252, 8 @ 0xfc000000 │ │ │ │ ldr pc, [pc, #-4] @ 403560 <__cxa_atexit@plt+0x3f15b0> │ │ │ │ - orreq r8, fp, #172, 28 @ 0xac0 │ │ │ │ + orreq r8, fp, #196, 28 @ 0xc40 │ │ │ │ ldr pc, [pc, #-4] @ 403568 <__cxa_atexit@plt+0x3f15b8> │ │ │ │ - teqeq sl, #220, 18 @ 0x370000 │ │ │ │ + teqeq sl, #44, 20 @ 0x2c000 │ │ │ │ ldr pc, [pc, #-4] @ 403570 <__cxa_atexit@plt+0x3f15c0> │ │ │ │ - teqeq sl, #76, 20 @ 0x4c000 │ │ │ │ + teqeq sl, #156, 20 @ 0x9c000 │ │ │ │ ldr pc, [pc, #-4] @ 403578 <__cxa_atexit@plt+0x3f15c8> │ │ │ │ - teqeq r5, #0, 14 │ │ │ │ + teqeq r5, #80, 14 @ 0x1400000 │ │ │ │ ldr pc, [pc, #-4] @ 403580 <__cxa_atexit@plt+0x3f15d0> │ │ │ │ - teqeq sl, #108, 4 @ 0xc0000006 │ │ │ │ + teqeq sl, #188, 4 @ 0xc000000b │ │ │ │ ldr pc, [pc, #-4] @ 403588 <__cxa_atexit@plt+0x3f15d8> │ │ │ │ - eoreq pc, pc, #56, 22 @ 0xe000 │ │ │ │ + subseq fp, r9, #168, 22 @ 0x2a000 │ │ │ │ ldr pc, [pc, #-4] @ 403590 <__cxa_atexit@plt+0x3f15e0> │ │ │ │ - eoreq pc, pc, #184, 20 @ 0xb8000 │ │ │ │ + subseq fp, r9, #40, 22 @ 0xa000 │ │ │ │ ldr pc, [pc, #-4] @ 403598 <__cxa_atexit@plt+0x3f15e8> │ │ │ │ - movteq r4, #43908 @ 0xab84 │ │ │ │ + movteq r4, #43988 @ 0xabd4 │ │ │ │ ldr pc, [pc, #-4] @ 4035a0 <__cxa_atexit@plt+0x3f15f0> │ │ │ │ - cmneq r1, #148, 24 @ 0x9400 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ ldr pc, [pc, #-4] @ 4035a8 <__cxa_atexit@plt+0x3f15f8> │ │ │ │ - cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r5, #116, 6 @ 0xd0000001 │ │ │ │ ldr pc, [pc, #-4] @ 4035b0 <__cxa_atexit@plt+0x3f1600> │ │ │ │ - cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r5, #132, 14 @ 0x2100000 │ │ │ │ ldr pc, [pc, #-4] @ 4035b8 <__cxa_atexit@plt+0x3f1608> │ │ │ │ - @ instruction: 0x032d8a30 │ │ │ │ + @ instruction: 0x032d8a80 │ │ │ │ ldr pc, [pc, #-4] @ 4035c0 <__cxa_atexit@plt+0x3f1610> │ │ │ │ - @ instruction: 0x032d88e0 │ │ │ │ + @ instruction: 0x032d8930 │ │ │ │ ldr pc, [pc, #-4] @ 4035c8 <__cxa_atexit@plt+0x3f1618> │ │ │ │ - @ instruction: 0x032d8c60 │ │ │ │ + @ instruction: 0x032d8cb0 │ │ │ │ ldr pc, [pc, #-4] @ 4035d0 <__cxa_atexit@plt+0x3f1620> │ │ │ │ - @ instruction: 0x032d8bf0 │ │ │ │ + @ instruction: 0x032d8c40 │ │ │ │ ldr pc, [pc, #-4] @ 4035d8 <__cxa_atexit@plt+0x3f1628> │ │ │ │ - teqeq sp, #20, 22 @ 0x5000 │ │ │ │ + teqeq sp, #100, 22 @ 0x19000 │ │ │ │ ldr pc, [pc, #-4] @ 4035e0 <__cxa_atexit@plt+0x3f1630> │ │ │ │ - teqeq sp, #244, 22 @ 0x3d000 │ │ │ │ + teqeq sp, #68, 24 @ 0x4400 │ │ │ │ ldr pc, [pc, #-4] @ 4035e8 <__cxa_atexit@plt+0x3f1638> │ │ │ │ - orreq sl, sl, #116, 8 @ 0x74000000 │ │ │ │ + orreq sl, sl, #140, 8 @ 0x8c000000 │ │ │ │ ldr pc, [pc, #-4] @ 4035f0 <__cxa_atexit@plt+0x3f1640> │ │ │ │ - @ instruction: 0x0320b6ec │ │ │ │ + @ instruction: 0x0320b654 │ │ │ │ ldr pc, [pc, #-4] @ 4035f8 <__cxa_atexit@plt+0x3f1648> │ │ │ │ - orreq r8, r3, #148, 6 @ 0x50000002 │ │ │ │ + orreq r8, r3, #172, 6 @ 0xb0000002 │ │ │ │ ldr pc, [pc, #-4] @ 403600 <__cxa_atexit@plt+0x3f1650> │ │ │ │ - teqeq pc, #108, 22 @ 0x1b000 │ │ │ │ + teqeq pc, #188, 22 @ 0x2f000 │ │ │ │ ldr pc, [pc, #-4] @ 403608 <__cxa_atexit@plt+0x3f1658> │ │ │ │ - cmneq r5, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq r5, #36, 4 @ 0x40000002 │ │ │ │ ldr pc, [pc, #-4] @ 403610 <__cxa_atexit@plt+0x3f1660> │ │ │ │ - cmneq r5, #172 @ 0xac │ │ │ │ + cmneq r5, #196 @ 0xc4 │ │ │ │ ldr pc, [pc, #-4] @ 403618 <__cxa_atexit@plt+0x3f1668> │ │ │ │ - addseq sl, r8, #156, 30 @ 0x270 │ │ │ │ + addeq r9, r4, #56, 4 @ 0x80000003 │ │ │ │ ldr pc, [pc, #-4] @ 403620 <__cxa_atexit@plt+0x3f1670> │ │ │ │ - eoreq pc, pc, #168, 22 @ 0x2a000 │ │ │ │ + subseq fp, r9, #24, 24 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 403628 <__cxa_atexit@plt+0x3f1678> │ │ │ │ - orreq r8, r3, #68, 4 @ 0x40000004 │ │ │ │ + orreq r8, r3, #92, 4 @ 0xc0000005 │ │ │ │ ldr pc, [pc, #-4] @ 403630 <__cxa_atexit@plt+0x3f1680> │ │ │ │ - orreq r8, r3, #196, 10 @ 0x31000000 │ │ │ │ + orreq r8, r3, #220, 10 @ 0x37000000 │ │ │ │ ldr pc, [pc, #-4] @ 403638 <__cxa_atexit@plt+0x3f1688> │ │ │ │ - teqeq pc, #140, 20 @ 0x8c000 │ │ │ │ + teqeq pc, #220, 20 @ 0xdc000 │ │ │ │ ldr pc, [pc, #-4] @ 403640 <__cxa_atexit@plt+0x3f1690> │ │ │ │ - teqeq pc, #172, 18 @ 0x2b0000 │ │ │ │ + teqeq pc, #252, 18 @ 0x3f0000 │ │ │ │ ldr pc, [pc, #-4] @ 403648 <__cxa_atexit@plt+0x3f1698> │ │ │ │ - teqeq pc, #60, 18 @ 0xf0000 │ │ │ │ + teqeq pc, #140, 18 @ 0x230000 │ │ │ │ ldr pc, [pc, #-4] @ 403650 <__cxa_atexit@plt+0x3f16a0> │ │ │ │ - teqeq pc, #204, 16 @ 0xcc0000 │ │ │ │ + teqeq pc, #28, 18 @ 0x70000 │ │ │ │ ldr pc, [pc, #-4] @ 403658 <__cxa_atexit@plt+0x3f16a8> │ │ │ │ - teqeq pc, #92, 16 @ 0x5c0000 │ │ │ │ + teqeq pc, #172, 16 @ 0xac0000 │ │ │ │ ldr pc, [pc, #-4] @ 403660 <__cxa_atexit@plt+0x3f16b0> │ │ │ │ - orreq r7, fp, #20, 26 @ 0x500 │ │ │ │ + orreq r7, fp, #44, 26 @ 0xb00 │ │ │ │ ldr pc, [pc, #-4] @ 403668 <__cxa_atexit@plt+0x3f16b8> │ │ │ │ - orreq r9, fp, #80 @ 0x50 │ │ │ │ + orreq r9, fp, #104 @ 0x68 │ │ │ │ ldr pc, [pc, #-4] @ 403670 <__cxa_atexit@plt+0x3f16c0> │ │ │ │ - teqeq pc, #76, 24 @ 0x4c00 │ │ │ │ + teqeq pc, #156, 24 @ 0x9c00 │ │ │ │ ldr pc, [pc, #-4] @ 403678 <__cxa_atexit@plt+0x3f16c8> │ │ │ │ - @ instruction: 0x032d8d40 │ │ │ │ + @ instruction: 0x032d8d90 │ │ │ │ ldr pc, [pc, #-4] @ 403680 <__cxa_atexit@plt+0x3f16d0> │ │ │ │ - cmneq r1, #196, 28 @ 0xc40 │ │ │ │ + cmneq r1, #220, 28 @ 0xdc0 │ │ │ │ ldr pc, [pc, #-4] @ 403688 <__cxa_atexit@plt+0x3f16d8> │ │ │ │ - @ instruction: 0x032d8db0 │ │ │ │ + @ instruction: 0x032d8e00 │ │ │ │ ldr pc, [pc, #-4] @ 403690 <__cxa_atexit@plt+0x3f16e0> │ │ │ │ - @ instruction: 0x0320b75c │ │ │ │ + @ instruction: 0x0320b6c4 │ │ │ │ ldr pc, [pc, #-4] @ 403698 <__cxa_atexit@plt+0x3f16e8> │ │ │ │ - orreq r8, r3, #196, 2 @ 0x31 │ │ │ │ + orreq r8, r3, #220, 2 @ 0x37 │ │ │ │ ldr pc, [pc, #-4] @ 4036a0 <__cxa_atexit@plt+0x3f16f0> │ │ │ │ - movteq r4, #12552 @ 0x3108 │ │ │ │ + movteq r4, #12632 @ 0x3158 │ │ │ │ ldr pc, [pc, #-4] @ 4036a8 <__cxa_atexit@plt+0x3f16f8> │ │ │ │ - teqeq sl, #236, 26 @ 0x3b00 │ │ │ │ + teqeq sl, #60, 28 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 4036b0 <__cxa_atexit@plt+0x3f1700> │ │ │ │ - orreq sl, sl, #8 │ │ │ │ + orreq sl, sl, #32 │ │ │ │ ldr pc, [pc, #-4] @ 4036b8 <__cxa_atexit@plt+0x3f1708> │ │ │ │ - cmpeq fp, #0, 2 │ │ │ │ + cmpeq fp, #80, 2 │ │ │ │ ldr pc, [pc, #-4] @ 4036c0 <__cxa_atexit@plt+0x3f1710> │ │ │ │ - cmpeq fp, #144 @ 0x90 │ │ │ │ + cmpeq fp, #224 @ 0xe0 │ │ │ │ ldr pc, [pc, #-4] @ 4036c8 <__cxa_atexit@plt+0x3f1718> │ │ │ │ - cmpeq fp, #32 │ │ │ │ + cmpeq fp, #112 @ 0x70 │ │ │ │ ldr pc, [pc, #-4] @ 4036d0 <__cxa_atexit@plt+0x3f1720> │ │ │ │ - cmppeq sl, #176, 30 @ p-variant is OBSOLETE @ 0x2c0 │ │ │ │ + cmpeq fp, #0 │ │ │ │ ldr pc, [pc, #-4] @ 4036d8 <__cxa_atexit@plt+0x3f1728> │ │ │ │ - cmppeq sl, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + cmppeq sl, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ ldr pc, [pc, #-4] @ 4036e0 <__cxa_atexit@plt+0x3f1730> │ │ │ │ - cmppeq sl, #208, 28 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + cmppeq sl, #32, 30 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ ldr pc, [pc, #-4] @ 4036e8 <__cxa_atexit@plt+0x3f1738> │ │ │ │ - cmneq r5, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r5, #196, 10 @ 0x31000000 │ │ │ │ ldr pc, [pc, #-4] @ 4036f0 <__cxa_atexit@plt+0x3f1740> │ │ │ │ - @ instruction: 0x0320b7cc │ │ │ │ + @ instruction: 0x0320b734 │ │ │ │ ldr pc, [pc, #-4] @ 4036f8 <__cxa_atexit@plt+0x3f1748> │ │ │ │ - cmneq r5, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r5, #52, 12 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 403700 <__cxa_atexit@plt+0x3f1750> │ │ │ │ - cmneq r1, #84, 28 @ 0x540 │ │ │ │ + cmneq r1, #108, 28 @ 0x6c0 │ │ │ │ ldr pc, [pc, #-4] @ 403708 <__cxa_atexit@plt+0x3f1758> │ │ │ │ - @ instruction: 0x03223068 │ │ │ │ + @ instruction: 0x032230b8 │ │ │ │ ldr pc, [pc, #-4] @ 403710 <__cxa_atexit@plt+0x3f1760> │ │ │ │ - cmneq r5, #60 @ 0x3c │ │ │ │ + cmneq r5, #84 @ 0x54 │ │ │ │ ldr pc, [pc, #-4] @ 403718 <__cxa_atexit@plt+0x3f1768> │ │ │ │ - movteq pc, #15040 @ 0x3ac0 @ │ │ │ │ + movteq pc, #15120 @ 0x3b10 @ │ │ │ │ ldr pc, [pc, #-4] @ 403720 <__cxa_atexit@plt+0x3f1770> │ │ │ │ - movteq pc, #16272 @ 0x3f90 @ │ │ │ │ + movteq pc, #16352 @ 0x3fe0 @ │ │ │ │ ldr pc, [pc, #-4] @ 403728 <__cxa_atexit@plt+0x3f1778> │ │ │ │ - movteq pc, #15824 @ 0x3dd0 @ │ │ │ │ + movteq pc, #15904 @ 0x3e20 @ │ │ │ │ ldr pc, [pc, #-4] @ 403730 <__cxa_atexit@plt+0x3f1780> │ │ │ │ - movteq pc, #15712 @ 0x3d60 @ │ │ │ │ + movteq pc, #15792 @ 0x3db0 @ │ │ │ │ ldr pc, [pc, #-4] @ 403738 <__cxa_atexit@plt+0x3f1788> │ │ │ │ - movteq pc, #15376 @ 0x3c10 @ │ │ │ │ + movteq pc, #15456 @ 0x3c60 @ │ │ │ │ ldr pc, [pc, #-4] @ 403740 <__cxa_atexit@plt+0x3f1790> │ │ │ │ - cmneq r5, #28, 2 │ │ │ │ + cmneq r5, #52, 2 │ │ │ │ ldr pc, [pc, #-4] @ 403748 <__cxa_atexit@plt+0x3f1798> │ │ │ │ - teqeq r5, #224, 14 @ 0x3800000 │ │ │ │ + teqeq r5, #48, 16 @ 0x300000 │ │ │ │ ldr pc, [pc, #-4] @ 403750 <__cxa_atexit@plt+0x3f17a0> │ │ │ │ - orreq lr, r9, #240, 14 @ 0x3c00000 │ │ │ │ + orreq lr, r9, #8, 16 @ 0x80000 │ │ │ │ ldr pc, [pc, #-4] @ 403758 <__cxa_atexit@plt+0x3f17a8> │ │ │ │ - orreq sp, r9, #88, 22 @ 0x16000 │ │ │ │ + orreq sp, r9, #112, 22 @ 0x1c000 │ │ │ │ ldr pc, [pc, #-4] @ 403760 <__cxa_atexit@plt+0x3f17b0> │ │ │ │ - orreq r9, r9, #56, 10 @ 0xe000000 │ │ │ │ + orreq r9, r9, #80, 10 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 403768 <__cxa_atexit@plt+0x3f17b8> │ │ │ │ - orreq r8, r8, #20, 18 @ 0x50000 │ │ │ │ + orreq r8, r8, #44, 18 @ 0xb0000 │ │ │ │ ldr pc, [pc, #-4] @ 403770 <__cxa_atexit@plt+0x3f17c0> │ │ │ │ - orreq sp, r9, #232, 26 @ 0x3a00 │ │ │ │ + orreq sp, r9, #0, 28 │ │ │ │ ldr pc, [pc, #-4] @ 403778 <__cxa_atexit@plt+0x3f17c8> │ │ │ │ - orreq sp, r9, #0, 24 │ │ │ │ + orreq sp, r9, #24, 24 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 403780 <__cxa_atexit@plt+0x3f17d0> │ │ │ │ - orreq sp, r9, #24, 26 @ 0x600 │ │ │ │ + orreq sp, r9, #48, 26 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 403788 <__cxa_atexit@plt+0x3f17d8> │ │ │ │ - orreq r0, sl, #172, 8 @ 0xac000000 │ │ │ │ + orreq r0, sl, #196, 8 @ 0xc4000000 │ │ │ │ ldr pc, [pc, #-4] @ 403790 <__cxa_atexit@plt+0x3f17e0> │ │ │ │ - orreq lr, r9, #164, 24 @ 0xa400 │ │ │ │ + orreq lr, r9, #188, 24 @ 0xbc00 │ │ │ │ ldr pc, [pc, #-4] @ 403798 <__cxa_atexit@plt+0x3f17e8> │ │ │ │ - orreq r2, r9, #72, 6 @ 0x20000001 │ │ │ │ + orreq r2, r9, #96, 6 @ 0x80000001 │ │ │ │ ldr pc, [pc, #-4] @ 4037a0 <__cxa_atexit@plt+0x3f17f0> │ │ │ │ - orreq r8, r9, #180, 28 @ 0xb40 │ │ │ │ + orreq r8, r9, #204, 28 @ 0xcc0 │ │ │ │ ldr pc, [pc, #-4] @ 4037a8 <__cxa_atexit@plt+0x3f17f8> │ │ │ │ - orreq r2, r9, #104, 6 @ 0xa0000001 │ │ │ │ + orreq r2, r9, #128, 6 │ │ │ │ ldr pc, [pc, #-4] @ 4037b0 <__cxa_atexit@plt+0x3f1800> │ │ │ │ - orreq ip, r9, #12, 16 @ 0xc0000 │ │ │ │ + orreq ip, r9, #36, 16 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 4037b8 <__cxa_atexit@plt+0x3f1808> │ │ │ │ - orreq r0, sl, #244, 28 @ 0xf40 │ │ │ │ + orreq r0, sl, #12, 30 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 4037c0 <__cxa_atexit@plt+0x3f1810> │ │ │ │ - orreq r1, sl, #176, 2 @ 0x2c │ │ │ │ + orreq r1, sl, #200, 2 @ 0x32 │ │ │ │ ldr pc, [pc, #-4] @ 4037c8 <__cxa_atexit@plt+0x3f1818> │ │ │ │ - orreq r1, sl, #16 │ │ │ │ + orreq r1, sl, #40 @ 0x28 │ │ │ │ ldr pc, [pc, #-4] @ 4037d0 <__cxa_atexit@plt+0x3f1820> │ │ │ │ - orreq r0, sl, #128, 26 @ 0x2000 │ │ │ │ + orreq r0, sl, #152, 26 @ 0x2600 │ │ │ │ ldr pc, [pc, #-4] @ 4037d8 <__cxa_atexit@plt+0x3f1828> │ │ │ │ - orreq fp, r9, #196, 20 @ 0xc4000 │ │ │ │ + orreq fp, r9, #220, 20 @ 0xdc000 │ │ │ │ ldr pc, [pc, #-4] @ 4037e0 <__cxa_atexit@plt+0x3f1830> │ │ │ │ - orreq fp, r9, #68, 22 @ 0x11000 │ │ │ │ + orreq fp, r9, #92, 22 @ 0x17000 │ │ │ │ ldr pc, [pc, #-4] @ 4037e8 <__cxa_atexit@plt+0x3f1838> │ │ │ │ - orreq r3, sl, #100, 30 @ 0x190 │ │ │ │ + orreq r3, sl, #124, 30 @ 0x1f0 │ │ │ │ ldr pc, [pc, #-4] @ 4037f0 <__cxa_atexit@plt+0x3f1840> │ │ │ │ - orreq sp, ip, #116, 14 @ 0x1d00000 │ │ │ │ + orreq sp, ip, #140, 14 @ 0x2300000 │ │ │ │ ldr pc, [pc, #-4] @ 4037f8 <__cxa_atexit@plt+0x3f1848> │ │ │ │ - orreq fp, r9, #136, 26 @ 0x2200 │ │ │ │ + orreq fp, r9, #160, 26 @ 0x2800 │ │ │ │ ldr pc, [pc, #-4] @ 403800 <__cxa_atexit@plt+0x3f1850> │ │ │ │ - orreq sp, ip, #188, 12 @ 0xbc00000 │ │ │ │ + orreq sp, ip, #212, 12 @ 0xd400000 │ │ │ │ ldr pc, [pc, #-4] @ 403808 <__cxa_atexit@plt+0x3f1858> │ │ │ │ - orreq sp, ip, #124, 6 @ 0xf0000001 │ │ │ │ + orreq sp, ip, #148, 6 @ 0x50000002 │ │ │ │ ldr pc, [pc, #-4] @ 403810 <__cxa_atexit@plt+0x3f1860> │ │ │ │ - orreq lr, r9, #112 @ 0x70 │ │ │ │ + orreq lr, r9, #136 @ 0x88 │ │ │ │ ldr pc, [pc, #-4] @ 403818 <__cxa_atexit@plt+0x3f1868> │ │ │ │ - orreq r9, fp, #128, 14 @ 0x2000000 │ │ │ │ + orreq r9, fp, #152, 14 @ 0x2600000 │ │ │ │ ldr pc, [pc, #-4] @ 403820 <__cxa_atexit@plt+0x3f1870> │ │ │ │ - orreq lr, ip, #240, 2 @ 0x3c │ │ │ │ + orreq lr, ip, #8, 4 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 403828 <__cxa_atexit@plt+0x3f1878> │ │ │ │ - orreq r3, sl, #120, 30 @ 0x1e0 │ │ │ │ + orreq r3, sl, #144, 30 @ 0x240 │ │ │ │ cmneq pc, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 403868 <__cxa_atexit@plt+0x3f18b8> │ │ │ │ ldr r8, [pc, #36] @ 403870 <__cxa_atexit@plt+0x3f18c0> │ │ │ │ @@ -1224758,15 +1224758,15 @@ │ │ │ │ beq 4be09c <__cxa_atexit@plt+0x4ac0ec> │ │ │ │ ldr r8, [pc, #36] @ 4be0ac <__cxa_atexit@plt+0x4ac0fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #32] @ 4be0b0 <__cxa_atexit@plt+0x4ac100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 22ffb38 <__cxa_atexit@plt+0x22edb88> │ │ │ │ + b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, #136, 28 @ 0x880 │ │ │ │ orrseq r4, r8, #160, 22 @ 0x28000 │ │ │ │ cmneq r5, #64, 28 @ 0x400 │ │ │ │ @@ -1224814,15 +1224814,15 @@ │ │ │ │ beq 4be17c <__cxa_atexit@plt+0x4ac1cc> │ │ │ │ ldr r8, [pc, #36] @ 4be18c <__cxa_atexit@plt+0x4ac1dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #32] @ 4be190 <__cxa_atexit@plt+0x4ac1e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 22ffba8 <__cxa_atexit@plt+0x22edbf8> │ │ │ │ + b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, #200, 26 @ 0x3200 │ │ │ │ orrseq r4, r8, #192, 20 @ 0xc0000 │ │ │ │ cmneq r5, #188, 14 @ 0x2f00000 │ │ │ │ @@ -1226507,15 +1226507,15 @@ │ │ │ │ beq 4bfbf0 <__cxa_atexit@plt+0x4adc40> │ │ │ │ ldr r8, [pc, #36] @ 4bfc00 <__cxa_atexit@plt+0x4adc50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #32] @ 4bfc04 <__cxa_atexit@plt+0x4adc54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 22ffb38 <__cxa_atexit@plt+0x22edb88> │ │ │ │ + b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, #184, 14 @ 0x2e00000 │ │ │ │ orrseq r3, r8, #76 @ 0x4c │ │ │ │ cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ @@ -1226566,15 +1226566,15 @@ │ │ │ │ beq 4bfcdc <__cxa_atexit@plt+0x4add2c> │ │ │ │ ldr r8, [pc, #36] @ 4bfcec <__cxa_atexit@plt+0x4add3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #32] @ 4bfcf0 <__cxa_atexit@plt+0x4add40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 22ffba8 <__cxa_atexit@plt+0x22edbf8> │ │ │ │ + b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, #236, 12 @ 0xec00000 │ │ │ │ orrseq r2, r8, #96, 30 @ 0x180 │ │ │ │ cmneq r5, #92, 24 @ 0x5c00 │ │ │ │ @@ -1240036,15 +1240036,15 @@ │ │ │ │ beq 4ccf54 <__cxa_atexit@plt+0x4bafa4> │ │ │ │ ldr r3, [pc, #36] @ 4ccf64 <__cxa_atexit@plt+0x4bafb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #24] @ 4ccf68 <__cxa_atexit@plt+0x4bafb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r5, r7, #240, 24 @ 0xf000 │ │ │ │ orrseq r8, r7, #228, 8 @ 0xe4000000 │ │ │ │ cmneq r4, #112 @ 0x70 │ │ │ │ @@ -1240914,15 +1240914,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r8, [pc, #32] @ 4cdd28 <__cxa_atexit@plt+0x4bbd78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ + b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ orrseq r4, r7, #92, 30 @ 0x170 │ │ │ │ orrseq r4, r7, #120, 30 @ 0x1e0 │ │ │ │ @@ -1241182,15 +1241182,15 @@ │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 4ce15c <__cxa_atexit@plt+0x4bc1ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ + b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ orrseq r4, r7, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @@ -1241442,15 +1241442,15 @@ │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 4ce56c <__cxa_atexit@plt+0x4bc5bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ + b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ orrseq r4, r7, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @@ -1241617,15 +1241617,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r8, [pc, #32] @ 4ce824 <__cxa_atexit@plt+0x4bc874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ + b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ orrseq r4, r7, #96, 8 @ 0x60000000 │ │ │ │ orrseq r4, r7, #124, 8 @ 0x7c000000 │ │ │ │ @@ -1245782,15 +1245782,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 4d2928 <__cxa_atexit@plt+0x4c0978> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ orrseq r0, r7, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -1250012,15 +1250012,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 4d6b50 <__cxa_atexit@plt+0x4c4ba0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ orrseq ip, r6, #56, 2 │ │ │ │ orrseq ip, r6, #36, 2 │ │ │ │ @@ -1259057,15 +1259057,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r8, [pc, #32] @ 4df8a4 <__cxa_atexit@plt+0x4cd8f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d3c <__cxa_atexit@plt+0x7c1d8c> │ │ │ │ + b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ orrseq r3, r6, #224, 6 @ 0x80000003 │ │ │ │ orrseq r3, r6, #252, 6 @ 0xf0000003 │ │ │ │ @@ -1267240,15 +1267240,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #28] @ 4e7870 <__cxa_atexit@plt+0x4d58c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ orrseq fp, r5, #52, 8 @ 0x34000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq r3, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1268486,15 +1268486,15 @@ │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #44] @ 4e8bf8 <__cxa_atexit@plt+0x4d6c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 4e8bfc <__cxa_atexit@plt+0x4d6c4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ + b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ orrseq sl, r5, #192 @ 0xc0 │ │ │ │ orrseq sl, r5, #136 @ 0x88 │ │ │ │ @@ -1271633,15 +1271633,15 @@ │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #60] @ 4ebd34 <__cxa_atexit@plt+0x4d9d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #52] @ 4ebd38 <__cxa_atexit@plt+0x4d9d88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ orrseq r6, r5, #188, 30 @ 0x2f0 │ │ │ │ orrseq r9, r5, #168 @ 0xa8 │ │ │ │ @@ -1275270,15 +1275270,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #28] @ 4ef5e8 <__cxa_atexit@plt+0x4dd638> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ orrseq r3, r5, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ cmneq r2, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1279597,15 +1279597,15 @@ │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #60] @ 4f39a4 <__cxa_atexit@plt+0x4e19f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #52] @ 4f39a8 <__cxa_atexit@plt+0x4e19f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ orrseq pc, r4, #76, 6 @ 0x30000001 │ │ │ │ orrseq r0, r5, #252, 14 @ 0x3f00000 │ │ │ │ @@ -1286387,15 +1286387,15 @@ │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r3, r6, #6 │ │ │ │ add r2, r8, #1 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #52] @ 4fa3c0 <__cxa_atexit@plt+0x4e8410> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r1, #96, 14 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ cmnpeq r1, #76, 14 @ p-variant is OBSOLETE @ 0x1300000 │ │ │ │ cmnpeq r1, #72, 14 @ p-variant is OBSOLETE @ 0x1200000 │ │ │ │ @@ -1286929,15 +1286929,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #32] @ 4fac18 <__cxa_atexit@plt+0x4e8c68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xffffee2c │ │ │ │ @ instruction: 0xffffed90 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ orrseq r8, r4, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1287033,15 +1287033,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #32] @ 4fadb8 <__cxa_atexit@plt+0x4e8e08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xffffe9d4 │ │ │ │ @ instruction: 0xffffe8b8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ orrseq r8, r4, #0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1287138,21 +1287138,21 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ add r1, r8, #1 │ │ │ │ stmib r5, {r1, ip} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ ldr r8, [pc, #56] @ 4faf80 <__cxa_atexit@plt+0x4e8fd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r3, [pc, #48] @ 4faf84 <__cxa_atexit@plt+0x4e8fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ cmneq r1, #136, 22 @ 0x22000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ cmneq r1, #108, 22 @ 0x1b000 │ │ │ │ orrseq r7, r4, #192, 26 @ 0x3000 │ │ │ │ orrseq r7, r4, #180, 26 @ 0x2d00 │ │ │ │ orrseq r7, r4, #152, 26 @ 0x2600 │ │ │ │ @@ -1288831,15 +1288831,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ ldr r8, [pc, #52] @ 4fc9f0 <__cxa_atexit@plt+0x4eaa40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r6, r4, #24, 6 @ 0x60000000 │ │ │ │ cmneq r1, #28, 2 │ │ │ │ orrseq r6, r4, #100, 6 @ 0x90000001 │ │ │ │ @@ -1290169,15 +1290169,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 4fdeb4 <__cxa_atexit@plt+0x4ebf04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 4fdeb8 <__cxa_atexit@plt+0x4ebf08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 4fdebc <__cxa_atexit@plt+0x4ebf0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ + b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r4, r4, #188, 26 @ 0x2f00 │ │ │ │ orrseq r4, r4, #172, 26 @ 0x2b00 │ │ │ │ orrseq r5, r4, #56, 12 @ 0x3800000 │ │ │ │ orrseq r5, r4, #116, 12 @ 0x7400000 │ │ │ │ cmneq r1, #24, 2 │ │ │ │ @@ -1294737,15 +1294737,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 502608 <__cxa_atexit@plt+0x4f0658> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r8, [pc, #116] @ 502678 <__cxa_atexit@plt+0x4f06c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 50266c <__cxa_atexit@plt+0x4f06bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -1294797,15 +1294797,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #44] @ 502710 <__cxa_atexit@plt+0x4f0760> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d3b5c <__cxa_atexit@plt+0x7c1bac> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #16] @ 502704 <__cxa_atexit@plt+0x4f0754> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ orrseq r2, r4, #216, 2 @ 0x36 │ │ │ │ orrseq r0, r4, #204, 22 @ 0x33000 │ │ │ │ orrseq r0, r4, #104, 10 @ 0x1a000000 │ │ │ │ orrseq r0, r4, #140, 14 @ 0x2300000 │ │ │ │ @@ -1294960,15 +1294960,15 @@ │ │ │ │ bcc 502984 <__cxa_atexit@plt+0x4f09d4> │ │ │ │ ldr r3, [pc, #28] @ 50298c <__cxa_atexit@plt+0x4f09dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 502990 <__cxa_atexit@plt+0x4f09e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r4, #204, 4 @ 0xc000000c │ │ │ │ orrseq r1, r4, #76, 30 @ 0x130 │ │ │ │ cmneq r1, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1294993,15 +1294993,15 @@ │ │ │ │ bcc 502a08 <__cxa_atexit@plt+0x4f0a58> │ │ │ │ ldr r3, [pc, #28] @ 502a10 <__cxa_atexit@plt+0x4f0a60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 502a14 <__cxa_atexit@plt+0x4f0a64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r4, #72, 4 @ 0x80000004 │ │ │ │ orrseq r1, r4, #200, 28 @ 0xc80 │ │ │ │ cmneq r1, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1297111,15 +1297111,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 504b48 <__cxa_atexit@plt+0x4f2b98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 504b4c <__cxa_atexit@plt+0x4f2b9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq lr, r3, #144, 2 @ 0x24 │ │ │ │ orrseq lr, r3, #88, 14 @ 0x1600000 │ │ │ │ orrseq lr, r3, #232, 2 @ 0x3a │ │ │ │ @@ -1299513,15 +1299513,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 5070d0 <__cxa_atexit@plt+0x4f5120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 5070d4 <__cxa_atexit@plt+0x4f5124> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r3, #8, 24 @ 0x800 │ │ │ │ orrseq ip, r3, #208, 2 @ 0x34 │ │ │ │ orrseq fp, r3, #96, 24 @ 0x6000 │ │ │ │ @@ -1309313,15 +1309313,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 5109e4 <__cxa_atexit@plt+0x4fea34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ + b 7d3d7c <__cxa_atexit@plt+0x7c1dcc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r3, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ orrseq r2, r3, #148, 4 @ 0x40000009 │ │ │ │ @@ -1309365,15 +1309365,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 510ab4 <__cxa_atexit@plt+0x4feb04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ + b 7d3d7c <__cxa_atexit@plt+0x7c1dcc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r2, r3, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq r2, r3, #196, 2 @ 0x31 │ │ │ │ @@ -1313886,15 +1313886,15 @@ │ │ │ │ ldr r4, [pc, #48] @ 515154 <__cxa_atexit@plt+0x5031a4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-104]! @ 0xffffff98 │ │ │ │ ldr r8, [pc, #40] @ 515158 <__cxa_atexit@plt+0x5031a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ + b 7d3d84 <__cxa_atexit@plt+0x7c1dd4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ orrseq sp, r2, #64, 22 @ 0x10000 │ │ │ │ @@ -1327882,15 +1327882,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 522bf8 <__cxa_atexit@plt+0x510c48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffff058 │ │ │ │ @ instruction: 0xffffefb0 │ │ │ │ orrseq r0, r2, #128 @ 0x80 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ cmneq pc, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1343774,15 +1343774,15 @@ │ │ │ │ bcc 53243c <__cxa_atexit@plt+0x52048c> │ │ │ │ ldr r3, [pc, #28] @ 532444 <__cxa_atexit@plt+0x520494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 532448 <__cxa_atexit@plt+0x520498> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d7c <__cxa_atexit@plt+0x7c1dcc> │ │ │ │ + b 7d3d8c <__cxa_atexit@plt+0x7c1ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, r1, #20, 16 @ 0x140000 │ │ │ │ orrseq r2, r1, #4, 6 @ 0x10000000 │ │ │ │ cmneq lr, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1344570,15 +1344570,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 5330b8 <__cxa_atexit@plt+0x521108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 5330bc <__cxa_atexit@plt+0x52110c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 5330c0 <__cxa_atexit@plt+0x521110> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ + b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq pc, r0, #184, 22 @ 0x2e000 │ │ │ │ orrseq pc, r0, #168, 22 @ 0x2a000 │ │ │ │ orrseq pc, r0, #220, 26 @ 0x3700 │ │ │ │ orrseq r0, r1, #112, 8 @ 0x70000000 │ │ │ │ cmneq lr, #64, 2 │ │ │ │ @@ -1391150,15 +1391150,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #40] @ 560894 <__cxa_atexit@plt+0x54e8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #32] @ 560898 <__cxa_atexit@plt+0x54e8e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d84 <__cxa_atexit@plt+0x7c1dd4> │ │ │ │ + b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ orreq r2, lr, #248, 6 @ 0xe0000003 │ │ │ │ @@ -1392885,15 +1392885,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #36] @ 5623a8 <__cxa_atexit@plt+0x5503f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #24] @ 5623ac <__cxa_atexit@plt+0x5503fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r0, lr, #216, 16 @ 0xd80000 │ │ │ │ orreq r0, lr, #72, 18 @ 0x120000 │ │ │ │ orreq r1, lr, #164, 18 @ 0x290000 │ │ │ │ orreq r0, lr, #48, 18 @ 0xc0000 │ │ │ │ cmneq ip, #204, 4 @ 0xc000000c │ │ │ │ @@ -1394190,15 +1394190,15 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 7d3bd4 <__cxa_atexit@plt+0x7c1c24> │ │ │ │ ldr r2, [pc, #28] @ 563808 <__cxa_atexit@plt+0x551858> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ orreq pc, sp, #180, 8 @ 0xb4000000 │ │ │ │ @ instruction: 0xffffe294 │ │ │ │ @ instruction: 0xffffea04 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ cmneq fp, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ @@ -1403875,15 +1403875,15 @@ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ orreq r5, sp, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ orreq r5, sp, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114498 <__cxa_atexit@plt+0x11024e8> │ │ │ │ + b 11144a8 <__cxa_atexit@plt+0x11024f8> │ │ │ │ cmneq fp, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56cfd4 <__cxa_atexit@plt+0x55b024> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1404331,15 +1404331,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 56d67c <__cxa_atexit@plt+0x55b6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ orreq r5, sp, #244, 14 @ 0x3d00000 │ │ │ │ orreq r5, sp, #224, 14 @ 0x3800000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1405128,15 +1405128,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ str r9, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ ldr r8, [pc, #24] @ 56e2f8 <__cxa_atexit@plt+0x55c348> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d8c <__cxa_atexit@plt+0x7c1ddc> │ │ │ │ + b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, sp, #168, 18 @ 0x2a0000 │ │ │ │ orreq r4, sp, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r7, sp, #164, 12 @ 0xa400000 │ │ │ │ cmneq fp, #104 @ 0x68 │ │ │ │ @@ -1407286,15 +1407286,15 @@ │ │ │ │ orreq r2, sp, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq r2, sp, #240, 14 @ 0x3c00000 │ │ │ │ orreq r4, sp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmneq fp, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 570518 <__cxa_atexit@plt+0x55e568> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1408083,15 +1408083,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, sp, #100, 22 @ 0x19000 │ │ │ │ orreq r4, sp, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmneq fp, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 571184 <__cxa_atexit@plt+0x55f1d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1408122,15 +1408122,15 @@ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ orreq r1, sp, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ orreq r1, sp, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 11143b8 <__cxa_atexit@plt+0x1102408> │ │ │ │ + b 11143c8 <__cxa_atexit@plt+0x1102418> │ │ │ │ cmneq fp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 571220 <__cxa_atexit@plt+0x55f270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1421404,15 +1421404,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #84] @ 57e174 <__cxa_atexit@plt+0x56c1c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #72] @ 57e178 <__cxa_atexit@plt+0x56c1c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, ip, #48, 24 @ 0x3000 │ │ │ │ orreq r4, ip, #144, 24 @ 0x9000 │ │ │ │ orreq r5, ip, #228, 2 @ 0x39 │ │ │ │ @@ -1421948,15 +1421948,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 57e9b4 <__cxa_atexit@plt+0x56ca04> │ │ │ │ ldr r3, [pc, #24] @ 57e9bc <__cxa_atexit@plt+0x56ca0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1113758 <__cxa_atexit@plt+0x11017a8> │ │ │ │ + b 1113768 <__cxa_atexit@plt+0x11017b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, ip, #152, 4 @ 0x80000009 │ │ │ │ cmneq sl, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1422010,24 +1422010,24 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 57eaac <__cxa_atexit@plt+0x56cafc> │ │ │ │ ldr r3, [pc, #24] @ 57eab4 <__cxa_atexit@plt+0x56cb04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, ip, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1113d30 <__cxa_atexit@plt+0x1101d80> │ │ │ │ + b 1113d40 <__cxa_atexit@plt+0x1101d90> │ │ │ │ cmneq sl, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 57eb4c <__cxa_atexit@plt+0x56cb9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1428207,15 +1428207,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 584b9c <__cxa_atexit@plt+0x572bec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq lr, fp, #4, 2 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ orreq lr, fp, #100, 2 │ │ │ │ @@ -1431500,15 +1431500,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 587ef4 <__cxa_atexit@plt+0x575f44> │ │ │ │ ldr r3, [pc, #24] @ 587efc <__cxa_atexit@plt+0x575f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1114498 <__cxa_atexit@plt+0x11024e8> │ │ │ │ + b 11144a8 <__cxa_atexit@plt+0x11024f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #88, 26 @ 0x1600 │ │ │ │ cmneq r9, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1432269,15 +1432269,15 @@ │ │ │ │ bx r0 │ │ │ │ orreq sl, fp, #140, 2 @ 0x23 │ │ │ │ orreq sl, fp, #88, 6 @ 0x60000001 │ │ │ │ orreq sl, fp, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114498 <__cxa_atexit@plt+0x11024e8> │ │ │ │ + b 11144a8 <__cxa_atexit@plt+0x11024f8> │ │ │ │ cmneq r9, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 588b6c <__cxa_atexit@plt+0x576bbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1440850,15 +1440850,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ b 565b9c <__cxa_atexit@plt+0x553bec> │ │ │ │ ldr r3, [pc, #24] @ 591114 <__cxa_atexit@plt+0x57f164> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ orreq r1, fp, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ cmneq r9, #0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1445704,15 +1445704,15 @@ │ │ │ │ bcc 595ce4 <__cxa_atexit@plt+0x583d34> │ │ │ │ ldr r3, [pc, #28] @ 595cec <__cxa_atexit@plt+0x583d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 595cf0 <__cxa_atexit@plt+0x583d40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq ip, sl, #108, 30 @ 0x1b0 │ │ │ │ orreq pc, sl, #48, 28 @ 0x300 │ │ │ │ msreq SPSR_f, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1445867,15 +1445867,15 @@ │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r2, [pc, #48] @ 595f8c <__cxa_atexit@plt+0x583fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 595f90 <__cxa_atexit@plt+0x583fe0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ orreq sp, sl, #208, 26 @ 0x3400 │ │ │ │ orreq sp, sl, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ orreq ip, sl, #120, 26 @ 0x1e00 │ │ │ │ @@ -1446377,15 +1446377,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r3, [pc, #28] @ 596774 <__cxa_atexit@plt+0x5847c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #20] @ 596778 <__cxa_atexit@plt+0x5847c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq pc, sl, #224, 6 @ 0x80000003 │ │ │ │ orreq sp, sl, #64, 22 @ 0x10000 │ │ │ │ orreq ip, sl, #104, 10 @ 0x1a000000 │ │ │ │ orreq ip, sl, #96, 10 @ 0x18000000 │ │ │ │ orreq ip, sl, #156, 10 @ 0x27000000 │ │ │ │ orreq ip, sl, #20, 14 @ 0x500000 │ │ │ │ @@ -1446417,15 +1446417,15 @@ │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r3, [pc, #40] @ 596820 <__cxa_atexit@plt+0x584870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #32] @ 596824 <__cxa_atexit@plt+0x584874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orreq pc, sl, #64, 6 │ │ │ │ orreq sp, sl, #156, 20 @ 0x9c000 │ │ │ │ orreq ip, sl, #200, 8 @ 0xc8000000 │ │ │ │ @@ -1446562,15 +1446562,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [pc, #44] @ 596a64 <__cxa_atexit@plt+0x584ab4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r5, {r0, r1, r2, r3} │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r8, [pc, #32] @ 596a68 <__cxa_atexit@plt+0x584ab8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ orreq ip, sl, #40, 4 @ 0x80000002 │ │ │ │ orreq ip, sl, #160, 4 │ │ │ │ orreq pc, sl, #236 @ 0xec │ │ │ │ orreq sp, sl, #76, 16 @ 0x4c0000 │ │ │ │ @@ -1446596,15 +1446596,15 @@ │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r3, [pc, #28] @ 596ae0 <__cxa_atexit@plt+0x584b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #20] @ 596ae4 <__cxa_atexit@plt+0x584b34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ orreq pc, sl, #116 @ 0x74 │ │ │ │ orreq sp, sl, #208, 14 @ 0x3400000 │ │ │ │ orreq ip, sl, #252, 2 @ 0x3f │ │ │ │ orreq ip, sl, #244, 2 @ 0x3d │ │ │ │ orreq pc, sl, #156 @ 0x9c │ │ │ │ cmneq r8, #96, 28 @ 0x600 │ │ │ │ @@ -1453640,15 +1453640,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #28] @ 59d8f0 <__cxa_atexit@plt+0x58b940> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ orreq r5, sl, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ cmneq r8, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1463951,15 +1463951,15 @@ │ │ │ │ bcc 5a7a00 <__cxa_atexit@plt+0x595a50> │ │ │ │ ldr r3, [pc, #28] @ 5a7a08 <__cxa_atexit@plt+0x595a58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5a7a0c <__cxa_atexit@plt+0x595a5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, r9, #80, 4 │ │ │ │ orreq lr, r9, #248, 4 @ 0x8000000f │ │ │ │ msreq SPSR_sxc, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1464484,15 +1464484,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 7d3afc <__cxa_atexit@plt+0x7c1b4c> │ │ │ │ ldr r3, [pc, #36] @ 5a8268 <__cxa_atexit@plt+0x5962b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ orreq sl, r9, #56, 20 @ 0x38000 │ │ │ │ orreq fp, r9, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ msreq SPSR_sxc, #152, 6 @ 0x60000002 │ │ │ │ @@ -1470581,15 +1470581,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 5ae1a4 <__cxa_atexit@plt+0x59c1f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 5ae1a8 <__cxa_atexit@plt+0x59c1f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 5ae1ac <__cxa_atexit@plt+0x59c1fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ + b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r9, #204, 20 @ 0xcc000 │ │ │ │ orreq r4, r9, #188, 20 @ 0xbc000 │ │ │ │ orreq r4, r9, #240, 24 @ 0xf000 │ │ │ │ orreq r5, r9, #132, 6 @ 0x10000002 │ │ │ │ cmneq r7, #84, 30 @ 0x150 │ │ │ │ @@ -1471847,15 +1471847,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r3, r9, #20, 14 @ 0x500000 │ │ │ │ orreq r6, r9, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmneq r7, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5af5b0 <__cxa_atexit@plt+0x59d600> │ │ │ │ ldr r3, [pc, #56] @ 5af5b8 <__cxa_atexit@plt+0x59d608> │ │ │ │ @@ -1473631,15 +1473631,15 @@ │ │ │ │ orreq r1, r9, #220, 22 @ 0x37000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ orreq r1, r9, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmneq r7, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b1224 <__cxa_atexit@plt+0x59f274> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1473698,15 +1473698,15 @@ │ │ │ │ orreq r1, r9, #204, 20 @ 0xcc000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ orreq r1, r9, #4, 24 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114ae4 <__cxa_atexit@plt+0x1102b34> │ │ │ │ + b 1114af4 <__cxa_atexit@plt+0x1102b44> │ │ │ │ cmneq r7, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b136c <__cxa_atexit@plt+0x59f3bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1475625,15 +1475625,15 @@ │ │ │ │ orreq pc, r8, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ orreq pc, r8, #88, 24 @ 0x5800 │ │ │ │ orreq pc, r8, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmneq r7, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b30dc <__cxa_atexit@plt+0x5a112c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1477257,15 +1477257,15 @@ │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ orreq lr, r8, #168, 4 @ 0x8000000a │ │ │ │ orreq lr, r8, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmneq r7, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b4a54 <__cxa_atexit@plt+0x5a2aa4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1477794,15 +1477794,15 @@ │ │ │ │ bcc 5b524c <__cxa_atexit@plt+0x5a329c> │ │ │ │ ldr r3, [pc, #28] @ 5b5254 <__cxa_atexit@plt+0x5a32a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5b5258 <__cxa_atexit@plt+0x5a32a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sp, r8, #4, 20 @ 0x4000 │ │ │ │ orreq sp, r8, #40, 24 @ 0x2800 │ │ │ │ cmneq r7, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1478401,15 +1478401,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #80] @ 5b5c04 <__cxa_atexit@plt+0x5a3c54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #68] @ 5b5c08 <__cxa_atexit@plt+0x5a3c58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sp, r8, #120, 2 │ │ │ │ orreq sp, r8, #216, 2 @ 0x36 │ │ │ │ orreq sp, r8, #44, 14 @ 0xb00000 │ │ │ │ @@ -1478593,15 +1478593,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 5b5ed4 <__cxa_atexit@plt+0x5a3f24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 5b5ed8 <__cxa_atexit@plt+0x5a3f28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 5b5edc <__cxa_atexit@plt+0x5a3f2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ + b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq ip, r8, #156, 26 @ 0x2700 │ │ │ │ orreq ip, r8, #140, 26 @ 0x2300 │ │ │ │ orreq sp, r8, #24, 12 @ 0x1800000 │ │ │ │ orreq sp, r8, #84, 12 @ 0x5400000 │ │ │ │ cmneq r7, #88, 4 @ 0x80000005 │ │ │ │ @@ -1479460,15 +1479460,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ ldr r8, [pc, #56] @ 5b6c88 <__cxa_atexit@plt+0x5a4cd8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ orreq ip, r8, #140 @ 0x8c │ │ │ │ orreq ip, r8, #68, 12 @ 0x4400000 │ │ │ │ @@ -1486986,15 +1486986,15 @@ │ │ │ │ bcc 5be1ec <__cxa_atexit@plt+0x5ac23c> │ │ │ │ ldr r3, [pc, #28] @ 5be1f4 <__cxa_atexit@plt+0x5ac244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5be1f8 <__cxa_atexit@plt+0x5ac248> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ + b 7d3db4 <__cxa_atexit@plt+0x7c1e04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r8, #100, 20 @ 0x64000 │ │ │ │ orreq r5, r8, #48, 4 │ │ │ │ cmneq r6, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1487040,15 +1487040,15 @@ │ │ │ │ bcc 5be2c4 <__cxa_atexit@plt+0x5ac314> │ │ │ │ ldr r3, [pc, #28] @ 5be2cc <__cxa_atexit@plt+0x5ac31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5be2d0 <__cxa_atexit@plt+0x5ac320> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ + b 7d3dbc <__cxa_atexit@plt+0x7c1e0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r8, #140, 18 @ 0x230000 │ │ │ │ orreq r5, r8, #84, 4 @ 0x40000005 │ │ │ │ cmneq r6, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1488849,15 +1488849,15 @@ │ │ │ │ bcc 5bff08 <__cxa_atexit@plt+0x5adf58> │ │ │ │ ldr r3, [pc, #28] @ 5bff10 <__cxa_atexit@plt+0x5adf60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5bff14 <__cxa_atexit@plt+0x5adf64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ + b 7d3db4 <__cxa_atexit@plt+0x7c1e04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, r8, #72, 26 @ 0x1200 │ │ │ │ orreq r3, r8, #20, 10 @ 0x5000000 │ │ │ │ cmneq r6, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1488903,15 +1488903,15 @@ │ │ │ │ bcc 5bffe0 <__cxa_atexit@plt+0x5ae030> │ │ │ │ ldr r3, [pc, #28] @ 5bffe8 <__cxa_atexit@plt+0x5ae038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5bffec <__cxa_atexit@plt+0x5ae03c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ + b 7d3dbc <__cxa_atexit@plt+0x7c1e0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, r8, #112, 24 @ 0x7000 │ │ │ │ orreq r3, r8, #56, 10 @ 0xe000000 │ │ │ │ cmneq r6, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1492113,15 +1492113,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [pc, #40] @ 5c321c <__cxa_atexit@plt+0x5b126c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #28] @ 5c3220 <__cxa_atexit@plt+0x5b1270> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq pc, r7, #108, 20 @ 0x6c000 │ │ │ │ orreq pc, r7, #228, 20 @ 0xe4000 │ │ │ │ orreq r2, r8, #68, 12 @ 0x4400000 │ │ │ │ orreq r0, r8, #52, 22 @ 0xd000 │ │ │ │ orreq pc, r7, #192, 20 @ 0xc0000 │ │ │ │ @@ -1497590,15 +1497590,15 @@ │ │ │ │ bcc 5c879c <__cxa_atexit@plt+0x5b67ec> │ │ │ │ ldr r3, [pc, #28] @ 5c87a4 <__cxa_atexit@plt+0x5b67f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 5c87a8 <__cxa_atexit@plt+0x5b67f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sl, r7, #180, 8 @ 0xb4000000 │ │ │ │ orreq sp, r7, #92, 10 @ 0x17000000 │ │ │ │ cmneq r6, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1499185,15 +1499185,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #24] @ 5ca090 <__cxa_atexit@plt+0x5b80e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ orreq r8, r7, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ cmneq r5, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -1508088,15 +1508088,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #32] @ 5d2bb4 <__cxa_atexit@plt+0x5c0c04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ orreq r0, r7, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ cmneq r5, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -1571359,15 +1571359,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 610858 <__cxa_atexit@plt+0x5fe8a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #32] @ 61085c <__cxa_atexit@plt+0x5fe8ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, r3, #44, 8 @ 0x2c000000 │ │ │ │ orreq r2, r3, #16, 8 @ 0x10000000 │ │ │ │ orreq r2, r3, #32, 10 @ 0x8000000 │ │ │ │ @@ -1571486,15 +1571486,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 610a54 <__cxa_atexit@plt+0x5feaa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #32] @ 610a58 <__cxa_atexit@plt+0x5feaa8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, r3, #48, 4 │ │ │ │ orreq r2, r3, #20, 4 @ 0x40000001 │ │ │ │ orreq r2, r3, #36, 6 @ 0x90000000 │ │ │ │ @@ -1572501,15 +1572501,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #36] @ 611a28 <__cxa_atexit@plt+0x5ffa78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 611a2c <__cxa_atexit@plt+0x5ffa7c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, r3, #80, 4 │ │ │ │ orreq r1, r3, #64, 4 │ │ │ │ orreq r1, r3, #68, 6 @ 0x10000001 │ │ │ │ orreq r1, r3, #212, 12 @ 0xd400000 │ │ │ │ cmneq r2, #28, 20 @ 0x1c000 │ │ │ │ @@ -1581035,15 +1581035,15 @@ │ │ │ │ beq 619f70 <__cxa_atexit@plt+0x607fc0> │ │ │ │ ldr r3, [pc, #36] @ 619f80 <__cxa_atexit@plt+0x607fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #24] @ 619f84 <__cxa_atexit@plt+0x607fd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3db4 <__cxa_atexit@plt+0x7c1e04> │ │ │ │ + b 7d3dc4 <__cxa_atexit@plt+0x7c1e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r2, #212, 24 @ 0xd400 │ │ │ │ orreq ip, r2, #184 @ 0xb8 │ │ │ │ cmneq r1, #48, 30 @ 0xc0 │ │ │ │ @@ -1581059,15 +1581059,15 @@ │ │ │ │ beq 619fd0 <__cxa_atexit@plt+0x608020> │ │ │ │ ldr r3, [pc, #36] @ 619fe0 <__cxa_atexit@plt+0x608030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #24] @ 619fe4 <__cxa_atexit@plt+0x608034> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dbc <__cxa_atexit@plt+0x7c1e0c> │ │ │ │ + b 7d3dcc <__cxa_atexit@plt+0x7c1e1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r2, #116, 24 @ 0x7400 │ │ │ │ orreq ip, r2, #88 @ 0x58 │ │ │ │ cmneq r1, #208, 28 @ 0xd00 │ │ │ │ @@ -1581102,15 +1581102,15 @@ │ │ │ │ bcc 61a07c <__cxa_atexit@plt+0x6080cc> │ │ │ │ ldr r3, [pc, #36] @ 61a08c <__cxa_atexit@plt+0x6080dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r8, [pc, #24] @ 61a090 <__cxa_atexit@plt+0x6080e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dc4 <__cxa_atexit@plt+0x7c1e14> │ │ │ │ + b 7d3dd4 <__cxa_atexit@plt+0x7c1e24> │ │ │ │ ldr r7, [pc, #16] @ 61a094 <__cxa_atexit@plt+0x6080e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r8, r2, #216, 22 @ 0x36000 │ │ │ │ orreq r9, r2, #208, 4 │ │ │ │ cmneq r1, #120, 28 @ 0x780 │ │ │ │ @@ -1581127,15 +1581127,15 @@ │ │ │ │ beq 61a0e0 <__cxa_atexit@plt+0x608130> │ │ │ │ ldr r3, [pc, #36] @ 61a0f0 <__cxa_atexit@plt+0x608140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #24] @ 61a0f4 <__cxa_atexit@plt+0x608144> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dcc <__cxa_atexit@plt+0x7c1e1c> │ │ │ │ + b 7d3ddc <__cxa_atexit@plt+0x7c1e2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r2, #100, 22 @ 0x19000 │ │ │ │ orreq r9, r2, #108, 4 @ 0xc0000006 │ │ │ │ cmneq r1, #252, 26 @ 0x3f00 │ │ │ │ @@ -1594590,15 +1594590,15 @@ │ │ │ │ bcc 62733c <__cxa_atexit@plt+0x61538c> │ │ │ │ ldr r3, [pc, #28] @ 627344 <__cxa_atexit@plt+0x615394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 627348 <__cxa_atexit@plt+0x615398> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ + b 7d3d74 <__cxa_atexit@plt+0x7c1dc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, r1, #20, 18 @ 0x50000 │ │ │ │ orreq fp, r1, #188, 28 @ 0xbc0 │ │ │ │ cmneq r0, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1598354,15 +1598354,15 @@ │ │ │ │ beq 62ae0c <__cxa_atexit@plt+0x618e5c> │ │ │ │ ldr r3, [pc, #36] @ 62ae1c <__cxa_atexit@plt+0x618e6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #24] @ 62ae20 <__cxa_atexit@plt+0x618e70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r7, r1, #56, 28 @ 0x380 │ │ │ │ orreq r8, r1, #224, 4 │ │ │ │ cmneq r0, #16, 28 @ 0x100 │ │ │ │ @@ -1599851,15 +1599851,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 62c57c <__cxa_atexit@plt+0x61a5cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 62c580 <__cxa_atexit@plt+0x61a5d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r6, r1, #240, 12 @ 0xf000000 │ │ │ │ orreq r6, r1, #232, 12 @ 0xe800000 │ │ │ │ orreq r6, r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1600637,15 +1600637,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #36] @ 62d1c8 <__cxa_atexit@plt+0x61b218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 62d1cc <__cxa_atexit@plt+0x61b21c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r5, r1, #176, 20 @ 0xb0000 │ │ │ │ orreq r5, r1, #160, 20 @ 0xa0000 │ │ │ │ orreq r5, r1, #164, 22 @ 0x29000 │ │ │ │ orreq r5, r1, #52, 30 @ 0xd0 │ │ │ │ cmneq r0, #20, 26 @ 0x500 │ │ │ │ @@ -1601667,15 +1601667,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #36] @ 62e1e0 <__cxa_atexit@plt+0x61c230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 62e1e4 <__cxa_atexit@plt+0x61c234> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r1, #152, 20 @ 0x98000 │ │ │ │ orreq r4, r1, #136, 20 @ 0x88000 │ │ │ │ orreq r4, r1, #140, 22 @ 0x23000 │ │ │ │ orreq r4, r1, #28, 30 @ 0x70 │ │ │ │ cmneq r0, #196, 28 @ 0xc40 │ │ │ │ @@ -1620175,15 +1620175,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [pc, #40] @ 640314 <__cxa_atexit@plt+0x62e364> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #28] @ 640318 <__cxa_atexit@plt+0x62e368> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, r0, #116, 18 @ 0x1d0000 │ │ │ │ orreq r2, r0, #236, 18 @ 0x3b0000 │ │ │ │ orreq r5, r0, #80, 10 @ 0x14000000 │ │ │ │ orreq r3, r0, #60, 20 @ 0x3c000 │ │ │ │ orreq r2, r0, #200, 18 @ 0x320000 │ │ │ │ @@ -1620220,15 +1620220,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6403c0 <__cxa_atexit@plt+0x62e410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 6403c4 <__cxa_atexit@plt+0x62e414> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 6403c8 <__cxa_atexit@plt+0x62e418> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r2, r0, #176, 16 @ 0xb00000 │ │ │ │ orreq r2, r0, #160, 16 @ 0xa00000 │ │ │ │ orreq r3, r0, #132, 18 @ 0x210000 │ │ │ │ orreq r2, r0, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -1625536,15 +1625536,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #36] @ 6456d4 <__cxa_atexit@plt+0x633724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #24] @ 6456d8 <__cxa_atexit@plt+0x633728> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #172, 10 @ 0x2b000000 │ │ │ │ cmneq pc, #28, 12 @ 0x1c00000 │ │ │ │ cmneq pc, #120, 12 @ 0x7800000 │ │ │ │ cmneq pc, #4, 12 @ 0x400000 │ │ │ │ cmpeq pc, #184, 30 @ 0x2e0 │ │ │ │ @@ -1625688,15 +1625688,15 @@ │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #36] @ 645938 <__cxa_atexit@plt+0x633988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #28] @ 64593c <__cxa_atexit@plt+0x63398c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ cmneq pc, #36, 8 @ 0x24000000 │ │ │ │ cmneq pc, #172, 6 @ 0xb0000002 │ │ │ │ cmneq pc, #164, 6 @ 0x90000002 │ │ │ │ @@ -1625881,15 +1625881,15 @@ │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #40] @ 645c40 <__cxa_atexit@plt+0x633c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #32] @ 645c44 <__cxa_atexit@plt+0x633c94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmnpeq pc, #48, 24 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ cmneq pc, #32, 2 │ │ │ │ cmneq pc, #168 @ 0xa8 │ │ │ │ @@ -1626232,15 +1626232,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r8, [pc, #244] @ 646294 <__cxa_atexit@plt+0x6342e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r0 │ │ │ │ bhi 646260 <__cxa_atexit@plt+0x6342b0> │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr sl, [r5, #80] @ 0x50 │ │ │ │ @@ -1626567,15 +1626567,15 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ 6466e8 <__cxa_atexit@plt+0x634738> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r5, {r0, r1, r2, r3} │ │ │ │ ldr r8, [pc, #16] @ 6466ec <__cxa_atexit@plt+0x63473c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq pc, #4, 12 @ 0x400000 │ │ │ │ cmneq pc, #88, 12 @ 0x5800000 │ │ │ │ cmneq pc, #232, 10 @ 0x3a000000 │ │ │ │ cmpeq pc, #172, 6 @ 0xb0000002 │ │ │ │ tsteq r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1627317,15 +1627317,15 @@ │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r3, [pc, #200] @ 647350 <__cxa_atexit@plt+0x6353a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #192] @ 647354 <__cxa_atexit@plt+0x6353a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r2 │ │ │ │ bhi 64730c <__cxa_atexit@plt+0x63535c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #108] @ 647324 <__cxa_atexit@plt+0x635374> │ │ │ │ @@ -1637190,15 +1637190,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #152, 30 @ 0x260 │ │ │ │ cmneq pc, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq lr, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 650d50 <__cxa_atexit@plt+0x63eda0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1641217,15 +1641217,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq lr, #216 @ 0xd8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ cmneq lr, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq lr, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 654c3c <__cxa_atexit@plt+0x642c8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1641274,15 +1641274,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq lr, #200, 30 @ 0x320 │ │ │ │ cmneq pc, #152 @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq lr, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 654d20 <__cxa_atexit@plt+0x642d70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1642017,15 +1642017,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq lr, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ cmneq lr, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq lr, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6558bc <__cxa_atexit@plt+0x64390c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1642157,15 +1642157,15 @@ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq lr, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ cmneq lr, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq lr, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 655aec <__cxa_atexit@plt+0x643b3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1645595,15 +1645595,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq lr, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ cmneq lr, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmppeq sp, #208, 10 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6590a4 <__cxa_atexit@plt+0x6470f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1647670,15 +1647670,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 65b0a8 <__cxa_atexit@plt+0x6490f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 65b0ac <__cxa_atexit@plt+0x6490fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq lr, #196, 22 @ 0x31000 │ │ │ │ cmneq lr, #188, 22 @ 0x2f000 │ │ │ │ cmneq lr, #216, 26 @ 0x3600 │ │ │ │ cmpeq sp, #52, 28 @ 0x340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -1650665,15 +1650665,15 @@ │ │ │ │ cmneq lr, #56, 26 @ 0xe00 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ cmneq lr, #36, 26 @ 0x900 │ │ │ │ cmneq lr, #252, 2 @ 0x3f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sp, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 65dfdc <__cxa_atexit@plt+0x64c02c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1654305,15 +1654305,15 @@ │ │ │ │ bcc 661848 <__cxa_atexit@plt+0x64f898> │ │ │ │ ldr r3, [pc, #28] @ 661850 <__cxa_atexit@plt+0x64f8a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 661854 <__cxa_atexit@plt+0x64f8a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq lr, #8, 8 @ 0x8000000 │ │ │ │ cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ cmpeq sp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1657304,15 +1657304,15 @@ │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #60] @ 664750 <__cxa_atexit@plt+0x6527a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #52] @ 664754 <__cxa_atexit@plt+0x6527a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq sp, #160, 10 @ 0x28000000 │ │ │ │ cmnpeq sp, #80, 20 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ @@ -1657418,15 +1657418,15 @@ │ │ │ │ bcc 6648ec <__cxa_atexit@plt+0x65293c> │ │ │ │ ldr r3, [pc, #28] @ 6648f4 <__cxa_atexit@plt+0x652944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sp, #100, 6 @ 0x90000001 │ │ │ │ cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov lr, r6 │ │ │ │ @@ -1657520,15 +1657520,15 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ cmneq lr, #36, 30 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq sp, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 664b1c <__cxa_atexit@plt+0x652b6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1658102,15 +1658102,15 @@ │ │ │ │ bcc 66539c <__cxa_atexit@plt+0x6533ec> │ │ │ │ ldr r3, [pc, #28] @ 6653a4 <__cxa_atexit@plt+0x6533f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sp, #180, 16 @ 0xb40000 │ │ │ │ cmpeq sp, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1658337,15 +1658337,15 @@ │ │ │ │ bcc 665748 <__cxa_atexit@plt+0x653798> │ │ │ │ ldr r3, [pc, #28] @ 665750 <__cxa_atexit@plt+0x6537a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sp, #8, 10 @ 0x2000000 │ │ │ │ cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1658574,15 +1658574,15 @@ │ │ │ │ bcc 665afc <__cxa_atexit@plt+0x653b4c> │ │ │ │ ldr r3, [pc, #28] @ 665b04 <__cxa_atexit@plt+0x653b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sp, #84, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1659125,15 +1659125,15 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ cmnpeq sp, #16, 12 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq sp, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 66640c <__cxa_atexit@plt+0x65445c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1660003,15 +1660003,15 @@ │ │ │ │ bcc 667150 <__cxa_atexit@plt+0x6551a0> │ │ │ │ ldr r3, [pc, #28] @ 667158 <__cxa_atexit@plt+0x6551a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sp, #0, 22 │ │ │ │ cmpeq sp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, fp │ │ │ │ @@ -1660684,15 +1660684,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ cmneq sp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq sp, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 667c68 <__cxa_atexit@plt+0x655cb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1660949,15 +1660949,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ cmneq sp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq sp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 66808c <__cxa_atexit@plt+0x6560dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1671536,15 +1671536,15 @@ │ │ │ │ cmneq sp, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ cmneq sp, #36, 30 @ 0x90 │ │ │ │ cmneq sp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq ip, #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6725c0 <__cxa_atexit@plt+0x660610> │ │ │ │ ldr r8, [pc, #36] @ 6725c8 <__cxa_atexit@plt+0x660618> │ │ │ │ @@ -1671966,15 +1671966,15 @@ │ │ │ │ cmneq sp, #104 @ 0x68 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ cmneq sp, #80 @ 0x50 │ │ │ │ cmneq sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq ip, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 672c78 <__cxa_atexit@plt+0x660cc8> │ │ │ │ ldr r8, [pc, #36] @ 672c80 <__cxa_atexit@plt+0x660cd0> │ │ │ │ @@ -1672862,15 +1672862,15 @@ │ │ │ │ cmnpeq ip, #112, 4 @ p-variant is OBSOLETE │ │ │ │ cmnpeq ip, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ cmnpeq ip, #152, 18 @ p-variant is OBSOLETE @ 0x260000 │ │ │ │ cmnpeq ip, #0, 16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq ip, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 673ab0 <__cxa_atexit@plt+0x661b00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1676810,15 +1676810,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #136, 8 @ 0x88000000 │ │ │ │ cmneq ip, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq ip, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 677824 <__cxa_atexit@plt+0x665874> │ │ │ │ ldr r3, [pc, #32] @ 67782c <__cxa_atexit@plt+0x66587c> │ │ │ │ @@ -1676832,15 +1676832,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #48, 8 @ 0x30000000 │ │ │ │ cmneq ip, #164, 30 @ 0x290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq ip, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6778c4 <__cxa_atexit@plt+0x665914> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1678034,15 +1678034,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq ip, #148, 2 @ 0x25 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ cmneq ip, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq ip, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 678b80 <__cxa_atexit@plt+0x666bd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1680055,15 +1680055,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq ip, #224, 2 @ 0x38 │ │ │ │ cmneq ip, #164, 14 @ 0x2900000 │ │ │ │ cmneq ip, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmppeq fp, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67ab0c <__cxa_atexit@plt+0x668b5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1680434,15 +1680434,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq ip, #244, 22 @ 0x3d000 │ │ │ │ cmneq ip, #184, 2 @ 0x2e │ │ │ │ cmneq ip, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq fp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67b0f8 <__cxa_atexit@plt+0x669148> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1680765,15 +1680765,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq ip, #200, 12 @ 0xc800000 │ │ │ │ cmneq ip, #140, 24 @ 0x8c00 │ │ │ │ cmneq ip, #24, 26 @ 0x600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq fp, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67b624 <__cxa_atexit@plt+0x669674> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1681181,15 +1681181,15 @@ │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ cmneq ip, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 11147dc <__cxa_atexit@plt+0x110282c> │ │ │ │ + b 11147ec <__cxa_atexit@plt+0x110283c> │ │ │ │ cmpeq fp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67bca8 <__cxa_atexit@plt+0x669cf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1681516,15 +1681516,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #0, 22 │ │ │ │ cmneq ip, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq fp, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67c1e8 <__cxa_atexit@plt+0x66a238> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1681555,15 +1681555,15 @@ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ cmneq ip, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ cmneq ip, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113930 <__cxa_atexit@plt+0x1101980> │ │ │ │ + b 1113940 <__cxa_atexit@plt+0x1101990> │ │ │ │ cmpeq fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67c284 <__cxa_atexit@plt+0x66a2d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1681612,15 +1681612,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #128, 18 @ 0x200000 │ │ │ │ cmneq ip, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq fp, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67c368 <__cxa_atexit@plt+0x66a3b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1681742,15 +1681742,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 67c524 <__cxa_atexit@plt+0x66a574> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 67c528 <__cxa_atexit@plt+0x66a578> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #180, 14 @ 0x2d00000 │ │ │ │ cmneq ip, #52, 20 @ 0x34000 │ │ │ │ cmneq ip, #12, 16 @ 0xc0000 │ │ │ │ @@ -1682231,15 +1682231,15 @@ │ │ │ │ cmneq ip, #40 @ 0x28 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ cmneq ip, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq fp, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67cd24 <__cxa_atexit@plt+0x66ad74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1682410,15 +1682410,15 @@ │ │ │ │ bcc 67cf6c <__cxa_atexit@plt+0x66afbc> │ │ │ │ ldr r3, [pc, #28] @ 67cf74 <__cxa_atexit@plt+0x66afc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #228, 24 @ 0xe400 │ │ │ │ cmpeq fp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1684021,15 +1684021,15 @@ │ │ │ │ cmneq ip, #164, 12 @ 0xa400000 │ │ │ │ cmneq ip, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ cmpeq fp, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67e914 <__cxa_atexit@plt+0x66c964> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1684062,15 +1684062,15 @@ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ cmneq ip, #108, 6 @ 0xb0000001 │ │ │ │ cmneq ip, #120, 28 @ 0x780 │ │ │ │ cmneq ip, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq fp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67e9b8 <__cxa_atexit@plt+0x66ca08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1684261,15 +1684261,15 @@ │ │ │ │ cmneq ip, #40 @ 0x28 │ │ │ │ cmneq ip, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ cmpeq fp, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67ecd4 <__cxa_atexit@plt+0x66cd24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1684302,15 +1684302,15 @@ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ cmneq ip, #172, 30 @ 0x2b0 │ │ │ │ cmneq ip, #184, 20 @ 0xb8000 │ │ │ │ cmneq ip, #136, 30 @ 0x220 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67ed78 <__cxa_atexit@plt+0x66cdc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1684503,15 +1684503,15 @@ │ │ │ │ cmneq ip, #96, 24 @ 0x6000 │ │ │ │ cmneq ip, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ cmpeq fp, #92, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67f09c <__cxa_atexit@plt+0x66d0ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1684544,15 +1684544,15 @@ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ cmneq ip, #228, 22 @ 0x39000 │ │ │ │ cmneq ip, #240, 12 @ 0xf000000 │ │ │ │ cmneq ip, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114bc4 <__cxa_atexit@plt+0x1102c14> │ │ │ │ + b 1114bd4 <__cxa_atexit@plt+0x1102c24> │ │ │ │ cmpeq fp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 67f140 <__cxa_atexit@plt+0x66d190> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1688807,15 +1688807,15 @@ │ │ │ │ cmnpeq fp, #76, 18 @ p-variant is OBSOLETE @ 0x130000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ cmnpeq fp, #44, 18 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ cmneq ip, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq fp, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6833e4 <__cxa_atexit@plt+0x671434> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1688850,15 +1688850,15 @@ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ cmnpeq fp, #164, 16 @ p-variant is OBSOLETE @ 0xa40000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ cmnpeq fp, #120, 16 @ p-variant is OBSOLETE @ 0x780000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 11143b8 <__cxa_atexit@plt+0x1102408> │ │ │ │ + b 11143c8 <__cxa_atexit@plt+0x1102418> │ │ │ │ cmpeq fp, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 683490 <__cxa_atexit@plt+0x6714e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1692120,15 +1692120,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #64] @ 686750 <__cxa_atexit@plt+0x6747a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #52] @ 686754 <__cxa_atexit@plt+0x6747a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #172, 10 @ 0x2b000000 │ │ │ │ cmneq fp, #72, 28 @ 0x480 │ │ │ │ cmneq fp, #0, 12 │ │ │ │ @@ -1697971,15 +1697971,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 68c2b8 <__cxa_atexit@plt+0x67a308> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 68c2bc <__cxa_atexit@plt+0x67a30c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #64, 20 @ 0x40000 │ │ │ │ cmneq fp, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @@ -1698867,15 +1698867,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 68d0b0 <__cxa_atexit@plt+0x67b100> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @@ -1699730,15 +1699730,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #104, 28 @ 0x680 │ │ │ │ cmneq fp, #24, 30 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 68de80 <__cxa_atexit@plt+0x67bed0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1701560,15 +1701560,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 68faa4 <__cxa_atexit@plt+0x67daf4> │ │ │ │ ldr r3, [pc, #24] @ 68faac <__cxa_atexit@plt+0x67dafc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #168, 2 @ 0x2a │ │ │ │ cmpeq sl, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1702005,15 +1702005,15 @@ │ │ │ │ cmneq fp, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ cmneq fp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114ae4 <__cxa_atexit@plt+0x1102b34> │ │ │ │ + b 1114af4 <__cxa_atexit@plt+0x1102b44> │ │ │ │ cmpeq sl, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6901d4 <__cxa_atexit@plt+0x67e224> │ │ │ │ ldr r8, [pc, #36] @ 6901dc <__cxa_atexit@plt+0x67e22c> │ │ │ │ @@ -1704606,15 +1704606,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq fp, #108, 4 @ 0xc0000006 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ cmneq fp, #0, 16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 692ab8 <__cxa_atexit@plt+0x680b08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1705561,15 +1705561,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #28] @ 693934 <__cxa_atexit@plt+0x681984> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ cmnpeq sl, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ cmpeq sl, #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1705595,15 +1705595,15 @@ │ │ │ │ bcc 6939b0 <__cxa_atexit@plt+0x681a00> │ │ │ │ ldr r3, [pc, #28] @ 6939b8 <__cxa_atexit@plt+0x681a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 1114ef8 <__cxa_atexit@plt+0x1102f48> │ │ │ │ + b 1114f08 <__cxa_atexit@plt+0x1102f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq sl, #160, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1705792,15 +1705792,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ cmneq sl, #196, 30 @ 0x310 │ │ │ │ cmnpeq sl, #132, 2 @ p-variant is OBSOLETE @ 0x21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114498 <__cxa_atexit@plt+0x11024e8> │ │ │ │ + b 11144a8 <__cxa_atexit@plt+0x11024f8> │ │ │ │ cmpeq sl, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 693d38 <__cxa_atexit@plt+0x681d88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1705914,15 +1705914,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ cmneq sl, #220, 26 @ 0x3700 │ │ │ │ cmneq sl, #156, 30 @ 0x270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1114498 <__cxa_atexit@plt+0x11024e8> │ │ │ │ + b 11144a8 <__cxa_atexit@plt+0x11024f8> │ │ │ │ cmpeq sl, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 693f20 <__cxa_atexit@plt+0x681f70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1706211,15 +1706211,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #36, 18 @ 0x90000 │ │ │ │ cmnpeq sl, #212, 18 @ p-variant is OBSOLETE @ 0x350000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6943c4 <__cxa_atexit@plt+0x682414> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1708174,15 +1708174,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ stmib r5, {r0, r3, fp} │ │ │ │ ldr r8, [pc, #36] @ 696218 <__cxa_atexit@plt+0x684268> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ cmneq sl, #224, 20 @ 0xe0000 │ │ │ │ @@ -1710641,15 +1710641,15 @@ │ │ │ │ b 69783c <__cxa_atexit@plt+0x68588c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6988fc <__cxa_atexit@plt+0x68694c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1710680,15 +1710680,15 @@ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ cmneq sl, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ cmneq sl, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 11143b8 <__cxa_atexit@plt+0x1102408> │ │ │ │ + b 11143c8 <__cxa_atexit@plt+0x1102418> │ │ │ │ cmpeq sl, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 698a10 <__cxa_atexit@plt+0x686a60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1711138,15 +1711138,15 @@ │ │ │ │ b 69749c <__cxa_atexit@plt+0x6854ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6990c0 <__cxa_atexit@plt+0x687110> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1711451,15 +1711451,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #68, 14 @ 0x1100000 │ │ │ │ cmneq sl, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 699568 <__cxa_atexit@plt+0x6875b8> │ │ │ │ ldr r3, [pc, #32] @ 699570 <__cxa_atexit@plt+0x6875c0> │ │ │ │ @@ -1711473,15 +1711473,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #236, 12 @ 0xec00000 │ │ │ │ cmneq sl, #96, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 699608 <__cxa_atexit@plt+0x687658> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1711769,15 +1711769,15 @@ │ │ │ │ b 69749c <__cxa_atexit@plt+0x6854ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #64, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #96, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 699a9c <__cxa_atexit@plt+0x687aec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1712016,15 +1712016,15 @@ │ │ │ │ b 69749c <__cxa_atexit@plt+0x6854ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #100, 28 @ 0x640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 699e78 <__cxa_atexit@plt+0x687ec8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1712237,15 +1712237,15 @@ │ │ │ │ b 69749c <__cxa_atexit@plt+0x6854ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq sl, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 69a1ec <__cxa_atexit@plt+0x68823c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1714839,15 +1714839,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 69ca2c <__cxa_atexit@plt+0x68aa7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ cmneq sl, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ cmppeq r9, #252, 14 @ p-variant is OBSOLETE @ 0x3f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -1717319,22 +1717319,22 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 69f0e0 <__cxa_atexit@plt+0x68d130> │ │ │ │ ldr r3, [pc, #24] @ 69f0e8 <__cxa_atexit@plt+0x68d138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq sl, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113930 <__cxa_atexit@plt+0x1101980> │ │ │ │ + b 1113940 <__cxa_atexit@plt+0x1101990> │ │ │ │ cmpeq r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 69f170 <__cxa_atexit@plt+0x68d1c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1721859,15 +1721859,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmnpeq r9, #216, 8 @ p-variant is OBSOLETE @ 0xd8000000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ cmnpeq r9, #108, 20 @ p-variant is OBSOLETE @ 0x6c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a384c <__cxa_atexit@plt+0x69189c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1722099,15 +1722099,15 @@ │ │ │ │ cmnpeq r9, #28, 2 @ p-variant is OBSOLETE │ │ │ │ cmnpeq r9, #132, 2 @ p-variant is OBSOLETE @ 0x21 │ │ │ │ cmnpeq r9, #0, 2 @ p-variant is OBSOLETE │ │ │ │ cmneq sl, #172, 2 @ 0x2b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a3c04 <__cxa_atexit@plt+0x691c54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1722321,15 +1722321,15 @@ │ │ │ │ cmneq r9, #164, 26 @ 0x2900 │ │ │ │ cmneq r9, #12, 28 @ 0xc0 │ │ │ │ cmneq r9, #136, 26 @ 0x2200 │ │ │ │ cmnpeq r9, #52, 28 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a3f7c <__cxa_atexit@plt+0x691fcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1723379,15 +1723379,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 6a4f9c <__cxa_atexit@plt+0x692fec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ cmneq r9, #148, 4 @ 0x40000009 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ cmpeq r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1723476,15 +1723476,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq r9, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ cmneq r9, #40, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a5198 <__cxa_atexit@plt+0x6931e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1723796,15 +1723796,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq r9, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ cmneq r9, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a5698 <__cxa_atexit@plt+0x6936e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1725859,15 +1725859,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq r9, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ cmneq r9, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a76cc <__cxa_atexit@plt+0x69571c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1726099,15 +1726099,15 @@ │ │ │ │ cmneq r9, #156, 4 @ 0xc0000009 │ │ │ │ cmneq r9, #4, 6 @ 0x10000000 │ │ │ │ cmneq r9, #128, 4 │ │ │ │ cmneq r9, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a7a84 <__cxa_atexit@plt+0x695ad4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1726736,15 +1726736,15 @@ │ │ │ │ cmneq r9, #168, 16 @ 0xa80000 │ │ │ │ cmneq r9, #16, 18 @ 0x40000 │ │ │ │ cmneq r9, #140, 16 @ 0x8c0000 │ │ │ │ cmneq r9, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r9, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a8478 <__cxa_atexit@plt+0x6964c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1727655,15 +1727655,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6a926c <__cxa_atexit@plt+0x6972bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 6a9270 <__cxa_atexit@plt+0x6972c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #0, 20 │ │ │ │ cmneq r9, #248, 18 @ 0x3e0000 │ │ │ │ cmneq r9, #4, 24 @ 0x400 │ │ │ │ cmpeq r9, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1729629,15 +1729629,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6ab144 <__cxa_atexit@plt+0x699194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 6ab148 <__cxa_atexit@plt+0x699198> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #40, 22 @ 0xa000 │ │ │ │ cmneq r9, #32, 22 @ 0x8000 │ │ │ │ cmneq r9, #44, 26 @ 0xb00 │ │ │ │ cmpeq r9, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1736094,15 +1736094,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6b1648 <__cxa_atexit@plt+0x69f698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 6b164c <__cxa_atexit@plt+0x69f69c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #36, 12 @ 0x2400000 │ │ │ │ cmneq r9, #28, 12 @ 0x1c00000 │ │ │ │ cmneq r9, #40, 16 @ 0x280000 │ │ │ │ cmpeq r8, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1737828,15 +1737828,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r8, #32, 22 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ cmneq r9, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b3190 <__cxa_atexit@plt+0x6a11e0> │ │ │ │ ldr r8, [pc, #36] @ 6b3198 <__cxa_atexit@plt+0x6a11e8> │ │ │ │ @@ -1738617,15 +1738617,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r8, #204, 28 @ 0xcc0 │ │ │ │ cmneq r9, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b3e1c <__cxa_atexit@plt+0x6a1e6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1742861,15 +1742861,15 @@ │ │ │ │ cmneq r8, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ cmneq r8, #148, 24 @ 0x9400 │ │ │ │ cmneq r8, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b8074 <__cxa_atexit@plt+0x6a60c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1742902,15 +1742902,15 @@ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ cmneq r8, #12, 24 @ 0xc00 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ cmneq r8, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 11143b8 <__cxa_atexit@plt+0x1102408> │ │ │ │ + b 11143c8 <__cxa_atexit@plt+0x1102418> │ │ │ │ cmpeq r8, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b8118 <__cxa_atexit@plt+0x6a6168> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1743216,15 +1743216,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq r8, #0, 14 │ │ │ │ cmneq r8, #48, 18 @ 0xc0000 │ │ │ │ cmneq r8, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b85f8 <__cxa_atexit@plt+0x6a6648> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1743356,15 +1743356,15 @@ │ │ │ │ cmneq r8, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ cmneq r8, #216, 8 @ 0xd8000000 │ │ │ │ cmneq r8, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b8830 <__cxa_atexit@plt+0x6a6880> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1744250,15 +1744250,15 @@ │ │ │ │ cmneq r8, #248, 12 @ 0xf800000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ cmneq r8, #224, 12 @ 0xe000000 │ │ │ │ cmneq r8, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b9628 <__cxa_atexit@plt+0x6a7678> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1744527,15 +1744527,15 @@ │ │ │ │ cmneq r8, #172, 4 @ 0xc000000a │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ cmneq r8, #140, 4 @ 0xc0000008 │ │ │ │ cmneq r8, #204, 30 @ 0x330 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ cmpeq r8, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b9a84 <__cxa_atexit@plt+0x6a7ad4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1744599,15 +1744599,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b9b20 <__cxa_atexit@plt+0x6a7b70> │ │ │ │ ldr r3, [pc, #24] @ 6b9b28 <__cxa_atexit@plt+0x6a7b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 11143b8 <__cxa_atexit@plt+0x1102408> │ │ │ │ + b 11143c8 <__cxa_atexit@plt+0x1102418> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r8, #44, 2 │ │ │ │ cmpeq r8, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1750184,15 +1750184,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #36] @ 6bf274 <__cxa_atexit@plt+0x6ad2c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 6bf278 <__cxa_atexit@plt+0x6ad2c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r8, #4, 20 @ 0x4000 │ │ │ │ cmneq r8, #244, 18 @ 0x3d0000 │ │ │ │ cmneq r8, #248, 20 @ 0xf8000 │ │ │ │ cmneq r8, #136, 28 @ 0x880 │ │ │ │ cmpeq r7, #60, 12 @ 0x3c00000 │ │ │ │ @@ -1760518,15 +1760518,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #28] @ 6c93f4 <__cxa_atexit@plt+0x6b7444> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dd4 <__cxa_atexit@plt+0x7c1e24> │ │ │ │ + b 7d3de4 <__cxa_atexit@plt+0x7c1e34> │ │ │ │ ldr r7, [pc, #20] @ 6c93f8 <__cxa_atexit@plt+0x6b7448> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r7, #164, 16 @ 0xa40000 │ │ │ │ cmneq r7, #248 @ 0xf8 │ │ │ │ @@ -1765815,15 +1765815,15 @@ │ │ │ │ bcc 6ce6a0 <__cxa_atexit@plt+0x6bc6f0> │ │ │ │ ldr r3, [pc, #28] @ 6ce6a8 <__cxa_atexit@plt+0x6bc6f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 6ce6ac <__cxa_atexit@plt+0x6bc6fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d7c <__cxa_atexit@plt+0x7c1dcc> │ │ │ │ + b 7d3d8c <__cxa_atexit@plt+0x7c1ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, #176, 10 @ 0x2c000000 │ │ │ │ cmneq r7, #160 @ 0xa0 │ │ │ │ cmpeq r7, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -1765976,15 +1765976,15 @@ │ │ │ │ bcc 6ce924 <__cxa_atexit@plt+0x6bc974> │ │ │ │ ldr r3, [pc, #28] @ 6ce92c <__cxa_atexit@plt+0x6bc97c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 6ce930 <__cxa_atexit@plt+0x6bc980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d7c <__cxa_atexit@plt+0x7c1dcc> │ │ │ │ + b 7d3d8c <__cxa_atexit@plt+0x7c1ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, #44, 6 @ 0xb0000000 │ │ │ │ cmneq r7, #28, 28 @ 0x1c0 │ │ │ │ cmpeq r7, #148 @ 0x94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1766808,15 +1766808,15 @@ │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 6cf62c <__cxa_atexit@plt+0x6bd67c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #16] @ 6cf630 <__cxa_atexit@plt+0x6bd680> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, #132, 24 @ 0x8400 │ │ │ │ cmneq r7, #172, 12 @ 0xac00000 │ │ │ │ cmneq r7, #164, 12 @ 0xa400000 │ │ │ │ cmpeq r7, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1767019,15 +1767019,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6cf97c <__cxa_atexit@plt+0x6bd9cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 6cf980 <__cxa_atexit@plt+0x6bd9d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 6cf984 <__cxa_atexit@plt+0x6bd9d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ + b 7d3d6c <__cxa_atexit@plt+0x7c1dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, #244, 4 @ 0x4000000f │ │ │ │ cmneq r7, #228, 4 @ 0x4000000e │ │ │ │ cmneq r7, #112, 22 @ 0x1c000 │ │ │ │ cmneq r7, #172, 22 @ 0x2b000 │ │ │ │ cmpeq r7, #24 │ │ │ │ @@ -1768980,15 +1768980,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6d1820 <__cxa_atexit@plt+0x6bf870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 6d1824 <__cxa_atexit@plt+0x6bf874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, #76, 8 @ 0x4c000000 │ │ │ │ cmneq r7, #68, 8 @ 0x44000000 │ │ │ │ cmneq r7, #96, 12 @ 0x6000000 │ │ │ │ cmpeq r6, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1771263,29 +1771263,29 @@ │ │ │ │ cmp r3, fp │ │ │ │ bcc 6d3bc0 <__cxa_atexit@plt+0x6c1c10> │ │ │ │ ldr r3, [pc, #24] @ 6d3bc8 <__cxa_atexit@plt+0x6c1c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 11141e0 <__cxa_atexit@plt+0x1102230> │ │ │ │ + b 11141f0 <__cxa_atexit@plt+0x1102240> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r6, #140 @ p-variant is OBSOLETE @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6d3bf8 <__cxa_atexit@plt+0x6c1c48> │ │ │ │ ldr r3, [pc, #24] @ 6d3c00 <__cxa_atexit@plt+0x6c1c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 1113678 <__cxa_atexit@plt+0x11016c8> │ │ │ │ + b 1113688 <__cxa_atexit@plt+0x11016d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r6, #84 @ p-variant is OBSOLETE @ 0x54 │ │ │ │ cmpeq r6, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1774273,15 +1774273,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6d6ad4 <__cxa_atexit@plt+0x6c4b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 6d6ad8 <__cxa_atexit@plt+0x6c4b28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3ddc <__cxa_atexit@plt+0x7c1e2c> │ │ │ │ + b 7d3dec <__cxa_atexit@plt+0x7c1e3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r6, #152, 2 @ 0x26 │ │ │ │ cmneq r6, #144, 2 @ 0x24 │ │ │ │ cmnpeq r6, #20, 16 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ cmpeq r6, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1791838,15 +1791838,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b6c <__cxa_atexit@plt+0x7c1bbc> │ │ │ │ ldr r3, [pc, #32] @ 6e7d4c <__cxa_atexit@plt+0x6d5d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffeb74 │ │ │ │ cmneq r5, #64, 30 @ 0x100 │ │ │ │ cmneq r5, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmpeq r5, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ @@ -1794424,15 +1794424,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #60] @ 6ea5d0 <__cxa_atexit@plt+0x6d8620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r8, [pc, #52] @ 6ea5d4 <__cxa_atexit@plt+0x6d8624> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ cmneq r5, #192 @ 0xc0 │ │ │ │ cmneq r5, #156 @ 0x9c │ │ │ │ cmneq r5, #144 @ 0x90 │ │ │ │ cmneq r5, #144, 14 @ 0x2400000 │ │ │ │ @@ -1797230,15 +1797230,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 6ed188 <__cxa_atexit@plt+0x6db1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 6ed18c <__cxa_atexit@plt+0x6db1dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, #228, 20 @ 0xe4000 │ │ │ │ cmneq r5, #220, 20 @ 0xdc000 │ │ │ │ cmneq r5, #248, 24 @ 0xf800 │ │ │ │ cmpeq r5, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1813434,15 +1813434,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #28] @ 6fceb8 <__cxa_atexit@plt+0x6eaf08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ cmneq r4, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ cmpeq r4, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1818098,15 +1818098,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 701798 <__cxa_atexit@plt+0x6ef7e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ cmneq r4, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ cmpeq r4, #156 @ 0x9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1834426,15 +1834426,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 7116c0 <__cxa_atexit@plt+0x6ff710> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ cmneq r3, #248, 14 @ 0x3e00000 │ │ │ │ cmneq r3, #156, 24 @ 0x9c00 │ │ │ │ cmneq r3, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ cmpeq r3, #52, 28 @ 0x340 │ │ │ │ @@ -1837428,15 +1837428,15 @@ │ │ │ │ bcc 714594 <__cxa_atexit@plt+0x7025e4> │ │ │ │ ldr r3, [pc, #28] @ 71459c <__cxa_atexit@plt+0x7025ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 7145a0 <__cxa_atexit@plt+0x7025f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #188, 12 @ 0xbc00000 │ │ │ │ cmneq r2, #224, 16 @ 0xe00000 │ │ │ │ cmpeq r3, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1837560,15 +1837560,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 7147b4 <__cxa_atexit@plt+0x702804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #36] @ 7147b8 <__cxa_atexit@plt+0x702808> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2, r3, r7} │ │ │ │ ldr r8, [pc, #28] @ 7147bc <__cxa_atexit@plt+0x70280c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ + b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #236, 8 @ 0xec000000 │ │ │ │ cmneq r2, #184, 8 @ 0xb8000000 │ │ │ │ cmneq r3, #40, 24 @ 0x2800 │ │ │ │ cmneq r3, #28, 24 @ 0x1c00 │ │ │ │ cmneq r2, #16, 26 @ 0x400 │ │ │ │ @@ -1840563,15 +1840563,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r6] │ │ │ │ ldr r3, [pc, #36] @ 7176a4 <__cxa_atexit@plt+0x7056f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #28] @ 7176a8 <__cxa_atexit@plt+0x7056f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ cmneq r2, #44, 14 @ 0xb00000 │ │ │ │ cmneq r2, #64, 12 @ 0x4000000 │ │ │ │ cmneq r2, #56, 12 @ 0x3800000 │ │ │ │ @@ -1841965,15 +1841965,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r3, [pc, #20] @ 718c7c <__cxa_atexit@plt+0x706ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #12] @ 718c80 <__cxa_atexit@plt+0x706cd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ cmneq r2, #64, 2 │ │ │ │ cmneq r2, #88 @ 0x58 │ │ │ │ cmneq r2, #80 @ 0x50 │ │ │ │ cmpeq r2, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -1842225,15 +1842225,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 719094 <__cxa_atexit@plt+0x7070e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ cmneq r2, #228, 22 @ 0x39000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ cmpeq r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1843860,15 +1843860,15 @@ │ │ │ │ bcc 71aa14 <__cxa_atexit@plt+0x708a64> │ │ │ │ ldr r3, [pc, #28] @ 71aa1c <__cxa_atexit@plt+0x708a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #16] @ 71aa20 <__cxa_atexit@plt+0x708a70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ cmneq r2, #96, 8 @ 0x60000000 │ │ │ │ cmpeq r2, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1845807,15 +1845807,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 71c88c <__cxa_atexit@plt+0x70a8dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #20] @ 71c890 <__cxa_atexit@plt+0x70a8e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r2, #224, 6 @ 0x80000003 │ │ │ │ cmneq r2, #216, 6 @ 0x60000003 │ │ │ │ cmneq r2, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1846278,15 +1846278,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r1, r6, #7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 71cffc <__cxa_atexit@plt+0x70b04c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ cmneq r2, #172, 24 @ 0xac00 │ │ │ │ cmpeq r2, #200, 28 @ 0xc80 │ │ │ │ @@ -1846661,15 +1846661,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r3, r6, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 71d5f8 <__cxa_atexit@plt+0x70b648> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ cmpeq r2, #208, 16 @ 0xd00000 │ │ │ │ cmneq r2, #148, 12 @ 0x9400000 │ │ │ │ @@ -1857165,15 +1857165,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #28] @ 727a10 <__cxa_atexit@plt+0x715a60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d9c <__cxa_atexit@plt+0x7c1dec> │ │ │ │ + b 7d3dac <__cxa_atexit@plt+0x7c1dfc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ cmneq r1, #100, 4 @ 0x40000006 │ │ │ │ cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ @@ -1857348,15 +1857348,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 727ce4 <__cxa_atexit@plt+0x715d34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #36] @ 727ce8 <__cxa_atexit@plt+0x715d38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2, r3, r7} │ │ │ │ ldr r8, [pc, #28] @ 727cec <__cxa_atexit@plt+0x715d3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d4c <__cxa_atexit@plt+0x7c1d9c> │ │ │ │ + b 7d3d5c <__cxa_atexit@plt+0x7c1dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r1, #188, 30 @ 0x2f0 │ │ │ │ cmneq r1, #136, 30 @ 0x220 │ │ │ │ cmneq r1, #248, 12 @ 0xf800000 │ │ │ │ cmneq r1, #236, 12 @ 0xec00000 │ │ │ │ cmneq r1, #224, 14 @ 0x3800000 │ │ │ │ @@ -1857470,15 +1857470,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 727ecc <__cxa_atexit@plt+0x715f1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 727ed0 <__cxa_atexit@plt+0x715f20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3de4 <__cxa_atexit@plt+0x7c1e34> │ │ │ │ + b 7d3df4 <__cxa_atexit@plt+0x7c1e44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r1, #212, 26 @ 0x3500 │ │ │ │ cmneq r1, #160, 26 @ 0x2800 │ │ │ │ cmneq r1, #176, 10 @ 0x2c000000 │ │ │ │ cmneq r1, #248, 10 @ 0x3e000000 │ │ │ │ cmpeq r1, #116, 22 @ 0x1d000 │ │ │ │ @@ -1860877,15 +1860877,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #36] @ 72b408 <__cxa_atexit@plt+0x719458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 72b40c <__cxa_atexit@plt+0x71945c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r1, #112, 16 @ 0x700000 │ │ │ │ cmneq r1, #96, 16 @ 0x600000 │ │ │ │ cmneq r1, #100, 18 @ 0x190000 │ │ │ │ cmneq r1, #244, 24 @ 0xf400 │ │ │ │ cmpeq r1, #136, 6 @ 0x20000002 │ │ │ │ @@ -1861075,15 +1861075,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #36] @ 72b720 <__cxa_atexit@plt+0x719770> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 72b724 <__cxa_atexit@plt+0x719774> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r1, #88, 10 @ 0x16000000 │ │ │ │ cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ cmneq r1, #76, 12 @ 0x4c00000 │ │ │ │ cmneq r1, #220, 18 @ 0x370000 │ │ │ │ cmpeq r1, #112 @ 0x70 │ │ │ │ @@ -1872152,15 +1872152,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #56] @ 73644c <__cxa_atexit@plt+0x72449c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #48] @ 736450 <__cxa_atexit@plt+0x7244a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ cmneq r0, #56, 28 @ 0x380 │ │ │ │ cmneq r0, #4, 18 @ 0x10000 │ │ │ │ @@ -1872770,15 +1872770,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 736dec <__cxa_atexit@plt+0x724e3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r3, r6, #14 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 1181ee4 <__cxa_atexit@plt+0x116ff34> │ │ │ │ + b 1181ef4 <__cxa_atexit@plt+0x116ff44> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ cmneq r0, #196, 28 @ 0xc40 │ │ │ │ cmpeq r1, #244, 28 @ 0xf40 │ │ │ │ @@ -1874689,15 +1874689,15 @@ │ │ │ │ str r8, [r3, #-24]! @ 0xffffffe8 │ │ │ │ sub r2, r6, #7 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #40] @ 738bec <__cxa_atexit@plt+0x726c3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ cmneq r0, #216 @ 0xd8 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @@ -1875403,15 +1875403,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 739700 <__cxa_atexit@plt+0x727750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 739704 <__cxa_atexit@plt+0x727754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 7d3dec <__cxa_atexit@plt+0x7c1e3c> │ │ │ │ + b 7d3dfc <__cxa_atexit@plt+0x7c1e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmpeq r0, #68, 4 @ 0x40000004 │ │ │ │ cmneq r0, #108, 10 @ 0x1b000000 │ │ │ │ cmneq r0, #92, 10 @ 0x17000000 │ │ │ │ cmneq r0, #232, 26 @ 0x3a00 │ │ │ │ cmppeq r0, #4, 4 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ @@ -1876193,15 +1876193,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #36] @ 73a358 <__cxa_atexit@plt+0x7283a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #24] @ 73a35c <__cxa_atexit@plt+0x7283ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r0, #40, 18 @ 0xa0000 │ │ │ │ cmneq r0, #152, 18 @ 0x260000 │ │ │ │ cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ cmneq r0, #128, 18 @ 0x200000 │ │ │ │ cmpeq r0, #232, 6 @ 0xa0000003 │ │ │ │ @@ -1882866,15 +1882866,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 740b9c <__cxa_atexit@plt+0x72ebec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 740ba0 <__cxa_atexit@plt+0x72ebf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 7d3dec <__cxa_atexit@plt+0x7c1e3c> │ │ │ │ + b 7d3dfc <__cxa_atexit@plt+0x7c1e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmpeq r0, #168, 26 @ 0x2a00 │ │ │ │ cmneq r0, #208 @ 0xd0 │ │ │ │ cmneq r0, #192 @ 0xc0 │ │ │ │ cmneq r0, #76, 18 @ 0x130000 │ │ │ │ cmpeq r0, #40, 12 @ 0x2800000 │ │ │ │ @@ -1886267,15 +1886267,15 @@ │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r3, [pc, #36] @ 7440c4 <__cxa_atexit@plt+0x732114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #28] @ 7440c8 <__cxa_atexit@plt+0x732118> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ cmpeq r0, #144, 18 @ 0x240000 │ │ │ │ cmneq pc, #32, 24 @ 0x2000 │ │ │ │ msreq SPSR_fsxc, #184, 6 @ 0xe0000002 │ │ │ │ @@ -1886495,15 +1886495,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 744468 <__cxa_atexit@plt+0x7324b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 74446c <__cxa_atexit@plt+0x7324bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #144, 16 @ 0x900000 │ │ │ │ cmneq pc, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @@ -1886608,15 +1886608,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 74462c <__cxa_atexit@plt+0x73267c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 744630 <__cxa_atexit@plt+0x732680> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #204, 12 @ 0xcc00000 │ │ │ │ cmneq pc, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @@ -1887915,15 +1887915,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r1, r6, #7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 745a90 <__cxa_atexit@plt+0x733ae0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ cmneq pc, #24, 4 @ 0x80000001 │ │ │ │ cmpeq r0, #212, 30 @ 0x350 │ │ │ │ @@ -1888011,15 +1888011,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r1, r6, #7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 745c10 <__cxa_atexit@plt+0x733c60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ cmneq pc, #152 @ 0x98 │ │ │ │ cmpeq r0, #84, 28 @ 0x540 │ │ │ │ @@ -1888110,15 +1888110,15 @@ │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r1, r6, #7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 745d9c <__cxa_atexit@plt+0x733dec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ cmneq pc, #12, 30 @ 0x30 │ │ │ │ cmpeq r0, #200, 24 @ 0xc800 │ │ │ │ @@ -1888462,15 +1888462,15 @@ │ │ │ │ str r9, [r3, #-28]! @ 0xffffffe4 │ │ │ │ sub r2, r6, #7 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #40] @ 746320 <__cxa_atexit@plt+0x734370> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ cmneq pc, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @@ -1890620,15 +1890620,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 7484c0 <__cxa_atexit@plt+0x736510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [pc, #20] @ 7484c4 <__cxa_atexit@plt+0x736514> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3df4 <__cxa_atexit@plt+0x7c1e44> │ │ │ │ + b 7d3e04 <__cxa_atexit@plt+0x7c1e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #180, 14 @ 0x2d00000 │ │ │ │ cmneq pc, #200, 14 @ 0x3200000 │ │ │ │ cmneq pc, #144, 30 @ 0x240 │ │ │ │ cmpeq r0, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1890660,15 +1890660,15 @@ │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 748574 <__cxa_atexit@plt+0x7365c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dfc <__cxa_atexit@plt+0x7c1e4c> │ │ │ │ + b 7d3e0c <__cxa_atexit@plt+0x7c1e5c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ cmneq pc, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @@ -1892148,15 +1892148,15 @@ │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #76] @ 749cd0 <__cxa_atexit@plt+0x737d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #68] @ 749cd4 <__cxa_atexit@plt+0x737d24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 749cac <__cxa_atexit@plt+0x737cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmpeq r0, #124, 8 @ 0x7c000000 │ │ │ │ @@ -1893500,15 +1893500,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 7d3b14 <__cxa_atexit@plt+0x7c1b64> │ │ │ │ ldr r3, [pc, #28] @ 74b1c0 <__cxa_atexit@plt+0x739210> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ cmneq pc, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ movteq pc, #61504 @ 0xf040 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -1895563,15 +1895563,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 74d20c <__cxa_atexit@plt+0x73b25c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ cmneq pc, #108, 20 @ 0x6c000 │ │ │ │ @@ -1895792,15 +1895792,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 74d5a0 <__cxa_atexit@plt+0x73b5f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d34 <__cxa_atexit@plt+0x7c1d84> │ │ │ │ + b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #0, 14 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ cmneq pc, #216, 12 @ 0xd800000 │ │ │ │ @@ -1900495,15 +1900495,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #96] @ 751f50 <__cxa_atexit@plt+0x73ffa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #88] @ 751f54 <__cxa_atexit@plt+0x73ffa4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 751f2c <__cxa_atexit@plt+0x73ff7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #28] @ 751f30 <__cxa_atexit@plt+0x73ff80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -1900942,15 +1900942,15 @@ │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #60] @ 752628 <__cxa_atexit@plt+0x740678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #52] @ 75262c <__cxa_atexit@plt+0x74067c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq pc, #200, 12 @ 0xc800000 │ │ │ │ cmneq pc, #56, 24 @ 0x3800 │ │ │ │ @@ -1901150,15 +1901150,15 @@ │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #60] @ 752968 <__cxa_atexit@plt+0x7409b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #52] @ 75296c <__cxa_atexit@plt+0x7409bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq pc, #136, 6 @ 0x20000002 │ │ │ │ cmneq pc, #16, 18 @ 0x40000 │ │ │ │ @@ -1917184,15 +1917184,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #12]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 7623e4 <__cxa_atexit@plt+0x750434> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3e04 <__cxa_atexit@plt+0x7c1e54> │ │ │ │ + b 7d3e14 <__cxa_atexit@plt+0x7c1e64> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @@ -1946798,15 +1946798,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #28] @ 77f288 <__cxa_atexit@plt+0x76d2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ cmneq ip, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ movteq sp, #51852 @ 0xca8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -1955918,15 +1955918,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #64] @ 788128 <__cxa_atexit@plt+0x776178> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #52] @ 78812c <__cxa_atexit@plt+0x77617c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #212, 22 @ 0x35000 │ │ │ │ cmneq fp, #144, 2 @ 0x24 │ │ │ │ cmneq fp, #40, 24 @ 0x2800 │ │ │ │ @@ -1957058,15 +1957058,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 7892d8 <__cxa_atexit@plt+0x777328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 7892dc <__cxa_atexit@plt+0x77732c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r8, [pc, #24] @ 7892e0 <__cxa_atexit@plt+0x777330> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #152, 18 @ 0x260000 │ │ │ │ cmneq fp, #136, 18 @ 0x220000 │ │ │ │ cmneq fp, #56, 16 @ 0x380000 │ │ │ │ cmneq fp, #252, 18 @ 0x3f0000 │ │ │ │ movteq r5, #51364 @ 0xc8a4 │ │ │ │ @@ -1973287,15 +1973287,15 @@ │ │ │ │ b 7d3bcc <__cxa_atexit@plt+0x7c1c1c> │ │ │ │ ldr r3, [pc, #32] @ 79906c <__cxa_atexit@plt+0x7870bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ @ instruction: 0xffffeb7c │ │ │ │ cmneq sl, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ movteq r6, #46164 @ 0xb454 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1994842,15 +1994842,15 @@ │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [pc, #64] @ 7ae15c <__cxa_atexit@plt+0x79c1ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #56] @ 7ae160 <__cxa_atexit@plt+0x79c1b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 7d3b24 <__cxa_atexit@plt+0x7c1b74> │ │ │ │ movteq pc, #40400 @ 0x9dd0 @ │ │ │ │ cmneq r9, #208, 22 @ 0x34000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff16c │ │ │ │ @@ -1997501,15 +1997501,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ ldr r8, [pc, #32] @ 7b0ad4 <__cxa_atexit@plt+0x79eb24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3dfc <__cxa_atexit@plt+0x7c1e4c> │ │ │ │ + b 7d3e0c <__cxa_atexit@plt+0x7c1e5c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r9, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ cmneq r9, #200, 2 @ 0x32 │ │ │ │ @@ -2008460,15 +2008460,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 7bb61c <__cxa_atexit@plt+0x7a966c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 7bb620 <__cxa_atexit@plt+0x7a9670> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r8, #188, 12 @ 0xbc00000 │ │ │ │ cmneq r8, #128, 24 @ 0x8000 │ │ │ │ cmneq r8, #20, 14 @ 0x500000 │ │ │ │ @@ -2008875,15 +2008875,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 7bbc90 <__cxa_atexit@plt+0x7a9ce0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r8, #72 @ 0x48 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @@ -2014081,15 +2014081,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [pc, #60] @ 7c0df0 <__cxa_atexit@plt+0x7aee40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r8, [pc, #48] @ 7c0df4 <__cxa_atexit@plt+0x7aee44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ + b 7d3d64 <__cxa_atexit@plt+0x7c1db4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r8, #232, 28 @ 0xe80 │ │ │ │ cmneq r8, #196, 16 @ 0xc40000 │ │ │ │ cmneq r8, #64, 30 @ 0x100 │ │ │ │ @@ -2018845,15 +2018845,15 @@ │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r3, r6, #23 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str ip, [r5, #12] │ │ │ │ ldr r8, [pc, #32] @ 7c5854 <__cxa_atexit@plt+0x7b38a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ cmneq r7, #80, 8 @ 0x50000000 │ │ │ │ cmneq r7, #168, 8 @ 0xa8000000 │ │ │ │ @@ -2022393,15 +2022393,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r8, [pc, #36] @ 7c8fc8 <__cxa_atexit@plt+0x7b7018> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d3d94 <__cxa_atexit@plt+0x7c1de4> │ │ │ │ + b 7d3da4 <__cxa_atexit@plt+0x7c1df4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @@ -2023741,15 +2023741,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 7d3bd4 <__cxa_atexit@plt+0x7c1c24> │ │ │ │ ldr r3, [pc, #28] @ 7ca4c4 <__cxa_atexit@plt+0x7b8514> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 7d3d44 <__cxa_atexit@plt+0x7c1d94> │ │ │ │ + b 7d3d54 <__cxa_atexit@plt+0x7c1da4> │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ cmneq r7, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ movteq r2, #36436 @ 0x8e54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -2033356,1418 +2033356,1422 @@ │ │ │ │ @ instruction: 0x0323b0f9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3af0 <__cxa_atexit@plt+0x7c1b40> │ │ │ │ - orreq r8, fp, #176, 8 @ 0xb0000000 │ │ │ │ + orreq r8, fp, #200, 8 @ 0xc8000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3af8 <__cxa_atexit@plt+0x7c1b48> │ │ │ │ - orreq r8, fp, #176, 10 @ 0x2c000000 │ │ │ │ + orreq r8, fp, #200, 10 @ 0x32000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b00 <__cxa_atexit@plt+0x7c1b50> │ │ │ │ - orreq r8, r3, #84, 10 @ 0x15000000 │ │ │ │ + orreq r8, r3, #108, 10 @ 0x1b000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b08 <__cxa_atexit@plt+0x7c1b58> │ │ │ │ - orreq r7, fp, #20, 26 @ 0x500 │ │ │ │ + orreq r7, fp, #44, 26 @ 0xb00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b10 <__cxa_atexit@plt+0x7c1b60> │ │ │ │ - orreq r4, sl, #44, 4 @ 0xc0000002 │ │ │ │ + orreq r4, sl, #68, 4 @ 0x40000004 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b18 <__cxa_atexit@plt+0x7c1b68> │ │ │ │ - orreq r8, fp, #216, 14 @ 0x3600000 │ │ │ │ + orreq r8, fp, #240, 14 @ 0x3c00000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b20 <__cxa_atexit@plt+0x7c1b70> │ │ │ │ - cmneq r1, #52, 30 @ 0xd0 │ │ │ │ + cmneq r1, #76, 30 @ 0x130 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b28 <__cxa_atexit@plt+0x7c1b78> │ │ │ │ - orreq sl, sl, #92, 8 @ 0x5c000000 │ │ │ │ + orreq sl, sl, #116, 8 @ 0x74000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b30 <__cxa_atexit@plt+0x7c1b80> │ │ │ │ - cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #140, 26 @ 0x2300 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b38 <__cxa_atexit@plt+0x7c1b88> │ │ │ │ - cmneq r1, #148, 24 @ 0x9400 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b40 <__cxa_atexit@plt+0x7c1b90> │ │ │ │ - cmneq r5, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r5, #84, 10 @ 0x15000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b48 <__cxa_atexit@plt+0x7c1b98> │ │ │ │ - orreq r8, r3, #228, 8 @ 0xe4000000 │ │ │ │ + orreq r8, r3, #252, 8 @ 0xfc000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b50 <__cxa_atexit@plt+0x7c1ba0> │ │ │ │ - orreq r8, r3, #116, 8 @ 0x74000000 │ │ │ │ + orreq r8, r3, #140, 8 @ 0x8c000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b58 <__cxa_atexit@plt+0x7c1ba8> │ │ │ │ - teqeq pc, #76, 24 @ 0x4c00 │ │ │ │ + teqeq pc, #156, 24 @ 0x9c00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b60 <__cxa_atexit@plt+0x7c1bb0> │ │ │ │ - cmneq r1, #228, 26 @ 0x3900 │ │ │ │ + cmneq r1, #252, 26 @ 0x3f00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b68 <__cxa_atexit@plt+0x7c1bb8> │ │ │ │ - cmneq r5, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r5, #196, 10 @ 0x31000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b70 <__cxa_atexit@plt+0x7c1bc0> │ │ │ │ - orreq r8, fp, #96, 20 @ 0x60000 │ │ │ │ + orreq r8, fp, #120, 20 @ 0x78000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b78 <__cxa_atexit@plt+0x7c1bc8> │ │ │ │ - cmneq r1, #4, 26 @ 0x100 │ │ │ │ + cmneq r1, #28, 26 @ 0x700 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b80 <__cxa_atexit@plt+0x7c1bd0> │ │ │ │ - orreq r8, r3, #4, 8 @ 0x4000000 │ │ │ │ + orreq r8, r3, #28, 8 @ 0x1c000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b88 <__cxa_atexit@plt+0x7c1bd8> │ │ │ │ - orreq r8, r3, #36, 6 @ 0x90000000 │ │ │ │ + orreq r8, r3, #60, 6 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b90 <__cxa_atexit@plt+0x7c1be0> │ │ │ │ - teqeq pc, #252, 20 @ 0xfc000 │ │ │ │ + teqeq pc, #76, 22 @ 0x13000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3b98 <__cxa_atexit@plt+0x7c1be8> │ │ │ │ - teqeq pc, #140, 20 @ 0x8c000 │ │ │ │ + teqeq pc, #220, 20 @ 0xdc000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3ba0 <__cxa_atexit@plt+0x7c1bf0> │ │ │ │ - teqeq sl, #44, 22 @ 0xb000 │ │ │ │ + teqeq sl, #124, 22 @ 0x1f000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3ba8 <__cxa_atexit@plt+0x7c1bf8> │ │ │ │ - @ instruction: 0x0320b6ec │ │ │ │ + @ instruction: 0x0320b654 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bb0 <__cxa_atexit@plt+0x7c1c00> │ │ │ │ - movweq r6, #63920 @ 0xf9b0 │ │ │ │ + movweq r6, #63952 @ 0xf9d0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bb8 <__cxa_atexit@plt+0x7c1c08> │ │ │ │ - orreq r7, sl, #156, 30 @ 0x270 │ │ │ │ + orreq r7, sl, #180, 30 @ 0x2d0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bc0 <__cxa_atexit@plt+0x7c1c10> │ │ │ │ - teqeq sl, #140, 10 @ 0x23000000 │ │ │ │ + teqeq sl, #220, 10 @ 0x37000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bc8 <__cxa_atexit@plt+0x7c1c18> │ │ │ │ - teqeq sl, #28, 10 @ 0x7000000 │ │ │ │ + teqeq sl, #108, 10 @ 0x1b000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bd0 <__cxa_atexit@plt+0x7c1c20> │ │ │ │ - teqeq sl, #28, 2 │ │ │ │ + teqeq sl, #108, 2 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bd8 <__cxa_atexit@plt+0x7c1c28> │ │ │ │ - teqeq sl, #140, 2 @ 0x23 │ │ │ │ + teqeq sl, #220, 2 @ 0x37 │ │ │ │ ldr pc, [pc, #-4] @ 7d3be0 <__cxa_atexit@plt+0x7c1c30> │ │ │ │ - teqeq sl, #252, 2 @ 0x3f │ │ │ │ + teqeq sl, #76, 4 @ 0xc0000004 │ │ │ │ ldr pc, [pc, #-4] @ 7d3be8 <__cxa_atexit@plt+0x7c1c38> │ │ │ │ - teqeq sl, #236, 4 @ 0xc000000e │ │ │ │ + teqeq sl, #60, 6 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bf0 <__cxa_atexit@plt+0x7c1c40> │ │ │ │ - teqeq sl, #92, 6 @ 0x70000001 │ │ │ │ + teqeq sl, #172, 6 @ 0xb0000002 │ │ │ │ ldr pc, [pc, #-4] @ 7d3bf8 <__cxa_atexit@plt+0x7c1c48> │ │ │ │ - teqeq sl, #204, 6 @ 0x30000003 │ │ │ │ + teqeq sl, #28, 8 @ 0x1c000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c00 <__cxa_atexit@plt+0x7c1c50> │ │ │ │ - teqeq sl, #60, 8 @ 0x3c000000 │ │ │ │ + teqeq sl, #140, 8 @ 0x8c000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c08 <__cxa_atexit@plt+0x7c1c58> │ │ │ │ - teqeq sl, #172, 8 @ 0xac000000 │ │ │ │ + teqeq sl, #252, 8 @ 0xfc000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c10 <__cxa_atexit@plt+0x7c1c60> │ │ │ │ - orreq r9, fp, #80 @ 0x50 │ │ │ │ + orreq r9, fp, #104 @ 0x68 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c18 <__cxa_atexit@plt+0x7c1c68> │ │ │ │ - orreq r8, fp, #52, 26 @ 0xd00 │ │ │ │ + orreq r8, fp, #76, 26 @ 0x1300 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c20 <__cxa_atexit@plt+0x7c1c70> │ │ │ │ - addseq sl, r8, #156, 30 @ 0x270 │ │ │ │ + addeq r9, r4, #56, 4 @ 0x80000003 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c28 <__cxa_atexit@plt+0x7c1c78> │ │ │ │ - addseq sl, r8, #44, 30 @ 0xb0 │ │ │ │ + addeq r9, r4, #200, 2 @ 0x32 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c30 <__cxa_atexit@plt+0x7c1c80> │ │ │ │ - addseq sl, r8, #188, 28 @ 0xbc0 │ │ │ │ + addeq r9, r4, #88, 2 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c38 <__cxa_atexit@plt+0x7c1c88> │ │ │ │ - cmneq r8, #0, 30 │ │ │ │ + cmneq r8, #24, 30 @ 0x60 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c40 <__cxa_atexit@plt+0x7c1c90> │ │ │ │ - orreq r8, r3, #196, 10 @ 0x31000000 │ │ │ │ + orreq r8, r3, #220, 10 @ 0x37000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c48 <__cxa_atexit@plt+0x7c1c98> │ │ │ │ - msreq CPSR_c, #100 @ 0x64 │ │ │ │ + msreq CPSR_c, #180 @ 0xb4 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c50 <__cxa_atexit@plt+0x7c1ca0> │ │ │ │ - cmneq r8, #144, 28 @ 0x900 │ │ │ │ + cmneq r8, #168, 28 @ 0xa80 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c58 <__cxa_atexit@plt+0x7c1ca8> │ │ │ │ - orreq r8, r3, #68, 4 @ 0x40000004 │ │ │ │ + orreq r8, r3, #92, 4 @ 0xc0000005 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c60 <__cxa_atexit@plt+0x7c1cb0> │ │ │ │ - orreq r8, r3, #180, 4 @ 0x4000000b │ │ │ │ + orreq r8, r3, #204, 4 @ 0xc000000c │ │ │ │ ldr pc, [pc, #-4] @ 7d3c68 <__cxa_atexit@plt+0x7c1cb8> │ │ │ │ - orreq r8, r3, #148, 6 @ 0x50000002 │ │ │ │ + orreq r8, r3, #172, 6 @ 0xb0000002 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c70 <__cxa_atexit@plt+0x7c1cc0> │ │ │ │ - teqeq sl, #156 @ 0x9c │ │ │ │ + teqeq sl, #236 @ 0xec │ │ │ │ ldr pc, [pc, #-4] @ 7d3c78 <__cxa_atexit@plt+0x7c1cc8> │ │ │ │ - teqeq sl, #108, 4 @ 0xc0000006 │ │ │ │ + teqeq sl, #188, 4 @ 0xc000000b │ │ │ │ ldr pc, [pc, #-4] @ 7d3c80 <__cxa_atexit@plt+0x7c1cd0> │ │ │ │ - @ instruction: 0x032d8d40 │ │ │ │ + @ instruction: 0x032d8d90 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c88 <__cxa_atexit@plt+0x7c1cd8> │ │ │ │ - @ instruction: 0x032d8db0 │ │ │ │ + @ instruction: 0x032d8e00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c90 <__cxa_atexit@plt+0x7c1ce0> │ │ │ │ - cmneq r5, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq r5, #36, 4 @ 0x40000002 │ │ │ │ ldr pc, [pc, #-4] @ 7d3c98 <__cxa_atexit@plt+0x7c1ce8> │ │ │ │ - @ instruction: 0x0320b75c │ │ │ │ + @ instruction: 0x0320b6c4 │ │ │ │ ldr pc, [pc, #-4] @ 7d3ca0 <__cxa_atexit@plt+0x7c1cf0> │ │ │ │ - teqeq r5, #0, 14 │ │ │ │ + teqeq r5, #80, 14 @ 0x1400000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3ca8 <__cxa_atexit@plt+0x7c1cf8> │ │ │ │ - @ instruction: 0x032d8bf0 │ │ │ │ + @ instruction: 0x032d8c40 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cb0 <__cxa_atexit@plt+0x7c1d00> │ │ │ │ - @ instruction: 0x032d88e0 │ │ │ │ + @ instruction: 0x032d8930 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cb8 <__cxa_atexit@plt+0x7c1d08> │ │ │ │ - @ instruction: 0x032d8800 │ │ │ │ + @ instruction: 0x032d8850 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cc0 <__cxa_atexit@plt+0x7c1d10> │ │ │ │ - teqeq sl, #220, 18 @ 0x370000 │ │ │ │ + teqeq sl, #44, 20 @ 0x2c000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cc8 <__cxa_atexit@plt+0x7c1d18> │ │ │ │ - teqeq sl, #92, 18 @ 0x170000 │ │ │ │ + teqeq sl, #172, 18 @ 0x2b0000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cd0 <__cxa_atexit@plt+0x7c1d20> │ │ │ │ - orreq r8, r3, #196, 2 @ 0x31 │ │ │ │ + orreq r8, r3, #220, 2 @ 0x37 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cd8 <__cxa_atexit@plt+0x7c1d28> │ │ │ │ - orreq r8, fp, #172, 28 @ 0xac0 │ │ │ │ + orreq r8, fp, #196, 28 @ 0xc40 │ │ │ │ ldr pc, [pc, #-4] @ 7d3ce0 <__cxa_atexit@plt+0x7c1d30> │ │ │ │ - cmneq r5, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r5, #20, 14 @ 0x500000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3ce8 <__cxa_atexit@plt+0x7c1d38> │ │ │ │ - cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r5, #116, 6 @ 0xd0000001 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cf0 <__cxa_atexit@plt+0x7c1d40> │ │ │ │ - cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r5, #132, 14 @ 0x2100000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3cf8 <__cxa_atexit@plt+0x7c1d48> │ │ │ │ - cmneq r5, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r5, #4, 16 @ 0x40000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d00 <__cxa_atexit@plt+0x7c1d50> │ │ │ │ - @ instruction: 0x032d8a30 │ │ │ │ + @ instruction: 0x032d8a80 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d08 <__cxa_atexit@plt+0x7c1d58> │ │ │ │ - teqeq pc, #204, 16 @ 0xcc0000 │ │ │ │ + teqeq pc, #28, 18 @ 0x70000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d10 <__cxa_atexit@plt+0x7c1d60> │ │ │ │ - teqeq pc, #92, 16 @ 0x5c0000 │ │ │ │ + teqeq pc, #172, 16 @ 0xac0000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d18 <__cxa_atexit@plt+0x7c1d68> │ │ │ │ - orreq sl, sl, #116, 8 @ 0x74000000 │ │ │ │ + orreq sl, sl, #140, 8 @ 0x8c000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d20 <__cxa_atexit@plt+0x7c1d70> │ │ │ │ - teqeq pc, #108, 22 @ 0x1b000 │ │ │ │ + teqeq pc, #188, 22 @ 0x2f000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d28 <__cxa_atexit@plt+0x7c1d78> │ │ │ │ - teqeq pc, #60, 18 @ 0xf0000 │ │ │ │ + teqeq pc, #140, 18 @ 0x230000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d30 <__cxa_atexit@plt+0x7c1d80> │ │ │ │ - teqeq pc, #172, 18 @ 0x2b0000 │ │ │ │ + teqeq pc, #252, 18 @ 0x3f0000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d38 <__cxa_atexit@plt+0x7c1d88> │ │ │ │ - teqeq pc, #28, 20 @ 0x1c000 │ │ │ │ + subseq fp, r9, #168, 22 @ 0x2a000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d40 <__cxa_atexit@plt+0x7c1d90> │ │ │ │ - teqeq sp, #20, 8 @ 0x14000000 │ │ │ │ + subseq fp, r9, #24, 24 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d48 <__cxa_atexit@plt+0x7c1d98> │ │ │ │ - orreq sl, sl, #8 │ │ │ │ + teqeq pc, #108, 20 @ 0x6c000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d50 <__cxa_atexit@plt+0x7c1da0> │ │ │ │ - @ instruction: 0x0320b83c │ │ │ │ + teqeq sp, #100, 8 @ 0x64000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d58 <__cxa_atexit@plt+0x7c1da8> │ │ │ │ - @ instruction: 0x032d8cd0 │ │ │ │ + orreq sl, sl, #32 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d60 <__cxa_atexit@plt+0x7c1db0> │ │ │ │ - cmneq r5, #172 @ 0xac │ │ │ │ + @ instruction: 0x0320b7a4 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d68 <__cxa_atexit@plt+0x7c1db8> │ │ │ │ - teqeq pc, #220, 22 @ 0x37000 │ │ │ │ + @ instruction: 0x032d8d20 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d70 <__cxa_atexit@plt+0x7c1dc0> │ │ │ │ - cmneq r1, #196, 28 @ 0xc40 │ │ │ │ + cmneq r5, #196 @ 0xc4 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d78 <__cxa_atexit@plt+0x7c1dc8> │ │ │ │ - teqeq sl, #236, 26 @ 0x3b00 │ │ │ │ + teqeq pc, #44, 24 @ 0x2c00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d80 <__cxa_atexit@plt+0x7c1dd0> │ │ │ │ - movteq pc, #15376 @ 0x3c10 @ │ │ │ │ + cmneq r1, #220, 28 @ 0xdc0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d88 <__cxa_atexit@plt+0x7c1dd8> │ │ │ │ - tsteq r0, #12, 30 @ 0x30 │ │ │ │ + teqeq sl, #60, 28 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3d90 <__cxa_atexit@plt+0x7c1de0> │ │ │ │ - teqeq sl, #76, 30 @ 0x130 │ │ │ │ + movteq pc, #15456 @ 0x3c60 @ │ │ │ │ ldr pc, [pc, #-4] @ 7d3d98 <__cxa_atexit@plt+0x7c1de8> │ │ │ │ - teqeq r5, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r0, #44, 30 @ 0xb0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3da0 <__cxa_atexit@plt+0x7c1df0> │ │ │ │ - cmneq r1, #84, 28 @ 0x540 │ │ │ │ + teqeq sl, #156, 30 @ 0x270 │ │ │ │ ldr pc, [pc, #-4] @ 7d3da8 <__cxa_atexit@plt+0x7c1df8> │ │ │ │ - cmneq r5, #108, 16 @ 0x6c0000 │ │ │ │ + teqeq r5, #48, 16 @ 0x300000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3db0 <__cxa_atexit@plt+0x7c1e00> │ │ │ │ - cmneq r5, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r1, #108, 28 @ 0x6c0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3db8 <__cxa_atexit@plt+0x7c1e08> │ │ │ │ - teqeq sl, #188, 20 @ 0xbc000 │ │ │ │ + cmneq r5, #132, 16 @ 0x840000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3dc0 <__cxa_atexit@plt+0x7c1e10> │ │ │ │ - teqeq sl, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r5, #4, 6 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3dc8 <__cxa_atexit@plt+0x7c1e18> │ │ │ │ - teqeq sl, #12, 24 @ 0xc00 │ │ │ │ + teqeq sl, #12, 22 @ 0x3000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3dd0 <__cxa_atexit@plt+0x7c1e20> │ │ │ │ - teqeq sl, #156, 22 @ 0x27000 │ │ │ │ + teqeq sl, #156, 20 @ 0x9c000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3dd8 <__cxa_atexit@plt+0x7c1e28> │ │ │ │ - cmneq r5, #28, 12 @ 0x1c00000 │ │ │ │ + teqeq sl, #92, 24 @ 0x5c00 │ │ │ │ ldr pc, [pc, #-4] @ 7d3de0 <__cxa_atexit@plt+0x7c1e30> │ │ │ │ - @ instruction: 0x032d8b80 │ │ │ │ + teqeq sl, #236, 22 @ 0x3b000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3de8 <__cxa_atexit@plt+0x7c1e38> │ │ │ │ - @ instruction: 0x0320b7cc │ │ │ │ + cmneq r5, #52, 12 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 7d3df0 <__cxa_atexit@plt+0x7c1e40> │ │ │ │ - cmneq r5, #60 @ 0x3c │ │ │ │ + @ instruction: 0x032d8bd0 │ │ │ │ ldr pc, [pc, #-4] @ 7d3df8 <__cxa_atexit@plt+0x7c1e48> │ │ │ │ - teqeq sp, #212, 24 @ 0xd400 │ │ │ │ + @ instruction: 0x0320b734 │ │ │ │ ldr pc, [pc, #-4] @ 7d3e00 <__cxa_atexit@plt+0x7c1e50> │ │ │ │ - teqeq sp, #244, 8 @ 0xf4000000 │ │ │ │ + cmneq r5, #84 @ 0x54 │ │ │ │ ldr pc, [pc, #-4] @ 7d3e08 <__cxa_atexit@plt+0x7c1e58> │ │ │ │ - cmneq r5, #140, 12 @ 0x8c00000 │ │ │ │ + teqeq sp, #36, 26 @ 0x900 │ │ │ │ + ldr pc, [pc, #-4] @ 7d3e10 <__cxa_atexit@plt+0x7c1e60> │ │ │ │ + teqeq sp, #68, 10 @ 0x11000000 │ │ │ │ + ldr pc, [pc, #-4] @ 7d3e18 <__cxa_atexit@plt+0x7c1e68> │ │ │ │ + cmneq r5, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d3e50 <__cxa_atexit@plt+0x7c1ea0> │ │ │ │ - ldr r3, [pc, #48] @ 7d3e58 <__cxa_atexit@plt+0x7c1ea8> │ │ │ │ + bcc 7d3e60 <__cxa_atexit@plt+0x7c1eb0> │ │ │ │ + ldr r3, [pc, #48] @ 7d3e68 <__cxa_atexit@plt+0x7c1eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7d3e5c <__cxa_atexit@plt+0x7c1eac> │ │ │ │ + ldr r2, [pc, #44] @ 7d3e6c <__cxa_atexit@plt+0x7c1ebc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d3e48 <__cxa_atexit@plt+0x7c1e98> │ │ │ │ - b 7d3e68 <__cxa_atexit@plt+0x7c1eb8> │ │ │ │ + beq 7d3e58 <__cxa_atexit@plt+0x7c1ea8> │ │ │ │ + b 7d3e78 <__cxa_atexit@plt+0x7c1ec8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #12, 28 @ 0xc0 │ │ │ │ + cmneq r6, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d3e90 <__cxa_atexit@plt+0x7c1ee0> │ │ │ │ - ldr r3, [pc, #28] @ 7d3e9c <__cxa_atexit@plt+0x7c1eec> │ │ │ │ + bhi 7d3ea0 <__cxa_atexit@plt+0x7c1ef0> │ │ │ │ + ldr r3, [pc, #28] @ 7d3eac <__cxa_atexit@plt+0x7c1efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - msreq SPSR_sx, #40, 20 @ 0x28000 │ │ │ │ - movteq sp, #30872 @ 0x7898 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + msreq SPSR_sx, #24, 20 @ 0x18000 │ │ │ │ + movteq sp, #30856 @ 0x7888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d3ed8 <__cxa_atexit@plt+0x7c1f28> │ │ │ │ - ldr r3, [pc, #32] @ 7d3ee0 <__cxa_atexit@plt+0x7c1f30> │ │ │ │ + bcc 7d3ee8 <__cxa_atexit@plt+0x7c1f38> │ │ │ │ + ldr r3, [pc, #32] @ 7d3ef0 <__cxa_atexit@plt+0x7c1f40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d3ee4 <__cxa_atexit@plt+0x7c1f34> │ │ │ │ + ldr r7, [pc, #16] @ 7d3ef4 <__cxa_atexit@plt+0x7c1f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 26 @ 0x1f00 │ │ │ │ - msreq SPSR_sx, #208, 24 @ 0xd000 │ │ │ │ + cmneq r6, #108, 26 @ 0x1b00 │ │ │ │ + msreq SPSR_sx, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e7a80 <__cxa_atexit@plt+0xd5ad0> │ │ │ │ - movteq sp, #30788 @ 0x7844 │ │ │ │ + movteq sp, #30772 @ 0x7834 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d3f8c <__cxa_atexit@plt+0x7c1fdc> │ │ │ │ + bcc 7d3f9c <__cxa_atexit@plt+0x7c1fec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d3f84 <__cxa_atexit@plt+0x7c1fd4> │ │ │ │ - ldr r3, [pc, #100] @ 7d3f94 <__cxa_atexit@plt+0x7c1fe4> │ │ │ │ + bhi 7d3f94 <__cxa_atexit@plt+0x7c1fe4> │ │ │ │ + ldr r3, [pc, #100] @ 7d3fa4 <__cxa_atexit@plt+0x7c1ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ 7d3f98 <__cxa_atexit@plt+0x7c1fe8> │ │ │ │ + ldr lr, [pc, #96] @ 7d3fa8 <__cxa_atexit@plt+0x7c1ff8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #92] @ 7d3f9c <__cxa_atexit@plt+0x7c1fec> │ │ │ │ + ldr r1, [pc, #92] @ 7d3fac <__cxa_atexit@plt+0x7c1ffc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #72] @ 7d3fa0 <__cxa_atexit@plt+0x7c1ff0> │ │ │ │ + ldr r0, [pc, #72] @ 7d3fb0 <__cxa_atexit@plt+0x7c2000> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7d3fa4 <__cxa_atexit@plt+0x7c1ff4> │ │ │ │ + ldr r7, [pc, #36] @ 7d3fb4 <__cxa_atexit@plt+0x7c2004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r6, #252, 24 @ 0xfc00 │ │ │ │ + cmneq r6, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq r6, #208, 24 @ 0xd000 │ │ │ │ + cmneq r6, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d3fd4 <__cxa_atexit@plt+0x7c2024> │ │ │ │ - ldr r3, [pc, #24] @ 7d3fdc <__cxa_atexit@plt+0x7c202c> │ │ │ │ + bcc 7d3fe4 <__cxa_atexit@plt+0x7c2034> │ │ │ │ + ldr r3, [pc, #24] @ 7d3fec <__cxa_atexit@plt+0x7c203c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #120, 24 @ 0x7800 │ │ │ │ - movteq sp, #30564 @ 0x7764 │ │ │ │ + cmneq r6, #104, 24 @ 0x6800 │ │ │ │ + movteq sp, #30548 @ 0x7754 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4064 <__cxa_atexit@plt+0x7c20b4> │ │ │ │ + bcc 7d4074 <__cxa_atexit@plt+0x7c20c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d405c <__cxa_atexit@plt+0x7c20ac> │ │ │ │ - ldr r3, [pc, #92] @ 7d406c <__cxa_atexit@plt+0x7c20bc> │ │ │ │ + bhi 7d406c <__cxa_atexit@plt+0x7c20bc> │ │ │ │ + ldr r3, [pc, #92] @ 7d407c <__cxa_atexit@plt+0x7c20cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7d4070 <__cxa_atexit@plt+0x7c20c0> │ │ │ │ + ldr r2, [pc, #88] @ 7d4080 <__cxa_atexit@plt+0x7c20d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7d4074 <__cxa_atexit@plt+0x7c20c4> │ │ │ │ + ldr r0, [pc, #64] @ 7d4084 <__cxa_atexit@plt+0x7c20d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7d4078 <__cxa_atexit@plt+0x7c20c8> │ │ │ │ + ldr r7, [pc, #32] @ 7d4088 <__cxa_atexit@plt+0x7c20d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #36, 24 @ 0x2400 │ │ │ │ + cmneq r6, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r6, #248, 22 @ 0x3e000 │ │ │ │ - movteq sp, #30256 @ 0x7630 │ │ │ │ + cmneq r6, #232, 22 @ 0x3a000 │ │ │ │ + movteq sp, #30240 @ 0x7620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d40b8 <__cxa_atexit@plt+0x7c2108> │ │ │ │ - ldr r3, [pc, #36] @ 7d40c0 <__cxa_atexit@plt+0x7c2110> │ │ │ │ + bcc 7d40c8 <__cxa_atexit@plt+0x7c2118> │ │ │ │ + ldr r3, [pc, #36] @ 7d40d0 <__cxa_atexit@plt+0x7c2120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7d40c4 <__cxa_atexit@plt+0x7c2114> │ │ │ │ + ldr r7, [pc, #24] @ 7d40d4 <__cxa_atexit@plt+0x7c2124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7d40c8 <__cxa_atexit@plt+0x7c2118> │ │ │ │ + ldr r8, [pc, #20] @ 7d40d8 <__cxa_atexit@plt+0x7c2128> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 22 @ 0x28000 │ │ │ │ - cmneq r7, #240, 4 │ │ │ │ - msreq SPSR_sx, #148, 18 @ 0x250000 │ │ │ │ - movteq sp, #30192 @ 0x75f0 │ │ │ │ + cmneq r6, #144, 22 @ 0x24000 │ │ │ │ + cmneq r7, #224, 4 │ │ │ │ + msreq SPSR_sx, #132, 18 @ 0x210000 │ │ │ │ + movteq sp, #30176 @ 0x75e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4134 <__cxa_atexit@plt+0x7c2184> │ │ │ │ + bcc 7d4144 <__cxa_atexit@plt+0x7c2194> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d412c <__cxa_atexit@plt+0x7c217c> │ │ │ │ - ldr r3, [pc, #64] @ 7d413c <__cxa_atexit@plt+0x7c218c> │ │ │ │ + bhi 7d413c <__cxa_atexit@plt+0x7c218c> │ │ │ │ + ldr r3, [pc, #64] @ 7d414c <__cxa_atexit@plt+0x7c219c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7d4140 <__cxa_atexit@plt+0x7c2190> │ │ │ │ + ldr r2, [pc, #60] @ 7d4150 <__cxa_atexit@plt+0x7c21a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ 7d4144 <__cxa_atexit@plt+0x7c2194> │ │ │ │ + ldr r7, [pc, #36] @ 7d4154 <__cxa_atexit@plt+0x7c21a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7d4148 <__cxa_atexit@plt+0x7c2198> │ │ │ │ + ldr r8, [pc, #32] @ 7d4158 <__cxa_atexit@plt+0x7c21a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #56, 22 @ 0xe000 │ │ │ │ - cmneq r6, #116, 24 @ 0x7400 │ │ │ │ - cmneq r6, #228, 26 @ 0x3900 │ │ │ │ - movteq sp, #29936 @ 0x74f0 │ │ │ │ + cmneq r6, #40, 22 @ 0xa000 │ │ │ │ + cmneq r6, #100, 24 @ 0x6400 │ │ │ │ + cmneq r6, #212, 26 @ 0x3500 │ │ │ │ + movteq sp, #29920 @ 0x74e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4188 <__cxa_atexit@plt+0x7c21d8> │ │ │ │ - ldr r8, [pc, #36] @ 7d4190 <__cxa_atexit@plt+0x7c21e0> │ │ │ │ + bcc 7d4198 <__cxa_atexit@plt+0x7c21e8> │ │ │ │ + ldr r8, [pc, #36] @ 7d41a0 <__cxa_atexit@plt+0x7c21f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d4194 <__cxa_atexit@plt+0x7c21e4> │ │ │ │ + ldr r3, [pc, #32] @ 7d41a4 <__cxa_atexit@plt+0x7c21f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4198 <__cxa_atexit@plt+0x7c21e8> │ │ │ │ + ldr r7, [pc, #20] @ 7d41a8 <__cxa_atexit@plt+0x7c21f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0323ab10 │ │ │ │ - cmneq r6, #200, 20 @ 0xc8000 │ │ │ │ - cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ - movteq sp, #29868 @ 0x74ac │ │ │ │ + @ instruction: 0x0323ab00 │ │ │ │ + cmneq r6, #184, 20 @ 0xb8000 │ │ │ │ + cmneq r6, #232, 20 @ 0xe8000 │ │ │ │ + movteq sp, #29852 @ 0x749c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d41f8 <__cxa_atexit@plt+0x7c2248> │ │ │ │ + bcc 7d4208 <__cxa_atexit@plt+0x7c2258> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d41f0 <__cxa_atexit@plt+0x7c2240> │ │ │ │ - ldr r3, [pc, #52] @ 7d4200 <__cxa_atexit@plt+0x7c2250> │ │ │ │ + bhi 7d4200 <__cxa_atexit@plt+0x7c2250> │ │ │ │ + ldr r3, [pc, #52] @ 7d4210 <__cxa_atexit@plt+0x7c2260> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7d4204 <__cxa_atexit@plt+0x7c2254> │ │ │ │ + ldr r2, [pc, #48] @ 7d4214 <__cxa_atexit@plt+0x7c2264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 7d4208 <__cxa_atexit@plt+0x7c2258> │ │ │ │ + ldr r7, [pc, #28] @ 7d4218 <__cxa_atexit@plt+0x7c2268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #104, 20 @ 0x68000 │ │ │ │ - cmneq r6, #76, 24 @ 0x4c00 │ │ │ │ - movteq sp, #29892 @ 0x74c4 │ │ │ │ + cmneq r6, #88, 20 @ 0x58000 │ │ │ │ + cmneq r6, #60, 24 @ 0x3c00 │ │ │ │ + movteq sp, #29876 @ 0x74b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4290 <__cxa_atexit@plt+0x7c22e0> │ │ │ │ + bcc 7d42a0 <__cxa_atexit@plt+0x7c22f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4288 <__cxa_atexit@plt+0x7c22d8> │ │ │ │ - ldr r3, [pc, #92] @ 7d4298 <__cxa_atexit@plt+0x7c22e8> │ │ │ │ + bhi 7d4298 <__cxa_atexit@plt+0x7c22e8> │ │ │ │ + ldr r3, [pc, #92] @ 7d42a8 <__cxa_atexit@plt+0x7c22f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7d429c <__cxa_atexit@plt+0x7c22ec> │ │ │ │ + ldr r2, [pc, #88] @ 7d42ac <__cxa_atexit@plt+0x7c22fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #76] @ 7d42a0 <__cxa_atexit@plt+0x7c22f0> │ │ │ │ + ldr r1, [pc, #76] @ 7d42b0 <__cxa_atexit@plt+0x7c2300> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #68] @ 7d42a4 <__cxa_atexit@plt+0x7c22f4> │ │ │ │ + ldr r2, [pc, #68] @ 7d42b4 <__cxa_atexit@plt+0x7c2304> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d42a8 <__cxa_atexit@plt+0x7c22f8> │ │ │ │ + ldr r8, [pc, #36] @ 7d42b8 <__cxa_atexit@plt+0x7c2308> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmneq r6, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq r6, #232, 18 @ 0x3a0000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r6, #4, 20 @ 0x4000 │ │ │ │ - cmneq r6, #8, 24 @ 0x800 │ │ │ │ - movteq sp, #29660 @ 0x73dc │ │ │ │ + cmneq r6, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r6, #248, 22 @ 0x3e000 │ │ │ │ + movteq sp, #29644 @ 0x73cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d42e8 <__cxa_atexit@plt+0x7c2338> │ │ │ │ - ldr r3, [pc, #36] @ 7d42f0 <__cxa_atexit@plt+0x7c2340> │ │ │ │ + bcc 7d42f8 <__cxa_atexit@plt+0x7c2348> │ │ │ │ + ldr r3, [pc, #36] @ 7d4300 <__cxa_atexit@plt+0x7c2350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7d42f4 <__cxa_atexit@plt+0x7c2344> │ │ │ │ + ldr r7, [pc, #24] @ 7d4304 <__cxa_atexit@plt+0x7c2354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7d42f8 <__cxa_atexit@plt+0x7c2348> │ │ │ │ + ldr r8, [pc, #20] @ 7d4308 <__cxa_atexit@plt+0x7c2358> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #112, 18 @ 0x1c0000 │ │ │ │ - cmneq r7, #192 @ 0xc0 │ │ │ │ - cmneq r7, #124, 6 @ 0xf0000001 │ │ │ │ - movteq sp, #29596 @ 0x739c │ │ │ │ + cmneq r6, #96, 18 @ 0x180000 │ │ │ │ + cmneq r7, #176 @ 0xb0 │ │ │ │ + cmneq r7, #108, 6 @ 0xb0000001 │ │ │ │ + movteq sp, #29580 @ 0x738c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4364 <__cxa_atexit@plt+0x7c23b4> │ │ │ │ + bcc 7d4374 <__cxa_atexit@plt+0x7c23c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d435c <__cxa_atexit@plt+0x7c23ac> │ │ │ │ - ldr r3, [pc, #64] @ 7d436c <__cxa_atexit@plt+0x7c23bc> │ │ │ │ + bhi 7d436c <__cxa_atexit@plt+0x7c23bc> │ │ │ │ + ldr r3, [pc, #64] @ 7d437c <__cxa_atexit@plt+0x7c23cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7d4370 <__cxa_atexit@plt+0x7c23c0> │ │ │ │ + ldr r2, [pc, #60] @ 7d4380 <__cxa_atexit@plt+0x7c23d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ 7d4374 <__cxa_atexit@plt+0x7c23c4> │ │ │ │ + ldr r7, [pc, #36] @ 7d4384 <__cxa_atexit@plt+0x7c23d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7d4378 <__cxa_atexit@plt+0x7c23c8> │ │ │ │ + ldr r8, [pc, #32] @ 7d4388 <__cxa_atexit@plt+0x7c23d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #8, 18 @ 0x20000 │ │ │ │ - cmneq r6, #68, 20 @ 0x44000 │ │ │ │ - cmneq r6, #180, 22 @ 0x2d000 │ │ │ │ - movteq sp, #29544 @ 0x7368 │ │ │ │ + cmneq r6, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r6, #52, 20 @ 0x34000 │ │ │ │ + cmneq r6, #164, 22 @ 0x29000 │ │ │ │ + movteq sp, #29528 @ 0x7358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4408 <__cxa_atexit@plt+0x7c2458> │ │ │ │ + bcc 7d4418 <__cxa_atexit@plt+0x7c2468> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4400 <__cxa_atexit@plt+0x7c2450> │ │ │ │ - ldr r3, [pc, #100] @ 7d4410 <__cxa_atexit@plt+0x7c2460> │ │ │ │ + bhi 7d4410 <__cxa_atexit@plt+0x7c2460> │ │ │ │ + ldr r3, [pc, #100] @ 7d4420 <__cxa_atexit@plt+0x7c2470> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7d4414 <__cxa_atexit@plt+0x7c2464> │ │ │ │ + ldr r2, [pc, #96] @ 7d4424 <__cxa_atexit@plt+0x7c2474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 7d4418 <__cxa_atexit@plt+0x7c2468> │ │ │ │ + ldr r0, [pc, #80] @ 7d4428 <__cxa_atexit@plt+0x7c2478> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 7d441c <__cxa_atexit@plt+0x7c246c> │ │ │ │ + ldr r2, [pc, #68] @ 7d442c <__cxa_atexit@plt+0x7c247c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d4420 <__cxa_atexit@plt+0x7c2470> │ │ │ │ + ldr r8, [pc, #36] @ 7d4430 <__cxa_atexit@plt+0x7c2480> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r6, #136, 16 @ 0x880000 │ │ │ │ + cmneq r6, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r6, #140, 16 @ 0x8c0000 │ │ │ │ - cmneq r6, #144, 20 @ 0x90000 │ │ │ │ - movteq sp, #29208 @ 0x7218 │ │ │ │ + cmneq r6, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r6, #128, 20 @ 0x80000 │ │ │ │ + movteq sp, #29192 @ 0x7208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4460 <__cxa_atexit@plt+0x7c24b0> │ │ │ │ - ldr r8, [pc, #36] @ 7d4468 <__cxa_atexit@plt+0x7c24b8> │ │ │ │ + bcc 7d4470 <__cxa_atexit@plt+0x7c24c0> │ │ │ │ + ldr r8, [pc, #36] @ 7d4478 <__cxa_atexit@plt+0x7c24c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d446c <__cxa_atexit@plt+0x7c24bc> │ │ │ │ + ldr r3, [pc, #32] @ 7d447c <__cxa_atexit@plt+0x7c24cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4470 <__cxa_atexit@plt+0x7c24c0> │ │ │ │ + ldr r7, [pc, #20] @ 7d4480 <__cxa_atexit@plt+0x7c24d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0323a83a │ │ │ │ - cmneq r6, #240, 14 @ 0x3c00000 │ │ │ │ - cmneq r6, #32, 16 @ 0x200000 │ │ │ │ - movteq sp, #29140 @ 0x71d4 │ │ │ │ + @ instruction: 0x0323a82a │ │ │ │ + cmneq r6, #224, 14 @ 0x3800000 │ │ │ │ + cmneq r6, #16, 16 @ 0x100000 │ │ │ │ + movteq sp, #29124 @ 0x71c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d44d0 <__cxa_atexit@plt+0x7c2520> │ │ │ │ + bcc 7d44e0 <__cxa_atexit@plt+0x7c2530> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d44c8 <__cxa_atexit@plt+0x7c2518> │ │ │ │ - ldr r3, [pc, #52] @ 7d44d8 <__cxa_atexit@plt+0x7c2528> │ │ │ │ + bhi 7d44d8 <__cxa_atexit@plt+0x7c2528> │ │ │ │ + ldr r3, [pc, #52] @ 7d44e8 <__cxa_atexit@plt+0x7c2538> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7d44dc <__cxa_atexit@plt+0x7c252c> │ │ │ │ + ldr r2, [pc, #48] @ 7d44ec <__cxa_atexit@plt+0x7c253c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 7d44e0 <__cxa_atexit@plt+0x7c2530> │ │ │ │ + ldr r7, [pc, #28] @ 7d44f0 <__cxa_atexit@plt+0x7c2540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #144, 14 @ 0x2400000 │ │ │ │ - cmneq r6, #116, 18 @ 0x1d0000 │ │ │ │ - movteq sp, #29184 @ 0x7200 │ │ │ │ + cmneq r6, #128, 14 @ 0x2000000 │ │ │ │ + cmneq r6, #100, 18 @ 0x190000 │ │ │ │ + movteq sp, #29168 @ 0x71f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4570 <__cxa_atexit@plt+0x7c25c0> │ │ │ │ + bcc 7d4580 <__cxa_atexit@plt+0x7c25d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4568 <__cxa_atexit@plt+0x7c25b8> │ │ │ │ - ldr r3, [pc, #100] @ 7d4578 <__cxa_atexit@plt+0x7c25c8> │ │ │ │ + bhi 7d4578 <__cxa_atexit@plt+0x7c25c8> │ │ │ │ + ldr r3, [pc, #100] @ 7d4588 <__cxa_atexit@plt+0x7c25d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7d457c <__cxa_atexit@plt+0x7c25cc> │ │ │ │ + ldr r2, [pc, #96] @ 7d458c <__cxa_atexit@plt+0x7c25dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 7d4580 <__cxa_atexit@plt+0x7c25d0> │ │ │ │ + ldr r0, [pc, #80] @ 7d4590 <__cxa_atexit@plt+0x7c25e0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ - ldr r2, [pc, #68] @ 7d4584 <__cxa_atexit@plt+0x7c25d4> │ │ │ │ + ldr r2, [pc, #68] @ 7d4594 <__cxa_atexit@plt+0x7c25e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d4588 <__cxa_atexit@plt+0x7c25d8> │ │ │ │ + ldr r8, [pc, #36] @ 7d4598 <__cxa_atexit@plt+0x7c25e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmneq r6, #32, 14 @ 0x800000 │ │ │ │ + cmneq r6, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq r6, #36, 14 @ 0x900000 │ │ │ │ - cmneq r6, #40, 18 @ 0xa0000 │ │ │ │ - movteq sp, #28888 @ 0x70d8 │ │ │ │ + cmneq r6, #20, 14 @ 0x500000 │ │ │ │ + cmneq r6, #24, 18 @ 0x60000 │ │ │ │ + movteq sp, #28872 @ 0x70c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d45c8 <__cxa_atexit@plt+0x7c2618> │ │ │ │ - ldr r3, [pc, #36] @ 7d45d0 <__cxa_atexit@plt+0x7c2620> │ │ │ │ + bcc 7d45d8 <__cxa_atexit@plt+0x7c2628> │ │ │ │ + ldr r3, [pc, #36] @ 7d45e0 <__cxa_atexit@plt+0x7c2630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7d45d4 <__cxa_atexit@plt+0x7c2624> │ │ │ │ + ldr r7, [pc, #24] @ 7d45e4 <__cxa_atexit@plt+0x7c2634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7d45d8 <__cxa_atexit@plt+0x7c2628> │ │ │ │ + ldr r8, [pc, #20] @ 7d45e8 <__cxa_atexit@plt+0x7c2638> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #144, 12 @ 0x9000000 │ │ │ │ - cmneq r7, #224, 26 @ 0x3800 │ │ │ │ - msreq SPSR_sx, #100, 8 @ 0x64000000 │ │ │ │ - movteq sp, #28824 @ 0x7098 │ │ │ │ + cmneq r6, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r7, #208, 26 @ 0x3400 │ │ │ │ + msreq SPSR_sx, #84, 8 @ 0x54000000 │ │ │ │ + movteq sp, #28808 @ 0x7088 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4644 <__cxa_atexit@plt+0x7c2694> │ │ │ │ + bcc 7d4654 <__cxa_atexit@plt+0x7c26a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d463c <__cxa_atexit@plt+0x7c268c> │ │ │ │ - ldr r3, [pc, #64] @ 7d464c <__cxa_atexit@plt+0x7c269c> │ │ │ │ + bhi 7d464c <__cxa_atexit@plt+0x7c269c> │ │ │ │ + ldr r3, [pc, #64] @ 7d465c <__cxa_atexit@plt+0x7c26ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7d4650 <__cxa_atexit@plt+0x7c26a0> │ │ │ │ + ldr r2, [pc, #60] @ 7d4660 <__cxa_atexit@plt+0x7c26b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ 7d4654 <__cxa_atexit@plt+0x7c26a4> │ │ │ │ + ldr r7, [pc, #36] @ 7d4664 <__cxa_atexit@plt+0x7c26b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7d4658 <__cxa_atexit@plt+0x7c26a8> │ │ │ │ + ldr r8, [pc, #32] @ 7d4668 <__cxa_atexit@plt+0x7c26b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #40, 12 @ 0x2800000 │ │ │ │ - cmneq r6, #100, 14 @ 0x1900000 │ │ │ │ - cmneq r6, #212, 16 @ 0xd40000 │ │ │ │ - movteq sp, #28824 @ 0x7098 │ │ │ │ + cmneq r6, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r6, #84, 14 @ 0x1500000 │ │ │ │ + cmneq r6, #196, 16 @ 0xc40000 │ │ │ │ + movteq sp, #28808 @ 0x7088 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d46f0 <__cxa_atexit@plt+0x7c2740> │ │ │ │ + bcc 7d4700 <__cxa_atexit@plt+0x7c2750> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d46e8 <__cxa_atexit@plt+0x7c2738> │ │ │ │ - ldr lr, [pc, #108] @ 7d46f8 <__cxa_atexit@plt+0x7c2748> │ │ │ │ + bhi 7d46f8 <__cxa_atexit@plt+0x7c2748> │ │ │ │ + ldr lr, [pc, #108] @ 7d4708 <__cxa_atexit@plt+0x7c2758> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 7d46fc <__cxa_atexit@plt+0x7c274c> │ │ │ │ + ldr r2, [pc, #104] @ 7d470c <__cxa_atexit@plt+0x7c275c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #84] @ 7d4700 <__cxa_atexit@plt+0x7c2750> │ │ │ │ + ldr r3, [pc, #84] @ 7d4710 <__cxa_atexit@plt+0x7c2760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r0, [pc, #68] @ 7d4704 <__cxa_atexit@plt+0x7c2754> │ │ │ │ + ldr r0, [pc, #68] @ 7d4714 <__cxa_atexit@plt+0x7c2764> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d4708 <__cxa_atexit@plt+0x7c2758> │ │ │ │ + ldr r8, [pc, #36] @ 7d4718 <__cxa_atexit@plt+0x7c2768> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r6, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r6, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #164, 10 @ 0x29000000 │ │ │ │ - cmneq r6, #168, 14 @ 0x2a00000 │ │ │ │ - movteq ip, #32560 @ 0x7f30 │ │ │ │ + cmneq r6, #148, 10 @ 0x25000000 │ │ │ │ + cmneq r6, #152, 14 @ 0x2600000 │ │ │ │ + movteq ip, #32544 @ 0x7f20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4748 <__cxa_atexit@plt+0x7c2798> │ │ │ │ - ldr r8, [pc, #36] @ 7d4750 <__cxa_atexit@plt+0x7c27a0> │ │ │ │ + bcc 7d4758 <__cxa_atexit@plt+0x7c27a8> │ │ │ │ + ldr r8, [pc, #36] @ 7d4760 <__cxa_atexit@plt+0x7c27b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d4754 <__cxa_atexit@plt+0x7c27a4> │ │ │ │ + ldr r3, [pc, #32] @ 7d4764 <__cxa_atexit@plt+0x7c27b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4758 <__cxa_atexit@plt+0x7c27a8> │ │ │ │ + ldr r7, [pc, #20] @ 7d4768 <__cxa_atexit@plt+0x7c27b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0323a554 │ │ │ │ - cmneq r6, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r6, #56, 10 @ 0xe000000 │ │ │ │ - movteq ip, #32492 @ 0x7eec │ │ │ │ + @ instruction: 0x0323a544 │ │ │ │ + cmneq r6, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r6, #40, 10 @ 0xa000000 │ │ │ │ + movteq ip, #32476 @ 0x7edc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d47b8 <__cxa_atexit@plt+0x7c2808> │ │ │ │ + bcc 7d47c8 <__cxa_atexit@plt+0x7c2818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d47b0 <__cxa_atexit@plt+0x7c2800> │ │ │ │ - ldr r3, [pc, #52] @ 7d47c0 <__cxa_atexit@plt+0x7c2810> │ │ │ │ + bhi 7d47c0 <__cxa_atexit@plt+0x7c2810> │ │ │ │ + ldr r3, [pc, #52] @ 7d47d0 <__cxa_atexit@plt+0x7c2820> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7d47c4 <__cxa_atexit@plt+0x7c2814> │ │ │ │ + ldr r2, [pc, #48] @ 7d47d4 <__cxa_atexit@plt+0x7c2824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 7d47c8 <__cxa_atexit@plt+0x7c2818> │ │ │ │ + ldr r7, [pc, #28] @ 7d47d8 <__cxa_atexit@plt+0x7c2828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #168, 8 @ 0xa8000000 │ │ │ │ - cmneq r6, #140, 12 @ 0x8c00000 │ │ │ │ - movteq ip, #32552 @ 0x7f28 │ │ │ │ + cmneq r6, #152, 8 @ 0x98000000 │ │ │ │ + cmneq r6, #124, 12 @ 0x7c00000 │ │ │ │ + movteq ip, #32536 @ 0x7f18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4860 <__cxa_atexit@plt+0x7c28b0> │ │ │ │ + bcc 7d4870 <__cxa_atexit@plt+0x7c28c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4858 <__cxa_atexit@plt+0x7c28a8> │ │ │ │ - ldr lr, [pc, #108] @ 7d4868 <__cxa_atexit@plt+0x7c28b8> │ │ │ │ + bhi 7d4868 <__cxa_atexit@plt+0x7c28b8> │ │ │ │ + ldr lr, [pc, #108] @ 7d4878 <__cxa_atexit@plt+0x7c28c8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 7d486c <__cxa_atexit@plt+0x7c28bc> │ │ │ │ + ldr r2, [pc, #104] @ 7d487c <__cxa_atexit@plt+0x7c28cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #84] @ 7d4870 <__cxa_atexit@plt+0x7c28c0> │ │ │ │ + ldr r3, [pc, #84] @ 7d4880 <__cxa_atexit@plt+0x7c28d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r0, [r6, #-8] │ │ │ │ - ldr r0, [pc, #68] @ 7d4874 <__cxa_atexit@plt+0x7c28c4> │ │ │ │ + ldr r0, [pc, #68] @ 7d4884 <__cxa_atexit@plt+0x7c28d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d4878 <__cxa_atexit@plt+0x7c28c8> │ │ │ │ + ldr r8, [pc, #36] @ 7d4888 <__cxa_atexit@plt+0x7c28d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r6, #56, 8 @ 0x38000000 │ │ │ │ + cmneq r6, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r6, #52, 8 @ 0x34000000 │ │ │ │ - cmneq r6, #56, 12 @ 0x3800000 │ │ │ │ - movteq ip, #32220 @ 0x7ddc │ │ │ │ + cmneq r6, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r6, #40, 12 @ 0x2800000 │ │ │ │ + movteq ip, #32204 @ 0x7dcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d48b4 <__cxa_atexit@plt+0x7c2904> │ │ │ │ - ldr r3, [pc, #32] @ 7d48bc <__cxa_atexit@plt+0x7c290c> │ │ │ │ + bcc 7d48c4 <__cxa_atexit@plt+0x7c2914> │ │ │ │ + ldr r3, [pc, #32] @ 7d48cc <__cxa_atexit@plt+0x7c291c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d48c0 <__cxa_atexit@plt+0x7c2910> │ │ │ │ + ldr r7, [pc, #16] @ 7d48d0 <__cxa_atexit@plt+0x7c2920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 6 @ 0x80000002 │ │ │ │ - cmneq r7, #136 @ 0x88 │ │ │ │ - movteq ip, #32320 @ 0x7e40 │ │ │ │ + cmneq r6, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r7, #120 @ 0x78 │ │ │ │ + movteq ip, #32304 @ 0x7e30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d495c <__cxa_atexit@plt+0x7c29ac> │ │ │ │ + bcc 7d496c <__cxa_atexit@plt+0x7c29bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4954 <__cxa_atexit@plt+0x7c29a4> │ │ │ │ - ldr lr, [pc, #112] @ 7d4964 <__cxa_atexit@plt+0x7c29b4> │ │ │ │ + bhi 7d4964 <__cxa_atexit@plt+0x7c29b4> │ │ │ │ + ldr lr, [pc, #112] @ 7d4974 <__cxa_atexit@plt+0x7c29c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 7d4968 <__cxa_atexit@plt+0x7c29b8> │ │ │ │ + ldr r2, [pc, #108] @ 7d4978 <__cxa_atexit@plt+0x7c29c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #88] @ 7d496c <__cxa_atexit@plt+0x7c29bc> │ │ │ │ + ldr r3, [pc, #88] @ 7d497c <__cxa_atexit@plt+0x7c29cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #68] @ 7d4970 <__cxa_atexit@plt+0x7c29c0> │ │ │ │ + ldr r0, [pc, #68] @ 7d4980 <__cxa_atexit@plt+0x7c29d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d4974 <__cxa_atexit@plt+0x7c29c4> │ │ │ │ + ldr r8, [pc, #36] @ 7d4984 <__cxa_atexit@plt+0x7c29d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r6, #64, 6 │ │ │ │ + cmneq r6, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #56, 6 @ 0xe0000000 │ │ │ │ - cmneq r6, #60, 10 @ 0xf000000 │ │ │ │ - movteq ip, #31940 @ 0x7cc4 │ │ │ │ + cmneq r6, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq r6, #44, 10 @ 0xb000000 │ │ │ │ + movteq ip, #31924 @ 0x7cb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d49b4 <__cxa_atexit@plt+0x7c2a04> │ │ │ │ - ldr r8, [pc, #36] @ 7d49bc <__cxa_atexit@plt+0x7c2a0c> │ │ │ │ + bcc 7d49c4 <__cxa_atexit@plt+0x7c2a14> │ │ │ │ + ldr r8, [pc, #36] @ 7d49cc <__cxa_atexit@plt+0x7c2a1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d49c0 <__cxa_atexit@plt+0x7c2a10> │ │ │ │ + ldr r3, [pc, #32] @ 7d49d0 <__cxa_atexit@plt+0x7c2a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d49c4 <__cxa_atexit@plt+0x7c2a14> │ │ │ │ + ldr r7, [pc, #20] @ 7d49d4 <__cxa_atexit@plt+0x7c2a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0323a2ea │ │ │ │ - cmneq r6, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq r6, #204, 4 @ 0xc000000c │ │ │ │ - movteq ip, #31872 @ 0x7c80 │ │ │ │ + @ instruction: 0x0323a2da │ │ │ │ + cmneq r6, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r6, #188, 4 @ 0xc000000b │ │ │ │ + movteq ip, #31856 @ 0x7c70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4a24 <__cxa_atexit@plt+0x7c2a74> │ │ │ │ + bcc 7d4a34 <__cxa_atexit@plt+0x7c2a84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4a1c <__cxa_atexit@plt+0x7c2a6c> │ │ │ │ - ldr r3, [pc, #52] @ 7d4a2c <__cxa_atexit@plt+0x7c2a7c> │ │ │ │ + bhi 7d4a2c <__cxa_atexit@plt+0x7c2a7c> │ │ │ │ + ldr r3, [pc, #52] @ 7d4a3c <__cxa_atexit@plt+0x7c2a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7d4a30 <__cxa_atexit@plt+0x7c2a80> │ │ │ │ + ldr r2, [pc, #48] @ 7d4a40 <__cxa_atexit@plt+0x7c2a90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 7d4a34 <__cxa_atexit@plt+0x7c2a84> │ │ │ │ + ldr r7, [pc, #28] @ 7d4a44 <__cxa_atexit@plt+0x7c2a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r6, #32, 8 @ 0x20000000 │ │ │ │ - movteq ip, #31964 @ 0x7cdc │ │ │ │ + cmneq r6, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r6, #16, 8 @ 0x10000000 │ │ │ │ + movteq ip, #31948 @ 0x7ccc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4abc <__cxa_atexit@plt+0x7c2b0c> │ │ │ │ + bcc 7d4acc <__cxa_atexit@plt+0x7c2b1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4ab4 <__cxa_atexit@plt+0x7c2b04> │ │ │ │ - ldr r3, [pc, #92] @ 7d4ac4 <__cxa_atexit@plt+0x7c2b14> │ │ │ │ + bhi 7d4ac4 <__cxa_atexit@plt+0x7c2b14> │ │ │ │ + ldr r3, [pc, #92] @ 7d4ad4 <__cxa_atexit@plt+0x7c2b24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7d4ac8 <__cxa_atexit@plt+0x7c2b18> │ │ │ │ + ldr r2, [pc, #88] @ 7d4ad8 <__cxa_atexit@plt+0x7c2b28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7d4acc <__cxa_atexit@plt+0x7c2b1c> │ │ │ │ + ldr r0, [pc, #64] @ 7d4adc <__cxa_atexit@plt+0x7c2b2c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7d4ad0 <__cxa_atexit@plt+0x7c2b20> │ │ │ │ + ldr r7, [pc, #32] @ 7d4ae0 <__cxa_atexit@plt+0x7c2b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r6, #204, 2 @ 0x33 │ │ │ │ + cmneq r6, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmneq r6, #88, 14 @ 0x1600000 │ │ │ │ - movteq ip, #31576 @ 0x7b58 │ │ │ │ + cmneq r6, #72, 14 @ 0x1200000 │ │ │ │ + movteq ip, #31560 @ 0x7b48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4b1c <__cxa_atexit@plt+0x7c2b6c> │ │ │ │ - ldr r3, [pc, #48] @ 7d4b24 <__cxa_atexit@plt+0x7c2b74> │ │ │ │ + bcc 7d4b2c <__cxa_atexit@plt+0x7c2b7c> │ │ │ │ + ldr r3, [pc, #48] @ 7d4b34 <__cxa_atexit@plt+0x7c2b84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7d4b28 <__cxa_atexit@plt+0x7c2b78> │ │ │ │ + ldr r2, [pc, #44] @ 7d4b38 <__cxa_atexit@plt+0x7c2b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4b2c <__cxa_atexit@plt+0x7c2b7c> │ │ │ │ + ldr r7, [pc, #20] @ 7d4b3c <__cxa_atexit@plt+0x7c2b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #64, 2 │ │ │ │ - cmneq r7, #76, 22 @ 0x13000 │ │ │ │ - movteq ip, #31468 @ 0x7aec │ │ │ │ + cmneq r6, #48, 2 │ │ │ │ + cmneq r7, #60, 22 @ 0xf000 │ │ │ │ + movteq ip, #31452 @ 0x7adc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 7d4b68 <__cxa_atexit@plt+0x7c2bb8> │ │ │ │ + ldr r2, [pc, #24] @ 7d4b78 <__cxa_atexit@plt+0x7c2bc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #20] @ 7d4b6c <__cxa_atexit@plt+0x7c2bbc> │ │ │ │ + ldr r7, [pc, #20] @ 7d4b7c <__cxa_atexit@plt+0x7c2bcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r5, #2 │ │ │ │ moveq r7, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - cmneq r7, #24, 22 @ 0x6000 │ │ │ │ - msreq SPSR_sx, #180, 28 @ 0xb40 │ │ │ │ - movteq ip, #31668 @ 0x7bb4 │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + cmneq r7, #8, 22 @ 0x2000 │ │ │ │ + msreq SPSR_sx, #164, 28 @ 0xa40 │ │ │ │ + movteq ip, #31652 @ 0x7ba4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4c00 <__cxa_atexit@plt+0x7c2c50> │ │ │ │ + bcc 7d4c10 <__cxa_atexit@plt+0x7c2c60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4bf8 <__cxa_atexit@plt+0x7c2c48> │ │ │ │ - ldr lr, [pc, #104] @ 7d4c08 <__cxa_atexit@plt+0x7c2c58> │ │ │ │ + bhi 7d4c08 <__cxa_atexit@plt+0x7c2c58> │ │ │ │ + ldr lr, [pc, #104] @ 7d4c18 <__cxa_atexit@plt+0x7c2c68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 7d4c0c <__cxa_atexit@plt+0x7c2c5c> │ │ │ │ + ldr r2, [pc, #100] @ 7d4c1c <__cxa_atexit@plt+0x7c2c6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 7d4c10 <__cxa_atexit@plt+0x7c2c60> │ │ │ │ + ldr r3, [pc, #72] @ 7d4c20 <__cxa_atexit@plt+0x7c2c70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7d4c14 <__cxa_atexit@plt+0x7c2c64> │ │ │ │ + ldr r7, [pc, #32] @ 7d4c24 <__cxa_atexit@plt+0x7c2c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r6, #148 @ 0x94 │ │ │ │ + cmneq r6, #132 @ 0x84 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq r6, #92 @ 0x5c │ │ │ │ - movteq ip, #31544 @ 0x7b38 │ │ │ │ + cmneq r6, #76 @ 0x4c │ │ │ │ + movteq ip, #31528 @ 0x7b28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4cb4 <__cxa_atexit@plt+0x7c2d04> │ │ │ │ + bcc 7d4cc4 <__cxa_atexit@plt+0x7c2d14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4cac <__cxa_atexit@plt+0x7c2cfc> │ │ │ │ + bhi 7d4cbc <__cxa_atexit@plt+0x7c2d0c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ - ldr r9, [pc, #92] @ 7d4cbc <__cxa_atexit@plt+0x7c2d0c> │ │ │ │ + ldr r9, [pc, #92] @ 7d4ccc <__cxa_atexit@plt+0x7c2d1c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 7d4cc0 <__cxa_atexit@plt+0x7c2d10> │ │ │ │ + ldr sl, [pc, #88] @ 7d4cd0 <__cxa_atexit@plt+0x7c2d20> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #60] @ 7d4cc4 <__cxa_atexit@plt+0x7c2d14> │ │ │ │ + ldr r0, [pc, #60] @ 7d4cd4 <__cxa_atexit@plt+0x7c2d24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r6, #220, 30 @ 0x370 │ │ │ │ - movteq ip, #31032 @ 0x7938 │ │ │ │ + cmneq r6, #204, 30 @ 0x330 │ │ │ │ + movteq ip, #31016 @ 0x7928 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4d00 <__cxa_atexit@plt+0x7c2d50> │ │ │ │ - ldr r3, [pc, #32] @ 7d4d08 <__cxa_atexit@plt+0x7c2d58> │ │ │ │ + bcc 7d4d10 <__cxa_atexit@plt+0x7c2d60> │ │ │ │ + ldr r3, [pc, #32] @ 7d4d18 <__cxa_atexit@plt+0x7c2d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d4d0c <__cxa_atexit@plt+0x7c2d5c> │ │ │ │ + ldr r7, [pc, #16] @ 7d4d1c <__cxa_atexit@plt+0x7c2d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #84, 30 @ 0x150 │ │ │ │ - cmneq r6, #4, 28 @ 0x40 │ │ │ │ + cmneq r6, #68, 30 @ 0x110 │ │ │ │ + cmneq r6, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4d3c <__cxa_atexit@plt+0x7c2d8c> │ │ │ │ - ldr r3, [pc, #24] @ 7d4d44 <__cxa_atexit@plt+0x7c2d94> │ │ │ │ + bcc 7d4d4c <__cxa_atexit@plt+0x7c2d9c> │ │ │ │ + ldr r3, [pc, #24] @ 7d4d54 <__cxa_atexit@plt+0x7c2da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16, 30 @ 0x40 │ │ │ │ - movteq ip, #30916 @ 0x78c4 │ │ │ │ + cmneq r6, #0, 30 │ │ │ │ + movteq ip, #30900 @ 0x78b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4dc4 <__cxa_atexit@plt+0x7c2e14> │ │ │ │ + bcc 7d4dd4 <__cxa_atexit@plt+0x7c2e24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4dbc <__cxa_atexit@plt+0x7c2e0c> │ │ │ │ - ldr r3, [pc, #84] @ 7d4dcc <__cxa_atexit@plt+0x7c2e1c> │ │ │ │ + bhi 7d4dcc <__cxa_atexit@plt+0x7c2e1c> │ │ │ │ + ldr r3, [pc, #84] @ 7d4ddc <__cxa_atexit@plt+0x7c2e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d4dd0 <__cxa_atexit@plt+0x7c2e20> │ │ │ │ + ldr r2, [pc, #80] @ 7d4de0 <__cxa_atexit@plt+0x7c2e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d4dd4 <__cxa_atexit@plt+0x7c2e24> │ │ │ │ + ldr r1, [pc, #60] @ 7d4de4 <__cxa_atexit@plt+0x7c2e34> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d4dd8 <__cxa_atexit@plt+0x7c2e28> │ │ │ │ + ldr r7, [pc, #32] @ 7d4de8 <__cxa_atexit@plt+0x7c2e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r6, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #152, 28 @ 0x980 │ │ │ │ - movteq ip, #31108 @ 0x7984 │ │ │ │ + cmneq r6, #136, 28 @ 0x880 │ │ │ │ + movteq ip, #31092 @ 0x7974 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4e0c <__cxa_atexit@plt+0x7c2e5c> │ │ │ │ - ldr r3, [pc, #28] @ 7d4e1c <__cxa_atexit@plt+0x7c2e6c> │ │ │ │ + bcc 7d4e1c <__cxa_atexit@plt+0x7c2e6c> │ │ │ │ + ldr r3, [pc, #28] @ 7d4e2c <__cxa_atexit@plt+0x7c2e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7d4e20 <__cxa_atexit@plt+0x7c2e70> │ │ │ │ + ldr r7, [pc, #12] @ 7d4e30 <__cxa_atexit@plt+0x7c2e80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq ip, #31080 @ 0x7968 │ │ │ │ - movteq ip, #31040 @ 0x7940 │ │ │ │ + movteq ip, #31064 @ 0x7958 │ │ │ │ + movteq ip, #31024 @ 0x7930 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d4e48 <__cxa_atexit@plt+0x7c2e98> │ │ │ │ + ldr r3, [pc, #16] @ 7d4e58 <__cxa_atexit@plt+0x7c2ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq ip, #31000 @ 0x7918 │ │ │ │ + movteq ip, #30984 @ 0x7908 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d4e70 <__cxa_atexit@plt+0x7c2ec0> │ │ │ │ + ldr r3, [pc, #16] @ 7d4e80 <__cxa_atexit@plt+0x7c2ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq ip, #30960 @ 0x78f0 │ │ │ │ + movteq ip, #30944 @ 0x78e0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d4ef0 <__cxa_atexit@plt+0x7c2f40> │ │ │ │ + bhi 7d4f00 <__cxa_atexit@plt+0x7c2f50> │ │ │ │ ldmib r5, {r3, r8, lr} │ │ │ │ add r2, r5, #16 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ - ldr r9, [pc, #88] @ 7d4efc <__cxa_atexit@plt+0x7c2f4c> │ │ │ │ + ldr r9, [pc, #88] @ 7d4f0c <__cxa_atexit@plt+0x7c2f5c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 7d4f00 <__cxa_atexit@plt+0x7c2f50> │ │ │ │ + ldr sl, [pc, #84] @ 7d4f10 <__cxa_atexit@plt+0x7c2f60> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r1, r2, r8} │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 7d4f04 <__cxa_atexit@plt+0x7c2f54> │ │ │ │ + ldr r3, [pc, #52] @ 7d4f14 <__cxa_atexit@plt+0x7c2f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r6, #148, 26 @ 0x2500 │ │ │ │ - movteq ip, #30516 @ 0x7734 │ │ │ │ + cmneq r6, #132, 26 @ 0x2100 │ │ │ │ + movteq ip, #30500 @ 0x7724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4f44 <__cxa_atexit@plt+0x7c2f94> │ │ │ │ - ldr r8, [pc, #36] @ 7d4f4c <__cxa_atexit@plt+0x7c2f9c> │ │ │ │ + bcc 7d4f54 <__cxa_atexit@plt+0x7c2fa4> │ │ │ │ + ldr r8, [pc, #36] @ 7d4f5c <__cxa_atexit@plt+0x7c2fac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d4f50 <__cxa_atexit@plt+0x7c2fa0> │ │ │ │ + ldr r3, [pc, #32] @ 7d4f60 <__cxa_atexit@plt+0x7c2fb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4f54 <__cxa_atexit@plt+0x7c2fa4> │ │ │ │ + ldr r7, [pc, #20] @ 7d4f64 <__cxa_atexit@plt+0x7c2fb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239d6f │ │ │ │ - cmneq r6, #12, 26 @ 0x300 │ │ │ │ - cmneq r6, #60, 26 @ 0xf00 │ │ │ │ - movteq ip, #30436 @ 0x76e4 │ │ │ │ + @ instruction: 0x03239d5f │ │ │ │ + cmneq r6, #252, 24 @ 0xfc00 │ │ │ │ + cmneq r6, #44, 26 @ 0xb00 │ │ │ │ + movteq ip, #30420 @ 0x76d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4f94 <__cxa_atexit@plt+0x7c2fe4> │ │ │ │ - ldr r8, [pc, #36] @ 7d4f9c <__cxa_atexit@plt+0x7c2fec> │ │ │ │ + bcc 7d4fa4 <__cxa_atexit@plt+0x7c2ff4> │ │ │ │ + ldr r8, [pc, #36] @ 7d4fac <__cxa_atexit@plt+0x7c2ffc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d4fa0 <__cxa_atexit@plt+0x7c2ff0> │ │ │ │ + ldr r3, [pc, #32] @ 7d4fb0 <__cxa_atexit@plt+0x7c3000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4fa4 <__cxa_atexit@plt+0x7c2ff4> │ │ │ │ + ldr r7, [pc, #20] @ 7d4fb4 <__cxa_atexit@plt+0x7c3004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239d53 │ │ │ │ - cmneq r6, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r6, #236, 24 @ 0xec00 │ │ │ │ - movteq ip, #30356 @ 0x7694 │ │ │ │ + @ instruction: 0x03239d43 │ │ │ │ + cmneq r6, #172, 24 @ 0xac00 │ │ │ │ + cmneq r6, #220, 24 @ 0xdc00 │ │ │ │ + movteq ip, #30340 @ 0x7684 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d4fe4 <__cxa_atexit@plt+0x7c3034> │ │ │ │ - ldr r8, [pc, #36] @ 7d4fec <__cxa_atexit@plt+0x7c303c> │ │ │ │ + bcc 7d4ff4 <__cxa_atexit@plt+0x7c3044> │ │ │ │ + ldr r8, [pc, #36] @ 7d4ffc <__cxa_atexit@plt+0x7c304c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d4ff0 <__cxa_atexit@plt+0x7c3040> │ │ │ │ + ldr r3, [pc, #32] @ 7d5000 <__cxa_atexit@plt+0x7c3050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d4ff4 <__cxa_atexit@plt+0x7c3044> │ │ │ │ + ldr r7, [pc, #20] @ 7d5004 <__cxa_atexit@plt+0x7c3054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239d29 │ │ │ │ - cmneq r6, #108, 24 @ 0x6c00 │ │ │ │ - cmneq r6, #156, 24 @ 0x9c00 │ │ │ │ - movteq ip, #30276 @ 0x7644 │ │ │ │ + @ instruction: 0x03239d19 │ │ │ │ + cmneq r6, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r6, #140, 24 @ 0x8c00 │ │ │ │ + movteq ip, #30260 @ 0x7634 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5034 <__cxa_atexit@plt+0x7c3084> │ │ │ │ - ldr r8, [pc, #36] @ 7d503c <__cxa_atexit@plt+0x7c308c> │ │ │ │ + bcc 7d5044 <__cxa_atexit@plt+0x7c3094> │ │ │ │ + ldr r8, [pc, #36] @ 7d504c <__cxa_atexit@plt+0x7c309c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d5040 <__cxa_atexit@plt+0x7c3090> │ │ │ │ + ldr r3, [pc, #32] @ 7d5050 <__cxa_atexit@plt+0x7c30a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d5044 <__cxa_atexit@plt+0x7c3094> │ │ │ │ + ldr r7, [pc, #20] @ 7d5054 <__cxa_atexit@plt+0x7c30a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239d04 │ │ │ │ - cmneq r6, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r6, #76, 24 @ 0x4c00 │ │ │ │ - movteq ip, #30920 @ 0x78c8 │ │ │ │ + @ instruction: 0x03239cf4 │ │ │ │ + cmneq r6, #12, 24 @ 0xc00 │ │ │ │ + cmneq r6, #60, 24 @ 0x3c00 │ │ │ │ + movteq ip, #30904 @ 0x78b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d513c <__cxa_atexit@plt+0x7c318c> │ │ │ │ + bcc 7d514c <__cxa_atexit@plt+0x7c319c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5134 <__cxa_atexit@plt+0x7c3184> │ │ │ │ - ldr r1, [pc, #204] @ 7d5144 <__cxa_atexit@plt+0x7c3194> │ │ │ │ + bhi 7d5144 <__cxa_atexit@plt+0x7c3194> │ │ │ │ + ldr r1, [pc, #204] @ 7d5154 <__cxa_atexit@plt+0x7c31a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 7d5148 <__cxa_atexit@plt+0x7c3198> │ │ │ │ + ldr r8, [pc, #200] @ 7d5158 <__cxa_atexit@plt+0x7c31a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 7d514c <__cxa_atexit@plt+0x7c319c> │ │ │ │ + ldr lr, [pc, #196] @ 7d515c <__cxa_atexit@plt+0x7c31ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 7d5150 <__cxa_atexit@plt+0x7c31a0> │ │ │ │ + ldr r0, [pc, #192] @ 7d5160 <__cxa_atexit@plt+0x7c31b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 7d5154 <__cxa_atexit@plt+0x7c31a4> │ │ │ │ + ldr r3, [pc, #188] @ 7d5164 <__cxa_atexit@plt+0x7c31b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 7d5158 <__cxa_atexit@plt+0x7c31a8> │ │ │ │ + ldr r3, [pc, #180] @ 7d5168 <__cxa_atexit@plt+0x7c31b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #241 @ 0xf1 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 7d515c <__cxa_atexit@plt+0x7c31ac> │ │ │ │ + ldr r2, [pc, #168] @ 7d516c <__cxa_atexit@plt+0x7c31bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #33 @ 0x21 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #9 │ │ │ │ add r2, r2, #2048 @ 0x800 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 7d5160 <__cxa_atexit@plt+0x7c31b0> │ │ │ │ + ldr r2, [pc, #124] @ 7d5170 <__cxa_atexit@plt+0x7c31c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2034776,151 +2034780,151 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 7d5164 <__cxa_atexit@plt+0x7c31b4> │ │ │ │ + ldr r7, [pc, #60] @ 7d5174 <__cxa_atexit@plt+0x7c31c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 7d5168 <__cxa_atexit@plt+0x7c31b8> │ │ │ │ + ldr r9, [pc, #56] @ 7d5178 <__cxa_atexit@plt+0x7c31c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #120, 26 @ 0x1e00 │ │ │ │ - cmneq r6, #164, 24 @ 0xa400 │ │ │ │ - cmneq r6, #124, 28 @ 0x7c0 │ │ │ │ - cmneq r6, #88, 22 @ 0x16000 │ │ │ │ - cmneq r6, #12, 22 @ 0x3000 │ │ │ │ - cmneq r6, #8, 22 @ 0x2000 │ │ │ │ - movteq ip, #29904 @ 0x74d0 │ │ │ │ + cmneq r6, #104, 26 @ 0x1a00 │ │ │ │ + cmneq r6, #148, 24 @ 0x9400 │ │ │ │ + cmneq r6, #108, 28 @ 0x6c0 │ │ │ │ + cmneq r6, #72, 22 @ 0x12000 │ │ │ │ + cmneq r6, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ + movteq ip, #29888 @ 0x74c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d51a8 <__cxa_atexit@plt+0x7c31f8> │ │ │ │ - ldr r8, [pc, #36] @ 7d51b0 <__cxa_atexit@plt+0x7c3200> │ │ │ │ + bcc 7d51b8 <__cxa_atexit@plt+0x7c3208> │ │ │ │ + ldr r8, [pc, #36] @ 7d51c0 <__cxa_atexit@plt+0x7c3210> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d51b4 <__cxa_atexit@plt+0x7c3204> │ │ │ │ + ldr r3, [pc, #32] @ 7d51c4 <__cxa_atexit@plt+0x7c3214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d51b8 <__cxa_atexit@plt+0x7c3208> │ │ │ │ + ldr r7, [pc, #20] @ 7d51c8 <__cxa_atexit@plt+0x7c3218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239b97 │ │ │ │ - cmneq r6, #168, 20 @ 0xa8000 │ │ │ │ - cmneq r6, #216, 20 @ 0xd8000 │ │ │ │ - movteq ip, #29824 @ 0x7480 │ │ │ │ + @ instruction: 0x03239b87 │ │ │ │ + cmneq r6, #152, 20 @ 0x98000 │ │ │ │ + cmneq r6, #200, 20 @ 0xc8000 │ │ │ │ + movteq ip, #29808 @ 0x7470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d51f8 <__cxa_atexit@plt+0x7c3248> │ │ │ │ - ldr r8, [pc, #36] @ 7d5200 <__cxa_atexit@plt+0x7c3250> │ │ │ │ + bcc 7d5208 <__cxa_atexit@plt+0x7c3258> │ │ │ │ + ldr r8, [pc, #36] @ 7d5210 <__cxa_atexit@plt+0x7c3260> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d5204 <__cxa_atexit@plt+0x7c3254> │ │ │ │ + ldr r3, [pc, #32] @ 7d5214 <__cxa_atexit@plt+0x7c3264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d5208 <__cxa_atexit@plt+0x7c3258> │ │ │ │ + ldr r7, [pc, #20] @ 7d5218 <__cxa_atexit@plt+0x7c3268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239b7b │ │ │ │ - cmneq r6, #88, 20 @ 0x58000 │ │ │ │ - cmneq r6, #136, 20 @ 0x88000 │ │ │ │ - movteq ip, #29744 @ 0x7430 │ │ │ │ + @ instruction: 0x03239b6b │ │ │ │ + cmneq r6, #72, 20 @ 0x48000 │ │ │ │ + cmneq r6, #120, 20 @ 0x78000 │ │ │ │ + movteq ip, #29728 @ 0x7420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5248 <__cxa_atexit@plt+0x7c3298> │ │ │ │ - ldr r8, [pc, #36] @ 7d5250 <__cxa_atexit@plt+0x7c32a0> │ │ │ │ + bcc 7d5258 <__cxa_atexit@plt+0x7c32a8> │ │ │ │ + ldr r8, [pc, #36] @ 7d5260 <__cxa_atexit@plt+0x7c32b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d5254 <__cxa_atexit@plt+0x7c32a4> │ │ │ │ + ldr r3, [pc, #32] @ 7d5264 <__cxa_atexit@plt+0x7c32b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d5258 <__cxa_atexit@plt+0x7c32a8> │ │ │ │ + ldr r7, [pc, #20] @ 7d5268 <__cxa_atexit@plt+0x7c32b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239b51 │ │ │ │ - cmneq r6, #8, 20 @ 0x8000 │ │ │ │ - cmneq r6, #56, 20 @ 0x38000 │ │ │ │ - movteq ip, #29664 @ 0x73e0 │ │ │ │ + @ instruction: 0x03239b41 │ │ │ │ + cmneq r6, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq r6, #40, 20 @ 0x28000 │ │ │ │ + movteq ip, #29648 @ 0x73d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5298 <__cxa_atexit@plt+0x7c32e8> │ │ │ │ - ldr r8, [pc, #36] @ 7d52a0 <__cxa_atexit@plt+0x7c32f0> │ │ │ │ + bcc 7d52a8 <__cxa_atexit@plt+0x7c32f8> │ │ │ │ + ldr r8, [pc, #36] @ 7d52b0 <__cxa_atexit@plt+0x7c3300> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d52a4 <__cxa_atexit@plt+0x7c32f4> │ │ │ │ + ldr r3, [pc, #32] @ 7d52b4 <__cxa_atexit@plt+0x7c3304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d52a8 <__cxa_atexit@plt+0x7c32f8> │ │ │ │ + ldr r7, [pc, #20] @ 7d52b8 <__cxa_atexit@plt+0x7c3308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03239b2c │ │ │ │ - cmneq r6, #184, 18 @ 0x2e0000 │ │ │ │ - cmneq r6, #232, 18 @ 0x3a0000 │ │ │ │ - movteq ip, #30308 @ 0x7664 │ │ │ │ + @ instruction: 0x03239b1c │ │ │ │ + cmneq r6, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r6, #216, 18 @ 0x360000 │ │ │ │ + movteq ip, #30292 @ 0x7654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d53a0 <__cxa_atexit@plt+0x7c33f0> │ │ │ │ + bcc 7d53b0 <__cxa_atexit@plt+0x7c3400> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5398 <__cxa_atexit@plt+0x7c33e8> │ │ │ │ - ldr r1, [pc, #204] @ 7d53a8 <__cxa_atexit@plt+0x7c33f8> │ │ │ │ + bhi 7d53a8 <__cxa_atexit@plt+0x7c33f8> │ │ │ │ + ldr r1, [pc, #204] @ 7d53b8 <__cxa_atexit@plt+0x7c3408> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 7d53ac <__cxa_atexit@plt+0x7c33fc> │ │ │ │ + ldr r8, [pc, #200] @ 7d53bc <__cxa_atexit@plt+0x7c340c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 7d53b0 <__cxa_atexit@plt+0x7c3400> │ │ │ │ + ldr lr, [pc, #196] @ 7d53c0 <__cxa_atexit@plt+0x7c3410> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 7d53b4 <__cxa_atexit@plt+0x7c3404> │ │ │ │ + ldr r0, [pc, #192] @ 7d53c4 <__cxa_atexit@plt+0x7c3414> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 7d53b8 <__cxa_atexit@plt+0x7c3408> │ │ │ │ + ldr r3, [pc, #188] @ 7d53c8 <__cxa_atexit@plt+0x7c3418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 7d53bc <__cxa_atexit@plt+0x7c340c> │ │ │ │ + ldr r3, [pc, #180] @ 7d53cc <__cxa_atexit@plt+0x7c341c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #241 @ 0xf1 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 7d53c0 <__cxa_atexit@plt+0x7c3410> │ │ │ │ + ldr r2, [pc, #168] @ 7d53d0 <__cxa_atexit@plt+0x7c3420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #33 @ 0x21 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #33 @ 0x21 │ │ │ │ add r2, r2, #2048 @ 0x800 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 7d53c4 <__cxa_atexit@plt+0x7c3414> │ │ │ │ + ldr r2, [pc, #124] @ 7d53d4 <__cxa_atexit@plt+0x7c3424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2034929,1239 +2034933,1239 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 7d53c8 <__cxa_atexit@plt+0x7c3418> │ │ │ │ + ldr r7, [pc, #60] @ 7d53d8 <__cxa_atexit@plt+0x7c3428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 7d53cc <__cxa_atexit@plt+0x7c341c> │ │ │ │ + ldr r9, [pc, #56] @ 7d53dc <__cxa_atexit@plt+0x7c342c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #20, 22 @ 0x5000 │ │ │ │ - cmneq r6, #64, 20 @ 0x40000 │ │ │ │ - cmneq r6, #24, 24 @ 0x1800 │ │ │ │ - cmneq r6, #244, 16 @ 0xf40000 │ │ │ │ - cmneq r6, #168, 16 @ 0xa80000 │ │ │ │ - cmneq r6, #164, 16 @ 0xa40000 │ │ │ │ - movteq ip, #29292 @ 0x726c │ │ │ │ + cmneq r6, #4, 22 @ 0x1000 │ │ │ │ + cmneq r6, #48, 20 @ 0x30000 │ │ │ │ + cmneq r6, #8, 24 @ 0x800 │ │ │ │ + cmneq r6, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r6, #152, 16 @ 0x980000 │ │ │ │ + cmneq r6, #148, 16 @ 0x940000 │ │ │ │ + movteq ip, #29276 @ 0x725c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d540c <__cxa_atexit@plt+0x7c345c> │ │ │ │ - ldr r8, [pc, #36] @ 7d5414 <__cxa_atexit@plt+0x7c3464> │ │ │ │ + bcc 7d541c <__cxa_atexit@plt+0x7c346c> │ │ │ │ + ldr r8, [pc, #36] @ 7d5424 <__cxa_atexit@plt+0x7c3474> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7d5418 <__cxa_atexit@plt+0x7c3468> │ │ │ │ + ldr r3, [pc, #32] @ 7d5428 <__cxa_atexit@plt+0x7c3478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7d541c <__cxa_atexit@plt+0x7c346c> │ │ │ │ + ldr r7, [pc, #20] @ 7d542c <__cxa_atexit@plt+0x7c347c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032399bf │ │ │ │ - cmneq r6, #68, 16 @ 0x440000 │ │ │ │ - cmneq r6, #116, 16 @ 0x740000 │ │ │ │ - movteq ip, #29868 @ 0x74ac │ │ │ │ + @ instruction: 0x032399af │ │ │ │ + cmneq r6, #52, 16 @ 0x340000 │ │ │ │ + cmneq r6, #100, 16 @ 0x640000 │ │ │ │ + movteq ip, #29852 @ 0x749c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d54ac <__cxa_atexit@plt+0x7c34fc> │ │ │ │ + bcc 7d54bc <__cxa_atexit@plt+0x7c350c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d54a4 <__cxa_atexit@plt+0x7c34f4> │ │ │ │ - ldr lr, [pc, #100] @ 7d54b4 <__cxa_atexit@plt+0x7c3504> │ │ │ │ + bhi 7d54b4 <__cxa_atexit@plt+0x7c3504> │ │ │ │ + ldr lr, [pc, #100] @ 7d54c4 <__cxa_atexit@plt+0x7c3514> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7d54b8 <__cxa_atexit@plt+0x7c3508> │ │ │ │ + ldr r2, [pc, #96] @ 7d54c8 <__cxa_atexit@plt+0x7c3518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7d54bc <__cxa_atexit@plt+0x7c350c> │ │ │ │ + ldr r3, [pc, #68] @ 7d54cc <__cxa_atexit@plt+0x7c351c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #32] @ 7d54c0 <__cxa_atexit@plt+0x7c3510> │ │ │ │ + ldr r7, [pc, #32] @ 7d54d0 <__cxa_atexit@plt+0x7c3520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #228, 14 @ 0x3900000 │ │ │ │ - cmneq r6, #164 @ 0xa4 │ │ │ │ - cmneq r6, #212, 4 @ 0x4000000d │ │ │ │ - movteq ip, #29300 @ 0x7274 │ │ │ │ + cmneq r6, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r6, #148 @ 0x94 │ │ │ │ + cmneq r6, #196, 4 @ 0x4000000c │ │ │ │ + movteq ip, #29284 @ 0x7264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d54fc <__cxa_atexit@plt+0x7c354c> │ │ │ │ - ldr r3, [pc, #32] @ 7d5504 <__cxa_atexit@plt+0x7c3554> │ │ │ │ + bcc 7d550c <__cxa_atexit@plt+0x7c355c> │ │ │ │ + ldr r3, [pc, #32] @ 7d5514 <__cxa_atexit@plt+0x7c3564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d5508 <__cxa_atexit@plt+0x7c3558> │ │ │ │ + ldr r7, [pc, #16] @ 7d5518 <__cxa_atexit@plt+0x7c3568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #88, 14 @ 0x1600000 │ │ │ │ - cmneq r6, #172, 12 @ 0xac00000 │ │ │ │ - movteq ip, #29616 @ 0x73b0 │ │ │ │ + cmneq r6, #72, 14 @ 0x1200000 │ │ │ │ + cmneq r6, #156, 12 @ 0x9c00000 │ │ │ │ + movteq ip, #29600 @ 0x73a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5584 <__cxa_atexit@plt+0x7c35d4> │ │ │ │ + bcc 7d5594 <__cxa_atexit@plt+0x7c35e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d557c <__cxa_atexit@plt+0x7c35cc> │ │ │ │ - ldr r3, [pc, #80] @ 7d558c <__cxa_atexit@plt+0x7c35dc> │ │ │ │ + bhi 7d558c <__cxa_atexit@plt+0x7c35dc> │ │ │ │ + ldr r3, [pc, #80] @ 7d559c <__cxa_atexit@plt+0x7c35ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7d5590 <__cxa_atexit@plt+0x7c35e0> │ │ │ │ + ldr r1, [pc, #64] @ 7d55a0 <__cxa_atexit@plt+0x7c35f0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7d5594 <__cxa_atexit@plt+0x7c35e4> │ │ │ │ + ldr r2, [pc, #56] @ 7d55a4 <__cxa_atexit@plt+0x7c35f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 7d5598 <__cxa_atexit@plt+0x7c35e8> │ │ │ │ + ldr r8, [pc, #32] @ 7d55a8 <__cxa_atexit@plt+0x7c35f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 14 │ │ │ │ + cmneq r6, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #8, 14 @ 0x200000 │ │ │ │ - cmneq r6, #20, 12 @ 0x1400000 │ │ │ │ - movteq ip, #29504 @ 0x7340 │ │ │ │ + cmneq r6, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r6, #4, 12 @ 0x400000 │ │ │ │ + movteq ip, #29488 @ 0x7330 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d562c <__cxa_atexit@plt+0x7c367c> │ │ │ │ + bcc 7d563c <__cxa_atexit@plt+0x7c368c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5624 <__cxa_atexit@plt+0x7c3674> │ │ │ │ - ldr r3, [pc, #104] @ 7d5634 <__cxa_atexit@plt+0x7c3684> │ │ │ │ + bhi 7d5634 <__cxa_atexit@plt+0x7c3684> │ │ │ │ + ldr r3, [pc, #104] @ 7d5644 <__cxa_atexit@plt+0x7c3694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #72] @ 7d5638 <__cxa_atexit@plt+0x7c3688> │ │ │ │ + ldr r0, [pc, #72] @ 7d5648 <__cxa_atexit@plt+0x7c3698> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #68] @ 7d563c <__cxa_atexit@plt+0x7c368c> │ │ │ │ + ldr lr, [pc, #68] @ 7d564c <__cxa_atexit@plt+0x7c369c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r9, r6, #28 │ │ │ │ stm r9, {r1, r2, r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-12]! │ │ │ │ mov sl, r6 │ │ │ │ str lr, [sl, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7d5640 <__cxa_atexit@plt+0x7c3690> │ │ │ │ + ldr r7, [pc, #32] @ 7d5650 <__cxa_atexit@plt+0x7c36a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #112, 12 @ 0x7000000 │ │ │ │ + cmneq r6, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq r6, #88, 2 │ │ │ │ - movteq ip, #29268 @ 0x7254 │ │ │ │ + cmneq r6, #72, 2 │ │ │ │ + movteq ip, #29252 @ 0x7244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d567c <__cxa_atexit@plt+0x7c36cc> │ │ │ │ - ldr r3, [pc, #32] @ 7d5684 <__cxa_atexit@plt+0x7c36d4> │ │ │ │ + bcc 7d568c <__cxa_atexit@plt+0x7c36dc> │ │ │ │ + ldr r3, [pc, #32] @ 7d5694 <__cxa_atexit@plt+0x7c36e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d5688 <__cxa_atexit@plt+0x7c36d8> │ │ │ │ + ldr r7, [pc, #16] @ 7d5698 <__cxa_atexit@plt+0x7c36e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #216, 10 @ 0x36000000 │ │ │ │ - cmneq r6, #248, 8 @ 0xf8000000 │ │ │ │ - movteq ip, #29136 @ 0x71d0 │ │ │ │ + cmneq r6, #200, 10 @ 0x32000000 │ │ │ │ + cmneq r6, #232, 8 @ 0xe8000000 │ │ │ │ + movteq ip, #29120 @ 0x71c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d56c4 <__cxa_atexit@plt+0x7c3714> │ │ │ │ - ldr r3, [pc, #32] @ 7d56cc <__cxa_atexit@plt+0x7c371c> │ │ │ │ + bcc 7d56d4 <__cxa_atexit@plt+0x7c3724> │ │ │ │ + ldr r3, [pc, #32] @ 7d56dc <__cxa_atexit@plt+0x7c372c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d56d0 <__cxa_atexit@plt+0x7c3720> │ │ │ │ + ldr r7, [pc, #16] @ 7d56e0 <__cxa_atexit@plt+0x7c3730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #144, 10 @ 0x24000000 │ │ │ │ - cmneq r6, #216, 6 @ 0x60000003 │ │ │ │ - movteq ip, #29076 @ 0x7194 │ │ │ │ + cmneq r6, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r6, #200, 6 @ 0x20000003 │ │ │ │ + movteq ip, #29060 @ 0x7184 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5738 <__cxa_atexit@plt+0x7c3788> │ │ │ │ + bcc 7d5748 <__cxa_atexit@plt+0x7c3798> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5730 <__cxa_atexit@plt+0x7c3780> │ │ │ │ - ldr r3, [pc, #60] @ 7d5740 <__cxa_atexit@plt+0x7c3790> │ │ │ │ + bhi 7d5740 <__cxa_atexit@plt+0x7c3790> │ │ │ │ + ldr r3, [pc, #60] @ 7d5750 <__cxa_atexit@plt+0x7c37a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7d5744 <__cxa_atexit@plt+0x7c3794> │ │ │ │ + ldr r3, [pc, #44] @ 7d5754 <__cxa_atexit@plt+0x7c37a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7d5748 <__cxa_atexit@plt+0x7c3798> │ │ │ │ + ldr r7, [pc, #28] @ 7d5758 <__cxa_atexit@plt+0x7c37a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r6, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #40, 16 @ 0x280000 │ │ │ │ + cmneq r6, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d57b4 <__cxa_atexit@plt+0x7c3804> │ │ │ │ + bcc 7d57c4 <__cxa_atexit@plt+0x7c3814> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d57ac <__cxa_atexit@plt+0x7c37fc> │ │ │ │ - ldr r3, [pc, #68] @ 7d57bc <__cxa_atexit@plt+0x7c380c> │ │ │ │ + bhi 7d57bc <__cxa_atexit@plt+0x7c380c> │ │ │ │ + ldr r3, [pc, #68] @ 7d57cc <__cxa_atexit@plt+0x7c381c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 7d57c0 <__cxa_atexit@plt+0x7c3810> │ │ │ │ + ldr r1, [pc, #48] @ 7d57d0 <__cxa_atexit@plt+0x7c3820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r2, [pc, #40] @ 7d57c4 <__cxa_atexit@plt+0x7c3814> │ │ │ │ + ldr r2, [pc, #40] @ 7d57d4 <__cxa_atexit@plt+0x7c3824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #196, 8 @ 0xc4000000 │ │ │ │ - cmneq r6, #80, 14 @ 0x1400000 │ │ │ │ - cmneq r6, #200, 8 @ 0xc8000000 │ │ │ │ - movteq ip, #28848 @ 0x70b0 │ │ │ │ + cmneq r6, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq r6, #64, 14 @ 0x1000000 │ │ │ │ + cmneq r6, #184, 8 @ 0xb8000000 │ │ │ │ + movteq ip, #28832 @ 0x70a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5854 <__cxa_atexit@plt+0x7c38a4> │ │ │ │ + bcc 7d5864 <__cxa_atexit@plt+0x7c38b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d584c <__cxa_atexit@plt+0x7c389c> │ │ │ │ - ldr lr, [pc, #100] @ 7d585c <__cxa_atexit@plt+0x7c38ac> │ │ │ │ + bhi 7d585c <__cxa_atexit@plt+0x7c38ac> │ │ │ │ + ldr lr, [pc, #100] @ 7d586c <__cxa_atexit@plt+0x7c38bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7d5860 <__cxa_atexit@plt+0x7c38b0> │ │ │ │ + ldr r2, [pc, #96] @ 7d5870 <__cxa_atexit@plt+0x7c38c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7d5864 <__cxa_atexit@plt+0x7c38b4> │ │ │ │ + ldr r3, [pc, #68] @ 7d5874 <__cxa_atexit@plt+0x7c38c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7d5868 <__cxa_atexit@plt+0x7c38b8> │ │ │ │ + ldr r7, [pc, #32] @ 7d5878 <__cxa_atexit@plt+0x7c38c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r6, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq r6, #44, 8 @ 0x2c000000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r6, #68, 10 @ 0x11000000 │ │ │ │ - movteq ip, #28700 @ 0x701c │ │ │ │ + cmneq r6, #52, 10 @ 0xd000000 │ │ │ │ + movteq ip, #28684 @ 0x700c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5910 <__cxa_atexit@plt+0x7c3960> │ │ │ │ + bcc 7d5920 <__cxa_atexit@plt+0x7c3970> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5908 <__cxa_atexit@plt+0x7c3958> │ │ │ │ - ldr r3, [pc, #124] @ 7d5918 <__cxa_atexit@plt+0x7c3968> │ │ │ │ + bhi 7d5918 <__cxa_atexit@plt+0x7c3968> │ │ │ │ + ldr r3, [pc, #124] @ 7d5928 <__cxa_atexit@plt+0x7c3978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #88] @ 7d591c <__cxa_atexit@plt+0x7c396c> │ │ │ │ + ldr r9, [pc, #88] @ 7d592c <__cxa_atexit@plt+0x7c397c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #68] @ 7d5920 <__cxa_atexit@plt+0x7c3970> │ │ │ │ + ldr r2, [pc, #68] @ 7d5930 <__cxa_atexit@plt+0x7c3980> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ sub sl, r6, #39 @ 0x27 │ │ │ │ - ldr r7, [pc, #32] @ 7d5924 <__cxa_atexit@plt+0x7c3974> │ │ │ │ + ldr r7, [pc, #32] @ 7d5934 <__cxa_atexit@plt+0x7c3984> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 6 @ 0x80000002 │ │ │ │ - cmneq r6, #88, 24 @ 0x5800 │ │ │ │ + cmneq r6, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r6, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r6, #116, 28 @ 0x740 │ │ │ │ - movteq fp, #32532 @ 0x7f14 │ │ │ │ + cmneq r6, #100, 28 @ 0x640 │ │ │ │ + movteq fp, #32516 @ 0x7f04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5960 <__cxa_atexit@plt+0x7c39b0> │ │ │ │ - ldr r3, [pc, #32] @ 7d5968 <__cxa_atexit@plt+0x7c39b8> │ │ │ │ + bcc 7d5970 <__cxa_atexit@plt+0x7c39c0> │ │ │ │ + ldr r3, [pc, #32] @ 7d5978 <__cxa_atexit@plt+0x7c39c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d596c <__cxa_atexit@plt+0x7c39bc> │ │ │ │ + ldr r7, [pc, #16] @ 7d597c <__cxa_atexit@plt+0x7c39cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #244, 4 @ 0x4000000f │ │ │ │ - msreq SPSR_sx, #116 @ 0x74 │ │ │ │ - movteq fp, #32320 @ 0x7e40 │ │ │ │ + cmneq r6, #228, 4 @ 0x4000000e │ │ │ │ + msreq SPSR_sx, #100 @ 0x64 │ │ │ │ + movteq fp, #32304 @ 0x7e30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d59a8 <__cxa_atexit@plt+0x7c39f8> │ │ │ │ - ldr r3, [pc, #32] @ 7d59b0 <__cxa_atexit@plt+0x7c3a00> │ │ │ │ + bcc 7d59b8 <__cxa_atexit@plt+0x7c3a08> │ │ │ │ + ldr r3, [pc, #32] @ 7d59c0 <__cxa_atexit@plt+0x7c3a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d59b4 <__cxa_atexit@plt+0x7c3a04> │ │ │ │ + ldr r7, [pc, #16] @ 7d59c4 <__cxa_atexit@plt+0x7c3a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #172, 4 @ 0xc000000a │ │ │ │ - cmneq r6, #0, 2 │ │ │ │ - movteq fp, #32352 @ 0x7e60 │ │ │ │ + cmneq r6, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r6, #240 @ 0xf0 │ │ │ │ + movteq fp, #32336 @ 0x7e50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5a30 <__cxa_atexit@plt+0x7c3a80> │ │ │ │ + bcc 7d5a40 <__cxa_atexit@plt+0x7c3a90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5a28 <__cxa_atexit@plt+0x7c3a78> │ │ │ │ - ldr r3, [pc, #80] @ 7d5a38 <__cxa_atexit@plt+0x7c3a88> │ │ │ │ + bhi 7d5a38 <__cxa_atexit@plt+0x7c3a88> │ │ │ │ + ldr r3, [pc, #80] @ 7d5a48 <__cxa_atexit@plt+0x7c3a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7d5a3c <__cxa_atexit@plt+0x7c3a8c> │ │ │ │ + ldr r1, [pc, #64] @ 7d5a4c <__cxa_atexit@plt+0x7c3a9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7d5a40 <__cxa_atexit@plt+0x7c3a90> │ │ │ │ + ldr r2, [pc, #56] @ 7d5a50 <__cxa_atexit@plt+0x7c3aa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 7d5a44 <__cxa_atexit@plt+0x7c3a94> │ │ │ │ + ldr r8, [pc, #32] @ 7d5a54 <__cxa_atexit@plt+0x7c3aa4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r6, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #92, 4 @ 0xc0000005 │ │ │ │ - cmneq r6, #64, 2 │ │ │ │ - movteq fp, #32172 @ 0x7dac │ │ │ │ + cmneq r6, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq r6, #48, 2 │ │ │ │ + movteq fp, #32156 @ 0x7d9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5aa8 <__cxa_atexit@plt+0x7c3af8> │ │ │ │ - ldr r3, [pc, #72] @ 7d5ab0 <__cxa_atexit@plt+0x7c3b00> │ │ │ │ + bcc 7d5ab8 <__cxa_atexit@plt+0x7c3b08> │ │ │ │ + ldr r3, [pc, #72] @ 7d5ac0 <__cxa_atexit@plt+0x7c3b10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 7d5ab4 <__cxa_atexit@plt+0x7c3b04> │ │ │ │ + ldr r2, [pc, #68] @ 7d5ac4 <__cxa_atexit@plt+0x7c3b14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d5aa0 <__cxa_atexit@plt+0x7c3af0> │ │ │ │ - b 7d5ac4 <__cxa_atexit@plt+0x7c3b14> │ │ │ │ + beq 7d5ab0 <__cxa_atexit@plt+0x7c3b00> │ │ │ │ + b 7d5ad4 <__cxa_atexit@plt+0x7c3b24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r6, #204, 2 @ 0x33 │ │ │ │ - movteq fp, #32060 @ 0x7d3c │ │ │ │ + cmneq r6, #188, 2 @ 0x2f │ │ │ │ + movteq fp, #32044 @ 0x7d2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d5b10 <__cxa_atexit@plt+0x7c3b60> │ │ │ │ + bne 7d5b20 <__cxa_atexit@plt+0x7c3b70> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r1, [pc, #124] @ 7d5b58 <__cxa_atexit@plt+0x7c3ba8> │ │ │ │ + ldr r1, [pc, #124] @ 7d5b68 <__cxa_atexit@plt+0x7c3bb8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r0, [pc, #116] @ 7d5b5c <__cxa_atexit@plt+0x7c3bac> │ │ │ │ + ldr r0, [pc, #116] @ 7d5b6c <__cxa_atexit@plt+0x7c3bbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #100] @ 7d5b60 <__cxa_atexit@plt+0x7c3bb0> │ │ │ │ + ldr r0, [pc, #100] @ 7d5b70 <__cxa_atexit@plt+0x7c3bc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mvn r3, #3 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r8, [pc, #88] @ 7d5b64 <__cxa_atexit@plt+0x7c3bb4> │ │ │ │ + ldr r8, [pc, #88] @ 7d5b74 <__cxa_atexit@plt+0x7c3bc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7d5b3c <__cxa_atexit@plt+0x7c3b8c> │ │ │ │ + b 7d5b4c <__cxa_atexit@plt+0x7c3b9c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #48] @ 7d5b4c <__cxa_atexit@plt+0x7c3b9c> │ │ │ │ + ldr r3, [pc, #48] @ 7d5b5c <__cxa_atexit@plt+0x7c3bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #40] @ 7d5b50 <__cxa_atexit@plt+0x7c3ba0> │ │ │ │ + ldr r3, [pc, #40] @ 7d5b60 <__cxa_atexit@plt+0x7c3bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ - ldr r0, [pc, #32] @ 7d5b54 <__cxa_atexit@plt+0x7c3ba4> │ │ │ │ + ldr r0, [pc, #32] @ 7d5b64 <__cxa_atexit@plt+0x7c3bb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 2 │ │ │ │ - cmneq r6, #44, 2 │ │ │ │ - cmneq r6, #20, 24 @ 0x1400 │ │ │ │ + cmneq r6, #20, 2 │ │ │ │ + cmneq r6, #28, 2 │ │ │ │ + cmneq r6, #4, 24 @ 0x400 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq r6, #124, 2 │ │ │ │ - cmneq r6, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq r6, #176, 30 @ 0x2c0 │ │ │ │ - movteq fp, #31872 @ 0x7c80 │ │ │ │ + cmneq r6, #108, 2 │ │ │ │ + cmneq r6, #164, 18 @ 0x290000 │ │ │ │ + cmneq r6, #160, 30 @ 0x280 │ │ │ │ + movteq fp, #31856 @ 0x7c70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d5b9c <__cxa_atexit@plt+0x7c3bec> │ │ │ │ + bne 7d5bac <__cxa_atexit@plt+0x7c3bfc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #48] @ 7d5bc8 <__cxa_atexit@plt+0x7c3c18> │ │ │ │ + ldr r7, [pc, #48] @ 7d5bd8 <__cxa_atexit@plt+0x7c3c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #24] @ 7d5bc0 <__cxa_atexit@plt+0x7c3c10> │ │ │ │ + ldr r3, [pc, #24] @ 7d5bd0 <__cxa_atexit@plt+0x7c3c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #16] @ 7d5bc4 <__cxa_atexit@plt+0x7c3c14> │ │ │ │ + ldr r3, [pc, #16] @ 7d5bd4 <__cxa_atexit@plt+0x7c3c24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmneq r6, #152 @ 0x98 │ │ │ │ - cmneq r6, #160 @ 0xa0 │ │ │ │ - cmneq r7, #212, 20 @ 0xd4000 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmneq r6, #136 @ 0x88 │ │ │ │ + cmneq r6, #144 @ 0x90 │ │ │ │ + cmneq r7, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5c20 <__cxa_atexit@plt+0x7c3c70> │ │ │ │ - ldr r3, [pc, #64] @ 7d5c28 <__cxa_atexit@plt+0x7c3c78> │ │ │ │ + bcc 7d5c30 <__cxa_atexit@plt+0x7c3c80> │ │ │ │ + ldr r3, [pc, #64] @ 7d5c38 <__cxa_atexit@plt+0x7c3c88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7d5c2c <__cxa_atexit@plt+0x7c3c7c> │ │ │ │ + ldr r2, [pc, #60] @ 7d5c3c <__cxa_atexit@plt+0x7c3c8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d5c18 <__cxa_atexit@plt+0x7c3c68> │ │ │ │ - b 7d5c38 <__cxa_atexit@plt+0x7c3c88> │ │ │ │ + beq 7d5c28 <__cxa_atexit@plt+0x7c3c78> │ │ │ │ + b 7d5c48 <__cxa_atexit@plt+0x7c3c98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r6, #76 @ 0x4c │ │ │ │ + cmneq r6, #60 @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7d5c5c <__cxa_atexit@plt+0x7c3cac> │ │ │ │ + ldr r0, [pc, #24] @ 7d5c6c <__cxa_atexit@plt+0x7c3cbc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5cb4 <__cxa_atexit@plt+0x7c3d04> │ │ │ │ + bhi 7d5cc4 <__cxa_atexit@plt+0x7c3d14> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #52] @ 7d5cc0 <__cxa_atexit@plt+0x7c3d10> │ │ │ │ + ldr r7, [pc, #52] @ 7d5cd0 <__cxa_atexit@plt+0x7c3d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r7, [pc, #40] @ 7d5cc4 <__cxa_atexit@plt+0x7c3d14> │ │ │ │ + ldr r7, [pc, #40] @ 7d5cd4 <__cxa_atexit@plt+0x7c3d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #196, 24 @ 0xc400 │ │ │ │ - cmneq r6, #68, 4 @ 0x40000004 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #180, 24 @ 0xb400 │ │ │ │ + cmneq r6, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5cf4 <__cxa_atexit@plt+0x7c3d44> │ │ │ │ - ldr r3, [pc, #24] @ 7d5cfc <__cxa_atexit@plt+0x7c3d4c> │ │ │ │ + bcc 7d5d04 <__cxa_atexit@plt+0x7c3d54> │ │ │ │ + ldr r3, [pc, #24] @ 7d5d0c <__cxa_atexit@plt+0x7c3d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #88, 30 @ 0x160 │ │ │ │ - movteq fp, #31452 @ 0x7adc │ │ │ │ + cmneq r6, #72, 30 @ 0x120 │ │ │ │ + movteq fp, #31436 @ 0x7acc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5d8c <__cxa_atexit@plt+0x7c3ddc> │ │ │ │ + bcc 7d5d9c <__cxa_atexit@plt+0x7c3dec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5d84 <__cxa_atexit@plt+0x7c3dd4> │ │ │ │ - ldr lr, [pc, #100] @ 7d5d94 <__cxa_atexit@plt+0x7c3de4> │ │ │ │ + bhi 7d5d94 <__cxa_atexit@plt+0x7c3de4> │ │ │ │ + ldr lr, [pc, #100] @ 7d5da4 <__cxa_atexit@plt+0x7c3df4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7d5d98 <__cxa_atexit@plt+0x7c3de8> │ │ │ │ + ldr r2, [pc, #96] @ 7d5da8 <__cxa_atexit@plt+0x7c3df8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7d5d9c <__cxa_atexit@plt+0x7c3dec> │ │ │ │ + ldr r3, [pc, #68] @ 7d5dac <__cxa_atexit@plt+0x7c3dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7d5da0 <__cxa_atexit@plt+0x7c3df0> │ │ │ │ + ldr r7, [pc, #32] @ 7d5db0 <__cxa_atexit@plt+0x7c3e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #4, 30 │ │ │ │ + cmneq r6, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq r6, #208, 28 @ 0xd00 │ │ │ │ - movteq fp, #31360 @ 0x7a80 │ │ │ │ + cmneq r6, #192, 28 @ 0xc00 │ │ │ │ + movteq fp, #31344 @ 0x7a70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5e24 <__cxa_atexit@plt+0x7c3e74> │ │ │ │ + bcc 7d5e34 <__cxa_atexit@plt+0x7c3e84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5e1c <__cxa_atexit@plt+0x7c3e6c> │ │ │ │ + bhi 7d5e2c <__cxa_atexit@plt+0x7c3e7c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r9, r7, #15 │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #52] @ 7d5e2c <__cxa_atexit@plt+0x7c3e7c> │ │ │ │ + ldr r7, [pc, #52] @ 7d5e3c <__cxa_atexit@plt+0x7c3e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #44] @ 7d5e30 <__cxa_atexit@plt+0x7c3e80> │ │ │ │ + ldr r7, [pc, #44] @ 7d5e40 <__cxa_atexit@plt+0x7c3e90> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7d5e34 <__cxa_atexit@plt+0x7c3e84> │ │ │ │ + ldr r7, [pc, #28] @ 7d5e44 <__cxa_atexit@plt+0x7c3e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - cmneq r6, #116, 30 @ 0x1d0 │ │ │ │ - movteq fp, #31180 @ 0x79cc │ │ │ │ + cmneq r6, #100, 30 @ 0x190 │ │ │ │ + movteq fp, #31164 @ 0x79bc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d5e78 <__cxa_atexit@plt+0x7c3ec8> │ │ │ │ - ldr r3, [pc, #148] @ 7d5ef4 <__cxa_atexit@plt+0x7c3f44> │ │ │ │ + bne 7d5e88 <__cxa_atexit@plt+0x7c3ed8> │ │ │ │ + ldr r3, [pc, #148] @ 7d5f04 <__cxa_atexit@plt+0x7c3f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ - ldr r3, [pc, #136] @ 7d5ef8 <__cxa_atexit@plt+0x7c3f48> │ │ │ │ + ldr r3, [pc, #136] @ 7d5f08 <__cxa_atexit@plt+0x7c3f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d5ee8 <__cxa_atexit@plt+0x7c3f38> │ │ │ │ + bhi 7d5ef8 <__cxa_atexit@plt+0x7c3f48> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #96] @ 7d5efc <__cxa_atexit@plt+0x7c3f4c> │ │ │ │ + ldr r0, [pc, #96] @ 7d5f0c <__cxa_atexit@plt+0x7c3f5c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #92] @ 7d5f00 <__cxa_atexit@plt+0x7c3f50> │ │ │ │ + ldr lr, [pc, #92] @ 7d5f10 <__cxa_atexit@plt+0x7c3f60> │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r8} │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #64] @ 7d5f04 <__cxa_atexit@plt+0x7c3f54> │ │ │ │ + ldr r1, [pc, #64] @ 7d5f14 <__cxa_atexit@plt+0x7c3f64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12]! │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-44]! @ 0xffffffd4 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - msreq SPSR_sx, #112, 24 @ 0x7000 │ │ │ │ - cmneq r7, #0, 16 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + msreq SPSR_sx, #96, 24 @ 0x6000 │ │ │ │ + cmneq r7, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq r6, #160, 26 @ 0x2800 │ │ │ │ - movteq fp, #30888 @ 0x78a8 │ │ │ │ + cmneq r6, #144, 26 @ 0x2400 │ │ │ │ + movteq fp, #30872 @ 0x7898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5f40 <__cxa_atexit@plt+0x7c3f90> │ │ │ │ - ldr r3, [pc, #32] @ 7d5f48 <__cxa_atexit@plt+0x7c3f98> │ │ │ │ + bcc 7d5f50 <__cxa_atexit@plt+0x7c3fa0> │ │ │ │ + ldr r3, [pc, #32] @ 7d5f58 <__cxa_atexit@plt+0x7c3fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d5f4c <__cxa_atexit@plt+0x7c3f9c> │ │ │ │ + ldr r7, [pc, #16] @ 7d5f5c <__cxa_atexit@plt+0x7c3fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #20, 26 @ 0x500 │ │ │ │ - cmneq r6, #104, 22 @ 0x1a000 │ │ │ │ + cmneq r6, #4, 26 @ 0x100 │ │ │ │ + cmneq r6, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5f7c <__cxa_atexit@plt+0x7c3fcc> │ │ │ │ - ldr r3, [pc, #24] @ 7d5f84 <__cxa_atexit@plt+0x7c3fd4> │ │ │ │ + bcc 7d5f8c <__cxa_atexit@plt+0x7c3fdc> │ │ │ │ + ldr r3, [pc, #24] @ 7d5f94 <__cxa_atexit@plt+0x7c3fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 24 @ 0xd000 │ │ │ │ - movteq fp, #30760 @ 0x7828 │ │ │ │ + cmneq r6, #192, 24 @ 0xc000 │ │ │ │ + movteq fp, #30744 @ 0x7818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5fc0 <__cxa_atexit@plt+0x7c4010> │ │ │ │ - ldr r3, [pc, #32] @ 7d5fc8 <__cxa_atexit@plt+0x7c4018> │ │ │ │ + bcc 7d5fd0 <__cxa_atexit@plt+0x7c4020> │ │ │ │ + ldr r3, [pc, #32] @ 7d5fd8 <__cxa_atexit@plt+0x7c4028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d5fcc <__cxa_atexit@plt+0x7c401c> │ │ │ │ + ldr r7, [pc, #16] @ 7d5fdc <__cxa_atexit@plt+0x7c402c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #148, 24 @ 0x9400 │ │ │ │ - cmneq r6, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r6, #132, 24 @ 0x8400 │ │ │ │ + cmneq r6, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d5ffc <__cxa_atexit@plt+0x7c404c> │ │ │ │ - ldr r3, [pc, #24] @ 7d6004 <__cxa_atexit@plt+0x7c4054> │ │ │ │ + bcc 7d600c <__cxa_atexit@plt+0x7c405c> │ │ │ │ + ldr r3, [pc, #24] @ 7d6014 <__cxa_atexit@plt+0x7c4064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 24 @ 0x5000 │ │ │ │ - movteq fp, #30640 @ 0x77b0 │ │ │ │ + cmneq r6, #64, 24 @ 0x4000 │ │ │ │ + movteq fp, #30624 @ 0x77a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6060 <__cxa_atexit@plt+0x7c40b0> │ │ │ │ - ldr r3, [pc, #64] @ 7d6070 <__cxa_atexit@plt+0x7c40c0> │ │ │ │ + bhi 7d6070 <__cxa_atexit@plt+0x7c40c0> │ │ │ │ + ldr r3, [pc, #64] @ 7d6080 <__cxa_atexit@plt+0x7c40d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 7d6074 <__cxa_atexit@plt+0x7c40c4> │ │ │ │ + ldr r2, [pc, #56] @ 7d6084 <__cxa_atexit@plt+0x7c40d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 7d6078 <__cxa_atexit@plt+0x7c40c8> │ │ │ │ + ldr r7, [pc, #28] @ 7d6088 <__cxa_atexit@plt+0x7c40d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r6, #68, 30 @ 0x110 │ │ │ │ - movteq fp, #30084 @ 0x7584 │ │ │ │ + cmneq r6, #52, 30 @ 0xd0 │ │ │ │ + movteq fp, #30068 @ 0x7574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d60b4 <__cxa_atexit@plt+0x7c4104> │ │ │ │ - ldr r3, [pc, #32] @ 7d60bc <__cxa_atexit@plt+0x7c410c> │ │ │ │ + bcc 7d60c4 <__cxa_atexit@plt+0x7c4114> │ │ │ │ + ldr r3, [pc, #32] @ 7d60cc <__cxa_atexit@plt+0x7c411c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d60c0 <__cxa_atexit@plt+0x7c4110> │ │ │ │ + ldr r7, [pc, #16] @ 7d60d0 <__cxa_atexit@plt+0x7c4120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 22 @ 0x28000 │ │ │ │ - cmneq r6, #80, 20 @ 0x50000 │ │ │ │ + cmneq r6, #144, 22 @ 0x24000 │ │ │ │ + cmneq r6, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d60f0 <__cxa_atexit@plt+0x7c4140> │ │ │ │ - ldr r3, [pc, #24] @ 7d60f8 <__cxa_atexit@plt+0x7c4148> │ │ │ │ + bcc 7d6100 <__cxa_atexit@plt+0x7c4150> │ │ │ │ + ldr r3, [pc, #24] @ 7d6108 <__cxa_atexit@plt+0x7c4158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 22 @ 0x17000 │ │ │ │ - movteq fp, #29968 @ 0x7510 │ │ │ │ + cmneq r6, #76, 22 @ 0x13000 │ │ │ │ + movteq fp, #29952 @ 0x7500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6178 <__cxa_atexit@plt+0x7c41c8> │ │ │ │ + bcc 7d6188 <__cxa_atexit@plt+0x7c41d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6170 <__cxa_atexit@plt+0x7c41c0> │ │ │ │ - ldr r3, [pc, #84] @ 7d6180 <__cxa_atexit@plt+0x7c41d0> │ │ │ │ + bhi 7d6180 <__cxa_atexit@plt+0x7c41d0> │ │ │ │ + ldr r3, [pc, #84] @ 7d6190 <__cxa_atexit@plt+0x7c41e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d6184 <__cxa_atexit@plt+0x7c41d4> │ │ │ │ + ldr r2, [pc, #80] @ 7d6194 <__cxa_atexit@plt+0x7c41e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d6188 <__cxa_atexit@plt+0x7c41d8> │ │ │ │ + ldr r1, [pc, #60] @ 7d6198 <__cxa_atexit@plt+0x7c41e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d618c <__cxa_atexit@plt+0x7c41dc> │ │ │ │ + ldr r7, [pc, #32] @ 7d619c <__cxa_atexit@plt+0x7c41ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #8, 22 @ 0x2000 │ │ │ │ + cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #228, 20 @ 0xe4000 │ │ │ │ - movteq fp, #30268 @ 0x763c │ │ │ │ + cmneq r6, #212, 20 @ 0xd4000 │ │ │ │ + movteq fp, #30252 @ 0x762c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d61f0 <__cxa_atexit@plt+0x7c4240> │ │ │ │ - ldr r3, [pc, #72] @ 7d61f8 <__cxa_atexit@plt+0x7c4248> │ │ │ │ + bcc 7d6200 <__cxa_atexit@plt+0x7c4250> │ │ │ │ + ldr r3, [pc, #72] @ 7d6208 <__cxa_atexit@plt+0x7c4258> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 7d61fc <__cxa_atexit@plt+0x7c424c> │ │ │ │ + ldr r2, [pc, #68] @ 7d620c <__cxa_atexit@plt+0x7c425c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d61e8 <__cxa_atexit@plt+0x7c4238> │ │ │ │ - b 7d620c <__cxa_atexit@plt+0x7c425c> │ │ │ │ + beq 7d61f8 <__cxa_atexit@plt+0x7c4248> │ │ │ │ + b 7d621c <__cxa_atexit@plt+0x7c426c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r6, #132, 20 @ 0x84000 │ │ │ │ - movteq fp, #30156 @ 0x75cc │ │ │ │ + cmneq r6, #116, 20 @ 0x74000 │ │ │ │ + movteq fp, #30140 @ 0x75bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7d6278 <__cxa_atexit@plt+0x7c42c8> │ │ │ │ + bne 7d6288 <__cxa_atexit@plt+0x7c42d8> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d62bc <__cxa_atexit@plt+0x7c430c> │ │ │ │ + bhi 7d62cc <__cxa_atexit@plt+0x7c431c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #144] @ 7d62c8 <__cxa_atexit@plt+0x7c4318> │ │ │ │ + ldr r2, [pc, #144] @ 7d62d8 <__cxa_atexit@plt+0x7c4328> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 7d62cc <__cxa_atexit@plt+0x7c431c> │ │ │ │ + ldr r1, [pc, #140] @ 7d62dc <__cxa_atexit@plt+0x7c432c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #116] @ 7d62d0 <__cxa_atexit@plt+0x7c4320> │ │ │ │ + ldr r3, [pc, #116] @ 7d62e0 <__cxa_atexit@plt+0x7c4330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d62bc <__cxa_atexit@plt+0x7c430c> │ │ │ │ + bhi 7d62cc <__cxa_atexit@plt+0x7c431c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #72] @ 7d62d4 <__cxa_atexit@plt+0x7c4324> │ │ │ │ + ldr r3, [pc, #72] @ 7d62e4 <__cxa_atexit@plt+0x7c4334> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 7d62d8 <__cxa_atexit@plt+0x7c4328> │ │ │ │ + ldr r2, [pc, #68] @ 7d62e8 <__cxa_atexit@plt+0x7c4338> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #36] @ 7d62dc <__cxa_atexit@plt+0x7c432c> │ │ │ │ + ldr r7, [pc, #36] @ 7d62ec <__cxa_atexit@plt+0x7c433c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq r6, #8, 20 @ 0x8000 │ │ │ │ + cmneq r6, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - cmneq r6, #232, 24 @ 0xe800 │ │ │ │ - movteq fp, #30220 @ 0x760c │ │ │ │ + cmneq r6, #216, 24 @ 0xd800 │ │ │ │ + movteq fp, #30204 @ 0x75fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d63c8 <__cxa_atexit@plt+0x7c4418> │ │ │ │ + bcc 7d63d8 <__cxa_atexit@plt+0x7c4428> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d63c0 <__cxa_atexit@plt+0x7c4410> │ │ │ │ + bhi 7d63d0 <__cxa_atexit@plt+0x7c4420> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r3, [sp] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r3, r8, lr} │ │ │ │ ldr r0, [r7, #35] @ 0x23 │ │ │ │ ldr sl, [r7, #39] @ 0x27 │ │ │ │ str sl, [sp, #8] │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #132] @ 7d63d4 <__cxa_atexit@plt+0x7c4424> │ │ │ │ + ldr r7, [pc, #132] @ 7d63e4 <__cxa_atexit@plt+0x7c4434> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r3, [pc, #100] @ 7d63d8 <__cxa_atexit@plt+0x7c4428> │ │ │ │ + ldr r3, [pc, #100] @ 7d63e8 <__cxa_atexit@plt+0x7c4438> │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #48] @ 7d63dc <__cxa_atexit@plt+0x7c442c> │ │ │ │ + ldr r7, [pc, #48] @ 7d63ec <__cxa_atexit@plt+0x7c443c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #40] @ 7d63e0 <__cxa_atexit@plt+0x7c4430> │ │ │ │ + ldr r7, [pc, #40] @ 7d63f0 <__cxa_atexit@plt+0x7c4440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - cmneq r6, #168, 16 @ 0xa80000 │ │ │ │ - cmneq r6, #72, 6 @ 0x20000001 │ │ │ │ - movteq fp, #29888 @ 0x74c0 │ │ │ │ + cmneq r6, #152, 16 @ 0x980000 │ │ │ │ + cmneq r6, #56, 6 @ 0xe0000000 │ │ │ │ + movteq fp, #29872 @ 0x74b0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6480 <__cxa_atexit@plt+0x7c44d0> │ │ │ │ + bhi 7d6490 <__cxa_atexit@plt+0x7c44e0> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [pc, #104] @ 7d648c <__cxa_atexit@plt+0x7c44dc> │ │ │ │ + ldr r9, [pc, #104] @ 7d649c <__cxa_atexit@plt+0x7c44ec> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #100] @ 7d6490 <__cxa_atexit@plt+0x7c44e0> │ │ │ │ + ldr sl, [pc, #100] @ 7d64a0 <__cxa_atexit@plt+0x7c44f0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 7d6494 <__cxa_atexit@plt+0x7c44e4> │ │ │ │ + ldr ip, [pc, #96] @ 7d64a4 <__cxa_atexit@plt+0x7c44f4> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r2, lr} │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r5, #20] │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #40] @ 7d6498 <__cxa_atexit@plt+0x7c44e8> │ │ │ │ + ldr r7, [pc, #40] @ 7d64a8 <__cxa_atexit@plt+0x7c44f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 7d649c <__cxa_atexit@plt+0x7c44ec> │ │ │ │ + ldr r7, [pc, #32] @ 7d64ac <__cxa_atexit@plt+0x7c44fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ - cmneq r6, #228, 14 @ 0x3900000 │ │ │ │ - cmneq r6, #132, 4 @ 0x40000008 │ │ │ │ - movteq fp, #29608 @ 0x73a8 │ │ │ │ + cmneq r6, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r6, #116, 4 @ 0x40000007 │ │ │ │ + movteq fp, #29592 @ 0x7398 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d654c <__cxa_atexit@plt+0x7c459c> │ │ │ │ + bhi 7d655c <__cxa_atexit@plt+0x7c45ac> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add sl, r5, #24 │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #120] @ 7d6558 <__cxa_atexit@plt+0x7c45a8> │ │ │ │ + ldr ip, [pc, #120] @ 7d6568 <__cxa_atexit@plt+0x7c45b8> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ - ldr r2, [pc, #84] @ 7d655c <__cxa_atexit@plt+0x7c45ac> │ │ │ │ + ldr r2, [pc, #84] @ 7d656c <__cxa_atexit@plt+0x7c45bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #44 @ 0x2c │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #56] @ 7d6560 <__cxa_atexit@plt+0x7c45b0> │ │ │ │ + ldr r3, [pc, #56] @ 7d6570 <__cxa_atexit@plt+0x7c45c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #36] @ 7d6564 <__cxa_atexit@plt+0x7c45b4> │ │ │ │ + ldr r2, [pc, #36] @ 7d6574 <__cxa_atexit@plt+0x7c45c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - cmneq r6, #60, 14 @ 0xf00000 │ │ │ │ + cmneq r6, #44, 14 @ 0xb00000 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - movteq fp, #28824 @ 0x7098 │ │ │ │ + movteq fp, #28808 @ 0x7088 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d65a0 <__cxa_atexit@plt+0x7c45f0> │ │ │ │ - ldr r3, [pc, #32] @ 7d65a8 <__cxa_atexit@plt+0x7c45f8> │ │ │ │ + bcc 7d65b0 <__cxa_atexit@plt+0x7c4600> │ │ │ │ + ldr r3, [pc, #32] @ 7d65b8 <__cxa_atexit@plt+0x7c4608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d65ac <__cxa_atexit@plt+0x7c45fc> │ │ │ │ + ldr r7, [pc, #16] @ 7d65bc <__cxa_atexit@plt+0x7c460c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 12 @ 0xb400000 │ │ │ │ - cmneq r6, #100, 10 @ 0x19000000 │ │ │ │ + cmneq r6, #164, 12 @ 0xa400000 │ │ │ │ + cmneq r6, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d65dc <__cxa_atexit@plt+0x7c462c> │ │ │ │ - ldr r3, [pc, #24] @ 7d65e4 <__cxa_atexit@plt+0x7c4634> │ │ │ │ + bcc 7d65ec <__cxa_atexit@plt+0x7c463c> │ │ │ │ + ldr r3, [pc, #24] @ 7d65f4 <__cxa_atexit@plt+0x7c4644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #112, 12 @ 0x7000000 │ │ │ │ - movteq fp, #28708 @ 0x7024 │ │ │ │ + cmneq r6, #96, 12 @ 0x6000000 │ │ │ │ + movteq fp, #28692 @ 0x7014 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6664 <__cxa_atexit@plt+0x7c46b4> │ │ │ │ + bcc 7d6674 <__cxa_atexit@plt+0x7c46c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d665c <__cxa_atexit@plt+0x7c46ac> │ │ │ │ - ldr r3, [pc, #84] @ 7d666c <__cxa_atexit@plt+0x7c46bc> │ │ │ │ + bhi 7d666c <__cxa_atexit@plt+0x7c46bc> │ │ │ │ + ldr r3, [pc, #84] @ 7d667c <__cxa_atexit@plt+0x7c46cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d6670 <__cxa_atexit@plt+0x7c46c0> │ │ │ │ + ldr r2, [pc, #80] @ 7d6680 <__cxa_atexit@plt+0x7c46d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d6674 <__cxa_atexit@plt+0x7c46c4> │ │ │ │ + ldr r1, [pc, #60] @ 7d6684 <__cxa_atexit@plt+0x7c46d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d6678 <__cxa_atexit@plt+0x7c46c8> │ │ │ │ + ldr r7, [pc, #32] @ 7d6688 <__cxa_atexit@plt+0x7c46d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r6, #12, 12 @ 0xc00000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #248, 10 @ 0x3e000000 │ │ │ │ - movteq fp, #29296 @ 0x7270 │ │ │ │ + cmneq r6, #232, 10 @ 0x3a000000 │ │ │ │ + movteq fp, #29280 @ 0x7260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d674c <__cxa_atexit@plt+0x7c479c> │ │ │ │ + bcc 7d675c <__cxa_atexit@plt+0x7c47ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6744 <__cxa_atexit@plt+0x7c4794> │ │ │ │ + bhi 7d6754 <__cxa_atexit@plt+0x7c47a4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ @@ -2036170,595 +2036174,595 @@ │ │ │ │ ldm lr, {r1, r3, lr} │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #39] @ 0x27 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str fp, [r6, #-16] │ │ │ │ - ldr r3, [pc, #100] @ 7d6754 <__cxa_atexit@plt+0x7c47a4> │ │ │ │ + ldr r3, [pc, #100] @ 7d6764 <__cxa_atexit@plt+0x7c47b4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr r1, [pc, #92] @ 7d6758 <__cxa_atexit@plt+0x7c47a8> │ │ │ │ + ldr r1, [pc, #92] @ 7d6768 <__cxa_atexit@plt+0x7c47b8> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r4, r9} │ │ │ │ - ldr r2, [pc, #64] @ 7d675c <__cxa_atexit@plt+0x7c47ac> │ │ │ │ + ldr r2, [pc, #64] @ 7d676c <__cxa_atexit@plt+0x7c47bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #59 @ 0x3b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - cmneq r6, #72, 10 @ 0x12000000 │ │ │ │ - movteq fp, #28700 @ 0x701c │ │ │ │ + cmneq r6, #56, 10 @ 0xe000000 │ │ │ │ + movteq fp, #28684 @ 0x700c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d679c <__cxa_atexit@plt+0x7c47ec> │ │ │ │ - ldr r3, [pc, #36] @ 7d67a4 <__cxa_atexit@plt+0x7c47f4> │ │ │ │ + bcc 7d67ac <__cxa_atexit@plt+0x7c47fc> │ │ │ │ + ldr r3, [pc, #36] @ 7d67b4 <__cxa_atexit@plt+0x7c4804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7d67a8 <__cxa_atexit@plt+0x7c47f8> │ │ │ │ + ldr r7, [pc, #24] @ 7d67b8 <__cxa_atexit@plt+0x7c4808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7d67ac <__cxa_atexit@plt+0x7c47fc> │ │ │ │ + ldr r8, [pc, #20] @ 7d67bc <__cxa_atexit@plt+0x7c480c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 8 @ 0xbc000000 │ │ │ │ - cmneq r6, #100, 22 @ 0x19000 │ │ │ │ + cmneq r6, #172, 8 @ 0xac000000 │ │ │ │ cmneq r6, #84, 22 @ 0x15000 │ │ │ │ + cmneq r6, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq sl, #32708 @ 0x7fc4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq sl, #32692 @ 0x7fb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6844 <__cxa_atexit@plt+0x7c4894> │ │ │ │ + bcc 7d6854 <__cxa_atexit@plt+0x7c48a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d683c <__cxa_atexit@plt+0x7c488c> │ │ │ │ - ldr r3, [pc, #84] @ 7d684c <__cxa_atexit@plt+0x7c489c> │ │ │ │ + bhi 7d684c <__cxa_atexit@plt+0x7c489c> │ │ │ │ + ldr r3, [pc, #84] @ 7d685c <__cxa_atexit@plt+0x7c48ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d6850 <__cxa_atexit@plt+0x7c48a0> │ │ │ │ + ldr r2, [pc, #80] @ 7d6860 <__cxa_atexit@plt+0x7c48b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 7d6854 <__cxa_atexit@plt+0x7c48a4> │ │ │ │ + ldr r1, [pc, #76] @ 7d6864 <__cxa_atexit@plt+0x7c48b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 7d6858 <__cxa_atexit@plt+0x7c48a8> │ │ │ │ + ldr r7, [pc, #40] @ 7d6868 <__cxa_atexit@plt+0x7c48b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 7d685c <__cxa_atexit@plt+0x7c48ac> │ │ │ │ + ldr r9, [pc, #36] @ 7d686c <__cxa_atexit@plt+0x7c48bc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r6, #52, 8 @ 0x34000000 │ │ │ │ - cmneq r6, #100, 10 @ 0x19000000 │ │ │ │ - cmneq r6, #28, 6 @ 0x70000000 │ │ │ │ + cmneq r6, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r6, #84, 10 @ 0x15000000 │ │ │ │ + cmneq r6, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d688c <__cxa_atexit@plt+0x7c48dc> │ │ │ │ - ldr r3, [pc, #24] @ 7d6894 <__cxa_atexit@plt+0x7c48e4> │ │ │ │ + bcc 7d689c <__cxa_atexit@plt+0x7c48ec> │ │ │ │ + ldr r3, [pc, #24] @ 7d68a4 <__cxa_atexit@plt+0x7c48f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #192, 6 │ │ │ │ - movteq sl, #32520 @ 0x7f08 │ │ │ │ + cmneq r6, #176, 6 @ 0xc0000002 │ │ │ │ + movteq sl, #32504 @ 0x7ef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6914 <__cxa_atexit@plt+0x7c4964> │ │ │ │ + bcc 7d6924 <__cxa_atexit@plt+0x7c4974> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d690c <__cxa_atexit@plt+0x7c495c> │ │ │ │ - ldr r3, [pc, #84] @ 7d691c <__cxa_atexit@plt+0x7c496c> │ │ │ │ + bhi 7d691c <__cxa_atexit@plt+0x7c496c> │ │ │ │ + ldr r3, [pc, #84] @ 7d692c <__cxa_atexit@plt+0x7c497c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d6920 <__cxa_atexit@plt+0x7c4970> │ │ │ │ + ldr r2, [pc, #80] @ 7d6930 <__cxa_atexit@plt+0x7c4980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d6924 <__cxa_atexit@plt+0x7c4974> │ │ │ │ + ldr r1, [pc, #60] @ 7d6934 <__cxa_atexit@plt+0x7c4984> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d6928 <__cxa_atexit@plt+0x7c4978> │ │ │ │ + ldr r7, [pc, #32] @ 7d6938 <__cxa_atexit@plt+0x7c4988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r6, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r6, #72, 6 @ 0x20000001 │ │ │ │ - movteq sl, #32720 @ 0x7fd0 │ │ │ │ + cmneq r6, #56, 6 @ 0xe0000000 │ │ │ │ + movteq sl, #32704 @ 0x7fc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d69ec <__cxa_atexit@plt+0x7c4a3c> │ │ │ │ + bcc 7d69fc <__cxa_atexit@plt+0x7c4a4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d69e4 <__cxa_atexit@plt+0x7c4a34> │ │ │ │ + bhi 7d69f4 <__cxa_atexit@plt+0x7c4a44> │ │ │ │ add ip, r7, #3 │ │ │ │ ldm ip, {r2, sl, ip} │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r1, r3, lr} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r3, [pc, #104] @ 7d69f4 <__cxa_atexit@plt+0x7c4a44> │ │ │ │ + ldr r3, [pc, #104] @ 7d6a04 <__cxa_atexit@plt+0x7c4a54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #92] @ 7d69f8 <__cxa_atexit@plt+0x7c4a48> │ │ │ │ + ldr r1, [pc, #92] @ 7d6a08 <__cxa_atexit@plt+0x7c4a58> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #60] @ 7d69fc <__cxa_atexit@plt+0x7c4a4c> │ │ │ │ + ldr r2, [pc, #60] @ 7d6a0c <__cxa_atexit@plt+0x7c4a5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - cmneq r6, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r6, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7d6a3c <__cxa_atexit@plt+0x7c4a8c> │ │ │ │ - ldr r7, [pc, #44] @ 7d6a4c <__cxa_atexit@plt+0x7c4a9c> │ │ │ │ + bcc 7d6a4c <__cxa_atexit@plt+0x7c4a9c> │ │ │ │ + ldr r7, [pc, #44] @ 7d6a5c <__cxa_atexit@plt+0x7c4aac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #32] @ 7d6a50 <__cxa_atexit@plt+0x7c4aa0> │ │ │ │ + ldr r7, [pc, #32] @ 7d6a60 <__cxa_atexit@plt+0x7c4ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 7d6a54 <__cxa_atexit@plt+0x7c4aa4> │ │ │ │ + ldr r8, [pc, #28] @ 7d6a64 <__cxa_atexit@plt+0x7c4ab4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 7d6a58 <__cxa_atexit@plt+0x7c4aa8> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 7d6a68 <__cxa_atexit@plt+0x7c4ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #212, 24 @ 0xd400 │ │ │ │ - cmneq r6, #132 @ 0x84 │ │ │ │ - movteq sl, #32572 @ 0x7f3c │ │ │ │ - movteq sl, #32508 @ 0x7efc │ │ │ │ + cmneq r6, #196, 24 @ 0xc400 │ │ │ │ + cmneq r6, #116 @ 0x74 │ │ │ │ + movteq sl, #32556 @ 0x7f2c │ │ │ │ + movteq sl, #32492 @ 0x7eec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6ac8 <__cxa_atexit@plt+0x7c4b18> │ │ │ │ - ldr r3, [pc, #84] @ 7d6ad4 <__cxa_atexit@plt+0x7c4b24> │ │ │ │ + bhi 7d6ad8 <__cxa_atexit@plt+0x7c4b28> │ │ │ │ + ldr r3, [pc, #84] @ 7d6ae4 <__cxa_atexit@plt+0x7c4b34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d6ad8 <__cxa_atexit@plt+0x7c4b28> │ │ │ │ + ldr r2, [pc, #80] @ 7d6ae8 <__cxa_atexit@plt+0x7c4b38> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #60] @ 7d6adc <__cxa_atexit@plt+0x7c4b2c> │ │ │ │ + ldr r7, [pc, #60] @ 7d6aec <__cxa_atexit@plt+0x7c4b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #52] @ 7d6ae0 <__cxa_atexit@plt+0x7c4b30> │ │ │ │ + ldr r7, [pc, #52] @ 7d6af0 <__cxa_atexit@plt+0x7c4b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #48] @ 7d6ae4 <__cxa_atexit@plt+0x7c4b34> │ │ │ │ + ldr r8, [pc, #48] @ 7d6af4 <__cxa_atexit@plt+0x7c4b44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #44] @ 7d6ae8 <__cxa_atexit@plt+0x7c4b38> │ │ │ │ + ldr r9, [pc, #44] @ 7d6af8 <__cxa_atexit@plt+0x7c4b48> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #40] @ 7d6aec <__cxa_atexit@plt+0x7c4b3c> │ │ │ │ + ldr sl, [pc, #40] @ 7d6afc <__cxa_atexit@plt+0x7c4b4c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffe5c8 │ │ │ │ - cmneq r6, #188 @ 0xbc │ │ │ │ - cmneq r6, #28 │ │ │ │ - cmneq r6, #60, 30 @ 0xf0 │ │ │ │ - cmneq r6, #108, 30 @ 0x1b0 │ │ │ │ - cmneq r6, #72, 30 @ 0x120 │ │ │ │ - movteq sl, #32340 @ 0x7e54 │ │ │ │ + cmneq r6, #172 @ 0xac │ │ │ │ + cmneq r6, #12 │ │ │ │ + cmneq r6, #44, 30 @ 0xb0 │ │ │ │ + cmneq r6, #92, 30 @ 0x170 │ │ │ │ + cmneq r6, #56, 30 @ 0xe0 │ │ │ │ + movteq sl, #32324 @ 0x7e44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7d6b20 <__cxa_atexit@plt+0x7c4b70> │ │ │ │ + ldr r3, [pc, #28] @ 7d6b30 <__cxa_atexit@plt+0x7c4b80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 7d6b24 <__cxa_atexit@plt+0x7c4b74> │ │ │ │ + ldr r7, [pc, #16] @ 7d6b34 <__cxa_atexit@plt+0x7c4b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 7d6b28 <__cxa_atexit@plt+0x7c4b78> │ │ │ │ + ldr r8, [pc, #12] @ 7d6b38 <__cxa_atexit@plt+0x7c4b88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r6, #216, 4 @ 0x8000000d │ │ │ │ - cmneq r6, #172, 6 @ 0xb0000002 │ │ │ │ - movteq sl, #32264 @ 0x7e08 │ │ │ │ + cmneq r6, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r6, #156, 6 @ 0x70000002 │ │ │ │ + movteq sl, #32248 @ 0x7df8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #20] @ 7d6b58 <__cxa_atexit@plt+0x7c4ba8> │ │ │ │ + ldr r7, [pc, #20] @ 7d6b68 <__cxa_atexit@plt+0x7c4bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 7d6b5c <__cxa_atexit@plt+0x7c4bac> │ │ │ │ + ldr r7, [pc, #8] @ 7d6b6c <__cxa_atexit@plt+0x7c4bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r6, #0, 20 │ │ │ │ - movteq sl, #32196 @ 0x7dc4 │ │ │ │ + cmneq r6, #240, 18 @ 0x3c0000 │ │ │ │ + movteq sl, #32180 @ 0x7db4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6ba8 <__cxa_atexit@plt+0x7c4bf8> │ │ │ │ + bhi 7d6bb8 <__cxa_atexit@plt+0x7c4c08> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #44] @ 7d6bb4 <__cxa_atexit@plt+0x7c4c04> │ │ │ │ + ldr r3, [pc, #44] @ 7d6bc4 <__cxa_atexit@plt+0x7c4c14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 7d6bb8 <__cxa_atexit@plt+0x7c4c08> │ │ │ │ + ldr r2, [pc, #40] @ 7d6bc8 <__cxa_atexit@plt+0x7c4c18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe72c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq sl, #32068 @ 0x7d44 │ │ │ │ + movteq sl, #32052 @ 0x7d34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7d6bdc <__cxa_atexit@plt+0x7c4c2c> │ │ │ │ + ldr r3, [pc, #12] @ 7d6bec <__cxa_atexit@plt+0x7c4c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sl, #32032 @ 0x7d20 │ │ │ │ + movteq sl, #32016 @ 0x7d10 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d6c04 <__cxa_atexit@plt+0x7c4c54> │ │ │ │ + ldr r3, [pc, #16] @ 7d6c14 <__cxa_atexit@plt+0x7c4c64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #31992 @ 0x7cf8 │ │ │ │ + movteq sl, #31976 @ 0x7ce8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6c74 <__cxa_atexit@plt+0x7c4cc4> │ │ │ │ + bhi 7d6c84 <__cxa_atexit@plt+0x7c4cd4> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add sl, r5, #24 │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ - ldr ip, [pc, #56] @ 7d6c80 <__cxa_atexit@plt+0x7c4cd0> │ │ │ │ + ldr ip, [pc, #56] @ 7d6c90 <__cxa_atexit@plt+0x7c4ce0> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r1, r8} │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - movteq sl, #31472 @ 0x7af0 │ │ │ │ + movteq sl, #31456 @ 0x7ae0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6cd0 <__cxa_atexit@plt+0x7c4d20> │ │ │ │ - ldr r3, [pc, #52] @ 7d6cd8 <__cxa_atexit@plt+0x7c4d28> │ │ │ │ + bcc 7d6ce0 <__cxa_atexit@plt+0x7c4d30> │ │ │ │ + ldr r3, [pc, #52] @ 7d6ce8 <__cxa_atexit@plt+0x7c4d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #44] @ 7d6cdc <__cxa_atexit@plt+0x7c4d2c> │ │ │ │ + ldr r3, [pc, #44] @ 7d6cec <__cxa_atexit@plt+0x7c4d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ 7d6ce0 <__cxa_atexit@plt+0x7c4d30> │ │ │ │ + ldr r3, [pc, #24] @ 7d6cf0 <__cxa_atexit@plt+0x7c4d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #152, 30 @ 0x260 │ │ │ │ - msreq SPSR_sx, #196, 18 @ 0x310000 │ │ │ │ - msreq SPSR_sx, #168, 18 @ 0x2a0000 │ │ │ │ - movteq sl, #31920 @ 0x7cb0 │ │ │ │ + cmneq r6, #136, 30 @ 0x220 │ │ │ │ + msreq SPSR_sx, #180, 18 @ 0x2d0000 │ │ │ │ + msreq SPSR_sx, #152, 18 @ 0x260000 │ │ │ │ + movteq sl, #31904 @ 0x7ca0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6d28 <__cxa_atexit@plt+0x7c4d78> │ │ │ │ - ldr r3, [pc, #44] @ 7d6d30 <__cxa_atexit@plt+0x7c4d80> │ │ │ │ + bcc 7d6d38 <__cxa_atexit@plt+0x7c4d88> │ │ │ │ + ldr r3, [pc, #44] @ 7d6d40 <__cxa_atexit@plt+0x7c4d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7d6d34 <__cxa_atexit@plt+0x7c4d84> │ │ │ │ + ldr r3, [pc, #32] @ 7d6d44 <__cxa_atexit@plt+0x7c4d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7d6d38 <__cxa_atexit@plt+0x7c4d88> │ │ │ │ + ldr r7, [pc, #20] @ 7d6d48 <__cxa_atexit@plt+0x7c4d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #56, 30 @ 0xe0 │ │ │ │ - cmneq r6, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq r6, #244, 6 @ 0xd0000003 │ │ │ │ - movteq sl, #31844 @ 0x7c64 │ │ │ │ + cmneq r6, #40, 30 @ 0xa0 │ │ │ │ + cmneq r6, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r6, #228, 6 @ 0x90000003 │ │ │ │ + movteq sl, #31828 @ 0x7c54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6dbc <__cxa_atexit@plt+0x7c4e0c> │ │ │ │ + bcc 7d6dcc <__cxa_atexit@plt+0x7c4e1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6db4 <__cxa_atexit@plt+0x7c4e04> │ │ │ │ - ldr r3, [pc, #88] @ 7d6dc4 <__cxa_atexit@plt+0x7c4e14> │ │ │ │ + bhi 7d6dc4 <__cxa_atexit@plt+0x7c4e14> │ │ │ │ + ldr r3, [pc, #88] @ 7d6dd4 <__cxa_atexit@plt+0x7c4e24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7d6dc8 <__cxa_atexit@plt+0x7c4e18> │ │ │ │ + ldr r2, [pc, #76] @ 7d6dd8 <__cxa_atexit@plt+0x7c4e28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7d6dcc <__cxa_atexit@plt+0x7c4e1c> │ │ │ │ + ldr r3, [pc, #68] @ 7d6ddc <__cxa_atexit@plt+0x7c4e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7d6dd0 <__cxa_atexit@plt+0x7c4e20> │ │ │ │ + ldr r3, [pc, #60] @ 7d6de0 <__cxa_atexit@plt+0x7c4e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d6dd4 <__cxa_atexit@plt+0x7c4e24> │ │ │ │ + ldr r8, [pc, #36] @ 7d6de4 <__cxa_atexit@plt+0x7c4e34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 28 @ 0xd00 │ │ │ │ + cmneq r6, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #220, 28 @ 0xdc0 │ │ │ │ - cmneq r6, #180, 30 @ 0x2d0 │ │ │ │ - cmneq r6, #244, 30 @ 0x3d0 │ │ │ │ - movteq sl, #31704 @ 0x7bd8 │ │ │ │ + cmneq r6, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r6, #164, 30 @ 0x290 │ │ │ │ + cmneq r6, #228, 30 @ 0x390 │ │ │ │ + movteq sl, #31688 @ 0x7bc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6e40 <__cxa_atexit@plt+0x7c4e90> │ │ │ │ + bcc 7d6e50 <__cxa_atexit@plt+0x7c4ea0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6e38 <__cxa_atexit@plt+0x7c4e88> │ │ │ │ - ldr r3, [pc, #64] @ 7d6e48 <__cxa_atexit@plt+0x7c4e98> │ │ │ │ + bhi 7d6e48 <__cxa_atexit@plt+0x7c4e98> │ │ │ │ + ldr r3, [pc, #64] @ 7d6e58 <__cxa_atexit@plt+0x7c4ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7d6e4c <__cxa_atexit@plt+0x7c4e9c> │ │ │ │ + ldr r7, [pc, #44] @ 7d6e5c <__cxa_atexit@plt+0x7c4eac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7d6e50 <__cxa_atexit@plt+0x7c4ea0> │ │ │ │ + ldr r7, [pc, #28] @ 7d6e60 <__cxa_atexit@plt+0x7c4eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #52, 28 @ 0x340 │ │ │ │ + cmneq r6, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r6, #96, 28 @ 0x600 │ │ │ │ - movteq sl, #31592 @ 0x7b68 │ │ │ │ + cmneq r6, #80, 28 @ 0x500 │ │ │ │ + movteq sl, #31576 @ 0x7b58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d6ebc <__cxa_atexit@plt+0x7c4f0c> │ │ │ │ - ldr r3, [pc, #80] @ 7d6ecc <__cxa_atexit@plt+0x7c4f1c> │ │ │ │ + bhi 7d6ecc <__cxa_atexit@plt+0x7c4f1c> │ │ │ │ + ldr r3, [pc, #80] @ 7d6edc <__cxa_atexit@plt+0x7c4f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 7d6ed0 <__cxa_atexit@plt+0x7c4f20> │ │ │ │ + ldr r0, [pc, #64] @ 7d6ee0 <__cxa_atexit@plt+0x7c4f30> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 7d6ed4 <__cxa_atexit@plt+0x7c4f24> │ │ │ │ + ldr r7, [pc, #28] @ 7d6ee4 <__cxa_atexit@plt+0x7c4f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - cmneq r6, #152, 26 @ 0x2600 │ │ │ │ - movteq sl, #31408 @ 0x7ab0 │ │ │ │ + cmneq r6, #136, 26 @ 0x2200 │ │ │ │ + movteq sl, #31392 @ 0x7aa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6f14 <__cxa_atexit@plt+0x7c4f64> │ │ │ │ - ldr r3, [pc, #36] @ 7d6f1c <__cxa_atexit@plt+0x7c4f6c> │ │ │ │ + bcc 7d6f24 <__cxa_atexit@plt+0x7c4f74> │ │ │ │ + ldr r3, [pc, #36] @ 7d6f2c <__cxa_atexit@plt+0x7c4f7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7d6f20 <__cxa_atexit@plt+0x7c4f70> │ │ │ │ + ldr r7, [pc, #16] @ 7d6f30 <__cxa_atexit@plt+0x7c4f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #68, 26 @ 0x1100 │ │ │ │ - msreq SPSR_sx, #104, 14 @ 0x1a00000 │ │ │ │ - movteq sl, #31404 @ 0x7aac │ │ │ │ + cmneq r6, #52, 26 @ 0xd00 │ │ │ │ + msreq SPSR_sx, #88, 14 @ 0x1600000 │ │ │ │ + movteq sl, #31388 @ 0x7a9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d6f54 <__cxa_atexit@plt+0x7c4fa4> │ │ │ │ - ldr r3, [pc, #28] @ 7d6f64 <__cxa_atexit@plt+0x7c4fb4> │ │ │ │ + bcc 7d6f64 <__cxa_atexit@plt+0x7c4fb4> │ │ │ │ + ldr r3, [pc, #28] @ 7d6f74 <__cxa_atexit@plt+0x7c4fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7d6f68 <__cxa_atexit@plt+0x7c4fb8> │ │ │ │ + ldr r7, [pc, #12] @ 7d6f78 <__cxa_atexit@plt+0x7c4fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sl, #31376 @ 0x7a90 │ │ │ │ - movteq sl, #31336 @ 0x7a68 │ │ │ │ + movteq sl, #31360 @ 0x7a80 │ │ │ │ + movteq sl, #31320 @ 0x7a58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d6f90 <__cxa_atexit@plt+0x7c4fe0> │ │ │ │ + ldr r3, [pc, #16] @ 7d6fa0 <__cxa_atexit@plt+0x7c4ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #31296 @ 0x7a40 │ │ │ │ + movteq sl, #31280 @ 0x7a30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d6fb8 <__cxa_atexit@plt+0x7c5008> │ │ │ │ + ldr r3, [pc, #16] @ 7d6fc8 <__cxa_atexit@plt+0x7c5018> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #31256 @ 0x7a18 │ │ │ │ + movteq sl, #31240 @ 0x7a08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7034 <__cxa_atexit@plt+0x7c5084> │ │ │ │ + bhi 7d7044 <__cxa_atexit@plt+0x7c5094> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 7d7040 <__cxa_atexit@plt+0x7c5090> │ │ │ │ + ldr r0, [pc, #80] @ 7d7050 <__cxa_atexit@plt+0x7c50a0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 7d7044 <__cxa_atexit@plt+0x7c5094> │ │ │ │ + ldr lr, [pc, #76] @ 7d7054 <__cxa_atexit@plt+0x7c50a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #72] @ 7d7048 <__cxa_atexit@plt+0x7c5098> │ │ │ │ + ldr r9, [pc, #72] @ 7d7058 <__cxa_atexit@plt+0x7c50a8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2036767,248 +2036771,248 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7d7068 <__cxa_atexit@plt+0x7c50b8> │ │ │ │ + ldr r3, [pc, #12] @ 7d7078 <__cxa_atexit@plt+0x7c50c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - cmneq r6, #8, 24 @ 0x800 │ │ │ │ - movteq sl, #30472 @ 0x7708 │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + cmneq r6, #248, 22 @ 0x3e000 │ │ │ │ + movteq sl, #30456 @ 0x76f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d70b8 <__cxa_atexit@plt+0x7c5108> │ │ │ │ - ldr r3, [pc, #52] @ 7d70c0 <__cxa_atexit@plt+0x7c5110> │ │ │ │ + bcc 7d70c8 <__cxa_atexit@plt+0x7c5118> │ │ │ │ + ldr r3, [pc, #52] @ 7d70d0 <__cxa_atexit@plt+0x7c5120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #44] @ 7d70c4 <__cxa_atexit@plt+0x7c5114> │ │ │ │ + ldr r3, [pc, #44] @ 7d70d4 <__cxa_atexit@plt+0x7c5124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ 7d70c8 <__cxa_atexit@plt+0x7c5118> │ │ │ │ + ldr r3, [pc, #24] @ 7d70d8 <__cxa_atexit@plt+0x7c5128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #176, 22 @ 0x2c000 │ │ │ │ - msreq SPSR_sx, #220, 10 @ 0x37000000 │ │ │ │ + cmneq r6, #160, 22 @ 0x28000 │ │ │ │ msreq SPSR_sx, #204, 10 @ 0x33000000 │ │ │ │ - movteq sl, #30920 @ 0x78c8 │ │ │ │ + msreq SPSR_sx, #188, 10 @ 0x2f000000 │ │ │ │ + movteq sl, #30904 @ 0x78b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7110 <__cxa_atexit@plt+0x7c5160> │ │ │ │ - ldr r3, [pc, #44] @ 7d7118 <__cxa_atexit@plt+0x7c5168> │ │ │ │ + bcc 7d7120 <__cxa_atexit@plt+0x7c5170> │ │ │ │ + ldr r3, [pc, #44] @ 7d7128 <__cxa_atexit@plt+0x7c5178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7d711c <__cxa_atexit@plt+0x7c516c> │ │ │ │ + ldr r3, [pc, #32] @ 7d712c <__cxa_atexit@plt+0x7c517c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7d7120 <__cxa_atexit@plt+0x7c5170> │ │ │ │ + ldr r7, [pc, #20] @ 7d7130 <__cxa_atexit@plt+0x7c5180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 22 @ 0x14000 │ │ │ │ - cmneq r6, #116 @ 0x74 │ │ │ │ - cmneq r6, #12 │ │ │ │ - movteq sl, #30844 @ 0x787c │ │ │ │ + cmneq r6, #64, 22 @ 0x10000 │ │ │ │ + cmneq r6, #100 @ 0x64 │ │ │ │ + cmneq r6, #252, 30 @ 0x3f0 │ │ │ │ + movteq sl, #30828 @ 0x786c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d71a4 <__cxa_atexit@plt+0x7c51f4> │ │ │ │ + bcc 7d71b4 <__cxa_atexit@plt+0x7c5204> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d719c <__cxa_atexit@plt+0x7c51ec> │ │ │ │ - ldr r3, [pc, #88] @ 7d71ac <__cxa_atexit@plt+0x7c51fc> │ │ │ │ + bhi 7d71ac <__cxa_atexit@plt+0x7c51fc> │ │ │ │ + ldr r3, [pc, #88] @ 7d71bc <__cxa_atexit@plt+0x7c520c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7d71b0 <__cxa_atexit@plt+0x7c5200> │ │ │ │ + ldr r2, [pc, #76] @ 7d71c0 <__cxa_atexit@plt+0x7c5210> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7d71b4 <__cxa_atexit@plt+0x7c5204> │ │ │ │ + ldr r3, [pc, #68] @ 7d71c4 <__cxa_atexit@plt+0x7c5214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7d71b8 <__cxa_atexit@plt+0x7c5208> │ │ │ │ + ldr r3, [pc, #60] @ 7d71c8 <__cxa_atexit@plt+0x7c5218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #161 @ 0xa1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d71bc <__cxa_atexit@plt+0x7c520c> │ │ │ │ + ldr r8, [pc, #36] @ 7d71cc <__cxa_atexit@plt+0x7c521c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r6, #216, 20 @ 0xd8000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #244, 20 @ 0xf4000 │ │ │ │ - cmneq r6, #204, 22 @ 0x33000 │ │ │ │ - cmneq r6, #12, 24 @ 0xc00 │ │ │ │ - movteq sl, #30704 @ 0x77f0 │ │ │ │ + cmneq r6, #228, 20 @ 0xe4000 │ │ │ │ + cmneq r6, #188, 22 @ 0x2f000 │ │ │ │ + cmneq r6, #252, 22 @ 0x3f000 │ │ │ │ + movteq sl, #30688 @ 0x77e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7228 <__cxa_atexit@plt+0x7c5278> │ │ │ │ + bcc 7d7238 <__cxa_atexit@plt+0x7c5288> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7220 <__cxa_atexit@plt+0x7c5270> │ │ │ │ - ldr r3, [pc, #64] @ 7d7230 <__cxa_atexit@plt+0x7c5280> │ │ │ │ + bhi 7d7230 <__cxa_atexit@plt+0x7c5280> │ │ │ │ + ldr r3, [pc, #64] @ 7d7240 <__cxa_atexit@plt+0x7c5290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7d7234 <__cxa_atexit@plt+0x7c5284> │ │ │ │ + ldr r7, [pc, #44] @ 7d7244 <__cxa_atexit@plt+0x7c5294> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7d7238 <__cxa_atexit@plt+0x7c5288> │ │ │ │ + ldr r7, [pc, #28] @ 7d7248 <__cxa_atexit@plt+0x7c5298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r6, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r6, #120, 20 @ 0x78000 │ │ │ │ - movteq sl, #30592 @ 0x7780 │ │ │ │ + cmneq r6, #104, 20 @ 0x68000 │ │ │ │ + movteq sl, #30576 @ 0x7770 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d72a4 <__cxa_atexit@plt+0x7c52f4> │ │ │ │ - ldr r3, [pc, #80] @ 7d72b4 <__cxa_atexit@plt+0x7c5304> │ │ │ │ + bhi 7d72b4 <__cxa_atexit@plt+0x7c5304> │ │ │ │ + ldr r3, [pc, #80] @ 7d72c4 <__cxa_atexit@plt+0x7c5314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 7d72b8 <__cxa_atexit@plt+0x7c5308> │ │ │ │ + ldr r0, [pc, #64] @ 7d72c8 <__cxa_atexit@plt+0x7c5318> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 7d72bc <__cxa_atexit@plt+0x7c530c> │ │ │ │ + ldr r7, [pc, #28] @ 7d72cc <__cxa_atexit@plt+0x7c531c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - cmneq r6, #176, 18 @ 0x2c0000 │ │ │ │ - movteq sl, #30408 @ 0x76c8 │ │ │ │ + cmneq r6, #160, 18 @ 0x280000 │ │ │ │ + movteq sl, #30392 @ 0x76b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d72fc <__cxa_atexit@plt+0x7c534c> │ │ │ │ - ldr r3, [pc, #36] @ 7d7304 <__cxa_atexit@plt+0x7c5354> │ │ │ │ + bcc 7d730c <__cxa_atexit@plt+0x7c535c> │ │ │ │ + ldr r3, [pc, #36] @ 7d7314 <__cxa_atexit@plt+0x7c5364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7d7308 <__cxa_atexit@plt+0x7c5358> │ │ │ │ + ldr r7, [pc, #16] @ 7d7318 <__cxa_atexit@plt+0x7c5368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 18 @ 0x170000 │ │ │ │ - msreq SPSR_sx, #128, 6 │ │ │ │ - movteq sl, #30404 @ 0x76c4 │ │ │ │ + cmneq r6, #76, 18 @ 0x130000 │ │ │ │ + msreq SPSR_sx, #112, 6 @ 0xc0000001 │ │ │ │ + movteq sl, #30388 @ 0x76b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d733c <__cxa_atexit@plt+0x7c538c> │ │ │ │ - ldr r3, [pc, #28] @ 7d734c <__cxa_atexit@plt+0x7c539c> │ │ │ │ + bcc 7d734c <__cxa_atexit@plt+0x7c539c> │ │ │ │ + ldr r3, [pc, #28] @ 7d735c <__cxa_atexit@plt+0x7c53ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7d7350 <__cxa_atexit@plt+0x7c53a0> │ │ │ │ + ldr r7, [pc, #12] @ 7d7360 <__cxa_atexit@plt+0x7c53b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sl, #30384 @ 0x76b0 │ │ │ │ - movteq sl, #30336 @ 0x7680 │ │ │ │ + movteq sl, #30368 @ 0x76a0 │ │ │ │ + movteq sl, #30320 @ 0x7670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d7378 <__cxa_atexit@plt+0x7c53c8> │ │ │ │ + ldr r3, [pc, #16] @ 7d7388 <__cxa_atexit@plt+0x7c53d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #30296 @ 0x7658 │ │ │ │ + movteq sl, #30280 @ 0x7648 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d73a0 <__cxa_atexit@plt+0x7c53f0> │ │ │ │ + ldr r3, [pc, #16] @ 7d73b0 <__cxa_atexit@plt+0x7c5400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #30256 @ 0x7630 │ │ │ │ + movteq sl, #30240 @ 0x7620 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d741c <__cxa_atexit@plt+0x7c546c> │ │ │ │ + bhi 7d742c <__cxa_atexit@plt+0x7c547c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 7d7428 <__cxa_atexit@plt+0x7c5478> │ │ │ │ + ldr r0, [pc, #80] @ 7d7438 <__cxa_atexit@plt+0x7c5488> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 7d742c <__cxa_atexit@plt+0x7c547c> │ │ │ │ + ldr lr, [pc, #76] @ 7d743c <__cxa_atexit@plt+0x7c548c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #72] @ 7d7430 <__cxa_atexit@plt+0x7c5480> │ │ │ │ + ldr r9, [pc, #72] @ 7d7440 <__cxa_atexit@plt+0x7c5490> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2037017,1006 +2037021,1006 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7d7450 <__cxa_atexit@plt+0x7c54a0> │ │ │ │ + ldr r3, [pc, #12] @ 7d7460 <__cxa_atexit@plt+0x7c54b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - cmneq r6, #32, 16 @ 0x200000 │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + cmneq r6, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d74a0 <__cxa_atexit@plt+0x7c54f0> │ │ │ │ - ldr r3, [pc, #56] @ 7d74a8 <__cxa_atexit@plt+0x7c54f8> │ │ │ │ + bcc 7d74b0 <__cxa_atexit@plt+0x7c5500> │ │ │ │ + ldr r3, [pc, #56] @ 7d74b8 <__cxa_atexit@plt+0x7c5508> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7d74ac <__cxa_atexit@plt+0x7c54fc> │ │ │ │ + ldr r2, [pc, #52] @ 7d74bc <__cxa_atexit@plt+0x7c550c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d7498 <__cxa_atexit@plt+0x7c54e8> │ │ │ │ - b 7d74b8 <__cxa_atexit@plt+0x7c5508> │ │ │ │ + beq 7d74a8 <__cxa_atexit@plt+0x7c54f8> │ │ │ │ + b 7d74c8 <__cxa_atexit@plt+0x7c5518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r6, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7d74d8 <__cxa_atexit@plt+0x7c5528> │ │ │ │ + ldr r0, [pc, #20] @ 7d74e8 <__cxa_atexit@plt+0x7c5538> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7510 <__cxa_atexit@plt+0x7c5560> │ │ │ │ + bhi 7d7520 <__cxa_atexit@plt+0x7c5570> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7d751c <__cxa_atexit@plt+0x7c556c> │ │ │ │ + ldr r2, [pc, #28] @ 7d752c <__cxa_atexit@plt+0x7c557c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #220, 14 @ 0x3700000 │ │ │ │ - movteq sl, #30372 @ 0x76a4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #204, 14 @ 0x3300000 │ │ │ │ + movteq sl, #30356 @ 0x7694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d75a4 <__cxa_atexit@plt+0x7c55f4> │ │ │ │ + bcc 7d75b4 <__cxa_atexit@plt+0x7c5604> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d759c <__cxa_atexit@plt+0x7c55ec> │ │ │ │ - ldr r3, [pc, #92] @ 7d75ac <__cxa_atexit@plt+0x7c55fc> │ │ │ │ + bhi 7d75ac <__cxa_atexit@plt+0x7c55fc> │ │ │ │ + ldr r3, [pc, #92] @ 7d75bc <__cxa_atexit@plt+0x7c560c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #84] @ 7d75b0 <__cxa_atexit@plt+0x7c5600> │ │ │ │ + ldr r3, [pc, #84] @ 7d75c0 <__cxa_atexit@plt+0x7c5610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #68] @ 7d75b4 <__cxa_atexit@plt+0x7c5604> │ │ │ │ + ldr r2, [pc, #68] @ 7d75c4 <__cxa_atexit@plt+0x7c5614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #60] @ 7d75b8 <__cxa_atexit@plt+0x7c5608> │ │ │ │ + ldr r1, [pc, #60] @ 7d75c8 <__cxa_atexit@plt+0x7c5618> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 7d75bc <__cxa_atexit@plt+0x7c560c> │ │ │ │ + ldr r7, [pc, #44] @ 7d75cc <__cxa_atexit@plt+0x7c561c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 7d75c0 <__cxa_atexit@plt+0x7c5610> │ │ │ │ + ldr r8, [pc, #40] @ 7d75d0 <__cxa_atexit@plt+0x7c5620> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #236, 12 @ 0xec00000 │ │ │ │ - cmneq r6, #84, 14 @ 0x1500000 │ │ │ │ - cmneq r6, #216, 14 @ 0x3600000 │ │ │ │ - cmneq r6, #148, 16 @ 0x940000 │ │ │ │ - cmneq r6, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq r6, #80, 8 @ 0x50000000 │ │ │ │ - movteq sl, #30224 @ 0x7610 │ │ │ │ + cmneq r6, #220, 12 @ 0xdc00000 │ │ │ │ + cmneq r6, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r6, #200, 14 @ 0x3200000 │ │ │ │ + cmneq r6, #132, 16 @ 0x840000 │ │ │ │ + cmneq r6, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r6, #64, 8 @ 0x40000000 │ │ │ │ + movteq sl, #30208 @ 0x7600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7634 <__cxa_atexit@plt+0x7c5684> │ │ │ │ + bcc 7d7644 <__cxa_atexit@plt+0x7c5694> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d762c <__cxa_atexit@plt+0x7c567c> │ │ │ │ - ldr r3, [pc, #72] @ 7d763c <__cxa_atexit@plt+0x7c568c> │ │ │ │ + bhi 7d763c <__cxa_atexit@plt+0x7c568c> │ │ │ │ + ldr r3, [pc, #72] @ 7d764c <__cxa_atexit@plt+0x7c569c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 7d7640 <__cxa_atexit@plt+0x7c5690> │ │ │ │ + ldr r2, [pc, #52] @ 7d7650 <__cxa_atexit@plt+0x7c56a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7d7644 <__cxa_atexit@plt+0x7c5694> │ │ │ │ + ldr r7, [pc, #36] @ 7d7654 <__cxa_atexit@plt+0x7c56a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7d7648 <__cxa_atexit@plt+0x7c5698> │ │ │ │ + ldr r8, [pc, #32] @ 7d7658 <__cxa_atexit@plt+0x7c56a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #72, 12 @ 0x4800000 │ │ │ │ + cmneq r6, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r6, #48, 12 @ 0x3000000 │ │ │ │ - cmneq r6, #244, 14 @ 0x3d00000 │ │ │ │ - movteq sl, #30016 @ 0x7540 │ │ │ │ + cmneq r6, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r6, #228, 14 @ 0x3900000 │ │ │ │ + movteq sl, #30000 @ 0x7530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7690 <__cxa_atexit@plt+0x7c56e0> │ │ │ │ - ldr r3, [pc, #44] @ 7d7698 <__cxa_atexit@plt+0x7c56e8> │ │ │ │ + bcc 7d76a0 <__cxa_atexit@plt+0x7c56f0> │ │ │ │ + ldr r3, [pc, #44] @ 7d76a8 <__cxa_atexit@plt+0x7c56f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7d769c <__cxa_atexit@plt+0x7c56ec> │ │ │ │ + ldr r3, [pc, #36] @ 7d76ac <__cxa_atexit@plt+0x7c56fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 7d76a0 <__cxa_atexit@plt+0x7c56f0> │ │ │ │ + ldr r8, [pc, #20] @ 7d76b0 <__cxa_atexit@plt+0x7c5700> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ + b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 10 @ 0x34000000 │ │ │ │ - cmneq r6, #200, 10 @ 0x32000000 │ │ │ │ - cmneq r6, #24, 14 @ 0x600000 │ │ │ │ - movteq sl, #30020 @ 0x7544 │ │ │ │ + cmneq r6, #192, 10 @ 0x30000000 │ │ │ │ + cmneq r6, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r6, #8, 14 @ 0x200000 │ │ │ │ + movteq sl, #30004 @ 0x7534 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7728 <__cxa_atexit@plt+0x7c5778> │ │ │ │ + bcc 7d7738 <__cxa_atexit@plt+0x7c5788> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7720 <__cxa_atexit@plt+0x7c5770> │ │ │ │ - ldr r3, [pc, #92] @ 7d7730 <__cxa_atexit@plt+0x7c5780> │ │ │ │ + bhi 7d7730 <__cxa_atexit@plt+0x7c5780> │ │ │ │ + ldr r3, [pc, #92] @ 7d7740 <__cxa_atexit@plt+0x7c5790> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7d7734 <__cxa_atexit@plt+0x7c5784> │ │ │ │ + ldr r2, [pc, #88] @ 7d7744 <__cxa_atexit@plt+0x7c5794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7d7738 <__cxa_atexit@plt+0x7c5788> │ │ │ │ + ldr r0, [pc, #64] @ 7d7748 <__cxa_atexit@plt+0x7c5798> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7d773c <__cxa_atexit@plt+0x7c578c> │ │ │ │ + ldr r7, [pc, #32] @ 7d774c <__cxa_atexit@plt+0x7c579c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r6, #96, 10 @ 0x18000000 │ │ │ │ + cmneq r6, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r6, #52, 10 @ 0xd000000 │ │ │ │ - movteq sl, #29800 @ 0x7468 │ │ │ │ + cmneq r6, #36, 10 @ 0x9000000 │ │ │ │ + movteq sl, #29784 @ 0x7458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d778c <__cxa_atexit@plt+0x7c57dc> │ │ │ │ - ldr r3, [pc, #52] @ 7d7794 <__cxa_atexit@plt+0x7c57e4> │ │ │ │ + bcc 7d779c <__cxa_atexit@plt+0x7c57ec> │ │ │ │ + ldr r3, [pc, #52] @ 7d77a4 <__cxa_atexit@plt+0x7c57f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 7d7798 <__cxa_atexit@plt+0x7c57e8> │ │ │ │ + ldr r1, [pc, #36] @ 7d77a8 <__cxa_atexit@plt+0x7c57f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 7d779c <__cxa_atexit@plt+0x7c57ec> │ │ │ │ + ldr r8, [pc, #20] @ 7d77ac <__cxa_atexit@plt+0x7c57fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #220, 8 @ 0xdc000000 │ │ │ │ - cmneq r6, #240, 8 @ 0xf0000000 │ │ │ │ - cmneq r6, #0, 12 │ │ │ │ - movteq sl, #29704 @ 0x7408 │ │ │ │ + cmneq r6, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r6, #224, 8 @ 0xe0000000 │ │ │ │ + cmneq r6, #240, 10 @ 0x3c000000 │ │ │ │ + movteq sl, #29688 @ 0x73f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d77f0 <__cxa_atexit@plt+0x7c5840> │ │ │ │ - ldr r3, [pc, #56] @ 7d77f8 <__cxa_atexit@plt+0x7c5848> │ │ │ │ + bcc 7d7800 <__cxa_atexit@plt+0x7c5850> │ │ │ │ + ldr r3, [pc, #56] @ 7d7808 <__cxa_atexit@plt+0x7c5858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7d77fc <__cxa_atexit@plt+0x7c584c> │ │ │ │ + ldr r3, [pc, #48] @ 7d780c <__cxa_atexit@plt+0x7c585c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7d7800 <__cxa_atexit@plt+0x7c5850> │ │ │ │ + ldr r3, [pc, #36] @ 7d7810 <__cxa_atexit@plt+0x7c5860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7d7804 <__cxa_atexit@plt+0x7c5854> │ │ │ │ + ldr r8, [pc, #24] @ 7d7814 <__cxa_atexit@plt+0x7c5864> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 8 @ 0x7c000000 │ │ │ │ - cmneq r6, #152, 8 @ 0x98000000 │ │ │ │ - cmneq r6, #108, 10 @ 0x1b000000 │ │ │ │ - cmneq r6, #156, 10 @ 0x27000000 │ │ │ │ - movteq sl, #29348 @ 0x72a4 │ │ │ │ + cmneq r6, #108, 8 @ 0x6c000000 │ │ │ │ + cmneq r6, #136, 8 @ 0x88000000 │ │ │ │ + cmneq r6, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r6, #140, 10 @ 0x23000000 │ │ │ │ + movteq sl, #29332 @ 0x7294 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7854 <__cxa_atexit@plt+0x7c58a4> │ │ │ │ - ldr r3, [pc, #52] @ 7d785c <__cxa_atexit@plt+0x7c58ac> │ │ │ │ + bcc 7d7864 <__cxa_atexit@plt+0x7c58b4> │ │ │ │ + ldr r3, [pc, #52] @ 7d786c <__cxa_atexit@plt+0x7c58bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 7d7860 <__cxa_atexit@plt+0x7c58b0> │ │ │ │ + ldr r1, [pc, #36] @ 7d7870 <__cxa_atexit@plt+0x7c58c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 7d7864 <__cxa_atexit@plt+0x7c58b4> │ │ │ │ + ldr r8, [pc, #20] @ 7d7874 <__cxa_atexit@plt+0x7c58c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r6, #40, 8 @ 0x28000000 │ │ │ │ - cmneq r6, #184, 28 @ 0xb80 │ │ │ │ - movteq sl, #29476 @ 0x7324 │ │ │ │ + cmneq r6, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r6, #24, 8 @ 0x18000000 │ │ │ │ + cmneq r6, #168, 28 @ 0xa80 │ │ │ │ + movteq sl, #29460 @ 0x7314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d78b8 <__cxa_atexit@plt+0x7c5908> │ │ │ │ - ldr r3, [pc, #56] @ 7d78c0 <__cxa_atexit@plt+0x7c5910> │ │ │ │ + bcc 7d78c8 <__cxa_atexit@plt+0x7c5918> │ │ │ │ + ldr r3, [pc, #56] @ 7d78d0 <__cxa_atexit@plt+0x7c5920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7d78c4 <__cxa_atexit@plt+0x7c5914> │ │ │ │ + ldr r3, [pc, #48] @ 7d78d4 <__cxa_atexit@plt+0x7c5924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7d78c8 <__cxa_atexit@plt+0x7c5918> │ │ │ │ + ldr r3, [pc, #36] @ 7d78d8 <__cxa_atexit@plt+0x7c5928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7d78cc <__cxa_atexit@plt+0x7c591c> │ │ │ │ + ldr r8, [pc, #24] @ 7d78dc <__cxa_atexit@plt+0x7c592c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 6 @ 0xd0000002 │ │ │ │ - cmneq r6, #208, 6 @ 0x40000003 │ │ │ │ - cmneq r6, #164, 8 @ 0xa4000000 │ │ │ │ - cmneq r6, #240, 8 @ 0xf0000000 │ │ │ │ - movteq sl, #29344 @ 0x72a0 │ │ │ │ + cmneq r6, #164, 6 @ 0x90000002 │ │ │ │ + cmneq r6, #192, 6 │ │ │ │ + cmneq r6, #148, 8 @ 0x94000000 │ │ │ │ + cmneq r6, #224, 8 @ 0xe0000000 │ │ │ │ + movteq sl, #29328 @ 0x7290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7908 <__cxa_atexit@plt+0x7c5958> │ │ │ │ - ldr r3, [pc, #32] @ 7d7910 <__cxa_atexit@plt+0x7c5960> │ │ │ │ + bcc 7d7918 <__cxa_atexit@plt+0x7c5968> │ │ │ │ + ldr r3, [pc, #32] @ 7d7920 <__cxa_atexit@plt+0x7c5970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d7914 <__cxa_atexit@plt+0x7c5964> │ │ │ │ + ldr r7, [pc, #16] @ 7d7924 <__cxa_atexit@plt+0x7c5974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #76, 6 @ 0x30000001 │ │ │ │ - cmneq r6, #80, 12 @ 0x5000000 │ │ │ │ - movteq sl, #29076 @ 0x7194 │ │ │ │ + cmneq r6, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq r6, #64, 12 @ 0x4000000 │ │ │ │ + movteq sl, #29060 @ 0x7184 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7968 <__cxa_atexit@plt+0x7c59b8> │ │ │ │ - ldr r3, [pc, #56] @ 7d7970 <__cxa_atexit@plt+0x7c59c0> │ │ │ │ + bcc 7d7978 <__cxa_atexit@plt+0x7c59c8> │ │ │ │ + ldr r3, [pc, #56] @ 7d7980 <__cxa_atexit@plt+0x7c59d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7d7974 <__cxa_atexit@plt+0x7c59c4> │ │ │ │ + ldr r3, [pc, #48] @ 7d7984 <__cxa_atexit@plt+0x7c59d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7d7978 <__cxa_atexit@plt+0x7c59c8> │ │ │ │ + ldr r3, [pc, #36] @ 7d7988 <__cxa_atexit@plt+0x7c59d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7d797c <__cxa_atexit@plt+0x7c59cc> │ │ │ │ + ldr r8, [pc, #24] @ 7d798c <__cxa_atexit@plt+0x7c59dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r6, #32, 6 @ 0x80000000 │ │ │ │ - cmneq r6, #196, 16 @ 0xc40000 │ │ │ │ - cmneq r6, #164, 26 @ 0x2900 │ │ │ │ - movteq sl, #29168 @ 0x71f0 │ │ │ │ + cmneq r6, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r6, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r6, #180, 16 @ 0xb40000 │ │ │ │ + cmneq r6, #148, 26 @ 0x2500 │ │ │ │ + movteq sl, #29152 @ 0x71e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d79b8 <__cxa_atexit@plt+0x7c5a08> │ │ │ │ - ldr r3, [pc, #32] @ 7d79c0 <__cxa_atexit@plt+0x7c5a10> │ │ │ │ + bcc 7d79c8 <__cxa_atexit@plt+0x7c5a18> │ │ │ │ + ldr r3, [pc, #32] @ 7d79d0 <__cxa_atexit@plt+0x7c5a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d79c4 <__cxa_atexit@plt+0x7c5a14> │ │ │ │ + ldr r7, [pc, #16] @ 7d79d4 <__cxa_atexit@plt+0x7c5a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq r6, #160, 10 @ 0x28000000 │ │ │ │ - movteq sl, #28900 @ 0x70e4 │ │ │ │ + cmneq r6, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r6, #144, 10 @ 0x24000000 │ │ │ │ + movteq sl, #28884 @ 0x70d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7a18 <__cxa_atexit@plt+0x7c5a68> │ │ │ │ - ldr r3, [pc, #56] @ 7d7a20 <__cxa_atexit@plt+0x7c5a70> │ │ │ │ + bcc 7d7a28 <__cxa_atexit@plt+0x7c5a78> │ │ │ │ + ldr r3, [pc, #56] @ 7d7a30 <__cxa_atexit@plt+0x7c5a80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7d7a24 <__cxa_atexit@plt+0x7c5a74> │ │ │ │ + ldr r3, [pc, #48] @ 7d7a34 <__cxa_atexit@plt+0x7c5a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7d7a28 <__cxa_atexit@plt+0x7c5a78> │ │ │ │ + ldr r3, [pc, #36] @ 7d7a38 <__cxa_atexit@plt+0x7c5a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7d7a2c <__cxa_atexit@plt+0x7c5a7c> │ │ │ │ + ldr r8, [pc, #24] @ 7d7a3c <__cxa_atexit@plt+0x7c5a8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #84, 4 @ 0x40000005 │ │ │ │ - cmneq r6, #112, 4 │ │ │ │ - cmneq r6, #20, 16 @ 0x140000 │ │ │ │ - cmneq r6, #244, 24 @ 0xf400 │ │ │ │ - movteq sl, #28964 @ 0x7124 │ │ │ │ + cmneq r6, #68, 4 @ 0x40000004 │ │ │ │ + cmneq r6, #96, 4 │ │ │ │ + cmneq r6, #4, 16 @ 0x40000 │ │ │ │ + cmneq r6, #228, 24 @ 0xe400 │ │ │ │ + movteq sl, #28948 @ 0x7114 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7a6c <__cxa_atexit@plt+0x7c5abc> │ │ │ │ - ldr r3, [pc, #36] @ 7d7a74 <__cxa_atexit@plt+0x7c5ac4> │ │ │ │ + bcc 7d7a7c <__cxa_atexit@plt+0x7c5acc> │ │ │ │ + ldr r3, [pc, #36] @ 7d7a84 <__cxa_atexit@plt+0x7c5ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7d7a78 <__cxa_atexit@plt+0x7c5ac8> │ │ │ │ + ldr r7, [pc, #16] @ 7d7a88 <__cxa_atexit@plt+0x7c5ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #236, 2 @ 0x3b │ │ │ │ - cmneq r6, #24, 24 @ 0x1800 │ │ │ │ - movteq sl, #28720 @ 0x7030 │ │ │ │ + cmneq r6, #220, 2 @ 0x37 │ │ │ │ + cmneq r6, #8, 24 @ 0x800 │ │ │ │ + movteq sl, #28704 @ 0x7020 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7acc <__cxa_atexit@plt+0x7c5b1c> │ │ │ │ - ldr r3, [pc, #56] @ 7d7ad4 <__cxa_atexit@plt+0x7c5b24> │ │ │ │ + bcc 7d7adc <__cxa_atexit@plt+0x7c5b2c> │ │ │ │ + ldr r3, [pc, #56] @ 7d7ae4 <__cxa_atexit@plt+0x7c5b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7d7ad8 <__cxa_atexit@plt+0x7c5b28> │ │ │ │ + ldr r3, [pc, #48] @ 7d7ae8 <__cxa_atexit@plt+0x7c5b38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7d7adc <__cxa_atexit@plt+0x7c5b2c> │ │ │ │ + ldr r3, [pc, #36] @ 7d7aec <__cxa_atexit@plt+0x7c5b3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7d7ae0 <__cxa_atexit@plt+0x7c5b30> │ │ │ │ + ldr r8, [pc, #24] @ 7d7af0 <__cxa_atexit@plt+0x7c5b40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 2 @ 0x28 │ │ │ │ - cmneq r6, #188, 2 @ 0x2f │ │ │ │ - cmneq r6, #96, 14 @ 0x1800000 │ │ │ │ - cmneq r6, #64, 24 @ 0x4000 │ │ │ │ - movteq r9, #32760 @ 0x7ff8 │ │ │ │ + cmneq r6, #144, 2 @ 0x24 │ │ │ │ + cmneq r6, #172, 2 @ 0x2b │ │ │ │ + cmneq r6, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r6, #48, 24 @ 0x3000 │ │ │ │ + movteq r9, #32744 @ 0x7fe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7b30 <__cxa_atexit@plt+0x7c5b80> │ │ │ │ - ldr r3, [pc, #52] @ 7d7b38 <__cxa_atexit@plt+0x7c5b88> │ │ │ │ + bcc 7d7b40 <__cxa_atexit@plt+0x7c5b90> │ │ │ │ + ldr r3, [pc, #52] @ 7d7b48 <__cxa_atexit@plt+0x7c5b98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7d7b3c <__cxa_atexit@plt+0x7c5b8c> │ │ │ │ + ldr r2, [pc, #48] @ 7d7b4c <__cxa_atexit@plt+0x7c5b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7d7b40 <__cxa_atexit@plt+0x7c5b90> │ │ │ │ + ldr r7, [pc, #28] @ 7d7b50 <__cxa_atexit@plt+0x7c5ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 7d7b44 <__cxa_atexit@plt+0x7c5b94> │ │ │ │ + ldr r8, [pc, #24] @ 7d7b54 <__cxa_atexit@plt+0x7c5ba4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r6, #48, 2 │ │ │ │ - cmneq r6, #72, 18 @ 0x120000 │ │ │ │ - cmneq r6, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r6, #32, 2 │ │ │ │ + cmneq r6, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r6, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d7b78 <__cxa_atexit@plt+0x7c5bc8> │ │ │ │ - ldr r3, [pc, #48] @ 7d7b94 <__cxa_atexit@plt+0x7c5be4> │ │ │ │ + bne 7d7b88 <__cxa_atexit@plt+0x7c5bd8> │ │ │ │ + ldr r3, [pc, #48] @ 7d7ba4 <__cxa_atexit@plt+0x7c5bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d7b8c <__cxa_atexit@plt+0x7c5bdc> │ │ │ │ - b 7d7ba4 <__cxa_atexit@plt+0x7c5bf4> │ │ │ │ - ldr r7, [pc, #24] @ 7d7b98 <__cxa_atexit@plt+0x7c5be8> │ │ │ │ + beq 7d7b9c <__cxa_atexit@plt+0x7c5bec> │ │ │ │ + b 7d7bb4 <__cxa_atexit@plt+0x7c5c04> │ │ │ │ + ldr r7, [pc, #24] @ 7d7ba8 <__cxa_atexit@plt+0x7c5bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #48, 2 │ │ │ │ + cmneq r6, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq r9, #32564 @ 0x7f34 │ │ │ │ + movteq r9, #32548 @ 0x7f24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7c38 <__cxa_atexit@plt+0x7c5c88> │ │ │ │ + bcc 7d7c48 <__cxa_atexit@plt+0x7c5c98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7c30 <__cxa_atexit@plt+0x7c5c80> │ │ │ │ - ldr r3, [pc, #88] @ 7d7c40 <__cxa_atexit@plt+0x7c5c90> │ │ │ │ + bhi 7d7c40 <__cxa_atexit@plt+0x7c5c90> │ │ │ │ + ldr r3, [pc, #88] @ 7d7c50 <__cxa_atexit@plt+0x7c5ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r1, [pc, #60] @ 7d7c44 <__cxa_atexit@plt+0x7c5c94> │ │ │ │ + ldr r1, [pc, #60] @ 7d7c54 <__cxa_atexit@plt+0x7c5ca4> │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 7d7c48 <__cxa_atexit@plt+0x7c5c98> │ │ │ │ + ldr r7, [pc, #28] @ 7d7c58 <__cxa_atexit@plt+0x7c5ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #84 @ 0x54 │ │ │ │ + cmneq r6, #68 @ 0x44 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r6, #88, 20 @ 0x58000 │ │ │ │ - movteq r9, #32352 @ 0x7e60 │ │ │ │ + cmneq r6, #72, 20 @ 0x48000 │ │ │ │ + movteq r9, #32336 @ 0x7e50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7c9c <__cxa_atexit@plt+0x7c5cec> │ │ │ │ - ldr r3, [pc, #56] @ 7d7ca4 <__cxa_atexit@plt+0x7c5cf4> │ │ │ │ + bcc 7d7cac <__cxa_atexit@plt+0x7c5cfc> │ │ │ │ + ldr r3, [pc, #56] @ 7d7cb4 <__cxa_atexit@plt+0x7c5d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7d7ca8 <__cxa_atexit@plt+0x7c5cf8> │ │ │ │ + ldr r3, [pc, #48] @ 7d7cb8 <__cxa_atexit@plt+0x7c5d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7d7cac <__cxa_atexit@plt+0x7c5cfc> │ │ │ │ + ldr r3, [pc, #36] @ 7d7cbc <__cxa_atexit@plt+0x7c5d0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7d7cb0 <__cxa_atexit@plt+0x7c5d00> │ │ │ │ + ldr r8, [pc, #24] @ 7d7cc0 <__cxa_atexit@plt+0x7c5d10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 30 @ 0x340 │ │ │ │ - cmneq r6, #236, 30 @ 0x3b0 │ │ │ │ - cmneq r6, #140, 10 @ 0x23000000 │ │ │ │ - cmneq r6, #112, 20 @ 0x70000 │ │ │ │ - movteq r9, #32208 @ 0x7dd0 │ │ │ │ + cmneq r6, #192, 30 @ 0x300 │ │ │ │ + cmneq r6, #220, 30 @ 0x370 │ │ │ │ + cmneq r6, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r6, #96, 20 @ 0x60000 │ │ │ │ + movteq r9, #32192 @ 0x7dc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7d54 <__cxa_atexit@plt+0x7c5da4> │ │ │ │ + bcc 7d7d64 <__cxa_atexit@plt+0x7c5db4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7d4c <__cxa_atexit@plt+0x7c5d9c> │ │ │ │ - ldr r3, [pc, #120] @ 7d7d5c <__cxa_atexit@plt+0x7c5dac> │ │ │ │ + bhi 7d7d5c <__cxa_atexit@plt+0x7c5dac> │ │ │ │ + ldr r3, [pc, #120] @ 7d7d6c <__cxa_atexit@plt+0x7c5dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ sub r3, r6, #18 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r7, [pc, #104] @ 7d7d60 <__cxa_atexit@plt+0x7c5db0> │ │ │ │ + ldr r7, [pc, #104] @ 7d7d70 <__cxa_atexit@plt+0x7c5dc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #96] @ 7d7d64 <__cxa_atexit@plt+0x7c5db4> │ │ │ │ + ldr r2, [pc, #96] @ 7d7d74 <__cxa_atexit@plt+0x7c5dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 7d7d68 <__cxa_atexit@plt+0x7c5db8> │ │ │ │ + ldr r1, [pc, #92] @ 7d7d78 <__cxa_atexit@plt+0x7c5dc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 7d7d6c <__cxa_atexit@plt+0x7c5dbc> │ │ │ │ + ldr r0, [pc, #84] @ 7d7d7c <__cxa_atexit@plt+0x7c5dcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #2 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r0, r1, r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #56] @ 7d7d70 <__cxa_atexit@plt+0x7c5dc0> │ │ │ │ + ldr r7, [pc, #56] @ 7d7d80 <__cxa_atexit@plt+0x7c5dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #52] @ 7d7d74 <__cxa_atexit@plt+0x7c5dc4> │ │ │ │ + ldr r8, [pc, #52] @ 7d7d84 <__cxa_atexit@plt+0x7c5dd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #48] @ 7d7d78 <__cxa_atexit@plt+0x7c5dc8> │ │ │ │ + ldr r9, [pc, #48] @ 7d7d88 <__cxa_atexit@plt+0x7c5dd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #88, 30 @ 0x160 │ │ │ │ - cmneq r6, #32, 10 @ 0x8000000 │ │ │ │ - cmneq r6, #176, 30 @ 0x2c0 │ │ │ │ - cmneq r6, #164, 30 @ 0x290 │ │ │ │ - cmneq r6, #188, 14 @ 0x2f00000 │ │ │ │ - cmneq r6, #136, 20 @ 0x88000 │ │ │ │ - cmneq r6, #132, 30 @ 0x210 │ │ │ │ - cmneq r6, #192, 18 @ 0x300000 │ │ │ │ - movteq r9, #31992 @ 0x7cf8 │ │ │ │ + cmneq r6, #72, 30 @ 0x120 │ │ │ │ + cmneq r6, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r6, #160, 30 @ 0x280 │ │ │ │ + cmneq r6, #148, 30 @ 0x250 │ │ │ │ + cmneq r6, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq r6, #120, 20 @ 0x78000 │ │ │ │ + cmneq r6, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r6, #176, 18 @ 0x2c0000 │ │ │ │ + movteq r9, #31976 @ 0x7ce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7e28 <__cxa_atexit@plt+0x7c5e78> │ │ │ │ + bcc 7d7e38 <__cxa_atexit@plt+0x7c5e88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7e20 <__cxa_atexit@plt+0x7c5e70> │ │ │ │ - ldr r3, [pc, #132] @ 7d7e30 <__cxa_atexit@plt+0x7c5e80> │ │ │ │ + bhi 7d7e30 <__cxa_atexit@plt+0x7c5e80> │ │ │ │ + ldr r3, [pc, #132] @ 7d7e40 <__cxa_atexit@plt+0x7c5e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ sub r3, r6, #18 │ │ │ │ ldr lr, [r7, #8] │ │ │ │ - ldr r1, [pc, #116] @ 7d7e34 <__cxa_atexit@plt+0x7c5e84> │ │ │ │ + ldr r1, [pc, #116] @ 7d7e44 <__cxa_atexit@plt+0x7c5e94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ - ldr r8, [pc, #108] @ 7d7e38 <__cxa_atexit@plt+0x7c5e88> │ │ │ │ + ldr r8, [pc, #108] @ 7d7e48 <__cxa_atexit@plt+0x7c5e98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #104] @ 7d7e3c <__cxa_atexit@plt+0x7c5e8c> │ │ │ │ + ldr r2, [pc, #104] @ 7d7e4c <__cxa_atexit@plt+0x7c5e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #96] @ 7d7e40 <__cxa_atexit@plt+0x7c5e90> │ │ │ │ + ldr r0, [pc, #96] @ 7d7e50 <__cxa_atexit@plt+0x7c5ea0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #2 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r0, r2, r8} │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r0, [pc, #72] @ 7d7e44 <__cxa_atexit@plt+0x7c5e94> │ │ │ │ + ldr r0, [pc, #72] @ 7d7e54 <__cxa_atexit@plt+0x7c5ea4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r0, r6, #6 │ │ │ │ - ldr r1, [pc, #60] @ 7d7e48 <__cxa_atexit@plt+0x7c5e98> │ │ │ │ + ldr r1, [pc, #60] @ 7d7e58 <__cxa_atexit@plt+0x7c5ea8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ - ldr r8, [pc, #48] @ 7d7e4c <__cxa_atexit@plt+0x7c5e9c> │ │ │ │ + ldr r8, [pc, #48] @ 7d7e5c <__cxa_atexit@plt+0x7c5eac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #144, 28 @ 0x900 │ │ │ │ - cmneq r6, #88, 8 @ 0x58000000 │ │ │ │ - cmneq r6, #232, 28 @ 0xe80 │ │ │ │ - cmneq r6, #220, 28 @ 0xdc0 │ │ │ │ - cmneq r6, #244, 12 @ 0xf400000 │ │ │ │ - cmneq r6, #196, 28 @ 0xc40 │ │ │ │ - cmneq r6, #252, 16 @ 0xfc0000 │ │ │ │ - cmneq r6, #168, 28 @ 0xa80 │ │ │ │ - movteq r9, #31816 @ 0x7c48 │ │ │ │ + cmneq r6, #128, 28 @ 0x800 │ │ │ │ + cmneq r6, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r6, #216, 28 @ 0xd80 │ │ │ │ + cmneq r6, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r6, #228, 12 @ 0xe400000 │ │ │ │ + cmneq r6, #180, 28 @ 0xb40 │ │ │ │ + cmneq r6, #236, 16 @ 0xec0000 │ │ │ │ + cmneq r6, #152, 28 @ 0x980 │ │ │ │ + movteq r9, #31800 @ 0x7c38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7ecc <__cxa_atexit@plt+0x7c5f1c> │ │ │ │ + bcc 7d7edc <__cxa_atexit@plt+0x7c5f2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7ec4 <__cxa_atexit@plt+0x7c5f14> │ │ │ │ - ldr r3, [pc, #84] @ 7d7ed4 <__cxa_atexit@plt+0x7c5f24> │ │ │ │ + bhi 7d7ed4 <__cxa_atexit@plt+0x7c5f24> │ │ │ │ + ldr r3, [pc, #84] @ 7d7ee4 <__cxa_atexit@plt+0x7c5f34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d7ed8 <__cxa_atexit@plt+0x7c5f28> │ │ │ │ + ldr r2, [pc, #80] @ 7d7ee8 <__cxa_atexit@plt+0x7c5f38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d7edc <__cxa_atexit@plt+0x7c5f2c> │ │ │ │ + ldr r1, [pc, #60] @ 7d7eec <__cxa_atexit@plt+0x7c5f3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d7ee0 <__cxa_atexit@plt+0x7c5f30> │ │ │ │ + ldr r7, [pc, #32] @ 7d7ef0 <__cxa_atexit@plt+0x7c5f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r6, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r6, #164, 26 @ 0x2900 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r6, #204, 28 @ 0xcc0 │ │ │ │ - movteq r9, #31700 @ 0x7bd4 │ │ │ │ + cmneq r6, #188, 28 @ 0xbc0 │ │ │ │ + movteq r9, #31684 @ 0x7bc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7f60 <__cxa_atexit@plt+0x7c5fb0> │ │ │ │ + bcc 7d7f70 <__cxa_atexit@plt+0x7c5fc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7f58 <__cxa_atexit@plt+0x7c5fa8> │ │ │ │ - ldr r3, [pc, #84] @ 7d7f68 <__cxa_atexit@plt+0x7c5fb8> │ │ │ │ + bhi 7d7f68 <__cxa_atexit@plt+0x7c5fb8> │ │ │ │ + ldr r3, [pc, #84] @ 7d7f78 <__cxa_atexit@plt+0x7c5fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d7f6c <__cxa_atexit@plt+0x7c5fbc> │ │ │ │ + ldr r2, [pc, #80] @ 7d7f7c <__cxa_atexit@plt+0x7c5fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d7f70 <__cxa_atexit@plt+0x7c5fc0> │ │ │ │ + ldr r1, [pc, #60] @ 7d7f80 <__cxa_atexit@plt+0x7c5fd0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7d7f74 <__cxa_atexit@plt+0x7c5fc4> │ │ │ │ + ldr r7, [pc, #32] @ 7d7f84 <__cxa_atexit@plt+0x7c5fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r6, #32, 26 @ 0x800 │ │ │ │ + cmneq r6, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - cmneq r6, #252, 30 @ 0x3f0 │ │ │ │ - movteq r9, #31572 @ 0x7b54 │ │ │ │ + cmneq r6, #236, 30 @ 0x3b0 │ │ │ │ + movteq r9, #31556 @ 0x7b44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d7fe8 <__cxa_atexit@plt+0x7c6038> │ │ │ │ + bcc 7d7ff8 <__cxa_atexit@plt+0x7c6048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d7fe0 <__cxa_atexit@plt+0x7c6030> │ │ │ │ - ldr r3, [pc, #72] @ 7d7ff0 <__cxa_atexit@plt+0x7c6040> │ │ │ │ + bhi 7d7ff0 <__cxa_atexit@plt+0x7c6040> │ │ │ │ + ldr r3, [pc, #72] @ 7d8000 <__cxa_atexit@plt+0x7c6050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7d7ff4 <__cxa_atexit@plt+0x7c6044> │ │ │ │ + ldr r7, [pc, #48] @ 7d8004 <__cxa_atexit@plt+0x7c6054> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7d7ff8 <__cxa_atexit@plt+0x7c6048> │ │ │ │ + ldr r7, [pc, #28] @ 7d8008 <__cxa_atexit@plt+0x7c6058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #148, 24 @ 0x9400 │ │ │ │ + cmneq r6, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r6, #236, 24 @ 0xec00 │ │ │ │ - movteq r9, #31488 @ 0x7b00 │ │ │ │ + cmneq r6, #220, 24 @ 0xdc00 │ │ │ │ + movteq r9, #31472 @ 0x7af0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d80a8 <__cxa_atexit@plt+0x7c60f8> │ │ │ │ + bcc 7d80b8 <__cxa_atexit@plt+0x7c6108> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d80a0 <__cxa_atexit@plt+0x7c60f0> │ │ │ │ - ldr r3, [pc, #132] @ 7d80b0 <__cxa_atexit@plt+0x7c6100> │ │ │ │ + bhi 7d80b0 <__cxa_atexit@plt+0x7c6100> │ │ │ │ + ldr r3, [pc, #132] @ 7d80c0 <__cxa_atexit@plt+0x7c6110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #76] @ 7d80b4 <__cxa_atexit@plt+0x7c6104> │ │ │ │ + ldr r1, [pc, #76] @ 7d80c4 <__cxa_atexit@plt+0x7c6114> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 7d80b8 <__cxa_atexit@plt+0x7c6108> │ │ │ │ + ldr r2, [pc, #72] @ 7d80c8 <__cxa_atexit@plt+0x7c6118> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 7d80bc <__cxa_atexit@plt+0x7c610c> │ │ │ │ + ldr r7, [pc, #32] @ 7d80cc <__cxa_atexit@plt+0x7c611c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16, 24 @ 0x1000 │ │ │ │ + cmneq r6, #0, 24 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - cmneq r6, #180, 22 @ 0x2d000 │ │ │ │ - movteq r9, #31128 @ 0x7998 │ │ │ │ + cmneq r6, #164, 22 @ 0x29000 │ │ │ │ + movteq r9, #31112 @ 0x7988 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d80f8 <__cxa_atexit@plt+0x7c6148> │ │ │ │ - ldr r3, [pc, #32] @ 7d8100 <__cxa_atexit@plt+0x7c6150> │ │ │ │ + bcc 7d8108 <__cxa_atexit@plt+0x7c6158> │ │ │ │ + ldr r3, [pc, #32] @ 7d8110 <__cxa_atexit@plt+0x7c6160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d8104 <__cxa_atexit@plt+0x7c6154> │ │ │ │ + ldr r7, [pc, #16] @ 7d8114 <__cxa_atexit@plt+0x7c6164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 22 @ 0x17000 │ │ │ │ - cmneq r6, #56, 4 @ 0x80000003 │ │ │ │ - movteq r9, #31068 @ 0x795c │ │ │ │ + cmneq r6, #76, 22 @ 0x13000 │ │ │ │ + cmneq r6, #40, 4 @ 0x80000002 │ │ │ │ + movteq r9, #31052 @ 0x794c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8174 <__cxa_atexit@plt+0x7c61c4> │ │ │ │ + bcc 7d8184 <__cxa_atexit@plt+0x7c61d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d816c <__cxa_atexit@plt+0x7c61bc> │ │ │ │ - ldr r3, [pc, #68] @ 7d817c <__cxa_atexit@plt+0x7c61cc> │ │ │ │ + bhi 7d817c <__cxa_atexit@plt+0x7c61cc> │ │ │ │ + ldr r3, [pc, #68] @ 7d818c <__cxa_atexit@plt+0x7c61dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #48] @ 7d8180 <__cxa_atexit@plt+0x7c61d0> │ │ │ │ + ldr r3, [pc, #48] @ 7d8190 <__cxa_atexit@plt+0x7c61e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7d8184 <__cxa_atexit@plt+0x7c61d4> │ │ │ │ + ldr r7, [pc, #28] @ 7d8194 <__cxa_atexit@plt+0x7c61e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 22 @ 0x1000 │ │ │ │ + cmneq r6, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r6, #108, 8 @ 0x6c000000 │ │ │ │ - movteq r9, #31108 @ 0x7984 │ │ │ │ + cmneq r6, #92, 8 @ 0x5c000000 │ │ │ │ + movteq r9, #31092 @ 0x7974 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8250 <__cxa_atexit@plt+0x7c62a0> │ │ │ │ + bcc 7d8260 <__cxa_atexit@plt+0x7c62b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8248 <__cxa_atexit@plt+0x7c6298> │ │ │ │ + bhi 7d8258 <__cxa_atexit@plt+0x7c62a8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #35] @ 0x23 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r8} │ │ │ │ - ldr lr, [pc, #104] @ 7d8258 <__cxa_atexit@plt+0x7c62a8> │ │ │ │ + ldr lr, [pc, #104] @ 7d8268 <__cxa_atexit@plt+0x7c62b8> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #68] @ 7d825c <__cxa_atexit@plt+0x7c62ac> │ │ │ │ + ldr r0, [pc, #68] @ 7d826c <__cxa_atexit@plt+0x7c62bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #56] @ 7d8260 <__cxa_atexit@plt+0x7c62b0> │ │ │ │ + ldr r1, [pc, #56] @ 7d8270 <__cxa_atexit@plt+0x7c62c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r6, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r6, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - movteq r9, #30680 @ 0x77d8 │ │ │ │ + movteq r9, #30664 @ 0x77c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d829c <__cxa_atexit@plt+0x7c62ec> │ │ │ │ - ldr r3, [pc, #32] @ 7d82a4 <__cxa_atexit@plt+0x7c62f4> │ │ │ │ + bcc 7d82ac <__cxa_atexit@plt+0x7c62fc> │ │ │ │ + ldr r3, [pc, #32] @ 7d82b4 <__cxa_atexit@plt+0x7c6304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d82a8 <__cxa_atexit@plt+0x7c62f8> │ │ │ │ + ldr r7, [pc, #16] @ 7d82b8 <__cxa_atexit@plt+0x7c6308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 18 @ 0x2e0000 │ │ │ │ - cmneq r6, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r6, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r6, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d82d8 <__cxa_atexit@plt+0x7c6328> │ │ │ │ - ldr r3, [pc, #24] @ 7d82e0 <__cxa_atexit@plt+0x7c6330> │ │ │ │ + bcc 7d82e8 <__cxa_atexit@plt+0x7c6338> │ │ │ │ + ldr r3, [pc, #24] @ 7d82f0 <__cxa_atexit@plt+0x7c6340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #116, 18 @ 0x1d0000 │ │ │ │ - movteq r9, #30564 @ 0x7764 │ │ │ │ + cmneq r6, #100, 18 @ 0x190000 │ │ │ │ + movteq r9, #30548 @ 0x7754 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8360 <__cxa_atexit@plt+0x7c63b0> │ │ │ │ + bcc 7d8370 <__cxa_atexit@plt+0x7c63c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8358 <__cxa_atexit@plt+0x7c63a8> │ │ │ │ - ldr r3, [pc, #84] @ 7d8368 <__cxa_atexit@plt+0x7c63b8> │ │ │ │ + bhi 7d8368 <__cxa_atexit@plt+0x7c63b8> │ │ │ │ + ldr r3, [pc, #84] @ 7d8378 <__cxa_atexit@plt+0x7c63c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d836c <__cxa_atexit@plt+0x7c63bc> │ │ │ │ + ldr r2, [pc, #80] @ 7d837c <__cxa_atexit@plt+0x7c63cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d8370 <__cxa_atexit@plt+0x7c63c0> │ │ │ │ + ldr r1, [pc, #60] @ 7d8380 <__cxa_atexit@plt+0x7c63d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d8374 <__cxa_atexit@plt+0x7c63c4> │ │ │ │ + ldr r7, [pc, #32] @ 7d8384 <__cxa_atexit@plt+0x7c63d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #32, 18 @ 0x80000 │ │ │ │ + cmneq r6, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #252, 16 @ 0xfc0000 │ │ │ │ - movteq r9, #30632 @ 0x77a8 │ │ │ │ + cmneq r6, #236, 16 @ 0xec0000 │ │ │ │ + movteq r9, #30616 @ 0x7798 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8440 <__cxa_atexit@plt+0x7c6490> │ │ │ │ + bcc 7d8450 <__cxa_atexit@plt+0x7c64a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8438 <__cxa_atexit@plt+0x7c6488> │ │ │ │ - ldr r2, [pc, #160] @ 7d8448 <__cxa_atexit@plt+0x7c6498> │ │ │ │ + bhi 7d8448 <__cxa_atexit@plt+0x7c6498> │ │ │ │ + ldr r2, [pc, #160] @ 7d8458 <__cxa_atexit@plt+0x7c64a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ @@ -2038025,185 +2038029,185 @@ │ │ │ │ ldm lr, {r0, ip, lr} │ │ │ │ ldr r8, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r1, [pc, #96] @ 7d844c <__cxa_atexit@plt+0x7c649c> │ │ │ │ + ldr r1, [pc, #96] @ 7d845c <__cxa_atexit@plt+0x7c64ac> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r1, r2, fp} │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str ip, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #64] @ 7d8450 <__cxa_atexit@plt+0x7c64a0> │ │ │ │ + ldr r3, [pc, #64] @ 7d8460 <__cxa_atexit@plt+0x7c64b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 7d8454 <__cxa_atexit@plt+0x7c64a4> │ │ │ │ + ldr r2, [pc, #44] @ 7d8464 <__cxa_atexit@plt+0x7c64b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #148, 16 @ 0x940000 │ │ │ │ + cmneq r6, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r6, #84, 16 @ 0x540000 │ │ │ │ + cmneq r6, #68, 16 @ 0x440000 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8484 <__cxa_atexit@plt+0x7c64d4> │ │ │ │ - ldr r3, [pc, #24] @ 7d848c <__cxa_atexit@plt+0x7c64dc> │ │ │ │ + bcc 7d8494 <__cxa_atexit@plt+0x7c64e4> │ │ │ │ + ldr r3, [pc, #24] @ 7d849c <__cxa_atexit@plt+0x7c64ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #200, 14 @ 0x3200000 │ │ │ │ - movteq r9, #30108 @ 0x759c │ │ │ │ + cmneq r6, #184, 14 @ 0x2e00000 │ │ │ │ + movteq r9, #30092 @ 0x758c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8504 <__cxa_atexit@plt+0x7c6554> │ │ │ │ + bcc 7d8514 <__cxa_atexit@plt+0x7c6564> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d84fc <__cxa_atexit@plt+0x7c654c> │ │ │ │ - ldr r3, [pc, #76] @ 7d850c <__cxa_atexit@plt+0x7c655c> │ │ │ │ + bhi 7d850c <__cxa_atexit@plt+0x7c655c> │ │ │ │ + ldr r3, [pc, #76] @ 7d851c <__cxa_atexit@plt+0x7c656c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #56] @ 7d8510 <__cxa_atexit@plt+0x7c6560> │ │ │ │ + ldr r2, [pc, #56] @ 7d8520 <__cxa_atexit@plt+0x7c6570> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-8]! │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7d8514 <__cxa_atexit@plt+0x7c6564> │ │ │ │ + ldr r7, [pc, #36] @ 7d8524 <__cxa_atexit@plt+0x7c6574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7d8518 <__cxa_atexit@plt+0x7c6568> │ │ │ │ + ldr r8, [pc, #32] @ 7d8528 <__cxa_atexit@plt+0x7c6578> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r6, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r6, #224, 12 @ 0xe000000 │ │ │ │ - cmneq r6, #204, 14 @ 0x3300000 │ │ │ │ - movteq r9, #30224 @ 0x7610 │ │ │ │ + cmneq r6, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r6, #188, 14 @ 0x2f00000 │ │ │ │ + movteq r9, #30208 @ 0x7600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d85e4 <__cxa_atexit@plt+0x7c6634> │ │ │ │ + bcc 7d85f4 <__cxa_atexit@plt+0x7c6644> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d85dc <__cxa_atexit@plt+0x7c662c> │ │ │ │ + bhi 7d85ec <__cxa_atexit@plt+0x7c663c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ add ip, r7, #15 │ │ │ │ ldm ip, {r0, r9, sl, ip} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #31] │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [pc, #112] @ 7d85ec <__cxa_atexit@plt+0x7c663c> │ │ │ │ + ldr lr, [pc, #112] @ 7d85fc <__cxa_atexit@plt+0x7c664c> │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r6, {r3, r8} │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str fp, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r6, #44 @ 0x2c │ │ │ │ stm r1, {r0, r9, sl, ip} │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #72] @ 7d85f0 <__cxa_atexit@plt+0x7c6640> │ │ │ │ + ldr r0, [pc, #72] @ 7d8600 <__cxa_atexit@plt+0x7c6650> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r4, [pc, #48] @ 7d85f4 <__cxa_atexit@plt+0x7c6644> │ │ │ │ + ldr r4, [pc, #48] @ 7d8604 <__cxa_atexit@plt+0x7c6654> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmneq r6, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r6, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - movteq r9, #29736 @ 0x7428 │ │ │ │ + movteq r9, #29720 @ 0x7418 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8650 <__cxa_atexit@plt+0x7c66a0> │ │ │ │ - ldr r3, [pc, #64] @ 7d8658 <__cxa_atexit@plt+0x7c66a8> │ │ │ │ + bcc 7d8660 <__cxa_atexit@plt+0x7c66b0> │ │ │ │ + ldr r3, [pc, #64] @ 7d8668 <__cxa_atexit@plt+0x7c66b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #28] @ 7d865c <__cxa_atexit@plt+0x7c66ac> │ │ │ │ + ldr r7, [pc, #28] @ 7d866c <__cxa_atexit@plt+0x7c66bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ - ldr r7, [pc, #20] @ 7d8660 <__cxa_atexit@plt+0x7c66b0> │ │ │ │ + ldr r7, [pc, #20] @ 7d8670 <__cxa_atexit@plt+0x7c66c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 12 @ 0x2400000 │ │ │ │ - cmneq r6, #0, 14 │ │ │ │ - cmneq r6, #220, 30 @ 0x370 │ │ │ │ - movteq r9, #30096 @ 0x7590 │ │ │ │ + cmneq r6, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r6, #240, 12 @ 0xf000000 │ │ │ │ + cmneq r6, #204, 30 @ 0x330 │ │ │ │ + movteq r9, #30080 @ 0x7580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d87a8 <__cxa_atexit@plt+0x7c67f8> │ │ │ │ + bcc 7d87b8 <__cxa_atexit@plt+0x7c6808> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d87a0 <__cxa_atexit@plt+0x7c67f0> │ │ │ │ + bhi 7d87b0 <__cxa_atexit@plt+0x7c6800> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2038224,15 +2038228,15 @@ │ │ │ │ ldr sl, [r7, #55] @ 0x37 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr lr, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ str lr, [r6] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #168] @ 7d87b0 <__cxa_atexit@plt+0x7c6800> │ │ │ │ + ldr r7, [pc, #168] @ 7d87c0 <__cxa_atexit@plt+0x7c6810> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-68]! @ 0xffffffbc │ │ │ │ str r8, [r5, #64] @ 0x40 │ │ │ │ add lr, r5, #48 @ 0x30 │ │ │ │ stm lr, {r1, r2, r9, ip} │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ @@ -2038240,273 +2038244,273 @@ │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #28] │ │ │ │ - ldr r7, [pc, #108] @ 7d87b4 <__cxa_atexit@plt+0x7c6804> │ │ │ │ + ldr r7, [pc, #108] @ 7d87c4 <__cxa_atexit@plt+0x7c6814> │ │ │ │ add r7, pc, r7 │ │ │ │ str fp, [r5, #24] │ │ │ │ mov r4, r6 │ │ │ │ str r7, [r4, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #92] @ 7d87b8 <__cxa_atexit@plt+0x7c6808> │ │ │ │ + ldr r7, [pc, #92] @ 7d87c8 <__cxa_atexit@plt+0x7c6818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r4, [r6, #-4] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str sl, [r5, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #44] @ 7d87bc <__cxa_atexit@plt+0x7c680c> │ │ │ │ + ldr r7, [pc, #44] @ 7d87cc <__cxa_atexit@plt+0x7c681c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ @ instruction: 0xffffefec │ │ │ │ - cmneq r6, #192, 14 @ 0x3000000 │ │ │ │ - movteq r9, #29684 @ 0x73f4 │ │ │ │ + cmneq r6, #176, 14 @ 0x2c00000 │ │ │ │ + movteq r9, #29668 @ 0x73e4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8810 <__cxa_atexit@plt+0x7c6860> │ │ │ │ + bhi 7d8820 <__cxa_atexit@plt+0x7c6870> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #48] @ 7d881c <__cxa_atexit@plt+0x7c686c> │ │ │ │ + ldr r3, [pc, #48] @ 7d882c <__cxa_atexit@plt+0x7c687c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7d8820 <__cxa_atexit@plt+0x7c6870> │ │ │ │ + ldr r2, [pc, #44] @ 7d8830 <__cxa_atexit@plt+0x7c6880> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 7d8824 <__cxa_atexit@plt+0x7c6874> │ │ │ │ + ldr r7, [pc, #24] @ 7d8834 <__cxa_atexit@plt+0x7c6884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffefb4 │ │ │ │ - cmneq r6, #128, 10 @ 0x20000000 │ │ │ │ - movteq r9, #29552 @ 0x7370 │ │ │ │ + cmneq r6, #112, 10 @ 0x1c000000 │ │ │ │ + movteq r9, #29536 @ 0x7360 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d8864 <__cxa_atexit@plt+0x7c68b4> │ │ │ │ + bne 7d8874 <__cxa_atexit@plt+0x7c68c4> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ - ldr r3, [pc, #132] @ 7d88d0 <__cxa_atexit@plt+0x7c6920> │ │ │ │ + ldr r3, [pc, #132] @ 7d88e0 <__cxa_atexit@plt+0x7c6930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #60]! @ 0x3c │ │ │ │ - ldr r3, [pc, #124] @ 7d88d4 <__cxa_atexit@plt+0x7c6924> │ │ │ │ + ldr r3, [pc, #124] @ 7d88e4 <__cxa_atexit@plt+0x7c6934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d88c4 <__cxa_atexit@plt+0x7c6914> │ │ │ │ + bhi 7d88d4 <__cxa_atexit@plt+0x7c6924> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #80] @ 7d88d8 <__cxa_atexit@plt+0x7c6928> │ │ │ │ + ldr r1, [pc, #80] @ 7d88e8 <__cxa_atexit@plt+0x7c6938> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 7d88dc <__cxa_atexit@plt+0x7c692c> │ │ │ │ + ldr r0, [pc, #76] @ 7d88ec <__cxa_atexit@plt+0x7c693c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #72] @ 7d88e0 <__cxa_atexit@plt+0x7c6930> │ │ │ │ + ldr lr, [pc, #72] @ 7d88f0 <__cxa_atexit@plt+0x7c6940> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #36] @ 7d88e4 <__cxa_atexit@plt+0x7c6934> │ │ │ │ + ldr r7, [pc, #36] @ 7d88f4 <__cxa_atexit@plt+0x7c6944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #244, 6 @ 0xd0000003 │ │ │ │ - cmneq r6, #252, 6 @ 0xf0000003 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #228, 6 @ 0x90000003 │ │ │ │ + cmneq r6, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffefe0 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ - cmneq r6, #144, 12 @ 0x9000000 │ │ │ │ - movteq r9, #29332 @ 0x7294 │ │ │ │ + cmneq r6, #128, 12 @ 0x8000000 │ │ │ │ + movteq r9, #29316 @ 0x7284 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d8920 <__cxa_atexit@plt+0x7c6970> │ │ │ │ + bne 7d8930 <__cxa_atexit@plt+0x7c6980> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #112] @ 7d8984 <__cxa_atexit@plt+0x7c69d4> │ │ │ │ + ldr r3, [pc, #112] @ 7d8994 <__cxa_atexit@plt+0x7c69e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8978 <__cxa_atexit@plt+0x7c69c8> │ │ │ │ + bhi 7d8988 <__cxa_atexit@plt+0x7c69d8> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #72] @ 7d8988 <__cxa_atexit@plt+0x7c69d8> │ │ │ │ + ldr r2, [pc, #72] @ 7d8998 <__cxa_atexit@plt+0x7c69e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 7d898c <__cxa_atexit@plt+0x7c69dc> │ │ │ │ + ldr r1, [pc, #68] @ 7d899c <__cxa_atexit@plt+0x7c69ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 7d8990 <__cxa_atexit@plt+0x7c69e0> │ │ │ │ + ldr r0, [pc, #64] @ 7d89a0 <__cxa_atexit@plt+0x7c69f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d8994 <__cxa_atexit@plt+0x7c69e4> │ │ │ │ + ldr r7, [pc, #32] @ 7d89a4 <__cxa_atexit@plt+0x7c69f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #116, 26 @ 0x1d00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffefd8 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ - cmneq r6, #24, 8 @ 0x18000000 │ │ │ │ - movteq r9, #29156 @ 0x71e4 │ │ │ │ + cmneq r6, #8, 8 @ 0x8000000 │ │ │ │ + movteq r9, #29140 @ 0x71d4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d89d0 <__cxa_atexit@plt+0x7c6a20> │ │ │ │ + bne 7d89e0 <__cxa_atexit@plt+0x7c6a30> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #112] @ 7d8a34 <__cxa_atexit@plt+0x7c6a84> │ │ │ │ + ldr r3, [pc, #112] @ 7d8a44 <__cxa_atexit@plt+0x7c6a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8a28 <__cxa_atexit@plt+0x7c6a78> │ │ │ │ + bhi 7d8a38 <__cxa_atexit@plt+0x7c6a88> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #72] @ 7d8a38 <__cxa_atexit@plt+0x7c6a88> │ │ │ │ + ldr r2, [pc, #72] @ 7d8a48 <__cxa_atexit@plt+0x7c6a98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 7d8a3c <__cxa_atexit@plt+0x7c6a8c> │ │ │ │ + ldr r1, [pc, #68] @ 7d8a4c <__cxa_atexit@plt+0x7c6a9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 7d8a40 <__cxa_atexit@plt+0x7c6a90> │ │ │ │ + ldr r0, [pc, #64] @ 7d8a50 <__cxa_atexit@plt+0x7c6aa0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d8a44 <__cxa_atexit@plt+0x7c6a94> │ │ │ │ + ldr r7, [pc, #32] @ 7d8a54 <__cxa_atexit@plt+0x7c6aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #200, 24 @ 0xc800 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffefd8 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ - cmneq r6, #104, 6 @ 0xa0000001 │ │ │ │ - movteq r9, #28952 @ 0x7118 │ │ │ │ + cmneq r6, #88, 6 @ 0x60000001 │ │ │ │ + movteq r9, #28936 @ 0x7108 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d8a80 <__cxa_atexit@plt+0x7c6ad0> │ │ │ │ + bne 7d8a90 <__cxa_atexit@plt+0x7c6ae0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #120] @ 7d8aec <__cxa_atexit@plt+0x7c6b3c> │ │ │ │ + ldr r3, [pc, #120] @ 7d8afc <__cxa_atexit@plt+0x7c6b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8ae0 <__cxa_atexit@plt+0x7c6b30> │ │ │ │ + bhi 7d8af0 <__cxa_atexit@plt+0x7c6b40> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #76] @ 7d8af0 <__cxa_atexit@plt+0x7c6b40> │ │ │ │ + ldr r1, [pc, #76] @ 7d8b00 <__cxa_atexit@plt+0x7c6b50> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 7d8af4 <__cxa_atexit@plt+0x7c6b44> │ │ │ │ + ldr r0, [pc, #72] @ 7d8b04 <__cxa_atexit@plt+0x7c6b54> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #68] @ 7d8af8 <__cxa_atexit@plt+0x7c6b48> │ │ │ │ + ldr lr, [pc, #68] @ 7d8b08 <__cxa_atexit@plt+0x7c6b58> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r1, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7d8afc <__cxa_atexit@plt+0x7c6b4c> │ │ │ │ + ldr r7, [pc, #32] @ 7d8b0c <__cxa_atexit@plt+0x7c6b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #24, 24 @ 0x1800 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffefd8 │ │ │ │ @ instruction: 0xffffef84 │ │ │ │ - cmneq r6, #176, 4 │ │ │ │ - movteq r9, #28736 @ 0x7040 │ │ │ │ + cmneq r6, #160, 4 │ │ │ │ + movteq r9, #28720 @ 0x7030 │ │ │ │ muleq r1, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7d8b3c <__cxa_atexit@plt+0x7c6b8c> │ │ │ │ + bne 7d8b4c <__cxa_atexit@plt+0x7c6b9c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #216] @ 7d8c04 <__cxa_atexit@plt+0x7c6c54> │ │ │ │ + ldr r3, [pc, #216] @ 7d8c14 <__cxa_atexit@plt+0x7c6c64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ mov r8, ip │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8bf8 <__cxa_atexit@plt+0x7c6c48> │ │ │ │ + bhi 7d8c08 <__cxa_atexit@plt+0x7c6c58> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ @@ -2038518,126 +2038522,126 @@ │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ stmda r6, {r3, lr} │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #104] @ 7d8c08 <__cxa_atexit@plt+0x7c6c58> │ │ │ │ + ldr r1, [pc, #104] @ 7d8c18 <__cxa_atexit@plt+0x7c6c68> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-68] @ 0xffffffbc │ │ │ │ str r9, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #60] @ 7d8c0c <__cxa_atexit@plt+0x7c6c5c> │ │ │ │ + ldr r3, [pc, #60] @ 7d8c1c <__cxa_atexit@plt+0x7c6c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #56]! @ 0x38 │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 7d8c10 <__cxa_atexit@plt+0x7c6c60> │ │ │ │ + ldr r2, [pc, #40] @ 7d8c20 <__cxa_atexit@plt+0x7c6c70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #100, 22 @ 0x19000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - cmneq r6, #148 @ 0x94 │ │ │ │ + cmneq r6, #132 @ 0x84 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - movteq r8, #32240 @ 0x7df0 │ │ │ │ + movteq r8, #32224 @ 0x7de0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8c4c <__cxa_atexit@plt+0x7c6c9c> │ │ │ │ - ldr r3, [pc, #32] @ 7d8c54 <__cxa_atexit@plt+0x7c6ca4> │ │ │ │ + bcc 7d8c5c <__cxa_atexit@plt+0x7c6cac> │ │ │ │ + ldr r3, [pc, #32] @ 7d8c64 <__cxa_atexit@plt+0x7c6cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d8c58 <__cxa_atexit@plt+0x7c6ca8> │ │ │ │ + ldr r7, [pc, #16] @ 7d8c68 <__cxa_atexit@plt+0x7c6cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #8 │ │ │ │ - cmneq r6, #164, 30 @ 0x290 │ │ │ │ + cmneq r6, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r6, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8c88 <__cxa_atexit@plt+0x7c6cd8> │ │ │ │ - ldr r3, [pc, #24] @ 7d8c90 <__cxa_atexit@plt+0x7c6ce0> │ │ │ │ + bcc 7d8c98 <__cxa_atexit@plt+0x7c6ce8> │ │ │ │ + ldr r3, [pc, #24] @ 7d8ca0 <__cxa_atexit@plt+0x7c6cf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #196, 30 @ 0x310 │ │ │ │ - movteq r8, #32124 @ 0x7d7c │ │ │ │ + cmneq r6, #180, 30 @ 0x2d0 │ │ │ │ + movteq r8, #32108 @ 0x7d6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8d10 <__cxa_atexit@plt+0x7c6d60> │ │ │ │ + bcc 7d8d20 <__cxa_atexit@plt+0x7c6d70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8d08 <__cxa_atexit@plt+0x7c6d58> │ │ │ │ - ldr r3, [pc, #84] @ 7d8d18 <__cxa_atexit@plt+0x7c6d68> │ │ │ │ + bhi 7d8d18 <__cxa_atexit@plt+0x7c6d68> │ │ │ │ + ldr r3, [pc, #84] @ 7d8d28 <__cxa_atexit@plt+0x7c6d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d8d1c <__cxa_atexit@plt+0x7c6d6c> │ │ │ │ + ldr r2, [pc, #80] @ 7d8d2c <__cxa_atexit@plt+0x7c6d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d8d20 <__cxa_atexit@plt+0x7c6d70> │ │ │ │ + ldr r1, [pc, #60] @ 7d8d30 <__cxa_atexit@plt+0x7c6d80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d8d24 <__cxa_atexit@plt+0x7c6d74> │ │ │ │ + ldr r7, [pc, #32] @ 7d8d34 <__cxa_atexit@plt+0x7c6d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #112, 30 @ 0x1c0 │ │ │ │ + cmneq r6, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #76, 30 @ 0x130 │ │ │ │ - movteq r8, #32476 @ 0x7edc │ │ │ │ + cmneq r6, #60, 30 @ 0xf0 │ │ │ │ + movteq r8, #32460 @ 0x7ecc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8e34 <__cxa_atexit@plt+0x7c6e84> │ │ │ │ + bcc 7d8e44 <__cxa_atexit@plt+0x7c6e94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8e2c <__cxa_atexit@plt+0x7c6e7c> │ │ │ │ + bhi 7d8e3c <__cxa_atexit@plt+0x7c6e8c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2038650,23 +2038654,23 @@ │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ add sl, r7, #39 @ 0x27 │ │ │ │ ldm sl, {r0, r2, r3, r4, sl} │ │ │ │ ldr r9, [r7, #59] @ 0x3b │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #144] @ 7d8e40 <__cxa_atexit@plt+0x7c6e90> │ │ │ │ + ldr r8, [pc, #144] @ 7d8e50 <__cxa_atexit@plt+0x7c6ea0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r2, r3, r4, sl} │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ stmda r6, {r1, fp} │ │ │ │ - ldr r4, [pc, #116] @ 7d8e44 <__cxa_atexit@plt+0x7c6e94> │ │ │ │ + ldr r4, [pc, #116] @ 7d8e54 <__cxa_atexit@plt+0x7c6ea4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r8, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -2038674,177 +2038678,177 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp] │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r3, fp, ip} │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #56] @ 7d8e48 <__cxa_atexit@plt+0x7c6e98> │ │ │ │ + ldr r4, [pc, #56] @ 7d8e58 <__cxa_atexit@plt+0x7c6ea8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #79 @ 0x4f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmneq r6, #84, 28 @ 0x540 │ │ │ │ + cmneq r6, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8e98 <__cxa_atexit@plt+0x7c6ee8> │ │ │ │ - ldr r3, [pc, #56] @ 7d8ea0 <__cxa_atexit@plt+0x7c6ef0> │ │ │ │ + bcc 7d8ea8 <__cxa_atexit@plt+0x7c6ef8> │ │ │ │ + ldr r3, [pc, #56] @ 7d8eb0 <__cxa_atexit@plt+0x7c6f00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7d8ea4 <__cxa_atexit@plt+0x7c6ef4> │ │ │ │ + ldr r2, [pc, #52] @ 7d8eb4 <__cxa_atexit@plt+0x7c6f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d8e90 <__cxa_atexit@plt+0x7c6ee0> │ │ │ │ - b 7d8eb0 <__cxa_atexit@plt+0x7c6f00> │ │ │ │ + beq 7d8ea0 <__cxa_atexit@plt+0x7c6ef0> │ │ │ │ + b 7d8ec0 <__cxa_atexit@plt+0x7c6f10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #204, 26 @ 0x3300 │ │ │ │ + cmneq r6, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7d8ed0 <__cxa_atexit@plt+0x7c6f20> │ │ │ │ + ldr r0, [pc, #20] @ 7d8ee0 <__cxa_atexit@plt+0x7c6f30> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8f08 <__cxa_atexit@plt+0x7c6f58> │ │ │ │ + bhi 7d8f18 <__cxa_atexit@plt+0x7c6f68> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7d8f14 <__cxa_atexit@plt+0x7c6f64> │ │ │ │ + ldr r2, [pc, #28] @ 7d8f24 <__cxa_atexit@plt+0x7c6f74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #228, 26 @ 0x3900 │ │ │ │ - movteq r8, #31468 @ 0x7aec │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #212, 26 @ 0x3500 │ │ │ │ + movteq r8, #31452 @ 0x7adc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8f80 <__cxa_atexit@plt+0x7c6fd0> │ │ │ │ + bcc 7d8f90 <__cxa_atexit@plt+0x7c6fe0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d8f78 <__cxa_atexit@plt+0x7c6fc8> │ │ │ │ - ldr r3, [pc, #64] @ 7d8f88 <__cxa_atexit@plt+0x7c6fd8> │ │ │ │ + bhi 7d8f88 <__cxa_atexit@plt+0x7c6fd8> │ │ │ │ + ldr r3, [pc, #64] @ 7d8f98 <__cxa_atexit@plt+0x7c6fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7d8f8c <__cxa_atexit@plt+0x7c6fdc> │ │ │ │ + ldr r2, [pc, #44] @ 7d8f9c <__cxa_atexit@plt+0x7c6fec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7d8f90 <__cxa_atexit@plt+0x7c6fe0> │ │ │ │ + ldr r7, [pc, #28] @ 7d8fa0 <__cxa_atexit@plt+0x7c6ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #244, 24 @ 0xf400 │ │ │ │ + cmneq r6, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r6, #120, 24 @ 0x7800 │ │ │ │ + cmneq r6, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d8fc0 <__cxa_atexit@plt+0x7c7010> │ │ │ │ - ldr r3, [pc, #24] @ 7d8fc8 <__cxa_atexit@plt+0x7c7018> │ │ │ │ + bcc 7d8fd0 <__cxa_atexit@plt+0x7c7020> │ │ │ │ + ldr r3, [pc, #24] @ 7d8fd8 <__cxa_atexit@plt+0x7c7028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #140, 24 @ 0x8c00 │ │ │ │ - movteq r8, #31300 @ 0x7a44 │ │ │ │ + cmneq r6, #124, 24 @ 0x7c00 │ │ │ │ + movteq r8, #31284 @ 0x7a34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9050 <__cxa_atexit@plt+0x7c70a0> │ │ │ │ + bcc 7d9060 <__cxa_atexit@plt+0x7c70b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9048 <__cxa_atexit@plt+0x7c7098> │ │ │ │ - ldr r3, [pc, #92] @ 7d9058 <__cxa_atexit@plt+0x7c70a8> │ │ │ │ + bhi 7d9058 <__cxa_atexit@plt+0x7c70a8> │ │ │ │ + ldr r3, [pc, #92] @ 7d9068 <__cxa_atexit@plt+0x7c70b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7d905c <__cxa_atexit@plt+0x7c70ac> │ │ │ │ + ldr r2, [pc, #88] @ 7d906c <__cxa_atexit@plt+0x7c70bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7d9060 <__cxa_atexit@plt+0x7c70b0> │ │ │ │ + ldr r0, [pc, #64] @ 7d9070 <__cxa_atexit@plt+0x7c70c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7d9064 <__cxa_atexit@plt+0x7c70b4> │ │ │ │ + ldr r7, [pc, #32] @ 7d9074 <__cxa_atexit@plt+0x7c70c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #56, 24 @ 0x3800 │ │ │ │ + cmneq r6, #40, 24 @ 0x2800 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r6, #12, 24 @ 0xc00 │ │ │ │ - movteq r8, #31644 @ 0x7b9c │ │ │ │ + cmneq r6, #252, 22 @ 0x3f000 │ │ │ │ + movteq r8, #31628 @ 0x7b8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9178 <__cxa_atexit@plt+0x7c71c8> │ │ │ │ + bcc 7d9188 <__cxa_atexit@plt+0x7c71d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9170 <__cxa_atexit@plt+0x7c71c0> │ │ │ │ + bhi 7d9180 <__cxa_atexit@plt+0x7c71d0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2038862,19 +2038866,19 @@ │ │ │ │ ldr r8, [r7, #51] @ 0x33 │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, r3, r4, r8, r9} │ │ │ │ - ldr r1, [pc, #128] @ 7d9180 <__cxa_atexit@plt+0x7c71d0> │ │ │ │ + ldr r1, [pc, #128] @ 7d9190 <__cxa_atexit@plt+0x7c71e0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r6, {sl, lr} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r4, [pc, #116] @ 7d9184 <__cxa_atexit@plt+0x7c71d4> │ │ │ │ + ldr r4, [pc, #116] @ 7d9194 <__cxa_atexit@plt+0x7c71e4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ str sl, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2038882,170 +2038886,170 @@ │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-16]! │ │ │ │ - ldr r3, [pc, #56] @ 7d9188 <__cxa_atexit@plt+0x7c71d8> │ │ │ │ + ldr r3, [pc, #56] @ 7d9198 <__cxa_atexit@plt+0x7c71e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #79 @ 0x4f │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - cmneq r6, #20, 22 @ 0x5000 │ │ │ │ + cmneq r6, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d91d8 <__cxa_atexit@plt+0x7c7228> │ │ │ │ - ldr r3, [pc, #56] @ 7d91e0 <__cxa_atexit@plt+0x7c7230> │ │ │ │ + bcc 7d91e8 <__cxa_atexit@plt+0x7c7238> │ │ │ │ + ldr r3, [pc, #56] @ 7d91f0 <__cxa_atexit@plt+0x7c7240> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7d91e4 <__cxa_atexit@plt+0x7c7234> │ │ │ │ + ldr r2, [pc, #52] @ 7d91f4 <__cxa_atexit@plt+0x7c7244> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d91d0 <__cxa_atexit@plt+0x7c7220> │ │ │ │ - b 7d91f0 <__cxa_atexit@plt+0x7c7240> │ │ │ │ + beq 7d91e0 <__cxa_atexit@plt+0x7c7230> │ │ │ │ + b 7d9200 <__cxa_atexit@plt+0x7c7250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #140, 20 @ 0x8c000 │ │ │ │ + cmneq r6, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9220 <__cxa_atexit@plt+0x7c7270> │ │ │ │ + bhi 7d9230 <__cxa_atexit@plt+0x7c7280> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #32] @ 7d922c <__cxa_atexit@plt+0x7c727c> │ │ │ │ + ldr r2, [pc, #32] @ 7d923c <__cxa_atexit@plt+0x7c728c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #208, 20 @ 0xd0000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d925c <__cxa_atexit@plt+0x7c72ac> │ │ │ │ - ldr r3, [pc, #24] @ 7d9264 <__cxa_atexit@plt+0x7c72b4> │ │ │ │ + bcc 7d926c <__cxa_atexit@plt+0x7c72bc> │ │ │ │ + ldr r3, [pc, #24] @ 7d9274 <__cxa_atexit@plt+0x7c72c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #240, 18 @ 0x3c0000 │ │ │ │ - movteq r8, #30604 @ 0x778c │ │ │ │ + cmneq r6, #224, 18 @ 0x380000 │ │ │ │ + movteq r8, #30588 @ 0x777c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d92c8 <__cxa_atexit@plt+0x7c7318> │ │ │ │ - ldr lr, [pc, #72] @ 7d92d0 <__cxa_atexit@plt+0x7c7320> │ │ │ │ + bcc 7d92d8 <__cxa_atexit@plt+0x7c7328> │ │ │ │ + ldr lr, [pc, #72] @ 7d92e0 <__cxa_atexit@plt+0x7c7330> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #68] @ 7d92d4 <__cxa_atexit@plt+0x7c7324> │ │ │ │ + ldr r2, [pc, #68] @ 7d92e4 <__cxa_atexit@plt+0x7c7334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d92c0 <__cxa_atexit@plt+0x7c7310> │ │ │ │ - b 7d92e4 <__cxa_atexit@plt+0x7c7334> │ │ │ │ + beq 7d92d0 <__cxa_atexit@plt+0x7c7320> │ │ │ │ + b 7d92f4 <__cxa_atexit@plt+0x7c7344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r6, #172, 18 @ 0x2b0000 │ │ │ │ - movteq r8, #30492 @ 0x771c │ │ │ │ + cmneq r6, #156, 18 @ 0x270000 │ │ │ │ + movteq r8, #30476 @ 0x770c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 7d9314 <__cxa_atexit@plt+0x7c7364> │ │ │ │ + bne 7d9324 <__cxa_atexit@plt+0x7c7374> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r7, [pc, #112] @ 7d9370 <__cxa_atexit@plt+0x7c73c0> │ │ │ │ + ldr r7, [pc, #112] @ 7d9380 <__cxa_atexit@plt+0x7c73d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #100] @ 7d9374 <__cxa_atexit@plt+0x7c73c4> │ │ │ │ + ldr r7, [pc, #100] @ 7d9384 <__cxa_atexit@plt+0x7c73d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9364 <__cxa_atexit@plt+0x7c73b4> │ │ │ │ + bhi 7d9374 <__cxa_atexit@plt+0x7c73c4> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #72] @ 7d9378 <__cxa_atexit@plt+0x7c73c8> │ │ │ │ + ldr r2, [pc, #72] @ 7d9388 <__cxa_atexit@plt+0x7c73d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 7d937c <__cxa_atexit@plt+0x7c73cc> │ │ │ │ + ldr r1, [pc, #68] @ 7d938c <__cxa_atexit@plt+0x7c73dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str sl, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #32] @ 7d9380 <__cxa_atexit@plt+0x7c73d0> │ │ │ │ + ldr r7, [pc, #32] @ 7d9390 <__cxa_atexit@plt+0x7c73e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #60, 20 @ 0x3c000 │ │ │ │ - cmneq r6, #132, 6 @ 0x10000002 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #44, 20 @ 0x2c000 │ │ │ │ + cmneq r6, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r6, #64, 24 @ 0x4000 │ │ │ │ - movteq r8, #30864 @ 0x7890 │ │ │ │ + cmneq r6, #48, 24 @ 0x3000 │ │ │ │ + movteq r8, #30848 @ 0x7880 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov ip, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9510 <__cxa_atexit@plt+0x7c7560> │ │ │ │ + bcc 7d9520 <__cxa_atexit@plt+0x7c7570> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ cmp ip, r3 │ │ │ │ - bhi 7d9508 <__cxa_atexit@plt+0x7c7558> │ │ │ │ + bhi 7d9518 <__cxa_atexit@plt+0x7c7568> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp, #20] │ │ │ │ @@ -2039058,28 +2039062,28 @@ │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ ldr sl, [r7, #43] @ 0x2b │ │ │ │ str r0, [ip, #-4] │ │ │ │ str r0, [ip, #-40] @ 0xffffffd8 │ │ │ │ str r4, [sp, #16] │ │ │ │ sub r4, ip, #105 @ 0x69 │ │ │ │ str r4, [ip, #-44] @ 0xffffffd4 │ │ │ │ - ldr r4, [pc, #272] @ 7d9520 <__cxa_atexit@plt+0x7c7570> │ │ │ │ + ldr r4, [pc, #272] @ 7d9530 <__cxa_atexit@plt+0x7c7580> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [ip, #-84] @ 0xffffffac │ │ │ │ sub r4, ip, #118 @ 0x76 │ │ │ │ - ldr r0, [pc, #260] @ 7d9524 <__cxa_atexit@plt+0x7c7574> │ │ │ │ + ldr r0, [pc, #260] @ 7d9534 <__cxa_atexit@plt+0x7c7584> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [ip, #-108] @ 0xffffff94 │ │ │ │ str r4, [ip, #-104] @ 0xffffff98 │ │ │ │ - ldr r0, [pc, #248] @ 7d9528 <__cxa_atexit@plt+0x7c7578> │ │ │ │ + ldr r0, [pc, #248] @ 7d9538 <__cxa_atexit@plt+0x7c7588> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ sub r4, ip, #139 @ 0x8b │ │ │ │ - ldr r0, [pc, #232] @ 7d952c <__cxa_atexit@plt+0x7c757c> │ │ │ │ + ldr r0, [pc, #232] @ 7d953c <__cxa_atexit@plt+0x7c758c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, ip │ │ │ │ str r0, [r6, #-100]! @ 0xffffff9c │ │ │ │ str r6, [ip, #-52] @ 0xffffffcc │ │ │ │ str r9, [ip, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [ip, #-36] @ 0xffffffdc │ │ │ │ @@ -2039092,209 +2039096,209 @@ │ │ │ │ str r6, [ip, #-72] @ 0xffffffb8 │ │ │ │ str r1, [ip, #-76] @ 0xffffffb4 │ │ │ │ str r2, [ip, #-80] @ 0xffffffb0 │ │ │ │ str r3, [ip, #-16] │ │ │ │ str r3, [ip, #-48] @ 0xffffffd0 │ │ │ │ str r3, [ip, #-88] @ 0xffffffa8 │ │ │ │ str r1, [ip, #-92] @ 0xffffffa4 │ │ │ │ - ldr r6, [pc, #152] @ 7d9530 <__cxa_atexit@plt+0x7c7580> │ │ │ │ + ldr r6, [pc, #152] @ 7d9540 <__cxa_atexit@plt+0x7c7590> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [ip, #-12] │ │ │ │ str sl, [ip, #-28] @ 0xffffffe4 │ │ │ │ str r8, [ip, #-60] @ 0xffffffc4 │ │ │ │ str fp, [ip, #-64] @ 0xffffffc0 │ │ │ │ - ldr r3, [pc, #132] @ 7d9534 <__cxa_atexit@plt+0x7c7584> │ │ │ │ + ldr r3, [pc, #132] @ 7d9544 <__cxa_atexit@plt+0x7c7594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [ip, #-140] @ 0xffffff74 │ │ │ │ str fp, [ip, #-136] @ 0xffffff78 │ │ │ │ str sl, [ip, #-132] @ 0xffffff7c │ │ │ │ str r1, [ip, #-128] @ 0xffffff80 │ │ │ │ str r2, [ip, #-124] @ 0xffffff84 │ │ │ │ - ldr r3, [pc, #108] @ 7d9538 <__cxa_atexit@plt+0x7c7588> │ │ │ │ + ldr r3, [pc, #108] @ 7d9548 <__cxa_atexit@plt+0x7c7598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [ip, #-120] @ 0xffffff88 │ │ │ │ str r4, [ip, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [ip, #-112] @ 0xffffff90 │ │ │ │ mov r4, ip │ │ │ │ str r6, [r4, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #80] @ 7d953c <__cxa_atexit@plt+0x7c758c> │ │ │ │ + ldr r6, [pc, #80] @ 7d954c <__cxa_atexit@plt+0x7c759c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ sub r6, ip, #83 @ 0x53 │ │ │ │ stmib r5, {r4, r6} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r6, #144 @ 0x90 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ mov r8, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - cmneq r6, #88, 6 @ 0x60000001 │ │ │ │ - cmneq r6, #128, 16 @ 0x800000 │ │ │ │ + cmneq r6, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r6, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0xffffe014 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - cmneq r6, #108 @ 0x6c │ │ │ │ - cmneq r6, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq r6, #120, 14 @ 0x1e00000 │ │ │ │ - movteq r8, #28864 @ 0x70c0 │ │ │ │ + cmneq r6, #92 @ 0x5c │ │ │ │ + cmneq r6, #216, 14 @ 0x3600000 │ │ │ │ + cmneq r6, #104, 14 @ 0x1a00000 │ │ │ │ + movteq r8, #28848 @ 0x70b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9578 <__cxa_atexit@plt+0x7c75c8> │ │ │ │ - ldr r3, [pc, #32] @ 7d9580 <__cxa_atexit@plt+0x7c75d0> │ │ │ │ + bcc 7d9588 <__cxa_atexit@plt+0x7c75d8> │ │ │ │ + ldr r3, [pc, #32] @ 7d9590 <__cxa_atexit@plt+0x7c75e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d9584 <__cxa_atexit@plt+0x7c75d4> │ │ │ │ + ldr r7, [pc, #16] @ 7d9594 <__cxa_atexit@plt+0x7c75e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #220, 12 @ 0xdc00000 │ │ │ │ - cmneq r6, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r6, #204, 12 @ 0xcc00000 │ │ │ │ + cmneq r6, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d95b4 <__cxa_atexit@plt+0x7c7604> │ │ │ │ - ldr r3, [pc, #24] @ 7d95bc <__cxa_atexit@plt+0x7c760c> │ │ │ │ + bcc 7d95c4 <__cxa_atexit@plt+0x7c7614> │ │ │ │ + ldr r3, [pc, #24] @ 7d95cc <__cxa_atexit@plt+0x7c761c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #152, 12 @ 0x9800000 │ │ │ │ - movteq r8, #28748 @ 0x704c │ │ │ │ + cmneq r6, #136, 12 @ 0x8800000 │ │ │ │ + movteq r8, #28732 @ 0x703c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d963c <__cxa_atexit@plt+0x7c768c> │ │ │ │ + bcc 7d964c <__cxa_atexit@plt+0x7c769c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9634 <__cxa_atexit@plt+0x7c7684> │ │ │ │ - ldr r3, [pc, #84] @ 7d9644 <__cxa_atexit@plt+0x7c7694> │ │ │ │ + bhi 7d9644 <__cxa_atexit@plt+0x7c7694> │ │ │ │ + ldr r3, [pc, #84] @ 7d9654 <__cxa_atexit@plt+0x7c76a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d9648 <__cxa_atexit@plt+0x7c7698> │ │ │ │ + ldr r2, [pc, #80] @ 7d9658 <__cxa_atexit@plt+0x7c76a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d964c <__cxa_atexit@plt+0x7c769c> │ │ │ │ + ldr r1, [pc, #60] @ 7d965c <__cxa_atexit@plt+0x7c76ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d9650 <__cxa_atexit@plt+0x7c76a0> │ │ │ │ + ldr r7, [pc, #32] @ 7d9660 <__cxa_atexit@plt+0x7c76b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r6, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #32, 12 @ 0x2000000 │ │ │ │ - movteq r8, #30160 @ 0x75d0 │ │ │ │ + cmneq r6, #16, 12 @ 0x1000000 │ │ │ │ + movteq r8, #30144 @ 0x75c0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9684 <__cxa_atexit@plt+0x7c76d4> │ │ │ │ - ldr r3, [pc, #28] @ 7d9694 <__cxa_atexit@plt+0x7c76e4> │ │ │ │ + bcc 7d9694 <__cxa_atexit@plt+0x7c76e4> │ │ │ │ + ldr r3, [pc, #28] @ 7d96a4 <__cxa_atexit@plt+0x7c76f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7d9698 <__cxa_atexit@plt+0x7c76e8> │ │ │ │ + ldr r7, [pc, #12] @ 7d96a8 <__cxa_atexit@plt+0x7c76f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r8, #30132 @ 0x75b4 │ │ │ │ - movteq r8, #30092 @ 0x758c │ │ │ │ + movteq r8, #30116 @ 0x75a4 │ │ │ │ + movteq r8, #30076 @ 0x757c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7d96bc <__cxa_atexit@plt+0x7c770c> │ │ │ │ + ldr r3, [pc, #12] @ 7d96cc <__cxa_atexit@plt+0x7c771c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r8, #30056 @ 0x7568 │ │ │ │ + movteq r8, #30040 @ 0x7558 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d96e4 <__cxa_atexit@plt+0x7c7734> │ │ │ │ + ldr r3, [pc, #16] @ 7d96f4 <__cxa_atexit@plt+0x7c7744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r8, #30016 @ 0x7540 │ │ │ │ + movteq r8, #30000 @ 0x7530 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d970c <__cxa_atexit@plt+0x7c775c> │ │ │ │ + ldr r3, [pc, #16] @ 7d971c <__cxa_atexit@plt+0x7c776c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r8, #29976 @ 0x7518 │ │ │ │ + movteq r8, #29960 @ 0x7508 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7d9740 <__cxa_atexit@plt+0x7c7790> │ │ │ │ + ldr r0, [pc, #24] @ 7d9750 <__cxa_atexit@plt+0x7c77a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r8, #29924 @ 0x74e4 │ │ │ │ + movteq r8, #29908 @ 0x74d4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9810 <__cxa_atexit@plt+0x7c7860> │ │ │ │ + bhi 7d9820 <__cxa_atexit@plt+0x7c7870> │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ add r9, r5, #20 │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ - ldr r4, [pc, #128] @ 7d9820 <__cxa_atexit@plt+0x7c7870> │ │ │ │ + ldr r4, [pc, #128] @ 7d9830 <__cxa_atexit@plt+0x7c7880> │ │ │ │ add r4, pc, r4 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2039302,1274 +2039306,1274 @@ │ │ │ │ str lr, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, sl, fp} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #68] @ 7d9824 <__cxa_atexit@plt+0x7c7874> │ │ │ │ + ldr r4, [pc, #68] @ 7d9834 <__cxa_atexit@plt+0x7c7884> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #20]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #48] @ 7d9828 <__cxa_atexit@plt+0x7c7878> │ │ │ │ + ldr r3, [pc, #48] @ 7d9838 <__cxa_atexit@plt+0x7c7888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r2 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - cmneq r6, #132, 8 @ 0x84000000 │ │ │ │ + cmneq r6, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - movteq r8, #29032 @ 0x7168 │ │ │ │ + movteq r8, #29016 @ 0x7158 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9870 <__cxa_atexit@plt+0x7c78c0> │ │ │ │ - ldr r3, [pc, #44] @ 7d9878 <__cxa_atexit@plt+0x7c78c8> │ │ │ │ + bcc 7d9880 <__cxa_atexit@plt+0x7c78d0> │ │ │ │ + ldr r3, [pc, #44] @ 7d9888 <__cxa_atexit@plt+0x7c78d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7d987c <__cxa_atexit@plt+0x7c78cc> │ │ │ │ + ldr r3, [pc, #32] @ 7d988c <__cxa_atexit@plt+0x7c78dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7d9880 <__cxa_atexit@plt+0x7c78d0> │ │ │ │ + ldr r7, [pc, #20] @ 7d9890 <__cxa_atexit@plt+0x7c78e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #240, 6 @ 0xc0000003 │ │ │ │ - cmneq r6, #8, 18 @ 0x20000 │ │ │ │ - cmneq r6, #172, 16 @ 0xac0000 │ │ │ │ + cmneq r6, #224, 6 @ 0x80000003 │ │ │ │ + cmneq r6, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r6, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d98b0 <__cxa_atexit@plt+0x7c7900> │ │ │ │ - ldr r3, [pc, #24] @ 7d98b8 <__cxa_atexit@plt+0x7c7908> │ │ │ │ + bcc 7d98c0 <__cxa_atexit@plt+0x7c7910> │ │ │ │ + ldr r3, [pc, #24] @ 7d98c8 <__cxa_atexit@plt+0x7c7918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537154 <__cxa_atexit@plt+0x5251a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #156, 6 @ 0x70000002 │ │ │ │ - movteq r8, #29636 @ 0x73c4 │ │ │ │ + cmneq r6, #140, 6 @ 0x30000002 │ │ │ │ + movteq r8, #29620 @ 0x73b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d98f8 <__cxa_atexit@plt+0x7c7948> │ │ │ │ - ldr r3, [pc, #36] @ 7d9900 <__cxa_atexit@plt+0x7c7950> │ │ │ │ + bcc 7d9908 <__cxa_atexit@plt+0x7c7958> │ │ │ │ + ldr r3, [pc, #36] @ 7d9910 <__cxa_atexit@plt+0x7c7960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7d9904 <__cxa_atexit@plt+0x7c7954> │ │ │ │ + ldr r7, [pc, #16] @ 7d9914 <__cxa_atexit@plt+0x7c7964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #96, 6 @ 0x80000001 │ │ │ │ - cmneq r6, #244, 22 @ 0x3d000 │ │ │ │ - movteq r8, #29484 @ 0x732c │ │ │ │ + cmneq r6, #80, 6 @ 0x40000001 │ │ │ │ + cmneq r6, #228, 22 @ 0x39000 │ │ │ │ + movteq r8, #29468 @ 0x731c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d994c <__cxa_atexit@plt+0x7c799c> │ │ │ │ + bcc 7d995c <__cxa_atexit@plt+0x7c79ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r2, [pc, #20] @ 7d9954 <__cxa_atexit@plt+0x7c79a4> │ │ │ │ + ldr r2, [pc, #20] @ 7d9964 <__cxa_atexit@plt+0x7c79b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 7d9664 <__cxa_atexit@plt+0x7c76b4> │ │ │ │ + b 7d9674 <__cxa_atexit@plt+0x7c76c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 8 │ │ │ │ - movteq r8, #29444 @ 0x7304 │ │ │ │ + cmneq r6, #240, 6 @ 0xc0000003 │ │ │ │ + movteq r8, #29428 @ 0x72f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d99dc <__cxa_atexit@plt+0x7c7a2c> │ │ │ │ + bcc 7d99ec <__cxa_atexit@plt+0x7c7a3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d99d4 <__cxa_atexit@plt+0x7c7a24> │ │ │ │ - ldr r3, [pc, #92] @ 7d99e4 <__cxa_atexit@plt+0x7c7a34> │ │ │ │ + bhi 7d99e4 <__cxa_atexit@plt+0x7c7a34> │ │ │ │ + ldr r3, [pc, #92] @ 7d99f4 <__cxa_atexit@plt+0x7c7a44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7d99e8 <__cxa_atexit@plt+0x7c7a38> │ │ │ │ + ldr r2, [pc, #88] @ 7d99f8 <__cxa_atexit@plt+0x7c7a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r7, [pc, #36] @ 7d99ec <__cxa_atexit@plt+0x7c7a3c> │ │ │ │ + ldr r7, [pc, #36] @ 7d99fc <__cxa_atexit@plt+0x7c7a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7d99f0 <__cxa_atexit@plt+0x7c7a40> │ │ │ │ + ldr r8, [pc, #32] @ 7d9a00 <__cxa_atexit@plt+0x7c7a50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r6, #172, 4 @ 0xc000000a │ │ │ │ - cmneq r6, #8, 4 @ 0x80000000 │ │ │ │ - cmneq r6, #244, 4 @ 0x4000000f │ │ │ │ - movteq r8, #29252 @ 0x7244 │ │ │ │ + cmneq r6, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r6, #248, 2 @ 0x3e │ │ │ │ + cmneq r6, #228, 4 @ 0x4000000e │ │ │ │ + movteq r8, #29236 @ 0x7234 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9a40 <__cxa_atexit@plt+0x7c7a90> │ │ │ │ - ldr r3, [pc, #52] @ 7d9a48 <__cxa_atexit@plt+0x7c7a98> │ │ │ │ + bcc 7d9a50 <__cxa_atexit@plt+0x7c7aa0> │ │ │ │ + ldr r3, [pc, #52] @ 7d9a58 <__cxa_atexit@plt+0x7c7aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #20] @ 7d9a4c <__cxa_atexit@plt+0x7c7a9c> │ │ │ │ + ldr r3, [pc, #20] @ 7d9a5c <__cxa_atexit@plt+0x7c7aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 7d9664 <__cxa_atexit@plt+0x7c76b4> │ │ │ │ + b 7d9674 <__cxa_atexit@plt+0x7c76c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r6, #4, 6 @ 0x10000000 │ │ │ │ - movteq r8, #29240 @ 0x7238 │ │ │ │ + cmneq r6, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r6, #244, 4 @ 0x4000000f │ │ │ │ + movteq r8, #29224 @ 0x7228 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9ae0 <__cxa_atexit@plt+0x7c7b30> │ │ │ │ + bcc 7d9af0 <__cxa_atexit@plt+0x7c7b40> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9ad8 <__cxa_atexit@plt+0x7c7b28> │ │ │ │ + bhi 7d9ae8 <__cxa_atexit@plt+0x7c7b38> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr lr, [pc, #84] @ 7d9ae8 <__cxa_atexit@plt+0x7c7b38> │ │ │ │ + ldr lr, [pc, #84] @ 7d9af8 <__cxa_atexit@plt+0x7c7b48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #80] @ 7d9aec <__cxa_atexit@plt+0x7c7b3c> │ │ │ │ + ldr r9, [pc, #80] @ 7d9afc <__cxa_atexit@plt+0x7c7b4c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r7, r8} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r9, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 7d9acc <__cxa_atexit@plt+0x7c7b1c> │ │ │ │ + beq 7d9adc <__cxa_atexit@plt+0x7c7b2c> │ │ │ │ mov r7, r3 │ │ │ │ - b 7d9afc <__cxa_atexit@plt+0x7c7b4c> │ │ │ │ + b 7d9b0c <__cxa_atexit@plt+0x7c7b5c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - movteq r8, #29056 @ 0x7180 │ │ │ │ + movteq r8, #29040 @ 0x7170 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7d9b90 <__cxa_atexit@plt+0x7c7be0> │ │ │ │ + bne 7d9ba0 <__cxa_atexit@plt+0x7c7bf0> │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9bcc <__cxa_atexit@plt+0x7c7c1c> │ │ │ │ + bhi 7d9bdc <__cxa_atexit@plt+0x7c7c2c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - ldr lr, [pc, #192] @ 7d9bf0 <__cxa_atexit@plt+0x7c7c40> │ │ │ │ + ldr lr, [pc, #192] @ 7d9c00 <__cxa_atexit@plt+0x7c7c50> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ - ldr sl, [pc, #180] @ 7d9bf4 <__cxa_atexit@plt+0x7c7c44> │ │ │ │ + ldr sl, [pc, #180] @ 7d9c04 <__cxa_atexit@plt+0x7c7c54> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #140] @ 7d9bf8 <__cxa_atexit@plt+0x7c7c48> │ │ │ │ + ldr r0, [pc, #140] @ 7d9c08 <__cxa_atexit@plt+0x7c7c58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-48]! @ 0xffffffd0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9bd8 <__cxa_atexit@plt+0x7c7c28> │ │ │ │ - ldr r3, [pc, #64] @ 7d9be4 <__cxa_atexit@plt+0x7c7c34> │ │ │ │ + bhi 7d9be8 <__cxa_atexit@plt+0x7c7c38> │ │ │ │ + ldr r3, [pc, #64] @ 7d9bf4 <__cxa_atexit@plt+0x7c7c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #56] @ 7d9be8 <__cxa_atexit@plt+0x7c7c38> │ │ │ │ + ldr r2, [pc, #56] @ 7d9bf8 <__cxa_atexit@plt+0x7c7c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #48] @ 7d9bec <__cxa_atexit@plt+0x7c7c3c> │ │ │ │ + ldr r3, [pc, #48] @ 7d9bfc <__cxa_atexit@plt+0x7c7c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub sl, r6, #1 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #12, 2 │ │ │ │ - cmneq r6, #200, 22 @ 0x32000 │ │ │ │ - cmneq r6, #204, 20 @ 0xcc000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #252 @ 0xfc │ │ │ │ + cmneq r6, #184, 22 @ 0x2e000 │ │ │ │ + cmneq r6, #188, 20 @ 0xbc000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r6, #248 @ 0xf8 │ │ │ │ - movteq r8, #28740 @ 0x7044 │ │ │ │ + cmneq r6, #232 @ 0xe8 │ │ │ │ + movteq r8, #28724 @ 0x7034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9c34 <__cxa_atexit@plt+0x7c7c84> │ │ │ │ - ldr r3, [pc, #32] @ 7d9c3c <__cxa_atexit@plt+0x7c7c8c> │ │ │ │ + bcc 7d9c44 <__cxa_atexit@plt+0x7c7c94> │ │ │ │ + ldr r3, [pc, #32] @ 7d9c4c <__cxa_atexit@plt+0x7c7c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d9c40 <__cxa_atexit@plt+0x7c7c90> │ │ │ │ + ldr r7, [pc, #16] @ 7d9c50 <__cxa_atexit@plt+0x7c7ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #32 │ │ │ │ - cmneq r6, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r6, #16 │ │ │ │ + cmneq r6, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9c70 <__cxa_atexit@plt+0x7c7cc0> │ │ │ │ - ldr r3, [pc, #24] @ 7d9c78 <__cxa_atexit@plt+0x7c7cc8> │ │ │ │ + bcc 7d9c80 <__cxa_atexit@plt+0x7c7cd0> │ │ │ │ + ldr r3, [pc, #24] @ 7d9c88 <__cxa_atexit@plt+0x7c7cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #220, 30 @ 0x370 │ │ │ │ - movteq r7, #32720 @ 0x7fd0 │ │ │ │ + cmneq r6, #204, 30 @ 0x330 │ │ │ │ + movteq r7, #32704 @ 0x7fc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9cf8 <__cxa_atexit@plt+0x7c7d48> │ │ │ │ + bcc 7d9d08 <__cxa_atexit@plt+0x7c7d58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9cf0 <__cxa_atexit@plt+0x7c7d40> │ │ │ │ - ldr r3, [pc, #84] @ 7d9d00 <__cxa_atexit@plt+0x7c7d50> │ │ │ │ + bhi 7d9d00 <__cxa_atexit@plt+0x7c7d50> │ │ │ │ + ldr r3, [pc, #84] @ 7d9d10 <__cxa_atexit@plt+0x7c7d60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d9d04 <__cxa_atexit@plt+0x7c7d54> │ │ │ │ + ldr r2, [pc, #80] @ 7d9d14 <__cxa_atexit@plt+0x7c7d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d9d08 <__cxa_atexit@plt+0x7c7d58> │ │ │ │ + ldr r1, [pc, #60] @ 7d9d18 <__cxa_atexit@plt+0x7c7d68> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d9d0c <__cxa_atexit@plt+0x7c7d5c> │ │ │ │ + ldr r7, [pc, #32] @ 7d9d1c <__cxa_atexit@plt+0x7c7d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #136, 30 @ 0x220 │ │ │ │ + cmneq r6, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #100, 30 @ 0x190 │ │ │ │ - movteq r7, #32648 @ 0x7f88 │ │ │ │ + cmneq r6, #84, 30 @ 0x150 │ │ │ │ + movteq r7, #32632 @ 0x7f78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9da4 <__cxa_atexit@plt+0x7c7df4> │ │ │ │ + bcc 7d9db4 <__cxa_atexit@plt+0x7c7e04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9d9c <__cxa_atexit@plt+0x7c7dec> │ │ │ │ + bhi 7d9dac <__cxa_atexit@plt+0x7c7dfc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r3, lr} │ │ │ │ ldr r0, [r7, #19] │ │ │ │ - ldr r9, [pc, #88] @ 7d9dac <__cxa_atexit@plt+0x7c7dfc> │ │ │ │ + ldr r9, [pc, #88] @ 7d9dbc <__cxa_atexit@plt+0x7c7e0c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 7d9db0 <__cxa_atexit@plt+0x7c7e00> │ │ │ │ + ldr sl, [pc, #84] @ 7d9dc0 <__cxa_atexit@plt+0x7c7e10> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r1, r3, lr} │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 7d9db4 <__cxa_atexit@plt+0x7c7e04> │ │ │ │ + ldr r2, [pc, #56] @ 7d9dc4 <__cxa_atexit@plt+0x7c7e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r6, #232, 28 @ 0xe80 │ │ │ │ - movteq r7, #30792 @ 0x7848 │ │ │ │ + cmneq r6, #216, 28 @ 0xd80 │ │ │ │ + movteq r7, #30776 @ 0x7838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9df0 <__cxa_atexit@plt+0x7c7e40> │ │ │ │ - ldr r3, [pc, #32] @ 7d9df8 <__cxa_atexit@plt+0x7c7e48> │ │ │ │ + bcc 7d9e00 <__cxa_atexit@plt+0x7c7e50> │ │ │ │ + ldr r3, [pc, #32] @ 7d9e08 <__cxa_atexit@plt+0x7c7e58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7d9dfc <__cxa_atexit@plt+0x7c7e4c> │ │ │ │ + ldr r7, [pc, #16] @ 7d9e0c <__cxa_atexit@plt+0x7c7e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #100, 28 @ 0x640 │ │ │ │ - cmneq r6, #20, 26 @ 0x500 │ │ │ │ + cmneq r6, #84, 28 @ 0x540 │ │ │ │ + cmneq r6, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9e2c <__cxa_atexit@plt+0x7c7e7c> │ │ │ │ - ldr r3, [pc, #24] @ 7d9e34 <__cxa_atexit@plt+0x7c7e84> │ │ │ │ + bcc 7d9e3c <__cxa_atexit@plt+0x7c7e8c> │ │ │ │ + ldr r3, [pc, #24] @ 7d9e44 <__cxa_atexit@plt+0x7c7e94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #32, 28 @ 0x200 │ │ │ │ - movteq r7, #30676 @ 0x77d4 │ │ │ │ + cmneq r6, #16, 28 @ 0x100 │ │ │ │ + movteq r7, #30660 @ 0x77c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9eb4 <__cxa_atexit@plt+0x7c7f04> │ │ │ │ + bcc 7d9ec4 <__cxa_atexit@plt+0x7c7f14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9eac <__cxa_atexit@plt+0x7c7efc> │ │ │ │ - ldr r3, [pc, #84] @ 7d9ebc <__cxa_atexit@plt+0x7c7f0c> │ │ │ │ + bhi 7d9ebc <__cxa_atexit@plt+0x7c7f0c> │ │ │ │ + ldr r3, [pc, #84] @ 7d9ecc <__cxa_atexit@plt+0x7c7f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7d9ec0 <__cxa_atexit@plt+0x7c7f10> │ │ │ │ + ldr r2, [pc, #80] @ 7d9ed0 <__cxa_atexit@plt+0x7c7f20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7d9ec4 <__cxa_atexit@plt+0x7c7f14> │ │ │ │ + ldr r1, [pc, #60] @ 7d9ed4 <__cxa_atexit@plt+0x7c7f24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7d9ec8 <__cxa_atexit@plt+0x7c7f18> │ │ │ │ + ldr r7, [pc, #32] @ 7d9ed8 <__cxa_atexit@plt+0x7c7f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #204, 26 @ 0x3300 │ │ │ │ + cmneq r6, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #168, 26 @ 0x2a00 │ │ │ │ - movteq r7, #32236 @ 0x7dec │ │ │ │ + cmneq r6, #152, 26 @ 0x2600 │ │ │ │ + movteq r7, #32220 @ 0x7ddc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7d9f74 <__cxa_atexit@plt+0x7c7fc4> │ │ │ │ + bcc 7d9f84 <__cxa_atexit@plt+0x7c7fd4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7d9f6c <__cxa_atexit@plt+0x7c7fbc> │ │ │ │ + bhi 7d9f7c <__cxa_atexit@plt+0x7c7fcc> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r8, [r6] │ │ │ │ - ldr r2, [pc, #100] @ 7d9f7c <__cxa_atexit@plt+0x7c7fcc> │ │ │ │ + ldr r2, [pc, #100] @ 7d9f8c <__cxa_atexit@plt+0x7c7fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #92] @ 7d9f80 <__cxa_atexit@plt+0x7c7fd0> │ │ │ │ + ldr r2, [pc, #92] @ 7d9f90 <__cxa_atexit@plt+0x7c7fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #32] │ │ │ │ - ldr r1, [pc, #80] @ 7d9f84 <__cxa_atexit@plt+0x7c7fd4> │ │ │ │ + ldr r1, [pc, #80] @ 7d9f94 <__cxa_atexit@plt+0x7c7fe4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str lr, [r5, #16] │ │ │ │ - ldr r3, [pc, #60] @ 7d9f88 <__cxa_atexit@plt+0x7c7fd8> │ │ │ │ + ldr r3, [pc, #60] @ 7d9f98 <__cxa_atexit@plt+0x7c7fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7d9f8c <__cxa_atexit@plt+0x7c7fdc> │ │ │ │ + ldr r8, [pc, #36] @ 7d9f9c <__cxa_atexit@plt+0x7c7fec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #76, 26 @ 0x1300 │ │ │ │ + cmneq r6, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - cmneq r6, #252, 26 @ 0x3f00 │ │ │ │ - cmneq r6, #60, 28 @ 0x3c0 │ │ │ │ - movteq r7, #32028 @ 0x7d1c │ │ │ │ + cmneq r6, #236, 26 @ 0x3b00 │ │ │ │ + cmneq r6, #44, 28 @ 0x2c0 │ │ │ │ + movteq r7, #32012 @ 0x7d0c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7da018 <__cxa_atexit@plt+0x7c8068> │ │ │ │ + bne 7da028 <__cxa_atexit@plt+0x7c8078> │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da04c <__cxa_atexit@plt+0x7c809c> │ │ │ │ + bhi 7da05c <__cxa_atexit@plt+0x7c80ac> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r0, [pc, #156] @ 7da06c <__cxa_atexit@plt+0x7c80bc> │ │ │ │ + ldr r0, [pc, #156] @ 7da07c <__cxa_atexit@plt+0x7c80cc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #152] @ 7da070 <__cxa_atexit@plt+0x7c80c0> │ │ │ │ + ldr lr, [pc, #152] @ 7da080 <__cxa_atexit@plt+0x7c80d0> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r1, r9} │ │ │ │ sub sl, r6, #36 @ 0x24 │ │ │ │ stm sl, {r0, r8, r9} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #124] @ 7da074 <__cxa_atexit@plt+0x7c80c4> │ │ │ │ + ldr r0, [pc, #124] @ 7da084 <__cxa_atexit@plt+0x7c80d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #12]! │ │ │ │ sub r0, r6, #35 @ 0x23 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da058 <__cxa_atexit@plt+0x7c80a8> │ │ │ │ - ldr r3, [pc, #56] @ 7da064 <__cxa_atexit@plt+0x7c80b4> │ │ │ │ + bhi 7da068 <__cxa_atexit@plt+0x7c80b8> │ │ │ │ + ldr r3, [pc, #56] @ 7da074 <__cxa_atexit@plt+0x7c80c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #48] @ 7da068 <__cxa_atexit@plt+0x7c80b8> │ │ │ │ + ldr r2, [pc, #48] @ 7da078 <__cxa_atexit@plt+0x7c80c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r5, #20]! │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - cmneq r6, #96, 12 @ 0x6000000 │ │ │ │ + cmneq r6, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r6, #108, 24 @ 0x6c00 │ │ │ │ - movteq r7, #30992 @ 0x7910 │ │ │ │ + cmneq r6, #92, 24 @ 0x5c00 │ │ │ │ + movteq r7, #30976 @ 0x7900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da0b4 <__cxa_atexit@plt+0x7c8104> │ │ │ │ - ldr r3, [pc, #36] @ 7da0bc <__cxa_atexit@plt+0x7c810c> │ │ │ │ + bcc 7da0c4 <__cxa_atexit@plt+0x7c8114> │ │ │ │ + ldr r3, [pc, #36] @ 7da0cc <__cxa_atexit@plt+0x7c811c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7da0c0 <__cxa_atexit@plt+0x7c8110> │ │ │ │ + ldr r7, [pc, #16] @ 7da0d0 <__cxa_atexit@plt+0x7c8120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #164, 22 @ 0x29000 │ │ │ │ - cmneq r6, #200, 10 @ 0x32000000 │ │ │ │ - movteq r7, #31752 @ 0x7c08 │ │ │ │ + cmneq r6, #148, 22 @ 0x25000 │ │ │ │ + cmneq r6, #184, 10 @ 0x2e000000 │ │ │ │ + movteq r7, #31736 @ 0x7bf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da0f4 <__cxa_atexit@plt+0x7c8144> │ │ │ │ - ldr r3, [pc, #28] @ 7da104 <__cxa_atexit@plt+0x7c8154> │ │ │ │ + bcc 7da104 <__cxa_atexit@plt+0x7c8154> │ │ │ │ + ldr r3, [pc, #28] @ 7da114 <__cxa_atexit@plt+0x7c8164> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7da108 <__cxa_atexit@plt+0x7c8158> │ │ │ │ + ldr r7, [pc, #12] @ 7da118 <__cxa_atexit@plt+0x7c8168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r7, #31724 @ 0x7bec │ │ │ │ - movteq r7, #31684 @ 0x7bc4 │ │ │ │ + movteq r7, #31708 @ 0x7bdc │ │ │ │ + movteq r7, #31668 @ 0x7bb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7da130 <__cxa_atexit@plt+0x7c8180> │ │ │ │ + ldr r3, [pc, #16] @ 7da140 <__cxa_atexit@plt+0x7c8190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #31644 @ 0x7b9c │ │ │ │ + movteq r7, #31628 @ 0x7b8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7da158 <__cxa_atexit@plt+0x7c81a8> │ │ │ │ + ldr r3, [pc, #16] @ 7da168 <__cxa_atexit@plt+0x7c81b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #31604 @ 0x7b74 │ │ │ │ + movteq r7, #31588 @ 0x7b64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da1e4 <__cxa_atexit@plt+0x7c8234> │ │ │ │ + bhi 7da1f4 <__cxa_atexit@plt+0x7c8244> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r8, [pc, #92] @ 7da1f0 <__cxa_atexit@plt+0x7c8240> │ │ │ │ + ldr r8, [pc, #92] @ 7da200 <__cxa_atexit@plt+0x7c8250> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 7da1f4 <__cxa_atexit@plt+0x7c8244> │ │ │ │ + ldr r9, [pc, #88] @ 7da204 <__cxa_atexit@plt+0x7c8254> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 7da1f8 <__cxa_atexit@plt+0x7c8248> │ │ │ │ + ldr r3, [pc, #52] @ 7da208 <__cxa_atexit@plt+0x7c8258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r6, #160, 20 @ 0xa0000 │ │ │ │ + cmneq r6, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da250 <__cxa_atexit@plt+0x7c82a0> │ │ │ │ - ldr r3, [pc, #64] @ 7da258 <__cxa_atexit@plt+0x7c82a8> │ │ │ │ + bcc 7da260 <__cxa_atexit@plt+0x7c82b0> │ │ │ │ + ldr r3, [pc, #64] @ 7da268 <__cxa_atexit@plt+0x7c82b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7da25c <__cxa_atexit@plt+0x7c82ac> │ │ │ │ + ldr r2, [pc, #60] @ 7da26c <__cxa_atexit@plt+0x7c82bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7da248 <__cxa_atexit@plt+0x7c8298> │ │ │ │ - b 7da268 <__cxa_atexit@plt+0x7c82b8> │ │ │ │ + beq 7da258 <__cxa_atexit@plt+0x7c82a8> │ │ │ │ + b 7da278 <__cxa_atexit@plt+0x7c82c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r6, #28, 20 @ 0x1c000 │ │ │ │ + cmneq r6, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7da288 <__cxa_atexit@plt+0x7c82d8> │ │ │ │ + ldr r0, [pc, #20] @ 7da298 <__cxa_atexit@plt+0x7c82e8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7da2b8 <__cxa_atexit@plt+0x7c8308> │ │ │ │ + ldr r0, [pc, #24] @ 7da2c8 <__cxa_atexit@plt+0x7c8318> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7da2e8 <__cxa_atexit@plt+0x7c8338> │ │ │ │ + ldr r0, [pc, #24] @ 7da2f8 <__cxa_atexit@plt+0x7c8348> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da334 <__cxa_atexit@plt+0x7c8384> │ │ │ │ + bhi 7da344 <__cxa_atexit@plt+0x7c8394> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 7da340 <__cxa_atexit@plt+0x7c8390> │ │ │ │ + ldr r0, [pc, #40] @ 7da350 <__cxa_atexit@plt+0x7c83a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #100, 8 @ 0x64000000 │ │ │ │ - movteq r7, #31328 @ 0x7a60 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #84, 8 @ 0x54000000 │ │ │ │ + movteq r7, #31312 @ 0x7a50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da37c <__cxa_atexit@plt+0x7c83cc> │ │ │ │ - ldr r3, [pc, #32] @ 7da384 <__cxa_atexit@plt+0x7c83d4> │ │ │ │ + bcc 7da38c <__cxa_atexit@plt+0x7c83dc> │ │ │ │ + ldr r3, [pc, #32] @ 7da394 <__cxa_atexit@plt+0x7c83e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7da388 <__cxa_atexit@plt+0x7c83d8> │ │ │ │ + ldr r7, [pc, #16] @ 7da398 <__cxa_atexit@plt+0x7c83e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #216, 16 @ 0xd80000 │ │ │ │ - cmneq r6, #240, 14 @ 0x3c00000 │ │ │ │ - movteq r7, #31268 @ 0x7a24 │ │ │ │ + cmneq r6, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r6, #224, 14 @ 0x3800000 │ │ │ │ + movteq r7, #31252 @ 0x7a14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da3f0 <__cxa_atexit@plt+0x7c8440> │ │ │ │ + bcc 7da400 <__cxa_atexit@plt+0x7c8450> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da3e8 <__cxa_atexit@plt+0x7c8438> │ │ │ │ - ldr r3, [pc, #60] @ 7da3f8 <__cxa_atexit@plt+0x7c8448> │ │ │ │ + bhi 7da3f8 <__cxa_atexit@plt+0x7c8448> │ │ │ │ + ldr r3, [pc, #60] @ 7da408 <__cxa_atexit@plt+0x7c8458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7da3fc <__cxa_atexit@plt+0x7c844c> │ │ │ │ + ldr r3, [pc, #44] @ 7da40c <__cxa_atexit@plt+0x7c845c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7da400 <__cxa_atexit@plt+0x7c8450> │ │ │ │ + ldr r7, [pc, #28] @ 7da410 <__cxa_atexit@plt+0x7c8460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #128, 16 @ 0x800000 │ │ │ │ + cmneq r6, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #192, 6 │ │ │ │ - movteq r7, #31124 @ 0x7994 │ │ │ │ + cmneq r6, #176, 6 @ 0xc0000002 │ │ │ │ + movteq r7, #31108 @ 0x7984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da43c <__cxa_atexit@plt+0x7c848c> │ │ │ │ - ldr r3, [pc, #32] @ 7da444 <__cxa_atexit@plt+0x7c8494> │ │ │ │ + bcc 7da44c <__cxa_atexit@plt+0x7c849c> │ │ │ │ + ldr r3, [pc, #32] @ 7da454 <__cxa_atexit@plt+0x7c84a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7da448 <__cxa_atexit@plt+0x7c8498> │ │ │ │ + ldr r7, [pc, #16] @ 7da458 <__cxa_atexit@plt+0x7c84a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #24, 16 @ 0x180000 │ │ │ │ - cmneq r6, #100, 4 @ 0x40000006 │ │ │ │ - movteq r7, #30772 @ 0x7834 │ │ │ │ + cmneq r6, #8, 16 @ 0x80000 │ │ │ │ + cmneq r6, #84, 4 @ 0x40000005 │ │ │ │ + movteq r7, #30756 @ 0x7824 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da488 <__cxa_atexit@plt+0x7c84d8> │ │ │ │ - ldr r3, [pc, #36] @ 7da490 <__cxa_atexit@plt+0x7c84e0> │ │ │ │ + bcc 7da498 <__cxa_atexit@plt+0x7c84e8> │ │ │ │ + ldr r3, [pc, #36] @ 7da4a0 <__cxa_atexit@plt+0x7c84f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7da494 <__cxa_atexit@plt+0x7c84e4> │ │ │ │ + ldr r7, [pc, #16] @ 7da4a4 <__cxa_atexit@plt+0x7c84f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 14 @ 0x3400000 │ │ │ │ - cmneq r6, #100 @ 0x64 │ │ │ │ - movteq r7, #30936 @ 0x78d8 │ │ │ │ + cmneq r6, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r6, #84 @ 0x54 │ │ │ │ + movteq r7, #30920 @ 0x78c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da500 <__cxa_atexit@plt+0x7c8550> │ │ │ │ + bcc 7da510 <__cxa_atexit@plt+0x7c8560> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da4f8 <__cxa_atexit@plt+0x7c8548> │ │ │ │ - ldr r3, [pc, #64] @ 7da508 <__cxa_atexit@plt+0x7c8558> │ │ │ │ + bhi 7da508 <__cxa_atexit@plt+0x7c8558> │ │ │ │ + ldr r3, [pc, #64] @ 7da518 <__cxa_atexit@plt+0x7c8568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7da50c <__cxa_atexit@plt+0x7c855c> │ │ │ │ + ldr r2, [pc, #44] @ 7da51c <__cxa_atexit@plt+0x7c856c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7da510 <__cxa_atexit@plt+0x7c8560> │ │ │ │ + ldr r7, [pc, #28] @ 7da520 <__cxa_atexit@plt+0x7c8570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq r6, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r6, #96, 20 @ 0x60000 │ │ │ │ - movteq r7, #30104 @ 0x7598 │ │ │ │ + cmneq r6, #80, 20 @ 0x50000 │ │ │ │ + movteq r7, #30088 @ 0x7588 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da564 <__cxa_atexit@plt+0x7c85b4> │ │ │ │ - ldr r3, [pc, #56] @ 7da56c <__cxa_atexit@plt+0x7c85bc> │ │ │ │ + bcc 7da574 <__cxa_atexit@plt+0x7c85c4> │ │ │ │ + ldr r3, [pc, #56] @ 7da57c <__cxa_atexit@plt+0x7c85cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7da570 <__cxa_atexit@plt+0x7c85c0> │ │ │ │ + ldr r3, [pc, #48] @ 7da580 <__cxa_atexit@plt+0x7c85d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7da574 <__cxa_atexit@plt+0x7c85c4> │ │ │ │ + ldr r3, [pc, #36] @ 7da584 <__cxa_atexit@plt+0x7c85d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7da578 <__cxa_atexit@plt+0x7c85c8> │ │ │ │ + ldr r8, [pc, #24] @ 7da588 <__cxa_atexit@plt+0x7c85d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #8, 14 @ 0x200000 │ │ │ │ - cmneq r6, #36, 14 @ 0x900000 │ │ │ │ - cmneq r6, #200, 24 @ 0xc800 │ │ │ │ - cmneq r6, #168, 2 @ 0x2a │ │ │ │ - movteq r7, #29172 @ 0x71f4 │ │ │ │ + cmneq r6, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r6, #20, 14 @ 0x500000 │ │ │ │ + cmneq r6, #184, 24 @ 0xb800 │ │ │ │ + cmneq r6, #152, 2 @ 0x26 │ │ │ │ + movteq r7, #29156 @ 0x71e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da5ac <__cxa_atexit@plt+0x7c85fc> │ │ │ │ + bcc 7da5bc <__cxa_atexit@plt+0x7c860c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da5f8 <__cxa_atexit@plt+0x7c8648> │ │ │ │ - ldr r3, [pc, #48] @ 7da600 <__cxa_atexit@plt+0x7c8650> │ │ │ │ + bcc 7da608 <__cxa_atexit@plt+0x7c8658> │ │ │ │ + ldr r3, [pc, #48] @ 7da610 <__cxa_atexit@plt+0x7c8660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7da604 <__cxa_atexit@plt+0x7c8654> │ │ │ │ + ldr r3, [pc, #40] @ 7da614 <__cxa_atexit@plt+0x7c8664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7da608 <__cxa_atexit@plt+0x7c8658> │ │ │ │ + ldr r3, [pc, #28] @ 7da618 <__cxa_atexit@plt+0x7c8668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r6, #100, 12 @ 0x6400000 │ │ │ │ - cmneq r6, #104, 12 @ 0x6800000 │ │ │ │ - movteq r7, #30528 @ 0x7740 │ │ │ │ + cmneq r6, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r6, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r6, #88, 12 @ 0x5800000 │ │ │ │ + movteq r7, #30512 @ 0x7730 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da67c <__cxa_atexit@plt+0x7c86cc> │ │ │ │ - ldr r3, [pc, #88] @ 7da690 <__cxa_atexit@plt+0x7c86e0> │ │ │ │ + bhi 7da68c <__cxa_atexit@plt+0x7c86dc> │ │ │ │ + ldr r3, [pc, #88] @ 7da6a0 <__cxa_atexit@plt+0x7c86f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #68] @ 7da694 <__cxa_atexit@plt+0x7c86e4> │ │ │ │ + ldr lr, [pc, #68] @ 7da6a4 <__cxa_atexit@plt+0x7c86f4> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #32] @ 7da698 <__cxa_atexit@plt+0x7c86e8> │ │ │ │ + ldr r7, [pc, #32] @ 7da6a8 <__cxa_atexit@plt+0x7c86f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r6, #64, 18 @ 0x100000 │ │ │ │ - movteq r7, #30360 @ 0x7698 │ │ │ │ + cmneq r6, #48, 18 @ 0xc0000 │ │ │ │ + movteq r7, #30344 @ 0x7688 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da6d4 <__cxa_atexit@plt+0x7c8724> │ │ │ │ - ldr r3, [pc, #32] @ 7da6dc <__cxa_atexit@plt+0x7c872c> │ │ │ │ + bcc 7da6e4 <__cxa_atexit@plt+0x7c8734> │ │ │ │ + ldr r3, [pc, #32] @ 7da6ec <__cxa_atexit@plt+0x7c873c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7da6e0 <__cxa_atexit@plt+0x7c8730> │ │ │ │ + ldr r7, [pc, #16] @ 7da6f0 <__cxa_atexit@plt+0x7c8740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #128, 10 @ 0x20000000 │ │ │ │ - cmneq r6, #188, 6 @ 0xf0000002 │ │ │ │ - movteq r7, #30300 @ 0x765c │ │ │ │ + cmneq r6, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq r6, #172, 6 @ 0xb0000002 │ │ │ │ + movteq r7, #30284 @ 0x764c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da794 <__cxa_atexit@plt+0x7c87e4> │ │ │ │ + bcc 7da7a4 <__cxa_atexit@plt+0x7c87f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da78c <__cxa_atexit@plt+0x7c87dc> │ │ │ │ - ldr r3, [pc, #136] @ 7da79c <__cxa_atexit@plt+0x7c87ec> │ │ │ │ + bhi 7da79c <__cxa_atexit@plt+0x7c87ec> │ │ │ │ + ldr r3, [pc, #136] @ 7da7ac <__cxa_atexit@plt+0x7c87fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr lr, [pc, #100] @ 7da7a0 <__cxa_atexit@plt+0x7c87f0> │ │ │ │ + ldr lr, [pc, #100] @ 7da7b0 <__cxa_atexit@plt+0x7c8800> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str lr, [r7, #-8]! │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #80] @ 7da7a4 <__cxa_atexit@plt+0x7c87f4> │ │ │ │ + ldr r7, [pc, #80] @ 7da7b4 <__cxa_atexit@plt+0x7c8804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #72] @ 7da7a8 <__cxa_atexit@plt+0x7c87f8> │ │ │ │ + ldr lr, [pc, #72] @ 7da7b8 <__cxa_atexit@plt+0x7c8808> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ - ldr r7, [pc, #40] @ 7da7ac <__cxa_atexit@plt+0x7c87fc> │ │ │ │ + ldr r7, [pc, #40] @ 7da7bc <__cxa_atexit@plt+0x7c880c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov sl, r9 │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40, 10 @ 0xa000000 │ │ │ │ + cmneq r6, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r6, #232, 10 @ 0x3a000000 │ │ │ │ - cmneq r6, #232, 8 @ 0xe8000000 │ │ │ │ - cmneq r6, #148, 28 @ 0x940 │ │ │ │ - movteq r7, #30220 @ 0x760c │ │ │ │ + cmneq r6, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r6, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r6, #132, 28 @ 0x840 │ │ │ │ + movteq r7, #30204 @ 0x75fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7da874 <__cxa_atexit@plt+0x7c88c4> │ │ │ │ + bcc 7da884 <__cxa_atexit@plt+0x7c88d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da86c <__cxa_atexit@plt+0x7c88bc> │ │ │ │ + bhi 7da87c <__cxa_atexit@plt+0x7c88cc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, r2, lr} │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str lr, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #100] @ 7da87c <__cxa_atexit@plt+0x7c88cc> │ │ │ │ + ldr r7, [pc, #100] @ 7da88c <__cxa_atexit@plt+0x7c88dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #84] @ 7da880 <__cxa_atexit@plt+0x7c88d0> │ │ │ │ + ldr r7, [pc, #84] @ 7da890 <__cxa_atexit@plt+0x7c88e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #80] @ 7da884 <__cxa_atexit@plt+0x7c88d4> │ │ │ │ + ldr r0, [pc, #80] @ 7da894 <__cxa_atexit@plt+0x7c88e4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r3, fp, ip} │ │ │ │ str sl, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 7da888 <__cxa_atexit@plt+0x7c88d8> │ │ │ │ + ldr r7, [pc, #36] @ 7da898 <__cxa_atexit@plt+0x7c88e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - cmneq r6, #40, 10 @ 0xa000000 │ │ │ │ - movteq r7, #29940 @ 0x74f4 │ │ │ │ + cmneq r6, #24, 10 @ 0x6000000 │ │ │ │ + movteq r7, #29924 @ 0x74e4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7da8c0 <__cxa_atexit@plt+0x7c8910> │ │ │ │ + bne 7da8d0 <__cxa_atexit@plt+0x7c8920> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #32] │ │ │ │ - ldr r3, [pc, #120] @ 7da92c <__cxa_atexit@plt+0x7c897c> │ │ │ │ + ldr r3, [pc, #120] @ 7da93c <__cxa_atexit@plt+0x7c898c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da920 <__cxa_atexit@plt+0x7c8970> │ │ │ │ + bhi 7da930 <__cxa_atexit@plt+0x7c8980> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #76] @ 7da930 <__cxa_atexit@plt+0x7c8980> │ │ │ │ + ldr r1, [pc, #76] @ 7da940 <__cxa_atexit@plt+0x7c8990> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 7da934 <__cxa_atexit@plt+0x7c8984> │ │ │ │ + ldr r0, [pc, #72] @ 7da944 <__cxa_atexit@plt+0x7c8994> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #68] @ 7da938 <__cxa_atexit@plt+0x7c8988> │ │ │ │ + ldr lr, [pc, #68] @ 7da948 <__cxa_atexit@plt+0x7c8998> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7da93c <__cxa_atexit@plt+0x7c898c> │ │ │ │ + ldr r7, [pc, #32] @ 7da94c <__cxa_atexit@plt+0x7c899c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #236, 26 @ 0x3b00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - cmneq r6, #112, 8 @ 0x70000000 │ │ │ │ - movteq r7, #29728 @ 0x7420 │ │ │ │ + cmneq r6, #96, 8 @ 0x60000000 │ │ │ │ + movteq r7, #29712 @ 0x7410 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7da974 <__cxa_atexit@plt+0x7c89c4> │ │ │ │ - ldr r3, [pc, #148] @ 7da9fc <__cxa_atexit@plt+0x7c8a4c> │ │ │ │ + bne 7da984 <__cxa_atexit@plt+0x7c89d4> │ │ │ │ + ldr r3, [pc, #148] @ 7daa0c <__cxa_atexit@plt+0x7c8a5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7da9f0 <__cxa_atexit@plt+0x7c8a40> │ │ │ │ + bhi 7daa00 <__cxa_atexit@plt+0x7c8a50> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ stmdb r6, {r1, ip, lr} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #76] @ 7daa00 <__cxa_atexit@plt+0x7c8a50> │ │ │ │ + ldr r2, [pc, #76] @ 7daa10 <__cxa_atexit@plt+0x7c8a60> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #60] @ 7daa04 <__cxa_atexit@plt+0x7c8a54> │ │ │ │ + ldr r2, [pc, #60] @ 7daa14 <__cxa_atexit@plt+0x7c8a64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #32]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 7daa08 <__cxa_atexit@plt+0x7c8a58> │ │ │ │ + ldr r1, [pc, #40] @ 7daa18 <__cxa_atexit@plt+0x7c8a68> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #36, 26 @ 0x900 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #20, 26 @ 0x500 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - cmneq r6, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r6, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - movteq r7, #29236 @ 0x7234 │ │ │ │ + movteq r7, #29220 @ 0x7224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7daa44 <__cxa_atexit@plt+0x7c8a94> │ │ │ │ - ldr r3, [pc, #32] @ 7daa4c <__cxa_atexit@plt+0x7c8a9c> │ │ │ │ + bcc 7daa54 <__cxa_atexit@plt+0x7c8aa4> │ │ │ │ + ldr r3, [pc, #32] @ 7daa5c <__cxa_atexit@plt+0x7c8aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7daa50 <__cxa_atexit@plt+0x7c8aa0> │ │ │ │ + ldr r7, [pc, #16] @ 7daa60 <__cxa_atexit@plt+0x7c8ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16, 4 │ │ │ │ - cmneq r6, #184, 20 @ 0xb8000 │ │ │ │ + cmneq r6, #0, 4 │ │ │ │ + cmneq r6, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7daa80 <__cxa_atexit@plt+0x7c8ad0> │ │ │ │ - ldr r3, [pc, #24] @ 7daa88 <__cxa_atexit@plt+0x7c8ad8> │ │ │ │ + bcc 7daa90 <__cxa_atexit@plt+0x7c8ae0> │ │ │ │ + ldr r3, [pc, #24] @ 7daa98 <__cxa_atexit@plt+0x7c8ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #204, 2 @ 0x33 │ │ │ │ - movteq r7, #29120 @ 0x71c0 │ │ │ │ + cmneq r6, #188, 2 @ 0x2f │ │ │ │ + movteq r7, #29104 @ 0x71b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dab08 <__cxa_atexit@plt+0x7c8b58> │ │ │ │ + bcc 7dab18 <__cxa_atexit@plt+0x7c8b68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dab00 <__cxa_atexit@plt+0x7c8b50> │ │ │ │ - ldr r3, [pc, #84] @ 7dab10 <__cxa_atexit@plt+0x7c8b60> │ │ │ │ + bhi 7dab10 <__cxa_atexit@plt+0x7c8b60> │ │ │ │ + ldr r3, [pc, #84] @ 7dab20 <__cxa_atexit@plt+0x7c8b70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7dab14 <__cxa_atexit@plt+0x7c8b64> │ │ │ │ + ldr r2, [pc, #80] @ 7dab24 <__cxa_atexit@plt+0x7c8b74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7dab18 <__cxa_atexit@plt+0x7c8b68> │ │ │ │ + ldr r1, [pc, #60] @ 7dab28 <__cxa_atexit@plt+0x7c8b78> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7dab1c <__cxa_atexit@plt+0x7c8b6c> │ │ │ │ + ldr r7, [pc, #32] @ 7dab2c <__cxa_atexit@plt+0x7c8b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #120, 2 │ │ │ │ + cmneq r6, #104, 2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #84, 2 │ │ │ │ - movteq r7, #29360 @ 0x72b0 │ │ │ │ + cmneq r6, #68, 2 │ │ │ │ + movteq r7, #29344 @ 0x72a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dac04 <__cxa_atexit@plt+0x7c8c54> │ │ │ │ + bcc 7dac14 <__cxa_atexit@plt+0x7c8c64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dabfc <__cxa_atexit@plt+0x7c8c4c> │ │ │ │ + bhi 7dac0c <__cxa_atexit@plt+0x7c8c5c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r3, [r7, #31] │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ - ldr r4, [pc, #128] @ 7dac0c <__cxa_atexit@plt+0x7c8c5c> │ │ │ │ + ldr r4, [pc, #128] @ 7dac1c <__cxa_atexit@plt+0x7c8c6c> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ @@ -2040577,185 +2040581,185 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str fp, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, r9, sl, ip} │ │ │ │ - ldr r4, [pc, #68] @ 7dac10 <__cxa_atexit@plt+0x7c8c60> │ │ │ │ + ldr r4, [pc, #68] @ 7dac20 <__cxa_atexit@plt+0x7c8c70> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r2, [pc, #48] @ 7dac14 <__cxa_atexit@plt+0x7c8c64> │ │ │ │ + ldr r2, [pc, #48] @ 7dac24 <__cxa_atexit@plt+0x7c8c74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - cmneq r6, #152 @ 0x98 │ │ │ │ + cmneq r6, #136 @ 0x88 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - movteq r6, #31588 @ 0x7b64 │ │ │ │ + movteq r6, #31572 @ 0x7b54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dac54 <__cxa_atexit@plt+0x7c8ca4> │ │ │ │ - ldr r3, [pc, #36] @ 7dac5c <__cxa_atexit@plt+0x7c8cac> │ │ │ │ + bcc 7dac64 <__cxa_atexit@plt+0x7c8cb4> │ │ │ │ + ldr r3, [pc, #36] @ 7dac6c <__cxa_atexit@plt+0x7c8cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7dac60 <__cxa_atexit@plt+0x7c8cb0> │ │ │ │ + ldr r7, [pc, #24] @ 7dac70 <__cxa_atexit@plt+0x7c8cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7dac64 <__cxa_atexit@plt+0x7c8cb4> │ │ │ │ + ldr r8, [pc, #20] @ 7dac74 <__cxa_atexit@plt+0x7c8cc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4 │ │ │ │ - cmneq r6, #172, 12 @ 0xac00000 │ │ │ │ + cmneq r6, #244, 30 @ 0x3d0 │ │ │ │ cmneq r6, #156, 12 @ 0x9c00000 │ │ │ │ - movteq r6, #31440 @ 0x7ad0 │ │ │ │ + cmneq r6, #140, 12 @ 0x8c00000 │ │ │ │ + movteq r6, #31424 @ 0x7ac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7daca0 <__cxa_atexit@plt+0x7c8cf0> │ │ │ │ - ldr r3, [pc, #32] @ 7daca8 <__cxa_atexit@plt+0x7c8cf8> │ │ │ │ + bcc 7dacb0 <__cxa_atexit@plt+0x7c8d00> │ │ │ │ + ldr r3, [pc, #32] @ 7dacb8 <__cxa_atexit@plt+0x7c8d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7dacac <__cxa_atexit@plt+0x7c8cfc> │ │ │ │ + ldr r7, [pc, #16] @ 7dacbc <__cxa_atexit@plt+0x7c8d0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 30 @ 0x2d0 │ │ │ │ - cmneq r6, #8, 30 │ │ │ │ + cmneq r6, #164, 30 @ 0x290 │ │ │ │ + cmneq r6, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r7, #28740 @ 0x7044 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r7, #28724 @ 0x7034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dad58 <__cxa_atexit@plt+0x7c8da8> │ │ │ │ + bcc 7dad68 <__cxa_atexit@plt+0x7c8db8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dad50 <__cxa_atexit@plt+0x7c8da0> │ │ │ │ - ldr r3, [pc, #104] @ 7dad60 <__cxa_atexit@plt+0x7c8db0> │ │ │ │ + bhi 7dad60 <__cxa_atexit@plt+0x7c8db0> │ │ │ │ + ldr r3, [pc, #104] @ 7dad70 <__cxa_atexit@plt+0x7c8dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 7dad64 <__cxa_atexit@plt+0x7c8db4> │ │ │ │ + ldr r2, [pc, #100] @ 7dad74 <__cxa_atexit@plt+0x7c8dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 7dad68 <__cxa_atexit@plt+0x7c8db8> │ │ │ │ + ldr r1, [pc, #96] @ 7dad78 <__cxa_atexit@plt+0x7c8dc8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 7dad6c <__cxa_atexit@plt+0x7c8dbc> │ │ │ │ + ldr r0, [pc, #92] @ 7dad7c <__cxa_atexit@plt+0x7c8dcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 7dad70 <__cxa_atexit@plt+0x7c8dc0> │ │ │ │ + ldr r7, [pc, #44] @ 7dad80 <__cxa_atexit@plt+0x7c8dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 7dad74 <__cxa_atexit@plt+0x7c8dc4> │ │ │ │ + ldr r9, [pc, #40] @ 7dad84 <__cxa_atexit@plt+0x7c8dd4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r6, #44, 30 @ 0xb0 │ │ │ │ - cmneq r6, #80 @ 0x50 │ │ │ │ - cmneq r6, #8, 28 @ 0x80 │ │ │ │ + cmneq r6, #28, 30 @ 0x70 │ │ │ │ + cmneq r6, #64 @ 0x40 │ │ │ │ + cmneq r6, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dada4 <__cxa_atexit@plt+0x7c8df4> │ │ │ │ - ldr r3, [pc, #24] @ 7dadac <__cxa_atexit@plt+0x7c8dfc> │ │ │ │ + bcc 7dadb4 <__cxa_atexit@plt+0x7c8e04> │ │ │ │ + ldr r3, [pc, #24] @ 7dadbc <__cxa_atexit@plt+0x7c8e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #168, 28 @ 0xa80 │ │ │ │ - movteq r6, #32628 @ 0x7f74 │ │ │ │ + cmneq r6, #152, 28 @ 0x980 │ │ │ │ + movteq r6, #32612 @ 0x7f64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dae2c <__cxa_atexit@plt+0x7c8e7c> │ │ │ │ + bcc 7dae3c <__cxa_atexit@plt+0x7c8e8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dae24 <__cxa_atexit@plt+0x7c8e74> │ │ │ │ - ldr r3, [pc, #84] @ 7dae34 <__cxa_atexit@plt+0x7c8e84> │ │ │ │ + bhi 7dae34 <__cxa_atexit@plt+0x7c8e84> │ │ │ │ + ldr r3, [pc, #84] @ 7dae44 <__cxa_atexit@plt+0x7c8e94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7dae38 <__cxa_atexit@plt+0x7c8e88> │ │ │ │ + ldr r2, [pc, #80] @ 7dae48 <__cxa_atexit@plt+0x7c8e98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7dae3c <__cxa_atexit@plt+0x7c8e8c> │ │ │ │ + ldr r1, [pc, #60] @ 7dae4c <__cxa_atexit@plt+0x7c8e9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7dae40 <__cxa_atexit@plt+0x7c8e90> │ │ │ │ + ldr r7, [pc, #32] @ 7dae50 <__cxa_atexit@plt+0x7c8ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #84, 28 @ 0x540 │ │ │ │ + cmneq r6, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r6, #48, 28 @ 0x300 │ │ │ │ - movteq r6, #32668 @ 0x7f9c │ │ │ │ + cmneq r6, #32, 28 @ 0x200 │ │ │ │ + movteq r6, #32652 @ 0x7f8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7daf0c <__cxa_atexit@plt+0x7c8f5c> │ │ │ │ + bcc 7daf1c <__cxa_atexit@plt+0x7c8f6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7daf04 <__cxa_atexit@plt+0x7c8f54> │ │ │ │ + bhi 7daf14 <__cxa_atexit@plt+0x7c8f64> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r4, r9, sl} │ │ │ │ @@ -2040764,656 +2040768,656 @@ │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 7daf14 <__cxa_atexit@plt+0x7c8f64> │ │ │ │ + ldr r1, [pc, #92] @ 7daf24 <__cxa_atexit@plt+0x7c8f74> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r1, r2, fp, ip} │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, r9, sl} │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #68] @ 7daf18 <__cxa_atexit@plt+0x7c8f68> │ │ │ │ + ldr r2, [pc, #68] @ 7daf28 <__cxa_atexit@plt+0x7c8f78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #59 @ 0x3b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r4, [pc, #48] @ 7daf1c <__cxa_atexit@plt+0x7c8f6c> │ │ │ │ + ldr r4, [pc, #48] @ 7daf2c <__cxa_atexit@plt+0x7c8f7c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - cmneq r6, #144, 26 @ 0x2400 │ │ │ │ + cmneq r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - movteq r6, #32200 @ 0x7dc8 │ │ │ │ + movteq r6, #32184 @ 0x7db8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7daf64 <__cxa_atexit@plt+0x7c8fb4> │ │ │ │ - ldr r3, [pc, #44] @ 7daf6c <__cxa_atexit@plt+0x7c8fbc> │ │ │ │ + bcc 7daf74 <__cxa_atexit@plt+0x7c8fc4> │ │ │ │ + ldr r3, [pc, #44] @ 7daf7c <__cxa_atexit@plt+0x7c8fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 7daf70 <__cxa_atexit@plt+0x7c8fc0> │ │ │ │ + ldr r7, [pc, #32] @ 7daf80 <__cxa_atexit@plt+0x7c8fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 7daf74 <__cxa_atexit@plt+0x7c8fc4> │ │ │ │ + ldr r8, [pc, #28] @ 7daf84 <__cxa_atexit@plt+0x7c8fd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 7daf78 <__cxa_atexit@plt+0x7c8fc8> │ │ │ │ + ldr r9, [pc, #24] @ 7daf88 <__cxa_atexit@plt+0x7c8fd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #252, 24 @ 0xfc00 │ │ │ │ - cmneq r6, #68, 28 @ 0x440 │ │ │ │ - cmneq r6, #16, 20 @ 0x10000 │ │ │ │ - cmneq r6, #224, 6 @ 0x80000003 │ │ │ │ + cmneq r6, #236, 24 @ 0xec00 │ │ │ │ + cmneq r6, #52, 28 @ 0x340 │ │ │ │ + cmneq r6, #0, 20 │ │ │ │ + cmneq r6, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dafa8 <__cxa_atexit@plt+0x7c8ff8> │ │ │ │ - ldr r3, [pc, #24] @ 7dafb0 <__cxa_atexit@plt+0x7c9000> │ │ │ │ + bcc 7dafb8 <__cxa_atexit@plt+0x7c9008> │ │ │ │ + ldr r3, [pc, #24] @ 7dafc0 <__cxa_atexit@plt+0x7c9010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #164, 24 @ 0xa400 │ │ │ │ - movteq r6, #32072 @ 0x7d48 │ │ │ │ + cmneq r6, #148, 24 @ 0x9400 │ │ │ │ + movteq r6, #32056 @ 0x7d38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db028 <__cxa_atexit@plt+0x7c9078> │ │ │ │ + bcc 7db038 <__cxa_atexit@plt+0x7c9088> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db020 <__cxa_atexit@plt+0x7c9070> │ │ │ │ - ldr r3, [pc, #76] @ 7db030 <__cxa_atexit@plt+0x7c9080> │ │ │ │ + bhi 7db030 <__cxa_atexit@plt+0x7c9080> │ │ │ │ + ldr r3, [pc, #76] @ 7db040 <__cxa_atexit@plt+0x7c9090> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 7db034 <__cxa_atexit@plt+0x7c9084> │ │ │ │ + ldr r2, [pc, #72] @ 7db044 <__cxa_atexit@plt+0x7c9094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 7db038 <__cxa_atexit@plt+0x7c9088> │ │ │ │ + ldr r2, [pc, #56] @ 7db048 <__cxa_atexit@plt+0x7c9098> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 7db03c <__cxa_atexit@plt+0x7c908c> │ │ │ │ + ldr r7, [pc, #32] @ 7db04c <__cxa_atexit@plt+0x7c909c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #80, 24 @ 0x5000 │ │ │ │ + cmneq r6, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r6, #52, 24 @ 0x3400 │ │ │ │ - movteq r6, #32176 @ 0x7db0 │ │ │ │ + cmneq r6, #36, 24 @ 0x2400 │ │ │ │ + movteq r6, #32160 @ 0x7da0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db104 <__cxa_atexit@plt+0x7c9154> │ │ │ │ + bcc 7db114 <__cxa_atexit@plt+0x7c9164> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db0fc <__cxa_atexit@plt+0x7c914c> │ │ │ │ + bhi 7db10c <__cxa_atexit@plt+0x7c915c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r8 │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #27] │ │ │ │ add lr, r7, #31 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ str lr, [r6] │ │ │ │ - ldr lr, [pc, #104] @ 7db10c <__cxa_atexit@plt+0x7c915c> │ │ │ │ + ldr lr, [pc, #104] @ 7db11c <__cxa_atexit@plt+0x7c916c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 7db110 <__cxa_atexit@plt+0x7c9160> │ │ │ │ + ldr r0, [pc, #88] @ 7db120 <__cxa_atexit@plt+0x7c9170> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r6, #52 @ 0x34 │ │ │ │ stm r1, {r0, r2, fp, ip} │ │ │ │ sub r0, r6, #36 @ 0x24 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #64] @ 7db114 <__cxa_atexit@plt+0x7c9164> │ │ │ │ + ldr r0, [pc, #64] @ 7db124 <__cxa_atexit@plt+0x7c9174> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #51 @ 0x33 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmneq r6, #144, 22 @ 0x24000 │ │ │ │ - movteq r6, #29928 @ 0x74e8 │ │ │ │ + cmneq r6, #128, 22 @ 0x20000 │ │ │ │ + movteq r6, #29912 @ 0x74d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db150 <__cxa_atexit@plt+0x7c91a0> │ │ │ │ - ldr r3, [pc, #32] @ 7db158 <__cxa_atexit@plt+0x7c91a8> │ │ │ │ + bcc 7db160 <__cxa_atexit@plt+0x7c91b0> │ │ │ │ + ldr r3, [pc, #32] @ 7db168 <__cxa_atexit@plt+0x7c91b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7db15c <__cxa_atexit@plt+0x7c91ac> │ │ │ │ + ldr r7, [pc, #16] @ 7db16c <__cxa_atexit@plt+0x7c91bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 22 @ 0x1000 │ │ │ │ - cmneq r6, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r6, #244, 20 @ 0xf4000 │ │ │ │ + cmneq r6, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db18c <__cxa_atexit@plt+0x7c91dc> │ │ │ │ - ldr r3, [pc, #24] @ 7db194 <__cxa_atexit@plt+0x7c91e4> │ │ │ │ + bcc 7db19c <__cxa_atexit@plt+0x7c91ec> │ │ │ │ + ldr r3, [pc, #24] @ 7db1a4 <__cxa_atexit@plt+0x7c91f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #192, 20 @ 0xc0000 │ │ │ │ - movteq r6, #29812 @ 0x7474 │ │ │ │ + cmneq r6, #176, 20 @ 0xb0000 │ │ │ │ + movteq r6, #29796 @ 0x7464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db214 <__cxa_atexit@plt+0x7c9264> │ │ │ │ + bcc 7db224 <__cxa_atexit@plt+0x7c9274> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db20c <__cxa_atexit@plt+0x7c925c> │ │ │ │ - ldr r3, [pc, #84] @ 7db21c <__cxa_atexit@plt+0x7c926c> │ │ │ │ + bhi 7db21c <__cxa_atexit@plt+0x7c926c> │ │ │ │ + ldr r3, [pc, #84] @ 7db22c <__cxa_atexit@plt+0x7c927c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7db220 <__cxa_atexit@plt+0x7c9270> │ │ │ │ + ldr r2, [pc, #80] @ 7db230 <__cxa_atexit@plt+0x7c9280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7db224 <__cxa_atexit@plt+0x7c9274> │ │ │ │ + ldr r1, [pc, #60] @ 7db234 <__cxa_atexit@plt+0x7c9284> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7db228 <__cxa_atexit@plt+0x7c9278> │ │ │ │ + ldr r7, [pc, #32] @ 7db238 <__cxa_atexit@plt+0x7c9288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r6, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #72, 20 @ 0x48000 │ │ │ │ - movteq r6, #31700 @ 0x7bd4 │ │ │ │ + cmneq r6, #56, 20 @ 0x38000 │ │ │ │ + movteq r6, #31684 @ 0x7bc4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db25c <__cxa_atexit@plt+0x7c92ac> │ │ │ │ - ldr r3, [pc, #28] @ 7db26c <__cxa_atexit@plt+0x7c92bc> │ │ │ │ + bcc 7db26c <__cxa_atexit@plt+0x7c92bc> │ │ │ │ + ldr r3, [pc, #28] @ 7db27c <__cxa_atexit@plt+0x7c92cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7db270 <__cxa_atexit@plt+0x7c92c0> │ │ │ │ + ldr r7, [pc, #12] @ 7db280 <__cxa_atexit@plt+0x7c92d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r6, #31672 @ 0x7bb8 │ │ │ │ - movteq r6, #31632 @ 0x7b90 │ │ │ │ + movteq r6, #31656 @ 0x7ba8 │ │ │ │ + movteq r6, #31616 @ 0x7b80 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7db298 <__cxa_atexit@plt+0x7c92e8> │ │ │ │ + ldr r3, [pc, #16] @ 7db2a8 <__cxa_atexit@plt+0x7c92f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #31592 @ 0x7b68 │ │ │ │ + movteq r6, #31576 @ 0x7b58 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7db2c0 <__cxa_atexit@plt+0x7c9310> │ │ │ │ + ldr r3, [pc, #16] @ 7db2d0 <__cxa_atexit@plt+0x7c9320> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #31552 @ 0x7b40 │ │ │ │ + movteq r6, #31536 @ 0x7b30 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db37c <__cxa_atexit@plt+0x7c93cc> │ │ │ │ + bhi 7db38c <__cxa_atexit@plt+0x7c93dc> │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add sl, r5, #24 │ │ │ │ ldm sl, {r1, r3, sl} │ │ │ │ - ldr ip, [pc, #136] @ 7db388 <__cxa_atexit@plt+0x7c93d8> │ │ │ │ + ldr ip, [pc, #136] @ 7db398 <__cxa_atexit@plt+0x7c93e8> │ │ │ │ add ip, pc, ip │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ str r1, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r0, r6 │ │ │ │ - ldr r2, [pc, #88] @ 7db38c <__cxa_atexit@plt+0x7c93dc> │ │ │ │ + ldr r2, [pc, #88] @ 7db39c <__cxa_atexit@plt+0x7c93ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #-80]! @ 0xffffffb0 │ │ │ │ sub r2, r6, #40 @ 0x28 │ │ │ │ stm r2, {r1, r3, sl} │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #56] @ 7db390 <__cxa_atexit@plt+0x7c93e0> │ │ │ │ + ldr r2, [pc, #56] @ 7db3a0 <__cxa_atexit@plt+0x7c93f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ - ldr r2, [pc, #48] @ 7db394 <__cxa_atexit@plt+0x7c93e4> │ │ │ │ + ldr r2, [pc, #48] @ 7db3a4 <__cxa_atexit@plt+0x7c93f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #24]! │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmneq r6, #0, 18 │ │ │ │ + cmneq r6, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db3e4 <__cxa_atexit@plt+0x7c9434> │ │ │ │ - ldr r3, [pc, #56] @ 7db3ec <__cxa_atexit@plt+0x7c943c> │ │ │ │ + bcc 7db3f4 <__cxa_atexit@plt+0x7c9444> │ │ │ │ + ldr r3, [pc, #56] @ 7db3fc <__cxa_atexit@plt+0x7c944c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7db3f0 <__cxa_atexit@plt+0x7c9440> │ │ │ │ + ldr r2, [pc, #52] @ 7db400 <__cxa_atexit@plt+0x7c9450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7db3dc <__cxa_atexit@plt+0x7c942c> │ │ │ │ - b 7db3fc <__cxa_atexit@plt+0x7c944c> │ │ │ │ + beq 7db3ec <__cxa_atexit@plt+0x7c943c> │ │ │ │ + b 7db40c <__cxa_atexit@plt+0x7c945c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #128, 16 @ 0x800000 │ │ │ │ + cmneq r6, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7db41c <__cxa_atexit@plt+0x7c946c> │ │ │ │ + ldr r0, [pc, #20] @ 7db42c <__cxa_atexit@plt+0x7c947c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db454 <__cxa_atexit@plt+0x7c94a4> │ │ │ │ + bhi 7db464 <__cxa_atexit@plt+0x7c94b4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7db460 <__cxa_atexit@plt+0x7c94b0> │ │ │ │ + ldr r2, [pc, #28] @ 7db470 <__cxa_atexit@plt+0x7c94c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #60, 6 @ 0xf0000000 │ │ │ │ - movteq r6, #30748 @ 0x781c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #44, 6 @ 0xb0000000 │ │ │ │ + movteq r6, #30732 @ 0x780c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db4a0 <__cxa_atexit@plt+0x7c94f0> │ │ │ │ - ldr r3, [pc, #36] @ 7db4a8 <__cxa_atexit@plt+0x7c94f8> │ │ │ │ + bcc 7db4b0 <__cxa_atexit@plt+0x7c9500> │ │ │ │ + ldr r3, [pc, #36] @ 7db4b8 <__cxa_atexit@plt+0x7c9508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7db4ac <__cxa_atexit@plt+0x7c94fc> │ │ │ │ + ldr r7, [pc, #16] @ 7db4bc <__cxa_atexit@plt+0x7c950c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 14 @ 0x2e00000 │ │ │ │ - cmneq r6, #76 @ 0x4c │ │ │ │ - movteq r6, #30400 @ 0x76c0 │ │ │ │ + cmneq r6, #168, 14 @ 0x2a00000 │ │ │ │ + cmneq r6, #60 @ 0x3c │ │ │ │ + movteq r6, #30384 @ 0x76b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db4e8 <__cxa_atexit@plt+0x7c9538> │ │ │ │ - ldr r3, [pc, #32] @ 7db4f0 <__cxa_atexit@plt+0x7c9540> │ │ │ │ + bcc 7db4f8 <__cxa_atexit@plt+0x7c9548> │ │ │ │ + ldr r3, [pc, #32] @ 7db500 <__cxa_atexit@plt+0x7c9550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7db4f4 <__cxa_atexit@plt+0x7c9544> │ │ │ │ + ldr r7, [pc, #16] @ 7db504 <__cxa_atexit@plt+0x7c9554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r6, #112, 20 @ 0x70000 │ │ │ │ - movteq r6, #30132 @ 0x75b4 │ │ │ │ + cmneq r6, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r6, #96, 20 @ 0x60000 │ │ │ │ + movteq r6, #30116 @ 0x75a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db548 <__cxa_atexit@plt+0x7c9598> │ │ │ │ - ldr r3, [pc, #56] @ 7db550 <__cxa_atexit@plt+0x7c95a0> │ │ │ │ + bcc 7db558 <__cxa_atexit@plt+0x7c95a8> │ │ │ │ + ldr r3, [pc, #56] @ 7db560 <__cxa_atexit@plt+0x7c95b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7db554 <__cxa_atexit@plt+0x7c95a4> │ │ │ │ + ldr r3, [pc, #48] @ 7db564 <__cxa_atexit@plt+0x7c95b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7db558 <__cxa_atexit@plt+0x7c95a8> │ │ │ │ + ldr r3, [pc, #36] @ 7db568 <__cxa_atexit@plt+0x7c95b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7db55c <__cxa_atexit@plt+0x7c95ac> │ │ │ │ + ldr r8, [pc, #24] @ 7db56c <__cxa_atexit@plt+0x7c95bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 14 @ 0x900000 │ │ │ │ - cmneq r6, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r6, #228, 24 @ 0xe400 │ │ │ │ - cmneq r6, #196, 2 @ 0x31 │ │ │ │ - movteq r6, #29748 @ 0x7434 │ │ │ │ + cmneq r6, #20, 14 @ 0x500000 │ │ │ │ + cmneq r6, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r6, #212, 24 @ 0xd400 │ │ │ │ + cmneq r6, #180, 2 @ 0x2d │ │ │ │ + movteq r6, #29732 @ 0x7424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db5a4 <__cxa_atexit@plt+0x7c95f4> │ │ │ │ - ldr r3, [pc, #44] @ 7db5ac <__cxa_atexit@plt+0x7c95fc> │ │ │ │ + bcc 7db5b4 <__cxa_atexit@plt+0x7c9604> │ │ │ │ + ldr r3, [pc, #44] @ 7db5bc <__cxa_atexit@plt+0x7c960c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7db5b0 <__cxa_atexit@plt+0x7c9600> │ │ │ │ + ldr r3, [pc, #32] @ 7db5c0 <__cxa_atexit@plt+0x7c9610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7db5b4 <__cxa_atexit@plt+0x7c9604> │ │ │ │ + ldr r7, [pc, #20] @ 7db5c4 <__cxa_atexit@plt+0x7c9614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 12 @ 0xbc00000 │ │ │ │ - cmneq r6, #204, 26 @ 0x3300 │ │ │ │ - cmneq r6, #120, 22 @ 0x1e000 │ │ │ │ - movteq r6, #30904 @ 0x78b8 │ │ │ │ + cmneq r6, #172, 12 @ 0xac00000 │ │ │ │ + cmneq r6, #188, 26 @ 0x2f00 │ │ │ │ + cmneq r6, #104, 22 @ 0x1a000 │ │ │ │ + movteq r6, #30888 @ 0x78a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db690 <__cxa_atexit@plt+0x7c96e0> │ │ │ │ + bcc 7db6a0 <__cxa_atexit@plt+0x7c96f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db688 <__cxa_atexit@plt+0x7c96d8> │ │ │ │ + bhi 7db698 <__cxa_atexit@plt+0x7c96e8> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r8, [sp] │ │ │ │ ldr r8, [r7, #23] │ │ │ │ ldr r2, [r7, #27] │ │ │ │ ldr ip, [r7, #31] │ │ │ │ ldr r9, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ - ldr lr, [pc, #124] @ 7db698 <__cxa_atexit@plt+0x7c96e8> │ │ │ │ + ldr lr, [pc, #124] @ 7db6a8 <__cxa_atexit@plt+0x7c96f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #108] @ 7db69c <__cxa_atexit@plt+0x7c96ec> │ │ │ │ + ldr r7, [pc, #108] @ 7db6ac <__cxa_atexit@plt+0x7c96fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #32] │ │ │ │ - ldr r7, [pc, #84] @ 7db6a0 <__cxa_atexit@plt+0x7c96f0> │ │ │ │ + ldr r7, [pc, #84] @ 7db6b0 <__cxa_atexit@plt+0x7c9700> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ str fp, [r5, #24] │ │ │ │ str r9, [r5, #16] │ │ │ │ - ldr r3, [pc, #68] @ 7db6a4 <__cxa_atexit@plt+0x7c96f4> │ │ │ │ + ldr r3, [pc, #68] @ 7db6b4 <__cxa_atexit@plt+0x7c9704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12] │ │ │ │ str ip, [r5, #8] │ │ │ │ sub r3, r6, #14 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #40] @ 7db6a8 <__cxa_atexit@plt+0x7c96f8> │ │ │ │ + ldr r7, [pc, #40] @ 7db6b8 <__cxa_atexit@plt+0x7c9708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #196, 16 @ 0xc40000 │ │ │ │ + cmneq r6, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r6, #224, 10 @ 0x38000000 │ │ │ │ - cmneq r6, #36 @ 0x24 │ │ │ │ - movteq r6, #30648 @ 0x77b8 │ │ │ │ + cmneq r6, #208, 10 @ 0x34000000 │ │ │ │ + cmneq r6, #20 │ │ │ │ + movteq r6, #30632 @ 0x77a8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #20]! │ │ │ │ ldr r8, [r3, #-16] │ │ │ │ ldr r9, [r3, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7db6f0 <__cxa_atexit@plt+0x7c9740> │ │ │ │ + bne 7db700 <__cxa_atexit@plt+0x7c9750> │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r7, [r5, #20] │ │ │ │ - ldr r7, [pc, #20] @ 7db6fc <__cxa_atexit@plt+0x7c974c> │ │ │ │ + ldr r7, [pc, #20] @ 7db70c <__cxa_atexit@plt+0x7c975c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ - cmneq r6, #192, 30 @ 0x300 │ │ │ │ - movteq r6, #28848 @ 0x70b0 │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ + cmneq r6, #176, 30 @ 0x2c0 │ │ │ │ + movteq r6, #28832 @ 0x70a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db738 <__cxa_atexit@plt+0x7c9788> │ │ │ │ - ldr r3, [pc, #32] @ 7db740 <__cxa_atexit@plt+0x7c9790> │ │ │ │ + bcc 7db748 <__cxa_atexit@plt+0x7c9798> │ │ │ │ + ldr r3, [pc, #32] @ 7db750 <__cxa_atexit@plt+0x7c97a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7db744 <__cxa_atexit@plt+0x7c9794> │ │ │ │ + ldr r7, [pc, #16] @ 7db754 <__cxa_atexit@plt+0x7c97a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #28, 10 @ 0x7000000 │ │ │ │ - cmneq r6, #112, 6 @ 0xc0000001 │ │ │ │ - movteq r6, #30460 @ 0x76fc │ │ │ │ + cmneq r6, #12, 10 @ 0x3000000 │ │ │ │ + cmneq r6, #96, 6 @ 0x80000001 │ │ │ │ + movteq r6, #30444 @ 0x76ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db7ac <__cxa_atexit@plt+0x7c97fc> │ │ │ │ + bcc 7db7bc <__cxa_atexit@plt+0x7c980c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db7a4 <__cxa_atexit@plt+0x7c97f4> │ │ │ │ - ldr r3, [pc, #60] @ 7db7b4 <__cxa_atexit@plt+0x7c9804> │ │ │ │ + bhi 7db7b4 <__cxa_atexit@plt+0x7c9804> │ │ │ │ + ldr r3, [pc, #60] @ 7db7c4 <__cxa_atexit@plt+0x7c9814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7db7b8 <__cxa_atexit@plt+0x7c9808> │ │ │ │ + ldr r3, [pc, #44] @ 7db7c8 <__cxa_atexit@plt+0x7c9818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7db7bc <__cxa_atexit@plt+0x7c980c> │ │ │ │ + ldr r7, [pc, #28] @ 7db7cc <__cxa_atexit@plt+0x7c981c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #196, 8 @ 0xc4000000 │ │ │ │ + cmneq r6, #180, 8 @ 0xb4000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #92, 26 @ 0x1700 │ │ │ │ + cmneq r6, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db7ec <__cxa_atexit@plt+0x7c983c> │ │ │ │ - ldr r3, [pc, #24] @ 7db7f4 <__cxa_atexit@plt+0x7c9844> │ │ │ │ + bcc 7db7fc <__cxa_atexit@plt+0x7c984c> │ │ │ │ + ldr r3, [pc, #24] @ 7db804 <__cxa_atexit@plt+0x7c9854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #96, 8 @ 0x60000000 │ │ │ │ - movteq r6, #30300 @ 0x765c │ │ │ │ + cmneq r6, #80, 8 @ 0x50000000 │ │ │ │ + movteq r6, #30284 @ 0x764c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db874 <__cxa_atexit@plt+0x7c98c4> │ │ │ │ + bcc 7db884 <__cxa_atexit@plt+0x7c98d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db86c <__cxa_atexit@plt+0x7c98bc> │ │ │ │ - ldr r3, [pc, #84] @ 7db87c <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + bhi 7db87c <__cxa_atexit@plt+0x7c98cc> │ │ │ │ + ldr r3, [pc, #84] @ 7db88c <__cxa_atexit@plt+0x7c98dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7db880 <__cxa_atexit@plt+0x7c98d0> │ │ │ │ + ldr r2, [pc, #80] @ 7db890 <__cxa_atexit@plt+0x7c98e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7db884 <__cxa_atexit@plt+0x7c98d4> │ │ │ │ + ldr r1, [pc, #60] @ 7db894 <__cxa_atexit@plt+0x7c98e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7db888 <__cxa_atexit@plt+0x7c98d8> │ │ │ │ + ldr r7, [pc, #32] @ 7db898 <__cxa_atexit@plt+0x7c98e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #12, 8 @ 0xc000000 │ │ │ │ + cmneq r6, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r6, #232, 6 @ 0xa0000003 │ │ │ │ - movteq r6, #30200 @ 0x75f8 │ │ │ │ + cmneq r6, #216, 6 @ 0x60000003 │ │ │ │ + movteq r6, #30184 @ 0x75e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db968 <__cxa_atexit@plt+0x7c99b8> │ │ │ │ + bcc 7db978 <__cxa_atexit@plt+0x7c99c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7db960 <__cxa_atexit@plt+0x7c99b0> │ │ │ │ + bhi 7db970 <__cxa_atexit@plt+0x7c99c0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ add ip, r7, #15 │ │ │ │ @@ -2041421,78 +2041425,78 @@ │ │ │ │ ldr r1, [r7, #31] │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ ldr r4, [r7, #47] @ 0x2f │ │ │ │ str r4, [sp, #12] │ │ │ │ - ldr r4, [pc, #116] @ 7db970 <__cxa_atexit@plt+0x7c99c0> │ │ │ │ + ldr r4, [pc, #116] @ 7db980 <__cxa_atexit@plt+0x7c99d0> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ - ldr r2, [pc, #96] @ 7db974 <__cxa_atexit@plt+0x7c99c4> │ │ │ │ + ldr r2, [pc, #96] @ 7db984 <__cxa_atexit@plt+0x7c99d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r3, r9, sl, ip} │ │ │ │ - ldr r4, [pc, #60] @ 7db978 <__cxa_atexit@plt+0x7c99c8> │ │ │ │ + ldr r4, [pc, #60] @ 7db988 <__cxa_atexit@plt+0x7c99d8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #55 @ 0x37 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ add fp, sp, #8 │ │ │ │ ldm fp, {r4, r8, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r6, #40, 6 @ 0xa0000000 │ │ │ │ - movteq r6, #28684 @ 0x700c │ │ │ │ + cmneq r6, #24, 6 @ 0x60000000 │ │ │ │ + movteq r5, #32764 @ 0x7ffc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7db9b8 <__cxa_atexit@plt+0x7c9a08> │ │ │ │ - ldr r3, [pc, #36] @ 7db9c0 <__cxa_atexit@plt+0x7c9a10> │ │ │ │ + bcc 7db9c8 <__cxa_atexit@plt+0x7c9a18> │ │ │ │ + ldr r3, [pc, #36] @ 7db9d0 <__cxa_atexit@plt+0x7c9a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7db9c4 <__cxa_atexit@plt+0x7c9a14> │ │ │ │ + ldr r7, [pc, #16] @ 7db9d4 <__cxa_atexit@plt+0x7c9a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 4 │ │ │ │ - cmneq r6, #196, 24 @ 0xc400 │ │ │ │ - movteq r6, #29900 @ 0x74cc │ │ │ │ + cmneq r6, #144, 4 │ │ │ │ + cmneq r6, #180, 24 @ 0xb400 │ │ │ │ + movteq r6, #29884 @ 0x74bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbabc <__cxa_atexit@plt+0x7c9b0c> │ │ │ │ + bcc 7dbacc <__cxa_atexit@plt+0x7c9b1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dbab4 <__cxa_atexit@plt+0x7c9b04> │ │ │ │ + bhi 7dbac4 <__cxa_atexit@plt+0x7c9b14> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2041501,15 +2041505,15 @@ │ │ │ │ ldr sl, [r7, #23] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r3, [r7, #31] │ │ │ │ add r9, r7, #35 @ 0x23 │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ - ldr r4, [pc, #136] @ 7dbac4 <__cxa_atexit@plt+0x7c9b14> │ │ │ │ + ldr r4, [pc, #136] @ 7dbad4 <__cxa_atexit@plt+0x7c9b24> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ @@ -2041519,178 +2041523,178 @@ │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, sl, ip} │ │ │ │ - ldr r4, [pc, #68] @ 7dbac8 <__cxa_atexit@plt+0x7c9b18> │ │ │ │ + ldr r4, [pc, #68] @ 7dbad8 <__cxa_atexit@plt+0x7c9b28> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #48] @ 7dbacc <__cxa_atexit@plt+0x7c9b1c> │ │ │ │ + ldr r3, [pc, #48] @ 7dbadc <__cxa_atexit@plt+0x7c9b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmneq r6, #224, 2 @ 0x38 │ │ │ │ + cmneq r6, #208, 2 @ 0x34 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - movteq r5, #32620 @ 0x7f6c │ │ │ │ + movteq r5, #32604 @ 0x7f5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbb08 <__cxa_atexit@plt+0x7c9b58> │ │ │ │ - ldr r3, [pc, #32] @ 7dbb10 <__cxa_atexit@plt+0x7c9b60> │ │ │ │ + bcc 7dbb18 <__cxa_atexit@plt+0x7c9b68> │ │ │ │ + ldr r3, [pc, #32] @ 7dbb20 <__cxa_atexit@plt+0x7c9b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7dbb14 <__cxa_atexit@plt+0x7c9b64> │ │ │ │ + ldr r7, [pc, #16] @ 7dbb24 <__cxa_atexit@plt+0x7c9b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #76, 2 │ │ │ │ - cmneq r6, #64, 26 @ 0x1000 │ │ │ │ + cmneq r6, #60, 2 │ │ │ │ + cmneq r6, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbb44 <__cxa_atexit@plt+0x7c9b94> │ │ │ │ - ldr r3, [pc, #24] @ 7dbb4c <__cxa_atexit@plt+0x7c9b9c> │ │ │ │ + bcc 7dbb54 <__cxa_atexit@plt+0x7c9ba4> │ │ │ │ + ldr r3, [pc, #24] @ 7dbb5c <__cxa_atexit@plt+0x7c9bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #8, 2 │ │ │ │ - movteq r5, #32504 @ 0x7ef8 │ │ │ │ + cmneq r6, #248 @ 0xf8 │ │ │ │ + movteq r5, #32488 @ 0x7ee8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbbcc <__cxa_atexit@plt+0x7c9c1c> │ │ │ │ + bcc 7dbbdc <__cxa_atexit@plt+0x7c9c2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dbbc4 <__cxa_atexit@plt+0x7c9c14> │ │ │ │ - ldr r3, [pc, #84] @ 7dbbd4 <__cxa_atexit@plt+0x7c9c24> │ │ │ │ + bhi 7dbbd4 <__cxa_atexit@plt+0x7c9c24> │ │ │ │ + ldr r3, [pc, #84] @ 7dbbe4 <__cxa_atexit@plt+0x7c9c34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7dbbd8 <__cxa_atexit@plt+0x7c9c28> │ │ │ │ + ldr r2, [pc, #80] @ 7dbbe8 <__cxa_atexit@plt+0x7c9c38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7dbbdc <__cxa_atexit@plt+0x7c9c2c> │ │ │ │ + ldr r1, [pc, #60] @ 7dbbec <__cxa_atexit@plt+0x7c9c3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7dbbe0 <__cxa_atexit@plt+0x7c9c30> │ │ │ │ + ldr r7, [pc, #32] @ 7dbbf0 <__cxa_atexit@plt+0x7c9c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #180 @ 0xb4 │ │ │ │ + cmneq r6, #164 @ 0xa4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #144 @ 0x90 │ │ │ │ - movteq r6, #29392 @ 0x72d0 │ │ │ │ + cmneq r6, #128 @ 0x80 │ │ │ │ + movteq r6, #29376 @ 0x72c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbc8c <__cxa_atexit@plt+0x7c9cdc> │ │ │ │ + bcc 7dbc9c <__cxa_atexit@plt+0x7c9cec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r1, r2, sl, lr} │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r6 │ │ │ │ - ldr r6, [pc, #88] @ 7dbc94 <__cxa_atexit@plt+0x7c9ce4> │ │ │ │ + ldr r6, [pc, #88] @ 7dbca4 <__cxa_atexit@plt+0x7c9cf4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ stmib r5, {r3, ip} │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ str r4, [r5, #32] │ │ │ │ - ldr r7, [pc, #40] @ 7dbc98 <__cxa_atexit@plt+0x7c9ce8> │ │ │ │ + ldr r7, [pc, #40] @ 7dbca8 <__cxa_atexit@plt+0x7c9cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 7dbc9c <__cxa_atexit@plt+0x7c9cec> │ │ │ │ + ldr r8, [pc, #36] @ 7dbcac <__cxa_atexit@plt+0x7c9cfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r6, fp │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq r6, #252, 14 @ 0x3f00000 │ │ │ │ - cmneq r6, #112, 26 @ 0x1c00 │ │ │ │ - movteq r6, #29192 @ 0x7208 │ │ │ │ + cmneq r6, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r6, #96, 26 @ 0x1800 │ │ │ │ + movteq r6, #29176 @ 0x71f8 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7dbd80 <__cxa_atexit@plt+0x7c9dd0> │ │ │ │ + bne 7dbd90 <__cxa_atexit@plt+0x7c9de0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dbd94 <__cxa_atexit@plt+0x7c9de4> │ │ │ │ + bhi 7dbda4 <__cxa_atexit@plt+0x7c9df4> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r5, #32] │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #2] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr ip, [pc, #148] @ 7dbda4 <__cxa_atexit@plt+0x7c9df4> │ │ │ │ + ldr ip, [pc, #148] @ 7dbdb4 <__cxa_atexit@plt+0x7c9e04> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r8, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [sp] │ │ │ │ sub r8, r6, #48 @ 0x30 │ │ │ │ @@ -2041699,194 +2041703,194 @@ │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r2, [pc, #84] @ 7dbda8 <__cxa_atexit@plt+0x7c9df8> │ │ │ │ + ldr r2, [pc, #84] @ 7dbdb8 <__cxa_atexit@plt+0x7c9e08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #36]! @ 0x24 │ │ │ │ sub r2, r6, #63 @ 0x3f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #64] @ 7dbdac <__cxa_atexit@plt+0x7c9dfc> │ │ │ │ + ldr r1, [pc, #64] @ 7dbdbc <__cxa_atexit@plt+0x7c9e0c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #24] @ 7dbda0 <__cxa_atexit@plt+0x7c9df0> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #24] @ 7dbdb0 <__cxa_atexit@plt+0x7c9e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #36, 18 @ 0x90000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - cmneq r6, #16, 30 @ 0x40 │ │ │ │ + cmneq r6, #0, 30 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - movteq r6, #28792 @ 0x7078 │ │ │ │ + movteq r6, #28776 @ 0x7068 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbdec <__cxa_atexit@plt+0x7c9e3c> │ │ │ │ - ldr r3, [pc, #36] @ 7dbdf4 <__cxa_atexit@plt+0x7c9e44> │ │ │ │ + bcc 7dbdfc <__cxa_atexit@plt+0x7c9e4c> │ │ │ │ + ldr r3, [pc, #36] @ 7dbe04 <__cxa_atexit@plt+0x7c9e54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7dbdf8 <__cxa_atexit@plt+0x7c9e48> │ │ │ │ + ldr r7, [pc, #16] @ 7dbe08 <__cxa_atexit@plt+0x7c9e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108, 28 @ 0x6c0 │ │ │ │ - cmneq r6, #56, 26 @ 0xe00 │ │ │ │ + cmneq r6, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r6, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbe28 <__cxa_atexit@plt+0x7c9e78> │ │ │ │ - ldr r3, [pc, #24] @ 7dbe30 <__cxa_atexit@plt+0x7c9e80> │ │ │ │ + bcc 7dbe38 <__cxa_atexit@plt+0x7c9e88> │ │ │ │ + ldr r3, [pc, #24] @ 7dbe40 <__cxa_atexit@plt+0x7c9e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 28 @ 0x240 │ │ │ │ - movteq r6, #28672 @ 0x7000 │ │ │ │ + cmneq r6, #20, 28 @ 0x140 │ │ │ │ + movteq r5, #32752 @ 0x7ff0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbeb8 <__cxa_atexit@plt+0x7c9f08> │ │ │ │ + bcc 7dbec8 <__cxa_atexit@plt+0x7c9f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dbeb0 <__cxa_atexit@plt+0x7c9f00> │ │ │ │ - ldr r3, [pc, #92] @ 7dbec0 <__cxa_atexit@plt+0x7c9f10> │ │ │ │ + bhi 7dbec0 <__cxa_atexit@plt+0x7c9f10> │ │ │ │ + ldr r3, [pc, #92] @ 7dbed0 <__cxa_atexit@plt+0x7c9f20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7dbec4 <__cxa_atexit@plt+0x7c9f14> │ │ │ │ + ldr r2, [pc, #88] @ 7dbed4 <__cxa_atexit@plt+0x7c9f24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7dbec8 <__cxa_atexit@plt+0x7c9f18> │ │ │ │ + ldr r0, [pc, #64] @ 7dbed8 <__cxa_atexit@plt+0x7c9f28> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7dbecc <__cxa_atexit@plt+0x7c9f1c> │ │ │ │ + ldr r7, [pc, #32] @ 7dbedc <__cxa_atexit@plt+0x7c9f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #208, 26 @ 0x3400 │ │ │ │ + cmneq r6, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r6, #164, 26 @ 0x2900 │ │ │ │ - movteq r6, #28680 @ 0x7008 │ │ │ │ + cmneq r6, #148, 26 @ 0x2500 │ │ │ │ + movteq r5, #32760 @ 0x7ff8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dbfb8 <__cxa_atexit@plt+0x7ca008> │ │ │ │ + bcc 7dbfc8 <__cxa_atexit@plt+0x7ca018> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dbfb0 <__cxa_atexit@plt+0x7ca000> │ │ │ │ + bhi 7dbfc0 <__cxa_atexit@plt+0x7ca010> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #136] @ 7dbfc0 <__cxa_atexit@plt+0x7ca010> │ │ │ │ + ldr r3, [pc, #136] @ 7dbfd0 <__cxa_atexit@plt+0x7ca020> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ str lr, [r5, #32] │ │ │ │ str ip, [r5, #28] │ │ │ │ - ldr r3, [pc, #104] @ 7dbfc4 <__cxa_atexit@plt+0x7ca014> │ │ │ │ + ldr r3, [pc, #104] @ 7dbfd4 <__cxa_atexit@plt+0x7ca024> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #24] │ │ │ │ - ldr r7, [pc, #96] @ 7dbfc8 <__cxa_atexit@plt+0x7ca018> │ │ │ │ + ldr r7, [pc, #96] @ 7dbfd8 <__cxa_atexit@plt+0x7ca028> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-36]! @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #76] @ 7dbfcc <__cxa_atexit@plt+0x7ca01c> │ │ │ │ + ldr r3, [pc, #76] @ 7dbfdc <__cxa_atexit@plt+0x7ca02c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5, #12] │ │ │ │ stmib r5, {r2, fp} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 7dbfd0 <__cxa_atexit@plt+0x7ca020> │ │ │ │ + ldr r7, [pc, #40] @ 7dbfe0 <__cxa_atexit@plt+0x7ca030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ - cmneq r6, #228, 26 @ 0x3900 │ │ │ │ - movteq r5, #32504 @ 0x7ef8 │ │ │ │ + cmneq r6, #212, 26 @ 0x3500 │ │ │ │ + movteq r5, #32488 @ 0x7ee8 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7dc00c <__cxa_atexit@plt+0x7ca05c> │ │ │ │ - ldr r3, [pc, #188] @ 7dc0bc <__cxa_atexit@plt+0x7ca10c> │ │ │ │ + bne 7dc01c <__cxa_atexit@plt+0x7ca06c> │ │ │ │ + ldr r3, [pc, #188] @ 7dc0cc <__cxa_atexit@plt+0x7ca11c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc0b0 <__cxa_atexit@plt+0x7ca100> │ │ │ │ + bhi 7dc0c0 <__cxa_atexit@plt+0x7ca110> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -2041895,736 +2041899,736 @@ │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #92] @ 7dc0c0 <__cxa_atexit@plt+0x7ca110> │ │ │ │ + ldr r2, [pc, #92] @ 7dc0d0 <__cxa_atexit@plt+0x7ca120> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r6, #64 @ 0x40 │ │ │ │ stm lr, {r2, r8, r9, ip} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, sl, fp} │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #64] @ 7dc0c4 <__cxa_atexit@plt+0x7ca114> │ │ │ │ + ldr r2, [pc, #64] @ 7dc0d4 <__cxa_atexit@plt+0x7ca124> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #36]! @ 0x24 │ │ │ │ sub r2, r6, #63 @ 0x3f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #44] @ 7dc0c8 <__cxa_atexit@plt+0x7ca118> │ │ │ │ + ldr r1, [pc, #44] @ 7dc0d8 <__cxa_atexit@plt+0x7ca128> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #140, 12 @ 0x8c00000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - cmneq r6, #224, 22 @ 0x38000 │ │ │ │ + cmneq r6, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - movteq r5, #31604 @ 0x7b74 │ │ │ │ + movteq r5, #31588 @ 0x7b64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc104 <__cxa_atexit@plt+0x7ca154> │ │ │ │ - ldr r3, [pc, #32] @ 7dc10c <__cxa_atexit@plt+0x7ca15c> │ │ │ │ + bcc 7dc114 <__cxa_atexit@plt+0x7ca164> │ │ │ │ + ldr r3, [pc, #32] @ 7dc11c <__cxa_atexit@plt+0x7ca16c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7dc110 <__cxa_atexit@plt+0x7ca160> │ │ │ │ + ldr r7, [pc, #16] @ 7dc120 <__cxa_atexit@plt+0x7ca170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 22 @ 0x14000 │ │ │ │ - cmneq r6, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r6, #64, 22 @ 0x10000 │ │ │ │ + cmneq r6, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc140 <__cxa_atexit@plt+0x7ca190> │ │ │ │ - ldr r3, [pc, #24] @ 7dc148 <__cxa_atexit@plt+0x7ca198> │ │ │ │ + bcc 7dc150 <__cxa_atexit@plt+0x7ca1a0> │ │ │ │ + ldr r3, [pc, #24] @ 7dc158 <__cxa_atexit@plt+0x7ca1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #12, 22 @ 0x3000 │ │ │ │ - movteq r5, #31488 @ 0x7b00 │ │ │ │ + cmneq r6, #252, 20 @ 0xfc000 │ │ │ │ + movteq r5, #31472 @ 0x7af0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc1c8 <__cxa_atexit@plt+0x7ca218> │ │ │ │ + bcc 7dc1d8 <__cxa_atexit@plt+0x7ca228> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc1c0 <__cxa_atexit@plt+0x7ca210> │ │ │ │ - ldr r3, [pc, #84] @ 7dc1d0 <__cxa_atexit@plt+0x7ca220> │ │ │ │ + bhi 7dc1d0 <__cxa_atexit@plt+0x7ca220> │ │ │ │ + ldr r3, [pc, #84] @ 7dc1e0 <__cxa_atexit@plt+0x7ca230> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7dc1d4 <__cxa_atexit@plt+0x7ca224> │ │ │ │ + ldr r2, [pc, #80] @ 7dc1e4 <__cxa_atexit@plt+0x7ca234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7dc1d8 <__cxa_atexit@plt+0x7ca228> │ │ │ │ + ldr r1, [pc, #60] @ 7dc1e8 <__cxa_atexit@plt+0x7ca238> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7dc1dc <__cxa_atexit@plt+0x7ca22c> │ │ │ │ + ldr r7, [pc, #32] @ 7dc1ec <__cxa_atexit@plt+0x7ca23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #184, 20 @ 0xb8000 │ │ │ │ + cmneq r6, #168, 20 @ 0xa8000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #148, 20 @ 0x94000 │ │ │ │ - movteq r5, #32020 @ 0x7d14 │ │ │ │ + cmneq r6, #132, 20 @ 0x84000 │ │ │ │ + movteq r5, #32004 @ 0x7d04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc2ac <__cxa_atexit@plt+0x7ca2fc> │ │ │ │ + bcc 7dc2bc <__cxa_atexit@plt+0x7ca30c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc2a4 <__cxa_atexit@plt+0x7ca2f4> │ │ │ │ + bhi 7dc2b4 <__cxa_atexit@plt+0x7ca304> │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r3, lr} │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r2, [pc, #104] @ 7dc2b4 <__cxa_atexit@plt+0x7ca304> │ │ │ │ + ldr r2, [pc, #104] @ 7dc2c4 <__cxa_atexit@plt+0x7ca314> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #68] @ 7dc2b8 <__cxa_atexit@plt+0x7ca308> │ │ │ │ + ldr r2, [pc, #68] @ 7dc2c8 <__cxa_atexit@plt+0x7ca318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #48] @ 7dc2bc <__cxa_atexit@plt+0x7ca30c> │ │ │ │ + ldr r1, [pc, #48] @ 7dc2cc <__cxa_atexit@plt+0x7ca31c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - cmneq r6, #240, 18 @ 0x3c0000 │ │ │ │ + cmneq r6, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - movteq r5, #29504 @ 0x7340 │ │ │ │ + movteq r5, #29488 @ 0x7330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc2f8 <__cxa_atexit@plt+0x7ca348> │ │ │ │ - ldr r3, [pc, #32] @ 7dc300 <__cxa_atexit@plt+0x7ca350> │ │ │ │ + bcc 7dc308 <__cxa_atexit@plt+0x7ca358> │ │ │ │ + ldr r3, [pc, #32] @ 7dc310 <__cxa_atexit@plt+0x7ca360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7dc304 <__cxa_atexit@plt+0x7ca354> │ │ │ │ + ldr r7, [pc, #16] @ 7dc314 <__cxa_atexit@plt+0x7ca364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 18 @ 0x170000 │ │ │ │ - cmneq r6, #12, 16 @ 0xc0000 │ │ │ │ + cmneq r6, #76, 18 @ 0x130000 │ │ │ │ + cmneq r6, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc334 <__cxa_atexit@plt+0x7ca384> │ │ │ │ - ldr r3, [pc, #24] @ 7dc33c <__cxa_atexit@plt+0x7ca38c> │ │ │ │ + bcc 7dc344 <__cxa_atexit@plt+0x7ca394> │ │ │ │ + ldr r3, [pc, #24] @ 7dc34c <__cxa_atexit@plt+0x7ca39c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #24, 18 @ 0x60000 │ │ │ │ - movteq r5, #29388 @ 0x72cc │ │ │ │ + cmneq r6, #8, 18 @ 0x20000 │ │ │ │ + movteq r5, #29372 @ 0x72bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc3bc <__cxa_atexit@plt+0x7ca40c> │ │ │ │ + bcc 7dc3cc <__cxa_atexit@plt+0x7ca41c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc3b4 <__cxa_atexit@plt+0x7ca404> │ │ │ │ - ldr r3, [pc, #84] @ 7dc3c4 <__cxa_atexit@plt+0x7ca414> │ │ │ │ + bhi 7dc3c4 <__cxa_atexit@plt+0x7ca414> │ │ │ │ + ldr r3, [pc, #84] @ 7dc3d4 <__cxa_atexit@plt+0x7ca424> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7dc3c8 <__cxa_atexit@plt+0x7ca418> │ │ │ │ + ldr r2, [pc, #80] @ 7dc3d8 <__cxa_atexit@plt+0x7ca428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7dc3cc <__cxa_atexit@plt+0x7ca41c> │ │ │ │ + ldr r1, [pc, #60] @ 7dc3dc <__cxa_atexit@plt+0x7ca42c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7dc3d0 <__cxa_atexit@plt+0x7ca420> │ │ │ │ + ldr r7, [pc, #32] @ 7dc3e0 <__cxa_atexit@plt+0x7ca430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #196, 16 @ 0xc40000 │ │ │ │ + cmneq r6, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #160, 16 @ 0xa00000 │ │ │ │ - movteq r5, #31536 @ 0x7b30 │ │ │ │ + cmneq r6, #144, 16 @ 0x900000 │ │ │ │ + movteq r5, #31520 @ 0x7b20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc44c <__cxa_atexit@plt+0x7ca49c> │ │ │ │ + bcc 7dc45c <__cxa_atexit@plt+0x7ca4ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #68] @ 7dc454 <__cxa_atexit@plt+0x7ca4a4> │ │ │ │ + ldr r0, [pc, #68] @ 7dc464 <__cxa_atexit@plt+0x7ca4b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7dc440 <__cxa_atexit@plt+0x7ca490> │ │ │ │ + beq 7dc450 <__cxa_atexit@plt+0x7ca4a0> │ │ │ │ mov r7, r8 │ │ │ │ - b 7dc464 <__cxa_atexit@plt+0x7ca4b4> │ │ │ │ + b 7dc474 <__cxa_atexit@plt+0x7ca4c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq r5, #31408 @ 0x7ab0 │ │ │ │ + movteq r5, #31392 @ 0x7aa0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc51c <__cxa_atexit@plt+0x7ca56c> │ │ │ │ + bhi 7dc52c <__cxa_atexit@plt+0x7ca57c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ - ldr ip, [pc, #140] @ 7dc52c <__cxa_atexit@plt+0x7ca57c> │ │ │ │ + ldr ip, [pc, #140] @ 7dc53c <__cxa_atexit@plt+0x7ca58c> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r7, [sl, #23] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov lr, r6 │ │ │ │ str ip, [lr, #-68]! @ 0xffffffbc │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ - ldr ip, [pc, #108] @ 7dc530 <__cxa_atexit@plt+0x7ca580> │ │ │ │ + ldr ip, [pc, #108] @ 7dc540 <__cxa_atexit@plt+0x7ca590> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r3, r8, fp} │ │ │ │ - ldr r7, [pc, #68] @ 7dc534 <__cxa_atexit@plt+0x7ca584> │ │ │ │ + ldr r7, [pc, #68] @ 7dc544 <__cxa_atexit@plt+0x7ca594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #20]! │ │ │ │ sub r7, r6, #51 @ 0x33 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #48] @ 7dc538 <__cxa_atexit@plt+0x7ca588> │ │ │ │ + ldr r3, [pc, #48] @ 7dc548 <__cxa_atexit@plt+0x7ca598> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffeefc │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - cmneq r6, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq r6, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - movteq r5, #30944 @ 0x78e0 │ │ │ │ + movteq r5, #30928 @ 0x78d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc580 <__cxa_atexit@plt+0x7ca5d0> │ │ │ │ - ldr r3, [pc, #44] @ 7dc588 <__cxa_atexit@plt+0x7ca5d8> │ │ │ │ + bcc 7dc590 <__cxa_atexit@plt+0x7ca5e0> │ │ │ │ + ldr r3, [pc, #44] @ 7dc598 <__cxa_atexit@plt+0x7ca5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7dc58c <__cxa_atexit@plt+0x7ca5dc> │ │ │ │ + ldr r3, [pc, #36] @ 7dc59c <__cxa_atexit@plt+0x7ca5ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7dc590 <__cxa_atexit@plt+0x7ca5e0> │ │ │ │ + ldr r3, [pc, #24] @ 7dc5a0 <__cxa_atexit@plt+0x7ca5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #224, 12 @ 0xe000000 │ │ │ │ - cmneq r6, #216, 12 @ 0xd800000 │ │ │ │ - cmneq r6, #80, 12 @ 0x5000000 │ │ │ │ - movteq r5, #31104 @ 0x7980 │ │ │ │ + cmneq r6, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r6, #200, 12 @ 0xc800000 │ │ │ │ + cmneq r6, #64, 12 @ 0x4000000 │ │ │ │ + movteq r5, #31088 @ 0x7970 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc5c4 <__cxa_atexit@plt+0x7ca614> │ │ │ │ - ldr r3, [pc, #28] @ 7dc5d4 <__cxa_atexit@plt+0x7ca624> │ │ │ │ + bcc 7dc5d4 <__cxa_atexit@plt+0x7ca624> │ │ │ │ + ldr r3, [pc, #28] @ 7dc5e4 <__cxa_atexit@plt+0x7ca634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7dc5d8 <__cxa_atexit@plt+0x7ca628> │ │ │ │ + ldr r7, [pc, #12] @ 7dc5e8 <__cxa_atexit@plt+0x7ca638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r5, #31076 @ 0x7964 │ │ │ │ - movteq r5, #31036 @ 0x793c │ │ │ │ + movteq r5, #31060 @ 0x7954 │ │ │ │ + movteq r5, #31020 @ 0x792c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7dc600 <__cxa_atexit@plt+0x7ca650> │ │ │ │ + ldr r3, [pc, #16] @ 7dc610 <__cxa_atexit@plt+0x7ca660> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r5, #30996 @ 0x7914 │ │ │ │ + movteq r5, #30980 @ 0x7904 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7dc628 <__cxa_atexit@plt+0x7ca678> │ │ │ │ + ldr r3, [pc, #16] @ 7dc638 <__cxa_atexit@plt+0x7ca688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r5, #30956 @ 0x78ec │ │ │ │ + movteq r5, #30940 @ 0x78dc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc6ac <__cxa_atexit@plt+0x7ca6fc> │ │ │ │ + bhi 7dc6bc <__cxa_atexit@plt+0x7ca70c> │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r8, r5, #16 │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [pc, #88] @ 7dc6b8 <__cxa_atexit@plt+0x7ca708> │ │ │ │ + ldr r9, [pc, #88] @ 7dc6c8 <__cxa_atexit@plt+0x7ca718> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 7dc6bc <__cxa_atexit@plt+0x7ca70c> │ │ │ │ + ldr sl, [pc, #84] @ 7dc6cc <__cxa_atexit@plt+0x7ca71c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6] │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r1, r6, #32 │ │ │ │ stm r1, {r0, r2, r8} │ │ │ │ sub r0, r6, #20 │ │ │ │ stm r0, {r3, r7, lr} │ │ │ │ - ldr r3, [pc, #52] @ 7dc6c0 <__cxa_atexit@plt+0x7ca710> │ │ │ │ + ldr r3, [pc, #52] @ 7dc6d0 <__cxa_atexit@plt+0x7ca720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r6, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r6, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dc6f8 <__cxa_atexit@plt+0x7ca748> │ │ │ │ - ldr r3, [pc, #32] @ 7dc700 <__cxa_atexit@plt+0x7ca750> │ │ │ │ + bcc 7dc708 <__cxa_atexit@plt+0x7ca758> │ │ │ │ + ldr r3, [pc, #32] @ 7dc710 <__cxa_atexit@plt+0x7ca760> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 7dc704 <__cxa_atexit@plt+0x7ca754> │ │ │ │ + ldr r2, [pc, #28] @ 7dc714 <__cxa_atexit@plt+0x7ca764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r6, #84, 10 @ 0x15000000 │ │ │ │ + cmneq r6, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7dc724 <__cxa_atexit@plt+0x7ca774> │ │ │ │ + ldr r3, [pc, #12] @ 7dc734 <__cxa_atexit@plt+0x7ca784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7dc744 <__cxa_atexit@plt+0x7ca794> │ │ │ │ + ldr r3, [pc, #12] @ 7dc754 <__cxa_atexit@plt+0x7ca7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - movteq r5, #28796 @ 0x707c │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + movteq r5, #28780 @ 0x706c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7dc7a4 <__cxa_atexit@plt+0x7ca7f4> │ │ │ │ - ldr r7, [pc, #52] @ 7dc7b4 <__cxa_atexit@plt+0x7ca804> │ │ │ │ + bcc 7dc7b4 <__cxa_atexit@plt+0x7ca804> │ │ │ │ + ldr r7, [pc, #52] @ 7dc7c4 <__cxa_atexit@plt+0x7ca814> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 7dc798 <__cxa_atexit@plt+0x7ca7e8> │ │ │ │ + beq 7dc7a8 <__cxa_atexit@plt+0x7ca7f8> │ │ │ │ mov r7, r9 │ │ │ │ - b 7dc7c8 <__cxa_atexit@plt+0x7ca818> │ │ │ │ + b 7dc7d8 <__cxa_atexit@plt+0x7ca828> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7dc7b8 <__cxa_atexit@plt+0x7ca808> │ │ │ │ + ldr r7, [pc, #12] @ 7dc7c8 <__cxa_atexit@plt+0x7ca818> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r5, #30604 @ 0x778c │ │ │ │ - movteq r5, #28704 @ 0x7020 │ │ │ │ + movteq r5, #30588 @ 0x777c │ │ │ │ + movteq r5, #28688 @ 0x7010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7dc824 <__cxa_atexit@plt+0x7ca874> │ │ │ │ + bne 7dc834 <__cxa_atexit@plt+0x7ca884> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc834 <__cxa_atexit@plt+0x7ca884> │ │ │ │ - ldr r3, [pc, #84] @ 7dc844 <__cxa_atexit@plt+0x7ca894> │ │ │ │ + bhi 7dc844 <__cxa_atexit@plt+0x7ca894> │ │ │ │ + ldr r3, [pc, #84] @ 7dc854 <__cxa_atexit@plt+0x7ca8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r8, [r6] │ │ │ │ - ldr r2, [pc, #72] @ 7dc848 <__cxa_atexit@plt+0x7ca898> │ │ │ │ + ldr r2, [pc, #72] @ 7dc858 <__cxa_atexit@plt+0x7ca8a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #44] @ 7dc84c <__cxa_atexit@plt+0x7ca89c> │ │ │ │ + ldr r7, [pc, #44] @ 7dc85c <__cxa_atexit@plt+0x7ca8ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #20] @ 7dc840 <__cxa_atexit@plt+0x7ca890> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #20] @ 7dc850 <__cxa_atexit@plt+0x7ca8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r6, #224, 12 @ 0xe000000 │ │ │ │ - cmneq r6, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r6, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r6, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7dc86c <__cxa_atexit@plt+0x7ca8bc> │ │ │ │ + ldr r3, [pc, #12] @ 7dc87c <__cxa_atexit@plt+0x7ca8cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7dc88c <__cxa_atexit@plt+0x7ca8dc> │ │ │ │ + ldr r3, [pc, #12] @ 7dc89c <__cxa_atexit@plt+0x7ca8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7dc8bc <__cxa_atexit@plt+0x7ca90c> │ │ │ │ + ldr r3, [pc, #28] @ 7dc8cc <__cxa_atexit@plt+0x7ca91c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 7dc8c0 <__cxa_atexit@plt+0x7ca910> │ │ │ │ + ldr r3, [pc, #16] @ 7dc8d0 <__cxa_atexit@plt+0x7ca920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmneq r6, #68, 12 @ 0x4400000 │ │ │ │ - cmneq r6, #144, 6 @ 0x40000002 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmneq r6, #52, 12 @ 0x3400000 │ │ │ │ + cmneq r6, #128, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7dc904 <__cxa_atexit@plt+0x7ca954> │ │ │ │ - ldr r7, [pc, #48] @ 7dc914 <__cxa_atexit@plt+0x7ca964> │ │ │ │ + bcc 7dc914 <__cxa_atexit@plt+0x7ca964> │ │ │ │ + ldr r7, [pc, #48] @ 7dc924 <__cxa_atexit@plt+0x7ca974> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7dc8f8 <__cxa_atexit@plt+0x7ca948> │ │ │ │ + beq 7dc908 <__cxa_atexit@plt+0x7ca958> │ │ │ │ mov r7, r8 │ │ │ │ - b 7dc924 <__cxa_atexit@plt+0x7ca974> │ │ │ │ + b 7dc934 <__cxa_atexit@plt+0x7ca984> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7dc918 <__cxa_atexit@plt+0x7ca968> │ │ │ │ + ldr r7, [pc, #12] @ 7dc928 <__cxa_atexit@plt+0x7ca978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r5, #30260 @ 0x7634 │ │ │ │ + movteq r5, #30244 @ 0x7624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - beq 7dc960 <__cxa_atexit@plt+0x7ca9b0> │ │ │ │ + beq 7dc970 <__cxa_atexit@plt+0x7ca9c0> │ │ │ │ cmp r3, #5 │ │ │ │ - bne 7dc998 <__cxa_atexit@plt+0x7ca9e8> │ │ │ │ + bne 7dc9a8 <__cxa_atexit@plt+0x7ca9f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc9ac <__cxa_atexit@plt+0x7ca9fc> │ │ │ │ - ldr r7, [pc, #108] @ 7dc9c4 <__cxa_atexit@plt+0x7caa14> │ │ │ │ + bhi 7dc9bc <__cxa_atexit@plt+0x7caa0c> │ │ │ │ + ldr r7, [pc, #108] @ 7dc9d4 <__cxa_atexit@plt+0x7caa24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 7dc97c <__cxa_atexit@plt+0x7ca9cc> │ │ │ │ + b 7dc98c <__cxa_atexit@plt+0x7ca9dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dc9ac <__cxa_atexit@plt+0x7ca9fc> │ │ │ │ - ldr r7, [pc, #68] @ 7dc9bc <__cxa_atexit@plt+0x7caa0c> │ │ │ │ + bhi 7dc9bc <__cxa_atexit@plt+0x7caa0c> │ │ │ │ + ldr r7, [pc, #68] @ 7dc9cc <__cxa_atexit@plt+0x7caa1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #60] @ 7dc9c0 <__cxa_atexit@plt+0x7caa10> │ │ │ │ + ldr r3, [pc, #60] @ 7dc9d0 <__cxa_atexit@plt+0x7caa20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7dc9b8 <__cxa_atexit@plt+0x7caa08> │ │ │ │ + ldr r7, [pc, #24] @ 7dc9c8 <__cxa_atexit@plt+0x7caa18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #68, 10 @ 0x11000000 │ │ │ │ - cmneq r6, #200, 6 @ 0x20000003 │ │ │ │ - cmneq r6, #92, 10 @ 0x17000000 │ │ │ │ - cmneq r6, #228, 6 @ 0x90000003 │ │ │ │ - movteq r4, #31860 @ 0x7c74 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #52, 10 @ 0xd000000 │ │ │ │ + cmneq r6, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r6, #76, 10 @ 0x13000000 │ │ │ │ + cmneq r6, #212, 6 @ 0x50000003 │ │ │ │ + movteq r4, #31844 @ 0x7c64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dca04 <__cxa_atexit@plt+0x7caa54> │ │ │ │ - ldr r8, [pc, #36] @ 7dca0c <__cxa_atexit@plt+0x7caa5c> │ │ │ │ + bcc 7dca14 <__cxa_atexit@plt+0x7caa64> │ │ │ │ + ldr r8, [pc, #36] @ 7dca1c <__cxa_atexit@plt+0x7caa6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dca10 <__cxa_atexit@plt+0x7caa60> │ │ │ │ + ldr r3, [pc, #32] @ 7dca20 <__cxa_atexit@plt+0x7caa70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dca14 <__cxa_atexit@plt+0x7caa64> │ │ │ │ + ldr r7, [pc, #20] @ 7dca24 <__cxa_atexit@plt+0x7caa74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032323f1 │ │ │ │ - cmneq r6, #76, 4 @ 0xc0000004 │ │ │ │ - cmneq r6, #124, 4 @ 0xc0000007 │ │ │ │ - movteq r4, #31780 @ 0x7c24 │ │ │ │ + @ instruction: 0x032323e1 │ │ │ │ + cmneq r6, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq r6, #108, 4 @ 0xc0000006 │ │ │ │ + movteq r4, #31764 @ 0x7c14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dca54 <__cxa_atexit@plt+0x7caaa4> │ │ │ │ - ldr r8, [pc, #36] @ 7dca5c <__cxa_atexit@plt+0x7caaac> │ │ │ │ + bcc 7dca64 <__cxa_atexit@plt+0x7caab4> │ │ │ │ + ldr r8, [pc, #36] @ 7dca6c <__cxa_atexit@plt+0x7caabc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dca60 <__cxa_atexit@plt+0x7caab0> │ │ │ │ + ldr r3, [pc, #32] @ 7dca70 <__cxa_atexit@plt+0x7caac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dca64 <__cxa_atexit@plt+0x7caab4> │ │ │ │ + ldr r7, [pc, #20] @ 7dca74 <__cxa_atexit@plt+0x7caac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032323d5 │ │ │ │ - cmneq r6, #252, 2 @ 0x3f │ │ │ │ - cmneq r6, #44, 4 @ 0xc0000002 │ │ │ │ - movteq r4, #31700 @ 0x7bd4 │ │ │ │ + @ instruction: 0x032323c5 │ │ │ │ + cmneq r6, #236, 2 @ 0x3b │ │ │ │ + cmneq r6, #28, 4 @ 0xc0000001 │ │ │ │ + movteq r4, #31684 @ 0x7bc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcaa4 <__cxa_atexit@plt+0x7caaf4> │ │ │ │ - ldr r8, [pc, #36] @ 7dcaac <__cxa_atexit@plt+0x7caafc> │ │ │ │ + bcc 7dcab4 <__cxa_atexit@plt+0x7cab04> │ │ │ │ + ldr r8, [pc, #36] @ 7dcabc <__cxa_atexit@plt+0x7cab0c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dcab0 <__cxa_atexit@plt+0x7cab00> │ │ │ │ + ldr r3, [pc, #32] @ 7dcac0 <__cxa_atexit@plt+0x7cab10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dcab4 <__cxa_atexit@plt+0x7cab04> │ │ │ │ + ldr r7, [pc, #20] @ 7dcac4 <__cxa_atexit@plt+0x7cab14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032323ab │ │ │ │ - cmneq r6, #172, 2 @ 0x2b │ │ │ │ - cmneq r6, #220, 2 @ 0x37 │ │ │ │ - movteq r4, #31620 @ 0x7b84 │ │ │ │ + @ instruction: 0x0323239b │ │ │ │ + cmneq r6, #156, 2 @ 0x27 │ │ │ │ + cmneq r6, #204, 2 @ 0x33 │ │ │ │ + movteq r4, #31604 @ 0x7b74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcaf4 <__cxa_atexit@plt+0x7cab44> │ │ │ │ - ldr r8, [pc, #36] @ 7dcafc <__cxa_atexit@plt+0x7cab4c> │ │ │ │ + bcc 7dcb04 <__cxa_atexit@plt+0x7cab54> │ │ │ │ + ldr r8, [pc, #36] @ 7dcb0c <__cxa_atexit@plt+0x7cab5c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dcb00 <__cxa_atexit@plt+0x7cab50> │ │ │ │ + ldr r3, [pc, #32] @ 7dcb10 <__cxa_atexit@plt+0x7cab60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dcb04 <__cxa_atexit@plt+0x7cab54> │ │ │ │ + ldr r7, [pc, #20] @ 7dcb14 <__cxa_atexit@plt+0x7cab64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03232386 │ │ │ │ - cmneq r6, #92, 2 │ │ │ │ - cmneq r6, #140, 2 @ 0x23 │ │ │ │ - movteq r4, #32264 @ 0x7e08 │ │ │ │ + @ instruction: 0x03232376 │ │ │ │ + cmneq r6, #76, 2 │ │ │ │ + cmneq r6, #124, 2 │ │ │ │ + movteq r4, #32248 @ 0x7df8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcc00 <__cxa_atexit@plt+0x7cac50> │ │ │ │ + bcc 7dcc10 <__cxa_atexit@plt+0x7cac60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dcbf8 <__cxa_atexit@plt+0x7cac48> │ │ │ │ - ldr r1, [pc, #208] @ 7dcc08 <__cxa_atexit@plt+0x7cac58> │ │ │ │ + bhi 7dcc08 <__cxa_atexit@plt+0x7cac58> │ │ │ │ + ldr r1, [pc, #208] @ 7dcc18 <__cxa_atexit@plt+0x7cac68> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #204] @ 7dcc0c <__cxa_atexit@plt+0x7cac5c> │ │ │ │ + ldr r8, [pc, #204] @ 7dcc1c <__cxa_atexit@plt+0x7cac6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #200] @ 7dcc10 <__cxa_atexit@plt+0x7cac60> │ │ │ │ + ldr lr, [pc, #200] @ 7dcc20 <__cxa_atexit@plt+0x7cac70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #196] @ 7dcc14 <__cxa_atexit@plt+0x7cac64> │ │ │ │ + ldr r0, [pc, #196] @ 7dcc24 <__cxa_atexit@plt+0x7cac74> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #192] @ 7dcc18 <__cxa_atexit@plt+0x7cac68> │ │ │ │ + ldr r3, [pc, #192] @ 7dcc28 <__cxa_atexit@plt+0x7cac78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #184] @ 7dcc1c <__cxa_atexit@plt+0x7cac6c> │ │ │ │ + ldr r3, [pc, #184] @ 7dcc2c <__cxa_atexit@plt+0x7cac7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #168] @ 7dcc20 <__cxa_atexit@plt+0x7cac70> │ │ │ │ + ldr r3, [pc, #168] @ 7dcc30 <__cxa_atexit@plt+0x7cac80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #73 @ 0x49 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #81 @ 0x51 │ │ │ │ add r2, r2, #1280 @ 0x500 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r3, r3, #25 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 7dcc24 <__cxa_atexit@plt+0x7cac74> │ │ │ │ + ldr r2, [pc, #124] @ 7dcc34 <__cxa_atexit@plt+0x7cac84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2042633,152 +2042637,152 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 7dcc28 <__cxa_atexit@plt+0x7cac78> │ │ │ │ + ldr r7, [pc, #60] @ 7dcc38 <__cxa_atexit@plt+0x7cac88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 7dcc2c <__cxa_atexit@plt+0x7cac7c> │ │ │ │ + ldr r9, [pc, #56] @ 7dcc3c <__cxa_atexit@plt+0x7cac8c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #184, 4 @ 0x8000000b │ │ │ │ - cmneq r6, #204, 6 @ 0x30000003 │ │ │ │ - cmneq r6, #208, 2 @ 0x34 │ │ │ │ - cmneq r6, #148 @ 0x94 │ │ │ │ - cmneq r6, #72 @ 0x48 │ │ │ │ - cmneq r6, #68 @ 0x44 │ │ │ │ - movteq r4, #31244 @ 0x7a0c │ │ │ │ + cmneq r6, #168, 4 @ 0x8000000a │ │ │ │ + cmneq r6, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r6, #192, 2 @ 0x30 │ │ │ │ + cmneq r6, #132 @ 0x84 │ │ │ │ + cmneq r6, #56 @ 0x38 │ │ │ │ + cmneq r6, #52 @ 0x34 │ │ │ │ + movteq r4, #31228 @ 0x79fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcc6c <__cxa_atexit@plt+0x7cacbc> │ │ │ │ - ldr r8, [pc, #36] @ 7dcc74 <__cxa_atexit@plt+0x7cacc4> │ │ │ │ + bcc 7dcc7c <__cxa_atexit@plt+0x7caccc> │ │ │ │ + ldr r8, [pc, #36] @ 7dcc84 <__cxa_atexit@plt+0x7cacd4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dcc78 <__cxa_atexit@plt+0x7cacc8> │ │ │ │ + ldr r3, [pc, #32] @ 7dcc88 <__cxa_atexit@plt+0x7cacd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dcc7c <__cxa_atexit@plt+0x7caccc> │ │ │ │ + ldr r7, [pc, #20] @ 7dcc8c <__cxa_atexit@plt+0x7cacdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03232215 │ │ │ │ - cmneq r6, #228, 30 @ 0x390 │ │ │ │ - cmneq r6, #20 │ │ │ │ - movteq r4, #31164 @ 0x79bc │ │ │ │ + @ instruction: 0x03232205 │ │ │ │ + cmneq r6, #212, 30 @ 0x350 │ │ │ │ + cmneq r6, #4 │ │ │ │ + movteq r4, #31148 @ 0x79ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dccbc <__cxa_atexit@plt+0x7cad0c> │ │ │ │ - ldr r8, [pc, #36] @ 7dccc4 <__cxa_atexit@plt+0x7cad14> │ │ │ │ + bcc 7dcccc <__cxa_atexit@plt+0x7cad1c> │ │ │ │ + ldr r8, [pc, #36] @ 7dccd4 <__cxa_atexit@plt+0x7cad24> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dccc8 <__cxa_atexit@plt+0x7cad18> │ │ │ │ + ldr r3, [pc, #32] @ 7dccd8 <__cxa_atexit@plt+0x7cad28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dcccc <__cxa_atexit@plt+0x7cad1c> │ │ │ │ + ldr r7, [pc, #20] @ 7dccdc <__cxa_atexit@plt+0x7cad2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032321f9 │ │ │ │ - cmneq r6, #148, 30 @ 0x250 │ │ │ │ - cmneq r6, #196, 30 @ 0x310 │ │ │ │ - movteq r4, #31084 @ 0x796c │ │ │ │ + @ instruction: 0x032321e9 │ │ │ │ + cmneq r6, #132, 30 @ 0x210 │ │ │ │ + cmneq r6, #180, 30 @ 0x2d0 │ │ │ │ + movteq r4, #31068 @ 0x795c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcd0c <__cxa_atexit@plt+0x7cad5c> │ │ │ │ - ldr r8, [pc, #36] @ 7dcd14 <__cxa_atexit@plt+0x7cad64> │ │ │ │ + bcc 7dcd1c <__cxa_atexit@plt+0x7cad6c> │ │ │ │ + ldr r8, [pc, #36] @ 7dcd24 <__cxa_atexit@plt+0x7cad74> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dcd18 <__cxa_atexit@plt+0x7cad68> │ │ │ │ + ldr r3, [pc, #32] @ 7dcd28 <__cxa_atexit@plt+0x7cad78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dcd1c <__cxa_atexit@plt+0x7cad6c> │ │ │ │ + ldr r7, [pc, #20] @ 7dcd2c <__cxa_atexit@plt+0x7cad7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032321cf │ │ │ │ - cmneq r6, #68, 30 @ 0x110 │ │ │ │ - cmneq r6, #116, 30 @ 0x1d0 │ │ │ │ - movteq r4, #31004 @ 0x791c │ │ │ │ + @ instruction: 0x032321bf │ │ │ │ + cmneq r6, #52, 30 @ 0xd0 │ │ │ │ + cmneq r6, #100, 30 @ 0x190 │ │ │ │ + movteq r4, #30988 @ 0x790c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcd5c <__cxa_atexit@plt+0x7cadac> │ │ │ │ - ldr r8, [pc, #36] @ 7dcd64 <__cxa_atexit@plt+0x7cadb4> │ │ │ │ + bcc 7dcd6c <__cxa_atexit@plt+0x7cadbc> │ │ │ │ + ldr r8, [pc, #36] @ 7dcd74 <__cxa_atexit@plt+0x7cadc4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7dcd68 <__cxa_atexit@plt+0x7cadb8> │ │ │ │ + ldr r3, [pc, #32] @ 7dcd78 <__cxa_atexit@plt+0x7cadc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7dcd6c <__cxa_atexit@plt+0x7cadbc> │ │ │ │ + ldr r7, [pc, #20] @ 7dcd7c <__cxa_atexit@plt+0x7cadcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032321aa │ │ │ │ - cmneq r6, #244, 28 @ 0xf40 │ │ │ │ - cmneq r6, #36, 30 @ 0x90 │ │ │ │ - movteq r4, #31648 @ 0x7ba0 │ │ │ │ + @ instruction: 0x0323219a │ │ │ │ + cmneq r6, #228, 28 @ 0xe40 │ │ │ │ + cmneq r6, #20, 30 @ 0x50 │ │ │ │ + movteq r4, #31632 @ 0x7b90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dce68 <__cxa_atexit@plt+0x7caeb8> │ │ │ │ + bcc 7dce78 <__cxa_atexit@plt+0x7caec8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dce60 <__cxa_atexit@plt+0x7caeb0> │ │ │ │ - ldr r1, [pc, #208] @ 7dce70 <__cxa_atexit@plt+0x7caec0> │ │ │ │ + bhi 7dce70 <__cxa_atexit@plt+0x7caec0> │ │ │ │ + ldr r1, [pc, #208] @ 7dce80 <__cxa_atexit@plt+0x7caed0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #204] @ 7dce74 <__cxa_atexit@plt+0x7caec4> │ │ │ │ + ldr r8, [pc, #204] @ 7dce84 <__cxa_atexit@plt+0x7caed4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #200] @ 7dce78 <__cxa_atexit@plt+0x7caec8> │ │ │ │ + ldr lr, [pc, #200] @ 7dce88 <__cxa_atexit@plt+0x7caed8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #196] @ 7dce7c <__cxa_atexit@plt+0x7caecc> │ │ │ │ + ldr r0, [pc, #196] @ 7dce8c <__cxa_atexit@plt+0x7caedc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #192] @ 7dce80 <__cxa_atexit@plt+0x7caed0> │ │ │ │ + ldr r3, [pc, #192] @ 7dce90 <__cxa_atexit@plt+0x7caee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #184] @ 7dce84 <__cxa_atexit@plt+0x7caed4> │ │ │ │ + ldr r3, [pc, #184] @ 7dce94 <__cxa_atexit@plt+0x7caee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #168] @ 7dce88 <__cxa_atexit@plt+0x7caed8> │ │ │ │ + ldr r3, [pc, #168] @ 7dce98 <__cxa_atexit@plt+0x7caee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #105 @ 0x69 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, #1280 @ 0x500 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r3, r3, #57 @ 0x39 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 7dce8c <__cxa_atexit@plt+0x7caedc> │ │ │ │ + ldr r2, [pc, #124] @ 7dce9c <__cxa_atexit@plt+0x7caeec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2042787,5427 +2042791,5427 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 7dce90 <__cxa_atexit@plt+0x7caee0> │ │ │ │ + ldr r7, [pc, #60] @ 7dcea0 <__cxa_atexit@plt+0x7caef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 7dce94 <__cxa_atexit@plt+0x7caee4> │ │ │ │ + ldr r9, [pc, #56] @ 7dcea4 <__cxa_atexit@plt+0x7caef4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #80 @ 0x50 │ │ │ │ - cmneq r6, #100, 2 │ │ │ │ - cmneq r6, #104, 30 @ 0x1a0 │ │ │ │ - cmneq r6, #44, 28 @ 0x2c0 │ │ │ │ - cmneq r6, #224, 26 @ 0x3800 │ │ │ │ - cmneq r6, #220, 26 @ 0x3700 │ │ │ │ - movteq r4, #32232 @ 0x7de8 │ │ │ │ + cmneq r6, #64 @ 0x40 │ │ │ │ + cmneq r6, #84, 2 │ │ │ │ + cmneq r6, #88, 30 @ 0x160 │ │ │ │ + cmneq r6, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r6, #208, 26 @ 0x3400 │ │ │ │ + cmneq r6, #204, 26 @ 0x3300 │ │ │ │ + movteq r4, #32216 @ 0x7dd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dced4 <__cxa_atexit@plt+0x7caf24> │ │ │ │ - ldr r3, [pc, #36] @ 7dcedc <__cxa_atexit@plt+0x7caf2c> │ │ │ │ + bcc 7dcee4 <__cxa_atexit@plt+0x7caf34> │ │ │ │ + ldr r3, [pc, #36] @ 7dceec <__cxa_atexit@plt+0x7caf3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7dcee0 <__cxa_atexit@plt+0x7caf30> │ │ │ │ + ldr r7, [pc, #16] @ 7dcef0 <__cxa_atexit@plt+0x7caf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #132, 26 @ 0x2100 │ │ │ │ - cmneq r6, #24, 12 @ 0x1800000 │ │ │ │ - movteq r4, #32396 @ 0x7e8c │ │ │ │ + cmneq r6, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r6, #8, 12 @ 0x800000 │ │ │ │ + movteq r4, #32380 @ 0x7e7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcf4c <__cxa_atexit@plt+0x7caf9c> │ │ │ │ + bcc 7dcf5c <__cxa_atexit@plt+0x7cafac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dcf44 <__cxa_atexit@plt+0x7caf94> │ │ │ │ - ldr r3, [pc, #64] @ 7dcf54 <__cxa_atexit@plt+0x7cafa4> │ │ │ │ + bhi 7dcf54 <__cxa_atexit@plt+0x7cafa4> │ │ │ │ + ldr r3, [pc, #64] @ 7dcf64 <__cxa_atexit@plt+0x7cafb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7dcf58 <__cxa_atexit@plt+0x7cafa8> │ │ │ │ + ldr r2, [pc, #44] @ 7dcf68 <__cxa_atexit@plt+0x7cafb8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7dcf5c <__cxa_atexit@plt+0x7cafac> │ │ │ │ + ldr r7, [pc, #28] @ 7dcf6c <__cxa_atexit@plt+0x7cafbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40, 26 @ 0xa00 │ │ │ │ + cmneq r6, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r6, #20 │ │ │ │ - movteq r5, #29092 @ 0x71a4 │ │ │ │ + cmneq r6, #4 │ │ │ │ + movteq r5, #29076 @ 0x7194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dcf98 <__cxa_atexit@plt+0x7cafe8> │ │ │ │ - ldr r3, [pc, #32] @ 7dcfa0 <__cxa_atexit@plt+0x7caff0> │ │ │ │ + bcc 7dcfa8 <__cxa_atexit@plt+0x7caff8> │ │ │ │ + ldr r3, [pc, #32] @ 7dcfb0 <__cxa_atexit@plt+0x7cb000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7dcfa4 <__cxa_atexit@plt+0x7caff4> │ │ │ │ + ldr r7, [pc, #16] @ 7dcfb4 <__cxa_atexit@plt+0x7cb004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r6, #164, 22 @ 0x29000 │ │ │ │ - movteq r5, #29032 @ 0x7168 │ │ │ │ + cmneq r6, #172, 24 @ 0xac00 │ │ │ │ + cmneq r6, #148, 22 @ 0x25000 │ │ │ │ + movteq r5, #29016 @ 0x7158 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd00c <__cxa_atexit@plt+0x7cb05c> │ │ │ │ + bcc 7dd01c <__cxa_atexit@plt+0x7cb06c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd004 <__cxa_atexit@plt+0x7cb054> │ │ │ │ - ldr r3, [pc, #60] @ 7dd014 <__cxa_atexit@plt+0x7cb064> │ │ │ │ + bhi 7dd014 <__cxa_atexit@plt+0x7cb064> │ │ │ │ + ldr r3, [pc, #60] @ 7dd024 <__cxa_atexit@plt+0x7cb074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7dd018 <__cxa_atexit@plt+0x7cb068> │ │ │ │ + ldr r3, [pc, #44] @ 7dd028 <__cxa_atexit@plt+0x7cb078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7dd01c <__cxa_atexit@plt+0x7cb06c> │ │ │ │ + ldr r7, [pc, #28] @ 7dd02c <__cxa_atexit@plt+0x7cb07c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #100, 24 @ 0x6400 │ │ │ │ + cmneq r6, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #0, 10 │ │ │ │ - movteq r5, #28928 @ 0x7100 │ │ │ │ + cmneq r6, #240, 8 @ 0xf0000000 │ │ │ │ + movteq r5, #28912 @ 0x70f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd0a0 <__cxa_atexit@plt+0x7cb0f0> │ │ │ │ + bcc 7dd0b0 <__cxa_atexit@plt+0x7cb100> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd098 <__cxa_atexit@plt+0x7cb0e8> │ │ │ │ - ldr r3, [pc, #88] @ 7dd0a8 <__cxa_atexit@plt+0x7cb0f8> │ │ │ │ + bhi 7dd0a8 <__cxa_atexit@plt+0x7cb0f8> │ │ │ │ + ldr r3, [pc, #88] @ 7dd0b8 <__cxa_atexit@plt+0x7cb108> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7dd0ac <__cxa_atexit@plt+0x7cb0fc> │ │ │ │ + ldr r2, [pc, #84] @ 7dd0bc <__cxa_atexit@plt+0x7cb10c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7dd0b0 <__cxa_atexit@plt+0x7cb100> │ │ │ │ + ldr r1, [pc, #64] @ 7dd0c0 <__cxa_atexit@plt+0x7cb110> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7dd0b4 <__cxa_atexit@plt+0x7cb104> │ │ │ │ + ldr r7, [pc, #32] @ 7dd0c4 <__cxa_atexit@plt+0x7cb114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r6, #228, 22 @ 0x39000 │ │ │ │ + cmneq r6, #212, 22 @ 0x35000 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r6, #188, 28 @ 0xbc0 │ │ │ │ - movteq r4, #30940 @ 0x78dc │ │ │ │ + cmneq r6, #172, 28 @ 0xac0 │ │ │ │ + movteq r4, #30924 @ 0x78cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd0fc <__cxa_atexit@plt+0x7cb14c> │ │ │ │ - ldr r3, [pc, #44] @ 7dd104 <__cxa_atexit@plt+0x7cb154> │ │ │ │ + bcc 7dd10c <__cxa_atexit@plt+0x7cb15c> │ │ │ │ + ldr r3, [pc, #44] @ 7dd114 <__cxa_atexit@plt+0x7cb164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7dd108 <__cxa_atexit@plt+0x7cb158> │ │ │ │ + ldr r3, [pc, #32] @ 7dd118 <__cxa_atexit@plt+0x7cb168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7dd10c <__cxa_atexit@plt+0x7cb15c> │ │ │ │ + ldr r7, [pc, #20] @ 7dd11c <__cxa_atexit@plt+0x7cb16c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #100, 22 @ 0x19000 │ │ │ │ - cmneq r6, #136 @ 0x88 │ │ │ │ - cmneq r6, #32 │ │ │ │ + cmneq r6, #84, 22 @ 0x15000 │ │ │ │ + cmneq r6, #120 @ 0x78 │ │ │ │ + cmneq r6, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd154 <__cxa_atexit@plt+0x7cb1a4> │ │ │ │ - ldr r3, [pc, #48] @ 7dd15c <__cxa_atexit@plt+0x7cb1ac> │ │ │ │ + bcc 7dd164 <__cxa_atexit@plt+0x7cb1b4> │ │ │ │ + ldr r3, [pc, #48] @ 7dd16c <__cxa_atexit@plt+0x7cb1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7dd160 <__cxa_atexit@plt+0x7cb1b0> │ │ │ │ + ldr r2, [pc, #44] @ 7dd170 <__cxa_atexit@plt+0x7cb1c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dd14c <__cxa_atexit@plt+0x7cb19c> │ │ │ │ - b 7dd16c <__cxa_atexit@plt+0x7cb1bc> │ │ │ │ + beq 7dd15c <__cxa_atexit@plt+0x7cb1ac> │ │ │ │ + b 7dd17c <__cxa_atexit@plt+0x7cb1cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #8, 22 @ 0x2000 │ │ │ │ + cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd1cc <__cxa_atexit@plt+0x7cb21c> │ │ │ │ - ldr r3, [pc, #84] @ 7dd1d8 <__cxa_atexit@plt+0x7cb228> │ │ │ │ + bhi 7dd1dc <__cxa_atexit@plt+0x7cb22c> │ │ │ │ + ldr r3, [pc, #84] @ 7dd1e8 <__cxa_atexit@plt+0x7cb238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #68] @ 7dd1dc <__cxa_atexit@plt+0x7cb22c> │ │ │ │ + ldr r7, [pc, #68] @ 7dd1ec <__cxa_atexit@plt+0x7cb23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #60] @ 7dd1e0 <__cxa_atexit@plt+0x7cb230> │ │ │ │ + ldr r7, [pc, #60] @ 7dd1f0 <__cxa_atexit@plt+0x7cb240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 7dd1e4 <__cxa_atexit@plt+0x7cb234> │ │ │ │ + ldr r7, [pc, #48] @ 7dd1f4 <__cxa_atexit@plt+0x7cb244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #128, 30 @ 0x200 │ │ │ │ - cmneq r6, #148, 14 @ 0x2500000 │ │ │ │ - cmneq r6, #164, 22 @ 0x29000 │ │ │ │ - cmneq r6, #64, 30 @ 0x100 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #112, 30 @ 0x1c0 │ │ │ │ + cmneq r6, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r6, #148, 22 @ 0x25000 │ │ │ │ + cmneq r6, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd214 <__cxa_atexit@plt+0x7cb264> │ │ │ │ - ldr r3, [pc, #24] @ 7dd21c <__cxa_atexit@plt+0x7cb26c> │ │ │ │ + bcc 7dd224 <__cxa_atexit@plt+0x7cb274> │ │ │ │ + ldr r3, [pc, #24] @ 7dd22c <__cxa_atexit@plt+0x7cb27c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #56, 20 @ 0x38000 │ │ │ │ + cmneq r6, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd264 <__cxa_atexit@plt+0x7cb2b4> │ │ │ │ - ldr r3, [pc, #48] @ 7dd26c <__cxa_atexit@plt+0x7cb2bc> │ │ │ │ + bcc 7dd274 <__cxa_atexit@plt+0x7cb2c4> │ │ │ │ + ldr r3, [pc, #48] @ 7dd27c <__cxa_atexit@plt+0x7cb2cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7dd270 <__cxa_atexit@plt+0x7cb2c0> │ │ │ │ + ldr r2, [pc, #44] @ 7dd280 <__cxa_atexit@plt+0x7cb2d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dd25c <__cxa_atexit@plt+0x7cb2ac> │ │ │ │ - b 7dd27c <__cxa_atexit@plt+0x7cb2cc> │ │ │ │ + beq 7dd26c <__cxa_atexit@plt+0x7cb2bc> │ │ │ │ + b 7dd28c <__cxa_atexit@plt+0x7cb2dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq r6, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd2dc <__cxa_atexit@plt+0x7cb32c> │ │ │ │ - ldr r3, [pc, #84] @ 7dd2e8 <__cxa_atexit@plt+0x7cb338> │ │ │ │ + bhi 7dd2ec <__cxa_atexit@plt+0x7cb33c> │ │ │ │ + ldr r3, [pc, #84] @ 7dd2f8 <__cxa_atexit@plt+0x7cb348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #68] @ 7dd2ec <__cxa_atexit@plt+0x7cb33c> │ │ │ │ + ldr r7, [pc, #68] @ 7dd2fc <__cxa_atexit@plt+0x7cb34c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #60] @ 7dd2f0 <__cxa_atexit@plt+0x7cb340> │ │ │ │ + ldr r7, [pc, #60] @ 7dd300 <__cxa_atexit@plt+0x7cb350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #137 @ 0x89 │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 7dd2f4 <__cxa_atexit@plt+0x7cb344> │ │ │ │ + ldr r7, [pc, #48] @ 7dd304 <__cxa_atexit@plt+0x7cb354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #112, 28 @ 0x700 │ │ │ │ - cmneq r6, #132, 12 @ 0x8400000 │ │ │ │ - cmneq r6, #148, 20 @ 0x94000 │ │ │ │ - cmneq r6, #48, 28 @ 0x300 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #96, 28 @ 0x600 │ │ │ │ + cmneq r6, #116, 12 @ 0x7400000 │ │ │ │ + cmneq r6, #132, 20 @ 0x84000 │ │ │ │ + cmneq r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd324 <__cxa_atexit@plt+0x7cb374> │ │ │ │ - ldr r3, [pc, #24] @ 7dd32c <__cxa_atexit@plt+0x7cb37c> │ │ │ │ + bcc 7dd334 <__cxa_atexit@plt+0x7cb384> │ │ │ │ + ldr r3, [pc, #24] @ 7dd33c <__cxa_atexit@plt+0x7cb38c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40, 18 @ 0xa0000 │ │ │ │ - movteq r4, #29868 @ 0x74ac │ │ │ │ + cmneq r6, #24, 18 @ 0x60000 │ │ │ │ + movteq r4, #29852 @ 0x749c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd3ac <__cxa_atexit@plt+0x7cb3fc> │ │ │ │ + bcc 7dd3bc <__cxa_atexit@plt+0x7cb40c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd3a4 <__cxa_atexit@plt+0x7cb3f4> │ │ │ │ - ldr r3, [pc, #84] @ 7dd3b4 <__cxa_atexit@plt+0x7cb404> │ │ │ │ + bhi 7dd3b4 <__cxa_atexit@plt+0x7cb404> │ │ │ │ + ldr r3, [pc, #84] @ 7dd3c4 <__cxa_atexit@plt+0x7cb414> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7dd3b8 <__cxa_atexit@plt+0x7cb408> │ │ │ │ + ldr r2, [pc, #80] @ 7dd3c8 <__cxa_atexit@plt+0x7cb418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7dd3bc <__cxa_atexit@plt+0x7cb40c> │ │ │ │ + ldr r1, [pc, #60] @ 7dd3cc <__cxa_atexit@plt+0x7cb41c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7dd3c0 <__cxa_atexit@plt+0x7cb410> │ │ │ │ + ldr r7, [pc, #32] @ 7dd3d0 <__cxa_atexit@plt+0x7cb420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r6, #196, 16 @ 0xc40000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r6, #176, 16 @ 0xb00000 │ │ │ │ - movteq r4, #31976 @ 0x7ce8 │ │ │ │ + cmneq r6, #160, 16 @ 0xa00000 │ │ │ │ + movteq r4, #31960 @ 0x7cd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd414 <__cxa_atexit@plt+0x7cb464> │ │ │ │ - ldr r3, [pc, #56] @ 7dd41c <__cxa_atexit@plt+0x7cb46c> │ │ │ │ + bcc 7dd424 <__cxa_atexit@plt+0x7cb474> │ │ │ │ + ldr r3, [pc, #56] @ 7dd42c <__cxa_atexit@plt+0x7cb47c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7dd420 <__cxa_atexit@plt+0x7cb470> │ │ │ │ + ldr r7, [pc, #36] @ 7dd430 <__cxa_atexit@plt+0x7cb480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #28] @ 7dd424 <__cxa_atexit@plt+0x7cb474> │ │ │ │ + ldr r7, [pc, #28] @ 7dd434 <__cxa_atexit@plt+0x7cb484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [pc, #24] @ 7dd428 <__cxa_atexit@plt+0x7cb478> │ │ │ │ + ldr sl, [pc, #24] @ 7dd438 <__cxa_atexit@plt+0x7cb488> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #88, 16 @ 0x580000 │ │ │ │ - cmneq r6, #64, 18 @ 0x100000 │ │ │ │ - cmneq r6, #168, 4 @ 0x8000000a │ │ │ │ - cmneq r6, #176, 24 @ 0xb000 │ │ │ │ - movteq r4, #31904 @ 0x7ca0 │ │ │ │ + cmneq r6, #72, 16 @ 0x480000 │ │ │ │ + cmneq r6, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r6, #152, 4 @ 0x80000009 │ │ │ │ + cmneq r6, #160, 24 @ 0xa000 │ │ │ │ + movteq r4, #31888 @ 0x7c90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd4d0 <__cxa_atexit@plt+0x7cb520> │ │ │ │ + bcc 7dd4e0 <__cxa_atexit@plt+0x7cb530> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd4c8 <__cxa_atexit@plt+0x7cb518> │ │ │ │ - ldr r3, [pc, #124] @ 7dd4d8 <__cxa_atexit@plt+0x7cb528> │ │ │ │ + bhi 7dd4d8 <__cxa_atexit@plt+0x7cb528> │ │ │ │ + ldr r3, [pc, #124] @ 7dd4e8 <__cxa_atexit@plt+0x7cb538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #100] @ 7dd4dc <__cxa_atexit@plt+0x7cb52c> │ │ │ │ + ldr lr, [pc, #100] @ 7dd4ec <__cxa_atexit@plt+0x7cb53c> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #92] @ 7dd4e0 <__cxa_atexit@plt+0x7cb530> │ │ │ │ + ldr r0, [pc, #92] @ 7dd4f0 <__cxa_atexit@plt+0x7cb540> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r0, [pc, #84] @ 7dd4e4 <__cxa_atexit@plt+0x7cb534> │ │ │ │ + ldr r0, [pc, #84] @ 7dd4f4 <__cxa_atexit@plt+0x7cb544> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #16] │ │ │ │ - ldr r3, [pc, #64] @ 7dd4e8 <__cxa_atexit@plt+0x7cb538> │ │ │ │ + ldr r3, [pc, #64] @ 7dd4f8 <__cxa_atexit@plt+0x7cb548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 7dd4ec <__cxa_atexit@plt+0x7cb53c> │ │ │ │ + ldr r8, [pc, #40] @ 7dd4fc <__cxa_atexit@plt+0x7cb54c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #224, 14 @ 0x3800000 │ │ │ │ + cmneq r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq r6, #224, 14 @ 0x3800000 │ │ │ │ + cmneq r6, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - cmneq r6, #160, 16 @ 0xa00000 │ │ │ │ - cmneq r6, #224, 16 @ 0xe00000 │ │ │ │ - movteq r4, #31692 @ 0x7bcc │ │ │ │ + cmneq r6, #144, 16 @ 0x900000 │ │ │ │ + cmneq r6, #208, 16 @ 0xd00000 │ │ │ │ + movteq r4, #31676 @ 0x7bbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 7dd56c <__cxa_atexit@plt+0x7cb5bc> │ │ │ │ + bne 7dd57c <__cxa_atexit@plt+0x7cb5cc> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 7dd5b0 <__cxa_atexit@plt+0x7cb600> │ │ │ │ + bhi 7dd5c0 <__cxa_atexit@plt+0x7cb610> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r1, [pc, #168] @ 7dd5d4 <__cxa_atexit@plt+0x7cb624> │ │ │ │ + ldr r1, [pc, #168] @ 7dd5e4 <__cxa_atexit@plt+0x7cb634> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #164] @ 7dd5d8 <__cxa_atexit@plt+0x7cb628> │ │ │ │ + ldr r0, [pc, #164] @ 7dd5e8 <__cxa_atexit@plt+0x7cb638> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #144] @ 7dd5dc <__cxa_atexit@plt+0x7cb62c> │ │ │ │ + ldr r3, [pc, #144] @ 7dd5ec <__cxa_atexit@plt+0x7cb63c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 7dd5bc <__cxa_atexit@plt+0x7cb60c> │ │ │ │ - ldr r7, [pc, #72] @ 7dd5c8 <__cxa_atexit@plt+0x7cb618> │ │ │ │ + bhi 7dd5cc <__cxa_atexit@plt+0x7cb61c> │ │ │ │ + ldr r7, [pc, #72] @ 7dd5d8 <__cxa_atexit@plt+0x7cb628> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #68] @ 7dd5cc <__cxa_atexit@plt+0x7cb61c> │ │ │ │ + ldr r1, [pc, #68] @ 7dd5dc <__cxa_atexit@plt+0x7cb62c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #36] @ 7dd5d0 <__cxa_atexit@plt+0x7cb620> │ │ │ │ + ldr r7, [pc, #36] @ 7dd5e0 <__cxa_atexit@plt+0x7cb630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - cmneq r6, #164, 12 @ 0xa400000 │ │ │ │ + cmneq r6, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmneq r6, #24, 14 @ 0x600000 │ │ │ │ + cmneq r6, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd650 <__cxa_atexit@plt+0x7cb6a0> │ │ │ │ + bcc 7dd660 <__cxa_atexit@plt+0x7cb6b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd648 <__cxa_atexit@plt+0x7cb698> │ │ │ │ - ldr r3, [pc, #76] @ 7dd658 <__cxa_atexit@plt+0x7cb6a8> │ │ │ │ + bhi 7dd658 <__cxa_atexit@plt+0x7cb6a8> │ │ │ │ + ldr r3, [pc, #76] @ 7dd668 <__cxa_atexit@plt+0x7cb6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #68] @ 7dd65c <__cxa_atexit@plt+0x7cb6ac> │ │ │ │ + ldr r3, [pc, #68] @ 7dd66c <__cxa_atexit@plt+0x7cb6bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r1, [pc, #52] @ 7dd660 <__cxa_atexit@plt+0x7cb6b0> │ │ │ │ + ldr r1, [pc, #52] @ 7dd670 <__cxa_atexit@plt+0x7cb6c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r3, [pc, #44] @ 7dd664 <__cxa_atexit@plt+0x7cb6b4> │ │ │ │ + ldr r3, [pc, #44] @ 7dd674 <__cxa_atexit@plt+0x7cb6c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #48, 12 @ 0x3000000 │ │ │ │ - cmneq r6, #40, 14 @ 0xa00000 │ │ │ │ - cmneq r6, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r6, #44, 12 @ 0x2c00000 │ │ │ │ - movteq r4, #31288 @ 0x7a38 │ │ │ │ + cmneq r6, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r6, #24, 14 @ 0x600000 │ │ │ │ + cmneq r6, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r6, #28, 12 @ 0x1c00000 │ │ │ │ + movteq r4, #31272 @ 0x7a28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd6d8 <__cxa_atexit@plt+0x7cb728> │ │ │ │ + bcc 7dd6e8 <__cxa_atexit@plt+0x7cb738> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd6d0 <__cxa_atexit@plt+0x7cb720> │ │ │ │ - ldr r3, [pc, #72] @ 7dd6e0 <__cxa_atexit@plt+0x7cb730> │ │ │ │ + bhi 7dd6e0 <__cxa_atexit@plt+0x7cb730> │ │ │ │ + ldr r3, [pc, #72] @ 7dd6f0 <__cxa_atexit@plt+0x7cb740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7dd6e4 <__cxa_atexit@plt+0x7cb734> │ │ │ │ + ldr r7, [pc, #48] @ 7dd6f4 <__cxa_atexit@plt+0x7cb744> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7dd6e8 <__cxa_atexit@plt+0x7cb738> │ │ │ │ + ldr r7, [pc, #28] @ 7dd6f8 <__cxa_atexit@plt+0x7cb748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #164, 10 @ 0x29000000 │ │ │ │ + cmneq r6, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r6, #252, 10 @ 0x3f000000 │ │ │ │ - movteq r4, #29884 @ 0x74bc │ │ │ │ + cmneq r6, #236, 10 @ 0x3b000000 │ │ │ │ + movteq r4, #29868 @ 0x74ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd73c <__cxa_atexit@plt+0x7cb78c> │ │ │ │ - ldr r3, [pc, #56] @ 7dd744 <__cxa_atexit@plt+0x7cb794> │ │ │ │ + bcc 7dd74c <__cxa_atexit@plt+0x7cb79c> │ │ │ │ + ldr r3, [pc, #56] @ 7dd754 <__cxa_atexit@plt+0x7cb7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7dd748 <__cxa_atexit@plt+0x7cb798> │ │ │ │ + ldr r3, [pc, #48] @ 7dd758 <__cxa_atexit@plt+0x7cb7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7dd74c <__cxa_atexit@plt+0x7cb79c> │ │ │ │ + ldr r3, [pc, #36] @ 7dd75c <__cxa_atexit@plt+0x7cb7ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7dd750 <__cxa_atexit@plt+0x7cb7a0> │ │ │ │ + ldr r8, [pc, #24] @ 7dd760 <__cxa_atexit@plt+0x7cb7b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #48, 10 @ 0xc000000 │ │ │ │ - cmneq r6, #76, 10 @ 0x13000000 │ │ │ │ - cmneq r6, #32, 12 @ 0x2000000 │ │ │ │ - cmneq r6, #80, 12 @ 0x5000000 │ │ │ │ - movteq r4, #30976 @ 0x7900 │ │ │ │ + cmneq r6, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r6, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r6, #16, 12 @ 0x1000000 │ │ │ │ + cmneq r6, #64, 12 @ 0x4000000 │ │ │ │ + movteq r4, #30960 @ 0x78f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd7c0 <__cxa_atexit@plt+0x7cb810> │ │ │ │ + bcc 7dd7d0 <__cxa_atexit@plt+0x7cb820> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd7b8 <__cxa_atexit@plt+0x7cb808> │ │ │ │ - ldr r3, [pc, #68] @ 7dd7c8 <__cxa_atexit@plt+0x7cb818> │ │ │ │ + bhi 7dd7c8 <__cxa_atexit@plt+0x7cb818> │ │ │ │ + ldr r3, [pc, #68] @ 7dd7d8 <__cxa_atexit@plt+0x7cb828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r7, [pc, #52] @ 7dd7cc <__cxa_atexit@plt+0x7cb81c> │ │ │ │ + ldr r7, [pc, #52] @ 7dd7dc <__cxa_atexit@plt+0x7cb82c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7dd7d0 <__cxa_atexit@plt+0x7cb820> │ │ │ │ + ldr r7, [pc, #36] @ 7dd7e0 <__cxa_atexit@plt+0x7cb830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7dd7d4 <__cxa_atexit@plt+0x7cb824> │ │ │ │ + ldr r8, [pc, #32] @ 7dd7e4 <__cxa_atexit@plt+0x7cb834> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r6, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r6, #204, 30 @ 0x330 │ │ │ │ - cmneq r6, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq r6, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r6, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd824 <__cxa_atexit@plt+0x7cb874> │ │ │ │ - ldr r3, [pc, #56] @ 7dd82c <__cxa_atexit@plt+0x7cb87c> │ │ │ │ + bcc 7dd834 <__cxa_atexit@plt+0x7cb884> │ │ │ │ + ldr r3, [pc, #56] @ 7dd83c <__cxa_atexit@plt+0x7cb88c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7dd830 <__cxa_atexit@plt+0x7cb880> │ │ │ │ + ldr r2, [pc, #52] @ 7dd840 <__cxa_atexit@plt+0x7cb890> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dd81c <__cxa_atexit@plt+0x7cb86c> │ │ │ │ - b 7dd83c <__cxa_atexit@plt+0x7cb88c> │ │ │ │ + beq 7dd82c <__cxa_atexit@plt+0x7cb87c> │ │ │ │ + b 7dd84c <__cxa_atexit@plt+0x7cb89c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #64, 8 @ 0x40000000 │ │ │ │ + cmneq r6, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd894 <__cxa_atexit@plt+0x7cb8e4> │ │ │ │ + bhi 7dd8a4 <__cxa_atexit@plt+0x7cb8f4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #72] @ 7dd8a0 <__cxa_atexit@plt+0x7cb8f0> │ │ │ │ + ldr r2, [pc, #72] @ 7dd8b0 <__cxa_atexit@plt+0x7cb900> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #56] @ 7dd8a4 <__cxa_atexit@plt+0x7cb8f4> │ │ │ │ + ldr r7, [pc, #56] @ 7dd8b4 <__cxa_atexit@plt+0x7cb904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r7, [pc, #44] @ 7dd8a8 <__cxa_atexit@plt+0x7cb8f8> │ │ │ │ + ldr r7, [pc, #44] @ 7dd8b8 <__cxa_atexit@plt+0x7cb908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #172, 16 @ 0xac0000 │ │ │ │ - cmneq r6, #192 @ 0xc0 │ │ │ │ - cmneq r6, #120, 16 @ 0x780000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq r6, #176 @ 0xb0 │ │ │ │ + cmneq r6, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd8d8 <__cxa_atexit@plt+0x7cb928> │ │ │ │ - ldr r3, [pc, #24] @ 7dd8e0 <__cxa_atexit@plt+0x7cb930> │ │ │ │ + bcc 7dd8e8 <__cxa_atexit@plt+0x7cb938> │ │ │ │ + ldr r3, [pc, #24] @ 7dd8f0 <__cxa_atexit@plt+0x7cb940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #116, 6 @ 0xd0000001 │ │ │ │ - movteq r4, #30592 @ 0x7780 │ │ │ │ + cmneq r6, #100, 6 @ 0x90000001 │ │ │ │ + movteq r4, #30576 @ 0x7770 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dd96c <__cxa_atexit@plt+0x7cb9bc> │ │ │ │ + bcc 7dd97c <__cxa_atexit@plt+0x7cb9cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd964 <__cxa_atexit@plt+0x7cb9b4> │ │ │ │ - ldr lr, [pc, #92] @ 7dd974 <__cxa_atexit@plt+0x7cb9c4> │ │ │ │ + bhi 7dd974 <__cxa_atexit@plt+0x7cb9c4> │ │ │ │ + ldr lr, [pc, #92] @ 7dd984 <__cxa_atexit@plt+0x7cb9d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r3, r7, #7 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ - ldr r7, [pc, #76] @ 7dd978 <__cxa_atexit@plt+0x7cb9c8> │ │ │ │ + ldr r7, [pc, #76] @ 7dd988 <__cxa_atexit@plt+0x7cb9d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 7dd97c <__cxa_atexit@plt+0x7cb9cc> │ │ │ │ + ldr r7, [pc, #44] @ 7dd98c <__cxa_atexit@plt+0x7cb9dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 7dd980 <__cxa_atexit@plt+0x7cb9d0> │ │ │ │ + ldr r7, [pc, #36] @ 7dd990 <__cxa_atexit@plt+0x7cb9e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq r6, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r6, #164, 26 @ 0x2900 │ │ │ │ - movteq r3, #32344 @ 0x7e58 │ │ │ │ + cmneq r6, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r6, #148, 26 @ 0x2500 │ │ │ │ + movteq r3, #32328 @ 0x7e48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dd9e8 <__cxa_atexit@plt+0x7cba38> │ │ │ │ + bhi 7dd9f8 <__cxa_atexit@plt+0x7cba48> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7dd9f4 <__cxa_atexit@plt+0x7cba44> │ │ │ │ + ldr r1, [pc, #64] @ 7dda04 <__cxa_atexit@plt+0x7cba54> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 7dd9f8 <__cxa_atexit@plt+0x7cba48> │ │ │ │ + ldr r0, [pc, #60] @ 7dda08 <__cxa_atexit@plt+0x7cba58> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #24] @ 7dd9fc <__cxa_atexit@plt+0x7cba4c> │ │ │ │ + ldr r7, [pc, #24] @ 7dda0c <__cxa_atexit@plt+0x7cba5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r6, #108, 4 @ 0xc0000006 │ │ │ │ - movteq r4, #30156 @ 0x75cc │ │ │ │ + cmneq r6, #92, 4 @ 0xc0000005 │ │ │ │ + movteq r4, #30140 @ 0x75bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dda48 <__cxa_atexit@plt+0x7cba98> │ │ │ │ - ldr r3, [pc, #48] @ 7dda50 <__cxa_atexit@plt+0x7cbaa0> │ │ │ │ + bcc 7dda58 <__cxa_atexit@plt+0x7cbaa8> │ │ │ │ + ldr r3, [pc, #48] @ 7dda60 <__cxa_atexit@plt+0x7cbab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7dda54 <__cxa_atexit@plt+0x7cbaa4> │ │ │ │ + ldr r3, [pc, #36] @ 7dda64 <__cxa_atexit@plt+0x7cbab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r9, [pc, #24] @ 7dda58 <__cxa_atexit@plt+0x7cbaa8> │ │ │ │ + ldr r9, [pc, #24] @ 7dda68 <__cxa_atexit@plt+0x7cbab8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #28, 4 @ 0xc0000001 │ │ │ │ - cmneq r6, #228, 22 @ 0x39000 │ │ │ │ - cmneq r6, #128, 12 @ 0x8000000 │ │ │ │ - movteq r4, #30144 @ 0x75c0 │ │ │ │ + cmneq r6, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq r6, #212, 22 @ 0x35000 │ │ │ │ + cmneq r6, #112, 12 @ 0x7000000 │ │ │ │ + movteq r4, #30128 @ 0x75b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddaac <__cxa_atexit@plt+0x7cbafc> │ │ │ │ - ldr r3, [pc, #56] @ 7ddab4 <__cxa_atexit@plt+0x7cbb04> │ │ │ │ + bcc 7ddabc <__cxa_atexit@plt+0x7cbb0c> │ │ │ │ + ldr r3, [pc, #56] @ 7ddac4 <__cxa_atexit@plt+0x7cbb14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7ddab8 <__cxa_atexit@plt+0x7cbb08> │ │ │ │ + ldr r3, [pc, #48] @ 7ddac8 <__cxa_atexit@plt+0x7cbb18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7ddabc <__cxa_atexit@plt+0x7cbb0c> │ │ │ │ + ldr r3, [pc, #36] @ 7ddacc <__cxa_atexit@plt+0x7cbb1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7ddac0 <__cxa_atexit@plt+0x7cbb10> │ │ │ │ + ldr r8, [pc, #24] @ 7ddad0 <__cxa_atexit@plt+0x7cbb20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #192, 2 @ 0x30 │ │ │ │ - cmneq r6, #220, 2 @ 0x37 │ │ │ │ - cmneq r6, #176, 4 │ │ │ │ - cmneq r6, #200, 6 @ 0x20000003 │ │ │ │ + cmneq r6, #176, 2 @ 0x2c │ │ │ │ + cmneq r6, #204, 2 @ 0x33 │ │ │ │ + cmneq r6, #160, 4 │ │ │ │ + cmneq r6, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ b 1edf0c <__cxa_atexit@plt+0x1dbf5c> │ │ │ │ - movteq r4, #30036 @ 0x7554 │ │ │ │ + movteq r4, #30020 @ 0x7544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddb24 <__cxa_atexit@plt+0x7cbb74> │ │ │ │ - ldr r3, [pc, #56] @ 7ddb2c <__cxa_atexit@plt+0x7cbb7c> │ │ │ │ + bcc 7ddb34 <__cxa_atexit@plt+0x7cbb84> │ │ │ │ + ldr r3, [pc, #56] @ 7ddb3c <__cxa_atexit@plt+0x7cbb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7ddb30 <__cxa_atexit@plt+0x7cbb80> │ │ │ │ + ldr r2, [pc, #52] @ 7ddb40 <__cxa_atexit@plt+0x7cbb90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ddb1c <__cxa_atexit@plt+0x7cbb6c> │ │ │ │ - b 7ddb40 <__cxa_atexit@plt+0x7cbb90> │ │ │ │ + beq 7ddb2c <__cxa_atexit@plt+0x7cbb7c> │ │ │ │ + b 7ddb50 <__cxa_atexit@plt+0x7cbba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r6, #64, 2 │ │ │ │ - movteq r4, #29940 @ 0x74f4 │ │ │ │ + cmneq r6, #48, 2 │ │ │ │ + movteq r4, #29924 @ 0x74e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ddb94 <__cxa_atexit@plt+0x7cbbe4> │ │ │ │ + bhi 7ddba4 <__cxa_atexit@plt+0x7cbbf4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #68] @ 7ddba0 <__cxa_atexit@plt+0x7cbbf0> │ │ │ │ + ldr r2, [pc, #68] @ 7ddbb0 <__cxa_atexit@plt+0x7cbc00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 7ddba4 <__cxa_atexit@plt+0x7cbbf4> │ │ │ │ + ldr r1, [pc, #64] @ 7ddbb4 <__cxa_atexit@plt+0x7cbc04> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 7ddba8 <__cxa_atexit@plt+0x7cbbf8> │ │ │ │ + ldr r0, [pc, #60] @ 7ddbb8 <__cxa_atexit@plt+0x7cbc08> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ str r0, [r5, #-4]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 7ddbac <__cxa_atexit@plt+0x7cbbfc> │ │ │ │ + ldr r7, [pc, #28] @ 7ddbbc <__cxa_atexit@plt+0x7cbc0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r6, #192 @ 0xc0 │ │ │ │ + cmneq r6, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ddc08 <__cxa_atexit@plt+0x7cbc58> │ │ │ │ + bhi 7ddc18 <__cxa_atexit@plt+0x7cbc68> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r7, [pc, #52] @ 7ddc14 <__cxa_atexit@plt+0x7cbc64> │ │ │ │ + ldr r7, [pc, #52] @ 7ddc24 <__cxa_atexit@plt+0x7cbc74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r7, [pc, #40] @ 7ddc18 <__cxa_atexit@plt+0x7cbc68> │ │ │ │ + ldr r7, [pc, #40] @ 7ddc28 <__cxa_atexit@plt+0x7cbc78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #76, 26 @ 0x1300 │ │ │ │ - cmneq r6, #4, 10 @ 0x1000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #60, 26 @ 0xf00 │ │ │ │ + cmneq r6, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddc48 <__cxa_atexit@plt+0x7cbc98> │ │ │ │ - ldr r3, [pc, #24] @ 7ddc50 <__cxa_atexit@plt+0x7cbca0> │ │ │ │ + bcc 7ddc58 <__cxa_atexit@plt+0x7cbca8> │ │ │ │ + ldr r3, [pc, #24] @ 7ddc60 <__cxa_atexit@plt+0x7cbcb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4 │ │ │ │ - movteq r4, #29628 @ 0x73bc │ │ │ │ + cmneq r6, #244, 30 @ 0x3d0 │ │ │ │ + movteq r4, #29612 @ 0x73ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddc8c <__cxa_atexit@plt+0x7cbcdc> │ │ │ │ - ldr r3, [pc, #32] @ 7ddc94 <__cxa_atexit@plt+0x7cbce4> │ │ │ │ + bcc 7ddc9c <__cxa_atexit@plt+0x7cbcec> │ │ │ │ + ldr r3, [pc, #32] @ 7ddca4 <__cxa_atexit@plt+0x7cbcf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ddc98 <__cxa_atexit@plt+0x7cbce8> │ │ │ │ + ldr r7, [pc, #16] @ 7ddca8 <__cxa_atexit@plt+0x7cbcf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #200, 30 @ 0x320 │ │ │ │ - cmneq r6, #0, 14 │ │ │ │ - movteq r3, #32468 @ 0x7ed4 │ │ │ │ + cmneq r6, #184, 30 @ 0x2e0 │ │ │ │ + cmneq r6, #240, 12 @ 0xf000000 │ │ │ │ + movteq r3, #32452 @ 0x7ec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddcd4 <__cxa_atexit@plt+0x7cbd24> │ │ │ │ - ldr r3, [pc, #32] @ 7ddcdc <__cxa_atexit@plt+0x7cbd2c> │ │ │ │ + bcc 7ddce4 <__cxa_atexit@plt+0x7cbd34> │ │ │ │ + ldr r3, [pc, #32] @ 7ddcec <__cxa_atexit@plt+0x7cbd3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ddce0 <__cxa_atexit@plt+0x7cbd30> │ │ │ │ + ldr r7, [pc, #16] @ 7ddcf0 <__cxa_atexit@plt+0x7cbd40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #128, 30 @ 0x200 │ │ │ │ - cmneq r6, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r6, #112, 30 @ 0x1c0 │ │ │ │ + cmneq r6, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddd30 <__cxa_atexit@plt+0x7cbd80> │ │ │ │ - ldr r3, [pc, #56] @ 7ddd38 <__cxa_atexit@plt+0x7cbd88> │ │ │ │ + bcc 7ddd40 <__cxa_atexit@plt+0x7cbd90> │ │ │ │ + ldr r3, [pc, #56] @ 7ddd48 <__cxa_atexit@plt+0x7cbd98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7ddd3c <__cxa_atexit@plt+0x7cbd8c> │ │ │ │ + ldr r2, [pc, #52] @ 7ddd4c <__cxa_atexit@plt+0x7cbd9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ddd28 <__cxa_atexit@plt+0x7cbd78> │ │ │ │ - b 7ddd48 <__cxa_atexit@plt+0x7cbd98> │ │ │ │ + beq 7ddd38 <__cxa_atexit@plt+0x7cbd88> │ │ │ │ + b 7ddd58 <__cxa_atexit@plt+0x7cbda8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #52, 30 @ 0xd0 │ │ │ │ + cmneq r6, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dddac <__cxa_atexit@plt+0x7cbdfc> │ │ │ │ + bhi 7dddbc <__cxa_atexit@plt+0x7cbe0c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #80] @ 7dddb8 <__cxa_atexit@plt+0x7cbe08> │ │ │ │ + ldr r7, [pc, #80] @ 7dddc8 <__cxa_atexit@plt+0x7cbe18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r7, [pc, #68] @ 7dddbc <__cxa_atexit@plt+0x7cbe0c> │ │ │ │ + ldr r7, [pc, #68] @ 7dddcc <__cxa_atexit@plt+0x7cbe1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7dddc0 <__cxa_atexit@plt+0x7cbe10> │ │ │ │ + ldr r3, [pc, #60] @ 7dddd0 <__cxa_atexit@plt+0x7cbe20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #26 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #196, 22 @ 0x31000 │ │ │ │ - cmneq r6, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq r6, #196, 30 @ 0x310 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r6, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r6, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dddf0 <__cxa_atexit@plt+0x7cbe40> │ │ │ │ - ldr r3, [pc, #24] @ 7dddf8 <__cxa_atexit@plt+0x7cbe48> │ │ │ │ + bcc 7dde00 <__cxa_atexit@plt+0x7cbe50> │ │ │ │ + ldr r3, [pc, #24] @ 7dde08 <__cxa_atexit@plt+0x7cbe58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 28 @ 0x5c0 │ │ │ │ - movteq r3, #32172 @ 0x7dac │ │ │ │ + cmneq r6, #76, 28 @ 0x4c0 │ │ │ │ + movteq r3, #32156 @ 0x7d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dde4c <__cxa_atexit@plt+0x7cbe9c> │ │ │ │ - ldr r3, [pc, #56] @ 7dde54 <__cxa_atexit@plt+0x7cbea4> │ │ │ │ + bcc 7dde5c <__cxa_atexit@plt+0x7cbeac> │ │ │ │ + ldr r3, [pc, #56] @ 7dde64 <__cxa_atexit@plt+0x7cbeb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7dde58 <__cxa_atexit@plt+0x7cbea8> │ │ │ │ + ldr r3, [pc, #48] @ 7dde68 <__cxa_atexit@plt+0x7cbeb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7dde5c <__cxa_atexit@plt+0x7cbeac> │ │ │ │ + ldr r3, [pc, #36] @ 7dde6c <__cxa_atexit@plt+0x7cbebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7dde60 <__cxa_atexit@plt+0x7cbeb0> │ │ │ │ + ldr r8, [pc, #24] @ 7dde70 <__cxa_atexit@plt+0x7cbec0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #32, 28 @ 0x200 │ │ │ │ - cmneq r6, #60, 28 @ 0x3c0 │ │ │ │ - cmneq r6, #16, 30 @ 0x40 │ │ │ │ - cmneq r6, #64, 30 @ 0x100 │ │ │ │ - movteq r4, #29056 @ 0x7180 │ │ │ │ + cmneq r6, #16, 28 @ 0x100 │ │ │ │ + cmneq r6, #44, 28 @ 0x2c0 │ │ │ │ + cmneq r6, #0, 30 │ │ │ │ + cmneq r6, #48, 30 @ 0xc0 │ │ │ │ + movteq r4, #29040 @ 0x7170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddee8 <__cxa_atexit@plt+0x7cbf38> │ │ │ │ + bcc 7ddef8 <__cxa_atexit@plt+0x7cbf48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ddee0 <__cxa_atexit@plt+0x7cbf30> │ │ │ │ - ldr r2, [pc, #88] @ 7ddef0 <__cxa_atexit@plt+0x7cbf40> │ │ │ │ + bhi 7ddef0 <__cxa_atexit@plt+0x7cbf40> │ │ │ │ + ldr r2, [pc, #88] @ 7ddf00 <__cxa_atexit@plt+0x7cbf50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r7, [pc, #72] @ 7ddef4 <__cxa_atexit@plt+0x7cbf44> │ │ │ │ + ldr r7, [pc, #72] @ 7ddf04 <__cxa_atexit@plt+0x7cbf54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 7ddef8 <__cxa_atexit@plt+0x7cbf48> │ │ │ │ + ldr r7, [pc, #44] @ 7ddf08 <__cxa_atexit@plt+0x7cbf58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 7ddefc <__cxa_atexit@plt+0x7cbf4c> │ │ │ │ + ldr r7, [pc, #36] @ 7ddf0c <__cxa_atexit@plt+0x7cbf5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r6, #136, 26 @ 0x2200 │ │ │ │ - cmneq r6, #40, 16 @ 0x280000 │ │ │ │ - movteq r4, #28892 @ 0x70dc │ │ │ │ + cmneq r6, #120, 26 @ 0x1e00 │ │ │ │ + cmneq r6, #24, 16 @ 0x180000 │ │ │ │ + movteq r4, #28876 @ 0x70cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #4] @ 7ddf20 <__cxa_atexit@plt+0x7cbf70> │ │ │ │ + ldr r7, [pc, #4] @ 7ddf30 <__cxa_atexit@plt+0x7cbf80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r6, #244, 12 @ 0xf400000 │ │ │ │ - movteq r4, #28840 @ 0x70a8 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r6, #228, 12 @ 0xe400000 │ │ │ │ + movteq r4, #28824 @ 0x7098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddf6c <__cxa_atexit@plt+0x7cbfbc> │ │ │ │ - ldr r3, [pc, #48] @ 7ddf74 <__cxa_atexit@plt+0x7cbfc4> │ │ │ │ + bcc 7ddf7c <__cxa_atexit@plt+0x7cbfcc> │ │ │ │ + ldr r3, [pc, #48] @ 7ddf84 <__cxa_atexit@plt+0x7cbfd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7ddf78 <__cxa_atexit@plt+0x7cbfc8> │ │ │ │ + ldr r3, [pc, #36] @ 7ddf88 <__cxa_atexit@plt+0x7cbfd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r9, [pc, #24] @ 7ddf7c <__cxa_atexit@plt+0x7cbfcc> │ │ │ │ + ldr r9, [pc, #24] @ 7ddf8c <__cxa_atexit@plt+0x7cbfdc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #248, 24 @ 0xf800 │ │ │ │ - cmneq r6, #192, 12 @ 0xc000000 │ │ │ │ - cmneq r6, #92, 2 │ │ │ │ + cmneq r6, #232, 24 @ 0xe800 │ │ │ │ + cmneq r6, #176, 12 @ 0xb000000 │ │ │ │ + cmneq r6, #76, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ddfc4 <__cxa_atexit@plt+0x7cc014> │ │ │ │ - ldr r3, [pc, #48] @ 7ddfcc <__cxa_atexit@plt+0x7cc01c> │ │ │ │ + bcc 7ddfd4 <__cxa_atexit@plt+0x7cc024> │ │ │ │ + ldr r3, [pc, #48] @ 7ddfdc <__cxa_atexit@plt+0x7cc02c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7ddfd0 <__cxa_atexit@plt+0x7cc020> │ │ │ │ + ldr r2, [pc, #44] @ 7ddfe0 <__cxa_atexit@plt+0x7cc030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ddfbc <__cxa_atexit@plt+0x7cc00c> │ │ │ │ - b 7ddfdc <__cxa_atexit@plt+0x7cc02c> │ │ │ │ + beq 7ddfcc <__cxa_atexit@plt+0x7cc01c> │ │ │ │ + b 7ddfec <__cxa_atexit@plt+0x7cc03c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #152, 24 @ 0x9800 │ │ │ │ + cmneq r6, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de03c <__cxa_atexit@plt+0x7cc08c> │ │ │ │ - ldr r3, [pc, #84] @ 7de048 <__cxa_atexit@plt+0x7cc098> │ │ │ │ + bhi 7de04c <__cxa_atexit@plt+0x7cc09c> │ │ │ │ + ldr r3, [pc, #84] @ 7de058 <__cxa_atexit@plt+0x7cc0a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #68] @ 7de04c <__cxa_atexit@plt+0x7cc09c> │ │ │ │ + ldr r7, [pc, #68] @ 7de05c <__cxa_atexit@plt+0x7cc0ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #60] @ 7de050 <__cxa_atexit@plt+0x7cc0a0> │ │ │ │ + ldr r7, [pc, #60] @ 7de060 <__cxa_atexit@plt+0x7cc0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 7de054 <__cxa_atexit@plt+0x7cc0a4> │ │ │ │ + ldr r7, [pc, #48] @ 7de064 <__cxa_atexit@plt+0x7cc0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #16, 2 │ │ │ │ - cmneq r6, #36, 18 @ 0x90000 │ │ │ │ - cmneq r6, #52, 26 @ 0xd00 │ │ │ │ - cmneq r6, #208 @ 0xd0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #0, 2 │ │ │ │ + cmneq r6, #20, 18 @ 0x50000 │ │ │ │ + cmneq r6, #36, 26 @ 0x900 │ │ │ │ + cmneq r6, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de084 <__cxa_atexit@plt+0x7cc0d4> │ │ │ │ - ldr r3, [pc, #24] @ 7de08c <__cxa_atexit@plt+0x7cc0dc> │ │ │ │ + bcc 7de094 <__cxa_atexit@plt+0x7cc0e4> │ │ │ │ + ldr r3, [pc, #24] @ 7de09c <__cxa_atexit@plt+0x7cc0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #200, 22 @ 0x32000 │ │ │ │ + cmneq r6, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de0d4 <__cxa_atexit@plt+0x7cc124> │ │ │ │ - ldr r3, [pc, #48] @ 7de0dc <__cxa_atexit@plt+0x7cc12c> │ │ │ │ + bcc 7de0e4 <__cxa_atexit@plt+0x7cc134> │ │ │ │ + ldr r3, [pc, #48] @ 7de0ec <__cxa_atexit@plt+0x7cc13c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7de0e0 <__cxa_atexit@plt+0x7cc130> │ │ │ │ + ldr r2, [pc, #44] @ 7de0f0 <__cxa_atexit@plt+0x7cc140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7de0cc <__cxa_atexit@plt+0x7cc11c> │ │ │ │ - b 7de0ec <__cxa_atexit@plt+0x7cc13c> │ │ │ │ + beq 7de0dc <__cxa_atexit@plt+0x7cc12c> │ │ │ │ + b 7de0fc <__cxa_atexit@plt+0x7cc14c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #136, 22 @ 0x22000 │ │ │ │ + cmneq r6, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de14c <__cxa_atexit@plt+0x7cc19c> │ │ │ │ - ldr r3, [pc, #84] @ 7de158 <__cxa_atexit@plt+0x7cc1a8> │ │ │ │ + bhi 7de15c <__cxa_atexit@plt+0x7cc1ac> │ │ │ │ + ldr r3, [pc, #84] @ 7de168 <__cxa_atexit@plt+0x7cc1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #68] @ 7de15c <__cxa_atexit@plt+0x7cc1ac> │ │ │ │ + ldr r7, [pc, #68] @ 7de16c <__cxa_atexit@plt+0x7cc1bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #60] @ 7de160 <__cxa_atexit@plt+0x7cc1b0> │ │ │ │ + ldr r7, [pc, #60] @ 7de170 <__cxa_atexit@plt+0x7cc1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 7de164 <__cxa_atexit@plt+0x7cc1b4> │ │ │ │ + ldr r7, [pc, #48] @ 7de174 <__cxa_atexit@plt+0x7cc1c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #0 │ │ │ │ - cmneq r6, #20, 16 @ 0x140000 │ │ │ │ - cmneq r6, #36, 24 @ 0x2400 │ │ │ │ - cmneq r6, #192, 30 @ 0x300 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #240, 30 @ 0x3c0 │ │ │ │ + cmneq r6, #4, 16 @ 0x40000 │ │ │ │ + cmneq r6, #20, 24 @ 0x1400 │ │ │ │ + cmneq r6, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de194 <__cxa_atexit@plt+0x7cc1e4> │ │ │ │ - ldr r3, [pc, #24] @ 7de19c <__cxa_atexit@plt+0x7cc1ec> │ │ │ │ + bcc 7de1a4 <__cxa_atexit@plt+0x7cc1f4> │ │ │ │ + ldr r3, [pc, #24] @ 7de1ac <__cxa_atexit@plt+0x7cc1fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 20 @ 0xb8000 │ │ │ │ - movteq r3, #32220 @ 0x7ddc │ │ │ │ + cmneq r6, #168, 20 @ 0xa8000 │ │ │ │ + movteq r3, #32204 @ 0x7dcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de1d8 <__cxa_atexit@plt+0x7cc228> │ │ │ │ - ldr r3, [pc, #32] @ 7de1e0 <__cxa_atexit@plt+0x7cc230> │ │ │ │ + bcc 7de1e8 <__cxa_atexit@plt+0x7cc238> │ │ │ │ + ldr r3, [pc, #32] @ 7de1f0 <__cxa_atexit@plt+0x7cc240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7de1e4 <__cxa_atexit@plt+0x7cc234> │ │ │ │ + ldr r7, [pc, #16] @ 7de1f4 <__cxa_atexit@plt+0x7cc244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 20 @ 0x7c000 │ │ │ │ - cmneq r6, #88, 18 @ 0x160000 │ │ │ │ - movteq r3, #32160 @ 0x7da0 │ │ │ │ + cmneq r6, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r6, #72, 18 @ 0x120000 │ │ │ │ + movteq r3, #32144 @ 0x7d90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de254 <__cxa_atexit@plt+0x7cc2a4> │ │ │ │ + bcc 7de264 <__cxa_atexit@plt+0x7cc2b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de24c <__cxa_atexit@plt+0x7cc29c> │ │ │ │ - ldr r3, [pc, #68] @ 7de25c <__cxa_atexit@plt+0x7cc2ac> │ │ │ │ + bhi 7de25c <__cxa_atexit@plt+0x7cc2ac> │ │ │ │ + ldr r3, [pc, #68] @ 7de26c <__cxa_atexit@plt+0x7cc2bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 7de260 <__cxa_atexit@plt+0x7cc2b0> │ │ │ │ + ldr r3, [pc, #52] @ 7de270 <__cxa_atexit@plt+0x7cc2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7de264 <__cxa_atexit@plt+0x7cc2b4> │ │ │ │ + ldr r7, [pc, #36] @ 7de274 <__cxa_atexit@plt+0x7cc2c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7de268 <__cxa_atexit@plt+0x7cc2b8> │ │ │ │ + ldr r8, [pc, #32] @ 7de278 <__cxa_atexit@plt+0x7cc2c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 20 @ 0x24000 │ │ │ │ + cmneq r6, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #16, 20 @ 0x10000 │ │ │ │ - cmneq r6, #220, 30 @ 0x370 │ │ │ │ - movteq r3, #32048 @ 0x7d30 │ │ │ │ + cmneq r6, #0, 20 │ │ │ │ + cmneq r6, #204, 30 @ 0x330 │ │ │ │ + movteq r3, #32032 @ 0x7d20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de2d0 <__cxa_atexit@plt+0x7cc320> │ │ │ │ + bcc 7de2e0 <__cxa_atexit@plt+0x7cc330> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de2c8 <__cxa_atexit@plt+0x7cc318> │ │ │ │ - ldr r3, [pc, #60] @ 7de2d8 <__cxa_atexit@plt+0x7cc328> │ │ │ │ + bhi 7de2d8 <__cxa_atexit@plt+0x7cc328> │ │ │ │ + ldr r3, [pc, #60] @ 7de2e8 <__cxa_atexit@plt+0x7cc338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7de2dc <__cxa_atexit@plt+0x7cc32c> │ │ │ │ + ldr r3, [pc, #44] @ 7de2ec <__cxa_atexit@plt+0x7cc33c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7de2e0 <__cxa_atexit@plt+0x7cc330> │ │ │ │ + ldr r7, [pc, #28] @ 7de2f0 <__cxa_atexit@plt+0x7cc340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 18 @ 0x280000 │ │ │ │ + cmneq r6, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r6, #144, 24 @ 0x9000 │ │ │ │ - movteq r3, #31944 @ 0x7cc8 │ │ │ │ + cmneq r6, #128, 24 @ 0x8000 │ │ │ │ + movteq r3, #31928 @ 0x7cb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de34c <__cxa_atexit@plt+0x7cc39c> │ │ │ │ + bcc 7de35c <__cxa_atexit@plt+0x7cc3ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de344 <__cxa_atexit@plt+0x7cc394> │ │ │ │ - ldr r3, [pc, #64] @ 7de354 <__cxa_atexit@plt+0x7cc3a4> │ │ │ │ + bhi 7de354 <__cxa_atexit@plt+0x7cc3a4> │ │ │ │ + ldr r3, [pc, #64] @ 7de364 <__cxa_atexit@plt+0x7cc3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7de358 <__cxa_atexit@plt+0x7cc3a8> │ │ │ │ + ldr r3, [pc, #44] @ 7de368 <__cxa_atexit@plt+0x7cc3b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7de35c <__cxa_atexit@plt+0x7cc3ac> │ │ │ │ + ldr r7, [pc, #28] @ 7de36c <__cxa_atexit@plt+0x7cc3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40, 18 @ 0xa0000 │ │ │ │ + cmneq r6, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r6, #16, 24 @ 0x1000 │ │ │ │ - movteq r3, #31760 @ 0x7c10 │ │ │ │ + cmneq r6, #0, 24 │ │ │ │ + movteq r3, #31744 @ 0x7c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de398 <__cxa_atexit@plt+0x7cc3e8> │ │ │ │ - ldr r3, [pc, #32] @ 7de3a0 <__cxa_atexit@plt+0x7cc3f0> │ │ │ │ + bcc 7de3a8 <__cxa_atexit@plt+0x7cc3f8> │ │ │ │ + ldr r3, [pc, #32] @ 7de3b0 <__cxa_atexit@plt+0x7cc400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7de3a4 <__cxa_atexit@plt+0x7cc3f4> │ │ │ │ + ldr r7, [pc, #16] @ 7de3b4 <__cxa_atexit@plt+0x7cc404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 16 @ 0xbc0000 │ │ │ │ - cmneq r6, #164, 12 @ 0xa400000 │ │ │ │ - movteq r3, #31764 @ 0x7c14 │ │ │ │ + cmneq r6, #172, 16 @ 0xac0000 │ │ │ │ + cmneq r6, #148, 12 @ 0x9400000 │ │ │ │ + movteq r3, #31748 @ 0x7c04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de42c <__cxa_atexit@plt+0x7cc47c> │ │ │ │ + bcc 7de43c <__cxa_atexit@plt+0x7cc48c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de424 <__cxa_atexit@plt+0x7cc474> │ │ │ │ - ldr r3, [pc, #92] @ 7de434 <__cxa_atexit@plt+0x7cc484> │ │ │ │ + bhi 7de434 <__cxa_atexit@plt+0x7cc484> │ │ │ │ + ldr r3, [pc, #92] @ 7de444 <__cxa_atexit@plt+0x7cc494> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7de438 <__cxa_atexit@plt+0x7cc488> │ │ │ │ + ldr r2, [pc, #88] @ 7de448 <__cxa_atexit@plt+0x7cc498> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7de43c <__cxa_atexit@plt+0x7cc48c> │ │ │ │ + ldr r0, [pc, #64] @ 7de44c <__cxa_atexit@plt+0x7cc49c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7de440 <__cxa_atexit@plt+0x7cc490> │ │ │ │ + ldr r7, [pc, #32] @ 7de450 <__cxa_atexit@plt+0x7cc4a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r6, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq r6, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r6, #48, 22 @ 0xc000 │ │ │ │ + cmneq r6, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de4b4 <__cxa_atexit@plt+0x7cc504> │ │ │ │ + bcc 7de4c4 <__cxa_atexit@plt+0x7cc514> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de4ac <__cxa_atexit@plt+0x7cc4fc> │ │ │ │ - ldr r3, [pc, #76] @ 7de4bc <__cxa_atexit@plt+0x7cc50c> │ │ │ │ + bhi 7de4bc <__cxa_atexit@plt+0x7cc50c> │ │ │ │ + ldr r3, [pc, #76] @ 7de4cc <__cxa_atexit@plt+0x7cc51c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #68] @ 7de4c0 <__cxa_atexit@plt+0x7cc510> │ │ │ │ + ldr r3, [pc, #68] @ 7de4d0 <__cxa_atexit@plt+0x7cc520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #52] @ 7de4c4 <__cxa_atexit@plt+0x7cc514> │ │ │ │ + ldr r1, [pc, #52] @ 7de4d4 <__cxa_atexit@plt+0x7cc524> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r3, [pc, #44] @ 7de4c8 <__cxa_atexit@plt+0x7cc518> │ │ │ │ + ldr r3, [pc, #44] @ 7de4d8 <__cxa_atexit@plt+0x7cc528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #204, 14 @ 0x3300000 │ │ │ │ - cmneq r6, #192, 16 @ 0xc00000 │ │ │ │ - cmneq r6, #80, 20 @ 0x50000 │ │ │ │ - cmneq r6, #200, 14 @ 0x3200000 │ │ │ │ - movteq r3, #31368 @ 0x7a88 │ │ │ │ + cmneq r6, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq r6, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r6, #64, 20 @ 0x40000 │ │ │ │ + cmneq r6, #184, 14 @ 0x2e00000 │ │ │ │ + movteq r3, #31352 @ 0x7a78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de514 <__cxa_atexit@plt+0x7cc564> │ │ │ │ - ldr r3, [pc, #48] @ 7de51c <__cxa_atexit@plt+0x7cc56c> │ │ │ │ + bcc 7de524 <__cxa_atexit@plt+0x7cc574> │ │ │ │ + ldr r3, [pc, #48] @ 7de52c <__cxa_atexit@plt+0x7cc57c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7de520 <__cxa_atexit@plt+0x7cc570> │ │ │ │ + ldr r2, [pc, #44] @ 7de530 <__cxa_atexit@plt+0x7cc580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7de50c <__cxa_atexit@plt+0x7cc55c> │ │ │ │ - b 7de530 <__cxa_atexit@plt+0x7cc580> │ │ │ │ + beq 7de51c <__cxa_atexit@plt+0x7cc56c> │ │ │ │ + b 7de540 <__cxa_atexit@plt+0x7cc590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r6, #72, 14 @ 0x1200000 │ │ │ │ - movteq r3, #31280 @ 0x7a30 │ │ │ │ + cmneq r6, #56, 14 @ 0xe00000 │ │ │ │ + movteq r3, #31264 @ 0x7a20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de57c <__cxa_atexit@plt+0x7cc5cc> │ │ │ │ - ldr r3, [pc, #64] @ 7de588 <__cxa_atexit@plt+0x7cc5d8> │ │ │ │ + bhi 7de58c <__cxa_atexit@plt+0x7cc5dc> │ │ │ │ + ldr r3, [pc, #64] @ 7de598 <__cxa_atexit@plt+0x7cc5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1808 @ 0x710 │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ - ldr r1, [pc, #52] @ 7de58c <__cxa_atexit@plt+0x7cc5dc> │ │ │ │ + ldr r1, [pc, #52] @ 7de59c <__cxa_atexit@plt+0x7cc5ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7de590 <__cxa_atexit@plt+0x7cc5e0> │ │ │ │ + ldr r3, [pc, #36] @ 7de5a0 <__cxa_atexit@plt+0x7cc5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #28] @ 7de594 <__cxa_atexit@plt+0x7cc5e4> │ │ │ │ + ldr r8, [pc, #28] @ 7de5a4 <__cxa_atexit@plt+0x7cc5f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r6, #12, 18 @ 0x30000 │ │ │ │ - cmneq r6, #212, 12 @ 0xd400000 │ │ │ │ - cmneq r6, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r6, #252, 16 @ 0xfc0000 │ │ │ │ + cmneq r6, #196, 12 @ 0xc400000 │ │ │ │ + cmneq r6, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de5cc <__cxa_atexit@plt+0x7cc61c> │ │ │ │ + bhi 7de5dc <__cxa_atexit@plt+0x7cc62c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7de5d8 <__cxa_atexit@plt+0x7cc628> │ │ │ │ + ldr r2, [pc, #28] @ 7de5e8 <__cxa_atexit@plt+0x7cc638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #124, 6 @ 0xf0000001 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de608 <__cxa_atexit@plt+0x7cc658> │ │ │ │ - ldr r3, [pc, #24] @ 7de610 <__cxa_atexit@plt+0x7cc660> │ │ │ │ + bcc 7de618 <__cxa_atexit@plt+0x7cc668> │ │ │ │ + ldr r3, [pc, #24] @ 7de620 <__cxa_atexit@plt+0x7cc670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r6, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de658 <__cxa_atexit@plt+0x7cc6a8> │ │ │ │ - ldr r3, [pc, #48] @ 7de660 <__cxa_atexit@plt+0x7cc6b0> │ │ │ │ + bcc 7de668 <__cxa_atexit@plt+0x7cc6b8> │ │ │ │ + ldr r3, [pc, #48] @ 7de670 <__cxa_atexit@plt+0x7cc6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7de664 <__cxa_atexit@plt+0x7cc6b4> │ │ │ │ + ldr r2, [pc, #44] @ 7de674 <__cxa_atexit@plt+0x7cc6c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7de650 <__cxa_atexit@plt+0x7cc6a0> │ │ │ │ - b 7de670 <__cxa_atexit@plt+0x7cc6c0> │ │ │ │ + beq 7de660 <__cxa_atexit@plt+0x7cc6b0> │ │ │ │ + b 7de680 <__cxa_atexit@plt+0x7cc6d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r6, #4, 12 @ 0x400000 │ │ │ │ + cmneq r6, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de6b8 <__cxa_atexit@plt+0x7cc708> │ │ │ │ - ldr r3, [pc, #60] @ 7de6c4 <__cxa_atexit@plt+0x7cc714> │ │ │ │ + bhi 7de6c8 <__cxa_atexit@plt+0x7cc718> │ │ │ │ + ldr r3, [pc, #60] @ 7de6d4 <__cxa_atexit@plt+0x7cc724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #52] @ 7de6c8 <__cxa_atexit@plt+0x7cc718> │ │ │ │ + ldr r2, [pc, #52] @ 7de6d8 <__cxa_atexit@plt+0x7cc728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #44] @ 7de6cc <__cxa_atexit@plt+0x7cc71c> │ │ │ │ + ldr r1, [pc, #44] @ 7de6dc <__cxa_atexit@plt+0x7cc72c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #116, 20 @ 0x74000 │ │ │ │ - cmneq r6, #108, 20 @ 0x6c000 │ │ │ │ - cmneq r6, #140, 4 @ 0xc0000008 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #100, 20 @ 0x64000 │ │ │ │ + cmneq r6, #92, 20 @ 0x5c000 │ │ │ │ + cmneq r6, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de6fc <__cxa_atexit@plt+0x7cc74c> │ │ │ │ - ldr r3, [pc, #24] @ 7de704 <__cxa_atexit@plt+0x7cc754> │ │ │ │ + bcc 7de70c <__cxa_atexit@plt+0x7cc75c> │ │ │ │ + ldr r3, [pc, #24] @ 7de714 <__cxa_atexit@plt+0x7cc764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 10 @ 0x14000000 │ │ │ │ - movteq r3, #30784 @ 0x7840 │ │ │ │ + cmneq r6, #64, 10 @ 0x10000000 │ │ │ │ + movteq r3, #30768 @ 0x7830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de744 <__cxa_atexit@plt+0x7cc794> │ │ │ │ - ldr r3, [pc, #36] @ 7de74c <__cxa_atexit@plt+0x7cc79c> │ │ │ │ + bcc 7de754 <__cxa_atexit@plt+0x7cc7a4> │ │ │ │ + ldr r3, [pc, #36] @ 7de75c <__cxa_atexit@plt+0x7cc7ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7de750 <__cxa_atexit@plt+0x7cc7a0> │ │ │ │ + ldr r7, [pc, #16] @ 7de760 <__cxa_atexit@plt+0x7cc7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #20, 10 @ 0x5000000 │ │ │ │ - cmneq r6, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r6, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r6, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de7c4 <__cxa_atexit@plt+0x7cc814> │ │ │ │ + bcc 7de7d4 <__cxa_atexit@plt+0x7cc824> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de7bc <__cxa_atexit@plt+0x7cc80c> │ │ │ │ - ldr r3, [pc, #76] @ 7de7cc <__cxa_atexit@plt+0x7cc81c> │ │ │ │ + bhi 7de7cc <__cxa_atexit@plt+0x7cc81c> │ │ │ │ + ldr r3, [pc, #76] @ 7de7dc <__cxa_atexit@plt+0x7cc82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #68] @ 7de7d0 <__cxa_atexit@plt+0x7cc820> │ │ │ │ + ldr r3, [pc, #68] @ 7de7e0 <__cxa_atexit@plt+0x7cc830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #52] @ 7de7d4 <__cxa_atexit@plt+0x7cc824> │ │ │ │ + ldr r1, [pc, #52] @ 7de7e4 <__cxa_atexit@plt+0x7cc834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r3, [pc, #44] @ 7de7d8 <__cxa_atexit@plt+0x7cc828> │ │ │ │ + ldr r3, [pc, #44] @ 7de7e8 <__cxa_atexit@plt+0x7cc838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 8 @ 0xbc000000 │ │ │ │ - cmneq r6, #176, 10 @ 0x2c000000 │ │ │ │ - cmneq r6, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r6, #184, 8 @ 0xb8000000 │ │ │ │ - movteq r3, #30560 @ 0x7760 │ │ │ │ + cmneq r6, #172, 8 @ 0xac000000 │ │ │ │ + cmneq r6, #160, 10 @ 0x28000000 │ │ │ │ + cmneq r6, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r6, #168, 8 @ 0xa8000000 │ │ │ │ + movteq r3, #30544 @ 0x7750 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de84c <__cxa_atexit@plt+0x7cc89c> │ │ │ │ + bcc 7de85c <__cxa_atexit@plt+0x7cc8ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de844 <__cxa_atexit@plt+0x7cc894> │ │ │ │ - ldr r3, [pc, #72] @ 7de854 <__cxa_atexit@plt+0x7cc8a4> │ │ │ │ + bhi 7de854 <__cxa_atexit@plt+0x7cc8a4> │ │ │ │ + ldr r3, [pc, #72] @ 7de864 <__cxa_atexit@plt+0x7cc8b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7de858 <__cxa_atexit@plt+0x7cc8a8> │ │ │ │ + ldr r7, [pc, #48] @ 7de868 <__cxa_atexit@plt+0x7cc8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7de85c <__cxa_atexit@plt+0x7cc8ac> │ │ │ │ + ldr r7, [pc, #28] @ 7de86c <__cxa_atexit@plt+0x7cc8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r6, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r6, #84, 8 @ 0x54000000 │ │ │ │ - movteq r3, #30928 @ 0x78d0 │ │ │ │ + cmneq r6, #68, 8 @ 0x44000000 │ │ │ │ + movteq r3, #30912 @ 0x78c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7de918 <__cxa_atexit@plt+0x7cc968> │ │ │ │ + bcc 7de928 <__cxa_atexit@plt+0x7cc978> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7de910 <__cxa_atexit@plt+0x7cc960> │ │ │ │ + bhi 7de920 <__cxa_atexit@plt+0x7cc970> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ add lr, r7, #19 │ │ │ │ ldm lr, {r0, sl, ip, lr} │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [pc, #108] @ 7de920 <__cxa_atexit@plt+0x7cc970> │ │ │ │ + ldr r7, [pc, #108] @ 7de930 <__cxa_atexit@plt+0x7cc980> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #32] │ │ │ │ str lr, [r5, #28] │ │ │ │ str r2, [r5, #24] │ │ │ │ - ldr r7, [pc, #76] @ 7de924 <__cxa_atexit@plt+0x7cc974> │ │ │ │ + ldr r7, [pc, #76] @ 7de934 <__cxa_atexit@plt+0x7cc984> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str ip, [r5, #20] │ │ │ │ str r9, [r5, #16] │ │ │ │ str sl, [r5, #12] │ │ │ │ str fp, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 7de928 <__cxa_atexit@plt+0x7cc978> │ │ │ │ + ldr r7, [pc, #36] @ 7de938 <__cxa_atexit@plt+0x7cc988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe750 │ │ │ │ - cmneq r6, #4, 4 @ 0x40000000 │ │ │ │ - movteq r3, #30644 @ 0x77b4 │ │ │ │ + cmneq r6, #244, 2 @ 0x3d │ │ │ │ + movteq r3, #30628 @ 0x77a4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 7de9b8 <__cxa_atexit@plt+0x7cca08> │ │ │ │ + beq 7de9c8 <__cxa_atexit@plt+0x7cca18> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr ip, [r5, #28] │ │ │ │ cmp r0, #3 │ │ │ │ - bne 7de9e4 <__cxa_atexit@plt+0x7cca34> │ │ │ │ + bne 7de9f4 <__cxa_atexit@plt+0x7cca44> │ │ │ │ bic r0, r3, #3 │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r1, #3 │ │ │ │ - bne 7dea40 <__cxa_atexit@plt+0x7cca90> │ │ │ │ + bne 7dea50 <__cxa_atexit@plt+0x7ccaa0> │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7deab8 <__cxa_atexit@plt+0x7ccb08> │ │ │ │ - ldr r0, [pc, #336] @ 7deae0 <__cxa_atexit@plt+0x7ccb30> │ │ │ │ + bhi 7deac8 <__cxa_atexit@plt+0x7ccb18> │ │ │ │ + ldr r0, [pc, #336] @ 7deaf0 <__cxa_atexit@plt+0x7ccb40> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #332] @ 7deae4 <__cxa_atexit@plt+0x7ccb34> │ │ │ │ + ldr r1, [pc, #332] @ 7deaf4 <__cxa_atexit@plt+0x7ccb44> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7, ip} │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - b 7dea30 <__cxa_atexit@plt+0x7cca80> │ │ │ │ + b 7dea40 <__cxa_atexit@plt+0x7cca90> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 7dea98 <__cxa_atexit@plt+0x7ccae8> │ │ │ │ - ldr r2, [pc, #264] @ 7dead8 <__cxa_atexit@plt+0x7ccb28> │ │ │ │ + beq 7deaa8 <__cxa_atexit@plt+0x7ccaf8> │ │ │ │ + ldr r2, [pc, #264] @ 7deae8 <__cxa_atexit@plt+0x7ccb38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7deab0 <__cxa_atexit@plt+0x7ccb00> │ │ │ │ - b 7ded00 <__cxa_atexit@plt+0x7ccd50> │ │ │ │ + beq 7deac0 <__cxa_atexit@plt+0x7ccb10> │ │ │ │ + b 7ded10 <__cxa_atexit@plt+0x7ccd60> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7deac0 <__cxa_atexit@plt+0x7ccb10> │ │ │ │ + bhi 7dead0 <__cxa_atexit@plt+0x7ccb20> │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #204] @ 7dead0 <__cxa_atexit@plt+0x7ccb20> │ │ │ │ + ldr r9, [pc, #204] @ 7deae0 <__cxa_atexit@plt+0x7ccb30> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #200] @ 7dead4 <__cxa_atexit@plt+0x7ccb24> │ │ │ │ + ldr sl, [pc, #200] @ 7deae4 <__cxa_atexit@plt+0x7ccb34> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r2, r7, ip} │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #172] @ 7deae8 <__cxa_atexit@plt+0x7ccb38> │ │ │ │ + ldr r7, [pc, #172] @ 7deaf8 <__cxa_atexit@plt+0x7ccb48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7deab8 <__cxa_atexit@plt+0x7ccb08> │ │ │ │ + bhi 7deac8 <__cxa_atexit@plt+0x7ccb18> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #148] @ 7deaec <__cxa_atexit@plt+0x7ccb3c> │ │ │ │ + ldr r0, [pc, #148] @ 7deafc <__cxa_atexit@plt+0x7ccb4c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #144] @ 7deaf0 <__cxa_atexit@plt+0x7ccb40> │ │ │ │ + ldr lr, [pc, #144] @ 7deb00 <__cxa_atexit@plt+0x7ccb50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #140] @ 7deaf4 <__cxa_atexit@plt+0x7ccb44> │ │ │ │ + ldr sl, [pc, #140] @ 7deb04 <__cxa_atexit@plt+0x7ccb54> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-32]! @ 0xffffffe0 │ │ │ │ str sl, [r5, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 7deaf8 <__cxa_atexit@plt+0x7ccb48> │ │ │ │ + ldr r7, [pc, #100] @ 7deb08 <__cxa_atexit@plt+0x7ccb58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #60] @ 7deadc <__cxa_atexit@plt+0x7ccb2c> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #60] @ 7deaec <__cxa_atexit@plt+0x7ccb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7deab0 <__cxa_atexit@plt+0x7ccb00> │ │ │ │ - b 7debac <__cxa_atexit@plt+0x7ccbfc> │ │ │ │ + beq 7deac0 <__cxa_atexit@plt+0x7ccb10> │ │ │ │ + b 7debbc <__cxa_atexit@plt+0x7ccc0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ - b 7deac4 <__cxa_atexit@plt+0x7ccb14> │ │ │ │ + b 7dead4 <__cxa_atexit@plt+0x7ccb24> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ @ instruction: 0xffffea28 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - cmneq r6, #20, 4 @ 0x40000001 │ │ │ │ + cmneq r6, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r6, #248, 4 @ 0x8000000f │ │ │ │ - movteq r3, #29796 @ 0x7464 │ │ │ │ + cmneq r6, #232, 4 @ 0x8000000e │ │ │ │ + movteq r3, #29780 @ 0x7454 │ │ │ │ andeq r6, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 7deb40 <__cxa_atexit@plt+0x7ccb90> │ │ │ │ + bne 7deb50 <__cxa_atexit@plt+0x7ccba0> │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 7deb80 <__cxa_atexit@plt+0x7ccbd0> │ │ │ │ - ldr r7, [pc, #100] @ 7deb98 <__cxa_atexit@plt+0x7ccbe8> │ │ │ │ + bhi 7deb90 <__cxa_atexit@plt+0x7ccbe0> │ │ │ │ + ldr r7, [pc, #100] @ 7deba8 <__cxa_atexit@plt+0x7ccbf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #96] @ 7deb9c <__cxa_atexit@plt+0x7ccbec> │ │ │ │ + ldr r1, [pc, #96] @ 7debac <__cxa_atexit@plt+0x7ccbfc> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7deb58 <__cxa_atexit@plt+0x7ccba8> │ │ │ │ + b 7deb68 <__cxa_atexit@plt+0x7ccbb8> │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 7deb80 <__cxa_atexit@plt+0x7ccbd0> │ │ │ │ - ldr r7, [pc, #60] @ 7deb8c <__cxa_atexit@plt+0x7ccbdc> │ │ │ │ + bhi 7deb90 <__cxa_atexit@plt+0x7ccbe0> │ │ │ │ + ldr r7, [pc, #60] @ 7deb9c <__cxa_atexit@plt+0x7ccbec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #56] @ 7deb90 <__cxa_atexit@plt+0x7ccbe0> │ │ │ │ + ldr r1, [pc, #56] @ 7deba0 <__cxa_atexit@plt+0x7ccbf0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #24] @ 7deb94 <__cxa_atexit@plt+0x7ccbe4> │ │ │ │ + ldr r7, [pc, #24] @ 7deba4 <__cxa_atexit@plt+0x7ccbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - cmneq r6, #212 @ 0xd4 │ │ │ │ + cmneq r6, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - movteq r2, #31804 @ 0x7c3c │ │ │ │ + movteq r2, #31788 @ 0x7c2c │ │ │ │ andeq r6, r0, sl, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7debd4 <__cxa_atexit@plt+0x7ccc24> │ │ │ │ - ldr r3, [pc, #120] @ 7dec38 <__cxa_atexit@plt+0x7ccc88> │ │ │ │ + bne 7debe4 <__cxa_atexit@plt+0x7ccc34> │ │ │ │ + ldr r3, [pc, #120] @ 7dec48 <__cxa_atexit@plt+0x7ccc98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dec24 <__cxa_atexit@plt+0x7ccc74> │ │ │ │ - b 7dec54 <__cxa_atexit@plt+0x7ccca4> │ │ │ │ + beq 7dec34 <__cxa_atexit@plt+0x7ccc84> │ │ │ │ + b 7dec64 <__cxa_atexit@plt+0x7cccb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dec2c <__cxa_atexit@plt+0x7ccc7c> │ │ │ │ + bhi 7dec3c <__cxa_atexit@plt+0x7ccc8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 7dec3c <__cxa_atexit@plt+0x7ccc8c> │ │ │ │ + ldr r2, [pc, #72] @ 7dec4c <__cxa_atexit@plt+0x7ccc9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 7dec40 <__cxa_atexit@plt+0x7ccc90> │ │ │ │ + ldr r1, [pc, #68] @ 7dec50 <__cxa_atexit@plt+0x7ccca0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #36] @ 7dec44 <__cxa_atexit@plt+0x7ccc94> │ │ │ │ + ldr r7, [pc, #36] @ 7dec54 <__cxa_atexit@plt+0x7ccca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - cmneq r6, #48 @ 0x30 │ │ │ │ - movteq r2, #31636 @ 0x7b94 │ │ │ │ + cmneq r6, #32 │ │ │ │ + movteq r2, #31620 @ 0x7b84 │ │ │ │ andeq r6, r0, sl, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7dec84 <__cxa_atexit@plt+0x7cccd4> │ │ │ │ + bne 7dec94 <__cxa_atexit@plt+0x7ccce4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #116] @ 7dece0 <__cxa_atexit@plt+0x7ccd30> │ │ │ │ + ldr r3, [pc, #116] @ 7decf0 <__cxa_atexit@plt+0x7ccd40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #108] @ 7dece4 <__cxa_atexit@plt+0x7ccd34> │ │ │ │ + ldr r3, [pc, #108] @ 7decf4 <__cxa_atexit@plt+0x7ccd44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7decd4 <__cxa_atexit@plt+0x7ccd24> │ │ │ │ + bhi 7dece4 <__cxa_atexit@plt+0x7ccd34> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #68] @ 7dece8 <__cxa_atexit@plt+0x7ccd38> │ │ │ │ + ldr r2, [pc, #68] @ 7decf8 <__cxa_atexit@plt+0x7ccd48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 7decec <__cxa_atexit@plt+0x7ccd3c> │ │ │ │ + ldr r1, [pc, #64] @ 7decfc <__cxa_atexit@plt+0x7ccd4c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #32] @ 7decf0 <__cxa_atexit@plt+0x7ccd40> │ │ │ │ + ldr r7, [pc, #32] @ 7ded00 <__cxa_atexit@plt+0x7ccd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #212, 30 @ 0x350 │ │ │ │ - cmneq r6, #220, 30 @ 0x370 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #196, 30 @ 0x310 │ │ │ │ + cmneq r6, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ - cmneq r6, #128, 30 @ 0x200 │ │ │ │ - movteq r3, #29592 @ 0x7398 │ │ │ │ + cmneq r6, #112, 30 @ 0x1c0 │ │ │ │ + movteq r3, #29576 @ 0x7388 │ │ │ │ andeq r1, r0, fp, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ded28 <__cxa_atexit@plt+0x7ccd78> │ │ │ │ - ldr r3, [pc, #36] @ 7ded38 <__cxa_atexit@plt+0x7ccd88> │ │ │ │ + bne 7ded38 <__cxa_atexit@plt+0x7ccd88> │ │ │ │ + ldr r3, [pc, #36] @ 7ded48 <__cxa_atexit@plt+0x7ccd98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ded30 <__cxa_atexit@plt+0x7ccd80> │ │ │ │ - b 7ded48 <__cxa_atexit@plt+0x7ccd98> │ │ │ │ + beq 7ded40 <__cxa_atexit@plt+0x7ccd90> │ │ │ │ + b 7ded58 <__cxa_atexit@plt+0x7ccda8> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7defc4 <__cxa_atexit@plt+0x7cd014> │ │ │ │ + b 7defd4 <__cxa_atexit@plt+0x7cd024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq r3, #29520 @ 0x7350 │ │ │ │ + movteq r3, #29504 @ 0x7340 │ │ │ │ andeq r1, r0, fp, lsl #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7deda4 <__cxa_atexit@plt+0x7ccdf4> │ │ │ │ + bne 7dedb4 <__cxa_atexit@plt+0x7cce04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dedac <__cxa_atexit@plt+0x7ccdfc> │ │ │ │ + bhi 7dedbc <__cxa_atexit@plt+0x7cce0c> │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #72] @ 7dedb8 <__cxa_atexit@plt+0x7cce08> │ │ │ │ + ldr r2, [pc, #72] @ 7dedc8 <__cxa_atexit@plt+0x7cce18> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #500 @ 0x1f4 │ │ │ │ - ldr r0, [pc, #64] @ 7dedbc <__cxa_atexit@plt+0x7cce0c> │ │ │ │ + ldr r0, [pc, #64] @ 7dedcc <__cxa_atexit@plt+0x7cce1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ sub r1, r6, #3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #44] @ 7dedc0 <__cxa_atexit@plt+0x7cce10> │ │ │ │ + ldr r3, [pc, #44] @ 7dedd0 <__cxa_atexit@plt+0x7cce20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #36] @ 7dedc4 <__cxa_atexit@plt+0x7cce14> │ │ │ │ + ldr r8, [pc, #36] @ 7dedd4 <__cxa_atexit@plt+0x7cce24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7defc4 <__cxa_atexit@plt+0x7cd014> │ │ │ │ + b 7defd4 <__cxa_atexit@plt+0x7cd024> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq r6, #20, 10 @ 0x5000000 │ │ │ │ - cmneq r6, #208, 28 @ 0xd00 │ │ │ │ - cmneq r6, #4 │ │ │ │ - movteq r3, #29296 @ 0x7270 │ │ │ │ + cmneq r6, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r6, #192, 28 @ 0xc00 │ │ │ │ + cmneq r6, #244, 30 @ 0x3d0 │ │ │ │ + movteq r3, #29280 @ 0x7260 │ │ │ │ andeq r1, r0, fp, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7dee38 <__cxa_atexit@plt+0x7cce88> │ │ │ │ + bne 7dee48 <__cxa_atexit@plt+0x7cce98> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dee8c <__cxa_atexit@plt+0x7ccedc> │ │ │ │ + bhi 7dee9c <__cxa_atexit@plt+0x7cceec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #176] @ 7deeb0 <__cxa_atexit@plt+0x7ccf00> │ │ │ │ + ldr r2, [pc, #176] @ 7deec0 <__cxa_atexit@plt+0x7ccf10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #172] @ 7deeb4 <__cxa_atexit@plt+0x7ccf04> │ │ │ │ + ldr r1, [pc, #172] @ 7deec4 <__cxa_atexit@plt+0x7ccf14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #168] @ 7deeb8 <__cxa_atexit@plt+0x7ccf08> │ │ │ │ + ldr r0, [pc, #168] @ 7deec8 <__cxa_atexit@plt+0x7ccf18> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4]! │ │ │ │ - ldr r7, [pc, #136] @ 7deebc <__cxa_atexit@plt+0x7ccf0c> │ │ │ │ + ldr r7, [pc, #136] @ 7deecc <__cxa_atexit@plt+0x7ccf1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dee98 <__cxa_atexit@plt+0x7ccee8> │ │ │ │ + bhi 7deea8 <__cxa_atexit@plt+0x7ccef8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #76] @ 7deea4 <__cxa_atexit@plt+0x7ccef4> │ │ │ │ + ldr r1, [pc, #76] @ 7deeb4 <__cxa_atexit@plt+0x7ccf04> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 7deea8 <__cxa_atexit@plt+0x7ccef8> │ │ │ │ + ldr r0, [pc, #72] @ 7deeb8 <__cxa_atexit@plt+0x7ccf08> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #36] @ 7deeac <__cxa_atexit@plt+0x7ccefc> │ │ │ │ + ldr r7, [pc, #36] @ 7deebc <__cxa_atexit@plt+0x7ccf0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ @ instruction: 0xffffec7c │ │ │ │ - cmneq r6, #200, 26 @ 0x3200 │ │ │ │ + cmneq r6, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xffffeea4 │ │ │ │ @ instruction: 0xffffee54 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq r6, #88, 30 @ 0x160 │ │ │ │ - movteq r3, #28988 @ 0x713c │ │ │ │ + cmneq r6, #72, 30 @ 0x120 │ │ │ │ + movteq r3, #28972 @ 0x712c │ │ │ │ andeq r4, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 7def3c <__cxa_atexit@plt+0x7ccf8c> │ │ │ │ + bne 7def4c <__cxa_atexit@plt+0x7ccf9c> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 7def88 <__cxa_atexit@plt+0x7ccfd8> │ │ │ │ + bhi 7def98 <__cxa_atexit@plt+0x7ccfe8> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r0, [pc, #172] @ 7defac <__cxa_atexit@plt+0x7ccffc> │ │ │ │ + ldr r0, [pc, #172] @ 7defbc <__cxa_atexit@plt+0x7cd00c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #168] @ 7defb0 <__cxa_atexit@plt+0x7cd000> │ │ │ │ + ldr lr, [pc, #168] @ 7defc0 <__cxa_atexit@plt+0x7cd010> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r2, r3} │ │ │ │ sub r9, r6, #28 │ │ │ │ stm r9, {r0, r2, r3} │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #148] @ 7defb4 <__cxa_atexit@plt+0x7cd004> │ │ │ │ + ldr r0, [pc, #148] @ 7defc4 <__cxa_atexit@plt+0x7cd014> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #32]! │ │ │ │ sub r0, r6, #27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 7def94 <__cxa_atexit@plt+0x7ccfe4> │ │ │ │ + bhi 7defa4 <__cxa_atexit@plt+0x7ccff4> │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #76] @ 7defa0 <__cxa_atexit@plt+0x7ccff0> │ │ │ │ + ldr r1, [pc, #76] @ 7defb0 <__cxa_atexit@plt+0x7cd000> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 7defa4 <__cxa_atexit@plt+0x7ccff4> │ │ │ │ + ldr r0, [pc, #72] @ 7defb4 <__cxa_atexit@plt+0x7cd004> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #36] @ 7defa8 <__cxa_atexit@plt+0x7ccff8> │ │ │ │ + ldr r7, [pc, #36] @ 7defb8 <__cxa_atexit@plt+0x7cd008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffee74 │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ - cmneq r6, #204, 24 @ 0xcc00 │ │ │ │ + cmneq r6, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffef70 │ │ │ │ @ instruction: 0xfffff024 │ │ │ │ - cmneq r6, #68, 26 @ 0x1100 │ │ │ │ - movteq r3, #28868 @ 0x70c4 │ │ │ │ + cmneq r6, #52, 26 @ 0xd00 │ │ │ │ + movteq r3, #28852 @ 0x70b4 │ │ │ │ andeq r4, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df034 <__cxa_atexit@plt+0x7cd084> │ │ │ │ + bhi 7df044 <__cxa_atexit@plt+0x7cd094> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #92] @ 7df04c <__cxa_atexit@plt+0x7cd09c> │ │ │ │ + ldr lr, [pc, #92] @ 7df05c <__cxa_atexit@plt+0x7cd0ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 7df050 <__cxa_atexit@plt+0x7cd0a0> │ │ │ │ + ldr r9, [pc, #88] @ 7df060 <__cxa_atexit@plt+0x7cd0b0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r3, [pc, #60] @ 7df054 <__cxa_atexit@plt+0x7cd0a4> │ │ │ │ + ldr r3, [pc, #60] @ 7df064 <__cxa_atexit@plt+0x7cd0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #28] @ 7df058 <__cxa_atexit@plt+0x7cd0a8> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #28] @ 7df068 <__cxa_atexit@plt+0x7cd0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ @ instruction: 0xffffe900 │ │ │ │ @ instruction: 0xffffea10 │ │ │ │ - cmneq r6, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r6, #60, 24 @ 0x3c00 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - movteq r2, #31716 @ 0x7be4 │ │ │ │ + movteq r2, #31700 @ 0x7bd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df094 <__cxa_atexit@plt+0x7cd0e4> │ │ │ │ - ldr r3, [pc, #32] @ 7df09c <__cxa_atexit@plt+0x7cd0ec> │ │ │ │ + bcc 7df0a4 <__cxa_atexit@plt+0x7cd0f4> │ │ │ │ + ldr r3, [pc, #32] @ 7df0ac <__cxa_atexit@plt+0x7cd0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7df0a0 <__cxa_atexit@plt+0x7cd0f0> │ │ │ │ + ldr r7, [pc, #16] @ 7df0b0 <__cxa_atexit@plt+0x7cd100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #192, 22 @ 0x30000 │ │ │ │ - cmneq r6, #104, 8 @ 0x68000000 │ │ │ │ + cmneq r6, #176, 22 @ 0x2c000 │ │ │ │ + cmneq r6, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df0d0 <__cxa_atexit@plt+0x7cd120> │ │ │ │ - ldr r3, [pc, #24] @ 7df0d8 <__cxa_atexit@plt+0x7cd128> │ │ │ │ + bcc 7df0e0 <__cxa_atexit@plt+0x7cd130> │ │ │ │ + ldr r3, [pc, #24] @ 7df0e8 <__cxa_atexit@plt+0x7cd138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 22 @ 0x1f000 │ │ │ │ - movteq r2, #31600 @ 0x7b70 │ │ │ │ + cmneq r6, #108, 22 @ 0x1b000 │ │ │ │ + movteq r2, #31584 @ 0x7b60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df158 <__cxa_atexit@plt+0x7cd1a8> │ │ │ │ + bcc 7df168 <__cxa_atexit@plt+0x7cd1b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df150 <__cxa_atexit@plt+0x7cd1a0> │ │ │ │ - ldr r3, [pc, #84] @ 7df160 <__cxa_atexit@plt+0x7cd1b0> │ │ │ │ + bhi 7df160 <__cxa_atexit@plt+0x7cd1b0> │ │ │ │ + ldr r3, [pc, #84] @ 7df170 <__cxa_atexit@plt+0x7cd1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7df164 <__cxa_atexit@plt+0x7cd1b4> │ │ │ │ + ldr r2, [pc, #80] @ 7df174 <__cxa_atexit@plt+0x7cd1c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7df168 <__cxa_atexit@plt+0x7cd1b8> │ │ │ │ + ldr r1, [pc, #60] @ 7df178 <__cxa_atexit@plt+0x7cd1c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7df16c <__cxa_atexit@plt+0x7cd1bc> │ │ │ │ + ldr r7, [pc, #32] @ 7df17c <__cxa_atexit@plt+0x7cd1cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #40, 22 @ 0xa000 │ │ │ │ + cmneq r6, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #4, 22 @ 0x1000 │ │ │ │ - movteq r2, #32724 @ 0x7fd4 │ │ │ │ + cmneq r6, #244, 20 @ 0xf4000 │ │ │ │ + movteq r2, #32708 @ 0x7fc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df238 <__cxa_atexit@plt+0x7cd288> │ │ │ │ + bcc 7df248 <__cxa_atexit@plt+0x7cd298> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df230 <__cxa_atexit@plt+0x7cd280> │ │ │ │ + bhi 7df240 <__cxa_atexit@plt+0x7cd290> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #108] @ 7df240 <__cxa_atexit@plt+0x7cd290> │ │ │ │ + ldr r8, [pc, #108] @ 7df250 <__cxa_atexit@plt+0x7cd2a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r0, [pc, #96] @ 7df244 <__cxa_atexit@plt+0x7cd294> │ │ │ │ + ldr r0, [pc, #96] @ 7df254 <__cxa_atexit@plt+0x7cd2a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #60] @ 7df248 <__cxa_atexit@plt+0x7cd298> │ │ │ │ + ldr r2, [pc, #60] @ 7df258 <__cxa_atexit@plt+0x7cd2a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - cmneq r6, #88, 20 @ 0x58000 │ │ │ │ - movteq r2, #29620 @ 0x73b4 │ │ │ │ + cmneq r6, #72, 20 @ 0x48000 │ │ │ │ + movteq r2, #29604 @ 0x73a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df284 <__cxa_atexit@plt+0x7cd2d4> │ │ │ │ - ldr r3, [pc, #32] @ 7df28c <__cxa_atexit@plt+0x7cd2dc> │ │ │ │ + bcc 7df294 <__cxa_atexit@plt+0x7cd2e4> │ │ │ │ + ldr r3, [pc, #32] @ 7df29c <__cxa_atexit@plt+0x7cd2ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7df290 <__cxa_atexit@plt+0x7cd2e0> │ │ │ │ + ldr r7, [pc, #16] @ 7df2a0 <__cxa_atexit@plt+0x7cd2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 18 @ 0x340000 │ │ │ │ - cmneq r6, #128, 16 @ 0x800000 │ │ │ │ + cmneq r6, #192, 18 @ 0x300000 │ │ │ │ + cmneq r6, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df2c0 <__cxa_atexit@plt+0x7cd310> │ │ │ │ - ldr r3, [pc, #24] @ 7df2c8 <__cxa_atexit@plt+0x7cd318> │ │ │ │ + bcc 7df2d0 <__cxa_atexit@plt+0x7cd320> │ │ │ │ + ldr r3, [pc, #24] @ 7df2d8 <__cxa_atexit@plt+0x7cd328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #140, 18 @ 0x230000 │ │ │ │ - movteq r2, #29504 @ 0x7340 │ │ │ │ + cmneq r6, #124, 18 @ 0x1f0000 │ │ │ │ + movteq r2, #29488 @ 0x7330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df348 <__cxa_atexit@plt+0x7cd398> │ │ │ │ + bcc 7df358 <__cxa_atexit@plt+0x7cd3a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df340 <__cxa_atexit@plt+0x7cd390> │ │ │ │ - ldr r3, [pc, #84] @ 7df350 <__cxa_atexit@plt+0x7cd3a0> │ │ │ │ + bhi 7df350 <__cxa_atexit@plt+0x7cd3a0> │ │ │ │ + ldr r3, [pc, #84] @ 7df360 <__cxa_atexit@plt+0x7cd3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7df354 <__cxa_atexit@plt+0x7cd3a4> │ │ │ │ + ldr r2, [pc, #80] @ 7df364 <__cxa_atexit@plt+0x7cd3b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7df358 <__cxa_atexit@plt+0x7cd3a8> │ │ │ │ + ldr r1, [pc, #60] @ 7df368 <__cxa_atexit@plt+0x7cd3b8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7df35c <__cxa_atexit@plt+0x7cd3ac> │ │ │ │ + ldr r7, [pc, #32] @ 7df36c <__cxa_atexit@plt+0x7cd3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r6, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #20, 18 @ 0x50000 │ │ │ │ - movteq r2, #32244 @ 0x7df4 │ │ │ │ + cmneq r6, #4, 18 @ 0x10000 │ │ │ │ + movteq r2, #32228 @ 0x7de4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df408 <__cxa_atexit@plt+0x7cd458> │ │ │ │ + bcc 7df418 <__cxa_atexit@plt+0x7cd468> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df400 <__cxa_atexit@plt+0x7cd450> │ │ │ │ + bhi 7df410 <__cxa_atexit@plt+0x7cd460> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr ip, [r7, #6] │ │ │ │ add lr, r7, #10 │ │ │ │ ldm lr, {r3, sl, lr} │ │ │ │ ldr r0, [r7, #22] │ │ │ │ ldr r1, [r7, #26] │ │ │ │ stmda r6, {r1, r9} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #88] @ 7df410 <__cxa_atexit@plt+0x7cd460> │ │ │ │ + ldr r0, [pc, #88] @ 7df420 <__cxa_atexit@plt+0x7cd470> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #84] @ 7df414 <__cxa_atexit@plt+0x7cd464> │ │ │ │ + ldr r1, [pc, #84] @ 7df424 <__cxa_atexit@plt+0x7cd474> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r3, r8, sl, lr} │ │ │ │ - ldr r2, [pc, #56] @ 7df418 <__cxa_atexit@plt+0x7cd468> │ │ │ │ + ldr r2, [pc, #56] @ 7df428 <__cxa_atexit@plt+0x7cd478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq r6, #132, 16 @ 0x840000 │ │ │ │ + cmneq r6, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7df498 <__cxa_atexit@plt+0x7cd4e8> │ │ │ │ + bcc 7df4a8 <__cxa_atexit@plt+0x7cd4f8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 7df490 <__cxa_atexit@plt+0x7cd4e0> │ │ │ │ - ldr r7, [pc, #96] @ 7df4ac <__cxa_atexit@plt+0x7cd4fc> │ │ │ │ + bhi 7df4a0 <__cxa_atexit@plt+0x7cd4f0> │ │ │ │ + ldr r7, [pc, #96] @ 7df4bc <__cxa_atexit@plt+0x7cd50c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #92] @ 7df4b0 <__cxa_atexit@plt+0x7cd500> │ │ │ │ + ldr r3, [pc, #92] @ 7df4c0 <__cxa_atexit@plt+0x7cd510> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7df4b4 <__cxa_atexit@plt+0x7cd504> │ │ │ │ + ldr r2, [pc, #88] @ 7df4c4 <__cxa_atexit@plt+0x7cd514> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #52] @ 7df4b8 <__cxa_atexit@plt+0x7cd508> │ │ │ │ + ldr r7, [pc, #52] @ 7df4c8 <__cxa_atexit@plt+0x7cd518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #48] @ 7df4bc <__cxa_atexit@plt+0x7cd50c> │ │ │ │ + ldr r8, [pc, #48] @ 7df4cc <__cxa_atexit@plt+0x7cd51c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7df4a8 <__cxa_atexit@plt+0x7cd4f8> │ │ │ │ + ldr r7, [pc, #8] @ 7df4b8 <__cxa_atexit@plt+0x7cd508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #31952 @ 0x7cd0 │ │ │ │ + movteq r2, #31936 @ 0x7cc0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd924 │ │ │ │ @ instruction: 0xffffd6b4 │ │ │ │ - cmneq r6, #128, 4 │ │ │ │ - cmneq r6, #72, 2 │ │ │ │ - movteq r2, #31896 @ 0x7c98 │ │ │ │ + cmneq r6, #112, 4 │ │ │ │ + cmneq r6, #56, 2 │ │ │ │ + movteq r2, #31880 @ 0x7c88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7df4e4 <__cxa_atexit@plt+0x7cd534> │ │ │ │ + ldr r3, [pc, #16] @ 7df4f4 <__cxa_atexit@plt+0x7cd544> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #31856 @ 0x7c70 │ │ │ │ + movteq r2, #31840 @ 0x7c60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7df508 <__cxa_atexit@plt+0x7cd558> │ │ │ │ + ldr r3, [pc, #12] @ 7df518 <__cxa_atexit@plt+0x7cd568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r2, #31820 @ 0x7c4c │ │ │ │ + movteq r2, #31804 @ 0x7c3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7df530 <__cxa_atexit@plt+0x7cd580> │ │ │ │ + ldr r3, [pc, #16] @ 7df540 <__cxa_atexit@plt+0x7cd590> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #31780 @ 0x7c24 │ │ │ │ + movteq r2, #31764 @ 0x7c14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7df558 <__cxa_atexit@plt+0x7cd5a8> │ │ │ │ + ldr r3, [pc, #16] @ 7df568 <__cxa_atexit@plt+0x7cd5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #31740 @ 0x7bfc │ │ │ │ + movteq r2, #31724 @ 0x7bec │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df5b8 <__cxa_atexit@plt+0x7cd608> │ │ │ │ + bhi 7df5c8 <__cxa_atexit@plt+0x7cd618> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r8, r5, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ - ldr r9, [pc, #48] @ 7df5c4 <__cxa_atexit@plt+0x7cd614> │ │ │ │ + ldr r9, [pc, #48] @ 7df5d4 <__cxa_atexit@plt+0x7cd624> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6] │ │ │ │ stmdb r6, {r0, r1, r7} │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r7, r6, #26 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movteq r2, #29040 @ 0x7170 │ │ │ │ + movteq r2, #29024 @ 0x7160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df600 <__cxa_atexit@plt+0x7cd650> │ │ │ │ - ldr r3, [pc, #32] @ 7df608 <__cxa_atexit@plt+0x7cd658> │ │ │ │ + bcc 7df610 <__cxa_atexit@plt+0x7cd660> │ │ │ │ + ldr r3, [pc, #32] @ 7df618 <__cxa_atexit@plt+0x7cd668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7df60c <__cxa_atexit@plt+0x7cd65c> │ │ │ │ + ldr r7, [pc, #16] @ 7df61c <__cxa_atexit@plt+0x7cd66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #84, 12 @ 0x5400000 │ │ │ │ - cmneq r6, #168, 10 @ 0x2a000000 │ │ │ │ - movteq r2, #29356 @ 0x72ac │ │ │ │ + cmneq r6, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r6, #152, 10 @ 0x26000000 │ │ │ │ + movteq r2, #29340 @ 0x729c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df688 <__cxa_atexit@plt+0x7cd6d8> │ │ │ │ + bcc 7df698 <__cxa_atexit@plt+0x7cd6e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df680 <__cxa_atexit@plt+0x7cd6d0> │ │ │ │ - ldr r3, [pc, #80] @ 7df690 <__cxa_atexit@plt+0x7cd6e0> │ │ │ │ + bhi 7df690 <__cxa_atexit@plt+0x7cd6e0> │ │ │ │ + ldr r3, [pc, #80] @ 7df6a0 <__cxa_atexit@plt+0x7cd6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7df694 <__cxa_atexit@plt+0x7cd6e4> │ │ │ │ + ldr r1, [pc, #64] @ 7df6a4 <__cxa_atexit@plt+0x7cd6f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7df698 <__cxa_atexit@plt+0x7cd6e8> │ │ │ │ + ldr r2, [pc, #56] @ 7df6a8 <__cxa_atexit@plt+0x7cd6f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 7df69c <__cxa_atexit@plt+0x7cd6ec> │ │ │ │ + ldr r8, [pc, #32] @ 7df6ac <__cxa_atexit@plt+0x7cd6fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r6, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #4, 12 @ 0x400000 │ │ │ │ - cmneq r6, #16, 10 @ 0x4000000 │ │ │ │ - movteq r2, #30356 @ 0x7694 │ │ │ │ + cmneq r6, #244, 10 @ 0x3d000000 │ │ │ │ + cmneq r6, #0, 10 │ │ │ │ + movteq r2, #30340 @ 0x7684 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df6d8 <__cxa_atexit@plt+0x7cd728> │ │ │ │ - ldr r3, [pc, #32] @ 7df6e0 <__cxa_atexit@plt+0x7cd730> │ │ │ │ + bcc 7df6e8 <__cxa_atexit@plt+0x7cd738> │ │ │ │ + ldr r3, [pc, #32] @ 7df6f0 <__cxa_atexit@plt+0x7cd740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7df6e4 <__cxa_atexit@plt+0x7cd734> │ │ │ │ + ldr r7, [pc, #16] @ 7df6f4 <__cxa_atexit@plt+0x7cd744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 10 @ 0x1f000000 │ │ │ │ - cmneq r6, #184, 6 @ 0xe0000002 │ │ │ │ - movteq r2, #31432 @ 0x7ac8 │ │ │ │ + cmneq r6, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq r6, #168, 6 @ 0xa0000002 │ │ │ │ + movteq r2, #31416 @ 0x7ab8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df760 <__cxa_atexit@plt+0x7cd7b0> │ │ │ │ + bcc 7df770 <__cxa_atexit@plt+0x7cd7c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df758 <__cxa_atexit@plt+0x7cd7a8> │ │ │ │ - ldr r3, [pc, #80] @ 7df768 <__cxa_atexit@plt+0x7cd7b8> │ │ │ │ + bhi 7df768 <__cxa_atexit@plt+0x7cd7b8> │ │ │ │ + ldr r3, [pc, #80] @ 7df778 <__cxa_atexit@plt+0x7cd7c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7df76c <__cxa_atexit@plt+0x7cd7bc> │ │ │ │ + ldr r1, [pc, #64] @ 7df77c <__cxa_atexit@plt+0x7cd7cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7df770 <__cxa_atexit@plt+0x7cd7c0> │ │ │ │ + ldr r2, [pc, #56] @ 7df780 <__cxa_atexit@plt+0x7cd7d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 7df774 <__cxa_atexit@plt+0x7cd7c4> │ │ │ │ + ldr r8, [pc, #32] @ 7df784 <__cxa_atexit@plt+0x7cd7d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 10 @ 0x9000000 │ │ │ │ + cmneq r6, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #44, 10 @ 0xb000000 │ │ │ │ - cmneq r6, #160, 6 @ 0x80000002 │ │ │ │ - movteq r2, #31304 @ 0x7a48 │ │ │ │ + cmneq r6, #28, 10 @ 0x7000000 │ │ │ │ + cmneq r6, #144, 6 @ 0x40000002 │ │ │ │ + movteq r2, #31288 @ 0x7a38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df800 <__cxa_atexit@plt+0x7cd850> │ │ │ │ + bcc 7df810 <__cxa_atexit@plt+0x7cd860> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df7f8 <__cxa_atexit@plt+0x7cd848> │ │ │ │ - ldr r3, [pc, #96] @ 7df808 <__cxa_atexit@plt+0x7cd858> │ │ │ │ + bhi 7df808 <__cxa_atexit@plt+0x7cd858> │ │ │ │ + ldr r3, [pc, #96] @ 7df818 <__cxa_atexit@plt+0x7cd868> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 7df80c <__cxa_atexit@plt+0x7cd85c> │ │ │ │ + ldr r2, [pc, #92] @ 7df81c <__cxa_atexit@plt+0x7cd86c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 7df810 <__cxa_atexit@plt+0x7cd860> │ │ │ │ + ldr r0, [pc, #68] @ 7df820 <__cxa_atexit@plt+0x7cd870> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7df814 <__cxa_atexit@plt+0x7cd864> │ │ │ │ + ldr r7, [pc, #32] @ 7df824 <__cxa_atexit@plt+0x7cd874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r6, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq r6, #124, 8 @ 0x7c000000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r6, #152, 10 @ 0x26000000 │ │ │ │ - movteq r1, #32664 @ 0x7f98 │ │ │ │ + cmneq r6, #136, 10 @ 0x22000000 │ │ │ │ + movteq r1, #32648 @ 0x7f88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df850 <__cxa_atexit@plt+0x7cd8a0> │ │ │ │ - ldr r3, [pc, #32] @ 7df858 <__cxa_atexit@plt+0x7cd8a8> │ │ │ │ + bcc 7df860 <__cxa_atexit@plt+0x7cd8b0> │ │ │ │ + ldr r3, [pc, #32] @ 7df868 <__cxa_atexit@plt+0x7cd8b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7df85c <__cxa_atexit@plt+0x7cd8ac> │ │ │ │ + ldr r7, [pc, #16] @ 7df86c <__cxa_atexit@plt+0x7cd8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r6, #88, 4 @ 0x80000005 │ │ │ │ - movteq r1, #32696 @ 0x7fb8 │ │ │ │ + cmneq r6, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r6, #72, 4 @ 0x80000004 │ │ │ │ + movteq r1, #32680 @ 0x7fa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df8d8 <__cxa_atexit@plt+0x7cd928> │ │ │ │ + bcc 7df8e8 <__cxa_atexit@plt+0x7cd938> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df8d0 <__cxa_atexit@plt+0x7cd920> │ │ │ │ - ldr r3, [pc, #80] @ 7df8e0 <__cxa_atexit@plt+0x7cd930> │ │ │ │ + bhi 7df8e0 <__cxa_atexit@plt+0x7cd930> │ │ │ │ + ldr r3, [pc, #80] @ 7df8f0 <__cxa_atexit@plt+0x7cd940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7df8e4 <__cxa_atexit@plt+0x7cd934> │ │ │ │ + ldr r1, [pc, #64] @ 7df8f4 <__cxa_atexit@plt+0x7cd944> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7df8e8 <__cxa_atexit@plt+0x7cd938> │ │ │ │ + ldr r2, [pc, #56] @ 7df8f8 <__cxa_atexit@plt+0x7cd948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 7df8ec <__cxa_atexit@plt+0x7cd93c> │ │ │ │ + ldr r8, [pc, #32] @ 7df8fc <__cxa_atexit@plt+0x7cd94c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq r6, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #180, 6 @ 0xd0000002 │ │ │ │ - cmneq r6, #152, 4 @ 0x80000009 │ │ │ │ + cmneq r6, #164, 6 @ 0x90000002 │ │ │ │ + cmneq r6, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7df940 <__cxa_atexit@plt+0x7cd990> │ │ │ │ - ldr r3, [pc, #60] @ 7df948 <__cxa_atexit@plt+0x7cd998> │ │ │ │ + bcc 7df950 <__cxa_atexit@plt+0x7cd9a0> │ │ │ │ + ldr r3, [pc, #60] @ 7df958 <__cxa_atexit@plt+0x7cd9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7df94c <__cxa_atexit@plt+0x7cd99c> │ │ │ │ + ldr r2, [pc, #56] @ 7df95c <__cxa_atexit@plt+0x7cd9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7df938 <__cxa_atexit@plt+0x7cd988> │ │ │ │ - b 7df958 <__cxa_atexit@plt+0x7cd9a8> │ │ │ │ + beq 7df948 <__cxa_atexit@plt+0x7cd998> │ │ │ │ + b 7df968 <__cxa_atexit@plt+0x7cd9b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r6, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq r6, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7df978 <__cxa_atexit@plt+0x7cd9c8> │ │ │ │ + ldr r0, [pc, #20] @ 7df988 <__cxa_atexit@plt+0x7cd9d8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7df9a8 <__cxa_atexit@plt+0x7cd9f8> │ │ │ │ + ldr r0, [pc, #24] @ 7df9b8 <__cxa_atexit@plt+0x7cda08> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7df9f8 <__cxa_atexit@plt+0x7cda48> │ │ │ │ + bhi 7dfa08 <__cxa_atexit@plt+0x7cda58> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #48] @ 7dfa04 <__cxa_atexit@plt+0x7cda54> │ │ │ │ + ldr r1, [pc, #48] @ 7dfa14 <__cxa_atexit@plt+0x7cda64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #40] @ 7dfa08 <__cxa_atexit@plt+0x7cda58> │ │ │ │ + ldr r0, [pc, #40] @ 7dfa18 <__cxa_atexit@plt+0x7cda68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #108, 6 @ 0xb0000001 │ │ │ │ - cmneq r6, #108, 30 @ 0x1b0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r6, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dfa38 <__cxa_atexit@plt+0x7cda88> │ │ │ │ - ldr r3, [pc, #24] @ 7dfa40 <__cxa_atexit@plt+0x7cda90> │ │ │ │ + bcc 7dfa48 <__cxa_atexit@plt+0x7cda98> │ │ │ │ + ldr r3, [pc, #24] @ 7dfa50 <__cxa_atexit@plt+0x7cdaa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #20, 4 @ 0x40000001 │ │ │ │ - movteq r2, #30624 @ 0x77a0 │ │ │ │ + cmneq r6, #4, 4 @ 0x40000000 │ │ │ │ + movteq r2, #30608 @ 0x7790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dfa9c <__cxa_atexit@plt+0x7cdaec> │ │ │ │ - ldr r3, [pc, #60] @ 7dfaa4 <__cxa_atexit@plt+0x7cdaf4> │ │ │ │ + bcc 7dfaac <__cxa_atexit@plt+0x7cdafc> │ │ │ │ + ldr r3, [pc, #60] @ 7dfab4 <__cxa_atexit@plt+0x7cdb04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7dfa90 <__cxa_atexit@plt+0x7cdae0> │ │ │ │ + beq 7dfaa0 <__cxa_atexit@plt+0x7cdaf0> │ │ │ │ mov r7, r8 │ │ │ │ - b 7dfab4 <__cxa_atexit@plt+0x7cdb04> │ │ │ │ + b 7dfac4 <__cxa_atexit@plt+0x7cdb14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movteq r2, #30528 @ 0x7740 │ │ │ │ + movteq r2, #30512 @ 0x7730 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ - ldr r7, [pc, #20] @ 7dfad8 <__cxa_atexit@plt+0x7cdb28> │ │ │ │ + ldr r7, [pc, #20] @ 7dfae8 <__cxa_atexit@plt+0x7cdb38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 7dfadc <__cxa_atexit@plt+0x7cdb2c> │ │ │ │ + ldr r7, [pc, #8] @ 7dfaec <__cxa_atexit@plt+0x7cdb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r6, #140 @ 0x8c │ │ │ │ - movteq r2, #30452 @ 0x76f4 │ │ │ │ + cmneq r6, #124 @ 0x7c │ │ │ │ + movteq r2, #30436 @ 0x76e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7dfb14 <__cxa_atexit@plt+0x7cdb64> │ │ │ │ - ldr r3, [pc, #64] @ 7dfb40 <__cxa_atexit@plt+0x7cdb90> │ │ │ │ + bne 7dfb24 <__cxa_atexit@plt+0x7cdb74> │ │ │ │ + ldr r3, [pc, #64] @ 7dfb50 <__cxa_atexit@plt+0x7cdba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dfb38 <__cxa_atexit@plt+0x7cdb88> │ │ │ │ - b 7dfb58 <__cxa_atexit@plt+0x7cdba8> │ │ │ │ + beq 7dfb48 <__cxa_atexit@plt+0x7cdb98> │ │ │ │ + b 7dfb68 <__cxa_atexit@plt+0x7cdbb8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #36] @ 7dfb44 <__cxa_atexit@plt+0x7cdb94> │ │ │ │ + ldr r3, [pc, #36] @ 7dfb54 <__cxa_atexit@plt+0x7cdba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #28] @ 7dfb48 <__cxa_atexit@plt+0x7cdb98> │ │ │ │ + ldr r3, [pc, #28] @ 7dfb58 <__cxa_atexit@plt+0x7cdba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r6, #32, 2 │ │ │ │ - cmneq r6, #40, 2 │ │ │ │ - movteq r2, #30344 @ 0x7688 │ │ │ │ + cmneq r6, #16, 2 │ │ │ │ + cmneq r6, #24, 2 │ │ │ │ + movteq r2, #30328 @ 0x7678 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dfbc8 <__cxa_atexit@plt+0x7cdc18> │ │ │ │ + bhi 7dfbd8 <__cxa_atexit@plt+0x7cdc28> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #92] @ 7dfbd4 <__cxa_atexit@plt+0x7cdc24> │ │ │ │ + ldr r1, [pc, #92] @ 7dfbe4 <__cxa_atexit@plt+0x7cdc34> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #88] @ 7dfbd8 <__cxa_atexit@plt+0x7cdc28> │ │ │ │ + ldr lr, [pc, #88] @ 7dfbe8 <__cxa_atexit@plt+0x7cdc38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #76] @ 7dfbdc <__cxa_atexit@plt+0x7cdc2c> │ │ │ │ + ldr sl, [pc, #76] @ 7dfbec <__cxa_atexit@plt+0x7cdc3c> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-32]! @ 0xffffffe0 │ │ │ │ str sl, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 7dfbe0 <__cxa_atexit@plt+0x7cdc30> │ │ │ │ + ldr r7, [pc, #28] @ 7dfbf0 <__cxa_atexit@plt+0x7cdc40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r6, #200, 2 @ 0x32 │ │ │ │ - movteq r1, #31736 @ 0x7bf8 │ │ │ │ + cmneq r6, #184, 2 @ 0x2e │ │ │ │ + movteq r1, #31720 @ 0x7be8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7dfc5c <__cxa_atexit@plt+0x7cdcac> │ │ │ │ + bne 7dfc6c <__cxa_atexit@plt+0x7cdcbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dfc80 <__cxa_atexit@plt+0x7cdcd0> │ │ │ │ + bhi 7dfc90 <__cxa_atexit@plt+0x7cdce0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #112] @ 7dfc94 <__cxa_atexit@plt+0x7cdce4> │ │ │ │ + ldr r0, [pc, #112] @ 7dfca4 <__cxa_atexit@plt+0x7cdcf4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #108] @ 7dfc98 <__cxa_atexit@plt+0x7cdce8> │ │ │ │ + ldr lr, [pc, #108] @ 7dfca8 <__cxa_atexit@plt+0x7cdcf8> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #68] @ 7dfc9c <__cxa_atexit@plt+0x7cdcec> │ │ │ │ + ldr r7, [pc, #68] @ 7dfcac <__cxa_atexit@plt+0x7cdcfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #36] @ 7dfc8c <__cxa_atexit@plt+0x7cdcdc> │ │ │ │ + ldr r3, [pc, #36] @ 7dfc9c <__cxa_atexit@plt+0x7cdcec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #28] @ 7dfc90 <__cxa_atexit@plt+0x7cdce0> │ │ │ │ + ldr r3, [pc, #28] @ 7dfca0 <__cxa_atexit@plt+0x7cdcf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #216, 30 @ 0x360 │ │ │ │ - cmneq r6, #224, 30 @ 0x380 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #200, 30 @ 0x320 │ │ │ │ + cmneq r6, #208, 30 @ 0x340 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - cmneq r6, #248, 30 @ 0x3e0 │ │ │ │ - movteq r2, #29932 @ 0x74ec │ │ │ │ + cmneq r6, #232, 30 @ 0x3a0 │ │ │ │ + movteq r2, #29916 @ 0x74dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dfce4 <__cxa_atexit@plt+0x7cdd34> │ │ │ │ - ldr r3, [pc, #44] @ 7dfcec <__cxa_atexit@plt+0x7cdd3c> │ │ │ │ + bcc 7dfcf4 <__cxa_atexit@plt+0x7cdd44> │ │ │ │ + ldr r3, [pc, #44] @ 7dfcfc <__cxa_atexit@plt+0x7cdd4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7dfcf0 <__cxa_atexit@plt+0x7cdd40> │ │ │ │ + ldr r3, [pc, #32] @ 7dfd00 <__cxa_atexit@plt+0x7cdd50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 7dfcf4 <__cxa_atexit@plt+0x7cdd44> │ │ │ │ + ldr r8, [pc, #24] @ 7dfd04 <__cxa_atexit@plt+0x7cdd54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #124, 30 @ 0x1f0 │ │ │ │ - cmneq r6, #204, 8 @ 0xcc000000 │ │ │ │ - cmneq r6, #16, 12 @ 0x1000000 │ │ │ │ - movteq r1, #32052 @ 0x7d34 │ │ │ │ + cmneq r6, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r6, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq r6, #0, 12 │ │ │ │ + movteq r1, #32036 @ 0x7d24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dfd40 <__cxa_atexit@plt+0x7cdd90> │ │ │ │ - ldr r3, [pc, #48] @ 7dfd48 <__cxa_atexit@plt+0x7cdd98> │ │ │ │ + bcc 7dfd50 <__cxa_atexit@plt+0x7cdda0> │ │ │ │ + ldr r3, [pc, #48] @ 7dfd58 <__cxa_atexit@plt+0x7cdda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7dfd4c <__cxa_atexit@plt+0x7cdd9c> │ │ │ │ + ldr r3, [pc, #36] @ 7dfd5c <__cxa_atexit@plt+0x7cddac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 7dfd50 <__cxa_atexit@plt+0x7cdda0> │ │ │ │ + ldr r8, [pc, #24] @ 7dfd60 <__cxa_atexit@plt+0x7cddb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 30 @ 0x90 │ │ │ │ - cmneq r6, #168, 28 @ 0xa80 │ │ │ │ - cmneq r6, #140, 30 @ 0x230 │ │ │ │ - movteq r2, #29764 @ 0x7444 │ │ │ │ + cmneq r6, #20, 30 @ 0x50 │ │ │ │ + cmneq r6, #152, 28 @ 0x980 │ │ │ │ + cmneq r6, #124, 30 @ 0x1f0 │ │ │ │ + movteq r2, #29748 @ 0x7434 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dfdb0 <__cxa_atexit@plt+0x7cde00> │ │ │ │ - ldr r3, [pc, #68] @ 7dfdc0 <__cxa_atexit@plt+0x7cde10> │ │ │ │ + bhi 7dfdc0 <__cxa_atexit@plt+0x7cde10> │ │ │ │ + ldr r3, [pc, #68] @ 7dfdd0 <__cxa_atexit@plt+0x7cde20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 7dfdc4 <__cxa_atexit@plt+0x7cde14> │ │ │ │ + ldr r1, [pc, #56] @ 7dfdd4 <__cxa_atexit@plt+0x7cde24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-16] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 7dfdc8 <__cxa_atexit@plt+0x7cde18> │ │ │ │ + ldr r7, [pc, #28] @ 7dfdd8 <__cxa_atexit@plt+0x7cde28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r6, #164, 28 @ 0xa40 │ │ │ │ - movteq r2, #29620 @ 0x73b4 │ │ │ │ + cmneq r6, #148, 28 @ 0x940 │ │ │ │ + movteq r2, #29604 @ 0x73a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dfe10 <__cxa_atexit@plt+0x7cde60> │ │ │ │ - ldr r3, [pc, #44] @ 7dfe18 <__cxa_atexit@plt+0x7cde68> │ │ │ │ + bcc 7dfe20 <__cxa_atexit@plt+0x7cde70> │ │ │ │ + ldr r3, [pc, #44] @ 7dfe28 <__cxa_atexit@plt+0x7cde78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7dfe1c <__cxa_atexit@plt+0x7cde6c> │ │ │ │ + ldr r3, [pc, #36] @ 7dfe2c <__cxa_atexit@plt+0x7cde7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7dfe20 <__cxa_atexit@plt+0x7cde70> │ │ │ │ + ldr r3, [pc, #24] @ 7dfe30 <__cxa_atexit@plt+0x7cde80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 28 @ 0x500 │ │ │ │ - cmneq r6, #72, 28 @ 0x480 │ │ │ │ - cmneq r6, #76, 26 @ 0x1300 │ │ │ │ - movteq r2, #29648 @ 0x73d0 │ │ │ │ + cmneq r6, #64, 28 @ 0x400 │ │ │ │ + cmneq r6, #56, 28 @ 0x380 │ │ │ │ + cmneq r6, #60, 26 @ 0xf00 │ │ │ │ + movteq r2, #29632 @ 0x73c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dfe54 <__cxa_atexit@plt+0x7cdea4> │ │ │ │ - ldr r3, [pc, #28] @ 7dfe64 <__cxa_atexit@plt+0x7cdeb4> │ │ │ │ + bcc 7dfe64 <__cxa_atexit@plt+0x7cdeb4> │ │ │ │ + ldr r3, [pc, #28] @ 7dfe74 <__cxa_atexit@plt+0x7cdec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7dfe68 <__cxa_atexit@plt+0x7cdeb8> │ │ │ │ + ldr r7, [pc, #12] @ 7dfe78 <__cxa_atexit@plt+0x7cdec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r2, #29624 @ 0x73b8 │ │ │ │ - movteq r2, #29580 @ 0x738c │ │ │ │ + movteq r2, #29608 @ 0x73a8 │ │ │ │ + movteq r2, #29564 @ 0x737c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7dfe8c <__cxa_atexit@plt+0x7cdedc> │ │ │ │ + ldr r3, [pc, #12] @ 7dfe9c <__cxa_atexit@plt+0x7cdeec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r2, #29544 @ 0x7368 │ │ │ │ + movteq r2, #29528 @ 0x7358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7dfeb4 <__cxa_atexit@plt+0x7cdf04> │ │ │ │ + ldr r3, [pc, #16] @ 7dfec4 <__cxa_atexit@plt+0x7cdf14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #29504 @ 0x7340 │ │ │ │ + movteq r2, #29488 @ 0x7330 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dff40 <__cxa_atexit@plt+0x7cdf90> │ │ │ │ + bhi 7dff50 <__cxa_atexit@plt+0x7cdfa0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr lr, [pc, #100] @ 7dff4c <__cxa_atexit@plt+0x7cdf9c> │ │ │ │ + ldr lr, [pc, #100] @ 7dff5c <__cxa_atexit@plt+0x7cdfac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #96] @ 7dff50 <__cxa_atexit@plt+0x7cdfa0> │ │ │ │ + ldr r0, [pc, #96] @ 7dff60 <__cxa_atexit@plt+0x7cdfb0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #92] @ 7dff54 <__cxa_atexit@plt+0x7cdfa4> │ │ │ │ + ldr r8, [pc, #92] @ 7dff64 <__cxa_atexit@plt+0x7cdfb4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ sub r9, r6, #36 @ 0x24 │ │ │ │ stm r9, {r0, r2, r7} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #56] @ 7dff58 <__cxa_atexit@plt+0x7cdfa8> │ │ │ │ + ldr r3, [pc, #56] @ 7dff68 <__cxa_atexit@plt+0x7cdfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r6, #68, 26 @ 0x1100 │ │ │ │ - movteq r1, #32760 @ 0x7ff8 │ │ │ │ + cmneq r6, #52, 26 @ 0xd00 │ │ │ │ + movteq r1, #32744 @ 0x7fe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7dffc4 <__cxa_atexit@plt+0x7ce014> │ │ │ │ + bcc 7dffd4 <__cxa_atexit@plt+0x7ce024> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7dffbc <__cxa_atexit@plt+0x7ce00c> │ │ │ │ + bhi 7dffcc <__cxa_atexit@plt+0x7ce01c> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7dffcc <__cxa_atexit@plt+0x7ce01c> │ │ │ │ + ldr r2, [pc, #60] @ 7dffdc <__cxa_atexit@plt+0x7ce02c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7dffd0 <__cxa_atexit@plt+0x7ce020> │ │ │ │ + ldr r3, [pc, #52] @ 7dffe0 <__cxa_atexit@plt+0x7ce030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7dffd4 <__cxa_atexit@plt+0x7ce024> │ │ │ │ + ldr r3, [pc, #44] @ 7dffe4 <__cxa_atexit@plt+0x7ce034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7dffd8 <__cxa_atexit@plt+0x7ce028> │ │ │ │ + ldr r8, [pc, #32] @ 7dffe8 <__cxa_atexit@plt+0x7ce038> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #212, 28 @ 0xd40 │ │ │ │ - cmneq r6, #164, 24 @ 0xa400 │ │ │ │ + cmneq r6, #196, 28 @ 0xc40 │ │ │ │ cmneq r6, #148, 24 @ 0x9400 │ │ │ │ - cmneq r6, #168, 28 @ 0xa80 │ │ │ │ + cmneq r6, #132, 24 @ 0x8400 │ │ │ │ + cmneq r6, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0028 <__cxa_atexit@plt+0x7ce078> │ │ │ │ - ldr r3, [pc, #56] @ 7e0030 <__cxa_atexit@plt+0x7ce080> │ │ │ │ + bcc 7e0038 <__cxa_atexit@plt+0x7ce088> │ │ │ │ + ldr r3, [pc, #56] @ 7e0040 <__cxa_atexit@plt+0x7ce090> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7e0034 <__cxa_atexit@plt+0x7ce084> │ │ │ │ + ldr r2, [pc, #52] @ 7e0044 <__cxa_atexit@plt+0x7ce094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e0020 <__cxa_atexit@plt+0x7ce070> │ │ │ │ - b 7e0040 <__cxa_atexit@plt+0x7ce090> │ │ │ │ + beq 7e0030 <__cxa_atexit@plt+0x7ce080> │ │ │ │ + b 7e0050 <__cxa_atexit@plt+0x7ce0a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r6, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e0060 <__cxa_atexit@plt+0x7ce0b0> │ │ │ │ + ldr r0, [pc, #20] @ 7e0070 <__cxa_atexit@plt+0x7ce0c0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0098 <__cxa_atexit@plt+0x7ce0e8> │ │ │ │ + bhi 7e00a8 <__cxa_atexit@plt+0x7ce0f8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e00a4 <__cxa_atexit@plt+0x7ce0f4> │ │ │ │ + ldr r2, [pc, #28] @ 7e00b4 <__cxa_atexit@plt+0x7ce104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #176, 16 @ 0xb00000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e00d4 <__cxa_atexit@plt+0x7ce124> │ │ │ │ - ldr r3, [pc, #24] @ 7e00dc <__cxa_atexit@plt+0x7ce12c> │ │ │ │ + bcc 7e00e4 <__cxa_atexit@plt+0x7ce134> │ │ │ │ + ldr r3, [pc, #24] @ 7e00ec <__cxa_atexit@plt+0x7ce13c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #120, 22 @ 0x1e000 │ │ │ │ - movteq r1, #30460 @ 0x76fc │ │ │ │ + cmneq r6, #104, 22 @ 0x1a000 │ │ │ │ + movteq r1, #30444 @ 0x76ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0164 <__cxa_atexit@plt+0x7ce1b4> │ │ │ │ + bcc 7e0174 <__cxa_atexit@plt+0x7ce1c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e015c <__cxa_atexit@plt+0x7ce1ac> │ │ │ │ - ldr r3, [pc, #92] @ 7e016c <__cxa_atexit@plt+0x7ce1bc> │ │ │ │ + bhi 7e016c <__cxa_atexit@plt+0x7ce1bc> │ │ │ │ + ldr r3, [pc, #92] @ 7e017c <__cxa_atexit@plt+0x7ce1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7e0170 <__cxa_atexit@plt+0x7ce1c0> │ │ │ │ + ldr r2, [pc, #88] @ 7e0180 <__cxa_atexit@plt+0x7ce1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7e0174 <__cxa_atexit@plt+0x7ce1c4> │ │ │ │ + ldr r0, [pc, #64] @ 7e0184 <__cxa_atexit@plt+0x7ce1d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7e0178 <__cxa_atexit@plt+0x7ce1c8> │ │ │ │ + ldr r7, [pc, #32] @ 7e0188 <__cxa_atexit@plt+0x7ce1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #36, 22 @ 0x9000 │ │ │ │ + cmneq r6, #20, 22 @ 0x5000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ - movteq r1, #32216 @ 0x7dd8 │ │ │ │ + cmneq r6, #232, 20 @ 0xe8000 │ │ │ │ + movteq r1, #32200 @ 0x7dc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e01e4 <__cxa_atexit@plt+0x7ce234> │ │ │ │ + bcc 7e01f4 <__cxa_atexit@plt+0x7ce244> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e01dc <__cxa_atexit@plt+0x7ce22c> │ │ │ │ + bhi 7e01ec <__cxa_atexit@plt+0x7ce23c> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e01ec <__cxa_atexit@plt+0x7ce23c> │ │ │ │ + ldr r2, [pc, #60] @ 7e01fc <__cxa_atexit@plt+0x7ce24c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e01f0 <__cxa_atexit@plt+0x7ce240> │ │ │ │ + ldr r3, [pc, #52] @ 7e0200 <__cxa_atexit@plt+0x7ce250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e01f4 <__cxa_atexit@plt+0x7ce244> │ │ │ │ + ldr r3, [pc, #44] @ 7e0204 <__cxa_atexit@plt+0x7ce254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e01f8 <__cxa_atexit@plt+0x7ce248> │ │ │ │ + ldr r8, [pc, #32] @ 7e0208 <__cxa_atexit@plt+0x7ce258> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 24 @ 0xb400 │ │ │ │ - cmneq r6, #132, 20 @ 0x84000 │ │ │ │ + cmneq r6, #164, 24 @ 0xa400 │ │ │ │ cmneq r6, #116, 20 @ 0x74000 │ │ │ │ - cmneq r6, #136, 24 @ 0x8800 │ │ │ │ - movteq r1, #32088 @ 0x7d58 │ │ │ │ + cmneq r6, #100, 20 @ 0x64000 │ │ │ │ + cmneq r6, #120, 24 @ 0x7800 │ │ │ │ + movteq r1, #32072 @ 0x7d48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0264 <__cxa_atexit@plt+0x7ce2b4> │ │ │ │ + bcc 7e0274 <__cxa_atexit@plt+0x7ce2c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e025c <__cxa_atexit@plt+0x7ce2ac> │ │ │ │ + bhi 7e026c <__cxa_atexit@plt+0x7ce2bc> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e026c <__cxa_atexit@plt+0x7ce2bc> │ │ │ │ + ldr r2, [pc, #60] @ 7e027c <__cxa_atexit@plt+0x7ce2cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e0270 <__cxa_atexit@plt+0x7ce2c0> │ │ │ │ + ldr r3, [pc, #52] @ 7e0280 <__cxa_atexit@plt+0x7ce2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e0274 <__cxa_atexit@plt+0x7ce2c4> │ │ │ │ + ldr r3, [pc, #44] @ 7e0284 <__cxa_atexit@plt+0x7ce2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e0278 <__cxa_atexit@plt+0x7ce2c8> │ │ │ │ + ldr r8, [pc, #32] @ 7e0288 <__cxa_atexit@plt+0x7ce2d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #52, 24 @ 0x3400 │ │ │ │ - cmneq r6, #4, 20 @ 0x4000 │ │ │ │ + cmneq r6, #36, 24 @ 0x2400 │ │ │ │ cmneq r6, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq r6, #8, 24 @ 0x800 │ │ │ │ - movteq r1, #31960 @ 0x7cd8 │ │ │ │ + cmneq r6, #228, 18 @ 0x390000 │ │ │ │ + cmneq r6, #248, 22 @ 0x3e000 │ │ │ │ + movteq r1, #31944 @ 0x7cc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e02e4 <__cxa_atexit@plt+0x7ce334> │ │ │ │ + bcc 7e02f4 <__cxa_atexit@plt+0x7ce344> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e02dc <__cxa_atexit@plt+0x7ce32c> │ │ │ │ + bhi 7e02ec <__cxa_atexit@plt+0x7ce33c> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e02ec <__cxa_atexit@plt+0x7ce33c> │ │ │ │ + ldr r2, [pc, #60] @ 7e02fc <__cxa_atexit@plt+0x7ce34c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e02f0 <__cxa_atexit@plt+0x7ce340> │ │ │ │ + ldr r3, [pc, #52] @ 7e0300 <__cxa_atexit@plt+0x7ce350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e02f4 <__cxa_atexit@plt+0x7ce344> │ │ │ │ + ldr r3, [pc, #44] @ 7e0304 <__cxa_atexit@plt+0x7ce354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e02f8 <__cxa_atexit@plt+0x7ce348> │ │ │ │ + ldr r8, [pc, #32] @ 7e0308 <__cxa_atexit@plt+0x7ce358> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 22 @ 0x2d000 │ │ │ │ - cmneq r6, #132, 18 @ 0x210000 │ │ │ │ + cmneq r6, #164, 22 @ 0x29000 │ │ │ │ cmneq r6, #116, 18 @ 0x1d0000 │ │ │ │ - cmneq r6, #136, 22 @ 0x22000 │ │ │ │ - movteq r1, #31832 @ 0x7c58 │ │ │ │ + cmneq r6, #100, 18 @ 0x190000 │ │ │ │ + cmneq r6, #120, 22 @ 0x1e000 │ │ │ │ + movteq r1, #31816 @ 0x7c48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0364 <__cxa_atexit@plt+0x7ce3b4> │ │ │ │ + bcc 7e0374 <__cxa_atexit@plt+0x7ce3c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e035c <__cxa_atexit@plt+0x7ce3ac> │ │ │ │ + bhi 7e036c <__cxa_atexit@plt+0x7ce3bc> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e036c <__cxa_atexit@plt+0x7ce3bc> │ │ │ │ + ldr r2, [pc, #60] @ 7e037c <__cxa_atexit@plt+0x7ce3cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e0370 <__cxa_atexit@plt+0x7ce3c0> │ │ │ │ + ldr r3, [pc, #52] @ 7e0380 <__cxa_atexit@plt+0x7ce3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e0374 <__cxa_atexit@plt+0x7ce3c4> │ │ │ │ + ldr r3, [pc, #44] @ 7e0384 <__cxa_atexit@plt+0x7ce3d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e0378 <__cxa_atexit@plt+0x7ce3c8> │ │ │ │ + ldr r8, [pc, #32] @ 7e0388 <__cxa_atexit@plt+0x7ce3d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #52, 22 @ 0xd000 │ │ │ │ - cmneq r6, #4, 18 @ 0x10000 │ │ │ │ + cmneq r6, #36, 22 @ 0x9000 │ │ │ │ cmneq r6, #244, 16 @ 0xf40000 │ │ │ │ - cmneq r6, #8, 22 @ 0x2000 │ │ │ │ - movteq r1, #31744 @ 0x7c00 │ │ │ │ + cmneq r6, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ + movteq r1, #31728 @ 0x7bf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e03b4 <__cxa_atexit@plt+0x7ce404> │ │ │ │ - ldr r3, [pc, #32] @ 7e03bc <__cxa_atexit@plt+0x7ce40c> │ │ │ │ + bcc 7e03c4 <__cxa_atexit@plt+0x7ce414> │ │ │ │ + ldr r3, [pc, #32] @ 7e03cc <__cxa_atexit@plt+0x7ce41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e03c0 <__cxa_atexit@plt+0x7ce410> │ │ │ │ + ldr r7, [pc, #16] @ 7e03d0 <__cxa_atexit@plt+0x7ce420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 16 @ 0xa00000 │ │ │ │ - cmneq r6, #124, 14 @ 0x1f00000 │ │ │ │ - movteq r1, #32388 @ 0x7e84 │ │ │ │ + cmneq r6, #144, 16 @ 0x900000 │ │ │ │ + cmneq r6, #108, 14 @ 0x1b00000 │ │ │ │ + movteq r1, #32372 @ 0x7e74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e04b8 <__cxa_atexit@plt+0x7ce508> │ │ │ │ + bcc 7e04c8 <__cxa_atexit@plt+0x7ce518> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e04b0 <__cxa_atexit@plt+0x7ce500> │ │ │ │ - ldr r9, [pc, #204] @ 7e04c0 <__cxa_atexit@plt+0x7ce510> │ │ │ │ + bhi 7e04c0 <__cxa_atexit@plt+0x7ce510> │ │ │ │ + ldr r9, [pc, #204] @ 7e04d0 <__cxa_atexit@plt+0x7ce520> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #200] @ 7e04c4 <__cxa_atexit@plt+0x7ce514> │ │ │ │ + ldr r8, [pc, #200] @ 7e04d4 <__cxa_atexit@plt+0x7ce524> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #196] @ 7e04c8 <__cxa_atexit@plt+0x7ce518> │ │ │ │ + ldr r0, [pc, #196] @ 7e04d8 <__cxa_atexit@plt+0x7ce528> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ sub r0, r6, #59 @ 0x3b │ │ │ │ ldr r1, [r7, #8] │ │ │ │ sub r2, r6, #31 │ │ │ │ - ldr sl, [pc, #176] @ 7e04cc <__cxa_atexit@plt+0x7ce51c> │ │ │ │ + ldr sl, [pc, #176] @ 7e04dc <__cxa_atexit@plt+0x7ce52c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #172] @ 7e04d0 <__cxa_atexit@plt+0x7ce520> │ │ │ │ + ldr ip, [pc, #172] @ 7e04e0 <__cxa_atexit@plt+0x7ce530> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r9, [pc, #160] @ 7e04d4 <__cxa_atexit@plt+0x7ce524> │ │ │ │ + ldr r9, [pc, #160] @ 7e04e4 <__cxa_atexit@plt+0x7ce534> │ │ │ │ add r9, pc, r9 │ │ │ │ mov lr, r6 │ │ │ │ str r8, [lr, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r8, [pc, #148] @ 7e04d8 <__cxa_atexit@plt+0x7ce528> │ │ │ │ + ldr r8, [pc, #148] @ 7e04e8 <__cxa_atexit@plt+0x7ce538> │ │ │ │ add r8, pc, r8 │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #116] @ 7e04dc <__cxa_atexit@plt+0x7ce52c> │ │ │ │ + ldr r2, [pc, #116] @ 7e04ec <__cxa_atexit@plt+0x7ce53c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-76]! @ 0xffffffb4 │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-68]! @ 0xffffffbc │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #84] @ 7e04e0 <__cxa_atexit@plt+0x7ce530> │ │ │ │ + ldr r3, [pc, #84] @ 7e04f0 <__cxa_atexit@plt+0x7ce540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #56] @ 7e04e4 <__cxa_atexit@plt+0x7ce534> │ │ │ │ + ldr r8, [pc, #56] @ 7e04f4 <__cxa_atexit@plt+0x7ce544> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r6, #56, 16 @ 0x380000 │ │ │ │ - cmneq r6, #20, 14 @ 0x500000 │ │ │ │ - cmneq r6, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r6, #40, 16 @ 0x280000 │ │ │ │ + cmneq r6, #4, 14 @ 0x100000 │ │ │ │ + cmneq r6, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmneq r6, #216, 14 @ 0x3600000 │ │ │ │ - cmneq r6, #12, 4 @ 0xc0000000 │ │ │ │ - movteq r1, #32116 @ 0x7d74 │ │ │ │ + cmneq r6, #200, 14 @ 0x3200000 │ │ │ │ + cmneq r6, #252, 2 @ 0x3f │ │ │ │ + movteq r1, #32100 @ 0x7d64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0550 <__cxa_atexit@plt+0x7ce5a0> │ │ │ │ + bcc 7e0560 <__cxa_atexit@plt+0x7ce5b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0548 <__cxa_atexit@plt+0x7ce598> │ │ │ │ - ldr r3, [pc, #64] @ 7e0558 <__cxa_atexit@plt+0x7ce5a8> │ │ │ │ + bhi 7e0558 <__cxa_atexit@plt+0x7ce5a8> │ │ │ │ + ldr r3, [pc, #64] @ 7e0568 <__cxa_atexit@plt+0x7ce5b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7e055c <__cxa_atexit@plt+0x7ce5ac> │ │ │ │ + ldr r7, [pc, #44] @ 7e056c <__cxa_atexit@plt+0x7ce5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e0560 <__cxa_atexit@plt+0x7ce5b0> │ │ │ │ + ldr r7, [pc, #28] @ 7e0570 <__cxa_atexit@plt+0x7ce5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 14 @ 0x900000 │ │ │ │ + cmneq r6, #20, 14 @ 0x500000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmneq r6, #80, 14 @ 0x1400000 │ │ │ │ - movteq r1, #32008 @ 0x7d08 │ │ │ │ + cmneq r6, #64, 14 @ 0x1000000 │ │ │ │ + movteq r1, #31992 @ 0x7cf8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e05f8 <__cxa_atexit@plt+0x7ce648> │ │ │ │ + bcc 7e0608 <__cxa_atexit@plt+0x7ce658> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e05f0 <__cxa_atexit@plt+0x7ce640> │ │ │ │ - ldr r3, [pc, #108] @ 7e0600 <__cxa_atexit@plt+0x7ce650> │ │ │ │ + bhi 7e0600 <__cxa_atexit@plt+0x7ce650> │ │ │ │ + ldr r3, [pc, #108] @ 7e0610 <__cxa_atexit@plt+0x7ce660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7e0604 <__cxa_atexit@plt+0x7ce654> │ │ │ │ + ldr lr, [pc, #76] @ 7e0614 <__cxa_atexit@plt+0x7ce664> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 7e0608 <__cxa_atexit@plt+0x7ce658> │ │ │ │ + ldr sl, [pc, #72] @ 7e0618 <__cxa_atexit@plt+0x7ce668> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7e060c <__cxa_atexit@plt+0x7ce65c> │ │ │ │ + ldr r7, [pc, #32] @ 7e061c <__cxa_atexit@plt+0x7ce66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r6, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - cmneq r6, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r6, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e065c <__cxa_atexit@plt+0x7ce6ac> │ │ │ │ - ldr r3, [pc, #56] @ 7e0664 <__cxa_atexit@plt+0x7ce6b4> │ │ │ │ + bcc 7e066c <__cxa_atexit@plt+0x7ce6bc> │ │ │ │ + ldr r3, [pc, #56] @ 7e0674 <__cxa_atexit@plt+0x7ce6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7e0668 <__cxa_atexit@plt+0x7ce6b8> │ │ │ │ + ldr r2, [pc, #52] @ 7e0678 <__cxa_atexit@plt+0x7ce6c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e0654 <__cxa_atexit@plt+0x7ce6a4> │ │ │ │ - b 7e0674 <__cxa_atexit@plt+0x7ce6c4> │ │ │ │ + beq 7e0664 <__cxa_atexit@plt+0x7ce6b4> │ │ │ │ + b 7e0684 <__cxa_atexit@plt+0x7ce6d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r6, #8, 12 @ 0x800000 │ │ │ │ + cmneq r6, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e0694 <__cxa_atexit@plt+0x7ce6e4> │ │ │ │ + ldr r0, [pc, #20] @ 7e06a4 <__cxa_atexit@plt+0x7ce6f4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e06cc <__cxa_atexit@plt+0x7ce71c> │ │ │ │ + bhi 7e06dc <__cxa_atexit@plt+0x7ce72c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e06d8 <__cxa_atexit@plt+0x7ce728> │ │ │ │ + ldr r2, [pc, #28] @ 7e06e8 <__cxa_atexit@plt+0x7ce738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #128, 4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #112, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0708 <__cxa_atexit@plt+0x7ce758> │ │ │ │ - ldr r3, [pc, #24] @ 7e0710 <__cxa_atexit@plt+0x7ce760> │ │ │ │ + bcc 7e0718 <__cxa_atexit@plt+0x7ce768> │ │ │ │ + ldr r3, [pc, #24] @ 7e0720 <__cxa_atexit@plt+0x7ce770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #68, 10 @ 0x11000000 │ │ │ │ - movteq r1, #28872 @ 0x70c8 │ │ │ │ + cmneq r6, #52, 10 @ 0xd000000 │ │ │ │ + movteq r1, #28856 @ 0x70b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0798 <__cxa_atexit@plt+0x7ce7e8> │ │ │ │ + bcc 7e07a8 <__cxa_atexit@plt+0x7ce7f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0790 <__cxa_atexit@plt+0x7ce7e0> │ │ │ │ - ldr r3, [pc, #92] @ 7e07a0 <__cxa_atexit@plt+0x7ce7f0> │ │ │ │ + bhi 7e07a0 <__cxa_atexit@plt+0x7ce7f0> │ │ │ │ + ldr r3, [pc, #92] @ 7e07b0 <__cxa_atexit@plt+0x7ce800> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7e07a4 <__cxa_atexit@plt+0x7ce7f4> │ │ │ │ + ldr r2, [pc, #88] @ 7e07b4 <__cxa_atexit@plt+0x7ce804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7e07a8 <__cxa_atexit@plt+0x7ce7f8> │ │ │ │ + ldr r0, [pc, #64] @ 7e07b8 <__cxa_atexit@plt+0x7ce808> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7e07ac <__cxa_atexit@plt+0x7ce7fc> │ │ │ │ + ldr r7, [pc, #32] @ 7e07bc <__cxa_atexit@plt+0x7ce80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq r6, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r6, #196, 8 @ 0xc4000000 │ │ │ │ - movteq r1, #30628 @ 0x77a4 │ │ │ │ + cmneq r6, #180, 8 @ 0xb4000000 │ │ │ │ + movteq r1, #30612 @ 0x7794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0818 <__cxa_atexit@plt+0x7ce868> │ │ │ │ + bcc 7e0828 <__cxa_atexit@plt+0x7ce878> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0810 <__cxa_atexit@plt+0x7ce860> │ │ │ │ + bhi 7e0820 <__cxa_atexit@plt+0x7ce870> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e0820 <__cxa_atexit@plt+0x7ce870> │ │ │ │ + ldr r2, [pc, #60] @ 7e0830 <__cxa_atexit@plt+0x7ce880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e0824 <__cxa_atexit@plt+0x7ce874> │ │ │ │ + ldr r3, [pc, #52] @ 7e0834 <__cxa_atexit@plt+0x7ce884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e0828 <__cxa_atexit@plt+0x7ce878> │ │ │ │ + ldr r3, [pc, #44] @ 7e0838 <__cxa_atexit@plt+0x7ce888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e082c <__cxa_atexit@plt+0x7ce87c> │ │ │ │ + ldr r8, [pc, #32] @ 7e083c <__cxa_atexit@plt+0x7ce88c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #128, 12 @ 0x8000000 │ │ │ │ - cmneq r6, #80, 8 @ 0x50000000 │ │ │ │ + cmneq r6, #112, 12 @ 0x7000000 │ │ │ │ cmneq r6, #64, 8 @ 0x40000000 │ │ │ │ - cmneq r6, #84, 12 @ 0x5400000 │ │ │ │ - movteq r1, #30500 @ 0x7724 │ │ │ │ + cmneq r6, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r6, #68, 12 @ 0x4400000 │ │ │ │ + movteq r1, #30484 @ 0x7714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0898 <__cxa_atexit@plt+0x7ce8e8> │ │ │ │ + bcc 7e08a8 <__cxa_atexit@plt+0x7ce8f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0890 <__cxa_atexit@plt+0x7ce8e0> │ │ │ │ + bhi 7e08a0 <__cxa_atexit@plt+0x7ce8f0> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e08a0 <__cxa_atexit@plt+0x7ce8f0> │ │ │ │ + ldr r2, [pc, #60] @ 7e08b0 <__cxa_atexit@plt+0x7ce900> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e08a4 <__cxa_atexit@plt+0x7ce8f4> │ │ │ │ + ldr r3, [pc, #52] @ 7e08b4 <__cxa_atexit@plt+0x7ce904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e08a8 <__cxa_atexit@plt+0x7ce8f8> │ │ │ │ + ldr r3, [pc, #44] @ 7e08b8 <__cxa_atexit@plt+0x7ce908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e08ac <__cxa_atexit@plt+0x7ce8fc> │ │ │ │ + ldr r8, [pc, #32] @ 7e08bc <__cxa_atexit@plt+0x7ce90c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 12 │ │ │ │ - cmneq r6, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r6, #240, 10 @ 0x3c000000 │ │ │ │ cmneq r6, #192, 6 │ │ │ │ - cmneq r6, #212, 10 @ 0x35000000 │ │ │ │ - movteq r1, #30372 @ 0x76a4 │ │ │ │ + cmneq r6, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r6, #196, 10 @ 0x31000000 │ │ │ │ + movteq r1, #30356 @ 0x7694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0918 <__cxa_atexit@plt+0x7ce968> │ │ │ │ + bcc 7e0928 <__cxa_atexit@plt+0x7ce978> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0910 <__cxa_atexit@plt+0x7ce960> │ │ │ │ + bhi 7e0920 <__cxa_atexit@plt+0x7ce970> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e0920 <__cxa_atexit@plt+0x7ce970> │ │ │ │ + ldr r2, [pc, #60] @ 7e0930 <__cxa_atexit@plt+0x7ce980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e0924 <__cxa_atexit@plt+0x7ce974> │ │ │ │ + ldr r3, [pc, #52] @ 7e0934 <__cxa_atexit@plt+0x7ce984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e0928 <__cxa_atexit@plt+0x7ce978> │ │ │ │ + ldr r3, [pc, #44] @ 7e0938 <__cxa_atexit@plt+0x7ce988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e092c <__cxa_atexit@plt+0x7ce97c> │ │ │ │ + ldr r8, [pc, #32] @ 7e093c <__cxa_atexit@plt+0x7ce98c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #128, 10 @ 0x20000000 │ │ │ │ - cmneq r6, #80, 6 @ 0x40000001 │ │ │ │ + cmneq r6, #112, 10 @ 0x1c000000 │ │ │ │ cmneq r6, #64, 6 │ │ │ │ - cmneq r6, #84, 10 @ 0x15000000 │ │ │ │ - movteq r1, #30244 @ 0x7624 │ │ │ │ + cmneq r6, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r6, #68, 10 @ 0x11000000 │ │ │ │ + movteq r1, #30228 @ 0x7614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0998 <__cxa_atexit@plt+0x7ce9e8> │ │ │ │ + bcc 7e09a8 <__cxa_atexit@plt+0x7ce9f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0990 <__cxa_atexit@plt+0x7ce9e0> │ │ │ │ + bhi 7e09a0 <__cxa_atexit@plt+0x7ce9f0> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 7e09a0 <__cxa_atexit@plt+0x7ce9f0> │ │ │ │ + ldr r2, [pc, #60] @ 7e09b0 <__cxa_atexit@plt+0x7cea00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7e09a4 <__cxa_atexit@plt+0x7ce9f4> │ │ │ │ + ldr r3, [pc, #52] @ 7e09b4 <__cxa_atexit@plt+0x7cea04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 7e09a8 <__cxa_atexit@plt+0x7ce9f8> │ │ │ │ + ldr r3, [pc, #44] @ 7e09b8 <__cxa_atexit@plt+0x7cea08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 7e09ac <__cxa_atexit@plt+0x7ce9fc> │ │ │ │ + ldr r8, [pc, #32] @ 7e09bc <__cxa_atexit@plt+0x7cea0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 10 │ │ │ │ - cmneq r6, #208, 4 │ │ │ │ + cmneq r6, #240, 8 @ 0xf0000000 │ │ │ │ cmneq r6, #192, 4 │ │ │ │ - cmneq r6, #212, 8 @ 0xd4000000 │ │ │ │ - movteq r1, #30548 @ 0x7754 │ │ │ │ + cmneq r6, #176, 4 │ │ │ │ + cmneq r6, #196, 8 @ 0xc4000000 │ │ │ │ + movteq r1, #30532 @ 0x7744 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e09e8 <__cxa_atexit@plt+0x7cea38> │ │ │ │ - ldr r3, [pc, #32] @ 7e09f0 <__cxa_atexit@plt+0x7cea40> │ │ │ │ + bcc 7e09f8 <__cxa_atexit@plt+0x7cea48> │ │ │ │ + ldr r3, [pc, #32] @ 7e0a00 <__cxa_atexit@plt+0x7cea50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e09f4 <__cxa_atexit@plt+0x7cea44> │ │ │ │ + ldr r7, [pc, #16] @ 7e0a04 <__cxa_atexit@plt+0x7cea54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108, 4 @ 0xc0000006 │ │ │ │ - cmneq r6, #84, 2 │ │ │ │ - movteq r1, #30748 @ 0x781c │ │ │ │ + cmneq r6, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r6, #68, 2 │ │ │ │ + movteq r1, #30732 @ 0x780c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0aec <__cxa_atexit@plt+0x7ceb3c> │ │ │ │ + bcc 7e0afc <__cxa_atexit@plt+0x7ceb4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0ae4 <__cxa_atexit@plt+0x7ceb34> │ │ │ │ - ldr r9, [pc, #204] @ 7e0af4 <__cxa_atexit@plt+0x7ceb44> │ │ │ │ + bhi 7e0af4 <__cxa_atexit@plt+0x7ceb44> │ │ │ │ + ldr r9, [pc, #204] @ 7e0b04 <__cxa_atexit@plt+0x7ceb54> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #200] @ 7e0af8 <__cxa_atexit@plt+0x7ceb48> │ │ │ │ + ldr r8, [pc, #200] @ 7e0b08 <__cxa_atexit@plt+0x7ceb58> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #196] @ 7e0afc <__cxa_atexit@plt+0x7ceb4c> │ │ │ │ + ldr r0, [pc, #196] @ 7e0b0c <__cxa_atexit@plt+0x7ceb5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ sub r0, r6, #59 @ 0x3b │ │ │ │ ldr r1, [r7, #8] │ │ │ │ sub r2, r6, #31 │ │ │ │ - ldr sl, [pc, #176] @ 7e0b00 <__cxa_atexit@plt+0x7ceb50> │ │ │ │ + ldr sl, [pc, #176] @ 7e0b10 <__cxa_atexit@plt+0x7ceb60> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #172] @ 7e0b04 <__cxa_atexit@plt+0x7ceb54> │ │ │ │ + ldr ip, [pc, #172] @ 7e0b14 <__cxa_atexit@plt+0x7ceb64> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r9, [pc, #160] @ 7e0b08 <__cxa_atexit@plt+0x7ceb58> │ │ │ │ + ldr r9, [pc, #160] @ 7e0b18 <__cxa_atexit@plt+0x7ceb68> │ │ │ │ add r9, pc, r9 │ │ │ │ mov lr, r6 │ │ │ │ str r8, [lr, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r8, [pc, #148] @ 7e0b0c <__cxa_atexit@plt+0x7ceb5c> │ │ │ │ + ldr r8, [pc, #148] @ 7e0b1c <__cxa_atexit@plt+0x7ceb6c> │ │ │ │ add r8, pc, r8 │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #116] @ 7e0b10 <__cxa_atexit@plt+0x7ceb60> │ │ │ │ + ldr r2, [pc, #116] @ 7e0b20 <__cxa_atexit@plt+0x7ceb70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-76]! @ 0xffffffb4 │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-68]! @ 0xffffffbc │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #84] @ 7e0b14 <__cxa_atexit@plt+0x7ceb64> │ │ │ │ + ldr r3, [pc, #84] @ 7e0b24 <__cxa_atexit@plt+0x7ceb74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #56] @ 7e0b18 <__cxa_atexit@plt+0x7ceb68> │ │ │ │ + ldr r8, [pc, #56] @ 7e0b28 <__cxa_atexit@plt+0x7ceb78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r6, #4, 4 @ 0x40000000 │ │ │ │ - cmneq r6, #224 @ 0xe0 │ │ │ │ - cmneq r6, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r6, #244, 2 @ 0x3d │ │ │ │ + cmneq r6, #208 @ 0xd0 │ │ │ │ + cmneq r6, #168, 6 @ 0xa0000002 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmneq r6, #164, 2 @ 0x29 │ │ │ │ - cmneq r6, #216, 22 @ 0x36000 │ │ │ │ - movteq r1, #30476 @ 0x770c │ │ │ │ + cmneq r6, #148, 2 @ 0x25 │ │ │ │ + cmneq r6, #200, 22 @ 0x32000 │ │ │ │ + movteq r1, #30460 @ 0x76fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0b84 <__cxa_atexit@plt+0x7cebd4> │ │ │ │ + bcc 7e0b94 <__cxa_atexit@plt+0x7cebe4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0b7c <__cxa_atexit@plt+0x7cebcc> │ │ │ │ - ldr r3, [pc, #64] @ 7e0b8c <__cxa_atexit@plt+0x7cebdc> │ │ │ │ + bhi 7e0b8c <__cxa_atexit@plt+0x7cebdc> │ │ │ │ + ldr r3, [pc, #64] @ 7e0b9c <__cxa_atexit@plt+0x7cebec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7e0b90 <__cxa_atexit@plt+0x7cebe0> │ │ │ │ + ldr r7, [pc, #44] @ 7e0ba0 <__cxa_atexit@plt+0x7cebf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e0b94 <__cxa_atexit@plt+0x7cebe4> │ │ │ │ + ldr r7, [pc, #28] @ 7e0ba4 <__cxa_atexit@plt+0x7cebf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #240 @ 0xf0 │ │ │ │ + cmneq r6, #224 @ 0xe0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmneq r6, #28, 2 │ │ │ │ - movteq r1, #30368 @ 0x76a0 │ │ │ │ + cmneq r6, #12, 2 │ │ │ │ + movteq r1, #30352 @ 0x7690 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0c2c <__cxa_atexit@plt+0x7cec7c> │ │ │ │ + bcc 7e0c3c <__cxa_atexit@plt+0x7cec8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0c24 <__cxa_atexit@plt+0x7cec74> │ │ │ │ - ldr r3, [pc, #108] @ 7e0c34 <__cxa_atexit@plt+0x7cec84> │ │ │ │ + bhi 7e0c34 <__cxa_atexit@plt+0x7cec84> │ │ │ │ + ldr r3, [pc, #108] @ 7e0c44 <__cxa_atexit@plt+0x7cec94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7e0c38 <__cxa_atexit@plt+0x7cec88> │ │ │ │ + ldr lr, [pc, #76] @ 7e0c48 <__cxa_atexit@plt+0x7cec98> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 7e0c3c <__cxa_atexit@plt+0x7cec8c> │ │ │ │ + ldr sl, [pc, #72] @ 7e0c4c <__cxa_atexit@plt+0x7cec9c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7e0c40 <__cxa_atexit@plt+0x7cec90> │ │ │ │ + ldr r7, [pc, #32] @ 7e0c50 <__cxa_atexit@plt+0x7ceca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #116 @ 0x74 │ │ │ │ + cmneq r6, #100 @ 0x64 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - cmneq r6, #48 @ 0x30 │ │ │ │ - movteq r1, #30264 @ 0x7638 │ │ │ │ + cmneq r6, #32 │ │ │ │ + movteq r1, #30248 @ 0x7628 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0d00 <__cxa_atexit@plt+0x7ced50> │ │ │ │ + bcc 7e0d10 <__cxa_atexit@plt+0x7ced60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0cf8 <__cxa_atexit@plt+0x7ced48> │ │ │ │ - ldr lr, [pc, #148] @ 7e0d08 <__cxa_atexit@plt+0x7ced58> │ │ │ │ + bhi 7e0d08 <__cxa_atexit@plt+0x7ced58> │ │ │ │ + ldr lr, [pc, #148] @ 7e0d18 <__cxa_atexit@plt+0x7ced68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #144] @ 7e0d0c <__cxa_atexit@plt+0x7ced5c> │ │ │ │ + ldr r2, [pc, #144] @ 7e0d1c <__cxa_atexit@plt+0x7ced6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-60]! @ 0xffffffc4 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, r9} │ │ │ │ str r3, [r6] │ │ │ │ - ldr lr, [pc, #92] @ 7e0d10 <__cxa_atexit@plt+0x7ced60> │ │ │ │ + ldr lr, [pc, #92] @ 7e0d20 <__cxa_atexit@plt+0x7ced70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #88] @ 7e0d14 <__cxa_atexit@plt+0x7ced64> │ │ │ │ + ldr sl, [pc, #88] @ 7e0d24 <__cxa_atexit@plt+0x7ced74> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #64] @ 7e0d18 <__cxa_atexit@plt+0x7ced68> │ │ │ │ + ldr r0, [pc, #64] @ 7e0d28 <__cxa_atexit@plt+0x7ced78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-52]! @ 0xffffffcc │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ - cmneq r6, #192, 30 @ 0x300 │ │ │ │ + cmneq r6, #176, 30 @ 0x2c0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r6, #140, 30 @ 0x230 │ │ │ │ - movteq r1, #29936 @ 0x74f0 │ │ │ │ + cmneq r6, #124, 30 @ 0x1f0 │ │ │ │ + movteq r1, #29920 @ 0x74e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0d50 <__cxa_atexit@plt+0x7ceda0> │ │ │ │ - ldr r3, [pc, #28] @ 7e0d58 <__cxa_atexit@plt+0x7ceda8> │ │ │ │ + bcc 7e0d60 <__cxa_atexit@plt+0x7cedb0> │ │ │ │ + ldr r3, [pc, #28] @ 7e0d68 <__cxa_atexit@plt+0x7cedb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 7dfe34 <__cxa_atexit@plt+0x7cde84> │ │ │ │ + b 7dfe44 <__cxa_atexit@plt+0x7cde94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 30 │ │ │ │ - movteq r1, #29996 @ 0x752c │ │ │ │ + cmneq r6, #240, 28 @ 0xf00 │ │ │ │ + movteq r1, #29980 @ 0x751c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0df4 <__cxa_atexit@plt+0x7cee44> │ │ │ │ + bcc 7e0e04 <__cxa_atexit@plt+0x7cee54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0dec <__cxa_atexit@plt+0x7cee3c> │ │ │ │ + bhi 7e0dfc <__cxa_atexit@plt+0x7cee4c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 7e0dfc <__cxa_atexit@plt+0x7cee4c> │ │ │ │ + ldr lr, [pc, #92] @ 7e0e0c <__cxa_atexit@plt+0x7cee5c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 7e0e00 <__cxa_atexit@plt+0x7cee50> │ │ │ │ + ldr r9, [pc, #88] @ 7e0e10 <__cxa_atexit@plt+0x7cee60> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r0, [pc, #60] @ 7e0e04 <__cxa_atexit@plt+0x7cee54> │ │ │ │ + ldr r0, [pc, #60] @ 7e0e14 <__cxa_atexit@plt+0x7cee64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #156, 28 @ 0x9c0 │ │ │ │ - movteq r0, #30712 @ 0x77f8 │ │ │ │ + cmneq r6, #140, 28 @ 0x8c0 │ │ │ │ + movteq r0, #30696 @ 0x77e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0e40 <__cxa_atexit@plt+0x7cee90> │ │ │ │ - ldr r3, [pc, #32] @ 7e0e48 <__cxa_atexit@plt+0x7cee98> │ │ │ │ + bcc 7e0e50 <__cxa_atexit@plt+0x7ceea0> │ │ │ │ + ldr r3, [pc, #32] @ 7e0e58 <__cxa_atexit@plt+0x7ceea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e0e4c <__cxa_atexit@plt+0x7cee9c> │ │ │ │ + ldr r7, [pc, #16] @ 7e0e5c <__cxa_atexit@plt+0x7ceeac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #20, 28 @ 0x140 │ │ │ │ - cmneq r6, #196, 24 @ 0xc400 │ │ │ │ + cmneq r6, #4, 28 @ 0x40 │ │ │ │ + cmneq r6, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0e7c <__cxa_atexit@plt+0x7ceecc> │ │ │ │ - ldr r3, [pc, #24] @ 7e0e84 <__cxa_atexit@plt+0x7ceed4> │ │ │ │ + bcc 7e0e8c <__cxa_atexit@plt+0x7ceedc> │ │ │ │ + ldr r3, [pc, #24] @ 7e0e94 <__cxa_atexit@plt+0x7ceee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 26 @ 0x3400 │ │ │ │ - movteq r0, #30596 @ 0x7784 │ │ │ │ + cmneq r6, #192, 26 @ 0x3000 │ │ │ │ + movteq r0, #30580 @ 0x7774 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0f04 <__cxa_atexit@plt+0x7cef54> │ │ │ │ + bcc 7e0f14 <__cxa_atexit@plt+0x7cef64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e0efc <__cxa_atexit@plt+0x7cef4c> │ │ │ │ - ldr r3, [pc, #84] @ 7e0f0c <__cxa_atexit@plt+0x7cef5c> │ │ │ │ + bhi 7e0f0c <__cxa_atexit@plt+0x7cef5c> │ │ │ │ + ldr r3, [pc, #84] @ 7e0f1c <__cxa_atexit@plt+0x7cef6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e0f10 <__cxa_atexit@plt+0x7cef60> │ │ │ │ + ldr r2, [pc, #80] @ 7e0f20 <__cxa_atexit@plt+0x7cef70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e0f14 <__cxa_atexit@plt+0x7cef64> │ │ │ │ + ldr r1, [pc, #60] @ 7e0f24 <__cxa_atexit@plt+0x7cef74> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e0f18 <__cxa_atexit@plt+0x7cef68> │ │ │ │ + ldr r7, [pc, #32] @ 7e0f28 <__cxa_atexit@plt+0x7cef78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #124, 26 @ 0x1f00 │ │ │ │ + cmneq r6, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #88, 26 @ 0x1600 │ │ │ │ - movteq r1, #29564 @ 0x737c │ │ │ │ + cmneq r6, #72, 26 @ 0x1200 │ │ │ │ + movteq r1, #29548 @ 0x736c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e0f4c <__cxa_atexit@plt+0x7cef9c> │ │ │ │ - ldr r3, [pc, #28] @ 7e0f5c <__cxa_atexit@plt+0x7cefac> │ │ │ │ + bcc 7e0f5c <__cxa_atexit@plt+0x7cefac> │ │ │ │ + ldr r3, [pc, #28] @ 7e0f6c <__cxa_atexit@plt+0x7cefbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7e0f60 <__cxa_atexit@plt+0x7cefb0> │ │ │ │ + ldr r7, [pc, #12] @ 7e0f70 <__cxa_atexit@plt+0x7cefc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r1, #29536 @ 0x7360 │ │ │ │ - movteq r1, #29496 @ 0x7338 │ │ │ │ + movteq r1, #29520 @ 0x7350 │ │ │ │ + movteq r1, #29480 @ 0x7328 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7e0f84 <__cxa_atexit@plt+0x7cefd4> │ │ │ │ + ldr r3, [pc, #12] @ 7e0f94 <__cxa_atexit@plt+0x7cefe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r1, #29460 @ 0x7314 │ │ │ │ + movteq r1, #29444 @ 0x7304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e0fac <__cxa_atexit@plt+0x7ceffc> │ │ │ │ + ldr r3, [pc, #16] @ 7e0fbc <__cxa_atexit@plt+0x7cf00c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r1, #29420 @ 0x72ec │ │ │ │ + movteq r1, #29404 @ 0x72dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e0fd4 <__cxa_atexit@plt+0x7cf024> │ │ │ │ + ldr r3, [pc, #16] @ 7e0fe4 <__cxa_atexit@plt+0x7cf034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r1, #29380 @ 0x72c4 │ │ │ │ + movteq r1, #29364 @ 0x72b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1050 <__cxa_atexit@plt+0x7cf0a0> │ │ │ │ + bhi 7e1060 <__cxa_atexit@plt+0x7cf0b0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 7e105c <__cxa_atexit@plt+0x7cf0ac> │ │ │ │ + ldr r0, [pc, #80] @ 7e106c <__cxa_atexit@plt+0x7cf0bc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 7e1060 <__cxa_atexit@plt+0x7cf0b0> │ │ │ │ + ldr lr, [pc, #76] @ 7e1070 <__cxa_atexit@plt+0x7cf0c0> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r2, r8} │ │ │ │ - ldr r0, [pc, #48] @ 7e1064 <__cxa_atexit@plt+0x7cf0b4> │ │ │ │ + ldr r0, [pc, #48] @ 7e1074 <__cxa_atexit@plt+0x7cf0c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r6, #48, 24 @ 0x3000 │ │ │ │ - movteq r0, #31020 @ 0x792c │ │ │ │ + cmneq r6, #32, 24 @ 0x2000 │ │ │ │ + movteq r0, #31004 @ 0x791c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e10ac <__cxa_atexit@plt+0x7cf0fc> │ │ │ │ - ldr r3, [pc, #44] @ 7e10b4 <__cxa_atexit@plt+0x7cf104> │ │ │ │ + bcc 7e10bc <__cxa_atexit@plt+0x7cf10c> │ │ │ │ + ldr r3, [pc, #44] @ 7e10c4 <__cxa_atexit@plt+0x7cf114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e10b8 <__cxa_atexit@plt+0x7cf108> │ │ │ │ + ldr r3, [pc, #32] @ 7e10c8 <__cxa_atexit@plt+0x7cf118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e10bc <__cxa_atexit@plt+0x7cf10c> │ │ │ │ + ldr r7, [pc, #20] @ 7e10cc <__cxa_atexit@plt+0x7cf11c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 22 @ 0x2d000 │ │ │ │ - cmneq r6, #188, 4 @ 0xc000000b │ │ │ │ - cmneq r6, #112 @ 0x70 │ │ │ │ - movteq r1, #29512 @ 0x7348 │ │ │ │ + cmneq r6, #164, 22 @ 0x29000 │ │ │ │ + cmneq r6, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r6, #96 @ 0x60 │ │ │ │ + movteq r1, #29496 @ 0x7338 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1128 <__cxa_atexit@plt+0x7cf178> │ │ │ │ - ldr r3, [pc, #80] @ 7e1130 <__cxa_atexit@plt+0x7cf180> │ │ │ │ + bcc 7e1138 <__cxa_atexit@plt+0x7cf188> │ │ │ │ + ldr r3, [pc, #80] @ 7e1140 <__cxa_atexit@plt+0x7cf190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7e1134 <__cxa_atexit@plt+0x7cf184> │ │ │ │ + ldr r2, [pc, #76] @ 7e1144 <__cxa_atexit@plt+0x7cf194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #60] @ 7e1138 <__cxa_atexit@plt+0x7cf188> │ │ │ │ + ldr r0, [pc, #60] @ 7e1148 <__cxa_atexit@plt+0x7cf198> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #52] @ 7e113c <__cxa_atexit@plt+0x7cf18c> │ │ │ │ + ldr r0, [pc, #52] @ 7e114c <__cxa_atexit@plt+0x7cf19c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - ldr r8, [pc, #28] @ 7e1140 <__cxa_atexit@plt+0x7cf190> │ │ │ │ + ldr r8, [pc, #28] @ 7e1150 <__cxa_atexit@plt+0x7cf1a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq r6, #84, 22 @ 0x15000 │ │ │ │ - cmneq r6, #104, 22 @ 0x1a000 │ │ │ │ - cmneq r6, #64, 24 @ 0x4000 │ │ │ │ - cmneq r6, #128, 24 @ 0x8000 │ │ │ │ - movteq r1, #29360 @ 0x72b0 │ │ │ │ + cmneq r6, #68, 22 @ 0x11000 │ │ │ │ + cmneq r6, #88, 22 @ 0x16000 │ │ │ │ + cmneq r6, #48, 24 @ 0x3000 │ │ │ │ + cmneq r6, #112, 24 @ 0x7000 │ │ │ │ + movteq r1, #29344 @ 0x72a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 7e1170 <__cxa_atexit@plt+0x7cf1c0> │ │ │ │ - ldr r7, [pc, #48] @ 7e1194 <__cxa_atexit@plt+0x7cf1e4> │ │ │ │ + bne 7e1180 <__cxa_atexit@plt+0x7cf1d0> │ │ │ │ + ldr r7, [pc, #48] @ 7e11a4 <__cxa_atexit@plt+0x7cf1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #12] @ 7e118c <__cxa_atexit@plt+0x7cf1dc> │ │ │ │ + ldr r7, [pc, #12] @ 7e119c <__cxa_atexit@plt+0x7cf1ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #8] @ 7e1190 <__cxa_atexit@plt+0x7cf1e0> │ │ │ │ + ldr r9, [pc, #8] @ 7e11a0 <__cxa_atexit@plt+0x7cf1f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r6, #120, 20 @ 0x78000 │ │ │ │ - cmneq r6, #244, 16 @ 0xf40000 │ │ │ │ - cmneq r6, #124, 20 @ 0x7c000 │ │ │ │ - movteq r0, #31644 @ 0x7b9c │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r6, #104, 20 @ 0x68000 │ │ │ │ + cmneq r6, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r6, #108, 20 @ 0x6c000 │ │ │ │ + movteq r0, #31628 @ 0x7b8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e11d0 <__cxa_atexit@plt+0x7cf220> │ │ │ │ - ldr r3, [pc, #32] @ 7e11d8 <__cxa_atexit@plt+0x7cf228> │ │ │ │ + bcc 7e11e0 <__cxa_atexit@plt+0x7cf230> │ │ │ │ + ldr r3, [pc, #32] @ 7e11e8 <__cxa_atexit@plt+0x7cf238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e11dc <__cxa_atexit@plt+0x7cf22c> │ │ │ │ + ldr r7, [pc, #16] @ 7e11ec <__cxa_atexit@plt+0x7cf23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #132, 20 @ 0x84000 │ │ │ │ - cmneq r6, #192, 16 @ 0xc00000 │ │ │ │ - movteq r1, #29132 @ 0x71cc │ │ │ │ + cmneq r6, #116, 20 @ 0x74000 │ │ │ │ + cmneq r6, #176, 16 @ 0xb00000 │ │ │ │ + movteq r1, #29116 @ 0x71bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e124c <__cxa_atexit@plt+0x7cf29c> │ │ │ │ + bcc 7e125c <__cxa_atexit@plt+0x7cf2ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1244 <__cxa_atexit@plt+0x7cf294> │ │ │ │ - ldr r3, [pc, #68] @ 7e1254 <__cxa_atexit@plt+0x7cf2a4> │ │ │ │ + bhi 7e1254 <__cxa_atexit@plt+0x7cf2a4> │ │ │ │ + ldr r3, [pc, #68] @ 7e1264 <__cxa_atexit@plt+0x7cf2b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 7e1258 <__cxa_atexit@plt+0x7cf2a8> │ │ │ │ + ldr r3, [pc, #52] @ 7e1268 <__cxa_atexit@plt+0x7cf2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7e125c <__cxa_atexit@plt+0x7cf2ac> │ │ │ │ + ldr r7, [pc, #36] @ 7e126c <__cxa_atexit@plt+0x7cf2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e1260 <__cxa_atexit@plt+0x7cf2b0> │ │ │ │ + ldr r8, [pc, #32] @ 7e1270 <__cxa_atexit@plt+0x7cf2c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #44, 20 @ 0x2c000 │ │ │ │ + cmneq r6, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #52, 4 @ 0x40000003 │ │ │ │ - cmneq r6, #84, 16 @ 0x540000 │ │ │ │ - movteq r1, #29020 @ 0x715c │ │ │ │ + cmneq r6, #36, 4 @ 0x40000002 │ │ │ │ + cmneq r6, #68, 16 @ 0x440000 │ │ │ │ + movteq r1, #29004 @ 0x714c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e12d0 <__cxa_atexit@plt+0x7cf320> │ │ │ │ + bcc 7e12e0 <__cxa_atexit@plt+0x7cf330> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e12c8 <__cxa_atexit@plt+0x7cf318> │ │ │ │ - ldr r3, [pc, #68] @ 7e12d8 <__cxa_atexit@plt+0x7cf328> │ │ │ │ + bhi 7e12d8 <__cxa_atexit@plt+0x7cf328> │ │ │ │ + ldr r3, [pc, #68] @ 7e12e8 <__cxa_atexit@plt+0x7cf338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 7e12dc <__cxa_atexit@plt+0x7cf32c> │ │ │ │ + ldr r3, [pc, #52] @ 7e12ec <__cxa_atexit@plt+0x7cf33c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7e12e0 <__cxa_atexit@plt+0x7cf330> │ │ │ │ + ldr r7, [pc, #36] @ 7e12f0 <__cxa_atexit@plt+0x7cf340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 7e12e4 <__cxa_atexit@plt+0x7cf334> │ │ │ │ + ldr r9, [pc, #32] @ 7e12f4 <__cxa_atexit@plt+0x7cf344> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r6, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r6, #216, 20 @ 0xd8000 │ │ │ │ - cmneq r6, #240, 8 @ 0xf0000000 │ │ │ │ - movteq r1, #28908 @ 0x70ec │ │ │ │ + cmneq r6, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r6, #224, 8 @ 0xe0000000 │ │ │ │ + movteq r1, #28892 @ 0x70dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1350 <__cxa_atexit@plt+0x7cf3a0> │ │ │ │ + bcc 7e1360 <__cxa_atexit@plt+0x7cf3b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1348 <__cxa_atexit@plt+0x7cf398> │ │ │ │ - ldr r3, [pc, #64] @ 7e1358 <__cxa_atexit@plt+0x7cf3a8> │ │ │ │ + bhi 7e1358 <__cxa_atexit@plt+0x7cf3a8> │ │ │ │ + ldr r3, [pc, #64] @ 7e1368 <__cxa_atexit@plt+0x7cf3b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e135c <__cxa_atexit@plt+0x7cf3ac> │ │ │ │ + ldr r3, [pc, #44] @ 7e136c <__cxa_atexit@plt+0x7cf3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e1360 <__cxa_atexit@plt+0x7cf3b0> │ │ │ │ + ldr r7, [pc, #28] @ 7e1370 <__cxa_atexit@plt+0x7cf3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 18 @ 0x90000 │ │ │ │ + cmneq r6, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r6, #12, 18 @ 0x30000 │ │ │ │ - movteq r1, #28728 @ 0x7038 │ │ │ │ + cmneq r6, #252, 16 @ 0xfc0000 │ │ │ │ + movteq r1, #28712 @ 0x7028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e13a0 <__cxa_atexit@plt+0x7cf3f0> │ │ │ │ - ldr r3, [pc, #36] @ 7e13a8 <__cxa_atexit@plt+0x7cf3f8> │ │ │ │ + bcc 7e13b0 <__cxa_atexit@plt+0x7cf400> │ │ │ │ + ldr r3, [pc, #36] @ 7e13b8 <__cxa_atexit@plt+0x7cf408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7e13ac <__cxa_atexit@plt+0x7cf3fc> │ │ │ │ + ldr r7, [pc, #24] @ 7e13bc <__cxa_atexit@plt+0x7cf40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7e13b0 <__cxa_atexit@plt+0x7cf400> │ │ │ │ + ldr r8, [pc, #20] @ 7e13c0 <__cxa_atexit@plt+0x7cf410> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 16 @ 0xb80000 │ │ │ │ - cmneq r6, #40, 2 │ │ │ │ - cmneq r6, #68, 16 @ 0x440000 │ │ │ │ - movteq r1, #28720 @ 0x7030 │ │ │ │ + cmneq r6, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r6, #24, 2 │ │ │ │ + cmneq r6, #52, 16 @ 0x340000 │ │ │ │ + movteq r1, #28704 @ 0x7020 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1430 <__cxa_atexit@plt+0x7cf480> │ │ │ │ + bcc 7e1440 <__cxa_atexit@plt+0x7cf490> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1428 <__cxa_atexit@plt+0x7cf478> │ │ │ │ - ldr r3, [pc, #84] @ 7e1438 <__cxa_atexit@plt+0x7cf488> │ │ │ │ + bhi 7e1438 <__cxa_atexit@plt+0x7cf488> │ │ │ │ + ldr r3, [pc, #84] @ 7e1448 <__cxa_atexit@plt+0x7cf498> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e143c <__cxa_atexit@plt+0x7cf48c> │ │ │ │ + ldr r2, [pc, #80] @ 7e144c <__cxa_atexit@plt+0x7cf49c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e1440 <__cxa_atexit@plt+0x7cf490> │ │ │ │ + ldr r1, [pc, #60] @ 7e1450 <__cxa_atexit@plt+0x7cf4a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e1444 <__cxa_atexit@plt+0x7cf494> │ │ │ │ + ldr r7, [pc, #32] @ 7e1454 <__cxa_atexit@plt+0x7cf4a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r6, #80, 16 @ 0x500000 │ │ │ │ + cmneq r6, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r6, #44, 16 @ 0x2c0000 │ │ │ │ - movteq r0, #32564 @ 0x7f34 │ │ │ │ + cmneq r6, #28, 16 @ 0x1c0000 │ │ │ │ + movteq r0, #32548 @ 0x7f24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e149c <__cxa_atexit@plt+0x7cf4ec> │ │ │ │ - ldr r3, [pc, #60] @ 7e14a4 <__cxa_atexit@plt+0x7cf4f4> │ │ │ │ + bcc 7e14ac <__cxa_atexit@plt+0x7cf4fc> │ │ │ │ + ldr r3, [pc, #60] @ 7e14b4 <__cxa_atexit@plt+0x7cf504> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e14a8 <__cxa_atexit@plt+0x7cf4f8> │ │ │ │ + ldr r2, [pc, #56] @ 7e14b8 <__cxa_atexit@plt+0x7cf508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - ldr r7, [pc, #20] @ 7e14ac <__cxa_atexit@plt+0x7cf4fc> │ │ │ │ + ldr r7, [pc, #20] @ 7e14bc <__cxa_atexit@plt+0x7cf50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r6, #204, 14 @ 0x3300000 │ │ │ │ - cmneq r6, #12, 12 @ 0xc00000 │ │ │ │ - movteq r0, #30852 @ 0x7884 │ │ │ │ + cmneq r6, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq r6, #252, 10 @ 0x3f000000 │ │ │ │ + movteq r0, #30836 @ 0x7874 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7e14d8 <__cxa_atexit@plt+0x7cf528> │ │ │ │ + ldr r3, [pc, #20] @ 7e14e8 <__cxa_atexit@plt+0x7cf538> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 7e14dc <__cxa_atexit@plt+0x7cf52c> │ │ │ │ + ldr r7, [pc, #8] @ 7e14ec <__cxa_atexit@plt+0x7cf53c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r6, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r6, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e150c <__cxa_atexit@plt+0x7cf55c> │ │ │ │ + ldr r0, [pc, #24] @ 7e151c <__cxa_atexit@plt+0x7cf56c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e153c <__cxa_atexit@plt+0x7cf58c> │ │ │ │ + ldr r0, [pc, #24] @ 7e154c <__cxa_atexit@plt+0x7cf59c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1584 <__cxa_atexit@plt+0x7cf5d4> │ │ │ │ + bhi 7e1594 <__cxa_atexit@plt+0x7cf5e4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #36] @ 7e1590 <__cxa_atexit@plt+0x7cf5e0> │ │ │ │ + ldr r0, [pc, #36] @ 7e15a0 <__cxa_atexit@plt+0x7cf5f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #28, 8 @ 0x1c000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e15c0 <__cxa_atexit@plt+0x7cf610> │ │ │ │ - ldr r3, [pc, #24] @ 7e15c8 <__cxa_atexit@plt+0x7cf618> │ │ │ │ + bcc 7e15d0 <__cxa_atexit@plt+0x7cf620> │ │ │ │ + ldr r3, [pc, #24] @ 7e15d8 <__cxa_atexit@plt+0x7cf628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #140, 12 @ 0x8c00000 │ │ │ │ - movteq r0, #32192 @ 0x7dc0 │ │ │ │ + cmneq r6, #124, 12 @ 0x7c00000 │ │ │ │ + movteq r0, #32176 @ 0x7db0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1658 <__cxa_atexit@plt+0x7cf6a8> │ │ │ │ + bcc 7e1668 <__cxa_atexit@plt+0x7cf6b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1650 <__cxa_atexit@plt+0x7cf6a0> │ │ │ │ - ldr lr, [pc, #100] @ 7e1660 <__cxa_atexit@plt+0x7cf6b0> │ │ │ │ + bhi 7e1660 <__cxa_atexit@plt+0x7cf6b0> │ │ │ │ + ldr lr, [pc, #100] @ 7e1670 <__cxa_atexit@plt+0x7cf6c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e1664 <__cxa_atexit@plt+0x7cf6b4> │ │ │ │ + ldr r2, [pc, #96] @ 7e1674 <__cxa_atexit@plt+0x7cf6c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e1668 <__cxa_atexit@plt+0x7cf6b8> │ │ │ │ + ldr r3, [pc, #68] @ 7e1678 <__cxa_atexit@plt+0x7cf6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e166c <__cxa_atexit@plt+0x7cf6bc> │ │ │ │ + ldr r7, [pc, #32] @ 7e167c <__cxa_atexit@plt+0x7cf6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r6, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r6, #4, 12 @ 0x400000 │ │ │ │ - movteq r0, #31984 @ 0x7cf0 │ │ │ │ + cmneq r6, #244, 10 @ 0x3d000000 │ │ │ │ + movteq r0, #31968 @ 0x7ce0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e16bc <__cxa_atexit@plt+0x7cf70c> │ │ │ │ - ldr r3, [pc, #52] @ 7e16c4 <__cxa_atexit@plt+0x7cf714> │ │ │ │ + bcc 7e16cc <__cxa_atexit@plt+0x7cf71c> │ │ │ │ + ldr r3, [pc, #52] @ 7e16d4 <__cxa_atexit@plt+0x7cf724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 7e16c8 <__cxa_atexit@plt+0x7cf718> │ │ │ │ + ldr r1, [pc, #36] @ 7e16d8 <__cxa_atexit@plt+0x7cf728> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 7e16cc <__cxa_atexit@plt+0x7cf71c> │ │ │ │ + ldr r8, [pc, #20] @ 7e16dc <__cxa_atexit@plt+0x7cf72c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #172, 10 @ 0x2b000000 │ │ │ │ - cmneq r6, #192, 10 @ 0x30000000 │ │ │ │ - cmneq r6, #44, 10 @ 0xb000000 │ │ │ │ - movteq r0, #31900 @ 0x7c9c │ │ │ │ + cmneq r6, #156, 10 @ 0x27000000 │ │ │ │ + cmneq r6, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq r6, #28, 10 @ 0x7000000 │ │ │ │ + movteq r0, #31884 @ 0x7c8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1740 <__cxa_atexit@plt+0x7cf790> │ │ │ │ + bcc 7e1750 <__cxa_atexit@plt+0x7cf7a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1738 <__cxa_atexit@plt+0x7cf788> │ │ │ │ - ldr r3, [pc, #72] @ 7e1748 <__cxa_atexit@plt+0x7cf798> │ │ │ │ + bhi 7e1748 <__cxa_atexit@plt+0x7cf798> │ │ │ │ + ldr r3, [pc, #72] @ 7e1758 <__cxa_atexit@plt+0x7cf7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7e174c <__cxa_atexit@plt+0x7cf79c> │ │ │ │ + ldr r7, [pc, #48] @ 7e175c <__cxa_atexit@plt+0x7cf7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7e1750 <__cxa_atexit@plt+0x7cf7a0> │ │ │ │ + ldr r7, [pc, #28] @ 7e1760 <__cxa_atexit@plt+0x7cf7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r6, #44, 10 @ 0xb000000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r6, #148, 10 @ 0x25000000 │ │ │ │ - movteq r0, #31936 @ 0x7cc0 │ │ │ │ + cmneq r6, #132, 10 @ 0x21000000 │ │ │ │ + movteq r0, #31920 @ 0x7cb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e17f8 <__cxa_atexit@plt+0x7cf848> │ │ │ │ + bhi 7e1808 <__cxa_atexit@plt+0x7cf858> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ - ldr lr, [pc, #120] @ 7e1808 <__cxa_atexit@plt+0x7cf858> │ │ │ │ + ldr lr, [pc, #120] @ 7e1818 <__cxa_atexit@plt+0x7cf868> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #-56]! @ 0xffffffc8 │ │ │ │ - ldr lr, [pc, #104] @ 7e180c <__cxa_atexit@plt+0x7cf85c> │ │ │ │ + ldr lr, [pc, #104] @ 7e181c <__cxa_atexit@plt+0x7cf86c> │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, r6 │ │ │ │ str lr, [r7, #-72]! @ 0xffffffb8 │ │ │ │ - ldr lr, [pc, #92] @ 7e1810 <__cxa_atexit@plt+0x7cf860> │ │ │ │ + ldr lr, [pc, #92] @ 7e1820 <__cxa_atexit@plt+0x7cf870> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #88] @ 7e1814 <__cxa_atexit@plt+0x7cf864> │ │ │ │ + ldr ip, [pc, #88] @ 7e1824 <__cxa_atexit@plt+0x7cf874> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r2, r3, r9} │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #36] @ 7e1818 <__cxa_atexit@plt+0x7cf868> │ │ │ │ + ldr r7, [pc, #36] @ 7e1828 <__cxa_atexit@plt+0x7cf878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r6, #92, 8 @ 0x5c000000 │ │ │ │ - movteq pc, #28564 @ 0x6f94 @ │ │ │ │ + cmneq r6, #76, 8 @ 0x4c000000 │ │ │ │ + movteq pc, #28548 @ 0x6f84 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1854 <__cxa_atexit@plt+0x7cf8a4> │ │ │ │ - ldr r3, [pc, #32] @ 7e185c <__cxa_atexit@plt+0x7cf8ac> │ │ │ │ + bcc 7e1864 <__cxa_atexit@plt+0x7cf8b4> │ │ │ │ + ldr r3, [pc, #32] @ 7e186c <__cxa_atexit@plt+0x7cf8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e1860 <__cxa_atexit@plt+0x7cf8b0> │ │ │ │ + ldr r7, [pc, #16] @ 7e1870 <__cxa_atexit@plt+0x7cf8c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 8 │ │ │ │ - cmneq r6, #84, 4 @ 0x40000005 │ │ │ │ - movteq r0, #31464 @ 0x7ae8 │ │ │ │ + cmneq r6, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq r6, #68, 4 @ 0x40000004 │ │ │ │ + movteq r0, #31448 @ 0x7ad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e18d0 <__cxa_atexit@plt+0x7cf920> │ │ │ │ + bcc 7e18e0 <__cxa_atexit@plt+0x7cf930> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e18c8 <__cxa_atexit@plt+0x7cf918> │ │ │ │ - ldr r3, [pc, #68] @ 7e18d8 <__cxa_atexit@plt+0x7cf928> │ │ │ │ + bhi 7e18d8 <__cxa_atexit@plt+0x7cf928> │ │ │ │ + ldr r3, [pc, #68] @ 7e18e8 <__cxa_atexit@plt+0x7cf938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 7e18dc <__cxa_atexit@plt+0x7cf92c> │ │ │ │ + ldr r3, [pc, #52] @ 7e18ec <__cxa_atexit@plt+0x7cf93c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7e18e0 <__cxa_atexit@plt+0x7cf930> │ │ │ │ + ldr r7, [pc, #36] @ 7e18f0 <__cxa_atexit@plt+0x7cf940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e18e4 <__cxa_atexit@plt+0x7cf934> │ │ │ │ + ldr r8, [pc, #32] @ 7e18f4 <__cxa_atexit@plt+0x7cf944> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #168, 6 @ 0xa0000002 │ │ │ │ + cmneq r6, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r6, #148, 6 @ 0x50000002 │ │ │ │ - cmneq r6, #56, 24 @ 0x3800 │ │ │ │ + cmneq r6, #132, 6 @ 0x10000002 │ │ │ │ + cmneq r6, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1914 <__cxa_atexit@plt+0x7cf964> │ │ │ │ - ldr r3, [pc, #24] @ 7e191c <__cxa_atexit@plt+0x7cf96c> │ │ │ │ + bcc 7e1924 <__cxa_atexit@plt+0x7cf974> │ │ │ │ + ldr r3, [pc, #24] @ 7e192c <__cxa_atexit@plt+0x7cf97c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #56, 6 @ 0xe0000000 │ │ │ │ - movteq r0, #31276 @ 0x7a2c │ │ │ │ + cmneq r6, #40, 6 @ 0xa0000000 │ │ │ │ + movteq r0, #31260 @ 0x7a1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e199c <__cxa_atexit@plt+0x7cf9ec> │ │ │ │ + bcc 7e19ac <__cxa_atexit@plt+0x7cf9fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1994 <__cxa_atexit@plt+0x7cf9e4> │ │ │ │ - ldr r3, [pc, #84] @ 7e19a4 <__cxa_atexit@plt+0x7cf9f4> │ │ │ │ + bhi 7e19a4 <__cxa_atexit@plt+0x7cf9f4> │ │ │ │ + ldr r3, [pc, #84] @ 7e19b4 <__cxa_atexit@plt+0x7cfa04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e19a8 <__cxa_atexit@plt+0x7cf9f8> │ │ │ │ + ldr r2, [pc, #80] @ 7e19b8 <__cxa_atexit@plt+0x7cfa08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e19ac <__cxa_atexit@plt+0x7cf9fc> │ │ │ │ + ldr r1, [pc, #60] @ 7e19bc <__cxa_atexit@plt+0x7cfa0c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e19b0 <__cxa_atexit@plt+0x7cfa00> │ │ │ │ + ldr r7, [pc, #32] @ 7e19c0 <__cxa_atexit@plt+0x7cfa10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #228, 4 @ 0x4000000e │ │ │ │ + cmneq r6, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r6, #192, 4 │ │ │ │ - movteq r0, #31356 @ 0x7a7c │ │ │ │ + cmneq r6, #176, 4 │ │ │ │ + movteq r0, #31340 @ 0x7a6c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1a5c <__cxa_atexit@plt+0x7cfaac> │ │ │ │ + bcc 7e1a6c <__cxa_atexit@plt+0x7cfabc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1a54 <__cxa_atexit@plt+0x7cfaa4> │ │ │ │ - ldr lr, [pc, #128] @ 7e1a64 <__cxa_atexit@plt+0x7cfab4> │ │ │ │ + bhi 7e1a64 <__cxa_atexit@plt+0x7cfab4> │ │ │ │ + ldr lr, [pc, #128] @ 7e1a74 <__cxa_atexit@plt+0x7cfac4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #124] @ 7e1a68 <__cxa_atexit@plt+0x7cfab8> │ │ │ │ + ldr r2, [pc, #124] @ 7e1a78 <__cxa_atexit@plt+0x7cfac8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r9, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr r0, [pc, #84] @ 7e1a6c <__cxa_atexit@plt+0x7cfabc> │ │ │ │ + ldr r0, [pc, #84] @ 7e1a7c <__cxa_atexit@plt+0x7cfacc> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 7e1a70 <__cxa_atexit@plt+0x7cfac0> │ │ │ │ + ldr r3, [pc, #56] @ 7e1a80 <__cxa_atexit@plt+0x7cfad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmneq r6, #80, 4 │ │ │ │ + cmneq r6, #64, 4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r6, #44, 4 @ 0xc0000002 │ │ │ │ - movteq r0, #28952 @ 0x7118 │ │ │ │ + cmneq r6, #28, 4 @ 0xc0000001 │ │ │ │ + movteq r0, #28936 @ 0x7108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1ac4 <__cxa_atexit@plt+0x7cfb14> │ │ │ │ - ldr r3, [pc, #56] @ 7e1acc <__cxa_atexit@plt+0x7cfb1c> │ │ │ │ + bcc 7e1ad4 <__cxa_atexit@plt+0x7cfb24> │ │ │ │ + ldr r3, [pc, #56] @ 7e1adc <__cxa_atexit@plt+0x7cfb2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7e1ad0 <__cxa_atexit@plt+0x7cfb20> │ │ │ │ + ldr r3, [pc, #48] @ 7e1ae0 <__cxa_atexit@plt+0x7cfb30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7e1ad4 <__cxa_atexit@plt+0x7cfb24> │ │ │ │ + ldr r3, [pc, #36] @ 7e1ae4 <__cxa_atexit@plt+0x7cfb34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7e1ad8 <__cxa_atexit@plt+0x7cfb28> │ │ │ │ + ldr r8, [pc, #24] @ 7e1ae8 <__cxa_atexit@plt+0x7cfb38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #168, 2 @ 0x2a │ │ │ │ - cmneq r6, #196, 2 @ 0x31 │ │ │ │ - cmneq r6, #152, 4 @ 0x80000009 │ │ │ │ - cmneq r6, #228, 4 @ 0x4000000e │ │ │ │ - movteq pc, #28344 @ 0x6eb8 @ │ │ │ │ + cmneq r6, #152, 2 @ 0x26 │ │ │ │ + cmneq r6, #180, 2 @ 0x2d │ │ │ │ + cmneq r6, #136, 4 @ 0x80000008 │ │ │ │ + cmneq r6, #212, 4 @ 0x4000000d │ │ │ │ + movteq pc, #28328 @ 0x6ea8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1b20 <__cxa_atexit@plt+0x7cfb70> │ │ │ │ - ldr r3, [pc, #44] @ 7e1b28 <__cxa_atexit@plt+0x7cfb78> │ │ │ │ + bcc 7e1b30 <__cxa_atexit@plt+0x7cfb80> │ │ │ │ + ldr r3, [pc, #44] @ 7e1b38 <__cxa_atexit@plt+0x7cfb88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e1b2c <__cxa_atexit@plt+0x7cfb7c> │ │ │ │ + ldr r3, [pc, #32] @ 7e1b3c <__cxa_atexit@plt+0x7cfb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e1b30 <__cxa_atexit@plt+0x7cfb80> │ │ │ │ + ldr r7, [pc, #20] @ 7e1b40 <__cxa_atexit@plt+0x7cfb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #64, 2 │ │ │ │ - cmneq r6, #72, 6 @ 0x20000001 │ │ │ │ - cmneq r6, #252, 10 @ 0x3f000000 │ │ │ │ - movteq pc, #28268 @ 0x6e6c @ │ │ │ │ + cmneq r6, #48, 2 │ │ │ │ + cmneq r6, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq r6, #236, 10 @ 0x3b000000 │ │ │ │ + movteq pc, #28252 @ 0x6e5c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1bb4 <__cxa_atexit@plt+0x7cfc04> │ │ │ │ + bcc 7e1bc4 <__cxa_atexit@plt+0x7cfc14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1bac <__cxa_atexit@plt+0x7cfbfc> │ │ │ │ - ldr r3, [pc, #88] @ 7e1bbc <__cxa_atexit@plt+0x7cfc0c> │ │ │ │ + bhi 7e1bbc <__cxa_atexit@plt+0x7cfc0c> │ │ │ │ + ldr r3, [pc, #88] @ 7e1bcc <__cxa_atexit@plt+0x7cfc1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7e1bc0 <__cxa_atexit@plt+0x7cfc10> │ │ │ │ + ldr r2, [pc, #76] @ 7e1bd0 <__cxa_atexit@plt+0x7cfc20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7e1bc4 <__cxa_atexit@plt+0x7cfc14> │ │ │ │ + ldr r3, [pc, #68] @ 7e1bd4 <__cxa_atexit@plt+0x7cfc24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7e1bc8 <__cxa_atexit@plt+0x7cfc18> │ │ │ │ + ldr r3, [pc, #60] @ 7e1bd8 <__cxa_atexit@plt+0x7cfc28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e1bcc <__cxa_atexit@plt+0x7cfc1c> │ │ │ │ + ldr r8, [pc, #36] @ 7e1bdc <__cxa_atexit@plt+0x7cfc2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #216 @ 0xd8 │ │ │ │ + cmneq r6, #200 @ 0xc8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #228 @ 0xe4 │ │ │ │ - cmneq r6, #188, 2 @ 0x2f │ │ │ │ - cmneq r6, #252, 2 @ 0x3f │ │ │ │ - movteq r0, #30552 @ 0x7758 │ │ │ │ + cmneq r6, #212 @ 0xd4 │ │ │ │ + cmneq r6, #172, 2 @ 0x2b │ │ │ │ + cmneq r6, #236, 2 @ 0x3b │ │ │ │ + movteq r0, #30536 @ 0x7748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1c4c <__cxa_atexit@plt+0x7cfc9c> │ │ │ │ + bcc 7e1c5c <__cxa_atexit@plt+0x7cfcac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1c44 <__cxa_atexit@plt+0x7cfc94> │ │ │ │ - ldr r3, [pc, #84] @ 7e1c54 <__cxa_atexit@plt+0x7cfca4> │ │ │ │ + bhi 7e1c54 <__cxa_atexit@plt+0x7cfca4> │ │ │ │ + ldr r3, [pc, #84] @ 7e1c64 <__cxa_atexit@plt+0x7cfcb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e1c58 <__cxa_atexit@plt+0x7cfca8> │ │ │ │ + ldr r2, [pc, #80] @ 7e1c68 <__cxa_atexit@plt+0x7cfcb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e1c5c <__cxa_atexit@plt+0x7cfcac> │ │ │ │ + ldr r1, [pc, #60] @ 7e1c6c <__cxa_atexit@plt+0x7cfcbc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e1c60 <__cxa_atexit@plt+0x7cfcb0> │ │ │ │ + ldr r7, [pc, #32] @ 7e1c70 <__cxa_atexit@plt+0x7cfcc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r6, #52 @ 0x34 │ │ │ │ + cmneq r6, #36 @ 0x24 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmneq r6, #16, 6 @ 0x40000000 │ │ │ │ - movteq r0, #30424 @ 0x76d8 │ │ │ │ + cmneq r6, #0, 6 │ │ │ │ + movteq r0, #30408 @ 0x76c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1cd4 <__cxa_atexit@plt+0x7cfd24> │ │ │ │ + bcc 7e1ce4 <__cxa_atexit@plt+0x7cfd34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1ccc <__cxa_atexit@plt+0x7cfd1c> │ │ │ │ - ldr r3, [pc, #72] @ 7e1cdc <__cxa_atexit@plt+0x7cfd2c> │ │ │ │ + bhi 7e1cdc <__cxa_atexit@plt+0x7cfd2c> │ │ │ │ + ldr r3, [pc, #72] @ 7e1cec <__cxa_atexit@plt+0x7cfd3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7e1ce0 <__cxa_atexit@plt+0x7cfd30> │ │ │ │ + ldr r7, [pc, #48] @ 7e1cf0 <__cxa_atexit@plt+0x7cfd40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7e1ce4 <__cxa_atexit@plt+0x7cfd34> │ │ │ │ + ldr r7, [pc, #28] @ 7e1cf4 <__cxa_atexit@plt+0x7cfd44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #168, 30 @ 0x2a0 │ │ │ │ + cmneq r6, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r6, #0 │ │ │ │ - movteq r0, #30548 @ 0x7754 │ │ │ │ + cmneq r6, #240, 30 @ 0x3c0 │ │ │ │ + movteq r0, #30532 @ 0x7744 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1d84 <__cxa_atexit@plt+0x7cfdd4> │ │ │ │ + bhi 7e1d94 <__cxa_atexit@plt+0x7cfde4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ str r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ - ldr r9, [pc, #104] @ 7e1d94 <__cxa_atexit@plt+0x7cfde4> │ │ │ │ + ldr r9, [pc, #104] @ 7e1da4 <__cxa_atexit@plt+0x7cfdf4> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r6 │ │ │ │ str r9, [r7, #-64]! @ 0xffffffc0 │ │ │ │ - ldr r9, [pc, #92] @ 7e1d98 <__cxa_atexit@plt+0x7cfde8> │ │ │ │ + ldr r9, [pc, #92] @ 7e1da8 <__cxa_atexit@plt+0x7cfdf8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #88] @ 7e1d9c <__cxa_atexit@plt+0x7cfdec> │ │ │ │ + ldr ip, [pc, #88] @ 7e1dac <__cxa_atexit@plt+0x7cfdfc> │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r1, r6, #32 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 7e1da0 <__cxa_atexit@plt+0x7cfdf0> │ │ │ │ + ldr r7, [pc, #32] @ 7e1db0 <__cxa_atexit@plt+0x7cfe00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff344 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - cmneq r6, #208, 28 @ 0xd00 │ │ │ │ - movteq pc, #28316 @ 0x6e9c @ │ │ │ │ + cmneq r6, #192, 28 @ 0xc00 │ │ │ │ + movteq pc, #28300 @ 0x6e8c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1ddc <__cxa_atexit@plt+0x7cfe2c> │ │ │ │ - ldr r3, [pc, #32] @ 7e1de4 <__cxa_atexit@plt+0x7cfe34> │ │ │ │ + bcc 7e1dec <__cxa_atexit@plt+0x7cfe3c> │ │ │ │ + ldr r3, [pc, #32] @ 7e1df4 <__cxa_atexit@plt+0x7cfe44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e1de8 <__cxa_atexit@plt+0x7cfe38> │ │ │ │ + ldr r7, [pc, #16] @ 7e1df8 <__cxa_atexit@plt+0x7cfe48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #120, 28 @ 0x780 │ │ │ │ - cmneq r6, #32, 14 @ 0x800000 │ │ │ │ + cmneq r6, #104, 28 @ 0x680 │ │ │ │ + cmneq r6, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1e18 <__cxa_atexit@plt+0x7cfe68> │ │ │ │ - ldr r3, [pc, #24] @ 7e1e20 <__cxa_atexit@plt+0x7cfe70> │ │ │ │ + bcc 7e1e28 <__cxa_atexit@plt+0x7cfe78> │ │ │ │ + ldr r3, [pc, #24] @ 7e1e30 <__cxa_atexit@plt+0x7cfe80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #52, 28 @ 0x340 │ │ │ │ - movteq pc, #28200 @ 0x6e28 @ │ │ │ │ + cmneq r6, #36, 28 @ 0x240 │ │ │ │ + movteq pc, #28184 @ 0x6e18 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1ea0 <__cxa_atexit@plt+0x7cfef0> │ │ │ │ + bcc 7e1eb0 <__cxa_atexit@plt+0x7cff00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1e98 <__cxa_atexit@plt+0x7cfee8> │ │ │ │ - ldr r3, [pc, #84] @ 7e1ea8 <__cxa_atexit@plt+0x7cfef8> │ │ │ │ + bhi 7e1ea8 <__cxa_atexit@plt+0x7cfef8> │ │ │ │ + ldr r3, [pc, #84] @ 7e1eb8 <__cxa_atexit@plt+0x7cff08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e1eac <__cxa_atexit@plt+0x7cfefc> │ │ │ │ + ldr r2, [pc, #80] @ 7e1ebc <__cxa_atexit@plt+0x7cff0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e1eb0 <__cxa_atexit@plt+0x7cff00> │ │ │ │ + ldr r1, [pc, #60] @ 7e1ec0 <__cxa_atexit@plt+0x7cff10> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e1eb4 <__cxa_atexit@plt+0x7cff04> │ │ │ │ + ldr r7, [pc, #32] @ 7e1ec4 <__cxa_atexit@plt+0x7cff14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #224, 26 @ 0x3800 │ │ │ │ + cmneq r6, #208, 26 @ 0x3400 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #188, 26 @ 0x2f00 │ │ │ │ - movteq r0, #30104 @ 0x7598 │ │ │ │ + cmneq r6, #172, 26 @ 0x2b00 │ │ │ │ + movteq r0, #30088 @ 0x7588 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1f64 <__cxa_atexit@plt+0x7cffb4> │ │ │ │ + bcc 7e1f74 <__cxa_atexit@plt+0x7cffc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e1f5c <__cxa_atexit@plt+0x7cffac> │ │ │ │ - ldr lr, [pc, #132] @ 7e1f6c <__cxa_atexit@plt+0x7cffbc> │ │ │ │ + bhi 7e1f6c <__cxa_atexit@plt+0x7cffbc> │ │ │ │ + ldr lr, [pc, #132] @ 7e1f7c <__cxa_atexit@plt+0x7cffcc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 7e1f70 <__cxa_atexit@plt+0x7cffc0> │ │ │ │ + ldr r2, [pc, #128] @ 7e1f80 <__cxa_atexit@plt+0x7cffd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r1, [r7, #32] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r1, [pc, #88] @ 7e1f74 <__cxa_atexit@plt+0x7cffc4> │ │ │ │ + ldr r1, [pc, #88] @ 7e1f84 <__cxa_atexit@plt+0x7cffd4> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 7e1f78 <__cxa_atexit@plt+0x7cffc8> │ │ │ │ + ldr r3, [pc, #56] @ 7e1f88 <__cxa_atexit@plt+0x7cffd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - cmneq r6, #76, 26 @ 0x1300 │ │ │ │ + cmneq r6, #60, 26 @ 0xf00 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r6, #36, 26 @ 0x900 │ │ │ │ - movteq pc, #28088 @ 0x6db8 @ │ │ │ │ + cmneq r6, #20, 26 @ 0x500 │ │ │ │ + movteq pc, #28072 @ 0x6da8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e1fb4 <__cxa_atexit@plt+0x7d0004> │ │ │ │ - ldr r3, [pc, #32] @ 7e1fbc <__cxa_atexit@plt+0x7d000c> │ │ │ │ + bcc 7e1fc4 <__cxa_atexit@plt+0x7d0014> │ │ │ │ + ldr r3, [pc, #32] @ 7e1fcc <__cxa_atexit@plt+0x7d001c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e1fc0 <__cxa_atexit@plt+0x7d0010> │ │ │ │ + ldr r7, [pc, #16] @ 7e1fd0 <__cxa_atexit@plt+0x7d0020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 24 @ 0xa000 │ │ │ │ - cmneq r6, #220, 20 @ 0xdc000 │ │ │ │ - movteq r0, #29468 @ 0x731c │ │ │ │ + cmneq r6, #144, 24 @ 0x9000 │ │ │ │ + cmneq r6, #204, 20 @ 0xcc000 │ │ │ │ + movteq r0, #29452 @ 0x730c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e202c <__cxa_atexit@plt+0x7d007c> │ │ │ │ + bcc 7e203c <__cxa_atexit@plt+0x7d008c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2024 <__cxa_atexit@plt+0x7d0074> │ │ │ │ - ldr r3, [pc, #64] @ 7e2034 <__cxa_atexit@plt+0x7d0084> │ │ │ │ + bhi 7e2034 <__cxa_atexit@plt+0x7d0084> │ │ │ │ + ldr r3, [pc, #64] @ 7e2044 <__cxa_atexit@plt+0x7d0094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e2038 <__cxa_atexit@plt+0x7d0088> │ │ │ │ + ldr r3, [pc, #44] @ 7e2048 <__cxa_atexit@plt+0x7d0098> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e203c <__cxa_atexit@plt+0x7d008c> │ │ │ │ + ldr r7, [pc, #28] @ 7e204c <__cxa_atexit@plt+0x7d009c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #72, 24 @ 0x4800 │ │ │ │ + cmneq r6, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r6, #136, 22 @ 0x22000 │ │ │ │ - movteq r0, #29332 @ 0x7294 │ │ │ │ + cmneq r6, #120, 22 @ 0x1e000 │ │ │ │ + movteq r0, #29316 @ 0x7284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2078 <__cxa_atexit@plt+0x7d00c8> │ │ │ │ - ldr r3, [pc, #32] @ 7e2080 <__cxa_atexit@plt+0x7d00d0> │ │ │ │ + bcc 7e2088 <__cxa_atexit@plt+0x7d00d8> │ │ │ │ + ldr r3, [pc, #32] @ 7e2090 <__cxa_atexit@plt+0x7d00e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e2084 <__cxa_atexit@plt+0x7d00d4> │ │ │ │ + ldr r7, [pc, #16] @ 7e2094 <__cxa_atexit@plt+0x7d00e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #220, 22 @ 0x37000 │ │ │ │ - cmneq r6, #132, 18 @ 0x210000 │ │ │ │ - movteq r0, #29288 @ 0x7268 │ │ │ │ + cmneq r6, #204, 22 @ 0x33000 │ │ │ │ + cmneq r6, #116, 18 @ 0x1d0000 │ │ │ │ + movteq r0, #29272 @ 0x7258 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e210c <__cxa_atexit@plt+0x7d015c> │ │ │ │ + bcc 7e211c <__cxa_atexit@plt+0x7d016c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2104 <__cxa_atexit@plt+0x7d0154> │ │ │ │ - ldr r3, [pc, #92] @ 7e2114 <__cxa_atexit@plt+0x7d0164> │ │ │ │ + bhi 7e2114 <__cxa_atexit@plt+0x7d0164> │ │ │ │ + ldr r3, [pc, #92] @ 7e2124 <__cxa_atexit@plt+0x7d0174> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7e2118 <__cxa_atexit@plt+0x7d0168> │ │ │ │ + ldr r2, [pc, #88] @ 7e2128 <__cxa_atexit@plt+0x7d0178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7e211c <__cxa_atexit@plt+0x7d016c> │ │ │ │ + ldr r0, [pc, #64] @ 7e212c <__cxa_atexit@plt+0x7d017c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7e2120 <__cxa_atexit@plt+0x7d0170> │ │ │ │ + ldr r7, [pc, #32] @ 7e2130 <__cxa_atexit@plt+0x7d0180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r6, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r6, #108, 22 @ 0x1b000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r6, #80, 22 @ 0x14000 │ │ │ │ - movteq pc, #26424 @ 0x6738 @ │ │ │ │ + cmneq r6, #64, 22 @ 0x10000 │ │ │ │ + movteq pc, #26408 @ 0x6728 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e215c <__cxa_atexit@plt+0x7d01ac> │ │ │ │ - ldr r3, [pc, #32] @ 7e2164 <__cxa_atexit@plt+0x7d01b4> │ │ │ │ + bcc 7e216c <__cxa_atexit@plt+0x7d01bc> │ │ │ │ + ldr r3, [pc, #32] @ 7e2174 <__cxa_atexit@plt+0x7d01c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e2168 <__cxa_atexit@plt+0x7d01b8> │ │ │ │ + ldr r7, [pc, #16] @ 7e2178 <__cxa_atexit@plt+0x7d01c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #248, 20 @ 0xf8000 │ │ │ │ - cmneq r6, #64, 18 @ 0x100000 │ │ │ │ - movteq r0, #29080 @ 0x7198 │ │ │ │ + cmneq r6, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r6, #48, 18 @ 0xc0000 │ │ │ │ + movteq r0, #29064 @ 0x7188 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e21f4 <__cxa_atexit@plt+0x7d0244> │ │ │ │ + bcc 7e2204 <__cxa_atexit@plt+0x7d0254> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e21ec <__cxa_atexit@plt+0x7d023c> │ │ │ │ - ldr r3, [pc, #96] @ 7e21fc <__cxa_atexit@plt+0x7d024c> │ │ │ │ + bhi 7e21fc <__cxa_atexit@plt+0x7d024c> │ │ │ │ + ldr r3, [pc, #96] @ 7e220c <__cxa_atexit@plt+0x7d025c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 7e2200 <__cxa_atexit@plt+0x7d0250> │ │ │ │ + ldr r2, [pc, #92] @ 7e2210 <__cxa_atexit@plt+0x7d0260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 7e2204 <__cxa_atexit@plt+0x7d0254> │ │ │ │ + ldr r0, [pc, #68] @ 7e2214 <__cxa_atexit@plt+0x7d0264> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e2208 <__cxa_atexit@plt+0x7d0258> │ │ │ │ + ldr r7, [pc, #32] @ 7e2218 <__cxa_atexit@plt+0x7d0268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r6, #152, 20 @ 0x98000 │ │ │ │ + cmneq r6, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r6, #104, 26 @ 0x1a00 │ │ │ │ - movteq r0, #28940 @ 0x710c │ │ │ │ + cmneq r6, #88, 26 @ 0x1600 │ │ │ │ + movteq r0, #28924 @ 0x70fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2284 <__cxa_atexit@plt+0x7d02d4> │ │ │ │ + bcc 7e2294 <__cxa_atexit@plt+0x7d02e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e227c <__cxa_atexit@plt+0x7d02cc> │ │ │ │ - ldr r3, [pc, #80] @ 7e228c <__cxa_atexit@plt+0x7d02dc> │ │ │ │ + bhi 7e228c <__cxa_atexit@plt+0x7d02dc> │ │ │ │ + ldr r3, [pc, #80] @ 7e229c <__cxa_atexit@plt+0x7d02ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 7e2290 <__cxa_atexit@plt+0x7d02e0> │ │ │ │ + ldr r7, [pc, #52] @ 7e22a0 <__cxa_atexit@plt+0x7d02f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 7e2294 <__cxa_atexit@plt+0x7d02e4> │ │ │ │ + ldr r7, [pc, #28] @ 7e22a4 <__cxa_atexit@plt+0x7d02f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 20 │ │ │ │ + cmneq r6, #240, 18 @ 0x3c0000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r6, #28, 20 @ 0x1c000 │ │ │ │ - movteq r0, #29124 @ 0x71c4 │ │ │ │ + cmneq r6, #12, 20 @ 0xc000 │ │ │ │ + movteq r0, #29108 @ 0x71b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2328 <__cxa_atexit@plt+0x7d0378> │ │ │ │ + bhi 7e2338 <__cxa_atexit@plt+0x7d0388> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr sl, [pc, #92] @ 7e2338 <__cxa_atexit@plt+0x7d0388> │ │ │ │ + ldr sl, [pc, #92] @ 7e2348 <__cxa_atexit@plt+0x7d0398> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 7e233c <__cxa_atexit@plt+0x7d038c> │ │ │ │ + ldr ip, [pc, #88] @ 7e234c <__cxa_atexit@plt+0x7d039c> │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [r6, #-12] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ @@ -2048215,510 +2048219,510 @@ │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #28] @ 7e2340 <__cxa_atexit@plt+0x7d0390> │ │ │ │ + ldr r7, [pc, #28] @ 7e2350 <__cxa_atexit@plt+0x7d03a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - cmneq r6, #44, 18 @ 0xb0000 │ │ │ │ - movteq pc, #25708 @ 0x646c @ │ │ │ │ + cmneq r6, #28, 18 @ 0x70000 │ │ │ │ + movteq pc, #25692 @ 0x645c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e237c <__cxa_atexit@plt+0x7d03cc> │ │ │ │ - ldr r3, [pc, #32] @ 7e2384 <__cxa_atexit@plt+0x7d03d4> │ │ │ │ + bcc 7e238c <__cxa_atexit@plt+0x7d03dc> │ │ │ │ + ldr r3, [pc, #32] @ 7e2394 <__cxa_atexit@plt+0x7d03e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e2388 <__cxa_atexit@plt+0x7d03d8> │ │ │ │ + ldr r7, [pc, #16] @ 7e2398 <__cxa_atexit@plt+0x7d03e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #216, 16 @ 0xd80000 │ │ │ │ - cmneq r6, #44, 14 @ 0xb00000 │ │ │ │ - movteq pc, #28456 @ 0x6f28 @ │ │ │ │ + cmneq r6, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r6, #28, 14 @ 0x700000 │ │ │ │ + movteq pc, #28440 @ 0x6f18 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e23c4 <__cxa_atexit@plt+0x7d0414> │ │ │ │ - ldr r3, [pc, #32] @ 7e23cc <__cxa_atexit@plt+0x7d041c> │ │ │ │ + bcc 7e23d4 <__cxa_atexit@plt+0x7d0424> │ │ │ │ + ldr r3, [pc, #32] @ 7e23dc <__cxa_atexit@plt+0x7d042c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e23d0 <__cxa_atexit@plt+0x7d0420> │ │ │ │ + ldr r7, [pc, #16] @ 7e23e0 <__cxa_atexit@plt+0x7d0430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #144, 16 @ 0x900000 │ │ │ │ - cmneq r6, #4, 16 @ 0x40000 │ │ │ │ - movteq pc, #28396 @ 0x6eec @ │ │ │ │ + cmneq r6, #128, 16 @ 0x800000 │ │ │ │ + cmneq r6, #244, 14 @ 0x3d00000 │ │ │ │ + movteq pc, #28380 @ 0x6edc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2450 <__cxa_atexit@plt+0x7d04a0> │ │ │ │ + bcc 7e2460 <__cxa_atexit@plt+0x7d04b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2448 <__cxa_atexit@plt+0x7d0498> │ │ │ │ - ldr r3, [pc, #84] @ 7e2458 <__cxa_atexit@plt+0x7d04a8> │ │ │ │ + bhi 7e2458 <__cxa_atexit@plt+0x7d04a8> │ │ │ │ + ldr r3, [pc, #84] @ 7e2468 <__cxa_atexit@plt+0x7d04b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e245c <__cxa_atexit@plt+0x7d04ac> │ │ │ │ + ldr r2, [pc, #80] @ 7e246c <__cxa_atexit@plt+0x7d04bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e2460 <__cxa_atexit@plt+0x7d04b0> │ │ │ │ + ldr r1, [pc, #60] @ 7e2470 <__cxa_atexit@plt+0x7d04c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e2464 <__cxa_atexit@plt+0x7d04b4> │ │ │ │ + ldr r7, [pc, #32] @ 7e2474 <__cxa_atexit@plt+0x7d04c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r6, #48, 16 @ 0x300000 │ │ │ │ + cmneq r6, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r6, #12, 16 @ 0xc0000 │ │ │ │ - movteq r0, #28676 @ 0x7004 │ │ │ │ + cmneq r6, #252, 14 @ 0x3f00000 │ │ │ │ + movteq pc, #28660 @ 0x6ff4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2508 <__cxa_atexit@plt+0x7d0558> │ │ │ │ + bcc 7e2518 <__cxa_atexit@plt+0x7d0568> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2500 <__cxa_atexit@plt+0x7d0550> │ │ │ │ + bhi 7e2510 <__cxa_atexit@plt+0x7d0560> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r0, r3, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #96] @ 7e2510 <__cxa_atexit@plt+0x7d0560> │ │ │ │ + ldr sl, [pc, #96] @ 7e2520 <__cxa_atexit@plt+0x7d0570> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 7e2514 <__cxa_atexit@plt+0x7d0564> │ │ │ │ + ldr ip, [pc, #92] @ 7e2524 <__cxa_atexit@plt+0x7d0574> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 7e2518 <__cxa_atexit@plt+0x7d0568> │ │ │ │ + ldr r2, [pc, #56] @ 7e2528 <__cxa_atexit@plt+0x7d0578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r6, #132, 14 @ 0x2100000 │ │ │ │ - movteq pc, #24804 @ 0x60e4 @ │ │ │ │ + cmneq r6, #116, 14 @ 0x1d00000 │ │ │ │ + movteq pc, #24788 @ 0x60d4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2554 <__cxa_atexit@plt+0x7d05a4> │ │ │ │ - ldr r3, [pc, #32] @ 7e255c <__cxa_atexit@plt+0x7d05ac> │ │ │ │ + bcc 7e2564 <__cxa_atexit@plt+0x7d05b4> │ │ │ │ + ldr r3, [pc, #32] @ 7e256c <__cxa_atexit@plt+0x7d05bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e2560 <__cxa_atexit@plt+0x7d05b0> │ │ │ │ + ldr r7, [pc, #16] @ 7e2570 <__cxa_atexit@plt+0x7d05c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 14 │ │ │ │ - cmneq r6, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq r6, #240, 12 @ 0xf000000 │ │ │ │ + cmneq r6, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2590 <__cxa_atexit@plt+0x7d05e0> │ │ │ │ - ldr r3, [pc, #24] @ 7e2598 <__cxa_atexit@plt+0x7d05e8> │ │ │ │ + bcc 7e25a0 <__cxa_atexit@plt+0x7d05f0> │ │ │ │ + ldr r3, [pc, #24] @ 7e25a8 <__cxa_atexit@plt+0x7d05f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 12 @ 0xbc00000 │ │ │ │ - movteq pc, #24688 @ 0x6070 @ │ │ │ │ + cmneq r6, #172, 12 @ 0xac00000 │ │ │ │ + movteq pc, #24672 @ 0x6060 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2618 <__cxa_atexit@plt+0x7d0668> │ │ │ │ + bcc 7e2628 <__cxa_atexit@plt+0x7d0678> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2610 <__cxa_atexit@plt+0x7d0660> │ │ │ │ - ldr r3, [pc, #84] @ 7e2620 <__cxa_atexit@plt+0x7d0670> │ │ │ │ + bhi 7e2620 <__cxa_atexit@plt+0x7d0670> │ │ │ │ + ldr r3, [pc, #84] @ 7e2630 <__cxa_atexit@plt+0x7d0680> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e2624 <__cxa_atexit@plt+0x7d0674> │ │ │ │ + ldr r2, [pc, #80] @ 7e2634 <__cxa_atexit@plt+0x7d0684> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e2628 <__cxa_atexit@plt+0x7d0678> │ │ │ │ + ldr r1, [pc, #60] @ 7e2638 <__cxa_atexit@plt+0x7d0688> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e262c <__cxa_atexit@plt+0x7d067c> │ │ │ │ + ldr r7, [pc, #32] @ 7e263c <__cxa_atexit@plt+0x7d068c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r6, #104, 12 @ 0x6800000 │ │ │ │ + cmneq r6, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #68, 12 @ 0x4400000 │ │ │ │ - movteq pc, #28236 @ 0x6e4c @ │ │ │ │ + cmneq r6, #52, 12 @ 0x3400000 │ │ │ │ + movteq pc, #28220 @ 0x6e3c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2694 <__cxa_atexit@plt+0x7d06e4> │ │ │ │ - ldr lr, [pc, #72] @ 7e269c <__cxa_atexit@plt+0x7d06ec> │ │ │ │ + bcc 7e26a4 <__cxa_atexit@plt+0x7d06f4> │ │ │ │ + ldr lr, [pc, #72] @ 7e26ac <__cxa_atexit@plt+0x7d06fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7e2688 <__cxa_atexit@plt+0x7d06d8> │ │ │ │ + beq 7e2698 <__cxa_atexit@plt+0x7d06e8> │ │ │ │ mov r7, r8 │ │ │ │ - b 7e26ac <__cxa_atexit@plt+0x7d06fc> │ │ │ │ + b 7e26bc <__cxa_atexit@plt+0x7d070c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #28128 @ 0x6de0 @ │ │ │ │ + movteq pc, #28112 @ 0x6dd0 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2724 <__cxa_atexit@plt+0x7d0774> │ │ │ │ + bhi 7e2734 <__cxa_atexit@plt+0x7d0784> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #88] @ 7e2730 <__cxa_atexit@plt+0x7d0780> │ │ │ │ + ldr lr, [pc, #88] @ 7e2740 <__cxa_atexit@plt+0x7d0790> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 7e2734 <__cxa_atexit@plt+0x7d0784> │ │ │ │ + ldr r9, [pc, #84] @ 7e2744 <__cxa_atexit@plt+0x7d0794> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 7e2738 <__cxa_atexit@plt+0x7d0788> │ │ │ │ + ldr r3, [pc, #48] @ 7e2748 <__cxa_atexit@plt+0x7d0798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq r6, #92, 10 @ 0x17000000 │ │ │ │ - movteq pc, #26336 @ 0x66e0 @ │ │ │ │ + cmneq r6, #76, 10 @ 0x13000000 │ │ │ │ + movteq pc, #26320 @ 0x66d0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2780 <__cxa_atexit@plt+0x7d07d0> │ │ │ │ - ldr r3, [pc, #44] @ 7e2788 <__cxa_atexit@plt+0x7d07d8> │ │ │ │ + bcc 7e2790 <__cxa_atexit@plt+0x7d07e0> │ │ │ │ + ldr r3, [pc, #44] @ 7e2798 <__cxa_atexit@plt+0x7d07e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7e278c <__cxa_atexit@plt+0x7d07dc> │ │ │ │ + ldr r3, [pc, #36] @ 7e279c <__cxa_atexit@plt+0x7d07ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7e2790 <__cxa_atexit@plt+0x7d07e0> │ │ │ │ + ldr r3, [pc, #24] @ 7e27a0 <__cxa_atexit@plt+0x7d07f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq r6, #216, 8 @ 0xd8000000 │ │ │ │ - cmneq r6, #80, 8 @ 0x50000000 │ │ │ │ - movteq pc, #27896 @ 0x6cf8 @ │ │ │ │ + cmneq r6, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq r6, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r6, #64, 8 @ 0x40000000 │ │ │ │ + movteq pc, #27880 @ 0x6ce8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e27c4 <__cxa_atexit@plt+0x7d0814> │ │ │ │ - ldr r3, [pc, #28] @ 7e27d4 <__cxa_atexit@plt+0x7d0824> │ │ │ │ + bcc 7e27d4 <__cxa_atexit@plt+0x7d0824> │ │ │ │ + ldr r3, [pc, #28] @ 7e27e4 <__cxa_atexit@plt+0x7d0834> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7e27d8 <__cxa_atexit@plt+0x7d0828> │ │ │ │ + ldr r7, [pc, #12] @ 7e27e8 <__cxa_atexit@plt+0x7d0838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq pc, #27868 @ 0x6cdc @ │ │ │ │ - movteq pc, #27828 @ 0x6cb4 @ │ │ │ │ + movteq pc, #27852 @ 0x6ccc @ │ │ │ │ + movteq pc, #27812 @ 0x6ca4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7e27fc <__cxa_atexit@plt+0x7d084c> │ │ │ │ + ldr r3, [pc, #12] @ 7e280c <__cxa_atexit@plt+0x7d085c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq pc, #27792 @ 0x6c90 @ │ │ │ │ + movteq pc, #27776 @ 0x6c80 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e2824 <__cxa_atexit@plt+0x7d0874> │ │ │ │ + ldr r3, [pc, #16] @ 7e2834 <__cxa_atexit@plt+0x7d0884> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq pc, #27752 @ 0x6c68 @ │ │ │ │ + movteq pc, #27736 @ 0x6c58 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e284c <__cxa_atexit@plt+0x7d089c> │ │ │ │ + ldr r3, [pc, #16] @ 7e285c <__cxa_atexit@plt+0x7d08ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq pc, #27712 @ 0x6c40 @ │ │ │ │ + movteq pc, #27696 @ 0x6c30 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e28c8 <__cxa_atexit@plt+0x7d0918> │ │ │ │ + bhi 7e28d8 <__cxa_atexit@plt+0x7d0928> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 7e28d4 <__cxa_atexit@plt+0x7d0924> │ │ │ │ + ldr r0, [pc, #80] @ 7e28e4 <__cxa_atexit@plt+0x7d0934> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 7e28d8 <__cxa_atexit@plt+0x7d0928> │ │ │ │ + ldr lr, [pc, #76] @ 7e28e8 <__cxa_atexit@plt+0x7d0938> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #32 │ │ │ │ stm r9, {r0, r2, r7} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r0, [pc, #48] @ 7e28dc <__cxa_atexit@plt+0x7d092c> │ │ │ │ + ldr r0, [pc, #48] @ 7e28ec <__cxa_atexit@plt+0x7d093c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq r6, #184, 6 @ 0xe0000002 │ │ │ │ - movteq lr, #27996 @ 0x6d5c │ │ │ │ + cmneq r6, #168, 6 @ 0xa0000002 │ │ │ │ + movteq lr, #27980 @ 0x6d4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e291c <__cxa_atexit@plt+0x7d096c> │ │ │ │ - ldr r8, [pc, #36] @ 7e2924 <__cxa_atexit@plt+0x7d0974> │ │ │ │ + bcc 7e292c <__cxa_atexit@plt+0x7d097c> │ │ │ │ + ldr r8, [pc, #36] @ 7e2934 <__cxa_atexit@plt+0x7d0984> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2928 <__cxa_atexit@plt+0x7d0978> │ │ │ │ + ldr r3, [pc, #32] @ 7e2938 <__cxa_atexit@plt+0x7d0988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e292c <__cxa_atexit@plt+0x7d097c> │ │ │ │ + ldr r7, [pc, #20] @ 7e293c <__cxa_atexit@plt+0x7d098c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c5f1 │ │ │ │ - cmneq r6, #52, 6 @ 0xd0000000 │ │ │ │ - cmneq r6, #100, 6 @ 0x90000001 │ │ │ │ - movteq lr, #27916 @ 0x6d0c │ │ │ │ + @ instruction: 0x0322c5e1 │ │ │ │ + cmneq r6, #36, 6 @ 0x90000000 │ │ │ │ + cmneq r6, #84, 6 @ 0x50000001 │ │ │ │ + movteq lr, #27900 @ 0x6cfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e296c <__cxa_atexit@plt+0x7d09bc> │ │ │ │ - ldr r8, [pc, #36] @ 7e2974 <__cxa_atexit@plt+0x7d09c4> │ │ │ │ + bcc 7e297c <__cxa_atexit@plt+0x7d09cc> │ │ │ │ + ldr r8, [pc, #36] @ 7e2984 <__cxa_atexit@plt+0x7d09d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2978 <__cxa_atexit@plt+0x7d09c8> │ │ │ │ + ldr r3, [pc, #32] @ 7e2988 <__cxa_atexit@plt+0x7d09d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e297c <__cxa_atexit@plt+0x7d09cc> │ │ │ │ + ldr r7, [pc, #20] @ 7e298c <__cxa_atexit@plt+0x7d09dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c5d5 │ │ │ │ - cmneq r6, #228, 4 @ 0x4000000e │ │ │ │ - cmneq r6, #20, 6 @ 0x50000000 │ │ │ │ - movteq lr, #27836 @ 0x6cbc │ │ │ │ + @ instruction: 0x0322c5c5 │ │ │ │ + cmneq r6, #212, 4 @ 0x4000000d │ │ │ │ + cmneq r6, #4, 6 @ 0x10000000 │ │ │ │ + movteq lr, #27820 @ 0x6cac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e29bc <__cxa_atexit@plt+0x7d0a0c> │ │ │ │ - ldr r8, [pc, #36] @ 7e29c4 <__cxa_atexit@plt+0x7d0a14> │ │ │ │ + bcc 7e29cc <__cxa_atexit@plt+0x7d0a1c> │ │ │ │ + ldr r8, [pc, #36] @ 7e29d4 <__cxa_atexit@plt+0x7d0a24> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e29c8 <__cxa_atexit@plt+0x7d0a18> │ │ │ │ + ldr r3, [pc, #32] @ 7e29d8 <__cxa_atexit@plt+0x7d0a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e29cc <__cxa_atexit@plt+0x7d0a1c> │ │ │ │ + ldr r7, [pc, #20] @ 7e29dc <__cxa_atexit@plt+0x7d0a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c5ab │ │ │ │ - cmneq r6, #148, 4 @ 0x40000009 │ │ │ │ - cmneq r6, #196, 4 @ 0x4000000c │ │ │ │ - movteq lr, #27756 @ 0x6c6c │ │ │ │ + @ instruction: 0x0322c59b │ │ │ │ + cmneq r6, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r6, #180, 4 @ 0x4000000b │ │ │ │ + movteq lr, #27740 @ 0x6c5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2a0c <__cxa_atexit@plt+0x7d0a5c> │ │ │ │ - ldr r8, [pc, #36] @ 7e2a14 <__cxa_atexit@plt+0x7d0a64> │ │ │ │ + bcc 7e2a1c <__cxa_atexit@plt+0x7d0a6c> │ │ │ │ + ldr r8, [pc, #36] @ 7e2a24 <__cxa_atexit@plt+0x7d0a74> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2a18 <__cxa_atexit@plt+0x7d0a68> │ │ │ │ + ldr r3, [pc, #32] @ 7e2a28 <__cxa_atexit@plt+0x7d0a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e2a1c <__cxa_atexit@plt+0x7d0a6c> │ │ │ │ + ldr r7, [pc, #20] @ 7e2a2c <__cxa_atexit@plt+0x7d0a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c586 │ │ │ │ - cmneq r6, #68, 4 @ 0x40000004 │ │ │ │ - cmneq r6, #116, 4 @ 0x40000007 │ │ │ │ - movteq lr, #28400 @ 0x6ef0 │ │ │ │ + @ instruction: 0x0322c576 │ │ │ │ + cmneq r6, #52, 4 @ 0x40000003 │ │ │ │ + cmneq r6, #100, 4 @ 0x40000006 │ │ │ │ + movteq lr, #28384 @ 0x6ee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2b38 <__cxa_atexit@plt+0x7d0b88> │ │ │ │ + bcc 7e2b48 <__cxa_atexit@plt+0x7d0b98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2b30 <__cxa_atexit@plt+0x7d0b80> │ │ │ │ - ldr r1, [pc, #240] @ 7e2b40 <__cxa_atexit@plt+0x7d0b90> │ │ │ │ + bhi 7e2b40 <__cxa_atexit@plt+0x7d0b90> │ │ │ │ + ldr r1, [pc, #240] @ 7e2b50 <__cxa_atexit@plt+0x7d0ba0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 7e2b44 <__cxa_atexit@plt+0x7d0b94> │ │ │ │ + ldr r8, [pc, #236] @ 7e2b54 <__cxa_atexit@plt+0x7d0ba4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 7e2b48 <__cxa_atexit@plt+0x7d0b98> │ │ │ │ + ldr lr, [pc, #232] @ 7e2b58 <__cxa_atexit@plt+0x7d0ba8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 7e2b4c <__cxa_atexit@plt+0x7d0b9c> │ │ │ │ + ldr r0, [pc, #228] @ 7e2b5c <__cxa_atexit@plt+0x7d0bac> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 7e2b50 <__cxa_atexit@plt+0x7d0ba0> │ │ │ │ + ldr r3, [pc, #224] @ 7e2b60 <__cxa_atexit@plt+0x7d0bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 7e2b54 <__cxa_atexit@plt+0x7d0ba4> │ │ │ │ + ldr r3, [pc, #216] @ 7e2b64 <__cxa_atexit@plt+0x7d0bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #222 @ 0xde │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #200] @ 7e2b58 <__cxa_atexit@plt+0x7d0ba8> │ │ │ │ + ldr r2, [pc, #200] @ 7e2b68 <__cxa_atexit@plt+0x7d0bb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 7e2b5c <__cxa_atexit@plt+0x7d0bac> │ │ │ │ + ldr r2, [pc, #172] @ 7e2b6c <__cxa_atexit@plt+0x7d0bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #41 @ 0x29 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #1 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 7e2b60 <__cxa_atexit@plt+0x7d0bb0> │ │ │ │ + ldr r2, [pc, #128] @ 7e2b70 <__cxa_atexit@plt+0x7d0bc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2048727,161 +2048731,161 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 7e2b64 <__cxa_atexit@plt+0x7d0bb4> │ │ │ │ + ldr r7, [pc, #64] @ 7e2b74 <__cxa_atexit@plt+0x7d0bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 7e2b68 <__cxa_atexit@plt+0x7d0bb8> │ │ │ │ + ldr r9, [pc, #60] @ 7e2b78 <__cxa_atexit@plt+0x7d0bc8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #160, 6 @ 0x80000002 │ │ │ │ - cmneq r6, #180, 8 @ 0xb4000000 │ │ │ │ - cmneq r6, #0, 16 │ │ │ │ - cmneq r6, #152, 4 @ 0x80000009 │ │ │ │ - cmneq r6, #92, 2 │ │ │ │ - cmneq r6, #16, 2 │ │ │ │ - cmneq r6, #12, 2 │ │ │ │ - movteq lr, #27344 @ 0x6ad0 │ │ │ │ + cmneq r6, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r6, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq r6, #240, 14 @ 0x3c00000 │ │ │ │ + cmneq r6, #136, 4 @ 0x80000008 │ │ │ │ + cmneq r6, #76, 2 │ │ │ │ + cmneq r6, #0, 2 │ │ │ │ + cmneq r6, #252 @ 0xfc │ │ │ │ + movteq lr, #27328 @ 0x6ac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2ba8 <__cxa_atexit@plt+0x7d0bf8> │ │ │ │ - ldr r8, [pc, #36] @ 7e2bb0 <__cxa_atexit@plt+0x7d0c00> │ │ │ │ + bcc 7e2bb8 <__cxa_atexit@plt+0x7d0c08> │ │ │ │ + ldr r8, [pc, #36] @ 7e2bc0 <__cxa_atexit@plt+0x7d0c10> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2bb4 <__cxa_atexit@plt+0x7d0c04> │ │ │ │ + ldr r3, [pc, #32] @ 7e2bc4 <__cxa_atexit@plt+0x7d0c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e2bb8 <__cxa_atexit@plt+0x7d0c08> │ │ │ │ + ldr r7, [pc, #20] @ 7e2bc8 <__cxa_atexit@plt+0x7d0c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c3f0 │ │ │ │ - cmneq r6, #168 @ 0xa8 │ │ │ │ - cmneq r6, #216 @ 0xd8 │ │ │ │ - movteq lr, #27264 @ 0x6a80 │ │ │ │ + @ instruction: 0x0322c3e0 │ │ │ │ + cmneq r6, #152 @ 0x98 │ │ │ │ + cmneq r6, #200 @ 0xc8 │ │ │ │ + movteq lr, #27248 @ 0x6a70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2bf8 <__cxa_atexit@plt+0x7d0c48> │ │ │ │ - ldr r8, [pc, #36] @ 7e2c00 <__cxa_atexit@plt+0x7d0c50> │ │ │ │ + bcc 7e2c08 <__cxa_atexit@plt+0x7d0c58> │ │ │ │ + ldr r8, [pc, #36] @ 7e2c10 <__cxa_atexit@plt+0x7d0c60> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2c04 <__cxa_atexit@plt+0x7d0c54> │ │ │ │ + ldr r3, [pc, #32] @ 7e2c14 <__cxa_atexit@plt+0x7d0c64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e2c08 <__cxa_atexit@plt+0x7d0c58> │ │ │ │ + ldr r7, [pc, #20] @ 7e2c18 <__cxa_atexit@plt+0x7d0c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c3d4 │ │ │ │ - cmneq r6, #88 @ 0x58 │ │ │ │ - cmneq r6, #136 @ 0x88 │ │ │ │ - movteq lr, #27184 @ 0x6a30 │ │ │ │ + @ instruction: 0x0322c3c4 │ │ │ │ + cmneq r6, #72 @ 0x48 │ │ │ │ + cmneq r6, #120 @ 0x78 │ │ │ │ + movteq lr, #27168 @ 0x6a20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2c48 <__cxa_atexit@plt+0x7d0c98> │ │ │ │ - ldr r8, [pc, #36] @ 7e2c50 <__cxa_atexit@plt+0x7d0ca0> │ │ │ │ + bcc 7e2c58 <__cxa_atexit@plt+0x7d0ca8> │ │ │ │ + ldr r8, [pc, #36] @ 7e2c60 <__cxa_atexit@plt+0x7d0cb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2c54 <__cxa_atexit@plt+0x7d0ca4> │ │ │ │ + ldr r3, [pc, #32] @ 7e2c64 <__cxa_atexit@plt+0x7d0cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e2c58 <__cxa_atexit@plt+0x7d0ca8> │ │ │ │ + ldr r7, [pc, #20] @ 7e2c68 <__cxa_atexit@plt+0x7d0cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c3aa │ │ │ │ - cmneq r6, #8 │ │ │ │ - cmneq r6, #56 @ 0x38 │ │ │ │ - movteq lr, #27104 @ 0x69e0 │ │ │ │ + @ instruction: 0x0322c39a │ │ │ │ + msreq SPSR_sc, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r6, #40 @ 0x28 │ │ │ │ + movteq lr, #27088 @ 0x69d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2c98 <__cxa_atexit@plt+0x7d0ce8> │ │ │ │ - ldr r8, [pc, #36] @ 7e2ca0 <__cxa_atexit@plt+0x7d0cf0> │ │ │ │ + bcc 7e2ca8 <__cxa_atexit@plt+0x7d0cf8> │ │ │ │ + ldr r8, [pc, #36] @ 7e2cb0 <__cxa_atexit@plt+0x7d0d00> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7e2ca4 <__cxa_atexit@plt+0x7d0cf4> │ │ │ │ + ldr r3, [pc, #32] @ 7e2cb4 <__cxa_atexit@plt+0x7d0d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7e2ca8 <__cxa_atexit@plt+0x7d0cf8> │ │ │ │ + ldr r7, [pc, #20] @ 7e2cb8 <__cxa_atexit@plt+0x7d0d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0322c385 │ │ │ │ - msreq SPSR_sc, #184, 30 @ 0x2e0 │ │ │ │ - msreq SPSR_sc, #232, 30 @ 0x3a0 │ │ │ │ - movteq lr, #27748 @ 0x6c64 │ │ │ │ + @ instruction: 0x0322c375 │ │ │ │ + msreq SPSR_sc, #168, 30 @ 0x2a0 │ │ │ │ + msreq SPSR_sc, #216, 30 @ 0x360 │ │ │ │ + movteq lr, #27732 @ 0x6c54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2dc4 <__cxa_atexit@plt+0x7d0e14> │ │ │ │ + bcc 7e2dd4 <__cxa_atexit@plt+0x7d0e24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2dbc <__cxa_atexit@plt+0x7d0e0c> │ │ │ │ - ldr r1, [pc, #240] @ 7e2dcc <__cxa_atexit@plt+0x7d0e1c> │ │ │ │ + bhi 7e2dcc <__cxa_atexit@plt+0x7d0e1c> │ │ │ │ + ldr r1, [pc, #240] @ 7e2ddc <__cxa_atexit@plt+0x7d0e2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 7e2dd0 <__cxa_atexit@plt+0x7d0e20> │ │ │ │ + ldr r8, [pc, #236] @ 7e2de0 <__cxa_atexit@plt+0x7d0e30> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 7e2dd4 <__cxa_atexit@plt+0x7d0e24> │ │ │ │ + ldr lr, [pc, #232] @ 7e2de4 <__cxa_atexit@plt+0x7d0e34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 7e2dd8 <__cxa_atexit@plt+0x7d0e28> │ │ │ │ + ldr r0, [pc, #228] @ 7e2de8 <__cxa_atexit@plt+0x7d0e38> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 7e2ddc <__cxa_atexit@plt+0x7d0e2c> │ │ │ │ + ldr r3, [pc, #224] @ 7e2dec <__cxa_atexit@plt+0x7d0e3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 7e2de0 <__cxa_atexit@plt+0x7d0e30> │ │ │ │ + ldr r3, [pc, #216] @ 7e2df0 <__cxa_atexit@plt+0x7d0e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #175 @ 0xaf │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #200] @ 7e2de4 <__cxa_atexit@plt+0x7d0e34> │ │ │ │ + ldr r2, [pc, #200] @ 7e2df4 <__cxa_atexit@plt+0x7d0e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 7e2de8 <__cxa_atexit@plt+0x7d0e38> │ │ │ │ + ldr r2, [pc, #172] @ 7e2df8 <__cxa_atexit@plt+0x7d0e48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #65 @ 0x41 │ │ │ │ add r3, r3, #512 @ 0x200 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #137 @ 0x89 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 7e2dec <__cxa_atexit@plt+0x7d0e3c> │ │ │ │ + ldr r2, [pc, #128] @ 7e2dfc <__cxa_atexit@plt+0x7d0e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2048890,748 +2048894,748 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 7e2df0 <__cxa_atexit@plt+0x7d0e40> │ │ │ │ + ldr r7, [pc, #64] @ 7e2e00 <__cxa_atexit@plt+0x7d0e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 7e2df4 <__cxa_atexit@plt+0x7d0e44> │ │ │ │ + ldr r9, [pc, #60] @ 7e2e04 <__cxa_atexit@plt+0x7d0e54> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r6, #20, 2 │ │ │ │ - cmneq r6, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r6, #116, 10 @ 0x1d000000 │ │ │ │ - cmneq r6, #12 │ │ │ │ - msreq SPSR_sc, #208, 28 @ 0xd00 │ │ │ │ - msreq SPSR_sc, #132, 28 @ 0x840 │ │ │ │ - msreq SPSR_sc, #128, 28 @ 0x800 │ │ │ │ - movteq pc, #27972 @ 0x6d44 @ │ │ │ │ + cmneq r6, #4, 2 │ │ │ │ + cmneq r6, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r6, #100, 10 @ 0x19000000 │ │ │ │ + msreq SPSR_sc, #252, 30 @ 0x3f0 │ │ │ │ + msreq SPSR_sc, #192, 28 @ 0xc00 │ │ │ │ + msreq SPSR_sc, #116, 28 @ 0x740 │ │ │ │ + msreq SPSR_sc, #112, 28 @ 0x700 │ │ │ │ + movteq pc, #27956 @ 0x6d34 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2e40 <__cxa_atexit@plt+0x7d0e90> │ │ │ │ - ldr r3, [pc, #48] @ 7e2e48 <__cxa_atexit@plt+0x7d0e98> │ │ │ │ + bcc 7e2e50 <__cxa_atexit@plt+0x7d0ea0> │ │ │ │ + ldr r3, [pc, #48] @ 7e2e58 <__cxa_atexit@plt+0x7d0ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7e2e4c <__cxa_atexit@plt+0x7d0e9c> │ │ │ │ + ldr r3, [pc, #36] @ 7e2e5c <__cxa_atexit@plt+0x7d0eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 7e2e50 <__cxa_atexit@plt+0x7d0ea0> │ │ │ │ + ldr r8, [pc, #24] @ 7e2e60 <__cxa_atexit@plt+0x7d0eb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #36, 28 @ 0x240 │ │ │ │ - cmneq r6, #204, 8 @ 0xcc000000 │ │ │ │ - cmneq r6, #176, 22 @ 0x2c000 │ │ │ │ - movteq pc, #27852 @ 0x6ccc @ │ │ │ │ + msreq SPSR_sc, #20, 28 @ 0x140 │ │ │ │ + cmneq r6, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq r6, #160, 22 @ 0x28000 │ │ │ │ + movteq pc, #27836 @ 0x6cbc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2e90 <__cxa_atexit@plt+0x7d0ee0> │ │ │ │ - ldr r3, [pc, #36] @ 7e2e98 <__cxa_atexit@plt+0x7d0ee8> │ │ │ │ + bcc 7e2ea0 <__cxa_atexit@plt+0x7d0ef0> │ │ │ │ + ldr r3, [pc, #36] @ 7e2ea8 <__cxa_atexit@plt+0x7d0ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7e2e9c <__cxa_atexit@plt+0x7d0eec> │ │ │ │ + ldr r7, [pc, #16] @ 7e2eac <__cxa_atexit@plt+0x7d0efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #200, 26 @ 0x3200 │ │ │ │ - cmneq r6, #48, 16 @ 0x300000 │ │ │ │ - movteq pc, #26436 @ 0x6744 @ │ │ │ │ + msreq SPSR_sc, #184, 26 @ 0x2e00 │ │ │ │ + cmneq r6, #32, 16 @ 0x200000 │ │ │ │ + movteq pc, #26420 @ 0x6734 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2ee4 <__cxa_atexit@plt+0x7d0f34> │ │ │ │ - ldr r3, [pc, #44] @ 7e2eec <__cxa_atexit@plt+0x7d0f3c> │ │ │ │ + bcc 7e2ef4 <__cxa_atexit@plt+0x7d0f44> │ │ │ │ + ldr r3, [pc, #44] @ 7e2efc <__cxa_atexit@plt+0x7d0f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e2ef0 <__cxa_atexit@plt+0x7d0f40> │ │ │ │ + ldr r3, [pc, #32] @ 7e2f00 <__cxa_atexit@plt+0x7d0f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e2ef4 <__cxa_atexit@plt+0x7d0f44> │ │ │ │ + ldr r7, [pc, #20] @ 7e2f04 <__cxa_atexit@plt+0x7d0f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #124, 26 @ 0x1f00 │ │ │ │ - cmneq r6, #140, 16 @ 0x8c0000 │ │ │ │ - cmneq r6, #176, 26 @ 0x2c00 │ │ │ │ - movteq lr, #26980 @ 0x6964 │ │ │ │ + msreq SPSR_sc, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r6, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r6, #160, 26 @ 0x2800 │ │ │ │ + movteq lr, #26964 @ 0x6954 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2f30 <__cxa_atexit@plt+0x7d0f80> │ │ │ │ - ldr r3, [pc, #32] @ 7e2f38 <__cxa_atexit@plt+0x7d0f88> │ │ │ │ + bcc 7e2f40 <__cxa_atexit@plt+0x7d0f90> │ │ │ │ + ldr r3, [pc, #32] @ 7e2f48 <__cxa_atexit@plt+0x7d0f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e2f3c <__cxa_atexit@plt+0x7d0f8c> │ │ │ │ + ldr r7, [pc, #16] @ 7e2f4c <__cxa_atexit@plt+0x7d0f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #36, 26 @ 0x900 │ │ │ │ - cmneq r6, #108, 22 @ 0x1b000 │ │ │ │ - movteq pc, #27580 @ 0x6bbc @ │ │ │ │ + msreq SPSR_sc, #20, 26 @ 0x500 │ │ │ │ + cmneq r6, #92, 22 @ 0x17000 │ │ │ │ + movteq pc, #27564 @ 0x6bac @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e2fbc <__cxa_atexit@plt+0x7d100c> │ │ │ │ + bcc 7e2fcc <__cxa_atexit@plt+0x7d101c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e2fb4 <__cxa_atexit@plt+0x7d1004> │ │ │ │ - ldr r3, [pc, #84] @ 7e2fc4 <__cxa_atexit@plt+0x7d1014> │ │ │ │ + bhi 7e2fc4 <__cxa_atexit@plt+0x7d1014> │ │ │ │ + ldr r3, [pc, #84] @ 7e2fd4 <__cxa_atexit@plt+0x7d1024> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e2fc8 <__cxa_atexit@plt+0x7d1018> │ │ │ │ + ldr r2, [pc, #80] @ 7e2fd8 <__cxa_atexit@plt+0x7d1028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e2fcc <__cxa_atexit@plt+0x7d101c> │ │ │ │ + ldr r1, [pc, #60] @ 7e2fdc <__cxa_atexit@plt+0x7d102c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e2fd0 <__cxa_atexit@plt+0x7d1020> │ │ │ │ + ldr r7, [pc, #32] @ 7e2fe0 <__cxa_atexit@plt+0x7d1030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_sc, #196, 24 @ 0xc400 │ │ │ │ + msreq SPSR_sc, #180, 24 @ 0xb400 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - msreq SPSR_sc, #160, 30 @ 0x280 │ │ │ │ - movteq pc, #27164 @ 0x6a1c @ │ │ │ │ + msreq SPSR_sc, #144, 30 @ 0x240 │ │ │ │ + movteq pc, #27148 @ 0x6a0c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e300c <__cxa_atexit@plt+0x7d105c> │ │ │ │ - ldr r3, [pc, #32] @ 7e3014 <__cxa_atexit@plt+0x7d1064> │ │ │ │ + bcc 7e301c <__cxa_atexit@plt+0x7d106c> │ │ │ │ + ldr r3, [pc, #32] @ 7e3024 <__cxa_atexit@plt+0x7d1074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3018 <__cxa_atexit@plt+0x7d1068> │ │ │ │ + ldr r7, [pc, #16] @ 7e3028 <__cxa_atexit@plt+0x7d1078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #72, 24 @ 0x4800 │ │ │ │ - cmneq r6, #96, 10 @ 0x18000000 │ │ │ │ - movteq pc, #26936 @ 0x6938 @ │ │ │ │ + msreq SPSR_sc, #56, 24 @ 0x3800 │ │ │ │ + cmneq r6, #80, 10 @ 0x14000000 │ │ │ │ + movteq pc, #26920 @ 0x6928 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3054 <__cxa_atexit@plt+0x7d10a4> │ │ │ │ - ldr r3, [pc, #32] @ 7e305c <__cxa_atexit@plt+0x7d10ac> │ │ │ │ + bcc 7e3064 <__cxa_atexit@plt+0x7d10b4> │ │ │ │ + ldr r3, [pc, #32] @ 7e306c <__cxa_atexit@plt+0x7d10bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3060 <__cxa_atexit@plt+0x7d10b0> │ │ │ │ + ldr r7, [pc, #16] @ 7e3070 <__cxa_atexit@plt+0x7d10c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #0, 24 │ │ │ │ - cmneq r6, #80, 2 │ │ │ │ - movteq lr, #26324 @ 0x66d4 │ │ │ │ + msreq SPSR_sc, #240, 22 @ 0x3c000 │ │ │ │ + cmneq r6, #64, 2 │ │ │ │ + movteq lr, #26308 @ 0x66c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e309c <__cxa_atexit@plt+0x7d10ec> │ │ │ │ - ldr r3, [pc, #32] @ 7e30a4 <__cxa_atexit@plt+0x7d10f4> │ │ │ │ + bcc 7e30ac <__cxa_atexit@plt+0x7d10fc> │ │ │ │ + ldr r3, [pc, #32] @ 7e30b4 <__cxa_atexit@plt+0x7d1104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e30a8 <__cxa_atexit@plt+0x7d10f8> │ │ │ │ + ldr r7, [pc, #16] @ 7e30b8 <__cxa_atexit@plt+0x7d1108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #184, 22 @ 0x2e000 │ │ │ │ - cmneq r6, #12, 22 @ 0x3000 │ │ │ │ - movteq pc, #26892 @ 0x690c @ │ │ │ │ + msreq SPSR_sc, #168, 22 @ 0x2a000 │ │ │ │ + cmneq r6, #252, 20 @ 0xfc000 │ │ │ │ + movteq pc, #26876 @ 0x68fc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3130 <__cxa_atexit@plt+0x7d1180> │ │ │ │ + bcc 7e3140 <__cxa_atexit@plt+0x7d1190> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3128 <__cxa_atexit@plt+0x7d1178> │ │ │ │ - ldr r3, [pc, #92] @ 7e3138 <__cxa_atexit@plt+0x7d1188> │ │ │ │ + bhi 7e3138 <__cxa_atexit@plt+0x7d1188> │ │ │ │ + ldr r3, [pc, #92] @ 7e3148 <__cxa_atexit@plt+0x7d1198> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7e313c <__cxa_atexit@plt+0x7d118c> │ │ │ │ + ldr r2, [pc, #88] @ 7e314c <__cxa_atexit@plt+0x7d119c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r2, [pc, #68] @ 7e3140 <__cxa_atexit@plt+0x7d1190> │ │ │ │ + ldr r2, [pc, #68] @ 7e3150 <__cxa_atexit@plt+0x7d11a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 7e3144 <__cxa_atexit@plt+0x7d1194> │ │ │ │ + ldr r7, [pc, #32] @ 7e3154 <__cxa_atexit@plt+0x7d11a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ + b bb7dec <__cxa_atexit@plt+0xba5e3c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_sc, #88, 22 @ 0x16000 │ │ │ │ + msreq SPSR_sc, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r6, #80, 14 @ 0x1400000 │ │ │ │ - movteq pc, #26636 @ 0x680c @ │ │ │ │ + cmneq r6, #64, 14 @ 0x1000000 │ │ │ │ + movteq pc, #26620 @ 0x67fc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3180 <__cxa_atexit@plt+0x7d11d0> │ │ │ │ - ldr r3, [pc, #32] @ 7e3188 <__cxa_atexit@plt+0x7d11d8> │ │ │ │ + bcc 7e3190 <__cxa_atexit@plt+0x7d11e0> │ │ │ │ + ldr r3, [pc, #32] @ 7e3198 <__cxa_atexit@plt+0x7d11e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e318c <__cxa_atexit@plt+0x7d11dc> │ │ │ │ + ldr r7, [pc, #16] @ 7e319c <__cxa_atexit@plt+0x7d11ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #212, 20 @ 0xd4000 │ │ │ │ - cmneq r6, #36 @ 0x24 │ │ │ │ - movteq pc, #26576 @ 0x67d0 @ │ │ │ │ + msreq SPSR_sc, #196, 20 @ 0xc4000 │ │ │ │ + cmneq r6, #20 │ │ │ │ + movteq pc, #26560 @ 0x67c0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3200 <__cxa_atexit@plt+0x7d1250> │ │ │ │ + bcc 7e3210 <__cxa_atexit@plt+0x7d1260> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e31f8 <__cxa_atexit@plt+0x7d1248> │ │ │ │ - ldr r3, [pc, #72] @ 7e3208 <__cxa_atexit@plt+0x7d1258> │ │ │ │ + bhi 7e3208 <__cxa_atexit@plt+0x7d1258> │ │ │ │ + ldr r3, [pc, #72] @ 7e3218 <__cxa_atexit@plt+0x7d1268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 7e320c <__cxa_atexit@plt+0x7d125c> │ │ │ │ + ldr r3, [pc, #52] @ 7e321c <__cxa_atexit@plt+0x7d126c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7e3210 <__cxa_atexit@plt+0x7d1260> │ │ │ │ + ldr r7, [pc, #36] @ 7e3220 <__cxa_atexit@plt+0x7d1270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e3214 <__cxa_atexit@plt+0x7d1264> │ │ │ │ + ldr r8, [pc, #32] @ 7e3224 <__cxa_atexit@plt+0x7d1274> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #124, 20 @ 0x7c000 │ │ │ │ + msreq SPSR_sc, #108, 20 @ 0x6c000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r6, #8, 2 │ │ │ │ - cmneq r6, #244, 14 @ 0x3d00000 │ │ │ │ - movteq pc, #26460 @ 0x675c @ │ │ │ │ + cmneq r6, #248 @ 0xf8 │ │ │ │ + cmneq r6, #228, 14 @ 0x3900000 │ │ │ │ + movteq pc, #26444 @ 0x674c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e328c <__cxa_atexit@plt+0x7d12dc> │ │ │ │ + bcc 7e329c <__cxa_atexit@plt+0x7d12ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3284 <__cxa_atexit@plt+0x7d12d4> │ │ │ │ - ldr r3, [pc, #76] @ 7e3294 <__cxa_atexit@plt+0x7d12e4> │ │ │ │ + bhi 7e3294 <__cxa_atexit@plt+0x7d12e4> │ │ │ │ + ldr r3, [pc, #76] @ 7e32a4 <__cxa_atexit@plt+0x7d12f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #56] @ 7e3298 <__cxa_atexit@plt+0x7d12e8> │ │ │ │ + ldr r2, [pc, #56] @ 7e32a8 <__cxa_atexit@plt+0x7d12f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 7e329c <__cxa_atexit@plt+0x7d12ec> │ │ │ │ + ldr r7, [pc, #40] @ 7e32ac <__cxa_atexit@plt+0x7d12fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 7e32a0 <__cxa_atexit@plt+0x7d12f0> │ │ │ │ + ldr r7, [pc, #32] @ 7e32b0 <__cxa_atexit@plt+0x7d1300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #244, 18 @ 0x3d0000 │ │ │ │ + msreq SPSR_sc, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r6, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq r6, #16, 20 @ 0x10000 │ │ │ │ - movteq pc, #26336 @ 0x66e0 @ │ │ │ │ + cmneq r6, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq r6, #0, 20 │ │ │ │ + movteq pc, #26320 @ 0x66d0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e330c <__cxa_atexit@plt+0x7d135c> │ │ │ │ + bcc 7e331c <__cxa_atexit@plt+0x7d136c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3304 <__cxa_atexit@plt+0x7d1354> │ │ │ │ - ldr r3, [pc, #64] @ 7e3314 <__cxa_atexit@plt+0x7d1364> │ │ │ │ + bhi 7e3314 <__cxa_atexit@plt+0x7d1364> │ │ │ │ + ldr r3, [pc, #64] @ 7e3324 <__cxa_atexit@plt+0x7d1374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7e3318 <__cxa_atexit@plt+0x7d1368> │ │ │ │ + ldr r2, [pc, #44] @ 7e3328 <__cxa_atexit@plt+0x7d1378> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7e331c <__cxa_atexit@plt+0x7d136c> │ │ │ │ + ldr r7, [pc, #28] @ 7e332c <__cxa_atexit@plt+0x7d137c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #104, 18 @ 0x1a0000 │ │ │ │ + msreq SPSR_sc, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - msreq SPSR_sc, #84, 24 @ 0x5400 │ │ │ │ - movteq lr, #25916 @ 0x653c │ │ │ │ + msreq SPSR_sc, #68, 24 @ 0x4400 │ │ │ │ + movteq lr, #25900 @ 0x652c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3358 <__cxa_atexit@plt+0x7d13a8> │ │ │ │ - ldr r3, [pc, #32] @ 7e3360 <__cxa_atexit@plt+0x7d13b0> │ │ │ │ + bcc 7e3368 <__cxa_atexit@plt+0x7d13b8> │ │ │ │ + ldr r3, [pc, #32] @ 7e3370 <__cxa_atexit@plt+0x7d13c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3364 <__cxa_atexit@plt+0x7d13b4> │ │ │ │ + ldr r7, [pc, #16] @ 7e3374 <__cxa_atexit@plt+0x7d13c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #252, 16 @ 0xfc0000 │ │ │ │ - cmneq r6, #68, 14 @ 0x1100000 │ │ │ │ - movteq pc, #26156 @ 0x662c @ │ │ │ │ + msreq SPSR_sc, #236, 16 @ 0xec0000 │ │ │ │ + cmneq r6, #52, 14 @ 0xd00000 │ │ │ │ + movteq pc, #26140 @ 0x661c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e33e8 <__cxa_atexit@plt+0x7d1438> │ │ │ │ + bcc 7e33f8 <__cxa_atexit@plt+0x7d1448> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e33e0 <__cxa_atexit@plt+0x7d1430> │ │ │ │ - ldr r3, [pc, #88] @ 7e33f0 <__cxa_atexit@plt+0x7d1440> │ │ │ │ + bhi 7e33f0 <__cxa_atexit@plt+0x7d1440> │ │ │ │ + ldr r3, [pc, #88] @ 7e3400 <__cxa_atexit@plt+0x7d1450> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7e33f4 <__cxa_atexit@plt+0x7d1444> │ │ │ │ + ldr r2, [pc, #84] @ 7e3404 <__cxa_atexit@plt+0x7d1454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7e33f8 <__cxa_atexit@plt+0x7d1448> │ │ │ │ + ldr r1, [pc, #64] @ 7e3408 <__cxa_atexit@plt+0x7d1458> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7e33fc <__cxa_atexit@plt+0x7d144c> │ │ │ │ + ldr r7, [pc, #32] @ 7e340c <__cxa_atexit@plt+0x7d145c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_sc, #156, 16 @ 0x9c0000 │ │ │ │ + msreq SPSR_sc, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - msreq SPSR_sc, #176, 18 @ 0x2c0000 │ │ │ │ - movteq pc, #26024 @ 0x65a8 @ │ │ │ │ + msreq SPSR_sc, #160, 18 @ 0x280000 │ │ │ │ + movteq pc, #26008 @ 0x6598 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3470 <__cxa_atexit@plt+0x7d14c0> │ │ │ │ + bcc 7e3480 <__cxa_atexit@plt+0x7d14d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3468 <__cxa_atexit@plt+0x7d14b8> │ │ │ │ - ldr r3, [pc, #72] @ 7e3478 <__cxa_atexit@plt+0x7d14c8> │ │ │ │ + bhi 7e3478 <__cxa_atexit@plt+0x7d14c8> │ │ │ │ + ldr r3, [pc, #72] @ 7e3488 <__cxa_atexit@plt+0x7d14d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7e347c <__cxa_atexit@plt+0x7d14cc> │ │ │ │ + ldr r7, [pc, #48] @ 7e348c <__cxa_atexit@plt+0x7d14dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7e3480 <__cxa_atexit@plt+0x7d14d0> │ │ │ │ + ldr r7, [pc, #28] @ 7e3490 <__cxa_atexit@plt+0x7d14e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #12, 16 @ 0xc0000 │ │ │ │ + msreq SPSR_sc, #252, 14 @ 0x3f00000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - msreq SPSR_sc, #100, 16 @ 0x640000 │ │ │ │ - movteq pc, #25928 @ 0x6548 @ │ │ │ │ + msreq SPSR_sc, #84, 16 @ 0x540000 │ │ │ │ + movteq pc, #25912 @ 0x6538 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e351c <__cxa_atexit@plt+0x7d156c> │ │ │ │ + bcc 7e352c <__cxa_atexit@plt+0x7d157c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3514 <__cxa_atexit@plt+0x7d1564> │ │ │ │ - ldr r3, [pc, #112] @ 7e3524 <__cxa_atexit@plt+0x7d1574> │ │ │ │ + bhi 7e3524 <__cxa_atexit@plt+0x7d1574> │ │ │ │ + ldr r3, [pc, #112] @ 7e3534 <__cxa_atexit@plt+0x7d1584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ add r7, r7, #20 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r9, [pc, #80] @ 7e3528 <__cxa_atexit@plt+0x7d1578> │ │ │ │ + ldr r9, [pc, #80] @ 7e3538 <__cxa_atexit@plt+0x7d1588> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 7e352c <__cxa_atexit@plt+0x7d157c> │ │ │ │ + ldr sl, [pc, #76] @ 7e353c <__cxa_atexit@plt+0x7d158c> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 7e3530 <__cxa_atexit@plt+0x7d1580> │ │ │ │ + ldr r7, [pc, #32] @ 7e3540 <__cxa_atexit@plt+0x7d1590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #136, 14 @ 0x2200000 │ │ │ │ + msreq SPSR_sc, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - msreq SPSR_sc, #64, 14 @ 0x1000000 │ │ │ │ + msreq SPSR_sc, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3578 <__cxa_atexit@plt+0x7d15c8> │ │ │ │ - ldr r3, [pc, #44] @ 7e3580 <__cxa_atexit@plt+0x7d15d0> │ │ │ │ + bcc 7e3588 <__cxa_atexit@plt+0x7d15d8> │ │ │ │ + ldr r3, [pc, #44] @ 7e3590 <__cxa_atexit@plt+0x7d15e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e3570 <__cxa_atexit@plt+0x7d15c0> │ │ │ │ - b 7e358c <__cxa_atexit@plt+0x7d15dc> │ │ │ │ + beq 7e3580 <__cxa_atexit@plt+0x7d15d0> │ │ │ │ + b 7e359c <__cxa_atexit@plt+0x7d15ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e35b0 <__cxa_atexit@plt+0x7d1600> │ │ │ │ + ldr r0, [pc, #24] @ 7e35c0 <__cxa_atexit@plt+0x7d1610> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e35ec <__cxa_atexit@plt+0x7d163c> │ │ │ │ + bhi 7e35fc <__cxa_atexit@plt+0x7d164c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #28] @ 7e35f8 <__cxa_atexit@plt+0x7d1648> │ │ │ │ + ldr r1, [pc, #28] @ 7e3608 <__cxa_atexit@plt+0x7d1658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #100, 6 @ 0x90000001 │ │ │ │ - movteq lr, #25056 @ 0x61e0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r6, #84, 6 @ 0x50000001 │ │ │ │ + movteq lr, #25040 @ 0x61d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3698 <__cxa_atexit@plt+0x7d16e8> │ │ │ │ + bcc 7e36a8 <__cxa_atexit@plt+0x7d16f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3690 <__cxa_atexit@plt+0x7d16e0> │ │ │ │ - ldr lr, [pc, #116] @ 7e36a0 <__cxa_atexit@plt+0x7d16f0> │ │ │ │ + bhi 7e36a0 <__cxa_atexit@plt+0x7d16f0> │ │ │ │ + ldr lr, [pc, #116] @ 7e36b0 <__cxa_atexit@plt+0x7d1700> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 7e36a4 <__cxa_atexit@plt+0x7d16f4> │ │ │ │ + ldr r2, [pc, #112] @ 7e36b4 <__cxa_atexit@plt+0x7d1704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ sub r0, r6, #27 │ │ │ │ - ldr r8, [pc, #84] @ 7e36a8 <__cxa_atexit@plt+0x7d16f8> │ │ │ │ + ldr r8, [pc, #84] @ 7e36b8 <__cxa_atexit@plt+0x7d1708> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r3, [pc, #80] @ 7e36ac <__cxa_atexit@plt+0x7d16fc> │ │ │ │ + ldr r3, [pc, #80] @ 7e36bc <__cxa_atexit@plt+0x7d170c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #72] @ 7e36b0 <__cxa_atexit@plt+0x7d1700> │ │ │ │ + ldr r1, [pc, #72] @ 7e36c0 <__cxa_atexit@plt+0x7d1710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub sl, r6, #28 │ │ │ │ stm sl, {r1, r3, r7, r8} │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r2, r9} │ │ │ │ sub r8, r6, #7 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #40] @ 7e36b4 <__cxa_atexit@plt+0x7d1704> │ │ │ │ + ldr r7, [pc, #40] @ 7e36c4 <__cxa_atexit@plt+0x7d1714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - msreq SPSR_sc, #8, 12 @ 0x800000 │ │ │ │ - msreq SPSR_sc, #140, 16 @ 0x8c0000 │ │ │ │ - msreq SPSR_sc, #84, 12 @ 0x5400000 │ │ │ │ - msreq SPSR_sc, #168, 14 @ 0x2a00000 │ │ │ │ - msreq SPSR_sc, #196, 10 @ 0x31000000 │ │ │ │ + msreq SPSR_sc, #248, 10 @ 0x3e000000 │ │ │ │ + msreq SPSR_sc, #124, 16 @ 0x7c0000 │ │ │ │ + msreq SPSR_sc, #68, 12 @ 0x4400000 │ │ │ │ + msreq SPSR_sc, #152, 14 @ 0x2600000 │ │ │ │ + msreq SPSR_sc, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e36e4 <__cxa_atexit@plt+0x7d1734> │ │ │ │ - ldr r3, [pc, #24] @ 7e36ec <__cxa_atexit@plt+0x7d173c> │ │ │ │ + bcc 7e36f4 <__cxa_atexit@plt+0x7d1744> │ │ │ │ + ldr r3, [pc, #24] @ 7e36fc <__cxa_atexit@plt+0x7d174c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #104, 10 @ 0x1a000000 │ │ │ │ - movteq lr, #24812 @ 0x60ec │ │ │ │ + msreq SPSR_sc, #88, 10 @ 0x16000000 │ │ │ │ + movteq lr, #24796 @ 0x60dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e377c <__cxa_atexit@plt+0x7d17cc> │ │ │ │ + bcc 7e378c <__cxa_atexit@plt+0x7d17dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3774 <__cxa_atexit@plt+0x7d17c4> │ │ │ │ - ldr lr, [pc, #100] @ 7e3784 <__cxa_atexit@plt+0x7d17d4> │ │ │ │ + bhi 7e3784 <__cxa_atexit@plt+0x7d17d4> │ │ │ │ + ldr lr, [pc, #100] @ 7e3794 <__cxa_atexit@plt+0x7d17e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e3788 <__cxa_atexit@plt+0x7d17d8> │ │ │ │ + ldr r2, [pc, #96] @ 7e3798 <__cxa_atexit@plt+0x7d17e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e378c <__cxa_atexit@plt+0x7d17dc> │ │ │ │ + ldr r3, [pc, #68] @ 7e379c <__cxa_atexit@plt+0x7d17ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e3790 <__cxa_atexit@plt+0x7d17e0> │ │ │ │ + ldr r7, [pc, #32] @ 7e37a0 <__cxa_atexit@plt+0x7d17f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_sc, #20, 10 @ 0x5000000 │ │ │ │ + msreq SPSR_sc, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - msreq SPSR_sc, #224, 8 @ 0xe0000000 │ │ │ │ - movteq pc, #25204 @ 0x6274 @ │ │ │ │ + msreq SPSR_sc, #208, 8 @ 0xd0000000 │ │ │ │ + movteq pc, #25188 @ 0x6264 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e37f4 <__cxa_atexit@plt+0x7d1844> │ │ │ │ - ldr lr, [pc, #68] @ 7e37fc <__cxa_atexit@plt+0x7d184c> │ │ │ │ + bcc 7e3804 <__cxa_atexit@plt+0x7d1854> │ │ │ │ + ldr lr, [pc, #68] @ 7e380c <__cxa_atexit@plt+0x7d185c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ add r7, r7, #9 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ - ldr r7, [pc, #20] @ 7e3800 <__cxa_atexit@plt+0x7d1850> │ │ │ │ + ldr r7, [pc, #20] @ 7e3810 <__cxa_atexit@plt+0x7d1860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, sl │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r6, #80, 6 @ 0x40000001 │ │ │ │ - movteq pc, #25080 @ 0x61f8 @ │ │ │ │ + cmneq r6, #64, 6 │ │ │ │ + movteq pc, #25064 @ 0x61e8 @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7e3840 <__cxa_atexit@plt+0x7d1890> │ │ │ │ - ldr r2, [pc, #76] @ 7e3870 <__cxa_atexit@plt+0x7d18c0> │ │ │ │ + bne 7e3850 <__cxa_atexit@plt+0x7d18a0> │ │ │ │ + ldr r2, [pc, #76] @ 7e3880 <__cxa_atexit@plt+0x7d18d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 7e3864 <__cxa_atexit@plt+0x7d18b4> │ │ │ │ + beq 7e3874 <__cxa_atexit@plt+0x7d18c4> │ │ │ │ mov r7, r3 │ │ │ │ - b 7e3888 <__cxa_atexit@plt+0x7d18d8> │ │ │ │ + b 7e3898 <__cxa_atexit@plt+0x7d18e8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #40] @ 7e3874 <__cxa_atexit@plt+0x7d18c4> │ │ │ │ + ldr r3, [pc, #40] @ 7e3884 <__cxa_atexit@plt+0x7d18d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #32] @ 7e3878 <__cxa_atexit@plt+0x7d18c8> │ │ │ │ + ldr r3, [pc, #32] @ 7e3888 <__cxa_atexit@plt+0x7d18d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - msreq SPSR_sc, #244, 6 @ 0xd0000003 │ │ │ │ - msreq SPSR_sc, #252, 6 @ 0xf0000003 │ │ │ │ - movteq pc, #24960 @ 0x6180 @ │ │ │ │ + msreq SPSR_sc, #228, 6 @ 0x90000003 │ │ │ │ + msreq SPSR_sc, #236, 6 @ 0xb0000003 │ │ │ │ + movteq pc, #24944 @ 0x6170 @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e38d8 <__cxa_atexit@plt+0x7d1928> │ │ │ │ - ldr r3, [pc, #68] @ 7e38e4 <__cxa_atexit@plt+0x7d1934> │ │ │ │ + bhi 7e38e8 <__cxa_atexit@plt+0x7d1938> │ │ │ │ + ldr r3, [pc, #68] @ 7e38f4 <__cxa_atexit@plt+0x7d1944> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 7e38e8 <__cxa_atexit@plt+0x7d1938> │ │ │ │ + ldr r1, [pc, #56] @ 7e38f8 <__cxa_atexit@plt+0x7d1948> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ 7e38ec <__cxa_atexit@plt+0x7d193c> │ │ │ │ + ldr r7, [pc, #32] @ 7e38fc <__cxa_atexit@plt+0x7d194c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 7e38f0 <__cxa_atexit@plt+0x7d1940> │ │ │ │ + ldr r8, [pc, #28] @ 7e3900 <__cxa_atexit@plt+0x7d1950> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - msreq SPSR_sc, #132, 6 @ 0x10000002 │ │ │ │ - msreq SPSR_sc, #128, 12 @ 0x8000000 │ │ │ │ - movteq pc, #24812 @ 0x60ec @ │ │ │ │ + msreq SPSR_sc, #116, 6 @ 0xd0000001 │ │ │ │ + msreq SPSR_sc, #112, 12 @ 0x7000000 │ │ │ │ + movteq pc, #24796 @ 0x60dc @ │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7e39a8 <__cxa_atexit@plt+0x7d19f8> │ │ │ │ + bne 7e39b8 <__cxa_atexit@plt+0x7d1a08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e39c8 <__cxa_atexit@plt+0x7d1a18> │ │ │ │ + bhi 7e39d8 <__cxa_atexit@plt+0x7d1a28> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ @@ -2049643,2380 +2049647,2380 @@ │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #104] @ 7e39dc <__cxa_atexit@plt+0x7d1a2c> │ │ │ │ + ldr r3, [pc, #104] @ 7e39ec <__cxa_atexit@plt+0x7d1a3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #92] @ 7e39e0 <__cxa_atexit@plt+0x7d1a30> │ │ │ │ + ldr r2, [pc, #92] @ 7e39f0 <__cxa_atexit@plt+0x7d1a40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-52]! @ 0xffffffcc │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #76] @ 7e39e4 <__cxa_atexit@plt+0x7d1a34> │ │ │ │ + ldr r2, [pc, #76] @ 7e39f4 <__cxa_atexit@plt+0x7d1a44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ - ldr r3, [pc, #36] @ 7e39d4 <__cxa_atexit@plt+0x7d1a24> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + ldr r3, [pc, #36] @ 7e39e4 <__cxa_atexit@plt+0x7d1a34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 7e39d8 <__cxa_atexit@plt+0x7d1a28> │ │ │ │ + ldr r3, [pc, #28] @ 7e39e8 <__cxa_atexit@plt+0x7d1a38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - msreq SPSR_sc, #144, 4 │ │ │ │ - msreq SPSR_sc, #152, 4 @ 0x80000009 │ │ │ │ - msreq SPSR_sc, #240, 4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + msreq SPSR_sc, #128, 4 │ │ │ │ + msreq SPSR_sc, #136, 4 @ 0x80000008 │ │ │ │ + msreq SPSR_sc, #224, 4 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - movteq sp, #27984 @ 0x6d50 │ │ │ │ + movteq sp, #27968 @ 0x6d40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3a20 <__cxa_atexit@plt+0x7d1a70> │ │ │ │ - ldr r3, [pc, #32] @ 7e3a28 <__cxa_atexit@plt+0x7d1a78> │ │ │ │ + bcc 7e3a30 <__cxa_atexit@plt+0x7d1a80> │ │ │ │ + ldr r3, [pc, #32] @ 7e3a38 <__cxa_atexit@plt+0x7d1a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3a2c <__cxa_atexit@plt+0x7d1a7c> │ │ │ │ + ldr r7, [pc, #16] @ 7e3a3c <__cxa_atexit@plt+0x7d1a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #52, 4 @ 0x40000003 │ │ │ │ - cmneq r6, #136, 2 @ 0x22 │ │ │ │ - movteq sp, #27912 @ 0x6d08 │ │ │ │ + msreq SPSR_sc, #36, 4 @ 0x40000002 │ │ │ │ + cmneq r6, #120, 2 │ │ │ │ + movteq sp, #27896 @ 0x6cf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3a68 <__cxa_atexit@plt+0x7d1ab8> │ │ │ │ - ldr r3, [pc, #32] @ 7e3a70 <__cxa_atexit@plt+0x7d1ac0> │ │ │ │ + bcc 7e3a78 <__cxa_atexit@plt+0x7d1ac8> │ │ │ │ + ldr r3, [pc, #32] @ 7e3a80 <__cxa_atexit@plt+0x7d1ad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3a74 <__cxa_atexit@plt+0x7d1ac4> │ │ │ │ + ldr r7, [pc, #16] @ 7e3a84 <__cxa_atexit@plt+0x7d1ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #236, 2 @ 0x3b │ │ │ │ - cmneq r6, #64, 2 │ │ │ │ - movteq lr, #28380 @ 0x6edc │ │ │ │ + msreq SPSR_sc, #220, 2 @ 0x37 │ │ │ │ + cmneq r6, #48, 2 │ │ │ │ + movteq lr, #28364 @ 0x6ecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3ab0 <__cxa_atexit@plt+0x7d1b00> │ │ │ │ - ldr r3, [pc, #32] @ 7e3ab8 <__cxa_atexit@plt+0x7d1b08> │ │ │ │ + bcc 7e3ac0 <__cxa_atexit@plt+0x7d1b10> │ │ │ │ + ldr r3, [pc, #32] @ 7e3ac8 <__cxa_atexit@plt+0x7d1b18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3abc <__cxa_atexit@plt+0x7d1b0c> │ │ │ │ + ldr r7, [pc, #16] @ 7e3acc <__cxa_atexit@plt+0x7d1b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #164, 2 @ 0x29 │ │ │ │ - cmneq r6, #244, 12 @ 0xf400000 │ │ │ │ - movteq lr, #28320 @ 0x6ea0 │ │ │ │ + msreq SPSR_sc, #148, 2 @ 0x25 │ │ │ │ + cmneq r6, #228, 12 @ 0xe400000 │ │ │ │ + movteq lr, #28304 @ 0x6e90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3b30 <__cxa_atexit@plt+0x7d1b80> │ │ │ │ + bcc 7e3b40 <__cxa_atexit@plt+0x7d1b90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3b28 <__cxa_atexit@plt+0x7d1b78> │ │ │ │ - ldr r3, [pc, #72] @ 7e3b38 <__cxa_atexit@plt+0x7d1b88> │ │ │ │ + bhi 7e3b38 <__cxa_atexit@plt+0x7d1b88> │ │ │ │ + ldr r3, [pc, #72] @ 7e3b48 <__cxa_atexit@plt+0x7d1b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 7e3b3c <__cxa_atexit@plt+0x7d1b8c> │ │ │ │ + ldr r3, [pc, #52] @ 7e3b4c <__cxa_atexit@plt+0x7d1b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7e3b40 <__cxa_atexit@plt+0x7d1b90> │ │ │ │ + ldr r7, [pc, #36] @ 7e3b50 <__cxa_atexit@plt+0x7d1ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e3b44 <__cxa_atexit@plt+0x7d1b94> │ │ │ │ + ldr r8, [pc, #32] @ 7e3b54 <__cxa_atexit@plt+0x7d1ba4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #76, 2 │ │ │ │ + msreq SPSR_sc, #60, 2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - msreq SPSR_sc, #216, 14 @ 0x3600000 │ │ │ │ - msreq SPSR_sc, #196, 28 @ 0xc40 │ │ │ │ - movteq sp, #28236 @ 0x6e4c │ │ │ │ + msreq SPSR_sc, #200, 14 @ 0x3200000 │ │ │ │ + msreq SPSR_sc, #180, 28 @ 0xb40 │ │ │ │ + movteq sp, #28220 @ 0x6e3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3b8c <__cxa_atexit@plt+0x7d1bdc> │ │ │ │ - ldr r3, [pc, #44] @ 7e3b94 <__cxa_atexit@plt+0x7d1be4> │ │ │ │ + bcc 7e3b9c <__cxa_atexit@plt+0x7d1bec> │ │ │ │ + ldr r3, [pc, #44] @ 7e3ba4 <__cxa_atexit@plt+0x7d1bf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e3b98 <__cxa_atexit@plt+0x7d1be8> │ │ │ │ + ldr r3, [pc, #32] @ 7e3ba8 <__cxa_atexit@plt+0x7d1bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e3b9c <__cxa_atexit@plt+0x7d1bec> │ │ │ │ + ldr r7, [pc, #20] @ 7e3bac <__cxa_atexit@plt+0x7d1bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #212 @ 0xd4 │ │ │ │ - cmneq r6, #236, 10 @ 0x3b000000 │ │ │ │ - cmneq r6, #144, 10 @ 0x24000000 │ │ │ │ - movteq sp, #28160 @ 0x6e00 │ │ │ │ + msreq SPSR_sc, #196 @ 0xc4 │ │ │ │ + cmneq r6, #220, 10 @ 0x37000000 │ │ │ │ + cmneq r6, #128, 10 @ 0x20000000 │ │ │ │ + movteq sp, #28144 @ 0x6df0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3c20 <__cxa_atexit@plt+0x7d1c70> │ │ │ │ + bcc 7e3c30 <__cxa_atexit@plt+0x7d1c80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3c18 <__cxa_atexit@plt+0x7d1c68> │ │ │ │ - ldr r3, [pc, #88] @ 7e3c28 <__cxa_atexit@plt+0x7d1c78> │ │ │ │ + bhi 7e3c28 <__cxa_atexit@plt+0x7d1c78> │ │ │ │ + ldr r3, [pc, #88] @ 7e3c38 <__cxa_atexit@plt+0x7d1c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7e3c2c <__cxa_atexit@plt+0x7d1c7c> │ │ │ │ + ldr r2, [pc, #76] @ 7e3c3c <__cxa_atexit@plt+0x7d1c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7e3c30 <__cxa_atexit@plt+0x7d1c80> │ │ │ │ + ldr r3, [pc, #68] @ 7e3c40 <__cxa_atexit@plt+0x7d1c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7e3c34 <__cxa_atexit@plt+0x7d1c84> │ │ │ │ + ldr r3, [pc, #60] @ 7e3c44 <__cxa_atexit@plt+0x7d1c94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e3c38 <__cxa_atexit@plt+0x7d1c88> │ │ │ │ + ldr r8, [pc, #36] @ 7e3c48 <__cxa_atexit@plt+0x7d1c98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sc, #108 @ 0x6c │ │ │ │ + msreq SPSR_sc, #92 @ 0x5c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq SPSR_sc, #120 @ 0x78 │ │ │ │ - msreq SPSR_sc, #80, 2 │ │ │ │ - msreq SPSR_sc, #144, 2 @ 0x24 │ │ │ │ - movteq lr, #27864 @ 0x6cd8 │ │ │ │ + msreq SPSR_sc, #104 @ 0x68 │ │ │ │ + msreq SPSR_sc, #64, 2 │ │ │ │ + msreq SPSR_sc, #128, 2 │ │ │ │ + movteq lr, #27848 @ 0x6cc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3c74 <__cxa_atexit@plt+0x7d1cc4> │ │ │ │ - ldr r3, [pc, #32] @ 7e3c7c <__cxa_atexit@plt+0x7d1ccc> │ │ │ │ + bcc 7e3c84 <__cxa_atexit@plt+0x7d1cd4> │ │ │ │ + ldr r3, [pc, #32] @ 7e3c8c <__cxa_atexit@plt+0x7d1cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3c80 <__cxa_atexit@plt+0x7d1cd0> │ │ │ │ + ldr r7, [pc, #16] @ 7e3c90 <__cxa_atexit@plt+0x7d1ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #224, 30 @ 0x380 │ │ │ │ - cmneq r6, #208, 10 @ 0x34000000 │ │ │ │ - movteq lr, #27804 @ 0x6c9c │ │ │ │ + cmneq r5, #208, 30 @ 0x340 │ │ │ │ + cmneq r6, #192, 10 @ 0x30000000 │ │ │ │ + movteq lr, #27788 @ 0x6c8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3d00 <__cxa_atexit@plt+0x7d1d50> │ │ │ │ + bcc 7e3d10 <__cxa_atexit@plt+0x7d1d60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3cf8 <__cxa_atexit@plt+0x7d1d48> │ │ │ │ - ldr r3, [pc, #84] @ 7e3d08 <__cxa_atexit@plt+0x7d1d58> │ │ │ │ + bhi 7e3d08 <__cxa_atexit@plt+0x7d1d58> │ │ │ │ + ldr r3, [pc, #84] @ 7e3d18 <__cxa_atexit@plt+0x7d1d68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e3d0c <__cxa_atexit@plt+0x7d1d5c> │ │ │ │ + ldr r2, [pc, #80] @ 7e3d1c <__cxa_atexit@plt+0x7d1d6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e3d10 <__cxa_atexit@plt+0x7d1d60> │ │ │ │ + ldr r1, [pc, #60] @ 7e3d20 <__cxa_atexit@plt+0x7d1d70> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e3d14 <__cxa_atexit@plt+0x7d1d64> │ │ │ │ + ldr r7, [pc, #32] @ 7e3d24 <__cxa_atexit@plt+0x7d1d74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #128, 30 @ 0x200 │ │ │ │ + cmneq r5, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - msreq SPSR_sc, #152 @ 0x98 │ │ │ │ - movteq lr, #26828 @ 0x68cc │ │ │ │ + msreq SPSR_sc, #136 @ 0x88 │ │ │ │ + movteq lr, #26812 @ 0x68bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3d5c <__cxa_atexit@plt+0x7d1dac> │ │ │ │ - ldr r3, [pc, #44] @ 7e3d64 <__cxa_atexit@plt+0x7d1db4> │ │ │ │ + bcc 7e3d6c <__cxa_atexit@plt+0x7d1dbc> │ │ │ │ + ldr r3, [pc, #44] @ 7e3d74 <__cxa_atexit@plt+0x7d1dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e3d68 <__cxa_atexit@plt+0x7d1db8> │ │ │ │ + ldr r3, [pc, #32] @ 7e3d78 <__cxa_atexit@plt+0x7d1dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e3d6c <__cxa_atexit@plt+0x7d1dbc> │ │ │ │ + ldr r7, [pc, #20] @ 7e3d7c <__cxa_atexit@plt+0x7d1dcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4, 30 │ │ │ │ - msreq SPSR_sc, #12, 20 @ 0xc000 │ │ │ │ - msreq SPSR_sc, #56, 30 @ 0xe0 │ │ │ │ - movteq lr, #27540 @ 0x6b94 │ │ │ │ + cmneq r5, #244, 28 @ 0xf40 │ │ │ │ + msreq SPSR_sc, #252, 18 @ 0x3f0000 │ │ │ │ + msreq SPSR_sc, #40, 30 @ 0xa0 │ │ │ │ + movteq lr, #27524 @ 0x6b84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3dd4 <__cxa_atexit@plt+0x7d1e24> │ │ │ │ + bcc 7e3de4 <__cxa_atexit@plt+0x7d1e34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3dcc <__cxa_atexit@plt+0x7d1e1c> │ │ │ │ - ldr r3, [pc, #60] @ 7e3ddc <__cxa_atexit@plt+0x7d1e2c> │ │ │ │ + bhi 7e3ddc <__cxa_atexit@plt+0x7d1e2c> │ │ │ │ + ldr r3, [pc, #60] @ 7e3dec <__cxa_atexit@plt+0x7d1e3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7e3de0 <__cxa_atexit@plt+0x7d1e30> │ │ │ │ + ldr r3, [pc, #44] @ 7e3df0 <__cxa_atexit@plt+0x7d1e40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e3de4 <__cxa_atexit@plt+0x7d1e34> │ │ │ │ + ldr r7, [pc, #28] @ 7e3df4 <__cxa_atexit@plt+0x7d1e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 28 @ 0x9c0 │ │ │ │ + cmneq r5, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - msreq SPSR_sc, #140, 2 @ 0x23 │ │ │ │ - movteq lr, #27468 @ 0x6b4c │ │ │ │ + msreq SPSR_sc, #124, 2 │ │ │ │ + movteq lr, #27452 @ 0x6b3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3e6c <__cxa_atexit@plt+0x7d1ebc> │ │ │ │ + bcc 7e3e7c <__cxa_atexit@plt+0x7d1ecc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3e64 <__cxa_atexit@plt+0x7d1eb4> │ │ │ │ - ldr r3, [pc, #92] @ 7e3e74 <__cxa_atexit@plt+0x7d1ec4> │ │ │ │ + bhi 7e3e74 <__cxa_atexit@plt+0x7d1ec4> │ │ │ │ + ldr r3, [pc, #92] @ 7e3e84 <__cxa_atexit@plt+0x7d1ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7e3e78 <__cxa_atexit@plt+0x7d1ec8> │ │ │ │ + ldr r2, [pc, #88] @ 7e3e88 <__cxa_atexit@plt+0x7d1ed8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7e3e7c <__cxa_atexit@plt+0x7d1ecc> │ │ │ │ + ldr r0, [pc, #64] @ 7e3e8c <__cxa_atexit@plt+0x7d1edc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7e3e80 <__cxa_atexit@plt+0x7d1ed0> │ │ │ │ + ldr r7, [pc, #32] @ 7e3e90 <__cxa_atexit@plt+0x7d1ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r5, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq r5, #44, 30 @ 0xb0 │ │ │ │ - movteq lr, #26340 @ 0x66e4 │ │ │ │ + cmneq r5, #28, 30 @ 0x70 │ │ │ │ + movteq lr, #26324 @ 0x66d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3ebc <__cxa_atexit@plt+0x7d1f0c> │ │ │ │ - ldr r3, [pc, #32] @ 7e3ec4 <__cxa_atexit@plt+0x7d1f14> │ │ │ │ + bcc 7e3ecc <__cxa_atexit@plt+0x7d1f1c> │ │ │ │ + ldr r3, [pc, #32] @ 7e3ed4 <__cxa_atexit@plt+0x7d1f24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e3ec8 <__cxa_atexit@plt+0x7d1f18> │ │ │ │ + ldr r7, [pc, #16] @ 7e3ed8 <__cxa_atexit@plt+0x7d1f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152, 26 @ 0x2600 │ │ │ │ - msreq SPSR_sc, #232, 26 @ 0x3a00 │ │ │ │ - movteq lr, #27160 @ 0x6a18 │ │ │ │ + cmneq r5, #136, 26 @ 0x2200 │ │ │ │ + msreq SPSR_sc, #216, 26 @ 0x3600 │ │ │ │ + movteq lr, #27144 @ 0x6a08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3f30 <__cxa_atexit@plt+0x7d1f80> │ │ │ │ + bcc 7e3f40 <__cxa_atexit@plt+0x7d1f90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3f28 <__cxa_atexit@plt+0x7d1f78> │ │ │ │ - ldr r3, [pc, #60] @ 7e3f38 <__cxa_atexit@plt+0x7d1f88> │ │ │ │ + bhi 7e3f38 <__cxa_atexit@plt+0x7d1f88> │ │ │ │ + ldr r3, [pc, #60] @ 7e3f48 <__cxa_atexit@plt+0x7d1f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7e3f3c <__cxa_atexit@plt+0x7d1f8c> │ │ │ │ + ldr r3, [pc, #44] @ 7e3f4c <__cxa_atexit@plt+0x7d1f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e3f40 <__cxa_atexit@plt+0x7d1f90> │ │ │ │ + ldr r7, [pc, #28] @ 7e3f50 <__cxa_atexit@plt+0x7d1fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64, 26 @ 0x1000 │ │ │ │ + cmneq r5, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - msreq SPSR_sc, #164, 10 @ 0x29000000 │ │ │ │ - movteq lr, #27056 @ 0x69b0 │ │ │ │ + msreq SPSR_sc, #148, 10 @ 0x25000000 │ │ │ │ + movteq lr, #27040 @ 0x69a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e3fc4 <__cxa_atexit@plt+0x7d2014> │ │ │ │ + bcc 7e3fd4 <__cxa_atexit@plt+0x7d2024> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e3fbc <__cxa_atexit@plt+0x7d200c> │ │ │ │ - ldr r3, [pc, #88] @ 7e3fcc <__cxa_atexit@plt+0x7d201c> │ │ │ │ + bhi 7e3fcc <__cxa_atexit@plt+0x7d201c> │ │ │ │ + ldr r3, [pc, #88] @ 7e3fdc <__cxa_atexit@plt+0x7d202c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7e3fd0 <__cxa_atexit@plt+0x7d2020> │ │ │ │ + ldr r2, [pc, #76] @ 7e3fe0 <__cxa_atexit@plt+0x7d2030> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7e3fd4 <__cxa_atexit@plt+0x7d2024> │ │ │ │ + ldr r3, [pc, #68] @ 7e3fe4 <__cxa_atexit@plt+0x7d2034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7e3fd8 <__cxa_atexit@plt+0x7d2028> │ │ │ │ + ldr r3, [pc, #60] @ 7e3fe8 <__cxa_atexit@plt+0x7d2038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e3fdc <__cxa_atexit@plt+0x7d202c> │ │ │ │ + ldr r8, [pc, #36] @ 7e3fec <__cxa_atexit@plt+0x7d203c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 24 @ 0xc800 │ │ │ │ + cmneq r5, #184, 24 @ 0xb800 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r5, #212, 24 @ 0xd400 │ │ │ │ - cmneq r5, #172, 26 @ 0x2b00 │ │ │ │ - cmneq r5, #208, 26 @ 0x3400 │ │ │ │ - movteq lr, #26980 @ 0x6964 │ │ │ │ + cmneq r5, #196, 24 @ 0xc400 │ │ │ │ + cmneq r5, #156, 26 @ 0x2700 │ │ │ │ + cmneq r5, #192, 26 @ 0x3000 │ │ │ │ + movteq lr, #26964 @ 0x6954 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e406c <__cxa_atexit@plt+0x7d20bc> │ │ │ │ + bcc 7e407c <__cxa_atexit@plt+0x7d20cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4064 <__cxa_atexit@plt+0x7d20b4> │ │ │ │ - ldr lr, [pc, #100] @ 7e4074 <__cxa_atexit@plt+0x7d20c4> │ │ │ │ + bhi 7e4074 <__cxa_atexit@plt+0x7d20c4> │ │ │ │ + ldr lr, [pc, #100] @ 7e4084 <__cxa_atexit@plt+0x7d20d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e4078 <__cxa_atexit@plt+0x7d20c8> │ │ │ │ + ldr r2, [pc, #96] @ 7e4088 <__cxa_atexit@plt+0x7d20d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e407c <__cxa_atexit@plt+0x7d20cc> │ │ │ │ + ldr r3, [pc, #68] @ 7e408c <__cxa_atexit@plt+0x7d20dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e4080 <__cxa_atexit@plt+0x7d20d0> │ │ │ │ + ldr r7, [pc, #32] @ 7e4090 <__cxa_atexit@plt+0x7d20e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r5, #36, 24 @ 0x2400 │ │ │ │ + cmneq r5, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - cmneq r5, #44, 26 @ 0xb00 │ │ │ │ - movteq sp, #26584 @ 0x67d8 │ │ │ │ + cmneq r5, #28, 26 @ 0x700 │ │ │ │ + movteq sp, #26568 @ 0x67c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e40bc <__cxa_atexit@plt+0x7d210c> │ │ │ │ - ldr r3, [pc, #32] @ 7e40c4 <__cxa_atexit@plt+0x7d2114> │ │ │ │ + bcc 7e40cc <__cxa_atexit@plt+0x7d211c> │ │ │ │ + ldr r3, [pc, #32] @ 7e40d4 <__cxa_atexit@plt+0x7d2124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e40c8 <__cxa_atexit@plt+0x7d2118> │ │ │ │ + ldr r7, [pc, #16] @ 7e40d8 <__cxa_atexit@plt+0x7d2128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152, 22 @ 0x26000 │ │ │ │ - msreq SPSR_sc, #224, 18 @ 0x380000 │ │ │ │ - movteq lr, #26568 @ 0x67c8 │ │ │ │ + cmneq r5, #136, 22 @ 0x22000 │ │ │ │ + msreq SPSR_sc, #208, 18 @ 0x340000 │ │ │ │ + movteq lr, #26552 @ 0x67b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4104 <__cxa_atexit@plt+0x7d2154> │ │ │ │ - ldr r3, [pc, #32] @ 7e410c <__cxa_atexit@plt+0x7d215c> │ │ │ │ + bcc 7e4114 <__cxa_atexit@plt+0x7d2164> │ │ │ │ + ldr r3, [pc, #32] @ 7e411c <__cxa_atexit@plt+0x7d216c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e4110 <__cxa_atexit@plt+0x7d2160> │ │ │ │ + ldr r7, [pc, #16] @ 7e4120 <__cxa_atexit@plt+0x7d2170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80, 22 @ 0x14000 │ │ │ │ - msreq SPSR_sc, #124, 20 @ 0x7c000 │ │ │ │ - movteq lr, #26508 @ 0x678c │ │ │ │ + cmneq r5, #64, 22 @ 0x10000 │ │ │ │ + msreq SPSR_sc, #108, 20 @ 0x6c000 │ │ │ │ + movteq lr, #26492 @ 0x677c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4168 <__cxa_atexit@plt+0x7d21b8> │ │ │ │ - ldr r3, [pc, #60] @ 7e4170 <__cxa_atexit@plt+0x7d21c0> │ │ │ │ + bcc 7e4178 <__cxa_atexit@plt+0x7d21c8> │ │ │ │ + ldr r3, [pc, #60] @ 7e4180 <__cxa_atexit@plt+0x7d21d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e4174 <__cxa_atexit@plt+0x7d21c4> │ │ │ │ + ldr r2, [pc, #56] @ 7e4184 <__cxa_atexit@plt+0x7d21d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e4160 <__cxa_atexit@plt+0x7d21b0> │ │ │ │ - b 7e4184 <__cxa_atexit@plt+0x7d21d4> │ │ │ │ + beq 7e4170 <__cxa_atexit@plt+0x7d21c0> │ │ │ │ + b 7e4194 <__cxa_atexit@plt+0x7d21e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r5, #0, 22 │ │ │ │ - movteq lr, #26408 @ 0x6728 │ │ │ │ + cmneq r5, #240, 20 @ 0xf0000 │ │ │ │ + movteq lr, #26392 @ 0x6718 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e41a4 <__cxa_atexit@plt+0x7d21f4> │ │ │ │ + ldr r0, [pc, #20] @ 7e41b4 <__cxa_atexit@plt+0x7d2204> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq lr, #26360 @ 0x66f8 │ │ │ │ + movteq lr, #26344 @ 0x66e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 7e4214 <__cxa_atexit@plt+0x7d2264> │ │ │ │ + bhi 7e4224 <__cxa_atexit@plt+0x7d2274> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #80] @ 7e4224 <__cxa_atexit@plt+0x7d2274> │ │ │ │ + ldr r3, [pc, #80] @ 7e4234 <__cxa_atexit@plt+0x7d2284> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7e4228 <__cxa_atexit@plt+0x7d2278> │ │ │ │ + ldr r2, [pc, #76] @ 7e4238 <__cxa_atexit@plt+0x7d2288> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #48] @ 7e422c <__cxa_atexit@plt+0x7d227c> │ │ │ │ + ldr r7, [pc, #48] @ 7e423c <__cxa_atexit@plt+0x7d228c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #40] @ 7e4230 <__cxa_atexit@plt+0x7d2280> │ │ │ │ + ldr r7, [pc, #40] @ 7e4240 <__cxa_atexit@plt+0x7d2290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 7e4234 <__cxa_atexit@plt+0x7d2284> │ │ │ │ + ldr r8, [pc, #36] @ 7e4244 <__cxa_atexit@plt+0x7d2294> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - msreq SPSR_sc, #132, 18 @ 0x210000 │ │ │ │ - msreq SPSR_sc, #124, 18 @ 0x1f0000 │ │ │ │ - msreq SPSR_sc, #220 @ 0xdc │ │ │ │ + msreq SPSR_sc, #116, 18 @ 0x1d0000 │ │ │ │ + msreq SPSR_sc, #108, 18 @ 0x1b0000 │ │ │ │ + msreq SPSR_sc, #204 @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4288 <__cxa_atexit@plt+0x7d22d8> │ │ │ │ + bhi 7e4298 <__cxa_atexit@plt+0x7d22e8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #52] @ 7e4294 <__cxa_atexit@plt+0x7d22e4> │ │ │ │ + ldr r1, [pc, #52] @ 7e42a4 <__cxa_atexit@plt+0x7d22f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ - ldr r0, [pc, #44] @ 7e4298 <__cxa_atexit@plt+0x7d22e8> │ │ │ │ + ldr r0, [pc, #44] @ 7e42a8 <__cxa_atexit@plt+0x7d22f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r6, #12 │ │ │ │ - msreq SPSR_sc, #232, 12 @ 0xe800000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + msreq SPSR_sc, #252, 30 @ 0x3f0 │ │ │ │ + msreq SPSR_sc, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e42c8 <__cxa_atexit@plt+0x7d2318> │ │ │ │ - ldr r3, [pc, #24] @ 7e42d0 <__cxa_atexit@plt+0x7d2320> │ │ │ │ + bcc 7e42d8 <__cxa_atexit@plt+0x7d2328> │ │ │ │ + ldr r3, [pc, #24] @ 7e42e0 <__cxa_atexit@plt+0x7d2330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 18 @ 0x210000 │ │ │ │ - movteq lr, #26080 @ 0x65e0 │ │ │ │ + cmneq r5, #116, 18 @ 0x1d0000 │ │ │ │ + movteq lr, #26064 @ 0x65d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4360 <__cxa_atexit@plt+0x7d23b0> │ │ │ │ + bcc 7e4370 <__cxa_atexit@plt+0x7d23c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4358 <__cxa_atexit@plt+0x7d23a8> │ │ │ │ - ldr lr, [pc, #100] @ 7e4368 <__cxa_atexit@plt+0x7d23b8> │ │ │ │ + bhi 7e4368 <__cxa_atexit@plt+0x7d23b8> │ │ │ │ + ldr lr, [pc, #100] @ 7e4378 <__cxa_atexit@plt+0x7d23c8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e436c <__cxa_atexit@plt+0x7d23bc> │ │ │ │ + ldr r2, [pc, #96] @ 7e437c <__cxa_atexit@plt+0x7d23cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e4370 <__cxa_atexit@plt+0x7d23c0> │ │ │ │ + ldr r3, [pc, #68] @ 7e4380 <__cxa_atexit@plt+0x7d23d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e4374 <__cxa_atexit@plt+0x7d23c4> │ │ │ │ + ldr r7, [pc, #32] @ 7e4384 <__cxa_atexit@plt+0x7d23d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r5, #32, 18 @ 0x80000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmneq r5, #252, 16 @ 0xfc0000 │ │ │ │ - movteq lr, #25820 @ 0x64dc │ │ │ │ + cmneq r5, #236, 16 @ 0xec0000 │ │ │ │ + movteq lr, #25804 @ 0x64cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e43b4 <__cxa_atexit@plt+0x7d2404> │ │ │ │ - ldr r3, [pc, #36] @ 7e43bc <__cxa_atexit@plt+0x7d240c> │ │ │ │ + bcc 7e43c4 <__cxa_atexit@plt+0x7d2414> │ │ │ │ + ldr r3, [pc, #36] @ 7e43cc <__cxa_atexit@plt+0x7d241c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7e43c0 <__cxa_atexit@plt+0x7d2410> │ │ │ │ + ldr r7, [pc, #16] @ 7e43d0 <__cxa_atexit@plt+0x7d2420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ - msreq SPSR_sc, #140, 28 @ 0x8c0 │ │ │ │ - movteq lr, #25732 @ 0x6484 │ │ │ │ + cmneq r5, #148, 16 @ 0x940000 │ │ │ │ + msreq SPSR_sc, #124, 28 @ 0x7c0 │ │ │ │ + movteq lr, #25716 @ 0x6474 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4400 <__cxa_atexit@plt+0x7d2450> │ │ │ │ - ldr r3, [pc, #36] @ 7e4408 <__cxa_atexit@plt+0x7d2458> │ │ │ │ + bcc 7e4410 <__cxa_atexit@plt+0x7d2460> │ │ │ │ + ldr r3, [pc, #36] @ 7e4418 <__cxa_atexit@plt+0x7d2468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7e440c <__cxa_atexit@plt+0x7d245c> │ │ │ │ + ldr r7, [pc, #16] @ 7e441c <__cxa_atexit@plt+0x7d246c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 16 @ 0x580000 │ │ │ │ - msreq SPSR_sc, #24, 28 @ 0x180 │ │ │ │ - movteq lr, #25680 @ 0x6450 │ │ │ │ + cmneq r5, #72, 16 @ 0x480000 │ │ │ │ + msreq SPSR_sc, #8, 28 @ 0x80 │ │ │ │ + movteq lr, #25664 @ 0x6440 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e449c <__cxa_atexit@plt+0x7d24ec> │ │ │ │ + bcc 7e44ac <__cxa_atexit@plt+0x7d24fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4494 <__cxa_atexit@plt+0x7d24e4> │ │ │ │ - ldr r3, [pc, #100] @ 7e44a4 <__cxa_atexit@plt+0x7d24f4> │ │ │ │ + bhi 7e44a4 <__cxa_atexit@plt+0x7d24f4> │ │ │ │ + ldr r3, [pc, #100] @ 7e44b4 <__cxa_atexit@plt+0x7d2504> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7e44a8 <__cxa_atexit@plt+0x7d24f8> │ │ │ │ + ldr r2, [pc, #96] @ 7e44b8 <__cxa_atexit@plt+0x7d2508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #72] @ 7e44ac <__cxa_atexit@plt+0x7d24fc> │ │ │ │ + ldr r0, [pc, #72] @ 7e44bc <__cxa_atexit@plt+0x7d250c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7e44b0 <__cxa_atexit@plt+0x7d2500> │ │ │ │ + ldr r7, [pc, #32] @ 7e44c0 <__cxa_atexit@plt+0x7d2510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r5, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq r5, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r5, #192, 20 @ 0xc0000 │ │ │ │ - movteq sp, #26300 @ 0x66bc │ │ │ │ + cmneq r5, #176, 20 @ 0xb0000 │ │ │ │ + movteq sp, #26284 @ 0x66ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e44ec <__cxa_atexit@plt+0x7d253c> │ │ │ │ - ldr r3, [pc, #32] @ 7e44f4 <__cxa_atexit@plt+0x7d2544> │ │ │ │ + bcc 7e44fc <__cxa_atexit@plt+0x7d254c> │ │ │ │ + ldr r3, [pc, #32] @ 7e4504 <__cxa_atexit@plt+0x7d2554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e44f8 <__cxa_atexit@plt+0x7d2548> │ │ │ │ + ldr r7, [pc, #16] @ 7e4508 <__cxa_atexit@plt+0x7d2558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104, 14 @ 0x1a00000 │ │ │ │ - cmneq r5, #108, 20 @ 0x6c000 │ │ │ │ - movteq sp, #25440 @ 0x6360 │ │ │ │ + cmneq r5, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r5, #92, 20 @ 0x5c000 │ │ │ │ + movteq sp, #25424 @ 0x6350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4534 <__cxa_atexit@plt+0x7d2584> │ │ │ │ - ldr r3, [pc, #32] @ 7e453c <__cxa_atexit@plt+0x7d258c> │ │ │ │ + bcc 7e4544 <__cxa_atexit@plt+0x7d2594> │ │ │ │ + ldr r3, [pc, #32] @ 7e454c <__cxa_atexit@plt+0x7d259c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e4540 <__cxa_atexit@plt+0x7d2590> │ │ │ │ + ldr r7, [pc, #16] @ 7e4550 <__cxa_atexit@plt+0x7d25a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32, 14 @ 0x800000 │ │ │ │ - msreq SPSR_sc, #104, 10 @ 0x1a000000 │ │ │ │ - movteq lr, #25328 @ 0x62f0 │ │ │ │ + cmneq r5, #16, 14 @ 0x400000 │ │ │ │ + msreq SPSR_sc, #88, 10 @ 0x16000000 │ │ │ │ + movteq lr, #25312 @ 0x62e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e45c0 <__cxa_atexit@plt+0x7d2610> │ │ │ │ + bcc 7e45d0 <__cxa_atexit@plt+0x7d2620> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e45b8 <__cxa_atexit@plt+0x7d2608> │ │ │ │ - ldr r3, [pc, #84] @ 7e45c8 <__cxa_atexit@plt+0x7d2618> │ │ │ │ + bhi 7e45c8 <__cxa_atexit@plt+0x7d2618> │ │ │ │ + ldr r3, [pc, #84] @ 7e45d8 <__cxa_atexit@plt+0x7d2628> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e45cc <__cxa_atexit@plt+0x7d261c> │ │ │ │ + ldr r2, [pc, #80] @ 7e45dc <__cxa_atexit@plt+0x7d262c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e45d0 <__cxa_atexit@plt+0x7d2620> │ │ │ │ + ldr r1, [pc, #60] @ 7e45e0 <__cxa_atexit@plt+0x7d2630> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e45d4 <__cxa_atexit@plt+0x7d2624> │ │ │ │ + ldr r7, [pc, #32] @ 7e45e4 <__cxa_atexit@plt+0x7d2634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #192, 12 @ 0xc000000 │ │ │ │ + cmneq r5, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #156, 18 @ 0x270000 │ │ │ │ - movteq sp, #25220 @ 0x6284 │ │ │ │ + cmneq r5, #140, 18 @ 0x230000 │ │ │ │ + movteq sp, #25204 @ 0x6274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4610 <__cxa_atexit@plt+0x7d2660> │ │ │ │ - ldr r3, [pc, #32] @ 7e4618 <__cxa_atexit@plt+0x7d2668> │ │ │ │ + bcc 7e4620 <__cxa_atexit@plt+0x7d2670> │ │ │ │ + ldr r3, [pc, #32] @ 7e4628 <__cxa_atexit@plt+0x7d2678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e461c <__cxa_atexit@plt+0x7d266c> │ │ │ │ + ldr r7, [pc, #16] @ 7e462c <__cxa_atexit@plt+0x7d267c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #68, 12 @ 0x4400000 │ │ │ │ - msreq SPSR_sc, #140, 8 @ 0x8c000000 │ │ │ │ - movteq lr, #25108 @ 0x6214 │ │ │ │ + cmneq r5, #52, 12 @ 0x3400000 │ │ │ │ + msreq SPSR_sc, #124, 8 @ 0x7c000000 │ │ │ │ + movteq lr, #25092 @ 0x6204 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e46a4 <__cxa_atexit@plt+0x7d26f4> │ │ │ │ + bcc 7e46b4 <__cxa_atexit@plt+0x7d2704> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e469c <__cxa_atexit@plt+0x7d26ec> │ │ │ │ - ldr r3, [pc, #92] @ 7e46ac <__cxa_atexit@plt+0x7d26fc> │ │ │ │ + bhi 7e46ac <__cxa_atexit@plt+0x7d26fc> │ │ │ │ + ldr r3, [pc, #92] @ 7e46bc <__cxa_atexit@plt+0x7d270c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7e46b0 <__cxa_atexit@plt+0x7d2700> │ │ │ │ + ldr r2, [pc, #88] @ 7e46c0 <__cxa_atexit@plt+0x7d2710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7e46b4 <__cxa_atexit@plt+0x7d2704> │ │ │ │ + ldr r0, [pc, #64] @ 7e46c4 <__cxa_atexit@plt+0x7d2714> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7e46b8 <__cxa_atexit@plt+0x7d2708> │ │ │ │ + ldr r7, [pc, #32] @ 7e46c8 <__cxa_atexit@plt+0x7d2718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r5, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r5, #184, 16 @ 0xb80000 │ │ │ │ - movteq lr, #25016 @ 0x61b8 │ │ │ │ + cmneq r5, #168, 16 @ 0xa80000 │ │ │ │ + movteq lr, #25000 @ 0x61a8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e474c <__cxa_atexit@plt+0x7d279c> │ │ │ │ + bcc 7e475c <__cxa_atexit@plt+0x7d27ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4744 <__cxa_atexit@plt+0x7d2794> │ │ │ │ - ldr r3, [pc, #104] @ 7e4754 <__cxa_atexit@plt+0x7d27a4> │ │ │ │ + bhi 7e4754 <__cxa_atexit@plt+0x7d27a4> │ │ │ │ + ldr r3, [pc, #104] @ 7e4764 <__cxa_atexit@plt+0x7d27b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ add r7, r7, #20 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r9, [pc, #72] @ 7e4758 <__cxa_atexit@plt+0x7d27a8> │ │ │ │ + ldr r9, [pc, #72] @ 7e4768 <__cxa_atexit@plt+0x7d27b8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #68] @ 7e475c <__cxa_atexit@plt+0x7d27ac> │ │ │ │ + ldr sl, [pc, #68] @ 7e476c <__cxa_atexit@plt+0x7d27bc> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r1, r7} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7e4760 <__cxa_atexit@plt+0x7d27b0> │ │ │ │ + ldr r7, [pc, #32] @ 7e4770 <__cxa_atexit@plt+0x7d27c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80, 10 @ 0x14000000 │ │ │ │ + cmneq r5, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - cmneq r5, #16, 16 @ 0x100000 │ │ │ │ - movteq lr, #24864 @ 0x6120 │ │ │ │ + cmneq r5, #0, 16 │ │ │ │ + movteq lr, #24848 @ 0x6110 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e47f0 <__cxa_atexit@plt+0x7d2840> │ │ │ │ + bcc 7e4800 <__cxa_atexit@plt+0x7d2850> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e47e8 <__cxa_atexit@plt+0x7d2838> │ │ │ │ - ldr r3, [pc, #100] @ 7e47f8 <__cxa_atexit@plt+0x7d2848> │ │ │ │ + bhi 7e47f8 <__cxa_atexit@plt+0x7d2848> │ │ │ │ + ldr r3, [pc, #100] @ 7e4808 <__cxa_atexit@plt+0x7d2858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ - ldr r7, [pc, #60] @ 7e47fc <__cxa_atexit@plt+0x7d284c> │ │ │ │ + ldr r7, [pc, #60] @ 7e480c <__cxa_atexit@plt+0x7d285c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r9, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 7e4800 <__cxa_atexit@plt+0x7d2850> │ │ │ │ + ldr r7, [pc, #28] @ 7e4810 <__cxa_atexit@plt+0x7d2860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r5, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r5, #176, 8 @ 0xb0000000 │ │ │ │ - movteq lr, #24764 @ 0x60bc │ │ │ │ + cmneq r5, #160, 8 @ 0xa0000000 │ │ │ │ + movteq lr, #24748 @ 0x60ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4890 <__cxa_atexit@plt+0x7d28e0> │ │ │ │ + bhi 7e48a0 <__cxa_atexit@plt+0x7d28f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr sl, [pc, #88] @ 7e48a0 <__cxa_atexit@plt+0x7d28f0> │ │ │ │ + ldr sl, [pc, #88] @ 7e48b0 <__cxa_atexit@plt+0x7d2900> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 7e48a4 <__cxa_atexit@plt+0x7d28f4> │ │ │ │ + ldr ip, [pc, #84] @ 7e48b4 <__cxa_atexit@plt+0x7d2904> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r9, [r6] │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-32]! @ 0xffffffe0 │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #28] @ 7e48a8 <__cxa_atexit@plt+0x7d28f8> │ │ │ │ + ldr r7, [pc, #28] @ 7e48b8 <__cxa_atexit@plt+0x7d2908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - cmneq r5, #196, 6 @ 0x10000003 │ │ │ │ - movteq ip, #28368 @ 0x6ed0 │ │ │ │ + cmneq r5, #180, 6 @ 0xd0000002 │ │ │ │ + movteq ip, #28352 @ 0x6ec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e48e8 <__cxa_atexit@plt+0x7d2938> │ │ │ │ - ldr r3, [pc, #36] @ 7e48f0 <__cxa_atexit@plt+0x7d2940> │ │ │ │ + bcc 7e48f8 <__cxa_atexit@plt+0x7d2948> │ │ │ │ + ldr r3, [pc, #36] @ 7e4900 <__cxa_atexit@plt+0x7d2950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7e48f4 <__cxa_atexit@plt+0x7d2944> │ │ │ │ + ldr r7, [pc, #24] @ 7e4904 <__cxa_atexit@plt+0x7d2954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7e48f8 <__cxa_atexit@plt+0x7d2948> │ │ │ │ + ldr r8, [pc, #20] @ 7e4908 <__cxa_atexit@plt+0x7d2958> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #112, 6 @ 0xc0000001 │ │ │ │ - cmneq r5, #24, 20 @ 0x18000 │ │ │ │ + cmneq r5, #96, 6 @ 0x80000001 │ │ │ │ cmneq r5, #8, 20 @ 0x8000 │ │ │ │ + cmneq r5, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq ip, #28280 @ 0x6e78 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq ip, #28264 @ 0x6e68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4990 <__cxa_atexit@plt+0x7d29e0> │ │ │ │ + bcc 7e49a0 <__cxa_atexit@plt+0x7d29f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4988 <__cxa_atexit@plt+0x7d29d8> │ │ │ │ - ldr r3, [pc, #84] @ 7e4998 <__cxa_atexit@plt+0x7d29e8> │ │ │ │ + bhi 7e4998 <__cxa_atexit@plt+0x7d29e8> │ │ │ │ + ldr r3, [pc, #84] @ 7e49a8 <__cxa_atexit@plt+0x7d29f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e499c <__cxa_atexit@plt+0x7d29ec> │ │ │ │ + ldr r2, [pc, #80] @ 7e49ac <__cxa_atexit@plt+0x7d29fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 7e49a0 <__cxa_atexit@plt+0x7d29f0> │ │ │ │ + ldr r1, [pc, #76] @ 7e49b0 <__cxa_atexit@plt+0x7d2a00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 7e49a4 <__cxa_atexit@plt+0x7d29f4> │ │ │ │ + ldr r7, [pc, #40] @ 7e49b4 <__cxa_atexit@plt+0x7d2a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 7e49a8 <__cxa_atexit@plt+0x7d29f8> │ │ │ │ + ldr r9, [pc, #36] @ 7e49b8 <__cxa_atexit@plt+0x7d2a08> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r5, #232, 4 @ 0x8000000e │ │ │ │ - cmneq r5, #24, 8 @ 0x18000000 │ │ │ │ - msreq SPSR_sc, #208, 2 @ 0x34 │ │ │ │ + cmneq r5, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r5, #8, 8 @ 0x8000000 │ │ │ │ + msreq SPSR_sc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e49d8 <__cxa_atexit@plt+0x7d2a28> │ │ │ │ - ldr r3, [pc, #24] @ 7e49e0 <__cxa_atexit@plt+0x7d2a30> │ │ │ │ + bcc 7e49e8 <__cxa_atexit@plt+0x7d2a38> │ │ │ │ + ldr r3, [pc, #24] @ 7e49f0 <__cxa_atexit@plt+0x7d2a40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 4 @ 0x40000007 │ │ │ │ - movteq ip, #28092 @ 0x6dbc │ │ │ │ + cmneq r5, #100, 4 @ 0x40000006 │ │ │ │ + movteq ip, #28076 @ 0x6dac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4a60 <__cxa_atexit@plt+0x7d2ab0> │ │ │ │ + bcc 7e4a70 <__cxa_atexit@plt+0x7d2ac0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4a58 <__cxa_atexit@plt+0x7d2aa8> │ │ │ │ - ldr r3, [pc, #84] @ 7e4a68 <__cxa_atexit@plt+0x7d2ab8> │ │ │ │ + bhi 7e4a68 <__cxa_atexit@plt+0x7d2ab8> │ │ │ │ + ldr r3, [pc, #84] @ 7e4a78 <__cxa_atexit@plt+0x7d2ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e4a6c <__cxa_atexit@plt+0x7d2abc> │ │ │ │ + ldr r2, [pc, #80] @ 7e4a7c <__cxa_atexit@plt+0x7d2acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e4a70 <__cxa_atexit@plt+0x7d2ac0> │ │ │ │ + ldr r1, [pc, #60] @ 7e4a80 <__cxa_atexit@plt+0x7d2ad0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e4a74 <__cxa_atexit@plt+0x7d2ac4> │ │ │ │ + ldr r7, [pc, #32] @ 7e4a84 <__cxa_atexit@plt+0x7d2ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #32, 4 │ │ │ │ + cmneq r5, #16, 4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r5, #252, 2 @ 0x3f │ │ │ │ - movteq sp, #28252 @ 0x6e5c │ │ │ │ + cmneq r5, #236, 2 @ 0x3b │ │ │ │ + movteq sp, #28236 @ 0x6e4c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4b14 <__cxa_atexit@plt+0x7d2b64> │ │ │ │ + bcc 7e4b24 <__cxa_atexit@plt+0x7d2b74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4b0c <__cxa_atexit@plt+0x7d2b5c> │ │ │ │ - ldr r2, [pc, #116] @ 7e4b1c <__cxa_atexit@plt+0x7d2b6c> │ │ │ │ + bhi 7e4b1c <__cxa_atexit@plt+0x7d2b6c> │ │ │ │ + ldr r2, [pc, #116] @ 7e4b2c <__cxa_atexit@plt+0x7d2b7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r0, r3, r9, sl, ip, lr} │ │ │ │ ldr r8, [r7, #40] @ 0x28 │ │ │ │ stmda r6, {r2, lr} │ │ │ │ - ldr lr, [pc, #84] @ 7e4b20 <__cxa_atexit@plt+0x7d2b70> │ │ │ │ + ldr lr, [pc, #84] @ 7e4b30 <__cxa_atexit@plt+0x7d2b80> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r3, r9, sl, ip} │ │ │ │ - ldr r0, [pc, #60] @ 7e4b24 <__cxa_atexit@plt+0x7d2b74> │ │ │ │ + ldr r0, [pc, #60] @ 7e4b34 <__cxa_atexit@plt+0x7d2b84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r0, r6, #43 @ 0x2b │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r3, [pc, #40] @ 7e4b28 <__cxa_atexit@plt+0x7d2b78> │ │ │ │ + ldr r3, [pc, #40] @ 7e4b38 <__cxa_atexit@plt+0x7d2b88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 2 @ 0x25 │ │ │ │ + cmneq r5, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmneq r5, #124, 2 │ │ │ │ + cmneq r5, #108, 2 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq sp, #28384 @ 0x6ee0 │ │ │ │ + movteq sp, #28368 @ 0x6ed0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4b70 <__cxa_atexit@plt+0x7d2bc0> │ │ │ │ - ldr r3, [pc, #44] @ 7e4b78 <__cxa_atexit@plt+0x7d2bc8> │ │ │ │ + bcc 7e4b80 <__cxa_atexit@plt+0x7d2bd0> │ │ │ │ + ldr r3, [pc, #44] @ 7e4b88 <__cxa_atexit@plt+0x7d2bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e4b7c <__cxa_atexit@plt+0x7d2bcc> │ │ │ │ + ldr r3, [pc, #32] @ 7e4b8c <__cxa_atexit@plt+0x7d2bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 7e37a4 <__cxa_atexit@plt+0x7d17f4> │ │ │ │ + b 7e37b4 <__cxa_atexit@plt+0x7d1804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #240 @ 0xf0 │ │ │ │ - msreq SPSR_sc, #100, 10 @ 0x19000000 │ │ │ │ - movteq sp, #27144 @ 0x6a08 │ │ │ │ + cmneq r5, #224 @ 0xe0 │ │ │ │ + msreq SPSR_sc, #84, 10 @ 0x15000000 │ │ │ │ + movteq sp, #27128 @ 0x69f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4bb8 <__cxa_atexit@plt+0x7d2c08> │ │ │ │ - ldr r3, [pc, #32] @ 7e4bc0 <__cxa_atexit@plt+0x7d2c10> │ │ │ │ + bcc 7e4bc8 <__cxa_atexit@plt+0x7d2c18> │ │ │ │ + ldr r3, [pc, #32] @ 7e4bd0 <__cxa_atexit@plt+0x7d2c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e4bc4 <__cxa_atexit@plt+0x7d2c14> │ │ │ │ + ldr r7, [pc, #16] @ 7e4bd4 <__cxa_atexit@plt+0x7d2c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156 @ 0x9c │ │ │ │ - cmneq r5, #112, 30 @ 0x1c0 │ │ │ │ - movteq sp, #27084 @ 0x69cc │ │ │ │ + cmneq r5, #140 @ 0x8c │ │ │ │ + cmneq r5, #96, 30 @ 0x180 │ │ │ │ + movteq sp, #27068 @ 0x69bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4c44 <__cxa_atexit@plt+0x7d2c94> │ │ │ │ + bcc 7e4c54 <__cxa_atexit@plt+0x7d2ca4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4c3c <__cxa_atexit@plt+0x7d2c8c> │ │ │ │ - ldr r3, [pc, #84] @ 7e4c4c <__cxa_atexit@plt+0x7d2c9c> │ │ │ │ + bhi 7e4c4c <__cxa_atexit@plt+0x7d2c9c> │ │ │ │ + ldr r3, [pc, #84] @ 7e4c5c <__cxa_atexit@plt+0x7d2cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e4c50 <__cxa_atexit@plt+0x7d2ca0> │ │ │ │ + ldr r2, [pc, #72] @ 7e4c60 <__cxa_atexit@plt+0x7d2cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 7e4c54 <__cxa_atexit@plt+0x7d2ca4> │ │ │ │ + ldr r3, [pc, #64] @ 7e4c64 <__cxa_atexit@plt+0x7d2cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7e4c58 <__cxa_atexit@plt+0x7d2ca8> │ │ │ │ + ldr r3, [pc, #56] @ 7e4c68 <__cxa_atexit@plt+0x7d2cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e4c5c <__cxa_atexit@plt+0x7d2cac> │ │ │ │ + ldr r8, [pc, #36] @ 7e4c6c <__cxa_atexit@plt+0x7d2cbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #68 @ 0x44 │ │ │ │ + cmneq r5, #52 @ 0x34 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #80 @ 0x50 │ │ │ │ - msreq SPSR_sc, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r5, #80, 4 │ │ │ │ - movteq ip, #27644 @ 0x6bfc │ │ │ │ + cmneq r5, #64 @ 0x40 │ │ │ │ + msreq SPSR_sc, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r5, #64, 4 │ │ │ │ + movteq ip, #27628 @ 0x6bec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4c98 <__cxa_atexit@plt+0x7d2ce8> │ │ │ │ - ldr r3, [pc, #32] @ 7e4ca0 <__cxa_atexit@plt+0x7d2cf0> │ │ │ │ + bcc 7e4ca8 <__cxa_atexit@plt+0x7d2cf8> │ │ │ │ + ldr r3, [pc, #32] @ 7e4cb0 <__cxa_atexit@plt+0x7d2d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e4ca4 <__cxa_atexit@plt+0x7d2cf4> │ │ │ │ + ldr r7, [pc, #16] @ 7e4cb4 <__cxa_atexit@plt+0x7d2d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188, 30 @ 0x2f0 │ │ │ │ - cmneq r5, #4, 28 @ 0x40 │ │ │ │ - movteq ip, #27584 @ 0x6bc0 │ │ │ │ + cmneq r5, #172, 30 @ 0x2b0 │ │ │ │ + cmneq r5, #244, 26 @ 0x3d00 │ │ │ │ + movteq ip, #27568 @ 0x6bb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4d0c <__cxa_atexit@plt+0x7d2d5c> │ │ │ │ + bcc 7e4d1c <__cxa_atexit@plt+0x7d2d6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4d04 <__cxa_atexit@plt+0x7d2d54> │ │ │ │ - ldr r3, [pc, #60] @ 7e4d14 <__cxa_atexit@plt+0x7d2d64> │ │ │ │ + bhi 7e4d14 <__cxa_atexit@plt+0x7d2d64> │ │ │ │ + ldr r3, [pc, #60] @ 7e4d24 <__cxa_atexit@plt+0x7d2d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7e4d18 <__cxa_atexit@plt+0x7d2d68> │ │ │ │ + ldr r3, [pc, #44] @ 7e4d28 <__cxa_atexit@plt+0x7d2d78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e4d1c <__cxa_atexit@plt+0x7d2d6c> │ │ │ │ + ldr r7, [pc, #28] @ 7e4d2c <__cxa_atexit@plt+0x7d2d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 30 @ 0x190 │ │ │ │ + cmneq r5, #84, 30 @ 0x150 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r5, #84, 4 @ 0x40000005 │ │ │ │ - movteq sp, #27156 @ 0x6a14 │ │ │ │ + cmneq r5, #68, 4 @ 0x40000004 │ │ │ │ + movteq sp, #27140 @ 0x6a04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4d98 <__cxa_atexit@plt+0x7d2de8> │ │ │ │ + bcc 7e4da8 <__cxa_atexit@plt+0x7d2df8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4d90 <__cxa_atexit@plt+0x7d2de0> │ │ │ │ - ldr r3, [pc, #80] @ 7e4da0 <__cxa_atexit@plt+0x7d2df0> │ │ │ │ + bhi 7e4da0 <__cxa_atexit@plt+0x7d2df0> │ │ │ │ + ldr r3, [pc, #80] @ 7e4db0 <__cxa_atexit@plt+0x7d2e00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7e4da4 <__cxa_atexit@plt+0x7d2df4> │ │ │ │ + ldr r2, [pc, #76] @ 7e4db4 <__cxa_atexit@plt+0x7d2e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 7e4da8 <__cxa_atexit@plt+0x7d2df8> │ │ │ │ + ldr r2, [pc, #60] @ 7e4db8 <__cxa_atexit@plt+0x7d2e08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e4dac <__cxa_atexit@plt+0x7d2dfc> │ │ │ │ + ldr r7, [pc, #32] @ 7e4dbc <__cxa_atexit@plt+0x7d2e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r5, #228, 28 @ 0xe40 │ │ │ │ + cmneq r5, #212, 28 @ 0xd40 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq r5, #196, 2 @ 0x31 │ │ │ │ - movteq sp, #27252 @ 0x6a74 │ │ │ │ + cmneq r5, #180, 2 @ 0x2d │ │ │ │ + movteq sp, #27236 @ 0x6a64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4e18 <__cxa_atexit@plt+0x7d2e68> │ │ │ │ + bcc 7e4e28 <__cxa_atexit@plt+0x7d2e78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4e10 <__cxa_atexit@plt+0x7d2e60> │ │ │ │ - ldr r3, [pc, #64] @ 7e4e20 <__cxa_atexit@plt+0x7d2e70> │ │ │ │ + bhi 7e4e20 <__cxa_atexit@plt+0x7d2e70> │ │ │ │ + ldr r3, [pc, #64] @ 7e4e30 <__cxa_atexit@plt+0x7d2e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7e4e24 <__cxa_atexit@plt+0x7d2e74> │ │ │ │ + ldr r7, [pc, #44] @ 7e4e34 <__cxa_atexit@plt+0x7d2e84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e4e28 <__cxa_atexit@plt+0x7d2e78> │ │ │ │ + ldr r7, [pc, #28] @ 7e4e38 <__cxa_atexit@plt+0x7d2e88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r5, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r5, #188, 28 @ 0xbc0 │ │ │ │ - movteq sp, #27632 @ 0x6bf0 │ │ │ │ + cmneq r5, #172, 28 @ 0xac0 │ │ │ │ + movteq sp, #27616 @ 0x6be0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4eb8 <__cxa_atexit@plt+0x7d2f08> │ │ │ │ + bcc 7e4ec8 <__cxa_atexit@plt+0x7d2f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4eb0 <__cxa_atexit@plt+0x7d2f00> │ │ │ │ - ldr lr, [pc, #100] @ 7e4ec0 <__cxa_atexit@plt+0x7d2f10> │ │ │ │ + bhi 7e4ec0 <__cxa_atexit@plt+0x7d2f10> │ │ │ │ + ldr lr, [pc, #100] @ 7e4ed0 <__cxa_atexit@plt+0x7d2f20> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e4ec4 <__cxa_atexit@plt+0x7d2f14> │ │ │ │ + ldr r2, [pc, #96] @ 7e4ed4 <__cxa_atexit@plt+0x7d2f24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e4ec8 <__cxa_atexit@plt+0x7d2f18> │ │ │ │ + ldr r3, [pc, #68] @ 7e4ed8 <__cxa_atexit@plt+0x7d2f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7e4ecc <__cxa_atexit@plt+0x7d2f1c> │ │ │ │ + ldr r7, [pc, #32] @ 7e4edc <__cxa_atexit@plt+0x7d2f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r5, #216, 26 @ 0x3600 │ │ │ │ + cmneq r5, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmneq r5, #164, 26 @ 0x2900 │ │ │ │ + cmneq r5, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4f1c <__cxa_atexit@plt+0x7d2f6c> │ │ │ │ - ldr r3, [pc, #56] @ 7e4f24 <__cxa_atexit@plt+0x7d2f74> │ │ │ │ + bcc 7e4f2c <__cxa_atexit@plt+0x7d2f7c> │ │ │ │ + ldr r3, [pc, #56] @ 7e4f34 <__cxa_atexit@plt+0x7d2f84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7e4f28 <__cxa_atexit@plt+0x7d2f78> │ │ │ │ + ldr r2, [pc, #52] @ 7e4f38 <__cxa_atexit@plt+0x7d2f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e4f14 <__cxa_atexit@plt+0x7d2f64> │ │ │ │ - b 7e4f34 <__cxa_atexit@plt+0x7d2f84> │ │ │ │ + beq 7e4f24 <__cxa_atexit@plt+0x7d2f74> │ │ │ │ + b 7e4f44 <__cxa_atexit@plt+0x7d2f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r5, #72, 26 @ 0x1200 │ │ │ │ + cmneq r5, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e4f54 <__cxa_atexit@plt+0x7d2fa4> │ │ │ │ + ldr r0, [pc, #20] @ 7e4f64 <__cxa_atexit@plt+0x7d2fb4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e4f8c <__cxa_atexit@plt+0x7d2fdc> │ │ │ │ + bhi 7e4f9c <__cxa_atexit@plt+0x7d2fec> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e4f98 <__cxa_atexit@plt+0x7d2fe8> │ │ │ │ + ldr r2, [pc, #28] @ 7e4fa8 <__cxa_atexit@plt+0x7d2ff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #104, 18 @ 0x1a0000 │ │ │ │ - movteq ip, #26524 @ 0x679c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #88, 18 @ 0x160000 │ │ │ │ + movteq ip, #26508 @ 0x678c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e4fd4 <__cxa_atexit@plt+0x7d3024> │ │ │ │ - ldr r3, [pc, #32] @ 7e4fdc <__cxa_atexit@plt+0x7d302c> │ │ │ │ + bcc 7e4fe4 <__cxa_atexit@plt+0x7d3034> │ │ │ │ + ldr r3, [pc, #32] @ 7e4fec <__cxa_atexit@plt+0x7d303c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e4fe0 <__cxa_atexit@plt+0x7d3030> │ │ │ │ + ldr r7, [pc, #16] @ 7e4ff0 <__cxa_atexit@plt+0x7d3040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #128, 24 @ 0x8000 │ │ │ │ - cmneq r5, #212, 22 @ 0x35000 │ │ │ │ + cmneq r5, #112, 24 @ 0x7000 │ │ │ │ + cmneq r5, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e7a80 <__cxa_atexit@plt+0xd5ad0> │ │ │ │ - movteq ip, #26440 @ 0x6748 │ │ │ │ + movteq ip, #26424 @ 0x6738 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5090 <__cxa_atexit@plt+0x7d30e0> │ │ │ │ + bcc 7e50a0 <__cxa_atexit@plt+0x7d30f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5088 <__cxa_atexit@plt+0x7d30d8> │ │ │ │ - ldr r8, [pc, #108] @ 7e5098 <__cxa_atexit@plt+0x7d30e8> │ │ │ │ + bhi 7e5098 <__cxa_atexit@plt+0x7d30e8> │ │ │ │ + ldr r8, [pc, #108] @ 7e50a8 <__cxa_atexit@plt+0x7d30f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 7e509c <__cxa_atexit@plt+0x7d30ec> │ │ │ │ + ldr lr, [pc, #104] @ 7e50ac <__cxa_atexit@plt+0x7d30fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 7e50a0 <__cxa_atexit@plt+0x7d30f0> │ │ │ │ + ldr r1, [pc, #100] @ 7e50b0 <__cxa_atexit@plt+0x7d3100> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #76] @ 7e50a4 <__cxa_atexit@plt+0x7d30f4> │ │ │ │ + ldr r2, [pc, #76] @ 7e50b4 <__cxa_atexit@plt+0x7d3104> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-16]! │ │ │ │ stmdb r6, {r7, lr} │ │ │ │ str r3, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-32]! @ 0xffffffe0 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7e50a8 <__cxa_atexit@plt+0x7d30f8> │ │ │ │ + ldr r7, [pc, #36] @ 7e50b8 <__cxa_atexit@plt+0x7d3108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r5, #0, 24 │ │ │ │ + cmneq r5, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r5, #204, 22 @ 0x33000 │ │ │ │ + cmneq r5, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e50d8 <__cxa_atexit@plt+0x7d3128> │ │ │ │ - ldr r3, [pc, #24] @ 7e50e0 <__cxa_atexit@plt+0x7d3130> │ │ │ │ + bcc 7e50e8 <__cxa_atexit@plt+0x7d3138> │ │ │ │ + ldr r3, [pc, #24] @ 7e50f0 <__cxa_atexit@plt+0x7d3140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 22 @ 0x1d000 │ │ │ │ - movteq ip, #26208 @ 0x6660 │ │ │ │ + cmneq r5, #100, 22 @ 0x19000 │ │ │ │ + movteq ip, #26192 @ 0x6650 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5170 <__cxa_atexit@plt+0x7d31c0> │ │ │ │ + bcc 7e5180 <__cxa_atexit@plt+0x7d31d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5168 <__cxa_atexit@plt+0x7d31b8> │ │ │ │ - ldr lr, [pc, #100] @ 7e5178 <__cxa_atexit@plt+0x7d31c8> │ │ │ │ + bhi 7e5178 <__cxa_atexit@plt+0x7d31c8> │ │ │ │ + ldr lr, [pc, #100] @ 7e5188 <__cxa_atexit@plt+0x7d31d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e517c <__cxa_atexit@plt+0x7d31cc> │ │ │ │ + ldr r2, [pc, #96] @ 7e518c <__cxa_atexit@plt+0x7d31dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e5180 <__cxa_atexit@plt+0x7d31d0> │ │ │ │ + ldr r3, [pc, #68] @ 7e5190 <__cxa_atexit@plt+0x7d31e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e5184 <__cxa_atexit@plt+0x7d31d4> │ │ │ │ + ldr r7, [pc, #32] @ 7e5194 <__cxa_atexit@plt+0x7d31e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #32, 22 @ 0x8000 │ │ │ │ + cmneq r5, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r5, #236, 20 @ 0xec000 │ │ │ │ - movteq ip, #26324 @ 0x66d4 │ │ │ │ + cmneq r5, #220, 20 @ 0xdc000 │ │ │ │ + movteq ip, #26308 @ 0x66c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e51c0 <__cxa_atexit@plt+0x7d3210> │ │ │ │ - ldr r3, [pc, #32] @ 7e51c8 <__cxa_atexit@plt+0x7d3218> │ │ │ │ + bcc 7e51d0 <__cxa_atexit@plt+0x7d3220> │ │ │ │ + ldr r3, [pc, #32] @ 7e51d8 <__cxa_atexit@plt+0x7d3228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e51cc <__cxa_atexit@plt+0x7d321c> │ │ │ │ + ldr r7, [pc, #16] @ 7e51dc <__cxa_atexit@plt+0x7d322c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 20 @ 0x94000 │ │ │ │ - cmneq r5, #220, 16 @ 0xdc0000 │ │ │ │ - movteq sp, #25680 @ 0x6450 │ │ │ │ + cmneq r5, #132, 20 @ 0x84000 │ │ │ │ + cmneq r5, #204, 16 @ 0xcc0000 │ │ │ │ + movteq sp, #25664 @ 0x6440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5238 <__cxa_atexit@plt+0x7d3288> │ │ │ │ + bcc 7e5248 <__cxa_atexit@plt+0x7d3298> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5230 <__cxa_atexit@plt+0x7d3280> │ │ │ │ - ldr r3, [pc, #64] @ 7e5240 <__cxa_atexit@plt+0x7d3290> │ │ │ │ + bhi 7e5240 <__cxa_atexit@plt+0x7d3290> │ │ │ │ + ldr r3, [pc, #64] @ 7e5250 <__cxa_atexit@plt+0x7d32a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e5244 <__cxa_atexit@plt+0x7d3294> │ │ │ │ + ldr r3, [pc, #44] @ 7e5254 <__cxa_atexit@plt+0x7d32a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e5248 <__cxa_atexit@plt+0x7d3298> │ │ │ │ + ldr r7, [pc, #28] @ 7e5258 <__cxa_atexit@plt+0x7d32a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #60, 20 @ 0x3c000 │ │ │ │ + cmneq r5, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #104, 20 @ 0x68000 │ │ │ │ - movteq sp, #26024 @ 0x65a8 │ │ │ │ + cmneq r5, #88, 20 @ 0x58000 │ │ │ │ + movteq sp, #26008 @ 0x6598 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e52e4 <__cxa_atexit@plt+0x7d3334> │ │ │ │ + bcc 7e52f4 <__cxa_atexit@plt+0x7d3344> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e52dc <__cxa_atexit@plt+0x7d332c> │ │ │ │ - ldr r3, [pc, #112] @ 7e52ec <__cxa_atexit@plt+0x7d333c> │ │ │ │ + bhi 7e52ec <__cxa_atexit@plt+0x7d333c> │ │ │ │ + ldr r3, [pc, #112] @ 7e52fc <__cxa_atexit@plt+0x7d334c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 7e52f0 <__cxa_atexit@plt+0x7d3340> │ │ │ │ + ldr lr, [pc, #80] @ 7e5300 <__cxa_atexit@plt+0x7d3350> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 7e52f4 <__cxa_atexit@plt+0x7d3344> │ │ │ │ + ldr sl, [pc, #76] @ 7e5304 <__cxa_atexit@plt+0x7d3354> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7e52f8 <__cxa_atexit@plt+0x7d3348> │ │ │ │ + ldr r7, [pc, #32] @ 7e5308 <__cxa_atexit@plt+0x7d3358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 18 @ 0x300000 │ │ │ │ + cmneq r5, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5348 <__cxa_atexit@plt+0x7d3398> │ │ │ │ - ldr r3, [pc, #56] @ 7e5350 <__cxa_atexit@plt+0x7d33a0> │ │ │ │ + bcc 7e5358 <__cxa_atexit@plt+0x7d33a8> │ │ │ │ + ldr r3, [pc, #56] @ 7e5360 <__cxa_atexit@plt+0x7d33b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7e5354 <__cxa_atexit@plt+0x7d33a4> │ │ │ │ + ldr r2, [pc, #52] @ 7e5364 <__cxa_atexit@plt+0x7d33b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e5340 <__cxa_atexit@plt+0x7d3390> │ │ │ │ - b 7e5360 <__cxa_atexit@plt+0x7d33b0> │ │ │ │ + beq 7e5350 <__cxa_atexit@plt+0x7d33a0> │ │ │ │ + b 7e5370 <__cxa_atexit@plt+0x7d33c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r5, #28, 18 @ 0x70000 │ │ │ │ + cmneq r5, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e5380 <__cxa_atexit@plt+0x7d33d0> │ │ │ │ + ldr r0, [pc, #20] @ 7e5390 <__cxa_atexit@plt+0x7d33e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e53b8 <__cxa_atexit@plt+0x7d3408> │ │ │ │ + bhi 7e53c8 <__cxa_atexit@plt+0x7d3418> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e53c4 <__cxa_atexit@plt+0x7d3414> │ │ │ │ + ldr r2, [pc, #28] @ 7e53d4 <__cxa_atexit@plt+0x7d3424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #60, 10 @ 0xf000000 │ │ │ │ - movteq ip, #25456 @ 0x6370 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #44, 10 @ 0xb000000 │ │ │ │ + movteq ip, #25440 @ 0x6360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5400 <__cxa_atexit@plt+0x7d3450> │ │ │ │ - ldr r3, [pc, #32] @ 7e5408 <__cxa_atexit@plt+0x7d3458> │ │ │ │ + bcc 7e5410 <__cxa_atexit@plt+0x7d3460> │ │ │ │ + ldr r3, [pc, #32] @ 7e5418 <__cxa_atexit@plt+0x7d3468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e540c <__cxa_atexit@plt+0x7d345c> │ │ │ │ + ldr r7, [pc, #16] @ 7e541c <__cxa_atexit@plt+0x7d346c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #84, 16 @ 0x540000 │ │ │ │ - cmneq r5, #168, 14 @ 0x2a00000 │ │ │ │ + cmneq r5, #68, 16 @ 0x440000 │ │ │ │ + cmneq r5, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e7a80 <__cxa_atexit@plt+0xd5ad0> │ │ │ │ - movteq ip, #25372 @ 0x631c │ │ │ │ + movteq ip, #25356 @ 0x630c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e54bc <__cxa_atexit@plt+0x7d350c> │ │ │ │ + bcc 7e54cc <__cxa_atexit@plt+0x7d351c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e54b4 <__cxa_atexit@plt+0x7d3504> │ │ │ │ - ldr r8, [pc, #108] @ 7e54c4 <__cxa_atexit@plt+0x7d3514> │ │ │ │ + bhi 7e54c4 <__cxa_atexit@plt+0x7d3514> │ │ │ │ + ldr r8, [pc, #108] @ 7e54d4 <__cxa_atexit@plt+0x7d3524> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #104] @ 7e54c8 <__cxa_atexit@plt+0x7d3518> │ │ │ │ + ldr lr, [pc, #104] @ 7e54d8 <__cxa_atexit@plt+0x7d3528> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 7e54cc <__cxa_atexit@plt+0x7d351c> │ │ │ │ + ldr r1, [pc, #100] @ 7e54dc <__cxa_atexit@plt+0x7d352c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #76] @ 7e54d0 <__cxa_atexit@plt+0x7d3520> │ │ │ │ + ldr r2, [pc, #76] @ 7e54e0 <__cxa_atexit@plt+0x7d3530> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-16]! │ │ │ │ stmdb r6, {r7, lr} │ │ │ │ str r3, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-32]! @ 0xffffffe0 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7e54d4 <__cxa_atexit@plt+0x7d3524> │ │ │ │ + ldr r7, [pc, #36] @ 7e54e4 <__cxa_atexit@plt+0x7d3534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r5, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r5, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r5, #160, 14 @ 0x2800000 │ │ │ │ + cmneq r5, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5504 <__cxa_atexit@plt+0x7d3554> │ │ │ │ - ldr r3, [pc, #24] @ 7e550c <__cxa_atexit@plt+0x7d355c> │ │ │ │ + bcc 7e5514 <__cxa_atexit@plt+0x7d3564> │ │ │ │ + ldr r3, [pc, #24] @ 7e551c <__cxa_atexit@plt+0x7d356c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #72, 14 @ 0x1200000 │ │ │ │ - movteq ip, #25140 @ 0x6234 │ │ │ │ + cmneq r5, #56, 14 @ 0xe00000 │ │ │ │ + movteq ip, #25124 @ 0x6224 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e559c <__cxa_atexit@plt+0x7d35ec> │ │ │ │ + bcc 7e55ac <__cxa_atexit@plt+0x7d35fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5594 <__cxa_atexit@plt+0x7d35e4> │ │ │ │ - ldr lr, [pc, #100] @ 7e55a4 <__cxa_atexit@plt+0x7d35f4> │ │ │ │ + bhi 7e55a4 <__cxa_atexit@plt+0x7d35f4> │ │ │ │ + ldr lr, [pc, #100] @ 7e55b4 <__cxa_atexit@plt+0x7d3604> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e55a8 <__cxa_atexit@plt+0x7d35f8> │ │ │ │ + ldr r2, [pc, #96] @ 7e55b8 <__cxa_atexit@plt+0x7d3608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e55ac <__cxa_atexit@plt+0x7d35fc> │ │ │ │ + ldr r3, [pc, #68] @ 7e55bc <__cxa_atexit@plt+0x7d360c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e55b0 <__cxa_atexit@plt+0x7d3600> │ │ │ │ + ldr r7, [pc, #32] @ 7e55c0 <__cxa_atexit@plt+0x7d3610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #244, 12 @ 0xf400000 │ │ │ │ + cmneq r5, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r5, #192, 12 @ 0xc000000 │ │ │ │ - movteq sp, #25152 @ 0x6240 │ │ │ │ + cmneq r5, #176, 12 @ 0xb000000 │ │ │ │ + movteq sp, #25136 @ 0x6230 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5668 <__cxa_atexit@plt+0x7d36b8> │ │ │ │ + bcc 7e5678 <__cxa_atexit@plt+0x7d36c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5660 <__cxa_atexit@plt+0x7d36b0> │ │ │ │ - ldr r3, [pc, #140] @ 7e5670 <__cxa_atexit@plt+0x7d36c0> │ │ │ │ + bhi 7e5670 <__cxa_atexit@plt+0x7d36c0> │ │ │ │ + ldr r3, [pc, #140] @ 7e5680 <__cxa_atexit@plt+0x7d36d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #88] @ 7e5674 <__cxa_atexit@plt+0x7d36c4> │ │ │ │ + ldr r1, [pc, #88] @ 7e5684 <__cxa_atexit@plt+0x7d36d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #84] @ 7e5678 <__cxa_atexit@plt+0x7d36c8> │ │ │ │ + ldr sl, [pc, #84] @ 7e5688 <__cxa_atexit@plt+0x7d36d8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #60] @ 7e567c <__cxa_atexit@plt+0x7d36cc> │ │ │ │ + ldr r3, [pc, #60] @ 7e568c <__cxa_atexit@plt+0x7d36dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 12 @ 0x5800000 │ │ │ │ + cmneq r5, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r5, #36, 12 @ 0x2400000 │ │ │ │ - movteq ip, #25052 @ 0x61dc │ │ │ │ + cmneq r5, #20, 12 @ 0x1400000 │ │ │ │ + movteq ip, #25036 @ 0x61cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e56b8 <__cxa_atexit@plt+0x7d3708> │ │ │ │ - ldr r3, [pc, #32] @ 7e56c0 <__cxa_atexit@plt+0x7d3710> │ │ │ │ + bcc 7e56c8 <__cxa_atexit@plt+0x7d3718> │ │ │ │ + ldr r3, [pc, #32] @ 7e56d0 <__cxa_atexit@plt+0x7d3720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e56c4 <__cxa_atexit@plt+0x7d3714> │ │ │ │ + ldr r7, [pc, #16] @ 7e56d4 <__cxa_atexit@plt+0x7d3724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 10 @ 0x27000000 │ │ │ │ - cmneq r5, #228, 6 @ 0x90000003 │ │ │ │ - movteq ip, #28504 @ 0x6f58 │ │ │ │ + cmneq r5, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r5, #212, 6 @ 0x50000003 │ │ │ │ + movteq ip, #28488 @ 0x6f48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5730 <__cxa_atexit@plt+0x7d3780> │ │ │ │ + bcc 7e5740 <__cxa_atexit@plt+0x7d3790> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5728 <__cxa_atexit@plt+0x7d3778> │ │ │ │ - ldr r3, [pc, #64] @ 7e5738 <__cxa_atexit@plt+0x7d3788> │ │ │ │ + bhi 7e5738 <__cxa_atexit@plt+0x7d3788> │ │ │ │ + ldr r3, [pc, #64] @ 7e5748 <__cxa_atexit@plt+0x7d3798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e573c <__cxa_atexit@plt+0x7d378c> │ │ │ │ + ldr r3, [pc, #44] @ 7e574c <__cxa_atexit@plt+0x7d379c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e5740 <__cxa_atexit@plt+0x7d3790> │ │ │ │ + ldr r7, [pc, #28] @ 7e5750 <__cxa_atexit@plt+0x7d37a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #68, 10 @ 0x11000000 │ │ │ │ + cmneq r5, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #112, 10 @ 0x1c000000 │ │ │ │ - movteq sp, #24752 @ 0x60b0 │ │ │ │ + cmneq r5, #96, 10 @ 0x18000000 │ │ │ │ + movteq sp, #24736 @ 0x60a0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e57dc <__cxa_atexit@plt+0x7d382c> │ │ │ │ + bcc 7e57ec <__cxa_atexit@plt+0x7d383c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e57d4 <__cxa_atexit@plt+0x7d3824> │ │ │ │ - ldr r3, [pc, #112] @ 7e57e4 <__cxa_atexit@plt+0x7d3834> │ │ │ │ + bhi 7e57e4 <__cxa_atexit@plt+0x7d3834> │ │ │ │ + ldr r3, [pc, #112] @ 7e57f4 <__cxa_atexit@plt+0x7d3844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ ldm lr, {r2, r8, lr} │ │ │ │ add r7, r7, #24 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r9, [pc, #80] @ 7e57e8 <__cxa_atexit@plt+0x7d3838> │ │ │ │ + ldr r9, [pc, #80] @ 7e57f8 <__cxa_atexit@plt+0x7d3848> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr sl, [pc, #72] @ 7e57ec <__cxa_atexit@plt+0x7d383c> │ │ │ │ + ldr sl, [pc, #72] @ 7e57fc <__cxa_atexit@plt+0x7d384c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r3, r6, #36 @ 0x24 │ │ │ │ stm r3, {r2, r8, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 7e57f0 <__cxa_atexit@plt+0x7d3840> │ │ │ │ + ldr r7, [pc, #32] @ 7e5800 <__cxa_atexit@plt+0x7d3850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r5, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r5, #128, 8 @ 0x80000000 │ │ │ │ - movteq ip, #28100 @ 0x6dc4 │ │ │ │ + cmneq r5, #112, 8 @ 0x70000000 │ │ │ │ + movteq ip, #28084 @ 0x6db4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e583c <__cxa_atexit@plt+0x7d388c> │ │ │ │ - ldr r3, [pc, #48] @ 7e5844 <__cxa_atexit@plt+0x7d3894> │ │ │ │ + bcc 7e584c <__cxa_atexit@plt+0x7d389c> │ │ │ │ + ldr r3, [pc, #48] @ 7e5854 <__cxa_atexit@plt+0x7d38a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7e5848 <__cxa_atexit@plt+0x7d3898> │ │ │ │ + ldr r2, [pc, #44] @ 7e5858 <__cxa_atexit@plt+0x7d38a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e5834 <__cxa_atexit@plt+0x7d3884> │ │ │ │ - b 7e5858 <__cxa_atexit@plt+0x7d38a8> │ │ │ │ + beq 7e5844 <__cxa_atexit@plt+0x7d3894> │ │ │ │ + b 7e5868 <__cxa_atexit@plt+0x7d38b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r5, #32, 8 @ 0x20000000 │ │ │ │ - movteq ip, #28012 @ 0x6d6c │ │ │ │ + cmneq r5, #16, 8 @ 0x10000000 │ │ │ │ + movteq ip, #27996 @ 0x6d5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 7e587c <__cxa_atexit@plt+0x7d38cc> │ │ │ │ + ldr r0, [pc, #28] @ 7e588c <__cxa_atexit@plt+0x7d38dc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 7e5880 <__cxa_atexit@plt+0x7d38d0> │ │ │ │ + ldr r7, [pc, #16] @ 7e5890 <__cxa_atexit@plt+0x7d38e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r5, #36, 30 @ 0x90 │ │ │ │ + cmneq r5, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e58b8 <__cxa_atexit@plt+0x7d3908> │ │ │ │ + bhi 7e58c8 <__cxa_atexit@plt+0x7d3918> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e58c4 <__cxa_atexit@plt+0x7d3914> │ │ │ │ + ldr r2, [pc, #28] @ 7e58d4 <__cxa_atexit@plt+0x7d3924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #144 @ 0x90 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e58f4 <__cxa_atexit@plt+0x7d3944> │ │ │ │ - ldr r3, [pc, #24] @ 7e58fc <__cxa_atexit@plt+0x7d394c> │ │ │ │ + bcc 7e5904 <__cxa_atexit@plt+0x7d3954> │ │ │ │ + ldr r3, [pc, #24] @ 7e590c <__cxa_atexit@plt+0x7d395c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 6 @ 0x60000001 │ │ │ │ - movteq ip, #27844 @ 0x6cc4 │ │ │ │ + cmneq r5, #72, 6 @ 0x20000001 │ │ │ │ + movteq ip, #27828 @ 0x6cb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e597c <__cxa_atexit@plt+0x7d39cc> │ │ │ │ + bcc 7e598c <__cxa_atexit@plt+0x7d39dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5974 <__cxa_atexit@plt+0x7d39c4> │ │ │ │ - ldr r3, [pc, #84] @ 7e5984 <__cxa_atexit@plt+0x7d39d4> │ │ │ │ + bhi 7e5984 <__cxa_atexit@plt+0x7d39d4> │ │ │ │ + ldr r3, [pc, #84] @ 7e5994 <__cxa_atexit@plt+0x7d39e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e5988 <__cxa_atexit@plt+0x7d39d8> │ │ │ │ + ldr r2, [pc, #80] @ 7e5998 <__cxa_atexit@plt+0x7d39e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e598c <__cxa_atexit@plt+0x7d39dc> │ │ │ │ + ldr r1, [pc, #60] @ 7e599c <__cxa_atexit@plt+0x7d39ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e5990 <__cxa_atexit@plt+0x7d39e0> │ │ │ │ + ldr r7, [pc, #32] @ 7e59a0 <__cxa_atexit@plt+0x7d39f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #4, 6 @ 0x10000000 │ │ │ │ + cmneq r5, #244, 4 @ 0x4000000f │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r5, #224, 4 │ │ │ │ - movteq ip, #28272 @ 0x6e70 │ │ │ │ + cmneq r5, #208, 4 │ │ │ │ + movteq ip, #28256 @ 0x6e60 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5a48 <__cxa_atexit@plt+0x7d3a98> │ │ │ │ + bcc 7e5a58 <__cxa_atexit@plt+0x7d3aa8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5a40 <__cxa_atexit@plt+0x7d3a90> │ │ │ │ - ldr r3, [pc, #140] @ 7e5a50 <__cxa_atexit@plt+0x7d3aa0> │ │ │ │ + bhi 7e5a50 <__cxa_atexit@plt+0x7d3aa0> │ │ │ │ + ldr r3, [pc, #140] @ 7e5a60 <__cxa_atexit@plt+0x7d3ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr sl, [pc, #96] @ 7e5a54 <__cxa_atexit@plt+0x7d3aa4> │ │ │ │ + ldr sl, [pc, #96] @ 7e5a64 <__cxa_atexit@plt+0x7d3ab4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 7e5a58 <__cxa_atexit@plt+0x7d3aa8> │ │ │ │ + ldr ip, [pc, #92] @ 7e5a68 <__cxa_atexit@plt+0x7d3ab8> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #60] @ 7e5a5c <__cxa_atexit@plt+0x7d3aac> │ │ │ │ + ldr r3, [pc, #60] @ 7e5a6c <__cxa_atexit@plt+0x7d3abc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #120, 4 @ 0x80000007 │ │ │ │ + cmneq r5, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r5, #68, 4 @ 0x40000004 │ │ │ │ - movteq ip, #27432 @ 0x6b28 │ │ │ │ + cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ + movteq ip, #27416 @ 0x6b18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5a98 <__cxa_atexit@plt+0x7d3ae8> │ │ │ │ - ldr r3, [pc, #32] @ 7e5aa0 <__cxa_atexit@plt+0x7d3af0> │ │ │ │ + bcc 7e5aa8 <__cxa_atexit@plt+0x7d3af8> │ │ │ │ + ldr r3, [pc, #32] @ 7e5ab0 <__cxa_atexit@plt+0x7d3b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e5aa4 <__cxa_atexit@plt+0x7d3af4> │ │ │ │ + ldr r7, [pc, #16] @ 7e5ab4 <__cxa_atexit@plt+0x7d3b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188, 2 @ 0x2f │ │ │ │ - cmneq r5, #144 @ 0x90 │ │ │ │ - movteq ip, #27372 @ 0x6aec │ │ │ │ + cmneq r5, #172, 2 @ 0x2b │ │ │ │ + cmneq r5, #128 @ 0x80 │ │ │ │ + movteq ip, #27356 @ 0x6adc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5b24 <__cxa_atexit@plt+0x7d3b74> │ │ │ │ + bcc 7e5b34 <__cxa_atexit@plt+0x7d3b84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5b1c <__cxa_atexit@plt+0x7d3b6c> │ │ │ │ - ldr r3, [pc, #84] @ 7e5b2c <__cxa_atexit@plt+0x7d3b7c> │ │ │ │ + bhi 7e5b2c <__cxa_atexit@plt+0x7d3b7c> │ │ │ │ + ldr r3, [pc, #84] @ 7e5b3c <__cxa_atexit@plt+0x7d3b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e5b30 <__cxa_atexit@plt+0x7d3b80> │ │ │ │ + ldr r2, [pc, #72] @ 7e5b40 <__cxa_atexit@plt+0x7d3b90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 7e5b34 <__cxa_atexit@plt+0x7d3b84> │ │ │ │ + ldr r3, [pc, #64] @ 7e5b44 <__cxa_atexit@plt+0x7d3b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7e5b38 <__cxa_atexit@plt+0x7d3b88> │ │ │ │ + ldr r3, [pc, #56] @ 7e5b48 <__cxa_atexit@plt+0x7d3b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e5b3c <__cxa_atexit@plt+0x7d3b8c> │ │ │ │ + ldr r8, [pc, #36] @ 7e5b4c <__cxa_atexit@plt+0x7d3b9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 2 │ │ │ │ + cmneq r5, #84, 2 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #112, 2 │ │ │ │ - cmneq r5, #40, 12 @ 0x2800000 │ │ │ │ - cmneq r5, #112, 6 @ 0xc0000001 │ │ │ │ - movteq ip, #27240 @ 0x6a68 │ │ │ │ + cmneq r5, #96, 2 │ │ │ │ + cmneq r5, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r5, #96, 6 @ 0x80000001 │ │ │ │ + movteq ip, #27224 @ 0x6a58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5ba8 <__cxa_atexit@plt+0x7d3bf8> │ │ │ │ + bcc 7e5bb8 <__cxa_atexit@plt+0x7d3c08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5ba0 <__cxa_atexit@plt+0x7d3bf0> │ │ │ │ - ldr r3, [pc, #64] @ 7e5bb0 <__cxa_atexit@plt+0x7d3c00> │ │ │ │ + bhi 7e5bb0 <__cxa_atexit@plt+0x7d3c00> │ │ │ │ + ldr r3, [pc, #64] @ 7e5bc0 <__cxa_atexit@plt+0x7d3c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e5bb4 <__cxa_atexit@plt+0x7d3c04> │ │ │ │ + ldr r3, [pc, #44] @ 7e5bc4 <__cxa_atexit@plt+0x7d3c14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e5bb8 <__cxa_atexit@plt+0x7d3c08> │ │ │ │ + ldr r7, [pc, #28] @ 7e5bc8 <__cxa_atexit@plt+0x7d3c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204 @ 0xcc │ │ │ │ + cmneq r5, #188 @ 0xbc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #44, 2 │ │ │ │ - movteq ip, #27736 @ 0x6c58 │ │ │ │ + cmneq r5, #28, 2 │ │ │ │ + movteq ip, #27720 @ 0x6c48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5c54 <__cxa_atexit@plt+0x7d3ca4> │ │ │ │ + bcc 7e5c64 <__cxa_atexit@plt+0x7d3cb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5c4c <__cxa_atexit@plt+0x7d3c9c> │ │ │ │ - ldr r3, [pc, #112] @ 7e5c5c <__cxa_atexit@plt+0x7d3cac> │ │ │ │ + bhi 7e5c5c <__cxa_atexit@plt+0x7d3cac> │ │ │ │ + ldr r3, [pc, #112] @ 7e5c6c <__cxa_atexit@plt+0x7d3cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ ldm lr, {r2, r8, lr} │ │ │ │ add r7, r7, #24 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r9, [pc, #80] @ 7e5c60 <__cxa_atexit@plt+0x7d3cb0> │ │ │ │ + ldr r9, [pc, #80] @ 7e5c70 <__cxa_atexit@plt+0x7d3cc0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr sl, [pc, #72] @ 7e5c64 <__cxa_atexit@plt+0x7d3cb4> │ │ │ │ + ldr sl, [pc, #72] @ 7e5c74 <__cxa_atexit@plt+0x7d3cc4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r3, r6, #36 @ 0x24 │ │ │ │ stm r3, {r2, r8, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 7e5c68 <__cxa_atexit@plt+0x7d3cb8> │ │ │ │ + ldr r7, [pc, #32] @ 7e5c78 <__cxa_atexit@plt+0x7d3cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80 @ 0x50 │ │ │ │ + cmneq r5, #64 @ 0x40 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmneq r5, #8 │ │ │ │ - movteq ip, #28096 @ 0x6dc0 │ │ │ │ + cmneq r5, #248, 30 @ 0x3e0 │ │ │ │ + movteq ip, #28080 @ 0x6db0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5cd8 <__cxa_atexit@plt+0x7d3d28> │ │ │ │ - ldr r3, [pc, #84] @ 7e5ce0 <__cxa_atexit@plt+0x7d3d30> │ │ │ │ + bcc 7e5ce8 <__cxa_atexit@plt+0x7d3d38> │ │ │ │ + ldr r3, [pc, #84] @ 7e5cf0 <__cxa_atexit@plt+0x7d3d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ add r8, r7, #20 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ ldr r1, [r7, #32] │ │ │ │ ldr ip, [r7, #36] @ 0x24 │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #44] @ 7e5ce4 <__cxa_atexit@plt+0x7d3d34> │ │ │ │ + ldr r2, [pc, #44] @ 7e5cf4 <__cxa_atexit@plt+0x7d3d44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r0, r1, r3, r7, sl, lr} │ │ │ │ str r9, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ - ldr r7, [pc, #20] @ 7e5ce8 <__cxa_atexit@plt+0x7d3d38> │ │ │ │ + ldr r7, [pc, #20] @ 7e5cf8 <__cxa_atexit@plt+0x7d3d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 30 @ 0x2c0 │ │ │ │ + cmneq r5, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #104, 28 @ 0x680 │ │ │ │ - movteq ip, #27968 @ 0x6d40 │ │ │ │ + cmneq r5, #88, 28 @ 0x580 │ │ │ │ + movteq ip, #27952 @ 0x6d30 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7e5d20 <__cxa_atexit@plt+0x7d3d70> │ │ │ │ + bne 7e5d30 <__cxa_atexit@plt+0x7d3d80> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r7, [pc, #60] @ 7e5d4c <__cxa_atexit@plt+0x7d3d9c> │ │ │ │ + ldr r7, [pc, #60] @ 7e5d5c <__cxa_atexit@plt+0x7d3dac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 7e5d50 <__cxa_atexit@plt+0x7d3da0> │ │ │ │ + ldr r7, [pc, #52] @ 7e5d60 <__cxa_atexit@plt+0x7d3db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 7e5d44 <__cxa_atexit@plt+0x7d3d94> │ │ │ │ + ldr r3, [pc, #24] @ 7e5d54 <__cxa_atexit@plt+0x7d3da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ - ldr r3, [pc, #16] @ 7e5d48 <__cxa_atexit@plt+0x7d3d98> │ │ │ │ + ldr r3, [pc, #16] @ 7e5d58 <__cxa_atexit@plt+0x7d3da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmneq r5, #20, 30 @ 0x50 │ │ │ │ - cmneq r5, #28, 30 @ 0x70 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmneq r5, #4, 30 │ │ │ │ + cmneq r5, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r5, #56, 4 @ 0x80000003 │ │ │ │ - movteq ip, #27864 @ 0x6cd8 │ │ │ │ + cmneq r5, #40, 4 @ 0x80000002 │ │ │ │ + movteq ip, #27848 @ 0x6cc8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7e5df8 <__cxa_atexit@plt+0x7d3e48> │ │ │ │ + bne 7e5e08 <__cxa_atexit@plt+0x7d3e58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5e18 <__cxa_atexit@plt+0x7d3e68> │ │ │ │ + bhi 7e5e28 <__cxa_atexit@plt+0x7d3e78> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr ip, [pc, #136] @ 7e5e2c <__cxa_atexit@plt+0x7d3e7c> │ │ │ │ + ldr ip, [pc, #136] @ 7e5e3c <__cxa_atexit@plt+0x7d3e8c> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r2, r3, r8} │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #96] @ 7e5e30 <__cxa_atexit@plt+0x7d3e80> │ │ │ │ + ldr r3, [pc, #96] @ 7e5e40 <__cxa_atexit@plt+0x7d3e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-56]! @ 0xffffffc8 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #72] @ 7e5e34 <__cxa_atexit@plt+0x7d3e84> │ │ │ │ + ldr r2, [pc, #72] @ 7e5e44 <__cxa_atexit@plt+0x7d3e94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ - ldr r3, [pc, #36] @ 7e5e24 <__cxa_atexit@plt+0x7d3e74> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + ldr r3, [pc, #36] @ 7e5e34 <__cxa_atexit@plt+0x7d3e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ - ldr r3, [pc, #28] @ 7e5e28 <__cxa_atexit@plt+0x7d3e78> │ │ │ │ + ldr r3, [pc, #28] @ 7e5e38 <__cxa_atexit@plt+0x7d3e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #64, 28 @ 0x400 │ │ │ │ - cmneq r5, #72, 28 @ 0x480 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #48, 28 @ 0x300 │ │ │ │ + cmneq r5, #56, 28 @ 0x380 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ - cmneq r5, #148, 28 @ 0x940 │ │ │ │ + cmneq r5, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - movteq ip, #27648 @ 0x6c00 │ │ │ │ + movteq ip, #27632 @ 0x6bf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5f30 <__cxa_atexit@plt+0x7d3f80> │ │ │ │ + bcc 7e5f40 <__cxa_atexit@plt+0x7d3f90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e5f28 <__cxa_atexit@plt+0x7d3f78> │ │ │ │ + bhi 7e5f38 <__cxa_atexit@plt+0x7d3f88> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ add sl, r7, #19 │ │ │ │ ldm sl, {r2, r3, sl} │ │ │ │ @@ -2052042,117 +2052046,117 @@ │ │ │ │ sub lr, r6, #68 @ 0x44 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r2, [pc, #72] @ 7e5f38 <__cxa_atexit@plt+0x7d3f88> │ │ │ │ + ldr r2, [pc, #72] @ 7e5f48 <__cxa_atexit@plt+0x7d3f98> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #-40]! @ 0xffffffd8 │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #60] @ 7e5f3c <__cxa_atexit@plt+0x7d3f8c> │ │ │ │ + ldr r1, [pc, #60] @ 7e5f4c <__cxa_atexit@plt+0x7d3f9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-84]! @ 0xffffffac │ │ │ │ - ldr r1, [pc, #52] @ 7e5f40 <__cxa_atexit@plt+0x7d3f90> │ │ │ │ + ldr r1, [pc, #52] @ 7e5f50 <__cxa_atexit@plt+0x7d3fa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ - cmneq r5, #88, 26 @ 0x1600 │ │ │ │ - movteq fp, #26300 @ 0x66bc │ │ │ │ + cmneq r5, #72, 26 @ 0x1200 │ │ │ │ + movteq fp, #26284 @ 0x66ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5f7c <__cxa_atexit@plt+0x7d3fcc> │ │ │ │ - ldr r3, [pc, #32] @ 7e5f84 <__cxa_atexit@plt+0x7d3fd4> │ │ │ │ + bcc 7e5f8c <__cxa_atexit@plt+0x7d3fdc> │ │ │ │ + ldr r3, [pc, #32] @ 7e5f94 <__cxa_atexit@plt+0x7d3fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e5f88 <__cxa_atexit@plt+0x7d3fd8> │ │ │ │ + ldr r7, [pc, #16] @ 7e5f98 <__cxa_atexit@plt+0x7d3fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 24 @ 0xd800 │ │ │ │ - cmneq r5, #136, 22 @ 0x22000 │ │ │ │ + cmneq r5, #200, 24 @ 0xc800 │ │ │ │ + cmneq r5, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e5fb8 <__cxa_atexit@plt+0x7d4008> │ │ │ │ - ldr r3, [pc, #24] @ 7e5fc0 <__cxa_atexit@plt+0x7d4010> │ │ │ │ + bcc 7e5fc8 <__cxa_atexit@plt+0x7d4018> │ │ │ │ + ldr r3, [pc, #24] @ 7e5fd0 <__cxa_atexit@plt+0x7d4020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 24 @ 0x9400 │ │ │ │ - movteq fp, #26184 @ 0x6648 │ │ │ │ + cmneq r5, #132, 24 @ 0x8400 │ │ │ │ + movteq fp, #26168 @ 0x6638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6040 <__cxa_atexit@plt+0x7d4090> │ │ │ │ + bcc 7e6050 <__cxa_atexit@plt+0x7d40a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6038 <__cxa_atexit@plt+0x7d4088> │ │ │ │ - ldr r3, [pc, #84] @ 7e6048 <__cxa_atexit@plt+0x7d4098> │ │ │ │ + bhi 7e6048 <__cxa_atexit@plt+0x7d4098> │ │ │ │ + ldr r3, [pc, #84] @ 7e6058 <__cxa_atexit@plt+0x7d40a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e604c <__cxa_atexit@plt+0x7d409c> │ │ │ │ + ldr r2, [pc, #80] @ 7e605c <__cxa_atexit@plt+0x7d40ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e6050 <__cxa_atexit@plt+0x7d40a0> │ │ │ │ + ldr r1, [pc, #60] @ 7e6060 <__cxa_atexit@plt+0x7d40b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e6054 <__cxa_atexit@plt+0x7d40a4> │ │ │ │ + ldr r7, [pc, #32] @ 7e6064 <__cxa_atexit@plt+0x7d40b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #64, 24 @ 0x4000 │ │ │ │ + cmneq r5, #48, 24 @ 0x3000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #28, 24 @ 0x1c00 │ │ │ │ - movteq ip, #27124 @ 0x69f4 │ │ │ │ + cmneq r5, #12, 24 @ 0xc00 │ │ │ │ + movteq ip, #27108 @ 0x69e4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6140 <__cxa_atexit@plt+0x7d4190> │ │ │ │ + bcc 7e6150 <__cxa_atexit@plt+0x7d41a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6138 <__cxa_atexit@plt+0x7d4188> │ │ │ │ - ldr r2, [pc, #192] @ 7e6148 <__cxa_atexit@plt+0x7d4198> │ │ │ │ + bhi 7e6148 <__cxa_atexit@plt+0x7d4198> │ │ │ │ + ldr r2, [pc, #192] @ 7e6158 <__cxa_atexit@plt+0x7d41a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ @@ -2052167,1109 +2052171,1109 @@ │ │ │ │ ldr lr, [r7, #48] @ 0x30 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r2, [pc, #104] @ 7e614c <__cxa_atexit@plt+0x7d419c> │ │ │ │ + ldr r2, [pc, #104] @ 7e615c <__cxa_atexit@plt+0x7d41ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r4, [pc, #100] @ 7e6150 <__cxa_atexit@plt+0x7d41a0> │ │ │ │ + ldr r4, [pc, #100] @ 7e6160 <__cxa_atexit@plt+0x7d41b0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #60] @ 7e6154 <__cxa_atexit@plt+0x7d41a4> │ │ │ │ + ldr r4, [pc, #60] @ 7e6164 <__cxa_atexit@plt+0x7d41b4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r5, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - cmneq r5, #76, 22 @ 0x13000 │ │ │ │ - movteq fp, #26372 @ 0x6704 │ │ │ │ + cmneq r5, #60, 22 @ 0xf000 │ │ │ │ + movteq fp, #26356 @ 0x66f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6190 <__cxa_atexit@plt+0x7d41e0> │ │ │ │ - ldr r3, [pc, #32] @ 7e6198 <__cxa_atexit@plt+0x7d41e8> │ │ │ │ + bcc 7e61a0 <__cxa_atexit@plt+0x7d41f0> │ │ │ │ + ldr r3, [pc, #32] @ 7e61a8 <__cxa_atexit@plt+0x7d41f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e619c <__cxa_atexit@plt+0x7d41ec> │ │ │ │ + ldr r7, [pc, #16] @ 7e61ac <__cxa_atexit@plt+0x7d41fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 20 @ 0xc4000 │ │ │ │ - cmneq r5, #12, 18 @ 0x30000 │ │ │ │ - movteq fp, #26300 @ 0x66bc │ │ │ │ + cmneq r5, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r5, #252, 16 @ 0xfc0000 │ │ │ │ + movteq fp, #26284 @ 0x66ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e61d8 <__cxa_atexit@plt+0x7d4228> │ │ │ │ - ldr r3, [pc, #32] @ 7e61e0 <__cxa_atexit@plt+0x7d4230> │ │ │ │ + bcc 7e61e8 <__cxa_atexit@plt+0x7d4238> │ │ │ │ + ldr r3, [pc, #32] @ 7e61f0 <__cxa_atexit@plt+0x7d4240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e61e4 <__cxa_atexit@plt+0x7d4234> │ │ │ │ + ldr r7, [pc, #16] @ 7e61f4 <__cxa_atexit@plt+0x7d4244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 20 @ 0x7c000 │ │ │ │ - cmneq r5, #196, 16 @ 0xc40000 │ │ │ │ - movteq fp, #26540 @ 0x67ac │ │ │ │ + cmneq r5, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ + movteq fp, #26524 @ 0x679c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e622c <__cxa_atexit@plt+0x7d427c> │ │ │ │ - ldr r3, [pc, #44] @ 7e6234 <__cxa_atexit@plt+0x7d4284> │ │ │ │ + bcc 7e623c <__cxa_atexit@plt+0x7d428c> │ │ │ │ + ldr r3, [pc, #44] @ 7e6244 <__cxa_atexit@plt+0x7d4294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e6238 <__cxa_atexit@plt+0x7d4288> │ │ │ │ + ldr r3, [pc, #32] @ 7e6248 <__cxa_atexit@plt+0x7d4298> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e623c <__cxa_atexit@plt+0x7d428c> │ │ │ │ + ldr r7, [pc, #20] @ 7e624c <__cxa_atexit@plt+0x7d429c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 20 @ 0x34000 │ │ │ │ - cmneq r5, #248, 28 @ 0xf80 │ │ │ │ - cmneq r5, #240, 28 @ 0xf00 │ │ │ │ - movteq fp, #26464 @ 0x6760 │ │ │ │ + cmneq r5, #36, 20 @ 0x24000 │ │ │ │ + cmneq r5, #232, 28 @ 0xe80 │ │ │ │ + cmneq r5, #224, 28 @ 0xe00 │ │ │ │ + movteq fp, #26448 @ 0x6750 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e62c0 <__cxa_atexit@plt+0x7d4310> │ │ │ │ + bcc 7e62d0 <__cxa_atexit@plt+0x7d4320> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e62b8 <__cxa_atexit@plt+0x7d4308> │ │ │ │ - ldr r3, [pc, #88] @ 7e62c8 <__cxa_atexit@plt+0x7d4318> │ │ │ │ + bhi 7e62c8 <__cxa_atexit@plt+0x7d4318> │ │ │ │ + ldr r3, [pc, #88] @ 7e62d8 <__cxa_atexit@plt+0x7d4328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7e62cc <__cxa_atexit@plt+0x7d431c> │ │ │ │ + ldr r2, [pc, #76] @ 7e62dc <__cxa_atexit@plt+0x7d432c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7e62d0 <__cxa_atexit@plt+0x7d4320> │ │ │ │ + ldr r3, [pc, #68] @ 7e62e0 <__cxa_atexit@plt+0x7d4330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7e62d4 <__cxa_atexit@plt+0x7d4324> │ │ │ │ + ldr r3, [pc, #60] @ 7e62e4 <__cxa_atexit@plt+0x7d4334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e62d8 <__cxa_atexit@plt+0x7d4328> │ │ │ │ + ldr r8, [pc, #36] @ 7e62e8 <__cxa_atexit@plt+0x7d4338> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 18 @ 0x330000 │ │ │ │ + cmneq r5, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r5, #216, 18 @ 0x360000 │ │ │ │ - cmneq r5, #176, 20 @ 0xb0000 │ │ │ │ - cmneq r5, #240, 20 @ 0xf0000 │ │ │ │ - movteq fp, #25984 @ 0x6580 │ │ │ │ + cmneq r5, #200, 18 @ 0x320000 │ │ │ │ + cmneq r5, #160, 20 @ 0xa0000 │ │ │ │ + cmneq r5, #224, 20 @ 0xe0000 │ │ │ │ + movteq fp, #25968 @ 0x6570 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6314 <__cxa_atexit@plt+0x7d4364> │ │ │ │ - ldr r3, [pc, #32] @ 7e631c <__cxa_atexit@plt+0x7d436c> │ │ │ │ + bcc 7e6324 <__cxa_atexit@plt+0x7d4374> │ │ │ │ + ldr r3, [pc, #32] @ 7e632c <__cxa_atexit@plt+0x7d437c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e6320 <__cxa_atexit@plt+0x7d4370> │ │ │ │ + ldr r7, [pc, #16] @ 7e6330 <__cxa_atexit@plt+0x7d4380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64, 18 @ 0x100000 │ │ │ │ - cmneq r5, #136, 14 @ 0x2200000 │ │ │ │ - movteq fp, #26224 @ 0x6670 │ │ │ │ + cmneq r5, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r5, #120, 14 @ 0x1e00000 │ │ │ │ + movteq fp, #26208 @ 0x6660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6368 <__cxa_atexit@plt+0x7d43b8> │ │ │ │ - ldr r3, [pc, #44] @ 7e6370 <__cxa_atexit@plt+0x7d43c0> │ │ │ │ + bcc 7e6378 <__cxa_atexit@plt+0x7d43c8> │ │ │ │ + ldr r3, [pc, #44] @ 7e6380 <__cxa_atexit@plt+0x7d43d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e6374 <__cxa_atexit@plt+0x7d43c4> │ │ │ │ + ldr r3, [pc, #32] @ 7e6384 <__cxa_atexit@plt+0x7d43d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e6378 <__cxa_atexit@plt+0x7d43c8> │ │ │ │ + ldr r7, [pc, #20] @ 7e6388 <__cxa_atexit@plt+0x7d43d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 16 @ 0xf80000 │ │ │ │ - cmneq r5, #184, 26 @ 0x2e00 │ │ │ │ - cmneq r5, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r5, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r5, #168, 26 @ 0x2a00 │ │ │ │ + cmneq r5, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e63c8 <__cxa_atexit@plt+0x7d4418> │ │ │ │ - ldr r3, [pc, #56] @ 7e63d0 <__cxa_atexit@plt+0x7d4420> │ │ │ │ + bcc 7e63d8 <__cxa_atexit@plt+0x7d4428> │ │ │ │ + ldr r3, [pc, #56] @ 7e63e0 <__cxa_atexit@plt+0x7d4430> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7e63d4 <__cxa_atexit@plt+0x7d4424> │ │ │ │ + ldr r2, [pc, #52] @ 7e63e4 <__cxa_atexit@plt+0x7d4434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e63c0 <__cxa_atexit@plt+0x7d4410> │ │ │ │ - b 7e63e0 <__cxa_atexit@plt+0x7d4430> │ │ │ │ + beq 7e63d0 <__cxa_atexit@plt+0x7d4420> │ │ │ │ + b 7e63f0 <__cxa_atexit@plt+0x7d4440> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r5, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq r5, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e6400 <__cxa_atexit@plt+0x7d4450> │ │ │ │ + ldr r0, [pc, #20] @ 7e6410 <__cxa_atexit@plt+0x7d4460> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6438 <__cxa_atexit@plt+0x7d4488> │ │ │ │ + bhi 7e6448 <__cxa_atexit@plt+0x7d4498> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e6444 <__cxa_atexit@plt+0x7d4494> │ │ │ │ + ldr r2, [pc, #28] @ 7e6454 <__cxa_atexit@plt+0x7d44a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ - movteq ip, #24896 @ 0x6140 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ + movteq ip, #24880 @ 0x6130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6480 <__cxa_atexit@plt+0x7d44d0> │ │ │ │ - ldr r3, [pc, #32] @ 7e6488 <__cxa_atexit@plt+0x7d44d8> │ │ │ │ + bcc 7e6490 <__cxa_atexit@plt+0x7d44e0> │ │ │ │ + ldr r3, [pc, #32] @ 7e6498 <__cxa_atexit@plt+0x7d44e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e648c <__cxa_atexit@plt+0x7d44dc> │ │ │ │ + ldr r7, [pc, #16] @ 7e649c <__cxa_atexit@plt+0x7d44ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #212, 14 @ 0x3500000 │ │ │ │ - cmneq r5, #168, 12 @ 0xa800000 │ │ │ │ - movteq ip, #24836 @ 0x6104 │ │ │ │ + cmneq r5, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r5, #152, 12 @ 0x9800000 │ │ │ │ + movteq ip, #24820 @ 0x60f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e650c <__cxa_atexit@plt+0x7d455c> │ │ │ │ + bcc 7e651c <__cxa_atexit@plt+0x7d456c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6504 <__cxa_atexit@plt+0x7d4554> │ │ │ │ - ldr r3, [pc, #84] @ 7e6514 <__cxa_atexit@plt+0x7d4564> │ │ │ │ + bhi 7e6514 <__cxa_atexit@plt+0x7d4564> │ │ │ │ + ldr r3, [pc, #84] @ 7e6524 <__cxa_atexit@plt+0x7d4574> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e6518 <__cxa_atexit@plt+0x7d4568> │ │ │ │ + ldr r2, [pc, #72] @ 7e6528 <__cxa_atexit@plt+0x7d4578> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 7e651c <__cxa_atexit@plt+0x7d456c> │ │ │ │ + ldr r3, [pc, #64] @ 7e652c <__cxa_atexit@plt+0x7d457c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7e6520 <__cxa_atexit@plt+0x7d4570> │ │ │ │ + ldr r3, [pc, #56] @ 7e6530 <__cxa_atexit@plt+0x7d4580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e6524 <__cxa_atexit@plt+0x7d4574> │ │ │ │ + ldr r8, [pc, #36] @ 7e6534 <__cxa_atexit@plt+0x7d4584> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #136, 14 @ 0x2200000 │ │ │ │ - cmneq r5, #64, 24 @ 0x4000 │ │ │ │ - cmneq r5, #136, 18 @ 0x220000 │ │ │ │ - movteq fp, #25396 @ 0x6334 │ │ │ │ + cmneq r5, #120, 14 @ 0x1e00000 │ │ │ │ + cmneq r5, #48, 24 @ 0x3000 │ │ │ │ + cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ + movteq fp, #25380 @ 0x6324 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6560 <__cxa_atexit@plt+0x7d45b0> │ │ │ │ - ldr r3, [pc, #32] @ 7e6568 <__cxa_atexit@plt+0x7d45b8> │ │ │ │ + bcc 7e6570 <__cxa_atexit@plt+0x7d45c0> │ │ │ │ + ldr r3, [pc, #32] @ 7e6578 <__cxa_atexit@plt+0x7d45c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e656c <__cxa_atexit@plt+0x7d45bc> │ │ │ │ + ldr r7, [pc, #16] @ 7e657c <__cxa_atexit@plt+0x7d45cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 12 @ 0xf400000 │ │ │ │ - cmneq r5, #60, 10 @ 0xf000000 │ │ │ │ - movteq fp, #25336 @ 0x62f8 │ │ │ │ + cmneq r5, #228, 12 @ 0xe400000 │ │ │ │ + cmneq r5, #44, 10 @ 0xb000000 │ │ │ │ + movteq fp, #25320 @ 0x62e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e65d4 <__cxa_atexit@plt+0x7d4624> │ │ │ │ + bcc 7e65e4 <__cxa_atexit@plt+0x7d4634> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e65cc <__cxa_atexit@plt+0x7d461c> │ │ │ │ - ldr r3, [pc, #60] @ 7e65dc <__cxa_atexit@plt+0x7d462c> │ │ │ │ + bhi 7e65dc <__cxa_atexit@plt+0x7d462c> │ │ │ │ + ldr r3, [pc, #60] @ 7e65ec <__cxa_atexit@plt+0x7d463c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7e65e0 <__cxa_atexit@plt+0x7d4630> │ │ │ │ + ldr r3, [pc, #44] @ 7e65f0 <__cxa_atexit@plt+0x7d4640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e65e4 <__cxa_atexit@plt+0x7d4634> │ │ │ │ + ldr r7, [pc, #28] @ 7e65f4 <__cxa_atexit@plt+0x7d4644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r5, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r5, #140, 18 @ 0x230000 │ │ │ │ - movteq ip, #24908 @ 0x614c │ │ │ │ + cmneq r5, #124, 18 @ 0x1f0000 │ │ │ │ + movteq ip, #24892 @ 0x613c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6638 <__cxa_atexit@plt+0x7d4688> │ │ │ │ - ldr r3, [pc, #56] @ 7e6640 <__cxa_atexit@plt+0x7d4690> │ │ │ │ + bcc 7e6648 <__cxa_atexit@plt+0x7d4698> │ │ │ │ + ldr r3, [pc, #56] @ 7e6650 <__cxa_atexit@plt+0x7d46a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7e6644 <__cxa_atexit@plt+0x7d4694> │ │ │ │ + ldr r2, [pc, #52] @ 7e6654 <__cxa_atexit@plt+0x7d46a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e6630 <__cxa_atexit@plt+0x7d4680> │ │ │ │ - b 7e6654 <__cxa_atexit@plt+0x7d46a4> │ │ │ │ + beq 7e6640 <__cxa_atexit@plt+0x7d4690> │ │ │ │ + b 7e6664 <__cxa_atexit@plt+0x7d46b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #44, 12 @ 0x2c00000 │ │ │ │ - movteq ip, #24812 @ 0x60ec │ │ │ │ + cmneq r5, #28, 12 @ 0x1c00000 │ │ │ │ + movteq ip, #24796 @ 0x60dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e66a8 <__cxa_atexit@plt+0x7d46f8> │ │ │ │ + bhi 7e66b8 <__cxa_atexit@plt+0x7d4708> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #68] @ 7e66b4 <__cxa_atexit@plt+0x7d4704> │ │ │ │ + ldr r2, [pc, #68] @ 7e66c4 <__cxa_atexit@plt+0x7d4714> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 7e66b8 <__cxa_atexit@plt+0x7d4708> │ │ │ │ + ldr r1, [pc, #64] @ 7e66c8 <__cxa_atexit@plt+0x7d4718> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 7e66bc <__cxa_atexit@plt+0x7d470c> │ │ │ │ + ldr r0, [pc, #60] @ 7e66cc <__cxa_atexit@plt+0x7d471c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 7e66c0 <__cxa_atexit@plt+0x7d4710> │ │ │ │ + ldr r7, [pc, #28] @ 7e66d0 <__cxa_atexit@plt+0x7d4720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r5, #172, 16 @ 0xac0000 │ │ │ │ + cmneq r5, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6730 <__cxa_atexit@plt+0x7d4780> │ │ │ │ + bhi 7e6740 <__cxa_atexit@plt+0x7d4790> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #84] @ 7e673c <__cxa_atexit@plt+0x7d478c> │ │ │ │ + ldr r2, [pc, #84] @ 7e674c <__cxa_atexit@plt+0x7d479c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 7e6740 <__cxa_atexit@plt+0x7d4790> │ │ │ │ + ldr r1, [pc, #76] @ 7e6750 <__cxa_atexit@plt+0x7d47a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #68] @ 7e6744 <__cxa_atexit@plt+0x7d4794> │ │ │ │ + ldr r0, [pc, #68] @ 7e6754 <__cxa_atexit@plt+0x7d47a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #60] @ 7e6748 <__cxa_atexit@plt+0x7d4798> │ │ │ │ + ldr r2, [pc, #60] @ 7e6758 <__cxa_atexit@plt+0x7d47a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - msreq SPSR_sc, #88, 30 @ 0x160 │ │ │ │ - cmneq r5, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r5, #56, 2 │ │ │ │ - cmneq r5, #48, 2 │ │ │ │ - movteq ip, #24616 @ 0x6028 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + msreq SPSR_sc, #72, 30 @ 0x120 │ │ │ │ + cmneq r5, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r5, #40, 2 │ │ │ │ + cmneq r5, #32, 2 │ │ │ │ + movteq ip, #24600 @ 0x6018 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e67f8 <__cxa_atexit@plt+0x7d4848> │ │ │ │ + bcc 7e6808 <__cxa_atexit@plt+0x7d4858> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e67f0 <__cxa_atexit@plt+0x7d4840> │ │ │ │ - ldr r3, [pc, #132] @ 7e6800 <__cxa_atexit@plt+0x7d4850> │ │ │ │ + bhi 7e6800 <__cxa_atexit@plt+0x7d4850> │ │ │ │ + ldr r3, [pc, #132] @ 7e6810 <__cxa_atexit@plt+0x7d4860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add sl, r7, #12 │ │ │ │ ldm sl, {r2, r8, sl} │ │ │ │ ldr r1, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr lr, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #88] @ 7e6804 <__cxa_atexit@plt+0x7d4854> │ │ │ │ + ldr r2, [pc, #88] @ 7e6814 <__cxa_atexit@plt+0x7d4864> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #84] @ 7e6808 <__cxa_atexit@plt+0x7d4858> │ │ │ │ + ldr r3, [pc, #84] @ 7e6818 <__cxa_atexit@plt+0x7d4868> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #60] @ 7e680c <__cxa_atexit@plt+0x7d485c> │ │ │ │ + ldr r2, [pc, #60] @ 7e681c <__cxa_atexit@plt+0x7d486c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7e6810 <__cxa_atexit@plt+0x7d4860> │ │ │ │ + ldr r7, [pc, #36] @ 7e6820 <__cxa_atexit@plt+0x7d4870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq r5, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmneq r5, #112, 8 @ 0x70000000 │ │ │ │ - msreq SPSR_sc, #212, 28 @ 0xd40 │ │ │ │ - movteq fp, #28352 @ 0x6ec0 │ │ │ │ + cmneq r5, #96, 8 @ 0x60000000 │ │ │ │ + msreq SPSR_sc, #196, 28 @ 0xc40 │ │ │ │ + movteq fp, #28336 @ 0x6eb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e684c <__cxa_atexit@plt+0x7d489c> │ │ │ │ - ldr r3, [pc, #32] @ 7e6854 <__cxa_atexit@plt+0x7d48a4> │ │ │ │ + bcc 7e685c <__cxa_atexit@plt+0x7d48ac> │ │ │ │ + ldr r3, [pc, #32] @ 7e6864 <__cxa_atexit@plt+0x7d48b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e6858 <__cxa_atexit@plt+0x7d48a8> │ │ │ │ + ldr r7, [pc, #16] @ 7e6868 <__cxa_atexit@plt+0x7d48b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #8, 8 @ 0x8000000 │ │ │ │ - cmneq r5, #92, 16 @ 0x5c0000 │ │ │ │ - movteq fp, #28456 @ 0x6f28 │ │ │ │ + cmneq r5, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r5, #76, 16 @ 0x4c0000 │ │ │ │ + movteq fp, #28440 @ 0x6f18 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6908 <__cxa_atexit@plt+0x7d4958> │ │ │ │ + bcc 7e6918 <__cxa_atexit@plt+0x7d4968> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6900 <__cxa_atexit@plt+0x7d4950> │ │ │ │ - ldr r3, [pc, #132] @ 7e6910 <__cxa_atexit@plt+0x7d4960> │ │ │ │ + bhi 7e6910 <__cxa_atexit@plt+0x7d4960> │ │ │ │ + ldr r3, [pc, #132] @ 7e6920 <__cxa_atexit@plt+0x7d4970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #84] @ 7e6914 <__cxa_atexit@plt+0x7d4964> │ │ │ │ + ldr r7, [pc, #84] @ 7e6924 <__cxa_atexit@plt+0x7d4974> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [pc, #80] @ 7e6918 <__cxa_atexit@plt+0x7d4968> │ │ │ │ + ldr ip, [pc, #80] @ 7e6928 <__cxa_atexit@plt+0x7d4978> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 7e691c <__cxa_atexit@plt+0x7d496c> │ │ │ │ + ldr r7, [pc, #32] @ 7e692c <__cxa_atexit@plt+0x7d497c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r5, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq r5, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r5, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6970 <__cxa_atexit@plt+0x7d49c0> │ │ │ │ - ldr r3, [pc, #60] @ 7e6978 <__cxa_atexit@plt+0x7d49c8> │ │ │ │ + bcc 7e6980 <__cxa_atexit@plt+0x7d49d0> │ │ │ │ + ldr r3, [pc, #60] @ 7e6988 <__cxa_atexit@plt+0x7d49d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e697c <__cxa_atexit@plt+0x7d49cc> │ │ │ │ + ldr r2, [pc, #56] @ 7e698c <__cxa_atexit@plt+0x7d49dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e6968 <__cxa_atexit@plt+0x7d49b8> │ │ │ │ - b 7e6988 <__cxa_atexit@plt+0x7d49d8> │ │ │ │ + beq 7e6978 <__cxa_atexit@plt+0x7d49c8> │ │ │ │ + b 7e6998 <__cxa_atexit@plt+0x7d49e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #248, 4 @ 0x8000000f │ │ │ │ + cmneq r5, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e69a8 <__cxa_atexit@plt+0x7d49f8> │ │ │ │ + ldr r0, [pc, #20] @ 7e69b8 <__cxa_atexit@plt+0x7d4a08> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e69d8 <__cxa_atexit@plt+0x7d4a28> │ │ │ │ + ldr r0, [pc, #24] @ 7e69e8 <__cxa_atexit@plt+0x7d4a38> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6a1c <__cxa_atexit@plt+0x7d4a6c> │ │ │ │ + bhi 7e6a2c <__cxa_atexit@plt+0x7d4a7c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7e6a28 <__cxa_atexit@plt+0x7d4a78> │ │ │ │ + ldr r1, [pc, #36] @ 7e6a38 <__cxa_atexit@plt+0x7d4a88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #104, 28 @ 0x680 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6a58 <__cxa_atexit@plt+0x7d4aa8> │ │ │ │ - ldr r3, [pc, #24] @ 7e6a60 <__cxa_atexit@plt+0x7d4ab0> │ │ │ │ + bcc 7e6a68 <__cxa_atexit@plt+0x7d4ab8> │ │ │ │ + ldr r3, [pc, #24] @ 7e6a70 <__cxa_atexit@plt+0x7d4ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 2 @ 0x3d │ │ │ │ - movteq sl, #28024 @ 0x6d78 │ │ │ │ + cmneq r5, #228, 2 @ 0x39 │ │ │ │ + movteq sl, #28008 @ 0x6d68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6af0 <__cxa_atexit@plt+0x7d4b40> │ │ │ │ + bcc 7e6b00 <__cxa_atexit@plt+0x7d4b50> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6ae8 <__cxa_atexit@plt+0x7d4b38> │ │ │ │ - ldr lr, [pc, #100] @ 7e6af8 <__cxa_atexit@plt+0x7d4b48> │ │ │ │ + bhi 7e6af8 <__cxa_atexit@plt+0x7d4b48> │ │ │ │ + ldr lr, [pc, #100] @ 7e6b08 <__cxa_atexit@plt+0x7d4b58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e6afc <__cxa_atexit@plt+0x7d4b4c> │ │ │ │ + ldr r2, [pc, #96] @ 7e6b0c <__cxa_atexit@plt+0x7d4b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e6b00 <__cxa_atexit@plt+0x7d4b50> │ │ │ │ + ldr r3, [pc, #68] @ 7e6b10 <__cxa_atexit@plt+0x7d4b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e6b04 <__cxa_atexit@plt+0x7d4b54> │ │ │ │ + ldr r7, [pc, #32] @ 7e6b14 <__cxa_atexit@plt+0x7d4b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #160, 2 @ 0x28 │ │ │ │ + cmneq r5, #144, 2 @ 0x24 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r5, #108, 2 │ │ │ │ + cmneq r5, #92, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6b58 <__cxa_atexit@plt+0x7d4ba8> │ │ │ │ - ldr r3, [pc, #60] @ 7e6b60 <__cxa_atexit@plt+0x7d4bb0> │ │ │ │ + bcc 7e6b68 <__cxa_atexit@plt+0x7d4bb8> │ │ │ │ + ldr r3, [pc, #60] @ 7e6b70 <__cxa_atexit@plt+0x7d4bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e6b64 <__cxa_atexit@plt+0x7d4bb4> │ │ │ │ + ldr r2, [pc, #56] @ 7e6b74 <__cxa_atexit@plt+0x7d4bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e6b50 <__cxa_atexit@plt+0x7d4ba0> │ │ │ │ - b 7e6b70 <__cxa_atexit@plt+0x7d4bc0> │ │ │ │ + beq 7e6b60 <__cxa_atexit@plt+0x7d4bb0> │ │ │ │ + b 7e6b80 <__cxa_atexit@plt+0x7d4bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #16, 2 │ │ │ │ + cmneq r5, #0, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e6b90 <__cxa_atexit@plt+0x7d4be0> │ │ │ │ + ldr r0, [pc, #20] @ 7e6ba0 <__cxa_atexit@plt+0x7d4bf0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e6bc0 <__cxa_atexit@plt+0x7d4c10> │ │ │ │ + ldr r0, [pc, #24] @ 7e6bd0 <__cxa_atexit@plt+0x7d4c20> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6c04 <__cxa_atexit@plt+0x7d4c54> │ │ │ │ + bhi 7e6c14 <__cxa_atexit@plt+0x7d4c64> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7e6c10 <__cxa_atexit@plt+0x7d4c60> │ │ │ │ + ldr r1, [pc, #36] @ 7e6c20 <__cxa_atexit@plt+0x7d4c70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #132, 24 @ 0x8400 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6c40 <__cxa_atexit@plt+0x7d4c90> │ │ │ │ - ldr r3, [pc, #24] @ 7e6c48 <__cxa_atexit@plt+0x7d4c98> │ │ │ │ + bcc 7e6c50 <__cxa_atexit@plt+0x7d4ca0> │ │ │ │ + ldr r3, [pc, #24] @ 7e6c58 <__cxa_atexit@plt+0x7d4ca8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12 │ │ │ │ - movteq sl, #27536 @ 0x6b90 │ │ │ │ + cmneq r5, #252, 30 @ 0x3f0 │ │ │ │ + movteq sl, #27520 @ 0x6b80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6cd8 <__cxa_atexit@plt+0x7d4d28> │ │ │ │ + bcc 7e6ce8 <__cxa_atexit@plt+0x7d4d38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6cd0 <__cxa_atexit@plt+0x7d4d20> │ │ │ │ - ldr lr, [pc, #100] @ 7e6ce0 <__cxa_atexit@plt+0x7d4d30> │ │ │ │ + bhi 7e6ce0 <__cxa_atexit@plt+0x7d4d30> │ │ │ │ + ldr lr, [pc, #100] @ 7e6cf0 <__cxa_atexit@plt+0x7d4d40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e6ce4 <__cxa_atexit@plt+0x7d4d34> │ │ │ │ + ldr r2, [pc, #96] @ 7e6cf4 <__cxa_atexit@plt+0x7d4d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e6ce8 <__cxa_atexit@plt+0x7d4d38> │ │ │ │ + ldr r3, [pc, #68] @ 7e6cf8 <__cxa_atexit@plt+0x7d4d48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e6cec <__cxa_atexit@plt+0x7d4d3c> │ │ │ │ + ldr r7, [pc, #32] @ 7e6cfc <__cxa_atexit@plt+0x7d4d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #184, 30 @ 0x2e0 │ │ │ │ + cmneq r5, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r5, #132, 30 @ 0x210 │ │ │ │ - movteq fp, #27256 @ 0x6a78 │ │ │ │ + cmneq r5, #116, 30 @ 0x1d0 │ │ │ │ + movteq fp, #27240 @ 0x6a68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6d2c <__cxa_atexit@plt+0x7d4d7c> │ │ │ │ - ldr r3, [pc, #36] @ 7e6d34 <__cxa_atexit@plt+0x7d4d84> │ │ │ │ + bcc 7e6d3c <__cxa_atexit@plt+0x7d4d8c> │ │ │ │ + ldr r3, [pc, #36] @ 7e6d44 <__cxa_atexit@plt+0x7d4d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7e6d38 <__cxa_atexit@plt+0x7d4d88> │ │ │ │ + ldr r7, [pc, #16] @ 7e6d48 <__cxa_atexit@plt+0x7d4d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 30 @ 0xb0 │ │ │ │ - msreq SPSR_sc, #156, 18 @ 0x270000 │ │ │ │ + cmneq r5, #28, 30 @ 0x70 │ │ │ │ + msreq SPSR_sc, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6d8c <__cxa_atexit@plt+0x7d4ddc> │ │ │ │ - ldr r3, [pc, #60] @ 7e6d94 <__cxa_atexit@plt+0x7d4de4> │ │ │ │ + bcc 7e6d9c <__cxa_atexit@plt+0x7d4dec> │ │ │ │ + ldr r3, [pc, #60] @ 7e6da4 <__cxa_atexit@plt+0x7d4df4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e6d98 <__cxa_atexit@plt+0x7d4de8> │ │ │ │ + ldr r2, [pc, #56] @ 7e6da8 <__cxa_atexit@plt+0x7d4df8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e6d84 <__cxa_atexit@plt+0x7d4dd4> │ │ │ │ - b 7e6da4 <__cxa_atexit@plt+0x7d4df4> │ │ │ │ + beq 7e6d94 <__cxa_atexit@plt+0x7d4de4> │ │ │ │ + b 7e6db4 <__cxa_atexit@plt+0x7d4e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #220, 28 @ 0xdc0 │ │ │ │ + cmneq r5, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e6dc4 <__cxa_atexit@plt+0x7d4e14> │ │ │ │ + ldr r0, [pc, #20] @ 7e6dd4 <__cxa_atexit@plt+0x7d4e24> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e6df4 <__cxa_atexit@plt+0x7d4e44> │ │ │ │ + ldr r0, [pc, #24] @ 7e6e04 <__cxa_atexit@plt+0x7d4e54> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6e38 <__cxa_atexit@plt+0x7d4e88> │ │ │ │ + bhi 7e6e48 <__cxa_atexit@plt+0x7d4e98> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7e6e44 <__cxa_atexit@plt+0x7d4e94> │ │ │ │ + ldr r1, [pc, #36] @ 7e6e54 <__cxa_atexit@plt+0x7d4ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #80, 20 @ 0x50000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6e74 <__cxa_atexit@plt+0x7d4ec4> │ │ │ │ - ldr r3, [pc, #24] @ 7e6e7c <__cxa_atexit@plt+0x7d4ecc> │ │ │ │ + bcc 7e6e84 <__cxa_atexit@plt+0x7d4ed4> │ │ │ │ + ldr r3, [pc, #24] @ 7e6e8c <__cxa_atexit@plt+0x7d4edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 26 @ 0x3600 │ │ │ │ - movteq sl, #26972 @ 0x695c │ │ │ │ + cmneq r5, #200, 26 @ 0x3200 │ │ │ │ + movteq sl, #26956 @ 0x694c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6f0c <__cxa_atexit@plt+0x7d4f5c> │ │ │ │ + bcc 7e6f1c <__cxa_atexit@plt+0x7d4f6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e6f04 <__cxa_atexit@plt+0x7d4f54> │ │ │ │ - ldr lr, [pc, #100] @ 7e6f14 <__cxa_atexit@plt+0x7d4f64> │ │ │ │ + bhi 7e6f14 <__cxa_atexit@plt+0x7d4f64> │ │ │ │ + ldr lr, [pc, #100] @ 7e6f24 <__cxa_atexit@plt+0x7d4f74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e6f18 <__cxa_atexit@plt+0x7d4f68> │ │ │ │ + ldr r2, [pc, #96] @ 7e6f28 <__cxa_atexit@plt+0x7d4f78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e6f1c <__cxa_atexit@plt+0x7d4f6c> │ │ │ │ + ldr r3, [pc, #68] @ 7e6f2c <__cxa_atexit@plt+0x7d4f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e6f20 <__cxa_atexit@plt+0x7d4f70> │ │ │ │ + ldr r7, [pc, #32] @ 7e6f30 <__cxa_atexit@plt+0x7d4f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #132, 26 @ 0x2100 │ │ │ │ + cmneq r5, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r5, #80, 26 @ 0x1400 │ │ │ │ - movteq fp, #26692 @ 0x6844 │ │ │ │ + cmneq r5, #64, 26 @ 0x1000 │ │ │ │ + movteq fp, #26676 @ 0x6834 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e6f60 <__cxa_atexit@plt+0x7d4fb0> │ │ │ │ - ldr r3, [pc, #36] @ 7e6f68 <__cxa_atexit@plt+0x7d4fb8> │ │ │ │ + bcc 7e6f70 <__cxa_atexit@plt+0x7d4fc0> │ │ │ │ + ldr r3, [pc, #36] @ 7e6f78 <__cxa_atexit@plt+0x7d4fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7e6f6c <__cxa_atexit@plt+0x7d4fbc> │ │ │ │ + ldr r7, [pc, #16] @ 7e6f7c <__cxa_atexit@plt+0x7d4fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 24 @ 0xf800 │ │ │ │ - msreq SPSR_sc, #104, 14 @ 0x1a00000 │ │ │ │ - movteq fp, #26700 @ 0x684c │ │ │ │ + cmneq r5, #232, 24 @ 0xe800 │ │ │ │ + msreq SPSR_sc, #88, 14 @ 0x1600000 │ │ │ │ + movteq fp, #26684 @ 0x683c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7038 <__cxa_atexit@plt+0x7d5088> │ │ │ │ + bcc 7e7048 <__cxa_atexit@plt+0x7d5098> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7030 <__cxa_atexit@plt+0x7d5080> │ │ │ │ + bhi 7e7040 <__cxa_atexit@plt+0x7d5090> │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r7, #39] @ 0x27 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add lr, r7, #15 │ │ │ │ ldm lr, {r0, r2, ip, lr} │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #116] @ 7e7040 <__cxa_atexit@plt+0x7d5090> │ │ │ │ + ldr fp, [pc, #116] @ 7e7050 <__cxa_atexit@plt+0x7d50a0> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r8, [r5, #44] @ 0x2c │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #88] @ 7e7044 <__cxa_atexit@plt+0x7d5094> │ │ │ │ + ldr r0, [pc, #88] @ 7e7054 <__cxa_atexit@plt+0x7d50a4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #84] @ 7e7048 <__cxa_atexit@plt+0x7d5098> │ │ │ │ + ldr r1, [pc, #84] @ 7e7058 <__cxa_atexit@plt+0x7d50a8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ add r3, r5, #20 │ │ │ │ stm r3, {r2, ip, lr} │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 7e704c <__cxa_atexit@plt+0x7d509c> │ │ │ │ + ldr r7, [pc, #36] @ 7e705c <__cxa_atexit@plt+0x7d50ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ @ instruction: 0xfffff254 │ │ │ │ - cmneq r5, #100, 26 @ 0x1900 │ │ │ │ - movteq fp, #26460 @ 0x675c │ │ │ │ + cmneq r5, #84, 26 @ 0x1500 │ │ │ │ + movteq fp, #26444 @ 0x674c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7e70d0 <__cxa_atexit@plt+0x7d5120> │ │ │ │ + bne 7e70e0 <__cxa_atexit@plt+0x7d5130> │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e712c <__cxa_atexit@plt+0x7d517c> │ │ │ │ + bhi 7e713c <__cxa_atexit@plt+0x7d518c> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr lr, [pc, #200] @ 7e7158 <__cxa_atexit@plt+0x7d51a8> │ │ │ │ + ldr lr, [pc, #200] @ 7e7168 <__cxa_atexit@plt+0x7d51b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #196] @ 7e715c <__cxa_atexit@plt+0x7d51ac> │ │ │ │ + ldr r9, [pc, #196] @ 7e716c <__cxa_atexit@plt+0x7d51bc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub sl, r6, #28 │ │ │ │ stm sl, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [pc, #176] @ 7e7160 <__cxa_atexit@plt+0x7d51b0> │ │ │ │ + ldr r0, [pc, #176] @ 7e7170 <__cxa_atexit@plt+0x7d51c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #36]! @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-36]! @ 0xffffffdc │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7138 <__cxa_atexit@plt+0x7d5188> │ │ │ │ + bhi 7e7148 <__cxa_atexit@plt+0x7d5198> │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #92] @ 7e7144 <__cxa_atexit@plt+0x7d5194> │ │ │ │ + ldr r2, [pc, #92] @ 7e7154 <__cxa_atexit@plt+0x7d51a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 7e7148 <__cxa_atexit@plt+0x7d5198> │ │ │ │ + ldr r1, [pc, #88] @ 7e7158 <__cxa_atexit@plt+0x7d51a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #80] @ 7e714c <__cxa_atexit@plt+0x7d519c> │ │ │ │ + ldr r3, [pc, #80] @ 7e715c <__cxa_atexit@plt+0x7d51ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #52] @ 7e7150 <__cxa_atexit@plt+0x7d51a0> │ │ │ │ + ldr r3, [pc, #52] @ 7e7160 <__cxa_atexit@plt+0x7d51b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #44] @ 7e7154 <__cxa_atexit@plt+0x7d51a4> │ │ │ │ + ldr r8, [pc, #44] @ 7e7164 <__cxa_atexit@plt+0x7d51b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff23c │ │ │ │ - cmneq r5, #76, 24 @ 0x4c00 │ │ │ │ - cmneq r5, #72, 22 @ 0x12000 │ │ │ │ - cmneq r5, #124, 24 @ 0x7c00 │ │ │ │ + cmneq r5, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r5, #56, 22 @ 0xe000 │ │ │ │ + cmneq r5, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r5, #180, 22 @ 0x2d000 │ │ │ │ - movteq fp, #26164 @ 0x6634 │ │ │ │ + cmneq r5, #164, 22 @ 0x29000 │ │ │ │ + movteq fp, #26148 @ 0x6624 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 7e71ec <__cxa_atexit@plt+0x7d523c> │ │ │ │ + bne 7e71fc <__cxa_atexit@plt+0x7d524c> │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7e7274 <__cxa_atexit@plt+0x7d52c4> │ │ │ │ - ldr r0, [pc, #244] @ 7e7298 <__cxa_atexit@plt+0x7d52e8> │ │ │ │ + bhi 7e7284 <__cxa_atexit@plt+0x7d52d4> │ │ │ │ + ldr r0, [pc, #244] @ 7e72a8 <__cxa_atexit@plt+0x7d52f8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #240] @ 7e729c <__cxa_atexit@plt+0x7d52ec> │ │ │ │ + ldr r2, [pc, #240] @ 7e72ac <__cxa_atexit@plt+0x7d52fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #212] @ 7e72a0 <__cxa_atexit@plt+0x7d52f0> │ │ │ │ + ldr r3, [pc, #212] @ 7e72b0 <__cxa_atexit@plt+0x7d5300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7e7280 <__cxa_atexit@plt+0x7d52d0> │ │ │ │ + bhi 7e7290 <__cxa_atexit@plt+0x7d52e0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr ip, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r9, [r6, #-12] │ │ │ │ @@ -2053278,245 +2053282,245 @@ │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ sub r0, r6, #48 @ 0x30 │ │ │ │ stm r0, {r3, ip, lr} │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ - ldr r3, [pc, #76] @ 7e728c <__cxa_atexit@plt+0x7d52dc> │ │ │ │ + ldr r3, [pc, #76] @ 7e729c <__cxa_atexit@plt+0x7d52ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #64] @ 7e7290 <__cxa_atexit@plt+0x7d52e0> │ │ │ │ + ldr r2, [pc, #64] @ 7e72a0 <__cxa_atexit@plt+0x7d52f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-64]! @ 0xffffffc0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #48] @ 7e7294 <__cxa_atexit@plt+0x7d52e4> │ │ │ │ + ldr r2, [pc, #48] @ 7e72a4 <__cxa_atexit@plt+0x7d52f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #36, 20 @ 0x24000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - cmneq r5, #152, 20 @ 0x98000 │ │ │ │ - movteq sl, #27036 @ 0x699c │ │ │ │ + cmneq r5, #136, 20 @ 0x88000 │ │ │ │ + movteq sl, #27020 @ 0x698c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e72dc <__cxa_atexit@plt+0x7d532c> │ │ │ │ - ldr r3, [pc, #32] @ 7e72e4 <__cxa_atexit@plt+0x7d5334> │ │ │ │ + bcc 7e72ec <__cxa_atexit@plt+0x7d533c> │ │ │ │ + ldr r3, [pc, #32] @ 7e72f4 <__cxa_atexit@plt+0x7d5344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e72e8 <__cxa_atexit@plt+0x7d5338> │ │ │ │ + ldr r7, [pc, #16] @ 7e72f8 <__cxa_atexit@plt+0x7d5348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ - cmneq r5, #32, 4 │ │ │ │ + cmneq r5, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq r5, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7318 <__cxa_atexit@plt+0x7d5368> │ │ │ │ - ldr r3, [pc, #24] @ 7e7320 <__cxa_atexit@plt+0x7d5370> │ │ │ │ + bcc 7e7328 <__cxa_atexit@plt+0x7d5378> │ │ │ │ + ldr r3, [pc, #24] @ 7e7330 <__cxa_atexit@plt+0x7d5380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 18 @ 0xd0000 │ │ │ │ - movteq sl, #26920 @ 0x6928 │ │ │ │ + cmneq r5, #36, 18 @ 0x90000 │ │ │ │ + movteq sl, #26904 @ 0x6918 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e73a0 <__cxa_atexit@plt+0x7d53f0> │ │ │ │ + bcc 7e73b0 <__cxa_atexit@plt+0x7d5400> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7398 <__cxa_atexit@plt+0x7d53e8> │ │ │ │ - ldr r3, [pc, #84] @ 7e73a8 <__cxa_atexit@plt+0x7d53f8> │ │ │ │ + bhi 7e73a8 <__cxa_atexit@plt+0x7d53f8> │ │ │ │ + ldr r3, [pc, #84] @ 7e73b8 <__cxa_atexit@plt+0x7d5408> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e73ac <__cxa_atexit@plt+0x7d53fc> │ │ │ │ + ldr r2, [pc, #80] @ 7e73bc <__cxa_atexit@plt+0x7d540c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e73b0 <__cxa_atexit@plt+0x7d5400> │ │ │ │ + ldr r1, [pc, #60] @ 7e73c0 <__cxa_atexit@plt+0x7d5410> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e73b4 <__cxa_atexit@plt+0x7d5404> │ │ │ │ + ldr r7, [pc, #32] @ 7e73c4 <__cxa_atexit@plt+0x7d5414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #224, 16 @ 0xe00000 │ │ │ │ + cmneq r5, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #188, 16 @ 0xbc0000 │ │ │ │ - movteq fp, #25624 @ 0x6418 │ │ │ │ + cmneq r5, #172, 16 @ 0xac0000 │ │ │ │ + movteq fp, #25608 @ 0x6408 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7480 <__cxa_atexit@plt+0x7d54d0> │ │ │ │ + bcc 7e7490 <__cxa_atexit@plt+0x7d54e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7478 <__cxa_atexit@plt+0x7d54c8> │ │ │ │ + bhi 7e7488 <__cxa_atexit@plt+0x7d54d8> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r1, r2, r3, lr} │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr lr, [pc, #108] @ 7e7488 <__cxa_atexit@plt+0x7d54d8> │ │ │ │ + ldr lr, [pc, #108] @ 7e7498 <__cxa_atexit@plt+0x7d54e8> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 7e748c <__cxa_atexit@plt+0x7d54dc> │ │ │ │ + ldr r1, [pc, #92] @ 7e749c <__cxa_atexit@plt+0x7d54ec> │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r6, #56 @ 0x38 │ │ │ │ stm r2, {r1, r8, fp, ip} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #64] @ 7e7490 <__cxa_atexit@plt+0x7d54e0> │ │ │ │ + ldr r0, [pc, #64] @ 7e74a0 <__cxa_atexit@plt+0x7d54f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - cmneq r5, #20, 16 @ 0x140000 │ │ │ │ - movteq sl, #24940 @ 0x616c │ │ │ │ + cmneq r5, #4, 16 @ 0x40000 │ │ │ │ + movteq sl, #24924 @ 0x615c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e74cc <__cxa_atexit@plt+0x7d551c> │ │ │ │ - ldr r3, [pc, #32] @ 7e74d4 <__cxa_atexit@plt+0x7d5524> │ │ │ │ + bcc 7e74dc <__cxa_atexit@plt+0x7d552c> │ │ │ │ + ldr r3, [pc, #32] @ 7e74e4 <__cxa_atexit@plt+0x7d5534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e74d8 <__cxa_atexit@plt+0x7d5528> │ │ │ │ + ldr r7, [pc, #16] @ 7e74e8 <__cxa_atexit@plt+0x7d5538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #136, 14 @ 0x2200000 │ │ │ │ - cmneq r5, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r5, #120, 14 @ 0x1e00000 │ │ │ │ + cmneq r5, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7508 <__cxa_atexit@plt+0x7d5558> │ │ │ │ - ldr r3, [pc, #24] @ 7e7510 <__cxa_atexit@plt+0x7d5560> │ │ │ │ + bcc 7e7518 <__cxa_atexit@plt+0x7d5568> │ │ │ │ + ldr r3, [pc, #24] @ 7e7520 <__cxa_atexit@plt+0x7d5570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #68, 14 @ 0x1100000 │ │ │ │ - movteq sl, #24824 @ 0x60f8 │ │ │ │ + cmneq r5, #52, 14 @ 0xd00000 │ │ │ │ + movteq sl, #24808 @ 0x60e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7590 <__cxa_atexit@plt+0x7d55e0> │ │ │ │ + bcc 7e75a0 <__cxa_atexit@plt+0x7d55f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7588 <__cxa_atexit@plt+0x7d55d8> │ │ │ │ - ldr r3, [pc, #84] @ 7e7598 <__cxa_atexit@plt+0x7d55e8> │ │ │ │ + bhi 7e7598 <__cxa_atexit@plt+0x7d55e8> │ │ │ │ + ldr r3, [pc, #84] @ 7e75a8 <__cxa_atexit@plt+0x7d55f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e759c <__cxa_atexit@plt+0x7d55ec> │ │ │ │ + ldr r2, [pc, #80] @ 7e75ac <__cxa_atexit@plt+0x7d55fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e75a0 <__cxa_atexit@plt+0x7d55f0> │ │ │ │ + ldr r1, [pc, #60] @ 7e75b0 <__cxa_atexit@plt+0x7d5600> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e75a4 <__cxa_atexit@plt+0x7d55f4> │ │ │ │ + ldr r7, [pc, #32] @ 7e75b4 <__cxa_atexit@plt+0x7d5604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #240, 12 @ 0xf000000 │ │ │ │ + cmneq r5, #224, 12 @ 0xe000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #204, 12 @ 0xcc00000 │ │ │ │ - movteq fp, #25148 @ 0x623c │ │ │ │ + cmneq r5, #188, 12 @ 0xbc00000 │ │ │ │ + movteq fp, #25132 @ 0x622c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7668 <__cxa_atexit@plt+0x7d56b8> │ │ │ │ + bcc 7e7678 <__cxa_atexit@plt+0x7d56c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7660 <__cxa_atexit@plt+0x7d56b0> │ │ │ │ - ldr r2, [pc, #152] @ 7e7670 <__cxa_atexit@plt+0x7d56c0> │ │ │ │ + bhi 7e7670 <__cxa_atexit@plt+0x7d56c0> │ │ │ │ + ldr r2, [pc, #152] @ 7e7680 <__cxa_atexit@plt+0x7d56d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #16] │ │ │ │ add ip, r7, #20 │ │ │ │ @@ -2053524,1873 +2053528,1873 @@ │ │ │ │ add lr, r7, #36 @ 0x24 │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r0, [pc, #92] @ 7e7674 <__cxa_atexit@plt+0x7d56c4> │ │ │ │ + ldr r0, [pc, #92] @ 7e7684 <__cxa_atexit@plt+0x7d56d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r3, r9, sl, ip} │ │ │ │ - ldr r3, [pc, #64] @ 7e7678 <__cxa_atexit@plt+0x7d56c8> │ │ │ │ + ldr r3, [pc, #64] @ 7e7688 <__cxa_atexit@plt+0x7d56d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 7e767c <__cxa_atexit@plt+0x7d56cc> │ │ │ │ + ldr r2, [pc, #44] @ 7e768c <__cxa_atexit@plt+0x7d56dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r5, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - cmneq r5, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq r5, #28, 12 @ 0x1c00000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - movteq sl, #25052 @ 0x61dc │ │ │ │ + movteq sl, #25036 @ 0x61cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e76c0 <__cxa_atexit@plt+0x7d5710> │ │ │ │ - ldr r3, [pc, #40] @ 7e76c8 <__cxa_atexit@plt+0x7d5718> │ │ │ │ + bcc 7e76d0 <__cxa_atexit@plt+0x7d5720> │ │ │ │ + ldr r3, [pc, #40] @ 7e76d8 <__cxa_atexit@plt+0x7d5728> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 7e76cc <__cxa_atexit@plt+0x7d571c> │ │ │ │ + ldr r2, [pc, #36] @ 7e76dc <__cxa_atexit@plt+0x7d572c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #20] @ 7e76d0 <__cxa_atexit@plt+0x7d5720> │ │ │ │ + ldr r7, [pc, #20] @ 7e76e0 <__cxa_atexit@plt+0x7d5730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r5, #148, 10 @ 0x25000000 │ │ │ │ - cmneq r5, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r5, #132, 10 @ 0x21000000 │ │ │ │ + cmneq r5, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ - ldr r3, [pc, #28] @ 7e7704 <__cxa_atexit@plt+0x7d5754> │ │ │ │ + ldr r3, [pc, #28] @ 7e7714 <__cxa_atexit@plt+0x7d5764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #24] @ 7e7708 <__cxa_atexit@plt+0x7d5758> │ │ │ │ + ldr r2, [pc, #24] @ 7e7718 <__cxa_atexit@plt+0x7d5768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ add r7, r2, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 24 @ 0xc400 │ │ │ │ - cmneq r5, #188, 14 @ 0x2f00000 │ │ │ │ - movteq sl, #28284 @ 0x6e7c │ │ │ │ + cmneq r5, #180, 24 @ 0xb400 │ │ │ │ + cmneq r5, #172, 14 @ 0x2b00000 │ │ │ │ + movteq sl, #28268 @ 0x6e6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7744 <__cxa_atexit@plt+0x7d5794> │ │ │ │ - ldr r3, [pc, #32] @ 7e774c <__cxa_atexit@plt+0x7d579c> │ │ │ │ + bcc 7e7754 <__cxa_atexit@plt+0x7d57a4> │ │ │ │ + ldr r3, [pc, #32] @ 7e775c <__cxa_atexit@plt+0x7d57ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e7750 <__cxa_atexit@plt+0x7d57a0> │ │ │ │ + ldr r7, [pc, #16] @ 7e7760 <__cxa_atexit@plt+0x7d57b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16, 10 @ 0x4000000 │ │ │ │ - cmneq r5, #228, 6 @ 0x90000003 │ │ │ │ - movteq sl, #28224 @ 0x6e40 │ │ │ │ + cmneq r5, #0, 10 │ │ │ │ + cmneq r5, #212, 6 @ 0x50000003 │ │ │ │ + movteq sl, #28208 @ 0x6e30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e77d0 <__cxa_atexit@plt+0x7d5820> │ │ │ │ + bcc 7e77e0 <__cxa_atexit@plt+0x7d5830> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e77c8 <__cxa_atexit@plt+0x7d5818> │ │ │ │ - ldr r3, [pc, #84] @ 7e77d8 <__cxa_atexit@plt+0x7d5828> │ │ │ │ + bhi 7e77d8 <__cxa_atexit@plt+0x7d5828> │ │ │ │ + ldr r3, [pc, #84] @ 7e77e8 <__cxa_atexit@plt+0x7d5838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e77dc <__cxa_atexit@plt+0x7d582c> │ │ │ │ + ldr r2, [pc, #72] @ 7e77ec <__cxa_atexit@plt+0x7d583c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 7e77e0 <__cxa_atexit@plt+0x7d5830> │ │ │ │ + ldr r3, [pc, #64] @ 7e77f0 <__cxa_atexit@plt+0x7d5840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7e77e4 <__cxa_atexit@plt+0x7d5834> │ │ │ │ + ldr r3, [pc, #56] @ 7e77f4 <__cxa_atexit@plt+0x7d5844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e77e8 <__cxa_atexit@plt+0x7d5838> │ │ │ │ + ldr r8, [pc, #36] @ 7e77f8 <__cxa_atexit@plt+0x7d5848> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r5, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #196, 8 @ 0xc4000000 │ │ │ │ - cmneq r5, #124, 18 @ 0x1f0000 │ │ │ │ - cmneq r5, #196, 12 @ 0xc400000 │ │ │ │ - movteq sl, #24688 @ 0x6070 │ │ │ │ + cmneq r5, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq r5, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r5, #180, 12 @ 0xb400000 │ │ │ │ + movteq sl, #24672 @ 0x6060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7824 <__cxa_atexit@plt+0x7d5874> │ │ │ │ - ldr r3, [pc, #32] @ 7e782c <__cxa_atexit@plt+0x7d587c> │ │ │ │ + bcc 7e7834 <__cxa_atexit@plt+0x7d5884> │ │ │ │ + ldr r3, [pc, #32] @ 7e783c <__cxa_atexit@plt+0x7d588c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e7830 <__cxa_atexit@plt+0x7d5880> │ │ │ │ + ldr r7, [pc, #16] @ 7e7840 <__cxa_atexit@plt+0x7d5890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #48, 8 @ 0x30000000 │ │ │ │ - cmneq r5, #120, 4 @ 0x80000007 │ │ │ │ - movteq sl, #24628 @ 0x6034 │ │ │ │ + cmneq r5, #32, 8 @ 0x20000000 │ │ │ │ + cmneq r5, #104, 4 @ 0x80000006 │ │ │ │ + movteq sl, #24612 @ 0x6024 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7898 <__cxa_atexit@plt+0x7d58e8> │ │ │ │ + bcc 7e78a8 <__cxa_atexit@plt+0x7d58f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7890 <__cxa_atexit@plt+0x7d58e0> │ │ │ │ - ldr r3, [pc, #60] @ 7e78a0 <__cxa_atexit@plt+0x7d58f0> │ │ │ │ + bhi 7e78a0 <__cxa_atexit@plt+0x7d58f0> │ │ │ │ + ldr r3, [pc, #60] @ 7e78b0 <__cxa_atexit@plt+0x7d5900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7e78a4 <__cxa_atexit@plt+0x7d58f4> │ │ │ │ + ldr r3, [pc, #44] @ 7e78b4 <__cxa_atexit@plt+0x7d5904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e78a8 <__cxa_atexit@plt+0x7d58f8> │ │ │ │ + ldr r7, [pc, #28] @ 7e78b8 <__cxa_atexit@plt+0x7d5908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 6 @ 0x60000003 │ │ │ │ + cmneq r5, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r5, #200, 12 @ 0xc800000 │ │ │ │ - movteq sl, #28296 @ 0x6e88 │ │ │ │ + cmneq r5, #184, 12 @ 0xb800000 │ │ │ │ + movteq sl, #28280 @ 0x6e78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7900 <__cxa_atexit@plt+0x7d5950> │ │ │ │ - ldr r3, [pc, #60] @ 7e7908 <__cxa_atexit@plt+0x7d5958> │ │ │ │ + bcc 7e7910 <__cxa_atexit@plt+0x7d5960> │ │ │ │ + ldr r3, [pc, #60] @ 7e7918 <__cxa_atexit@plt+0x7d5968> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e790c <__cxa_atexit@plt+0x7d595c> │ │ │ │ + ldr r2, [pc, #56] @ 7e791c <__cxa_atexit@plt+0x7d596c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e78f8 <__cxa_atexit@plt+0x7d5948> │ │ │ │ - b 7e791c <__cxa_atexit@plt+0x7d596c> │ │ │ │ + beq 7e7908 <__cxa_atexit@plt+0x7d5958> │ │ │ │ + b 7e792c <__cxa_atexit@plt+0x7d597c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r5, #104, 6 @ 0xa0000001 │ │ │ │ - movteq sl, #28196 @ 0x6e24 │ │ │ │ + cmneq r5, #88, 6 @ 0x60000001 │ │ │ │ + movteq sl, #28180 @ 0x6e14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7e7938 <__cxa_atexit@plt+0x7d5988> │ │ │ │ + ldr r3, [pc, #20] @ 7e7948 <__cxa_atexit@plt+0x7d5998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 7e793c <__cxa_atexit@plt+0x7d598c> │ │ │ │ + ldr r7, [pc, #8] @ 7e794c <__cxa_atexit@plt+0x7d599c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r5, #100, 2 │ │ │ │ - movteq sl, #28148 @ 0x6df4 │ │ │ │ + cmneq r5, #84, 2 │ │ │ │ + movteq sl, #28132 @ 0x6de4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #48] @ 7e7984 <__cxa_atexit@plt+0x7d59d4> │ │ │ │ + ldr r0, [pc, #48] @ 7e7994 <__cxa_atexit@plt+0x7d59e4> │ │ │ │ add r0, pc, r0 │ │ │ │ and r7, r7, #3 │ │ │ │ - ldr r3, [pc, #40] @ 7e7988 <__cxa_atexit@plt+0x7d59d8> │ │ │ │ + ldr r3, [pc, #40] @ 7e7998 <__cxa_atexit@plt+0x7d59e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #36] @ 7e798c <__cxa_atexit@plt+0x7d59dc> │ │ │ │ + ldr r2, [pc, #36] @ 7e799c <__cxa_atexit@plt+0x7d59ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r0, [r5] │ │ │ │ add r7, r2, #3 │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r5, #228, 24 @ 0xe400 │ │ │ │ - cmneq r5, #224, 24 @ 0xe000 │ │ │ │ - movteq sl, #28068 @ 0x6da4 │ │ │ │ + cmneq r5, #212, 24 @ 0xd400 │ │ │ │ + cmneq r5, #208, 24 @ 0xd000 │ │ │ │ + movteq sl, #28052 @ 0x6d94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e79f4 <__cxa_atexit@plt+0x7d5a44> │ │ │ │ + bhi 7e7a04 <__cxa_atexit@plt+0x7d5a54> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e7a00 <__cxa_atexit@plt+0x7d5a50> │ │ │ │ + ldr r2, [pc, #72] @ 7e7a10 <__cxa_atexit@plt+0x7d5a60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 7e7a04 <__cxa_atexit@plt+0x7d5a54> │ │ │ │ + ldr r1, [pc, #68] @ 7e7a14 <__cxa_atexit@plt+0x7d5a64> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 7e7a08 <__cxa_atexit@plt+0x7d5a58> │ │ │ │ + ldr r0, [pc, #64] @ 7e7a18 <__cxa_atexit@plt+0x7d5a68> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 7e7a0c <__cxa_atexit@plt+0x7d5a5c> │ │ │ │ + ldr r7, [pc, #28] @ 7e7a1c <__cxa_atexit@plt+0x7d5a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmneq r5, #96, 10 @ 0x18000000 │ │ │ │ + cmneq r5, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7a70 <__cxa_atexit@plt+0x7d5ac0> │ │ │ │ + bhi 7e7a80 <__cxa_atexit@plt+0x7d5ad0> │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ - ldr r1, [pc, #72] @ 7e7a7c <__cxa_atexit@plt+0x7d5acc> │ │ │ │ + ldr r1, [pc, #72] @ 7e7a8c <__cxa_atexit@plt+0x7d5adc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #64] @ 7e7a80 <__cxa_atexit@plt+0x7d5ad0> │ │ │ │ + ldr r0, [pc, #64] @ 7e7a90 <__cxa_atexit@plt+0x7d5ae0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #56] @ 7e7a84 <__cxa_atexit@plt+0x7d5ad4> │ │ │ │ + ldr r2, [pc, #56] @ 7e7a94 <__cxa_atexit@plt+0x7d5ae4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #8, 6 @ 0x20000000 │ │ │ │ - cmneq r5, #248, 26 @ 0x3e00 │ │ │ │ - cmneq r5, #240, 26 @ 0x3c00 │ │ │ │ - movteq sl, #27736 @ 0x6c58 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #248, 4 @ 0x8000000f │ │ │ │ + cmneq r5, #232, 26 @ 0x3a00 │ │ │ │ + cmneq r5, #224, 26 @ 0x3800 │ │ │ │ + movteq sl, #27720 @ 0x6c48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7aec <__cxa_atexit@plt+0x7d5b3c> │ │ │ │ - ldr r3, [pc, #76] @ 7e7af4 <__cxa_atexit@plt+0x7d5b44> │ │ │ │ + bcc 7e7afc <__cxa_atexit@plt+0x7d5b4c> │ │ │ │ + ldr r3, [pc, #76] @ 7e7b04 <__cxa_atexit@plt+0x7d5b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #40] @ 7e7af8 <__cxa_atexit@plt+0x7d5b48> │ │ │ │ + ldr r0, [pc, #40] @ 7e7b08 <__cxa_atexit@plt+0x7d5b58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #20] @ 7e7afc <__cxa_atexit@plt+0x7d5b4c> │ │ │ │ + ldr r7, [pc, #20] @ 7e7b0c <__cxa_atexit@plt+0x7d5b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 2 @ 0x25 │ │ │ │ - cmneq r5, #148, 2 @ 0x25 │ │ │ │ - cmneq r5, #88, 26 @ 0x1600 │ │ │ │ - movteq sl, #27604 @ 0x6bd4 │ │ │ │ + cmneq r5, #132, 2 @ 0x21 │ │ │ │ + cmneq r5, #132, 2 @ 0x21 │ │ │ │ + cmneq r5, #72, 26 @ 0x1200 │ │ │ │ + movteq sl, #27588 @ 0x6bc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7b38 <__cxa_atexit@plt+0x7d5b88> │ │ │ │ - ldr r3, [pc, #32] @ 7e7b40 <__cxa_atexit@plt+0x7d5b90> │ │ │ │ + bcc 7e7b48 <__cxa_atexit@plt+0x7d5b98> │ │ │ │ + ldr r3, [pc, #32] @ 7e7b50 <__cxa_atexit@plt+0x7d5ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e7b44 <__cxa_atexit@plt+0x7d5b94> │ │ │ │ + ldr r7, [pc, #16] @ 7e7b54 <__cxa_atexit@plt+0x7d5ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 2 │ │ │ │ - cmneq r5, #112, 10 @ 0x1c000000 │ │ │ │ - movteq sl, #27556 @ 0x6ba4 │ │ │ │ + cmneq r5, #12, 2 │ │ │ │ + cmneq r5, #96, 10 @ 0x18000000 │ │ │ │ + movteq sl, #27540 @ 0x6b94 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7bf4 <__cxa_atexit@plt+0x7d5c44> │ │ │ │ + bcc 7e7c04 <__cxa_atexit@plt+0x7d5c54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7bec <__cxa_atexit@plt+0x7d5c3c> │ │ │ │ - ldr r3, [pc, #132] @ 7e7bfc <__cxa_atexit@plt+0x7d5c4c> │ │ │ │ + bhi 7e7bfc <__cxa_atexit@plt+0x7d5c4c> │ │ │ │ + ldr r3, [pc, #132] @ 7e7c0c <__cxa_atexit@plt+0x7d5c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #84] @ 7e7c00 <__cxa_atexit@plt+0x7d5c50> │ │ │ │ + ldr r7, [pc, #84] @ 7e7c10 <__cxa_atexit@plt+0x7d5c60> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #80] @ 7e7c04 <__cxa_atexit@plt+0x7d5c54> │ │ │ │ + ldr sl, [pc, #80] @ 7e7c14 <__cxa_atexit@plt+0x7d5c64> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 7e7c08 <__cxa_atexit@plt+0x7d5c58> │ │ │ │ + ldr r7, [pc, #32] @ 7e7c18 <__cxa_atexit@plt+0x7d5c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196 @ 0xc4 │ │ │ │ + cmneq r5, #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r5, #104 @ 0x68 │ │ │ │ - movteq sl, #27292 @ 0x6a9c │ │ │ │ + cmneq r5, #88 @ 0x58 │ │ │ │ + movteq sl, #27276 @ 0x6a8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7c44 <__cxa_atexit@plt+0x7d5c94> │ │ │ │ - ldr r3, [pc, #32] @ 7e7c4c <__cxa_atexit@plt+0x7d5c9c> │ │ │ │ + bcc 7e7c54 <__cxa_atexit@plt+0x7d5ca4> │ │ │ │ + ldr r3, [pc, #32] @ 7e7c5c <__cxa_atexit@plt+0x7d5cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e7c50 <__cxa_atexit@plt+0x7d5ca0> │ │ │ │ + ldr r7, [pc, #16] @ 7e7c60 <__cxa_atexit@plt+0x7d5cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16 │ │ │ │ - cmneq r5, #152, 18 @ 0x260000 │ │ │ │ - movteq sl, #27232 @ 0x6a60 │ │ │ │ + cmneq r5, #0 │ │ │ │ + cmneq r5, #136, 18 @ 0x220000 │ │ │ │ + movteq sl, #27216 @ 0x6a50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7cbc <__cxa_atexit@plt+0x7d5d0c> │ │ │ │ + bcc 7e7ccc <__cxa_atexit@plt+0x7d5d1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7cb4 <__cxa_atexit@plt+0x7d5d04> │ │ │ │ - ldr r3, [pc, #64] @ 7e7cc4 <__cxa_atexit@plt+0x7d5d14> │ │ │ │ + bhi 7e7cc4 <__cxa_atexit@plt+0x7d5d14> │ │ │ │ + ldr r3, [pc, #64] @ 7e7cd4 <__cxa_atexit@plt+0x7d5d24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e7cc8 <__cxa_atexit@plt+0x7d5d18> │ │ │ │ + ldr r3, [pc, #44] @ 7e7cd8 <__cxa_atexit@plt+0x7d5d28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e7ccc <__cxa_atexit@plt+0x7d5d1c> │ │ │ │ + ldr r7, [pc, #28] @ 7e7cdc <__cxa_atexit@plt+0x7d5d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #184, 30 @ 0x2e0 │ │ │ │ + cmneq r5, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #224, 30 @ 0x380 │ │ │ │ - movteq sl, #27124 @ 0x69f4 │ │ │ │ + cmneq r5, #208, 30 @ 0x340 │ │ │ │ + movteq sl, #27108 @ 0x69e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7d40 <__cxa_atexit@plt+0x7d5d90> │ │ │ │ + bcc 7e7d50 <__cxa_atexit@plt+0x7d5da0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7d38 <__cxa_atexit@plt+0x7d5d88> │ │ │ │ - ldr r3, [pc, #72] @ 7e7d48 <__cxa_atexit@plt+0x7d5d98> │ │ │ │ + bhi 7e7d48 <__cxa_atexit@plt+0x7d5d98> │ │ │ │ + ldr r3, [pc, #72] @ 7e7d58 <__cxa_atexit@plt+0x7d5da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7e7d4c <__cxa_atexit@plt+0x7d5d9c> │ │ │ │ + ldr r7, [pc, #48] @ 7e7d5c <__cxa_atexit@plt+0x7d5dac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7e7d50 <__cxa_atexit@plt+0x7d5da0> │ │ │ │ + ldr r7, [pc, #28] @ 7e7d60 <__cxa_atexit@plt+0x7d5db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #60, 30 @ 0xf0 │ │ │ │ + cmneq r5, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r5, #148, 30 @ 0x250 │ │ │ │ - movteq sl, #27048 @ 0x69a8 │ │ │ │ + cmneq r5, #132, 30 @ 0x210 │ │ │ │ + movteq sl, #27032 @ 0x6998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7de4 <__cxa_atexit@plt+0x7d5e34> │ │ │ │ + bhi 7e7df4 <__cxa_atexit@plt+0x7d5e44> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r7, [r6] │ │ │ │ - ldr r0, [pc, #80] @ 7e7df4 <__cxa_atexit@plt+0x7d5e44> │ │ │ │ + ldr r0, [pc, #80] @ 7e7e04 <__cxa_atexit@plt+0x7d5e54> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #76] @ 7e7df8 <__cxa_atexit@plt+0x7d5e48> │ │ │ │ + ldr r7, [pc, #76] @ 7e7e08 <__cxa_atexit@plt+0x7d5e58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r2, r6, #40 @ 0x28 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #28] @ 7e7dfc <__cxa_atexit@plt+0x7d5e4c> │ │ │ │ + ldr r7, [pc, #28] @ 7e7e0c <__cxa_atexit@plt+0x7d5e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - cmneq r5, #112, 28 @ 0x700 │ │ │ │ - movteq r9, #27708 @ 0x6c3c │ │ │ │ + cmneq r5, #96, 28 @ 0x600 │ │ │ │ + movteq r9, #27692 @ 0x6c2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7e38 <__cxa_atexit@plt+0x7d5e88> │ │ │ │ - ldr r3, [pc, #32] @ 7e7e40 <__cxa_atexit@plt+0x7d5e90> │ │ │ │ + bcc 7e7e48 <__cxa_atexit@plt+0x7d5e98> │ │ │ │ + ldr r3, [pc, #32] @ 7e7e50 <__cxa_atexit@plt+0x7d5ea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e7e44 <__cxa_atexit@plt+0x7d5e94> │ │ │ │ + ldr r7, [pc, #16] @ 7e7e54 <__cxa_atexit@plt+0x7d5ea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ - cmneq r5, #16, 20 @ 0x10000 │ │ │ │ + cmneq r5, #12, 28 @ 0xc0 │ │ │ │ + cmneq r5, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7e74 <__cxa_atexit@plt+0x7d5ec4> │ │ │ │ - ldr r3, [pc, #24] @ 7e7e7c <__cxa_atexit@plt+0x7d5ecc> │ │ │ │ + bcc 7e7e84 <__cxa_atexit@plt+0x7d5ed4> │ │ │ │ + ldr r3, [pc, #24] @ 7e7e8c <__cxa_atexit@plt+0x7d5edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 26 @ 0x3600 │ │ │ │ - movteq r9, #27592 @ 0x6bc8 │ │ │ │ + cmneq r5, #200, 26 @ 0x3200 │ │ │ │ + movteq r9, #27576 @ 0x6bb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7efc <__cxa_atexit@plt+0x7d5f4c> │ │ │ │ + bcc 7e7f0c <__cxa_atexit@plt+0x7d5f5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7ef4 <__cxa_atexit@plt+0x7d5f44> │ │ │ │ - ldr r3, [pc, #84] @ 7e7f04 <__cxa_atexit@plt+0x7d5f54> │ │ │ │ + bhi 7e7f04 <__cxa_atexit@plt+0x7d5f54> │ │ │ │ + ldr r3, [pc, #84] @ 7e7f14 <__cxa_atexit@plt+0x7d5f64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e7f08 <__cxa_atexit@plt+0x7d5f58> │ │ │ │ + ldr r2, [pc, #80] @ 7e7f18 <__cxa_atexit@plt+0x7d5f68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e7f0c <__cxa_atexit@plt+0x7d5f5c> │ │ │ │ + ldr r1, [pc, #60] @ 7e7f1c <__cxa_atexit@plt+0x7d5f6c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e7f10 <__cxa_atexit@plt+0x7d5f60> │ │ │ │ + ldr r7, [pc, #32] @ 7e7f20 <__cxa_atexit@plt+0x7d5f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #132, 26 @ 0x2100 │ │ │ │ + cmneq r5, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #96, 26 @ 0x1800 │ │ │ │ - movteq sl, #26616 @ 0x67f8 │ │ │ │ + cmneq r5, #80, 26 @ 0x1400 │ │ │ │ + movteq sl, #26600 @ 0x67e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e7fd8 <__cxa_atexit@plt+0x7d6028> │ │ │ │ + bcc 7e7fe8 <__cxa_atexit@plt+0x7d6038> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e7fd0 <__cxa_atexit@plt+0x7d6020> │ │ │ │ + bhi 7e7fe0 <__cxa_atexit@plt+0x7d6030> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #6] │ │ │ │ ldr ip, [r7, #10] │ │ │ │ ldr r3, [r7, #14] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #18] │ │ │ │ add lr, r7, #22 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ ldr sl, [r7, #34] @ 0x22 │ │ │ │ str sl, [sp, #4] │ │ │ │ - ldr sl, [pc, #108] @ 7e7fe0 <__cxa_atexit@plt+0x7d6030> │ │ │ │ + ldr sl, [pc, #108] @ 7e7ff0 <__cxa_atexit@plt+0x7d6040> │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r9, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r1, [pc, #88] @ 7e7fe4 <__cxa_atexit@plt+0x7d6034> │ │ │ │ + ldr r1, [pc, #88] @ 7e7ff4 <__cxa_atexit@plt+0x7d6044> │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r2, fp, ip} │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #56] @ 7e7fe8 <__cxa_atexit@plt+0x7d6038> │ │ │ │ + ldr r3, [pc, #56] @ 7e7ff8 <__cxa_atexit@plt+0x7d6048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldm sp, {r4, r8, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r5, #180, 24 @ 0xb400 │ │ │ │ - movteq sl, #26252 @ 0x668c │ │ │ │ + cmneq r5, #164, 24 @ 0xa400 │ │ │ │ + movteq sl, #26236 @ 0x667c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8024 <__cxa_atexit@plt+0x7d6074> │ │ │ │ - ldr r3, [pc, #32] @ 7e802c <__cxa_atexit@plt+0x7d607c> │ │ │ │ + bcc 7e8034 <__cxa_atexit@plt+0x7d6084> │ │ │ │ + ldr r3, [pc, #32] @ 7e803c <__cxa_atexit@plt+0x7d608c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e8030 <__cxa_atexit@plt+0x7d6080> │ │ │ │ + ldr r7, [pc, #16] @ 7e8040 <__cxa_atexit@plt+0x7d6090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #48, 24 @ 0x3000 │ │ │ │ - cmneq r5, #104, 24 @ 0x6800 │ │ │ │ - movteq sl, #26128 @ 0x6610 │ │ │ │ + cmneq r5, #32, 24 @ 0x2000 │ │ │ │ + cmneq r5, #88, 24 @ 0x5800 │ │ │ │ + movteq sl, #26112 @ 0x6600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8070 <__cxa_atexit@plt+0x7d60c0> │ │ │ │ - ldr r3, [pc, #36] @ 7e8078 <__cxa_atexit@plt+0x7d60c8> │ │ │ │ + bcc 7e8080 <__cxa_atexit@plt+0x7d60d0> │ │ │ │ + ldr r3, [pc, #36] @ 7e8088 <__cxa_atexit@plt+0x7d60d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7e807c <__cxa_atexit@plt+0x7d60cc> │ │ │ │ + ldr r7, [pc, #24] @ 7e808c <__cxa_atexit@plt+0x7d60dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7e8080 <__cxa_atexit@plt+0x7d60d0> │ │ │ │ + ldr r8, [pc, #20] @ 7e8090 <__cxa_atexit@plt+0x7d60e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r5, #120, 20 @ 0x78000 │ │ │ │ - cmneq r5, #124, 18 @ 0x1f0000 │ │ │ │ - movteq sl, #26112 @ 0x6600 │ │ │ │ + cmneq r5, #216, 22 @ 0x36000 │ │ │ │ + cmneq r5, #104, 20 @ 0x68000 │ │ │ │ + cmneq r5, #108, 18 @ 0x1b0000 │ │ │ │ + movteq sl, #26096 @ 0x65f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e80f8 <__cxa_atexit@plt+0x7d6148> │ │ │ │ + bcc 7e8108 <__cxa_atexit@plt+0x7d6158> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e80f0 <__cxa_atexit@plt+0x7d6140> │ │ │ │ - ldr r3, [pc, #76] @ 7e8100 <__cxa_atexit@plt+0x7d6150> │ │ │ │ + bhi 7e8100 <__cxa_atexit@plt+0x7d6150> │ │ │ │ + ldr r3, [pc, #76] @ 7e8110 <__cxa_atexit@plt+0x7d6160> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 7e8104 <__cxa_atexit@plt+0x7d6154> │ │ │ │ + ldr r2, [pc, #72] @ 7e8114 <__cxa_atexit@plt+0x7d6164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 7e8108 <__cxa_atexit@plt+0x7d6158> │ │ │ │ + ldr r2, [pc, #56] @ 7e8118 <__cxa_atexit@plt+0x7d6168> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 7e810c <__cxa_atexit@plt+0x7d615c> │ │ │ │ + ldr r7, [pc, #32] @ 7e811c <__cxa_atexit@plt+0x7d616c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r5, #128, 22 @ 0x20000 │ │ │ │ + cmneq r5, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r5, #100, 22 @ 0x19000 │ │ │ │ + cmneq r5, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8154 <__cxa_atexit@plt+0x7d61a4> │ │ │ │ - ldr r3, [pc, #48] @ 7e815c <__cxa_atexit@plt+0x7d61ac> │ │ │ │ + bcc 7e8164 <__cxa_atexit@plt+0x7d61b4> │ │ │ │ + ldr r3, [pc, #48] @ 7e816c <__cxa_atexit@plt+0x7d61bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7e8160 <__cxa_atexit@plt+0x7d61b0> │ │ │ │ + ldr r2, [pc, #44] @ 7e8170 <__cxa_atexit@plt+0x7d61c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e814c <__cxa_atexit@plt+0x7d619c> │ │ │ │ - b 7e816c <__cxa_atexit@plt+0x7d61bc> │ │ │ │ + beq 7e815c <__cxa_atexit@plt+0x7d61ac> │ │ │ │ + b 7e817c <__cxa_atexit@plt+0x7d61cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #8, 22 @ 0x2000 │ │ │ │ + cmneq r5, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e81a4 <__cxa_atexit@plt+0x7d61f4> │ │ │ │ - ldr r3, [pc, #44] @ 7e81b0 <__cxa_atexit@plt+0x7d6200> │ │ │ │ + bhi 7e81b4 <__cxa_atexit@plt+0x7d6204> │ │ │ │ + ldr r3, [pc, #44] @ 7e81c0 <__cxa_atexit@plt+0x7d6210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #36] @ 7e81b4 <__cxa_atexit@plt+0x7d6204> │ │ │ │ + ldr r2, [pc, #36] @ 7e81c4 <__cxa_atexit@plt+0x7d6214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #80, 6 @ 0x40000001 │ │ │ │ - cmneq r5, #76, 22 @ 0x13000 │ │ │ │ - movteq r9, #26148 @ 0x6624 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #64, 6 │ │ │ │ + cmneq r5, #60, 22 @ 0xf000 │ │ │ │ + movteq r9, #26132 @ 0x6614 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8220 <__cxa_atexit@plt+0x7d6270> │ │ │ │ + bcc 7e8230 <__cxa_atexit@plt+0x7d6280> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8218 <__cxa_atexit@plt+0x7d6268> │ │ │ │ - ldr r3, [pc, #64] @ 7e8228 <__cxa_atexit@plt+0x7d6278> │ │ │ │ + bhi 7e8228 <__cxa_atexit@plt+0x7d6278> │ │ │ │ + ldr r3, [pc, #64] @ 7e8238 <__cxa_atexit@plt+0x7d6288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7e822c <__cxa_atexit@plt+0x7d627c> │ │ │ │ + ldr r7, [pc, #44] @ 7e823c <__cxa_atexit@plt+0x7d628c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e8230 <__cxa_atexit@plt+0x7d6280> │ │ │ │ + ldr r7, [pc, #28] @ 7e8240 <__cxa_atexit@plt+0x7d6290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #84, 20 @ 0x54000 │ │ │ │ + cmneq r5, #68, 20 @ 0x44000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r5, #60, 20 @ 0x3c000 │ │ │ │ - movteq sl, #25596 @ 0x63fc │ │ │ │ + cmneq r5, #44, 20 @ 0x2c000 │ │ │ │ + movteq sl, #25580 @ 0x63ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e82ac <__cxa_atexit@plt+0x7d62fc> │ │ │ │ + bcc 7e82bc <__cxa_atexit@plt+0x7d630c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e82a4 <__cxa_atexit@plt+0x7d62f4> │ │ │ │ - ldr r3, [pc, #80] @ 7e82b4 <__cxa_atexit@plt+0x7d6304> │ │ │ │ + bhi 7e82b4 <__cxa_atexit@plt+0x7d6304> │ │ │ │ + ldr r3, [pc, #80] @ 7e82c4 <__cxa_atexit@plt+0x7d6314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #56] @ 7e82b8 <__cxa_atexit@plt+0x7d6308> │ │ │ │ + ldr r7, [pc, #56] @ 7e82c8 <__cxa_atexit@plt+0x7d6318> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7e82bc <__cxa_atexit@plt+0x7d630c> │ │ │ │ + ldr r7, [pc, #36] @ 7e82cc <__cxa_atexit@plt+0x7d631c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e82c0 <__cxa_atexit@plt+0x7d6310> │ │ │ │ + ldr r8, [pc, #32] @ 7e82d0 <__cxa_atexit@plt+0x7d6320> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 18 @ 0x360000 │ │ │ │ + cmneq r5, #200, 18 @ 0x320000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r5, #56, 18 @ 0xe0000 │ │ │ │ - cmneq r5, #36, 20 @ 0x24000 │ │ │ │ - movteq sl, #25556 @ 0x63d4 │ │ │ │ + cmneq r5, #40, 18 @ 0xa0000 │ │ │ │ + cmneq r5, #20, 20 @ 0x14000 │ │ │ │ + movteq sl, #25540 @ 0x63c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8350 <__cxa_atexit@plt+0x7d63a0> │ │ │ │ + bcc 7e8360 <__cxa_atexit@plt+0x7d63b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8348 <__cxa_atexit@plt+0x7d6398> │ │ │ │ - ldr lr, [pc, #100] @ 7e8358 <__cxa_atexit@plt+0x7d63a8> │ │ │ │ + bhi 7e8358 <__cxa_atexit@plt+0x7d63a8> │ │ │ │ + ldr lr, [pc, #100] @ 7e8368 <__cxa_atexit@plt+0x7d63b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e835c <__cxa_atexit@plt+0x7d63ac> │ │ │ │ + ldr r2, [pc, #96] @ 7e836c <__cxa_atexit@plt+0x7d63bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e8360 <__cxa_atexit@plt+0x7d63b0> │ │ │ │ + ldr r3, [pc, #68] @ 7e8370 <__cxa_atexit@plt+0x7d63c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e8364 <__cxa_atexit@plt+0x7d63b4> │ │ │ │ + ldr r7, [pc, #32] @ 7e8374 <__cxa_atexit@plt+0x7d63c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r5, #64, 18 @ 0x100000 │ │ │ │ + cmneq r5, #48, 18 @ 0xc0000 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmneq r5, #12, 18 @ 0x30000 │ │ │ │ - movteq sl, #25088 @ 0x6200 │ │ │ │ + cmneq r5, #252, 16 @ 0xfc0000 │ │ │ │ + movteq sl, #25072 @ 0x61f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e83a0 <__cxa_atexit@plt+0x7d63f0> │ │ │ │ - ldr r3, [pc, #32] @ 7e83a8 <__cxa_atexit@plt+0x7d63f8> │ │ │ │ + bcc 7e83b0 <__cxa_atexit@plt+0x7d6400> │ │ │ │ + ldr r3, [pc, #32] @ 7e83b8 <__cxa_atexit@plt+0x7d6408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e83ac <__cxa_atexit@plt+0x7d63fc> │ │ │ │ + ldr r7, [pc, #16] @ 7e83bc <__cxa_atexit@plt+0x7d640c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r5, #4, 18 @ 0x10000 │ │ │ │ - movteq sl, #25236 @ 0x6294 │ │ │ │ + cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r5, #244, 16 @ 0xf40000 │ │ │ │ + movteq sl, #25220 @ 0x6284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e83ec <__cxa_atexit@plt+0x7d643c> │ │ │ │ - ldr r3, [pc, #36] @ 7e83f4 <__cxa_atexit@plt+0x7d6444> │ │ │ │ + bcc 7e83fc <__cxa_atexit@plt+0x7d644c> │ │ │ │ + ldr r3, [pc, #36] @ 7e8404 <__cxa_atexit@plt+0x7d6454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7e83f8 <__cxa_atexit@plt+0x7d6448> │ │ │ │ + ldr r7, [pc, #24] @ 7e8408 <__cxa_atexit@plt+0x7d6458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7e83fc <__cxa_atexit@plt+0x7d644c> │ │ │ │ + ldr r8, [pc, #20] @ 7e840c <__cxa_atexit@plt+0x7d645c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq r5, #252, 12 @ 0xfc00000 │ │ │ │ - cmneq r5, #0, 12 │ │ │ │ - movteq sl, #25172 @ 0x6254 │ │ │ │ + cmneq r5, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq r5, #236, 12 @ 0xec00000 │ │ │ │ + cmneq r5, #240, 10 @ 0x3c000000 │ │ │ │ + movteq sl, #25156 @ 0x6244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8474 <__cxa_atexit@plt+0x7d64c4> │ │ │ │ + bcc 7e8484 <__cxa_atexit@plt+0x7d64d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e846c <__cxa_atexit@plt+0x7d64bc> │ │ │ │ - ldr r3, [pc, #76] @ 7e847c <__cxa_atexit@plt+0x7d64cc> │ │ │ │ + bhi 7e847c <__cxa_atexit@plt+0x7d64cc> │ │ │ │ + ldr r3, [pc, #76] @ 7e848c <__cxa_atexit@plt+0x7d64dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 7e8480 <__cxa_atexit@plt+0x7d64d0> │ │ │ │ + ldr r2, [pc, #72] @ 7e8490 <__cxa_atexit@plt+0x7d64e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 7e8484 <__cxa_atexit@plt+0x7d64d4> │ │ │ │ + ldr r2, [pc, #56] @ 7e8494 <__cxa_atexit@plt+0x7d64e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 7e8488 <__cxa_atexit@plt+0x7d64d8> │ │ │ │ + ldr r7, [pc, #32] @ 7e8498 <__cxa_atexit@plt+0x7d64e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r5, #4, 16 @ 0x40000 │ │ │ │ + cmneq r5, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r5, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r5, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e84d0 <__cxa_atexit@plt+0x7d6520> │ │ │ │ - ldr r3, [pc, #48] @ 7e84d8 <__cxa_atexit@plt+0x7d6528> │ │ │ │ + bcc 7e84e0 <__cxa_atexit@plt+0x7d6530> │ │ │ │ + ldr r3, [pc, #48] @ 7e84e8 <__cxa_atexit@plt+0x7d6538> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7e84dc <__cxa_atexit@plt+0x7d652c> │ │ │ │ + ldr r2, [pc, #44] @ 7e84ec <__cxa_atexit@plt+0x7d653c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e84c8 <__cxa_atexit@plt+0x7d6518> │ │ │ │ - b 7e84e8 <__cxa_atexit@plt+0x7d6538> │ │ │ │ + beq 7e84d8 <__cxa_atexit@plt+0x7d6528> │ │ │ │ + b 7e84f8 <__cxa_atexit@plt+0x7d6548> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r5, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8520 <__cxa_atexit@plt+0x7d6570> │ │ │ │ - ldr r3, [pc, #44] @ 7e852c <__cxa_atexit@plt+0x7d657c> │ │ │ │ + bhi 7e8530 <__cxa_atexit@plt+0x7d6580> │ │ │ │ + ldr r3, [pc, #44] @ 7e853c <__cxa_atexit@plt+0x7d658c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #36] @ 7e8530 <__cxa_atexit@plt+0x7d6580> │ │ │ │ + ldr r2, [pc, #36] @ 7e8540 <__cxa_atexit@plt+0x7d6590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #24, 26 @ 0x600 │ │ │ │ - cmneq r5, #208, 14 @ 0x3400000 │ │ │ │ - movteq r9, #25256 @ 0x62a8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #8, 26 @ 0x200 │ │ │ │ + cmneq r5, #192, 14 @ 0x3000000 │ │ │ │ + movteq r9, #25240 @ 0x6298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e859c <__cxa_atexit@plt+0x7d65ec> │ │ │ │ + bcc 7e85ac <__cxa_atexit@plt+0x7d65fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8594 <__cxa_atexit@plt+0x7d65e4> │ │ │ │ - ldr r3, [pc, #64] @ 7e85a4 <__cxa_atexit@plt+0x7d65f4> │ │ │ │ + bhi 7e85a4 <__cxa_atexit@plt+0x7d65f4> │ │ │ │ + ldr r3, [pc, #64] @ 7e85b4 <__cxa_atexit@plt+0x7d6604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7e85a8 <__cxa_atexit@plt+0x7d65f8> │ │ │ │ + ldr r7, [pc, #44] @ 7e85b8 <__cxa_atexit@plt+0x7d6608> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e85ac <__cxa_atexit@plt+0x7d65fc> │ │ │ │ + ldr r7, [pc, #28] @ 7e85bc <__cxa_atexit@plt+0x7d660c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 12 @ 0xd800000 │ │ │ │ + cmneq r5, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r5, #192, 12 @ 0xc000000 │ │ │ │ - movteq sl, #24704 @ 0x6080 │ │ │ │ + cmneq r5, #176, 12 @ 0xb000000 │ │ │ │ + movteq sl, #24688 @ 0x6070 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8628 <__cxa_atexit@plt+0x7d6678> │ │ │ │ + bcc 7e8638 <__cxa_atexit@plt+0x7d6688> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8620 <__cxa_atexit@plt+0x7d6670> │ │ │ │ - ldr r3, [pc, #80] @ 7e8630 <__cxa_atexit@plt+0x7d6680> │ │ │ │ + bhi 7e8630 <__cxa_atexit@plt+0x7d6680> │ │ │ │ + ldr r3, [pc, #80] @ 7e8640 <__cxa_atexit@plt+0x7d6690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #56] @ 7e8634 <__cxa_atexit@plt+0x7d6684> │ │ │ │ + ldr r7, [pc, #56] @ 7e8644 <__cxa_atexit@plt+0x7d6694> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7e8638 <__cxa_atexit@plt+0x7d6688> │ │ │ │ + ldr r7, [pc, #36] @ 7e8648 <__cxa_atexit@plt+0x7d6698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e863c <__cxa_atexit@plt+0x7d668c> │ │ │ │ + ldr r8, [pc, #32] @ 7e864c <__cxa_atexit@plt+0x7d669c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r5, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r5, #188, 10 @ 0x2f000000 │ │ │ │ - cmneq r5, #168, 12 @ 0xa800000 │ │ │ │ - movteq sl, #24616 @ 0x6028 │ │ │ │ + cmneq r5, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r5, #152, 12 @ 0x9800000 │ │ │ │ + movteq sl, #24600 @ 0x6018 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e86cc <__cxa_atexit@plt+0x7d671c> │ │ │ │ + bcc 7e86dc <__cxa_atexit@plt+0x7d672c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e86c4 <__cxa_atexit@plt+0x7d6714> │ │ │ │ - ldr lr, [pc, #100] @ 7e86d4 <__cxa_atexit@plt+0x7d6724> │ │ │ │ + bhi 7e86d4 <__cxa_atexit@plt+0x7d6724> │ │ │ │ + ldr lr, [pc, #100] @ 7e86e4 <__cxa_atexit@plt+0x7d6734> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e86d8 <__cxa_atexit@plt+0x7d6728> │ │ │ │ + ldr r2, [pc, #96] @ 7e86e8 <__cxa_atexit@plt+0x7d6738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e86dc <__cxa_atexit@plt+0x7d672c> │ │ │ │ + ldr r3, [pc, #68] @ 7e86ec <__cxa_atexit@plt+0x7d673c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e86e0 <__cxa_atexit@plt+0x7d6730> │ │ │ │ + ldr r7, [pc, #32] @ 7e86f0 <__cxa_atexit@plt+0x7d6740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r5, #196, 10 @ 0x31000000 │ │ │ │ + cmneq r5, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmneq r5, #144, 10 @ 0x24000000 │ │ │ │ - movteq sl, #24632 @ 0x6038 │ │ │ │ + cmneq r5, #128, 10 @ 0x20000000 │ │ │ │ + movteq sl, #24616 @ 0x6028 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e87d4 <__cxa_atexit@plt+0x7d6824> │ │ │ │ + bcc 7e87e4 <__cxa_atexit@plt+0x7d6834> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e87cc <__cxa_atexit@plt+0x7d681c> │ │ │ │ + bhi 7e87dc <__cxa_atexit@plt+0x7d682c> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r2, [r7, #27] │ │ │ │ ldr r3, [r7, #31] │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ sub lr, r6, #82 @ 0x52 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldr r2, [pc, #144] @ 7e87dc <__cxa_atexit@plt+0x7d682c> │ │ │ │ + ldr r2, [pc, #144] @ 7e87ec <__cxa_atexit@plt+0x7d683c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [pc, #104] @ 7e87e0 <__cxa_atexit@plt+0x7d6830> │ │ │ │ + ldr r1, [pc, #104] @ 7e87f0 <__cxa_atexit@plt+0x7d6840> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #84 @ 0x54 │ │ │ │ stm lr, {r1, fp, ip} │ │ │ │ str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ str r9, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ - ldr r4, [pc, #60] @ 7e87e4 <__cxa_atexit@plt+0x7d6834> │ │ │ │ + ldr r4, [pc, #60] @ 7e87f4 <__cxa_atexit@plt+0x7d6844> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #52] @ 7e87e8 <__cxa_atexit@plt+0x7d6838> │ │ │ │ + ldr r0, [pc, #52] @ 7e87f8 <__cxa_atexit@plt+0x7d6848> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - cmneq r5, #176, 8 @ 0xb0000000 │ │ │ │ - movteq r9, #28508 @ 0x6f5c │ │ │ │ + cmneq r5, #160, 8 @ 0xa0000000 │ │ │ │ + movteq r9, #28492 @ 0x6f4c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8880 <__cxa_atexit@plt+0x7d68d0> │ │ │ │ + bcc 7e8890 <__cxa_atexit@plt+0x7d68e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8878 <__cxa_atexit@plt+0x7d68c8> │ │ │ │ - ldr lr, [pc, #108] @ 7e8888 <__cxa_atexit@plt+0x7d68d8> │ │ │ │ + bhi 7e8888 <__cxa_atexit@plt+0x7d68d8> │ │ │ │ + ldr lr, [pc, #108] @ 7e8898 <__cxa_atexit@plt+0x7d68e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 7e888c <__cxa_atexit@plt+0x7d68dc> │ │ │ │ + ldr r2, [pc, #104] @ 7e889c <__cxa_atexit@plt+0x7d68ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r2, [r5, #28] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r3, [pc, #52] @ 7e8890 <__cxa_atexit@plt+0x7d68e0> │ │ │ │ + ldr r3, [pc, #52] @ 7e88a0 <__cxa_atexit@plt+0x7d68f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #16] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq r5, #24, 8 @ 0x18000000 │ │ │ │ + cmneq r5, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0xffffee2c │ │ │ │ - movteq r9, #28340 @ 0x6eb4 │ │ │ │ + movteq r9, #28324 @ 0x6ea4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7e88b4 <__cxa_atexit@plt+0x7d6904> │ │ │ │ + ldr r3, [pc, #12] @ 7e88c4 <__cxa_atexit@plt+0x7d6914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r9, #28304 @ 0x6e90 │ │ │ │ + movteq r9, #28288 @ 0x6e80 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e88dc <__cxa_atexit@plt+0x7d692c> │ │ │ │ + ldr r3, [pc, #16] @ 7e88ec <__cxa_atexit@plt+0x7d693c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r9, #28264 @ 0x6e68 │ │ │ │ + movteq r9, #28248 @ 0x6e58 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e8904 <__cxa_atexit@plt+0x7d6954> │ │ │ │ + ldr r3, [pc, #16] @ 7e8914 <__cxa_atexit@plt+0x7d6964> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r9, #28224 @ 0x6e40 │ │ │ │ + movteq r9, #28208 @ 0x6e30 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7e892c <__cxa_atexit@plt+0x7d697c> │ │ │ │ + ldr r3, [pc, #16] @ 7e893c <__cxa_atexit@plt+0x7d698c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r9, #28184 @ 0x6e18 │ │ │ │ + movteq r9, #28168 @ 0x6e08 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e89d0 <__cxa_atexit@plt+0x7d6a20> │ │ │ │ + bhi 7e89e0 <__cxa_atexit@plt+0x7d6a30> │ │ │ │ ldmib r5, {r3, ip} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add lr, r5, #32 │ │ │ │ ldm lr, {r0, r2, lr} │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, ip} │ │ │ │ str r2, [r6] │ │ │ │ mov r1, r6 │ │ │ │ - ldr r3, [pc, #80] @ 7e89dc <__cxa_atexit@plt+0x7d6a2c> │ │ │ │ + ldr r3, [pc, #80] @ 7e89ec <__cxa_atexit@plt+0x7d6a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r1, #-56]! @ 0xffffffc8 │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #60] @ 7e89e0 <__cxa_atexit@plt+0x7d6a30> │ │ │ │ + ldr r0, [pc, #60] @ 7e89f0 <__cxa_atexit@plt+0x7d6a40> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ sub r8, r6, #35 @ 0x23 │ │ │ │ - ldr r7, [pc, #28] @ 7e89e4 <__cxa_atexit@plt+0x7d6a34> │ │ │ │ + ldr r7, [pc, #28] @ 7e89f4 <__cxa_atexit@plt+0x7d6a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffef28 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - cmneq r5, #136, 4 @ 0x80000008 │ │ │ │ - movteq r8, #28276 @ 0x6e74 │ │ │ │ + cmneq r5, #120, 4 @ 0x80000007 │ │ │ │ + movteq r8, #28260 @ 0x6e64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8a20 <__cxa_atexit@plt+0x7d6a70> │ │ │ │ - ldr r3, [pc, #32] @ 7e8a28 <__cxa_atexit@plt+0x7d6a78> │ │ │ │ + bcc 7e8a30 <__cxa_atexit@plt+0x7d6a80> │ │ │ │ + ldr r3, [pc, #32] @ 7e8a38 <__cxa_atexit@plt+0x7d6a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e8a2c <__cxa_atexit@plt+0x7d6a7c> │ │ │ │ + ldr r7, [pc, #16] @ 7e8a3c <__cxa_atexit@plt+0x7d6a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ - cmneq r5, #124 @ 0x7c │ │ │ │ - movteq r9, #27632 @ 0x6bf0 │ │ │ │ + cmneq r5, #36, 4 @ 0x40000002 │ │ │ │ + cmneq r5, #108 @ 0x6c │ │ │ │ + movteq r9, #27616 @ 0x6be0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8a98 <__cxa_atexit@plt+0x7d6ae8> │ │ │ │ + bcc 7e8aa8 <__cxa_atexit@plt+0x7d6af8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8a90 <__cxa_atexit@plt+0x7d6ae0> │ │ │ │ - ldr r3, [pc, #64] @ 7e8aa0 <__cxa_atexit@plt+0x7d6af0> │ │ │ │ + bhi 7e8aa0 <__cxa_atexit@plt+0x7d6af0> │ │ │ │ + ldr r3, [pc, #64] @ 7e8ab0 <__cxa_atexit@plt+0x7d6b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e8aa4 <__cxa_atexit@plt+0x7d6af4> │ │ │ │ + ldr r3, [pc, #44] @ 7e8ab4 <__cxa_atexit@plt+0x7d6b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e8aa8 <__cxa_atexit@plt+0x7d6af8> │ │ │ │ + ldr r7, [pc, #28] @ 7e8ab8 <__cxa_atexit@plt+0x7d6b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #220, 2 @ 0x37 │ │ │ │ + cmneq r5, #204, 2 @ 0x33 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #8, 4 @ 0x80000000 │ │ │ │ - movteq r9, #27820 @ 0x6cac │ │ │ │ + cmneq r5, #248, 2 @ 0x3e │ │ │ │ + movteq r9, #27804 @ 0x6c9c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8b54 <__cxa_atexit@plt+0x7d6ba4> │ │ │ │ + bcc 7e8b64 <__cxa_atexit@plt+0x7d6bb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8b4c <__cxa_atexit@plt+0x7d6b9c> │ │ │ │ - ldr r3, [pc, #128] @ 7e8b5c <__cxa_atexit@plt+0x7d6bac> │ │ │ │ + bhi 7e8b5c <__cxa_atexit@plt+0x7d6bac> │ │ │ │ + ldr r3, [pc, #128] @ 7e8b6c <__cxa_atexit@plt+0x7d6bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #88] @ 7e8b60 <__cxa_atexit@plt+0x7d6bb0> │ │ │ │ + ldr r9, [pc, #88] @ 7e8b70 <__cxa_atexit@plt+0x7d6bc0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 7e8b64 <__cxa_atexit@plt+0x7d6bb4> │ │ │ │ + ldr sl, [pc, #84] @ 7e8b74 <__cxa_atexit@plt+0x7d6bc4> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 7e8b68 <__cxa_atexit@plt+0x7d6bb8> │ │ │ │ + ldr r7, [pc, #32] @ 7e8b78 <__cxa_atexit@plt+0x7d6bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #96, 2 │ │ │ │ + cmneq r5, #80, 2 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - cmneq r5, #8, 2 │ │ │ │ + cmneq r5, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8bbc <__cxa_atexit@plt+0x7d6c0c> │ │ │ │ - ldr r3, [pc, #60] @ 7e8bc4 <__cxa_atexit@plt+0x7d6c14> │ │ │ │ + bcc 7e8bcc <__cxa_atexit@plt+0x7d6c1c> │ │ │ │ + ldr r3, [pc, #60] @ 7e8bd4 <__cxa_atexit@plt+0x7d6c24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7e8bc8 <__cxa_atexit@plt+0x7d6c18> │ │ │ │ + ldr r2, [pc, #56] @ 7e8bd8 <__cxa_atexit@plt+0x7d6c28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e8bb4 <__cxa_atexit@plt+0x7d6c04> │ │ │ │ - b 7e8bd4 <__cxa_atexit@plt+0x7d6c24> │ │ │ │ + beq 7e8bc4 <__cxa_atexit@plt+0x7d6c14> │ │ │ │ + b 7e8be4 <__cxa_atexit@plt+0x7d6c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #172 @ 0xac │ │ │ │ + cmneq r5, #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7e8bf4 <__cxa_atexit@plt+0x7d6c44> │ │ │ │ + ldr r0, [pc, #20] @ 7e8c04 <__cxa_atexit@plt+0x7d6c54> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7e8c24 <__cxa_atexit@plt+0x7d6c74> │ │ │ │ + ldr r0, [pc, #24] @ 7e8c34 <__cxa_atexit@plt+0x7d6c84> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8c68 <__cxa_atexit@plt+0x7d6cb8> │ │ │ │ + bhi 7e8c78 <__cxa_atexit@plt+0x7d6cc8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7e8c74 <__cxa_atexit@plt+0x7d6cc4> │ │ │ │ + ldr r1, [pc, #36] @ 7e8c84 <__cxa_atexit@plt+0x7d6cd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #28, 24 @ 0x1c00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8ca4 <__cxa_atexit@plt+0x7d6cf4> │ │ │ │ - ldr r3, [pc, #24] @ 7e8cac <__cxa_atexit@plt+0x7d6cfc> │ │ │ │ + bcc 7e8cb4 <__cxa_atexit@plt+0x7d6d04> │ │ │ │ + ldr r3, [pc, #24] @ 7e8cbc <__cxa_atexit@plt+0x7d6d0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168, 30 @ 0x2a0 │ │ │ │ - movteq r8, #27436 @ 0x6b2c │ │ │ │ + cmneq r5, #152, 30 @ 0x260 │ │ │ │ + movteq r8, #27420 @ 0x6b1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8d3c <__cxa_atexit@plt+0x7d6d8c> │ │ │ │ + bcc 7e8d4c <__cxa_atexit@plt+0x7d6d9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8d34 <__cxa_atexit@plt+0x7d6d84> │ │ │ │ - ldr lr, [pc, #100] @ 7e8d44 <__cxa_atexit@plt+0x7d6d94> │ │ │ │ + bhi 7e8d44 <__cxa_atexit@plt+0x7d6d94> │ │ │ │ + ldr lr, [pc, #100] @ 7e8d54 <__cxa_atexit@plt+0x7d6da4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7e8d48 <__cxa_atexit@plt+0x7d6d98> │ │ │ │ + ldr r2, [pc, #96] @ 7e8d58 <__cxa_atexit@plt+0x7d6da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7e8d4c <__cxa_atexit@plt+0x7d6d9c> │ │ │ │ + ldr r3, [pc, #68] @ 7e8d5c <__cxa_atexit@plt+0x7d6dac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e8d50 <__cxa_atexit@plt+0x7d6da0> │ │ │ │ + ldr r7, [pc, #32] @ 7e8d60 <__cxa_atexit@plt+0x7d6db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #84, 30 @ 0x150 │ │ │ │ + cmneq r5, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r5, #32, 30 @ 0x80 │ │ │ │ - movteq r9, #26768 @ 0x6890 │ │ │ │ + cmneq r5, #16, 30 @ 0x40 │ │ │ │ + movteq r9, #26752 @ 0x6880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8d98 <__cxa_atexit@plt+0x7d6de8> │ │ │ │ - ldr r3, [pc, #44] @ 7e8da0 <__cxa_atexit@plt+0x7d6df0> │ │ │ │ + bcc 7e8da8 <__cxa_atexit@plt+0x7d6df8> │ │ │ │ + ldr r3, [pc, #44] @ 7e8db0 <__cxa_atexit@plt+0x7d6e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e8da4 <__cxa_atexit@plt+0x7d6df4> │ │ │ │ + ldr r3, [pc, #32] @ 7e8db4 <__cxa_atexit@plt+0x7d6e04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e8da8 <__cxa_atexit@plt+0x7d6df8> │ │ │ │ + ldr r7, [pc, #20] @ 7e8db8 <__cxa_atexit@plt+0x7d6e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 28 @ 0xc80 │ │ │ │ - cmneq r5, #208, 18 @ 0x340000 │ │ │ │ - cmneq r5, #252, 28 @ 0xfc0 │ │ │ │ - movteq r9, #26680 @ 0x6838 │ │ │ │ + cmneq r5, #184, 28 @ 0xb80 │ │ │ │ + cmneq r5, #192, 18 @ 0x300000 │ │ │ │ + cmneq r5, #236, 28 @ 0xec0 │ │ │ │ + movteq r9, #26664 @ 0x6828 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8df0 <__cxa_atexit@plt+0x7d6e40> │ │ │ │ - ldr r3, [pc, #44] @ 7e8df8 <__cxa_atexit@plt+0x7d6e48> │ │ │ │ + bcc 7e8e00 <__cxa_atexit@plt+0x7d6e50> │ │ │ │ + ldr r3, [pc, #44] @ 7e8e08 <__cxa_atexit@plt+0x7d6e58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e8dfc <__cxa_atexit@plt+0x7d6e4c> │ │ │ │ + ldr r3, [pc, #32] @ 7e8e0c <__cxa_atexit@plt+0x7d6e5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7e8e00 <__cxa_atexit@plt+0x7d6e50> │ │ │ │ + ldr r7, [pc, #20] @ 7e8e10 <__cxa_atexit@plt+0x7d6e60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #112, 28 @ 0x700 │ │ │ │ - cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ - cmneq r5, #164, 28 @ 0xa40 │ │ │ │ - movteq r9, #26604 @ 0x67ec │ │ │ │ + cmneq r5, #96, 28 @ 0x600 │ │ │ │ + cmneq r5, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq r5, #148, 28 @ 0x940 │ │ │ │ + movteq r9, #26588 @ 0x67dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8e80 <__cxa_atexit@plt+0x7d6ed0> │ │ │ │ + bcc 7e8e90 <__cxa_atexit@plt+0x7d6ee0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8e78 <__cxa_atexit@plt+0x7d6ec8> │ │ │ │ - ldr r3, [pc, #84] @ 7e8e88 <__cxa_atexit@plt+0x7d6ed8> │ │ │ │ + bhi 7e8e88 <__cxa_atexit@plt+0x7d6ed8> │ │ │ │ + ldr r3, [pc, #84] @ 7e8e98 <__cxa_atexit@plt+0x7d6ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e8e8c <__cxa_atexit@plt+0x7d6edc> │ │ │ │ + ldr r2, [pc, #80] @ 7e8e9c <__cxa_atexit@plt+0x7d6eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e8e90 <__cxa_atexit@plt+0x7d6ee0> │ │ │ │ + ldr r1, [pc, #60] @ 7e8ea0 <__cxa_atexit@plt+0x7d6ef0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e8e94 <__cxa_atexit@plt+0x7d6ee4> │ │ │ │ + ldr r7, [pc, #32] @ 7e8ea4 <__cxa_atexit@plt+0x7d6ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #0, 28 │ │ │ │ + cmneq r5, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r5, #24, 30 @ 0x60 │ │ │ │ - movteq r9, #26472 @ 0x6768 │ │ │ │ + cmneq r5, #8, 30 │ │ │ │ + movteq r9, #26456 @ 0x6758 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8f08 <__cxa_atexit@plt+0x7d6f58> │ │ │ │ + bcc 7e8f18 <__cxa_atexit@plt+0x7d6f68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8f00 <__cxa_atexit@plt+0x7d6f50> │ │ │ │ - ldr r3, [pc, #72] @ 7e8f10 <__cxa_atexit@plt+0x7d6f60> │ │ │ │ + bhi 7e8f10 <__cxa_atexit@plt+0x7d6f60> │ │ │ │ + ldr r3, [pc, #72] @ 7e8f20 <__cxa_atexit@plt+0x7d6f70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7e8f14 <__cxa_atexit@plt+0x7d6f64> │ │ │ │ + ldr r7, [pc, #48] @ 7e8f24 <__cxa_atexit@plt+0x7d6f74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7e8f18 <__cxa_atexit@plt+0x7d6f68> │ │ │ │ + ldr r7, [pc, #28] @ 7e8f28 <__cxa_atexit@plt+0x7d6f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r5, #100, 26 @ 0x1900 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #152, 26 @ 0x2600 │ │ │ │ - movteq r9, #26356 @ 0x66f4 │ │ │ │ + cmneq r5, #136, 26 @ 0x2200 │ │ │ │ + movteq r9, #26340 @ 0x66e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e8fac <__cxa_atexit@plt+0x7d6ffc> │ │ │ │ + bcc 7e8fbc <__cxa_atexit@plt+0x7d700c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e8fa4 <__cxa_atexit@plt+0x7d6ff4> │ │ │ │ - ldr r3, [pc, #104] @ 7e8fb4 <__cxa_atexit@plt+0x7d7004> │ │ │ │ + bhi 7e8fb4 <__cxa_atexit@plt+0x7d7004> │ │ │ │ + ldr r3, [pc, #104] @ 7e8fc4 <__cxa_atexit@plt+0x7d7014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ ldm lr, {r2, r8, lr} │ │ │ │ add r7, r7, #24 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r9, [pc, #72] @ 7e8fb8 <__cxa_atexit@plt+0x7d7008> │ │ │ │ + ldr r9, [pc, #72] @ 7e8fc8 <__cxa_atexit@plt+0x7d7018> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r1, r7} │ │ │ │ - ldr r0, [pc, #64] @ 7e8fbc <__cxa_atexit@plt+0x7d700c> │ │ │ │ + ldr r0, [pc, #64] @ 7e8fcc <__cxa_atexit@plt+0x7d701c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 7e8fc0 <__cxa_atexit@plt+0x7d7010> │ │ │ │ + ldr r7, [pc, #32] @ 7e8fd0 <__cxa_atexit@plt+0x7d7020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #240, 24 @ 0xf000 │ │ │ │ + cmneq r5, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - cmneq r5, #176, 24 @ 0xb000 │ │ │ │ - movteq r9, #26144 @ 0x6620 │ │ │ │ + cmneq r5, #160, 24 @ 0xa000 │ │ │ │ + movteq r9, #26128 @ 0x6610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9010 <__cxa_atexit@plt+0x7d7060> │ │ │ │ - ldr r3, [pc, #52] @ 7e9018 <__cxa_atexit@plt+0x7d7068> │ │ │ │ + bcc 7e9020 <__cxa_atexit@plt+0x7d7070> │ │ │ │ + ldr r3, [pc, #52] @ 7e9028 <__cxa_atexit@plt+0x7d7078> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7e901c <__cxa_atexit@plt+0x7d706c> │ │ │ │ + ldr r2, [pc, #48] @ 7e902c <__cxa_atexit@plt+0x7d707c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 7e9020 <__cxa_atexit@plt+0x7d7070> │ │ │ │ + ldr r7, [pc, #32] @ 7e9030 <__cxa_atexit@plt+0x7d7080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #24] @ 7e9024 <__cxa_atexit@plt+0x7d7074> │ │ │ │ + ldr r7, [pc, #24] @ 7e9034 <__cxa_atexit@plt+0x7d7084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #80, 24 @ 0x5000 │ │ │ │ - cmneq r5, #84, 14 @ 0x1500000 │ │ │ │ - cmneq r5, #132, 24 @ 0x8400 │ │ │ │ + cmneq r5, #64, 24 @ 0x4000 │ │ │ │ + cmneq r5, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r5, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #2 │ │ │ │ - ldr r2, [pc, #32] @ 7e9060 <__cxa_atexit@plt+0x7d70b0> │ │ │ │ + ldr r2, [pc, #32] @ 7e9070 <__cxa_atexit@plt+0x7d70c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ 7e9064 <__cxa_atexit@plt+0x7d70b4> │ │ │ │ + ldr r1, [pc, #28] @ 7e9074 <__cxa_atexit@plt+0x7d70c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r7, #2 │ │ │ │ moveq r1, r2 │ │ │ │ moveq r3, #3 │ │ │ │ add r7, r1, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152 @ 0x98 │ │ │ │ - cmneq r5, #148 @ 0x94 │ │ │ │ - movteq r9, #27124 @ 0x69f4 │ │ │ │ + cmneq r5, #136 @ 0x88 │ │ │ │ + cmneq r5, #132 @ 0x84 │ │ │ │ + movteq r9, #27108 @ 0x69e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e90d4 <__cxa_atexit@plt+0x7d7124> │ │ │ │ + bcc 7e90e4 <__cxa_atexit@plt+0x7d7134> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e90cc <__cxa_atexit@plt+0x7d711c> │ │ │ │ - ldr r3, [pc, #68] @ 7e90dc <__cxa_atexit@plt+0x7d712c> │ │ │ │ + bhi 7e90dc <__cxa_atexit@plt+0x7d712c> │ │ │ │ + ldr r3, [pc, #68] @ 7e90ec <__cxa_atexit@plt+0x7d713c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r2, [pc, #40] @ 7e90e0 <__cxa_atexit@plt+0x7d7130> │ │ │ │ + ldr r2, [pc, #40] @ 7e90f0 <__cxa_atexit@plt+0x7d7140> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ - b 7e37a4 <__cxa_atexit@plt+0x7d17f4> │ │ │ │ + b 7e37b4 <__cxa_atexit@plt+0x7d1804> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164, 22 @ 0x29000 │ │ │ │ + cmneq r5, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - movteq r9, #25764 @ 0x64a4 │ │ │ │ + movteq r9, #25748 @ 0x6494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e911c <__cxa_atexit@plt+0x7d716c> │ │ │ │ - ldr r3, [pc, #32] @ 7e9124 <__cxa_atexit@plt+0x7d7174> │ │ │ │ + bcc 7e912c <__cxa_atexit@plt+0x7d717c> │ │ │ │ + ldr r3, [pc, #32] @ 7e9134 <__cxa_atexit@plt+0x7d7184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e9128 <__cxa_atexit@plt+0x7d7178> │ │ │ │ + ldr r7, [pc, #16] @ 7e9138 <__cxa_atexit@plt+0x7d7188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 22 @ 0xe000 │ │ │ │ - cmneq r5, #12, 20 @ 0xc000 │ │ │ │ - movteq r9, #25704 @ 0x6468 │ │ │ │ + cmneq r5, #40, 22 @ 0xa000 │ │ │ │ + cmneq r5, #252, 18 @ 0x3f0000 │ │ │ │ + movteq r9, #25688 @ 0x6458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e91a8 <__cxa_atexit@plt+0x7d71f8> │ │ │ │ + bcc 7e91b8 <__cxa_atexit@plt+0x7d7208> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e91a0 <__cxa_atexit@plt+0x7d71f0> │ │ │ │ - ldr r3, [pc, #84] @ 7e91b0 <__cxa_atexit@plt+0x7d7200> │ │ │ │ + bhi 7e91b0 <__cxa_atexit@plt+0x7d7200> │ │ │ │ + ldr r3, [pc, #84] @ 7e91c0 <__cxa_atexit@plt+0x7d7210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e91b4 <__cxa_atexit@plt+0x7d7204> │ │ │ │ + ldr r2, [pc, #72] @ 7e91c4 <__cxa_atexit@plt+0x7d7214> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 7e91b8 <__cxa_atexit@plt+0x7d7208> │ │ │ │ + ldr r3, [pc, #64] @ 7e91c8 <__cxa_atexit@plt+0x7d7218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7e91bc <__cxa_atexit@plt+0x7d720c> │ │ │ │ + ldr r3, [pc, #56] @ 7e91cc <__cxa_atexit@plt+0x7d721c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e91c0 <__cxa_atexit@plt+0x7d7210> │ │ │ │ + ldr r8, [pc, #36] @ 7e91d0 <__cxa_atexit@plt+0x7d7220> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #224, 20 @ 0xe0000 │ │ │ │ + cmneq r5, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #236, 20 @ 0xec000 │ │ │ │ - cmneq r5, #164, 30 @ 0x290 │ │ │ │ - cmneq r5, #236, 24 @ 0xec00 │ │ │ │ - movteq r9, #25572 @ 0x63e4 │ │ │ │ + cmneq r5, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r5, #148, 30 @ 0x250 │ │ │ │ + cmneq r5, #220, 24 @ 0xdc00 │ │ │ │ + movteq r9, #25556 @ 0x63d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e922c <__cxa_atexit@plt+0x7d727c> │ │ │ │ + bcc 7e923c <__cxa_atexit@plt+0x7d728c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9224 <__cxa_atexit@plt+0x7d7274> │ │ │ │ - ldr r3, [pc, #64] @ 7e9234 <__cxa_atexit@plt+0x7d7284> │ │ │ │ + bhi 7e9234 <__cxa_atexit@plt+0x7d7284> │ │ │ │ + ldr r3, [pc, #64] @ 7e9244 <__cxa_atexit@plt+0x7d7294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e9238 <__cxa_atexit@plt+0x7d7288> │ │ │ │ + ldr r3, [pc, #44] @ 7e9248 <__cxa_atexit@plt+0x7d7298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e923c <__cxa_atexit@plt+0x7d728c> │ │ │ │ + ldr r7, [pc, #28] @ 7e924c <__cxa_atexit@plt+0x7d729c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #72, 20 @ 0x48000 │ │ │ │ + cmneq r5, #56, 20 @ 0x38000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #168, 20 @ 0xa8000 │ │ │ │ - movteq r9, #26668 @ 0x682c │ │ │ │ + cmneq r5, #152, 20 @ 0x98000 │ │ │ │ + movteq r9, #26652 @ 0x681c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e92d8 <__cxa_atexit@plt+0x7d7328> │ │ │ │ + bcc 7e92e8 <__cxa_atexit@plt+0x7d7338> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e92d0 <__cxa_atexit@plt+0x7d7320> │ │ │ │ - ldr r3, [pc, #112] @ 7e92e0 <__cxa_atexit@plt+0x7d7330> │ │ │ │ + bhi 7e92e0 <__cxa_atexit@plt+0x7d7330> │ │ │ │ + ldr r3, [pc, #112] @ 7e92f0 <__cxa_atexit@plt+0x7d7340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 7e92e4 <__cxa_atexit@plt+0x7d7334> │ │ │ │ + ldr lr, [pc, #80] @ 7e92f4 <__cxa_atexit@plt+0x7d7344> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 7e92e8 <__cxa_atexit@plt+0x7d7338> │ │ │ │ + ldr sl, [pc, #76] @ 7e92f8 <__cxa_atexit@plt+0x7d7348> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7e92ec <__cxa_atexit@plt+0x7d733c> │ │ │ │ + ldr r7, [pc, #32] @ 7e92fc <__cxa_atexit@plt+0x7d734c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 18 @ 0x330000 │ │ │ │ + cmneq r5, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmneq r5, #132, 18 @ 0x210000 │ │ │ │ - movteq r9, #26508 @ 0x678c │ │ │ │ + cmneq r5, #116, 18 @ 0x1d0000 │ │ │ │ + movteq r9, #26492 @ 0x677c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e93b8 <__cxa_atexit@plt+0x7d7408> │ │ │ │ + bcc 7e93c8 <__cxa_atexit@plt+0x7d7418> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e93b0 <__cxa_atexit@plt+0x7d7400> │ │ │ │ - ldr r3, [pc, #160] @ 7e93c0 <__cxa_atexit@plt+0x7d7410> │ │ │ │ + bhi 7e93c0 <__cxa_atexit@plt+0x7d7410> │ │ │ │ + ldr r3, [pc, #160] @ 7e93d0 <__cxa_atexit@plt+0x7d7420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr ip, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #20] │ │ │ │ @@ -2055399,285 +2055403,285 @@ │ │ │ │ add lr, r7, #32 │ │ │ │ ldm lr, {r1, r3, lr} │ │ │ │ ldr r8, [r7, #44] @ 0x2c │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r3, [pc, #96] @ 7e93c4 <__cxa_atexit@plt+0x7d7414> │ │ │ │ + ldr r3, [pc, #96] @ 7e93d4 <__cxa_atexit@plt+0x7d7424> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #92] @ 7e93c8 <__cxa_atexit@plt+0x7d7418> │ │ │ │ + ldr lr, [pc, #92] @ 7e93d8 <__cxa_atexit@plt+0x7d7428> │ │ │ │ add lr, pc, lr │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ sub ip, r6, #48 @ 0x30 │ │ │ │ stm ip, {r2, sl, fp} │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #64] @ 7e93cc <__cxa_atexit@plt+0x7d741c> │ │ │ │ + ldr r0, [pc, #64] @ 7e93dc <__cxa_atexit@plt+0x7d742c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-60]! @ 0xffffffc4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 18 @ 0x70000 │ │ │ │ + cmneq r5, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r5, #216, 16 @ 0xd80000 │ │ │ │ - movteq r9, #25064 @ 0x61e8 │ │ │ │ + cmneq r5, #200, 16 @ 0xc80000 │ │ │ │ + movteq r9, #25048 @ 0x61d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9418 <__cxa_atexit@plt+0x7d7468> │ │ │ │ - ldr r3, [pc, #48] @ 7e9420 <__cxa_atexit@plt+0x7d7470> │ │ │ │ + bcc 7e9428 <__cxa_atexit@plt+0x7d7478> │ │ │ │ + ldr r3, [pc, #48] @ 7e9430 <__cxa_atexit@plt+0x7d7480> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7e9424 <__cxa_atexit@plt+0x7d7474> │ │ │ │ + ldr r2, [pc, #44] @ 7e9434 <__cxa_atexit@plt+0x7d7484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e9410 <__cxa_atexit@plt+0x7d7460> │ │ │ │ - b 7e9434 <__cxa_atexit@plt+0x7d7484> │ │ │ │ + beq 7e9420 <__cxa_atexit@plt+0x7d7470> │ │ │ │ + b 7e9444 <__cxa_atexit@plt+0x7d7494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r5, #68, 16 @ 0x440000 │ │ │ │ - movteq r9, #24976 @ 0x6190 │ │ │ │ + cmneq r5, #52, 16 @ 0x340000 │ │ │ │ + movteq r9, #24960 @ 0x6180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 7e9458 <__cxa_atexit@plt+0x7d74a8> │ │ │ │ + ldr r0, [pc, #28] @ 7e9468 <__cxa_atexit@plt+0x7d74b8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 7e945c <__cxa_atexit@plt+0x7d74ac> │ │ │ │ + ldr r7, [pc, #16] @ 7e946c <__cxa_atexit@plt+0x7d74bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r5, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r5, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9494 <__cxa_atexit@plt+0x7d74e4> │ │ │ │ + bhi 7e94a4 <__cxa_atexit@plt+0x7d74f4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7e94a0 <__cxa_atexit@plt+0x7d74f0> │ │ │ │ + ldr r2, [pc, #28] @ 7e94b0 <__cxa_atexit@plt+0x7d7500> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #180, 8 @ 0xb4000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e94d0 <__cxa_atexit@plt+0x7d7520> │ │ │ │ - ldr r3, [pc, #24] @ 7e94d8 <__cxa_atexit@plt+0x7d7528> │ │ │ │ + bcc 7e94e0 <__cxa_atexit@plt+0x7d7530> │ │ │ │ + ldr r3, [pc, #24] @ 7e94e8 <__cxa_atexit@plt+0x7d7538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 14 @ 0x1f00000 │ │ │ │ - movteq r9, #24808 @ 0x60e8 │ │ │ │ + cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ + movteq r9, #24792 @ 0x60d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9558 <__cxa_atexit@plt+0x7d75a8> │ │ │ │ + bcc 7e9568 <__cxa_atexit@plt+0x7d75b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9550 <__cxa_atexit@plt+0x7d75a0> │ │ │ │ - ldr r3, [pc, #84] @ 7e9560 <__cxa_atexit@plt+0x7d75b0> │ │ │ │ + bhi 7e9560 <__cxa_atexit@plt+0x7d75b0> │ │ │ │ + ldr r3, [pc, #84] @ 7e9570 <__cxa_atexit@plt+0x7d75c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e9564 <__cxa_atexit@plt+0x7d75b4> │ │ │ │ + ldr r2, [pc, #80] @ 7e9574 <__cxa_atexit@plt+0x7d75c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e9568 <__cxa_atexit@plt+0x7d75b8> │ │ │ │ + ldr r1, [pc, #60] @ 7e9578 <__cxa_atexit@plt+0x7d75c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e956c <__cxa_atexit@plt+0x7d75bc> │ │ │ │ + ldr r7, [pc, #32] @ 7e957c <__cxa_atexit@plt+0x7d75cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #40, 14 @ 0xa00000 │ │ │ │ + cmneq r5, #24, 14 @ 0x600000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r5, #4, 14 @ 0x100000 │ │ │ │ - movteq r9, #24600 @ 0x6018 │ │ │ │ + cmneq r5, #244, 12 @ 0xf400000 │ │ │ │ + movteq r9, #24584 @ 0x6008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e95a8 <__cxa_atexit@plt+0x7d75f8> │ │ │ │ - ldr r3, [pc, #32] @ 7e95b0 <__cxa_atexit@plt+0x7d7600> │ │ │ │ + bcc 7e95b8 <__cxa_atexit@plt+0x7d7608> │ │ │ │ + ldr r3, [pc, #32] @ 7e95c0 <__cxa_atexit@plt+0x7d7610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e95b4 <__cxa_atexit@plt+0x7d7604> │ │ │ │ + ldr r7, [pc, #16] @ 7e95c4 <__cxa_atexit@plt+0x7d7614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172, 12 @ 0xac00000 │ │ │ │ - cmneq r5, #128, 10 @ 0x20000000 │ │ │ │ - movteq r8, #28636 @ 0x6fdc │ │ │ │ + cmneq r5, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r5, #112, 10 @ 0x1c000000 │ │ │ │ + movteq r8, #28620 @ 0x6fcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9634 <__cxa_atexit@plt+0x7d7684> │ │ │ │ + bcc 7e9644 <__cxa_atexit@plt+0x7d7694> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e962c <__cxa_atexit@plt+0x7d767c> │ │ │ │ - ldr r3, [pc, #84] @ 7e963c <__cxa_atexit@plt+0x7d768c> │ │ │ │ + bhi 7e963c <__cxa_atexit@plt+0x7d768c> │ │ │ │ + ldr r3, [pc, #84] @ 7e964c <__cxa_atexit@plt+0x7d769c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 7e9640 <__cxa_atexit@plt+0x7d7690> │ │ │ │ + ldr r2, [pc, #72] @ 7e9650 <__cxa_atexit@plt+0x7d76a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 7e9644 <__cxa_atexit@plt+0x7d7694> │ │ │ │ + ldr r3, [pc, #64] @ 7e9654 <__cxa_atexit@plt+0x7d76a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7e9648 <__cxa_atexit@plt+0x7d7698> │ │ │ │ + ldr r3, [pc, #56] @ 7e9658 <__cxa_atexit@plt+0x7d76a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7e964c <__cxa_atexit@plt+0x7d769c> │ │ │ │ + ldr r8, [pc, #36] @ 7e965c <__cxa_atexit@plt+0x7d76ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r5, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #96, 12 @ 0x6000000 │ │ │ │ - cmneq r5, #24, 22 @ 0x6000 │ │ │ │ - cmneq r5, #96, 16 @ 0x600000 │ │ │ │ - movteq r8, #28504 @ 0x6f58 │ │ │ │ + cmneq r5, #80, 12 @ 0x5000000 │ │ │ │ + cmneq r5, #8, 22 @ 0x2000 │ │ │ │ + cmneq r5, #80, 16 @ 0x500000 │ │ │ │ + movteq r8, #28488 @ 0x6f48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e96b8 <__cxa_atexit@plt+0x7d7708> │ │ │ │ + bcc 7e96c8 <__cxa_atexit@plt+0x7d7718> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e96b0 <__cxa_atexit@plt+0x7d7700> │ │ │ │ - ldr r3, [pc, #64] @ 7e96c0 <__cxa_atexit@plt+0x7d7710> │ │ │ │ + bhi 7e96c0 <__cxa_atexit@plt+0x7d7710> │ │ │ │ + ldr r3, [pc, #64] @ 7e96d0 <__cxa_atexit@plt+0x7d7720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7e96c4 <__cxa_atexit@plt+0x7d7714> │ │ │ │ + ldr r3, [pc, #44] @ 7e96d4 <__cxa_atexit@plt+0x7d7724> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7e96c8 <__cxa_atexit@plt+0x7d7718> │ │ │ │ + ldr r7, [pc, #28] @ 7e96d8 <__cxa_atexit@plt+0x7d7728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq r5, #172, 10 @ 0x2b000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #28, 12 @ 0x1c00000 │ │ │ │ - movteq r8, #28424 @ 0x6f08 │ │ │ │ + cmneq r5, #12, 12 @ 0xc00000 │ │ │ │ + movteq r8, #28408 @ 0x6ef8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9754 <__cxa_atexit@plt+0x7d77a4> │ │ │ │ + bcc 7e9764 <__cxa_atexit@plt+0x7d77b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e974c <__cxa_atexit@plt+0x7d779c> │ │ │ │ - ldr lr, [pc, #96] @ 7e975c <__cxa_atexit@plt+0x7d77ac> │ │ │ │ + bhi 7e975c <__cxa_atexit@plt+0x7d77ac> │ │ │ │ + ldr lr, [pc, #96] @ 7e976c <__cxa_atexit@plt+0x7d77bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 7e9760 <__cxa_atexit@plt+0x7d77b0> │ │ │ │ + ldr r2, [pc, #92] @ 7e9770 <__cxa_atexit@plt+0x7d77c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #64] @ 7e9764 <__cxa_atexit@plt+0x7d77b4> │ │ │ │ + ldr r3, [pc, #64] @ 7e9774 <__cxa_atexit@plt+0x7d77c4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7e9768 <__cxa_atexit@plt+0x7d77b8> │ │ │ │ + ldr r7, [pc, #32] @ 7e9778 <__cxa_atexit@plt+0x7d77c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r5, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r5, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - cmneq r5, #8, 10 @ 0x2000000 │ │ │ │ - movteq r9, #25376 @ 0x6320 │ │ │ │ + cmneq r5, #248, 8 @ 0xf8000000 │ │ │ │ + movteq r9, #25360 @ 0x6310 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9898 <__cxa_atexit@plt+0x7d78e8> │ │ │ │ + bcc 7e98a8 <__cxa_atexit@plt+0x7d78f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9890 <__cxa_atexit@plt+0x7d78e0> │ │ │ │ - ldr r3, [pc, #260] @ 7e98a0 <__cxa_atexit@plt+0x7d78f0> │ │ │ │ + bhi 7e98a0 <__cxa_atexit@plt+0x7d78f0> │ │ │ │ + ldr r3, [pc, #260] @ 7e98b0 <__cxa_atexit@plt+0x7d7900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -2055695,29 +2055699,29 @@ │ │ │ │ ldr sl, [r7, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #48] @ 0x30 │ │ │ │ ldr r0, [r7, #52] @ 0x34 │ │ │ │ ldr fp, [r7, #56] @ 0x38 │ │ │ │ ldr r2, [r7, #60] @ 0x3c │ │ │ │ ldr r1, [r7, #64] @ 0x40 │ │ │ │ ldr r7, [r7, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #160] @ 7e98a4 <__cxa_atexit@plt+0x7d78f4> │ │ │ │ + ldr ip, [pc, #160] @ 7e98b4 <__cxa_atexit@plt+0x7d7904> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r5, #-76]! @ 0xffffffb4 │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ add r1, r5, #52 @ 0x34 │ │ │ │ stm r1, {r2, r3, r7} │ │ │ │ str lr, [r6, #-12] │ │ │ │ str lr, [r5, #48] @ 0x30 │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #116] @ 7e98a8 <__cxa_atexit@plt+0x7d78f8> │ │ │ │ + ldr r7, [pc, #116] @ 7e98b8 <__cxa_atexit@plt+0x7d7908> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 7e98ac <__cxa_atexit@plt+0x7d78fc> │ │ │ │ + ldr r3, [pc, #112] @ 7e98bc <__cxa_atexit@plt+0x7d790c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ @@ -2055728,45 +2055732,45 @@ │ │ │ │ str r2, [r5, #28] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 7e98b0 <__cxa_atexit@plt+0x7d7900> │ │ │ │ + ldr r7, [pc, #40] @ 7e98c0 <__cxa_atexit@plt+0x7d7910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r5, #144, 8 @ 0x90000000 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffc974 │ │ │ │ @ instruction: 0xffffc924 │ │ │ │ - cmneq r5, #4, 10 @ 0x1000000 │ │ │ │ - movteq r9, #25048 @ 0x61d8 │ │ │ │ + cmneq r5, #244, 8 @ 0xf4000000 │ │ │ │ + movteq r9, #25032 @ 0x61c8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr ip, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bne 7e997c <__cxa_atexit@plt+0x7d79cc> │ │ │ │ + bne 7e998c <__cxa_atexit@plt+0x7d79dc> │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7e9a34 <__cxa_atexit@plt+0x7d7a84> │ │ │ │ + bhi 7e9a44 <__cxa_atexit@plt+0x7d7a94> │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r7, lr │ │ │ │ ldr lr, [r5, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ str sl, [r6, #-12] │ │ │ │ stmdb r6, {r9, ip} │ │ │ │ str r7, [r6] │ │ │ │ @@ -2055776,32 +2055780,32 @@ │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #272] @ 7e9a58 <__cxa_atexit@plt+0x7d7aa8> │ │ │ │ + ldr r7, [pc, #272] @ 7e9a68 <__cxa_atexit@plt+0x7d7ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #56]! @ 0x38 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #260] @ 7e9a5c <__cxa_atexit@plt+0x7d7aac> │ │ │ │ + ldr r3, [pc, #260] @ 7e9a6c <__cxa_atexit@plt+0x7d7abc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-68]! @ 0xffffffbc │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #244] @ 7e9a60 <__cxa_atexit@plt+0x7d7ab0> │ │ │ │ + ldr r3, [pc, #244] @ 7e9a70 <__cxa_atexit@plt+0x7d7ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7e9a40 <__cxa_atexit@plt+0x7d7a90> │ │ │ │ + bhi 7e9a50 <__cxa_atexit@plt+0x7d7aa0> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r7, lr │ │ │ │ ldr lr, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ @@ -2055822,822 +2055826,822 @@ │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #76] @ 7e9a4c <__cxa_atexit@plt+0x7d7a9c> │ │ │ │ + ldr r3, [pc, #76] @ 7e9a5c <__cxa_atexit@plt+0x7d7aac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-32]! @ 0xffffffe0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #64] @ 7e9a50 <__cxa_atexit@plt+0x7d7aa0> │ │ │ │ + ldr r2, [pc, #64] @ 7e9a60 <__cxa_atexit@plt+0x7d7ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-80]! @ 0xffffffb0 │ │ │ │ - ldr r2, [pc, #56] @ 7e9a54 <__cxa_atexit@plt+0x7d7aa4> │ │ │ │ + ldr r2, [pc, #56] @ 7e9a64 <__cxa_atexit@plt+0x7d7ab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #56]! @ 0x38 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff0b4 │ │ │ │ @ instruction: 0xffffdba0 │ │ │ │ - cmneq r5, #72, 4 @ 0x80000004 │ │ │ │ - cmneq r5, #28, 6 @ 0x70000000 │ │ │ │ + cmneq r5, #56, 4 @ 0x80000003 │ │ │ │ + cmneq r5, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - movteq r8, #28584 @ 0x6fa8 │ │ │ │ + movteq r8, #28568 @ 0x6f98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9aa8 <__cxa_atexit@plt+0x7d7af8> │ │ │ │ - ldr r3, [pc, #44] @ 7e9ab0 <__cxa_atexit@plt+0x7d7b00> │ │ │ │ + bcc 7e9ab8 <__cxa_atexit@plt+0x7d7b08> │ │ │ │ + ldr r3, [pc, #44] @ 7e9ac0 <__cxa_atexit@plt+0x7d7b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7e9ab4 <__cxa_atexit@plt+0x7d7b04> │ │ │ │ + ldr r3, [pc, #32] @ 7e9ac4 <__cxa_atexit@plt+0x7d7b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 7e37a4 <__cxa_atexit@plt+0x7d17f4> │ │ │ │ + b 7e37b4 <__cxa_atexit@plt+0x7d1804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #184, 2 @ 0x2e │ │ │ │ - cmneq r5, #32, 12 @ 0x2000000 │ │ │ │ - movteq r8, #27312 @ 0x6ab0 │ │ │ │ + cmneq r5, #168, 2 @ 0x2a │ │ │ │ + cmneq r5, #16, 12 @ 0x1000000 │ │ │ │ + movteq r8, #27296 @ 0x6aa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9af0 <__cxa_atexit@plt+0x7d7b40> │ │ │ │ - ldr r3, [pc, #32] @ 7e9af8 <__cxa_atexit@plt+0x7d7b48> │ │ │ │ + bcc 7e9b00 <__cxa_atexit@plt+0x7d7b50> │ │ │ │ + ldr r3, [pc, #32] @ 7e9b08 <__cxa_atexit@plt+0x7d7b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e9afc <__cxa_atexit@plt+0x7d7b4c> │ │ │ │ + ldr r7, [pc, #16] @ 7e9b0c <__cxa_atexit@plt+0x7d7b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 2 │ │ │ │ - cmneq r5, #180, 2 @ 0x2d │ │ │ │ - movteq r8, #27224 @ 0x6a58 │ │ │ │ + cmneq r5, #84, 2 │ │ │ │ + cmneq r5, #164, 2 @ 0x29 │ │ │ │ + movteq r8, #27208 @ 0x6a48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9b3c <__cxa_atexit@plt+0x7d7b8c> │ │ │ │ - ldr r3, [pc, #36] @ 7e9b44 <__cxa_atexit@plt+0x7d7b94> │ │ │ │ + bcc 7e9b4c <__cxa_atexit@plt+0x7d7b9c> │ │ │ │ + ldr r3, [pc, #36] @ 7e9b54 <__cxa_atexit@plt+0x7d7ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7e9b48 <__cxa_atexit@plt+0x7d7b98> │ │ │ │ + ldr r7, [pc, #24] @ 7e9b58 <__cxa_atexit@plt+0x7d7ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7e9b4c <__cxa_atexit@plt+0x7d7b9c> │ │ │ │ + ldr r8, [pc, #20] @ 7e9b5c <__cxa_atexit@plt+0x7d7bac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 2 │ │ │ │ - cmneq r5, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r5, #176, 28 @ 0xb00 │ │ │ │ - movteq r8, #27076 @ 0x69c4 │ │ │ │ + cmneq r5, #12, 2 │ │ │ │ + cmneq r5, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r5, #160, 28 @ 0xa00 │ │ │ │ + movteq r8, #27060 @ 0x69b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9b98 <__cxa_atexit@plt+0x7d7be8> │ │ │ │ - ldr r3, [pc, #48] @ 7e9ba0 <__cxa_atexit@plt+0x7d7bf0> │ │ │ │ + bcc 7e9ba8 <__cxa_atexit@plt+0x7d7bf8> │ │ │ │ + ldr r3, [pc, #48] @ 7e9bb0 <__cxa_atexit@plt+0x7d7c00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7e9ba4 <__cxa_atexit@plt+0x7d7bf4> │ │ │ │ + ldr r3, [pc, #36] @ 7e9bb4 <__cxa_atexit@plt+0x7d7c04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #24] @ 7e9ba8 <__cxa_atexit@plt+0x7d7bf8> │ │ │ │ + ldr r7, [pc, #24] @ 7e9bb8 <__cxa_atexit@plt+0x7d7c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov sl, r9 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204 @ 0xcc │ │ │ │ - cmneq r5, #48, 2 │ │ │ │ - cmneq r5, #108, 4 @ 0xc0000006 │ │ │ │ - movteq r8, #26972 @ 0x695c │ │ │ │ + cmneq r5, #188 @ 0xbc │ │ │ │ + cmneq r5, #32, 2 │ │ │ │ + cmneq r5, #92, 4 @ 0xc0000005 │ │ │ │ + movteq r8, #26956 @ 0x694c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9be4 <__cxa_atexit@plt+0x7d7c34> │ │ │ │ - ldr r3, [pc, #32] @ 7e9bec <__cxa_atexit@plt+0x7d7c3c> │ │ │ │ + bcc 7e9bf4 <__cxa_atexit@plt+0x7d7c44> │ │ │ │ + ldr r3, [pc, #32] @ 7e9bfc <__cxa_atexit@plt+0x7d7c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e9bf0 <__cxa_atexit@plt+0x7d7c40> │ │ │ │ + ldr r7, [pc, #16] @ 7e9c00 <__cxa_atexit@plt+0x7d7c50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #112 @ 0x70 │ │ │ │ - cmneq r5, #32, 4 │ │ │ │ - movteq r7, #28260 @ 0x6e64 │ │ │ │ + cmneq r5, #96 @ 0x60 │ │ │ │ + cmneq r5, #16, 4 │ │ │ │ + movteq r7, #28244 @ 0x6e54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9c2c <__cxa_atexit@plt+0x7d7c7c> │ │ │ │ - ldr r3, [pc, #32] @ 7e9c34 <__cxa_atexit@plt+0x7d7c84> │ │ │ │ + bcc 7e9c3c <__cxa_atexit@plt+0x7d7c8c> │ │ │ │ + ldr r3, [pc, #32] @ 7e9c44 <__cxa_atexit@plt+0x7d7c94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e9c38 <__cxa_atexit@plt+0x7d7c88> │ │ │ │ + ldr r7, [pc, #16] @ 7e9c48 <__cxa_atexit@plt+0x7d7c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40 @ 0x28 │ │ │ │ - cmneq r5, #4, 14 @ 0x100000 │ │ │ │ + cmneq r5, #24 │ │ │ │ + cmneq r5, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9c80 <__cxa_atexit@plt+0x7d7cd0> │ │ │ │ - ldr r3, [pc, #48] @ 7e9c88 <__cxa_atexit@plt+0x7d7cd8> │ │ │ │ + bcc 7e9c90 <__cxa_atexit@plt+0x7d7ce0> │ │ │ │ + ldr r3, [pc, #48] @ 7e9c98 <__cxa_atexit@plt+0x7d7ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7e9c8c <__cxa_atexit@plt+0x7d7cdc> │ │ │ │ + ldr r2, [pc, #44] @ 7e9c9c <__cxa_atexit@plt+0x7d7cec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e9c78 <__cxa_atexit@plt+0x7d7cc8> │ │ │ │ - b 7e9c98 <__cxa_atexit@plt+0x7d7ce8> │ │ │ │ + beq 7e9c88 <__cxa_atexit@plt+0x7d7cd8> │ │ │ │ + b 7e9ca8 <__cxa_atexit@plt+0x7d7cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #220, 30 @ 0x370 │ │ │ │ + cmneq r5, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9cd0 <__cxa_atexit@plt+0x7d7d20> │ │ │ │ - ldr r3, [pc, #44] @ 7e9cdc <__cxa_atexit@plt+0x7d7d2c> │ │ │ │ + bhi 7e9ce0 <__cxa_atexit@plt+0x7d7d30> │ │ │ │ + ldr r3, [pc, #44] @ 7e9cec <__cxa_atexit@plt+0x7d7d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #36] @ 7e9ce0 <__cxa_atexit@plt+0x7d7d30> │ │ │ │ + ldr r2, [pc, #36] @ 7e9cf0 <__cxa_atexit@plt+0x7d7d40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #100, 10 @ 0x19000000 │ │ │ │ - cmneq r5, #32 │ │ │ │ - movteq r7, #28028 @ 0x6d7c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #84, 10 @ 0x15000000 │ │ │ │ + cmneq r5, #16 │ │ │ │ + movteq r7, #28012 @ 0x6d6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9d60 <__cxa_atexit@plt+0x7d7db0> │ │ │ │ + bcc 7e9d70 <__cxa_atexit@plt+0x7d7dc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9d58 <__cxa_atexit@plt+0x7d7da8> │ │ │ │ - ldr r2, [pc, #80] @ 7e9d68 <__cxa_atexit@plt+0x7d7db8> │ │ │ │ + bhi 7e9d68 <__cxa_atexit@plt+0x7d7db8> │ │ │ │ + ldr r2, [pc, #80] @ 7e9d78 <__cxa_atexit@plt+0x7d7dc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #64] @ 7e9d6c <__cxa_atexit@plt+0x7d7dbc> │ │ │ │ + ldr r1, [pc, #64] @ 7e9d7c <__cxa_atexit@plt+0x7d7dcc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-8]! │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ 7e9d70 <__cxa_atexit@plt+0x7d7dc0> │ │ │ │ + ldr r7, [pc, #32] @ 7e9d80 <__cxa_atexit@plt+0x7d7dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r5, #132, 16 @ 0x840000 │ │ │ │ - movteq r7, #27848 @ 0x6cc8 │ │ │ │ + cmneq r5, #116, 16 @ 0x740000 │ │ │ │ + movteq r7, #27832 @ 0x6cb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9dac <__cxa_atexit@plt+0x7d7dfc> │ │ │ │ - ldr r3, [pc, #32] @ 7e9db4 <__cxa_atexit@plt+0x7d7e04> │ │ │ │ + bcc 7e9dbc <__cxa_atexit@plt+0x7d7e0c> │ │ │ │ + ldr r3, [pc, #32] @ 7e9dc4 <__cxa_atexit@plt+0x7d7e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7e9db8 <__cxa_atexit@plt+0x7d7e08> │ │ │ │ + ldr r7, [pc, #16] @ 7e9dc8 <__cxa_atexit@plt+0x7d7e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168, 28 @ 0xa80 │ │ │ │ - cmneq r5, #156, 20 @ 0x9c000 │ │ │ │ + cmneq r5, #152, 28 @ 0x980 │ │ │ │ + cmneq r5, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9de8 <__cxa_atexit@plt+0x7d7e38> │ │ │ │ - ldr r3, [pc, #24] @ 7e9df0 <__cxa_atexit@plt+0x7d7e40> │ │ │ │ + bcc 7e9df8 <__cxa_atexit@plt+0x7d7e48> │ │ │ │ + ldr r3, [pc, #24] @ 7e9e00 <__cxa_atexit@plt+0x7d7e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 28 @ 0x640 │ │ │ │ - movteq r7, #27732 @ 0x6c54 │ │ │ │ + cmneq r5, #84, 28 @ 0x540 │ │ │ │ + movteq r7, #27716 @ 0x6c44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9e70 <__cxa_atexit@plt+0x7d7ec0> │ │ │ │ + bcc 7e9e80 <__cxa_atexit@plt+0x7d7ed0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9e68 <__cxa_atexit@plt+0x7d7eb8> │ │ │ │ - ldr r3, [pc, #84] @ 7e9e78 <__cxa_atexit@plt+0x7d7ec8> │ │ │ │ + bhi 7e9e78 <__cxa_atexit@plt+0x7d7ec8> │ │ │ │ + ldr r3, [pc, #84] @ 7e9e88 <__cxa_atexit@plt+0x7d7ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7e9e7c <__cxa_atexit@plt+0x7d7ecc> │ │ │ │ + ldr r2, [pc, #80] @ 7e9e8c <__cxa_atexit@plt+0x7d7edc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7e9e80 <__cxa_atexit@plt+0x7d7ed0> │ │ │ │ + ldr r1, [pc, #60] @ 7e9e90 <__cxa_atexit@plt+0x7d7ee0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7e9e84 <__cxa_atexit@plt+0x7d7ed4> │ │ │ │ + ldr r7, [pc, #32] @ 7e9e94 <__cxa_atexit@plt+0x7d7ee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #16, 28 @ 0x100 │ │ │ │ + cmneq r5, #0, 28 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #236, 26 @ 0x3b00 │ │ │ │ - movteq r8, #26264 @ 0x6698 │ │ │ │ + cmneq r5, #220, 26 @ 0x3700 │ │ │ │ + movteq r8, #26248 @ 0x6688 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9f20 <__cxa_atexit@plt+0x7d7f70> │ │ │ │ + bcc 7e9f30 <__cxa_atexit@plt+0x7d7f80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9f18 <__cxa_atexit@plt+0x7d7f68> │ │ │ │ - ldr lr, [pc, #112] @ 7e9f28 <__cxa_atexit@plt+0x7d7f78> │ │ │ │ + bhi 7e9f28 <__cxa_atexit@plt+0x7d7f78> │ │ │ │ + ldr lr, [pc, #112] @ 7e9f38 <__cxa_atexit@plt+0x7d7f88> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 7e9f2c <__cxa_atexit@plt+0x7d7f7c> │ │ │ │ + ldr r2, [pc, #108] @ 7e9f3c <__cxa_atexit@plt+0x7d7f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #76] @ 7e9f30 <__cxa_atexit@plt+0x7d7f80> │ │ │ │ + ldr r3, [pc, #76] @ 7e9f40 <__cxa_atexit@plt+0x7d7f90> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 7e9f34 <__cxa_atexit@plt+0x7d7f84> │ │ │ │ + ldr r2, [pc, #56] @ 7e9f44 <__cxa_atexit@plt+0x7d7f94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r5, #124, 26 @ 0x1f00 │ │ │ │ + cmneq r5, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r5, #104, 26 @ 0x1a00 │ │ │ │ + cmneq r5, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9f64 <__cxa_atexit@plt+0x7d7fb4> │ │ │ │ - ldr r3, [pc, #24] @ 7e9f6c <__cxa_atexit@plt+0x7d7fbc> │ │ │ │ + bcc 7e9f74 <__cxa_atexit@plt+0x7d7fc4> │ │ │ │ + ldr r3, [pc, #24] @ 7e9f7c <__cxa_atexit@plt+0x7d7fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 24 @ 0xe800 │ │ │ │ - movteq r7, #27324 @ 0x6abc │ │ │ │ + cmneq r5, #216, 24 @ 0xd800 │ │ │ │ + movteq r7, #27308 @ 0x6aac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7e9fe4 <__cxa_atexit@plt+0x7d8034> │ │ │ │ + bcc 7e9ff4 <__cxa_atexit@plt+0x7d8044> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7e9fdc <__cxa_atexit@plt+0x7d802c> │ │ │ │ - ldr r3, [pc, #76] @ 7e9fec <__cxa_atexit@plt+0x7d803c> │ │ │ │ + bhi 7e9fec <__cxa_atexit@plt+0x7d803c> │ │ │ │ + ldr r3, [pc, #76] @ 7e9ffc <__cxa_atexit@plt+0x7d804c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #56] @ 7e9ff0 <__cxa_atexit@plt+0x7d8040> │ │ │ │ + ldr r2, [pc, #56] @ 7ea000 <__cxa_atexit@plt+0x7d8050> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-8]! │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7e9ff4 <__cxa_atexit@plt+0x7d8044> │ │ │ │ + ldr r7, [pc, #36] @ 7ea004 <__cxa_atexit@plt+0x7d8054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7e9ff8 <__cxa_atexit@plt+0x7d8048> │ │ │ │ + ldr r8, [pc, #32] @ 7ea008 <__cxa_atexit@plt+0x7d8058> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 24 @ 0x9c00 │ │ │ │ + cmneq r5, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r5, #0, 24 │ │ │ │ - cmneq r5, #236, 24 @ 0xec00 │ │ │ │ - movteq r8, #25904 @ 0x6530 │ │ │ │ + cmneq r5, #240, 22 @ 0x3c000 │ │ │ │ + cmneq r5, #220, 24 @ 0xdc00 │ │ │ │ + movteq r8, #25888 @ 0x6520 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea09c <__cxa_atexit@plt+0x7d80ec> │ │ │ │ + bcc 7ea0ac <__cxa_atexit@plt+0x7d80fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea094 <__cxa_atexit@plt+0x7d80e4> │ │ │ │ + bhi 7ea0a4 <__cxa_atexit@plt+0x7d80f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ - ldr r9, [pc, #96] @ 7ea0a4 <__cxa_atexit@plt+0x7d80f4> │ │ │ │ + ldr r9, [pc, #96] @ 7ea0b4 <__cxa_atexit@plt+0x7d8104> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #92] @ 7ea0a8 <__cxa_atexit@plt+0x7d80f8> │ │ │ │ + ldr sl, [pc, #92] @ 7ea0b8 <__cxa_atexit@plt+0x7d8108> │ │ │ │ add sl, pc, sl │ │ │ │ stmdb r6, {r3, r8} │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 7ea0ac <__cxa_atexit@plt+0x7d80fc> │ │ │ │ + ldr r2, [pc, #60] @ 7ea0bc <__cxa_atexit@plt+0x7d810c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r5, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r5, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea0f4 <__cxa_atexit@plt+0x7d8144> │ │ │ │ - ldr r3, [pc, #48] @ 7ea0fc <__cxa_atexit@plt+0x7d814c> │ │ │ │ + bcc 7ea104 <__cxa_atexit@plt+0x7d8154> │ │ │ │ + ldr r3, [pc, #48] @ 7ea10c <__cxa_atexit@plt+0x7d815c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7ea100 <__cxa_atexit@plt+0x7d8150> │ │ │ │ + ldr r2, [pc, #44] @ 7ea110 <__cxa_atexit@plt+0x7d8160> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ea0ec <__cxa_atexit@plt+0x7d813c> │ │ │ │ - b 7ea10c <__cxa_atexit@plt+0x7d815c> │ │ │ │ + beq 7ea0fc <__cxa_atexit@plt+0x7d814c> │ │ │ │ + b 7ea11c <__cxa_atexit@plt+0x7d816c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #104, 22 @ 0x1a000 │ │ │ │ + cmneq r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea144 <__cxa_atexit@plt+0x7d8194> │ │ │ │ - ldr r3, [pc, #44] @ 7ea150 <__cxa_atexit@plt+0x7d81a0> │ │ │ │ + bhi 7ea154 <__cxa_atexit@plt+0x7d81a4> │ │ │ │ + ldr r3, [pc, #44] @ 7ea160 <__cxa_atexit@plt+0x7d81b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #36] @ 7ea154 <__cxa_atexit@plt+0x7d81a4> │ │ │ │ + ldr r2, [pc, #36] @ 7ea164 <__cxa_atexit@plt+0x7d81b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #240 @ 0xf0 │ │ │ │ - cmneq r5, #172, 22 @ 0x2b000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #224 @ 0xe0 │ │ │ │ + cmneq r5, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea19c <__cxa_atexit@plt+0x7d81ec> │ │ │ │ - ldr r3, [pc, #48] @ 7ea1a4 <__cxa_atexit@plt+0x7d81f4> │ │ │ │ + bcc 7ea1ac <__cxa_atexit@plt+0x7d81fc> │ │ │ │ + ldr r3, [pc, #48] @ 7ea1b4 <__cxa_atexit@plt+0x7d8204> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7ea1a8 <__cxa_atexit@plt+0x7d81f8> │ │ │ │ + ldr r2, [pc, #44] @ 7ea1b8 <__cxa_atexit@plt+0x7d8208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ea194 <__cxa_atexit@plt+0x7d81e4> │ │ │ │ - b 7ea1b4 <__cxa_atexit@plt+0x7d8204> │ │ │ │ + beq 7ea1a4 <__cxa_atexit@plt+0x7d81f4> │ │ │ │ + b 7ea1c4 <__cxa_atexit@plt+0x7d8214> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r5, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea1ec <__cxa_atexit@plt+0x7d823c> │ │ │ │ - ldr r3, [pc, #44] @ 7ea1f8 <__cxa_atexit@plt+0x7d8248> │ │ │ │ + bhi 7ea1fc <__cxa_atexit@plt+0x7d824c> │ │ │ │ + ldr r3, [pc, #44] @ 7ea208 <__cxa_atexit@plt+0x7d8258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #36] @ 7ea1fc <__cxa_atexit@plt+0x7d824c> │ │ │ │ + ldr r2, [pc, #36] @ 7ea20c <__cxa_atexit@plt+0x7d825c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #76 @ 0x4c │ │ │ │ - cmneq r5, #4, 22 @ 0x1000 │ │ │ │ - movteq r7, #26656 @ 0x6820 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #60 @ 0x3c │ │ │ │ + cmneq r5, #244, 20 @ 0xf4000 │ │ │ │ + movteq r7, #26640 @ 0x6810 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea29c <__cxa_atexit@plt+0x7d82ec> │ │ │ │ + bcc 7ea2ac <__cxa_atexit@plt+0x7d82fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea294 <__cxa_atexit@plt+0x7d82e4> │ │ │ │ - ldr r3, [pc, #116] @ 7ea2a4 <__cxa_atexit@plt+0x7d82f4> │ │ │ │ + bhi 7ea2a4 <__cxa_atexit@plt+0x7d82f4> │ │ │ │ + ldr r3, [pc, #116] @ 7ea2b4 <__cxa_atexit@plt+0x7d8304> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 7ea2a8 <__cxa_atexit@plt+0x7d82f8> │ │ │ │ + ldr r2, [pc, #112] @ 7ea2b8 <__cxa_atexit@plt+0x7d8308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #84] @ 7ea2ac <__cxa_atexit@plt+0x7d82fc> │ │ │ │ + ldr r0, [pc, #84] @ 7ea2bc <__cxa_atexit@plt+0x7d830c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #44] @ 7ea2b0 <__cxa_atexit@plt+0x7d8300> │ │ │ │ + ldr r7, [pc, #44] @ 7ea2c0 <__cxa_atexit@plt+0x7d8310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ - ldr r7, [pc, #36] @ 7ea2b4 <__cxa_atexit@plt+0x7d8304> │ │ │ │ + ldr r7, [pc, #36] @ 7ea2c4 <__cxa_atexit@plt+0x7d8314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq r5, #4, 20 @ 0x4000 │ │ │ │ + cmneq r5, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r5, #188, 20 @ 0xbc000 │ │ │ │ - cmneq r5, #152, 6 @ 0x60000002 │ │ │ │ - movteq r8, #25180 @ 0x625c │ │ │ │ + cmneq r5, #172, 20 @ 0xac000 │ │ │ │ + cmneq r5, #136, 6 @ 0x20000002 │ │ │ │ + movteq r8, #25164 @ 0x624c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea300 <__cxa_atexit@plt+0x7d8350> │ │ │ │ - ldr r3, [pc, #48] @ 7ea308 <__cxa_atexit@plt+0x7d8358> │ │ │ │ + bcc 7ea310 <__cxa_atexit@plt+0x7d8360> │ │ │ │ + ldr r3, [pc, #48] @ 7ea318 <__cxa_atexit@plt+0x7d8368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7ea30c <__cxa_atexit@plt+0x7d835c> │ │ │ │ + ldr r3, [pc, #36] @ 7ea31c <__cxa_atexit@plt+0x7d836c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r7, [pc, #20] @ 7ea310 <__cxa_atexit@plt+0x7d8360> │ │ │ │ + ldr r7, [pc, #20] @ 7ea320 <__cxa_atexit@plt+0x7d8370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 18 @ 0x190000 │ │ │ │ - cmneq r5, #200, 18 @ 0x320000 │ │ │ │ - cmneq r5, #0, 22 │ │ │ │ - movteq r8, #25076 @ 0x61f4 │ │ │ │ + cmneq r5, #84, 18 @ 0x150000 │ │ │ │ + cmneq r5, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq r5, #240, 20 @ 0xf0000 │ │ │ │ + movteq r8, #25060 @ 0x61e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea34c <__cxa_atexit@plt+0x7d839c> │ │ │ │ - ldr r3, [pc, #32] @ 7ea354 <__cxa_atexit@plt+0x7d83a4> │ │ │ │ + bcc 7ea35c <__cxa_atexit@plt+0x7d83ac> │ │ │ │ + ldr r3, [pc, #32] @ 7ea364 <__cxa_atexit@plt+0x7d83b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ea358 <__cxa_atexit@plt+0x7d83a8> │ │ │ │ + ldr r7, [pc, #16] @ 7ea368 <__cxa_atexit@plt+0x7d83b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #8, 18 @ 0x20000 │ │ │ │ - cmneq r5, #184, 20 @ 0xb8000 │ │ │ │ - movteq r8, #25112 @ 0x6218 │ │ │ │ + cmneq r5, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r5, #168, 20 @ 0xa8000 │ │ │ │ + movteq r8, #25096 @ 0x6208 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea40c <__cxa_atexit@plt+0x7d845c> │ │ │ │ + bcc 7ea41c <__cxa_atexit@plt+0x7d846c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea404 <__cxa_atexit@plt+0x7d8454> │ │ │ │ - ldr r3, [pc, #136] @ 7ea414 <__cxa_atexit@plt+0x7d8464> │ │ │ │ + bhi 7ea414 <__cxa_atexit@plt+0x7d8464> │ │ │ │ + ldr r3, [pc, #136] @ 7ea424 <__cxa_atexit@plt+0x7d8474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ ldr r2, [r7, #28] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #92] @ 7ea418 <__cxa_atexit@plt+0x7d8468> │ │ │ │ + ldr r7, [pc, #92] @ 7ea428 <__cxa_atexit@plt+0x7d8478> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #84] @ 7ea41c <__cxa_atexit@plt+0x7d846c> │ │ │ │ + ldr r7, [pc, #84] @ 7ea42c <__cxa_atexit@plt+0x7d847c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #80] @ 7ea420 <__cxa_atexit@plt+0x7d8470> │ │ │ │ + ldr sl, [pc, #80] @ 7ea430 <__cxa_atexit@plt+0x7d8480> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ str r8, [r5, #28] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 7ea424 <__cxa_atexit@plt+0x7d8474> │ │ │ │ + ldr r7, [pc, #36] @ 7ea434 <__cxa_atexit@plt+0x7d8484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r5, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ - cmneq r5, #80, 16 @ 0x500000 │ │ │ │ - movteq r8, #24856 @ 0x6118 │ │ │ │ + cmneq r5, #64, 16 @ 0x400000 │ │ │ │ + movteq r8, #24840 @ 0x6108 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ea468 <__cxa_atexit@plt+0x7d84b8> │ │ │ │ + bne 7ea478 <__cxa_atexit@plt+0x7d84c8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #128] @ 7ea4d0 <__cxa_atexit@plt+0x7d8520> │ │ │ │ + ldr r1, [pc, #128] @ 7ea4e0 <__cxa_atexit@plt+0x7d8530> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 7ea4b8 <__cxa_atexit@plt+0x7d8508> │ │ │ │ + beq 7ea4c8 <__cxa_atexit@plt+0x7d8518> │ │ │ │ mov r7, r3 │ │ │ │ - b 7ea4ec <__cxa_atexit@plt+0x7d853c> │ │ │ │ + b 7ea4fc <__cxa_atexit@plt+0x7d854c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea4c4 <__cxa_atexit@plt+0x7d8514> │ │ │ │ + bhi 7ea4d4 <__cxa_atexit@plt+0x7d8524> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #76] @ 7ea4d4 <__cxa_atexit@plt+0x7d8524> │ │ │ │ + ldr r2, [pc, #76] @ 7ea4e4 <__cxa_atexit@plt+0x7d8534> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 7ea4d8 <__cxa_atexit@plt+0x7d8528> │ │ │ │ + ldr r1, [pc, #72] @ 7ea4e8 <__cxa_atexit@plt+0x7d8538> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #32 │ │ │ │ - ldr r7, [pc, #40] @ 7ea4dc <__cxa_atexit@plt+0x7d852c> │ │ │ │ + ldr r7, [pc, #40] @ 7ea4ec <__cxa_atexit@plt+0x7d853c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - cmneq r5, #156, 14 @ 0x2700000 │ │ │ │ - movteq r8, #24672 @ 0x6060 │ │ │ │ + cmneq r5, #140, 14 @ 0x2300000 │ │ │ │ + movteq r8, #24656 @ 0x6050 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 7ea510 <__cxa_atexit@plt+0x7d8560> │ │ │ │ + ldr r0, [pc, #20] @ 7ea520 <__cxa_atexit@plt+0x7d8570> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r8, #24620 @ 0x602c │ │ │ │ + movteq r8, #24604 @ 0x601c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 7ea544 <__cxa_atexit@plt+0x7d8594> │ │ │ │ + ldr r0, [pc, #28] @ 7ea554 <__cxa_atexit@plt+0x7d85a4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r7, #28664 @ 0x6ff8 │ │ │ │ + movteq r7, #28648 @ 0x6fe8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7ea5b8 <__cxa_atexit@plt+0x7d8608> │ │ │ │ + bne 7ea5c8 <__cxa_atexit@plt+0x7d8618> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea63c <__cxa_atexit@plt+0x7d868c> │ │ │ │ + bhi 7ea64c <__cxa_atexit@plt+0x7d869c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #220] @ 7ea660 <__cxa_atexit@plt+0x7d86b0> │ │ │ │ + ldr r1, [pc, #220] @ 7ea670 <__cxa_atexit@plt+0x7d86c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #216] @ 7ea664 <__cxa_atexit@plt+0x7d86b4> │ │ │ │ + ldr r0, [pc, #216] @ 7ea674 <__cxa_atexit@plt+0x7d86c4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #180] @ 7ea668 <__cxa_atexit@plt+0x7d86b8> │ │ │ │ + ldr r7, [pc, #180] @ 7ea678 <__cxa_atexit@plt+0x7d86c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea648 <__cxa_atexit@plt+0x7d8698> │ │ │ │ + bhi 7ea658 <__cxa_atexit@plt+0x7d86a8> │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #112] @ 7ea654 <__cxa_atexit@plt+0x7d86a4> │ │ │ │ + ldr sl, [pc, #112] @ 7ea664 <__cxa_atexit@plt+0x7d86b4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #108] @ 7ea658 <__cxa_atexit@plt+0x7d86a8> │ │ │ │ + ldr ip, [pc, #108] @ 7ea668 <__cxa_atexit@plt+0x7d86b8> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #60] @ 7ea65c <__cxa_atexit@plt+0x7d86ac> │ │ │ │ + ldr r3, [pc, #60] @ 7ea66c <__cxa_atexit@plt+0x7d86bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - cmneq r5, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r5, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - cmneq r5, #156, 12 @ 0x9c00000 │ │ │ │ - movteq r8, #25656 @ 0x6438 │ │ │ │ + cmneq r5, #140, 12 @ 0x8c00000 │ │ │ │ + movteq r8, #25640 @ 0x6428 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea72c <__cxa_atexit@plt+0x7d877c> │ │ │ │ + bcc 7ea73c <__cxa_atexit@plt+0x7d878c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea724 <__cxa_atexit@plt+0x7d8774> │ │ │ │ - ldr r3, [pc, #152] @ 7ea734 <__cxa_atexit@plt+0x7d8784> │ │ │ │ + bhi 7ea734 <__cxa_atexit@plt+0x7d8784> │ │ │ │ + ldr r3, [pc, #152] @ 7ea744 <__cxa_atexit@plt+0x7d8794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ @@ -2056651,169 +2056655,169 @@ │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ - ldr r3, [pc, #68] @ 7ea738 <__cxa_atexit@plt+0x7d8788> │ │ │ │ + ldr r3, [pc, #68] @ 7ea748 <__cxa_atexit@plt+0x7d8798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #56] @ 7ea73c <__cxa_atexit@plt+0x7d878c> │ │ │ │ + ldr r2, [pc, #56] @ 7ea74c <__cxa_atexit@plt+0x7d879c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-56]! @ 0xffffffc8 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 7ea740 <__cxa_atexit@plt+0x7d8790> │ │ │ │ + ldr r2, [pc, #40] @ 7ea750 <__cxa_atexit@plt+0x7d87a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 10 @ 0x28000000 │ │ │ │ - cmneq r5, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq r5, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r5, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea794 <__cxa_atexit@plt+0x7d87e4> │ │ │ │ - ldr r3, [pc, #60] @ 7ea79c <__cxa_atexit@plt+0x7d87ec> │ │ │ │ + bcc 7ea7a4 <__cxa_atexit@plt+0x7d87f4> │ │ │ │ + ldr r3, [pc, #60] @ 7ea7ac <__cxa_atexit@plt+0x7d87fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7ea7a0 <__cxa_atexit@plt+0x7d87f0> │ │ │ │ + ldr r2, [pc, #56] @ 7ea7b0 <__cxa_atexit@plt+0x7d8800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ea78c <__cxa_atexit@plt+0x7d87dc> │ │ │ │ - b 7ea7ac <__cxa_atexit@plt+0x7d87fc> │ │ │ │ + beq 7ea79c <__cxa_atexit@plt+0x7d87ec> │ │ │ │ + b 7ea7bc <__cxa_atexit@plt+0x7d880c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r5, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7ea7cc <__cxa_atexit@plt+0x7d881c> │ │ │ │ + ldr r0, [pc, #20] @ 7ea7dc <__cxa_atexit@plt+0x7d882c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ea7fc <__cxa_atexit@plt+0x7d884c> │ │ │ │ + ldr r0, [pc, #24] @ 7ea80c <__cxa_atexit@plt+0x7d885c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea840 <__cxa_atexit@plt+0x7d8890> │ │ │ │ + bhi 7ea850 <__cxa_atexit@plt+0x7d88a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7ea84c <__cxa_atexit@plt+0x7d889c> │ │ │ │ + ldr r1, [pc, #36] @ 7ea85c <__cxa_atexit@plt+0x7d88ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #76 @ 0x4c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea87c <__cxa_atexit@plt+0x7d88cc> │ │ │ │ - ldr r3, [pc, #24] @ 7ea884 <__cxa_atexit@plt+0x7d88d4> │ │ │ │ + bcc 7ea88c <__cxa_atexit@plt+0x7d88dc> │ │ │ │ + ldr r3, [pc, #24] @ 7ea894 <__cxa_atexit@plt+0x7d88e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #208, 6 @ 0x40000003 │ │ │ │ - movteq r6, #28500 @ 0x6f54 │ │ │ │ + cmneq r5, #192, 6 │ │ │ │ + movteq r6, #28484 @ 0x6f44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ea914 <__cxa_atexit@plt+0x7d8964> │ │ │ │ + bcc 7ea924 <__cxa_atexit@plt+0x7d8974> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ea90c <__cxa_atexit@plt+0x7d895c> │ │ │ │ - ldr lr, [pc, #100] @ 7ea91c <__cxa_atexit@plt+0x7d896c> │ │ │ │ + bhi 7ea91c <__cxa_atexit@plt+0x7d896c> │ │ │ │ + ldr lr, [pc, #100] @ 7ea92c <__cxa_atexit@plt+0x7d897c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7ea920 <__cxa_atexit@plt+0x7d8970> │ │ │ │ + ldr r2, [pc, #96] @ 7ea930 <__cxa_atexit@plt+0x7d8980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7ea924 <__cxa_atexit@plt+0x7d8974> │ │ │ │ + ldr r3, [pc, #68] @ 7ea934 <__cxa_atexit@plt+0x7d8984> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7ea928 <__cxa_atexit@plt+0x7d8978> │ │ │ │ + ldr r7, [pc, #32] @ 7ea938 <__cxa_atexit@plt+0x7d8988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq r5, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r5, #72, 6 @ 0x20000001 │ │ │ │ - movteq r8, #24984 @ 0x6198 │ │ │ │ + cmneq r5, #56, 6 @ 0xe0000000 │ │ │ │ + movteq r8, #24968 @ 0x6188 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eab00 <__cxa_atexit@plt+0x7d8b50> │ │ │ │ + bcc 7eab10 <__cxa_atexit@plt+0x7d8b60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eaaf8 <__cxa_atexit@plt+0x7d8b48> │ │ │ │ + bhi 7eab08 <__cxa_atexit@plt+0x7d8b58> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -2056835,41 +2056839,41 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #59] @ 0x3b │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r7, #63] @ 0x3f │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #308] @ 7eab08 <__cxa_atexit@plt+0x7d8b58> │ │ │ │ + ldr r0, [pc, #308] @ 7eab18 <__cxa_atexit@plt+0x7d8b68> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [pc, #292] @ 7eab0c <__cxa_atexit@plt+0x7d8b5c> │ │ │ │ + ldr r7, [pc, #292] @ 7eab1c <__cxa_atexit@plt+0x7d8b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #280] @ 7eab10 <__cxa_atexit@plt+0x7d8b60> │ │ │ │ + ldr r7, [pc, #280] @ 7eab20 <__cxa_atexit@plt+0x7d8b70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #268] @ 7eab14 <__cxa_atexit@plt+0x7d8b64> │ │ │ │ + ldr r0, [pc, #268] @ 7eab24 <__cxa_atexit@plt+0x7d8b74> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #-72]! @ 0xffffffb8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - ldr lr, [pc, #252] @ 7eab18 <__cxa_atexit@plt+0x7d8b68> │ │ │ │ + ldr lr, [pc, #252] @ 7eab28 <__cxa_atexit@plt+0x7d8b78> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r4, [pc, #240] @ 7eab1c <__cxa_atexit@plt+0x7d8b6c> │ │ │ │ + ldr r4, [pc, #240] @ 7eab2c <__cxa_atexit@plt+0x7d8b7c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, r6 │ │ │ │ str r4, [lr, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r4, [pc, #228] @ 7eab20 <__cxa_atexit@plt+0x7d8b70> │ │ │ │ + ldr r4, [pc, #228] @ 7eab30 <__cxa_atexit@plt+0x7d8b80> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-16] │ │ │ │ str sl, [r6] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ @@ -2056905,84 +2056909,84 @@ │ │ │ │ str fp, [r5, #20] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ - ldr r7, [pc, #56] @ 7eab24 <__cxa_atexit@plt+0x7d8b74> │ │ │ │ + ldr r7, [pc, #56] @ 7eab34 <__cxa_atexit@plt+0x7d8b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8dcc │ │ │ │ @ instruction: 0xffff96a4 │ │ │ │ @ instruction: 0xffff95f0 │ │ │ │ @ instruction: 0xffff8fe8 │ │ │ │ @ instruction: 0xffff901c │ │ │ │ @ instruction: 0xffff909c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmneq r5, #160, 4 │ │ │ │ - movteq r7, #28556 @ 0x6f8c │ │ │ │ + cmneq r5, #144, 4 │ │ │ │ + movteq r7, #28540 @ 0x6f7c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ ldr lr, [r5, #52] @ 0x34 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ ldr ip, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr fp, [r5, #20] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7eabf0 <__cxa_atexit@plt+0x7d8c40> │ │ │ │ + bne 7eac00 <__cxa_atexit@plt+0x7d8c50> │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7ead0c <__cxa_atexit@plt+0x7d8d5c> │ │ │ │ + bhi 7ead1c <__cxa_atexit@plt+0x7d8d6c> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ mov r1, r9 │ │ │ │ - ldr r9, [pc, #420] @ 7ead30 <__cxa_atexit@plt+0x7d8d80> │ │ │ │ + ldr r9, [pc, #420] @ 7ead40 <__cxa_atexit@plt+0x7d8d90> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r6, {r3, sl, lr} │ │ │ │ str fp, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #368] @ 7ead34 <__cxa_atexit@plt+0x7d8d84> │ │ │ │ + ldr r0, [pc, #368] @ 7ead44 <__cxa_atexit@plt+0x7d8d94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #72]! @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r3, [pc, #344] @ 7ead38 <__cxa_atexit@plt+0x7d8d88> │ │ │ │ + ldr r3, [pc, #344] @ 7ead48 <__cxa_atexit@plt+0x7d8d98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7ead14 <__cxa_atexit@plt+0x7d8d64> │ │ │ │ + bhi 7ead24 <__cxa_atexit@plt+0x7d8d74> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ @@ -2057027,72 +2057031,72 @@ │ │ │ │ str r0, [r6, #-104] @ 0xffffff98 │ │ │ │ str fp, [r6, #-100] @ 0xffffff9c │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r8, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #80] @ 7ead24 <__cxa_atexit@plt+0x7d8d74> │ │ │ │ + ldr r4, [pc, #80] @ 7ead34 <__cxa_atexit@plt+0x7d8d84> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-68]! @ 0xffffffbc │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #68] @ 7ead28 <__cxa_atexit@plt+0x7d8d78> │ │ │ │ + ldr r3, [pc, #68] @ 7ead38 <__cxa_atexit@plt+0x7d8d88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-120]! @ 0xffffff88 │ │ │ │ - ldr r3, [pc, #60] @ 7ead2c <__cxa_atexit@plt+0x7d8d7c> │ │ │ │ + ldr r3, [pc, #60] @ 7ead3c <__cxa_atexit@plt+0x7d8d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ - b 7ead18 <__cxa_atexit@plt+0x7d8d68> │ │ │ │ + b 7ead28 <__cxa_atexit@plt+0x7d8d78> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffeaa0 │ │ │ │ @ instruction: 0xffffb37c │ │ │ │ - cmneq r5, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r5, #100, 30 @ 0x190 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - cmneq r5, #160 @ 0xa0 │ │ │ │ + cmneq r5, #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - movteq r6, #27724 @ 0x6c4c │ │ │ │ + movteq r6, #27708 @ 0x6c3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ead78 <__cxa_atexit@plt+0x7d8dc8> │ │ │ │ - ldr r3, [pc, #36] @ 7ead80 <__cxa_atexit@plt+0x7d8dd0> │ │ │ │ + bcc 7ead88 <__cxa_atexit@plt+0x7d8dd8> │ │ │ │ + ldr r3, [pc, #36] @ 7ead90 <__cxa_atexit@plt+0x7d8de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7ead84 <__cxa_atexit@plt+0x7d8dd4> │ │ │ │ + ldr r7, [pc, #16] @ 7ead94 <__cxa_atexit@plt+0x7d8de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #224, 28 @ 0xe00 │ │ │ │ - cmneq r5, #4, 18 @ 0x10000 │ │ │ │ - movteq r7, #27980 @ 0x6d4c │ │ │ │ + cmneq r5, #208, 28 @ 0xd00 │ │ │ │ + cmneq r5, #244, 16 @ 0xf40000 │ │ │ │ + movteq r7, #27964 @ 0x6d3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eaed0 <__cxa_atexit@plt+0x7d8f20> │ │ │ │ + bcc 7eaee0 <__cxa_atexit@plt+0x7d8f30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eaec8 <__cxa_atexit@plt+0x7d8f18> │ │ │ │ + bhi 7eaed8 <__cxa_atexit@plt+0x7d8f28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -2057114,27 +2057118,27 @@ │ │ │ │ ldr r1, [r7, #59] @ 0x3b │ │ │ │ ldr r0, [r7, #63] @ 0x3f │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #67] @ 0x43 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r1, [pc, #168] @ 7eaed8 <__cxa_atexit@plt+0x7d8f28> │ │ │ │ + ldr r1, [pc, #168] @ 7eaee8 <__cxa_atexit@plt+0x7d8f38> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r0, r3 │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r4, r8, r9} │ │ │ │ - ldr r4, [pc, #124] @ 7eaedc <__cxa_atexit@plt+0x7d8f2c> │ │ │ │ + ldr r4, [pc, #124] @ 7eaeec <__cxa_atexit@plt+0x7d8f3c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ @@ -2057144,524 +2057148,524 @@ │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 7eaee0 <__cxa_atexit@plt+0x7d8f30> │ │ │ │ + ldr r3, [pc, #56] @ 7eaef0 <__cxa_atexit@plt+0x7d8f40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #83 @ 0x53 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - cmneq r5, #188, 26 @ 0x2f00 │ │ │ │ - movteq r7, #26080 @ 0x65e0 │ │ │ │ + cmneq r5, #172, 26 @ 0x2b00 │ │ │ │ + movteq r7, #26064 @ 0x65d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eaf2c <__cxa_atexit@plt+0x7d8f7c> │ │ │ │ - ldr r3, [pc, #48] @ 7eaf34 <__cxa_atexit@plt+0x7d8f84> │ │ │ │ + bcc 7eaf3c <__cxa_atexit@plt+0x7d8f8c> │ │ │ │ + ldr r3, [pc, #48] @ 7eaf44 <__cxa_atexit@plt+0x7d8f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 7eaf38 <__cxa_atexit@plt+0x7d8f88> │ │ │ │ + ldr r3, [pc, #36] @ 7eaf48 <__cxa_atexit@plt+0x7d8f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #28] @ 7eaf3c <__cxa_atexit@plt+0x7d8f8c> │ │ │ │ + ldr r8, [pc, #28] @ 7eaf4c <__cxa_atexit@plt+0x7d8f9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 26 @ 0xe00 │ │ │ │ - cmneq r5, #112, 24 @ 0x7000 │ │ │ │ - cmneq r5, #96, 22 @ 0x18000 │ │ │ │ - movteq r7, #26004 @ 0x6594 │ │ │ │ + cmneq r5, #40, 26 @ 0xa00 │ │ │ │ + cmneq r5, #96, 24 @ 0x6000 │ │ │ │ + cmneq r5, #80, 22 @ 0x14000 │ │ │ │ + movteq r7, #25988 @ 0x6584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eafac <__cxa_atexit@plt+0x7d8ffc> │ │ │ │ + bcc 7eafbc <__cxa_atexit@plt+0x7d900c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eafa4 <__cxa_atexit@plt+0x7d8ff4> │ │ │ │ - ldr r3, [pc, #68] @ 7eafb4 <__cxa_atexit@plt+0x7d9004> │ │ │ │ + bhi 7eafb4 <__cxa_atexit@plt+0x7d9004> │ │ │ │ + ldr r3, [pc, #68] @ 7eafc4 <__cxa_atexit@plt+0x7d9014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 7eafb8 <__cxa_atexit@plt+0x7d9008> │ │ │ │ + ldr r3, [pc, #52] @ 7eafc8 <__cxa_atexit@plt+0x7d9018> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7eafbc <__cxa_atexit@plt+0x7d900c> │ │ │ │ + ldr r7, [pc, #36] @ 7eafcc <__cxa_atexit@plt+0x7d901c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 7eafc0 <__cxa_atexit@plt+0x7d9010> │ │ │ │ + ldr r9, [pc, #32] @ 7eafd0 <__cxa_atexit@plt+0x7d9020> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 24 @ 0xcc00 │ │ │ │ + cmneq r5, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r5, #252, 26 @ 0x3f00 │ │ │ │ - cmneq r5, #112, 16 @ 0x700000 │ │ │ │ + cmneq r5, #236, 26 @ 0x3b00 │ │ │ │ + cmneq r5, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eaff0 <__cxa_atexit@plt+0x7d9040> │ │ │ │ - ldr r3, [pc, #24] @ 7eaff8 <__cxa_atexit@plt+0x7d9048> │ │ │ │ + bcc 7eb000 <__cxa_atexit@plt+0x7d9050> │ │ │ │ + ldr r3, [pc, #24] @ 7eb008 <__cxa_atexit@plt+0x7d9058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r5, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb038 <__cxa_atexit@plt+0x7d9088> │ │ │ │ - ldr r3, [pc, #40] @ 7eb040 <__cxa_atexit@plt+0x7d9090> │ │ │ │ + bcc 7eb048 <__cxa_atexit@plt+0x7d9098> │ │ │ │ + ldr r3, [pc, #40] @ 7eb050 <__cxa_atexit@plt+0x7d90a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 7eb044 <__cxa_atexit@plt+0x7d9094> │ │ │ │ + ldr r2, [pc, #24] @ 7eb054 <__cxa_atexit@plt+0x7d90a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #36, 24 @ 0x2400 │ │ │ │ cmneq r5, #20, 24 @ 0x1400 │ │ │ │ - movteq r6, #26644 @ 0x6814 │ │ │ │ + cmneq r5, #4, 24 @ 0x400 │ │ │ │ + movteq r6, #26628 @ 0x6804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb080 <__cxa_atexit@plt+0x7d90d0> │ │ │ │ - ldr r3, [pc, #32] @ 7eb088 <__cxa_atexit@plt+0x7d90d8> │ │ │ │ + bcc 7eb090 <__cxa_atexit@plt+0x7d90e0> │ │ │ │ + ldr r3, [pc, #32] @ 7eb098 <__cxa_atexit@plt+0x7d90e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7eb08c <__cxa_atexit@plt+0x7d90dc> │ │ │ │ + ldr r7, [pc, #16] @ 7eb09c <__cxa_atexit@plt+0x7d90ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #212, 22 @ 0x35000 │ │ │ │ - cmneq r5, #28, 20 @ 0x1c000 │ │ │ │ - movteq r6, #26584 @ 0x67d8 │ │ │ │ + cmneq r5, #196, 22 @ 0x31000 │ │ │ │ + cmneq r5, #12, 20 @ 0xc000 │ │ │ │ + movteq r6, #26568 @ 0x67c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb0f4 <__cxa_atexit@plt+0x7d9144> │ │ │ │ + bcc 7eb104 <__cxa_atexit@plt+0x7d9154> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb0ec <__cxa_atexit@plt+0x7d913c> │ │ │ │ - ldr r3, [pc, #60] @ 7eb0fc <__cxa_atexit@plt+0x7d914c> │ │ │ │ + bhi 7eb0fc <__cxa_atexit@plt+0x7d914c> │ │ │ │ + ldr r3, [pc, #60] @ 7eb10c <__cxa_atexit@plt+0x7d915c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7eb100 <__cxa_atexit@plt+0x7d9150> │ │ │ │ + ldr r3, [pc, #44] @ 7eb110 <__cxa_atexit@plt+0x7d9160> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7eb104 <__cxa_atexit@plt+0x7d9154> │ │ │ │ + ldr r7, [pc, #28] @ 7eb114 <__cxa_atexit@plt+0x7d9164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r5, #108, 22 @ 0x1b000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r5, #108, 28 @ 0x6c0 │ │ │ │ - movteq r7, #25516 @ 0x63ac │ │ │ │ + cmneq r5, #92, 28 @ 0x5c0 │ │ │ │ + movteq r7, #25500 @ 0x639c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb170 <__cxa_atexit@plt+0x7d91c0> │ │ │ │ + bcc 7eb180 <__cxa_atexit@plt+0x7d91d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb168 <__cxa_atexit@plt+0x7d91b8> │ │ │ │ - ldr r3, [pc, #64] @ 7eb178 <__cxa_atexit@plt+0x7d91c8> │ │ │ │ + bhi 7eb178 <__cxa_atexit@plt+0x7d91c8> │ │ │ │ + ldr r3, [pc, #64] @ 7eb188 <__cxa_atexit@plt+0x7d91d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7eb17c <__cxa_atexit@plt+0x7d91cc> │ │ │ │ + ldr r3, [pc, #44] @ 7eb18c <__cxa_atexit@plt+0x7d91dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7eb180 <__cxa_atexit@plt+0x7d91d0> │ │ │ │ + ldr r7, [pc, #28] @ 7eb190 <__cxa_atexit@plt+0x7d91e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4, 22 @ 0x1000 │ │ │ │ + cmneq r5, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r5, #156, 10 @ 0x27000000 │ │ │ │ - movteq r7, #25460 @ 0x6374 │ │ │ │ + cmneq r5, #140, 10 @ 0x23000000 │ │ │ │ + movteq r7, #25444 @ 0x6364 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb1f0 <__cxa_atexit@plt+0x7d9240> │ │ │ │ - ldr r3, [pc, #84] @ 7eb1f8 <__cxa_atexit@plt+0x7d9248> │ │ │ │ + bcc 7eb200 <__cxa_atexit@plt+0x7d9250> │ │ │ │ + ldr r3, [pc, #84] @ 7eb208 <__cxa_atexit@plt+0x7d9258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r0, [pc, #52] @ 7eb1fc <__cxa_atexit@plt+0x7d924c> │ │ │ │ + ldr r0, [pc, #52] @ 7eb20c <__cxa_atexit@plt+0x7d925c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7eb1e8 <__cxa_atexit@plt+0x7d9238> │ │ │ │ - b 7eb20c <__cxa_atexit@plt+0x7d925c> │ │ │ │ + beq 7eb1f8 <__cxa_atexit@plt+0x7d9248> │ │ │ │ + b 7eb21c <__cxa_atexit@plt+0x7d926c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152, 20 @ 0x98000 │ │ │ │ + cmneq r5, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r7, #25336 @ 0x62f8 │ │ │ │ + movteq r7, #25320 @ 0x62e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7eb274 <__cxa_atexit@plt+0x7d92c4> │ │ │ │ + bne 7eb284 <__cxa_atexit@plt+0x7d92d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb28c <__cxa_atexit@plt+0x7d92dc> │ │ │ │ + bhi 7eb29c <__cxa_atexit@plt+0x7d92ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #96] @ 7eb2a0 <__cxa_atexit@plt+0x7d92f0> │ │ │ │ + ldr r1, [pc, #96] @ 7eb2b0 <__cxa_atexit@plt+0x7d9300> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 7eb2a4 <__cxa_atexit@plt+0x7d92f4> │ │ │ │ + ldr r0, [pc, #92] @ 7eb2b4 <__cxa_atexit@plt+0x7d9304> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r7, r8} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #56] @ 7eb2a8 <__cxa_atexit@plt+0x7d92f8> │ │ │ │ + ldr r7, [pc, #56] @ 7eb2b8 <__cxa_atexit@plt+0x7d9308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 7eb298 <__cxa_atexit@plt+0x7d92e8> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 7eb2a8 <__cxa_atexit@plt+0x7d92f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ - ldr r7, [pc, #20] @ 7eb29c <__cxa_atexit@plt+0x7d92ec> │ │ │ │ + ldr r7, [pc, #20] @ 7eb2ac <__cxa_atexit@plt+0x7d92fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r5, #16, 16 @ 0x100000 │ │ │ │ + cmneq r5, #0, 16 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - cmneq r5, #224, 18 @ 0x380000 │ │ │ │ - movteq r7, #25148 @ 0x623c │ │ │ │ + cmneq r5, #208, 18 @ 0x340000 │ │ │ │ + movteq r7, #25132 @ 0x622c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7eb314 <__cxa_atexit@plt+0x7d9364> │ │ │ │ + bne 7eb324 <__cxa_atexit@plt+0x7d9374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7eb32c <__cxa_atexit@plt+0x7d937c> │ │ │ │ + bhi 7eb33c <__cxa_atexit@plt+0x7d938c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #88] @ 7eb33c <__cxa_atexit@plt+0x7d938c> │ │ │ │ + ldr r2, [pc, #88] @ 7eb34c <__cxa_atexit@plt+0x7d939c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 7eb340 <__cxa_atexit@plt+0x7d9390> │ │ │ │ + ldr r1, [pc, #84] @ 7eb350 <__cxa_atexit@plt+0x7d93a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #52] @ 7eb344 <__cxa_atexit@plt+0x7d9394> │ │ │ │ + ldr r7, [pc, #52] @ 7eb354 <__cxa_atexit@plt+0x7d93a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 7eb338 <__cxa_atexit@plt+0x7d9388> │ │ │ │ + ldr r2, [pc, #24] @ 7eb348 <__cxa_atexit@plt+0x7d9398> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #32, 18 @ 0x80000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - cmneq r5, #64, 18 @ 0x100000 │ │ │ │ + cmneq r5, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb398 <__cxa_atexit@plt+0x7d93e8> │ │ │ │ - ldr r3, [pc, #60] @ 7eb3a0 <__cxa_atexit@plt+0x7d93f0> │ │ │ │ + bcc 7eb3a8 <__cxa_atexit@plt+0x7d93f8> │ │ │ │ + ldr r3, [pc, #60] @ 7eb3b0 <__cxa_atexit@plt+0x7d9400> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7eb3a4 <__cxa_atexit@plt+0x7d93f4> │ │ │ │ + ldr r2, [pc, #56] @ 7eb3b4 <__cxa_atexit@plt+0x7d9404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7eb390 <__cxa_atexit@plt+0x7d93e0> │ │ │ │ - b 7eb3b0 <__cxa_atexit@plt+0x7d9400> │ │ │ │ + beq 7eb3a0 <__cxa_atexit@plt+0x7d93f0> │ │ │ │ + b 7eb3c0 <__cxa_atexit@plt+0x7d9410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #208, 16 @ 0xd00000 │ │ │ │ + cmneq r5, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7eb3d0 <__cxa_atexit@plt+0x7d9420> │ │ │ │ + ldr r0, [pc, #20] @ 7eb3e0 <__cxa_atexit@plt+0x7d9430> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7eb400 <__cxa_atexit@plt+0x7d9450> │ │ │ │ + ldr r0, [pc, #24] @ 7eb410 <__cxa_atexit@plt+0x7d9460> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb444 <__cxa_atexit@plt+0x7d9494> │ │ │ │ + bhi 7eb454 <__cxa_atexit@plt+0x7d94a4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7eb450 <__cxa_atexit@plt+0x7d94a0> │ │ │ │ + ldr r1, [pc, #36] @ 7eb460 <__cxa_atexit@plt+0x7d94b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #112, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #96, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb4a4 <__cxa_atexit@plt+0x7d94f4> │ │ │ │ - ldr r3, [pc, #60] @ 7eb4ac <__cxa_atexit@plt+0x7d94fc> │ │ │ │ + bcc 7eb4b4 <__cxa_atexit@plt+0x7d9504> │ │ │ │ + ldr r3, [pc, #60] @ 7eb4bc <__cxa_atexit@plt+0x7d950c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7eb4b0 <__cxa_atexit@plt+0x7d9500> │ │ │ │ + ldr r2, [pc, #56] @ 7eb4c0 <__cxa_atexit@plt+0x7d9510> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7eb49c <__cxa_atexit@plt+0x7d94ec> │ │ │ │ - b 7eb4bc <__cxa_atexit@plt+0x7d950c> │ │ │ │ + beq 7eb4ac <__cxa_atexit@plt+0x7d94fc> │ │ │ │ + b 7eb4cc <__cxa_atexit@plt+0x7d951c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r5, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7eb4dc <__cxa_atexit@plt+0x7d952c> │ │ │ │ + ldr r0, [pc, #20] @ 7eb4ec <__cxa_atexit@plt+0x7d953c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7eb50c <__cxa_atexit@plt+0x7d955c> │ │ │ │ + ldr r0, [pc, #24] @ 7eb51c <__cxa_atexit@plt+0x7d956c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb550 <__cxa_atexit@plt+0x7d95a0> │ │ │ │ + bhi 7eb560 <__cxa_atexit@plt+0x7d95b0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7eb55c <__cxa_atexit@plt+0x7d95ac> │ │ │ │ + ldr r1, [pc, #36] @ 7eb56c <__cxa_atexit@plt+0x7d95bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #100 @ 0x64 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #84 @ 0x54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb5b0 <__cxa_atexit@plt+0x7d9600> │ │ │ │ - ldr r3, [pc, #60] @ 7eb5b8 <__cxa_atexit@plt+0x7d9608> │ │ │ │ + bcc 7eb5c0 <__cxa_atexit@plt+0x7d9610> │ │ │ │ + ldr r3, [pc, #60] @ 7eb5c8 <__cxa_atexit@plt+0x7d9618> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7eb5bc <__cxa_atexit@plt+0x7d960c> │ │ │ │ + ldr r2, [pc, #56] @ 7eb5cc <__cxa_atexit@plt+0x7d961c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7eb5a8 <__cxa_atexit@plt+0x7d95f8> │ │ │ │ - b 7eb5c8 <__cxa_atexit@plt+0x7d9618> │ │ │ │ + beq 7eb5b8 <__cxa_atexit@plt+0x7d9608> │ │ │ │ + b 7eb5d8 <__cxa_atexit@plt+0x7d9628> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #184, 12 @ 0xb800000 │ │ │ │ + cmneq r5, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7eb5e8 <__cxa_atexit@plt+0x7d9638> │ │ │ │ + ldr r0, [pc, #20] @ 7eb5f8 <__cxa_atexit@plt+0x7d9648> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7eb618 <__cxa_atexit@plt+0x7d9668> │ │ │ │ + ldr r0, [pc, #24] @ 7eb628 <__cxa_atexit@plt+0x7d9678> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb65c <__cxa_atexit@plt+0x7d96ac> │ │ │ │ + bhi 7eb66c <__cxa_atexit@plt+0x7d96bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7eb668 <__cxa_atexit@plt+0x7d96b8> │ │ │ │ + ldr r1, [pc, #36] @ 7eb678 <__cxa_atexit@plt+0x7d96c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #88, 30 @ 0x160 │ │ │ │ - movteq r7, #25820 @ 0x64dc │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #72, 30 @ 0x120 │ │ │ │ + movteq r7, #25804 @ 0x64cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eb7b8 <__cxa_atexit@plt+0x7d9808> │ │ │ │ + bcc 7eb7c8 <__cxa_atexit@plt+0x7d9818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb7b0 <__cxa_atexit@plt+0x7d9800> │ │ │ │ + bhi 7eb7c0 <__cxa_atexit@plt+0x7d9810> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ @@ -2057680,18 +2057684,18 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r7, #55] @ 0x37 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r7, #59] @ 0x3b │ │ │ │ ldr sl, [r7, #63] @ 0x3f │ │ │ │ - ldr ip, [pc, #184] @ 7eb7c0 <__cxa_atexit@plt+0x7d9810> │ │ │ │ + ldr ip, [pc, #184] @ 7eb7d0 <__cxa_atexit@plt+0x7d9820> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str ip, [r5, #-88]! @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #176] @ 7eb7c4 <__cxa_atexit@plt+0x7d9814> │ │ │ │ + ldr r4, [pc, #176] @ 7eb7d4 <__cxa_atexit@plt+0x7d9824> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #12] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r5, #84] @ 0x54 │ │ │ │ add r4, r5, #72 @ 0x48 │ │ │ │ stm r4, {r3, fp, lr} │ │ │ │ str r1, [r6] │ │ │ │ @@ -2057708,172 +2057712,172 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #60] @ 0x3c │ │ │ │ str r2, [r5, #64] @ 0x40 │ │ │ │ str sl, [r5, #32] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r5, #28] │ │ │ │ - ldr r4, [pc, #80] @ 7eb7c8 <__cxa_atexit@plt+0x7d9818> │ │ │ │ + ldr r4, [pc, #80] @ 7eb7d8 <__cxa_atexit@plt+0x7d9828> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 7eb7cc <__cxa_atexit@plt+0x7d981c> │ │ │ │ + ldr r8, [pc, #40] @ 7eb7dc <__cxa_atexit@plt+0x7d982c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r5, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffff7688 │ │ │ │ - cmneq r5, #24, 6 @ 0x60000000 │ │ │ │ - movteq r7, #25436 @ 0x635c │ │ │ │ + cmneq r5, #8, 6 @ 0x20000000 │ │ │ │ + movteq r7, #25420 @ 0x634c │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7eb834 <__cxa_atexit@plt+0x7d9884> │ │ │ │ + bne 7eb844 <__cxa_atexit@plt+0x7d9894> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb878 <__cxa_atexit@plt+0x7d98c8> │ │ │ │ + bhi 7eb888 <__cxa_atexit@plt+0x7d98d8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #136] @ 7eb89c <__cxa_atexit@plt+0x7d98ec> │ │ │ │ + ldr r0, [pc, #136] @ 7eb8ac <__cxa_atexit@plt+0x7d98fc> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #128] @ 7eb8a0 <__cxa_atexit@plt+0x7d98f0> │ │ │ │ + ldr r3, [pc, #128] @ 7eb8b0 <__cxa_atexit@plt+0x7d9900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-16]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb884 <__cxa_atexit@plt+0x7d98d4> │ │ │ │ + bhi 7eb894 <__cxa_atexit@plt+0x7d98e4> │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #64] @ 7eb890 <__cxa_atexit@plt+0x7d98e0> │ │ │ │ + ldr r2, [pc, #64] @ 7eb8a0 <__cxa_atexit@plt+0x7d98f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 7eb894 <__cxa_atexit@plt+0x7d98e4> │ │ │ │ + ldr r1, [pc, #60] @ 7eb8a4 <__cxa_atexit@plt+0x7d98f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7eb898 <__cxa_atexit@plt+0x7d98e8> │ │ │ │ + ldr r7, [pc, #36] @ 7eb8a8 <__cxa_atexit@plt+0x7d98f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffff7604 │ │ │ │ - cmneq r5, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r5, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - cmneq r5, #168, 28 @ 0xa80 │ │ │ │ - movteq r7, #25196 @ 0x626c │ │ │ │ + cmneq r5, #152, 28 @ 0x980 │ │ │ │ + movteq r7, #25180 @ 0x625c │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7eb908 <__cxa_atexit@plt+0x7d9958> │ │ │ │ + bne 7eb918 <__cxa_atexit@plt+0x7d9968> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb948 <__cxa_atexit@plt+0x7d9998> │ │ │ │ + bhi 7eb958 <__cxa_atexit@plt+0x7d99a8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #132] @ 7eb96c <__cxa_atexit@plt+0x7d99bc> │ │ │ │ + ldr r0, [pc, #132] @ 7eb97c <__cxa_atexit@plt+0x7d99cc> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #124] @ 7eb970 <__cxa_atexit@plt+0x7d99c0> │ │ │ │ + ldr r3, [pc, #124] @ 7eb980 <__cxa_atexit@plt+0x7d99d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-16]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eb954 <__cxa_atexit@plt+0x7d99a4> │ │ │ │ + bhi 7eb964 <__cxa_atexit@plt+0x7d99b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #60] @ 7eb960 <__cxa_atexit@plt+0x7d99b0> │ │ │ │ + ldr r2, [pc, #60] @ 7eb970 <__cxa_atexit@plt+0x7d99c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 7eb964 <__cxa_atexit@plt+0x7d99b4> │ │ │ │ + ldr r1, [pc, #56] @ 7eb974 <__cxa_atexit@plt+0x7d99c4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7eb968 <__cxa_atexit@plt+0x7d99b8> │ │ │ │ + ldr r7, [pc, #36] @ 7eb978 <__cxa_atexit@plt+0x7d99c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff761c │ │ │ │ - cmneq r5, #16, 12 @ 0x1000000 │ │ │ │ + cmneq r5, #0, 12 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - cmneq r5, #216, 26 @ 0x3600 │ │ │ │ - movteq r7, #24948 @ 0x6174 │ │ │ │ + cmneq r5, #200, 26 @ 0x3200 │ │ │ │ + movteq r7, #24932 @ 0x6164 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr lr, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7eb9dc <__cxa_atexit@plt+0x7d9a2c> │ │ │ │ + bne 7eb9ec <__cxa_atexit@plt+0x7d9a3c> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ebaf0 <__cxa_atexit@plt+0x7d9b40> │ │ │ │ - ldr r2, [pc, #348] @ 7ebb14 <__cxa_atexit@plt+0x7d9b64> │ │ │ │ + bhi 7ebb00 <__cxa_atexit@plt+0x7d9b50> │ │ │ │ + ldr r2, [pc, #348] @ 7ebb24 <__cxa_atexit@plt+0x7d9b74> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #336] @ 7ebb18 <__cxa_atexit@plt+0x7d9b68> │ │ │ │ + ldr r3, [pc, #336] @ 7ebb28 <__cxa_atexit@plt+0x7d9b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-16]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ebafc <__cxa_atexit@plt+0x7d9b4c> │ │ │ │ + bhi 7ebb0c <__cxa_atexit@plt+0x7d9b5c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -2057905,85 +2057909,85 @@ │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [pc, #124] @ 7ebb08 <__cxa_atexit@plt+0x7d9b58> │ │ │ │ + ldr r1, [pc, #124] @ 7ebb18 <__cxa_atexit@plt+0x7d9b68> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r9, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r1, [r6, #-84] @ 0xffffffac │ │ │ │ str lr, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r2, [pc, #72] @ 7ebb0c <__cxa_atexit@plt+0x7d9b5c> │ │ │ │ + ldr r2, [pc, #72] @ 7ebb1c <__cxa_atexit@plt+0x7d9b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #64] @ 7ebb10 <__cxa_atexit@plt+0x7d9b60> │ │ │ │ + ldr r2, [pc, #64] @ 7ebb20 <__cxa_atexit@plt+0x7d9b70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #64]! @ 0x40 │ │ │ │ sub r2, r6, #99 @ 0x63 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - cmneq r5, #148, 2 @ 0x25 │ │ │ │ + cmneq r5, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - cmneq r5, #8, 26 @ 0x200 │ │ │ │ - movteq r6, #27020 @ 0x698c │ │ │ │ + cmneq r5, #248, 24 @ 0xf800 │ │ │ │ + movteq r6, #27004 @ 0x697c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebb60 <__cxa_atexit@plt+0x7d9bb0> │ │ │ │ - ldr r3, [pc, #44] @ 7ebb68 <__cxa_atexit@plt+0x7d9bb8> │ │ │ │ + bcc 7ebb70 <__cxa_atexit@plt+0x7d9bc0> │ │ │ │ + ldr r3, [pc, #44] @ 7ebb78 <__cxa_atexit@plt+0x7d9bc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7ebb6c <__cxa_atexit@plt+0x7d9bbc> │ │ │ │ + ldr r3, [pc, #36] @ 7ebb7c <__cxa_atexit@plt+0x7d9bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7ebb70 <__cxa_atexit@plt+0x7d9bc0> │ │ │ │ + ldr r3, [pc, #24] @ 7ebb80 <__cxa_atexit@plt+0x7d9bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #0, 2 │ │ │ │ - cmneq r5, #248 @ 0xf8 │ │ │ │ - cmneq r5, #212 @ 0xd4 │ │ │ │ - movteq r6, #28648 @ 0x6fe8 │ │ │ │ + cmneq r5, #240 @ 0xf0 │ │ │ │ + cmneq r5, #232 @ 0xe8 │ │ │ │ + cmneq r5, #196 @ 0xc4 │ │ │ │ + movteq r6, #28632 @ 0x6fd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebc8c <__cxa_atexit@plt+0x7d9cdc> │ │ │ │ + bcc 7ebc9c <__cxa_atexit@plt+0x7d9cec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ebc84 <__cxa_atexit@plt+0x7d9cd4> │ │ │ │ + bhi 7ebc94 <__cxa_atexit@plt+0x7d9ce4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2057998,23 +2058002,23 @@ │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ add r4, r7, #43 @ 0x2b │ │ │ │ ldm r4, {r1, r2, r3, r4} │ │ │ │ ldr r0, [r7, #59] @ 0x3b │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6] │ │ │ │ - ldr r0, [pc, #148] @ 7ebc94 <__cxa_atexit@plt+0x7d9ce4> │ │ │ │ + ldr r0, [pc, #148] @ 7ebca4 <__cxa_atexit@plt+0x7d9cf4> │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r1, r2, r3, r4} │ │ │ │ - ldr r4, [pc, #120] @ 7ebc98 <__cxa_atexit@plt+0x7d9ce8> │ │ │ │ + ldr r4, [pc, #120] @ 7ebca8 <__cxa_atexit@plt+0x7d9cf8> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ str fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -2058023,111 +2058027,111 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-8]! │ │ │ │ - ldr r3, [pc, #56] @ 7ebc9c <__cxa_atexit@plt+0x7d9cec> │ │ │ │ + ldr r3, [pc, #56] @ 7ebcac <__cxa_atexit@plt+0x7d9cfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #75 @ 0x4b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - cmneq r5, #0 │ │ │ │ - movteq r5, #26976 @ 0x6960 │ │ │ │ + cmneq r5, #240, 30 @ 0x3c0 │ │ │ │ + movteq r5, #26960 @ 0x6950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebcd8 <__cxa_atexit@plt+0x7d9d28> │ │ │ │ - ldr r3, [pc, #32] @ 7ebce0 <__cxa_atexit@plt+0x7d9d30> │ │ │ │ + bcc 7ebce8 <__cxa_atexit@plt+0x7d9d38> │ │ │ │ + ldr r3, [pc, #32] @ 7ebcf0 <__cxa_atexit@plt+0x7d9d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ebce4 <__cxa_atexit@plt+0x7d9d34> │ │ │ │ + ldr r7, [pc, #16] @ 7ebcf4 <__cxa_atexit@plt+0x7d9d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 30 @ 0x1f0 │ │ │ │ - cmneq r5, #44, 28 @ 0x2c0 │ │ │ │ + cmneq r5, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebd14 <__cxa_atexit@plt+0x7d9d64> │ │ │ │ - ldr r3, [pc, #24] @ 7ebd1c <__cxa_atexit@plt+0x7d9d6c> │ │ │ │ + bcc 7ebd24 <__cxa_atexit@plt+0x7d9d74> │ │ │ │ + ldr r3, [pc, #24] @ 7ebd2c <__cxa_atexit@plt+0x7d9d7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 30 @ 0xe0 │ │ │ │ - movteq r5, #26860 @ 0x68ec │ │ │ │ + cmneq r5, #40, 30 @ 0xa0 │ │ │ │ + movteq r5, #26844 @ 0x68dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebd9c <__cxa_atexit@plt+0x7d9dec> │ │ │ │ + bcc 7ebdac <__cxa_atexit@plt+0x7d9dfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ebd94 <__cxa_atexit@plt+0x7d9de4> │ │ │ │ - ldr r3, [pc, #84] @ 7ebda4 <__cxa_atexit@plt+0x7d9df4> │ │ │ │ + bhi 7ebda4 <__cxa_atexit@plt+0x7d9df4> │ │ │ │ + ldr r3, [pc, #84] @ 7ebdb4 <__cxa_atexit@plt+0x7d9e04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7ebda8 <__cxa_atexit@plt+0x7d9df8> │ │ │ │ + ldr r2, [pc, #80] @ 7ebdb8 <__cxa_atexit@plt+0x7d9e08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7ebdac <__cxa_atexit@plt+0x7d9dfc> │ │ │ │ + ldr r1, [pc, #60] @ 7ebdbc <__cxa_atexit@plt+0x7d9e0c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7ebdb0 <__cxa_atexit@plt+0x7d9e00> │ │ │ │ + ldr r7, [pc, #32] @ 7ebdc0 <__cxa_atexit@plt+0x7d9e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #228, 28 @ 0xe40 │ │ │ │ + cmneq r5, #212, 28 @ 0xd40 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #192, 28 @ 0xc00 │ │ │ │ - movteq r6, #28072 @ 0x6da8 │ │ │ │ + cmneq r5, #176, 28 @ 0xb00 │ │ │ │ + movteq r6, #28056 @ 0x6d98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebeb8 <__cxa_atexit@plt+0x7d9f08> │ │ │ │ + bcc 7ebec8 <__cxa_atexit@plt+0x7d9f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ebeb0 <__cxa_atexit@plt+0x7d9f00> │ │ │ │ + bhi 7ebec0 <__cxa_atexit@plt+0x7d9f10> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2058144,129 +2058148,129 @@ │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r1, r2, r3, r4, r9} │ │ │ │ - ldr r4, [pc, #120] @ 7ebec0 <__cxa_atexit@plt+0x7d9f10> │ │ │ │ + ldr r4, [pc, #120] @ 7ebed0 <__cxa_atexit@plt+0x7d9f20> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ str fp, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #64] @ 7ebec4 <__cxa_atexit@plt+0x7d9f14> │ │ │ │ + ldr r3, [pc, #64] @ 7ebed4 <__cxa_atexit@plt+0x7d9f24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 7ebec8 <__cxa_atexit@plt+0x7d9f18> │ │ │ │ + ldr r3, [pc, #56] @ 7ebed8 <__cxa_atexit@plt+0x7d9f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #75 @ 0x4b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r5, #212, 26 @ 0x3500 │ │ │ │ - movteq r5, #26420 @ 0x6734 │ │ │ │ + cmneq r5, #196, 26 @ 0x3100 │ │ │ │ + movteq r5, #26404 @ 0x6724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebf04 <__cxa_atexit@plt+0x7d9f54> │ │ │ │ - ldr r3, [pc, #32] @ 7ebf0c <__cxa_atexit@plt+0x7d9f5c> │ │ │ │ + bcc 7ebf14 <__cxa_atexit@plt+0x7d9f64> │ │ │ │ + ldr r3, [pc, #32] @ 7ebf1c <__cxa_atexit@plt+0x7d9f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ebf10 <__cxa_atexit@plt+0x7d9f60> │ │ │ │ + ldr r7, [pc, #16] @ 7ebf20 <__cxa_atexit@plt+0x7d9f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80, 26 @ 0x1400 │ │ │ │ - cmneq r5, #0, 24 │ │ │ │ + cmneq r5, #64, 26 @ 0x1000 │ │ │ │ + cmneq r5, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebf40 <__cxa_atexit@plt+0x7d9f90> │ │ │ │ - ldr r3, [pc, #24] @ 7ebf48 <__cxa_atexit@plt+0x7d9f98> │ │ │ │ + bcc 7ebf50 <__cxa_atexit@plt+0x7d9fa0> │ │ │ │ + ldr r3, [pc, #24] @ 7ebf58 <__cxa_atexit@plt+0x7d9fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12, 26 @ 0x300 │ │ │ │ - movteq r5, #26304 @ 0x66c0 │ │ │ │ + cmneq r5, #252, 24 @ 0xfc00 │ │ │ │ + movteq r5, #26288 @ 0x66b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ebfc8 <__cxa_atexit@plt+0x7da018> │ │ │ │ + bcc 7ebfd8 <__cxa_atexit@plt+0x7da028> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ebfc0 <__cxa_atexit@plt+0x7da010> │ │ │ │ - ldr r3, [pc, #84] @ 7ebfd0 <__cxa_atexit@plt+0x7da020> │ │ │ │ + bhi 7ebfd0 <__cxa_atexit@plt+0x7da020> │ │ │ │ + ldr r3, [pc, #84] @ 7ebfe0 <__cxa_atexit@plt+0x7da030> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7ebfd4 <__cxa_atexit@plt+0x7da024> │ │ │ │ + ldr r2, [pc, #80] @ 7ebfe4 <__cxa_atexit@plt+0x7da034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7ebfd8 <__cxa_atexit@plt+0x7da028> │ │ │ │ + ldr r1, [pc, #60] @ 7ebfe8 <__cxa_atexit@plt+0x7da038> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7ebfdc <__cxa_atexit@plt+0x7da02c> │ │ │ │ + ldr r7, [pc, #32] @ 7ebfec <__cxa_atexit@plt+0x7da03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #184, 24 @ 0xb800 │ │ │ │ + cmneq r5, #168, 24 @ 0xa800 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r5, #148, 24 @ 0x9400 │ │ │ │ - movteq r6, #27516 @ 0x6b7c │ │ │ │ + cmneq r5, #132, 24 @ 0x8400 │ │ │ │ + movteq r6, #27500 @ 0x6b6c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec0d0 <__cxa_atexit@plt+0x7da120> │ │ │ │ + bcc 7ec0e0 <__cxa_atexit@plt+0x7da130> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec0c8 <__cxa_atexit@plt+0x7da118> │ │ │ │ + bhi 7ec0d8 <__cxa_atexit@plt+0x7da128> │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov ip, sl │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #4] │ │ │ │ @@ -2058281,391 +2058285,391 @@ │ │ │ │ ldm r4, {r0, r1, r3, r4} │ │ │ │ stmda r6, {r2, r9} │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r3, r4} │ │ │ │ - ldr r4, [pc, #108] @ 7ec0d8 <__cxa_atexit@plt+0x7da128> │ │ │ │ + ldr r4, [pc, #108] @ 7ec0e8 <__cxa_atexit@plt+0x7da138> │ │ │ │ add r4, pc, r4 │ │ │ │ sub lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r4, sl, fp} │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #60] @ 7ec0dc <__cxa_atexit@plt+0x7da12c> │ │ │ │ + ldr r3, [pc, #60] @ 7ec0ec <__cxa_atexit@plt+0x7da13c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ sub r3, r6, #71 @ 0x47 │ │ │ │ str r4, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r4, [pc, #40] @ 7ec0e0 <__cxa_atexit@plt+0x7da130> │ │ │ │ + ldr r4, [pc, #40] @ 7ec0f0 <__cxa_atexit@plt+0x7da140> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-4]! │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r5, #172, 22 @ 0x2b000 │ │ │ │ + cmneq r5, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7ec120 <__cxa_atexit@plt+0x7da170> │ │ │ │ - ldr r7, [pc, #44] @ 7ec130 <__cxa_atexit@plt+0x7da180> │ │ │ │ + bcc 7ec130 <__cxa_atexit@plt+0x7da180> │ │ │ │ + ldr r7, [pc, #44] @ 7ec140 <__cxa_atexit@plt+0x7da190> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 7ec134 <__cxa_atexit@plt+0x7da184> │ │ │ │ + ldr r7, [pc, #32] @ 7ec144 <__cxa_atexit@plt+0x7da194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 7ec138 <__cxa_atexit@plt+0x7da188> │ │ │ │ + ldr r8, [pc, #28] @ 7ec148 <__cxa_atexit@plt+0x7da198> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 7ec13c <__cxa_atexit@plt+0x7da18c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 7ec14c <__cxa_atexit@plt+0x7da19c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r5, #216, 24 @ 0xd800 │ │ │ │ - cmneq r5, #216, 16 @ 0xd80000 │ │ │ │ - movteq r6, #27284 @ 0x6a94 │ │ │ │ - movteq r6, #27236 @ 0x6a64 │ │ │ │ + cmneq r5, #200, 24 @ 0xc800 │ │ │ │ + cmneq r5, #200, 16 @ 0xc80000 │ │ │ │ + movteq r6, #27268 @ 0x6a84 │ │ │ │ + movteq r6, #27220 @ 0x6a54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 7ec170 <__cxa_atexit@plt+0x7da1c0> │ │ │ │ + ldr r7, [pc, #24] @ 7ec180 <__cxa_atexit@plt+0x7da1d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 7ec174 <__cxa_atexit@plt+0x7da1c4> │ │ │ │ + ldr r7, [pc, #16] @ 7ec184 <__cxa_atexit@plt+0x7da1d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 7ec178 <__cxa_atexit@plt+0x7da1c8> │ │ │ │ + ldr r8, [pc, #12] @ 7ec188 <__cxa_atexit@plt+0x7da1d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r5, #240, 6 @ 0xc0000003 │ │ │ │ - cmneq r5, #48, 24 @ 0x3000 │ │ │ │ - movteq r6, #27156 @ 0x6a14 │ │ │ │ + cmneq r5, #224, 6 @ 0x80000003 │ │ │ │ + cmneq r5, #32, 24 @ 0x2000 │ │ │ │ + movteq r6, #27140 @ 0x6a04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 7ec1ac <__cxa_atexit@plt+0x7da1fc> │ │ │ │ + ldr r7, [pc, #24] @ 7ec1bc <__cxa_atexit@plt+0x7da20c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 7ec1b0 <__cxa_atexit@plt+0x7da200> │ │ │ │ + ldr r7, [pc, #16] @ 7ec1c0 <__cxa_atexit@plt+0x7da210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 7ec1b4 <__cxa_atexit@plt+0x7da204> │ │ │ │ + ldr r8, [pc, #12] @ 7ec1c4 <__cxa_atexit@plt+0x7da214> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r5, #180, 6 @ 0xd0000002 │ │ │ │ - cmneq r5, #56, 16 @ 0x380000 │ │ │ │ - movteq r6, #27080 @ 0x69c8 │ │ │ │ + cmneq r5, #164, 6 @ 0x90000002 │ │ │ │ + cmneq r5, #40, 16 @ 0x280000 │ │ │ │ + movteq r6, #27064 @ 0x69b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 7ec1e0 <__cxa_atexit@plt+0x7da230> │ │ │ │ + ldr r7, [pc, #16] @ 7ec1f0 <__cxa_atexit@plt+0x7da240> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 7ec1e4 <__cxa_atexit@plt+0x7da234> │ │ │ │ + ldr r7, [pc, #8] @ 7ec1f4 <__cxa_atexit@plt+0x7da244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r5, #16, 24 @ 0x1000 │ │ │ │ - movteq r6, #27016 @ 0x6988 │ │ │ │ + cmneq r5, #0, 24 │ │ │ │ + movteq r6, #27000 @ 0x6978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec244 <__cxa_atexit@plt+0x7da294> │ │ │ │ + bhi 7ec254 <__cxa_atexit@plt+0x7da2a4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #64] @ 7ec250 <__cxa_atexit@plt+0x7da2a0> │ │ │ │ + ldr r3, [pc, #64] @ 7ec260 <__cxa_atexit@plt+0x7da2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7ec254 <__cxa_atexit@plt+0x7da2a4> │ │ │ │ + ldr r2, [pc, #60] @ 7ec264 <__cxa_atexit@plt+0x7da2b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 7ec258 <__cxa_atexit@plt+0x7da2a8> │ │ │ │ + ldr r1, [pc, #56] @ 7ec268 <__cxa_atexit@plt+0x7da2b8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-12]! │ │ │ │ str r0, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff6818 │ │ │ │ @ instruction: 0xffff6a9c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r6, #26884 @ 0x6904 │ │ │ │ + movteq r6, #26868 @ 0x68f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ec280 <__cxa_atexit@plt+0x7da2d0> │ │ │ │ + ldr r3, [pc, #16] @ 7ec290 <__cxa_atexit@plt+0x7da2e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #26844 @ 0x68dc │ │ │ │ + movteq r6, #26828 @ 0x68cc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ec2a8 <__cxa_atexit@plt+0x7da2f8> │ │ │ │ + ldr r3, [pc, #16] @ 7ec2b8 <__cxa_atexit@plt+0x7da308> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #26804 @ 0x68b4 │ │ │ │ + movteq r6, #26788 @ 0x68a4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ec2d0 <__cxa_atexit@plt+0x7da320> │ │ │ │ + ldr r3, [pc, #16] @ 7ec2e0 <__cxa_atexit@plt+0x7da330> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #26764 @ 0x688c │ │ │ │ + movteq r6, #26748 @ 0x687c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ec2f8 <__cxa_atexit@plt+0x7da348> │ │ │ │ + ldr r3, [pc, #16] @ 7ec308 <__cxa_atexit@plt+0x7da358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #26724 @ 0x6864 │ │ │ │ + movteq r6, #26708 @ 0x6854 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec364 <__cxa_atexit@plt+0x7da3b4> │ │ │ │ + bhi 7ec374 <__cxa_atexit@plt+0x7da3c4> │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - ldr ip, [pc, #52] @ 7ec370 <__cxa_atexit@plt+0x7da3c0> │ │ │ │ + ldr ip, [pc, #52] @ 7ec380 <__cxa_atexit@plt+0x7da3d0> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6] │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r2, r3, sl} │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ stmdb r6, {r1, r8, lr} │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ mov r7, r6 │ │ │ │ str ip, [r7, #-36]! @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - movteq r5, #26144 @ 0x6620 │ │ │ │ + movteq r5, #26128 @ 0x6610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec3b8 <__cxa_atexit@plt+0x7da408> │ │ │ │ - ldr r3, [pc, #44] @ 7ec3c0 <__cxa_atexit@plt+0x7da410> │ │ │ │ + bcc 7ec3c8 <__cxa_atexit@plt+0x7da418> │ │ │ │ + ldr r3, [pc, #44] @ 7ec3d0 <__cxa_atexit@plt+0x7da420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ec3c4 <__cxa_atexit@plt+0x7da414> │ │ │ │ + ldr r3, [pc, #32] @ 7ec3d4 <__cxa_atexit@plt+0x7da424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7ec3c8 <__cxa_atexit@plt+0x7da418> │ │ │ │ + ldr r7, [pc, #20] @ 7ec3d8 <__cxa_atexit@plt+0x7da428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168, 16 @ 0xa80000 │ │ │ │ - cmneq r5, #220, 26 @ 0x3700 │ │ │ │ - cmneq r5, #100, 26 @ 0x1900 │ │ │ │ + cmneq r5, #152, 16 @ 0x980000 │ │ │ │ + cmneq r5, #204, 26 @ 0x3300 │ │ │ │ + cmneq r5, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec3fc <__cxa_atexit@plt+0x7da44c> │ │ │ │ - ldr r3, [pc, #28] @ 7ec404 <__cxa_atexit@plt+0x7da454> │ │ │ │ + bcc 7ec40c <__cxa_atexit@plt+0x7da45c> │ │ │ │ + ldr r3, [pc, #28] @ 7ec414 <__cxa_atexit@plt+0x7da464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b 536f1c <__cxa_atexit@plt+0x524f6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #84, 16 @ 0x540000 │ │ │ │ - movteq r6, #26536 @ 0x67a8 │ │ │ │ + cmneq r5, #68, 16 @ 0x440000 │ │ │ │ + movteq r6, #26520 @ 0x6798 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec4b0 <__cxa_atexit@plt+0x7da500> │ │ │ │ + bcc 7ec4c0 <__cxa_atexit@plt+0x7da510> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec4a8 <__cxa_atexit@plt+0x7da4f8> │ │ │ │ + bhi 7ec4b8 <__cxa_atexit@plt+0x7da508> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r8, [r6] │ │ │ │ - ldr r2, [pc, #100] @ 7ec4b8 <__cxa_atexit@plt+0x7da508> │ │ │ │ + ldr r2, [pc, #100] @ 7ec4c8 <__cxa_atexit@plt+0x7da518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #92] @ 7ec4bc <__cxa_atexit@plt+0x7da50c> │ │ │ │ + ldr r2, [pc, #92] @ 7ec4cc <__cxa_atexit@plt+0x7da51c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #80] @ 7ec4c0 <__cxa_atexit@plt+0x7da510> │ │ │ │ + ldr r2, [pc, #80] @ 7ec4d0 <__cxa_atexit@plt+0x7da520> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #28] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str lr, [r5, #16] │ │ │ │ - ldr r3, [pc, #60] @ 7ec4c4 <__cxa_atexit@plt+0x7da514> │ │ │ │ + ldr r3, [pc, #60] @ 7ec4d4 <__cxa_atexit@plt+0x7da524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7ec4c8 <__cxa_atexit@plt+0x7da518> │ │ │ │ + ldr r8, [pc, #36] @ 7ec4d8 <__cxa_atexit@plt+0x7da528> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16, 16 @ 0x100000 │ │ │ │ + cmneq r5, #0, 16 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r5, #192, 16 @ 0xc00000 │ │ │ │ - cmneq r5, #0, 18 │ │ │ │ - movteq r6, #26344 @ 0x66e8 │ │ │ │ + cmneq r5, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r5, #240, 16 @ 0xf00000 │ │ │ │ + movteq r6, #26328 @ 0x66d8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ec504 <__cxa_atexit@plt+0x7da554> │ │ │ │ - ldr r3, [pc, #112] @ 7ec560 <__cxa_atexit@plt+0x7da5b0> │ │ │ │ + bne 7ec514 <__cxa_atexit@plt+0x7da564> │ │ │ │ + ldr r3, [pc, #112] @ 7ec570 <__cxa_atexit@plt+0x7da5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #104] @ 7ec564 <__cxa_atexit@plt+0x7da5b4> │ │ │ │ + ldr r2, [pc, #104] @ 7ec574 <__cxa_atexit@plt+0x7da5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 7ec0f0 <__cxa_atexit@plt+0x7da140> │ │ │ │ + b 7ec100 <__cxa_atexit@plt+0x7da150> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec554 <__cxa_atexit@plt+0x7da5a4> │ │ │ │ + bhi 7ec564 <__cxa_atexit@plt+0x7da5b4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #60] @ 7ec568 <__cxa_atexit@plt+0x7da5b8> │ │ │ │ + ldr r0, [pc, #60] @ 7ec578 <__cxa_atexit@plt+0x7da5c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #44] @ 7ec56c <__cxa_atexit@plt+0x7da5bc> │ │ │ │ + ldr r3, [pc, #44] @ 7ec57c <__cxa_atexit@plt+0x7da5cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-16]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #80, 16 @ 0x500000 │ │ │ │ - cmneq r5, #80, 14 @ 0x1400000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #64, 16 @ 0x400000 │ │ │ │ + cmneq r5, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r5, #148, 2 @ 0x25 │ │ │ │ - movteq r5, #25624 @ 0x6418 │ │ │ │ + cmneq r5, #132, 2 @ 0x21 │ │ │ │ + movteq r5, #25608 @ 0x6408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec5ac <__cxa_atexit@plt+0x7da5fc> │ │ │ │ - ldr r3, [pc, #36] @ 7ec5b4 <__cxa_atexit@plt+0x7da604> │ │ │ │ + bcc 7ec5bc <__cxa_atexit@plt+0x7da60c> │ │ │ │ + ldr r3, [pc, #36] @ 7ec5c4 <__cxa_atexit@plt+0x7da614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7ec5b8 <__cxa_atexit@plt+0x7da608> │ │ │ │ + ldr r7, [pc, #16] @ 7ec5c8 <__cxa_atexit@plt+0x7da618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172, 12 @ 0xac00000 │ │ │ │ - cmneq r5, #208 @ 0xd0 │ │ │ │ - movteq r6, #26100 @ 0x65f4 │ │ │ │ + cmneq r5, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r5, #192 @ 0xc0 │ │ │ │ + movteq r6, #26084 @ 0x65e4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec5ec <__cxa_atexit@plt+0x7da63c> │ │ │ │ - ldr r3, [pc, #28] @ 7ec5fc <__cxa_atexit@plt+0x7da64c> │ │ │ │ + bcc 7ec5fc <__cxa_atexit@plt+0x7da64c> │ │ │ │ + ldr r3, [pc, #28] @ 7ec60c <__cxa_atexit@plt+0x7da65c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7ec600 <__cxa_atexit@plt+0x7da650> │ │ │ │ + ldr r7, [pc, #12] @ 7ec610 <__cxa_atexit@plt+0x7da660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r6, #26072 @ 0x65d8 │ │ │ │ - movteq r6, #26032 @ 0x65b0 │ │ │ │ + movteq r6, #26056 @ 0x65c8 │ │ │ │ + movteq r6, #26016 @ 0x65a0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec68c <__cxa_atexit@plt+0x7da6dc> │ │ │ │ + bhi 7ec69c <__cxa_atexit@plt+0x7da6ec> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ - ldr r8, [pc, #92] @ 7ec698 <__cxa_atexit@plt+0x7da6e8> │ │ │ │ + ldr r8, [pc, #92] @ 7ec6a8 <__cxa_atexit@plt+0x7da6f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 7ec69c <__cxa_atexit@plt+0x7da6ec> │ │ │ │ + ldr r9, [pc, #88] @ 7ec6ac <__cxa_atexit@plt+0x7da6fc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 7ec6a0 <__cxa_atexit@plt+0x7da6f0> │ │ │ │ + ldr sl, [pc, #84] @ 7ec6b0 <__cxa_atexit@plt+0x7da700> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -2058677,161 +2058681,161 @@ │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7ec6c0 <__cxa_atexit@plt+0x7da710> │ │ │ │ + ldr r3, [pc, #12] @ 7ec6d0 <__cxa_atexit@plt+0x7da720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7ec6e0 <__cxa_atexit@plt+0x7da730> │ │ │ │ + ldr r3, [pc, #12] @ 7ec6f0 <__cxa_atexit@plt+0x7da740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - cmneq r5, #144, 10 @ 0x24000000 │ │ │ │ - movteq r4, #28504 @ 0x6f58 │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + cmneq r5, #128, 10 @ 0x20000000 │ │ │ │ + movteq r4, #28488 @ 0x6f48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec720 <__cxa_atexit@plt+0x7da770> │ │ │ │ - ldr r8, [pc, #36] @ 7ec728 <__cxa_atexit@plt+0x7da778> │ │ │ │ + bcc 7ec730 <__cxa_atexit@plt+0x7da780> │ │ │ │ + ldr r8, [pc, #36] @ 7ec738 <__cxa_atexit@plt+0x7da788> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7ec72c <__cxa_atexit@plt+0x7da77c> │ │ │ │ + ldr r3, [pc, #32] @ 7ec73c <__cxa_atexit@plt+0x7da78c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ec730 <__cxa_atexit@plt+0x7da780> │ │ │ │ + ldr r7, [pc, #20] @ 7ec740 <__cxa_atexit@plt+0x7da790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03222904 │ │ │ │ - cmneq r5, #48, 10 @ 0xc000000 │ │ │ │ - cmneq r5, #96, 10 @ 0x18000000 │ │ │ │ - movteq r4, #28424 @ 0x6f08 │ │ │ │ + @ instruction: 0x032228f4 │ │ │ │ + cmneq r5, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r5, #80, 10 @ 0x14000000 │ │ │ │ + movteq r4, #28408 @ 0x6ef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec770 <__cxa_atexit@plt+0x7da7c0> │ │ │ │ - ldr r8, [pc, #36] @ 7ec778 <__cxa_atexit@plt+0x7da7c8> │ │ │ │ + bcc 7ec780 <__cxa_atexit@plt+0x7da7d0> │ │ │ │ + ldr r8, [pc, #36] @ 7ec788 <__cxa_atexit@plt+0x7da7d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7ec77c <__cxa_atexit@plt+0x7da7cc> │ │ │ │ + ldr r3, [pc, #32] @ 7ec78c <__cxa_atexit@plt+0x7da7dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ec780 <__cxa_atexit@plt+0x7da7d0> │ │ │ │ + ldr r7, [pc, #20] @ 7ec790 <__cxa_atexit@plt+0x7da7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032228e8 │ │ │ │ - cmneq r5, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq r5, #16, 10 @ 0x4000000 │ │ │ │ - movteq r4, #28344 @ 0x6eb8 │ │ │ │ + @ instruction: 0x032228d8 │ │ │ │ + cmneq r5, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq r5, #0, 10 │ │ │ │ + movteq r4, #28328 @ 0x6ea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec7c0 <__cxa_atexit@plt+0x7da810> │ │ │ │ - ldr r8, [pc, #36] @ 7ec7c8 <__cxa_atexit@plt+0x7da818> │ │ │ │ + bcc 7ec7d0 <__cxa_atexit@plt+0x7da820> │ │ │ │ + ldr r8, [pc, #36] @ 7ec7d8 <__cxa_atexit@plt+0x7da828> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7ec7cc <__cxa_atexit@plt+0x7da81c> │ │ │ │ + ldr r3, [pc, #32] @ 7ec7dc <__cxa_atexit@plt+0x7da82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ec7d0 <__cxa_atexit@plt+0x7da820> │ │ │ │ + ldr r7, [pc, #20] @ 7ec7e0 <__cxa_atexit@plt+0x7da830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032228be │ │ │ │ - cmneq r5, #144, 8 @ 0x90000000 │ │ │ │ - cmneq r5, #192, 8 @ 0xc0000000 │ │ │ │ - movteq r4, #28264 @ 0x6e68 │ │ │ │ + @ instruction: 0x032228ae │ │ │ │ + cmneq r5, #128, 8 @ 0x80000000 │ │ │ │ + cmneq r5, #176, 8 @ 0xb0000000 │ │ │ │ + movteq r4, #28248 @ 0x6e58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec810 <__cxa_atexit@plt+0x7da860> │ │ │ │ - ldr r8, [pc, #36] @ 7ec818 <__cxa_atexit@plt+0x7da868> │ │ │ │ + bcc 7ec820 <__cxa_atexit@plt+0x7da870> │ │ │ │ + ldr r8, [pc, #36] @ 7ec828 <__cxa_atexit@plt+0x7da878> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7ec81c <__cxa_atexit@plt+0x7da86c> │ │ │ │ + ldr r3, [pc, #32] @ 7ec82c <__cxa_atexit@plt+0x7da87c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ec820 <__cxa_atexit@plt+0x7da870> │ │ │ │ + ldr r7, [pc, #20] @ 7ec830 <__cxa_atexit@plt+0x7da880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03222899 │ │ │ │ - cmneq r5, #64, 8 @ 0x40000000 │ │ │ │ - cmneq r5, #112, 8 @ 0x70000000 │ │ │ │ - movteq r5, #24812 @ 0x60ec │ │ │ │ + @ instruction: 0x03222889 │ │ │ │ + cmneq r5, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r5, #96, 8 @ 0x60000000 │ │ │ │ + movteq r5, #24796 @ 0x60dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec93c <__cxa_atexit@plt+0x7da98c> │ │ │ │ + bcc 7ec94c <__cxa_atexit@plt+0x7da99c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ec934 <__cxa_atexit@plt+0x7da984> │ │ │ │ - ldr r1, [pc, #240] @ 7ec944 <__cxa_atexit@plt+0x7da994> │ │ │ │ + bhi 7ec944 <__cxa_atexit@plt+0x7da994> │ │ │ │ + ldr r1, [pc, #240] @ 7ec954 <__cxa_atexit@plt+0x7da9a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 7ec948 <__cxa_atexit@plt+0x7da998> │ │ │ │ + ldr r8, [pc, #236] @ 7ec958 <__cxa_atexit@plt+0x7da9a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 7ec94c <__cxa_atexit@plt+0x7da99c> │ │ │ │ + ldr lr, [pc, #232] @ 7ec95c <__cxa_atexit@plt+0x7da9ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 7ec950 <__cxa_atexit@plt+0x7da9a0> │ │ │ │ + ldr r0, [pc, #228] @ 7ec960 <__cxa_atexit@plt+0x7da9b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 7ec954 <__cxa_atexit@plt+0x7da9a4> │ │ │ │ + ldr r3, [pc, #224] @ 7ec964 <__cxa_atexit@plt+0x7da9b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 7ec958 <__cxa_atexit@plt+0x7da9a8> │ │ │ │ + ldr r3, [pc, #216] @ 7ec968 <__cxa_atexit@plt+0x7da9b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #134 @ 0x86 │ │ │ │ orr r3, r3, #768 @ 0x300 │ │ │ │ - ldr r2, [pc, #200] @ 7ec95c <__cxa_atexit@plt+0x7da9ac> │ │ │ │ + ldr r2, [pc, #200] @ 7ec96c <__cxa_atexit@plt+0x7da9bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 7ec960 <__cxa_atexit@plt+0x7da9b0> │ │ │ │ + ldr r2, [pc, #172] @ 7ec970 <__cxa_atexit@plt+0x7da9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #57 @ 0x39 │ │ │ │ add r3, r3, #512 @ 0x200 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 7ec964 <__cxa_atexit@plt+0x7da9b4> │ │ │ │ + ldr r2, [pc, #128] @ 7ec974 <__cxa_atexit@plt+0x7da9c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2058840,161 +2058844,161 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 7ec968 <__cxa_atexit@plt+0x7da9b8> │ │ │ │ + ldr r7, [pc, #64] @ 7ec978 <__cxa_atexit@plt+0x7da9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 7ec96c <__cxa_atexit@plt+0x7da9bc> │ │ │ │ + ldr r9, [pc, #60] @ 7ec97c <__cxa_atexit@plt+0x7da9cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r5, #156, 10 @ 0x27000000 │ │ │ │ - cmneq r5, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r5, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq r5, #148, 8 @ 0x94000000 │ │ │ │ - cmneq r5, #88, 6 @ 0x60000001 │ │ │ │ - cmneq r5, #12, 6 @ 0x30000000 │ │ │ │ - cmneq r5, #8, 6 @ 0x20000000 │ │ │ │ - movteq r4, #27852 @ 0x6ccc │ │ │ │ + cmneq r5, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r5, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r5, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r5, #132, 8 @ 0x84000000 │ │ │ │ + cmneq r5, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r5, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r5, #248, 4 @ 0x8000000f │ │ │ │ + movteq r4, #27836 @ 0x6cbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec9ac <__cxa_atexit@plt+0x7da9fc> │ │ │ │ - ldr r8, [pc, #36] @ 7ec9b4 <__cxa_atexit@plt+0x7daa04> │ │ │ │ + bcc 7ec9bc <__cxa_atexit@plt+0x7daa0c> │ │ │ │ + ldr r8, [pc, #36] @ 7ec9c4 <__cxa_atexit@plt+0x7daa14> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7ec9b8 <__cxa_atexit@plt+0x7daa08> │ │ │ │ + ldr r3, [pc, #32] @ 7ec9c8 <__cxa_atexit@plt+0x7daa18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ec9bc <__cxa_atexit@plt+0x7daa0c> │ │ │ │ + ldr r7, [pc, #20] @ 7ec9cc <__cxa_atexit@plt+0x7daa1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03222704 │ │ │ │ - cmneq r5, #164, 4 @ 0x4000000a │ │ │ │ - cmneq r5, #212, 4 @ 0x4000000d │ │ │ │ - movteq r4, #27772 @ 0x6c7c │ │ │ │ + @ instruction: 0x032226f4 │ │ │ │ + cmneq r5, #148, 4 @ 0x40000009 │ │ │ │ + cmneq r5, #196, 4 @ 0x4000000c │ │ │ │ + movteq r4, #27756 @ 0x6c6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ec9fc <__cxa_atexit@plt+0x7daa4c> │ │ │ │ - ldr r8, [pc, #36] @ 7eca04 <__cxa_atexit@plt+0x7daa54> │ │ │ │ + bcc 7eca0c <__cxa_atexit@plt+0x7daa5c> │ │ │ │ + ldr r8, [pc, #36] @ 7eca14 <__cxa_atexit@plt+0x7daa64> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7eca08 <__cxa_atexit@plt+0x7daa58> │ │ │ │ + ldr r3, [pc, #32] @ 7eca18 <__cxa_atexit@plt+0x7daa68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7eca0c <__cxa_atexit@plt+0x7daa5c> │ │ │ │ + ldr r7, [pc, #20] @ 7eca1c <__cxa_atexit@plt+0x7daa6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032226e8 │ │ │ │ - cmneq r5, #84, 4 @ 0x40000005 │ │ │ │ - cmneq r5, #132, 4 @ 0x40000008 │ │ │ │ - movteq r4, #27692 @ 0x6c2c │ │ │ │ + @ instruction: 0x032226d8 │ │ │ │ + cmneq r5, #68, 4 @ 0x40000004 │ │ │ │ + cmneq r5, #116, 4 @ 0x40000007 │ │ │ │ + movteq r4, #27676 @ 0x6c1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eca4c <__cxa_atexit@plt+0x7daa9c> │ │ │ │ - ldr r8, [pc, #36] @ 7eca54 <__cxa_atexit@plt+0x7daaa4> │ │ │ │ + bcc 7eca5c <__cxa_atexit@plt+0x7daaac> │ │ │ │ + ldr r8, [pc, #36] @ 7eca64 <__cxa_atexit@plt+0x7daab4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7eca58 <__cxa_atexit@plt+0x7daaa8> │ │ │ │ + ldr r3, [pc, #32] @ 7eca68 <__cxa_atexit@plt+0x7daab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7eca5c <__cxa_atexit@plt+0x7daaac> │ │ │ │ + ldr r7, [pc, #20] @ 7eca6c <__cxa_atexit@plt+0x7daabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032226be │ │ │ │ - cmneq r5, #4, 4 @ 0x40000000 │ │ │ │ - cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ - movteq r4, #27612 @ 0x6bdc │ │ │ │ + @ instruction: 0x032226ae │ │ │ │ + cmneq r5, #244, 2 @ 0x3d │ │ │ │ + cmneq r5, #36, 4 @ 0x40000002 │ │ │ │ + movteq r4, #27596 @ 0x6bcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eca9c <__cxa_atexit@plt+0x7daaec> │ │ │ │ - ldr r8, [pc, #36] @ 7ecaa4 <__cxa_atexit@plt+0x7daaf4> │ │ │ │ + bcc 7ecaac <__cxa_atexit@plt+0x7daafc> │ │ │ │ + ldr r8, [pc, #36] @ 7ecab4 <__cxa_atexit@plt+0x7dab04> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7ecaa8 <__cxa_atexit@plt+0x7daaf8> │ │ │ │ + ldr r3, [pc, #32] @ 7ecab8 <__cxa_atexit@plt+0x7dab08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ecaac <__cxa_atexit@plt+0x7daafc> │ │ │ │ + ldr r7, [pc, #20] @ 7ecabc <__cxa_atexit@plt+0x7dab0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03222699 │ │ │ │ - cmneq r5, #180, 2 @ 0x2d │ │ │ │ - cmneq r5, #228, 2 @ 0x39 │ │ │ │ - movteq r4, #28256 @ 0x6e60 │ │ │ │ + @ instruction: 0x03222689 │ │ │ │ + cmneq r5, #164, 2 @ 0x29 │ │ │ │ + cmneq r5, #212, 2 @ 0x35 │ │ │ │ + movteq r4, #28240 @ 0x6e50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecbc8 <__cxa_atexit@plt+0x7dac18> │ │ │ │ + bcc 7ecbd8 <__cxa_atexit@plt+0x7dac28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ecbc0 <__cxa_atexit@plt+0x7dac10> │ │ │ │ - ldr r1, [pc, #240] @ 7ecbd0 <__cxa_atexit@plt+0x7dac20> │ │ │ │ + bhi 7ecbd0 <__cxa_atexit@plt+0x7dac20> │ │ │ │ + ldr r1, [pc, #240] @ 7ecbe0 <__cxa_atexit@plt+0x7dac30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 7ecbd4 <__cxa_atexit@plt+0x7dac24> │ │ │ │ + ldr r8, [pc, #236] @ 7ecbe4 <__cxa_atexit@plt+0x7dac34> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 7ecbd8 <__cxa_atexit@plt+0x7dac28> │ │ │ │ + ldr lr, [pc, #232] @ 7ecbe8 <__cxa_atexit@plt+0x7dac38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 7ecbdc <__cxa_atexit@plt+0x7dac2c> │ │ │ │ + ldr r0, [pc, #228] @ 7ecbec <__cxa_atexit@plt+0x7dac3c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 7ecbe0 <__cxa_atexit@plt+0x7dac30> │ │ │ │ + ldr r3, [pc, #224] @ 7ecbf0 <__cxa_atexit@plt+0x7dac40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 7ecbe4 <__cxa_atexit@plt+0x7dac34> │ │ │ │ + ldr r3, [pc, #216] @ 7ecbf4 <__cxa_atexit@plt+0x7dac44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ orr r3, r3, #768 @ 0x300 │ │ │ │ - ldr r2, [pc, #200] @ 7ecbe8 <__cxa_atexit@plt+0x7dac38> │ │ │ │ + ldr r2, [pc, #200] @ 7ecbf8 <__cxa_atexit@plt+0x7dac48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 7ecbec <__cxa_atexit@plt+0x7dac3c> │ │ │ │ + ldr r2, [pc, #172] @ 7ecbfc <__cxa_atexit@plt+0x7dac4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #1 │ │ │ │ add r3, r3, #512 @ 0x200 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #217 @ 0xd9 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 7ecbf0 <__cxa_atexit@plt+0x7dac40> │ │ │ │ + ldr r2, [pc, #128] @ 7ecc00 <__cxa_atexit@plt+0x7dac50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2059003,2326 +2059007,2326 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 7ecbf4 <__cxa_atexit@plt+0x7dac44> │ │ │ │ + ldr r7, [pc, #64] @ 7ecc04 <__cxa_atexit@plt+0x7dac54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 7ecbf8 <__cxa_atexit@plt+0x7dac48> │ │ │ │ + ldr r9, [pc, #60] @ 7ecc08 <__cxa_atexit@plt+0x7dac58> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r5, #16, 6 @ 0x40000000 │ │ │ │ - cmneq r5, #36, 8 @ 0x24000000 │ │ │ │ - cmneq r5, #112, 14 @ 0x1c00000 │ │ │ │ - cmneq r5, #8, 4 @ 0x80000000 │ │ │ │ - cmneq r5, #204 @ 0xcc │ │ │ │ - cmneq r5, #128 @ 0x80 │ │ │ │ - cmneq r5, #124 @ 0x7c │ │ │ │ - movteq r4, #27572 @ 0x6bb4 │ │ │ │ + cmneq r5, #0, 6 │ │ │ │ + cmneq r5, #20, 8 @ 0x14000000 │ │ │ │ + cmneq r5, #96, 14 @ 0x1800000 │ │ │ │ + cmneq r5, #248, 2 @ 0x3e │ │ │ │ + cmneq r5, #188 @ 0xbc │ │ │ │ + cmneq r5, #112 @ 0x70 │ │ │ │ + cmneq r5, #108 @ 0x6c │ │ │ │ + movteq r4, #27556 @ 0x6ba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecc34 <__cxa_atexit@plt+0x7dac84> │ │ │ │ - ldr r3, [pc, #32] @ 7ecc3c <__cxa_atexit@plt+0x7dac8c> │ │ │ │ + bcc 7ecc44 <__cxa_atexit@plt+0x7dac94> │ │ │ │ + ldr r3, [pc, #32] @ 7ecc4c <__cxa_atexit@plt+0x7dac9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ecc40 <__cxa_atexit@plt+0x7dac90> │ │ │ │ + ldr r7, [pc, #16] @ 7ecc50 <__cxa_atexit@plt+0x7daca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32 │ │ │ │ - cmneq r5, #116, 28 @ 0x740 │ │ │ │ - movteq r5, #24636 @ 0x603c │ │ │ │ + cmneq r5, #16 │ │ │ │ + cmneq r5, #100, 28 @ 0x640 │ │ │ │ + movteq r5, #24620 @ 0x602c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecc80 <__cxa_atexit@plt+0x7dacd0> │ │ │ │ - ldr r3, [pc, #36] @ 7ecc88 <__cxa_atexit@plt+0x7dacd8> │ │ │ │ + bcc 7ecc90 <__cxa_atexit@plt+0x7dace0> │ │ │ │ + ldr r3, [pc, #36] @ 7ecc98 <__cxa_atexit@plt+0x7dace8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7ecc8c <__cxa_atexit@plt+0x7dacdc> │ │ │ │ + ldr r7, [pc, #16] @ 7ecc9c <__cxa_atexit@plt+0x7dacec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 30 @ 0x360 │ │ │ │ - cmneq r5, #108, 16 @ 0x6c0000 │ │ │ │ - movteq r6, #26496 @ 0x6780 │ │ │ │ + cmneq r5, #200, 30 @ 0x320 │ │ │ │ + cmneq r5, #92, 16 @ 0x5c0000 │ │ │ │ + movteq r6, #26480 @ 0x6770 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eccc8 <__cxa_atexit@plt+0x7dad18> │ │ │ │ - ldr r3, [pc, #32] @ 7eccd0 <__cxa_atexit@plt+0x7dad20> │ │ │ │ + bcc 7eccd8 <__cxa_atexit@plt+0x7dad28> │ │ │ │ + ldr r3, [pc, #32] @ 7ecce0 <__cxa_atexit@plt+0x7dad30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7eccd4 <__cxa_atexit@plt+0x7dad24> │ │ │ │ + ldr r7, [pc, #16] @ 7ecce4 <__cxa_atexit@plt+0x7dad34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #140, 30 @ 0x230 │ │ │ │ - cmneq r5, #16, 10 @ 0x4000000 │ │ │ │ - movteq r6, #26436 @ 0x6744 │ │ │ │ + cmneq r5, #124, 30 @ 0x1f0 │ │ │ │ + cmneq r5, #0, 10 │ │ │ │ + movteq r6, #26420 @ 0x6734 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecd48 <__cxa_atexit@plt+0x7dad98> │ │ │ │ + bcc 7ecd58 <__cxa_atexit@plt+0x7dada8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ecd40 <__cxa_atexit@plt+0x7dad90> │ │ │ │ - ldr r3, [pc, #72] @ 7ecd50 <__cxa_atexit@plt+0x7dada0> │ │ │ │ + bhi 7ecd50 <__cxa_atexit@plt+0x7dada0> │ │ │ │ + ldr r3, [pc, #72] @ 7ecd60 <__cxa_atexit@plt+0x7dadb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 7ecd54 <__cxa_atexit@plt+0x7dada4> │ │ │ │ + ldr r3, [pc, #52] @ 7ecd64 <__cxa_atexit@plt+0x7dadb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7ecd58 <__cxa_atexit@plt+0x7dada8> │ │ │ │ + ldr r7, [pc, #36] @ 7ecd68 <__cxa_atexit@plt+0x7dadb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7ecd5c <__cxa_atexit@plt+0x7dadac> │ │ │ │ + ldr r8, [pc, #32] @ 7ecd6c <__cxa_atexit@plt+0x7dadbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 30 @ 0xd0 │ │ │ │ + cmneq r5, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #228, 28 @ 0xe40 │ │ │ │ - cmneq r5, #88, 26 @ 0x1600 │ │ │ │ - movteq r4, #28628 @ 0x6fd4 │ │ │ │ + cmneq r5, #212, 28 @ 0xd40 │ │ │ │ + cmneq r5, #72, 26 @ 0x1200 │ │ │ │ + movteq r4, #28612 @ 0x6fc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecd98 <__cxa_atexit@plt+0x7dade8> │ │ │ │ - ldr r3, [pc, #32] @ 7ecda0 <__cxa_atexit@plt+0x7dadf0> │ │ │ │ + bcc 7ecda8 <__cxa_atexit@plt+0x7dadf8> │ │ │ │ + ldr r3, [pc, #32] @ 7ecdb0 <__cxa_atexit@plt+0x7dae00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ecda4 <__cxa_atexit@plt+0x7dadf4> │ │ │ │ + ldr r7, [pc, #16] @ 7ecdb4 <__cxa_atexit@plt+0x7dae04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188, 28 @ 0xbc0 │ │ │ │ - cmneq r5, #248, 24 @ 0xf800 │ │ │ │ - movteq r5, #25608 @ 0x6408 │ │ │ │ + cmneq r5, #172, 28 @ 0xac0 │ │ │ │ + cmneq r5, #232, 24 @ 0xe800 │ │ │ │ + movteq r5, #25592 @ 0x63f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ece20 <__cxa_atexit@plt+0x7dae70> │ │ │ │ + bcc 7ece30 <__cxa_atexit@plt+0x7dae80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ece18 <__cxa_atexit@plt+0x7dae68> │ │ │ │ - ldr r3, [pc, #80] @ 7ece28 <__cxa_atexit@plt+0x7dae78> │ │ │ │ + bhi 7ece28 <__cxa_atexit@plt+0x7dae78> │ │ │ │ + ldr r3, [pc, #80] @ 7ece38 <__cxa_atexit@plt+0x7dae88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7ece2c <__cxa_atexit@plt+0x7dae7c> │ │ │ │ + ldr r1, [pc, #64] @ 7ece3c <__cxa_atexit@plt+0x7dae8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7ece30 <__cxa_atexit@plt+0x7dae80> │ │ │ │ + ldr r2, [pc, #56] @ 7ece40 <__cxa_atexit@plt+0x7dae90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 7ece34 <__cxa_atexit@plt+0x7dae84> │ │ │ │ + ldr r8, [pc, #32] @ 7ece44 <__cxa_atexit@plt+0x7dae94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 28 @ 0x640 │ │ │ │ + cmneq r5, #84, 28 @ 0x540 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r5, #108, 28 @ 0x6c0 │ │ │ │ - cmneq r5, #224, 24 @ 0xe000 │ │ │ │ + cmneq r5, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r5, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ece68 <__cxa_atexit@plt+0x7daeb8> │ │ │ │ - ldr r3, [pc, #28] @ 7ece70 <__cxa_atexit@plt+0x7daec0> │ │ │ │ + bcc 7ece78 <__cxa_atexit@plt+0x7daec8> │ │ │ │ + ldr r3, [pc, #28] @ 7ece80 <__cxa_atexit@plt+0x7daed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 26 @ 0x3a00 │ │ │ │ - movteq r6, #25820 @ 0x64dc │ │ │ │ + cmneq r5, #216, 26 @ 0x3600 │ │ │ │ + movteq r6, #25804 @ 0x64cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecea8 <__cxa_atexit@plt+0x7daef8> │ │ │ │ - ldr r3, [pc, #28] @ 7eceb0 <__cxa_atexit@plt+0x7daf00> │ │ │ │ + bcc 7eceb8 <__cxa_atexit@plt+0x7daf08> │ │ │ │ + ldr r3, [pc, #28] @ 7ecec0 <__cxa_atexit@plt+0x7daf10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 7eceb4 <__cxa_atexit@plt+0x7daf04> │ │ │ │ + ldr r8, [pc, #16] @ 7ecec4 <__cxa_atexit@plt+0x7daf14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dec <__cxa_atexit@plt+0xba5e3c> │ │ │ │ + b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168, 26 @ 0x2a00 │ │ │ │ - cmneq r5, #40, 20 @ 0x28000 │ │ │ │ + cmneq r5, #152, 26 @ 0x2600 │ │ │ │ + cmneq r5, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecefc <__cxa_atexit@plt+0x7daf4c> │ │ │ │ - ldr r3, [pc, #48] @ 7ecf04 <__cxa_atexit@plt+0x7daf54> │ │ │ │ + bcc 7ecf0c <__cxa_atexit@plt+0x7daf5c> │ │ │ │ + ldr r3, [pc, #48] @ 7ecf14 <__cxa_atexit@plt+0x7daf64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7ecf08 <__cxa_atexit@plt+0x7daf58> │ │ │ │ + ldr r3, [pc, #40] @ 7ecf18 <__cxa_atexit@plt+0x7daf68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7ecf0c <__cxa_atexit@plt+0x7daf5c> │ │ │ │ + ldr r3, [pc, #28] @ 7ecf1c <__cxa_atexit@plt+0x7daf6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r5, #96, 26 @ 0x1800 │ │ │ │ - cmneq r5, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r5, #88, 26 @ 0x1600 │ │ │ │ + cmneq r5, #80, 26 @ 0x1400 │ │ │ │ + cmneq r5, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ecf60 <__cxa_atexit@plt+0x7dafb0> │ │ │ │ - ldr r3, [pc, #60] @ 7ecf68 <__cxa_atexit@plt+0x7dafb8> │ │ │ │ + bcc 7ecf70 <__cxa_atexit@plt+0x7dafc0> │ │ │ │ + ldr r3, [pc, #60] @ 7ecf78 <__cxa_atexit@plt+0x7dafc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7ecf6c <__cxa_atexit@plt+0x7dafbc> │ │ │ │ + ldr r2, [pc, #56] @ 7ecf7c <__cxa_atexit@plt+0x7dafcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ecf58 <__cxa_atexit@plt+0x7dafa8> │ │ │ │ - b 7ecf78 <__cxa_atexit@plt+0x7dafc8> │ │ │ │ + beq 7ecf68 <__cxa_atexit@plt+0x7dafb8> │ │ │ │ + b 7ecf88 <__cxa_atexit@plt+0x7dafd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #8, 26 @ 0x200 │ │ │ │ + cmneq r5, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7ecf98 <__cxa_atexit@plt+0x7dafe8> │ │ │ │ + ldr r0, [pc, #20] @ 7ecfa8 <__cxa_atexit@plt+0x7daff8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ecfd8 <__cxa_atexit@plt+0x7db028> │ │ │ │ + bhi 7ecfe8 <__cxa_atexit@plt+0x7db038> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #32] @ 7ecfe4 <__cxa_atexit@plt+0x7db034> │ │ │ │ + ldr r1, [pc, #32] @ 7ecff4 <__cxa_atexit@plt+0x7db044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r3, r7} │ │ │ │ str r2, [r6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #236, 16 @ 0xec0000 │ │ │ │ - movteq r4, #26448 @ 0x6750 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #220, 16 @ 0xdc0000 │ │ │ │ + movteq r4, #26432 @ 0x6740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed020 <__cxa_atexit@plt+0x7db070> │ │ │ │ - ldr r3, [pc, #32] @ 7ed028 <__cxa_atexit@plt+0x7db078> │ │ │ │ + bcc 7ed030 <__cxa_atexit@plt+0x7db080> │ │ │ │ + ldr r3, [pc, #32] @ 7ed038 <__cxa_atexit@plt+0x7db088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ed02c <__cxa_atexit@plt+0x7db07c> │ │ │ │ + ldr r7, [pc, #16] @ 7ed03c <__cxa_atexit@plt+0x7db08c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 24 @ 0x3400 │ │ │ │ - cmneq r5, #136, 22 @ 0x22000 │ │ │ │ + cmneq r5, #36, 24 @ 0x2400 │ │ │ │ + cmneq r5, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e7a80 <__cxa_atexit@plt+0xd5ad0> │ │ │ │ - movteq r4, #26364 @ 0x66fc │ │ │ │ + movteq r4, #26348 @ 0x66ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed0e4 <__cxa_atexit@plt+0x7db134> │ │ │ │ + bcc 7ed0f4 <__cxa_atexit@plt+0x7db144> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed0dc <__cxa_atexit@plt+0x7db12c> │ │ │ │ - ldr lr, [pc, #116] @ 7ed0ec <__cxa_atexit@plt+0x7db13c> │ │ │ │ + bhi 7ed0ec <__cxa_atexit@plt+0x7db13c> │ │ │ │ + ldr lr, [pc, #116] @ 7ed0fc <__cxa_atexit@plt+0x7db14c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 7ed0f0 <__cxa_atexit@plt+0x7db140> │ │ │ │ + ldr r2, [pc, #112] @ 7ed100 <__cxa_atexit@plt+0x7db150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r8, [pc, #84] @ 7ed0f4 <__cxa_atexit@plt+0x7db144> │ │ │ │ + ldr r8, [pc, #84] @ 7ed104 <__cxa_atexit@plt+0x7db154> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-16]! │ │ │ │ - ldr r8, [pc, #72] @ 7ed0f8 <__cxa_atexit@plt+0x7db148> │ │ │ │ + ldr r8, [pc, #72] @ 7ed108 <__cxa_atexit@plt+0x7db158> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r6, {r7, lr} │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r9, #-36]! @ 0xffffffdc │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7ed0fc <__cxa_atexit@plt+0x7db14c> │ │ │ │ + ldr r7, [pc, #36] @ 7ed10c <__cxa_atexit@plt+0x7db15c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq r5, #188, 22 @ 0x2f000 │ │ │ │ + cmneq r5, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq r5, #120, 22 @ 0x1e000 │ │ │ │ + cmneq r5, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed12c <__cxa_atexit@plt+0x7db17c> │ │ │ │ - ldr r3, [pc, #24] @ 7ed134 <__cxa_atexit@plt+0x7db184> │ │ │ │ + bcc 7ed13c <__cxa_atexit@plt+0x7db18c> │ │ │ │ + ldr r3, [pc, #24] @ 7ed144 <__cxa_atexit@plt+0x7db194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32, 22 @ 0x8000 │ │ │ │ - movteq r4, #26124 @ 0x660c │ │ │ │ + cmneq r5, #16, 22 @ 0x4000 │ │ │ │ + movteq r4, #26108 @ 0x65fc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed1cc <__cxa_atexit@plt+0x7db21c> │ │ │ │ + bcc 7ed1dc <__cxa_atexit@plt+0x7db22c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed1c4 <__cxa_atexit@plt+0x7db214> │ │ │ │ - ldr r3, [pc, #108] @ 7ed1d4 <__cxa_atexit@plt+0x7db224> │ │ │ │ + bhi 7ed1d4 <__cxa_atexit@plt+0x7db224> │ │ │ │ + ldr r3, [pc, #108] @ 7ed1e4 <__cxa_atexit@plt+0x7db234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7ed1d8 <__cxa_atexit@plt+0x7db228> │ │ │ │ + ldr lr, [pc, #76] @ 7ed1e8 <__cxa_atexit@plt+0x7db238> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 7ed1dc <__cxa_atexit@plt+0x7db22c> │ │ │ │ + ldr r7, [pc, #68] @ 7ed1ec <__cxa_atexit@plt+0x7db23c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7ed1e0 <__cxa_atexit@plt+0x7db230> │ │ │ │ + ldr r7, [pc, #32] @ 7ed1f0 <__cxa_atexit@plt+0x7db240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r5, #196, 20 @ 0xc4000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq r5, #144, 20 @ 0x90000 │ │ │ │ - movteq r6, #24948 @ 0x6174 │ │ │ │ + cmneq r5, #128, 20 @ 0x80000 │ │ │ │ + movteq r6, #24932 @ 0x6164 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed290 <__cxa_atexit@plt+0x7db2e0> │ │ │ │ + bcc 7ed2a0 <__cxa_atexit@plt+0x7db2f0> │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r2, r9, sl, ip} │ │ │ │ ldr r4, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ - ldr fp, [pc, #96] @ 7ed298 <__cxa_atexit@plt+0x7db2e8> │ │ │ │ + ldr fp, [pc, #96] @ 7ed2a8 <__cxa_atexit@plt+0x7db2f8> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-52]! @ 0xffffffcc │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ stmib r5, {r1, r6} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r2, r9, sl, ip} │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ed27c <__cxa_atexit@plt+0x7db2cc> │ │ │ │ + beq 7ed28c <__cxa_atexit@plt+0x7db2dc> │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 7ed2a8 <__cxa_atexit@plt+0x7db2f8> │ │ │ │ + b 7ed2b8 <__cxa_atexit@plt+0x7db308> │ │ │ │ ldr r0, [r8] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r6, #24768 @ 0x60c0 │ │ │ │ + movteq r6, #24752 @ 0x60b0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed33c <__cxa_atexit@plt+0x7db38c> │ │ │ │ + bhi 7ed34c <__cxa_atexit@plt+0x7db39c> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #120] @ 7ed348 <__cxa_atexit@plt+0x7db398> │ │ │ │ + ldr r1, [pc, #120] @ 7ed358 <__cxa_atexit@plt+0x7db3a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #116] @ 7ed34c <__cxa_atexit@plt+0x7db39c> │ │ │ │ + ldr lr, [pc, #116] @ 7ed35c <__cxa_atexit@plt+0x7db3ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr ip, [pc, #104] @ 7ed350 <__cxa_atexit@plt+0x7db3a0> │ │ │ │ + ldr ip, [pc, #104] @ 7ed360 <__cxa_atexit@plt+0x7db3b0> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #92] @ 7ed354 <__cxa_atexit@plt+0x7db3a4> │ │ │ │ + ldr r1, [pc, #92] @ 7ed364 <__cxa_atexit@plt+0x7db3b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #84] @ 7ed358 <__cxa_atexit@plt+0x7db3a8> │ │ │ │ + ldr r1, [pc, #84] @ 7ed368 <__cxa_atexit@plt+0x7db3b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov sl, r6 │ │ │ │ str ip, [sl, #-4]! │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 7ed35c <__cxa_atexit@plt+0x7db3ac> │ │ │ │ + ldr r7, [pc, #36] @ 7ed36c <__cxa_atexit@plt+0x7db3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - cmneq r5, #72, 18 @ 0x120000 │ │ │ │ - cmneq r5, #224, 22 @ 0x38000 │ │ │ │ - cmneq r5, #108, 6 @ 0xb0000001 │ │ │ │ - movteq r5, #28640 @ 0x6fe0 │ │ │ │ + cmneq r5, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r5, #208, 22 @ 0x34000 │ │ │ │ + cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ + movteq r5, #28624 @ 0x6fd0 │ │ │ │ andeq ip, r0, ip, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ed3ac <__cxa_atexit@plt+0x7db3fc> │ │ │ │ + bne 7ed3bc <__cxa_atexit@plt+0x7db40c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #32]! │ │ │ │ - ldr r7, [pc, #60] @ 7ed3d4 <__cxa_atexit@plt+0x7db424> │ │ │ │ + ldr r7, [pc, #60] @ 7ed3e4 <__cxa_atexit@plt+0x7db434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #48] @ 7ed3d8 <__cxa_atexit@plt+0x7db428> │ │ │ │ + ldr r7, [pc, #48] @ 7ed3e8 <__cxa_atexit@plt+0x7db438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ - ldr r3, [pc, #28] @ 7ed3d0 <__cxa_atexit@plt+0x7db420> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + ldr r3, [pc, #28] @ 7ed3e0 <__cxa_atexit@plt+0x7db430> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ed3c8 <__cxa_atexit@plt+0x7db418> │ │ │ │ - b 7ed3e8 <__cxa_atexit@plt+0x7db438> │ │ │ │ + beq 7ed3d8 <__cxa_atexit@plt+0x7db428> │ │ │ │ + b 7ed3f8 <__cxa_atexit@plt+0x7db448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r5, #168, 16 @ 0xa80000 │ │ │ │ - cmneq r5, #52, 6 @ 0xd0000000 │ │ │ │ - movteq r4, #25448 @ 0x6368 │ │ │ │ + cmneq r5, #152, 16 @ 0x980000 │ │ │ │ + cmneq r5, #36, 6 @ 0x90000000 │ │ │ │ + movteq r4, #25432 @ 0x6358 │ │ │ │ andeq ip, r0, ip, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ - bne 7ed420 <__cxa_atexit@plt+0x7db470> │ │ │ │ - ldr r3, [pc, #140] @ 7ed494 <__cxa_atexit@plt+0x7db4e4> │ │ │ │ + bne 7ed430 <__cxa_atexit@plt+0x7db480> │ │ │ │ + ldr r3, [pc, #140] @ 7ed4a4 <__cxa_atexit@plt+0x7db4f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r3, [pc, #132] @ 7ed498 <__cxa_atexit@plt+0x7db4e8> │ │ │ │ + ldr r3, [pc, #132] @ 7ed4a8 <__cxa_atexit@plt+0x7db4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed488 <__cxa_atexit@plt+0x7db4d8> │ │ │ │ + bhi 7ed498 <__cxa_atexit@plt+0x7db4e8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - ldr lr, [pc, #84] @ 7ed49c <__cxa_atexit@plt+0x7db4ec> │ │ │ │ + ldr lr, [pc, #84] @ 7ed4ac <__cxa_atexit@plt+0x7db4fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #80] @ 7ed4a0 <__cxa_atexit@plt+0x7db4f0> │ │ │ │ + ldr r9, [pc, #80] @ 7ed4b0 <__cxa_atexit@plt+0x7db500> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmda r6, {r0, r2, r3} │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #60] @ 7ed4a4 <__cxa_atexit@plt+0x7db4f4> │ │ │ │ + ldr r0, [pc, #60] @ 7ed4b4 <__cxa_atexit@plt+0x7db504> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #40]! @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-36]! @ 0xffffffdc │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #56, 16 @ 0x380000 │ │ │ │ - cmneq r5, #196, 4 @ 0x4000000c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #40, 16 @ 0x280000 │ │ │ │ + cmneq r5, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmneq r5, #252, 14 @ 0x3f00000 │ │ │ │ - movteq r5, #25772 @ 0x64ac │ │ │ │ + cmneq r5, #236, 14 @ 0x3b00000 │ │ │ │ + movteq r5, #25756 @ 0x649c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed4e0 <__cxa_atexit@plt+0x7db530> │ │ │ │ - ldr r3, [pc, #32] @ 7ed4e8 <__cxa_atexit@plt+0x7db538> │ │ │ │ + bcc 7ed4f0 <__cxa_atexit@plt+0x7db540> │ │ │ │ + ldr r3, [pc, #32] @ 7ed4f8 <__cxa_atexit@plt+0x7db548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ed4ec <__cxa_atexit@plt+0x7db53c> │ │ │ │ + ldr r7, [pc, #16] @ 7ed4fc <__cxa_atexit@plt+0x7db54c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 14 @ 0x1d00000 │ │ │ │ - cmneq r5, #196, 24 @ 0xc400 │ │ │ │ - movteq r5, #28172 @ 0x6e0c │ │ │ │ + cmneq r5, #100, 14 @ 0x1900000 │ │ │ │ + cmneq r5, #180, 24 @ 0xb400 │ │ │ │ + movteq r5, #28156 @ 0x6dfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed558 <__cxa_atexit@plt+0x7db5a8> │ │ │ │ + bcc 7ed568 <__cxa_atexit@plt+0x7db5b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed550 <__cxa_atexit@plt+0x7db5a0> │ │ │ │ - ldr r3, [pc, #64] @ 7ed560 <__cxa_atexit@plt+0x7db5b0> │ │ │ │ + bhi 7ed560 <__cxa_atexit@plt+0x7db5b0> │ │ │ │ + ldr r3, [pc, #64] @ 7ed570 <__cxa_atexit@plt+0x7db5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7ed564 <__cxa_atexit@plt+0x7db5b4> │ │ │ │ + ldr r3, [pc, #44] @ 7ed574 <__cxa_atexit@plt+0x7db5c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7ed568 <__cxa_atexit@plt+0x7db5b8> │ │ │ │ + ldr r7, [pc, #28] @ 7ed578 <__cxa_atexit@plt+0x7db5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 14 @ 0x700000 │ │ │ │ + cmneq r5, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #4, 14 @ 0x100000 │ │ │ │ - movteq r5, #28064 @ 0x6da0 │ │ │ │ + cmneq r5, #244, 12 @ 0xf400000 │ │ │ │ + movteq r5, #28048 @ 0x6d90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed5d4 <__cxa_atexit@plt+0x7db624> │ │ │ │ + bcc 7ed5e4 <__cxa_atexit@plt+0x7db634> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed5cc <__cxa_atexit@plt+0x7db61c> │ │ │ │ - ldr r3, [pc, #64] @ 7ed5dc <__cxa_atexit@plt+0x7db62c> │ │ │ │ + bhi 7ed5dc <__cxa_atexit@plt+0x7db62c> │ │ │ │ + ldr r3, [pc, #64] @ 7ed5ec <__cxa_atexit@plt+0x7db63c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7ed5e0 <__cxa_atexit@plt+0x7db630> │ │ │ │ + ldr r2, [pc, #44] @ 7ed5f0 <__cxa_atexit@plt+0x7db640> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7ed5e4 <__cxa_atexit@plt+0x7db634> │ │ │ │ + ldr r7, [pc, #28] @ 7ed5f4 <__cxa_atexit@plt+0x7db644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r5, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r5, #24, 2 │ │ │ │ - movteq r5, #27956 @ 0x6d34 │ │ │ │ + cmneq r5, #8, 2 │ │ │ │ + movteq r5, #27940 @ 0x6d24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed650 <__cxa_atexit@plt+0x7db6a0> │ │ │ │ + bcc 7ed660 <__cxa_atexit@plt+0x7db6b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed648 <__cxa_atexit@plt+0x7db698> │ │ │ │ - ldr r3, [pc, #64] @ 7ed658 <__cxa_atexit@plt+0x7db6a8> │ │ │ │ + bhi 7ed658 <__cxa_atexit@plt+0x7db6a8> │ │ │ │ + ldr r3, [pc, #64] @ 7ed668 <__cxa_atexit@plt+0x7db6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7ed65c <__cxa_atexit@plt+0x7db6ac> │ │ │ │ + ldr r2, [pc, #44] @ 7ed66c <__cxa_atexit@plt+0x7db6bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7ed660 <__cxa_atexit@plt+0x7db6b0> │ │ │ │ + ldr r7, [pc, #28] @ 7ed670 <__cxa_atexit@plt+0x7db6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #36, 12 @ 0x2400000 │ │ │ │ + cmneq r5, #20, 12 @ 0x1400000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r5, #16, 18 @ 0x40000 │ │ │ │ - movteq r4, #25080 @ 0x61f8 │ │ │ │ + cmneq r5, #0, 18 │ │ │ │ + movteq r4, #25064 @ 0x61e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed69c <__cxa_atexit@plt+0x7db6ec> │ │ │ │ - ldr r3, [pc, #32] @ 7ed6a4 <__cxa_atexit@plt+0x7db6f4> │ │ │ │ + bcc 7ed6ac <__cxa_atexit@plt+0x7db6fc> │ │ │ │ + ldr r3, [pc, #32] @ 7ed6b4 <__cxa_atexit@plt+0x7db704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ed6a8 <__cxa_atexit@plt+0x7db6f8> │ │ │ │ + ldr r7, [pc, #16] @ 7ed6b8 <__cxa_atexit@plt+0x7db708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq r5, #0, 8 │ │ │ │ - movteq r5, #27776 @ 0x6c80 │ │ │ │ + cmneq r5, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r5, #240, 6 @ 0xc0000003 │ │ │ │ + movteq r5, #27760 @ 0x6c70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed72c <__cxa_atexit@plt+0x7db77c> │ │ │ │ + bcc 7ed73c <__cxa_atexit@plt+0x7db78c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed724 <__cxa_atexit@plt+0x7db774> │ │ │ │ - ldr r3, [pc, #88] @ 7ed734 <__cxa_atexit@plt+0x7db784> │ │ │ │ + bhi 7ed734 <__cxa_atexit@plt+0x7db784> │ │ │ │ + ldr r3, [pc, #88] @ 7ed744 <__cxa_atexit@plt+0x7db794> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7ed738 <__cxa_atexit@plt+0x7db788> │ │ │ │ + ldr r2, [pc, #84] @ 7ed748 <__cxa_atexit@plt+0x7db798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7ed73c <__cxa_atexit@plt+0x7db78c> │ │ │ │ + ldr r1, [pc, #64] @ 7ed74c <__cxa_atexit@plt+0x7db79c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7ed740 <__cxa_atexit@plt+0x7db790> │ │ │ │ + ldr r7, [pc, #32] @ 7ed750 <__cxa_atexit@plt+0x7db7a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r5, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r5, #108, 12 @ 0x6c00000 │ │ │ │ - movteq r4, #28180 @ 0x6e14 │ │ │ │ + cmneq r5, #92, 12 @ 0x5c00000 │ │ │ │ + movteq r4, #28164 @ 0x6e04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed788 <__cxa_atexit@plt+0x7db7d8> │ │ │ │ - ldr r3, [pc, #44] @ 7ed790 <__cxa_atexit@plt+0x7db7e0> │ │ │ │ + bcc 7ed798 <__cxa_atexit@plt+0x7db7e8> │ │ │ │ + ldr r3, [pc, #44] @ 7ed7a0 <__cxa_atexit@plt+0x7db7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ed794 <__cxa_atexit@plt+0x7db7e4> │ │ │ │ + ldr r3, [pc, #32] @ 7ed7a4 <__cxa_atexit@plt+0x7db7f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 7ed798 <__cxa_atexit@plt+0x7db7e8> │ │ │ │ + ldr r8, [pc, #24] @ 7ed7a8 <__cxa_atexit@plt+0x7db7f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 8 @ 0xd8000000 │ │ │ │ - cmneq r5, #40, 20 @ 0x28000 │ │ │ │ - cmneq r5, #104, 4 @ 0x80000006 │ │ │ │ + cmneq r5, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r5, #24, 20 @ 0x18000 │ │ │ │ + cmneq r5, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed7cc <__cxa_atexit@plt+0x7db81c> │ │ │ │ - ldr r3, [pc, #28] @ 7ed7d4 <__cxa_atexit@plt+0x7db824> │ │ │ │ + bcc 7ed7dc <__cxa_atexit@plt+0x7db82c> │ │ │ │ + ldr r3, [pc, #28] @ 7ed7e4 <__cxa_atexit@plt+0x7db834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 8 @ 0x84000000 │ │ │ │ + cmneq r5, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed820 <__cxa_atexit@plt+0x7db870> │ │ │ │ - ldr r3, [pc, #48] @ 7ed828 <__cxa_atexit@plt+0x7db878> │ │ │ │ + bcc 7ed830 <__cxa_atexit@plt+0x7db880> │ │ │ │ + ldr r3, [pc, #48] @ 7ed838 <__cxa_atexit@plt+0x7db888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ed814 <__cxa_atexit@plt+0x7db864> │ │ │ │ + beq 7ed824 <__cxa_atexit@plt+0x7db874> │ │ │ │ mov r7, r8 │ │ │ │ - b 7ed834 <__cxa_atexit@plt+0x7db884> │ │ │ │ + b 7ed844 <__cxa_atexit@plt+0x7db894> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed890 <__cxa_atexit@plt+0x7db8e0> │ │ │ │ + bhi 7ed8a0 <__cxa_atexit@plt+0x7db8f0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr lr, [pc, #76] @ 7ed89c <__cxa_atexit@plt+0x7db8ec> │ │ │ │ + ldr lr, [pc, #76] @ 7ed8ac <__cxa_atexit@plt+0x7db8fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ - ldr r8, [pc, #56] @ 7ed8a0 <__cxa_atexit@plt+0x7db8f0> │ │ │ │ + ldr r8, [pc, #56] @ 7ed8b0 <__cxa_atexit@plt+0x7db900> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r1, r3, r8} │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r5, #168, 10 @ 0x2a000000 │ │ │ │ - movteq r5, #27208 @ 0x6a48 │ │ │ │ + cmneq r5, #152, 10 @ 0x26000000 │ │ │ │ + movteq r5, #27192 @ 0x6a38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed920 <__cxa_atexit@plt+0x7db970> │ │ │ │ + bcc 7ed930 <__cxa_atexit@plt+0x7db980> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ed918 <__cxa_atexit@plt+0x7db968> │ │ │ │ - ldr r3, [pc, #84] @ 7ed928 <__cxa_atexit@plt+0x7db978> │ │ │ │ + bhi 7ed928 <__cxa_atexit@plt+0x7db978> │ │ │ │ + ldr r3, [pc, #84] @ 7ed938 <__cxa_atexit@plt+0x7db988> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7ed92c <__cxa_atexit@plt+0x7db97c> │ │ │ │ + ldr r2, [pc, #80] @ 7ed93c <__cxa_atexit@plt+0x7db98c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7ed930 <__cxa_atexit@plt+0x7db980> │ │ │ │ + ldr r1, [pc, #60] @ 7ed940 <__cxa_atexit@plt+0x7db990> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 7ed934 <__cxa_atexit@plt+0x7db984> │ │ │ │ + ldr r7, [pc, #32] @ 7ed944 <__cxa_atexit@plt+0x7db994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r5, #96, 6 @ 0x80000001 │ │ │ │ + cmneq r5, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r5, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r5, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ed988 <__cxa_atexit@plt+0x7db9d8> │ │ │ │ - ldr r3, [pc, #60] @ 7ed990 <__cxa_atexit@plt+0x7db9e0> │ │ │ │ + bcc 7ed998 <__cxa_atexit@plt+0x7db9e8> │ │ │ │ + ldr r3, [pc, #60] @ 7ed9a0 <__cxa_atexit@plt+0x7db9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7ed994 <__cxa_atexit@plt+0x7db9e4> │ │ │ │ + ldr r2, [pc, #56] @ 7ed9a4 <__cxa_atexit@plt+0x7db9f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ed980 <__cxa_atexit@plt+0x7db9d0> │ │ │ │ - b 7ed9a0 <__cxa_atexit@plt+0x7db9f0> │ │ │ │ + beq 7ed990 <__cxa_atexit@plt+0x7db9e0> │ │ │ │ + b 7ed9b0 <__cxa_atexit@plt+0x7dba00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #224, 4 │ │ │ │ + cmneq r5, #208, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7ed9c0 <__cxa_atexit@plt+0x7dba10> │ │ │ │ + ldr r0, [pc, #20] @ 7ed9d0 <__cxa_atexit@plt+0x7dba20> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ed9f0 <__cxa_atexit@plt+0x7dba40> │ │ │ │ + ldr r0, [pc, #24] @ 7eda00 <__cxa_atexit@plt+0x7dba50> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eda5c <__cxa_atexit@plt+0x7dbaac> │ │ │ │ + bhi 7eda6c <__cxa_atexit@plt+0x7dbabc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #72] @ 7eda68 <__cxa_atexit@plt+0x7dbab8> │ │ │ │ + ldr r7, [pc, #72] @ 7eda78 <__cxa_atexit@plt+0x7dbac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #60] @ 7eda6c <__cxa_atexit@plt+0x7dbabc> │ │ │ │ + ldr r7, [pc, #60] @ 7eda7c <__cxa_atexit@plt+0x7dbacc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #44] @ 7eda70 <__cxa_atexit@plt+0x7dbac0> │ │ │ │ + ldr r7, [pc, #44] @ 7eda80 <__cxa_atexit@plt+0x7dbad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #22 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #32, 6 @ 0x80000000 │ │ │ │ - cmneq r5, #240, 28 @ 0xf00 │ │ │ │ - cmneq r5, #212, 24 @ 0xd400 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r5, #224, 28 @ 0xe00 │ │ │ │ + cmneq r5, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edaa0 <__cxa_atexit@plt+0x7dbaf0> │ │ │ │ - ldr r3, [pc, #24] @ 7edaa8 <__cxa_atexit@plt+0x7dbaf8> │ │ │ │ + bcc 7edab0 <__cxa_atexit@plt+0x7dbb00> │ │ │ │ + ldr r3, [pc, #24] @ 7edab8 <__cxa_atexit@plt+0x7dbb08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172, 2 @ 0x2b │ │ │ │ - movteq r3, #27952 @ 0x6d30 │ │ │ │ + cmneq r5, #156, 2 @ 0x27 │ │ │ │ + movteq r3, #27936 @ 0x6d20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edb38 <__cxa_atexit@plt+0x7dbb88> │ │ │ │ + bcc 7edb48 <__cxa_atexit@plt+0x7dbb98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7edb30 <__cxa_atexit@plt+0x7dbb80> │ │ │ │ - ldr lr, [pc, #100] @ 7edb40 <__cxa_atexit@plt+0x7dbb90> │ │ │ │ + bhi 7edb40 <__cxa_atexit@plt+0x7dbb90> │ │ │ │ + ldr lr, [pc, #100] @ 7edb50 <__cxa_atexit@plt+0x7dbba0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7edb44 <__cxa_atexit@plt+0x7dbb94> │ │ │ │ + ldr r2, [pc, #96] @ 7edb54 <__cxa_atexit@plt+0x7dbba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7edb48 <__cxa_atexit@plt+0x7dbb98> │ │ │ │ + ldr r3, [pc, #68] @ 7edb58 <__cxa_atexit@plt+0x7dbba8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7edb4c <__cxa_atexit@plt+0x7dbb9c> │ │ │ │ + ldr r7, [pc, #32] @ 7edb5c <__cxa_atexit@plt+0x7dbbac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #88, 2 │ │ │ │ + cmneq r5, #72, 2 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r5, #36, 2 │ │ │ │ - movteq r5, #25600 @ 0x6400 │ │ │ │ + cmneq r5, #20, 2 │ │ │ │ + movteq r5, #25584 @ 0x63f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edb88 <__cxa_atexit@plt+0x7dbbd8> │ │ │ │ - ldr r3, [pc, #32] @ 7edb90 <__cxa_atexit@plt+0x7dbbe0> │ │ │ │ + bcc 7edb98 <__cxa_atexit@plt+0x7dbbe8> │ │ │ │ + ldr r3, [pc, #32] @ 7edba0 <__cxa_atexit@plt+0x7dbbf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7edb94 <__cxa_atexit@plt+0x7dbbe4> │ │ │ │ + ldr r7, [pc, #16] @ 7edba4 <__cxa_atexit@plt+0x7dbbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204 @ 0xcc │ │ │ │ - cmneq r5, #96, 30 @ 0x180 │ │ │ │ - movteq r5, #26008 @ 0x6598 │ │ │ │ + cmneq r5, #188 @ 0xbc │ │ │ │ + cmneq r5, #80, 30 @ 0x140 │ │ │ │ + movteq r5, #25992 @ 0x6588 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edc00 <__cxa_atexit@plt+0x7dbc50> │ │ │ │ + bcc 7edc10 <__cxa_atexit@plt+0x7dbc60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7edbf8 <__cxa_atexit@plt+0x7dbc48> │ │ │ │ - ldr r3, [pc, #64] @ 7edc08 <__cxa_atexit@plt+0x7dbc58> │ │ │ │ + bhi 7edc08 <__cxa_atexit@plt+0x7dbc58> │ │ │ │ + ldr r3, [pc, #64] @ 7edc18 <__cxa_atexit@plt+0x7dbc68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7edc0c <__cxa_atexit@plt+0x7dbc5c> │ │ │ │ + ldr r3, [pc, #44] @ 7edc1c <__cxa_atexit@plt+0x7dbc6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7edc10 <__cxa_atexit@plt+0x7dbc60> │ │ │ │ + ldr r7, [pc, #28] @ 7edc20 <__cxa_atexit@plt+0x7dbc70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116 @ 0x74 │ │ │ │ + cmneq r5, #100 @ 0x64 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #160 @ 0xa0 │ │ │ │ - movteq r5, #25900 @ 0x652c │ │ │ │ + cmneq r5, #144 @ 0x90 │ │ │ │ + movteq r5, #25884 @ 0x651c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edcac <__cxa_atexit@plt+0x7dbcfc> │ │ │ │ + bcc 7edcbc <__cxa_atexit@plt+0x7dbd0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7edca4 <__cxa_atexit@plt+0x7dbcf4> │ │ │ │ - ldr r3, [pc, #112] @ 7edcb4 <__cxa_atexit@plt+0x7dbd04> │ │ │ │ + bhi 7edcb4 <__cxa_atexit@plt+0x7dbd04> │ │ │ │ + ldr r3, [pc, #112] @ 7edcc4 <__cxa_atexit@plt+0x7dbd14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 7edcb8 <__cxa_atexit@plt+0x7dbd08> │ │ │ │ + ldr lr, [pc, #80] @ 7edcc8 <__cxa_atexit@plt+0x7dbd18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 7edcbc <__cxa_atexit@plt+0x7dbd0c> │ │ │ │ + ldr sl, [pc, #76] @ 7edccc <__cxa_atexit@plt+0x7dbd1c> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7edcc0 <__cxa_atexit@plt+0x7dbd10> │ │ │ │ + ldr r7, [pc, #32] @ 7edcd0 <__cxa_atexit@plt+0x7dbd20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r5, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r5, #176, 30 @ 0x2c0 │ │ │ │ - movteq r5, #26140 @ 0x661c │ │ │ │ + cmneq r5, #160, 30 @ 0x280 │ │ │ │ + movteq r5, #26124 @ 0x660c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edd00 <__cxa_atexit@plt+0x7dbd50> │ │ │ │ - ldr r3, [pc, #36] @ 7edd08 <__cxa_atexit@plt+0x7dbd58> │ │ │ │ + bcc 7edd10 <__cxa_atexit@plt+0x7dbd60> │ │ │ │ + ldr r3, [pc, #36] @ 7edd18 <__cxa_atexit@plt+0x7dbd68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7edd0c <__cxa_atexit@plt+0x7dbd5c> │ │ │ │ + ldr r7, [pc, #16] @ 7edd1c <__cxa_atexit@plt+0x7dbd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 30 @ 0x160 │ │ │ │ - cmneq r5, #172, 28 @ 0xac0 │ │ │ │ - movteq r5, #26052 @ 0x65c4 │ │ │ │ + cmneq r5, #72, 30 @ 0x120 │ │ │ │ + cmneq r5, #156, 28 @ 0x9c0 │ │ │ │ + movteq r5, #26036 @ 0x65b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edd4c <__cxa_atexit@plt+0x7dbd9c> │ │ │ │ - ldr r3, [pc, #36] @ 7edd54 <__cxa_atexit@plt+0x7dbda4> │ │ │ │ + bcc 7edd5c <__cxa_atexit@plt+0x7dbdac> │ │ │ │ + ldr r3, [pc, #36] @ 7edd64 <__cxa_atexit@plt+0x7dbdb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7edd58 <__cxa_atexit@plt+0x7dbda8> │ │ │ │ + ldr r7, [pc, #16] @ 7edd68 <__cxa_atexit@plt+0x7dbdb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12, 30 @ 0x30 │ │ │ │ - cmneq r5, #148, 28 @ 0x940 │ │ │ │ - movteq r5, #25964 @ 0x656c │ │ │ │ + cmneq r5, #252, 28 @ 0xfc0 │ │ │ │ + cmneq r5, #132, 28 @ 0x840 │ │ │ │ + movteq r5, #25948 @ 0x655c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edd98 <__cxa_atexit@plt+0x7dbde8> │ │ │ │ - ldr r3, [pc, #36] @ 7edda0 <__cxa_atexit@plt+0x7dbdf0> │ │ │ │ + bcc 7edda8 <__cxa_atexit@plt+0x7dbdf8> │ │ │ │ + ldr r3, [pc, #36] @ 7eddb0 <__cxa_atexit@plt+0x7dbe00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7edda4 <__cxa_atexit@plt+0x7dbdf4> │ │ │ │ + ldr r7, [pc, #16] @ 7eddb4 <__cxa_atexit@plt+0x7dbe04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 28 @ 0xc00 │ │ │ │ - cmneq r5, #216, 14 @ 0x3600000 │ │ │ │ - movteq r3, #28556 @ 0x6f8c │ │ │ │ + cmneq r5, #176, 28 @ 0xb00 │ │ │ │ + cmneq r5, #200, 14 @ 0x3200000 │ │ │ │ + movteq r3, #28540 @ 0x6f7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edde0 <__cxa_atexit@plt+0x7dbe30> │ │ │ │ - ldr r3, [pc, #32] @ 7edde8 <__cxa_atexit@plt+0x7dbe38> │ │ │ │ + bcc 7eddf0 <__cxa_atexit@plt+0x7dbe40> │ │ │ │ + ldr r3, [pc, #32] @ 7eddf8 <__cxa_atexit@plt+0x7dbe48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7eddec <__cxa_atexit@plt+0x7dbe3c> │ │ │ │ + ldr r7, [pc, #16] @ 7eddfc <__cxa_atexit@plt+0x7dbe4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 28 @ 0x740 │ │ │ │ - cmneq r5, #176, 24 @ 0xb000 │ │ │ │ - movteq r5, #25800 @ 0x64c8 │ │ │ │ + cmneq r5, #100, 28 @ 0x640 │ │ │ │ + cmneq r5, #160, 24 @ 0xa000 │ │ │ │ + movteq r5, #25784 @ 0x64b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ede58 <__cxa_atexit@plt+0x7dbea8> │ │ │ │ + bcc 7ede68 <__cxa_atexit@plt+0x7dbeb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ede50 <__cxa_atexit@plt+0x7dbea0> │ │ │ │ - ldr r3, [pc, #64] @ 7ede60 <__cxa_atexit@plt+0x7dbeb0> │ │ │ │ + bhi 7ede60 <__cxa_atexit@plt+0x7dbeb0> │ │ │ │ + ldr r3, [pc, #64] @ 7ede70 <__cxa_atexit@plt+0x7dbec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7ede64 <__cxa_atexit@plt+0x7dbeb4> │ │ │ │ + ldr r3, [pc, #44] @ 7ede74 <__cxa_atexit@plt+0x7dbec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7ede68 <__cxa_atexit@plt+0x7dbeb8> │ │ │ │ + ldr r7, [pc, #28] @ 7ede78 <__cxa_atexit@plt+0x7dbec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r5, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #232, 6 @ 0xa0000003 │ │ │ │ - movteq r5, #25608 @ 0x6408 │ │ │ │ + cmneq r5, #216, 6 @ 0x60000003 │ │ │ │ + movteq r5, #25592 @ 0x63f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edea8 <__cxa_atexit@plt+0x7dbef8> │ │ │ │ - ldr r3, [pc, #36] @ 7edeb0 <__cxa_atexit@plt+0x7dbf00> │ │ │ │ + bcc 7edeb8 <__cxa_atexit@plt+0x7dbf08> │ │ │ │ + ldr r3, [pc, #36] @ 7edec0 <__cxa_atexit@plt+0x7dbf10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7edeb4 <__cxa_atexit@plt+0x7dbf04> │ │ │ │ + ldr r7, [pc, #24] @ 7edec4 <__cxa_atexit@plt+0x7dbf14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7edeb8 <__cxa_atexit@plt+0x7dbf08> │ │ │ │ + ldr r8, [pc, #20] @ 7edec8 <__cxa_atexit@plt+0x7dbf18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 26 @ 0x2c00 │ │ │ │ - cmneq r5, #88, 8 @ 0x58000000 │ │ │ │ - cmneq r5, #116, 22 @ 0x1d000 │ │ │ │ + cmneq r5, #160, 26 @ 0x2800 │ │ │ │ + cmneq r5, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r5, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r5, #25520 @ 0x63b0 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r5, #25504 @ 0x63a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edf50 <__cxa_atexit@plt+0x7dbfa0> │ │ │ │ + bcc 7edf60 <__cxa_atexit@plt+0x7dbfb0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7edf48 <__cxa_atexit@plt+0x7dbf98> │ │ │ │ - ldr r3, [pc, #84] @ 7edf58 <__cxa_atexit@plt+0x7dbfa8> │ │ │ │ + bhi 7edf58 <__cxa_atexit@plt+0x7dbfa8> │ │ │ │ + ldr r3, [pc, #84] @ 7edf68 <__cxa_atexit@plt+0x7dbfb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7edf5c <__cxa_atexit@plt+0x7dbfac> │ │ │ │ + ldr r2, [pc, #80] @ 7edf6c <__cxa_atexit@plt+0x7dbfbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 7edf60 <__cxa_atexit@plt+0x7dbfb0> │ │ │ │ + ldr r1, [pc, #76] @ 7edf70 <__cxa_atexit@plt+0x7dbfc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 7edf64 <__cxa_atexit@plt+0x7dbfb4> │ │ │ │ + ldr r7, [pc, #40] @ 7edf74 <__cxa_atexit@plt+0x7dbfc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 7edf68 <__cxa_atexit@plt+0x7dbfb8> │ │ │ │ + ldr r9, [pc, #36] @ 7edf78 <__cxa_atexit@plt+0x7dbfc8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r5, #40, 26 @ 0xa00 │ │ │ │ - cmneq r5, #88, 28 @ 0x580 │ │ │ │ - cmneq r5, #96, 4 │ │ │ │ - movteq r5, #25388 @ 0x632c │ │ │ │ + cmneq r5, #24, 26 @ 0x600 │ │ │ │ + cmneq r5, #72, 28 @ 0x480 │ │ │ │ + cmneq r5, #80, 4 │ │ │ │ + movteq r5, #25372 @ 0x631c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7edfd4 <__cxa_atexit@plt+0x7dc024> │ │ │ │ + bcc 7edfe4 <__cxa_atexit@plt+0x7dc034> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7edfcc <__cxa_atexit@plt+0x7dc01c> │ │ │ │ - ldr r3, [pc, #64] @ 7edfdc <__cxa_atexit@plt+0x7dc02c> │ │ │ │ + bhi 7edfdc <__cxa_atexit@plt+0x7dc02c> │ │ │ │ + ldr r3, [pc, #64] @ 7edfec <__cxa_atexit@plt+0x7dc03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 7edfe0 <__cxa_atexit@plt+0x7dc030> │ │ │ │ + ldr r7, [pc, #44] @ 7edff0 <__cxa_atexit@plt+0x7dc040> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7edfe4 <__cxa_atexit@plt+0x7dc034> │ │ │ │ + ldr r7, [pc, #28] @ 7edff4 <__cxa_atexit@plt+0x7dc044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 24 @ 0xa000 │ │ │ │ + cmneq r5, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #136, 24 @ 0x8800 │ │ │ │ - movteq r5, #25280 @ 0x62c0 │ │ │ │ + cmneq r5, #120, 24 @ 0x7800 │ │ │ │ + movteq r5, #25264 @ 0x62b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee058 <__cxa_atexit@plt+0x7dc0a8> │ │ │ │ + bcc 7ee068 <__cxa_atexit@plt+0x7dc0b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee050 <__cxa_atexit@plt+0x7dc0a0> │ │ │ │ - ldr r3, [pc, #72] @ 7ee060 <__cxa_atexit@plt+0x7dc0b0> │ │ │ │ + bhi 7ee060 <__cxa_atexit@plt+0x7dc0b0> │ │ │ │ + ldr r3, [pc, #72] @ 7ee070 <__cxa_atexit@plt+0x7dc0c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7ee064 <__cxa_atexit@plt+0x7dc0b4> │ │ │ │ + ldr r7, [pc, #48] @ 7ee074 <__cxa_atexit@plt+0x7dc0c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7ee068 <__cxa_atexit@plt+0x7dc0b8> │ │ │ │ + ldr r7, [pc, #28] @ 7ee078 <__cxa_atexit@plt+0x7dc0c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #36, 24 @ 0x2400 │ │ │ │ + cmneq r5, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r5, #92, 22 @ 0x17000 │ │ │ │ - movteq r3, #26920 @ 0x6928 │ │ │ │ + cmneq r5, #76, 22 @ 0x13000 │ │ │ │ + movteq r3, #26904 @ 0x6918 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee0b0 <__cxa_atexit@plt+0x7dc100> │ │ │ │ - ldr r3, [pc, #44] @ 7ee0b8 <__cxa_atexit@plt+0x7dc108> │ │ │ │ + bcc 7ee0c0 <__cxa_atexit@plt+0x7dc110> │ │ │ │ + ldr r3, [pc, #44] @ 7ee0c8 <__cxa_atexit@plt+0x7dc118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ee0bc <__cxa_atexit@plt+0x7dc10c> │ │ │ │ + ldr r3, [pc, #32] @ 7ee0cc <__cxa_atexit@plt+0x7dc11c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7ee0c0 <__cxa_atexit@plt+0x7dc110> │ │ │ │ + ldr r7, [pc, #20] @ 7ee0d0 <__cxa_atexit@plt+0x7dc120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 22 @ 0x2c000 │ │ │ │ - cmneq r5, #92, 2 │ │ │ │ - cmneq r5, #108 @ 0x6c │ │ │ │ - movteq r3, #26844 @ 0x68dc │ │ │ │ + cmneq r5, #160, 22 @ 0x28000 │ │ │ │ + cmneq r5, #76, 2 │ │ │ │ + cmneq r5, #92 @ 0x5c │ │ │ │ + movteq r3, #26828 @ 0x68cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee13c <__cxa_atexit@plt+0x7dc18c> │ │ │ │ + bcc 7ee14c <__cxa_atexit@plt+0x7dc19c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee134 <__cxa_atexit@plt+0x7dc184> │ │ │ │ - ldr r3, [pc, #80] @ 7ee144 <__cxa_atexit@plt+0x7dc194> │ │ │ │ + bhi 7ee144 <__cxa_atexit@plt+0x7dc194> │ │ │ │ + ldr r3, [pc, #80] @ 7ee154 <__cxa_atexit@plt+0x7dc1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7ee148 <__cxa_atexit@plt+0x7dc198> │ │ │ │ + ldr r1, [pc, #64] @ 7ee158 <__cxa_atexit@plt+0x7dc1a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7ee14c <__cxa_atexit@plt+0x7dc19c> │ │ │ │ + ldr r2, [pc, #56] @ 7ee15c <__cxa_atexit@plt+0x7dc1ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 7ee150 <__cxa_atexit@plt+0x7dc1a0> │ │ │ │ + ldr r8, [pc, #32] @ 7ee160 <__cxa_atexit@plt+0x7dc1b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #72, 22 @ 0x12000 │ │ │ │ + cmneq r5, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r5, #80, 22 @ 0x14000 │ │ │ │ - cmneq r5, #116, 24 @ 0x7400 │ │ │ │ - movteq r3, #26376 @ 0x6708 │ │ │ │ + cmneq r5, #64, 22 @ 0x10000 │ │ │ │ + cmneq r5, #100, 24 @ 0x6400 │ │ │ │ + movteq r3, #26360 @ 0x66f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee18c <__cxa_atexit@plt+0x7dc1dc> │ │ │ │ - ldr r3, [pc, #32] @ 7ee194 <__cxa_atexit@plt+0x7dc1e4> │ │ │ │ + bcc 7ee19c <__cxa_atexit@plt+0x7dc1ec> │ │ │ │ + ldr r3, [pc, #32] @ 7ee1a4 <__cxa_atexit@plt+0x7dc1f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ee198 <__cxa_atexit@plt+0x7dc1e8> │ │ │ │ + ldr r7, [pc, #16] @ 7ee1a8 <__cxa_atexit@plt+0x7dc1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 20 @ 0xc8000 │ │ │ │ - cmneq r5, #16, 18 @ 0x40000 │ │ │ │ - movteq r5, #24760 @ 0x60b8 │ │ │ │ + cmneq r5, #184, 20 @ 0xb8000 │ │ │ │ + cmneq r5, #0, 18 │ │ │ │ + movteq r5, #24744 @ 0x60a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee204 <__cxa_atexit@plt+0x7dc254> │ │ │ │ + bcc 7ee214 <__cxa_atexit@plt+0x7dc264> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee1fc <__cxa_atexit@plt+0x7dc24c> │ │ │ │ - ldr r3, [pc, #64] @ 7ee20c <__cxa_atexit@plt+0x7dc25c> │ │ │ │ + bhi 7ee20c <__cxa_atexit@plt+0x7dc25c> │ │ │ │ + ldr r3, [pc, #64] @ 7ee21c <__cxa_atexit@plt+0x7dc26c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7ee210 <__cxa_atexit@plt+0x7dc260> │ │ │ │ + ldr r3, [pc, #44] @ 7ee220 <__cxa_atexit@plt+0x7dc270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7ee214 <__cxa_atexit@plt+0x7dc264> │ │ │ │ + ldr r7, [pc, #28] @ 7ee224 <__cxa_atexit@plt+0x7dc274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #112, 20 @ 0x70000 │ │ │ │ + cmneq r5, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #88, 26 @ 0x1600 │ │ │ │ - movteq r5, #24652 @ 0x604c │ │ │ │ + cmneq r5, #72, 26 @ 0x1200 │ │ │ │ + movteq r5, #24636 @ 0x603c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee280 <__cxa_atexit@plt+0x7dc2d0> │ │ │ │ + bcc 7ee290 <__cxa_atexit@plt+0x7dc2e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee278 <__cxa_atexit@plt+0x7dc2c8> │ │ │ │ - ldr r3, [pc, #64] @ 7ee288 <__cxa_atexit@plt+0x7dc2d8> │ │ │ │ + bhi 7ee288 <__cxa_atexit@plt+0x7dc2d8> │ │ │ │ + ldr r3, [pc, #64] @ 7ee298 <__cxa_atexit@plt+0x7dc2e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7ee28c <__cxa_atexit@plt+0x7dc2dc> │ │ │ │ + ldr r2, [pc, #44] @ 7ee29c <__cxa_atexit@plt+0x7dc2ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7ee290 <__cxa_atexit@plt+0x7dc2e0> │ │ │ │ + ldr r7, [pc, #28] @ 7ee2a0 <__cxa_atexit@plt+0x7dc2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r5, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r5, #224, 24 @ 0xe000 │ │ │ │ - movteq r4, #28556 @ 0x6f8c │ │ │ │ + cmneq r5, #208, 24 @ 0xd000 │ │ │ │ + movteq r4, #28540 @ 0x6f7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee2d0 <__cxa_atexit@plt+0x7dc320> │ │ │ │ - ldr r3, [pc, #36] @ 7ee2d8 <__cxa_atexit@plt+0x7dc328> │ │ │ │ + bcc 7ee2e0 <__cxa_atexit@plt+0x7dc330> │ │ │ │ + ldr r3, [pc, #36] @ 7ee2e8 <__cxa_atexit@plt+0x7dc338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7ee2dc <__cxa_atexit@plt+0x7dc32c> │ │ │ │ + ldr r7, [pc, #16] @ 7ee2ec <__cxa_atexit@plt+0x7dc33c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #136, 18 @ 0x220000 │ │ │ │ - cmneq r5, #244, 28 @ 0xf40 │ │ │ │ - movteq r4, #28492 @ 0x6f4c │ │ │ │ + cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r5, #228, 28 @ 0xe40 │ │ │ │ + movteq r4, #28476 @ 0x6f3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee350 <__cxa_atexit@plt+0x7dc3a0> │ │ │ │ + bcc 7ee360 <__cxa_atexit@plt+0x7dc3b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee348 <__cxa_atexit@plt+0x7dc398> │ │ │ │ - ldr r3, [pc, #72] @ 7ee358 <__cxa_atexit@plt+0x7dc3a8> │ │ │ │ + bhi 7ee358 <__cxa_atexit@plt+0x7dc3a8> │ │ │ │ + ldr r3, [pc, #72] @ 7ee368 <__cxa_atexit@plt+0x7dc3b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 7ee35c <__cxa_atexit@plt+0x7dc3ac> │ │ │ │ + ldr r2, [pc, #52] @ 7ee36c <__cxa_atexit@plt+0x7dc3bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7ee360 <__cxa_atexit@plt+0x7dc3b0> │ │ │ │ + ldr r7, [pc, #36] @ 7ee370 <__cxa_atexit@plt+0x7dc3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7ee364 <__cxa_atexit@plt+0x7dc3b4> │ │ │ │ + ldr r8, [pc, #32] @ 7ee374 <__cxa_atexit@plt+0x7dc3c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 18 @ 0xb0000 │ │ │ │ + cmneq r5, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r5, #20, 18 @ 0x50000 │ │ │ │ - cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ - movteq r4, #28312 @ 0x6e98 │ │ │ │ + cmneq r5, #4, 18 @ 0x10000 │ │ │ │ + cmneq r5, #76, 6 @ 0x30000001 │ │ │ │ + movteq r4, #28296 @ 0x6e88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee3a4 <__cxa_atexit@plt+0x7dc3f4> │ │ │ │ - ldr r3, [pc, #36] @ 7ee3ac <__cxa_atexit@plt+0x7dc3fc> │ │ │ │ + bcc 7ee3b4 <__cxa_atexit@plt+0x7dc404> │ │ │ │ + ldr r3, [pc, #36] @ 7ee3bc <__cxa_atexit@plt+0x7dc40c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7ee3b0 <__cxa_atexit@plt+0x7dc400> │ │ │ │ + ldr r7, [pc, #16] @ 7ee3c0 <__cxa_atexit@plt+0x7dc410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r5, #176, 22 @ 0x2c000 │ │ │ │ - movteq r3, #25768 @ 0x64a8 │ │ │ │ + cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r5, #160, 22 @ 0x28000 │ │ │ │ + movteq r3, #25752 @ 0x6498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee3ec <__cxa_atexit@plt+0x7dc43c> │ │ │ │ - ldr r3, [pc, #32] @ 7ee3f4 <__cxa_atexit@plt+0x7dc444> │ │ │ │ + bcc 7ee3fc <__cxa_atexit@plt+0x7dc44c> │ │ │ │ + ldr r3, [pc, #32] @ 7ee404 <__cxa_atexit@plt+0x7dc454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ee3f8 <__cxa_atexit@plt+0x7dc448> │ │ │ │ + ldr r7, [pc, #16] @ 7ee408 <__cxa_atexit@plt+0x7dc458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104, 16 @ 0x680000 │ │ │ │ - cmneq r5, #176, 12 @ 0xb000000 │ │ │ │ - movteq r4, #28176 @ 0x6e10 │ │ │ │ + cmneq r5, #88, 16 @ 0x580000 │ │ │ │ + cmneq r5, #160, 12 @ 0xa000000 │ │ │ │ + movteq r4, #28160 @ 0x6e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee484 <__cxa_atexit@plt+0x7dc4d4> │ │ │ │ + bcc 7ee494 <__cxa_atexit@plt+0x7dc4e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee47c <__cxa_atexit@plt+0x7dc4cc> │ │ │ │ - ldr r3, [pc, #96] @ 7ee48c <__cxa_atexit@plt+0x7dc4dc> │ │ │ │ + bhi 7ee48c <__cxa_atexit@plt+0x7dc4dc> │ │ │ │ + ldr r3, [pc, #96] @ 7ee49c <__cxa_atexit@plt+0x7dc4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 7ee490 <__cxa_atexit@plt+0x7dc4e0> │ │ │ │ + ldr r2, [pc, #92] @ 7ee4a0 <__cxa_atexit@plt+0x7dc4f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #64] @ 7ee494 <__cxa_atexit@plt+0x7dc4e4> │ │ │ │ + ldr r0, [pc, #64] @ 7ee4a4 <__cxa_atexit@plt+0x7dc4f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7ee498 <__cxa_atexit@plt+0x7dc4e8> │ │ │ │ + ldr r7, [pc, #32] @ 7ee4a8 <__cxa_atexit@plt+0x7dc4f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #8, 16 @ 0x80000 │ │ │ │ + cmneq r5, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r5, #16, 12 @ 0x1000000 │ │ │ │ - movteq r4, #28068 @ 0x6da4 │ │ │ │ + cmneq r5, #0, 12 │ │ │ │ + movteq r4, #28052 @ 0x6d94 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee538 <__cxa_atexit@plt+0x7dc588> │ │ │ │ + bcc 7ee548 <__cxa_atexit@plt+0x7dc598> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee530 <__cxa_atexit@plt+0x7dc580> │ │ │ │ - ldr r3, [pc, #116] @ 7ee540 <__cxa_atexit@plt+0x7dc590> │ │ │ │ + bhi 7ee540 <__cxa_atexit@plt+0x7dc590> │ │ │ │ + ldr r3, [pc, #116] @ 7ee550 <__cxa_atexit@plt+0x7dc5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #80] @ 7ee544 <__cxa_atexit@plt+0x7dc594> │ │ │ │ + ldr r9, [pc, #80] @ 7ee554 <__cxa_atexit@plt+0x7dc5a4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 7ee548 <__cxa_atexit@plt+0x7dc598> │ │ │ │ + ldr sl, [pc, #76] @ 7ee558 <__cxa_atexit@plt+0x7dc5a8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7ee54c <__cxa_atexit@plt+0x7dc59c> │ │ │ │ + ldr r7, [pc, #32] @ 7ee55c <__cxa_atexit@plt+0x7dc5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq r5, #96, 14 @ 0x1800000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r5, #240, 24 @ 0xf000 │ │ │ │ - movteq r3, #26140 @ 0x661c │ │ │ │ + cmneq r5, #224, 24 @ 0xe000 │ │ │ │ + movteq r3, #26124 @ 0x660c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee59c <__cxa_atexit@plt+0x7dc5ec> │ │ │ │ - ldr r3, [pc, #48] @ 7ee5a4 <__cxa_atexit@plt+0x7dc5f4> │ │ │ │ + bcc 7ee5ac <__cxa_atexit@plt+0x7dc5fc> │ │ │ │ + ldr r3, [pc, #48] @ 7ee5b4 <__cxa_atexit@plt+0x7dc604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ee590 <__cxa_atexit@plt+0x7dc5e0> │ │ │ │ + beq 7ee5a0 <__cxa_atexit@plt+0x7dc5f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 7ee5b4 <__cxa_atexit@plt+0x7dc604> │ │ │ │ + b 7ee5c4 <__cxa_atexit@plt+0x7dc614> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r3, #26056 @ 0x65c8 │ │ │ │ + movteq r3, #26040 @ 0x65b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 7ee5e0 <__cxa_atexit@plt+0x7dc630> │ │ │ │ + bne 7ee5f0 <__cxa_atexit@plt+0x7dc640> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 7ee5f8 <__cxa_atexit@plt+0x7dc648> │ │ │ │ + ldr r3, [pc, #44] @ 7ee608 <__cxa_atexit@plt+0x7dc658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #32] @ 7ee5fc <__cxa_atexit@plt+0x7dc64c> │ │ │ │ + ldr r7, [pc, #32] @ 7ee60c <__cxa_atexit@plt+0x7dc65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #12] @ 7ee5f4 <__cxa_atexit@plt+0x7dc644> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #12] @ 7ee604 <__cxa_atexit@plt+0x7dc654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #252, 16 @ 0xfc0000 │ │ │ │ + cmneq r5, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ee640 <__cxa_atexit@plt+0x7dc690> │ │ │ │ + bne 7ee650 <__cxa_atexit@plt+0x7dc6a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee654 <__cxa_atexit@plt+0x7dc6a4> │ │ │ │ + bhi 7ee664 <__cxa_atexit@plt+0x7dc6b4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 7ee664 <__cxa_atexit@plt+0x7dc6b4> │ │ │ │ + ldr r3, [pc, #52] @ 7ee674 <__cxa_atexit@plt+0x7dc6c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ee660 <__cxa_atexit@plt+0x7dc6b0> │ │ │ │ + ldr r7, [pc, #24] @ 7ee670 <__cxa_atexit@plt+0x7dc6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq r5, #176, 16 @ 0xb00000 │ │ │ │ - movteq r4, #27528 @ 0x6b88 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq r5, #160, 16 @ 0xa00000 │ │ │ │ + movteq r4, #27512 @ 0x6b78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee6d0 <__cxa_atexit@plt+0x7dc720> │ │ │ │ + bcc 7ee6e0 <__cxa_atexit@plt+0x7dc730> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee6c8 <__cxa_atexit@plt+0x7dc718> │ │ │ │ - ldr r3, [pc, #64] @ 7ee6d8 <__cxa_atexit@plt+0x7dc728> │ │ │ │ + bhi 7ee6d8 <__cxa_atexit@plt+0x7dc728> │ │ │ │ + ldr r3, [pc, #64] @ 7ee6e8 <__cxa_atexit@plt+0x7dc738> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7ee6dc <__cxa_atexit@plt+0x7dc72c> │ │ │ │ + ldr r2, [pc, #60] @ 7ee6ec <__cxa_atexit@plt+0x7dc73c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 7ee6e0 <__cxa_atexit@plt+0x7dc730> │ │ │ │ + ldr r7, [pc, #28] @ 7ee6f0 <__cxa_atexit@plt+0x7dc740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq r5, #156, 10 @ 0x27000000 │ │ │ │ - cmneq r5, #88, 22 @ 0x16000 │ │ │ │ - movteq r4, #27244 @ 0x6a6c │ │ │ │ + cmneq r5, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r5, #72, 22 @ 0x12000 │ │ │ │ + movteq r4, #27228 @ 0x6a5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee724 <__cxa_atexit@plt+0x7dc774> │ │ │ │ - ldr r3, [pc, #40] @ 7ee72c <__cxa_atexit@plt+0x7dc77c> │ │ │ │ + bcc 7ee734 <__cxa_atexit@plt+0x7dc784> │ │ │ │ + ldr r3, [pc, #40] @ 7ee73c <__cxa_atexit@plt+0x7dc78c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #16] @ 7ee730 <__cxa_atexit@plt+0x7dc780> │ │ │ │ + ldr r7, [pc, #16] @ 7ee740 <__cxa_atexit@plt+0x7dc790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 10 @ 0xe000000 │ │ │ │ - cmneq r5, #196, 30 @ 0x310 │ │ │ │ + cmneq r5, #40, 10 @ 0xa000000 │ │ │ │ + cmneq r5, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee784 <__cxa_atexit@plt+0x7dc7d4> │ │ │ │ - ldr r3, [pc, #60] @ 7ee78c <__cxa_atexit@plt+0x7dc7dc> │ │ │ │ + bcc 7ee794 <__cxa_atexit@plt+0x7dc7e4> │ │ │ │ + ldr r3, [pc, #60] @ 7ee79c <__cxa_atexit@plt+0x7dc7ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7ee790 <__cxa_atexit@plt+0x7dc7e0> │ │ │ │ + ldr r2, [pc, #56] @ 7ee7a0 <__cxa_atexit@plt+0x7dc7f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ee77c <__cxa_atexit@plt+0x7dc7cc> │ │ │ │ - b 7ee79c <__cxa_atexit@plt+0x7dc7ec> │ │ │ │ + beq 7ee78c <__cxa_atexit@plt+0x7dc7dc> │ │ │ │ + b 7ee7ac <__cxa_atexit@plt+0x7dc7fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r5, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq r5, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7ee7bc <__cxa_atexit@plt+0x7dc80c> │ │ │ │ + ldr r0, [pc, #20] @ 7ee7cc <__cxa_atexit@plt+0x7dc81c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ee7ec <__cxa_atexit@plt+0x7dc83c> │ │ │ │ + ldr r0, [pc, #24] @ 7ee7fc <__cxa_atexit@plt+0x7dc84c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee858 <__cxa_atexit@plt+0x7dc8a8> │ │ │ │ + bhi 7ee868 <__cxa_atexit@plt+0x7dc8b8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #72] @ 7ee864 <__cxa_atexit@plt+0x7dc8b4> │ │ │ │ + ldr r7, [pc, #72] @ 7ee874 <__cxa_atexit@plt+0x7dc8c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #60] @ 7ee868 <__cxa_atexit@plt+0x7dc8b8> │ │ │ │ + ldr r7, [pc, #60] @ 7ee878 <__cxa_atexit@plt+0x7dc8c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #44] @ 7ee86c <__cxa_atexit@plt+0x7dc8bc> │ │ │ │ + ldr r7, [pc, #44] @ 7ee87c <__cxa_atexit@plt+0x7dc8cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #22 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #36, 10 @ 0x9000000 │ │ │ │ - cmneq r5, #248 @ 0xf8 │ │ │ │ - cmneq r5, #216, 28 @ 0xd80 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #20, 10 @ 0x5000000 │ │ │ │ + cmneq r5, #232 @ 0xe8 │ │ │ │ + cmneq r5, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee89c <__cxa_atexit@plt+0x7dc8ec> │ │ │ │ - ldr r3, [pc, #24] @ 7ee8a4 <__cxa_atexit@plt+0x7dc8f4> │ │ │ │ + bcc 7ee8ac <__cxa_atexit@plt+0x7dc8fc> │ │ │ │ + ldr r3, [pc, #24] @ 7ee8b4 <__cxa_atexit@plt+0x7dc904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 6 @ 0xc0000002 │ │ │ │ - movteq r2, #28468 @ 0x6f34 │ │ │ │ + cmneq r5, #160, 6 @ 0x80000002 │ │ │ │ + movteq r2, #28452 @ 0x6f24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee934 <__cxa_atexit@plt+0x7dc984> │ │ │ │ + bcc 7ee944 <__cxa_atexit@plt+0x7dc994> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee92c <__cxa_atexit@plt+0x7dc97c> │ │ │ │ - ldr lr, [pc, #100] @ 7ee93c <__cxa_atexit@plt+0x7dc98c> │ │ │ │ + bhi 7ee93c <__cxa_atexit@plt+0x7dc98c> │ │ │ │ + ldr lr, [pc, #100] @ 7ee94c <__cxa_atexit@plt+0x7dc99c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7ee940 <__cxa_atexit@plt+0x7dc990> │ │ │ │ + ldr r2, [pc, #96] @ 7ee950 <__cxa_atexit@plt+0x7dc9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7ee944 <__cxa_atexit@plt+0x7dc994> │ │ │ │ + ldr r3, [pc, #68] @ 7ee954 <__cxa_atexit@plt+0x7dc9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7ee948 <__cxa_atexit@plt+0x7dc998> │ │ │ │ + ldr r7, [pc, #32] @ 7ee958 <__cxa_atexit@plt+0x7dc9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r5, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r5, #40, 6 @ 0xa0000000 │ │ │ │ - movteq r4, #26116 @ 0x6604 │ │ │ │ + cmneq r5, #24, 6 @ 0x60000000 │ │ │ │ + movteq r4, #26100 @ 0x65f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee984 <__cxa_atexit@plt+0x7dc9d4> │ │ │ │ - ldr r3, [pc, #32] @ 7ee98c <__cxa_atexit@plt+0x7dc9dc> │ │ │ │ + bcc 7ee994 <__cxa_atexit@plt+0x7dc9e4> │ │ │ │ + ldr r3, [pc, #32] @ 7ee99c <__cxa_atexit@plt+0x7dc9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ee990 <__cxa_atexit@plt+0x7dc9e0> │ │ │ │ + ldr r7, [pc, #16] @ 7ee9a0 <__cxa_atexit@plt+0x7dc9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #208, 4 │ │ │ │ - cmneq r5, #100, 2 │ │ │ │ - movteq r4, #26524 @ 0x679c │ │ │ │ + cmneq r5, #192, 4 │ │ │ │ + cmneq r5, #84, 2 │ │ │ │ + movteq r4, #26508 @ 0x678c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ee9fc <__cxa_atexit@plt+0x7dca4c> │ │ │ │ + bcc 7eea0c <__cxa_atexit@plt+0x7dca5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ee9f4 <__cxa_atexit@plt+0x7dca44> │ │ │ │ - ldr r3, [pc, #64] @ 7eea04 <__cxa_atexit@plt+0x7dca54> │ │ │ │ + bhi 7eea04 <__cxa_atexit@plt+0x7dca54> │ │ │ │ + ldr r3, [pc, #64] @ 7eea14 <__cxa_atexit@plt+0x7dca64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7eea08 <__cxa_atexit@plt+0x7dca58> │ │ │ │ + ldr r3, [pc, #44] @ 7eea18 <__cxa_atexit@plt+0x7dca68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7eea0c <__cxa_atexit@plt+0x7dca5c> │ │ │ │ + ldr r7, [pc, #28] @ 7eea1c <__cxa_atexit@plt+0x7dca6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #120, 4 @ 0x80000007 │ │ │ │ + cmneq r5, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #164, 4 @ 0x4000000a │ │ │ │ - movteq r4, #26416 @ 0x6730 │ │ │ │ + cmneq r5, #148, 4 @ 0x40000009 │ │ │ │ + movteq r4, #26400 @ 0x6720 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eeaa8 <__cxa_atexit@plt+0x7dcaf8> │ │ │ │ + bcc 7eeab8 <__cxa_atexit@plt+0x7dcb08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eeaa0 <__cxa_atexit@plt+0x7dcaf0> │ │ │ │ - ldr r3, [pc, #112] @ 7eeab0 <__cxa_atexit@plt+0x7dcb00> │ │ │ │ + bhi 7eeab0 <__cxa_atexit@plt+0x7dcb00> │ │ │ │ + ldr r3, [pc, #112] @ 7eeac0 <__cxa_atexit@plt+0x7dcb10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 7eeab4 <__cxa_atexit@plt+0x7dcb04> │ │ │ │ + ldr lr, [pc, #80] @ 7eeac4 <__cxa_atexit@plt+0x7dcb14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 7eeab8 <__cxa_atexit@plt+0x7dcb08> │ │ │ │ + ldr sl, [pc, #76] @ 7eeac8 <__cxa_atexit@plt+0x7dcb18> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7eeabc <__cxa_atexit@plt+0x7dcb0c> │ │ │ │ + ldr r7, [pc, #32] @ 7eeacc <__cxa_atexit@plt+0x7dcb1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #252, 2 @ 0x3f │ │ │ │ + cmneq r5, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r5, #180, 2 @ 0x2d │ │ │ │ - movteq r4, #26268 @ 0x669c │ │ │ │ + cmneq r5, #164, 2 @ 0x29 │ │ │ │ + movteq r4, #26252 @ 0x668c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eeb68 <__cxa_atexit@plt+0x7dcbb8> │ │ │ │ + bcc 7eeb78 <__cxa_atexit@plt+0x7dcbc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eeb60 <__cxa_atexit@plt+0x7dcbb0> │ │ │ │ - ldr r3, [pc, #128] @ 7eeb70 <__cxa_atexit@plt+0x7dcbc0> │ │ │ │ + bhi 7eeb70 <__cxa_atexit@plt+0x7dcbc0> │ │ │ │ + ldr r3, [pc, #128] @ 7eeb80 <__cxa_atexit@plt+0x7dcbd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r3, [pc, #76] @ 7eeb74 <__cxa_atexit@plt+0x7dcbc4> │ │ │ │ + ldr r3, [pc, #76] @ 7eeb84 <__cxa_atexit@plt+0x7dcbd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #72] @ 7eeb78 <__cxa_atexit@plt+0x7dcbc8> │ │ │ │ + ldr lr, [pc, #72] @ 7eeb88 <__cxa_atexit@plt+0x7dcbd8> │ │ │ │ add lr, pc, lr │ │ │ │ sub sl, r6, #40 @ 0x28 │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ - ldr r0, [pc, #60] @ 7eeb7c <__cxa_atexit@plt+0x7dcbcc> │ │ │ │ + ldr r0, [pc, #60] @ 7eeb8c <__cxa_atexit@plt+0x7dcbdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-48]! @ 0xffffffd0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #76, 2 │ │ │ │ + cmneq r5, #60, 2 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r5, #36, 2 │ │ │ │ + cmneq r5, #20, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eebc4 <__cxa_atexit@plt+0x7dcc14> │ │ │ │ - ldr r3, [pc, #48] @ 7eebcc <__cxa_atexit@plt+0x7dcc1c> │ │ │ │ + bcc 7eebd4 <__cxa_atexit@plt+0x7dcc24> │ │ │ │ + ldr r3, [pc, #48] @ 7eebdc <__cxa_atexit@plt+0x7dcc2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7eebd0 <__cxa_atexit@plt+0x7dcc20> │ │ │ │ + ldr r2, [pc, #44] @ 7eebe0 <__cxa_atexit@plt+0x7dcc30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7eebbc <__cxa_atexit@plt+0x7dcc0c> │ │ │ │ - b 7eebdc <__cxa_atexit@plt+0x7dcc2c> │ │ │ │ + beq 7eebcc <__cxa_atexit@plt+0x7dcc1c> │ │ │ │ + b 7eebec <__cxa_atexit@plt+0x7dcc3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #152 @ 0x98 │ │ │ │ + cmneq r5, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eec14 <__cxa_atexit@plt+0x7dcc64> │ │ │ │ - ldr r3, [pc, #44] @ 7eec20 <__cxa_atexit@plt+0x7dcc70> │ │ │ │ + bhi 7eec24 <__cxa_atexit@plt+0x7dcc74> │ │ │ │ + ldr r3, [pc, #44] @ 7eec30 <__cxa_atexit@plt+0x7dcc80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ - ldr r2, [pc, #36] @ 7eec24 <__cxa_atexit@plt+0x7dcc74> │ │ │ │ + ldr r2, [pc, #36] @ 7eec34 <__cxa_atexit@plt+0x7dcc84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #84, 2 │ │ │ │ - cmneq r5, #104, 26 @ 0x1a00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #68, 2 │ │ │ │ + cmneq r5, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eec54 <__cxa_atexit@plt+0x7dcca4> │ │ │ │ - ldr r3, [pc, #24] @ 7eec5c <__cxa_atexit@plt+0x7dccac> │ │ │ │ + bcc 7eec64 <__cxa_atexit@plt+0x7dccb4> │ │ │ │ + ldr r3, [pc, #24] @ 7eec6c <__cxa_atexit@plt+0x7dccbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 30 @ 0x3e0 │ │ │ │ - movteq r3, #25532 @ 0x63bc │ │ │ │ + cmneq r5, #232, 30 @ 0x3a0 │ │ │ │ + movteq r3, #25516 @ 0x63ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eeca8 <__cxa_atexit@plt+0x7dccf8> │ │ │ │ - ldr r3, [pc, #48] @ 7eecb0 <__cxa_atexit@plt+0x7dcd00> │ │ │ │ + bcc 7eecb8 <__cxa_atexit@plt+0x7dcd08> │ │ │ │ + ldr r3, [pc, #48] @ 7eecc0 <__cxa_atexit@plt+0x7dcd10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7eecb4 <__cxa_atexit@plt+0x7dcd04> │ │ │ │ + ldr r2, [pc, #44] @ 7eecc4 <__cxa_atexit@plt+0x7dcd14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7eeca0 <__cxa_atexit@plt+0x7dccf0> │ │ │ │ - b 7eecc4 <__cxa_atexit@plt+0x7dcd14> │ │ │ │ + beq 7eecb0 <__cxa_atexit@plt+0x7dcd00> │ │ │ │ + b 7eecd4 <__cxa_atexit@plt+0x7dcd24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r5, #180, 30 @ 0x2d0 │ │ │ │ - movteq r3, #25444 @ 0x6364 │ │ │ │ + cmneq r5, #164, 30 @ 0x290 │ │ │ │ + movteq r3, #25428 @ 0x6354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 7eecf4 <__cxa_atexit@plt+0x7dcd44> │ │ │ │ + ldr r3, [pc, #40] @ 7eed04 <__cxa_atexit@plt+0x7dcd54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 7eecf8 <__cxa_atexit@plt+0x7dcd48> │ │ │ │ + ldr r2, [pc, #36] @ 7eed08 <__cxa_atexit@plt+0x7dcd58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #137 @ 0x89 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #24] @ 7eecfc <__cxa_atexit@plt+0x7dcd4c> │ │ │ │ + ldr r3, [pc, #24] @ 7eed0c <__cxa_atexit@plt+0x7dcd5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #16] @ 7eed00 <__cxa_atexit@plt+0x7dcd50> │ │ │ │ + ldr r8, [pc, #16] @ 7eed10 <__cxa_atexit@plt+0x7dcd60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r5, #116 @ 0x74 │ │ │ │ - cmneq r5, #92, 30 @ 0x170 │ │ │ │ - cmneq r5, #128, 2 │ │ │ │ + cmneq r5, #100 @ 0x64 │ │ │ │ + cmneq r5, #76, 30 @ 0x130 │ │ │ │ + cmneq r5, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eed38 <__cxa_atexit@plt+0x7dcd88> │ │ │ │ + bhi 7eed48 <__cxa_atexit@plt+0x7dcd98> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7eed44 <__cxa_atexit@plt+0x7dcd94> │ │ │ │ + ldr r2, [pc, #28] @ 7eed54 <__cxa_atexit@plt+0x7dcda4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #64, 24 @ 0x4000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eed74 <__cxa_atexit@plt+0x7dcdc4> │ │ │ │ - ldr r3, [pc, #24] @ 7eed7c <__cxa_atexit@plt+0x7dcdcc> │ │ │ │ + bcc 7eed84 <__cxa_atexit@plt+0x7dcdd4> │ │ │ │ + ldr r3, [pc, #24] @ 7eed8c <__cxa_atexit@plt+0x7dcddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 28 @ 0xd80 │ │ │ │ - movteq r4, #25500 @ 0x639c │ │ │ │ + cmneq r5, #200, 28 @ 0xc80 │ │ │ │ + movteq r4, #25484 @ 0x638c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eede8 <__cxa_atexit@plt+0x7dce38> │ │ │ │ - ldr r3, [pc, #80] @ 7eedf0 <__cxa_atexit@plt+0x7dce40> │ │ │ │ + bcc 7eedf8 <__cxa_atexit@plt+0x7dce48> │ │ │ │ + ldr r3, [pc, #80] @ 7eee00 <__cxa_atexit@plt+0x7dce50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ - ldr r7, [pc, #48] @ 7eedf4 <__cxa_atexit@plt+0x7dce44> │ │ │ │ + ldr r7, [pc, #48] @ 7eee04 <__cxa_atexit@plt+0x7dce54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ - ldr r7, [pc, #20] @ 7eedf8 <__cxa_atexit@plt+0x7dce48> │ │ │ │ + ldr r7, [pc, #20] @ 7eee08 <__cxa_atexit@plt+0x7dce58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 28 @ 0x9c0 │ │ │ │ + cmneq r5, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r5, #208, 26 @ 0x3400 │ │ │ │ - movteq r4, #25376 @ 0x6320 │ │ │ │ + cmneq r5, #192, 26 @ 0x3000 │ │ │ │ + movteq r4, #25360 @ 0x6310 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7eee3c <__cxa_atexit@plt+0x7dce8c> │ │ │ │ + ldr r3, [pc, #44] @ 7eee4c <__cxa_atexit@plt+0x7dce9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 7eee40 <__cxa_atexit@plt+0x7dce90> │ │ │ │ + ldr r2, [pc, #40] @ 7eee50 <__cxa_atexit@plt+0x7dcea0> │ │ │ │ add r2, pc, r2 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 7eee44 <__cxa_atexit@plt+0x7dce94> │ │ │ │ + ldr r7, [pc, #12] @ 7eee54 <__cxa_atexit@plt+0x7dcea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq r5, #124, 26 @ 0x1f00 │ │ │ │ - movteq r3, #25056 @ 0x61e0 │ │ │ │ + cmneq r5, #108, 26 @ 0x1b00 │ │ │ │ + movteq r3, #25040 @ 0x61d0 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7eee84 <__cxa_atexit@plt+0x7dced4> │ │ │ │ + bne 7eee94 <__cxa_atexit@plt+0x7dcee4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #116] @ 7eeee0 <__cxa_atexit@plt+0x7dcf30> │ │ │ │ + ldr r3, [pc, #116] @ 7eeef0 <__cxa_atexit@plt+0x7dcf40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #108] @ 7eeee4 <__cxa_atexit@plt+0x7dcf34> │ │ │ │ + ldr r3, [pc, #108] @ 7eeef4 <__cxa_atexit@plt+0x7dcf44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eeed4 <__cxa_atexit@plt+0x7dcf24> │ │ │ │ + bhi 7eeee4 <__cxa_atexit@plt+0x7dcf34> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #68] @ 7eeee8 <__cxa_atexit@plt+0x7dcf38> │ │ │ │ + ldr r2, [pc, #68] @ 7eeef8 <__cxa_atexit@plt+0x7dcf48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 7eeeec <__cxa_atexit@plt+0x7dcf3c> │ │ │ │ + ldr r1, [pc, #64] @ 7eeefc <__cxa_atexit@plt+0x7dcf4c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #32] @ 7eeef0 <__cxa_atexit@plt+0x7dcf40> │ │ │ │ + ldr r7, [pc, #32] @ 7eef00 <__cxa_atexit@plt+0x7dcf50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #212, 26 @ 0x3500 │ │ │ │ - cmneq r5, #220, 26 @ 0x3700 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #196, 26 @ 0x3100 │ │ │ │ + cmneq r5, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq r5, #128, 26 @ 0x2000 │ │ │ │ - movteq r2, #26856 @ 0x68e8 │ │ │ │ + cmneq r5, #112, 26 @ 0x1c00 │ │ │ │ + movteq r2, #26840 @ 0x68d8 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7eef5c <__cxa_atexit@plt+0x7dcfac> │ │ │ │ + bne 7eef6c <__cxa_atexit@plt+0x7dcfbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eef80 <__cxa_atexit@plt+0x7dcfd0> │ │ │ │ + bhi 7eef90 <__cxa_atexit@plt+0x7dcfe0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #104] @ 7eef94 <__cxa_atexit@plt+0x7dcfe4> │ │ │ │ + ldr r2, [pc, #104] @ 7eefa4 <__cxa_atexit@plt+0x7dcff4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 7eef98 <__cxa_atexit@plt+0x7dcfe8> │ │ │ │ + ldr r1, [pc, #100] @ 7eefa8 <__cxa_atexit@plt+0x7dcff8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #68] @ 7eef9c <__cxa_atexit@plt+0x7dcfec> │ │ │ │ + ldr r7, [pc, #68] @ 7eefac <__cxa_atexit@plt+0x7dcffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 7eef8c <__cxa_atexit@plt+0x7dcfdc> │ │ │ │ + ldr r3, [pc, #36] @ 7eef9c <__cxa_atexit@plt+0x7dcfec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #28] @ 7eef90 <__cxa_atexit@plt+0x7dcfe0> │ │ │ │ + ldr r3, [pc, #28] @ 7eefa0 <__cxa_atexit@plt+0x7dcff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #216, 24 @ 0xd800 │ │ │ │ - cmneq r5, #224, 24 @ 0xe000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #200, 24 @ 0xc800 │ │ │ │ + cmneq r5, #208, 24 @ 0xd000 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - cmneq r5, #248, 24 @ 0xf800 │ │ │ │ - movteq r4, #25036 @ 0x61cc │ │ │ │ + cmneq r5, #232, 24 @ 0xe800 │ │ │ │ + movteq r4, #25020 @ 0x61bc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef064 <__cxa_atexit@plt+0x7dd0b4> │ │ │ │ + bcc 7ef074 <__cxa_atexit@plt+0x7dd0c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef05c <__cxa_atexit@plt+0x7dd0ac> │ │ │ │ - ldr r3, [pc, #156] @ 7ef06c <__cxa_atexit@plt+0x7dd0bc> │ │ │ │ + bhi 7ef06c <__cxa_atexit@plt+0x7dd0bc> │ │ │ │ + ldr r3, [pc, #156] @ 7ef07c <__cxa_atexit@plt+0x7dd0cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ @@ -2061330,1255 +2061334,1255 @@ │ │ │ │ add ip, r7, #32 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r1, [pc, #96] @ 7ef070 <__cxa_atexit@plt+0x7dd0c0> │ │ │ │ + ldr r1, [pc, #96] @ 7ef080 <__cxa_atexit@plt+0x7dd0d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ 7ef074 <__cxa_atexit@plt+0x7dd0c4> │ │ │ │ + ldr lr, [pc, #92] @ 7ef084 <__cxa_atexit@plt+0x7dd0d4> │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #60] @ 7ef078 <__cxa_atexit@plt+0x7dd0c8> │ │ │ │ + ldr r0, [pc, #60] @ 7ef088 <__cxa_atexit@plt+0x7dd0d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 24 @ 0x6c00 │ │ │ │ + cmneq r5, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmneq r5, #40, 24 @ 0x2800 │ │ │ │ + cmneq r5, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef0d4 <__cxa_atexit@plt+0x7dd124> │ │ │ │ - ldr r3, [pc, #68] @ 7ef0dc <__cxa_atexit@plt+0x7dd12c> │ │ │ │ + bcc 7ef0e4 <__cxa_atexit@plt+0x7dd134> │ │ │ │ + ldr r3, [pc, #68] @ 7ef0ec <__cxa_atexit@plt+0x7dd13c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 7ef0e0 <__cxa_atexit@plt+0x7dd130> │ │ │ │ + ldr r2, [pc, #64] @ 7ef0f0 <__cxa_atexit@plt+0x7dd140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ef0cc <__cxa_atexit@plt+0x7dd11c> │ │ │ │ - b 7ef0ec <__cxa_atexit@plt+0x7dd13c> │ │ │ │ + beq 7ef0dc <__cxa_atexit@plt+0x7dd12c> │ │ │ │ + b 7ef0fc <__cxa_atexit@plt+0x7dd14c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r5, #156, 22 @ 0x27000 │ │ │ │ + cmneq r5, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7ef10c <__cxa_atexit@plt+0x7dd15c> │ │ │ │ + ldr r0, [pc, #20] @ 7ef11c <__cxa_atexit@plt+0x7dd16c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ef13c <__cxa_atexit@plt+0x7dd18c> │ │ │ │ + ldr r0, [pc, #24] @ 7ef14c <__cxa_atexit@plt+0x7dd19c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ef16c <__cxa_atexit@plt+0x7dd1bc> │ │ │ │ + ldr r0, [pc, #24] @ 7ef17c <__cxa_atexit@plt+0x7dd1cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef1b4 <__cxa_atexit@plt+0x7dd204> │ │ │ │ + bhi 7ef1c4 <__cxa_atexit@plt+0x7dd214> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #36] @ 7ef1c0 <__cxa_atexit@plt+0x7dd210> │ │ │ │ + ldr r0, [pc, #36] @ 7ef1d0 <__cxa_atexit@plt+0x7dd220> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #200, 14 @ 0x3200000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef1f0 <__cxa_atexit@plt+0x7dd240> │ │ │ │ - ldr r3, [pc, #24] @ 7ef1f8 <__cxa_atexit@plt+0x7dd248> │ │ │ │ + bcc 7ef200 <__cxa_atexit@plt+0x7dd250> │ │ │ │ + ldr r3, [pc, #24] @ 7ef208 <__cxa_atexit@plt+0x7dd258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 20 @ 0x5c000 │ │ │ │ - movteq r2, #26080 @ 0x65e0 │ │ │ │ + cmneq r5, #76, 20 @ 0x4c000 │ │ │ │ + movteq r2, #26064 @ 0x65d0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef260 <__cxa_atexit@plt+0x7dd2b0> │ │ │ │ - ldr r3, [pc, #76] @ 7ef268 <__cxa_atexit@plt+0x7dd2b8> │ │ │ │ + bcc 7ef270 <__cxa_atexit@plt+0x7dd2c0> │ │ │ │ + ldr r3, [pc, #76] @ 7ef278 <__cxa_atexit@plt+0x7dd2c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r7, r7, #20 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr r1, [pc, #48] @ 7ef26c <__cxa_atexit@plt+0x7dd2bc> │ │ │ │ + ldr r1, [pc, #48] @ 7ef27c <__cxa_atexit@plt+0x7dd2cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ef258 <__cxa_atexit@plt+0x7dd2a8> │ │ │ │ - b 7ef27c <__cxa_atexit@plt+0x7dd2cc> │ │ │ │ + beq 7ef268 <__cxa_atexit@plt+0x7dd2b8> │ │ │ │ + b 7ef28c <__cxa_atexit@plt+0x7dd2dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32, 20 @ 0x20000 │ │ │ │ + cmneq r5, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r2, #25964 @ 0x656c │ │ │ │ + movteq r2, #25948 @ 0x655c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ef2f0 <__cxa_atexit@plt+0x7dd340> │ │ │ │ + bne 7ef300 <__cxa_atexit@plt+0x7dd350> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef314 <__cxa_atexit@plt+0x7dd364> │ │ │ │ + bhi 7ef324 <__cxa_atexit@plt+0x7dd374> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #120] @ 7ef328 <__cxa_atexit@plt+0x7dd378> │ │ │ │ + ldr lr, [pc, #120] @ 7ef338 <__cxa_atexit@plt+0x7dd388> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #116] @ 7ef32c <__cxa_atexit@plt+0x7dd37c> │ │ │ │ + ldr sl, [pc, #116] @ 7ef33c <__cxa_atexit@plt+0x7dd38c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #68] @ 7ef330 <__cxa_atexit@plt+0x7dd380> │ │ │ │ + ldr r7, [pc, #68] @ 7ef340 <__cxa_atexit@plt+0x7dd390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 7ef320 <__cxa_atexit@plt+0x7dd370> │ │ │ │ + ldr r3, [pc, #36] @ 7ef330 <__cxa_atexit@plt+0x7dd380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #28] @ 7ef324 <__cxa_atexit@plt+0x7dd374> │ │ │ │ + ldr r3, [pc, #28] @ 7ef334 <__cxa_atexit@plt+0x7dd384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #68, 18 @ 0x110000 │ │ │ │ - cmneq r5, #76, 18 @ 0x130000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r5, #60, 18 @ 0xf0000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - cmneq r5, #100, 18 @ 0x190000 │ │ │ │ - movteq r3, #28216 @ 0x6e38 │ │ │ │ + cmneq r5, #84, 18 @ 0x150000 │ │ │ │ + movteq r3, #28200 @ 0x6e28 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef3fc <__cxa_atexit@plt+0x7dd44c> │ │ │ │ + bcc 7ef40c <__cxa_atexit@plt+0x7dd45c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef3f4 <__cxa_atexit@plt+0x7dd444> │ │ │ │ - ldr r3, [pc, #160] @ 7ef404 <__cxa_atexit@plt+0x7dd454> │ │ │ │ + bhi 7ef404 <__cxa_atexit@plt+0x7dd454> │ │ │ │ + ldr r3, [pc, #160] @ 7ef414 <__cxa_atexit@plt+0x7dd464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add ip, r7, #12 │ │ │ │ ldm ip, {r2, r8, sl, ip} │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #112] @ 7ef408 <__cxa_atexit@plt+0x7dd458> │ │ │ │ + ldr r0, [pc, #112] @ 7ef418 <__cxa_atexit@plt+0x7dd468> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r2, r8, lr} │ │ │ │ - ldr lr, [pc, #92] @ 7ef40c <__cxa_atexit@plt+0x7dd45c> │ │ │ │ + ldr lr, [pc, #92] @ 7ef41c <__cxa_atexit@plt+0x7dd46c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ sub r3, r6, #60 @ 0x3c │ │ │ │ stm r3, {r2, r8, sl, ip} │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [pc, #64] @ 7ef410 <__cxa_atexit@plt+0x7dd460> │ │ │ │ + ldr r1, [pc, #64] @ 7ef420 <__cxa_atexit@plt+0x7dd470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-72]! @ 0xffffffb8 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 16 @ 0xd80000 │ │ │ │ + cmneq r5, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq r5, #148, 16 @ 0x940000 │ │ │ │ + cmneq r5, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef468 <__cxa_atexit@plt+0x7dd4b8> │ │ │ │ - ldr r3, [pc, #64] @ 7ef470 <__cxa_atexit@plt+0x7dd4c0> │ │ │ │ + bcc 7ef478 <__cxa_atexit@plt+0x7dd4c8> │ │ │ │ + ldr r3, [pc, #64] @ 7ef480 <__cxa_atexit@plt+0x7dd4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7ef474 <__cxa_atexit@plt+0x7dd4c4> │ │ │ │ + ldr r2, [pc, #60] @ 7ef484 <__cxa_atexit@plt+0x7dd4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ef460 <__cxa_atexit@plt+0x7dd4b0> │ │ │ │ - b 7ef480 <__cxa_atexit@plt+0x7dd4d0> │ │ │ │ + beq 7ef470 <__cxa_atexit@plt+0x7dd4c0> │ │ │ │ + b 7ef490 <__cxa_atexit@plt+0x7dd4e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r5, #4, 16 @ 0x40000 │ │ │ │ + cmneq r5, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7ef4a0 <__cxa_atexit@plt+0x7dd4f0> │ │ │ │ + ldr r0, [pc, #20] @ 7ef4b0 <__cxa_atexit@plt+0x7dd500> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ef4d0 <__cxa_atexit@plt+0x7dd520> │ │ │ │ + ldr r0, [pc, #24] @ 7ef4e0 <__cxa_atexit@plt+0x7dd530> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7ef500 <__cxa_atexit@plt+0x7dd550> │ │ │ │ + ldr r0, [pc, #24] @ 7ef510 <__cxa_atexit@plt+0x7dd560> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef54c <__cxa_atexit@plt+0x7dd59c> │ │ │ │ + bhi 7ef55c <__cxa_atexit@plt+0x7dd5ac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 7ef558 <__cxa_atexit@plt+0x7dd5a8> │ │ │ │ + ldr r0, [pc, #40] @ 7ef568 <__cxa_atexit@plt+0x7dd5b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #52, 8 @ 0x34000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef588 <__cxa_atexit@plt+0x7dd5d8> │ │ │ │ - ldr r3, [pc, #24] @ 7ef590 <__cxa_atexit@plt+0x7dd5e0> │ │ │ │ + bcc 7ef598 <__cxa_atexit@plt+0x7dd5e8> │ │ │ │ + ldr r3, [pc, #24] @ 7ef5a0 <__cxa_atexit@plt+0x7dd5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 12 @ 0xc400000 │ │ │ │ - movteq r2, #25160 @ 0x6248 │ │ │ │ + cmneq r5, #180, 12 @ 0xb400000 │ │ │ │ + movteq r2, #25144 @ 0x6238 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef628 <__cxa_atexit@plt+0x7dd678> │ │ │ │ + bcc 7ef638 <__cxa_atexit@plt+0x7dd688> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef620 <__cxa_atexit@plt+0x7dd670> │ │ │ │ - ldr r3, [pc, #108] @ 7ef630 <__cxa_atexit@plt+0x7dd680> │ │ │ │ + bhi 7ef630 <__cxa_atexit@plt+0x7dd680> │ │ │ │ + ldr r3, [pc, #108] @ 7ef640 <__cxa_atexit@plt+0x7dd690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7ef634 <__cxa_atexit@plt+0x7dd684> │ │ │ │ + ldr lr, [pc, #76] @ 7ef644 <__cxa_atexit@plt+0x7dd694> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 7ef638 <__cxa_atexit@plt+0x7dd688> │ │ │ │ + ldr r7, [pc, #68] @ 7ef648 <__cxa_atexit@plt+0x7dd698> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7ef63c <__cxa_atexit@plt+0x7dd68c> │ │ │ │ + ldr r7, [pc, #32] @ 7ef64c <__cxa_atexit@plt+0x7dd69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #120, 12 @ 0x7800000 │ │ │ │ + cmneq r5, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq r5, #52, 12 @ 0x3400000 │ │ │ │ - movteq r3, #27244 @ 0x6a6c │ │ │ │ + cmneq r5, #36, 12 @ 0x2400000 │ │ │ │ + movteq r3, #27228 @ 0x6a5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef68c <__cxa_atexit@plt+0x7dd6dc> │ │ │ │ - ldr r3, [pc, #52] @ 7ef694 <__cxa_atexit@plt+0x7dd6e4> │ │ │ │ + bcc 7ef69c <__cxa_atexit@plt+0x7dd6ec> │ │ │ │ + ldr r3, [pc, #52] @ 7ef6a4 <__cxa_atexit@plt+0x7dd6f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 7ef698 <__cxa_atexit@plt+0x7dd6e8> │ │ │ │ + ldr r1, [pc, #36] @ 7ef6a8 <__cxa_atexit@plt+0x7dd6f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 7ef69c <__cxa_atexit@plt+0x7dd6ec> │ │ │ │ + ldr r8, [pc, #20] @ 7ef6ac <__cxa_atexit@plt+0x7dd6fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #220, 10 @ 0x37000000 │ │ │ │ - cmneq r5, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq r5, #96, 2 │ │ │ │ - movteq r3, #27228 @ 0x6a5c │ │ │ │ + cmneq r5, #204, 10 @ 0x33000000 │ │ │ │ + cmneq r5, #224, 10 @ 0x38000000 │ │ │ │ + cmneq r5, #80, 2 │ │ │ │ + movteq r3, #27212 @ 0x6a4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef710 <__cxa_atexit@plt+0x7dd760> │ │ │ │ + bcc 7ef720 <__cxa_atexit@plt+0x7dd770> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef708 <__cxa_atexit@plt+0x7dd758> │ │ │ │ - ldr r3, [pc, #72] @ 7ef718 <__cxa_atexit@plt+0x7dd768> │ │ │ │ + bhi 7ef718 <__cxa_atexit@plt+0x7dd768> │ │ │ │ + ldr r3, [pc, #72] @ 7ef728 <__cxa_atexit@plt+0x7dd778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7ef71c <__cxa_atexit@plt+0x7dd76c> │ │ │ │ + ldr r7, [pc, #48] @ 7ef72c <__cxa_atexit@plt+0x7dd77c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7ef720 <__cxa_atexit@plt+0x7dd770> │ │ │ │ + ldr r7, [pc, #28] @ 7ef730 <__cxa_atexit@plt+0x7dd780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq r5, #92, 10 @ 0x17000000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r5, #196, 10 @ 0x31000000 │ │ │ │ - movteq r3, #27112 @ 0x69e8 │ │ │ │ + cmneq r5, #180, 10 @ 0x2d000000 │ │ │ │ + movteq r3, #27096 @ 0x69d8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef7c0 <__cxa_atexit@plt+0x7dd810> │ │ │ │ + bcc 7ef7d0 <__cxa_atexit@plt+0x7dd820> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef7b8 <__cxa_atexit@plt+0x7dd808> │ │ │ │ - ldr r3, [pc, #116] @ 7ef7c8 <__cxa_atexit@plt+0x7dd818> │ │ │ │ + bhi 7ef7c8 <__cxa_atexit@plt+0x7dd818> │ │ │ │ + ldr r3, [pc, #116] @ 7ef7d8 <__cxa_atexit@plt+0x7dd828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #80] @ 7ef7cc <__cxa_atexit@plt+0x7dd81c> │ │ │ │ + ldr r9, [pc, #80] @ 7ef7dc <__cxa_atexit@plt+0x7dd82c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 7ef7d0 <__cxa_atexit@plt+0x7dd820> │ │ │ │ + ldr sl, [pc, #76] @ 7ef7e0 <__cxa_atexit@plt+0x7dd830> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 7ef7d4 <__cxa_atexit@plt+0x7dd824> │ │ │ │ + ldr r7, [pc, #32] @ 7ef7e4 <__cxa_atexit@plt+0x7dd834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq r5, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r5, #156, 8 @ 0x9c000000 │ │ │ │ - movteq r3, #27044 @ 0x69a4 │ │ │ │ + cmneq r5, #140, 8 @ 0x8c000000 │ │ │ │ + movteq r3, #27028 @ 0x6994 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef8a8 <__cxa_atexit@plt+0x7dd8f8> │ │ │ │ + bcc 7ef8b8 <__cxa_atexit@plt+0x7dd908> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef8a0 <__cxa_atexit@plt+0x7dd8f0> │ │ │ │ - ldr r3, [pc, #168] @ 7ef8b0 <__cxa_atexit@plt+0x7dd900> │ │ │ │ + bhi 7ef8b0 <__cxa_atexit@plt+0x7dd900> │ │ │ │ + ldr r3, [pc, #168] @ 7ef8c0 <__cxa_atexit@plt+0x7dd910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #20] │ │ │ │ ldr ip, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r1, r9, sl} │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [pc, #112] @ 7ef8b4 <__cxa_atexit@plt+0x7dd904> │ │ │ │ + ldr lr, [pc, #112] @ 7ef8c4 <__cxa_atexit@plt+0x7dd914> │ │ │ │ add lr, pc, lr │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #84] @ 7ef8b8 <__cxa_atexit@plt+0x7dd908> │ │ │ │ + ldr r0, [pc, #84] @ 7ef8c8 <__cxa_atexit@plt+0x7dd918> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ sub r3, r6, #64 @ 0x40 │ │ │ │ stm r3, {r2, r8, fp, ip} │ │ │ │ sub r2, r6, #48 @ 0x30 │ │ │ │ stm r2, {r1, r9, sl} │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-76]! @ 0xffffffb4 │ │ │ │ - ldr r2, [pc, #44] @ 7ef8bc <__cxa_atexit@plt+0x7dd90c> │ │ │ │ + ldr r2, [pc, #44] @ 7ef8cc <__cxa_atexit@plt+0x7dd91c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r3} │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 8 @ 0x34000000 │ │ │ │ + cmneq r5, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - cmneq r5, #212, 6 @ 0x50000003 │ │ │ │ - movteq r3, #26616 @ 0x67f8 │ │ │ │ + cmneq r5, #196, 6 @ 0x10000003 │ │ │ │ + movteq r3, #26600 @ 0x67e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef8fc <__cxa_atexit@plt+0x7dd94c> │ │ │ │ - ldr r3, [pc, #36] @ 7ef904 <__cxa_atexit@plt+0x7dd954> │ │ │ │ + bcc 7ef90c <__cxa_atexit@plt+0x7dd95c> │ │ │ │ + ldr r3, [pc, #36] @ 7ef914 <__cxa_atexit@plt+0x7dd964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7ef908 <__cxa_atexit@plt+0x7dd958> │ │ │ │ + ldr r7, [pc, #16] @ 7ef918 <__cxa_atexit@plt+0x7dd968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ - cmneq r5, #240, 26 @ 0x3c00 │ │ │ │ - movteq r3, #26180 @ 0x6644 │ │ │ │ + cmneq r5, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r5, #224, 26 @ 0x3800 │ │ │ │ + movteq r3, #26164 @ 0x6634 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef944 <__cxa_atexit@plt+0x7dd994> │ │ │ │ - ldr r3, [pc, #32] @ 7ef94c <__cxa_atexit@plt+0x7dd99c> │ │ │ │ + bcc 7ef954 <__cxa_atexit@plt+0x7dd9a4> │ │ │ │ + ldr r3, [pc, #32] @ 7ef95c <__cxa_atexit@plt+0x7dd9ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ef950 <__cxa_atexit@plt+0x7dd9a0> │ │ │ │ + ldr r7, [pc, #16] @ 7ef960 <__cxa_atexit@plt+0x7dd9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16, 6 @ 0x40000000 │ │ │ │ - cmneq r5, #164, 2 @ 0x29 │ │ │ │ - movteq r3, #26480 @ 0x6770 │ │ │ │ + cmneq r5, #0, 6 │ │ │ │ + cmneq r5, #148, 2 @ 0x25 │ │ │ │ + movteq r3, #26464 @ 0x6760 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ef9d8 <__cxa_atexit@plt+0x7dda28> │ │ │ │ + bcc 7ef9e8 <__cxa_atexit@plt+0x7dda38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ef9d0 <__cxa_atexit@plt+0x7dda20> │ │ │ │ - ldr r3, [pc, #92] @ 7ef9e0 <__cxa_atexit@plt+0x7dda30> │ │ │ │ + bhi 7ef9e0 <__cxa_atexit@plt+0x7dda30> │ │ │ │ + ldr r3, [pc, #92] @ 7ef9f0 <__cxa_atexit@plt+0x7dda40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7ef9e4 <__cxa_atexit@plt+0x7dda34> │ │ │ │ + ldr r2, [pc, #88] @ 7ef9f4 <__cxa_atexit@plt+0x7dda44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7ef9e8 <__cxa_atexit@plt+0x7dda38> │ │ │ │ + ldr r0, [pc, #64] @ 7ef9f8 <__cxa_atexit@plt+0x7dda48> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7ef9ec <__cxa_atexit@plt+0x7dda3c> │ │ │ │ + ldr r7, [pc, #32] @ 7ef9fc <__cxa_atexit@plt+0x7dda4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #176, 4 │ │ │ │ + cmneq r5, #160, 4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r5, #192, 6 │ │ │ │ - movteq r3, #26300 @ 0x66bc │ │ │ │ + cmneq r5, #176, 6 @ 0xc0000002 │ │ │ │ + movteq r3, #26284 @ 0x66ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efa3c <__cxa_atexit@plt+0x7dda8c> │ │ │ │ - ldr r3, [pc, #52] @ 7efa44 <__cxa_atexit@plt+0x7dda94> │ │ │ │ + bcc 7efa4c <__cxa_atexit@plt+0x7dda9c> │ │ │ │ + ldr r3, [pc, #52] @ 7efa54 <__cxa_atexit@plt+0x7ddaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 7efa48 <__cxa_atexit@plt+0x7dda98> │ │ │ │ + ldr r1, [pc, #36] @ 7efa58 <__cxa_atexit@plt+0x7ddaa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 7efa4c <__cxa_atexit@plt+0x7dda9c> │ │ │ │ + ldr r8, [pc, #20] @ 7efa5c <__cxa_atexit@plt+0x7ddaac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq r5, #64, 4 │ │ │ │ - cmneq r5, #176, 26 @ 0x2c00 │ │ │ │ - movteq r3, #26248 @ 0x6688 │ │ │ │ + cmneq r5, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq r5, #48, 4 │ │ │ │ + cmneq r5, #160, 26 @ 0x2800 │ │ │ │ + movteq r3, #26232 @ 0x6678 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efae0 <__cxa_atexit@plt+0x7ddb30> │ │ │ │ + bcc 7efaf0 <__cxa_atexit@plt+0x7ddb40> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7efad8 <__cxa_atexit@plt+0x7ddb28> │ │ │ │ - ldr lr, [pc, #104] @ 7efae8 <__cxa_atexit@plt+0x7ddb38> │ │ │ │ + bhi 7efae8 <__cxa_atexit@plt+0x7ddb38> │ │ │ │ + ldr lr, [pc, #104] @ 7efaf8 <__cxa_atexit@plt+0x7ddb48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 7efaec <__cxa_atexit@plt+0x7ddb3c> │ │ │ │ + ldr r2, [pc, #100] @ 7efafc <__cxa_atexit@plt+0x7ddb4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 7efaf0 <__cxa_atexit@plt+0x7ddb40> │ │ │ │ + ldr r3, [pc, #72] @ 7efb00 <__cxa_atexit@plt+0x7ddb50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7efaf4 <__cxa_atexit@plt+0x7ddb44> │ │ │ │ + ldr r7, [pc, #32] @ 7efb04 <__cxa_atexit@plt+0x7ddb54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #180, 2 @ 0x2d │ │ │ │ + cmneq r5, #164, 2 @ 0x29 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r5, #124, 8 @ 0x7c000000 │ │ │ │ - movteq r3, #26100 @ 0x65f4 │ │ │ │ + cmneq r5, #108, 8 @ 0x6c000000 │ │ │ │ + movteq r3, #26084 @ 0x65e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efb78 <__cxa_atexit@plt+0x7ddbc8> │ │ │ │ + bcc 7efb88 <__cxa_atexit@plt+0x7ddbd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7efb70 <__cxa_atexit@plt+0x7ddbc0> │ │ │ │ - ldr r3, [pc, #88] @ 7efb80 <__cxa_atexit@plt+0x7ddbd0> │ │ │ │ + bhi 7efb80 <__cxa_atexit@plt+0x7ddbd0> │ │ │ │ + ldr r3, [pc, #88] @ 7efb90 <__cxa_atexit@plt+0x7ddbe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r7, [pc, #56] @ 7efb84 <__cxa_atexit@plt+0x7ddbd4> │ │ │ │ + ldr r7, [pc, #56] @ 7efb94 <__cxa_atexit@plt+0x7ddbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 7efb88 <__cxa_atexit@plt+0x7ddbd8> │ │ │ │ + ldr r7, [pc, #28] @ 7efb98 <__cxa_atexit@plt+0x7ddbe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #20, 2 │ │ │ │ + cmneq r5, #4, 2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r5, #92, 2 │ │ │ │ - movteq r3, #26108 @ 0x65fc │ │ │ │ + cmneq r5, #76, 2 │ │ │ │ + movteq r3, #26092 @ 0x65ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7efc18 <__cxa_atexit@plt+0x7ddc68> │ │ │ │ + bhi 7efc28 <__cxa_atexit@plt+0x7ddc78> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r1, r2, sl} │ │ │ │ ldr r3, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #80] @ 7efc28 <__cxa_atexit@plt+0x7ddc78> │ │ │ │ + ldr r7, [pc, #80] @ 7efc38 <__cxa_atexit@plt+0x7ddc88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6, #-16] │ │ │ │ stmda r6, {r0, r1, r2, r3} │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ str lr, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r2, r8, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #36] @ 7efc2c <__cxa_atexit@plt+0x7ddc7c> │ │ │ │ + ldr r7, [pc, #36] @ 7efc3c <__cxa_atexit@plt+0x7ddc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-72]! @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #28] @ 7efc30 <__cxa_atexit@plt+0x7ddc80> │ │ │ │ + ldr r7, [pc, #28] @ 7efc40 <__cxa_atexit@plt+0x7ddc90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - cmneq r5, #60 @ 0x3c │ │ │ │ - movteq r2, #28668 @ 0x6ffc │ │ │ │ + cmneq r5, #44 @ 0x2c │ │ │ │ + movteq r2, #28652 @ 0x6fec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efc70 <__cxa_atexit@plt+0x7ddcc0> │ │ │ │ - ldr r3, [pc, #36] @ 7efc78 <__cxa_atexit@plt+0x7ddcc8> │ │ │ │ + bcc 7efc80 <__cxa_atexit@plt+0x7ddcd0> │ │ │ │ + ldr r3, [pc, #36] @ 7efc88 <__cxa_atexit@plt+0x7ddcd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7efc7c <__cxa_atexit@plt+0x7ddccc> │ │ │ │ + ldr r7, [pc, #16] @ 7efc8c <__cxa_atexit@plt+0x7ddcdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 30 @ 0x3a0 │ │ │ │ - cmneq r5, #16, 24 @ 0x1000 │ │ │ │ + cmneq r5, #216, 30 @ 0x360 │ │ │ │ + cmneq r5, #0, 24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efcac <__cxa_atexit@plt+0x7ddcfc> │ │ │ │ - ldr r3, [pc, #24] @ 7efcb4 <__cxa_atexit@plt+0x7ddd04> │ │ │ │ + bcc 7efcbc <__cxa_atexit@plt+0x7ddd0c> │ │ │ │ + ldr r3, [pc, #24] @ 7efcc4 <__cxa_atexit@plt+0x7ddd14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 30 @ 0x280 │ │ │ │ - movteq r2, #28548 @ 0x6f84 │ │ │ │ + cmneq r5, #144, 30 @ 0x240 │ │ │ │ + movteq r2, #28532 @ 0x6f74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efd3c <__cxa_atexit@plt+0x7ddd8c> │ │ │ │ + bcc 7efd4c <__cxa_atexit@plt+0x7ddd9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7efd34 <__cxa_atexit@plt+0x7ddd84> │ │ │ │ - ldr r3, [pc, #92] @ 7efd44 <__cxa_atexit@plt+0x7ddd94> │ │ │ │ + bhi 7efd44 <__cxa_atexit@plt+0x7ddd94> │ │ │ │ + ldr r3, [pc, #92] @ 7efd54 <__cxa_atexit@plt+0x7ddda4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7efd48 <__cxa_atexit@plt+0x7ddd98> │ │ │ │ + ldr r2, [pc, #88] @ 7efd58 <__cxa_atexit@plt+0x7ddda8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7efd4c <__cxa_atexit@plt+0x7ddd9c> │ │ │ │ + ldr r0, [pc, #64] @ 7efd5c <__cxa_atexit@plt+0x7dddac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7efd50 <__cxa_atexit@plt+0x7ddda0> │ │ │ │ + ldr r7, [pc, #32] @ 7efd60 <__cxa_atexit@plt+0x7dddb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #76, 30 @ 0x130 │ │ │ │ + cmneq r5, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r5, #32, 30 @ 0x80 │ │ │ │ - movteq r3, #25668 @ 0x6444 │ │ │ │ + cmneq r5, #16, 30 @ 0x40 │ │ │ │ + movteq r3, #25652 @ 0x6434 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efe10 <__cxa_atexit@plt+0x7dde60> │ │ │ │ + bcc 7efe20 <__cxa_atexit@plt+0x7dde70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7efe08 <__cxa_atexit@plt+0x7dde58> │ │ │ │ + bhi 7efe18 <__cxa_atexit@plt+0x7dde68> │ │ │ │ add ip, r7, #3 │ │ │ │ ldm ip, {r2, sl, ip} │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, r3, lr} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #108] @ 7efe18 <__cxa_atexit@plt+0x7dde68> │ │ │ │ + ldr r1, [pc, #108] @ 7efe28 <__cxa_atexit@plt+0x7dde78> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #92] @ 7efe1c <__cxa_atexit@plt+0x7dde6c> │ │ │ │ + ldr r3, [pc, #92] @ 7efe2c <__cxa_atexit@plt+0x7dde7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #60] @ 7efe20 <__cxa_atexit@plt+0x7dde70> │ │ │ │ + ldr r3, [pc, #60] @ 7efe30 <__cxa_atexit@plt+0x7dde80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - cmneq r5, #128, 28 @ 0x800 │ │ │ │ + cmneq r5, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efe50 <__cxa_atexit@plt+0x7ddea0> │ │ │ │ - ldr r3, [pc, #24] @ 7efe58 <__cxa_atexit@plt+0x7ddea8> │ │ │ │ + bcc 7efe60 <__cxa_atexit@plt+0x7ddeb0> │ │ │ │ + ldr r3, [pc, #24] @ 7efe68 <__cxa_atexit@plt+0x7ddeb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #252, 26 @ 0x3f00 │ │ │ │ - movteq r3, #25084 @ 0x61fc │ │ │ │ + cmneq r5, #236, 26 @ 0x3b00 │ │ │ │ + movteq r3, #25068 @ 0x61ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7efe9c <__cxa_atexit@plt+0x7ddeec> │ │ │ │ - ldr r3, [pc, #40] @ 7efea4 <__cxa_atexit@plt+0x7ddef4> │ │ │ │ + bcc 7efeac <__cxa_atexit@plt+0x7ddefc> │ │ │ │ + ldr r3, [pc, #40] @ 7efeb4 <__cxa_atexit@plt+0x7ddf04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 7efea8 <__cxa_atexit@plt+0x7ddef8> │ │ │ │ + ldr r7, [pc, #28] @ 7efeb8 <__cxa_atexit@plt+0x7ddf08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ - ldr r7, [pc, #20] @ 7efeac <__cxa_atexit@plt+0x7ddefc> │ │ │ │ + ldr r7, [pc, #20] @ 7efebc <__cxa_atexit@plt+0x7ddf0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 26 @ 0x3000 │ │ │ │ - cmneq r5, #180, 28 @ 0xb40 │ │ │ │ - cmneq r5, #132, 8 @ 0x84000000 │ │ │ │ - movteq r3, #25012 @ 0x61b4 │ │ │ │ + cmneq r5, #176, 26 @ 0x2c00 │ │ │ │ + cmneq r5, #164, 28 @ 0xa40 │ │ │ │ + cmneq r5, #116, 8 @ 0x74000000 │ │ │ │ + movteq r3, #24996 @ 0x61a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eff1c <__cxa_atexit@plt+0x7ddf6c> │ │ │ │ + bcc 7eff2c <__cxa_atexit@plt+0x7ddf7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7eff14 <__cxa_atexit@plt+0x7ddf64> │ │ │ │ - ldr r3, [pc, #68] @ 7eff24 <__cxa_atexit@plt+0x7ddf74> │ │ │ │ + bhi 7eff24 <__cxa_atexit@plt+0x7ddf74> │ │ │ │ + ldr r3, [pc, #68] @ 7eff34 <__cxa_atexit@plt+0x7ddf84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 7eff28 <__cxa_atexit@plt+0x7ddf78> │ │ │ │ + ldr r2, [pc, #64] @ 7eff38 <__cxa_atexit@plt+0x7ddf88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7eff2c <__cxa_atexit@plt+0x7ddf7c> │ │ │ │ + ldr r7, [pc, #36] @ 7eff3c <__cxa_atexit@plt+0x7ddf8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7eff30 <__cxa_atexit@plt+0x7ddf80> │ │ │ │ + ldr r8, [pc, #32] @ 7eff40 <__cxa_atexit@plt+0x7ddf90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r5, #84, 26 @ 0x1500 │ │ │ │ - cmneq r5, #156, 14 @ 0x2700000 │ │ │ │ - cmneq r5, #60, 14 @ 0xf00000 │ │ │ │ - movteq r3, #24816 @ 0x60f0 │ │ │ │ + cmneq r5, #68, 26 @ 0x1100 │ │ │ │ + cmneq r5, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r5, #44, 14 @ 0xb00000 │ │ │ │ + movteq r3, #24800 @ 0x60e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7eff84 <__cxa_atexit@plt+0x7ddfd4> │ │ │ │ - ldr r3, [pc, #56] @ 7eff8c <__cxa_atexit@plt+0x7ddfdc> │ │ │ │ + bcc 7eff94 <__cxa_atexit@plt+0x7ddfe4> │ │ │ │ + ldr r3, [pc, #56] @ 7eff9c <__cxa_atexit@plt+0x7ddfec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 7eff90 <__cxa_atexit@plt+0x7ddfe0> │ │ │ │ + ldr r3, [pc, #44] @ 7effa0 <__cxa_atexit@plt+0x7ddff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ 7eff94 <__cxa_atexit@plt+0x7ddfe4> │ │ │ │ + ldr r3, [pc, #36] @ 7effa4 <__cxa_atexit@plt+0x7ddff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r8, [pc, #28] @ 7eff98 <__cxa_atexit@plt+0x7ddfe8> │ │ │ │ + ldr r8, [pc, #28] @ 7effa8 <__cxa_atexit@plt+0x7ddff8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 24 @ 0xe800 │ │ │ │ - cmneq r5, #76, 26 @ 0x1300 │ │ │ │ - cmneq r5, #140, 28 @ 0x8c0 │ │ │ │ - cmneq r5, #88 @ 0x58 │ │ │ │ - movteq r2, #25964 @ 0x656c │ │ │ │ + cmneq r5, #216, 24 @ 0xd800 │ │ │ │ + cmneq r5, #60, 26 @ 0xf00 │ │ │ │ + cmneq r5, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r5, #72 @ 0x48 │ │ │ │ + movteq r2, #25948 @ 0x655c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7effd4 <__cxa_atexit@plt+0x7de024> │ │ │ │ - ldr r3, [pc, #32] @ 7effdc <__cxa_atexit@plt+0x7de02c> │ │ │ │ + bcc 7effe4 <__cxa_atexit@plt+0x7de034> │ │ │ │ + ldr r3, [pc, #32] @ 7effec <__cxa_atexit@plt+0x7de03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7effe0 <__cxa_atexit@plt+0x7de030> │ │ │ │ + ldr r7, [pc, #16] @ 7efff0 <__cxa_atexit@plt+0x7de040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #128, 24 @ 0x8000 │ │ │ │ - cmneq r5, #48, 28 @ 0x300 │ │ │ │ - movteq r3, #24656 @ 0x6050 │ │ │ │ + cmneq r5, #112, 24 @ 0x7000 │ │ │ │ + cmneq r5, #32, 28 @ 0x200 │ │ │ │ + movteq r3, #24640 @ 0x6040 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0060 <__cxa_atexit@plt+0x7de0b0> │ │ │ │ + bcc 7f0070 <__cxa_atexit@plt+0x7de0c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0058 <__cxa_atexit@plt+0x7de0a8> │ │ │ │ - ldr r3, [pc, #84] @ 7f0068 <__cxa_atexit@plt+0x7de0b8> │ │ │ │ + bhi 7f0068 <__cxa_atexit@plt+0x7de0b8> │ │ │ │ + ldr r3, [pc, #84] @ 7f0078 <__cxa_atexit@plt+0x7de0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f006c <__cxa_atexit@plt+0x7de0bc> │ │ │ │ + ldr r2, [pc, #80] @ 7f007c <__cxa_atexit@plt+0x7de0cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f0070 <__cxa_atexit@plt+0x7de0c0> │ │ │ │ + ldr r1, [pc, #60] @ 7f0080 <__cxa_atexit@plt+0x7de0d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f0074 <__cxa_atexit@plt+0x7de0c4> │ │ │ │ + ldr r7, [pc, #32] @ 7f0084 <__cxa_atexit@plt+0x7de0d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #32, 24 @ 0x2000 │ │ │ │ + cmneq r5, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r5, #252, 22 @ 0x3f000 │ │ │ │ - movteq r2, #28624 @ 0x6fd0 │ │ │ │ + cmneq r5, #236, 22 @ 0x3b000 │ │ │ │ + movteq r2, #28608 @ 0x6fc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f00e0 <__cxa_atexit@plt+0x7de130> │ │ │ │ + bcc 7f00f0 <__cxa_atexit@plt+0x7de140> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f00d8 <__cxa_atexit@plt+0x7de128> │ │ │ │ - ldr r3, [pc, #64] @ 7f00e8 <__cxa_atexit@plt+0x7de138> │ │ │ │ + bhi 7f00e8 <__cxa_atexit@plt+0x7de138> │ │ │ │ + ldr r3, [pc, #64] @ 7f00f8 <__cxa_atexit@plt+0x7de148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7f00ec <__cxa_atexit@plt+0x7de13c> │ │ │ │ + ldr r2, [pc, #44] @ 7f00fc <__cxa_atexit@plt+0x7de14c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7f00f0 <__cxa_atexit@plt+0x7de140> │ │ │ │ + ldr r7, [pc, #28] @ 7f0100 <__cxa_atexit@plt+0x7de150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 22 @ 0x25000 │ │ │ │ + cmneq r5, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r5, #232, 6 @ 0xa0000003 │ │ │ │ - movteq r2, #28548 @ 0x6f84 │ │ │ │ + cmneq r5, #216, 6 @ 0x60000003 │ │ │ │ + movteq r2, #28532 @ 0x6f74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0180 <__cxa_atexit@plt+0x7de1d0> │ │ │ │ + bcc 7f0190 <__cxa_atexit@plt+0x7de1e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0178 <__cxa_atexit@plt+0x7de1c8> │ │ │ │ - ldr r3, [pc, #100] @ 7f0188 <__cxa_atexit@plt+0x7de1d8> │ │ │ │ + bhi 7f0188 <__cxa_atexit@plt+0x7de1d8> │ │ │ │ + ldr r3, [pc, #100] @ 7f0198 <__cxa_atexit@plt+0x7de1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7f018c <__cxa_atexit@plt+0x7de1dc> │ │ │ │ + ldr r2, [pc, #96] @ 7f019c <__cxa_atexit@plt+0x7de1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #68] @ 7f0190 <__cxa_atexit@plt+0x7de1e0> │ │ │ │ + ldr r0, [pc, #68] @ 7f01a0 <__cxa_atexit@plt+0x7de1f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7f0194 <__cxa_atexit@plt+0x7de1e4> │ │ │ │ + ldr r7, [pc, #32] @ 7f01a4 <__cxa_atexit@plt+0x7de1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r5, #16, 22 @ 0x4000 │ │ │ │ + cmneq r5, #0, 22 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - cmneq r5, #136, 26 @ 0x2200 │ │ │ │ - movteq r2, #28148 @ 0x6df4 │ │ │ │ + cmneq r5, #120, 26 @ 0x1e00 │ │ │ │ + movteq r2, #28132 @ 0x6de4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f01d0 <__cxa_atexit@plt+0x7de220> │ │ │ │ - ldr r3, [pc, #32] @ 7f01d8 <__cxa_atexit@plt+0x7de228> │ │ │ │ + bcc 7f01e0 <__cxa_atexit@plt+0x7de230> │ │ │ │ + ldr r3, [pc, #32] @ 7f01e8 <__cxa_atexit@plt+0x7de238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f01dc <__cxa_atexit@plt+0x7de22c> │ │ │ │ + ldr r7, [pc, #16] @ 7f01ec <__cxa_atexit@plt+0x7de23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 20 @ 0x84000 │ │ │ │ - cmneq r5, #152, 10 @ 0x26000000 │ │ │ │ - movteq r2, #28332 @ 0x6eac │ │ │ │ + cmneq r5, #116, 20 @ 0x74000 │ │ │ │ + cmneq r5, #136, 10 @ 0x22000000 │ │ │ │ + movteq r2, #28316 @ 0x6e9c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0274 <__cxa_atexit@plt+0x7de2c4> │ │ │ │ + bcc 7f0284 <__cxa_atexit@plt+0x7de2d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f026c <__cxa_atexit@plt+0x7de2bc> │ │ │ │ - ldr r3, [pc, #108] @ 7f027c <__cxa_atexit@plt+0x7de2cc> │ │ │ │ + bhi 7f027c <__cxa_atexit@plt+0x7de2cc> │ │ │ │ + ldr r3, [pc, #108] @ 7f028c <__cxa_atexit@plt+0x7de2dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7f0280 <__cxa_atexit@plt+0x7de2d0> │ │ │ │ + ldr lr, [pc, #76] @ 7f0290 <__cxa_atexit@plt+0x7de2e0> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 7f0284 <__cxa_atexit@plt+0x7de2d4> │ │ │ │ + ldr r7, [pc, #68] @ 7f0294 <__cxa_atexit@plt+0x7de2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7f0288 <__cxa_atexit@plt+0x7de2d8> │ │ │ │ + ldr r7, [pc, #32] @ 7f0298 <__cxa_atexit@plt+0x7de2e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 20 @ 0x2c000 │ │ │ │ + cmneq r5, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r5, #232, 18 @ 0x3a0000 │ │ │ │ - movteq r2, #28176 @ 0x6e10 │ │ │ │ + cmneq r5, #216, 18 @ 0x360000 │ │ │ │ + movteq r2, #28160 @ 0x6e00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0328 <__cxa_atexit@plt+0x7de378> │ │ │ │ + bcc 7f0338 <__cxa_atexit@plt+0x7de388> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0320 <__cxa_atexit@plt+0x7de370> │ │ │ │ - ldr r3, [pc, #116] @ 7f0330 <__cxa_atexit@plt+0x7de380> │ │ │ │ + bhi 7f0330 <__cxa_atexit@plt+0x7de380> │ │ │ │ + ldr r3, [pc, #116] @ 7f0340 <__cxa_atexit@plt+0x7de390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr sl, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #76] @ 7f0334 <__cxa_atexit@plt+0x7de384> │ │ │ │ + ldr r9, [pc, #76] @ 7f0344 <__cxa_atexit@plt+0x7de394> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #72] @ 7f0338 <__cxa_atexit@plt+0x7de388> │ │ │ │ + ldr ip, [pc, #72] @ 7f0348 <__cxa_atexit@plt+0x7de398> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7f033c <__cxa_atexit@plt+0x7de38c> │ │ │ │ + ldr r7, [pc, #32] @ 7f034c <__cxa_atexit@plt+0x7de39c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #128, 18 @ 0x200000 │ │ │ │ + cmneq r5, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - cmneq r5, #156, 24 @ 0x9c00 │ │ │ │ - movteq r2, #28264 @ 0x6e68 │ │ │ │ + cmneq r5, #140, 24 @ 0x8c00 │ │ │ │ + movteq r2, #28248 @ 0x6e58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0444 <__cxa_atexit@plt+0x7de494> │ │ │ │ + bcc 7f0454 <__cxa_atexit@plt+0x7de4a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f043c <__cxa_atexit@plt+0x7de48c> │ │ │ │ + bhi 7f044c <__cxa_atexit@plt+0x7de49c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ @@ -2062593,19 +2062597,19 @@ │ │ │ │ add r4, r7, #39 @ 0x27 │ │ │ │ ldm r4, {r1, r2, r4} │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #51] @ 0x33 │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [pc, #128] @ 7f044c <__cxa_atexit@plt+0x7de49c> │ │ │ │ + ldr r0, [pc, #128] @ 7f045c <__cxa_atexit@plt+0x7de4ac> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r1, r2, r4, r8, r9, sl} │ │ │ │ str r3, [r6] │ │ │ │ - ldr r4, [pc, #116] @ 7f0450 <__cxa_atexit@plt+0x7de4a0> │ │ │ │ + ldr r4, [pc, #116] @ 7f0460 <__cxa_atexit@plt+0x7de4b0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ str fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2062613,381 +2062617,381 @@ │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #56] @ 7f0454 <__cxa_atexit@plt+0x7de4a4> │ │ │ │ + ldr r2, [pc, #56] @ 7f0464 <__cxa_atexit@plt+0x7de4b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #71 @ 0x47 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - cmneq r5, #72, 16 @ 0x480000 │ │ │ │ - movteq r2, #27456 @ 0x6b40 │ │ │ │ + cmneq r5, #56, 16 @ 0x380000 │ │ │ │ + movteq r2, #27440 @ 0x6b30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f049c <__cxa_atexit@plt+0x7de4ec> │ │ │ │ - ldr r3, [pc, #44] @ 7f04a4 <__cxa_atexit@plt+0x7de4f4> │ │ │ │ + bcc 7f04ac <__cxa_atexit@plt+0x7de4fc> │ │ │ │ + ldr r3, [pc, #44] @ 7f04b4 <__cxa_atexit@plt+0x7de504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f04a8 <__cxa_atexit@plt+0x7de4f8> │ │ │ │ + ldr r3, [pc, #32] @ 7f04b8 <__cxa_atexit@plt+0x7de508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f04ac <__cxa_atexit@plt+0x7de4fc> │ │ │ │ + ldr r7, [pc, #20] @ 7f04bc <__cxa_atexit@plt+0x7de50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 14 @ 0x3100000 │ │ │ │ - cmneq r5, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r5, #76, 30 @ 0x130 │ │ │ │ - movteq r2, #27368 @ 0x6ae8 │ │ │ │ + cmneq r5, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r5, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r5, #60, 30 @ 0xf0 │ │ │ │ + movteq r2, #27352 @ 0x6ad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f04f4 <__cxa_atexit@plt+0x7de544> │ │ │ │ - ldr r3, [pc, #44] @ 7f04fc <__cxa_atexit@plt+0x7de54c> │ │ │ │ + bcc 7f0504 <__cxa_atexit@plt+0x7de554> │ │ │ │ + ldr r3, [pc, #44] @ 7f050c <__cxa_atexit@plt+0x7de55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f0500 <__cxa_atexit@plt+0x7de550> │ │ │ │ + ldr r3, [pc, #32] @ 7f0510 <__cxa_atexit@plt+0x7de560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f0504 <__cxa_atexit@plt+0x7de554> │ │ │ │ + ldr r7, [pc, #20] @ 7f0514 <__cxa_atexit@plt+0x7de564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r5, #228, 2 @ 0x39 │ │ │ │ - cmneq r5, #244, 28 @ 0xf40 │ │ │ │ - movteq r2, #27344 @ 0x6ad0 │ │ │ │ + cmneq r5, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r5, #212, 2 @ 0x35 │ │ │ │ + cmneq r5, #228, 28 @ 0xe40 │ │ │ │ + movteq r2, #27328 @ 0x6ac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0550 <__cxa_atexit@plt+0x7de5a0> │ │ │ │ - ldr r3, [pc, #48] @ 7f0558 <__cxa_atexit@plt+0x7de5a8> │ │ │ │ + bcc 7f0560 <__cxa_atexit@plt+0x7de5b0> │ │ │ │ + ldr r3, [pc, #48] @ 7f0568 <__cxa_atexit@plt+0x7de5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7f055c <__cxa_atexit@plt+0x7de5ac> │ │ │ │ + ldr r2, [pc, #44] @ 7f056c <__cxa_atexit@plt+0x7de5bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7f0560 <__cxa_atexit@plt+0x7de5b0> │ │ │ │ + ldr r7, [pc, #20] @ 7f0570 <__cxa_atexit@plt+0x7de5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r5, #12, 14 @ 0x300000 │ │ │ │ - cmneq r5, #160, 2 @ 0x28 │ │ │ │ - movteq r2, #27232 @ 0x6a60 │ │ │ │ + cmneq r5, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r5, #144, 2 @ 0x24 │ │ │ │ + movteq r2, #27216 @ 0x6a50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7f05b4 <__cxa_atexit@plt+0x7de604> │ │ │ │ + bne 7f05c4 <__cxa_atexit@plt+0x7de614> │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7f05e0 <__cxa_atexit@plt+0x7de630> │ │ │ │ - ldr r7, [pc, #84] @ 7f05ec <__cxa_atexit@plt+0x7de63c> │ │ │ │ + bhi 7f05f0 <__cxa_atexit@plt+0x7de640> │ │ │ │ + ldr r7, [pc, #84] @ 7f05fc <__cxa_atexit@plt+0x7de64c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #64] @ 7f05f0 <__cxa_atexit@plt+0x7de640> │ │ │ │ + ldr r7, [pc, #64] @ 7f0600 <__cxa_atexit@plt+0x7de650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7f05e0 <__cxa_atexit@plt+0x7de630> │ │ │ │ - ldr r7, [pc, #48] @ 7f05f4 <__cxa_atexit@plt+0x7de644> │ │ │ │ + bhi 7f05f0 <__cxa_atexit@plt+0x7de640> │ │ │ │ + ldr r7, [pc, #48] @ 7f0604 <__cxa_atexit@plt+0x7de654> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #28] @ 7f05f8 <__cxa_atexit@plt+0x7de648> │ │ │ │ + ldr r7, [pc, #28] @ 7f0608 <__cxa_atexit@plt+0x7de658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r5, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r5, #108, 28 @ 0x6c0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmneq r5, #120, 18 @ 0x1e0000 │ │ │ │ - movteq r2, #27036 @ 0x699c │ │ │ │ + cmneq r5, #104, 18 @ 0x1a0000 │ │ │ │ + movteq r2, #27020 @ 0x698c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0640 <__cxa_atexit@plt+0x7de690> │ │ │ │ - ldr r3, [pc, #44] @ 7f0648 <__cxa_atexit@plt+0x7de698> │ │ │ │ + bcc 7f0650 <__cxa_atexit@plt+0x7de6a0> │ │ │ │ + ldr r3, [pc, #44] @ 7f0658 <__cxa_atexit@plt+0x7de6a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f064c <__cxa_atexit@plt+0x7de69c> │ │ │ │ + ldr r3, [pc, #32] @ 7f065c <__cxa_atexit@plt+0x7de6ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f0650 <__cxa_atexit@plt+0x7de6a0> │ │ │ │ + ldr r7, [pc, #20] @ 7f0660 <__cxa_atexit@plt+0x7de6b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32, 12 @ 0x2000000 │ │ │ │ - cmneq r5, #196 @ 0xc4 │ │ │ │ - cmneq r5, #168, 26 @ 0x2a00 │ │ │ │ - movteq r2, #26948 @ 0x6944 │ │ │ │ + cmneq r5, #16, 12 @ 0x1000000 │ │ │ │ + cmneq r5, #180 @ 0xb4 │ │ │ │ + cmneq r5, #152, 26 @ 0x2600 │ │ │ │ + movteq r2, #26932 @ 0x6934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0698 <__cxa_atexit@plt+0x7de6e8> │ │ │ │ - ldr r3, [pc, #44] @ 7f06a0 <__cxa_atexit@plt+0x7de6f0> │ │ │ │ + bcc 7f06a8 <__cxa_atexit@plt+0x7de6f8> │ │ │ │ + ldr r3, [pc, #44] @ 7f06b0 <__cxa_atexit@plt+0x7de700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f06a4 <__cxa_atexit@plt+0x7de6f4> │ │ │ │ + ldr r3, [pc, #32] @ 7f06b4 <__cxa_atexit@plt+0x7de704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f06a8 <__cxa_atexit@plt+0x7de6f8> │ │ │ │ + ldr r7, [pc, #20] @ 7f06b8 <__cxa_atexit@plt+0x7de708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 10 @ 0x32000000 │ │ │ │ - cmneq r5, #52 @ 0x34 │ │ │ │ - cmneq r5, #80, 26 @ 0x1400 │ │ │ │ - movteq r2, #26872 @ 0x68f8 │ │ │ │ + cmneq r5, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r5, #36 @ 0x24 │ │ │ │ + cmneq r5, #64, 26 @ 0x1000 │ │ │ │ + movteq r2, #26856 @ 0x68e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0724 <__cxa_atexit@plt+0x7de774> │ │ │ │ + bcc 7f0734 <__cxa_atexit@plt+0x7de784> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f071c <__cxa_atexit@plt+0x7de76c> │ │ │ │ - ldr r3, [pc, #80] @ 7f072c <__cxa_atexit@plt+0x7de77c> │ │ │ │ + bhi 7f072c <__cxa_atexit@plt+0x7de77c> │ │ │ │ + ldr r3, [pc, #80] @ 7f073c <__cxa_atexit@plt+0x7de78c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7f0730 <__cxa_atexit@plt+0x7de780> │ │ │ │ + ldr r2, [pc, #76] @ 7f0740 <__cxa_atexit@plt+0x7de790> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 7f0734 <__cxa_atexit@plt+0x7de784> │ │ │ │ + ldr r2, [pc, #60] @ 7f0744 <__cxa_atexit@plt+0x7de794> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f0738 <__cxa_atexit@plt+0x7de788> │ │ │ │ + ldr r7, [pc, #32] @ 7f0748 <__cxa_atexit@plt+0x7de798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r5, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r5, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r5, #116, 12 @ 0x7400000 │ │ │ │ - movteq r2, #26744 @ 0x6878 │ │ │ │ + cmneq r5, #100, 12 @ 0x6400000 │ │ │ │ + movteq r2, #26728 @ 0x6868 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f07a0 <__cxa_atexit@plt+0x7de7f0> │ │ │ │ + bcc 7f07b0 <__cxa_atexit@plt+0x7de800> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0798 <__cxa_atexit@plt+0x7de7e8> │ │ │ │ - ldr r3, [pc, #60] @ 7f07a8 <__cxa_atexit@plt+0x7de7f8> │ │ │ │ + bhi 7f07a8 <__cxa_atexit@plt+0x7de7f8> │ │ │ │ + ldr r3, [pc, #60] @ 7f07b8 <__cxa_atexit@plt+0x7de808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7f07ac <__cxa_atexit@plt+0x7de7fc> │ │ │ │ + ldr r3, [pc, #44] @ 7f07bc <__cxa_atexit@plt+0x7de80c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f07b0 <__cxa_atexit@plt+0x7de800> │ │ │ │ + ldr r7, [pc, #28] @ 7f07c0 <__cxa_atexit@plt+0x7de810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq r5, #192, 8 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r5, #192, 14 @ 0x3000000 │ │ │ │ - movteq r2, #26672 @ 0x6830 │ │ │ │ + cmneq r5, #176, 14 @ 0x2c00000 │ │ │ │ + movteq r2, #26656 @ 0x6820 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0810 <__cxa_atexit@plt+0x7de860> │ │ │ │ - ldr r3, [pc, #68] @ 7f0820 <__cxa_atexit@plt+0x7de870> │ │ │ │ + bhi 7f0820 <__cxa_atexit@plt+0x7de870> │ │ │ │ + ldr r3, [pc, #68] @ 7f0830 <__cxa_atexit@plt+0x7de880> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 7f0824 <__cxa_atexit@plt+0x7de874> │ │ │ │ + ldr r2, [pc, #64] @ 7f0834 <__cxa_atexit@plt+0x7de884> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 7f0828 <__cxa_atexit@plt+0x7de878> │ │ │ │ + ldr r7, [pc, #28] @ 7f0838 <__cxa_atexit@plt+0x7de888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - cmneq r5, #68, 14 @ 0x1100000 │ │ │ │ - movteq r2, #26576 @ 0x67d0 │ │ │ │ + cmneq r5, #52, 14 @ 0xd00000 │ │ │ │ + movteq r2, #26560 @ 0x67c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f089c <__cxa_atexit@plt+0x7de8ec> │ │ │ │ + bcc 7f08ac <__cxa_atexit@plt+0x7de8fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0894 <__cxa_atexit@plt+0x7de8e4> │ │ │ │ - ldr r3, [pc, #72] @ 7f08a4 <__cxa_atexit@plt+0x7de8f4> │ │ │ │ + bhi 7f08a4 <__cxa_atexit@plt+0x7de8f4> │ │ │ │ + ldr r3, [pc, #72] @ 7f08b4 <__cxa_atexit@plt+0x7de904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 7f08a8 <__cxa_atexit@plt+0x7de8f8> │ │ │ │ + ldr r2, [pc, #68] @ 7f08b8 <__cxa_atexit@plt+0x7de908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7f08ac <__cxa_atexit@plt+0x7de8fc> │ │ │ │ + ldr r7, [pc, #36] @ 7f08bc <__cxa_atexit@plt+0x7de90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7f08b0 <__cxa_atexit@plt+0x7de900> │ │ │ │ + ldr r8, [pc, #32] @ 7f08c0 <__cxa_atexit@plt+0x7de910> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r5, #216, 6 @ 0x60000003 │ │ │ │ - cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ - cmneq r5, #188, 26 @ 0x2f00 │ │ │ │ - movteq r2, #26328 @ 0x66d8 │ │ │ │ + cmneq r5, #200, 6 @ 0x20000003 │ │ │ │ + cmneq r5, #12, 28 @ 0xc0 │ │ │ │ + cmneq r5, #172, 26 @ 0x2b00 │ │ │ │ + movteq r2, #26312 @ 0x66c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f08ec <__cxa_atexit@plt+0x7de93c> │ │ │ │ - ldr r3, [pc, #32] @ 7f08f4 <__cxa_atexit@plt+0x7de944> │ │ │ │ + bcc 7f08fc <__cxa_atexit@plt+0x7de94c> │ │ │ │ + ldr r3, [pc, #32] @ 7f0904 <__cxa_atexit@plt+0x7de954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f08f8 <__cxa_atexit@plt+0x7de948> │ │ │ │ + ldr r7, [pc, #16] @ 7f0908 <__cxa_atexit@plt+0x7de958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104, 6 @ 0xa0000001 │ │ │ │ - cmneq r5, #124, 28 @ 0x7c0 │ │ │ │ - movteq r2, #26388 @ 0x6714 │ │ │ │ + cmneq r5, #88, 6 @ 0x60000001 │ │ │ │ + cmneq r5, #108, 28 @ 0x6c0 │ │ │ │ + movteq r2, #26372 @ 0x6704 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0988 <__cxa_atexit@plt+0x7de9d8> │ │ │ │ + bcc 7f0998 <__cxa_atexit@plt+0x7de9e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0980 <__cxa_atexit@plt+0x7de9d0> │ │ │ │ - ldr lr, [pc, #100] @ 7f0990 <__cxa_atexit@plt+0x7de9e0> │ │ │ │ + bhi 7f0990 <__cxa_atexit@plt+0x7de9e0> │ │ │ │ + ldr lr, [pc, #100] @ 7f09a0 <__cxa_atexit@plt+0x7de9f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7f0994 <__cxa_atexit@plt+0x7de9e4> │ │ │ │ + ldr r2, [pc, #96] @ 7f09a4 <__cxa_atexit@plt+0x7de9f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7f0998 <__cxa_atexit@plt+0x7de9e8> │ │ │ │ + ldr r3, [pc, #68] @ 7f09a8 <__cxa_atexit@plt+0x7de9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7f099c <__cxa_atexit@plt+0x7de9ec> │ │ │ │ + ldr r7, [pc, #32] @ 7f09ac <__cxa_atexit@plt+0x7de9fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r5, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r5, #212, 4 @ 0x4000000d │ │ │ │ - movteq r2, #26648 @ 0x6818 │ │ │ │ + cmneq r5, #196, 4 @ 0x4000000c │ │ │ │ + movteq r2, #26632 @ 0x6808 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0ad0 <__cxa_atexit@plt+0x7deb20> │ │ │ │ + bcc 7f0ae0 <__cxa_atexit@plt+0x7deb30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0ac8 <__cxa_atexit@plt+0x7deb18> │ │ │ │ + bhi 7f0ad8 <__cxa_atexit@plt+0x7deb28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -2063002,28 +2063006,28 @@ │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r3, [r7, #43] @ 0x2b │ │ │ │ str fp, [sp, #24] │ │ │ │ mov fp, r4 │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ ldr r9, [r7, #51] @ 0x33 │ │ │ │ ldr sl, [r7, #55] @ 0x37 │ │ │ │ - ldr r4, [pc, #172] @ 7f0adc <__cxa_atexit@plt+0x7deb2c> │ │ │ │ + ldr r4, [pc, #172] @ 7f0aec <__cxa_atexit@plt+0x7deb3c> │ │ │ │ add r4, pc, r4 │ │ │ │ str sl, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str ip, [r6, #-4] │ │ │ │ str r9, [r6] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #124] @ 7f0ae0 <__cxa_atexit@plt+0x7deb30> │ │ │ │ + ldr r3, [pc, #124] @ 7f0af0 <__cxa_atexit@plt+0x7deb40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2063033,1825 +2063037,1825 @@ │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 7f0ae4 <__cxa_atexit@plt+0x7deb34> │ │ │ │ + ldr r3, [pc, #56] @ 7f0af4 <__cxa_atexit@plt+0x7deb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #79 @ 0x4f │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmneq r5, #184, 2 @ 0x2e │ │ │ │ + cmneq r5, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0b1c <__cxa_atexit@plt+0x7deb6c> │ │ │ │ - ldr r3, [pc, #32] @ 7f0b24 <__cxa_atexit@plt+0x7deb74> │ │ │ │ + bcc 7f0b2c <__cxa_atexit@plt+0x7deb7c> │ │ │ │ + ldr r3, [pc, #32] @ 7f0b34 <__cxa_atexit@plt+0x7deb84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b e7580 <__cxa_atexit@plt+0xd55d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 2 │ │ │ │ + cmneq r5, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0b54 <__cxa_atexit@plt+0x7deba4> │ │ │ │ - ldr r3, [pc, #24] @ 7f0b5c <__cxa_atexit@plt+0x7debac> │ │ │ │ + bcc 7f0b64 <__cxa_atexit@plt+0x7debb4> │ │ │ │ + ldr r3, [pc, #24] @ 7f0b6c <__cxa_atexit@plt+0x7debbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248 @ 0xf8 │ │ │ │ - movteq r0, #27772 @ 0x6c7c │ │ │ │ + cmneq r5, #232 @ 0xe8 │ │ │ │ + movteq r0, #27756 @ 0x6c6c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0bf4 <__cxa_atexit@plt+0x7dec44> │ │ │ │ + bcc 7f0c04 <__cxa_atexit@plt+0x7dec54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0bec <__cxa_atexit@plt+0x7dec3c> │ │ │ │ - ldr r3, [pc, #108] @ 7f0bfc <__cxa_atexit@plt+0x7dec4c> │ │ │ │ + bhi 7f0bfc <__cxa_atexit@plt+0x7dec4c> │ │ │ │ + ldr r3, [pc, #108] @ 7f0c0c <__cxa_atexit@plt+0x7dec5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7f0c00 <__cxa_atexit@plt+0x7dec50> │ │ │ │ + ldr lr, [pc, #76] @ 7f0c10 <__cxa_atexit@plt+0x7dec60> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 7f0c04 <__cxa_atexit@plt+0x7dec54> │ │ │ │ + ldr r7, [pc, #68] @ 7f0c14 <__cxa_atexit@plt+0x7dec64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7f0c08 <__cxa_atexit@plt+0x7dec58> │ │ │ │ + ldr r7, [pc, #32] @ 7f0c18 <__cxa_atexit@plt+0x7dec68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172 @ 0xac │ │ │ │ + cmneq r5, #156 @ 0x9c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r5, #104 @ 0x68 │ │ │ │ - movteq r2, #25412 @ 0x6344 │ │ │ │ + cmneq r5, #88 @ 0x58 │ │ │ │ + movteq r2, #25396 @ 0x6334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0c44 <__cxa_atexit@plt+0x7dec94> │ │ │ │ - ldr r3, [pc, #32] @ 7f0c4c <__cxa_atexit@plt+0x7dec9c> │ │ │ │ + bcc 7f0c54 <__cxa_atexit@plt+0x7deca4> │ │ │ │ + ldr r3, [pc, #32] @ 7f0c5c <__cxa_atexit@plt+0x7decac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f0c50 <__cxa_atexit@plt+0x7deca0> │ │ │ │ + ldr r7, [pc, #16] @ 7f0c60 <__cxa_atexit@plt+0x7decb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16 │ │ │ │ - cmneq r5, #164, 28 @ 0xa40 │ │ │ │ - movteq r2, #25352 @ 0x6308 │ │ │ │ + cmneq r5, #0 │ │ │ │ + cmneq r5, #148, 28 @ 0x940 │ │ │ │ + movteq r2, #25336 @ 0x62f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0cbc <__cxa_atexit@plt+0x7ded0c> │ │ │ │ + bcc 7f0ccc <__cxa_atexit@plt+0x7ded1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0cb4 <__cxa_atexit@plt+0x7ded04> │ │ │ │ - ldr r3, [pc, #64] @ 7f0cc4 <__cxa_atexit@plt+0x7ded14> │ │ │ │ + bhi 7f0cc4 <__cxa_atexit@plt+0x7ded14> │ │ │ │ + ldr r3, [pc, #64] @ 7f0cd4 <__cxa_atexit@plt+0x7ded24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f0cc8 <__cxa_atexit@plt+0x7ded18> │ │ │ │ + ldr r3, [pc, #44] @ 7f0cd8 <__cxa_atexit@plt+0x7ded28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f0ccc <__cxa_atexit@plt+0x7ded1c> │ │ │ │ + ldr r7, [pc, #28] @ 7f0cdc <__cxa_atexit@plt+0x7ded2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #184, 30 @ 0x2e0 │ │ │ │ + cmneq r5, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #160, 4 │ │ │ │ - movteq r2, #25244 @ 0x629c │ │ │ │ + cmneq r5, #144, 4 │ │ │ │ + movteq r2, #25228 @ 0x628c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0d40 <__cxa_atexit@plt+0x7ded90> │ │ │ │ + bcc 7f0d50 <__cxa_atexit@plt+0x7deda0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0d38 <__cxa_atexit@plt+0x7ded88> │ │ │ │ - ldr r3, [pc, #72] @ 7f0d48 <__cxa_atexit@plt+0x7ded98> │ │ │ │ + bhi 7f0d48 <__cxa_atexit@plt+0x7ded98> │ │ │ │ + ldr r3, [pc, #72] @ 7f0d58 <__cxa_atexit@plt+0x7deda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7f0d4c <__cxa_atexit@plt+0x7ded9c> │ │ │ │ + ldr r7, [pc, #48] @ 7f0d5c <__cxa_atexit@plt+0x7dedac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7f0d50 <__cxa_atexit@plt+0x7deda0> │ │ │ │ + ldr r7, [pc, #28] @ 7f0d60 <__cxa_atexit@plt+0x7dedb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #60, 30 @ 0xf0 │ │ │ │ + cmneq r5, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r5, #96, 30 @ 0x180 │ │ │ │ - movteq r2, #25128 @ 0x6228 │ │ │ │ + cmneq r5, #80, 30 @ 0x140 │ │ │ │ + movteq r2, #25112 @ 0x6218 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0df4 <__cxa_atexit@plt+0x7dee44> │ │ │ │ + bcc 7f0e04 <__cxa_atexit@plt+0x7dee54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0dec <__cxa_atexit@plt+0x7dee3c> │ │ │ │ - ldr r3, [pc, #120] @ 7f0dfc <__cxa_atexit@plt+0x7dee4c> │ │ │ │ + bhi 7f0dfc <__cxa_atexit@plt+0x7dee4c> │ │ │ │ + ldr r3, [pc, #120] @ 7f0e0c <__cxa_atexit@plt+0x7dee5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add r7, r7, #28 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ stmda r6, {r0, r1, r7} │ │ │ │ - ldr r0, [pc, #76] @ 7f0e00 <__cxa_atexit@plt+0x7dee50> │ │ │ │ + ldr r0, [pc, #76] @ 7f0e10 <__cxa_atexit@plt+0x7dee60> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #72] @ 7f0e04 <__cxa_atexit@plt+0x7dee54> │ │ │ │ + ldr r1, [pc, #72] @ 7f0e14 <__cxa_atexit@plt+0x7dee64> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 7f0e08 <__cxa_atexit@plt+0x7dee58> │ │ │ │ + ldr r7, [pc, #32] @ 7f0e18 <__cxa_atexit@plt+0x7dee68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #184, 28 @ 0xb80 │ │ │ │ + cmneq r5, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - cmneq r5, #104, 28 @ 0x680 │ │ │ │ - movteq r2, #24888 @ 0x6138 │ │ │ │ + cmneq r5, #88, 28 @ 0x580 │ │ │ │ + movteq r2, #24872 @ 0x6128 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0e48 <__cxa_atexit@plt+0x7dee98> │ │ │ │ - ldr r3, [pc, #36] @ 7f0e50 <__cxa_atexit@plt+0x7deea0> │ │ │ │ + bcc 7f0e58 <__cxa_atexit@plt+0x7deea8> │ │ │ │ + ldr r3, [pc, #36] @ 7f0e60 <__cxa_atexit@plt+0x7deeb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f0e54 <__cxa_atexit@plt+0x7deea4> │ │ │ │ + ldr r7, [pc, #16] @ 7f0e64 <__cxa_atexit@plt+0x7deeb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16, 28 @ 0x100 │ │ │ │ - cmneq r5, #8, 16 @ 0x80000 │ │ │ │ - movteq r2, #24644 @ 0x6044 │ │ │ │ + cmneq r5, #0, 28 │ │ │ │ + cmneq r5, #248, 14 @ 0x3e00000 │ │ │ │ + movteq r2, #24628 @ 0x6034 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0e8c <__cxa_atexit@plt+0x7deedc> │ │ │ │ - ldr r3, [pc, #28] @ 7f0e94 <__cxa_atexit@plt+0x7deee4> │ │ │ │ + bcc 7f0e9c <__cxa_atexit@plt+0x7deeec> │ │ │ │ + ldr r3, [pc, #28] @ 7f0ea4 <__cxa_atexit@plt+0x7deef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 7f0e98 <__cxa_atexit@plt+0x7deee8> │ │ │ │ + ldr r8, [pc, #16] @ 7f0ea8 <__cxa_atexit@plt+0x7deef8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 26 @ 0x3100 │ │ │ │ - cmneq r5, #104, 16 @ 0x680000 │ │ │ │ + cmneq r5, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r5, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #12] @ 7f0ebc <__cxa_atexit@plt+0x7def0c> │ │ │ │ + ldr r3, [pc, #12] @ 7f0ecc <__cxa_atexit@plt+0x7def1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r5, #40, 16 @ 0x280000 │ │ │ │ - movteq r1, #28648 @ 0x6fe8 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r5, #24, 16 @ 0x180000 │ │ │ │ + movteq r1, #28632 @ 0x6fd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0f3c <__cxa_atexit@plt+0x7def8c> │ │ │ │ + bcc 7f0f4c <__cxa_atexit@plt+0x7def9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f0f34 <__cxa_atexit@plt+0x7def84> │ │ │ │ - ldr r3, [pc, #84] @ 7f0f44 <__cxa_atexit@plt+0x7def94> │ │ │ │ + bhi 7f0f44 <__cxa_atexit@plt+0x7def94> │ │ │ │ + ldr r3, [pc, #84] @ 7f0f54 <__cxa_atexit@plt+0x7defa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f0f48 <__cxa_atexit@plt+0x7def98> │ │ │ │ + ldr r2, [pc, #80] @ 7f0f58 <__cxa_atexit@plt+0x7defa8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 7f0f4c <__cxa_atexit@plt+0x7def9c> │ │ │ │ + ldr r1, [pc, #76] @ 7f0f5c <__cxa_atexit@plt+0x7defac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmda r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ 7f0f50 <__cxa_atexit@plt+0x7defa0> │ │ │ │ + ldr r7, [pc, #48] @ 7f0f60 <__cxa_atexit@plt+0x7defb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7f0f54 <__cxa_atexit@plt+0x7defa4> │ │ │ │ + ldr r7, [pc, #36] @ 7f0f64 <__cxa_atexit@plt+0x7defb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - cmneq r5, #60, 26 @ 0xf00 │ │ │ │ - cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ - cmneq r5, #136 @ 0x88 │ │ │ │ + cmneq r5, #44, 26 @ 0xb00 │ │ │ │ + cmneq r5, #12, 28 @ 0xc0 │ │ │ │ + cmneq r5, #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0f84 <__cxa_atexit@plt+0x7defd4> │ │ │ │ - ldr r3, [pc, #24] @ 7f0f8c <__cxa_atexit@plt+0x7defdc> │ │ │ │ + bcc 7f0f94 <__cxa_atexit@plt+0x7defe4> │ │ │ │ + ldr r3, [pc, #24] @ 7f0f9c <__cxa_atexit@plt+0x7defec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 24 @ 0xc800 │ │ │ │ - movteq r0, #27644 @ 0x6bfc │ │ │ │ + cmneq r5, #184, 24 @ 0xb800 │ │ │ │ + movteq r0, #27628 @ 0x6bec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f0fe0 <__cxa_atexit@plt+0x7df030> │ │ │ │ - ldr r3, [pc, #56] @ 7f0fe8 <__cxa_atexit@plt+0x7df038> │ │ │ │ + bcc 7f0ff0 <__cxa_atexit@plt+0x7df040> │ │ │ │ + ldr r3, [pc, #56] @ 7f0ff8 <__cxa_atexit@plt+0x7df048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7f0fec <__cxa_atexit@plt+0x7df03c> │ │ │ │ + ldr r3, [pc, #48] @ 7f0ffc <__cxa_atexit@plt+0x7df04c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7f0ff0 <__cxa_atexit@plt+0x7df040> │ │ │ │ + ldr r3, [pc, #36] @ 7f1000 <__cxa_atexit@plt+0x7df050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7f0ff4 <__cxa_atexit@plt+0x7df044> │ │ │ │ + ldr r8, [pc, #24] @ 7f1004 <__cxa_atexit@plt+0x7df054> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #140, 24 @ 0x8c00 │ │ │ │ - cmneq r5, #168, 24 @ 0xa800 │ │ │ │ - cmneq r5, #124, 26 @ 0x1f00 │ │ │ │ - cmneq r5, #200, 26 @ 0x3200 │ │ │ │ - movteq r0, #26724 @ 0x6864 │ │ │ │ + cmneq r5, #124, 24 @ 0x7c00 │ │ │ │ + cmneq r5, #152, 24 @ 0x9800 │ │ │ │ + cmneq r5, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r5, #184, 26 @ 0x2e00 │ │ │ │ + movteq r0, #26708 @ 0x6854 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1030 <__cxa_atexit@plt+0x7df080> │ │ │ │ - ldr r3, [pc, #32] @ 7f1038 <__cxa_atexit@plt+0x7df088> │ │ │ │ + bcc 7f1040 <__cxa_atexit@plt+0x7df090> │ │ │ │ + ldr r3, [pc, #32] @ 7f1048 <__cxa_atexit@plt+0x7df098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f103c <__cxa_atexit@plt+0x7df08c> │ │ │ │ + ldr r7, [pc, #16] @ 7f104c <__cxa_atexit@plt+0x7df09c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #36, 24 @ 0x2400 │ │ │ │ - cmneq r5, #108, 20 @ 0x6c000 │ │ │ │ - movteq r1, #28376 @ 0x6ed8 │ │ │ │ + cmneq r5, #20, 24 @ 0x1400 │ │ │ │ + cmneq r5, #92, 20 @ 0x5c000 │ │ │ │ + movteq r1, #28360 @ 0x6ec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1084 <__cxa_atexit@plt+0x7df0d4> │ │ │ │ - ldr r3, [pc, #44] @ 7f108c <__cxa_atexit@plt+0x7df0dc> │ │ │ │ + bcc 7f1094 <__cxa_atexit@plt+0x7df0e4> │ │ │ │ + ldr r3, [pc, #44] @ 7f109c <__cxa_atexit@plt+0x7df0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f1090 <__cxa_atexit@plt+0x7df0e0> │ │ │ │ + ldr r3, [pc, #32] @ 7f10a0 <__cxa_atexit@plt+0x7df0f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f1094 <__cxa_atexit@plt+0x7df0e4> │ │ │ │ + ldr r7, [pc, #20] @ 7f10a4 <__cxa_atexit@plt+0x7df0f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #220, 22 @ 0x37000 │ │ │ │ - cmneq r5, #104, 12 @ 0x6800000 │ │ │ │ - cmneq r5, #60, 8 @ 0x3c000000 │ │ │ │ - movteq r1, #28300 @ 0x6e8c │ │ │ │ + cmneq r5, #204, 22 @ 0x33000 │ │ │ │ + cmneq r5, #88, 12 @ 0x5800000 │ │ │ │ + cmneq r5, #44, 8 @ 0x2c000000 │ │ │ │ + movteq r1, #28284 @ 0x6e7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1110 <__cxa_atexit@plt+0x7df160> │ │ │ │ + bcc 7f1120 <__cxa_atexit@plt+0x7df170> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1108 <__cxa_atexit@plt+0x7df158> │ │ │ │ - ldr r3, [pc, #80] @ 7f1118 <__cxa_atexit@plt+0x7df168> │ │ │ │ + bhi 7f1118 <__cxa_atexit@plt+0x7df168> │ │ │ │ + ldr r3, [pc, #80] @ 7f1128 <__cxa_atexit@plt+0x7df178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7f111c <__cxa_atexit@plt+0x7df16c> │ │ │ │ + ldr r1, [pc, #64] @ 7f112c <__cxa_atexit@plt+0x7df17c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 7f1120 <__cxa_atexit@plt+0x7df170> │ │ │ │ + ldr r2, [pc, #56] @ 7f1130 <__cxa_atexit@plt+0x7df180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 7f1124 <__cxa_atexit@plt+0x7df174> │ │ │ │ + ldr r8, [pc, #32] @ 7f1134 <__cxa_atexit@plt+0x7df184> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 22 @ 0x1d000 │ │ │ │ + cmneq r5, #100, 22 @ 0x19000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r5, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r5, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq r5, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r5, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f115c <__cxa_atexit@plt+0x7df1ac> │ │ │ │ - ldr r7, [pc, #32] @ 7f116c <__cxa_atexit@plt+0x7df1bc> │ │ │ │ + bhi 7f116c <__cxa_atexit@plt+0x7df1bc> │ │ │ │ + ldr r7, [pc, #32] @ 7f117c <__cxa_atexit@plt+0x7df1cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 26 @ 0x2500 │ │ │ │ - movteq r1, #28100 @ 0x6dc4 │ │ │ │ + cmneq r5, #132, 26 @ 0x2100 │ │ │ │ + movteq r1, #28084 @ 0x6db4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f11ec <__cxa_atexit@plt+0x7df23c> │ │ │ │ + bcc 7f11fc <__cxa_atexit@plt+0x7df24c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f11e4 <__cxa_atexit@plt+0x7df234> │ │ │ │ - ldr r3, [pc, #84] @ 7f11f4 <__cxa_atexit@plt+0x7df244> │ │ │ │ + bhi 7f11f4 <__cxa_atexit@plt+0x7df244> │ │ │ │ + ldr r3, [pc, #84] @ 7f1204 <__cxa_atexit@plt+0x7df254> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f11f8 <__cxa_atexit@plt+0x7df248> │ │ │ │ + ldr r2, [pc, #80] @ 7f1208 <__cxa_atexit@plt+0x7df258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f11fc <__cxa_atexit@plt+0x7df24c> │ │ │ │ + ldr r1, [pc, #60] @ 7f120c <__cxa_atexit@plt+0x7df25c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 7f1200 <__cxa_atexit@plt+0x7df250> │ │ │ │ + ldr r7, [pc, #32] @ 7f1210 <__cxa_atexit@plt+0x7df260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #148, 20 @ 0x94000 │ │ │ │ + cmneq r5, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r5, #112, 20 @ 0x70000 │ │ │ │ - movteq r2, #24936 @ 0x6168 │ │ │ │ + cmneq r5, #96, 20 @ 0x60000 │ │ │ │ + movteq r2, #24920 @ 0x6158 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f124c <__cxa_atexit@plt+0x7df29c> │ │ │ │ + bhi 7f125c <__cxa_atexit@plt+0x7df2ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #36] @ 7f125c <__cxa_atexit@plt+0x7df2ac> │ │ │ │ + ldr r2, [pc, #36] @ 7f126c <__cxa_atexit@plt+0x7df2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - movteq r2, #24828 @ 0x60fc │ │ │ │ + movteq r2, #24812 @ 0x60ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f12c4 <__cxa_atexit@plt+0x7df314> │ │ │ │ + bcc 7f12d4 <__cxa_atexit@plt+0x7df324> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f12bc <__cxa_atexit@plt+0x7df30c> │ │ │ │ - ldr r3, [pc, #60] @ 7f12cc <__cxa_atexit@plt+0x7df31c> │ │ │ │ + bhi 7f12cc <__cxa_atexit@plt+0x7df31c> │ │ │ │ + ldr r3, [pc, #60] @ 7f12dc <__cxa_atexit@plt+0x7df32c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #36] @ 7f12d0 <__cxa_atexit@plt+0x7df320> │ │ │ │ + ldr r1, [pc, #36] @ 7f12e0 <__cxa_atexit@plt+0x7df330> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 7ed1f4 <__cxa_atexit@plt+0x7db244> │ │ │ │ + b 7ed204 <__cxa_atexit@plt+0x7db254> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172, 18 @ 0x2b0000 │ │ │ │ - cmneq r5, #100, 22 @ 0x19000 │ │ │ │ - movteq r1, #27592 @ 0x6bc8 │ │ │ │ + cmneq r5, #156, 18 @ 0x270000 │ │ │ │ + cmneq r5, #84, 22 @ 0x15000 │ │ │ │ + movteq r1, #27576 @ 0x6bb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1308 <__cxa_atexit@plt+0x7df358> │ │ │ │ - ldr r3, [pc, #28] @ 7f1310 <__cxa_atexit@plt+0x7df360> │ │ │ │ + bcc 7f1318 <__cxa_atexit@plt+0x7df368> │ │ │ │ + ldr r3, [pc, #28] @ 7f1320 <__cxa_atexit@plt+0x7df370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 7f1314 <__cxa_atexit@plt+0x7df364> │ │ │ │ + ldr r8, [pc, #16] @ 7f1324 <__cxa_atexit@plt+0x7df374> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #72, 18 @ 0x120000 │ │ │ │ - cmneq r5, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r5, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r5, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #12] @ 7f1338 <__cxa_atexit@plt+0x7df388> │ │ │ │ + ldr r3, [pc, #12] @ 7f1348 <__cxa_atexit@plt+0x7df398> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r5, #204, 6 @ 0x30000003 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r5, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1380 <__cxa_atexit@plt+0x7df3d0> │ │ │ │ - ldr r3, [pc, #48] @ 7f1388 <__cxa_atexit@plt+0x7df3d8> │ │ │ │ + bcc 7f1390 <__cxa_atexit@plt+0x7df3e0> │ │ │ │ + ldr r3, [pc, #48] @ 7f1398 <__cxa_atexit@plt+0x7df3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7f138c <__cxa_atexit@plt+0x7df3dc> │ │ │ │ + ldr r3, [pc, #40] @ 7f139c <__cxa_atexit@plt+0x7df3ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7f1390 <__cxa_atexit@plt+0x7df3e0> │ │ │ │ + ldr r3, [pc, #28] @ 7f13a0 <__cxa_atexit@plt+0x7df3f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #228, 16 @ 0xe40000 │ │ │ │ - cmneq r5, #220, 16 @ 0xdc0000 │ │ │ │ - cmneq r5, #204, 18 @ 0x330000 │ │ │ │ - movteq r1, #28200 @ 0x6e28 │ │ │ │ + cmneq r5, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r5, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r5, #188, 18 @ 0x2f0000 │ │ │ │ + movteq r1, #28184 @ 0x6e18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f13c8 <__cxa_atexit@plt+0x7df418> │ │ │ │ - ldr r3, [pc, #28] @ 7f13d0 <__cxa_atexit@plt+0x7df420> │ │ │ │ + bcc 7f13d8 <__cxa_atexit@plt+0x7df428> │ │ │ │ + ldr r3, [pc, #28] @ 7f13e0 <__cxa_atexit@plt+0x7df430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 7f09b0 <__cxa_atexit@plt+0x7dea00> │ │ │ │ + b 7f09c0 <__cxa_atexit@plt+0x7dea10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #136, 16 @ 0x880000 │ │ │ │ - movteq r1, #28136 @ 0x6de8 │ │ │ │ + cmneq r5, #120, 16 @ 0x780000 │ │ │ │ + movteq r1, #28120 @ 0x6dd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1460 <__cxa_atexit@plt+0x7df4b0> │ │ │ │ + bcc 7f1470 <__cxa_atexit@plt+0x7df4c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1458 <__cxa_atexit@plt+0x7df4a8> │ │ │ │ - ldr r3, [pc, #100] @ 7f1468 <__cxa_atexit@plt+0x7df4b8> │ │ │ │ + bhi 7f1468 <__cxa_atexit@plt+0x7df4b8> │ │ │ │ + ldr r3, [pc, #100] @ 7f1478 <__cxa_atexit@plt+0x7df4c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7f146c <__cxa_atexit@plt+0x7df4bc> │ │ │ │ + ldr r2, [pc, #96] @ 7f147c <__cxa_atexit@plt+0x7df4cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 7f1470 <__cxa_atexit@plt+0x7df4c0> │ │ │ │ + ldr r0, [pc, #76] @ 7f1480 <__cxa_atexit@plt+0x7df4d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #60] @ 7f1474 <__cxa_atexit@plt+0x7df4c4> │ │ │ │ + ldr r2, [pc, #60] @ 7f1484 <__cxa_atexit@plt+0x7df4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r5, #48, 16 @ 0x300000 │ │ │ │ + cmneq r5, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #44, 16 @ 0x2c0000 │ │ │ │ - movteq r1, #28408 @ 0x6ef8 │ │ │ │ + cmneq r5, #28, 16 @ 0x1c0000 │ │ │ │ + movteq r1, #28392 @ 0x6ee8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1524 <__cxa_atexit@plt+0x7df574> │ │ │ │ + bcc 7f1534 <__cxa_atexit@plt+0x7df584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f151c <__cxa_atexit@plt+0x7df56c> │ │ │ │ - ldr r3, [pc, #132] @ 7f152c <__cxa_atexit@plt+0x7df57c> │ │ │ │ + bhi 7f152c <__cxa_atexit@plt+0x7df57c> │ │ │ │ + ldr r3, [pc, #132] @ 7f153c <__cxa_atexit@plt+0x7df58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add ip, r7, #20 │ │ │ │ ldm ip, {r0, sl, ip} │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r8, [pc, #100] @ 7f1530 <__cxa_atexit@plt+0x7df580> │ │ │ │ + ldr r8, [pc, #100] @ 7f1540 <__cxa_atexit@plt+0x7df590> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #96] @ 7f1534 <__cxa_atexit@plt+0x7df584> │ │ │ │ + ldr r9, [pc, #96] @ 7f1544 <__cxa_atexit@plt+0x7df594> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #76] @ 7f1538 <__cxa_atexit@plt+0x7df588> │ │ │ │ + ldr r2, [pc, #76] @ 7f1548 <__cxa_atexit@plt+0x7df598> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r7, sl, ip, lr} │ │ │ │ - ldr r7, [pc, #52] @ 7f153c <__cxa_atexit@plt+0x7df58c> │ │ │ │ + ldr r7, [pc, #52] @ 7f154c <__cxa_atexit@plt+0x7df59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #40] @ 7f1540 <__cxa_atexit@plt+0x7df590> │ │ │ │ + ldr r7, [pc, #40] @ 7f1550 <__cxa_atexit@plt+0x7df5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 14 @ 0x2500000 │ │ │ │ + cmneq r5, #132, 14 @ 0x2100000 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq r5, #56, 16 @ 0x380000 │ │ │ │ - cmneq r5, #160, 20 @ 0xa0000 │ │ │ │ - movteq r1, #28204 @ 0x6e2c │ │ │ │ + cmneq r5, #40, 16 @ 0x280000 │ │ │ │ + cmneq r5, #144, 20 @ 0x90000 │ │ │ │ + movteq r1, #28188 @ 0x6e1c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f15a8 <__cxa_atexit@plt+0x7df5f8> │ │ │ │ + bne 7f15b8 <__cxa_atexit@plt+0x7df608> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f15b8 <__cxa_atexit@plt+0x7df608> │ │ │ │ + bhi 7f15c8 <__cxa_atexit@plt+0x7df618> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr r0, [pc, #64] @ 7f15c4 <__cxa_atexit@plt+0x7df614> │ │ │ │ + ldr r0, [pc, #64] @ 7f15d4 <__cxa_atexit@plt+0x7df624> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-8] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r3, [pc, #52] @ 7f15c8 <__cxa_atexit@plt+0x7df618> │ │ │ │ + ldr r3, [pc, #52] @ 7f15d8 <__cxa_atexit@plt+0x7df628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r9, r5, #16 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ add r5, r5, #32 │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r5, #208, 12 @ 0xd000000 │ │ │ │ - movteq r0, #25232 @ 0x6290 │ │ │ │ + cmneq r5, #192, 12 @ 0xc000000 │ │ │ │ + movteq r0, #25216 @ 0x6280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1604 <__cxa_atexit@plt+0x7df654> │ │ │ │ - ldr r3, [pc, #32] @ 7f160c <__cxa_atexit@plt+0x7df65c> │ │ │ │ + bcc 7f1614 <__cxa_atexit@plt+0x7df664> │ │ │ │ + ldr r3, [pc, #32] @ 7f161c <__cxa_atexit@plt+0x7df66c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f1610 <__cxa_atexit@plt+0x7df660> │ │ │ │ + ldr r7, [pc, #16] @ 7f1620 <__cxa_atexit@plt+0x7df670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80, 12 @ 0x5000000 │ │ │ │ - cmneq r5, #152, 8 @ 0x98000000 │ │ │ │ - movteq r0, #25172 @ 0x6254 │ │ │ │ + cmneq r5, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r5, #136, 8 @ 0x88000000 │ │ │ │ + movteq r0, #25156 @ 0x6244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1678 <__cxa_atexit@plt+0x7df6c8> │ │ │ │ + bcc 7f1688 <__cxa_atexit@plt+0x7df6d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1670 <__cxa_atexit@plt+0x7df6c0> │ │ │ │ - ldr r3, [pc, #60] @ 7f1680 <__cxa_atexit@plt+0x7df6d0> │ │ │ │ + bhi 7f1680 <__cxa_atexit@plt+0x7df6d0> │ │ │ │ + ldr r3, [pc, #60] @ 7f1690 <__cxa_atexit@plt+0x7df6e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7f1684 <__cxa_atexit@plt+0x7df6d4> │ │ │ │ + ldr r3, [pc, #44] @ 7f1694 <__cxa_atexit@plt+0x7df6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f1688 <__cxa_atexit@plt+0x7df6d8> │ │ │ │ + ldr r7, [pc, #28] @ 7f1698 <__cxa_atexit@plt+0x7df6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r5, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r5, #232, 16 @ 0xe80000 │ │ │ │ - movteq r0, #28200 @ 0x6e28 │ │ │ │ + cmneq r5, #216, 16 @ 0xd80000 │ │ │ │ + movteq r0, #28184 @ 0x6e18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f16f4 <__cxa_atexit@plt+0x7df744> │ │ │ │ + bcc 7f1704 <__cxa_atexit@plt+0x7df754> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f16ec <__cxa_atexit@plt+0x7df73c> │ │ │ │ - ldr r3, [pc, #64] @ 7f16fc <__cxa_atexit@plt+0x7df74c> │ │ │ │ + bhi 7f16fc <__cxa_atexit@plt+0x7df74c> │ │ │ │ + ldr r3, [pc, #64] @ 7f170c <__cxa_atexit@plt+0x7df75c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f1700 <__cxa_atexit@plt+0x7df750> │ │ │ │ + ldr r3, [pc, #44] @ 7f1710 <__cxa_atexit@plt+0x7df760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f1704 <__cxa_atexit@plt+0x7df754> │ │ │ │ + ldr r7, [pc, #28] @ 7f1714 <__cxa_atexit@plt+0x7df764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r5, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r5, #24 │ │ │ │ + cmneq r5, #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f174c <__cxa_atexit@plt+0x7df79c> │ │ │ │ - ldr r7, [pc, #44] @ 7f1754 <__cxa_atexit@plt+0x7df7a4> │ │ │ │ + bcc 7f175c <__cxa_atexit@plt+0x7df7ac> │ │ │ │ + ldr r7, [pc, #44] @ 7f1764 <__cxa_atexit@plt+0x7df7b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 7f1740 <__cxa_atexit@plt+0x7df790> │ │ │ │ + beq 7f1750 <__cxa_atexit@plt+0x7df7a0> │ │ │ │ mov r7, r9 │ │ │ │ - b 7f1760 <__cxa_atexit@plt+0x7df7b0> │ │ │ │ + b 7f1770 <__cxa_atexit@plt+0x7df7c0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 7f1784 <__cxa_atexit@plt+0x7df7d4> │ │ │ │ + ldr r0, [pc, #28] @ 7f1794 <__cxa_atexit@plt+0x7df7e4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7f17b0 <__cxa_atexit@plt+0x7df800> │ │ │ │ + ldr r3, [pc, #24] @ 7f17c0 <__cxa_atexit@plt+0x7df810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ - cmneq r5, #204, 8 @ 0xcc000000 │ │ │ │ - movteq r0, #25556 @ 0x63d4 │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + cmneq r5, #188, 8 @ 0xbc000000 │ │ │ │ + movteq r0, #25540 @ 0x63c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #4] @ 7f17dc <__cxa_atexit@plt+0x7df82c> │ │ │ │ + ldr r8, [pc, #4] @ 7f17ec <__cxa_atexit@plt+0x7df83c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7f1714 <__cxa_atexit@plt+0x7df764> │ │ │ │ - cmneq r5, #204, 10 @ 0x33000000 │ │ │ │ - movteq r1, #26360 @ 0x66f8 │ │ │ │ + b 7f1724 <__cxa_atexit@plt+0x7df774> │ │ │ │ + cmneq r5, #188, 10 @ 0x2f000000 │ │ │ │ + movteq r1, #26344 @ 0x66e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1848 <__cxa_atexit@plt+0x7df898> │ │ │ │ + bcc 7f1858 <__cxa_atexit@plt+0x7df8a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1840 <__cxa_atexit@plt+0x7df890> │ │ │ │ - ldr r3, [pc, #64] @ 7f1850 <__cxa_atexit@plt+0x7df8a0> │ │ │ │ + bhi 7f1850 <__cxa_atexit@plt+0x7df8a0> │ │ │ │ + ldr r3, [pc, #64] @ 7f1860 <__cxa_atexit@plt+0x7df8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7f1854 <__cxa_atexit@plt+0x7df8a4> │ │ │ │ + ldr r2, [pc, #60] @ 7f1864 <__cxa_atexit@plt+0x7df8b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #2 │ │ │ │ - ldr r7, [pc, #28] @ 7f1858 <__cxa_atexit@plt+0x7df8a8> │ │ │ │ + ldr r7, [pc, #28] @ 7f1868 <__cxa_atexit@plt+0x7df8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r5, #36, 8 @ 0x24000000 │ │ │ │ - cmneq r5, #188, 26 @ 0x2f00 │ │ │ │ - movteq r0, #25388 @ 0x632c │ │ │ │ + cmneq r5, #20, 8 @ 0x14000000 │ │ │ │ + cmneq r5, #172, 26 @ 0x2b00 │ │ │ │ + movteq r0, #25372 @ 0x631c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #4] @ 7f1884 <__cxa_atexit@plt+0x7df8d4> │ │ │ │ + ldr r8, [pc, #4] @ 7f1894 <__cxa_atexit@plt+0x7df8e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 7f1714 <__cxa_atexit@plt+0x7df764> │ │ │ │ - cmneq r5, #36, 10 @ 0x9000000 │ │ │ │ - movteq r1, #26192 @ 0x6650 │ │ │ │ + b 7f1724 <__cxa_atexit@plt+0x7df774> │ │ │ │ + cmneq r5, #20, 10 @ 0x5000000 │ │ │ │ + movteq r1, #26176 @ 0x6640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f18f0 <__cxa_atexit@plt+0x7df940> │ │ │ │ + bcc 7f1900 <__cxa_atexit@plt+0x7df950> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f18e8 <__cxa_atexit@plt+0x7df938> │ │ │ │ - ldr r3, [pc, #64] @ 7f18f8 <__cxa_atexit@plt+0x7df948> │ │ │ │ + bhi 7f18f8 <__cxa_atexit@plt+0x7df948> │ │ │ │ + ldr r3, [pc, #64] @ 7f1908 <__cxa_atexit@plt+0x7df958> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7f18fc <__cxa_atexit@plt+0x7df94c> │ │ │ │ + ldr r2, [pc, #60] @ 7f190c <__cxa_atexit@plt+0x7df95c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #2 │ │ │ │ - ldr r7, [pc, #28] @ 7f1900 <__cxa_atexit@plt+0x7df950> │ │ │ │ + ldr r7, [pc, #28] @ 7f1910 <__cxa_atexit@plt+0x7df960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r5, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq r5, #20, 26 @ 0x500 │ │ │ │ - movteq r1, #26084 @ 0x65e4 │ │ │ │ + cmneq r5, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r5, #4, 26 @ 0x100 │ │ │ │ + movteq r1, #26068 @ 0x65d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f19a8 <__cxa_atexit@plt+0x7df9f8> │ │ │ │ + bcc 7f19b8 <__cxa_atexit@plt+0x7dfa08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f19a0 <__cxa_atexit@plt+0x7df9f0> │ │ │ │ - ldr lr, [pc, #124] @ 7f19b0 <__cxa_atexit@plt+0x7dfa00> │ │ │ │ + bhi 7f19b0 <__cxa_atexit@plt+0x7dfa00> │ │ │ │ + ldr lr, [pc, #124] @ 7f19c0 <__cxa_atexit@plt+0x7dfa10> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #120] @ 7f19b4 <__cxa_atexit@plt+0x7dfa04> │ │ │ │ + ldr r2, [pc, #120] @ 7f19c4 <__cxa_atexit@plt+0x7dfa14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ sub r3, r6, #41 @ 0x29 │ │ │ │ - ldr r9, [pc, #88] @ 7f19b8 <__cxa_atexit@plt+0x7dfa08> │ │ │ │ + ldr r9, [pc, #88] @ 7f19c8 <__cxa_atexit@plt+0x7dfa18> │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr lr, [pc, #80] @ 7f19bc <__cxa_atexit@plt+0x7dfa0c> │ │ │ │ + ldr lr, [pc, #80] @ 7f19cc <__cxa_atexit@plt+0x7dfa1c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #36] @ 7f19c0 <__cxa_atexit@plt+0x7dfa10> │ │ │ │ + ldr r7, [pc, #36] @ 7f19d0 <__cxa_atexit@plt+0x7dfa20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmneq r5, #0, 6 │ │ │ │ + cmneq r5, #240, 4 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r5, #240, 6 @ 0xc0000003 │ │ │ │ - movteq r1, #25844 @ 0x64f4 │ │ │ │ + cmneq r5, #224, 6 @ 0x80000003 │ │ │ │ + movteq r1, #25828 @ 0x64e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1a14 <__cxa_atexit@plt+0x7dfa64> │ │ │ │ - ldr r3, [pc, #56] @ 7f1a1c <__cxa_atexit@plt+0x7dfa6c> │ │ │ │ + bcc 7f1a24 <__cxa_atexit@plt+0x7dfa74> │ │ │ │ + ldr r3, [pc, #56] @ 7f1a2c <__cxa_atexit@plt+0x7dfa7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 7f1a20 <__cxa_atexit@plt+0x7dfa70> │ │ │ │ + ldr r3, [pc, #48] @ 7f1a30 <__cxa_atexit@plt+0x7dfa80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 7f1a24 <__cxa_atexit@plt+0x7dfa74> │ │ │ │ + ldr r3, [pc, #36] @ 7f1a34 <__cxa_atexit@plt+0x7dfa84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 7f1a28 <__cxa_atexit@plt+0x7dfa78> │ │ │ │ + ldr r8, [pc, #24] @ 7f1a38 <__cxa_atexit@plt+0x7dfa88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 4 @ 0x80000005 │ │ │ │ - cmneq r5, #116, 4 @ 0x40000007 │ │ │ │ - cmneq r5, #252, 24 @ 0xfc00 │ │ │ │ - cmneq r5, #240, 24 @ 0xf000 │ │ │ │ - movteq r1, #25712 @ 0x6470 │ │ │ │ + cmneq r5, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r5, #100, 4 @ 0x40000006 │ │ │ │ + cmneq r5, #236, 24 @ 0xec00 │ │ │ │ + cmneq r5, #224, 24 @ 0xe000 │ │ │ │ + movteq r1, #25696 @ 0x6460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1a60 <__cxa_atexit@plt+0x7dfab0> │ │ │ │ - ldr r3, [pc, #28] @ 7f1a68 <__cxa_atexit@plt+0x7dfab8> │ │ │ │ + bcc 7f1a70 <__cxa_atexit@plt+0x7dfac0> │ │ │ │ + ldr r3, [pc, #28] @ 7f1a78 <__cxa_atexit@plt+0x7dfac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 7f1a6c <__cxa_atexit@plt+0x7dfabc> │ │ │ │ + ldr r8, [pc, #16] @ 7f1a7c <__cxa_atexit@plt+0x7dfacc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #240, 2 @ 0x3c │ │ │ │ - cmneq r5, #148, 24 @ 0x9400 │ │ │ │ + cmneq r5, #224, 2 @ 0x38 │ │ │ │ + cmneq r5, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #12] @ 7f1a90 <__cxa_atexit@plt+0x7dfae0> │ │ │ │ + ldr r3, [pc, #12] @ 7f1aa0 <__cxa_atexit@plt+0x7dfaf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r5, #116, 24 @ 0x7400 │ │ │ │ - movteq r1, #25620 @ 0x6414 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r5, #100, 24 @ 0x6400 │ │ │ │ + movteq r1, #25604 @ 0x6404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1b10 <__cxa_atexit@plt+0x7dfb60> │ │ │ │ + bcc 7f1b20 <__cxa_atexit@plt+0x7dfb70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1b08 <__cxa_atexit@plt+0x7dfb58> │ │ │ │ - ldr r3, [pc, #84] @ 7f1b18 <__cxa_atexit@plt+0x7dfb68> │ │ │ │ + bhi 7f1b18 <__cxa_atexit@plt+0x7dfb68> │ │ │ │ + ldr r3, [pc, #84] @ 7f1b28 <__cxa_atexit@plt+0x7dfb78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f1b1c <__cxa_atexit@plt+0x7dfb6c> │ │ │ │ + ldr r2, [pc, #80] @ 7f1b2c <__cxa_atexit@plt+0x7dfb7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 7f1b20 <__cxa_atexit@plt+0x7dfb70> │ │ │ │ + ldr r1, [pc, #76] @ 7f1b30 <__cxa_atexit@plt+0x7dfb80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmda r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ 7f1b24 <__cxa_atexit@plt+0x7dfb74> │ │ │ │ + ldr r7, [pc, #48] @ 7f1b34 <__cxa_atexit@plt+0x7dfb84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7f1b28 <__cxa_atexit@plt+0x7dfb78> │ │ │ │ + ldr r7, [pc, #36] @ 7f1b38 <__cxa_atexit@plt+0x7dfb88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - cmneq r5, #104, 2 │ │ │ │ - cmneq r5, #76, 4 @ 0xc0000004 │ │ │ │ - cmneq r5, #180, 8 @ 0xb4000000 │ │ │ │ - movteq r1, #25496 @ 0x6398 │ │ │ │ + cmneq r5, #88, 2 │ │ │ │ + cmneq r5, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq r5, #164, 8 @ 0xa4000000 │ │ │ │ + movteq r1, #25480 @ 0x6388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1ba8 <__cxa_atexit@plt+0x7dfbf8> │ │ │ │ + bcc 7f1bb8 <__cxa_atexit@plt+0x7dfc08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1ba0 <__cxa_atexit@plt+0x7dfbf0> │ │ │ │ - ldr r3, [pc, #84] @ 7f1bb0 <__cxa_atexit@plt+0x7dfc00> │ │ │ │ + bhi 7f1bb0 <__cxa_atexit@plt+0x7dfc00> │ │ │ │ + ldr r3, [pc, #84] @ 7f1bc0 <__cxa_atexit@plt+0x7dfc10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f1bb4 <__cxa_atexit@plt+0x7dfc04> │ │ │ │ + ldr r2, [pc, #80] @ 7f1bc4 <__cxa_atexit@plt+0x7dfc14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f1bb8 <__cxa_atexit@plt+0x7dfc08> │ │ │ │ + ldr r1, [pc, #60] @ 7f1bc8 <__cxa_atexit@plt+0x7dfc18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f1bbc <__cxa_atexit@plt+0x7dfc0c> │ │ │ │ + ldr r7, [pc, #32] @ 7f1bcc <__cxa_atexit@plt+0x7dfc1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r5, #216 @ 0xd8 │ │ │ │ + cmneq r5, #200 @ 0xc8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq r5, #180, 6 @ 0xd0000002 │ │ │ │ - movteq r1, #25400 @ 0x6338 │ │ │ │ + cmneq r5, #164, 6 @ 0x90000002 │ │ │ │ + movteq r1, #25384 @ 0x6328 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1c58 <__cxa_atexit@plt+0x7dfca8> │ │ │ │ + bcc 7f1c68 <__cxa_atexit@plt+0x7dfcb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1c50 <__cxa_atexit@plt+0x7dfca0> │ │ │ │ - ldr r3, [pc, #112] @ 7f1c60 <__cxa_atexit@plt+0x7dfcb0> │ │ │ │ + bhi 7f1c60 <__cxa_atexit@plt+0x7dfcb0> │ │ │ │ + ldr r3, [pc, #112] @ 7f1c70 <__cxa_atexit@plt+0x7dfcc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #76] @ 7f1c64 <__cxa_atexit@plt+0x7dfcb4> │ │ │ │ + ldr r9, [pc, #76] @ 7f1c74 <__cxa_atexit@plt+0x7dfcc4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #68] @ 7f1c68 <__cxa_atexit@plt+0x7dfcb8> │ │ │ │ + ldr r0, [pc, #68] @ 7f1c78 <__cxa_atexit@plt+0x7dfcc8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 7f1c6c <__cxa_atexit@plt+0x7dfcbc> │ │ │ │ + ldr r7, [pc, #32] @ 7f1c7c <__cxa_atexit@plt+0x7dfccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #76 @ 0x4c │ │ │ │ + cmneq r5, #60 @ 0x3c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - cmneq r5, #64, 2 │ │ │ │ - movteq r0, #28032 @ 0x6d80 │ │ │ │ + cmneq r5, #48, 2 │ │ │ │ + movteq r0, #28016 @ 0x6d70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1ca8 <__cxa_atexit@plt+0x7dfcf8> │ │ │ │ - ldr r3, [pc, #32] @ 7f1cb0 <__cxa_atexit@plt+0x7dfd00> │ │ │ │ + bcc 7f1cb8 <__cxa_atexit@plt+0x7dfd08> │ │ │ │ + ldr r3, [pc, #32] @ 7f1cc0 <__cxa_atexit@plt+0x7dfd10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f1cb4 <__cxa_atexit@plt+0x7dfd04> │ │ │ │ + ldr r7, [pc, #16] @ 7f1cc4 <__cxa_atexit@plt+0x7dfd14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172, 30 @ 0x2b0 │ │ │ │ - cmneq r5, #196, 16 @ 0xc40000 │ │ │ │ - movteq r1, #25028 @ 0x61c4 │ │ │ │ + cmneq r5, #156, 30 @ 0x270 │ │ │ │ + cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ + movteq r1, #25012 @ 0x61b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1d20 <__cxa_atexit@plt+0x7dfd70> │ │ │ │ + bcc 7f1d30 <__cxa_atexit@plt+0x7dfd80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1d18 <__cxa_atexit@plt+0x7dfd68> │ │ │ │ - ldr r3, [pc, #64] @ 7f1d28 <__cxa_atexit@plt+0x7dfd78> │ │ │ │ + bhi 7f1d28 <__cxa_atexit@plt+0x7dfd78> │ │ │ │ + ldr r3, [pc, #64] @ 7f1d38 <__cxa_atexit@plt+0x7dfd88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f1d2c <__cxa_atexit@plt+0x7dfd7c> │ │ │ │ + ldr r3, [pc, #44] @ 7f1d3c <__cxa_atexit@plt+0x7dfd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f1d30 <__cxa_atexit@plt+0x7dfd80> │ │ │ │ + ldr r7, [pc, #28] @ 7f1d40 <__cxa_atexit@plt+0x7dfd90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #84, 30 @ 0x150 │ │ │ │ + cmneq r5, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #60, 4 @ 0xc0000003 │ │ │ │ - movteq pc, #23336 @ 0x5b28 @ │ │ │ │ + cmneq r5, #44, 4 @ 0xc0000002 │ │ │ │ + movteq pc, #23320 @ 0x5b18 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1d6c <__cxa_atexit@plt+0x7dfdbc> │ │ │ │ - ldr r3, [pc, #32] @ 7f1d74 <__cxa_atexit@plt+0x7dfdc4> │ │ │ │ + bcc 7f1d7c <__cxa_atexit@plt+0x7dfdcc> │ │ │ │ + ldr r3, [pc, #32] @ 7f1d84 <__cxa_atexit@plt+0x7dfdd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f1d78 <__cxa_atexit@plt+0x7dfdc8> │ │ │ │ + ldr r7, [pc, #16] @ 7f1d88 <__cxa_atexit@plt+0x7dfdd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 28 @ 0xe80 │ │ │ │ - cmneq r5, #48, 26 @ 0xc00 │ │ │ │ - movteq r1, #24848 @ 0x6110 │ │ │ │ + cmneq r5, #216, 28 @ 0xd80 │ │ │ │ + cmneq r5, #32, 26 @ 0x800 │ │ │ │ + movteq r1, #24832 @ 0x6100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1e00 <__cxa_atexit@plt+0x7dfe50> │ │ │ │ + bcc 7f1e10 <__cxa_atexit@plt+0x7dfe60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1df8 <__cxa_atexit@plt+0x7dfe48> │ │ │ │ - ldr r3, [pc, #92] @ 7f1e08 <__cxa_atexit@plt+0x7dfe58> │ │ │ │ + bhi 7f1e08 <__cxa_atexit@plt+0x7dfe58> │ │ │ │ + ldr r3, [pc, #92] @ 7f1e18 <__cxa_atexit@plt+0x7dfe68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f1e0c <__cxa_atexit@plt+0x7dfe5c> │ │ │ │ + ldr r2, [pc, #88] @ 7f1e1c <__cxa_atexit@plt+0x7dfe6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7f1e10 <__cxa_atexit@plt+0x7dfe60> │ │ │ │ + ldr r0, [pc, #64] @ 7f1e20 <__cxa_atexit@plt+0x7dfe70> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f1e14 <__cxa_atexit@plt+0x7dfe64> │ │ │ │ + ldr r7, [pc, #32] @ 7f1e24 <__cxa_atexit@plt+0x7dfe74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #136, 28 @ 0x880 │ │ │ │ + cmneq r5, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r5, #92, 2 │ │ │ │ - movteq r1, #24816 @ 0x60f0 │ │ │ │ + cmneq r5, #76, 2 │ │ │ │ + movteq r1, #24800 @ 0x60e0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1ec0 <__cxa_atexit@plt+0x7dff10> │ │ │ │ + bcc 7f1ed0 <__cxa_atexit@plt+0x7dff20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1eb8 <__cxa_atexit@plt+0x7dff08> │ │ │ │ - ldr r3, [pc, #128] @ 7f1ec8 <__cxa_atexit@plt+0x7dff18> │ │ │ │ + bhi 7f1ec8 <__cxa_atexit@plt+0x7dff18> │ │ │ │ + ldr r3, [pc, #128] @ 7f1ed8 <__cxa_atexit@plt+0x7dff28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ add r7, r7, #32 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ stmda r6, {r0, r1, r7} │ │ │ │ - ldr r0, [pc, #80] @ 7f1ecc <__cxa_atexit@plt+0x7dff1c> │ │ │ │ + ldr r0, [pc, #80] @ 7f1edc <__cxa_atexit@plt+0x7dff2c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 7f1ed0 <__cxa_atexit@plt+0x7dff20> │ │ │ │ + ldr r1, [pc, #76] @ 7f1ee0 <__cxa_atexit@plt+0x7dff30> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 7f1ed4 <__cxa_atexit@plt+0x7dff24> │ │ │ │ + ldr r7, [pc, #32] @ 7f1ee4 <__cxa_atexit@plt+0x7dff34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r5, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmneq r5, #216, 28 @ 0xd80 │ │ │ │ - movteq r0, #27416 @ 0x6b18 │ │ │ │ + cmneq r5, #200, 28 @ 0xc80 │ │ │ │ + movteq r0, #27400 @ 0x6b08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1f10 <__cxa_atexit@plt+0x7dff60> │ │ │ │ - ldr r3, [pc, #32] @ 7f1f18 <__cxa_atexit@plt+0x7dff68> │ │ │ │ + bcc 7f1f20 <__cxa_atexit@plt+0x7dff70> │ │ │ │ + ldr r3, [pc, #32] @ 7f1f28 <__cxa_atexit@plt+0x7dff78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f1f1c <__cxa_atexit@plt+0x7dff6c> │ │ │ │ + ldr r7, [pc, #16] @ 7f1f2c <__cxa_atexit@plt+0x7dff7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #68, 26 @ 0x1100 │ │ │ │ - cmneq r5, #92, 12 @ 0x5c00000 │ │ │ │ - movteq pc, #23632 @ 0x5c50 @ │ │ │ │ + cmneq r5, #52, 26 @ 0xd00 │ │ │ │ + cmneq r5, #76, 12 @ 0x4c00000 │ │ │ │ + movteq pc, #23616 @ 0x5c40 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1f58 <__cxa_atexit@plt+0x7dffa8> │ │ │ │ - ldr r3, [pc, #32] @ 7f1f60 <__cxa_atexit@plt+0x7dffb0> │ │ │ │ + bcc 7f1f68 <__cxa_atexit@plt+0x7dffb8> │ │ │ │ + ldr r3, [pc, #32] @ 7f1f70 <__cxa_atexit@plt+0x7dffc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f1f64 <__cxa_atexit@plt+0x7dffb4> │ │ │ │ + ldr r7, [pc, #16] @ 7f1f74 <__cxa_atexit@plt+0x7dffc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #252, 24 @ 0xfc00 │ │ │ │ - cmneq r5, #0 │ │ │ │ - movteq r0, #28416 @ 0x6f00 │ │ │ │ + cmneq r5, #236, 24 @ 0xec00 │ │ │ │ + cmneq r5, #240, 30 @ 0x3c0 │ │ │ │ + movteq r0, #28400 @ 0x6ef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f1fe4 <__cxa_atexit@plt+0x7e0034> │ │ │ │ + bcc 7f1ff4 <__cxa_atexit@plt+0x7e0044> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f1fdc <__cxa_atexit@plt+0x7e002c> │ │ │ │ - ldr r3, [pc, #84] @ 7f1fec <__cxa_atexit@plt+0x7e003c> │ │ │ │ + bhi 7f1fec <__cxa_atexit@plt+0x7e003c> │ │ │ │ + ldr r3, [pc, #84] @ 7f1ffc <__cxa_atexit@plt+0x7e004c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f1ff0 <__cxa_atexit@plt+0x7e0040> │ │ │ │ + ldr r2, [pc, #80] @ 7f2000 <__cxa_atexit@plt+0x7e0050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f1ff4 <__cxa_atexit@plt+0x7e0044> │ │ │ │ + ldr r1, [pc, #60] @ 7f2004 <__cxa_atexit@plt+0x7e0054> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f1ff8 <__cxa_atexit@plt+0x7e0048> │ │ │ │ + ldr r7, [pc, #32] @ 7f2008 <__cxa_atexit@plt+0x7e0058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r5, #156, 24 @ 0x9c00 │ │ │ │ + cmneq r5, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #120, 30 @ 0x1e0 │ │ │ │ - movteq r1, #25456 @ 0x6370 │ │ │ │ + cmneq r5, #104, 30 @ 0x1a0 │ │ │ │ + movteq r1, #25440 @ 0x6360 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2060 <__cxa_atexit@plt+0x7e00b0> │ │ │ │ - ldr r3, [pc, #72] @ 7f2068 <__cxa_atexit@plt+0x7e00b8> │ │ │ │ + bcc 7f2070 <__cxa_atexit@plt+0x7e00c0> │ │ │ │ + ldr r3, [pc, #72] @ 7f2078 <__cxa_atexit@plt+0x7e00c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7f2054 <__cxa_atexit@plt+0x7e00a4> │ │ │ │ + beq 7f2064 <__cxa_atexit@plt+0x7e00b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 7f2078 <__cxa_atexit@plt+0x7e00c8> │ │ │ │ + b 7f2088 <__cxa_atexit@plt+0x7e00d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r1, #25348 @ 0x6304 │ │ │ │ + movteq r1, #25332 @ 0x62f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f20a8 <__cxa_atexit@plt+0x7e00f8> │ │ │ │ + bne 7f20b8 <__cxa_atexit@plt+0x7e0108> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 7f20b8 <__cxa_atexit@plt+0x7e0108> │ │ │ │ + ldr r3, [pc, #40] @ 7f20c8 <__cxa_atexit@plt+0x7e0118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #32] @ 7f20bc <__cxa_atexit@plt+0x7e010c> │ │ │ │ + ldr r3, [pc, #32] @ 7f20cc <__cxa_atexit@plt+0x7e011c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ add r9, r5, #8 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ add r5, r5, #20 │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ - cmneq r5, #176, 22 @ 0x2c000 │ │ │ │ - cmneq r5, #164, 24 @ 0xa400 │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ + cmneq r5, #160, 22 @ 0x28000 │ │ │ │ + cmneq r5, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2100 <__cxa_atexit@plt+0x7e0150> │ │ │ │ - ldr r7, [pc, #40] @ 7f2108 <__cxa_atexit@plt+0x7e0158> │ │ │ │ + bcc 7f2110 <__cxa_atexit@plt+0x7e0160> │ │ │ │ + ldr r7, [pc, #40] @ 7f2118 <__cxa_atexit@plt+0x7e0168> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7f20f4 <__cxa_atexit@plt+0x7e0144> │ │ │ │ + beq 7f2104 <__cxa_atexit@plt+0x7e0154> │ │ │ │ mov r7, r8 │ │ │ │ - b 7f2114 <__cxa_atexit@plt+0x7e0164> │ │ │ │ + b 7f2124 <__cxa_atexit@plt+0x7e0174> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2158 <__cxa_atexit@plt+0x7e01a8> │ │ │ │ - ldr r3, [pc, #56] @ 7f2164 <__cxa_atexit@plt+0x7e01b4> │ │ │ │ + bhi 7f2168 <__cxa_atexit@plt+0x7e01b8> │ │ │ │ + ldr r3, [pc, #56] @ 7f2174 <__cxa_atexit@plt+0x7e01c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r1, [pc, #36] @ 7f2168 <__cxa_atexit@plt+0x7e01b8> │ │ │ │ + ldr r1, [pc, #36] @ 7f2178 <__cxa_atexit@plt+0x7e01c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #16, 24 @ 0x1000 │ │ │ │ - cmneq r5, #216, 30 @ 0x360 │ │ │ │ - movteq r0, #27864 @ 0x6cd8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #0, 24 │ │ │ │ + cmneq r5, #200, 30 @ 0x320 │ │ │ │ + movteq r0, #27848 @ 0x6cc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f21cc <__cxa_atexit@plt+0x7e021c> │ │ │ │ + bcc 7f21dc <__cxa_atexit@plt+0x7e022c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f21c4 <__cxa_atexit@plt+0x7e0214> │ │ │ │ - ldr r3, [pc, #56] @ 7f21d4 <__cxa_atexit@plt+0x7e0224> │ │ │ │ + bhi 7f21d4 <__cxa_atexit@plt+0x7e0224> │ │ │ │ + ldr r3, [pc, #56] @ 7f21e4 <__cxa_atexit@plt+0x7e0234> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7f21d8 <__cxa_atexit@plt+0x7e0228> │ │ │ │ + ldr r2, [pc, #52] @ 7f21e8 <__cxa_atexit@plt+0x7e0238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 7f21dc <__cxa_atexit@plt+0x7e022c> │ │ │ │ + ldr r7, [pc, #28] @ 7f21ec <__cxa_atexit@plt+0x7e023c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r5, #152, 20 @ 0x98000 │ │ │ │ - cmneq r5, #88, 24 @ 0x5800 │ │ │ │ - movteq r0, #27760 @ 0x6c70 │ │ │ │ + cmneq r5, #136, 20 @ 0x88000 │ │ │ │ + cmneq r5, #72, 24 @ 0x4800 │ │ │ │ + movteq r0, #27744 @ 0x6c60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f228c <__cxa_atexit@plt+0x7e02dc> │ │ │ │ + bcc 7f229c <__cxa_atexit@plt+0x7e02ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2284 <__cxa_atexit@plt+0x7e02d4> │ │ │ │ - ldr lr, [pc, #132] @ 7f2294 <__cxa_atexit@plt+0x7e02e4> │ │ │ │ + bhi 7f2294 <__cxa_atexit@plt+0x7e02e4> │ │ │ │ + ldr lr, [pc, #132] @ 7f22a4 <__cxa_atexit@plt+0x7e02f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 7f2298 <__cxa_atexit@plt+0x7e02e8> │ │ │ │ + ldr r2, [pc, #128] @ 7f22a8 <__cxa_atexit@plt+0x7e02f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [pc, #120] @ 7f229c <__cxa_atexit@plt+0x7e02ec> │ │ │ │ + ldr r2, [pc, #120] @ 7f22ac <__cxa_atexit@plt+0x7e02fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #104] @ 7f22a0 <__cxa_atexit@plt+0x7e02f0> │ │ │ │ + ldr r8, [pc, #104] @ 7f22b0 <__cxa_atexit@plt+0x7e0300> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #100] @ 7f22a4 <__cxa_atexit@plt+0x7e02f4> │ │ │ │ + ldr r9, [pc, #100] @ 7f22b4 <__cxa_atexit@plt+0x7e0304> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #72] @ 7f22a8 <__cxa_atexit@plt+0x7e02f8> │ │ │ │ + ldr r3, [pc, #72] @ 7f22b8 <__cxa_atexit@plt+0x7e0308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r3, r6, #11 │ │ │ │ - ldr r2, [pc, #60] @ 7f22ac <__cxa_atexit@plt+0x7e02fc> │ │ │ │ + ldr r2, [pc, #60] @ 7f22bc <__cxa_atexit@plt+0x7e030c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - ldr r8, [pc, #48] @ 7f22b0 <__cxa_atexit@plt+0x7e0300> │ │ │ │ + ldr r8, [pc, #48] @ 7f22c0 <__cxa_atexit@plt+0x7e0310> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ + b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r5, #36, 20 @ 0x24000 │ │ │ │ - cmneq r5, #140, 20 @ 0x8c000 │ │ │ │ - cmneq r5, #244 @ 0xf4 │ │ │ │ - cmneq r5, #220, 28 @ 0xdc0 │ │ │ │ - cmneq r5, #96, 20 @ 0x60000 │ │ │ │ - cmneq r5, #224, 6 @ 0x80000003 │ │ │ │ - cmneq r5, #68, 20 @ 0x44000 │ │ │ │ + cmneq r5, #20, 20 @ 0x14000 │ │ │ │ + cmneq r5, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r5, #228 @ 0xe4 │ │ │ │ + cmneq r5, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r5, #80, 20 @ 0x50000 │ │ │ │ + cmneq r5, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r5, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f22f8 <__cxa_atexit@plt+0x7e0348> │ │ │ │ - ldr r3, [pc, #48] @ 7f2300 <__cxa_atexit@plt+0x7e0350> │ │ │ │ + bcc 7f2308 <__cxa_atexit@plt+0x7e0358> │ │ │ │ + ldr r3, [pc, #48] @ 7f2310 <__cxa_atexit@plt+0x7e0360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7f2304 <__cxa_atexit@plt+0x7e0354> │ │ │ │ + ldr r3, [pc, #40] @ 7f2314 <__cxa_atexit@plt+0x7e0364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7f2308 <__cxa_atexit@plt+0x7e0358> │ │ │ │ + ldr r3, [pc, #28] @ 7f2318 <__cxa_atexit@plt+0x7e0368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r5, #100, 18 @ 0x190000 │ │ │ │ - cmneq r5, #84, 20 @ 0x54000 │ │ │ │ - movteq r0, #28336 @ 0x6eb0 │ │ │ │ + cmneq r5, #92, 18 @ 0x170000 │ │ │ │ + cmneq r5, #84, 18 @ 0x150000 │ │ │ │ + cmneq r5, #68, 20 @ 0x44000 │ │ │ │ + movteq r0, #28320 @ 0x6ea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2340 <__cxa_atexit@plt+0x7e0390> │ │ │ │ - ldr r3, [pc, #28] @ 7f2348 <__cxa_atexit@plt+0x7e0398> │ │ │ │ + bcc 7f2350 <__cxa_atexit@plt+0x7e03a0> │ │ │ │ + ldr r3, [pc, #28] @ 7f2358 <__cxa_atexit@plt+0x7e03a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 7f09b0 <__cxa_atexit@plt+0x7dea00> │ │ │ │ + b 7f09c0 <__cxa_atexit@plt+0x7dea10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16, 18 @ 0x40000 │ │ │ │ - movteq r0, #28272 @ 0x6e70 │ │ │ │ + cmneq r5, #0, 18 │ │ │ │ + movteq r0, #28256 @ 0x6e60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f23d8 <__cxa_atexit@plt+0x7e0428> │ │ │ │ + bcc 7f23e8 <__cxa_atexit@plt+0x7e0438> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f23d0 <__cxa_atexit@plt+0x7e0420> │ │ │ │ - ldr r3, [pc, #100] @ 7f23e0 <__cxa_atexit@plt+0x7e0430> │ │ │ │ + bhi 7f23e0 <__cxa_atexit@plt+0x7e0430> │ │ │ │ + ldr r3, [pc, #100] @ 7f23f0 <__cxa_atexit@plt+0x7e0440> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7f23e4 <__cxa_atexit@plt+0x7e0434> │ │ │ │ + ldr r2, [pc, #96] @ 7f23f4 <__cxa_atexit@plt+0x7e0444> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 7f23e8 <__cxa_atexit@plt+0x7e0438> │ │ │ │ + ldr r0, [pc, #76] @ 7f23f8 <__cxa_atexit@plt+0x7e0448> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #60] @ 7f23ec <__cxa_atexit@plt+0x7e043c> │ │ │ │ + ldr r2, [pc, #60] @ 7f23fc <__cxa_atexit@plt+0x7e044c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r5, #184, 16 @ 0xb80000 │ │ │ │ + cmneq r5, #168, 16 @ 0xa80000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ - movteq r0, #27208 @ 0x6a48 │ │ │ │ + cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ + movteq r0, #27192 @ 0x6a38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2470 <__cxa_atexit@plt+0x7e04c0> │ │ │ │ + bcc 7f2480 <__cxa_atexit@plt+0x7e04d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2468 <__cxa_atexit@plt+0x7e04b8> │ │ │ │ - ldr r3, [pc, #88] @ 7f2478 <__cxa_atexit@plt+0x7e04c8> │ │ │ │ + bhi 7f2478 <__cxa_atexit@plt+0x7e04c8> │ │ │ │ + ldr r3, [pc, #88] @ 7f2488 <__cxa_atexit@plt+0x7e04d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #60] @ 7f247c <__cxa_atexit@plt+0x7e04cc> │ │ │ │ + ldr r7, [pc, #60] @ 7f248c <__cxa_atexit@plt+0x7e04dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #48] @ 7f2480 <__cxa_atexit@plt+0x7e04d0> │ │ │ │ + ldr r7, [pc, #48] @ 7f2490 <__cxa_atexit@plt+0x7e04e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 7f2484 <__cxa_atexit@plt+0x7e04d4> │ │ │ │ + ldr r7, [pc, #32] @ 7f2494 <__cxa_atexit@plt+0x7e04e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq r5, #164, 28 @ 0xa40 │ │ │ │ - cmneq r5, #64, 30 @ 0x100 │ │ │ │ - cmneq r5, #160, 4 │ │ │ │ - movteq r0, #27972 @ 0x6d44 │ │ │ │ + cmneq r5, #12, 16 @ 0xc0000 │ │ │ │ + cmneq r5, #148, 28 @ 0x940 │ │ │ │ + cmneq r5, #48, 30 @ 0xc0 │ │ │ │ + cmneq r5, #144, 4 │ │ │ │ + movteq r0, #27956 @ 0x6d34 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f252c <__cxa_atexit@plt+0x7e057c> │ │ │ │ + bcc 7f253c <__cxa_atexit@plt+0x7e058c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2524 <__cxa_atexit@plt+0x7e0574> │ │ │ │ - ldr r3, [pc, #124] @ 7f2534 <__cxa_atexit@plt+0x7e0584> │ │ │ │ + bhi 7f2534 <__cxa_atexit@plt+0x7e0584> │ │ │ │ + ldr r3, [pc, #124] @ 7f2544 <__cxa_atexit@plt+0x7e0594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr lr, [r7, #28] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #80] @ 7f2538 <__cxa_atexit@plt+0x7e0588> │ │ │ │ + ldr r1, [pc, #80] @ 7f2548 <__cxa_atexit@plt+0x7e0598> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 7f253c <__cxa_atexit@plt+0x7e058c> │ │ │ │ + ldr r2, [pc, #76] @ 7f254c <__cxa_atexit@plt+0x7e059c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7f2540 <__cxa_atexit@plt+0x7e0590> │ │ │ │ + ldr r3, [pc, #60] @ 7f2550 <__cxa_atexit@plt+0x7e05a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r5, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r5, #96, 14 @ 0x1800000 │ │ │ │ - movteq r0, #27800 @ 0x6c98 │ │ │ │ + cmneq r5, #80, 14 @ 0x1400000 │ │ │ │ + movteq r0, #27784 @ 0x6c88 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f25f8 <__cxa_atexit@plt+0x7e0648> │ │ │ │ + bcc 7f2608 <__cxa_atexit@plt+0x7e0658> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f25f0 <__cxa_atexit@plt+0x7e0640> │ │ │ │ - ldr r3, [pc, #140] @ 7f2600 <__cxa_atexit@plt+0x7e0650> │ │ │ │ + bhi 7f2600 <__cxa_atexit@plt+0x7e0650> │ │ │ │ + ldr r3, [pc, #140] @ 7f2610 <__cxa_atexit@plt+0x7e0660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ add r7, r7, #28 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r2, [pc, #96] @ 7f2604 <__cxa_atexit@plt+0x7e0654> │ │ │ │ + ldr r2, [pc, #96] @ 7f2614 <__cxa_atexit@plt+0x7e0664> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #28] │ │ │ │ - ldr r0, [pc, #84] @ 7f2608 <__cxa_atexit@plt+0x7e0658> │ │ │ │ + ldr r0, [pc, #84] @ 7f2618 <__cxa_atexit@plt+0x7e0668> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r8, [r5, #12] │ │ │ │ stmib r5, {r2, lr} │ │ │ │ - ldr r7, [pc, #48] @ 7f260c <__cxa_atexit@plt+0x7e065c> │ │ │ │ + ldr r7, [pc, #48] @ 7f261c <__cxa_atexit@plt+0x7e066c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7f2610 <__cxa_atexit@plt+0x7e0660> │ │ │ │ + ldr r7, [pc, #36] @ 7f2620 <__cxa_atexit@plt+0x7e0670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 12 @ 0xc800000 │ │ │ │ + cmneq r5, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - cmneq r5, #188, 26 @ 0x2f00 │ │ │ │ - cmneq r5, #124, 30 @ 0x1f0 │ │ │ │ - movteq r0, #27576 @ 0x6bb8 │ │ │ │ + cmneq r5, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r5, #108, 30 @ 0x1b0 │ │ │ │ + movteq r0, #27560 @ 0x6ba8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f2688 <__cxa_atexit@plt+0x7e06d8> │ │ │ │ + bne 7f2698 <__cxa_atexit@plt+0x7e06e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f26a8 <__cxa_atexit@plt+0x7e06f8> │ │ │ │ + bhi 7f26b8 <__cxa_atexit@plt+0x7e0708> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr r9, [pc, #96] @ 7f26bc <__cxa_atexit@plt+0x7e070c> │ │ │ │ + ldr r9, [pc, #96] @ 7f26cc <__cxa_atexit@plt+0x7e071c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ sub r2, r6, #16 │ │ │ │ stm r2, {r1, r3, r8} │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r3, [pc, #76] @ 7f26c0 <__cxa_atexit@plt+0x7e0710> │ │ │ │ + ldr r3, [pc, #76] @ 7f26d0 <__cxa_atexit@plt+0x7e0720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ - ldr r3, [pc, #36] @ 7f26b4 <__cxa_atexit@plt+0x7e0704> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + ldr r3, [pc, #36] @ 7f26c4 <__cxa_atexit@plt+0x7e0714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ - ldr r3, [pc, #28] @ 7f26b8 <__cxa_atexit@plt+0x7e0708> │ │ │ │ + ldr r3, [pc, #28] @ 7f26c8 <__cxa_atexit@plt+0x7e0718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #176, 10 @ 0x2c000000 │ │ │ │ - cmneq r5, #160, 12 @ 0xa000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #160, 10 @ 0x28000000 │ │ │ │ + cmneq r5, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq r5, #240, 10 @ 0x3c000000 │ │ │ │ - movteq r0, #27816 @ 0x6ca8 │ │ │ │ + cmneq r5, #224, 10 @ 0x38000000 │ │ │ │ + movteq r0, #27800 @ 0x6c98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2818 <__cxa_atexit@plt+0x7e0868> │ │ │ │ + bcc 7f2828 <__cxa_atexit@plt+0x7e0878> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2810 <__cxa_atexit@plt+0x7e0860> │ │ │ │ + bhi 7f2820 <__cxa_atexit@plt+0x7e0870> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #16] │ │ │ │ str fp, [sp, #32] │ │ │ │ @@ -2064879,26 +2064883,26 @@ │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [pc, #156] @ 7f2820 <__cxa_atexit@plt+0x7e0870> │ │ │ │ + ldr r0, [pc, #156] @ 7f2830 <__cxa_atexit@plt+0x7e0880> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str ip, [r5, #44] @ 0x2c │ │ │ │ str lr, [r6] │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ str fp, [r5, #36] @ 0x24 │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #124] @ 7f2824 <__cxa_atexit@plt+0x7e0874> │ │ │ │ + ldr r7, [pc, #124] @ 7f2834 <__cxa_atexit@plt+0x7e0884> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #120] @ 7f2828 <__cxa_atexit@plt+0x7e0878> │ │ │ │ + ldr r4, [pc, #120] @ 7f2838 <__cxa_atexit@plt+0x7e0888> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -2064911,39 +2064915,39 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r4, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #40] @ 7f282c <__cxa_atexit@plt+0x7e087c> │ │ │ │ + ldr r7, [pc, #40] @ 7f283c <__cxa_atexit@plt+0x7e088c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ - cmneq r5, #136, 10 @ 0x22000000 │ │ │ │ - movteq r0, #27456 @ 0x6b40 │ │ │ │ + cmneq r5, #120, 10 @ 0x1e000000 │ │ │ │ + movteq r0, #27440 @ 0x6b30 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r5, #28 │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f28f8 <__cxa_atexit@plt+0x7e0948> │ │ │ │ + bne 7f2908 <__cxa_atexit@plt+0x7e0958> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7f2904 <__cxa_atexit@plt+0x7e0954> │ │ │ │ + bhi 7f2914 <__cxa_atexit@plt+0x7e0964> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r1, [sp] │ │ │ │ @@ -2064955,126 +2064959,126 @@ │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r1, [sp] │ │ │ │ stmdb r6, {r1, sl} │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #92] @ 7f2910 <__cxa_atexit@plt+0x7e0960> │ │ │ │ + ldr r1, [pc, #92] @ 7f2920 <__cxa_atexit@plt+0x7e0970> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #72] @ 7f2914 <__cxa_atexit@plt+0x7e0964> │ │ │ │ + ldr r3, [pc, #72] @ 7f2924 <__cxa_atexit@plt+0x7e0974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #52] @ 7f2918 <__cxa_atexit@plt+0x7e0968> │ │ │ │ + ldr r1, [pc, #52] @ 7f2928 <__cxa_atexit@plt+0x7e0978> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ mov r7, r3 │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - cmneq r5, #152, 6 @ 0x60000002 │ │ │ │ + cmneq r5, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - movteq pc, #21772 @ 0x550c @ │ │ │ │ + movteq pc, #21756 @ 0x54fc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2960 <__cxa_atexit@plt+0x7e09b0> │ │ │ │ - ldr r3, [pc, #44] @ 7f2968 <__cxa_atexit@plt+0x7e09b8> │ │ │ │ + bcc 7f2970 <__cxa_atexit@plt+0x7e09c0> │ │ │ │ + ldr r3, [pc, #44] @ 7f2978 <__cxa_atexit@plt+0x7e09c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f296c <__cxa_atexit@plt+0x7e09bc> │ │ │ │ + ldr r3, [pc, #32] @ 7f297c <__cxa_atexit@plt+0x7e09cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f2970 <__cxa_atexit@plt+0x7e09c0> │ │ │ │ + ldr r7, [pc, #20] @ 7f2980 <__cxa_atexit@plt+0x7e09d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #0, 6 │ │ │ │ - cmneq r5, #204, 16 @ 0xcc0000 │ │ │ │ - cmneq r5, #196, 2 @ 0x31 │ │ │ │ + cmneq r5, #240, 4 │ │ │ │ + cmneq r5, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r5, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f29a0 <__cxa_atexit@plt+0x7e09f0> │ │ │ │ - ldr r3, [pc, #24] @ 7f29a8 <__cxa_atexit@plt+0x7e09f8> │ │ │ │ + bcc 7f29b0 <__cxa_atexit@plt+0x7e0a00> │ │ │ │ + ldr r3, [pc, #24] @ 7f29b8 <__cxa_atexit@plt+0x7e0a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172, 4 @ 0xc000000a │ │ │ │ - movteq pc, #21640 @ 0x5488 @ │ │ │ │ + cmneq r5, #156, 4 @ 0xc0000009 │ │ │ │ + movteq pc, #21624 @ 0x5478 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2a28 <__cxa_atexit@plt+0x7e0a78> │ │ │ │ + bcc 7f2a38 <__cxa_atexit@plt+0x7e0a88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2a20 <__cxa_atexit@plt+0x7e0a70> │ │ │ │ - ldr r3, [pc, #84] @ 7f2a30 <__cxa_atexit@plt+0x7e0a80> │ │ │ │ + bhi 7f2a30 <__cxa_atexit@plt+0x7e0a80> │ │ │ │ + ldr r3, [pc, #84] @ 7f2a40 <__cxa_atexit@plt+0x7e0a90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f2a34 <__cxa_atexit@plt+0x7e0a84> │ │ │ │ + ldr r2, [pc, #80] @ 7f2a44 <__cxa_atexit@plt+0x7e0a94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f2a38 <__cxa_atexit@plt+0x7e0a88> │ │ │ │ + ldr r1, [pc, #60] @ 7f2a48 <__cxa_atexit@plt+0x7e0a98> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f2a3c <__cxa_atexit@plt+0x7e0a8c> │ │ │ │ + ldr r7, [pc, #32] @ 7f2a4c <__cxa_atexit@plt+0x7e0a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r5, #88, 4 @ 0x80000005 │ │ │ │ + cmneq r5, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ - movteq r0, #26924 @ 0x692c │ │ │ │ + cmneq r5, #36, 4 @ 0x40000002 │ │ │ │ + movteq r0, #26908 @ 0x691c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2b8c <__cxa_atexit@plt+0x7e0bdc> │ │ │ │ + bcc 7f2b9c <__cxa_atexit@plt+0x7e0bec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2b84 <__cxa_atexit@plt+0x7e0bd4> │ │ │ │ + bhi 7f2b94 <__cxa_atexit@plt+0x7e0be4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2065108,17 +2065112,17 @@ │ │ │ │ stm lr, {r8, sl, fp} │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r4, [pc, #124] @ 7f2b94 <__cxa_atexit@plt+0x7e0be4> │ │ │ │ + ldr r4, [pc, #124] @ 7f2ba4 <__cxa_atexit@plt+0x7e0bf4> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #120] @ 7f2b98 <__cxa_atexit@plt+0x7e0be8> │ │ │ │ + ldr r3, [pc, #120] @ 7f2ba8 <__cxa_atexit@plt+0x7e0bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ @@ -2065129,109 +2065133,109 @@ │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 7f2b9c <__cxa_atexit@plt+0x7e0bec> │ │ │ │ + ldr r4, [pc, #48] @ 7f2bac <__cxa_atexit@plt+0x7e0bfc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #87 @ 0x57 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - cmneq r5, #248 @ 0xf8 │ │ │ │ - movteq pc, #21128 @ 0x5288 @ │ │ │ │ + cmneq r5, #232 @ 0xe8 │ │ │ │ + movteq pc, #21112 @ 0x5278 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2be4 <__cxa_atexit@plt+0x7e0c34> │ │ │ │ - ldr r3, [pc, #44] @ 7f2bec <__cxa_atexit@plt+0x7e0c3c> │ │ │ │ + bcc 7f2bf4 <__cxa_atexit@plt+0x7e0c44> │ │ │ │ + ldr r3, [pc, #44] @ 7f2bfc <__cxa_atexit@plt+0x7e0c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f2bf0 <__cxa_atexit@plt+0x7e0c40> │ │ │ │ + ldr r3, [pc, #32] @ 7f2c00 <__cxa_atexit@plt+0x7e0c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f2bf4 <__cxa_atexit@plt+0x7e0c44> │ │ │ │ + ldr r7, [pc, #20] @ 7f2c04 <__cxa_atexit@plt+0x7e0c54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124 @ 0x7c │ │ │ │ - cmneq r5, #64, 12 @ 0x4000000 │ │ │ │ - cmneq r5, #64, 30 @ 0x100 │ │ │ │ + cmneq r5, #108 @ 0x6c │ │ │ │ + cmneq r5, #48, 12 @ 0x3000000 │ │ │ │ + cmneq r5, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2c24 <__cxa_atexit@plt+0x7e0c74> │ │ │ │ - ldr r3, [pc, #24] @ 7f2c2c <__cxa_atexit@plt+0x7e0c7c> │ │ │ │ + bcc 7f2c34 <__cxa_atexit@plt+0x7e0c84> │ │ │ │ + ldr r3, [pc, #24] @ 7f2c3c <__cxa_atexit@plt+0x7e0c8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40 @ 0x28 │ │ │ │ - movteq pc, #20996 @ 0x5204 @ │ │ │ │ + cmneq r5, #24 │ │ │ │ + movteq pc, #20980 @ 0x51f4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2cac <__cxa_atexit@plt+0x7e0cfc> │ │ │ │ + bcc 7f2cbc <__cxa_atexit@plt+0x7e0d0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2ca4 <__cxa_atexit@plt+0x7e0cf4> │ │ │ │ - ldr r3, [pc, #84] @ 7f2cb4 <__cxa_atexit@plt+0x7e0d04> │ │ │ │ + bhi 7f2cb4 <__cxa_atexit@plt+0x7e0d04> │ │ │ │ + ldr r3, [pc, #84] @ 7f2cc4 <__cxa_atexit@plt+0x7e0d14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f2cb8 <__cxa_atexit@plt+0x7e0d08> │ │ │ │ + ldr r2, [pc, #80] @ 7f2cc8 <__cxa_atexit@plt+0x7e0d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f2cbc <__cxa_atexit@plt+0x7e0d0c> │ │ │ │ + ldr r1, [pc, #60] @ 7f2ccc <__cxa_atexit@plt+0x7e0d1c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f2cc0 <__cxa_atexit@plt+0x7e0d10> │ │ │ │ + ldr r7, [pc, #32] @ 7f2cd0 <__cxa_atexit@plt+0x7e0d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_s, #212, 30 @ 0x350 │ │ │ │ + msreq SPSR_s, #196, 30 @ 0x310 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - msreq SPSR_s, #176, 30 @ 0x2c0 │ │ │ │ - movteq r0, #26280 @ 0x66a8 │ │ │ │ + msreq SPSR_s, #160, 30 @ 0x280 │ │ │ │ + movteq r0, #26264 @ 0x6698 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f2de0 <__cxa_atexit@plt+0x7e0e30> │ │ │ │ + bcc 7f2df0 <__cxa_atexit@plt+0x7e0e40> │ │ │ │ str r4, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r7, #2] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r6, [r7, #6] │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -2065251,15 +2065255,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r7, #42] @ 0x2a │ │ │ │ str r1, [sp, #4] │ │ │ │ add lr, r7, #46 @ 0x2e │ │ │ │ ldm lr, {sl, ip, lr} │ │ │ │ ldr r0, [r7, #58] @ 0x3a │ │ │ │ ldr r1, [r7, #62] @ 0x3e │ │ │ │ - ldr r9, [pc, #148] @ 7f2de8 <__cxa_atexit@plt+0x7e0e38> │ │ │ │ + ldr r9, [pc, #148] @ 7f2df8 <__cxa_atexit@plt+0x7e0e48> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-80]! @ 0xffffffb0 │ │ │ │ add r9, r5, #68 @ 0x44 │ │ │ │ stm r9, {r2, r7, r8} │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ add lr, r5, #44 @ 0x2c │ │ │ │ @@ -2065278,93 +2065282,93 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f2dcc <__cxa_atexit@plt+0x7e0e1c> │ │ │ │ + beq 7f2ddc <__cxa_atexit@plt+0x7e0e2c> │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 7f2df8 <__cxa_atexit@plt+0x7e0e48> │ │ │ │ + b 7f2e08 <__cxa_atexit@plt+0x7e0e58> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - movteq r0, #25988 @ 0x6584 │ │ │ │ + movteq r0, #25972 @ 0x6574 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f2e2c <__cxa_atexit@plt+0x7e0e7c> │ │ │ │ + bne 7f2e3c <__cxa_atexit@plt+0x7e0e8c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #128] @ 7f2e94 <__cxa_atexit@plt+0x7e0ee4> │ │ │ │ + ldr r2, [pc, #128] @ 7f2ea4 <__cxa_atexit@plt+0x7e0ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 7f2e7c <__cxa_atexit@plt+0x7e0ecc> │ │ │ │ + beq 7f2e8c <__cxa_atexit@plt+0x7e0edc> │ │ │ │ mov r7, r3 │ │ │ │ - b 7f2eb0 <__cxa_atexit@plt+0x7e0f00> │ │ │ │ + b 7f2ec0 <__cxa_atexit@plt+0x7e0f10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f2e88 <__cxa_atexit@plt+0x7e0ed8> │ │ │ │ + bhi 7f2e98 <__cxa_atexit@plt+0x7e0ee8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #76] @ 7f2e98 <__cxa_atexit@plt+0x7e0ee8> │ │ │ │ + ldr r2, [pc, #76] @ 7f2ea8 <__cxa_atexit@plt+0x7e0ef8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 7f2e9c <__cxa_atexit@plt+0x7e0eec> │ │ │ │ + ldr r1, [pc, #72] @ 7f2eac <__cxa_atexit@plt+0x7e0efc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ - ldr r7, [pc, #40] @ 7f2ea0 <__cxa_atexit@plt+0x7e0ef0> │ │ │ │ + ldr r7, [pc, #40] @ 7f2eb0 <__cxa_atexit@plt+0x7e0f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffe110 │ │ │ │ @ instruction: 0xffffe074 │ │ │ │ - cmneq r5, #40, 2 │ │ │ │ - movteq r0, #25804 @ 0x64cc │ │ │ │ + cmneq r5, #24, 2 │ │ │ │ + movteq r0, #25788 @ 0x64bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr ip, [r5, #76] @ 0x4c │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ ldr fp, [r5, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 7f2fec <__cxa_atexit@plt+0x7e103c> │ │ │ │ + beq 7f2ffc <__cxa_atexit@plt+0x7e104c> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 7f304c <__cxa_atexit@plt+0x7e109c> │ │ │ │ + bne 7f305c <__cxa_atexit@plt+0x7e10ac> │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7f30b4 <__cxa_atexit@plt+0x7e1104> │ │ │ │ + bhi 7f30c4 <__cxa_atexit@plt+0x7e1114> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -2065378,15 +2065382,15 @@ │ │ │ │ ldr lr, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r7, #1] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr r0, [pc, #416] @ 7f30f0 <__cxa_atexit@plt+0x7e1140> │ │ │ │ + ldr r0, [pc, #416] @ 7f3100 <__cxa_atexit@plt+0x7e1150> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r1, r3} │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ ldr r3, [sp] │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ @@ -2065395,15 +2065399,15 @@ │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #352] @ 7f30f4 <__cxa_atexit@plt+0x7e1144> │ │ │ │ + ldr r3, [pc, #352] @ 7f3104 <__cxa_atexit@plt+0x7e1154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r8, [r6, #-76] @ 0xffffffb4 │ │ │ │ @@ -2065411,1127 +2065415,1127 @@ │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ str fp, [r6, #-68] @ 0xffffffbc │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ - ldr r2, [pc, #292] @ 7f30f8 <__cxa_atexit@plt+0x7e1148> │ │ │ │ + ldr r2, [pc, #292] @ 7f3108 <__cxa_atexit@plt+0x7e1158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #72]! @ 0x48 │ │ │ │ sub r2, r6, #87 @ 0x57 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7f30bc <__cxa_atexit@plt+0x7e110c> │ │ │ │ + bhi 7f30cc <__cxa_atexit@plt+0x7e111c> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr r1, [pc, #224] @ 7f30e4 <__cxa_atexit@plt+0x7e1134> │ │ │ │ + ldr r1, [pc, #224] @ 7f30f4 <__cxa_atexit@plt+0x7e1144> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r2, r9, sl, ip} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r0, [pc, #180] @ 7f30e8 <__cxa_atexit@plt+0x7e1138> │ │ │ │ + ldr r0, [pc, #180] @ 7f30f8 <__cxa_atexit@plt+0x7e1148> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #-48]! @ 0xffffffd0 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ - ldr r7, [pc, #168] @ 7f30ec <__cxa_atexit@plt+0x7e113c> │ │ │ │ + ldr r7, [pc, #168] @ 7f30fc <__cxa_atexit@plt+0x7e114c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov fp, lr │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7f30c4 <__cxa_atexit@plt+0x7e1114> │ │ │ │ + bhi 7f30d4 <__cxa_atexit@plt+0x7e1124> │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #108] @ 7f30d4 <__cxa_atexit@plt+0x7e1124> │ │ │ │ + ldr r1, [pc, #108] @ 7f30e4 <__cxa_atexit@plt+0x7e1134> │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, lr │ │ │ │ - ldr lr, [pc, #100] @ 7f30d8 <__cxa_atexit@plt+0x7e1128> │ │ │ │ + ldr lr, [pc, #100] @ 7f30e8 <__cxa_atexit@plt+0x7e1138> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #88] @ 7f30dc <__cxa_atexit@plt+0x7e112c> │ │ │ │ + ldr sl, [pc, #88] @ 7f30ec <__cxa_atexit@plt+0x7e113c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #48] @ 7f30e0 <__cxa_atexit@plt+0x7e1130> │ │ │ │ + ldr r7, [pc, #48] @ 7f30f0 <__cxa_atexit@plt+0x7e1140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ - b 7f30c8 <__cxa_atexit@plt+0x7e1118> │ │ │ │ + b 7f30d8 <__cxa_atexit@plt+0x7e1128> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - b 7f30c8 <__cxa_atexit@plt+0x7e1118> │ │ │ │ + b 7f30d8 <__cxa_atexit@plt+0x7e1128> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffdf8c │ │ │ │ @ instruction: 0xffffdf14 │ │ │ │ - msreq SPSR_s, #220, 24 @ 0xdc00 │ │ │ │ + msreq SPSR_s, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0xffffe690 │ │ │ │ @ instruction: 0xffffe44c │ │ │ │ - msreq SPSR_s, #12, 24 @ 0xc00 │ │ │ │ + msreq SPSR_s, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - msreq SPSR_s, #144, 24 @ 0x9000 │ │ │ │ - movteq r0, #25204 @ 0x6274 │ │ │ │ + msreq SPSR_s, #128, 24 @ 0x8000 │ │ │ │ + movteq r0, #25188 @ 0x6264 │ │ │ │ @ instruction: 0x001e7dd4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 7f3128 <__cxa_atexit@plt+0x7e1178> │ │ │ │ + bne 7f3138 <__cxa_atexit@plt+0x7e1188> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #24] @ 7f314c <__cxa_atexit@plt+0x7e119c> │ │ │ │ + ldr r3, [pc, #24] @ 7f315c <__cxa_atexit@plt+0x7e11ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f3144 <__cxa_atexit@plt+0x7e1194> │ │ │ │ - b 7f315c <__cxa_atexit@plt+0x7e11ac> │ │ │ │ + beq 7f3154 <__cxa_atexit@plt+0x7e11a4> │ │ │ │ + b 7f316c <__cxa_atexit@plt+0x7e11bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r0, #25120 @ 0x6220 │ │ │ │ + movteq r0, #25104 @ 0x6210 │ │ │ │ @ instruction: 0x001f7dd4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7f31a8 <__cxa_atexit@plt+0x7e11f8> │ │ │ │ + bne 7f31b8 <__cxa_atexit@plt+0x7e1208> │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7f3210 <__cxa_atexit@plt+0x7e1260> │ │ │ │ - ldr r7, [pc, #172] @ 7f3234 <__cxa_atexit@plt+0x7e1284> │ │ │ │ + bhi 7f3220 <__cxa_atexit@plt+0x7e1270> │ │ │ │ + ldr r7, [pc, #172] @ 7f3244 <__cxa_atexit@plt+0x7e1294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #164] @ 7f3238 <__cxa_atexit@plt+0x7e1288> │ │ │ │ + ldr r2, [pc, #164] @ 7f3248 <__cxa_atexit@plt+0x7e1298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 7f321c <__cxa_atexit@plt+0x7e126c> │ │ │ │ + bhi 7f322c <__cxa_atexit@plt+0x7e127c> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #68] @ 0x44 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ - ldr sl, [pc, #88] @ 7f3228 <__cxa_atexit@plt+0x7e1278> │ │ │ │ + ldr sl, [pc, #88] @ 7f3238 <__cxa_atexit@plt+0x7e1288> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 7f322c <__cxa_atexit@plt+0x7e127c> │ │ │ │ + ldr ip, [pc, #84] @ 7f323c <__cxa_atexit@plt+0x7e128c> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r1, lr} │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7f3230 <__cxa_atexit@plt+0x7e1280> │ │ │ │ + ldr r3, [pc, #60] @ 7f3240 <__cxa_atexit@plt+0x7e1290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe040 │ │ │ │ @ instruction: 0xffffe090 │ │ │ │ - msreq SPSR_s, #112, 20 @ 0x70000 │ │ │ │ - cmneq r5, #80, 10 @ 0x14000000 │ │ │ │ - msreq SPSR_s, #76, 26 @ 0x1300 │ │ │ │ - movteq pc, #23500 @ 0x5bcc @ │ │ │ │ + msreq SPSR_s, #96, 20 @ 0x60000 │ │ │ │ + cmneq r5, #64, 10 @ 0x10000000 │ │ │ │ + msreq SPSR_s, #60, 26 @ 0xf00 │ │ │ │ + movteq pc, #23484 @ 0x5bbc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3278 <__cxa_atexit@plt+0x7e12c8> │ │ │ │ - ldr r3, [pc, #36] @ 7f3280 <__cxa_atexit@plt+0x7e12d0> │ │ │ │ + bcc 7f3288 <__cxa_atexit@plt+0x7e12d8> │ │ │ │ + ldr r3, [pc, #36] @ 7f3290 <__cxa_atexit@plt+0x7e12e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f3284 <__cxa_atexit@plt+0x7e12d4> │ │ │ │ + ldr r7, [pc, #16] @ 7f3294 <__cxa_atexit@plt+0x7e12e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #224, 18 @ 0x380000 │ │ │ │ - cmneq r5, #16, 12 @ 0x1000000 │ │ │ │ - movteq pc, #23436 @ 0x5b8c @ │ │ │ │ + msreq SPSR_s, #208, 18 @ 0x340000 │ │ │ │ + cmneq r5, #0, 12 │ │ │ │ + movteq pc, #23420 @ 0x5b7c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f32f0 <__cxa_atexit@plt+0x7e1340> │ │ │ │ + bcc 7f3300 <__cxa_atexit@plt+0x7e1350> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f32e8 <__cxa_atexit@plt+0x7e1338> │ │ │ │ - ldr r3, [pc, #64] @ 7f32f8 <__cxa_atexit@plt+0x7e1348> │ │ │ │ + bhi 7f32f8 <__cxa_atexit@plt+0x7e1348> │ │ │ │ + ldr r3, [pc, #64] @ 7f3308 <__cxa_atexit@plt+0x7e1358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7f32fc <__cxa_atexit@plt+0x7e134c> │ │ │ │ + ldr r2, [pc, #44] @ 7f330c <__cxa_atexit@plt+0x7e135c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7f3300 <__cxa_atexit@plt+0x7e1350> │ │ │ │ + ldr r7, [pc, #28] @ 7f3310 <__cxa_atexit@plt+0x7e1360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #132, 18 @ 0x210000 │ │ │ │ + msreq SPSR_s, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - msreq SPSR_s, #112, 24 @ 0x7000 │ │ │ │ - movteq pc, #23272 @ 0x5ae8 @ │ │ │ │ + msreq SPSR_s, #96, 24 @ 0x6000 │ │ │ │ + movteq pc, #23256 @ 0x5ad8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3340 <__cxa_atexit@plt+0x7e1390> │ │ │ │ - ldr r3, [pc, #36] @ 7f3348 <__cxa_atexit@plt+0x7e1398> │ │ │ │ + bcc 7f3350 <__cxa_atexit@plt+0x7e13a0> │ │ │ │ + ldr r3, [pc, #36] @ 7f3358 <__cxa_atexit@plt+0x7e13a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f334c <__cxa_atexit@plt+0x7e139c> │ │ │ │ + ldr r7, [pc, #16] @ 7f335c <__cxa_atexit@plt+0x7e13ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #24, 18 @ 0x60000 │ │ │ │ - cmneq r5, #76, 10 @ 0x13000000 │ │ │ │ - movteq pc, #23208 @ 0x5aa8 @ │ │ │ │ + msreq SPSR_s, #8, 18 @ 0x20000 │ │ │ │ + cmneq r5, #60, 10 @ 0xf000000 │ │ │ │ + movteq pc, #23192 @ 0x5a98 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f33b8 <__cxa_atexit@plt+0x7e1408> │ │ │ │ + bcc 7f33c8 <__cxa_atexit@plt+0x7e1418> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f33b0 <__cxa_atexit@plt+0x7e1400> │ │ │ │ - ldr r3, [pc, #64] @ 7f33c0 <__cxa_atexit@plt+0x7e1410> │ │ │ │ + bhi 7f33c0 <__cxa_atexit@plt+0x7e1410> │ │ │ │ + ldr r3, [pc, #64] @ 7f33d0 <__cxa_atexit@plt+0x7e1420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7f33c4 <__cxa_atexit@plt+0x7e1414> │ │ │ │ + ldr r2, [pc, #44] @ 7f33d4 <__cxa_atexit@plt+0x7e1424> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7f33c8 <__cxa_atexit@plt+0x7e1418> │ │ │ │ + ldr r7, [pc, #28] @ 7f33d8 <__cxa_atexit@plt+0x7e1428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #188, 16 @ 0xbc0000 │ │ │ │ + msreq SPSR_s, #172, 16 @ 0xac0000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - msreq SPSR_s, #168, 22 @ 0x2a000 │ │ │ │ - movteq pc, #23128 @ 0x5a58 @ │ │ │ │ + msreq SPSR_s, #152, 22 @ 0x26000 │ │ │ │ + movteq pc, #23112 @ 0x5a48 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f344c <__cxa_atexit@plt+0x7e149c> │ │ │ │ + bcc 7f345c <__cxa_atexit@plt+0x7e14ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3444 <__cxa_atexit@plt+0x7e1494> │ │ │ │ - ldr r3, [pc, #88] @ 7f3454 <__cxa_atexit@plt+0x7e14a4> │ │ │ │ + bhi 7f3454 <__cxa_atexit@plt+0x7e14a4> │ │ │ │ + ldr r3, [pc, #88] @ 7f3464 <__cxa_atexit@plt+0x7e14b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7f3458 <__cxa_atexit@plt+0x7e14a8> │ │ │ │ + ldr r2, [pc, #84] @ 7f3468 <__cxa_atexit@plt+0x7e14b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7f345c <__cxa_atexit@plt+0x7e14ac> │ │ │ │ + ldr r1, [pc, #64] @ 7f346c <__cxa_atexit@plt+0x7e14bc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7f3460 <__cxa_atexit@plt+0x7e14b0> │ │ │ │ + ldr r7, [pc, #32] @ 7f3470 <__cxa_atexit@plt+0x7e14c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - msreq SPSR_s, #56, 16 @ 0x380000 │ │ │ │ + msreq SPSR_s, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - msreq SPSR_s, #76, 18 @ 0x130000 │ │ │ │ + msreq SPSR_s, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3490 <__cxa_atexit@plt+0x7e14e0> │ │ │ │ - ldr r3, [pc, #24] @ 7f3498 <__cxa_atexit@plt+0x7e14e8> │ │ │ │ + bcc 7f34a0 <__cxa_atexit@plt+0x7e14f0> │ │ │ │ + ldr r3, [pc, #24] @ 7f34a8 <__cxa_atexit@plt+0x7e14f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #188, 14 @ 0x2f00000 │ │ │ │ - movteq pc, #22812 @ 0x591c @ │ │ │ │ + msreq SPSR_s, #172, 14 @ 0x2b00000 │ │ │ │ + movteq pc, #22796 @ 0x590c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f34e0 <__cxa_atexit@plt+0x7e1530> │ │ │ │ - ldr r3, [pc, #44] @ 7f34e8 <__cxa_atexit@plt+0x7e1538> │ │ │ │ + bcc 7f34f0 <__cxa_atexit@plt+0x7e1540> │ │ │ │ + ldr r3, [pc, #44] @ 7f34f8 <__cxa_atexit@plt+0x7e1548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 7f34ec <__cxa_atexit@plt+0x7e153c> │ │ │ │ + ldr r7, [pc, #32] @ 7f34fc <__cxa_atexit@plt+0x7e154c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 7f34f0 <__cxa_atexit@plt+0x7e1540> │ │ │ │ + ldr r8, [pc, #28] @ 7f3500 <__cxa_atexit@plt+0x7e1550> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 7f34f4 <__cxa_atexit@plt+0x7e1544> │ │ │ │ + ldr r9, [pc, #24] @ 7f3504 <__cxa_atexit@plt+0x7e1554> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #128, 14 @ 0x2000000 │ │ │ │ - msreq SPSR_s, #200, 16 @ 0xc80000 │ │ │ │ - msreq SPSR_s, #128, 20 @ 0x80000 │ │ │ │ - cmneq r5, #140 @ 0x8c │ │ │ │ - movteq pc, #22740 @ 0x58d4 @ │ │ │ │ + msreq SPSR_s, #112, 14 @ 0x1c00000 │ │ │ │ + msreq SPSR_s, #184, 16 @ 0xb80000 │ │ │ │ + msreq SPSR_s, #112, 20 @ 0x70000 │ │ │ │ + cmneq r5, #124 @ 0x7c │ │ │ │ + movteq pc, #22724 @ 0x58c4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3558 <__cxa_atexit@plt+0x7e15a8> │ │ │ │ + bcc 7f3568 <__cxa_atexit@plt+0x7e15b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3550 <__cxa_atexit@plt+0x7e15a0> │ │ │ │ - ldr r3, [pc, #56] @ 7f3560 <__cxa_atexit@plt+0x7e15b0> │ │ │ │ + bhi 7f3560 <__cxa_atexit@plt+0x7e15b0> │ │ │ │ + ldr r3, [pc, #56] @ 7f3570 <__cxa_atexit@plt+0x7e15c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7f3564 <__cxa_atexit@plt+0x7e15b4> │ │ │ │ + ldr r2, [pc, #52] @ 7f3574 <__cxa_atexit@plt+0x7e15c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 7f3568 <__cxa_atexit@plt+0x7e15b8> │ │ │ │ + ldr r7, [pc, #28] @ 7f3578 <__cxa_atexit@plt+0x7e15c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - msreq SPSR_s, #12, 14 @ 0x300000 │ │ │ │ - cmneq r5, #232, 2 @ 0x3a │ │ │ │ + msreq SPSR_s, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r5, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f35b0 <__cxa_atexit@plt+0x7e1600> │ │ │ │ - ldr r3, [pc, #48] @ 7f35b8 <__cxa_atexit@plt+0x7e1608> │ │ │ │ + bcc 7f35c0 <__cxa_atexit@plt+0x7e1610> │ │ │ │ + ldr r3, [pc, #48] @ 7f35c8 <__cxa_atexit@plt+0x7e1618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7f35bc <__cxa_atexit@plt+0x7e160c> │ │ │ │ + ldr r3, [pc, #40] @ 7f35cc <__cxa_atexit@plt+0x7e161c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7f35c0 <__cxa_atexit@plt+0x7e1610> │ │ │ │ + ldr r3, [pc, #28] @ 7f35d0 <__cxa_atexit@plt+0x7e1620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #180, 12 @ 0xb400000 │ │ │ │ - msreq SPSR_s, #172, 12 @ 0xac00000 │ │ │ │ - msreq SPSR_s, #64, 18 @ 0x100000 │ │ │ │ + msreq SPSR_s, #164, 12 @ 0xa400000 │ │ │ │ + msreq SPSR_s, #156, 12 @ 0x9c00000 │ │ │ │ + msreq SPSR_s, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3608 <__cxa_atexit@plt+0x7e1658> │ │ │ │ - ldr r3, [pc, #48] @ 7f3610 <__cxa_atexit@plt+0x7e1660> │ │ │ │ + bcc 7f3618 <__cxa_atexit@plt+0x7e1668> │ │ │ │ + ldr r3, [pc, #48] @ 7f3620 <__cxa_atexit@plt+0x7e1670> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7f3614 <__cxa_atexit@plt+0x7e1664> │ │ │ │ + ldr r2, [pc, #44] @ 7f3624 <__cxa_atexit@plt+0x7e1674> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f3600 <__cxa_atexit@plt+0x7e1650> │ │ │ │ - b 7f3620 <__cxa_atexit@plt+0x7e1670> │ │ │ │ + beq 7f3610 <__cxa_atexit@plt+0x7e1660> │ │ │ │ + b 7f3630 <__cxa_atexit@plt+0x7e1680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - msreq SPSR_s, #84, 12 @ 0x5400000 │ │ │ │ + msreq SPSR_s, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3648 <__cxa_atexit@plt+0x7e1698> │ │ │ │ - ldr r3, [pc, #28] @ 7f3654 <__cxa_atexit@plt+0x7e16a4> │ │ │ │ + bhi 7f3658 <__cxa_atexit@plt+0x7e16a8> │ │ │ │ + ldr r3, [pc, #28] @ 7f3664 <__cxa_atexit@plt+0x7e16b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #132, 4 @ 0x40000008 │ │ │ │ - movteq lr, #20704 @ 0x50e0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #116, 4 @ 0x40000007 │ │ │ │ + movteq lr, #20688 @ 0x50d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3690 <__cxa_atexit@plt+0x7e16e0> │ │ │ │ - ldr r3, [pc, #32] @ 7f3698 <__cxa_atexit@plt+0x7e16e8> │ │ │ │ + bcc 7f36a0 <__cxa_atexit@plt+0x7e16f0> │ │ │ │ + ldr r3, [pc, #32] @ 7f36a8 <__cxa_atexit@plt+0x7e16f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f369c <__cxa_atexit@plt+0x7e16ec> │ │ │ │ + ldr r7, [pc, #16] @ 7f36ac <__cxa_atexit@plt+0x7e16fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #196, 10 @ 0x31000000 │ │ │ │ - cmneq r5, #24, 10 @ 0x6000000 │ │ │ │ + msreq SPSR_s, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq r5, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b e7a80 <__cxa_atexit@plt+0xd5ad0> │ │ │ │ - movteq lr, #20620 @ 0x508c │ │ │ │ + movteq lr, #20604 @ 0x507c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3744 <__cxa_atexit@plt+0x7e1794> │ │ │ │ + bcc 7f3754 <__cxa_atexit@plt+0x7e17a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f373c <__cxa_atexit@plt+0x7e178c> │ │ │ │ - ldr r3, [pc, #100] @ 7f374c <__cxa_atexit@plt+0x7e179c> │ │ │ │ + bhi 7f374c <__cxa_atexit@plt+0x7e179c> │ │ │ │ + ldr r3, [pc, #100] @ 7f375c <__cxa_atexit@plt+0x7e17ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ 7f3750 <__cxa_atexit@plt+0x7e17a0> │ │ │ │ + ldr lr, [pc, #96] @ 7f3760 <__cxa_atexit@plt+0x7e17b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #92] @ 7f3754 <__cxa_atexit@plt+0x7e17a4> │ │ │ │ + ldr r1, [pc, #92] @ 7f3764 <__cxa_atexit@plt+0x7e17b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #72] @ 7f3758 <__cxa_atexit@plt+0x7e17a8> │ │ │ │ + ldr r0, [pc, #72] @ 7f3768 <__cxa_atexit@plt+0x7e17b8> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 7f375c <__cxa_atexit@plt+0x7e17ac> │ │ │ │ + ldr r7, [pc, #36] @ 7f376c <__cxa_atexit@plt+0x7e17bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - msreq SPSR_s, #68, 10 @ 0x11000000 │ │ │ │ + msreq SPSR_s, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - msreq SPSR_s, #24, 10 @ 0x6000000 │ │ │ │ + msreq SPSR_s, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f378c <__cxa_atexit@plt+0x7e17dc> │ │ │ │ - ldr r3, [pc, #24] @ 7f3794 <__cxa_atexit@plt+0x7e17e4> │ │ │ │ + bcc 7f379c <__cxa_atexit@plt+0x7e17ec> │ │ │ │ + ldr r3, [pc, #24] @ 7f37a4 <__cxa_atexit@plt+0x7e17f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #192, 8 @ 0xc0000000 │ │ │ │ - movteq sp, #24492 @ 0x5fac │ │ │ │ + msreq SPSR_s, #176, 8 @ 0xb0000000 │ │ │ │ + movteq sp, #24476 @ 0x5f9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f381c <__cxa_atexit@plt+0x7e186c> │ │ │ │ + bcc 7f382c <__cxa_atexit@plt+0x7e187c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3814 <__cxa_atexit@plt+0x7e1864> │ │ │ │ - ldr r3, [pc, #92] @ 7f3824 <__cxa_atexit@plt+0x7e1874> │ │ │ │ + bhi 7f3824 <__cxa_atexit@plt+0x7e1874> │ │ │ │ + ldr r3, [pc, #92] @ 7f3834 <__cxa_atexit@plt+0x7e1884> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f3828 <__cxa_atexit@plt+0x7e1878> │ │ │ │ + ldr r2, [pc, #88] @ 7f3838 <__cxa_atexit@plt+0x7e1888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7f382c <__cxa_atexit@plt+0x7e187c> │ │ │ │ + ldr r0, [pc, #64] @ 7f383c <__cxa_atexit@plt+0x7e188c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f3830 <__cxa_atexit@plt+0x7e1880> │ │ │ │ + ldr r7, [pc, #32] @ 7f3840 <__cxa_atexit@plt+0x7e1890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_s, #108, 8 @ 0x6c000000 │ │ │ │ + msreq SPSR_s, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - msreq SPSR_s, #64, 8 @ 0x40000000 │ │ │ │ - movteq pc, #20924 @ 0x51bc @ │ │ │ │ + msreq SPSR_s, #48, 8 @ 0x30000000 │ │ │ │ + movteq pc, #20908 @ 0x51ac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f386c <__cxa_atexit@plt+0x7e18bc> │ │ │ │ - ldr r3, [pc, #32] @ 7f3874 <__cxa_atexit@plt+0x7e18c4> │ │ │ │ + bcc 7f387c <__cxa_atexit@plt+0x7e18cc> │ │ │ │ + ldr r3, [pc, #32] @ 7f3884 <__cxa_atexit@plt+0x7e18d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f3878 <__cxa_atexit@plt+0x7e18c8> │ │ │ │ + ldr r7, [pc, #16] @ 7f3888 <__cxa_atexit@plt+0x7e18d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #232, 6 @ 0xa0000003 │ │ │ │ - msreq SPSR_s, #0, 26 │ │ │ │ - movteq pc, #21740 @ 0x54ec @ │ │ │ │ + msreq SPSR_s, #216, 6 @ 0x60000003 │ │ │ │ + msreq SPSR_s, #240, 24 @ 0xf000 │ │ │ │ + movteq pc, #21724 @ 0x54dc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f38e0 <__cxa_atexit@plt+0x7e1930> │ │ │ │ + bcc 7f38f0 <__cxa_atexit@plt+0x7e1940> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f38d8 <__cxa_atexit@plt+0x7e1928> │ │ │ │ - ldr r3, [pc, #60] @ 7f38e8 <__cxa_atexit@plt+0x7e1938> │ │ │ │ + bhi 7f38e8 <__cxa_atexit@plt+0x7e1938> │ │ │ │ + ldr r3, [pc, #60] @ 7f38f8 <__cxa_atexit@plt+0x7e1948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7f38ec <__cxa_atexit@plt+0x7e193c> │ │ │ │ + ldr r3, [pc, #44] @ 7f38fc <__cxa_atexit@plt+0x7e194c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f38f0 <__cxa_atexit@plt+0x7e1940> │ │ │ │ + ldr r7, [pc, #28] @ 7f3900 <__cxa_atexit@plt+0x7e1950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #144, 6 @ 0x40000002 │ │ │ │ + msreq SPSR_s, #128, 6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - msreq SPSR_s, #128, 12 @ 0x8000000 │ │ │ │ - movteq pc, #21636 @ 0x5484 @ │ │ │ │ + msreq SPSR_s, #112, 12 @ 0x7000000 │ │ │ │ + movteq pc, #21620 @ 0x5474 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f395c <__cxa_atexit@plt+0x7e19ac> │ │ │ │ + bcc 7f396c <__cxa_atexit@plt+0x7e19bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3954 <__cxa_atexit@plt+0x7e19a4> │ │ │ │ - ldr r3, [pc, #64] @ 7f3964 <__cxa_atexit@plt+0x7e19b4> │ │ │ │ + bhi 7f3964 <__cxa_atexit@plt+0x7e19b4> │ │ │ │ + ldr r3, [pc, #64] @ 7f3974 <__cxa_atexit@plt+0x7e19c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f3968 <__cxa_atexit@plt+0x7e19b8> │ │ │ │ + ldr r3, [pc, #44] @ 7f3978 <__cxa_atexit@plt+0x7e19c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f396c <__cxa_atexit@plt+0x7e19bc> │ │ │ │ + ldr r7, [pc, #28] @ 7f397c <__cxa_atexit@plt+0x7e19cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #24, 6 @ 0x60000000 │ │ │ │ + msreq SPSR_s, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - msreq SPSR_s, #60, 8 @ 0x3c000000 │ │ │ │ - movteq lr, #20992 @ 0x5200 │ │ │ │ + msreq SPSR_s, #44, 8 @ 0x2c000000 │ │ │ │ + movteq lr, #20976 @ 0x51f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f39a8 <__cxa_atexit@plt+0x7e19f8> │ │ │ │ - ldr r3, [pc, #32] @ 7f39b0 <__cxa_atexit@plt+0x7e1a00> │ │ │ │ + bcc 7f39b8 <__cxa_atexit@plt+0x7e1a08> │ │ │ │ + ldr r3, [pc, #32] @ 7f39c0 <__cxa_atexit@plt+0x7e1a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f39b4 <__cxa_atexit@plt+0x7e1a04> │ │ │ │ + ldr r7, [pc, #16] @ 7f39c4 <__cxa_atexit@plt+0x7e1a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #172, 4 @ 0xc000000a │ │ │ │ - msreq SPSR_s, #176, 10 @ 0x2c000000 │ │ │ │ - movteq pc, #21456 @ 0x53d0 @ │ │ │ │ + msreq SPSR_s, #156, 4 @ 0xc0000009 │ │ │ │ + msreq SPSR_s, #160, 10 @ 0x28000000 │ │ │ │ + movteq pc, #21440 @ 0x53c0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3a3c <__cxa_atexit@plt+0x7e1a8c> │ │ │ │ + bcc 7f3a4c <__cxa_atexit@plt+0x7e1a9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3a34 <__cxa_atexit@plt+0x7e1a84> │ │ │ │ - ldr r3, [pc, #92] @ 7f3a44 <__cxa_atexit@plt+0x7e1a94> │ │ │ │ + bhi 7f3a44 <__cxa_atexit@plt+0x7e1a94> │ │ │ │ + ldr r3, [pc, #92] @ 7f3a54 <__cxa_atexit@plt+0x7e1aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f3a48 <__cxa_atexit@plt+0x7e1a98> │ │ │ │ + ldr r2, [pc, #88] @ 7f3a58 <__cxa_atexit@plt+0x7e1aa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7f3a4c <__cxa_atexit@plt+0x7e1a9c> │ │ │ │ + ldr r0, [pc, #64] @ 7f3a5c <__cxa_atexit@plt+0x7e1aac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f3a50 <__cxa_atexit@plt+0x7e1aa0> │ │ │ │ + ldr r7, [pc, #32] @ 7f3a60 <__cxa_atexit@plt+0x7e1ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_s, #76, 4 @ 0xc0000004 │ │ │ │ + msreq SPSR_s, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - msreq SPSR_s, #92, 6 @ 0x70000001 │ │ │ │ - movteq lr, #20764 @ 0x511c │ │ │ │ + msreq SPSR_s, #76, 6 @ 0x30000001 │ │ │ │ + movteq lr, #20748 @ 0x510c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3a8c <__cxa_atexit@plt+0x7e1adc> │ │ │ │ - ldr r3, [pc, #32] @ 7f3a94 <__cxa_atexit@plt+0x7e1ae4> │ │ │ │ + bcc 7f3a9c <__cxa_atexit@plt+0x7e1aec> │ │ │ │ + ldr r3, [pc, #32] @ 7f3aa4 <__cxa_atexit@plt+0x7e1af4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f3a98 <__cxa_atexit@plt+0x7e1ae8> │ │ │ │ + ldr r7, [pc, #16] @ 7f3aa8 <__cxa_atexit@plt+0x7e1af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #200, 2 @ 0x32 │ │ │ │ - msreq SPSR_s, #204, 8 @ 0xcc000000 │ │ │ │ - movteq pc, #21228 @ 0x52ec @ │ │ │ │ + msreq SPSR_s, #184, 2 @ 0x2e │ │ │ │ + msreq SPSR_s, #188, 8 @ 0xbc000000 │ │ │ │ + movteq pc, #21212 @ 0x52dc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3b28 <__cxa_atexit@plt+0x7e1b78> │ │ │ │ + bcc 7f3b38 <__cxa_atexit@plt+0x7e1b88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3b20 <__cxa_atexit@plt+0x7e1b70> │ │ │ │ - ldr lr, [pc, #100] @ 7f3b30 <__cxa_atexit@plt+0x7e1b80> │ │ │ │ + bhi 7f3b30 <__cxa_atexit@plt+0x7e1b80> │ │ │ │ + ldr lr, [pc, #100] @ 7f3b40 <__cxa_atexit@plt+0x7e1b90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7f3b34 <__cxa_atexit@plt+0x7e1b84> │ │ │ │ + ldr r2, [pc, #96] @ 7f3b44 <__cxa_atexit@plt+0x7e1b94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7f3b38 <__cxa_atexit@plt+0x7e1b88> │ │ │ │ + ldr r3, [pc, #68] @ 7f3b48 <__cxa_atexit@plt+0x7e1b98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7f3b3c <__cxa_atexit@plt+0x7e1b8c> │ │ │ │ + ldr r7, [pc, #32] @ 7f3b4c <__cxa_atexit@plt+0x7e1b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_s, #104, 2 │ │ │ │ + msreq SPSR_s, #88, 2 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - msreq SPSR_s, #112, 4 │ │ │ │ - movteq pc, #21080 @ 0x5258 @ │ │ │ │ + msreq SPSR_s, #96, 4 │ │ │ │ + movteq pc, #21064 @ 0x5248 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3bc0 <__cxa_atexit@plt+0x7e1c10> │ │ │ │ + bcc 7f3bd0 <__cxa_atexit@plt+0x7e1c20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3bb8 <__cxa_atexit@plt+0x7e1c08> │ │ │ │ - ldr r3, [pc, #88] @ 7f3bc8 <__cxa_atexit@plt+0x7e1c18> │ │ │ │ + bhi 7f3bc8 <__cxa_atexit@plt+0x7e1c18> │ │ │ │ + ldr r3, [pc, #88] @ 7f3bd8 <__cxa_atexit@plt+0x7e1c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r7, [pc, #56] @ 7f3bcc <__cxa_atexit@plt+0x7e1c1c> │ │ │ │ + ldr r7, [pc, #56] @ 7f3bdc <__cxa_atexit@plt+0x7e1c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 7f3bd0 <__cxa_atexit@plt+0x7e1c20> │ │ │ │ + ldr r7, [pc, #28] @ 7f3be0 <__cxa_atexit@plt+0x7e1c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #204 @ 0xcc │ │ │ │ + msreq SPSR_s, #188 @ 0xbc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - msreq SPSR_s, #20, 2 │ │ │ │ - movteq pc, #20948 @ 0x51d4 @ │ │ │ │ + msreq SPSR_s, #4, 2 │ │ │ │ + movteq pc, #20932 @ 0x51c4 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3c78 <__cxa_atexit@plt+0x7e1cc8> │ │ │ │ + bcc 7f3c88 <__cxa_atexit@plt+0x7e1cd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3c70 <__cxa_atexit@plt+0x7e1cc0> │ │ │ │ - ldr r3, [pc, #124] @ 7f3c80 <__cxa_atexit@plt+0x7e1cd0> │ │ │ │ + bhi 7f3c80 <__cxa_atexit@plt+0x7e1cd0> │ │ │ │ + ldr r3, [pc, #124] @ 7f3c90 <__cxa_atexit@plt+0x7e1ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #84] @ 7f3c84 <__cxa_atexit@plt+0x7e1cd4> │ │ │ │ + ldr r9, [pc, #84] @ 7f3c94 <__cxa_atexit@plt+0x7e1ce4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 7f3c88 <__cxa_atexit@plt+0x7e1cd8> │ │ │ │ + ldr sl, [pc, #80] @ 7f3c98 <__cxa_atexit@plt+0x7e1ce8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 7f3c8c <__cxa_atexit@plt+0x7e1cdc> │ │ │ │ + ldr r7, [pc, #32] @ 7f3c9c <__cxa_atexit@plt+0x7e1cec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #56 @ 0x38 │ │ │ │ + msreq SPSR_s, #40 @ 0x28 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - cmneq r4, #228, 30 @ 0x390 │ │ │ │ - movteq pc, #20808 @ 0x5148 @ │ │ │ │ + cmneq r4, #212, 30 @ 0x350 │ │ │ │ + movteq pc, #20792 @ 0x5138 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3d54 <__cxa_atexit@plt+0x7e1da4> │ │ │ │ + bcc 7f3d64 <__cxa_atexit@plt+0x7e1db4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3d4c <__cxa_atexit@plt+0x7e1d9c> │ │ │ │ + bhi 7f3d5c <__cxa_atexit@plt+0x7e1dac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ - ldr ip, [pc, #120] @ 7f3d5c <__cxa_atexit@plt+0x7e1dac> │ │ │ │ + ldr ip, [pc, #120] @ 7f3d6c <__cxa_atexit@plt+0x7e1dbc> │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, r6 │ │ │ │ str ip, [lr, #-56]! @ 0xffffffc8 │ │ │ │ - ldr ip, [pc, #108] @ 7f3d60 <__cxa_atexit@plt+0x7e1db0> │ │ │ │ + ldr ip, [pc, #108] @ 7f3d70 <__cxa_atexit@plt+0x7e1dc0> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ stmdb r6, {r0, fp} │ │ │ │ str r9, [r6] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ - ldr r2, [pc, #72] @ 7f3d64 <__cxa_atexit@plt+0x7e1db4> │ │ │ │ + ldr r2, [pc, #72] @ 7f3d74 <__cxa_atexit@plt+0x7e1dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #48] @ 7f3d68 <__cxa_atexit@plt+0x7e1db8> │ │ │ │ + ldr r1, [pc, #48] @ 7f3d78 <__cxa_atexit@plt+0x7e1dc8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - cmneq r4, #72, 30 @ 0x120 │ │ │ │ + cmneq r4, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - movteq pc, #22020 @ 0x5604 @ │ │ │ │ + movteq pc, #22004 @ 0x55f4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3dac <__cxa_atexit@plt+0x7e1dfc> │ │ │ │ - ldr r3, [pc, #40] @ 7f3db4 <__cxa_atexit@plt+0x7e1e04> │ │ │ │ + bcc 7f3dbc <__cxa_atexit@plt+0x7e1e0c> │ │ │ │ + ldr r3, [pc, #40] @ 7f3dc4 <__cxa_atexit@plt+0x7e1e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 7f3db8 <__cxa_atexit@plt+0x7e1e08> │ │ │ │ + ldr r3, [pc, #28] @ 7f3dc8 <__cxa_atexit@plt+0x7e1e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 7f2cd4 <__cxa_atexit@plt+0x7e0d24> │ │ │ │ + b 7f2ce4 <__cxa_atexit@plt+0x7e0d34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #176, 28 @ 0xb00 │ │ │ │ - msreq SPSR_s, #72, 2 │ │ │ │ - movteq pc, #21980 @ 0x55dc @ │ │ │ │ + cmneq r4, #160, 28 @ 0xa00 │ │ │ │ + msreq SPSR_s, #56, 2 │ │ │ │ + movteq pc, #21964 @ 0x55cc @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3e74 <__cxa_atexit@plt+0x7e1ec4> │ │ │ │ + bcc 7f3e84 <__cxa_atexit@plt+0x7e1ed4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3e6c <__cxa_atexit@plt+0x7e1ebc> │ │ │ │ - ldr r2, [pc, #144] @ 7f3e7c <__cxa_atexit@plt+0x7e1ecc> │ │ │ │ + bhi 7f3e7c <__cxa_atexit@plt+0x7e1ecc> │ │ │ │ + ldr r2, [pc, #144] @ 7f3e8c <__cxa_atexit@plt+0x7e1edc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r9, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r0, [r7, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr lr, [pc, #96] @ 7f3e80 <__cxa_atexit@plt+0x7e1ed0> │ │ │ │ + ldr lr, [pc, #96] @ 7f3e90 <__cxa_atexit@plt+0x7e1ee0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 7f3e84 <__cxa_atexit@plt+0x7e1ed4> │ │ │ │ + ldr r0, [pc, #92] @ 7f3e94 <__cxa_atexit@plt+0x7e1ee4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 7f3e88 <__cxa_atexit@plt+0x7e1ed8> │ │ │ │ + ldr r3, [pc, #56] @ 7f3e98 <__cxa_atexit@plt+0x7e1ee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 28 @ 0x500 │ │ │ │ + cmneq r4, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq r4, #20, 28 @ 0x140 │ │ │ │ - movteq lr, #24080 @ 0x5e10 │ │ │ │ + cmneq r4, #4, 28 @ 0x40 │ │ │ │ + movteq lr, #24064 @ 0x5e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3ec8 <__cxa_atexit@plt+0x7e1f18> │ │ │ │ - ldr r3, [pc, #36] @ 7f3ed0 <__cxa_atexit@plt+0x7e1f20> │ │ │ │ + bcc 7f3ed8 <__cxa_atexit@plt+0x7e1f28> │ │ │ │ + ldr r3, [pc, #36] @ 7f3ee0 <__cxa_atexit@plt+0x7e1f30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f3ed4 <__cxa_atexit@plt+0x7e1f24> │ │ │ │ + ldr r7, [pc, #16] @ 7f3ee4 <__cxa_atexit@plt+0x7e1f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #144, 26 @ 0x2400 │ │ │ │ - cmneq r5, #12, 6 @ 0x30000000 │ │ │ │ - movteq sp, #23704 @ 0x5c98 │ │ │ │ + cmneq r4, #128, 26 @ 0x2000 │ │ │ │ + cmneq r5, #252, 4 @ 0xc000000f │ │ │ │ + movteq sp, #23688 @ 0x5c88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3f10 <__cxa_atexit@plt+0x7e1f60> │ │ │ │ - ldr r3, [pc, #32] @ 7f3f18 <__cxa_atexit@plt+0x7e1f68> │ │ │ │ + bcc 7f3f20 <__cxa_atexit@plt+0x7e1f70> │ │ │ │ + ldr r3, [pc, #32] @ 7f3f28 <__cxa_atexit@plt+0x7e1f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f3f1c <__cxa_atexit@plt+0x7e1f6c> │ │ │ │ + ldr r7, [pc, #16] @ 7f3f2c <__cxa_atexit@plt+0x7e1f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #68, 26 @ 0x1100 │ │ │ │ - msreq SPSR_s, #72 @ 0x48 │ │ │ │ - movteq lr, #24116 @ 0x5e34 │ │ │ │ + cmneq r4, #52, 26 @ 0xd00 │ │ │ │ + msreq SPSR_s, #56 @ 0x38 │ │ │ │ + movteq lr, #24100 @ 0x5e24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f3fa4 <__cxa_atexit@plt+0x7e1ff4> │ │ │ │ + bcc 7f3fb4 <__cxa_atexit@plt+0x7e2004> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f3f9c <__cxa_atexit@plt+0x7e1fec> │ │ │ │ - ldr r3, [pc, #92] @ 7f3fac <__cxa_atexit@plt+0x7e1ffc> │ │ │ │ + bhi 7f3fac <__cxa_atexit@plt+0x7e1ffc> │ │ │ │ + ldr r3, [pc, #92] @ 7f3fbc <__cxa_atexit@plt+0x7e200c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f3fb0 <__cxa_atexit@plt+0x7e2000> │ │ │ │ + ldr r2, [pc, #88] @ 7f3fc0 <__cxa_atexit@plt+0x7e2010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7f3fb4 <__cxa_atexit@plt+0x7e2004> │ │ │ │ + ldr r0, [pc, #64] @ 7f3fc4 <__cxa_atexit@plt+0x7e2014> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f3fb8 <__cxa_atexit@plt+0x7e2008> │ │ │ │ + ldr r7, [pc, #32] @ 7f3fc8 <__cxa_atexit@plt+0x7e2018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #228, 24 @ 0xe400 │ │ │ │ + cmneq r4, #212, 24 @ 0xd400 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r4, #244, 26 @ 0x3d00 │ │ │ │ - movteq lr, #23960 @ 0x5d98 │ │ │ │ + cmneq r4, #228, 26 @ 0x3900 │ │ │ │ + movteq lr, #23944 @ 0x5d88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f403c <__cxa_atexit@plt+0x7e208c> │ │ │ │ + bcc 7f404c <__cxa_atexit@plt+0x7e209c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4034 <__cxa_atexit@plt+0x7e2084> │ │ │ │ - ldr r3, [pc, #88] @ 7f4044 <__cxa_atexit@plt+0x7e2094> │ │ │ │ + bhi 7f4044 <__cxa_atexit@plt+0x7e2094> │ │ │ │ + ldr r3, [pc, #88] @ 7f4054 <__cxa_atexit@plt+0x7e20a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7f4048 <__cxa_atexit@plt+0x7e2098> │ │ │ │ + ldr r2, [pc, #84] @ 7f4058 <__cxa_atexit@plt+0x7e20a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #60] @ 7f404c <__cxa_atexit@plt+0x7e209c> │ │ │ │ + ldr r7, [pc, #60] @ 7f405c <__cxa_atexit@plt+0x7e20ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 7f4050 <__cxa_atexit@plt+0x7e20a0> │ │ │ │ + ldr r7, [pc, #32] @ 7f4060 <__cxa_atexit@plt+0x7e20b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r4, #72, 24 @ 0x4800 │ │ │ │ + cmneq r4, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r4, #92, 26 @ 0x1700 │ │ │ │ + cmneq r4, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f4084 <__cxa_atexit@plt+0x7e20d4> │ │ │ │ + bne 7f4094 <__cxa_atexit@plt+0x7e20e4> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f40b4 <__cxa_atexit@plt+0x7e2104> │ │ │ │ - ldr r7, [pc, #72] @ 7f40c8 <__cxa_atexit@plt+0x7e2118> │ │ │ │ + bhi 7f40c4 <__cxa_atexit@plt+0x7e2114> │ │ │ │ + ldr r7, [pc, #72] @ 7f40d8 <__cxa_atexit@plt+0x7e2128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7f4094 <__cxa_atexit@plt+0x7e20e4> │ │ │ │ + b 7f40a4 <__cxa_atexit@plt+0x7e20f4> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f40b4 <__cxa_atexit@plt+0x7e2104> │ │ │ │ - ldr r7, [pc, #44] @ 7f40c0 <__cxa_atexit@plt+0x7e2110> │ │ │ │ + bhi 7f40c4 <__cxa_atexit@plt+0x7e2114> │ │ │ │ + ldr r7, [pc, #44] @ 7f40d0 <__cxa_atexit@plt+0x7e2120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r3, [pc, #36] @ 7f40c4 <__cxa_atexit@plt+0x7e2114> │ │ │ │ + ldr r3, [pc, #36] @ 7f40d4 <__cxa_atexit@plt+0x7e2124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r5, #116, 12 @ 0x7400000 │ │ │ │ - cmneq r4, #64, 28 @ 0x400 │ │ │ │ - cmneq r5, #140, 12 @ 0x8c00000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r5, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r4, #48, 28 @ 0x300 │ │ │ │ + cmneq r5, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f40f8 <__cxa_atexit@plt+0x7e2148> │ │ │ │ - ldr r3, [pc, #24] @ 7f4100 <__cxa_atexit@plt+0x7e2150> │ │ │ │ + bcc 7f4108 <__cxa_atexit@plt+0x7e2158> │ │ │ │ + ldr r3, [pc, #24] @ 7f4110 <__cxa_atexit@plt+0x7e2160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #84, 22 @ 0x15000 │ │ │ │ - movteq pc, #21172 @ 0x52b4 @ │ │ │ │ + cmneq r4, #68, 22 @ 0x11000 │ │ │ │ + movteq pc, #21156 @ 0x52a4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f43f8 <__cxa_atexit@plt+0x7e2448> │ │ │ │ + bcc 7f4408 <__cxa_atexit@plt+0x7e2458> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #236 @ 0xec │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f43f0 <__cxa_atexit@plt+0x7e2440> │ │ │ │ + bhi 7f4400 <__cxa_atexit@plt+0x7e2450> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [r7, #15] │ │ │ │ @@ -2066581,27 +2066585,27 @@ │ │ │ │ ldr r2, [r7, #19] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ sub fp, r6, #183 @ 0xb7 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #484] @ 7f4400 <__cxa_atexit@plt+0x7e2450> │ │ │ │ + ldr r4, [pc, #484] @ 7f4410 <__cxa_atexit@plt+0x7e2460> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r4, [pc, #472] @ 7f4404 <__cxa_atexit@plt+0x7e2454> │ │ │ │ + ldr r4, [pc, #472] @ 7f4414 <__cxa_atexit@plt+0x7e2464> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-184] @ 0xffffff48 │ │ │ │ - ldr fp, [pc, #464] @ 7f4408 <__cxa_atexit@plt+0x7e2458> │ │ │ │ + ldr fp, [pc, #464] @ 7f4418 <__cxa_atexit@plt+0x7e2468> │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r6 │ │ │ │ str fp, [r4, #-84]! @ 0xffffffac │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr fp, [pc, #448] @ 7f440c <__cxa_atexit@plt+0x7e245c> │ │ │ │ + ldr fp, [pc, #448] @ 7f441c <__cxa_atexit@plt+0x7e246c> │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r6 │ │ │ │ str fp, [r4, #-124]! @ 0xffffff84 │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-12] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -2066633,23 +2066637,23 @@ │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r4, [r6, #-172] @ 0xffffff54 │ │ │ │ str ip, [r6, #-176] @ 0xffffff50 │ │ │ │ str r9, [r6, #-180] @ 0xffffff4c │ │ │ │ str r7, [r6, #-192] @ 0xffffff40 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r6, #-136] @ 0xffffff78 │ │ │ │ - ldr r4, [pc, #292] @ 7f4410 <__cxa_atexit@plt+0x7e2460> │ │ │ │ + ldr r4, [pc, #292] @ 7f4420 <__cxa_atexit@plt+0x7e2470> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-200]! @ 0xffffff38 │ │ │ │ - ldr r4, [pc, #280] @ 7f4414 <__cxa_atexit@plt+0x7e2464> │ │ │ │ + ldr r4, [pc, #280] @ 7f4424 <__cxa_atexit@plt+0x7e2474> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r6 │ │ │ │ str r4, [r8, #-232]! @ 0xffffff18 │ │ │ │ - ldr r4, [pc, #268] @ 7f4418 <__cxa_atexit@plt+0x7e2468> │ │ │ │ + ldr r4, [pc, #268] @ 7f4428 <__cxa_atexit@plt+0x7e2478> │ │ │ │ add r4, pc, r4 │ │ │ │ str r8, [r6, #-188] @ 0xffffff44 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ ldr fp, [sp, #32] │ │ │ │ str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-116] @ 0xffffff8c │ │ │ │ @@ -2066695,103 +2066699,103 @@ │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ str r7, [r5, #24] │ │ │ │ str fp, [r5, #28] │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ str r7, [r5, #32] │ │ │ │ - ldr r7, [pc, #56] @ 7f441c <__cxa_atexit@plt+0x7e246c> │ │ │ │ + ldr r7, [pc, #56] @ 7f442c <__cxa_atexit@plt+0x7e247c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #236 @ 0xec │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeab4 │ │ │ │ @ instruction: 0xffffc780 │ │ │ │ @ instruction: 0xffffcbdc │ │ │ │ @ instruction: 0xffffcb10 │ │ │ │ @ instruction: 0xffffa384 │ │ │ │ @ instruction: 0xffffa1a8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - msreq SPSR_s, #132, 2 @ 0x21 │ │ │ │ - movteq lr, #24456 @ 0x5f88 │ │ │ │ + msreq SPSR_s, #116, 2 │ │ │ │ + movteq lr, #24440 @ 0x5f78 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f44a0 <__cxa_atexit@plt+0x7e24f0> │ │ │ │ + bne 7f44b0 <__cxa_atexit@plt+0x7e2500> │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f44e4 <__cxa_atexit@plt+0x7e2534> │ │ │ │ + bhi 7f44f4 <__cxa_atexit@plt+0x7e2544> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #164] @ 7f4508 <__cxa_atexit@plt+0x7e2558> │ │ │ │ + ldr r0, [pc, #164] @ 7f4518 <__cxa_atexit@plt+0x7e2568> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #160] @ 7f450c <__cxa_atexit@plt+0x7e255c> │ │ │ │ + ldr lr, [pc, #160] @ 7f451c <__cxa_atexit@plt+0x7e256c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, #116] @ 7f4510 <__cxa_atexit@plt+0x7e2560> │ │ │ │ + ldr r7, [pc, #116] @ 7f4520 <__cxa_atexit@plt+0x7e2570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f44f0 <__cxa_atexit@plt+0x7e2540> │ │ │ │ + bhi 7f4500 <__cxa_atexit@plt+0x7e2550> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #64] @ 7f44fc <__cxa_atexit@plt+0x7e254c> │ │ │ │ + ldr r2, [pc, #64] @ 7f450c <__cxa_atexit@plt+0x7e255c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 7f4500 <__cxa_atexit@plt+0x7e2550> │ │ │ │ + ldr r1, [pc, #60] @ 7f4510 <__cxa_atexit@plt+0x7e2560> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 7f4504 <__cxa_atexit@plt+0x7e2554> │ │ │ │ + ldr r7, [pc, #36] @ 7f4514 <__cxa_atexit@plt+0x7e2564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ - cmneq r4, #112, 20 @ 0x70000 │ │ │ │ + cmneq r4, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - cmneq r4, #4, 22 @ 0x1000 │ │ │ │ - movteq lr, #24196 @ 0x5e84 │ │ │ │ + cmneq r4, #244, 20 @ 0xf4000 │ │ │ │ + movteq lr, #24180 @ 0x5e74 │ │ │ │ andeq fp, r9, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f45a0 <__cxa_atexit@plt+0x7e25f0> │ │ │ │ + bne 7f45b0 <__cxa_atexit@plt+0x7e2600> │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f45f0 <__cxa_atexit@plt+0x7e2640> │ │ │ │ + bhi 7f4600 <__cxa_atexit@plt+0x7e2650> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr ip, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ @@ -2066799,156 +2066803,156 @@ │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ stmdb r6, {r8, r9, lr} │ │ │ │ - ldr r3, [pc, #148] @ 7f4618 <__cxa_atexit@plt+0x7e2668> │ │ │ │ + ldr r3, [pc, #148] @ 7f4628 <__cxa_atexit@plt+0x7e2678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #136] @ 7f461c <__cxa_atexit@plt+0x7e266c> │ │ │ │ + ldr r2, [pc, #136] @ 7f462c <__cxa_atexit@plt+0x7e267c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f45fc <__cxa_atexit@plt+0x7e264c> │ │ │ │ - ldr r7, [pc, #84] @ 7f4608 <__cxa_atexit@plt+0x7e2658> │ │ │ │ + bhi 7f460c <__cxa_atexit@plt+0x7e265c> │ │ │ │ + ldr r7, [pc, #84] @ 7f4618 <__cxa_atexit@plt+0x7e2668> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ - ldr r3, [pc, #76] @ 7f460c <__cxa_atexit@plt+0x7e265c> │ │ │ │ + ldr r3, [pc, #76] @ 7f461c <__cxa_atexit@plt+0x7e266c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #68] @ 7f4610 <__cxa_atexit@plt+0x7e2660> │ │ │ │ + ldr r2, [pc, #68] @ 7f4620 <__cxa_atexit@plt+0x7e2670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #40] @ 7f4614 <__cxa_atexit@plt+0x7e2664> │ │ │ │ + ldr r7, [pc, #40] @ 7f4624 <__cxa_atexit@plt+0x7e2674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffeeb4 │ │ │ │ - cmneq r5, #80, 2 │ │ │ │ - cmneq r4, #20, 18 @ 0x50000 │ │ │ │ - cmneq r4, #100, 12 @ 0x6400000 │ │ │ │ - cmneq r4, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r5, #64, 2 │ │ │ │ + cmneq r4, #4, 18 @ 0x10000 │ │ │ │ + cmneq r4, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r4, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ - movteq lr, #22296 @ 0x5718 │ │ │ │ + movteq lr, #22280 @ 0x5708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f469c <__cxa_atexit@plt+0x7e26ec> │ │ │ │ + bcc 7f46ac <__cxa_atexit@plt+0x7e26fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4694 <__cxa_atexit@plt+0x7e26e4> │ │ │ │ - ldr r3, [pc, #84] @ 7f46a4 <__cxa_atexit@plt+0x7e26f4> │ │ │ │ + bhi 7f46a4 <__cxa_atexit@plt+0x7e26f4> │ │ │ │ + ldr r3, [pc, #84] @ 7f46b4 <__cxa_atexit@plt+0x7e2704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 7f46a8 <__cxa_atexit@plt+0x7e26f8> │ │ │ │ + ldr r3, [pc, #72] @ 7f46b8 <__cxa_atexit@plt+0x7e2708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 7f46ac <__cxa_atexit@plt+0x7e26fc> │ │ │ │ + ldr r7, [pc, #60] @ 7f46bc <__cxa_atexit@plt+0x7e270c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #52] @ 7f46b0 <__cxa_atexit@plt+0x7e2700> │ │ │ │ + ldr r2, [pc, #52] @ 7f46c0 <__cxa_atexit@plt+0x7e2710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 7f46b4 <__cxa_atexit@plt+0x7e2704> │ │ │ │ + ldr r7, [pc, #36] @ 7f46c4 <__cxa_atexit@plt+0x7e2714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 10 @ 0x3b000000 │ │ │ │ - cmneq r4, #80, 12 @ 0x5000000 │ │ │ │ - cmneq r4, #168, 22 @ 0x2a000 │ │ │ │ - cmneq r4, #56, 12 @ 0x3800000 │ │ │ │ - cmneq r5, #24, 30 @ 0x60 │ │ │ │ + cmneq r4, #220, 10 @ 0x37000000 │ │ │ │ + cmneq r4, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r4, #152, 22 @ 0x26000 │ │ │ │ + cmneq r4, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r5, #8, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f46e4 <__cxa_atexit@plt+0x7e2734> │ │ │ │ - ldr r3, [pc, #24] @ 7f46ec <__cxa_atexit@plt+0x7e273c> │ │ │ │ + bcc 7f46f4 <__cxa_atexit@plt+0x7e2744> │ │ │ │ + ldr r3, [pc, #24] @ 7f46fc <__cxa_atexit@plt+0x7e274c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #104, 10 @ 0x1a000000 │ │ │ │ - movteq lr, #22100 @ 0x5654 │ │ │ │ + cmneq r4, #88, 10 @ 0x16000000 │ │ │ │ + movteq lr, #22084 @ 0x5644 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f476c <__cxa_atexit@plt+0x7e27bc> │ │ │ │ + bcc 7f477c <__cxa_atexit@plt+0x7e27cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4764 <__cxa_atexit@plt+0x7e27b4> │ │ │ │ - ldr r3, [pc, #84] @ 7f4774 <__cxa_atexit@plt+0x7e27c4> │ │ │ │ + bhi 7f4774 <__cxa_atexit@plt+0x7e27c4> │ │ │ │ + ldr r3, [pc, #84] @ 7f4784 <__cxa_atexit@plt+0x7e27d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f4778 <__cxa_atexit@plt+0x7e27c8> │ │ │ │ + ldr r2, [pc, #80] @ 7f4788 <__cxa_atexit@plt+0x7e27d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f477c <__cxa_atexit@plt+0x7e27cc> │ │ │ │ + ldr r1, [pc, #60] @ 7f478c <__cxa_atexit@plt+0x7e27dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f4780 <__cxa_atexit@plt+0x7e27d0> │ │ │ │ + ldr r7, [pc, #32] @ 7f4790 <__cxa_atexit@plt+0x7e27e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #20, 10 @ 0x5000000 │ │ │ │ + cmneq r4, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r4, #240, 8 @ 0xf0000000 │ │ │ │ - movteq lr, #23632 @ 0x5c50 │ │ │ │ + cmneq r4, #224, 8 @ 0xe0000000 │ │ │ │ + movteq lr, #23616 @ 0x5c40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 7f4988 <__cxa_atexit@plt+0x7e29d8> │ │ │ │ + bcc 7f4998 <__cxa_atexit@plt+0x7e29e8> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 7f4980 <__cxa_atexit@plt+0x7e29d0> │ │ │ │ + bhi 7f4990 <__cxa_atexit@plt+0x7e29e0> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2066991,15 +2066995,15 @@ │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ add r5, r7, #95 @ 0x5f │ │ │ │ ldm r5, {r0, r1, r2, r3, r4, r5} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r7, #119] @ 0x77 │ │ │ │ - ldr sl, [pc, #272] @ 7f4994 <__cxa_atexit@plt+0x7e29e4> │ │ │ │ + ldr sl, [pc, #272] @ 7f49a4 <__cxa_atexit@plt+0x7e29f4> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-140] @ 0xffffff74 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r5, r8} │ │ │ │ ldr r5, [sp, #20] │ │ │ │ str r5, [r6, #-76] @ 0xffffffb4 │ │ │ │ @@ -2067031,15 +2067035,15 @@ │ │ │ │ str r5, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [r6, #-116] @ 0xffffff8c │ │ │ │ - ldr r5, [pc, #116] @ 7f4998 <__cxa_atexit@plt+0x7e29e8> │ │ │ │ + ldr r5, [pc, #116] @ 7f49a8 <__cxa_atexit@plt+0x7e29f8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r4, [r6, #-4] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -2067047,132 +2067051,132 @@ │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [r6, #-128] @ 0xffffff80 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-12]! │ │ │ │ - ldr r5, [pc, #56] @ 7f499c <__cxa_atexit@plt+0x7e29ec> │ │ │ │ + ldr r5, [pc, #56] @ 7f49ac <__cxa_atexit@plt+0x7e29fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #-12]! │ │ │ │ sub r5, r6, #139 @ 0x8b │ │ │ │ stmib r9, {r4, r5} │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ mov r5, r9 │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #144 @ 0x90 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmneq r4, #0, 6 │ │ │ │ - movteq lr, #21400 @ 0x5398 │ │ │ │ + cmneq r4, #240, 4 │ │ │ │ + movteq lr, #21384 @ 0x5388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4a1c <__cxa_atexit@plt+0x7e2a6c> │ │ │ │ + bcc 7f4a2c <__cxa_atexit@plt+0x7e2a7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4a14 <__cxa_atexit@plt+0x7e2a64> │ │ │ │ - ldr r3, [pc, #84] @ 7f4a24 <__cxa_atexit@plt+0x7e2a74> │ │ │ │ + bhi 7f4a24 <__cxa_atexit@plt+0x7e2a74> │ │ │ │ + ldr r3, [pc, #84] @ 7f4a34 <__cxa_atexit@plt+0x7e2a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 7f4a28 <__cxa_atexit@plt+0x7e2a78> │ │ │ │ + ldr r3, [pc, #72] @ 7f4a38 <__cxa_atexit@plt+0x7e2a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 7f4a2c <__cxa_atexit@plt+0x7e2a7c> │ │ │ │ + ldr r7, [pc, #60] @ 7f4a3c <__cxa_atexit@plt+0x7e2a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #52] @ 7f4a30 <__cxa_atexit@plt+0x7e2a80> │ │ │ │ + ldr r2, [pc, #52] @ 7f4a40 <__cxa_atexit@plt+0x7e2a90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 7f4a34 <__cxa_atexit@plt+0x7e2a84> │ │ │ │ + ldr r7, [pc, #36] @ 7f4a44 <__cxa_atexit@plt+0x7e2a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #108, 4 @ 0xc0000006 │ │ │ │ - cmneq r4, #208, 4 │ │ │ │ - cmneq r4, #32, 16 @ 0x200000 │ │ │ │ - cmneq r4, #184, 4 @ 0x8000000b │ │ │ │ - cmneq r5, #152, 22 @ 0x26000 │ │ │ │ + cmneq r4, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r4, #192, 4 │ │ │ │ + cmneq r4, #16, 16 @ 0x100000 │ │ │ │ + cmneq r4, #168, 4 @ 0x8000000a │ │ │ │ + cmneq r5, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4a64 <__cxa_atexit@plt+0x7e2ab4> │ │ │ │ - ldr r3, [pc, #24] @ 7f4a6c <__cxa_atexit@plt+0x7e2abc> │ │ │ │ + bcc 7f4a74 <__cxa_atexit@plt+0x7e2ac4> │ │ │ │ + ldr r3, [pc, #24] @ 7f4a7c <__cxa_atexit@plt+0x7e2acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #232, 2 @ 0x3a │ │ │ │ - movteq lr, #21204 @ 0x52d4 │ │ │ │ + cmneq r4, #216, 2 @ 0x36 │ │ │ │ + movteq lr, #21188 @ 0x52c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4aec <__cxa_atexit@plt+0x7e2b3c> │ │ │ │ + bcc 7f4afc <__cxa_atexit@plt+0x7e2b4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4ae4 <__cxa_atexit@plt+0x7e2b34> │ │ │ │ - ldr r3, [pc, #84] @ 7f4af4 <__cxa_atexit@plt+0x7e2b44> │ │ │ │ + bhi 7f4af4 <__cxa_atexit@plt+0x7e2b44> │ │ │ │ + ldr r3, [pc, #84] @ 7f4b04 <__cxa_atexit@plt+0x7e2b54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f4af8 <__cxa_atexit@plt+0x7e2b48> │ │ │ │ + ldr r2, [pc, #80] @ 7f4b08 <__cxa_atexit@plt+0x7e2b58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f4afc <__cxa_atexit@plt+0x7e2b4c> │ │ │ │ + ldr r1, [pc, #60] @ 7f4b0c <__cxa_atexit@plt+0x7e2b5c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f4b00 <__cxa_atexit@plt+0x7e2b50> │ │ │ │ + ldr r7, [pc, #32] @ 7f4b10 <__cxa_atexit@plt+0x7e2b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #148, 2 @ 0x25 │ │ │ │ + cmneq r4, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r4, #112, 2 │ │ │ │ - movteq lr, #22736 @ 0x58d0 │ │ │ │ + cmneq r4, #96, 2 │ │ │ │ + movteq lr, #22720 @ 0x58c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4cec <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + bcc 7f4cfc <__cxa_atexit@plt+0x7e2d4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4ce4 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + bhi 7f4cf4 <__cxa_atexit@plt+0x7e2d44> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2067212,15 +2067216,15 @@ │ │ │ │ ldr r3, [r7, #87] @ 0x57 │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ add r8, r7, #95 @ 0x5f │ │ │ │ ldm r8, {r0, r1, r2, r3, r4, r8} │ │ │ │ str sl, [r6, #-112] @ 0xffffff90 │ │ │ │ - ldr sl, [pc, #256] @ 7f4cf8 <__cxa_atexit@plt+0x7e2d48> │ │ │ │ + ldr sl, [pc, #256] @ 7f4d08 <__cxa_atexit@plt+0x7e2d58> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-136] @ 0xffffff78 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r8} │ │ │ │ str fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ str ip, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2067249,15 +2067253,15 @@ │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr r4, [pc, #112] @ 7f4cfc <__cxa_atexit@plt+0x7e2d4c> │ │ │ │ + ldr r4, [pc, #112] @ 7f4d0c <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ @@ -2067265,115 +2067269,115 @@ │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ str r8, [r6, #-124] @ 0xffffff84 │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 7f4d00 <__cxa_atexit@plt+0x7e2d50> │ │ │ │ + ldr r4, [pc, #52] @ 7f4d10 <__cxa_atexit@plt+0x7e2d60> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #135 @ 0x87 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r4, #152, 30 @ 0x260 │ │ │ │ - movteq sp, #20772 @ 0x5124 │ │ │ │ + cmneq r4, #136, 30 @ 0x220 │ │ │ │ + movteq sp, #20756 @ 0x5114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4d48 <__cxa_atexit@plt+0x7e2d98> │ │ │ │ - ldr r3, [pc, #44] @ 7f4d50 <__cxa_atexit@plt+0x7e2da0> │ │ │ │ + bcc 7f4d58 <__cxa_atexit@plt+0x7e2da8> │ │ │ │ + ldr r3, [pc, #44] @ 7f4d60 <__cxa_atexit@plt+0x7e2db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f4d54 <__cxa_atexit@plt+0x7e2da4> │ │ │ │ + ldr r3, [pc, #32] @ 7f4d64 <__cxa_atexit@plt+0x7e2db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f4d58 <__cxa_atexit@plt+0x7e2da8> │ │ │ │ + ldr r7, [pc, #20] @ 7f4d68 <__cxa_atexit@plt+0x7e2db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 30 @ 0x60 │ │ │ │ - cmneq r4, #228, 8 @ 0xe4000000 │ │ │ │ - cmneq r4, #220, 26 @ 0x3700 │ │ │ │ + cmneq r4, #8, 30 │ │ │ │ + cmneq r4, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r4, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4d88 <__cxa_atexit@plt+0x7e2dd8> │ │ │ │ - ldr r3, [pc, #24] @ 7f4d90 <__cxa_atexit@plt+0x7e2de0> │ │ │ │ + bcc 7f4d98 <__cxa_atexit@plt+0x7e2de8> │ │ │ │ + ldr r3, [pc, #24] @ 7f4da0 <__cxa_atexit@plt+0x7e2df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #196, 28 @ 0xc40 │ │ │ │ - movteq sp, #20640 @ 0x50a0 │ │ │ │ + cmneq r4, #180, 28 @ 0xb40 │ │ │ │ + movteq sp, #20624 @ 0x5090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f4e10 <__cxa_atexit@plt+0x7e2e60> │ │ │ │ + bcc 7f4e20 <__cxa_atexit@plt+0x7e2e70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f4e08 <__cxa_atexit@plt+0x7e2e58> │ │ │ │ - ldr r3, [pc, #84] @ 7f4e18 <__cxa_atexit@plt+0x7e2e68> │ │ │ │ + bhi 7f4e18 <__cxa_atexit@plt+0x7e2e68> │ │ │ │ + ldr r3, [pc, #84] @ 7f4e28 <__cxa_atexit@plt+0x7e2e78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f4e1c <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + ldr r2, [pc, #80] @ 7f4e2c <__cxa_atexit@plt+0x7e2e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f4e20 <__cxa_atexit@plt+0x7e2e70> │ │ │ │ + ldr r1, [pc, #60] @ 7f4e30 <__cxa_atexit@plt+0x7e2e80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f4e24 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ + ldr r7, [pc, #32] @ 7f4e34 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #112, 28 @ 0x700 │ │ │ │ + cmneq r4, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r4, #76, 28 @ 0x4c0 │ │ │ │ - movteq lr, #21932 @ 0x55ac │ │ │ │ + cmneq r4, #60, 28 @ 0x3c0 │ │ │ │ + movteq lr, #21916 @ 0x559c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5008 <__cxa_atexit@plt+0x7e3058> │ │ │ │ + bcc 7f5018 <__cxa_atexit@plt+0x7e3068> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5000 <__cxa_atexit@plt+0x7e3050> │ │ │ │ + bhi 7f5010 <__cxa_atexit@plt+0x7e3060> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2067412,15 +2067416,15 @@ │ │ │ │ ldr r3, [r7, #87] @ 0x57 │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ add r4, r7, #95 @ 0x5f │ │ │ │ ldm r4, {r0, r1, r2, r3, r4} │ │ │ │ str sl, [r6, #-112] @ 0xffffff90 │ │ │ │ - ldr sl, [pc, #252] @ 7f5014 <__cxa_atexit@plt+0x7e3064> │ │ │ │ + ldr sl, [pc, #252] @ 7f5024 <__cxa_atexit@plt+0x7e3074> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-132] @ 0xffffff7c │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r1, r2, r3, r4} │ │ │ │ str ip, [r6, #-68] @ 0xffffffbc │ │ │ │ str fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -2067450,814 +2067454,814 @@ │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldr r4, [pc, #104] @ 7f5018 <__cxa_atexit@plt+0x7e3068> │ │ │ │ + ldr r4, [pc, #104] @ 7f5028 <__cxa_atexit@plt+0x7e3078> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ str r8, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 7f501c <__cxa_atexit@plt+0x7e306c> │ │ │ │ + ldr r4, [pc, #52] @ 7f502c <__cxa_atexit@plt+0x7e307c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #131 @ 0x83 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r4, #124, 24 @ 0x7c00 │ │ │ │ - movteq ip, #24072 @ 0x5e08 │ │ │ │ + cmneq r4, #108, 24 @ 0x6c00 │ │ │ │ + movteq ip, #24056 @ 0x5df8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5064 <__cxa_atexit@plt+0x7e30b4> │ │ │ │ - ldr r3, [pc, #44] @ 7f506c <__cxa_atexit@plt+0x7e30bc> │ │ │ │ + bcc 7f5074 <__cxa_atexit@plt+0x7e30c4> │ │ │ │ + ldr r3, [pc, #44] @ 7f507c <__cxa_atexit@plt+0x7e30cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f5070 <__cxa_atexit@plt+0x7e30c0> │ │ │ │ + ldr r3, [pc, #32] @ 7f5080 <__cxa_atexit@plt+0x7e30d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f5074 <__cxa_atexit@plt+0x7e30c4> │ │ │ │ + ldr r7, [pc, #20] @ 7f5084 <__cxa_atexit@plt+0x7e30d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #252, 22 @ 0x3f000 │ │ │ │ - cmneq r4, #192, 2 @ 0x30 │ │ │ │ - cmneq r4, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r4, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r4, #176, 2 @ 0x2c │ │ │ │ + cmneq r4, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f50a4 <__cxa_atexit@plt+0x7e30f4> │ │ │ │ - ldr r3, [pc, #24] @ 7f50ac <__cxa_atexit@plt+0x7e30fc> │ │ │ │ + bcc 7f50b4 <__cxa_atexit@plt+0x7e3104> │ │ │ │ + ldr r3, [pc, #24] @ 7f50bc <__cxa_atexit@plt+0x7e310c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #168, 22 @ 0x2a000 │ │ │ │ - movteq ip, #23940 @ 0x5d84 │ │ │ │ + cmneq r4, #152, 22 @ 0x26000 │ │ │ │ + movteq ip, #23924 @ 0x5d74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f512c <__cxa_atexit@plt+0x7e317c> │ │ │ │ + bcc 7f513c <__cxa_atexit@plt+0x7e318c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5124 <__cxa_atexit@plt+0x7e3174> │ │ │ │ - ldr r3, [pc, #84] @ 7f5134 <__cxa_atexit@plt+0x7e3184> │ │ │ │ + bhi 7f5134 <__cxa_atexit@plt+0x7e3184> │ │ │ │ + ldr r3, [pc, #84] @ 7f5144 <__cxa_atexit@plt+0x7e3194> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f5138 <__cxa_atexit@plt+0x7e3188> │ │ │ │ + ldr r2, [pc, #80] @ 7f5148 <__cxa_atexit@plt+0x7e3198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f513c <__cxa_atexit@plt+0x7e318c> │ │ │ │ + ldr r1, [pc, #60] @ 7f514c <__cxa_atexit@plt+0x7e319c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f5140 <__cxa_atexit@plt+0x7e3190> │ │ │ │ + ldr r7, [pc, #32] @ 7f5150 <__cxa_atexit@plt+0x7e31a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #84, 22 @ 0x15000 │ │ │ │ + cmneq r4, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r4, #48, 22 @ 0xc000 │ │ │ │ + cmneq r4, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5170 <__cxa_atexit@plt+0x7e31c0> │ │ │ │ - ldr r3, [pc, #24] @ 7f5178 <__cxa_atexit@plt+0x7e31c8> │ │ │ │ + bcc 7f5180 <__cxa_atexit@plt+0x7e31d0> │ │ │ │ + ldr r3, [pc, #24] @ 7f5188 <__cxa_atexit@plt+0x7e31d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #220, 20 @ 0xdc000 │ │ │ │ - movteq ip, #22552 @ 0x5818 │ │ │ │ + cmneq r4, #204, 20 @ 0xcc000 │ │ │ │ + movteq ip, #22536 @ 0x5808 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f51c0 <__cxa_atexit@plt+0x7e3210> │ │ │ │ - ldr r3, [pc, #44] @ 7f51c8 <__cxa_atexit@plt+0x7e3218> │ │ │ │ + bcc 7f51d0 <__cxa_atexit@plt+0x7e3220> │ │ │ │ + ldr r3, [pc, #44] @ 7f51d8 <__cxa_atexit@plt+0x7e3228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f51cc <__cxa_atexit@plt+0x7e321c> │ │ │ │ + ldr r3, [pc, #32] @ 7f51dc <__cxa_atexit@plt+0x7e322c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7f51d0 <__cxa_atexit@plt+0x7e3220> │ │ │ │ + ldr r7, [pc, #20] @ 7f51e0 <__cxa_atexit@plt+0x7e3230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #160, 20 @ 0xa0000 │ │ │ │ - msreq SPSR_s, #76 @ 0x4c │ │ │ │ - cmneq r4, #92, 30 @ 0x170 │ │ │ │ - movteq ip, #22476 @ 0x57cc │ │ │ │ + cmneq r4, #144, 20 @ 0x90000 │ │ │ │ + msreq SPSR_s, #60 @ 0x3c │ │ │ │ + cmneq r4, #76, 30 @ 0x130 │ │ │ │ + movteq ip, #22460 @ 0x57bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5254 <__cxa_atexit@plt+0x7e32a4> │ │ │ │ + bcc 7f5264 <__cxa_atexit@plt+0x7e32b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f524c <__cxa_atexit@plt+0x7e329c> │ │ │ │ - ldr r3, [pc, #88] @ 7f525c <__cxa_atexit@plt+0x7e32ac> │ │ │ │ + bhi 7f525c <__cxa_atexit@plt+0x7e32ac> │ │ │ │ + ldr r3, [pc, #88] @ 7f526c <__cxa_atexit@plt+0x7e32bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7f5260 <__cxa_atexit@plt+0x7e32b0> │ │ │ │ + ldr r2, [pc, #76] @ 7f5270 <__cxa_atexit@plt+0x7e32c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7f5264 <__cxa_atexit@plt+0x7e32b4> │ │ │ │ + ldr r3, [pc, #68] @ 7f5274 <__cxa_atexit@plt+0x7e32c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7f5268 <__cxa_atexit@plt+0x7e32b8> │ │ │ │ + ldr r3, [pc, #60] @ 7f5278 <__cxa_atexit@plt+0x7e32c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7f526c <__cxa_atexit@plt+0x7e32bc> │ │ │ │ + ldr r8, [pc, #36] @ 7f527c <__cxa_atexit@plt+0x7e32cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #56, 20 @ 0x38000 │ │ │ │ + cmneq r4, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #68, 20 @ 0x44000 │ │ │ │ - cmneq r4, #28, 22 @ 0x7000 │ │ │ │ - cmneq r4, #92, 22 @ 0x17000 │ │ │ │ - movteq ip, #22784 @ 0x5900 │ │ │ │ + cmneq r4, #52, 20 @ 0x34000 │ │ │ │ + cmneq r4, #12, 22 @ 0x3000 │ │ │ │ + cmneq r4, #76, 22 @ 0x13000 │ │ │ │ + movteq ip, #22768 @ 0x58f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f52a8 <__cxa_atexit@plt+0x7e32f8> │ │ │ │ - ldr r3, [pc, #32] @ 7f52b0 <__cxa_atexit@plt+0x7e3300> │ │ │ │ + bcc 7f52b8 <__cxa_atexit@plt+0x7e3308> │ │ │ │ + ldr r3, [pc, #32] @ 7f52c0 <__cxa_atexit@plt+0x7e3310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f52b4 <__cxa_atexit@plt+0x7e3304> │ │ │ │ + ldr r7, [pc, #16] @ 7f52c4 <__cxa_atexit@plt+0x7e3314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 18 @ 0x2b0000 │ │ │ │ - cmneq r4, #176, 24 @ 0xb000 │ │ │ │ - movteq sp, #23148 @ 0x5a6c │ │ │ │ + cmneq r4, #156, 18 @ 0x270000 │ │ │ │ + cmneq r4, #160, 24 @ 0xa000 │ │ │ │ + movteq sp, #23132 @ 0x5a5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5334 <__cxa_atexit@plt+0x7e3384> │ │ │ │ + bcc 7f5344 <__cxa_atexit@plt+0x7e3394> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f532c <__cxa_atexit@plt+0x7e337c> │ │ │ │ - ldr r3, [pc, #84] @ 7f533c <__cxa_atexit@plt+0x7e338c> │ │ │ │ + bhi 7f533c <__cxa_atexit@plt+0x7e338c> │ │ │ │ + ldr r3, [pc, #84] @ 7f534c <__cxa_atexit@plt+0x7e339c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f5340 <__cxa_atexit@plt+0x7e3390> │ │ │ │ + ldr r2, [pc, #80] @ 7f5350 <__cxa_atexit@plt+0x7e33a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f5344 <__cxa_atexit@plt+0x7e3394> │ │ │ │ + ldr r1, [pc, #60] @ 7f5354 <__cxa_atexit@plt+0x7e33a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f5348 <__cxa_atexit@plt+0x7e3398> │ │ │ │ + ldr r7, [pc, #32] @ 7f5358 <__cxa_atexit@plt+0x7e33a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #76, 18 @ 0x130000 │ │ │ │ + cmneq r4, #60, 18 @ 0xf0000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r4, #100, 20 @ 0x64000 │ │ │ │ - movteq ip, #21776 @ 0x5510 │ │ │ │ + cmneq r4, #84, 20 @ 0x54000 │ │ │ │ + movteq ip, #21760 @ 0x5500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5384 <__cxa_atexit@plt+0x7e33d4> │ │ │ │ - ldr r3, [pc, #32] @ 7f538c <__cxa_atexit@plt+0x7e33dc> │ │ │ │ + bcc 7f5394 <__cxa_atexit@plt+0x7e33e4> │ │ │ │ + ldr r3, [pc, #32] @ 7f539c <__cxa_atexit@plt+0x7e33ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f5390 <__cxa_atexit@plt+0x7e33e0> │ │ │ │ + ldr r7, [pc, #16] @ 7f53a0 <__cxa_atexit@plt+0x7e33f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #208, 16 @ 0xd00000 │ │ │ │ - cmneq r4, #24, 14 @ 0x600000 │ │ │ │ + cmneq r4, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r4, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f53d8 <__cxa_atexit@plt+0x7e3428> │ │ │ │ - ldr r3, [pc, #48] @ 7f53e0 <__cxa_atexit@plt+0x7e3430> │ │ │ │ + bcc 7f53e8 <__cxa_atexit@plt+0x7e3438> │ │ │ │ + ldr r3, [pc, #48] @ 7f53f0 <__cxa_atexit@plt+0x7e3440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7f53e4 <__cxa_atexit@plt+0x7e3434> │ │ │ │ + ldr r3, [pc, #40] @ 7f53f4 <__cxa_atexit@plt+0x7e3444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7f53e8 <__cxa_atexit@plt+0x7e3438> │ │ │ │ + ldr r3, [pc, #28] @ 7f53f8 <__cxa_atexit@plt+0x7e3448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 16 @ 0x8c0000 │ │ │ │ - cmneq r4, #132, 16 @ 0x840000 │ │ │ │ - cmneq r4, #24, 22 @ 0x6000 │ │ │ │ - movteq sp, #22768 @ 0x58f0 │ │ │ │ + cmneq r4, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r4, #116, 16 @ 0x740000 │ │ │ │ + cmneq r4, #8, 22 @ 0x2000 │ │ │ │ + movteq sp, #22752 @ 0x58e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5428 <__cxa_atexit@plt+0x7e3478> │ │ │ │ - ldr r3, [pc, #36] @ 7f5430 <__cxa_atexit@plt+0x7e3480> │ │ │ │ + bcc 7f5438 <__cxa_atexit@plt+0x7e3488> │ │ │ │ + ldr r3, [pc, #36] @ 7f5440 <__cxa_atexit@plt+0x7e3490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7f5434 <__cxa_atexit@plt+0x7e3484> │ │ │ │ + ldr r7, [pc, #16] @ 7f5444 <__cxa_atexit@plt+0x7e3494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #48, 16 @ 0x300000 │ │ │ │ - cmneq r5, #112, 10 @ 0x1c000000 │ │ │ │ - movteq sp, #21148 @ 0x529c │ │ │ │ + cmneq r4, #32, 16 @ 0x200000 │ │ │ │ + cmneq r5, #96, 10 @ 0x18000000 │ │ │ │ + movteq sp, #21132 @ 0x528c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5470 <__cxa_atexit@plt+0x7e34c0> │ │ │ │ - ldr r3, [pc, #32] @ 7f5478 <__cxa_atexit@plt+0x7e34c8> │ │ │ │ + bcc 7f5480 <__cxa_atexit@plt+0x7e34d0> │ │ │ │ + ldr r3, [pc, #32] @ 7f5488 <__cxa_atexit@plt+0x7e34d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f547c <__cxa_atexit@plt+0x7e34cc> │ │ │ │ + ldr r7, [pc, #16] @ 7f548c <__cxa_atexit@plt+0x7e34dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #228, 14 @ 0x3900000 │ │ │ │ - cmneq r4, #56, 24 @ 0x3800 │ │ │ │ - movteq sp, #22600 @ 0x5848 │ │ │ │ + cmneq r4, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r4, #40, 24 @ 0x2800 │ │ │ │ + movteq sp, #22584 @ 0x5838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f54f0 <__cxa_atexit@plt+0x7e3540> │ │ │ │ + bcc 7f5500 <__cxa_atexit@plt+0x7e3550> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f54e8 <__cxa_atexit@plt+0x7e3538> │ │ │ │ - ldr r3, [pc, #72] @ 7f54f8 <__cxa_atexit@plt+0x7e3548> │ │ │ │ + bhi 7f54f8 <__cxa_atexit@plt+0x7e3548> │ │ │ │ + ldr r3, [pc, #72] @ 7f5508 <__cxa_atexit@plt+0x7e3558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 7f54fc <__cxa_atexit@plt+0x7e354c> │ │ │ │ + ldr r3, [pc, #52] @ 7f550c <__cxa_atexit@plt+0x7e355c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 7f5500 <__cxa_atexit@plt+0x7e3550> │ │ │ │ + ldr r7, [pc, #36] @ 7f5510 <__cxa_atexit@plt+0x7e3560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 7f5504 <__cxa_atexit@plt+0x7e3554> │ │ │ │ + ldr r8, [pc, #32] @ 7f5514 <__cxa_atexit@plt+0x7e3564> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r4, #124, 14 @ 0x1f00000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #32, 20 @ 0x20000 │ │ │ │ - msreq SPSR_s, #244, 6 @ 0xd0000003 │ │ │ │ - movteq sp, #22496 @ 0x57e0 │ │ │ │ + cmneq r4, #16, 20 @ 0x10000 │ │ │ │ + msreq SPSR_s, #228, 6 @ 0x90000003 │ │ │ │ + movteq sp, #22480 @ 0x57d0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f55a8 <__cxa_atexit@plt+0x7e35f8> │ │ │ │ + bcc 7f55b8 <__cxa_atexit@plt+0x7e3608> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f55a0 <__cxa_atexit@plt+0x7e35f0> │ │ │ │ - ldr r3, [pc, #120] @ 7f55b0 <__cxa_atexit@plt+0x7e3600> │ │ │ │ + bhi 7f55b0 <__cxa_atexit@plt+0x7e3600> │ │ │ │ + ldr r3, [pc, #120] @ 7f55c0 <__cxa_atexit@plt+0x7e3610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr lr, [pc, #88] @ 7f55b4 <__cxa_atexit@plt+0x7e3604> │ │ │ │ + ldr lr, [pc, #88] @ 7f55c4 <__cxa_atexit@plt+0x7e3614> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #76] @ 7f55b8 <__cxa_atexit@plt+0x7e3608> │ │ │ │ + ldr r2, [pc, #76] @ 7f55c8 <__cxa_atexit@plt+0x7e3618> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov sl, r6 │ │ │ │ str lr, [sl, #-12]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 7f55bc <__cxa_atexit@plt+0x7e360c> │ │ │ │ + ldr r7, [pc, #40] @ 7f55cc <__cxa_atexit@plt+0x7e361c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 7f55c0 <__cxa_atexit@plt+0x7e3610> │ │ │ │ + ldr r8, [pc, #36] @ 7f55d0 <__cxa_atexit@plt+0x7e3620> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4, 14 @ 0x100000 │ │ │ │ + cmneq r4, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq r4, #60, 12 @ 0x3c00000 │ │ │ │ - cmneq r4, #40, 14 @ 0xa00000 │ │ │ │ - movteq sp, #22232 @ 0x56d8 │ │ │ │ + cmneq r4, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq r4, #24, 14 @ 0x600000 │ │ │ │ + movteq sp, #22216 @ 0x56c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5600 <__cxa_atexit@plt+0x7e3650> │ │ │ │ - ldr r3, [pc, #36] @ 7f5608 <__cxa_atexit@plt+0x7e3658> │ │ │ │ + bcc 7f5610 <__cxa_atexit@plt+0x7e3660> │ │ │ │ + ldr r3, [pc, #36] @ 7f5618 <__cxa_atexit@plt+0x7e3668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f560c <__cxa_atexit@plt+0x7e365c> │ │ │ │ + ldr r7, [pc, #16] @ 7f561c <__cxa_atexit@plt+0x7e366c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #88, 12 @ 0x5800000 │ │ │ │ - cmneq r4, #212, 22 @ 0x35000 │ │ │ │ - movteq sp, #22168 @ 0x5698 │ │ │ │ + cmneq r4, #72, 12 @ 0x4800000 │ │ │ │ + cmneq r4, #196, 22 @ 0x31000 │ │ │ │ + movteq sp, #22152 @ 0x5688 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5680 <__cxa_atexit@plt+0x7e36d0> │ │ │ │ + bcc 7f5690 <__cxa_atexit@plt+0x7e36e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5678 <__cxa_atexit@plt+0x7e36c8> │ │ │ │ - ldr r3, [pc, #72] @ 7f5688 <__cxa_atexit@plt+0x7e36d8> │ │ │ │ + bhi 7f5688 <__cxa_atexit@plt+0x7e36d8> │ │ │ │ + ldr r3, [pc, #72] @ 7f5698 <__cxa_atexit@plt+0x7e36e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7f568c <__cxa_atexit@plt+0x7e36dc> │ │ │ │ + ldr r7, [pc, #48] @ 7f569c <__cxa_atexit@plt+0x7e36ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7f5690 <__cxa_atexit@plt+0x7e36e0> │ │ │ │ + ldr r7, [pc, #28] @ 7f56a0 <__cxa_atexit@plt+0x7e36f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r4, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #220, 16 @ 0xdc0000 │ │ │ │ - movteq sp, #22052 @ 0x5624 │ │ │ │ + cmneq r4, #204, 16 @ 0xcc0000 │ │ │ │ + movteq sp, #22036 @ 0x5614 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f570c <__cxa_atexit@plt+0x7e375c> │ │ │ │ + bcc 7f571c <__cxa_atexit@plt+0x7e376c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5704 <__cxa_atexit@plt+0x7e3754> │ │ │ │ - ldr r3, [pc, #80] @ 7f5714 <__cxa_atexit@plt+0x7e3764> │ │ │ │ + bhi 7f5714 <__cxa_atexit@plt+0x7e3764> │ │ │ │ + ldr r3, [pc, #80] @ 7f5724 <__cxa_atexit@plt+0x7e3774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 7f5718 <__cxa_atexit@plt+0x7e3768> │ │ │ │ + ldr r7, [pc, #52] @ 7f5728 <__cxa_atexit@plt+0x7e3778> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 7f571c <__cxa_atexit@plt+0x7e376c> │ │ │ │ + ldr r7, [pc, #28] @ 7f572c <__cxa_atexit@plt+0x7e377c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #120, 10 @ 0x1e000000 │ │ │ │ + cmneq r4, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r4, #148, 10 @ 0x25000000 │ │ │ │ - movteq sp, #21984 @ 0x55e0 │ │ │ │ + cmneq r4, #132, 10 @ 0x21000000 │ │ │ │ + movteq sp, #21968 @ 0x55d0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f57cc <__cxa_atexit@plt+0x7e381c> │ │ │ │ + bcc 7f57dc <__cxa_atexit@plt+0x7e382c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f57c4 <__cxa_atexit@plt+0x7e3814> │ │ │ │ - ldr r3, [pc, #132] @ 7f57d4 <__cxa_atexit@plt+0x7e3824> │ │ │ │ + bhi 7f57d4 <__cxa_atexit@plt+0x7e3824> │ │ │ │ + ldr r3, [pc, #132] @ 7f57e4 <__cxa_atexit@plt+0x7e3834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ add r7, r7, #32 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [pc, #88] @ 7f57d8 <__cxa_atexit@plt+0x7e3828> │ │ │ │ + ldr ip, [pc, #88] @ 7f57e8 <__cxa_atexit@plt+0x7e3838> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmda r6, {r0, r2, r7} │ │ │ │ - ldr r1, [pc, #76] @ 7f57dc <__cxa_atexit@plt+0x7e382c> │ │ │ │ + ldr r1, [pc, #76] @ 7f57ec <__cxa_atexit@plt+0x7e383c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str ip, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 7f57e0 <__cxa_atexit@plt+0x7e3830> │ │ │ │ + ldr r7, [pc, #32] @ 7f57f0 <__cxa_atexit@plt+0x7e3840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 8 @ 0xec000000 │ │ │ │ + cmneq r4, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmneq r4, #144, 8 @ 0x90000000 │ │ │ │ - movteq sp, #21788 @ 0x551c │ │ │ │ + cmneq r4, #128, 8 @ 0x80000000 │ │ │ │ + movteq sp, #21772 @ 0x550c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5898 <__cxa_atexit@plt+0x7e38e8> │ │ │ │ + bcc 7f58a8 <__cxa_atexit@plt+0x7e38f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5890 <__cxa_atexit@plt+0x7e38e0> │ │ │ │ - ldr r3, [pc, #140] @ 7f58a0 <__cxa_atexit@plt+0x7e38f0> │ │ │ │ + bhi 7f58a0 <__cxa_atexit@plt+0x7e38f0> │ │ │ │ + ldr r3, [pc, #140] @ 7f58b0 <__cxa_atexit@plt+0x7e3900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr sl, [r7, #36] @ 0x24 │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #96] @ 7f58a4 <__cxa_atexit@plt+0x7e38f4> │ │ │ │ + ldr r0, [pc, #96] @ 7f58b4 <__cxa_atexit@plt+0x7e3904> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r6, #20 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ stmdb r6, {r9, sl} │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r3, [pc, #64] @ 7f58a8 <__cxa_atexit@plt+0x7e38f8> │ │ │ │ + ldr r3, [pc, #64] @ 7f58b8 <__cxa_atexit@plt+0x7e3908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-52]! @ 0xffffffcc │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 7f58ac <__cxa_atexit@plt+0x7e38fc> │ │ │ │ + ldr r2, [pc, #40] @ 7f58bc <__cxa_atexit@plt+0x7e390c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40, 8 @ 0x28000000 │ │ │ │ + cmneq r4, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - cmneq r4, #252, 6 @ 0xf0000003 │ │ │ │ + cmneq r4, #236, 6 @ 0xb0000003 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - movteq sp, #21452 @ 0x53cc │ │ │ │ + movteq sp, #21436 @ 0x53bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f58e8 <__cxa_atexit@plt+0x7e3938> │ │ │ │ - ldr r3, [pc, #32] @ 7f58f0 <__cxa_atexit@plt+0x7e3940> │ │ │ │ + bcc 7f58f8 <__cxa_atexit@plt+0x7e3948> │ │ │ │ + ldr r3, [pc, #32] @ 7f5900 <__cxa_atexit@plt+0x7e3950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f58f4 <__cxa_atexit@plt+0x7e3944> │ │ │ │ + ldr r7, [pc, #16] @ 7f5904 <__cxa_atexit@plt+0x7e3954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #108, 6 @ 0xb0000001 │ │ │ │ - cmneq r4, #216, 28 @ 0xd80 │ │ │ │ - movteq sp, #21364 @ 0x5374 │ │ │ │ + cmneq r4, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r4, #200, 28 @ 0xc80 │ │ │ │ + movteq sp, #21348 @ 0x5364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f593c <__cxa_atexit@plt+0x7e398c> │ │ │ │ - ldr r3, [pc, #44] @ 7f5944 <__cxa_atexit@plt+0x7e3994> │ │ │ │ + bcc 7f594c <__cxa_atexit@plt+0x7e399c> │ │ │ │ + ldr r3, [pc, #44] @ 7f5954 <__cxa_atexit@plt+0x7e39a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7f5948 <__cxa_atexit@plt+0x7e3998> │ │ │ │ + ldr r3, [pc, #32] @ 7f5958 <__cxa_atexit@plt+0x7e39a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 7f594c <__cxa_atexit@plt+0x7e399c> │ │ │ │ + ldr r8, [pc, #24] @ 7f595c <__cxa_atexit@plt+0x7e39ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #36, 6 @ 0x90000000 │ │ │ │ - cmneq r4, #68, 22 @ 0x11000 │ │ │ │ - cmneq r4, #96, 2 │ │ │ │ + cmneq r4, #20, 6 @ 0x50000000 │ │ │ │ + cmneq r4, #52, 22 @ 0xd000 │ │ │ │ + cmneq r4, #80, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f59a4 <__cxa_atexit@plt+0x7e39f4> │ │ │ │ - ldr r3, [pc, #64] @ 7f59ac <__cxa_atexit@plt+0x7e39fc> │ │ │ │ + bcc 7f59b4 <__cxa_atexit@plt+0x7e3a04> │ │ │ │ + ldr r3, [pc, #64] @ 7f59bc <__cxa_atexit@plt+0x7e3a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7f59b0 <__cxa_atexit@plt+0x7e3a00> │ │ │ │ + ldr r2, [pc, #60] @ 7f59c0 <__cxa_atexit@plt+0x7e3a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f599c <__cxa_atexit@plt+0x7e39ec> │ │ │ │ - b 7f59bc <__cxa_atexit@plt+0x7e3a0c> │ │ │ │ + beq 7f59ac <__cxa_atexit@plt+0x7e39fc> │ │ │ │ + b 7f59cc <__cxa_atexit@plt+0x7e3a1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r4, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r4, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5a30 <__cxa_atexit@plt+0x7e3a80> │ │ │ │ + bhi 7f5a40 <__cxa_atexit@plt+0x7e3a90> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 7f5a3c <__cxa_atexit@plt+0x7e3a8c> │ │ │ │ + ldr r7, [pc, #92] @ 7f5a4c <__cxa_atexit@plt+0x7e3a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #84] @ 7f5a40 <__cxa_atexit@plt+0x7e3a90> │ │ │ │ + ldr r7, [pc, #84] @ 7f5a50 <__cxa_atexit@plt+0x7e3aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #72] @ 7f5a44 <__cxa_atexit@plt+0x7e3a94> │ │ │ │ + ldr r7, [pc, #72] @ 7f5a54 <__cxa_atexit@plt+0x7e3aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #56] @ 7f5a48 <__cxa_atexit@plt+0x7e3a98> │ │ │ │ + ldr r7, [pc, #56] @ 7f5a58 <__cxa_atexit@plt+0x7e3aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #31 │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #160, 30 @ 0x280 │ │ │ │ - cmneq r4, #196, 4 @ 0x4000000c │ │ │ │ - cmneq r4, #184, 4 @ 0x8000000b │ │ │ │ - cmneq r4, #0, 8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #144, 30 @ 0x240 │ │ │ │ + cmneq r4, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r4, #168, 4 @ 0x8000000a │ │ │ │ + cmneq r4, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5a78 <__cxa_atexit@plt+0x7e3ac8> │ │ │ │ - ldr r3, [pc, #24] @ 7f5a80 <__cxa_atexit@plt+0x7e3ad0> │ │ │ │ + bcc 7f5a88 <__cxa_atexit@plt+0x7e3ad8> │ │ │ │ + ldr r3, [pc, #24] @ 7f5a90 <__cxa_atexit@plt+0x7e3ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #212, 2 @ 0x35 │ │ │ │ - movteq sp, #20996 @ 0x5204 │ │ │ │ + cmneq r4, #196, 2 @ 0x31 │ │ │ │ + movteq sp, #20980 @ 0x51f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5b24 <__cxa_atexit@plt+0x7e3b74> │ │ │ │ + bcc 7f5b34 <__cxa_atexit@plt+0x7e3b84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5b1c <__cxa_atexit@plt+0x7e3b6c> │ │ │ │ - ldr r3, [pc, #120] @ 7f5b2c <__cxa_atexit@plt+0x7e3b7c> │ │ │ │ + bhi 7f5b2c <__cxa_atexit@plt+0x7e3b7c> │ │ │ │ + ldr r3, [pc, #120] @ 7f5b3c <__cxa_atexit@plt+0x7e3b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #92] @ 7f5b30 <__cxa_atexit@plt+0x7e3b80> │ │ │ │ + ldr lr, [pc, #92] @ 7f5b40 <__cxa_atexit@plt+0x7e3b90> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r9, [pc, #84] @ 7f5b34 <__cxa_atexit@plt+0x7e3b84> │ │ │ │ + ldr r9, [pc, #84] @ 7f5b44 <__cxa_atexit@plt+0x7e3b94> │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #76] @ 7f5b38 <__cxa_atexit@plt+0x7e3b88> │ │ │ │ + ldr r7, [pc, #76] @ 7f5b48 <__cxa_atexit@plt+0x7e3b98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 7f5b3c <__cxa_atexit@plt+0x7e3b8c> │ │ │ │ + ldr r7, [pc, #36] @ 7f5b4c <__cxa_atexit@plt+0x7e3b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #136, 2 @ 0x22 │ │ │ │ + cmneq r4, #120, 2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq r4, #56, 2 │ │ │ │ - movteq fp, #23708 @ 0x5c9c │ │ │ │ + cmneq r4, #40, 2 │ │ │ │ + movteq fp, #23692 @ 0x5c8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f5bb8 <__cxa_atexit@plt+0x7e3c08> │ │ │ │ + bne 7f5bc8 <__cxa_atexit@plt+0x7e3c18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5bdc <__cxa_atexit@plt+0x7e3c2c> │ │ │ │ + bhi 7f5bec <__cxa_atexit@plt+0x7e3c3c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #116] @ 7f5bf0 <__cxa_atexit@plt+0x7e3c40> │ │ │ │ + ldr r0, [pc, #116] @ 7f5c00 <__cxa_atexit@plt+0x7e3c50> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #112] @ 7f5bf4 <__cxa_atexit@plt+0x7e3c44> │ │ │ │ + ldr lr, [pc, #112] @ 7f5c04 <__cxa_atexit@plt+0x7e3c54> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #68] @ 7f5bf8 <__cxa_atexit@plt+0x7e3c48> │ │ │ │ + ldr r7, [pc, #68] @ 7f5c08 <__cxa_atexit@plt+0x7e3c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 7f5be8 <__cxa_atexit@plt+0x7e3c38> │ │ │ │ + ldr r3, [pc, #36] @ 7f5bf8 <__cxa_atexit@plt+0x7e3c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #28] @ 7f5bec <__cxa_atexit@plt+0x7e3c3c> │ │ │ │ + ldr r3, [pc, #28] @ 7f5bfc <__cxa_atexit@plt+0x7e3c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #124 @ 0x7c │ │ │ │ - cmneq r4, #132 @ 0x84 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #108 @ 0x6c │ │ │ │ + cmneq r4, #116 @ 0x74 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - cmneq r4, #156 @ 0x9c │ │ │ │ - movteq sp, #20760 @ 0x5118 │ │ │ │ + cmneq r4, #140 @ 0x8c │ │ │ │ + movteq sp, #20744 @ 0x5108 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5cf8 <__cxa_atexit@plt+0x7e3d48> │ │ │ │ + bcc 7f5d08 <__cxa_atexit@plt+0x7e3d58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5cf0 <__cxa_atexit@plt+0x7e3d40> │ │ │ │ - ldr r3, [pc, #212] @ 7f5d00 <__cxa_atexit@plt+0x7e3d50> │ │ │ │ + bhi 7f5d00 <__cxa_atexit@plt+0x7e3d50> │ │ │ │ + ldr r3, [pc, #212] @ 7f5d10 <__cxa_atexit@plt+0x7e3d60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ @@ -2068270,63 +2068274,63 @@ │ │ │ │ ldr sl, [r7, #36] @ 0x24 │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ add r3, r7, #48 @ 0x30 │ │ │ │ ldm r3, {r1, r2, r3} │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #132] @ 7f5d04 <__cxa_atexit@plt+0x7e3d54> │ │ │ │ + ldr r0, [pc, #132] @ 7f5d14 <__cxa_atexit@plt+0x7e3d64> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r6, #-16] │ │ │ │ stmdb r6, {r1, r2, r8} │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #116] @ 7f5d08 <__cxa_atexit@plt+0x7e3d58> │ │ │ │ + ldr r3, [pc, #116] @ 7f5d18 <__cxa_atexit@plt+0x7e3d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #68] @ 7f5d0c <__cxa_atexit@plt+0x7e3d5c> │ │ │ │ + ldr r4, [pc, #68] @ 7f5d1c <__cxa_atexit@plt+0x7e3d6c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-68]! @ 0xffffffbc │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-24]! @ 0xffffffe8 │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16 │ │ │ │ + cmneq r4, #0 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq r4, #156, 30 @ 0x270 │ │ │ │ - movteq sp, #20484 @ 0x5004 │ │ │ │ + cmneq r4, #140, 30 @ 0x230 │ │ │ │ + movteq ip, #24564 @ 0x5ff4 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5dfc <__cxa_atexit@plt+0x7e3e4c> │ │ │ │ + bcc 7f5e0c <__cxa_atexit@plt+0x7e3e5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5df4 <__cxa_atexit@plt+0x7e3e44> │ │ │ │ - ldr r3, [pc, #196] @ 7f5e04 <__cxa_atexit@plt+0x7e3e54> │ │ │ │ + bhi 7f5e04 <__cxa_atexit@plt+0x7e3e54> │ │ │ │ + ldr r3, [pc, #196] @ 7f5e14 <__cxa_atexit@plt+0x7e3e64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ @@ -2068342,205 +2068346,205 @@ │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ add r4, r7, #48 @ 0x30 │ │ │ │ ldm r4, {r1, r2, r3, r4} │ │ │ │ str r4, [sp] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #104] @ 7f5e08 <__cxa_atexit@plt+0x7e3e58> │ │ │ │ + ldr r3, [pc, #104] @ 7f5e18 <__cxa_atexit@plt+0x7e3e68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #56] @ 7f5e0c <__cxa_atexit@plt+0x7e3e5c> │ │ │ │ + ldr r4, [pc, #56] @ 7f5e1c <__cxa_atexit@plt+0x7e3e6c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-56]! @ 0xffffffc8 │ │ │ │ ldr r3, [sp] │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #252, 28 @ 0xfc0 │ │ │ │ + cmneq r4, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq r4, #144, 28 @ 0x900 │ │ │ │ + cmneq r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5e60 <__cxa_atexit@plt+0x7e3eb0> │ │ │ │ - ldr r3, [pc, #60] @ 7f5e68 <__cxa_atexit@plt+0x7e3eb8> │ │ │ │ + bcc 7f5e70 <__cxa_atexit@plt+0x7e3ec0> │ │ │ │ + ldr r3, [pc, #60] @ 7f5e78 <__cxa_atexit@plt+0x7e3ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7f5e6c <__cxa_atexit@plt+0x7e3ebc> │ │ │ │ + ldr r2, [pc, #56] @ 7f5e7c <__cxa_atexit@plt+0x7e3ecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f5e58 <__cxa_atexit@plt+0x7e3ea8> │ │ │ │ - b 7f5e78 <__cxa_atexit@plt+0x7e3ec8> │ │ │ │ + beq 7f5e68 <__cxa_atexit@plt+0x7e3eb8> │ │ │ │ + b 7f5e88 <__cxa_atexit@plt+0x7e3ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r4, #8, 28 @ 0x80 │ │ │ │ + cmneq r4, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7f5e98 <__cxa_atexit@plt+0x7e3ee8> │ │ │ │ + ldr r0, [pc, #20] @ 7f5ea8 <__cxa_atexit@plt+0x7e3ef8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7f5ec8 <__cxa_atexit@plt+0x7e3f18> │ │ │ │ + ldr r0, [pc, #24] @ 7f5ed8 <__cxa_atexit@plt+0x7e3f28> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5f0c <__cxa_atexit@plt+0x7e3f5c> │ │ │ │ + bhi 7f5f1c <__cxa_atexit@plt+0x7e3f6c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7f5f18 <__cxa_atexit@plt+0x7e3f68> │ │ │ │ + ldr r1, [pc, #36] @ 7f5f28 <__cxa_atexit@plt+0x7e3f78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #124, 20 @ 0x7c000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5f48 <__cxa_atexit@plt+0x7e3f98> │ │ │ │ - ldr r3, [pc, #24] @ 7f5f50 <__cxa_atexit@plt+0x7e3fa0> │ │ │ │ + bcc 7f5f58 <__cxa_atexit@plt+0x7e3fa8> │ │ │ │ + ldr r3, [pc, #24] @ 7f5f60 <__cxa_atexit@plt+0x7e3fb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4, 26 @ 0x100 │ │ │ │ - movteq fp, #22664 @ 0x5888 │ │ │ │ + cmneq r4, #244, 24 @ 0xf400 │ │ │ │ + movteq fp, #22648 @ 0x5878 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f5fe0 <__cxa_atexit@plt+0x7e4030> │ │ │ │ + bcc 7f5ff0 <__cxa_atexit@plt+0x7e4040> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f5fd8 <__cxa_atexit@plt+0x7e4028> │ │ │ │ - ldr lr, [pc, #100] @ 7f5fe8 <__cxa_atexit@plt+0x7e4038> │ │ │ │ + bhi 7f5fe8 <__cxa_atexit@plt+0x7e4038> │ │ │ │ + ldr lr, [pc, #100] @ 7f5ff8 <__cxa_atexit@plt+0x7e4048> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7f5fec <__cxa_atexit@plt+0x7e403c> │ │ │ │ + ldr r2, [pc, #96] @ 7f5ffc <__cxa_atexit@plt+0x7e404c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7f5ff0 <__cxa_atexit@plt+0x7e4040> │ │ │ │ + ldr r3, [pc, #68] @ 7f6000 <__cxa_atexit@plt+0x7e4050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7f5ff4 <__cxa_atexit@plt+0x7e4044> │ │ │ │ + ldr r7, [pc, #32] @ 7f6004 <__cxa_atexit@plt+0x7e4054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #176, 24 @ 0xb000 │ │ │ │ + cmneq r4, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r4, #124, 24 @ 0x7c00 │ │ │ │ + cmneq r4, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6024 <__cxa_atexit@plt+0x7e4074> │ │ │ │ - ldr r3, [pc, #24] @ 7f602c <__cxa_atexit@plt+0x7e407c> │ │ │ │ + bcc 7f6034 <__cxa_atexit@plt+0x7e4084> │ │ │ │ + ldr r3, [pc, #24] @ 7f603c <__cxa_atexit@plt+0x7e408c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40, 24 @ 0x2800 │ │ │ │ + cmneq r4, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f605c <__cxa_atexit@plt+0x7e40ac> │ │ │ │ - ldr r3, [pc, #24] @ 7f6064 <__cxa_atexit@plt+0x7e40b4> │ │ │ │ + bcc 7f606c <__cxa_atexit@plt+0x7e40bc> │ │ │ │ + ldr r3, [pc, #24] @ 7f6074 <__cxa_atexit@plt+0x7e40c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #240, 22 @ 0x3c000 │ │ │ │ - movteq sp, #21444 @ 0x53c4 │ │ │ │ + cmneq r4, #224, 22 @ 0x38000 │ │ │ │ + movteq sp, #21428 @ 0x53b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f63f4 <__cxa_atexit@plt+0x7e4444> │ │ │ │ + bcc 7f6404 <__cxa_atexit@plt+0x7e4454> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #208 @ 0xd0 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f63ec <__cxa_atexit@plt+0x7e443c> │ │ │ │ + bhi 7f63fc <__cxa_atexit@plt+0x7e444c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2068585,63 +2068589,63 @@ │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ ldr lr, [r7, #99] @ 0x63 │ │ │ │ ldr r3, [r7, #103] @ 0x67 │ │ │ │ ldr r2, [r7, #107] @ 0x6b │ │ │ │ ldr r1, [r7, #111] @ 0x6f │ │ │ │ str r8, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r8, [r6, #-112] @ 0xffffff90 │ │ │ │ - ldr r4, [pc, #656] @ 7f63fc <__cxa_atexit@plt+0x7e444c> │ │ │ │ + ldr r4, [pc, #656] @ 7f640c <__cxa_atexit@plt+0x7e445c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-172] @ 0xffffff54 │ │ │ │ str r1, [r6, #-124] @ 0xffffff84 │ │ │ │ str r2, [r6, #-128] @ 0xffffff80 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ str lr, [r6, #-136] @ 0xffffff78 │ │ │ │ - ldr r4, [pc, #632] @ 7f6400 <__cxa_atexit@plt+0x7e4450> │ │ │ │ + ldr r4, [pc, #632] @ 7f6410 <__cxa_atexit@plt+0x7e4460> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r4, [pc, #616] @ 7f6404 <__cxa_atexit@plt+0x7e4454> │ │ │ │ + ldr r4, [pc, #616] @ 7f6414 <__cxa_atexit@plt+0x7e4464> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-204]! @ 0xffffff34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r4, [pc, #600] @ 7f6408 <__cxa_atexit@plt+0x7e4458> │ │ │ │ + ldr r4, [pc, #600] @ 7f6418 <__cxa_atexit@plt+0x7e4468> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-188]! @ 0xffffff44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r4, [pc, #584] @ 7f640c <__cxa_atexit@plt+0x7e445c> │ │ │ │ + ldr r4, [pc, #584] @ 7f641c <__cxa_atexit@plt+0x7e446c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-120]! @ 0xffffff88 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #568] @ 7f6410 <__cxa_atexit@plt+0x7e4460> │ │ │ │ + ldr r3, [pc, #568] @ 7f6420 <__cxa_atexit@plt+0x7e4470> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-104]! @ 0xffffff98 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #548] @ 7f6414 <__cxa_atexit@plt+0x7e4464> │ │ │ │ + ldr r2, [pc, #548] @ 7f6424 <__cxa_atexit@plt+0x7e4474> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-88]! @ 0xffffffa8 │ │ │ │ str r4, [sp, #24] │ │ │ │ - ldr r1, [pc, #532] @ 7f6418 <__cxa_atexit@plt+0x7e4468> │ │ │ │ + ldr r1, [pc, #532] @ 7f6428 <__cxa_atexit@plt+0x7e4478> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-44]! @ 0xffffffd4 │ │ │ │ str r4, [sp, #20] │ │ │ │ - ldr lr, [pc, #516] @ 7f641c <__cxa_atexit@plt+0x7e446c> │ │ │ │ + ldr lr, [pc, #516] @ 7f642c <__cxa_atexit@plt+0x7e447c> │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - ldr r4, [pc, #500] @ 7f6420 <__cxa_atexit@plt+0x7e4470> │ │ │ │ + ldr r4, [pc, #500] @ 7f6430 <__cxa_atexit@plt+0x7e4480> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [r1, #-60]! @ 0xffffffc4 │ │ │ │ stmda r6, {sl, ip} │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ str r4, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2068674,18 +2068678,18 @@ │ │ │ │ str ip, [r6, #-164] @ 0xffffff5c │ │ │ │ str lr, [r6, #-168] @ 0xffffff58 │ │ │ │ str ip, [r6, #-176] @ 0xffffff50 │ │ │ │ str sl, [r6, #-180] @ 0xffffff4c │ │ │ │ str sl, [r6, #-196] @ 0xffffff3c │ │ │ │ mov lr, r2 │ │ │ │ str r2, [r6, #-192] @ 0xffffff40 │ │ │ │ - ldr r4, [pc, #340] @ 7f6424 <__cxa_atexit@plt+0x7e4474> │ │ │ │ + ldr r4, [pc, #340] @ 7f6434 <__cxa_atexit@plt+0x7e4484> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-148]! @ 0xffffff6c │ │ │ │ - ldr r4, [pc, #332] @ 7f6428 <__cxa_atexit@plt+0x7e4478> │ │ │ │ + ldr r4, [pc, #332] @ 7f6438 <__cxa_atexit@plt+0x7e4488> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [r5, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [sp] │ │ │ │ @@ -2068736,209 +2068740,209 @@ │ │ │ │ str r4, [r5, #28] │ │ │ │ sub r4, r6, #171 @ 0xab │ │ │ │ str r4, [r5, #24] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [r5, #16] │ │ │ │ - ldr r4, [pc, #100] @ 7f642c <__cxa_atexit@plt+0x7e447c> │ │ │ │ + ldr r4, [pc, #100] @ 7f643c <__cxa_atexit@plt+0x7e448c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #137 @ 0x89 │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ str r4, [r5, #4] │ │ │ │ - ldr r8, [pc, #80] @ 7f6430 <__cxa_atexit@plt+0x7e4480> │ │ │ │ + ldr r8, [pc, #80] @ 7f6440 <__cxa_atexit@plt+0x7e4490> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #208 @ 0xd0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffff7084 │ │ │ │ @ instruction: 0xffff7c70 │ │ │ │ @ instruction: 0xffff6b44 │ │ │ │ @ instruction: 0xffff6c00 │ │ │ │ @ instruction: 0xffff74f0 │ │ │ │ @ instruction: 0xffff76d4 │ │ │ │ @ instruction: 0xffff7a2c │ │ │ │ @ instruction: 0xffff7b14 │ │ │ │ @ instruction: 0xffff7b4c │ │ │ │ @ instruction: 0xffff7aa0 │ │ │ │ - cmneq r4, #148, 18 @ 0x250000 │ │ │ │ + cmneq r4, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - cmneq r4, #128, 18 @ 0x200000 │ │ │ │ - cmneq r4, #196, 18 @ 0x310000 │ │ │ │ - movteq ip, #24524 @ 0x5fcc │ │ │ │ - @ instruction: 0x03218ce4 │ │ │ │ + cmneq r4, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r4, #180, 18 @ 0x2d0000 │ │ │ │ + movteq ip, #24508 @ 0x5fbc │ │ │ │ + @ instruction: 0x03218cd4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f64a4 <__cxa_atexit@plt+0x7e44f4> │ │ │ │ + bne 7f64b4 <__cxa_atexit@plt+0x7e4504> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f650c <__cxa_atexit@plt+0x7e455c> │ │ │ │ + bhi 7f651c <__cxa_atexit@plt+0x7e456c> │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #204] @ 7f6534 <__cxa_atexit@plt+0x7e4584> │ │ │ │ + ldr r3, [pc, #204] @ 7f6544 <__cxa_atexit@plt+0x7e4594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #196] @ 7f6538 <__cxa_atexit@plt+0x7e4588> │ │ │ │ + ldr r7, [pc, #196] @ 7f6548 <__cxa_atexit@plt+0x7e4598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #188] @ 7f653c <__cxa_atexit@plt+0x7e458c> │ │ │ │ + ldr r2, [pc, #188] @ 7f654c <__cxa_atexit@plt+0x7e459c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #160] @ 7f6540 <__cxa_atexit@plt+0x7e4590> │ │ │ │ + ldr r7, [pc, #160] @ 7f6550 <__cxa_atexit@plt+0x7e45a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f6518 <__cxa_atexit@plt+0x7e4568> │ │ │ │ + bhi 7f6528 <__cxa_atexit@plt+0x7e4578> │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - ldr lr, [pc, #88] @ 7f6524 <__cxa_atexit@plt+0x7e4574> │ │ │ │ + ldr lr, [pc, #88] @ 7f6534 <__cxa_atexit@plt+0x7e4584> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 7f6528 <__cxa_atexit@plt+0x7e4578> │ │ │ │ + ldr r9, [pc, #84] @ 7f6538 <__cxa_atexit@plt+0x7e4588> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #80] @ 7f652c <__cxa_atexit@plt+0x7e457c> │ │ │ │ + ldr r3, [pc, #80] @ 7f653c <__cxa_atexit@plt+0x7e458c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r0, r2, r3} │ │ │ │ str r1, [r6, #-16] │ │ │ │ sub r0, r6, #2 │ │ │ │ stmdb r5, {r0, sl} │ │ │ │ str r9, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #44] @ 7f6530 <__cxa_atexit@plt+0x7e4580> │ │ │ │ + ldr r3, [pc, #44] @ 7f6540 <__cxa_atexit@plt+0x7e4590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff7b24 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r4, #4, 20 @ 0x4000 │ │ │ │ - cmneq r4, #96, 14 @ 0x1800000 │ │ │ │ + cmneq r4, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r4, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - cmneq r5, #160, 4 │ │ │ │ - cmneq r4, #96, 20 @ 0x60000 │ │ │ │ - cmneq r4, #176, 14 @ 0x2c00000 │ │ │ │ - movteq ip, #24228 @ 0x5ea4 │ │ │ │ - @ instruction: 0x03218be0 │ │ │ │ + cmneq r5, #144, 4 │ │ │ │ + cmneq r4, #80, 20 @ 0x50000 │ │ │ │ + cmneq r4, #160, 14 @ 0x2800000 │ │ │ │ + movteq ip, #24212 @ 0x5e94 │ │ │ │ + @ instruction: 0x03218bd0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #112] @ 0x70 │ │ │ │ ldr lr, [r5, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f65bc <__cxa_atexit@plt+0x7e460c> │ │ │ │ + bne 7f65cc <__cxa_atexit@plt+0x7e461c> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7f6614 <__cxa_atexit@plt+0x7e4664> │ │ │ │ - ldr r0, [pc, #188] @ 7f663c <__cxa_atexit@plt+0x7e468c> │ │ │ │ + bhi 7f6624 <__cxa_atexit@plt+0x7e4674> │ │ │ │ + ldr r0, [pc, #188] @ 7f664c <__cxa_atexit@plt+0x7e469c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #184] @ 7f6640 <__cxa_atexit@plt+0x7e4690> │ │ │ │ + ldr r2, [pc, #184] @ 7f6650 <__cxa_atexit@plt+0x7e46a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #180] @ 7f6644 <__cxa_atexit@plt+0x7e4694> │ │ │ │ + ldr r7, [pc, #180] @ 7f6654 <__cxa_atexit@plt+0x7e46a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str r7, [r5, #8]! │ │ │ │ - ldr r7, [pc, #144] @ 7f6648 <__cxa_atexit@plt+0x7e4698> │ │ │ │ + ldr r7, [pc, #144] @ 7f6658 <__cxa_atexit@plt+0x7e46a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7f6620 <__cxa_atexit@plt+0x7e4670> │ │ │ │ + bhi 7f6630 <__cxa_atexit@plt+0x7e4680> │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #88] @ 7f662c <__cxa_atexit@plt+0x7e467c> │ │ │ │ + ldr r2, [pc, #88] @ 7f663c <__cxa_atexit@plt+0x7e468c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #84] @ 7f6630 <__cxa_atexit@plt+0x7e4680> │ │ │ │ + ldr r7, [pc, #84] @ 7f6640 <__cxa_atexit@plt+0x7e4690> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #80] @ 7f6634 <__cxa_atexit@plt+0x7e4684> │ │ │ │ + ldr sl, [pc, #80] @ 7f6644 <__cxa_atexit@plt+0x7e4694> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #40] @ 7f6638 <__cxa_atexit@plt+0x7e4688> │ │ │ │ + ldr r7, [pc, #40] @ 7f6648 <__cxa_atexit@plt+0x7e4698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xffff7c44 │ │ │ │ @ instruction: 0xffff7ae8 │ │ │ │ - cmneq r4, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r4, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq r4, #152, 18 @ 0x260000 │ │ │ │ - movteq ip, #22216 @ 0x56c8 │ │ │ │ - @ instruction: 0x03218ae4 │ │ │ │ + cmneq r4, #136, 18 @ 0x220000 │ │ │ │ + movteq ip, #22200 @ 0x56b8 │ │ │ │ + @ instruction: 0x03218ad4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f66c0 <__cxa_atexit@plt+0x7e4710> │ │ │ │ + bne 7f66d0 <__cxa_atexit@plt+0x7e4720> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f67b0 <__cxa_atexit@plt+0x7e4800> │ │ │ │ - ldr r7, [pc, #336] @ 7f67d4 <__cxa_atexit@plt+0x7e4824> │ │ │ │ + bhi 7f67c0 <__cxa_atexit@plt+0x7e4810> │ │ │ │ + ldr r7, [pc, #336] @ 7f67e4 <__cxa_atexit@plt+0x7e4834> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ - ldr r3, [pc, #328] @ 7f67d8 <__cxa_atexit@plt+0x7e4828> │ │ │ │ + ldr r3, [pc, #328] @ 7f67e8 <__cxa_atexit@plt+0x7e4838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #320] @ 7f67dc <__cxa_atexit@plt+0x7e482c> │ │ │ │ + ldr r2, [pc, #320] @ 7f67ec <__cxa_atexit@plt+0x7e483c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #292] @ 7f67e0 <__cxa_atexit@plt+0x7e4830> │ │ │ │ + ldr r7, [pc, #292] @ 7f67f0 <__cxa_atexit@plt+0x7e4840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f67b8 <__cxa_atexit@plt+0x7e4808> │ │ │ │ + bhi 7f67c8 <__cxa_atexit@plt+0x7e4818> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2068973,73 +2068977,73 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #76] @ 7f67c8 <__cxa_atexit@plt+0x7e4818> │ │ │ │ + ldr r3, [pc, #76] @ 7f67d8 <__cxa_atexit@plt+0x7e4828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #64] @ 7f67cc <__cxa_atexit@plt+0x7e481c> │ │ │ │ + ldr r2, [pc, #64] @ 7f67dc <__cxa_atexit@plt+0x7e482c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-84]! @ 0xffffffac │ │ │ │ - ldr r2, [pc, #56] @ 7f67d0 <__cxa_atexit@plt+0x7e4820> │ │ │ │ + ldr r2, [pc, #56] @ 7f67e0 <__cxa_atexit@plt+0x7e4830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #116]! @ 0x74 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r7, #20 │ │ │ │ - b 7f67bc <__cxa_atexit@plt+0x7e480c> │ │ │ │ + b 7f67cc <__cxa_atexit@plt+0x7e481c> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ @ instruction: 0xfffff58c │ │ │ │ - cmneq r4, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r4, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - cmneq r5, #136 @ 0x88 │ │ │ │ - cmneq r4, #68, 16 @ 0x440000 │ │ │ │ - cmneq r4, #148, 10 @ 0x25000000 │ │ │ │ - movteq ip, #23540 @ 0x5bf4 │ │ │ │ - @ instruction: 0x03218954 │ │ │ │ + cmneq r5, #120 @ 0x78 │ │ │ │ + cmneq r4, #52, 16 @ 0x340000 │ │ │ │ + cmneq r4, #132, 10 @ 0x21000000 │ │ │ │ + movteq ip, #23524 @ 0x5be4 │ │ │ │ + @ instruction: 0x03218944 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7f6854 <__cxa_atexit@plt+0x7e48a4> │ │ │ │ + bne 7f6864 <__cxa_atexit@plt+0x7e48b4> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f6a10 <__cxa_atexit@plt+0x7e4a60> │ │ │ │ - ldr r7, [pc, #540] @ 7f6a34 <__cxa_atexit@plt+0x7e4a84> │ │ │ │ + bhi 7f6a20 <__cxa_atexit@plt+0x7e4a70> │ │ │ │ + ldr r7, [pc, #540] @ 7f6a44 <__cxa_atexit@plt+0x7e4a94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ - ldr r3, [pc, #532] @ 7f6a38 <__cxa_atexit@plt+0x7e4a88> │ │ │ │ + ldr r3, [pc, #532] @ 7f6a48 <__cxa_atexit@plt+0x7e4a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #524] @ 7f6a3c <__cxa_atexit@plt+0x7e4a8c> │ │ │ │ + ldr r2, [pc, #524] @ 7f6a4c <__cxa_atexit@plt+0x7e4a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #496] @ 7f6a40 <__cxa_atexit@plt+0x7e4a90> │ │ │ │ + ldr r7, [pc, #496] @ 7f6a50 <__cxa_atexit@plt+0x7e4aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f6a1c <__cxa_atexit@plt+0x7e4a6c> │ │ │ │ + bhi 7f6a2c <__cxa_atexit@plt+0x7e4a7c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2069112,15 +2069116,15 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [pc, #128] @ 7f6a28 <__cxa_atexit@plt+0x7e4a78> │ │ │ │ + ldr r7, [pc, #128] @ 7f6a38 <__cxa_atexit@plt+0x7e4a88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r6, #-120] @ 0xffffff88 │ │ │ │ str r8, [r6, #-116] @ 0xffffff8c │ │ │ │ @@ -2069128,119 +2069132,119 @@ │ │ │ │ str r7, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [r6, #-104] @ 0xffffff98 │ │ │ │ str r9, [r6, #-100] @ 0xffffff9c │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #68] @ 7f6a2c <__cxa_atexit@plt+0x7e4a7c> │ │ │ │ + ldr r3, [pc, #68] @ 7f6a3c <__cxa_atexit@plt+0x7e4a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ - ldr r3, [pc, #60] @ 7f6a30 <__cxa_atexit@plt+0x7e4a80> │ │ │ │ + ldr r3, [pc, #60] @ 7f6a40 <__cxa_atexit@plt+0x7e4a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #124]! @ 0x7c │ │ │ │ sub r3, r6, #127 @ 0x7f │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe48c │ │ │ │ @ instruction: 0xffffe6d0 │ │ │ │ - cmneq r4, #112, 4 │ │ │ │ + cmneq r4, #96, 4 │ │ │ │ @ instruction: 0xffffe930 │ │ │ │ - msreq SPSR_s, #244, 28 @ 0xf40 │ │ │ │ - cmneq r4, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r4, #0, 8 │ │ │ │ - movteq ip, #21000 @ 0x5208 │ │ │ │ + msreq SPSR_s, #228, 28 @ 0xe40 │ │ │ │ + cmneq r4, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r4, #240, 6 @ 0xc0000003 │ │ │ │ + movteq ip, #20984 @ 0x51f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6a80 <__cxa_atexit@plt+0x7e4ad0> │ │ │ │ - ldr r3, [pc, #36] @ 7f6a88 <__cxa_atexit@plt+0x7e4ad8> │ │ │ │ + bcc 7f6a90 <__cxa_atexit@plt+0x7e4ae0> │ │ │ │ + ldr r3, [pc, #36] @ 7f6a98 <__cxa_atexit@plt+0x7e4ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7f6a8c <__cxa_atexit@plt+0x7e4adc> │ │ │ │ + ldr r7, [pc, #24] @ 7f6a9c <__cxa_atexit@plt+0x7e4aec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7f6a90 <__cxa_atexit@plt+0x7e4ae0> │ │ │ │ + ldr r8, [pc, #20] @ 7f6aa0 <__cxa_atexit@plt+0x7e4af0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #216, 2 @ 0x36 │ │ │ │ - cmneq r4, #0, 2 │ │ │ │ - msreq SPSR_s, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r4, #200, 2 @ 0x32 │ │ │ │ + cmneq r4, #240 @ 0xf0 │ │ │ │ + msreq SPSR_s, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6ac0 <__cxa_atexit@plt+0x7e4b10> │ │ │ │ - ldr r3, [pc, #24] @ 7f6ac8 <__cxa_atexit@plt+0x7e4b18> │ │ │ │ + bcc 7f6ad0 <__cxa_atexit@plt+0x7e4b20> │ │ │ │ + ldr r3, [pc, #24] @ 7f6ad8 <__cxa_atexit@plt+0x7e4b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 2 @ 0x23 │ │ │ │ - movteq ip, #20880 @ 0x5190 │ │ │ │ + cmneq r4, #124, 2 │ │ │ │ + movteq ip, #20864 @ 0x5180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6b40 <__cxa_atexit@plt+0x7e4b90> │ │ │ │ + bcc 7f6b50 <__cxa_atexit@plt+0x7e4ba0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f6b38 <__cxa_atexit@plt+0x7e4b88> │ │ │ │ - ldr r3, [pc, #76] @ 7f6b48 <__cxa_atexit@plt+0x7e4b98> │ │ │ │ + bhi 7f6b48 <__cxa_atexit@plt+0x7e4b98> │ │ │ │ + ldr r3, [pc, #76] @ 7f6b58 <__cxa_atexit@plt+0x7e4ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 7f6b4c <__cxa_atexit@plt+0x7e4b9c> │ │ │ │ + ldr r2, [pc, #72] @ 7f6b5c <__cxa_atexit@plt+0x7e4bac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 7f6b50 <__cxa_atexit@plt+0x7e4ba0> │ │ │ │ + ldr r2, [pc, #56] @ 7f6b60 <__cxa_atexit@plt+0x7e4bb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 7f6b54 <__cxa_atexit@plt+0x7e4ba4> │ │ │ │ + ldr r7, [pc, #32] @ 7f6b64 <__cxa_atexit@plt+0x7e4bb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #56, 2 │ │ │ │ + cmneq r4, #40, 2 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r4, #28, 2 │ │ │ │ - movteq ip, #22784 @ 0x5900 │ │ │ │ + cmneq r4, #12, 2 │ │ │ │ + movteq ip, #22768 @ 0x58f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6d34 <__cxa_atexit@plt+0x7e4d84> │ │ │ │ + bcc 7f6d44 <__cxa_atexit@plt+0x7e4d94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f6d2c <__cxa_atexit@plt+0x7e4d7c> │ │ │ │ + bhi 7f6d3c <__cxa_atexit@plt+0x7e4d8c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2069279,15 +2069283,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r7, #87] @ 0x57 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ add r3, r7, #95 @ 0x5f │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ mov r4, r8 │ │ │ │ - ldr r8, [pc, #248] @ 7f6d3c <__cxa_atexit@plt+0x7e4d8c> │ │ │ │ + ldr r8, [pc, #248] @ 7f6d4c <__cxa_atexit@plt+0x7e4d9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r6, #-124] @ 0xffffff84 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2069317,73 +2069321,73 @@ │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #100] @ 7f6d40 <__cxa_atexit@plt+0x7e4d90> │ │ │ │ + ldr r4, [pc, #100] @ 7f6d50 <__cxa_atexit@plt+0x7e4da0> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ str r8, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #48] @ 7f6d44 <__cxa_atexit@plt+0x7e4d94> │ │ │ │ + ldr r4, [pc, #48] @ 7f6d54 <__cxa_atexit@plt+0x7e4da4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #123 @ 0x7b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq r4, #80, 30 @ 0x140 │ │ │ │ - movteq fp, #21868 @ 0x556c │ │ │ │ + cmneq r4, #64, 30 @ 0x100 │ │ │ │ + movteq fp, #21852 @ 0x555c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6d84 <__cxa_atexit@plt+0x7e4dd4> │ │ │ │ - ldr r3, [pc, #36] @ 7f6d8c <__cxa_atexit@plt+0x7e4ddc> │ │ │ │ + bcc 7f6d94 <__cxa_atexit@plt+0x7e4de4> │ │ │ │ + ldr r3, [pc, #36] @ 7f6d9c <__cxa_atexit@plt+0x7e4dec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f6d90 <__cxa_atexit@plt+0x7e4de0> │ │ │ │ + ldr r7, [pc, #16] @ 7f6da0 <__cxa_atexit@plt+0x7e4df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #212, 28 @ 0xd40 │ │ │ │ - cmneq r4, #68, 28 @ 0x440 │ │ │ │ - movteq ip, #22228 @ 0x56d4 │ │ │ │ + cmneq r4, #196, 28 @ 0xc40 │ │ │ │ + cmneq r4, #52, 28 @ 0x340 │ │ │ │ + movteq ip, #22212 @ 0x56c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6f5c <__cxa_atexit@plt+0x7e4fac> │ │ │ │ + bcc 7f6f6c <__cxa_atexit@plt+0x7e4fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f6f54 <__cxa_atexit@plt+0x7e4fa4> │ │ │ │ + bhi 7f6f64 <__cxa_atexit@plt+0x7e4fb4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2069420,15 +2069424,15 @@ │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [r7, #87] @ 0x57 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ add r2, r7, #95 @ 0x5f │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ - ldr r4, [pc, #236] @ 7f6f64 <__cxa_atexit@plt+0x7e4fb4> │ │ │ │ + ldr r4, [pc, #236] @ 7f6f74 <__cxa_atexit@plt+0x7e4fc4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-124] @ 0xffffff84 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -2069455,127 +2069459,127 @@ │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #100] @ 7f6f68 <__cxa_atexit@plt+0x7e4fb8> │ │ │ │ + ldr r4, [pc, #100] @ 7f6f78 <__cxa_atexit@plt+0x7e4fc8> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ str r8, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 7f6f6c <__cxa_atexit@plt+0x7e4fbc> │ │ │ │ + ldr r4, [pc, #48] @ 7f6f7c <__cxa_atexit@plt+0x7e4fcc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #123 @ 0x7b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r4, #40, 26 @ 0xa00 │ │ │ │ - movteq fp, #23744 @ 0x5cc0 │ │ │ │ + cmneq r4, #24, 26 @ 0x600 │ │ │ │ + movteq fp, #23728 @ 0x5cb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6fac <__cxa_atexit@plt+0x7e4ffc> │ │ │ │ - ldr r3, [pc, #36] @ 7f6fb4 <__cxa_atexit@plt+0x7e5004> │ │ │ │ + bcc 7f6fbc <__cxa_atexit@plt+0x7e500c> │ │ │ │ + ldr r3, [pc, #36] @ 7f6fc4 <__cxa_atexit@plt+0x7e5014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f6fb8 <__cxa_atexit@plt+0x7e5008> │ │ │ │ + ldr r7, [pc, #16] @ 7f6fc8 <__cxa_atexit@plt+0x7e5018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 24 @ 0xac00 │ │ │ │ - cmneq r4, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r4, #156, 24 @ 0x9c00 │ │ │ │ + cmneq r4, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f6fe8 <__cxa_atexit@plt+0x7e5038> │ │ │ │ - ldr r3, [pc, #24] @ 7f6ff0 <__cxa_atexit@plt+0x7e5040> │ │ │ │ + bcc 7f6ff8 <__cxa_atexit@plt+0x7e5048> │ │ │ │ + ldr r3, [pc, #24] @ 7f7000 <__cxa_atexit@plt+0x7e5050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #100, 24 @ 0x6400 │ │ │ │ - movteq fp, #23624 @ 0x5c48 │ │ │ │ + cmneq r4, #84, 24 @ 0x5400 │ │ │ │ + movteq fp, #23608 @ 0x5c38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7078 <__cxa_atexit@plt+0x7e50c8> │ │ │ │ + bcc 7f7088 <__cxa_atexit@plt+0x7e50d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7070 <__cxa_atexit@plt+0x7e50c0> │ │ │ │ - ldr r3, [pc, #92] @ 7f7080 <__cxa_atexit@plt+0x7e50d0> │ │ │ │ + bhi 7f7080 <__cxa_atexit@plt+0x7e50d0> │ │ │ │ + ldr r3, [pc, #92] @ 7f7090 <__cxa_atexit@plt+0x7e50e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f7084 <__cxa_atexit@plt+0x7e50d4> │ │ │ │ + ldr r2, [pc, #88] @ 7f7094 <__cxa_atexit@plt+0x7e50e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7f7088 <__cxa_atexit@plt+0x7e50d8> │ │ │ │ + ldr r0, [pc, #64] @ 7f7098 <__cxa_atexit@plt+0x7e50e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f708c <__cxa_atexit@plt+0x7e50dc> │ │ │ │ + ldr r7, [pc, #32] @ 7f709c <__cxa_atexit@plt+0x7e50ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #16, 24 @ 0x1000 │ │ │ │ + cmneq r4, #0, 24 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r4, #228, 22 @ 0x39000 │ │ │ │ - movteq ip, #21464 @ 0x53d8 │ │ │ │ + cmneq r4, #212, 22 @ 0x35000 │ │ │ │ + movteq ip, #21448 @ 0x53c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7254 <__cxa_atexit@plt+0x7e52a4> │ │ │ │ + bcc 7f7264 <__cxa_atexit@plt+0x7e52b4> │ │ │ │ ldr r3, [r0, #804] @ 0x324 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f724c <__cxa_atexit@plt+0x7e529c> │ │ │ │ + bhi 7f725c <__cxa_atexit@plt+0x7e52ac> │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -2069611,15 +2069615,15 @@ │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [r7, #87] @ 0x57 │ │ │ │ ldr ip, [r7, #91] @ 0x5b │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #95] @ 0x5f │ │ │ │ ldr r0, [r7, #99] @ 0x63 │ │ │ │ - ldr r3, [pc, #236] @ 7f7260 <__cxa_atexit@plt+0x7e52b0> │ │ │ │ + ldr r3, [pc, #236] @ 7f7270 <__cxa_atexit@plt+0x7e52c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-124] @ 0xffffff84 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2069645,124 +2069649,124 @@ │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #104] @ 7f7264 <__cxa_atexit@plt+0x7e52b4> │ │ │ │ + ldr r4, [pc, #104] @ 7f7274 <__cxa_atexit@plt+0x7e52c4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r8, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 7f7268 <__cxa_atexit@plt+0x7e52b8> │ │ │ │ + ldr r4, [pc, #52] @ 7f7278 <__cxa_atexit@plt+0x7e52c8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #123 @ 0x7b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ ldr r1, [r0, #-8] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmneq r4, #48, 20 @ 0x30000 │ │ │ │ - movteq fp, #22952 @ 0x59a8 │ │ │ │ + cmneq r4, #32, 20 @ 0x20000 │ │ │ │ + movteq fp, #22936 @ 0x5998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f72a4 <__cxa_atexit@plt+0x7e52f4> │ │ │ │ - ldr r3, [pc, #32] @ 7f72ac <__cxa_atexit@plt+0x7e52fc> │ │ │ │ + bcc 7f72b4 <__cxa_atexit@plt+0x7e5304> │ │ │ │ + ldr r3, [pc, #32] @ 7f72bc <__cxa_atexit@plt+0x7e530c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f72b0 <__cxa_atexit@plt+0x7e5300> │ │ │ │ + ldr r7, [pc, #16] @ 7f72c0 <__cxa_atexit@plt+0x7e5310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #176, 18 @ 0x2c0000 │ │ │ │ - cmneq r4, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r4, #160, 18 @ 0x280000 │ │ │ │ + cmneq r4, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f72e0 <__cxa_atexit@plt+0x7e5330> │ │ │ │ - ldr r3, [pc, #24] @ 7f72e8 <__cxa_atexit@plt+0x7e5338> │ │ │ │ + bcc 7f72f0 <__cxa_atexit@plt+0x7e5340> │ │ │ │ + ldr r3, [pc, #24] @ 7f72f8 <__cxa_atexit@plt+0x7e5348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #108, 18 @ 0x1b0000 │ │ │ │ - movteq fp, #22836 @ 0x5934 │ │ │ │ + cmneq r4, #92, 18 @ 0x170000 │ │ │ │ + movteq fp, #22820 @ 0x5924 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7368 <__cxa_atexit@plt+0x7e53b8> │ │ │ │ + bcc 7f7378 <__cxa_atexit@plt+0x7e53c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7360 <__cxa_atexit@plt+0x7e53b0> │ │ │ │ - ldr r3, [pc, #84] @ 7f7370 <__cxa_atexit@plt+0x7e53c0> │ │ │ │ + bhi 7f7370 <__cxa_atexit@plt+0x7e53c0> │ │ │ │ + ldr r3, [pc, #84] @ 7f7380 <__cxa_atexit@plt+0x7e53d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f7374 <__cxa_atexit@plt+0x7e53c4> │ │ │ │ + ldr r2, [pc, #80] @ 7f7384 <__cxa_atexit@plt+0x7e53d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f7378 <__cxa_atexit@plt+0x7e53c8> │ │ │ │ + ldr r1, [pc, #60] @ 7f7388 <__cxa_atexit@plt+0x7e53d8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f737c <__cxa_atexit@plt+0x7e53cc> │ │ │ │ + ldr r7, [pc, #32] @ 7f738c <__cxa_atexit@plt+0x7e53dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #24, 18 @ 0x60000 │ │ │ │ + cmneq r4, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #244, 16 @ 0xf40000 │ │ │ │ - movteq ip, #20728 @ 0x50f8 │ │ │ │ + cmneq r4, #228, 16 @ 0xe40000 │ │ │ │ + movteq ip, #20712 @ 0x50e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f752c <__cxa_atexit@plt+0x7e557c> │ │ │ │ + bcc 7f753c <__cxa_atexit@plt+0x7e558c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7524 <__cxa_atexit@plt+0x7e5574> │ │ │ │ + bhi 7f7534 <__cxa_atexit@plt+0x7e5584> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2069796,15 +2069800,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r7, #83] @ 0x53 │ │ │ │ str r0, [sp] │ │ │ │ ldr r9, [r7, #87] @ 0x57 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ ldr r0, [r7, #95] @ 0x5f │ │ │ │ - ldr r4, [pc, #220] @ 7f7534 <__cxa_atexit@plt+0x7e5584> │ │ │ │ + ldr r4, [pc, #220] @ 7f7544 <__cxa_atexit@plt+0x7e5594> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r2, r3, r8, fp, ip} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -2069827,73 +2069831,73 @@ │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ - ldr r4, [pc, #100] @ 7f7538 <__cxa_atexit@plt+0x7e5588> │ │ │ │ + ldr r4, [pc, #100] @ 7f7548 <__cxa_atexit@plt+0x7e5598> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [r6, #-112] @ 0xffffff90 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 7f753c <__cxa_atexit@plt+0x7e558c> │ │ │ │ + ldr r4, [pc, #48] @ 7f754c <__cxa_atexit@plt+0x7e559c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #115 @ 0x73 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r4, #88, 14 @ 0x1600000 │ │ │ │ - movteq sl, #21576 @ 0x5448 │ │ │ │ + cmneq r4, #72, 14 @ 0x1200000 │ │ │ │ + movteq sl, #21560 @ 0x5438 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f757c <__cxa_atexit@plt+0x7e55cc> │ │ │ │ - ldr r3, [pc, #36] @ 7f7584 <__cxa_atexit@plt+0x7e55d4> │ │ │ │ + bcc 7f758c <__cxa_atexit@plt+0x7e55dc> │ │ │ │ + ldr r3, [pc, #36] @ 7f7594 <__cxa_atexit@plt+0x7e55e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f7588 <__cxa_atexit@plt+0x7e55d8> │ │ │ │ + ldr r7, [pc, #16] @ 7f7598 <__cxa_atexit@plt+0x7e55e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #220, 12 @ 0xdc00000 │ │ │ │ - msreq SPSR_s, #0, 2 │ │ │ │ - movteq fp, #24316 @ 0x5efc │ │ │ │ + cmneq r4, #204, 12 @ 0xcc00000 │ │ │ │ + msreq SPSR_s, #240 @ 0xf0 │ │ │ │ + movteq fp, #24300 @ 0x5eec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ - bcc 7f7720 <__cxa_atexit@plt+0x7e5770> │ │ │ │ + bcc 7f7730 <__cxa_atexit@plt+0x7e5780> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7f7718 <__cxa_atexit@plt+0x7e5768> │ │ │ │ + bhi 7f7728 <__cxa_atexit@plt+0x7e5778> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -2069923,15 +2069927,15 @@ │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #67] @ 0x43 │ │ │ │ add sl, r7, #71 @ 0x47 │ │ │ │ ldm sl, {r1, r2, r3, r4, sl} │ │ │ │ ldr r9, [r7, #91] @ 0x5b │ │ │ │ str r8, [r6, #-16] │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ - ldr fp, [pc, #212] @ 7f7728 <__cxa_atexit@plt+0x7e5778> │ │ │ │ + ldr fp, [pc, #212] @ 7f7738 <__cxa_atexit@plt+0x7e5788> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-112] @ 0xffffff90 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r1, r2, r3, r4, sl} │ │ │ │ @@ -2069952,123 +2069956,123 @@ │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #100] @ 7f772c <__cxa_atexit@plt+0x7e577c> │ │ │ │ + ldr r4, [pc, #100] @ 7f773c <__cxa_atexit@plt+0x7e578c> │ │ │ │ add r4, pc, r4 │ │ │ │ str ip, [r6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [r6, #-100] @ 0xffffff9c │ │ │ │ str ip, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 7f7730 <__cxa_atexit@plt+0x7e5780> │ │ │ │ + ldr r4, [pc, #48] @ 7f7740 <__cxa_atexit@plt+0x7e5790> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #111 @ 0x6f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq r4, #100, 10 @ 0x19000000 │ │ │ │ - movteq fp, #21696 @ 0x54c0 │ │ │ │ + cmneq r4, #84, 10 @ 0x15000000 │ │ │ │ + movteq fp, #21680 @ 0x54b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7770 <__cxa_atexit@plt+0x7e57c0> │ │ │ │ - ldr r3, [pc, #36] @ 7f7778 <__cxa_atexit@plt+0x7e57c8> │ │ │ │ + bcc 7f7780 <__cxa_atexit@plt+0x7e57d0> │ │ │ │ + ldr r3, [pc, #36] @ 7f7788 <__cxa_atexit@plt+0x7e57d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7f777c <__cxa_atexit@plt+0x7e57cc> │ │ │ │ + ldr r7, [pc, #24] @ 7f778c <__cxa_atexit@plt+0x7e57dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7f7780 <__cxa_atexit@plt+0x7e57d0> │ │ │ │ + ldr r8, [pc, #20] @ 7f7790 <__cxa_atexit@plt+0x7e57e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #232, 8 @ 0xe8000000 │ │ │ │ - cmneq r4, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r4, #216 @ 0xd8 │ │ │ │ + cmneq r4, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r4, #0, 8 │ │ │ │ + cmneq r4, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f77b0 <__cxa_atexit@plt+0x7e5800> │ │ │ │ - ldr r3, [pc, #24] @ 7f77b8 <__cxa_atexit@plt+0x7e5808> │ │ │ │ + bcc 7f77c0 <__cxa_atexit@plt+0x7e5810> │ │ │ │ + ldr r3, [pc, #24] @ 7f77c8 <__cxa_atexit@plt+0x7e5818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #156, 8 @ 0x9c000000 │ │ │ │ - movteq fp, #21576 @ 0x5448 │ │ │ │ + cmneq r4, #140, 8 @ 0x8c000000 │ │ │ │ + movteq fp, #21560 @ 0x5438 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7830 <__cxa_atexit@plt+0x7e5880> │ │ │ │ + bcc 7f7840 <__cxa_atexit@plt+0x7e5890> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7828 <__cxa_atexit@plt+0x7e5878> │ │ │ │ - ldr r3, [pc, #76] @ 7f7838 <__cxa_atexit@plt+0x7e5888> │ │ │ │ + bhi 7f7838 <__cxa_atexit@plt+0x7e5888> │ │ │ │ + ldr r3, [pc, #76] @ 7f7848 <__cxa_atexit@plt+0x7e5898> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 7f783c <__cxa_atexit@plt+0x7e588c> │ │ │ │ + ldr r2, [pc, #72] @ 7f784c <__cxa_atexit@plt+0x7e589c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 7f7840 <__cxa_atexit@plt+0x7e5890> │ │ │ │ + ldr r2, [pc, #56] @ 7f7850 <__cxa_atexit@plt+0x7e58a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 7f7844 <__cxa_atexit@plt+0x7e5894> │ │ │ │ + ldr r7, [pc, #32] @ 7f7854 <__cxa_atexit@plt+0x7e58a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r4, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r4, #44, 8 @ 0x2c000000 │ │ │ │ - movteq fp, #23632 @ 0x5c50 │ │ │ │ + cmneq r4, #28, 8 @ 0x1c000000 │ │ │ │ + movteq fp, #23616 @ 0x5c40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f79c4 <__cxa_atexit@plt+0x7e5a14> │ │ │ │ + bcc 7f79d4 <__cxa_atexit@plt+0x7e5a24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f79bc <__cxa_atexit@plt+0x7e5a0c> │ │ │ │ + bhi 7f79cc <__cxa_atexit@plt+0x7e5a1c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2070095,15 +2070099,15 @@ │ │ │ │ ldr r3, [r7, #59] @ 0x3b │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ add fp, r7, #67 @ 0x43 │ │ │ │ ldm fp, {r0, r1, r3, r4, fp} │ │ │ │ ldr r9, [r7, #87] @ 0x57 │ │ │ │ - ldr sl, [pc, #200] @ 7f79cc <__cxa_atexit@plt+0x7e5a1c> │ │ │ │ + ldr sl, [pc, #200] @ 7f79dc <__cxa_atexit@plt+0x7e5a2c> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-104] @ 0xffffff98 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r3, r4, r8, fp} │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r2, [r6] │ │ │ │ @@ -2070121,195 +2070125,195 @@ │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ - ldr r4, [pc, #100] @ 7f79d0 <__cxa_atexit@plt+0x7e5a20> │ │ │ │ + ldr r4, [pc, #100] @ 7f79e0 <__cxa_atexit@plt+0x7e5a30> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #48] @ 7f79d4 <__cxa_atexit@plt+0x7e5a24> │ │ │ │ + ldr r4, [pc, #48] @ 7f79e4 <__cxa_atexit@plt+0x7e5a34> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #103 @ 0x67 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r4, #192, 4 │ │ │ │ - movteq r9, #23972 @ 0x5da4 │ │ │ │ + cmneq r4, #176, 4 │ │ │ │ + movteq r9, #23956 @ 0x5d94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7a14 <__cxa_atexit@plt+0x7e5a64> │ │ │ │ - ldr r3, [pc, #36] @ 7f7a1c <__cxa_atexit@plt+0x7e5a6c> │ │ │ │ + bcc 7f7a24 <__cxa_atexit@plt+0x7e5a74> │ │ │ │ + ldr r3, [pc, #36] @ 7f7a2c <__cxa_atexit@plt+0x7e5a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7f7a20 <__cxa_atexit@plt+0x7e5a70> │ │ │ │ + ldr r7, [pc, #24] @ 7f7a30 <__cxa_atexit@plt+0x7e5a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7f7a24 <__cxa_atexit@plt+0x7e5a74> │ │ │ │ + ldr r8, [pc, #20] @ 7f7a34 <__cxa_atexit@plt+0x7e5a84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #68, 4 @ 0x40000004 │ │ │ │ - cmneq r4, #236, 16 @ 0xec0000 │ │ │ │ + cmneq r4, #52, 4 @ 0x40000003 │ │ │ │ cmneq r4, #220, 16 @ 0xdc0000 │ │ │ │ - movteq r9, #23824 @ 0x5d10 │ │ │ │ + cmneq r4, #204, 16 @ 0xcc0000 │ │ │ │ + movteq r9, #23808 @ 0x5d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7a60 <__cxa_atexit@plt+0x7e5ab0> │ │ │ │ - ldr r3, [pc, #32] @ 7f7a68 <__cxa_atexit@plt+0x7e5ab8> │ │ │ │ + bcc 7f7a70 <__cxa_atexit@plt+0x7e5ac0> │ │ │ │ + ldr r3, [pc, #32] @ 7f7a78 <__cxa_atexit@plt+0x7e5ac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f7a6c <__cxa_atexit@plt+0x7e5abc> │ │ │ │ + ldr r7, [pc, #16] @ 7f7a7c <__cxa_atexit@plt+0x7e5acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #244, 2 @ 0x3d │ │ │ │ - cmneq r4, #72, 2 │ │ │ │ + cmneq r4, #228, 2 @ 0x39 │ │ │ │ + cmneq r4, #56, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq fp, #20804 @ 0x5144 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq fp, #20788 @ 0x5134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7b18 <__cxa_atexit@plt+0x7e5b68> │ │ │ │ + bcc 7f7b28 <__cxa_atexit@plt+0x7e5b78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7b10 <__cxa_atexit@plt+0x7e5b60> │ │ │ │ - ldr r3, [pc, #104] @ 7f7b20 <__cxa_atexit@plt+0x7e5b70> │ │ │ │ + bhi 7f7b20 <__cxa_atexit@plt+0x7e5b70> │ │ │ │ + ldr r3, [pc, #104] @ 7f7b30 <__cxa_atexit@plt+0x7e5b80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 7f7b24 <__cxa_atexit@plt+0x7e5b74> │ │ │ │ + ldr r2, [pc, #100] @ 7f7b34 <__cxa_atexit@plt+0x7e5b84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 7f7b28 <__cxa_atexit@plt+0x7e5b78> │ │ │ │ + ldr r1, [pc, #96] @ 7f7b38 <__cxa_atexit@plt+0x7e5b88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 7f7b2c <__cxa_atexit@plt+0x7e5b7c> │ │ │ │ + ldr r0, [pc, #92] @ 7f7b3c <__cxa_atexit@plt+0x7e5b8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 7f7b30 <__cxa_atexit@plt+0x7e5b80> │ │ │ │ + ldr r7, [pc, #44] @ 7f7b40 <__cxa_atexit@plt+0x7e5b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 7f7b34 <__cxa_atexit@plt+0x7e5b84> │ │ │ │ + ldr r9, [pc, #40] @ 7f7b44 <__cxa_atexit@plt+0x7e5b94> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r4, #108, 2 │ │ │ │ - cmneq r4, #144, 4 │ │ │ │ - cmneq r4, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r4, #92, 2 │ │ │ │ + cmneq r4, #128, 4 │ │ │ │ + cmneq r4, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7b64 <__cxa_atexit@plt+0x7e5bb4> │ │ │ │ - ldr r3, [pc, #24] @ 7f7b6c <__cxa_atexit@plt+0x7e5bbc> │ │ │ │ + bcc 7f7b74 <__cxa_atexit@plt+0x7e5bc4> │ │ │ │ + ldr r3, [pc, #24] @ 7f7b7c <__cxa_atexit@plt+0x7e5bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #232 @ 0xe8 │ │ │ │ - movteq fp, #20596 @ 0x5074 │ │ │ │ + cmneq r4, #216 @ 0xd8 │ │ │ │ + movteq fp, #20580 @ 0x5064 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7bec <__cxa_atexit@plt+0x7e5c3c> │ │ │ │ + bcc 7f7bfc <__cxa_atexit@plt+0x7e5c4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7be4 <__cxa_atexit@plt+0x7e5c34> │ │ │ │ - ldr r3, [pc, #84] @ 7f7bf4 <__cxa_atexit@plt+0x7e5c44> │ │ │ │ + bhi 7f7bf4 <__cxa_atexit@plt+0x7e5c44> │ │ │ │ + ldr r3, [pc, #84] @ 7f7c04 <__cxa_atexit@plt+0x7e5c54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f7bf8 <__cxa_atexit@plt+0x7e5c48> │ │ │ │ + ldr r2, [pc, #80] @ 7f7c08 <__cxa_atexit@plt+0x7e5c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f7bfc <__cxa_atexit@plt+0x7e5c4c> │ │ │ │ + ldr r1, [pc, #60] @ 7f7c0c <__cxa_atexit@plt+0x7e5c5c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f7c00 <__cxa_atexit@plt+0x7e5c50> │ │ │ │ + ldr r7, [pc, #32] @ 7f7c10 <__cxa_atexit@plt+0x7e5c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #148 @ 0x94 │ │ │ │ + cmneq r4, #132 @ 0x84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r4, #112 @ 0x70 │ │ │ │ - movteq fp, #22692 @ 0x58a4 │ │ │ │ + cmneq r4, #96 @ 0x60 │ │ │ │ + movteq fp, #22676 @ 0x5894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ cmp r6, fp │ │ │ │ - bcc 7f7db4 <__cxa_atexit@plt+0x7e5e04> │ │ │ │ + bcc 7f7dc4 <__cxa_atexit@plt+0x7e5e14> │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add ip, ip, #136 @ 0x88 │ │ │ │ cmp ip, r6 │ │ │ │ - bhi 7f7dac <__cxa_atexit@plt+0x7e5dfc> │ │ │ │ + bhi 7f7dbc <__cxa_atexit@plt+0x7e5e0c> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ @@ -2070335,36 +2070339,36 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ ldr r3, [r7, #67] @ 0x43 │ │ │ │ ldr r4, [r7, #71] @ 0x47 │ │ │ │ mov r6, r8 │ │ │ │ ldr r8, [r7, #75] @ 0x4b │ │ │ │ ldr r9, [r7, #79] @ 0x4f │ │ │ │ - ldr r1, [pc, #256] @ 7f7dc4 <__cxa_atexit@plt+0x7e5e14> │ │ │ │ + ldr r1, [pc, #256] @ 7f7dd4 <__cxa_atexit@plt+0x7e5e24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [ip, #-104] @ 0xffffff98 │ │ │ │ str r6, [ip, #-108] @ 0xffffff94 │ │ │ │ - ldr r1, [pc, #244] @ 7f7dc8 <__cxa_atexit@plt+0x7e5e18> │ │ │ │ + ldr r1, [pc, #244] @ 7f7dd8 <__cxa_atexit@plt+0x7e5e28> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, ip │ │ │ │ str r1, [r6, #-120]! @ 0xffffff88 │ │ │ │ str r6, [ip, #-16] │ │ │ │ - ldr r1, [pc, #228] @ 7f7dcc <__cxa_atexit@plt+0x7e5e1c> │ │ │ │ + ldr r1, [pc, #228] @ 7f7ddc <__cxa_atexit@plt+0x7e5e2c> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, ip │ │ │ │ str r1, [r6, #-132]! @ 0xffffff7c │ │ │ │ str lr, [ip] │ │ │ │ str sl, [ip, #-48] @ 0xffffffd0 │ │ │ │ sub r1, ip, #44 @ 0x2c │ │ │ │ stm r1, {r2, fp, lr} │ │ │ │ sub lr, ip, #32 │ │ │ │ stm lr, {r3, r4, r8, r9} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [ip, #-84] @ 0xffffffac │ │ │ │ - ldr r4, [pc, #184] @ 7f7dd0 <__cxa_atexit@plt+0x7e5e20> │ │ │ │ + ldr r4, [pc, #184] @ 7f7de0 <__cxa_atexit@plt+0x7e5e30> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [ip, #-4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [ip, #-80] @ 0xffffffb0 │ │ │ │ str r0, [ip, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [ip, #-72] @ 0xffffffb8 │ │ │ │ @@ -2070385,115 +2070389,115 @@ │ │ │ │ str r6, [ip, #-96] @ 0xffffffa0 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [ip, #-100] @ 0xffffff9c │ │ │ │ str r0, [ip, #-112] @ 0xffffff90 │ │ │ │ str r0, [ip, #-124] @ 0xffffff84 │ │ │ │ mov r6, ip │ │ │ │ str r4, [r6, #-12]! │ │ │ │ - ldr r4, [pc, #72] @ 7f7dd4 <__cxa_atexit@plt+0x7e5e24> │ │ │ │ + ldr r4, [pc, #72] @ 7f7de4 <__cxa_atexit@plt+0x7e5e34> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, ip, #103 @ 0x67 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xffff4f78 │ │ │ │ @ instruction: 0xffff4f1c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r4, #216, 28 @ 0xd80 │ │ │ │ - movteq r9, #24168 @ 0x5e68 │ │ │ │ + cmneq r4, #200, 28 @ 0xc80 │ │ │ │ + movteq r9, #24152 @ 0x5e58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7e10 <__cxa_atexit@plt+0x7e5e60> │ │ │ │ - ldr r3, [pc, #32] @ 7f7e18 <__cxa_atexit@plt+0x7e5e68> │ │ │ │ + bcc 7f7e20 <__cxa_atexit@plt+0x7e5e70> │ │ │ │ + ldr r3, [pc, #32] @ 7f7e28 <__cxa_atexit@plt+0x7e5e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f7e1c <__cxa_atexit@plt+0x7e5e6c> │ │ │ │ + ldr r7, [pc, #16] @ 7f7e2c <__cxa_atexit@plt+0x7e5e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #68, 28 @ 0x440 │ │ │ │ - cmneq r4, #236, 12 @ 0xec00000 │ │ │ │ + cmneq r4, #52, 28 @ 0x340 │ │ │ │ + cmneq r4, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7e4c <__cxa_atexit@plt+0x7e5e9c> │ │ │ │ - ldr r3, [pc, #24] @ 7f7e54 <__cxa_atexit@plt+0x7e5ea4> │ │ │ │ + bcc 7f7e5c <__cxa_atexit@plt+0x7e5eac> │ │ │ │ + ldr r3, [pc, #24] @ 7f7e64 <__cxa_atexit@plt+0x7e5eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #0, 28 │ │ │ │ - movteq r9, #24052 @ 0x5df4 │ │ │ │ + cmneq r4, #240, 26 @ 0x3c00 │ │ │ │ + movteq r9, #24036 @ 0x5de4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f7ed4 <__cxa_atexit@plt+0x7e5f24> │ │ │ │ + bcc 7f7ee4 <__cxa_atexit@plt+0x7e5f34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f7ecc <__cxa_atexit@plt+0x7e5f1c> │ │ │ │ - ldr r3, [pc, #84] @ 7f7edc <__cxa_atexit@plt+0x7e5f2c> │ │ │ │ + bhi 7f7edc <__cxa_atexit@plt+0x7e5f2c> │ │ │ │ + ldr r3, [pc, #84] @ 7f7eec <__cxa_atexit@plt+0x7e5f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f7ee0 <__cxa_atexit@plt+0x7e5f30> │ │ │ │ + ldr r2, [pc, #80] @ 7f7ef0 <__cxa_atexit@plt+0x7e5f40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f7ee4 <__cxa_atexit@plt+0x7e5f34> │ │ │ │ + ldr r1, [pc, #60] @ 7f7ef4 <__cxa_atexit@plt+0x7e5f44> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f7ee8 <__cxa_atexit@plt+0x7e5f38> │ │ │ │ + ldr r7, [pc, #32] @ 7f7ef8 <__cxa_atexit@plt+0x7e5f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r4, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #136, 26 @ 0x2200 │ │ │ │ - movteq fp, #21972 @ 0x55d4 │ │ │ │ + cmneq r4, #120, 26 @ 0x1e00 │ │ │ │ + movteq fp, #21956 @ 0x55c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8048 <__cxa_atexit@plt+0x7e6098> │ │ │ │ + bcc 7f8058 <__cxa_atexit@plt+0x7e60a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8040 <__cxa_atexit@plt+0x7e6090> │ │ │ │ + bhi 7f8050 <__cxa_atexit@plt+0x7e60a0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -2070530,18 +2070534,18 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #128] @ 7f8050 <__cxa_atexit@plt+0x7e60a0> │ │ │ │ + ldr r3, [pc, #128] @ 7f8060 <__cxa_atexit@plt+0x7e60b0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r8, r9} │ │ │ │ - ldr r4, [pc, #120] @ 7f8054 <__cxa_atexit@plt+0x7e60a4> │ │ │ │ + ldr r4, [pc, #120] @ 7f8064 <__cxa_atexit@plt+0x7e60b4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r9, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r8, [r6, #-84] @ 0xffffffac │ │ │ │ @@ -2070551,106 +2070555,106 @@ │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #52] @ 7f8058 <__cxa_atexit@plt+0x7e60a8> │ │ │ │ + ldr r3, [pc, #52] @ 7f8068 <__cxa_atexit@plt+0x7e60b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #95 @ 0x5f │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - cmneq r4, #64, 24 @ 0x4000 │ │ │ │ - movteq r9, #21924 @ 0x55a4 │ │ │ │ + cmneq r4, #48, 24 @ 0x3000 │ │ │ │ + movteq r9, #21908 @ 0x5594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8094 <__cxa_atexit@plt+0x7e60e4> │ │ │ │ - ldr r3, [pc, #32] @ 7f809c <__cxa_atexit@plt+0x7e60ec> │ │ │ │ + bcc 7f80a4 <__cxa_atexit@plt+0x7e60f4> │ │ │ │ + ldr r3, [pc, #32] @ 7f80ac <__cxa_atexit@plt+0x7e60fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f80a0 <__cxa_atexit@plt+0x7e60f0> │ │ │ │ + ldr r7, [pc, #16] @ 7f80b0 <__cxa_atexit@plt+0x7e6100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #192, 22 @ 0x30000 │ │ │ │ - cmneq r4, #112, 20 @ 0x70000 │ │ │ │ + cmneq r4, #176, 22 @ 0x2c000 │ │ │ │ + cmneq r4, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f80d0 <__cxa_atexit@plt+0x7e6120> │ │ │ │ - ldr r3, [pc, #24] @ 7f80d8 <__cxa_atexit@plt+0x7e6128> │ │ │ │ + bcc 7f80e0 <__cxa_atexit@plt+0x7e6130> │ │ │ │ + ldr r3, [pc, #24] @ 7f80e8 <__cxa_atexit@plt+0x7e6138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #124, 22 @ 0x1f000 │ │ │ │ - movteq r9, #21808 @ 0x5530 │ │ │ │ + cmneq r4, #108, 22 @ 0x1b000 │ │ │ │ + movteq r9, #21792 @ 0x5520 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8158 <__cxa_atexit@plt+0x7e61a8> │ │ │ │ + bcc 7f8168 <__cxa_atexit@plt+0x7e61b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8150 <__cxa_atexit@plt+0x7e61a0> │ │ │ │ - ldr r3, [pc, #84] @ 7f8160 <__cxa_atexit@plt+0x7e61b0> │ │ │ │ + bhi 7f8160 <__cxa_atexit@plt+0x7e61b0> │ │ │ │ + ldr r3, [pc, #84] @ 7f8170 <__cxa_atexit@plt+0x7e61c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f8164 <__cxa_atexit@plt+0x7e61b4> │ │ │ │ + ldr r2, [pc, #80] @ 7f8174 <__cxa_atexit@plt+0x7e61c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f8168 <__cxa_atexit@plt+0x7e61b8> │ │ │ │ + ldr r1, [pc, #60] @ 7f8178 <__cxa_atexit@plt+0x7e61c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f816c <__cxa_atexit@plt+0x7e61bc> │ │ │ │ + ldr r7, [pc, #32] @ 7f817c <__cxa_atexit@plt+0x7e61cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #40, 22 @ 0xa000 │ │ │ │ + cmneq r4, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #4, 22 @ 0x1000 │ │ │ │ - movteq fp, #21344 @ 0x5360 │ │ │ │ + cmneq r4, #244, 20 @ 0xf4000 │ │ │ │ + movteq fp, #21328 @ 0x5350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f826c <__cxa_atexit@plt+0x7e62bc> │ │ │ │ + bcc 7f827c <__cxa_atexit@plt+0x7e62cc> │ │ │ │ add lr, sp, #20 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2070664,15 +2070668,15 @@ │ │ │ │ ldr ip, [r7, #31] │ │ │ │ add r6, r7, #35 @ 0x23 │ │ │ │ ldm r6, {r0, r1, r4, r6} │ │ │ │ ldr r2, [r7, #51] @ 0x33 │ │ │ │ str r2, [sp] │ │ │ │ ldr lr, [r7, #55] @ 0x37 │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ - ldr sl, [pc, #140] @ 7f8274 <__cxa_atexit@plt+0x7e62c4> │ │ │ │ + ldr sl, [pc, #140] @ 7f8284 <__cxa_atexit@plt+0x7e62d4> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r5, #-64]! @ 0xffffffc0 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ str fp, [r5, #52] @ 0x34 │ │ │ │ @@ -2070687,36 +2070691,36 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r9, #3 │ │ │ │ - beq 7f8254 <__cxa_atexit@plt+0x7e62a4> │ │ │ │ + beq 7f8264 <__cxa_atexit@plt+0x7e62b4> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 7f8284 <__cxa_atexit@plt+0x7e62d4> │ │ │ │ + b 7f8294 <__cxa_atexit@plt+0x7e62e4> │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - movteq fp, #21084 @ 0x525c │ │ │ │ + movteq fp, #21068 @ 0x524c │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f83a4 <__cxa_atexit@plt+0x7e63f4> │ │ │ │ + bhi 7f83b4 <__cxa_atexit@plt+0x7e6404> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2070739,15 +2070743,15 @@ │ │ │ │ ldr r4, [r7, #27] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #35] @ 0x23 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ stmda r6, {r3, fp} │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #156] @ 7f83b0 <__cxa_atexit@plt+0x7e6400> │ │ │ │ + ldr r0, [pc, #156] @ 7f83c0 <__cxa_atexit@plt+0x7e6410> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r6, #-88] @ 0xffffffa8 │ │ │ │ str fp, [r6, #-84] @ 0xffffffac │ │ │ │ str r8, [r6, #-80] @ 0xffffffb0 │ │ │ │ sub r0, r6, #76 @ 0x4c │ │ │ │ @@ -2070765,65 +2070769,65 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #56] @ 7f83b4 <__cxa_atexit@plt+0x7e6404> │ │ │ │ + ldr r3, [pc, #56] @ 7f83c4 <__cxa_atexit@plt+0x7e6414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 7f83b8 <__cxa_atexit@plt+0x7e6408> │ │ │ │ + ldr r3, [pc, #48] @ 7f83c8 <__cxa_atexit@plt+0x7e6418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ sub r3, r6, #91 @ 0x5b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - cmneq r4, #220, 16 @ 0xdc0000 │ │ │ │ - movteq r9, #23136 @ 0x5a60 │ │ │ │ + cmneq r4, #204, 16 @ 0xcc0000 │ │ │ │ + movteq r9, #23120 @ 0x5a50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8400 <__cxa_atexit@plt+0x7e6450> │ │ │ │ - ldr r3, [pc, #44] @ 7f8408 <__cxa_atexit@plt+0x7e6458> │ │ │ │ + bcc 7f8410 <__cxa_atexit@plt+0x7e6460> │ │ │ │ + ldr r3, [pc, #44] @ 7f8418 <__cxa_atexit@plt+0x7e6468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7f840c <__cxa_atexit@plt+0x7e645c> │ │ │ │ + ldr r3, [pc, #36] @ 7f841c <__cxa_atexit@plt+0x7e646c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7f8410 <__cxa_atexit@plt+0x7e6460> │ │ │ │ + ldr r3, [pc, #24] @ 7f8420 <__cxa_atexit@plt+0x7e6470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #96, 16 @ 0x600000 │ │ │ │ - cmneq r4, #88, 16 @ 0x580000 │ │ │ │ - cmneq r4, #208, 14 @ 0x3400000 │ │ │ │ - movteq fp, #20684 @ 0x50cc │ │ │ │ + cmneq r4, #80, 16 @ 0x500000 │ │ │ │ + cmneq r4, #72, 16 @ 0x480000 │ │ │ │ + cmneq r4, #192, 14 @ 0x3000000 │ │ │ │ + movteq fp, #20668 @ 0x50bc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8524 <__cxa_atexit@plt+0x7e6574> │ │ │ │ + bcc 7f8534 <__cxa_atexit@plt+0x7e6584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f851c <__cxa_atexit@plt+0x7e656c> │ │ │ │ + bhi 7f852c <__cxa_atexit@plt+0x7e657c> │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -2070843,162 +2070847,162 @@ │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r3, r4, r8} │ │ │ │ - ldr r4, [pc, #120] @ 7f852c <__cxa_atexit@plt+0x7e657c> │ │ │ │ + ldr r4, [pc, #120] @ 7f853c <__cxa_atexit@plt+0x7e658c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #64] @ 7f8530 <__cxa_atexit@plt+0x7e6580> │ │ │ │ + ldr r3, [pc, #64] @ 7f8540 <__cxa_atexit@plt+0x7e6590> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-8]! │ │ │ │ sub r3, r6, #71 @ 0x47 │ │ │ │ str r4, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r4, [pc, #44] @ 7f8534 <__cxa_atexit@plt+0x7e6584> │ │ │ │ + ldr r4, [pc, #44] @ 7f8544 <__cxa_atexit@plt+0x7e6594> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-4]! │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r4, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r4, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7f85b4 <__cxa_atexit@plt+0x7e6604> │ │ │ │ + bcc 7f85c4 <__cxa_atexit@plt+0x7e6614> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 7f85ac <__cxa_atexit@plt+0x7e65fc> │ │ │ │ - ldr r7, [pc, #96] @ 7f85c8 <__cxa_atexit@plt+0x7e6618> │ │ │ │ + bhi 7f85bc <__cxa_atexit@plt+0x7e660c> │ │ │ │ + ldr r7, [pc, #96] @ 7f85d8 <__cxa_atexit@plt+0x7e6628> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #92] @ 7f85cc <__cxa_atexit@plt+0x7e661c> │ │ │ │ + ldr r3, [pc, #92] @ 7f85dc <__cxa_atexit@plt+0x7e662c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f85d0 <__cxa_atexit@plt+0x7e6620> │ │ │ │ + ldr r2, [pc, #88] @ 7f85e0 <__cxa_atexit@plt+0x7e6630> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #52] @ 7f85d4 <__cxa_atexit@plt+0x7e6624> │ │ │ │ + ldr r7, [pc, #52] @ 7f85e4 <__cxa_atexit@plt+0x7e6634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #48] @ 7f85d8 <__cxa_atexit@plt+0x7e6628> │ │ │ │ + ldr r8, [pc, #48] @ 7f85e8 <__cxa_atexit@plt+0x7e6638> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7f85c4 <__cxa_atexit@plt+0x7e6614> │ │ │ │ + ldr r7, [pc, #8] @ 7f85d4 <__cxa_atexit@plt+0x7e6624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #24400 @ 0x5f50 │ │ │ │ + movteq sl, #24384 @ 0x5f40 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff4548 │ │ │ │ @ instruction: 0xffff42b4 │ │ │ │ - cmneq r4, #20, 26 @ 0x500 │ │ │ │ - cmneq r4, #244 @ 0xf4 │ │ │ │ - movteq sl, #24344 @ 0x5f18 │ │ │ │ + cmneq r4, #4, 26 @ 0x100 │ │ │ │ + cmneq r4, #228 @ 0xe4 │ │ │ │ + movteq sl, #24328 @ 0x5f08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7f860c <__cxa_atexit@plt+0x7e665c> │ │ │ │ + ldr r3, [pc, #28] @ 7f861c <__cxa_atexit@plt+0x7e666c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 7f8610 <__cxa_atexit@plt+0x7e6660> │ │ │ │ + ldr r7, [pc, #16] @ 7f8620 <__cxa_atexit@plt+0x7e6670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 7f8614 <__cxa_atexit@plt+0x7e6664> │ │ │ │ + ldr r8, [pc, #12] @ 7f8624 <__cxa_atexit@plt+0x7e6674> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r4, #4, 2 │ │ │ │ - cmneq r4, #224, 2 @ 0x38 │ │ │ │ - movteq sl, #24268 @ 0x5ecc │ │ │ │ + cmneq r4, #244 @ 0xf4 │ │ │ │ + cmneq r4, #208, 2 @ 0x34 │ │ │ │ + movteq sl, #24252 @ 0x5ebc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7f863c <__cxa_atexit@plt+0x7e668c> │ │ │ │ + ldr r3, [pc, #16] @ 7f864c <__cxa_atexit@plt+0x7e669c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #24228 @ 0x5ea4 │ │ │ │ + movteq sl, #24212 @ 0x5e94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7f8664 <__cxa_atexit@plt+0x7e66b4> │ │ │ │ + ldr r3, [pc, #16] @ 7f8674 <__cxa_atexit@plt+0x7e66c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #24188 @ 0x5e7c │ │ │ │ + movteq sl, #24172 @ 0x5e6c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7f868c <__cxa_atexit@plt+0x7e66dc> │ │ │ │ + ldr r3, [pc, #16] @ 7f869c <__cxa_atexit@plt+0x7e66ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #24148 @ 0x5e54 │ │ │ │ + movteq sl, #24132 @ 0x5e44 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7f86b4 <__cxa_atexit@plt+0x7e6704> │ │ │ │ + ldr r3, [pc, #16] @ 7f86c4 <__cxa_atexit@plt+0x7e6714> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #24108 @ 0x5e2c │ │ │ │ + movteq sl, #24092 @ 0x5e1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7f86dc <__cxa_atexit@plt+0x7e672c> │ │ │ │ + ldr r3, [pc, #16] @ 7f86ec <__cxa_atexit@plt+0x7e673c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #24068 @ 0x5e04 │ │ │ │ + movteq sl, #24052 @ 0x5df4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8758 <__cxa_atexit@plt+0x7e67a8> │ │ │ │ + bhi 7f8768 <__cxa_atexit@plt+0x7e67b8> │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr ip, [r5, #32] │ │ │ │ @@ -2071010,1463 +2071014,1463 @@ │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r7, ip} │ │ │ │ str r8, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #20] @ 7f8764 <__cxa_atexit@plt+0x7e67b4> │ │ │ │ + ldr r3, [pc, #20] @ 7f8774 <__cxa_atexit@plt+0x7e67c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-40]! @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - movteq r9, #20552 @ 0x5048 │ │ │ │ + movteq r9, #20536 @ 0x5038 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f87a0 <__cxa_atexit@plt+0x7e67f0> │ │ │ │ - ldr r3, [pc, #32] @ 7f87a8 <__cxa_atexit@plt+0x7e67f8> │ │ │ │ + bcc 7f87b0 <__cxa_atexit@plt+0x7e6800> │ │ │ │ + ldr r3, [pc, #32] @ 7f87b8 <__cxa_atexit@plt+0x7e6808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f87ac <__cxa_atexit@plt+0x7e67fc> │ │ │ │ + ldr r7, [pc, #16] @ 7f87bc <__cxa_atexit@plt+0x7e680c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #180, 8 @ 0xb4000000 │ │ │ │ - cmneq r4, #8, 6 @ 0x20000000 │ │ │ │ - movteq r9, #20964 @ 0x51e4 │ │ │ │ + cmneq r4, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq r4, #248, 4 @ 0x8000000f │ │ │ │ + movteq r9, #20948 @ 0x51d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f87ec <__cxa_atexit@plt+0x7e683c> │ │ │ │ - ldr r3, [pc, #36] @ 7f87f4 <__cxa_atexit@plt+0x7e6844> │ │ │ │ + bcc 7f87fc <__cxa_atexit@plt+0x7e684c> │ │ │ │ + ldr r3, [pc, #36] @ 7f8804 <__cxa_atexit@plt+0x7e6854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f87f8 <__cxa_atexit@plt+0x7e6848> │ │ │ │ + ldr r7, [pc, #16] @ 7f8808 <__cxa_atexit@plt+0x7e6858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #108, 8 @ 0x6c000000 │ │ │ │ - cmneq r4, #48, 18 @ 0xc0000 │ │ │ │ - movteq r9, #20900 @ 0x51a4 │ │ │ │ + cmneq r4, #92, 8 @ 0x5c000000 │ │ │ │ + cmneq r4, #32, 18 @ 0x80000 │ │ │ │ + movteq r9, #20884 @ 0x5194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8884 <__cxa_atexit@plt+0x7e68d4> │ │ │ │ + bcc 7f8894 <__cxa_atexit@plt+0x7e68e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f887c <__cxa_atexit@plt+0x7e68cc> │ │ │ │ - ldr r3, [pc, #96] @ 7f888c <__cxa_atexit@plt+0x7e68dc> │ │ │ │ + bhi 7f888c <__cxa_atexit@plt+0x7e68dc> │ │ │ │ + ldr r3, [pc, #96] @ 7f889c <__cxa_atexit@plt+0x7e68ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 7f8890 <__cxa_atexit@plt+0x7e68e0> │ │ │ │ + ldr r1, [pc, #80] @ 7f88a0 <__cxa_atexit@plt+0x7e68f0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7f8894 <__cxa_atexit@plt+0x7e68e4> │ │ │ │ + ldr r3, [pc, #68] @ 7f88a4 <__cxa_atexit@plt+0x7e68f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7f8898 <__cxa_atexit@plt+0x7e68e8> │ │ │ │ + ldr r3, [pc, #60] @ 7f88a8 <__cxa_atexit@plt+0x7e68f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7f889c <__cxa_atexit@plt+0x7e68ec> │ │ │ │ + ldr r8, [pc, #36] @ 7f88ac <__cxa_atexit@plt+0x7e68fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16, 8 @ 0x10000000 │ │ │ │ + cmneq r4, #0, 8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r4, #236, 8 @ 0xec000000 │ │ │ │ - cmneq r4, #44, 10 @ 0xb000000 │ │ │ │ - movteq sl, #24084 @ 0x5e14 │ │ │ │ + cmneq r4, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r4, #220, 8 @ 0xdc000000 │ │ │ │ + cmneq r4, #28, 10 @ 0x7000000 │ │ │ │ + movteq sl, #24068 @ 0x5e04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f88d8 <__cxa_atexit@plt+0x7e6928> │ │ │ │ - ldr r3, [pc, #32] @ 7f88e0 <__cxa_atexit@plt+0x7e6930> │ │ │ │ + bcc 7f88e8 <__cxa_atexit@plt+0x7e6938> │ │ │ │ + ldr r3, [pc, #32] @ 7f88f0 <__cxa_atexit@plt+0x7e6940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f88e4 <__cxa_atexit@plt+0x7e6934> │ │ │ │ + ldr r7, [pc, #16] @ 7f88f4 <__cxa_atexit@plt+0x7e6944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq r4, #104, 4 @ 0x80000006 │ │ │ │ - movteq sl, #24024 @ 0x5dd8 │ │ │ │ + cmneq r4, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ + movteq sl, #24008 @ 0x5dc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f894c <__cxa_atexit@plt+0x7e699c> │ │ │ │ + bcc 7f895c <__cxa_atexit@plt+0x7e69ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8944 <__cxa_atexit@plt+0x7e6994> │ │ │ │ - ldr r3, [pc, #60] @ 7f8954 <__cxa_atexit@plt+0x7e69a4> │ │ │ │ + bhi 7f8954 <__cxa_atexit@plt+0x7e69a4> │ │ │ │ + ldr r3, [pc, #60] @ 7f8964 <__cxa_atexit@plt+0x7e69b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7f8958 <__cxa_atexit@plt+0x7e69a8> │ │ │ │ + ldr r3, [pc, #44] @ 7f8968 <__cxa_atexit@plt+0x7e69b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f895c <__cxa_atexit@plt+0x7e69ac> │ │ │ │ + ldr r7, [pc, #28] @ 7f896c <__cxa_atexit@plt+0x7e69bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #36, 6 @ 0x90000000 │ │ │ │ + cmneq r4, #20, 6 @ 0x50000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r4, #24, 30 @ 0x60 │ │ │ │ - movteq sl, #23916 @ 0x5d6c │ │ │ │ + cmneq r4, #8, 30 │ │ │ │ + movteq sl, #23900 @ 0x5d5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f89c0 <__cxa_atexit@plt+0x7e6a10> │ │ │ │ - ldr r3, [pc, #72] @ 7f89d0 <__cxa_atexit@plt+0x7e6a20> │ │ │ │ + bhi 7f89d0 <__cxa_atexit@plt+0x7e6a20> │ │ │ │ + ldr r3, [pc, #72] @ 7f89e0 <__cxa_atexit@plt+0x7e6a30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 7f89d4 <__cxa_atexit@plt+0x7e6a24> │ │ │ │ + ldr r1, [pc, #60] @ 7f89e4 <__cxa_atexit@plt+0x7e6a34> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 7f89d8 <__cxa_atexit@plt+0x7e6a28> │ │ │ │ + ldr r7, [pc, #28] @ 7f89e8 <__cxa_atexit@plt+0x7e6a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmneq r4, #148, 10 @ 0x25000000 │ │ │ │ - movteq r9, #21336 @ 0x5358 │ │ │ │ + cmneq r4, #132, 10 @ 0x21000000 │ │ │ │ + movteq r9, #21320 @ 0x5348 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8a14 <__cxa_atexit@plt+0x7e6a64> │ │ │ │ - ldr r3, [pc, #32] @ 7f8a1c <__cxa_atexit@plt+0x7e6a6c> │ │ │ │ + bcc 7f8a24 <__cxa_atexit@plt+0x7e6a74> │ │ │ │ + ldr r3, [pc, #32] @ 7f8a2c <__cxa_atexit@plt+0x7e6a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f8a20 <__cxa_atexit@plt+0x7e6a70> │ │ │ │ + ldr r7, [pc, #16] @ 7f8a30 <__cxa_atexit@plt+0x7e6a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #64, 4 │ │ │ │ - cmneq r4, #124 @ 0x7c │ │ │ │ - movteq sl, #23684 @ 0x5c84 │ │ │ │ + cmneq r4, #48, 4 │ │ │ │ + cmneq r4, #108 @ 0x6c │ │ │ │ + movteq sl, #23668 @ 0x5c74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8a60 <__cxa_atexit@plt+0x7e6ab0> │ │ │ │ - ldr r3, [pc, #36] @ 7f8a68 <__cxa_atexit@plt+0x7e6ab8> │ │ │ │ + bcc 7f8a70 <__cxa_atexit@plt+0x7e6ac0> │ │ │ │ + ldr r3, [pc, #36] @ 7f8a78 <__cxa_atexit@plt+0x7e6ac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f8a6c <__cxa_atexit@plt+0x7e6abc> │ │ │ │ + ldr r7, [pc, #16] @ 7f8a7c <__cxa_atexit@plt+0x7e6acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #248, 2 @ 0x3e │ │ │ │ - cmneq r4, #28, 28 @ 0x1c0 │ │ │ │ - movteq sl, #22640 @ 0x5870 │ │ │ │ + cmneq r4, #232, 2 @ 0x3a │ │ │ │ + cmneq r4, #12, 28 @ 0xc0 │ │ │ │ + movteq sl, #22624 @ 0x5860 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8aac <__cxa_atexit@plt+0x7e6afc> │ │ │ │ - ldr r3, [pc, #36] @ 7f8ab4 <__cxa_atexit@plt+0x7e6b04> │ │ │ │ + bcc 7f8abc <__cxa_atexit@plt+0x7e6b0c> │ │ │ │ + ldr r3, [pc, #36] @ 7f8ac4 <__cxa_atexit@plt+0x7e6b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f8ab8 <__cxa_atexit@plt+0x7e6b08> │ │ │ │ + ldr r7, [pc, #16] @ 7f8ac8 <__cxa_atexit@plt+0x7e6b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 2 @ 0x2b │ │ │ │ - cmneq r4, #0, 2 │ │ │ │ - movteq sl, #23520 @ 0x5be0 │ │ │ │ + cmneq r4, #156, 2 @ 0x27 │ │ │ │ + cmneq r4, #240 @ 0xf0 │ │ │ │ + movteq sl, #23504 @ 0x5bd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8af4 <__cxa_atexit@plt+0x7e6b44> │ │ │ │ - ldr r3, [pc, #32] @ 7f8afc <__cxa_atexit@plt+0x7e6b4c> │ │ │ │ + bcc 7f8b04 <__cxa_atexit@plt+0x7e6b54> │ │ │ │ + ldr r3, [pc, #32] @ 7f8b0c <__cxa_atexit@plt+0x7e6b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f8b00 <__cxa_atexit@plt+0x7e6b50> │ │ │ │ + ldr r7, [pc, #16] @ 7f8b10 <__cxa_atexit@plt+0x7e6b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #96, 2 │ │ │ │ - cmneq r4, #228, 18 @ 0x390000 │ │ │ │ + cmneq r4, #80, 2 │ │ │ │ + cmneq r4, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8b30 <__cxa_atexit@plt+0x7e6b80> │ │ │ │ - ldr r3, [pc, #24] @ 7f8b38 <__cxa_atexit@plt+0x7e6b88> │ │ │ │ + bcc 7f8b40 <__cxa_atexit@plt+0x7e6b90> │ │ │ │ + ldr r3, [pc, #24] @ 7f8b48 <__cxa_atexit@plt+0x7e6b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 536e84 <__cxa_atexit@plt+0x524ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #28, 2 │ │ │ │ - movteq r8, #23604 @ 0x5c34 │ │ │ │ + cmneq r4, #12, 2 │ │ │ │ + movteq r8, #23588 @ 0x5c24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8b6c <__cxa_atexit@plt+0x7e6bbc> │ │ │ │ + bcc 7f8b7c <__cxa_atexit@plt+0x7e6bcc> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8bb8 <__cxa_atexit@plt+0x7e6c08> │ │ │ │ - ldr r3, [pc, #48] @ 7f8bc0 <__cxa_atexit@plt+0x7e6c10> │ │ │ │ + bcc 7f8bc8 <__cxa_atexit@plt+0x7e6c18> │ │ │ │ + ldr r3, [pc, #48] @ 7f8bd0 <__cxa_atexit@plt+0x7e6c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7f8bc4 <__cxa_atexit@plt+0x7e6c14> │ │ │ │ + ldr r3, [pc, #40] @ 7f8bd4 <__cxa_atexit@plt+0x7e6c24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7f8bc8 <__cxa_atexit@plt+0x7e6c18> │ │ │ │ + ldr r3, [pc, #28] @ 7f8bd8 <__cxa_atexit@plt+0x7e6c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172 @ 0xac │ │ │ │ - cmneq r4, #164 @ 0xa4 │ │ │ │ - cmneq r4, #168 @ 0xa8 │ │ │ │ - movteq r9, #20868 @ 0x5184 │ │ │ │ + cmneq r4, #156 @ 0x9c │ │ │ │ + cmneq r4, #148 @ 0x94 │ │ │ │ + cmneq r4, #152 @ 0x98 │ │ │ │ + movteq r9, #20852 @ 0x5174 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8c70 <__cxa_atexit@plt+0x7e6cc0> │ │ │ │ + bcc 7f8c80 <__cxa_atexit@plt+0x7e6cd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8c68 <__cxa_atexit@plt+0x7e6cb8> │ │ │ │ - ldr lr, [pc, #124] @ 7f8c78 <__cxa_atexit@plt+0x7e6cc8> │ │ │ │ + bhi 7f8c78 <__cxa_atexit@plt+0x7e6cc8> │ │ │ │ + ldr lr, [pc, #124] @ 7f8c88 <__cxa_atexit@plt+0x7e6cd8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #120] @ 7f8c7c <__cxa_atexit@plt+0x7e6ccc> │ │ │ │ + ldr r2, [pc, #120] @ 7f8c8c <__cxa_atexit@plt+0x7e6cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r8, [pc, #88] @ 7f8c80 <__cxa_atexit@plt+0x7e6cd0> │ │ │ │ + ldr r8, [pc, #88] @ 7f8c90 <__cxa_atexit@plt+0x7e6ce0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r9, [pc, #76] @ 7f8c84 <__cxa_atexit@plt+0x7e6cd4> │ │ │ │ + ldr r9, [pc, #76] @ 7f8c94 <__cxa_atexit@plt+0x7e6ce4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #36] @ 7f8c88 <__cxa_atexit@plt+0x7e6cd8> │ │ │ │ + ldr r7, [pc, #36] @ 7f8c98 <__cxa_atexit@plt+0x7e6ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq r4, #56 @ 0x38 │ │ │ │ + cmneq r4, #40 @ 0x28 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r4, #84, 6 @ 0x50000001 │ │ │ │ - movteq r9, #21524 @ 0x5414 │ │ │ │ + cmneq r4, #68, 6 @ 0x10000001 │ │ │ │ + movteq r9, #21508 @ 0x5404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8cc8 <__cxa_atexit@plt+0x7e6d18> │ │ │ │ - ldr r3, [pc, #36] @ 7f8cd0 <__cxa_atexit@plt+0x7e6d20> │ │ │ │ + bcc 7f8cd8 <__cxa_atexit@plt+0x7e6d28> │ │ │ │ + ldr r3, [pc, #36] @ 7f8ce0 <__cxa_atexit@plt+0x7e6d30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7f8cd4 <__cxa_atexit@plt+0x7e6d24> │ │ │ │ + ldr r7, [pc, #16] @ 7f8ce4 <__cxa_atexit@plt+0x7e6d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #144, 30 @ 0x240 │ │ │ │ - cmneq r4, #4 │ │ │ │ - movteq sl, #22956 @ 0x59ac │ │ │ │ + cmneq r4, #128, 30 @ 0x200 │ │ │ │ + cmneq r4, #244, 30 @ 0x3d0 │ │ │ │ + movteq sl, #22940 @ 0x599c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8d54 <__cxa_atexit@plt+0x7e6da4> │ │ │ │ + bhi 7f8d64 <__cxa_atexit@plt+0x7e6db4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ - ldr r9, [pc, #76] @ 7f8d64 <__cxa_atexit@plt+0x7e6db4> │ │ │ │ + ldr r9, [pc, #76] @ 7f8d74 <__cxa_atexit@plt+0x7e6dc4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #72] @ 7f8d68 <__cxa_atexit@plt+0x7e6db8> │ │ │ │ + ldr sl, [pc, #72] @ 7f8d78 <__cxa_atexit@plt+0x7e6dc8> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #28] @ 7f8d6c <__cxa_atexit@plt+0x7e6dbc> │ │ │ │ + ldr r7, [pc, #28] @ 7f8d7c <__cxa_atexit@plt+0x7e6dcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r4, #0, 30 │ │ │ │ - movteq sl, #22420 @ 0x5794 │ │ │ │ + cmneq r4, #240, 28 @ 0xf00 │ │ │ │ + movteq sl, #22404 @ 0x5784 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8de0 <__cxa_atexit@plt+0x7e6e30> │ │ │ │ - ldr r3, [pc, #88] @ 7f8de8 <__cxa_atexit@plt+0x7e6e38> │ │ │ │ + bcc 7f8df0 <__cxa_atexit@plt+0x7e6e40> │ │ │ │ + ldr r3, [pc, #88] @ 7f8df8 <__cxa_atexit@plt+0x7e6e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ - ldr r0, [pc, #64] @ 7f8dec <__cxa_atexit@plt+0x7e6e3c> │ │ │ │ + ldr r0, [pc, #64] @ 7f8dfc <__cxa_atexit@plt+0x7e6e4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #56] @ 7f8df0 <__cxa_atexit@plt+0x7e6e40> │ │ │ │ + ldr r0, [pc, #56] @ 7f8e00 <__cxa_atexit@plt+0x7e6e50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #48] @ 7f8df4 <__cxa_atexit@plt+0x7e6e44> │ │ │ │ + ldr r1, [pc, #48] @ 7f8e04 <__cxa_atexit@plt+0x7e6e54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ - b 7f8544 <__cxa_atexit@plt+0x7e6594> │ │ │ │ + b 7f8554 <__cxa_atexit@plt+0x7e65a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 28 @ 0xac0 │ │ │ │ - cmneq r4, #160, 28 @ 0xa00 │ │ │ │ - cmneq r4, #128, 20 @ 0x80000 │ │ │ │ - cmneq r4, #124, 30 @ 0x1f0 │ │ │ │ + cmneq r4, #156, 28 @ 0x9c0 │ │ │ │ + cmneq r4, #144, 28 @ 0x900 │ │ │ │ + cmneq r4, #112, 20 @ 0x70000 │ │ │ │ + cmneq r4, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8e24 <__cxa_atexit@plt+0x7e6e74> │ │ │ │ - ldr r3, [pc, #24] @ 7f8e2c <__cxa_atexit@plt+0x7e6e7c> │ │ │ │ + bcc 7f8e34 <__cxa_atexit@plt+0x7e6e84> │ │ │ │ + ldr r3, [pc, #24] @ 7f8e3c <__cxa_atexit@plt+0x7e6e8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 536e84 <__cxa_atexit@plt+0x524ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40, 28 @ 0x280 │ │ │ │ - movteq sl, #22228 @ 0x56d4 │ │ │ │ + cmneq r4, #24, 28 @ 0x180 │ │ │ │ + movteq sl, #22212 @ 0x56c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8ea0 <__cxa_atexit@plt+0x7e6ef0> │ │ │ │ - ldr r3, [pc, #88] @ 7f8ea8 <__cxa_atexit@plt+0x7e6ef8> │ │ │ │ + bcc 7f8eb0 <__cxa_atexit@plt+0x7e6f00> │ │ │ │ + ldr r3, [pc, #88] @ 7f8eb8 <__cxa_atexit@plt+0x7e6f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ - ldr r0, [pc, #64] @ 7f8eac <__cxa_atexit@plt+0x7e6efc> │ │ │ │ + ldr r0, [pc, #64] @ 7f8ebc <__cxa_atexit@plt+0x7e6f0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #56] @ 7f8eb0 <__cxa_atexit@plt+0x7e6f00> │ │ │ │ + ldr r0, [pc, #56] @ 7f8ec0 <__cxa_atexit@plt+0x7e6f10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #48] @ 7f8eb4 <__cxa_atexit@plt+0x7e6f04> │ │ │ │ + ldr r1, [pc, #48] @ 7f8ec4 <__cxa_atexit@plt+0x7e6f14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ - b 7f8544 <__cxa_atexit@plt+0x7e6594> │ │ │ │ + b 7f8554 <__cxa_atexit@plt+0x7e65a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 26 @ 0x3b00 │ │ │ │ - cmneq r4, #224, 26 @ 0x3800 │ │ │ │ - cmneq r4, #192, 18 @ 0x300000 │ │ │ │ - cmneq r4, #188, 28 @ 0xbc0 │ │ │ │ - movteq r9, #22556 @ 0x581c │ │ │ │ + cmneq r4, #220, 26 @ 0x3700 │ │ │ │ + cmneq r4, #208, 26 @ 0x3400 │ │ │ │ + cmneq r4, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq r4, #172, 28 @ 0xac0 │ │ │ │ + movteq r9, #22540 @ 0x580c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8ef0 <__cxa_atexit@plt+0x7e6f40> │ │ │ │ - ldr r3, [pc, #32] @ 7f8ef8 <__cxa_atexit@plt+0x7e6f48> │ │ │ │ + bcc 7f8f00 <__cxa_atexit@plt+0x7e6f50> │ │ │ │ + ldr r3, [pc, #32] @ 7f8f08 <__cxa_atexit@plt+0x7e6f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f8efc <__cxa_atexit@plt+0x7e6f4c> │ │ │ │ + ldr r7, [pc, #16] @ 7f8f0c <__cxa_atexit@plt+0x7e6f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #100, 26 @ 0x1900 │ │ │ │ - cmneq r4, #184, 2 @ 0x2e │ │ │ │ - movteq sl, #22020 @ 0x5604 │ │ │ │ + cmneq r4, #84, 26 @ 0x1500 │ │ │ │ + cmneq r4, #168, 2 @ 0x2a │ │ │ │ + movteq sl, #22004 @ 0x55f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8f94 <__cxa_atexit@plt+0x7e6fe4> │ │ │ │ + bcc 7f8fa4 <__cxa_atexit@plt+0x7e6ff4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f8f8c <__cxa_atexit@plt+0x7e6fdc> │ │ │ │ - ldr r3, [pc, #108] @ 7f8f9c <__cxa_atexit@plt+0x7e6fec> │ │ │ │ + bhi 7f8f9c <__cxa_atexit@plt+0x7e6fec> │ │ │ │ + ldr r3, [pc, #108] @ 7f8fac <__cxa_atexit@plt+0x7e6ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 7f8fa0 <__cxa_atexit@plt+0x7e6ff0> │ │ │ │ + ldr lr, [pc, #76] @ 7f8fb0 <__cxa_atexit@plt+0x7e7000> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 7f8fa4 <__cxa_atexit@plt+0x7e6ff4> │ │ │ │ + ldr r7, [pc, #68] @ 7f8fb4 <__cxa_atexit@plt+0x7e7004> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 7f8fa8 <__cxa_atexit@plt+0x7e6ff8> │ │ │ │ + ldr r7, [pc, #32] @ 7f8fb8 <__cxa_atexit@plt+0x7e7008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #12, 26 @ 0x300 │ │ │ │ + cmneq r4, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r4, #200, 24 @ 0xc800 │ │ │ │ - movteq r8, #22704 @ 0x58b0 │ │ │ │ + cmneq r4, #184, 24 @ 0xb800 │ │ │ │ + movteq r8, #22688 @ 0x58a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f8fe4 <__cxa_atexit@plt+0x7e7034> │ │ │ │ - ldr r3, [pc, #32] @ 7f8fec <__cxa_atexit@plt+0x7e703c> │ │ │ │ + bcc 7f8ff4 <__cxa_atexit@plt+0x7e7044> │ │ │ │ + ldr r3, [pc, #32] @ 7f8ffc <__cxa_atexit@plt+0x7e704c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f8ff0 <__cxa_atexit@plt+0x7e7040> │ │ │ │ + ldr r7, [pc, #16] @ 7f9000 <__cxa_atexit@plt+0x7e7050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #112, 24 @ 0x7000 │ │ │ │ - cmneq r4, #184, 20 @ 0xb8000 │ │ │ │ - movteq r9, #22060 @ 0x562c │ │ │ │ + cmneq r4, #96, 24 @ 0x6000 │ │ │ │ + cmneq r4, #168, 20 @ 0xa8000 │ │ │ │ + movteq r9, #22044 @ 0x561c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f905c <__cxa_atexit@plt+0x7e70ac> │ │ │ │ + bcc 7f906c <__cxa_atexit@plt+0x7e70bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9054 <__cxa_atexit@plt+0x7e70a4> │ │ │ │ - ldr r3, [pc, #64] @ 7f9064 <__cxa_atexit@plt+0x7e70b4> │ │ │ │ + bhi 7f9064 <__cxa_atexit@plt+0x7e70b4> │ │ │ │ + ldr r3, [pc, #64] @ 7f9074 <__cxa_atexit@plt+0x7e70c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f9068 <__cxa_atexit@plt+0x7e70b8> │ │ │ │ + ldr r3, [pc, #44] @ 7f9078 <__cxa_atexit@plt+0x7e70c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f906c <__cxa_atexit@plt+0x7e70bc> │ │ │ │ + ldr r7, [pc, #28] @ 7f907c <__cxa_atexit@plt+0x7e70cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 24 @ 0x1800 │ │ │ │ + cmneq r4, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #68, 24 @ 0x4400 │ │ │ │ - movteq sl, #21992 @ 0x55e8 │ │ │ │ + cmneq r4, #52, 24 @ 0x3400 │ │ │ │ + movteq sl, #21976 @ 0x55d8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9108 <__cxa_atexit@plt+0x7e7158> │ │ │ │ + bcc 7f9118 <__cxa_atexit@plt+0x7e7168> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9100 <__cxa_atexit@plt+0x7e7150> │ │ │ │ - ldr r3, [pc, #112] @ 7f9110 <__cxa_atexit@plt+0x7e7160> │ │ │ │ + bhi 7f9110 <__cxa_atexit@plt+0x7e7160> │ │ │ │ + ldr r3, [pc, #112] @ 7f9120 <__cxa_atexit@plt+0x7e7170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r8, lr} │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #72] @ 7f9114 <__cxa_atexit@plt+0x7e7164> │ │ │ │ + ldr r0, [pc, #72] @ 7f9124 <__cxa_atexit@plt+0x7e7174> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #68] @ 7f9118 <__cxa_atexit@plt+0x7e7168> │ │ │ │ + ldr r7, [pc, #68] @ 7f9128 <__cxa_atexit@plt+0x7e7178> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #24 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 7f911c <__cxa_atexit@plt+0x7e716c> │ │ │ │ + ldr r7, [pc, #32] @ 7f912c <__cxa_atexit@plt+0x7e717c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #156, 22 @ 0x27000 │ │ │ │ + cmneq r4, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq r4, #84, 22 @ 0x15000 │ │ │ │ - movteq r9, #21376 @ 0x5380 │ │ │ │ + cmneq r4, #68, 22 @ 0x11000 │ │ │ │ + movteq r9, #21360 @ 0x5370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9154 <__cxa_atexit@plt+0x7e71a4> │ │ │ │ - ldr r3, [pc, #28] @ 7f915c <__cxa_atexit@plt+0x7e71ac> │ │ │ │ + bcc 7f9164 <__cxa_atexit@plt+0x7e71b4> │ │ │ │ + ldr r3, [pc, #28] @ 7f916c <__cxa_atexit@plt+0x7e71bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 7e27a4 <__cxa_atexit@plt+0x7d07f4> │ │ │ │ + b 7e27b4 <__cxa_atexit@plt+0x7d0804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #252, 20 @ 0xfc000 │ │ │ │ - movteq sl, #21768 @ 0x5508 │ │ │ │ + cmneq r4, #236, 20 @ 0xec000 │ │ │ │ + movteq sl, #21752 @ 0x54f8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9218 <__cxa_atexit@plt+0x7e7268> │ │ │ │ + bcc 7f9228 <__cxa_atexit@plt+0x7e7278> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9210 <__cxa_atexit@plt+0x7e7260> │ │ │ │ - ldr r3, [pc, #144] @ 7f9220 <__cxa_atexit@plt+0x7e7270> │ │ │ │ + bhi 7f9220 <__cxa_atexit@plt+0x7e7270> │ │ │ │ + ldr r3, [pc, #144] @ 7f9230 <__cxa_atexit@plt+0x7e7280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r8, [r7, #36] @ 0x24 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr ip, [pc, #96] @ 7f9224 <__cxa_atexit@plt+0x7e7274> │ │ │ │ + ldr ip, [pc, #96] @ 7f9234 <__cxa_atexit@plt+0x7e7284> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r3, [pc, #64] @ 7f9228 <__cxa_atexit@plt+0x7e7278> │ │ │ │ + ldr r3, [pc, #64] @ 7f9238 <__cxa_atexit@plt+0x7e7288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 7f922c <__cxa_atexit@plt+0x7e727c> │ │ │ │ + ldr r2, [pc, #40] @ 7f923c <__cxa_atexit@plt+0x7e728c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 20 @ 0xac000 │ │ │ │ + cmneq r4, #156, 20 @ 0x9c000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r4, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r4, #108, 20 @ 0x6c000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9280 <__cxa_atexit@plt+0x7e72d0> │ │ │ │ - ldr r3, [pc, #60] @ 7f9288 <__cxa_atexit@plt+0x7e72d8> │ │ │ │ + bcc 7f9290 <__cxa_atexit@plt+0x7e72e0> │ │ │ │ + ldr r3, [pc, #60] @ 7f9298 <__cxa_atexit@plt+0x7e72e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 7f928c <__cxa_atexit@plt+0x7e72dc> │ │ │ │ + ldr r2, [pc, #56] @ 7f929c <__cxa_atexit@plt+0x7e72ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f9278 <__cxa_atexit@plt+0x7e72c8> │ │ │ │ - b 7f9298 <__cxa_atexit@plt+0x7e72e8> │ │ │ │ + beq 7f9288 <__cxa_atexit@plt+0x7e72d8> │ │ │ │ + b 7f92a8 <__cxa_atexit@plt+0x7e72f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r4, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq r4, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7f92b8 <__cxa_atexit@plt+0x7e7308> │ │ │ │ + ldr r0, [pc, #20] @ 7f92c8 <__cxa_atexit@plt+0x7e7318> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 7f92e8 <__cxa_atexit@plt+0x7e7338> │ │ │ │ + ldr r0, [pc, #24] @ 7f92f8 <__cxa_atexit@plt+0x7e7348> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f932c <__cxa_atexit@plt+0x7e737c> │ │ │ │ + bhi 7f933c <__cxa_atexit@plt+0x7e738c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 7f9338 <__cxa_atexit@plt+0x7e7388> │ │ │ │ + ldr r1, [pc, #36] @ 7f9348 <__cxa_atexit@plt+0x7e7398> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #20, 12 @ 0x1400000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9368 <__cxa_atexit@plt+0x7e73b8> │ │ │ │ - ldr r3, [pc, #24] @ 7f9370 <__cxa_atexit@plt+0x7e73c0> │ │ │ │ + bcc 7f9378 <__cxa_atexit@plt+0x7e73c8> │ │ │ │ + ldr r3, [pc, #24] @ 7f9380 <__cxa_atexit@plt+0x7e73d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #228, 16 @ 0xe40000 │ │ │ │ - movteq r8, #21608 @ 0x5468 │ │ │ │ + cmneq r4, #212, 16 @ 0xd40000 │ │ │ │ + movteq r8, #21592 @ 0x5458 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9400 <__cxa_atexit@plt+0x7e7450> │ │ │ │ + bcc 7f9410 <__cxa_atexit@plt+0x7e7460> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f93f8 <__cxa_atexit@plt+0x7e7448> │ │ │ │ - ldr lr, [pc, #100] @ 7f9408 <__cxa_atexit@plt+0x7e7458> │ │ │ │ + bhi 7f9408 <__cxa_atexit@plt+0x7e7458> │ │ │ │ + ldr lr, [pc, #100] @ 7f9418 <__cxa_atexit@plt+0x7e7468> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7f940c <__cxa_atexit@plt+0x7e745c> │ │ │ │ + ldr r2, [pc, #96] @ 7f941c <__cxa_atexit@plt+0x7e746c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7f9410 <__cxa_atexit@plt+0x7e7460> │ │ │ │ + ldr r3, [pc, #68] @ 7f9420 <__cxa_atexit@plt+0x7e7470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7f9414 <__cxa_atexit@plt+0x7e7464> │ │ │ │ + ldr r7, [pc, #32] @ 7f9424 <__cxa_atexit@plt+0x7e7474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #144, 16 @ 0x900000 │ │ │ │ + cmneq r4, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r4, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq r4, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9448 <__cxa_atexit@plt+0x7e7498> │ │ │ │ - ldr r3, [pc, #28] @ 7f9450 <__cxa_atexit@plt+0x7e74a0> │ │ │ │ + bcc 7f9458 <__cxa_atexit@plt+0x7e74a8> │ │ │ │ + ldr r3, [pc, #28] @ 7f9460 <__cxa_atexit@plt+0x7e74b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #8, 16 @ 0x80000 │ │ │ │ - movteq r8, #21512 @ 0x5408 │ │ │ │ + cmneq r4, #248, 14 @ 0x3e00000 │ │ │ │ + movteq r8, #21496 @ 0x53f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f948c <__cxa_atexit@plt+0x7e74dc> │ │ │ │ - ldr r3, [pc, #32] @ 7f9494 <__cxa_atexit@plt+0x7e74e4> │ │ │ │ + bcc 7f949c <__cxa_atexit@plt+0x7e74ec> │ │ │ │ + ldr r3, [pc, #32] @ 7f94a4 <__cxa_atexit@plt+0x7e74f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f9498 <__cxa_atexit@plt+0x7e74e8> │ │ │ │ + ldr r7, [pc, #16] @ 7f94a8 <__cxa_atexit@plt+0x7e74f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #200, 14 @ 0x3200000 │ │ │ │ - cmneq r4, #16, 12 @ 0x1000000 │ │ │ │ - movteq r8, #21452 @ 0x53cc │ │ │ │ + cmneq r4, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r4, #0, 12 │ │ │ │ + movteq r8, #21436 @ 0x53bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9500 <__cxa_atexit@plt+0x7e7550> │ │ │ │ + bcc 7f9510 <__cxa_atexit@plt+0x7e7560> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f94f8 <__cxa_atexit@plt+0x7e7548> │ │ │ │ - ldr r3, [pc, #60] @ 7f9508 <__cxa_atexit@plt+0x7e7558> │ │ │ │ + bhi 7f9508 <__cxa_atexit@plt+0x7e7558> │ │ │ │ + ldr r3, [pc, #60] @ 7f9518 <__cxa_atexit@plt+0x7e7568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7f950c <__cxa_atexit@plt+0x7e755c> │ │ │ │ + ldr r3, [pc, #44] @ 7f951c <__cxa_atexit@plt+0x7e756c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f9510 <__cxa_atexit@plt+0x7e7560> │ │ │ │ + ldr r7, [pc, #28] @ 7f9520 <__cxa_atexit@plt+0x7e7570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq r4, #96, 14 @ 0x1800000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r4, #96, 20 @ 0x60000 │ │ │ │ - movteq sl, #20788 @ 0x5134 │ │ │ │ + cmneq r4, #80, 20 @ 0x50000 │ │ │ │ + movteq sl, #20772 @ 0x5124 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9594 <__cxa_atexit@plt+0x7e75e4> │ │ │ │ + bcc 7f95a4 <__cxa_atexit@plt+0x7e75f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f958c <__cxa_atexit@plt+0x7e75dc> │ │ │ │ - ldr r3, [pc, #88] @ 7f959c <__cxa_atexit@plt+0x7e75ec> │ │ │ │ + bhi 7f959c <__cxa_atexit@plt+0x7e75ec> │ │ │ │ + ldr r3, [pc, #88] @ 7f95ac <__cxa_atexit@plt+0x7e75fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7f95a0 <__cxa_atexit@plt+0x7e75f0> │ │ │ │ + ldr r2, [pc, #84] @ 7f95b0 <__cxa_atexit@plt+0x7e7600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 7f95a4 <__cxa_atexit@plt+0x7e75f4> │ │ │ │ + ldr r1, [pc, #64] @ 7f95b4 <__cxa_atexit@plt+0x7e7604> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f95a8 <__cxa_atexit@plt+0x7e75f8> │ │ │ │ + ldr r7, [pc, #32] @ 7f95b8 <__cxa_atexit@plt+0x7e7608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r4, #240, 12 @ 0xf000000 │ │ │ │ + cmneq r4, #224, 12 @ 0xe000000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq r4, #200, 18 @ 0x320000 │ │ │ │ - movteq r8, #21168 @ 0x52b0 │ │ │ │ + cmneq r4, #184, 18 @ 0x2e0000 │ │ │ │ + movteq r8, #21152 @ 0x52a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f95e4 <__cxa_atexit@plt+0x7e7634> │ │ │ │ - ldr r3, [pc, #32] @ 7f95ec <__cxa_atexit@plt+0x7e763c> │ │ │ │ + bcc 7f95f4 <__cxa_atexit@plt+0x7e7644> │ │ │ │ + ldr r3, [pc, #32] @ 7f95fc <__cxa_atexit@plt+0x7e764c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f95f0 <__cxa_atexit@plt+0x7e7640> │ │ │ │ + ldr r7, [pc, #16] @ 7f9600 <__cxa_atexit@plt+0x7e7650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #112, 12 @ 0x7000000 │ │ │ │ - cmneq r4, #184, 8 @ 0xb8000000 │ │ │ │ - movteq r8, #21108 @ 0x5274 │ │ │ │ + cmneq r4, #96, 12 @ 0x6000000 │ │ │ │ + cmneq r4, #168, 8 @ 0xa8000000 │ │ │ │ + movteq r8, #21092 @ 0x5264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9658 <__cxa_atexit@plt+0x7e76a8> │ │ │ │ + bcc 7f9668 <__cxa_atexit@plt+0x7e76b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9650 <__cxa_atexit@plt+0x7e76a0> │ │ │ │ - ldr r3, [pc, #60] @ 7f9660 <__cxa_atexit@plt+0x7e76b0> │ │ │ │ + bhi 7f9660 <__cxa_atexit@plt+0x7e76b0> │ │ │ │ + ldr r3, [pc, #60] @ 7f9670 <__cxa_atexit@plt+0x7e76c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7f9664 <__cxa_atexit@plt+0x7e76b4> │ │ │ │ + ldr r3, [pc, #44] @ 7f9674 <__cxa_atexit@plt+0x7e76c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f9668 <__cxa_atexit@plt+0x7e76b8> │ │ │ │ + ldr r7, [pc, #28] @ 7f9678 <__cxa_atexit@plt+0x7e76c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r4, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r4, #8, 18 @ 0x20000 │ │ │ │ - movteq r9, #24540 @ 0x5fdc │ │ │ │ + cmneq r4, #248, 16 @ 0xf80000 │ │ │ │ + movteq r9, #24524 @ 0x5fcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f96f0 <__cxa_atexit@plt+0x7e7740> │ │ │ │ + bcc 7f9700 <__cxa_atexit@plt+0x7e7750> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f96e8 <__cxa_atexit@plt+0x7e7738> │ │ │ │ - ldr r3, [pc, #92] @ 7f96f8 <__cxa_atexit@plt+0x7e7748> │ │ │ │ + bhi 7f96f8 <__cxa_atexit@plt+0x7e7748> │ │ │ │ + ldr r3, [pc, #92] @ 7f9708 <__cxa_atexit@plt+0x7e7758> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7f96fc <__cxa_atexit@plt+0x7e774c> │ │ │ │ + ldr r2, [pc, #88] @ 7f970c <__cxa_atexit@plt+0x7e775c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7f9700 <__cxa_atexit@plt+0x7e7750> │ │ │ │ + ldr r0, [pc, #64] @ 7f9710 <__cxa_atexit@plt+0x7e7760> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7f9704 <__cxa_atexit@plt+0x7e7754> │ │ │ │ + ldr r7, [pc, #32] @ 7f9714 <__cxa_atexit@plt+0x7e7764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r4, #152, 10 @ 0x26000000 │ │ │ │ + cmneq r4, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmneq r4, #108, 16 @ 0x6c0000 │ │ │ │ - movteq sl, #20496 @ 0x5010 │ │ │ │ + cmneq r4, #92, 16 @ 0x5c0000 │ │ │ │ + movteq sl, #20480 @ 0x5000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9754 <__cxa_atexit@plt+0x7e77a4> │ │ │ │ - ldr r3, [pc, #52] @ 7f975c <__cxa_atexit@plt+0x7e77ac> │ │ │ │ + bcc 7f9764 <__cxa_atexit@plt+0x7e77b4> │ │ │ │ + ldr r3, [pc, #52] @ 7f976c <__cxa_atexit@plt+0x7e77bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #20] @ 7f9760 <__cxa_atexit@plt+0x7e77b0> │ │ │ │ + ldr r3, [pc, #20] @ 7f9770 <__cxa_atexit@plt+0x7e77c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 7fbde4 <__cxa_atexit@plt+0x7e9e34> │ │ │ │ + b 7fbdf4 <__cxa_atexit@plt+0x7e9e44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 10 @ 0x5000000 │ │ │ │ - cmneq r4, #240, 10 @ 0x3c000000 │ │ │ │ - movteq r9, #24264 @ 0x5ec8 │ │ │ │ + cmneq r4, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r4, #224, 10 @ 0x38000000 │ │ │ │ + movteq r9, #24248 @ 0x5eb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f979c <__cxa_atexit@plt+0x7e77ec> │ │ │ │ - ldr r3, [pc, #32] @ 7f97a4 <__cxa_atexit@plt+0x7e77f4> │ │ │ │ + bcc 7f97ac <__cxa_atexit@plt+0x7e77fc> │ │ │ │ + ldr r3, [pc, #32] @ 7f97b4 <__cxa_atexit@plt+0x7e7804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f97a8 <__cxa_atexit@plt+0x7e77f8> │ │ │ │ + ldr r7, [pc, #16] @ 7f97b8 <__cxa_atexit@plt+0x7e7808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #184, 8 @ 0xb8000000 │ │ │ │ - cmneq r4, #172, 20 @ 0xac000 │ │ │ │ - movteq r9, #24204 @ 0x5e8c │ │ │ │ + cmneq r4, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r4, #156, 20 @ 0x9c000 │ │ │ │ + movteq r9, #24188 @ 0x5e7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9814 <__cxa_atexit@plt+0x7e7864> │ │ │ │ + bcc 7f9824 <__cxa_atexit@plt+0x7e7874> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f980c <__cxa_atexit@plt+0x7e785c> │ │ │ │ - ldr r3, [pc, #64] @ 7f981c <__cxa_atexit@plt+0x7e786c> │ │ │ │ + bhi 7f981c <__cxa_atexit@plt+0x7e786c> │ │ │ │ + ldr r3, [pc, #64] @ 7f982c <__cxa_atexit@plt+0x7e787c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f9820 <__cxa_atexit@plt+0x7e7870> │ │ │ │ + ldr r3, [pc, #44] @ 7f9830 <__cxa_atexit@plt+0x7e7880> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f9824 <__cxa_atexit@plt+0x7e7874> │ │ │ │ + ldr r7, [pc, #28] @ 7f9834 <__cxa_atexit@plt+0x7e7884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r4, #80, 8 @ 0x50000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #140, 8 @ 0x8c000000 │ │ │ │ - movteq r9, #24300 @ 0x5eec │ │ │ │ + cmneq r4, #124, 8 @ 0x7c000000 │ │ │ │ + movteq r9, #24284 @ 0x5edc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f989c <__cxa_atexit@plt+0x7e78ec> │ │ │ │ + bhi 7f98ac <__cxa_atexit@plt+0x7e78fc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr lr, [pc, #72] @ 7f98ac <__cxa_atexit@plt+0x7e78fc> │ │ │ │ + ldr lr, [pc, #72] @ 7f98bc <__cxa_atexit@plt+0x7e790c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #68] @ 7f98b0 <__cxa_atexit@plt+0x7e7900> │ │ │ │ + ldr sl, [pc, #68] @ 7f98c0 <__cxa_atexit@plt+0x7e7910> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r7, r8} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 7f98b4 <__cxa_atexit@plt+0x7e7904> │ │ │ │ + ldr r7, [pc, #28] @ 7f98c4 <__cxa_atexit@plt+0x7e7914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r4, #184, 6 @ 0xe0000002 │ │ │ │ - movteq r7, #23880 @ 0x5d48 │ │ │ │ + cmneq r4, #168, 6 @ 0xa0000002 │ │ │ │ + movteq r7, #23864 @ 0x5d38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f98f0 <__cxa_atexit@plt+0x7e7940> │ │ │ │ - ldr r3, [pc, #32] @ 7f98f8 <__cxa_atexit@plt+0x7e7948> │ │ │ │ + bcc 7f9900 <__cxa_atexit@plt+0x7e7950> │ │ │ │ + ldr r3, [pc, #32] @ 7f9908 <__cxa_atexit@plt+0x7e7958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f98fc <__cxa_atexit@plt+0x7e794c> │ │ │ │ + ldr r7, [pc, #16] @ 7f990c <__cxa_atexit@plt+0x7e795c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #100, 6 @ 0x90000001 │ │ │ │ - cmneq r4, #20, 4 @ 0x40000001 │ │ │ │ + cmneq r4, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r4, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f992c <__cxa_atexit@plt+0x7e797c> │ │ │ │ - ldr r3, [pc, #24] @ 7f9934 <__cxa_atexit@plt+0x7e7984> │ │ │ │ + bcc 7f993c <__cxa_atexit@plt+0x7e798c> │ │ │ │ + ldr r3, [pc, #24] @ 7f9944 <__cxa_atexit@plt+0x7e7994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #32, 6 @ 0x80000000 │ │ │ │ - movteq r7, #23764 @ 0x5cd4 │ │ │ │ + cmneq r4, #16, 6 @ 0x40000000 │ │ │ │ + movteq r7, #23748 @ 0x5cc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f99b4 <__cxa_atexit@plt+0x7e7a04> │ │ │ │ + bcc 7f99c4 <__cxa_atexit@plt+0x7e7a14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f99ac <__cxa_atexit@plt+0x7e79fc> │ │ │ │ - ldr r3, [pc, #84] @ 7f99bc <__cxa_atexit@plt+0x7e7a0c> │ │ │ │ + bhi 7f99bc <__cxa_atexit@plt+0x7e7a0c> │ │ │ │ + ldr r3, [pc, #84] @ 7f99cc <__cxa_atexit@plt+0x7e7a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7f99c0 <__cxa_atexit@plt+0x7e7a10> │ │ │ │ + ldr r2, [pc, #80] @ 7f99d0 <__cxa_atexit@plt+0x7e7a20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7f99c4 <__cxa_atexit@plt+0x7e7a14> │ │ │ │ + ldr r1, [pc, #60] @ 7f99d4 <__cxa_atexit@plt+0x7e7a24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7f99c8 <__cxa_atexit@plt+0x7e7a18> │ │ │ │ + ldr r7, [pc, #32] @ 7f99d8 <__cxa_atexit@plt+0x7e7a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #204, 4 @ 0xc000000c │ │ │ │ + cmneq r4, #188, 4 @ 0xc000000b │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #168, 4 @ 0x8000000a │ │ │ │ - movteq r9, #23884 @ 0x5d4c │ │ │ │ + cmneq r4, #152, 4 @ 0x80000009 │ │ │ │ + movteq r9, #23868 @ 0x5d3c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9a70 <__cxa_atexit@plt+0x7e7ac0> │ │ │ │ + bcc 7f9a80 <__cxa_atexit@plt+0x7e7ad0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9a68 <__cxa_atexit@plt+0x7e7ab8> │ │ │ │ - ldr lr, [pc, #124] @ 7f9a78 <__cxa_atexit@plt+0x7e7ac8> │ │ │ │ + bhi 7f9a78 <__cxa_atexit@plt+0x7e7ac8> │ │ │ │ + ldr lr, [pc, #124] @ 7f9a88 <__cxa_atexit@plt+0x7e7ad8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #120] @ 7f9a7c <__cxa_atexit@plt+0x7e7acc> │ │ │ │ + ldr r2, [pc, #120] @ 7f9a8c <__cxa_atexit@plt+0x7e7adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #80] @ 7f9a80 <__cxa_atexit@plt+0x7e7ad0> │ │ │ │ + ldr r1, [pc, #80] @ 7f9a90 <__cxa_atexit@plt+0x7e7ae0> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - ldr r3, [pc, #56] @ 7f9a84 <__cxa_atexit@plt+0x7e7ad4> │ │ │ │ + ldr r3, [pc, #56] @ 7f9a94 <__cxa_atexit@plt+0x7e7ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r4, #56, 4 @ 0x80000003 │ │ │ │ + cmneq r4, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r4, #24, 4 @ 0x80000001 │ │ │ │ - movteq r7, #24020 @ 0x5dd4 │ │ │ │ + cmneq r4, #8, 4 @ 0x80000000 │ │ │ │ + movteq r7, #24004 @ 0x5dc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9ac0 <__cxa_atexit@plt+0x7e7b10> │ │ │ │ - ldr r3, [pc, #32] @ 7f9ac8 <__cxa_atexit@plt+0x7e7b18> │ │ │ │ + bcc 7f9ad0 <__cxa_atexit@plt+0x7e7b20> │ │ │ │ + ldr r3, [pc, #32] @ 7f9ad8 <__cxa_atexit@plt+0x7e7b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7f9acc <__cxa_atexit@plt+0x7e7b1c> │ │ │ │ + ldr r7, [pc, #16] @ 7f9adc <__cxa_atexit@plt+0x7e7b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #148, 2 @ 0x25 │ │ │ │ - cmneq r4, #220, 30 @ 0x370 │ │ │ │ - movteq r9, #23372 @ 0x5b4c │ │ │ │ + cmneq r4, #132, 2 @ 0x21 │ │ │ │ + cmneq r4, #204, 30 @ 0x330 │ │ │ │ + movteq r9, #23356 @ 0x5b3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9b38 <__cxa_atexit@plt+0x7e7b88> │ │ │ │ + bcc 7f9b48 <__cxa_atexit@plt+0x7e7b98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9b30 <__cxa_atexit@plt+0x7e7b80> │ │ │ │ - ldr r3, [pc, #64] @ 7f9b40 <__cxa_atexit@plt+0x7e7b90> │ │ │ │ + bhi 7f9b40 <__cxa_atexit@plt+0x7e7b90> │ │ │ │ + ldr r3, [pc, #64] @ 7f9b50 <__cxa_atexit@plt+0x7e7ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7f9b44 <__cxa_atexit@plt+0x7e7b94> │ │ │ │ + ldr r3, [pc, #44] @ 7f9b54 <__cxa_atexit@plt+0x7e7ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7f9b48 <__cxa_atexit@plt+0x7e7b98> │ │ │ │ + ldr r7, [pc, #28] @ 7f9b58 <__cxa_atexit@plt+0x7e7ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #60, 2 │ │ │ │ + cmneq r4, #44, 2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #156, 2 @ 0x27 │ │ │ │ - movteq r9, #23500 @ 0x5bcc │ │ │ │ + cmneq r4, #140, 2 @ 0x23 │ │ │ │ + movteq r9, #23484 @ 0x5bbc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9bf0 <__cxa_atexit@plt+0x7e7c40> │ │ │ │ + bcc 7f9c00 <__cxa_atexit@plt+0x7e7c50> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9be8 <__cxa_atexit@plt+0x7e7c38> │ │ │ │ - ldr r3, [pc, #124] @ 7f9bf8 <__cxa_atexit@plt+0x7e7c48> │ │ │ │ + bhi 7f9bf8 <__cxa_atexit@plt+0x7e7c48> │ │ │ │ + ldr r3, [pc, #124] @ 7f9c08 <__cxa_atexit@plt+0x7e7c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add r9, r7, #24 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #84] @ 7f9bfc <__cxa_atexit@plt+0x7e7c4c> │ │ │ │ + ldr sl, [pc, #84] @ 7f9c0c <__cxa_atexit@plt+0x7e7c5c> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r7, [pc, #76] @ 7f9c00 <__cxa_atexit@plt+0x7e7c50> │ │ │ │ + ldr r7, [pc, #76] @ 7f9c10 <__cxa_atexit@plt+0x7e7c60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 7f9c04 <__cxa_atexit@plt+0x7e7c54> │ │ │ │ + ldr r7, [pc, #32] @ 7f9c14 <__cxa_atexit@plt+0x7e7c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #192 @ 0xc0 │ │ │ │ + cmneq r4, #176 @ 0xb0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r4, #108 @ 0x6c │ │ │ │ - movteq r9, #23260 @ 0x5adc │ │ │ │ + cmneq r4, #92 @ 0x5c │ │ │ │ + movteq r9, #23244 @ 0x5acc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9c74 <__cxa_atexit@plt+0x7e7cc4> │ │ │ │ - ldr r3, [pc, #84] @ 7f9c7c <__cxa_atexit@plt+0x7e7ccc> │ │ │ │ + bcc 7f9c84 <__cxa_atexit@plt+0x7e7cd4> │ │ │ │ + ldr r3, [pc, #84] @ 7f9c8c <__cxa_atexit@plt+0x7e7cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add r7, r7, #24 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [pc, #52] @ 7f9c80 <__cxa_atexit@plt+0x7e7cd0> │ │ │ │ + ldr r2, [pc, #52] @ 7f9c90 <__cxa_atexit@plt+0x7e7ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r3, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ add r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f9c6c <__cxa_atexit@plt+0x7e7cbc> │ │ │ │ - b 7f9c90 <__cxa_atexit@plt+0x7e7ce0> │ │ │ │ + beq 7f9c7c <__cxa_atexit@plt+0x7e7ccc> │ │ │ │ + b 7f9ca0 <__cxa_atexit@plt+0x7e7cf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20 │ │ │ │ + cmneq r4, #4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r9, #23136 @ 0x5a60 │ │ │ │ + movteq r9, #23120 @ 0x5a50 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f9cb8 <__cxa_atexit@plt+0x7e7d08> │ │ │ │ - ldr r3, [pc, #64] @ 7f9ce4 <__cxa_atexit@plt+0x7e7d34> │ │ │ │ + bne 7f9cc8 <__cxa_atexit@plt+0x7e7d18> │ │ │ │ + ldr r3, [pc, #64] @ 7f9cf4 <__cxa_atexit@plt+0x7e7d44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7f9cdc <__cxa_atexit@plt+0x7e7d2c> │ │ │ │ - b 7f9cfc <__cxa_atexit@plt+0x7e7d4c> │ │ │ │ + beq 7f9cec <__cxa_atexit@plt+0x7e7d3c> │ │ │ │ + b 7f9d0c <__cxa_atexit@plt+0x7e7d5c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #36] @ 7f9ce8 <__cxa_atexit@plt+0x7e7d38> │ │ │ │ + ldr r3, [pc, #36] @ 7f9cf8 <__cxa_atexit@plt+0x7e7d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ - ldr r3, [pc, #28] @ 7f9cec <__cxa_atexit@plt+0x7e7d3c> │ │ │ │ + ldr r3, [pc, #28] @ 7f9cfc <__cxa_atexit@plt+0x7e7d4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r4, #124, 30 @ 0x1f0 │ │ │ │ - cmneq r4, #132, 30 @ 0x210 │ │ │ │ - movteq r9, #23028 @ 0x59f4 │ │ │ │ + cmneq r4, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r4, #116, 30 @ 0x1d0 │ │ │ │ + movteq r9, #23012 @ 0x59e4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ - ldr r1, [pc, #28] @ 7f9d2c <__cxa_atexit@plt+0x7e7d7c> │ │ │ │ + ldr r1, [pc, #28] @ 7f9d3c <__cxa_atexit@plt+0x7e7d8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 7f9d30 <__cxa_atexit@plt+0x7e7d80> │ │ │ │ + ldr r3, [pc, #12] @ 7f9d40 <__cxa_atexit@plt+0x7e7d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 7f8970 <__cxa_atexit@plt+0x7e69c0> │ │ │ │ + b 7f8980 <__cxa_atexit@plt+0x7e69d0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r4, #92, 8 @ 0x5c000000 │ │ │ │ - movteq r8, #24192 @ 0x5e80 │ │ │ │ + cmneq r4, #76, 8 @ 0x4c000000 │ │ │ │ + movteq r8, #24176 @ 0x5e70 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7f9d74 <__cxa_atexit@plt+0x7e7dc4> │ │ │ │ + bne 7f9d84 <__cxa_atexit@plt+0x7e7dd4> │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r3, [pc, #88] @ 7f9db8 <__cxa_atexit@plt+0x7e7e08> │ │ │ │ + ldr r3, [pc, #88] @ 7f9dc8 <__cxa_atexit@plt+0x7e7e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #80] @ 7f9dbc <__cxa_atexit@plt+0x7e7e0c> │ │ │ │ + ldr r0, [pc, #80] @ 7f9dcc <__cxa_atexit@plt+0x7e7e1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ - b 7f9d9c <__cxa_atexit@plt+0x7e7dec> │ │ │ │ + b 7f9dac <__cxa_atexit@plt+0x7e7dfc> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #44] @ 7f9dac <__cxa_atexit@plt+0x7e7dfc> │ │ │ │ + ldr r3, [pc, #44] @ 7f9dbc <__cxa_atexit@plt+0x7e7e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24] │ │ │ │ - ldr r3, [pc, #36] @ 7f9db0 <__cxa_atexit@plt+0x7e7e00> │ │ │ │ + ldr r3, [pc, #36] @ 7f9dc0 <__cxa_atexit@plt+0x7e7e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ - ldr r0, [pc, #28] @ 7f9db4 <__cxa_atexit@plt+0x7e7e04> │ │ │ │ + ldr r0, [pc, #28] @ 7f9dc4 <__cxa_atexit@plt+0x7e7e14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #6 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #192, 28 @ 0xc00 │ │ │ │ - cmneq r4, #200, 28 @ 0xc80 │ │ │ │ - cmneq r4, #176, 18 @ 0x2c0000 │ │ │ │ - cmneq r4, #236, 28 @ 0xec0 │ │ │ │ - cmneq r4, #176, 18 @ 0x2c0000 │ │ │ │ - movteq r9, #22868 @ 0x5954 │ │ │ │ + cmneq r4, #176, 28 @ 0xb00 │ │ │ │ + cmneq r4, #184, 28 @ 0xb80 │ │ │ │ + cmneq r4, #160, 18 @ 0x280000 │ │ │ │ + cmneq r4, #220, 28 @ 0xdc0 │ │ │ │ + cmneq r4, #160, 18 @ 0x280000 │ │ │ │ + movteq r9, #22852 @ 0x5944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9e94 <__cxa_atexit@plt+0x7e7ee4> │ │ │ │ + bcc 7f9ea4 <__cxa_atexit@plt+0x7e7ef4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7f9e8c <__cxa_atexit@plt+0x7e7edc> │ │ │ │ + bhi 7f9e9c <__cxa_atexit@plt+0x7e7eec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r3, r9, sl, ip} │ │ │ │ str r4, [sp] │ │ │ │ @@ -2072482,65 +2072486,65 @@ │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #76] @ 7f9e9c <__cxa_atexit@plt+0x7e7eec> │ │ │ │ + ldr r2, [pc, #76] @ 7f9eac <__cxa_atexit@plt+0x7e7efc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r2, r6 │ │ │ │ - ldr r4, [pc, #64] @ 7f9ea0 <__cxa_atexit@plt+0x7e7ef0> │ │ │ │ + ldr r4, [pc, #64] @ 7f9eb0 <__cxa_atexit@plt+0x7e7f00> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-72]! @ 0xffffffb8 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r4, [pc, #48] @ 7f9ea4 <__cxa_atexit@plt+0x7e7ef4> │ │ │ │ + ldr r4, [pc, #48] @ 7f9eb4 <__cxa_atexit@plt+0x7e7f04> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 28 @ 0x140 │ │ │ │ + cmneq r4, #4, 28 @ 0x40 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - movteq r9, #22376 @ 0x5768 │ │ │ │ + movteq r9, #22360 @ 0x5758 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7f9ee4 <__cxa_atexit@plt+0x7e7f34> │ │ │ │ - ldr r3, [pc, #36] @ 7f9eec <__cxa_atexit@plt+0x7e7f3c> │ │ │ │ + bcc 7f9ef4 <__cxa_atexit@plt+0x7e7f44> │ │ │ │ + ldr r3, [pc, #36] @ 7f9efc <__cxa_atexit@plt+0x7e7f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7f9ef0 <__cxa_atexit@plt+0x7e7f40> │ │ │ │ + ldr r7, [pc, #16] @ 7f9f00 <__cxa_atexit@plt+0x7e7f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #116, 26 @ 0x1d00 │ │ │ │ - cmneq r4, #64, 16 @ 0x400000 │ │ │ │ - movteq r9, #22560 @ 0x5820 │ │ │ │ + cmneq r4, #100, 26 @ 0x1900 │ │ │ │ + cmneq r4, #48, 16 @ 0x300000 │ │ │ │ + movteq r9, #22544 @ 0x5810 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa008 <__cxa_atexit@plt+0x7e8058> │ │ │ │ + bcc 7fa018 <__cxa_atexit@plt+0x7e8068> │ │ │ │ add lr, sp, #24 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2072557,15 +2072561,15 @@ │ │ │ │ ldr r8, [r7, #39] @ 0x27 │ │ │ │ ldr r4, [r7, #43] @ 0x2b │ │ │ │ add lr, r7, #47 @ 0x2f │ │ │ │ ldm lr, {r0, r2, lr} │ │ │ │ ldr fp, [r7, #59] @ 0x3b │ │ │ │ ldr ip, [r7, #63] @ 0x3f │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ - ldr sl, [pc, #152] @ 7fa014 <__cxa_atexit@plt+0x7e8064> │ │ │ │ + ldr sl, [pc, #152] @ 7fa024 <__cxa_atexit@plt+0x7e8074> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r5, #-72]! @ 0xffffffb8 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str ip, [r5, #44] @ 0x2c │ │ │ │ add lr, r5, #48 @ 0x30 │ │ │ │ @@ -2072582,88 +2072586,88 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r5, #32] │ │ │ │ tst r9, #3 │ │ │ │ - beq 7f9ff0 <__cxa_atexit@plt+0x7e8040> │ │ │ │ + beq 7fa000 <__cxa_atexit@plt+0x7e8050> │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 7fa024 <__cxa_atexit@plt+0x7e8074> │ │ │ │ + b 7fa034 <__cxa_atexit@plt+0x7e8084> │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - movteq r9, #22272 @ 0x5700 │ │ │ │ + movteq r9, #22256 @ 0x56f0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fa04c <__cxa_atexit@plt+0x7e809c> │ │ │ │ - ldr r3, [pc, #32] @ 7fa058 <__cxa_atexit@plt+0x7e80a8> │ │ │ │ + bne 7fa05c <__cxa_atexit@plt+0x7e80ac> │ │ │ │ + ldr r3, [pc, #32] @ 7fa068 <__cxa_atexit@plt+0x7e80b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fa050 <__cxa_atexit@plt+0x7e80a0> │ │ │ │ - b 7fa068 <__cxa_atexit@plt+0x7e80b8> │ │ │ │ - b 7fa1bc <__cxa_atexit@plt+0x7e820c> │ │ │ │ + beq 7fa060 <__cxa_atexit@plt+0x7e80b0> │ │ │ │ + b 7fa078 <__cxa_atexit@plt+0x7e80c8> │ │ │ │ + b 7fa1cc <__cxa_atexit@plt+0x7e821c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r9, #22204 @ 0x56bc │ │ │ │ + movteq r9, #22188 @ 0x56ac │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa0c0 <__cxa_atexit@plt+0x7e8110> │ │ │ │ + bhi 7fa0d0 <__cxa_atexit@plt+0x7e8120> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #64] @ 7fa0cc <__cxa_atexit@plt+0x7e811c> │ │ │ │ + ldr r1, [pc, #64] @ 7fa0dc <__cxa_atexit@plt+0x7e812c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #52] @ 7fa0d0 <__cxa_atexit@plt+0x7e8120> │ │ │ │ + ldr lr, [pc, #52] @ 7fa0e0 <__cxa_atexit@plt+0x7e8130> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #24] @ 7fa0d4 <__cxa_atexit@plt+0x7e8124> │ │ │ │ + ldr r7, [pc, #24] @ 7fa0e4 <__cxa_atexit@plt+0x7e8134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ - cmneq r4, #208, 24 @ 0xd000 │ │ │ │ - movteq r9, #22080 @ 0x5640 │ │ │ │ + cmneq r4, #192, 24 @ 0xc000 │ │ │ │ + movteq r9, #22064 @ 0x5630 │ │ │ │ muleq r0, r1, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fa194 <__cxa_atexit@plt+0x7e81e4> │ │ │ │ + bne 7fa1a4 <__cxa_atexit@plt+0x7e81f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa198 <__cxa_atexit@plt+0x7e81e8> │ │ │ │ + bhi 7fa1a8 <__cxa_atexit@plt+0x7e81f8> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ @@ -2072673,147 +2072677,147 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ stmda r6, {r0, r1, r3} │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str ip, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #88] @ 7fa1a4 <__cxa_atexit@plt+0x7e81f4> │ │ │ │ + ldr r2, [pc, #88] @ 7fa1b4 <__cxa_atexit@plt+0x7e8204> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r2, sl, fp} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r1, r3, r8, r9} │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #60] @ 7fa1a8 <__cxa_atexit@plt+0x7e81f8> │ │ │ │ + ldr r3, [pc, #60] @ 7fa1b8 <__cxa_atexit@plt+0x7e8208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #60]! @ 0x3c │ │ │ │ sub r3, r6, #59 @ 0x3b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 7fa1ac <__cxa_atexit@plt+0x7e81fc> │ │ │ │ + ldr r2, [pc, #40] @ 7fa1bc <__cxa_atexit@plt+0x7e820c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - b 7fa1bc <__cxa_atexit@plt+0x7e820c> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b 7fa1cc <__cxa_atexit@plt+0x7e821c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - cmneq r4, #248, 20 @ 0xf8000 │ │ │ │ + cmneq r4, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - movteq r9, #21848 @ 0x5558 │ │ │ │ + movteq r9, #21832 @ 0x5548 │ │ │ │ mlaeq r0, r1, ip, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa21c <__cxa_atexit@plt+0x7e826c> │ │ │ │ + bhi 7fa22c <__cxa_atexit@plt+0x7e827c> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #84] @ 7fa234 <__cxa_atexit@plt+0x7e8284> │ │ │ │ + ldr r1, [pc, #84] @ 7fa244 <__cxa_atexit@plt+0x7e8294> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 7fa238 <__cxa_atexit@plt+0x7e8288> │ │ │ │ + ldr r0, [pc, #80] @ 7fa248 <__cxa_atexit@plt+0x7e8298> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 7fa23c <__cxa_atexit@plt+0x7e828c> │ │ │ │ + ldr lr, [pc, #76] @ 7fa24c <__cxa_atexit@plt+0x7e829c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #40] @ 7fa240 <__cxa_atexit@plt+0x7e8290> │ │ │ │ + ldr r7, [pc, #40] @ 7fa250 <__cxa_atexit@plt+0x7e82a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #32] @ 7fa244 <__cxa_atexit@plt+0x7e8294> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #32] @ 7fa254 <__cxa_atexit@plt+0x7e82a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ @ instruction: 0xffffe888 │ │ │ │ - cmneq r4, #56, 20 @ 0x38000 │ │ │ │ + cmneq r4, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - movteq r9, #21676 @ 0x54ac │ │ │ │ + movteq r9, #21660 @ 0x549c │ │ │ │ mlaeq r4, r1, ip, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fa280 <__cxa_atexit@plt+0x7e82d0> │ │ │ │ + bne 7fa290 <__cxa_atexit@plt+0x7e82e0> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #168] @ 7fa314 <__cxa_atexit@plt+0x7e8364> │ │ │ │ + ldr r3, [pc, #168] @ 7fa324 <__cxa_atexit@plt+0x7e8374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #160] @ 7fa318 <__cxa_atexit@plt+0x7e8368> │ │ │ │ + ldr r3, [pc, #160] @ 7fa328 <__cxa_atexit@plt+0x7e8378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 7f8970 <__cxa_atexit@plt+0x7e69c0> │ │ │ │ + b 7f8980 <__cxa_atexit@plt+0x7e69d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa308 <__cxa_atexit@plt+0x7e8358> │ │ │ │ + bhi 7fa318 <__cxa_atexit@plt+0x7e8368> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ - ldr sl, [pc, #104] @ 7fa31c <__cxa_atexit@plt+0x7e836c> │ │ │ │ + ldr sl, [pc, #104] @ 7fa32c <__cxa_atexit@plt+0x7e837c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #100] @ 7fa320 <__cxa_atexit@plt+0x7e8370> │ │ │ │ + ldr ip, [pc, #100] @ 7fa330 <__cxa_atexit@plt+0x7e8380> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r0, r6, #40 @ 0x28 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #56] @ 7fa324 <__cxa_atexit@plt+0x7e8374> │ │ │ │ + ldr r3, [pc, #56] @ 7fa334 <__cxa_atexit@plt+0x7e8384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #60]! @ 0x3c │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq r4, #28, 30 @ 0x70 │ │ │ │ + cmneq r4, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0xffffea30 │ │ │ │ @ instruction: 0xffffeabc │ │ │ │ - cmneq r4, #120, 18 @ 0x1e0000 │ │ │ │ - movteq r9, #21328 @ 0x5350 │ │ │ │ + cmneq r4, #104, 18 @ 0x1a0000 │ │ │ │ + movteq r9, #21312 @ 0x5340 │ │ │ │ mlaeq r6, r1, ip, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7fa3d0 <__cxa_atexit@plt+0x7e8420> │ │ │ │ + bne 7fa3e0 <__cxa_atexit@plt+0x7e8430> │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa408 <__cxa_atexit@plt+0x7e8458> │ │ │ │ + bhi 7fa418 <__cxa_atexit@plt+0x7e8468> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr ip, [r5, #40] @ 0x28 │ │ │ │ @@ -2072821,137 +2072825,137 @@ │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r6, #40 @ 0x28 │ │ │ │ stm r1, {r0, r2, ip, lr} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #140] @ 7fa428 <__cxa_atexit@plt+0x7e8478> │ │ │ │ + ldr r2, [pc, #140] @ 7fa438 <__cxa_atexit@plt+0x7e8488> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #60]! @ 0x3c │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #128] @ 7fa42c <__cxa_atexit@plt+0x7e847c> │ │ │ │ + ldr r1, [pc, #128] @ 7fa43c <__cxa_atexit@plt+0x7e848c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-60]! @ 0xffffffc4 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #112] @ 7fa430 <__cxa_atexit@plt+0x7e8480> │ │ │ │ + ldr r1, [pc, #112] @ 7fa440 <__cxa_atexit@plt+0x7e8490> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa414 <__cxa_atexit@plt+0x7e8464> │ │ │ │ + bhi 7fa424 <__cxa_atexit@plt+0x7e8474> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #56] @ 7fa420 <__cxa_atexit@plt+0x7e8470> │ │ │ │ + ldr r2, [pc, #56] @ 7fa430 <__cxa_atexit@plt+0x7e8480> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #48] @ 7fa424 <__cxa_atexit@plt+0x7e8474> │ │ │ │ + ldr r3, [pc, #48] @ 7fa434 <__cxa_atexit@plt+0x7e8484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #68]! @ 0x44 │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-8]! │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffea14 │ │ │ │ - cmneq r4, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq r4, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r4, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r4, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0xffffedbc │ │ │ │ @ instruction: 0xffffefbc │ │ │ │ - movteq r9, #20928 @ 0x51c0 │ │ │ │ + movteq r9, #20912 @ 0x51b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa470 <__cxa_atexit@plt+0x7e84c0> │ │ │ │ - ldr r3, [pc, #36] @ 7fa478 <__cxa_atexit@plt+0x7e84c8> │ │ │ │ + bcc 7fa480 <__cxa_atexit@plt+0x7e84d0> │ │ │ │ + ldr r3, [pc, #36] @ 7fa488 <__cxa_atexit@plt+0x7e84d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fa47c <__cxa_atexit@plt+0x7e84cc> │ │ │ │ + ldr r7, [pc, #16] @ 7fa48c <__cxa_atexit@plt+0x7e84dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq r4, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r4, #216, 14 @ 0x3600000 │ │ │ │ + cmneq r4, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa4ac <__cxa_atexit@plt+0x7e84fc> │ │ │ │ - ldr r3, [pc, #24] @ 7fa4b4 <__cxa_atexit@plt+0x7e8504> │ │ │ │ + bcc 7fa4bc <__cxa_atexit@plt+0x7e850c> │ │ │ │ + ldr r3, [pc, #24] @ 7fa4c4 <__cxa_atexit@plt+0x7e8514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #160, 14 @ 0x2800000 │ │ │ │ - movteq r9, #20808 @ 0x5148 │ │ │ │ + cmneq r4, #144, 14 @ 0x2400000 │ │ │ │ + movteq r9, #20792 @ 0x5138 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa53c <__cxa_atexit@plt+0x7e858c> │ │ │ │ + bcc 7fa54c <__cxa_atexit@plt+0x7e859c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa534 <__cxa_atexit@plt+0x7e8584> │ │ │ │ - ldr r3, [pc, #92] @ 7fa544 <__cxa_atexit@plt+0x7e8594> │ │ │ │ + bhi 7fa544 <__cxa_atexit@plt+0x7e8594> │ │ │ │ + ldr r3, [pc, #92] @ 7fa554 <__cxa_atexit@plt+0x7e85a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7fa548 <__cxa_atexit@plt+0x7e8598> │ │ │ │ + ldr r2, [pc, #88] @ 7fa558 <__cxa_atexit@plt+0x7e85a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7fa54c <__cxa_atexit@plt+0x7e859c> │ │ │ │ + ldr r0, [pc, #64] @ 7fa55c <__cxa_atexit@plt+0x7e85ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7fa550 <__cxa_atexit@plt+0x7e85a0> │ │ │ │ + ldr r7, [pc, #32] @ 7fa560 <__cxa_atexit@plt+0x7e85b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r4, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r4, #32, 14 @ 0x800000 │ │ │ │ - movteq r9, #20928 @ 0x51c0 │ │ │ │ + cmneq r4, #16, 14 @ 0x400000 │ │ │ │ + movteq r9, #20912 @ 0x51b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa688 <__cxa_atexit@plt+0x7e86d8> │ │ │ │ + bcc 7fa698 <__cxa_atexit@plt+0x7e86e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa680 <__cxa_atexit@plt+0x7e86d0> │ │ │ │ + bhi 7fa690 <__cxa_atexit@plt+0x7e86e0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2072979,17 +2072983,17 @@ │ │ │ │ str r3, [r6] │ │ │ │ sub r1, r6, #56 @ 0x38 │ │ │ │ stm r1, {r0, r9, sl} │ │ │ │ sub r0, r6, #44 @ 0x2c │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r4, [pc, #124] @ 7fa690 <__cxa_atexit@plt+0x7e86e0> │ │ │ │ + ldr r4, [pc, #124] @ 7fa6a0 <__cxa_atexit@plt+0x7e86f0> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #120] @ 7fa694 <__cxa_atexit@plt+0x7e86e4> │ │ │ │ + ldr r3, [pc, #120] @ 7fa6a4 <__cxa_atexit@plt+0x7e86f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -2073000,949 +2073004,949 @@ │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #48] @ 7fa698 <__cxa_atexit@plt+0x7e86e8> │ │ │ │ + ldr r4, [pc, #48] @ 7fa6a8 <__cxa_atexit@plt+0x7e86f8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #87 @ 0x57 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - cmneq r4, #252, 10 @ 0x3f000000 │ │ │ │ - movteq r8, #21176 @ 0x52b8 │ │ │ │ + cmneq r4, #236, 10 @ 0x3b000000 │ │ │ │ + movteq r8, #21160 @ 0x52a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa6d4 <__cxa_atexit@plt+0x7e8724> │ │ │ │ - ldr r3, [pc, #32] @ 7fa6dc <__cxa_atexit@plt+0x7e872c> │ │ │ │ + bcc 7fa6e4 <__cxa_atexit@plt+0x7e8734> │ │ │ │ + ldr r3, [pc, #32] @ 7fa6ec <__cxa_atexit@plt+0x7e873c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fa6e0 <__cxa_atexit@plt+0x7e8730> │ │ │ │ + ldr r7, [pc, #16] @ 7fa6f0 <__cxa_atexit@plt+0x7e8740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #128, 10 @ 0x20000000 │ │ │ │ - cmneq r4, #208, 20 @ 0xd0000 │ │ │ │ - movteq r7, #24004 @ 0x5dc4 │ │ │ │ + cmneq r4, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq r4, #192, 20 @ 0xc0000 │ │ │ │ + movteq r7, #23988 @ 0x5db4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa71c <__cxa_atexit@plt+0x7e876c> │ │ │ │ - ldr r3, [pc, #32] @ 7fa724 <__cxa_atexit@plt+0x7e8774> │ │ │ │ + bcc 7fa72c <__cxa_atexit@plt+0x7e877c> │ │ │ │ + ldr r3, [pc, #32] @ 7fa734 <__cxa_atexit@plt+0x7e8784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fa728 <__cxa_atexit@plt+0x7e8778> │ │ │ │ + ldr r7, [pc, #16] @ 7fa738 <__cxa_atexit@plt+0x7e8788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #56, 10 @ 0xe000000 │ │ │ │ - cmneq r4, #20, 10 @ 0x5000000 │ │ │ │ - movteq r8, #24180 @ 0x5e74 │ │ │ │ + cmneq r4, #40, 10 @ 0xa000000 │ │ │ │ + cmneq r4, #4, 10 @ 0x1000000 │ │ │ │ + movteq r8, #24164 @ 0x5e64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa7b0 <__cxa_atexit@plt+0x7e8800> │ │ │ │ + bcc 7fa7c0 <__cxa_atexit@plt+0x7e8810> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa7a8 <__cxa_atexit@plt+0x7e87f8> │ │ │ │ - ldr r3, [pc, #92] @ 7fa7b8 <__cxa_atexit@plt+0x7e8808> │ │ │ │ + bhi 7fa7b8 <__cxa_atexit@plt+0x7e8808> │ │ │ │ + ldr r3, [pc, #92] @ 7fa7c8 <__cxa_atexit@plt+0x7e8818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7fa7bc <__cxa_atexit@plt+0x7e880c> │ │ │ │ + ldr r2, [pc, #88] @ 7fa7cc <__cxa_atexit@plt+0x7e881c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 7fa7c0 <__cxa_atexit@plt+0x7e8810> │ │ │ │ + ldr r1, [pc, #68] @ 7fa7d0 <__cxa_atexit@plt+0x7e8820> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 7fa7c4 <__cxa_atexit@plt+0x7e8814> │ │ │ │ + ldr r7, [pc, #40] @ 7fa7d4 <__cxa_atexit@plt+0x7e8824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 7fa7c8 <__cxa_atexit@plt+0x7e8818> │ │ │ │ + ldr r8, [pc, #36] @ 7fa7d8 <__cxa_atexit@plt+0x7e8828> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r4, #200, 8 @ 0xc8000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r4, #88, 22 @ 0x16000 │ │ │ │ - cmneq r4, #68, 4 @ 0x40000004 │ │ │ │ - movteq r7, #24088 @ 0x5e18 │ │ │ │ + cmneq r4, #72, 22 @ 0x12000 │ │ │ │ + cmneq r4, #52, 4 @ 0x40000003 │ │ │ │ + movteq r7, #24072 @ 0x5e08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa810 <__cxa_atexit@plt+0x7e8860> │ │ │ │ - ldr r3, [pc, #44] @ 7fa818 <__cxa_atexit@plt+0x7e8868> │ │ │ │ + bcc 7fa820 <__cxa_atexit@plt+0x7e8870> │ │ │ │ + ldr r3, [pc, #44] @ 7fa828 <__cxa_atexit@plt+0x7e8878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7fa81c <__cxa_atexit@plt+0x7e886c> │ │ │ │ + ldr r3, [pc, #32] @ 7fa82c <__cxa_atexit@plt+0x7e887c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7fa820 <__cxa_atexit@plt+0x7e8870> │ │ │ │ + ldr r7, [pc, #20] @ 7fa830 <__cxa_atexit@plt+0x7e8880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 8 @ 0x50000000 │ │ │ │ - cmneq r4, #224, 26 @ 0x3800 │ │ │ │ - cmneq r4, #132, 8 @ 0x84000000 │ │ │ │ - movteq r7, #24000 @ 0x5dc0 │ │ │ │ + cmneq r4, #64, 8 @ 0x40000000 │ │ │ │ + cmneq r4, #208, 26 @ 0x3400 │ │ │ │ + cmneq r4, #116, 8 @ 0x74000000 │ │ │ │ + movteq r7, #23984 @ 0x5db0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa868 <__cxa_atexit@plt+0x7e88b8> │ │ │ │ - ldr r3, [pc, #44] @ 7fa870 <__cxa_atexit@plt+0x7e88c0> │ │ │ │ + bcc 7fa878 <__cxa_atexit@plt+0x7e88c8> │ │ │ │ + ldr r3, [pc, #44] @ 7fa880 <__cxa_atexit@plt+0x7e88d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7fa874 <__cxa_atexit@plt+0x7e88c4> │ │ │ │ + ldr r3, [pc, #32] @ 7fa884 <__cxa_atexit@plt+0x7e88d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7fa878 <__cxa_atexit@plt+0x7e88c8> │ │ │ │ + ldr r7, [pc, #20] @ 7fa888 <__cxa_atexit@plt+0x7e88d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq r4, #24, 30 @ 0x60 │ │ │ │ - cmneq r4, #44, 8 @ 0x2c000000 │ │ │ │ - movteq r8, #23868 @ 0x5d3c │ │ │ │ + cmneq r4, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r4, #8, 30 │ │ │ │ + cmneq r4, #28, 8 @ 0x1c000000 │ │ │ │ + movteq r8, #23852 @ 0x5d2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa910 <__cxa_atexit@plt+0x7e8960> │ │ │ │ + bcc 7fa920 <__cxa_atexit@plt+0x7e8970> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fa908 <__cxa_atexit@plt+0x7e8958> │ │ │ │ - ldr lr, [pc, #108] @ 7fa918 <__cxa_atexit@plt+0x7e8968> │ │ │ │ + bhi 7fa918 <__cxa_atexit@plt+0x7e8968> │ │ │ │ + ldr lr, [pc, #108] @ 7fa928 <__cxa_atexit@plt+0x7e8978> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 7fa91c <__cxa_atexit@plt+0x7e896c> │ │ │ │ + ldr r2, [pc, #104] @ 7fa92c <__cxa_atexit@plt+0x7e897c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 7fa920 <__cxa_atexit@plt+0x7e8970> │ │ │ │ + ldr r1, [pc, #100] @ 7fa930 <__cxa_atexit@plt+0x7e8980> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 7fa924 <__cxa_atexit@plt+0x7e8974> │ │ │ │ + ldr r0, [pc, #80] @ 7fa934 <__cxa_atexit@plt+0x7e8984> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 7fa928 <__cxa_atexit@plt+0x7e8978> │ │ │ │ + ldr r7, [pc, #36] @ 7fa938 <__cxa_atexit@plt+0x7e8988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq r4, #128, 6 │ │ │ │ + cmneq r4, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r4, #136, 8 @ 0x88000000 │ │ │ │ - movteq r8, #20520 @ 0x5028 │ │ │ │ + cmneq r4, #120, 8 @ 0x78000000 │ │ │ │ + movteq r8, #20504 @ 0x5018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa964 <__cxa_atexit@plt+0x7e89b4> │ │ │ │ - ldr r3, [pc, #32] @ 7fa96c <__cxa_atexit@plt+0x7e89bc> │ │ │ │ + bcc 7fa974 <__cxa_atexit@plt+0x7e89c4> │ │ │ │ + ldr r3, [pc, #32] @ 7fa97c <__cxa_atexit@plt+0x7e89cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fa970 <__cxa_atexit@plt+0x7e89c0> │ │ │ │ + ldr r7, [pc, #16] @ 7fa980 <__cxa_atexit@plt+0x7e89d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #240, 4 │ │ │ │ - cmneq r4, #64, 16 @ 0x400000 │ │ │ │ - movteq r7, #23348 @ 0x5b34 │ │ │ │ + cmneq r4, #224, 4 │ │ │ │ + cmneq r4, #48, 16 @ 0x300000 │ │ │ │ + movteq r7, #23332 @ 0x5b24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fa9ac <__cxa_atexit@plt+0x7e89fc> │ │ │ │ - ldr r3, [pc, #32] @ 7fa9b4 <__cxa_atexit@plt+0x7e8a04> │ │ │ │ + bcc 7fa9bc <__cxa_atexit@plt+0x7e8a0c> │ │ │ │ + ldr r3, [pc, #32] @ 7fa9c4 <__cxa_atexit@plt+0x7e8a14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fa9b8 <__cxa_atexit@plt+0x7e8a08> │ │ │ │ + ldr r7, [pc, #16] @ 7fa9c8 <__cxa_atexit@plt+0x7e8a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #168, 4 @ 0x8000000a │ │ │ │ - cmneq r4, #132, 4 @ 0x40000008 │ │ │ │ - movteq r8, #23524 @ 0x5be4 │ │ │ │ + cmneq r4, #152, 4 @ 0x80000009 │ │ │ │ + cmneq r4, #116, 4 @ 0x40000007 │ │ │ │ + movteq r8, #23508 @ 0x5bd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7faa40 <__cxa_atexit@plt+0x7e8a90> │ │ │ │ + bcc 7faa50 <__cxa_atexit@plt+0x7e8aa0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7faa38 <__cxa_atexit@plt+0x7e8a88> │ │ │ │ - ldr r3, [pc, #92] @ 7faa48 <__cxa_atexit@plt+0x7e8a98> │ │ │ │ + bhi 7faa48 <__cxa_atexit@plt+0x7e8a98> │ │ │ │ + ldr r3, [pc, #92] @ 7faa58 <__cxa_atexit@plt+0x7e8aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7faa4c <__cxa_atexit@plt+0x7e8a9c> │ │ │ │ + ldr r2, [pc, #88] @ 7faa5c <__cxa_atexit@plt+0x7e8aac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 7faa50 <__cxa_atexit@plt+0x7e8aa0> │ │ │ │ + ldr r1, [pc, #68] @ 7faa60 <__cxa_atexit@plt+0x7e8ab0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 7faa54 <__cxa_atexit@plt+0x7e8aa4> │ │ │ │ + ldr r7, [pc, #40] @ 7faa64 <__cxa_atexit@plt+0x7e8ab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 7faa58 <__cxa_atexit@plt+0x7e8aa8> │ │ │ │ + ldr r8, [pc, #36] @ 7faa68 <__cxa_atexit@plt+0x7e8ab8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r4, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r4, #200, 16 @ 0xc80000 │ │ │ │ - cmneq r4, #180, 30 @ 0x2d0 │ │ │ │ - movteq r7, #23432 @ 0x5b88 │ │ │ │ + cmneq r4, #184, 16 @ 0xb80000 │ │ │ │ + cmneq r4, #164, 30 @ 0x290 │ │ │ │ + movteq r7, #23416 @ 0x5b78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7faaa0 <__cxa_atexit@plt+0x7e8af0> │ │ │ │ - ldr r3, [pc, #44] @ 7faaa8 <__cxa_atexit@plt+0x7e8af8> │ │ │ │ + bcc 7faab0 <__cxa_atexit@plt+0x7e8b00> │ │ │ │ + ldr r3, [pc, #44] @ 7faab8 <__cxa_atexit@plt+0x7e8b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7faaac <__cxa_atexit@plt+0x7e8afc> │ │ │ │ + ldr r3, [pc, #32] @ 7faabc <__cxa_atexit@plt+0x7e8b0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7faab0 <__cxa_atexit@plt+0x7e8b00> │ │ │ │ + ldr r7, [pc, #20] @ 7faac0 <__cxa_atexit@plt+0x7e8b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #192, 2 @ 0x30 │ │ │ │ - cmneq r4, #80, 22 @ 0x14000 │ │ │ │ - cmneq r4, #244, 2 @ 0x3d │ │ │ │ - movteq r7, #23344 @ 0x5b30 │ │ │ │ + cmneq r4, #176, 2 @ 0x2c │ │ │ │ + cmneq r4, #64, 22 @ 0x10000 │ │ │ │ + cmneq r4, #228, 2 @ 0x39 │ │ │ │ + movteq r7, #23328 @ 0x5b20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7faaf8 <__cxa_atexit@plt+0x7e8b48> │ │ │ │ - ldr r3, [pc, #44] @ 7fab00 <__cxa_atexit@plt+0x7e8b50> │ │ │ │ + bcc 7fab08 <__cxa_atexit@plt+0x7e8b58> │ │ │ │ + ldr r3, [pc, #44] @ 7fab10 <__cxa_atexit@plt+0x7e8b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7fab04 <__cxa_atexit@plt+0x7e8b54> │ │ │ │ + ldr r3, [pc, #32] @ 7fab14 <__cxa_atexit@plt+0x7e8b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7fab08 <__cxa_atexit@plt+0x7e8b58> │ │ │ │ + ldr r7, [pc, #20] @ 7fab18 <__cxa_atexit@plt+0x7e8b68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #104, 2 │ │ │ │ - cmneq r4, #136, 24 @ 0x8800 │ │ │ │ - cmneq r4, #156, 2 @ 0x27 │ │ │ │ - movteq r7, #23268 @ 0x5ae4 │ │ │ │ + cmneq r4, #88, 2 │ │ │ │ + cmneq r4, #120, 24 @ 0x7800 │ │ │ │ + cmneq r4, #140, 2 @ 0x23 │ │ │ │ + movteq r7, #23252 @ 0x5ad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fab84 <__cxa_atexit@plt+0x7e8bd4> │ │ │ │ + bcc 7fab94 <__cxa_atexit@plt+0x7e8be4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fab7c <__cxa_atexit@plt+0x7e8bcc> │ │ │ │ - ldr r3, [pc, #80] @ 7fab8c <__cxa_atexit@plt+0x7e8bdc> │ │ │ │ + bhi 7fab8c <__cxa_atexit@plt+0x7e8bdc> │ │ │ │ + ldr r3, [pc, #80] @ 7fab9c <__cxa_atexit@plt+0x7e8bec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7fab90 <__cxa_atexit@plt+0x7e8be0> │ │ │ │ + ldr r2, [pc, #76] @ 7faba0 <__cxa_atexit@plt+0x7e8bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 7fab94 <__cxa_atexit@plt+0x7e8be4> │ │ │ │ + ldr r2, [pc, #60] @ 7faba4 <__cxa_atexit@plt+0x7e8bf4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fab98 <__cxa_atexit@plt+0x7e8be8> │ │ │ │ + ldr r7, [pc, #32] @ 7faba8 <__cxa_atexit@plt+0x7e8bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r4, #248 @ 0xf8 │ │ │ │ + cmneq r4, #232 @ 0xe8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r4, #20, 4 @ 0x40000001 │ │ │ │ - movteq r7, #23992 @ 0x5db8 │ │ │ │ + cmneq r4, #4, 4 @ 0x40000000 │ │ │ │ + movteq r7, #23976 @ 0x5da8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fabd4 <__cxa_atexit@plt+0x7e8c24> │ │ │ │ - ldr r3, [pc, #32] @ 7fabdc <__cxa_atexit@plt+0x7e8c2c> │ │ │ │ + bcc 7fabe4 <__cxa_atexit@plt+0x7e8c34> │ │ │ │ + ldr r3, [pc, #32] @ 7fabec <__cxa_atexit@plt+0x7e8c3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fabe0 <__cxa_atexit@plt+0x7e8c30> │ │ │ │ + ldr r7, [pc, #16] @ 7fabf0 <__cxa_atexit@plt+0x7e8c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #128 @ 0x80 │ │ │ │ - cmneq r4, #208, 10 @ 0x34000000 │ │ │ │ - movteq r8, #22908 @ 0x597c │ │ │ │ + cmneq r4, #112 @ 0x70 │ │ │ │ + cmneq r4, #192, 10 @ 0x30000000 │ │ │ │ + movteq r8, #22892 @ 0x596c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fac4c <__cxa_atexit@plt+0x7e8c9c> │ │ │ │ + bcc 7fac5c <__cxa_atexit@plt+0x7e8cac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fac44 <__cxa_atexit@plt+0x7e8c94> │ │ │ │ - ldr r3, [pc, #64] @ 7fac54 <__cxa_atexit@plt+0x7e8ca4> │ │ │ │ + bhi 7fac54 <__cxa_atexit@plt+0x7e8ca4> │ │ │ │ + ldr r3, [pc, #64] @ 7fac64 <__cxa_atexit@plt+0x7e8cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7fac58 <__cxa_atexit@plt+0x7e8ca8> │ │ │ │ + ldr r3, [pc, #44] @ 7fac68 <__cxa_atexit@plt+0x7e8cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7fac5c <__cxa_atexit@plt+0x7e8cac> │ │ │ │ + ldr r7, [pc, #28] @ 7fac6c <__cxa_atexit@plt+0x7e8cbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40 @ 0x28 │ │ │ │ + cmneq r4, #24 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #56, 18 @ 0xe0000 │ │ │ │ - movteq r8, #22800 @ 0x5910 │ │ │ │ + cmneq r4, #40, 18 @ 0xa0000 │ │ │ │ + movteq r8, #22784 @ 0x5900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7facc8 <__cxa_atexit@plt+0x7e8d18> │ │ │ │ + bcc 7facd8 <__cxa_atexit@plt+0x7e8d28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7facc0 <__cxa_atexit@plt+0x7e8d10> │ │ │ │ - ldr r3, [pc, #64] @ 7facd0 <__cxa_atexit@plt+0x7e8d20> │ │ │ │ + bhi 7facd0 <__cxa_atexit@plt+0x7e8d20> │ │ │ │ + ldr r3, [pc, #64] @ 7face0 <__cxa_atexit@plt+0x7e8d30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7facd4 <__cxa_atexit@plt+0x7e8d24> │ │ │ │ + ldr r2, [pc, #44] @ 7face4 <__cxa_atexit@plt+0x7e8d34> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7facd8 <__cxa_atexit@plt+0x7e8d28> │ │ │ │ + ldr r7, [pc, #28] @ 7face8 <__cxa_atexit@plt+0x7e8d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 30 @ 0x2b0 │ │ │ │ + cmneq r4, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r4, #36, 20 @ 0x24000 │ │ │ │ - movteq r8, #22692 @ 0x58a4 │ │ │ │ + cmneq r4, #20, 20 @ 0x14000 │ │ │ │ + movteq r8, #22676 @ 0x5894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fad4c <__cxa_atexit@plt+0x7e8d9c> │ │ │ │ + bcc 7fad5c <__cxa_atexit@plt+0x7e8dac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fad44 <__cxa_atexit@plt+0x7e8d94> │ │ │ │ - ldr r3, [pc, #72] @ 7fad54 <__cxa_atexit@plt+0x7e8da4> │ │ │ │ + bhi 7fad54 <__cxa_atexit@plt+0x7e8da4> │ │ │ │ + ldr r3, [pc, #72] @ 7fad64 <__cxa_atexit@plt+0x7e8db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7fad58 <__cxa_atexit@plt+0x7e8da8> │ │ │ │ + ldr r7, [pc, #48] @ 7fad68 <__cxa_atexit@plt+0x7e8db8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7fad5c <__cxa_atexit@plt+0x7e8dac> │ │ │ │ + ldr r7, [pc, #28] @ 7fad6c <__cxa_atexit@plt+0x7e8dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #48, 30 @ 0xc0 │ │ │ │ + cmneq r4, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r4, #16, 4 │ │ │ │ - movteq r8, #22576 @ 0x5830 │ │ │ │ + cmneq r4, #0, 4 │ │ │ │ + movteq r8, #22560 @ 0x5820 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fadd8 <__cxa_atexit@plt+0x7e8e28> │ │ │ │ + bcc 7fade8 <__cxa_atexit@plt+0x7e8e38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fadd0 <__cxa_atexit@plt+0x7e8e20> │ │ │ │ - ldr r3, [pc, #80] @ 7fade0 <__cxa_atexit@plt+0x7e8e30> │ │ │ │ + bhi 7fade0 <__cxa_atexit@plt+0x7e8e30> │ │ │ │ + ldr r3, [pc, #80] @ 7fadf0 <__cxa_atexit@plt+0x7e8e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 7fade4 <__cxa_atexit@plt+0x7e8e34> │ │ │ │ + ldr r7, [pc, #52] @ 7fadf4 <__cxa_atexit@plt+0x7e8e44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 7fade8 <__cxa_atexit@plt+0x7e8e38> │ │ │ │ + ldr r7, [pc, #28] @ 7fadf8 <__cxa_atexit@plt+0x7e8e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 28 @ 0xac0 │ │ │ │ + cmneq r4, #156, 28 @ 0x9c0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r4, #192, 30 @ 0x300 │ │ │ │ - movteq r7, #23400 @ 0x5b68 │ │ │ │ + cmneq r4, #176, 30 @ 0x2c0 │ │ │ │ + movteq r7, #23384 @ 0x5b58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fae24 <__cxa_atexit@plt+0x7e8e74> │ │ │ │ - ldr r3, [pc, #32] @ 7fae2c <__cxa_atexit@plt+0x7e8e7c> │ │ │ │ + bcc 7fae34 <__cxa_atexit@plt+0x7e8e84> │ │ │ │ + ldr r3, [pc, #32] @ 7fae3c <__cxa_atexit@plt+0x7e8e8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fae30 <__cxa_atexit@plt+0x7e8e80> │ │ │ │ + ldr r7, [pc, #16] @ 7fae40 <__cxa_atexit@plt+0x7e8e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #48, 28 @ 0x300 │ │ │ │ - cmneq r4, #128, 6 │ │ │ │ - movteq r8, #22316 @ 0x572c │ │ │ │ + cmneq r4, #32, 28 @ 0x200 │ │ │ │ + cmneq r4, #112, 6 @ 0xc0000001 │ │ │ │ + movteq r8, #22300 @ 0x571c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fae9c <__cxa_atexit@plt+0x7e8eec> │ │ │ │ + bcc 7faeac <__cxa_atexit@plt+0x7e8efc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fae94 <__cxa_atexit@plt+0x7e8ee4> │ │ │ │ - ldr r3, [pc, #64] @ 7faea4 <__cxa_atexit@plt+0x7e8ef4> │ │ │ │ + bhi 7faea4 <__cxa_atexit@plt+0x7e8ef4> │ │ │ │ + ldr r3, [pc, #64] @ 7faeb4 <__cxa_atexit@plt+0x7e8f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7faea8 <__cxa_atexit@plt+0x7e8ef8> │ │ │ │ + ldr r3, [pc, #44] @ 7faeb8 <__cxa_atexit@plt+0x7e8f08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7faeac <__cxa_atexit@plt+0x7e8efc> │ │ │ │ + ldr r7, [pc, #28] @ 7faebc <__cxa_atexit@plt+0x7e8f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #216, 26 @ 0x3600 │ │ │ │ + cmneq r4, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #232, 12 @ 0xe800000 │ │ │ │ - movteq r8, #22208 @ 0x56c0 │ │ │ │ + cmneq r4, #216, 12 @ 0xd800000 │ │ │ │ + movteq r8, #22192 @ 0x56b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7faf18 <__cxa_atexit@plt+0x7e8f68> │ │ │ │ + bcc 7faf28 <__cxa_atexit@plt+0x7e8f78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7faf10 <__cxa_atexit@plt+0x7e8f60> │ │ │ │ - ldr r3, [pc, #64] @ 7faf20 <__cxa_atexit@plt+0x7e8f70> │ │ │ │ + bhi 7faf20 <__cxa_atexit@plt+0x7e8f70> │ │ │ │ + ldr r3, [pc, #64] @ 7faf30 <__cxa_atexit@plt+0x7e8f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 7faf24 <__cxa_atexit@plt+0x7e8f74> │ │ │ │ + ldr r2, [pc, #44] @ 7faf34 <__cxa_atexit@plt+0x7e8f84> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7faf28 <__cxa_atexit@plt+0x7e8f78> │ │ │ │ + ldr r7, [pc, #28] @ 7faf38 <__cxa_atexit@plt+0x7e8f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #92, 26 @ 0x1700 │ │ │ │ + cmneq r4, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r4, #212, 14 @ 0x3500000 │ │ │ │ - movteq r8, #22100 @ 0x5654 │ │ │ │ + cmneq r4, #196, 14 @ 0x3100000 │ │ │ │ + movteq r8, #22084 @ 0x5644 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7faf9c <__cxa_atexit@plt+0x7e8fec> │ │ │ │ + bcc 7fafac <__cxa_atexit@plt+0x7e8ffc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7faf94 <__cxa_atexit@plt+0x7e8fe4> │ │ │ │ - ldr r3, [pc, #72] @ 7fafa4 <__cxa_atexit@plt+0x7e8ff4> │ │ │ │ + bhi 7fafa4 <__cxa_atexit@plt+0x7e8ff4> │ │ │ │ + ldr r3, [pc, #72] @ 7fafb4 <__cxa_atexit@plt+0x7e9004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 7fafa8 <__cxa_atexit@plt+0x7e8ff8> │ │ │ │ + ldr r7, [pc, #48] @ 7fafb8 <__cxa_atexit@plt+0x7e9008> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7fafac <__cxa_atexit@plt+0x7e8ffc> │ │ │ │ + ldr r7, [pc, #28] @ 7fafbc <__cxa_atexit@plt+0x7e900c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #224, 24 @ 0xe000 │ │ │ │ + cmneq r4, #208, 24 @ 0xd000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r4, #192, 30 @ 0x300 │ │ │ │ - movteq r8, #21984 @ 0x55e0 │ │ │ │ + cmneq r4, #176, 30 @ 0x2c0 │ │ │ │ + movteq r8, #21968 @ 0x55d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb028 <__cxa_atexit@plt+0x7e9078> │ │ │ │ + bcc 7fb038 <__cxa_atexit@plt+0x7e9088> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb020 <__cxa_atexit@plt+0x7e9070> │ │ │ │ - ldr r3, [pc, #80] @ 7fb030 <__cxa_atexit@plt+0x7e9080> │ │ │ │ + bhi 7fb030 <__cxa_atexit@plt+0x7e9080> │ │ │ │ + ldr r3, [pc, #80] @ 7fb040 <__cxa_atexit@plt+0x7e9090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 7fb034 <__cxa_atexit@plt+0x7e9084> │ │ │ │ + ldr r7, [pc, #52] @ 7fb044 <__cxa_atexit@plt+0x7e9094> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 7fb038 <__cxa_atexit@plt+0x7e9088> │ │ │ │ + ldr r7, [pc, #28] @ 7fb048 <__cxa_atexit@plt+0x7e9098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r4, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r4, #112, 26 @ 0x1c00 │ │ │ │ - movteq r8, #21844 @ 0x5554 │ │ │ │ + cmneq r4, #96, 26 @ 0x1800 │ │ │ │ + movteq r8, #21828 @ 0x5544 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb0dc <__cxa_atexit@plt+0x7e912c> │ │ │ │ + bcc 7fb0ec <__cxa_atexit@plt+0x7e913c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb0d4 <__cxa_atexit@plt+0x7e9124> │ │ │ │ - ldr r3, [pc, #120] @ 7fb0e4 <__cxa_atexit@plt+0x7e9134> │ │ │ │ + bhi 7fb0e4 <__cxa_atexit@plt+0x7e9134> │ │ │ │ + ldr r3, [pc, #120] @ 7fb0f4 <__cxa_atexit@plt+0x7e9144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #88] @ 7fb0e8 <__cxa_atexit@plt+0x7e9138> │ │ │ │ + ldr lr, [pc, #88] @ 7fb0f8 <__cxa_atexit@plt+0x7e9148> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #68] @ 7fb0ec <__cxa_atexit@plt+0x7e913c> │ │ │ │ + ldr r2, [pc, #68] @ 7fb0fc <__cxa_atexit@plt+0x7e914c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 7fb0f0 <__cxa_atexit@plt+0x7e9140> │ │ │ │ + ldr r7, [pc, #32] @ 7fb100 <__cxa_atexit@plt+0x7e9150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #208, 22 @ 0x34000 │ │ │ │ + cmneq r4, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - cmneq r4, #128, 28 @ 0x800 │ │ │ │ - movteq r7, #22624 @ 0x5860 │ │ │ │ + cmneq r4, #112, 28 @ 0x700 │ │ │ │ + movteq r7, #22608 @ 0x5850 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb12c <__cxa_atexit@plt+0x7e917c> │ │ │ │ - ldr r3, [pc, #32] @ 7fb134 <__cxa_atexit@plt+0x7e9184> │ │ │ │ + bcc 7fb13c <__cxa_atexit@plt+0x7e918c> │ │ │ │ + ldr r3, [pc, #32] @ 7fb144 <__cxa_atexit@plt+0x7e9194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fb138 <__cxa_atexit@plt+0x7e9188> │ │ │ │ + ldr r7, [pc, #16] @ 7fb148 <__cxa_atexit@plt+0x7e9198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40, 22 @ 0xa000 │ │ │ │ - cmneq r4, #120 @ 0x78 │ │ │ │ - movteq r8, #21472 @ 0x53e0 │ │ │ │ + cmneq r4, #24, 22 @ 0x6000 │ │ │ │ + cmneq r4, #104 @ 0x68 │ │ │ │ + movteq r8, #21456 @ 0x53d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb1a4 <__cxa_atexit@plt+0x7e91f4> │ │ │ │ + bcc 7fb1b4 <__cxa_atexit@plt+0x7e9204> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb19c <__cxa_atexit@plt+0x7e91ec> │ │ │ │ - ldr r3, [pc, #64] @ 7fb1ac <__cxa_atexit@plt+0x7e91fc> │ │ │ │ + bhi 7fb1ac <__cxa_atexit@plt+0x7e91fc> │ │ │ │ + ldr r3, [pc, #64] @ 7fb1bc <__cxa_atexit@plt+0x7e920c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7fb1b0 <__cxa_atexit@plt+0x7e9200> │ │ │ │ + ldr r3, [pc, #44] @ 7fb1c0 <__cxa_atexit@plt+0x7e9210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7fb1b4 <__cxa_atexit@plt+0x7e9204> │ │ │ │ + ldr r7, [pc, #28] @ 7fb1c4 <__cxa_atexit@plt+0x7e9214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r4, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #192, 10 @ 0x30000000 │ │ │ │ - movteq r7, #22428 @ 0x579c │ │ │ │ + cmneq r4, #176, 10 @ 0x2c000000 │ │ │ │ + movteq r7, #22412 @ 0x578c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb1f0 <__cxa_atexit@plt+0x7e9240> │ │ │ │ - ldr r3, [pc, #32] @ 7fb1f8 <__cxa_atexit@plt+0x7e9248> │ │ │ │ + bcc 7fb200 <__cxa_atexit@plt+0x7e9250> │ │ │ │ + ldr r3, [pc, #32] @ 7fb208 <__cxa_atexit@plt+0x7e9258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fb1fc <__cxa_atexit@plt+0x7e924c> │ │ │ │ + ldr r7, [pc, #16] @ 7fb20c <__cxa_atexit@plt+0x7e925c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #100, 20 @ 0x64000 │ │ │ │ - cmneq r4, #180, 30 @ 0x2d0 │ │ │ │ - movteq r8, #21276 @ 0x531c │ │ │ │ + cmneq r4, #84, 20 @ 0x54000 │ │ │ │ + cmneq r4, #164, 30 @ 0x290 │ │ │ │ + movteq r8, #21260 @ 0x530c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb268 <__cxa_atexit@plt+0x7e92b8> │ │ │ │ + bcc 7fb278 <__cxa_atexit@plt+0x7e92c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb260 <__cxa_atexit@plt+0x7e92b0> │ │ │ │ - ldr r3, [pc, #64] @ 7fb270 <__cxa_atexit@plt+0x7e92c0> │ │ │ │ + bhi 7fb270 <__cxa_atexit@plt+0x7e92c0> │ │ │ │ + ldr r3, [pc, #64] @ 7fb280 <__cxa_atexit@plt+0x7e92d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7fb274 <__cxa_atexit@plt+0x7e92c4> │ │ │ │ + ldr r3, [pc, #44] @ 7fb284 <__cxa_atexit@plt+0x7e92d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7fb278 <__cxa_atexit@plt+0x7e92c8> │ │ │ │ + ldr r7, [pc, #28] @ 7fb288 <__cxa_atexit@plt+0x7e92d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #12, 20 @ 0xc000 │ │ │ │ + cmneq r4, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #252, 8 @ 0xfc000000 │ │ │ │ - movteq r8, #21168 @ 0x52b0 │ │ │ │ + cmneq r4, #236, 8 @ 0xec000000 │ │ │ │ + movteq r8, #21152 @ 0x52a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb314 <__cxa_atexit@plt+0x7e9364> │ │ │ │ + bcc 7fb324 <__cxa_atexit@plt+0x7e9374> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb30c <__cxa_atexit@plt+0x7e935c> │ │ │ │ - ldr lr, [pc, #112] @ 7fb31c <__cxa_atexit@plt+0x7e936c> │ │ │ │ + bhi 7fb31c <__cxa_atexit@plt+0x7e936c> │ │ │ │ + ldr lr, [pc, #112] @ 7fb32c <__cxa_atexit@plt+0x7e937c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 7fb320 <__cxa_atexit@plt+0x7e9370> │ │ │ │ + ldr r2, [pc, #108] @ 7fb330 <__cxa_atexit@plt+0x7e9380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #88] @ 7fb324 <__cxa_atexit@plt+0x7e9374> │ │ │ │ + ldr r3, [pc, #88] @ 7fb334 <__cxa_atexit@plt+0x7e9384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 7fb328 <__cxa_atexit@plt+0x7e9378> │ │ │ │ + ldr r0, [pc, #68] @ 7fb338 <__cxa_atexit@plt+0x7e9388> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7fb32c <__cxa_atexit@plt+0x7e937c> │ │ │ │ + ldr r8, [pc, #36] @ 7fb33c <__cxa_atexit@plt+0x7e938c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmneq r4, #136, 18 @ 0x220000 │ │ │ │ + cmneq r4, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r4, #128, 18 @ 0x200000 │ │ │ │ - cmneq r4, #224, 8 @ 0xe0000000 │ │ │ │ - movteq r7, #21172 @ 0x52b4 │ │ │ │ + cmneq r4, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r4, #208, 8 @ 0xd0000000 │ │ │ │ + movteq r7, #21156 @ 0x52a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb374 <__cxa_atexit@plt+0x7e93c4> │ │ │ │ - ldr r3, [pc, #44] @ 7fb37c <__cxa_atexit@plt+0x7e93cc> │ │ │ │ + bcc 7fb384 <__cxa_atexit@plt+0x7e93d4> │ │ │ │ + ldr r3, [pc, #44] @ 7fb38c <__cxa_atexit@plt+0x7e93dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7fb380 <__cxa_atexit@plt+0x7e93d0> │ │ │ │ + ldr r3, [pc, #32] @ 7fb390 <__cxa_atexit@plt+0x7e93e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7fb384 <__cxa_atexit@plt+0x7e93d4> │ │ │ │ + ldr r7, [pc, #20] @ 7fb394 <__cxa_atexit@plt+0x7e93e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 16 @ 0xec0000 │ │ │ │ - cmneq r4, #244, 6 @ 0xd0000003 │ │ │ │ - cmneq r4, #32, 18 @ 0x80000 │ │ │ │ - movteq r8, #20916 @ 0x51b4 │ │ │ │ + cmneq r4, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq r4, #228, 6 @ 0x90000003 │ │ │ │ + cmneq r4, #16, 18 @ 0x40000 │ │ │ │ + movteq r8, #20900 @ 0x51a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb414 <__cxa_atexit@plt+0x7e9464> │ │ │ │ + bcc 7fb424 <__cxa_atexit@plt+0x7e9474> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb40c <__cxa_atexit@plt+0x7e945c> │ │ │ │ - ldr lr, [pc, #100] @ 7fb41c <__cxa_atexit@plt+0x7e946c> │ │ │ │ + bhi 7fb41c <__cxa_atexit@plt+0x7e946c> │ │ │ │ + ldr lr, [pc, #100] @ 7fb42c <__cxa_atexit@plt+0x7e947c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7fb420 <__cxa_atexit@plt+0x7e9470> │ │ │ │ + ldr r2, [pc, #96] @ 7fb430 <__cxa_atexit@plt+0x7e9480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7fb424 <__cxa_atexit@plt+0x7e9474> │ │ │ │ + ldr r3, [pc, #68] @ 7fb434 <__cxa_atexit@plt+0x7e9484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7fb428 <__cxa_atexit@plt+0x7e9478> │ │ │ │ + ldr r7, [pc, #32] @ 7fb438 <__cxa_atexit@plt+0x7e9488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r4, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r4, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r4, #132, 18 @ 0x210000 │ │ │ │ - movteq r8, #20772 @ 0x5124 │ │ │ │ + cmneq r4, #116, 18 @ 0x1d0000 │ │ │ │ + movteq r8, #20756 @ 0x5114 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb4a4 <__cxa_atexit@plt+0x7e94f4> │ │ │ │ + bcc 7fb4b4 <__cxa_atexit@plt+0x7e9504> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb49c <__cxa_atexit@plt+0x7e94ec> │ │ │ │ - ldr r3, [pc, #80] @ 7fb4ac <__cxa_atexit@plt+0x7e94fc> │ │ │ │ + bhi 7fb4ac <__cxa_atexit@plt+0x7e94fc> │ │ │ │ + ldr r3, [pc, #80] @ 7fb4bc <__cxa_atexit@plt+0x7e950c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #52] @ 7fb4b0 <__cxa_atexit@plt+0x7e9500> │ │ │ │ + ldr r0, [pc, #52] @ 7fb4c0 <__cxa_atexit@plt+0x7e9510> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 7fb4b4 <__cxa_atexit@plt+0x7e9504> │ │ │ │ + ldr r7, [pc, #28] @ 7fb4c4 <__cxa_atexit@plt+0x7e9514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #224, 14 @ 0x3800000 │ │ │ │ + cmneq r4, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r4, #188, 20 @ 0xbc000 │ │ │ │ - movteq r8, #20752 @ 0x5110 │ │ │ │ + cmneq r4, #172, 20 @ 0xac000 │ │ │ │ + movteq r8, #20736 @ 0x5100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb568 <__cxa_atexit@plt+0x7e95b8> │ │ │ │ - ldr r3, [pc, #152] @ 7fb578 <__cxa_atexit@plt+0x7e95c8> │ │ │ │ + bhi 7fb578 <__cxa_atexit@plt+0x7e95c8> │ │ │ │ + ldr r3, [pc, #152] @ 7fb588 <__cxa_atexit@plt+0x7e95d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ 7fb57c <__cxa_atexit@plt+0x7e95cc> │ │ │ │ + ldr r2, [pc, #148] @ 7fb58c <__cxa_atexit@plt+0x7e95dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #144] @ 7fb580 <__cxa_atexit@plt+0x7e95d0> │ │ │ │ + ldr r1, [pc, #144] @ 7fb590 <__cxa_atexit@plt+0x7e95e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #140] @ 7fb584 <__cxa_atexit@plt+0x7e95d4> │ │ │ │ + ldr sl, [pc, #140] @ 7fb594 <__cxa_atexit@plt+0x7e95e4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #136] @ 7fb588 <__cxa_atexit@plt+0x7e95d8> │ │ │ │ + ldr lr, [pc, #136] @ 7fb598 <__cxa_atexit@plt+0x7e95e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ str r8, [r6, #-84] @ 0xffffffac │ │ │ │ str r9, [r6, #-80] @ 0xffffffb0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-76]! @ 0xffffffb4 │ │ │ │ @@ -2073959,90 +2073963,90 @@ │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r2, r3, r7} │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #40] @ 7fb58c <__cxa_atexit@plt+0x7e95dc> │ │ │ │ + ldr r7, [pc, #40] @ 7fb59c <__cxa_atexit@plt+0x7e95ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff394 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - cmneq r4, #40, 16 @ 0x280000 │ │ │ │ + cmneq r4, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb5bc <__cxa_atexit@plt+0x7e960c> │ │ │ │ - ldr r3, [pc, #24] @ 7fb5c4 <__cxa_atexit@plt+0x7e9614> │ │ │ │ + bcc 7fb5cc <__cxa_atexit@plt+0x7e961c> │ │ │ │ + ldr r3, [pc, #24] @ 7fb5d4 <__cxa_atexit@plt+0x7e9624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #144, 12 @ 0x9000000 │ │ │ │ - movteq r8, #20508 @ 0x501c │ │ │ │ + cmneq r4, #128, 12 @ 0x8000000 │ │ │ │ + movteq r8, #20492 @ 0x500c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb644 <__cxa_atexit@plt+0x7e9694> │ │ │ │ + bcc 7fb654 <__cxa_atexit@plt+0x7e96a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb63c <__cxa_atexit@plt+0x7e968c> │ │ │ │ - ldr r3, [pc, #84] @ 7fb64c <__cxa_atexit@plt+0x7e969c> │ │ │ │ + bhi 7fb64c <__cxa_atexit@plt+0x7e969c> │ │ │ │ + ldr r3, [pc, #84] @ 7fb65c <__cxa_atexit@plt+0x7e96ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7fb650 <__cxa_atexit@plt+0x7e96a0> │ │ │ │ + ldr r2, [pc, #80] @ 7fb660 <__cxa_atexit@plt+0x7e96b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7fb654 <__cxa_atexit@plt+0x7e96a4> │ │ │ │ + ldr r1, [pc, #60] @ 7fb664 <__cxa_atexit@plt+0x7e96b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #32] @ 7fb658 <__cxa_atexit@plt+0x7e96a8> │ │ │ │ + ldr r7, [pc, #32] @ 7fb668 <__cxa_atexit@plt+0x7e96b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmneq r4, #60, 12 @ 0x3c00000 │ │ │ │ + cmneq r4, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r4, #24, 12 @ 0x1800000 │ │ │ │ - movteq r8, #20664 @ 0x50b8 │ │ │ │ + cmneq r4, #8, 12 @ 0x800000 │ │ │ │ + movteq r8, #20648 @ 0x50a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ - bcc 7fb7c0 <__cxa_atexit@plt+0x7e9810> │ │ │ │ + bcc 7fb7d0 <__cxa_atexit@plt+0x7e9820> │ │ │ │ ldr r0, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7fb7b8 <__cxa_atexit@plt+0x7e9808> │ │ │ │ + bhi 7fb7c8 <__cxa_atexit@plt+0x7e9818> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2074058,42 +2074062,42 @@ │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #47] @ 0x2f │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r3, [r7, #51] @ 0x33 │ │ │ │ ldr r4, [r7, #55] @ 0x37 │ │ │ │ mov r0, r6 │ │ │ │ - ldr sl, [pc, #220] @ 7fb7cc <__cxa_atexit@plt+0x7e981c> │ │ │ │ + ldr sl, [pc, #220] @ 7fb7dc <__cxa_atexit@plt+0x7e982c> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r0, #-100]! @ 0xffffff9c │ │ │ │ - ldr sl, [pc, #212] @ 7fb7d0 <__cxa_atexit@plt+0x7e9820> │ │ │ │ + ldr sl, [pc, #212] @ 7fb7e0 <__cxa_atexit@plt+0x7e9830> │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [sp, #8] │ │ │ │ mov lr, r6 │ │ │ │ str sl, [lr, #-112]! @ 0xffffff90 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-16] │ │ │ │ - ldr r3, [pc, #180] @ 7fb7d4 <__cxa_atexit@plt+0x7e9824> │ │ │ │ + ldr r3, [pc, #180] @ 7fb7e4 <__cxa_atexit@plt+0x7e9834> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r9, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #124] @ 7fb7d8 <__cxa_atexit@plt+0x7e9828> │ │ │ │ + ldr r4, [pc, #124] @ 7fb7e8 <__cxa_atexit@plt+0x7e9838> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ @@ -2074101,63 +2074105,63 @@ │ │ │ │ ldr r8, [sp, #12] │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r1, [r6, #-104] @ 0xffffff98 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #64] @ 7fb7dc <__cxa_atexit@plt+0x7e982c> │ │ │ │ + ldr r3, [pc, #64] @ 7fb7ec <__cxa_atexit@plt+0x7e983c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #83 @ 0x53 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd33c │ │ │ │ @ instruction: 0xffffd2e8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xffffee04 │ │ │ │ - cmneq r4, #200, 8 @ 0xc8000000 │ │ │ │ - movteq r6, #23252 @ 0x5ad4 │ │ │ │ + cmneq r4, #184, 8 @ 0xb8000000 │ │ │ │ + movteq r6, #23236 @ 0x5ac4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb81c <__cxa_atexit@plt+0x7e986c> │ │ │ │ - ldr r3, [pc, #36] @ 7fb824 <__cxa_atexit@plt+0x7e9874> │ │ │ │ + bcc 7fb82c <__cxa_atexit@plt+0x7e987c> │ │ │ │ + ldr r3, [pc, #36] @ 7fb834 <__cxa_atexit@plt+0x7e9884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fb828 <__cxa_atexit@plt+0x7e9878> │ │ │ │ + ldr r7, [pc, #16] @ 7fb838 <__cxa_atexit@plt+0x7e9888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #60, 8 @ 0x3c000000 │ │ │ │ - cmneq r4, #172, 6 @ 0xb0000002 │ │ │ │ - movteq r7, #24296 @ 0x5ee8 │ │ │ │ + cmneq r4, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq r4, #156, 6 @ 0x70000002 │ │ │ │ + movteq r7, #24280 @ 0x5ed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb96c <__cxa_atexit@plt+0x7e99bc> │ │ │ │ + bcc 7fb97c <__cxa_atexit@plt+0x7e99cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fb964 <__cxa_atexit@plt+0x7e99b4> │ │ │ │ + bhi 7fb974 <__cxa_atexit@plt+0x7e99c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ @@ -2074171,150 +2074175,150 @@ │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ str r3, [sp, #4] │ │ │ │ sub r3, r6, #83 @ 0x53 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov lr, r6 │ │ │ │ - ldr r4, [pc, #192] @ 7fb974 <__cxa_atexit@plt+0x7e99c4> │ │ │ │ + ldr r4, [pc, #192] @ 7fb984 <__cxa_atexit@plt+0x7e99d4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [lr, #-96]! @ 0xffffffa0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ stmda r6, {r2, lr} │ │ │ │ - ldr r1, [pc, #168] @ 7fb978 <__cxa_atexit@plt+0x7e99c8> │ │ │ │ + ldr r1, [pc, #168] @ 7fb988 <__cxa_atexit@plt+0x7e99d8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #124] @ 7fb97c <__cxa_atexit@plt+0x7e99cc> │ │ │ │ + ldr r4, [pc, #124] @ 7fb98c <__cxa_atexit@plt+0x7e99dc> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r8, [r6, #-76] @ 0xffffffb4 │ │ │ │ - ldr r4, [pc, #104] @ 7fb980 <__cxa_atexit@plt+0x7e99d0> │ │ │ │ + ldr r4, [pc, #104] @ 7fb990 <__cxa_atexit@plt+0x7e99e0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #64] @ 7fb984 <__cxa_atexit@plt+0x7e99d4> │ │ │ │ + ldr r3, [pc, #64] @ 7fb994 <__cxa_atexit@plt+0x7e99e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #71 @ 0x47 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcebc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffd06c │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - cmneq r4, #32, 6 @ 0x80000000 │ │ │ │ - movteq r5, #23672 @ 0x5c78 │ │ │ │ + cmneq r4, #16, 6 @ 0x40000000 │ │ │ │ + movteq r5, #23656 @ 0x5c68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb9c0 <__cxa_atexit@plt+0x7e9a10> │ │ │ │ - ldr r3, [pc, #32] @ 7fb9c8 <__cxa_atexit@plt+0x7e9a18> │ │ │ │ + bcc 7fb9d0 <__cxa_atexit@plt+0x7e9a20> │ │ │ │ + ldr r3, [pc, #32] @ 7fb9d8 <__cxa_atexit@plt+0x7e9a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fb9cc <__cxa_atexit@plt+0x7e9a1c> │ │ │ │ + ldr r7, [pc, #16] @ 7fb9dc <__cxa_atexit@plt+0x7e9a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #148, 4 @ 0x40000009 │ │ │ │ - cmneq r4, #68, 2 │ │ │ │ + cmneq r4, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r4, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fb9fc <__cxa_atexit@plt+0x7e9a4c> │ │ │ │ - ldr r3, [pc, #24] @ 7fba04 <__cxa_atexit@plt+0x7e9a54> │ │ │ │ + bcc 7fba0c <__cxa_atexit@plt+0x7e9a5c> │ │ │ │ + ldr r3, [pc, #24] @ 7fba14 <__cxa_atexit@plt+0x7e9a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 4 │ │ │ │ - movteq r5, #23556 @ 0x5c04 │ │ │ │ + cmneq r4, #64, 4 │ │ │ │ + movteq r5, #23540 @ 0x5bf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fba84 <__cxa_atexit@plt+0x7e9ad4> │ │ │ │ + bcc 7fba94 <__cxa_atexit@plt+0x7e9ae4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fba7c <__cxa_atexit@plt+0x7e9acc> │ │ │ │ - ldr r3, [pc, #84] @ 7fba8c <__cxa_atexit@plt+0x7e9adc> │ │ │ │ + bhi 7fba8c <__cxa_atexit@plt+0x7e9adc> │ │ │ │ + ldr r3, [pc, #84] @ 7fba9c <__cxa_atexit@plt+0x7e9aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7fba90 <__cxa_atexit@plt+0x7e9ae0> │ │ │ │ + ldr r2, [pc, #80] @ 7fbaa0 <__cxa_atexit@plt+0x7e9af0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7fba94 <__cxa_atexit@plt+0x7e9ae4> │ │ │ │ + ldr r1, [pc, #60] @ 7fbaa4 <__cxa_atexit@plt+0x7e9af4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fba98 <__cxa_atexit@plt+0x7e9ae8> │ │ │ │ + ldr r7, [pc, #32] @ 7fbaa8 <__cxa_atexit@plt+0x7e9af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #252, 2 @ 0x3f │ │ │ │ + cmneq r4, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #216, 2 @ 0x36 │ │ │ │ - movteq r7, #23672 @ 0x5c78 │ │ │ │ + cmneq r4, #200, 2 @ 0x32 │ │ │ │ + movteq r7, #23656 @ 0x5c68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbb88 <__cxa_atexit@plt+0x7e9bd8> │ │ │ │ + bcc 7fbb98 <__cxa_atexit@plt+0x7e9be8> │ │ │ │ ldr r3, [r1, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fbb80 <__cxa_atexit@plt+0x7e9bd0> │ │ │ │ + bhi 7fbb90 <__cxa_atexit@plt+0x7e9be0> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ ldr r4, [r7, #23] │ │ │ │ @@ -2074326,118 +2074330,118 @@ │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ ldr r1, [r7, #43] @ 0x2b │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r4} │ │ │ │ - ldr r2, [pc, #116] @ 7fbb94 <__cxa_atexit@plt+0x7e9be4> │ │ │ │ + ldr r2, [pc, #116] @ 7fbba4 <__cxa_atexit@plt+0x7e9bf4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r4, [pc, #104] @ 7fbb98 <__cxa_atexit@plt+0x7e9be8> │ │ │ │ + ldr r4, [pc, #104] @ 7fbba8 <__cxa_atexit@plt+0x7e9bf8> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r3, r9, fp} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #68] @ 7fbb9c <__cxa_atexit@plt+0x7e9bec> │ │ │ │ + ldr r4, [pc, #68] @ 7fbbac <__cxa_atexit@plt+0x7e9bfc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r1, #828] @ 0x33c │ │ │ │ ldr r0, [r1, #-8] │ │ │ │ mov r4, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - cmneq r4, #12, 2 │ │ │ │ - movteq r5, #24040 @ 0x5de8 │ │ │ │ + cmneq r4, #252 @ 0xfc │ │ │ │ + movteq r5, #24024 @ 0x5dd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbbdc <__cxa_atexit@plt+0x7e9c2c> │ │ │ │ - ldr r3, [pc, #36] @ 7fbbe4 <__cxa_atexit@plt+0x7e9c34> │ │ │ │ + bcc 7fbbec <__cxa_atexit@plt+0x7e9c3c> │ │ │ │ + ldr r3, [pc, #36] @ 7fbbf4 <__cxa_atexit@plt+0x7e9c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fbbe8 <__cxa_atexit@plt+0x7e9c38> │ │ │ │ + ldr r7, [pc, #16] @ 7fbbf8 <__cxa_atexit@plt+0x7e9c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #124 @ 0x7c │ │ │ │ - cmneq r4, #160, 20 @ 0xa0000 │ │ │ │ - movteq r7, #23336 @ 0x5b28 │ │ │ │ + cmneq r4, #108 @ 0x6c │ │ │ │ + cmneq r4, #144, 20 @ 0x90000 │ │ │ │ + movteq r7, #23320 @ 0x5b18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbc8c <__cxa_atexit@plt+0x7e9cdc> │ │ │ │ + bcc 7fbc9c <__cxa_atexit@plt+0x7e9cec> │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [pc, #88] @ 7fbc94 <__cxa_atexit@plt+0x7e9ce4> │ │ │ │ + ldr r6, [pc, #88] @ 7fbca4 <__cxa_atexit@plt+0x7e9cf4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str ip, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str sl, [r5, #28] │ │ │ │ str r4, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7fbc7c <__cxa_atexit@plt+0x7e9ccc> │ │ │ │ + beq 7fbc8c <__cxa_atexit@plt+0x7e9cdc> │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ - b 7fbca4 <__cxa_atexit@plt+0x7e9cf4> │ │ │ │ + b 7fbcb4 <__cxa_atexit@plt+0x7e9d04> │ │ │ │ ldr r0, [r8] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movteq r7, #23168 @ 0x5a80 │ │ │ │ + movteq r7, #23152 @ 0x5a70 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fbd64 <__cxa_atexit@plt+0x7e9db4> │ │ │ │ + bhi 7fbd74 <__cxa_atexit@plt+0x7e9dc4> │ │ │ │ ldmib r5, {r3, fp} │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -2074446,316 +2074450,316 @@ │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr ip, [pc, #116] @ 7fbd74 <__cxa_atexit@plt+0x7e9dc4> │ │ │ │ + ldr ip, [pc, #116] @ 7fbd84 <__cxa_atexit@plt+0x7e9dd4> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ sub r3, r6, #48 @ 0x30 │ │ │ │ stm r3, {r0, r8, r9, lr} │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #64] @ 7fbd78 <__cxa_atexit@plt+0x7e9dc8> │ │ │ │ + ldr r7, [pc, #64] @ 7fbd88 <__cxa_atexit@plt+0x7e9dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub r7, r6, #59 @ 0x3b │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #44] @ 7fbd7c <__cxa_atexit@plt+0x7e9dcc> │ │ │ │ + ldr r3, [pc, #44] @ 7fbd8c <__cxa_atexit@plt+0x7e9ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r2 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r4, #44, 30 @ 0xb0 │ │ │ │ + cmneq r4, #28, 30 @ 0x70 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - movteq r6, #20636 @ 0x509c │ │ │ │ + movteq r6, #20620 @ 0x508c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbdc4 <__cxa_atexit@plt+0x7e9e14> │ │ │ │ - ldr r3, [pc, #44] @ 7fbdcc <__cxa_atexit@plt+0x7e9e1c> │ │ │ │ + bcc 7fbdd4 <__cxa_atexit@plt+0x7e9e24> │ │ │ │ + ldr r3, [pc, #44] @ 7fbddc <__cxa_atexit@plt+0x7e9e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7fbdd0 <__cxa_atexit@plt+0x7e9e20> │ │ │ │ + ldr r3, [pc, #36] @ 7fbde0 <__cxa_atexit@plt+0x7e9e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7fbdd4 <__cxa_atexit@plt+0x7e9e24> │ │ │ │ + ldr r3, [pc, #24] @ 7fbde4 <__cxa_atexit@plt+0x7e9e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #156, 28 @ 0x9c0 │ │ │ │ - cmneq r4, #148, 28 @ 0x940 │ │ │ │ - cmneq r4, #12, 28 @ 0xc0 │ │ │ │ + cmneq r4, #140, 28 @ 0x8c0 │ │ │ │ + cmneq r4, #132, 28 @ 0x840 │ │ │ │ + cmneq r4, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbe04 <__cxa_atexit@plt+0x7e9e54> │ │ │ │ - ldr r3, [pc, #28] @ 7fbe14 <__cxa_atexit@plt+0x7e9e64> │ │ │ │ + bcc 7fbe14 <__cxa_atexit@plt+0x7e9e64> │ │ │ │ + ldr r3, [pc, #28] @ 7fbe24 <__cxa_atexit@plt+0x7e9e74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7fbe18 <__cxa_atexit@plt+0x7e9e68> │ │ │ │ + ldr r7, [pc, #12] @ 7fbe28 <__cxa_atexit@plt+0x7e9e78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r7, #22804 @ 0x5914 │ │ │ │ - movteq r7, #22780 @ 0x58fc │ │ │ │ + movteq r7, #22788 @ 0x5904 │ │ │ │ + movteq r7, #22764 @ 0x58ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7fbe40 <__cxa_atexit@plt+0x7e9e90> │ │ │ │ + ldr r3, [pc, #16] @ 7fbe50 <__cxa_atexit@plt+0x7e9ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #22740 @ 0x58d4 │ │ │ │ + movteq r7, #22724 @ 0x58c4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7fbe68 <__cxa_atexit@plt+0x7e9eb8> │ │ │ │ + ldr r3, [pc, #16] @ 7fbe78 <__cxa_atexit@plt+0x7e9ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #22700 @ 0x58ac │ │ │ │ + movteq r7, #22684 @ 0x589c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7fbe90 <__cxa_atexit@plt+0x7e9ee0> │ │ │ │ + ldr r3, [pc, #16] @ 7fbea0 <__cxa_atexit@plt+0x7e9ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #22660 @ 0x5884 │ │ │ │ + movteq r7, #22644 @ 0x5874 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7fbeb8 <__cxa_atexit@plt+0x7e9f08> │ │ │ │ + ldr r3, [pc, #16] @ 7fbec8 <__cxa_atexit@plt+0x7e9f18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #22620 @ 0x585c │ │ │ │ + movteq r7, #22604 @ 0x584c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fbf50 <__cxa_atexit@plt+0x7e9fa0> │ │ │ │ + bhi 7fbf60 <__cxa_atexit@plt+0x7e9fb0> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add sl, r5, #16 │ │ │ │ ldm sl, {r1, r9, sl} │ │ │ │ add ip, r5, #28 │ │ │ │ ldm ip, {r0, r3, ip} │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr r1, [pc, #80] @ 7fbf5c <__cxa_atexit@plt+0x7e9fac> │ │ │ │ + ldr r1, [pc, #80] @ 7fbf6c <__cxa_atexit@plt+0x7e9fbc> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r3, r8, ip} │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #52] @ 7fbf60 <__cxa_atexit@plt+0x7e9fb0> │ │ │ │ + ldr r3, [pc, #52] @ 7fbf70 <__cxa_atexit@plt+0x7e9fc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #32] @ 7fbf64 <__cxa_atexit@plt+0x7e9fb4> │ │ │ │ + ldr r2, [pc, #32] @ 7fbf74 <__cxa_atexit@plt+0x7e9fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - cmneq r4, #56, 26 @ 0xe00 │ │ │ │ + cmneq r4, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - movteq r7, #22444 @ 0x57ac │ │ │ │ + movteq r7, #22428 @ 0x579c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbfa0 <__cxa_atexit@plt+0x7e9ff0> │ │ │ │ + bcc 7fbfb0 <__cxa_atexit@plt+0x7ea000> │ │ │ │ str r9, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 7fbfb0 <__cxa_atexit@plt+0x7ea000> │ │ │ │ + ldr r3, [pc, #28] @ 7fbfc0 <__cxa_atexit@plt+0x7ea010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, r9 │ │ │ │ - b 7fbde4 <__cxa_atexit@plt+0x7e9e34> │ │ │ │ - ldr r7, [pc, #12] @ 7fbfb4 <__cxa_atexit@plt+0x7ea004> │ │ │ │ + b 7fbdf4 <__cxa_atexit@plt+0x7e9e44> │ │ │ │ + ldr r7, [pc, #12] @ 7fbfc4 <__cxa_atexit@plt+0x7ea014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 26 @ 0x2b00 │ │ │ │ - movteq r7, #22436 @ 0x57a4 │ │ │ │ - movteq r5, #22148 @ 0x5684 │ │ │ │ + cmneq r4, #156, 26 @ 0x2700 │ │ │ │ + movteq r7, #22420 @ 0x5794 │ │ │ │ + movteq r5, #22132 @ 0x5674 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fbff4 <__cxa_atexit@plt+0x7ea044> │ │ │ │ - ldr r8, [pc, #36] @ 7fbffc <__cxa_atexit@plt+0x7ea04c> │ │ │ │ + bcc 7fc004 <__cxa_atexit@plt+0x7ea054> │ │ │ │ + ldr r8, [pc, #36] @ 7fc00c <__cxa_atexit@plt+0x7ea05c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7fc000 <__cxa_atexit@plt+0x7ea050> │ │ │ │ + ldr r3, [pc, #32] @ 7fc010 <__cxa_atexit@plt+0x7ea060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7fc004 <__cxa_atexit@plt+0x7ea054> │ │ │ │ + ldr r7, [pc, #20] @ 7fc014 <__cxa_atexit@plt+0x7ea064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03213174 │ │ │ │ - cmneq r4, #92, 24 @ 0x5c00 │ │ │ │ - cmneq r4, #140, 24 @ 0x8c00 │ │ │ │ - movteq r5, #22068 @ 0x5634 │ │ │ │ + @ instruction: 0x03213164 │ │ │ │ + cmneq r4, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r4, #124, 24 @ 0x7c00 │ │ │ │ + movteq r5, #22052 @ 0x5624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc044 <__cxa_atexit@plt+0x7ea094> │ │ │ │ - ldr r8, [pc, #36] @ 7fc04c <__cxa_atexit@plt+0x7ea09c> │ │ │ │ + bcc 7fc054 <__cxa_atexit@plt+0x7ea0a4> │ │ │ │ + ldr r8, [pc, #36] @ 7fc05c <__cxa_atexit@plt+0x7ea0ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7fc050 <__cxa_atexit@plt+0x7ea0a0> │ │ │ │ + ldr r3, [pc, #32] @ 7fc060 <__cxa_atexit@plt+0x7ea0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7fc054 <__cxa_atexit@plt+0x7ea0a4> │ │ │ │ + ldr r7, [pc, #20] @ 7fc064 <__cxa_atexit@plt+0x7ea0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03213158 │ │ │ │ - cmneq r4, #12, 24 @ 0xc00 │ │ │ │ - cmneq r4, #60, 24 @ 0x3c00 │ │ │ │ - movteq r5, #21988 @ 0x55e4 │ │ │ │ + @ instruction: 0x03213148 │ │ │ │ + cmneq r4, #252, 22 @ 0x3f000 │ │ │ │ + cmneq r4, #44, 24 @ 0x2c00 │ │ │ │ + movteq r5, #21972 @ 0x55d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc094 <__cxa_atexit@plt+0x7ea0e4> │ │ │ │ - ldr r8, [pc, #36] @ 7fc09c <__cxa_atexit@plt+0x7ea0ec> │ │ │ │ + bcc 7fc0a4 <__cxa_atexit@plt+0x7ea0f4> │ │ │ │ + ldr r8, [pc, #36] @ 7fc0ac <__cxa_atexit@plt+0x7ea0fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7fc0a0 <__cxa_atexit@plt+0x7ea0f0> │ │ │ │ + ldr r3, [pc, #32] @ 7fc0b0 <__cxa_atexit@plt+0x7ea100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7fc0a4 <__cxa_atexit@plt+0x7ea0f4> │ │ │ │ + ldr r7, [pc, #20] @ 7fc0b4 <__cxa_atexit@plt+0x7ea104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0321312e │ │ │ │ - cmneq r4, #188, 22 @ 0x2f000 │ │ │ │ - cmneq r4, #236, 22 @ 0x3b000 │ │ │ │ - movteq r5, #21908 @ 0x5594 │ │ │ │ + @ instruction: 0x0321311e │ │ │ │ + cmneq r4, #172, 22 @ 0x2b000 │ │ │ │ + cmneq r4, #220, 22 @ 0x37000 │ │ │ │ + movteq r5, #21892 @ 0x5584 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc0e4 <__cxa_atexit@plt+0x7ea134> │ │ │ │ - ldr r8, [pc, #36] @ 7fc0ec <__cxa_atexit@plt+0x7ea13c> │ │ │ │ + bcc 7fc0f4 <__cxa_atexit@plt+0x7ea144> │ │ │ │ + ldr r8, [pc, #36] @ 7fc0fc <__cxa_atexit@plt+0x7ea14c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 7fc0f0 <__cxa_atexit@plt+0x7ea140> │ │ │ │ + ldr r3, [pc, #32] @ 7fc100 <__cxa_atexit@plt+0x7ea150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7fc0f4 <__cxa_atexit@plt+0x7ea144> │ │ │ │ + ldr r7, [pc, #20] @ 7fc104 <__cxa_atexit@plt+0x7ea154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03213109 │ │ │ │ - cmneq r4, #108, 22 @ 0x1b000 │ │ │ │ - cmneq r4, #156, 22 @ 0x27000 │ │ │ │ - movteq r5, #22552 @ 0x5818 │ │ │ │ + @ instruction: 0x032130f9 │ │ │ │ + cmneq r4, #92, 22 @ 0x17000 │ │ │ │ + cmneq r4, #140, 22 @ 0x23000 │ │ │ │ + movteq r5, #22536 @ 0x5808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc20c <__cxa_atexit@plt+0x7ea25c> │ │ │ │ + bcc 7fc21c <__cxa_atexit@plt+0x7ea26c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc204 <__cxa_atexit@plt+0x7ea254> │ │ │ │ - ldr r1, [pc, #236] @ 7fc214 <__cxa_atexit@plt+0x7ea264> │ │ │ │ + bhi 7fc214 <__cxa_atexit@plt+0x7ea264> │ │ │ │ + ldr r1, [pc, #236] @ 7fc224 <__cxa_atexit@plt+0x7ea274> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #232] @ 7fc218 <__cxa_atexit@plt+0x7ea268> │ │ │ │ + ldr r8, [pc, #232] @ 7fc228 <__cxa_atexit@plt+0x7ea278> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #228] @ 7fc21c <__cxa_atexit@plt+0x7ea26c> │ │ │ │ + ldr lr, [pc, #228] @ 7fc22c <__cxa_atexit@plt+0x7ea27c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #224] @ 7fc220 <__cxa_atexit@plt+0x7ea270> │ │ │ │ + ldr r0, [pc, #224] @ 7fc230 <__cxa_atexit@plt+0x7ea280> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #220] @ 7fc224 <__cxa_atexit@plt+0x7ea274> │ │ │ │ + ldr r3, [pc, #220] @ 7fc234 <__cxa_atexit@plt+0x7ea284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #212] @ 7fc228 <__cxa_atexit@plt+0x7ea278> │ │ │ │ + ldr r3, [pc, #212] @ 7fc238 <__cxa_atexit@plt+0x7ea288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #644 @ 0x284 │ │ │ │ - ldr r2, [pc, #200] @ 7fc22c <__cxa_atexit@plt+0x7ea27c> │ │ │ │ + ldr r2, [pc, #200] @ 7fc23c <__cxa_atexit@plt+0x7ea28c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 7fc230 <__cxa_atexit@plt+0x7ea280> │ │ │ │ + ldr r2, [pc, #172] @ 7fc240 <__cxa_atexit@plt+0x7ea290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #57 @ 0x39 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #17 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 7fc234 <__cxa_atexit@plt+0x7ea284> │ │ │ │ + ldr r2, [pc, #128] @ 7fc244 <__cxa_atexit@plt+0x7ea294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2074764,956 +2074768,956 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 7fc238 <__cxa_atexit@plt+0x7ea288> │ │ │ │ + ldr r7, [pc, #64] @ 7fc248 <__cxa_atexit@plt+0x7ea298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 7fc23c <__cxa_atexit@plt+0x7ea28c> │ │ │ │ + ldr r9, [pc, #60] @ 7fc24c <__cxa_atexit@plt+0x7ea29c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #200, 24 @ 0xc800 │ │ │ │ - cmneq r4, #220, 26 @ 0x3700 │ │ │ │ - cmneq r4, #44, 2 │ │ │ │ - cmneq r4, #196, 22 @ 0x31000 │ │ │ │ - cmneq r4, #136, 20 @ 0x88000 │ │ │ │ - cmneq r4, #60, 20 @ 0x3c000 │ │ │ │ - cmneq r4, #56, 20 @ 0x38000 │ │ │ │ - movteq r5, #22356 @ 0x5754 │ │ │ │ + cmneq r4, #184, 24 @ 0xb800 │ │ │ │ + cmneq r4, #204, 26 @ 0x3300 │ │ │ │ + cmneq r4, #28, 2 │ │ │ │ + cmneq r4, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r4, #120, 20 @ 0x78000 │ │ │ │ + cmneq r4, #44, 20 @ 0x2c000 │ │ │ │ + cmneq r4, #40, 20 @ 0x28000 │ │ │ │ + movteq r5, #22340 @ 0x5744 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc27c <__cxa_atexit@plt+0x7ea2cc> │ │ │ │ - ldr r3, [pc, #36] @ 7fc284 <__cxa_atexit@plt+0x7ea2d4> │ │ │ │ + bcc 7fc28c <__cxa_atexit@plt+0x7ea2dc> │ │ │ │ + ldr r3, [pc, #36] @ 7fc294 <__cxa_atexit@plt+0x7ea2e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fc288 <__cxa_atexit@plt+0x7ea2d8> │ │ │ │ + ldr r7, [pc, #16] @ 7fc298 <__cxa_atexit@plt+0x7ea2e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #220, 18 @ 0x370000 │ │ │ │ - cmneq r4, #160, 28 @ 0xa00 │ │ │ │ - movteq r5, #22292 @ 0x5714 │ │ │ │ + cmneq r4, #204, 18 @ 0x330000 │ │ │ │ + cmneq r4, #144, 28 @ 0x900 │ │ │ │ + movteq r5, #22276 @ 0x5704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc314 <__cxa_atexit@plt+0x7ea364> │ │ │ │ + bcc 7fc324 <__cxa_atexit@plt+0x7ea374> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc30c <__cxa_atexit@plt+0x7ea35c> │ │ │ │ - ldr r3, [pc, #96] @ 7fc31c <__cxa_atexit@plt+0x7ea36c> │ │ │ │ + bhi 7fc31c <__cxa_atexit@plt+0x7ea36c> │ │ │ │ + ldr r3, [pc, #96] @ 7fc32c <__cxa_atexit@plt+0x7ea37c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 7fc320 <__cxa_atexit@plt+0x7ea370> │ │ │ │ + ldr r1, [pc, #80] @ 7fc330 <__cxa_atexit@plt+0x7ea380> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7fc324 <__cxa_atexit@plt+0x7ea374> │ │ │ │ + ldr r3, [pc, #68] @ 7fc334 <__cxa_atexit@plt+0x7ea384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7fc328 <__cxa_atexit@plt+0x7ea378> │ │ │ │ + ldr r3, [pc, #60] @ 7fc338 <__cxa_atexit@plt+0x7ea388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7fc32c <__cxa_atexit@plt+0x7ea37c> │ │ │ │ + ldr r8, [pc, #36] @ 7fc33c <__cxa_atexit@plt+0x7ea38c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #128, 18 @ 0x200000 │ │ │ │ + cmneq r4, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #132, 18 @ 0x210000 │ │ │ │ - cmneq r4, #92, 20 @ 0x5c000 │ │ │ │ - cmneq r4, #156, 20 @ 0x9c000 │ │ │ │ - movteq r7, #21380 @ 0x5384 │ │ │ │ + cmneq r4, #116, 18 @ 0x1d0000 │ │ │ │ + cmneq r4, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r4, #140, 20 @ 0x8c000 │ │ │ │ + movteq r7, #21364 @ 0x5374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc368 <__cxa_atexit@plt+0x7ea3b8> │ │ │ │ - ldr r3, [pc, #32] @ 7fc370 <__cxa_atexit@plt+0x7ea3c0> │ │ │ │ + bcc 7fc378 <__cxa_atexit@plt+0x7ea3c8> │ │ │ │ + ldr r3, [pc, #32] @ 7fc380 <__cxa_atexit@plt+0x7ea3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc374 <__cxa_atexit@plt+0x7ea3c4> │ │ │ │ + ldr r7, [pc, #16] @ 7fc384 <__cxa_atexit@plt+0x7ea3d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 16 @ 0xec0000 │ │ │ │ - cmneq r4, #216, 14 @ 0x3600000 │ │ │ │ - movteq r7, #21320 @ 0x5348 │ │ │ │ + cmneq r4, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq r4, #200, 14 @ 0x3200000 │ │ │ │ + movteq r7, #21304 @ 0x5338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc3dc <__cxa_atexit@plt+0x7ea42c> │ │ │ │ + bcc 7fc3ec <__cxa_atexit@plt+0x7ea43c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc3d4 <__cxa_atexit@plt+0x7ea424> │ │ │ │ - ldr r3, [pc, #60] @ 7fc3e4 <__cxa_atexit@plt+0x7ea434> │ │ │ │ + bhi 7fc3e4 <__cxa_atexit@plt+0x7ea434> │ │ │ │ + ldr r3, [pc, #60] @ 7fc3f4 <__cxa_atexit@plt+0x7ea444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7fc3e8 <__cxa_atexit@plt+0x7ea438> │ │ │ │ + ldr r3, [pc, #44] @ 7fc3f8 <__cxa_atexit@plt+0x7ea448> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7fc3ec <__cxa_atexit@plt+0x7ea43c> │ │ │ │ + ldr r7, [pc, #28] @ 7fc3fc <__cxa_atexit@plt+0x7ea44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #148, 16 @ 0x940000 │ │ │ │ + cmneq r4, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r4, #136, 8 @ 0x88000000 │ │ │ │ - movteq r7, #21212 @ 0x52dc │ │ │ │ + cmneq r4, #120, 8 @ 0x78000000 │ │ │ │ + movteq r7, #21196 @ 0x52cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc450 <__cxa_atexit@plt+0x7ea4a0> │ │ │ │ - ldr r3, [pc, #72] @ 7fc460 <__cxa_atexit@plt+0x7ea4b0> │ │ │ │ + bhi 7fc460 <__cxa_atexit@plt+0x7ea4b0> │ │ │ │ + ldr r3, [pc, #72] @ 7fc470 <__cxa_atexit@plt+0x7ea4c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 7fc464 <__cxa_atexit@plt+0x7ea4b4> │ │ │ │ + ldr r1, [pc, #60] @ 7fc474 <__cxa_atexit@plt+0x7ea4c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 7fc468 <__cxa_atexit@plt+0x7ea4b8> │ │ │ │ + ldr r7, [pc, #28] @ 7fc478 <__cxa_atexit@plt+0x7ea4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmneq r4, #4, 22 @ 0x1000 │ │ │ │ + cmneq r4, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc4b0 <__cxa_atexit@plt+0x7ea500> │ │ │ │ - ldr r3, [pc, #48] @ 7fc4b8 <__cxa_atexit@plt+0x7ea508> │ │ │ │ + bcc 7fc4c0 <__cxa_atexit@plt+0x7ea510> │ │ │ │ + ldr r3, [pc, #48] @ 7fc4c8 <__cxa_atexit@plt+0x7ea518> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7fc4bc <__cxa_atexit@plt+0x7ea50c> │ │ │ │ + ldr r2, [pc, #44] @ 7fc4cc <__cxa_atexit@plt+0x7ea51c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fc4a8 <__cxa_atexit@plt+0x7ea4f8> │ │ │ │ - b 7fc4c8 <__cxa_atexit@plt+0x7ea518> │ │ │ │ + beq 7fc4b8 <__cxa_atexit@plt+0x7ea508> │ │ │ │ + b 7fc4d8 <__cxa_atexit@plt+0x7ea528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq r4, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc4f0 <__cxa_atexit@plt+0x7ea540> │ │ │ │ - ldr r3, [pc, #28] @ 7fc4fc <__cxa_atexit@plt+0x7ea54c> │ │ │ │ + bhi 7fc500 <__cxa_atexit@plt+0x7ea550> │ │ │ │ + ldr r3, [pc, #28] @ 7fc50c <__cxa_atexit@plt+0x7ea55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #144, 4 │ │ │ │ - movteq r5, #21048 @ 0x5238 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #128, 4 │ │ │ │ + movteq r5, #21032 @ 0x5228 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc538 <__cxa_atexit@plt+0x7ea588> │ │ │ │ - ldr r3, [pc, #32] @ 7fc540 <__cxa_atexit@plt+0x7ea590> │ │ │ │ + bcc 7fc548 <__cxa_atexit@plt+0x7ea598> │ │ │ │ + ldr r3, [pc, #32] @ 7fc550 <__cxa_atexit@plt+0x7ea5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc544 <__cxa_atexit@plt+0x7ea594> │ │ │ │ + ldr r7, [pc, #16] @ 7fc554 <__cxa_atexit@plt+0x7ea5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #28, 14 @ 0x700000 │ │ │ │ - cmneq r4, #112, 12 @ 0x7000000 │ │ │ │ - movteq r5, #20976 @ 0x51f0 │ │ │ │ + cmneq r4, #12, 14 @ 0x300000 │ │ │ │ + cmneq r4, #96, 12 @ 0x6000000 │ │ │ │ + movteq r5, #20960 @ 0x51e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc580 <__cxa_atexit@plt+0x7ea5d0> │ │ │ │ - ldr r3, [pc, #32] @ 7fc588 <__cxa_atexit@plt+0x7ea5d8> │ │ │ │ + bcc 7fc590 <__cxa_atexit@plt+0x7ea5e0> │ │ │ │ + ldr r3, [pc, #32] @ 7fc598 <__cxa_atexit@plt+0x7ea5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc58c <__cxa_atexit@plt+0x7ea5dc> │ │ │ │ + ldr r7, [pc, #16] @ 7fc59c <__cxa_atexit@plt+0x7ea5ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #212, 12 @ 0xd400000 │ │ │ │ - cmneq r4, #40, 12 @ 0x2800000 │ │ │ │ - movteq r7, #21048 @ 0x5238 │ │ │ │ + cmneq r4, #196, 12 @ 0xc400000 │ │ │ │ + cmneq r4, #24, 12 @ 0x1800000 │ │ │ │ + movteq r7, #21032 @ 0x5228 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc610 <__cxa_atexit@plt+0x7ea660> │ │ │ │ + bcc 7fc620 <__cxa_atexit@plt+0x7ea670> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc608 <__cxa_atexit@plt+0x7ea658> │ │ │ │ - ldr r3, [pc, #88] @ 7fc618 <__cxa_atexit@plt+0x7ea668> │ │ │ │ + bhi 7fc618 <__cxa_atexit@plt+0x7ea668> │ │ │ │ + ldr r3, [pc, #88] @ 7fc628 <__cxa_atexit@plt+0x7ea678> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 7fc61c <__cxa_atexit@plt+0x7ea66c> │ │ │ │ + ldr r2, [pc, #84] @ 7fc62c <__cxa_atexit@plt+0x7ea67c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #60] @ 7fc620 <__cxa_atexit@plt+0x7ea670> │ │ │ │ + ldr r1, [pc, #60] @ 7fc630 <__cxa_atexit@plt+0x7ea680> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fc624 <__cxa_atexit@plt+0x7ea674> │ │ │ │ + ldr r7, [pc, #32] @ 7fc634 <__cxa_atexit@plt+0x7ea684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #116, 12 @ 0x7400000 │ │ │ │ + cmneq r4, #100, 12 @ 0x6400000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r4, #16, 24 @ 0x1000 │ │ │ │ - movteq r5, #22284 @ 0x570c │ │ │ │ + cmneq r4, #0, 24 │ │ │ │ + movteq r5, #22268 @ 0x56fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc660 <__cxa_atexit@plt+0x7ea6b0> │ │ │ │ - ldr r3, [pc, #32] @ 7fc668 <__cxa_atexit@plt+0x7ea6b8> │ │ │ │ + bcc 7fc670 <__cxa_atexit@plt+0x7ea6c0> │ │ │ │ + ldr r3, [pc, #32] @ 7fc678 <__cxa_atexit@plt+0x7ea6c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc66c <__cxa_atexit@plt+0x7ea6bc> │ │ │ │ + ldr r7, [pc, #16] @ 7fc67c <__cxa_atexit@plt+0x7ea6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq r4, #48, 8 @ 0x30000000 │ │ │ │ - movteq r5, #22212 @ 0x56c4 │ │ │ │ + cmneq r4, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r4, #32, 8 @ 0x20000000 │ │ │ │ + movteq r5, #22196 @ 0x56b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc6a8 <__cxa_atexit@plt+0x7ea6f8> │ │ │ │ - ldr r3, [pc, #32] @ 7fc6b0 <__cxa_atexit@plt+0x7ea700> │ │ │ │ + bcc 7fc6b8 <__cxa_atexit@plt+0x7ea708> │ │ │ │ + ldr r3, [pc, #32] @ 7fc6c0 <__cxa_atexit@plt+0x7ea710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc6b4 <__cxa_atexit@plt+0x7ea704> │ │ │ │ + ldr r7, [pc, #16] @ 7fc6c4 <__cxa_atexit@plt+0x7ea714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 10 @ 0x2b000000 │ │ │ │ - cmneq r4, #232, 6 @ 0xa0000003 │ │ │ │ - movteq r7, #20504 @ 0x5018 │ │ │ │ + cmneq r4, #156, 10 @ 0x27000000 │ │ │ │ + cmneq r4, #216, 6 @ 0x60000003 │ │ │ │ + movteq r7, #20488 @ 0x5008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc6f4 <__cxa_atexit@plt+0x7ea744> │ │ │ │ - ldr r3, [pc, #36] @ 7fc6fc <__cxa_atexit@plt+0x7ea74c> │ │ │ │ + bcc 7fc704 <__cxa_atexit@plt+0x7ea754> │ │ │ │ + ldr r3, [pc, #36] @ 7fc70c <__cxa_atexit@plt+0x7ea75c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 7fc700 <__cxa_atexit@plt+0x7ea750> │ │ │ │ + ldr r3, [pc, #24] @ 7fc710 <__cxa_atexit@plt+0x7ea760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 7fc400 <__cxa_atexit@plt+0x7ea450> │ │ │ │ + b 7fc410 <__cxa_atexit@plt+0x7ea460> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #100, 10 @ 0x19000000 │ │ │ │ - cmneq r4, #112, 24 @ 0x7000 │ │ │ │ - movteq r6, #21532 @ 0x541c │ │ │ │ + cmneq r4, #84, 10 @ 0x15000000 │ │ │ │ + cmneq r4, #96, 24 @ 0x6000 │ │ │ │ + movteq r6, #21516 @ 0x540c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc740 <__cxa_atexit@plt+0x7ea790> │ │ │ │ - ldr r3, [pc, #36] @ 7fc748 <__cxa_atexit@plt+0x7ea798> │ │ │ │ + bcc 7fc750 <__cxa_atexit@plt+0x7ea7a0> │ │ │ │ + ldr r3, [pc, #36] @ 7fc758 <__cxa_atexit@plt+0x7ea7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fc74c <__cxa_atexit@plt+0x7ea79c> │ │ │ │ + ldr r7, [pc, #16] @ 7fc75c <__cxa_atexit@plt+0x7ea7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r4, #128, 30 @ 0x200 │ │ │ │ - movteq r5, #21536 @ 0x5420 │ │ │ │ + cmneq r4, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r4, #112, 30 @ 0x1c0 │ │ │ │ + movteq r5, #21520 @ 0x5410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc788 <__cxa_atexit@plt+0x7ea7d8> │ │ │ │ - ldr r3, [pc, #32] @ 7fc790 <__cxa_atexit@plt+0x7ea7e0> │ │ │ │ + bcc 7fc798 <__cxa_atexit@plt+0x7ea7e8> │ │ │ │ + ldr r3, [pc, #32] @ 7fc7a0 <__cxa_atexit@plt+0x7ea7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc794 <__cxa_atexit@plt+0x7ea7e4> │ │ │ │ + ldr r7, [pc, #16] @ 7fc7a4 <__cxa_atexit@plt+0x7ea7f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #204, 8 @ 0xcc000000 │ │ │ │ - cmneq r4, #208, 14 @ 0x3400000 │ │ │ │ - movteq r6, #23368 @ 0x5b48 │ │ │ │ + cmneq r4, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq r4, #192, 14 @ 0x3000000 │ │ │ │ + movteq r6, #23352 @ 0x5b38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc7d4 <__cxa_atexit@plt+0x7ea824> │ │ │ │ - ldr r3, [pc, #36] @ 7fc7dc <__cxa_atexit@plt+0x7ea82c> │ │ │ │ + bcc 7fc7e4 <__cxa_atexit@plt+0x7ea834> │ │ │ │ + ldr r3, [pc, #36] @ 7fc7ec <__cxa_atexit@plt+0x7ea83c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fc7e0 <__cxa_atexit@plt+0x7ea830> │ │ │ │ + ldr r7, [pc, #16] @ 7fc7f0 <__cxa_atexit@plt+0x7ea840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #132, 8 @ 0x84000000 │ │ │ │ - cmneq r4, #216, 6 @ 0x60000003 │ │ │ │ - movteq r6, #24248 @ 0x5eb8 │ │ │ │ + cmneq r4, #116, 8 @ 0x74000000 │ │ │ │ + cmneq r4, #200, 6 @ 0x20000003 │ │ │ │ + movteq r6, #24232 @ 0x5ea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc81c <__cxa_atexit@plt+0x7ea86c> │ │ │ │ - ldr r3, [pc, #32] @ 7fc824 <__cxa_atexit@plt+0x7ea874> │ │ │ │ + bcc 7fc82c <__cxa_atexit@plt+0x7ea87c> │ │ │ │ + ldr r3, [pc, #32] @ 7fc834 <__cxa_atexit@plt+0x7ea884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc828 <__cxa_atexit@plt+0x7ea878> │ │ │ │ + ldr r7, [pc, #16] @ 7fc838 <__cxa_atexit@plt+0x7ea888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #56, 8 @ 0x38000000 │ │ │ │ - cmneq r4, #188, 24 @ 0xbc00 │ │ │ │ - movteq r5, #23784 @ 0x5ce8 │ │ │ │ + cmneq r4, #40, 8 @ 0x28000000 │ │ │ │ + cmneq r4, #172, 24 @ 0xac00 │ │ │ │ + movteq r5, #23768 @ 0x5cd8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc8b8 <__cxa_atexit@plt+0x7ea908> │ │ │ │ + bcc 7fc8c8 <__cxa_atexit@plt+0x7ea918> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fc8b0 <__cxa_atexit@plt+0x7ea900> │ │ │ │ - ldr r3, [pc, #100] @ 7fc8c0 <__cxa_atexit@plt+0x7ea910> │ │ │ │ + bhi 7fc8c0 <__cxa_atexit@plt+0x7ea910> │ │ │ │ + ldr r3, [pc, #100] @ 7fc8d0 <__cxa_atexit@plt+0x7ea920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r7, [pc, #68] @ 7fc8c4 <__cxa_atexit@plt+0x7ea914> │ │ │ │ + ldr r7, [pc, #68] @ 7fc8d4 <__cxa_atexit@plt+0x7ea924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r7, [pc, #44] @ 7fc8c8 <__cxa_atexit@plt+0x7ea918> │ │ │ │ + ldr r7, [pc, #44] @ 7fc8d8 <__cxa_atexit@plt+0x7ea928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 7fc8cc <__cxa_atexit@plt+0x7ea91c> │ │ │ │ + ldr r7, [pc, #32] @ 7fc8dc <__cxa_atexit@plt+0x7ea92c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #224, 6 @ 0x80000003 │ │ │ │ - cmneq r4, #156, 24 @ 0x9c00 │ │ │ │ - cmneq r4, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r4, #80, 10 @ 0x14000000 │ │ │ │ - movteq r5, #23608 @ 0x5c38 │ │ │ │ + cmneq r4, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r4, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r4, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r4, #64, 10 @ 0x10000000 │ │ │ │ + movteq r5, #23592 @ 0x5c28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc908 <__cxa_atexit@plt+0x7ea958> │ │ │ │ - ldr r3, [pc, #32] @ 7fc910 <__cxa_atexit@plt+0x7ea960> │ │ │ │ + bcc 7fc918 <__cxa_atexit@plt+0x7ea968> │ │ │ │ + ldr r3, [pc, #32] @ 7fc920 <__cxa_atexit@plt+0x7ea970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc914 <__cxa_atexit@plt+0x7ea964> │ │ │ │ + ldr r7, [pc, #16] @ 7fc924 <__cxa_atexit@plt+0x7ea974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #76, 6 @ 0x30000001 │ │ │ │ - cmneq r4, #252, 8 @ 0xfc000000 │ │ │ │ - movteq r6, #23532 @ 0x5bec │ │ │ │ + cmneq r4, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq r4, #236, 8 @ 0xec000000 │ │ │ │ + movteq r6, #23516 @ 0x5bdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc988 <__cxa_atexit@plt+0x7ea9d8> │ │ │ │ - ldr r3, [pc, #88] @ 7fc990 <__cxa_atexit@plt+0x7ea9e0> │ │ │ │ + bcc 7fc998 <__cxa_atexit@plt+0x7ea9e8> │ │ │ │ + ldr r3, [pc, #88] @ 7fc9a0 <__cxa_atexit@plt+0x7ea9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ - ldr r1, [pc, #68] @ 7fc994 <__cxa_atexit@plt+0x7ea9e4> │ │ │ │ + ldr r1, [pc, #68] @ 7fc9a4 <__cxa_atexit@plt+0x7ea9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #60] @ 7fc998 <__cxa_atexit@plt+0x7ea9e8> │ │ │ │ + ldr r1, [pc, #60] @ 7fc9a8 <__cxa_atexit@plt+0x7ea9f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #52] @ 7fc99c <__cxa_atexit@plt+0x7ea9ec> │ │ │ │ + ldr r0, [pc, #52] @ 7fc9ac <__cxa_atexit@plt+0x7ea9fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #44] @ 7fc9a0 <__cxa_atexit@plt+0x7ea9f0> │ │ │ │ + ldr r2, [pc, #44] @ 7fc9b0 <__cxa_atexit@plt+0x7eaa00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ stm r2, {r0, r1, r3, lr} │ │ │ │ - b 7f8544 <__cxa_atexit@plt+0x7e6594> │ │ │ │ + b 7f8554 <__cxa_atexit@plt+0x7e65a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r4, #252, 4 @ 0xc000000f │ │ │ │ - cmneq r4, #224, 6 @ 0x80000003 │ │ │ │ - cmneq r4, #208, 28 @ 0xd00 │ │ │ │ - cmneq r4, #204, 6 @ 0x30000003 │ │ │ │ - movteq r5, #23856 @ 0x5d30 │ │ │ │ + cmneq r4, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r4, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r4, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r4, #192, 28 @ 0xc00 │ │ │ │ + cmneq r4, #188, 6 @ 0xf0000002 │ │ │ │ + movteq r5, #23840 @ 0x5d20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fc9dc <__cxa_atexit@plt+0x7eaa2c> │ │ │ │ - ldr r3, [pc, #32] @ 7fc9e4 <__cxa_atexit@plt+0x7eaa34> │ │ │ │ + bcc 7fc9ec <__cxa_atexit@plt+0x7eaa3c> │ │ │ │ + ldr r3, [pc, #32] @ 7fc9f4 <__cxa_atexit@plt+0x7eaa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fc9e8 <__cxa_atexit@plt+0x7eaa38> │ │ │ │ + ldr r7, [pc, #16] @ 7fc9f8 <__cxa_atexit@plt+0x7eaa48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #120, 4 @ 0x80000007 │ │ │ │ - cmneq r4, #204, 12 @ 0xcc00000 │ │ │ │ - movteq r6, #23320 @ 0x5b18 │ │ │ │ + cmneq r4, #104, 4 @ 0x80000006 │ │ │ │ + cmneq r4, #188, 12 @ 0xbc00000 │ │ │ │ + movteq r6, #23304 @ 0x5b08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fca78 <__cxa_atexit@plt+0x7eaac8> │ │ │ │ + bcc 7fca88 <__cxa_atexit@plt+0x7eaad8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fca70 <__cxa_atexit@plt+0x7eaac0> │ │ │ │ - ldr lr, [pc, #100] @ 7fca80 <__cxa_atexit@plt+0x7eaad0> │ │ │ │ + bhi 7fca80 <__cxa_atexit@plt+0x7eaad0> │ │ │ │ + ldr lr, [pc, #100] @ 7fca90 <__cxa_atexit@plt+0x7eaae0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7fca84 <__cxa_atexit@plt+0x7eaad4> │ │ │ │ + ldr r2, [pc, #96] @ 7fca94 <__cxa_atexit@plt+0x7eaae4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7fca88 <__cxa_atexit@plt+0x7eaad8> │ │ │ │ + ldr r3, [pc, #68] @ 7fca98 <__cxa_atexit@plt+0x7eaae8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7fca8c <__cxa_atexit@plt+0x7eaadc> │ │ │ │ + ldr r7, [pc, #32] @ 7fca9c <__cxa_atexit@plt+0x7eaaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r4, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r4, #228, 2 @ 0x39 │ │ │ │ - movteq r6, #23156 @ 0x5a74 │ │ │ │ + cmneq r4, #212, 2 @ 0x35 │ │ │ │ + movteq r6, #23140 @ 0x5a64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcb00 <__cxa_atexit@plt+0x7eab50> │ │ │ │ - ldr r3, [pc, #88] @ 7fcb08 <__cxa_atexit@plt+0x7eab58> │ │ │ │ + bcc 7fcb10 <__cxa_atexit@plt+0x7eab60> │ │ │ │ + ldr r3, [pc, #88] @ 7fcb18 <__cxa_atexit@plt+0x7eab68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ - ldr r1, [pc, #68] @ 7fcb0c <__cxa_atexit@plt+0x7eab5c> │ │ │ │ + ldr r1, [pc, #68] @ 7fcb1c <__cxa_atexit@plt+0x7eab6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #60] @ 7fcb10 <__cxa_atexit@plt+0x7eab60> │ │ │ │ + ldr r1, [pc, #60] @ 7fcb20 <__cxa_atexit@plt+0x7eab70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #52] @ 7fcb14 <__cxa_atexit@plt+0x7eab64> │ │ │ │ + ldr r0, [pc, #52] @ 7fcb24 <__cxa_atexit@plt+0x7eab74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #44] @ 7fcb18 <__cxa_atexit@plt+0x7eab68> │ │ │ │ + ldr r2, [pc, #44] @ 7fcb28 <__cxa_atexit@plt+0x7eab78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ stm r2, {r0, r1, r3, lr} │ │ │ │ - b 7f8544 <__cxa_atexit@plt+0x7e6594> │ │ │ │ + b 7f8554 <__cxa_atexit@plt+0x7e65a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 2 @ 0x23 │ │ │ │ - cmneq r4, #132, 2 @ 0x21 │ │ │ │ - cmneq r4, #104, 4 @ 0x80000006 │ │ │ │ - cmneq r4, #88, 26 @ 0x1600 │ │ │ │ - cmneq r4, #84, 4 @ 0x40000005 │ │ │ │ - movteq r5, #23480 @ 0x5bb8 │ │ │ │ + cmneq r4, #124, 2 │ │ │ │ + cmneq r4, #116, 2 │ │ │ │ + cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ + cmneq r4, #72, 26 @ 0x1200 │ │ │ │ + cmneq r4, #68, 4 @ 0x40000004 │ │ │ │ + movteq r5, #23464 @ 0x5ba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcb54 <__cxa_atexit@plt+0x7eaba4> │ │ │ │ - ldr r3, [pc, #32] @ 7fcb5c <__cxa_atexit@plt+0x7eabac> │ │ │ │ + bcc 7fcb64 <__cxa_atexit@plt+0x7eabb4> │ │ │ │ + ldr r3, [pc, #32] @ 7fcb6c <__cxa_atexit@plt+0x7eabbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fcb60 <__cxa_atexit@plt+0x7eabb0> │ │ │ │ + ldr r7, [pc, #16] @ 7fcb70 <__cxa_atexit@plt+0x7eabc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #0, 2 │ │ │ │ - cmneq r4, #84, 10 @ 0x15000000 │ │ │ │ - movteq r6, #22944 @ 0x59a0 │ │ │ │ + cmneq r4, #240 @ 0xf0 │ │ │ │ + cmneq r4, #68, 10 @ 0x11000000 │ │ │ │ + movteq r6, #22928 @ 0x5990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcbf0 <__cxa_atexit@plt+0x7eac40> │ │ │ │ + bcc 7fcc00 <__cxa_atexit@plt+0x7eac50> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fcbe8 <__cxa_atexit@plt+0x7eac38> │ │ │ │ - ldr lr, [pc, #100] @ 7fcbf8 <__cxa_atexit@plt+0x7eac48> │ │ │ │ + bhi 7fcbf8 <__cxa_atexit@plt+0x7eac48> │ │ │ │ + ldr lr, [pc, #100] @ 7fcc08 <__cxa_atexit@plt+0x7eac58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7fcbfc <__cxa_atexit@plt+0x7eac4c> │ │ │ │ + ldr r2, [pc, #96] @ 7fcc0c <__cxa_atexit@plt+0x7eac5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7fcc00 <__cxa_atexit@plt+0x7eac50> │ │ │ │ + ldr r3, [pc, #68] @ 7fcc10 <__cxa_atexit@plt+0x7eac60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7fcc04 <__cxa_atexit@plt+0x7eac54> │ │ │ │ + ldr r7, [pc, #32] @ 7fcc14 <__cxa_atexit@plt+0x7eac64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #160 @ 0xa0 │ │ │ │ + cmneq r4, #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r4, #108 @ 0x6c │ │ │ │ - movteq r6, #22780 @ 0x58fc │ │ │ │ + cmneq r4, #92 @ 0x5c │ │ │ │ + movteq r6, #22764 @ 0x58ec │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fccb4 <__cxa_atexit@plt+0x7ead04> │ │ │ │ + bcc 7fccc4 <__cxa_atexit@plt+0x7ead14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fccac <__cxa_atexit@plt+0x7eacfc> │ │ │ │ - ldr r3, [pc, #132] @ 7fccbc <__cxa_atexit@plt+0x7ead0c> │ │ │ │ + bhi 7fccbc <__cxa_atexit@plt+0x7ead0c> │ │ │ │ + ldr r3, [pc, #132] @ 7fcccc <__cxa_atexit@plt+0x7ead1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ ldr r9, [r7, #32] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #84] @ 7fccc0 <__cxa_atexit@plt+0x7ead10> │ │ │ │ + ldr r1, [pc, #84] @ 7fccd0 <__cxa_atexit@plt+0x7ead20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 7fccc4 <__cxa_atexit@plt+0x7ead14> │ │ │ │ + ldr r2, [pc, #80] @ 7fccd4 <__cxa_atexit@plt+0x7ead24> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #60] @ 7fccc8 <__cxa_atexit@plt+0x7ead18> │ │ │ │ + ldr r3, [pc, #60] @ 7fccd8 <__cxa_atexit@plt+0x7ead28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4 │ │ │ │ + cmneq r4, #244, 30 @ 0x3d0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r4, #216, 30 @ 0x360 │ │ │ │ - movteq r5, #22484 @ 0x57d4 │ │ │ │ + cmneq r4, #200, 30 @ 0x320 │ │ │ │ + movteq r5, #22468 @ 0x57c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcd00 <__cxa_atexit@plt+0x7ead50> │ │ │ │ - ldr r3, [pc, #28] @ 7fcd08 <__cxa_atexit@plt+0x7ead58> │ │ │ │ + bcc 7fcd10 <__cxa_atexit@plt+0x7ead60> │ │ │ │ + ldr r3, [pc, #28] @ 7fcd18 <__cxa_atexit@plt+0x7ead68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 7e27a4 <__cxa_atexit@plt+0x7d07f4> │ │ │ │ + b 7e27b4 <__cxa_atexit@plt+0x7d0804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 30 @ 0x140 │ │ │ │ - movteq r6, #23148 @ 0x5a6c │ │ │ │ + cmneq r4, #64, 30 @ 0x100 │ │ │ │ + movteq r6, #23132 @ 0x5a5c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcdc0 <__cxa_atexit@plt+0x7eae10> │ │ │ │ + bcc 7fcdd0 <__cxa_atexit@plt+0x7eae20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fcdb8 <__cxa_atexit@plt+0x7eae08> │ │ │ │ - ldr r3, [pc, #140] @ 7fcdc8 <__cxa_atexit@plt+0x7eae18> │ │ │ │ + bhi 7fcdc8 <__cxa_atexit@plt+0x7eae18> │ │ │ │ + ldr r3, [pc, #140] @ 7fcdd8 <__cxa_atexit@plt+0x7eae28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr sl, [pc, #96] @ 7fcdcc <__cxa_atexit@plt+0x7eae1c> │ │ │ │ + ldr sl, [pc, #96] @ 7fcddc <__cxa_atexit@plt+0x7eae2c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 7fcdd0 <__cxa_atexit@plt+0x7eae20> │ │ │ │ + ldr ip, [pc, #92] @ 7fcde0 <__cxa_atexit@plt+0x7eae30> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r3, [pc, #60] @ 7fcdd4 <__cxa_atexit@plt+0x7eae24> │ │ │ │ + ldr r3, [pc, #60] @ 7fcde4 <__cxa_atexit@plt+0x7eae34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #0, 30 │ │ │ │ + cmneq r4, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r4, #204, 28 @ 0xcc0 │ │ │ │ - movteq r5, #22216 @ 0x56c8 │ │ │ │ + cmneq r4, #188, 28 @ 0xbc0 │ │ │ │ + movteq r5, #22200 @ 0x56b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fce0c <__cxa_atexit@plt+0x7eae5c> │ │ │ │ - ldr r3, [pc, #28] @ 7fce14 <__cxa_atexit@plt+0x7eae64> │ │ │ │ + bcc 7fce1c <__cxa_atexit@plt+0x7eae6c> │ │ │ │ + ldr r3, [pc, #28] @ 7fce24 <__cxa_atexit@plt+0x7eae74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 7e27a4 <__cxa_atexit@plt+0x7d07f4> │ │ │ │ + b 7e27b4 <__cxa_atexit@plt+0x7d0804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #68, 28 @ 0x440 │ │ │ │ - movteq r6, #22880 @ 0x5960 │ │ │ │ + cmneq r4, #52, 28 @ 0x340 │ │ │ │ + movteq r6, #22864 @ 0x5950 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcec4 <__cxa_atexit@plt+0x7eaf14> │ │ │ │ + bcc 7fced4 <__cxa_atexit@plt+0x7eaf24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fcebc <__cxa_atexit@plt+0x7eaf0c> │ │ │ │ - ldr r3, [pc, #132] @ 7fcecc <__cxa_atexit@plt+0x7eaf1c> │ │ │ │ + bhi 7fcecc <__cxa_atexit@plt+0x7eaf1c> │ │ │ │ + ldr r3, [pc, #132] @ 7fcedc <__cxa_atexit@plt+0x7eaf2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ ldr r9, [r7, #32] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr sl, [pc, #92] @ 7fced0 <__cxa_atexit@plt+0x7eaf20> │ │ │ │ + ldr sl, [pc, #92] @ 7fcee0 <__cxa_atexit@plt+0x7eaf30> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 7fced4 <__cxa_atexit@plt+0x7eaf24> │ │ │ │ + ldr ip, [pc, #88] @ 7fcee4 <__cxa_atexit@plt+0x7eaf34> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r3, [pc, #60] @ 7fced8 <__cxa_atexit@plt+0x7eaf28> │ │ │ │ + ldr r3, [pc, #60] @ 7fcee8 <__cxa_atexit@plt+0x7eaf38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r4, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r4, #200, 26 @ 0x3200 │ │ │ │ + cmneq r4, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcf28 <__cxa_atexit@plt+0x7eaf78> │ │ │ │ - ldr r3, [pc, #56] @ 7fcf30 <__cxa_atexit@plt+0x7eaf80> │ │ │ │ + bcc 7fcf38 <__cxa_atexit@plt+0x7eaf88> │ │ │ │ + ldr r3, [pc, #56] @ 7fcf40 <__cxa_atexit@plt+0x7eaf90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7fcf34 <__cxa_atexit@plt+0x7eaf84> │ │ │ │ + ldr r2, [pc, #52] @ 7fcf44 <__cxa_atexit@plt+0x7eaf94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fcf20 <__cxa_atexit@plt+0x7eaf70> │ │ │ │ - b 7fcf40 <__cxa_atexit@plt+0x7eaf90> │ │ │ │ + beq 7fcf30 <__cxa_atexit@plt+0x7eaf80> │ │ │ │ + b 7fcf50 <__cxa_atexit@plt+0x7eafa0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r4, #60, 26 @ 0xf00 │ │ │ │ + cmneq r4, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 7fcf60 <__cxa_atexit@plt+0x7eafb0> │ │ │ │ + ldr r0, [pc, #20] @ 7fcf70 <__cxa_atexit@plt+0x7eafc0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fcf98 <__cxa_atexit@plt+0x7eafe8> │ │ │ │ + bhi 7fcfa8 <__cxa_atexit@plt+0x7eaff8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 7fcfa4 <__cxa_atexit@plt+0x7eaff4> │ │ │ │ + ldr r2, [pc, #28] @ 7fcfb4 <__cxa_atexit@plt+0x7eb004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #168, 18 @ 0x2a0000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fcfd4 <__cxa_atexit@plt+0x7eb024> │ │ │ │ - ldr r3, [pc, #24] @ 7fcfdc <__cxa_atexit@plt+0x7eb02c> │ │ │ │ + bcc 7fcfe4 <__cxa_atexit@plt+0x7eb034> │ │ │ │ + ldr r3, [pc, #24] @ 7fcfec <__cxa_atexit@plt+0x7eb03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #120, 24 @ 0x7800 │ │ │ │ - movteq r4, #22524 @ 0x57fc │ │ │ │ + cmneq r4, #104, 24 @ 0x6800 │ │ │ │ + movteq r4, #22508 @ 0x57ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd064 <__cxa_atexit@plt+0x7eb0b4> │ │ │ │ + bcc 7fd074 <__cxa_atexit@plt+0x7eb0c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd05c <__cxa_atexit@plt+0x7eb0ac> │ │ │ │ - ldr r3, [pc, #92] @ 7fd06c <__cxa_atexit@plt+0x7eb0bc> │ │ │ │ + bhi 7fd06c <__cxa_atexit@plt+0x7eb0bc> │ │ │ │ + ldr r3, [pc, #92] @ 7fd07c <__cxa_atexit@plt+0x7eb0cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 7fd070 <__cxa_atexit@plt+0x7eb0c0> │ │ │ │ + ldr r2, [pc, #88] @ 7fd080 <__cxa_atexit@plt+0x7eb0d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 7fd074 <__cxa_atexit@plt+0x7eb0c4> │ │ │ │ + ldr r0, [pc, #64] @ 7fd084 <__cxa_atexit@plt+0x7eb0d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 7fd078 <__cxa_atexit@plt+0x7eb0c8> │ │ │ │ + ldr r7, [pc, #32] @ 7fd088 <__cxa_atexit@plt+0x7eb0d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #36, 24 @ 0x2400 │ │ │ │ + cmneq r4, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r4, #248, 22 @ 0x3e000 │ │ │ │ - movteq r6, #22328 @ 0x5738 │ │ │ │ + cmneq r4, #232, 22 @ 0x3a000 │ │ │ │ + movteq r6, #22312 @ 0x5728 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd170 <__cxa_atexit@plt+0x7eb1c0> │ │ │ │ + bcc 7fd180 <__cxa_atexit@plt+0x7eb1d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd168 <__cxa_atexit@plt+0x7eb1b8> │ │ │ │ + bhi 7fd178 <__cxa_atexit@plt+0x7eb1c8> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ @@ -2075722,373 +2075726,373 @@ │ │ │ │ add sl, r7, #27 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ add r7, r7, #43 @ 0x2b │ │ │ │ ldm r7, {r3, r4, r7} │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #136] @ 7fd178 <__cxa_atexit@plt+0x7eb1c8> │ │ │ │ + ldr r7, [pc, #136] @ 7fd188 <__cxa_atexit@plt+0x7eb1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-56]! @ 0xffffffc8 │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #100] @ 7fd17c <__cxa_atexit@plt+0x7eb1cc> │ │ │ │ + ldr r7, [pc, #100] @ 7fd18c <__cxa_atexit@plt+0x7eb1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 7fd180 <__cxa_atexit@plt+0x7eb1d0> │ │ │ │ + ldr r2, [pc, #96] @ 7fd190 <__cxa_atexit@plt+0x7eb1e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r3, r4, r9} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r5, #24] │ │ │ │ str fp, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #40] @ 7fd184 <__cxa_atexit@plt+0x7eb1d4> │ │ │ │ + ldr r7, [pc, #40] @ 7fd194 <__cxa_atexit@plt+0x7eb1e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ - cmneq r4, #244, 20 @ 0xf4000 │ │ │ │ - movteq r6, #22048 @ 0x5620 │ │ │ │ + cmneq r4, #228, 20 @ 0xe4000 │ │ │ │ + movteq r6, #22032 @ 0x5610 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd1c0 <__cxa_atexit@plt+0x7eb210> │ │ │ │ + bne 7fd1d0 <__cxa_atexit@plt+0x7eb220> │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #52] @ 7fd1e4 <__cxa_atexit@plt+0x7eb234> │ │ │ │ + ldr r7, [pc, #52] @ 7fd1f4 <__cxa_atexit@plt+0x7eb244> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 7fd1e8 <__cxa_atexit@plt+0x7eb238> │ │ │ │ + ldr r7, [pc, #44] @ 7fd1f8 <__cxa_atexit@plt+0x7eb248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #12] @ 7fd1e0 <__cxa_atexit@plt+0x7eb230> │ │ │ │ + ldr r3, [pc, #12] @ 7fd1f0 <__cxa_atexit@plt+0x7eb240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ - cmneq r4, #84, 10 @ 0x15000000 │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ + cmneq r4, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r4, #244, 30 @ 0x3d0 │ │ │ │ - movteq r6, #21932 @ 0x55ac │ │ │ │ + cmneq r4, #228, 30 @ 0x390 │ │ │ │ + movteq r6, #21916 @ 0x559c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd220 <__cxa_atexit@plt+0x7eb270> │ │ │ │ - ldr r3, [pc, #144] @ 7fd29c <__cxa_atexit@plt+0x7eb2ec> │ │ │ │ + bne 7fd230 <__cxa_atexit@plt+0x7eb280> │ │ │ │ + ldr r3, [pc, #144] @ 7fd2ac <__cxa_atexit@plt+0x7eb2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fd288 <__cxa_atexit@plt+0x7eb2d8> │ │ │ │ - b 7fd2b8 <__cxa_atexit@plt+0x7eb308> │ │ │ │ + beq 7fd298 <__cxa_atexit@plt+0x7eb2e8> │ │ │ │ + b 7fd2c8 <__cxa_atexit@plt+0x7eb318> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd290 <__cxa_atexit@plt+0x7eb2e0> │ │ │ │ + bhi 7fd2a0 <__cxa_atexit@plt+0x7eb2f0> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [pc, #80] @ 7fd2a0 <__cxa_atexit@plt+0x7eb2f0> │ │ │ │ + ldr r9, [pc, #80] @ 7fd2b0 <__cxa_atexit@plt+0x7eb300> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 7fd2a4 <__cxa_atexit@plt+0x7eb2f4> │ │ │ │ + ldr sl, [pc, #76] @ 7fd2b4 <__cxa_atexit@plt+0x7eb304> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #24 │ │ │ │ stm r2, {r0, r1, r7, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r7, [pc, #36] @ 7fd2a8 <__cxa_atexit@plt+0x7eb2f8> │ │ │ │ + ldr r7, [pc, #36] @ 7fd2b8 <__cxa_atexit@plt+0x7eb308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ - cmneq r4, #204, 18 @ 0x330000 │ │ │ │ - movteq r6, #21724 @ 0x54dc │ │ │ │ + cmneq r4, #188, 18 @ 0x2f0000 │ │ │ │ + movteq r6, #21708 @ 0x54cc │ │ │ │ andeq r3, r2, sp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd2e4 <__cxa_atexit@plt+0x7eb334> │ │ │ │ + bne 7fd2f4 <__cxa_atexit@plt+0x7eb344> │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #152] @ 7fd370 <__cxa_atexit@plt+0x7eb3c0> │ │ │ │ + ldr r3, [pc, #152] @ 7fd380 <__cxa_atexit@plt+0x7eb3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd364 <__cxa_atexit@plt+0x7eb3b4> │ │ │ │ + bhi 7fd374 <__cxa_atexit@plt+0x7eb3c4> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr sl, [pc, #100] @ 7fd374 <__cxa_atexit@plt+0x7eb3c4> │ │ │ │ + ldr sl, [pc, #100] @ 7fd384 <__cxa_atexit@plt+0x7eb3d4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 7fd378 <__cxa_atexit@plt+0x7eb3c8> │ │ │ │ + ldr ip, [pc, #96] @ 7fd388 <__cxa_atexit@plt+0x7eb3d8> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r6, {r0, r9} │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r8, r6, #36 @ 0x24 │ │ │ │ stm r8, {r1, r2, r3} │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 7fd37c <__cxa_atexit@plt+0x7eb3cc> │ │ │ │ + ldr r2, [pc, #60] @ 7fd38c <__cxa_atexit@plt+0x7eb3dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #44]! @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-52]! @ 0xffffffcc │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #84, 8 @ 0x54000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - cmneq r4, #36, 18 @ 0x90000 │ │ │ │ - movteq r4, #21552 @ 0x5430 │ │ │ │ + cmneq r4, #20, 18 @ 0x50000 │ │ │ │ + movteq r4, #21536 @ 0x5420 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd3b8 <__cxa_atexit@plt+0x7eb408> │ │ │ │ - ldr r3, [pc, #32] @ 7fd3c0 <__cxa_atexit@plt+0x7eb410> │ │ │ │ + bcc 7fd3c8 <__cxa_atexit@plt+0x7eb418> │ │ │ │ + ldr r3, [pc, #32] @ 7fd3d0 <__cxa_atexit@plt+0x7eb420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fd3c4 <__cxa_atexit@plt+0x7eb414> │ │ │ │ + ldr r7, [pc, #16] @ 7fd3d4 <__cxa_atexit@plt+0x7eb424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq r4, #240, 12 @ 0xf000000 │ │ │ │ - movteq r6, #21408 @ 0x53a0 │ │ │ │ + cmneq r4, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq r4, #224, 12 @ 0xe000000 │ │ │ │ + movteq r6, #21392 @ 0x5390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd430 <__cxa_atexit@plt+0x7eb480> │ │ │ │ + bcc 7fd440 <__cxa_atexit@plt+0x7eb490> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd428 <__cxa_atexit@plt+0x7eb478> │ │ │ │ - ldr r3, [pc, #64] @ 7fd438 <__cxa_atexit@plt+0x7eb488> │ │ │ │ + bhi 7fd438 <__cxa_atexit@plt+0x7eb488> │ │ │ │ + ldr r3, [pc, #64] @ 7fd448 <__cxa_atexit@plt+0x7eb498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7fd43c <__cxa_atexit@plt+0x7eb48c> │ │ │ │ + ldr r3, [pc, #44] @ 7fd44c <__cxa_atexit@plt+0x7eb49c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7fd440 <__cxa_atexit@plt+0x7eb490> │ │ │ │ + ldr r7, [pc, #28] @ 7fd450 <__cxa_atexit@plt+0x7eb4a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #68, 16 @ 0x440000 │ │ │ │ + cmneq r4, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r4, #160, 14 @ 0x2800000 │ │ │ │ - movteq r6, #21148 @ 0x529c │ │ │ │ + cmneq r4, #144, 14 @ 0x2400000 │ │ │ │ + movteq r6, #21132 @ 0x528c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd4b4 <__cxa_atexit@plt+0x7eb504> │ │ │ │ - ldr lr, [pc, #84] @ 7fd4bc <__cxa_atexit@plt+0x7eb50c> │ │ │ │ + bcc 7fd4c4 <__cxa_atexit@plt+0x7eb514> │ │ │ │ + ldr lr, [pc, #84] @ 7fd4cc <__cxa_atexit@plt+0x7eb51c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7fd4a8 <__cxa_atexit@plt+0x7eb4f8> │ │ │ │ + beq 7fd4b8 <__cxa_atexit@plt+0x7eb508> │ │ │ │ mov r7, r8 │ │ │ │ - b 7fd4cc <__cxa_atexit@plt+0x7eb51c> │ │ │ │ + b 7fd4dc <__cxa_atexit@plt+0x7eb52c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movteq r6, #21028 @ 0x5224 │ │ │ │ + movteq r6, #21012 @ 0x5214 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd4f4 <__cxa_atexit@plt+0x7eb544> │ │ │ │ - ldr r3, [pc, #64] @ 7fd520 <__cxa_atexit@plt+0x7eb570> │ │ │ │ + bne 7fd504 <__cxa_atexit@plt+0x7eb554> │ │ │ │ + ldr r3, [pc, #64] @ 7fd530 <__cxa_atexit@plt+0x7eb580> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fd518 <__cxa_atexit@plt+0x7eb568> │ │ │ │ - b 7fd538 <__cxa_atexit@plt+0x7eb588> │ │ │ │ + beq 7fd528 <__cxa_atexit@plt+0x7eb578> │ │ │ │ + b 7fd548 <__cxa_atexit@plt+0x7eb598> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 7fd524 <__cxa_atexit@plt+0x7eb574> │ │ │ │ + ldr r3, [pc, #36] @ 7fd534 <__cxa_atexit@plt+0x7eb584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ - ldr r3, [pc, #28] @ 7fd528 <__cxa_atexit@plt+0x7eb578> │ │ │ │ + ldr r3, [pc, #28] @ 7fd538 <__cxa_atexit@plt+0x7eb588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r4, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r4, #72, 14 @ 0x1200000 │ │ │ │ - movteq r6, #20920 @ 0x51b8 │ │ │ │ + cmneq r4, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r4, #56, 14 @ 0xe00000 │ │ │ │ + movteq r6, #20904 @ 0x51a8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r1, [pc, #28] @ 7fd568 <__cxa_atexit@plt+0x7eb5b8> │ │ │ │ + ldr r1, [pc, #28] @ 7fd578 <__cxa_atexit@plt+0x7eb5c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 7fd56c <__cxa_atexit@plt+0x7eb5bc> │ │ │ │ + ldr r3, [pc, #12] @ 7fd57c <__cxa_atexit@plt+0x7eb5cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 7fc400 <__cxa_atexit@plt+0x7ea450> │ │ │ │ + b 7fc410 <__cxa_atexit@plt+0x7ea460> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r4, #32, 24 @ 0x2000 │ │ │ │ - movteq r5, #22084 @ 0x5644 │ │ │ │ + cmneq r4, #16, 24 @ 0x1000 │ │ │ │ + movteq r5, #22068 @ 0x5634 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd5c0 <__cxa_atexit@plt+0x7eb610> │ │ │ │ + bne 7fd5d0 <__cxa_atexit@plt+0x7eb620> │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ - ldr r0, [pc, #100] @ 7fd604 <__cxa_atexit@plt+0x7eb654> │ │ │ │ + ldr r0, [pc, #100] @ 7fd614 <__cxa_atexit@plt+0x7eb664> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - ldr r0, [pc, #80] @ 7fd608 <__cxa_atexit@plt+0x7eb658> │ │ │ │ + ldr r0, [pc, #80] @ 7fd618 <__cxa_atexit@plt+0x7eb668> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ - b 7fd5e8 <__cxa_atexit@plt+0x7eb638> │ │ │ │ + b 7fd5f8 <__cxa_atexit@plt+0x7eb648> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #44] @ 7fd5f8 <__cxa_atexit@plt+0x7eb648> │ │ │ │ + ldr r3, [pc, #44] @ 7fd608 <__cxa_atexit@plt+0x7eb658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24] │ │ │ │ - ldr r3, [pc, #36] @ 7fd5fc <__cxa_atexit@plt+0x7eb64c> │ │ │ │ + ldr r3, [pc, #36] @ 7fd60c <__cxa_atexit@plt+0x7eb65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ - ldr r0, [pc, #28] @ 7fd600 <__cxa_atexit@plt+0x7eb650> │ │ │ │ + ldr r0, [pc, #28] @ 7fd610 <__cxa_atexit@plt+0x7eb660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #6 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #116, 12 @ 0x7400000 │ │ │ │ - cmneq r4, #124, 12 @ 0x7c00000 │ │ │ │ - cmneq r4, #100, 2 │ │ │ │ - cmneq r4, #172, 12 @ 0xac00000 │ │ │ │ - cmneq r4, #100, 2 │ │ │ │ - movteq r6, #20484 @ 0x5004 │ │ │ │ + cmneq r4, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r4, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq r4, #84, 2 │ │ │ │ + cmneq r4, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r4, #84, 2 │ │ │ │ + movteq r5, #24564 @ 0x5ff4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd648 <__cxa_atexit@plt+0x7eb698> │ │ │ │ - ldr r3, [pc, #36] @ 7fd650 <__cxa_atexit@plt+0x7eb6a0> │ │ │ │ + bcc 7fd658 <__cxa_atexit@plt+0x7eb6a8> │ │ │ │ + ldr r3, [pc, #36] @ 7fd660 <__cxa_atexit@plt+0x7eb6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7fd654 <__cxa_atexit@plt+0x7eb6a4> │ │ │ │ + ldr r7, [pc, #16] @ 7fd664 <__cxa_atexit@plt+0x7eb6b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16, 12 @ 0x1000000 │ │ │ │ - cmneq r4, #220 @ 0xdc │ │ │ │ - movteq r6, #20860 @ 0x517c │ │ │ │ + cmneq r4, #0, 12 │ │ │ │ + cmneq r4, #204 @ 0xcc │ │ │ │ + movteq r6, #20844 @ 0x516c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fd790 <__cxa_atexit@plt+0x7eb7e0> │ │ │ │ + bcc 7fd7a0 <__cxa_atexit@plt+0x7eb7f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd788 <__cxa_atexit@plt+0x7eb7d8> │ │ │ │ + bhi 7fd798 <__cxa_atexit@plt+0x7eb7e8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2076108,15 +2076112,15 @@ │ │ │ │ ldr r2, [r7, #55] @ 0x37 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r7, #59] @ 0x3b │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ ldr r2, [r7, #67] @ 0x43 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ - ldr sl, [pc, #160] @ 7fd798 <__cxa_atexit@plt+0x7eb7e8> │ │ │ │ + ldr sl, [pc, #160] @ 7fd7a8 <__cxa_atexit@plt+0x7eb7f8> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r5, #-80]! @ 0xffffffb0 │ │ │ │ str r8, [r5, #68] @ 0x44 │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r5, #76] @ 0x4c │ │ │ │ add r1, r5, #56 @ 0x38 │ │ │ │ @@ -2076124,15 +2076128,15 @@ │ │ │ │ str lr, [r6] │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ stm r0, {r9, ip, lr} │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #100] @ 7fd79c <__cxa_atexit@plt+0x7eb7ec> │ │ │ │ + ldr r7, [pc, #100] @ 7fd7ac <__cxa_atexit@plt+0x7eb7fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str fp, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ @@ -2076142,140 +2076146,140 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 7fd7a0 <__cxa_atexit@plt+0x7eb7f0> │ │ │ │ + ldr r7, [pc, #32] @ 7fd7b0 <__cxa_atexit@plt+0x7eb800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ - cmneq r4, #212, 14 @ 0x3500000 │ │ │ │ - movteq r6, #20532 @ 0x5034 │ │ │ │ + cmneq r4, #196, 14 @ 0x3100000 │ │ │ │ + movteq r6, #20516 @ 0x5024 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd7dc <__cxa_atexit@plt+0x7eb82c> │ │ │ │ + bne 7fd7ec <__cxa_atexit@plt+0x7eb83c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #96] @ 7fd830 <__cxa_atexit@plt+0x7eb880> │ │ │ │ + ldr r3, [pc, #96] @ 7fd840 <__cxa_atexit@plt+0x7eb890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #76]! @ 0x4c │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd824 <__cxa_atexit@plt+0x7eb874> │ │ │ │ + bhi 7fd834 <__cxa_atexit@plt+0x7eb884> │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #56] @ 7fd834 <__cxa_atexit@plt+0x7eb884> │ │ │ │ + ldr r2, [pc, #56] @ 7fd844 <__cxa_atexit@plt+0x7eb894> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 7fd838 <__cxa_atexit@plt+0x7eb888> │ │ │ │ + ldr r1, [pc, #52] @ 7fd848 <__cxa_atexit@plt+0x7eb898> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 7fd83c <__cxa_atexit@plt+0x7eb88c> │ │ │ │ + ldr r7, [pc, #28] @ 7fd84c <__cxa_atexit@plt+0x7eb89c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #96, 30 @ 0x180 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ - cmneq r4, #52, 14 @ 0xd00000 │ │ │ │ - movteq r5, #24472 @ 0x5f98 │ │ │ │ + cmneq r4, #36, 14 @ 0x900000 │ │ │ │ + movteq r5, #24456 @ 0x5f88 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7fd878 <__cxa_atexit@plt+0x7eb8c8> │ │ │ │ + bne 7fd888 <__cxa_atexit@plt+0x7eb8d8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #92] @ 7fd8c8 <__cxa_atexit@plt+0x7eb918> │ │ │ │ + ldr r3, [pc, #92] @ 7fd8d8 <__cxa_atexit@plt+0x7eb928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #76]! @ 0x4c │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fd8bc <__cxa_atexit@plt+0x7eb90c> │ │ │ │ + bhi 7fd8cc <__cxa_atexit@plt+0x7eb91c> │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #52] @ 7fd8cc <__cxa_atexit@plt+0x7eb91c> │ │ │ │ + ldr r3, [pc, #52] @ 7fd8dc <__cxa_atexit@plt+0x7eb92c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 7fd8d0 <__cxa_atexit@plt+0x7eb920> │ │ │ │ + ldr r2, [pc, #48] @ 7fd8e0 <__cxa_atexit@plt+0x7eb930> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 7fd8d4 <__cxa_atexit@plt+0x7eb924> │ │ │ │ + ldr r7, [pc, #28] @ 7fd8e4 <__cxa_atexit@plt+0x7eb934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #200, 28 @ 0xc80 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ - cmneq r4, #212, 8 @ 0xd4000000 │ │ │ │ - movteq r5, #24320 @ 0x5f00 │ │ │ │ + cmneq r4, #196, 8 @ 0xc4000000 │ │ │ │ + movteq r5, #24304 @ 0x5ef0 │ │ │ │ addseq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7fd964 <__cxa_atexit@plt+0x7eb9b4> │ │ │ │ + bne 7fd974 <__cxa_atexit@plt+0x7eb9c4> │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7fda38 <__cxa_atexit@plt+0x7eba88> │ │ │ │ + bhi 7fda48 <__cxa_atexit@plt+0x7eba98> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - ldr lr, [pc, #312] @ 7fda5c <__cxa_atexit@plt+0x7ebaac> │ │ │ │ + ldr lr, [pc, #312] @ 7fda6c <__cxa_atexit@plt+0x7ebabc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #308] @ 7fda60 <__cxa_atexit@plt+0x7ebab0> │ │ │ │ + ldr r9, [pc, #308] @ 7fda70 <__cxa_atexit@plt+0x7ebac0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r0, r2, r3, r8, sl} │ │ │ │ - ldr r3, [pc, #284] @ 7fda64 <__cxa_atexit@plt+0x7ebab4> │ │ │ │ + ldr r3, [pc, #284] @ 7fda74 <__cxa_atexit@plt+0x7ebac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #68]! @ 0x44 │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7fda44 <__cxa_atexit@plt+0x7eba94> │ │ │ │ + bhi 7fda54 <__cxa_atexit@plt+0x7ebaa4> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [r5, #68] @ 0x44 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ @@ -2076293,136 +2076297,136 @@ │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r7, [pc, #116] @ 7fda50 <__cxa_atexit@plt+0x7ebaa0> │ │ │ │ + ldr r7, [pc, #116] @ 7fda60 <__cxa_atexit@plt+0x7ebab0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #72] @ 7fda54 <__cxa_atexit@plt+0x7ebaa4> │ │ │ │ + ldr r7, [pc, #72] @ 7fda64 <__cxa_atexit@plt+0x7ebab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #68]! @ 0x44 │ │ │ │ sub r7, r6, #67 @ 0x43 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #52] @ 7fda58 <__cxa_atexit@plt+0x7ebaa8> │ │ │ │ + ldr r3, [pc, #52] @ 7fda68 <__cxa_atexit@plt+0x7ebab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ - cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ + cmneq r4, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - cmneq r4, #28, 6 @ 0x70000000 │ │ │ │ - movteq r5, #23780 @ 0x5ce4 │ │ │ │ + cmneq r4, #12, 6 @ 0x30000000 │ │ │ │ + movteq r5, #23764 @ 0x5cd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fdaa4 <__cxa_atexit@plt+0x7ebaf4> │ │ │ │ - ldr r3, [pc, #36] @ 7fdaac <__cxa_atexit@plt+0x7ebafc> │ │ │ │ + bcc 7fdab4 <__cxa_atexit@plt+0x7ebb04> │ │ │ │ + ldr r3, [pc, #36] @ 7fdabc <__cxa_atexit@plt+0x7ebb0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7fdab0 <__cxa_atexit@plt+0x7ebb00> │ │ │ │ + ldr r7, [pc, #16] @ 7fdac0 <__cxa_atexit@plt+0x7ebb10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #180, 2 @ 0x2d │ │ │ │ - cmneq r4, #152, 24 @ 0x9800 │ │ │ │ + cmneq r4, #164, 2 @ 0x29 │ │ │ │ + cmneq r4, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fdae0 <__cxa_atexit@plt+0x7ebb30> │ │ │ │ - ldr r3, [pc, #24] @ 7fdae8 <__cxa_atexit@plt+0x7ebb38> │ │ │ │ + bcc 7fdaf0 <__cxa_atexit@plt+0x7ebb40> │ │ │ │ + ldr r3, [pc, #24] @ 7fdaf8 <__cxa_atexit@plt+0x7ebb48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #108, 2 │ │ │ │ - movteq r5, #23660 @ 0x5c6c │ │ │ │ + cmneq r4, #92, 2 │ │ │ │ + movteq r5, #23644 @ 0x5c5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fdb78 <__cxa_atexit@plt+0x7ebbc8> │ │ │ │ + bcc 7fdb88 <__cxa_atexit@plt+0x7ebbd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fdb70 <__cxa_atexit@plt+0x7ebbc0> │ │ │ │ - ldr lr, [pc, #100] @ 7fdb80 <__cxa_atexit@plt+0x7ebbd0> │ │ │ │ + bhi 7fdb80 <__cxa_atexit@plt+0x7ebbd0> │ │ │ │ + ldr lr, [pc, #100] @ 7fdb90 <__cxa_atexit@plt+0x7ebbe0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 7fdb84 <__cxa_atexit@plt+0x7ebbd4> │ │ │ │ + ldr r2, [pc, #96] @ 7fdb94 <__cxa_atexit@plt+0x7ebbe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 7fdb88 <__cxa_atexit@plt+0x7ebbd8> │ │ │ │ + ldr r3, [pc, #68] @ 7fdb98 <__cxa_atexit@plt+0x7ebbe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 7fdb8c <__cxa_atexit@plt+0x7ebbdc> │ │ │ │ + ldr r7, [pc, #32] @ 7fdb9c <__cxa_atexit@plt+0x7ebbec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #24, 2 │ │ │ │ + cmneq r4, #8, 2 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r4, #228 @ 0xe4 │ │ │ │ - movteq r5, #23644 @ 0x5c5c │ │ │ │ + cmneq r4, #212 @ 0xd4 │ │ │ │ + movteq r5, #23628 @ 0x5c4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ - bcc 7fdcec <__cxa_atexit@plt+0x7ebd3c> │ │ │ │ + bcc 7fdcfc <__cxa_atexit@plt+0x7ebd4c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 7fdce4 <__cxa_atexit@plt+0x7ebd34> │ │ │ │ + bhi 7fdcf4 <__cxa_atexit@plt+0x7ebd44> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -2076444,15 +2076448,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ add r2, r7, #63 @ 0x3f │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r8, [r6, #-4] │ │ │ │ - ldr r4, [pc, #188] @ 7fdcf4 <__cxa_atexit@plt+0x7ebd44> │ │ │ │ + ldr r4, [pc, #188] @ 7fdd04 <__cxa_atexit@plt+0x7ebd54> │ │ │ │ add r4, pc, r4 │ │ │ │ sub r8, r6, #32 │ │ │ │ stm r8, {r0, r1, r2} │ │ │ │ str lr, [r6] │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2076462,15 +2076466,15 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-8] │ │ │ │ - ldr r2, [pc, #120] @ 7fdcf8 <__cxa_atexit@plt+0x7ebd48> │ │ │ │ + ldr r2, [pc, #120] @ 7fdd08 <__cxa_atexit@plt+0x7ebd58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -2076480,113 +2076484,113 @@ │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r8, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r9, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #52] @ 7fdcfc <__cxa_atexit@plt+0x7ebd4c> │ │ │ │ + ldr r3, [pc, #52] @ 7fdd0c <__cxa_atexit@plt+0x7ebd5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #95 @ 0x5f │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq r4, #156, 30 @ 0x270 │ │ │ │ - movteq r3, #24384 @ 0x5f40 │ │ │ │ + cmneq r4, #140, 30 @ 0x230 │ │ │ │ + movteq r3, #24368 @ 0x5f30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fdd38 <__cxa_atexit@plt+0x7ebd88> │ │ │ │ - ldr r3, [pc, #32] @ 7fdd40 <__cxa_atexit@plt+0x7ebd90> │ │ │ │ + bcc 7fdd48 <__cxa_atexit@plt+0x7ebd98> │ │ │ │ + ldr r3, [pc, #32] @ 7fdd50 <__cxa_atexit@plt+0x7ebda0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fdd44 <__cxa_atexit@plt+0x7ebd94> │ │ │ │ + ldr r7, [pc, #16] @ 7fdd54 <__cxa_atexit@plt+0x7ebda4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #28, 30 @ 0x70 │ │ │ │ - cmneq r4, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r4, #12, 30 @ 0x30 │ │ │ │ + cmneq r4, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fdd74 <__cxa_atexit@plt+0x7ebdc4> │ │ │ │ - ldr r3, [pc, #24] @ 7fdd7c <__cxa_atexit@plt+0x7ebdcc> │ │ │ │ + bcc 7fdd84 <__cxa_atexit@plt+0x7ebdd4> │ │ │ │ + ldr r3, [pc, #24] @ 7fdd8c <__cxa_atexit@plt+0x7ebddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #216, 28 @ 0xd80 │ │ │ │ - movteq r3, #24268 @ 0x5ecc │ │ │ │ + cmneq r4, #200, 28 @ 0xc80 │ │ │ │ + movteq r3, #24252 @ 0x5ebc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fddfc <__cxa_atexit@plt+0x7ebe4c> │ │ │ │ + bcc 7fde0c <__cxa_atexit@plt+0x7ebe5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fddf4 <__cxa_atexit@plt+0x7ebe44> │ │ │ │ - ldr r3, [pc, #84] @ 7fde04 <__cxa_atexit@plt+0x7ebe54> │ │ │ │ + bhi 7fde04 <__cxa_atexit@plt+0x7ebe54> │ │ │ │ + ldr r3, [pc, #84] @ 7fde14 <__cxa_atexit@plt+0x7ebe64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7fde08 <__cxa_atexit@plt+0x7ebe58> │ │ │ │ + ldr r2, [pc, #80] @ 7fde18 <__cxa_atexit@plt+0x7ebe68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7fde0c <__cxa_atexit@plt+0x7ebe5c> │ │ │ │ + ldr r1, [pc, #60] @ 7fde1c <__cxa_atexit@plt+0x7ebe6c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fde10 <__cxa_atexit@plt+0x7ebe60> │ │ │ │ + ldr r7, [pc, #32] @ 7fde20 <__cxa_atexit@plt+0x7ebe70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #132, 28 @ 0x840 │ │ │ │ + cmneq r4, #116, 28 @ 0x740 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #96, 28 @ 0x600 │ │ │ │ - movteq r5, #23016 @ 0x59e8 │ │ │ │ + cmneq r4, #80, 28 @ 0x500 │ │ │ │ + movteq r5, #23000 @ 0x59d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov lr, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fdfbc <__cxa_atexit@plt+0x7ec00c> │ │ │ │ + bcc 7fdfcc <__cxa_atexit@plt+0x7ec01c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, lr, #148 @ 0x94 │ │ │ │ cmp lr, r3 │ │ │ │ - bhi 7fdfb4 <__cxa_atexit@plt+0x7ec004> │ │ │ │ - ldr r2, [pc, #380] @ 7fdfcc <__cxa_atexit@plt+0x7ec01c> │ │ │ │ + bhi 7fdfc4 <__cxa_atexit@plt+0x7ec014> │ │ │ │ + ldr r2, [pc, #380] @ 7fdfdc <__cxa_atexit@plt+0x7ec02c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -2076606,28 +2076610,28 @@ │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ str r0, [sp, #4] │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [r7, #55] @ 0x37 │ │ │ │ str r0, [sp] │ │ │ │ str r2, [lr, #-88] @ 0xffffffa8 │ │ │ │ str r1, [lr, #-124] @ 0xffffff84 │ │ │ │ - ldr r1, [pc, #272] @ 7fdfd0 <__cxa_atexit@plt+0x7ec020> │ │ │ │ + ldr r1, [pc, #272] @ 7fdfe0 <__cxa_atexit@plt+0x7ec030> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, lr │ │ │ │ str r1, [r0, #-132]! @ 0xffffff7c │ │ │ │ - ldr r1, [pc, #260] @ 7fdfd4 <__cxa_atexit@plt+0x7ec024> │ │ │ │ + ldr r1, [pc, #260] @ 7fdfe4 <__cxa_atexit@plt+0x7ec034> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, lr │ │ │ │ str r1, [r2, #-144]! @ 0xffffff70 │ │ │ │ - ldr r6, [pc, #248] @ 7fdfd8 <__cxa_atexit@plt+0x7ec028> │ │ │ │ + ldr r6, [pc, #248] @ 7fdfe8 <__cxa_atexit@plt+0x7ec038> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, lr │ │ │ │ str r6, [r1, #-100]! @ 0xffffff9c │ │ │ │ mov r6, lr │ │ │ │ - ldr fp, [pc, #232] @ 7fdfdc <__cxa_atexit@plt+0x7ec02c> │ │ │ │ + ldr fp, [pc, #232] @ 7fdfec <__cxa_atexit@plt+0x7ec03c> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-112]! @ 0xffffff90 │ │ │ │ str r6, [lr, #-76] @ 0xffffffb4 │ │ │ │ str ip, [lr, #-28] @ 0xffffffe4 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [lr, #-24] @ 0xffffffe8 │ │ │ │ ldr r6, [sp] │ │ │ │ @@ -2076635,15 +2076639,15 @@ │ │ │ │ str r0, [lr, #-16] │ │ │ │ str r9, [lr, #-4] │ │ │ │ str sl, [lr, #-68] @ 0xffffffbc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [lr, #-72] @ 0xffffffb8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [lr, #-80] @ 0xffffffb0 │ │ │ │ - ldr r0, [pc, #172] @ 7fdfe0 <__cxa_atexit@plt+0x7ec030> │ │ │ │ + ldr r0, [pc, #172] @ 7fdff0 <__cxa_atexit@plt+0x7ec040> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [lr] │ │ │ │ sub r6, lr, #60 @ 0x3c │ │ │ │ stm r6, {r1, r2, r4} │ │ │ │ str r3, [lr, #-48] @ 0xffffffd0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r1, [lr, #-44] @ 0xffffffd4 │ │ │ │ @@ -2076658,188 +2076662,188 @@ │ │ │ │ str r4, [lr, #-92] @ 0xffffffa4 │ │ │ │ str r3, [lr, #-104] @ 0xffffff98 │ │ │ │ str r4, [lr, #-116] @ 0xffffff8c │ │ │ │ str r3, [lr, #-120] @ 0xffffff88 │ │ │ │ str r8, [lr, #-136] @ 0xffffff78 │ │ │ │ mov r1, lr │ │ │ │ str r0, [r1, #-12]! │ │ │ │ - ldr r0, [pc, #84] @ 7fdfe4 <__cxa_atexit@plt+0x7ec034> │ │ │ │ + ldr r0, [pc, #84] @ 7fdff4 <__cxa_atexit@plt+0x7ec044> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, lr, #87 @ 0x57 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #148 @ 0x94 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xffffe6d8 │ │ │ │ @ instruction: 0xffffe5a0 │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ @ instruction: 0xffffe73c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq r4, #212, 24 @ 0xd400 │ │ │ │ - movteq r3, #22420 @ 0x5794 │ │ │ │ + cmneq r4, #196, 24 @ 0xc400 │ │ │ │ + movteq r3, #22404 @ 0x5784 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe024 <__cxa_atexit@plt+0x7ec074> │ │ │ │ - ldr r3, [pc, #36] @ 7fe02c <__cxa_atexit@plt+0x7ec07c> │ │ │ │ + bcc 7fe034 <__cxa_atexit@plt+0x7ec084> │ │ │ │ + ldr r3, [pc, #36] @ 7fe03c <__cxa_atexit@plt+0x7ec08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 7fe030 <__cxa_atexit@plt+0x7ec080> │ │ │ │ + ldr r7, [pc, #24] @ 7fe040 <__cxa_atexit@plt+0x7ec090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 7fe034 <__cxa_atexit@plt+0x7ec084> │ │ │ │ + ldr r8, [pc, #20] @ 7fe044 <__cxa_atexit@plt+0x7ec094> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #52, 24 @ 0x3400 │ │ │ │ - cmneq r4, #220, 4 @ 0xc000000d │ │ │ │ + cmneq r4, #36, 24 @ 0x2400 │ │ │ │ cmneq r4, #204, 4 @ 0xc000000c │ │ │ │ - movteq r3, #22272 @ 0x5700 │ │ │ │ + cmneq r4, #188, 4 @ 0xc000000b │ │ │ │ + movteq r3, #22256 @ 0x56f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe070 <__cxa_atexit@plt+0x7ec0c0> │ │ │ │ - ldr r3, [pc, #32] @ 7fe078 <__cxa_atexit@plt+0x7ec0c8> │ │ │ │ + bcc 7fe080 <__cxa_atexit@plt+0x7ec0d0> │ │ │ │ + ldr r3, [pc, #32] @ 7fe088 <__cxa_atexit@plt+0x7ec0d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fe07c <__cxa_atexit@plt+0x7ec0cc> │ │ │ │ + ldr r7, [pc, #16] @ 7fe08c <__cxa_atexit@plt+0x7ec0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #228, 22 @ 0x39000 │ │ │ │ - cmneq r4, #56, 22 @ 0xe000 │ │ │ │ + cmneq r4, #212, 22 @ 0x35000 │ │ │ │ + cmneq r4, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r3, #23668 @ 0x5c74 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r3, #23652 @ 0x5c64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe128 <__cxa_atexit@plt+0x7ec178> │ │ │ │ + bcc 7fe138 <__cxa_atexit@plt+0x7ec188> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe120 <__cxa_atexit@plt+0x7ec170> │ │ │ │ - ldr r3, [pc, #104] @ 7fe130 <__cxa_atexit@plt+0x7ec180> │ │ │ │ + bhi 7fe130 <__cxa_atexit@plt+0x7ec180> │ │ │ │ + ldr r3, [pc, #104] @ 7fe140 <__cxa_atexit@plt+0x7ec190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 7fe134 <__cxa_atexit@plt+0x7ec184> │ │ │ │ + ldr r2, [pc, #100] @ 7fe144 <__cxa_atexit@plt+0x7ec194> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 7fe138 <__cxa_atexit@plt+0x7ec188> │ │ │ │ + ldr r1, [pc, #96] @ 7fe148 <__cxa_atexit@plt+0x7ec198> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 7fe13c <__cxa_atexit@plt+0x7ec18c> │ │ │ │ + ldr r0, [pc, #92] @ 7fe14c <__cxa_atexit@plt+0x7ec19c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 7fe140 <__cxa_atexit@plt+0x7ec190> │ │ │ │ + ldr r7, [pc, #44] @ 7fe150 <__cxa_atexit@plt+0x7ec1a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 7fe144 <__cxa_atexit@plt+0x7ec194> │ │ │ │ + ldr r9, [pc, #40] @ 7fe154 <__cxa_atexit@plt+0x7ec1a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r4, #92, 22 @ 0x17000 │ │ │ │ - cmneq r4, #128, 24 @ 0x8000 │ │ │ │ - cmneq r4, #56, 20 @ 0x38000 │ │ │ │ + cmneq r4, #76, 22 @ 0x13000 │ │ │ │ + cmneq r4, #112, 24 @ 0x7000 │ │ │ │ + cmneq r4, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe174 <__cxa_atexit@plt+0x7ec1c4> │ │ │ │ - ldr r3, [pc, #24] @ 7fe17c <__cxa_atexit@plt+0x7ec1cc> │ │ │ │ + bcc 7fe184 <__cxa_atexit@plt+0x7ec1d4> │ │ │ │ + ldr r3, [pc, #24] @ 7fe18c <__cxa_atexit@plt+0x7ec1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #216, 20 @ 0xd8000 │ │ │ │ - movteq r3, #23460 @ 0x5ba4 │ │ │ │ + cmneq r4, #200, 20 @ 0xc8000 │ │ │ │ + movteq r3, #23444 @ 0x5b94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe1fc <__cxa_atexit@plt+0x7ec24c> │ │ │ │ + bcc 7fe20c <__cxa_atexit@plt+0x7ec25c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe1f4 <__cxa_atexit@plt+0x7ec244> │ │ │ │ - ldr r3, [pc, #84] @ 7fe204 <__cxa_atexit@plt+0x7ec254> │ │ │ │ + bhi 7fe204 <__cxa_atexit@plt+0x7ec254> │ │ │ │ + ldr r3, [pc, #84] @ 7fe214 <__cxa_atexit@plt+0x7ec264> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7fe208 <__cxa_atexit@plt+0x7ec258> │ │ │ │ + ldr r2, [pc, #80] @ 7fe218 <__cxa_atexit@plt+0x7ec268> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7fe20c <__cxa_atexit@plt+0x7ec25c> │ │ │ │ + ldr r1, [pc, #60] @ 7fe21c <__cxa_atexit@plt+0x7ec26c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fe210 <__cxa_atexit@plt+0x7ec260> │ │ │ │ + ldr r7, [pc, #32] @ 7fe220 <__cxa_atexit@plt+0x7ec270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #132, 20 @ 0x84000 │ │ │ │ + cmneq r4, #116, 20 @ 0x74000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r4, #96, 20 @ 0x60000 │ │ │ │ - movteq r5, #22008 @ 0x55f8 │ │ │ │ + cmneq r4, #80, 20 @ 0x50000 │ │ │ │ + movteq r5, #21992 @ 0x55e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe308 <__cxa_atexit@plt+0x7ec358> │ │ │ │ + bcc 7fe318 <__cxa_atexit@plt+0x7ec368> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe300 <__cxa_atexit@plt+0x7ec350> │ │ │ │ + bhi 7fe310 <__cxa_atexit@plt+0x7ec360> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -2076855,126 +2076859,126 @@ │ │ │ │ stmda r6, {r8, lr} │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r3, r4, r9} │ │ │ │ - ldr r4, [pc, #108] @ 7fe310 <__cxa_atexit@plt+0x7ec360> │ │ │ │ + ldr r4, [pc, #108] @ 7fe320 <__cxa_atexit@plt+0x7ec370> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #104] @ 7fe314 <__cxa_atexit@plt+0x7ec364> │ │ │ │ + ldr r3, [pc, #104] @ 7fe324 <__cxa_atexit@plt+0x7ec374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r3, sl, fp} │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 7fe318 <__cxa_atexit@plt+0x7ec368> │ │ │ │ + ldr r4, [pc, #52] @ 7fe328 <__cxa_atexit@plt+0x7ec378> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - cmneq r4, #128, 18 @ 0x200000 │ │ │ │ - movteq r3, #21220 @ 0x52e4 │ │ │ │ + cmneq r4, #112, 18 @ 0x1c0000 │ │ │ │ + movteq r3, #21204 @ 0x52d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe354 <__cxa_atexit@plt+0x7ec3a4> │ │ │ │ - ldr r3, [pc, #32] @ 7fe35c <__cxa_atexit@plt+0x7ec3ac> │ │ │ │ + bcc 7fe364 <__cxa_atexit@plt+0x7ec3b4> │ │ │ │ + ldr r3, [pc, #32] @ 7fe36c <__cxa_atexit@plt+0x7ec3bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fe360 <__cxa_atexit@plt+0x7ec3b0> │ │ │ │ + ldr r7, [pc, #16] @ 7fe370 <__cxa_atexit@plt+0x7ec3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #0, 18 │ │ │ │ - cmneq r4, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq r4, #240, 16 @ 0xf00000 │ │ │ │ + cmneq r4, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe390 <__cxa_atexit@plt+0x7ec3e0> │ │ │ │ - ldr r3, [pc, #24] @ 7fe398 <__cxa_atexit@plt+0x7ec3e8> │ │ │ │ + bcc 7fe3a0 <__cxa_atexit@plt+0x7ec3f0> │ │ │ │ + ldr r3, [pc, #24] @ 7fe3a8 <__cxa_atexit@plt+0x7ec3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #188, 16 @ 0xbc0000 │ │ │ │ - movteq r3, #21104 @ 0x5270 │ │ │ │ + cmneq r4, #172, 16 @ 0xac0000 │ │ │ │ + movteq r3, #21088 @ 0x5260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe418 <__cxa_atexit@plt+0x7ec468> │ │ │ │ + bcc 7fe428 <__cxa_atexit@plt+0x7ec478> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe410 <__cxa_atexit@plt+0x7ec460> │ │ │ │ - ldr r3, [pc, #84] @ 7fe420 <__cxa_atexit@plt+0x7ec470> │ │ │ │ + bhi 7fe420 <__cxa_atexit@plt+0x7ec470> │ │ │ │ + ldr r3, [pc, #84] @ 7fe430 <__cxa_atexit@plt+0x7ec480> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7fe424 <__cxa_atexit@plt+0x7ec474> │ │ │ │ + ldr r2, [pc, #80] @ 7fe434 <__cxa_atexit@plt+0x7ec484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7fe428 <__cxa_atexit@plt+0x7ec478> │ │ │ │ + ldr r1, [pc, #60] @ 7fe438 <__cxa_atexit@plt+0x7ec488> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fe42c <__cxa_atexit@plt+0x7ec47c> │ │ │ │ + ldr r7, [pc, #32] @ 7fe43c <__cxa_atexit@plt+0x7ec48c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #104, 16 @ 0x680000 │ │ │ │ + cmneq r4, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #68, 16 @ 0x440000 │ │ │ │ - movteq r5, #21468 @ 0x53dc │ │ │ │ + cmneq r4, #52, 16 @ 0x340000 │ │ │ │ + movteq r5, #21452 @ 0x53cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe540 <__cxa_atexit@plt+0x7ec590> │ │ │ │ + bcc 7fe550 <__cxa_atexit@plt+0x7ec5a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe538 <__cxa_atexit@plt+0x7ec588> │ │ │ │ + bhi 7fe548 <__cxa_atexit@plt+0x7ec598> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ @@ -2076994,130 +2076998,130 @@ │ │ │ │ str r0, [r6] │ │ │ │ sub r1, r6, #48 @ 0x30 │ │ │ │ stm r1, {r0, r8, r9} │ │ │ │ sub r0, r6, #36 @ 0x24 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #120] @ 7fe548 <__cxa_atexit@plt+0x7ec598> │ │ │ │ + ldr r2, [pc, #120] @ 7fe558 <__cxa_atexit@plt+0x7ec5a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #116] @ 7fe54c <__cxa_atexit@plt+0x7ec59c> │ │ │ │ + ldr r3, [pc, #116] @ 7fe55c <__cxa_atexit@plt+0x7ec5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r6, #80 @ 0x50 │ │ │ │ stm lr, {r3, r4, r8} │ │ │ │ - ldr r4, [pc, #104] @ 7fe550 <__cxa_atexit@plt+0x7ec5a0> │ │ │ │ + ldr r4, [pc, #104] @ 7fe560 <__cxa_atexit@plt+0x7ec5b0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ - ldr r2, [pc, #60] @ 7fe554 <__cxa_atexit@plt+0x7ec5a4> │ │ │ │ + ldr r2, [pc, #60] @ 7fe564 <__cxa_atexit@plt+0x7ec5b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffdf24 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmneq r4, #76, 14 @ 0x1300000 │ │ │ │ - movteq r3, #20648 @ 0x50a8 │ │ │ │ + cmneq r4, #60, 14 @ 0xf00000 │ │ │ │ + movteq r3, #20632 @ 0x5098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe590 <__cxa_atexit@plt+0x7ec5e0> │ │ │ │ - ldr r3, [pc, #32] @ 7fe598 <__cxa_atexit@plt+0x7ec5e8> │ │ │ │ + bcc 7fe5a0 <__cxa_atexit@plt+0x7ec5f0> │ │ │ │ + ldr r3, [pc, #32] @ 7fe5a8 <__cxa_atexit@plt+0x7ec5f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7fe59c <__cxa_atexit@plt+0x7ec5ec> │ │ │ │ + ldr r7, [pc, #16] @ 7fe5ac <__cxa_atexit@plt+0x7ec5fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #196, 12 @ 0xc400000 │ │ │ │ - cmneq r4, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r4, #180, 12 @ 0xb400000 │ │ │ │ + cmneq r4, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe5cc <__cxa_atexit@plt+0x7ec61c> │ │ │ │ - ldr r3, [pc, #24] @ 7fe5d4 <__cxa_atexit@plt+0x7ec624> │ │ │ │ + bcc 7fe5dc <__cxa_atexit@plt+0x7ec62c> │ │ │ │ + ldr r3, [pc, #24] @ 7fe5e4 <__cxa_atexit@plt+0x7ec634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #128, 12 @ 0x8000000 │ │ │ │ - movteq r3, #20532 @ 0x5034 │ │ │ │ + cmneq r4, #112, 12 @ 0x7000000 │ │ │ │ + movteq r3, #20516 @ 0x5024 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe654 <__cxa_atexit@plt+0x7ec6a4> │ │ │ │ + bcc 7fe664 <__cxa_atexit@plt+0x7ec6b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe64c <__cxa_atexit@plt+0x7ec69c> │ │ │ │ - ldr r3, [pc, #84] @ 7fe65c <__cxa_atexit@plt+0x7ec6ac> │ │ │ │ + bhi 7fe65c <__cxa_atexit@plt+0x7ec6ac> │ │ │ │ + ldr r3, [pc, #84] @ 7fe66c <__cxa_atexit@plt+0x7ec6bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7fe660 <__cxa_atexit@plt+0x7ec6b0> │ │ │ │ + ldr r2, [pc, #80] @ 7fe670 <__cxa_atexit@plt+0x7ec6c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7fe664 <__cxa_atexit@plt+0x7ec6b4> │ │ │ │ + ldr r1, [pc, #60] @ 7fe674 <__cxa_atexit@plt+0x7ec6c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7fe668 <__cxa_atexit@plt+0x7ec6b8> │ │ │ │ + ldr r7, [pc, #32] @ 7fe678 <__cxa_atexit@plt+0x7ec6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq r4, #28, 12 @ 0x1c00000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #8, 12 @ 0x800000 │ │ │ │ - movteq r5, #20896 @ 0x51a0 │ │ │ │ + cmneq r4, #248, 10 @ 0x3e000000 │ │ │ │ + movteq r5, #20880 @ 0x5190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe75c <__cxa_atexit@plt+0x7ec7ac> │ │ │ │ + bcc 7fe76c <__cxa_atexit@plt+0x7ec7bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe754 <__cxa_atexit@plt+0x7ec7a4> │ │ │ │ + bhi 7fe764 <__cxa_atexit@plt+0x7ec7b4> │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -2077125,2273 +2077129,2273 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r4, [pc, #136] @ 7fe764 <__cxa_atexit@plt+0x7ec7b4> │ │ │ │ + ldr r4, [pc, #136] @ 7fe774 <__cxa_atexit@plt+0x7ec7c4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r2, r8} │ │ │ │ - ldr r0, [pc, #116] @ 7fe768 <__cxa_atexit@plt+0x7ec7b8> │ │ │ │ + ldr r0, [pc, #116] @ 7fe778 <__cxa_atexit@plt+0x7ec7c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #64] @ 7fe76c <__cxa_atexit@plt+0x7ec7bc> │ │ │ │ + ldr r4, [pc, #64] @ 7fe77c <__cxa_atexit@plt+0x7ec7cc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r4, #56, 10 @ 0xe000000 │ │ │ │ - movteq r3, #21016 @ 0x5218 │ │ │ │ + cmneq r4, #40, 10 @ 0xa000000 │ │ │ │ + movteq r3, #21000 @ 0x5208 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe7ac <__cxa_atexit@plt+0x7ec7fc> │ │ │ │ - ldr r3, [pc, #36] @ 7fe7b4 <__cxa_atexit@plt+0x7ec804> │ │ │ │ + bcc 7fe7bc <__cxa_atexit@plt+0x7ec80c> │ │ │ │ + ldr r3, [pc, #36] @ 7fe7c4 <__cxa_atexit@plt+0x7ec814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fe7b8 <__cxa_atexit@plt+0x7ec808> │ │ │ │ + ldr r7, [pc, #16] @ 7fe7c8 <__cxa_atexit@plt+0x7ec818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 8 @ 0xac000000 │ │ │ │ - cmneq r4, #208, 28 @ 0xd00 │ │ │ │ - movteq r5, #20560 @ 0x5050 │ │ │ │ + cmneq r4, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r4, #192, 28 @ 0xc00 │ │ │ │ + movteq r5, #20544 @ 0x5040 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe848 <__cxa_atexit@plt+0x7ec898> │ │ │ │ + bcc 7fe858 <__cxa_atexit@plt+0x7ec8a8> │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r4, r9} │ │ │ │ ldr r1, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r3, ip, lr} │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [pc, #80] @ 7fe850 <__cxa_atexit@plt+0x7ec8a0> │ │ │ │ + ldr r6, [pc, #80] @ 7fe860 <__cxa_atexit@plt+0x7ec8b0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str sl, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r3, r7, ip} │ │ │ │ str r9, [r5, #24] │ │ │ │ str r4, [r5, #28] │ │ │ │ str lr, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7fe838 <__cxa_atexit@plt+0x7ec888> │ │ │ │ + beq 7fe848 <__cxa_atexit@plt+0x7ec898> │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ - b 7fe860 <__cxa_atexit@plt+0x7ec8b0> │ │ │ │ + b 7fe870 <__cxa_atexit@plt+0x7ec8c0> │ │ │ │ ldr r0, [r8] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movteq r4, #24508 @ 0x5fbc │ │ │ │ + movteq r4, #24492 @ 0x5fac │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fe918 <__cxa_atexit@plt+0x7ec968> │ │ │ │ + bhi 7fe928 <__cxa_atexit@plt+0x7ec978> │ │ │ │ ldmib r5, {r7, sl} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r4, [r5, #28] │ │ │ │ ldr ip, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [lr, #35] @ 0x23 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr r9, [pc, #116] @ 7fe928 <__cxa_atexit@plt+0x7ec978> │ │ │ │ + ldr r9, [pc, #116] @ 7fe938 <__cxa_atexit@plt+0x7ec988> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub r7, r6, #52 @ 0x34 │ │ │ │ stm r7, {r2, r4, r8} │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r1, fp, ip} │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r7, [pc, #68] @ 7fe92c <__cxa_atexit@plt+0x7ec97c> │ │ │ │ + ldr r7, [pc, #68] @ 7fe93c <__cxa_atexit@plt+0x7ec98c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub r7, r6, #59 @ 0x3b │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r0, [pc, #48] @ 7fe930 <__cxa_atexit@plt+0x7ec980> │ │ │ │ + ldr r0, [pc, #48] @ 7fe940 <__cxa_atexit@plt+0x7ec990> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmneq r4, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq r4, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - movteq r3, #21736 @ 0x54e8 │ │ │ │ + movteq r3, #21720 @ 0x54d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fe978 <__cxa_atexit@plt+0x7ec9c8> │ │ │ │ - ldr r3, [pc, #44] @ 7fe980 <__cxa_atexit@plt+0x7ec9d0> │ │ │ │ + bcc 7fe988 <__cxa_atexit@plt+0x7ec9d8> │ │ │ │ + ldr r3, [pc, #44] @ 7fe990 <__cxa_atexit@plt+0x7ec9e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7fe984 <__cxa_atexit@plt+0x7ec9d4> │ │ │ │ + ldr r3, [pc, #36] @ 7fe994 <__cxa_atexit@plt+0x7ec9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7fe988 <__cxa_atexit@plt+0x7ec9d8> │ │ │ │ + ldr r3, [pc, #24] @ 7fe998 <__cxa_atexit@plt+0x7ec9e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #232, 4 @ 0x8000000e │ │ │ │ - cmneq r4, #224, 4 │ │ │ │ - cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ - movteq r4, #24192 @ 0x5e80 │ │ │ │ + cmneq r4, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r4, #208, 4 │ │ │ │ + cmneq r4, #72, 4 @ 0x80000004 │ │ │ │ + movteq r4, #24176 @ 0x5e70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fea3c <__cxa_atexit@plt+0x7eca8c> │ │ │ │ + bcc 7fea4c <__cxa_atexit@plt+0x7eca9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fea34 <__cxa_atexit@plt+0x7eca84> │ │ │ │ + bhi 7fea44 <__cxa_atexit@plt+0x7eca94> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ add ip, r7, #5 │ │ │ │ ldm ip, {r1, r3, ip} │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #17] │ │ │ │ ldr r0, [r7, #21] │ │ │ │ ldr lr, [r7, #25] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr lr, [pc, #88] @ 7fea44 <__cxa_atexit@plt+0x7eca94> │ │ │ │ + ldr lr, [pc, #88] @ 7fea54 <__cxa_atexit@plt+0x7ecaa4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 7fea48 <__cxa_atexit@plt+0x7eca98> │ │ │ │ + ldr r0, [pc, #84] @ 7fea58 <__cxa_atexit@plt+0x7ecaa8> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r8, r6, #52 @ 0x34 │ │ │ │ stm r8, {r0, r2, r9} │ │ │ │ sub r0, r6, #40 @ 0x28 │ │ │ │ stm r0, {r1, r3, sl, ip} │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #60] @ 7fea4c <__cxa_atexit@plt+0x7eca9c> │ │ │ │ + ldr r2, [pc, #60] @ 7fea5c <__cxa_atexit@plt+0x7ecaac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmneq r4, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r4, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 7fea98 <__cxa_atexit@plt+0x7ecae8> │ │ │ │ - ldr r7, [pc, #56] @ 7feaa8 <__cxa_atexit@plt+0x7ecaf8> │ │ │ │ + bcc 7feaa8 <__cxa_atexit@plt+0x7ecaf8> │ │ │ │ + ldr r7, [pc, #56] @ 7feab8 <__cxa_atexit@plt+0x7ecb08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #52] @ 7feaac <__cxa_atexit@plt+0x7ecafc> │ │ │ │ + ldr r9, [pc, #52] @ 7feabc <__cxa_atexit@plt+0x7ecb0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r5, #-12]! │ │ │ │ stmib r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #40] @ 7feab0 <__cxa_atexit@plt+0x7ecb00> │ │ │ │ + ldr r7, [pc, #40] @ 7feac0 <__cxa_atexit@plt+0x7ecb10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 7feab4 <__cxa_atexit@plt+0x7ecb04> │ │ │ │ + ldr r8, [pc, #36] @ 7feac4 <__cxa_atexit@plt+0x7ecb14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r8 │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ - ldr r7, [pc, #24] @ 7feab8 <__cxa_atexit@plt+0x7ecb08> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + ldr r7, [pc, #24] @ 7feac8 <__cxa_atexit@plt+0x7ecb18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r4, #176, 30 @ 0x2c0 │ │ │ │ - cmneq r4, #64 @ 0x40 │ │ │ │ - cmneq r4, #96, 30 @ 0x180 │ │ │ │ - movteq r4, #23944 @ 0x5d88 │ │ │ │ - movteq r4, #23892 @ 0x5d54 │ │ │ │ + cmneq r4, #160, 30 @ 0x280 │ │ │ │ + cmneq r4, #48 @ 0x30 │ │ │ │ + cmneq r4, #80, 30 @ 0x140 │ │ │ │ + movteq r4, #23928 @ 0x5d78 │ │ │ │ + movteq r4, #23876 @ 0x5d44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7feb04 <__cxa_atexit@plt+0x7ecb54> │ │ │ │ + bhi 7feb14 <__cxa_atexit@plt+0x7ecb64> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 7feb10 <__cxa_atexit@plt+0x7ecb60> │ │ │ │ + ldr r3, [pc, #44] @ 7feb20 <__cxa_atexit@plt+0x7ecb70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 7feb14 <__cxa_atexit@plt+0x7ecb64> │ │ │ │ + ldr r2, [pc, #40] @ 7feb24 <__cxa_atexit@plt+0x7ecb74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffd61c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq r4, #23800 @ 0x5cf8 │ │ │ │ + movteq r4, #23784 @ 0x5ce8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7feb3c <__cxa_atexit@plt+0x7ecb8c> │ │ │ │ + ldr r3, [pc, #16] @ 7feb4c <__cxa_atexit@plt+0x7ecb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r4, #23760 @ 0x5cd0 │ │ │ │ + movteq r4, #23744 @ 0x5cc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7feb64 <__cxa_atexit@plt+0x7ecbb4> │ │ │ │ + ldr r3, [pc, #16] @ 7feb74 <__cxa_atexit@plt+0x7ecbc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r4, #23720 @ 0x5ca8 │ │ │ │ + movteq r4, #23704 @ 0x5c98 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7feb8c <__cxa_atexit@plt+0x7ecbdc> │ │ │ │ + ldr r3, [pc, #16] @ 7feb9c <__cxa_atexit@plt+0x7ecbec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r4, #23680 @ 0x5c80 │ │ │ │ + movteq r4, #23664 @ 0x5c70 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7febf4 <__cxa_atexit@plt+0x7ecc44> │ │ │ │ + bhi 7fec04 <__cxa_atexit@plt+0x7ecc54> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r8, r5, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ - ldr r9, [pc, #56] @ 7fec00 <__cxa_atexit@plt+0x7ecc50> │ │ │ │ + ldr r9, [pc, #56] @ 7fec10 <__cxa_atexit@plt+0x7ecc60> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r7, r6, #25 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - movteq r4, #23576 @ 0x5c18 │ │ │ │ + movteq r4, #23560 @ 0x5c08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fec40 <__cxa_atexit@plt+0x7ecc90> │ │ │ │ - ldr r3, [pc, #40] @ 7fec50 <__cxa_atexit@plt+0x7ecca0> │ │ │ │ + bcc 7fec50 <__cxa_atexit@plt+0x7ecca0> │ │ │ │ + ldr r3, [pc, #40] @ 7fec60 <__cxa_atexit@plt+0x7eccb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ 7fec54 <__cxa_atexit@plt+0x7ecca4> │ │ │ │ + ldr r3, [pc, #32] @ 7fec64 <__cxa_atexit@plt+0x7eccb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 7fea5c <__cxa_atexit@plt+0x7ecaac> │ │ │ │ - ldr r7, [pc, #16] @ 7fec58 <__cxa_atexit@plt+0x7ecca8> │ │ │ │ + b 7fea6c <__cxa_atexit@plt+0x7ecabc> │ │ │ │ + ldr r7, [pc, #16] @ 7fec68 <__cxa_atexit@plt+0x7eccb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24 │ │ │ │ - cmneq r4, #12, 2 │ │ │ │ - movteq r4, #23544 @ 0x5bf8 │ │ │ │ + cmneq r4, #8 │ │ │ │ + cmneq r4, #252 @ 0xfc │ │ │ │ + movteq r4, #23528 @ 0x5be8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fec88 <__cxa_atexit@plt+0x7eccd8> │ │ │ │ - ldr r3, [pc, #24] @ 7fec90 <__cxa_atexit@plt+0x7ecce0> │ │ │ │ + bcc 7fec98 <__cxa_atexit@plt+0x7ecce8> │ │ │ │ + ldr r3, [pc, #24] @ 7feca0 <__cxa_atexit@plt+0x7eccf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 5370bc <__cxa_atexit@plt+0x52510c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #196, 30 @ 0x310 │ │ │ │ - movteq r2, #23260 @ 0x5adc │ │ │ │ + cmneq r4, #180, 30 @ 0x2d0 │ │ │ │ + movteq r2, #23244 @ 0x5acc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fecc4 <__cxa_atexit@plt+0x7ecd14> │ │ │ │ + bcc 7fecd4 <__cxa_atexit@plt+0x7ecd24> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fed10 <__cxa_atexit@plt+0x7ecd60> │ │ │ │ - ldr r3, [pc, #48] @ 7fed18 <__cxa_atexit@plt+0x7ecd68> │ │ │ │ + bcc 7fed20 <__cxa_atexit@plt+0x7ecd70> │ │ │ │ + ldr r3, [pc, #48] @ 7fed28 <__cxa_atexit@plt+0x7ecd78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 7fed1c <__cxa_atexit@plt+0x7ecd6c> │ │ │ │ + ldr r3, [pc, #40] @ 7fed2c <__cxa_atexit@plt+0x7ecd7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 7fed20 <__cxa_atexit@plt+0x7ecd70> │ │ │ │ + ldr r3, [pc, #28] @ 7fed30 <__cxa_atexit@plt+0x7ecd80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #84, 30 @ 0x150 │ │ │ │ - cmneq r4, #76, 30 @ 0x130 │ │ │ │ - cmneq r4, #80, 30 @ 0x140 │ │ │ │ - movteq r3, #20520 @ 0x5028 │ │ │ │ + cmneq r4, #68, 30 @ 0x110 │ │ │ │ + cmneq r4, #60, 30 @ 0xf0 │ │ │ │ + cmneq r4, #64, 30 @ 0x100 │ │ │ │ + movteq r3, #20504 @ 0x5018 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7feda4 <__cxa_atexit@plt+0x7ecdf4> │ │ │ │ - ldr lr, [pc, #104] @ 7fedb8 <__cxa_atexit@plt+0x7ece08> │ │ │ │ + bhi 7fedb4 <__cxa_atexit@plt+0x7ece04> │ │ │ │ + ldr lr, [pc, #104] @ 7fedc8 <__cxa_atexit@plt+0x7ece18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #100] @ 7fedbc <__cxa_atexit@plt+0x7ece0c> │ │ │ │ + ldr r8, [pc, #100] @ 7fedcc <__cxa_atexit@plt+0x7ece1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr r9, [pc, #84] @ 7fedc0 <__cxa_atexit@plt+0x7ece10> │ │ │ │ + ldr r9, [pc, #84] @ 7fedd0 <__cxa_atexit@plt+0x7ece20> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #36] @ 7fedc4 <__cxa_atexit@plt+0x7ece14> │ │ │ │ + ldr r7, [pc, #36] @ 7fedd4 <__cxa_atexit@plt+0x7ece24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r4, #24, 4 @ 0x80000001 │ │ │ │ - movteq r4, #21784 @ 0x5518 │ │ │ │ + cmneq r4, #8, 4 @ 0x80000000 │ │ │ │ + movteq r4, #21768 @ 0x5508 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fee04 <__cxa_atexit@plt+0x7ece54> │ │ │ │ - ldr r3, [pc, #36] @ 7fee0c <__cxa_atexit@plt+0x7ece5c> │ │ │ │ + bcc 7fee14 <__cxa_atexit@plt+0x7ece64> │ │ │ │ + ldr r3, [pc, #36] @ 7fee1c <__cxa_atexit@plt+0x7ece6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 7fee10 <__cxa_atexit@plt+0x7ece60> │ │ │ │ + ldr r7, [pc, #16] @ 7fee20 <__cxa_atexit@plt+0x7ece70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #84, 28 @ 0x540 │ │ │ │ - cmneq r4, #168, 26 @ 0x2a00 │ │ │ │ - movteq r4, #23084 @ 0x5a2c │ │ │ │ + cmneq r4, #68, 28 @ 0x440 │ │ │ │ + cmneq r4, #152, 26 @ 0x2600 │ │ │ │ + movteq r4, #23068 @ 0x5a1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fee8c <__cxa_atexit@plt+0x7ecedc> │ │ │ │ + bcc 7fee9c <__cxa_atexit@plt+0x7eceec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fee84 <__cxa_atexit@plt+0x7eced4> │ │ │ │ - ldr r3, [pc, #80] @ 7fee94 <__cxa_atexit@plt+0x7ecee4> │ │ │ │ + bhi 7fee94 <__cxa_atexit@plt+0x7ecee4> │ │ │ │ + ldr r3, [pc, #80] @ 7feea4 <__cxa_atexit@plt+0x7ecef4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7fee98 <__cxa_atexit@plt+0x7ecee8> │ │ │ │ + ldr r2, [pc, #76] @ 7feea8 <__cxa_atexit@plt+0x7ecef8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #56] @ 7fee9c <__cxa_atexit@plt+0x7eceec> │ │ │ │ + ldr r7, [pc, #56] @ 7feeac <__cxa_atexit@plt+0x7ecefc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 7feea0 <__cxa_atexit@plt+0x7ecef0> │ │ │ │ + ldr r7, [pc, #32] @ 7feeb0 <__cxa_atexit@plt+0x7ecf00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r4, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r4, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r4, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r4, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #2 │ │ │ │ - ldr r2, [pc, #32] @ 7feedc <__cxa_atexit@plt+0x7ecf2c> │ │ │ │ + ldr r2, [pc, #32] @ 7feeec <__cxa_atexit@plt+0x7ecf3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ 7feee0 <__cxa_atexit@plt+0x7ecf30> │ │ │ │ + ldr r1, [pc, #28] @ 7feef0 <__cxa_atexit@plt+0x7ecf40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r7, #2 │ │ │ │ moveq r1, r2 │ │ │ │ moveq r3, #3 │ │ │ │ add r7, r1, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #64, 16 @ 0x400000 │ │ │ │ - cmneq r4, #4, 20 @ 0x4000 │ │ │ │ - movteq r4, #22892 @ 0x596c │ │ │ │ + cmneq r4, #48, 16 @ 0x300000 │ │ │ │ + cmneq r4, #244, 18 @ 0x3d0000 │ │ │ │ + movteq r4, #22876 @ 0x595c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fef88 <__cxa_atexit@plt+0x7ecfd8> │ │ │ │ + bcc 7fef98 <__cxa_atexit@plt+0x7ecfe8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fef80 <__cxa_atexit@plt+0x7ecfd0> │ │ │ │ - ldr r3, [pc, #124] @ 7fef90 <__cxa_atexit@plt+0x7ecfe0> │ │ │ │ + bhi 7fef90 <__cxa_atexit@plt+0x7ecfe0> │ │ │ │ + ldr r3, [pc, #124] @ 7fefa0 <__cxa_atexit@plt+0x7ecff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ - ldr lr, [pc, #96] @ 7fef94 <__cxa_atexit@plt+0x7ecfe4> │ │ │ │ + ldr lr, [pc, #96] @ 7fefa4 <__cxa_atexit@plt+0x7ecff4> │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r6, {r1, r2} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #84] @ 7fef98 <__cxa_atexit@plt+0x7ecfe8> │ │ │ │ + ldr r0, [pc, #84] @ 7fefa8 <__cxa_atexit@plt+0x7ecff8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ - ldr r0, [pc, #68] @ 7fef9c <__cxa_atexit@plt+0x7ecfec> │ │ │ │ + ldr r0, [pc, #68] @ 7fefac <__cxa_atexit@plt+0x7ecffc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #2 │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-16]! │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #44] @ 7fefa0 <__cxa_atexit@plt+0x7ecff0> │ │ │ │ + ldr r3, [pc, #44] @ 7fefb0 <__cxa_atexit@plt+0x7ed000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 7f8544 <__cxa_atexit@plt+0x7e6594> │ │ │ │ + b 7f8554 <__cxa_atexit@plt+0x7e65a4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40, 26 @ 0xa00 │ │ │ │ + cmneq r4, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r4, #8, 26 @ 0x200 │ │ │ │ - cmneq r4, #232, 26 @ 0x3a00 │ │ │ │ - cmneq r4, #200, 26 @ 0x3200 │ │ │ │ - movteq r4, #22712 @ 0x58b8 │ │ │ │ + cmneq r4, #248, 24 @ 0xf800 │ │ │ │ + cmneq r4, #216, 26 @ 0x3600 │ │ │ │ + cmneq r4, #184, 26 @ 0x2e00 │ │ │ │ + movteq r4, #22696 @ 0x58a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff044 <__cxa_atexit@plt+0x7ed094> │ │ │ │ + bcc 7ff054 <__cxa_atexit@plt+0x7ed0a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff03c <__cxa_atexit@plt+0x7ed08c> │ │ │ │ + bhi 7ff04c <__cxa_atexit@plt+0x7ed09c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r0, r3, lr} │ │ │ │ - ldr r9, [pc, #100] @ 7ff04c <__cxa_atexit@plt+0x7ed09c> │ │ │ │ + ldr r9, [pc, #100] @ 7ff05c <__cxa_atexit@plt+0x7ed0ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #96] @ 7ff050 <__cxa_atexit@plt+0x7ed0a0> │ │ │ │ + ldr sl, [pc, #96] @ 7ff060 <__cxa_atexit@plt+0x7ed0b0> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r3, [r6] │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #56] @ 7ff054 <__cxa_atexit@plt+0x7ed0a4> │ │ │ │ + ldr r0, [pc, #56] @ 7ff064 <__cxa_atexit@plt+0x7ed0b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #43 @ 0x2b │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r4, #72, 24 @ 0x4800 │ │ │ │ - movteq r2, #22360 @ 0x5758 │ │ │ │ + cmneq r4, #56, 24 @ 0x3800 │ │ │ │ + movteq r2, #22344 @ 0x5748 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff090 <__cxa_atexit@plt+0x7ed0e0> │ │ │ │ - ldr r3, [pc, #32] @ 7ff098 <__cxa_atexit@plt+0x7ed0e8> │ │ │ │ + bcc 7ff0a0 <__cxa_atexit@plt+0x7ed0f0> │ │ │ │ + ldr r3, [pc, #32] @ 7ff0a8 <__cxa_atexit@plt+0x7ed0f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ff09c <__cxa_atexit@plt+0x7ed0ec> │ │ │ │ + ldr r7, [pc, #16] @ 7ff0ac <__cxa_atexit@plt+0x7ed0fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #196, 22 @ 0x31000 │ │ │ │ - cmneq r4, #24, 20 @ 0x18000 │ │ │ │ - movteq r3, #21012 @ 0x5214 │ │ │ │ + cmneq r4, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r4, #8, 20 @ 0x8000 │ │ │ │ + movteq r3, #20996 @ 0x5204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff0d8 <__cxa_atexit@plt+0x7ed128> │ │ │ │ - ldr r3, [pc, #32] @ 7ff0e0 <__cxa_atexit@plt+0x7ed130> │ │ │ │ + bcc 7ff0e8 <__cxa_atexit@plt+0x7ed138> │ │ │ │ + ldr r3, [pc, #32] @ 7ff0f0 <__cxa_atexit@plt+0x7ed140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ff0e4 <__cxa_atexit@plt+0x7ed134> │ │ │ │ + ldr r7, [pc, #16] @ 7ff0f4 <__cxa_atexit@plt+0x7ed144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r4, #240, 20 @ 0xf0000 │ │ │ │ - movteq r3, #20952 @ 0x51d8 │ │ │ │ + cmneq r4, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r4, #224, 20 @ 0xe0000 │ │ │ │ + movteq r3, #20936 @ 0x51c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff164 <__cxa_atexit@plt+0x7ed1b4> │ │ │ │ + bcc 7ff174 <__cxa_atexit@plt+0x7ed1c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff15c <__cxa_atexit@plt+0x7ed1ac> │ │ │ │ - ldr r3, [pc, #84] @ 7ff16c <__cxa_atexit@plt+0x7ed1bc> │ │ │ │ + bhi 7ff16c <__cxa_atexit@plt+0x7ed1bc> │ │ │ │ + ldr r3, [pc, #84] @ 7ff17c <__cxa_atexit@plt+0x7ed1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7ff170 <__cxa_atexit@plt+0x7ed1c0> │ │ │ │ + ldr r2, [pc, #80] @ 7ff180 <__cxa_atexit@plt+0x7ed1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7ff174 <__cxa_atexit@plt+0x7ed1c4> │ │ │ │ + ldr r1, [pc, #60] @ 7ff184 <__cxa_atexit@plt+0x7ed1d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7ff178 <__cxa_atexit@plt+0x7ed1c8> │ │ │ │ + ldr r7, [pc, #32] @ 7ff188 <__cxa_atexit@plt+0x7ed1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r4, #28, 22 @ 0x7000 │ │ │ │ + cmneq r4, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r4, #248, 20 @ 0xf8000 │ │ │ │ - movteq r4, #22256 @ 0x56f0 │ │ │ │ + cmneq r4, #232, 20 @ 0xe8000 │ │ │ │ + movteq r4, #22240 @ 0x56e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff214 <__cxa_atexit@plt+0x7ed264> │ │ │ │ + bcc 7ff224 <__cxa_atexit@plt+0x7ed274> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff20c <__cxa_atexit@plt+0x7ed25c> │ │ │ │ + bhi 7ff21c <__cxa_atexit@plt+0x7ed26c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #88] @ 7ff21c <__cxa_atexit@plt+0x7ed26c> │ │ │ │ + ldr sl, [pc, #88] @ 7ff22c <__cxa_atexit@plt+0x7ed27c> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r8} │ │ │ │ - ldr r0, [pc, #80] @ 7ff220 <__cxa_atexit@plt+0x7ed270> │ │ │ │ + ldr r0, [pc, #80] @ 7ff230 <__cxa_atexit@plt+0x7ed280> │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 7ff224 <__cxa_atexit@plt+0x7ed274> │ │ │ │ + ldr r2, [pc, #56] @ 7ff234 <__cxa_atexit@plt+0x7ed284> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r4, #120, 20 @ 0x78000 │ │ │ │ - movteq r2, #21464 @ 0x53d8 │ │ │ │ + cmneq r4, #104, 20 @ 0x68000 │ │ │ │ + movteq r2, #21448 @ 0x53c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff260 <__cxa_atexit@plt+0x7ed2b0> │ │ │ │ - ldr r3, [pc, #32] @ 7ff268 <__cxa_atexit@plt+0x7ed2b8> │ │ │ │ + bcc 7ff270 <__cxa_atexit@plt+0x7ed2c0> │ │ │ │ + ldr r3, [pc, #32] @ 7ff278 <__cxa_atexit@plt+0x7ed2c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ff26c <__cxa_atexit@plt+0x7ed2bc> │ │ │ │ + ldr r7, [pc, #16] @ 7ff27c <__cxa_atexit@plt+0x7ed2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq r4, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r4, #228, 18 @ 0x390000 │ │ │ │ + cmneq r4, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff29c <__cxa_atexit@plt+0x7ed2ec> │ │ │ │ - ldr r3, [pc, #24] @ 7ff2a4 <__cxa_atexit@plt+0x7ed2f4> │ │ │ │ + bcc 7ff2ac <__cxa_atexit@plt+0x7ed2fc> │ │ │ │ + ldr r3, [pc, #24] @ 7ff2b4 <__cxa_atexit@plt+0x7ed304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #176, 18 @ 0x2c0000 │ │ │ │ - movteq r2, #21348 @ 0x5364 │ │ │ │ + cmneq r4, #160, 18 @ 0x280000 │ │ │ │ + movteq r2, #21332 @ 0x5354 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff324 <__cxa_atexit@plt+0x7ed374> │ │ │ │ + bcc 7ff334 <__cxa_atexit@plt+0x7ed384> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff31c <__cxa_atexit@plt+0x7ed36c> │ │ │ │ - ldr r3, [pc, #84] @ 7ff32c <__cxa_atexit@plt+0x7ed37c> │ │ │ │ + bhi 7ff32c <__cxa_atexit@plt+0x7ed37c> │ │ │ │ + ldr r3, [pc, #84] @ 7ff33c <__cxa_atexit@plt+0x7ed38c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7ff330 <__cxa_atexit@plt+0x7ed380> │ │ │ │ + ldr r2, [pc, #80] @ 7ff340 <__cxa_atexit@plt+0x7ed390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7ff334 <__cxa_atexit@plt+0x7ed384> │ │ │ │ + ldr r1, [pc, #60] @ 7ff344 <__cxa_atexit@plt+0x7ed394> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7ff338 <__cxa_atexit@plt+0x7ed388> │ │ │ │ + ldr r7, [pc, #32] @ 7ff348 <__cxa_atexit@plt+0x7ed398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #92, 18 @ 0x170000 │ │ │ │ + cmneq r4, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #56, 18 @ 0xe0000 │ │ │ │ - movteq r4, #21808 @ 0x5530 │ │ │ │ + cmneq r4, #40, 18 @ 0xa0000 │ │ │ │ + movteq r4, #21792 @ 0x5520 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff3a4 <__cxa_atexit@plt+0x7ed3f4> │ │ │ │ - ldr lr, [pc, #76] @ 7ff3ac <__cxa_atexit@plt+0x7ed3fc> │ │ │ │ + bcc 7ff3b4 <__cxa_atexit@plt+0x7ed404> │ │ │ │ + ldr lr, [pc, #76] @ 7ff3bc <__cxa_atexit@plt+0x7ed40c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ff398 <__cxa_atexit@plt+0x7ed3e8> │ │ │ │ + beq 7ff3a8 <__cxa_atexit@plt+0x7ed3f8> │ │ │ │ mov r7, r8 │ │ │ │ - b 7ff3bc <__cxa_atexit@plt+0x7ed40c> │ │ │ │ + b 7ff3cc <__cxa_atexit@plt+0x7ed41c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq r4, #21696 @ 0x54c0 │ │ │ │ + movteq r4, #21680 @ 0x54b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff438 <__cxa_atexit@plt+0x7ed488> │ │ │ │ + bhi 7ff448 <__cxa_atexit@plt+0x7ed498> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr lr, [pc, #92] @ 7ff444 <__cxa_atexit@plt+0x7ed494> │ │ │ │ + ldr lr, [pc, #92] @ 7ff454 <__cxa_atexit@plt+0x7ed4a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 7ff448 <__cxa_atexit@plt+0x7ed498> │ │ │ │ + ldr r9, [pc, #88] @ 7ff458 <__cxa_atexit@plt+0x7ed4a8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 7ff44c <__cxa_atexit@plt+0x7ed49c> │ │ │ │ + ldr r3, [pc, #48] @ 7ff45c <__cxa_atexit@plt+0x7ed4ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r4, #72, 16 @ 0x480000 │ │ │ │ - movteq r2, #22988 @ 0x59cc │ │ │ │ + cmneq r4, #56, 16 @ 0x380000 │ │ │ │ + movteq r2, #22972 @ 0x59bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff494 <__cxa_atexit@plt+0x7ed4e4> │ │ │ │ - ldr r3, [pc, #44] @ 7ff49c <__cxa_atexit@plt+0x7ed4ec> │ │ │ │ + bcc 7ff4a4 <__cxa_atexit@plt+0x7ed4f4> │ │ │ │ + ldr r3, [pc, #44] @ 7ff4ac <__cxa_atexit@plt+0x7ed4fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 7ff4a0 <__cxa_atexit@plt+0x7ed4f0> │ │ │ │ + ldr r3, [pc, #36] @ 7ff4b0 <__cxa_atexit@plt+0x7ed500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 7ff4a4 <__cxa_atexit@plt+0x7ed4f4> │ │ │ │ + ldr r3, [pc, #24] @ 7ff4b4 <__cxa_atexit@plt+0x7ed504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #204, 14 @ 0x3300000 │ │ │ │ - cmneq r4, #196, 14 @ 0x3100000 │ │ │ │ - cmneq r4, #60, 14 @ 0xf00000 │ │ │ │ - movteq r4, #21444 @ 0x53c4 │ │ │ │ + cmneq r4, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq r4, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r4, #44, 14 @ 0xb00000 │ │ │ │ + movteq r4, #21428 @ 0x53b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff4d8 <__cxa_atexit@plt+0x7ed528> │ │ │ │ - ldr r3, [pc, #28] @ 7ff4e8 <__cxa_atexit@plt+0x7ed538> │ │ │ │ + bcc 7ff4e8 <__cxa_atexit@plt+0x7ed538> │ │ │ │ + ldr r3, [pc, #28] @ 7ff4f8 <__cxa_atexit@plt+0x7ed548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 7ff4ec <__cxa_atexit@plt+0x7ed53c> │ │ │ │ + ldr r7, [pc, #12] @ 7ff4fc <__cxa_atexit@plt+0x7ed54c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r4, #21416 @ 0x53a8 │ │ │ │ - movteq r4, #21376 @ 0x5380 │ │ │ │ + movteq r4, #21400 @ 0x5398 │ │ │ │ + movteq r4, #21360 @ 0x5370 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7ff510 <__cxa_atexit@plt+0x7ed560> │ │ │ │ + ldr r3, [pc, #12] @ 7ff520 <__cxa_atexit@plt+0x7ed570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r4, #21340 @ 0x535c │ │ │ │ + movteq r4, #21324 @ 0x534c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ff538 <__cxa_atexit@plt+0x7ed588> │ │ │ │ + ldr r3, [pc, #16] @ 7ff548 <__cxa_atexit@plt+0x7ed598> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r4, #21300 @ 0x5334 │ │ │ │ + movteq r4, #21284 @ 0x5324 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff5bc <__cxa_atexit@plt+0x7ed60c> │ │ │ │ + bhi 7ff5cc <__cxa_atexit@plt+0x7ed61c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 7ff5c8 <__cxa_atexit@plt+0x7ed618> │ │ │ │ + ldr lr, [pc, #88] @ 7ff5d8 <__cxa_atexit@plt+0x7ed628> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 7ff5cc <__cxa_atexit@plt+0x7ed61c> │ │ │ │ + ldr r8, [pc, #84] @ 7ff5dc <__cxa_atexit@plt+0x7ed62c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #52] @ 7ff5d0 <__cxa_atexit@plt+0x7ed620> │ │ │ │ + ldr r3, [pc, #52] @ 7ff5e0 <__cxa_atexit@plt+0x7ed630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r4, #200, 12 @ 0xc800000 │ │ │ │ - movteq r2, #21440 @ 0x53c0 │ │ │ │ + cmneq r4, #184, 12 @ 0xb800000 │ │ │ │ + movteq r2, #21424 @ 0x53b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff618 <__cxa_atexit@plt+0x7ed668> │ │ │ │ - ldr r3, [pc, #44] @ 7ff620 <__cxa_atexit@plt+0x7ed670> │ │ │ │ + bcc 7ff628 <__cxa_atexit@plt+0x7ed678> │ │ │ │ + ldr r3, [pc, #44] @ 7ff630 <__cxa_atexit@plt+0x7ed680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ff624 <__cxa_atexit@plt+0x7ed674> │ │ │ │ + ldr r3, [pc, #32] @ 7ff634 <__cxa_atexit@plt+0x7ed684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7ff628 <__cxa_atexit@plt+0x7ed678> │ │ │ │ + ldr r7, [pc, #20] @ 7ff638 <__cxa_atexit@plt+0x7ed688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r4, #108, 22 @ 0x1b000 │ │ │ │ - cmneq r4, #4, 22 @ 0x1000 │ │ │ │ - movteq r2, #21352 @ 0x5368 │ │ │ │ + cmneq r4, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r4, #92, 22 @ 0x17000 │ │ │ │ + cmneq r4, #244, 20 @ 0xf4000 │ │ │ │ + movteq r2, #21336 @ 0x5358 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff670 <__cxa_atexit@plt+0x7ed6c0> │ │ │ │ - ldr r3, [pc, #44] @ 7ff678 <__cxa_atexit@plt+0x7ed6c8> │ │ │ │ + bcc 7ff680 <__cxa_atexit@plt+0x7ed6d0> │ │ │ │ + ldr r3, [pc, #44] @ 7ff688 <__cxa_atexit@plt+0x7ed6d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ff67c <__cxa_atexit@plt+0x7ed6cc> │ │ │ │ + ldr r3, [pc, #32] @ 7ff68c <__cxa_atexit@plt+0x7ed6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7ff680 <__cxa_atexit@plt+0x7ed6d0> │ │ │ │ + ldr r7, [pc, #20] @ 7ff690 <__cxa_atexit@plt+0x7ed6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq r4, #36, 22 @ 0x9000 │ │ │ │ - cmneq r4, #172, 20 @ 0xac000 │ │ │ │ - movteq r2, #21276 @ 0x531c │ │ │ │ + cmneq r4, #224, 10 @ 0x38000000 │ │ │ │ + cmneq r4, #20, 22 @ 0x5000 │ │ │ │ + cmneq r4, #156, 20 @ 0x9c000 │ │ │ │ + movteq r2, #21260 @ 0x530c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff704 <__cxa_atexit@plt+0x7ed754> │ │ │ │ + bcc 7ff714 <__cxa_atexit@plt+0x7ed764> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff6fc <__cxa_atexit@plt+0x7ed74c> │ │ │ │ - ldr r3, [pc, #88] @ 7ff70c <__cxa_atexit@plt+0x7ed75c> │ │ │ │ + bhi 7ff70c <__cxa_atexit@plt+0x7ed75c> │ │ │ │ + ldr r3, [pc, #88] @ 7ff71c <__cxa_atexit@plt+0x7ed76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7ff710 <__cxa_atexit@plt+0x7ed760> │ │ │ │ + ldr r2, [pc, #76] @ 7ff720 <__cxa_atexit@plt+0x7ed770> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7ff714 <__cxa_atexit@plt+0x7ed764> │ │ │ │ + ldr r3, [pc, #68] @ 7ff724 <__cxa_atexit@plt+0x7ed774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7ff718 <__cxa_atexit@plt+0x7ed768> │ │ │ │ + ldr r3, [pc, #60] @ 7ff728 <__cxa_atexit@plt+0x7ed778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7ff71c <__cxa_atexit@plt+0x7ed76c> │ │ │ │ + ldr r8, [pc, #36] @ 7ff72c <__cxa_atexit@plt+0x7ed77c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r4, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #148, 10 @ 0x25000000 │ │ │ │ - cmneq r4, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r4, #172, 12 @ 0xac00000 │ │ │ │ - movteq r2, #21108 @ 0x5274 │ │ │ │ + cmneq r4, #132, 10 @ 0x21000000 │ │ │ │ + cmneq r4, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r4, #156, 12 @ 0x9c00000 │ │ │ │ + movteq r2, #21092 @ 0x5264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff764 <__cxa_atexit@plt+0x7ed7b4> │ │ │ │ - ldr r3, [pc, #44] @ 7ff76c <__cxa_atexit@plt+0x7ed7bc> │ │ │ │ + bcc 7ff774 <__cxa_atexit@plt+0x7ed7c4> │ │ │ │ + ldr r3, [pc, #44] @ 7ff77c <__cxa_atexit@plt+0x7ed7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ff770 <__cxa_atexit@plt+0x7ed7c0> │ │ │ │ + ldr r3, [pc, #32] @ 7ff780 <__cxa_atexit@plt+0x7ed7d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7ff774 <__cxa_atexit@plt+0x7ed7c4> │ │ │ │ + ldr r7, [pc, #20] @ 7ff784 <__cxa_atexit@plt+0x7ed7d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #252, 8 @ 0xfc000000 │ │ │ │ - cmneq r4, #8, 24 @ 0x800 │ │ │ │ - cmneq r4, #184, 18 @ 0x2e0000 │ │ │ │ - movteq r2, #21032 @ 0x5228 │ │ │ │ + cmneq r4, #236, 8 @ 0xec000000 │ │ │ │ + cmneq r4, #248, 22 @ 0x3e000 │ │ │ │ + cmneq r4, #168, 18 @ 0x2a0000 │ │ │ │ + movteq r2, #21016 @ 0x5218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff7f8 <__cxa_atexit@plt+0x7ed848> │ │ │ │ + bcc 7ff808 <__cxa_atexit@plt+0x7ed858> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff7f0 <__cxa_atexit@plt+0x7ed840> │ │ │ │ - ldr r3, [pc, #88] @ 7ff800 <__cxa_atexit@plt+0x7ed850> │ │ │ │ + bhi 7ff800 <__cxa_atexit@plt+0x7ed850> │ │ │ │ + ldr r3, [pc, #88] @ 7ff810 <__cxa_atexit@plt+0x7ed860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7ff804 <__cxa_atexit@plt+0x7ed854> │ │ │ │ + ldr r2, [pc, #76] @ 7ff814 <__cxa_atexit@plt+0x7ed864> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7ff808 <__cxa_atexit@plt+0x7ed858> │ │ │ │ + ldr r3, [pc, #68] @ 7ff818 <__cxa_atexit@plt+0x7ed868> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7ff80c <__cxa_atexit@plt+0x7ed85c> │ │ │ │ + ldr r3, [pc, #60] @ 7ff81c <__cxa_atexit@plt+0x7ed86c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7ff810 <__cxa_atexit@plt+0x7ed860> │ │ │ │ + ldr r8, [pc, #36] @ 7ff820 <__cxa_atexit@plt+0x7ed870> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #148, 8 @ 0x94000000 │ │ │ │ + cmneq r4, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #160, 8 @ 0xa0000000 │ │ │ │ - cmneq r4, #120, 10 @ 0x1e000000 │ │ │ │ - cmneq r4, #184, 10 @ 0x2e000000 │ │ │ │ - movteq r4, #20640 @ 0x50a0 │ │ │ │ + cmneq r4, #144, 8 @ 0x90000000 │ │ │ │ + cmneq r4, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq r4, #168, 10 @ 0x2a000000 │ │ │ │ + movteq r4, #20624 @ 0x5090 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff88c <__cxa_atexit@plt+0x7ed8dc> │ │ │ │ + bcc 7ff89c <__cxa_atexit@plt+0x7ed8ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff884 <__cxa_atexit@plt+0x7ed8d4> │ │ │ │ - ldr r3, [pc, #80] @ 7ff894 <__cxa_atexit@plt+0x7ed8e4> │ │ │ │ + bhi 7ff894 <__cxa_atexit@plt+0x7ed8e4> │ │ │ │ + ldr r3, [pc, #80] @ 7ff8a4 <__cxa_atexit@plt+0x7ed8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 7ff898 <__cxa_atexit@plt+0x7ed8e8> │ │ │ │ + ldr r2, [pc, #76] @ 7ff8a8 <__cxa_atexit@plt+0x7ed8f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 7ff89c <__cxa_atexit@plt+0x7ed8ec> │ │ │ │ + ldr r2, [pc, #60] @ 7ff8ac <__cxa_atexit@plt+0x7ed8fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7ff8a0 <__cxa_atexit@plt+0x7ed8f0> │ │ │ │ + ldr r7, [pc, #32] @ 7ff8b0 <__cxa_atexit@plt+0x7ed900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r4, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq r4, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r4, #208, 12 @ 0xd000000 │ │ │ │ - movteq r2, #20720 @ 0x50f0 │ │ │ │ + cmneq r4, #192, 12 @ 0xc000000 │ │ │ │ + movteq r2, #20704 @ 0x50e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff8e8 <__cxa_atexit@plt+0x7ed938> │ │ │ │ - ldr r3, [pc, #44] @ 7ff8f0 <__cxa_atexit@plt+0x7ed940> │ │ │ │ + bcc 7ff8f8 <__cxa_atexit@plt+0x7ed948> │ │ │ │ + ldr r3, [pc, #44] @ 7ff900 <__cxa_atexit@plt+0x7ed950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 7ff8f4 <__cxa_atexit@plt+0x7ed944> │ │ │ │ + ldr r3, [pc, #32] @ 7ff904 <__cxa_atexit@plt+0x7ed954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 7ff8f8 <__cxa_atexit@plt+0x7ed948> │ │ │ │ + ldr r7, [pc, #20] @ 7ff908 <__cxa_atexit@plt+0x7ed958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #120, 6 @ 0xe0000001 │ │ │ │ - cmneq r4, #192, 16 @ 0xc00000 │ │ │ │ - cmneq r4, #52, 16 @ 0x340000 │ │ │ │ - movteq r2, #20644 @ 0x50a4 │ │ │ │ + cmneq r4, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r4, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r4, #36, 16 @ 0x240000 │ │ │ │ + movteq r2, #20628 @ 0x5094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff97c <__cxa_atexit@plt+0x7ed9cc> │ │ │ │ + bcc 7ff98c <__cxa_atexit@plt+0x7ed9dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ff974 <__cxa_atexit@plt+0x7ed9c4> │ │ │ │ - ldr r3, [pc, #88] @ 7ff984 <__cxa_atexit@plt+0x7ed9d4> │ │ │ │ + bhi 7ff984 <__cxa_atexit@plt+0x7ed9d4> │ │ │ │ + ldr r3, [pc, #88] @ 7ff994 <__cxa_atexit@plt+0x7ed9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 7ff988 <__cxa_atexit@plt+0x7ed9d8> │ │ │ │ + ldr r2, [pc, #76] @ 7ff998 <__cxa_atexit@plt+0x7ed9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 7ff98c <__cxa_atexit@plt+0x7ed9dc> │ │ │ │ + ldr r3, [pc, #68] @ 7ff99c <__cxa_atexit@plt+0x7ed9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 7ff990 <__cxa_atexit@plt+0x7ed9e0> │ │ │ │ + ldr r3, [pc, #60] @ 7ff9a0 <__cxa_atexit@plt+0x7ed9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7ff994 <__cxa_atexit@plt+0x7ed9e4> │ │ │ │ + ldr r8, [pc, #36] @ 7ff9a4 <__cxa_atexit@plt+0x7ed9f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r4, #0, 6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #28, 6 @ 0x70000000 │ │ │ │ - cmneq r4, #244, 6 @ 0xd0000003 │ │ │ │ - cmneq r4, #52, 8 @ 0x34000000 │ │ │ │ - movteq r3, #24304 @ 0x5ef0 │ │ │ │ + cmneq r4, #12, 6 @ 0x30000000 │ │ │ │ + cmneq r4, #228, 6 @ 0x90000003 │ │ │ │ + cmneq r4, #36, 8 @ 0x24000000 │ │ │ │ + movteq r3, #24288 @ 0x5ee0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ff9e8 <__cxa_atexit@plt+0x7eda38> │ │ │ │ - ldr r3, [pc, #56] @ 7ff9f0 <__cxa_atexit@plt+0x7eda40> │ │ │ │ + bcc 7ff9f8 <__cxa_atexit@plt+0x7eda48> │ │ │ │ + ldr r3, [pc, #56] @ 7ffa00 <__cxa_atexit@plt+0x7eda50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7ff9f4 <__cxa_atexit@plt+0x7eda44> │ │ │ │ + ldr r2, [pc, #52] @ 7ffa04 <__cxa_atexit@plt+0x7eda54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ff9e0 <__cxa_atexit@plt+0x7eda30> │ │ │ │ - b 7ffa04 <__cxa_atexit@plt+0x7eda54> │ │ │ │ + beq 7ff9f0 <__cxa_atexit@plt+0x7eda40> │ │ │ │ + b 7ffa14 <__cxa_atexit@plt+0x7eda64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r4, #124, 4 @ 0xc0000007 │ │ │ │ - movteq r3, #24208 @ 0x5e90 │ │ │ │ + cmneq r4, #108, 4 @ 0xc0000006 │ │ │ │ + movteq r3, #24192 @ 0x5e80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7ffa20 <__cxa_atexit@plt+0x7eda70> │ │ │ │ + ldr r3, [pc, #20] @ 7ffa30 <__cxa_atexit@plt+0x7eda80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 7ffa24 <__cxa_atexit@plt+0x7eda74> │ │ │ │ + ldr r7, [pc, #8] @ 7ffa34 <__cxa_atexit@plt+0x7eda84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r4, #236 @ 0xec │ │ │ │ + cmneq r4, #220 @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ffa84 <__cxa_atexit@plt+0x7edad4> │ │ │ │ + bhi 7ffa94 <__cxa_atexit@plt+0x7edae4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ - ldr r7, [pc, #64] @ 7ffa90 <__cxa_atexit@plt+0x7edae0> │ │ │ │ + ldr r7, [pc, #64] @ 7ffaa0 <__cxa_atexit@plt+0x7edaf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #56] @ 7ffa94 <__cxa_atexit@plt+0x7edae4> │ │ │ │ + ldr r7, [pc, #56] @ 7ffaa4 <__cxa_atexit@plt+0x7edaf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #44] @ 7ffa98 <__cxa_atexit@plt+0x7edae8> │ │ │ │ + ldr r7, [pc, #44] @ 7ffaa8 <__cxa_atexit@plt+0x7edaf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #220, 28 @ 0xdc0 │ │ │ │ - cmneq r4, #236, 4 @ 0xc000000e │ │ │ │ - cmneq r4, #136, 12 @ 0x8800000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r4, #220, 4 @ 0xc000000d │ │ │ │ + cmneq r4, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffac8 <__cxa_atexit@plt+0x7edb18> │ │ │ │ - ldr r3, [pc, #24] @ 7ffad0 <__cxa_atexit@plt+0x7edb20> │ │ │ │ + bcc 7ffad8 <__cxa_atexit@plt+0x7edb28> │ │ │ │ + ldr r3, [pc, #24] @ 7ffae0 <__cxa_atexit@plt+0x7edb30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #132, 2 @ 0x21 │ │ │ │ - movteq r3, #23996 @ 0x5dbc │ │ │ │ + cmneq r4, #116, 2 │ │ │ │ + movteq r3, #23980 @ 0x5dac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffb18 <__cxa_atexit@plt+0x7edb68> │ │ │ │ - ldr r3, [pc, #40] @ 7ffb20 <__cxa_atexit@plt+0x7edb70> │ │ │ │ + bcc 7ffb28 <__cxa_atexit@plt+0x7edb78> │ │ │ │ + ldr r3, [pc, #40] @ 7ffb30 <__cxa_atexit@plt+0x7edb80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2, r7, r8} │ │ │ │ - ldr r7, [pc, #16] @ 7ffb24 <__cxa_atexit@plt+0x7edb74> │ │ │ │ + ldr r7, [pc, #16] @ 7ffb34 <__cxa_atexit@plt+0x7edb84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r4, #244, 30 @ 0x3d0 │ │ │ │ - movteq r3, #23916 @ 0x5d6c │ │ │ │ + cmneq r4, #228, 30 @ 0x390 │ │ │ │ + movteq r3, #23900 @ 0x5d5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ffb64 <__cxa_atexit@plt+0x7edbb4> │ │ │ │ + bne 7ffb74 <__cxa_atexit@plt+0x7edbc4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #124] @ 7ffbc8 <__cxa_atexit@plt+0x7edc18> │ │ │ │ + ldr r3, [pc, #124] @ 7ffbd8 <__cxa_atexit@plt+0x7edc28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #116] @ 7ffbcc <__cxa_atexit@plt+0x7edc1c> │ │ │ │ + ldr r3, [pc, #116] @ 7ffbdc <__cxa_atexit@plt+0x7edc2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ffbbc <__cxa_atexit@plt+0x7edc0c> │ │ │ │ + bhi 7ffbcc <__cxa_atexit@plt+0x7edc1c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #72] @ 7ffbd0 <__cxa_atexit@plt+0x7edc20> │ │ │ │ + ldr r1, [pc, #72] @ 7ffbe0 <__cxa_atexit@plt+0x7edc30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 7ffbd4 <__cxa_atexit@plt+0x7edc24> │ │ │ │ + ldr r0, [pc, #68] @ 7ffbe4 <__cxa_atexit@plt+0x7edc34> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #32] @ 7ffbd8 <__cxa_atexit@plt+0x7edc28> │ │ │ │ + ldr r7, [pc, #32] @ 7ffbe8 <__cxa_atexit@plt+0x7edc38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #244 @ 0xf4 │ │ │ │ - cmneq r4, #252 @ 0xfc │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #228 @ 0xe4 │ │ │ │ + cmneq r4, #236 @ 0xec │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - cmneq r4, #152 @ 0x98 │ │ │ │ - movteq r1, #23076 @ 0x5a24 │ │ │ │ + cmneq r4, #136 @ 0x88 │ │ │ │ + movteq r1, #23060 @ 0x5a14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffc14 <__cxa_atexit@plt+0x7edc64> │ │ │ │ - ldr r3, [pc, #32] @ 7ffc1c <__cxa_atexit@plt+0x7edc6c> │ │ │ │ + bcc 7ffc24 <__cxa_atexit@plt+0x7edc74> │ │ │ │ + ldr r3, [pc, #32] @ 7ffc2c <__cxa_atexit@plt+0x7edc7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 7ffc20 <__cxa_atexit@plt+0x7edc70> │ │ │ │ + ldr r7, [pc, #16] @ 7ffc30 <__cxa_atexit@plt+0x7edc80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #64 @ 0x40 │ │ │ │ - cmneq r4, #240, 28 @ 0xf00 │ │ │ │ + cmneq r4, #48 @ 0x30 │ │ │ │ + cmneq r4, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffc50 <__cxa_atexit@plt+0x7edca0> │ │ │ │ - ldr r3, [pc, #24] @ 7ffc58 <__cxa_atexit@plt+0x7edca8> │ │ │ │ + bcc 7ffc60 <__cxa_atexit@plt+0x7edcb0> │ │ │ │ + ldr r3, [pc, #24] @ 7ffc68 <__cxa_atexit@plt+0x7edcb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #252, 30 @ 0x3f0 │ │ │ │ - movteq r1, #22960 @ 0x59b0 │ │ │ │ + cmneq r4, #236, 30 @ 0x3b0 │ │ │ │ + movteq r1, #22944 @ 0x59a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffcd8 <__cxa_atexit@plt+0x7edd28> │ │ │ │ + bcc 7ffce8 <__cxa_atexit@plt+0x7edd38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ffcd0 <__cxa_atexit@plt+0x7edd20> │ │ │ │ - ldr r3, [pc, #84] @ 7ffce0 <__cxa_atexit@plt+0x7edd30> │ │ │ │ + bhi 7ffce0 <__cxa_atexit@plt+0x7edd30> │ │ │ │ + ldr r3, [pc, #84] @ 7ffcf0 <__cxa_atexit@plt+0x7edd40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 7ffce4 <__cxa_atexit@plt+0x7edd34> │ │ │ │ + ldr r2, [pc, #80] @ 7ffcf4 <__cxa_atexit@plt+0x7edd44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 7ffce8 <__cxa_atexit@plt+0x7edd38> │ │ │ │ + ldr r1, [pc, #60] @ 7ffcf8 <__cxa_atexit@plt+0x7edd48> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 7ffcec <__cxa_atexit@plt+0x7edd3c> │ │ │ │ + ldr r7, [pc, #32] @ 7ffcfc <__cxa_atexit@plt+0x7edd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #168, 30 @ 0x2a0 │ │ │ │ + cmneq r4, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #132, 30 @ 0x210 │ │ │ │ + cmneq r4, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffd34 <__cxa_atexit@plt+0x7edd84> │ │ │ │ - ldr r3, [pc, #48] @ 7ffd3c <__cxa_atexit@plt+0x7edd8c> │ │ │ │ + bcc 7ffd44 <__cxa_atexit@plt+0x7edd94> │ │ │ │ + ldr r3, [pc, #48] @ 7ffd4c <__cxa_atexit@plt+0x7edd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7ffd40 <__cxa_atexit@plt+0x7edd90> │ │ │ │ + ldr r2, [pc, #44] @ 7ffd50 <__cxa_atexit@plt+0x7edda0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ffd2c <__cxa_atexit@plt+0x7edd7c> │ │ │ │ - b 7ffd4c <__cxa_atexit@plt+0x7edd9c> │ │ │ │ + beq 7ffd3c <__cxa_atexit@plt+0x7edd8c> │ │ │ │ + b 7ffd5c <__cxa_atexit@plt+0x7eddac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #40, 30 @ 0xa0 │ │ │ │ + cmneq r4, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ffd80 <__cxa_atexit@plt+0x7eddd0> │ │ │ │ - ldr r3, [pc, #40] @ 7ffd8c <__cxa_atexit@plt+0x7edddc> │ │ │ │ + bhi 7ffd90 <__cxa_atexit@plt+0x7edde0> │ │ │ │ + ldr r3, [pc, #40] @ 7ffd9c <__cxa_atexit@plt+0x7eddec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #32] @ 7ffd90 <__cxa_atexit@plt+0x7edde0> │ │ │ │ + ldr r2, [pc, #32] @ 7ffda0 <__cxa_atexit@plt+0x7eddf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #216, 30 @ 0x360 │ │ │ │ - cmneq r4, #52, 22 @ 0xd000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #200, 30 @ 0x320 │ │ │ │ + cmneq r4, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffdc0 <__cxa_atexit@plt+0x7ede10> │ │ │ │ - ldr r3, [pc, #24] @ 7ffdc8 <__cxa_atexit@plt+0x7ede18> │ │ │ │ + bcc 7ffdd0 <__cxa_atexit@plt+0x7ede20> │ │ │ │ + ldr r3, [pc, #24] @ 7ffdd8 <__cxa_atexit@plt+0x7ede28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 28 @ 0x8c0 │ │ │ │ + cmneq r4, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffe10 <__cxa_atexit@plt+0x7ede60> │ │ │ │ - ldr r3, [pc, #48] @ 7ffe18 <__cxa_atexit@plt+0x7ede68> │ │ │ │ + bcc 7ffe20 <__cxa_atexit@plt+0x7ede70> │ │ │ │ + ldr r3, [pc, #48] @ 7ffe28 <__cxa_atexit@plt+0x7ede78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 7ffe1c <__cxa_atexit@plt+0x7ede6c> │ │ │ │ + ldr r2, [pc, #44] @ 7ffe2c <__cxa_atexit@plt+0x7ede7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ffe08 <__cxa_atexit@plt+0x7ede58> │ │ │ │ - b 7ffe28 <__cxa_atexit@plt+0x7ede78> │ │ │ │ + beq 7ffe18 <__cxa_atexit@plt+0x7ede68> │ │ │ │ + b 7ffe38 <__cxa_atexit@plt+0x7ede88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r4, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7ffe5c <__cxa_atexit@plt+0x7edeac> │ │ │ │ - ldr r3, [pc, #40] @ 7ffe68 <__cxa_atexit@plt+0x7edeb8> │ │ │ │ + bhi 7ffe6c <__cxa_atexit@plt+0x7edebc> │ │ │ │ + ldr r3, [pc, #40] @ 7ffe78 <__cxa_atexit@plt+0x7edec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #32] @ 7ffe6c <__cxa_atexit@plt+0x7edebc> │ │ │ │ + ldr r2, [pc, #32] @ 7ffe7c <__cxa_atexit@plt+0x7edecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #0, 30 │ │ │ │ - cmneq r4, #88, 20 @ 0x58000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #240, 28 @ 0xf00 │ │ │ │ + cmneq r4, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7ffe9c <__cxa_atexit@plt+0x7edeec> │ │ │ │ - ldr r3, [pc, #24] @ 7ffea4 <__cxa_atexit@plt+0x7edef4> │ │ │ │ + bcc 7ffeac <__cxa_atexit@plt+0x7edefc> │ │ │ │ + ldr r3, [pc, #24] @ 7ffeb4 <__cxa_atexit@plt+0x7edf04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301178 <__cxa_atexit@plt+0x2ef1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #176, 26 @ 0x2c00 │ │ │ │ - movteq r3, #23064 @ 0x5a18 │ │ │ │ + cmneq r4, #160, 26 @ 0x2800 │ │ │ │ + movteq r3, #23048 @ 0x5a08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 7fff4c <__cxa_atexit@plt+0x7edf9c> │ │ │ │ + bcc 7fff5c <__cxa_atexit@plt+0x7edfac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 7fff44 <__cxa_atexit@plt+0x7edf94> │ │ │ │ - ldr lr, [pc, #120] @ 7fff54 <__cxa_atexit@plt+0x7edfa4> │ │ │ │ + bhi 7fff54 <__cxa_atexit@plt+0x7edfa4> │ │ │ │ + ldr lr, [pc, #120] @ 7fff64 <__cxa_atexit@plt+0x7edfb4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ - ldr r1, [pc, #100] @ 7fff58 <__cxa_atexit@plt+0x7edfa8> │ │ │ │ + ldr r1, [pc, #100] @ 7fff68 <__cxa_atexit@plt+0x7edfb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ str lr, [r5, #12] │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r5, #32] │ │ │ │ - ldr r1, [pc, #80] @ 7fff5c <__cxa_atexit@plt+0x7edfac> │ │ │ │ + ldr r1, [pc, #80] @ 7fff6c <__cxa_atexit@plt+0x7edfbc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r9, [r5, #16] │ │ │ │ - ldr r3, [pc, #60] @ 7fff60 <__cxa_atexit@plt+0x7edfb0> │ │ │ │ + ldr r3, [pc, #60] @ 7fff70 <__cxa_atexit@plt+0x7edfc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 7fff64 <__cxa_atexit@plt+0x7edfb4> │ │ │ │ + ldr r8, [pc, #36] @ 7fff74 <__cxa_atexit@plt+0x7edfc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq r4, #112, 26 @ 0x1c00 │ │ │ │ + cmneq r4, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ - cmneq r4, #36, 28 @ 0x240 │ │ │ │ - cmneq r4, #100, 28 @ 0x640 │ │ │ │ - movteq r3, #22876 @ 0x595c │ │ │ │ + cmneq r4, #20, 28 @ 0x140 │ │ │ │ + cmneq r4, #84, 28 @ 0x540 │ │ │ │ + movteq r3, #22860 @ 0x594c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7fffd0 <__cxa_atexit@plt+0x7ee020> │ │ │ │ + bne 7fffe0 <__cxa_atexit@plt+0x7ee030> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80001c <__cxa_atexit@plt+0x7ee06c> │ │ │ │ + bhi 80002c <__cxa_atexit@plt+0x7ee07c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #136] @ 800028 <__cxa_atexit@plt+0x7ee078> │ │ │ │ + ldr r2, [pc, #136] @ 800038 <__cxa_atexit@plt+0x7ee088> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 80002c <__cxa_atexit@plt+0x7ee07c> │ │ │ │ + ldr r1, [pc, #132] @ 80003c <__cxa_atexit@plt+0x7ee08c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #100] @ 800030 <__cxa_atexit@plt+0x7ee080> │ │ │ │ + ldr r7, [pc, #100] @ 800040 <__cxa_atexit@plt+0x7ee090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80001c <__cxa_atexit@plt+0x7ee06c> │ │ │ │ + bhi 80002c <__cxa_atexit@plt+0x7ee07c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #80] @ 800034 <__cxa_atexit@plt+0x7ee084> │ │ │ │ + ldr r3, [pc, #80] @ 800044 <__cxa_atexit@plt+0x7ee094> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 800038 <__cxa_atexit@plt+0x7ee088> │ │ │ │ + ldr r2, [pc, #76] @ 800048 <__cxa_atexit@plt+0x7ee098> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 80003c <__cxa_atexit@plt+0x7ee08c> │ │ │ │ + ldr r1, [pc, #72] @ 80004c <__cxa_atexit@plt+0x7ee09c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 800040 <__cxa_atexit@plt+0x7ee090> │ │ │ │ + ldr r7, [pc, #40] @ 800050 <__cxa_atexit@plt+0x7ee0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - cmneq r4, #132, 24 @ 0x8400 │ │ │ │ + cmneq r4, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ - cmneq r4, #56, 30 @ 0xe0 │ │ │ │ - movteq r3, #22624 @ 0x5860 │ │ │ │ + cmneq r4, #40, 30 @ 0xa0 │ │ │ │ + movteq r3, #22608 @ 0x5850 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 8000ac <__cxa_atexit@plt+0x7ee0fc> │ │ │ │ + bne 8000bc <__cxa_atexit@plt+0x7ee10c> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 800100 <__cxa_atexit@plt+0x7ee150> │ │ │ │ - ldr r7, [pc, #168] @ 800124 <__cxa_atexit@plt+0x7ee174> │ │ │ │ + bhi 800110 <__cxa_atexit@plt+0x7ee160> │ │ │ │ + ldr r7, [pc, #168] @ 800134 <__cxa_atexit@plt+0x7ee184> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #164] @ 800128 <__cxa_atexit@plt+0x7ee178> │ │ │ │ + ldr r1, [pc, #164] @ 800138 <__cxa_atexit@plt+0x7ee188> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #132] @ 80012c <__cxa_atexit@plt+0x7ee17c> │ │ │ │ + ldr r7, [pc, #132] @ 80013c <__cxa_atexit@plt+0x7ee18c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 80010c <__cxa_atexit@plt+0x7ee15c> │ │ │ │ + bhi 80011c <__cxa_atexit@plt+0x7ee16c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 800118 <__cxa_atexit@plt+0x7ee168> │ │ │ │ + ldr r0, [pc, #80] @ 800128 <__cxa_atexit@plt+0x7ee178> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 80011c <__cxa_atexit@plt+0x7ee16c> │ │ │ │ + ldr lr, [pc, #76] @ 80012c <__cxa_atexit@plt+0x7ee17c> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r1, r2} │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r2, r3, r8} │ │ │ │ - ldr r0, [pc, #60] @ 800120 <__cxa_atexit@plt+0x7ee170> │ │ │ │ + ldr r0, [pc, #60] @ 800130 <__cxa_atexit@plt+0x7ee180> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #12]! │ │ │ │ sub r0, r6, #27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - cmneq r4, #128, 22 @ 0x20000 │ │ │ │ + cmneq r4, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - cmneq r4, #168, 22 @ 0x2a000 │ │ │ │ - movteq r1, #22616 @ 0x5858 │ │ │ │ + cmneq r4, #152, 22 @ 0x26000 │ │ │ │ + movteq r1, #22600 @ 0x5848 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80016c <__cxa_atexit@plt+0x7ee1bc> │ │ │ │ - ldr r3, [pc, #36] @ 800174 <__cxa_atexit@plt+0x7ee1c4> │ │ │ │ + bcc 80017c <__cxa_atexit@plt+0x7ee1cc> │ │ │ │ + ldr r3, [pc, #36] @ 800184 <__cxa_atexit@plt+0x7ee1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 800178 <__cxa_atexit@plt+0x7ee1c8> │ │ │ │ + ldr r7, [pc, #16] @ 800188 <__cxa_atexit@plt+0x7ee1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 20 @ 0xec000 │ │ │ │ - cmneq r4, #16, 10 @ 0x4000000 │ │ │ │ - movteq r3, #22356 @ 0x5754 │ │ │ │ + cmneq r4, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r4, #0, 10 │ │ │ │ + movteq r3, #22340 @ 0x5744 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8001ac <__cxa_atexit@plt+0x7ee1fc> │ │ │ │ - ldr r3, [pc, #28] @ 8001bc <__cxa_atexit@plt+0x7ee20c> │ │ │ │ + bcc 8001bc <__cxa_atexit@plt+0x7ee20c> │ │ │ │ + ldr r3, [pc, #28] @ 8001cc <__cxa_atexit@plt+0x7ee21c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 8001c0 <__cxa_atexit@plt+0x7ee210> │ │ │ │ + ldr r7, [pc, #12] @ 8001d0 <__cxa_atexit@plt+0x7ee220> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r3, #22328 @ 0x5738 │ │ │ │ - movteq r3, #22288 @ 0x5710 │ │ │ │ + movteq r3, #22312 @ 0x5728 │ │ │ │ + movteq r3, #22272 @ 0x5700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8001e8 <__cxa_atexit@plt+0x7ee238> │ │ │ │ + ldr r3, [pc, #16] @ 8001f8 <__cxa_atexit@plt+0x7ee248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #22248 @ 0x56e8 │ │ │ │ + movteq r3, #22232 @ 0x56d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 800210 <__cxa_atexit@plt+0x7ee260> │ │ │ │ + ldr r3, [pc, #16] @ 800220 <__cxa_atexit@plt+0x7ee270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #22208 @ 0x56c0 │ │ │ │ + movteq r3, #22192 @ 0x56b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800290 <__cxa_atexit@plt+0x7ee2e0> │ │ │ │ + bhi 8002a0 <__cxa_atexit@plt+0x7ee2f0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #84] @ 80029c <__cxa_atexit@plt+0x7ee2ec> │ │ │ │ + ldr lr, [pc, #84] @ 8002ac <__cxa_atexit@plt+0x7ee2fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #80] @ 8002a0 <__cxa_atexit@plt+0x7ee2f0> │ │ │ │ + ldr r8, [pc, #80] @ 8002b0 <__cxa_atexit@plt+0x7ee300> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 8002a4 <__cxa_atexit@plt+0x7ee2f4> │ │ │ │ + ldr r3, [pc, #52] @ 8002b4 <__cxa_atexit@plt+0x7ee304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r4, #244, 18 @ 0x3d0000 │ │ │ │ - movteq r1, #21708 @ 0x54cc │ │ │ │ + cmneq r4, #228, 18 @ 0x390000 │ │ │ │ + movteq r1, #21692 @ 0x54bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8002f4 <__cxa_atexit@plt+0x7ee344> │ │ │ │ - ldr r3, [pc, #52] @ 8002fc <__cxa_atexit@plt+0x7ee34c> │ │ │ │ + bcc 800304 <__cxa_atexit@plt+0x7ee354> │ │ │ │ + ldr r3, [pc, #52] @ 80030c <__cxa_atexit@plt+0x7ee35c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #44] @ 800300 <__cxa_atexit@plt+0x7ee350> │ │ │ │ + ldr r3, [pc, #44] @ 800310 <__cxa_atexit@plt+0x7ee360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ 800304 <__cxa_atexit@plt+0x7ee354> │ │ │ │ + ldr r3, [pc, #24] @ 800314 <__cxa_atexit@plt+0x7ee364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #116, 18 @ 0x1d0000 │ │ │ │ - cmneq r4, #160, 6 @ 0x80000002 │ │ │ │ - cmneq r4, #132, 6 @ 0x10000002 │ │ │ │ - movteq r1, #22156 @ 0x568c │ │ │ │ + cmneq r4, #100, 18 @ 0x190000 │ │ │ │ + cmneq r4, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r4, #116, 6 @ 0xd0000001 │ │ │ │ + movteq r1, #22140 @ 0x567c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80034c <__cxa_atexit@plt+0x7ee39c> │ │ │ │ - ldr r3, [pc, #44] @ 800354 <__cxa_atexit@plt+0x7ee3a4> │ │ │ │ + bcc 80035c <__cxa_atexit@plt+0x7ee3ac> │ │ │ │ + ldr r3, [pc, #44] @ 800364 <__cxa_atexit@plt+0x7ee3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 800358 <__cxa_atexit@plt+0x7ee3a8> │ │ │ │ + ldr r3, [pc, #32] @ 800368 <__cxa_atexit@plt+0x7ee3b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 80035c <__cxa_atexit@plt+0x7ee3ac> │ │ │ │ + ldr r7, [pc, #20] @ 80036c <__cxa_atexit@plt+0x7ee3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 18 @ 0x50000 │ │ │ │ - cmneq r4, #56, 28 @ 0x380 │ │ │ │ - cmneq r4, #208, 26 @ 0x3400 │ │ │ │ - movteq r1, #22080 @ 0x5640 │ │ │ │ + cmneq r4, #4, 18 @ 0x10000 │ │ │ │ + cmneq r4, #40, 28 @ 0x280 │ │ │ │ + cmneq r4, #192, 26 @ 0x3000 │ │ │ │ + movteq r1, #22064 @ 0x5630 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8003e0 <__cxa_atexit@plt+0x7ee430> │ │ │ │ + bcc 8003f0 <__cxa_atexit@plt+0x7ee440> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8003d8 <__cxa_atexit@plt+0x7ee428> │ │ │ │ - ldr r3, [pc, #88] @ 8003e8 <__cxa_atexit@plt+0x7ee438> │ │ │ │ + bhi 8003e8 <__cxa_atexit@plt+0x7ee438> │ │ │ │ + ldr r3, [pc, #88] @ 8003f8 <__cxa_atexit@plt+0x7ee448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 8003ec <__cxa_atexit@plt+0x7ee43c> │ │ │ │ + ldr r2, [pc, #76] @ 8003fc <__cxa_atexit@plt+0x7ee44c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 8003f0 <__cxa_atexit@plt+0x7ee440> │ │ │ │ + ldr r3, [pc, #68] @ 800400 <__cxa_atexit@plt+0x7ee450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 8003f4 <__cxa_atexit@plt+0x7ee444> │ │ │ │ + ldr r3, [pc, #60] @ 800404 <__cxa_atexit@plt+0x7ee454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8003f8 <__cxa_atexit@plt+0x7ee448> │ │ │ │ + ldr r8, [pc, #36] @ 800408 <__cxa_atexit@plt+0x7ee458> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #172, 16 @ 0xac0000 │ │ │ │ + cmneq r4, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #184, 16 @ 0xb80000 │ │ │ │ - cmneq r4, #144, 18 @ 0x240000 │ │ │ │ - cmneq r4, #208, 18 @ 0x340000 │ │ │ │ - movteq r1, #21940 @ 0x55b4 │ │ │ │ + cmneq r4, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r4, #128, 18 @ 0x200000 │ │ │ │ + cmneq r4, #192, 18 @ 0x300000 │ │ │ │ + movteq r1, #21924 @ 0x55a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800464 <__cxa_atexit@plt+0x7ee4b4> │ │ │ │ + bcc 800474 <__cxa_atexit@plt+0x7ee4c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80045c <__cxa_atexit@plt+0x7ee4ac> │ │ │ │ - ldr r3, [pc, #64] @ 80046c <__cxa_atexit@plt+0x7ee4bc> │ │ │ │ + bhi 80046c <__cxa_atexit@plt+0x7ee4bc> │ │ │ │ + ldr r3, [pc, #64] @ 80047c <__cxa_atexit@plt+0x7ee4cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 800470 <__cxa_atexit@plt+0x7ee4c0> │ │ │ │ + ldr r7, [pc, #44] @ 800480 <__cxa_atexit@plt+0x7ee4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 800474 <__cxa_atexit@plt+0x7ee4c4> │ │ │ │ + ldr r7, [pc, #28] @ 800484 <__cxa_atexit@plt+0x7ee4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16, 16 @ 0x100000 │ │ │ │ + cmneq r4, #0, 16 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r4, #60, 16 @ 0x3c0000 │ │ │ │ - movteq r1, #21828 @ 0x5544 │ │ │ │ + cmneq r4, #44, 16 @ 0x2c0000 │ │ │ │ + movteq r1, #21812 @ 0x5534 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8004e0 <__cxa_atexit@plt+0x7ee530> │ │ │ │ - ldr r3, [pc, #80] @ 8004f0 <__cxa_atexit@plt+0x7ee540> │ │ │ │ + bhi 8004f0 <__cxa_atexit@plt+0x7ee540> │ │ │ │ + ldr r3, [pc, #80] @ 800500 <__cxa_atexit@plt+0x7ee550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 8004f4 <__cxa_atexit@plt+0x7ee544> │ │ │ │ + ldr r0, [pc, #64] @ 800504 <__cxa_atexit@plt+0x7ee554> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 8004f8 <__cxa_atexit@plt+0x7ee548> │ │ │ │ + ldr r7, [pc, #28] @ 800508 <__cxa_atexit@plt+0x7ee558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - cmneq r4, #116, 14 @ 0x1d00000 │ │ │ │ - movteq r1, #21644 @ 0x548c │ │ │ │ + cmneq r4, #100, 14 @ 0x1900000 │ │ │ │ + movteq r1, #21628 @ 0x547c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800538 <__cxa_atexit@plt+0x7ee588> │ │ │ │ - ldr r3, [pc, #36] @ 800540 <__cxa_atexit@plt+0x7ee590> │ │ │ │ + bcc 800548 <__cxa_atexit@plt+0x7ee598> │ │ │ │ + ldr r3, [pc, #36] @ 800550 <__cxa_atexit@plt+0x7ee5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 800544 <__cxa_atexit@plt+0x7ee594> │ │ │ │ + ldr r7, [pc, #16] @ 800554 <__cxa_atexit@plt+0x7ee5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #32, 14 @ 0x800000 │ │ │ │ - cmneq r4, #68, 2 │ │ │ │ - movteq r1, #21036 @ 0x522c │ │ │ │ + cmneq r4, #16, 14 @ 0x400000 │ │ │ │ + cmneq r4, #52, 2 │ │ │ │ + movteq r1, #21020 @ 0x521c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800594 <__cxa_atexit@plt+0x7ee5e4> │ │ │ │ - ldr r3, [pc, #52] @ 80059c <__cxa_atexit@plt+0x7ee5ec> │ │ │ │ + bcc 8005a4 <__cxa_atexit@plt+0x7ee5f4> │ │ │ │ + ldr r3, [pc, #52] @ 8005ac <__cxa_atexit@plt+0x7ee5fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #44] @ 8005a0 <__cxa_atexit@plt+0x7ee5f0> │ │ │ │ + ldr r3, [pc, #44] @ 8005b0 <__cxa_atexit@plt+0x7ee600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ 8005a4 <__cxa_atexit@plt+0x7ee5f4> │ │ │ │ + ldr r3, [pc, #24] @ 8005b4 <__cxa_atexit@plt+0x7ee604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 7d4dec <__cxa_atexit@plt+0x7c2e3c> │ │ │ │ + b 7d4dfc <__cxa_atexit@plt+0x7c2e4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #212, 12 @ 0xd400000 │ │ │ │ - cmneq r4, #0, 2 │ │ │ │ + cmneq r4, #196, 12 @ 0xc400000 │ │ │ │ cmneq r4, #240 @ 0xf0 │ │ │ │ - movteq r1, #21484 @ 0x53ec │ │ │ │ + cmneq r4, #224 @ 0xe0 │ │ │ │ + movteq r1, #21468 @ 0x53dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8005ec <__cxa_atexit@plt+0x7ee63c> │ │ │ │ - ldr r3, [pc, #44] @ 8005f4 <__cxa_atexit@plt+0x7ee644> │ │ │ │ + bcc 8005fc <__cxa_atexit@plt+0x7ee64c> │ │ │ │ + ldr r3, [pc, #44] @ 800604 <__cxa_atexit@plt+0x7ee654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 8005f8 <__cxa_atexit@plt+0x7ee648> │ │ │ │ + ldr r3, [pc, #32] @ 800608 <__cxa_atexit@plt+0x7ee658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 8005fc <__cxa_atexit@plt+0x7ee64c> │ │ │ │ + ldr r7, [pc, #20] @ 80060c <__cxa_atexit@plt+0x7ee65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #116, 12 @ 0x7400000 │ │ │ │ - cmneq r4, #152, 22 @ 0x26000 │ │ │ │ - cmneq r4, #48, 22 @ 0xc000 │ │ │ │ - movteq r1, #21408 @ 0x53a0 │ │ │ │ + cmneq r4, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r4, #136, 22 @ 0x22000 │ │ │ │ + cmneq r4, #32, 22 @ 0x8000 │ │ │ │ + movteq r1, #21392 @ 0x5390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800680 <__cxa_atexit@plt+0x7ee6d0> │ │ │ │ + bcc 800690 <__cxa_atexit@plt+0x7ee6e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800678 <__cxa_atexit@plt+0x7ee6c8> │ │ │ │ - ldr r3, [pc, #88] @ 800688 <__cxa_atexit@plt+0x7ee6d8> │ │ │ │ + bhi 800688 <__cxa_atexit@plt+0x7ee6d8> │ │ │ │ + ldr r3, [pc, #88] @ 800698 <__cxa_atexit@plt+0x7ee6e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 80068c <__cxa_atexit@plt+0x7ee6dc> │ │ │ │ + ldr r2, [pc, #76] @ 80069c <__cxa_atexit@plt+0x7ee6ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 800690 <__cxa_atexit@plt+0x7ee6e0> │ │ │ │ + ldr r3, [pc, #68] @ 8006a0 <__cxa_atexit@plt+0x7ee6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 800694 <__cxa_atexit@plt+0x7ee6e4> │ │ │ │ + ldr r3, [pc, #60] @ 8006a4 <__cxa_atexit@plt+0x7ee6f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #161 @ 0xa1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 800698 <__cxa_atexit@plt+0x7ee6e8> │ │ │ │ + ldr r8, [pc, #36] @ 8006a8 <__cxa_atexit@plt+0x7ee6f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #12, 12 @ 0xc00000 │ │ │ │ + cmneq r4, #252, 10 @ 0x3f000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r4, #24, 12 @ 0x1800000 │ │ │ │ - cmneq r4, #240, 12 @ 0xf000000 │ │ │ │ - cmneq r4, #48, 14 @ 0xc00000 │ │ │ │ - movteq r1, #21268 @ 0x5314 │ │ │ │ + cmneq r4, #8, 12 @ 0x800000 │ │ │ │ + cmneq r4, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r4, #32, 14 @ 0x800000 │ │ │ │ + movteq r1, #21252 @ 0x5304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800704 <__cxa_atexit@plt+0x7ee754> │ │ │ │ + bcc 800714 <__cxa_atexit@plt+0x7ee764> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8006fc <__cxa_atexit@plt+0x7ee74c> │ │ │ │ - ldr r3, [pc, #64] @ 80070c <__cxa_atexit@plt+0x7ee75c> │ │ │ │ + bhi 80070c <__cxa_atexit@plt+0x7ee75c> │ │ │ │ + ldr r3, [pc, #64] @ 80071c <__cxa_atexit@plt+0x7ee76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 800710 <__cxa_atexit@plt+0x7ee760> │ │ │ │ + ldr r7, [pc, #44] @ 800720 <__cxa_atexit@plt+0x7ee770> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 800714 <__cxa_atexit@plt+0x7ee764> │ │ │ │ + ldr r7, [pc, #28] @ 800724 <__cxa_atexit@plt+0x7ee774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq r4, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r4, #156, 10 @ 0x27000000 │ │ │ │ - movteq r1, #21156 @ 0x52a4 │ │ │ │ + cmneq r4, #140, 10 @ 0x23000000 │ │ │ │ + movteq r1, #21140 @ 0x5294 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800780 <__cxa_atexit@plt+0x7ee7d0> │ │ │ │ - ldr r3, [pc, #80] @ 800790 <__cxa_atexit@plt+0x7ee7e0> │ │ │ │ + bhi 800790 <__cxa_atexit@plt+0x7ee7e0> │ │ │ │ + ldr r3, [pc, #80] @ 8007a0 <__cxa_atexit@plt+0x7ee7f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 800794 <__cxa_atexit@plt+0x7ee7e4> │ │ │ │ + ldr r0, [pc, #64] @ 8007a4 <__cxa_atexit@plt+0x7ee7f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 800798 <__cxa_atexit@plt+0x7ee7e8> │ │ │ │ + ldr r7, [pc, #28] @ 8007a8 <__cxa_atexit@plt+0x7ee7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - cmneq r4, #212, 8 @ 0xd4000000 │ │ │ │ - movteq r1, #20972 @ 0x51ec │ │ │ │ + cmneq r4, #196, 8 @ 0xc4000000 │ │ │ │ + movteq r1, #20956 @ 0x51dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8007d8 <__cxa_atexit@plt+0x7ee828> │ │ │ │ - ldr r3, [pc, #36] @ 8007e0 <__cxa_atexit@plt+0x7ee830> │ │ │ │ + bcc 8007e8 <__cxa_atexit@plt+0x7ee838> │ │ │ │ + ldr r3, [pc, #36] @ 8007f0 <__cxa_atexit@plt+0x7ee840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8007e4 <__cxa_atexit@plt+0x7ee834> │ │ │ │ + ldr r7, [pc, #16] @ 8007f4 <__cxa_atexit@plt+0x7ee844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #128, 8 @ 0x80000000 │ │ │ │ - cmneq r4, #164, 28 @ 0xa40 │ │ │ │ - movteq r3, #20736 @ 0x5100 │ │ │ │ + cmneq r4, #112, 8 @ 0x70000000 │ │ │ │ + cmneq r4, #148, 28 @ 0x940 │ │ │ │ + movteq r3, #20720 @ 0x50f0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 800830 <__cxa_atexit@plt+0x7ee880> │ │ │ │ - ldr r7, [pc, #52] @ 800840 <__cxa_atexit@plt+0x7ee890> │ │ │ │ + bcc 800840 <__cxa_atexit@plt+0x7ee890> │ │ │ │ + ldr r7, [pc, #52] @ 800850 <__cxa_atexit@plt+0x7ee8a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 800824 <__cxa_atexit@plt+0x7ee874> │ │ │ │ + beq 800834 <__cxa_atexit@plt+0x7ee884> │ │ │ │ mov r7, sl │ │ │ │ - b 800854 <__cxa_atexit@plt+0x7ee8a4> │ │ │ │ + b 800864 <__cxa_atexit@plt+0x7ee8b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 800844 <__cxa_atexit@plt+0x7ee894> │ │ │ │ + ldr r7, [pc, #12] @ 800854 <__cxa_atexit@plt+0x7ee8a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r3, #20712 @ 0x50e8 │ │ │ │ - movteq r3, #20644 @ 0x50a4 │ │ │ │ + movteq r3, #20696 @ 0x50d8 │ │ │ │ + movteq r3, #20628 @ 0x5094 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 8008b8 <__cxa_atexit@plt+0x7ee908> │ │ │ │ + beq 8008c8 <__cxa_atexit@plt+0x7ee918> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 8008d0 <__cxa_atexit@plt+0x7ee920> │ │ │ │ + bne 8008e0 <__cxa_atexit@plt+0x7ee930> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #6 │ │ │ │ - bhi 800914 <__cxa_atexit@plt+0x7ee964> │ │ │ │ + bhi 800924 <__cxa_atexit@plt+0x7ee974> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldr sl, [r7, #1] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 7ff4b8 <__cxa_atexit@plt+0x7ed508> │ │ │ │ + b 7ff4c8 <__cxa_atexit@plt+0x7ed518> │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 7ec5cc <__cxa_atexit@plt+0x7da61c> │ │ │ │ + b 7ec5dc <__cxa_atexit@plt+0x7da62c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r9, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #152] @ 80097c <__cxa_atexit@plt+0x7ee9cc> │ │ │ │ + ldr r3, [pc, #152] @ 80098c <__cxa_atexit@plt+0x7ee9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, r9 │ │ │ │ - b 7fbde4 <__cxa_atexit@plt+0x7e9e34> │ │ │ │ + b 7fbdf4 <__cxa_atexit@plt+0x7e9e44> │ │ │ │ ldr sl, [r7, #1] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 7da0d4 <__cxa_atexit@plt+0x7c8124> │ │ │ │ - ldr r3, [pc, #136] @ 80098c <__cxa_atexit@plt+0x7ee9dc> │ │ │ │ + b 7da0e4 <__cxa_atexit@plt+0x7c8134> │ │ │ │ + ldr r3, [pc, #136] @ 80099c <__cxa_atexit@plt+0x7ee9ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 80018c <__cxa_atexit@plt+0x7ee1dc> │ │ │ │ + b 80019c <__cxa_atexit@plt+0x7ee1ec> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ - ldr r2, [pc, #96] @ 800980 <__cxa_atexit@plt+0x7ee9d0> │ │ │ │ + ldr r2, [pc, #96] @ 800990 <__cxa_atexit@plt+0x7ee9e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #80] @ 800984 <__cxa_atexit@plt+0x7ee9d4> │ │ │ │ + ldr r3, [pc, #80] @ 800994 <__cxa_atexit@plt+0x7ee9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7fea5c <__cxa_atexit@plt+0x7ecaac> │ │ │ │ - ldr r3, [pc, #68] @ 800988 <__cxa_atexit@plt+0x7ee9d8> │ │ │ │ + b 7fea6c <__cxa_atexit@plt+0x7ecabc> │ │ │ │ + ldr r3, [pc, #68] @ 800998 <__cxa_atexit@plt+0x7ee9e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ ldr sl, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r2, [r7, #9] │ │ │ │ ldr r1, [r7, #13] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 7db23c <__cxa_atexit@plt+0x7c928c> │ │ │ │ + b 7db24c <__cxa_atexit@plt+0x7c929c> │ │ │ │ ldr sl, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 7dc5a4 <__cxa_atexit@plt+0x7ca5f4> │ │ │ │ - cmneq r4, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq r4, #32, 8 @ 0x20000000 │ │ │ │ - cmneq r4, #140, 6 @ 0x30000002 │ │ │ │ + b 7dc5b4 <__cxa_atexit@plt+0x7ca604> │ │ │ │ + cmneq r4, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r4, #16, 8 @ 0x10000000 │ │ │ │ + cmneq r4, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - movteq r1, #20548 @ 0x5044 │ │ │ │ + movteq r1, #20532 @ 0x5034 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8009b4 <__cxa_atexit@plt+0x7eea04> │ │ │ │ + ldr r3, [pc, #16] @ 8009c4 <__cxa_atexit@plt+0x7eea14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r1, #20508 @ 0x501c │ │ │ │ + movteq r1, #20492 @ 0x500c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8009dc <__cxa_atexit@plt+0x7eea2c> │ │ │ │ + ldr r3, [pc, #16] @ 8009ec <__cxa_atexit@plt+0x7eea3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #24564 @ 0x5ff4 │ │ │ │ + movteq r0, #24548 @ 0x5fe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800a58 <__cxa_atexit@plt+0x7eeaa8> │ │ │ │ + bhi 800a68 <__cxa_atexit@plt+0x7eeab8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 800a64 <__cxa_atexit@plt+0x7eeab4> │ │ │ │ + ldr r0, [pc, #80] @ 800a74 <__cxa_atexit@plt+0x7eeac4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 800a68 <__cxa_atexit@plt+0x7eeab8> │ │ │ │ + ldr lr, [pc, #76] @ 800a78 <__cxa_atexit@plt+0x7eeac8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #72] @ 800a6c <__cxa_atexit@plt+0x7eeabc> │ │ │ │ + ldr r9, [pc, #72] @ 800a7c <__cxa_atexit@plt+0x7eeacc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2079400,62 +2079404,62 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 800a8c <__cxa_atexit@plt+0x7eeadc> │ │ │ │ + ldr r3, [pc, #12] @ 800a9c <__cxa_atexit@plt+0x7eeaec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - cmneq r4, #228, 2 @ 0x39 │ │ │ │ - movteq r0, #24388 @ 0x5f44 │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + cmneq r4, #212, 2 @ 0x35 │ │ │ │ + movteq r0, #24372 @ 0x5f34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 800ab4 <__cxa_atexit@plt+0x7eeb04> │ │ │ │ + ldr r3, [pc, #16] @ 800ac4 <__cxa_atexit@plt+0x7eeb14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #24348 @ 0x5f1c │ │ │ │ + movteq r0, #24332 @ 0x5f0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 800adc <__cxa_atexit@plt+0x7eeb2c> │ │ │ │ + ldr r3, [pc, #16] @ 800aec <__cxa_atexit@plt+0x7eeb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #24308 @ 0x5ef4 │ │ │ │ + movteq r0, #24292 @ 0x5ee4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800b58 <__cxa_atexit@plt+0x7eeba8> │ │ │ │ + bhi 800b68 <__cxa_atexit@plt+0x7eebb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #80] @ 800b64 <__cxa_atexit@plt+0x7eebb4> │ │ │ │ + ldr r0, [pc, #80] @ 800b74 <__cxa_atexit@plt+0x7eebc4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 800b68 <__cxa_atexit@plt+0x7eebb8> │ │ │ │ + ldr lr, [pc, #76] @ 800b78 <__cxa_atexit@plt+0x7eebc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #72] @ 800b6c <__cxa_atexit@plt+0x7eebbc> │ │ │ │ + ldr r9, [pc, #72] @ 800b7c <__cxa_atexit@plt+0x7eebcc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2079464,926 +2079468,926 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 800b8c <__cxa_atexit@plt+0x7eebdc> │ │ │ │ + ldr r3, [pc, #12] @ 800b9c <__cxa_atexit@plt+0x7eebec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - cmneq r4, #228 @ 0xe4 │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + cmneq r4, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800bd4 <__cxa_atexit@plt+0x7eec24> │ │ │ │ - ldr r3, [pc, #48] @ 800bdc <__cxa_atexit@plt+0x7eec2c> │ │ │ │ + bcc 800be4 <__cxa_atexit@plt+0x7eec34> │ │ │ │ + ldr r3, [pc, #48] @ 800bec <__cxa_atexit@plt+0x7eec3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 800be0 <__cxa_atexit@plt+0x7eec30> │ │ │ │ + ldr r2, [pc, #44] @ 800bf0 <__cxa_atexit@plt+0x7eec40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 800bcc <__cxa_atexit@plt+0x7eec1c> │ │ │ │ - b 800bec <__cxa_atexit@plt+0x7eec3c> │ │ │ │ + beq 800bdc <__cxa_atexit@plt+0x7eec2c> │ │ │ │ + b 800bfc <__cxa_atexit@plt+0x7eec4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r4, #136 @ 0x88 │ │ │ │ + cmneq r4, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - beq 800c28 <__cxa_atexit@plt+0x7eec78> │ │ │ │ + beq 800c38 <__cxa_atexit@plt+0x7eec88> │ │ │ │ cmp r3, #5 │ │ │ │ - bne 800c60 <__cxa_atexit@plt+0x7eecb0> │ │ │ │ + bne 800c70 <__cxa_atexit@plt+0x7eecc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800c74 <__cxa_atexit@plt+0x7eecc4> │ │ │ │ - ldr r7, [pc, #108] @ 800c8c <__cxa_atexit@plt+0x7eecdc> │ │ │ │ + bhi 800c84 <__cxa_atexit@plt+0x7eecd4> │ │ │ │ + ldr r7, [pc, #108] @ 800c9c <__cxa_atexit@plt+0x7eecec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 800c44 <__cxa_atexit@plt+0x7eec94> │ │ │ │ + b 800c54 <__cxa_atexit@plt+0x7eeca4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800c74 <__cxa_atexit@plt+0x7eecc4> │ │ │ │ - ldr r7, [pc, #68] @ 800c84 <__cxa_atexit@plt+0x7eecd4> │ │ │ │ + bhi 800c84 <__cxa_atexit@plt+0x7eecd4> │ │ │ │ + ldr r7, [pc, #68] @ 800c94 <__cxa_atexit@plt+0x7eece4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #60] @ 800c88 <__cxa_atexit@plt+0x7eecd8> │ │ │ │ + ldr r3, [pc, #60] @ 800c98 <__cxa_atexit@plt+0x7eece8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 800c80 <__cxa_atexit@plt+0x7eecd0> │ │ │ │ + ldr r7, [pc, #24] @ 800c90 <__cxa_atexit@plt+0x7eece0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #124, 4 @ 0xc0000007 │ │ │ │ - cmneq r4, #0, 2 │ │ │ │ - cmneq r4, #148, 4 @ 0x40000009 │ │ │ │ - cmneq r4, #28, 2 │ │ │ │ - movteq r1, #21216 @ 0x52e0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq r4, #240 @ 0xf0 │ │ │ │ + cmneq r4, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r4, #12, 2 │ │ │ │ + movteq r1, #21200 @ 0x52d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800cc8 <__cxa_atexit@plt+0x7eed18> │ │ │ │ - ldr r3, [pc, #32] @ 800cd0 <__cxa_atexit@plt+0x7eed20> │ │ │ │ + bcc 800cd8 <__cxa_atexit@plt+0x7eed28> │ │ │ │ + ldr r3, [pc, #32] @ 800ce0 <__cxa_atexit@plt+0x7eed30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 800cd4 <__cxa_atexit@plt+0x7eed24> │ │ │ │ + ldr r7, [pc, #16] @ 800ce4 <__cxa_atexit@plt+0x7eed34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 30 @ 0x230 │ │ │ │ - cmneq r4, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r4, #124, 30 @ 0x1f0 │ │ │ │ + cmneq r4, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800d04 <__cxa_atexit@plt+0x7eed54> │ │ │ │ - ldr r3, [pc, #24] @ 800d0c <__cxa_atexit@plt+0x7eed5c> │ │ │ │ + bcc 800d14 <__cxa_atexit@plt+0x7eed64> │ │ │ │ + ldr r3, [pc, #24] @ 800d1c <__cxa_atexit@plt+0x7eed6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #72, 30 @ 0x120 │ │ │ │ - movteq r2, #23616 @ 0x5c40 │ │ │ │ + cmneq r4, #56, 30 @ 0xe0 │ │ │ │ + movteq r2, #23600 @ 0x5c30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800d8c <__cxa_atexit@plt+0x7eeddc> │ │ │ │ + bcc 800d9c <__cxa_atexit@plt+0x7eedec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800d84 <__cxa_atexit@plt+0x7eedd4> │ │ │ │ - ldr r3, [pc, #84] @ 800d94 <__cxa_atexit@plt+0x7eede4> │ │ │ │ + bhi 800d94 <__cxa_atexit@plt+0x7eede4> │ │ │ │ + ldr r3, [pc, #84] @ 800da4 <__cxa_atexit@plt+0x7eedf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 800d98 <__cxa_atexit@plt+0x7eede8> │ │ │ │ + ldr r2, [pc, #80] @ 800da8 <__cxa_atexit@plt+0x7eedf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 800d9c <__cxa_atexit@plt+0x7eedec> │ │ │ │ + ldr r1, [pc, #60] @ 800dac <__cxa_atexit@plt+0x7eedfc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 800da0 <__cxa_atexit@plt+0x7eedf0> │ │ │ │ + ldr r7, [pc, #32] @ 800db0 <__cxa_atexit@plt+0x7eee00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #244, 28 @ 0xf40 │ │ │ │ + cmneq r4, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #32, 4 │ │ │ │ - movteq r1, #21444 @ 0x53c4 │ │ │ │ + cmneq r4, #16, 4 │ │ │ │ + movteq r1, #21428 @ 0x53b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800dec <__cxa_atexit@plt+0x7eee3c> │ │ │ │ - ldr r3, [pc, #48] @ 800df4 <__cxa_atexit@plt+0x7eee44> │ │ │ │ + bcc 800dfc <__cxa_atexit@plt+0x7eee4c> │ │ │ │ + ldr r3, [pc, #48] @ 800e04 <__cxa_atexit@plt+0x7eee54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #28] @ 800df8 <__cxa_atexit@plt+0x7eee48> │ │ │ │ + ldr r1, [pc, #28] @ 800e08 <__cxa_atexit@plt+0x7eee58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 7df428 <__cxa_atexit@plt+0x7cd478> │ │ │ │ + b 7df438 <__cxa_atexit@plt+0x7cd488> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq r4, #104, 28 @ 0x680 │ │ │ │ cmneq r4, #120, 28 @ 0x780 │ │ │ │ - cmneq r4, #136, 28 @ 0x880 │ │ │ │ - movteq r2, #23396 @ 0x5b64 │ │ │ │ + movteq r2, #23380 @ 0x5b54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800e94 <__cxa_atexit@plt+0x7eeee4> │ │ │ │ + bcc 800ea4 <__cxa_atexit@plt+0x7eeef4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800e8c <__cxa_atexit@plt+0x7eeedc> │ │ │ │ - ldr r3, [pc, #112] @ 800e9c <__cxa_atexit@plt+0x7eeeec> │ │ │ │ + bhi 800e9c <__cxa_atexit@plt+0x7eeeec> │ │ │ │ + ldr r3, [pc, #112] @ 800eac <__cxa_atexit@plt+0x7eeefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r0, [pc, #88] @ 800ea0 <__cxa_atexit@plt+0x7eeef0> │ │ │ │ + ldr r0, [pc, #88] @ 800eb0 <__cxa_atexit@plt+0x7eef00> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #72] @ 800ea4 <__cxa_atexit@plt+0x7eeef4> │ │ │ │ + ldr r3, [pc, #72] @ 800eb4 <__cxa_atexit@plt+0x7eef04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 800ea8 <__cxa_atexit@plt+0x7eeef8> │ │ │ │ + ldr r2, [pc, #60] @ 800eb8 <__cxa_atexit@plt+0x7eef08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16, 28 @ 0x100 │ │ │ │ + cmneq r4, #0, 28 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r4, #248, 26 @ 0x3e00 │ │ │ │ - movteq r1, #21504 @ 0x5400 │ │ │ │ + cmneq r4, #232, 26 @ 0x3a00 │ │ │ │ + movteq r1, #21488 @ 0x53f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800ee0 <__cxa_atexit@plt+0x7eef30> │ │ │ │ - ldr r3, [pc, #28] @ 800ee8 <__cxa_atexit@plt+0x7eef38> │ │ │ │ + bcc 800ef0 <__cxa_atexit@plt+0x7eef40> │ │ │ │ + ldr r3, [pc, #28] @ 800ef8 <__cxa_atexit@plt+0x7eef48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 7e0f2c <__cxa_atexit@plt+0x7cef7c> │ │ │ │ + b 7e0f3c <__cxa_atexit@plt+0x7cef8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #112, 26 @ 0x1c00 │ │ │ │ - movteq r2, #23172 @ 0x5a84 │ │ │ │ + cmneq r4, #96, 26 @ 0x1800 │ │ │ │ + movteq r2, #23156 @ 0x5a74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800f88 <__cxa_atexit@plt+0x7eefd8> │ │ │ │ + bcc 800f98 <__cxa_atexit@plt+0x7eefe8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 800f80 <__cxa_atexit@plt+0x7eefd0> │ │ │ │ - ldr r3, [pc, #116] @ 800f90 <__cxa_atexit@plt+0x7eefe0> │ │ │ │ + bhi 800f90 <__cxa_atexit@plt+0x7eefe0> │ │ │ │ + ldr r3, [pc, #116] @ 800fa0 <__cxa_atexit@plt+0x7eeff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r0, [pc, #92] @ 800f94 <__cxa_atexit@plt+0x7eefe4> │ │ │ │ + ldr r0, [pc, #92] @ 800fa4 <__cxa_atexit@plt+0x7eeff4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr lr, [pc, #80] @ 800f98 <__cxa_atexit@plt+0x7eefe8> │ │ │ │ + ldr lr, [pc, #80] @ 800fa8 <__cxa_atexit@plt+0x7eeff8> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r1, [pc, #60] @ 800f9c <__cxa_atexit@plt+0x7eefec> │ │ │ │ + ldr r1, [pc, #60] @ 800fac <__cxa_atexit@plt+0x7eeffc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-36]! @ 0xffffffdc │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #32, 26 @ 0x800 │ │ │ │ + cmneq r4, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r4, #4, 26 @ 0x100 │ │ │ │ - movteq r2, #22904 @ 0x5978 │ │ │ │ + cmneq r4, #244, 24 @ 0xf400 │ │ │ │ + movteq r2, #22888 @ 0x5968 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 800fd4 <__cxa_atexit@plt+0x7ef024> │ │ │ │ - ldr r3, [pc, #28] @ 800fdc <__cxa_atexit@plt+0x7ef02c> │ │ │ │ + bcc 800fe4 <__cxa_atexit@plt+0x7ef034> │ │ │ │ + ldr r3, [pc, #28] @ 800fec <__cxa_atexit@plt+0x7ef03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 8007f8 <__cxa_atexit@plt+0x7ee848> │ │ │ │ + b 800808 <__cxa_atexit@plt+0x7ee858> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #124, 24 @ 0x7c00 │ │ │ │ - movteq r2, #22944 @ 0x59a0 │ │ │ │ + cmneq r4, #108, 24 @ 0x6c00 │ │ │ │ + movteq r2, #22928 @ 0x5990 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801084 <__cxa_atexit@plt+0x7ef0d4> │ │ │ │ + bcc 801094 <__cxa_atexit@plt+0x7ef0e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80107c <__cxa_atexit@plt+0x7ef0cc> │ │ │ │ - ldr r3, [pc, #124] @ 80108c <__cxa_atexit@plt+0x7ef0dc> │ │ │ │ + bhi 80108c <__cxa_atexit@plt+0x7ef0dc> │ │ │ │ + ldr r3, [pc, #124] @ 80109c <__cxa_atexit@plt+0x7ef0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ - ldr lr, [pc, #96] @ 801090 <__cxa_atexit@plt+0x7ef0e0> │ │ │ │ + ldr lr, [pc, #96] @ 8010a0 <__cxa_atexit@plt+0x7ef0f0> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #80] @ 801094 <__cxa_atexit@plt+0x7ef0e4> │ │ │ │ + ldr r0, [pc, #80] @ 8010a4 <__cxa_atexit@plt+0x7ef0f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #60] @ 801098 <__cxa_atexit@plt+0x7ef0e8> │ │ │ │ + ldr r1, [pc, #60] @ 8010a8 <__cxa_atexit@plt+0x7ef0f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-40]! @ 0xffffffd8 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r4, #28, 24 @ 0x1c00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r4, #8, 24 @ 0x800 │ │ │ │ + cmneq r4, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801114 <__cxa_atexit@plt+0x7ef164> │ │ │ │ + bcc 801124 <__cxa_atexit@plt+0x7ef174> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80110c <__cxa_atexit@plt+0x7ef15c> │ │ │ │ - ldr r3, [pc, #84] @ 80111c <__cxa_atexit@plt+0x7ef16c> │ │ │ │ + bhi 80111c <__cxa_atexit@plt+0x7ef16c> │ │ │ │ + ldr r3, [pc, #84] @ 80112c <__cxa_atexit@plt+0x7ef17c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 801120 <__cxa_atexit@plt+0x7ef170> │ │ │ │ + ldr r2, [pc, #80] @ 801130 <__cxa_atexit@plt+0x7ef180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [pc, #72] @ 801124 <__cxa_atexit@plt+0x7ef174> │ │ │ │ + ldr r2, [pc, #72] @ 801134 <__cxa_atexit@plt+0x7ef184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #56] @ 801128 <__cxa_atexit@plt+0x7ef178> │ │ │ │ + ldr r0, [pc, #56] @ 801138 <__cxa_atexit@plt+0x7ef188> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr r2, [pc, #48] @ 80112c <__cxa_atexit@plt+0x7ef17c> │ │ │ │ + ldr r2, [pc, #48] @ 80113c <__cxa_atexit@plt+0x7ef18c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq r4, #108, 22 @ 0x1b000 │ │ │ │ - cmneq r4, #96, 24 @ 0x6000 │ │ │ │ - cmneq r4, #240, 26 @ 0x3c00 │ │ │ │ - cmneq r4, #104, 22 @ 0x1a000 │ │ │ │ + cmneq r4, #92, 22 @ 0x17000 │ │ │ │ + cmneq r4, #80, 24 @ 0x5000 │ │ │ │ + cmneq r4, #224, 26 @ 0x3800 │ │ │ │ + cmneq r4, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #161 @ 0xa1 │ │ │ │ orr r3, r3, #768 @ 0x300 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #209 @ 0xd1 │ │ │ │ - ldr r7, [pc, #12] @ 801160 <__cxa_atexit@plt+0x7ef1b0> │ │ │ │ + ldr r7, [pc, #12] @ 801170 <__cxa_atexit@plt+0x7ef1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #244, 22 @ 0x3d000 │ │ │ │ - movteq r2, #22496 @ 0x57e0 │ │ │ │ + cmneq r4, #228, 22 @ 0x39000 │ │ │ │ + movteq r2, #22480 @ 0x57d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8011e0 <__cxa_atexit@plt+0x7ef230> │ │ │ │ + bcc 8011f0 <__cxa_atexit@plt+0x7ef240> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8011d8 <__cxa_atexit@plt+0x7ef228> │ │ │ │ - ldr r3, [pc, #84] @ 8011e8 <__cxa_atexit@plt+0x7ef238> │ │ │ │ + bhi 8011e8 <__cxa_atexit@plt+0x7ef238> │ │ │ │ + ldr r3, [pc, #84] @ 8011f8 <__cxa_atexit@plt+0x7ef248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add r9, r7, #12 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ - ldr r7, [pc, #64] @ 8011ec <__cxa_atexit@plt+0x7ef23c> │ │ │ │ + ldr r7, [pc, #64] @ 8011fc <__cxa_atexit@plt+0x7ef24c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #44] @ 8011f0 <__cxa_atexit@plt+0x7ef240> │ │ │ │ + ldr r7, [pc, #44] @ 801200 <__cxa_atexit@plt+0x7ef250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 8011f4 <__cxa_atexit@plt+0x7ef244> │ │ │ │ + ldr r7, [pc, #32] @ 801204 <__cxa_atexit@plt+0x7ef254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r4, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r4, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r4, #104, 10 @ 0x1a000000 │ │ │ │ - movteq r2, #22424 @ 0x5798 │ │ │ │ + cmneq r4, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r4, #88, 10 @ 0x16000000 │ │ │ │ + movteq r2, #22408 @ 0x5788 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801298 <__cxa_atexit@plt+0x7ef2e8> │ │ │ │ + bcc 8012a8 <__cxa_atexit@plt+0x7ef2f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 801290 <__cxa_atexit@plt+0x7ef2e0> │ │ │ │ - ldr r3, [pc, #120] @ 8012a0 <__cxa_atexit@plt+0x7ef2f0> │ │ │ │ + bhi 8012a0 <__cxa_atexit@plt+0x7ef2f0> │ │ │ │ + ldr r3, [pc, #120] @ 8012b0 <__cxa_atexit@plt+0x7ef300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r8, lr} │ │ │ │ ldr r0, [r7, #28] │ │ │ │ - ldr r9, [pc, #92] @ 8012a4 <__cxa_atexit@plt+0x7ef2f4> │ │ │ │ + ldr r9, [pc, #92] @ 8012b4 <__cxa_atexit@plt+0x7ef304> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r6, {r0, r2, r3} │ │ │ │ str r1, [r6] │ │ │ │ - ldr r0, [pc, #80] @ 8012a8 <__cxa_atexit@plt+0x7ef2f8> │ │ │ │ + ldr r0, [pc, #80] @ 8012b8 <__cxa_atexit@plt+0x7ef308> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ - ldr r3, [pc, #60] @ 8012ac <__cxa_atexit@plt+0x7ef2fc> │ │ │ │ + ldr r3, [pc, #60] @ 8012bc <__cxa_atexit@plt+0x7ef30c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 20 @ 0x14000 │ │ │ │ + cmneq r4, #4, 20 @ 0x4000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r4, #244, 18 @ 0x3d0000 │ │ │ │ - movteq r0, #21760 @ 0x5500 │ │ │ │ + cmneq r4, #228, 18 @ 0x390000 │ │ │ │ + movteq r0, #21744 @ 0x54f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8012e8 <__cxa_atexit@plt+0x7ef338> │ │ │ │ - ldr r3, [pc, #32] @ 8012f0 <__cxa_atexit@plt+0x7ef340> │ │ │ │ + bcc 8012f8 <__cxa_atexit@plt+0x7ef348> │ │ │ │ + ldr r3, [pc, #32] @ 801300 <__cxa_atexit@plt+0x7ef350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8012f4 <__cxa_atexit@plt+0x7ef344> │ │ │ │ + ldr r7, [pc, #16] @ 801304 <__cxa_atexit@plt+0x7ef354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r4, #192, 14 @ 0x3000000 │ │ │ │ - movteq r2, #22056 @ 0x5628 │ │ │ │ + cmneq r4, #92, 18 @ 0x170000 │ │ │ │ + cmneq r4, #176, 14 @ 0x2c00000 │ │ │ │ + movteq r2, #22040 @ 0x5618 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801364 <__cxa_atexit@plt+0x7ef3b4> │ │ │ │ + bcc 801374 <__cxa_atexit@plt+0x7ef3c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80135c <__cxa_atexit@plt+0x7ef3ac> │ │ │ │ - ldr r3, [pc, #68] @ 80136c <__cxa_atexit@plt+0x7ef3bc> │ │ │ │ + bhi 80136c <__cxa_atexit@plt+0x7ef3bc> │ │ │ │ + ldr r3, [pc, #68] @ 80137c <__cxa_atexit@plt+0x7ef3cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 801370 <__cxa_atexit@plt+0x7ef3c0> │ │ │ │ + ldr r3, [pc, #44] @ 801380 <__cxa_atexit@plt+0x7ef3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 801374 <__cxa_atexit@plt+0x7ef3c4> │ │ │ │ + ldr r7, [pc, #28] @ 801384 <__cxa_atexit@plt+0x7ef3d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 18 @ 0x50000 │ │ │ │ + cmneq r4, #4, 18 @ 0x10000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r4, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r4, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8013e8 <__cxa_atexit@plt+0x7ef438> │ │ │ │ + bcc 8013f8 <__cxa_atexit@plt+0x7ef448> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8013e0 <__cxa_atexit@plt+0x7ef430> │ │ │ │ - ldr r3, [pc, #76] @ 8013f0 <__cxa_atexit@plt+0x7ef440> │ │ │ │ + bhi 8013f0 <__cxa_atexit@plt+0x7ef440> │ │ │ │ + ldr r3, [pc, #76] @ 801400 <__cxa_atexit@plt+0x7ef450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #68] @ 8013f4 <__cxa_atexit@plt+0x7ef444> │ │ │ │ + ldr r3, [pc, #68] @ 801404 <__cxa_atexit@plt+0x7ef454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r1, [pc, #52] @ 8013f8 <__cxa_atexit@plt+0x7ef448> │ │ │ │ + ldr r1, [pc, #52] @ 801408 <__cxa_atexit@plt+0x7ef458> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r3, [pc, #44] @ 8013fc <__cxa_atexit@plt+0x7ef44c> │ │ │ │ + ldr r3, [pc, #44] @ 80140c <__cxa_atexit@plt+0x7ef45c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #152, 16 @ 0x980000 │ │ │ │ - cmneq r4, #144, 18 @ 0x240000 │ │ │ │ - cmneq r4, #28, 22 @ 0x7000 │ │ │ │ - cmneq r4, #148, 16 @ 0x940000 │ │ │ │ - movteq r0, #23356 @ 0x5b3c │ │ │ │ + cmneq r4, #136, 16 @ 0x880000 │ │ │ │ + cmneq r4, #128, 18 @ 0x200000 │ │ │ │ + cmneq r4, #12, 22 @ 0x3000 │ │ │ │ + cmneq r4, #132, 16 @ 0x840000 │ │ │ │ + movteq r0, #23340 @ 0x5b2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801470 <__cxa_atexit@plt+0x7ef4c0> │ │ │ │ + bcc 801480 <__cxa_atexit@plt+0x7ef4d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 801468 <__cxa_atexit@plt+0x7ef4b8> │ │ │ │ - ldr r3, [pc, #72] @ 801478 <__cxa_atexit@plt+0x7ef4c8> │ │ │ │ + bhi 801478 <__cxa_atexit@plt+0x7ef4c8> │ │ │ │ + ldr r3, [pc, #72] @ 801488 <__cxa_atexit@plt+0x7ef4d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 80147c <__cxa_atexit@plt+0x7ef4cc> │ │ │ │ + ldr r7, [pc, #48] @ 80148c <__cxa_atexit@plt+0x7ef4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 801480 <__cxa_atexit@plt+0x7ef4d0> │ │ │ │ + ldr r7, [pc, #28] @ 801490 <__cxa_atexit@plt+0x7ef4e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #12, 16 @ 0xc0000 │ │ │ │ + cmneq r4, #252, 14 @ 0x3f00000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r4, #48, 16 @ 0x300000 │ │ │ │ - movteq r2, #21676 @ 0x54ac │ │ │ │ + cmneq r4, #32, 16 @ 0x200000 │ │ │ │ + movteq r2, #21660 @ 0x549c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801520 <__cxa_atexit@plt+0x7ef570> │ │ │ │ + bcc 801530 <__cxa_atexit@plt+0x7ef580> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 801518 <__cxa_atexit@plt+0x7ef568> │ │ │ │ - ldr r3, [pc, #116] @ 801528 <__cxa_atexit@plt+0x7ef578> │ │ │ │ + bhi 801528 <__cxa_atexit@plt+0x7ef578> │ │ │ │ + ldr r3, [pc, #116] @ 801538 <__cxa_atexit@plt+0x7ef588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #80] @ 80152c <__cxa_atexit@plt+0x7ef57c> │ │ │ │ + ldr r9, [pc, #80] @ 80153c <__cxa_atexit@plt+0x7ef58c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 801530 <__cxa_atexit@plt+0x7ef580> │ │ │ │ + ldr sl, [pc, #76] @ 801540 <__cxa_atexit@plt+0x7ef590> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 801534 <__cxa_atexit@plt+0x7ef584> │ │ │ │ + ldr r7, [pc, #32] @ 801544 <__cxa_atexit@plt+0x7ef594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r4, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r4, #60, 14 @ 0xf00000 │ │ │ │ - movteq r2, #21604 @ 0x5464 │ │ │ │ + cmneq r4, #44, 14 @ 0xb00000 │ │ │ │ + movteq r2, #21588 @ 0x5454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8015e0 <__cxa_atexit@plt+0x7ef630> │ │ │ │ + bcc 8015f0 <__cxa_atexit@plt+0x7ef640> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8015d8 <__cxa_atexit@plt+0x7ef628> │ │ │ │ + bhi 8015e8 <__cxa_atexit@plt+0x7ef638> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r9, sl, lr} │ │ │ │ add ip, r7, #23 │ │ │ │ ldm ip, {r0, r3, ip} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r2, ip} │ │ │ │ str r8, [r6] │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ sub r2, r6, #48 @ 0x30 │ │ │ │ stm r2, {r1, r9, sl, lr} │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #68] @ 8015e8 <__cxa_atexit@plt+0x7ef638> │ │ │ │ + ldr r3, [pc, #68] @ 8015f8 <__cxa_atexit@plt+0x7ef648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #56] @ 8015ec <__cxa_atexit@plt+0x7ef63c> │ │ │ │ + ldr r2, [pc, #56] @ 8015fc <__cxa_atexit@plt+0x7ef64c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-60]! @ 0xffffffc4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 8015f0 <__cxa_atexit@plt+0x7ef640> │ │ │ │ + ldr r2, [pc, #40] @ 801600 <__cxa_atexit@plt+0x7ef650> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #192, 12 @ 0xc000000 │ │ │ │ + cmneq r4, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - movteq r0, #20492 @ 0x500c │ │ │ │ + movteq pc, #20476 @ 0x4ffc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80162c <__cxa_atexit@plt+0x7ef67c> │ │ │ │ - ldr r3, [pc, #32] @ 801634 <__cxa_atexit@plt+0x7ef684> │ │ │ │ + bcc 80163c <__cxa_atexit@plt+0x7ef68c> │ │ │ │ + ldr r3, [pc, #32] @ 801644 <__cxa_atexit@plt+0x7ef694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 801638 <__cxa_atexit@plt+0x7ef688> │ │ │ │ + ldr r7, [pc, #16] @ 801648 <__cxa_atexit@plt+0x7ef698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40, 12 @ 0x2800000 │ │ │ │ - cmneq r4, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r4, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r4, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801668 <__cxa_atexit@plt+0x7ef6b8> │ │ │ │ - ldr r3, [pc, #24] @ 801670 <__cxa_atexit@plt+0x7ef6c0> │ │ │ │ + bcc 801678 <__cxa_atexit@plt+0x7ef6c8> │ │ │ │ + ldr r3, [pc, #24] @ 801680 <__cxa_atexit@plt+0x7ef6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #228, 10 @ 0x39000000 │ │ │ │ - movteq pc, #20376 @ 0x4f98 @ │ │ │ │ + cmneq r4, #212, 10 @ 0x35000000 │ │ │ │ + movteq pc, #20360 @ 0x4f88 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8016f0 <__cxa_atexit@plt+0x7ef740> │ │ │ │ + bcc 801700 <__cxa_atexit@plt+0x7ef750> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8016e8 <__cxa_atexit@plt+0x7ef738> │ │ │ │ - ldr r3, [pc, #84] @ 8016f8 <__cxa_atexit@plt+0x7ef748> │ │ │ │ + bhi 8016f8 <__cxa_atexit@plt+0x7ef748> │ │ │ │ + ldr r3, [pc, #84] @ 801708 <__cxa_atexit@plt+0x7ef758> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8016fc <__cxa_atexit@plt+0x7ef74c> │ │ │ │ + ldr r2, [pc, #80] @ 80170c <__cxa_atexit@plt+0x7ef75c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 801700 <__cxa_atexit@plt+0x7ef750> │ │ │ │ + ldr r1, [pc, #60] @ 801710 <__cxa_atexit@plt+0x7ef760> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 801704 <__cxa_atexit@plt+0x7ef754> │ │ │ │ + ldr r7, [pc, #32] @ 801714 <__cxa_atexit@plt+0x7ef764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r4, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #108, 10 @ 0x1b000000 │ │ │ │ - movteq r2, #21140 @ 0x5294 │ │ │ │ + cmneq r4, #92, 10 @ 0x17000000 │ │ │ │ + movteq r2, #21124 @ 0x5284 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8017cc <__cxa_atexit@plt+0x7ef81c> │ │ │ │ + bcc 8017dc <__cxa_atexit@plt+0x7ef82c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8017c4 <__cxa_atexit@plt+0x7ef814> │ │ │ │ + bhi 8017d4 <__cxa_atexit@plt+0x7ef824> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #9] │ │ │ │ ldr r0, [r7, #13] │ │ │ │ ldr r1, [r7, #17] │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6] │ │ │ │ - ldr r8, [pc, #120] @ 8017d4 <__cxa_atexit@plt+0x7ef824> │ │ │ │ + ldr r8, [pc, #120] @ 8017e4 <__cxa_atexit@plt+0x7ef834> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #116] @ 8017d8 <__cxa_atexit@plt+0x7ef828> │ │ │ │ + ldr ip, [pc, #116] @ 8017e8 <__cxa_atexit@plt+0x7ef838> │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, r6 │ │ │ │ str ip, [lr, #-60]! @ 0xffffffc4 │ │ │ │ - ldr ip, [pc, #104] @ 8017dc <__cxa_atexit@plt+0x7ef82c> │ │ │ │ + ldr ip, [pc, #104] @ 8017ec <__cxa_atexit@plt+0x7ef83c> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r3, sl, fp} │ │ │ │ - ldr r2, [pc, #64] @ 8017e0 <__cxa_atexit@plt+0x7ef830> │ │ │ │ + ldr r2, [pc, #64] @ 8017f0 <__cxa_atexit@plt+0x7ef840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r4, #196, 8 @ 0xc4000000 │ │ │ │ - movteq r2, #20920 @ 0x51b8 │ │ │ │ + cmneq r4, #180, 8 @ 0xb4000000 │ │ │ │ + movteq r2, #20904 @ 0x51a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 801824 <__cxa_atexit@plt+0x7ef874> │ │ │ │ - ldr r7, [pc, #44] @ 801834 <__cxa_atexit@plt+0x7ef884> │ │ │ │ + bcc 801834 <__cxa_atexit@plt+0x7ef884> │ │ │ │ + ldr r7, [pc, #44] @ 801844 <__cxa_atexit@plt+0x7ef894> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 801838 <__cxa_atexit@plt+0x7ef888> │ │ │ │ + ldr r7, [pc, #32] @ 801848 <__cxa_atexit@plt+0x7ef898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 80183c <__cxa_atexit@plt+0x7ef88c> │ │ │ │ + ldr r8, [pc, #28] @ 80184c <__cxa_atexit@plt+0x7ef89c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 801840 <__cxa_atexit@plt+0x7ef890> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 801850 <__cxa_atexit@plt+0x7ef8a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r4, #236, 28 @ 0xec0 │ │ │ │ - cmneq r4, #180, 26 @ 0x2d00 │ │ │ │ - movteq r2, #20876 @ 0x518c │ │ │ │ - movteq r2, #20828 @ 0x515c │ │ │ │ + cmneq r4, #220, 28 @ 0xdc0 │ │ │ │ + cmneq r4, #164, 26 @ 0x2900 │ │ │ │ + movteq r2, #20860 @ 0x517c │ │ │ │ + movteq r2, #20812 @ 0x514c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 801868 <__cxa_atexit@plt+0x7ef8b8> │ │ │ │ + ldr r3, [pc, #16] @ 801878 <__cxa_atexit@plt+0x7ef8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #20788 @ 0x5134 │ │ │ │ + movteq r2, #20772 @ 0x5124 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 80188c <__cxa_atexit@plt+0x7ef8dc> │ │ │ │ + ldr r3, [pc, #12] @ 80189c <__cxa_atexit@plt+0x7ef8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r2, #20752 @ 0x5110 │ │ │ │ + movteq r2, #20736 @ 0x5100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8018b4 <__cxa_atexit@plt+0x7ef904> │ │ │ │ + ldr r3, [pc, #16] @ 8018c4 <__cxa_atexit@plt+0x7ef914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #20712 @ 0x50e8 │ │ │ │ + movteq r2, #20696 @ 0x50d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8018dc <__cxa_atexit@plt+0x7ef92c> │ │ │ │ + ldr r3, [pc, #16] @ 8018ec <__cxa_atexit@plt+0x7ef93c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #20672 @ 0x50c0 │ │ │ │ + movteq r2, #20656 @ 0x50b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 801934 <__cxa_atexit@plt+0x7ef984> │ │ │ │ + bhi 801944 <__cxa_atexit@plt+0x7ef994> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #44] @ 801940 <__cxa_atexit@plt+0x7ef990> │ │ │ │ + ldr lr, [pc, #44] @ 801950 <__cxa_atexit@plt+0x7ef9a0> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ stmdb r6, {r1, r7} │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r0, [r6, #-16] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #17 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - movteq r2, #20816 @ 0x5150 │ │ │ │ + movteq r2, #20800 @ 0x5140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #216 @ 0xd8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801990 <__cxa_atexit@plt+0x7ef9e0> │ │ │ │ - ldr r3, [pc, #48] @ 801998 <__cxa_atexit@plt+0x7ef9e8> │ │ │ │ + bcc 8019a0 <__cxa_atexit@plt+0x7ef9f0> │ │ │ │ + ldr r3, [pc, #48] @ 8019a8 <__cxa_atexit@plt+0x7ef9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 801984 <__cxa_atexit@plt+0x7ef9d4> │ │ │ │ + beq 801994 <__cxa_atexit@plt+0x7ef9e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 8019a8 <__cxa_atexit@plt+0x7ef9f8> │ │ │ │ + b 8019b8 <__cxa_atexit@plt+0x7efa08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r2, #20732 @ 0x50fc │ │ │ │ + movteq r2, #20716 @ 0x50ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ mov r8, r7 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -2080472,15 +2080476,15 @@ │ │ │ │ str r7, [r5, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #88] @ 801b80 <__cxa_atexit@plt+0x7efbd0> │ │ │ │ + ldr r7, [pc, #88] @ 801b90 <__cxa_atexit@plt+0x7efbe0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ str r6, [r5, #-128] @ 0xffffff80 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [r5, #-124] @ 0xffffff84 │ │ │ │ @@ -2080491,22 +2080495,22 @@ │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ str r6, [r5, #-112] @ 0xffffff90 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [r5, #-104] @ 0xffffff98 │ │ │ │ str r7, [r5, #-136]! @ 0xffffff78 │ │ │ │ - ldr r7, [pc, #16] @ 801b84 <__cxa_atexit@plt+0x7efbd4> │ │ │ │ + ldr r7, [pc, #16] @ 801b94 <__cxa_atexit@plt+0x7efbe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add fp, sp, #92 @ 0x5c │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq r4, #136, 26 @ 0x2200 │ │ │ │ - @ instruction: 0x0320d64c │ │ │ │ + cmneq r4, #120, 26 @ 0x1e00 │ │ │ │ + @ instruction: 0x0320d63c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ add lr, sp, #28 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -2080528,15 +2080532,15 @@ │ │ │ │ add lr, r7, #55 @ 0x37 │ │ │ │ ldm lr, {r1, r2, r3, r4, r6, r8, lr} │ │ │ │ ldr r7, [r5, #140] @ 0x8c │ │ │ │ str sl, [r5, #140] @ 0x8c │ │ │ │ str fp, [r5] │ │ │ │ str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ stmdb r5, {r0, r1, r2, r3, r4, r6, r8, lr} │ │ │ │ - ldr r0, [pc, #84] @ 801c5c <__cxa_atexit@plt+0x7efcac> │ │ │ │ + ldr r0, [pc, #84] @ 801c6c <__cxa_atexit@plt+0x7efcbc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #-68] @ 0xffffffbc │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r5, #-60] @ 0xffffffc4 │ │ │ │ @@ -2080552,20 +2080556,20 @@ │ │ │ │ str r0, [r5, #-72]! @ 0xffffffb8 │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ add fp, sp, #28 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0320d580 │ │ │ │ + @ instruction: 0x0320d570 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #232 @ 0xe8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 801fb8 <__cxa_atexit@plt+0x7f0008> │ │ │ │ + bhi 801fc8 <__cxa_atexit@plt+0x7f0018> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2080657,15 +2080661,15 @@ │ │ │ │ ldr lr, [r5, #80] @ 0x50 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r5, #208] @ 0xd0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #440] @ 801fc4 <__cxa_atexit@plt+0x7f0014> │ │ │ │ + ldr r0, [pc, #440] @ 801fd4 <__cxa_atexit@plt+0x7f0024> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #2 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ @@ -2080709,15 +2080713,15 @@ │ │ │ │ str r7, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ str r7, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ str r7, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldr r7, [pc, #236] @ 801fc8 <__cxa_atexit@plt+0x7f0018> │ │ │ │ + ldr r7, [pc, #236] @ 801fd8 <__cxa_atexit@plt+0x7f0028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ str r4, [r6, #-164] @ 0xffffff5c │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [r6, #-160] @ 0xffffff60 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [r6, #-156] @ 0xffffff64 │ │ │ │ @@ -2080742,15 +2080746,15 @@ │ │ │ │ str r7, [r6, #-180] @ 0xffffff4c │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ str r7, [r6, #-176] @ 0xffffff50 │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ str r7, [r6, #-172] @ 0xffffff54 │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ str r7, [r6, #-168] @ 0xffffff58 │ │ │ │ - ldr r7, [pc, #108] @ 801fcc <__cxa_atexit@plt+0x7f001c> │ │ │ │ + ldr r7, [pc, #108] @ 801fdc <__cxa_atexit@plt+0x7f002c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-228] @ 0xffffff1c │ │ │ │ ldr r7, [sp, #124] @ 0x7c │ │ │ │ str r7, [r6, #-224] @ 0xffffff20 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ str r7, [r6, #-220] @ 0xffffff24 │ │ │ │ ldr r7, [sp, #180] @ 0xb4 │ │ │ │ @@ -2080768,1185 +2080772,1185 @@ │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #216]! @ 0xd8 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ ldr fp, [sp, #160] @ 0xa0 │ │ │ │ bx r0 │ │ │ │ mov r3, #232 @ 0xe8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #52, 30 @ 0xd0 │ │ │ │ - cmneq r4, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r4, #248, 30 @ 0x3e0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #36, 30 @ 0x90 │ │ │ │ + cmneq r4, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r4, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 801ffc <__cxa_atexit@plt+0x7f004c> │ │ │ │ - ldr r3, [pc, #24] @ 802004 <__cxa_atexit@plt+0x7f0054> │ │ │ │ + bcc 80200c <__cxa_atexit@plt+0x7f005c> │ │ │ │ + ldr r3, [pc, #24] @ 802014 <__cxa_atexit@plt+0x7f0064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 24 @ 0x5000 │ │ │ │ - movteq r1, #23196 @ 0x5a9c │ │ │ │ + cmneq r4, #64, 24 @ 0x4000 │ │ │ │ + movteq r1, #23180 @ 0x5a8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802084 <__cxa_atexit@plt+0x7f00d4> │ │ │ │ + bcc 802094 <__cxa_atexit@plt+0x7f00e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80207c <__cxa_atexit@plt+0x7f00cc> │ │ │ │ - ldr r3, [pc, #84] @ 80208c <__cxa_atexit@plt+0x7f00dc> │ │ │ │ + bhi 80208c <__cxa_atexit@plt+0x7f00dc> │ │ │ │ + ldr r3, [pc, #84] @ 80209c <__cxa_atexit@plt+0x7f00ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 802090 <__cxa_atexit@plt+0x7f00e0> │ │ │ │ + ldr r2, [pc, #80] @ 8020a0 <__cxa_atexit@plt+0x7f00f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 802094 <__cxa_atexit@plt+0x7f00e4> │ │ │ │ + ldr r1, [pc, #60] @ 8020a4 <__cxa_atexit@plt+0x7f00f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 802098 <__cxa_atexit@plt+0x7f00e8> │ │ │ │ + ldr r7, [pc, #32] @ 8020a8 <__cxa_atexit@plt+0x7f00f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ - cmneq r4, #252, 22 @ 0x3f000 │ │ │ │ + cmneq r4, #236, 22 @ 0x3b000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r4, #216, 22 @ 0x36000 │ │ │ │ - movteq pc, #18196 @ 0x4714 @ │ │ │ │ + cmneq r4, #200, 22 @ 0x32000 │ │ │ │ + movteq pc, #18180 @ 0x4704 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8020d4 <__cxa_atexit@plt+0x7f0124> │ │ │ │ - ldr r3, [pc, #32] @ 8020dc <__cxa_atexit@plt+0x7f012c> │ │ │ │ + bcc 8020e4 <__cxa_atexit@plt+0x7f0134> │ │ │ │ + ldr r3, [pc, #32] @ 8020ec <__cxa_atexit@plt+0x7f013c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8020e0 <__cxa_atexit@plt+0x7f0130> │ │ │ │ + ldr r7, [pc, #16] @ 8020f0 <__cxa_atexit@plt+0x7f0140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #128, 22 @ 0x20000 │ │ │ │ - cmneq r4, #212, 18 @ 0x350000 │ │ │ │ - movteq r1, #22916 @ 0x5984 │ │ │ │ + cmneq r4, #112, 22 @ 0x1c000 │ │ │ │ + cmneq r4, #196, 18 @ 0x310000 │ │ │ │ + movteq r1, #22900 @ 0x5974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802118 <__cxa_atexit@plt+0x7f0168> │ │ │ │ - ldr r3, [pc, #28] @ 802120 <__cxa_atexit@plt+0x7f0170> │ │ │ │ + bcc 802128 <__cxa_atexit@plt+0x7f0178> │ │ │ │ + ldr r3, [pc, #28] @ 802130 <__cxa_atexit@plt+0x7f0180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 802124 <__cxa_atexit@plt+0x7f0174> │ │ │ │ + ldr r8, [pc, #16] @ 802134 <__cxa_atexit@plt+0x7f0184> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #56, 22 @ 0xe000 │ │ │ │ - cmneq r4, #4, 18 @ 0x10000 │ │ │ │ - movteq r1, #22860 @ 0x594c │ │ │ │ + cmneq r4, #40, 22 @ 0xa000 │ │ │ │ + cmneq r4, #244, 16 @ 0xf40000 │ │ │ │ + movteq r1, #22844 @ 0x593c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8021ac <__cxa_atexit@plt+0x7f01fc> │ │ │ │ + bcc 8021bc <__cxa_atexit@plt+0x7f020c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8021a4 <__cxa_atexit@plt+0x7f01f4> │ │ │ │ - ldr r3, [pc, #92] @ 8021b4 <__cxa_atexit@plt+0x7f0204> │ │ │ │ + bhi 8021b4 <__cxa_atexit@plt+0x7f0204> │ │ │ │ + ldr r3, [pc, #92] @ 8021c4 <__cxa_atexit@plt+0x7f0214> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8021b8 <__cxa_atexit@plt+0x7f0208> │ │ │ │ + ldr r2, [pc, #88] @ 8021c8 <__cxa_atexit@plt+0x7f0218> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 8021bc <__cxa_atexit@plt+0x7f020c> │ │ │ │ + ldr r1, [pc, #84] @ 8021cc <__cxa_atexit@plt+0x7f021c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 8021c0 <__cxa_atexit@plt+0x7f0210> │ │ │ │ + ldr r0, [pc, #68] @ 8021d0 <__cxa_atexit@plt+0x7f0220> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 8021c4 <__cxa_atexit@plt+0x7f0214> │ │ │ │ + ldr r7, [pc, #36] @ 8021d4 <__cxa_atexit@plt+0x7f0224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r4, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r4, #196, 20 @ 0xc4000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r4, #176, 20 @ 0xb0000 │ │ │ │ + cmneq r4, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802228 <__cxa_atexit@plt+0x7f0278> │ │ │ │ + bhi 802238 <__cxa_atexit@plt+0x7f0288> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 802234 <__cxa_atexit@plt+0x7f0284> │ │ │ │ + ldr r7, [pc, #68] @ 802244 <__cxa_atexit@plt+0x7f0294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #56] @ 802238 <__cxa_atexit@plt+0x7f0288> │ │ │ │ + ldr r7, [pc, #56] @ 802248 <__cxa_atexit@plt+0x7f0298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r7, [pc, #44] @ 80223c <__cxa_atexit@plt+0x7f028c> │ │ │ │ + ldr r7, [pc, #44] @ 80224c <__cxa_atexit@plt+0x7f029c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #180, 6 @ 0xd0000002 │ │ │ │ - cmneq r4, #104 @ 0x68 │ │ │ │ - cmneq r4, #208, 24 @ 0xd000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #164, 6 @ 0x90000002 │ │ │ │ + cmneq r4, #88 @ 0x58 │ │ │ │ + cmneq r4, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802274 <__cxa_atexit@plt+0x7f02c4> │ │ │ │ - ldr r7, [pc, #32] @ 802284 <__cxa_atexit@plt+0x7f02d4> │ │ │ │ + bhi 802284 <__cxa_atexit@plt+0x7f02d4> │ │ │ │ + ldr r7, [pc, #32] @ 802294 <__cxa_atexit@plt+0x7f02e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #124, 24 @ 0x7c00 │ │ │ │ - movteq r1, #22528 @ 0x5800 │ │ │ │ + cmneq r4, #108, 24 @ 0x6c00 │ │ │ │ + movteq r1, #22512 @ 0x57f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8022e8 <__cxa_atexit@plt+0x7f0338> │ │ │ │ - ldr r3, [pc, #72] @ 8022f0 <__cxa_atexit@plt+0x7f0340> │ │ │ │ + bcc 8022f8 <__cxa_atexit@plt+0x7f0348> │ │ │ │ + ldr r3, [pc, #72] @ 802300 <__cxa_atexit@plt+0x7f0350> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 8022f4 <__cxa_atexit@plt+0x7f0344> │ │ │ │ + ldr r2, [pc, #68] @ 802304 <__cxa_atexit@plt+0x7f0354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r0, r8} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #20] @ 8022f8 <__cxa_atexit@plt+0x7f0348> │ │ │ │ + ldr r7, [pc, #20] @ 802308 <__cxa_atexit@plt+0x7f0358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r4, #140, 18 @ 0x230000 │ │ │ │ - cmneq r4, #192, 16 @ 0xc00000 │ │ │ │ - movteq r1, #22392 @ 0x5778 │ │ │ │ + cmneq r4, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq r4, #176, 16 @ 0xb00000 │ │ │ │ + movteq r1, #22376 @ 0x5768 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80232c <__cxa_atexit@plt+0x7f037c> │ │ │ │ + ldr r0, [pc, #24] @ 80233c <__cxa_atexit@plt+0x7f038c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r1, #22340 @ 0x5744 │ │ │ │ + movteq r1, #22324 @ 0x5734 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802398 <__cxa_atexit@plt+0x7f03e8> │ │ │ │ + bhi 8023a8 <__cxa_atexit@plt+0x7f03f8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #72] @ 8023a4 <__cxa_atexit@plt+0x7f03f4> │ │ │ │ + ldr r1, [pc, #72] @ 8023b4 <__cxa_atexit@plt+0x7f0404> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 8023a8 <__cxa_atexit@plt+0x7f03f8> │ │ │ │ + ldr r0, [pc, #68] @ 8023b8 <__cxa_atexit@plt+0x7f0408> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #64] @ 8023ac <__cxa_atexit@plt+0x7f03fc> │ │ │ │ + ldr lr, [pc, #64] @ 8023bc <__cxa_atexit@plt+0x7f040c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-20]! @ 0xffffffec │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 8023b0 <__cxa_atexit@plt+0x7f0400> │ │ │ │ + ldr r7, [pc, #28] @ 8023c0 <__cxa_atexit@plt+0x7f0410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmneq r4, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r4, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802428 <__cxa_atexit@plt+0x7f0478> │ │ │ │ + bhi 802438 <__cxa_atexit@plt+0x7f0488> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ stmdb r6, {r2, r3, r7} │ │ │ │ - ldr r7, [pc, #76] @ 802434 <__cxa_atexit@plt+0x7f0484> │ │ │ │ + ldr r7, [pc, #76] @ 802444 <__cxa_atexit@plt+0x7f0494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #68] @ 802438 <__cxa_atexit@plt+0x7f0488> │ │ │ │ + ldr r7, [pc, #68] @ 802448 <__cxa_atexit@plt+0x7f0498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #52] @ 80243c <__cxa_atexit@plt+0x7f048c> │ │ │ │ + ldr r7, [pc, #52] @ 80244c <__cxa_atexit@plt+0x7f049c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #22 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r4, #92, 10 @ 0x17000000 │ │ │ │ - cmneq r4, #236, 20 @ 0xec000 │ │ │ │ - cmneq r4, #8, 20 @ 0x8000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r4, #76, 10 @ 0x13000000 │ │ │ │ + cmneq r4, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r4, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80246c <__cxa_atexit@plt+0x7f04bc> │ │ │ │ - ldr r3, [pc, #24] @ 802474 <__cxa_atexit@plt+0x7f04c4> │ │ │ │ + bcc 80247c <__cxa_atexit@plt+0x7f04cc> │ │ │ │ + ldr r3, [pc, #24] @ 802484 <__cxa_atexit@plt+0x7f04d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #224, 14 @ 0x3800000 │ │ │ │ - movteq r1, #22032 @ 0x5610 │ │ │ │ + cmneq r4, #208, 14 @ 0x3400000 │ │ │ │ + movteq r1, #22016 @ 0x5600 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802514 <__cxa_atexit@plt+0x7f0564> │ │ │ │ + bcc 802524 <__cxa_atexit@plt+0x7f0574> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80250c <__cxa_atexit@plt+0x7f055c> │ │ │ │ - ldr r3, [pc, #116] @ 80251c <__cxa_atexit@plt+0x7f056c> │ │ │ │ + bhi 80251c <__cxa_atexit@plt+0x7f056c> │ │ │ │ + ldr r3, [pc, #116] @ 80252c <__cxa_atexit@plt+0x7f057c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 802520 <__cxa_atexit@plt+0x7f0570> │ │ │ │ + ldr r7, [pc, #76] @ 802530 <__cxa_atexit@plt+0x7f0580> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 802524 <__cxa_atexit@plt+0x7f0574> │ │ │ │ + ldr sl, [pc, #72] @ 802534 <__cxa_atexit@plt+0x7f0584> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 802528 <__cxa_atexit@plt+0x7f0578> │ │ │ │ + ldr r7, [pc, #32] @ 802538 <__cxa_atexit@plt+0x7f0588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #148, 14 @ 0x2500000 │ │ │ │ + cmneq r4, #132, 14 @ 0x2100000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq r4, #72, 14 @ 0x1200000 │ │ │ │ - movteq r1, #21892 @ 0x5584 │ │ │ │ + cmneq r4, #56, 14 @ 0xe00000 │ │ │ │ + movteq r1, #21876 @ 0x5574 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8025cc <__cxa_atexit@plt+0x7f061c> │ │ │ │ + bcc 8025dc <__cxa_atexit@plt+0x7f062c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8025c4 <__cxa_atexit@plt+0x7f0614> │ │ │ │ + bhi 8025d4 <__cxa_atexit@plt+0x7f0624> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ add lr, r7, #19 │ │ │ │ ldm lr, {r1, r2, ip, lr} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, ip} │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #68] @ 8025d4 <__cxa_atexit@plt+0x7f0624> │ │ │ │ + ldr r0, [pc, #68] @ 8025e4 <__cxa_atexit@plt+0x7f0634> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #56] @ 8025d8 <__cxa_atexit@plt+0x7f0628> │ │ │ │ + ldr r1, [pc, #56] @ 8025e8 <__cxa_atexit@plt+0x7f0638> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #-44]! @ 0xffffffd4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #40] @ 8025dc <__cxa_atexit@plt+0x7f062c> │ │ │ │ + ldr r1, [pc, #40] @ 8025ec <__cxa_atexit@plt+0x7f063c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #212, 12 @ 0xd400000 │ │ │ │ + cmneq r4, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - movteq r1, #21628 @ 0x547c │ │ │ │ + movteq r1, #21612 @ 0x546c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802624 <__cxa_atexit@plt+0x7f0674> │ │ │ │ - ldr r3, [pc, #44] @ 80262c <__cxa_atexit@plt+0x7f067c> │ │ │ │ + bcc 802634 <__cxa_atexit@plt+0x7f0684> │ │ │ │ + ldr r3, [pc, #44] @ 80263c <__cxa_atexit@plt+0x7f068c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 802630 <__cxa_atexit@plt+0x7f0680> │ │ │ │ + ldr r3, [pc, #36] @ 802640 <__cxa_atexit@plt+0x7f0690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 802634 <__cxa_atexit@plt+0x7f0684> │ │ │ │ + ldr r3, [pc, #24] @ 802644 <__cxa_atexit@plt+0x7f0694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #60, 12 @ 0x3c00000 │ │ │ │ - cmneq r4, #52, 12 @ 0x3400000 │ │ │ │ - cmneq r4, #220, 8 @ 0xdc000000 │ │ │ │ - movteq r1, #21640 @ 0x5488 │ │ │ │ + cmneq r4, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq r4, #36, 12 @ 0x2400000 │ │ │ │ + cmneq r4, #204, 8 @ 0xcc000000 │ │ │ │ + movteq r1, #21624 @ 0x5478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8026e8 <__cxa_atexit@plt+0x7f0738> │ │ │ │ + bcc 8026f8 <__cxa_atexit@plt+0x7f0748> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8026e0 <__cxa_atexit@plt+0x7f0730> │ │ │ │ + bhi 8026f0 <__cxa_atexit@plt+0x7f0740> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ ldr r3, [r7, #27] │ │ │ │ - ldr ip, [pc, #104] @ 8026f0 <__cxa_atexit@plt+0x7f0740> │ │ │ │ + ldr ip, [pc, #104] @ 802700 <__cxa_atexit@plt+0x7f0750> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r2, [pc, #60] @ 8026f4 <__cxa_atexit@plt+0x7f0744> │ │ │ │ + ldr r2, [pc, #60] @ 802704 <__cxa_atexit@plt+0x7f0754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 8026f8 <__cxa_atexit@plt+0x7f0748> │ │ │ │ + ldr r1, [pc, #40] @ 802708 <__cxa_atexit@plt+0x7f0758> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r4, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r4, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - movteq r1, #21332 @ 0x5354 │ │ │ │ + movteq r1, #21316 @ 0x5344 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802740 <__cxa_atexit@plt+0x7f0790> │ │ │ │ - ldr r3, [pc, #44] @ 802748 <__cxa_atexit@plt+0x7f0798> │ │ │ │ + bcc 802750 <__cxa_atexit@plt+0x7f07a0> │ │ │ │ + ldr r3, [pc, #44] @ 802758 <__cxa_atexit@plt+0x7f07a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80274c <__cxa_atexit@plt+0x7f079c> │ │ │ │ + ldr r3, [pc, #36] @ 80275c <__cxa_atexit@plt+0x7f07ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 802750 <__cxa_atexit@plt+0x7f07a0> │ │ │ │ + ldr r3, [pc, #24] @ 802760 <__cxa_atexit@plt+0x7f07b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #32, 10 @ 0x8000000 │ │ │ │ - cmneq r4, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r4, #220, 22 @ 0x37000 │ │ │ │ - movteq r1, #21372 @ 0x537c │ │ │ │ + cmneq r4, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r4, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r4, #204, 22 @ 0x33000 │ │ │ │ + movteq r1, #21356 @ 0x536c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8027fc <__cxa_atexit@plt+0x7f084c> │ │ │ │ + bcc 80280c <__cxa_atexit@plt+0x7f085c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8027f4 <__cxa_atexit@plt+0x7f0844> │ │ │ │ + bhi 802804 <__cxa_atexit@plt+0x7f0854> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ - ldr sl, [pc, #100] @ 802804 <__cxa_atexit@plt+0x7f0854> │ │ │ │ + ldr sl, [pc, #100] @ 802814 <__cxa_atexit@plt+0x7f0864> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 802808 <__cxa_atexit@plt+0x7f0858> │ │ │ │ + ldr ip, [pc, #96] @ 802818 <__cxa_atexit@plt+0x7f0868> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r2, [pc, #56] @ 80280c <__cxa_atexit@plt+0x7f085c> │ │ │ │ + ldr r2, [pc, #56] @ 80281c <__cxa_atexit@plt+0x7f086c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r4, #144, 8 @ 0x90000000 │ │ │ │ - movteq lr, #20332 @ 0x4f6c │ │ │ │ + cmneq r4, #128, 8 @ 0x80000000 │ │ │ │ + movteq lr, #20316 @ 0x4f5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80284c <__cxa_atexit@plt+0x7f089c> │ │ │ │ - ldr r3, [pc, #36] @ 802854 <__cxa_atexit@plt+0x7f08a4> │ │ │ │ + bcc 80285c <__cxa_atexit@plt+0x7f08ac> │ │ │ │ + ldr r3, [pc, #36] @ 802864 <__cxa_atexit@plt+0x7f08b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 802858 <__cxa_atexit@plt+0x7f08a8> │ │ │ │ + ldr r7, [pc, #24] @ 802868 <__cxa_atexit@plt+0x7f08b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 80285c <__cxa_atexit@plt+0x7f08ac> │ │ │ │ + ldr r8, [pc, #20] @ 80286c <__cxa_atexit@plt+0x7f08bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #12, 8 @ 0xc000000 │ │ │ │ - cmneq r4, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r4, #252, 6 @ 0xf0000003 │ │ │ │ cmneq r4, #164, 20 @ 0xa4000 │ │ │ │ - movteq lr, #20184 @ 0x4ed8 │ │ │ │ + cmneq r4, #148, 20 @ 0x94000 │ │ │ │ + movteq lr, #20168 @ 0x4ec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802898 <__cxa_atexit@plt+0x7f08e8> │ │ │ │ - ldr r3, [pc, #32] @ 8028a0 <__cxa_atexit@plt+0x7f08f0> │ │ │ │ + bcc 8028a8 <__cxa_atexit@plt+0x7f08f8> │ │ │ │ + ldr r3, [pc, #32] @ 8028b0 <__cxa_atexit@plt+0x7f0900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8028a4 <__cxa_atexit@plt+0x7f08f4> │ │ │ │ + ldr r7, [pc, #16] @ 8028b4 <__cxa_atexit@plt+0x7f0904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #188, 6 @ 0xf0000002 │ │ │ │ - cmneq r4, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r4, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq r4, #0, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq pc, #17484 @ 0x444c @ │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq pc, #17468 @ 0x443c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802950 <__cxa_atexit@plt+0x7f09a0> │ │ │ │ + bcc 802960 <__cxa_atexit@plt+0x7f09b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802948 <__cxa_atexit@plt+0x7f0998> │ │ │ │ - ldr r3, [pc, #104] @ 802958 <__cxa_atexit@plt+0x7f09a8> │ │ │ │ + bhi 802958 <__cxa_atexit@plt+0x7f09a8> │ │ │ │ + ldr r3, [pc, #104] @ 802968 <__cxa_atexit@plt+0x7f09b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 80295c <__cxa_atexit@plt+0x7f09ac> │ │ │ │ + ldr r2, [pc, #100] @ 80296c <__cxa_atexit@plt+0x7f09bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 802960 <__cxa_atexit@plt+0x7f09b0> │ │ │ │ + ldr r1, [pc, #96] @ 802970 <__cxa_atexit@plt+0x7f09c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 802964 <__cxa_atexit@plt+0x7f09b4> │ │ │ │ + ldr r0, [pc, #92] @ 802974 <__cxa_atexit@plt+0x7f09c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 802968 <__cxa_atexit@plt+0x7f09b8> │ │ │ │ + ldr r7, [pc, #44] @ 802978 <__cxa_atexit@plt+0x7f09c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 80296c <__cxa_atexit@plt+0x7f09bc> │ │ │ │ + ldr r9, [pc, #40] @ 80297c <__cxa_atexit@plt+0x7f09cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r4, #52, 6 @ 0xd0000000 │ │ │ │ - cmneq r4, #88, 8 @ 0x58000000 │ │ │ │ - cmneq r4, #16, 4 │ │ │ │ - movteq r1, #20672 @ 0x50c0 │ │ │ │ + cmneq r4, #36, 6 @ 0x90000000 │ │ │ │ + cmneq r4, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r4, #0, 4 │ │ │ │ + movteq r1, #20656 @ 0x50b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8029dc <__cxa_atexit@plt+0x7f0a2c> │ │ │ │ + bcc 8029ec <__cxa_atexit@plt+0x7f0a3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8029d4 <__cxa_atexit@plt+0x7f0a24> │ │ │ │ - ldr r3, [pc, #68] @ 8029e4 <__cxa_atexit@plt+0x7f0a34> │ │ │ │ + bhi 8029e4 <__cxa_atexit@plt+0x7f0a34> │ │ │ │ + ldr r3, [pc, #68] @ 8029f4 <__cxa_atexit@plt+0x7f0a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8029e8 <__cxa_atexit@plt+0x7f0a38> │ │ │ │ + ldr r3, [pc, #52] @ 8029f8 <__cxa_atexit@plt+0x7f0a48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8029ec <__cxa_atexit@plt+0x7f0a3c> │ │ │ │ + ldr r7, [pc, #36] @ 8029fc <__cxa_atexit@plt+0x7f0a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8029f0 <__cxa_atexit@plt+0x7f0a40> │ │ │ │ + ldr r8, [pc, #32] @ 802a00 <__cxa_atexit@plt+0x7f0a50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r4, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r4, #204, 6 @ 0x30000003 │ │ │ │ - cmneq r4, #120, 2 │ │ │ │ + cmneq r4, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r4, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802a20 <__cxa_atexit@plt+0x7f0a70> │ │ │ │ - ldr r3, [pc, #24] @ 802a28 <__cxa_atexit@plt+0x7f0a78> │ │ │ │ + bcc 802a30 <__cxa_atexit@plt+0x7f0a80> │ │ │ │ + ldr r3, [pc, #24] @ 802a38 <__cxa_atexit@plt+0x7f0a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #44, 4 @ 0xc0000002 │ │ │ │ - movteq r1, #20500 @ 0x5014 │ │ │ │ + cmneq r4, #28, 4 @ 0xc0000001 │ │ │ │ + movteq r1, #20484 @ 0x5004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802aa8 <__cxa_atexit@plt+0x7f0af8> │ │ │ │ + bcc 802ab8 <__cxa_atexit@plt+0x7f0b08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802aa0 <__cxa_atexit@plt+0x7f0af0> │ │ │ │ - ldr r3, [pc, #84] @ 802ab0 <__cxa_atexit@plt+0x7f0b00> │ │ │ │ + bhi 802ab0 <__cxa_atexit@plt+0x7f0b00> │ │ │ │ + ldr r3, [pc, #84] @ 802ac0 <__cxa_atexit@plt+0x7f0b10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 802ab4 <__cxa_atexit@plt+0x7f0b04> │ │ │ │ + ldr r2, [pc, #80] @ 802ac4 <__cxa_atexit@plt+0x7f0b14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 802ab8 <__cxa_atexit@plt+0x7f0b08> │ │ │ │ + ldr r1, [pc, #60] @ 802ac8 <__cxa_atexit@plt+0x7f0b18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 802abc <__cxa_atexit@plt+0x7f0b0c> │ │ │ │ + ldr r7, [pc, #32] @ 802acc <__cxa_atexit@plt+0x7f0b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #216, 2 @ 0x36 │ │ │ │ + cmneq r4, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r4, #180, 2 @ 0x2d │ │ │ │ - movteq r1, #20512 @ 0x5020 │ │ │ │ + cmneq r4, #164, 2 @ 0x29 │ │ │ │ + movteq r1, #20496 @ 0x5010 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802b64 <__cxa_atexit@plt+0x7f0bb4> │ │ │ │ + bcc 802b74 <__cxa_atexit@plt+0x7f0bc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802b5c <__cxa_atexit@plt+0x7f0bac> │ │ │ │ + bhi 802b6c <__cxa_atexit@plt+0x7f0bbc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #100] @ 802b6c <__cxa_atexit@plt+0x7f0bbc> │ │ │ │ + ldr sl, [pc, #100] @ 802b7c <__cxa_atexit@plt+0x7f0bcc> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #88] @ 802b70 <__cxa_atexit@plt+0x7f0bc0> │ │ │ │ + ldr r0, [pc, #88] @ 802b80 <__cxa_atexit@plt+0x7f0bd0> │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 802b74 <__cxa_atexit@plt+0x7f0bc4> │ │ │ │ + ldr r2, [pc, #56] @ 802b84 <__cxa_atexit@plt+0x7f0bd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r4, #40, 2 │ │ │ │ - movteq lr, #19080 @ 0x4a88 │ │ │ │ + cmneq r4, #24, 2 │ │ │ │ + movteq lr, #19064 @ 0x4a78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802bb0 <__cxa_atexit@plt+0x7f0c00> │ │ │ │ - ldr r3, [pc, #32] @ 802bb8 <__cxa_atexit@plt+0x7f0c08> │ │ │ │ + bcc 802bc0 <__cxa_atexit@plt+0x7f0c10> │ │ │ │ + ldr r3, [pc, #32] @ 802bc8 <__cxa_atexit@plt+0x7f0c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 802bbc <__cxa_atexit@plt+0x7f0c0c> │ │ │ │ + ldr r7, [pc, #16] @ 802bcc <__cxa_atexit@plt+0x7f0c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #164 @ 0xa4 │ │ │ │ - cmneq r4, #84, 30 @ 0x150 │ │ │ │ + cmneq r4, #148 @ 0x94 │ │ │ │ + cmneq r4, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802bec <__cxa_atexit@plt+0x7f0c3c> │ │ │ │ - ldr r3, [pc, #24] @ 802bf4 <__cxa_atexit@plt+0x7f0c44> │ │ │ │ + bcc 802bfc <__cxa_atexit@plt+0x7f0c4c> │ │ │ │ + ldr r3, [pc, #24] @ 802c04 <__cxa_atexit@plt+0x7f0c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #96 @ 0x60 │ │ │ │ - movteq lr, #18964 @ 0x4a14 │ │ │ │ + cmneq r4, #80 @ 0x50 │ │ │ │ + movteq lr, #18948 @ 0x4a04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802c74 <__cxa_atexit@plt+0x7f0cc4> │ │ │ │ + bcc 802c84 <__cxa_atexit@plt+0x7f0cd4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802c6c <__cxa_atexit@plt+0x7f0cbc> │ │ │ │ - ldr r3, [pc, #84] @ 802c7c <__cxa_atexit@plt+0x7f0ccc> │ │ │ │ + bhi 802c7c <__cxa_atexit@plt+0x7f0ccc> │ │ │ │ + ldr r3, [pc, #84] @ 802c8c <__cxa_atexit@plt+0x7f0cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 802c80 <__cxa_atexit@plt+0x7f0cd0> │ │ │ │ + ldr r2, [pc, #80] @ 802c90 <__cxa_atexit@plt+0x7f0ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 802c84 <__cxa_atexit@plt+0x7f0cd4> │ │ │ │ + ldr r1, [pc, #60] @ 802c94 <__cxa_atexit@plt+0x7f0ce4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 802c88 <__cxa_atexit@plt+0x7f0cd8> │ │ │ │ + ldr r7, [pc, #32] @ 802c98 <__cxa_atexit@plt+0x7f0ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r4, #12 │ │ │ │ + msreq SPSR_xc, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - msreq SPSR_xc, #232, 30 @ 0x3a0 │ │ │ │ - movteq r0, #24168 @ 0x5e68 │ │ │ │ + msreq SPSR_xc, #216, 30 @ 0x360 │ │ │ │ + movteq r0, #24152 @ 0x5e58 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802d38 <__cxa_atexit@plt+0x7f0d88> │ │ │ │ + bcc 802d48 <__cxa_atexit@plt+0x7f0d98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802d30 <__cxa_atexit@plt+0x7f0d80> │ │ │ │ - ldr lr, [pc, #132] @ 802d40 <__cxa_atexit@plt+0x7f0d90> │ │ │ │ + bhi 802d40 <__cxa_atexit@plt+0x7f0d90> │ │ │ │ + ldr lr, [pc, #132] @ 802d50 <__cxa_atexit@plt+0x7f0da0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 802d44 <__cxa_atexit@plt+0x7f0d94> │ │ │ │ + ldr r2, [pc, #128] @ 802d54 <__cxa_atexit@plt+0x7f0da4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r1, [r7, #32] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r1, [pc, #88] @ 802d48 <__cxa_atexit@plt+0x7f0d98> │ │ │ │ + ldr r1, [pc, #88] @ 802d58 <__cxa_atexit@plt+0x7f0da8> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 802d4c <__cxa_atexit@plt+0x7f0d9c> │ │ │ │ + ldr r3, [pc, #56] @ 802d5c <__cxa_atexit@plt+0x7f0dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - msreq SPSR_xc, #120, 30 @ 0x1e0 │ │ │ │ + msreq SPSR_xc, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - msreq SPSR_xc, #80, 30 @ 0x140 │ │ │ │ - movteq pc, #17468 @ 0x443c @ │ │ │ │ + msreq SPSR_xc, #64, 30 @ 0x100 │ │ │ │ + movteq pc, #17452 @ 0x442c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802d94 <__cxa_atexit@plt+0x7f0de4> │ │ │ │ - ldr r3, [pc, #44] @ 802d9c <__cxa_atexit@plt+0x7f0dec> │ │ │ │ + bcc 802da4 <__cxa_atexit@plt+0x7f0df4> │ │ │ │ + ldr r3, [pc, #44] @ 802dac <__cxa_atexit@plt+0x7f0dfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 802da0 <__cxa_atexit@plt+0x7f0df0> │ │ │ │ + ldr r3, [pc, #32] @ 802db0 <__cxa_atexit@plt+0x7f0e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 802da4 <__cxa_atexit@plt+0x7f0df4> │ │ │ │ + ldr r8, [pc, #24] @ 802db4 <__cxa_atexit@plt+0x7f0e04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #204, 28 @ 0xcc0 │ │ │ │ - cmneq r4, #28, 8 @ 0x1c000000 │ │ │ │ - cmneq r4, #96, 10 @ 0x18000000 │ │ │ │ - movteq lr, #20476 @ 0x4ffc │ │ │ │ + msreq SPSR_xc, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r4, #12, 8 @ 0xc000000 │ │ │ │ + cmneq r4, #80, 10 @ 0x14000000 │ │ │ │ + movteq lr, #20460 @ 0x4fec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802de0 <__cxa_atexit@plt+0x7f0e30> │ │ │ │ - ldr r3, [pc, #32] @ 802de8 <__cxa_atexit@plt+0x7f0e38> │ │ │ │ + bcc 802df0 <__cxa_atexit@plt+0x7f0e40> │ │ │ │ + ldr r3, [pc, #32] @ 802df8 <__cxa_atexit@plt+0x7f0e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 802dec <__cxa_atexit@plt+0x7f0e3c> │ │ │ │ + ldr r7, [pc, #16] @ 802dfc <__cxa_atexit@plt+0x7f0e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #116, 28 @ 0x740 │ │ │ │ - cmneq r4, #140, 26 @ 0x2300 │ │ │ │ - movteq lr, #20412 @ 0x4fbc │ │ │ │ + msreq SPSR_xc, #100, 28 @ 0x640 │ │ │ │ + cmneq r4, #124, 26 @ 0x1f00 │ │ │ │ + movteq lr, #20396 @ 0x4fac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802e34 <__cxa_atexit@plt+0x7f0e84> │ │ │ │ - ldr r7, [pc, #40] @ 802e3c <__cxa_atexit@plt+0x7f0e8c> │ │ │ │ + bcc 802e44 <__cxa_atexit@plt+0x7f0e94> │ │ │ │ + ldr r7, [pc, #40] @ 802e4c <__cxa_atexit@plt+0x7f0e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 802e28 <__cxa_atexit@plt+0x7f0e78> │ │ │ │ + beq 802e38 <__cxa_atexit@plt+0x7f0e88> │ │ │ │ mov r7, r8 │ │ │ │ - b 802e4c <__cxa_atexit@plt+0x7f0e9c> │ │ │ │ + b 802e5c <__cxa_atexit@plt+0x7f0eac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq lr, #20336 @ 0x4f70 │ │ │ │ + movteq lr, #20320 @ 0x4f60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802e84 <__cxa_atexit@plt+0x7f0ed4> │ │ │ │ + bhi 802e94 <__cxa_atexit@plt+0x7f0ee4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #40] @ 802e90 <__cxa_atexit@plt+0x7f0ee0> │ │ │ │ + ldr r3, [pc, #40] @ 802ea0 <__cxa_atexit@plt+0x7f0ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #20] @ 802e94 <__cxa_atexit@plt+0x7f0ee4> │ │ │ │ + ldr r7, [pc, #20] @ 802ea4 <__cxa_atexit@plt+0x7f0ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r4, #36, 18 @ 0x90000 │ │ │ │ - movteq r0, #23368 @ 0x5b48 │ │ │ │ + cmneq r4, #20, 18 @ 0x50000 │ │ │ │ + movteq r0, #23352 @ 0x5b38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802f0c <__cxa_atexit@plt+0x7f0f5c> │ │ │ │ + bcc 802f1c <__cxa_atexit@plt+0x7f0f6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802f04 <__cxa_atexit@plt+0x7f0f54> │ │ │ │ - ldr r3, [pc, #76] @ 802f14 <__cxa_atexit@plt+0x7f0f64> │ │ │ │ + bhi 802f14 <__cxa_atexit@plt+0x7f0f64> │ │ │ │ + ldr r3, [pc, #76] @ 802f24 <__cxa_atexit@plt+0x7f0f74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 802f18 <__cxa_atexit@plt+0x7f0f68> │ │ │ │ + ldr r2, [pc, #72] @ 802f28 <__cxa_atexit@plt+0x7f0f78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 802f1c <__cxa_atexit@plt+0x7f0f6c> │ │ │ │ + ldr r2, [pc, #56] @ 802f2c <__cxa_atexit@plt+0x7f0f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 802f20 <__cxa_atexit@plt+0x7f0f70> │ │ │ │ + ldr r7, [pc, #32] @ 802f30 <__cxa_atexit@plt+0x7f0f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - msreq SPSR_xc, #108, 26 @ 0x1b00 │ │ │ │ + msreq SPSR_xc, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq r4, #52, 16 @ 0x340000 │ │ │ │ - movteq r0, #23212 @ 0x5aac │ │ │ │ + cmneq r4, #36, 16 @ 0x240000 │ │ │ │ + movteq r0, #23196 @ 0x5a9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802f60 <__cxa_atexit@plt+0x7f0fb0> │ │ │ │ - ldr r3, [pc, #36] @ 802f68 <__cxa_atexit@plt+0x7f0fb8> │ │ │ │ + bcc 802f70 <__cxa_atexit@plt+0x7f0fc0> │ │ │ │ + ldr r3, [pc, #36] @ 802f78 <__cxa_atexit@plt+0x7f0fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 802f6c <__cxa_atexit@plt+0x7f0fbc> │ │ │ │ + ldr r7, [pc, #24] @ 802f7c <__cxa_atexit@plt+0x7f0fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 802f70 <__cxa_atexit@plt+0x7f0fc0> │ │ │ │ + ldr r8, [pc, #20] @ 802f80 <__cxa_atexit@plt+0x7f0fd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #248, 24 @ 0xf800 │ │ │ │ - msreq SPSR_xc, #196, 28 @ 0xc40 │ │ │ │ - msreq SPSR_xc, #192, 28 @ 0xc00 │ │ │ │ - movteq r0, #23168 @ 0x5a80 │ │ │ │ + msreq SPSR_xc, #232, 24 @ 0xe800 │ │ │ │ + msreq SPSR_xc, #180, 28 @ 0xb40 │ │ │ │ + msreq SPSR_xc, #176, 28 @ 0xb00 │ │ │ │ + movteq r0, #23152 @ 0x5a70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 802fe8 <__cxa_atexit@plt+0x7f1038> │ │ │ │ + bcc 802ff8 <__cxa_atexit@plt+0x7f1048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 802fe0 <__cxa_atexit@plt+0x7f1030> │ │ │ │ - ldr r3, [pc, #76] @ 802ff0 <__cxa_atexit@plt+0x7f1040> │ │ │ │ + bhi 802ff0 <__cxa_atexit@plt+0x7f1040> │ │ │ │ + ldr r3, [pc, #76] @ 803000 <__cxa_atexit@plt+0x7f1050> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 802ff4 <__cxa_atexit@plt+0x7f1044> │ │ │ │ + ldr r2, [pc, #72] @ 803004 <__cxa_atexit@plt+0x7f1054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 802ff8 <__cxa_atexit@plt+0x7f1048> │ │ │ │ + ldr r2, [pc, #56] @ 803008 <__cxa_atexit@plt+0x7f1058> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 802ffc <__cxa_atexit@plt+0x7f104c> │ │ │ │ + ldr r7, [pc, #32] @ 80300c <__cxa_atexit@plt+0x7f105c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq SPSR_xc, #144, 24 @ 0x9000 │ │ │ │ + msreq SPSR_xc, #128, 24 @ 0x8000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - msreq SPSR_xc, #116, 24 @ 0x7400 │ │ │ │ - movteq r0, #22980 @ 0x59c4 │ │ │ │ + msreq SPSR_xc, #100, 24 @ 0x6400 │ │ │ │ + movteq r0, #22964 @ 0x59b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803038 <__cxa_atexit@plt+0x7f1088> │ │ │ │ - ldr r3, [pc, #32] @ 803040 <__cxa_atexit@plt+0x7f1090> │ │ │ │ + bcc 803048 <__cxa_atexit@plt+0x7f1098> │ │ │ │ + ldr r3, [pc, #32] @ 803050 <__cxa_atexit@plt+0x7f10a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 803044 <__cxa_atexit@plt+0x7f1094> │ │ │ │ + ldr r7, [pc, #16] @ 803054 <__cxa_atexit@plt+0x7f10a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #28, 24 @ 0x1c00 │ │ │ │ - cmneq r4, #16, 14 @ 0x400000 │ │ │ │ - movteq r0, #22976 @ 0x59c0 │ │ │ │ + msreq SPSR_xc, #12, 24 @ 0xc00 │ │ │ │ + cmneq r4, #0, 14 │ │ │ │ + movteq r0, #22960 @ 0x59b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8030d0 <__cxa_atexit@plt+0x7f1120> │ │ │ │ + bcc 8030e0 <__cxa_atexit@plt+0x7f1130> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8030c8 <__cxa_atexit@plt+0x7f1118> │ │ │ │ - ldr r3, [pc, #96] @ 8030d8 <__cxa_atexit@plt+0x7f1128> │ │ │ │ + bhi 8030d8 <__cxa_atexit@plt+0x7f1128> │ │ │ │ + ldr r3, [pc, #96] @ 8030e8 <__cxa_atexit@plt+0x7f1138> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 8030dc <__cxa_atexit@plt+0x7f112c> │ │ │ │ + ldr r2, [pc, #92] @ 8030ec <__cxa_atexit@plt+0x7f113c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #72] @ 8030e0 <__cxa_atexit@plt+0x7f1130> │ │ │ │ + ldr r1, [pc, #72] @ 8030f0 <__cxa_atexit@plt+0x7f1140> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 8030e4 <__cxa_atexit@plt+0x7f1134> │ │ │ │ + ldr r7, [pc, #40] @ 8030f4 <__cxa_atexit@plt+0x7f1144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 8030e8 <__cxa_atexit@plt+0x7f1138> │ │ │ │ + ldr r8, [pc, #36] @ 8030f8 <__cxa_atexit@plt+0x7f1148> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_xc, #188, 22 @ 0x2f000 │ │ │ │ + msreq SPSR_xc, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r4, #20, 22 @ 0x5000 │ │ │ │ - msreq SPSR_xc, #0, 24 │ │ │ │ - movteq lr, #20048 @ 0x4e50 │ │ │ │ + cmneq r4, #4, 22 @ 0x1000 │ │ │ │ + msreq SPSR_xc, #240, 22 @ 0x3c000 │ │ │ │ + movteq lr, #20032 @ 0x4e40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803128 <__cxa_atexit@plt+0x7f1178> │ │ │ │ - ldr r3, [pc, #36] @ 803130 <__cxa_atexit@plt+0x7f1180> │ │ │ │ + bcc 803138 <__cxa_atexit@plt+0x7f1188> │ │ │ │ + ldr r3, [pc, #36] @ 803140 <__cxa_atexit@plt+0x7f1190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 803134 <__cxa_atexit@plt+0x7f1184> │ │ │ │ + ldr r7, [pc, #16] @ 803144 <__cxa_atexit@plt+0x7f1194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #48, 22 @ 0xc000 │ │ │ │ - msreq SPSR_xc, #112, 22 @ 0x1c000 │ │ │ │ - movteq r0, #22760 @ 0x58e8 │ │ │ │ + msreq SPSR_xc, #32, 22 @ 0x8000 │ │ │ │ + msreq SPSR_xc, #96, 22 @ 0x18000 │ │ │ │ + movteq r0, #22744 @ 0x58d8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8031c8 <__cxa_atexit@plt+0x7f1218> │ │ │ │ + bcc 8031d8 <__cxa_atexit@plt+0x7f1228> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8031c0 <__cxa_atexit@plt+0x7f1210> │ │ │ │ - ldr r3, [pc, #104] @ 8031d0 <__cxa_atexit@plt+0x7f1220> │ │ │ │ + bhi 8031d0 <__cxa_atexit@plt+0x7f1220> │ │ │ │ + ldr r3, [pc, #104] @ 8031e0 <__cxa_atexit@plt+0x7f1230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #72] @ 8031d4 <__cxa_atexit@plt+0x7f1224> │ │ │ │ + ldr lr, [pc, #72] @ 8031e4 <__cxa_atexit@plt+0x7f1234> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #68] @ 8031d8 <__cxa_atexit@plt+0x7f1228> │ │ │ │ + ldr sl, [pc, #68] @ 8031e8 <__cxa_atexit@plt+0x7f1238> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 8031dc <__cxa_atexit@plt+0x7f122c> │ │ │ │ + ldr r7, [pc, #32] @ 8031ec <__cxa_atexit@plt+0x7f123c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #212, 20 @ 0xd4000 │ │ │ │ + msreq SPSR_xc, #196, 20 @ 0xc4000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - msreq SPSR_xc, #148, 20 @ 0x94000 │ │ │ │ - movteq r0, #22816 @ 0x5920 │ │ │ │ + msreq SPSR_xc, #132, 20 @ 0x84000 │ │ │ │ + movteq r0, #22800 @ 0x5910 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803294 <__cxa_atexit@plt+0x7f12e4> │ │ │ │ + bcc 8032a4 <__cxa_atexit@plt+0x7f12f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80328c <__cxa_atexit@plt+0x7f12dc> │ │ │ │ + bhi 80329c <__cxa_atexit@plt+0x7f12ec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r3, r9, sl} │ │ │ │ ldr r1, [r7, #31] │ │ │ │ @@ -2081955,345 +2081959,345 @@ │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r0, r1, lr} │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r3, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 80329c <__cxa_atexit@plt+0x7f12ec> │ │ │ │ + ldr r2, [pc, #72] @ 8032ac <__cxa_atexit@plt+0x7f12fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #60] @ 8032a0 <__cxa_atexit@plt+0x7f12f0> │ │ │ │ + ldr r1, [pc, #60] @ 8032b0 <__cxa_atexit@plt+0x7f1300> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-60]! @ 0xffffffc4 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #44] @ 8032a4 <__cxa_atexit@plt+0x7f12f4> │ │ │ │ + ldr r1, [pc, #44] @ 8032b4 <__cxa_atexit@plt+0x7f1304> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #16, 20 @ 0x10000 │ │ │ │ + msreq SPSR_xc, #0, 20 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - movteq lr, #20184 @ 0x4ed8 │ │ │ │ + movteq lr, #20168 @ 0x4ec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8032ec <__cxa_atexit@plt+0x7f133c> │ │ │ │ - ldr r3, [pc, #44] @ 8032f4 <__cxa_atexit@plt+0x7f1344> │ │ │ │ + bcc 8032fc <__cxa_atexit@plt+0x7f134c> │ │ │ │ + ldr r3, [pc, #44] @ 803304 <__cxa_atexit@plt+0x7f1354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8032f8 <__cxa_atexit@plt+0x7f1348> │ │ │ │ + ldr r3, [pc, #36] @ 803308 <__cxa_atexit@plt+0x7f1358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8032fc <__cxa_atexit@plt+0x7f134c> │ │ │ │ + ldr r3, [pc, #24] @ 80330c <__cxa_atexit@plt+0x7f135c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #116, 18 @ 0x1d0000 │ │ │ │ - msreq SPSR_xc, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r4, #112, 16 @ 0x700000 │ │ │ │ - movteq r0, #22544 @ 0x5810 │ │ │ │ + msreq SPSR_xc, #100, 18 @ 0x190000 │ │ │ │ + msreq SPSR_xc, #92, 18 @ 0x170000 │ │ │ │ + cmneq r4, #96, 16 @ 0x600000 │ │ │ │ + movteq r0, #22528 @ 0x5800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8033b8 <__cxa_atexit@plt+0x7f1408> │ │ │ │ + bcc 8033c8 <__cxa_atexit@plt+0x7f1418> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8033b0 <__cxa_atexit@plt+0x7f1400> │ │ │ │ + bhi 8033c0 <__cxa_atexit@plt+0x7f1410> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r8, [pc, #96] @ 8033c0 <__cxa_atexit@plt+0x7f1410> │ │ │ │ + ldr r8, [pc, #96] @ 8033d0 <__cxa_atexit@plt+0x7f1420> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #92] @ 8033c4 <__cxa_atexit@plt+0x7f1414> │ │ │ │ + ldr r1, [pc, #92] @ 8033d4 <__cxa_atexit@plt+0x7f1424> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 8033c8 <__cxa_atexit@plt+0x7f1418> │ │ │ │ + ldr r2, [pc, #56] @ 8033d8 <__cxa_atexit@plt+0x7f1428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - msreq SPSR_xc, #212, 16 @ 0xd40000 │ │ │ │ - movteq r0, #21996 @ 0x55ec │ │ │ │ + msreq SPSR_xc, #196, 16 @ 0xc40000 │ │ │ │ + movteq r0, #21980 @ 0x55dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803404 <__cxa_atexit@plt+0x7f1454> │ │ │ │ - ldr r3, [pc, #32] @ 80340c <__cxa_atexit@plt+0x7f145c> │ │ │ │ + bcc 803414 <__cxa_atexit@plt+0x7f1464> │ │ │ │ + ldr r3, [pc, #32] @ 80341c <__cxa_atexit@plt+0x7f146c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 803410 <__cxa_atexit@plt+0x7f1460> │ │ │ │ + ldr r7, [pc, #16] @ 803420 <__cxa_atexit@plt+0x7f1470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #80, 16 @ 0x500000 │ │ │ │ - cmneq r4, #100, 10 @ 0x19000000 │ │ │ │ - movteq r0, #22284 @ 0x570c │ │ │ │ + msreq SPSR_xc, #64, 16 @ 0x400000 │ │ │ │ + cmneq r4, #84, 10 @ 0x15000000 │ │ │ │ + movteq r0, #22268 @ 0x56fc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803444 <__cxa_atexit@plt+0x7f1494> │ │ │ │ - ldr r3, [pc, #28] @ 803454 <__cxa_atexit@plt+0x7f14a4> │ │ │ │ + bcc 803454 <__cxa_atexit@plt+0x7f14a4> │ │ │ │ + ldr r3, [pc, #28] @ 803464 <__cxa_atexit@plt+0x7f14b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 803458 <__cxa_atexit@plt+0x7f14a8> │ │ │ │ + ldr r7, [pc, #12] @ 803468 <__cxa_atexit@plt+0x7f14b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r0, #22256 @ 0x56f0 │ │ │ │ - movteq r0, #22216 @ 0x56c8 │ │ │ │ + movteq r0, #22240 @ 0x56e0 │ │ │ │ + movteq r0, #22200 @ 0x56b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 803480 <__cxa_atexit@plt+0x7f14d0> │ │ │ │ + ldr r3, [pc, #16] @ 803490 <__cxa_atexit@plt+0x7f14e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #22176 @ 0x56a0 │ │ │ │ + movteq r0, #22160 @ 0x5690 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8034a8 <__cxa_atexit@plt+0x7f14f8> │ │ │ │ + ldr r3, [pc, #16] @ 8034b8 <__cxa_atexit@plt+0x7f1508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #22136 @ 0x5678 │ │ │ │ + movteq r0, #22120 @ 0x5668 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8034d0 <__cxa_atexit@plt+0x7f1520> │ │ │ │ + ldr r3, [pc, #16] @ 8034e0 <__cxa_atexit@plt+0x7f1530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #22096 @ 0x5650 │ │ │ │ + movteq r0, #22080 @ 0x5640 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803564 <__cxa_atexit@plt+0x7f15b4> │ │ │ │ + bhi 803574 <__cxa_atexit@plt+0x7f15c4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ ldm lr, {r2, r9, lr} │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr sl, [pc, #96] @ 803570 <__cxa_atexit@plt+0x7f15c0> │ │ │ │ + ldr sl, [pc, #96] @ 803580 <__cxa_atexit@plt+0x7f15d0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 803574 <__cxa_atexit@plt+0x7f15c4> │ │ │ │ + ldr ip, [pc, #92] @ 803584 <__cxa_atexit@plt+0x7f15d4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 803578 <__cxa_atexit@plt+0x7f15c8> │ │ │ │ + ldr r3, [pc, #48] @ 803588 <__cxa_atexit@plt+0x7f15d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - msreq SPSR_xc, #28, 14 @ 0x700000 │ │ │ │ - movteq lr, #16576 @ 0x40c0 │ │ │ │ + msreq SPSR_xc, #12, 14 @ 0x300000 │ │ │ │ + movteq lr, #16560 @ 0x40b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8035b8 <__cxa_atexit@plt+0x7f1608> │ │ │ │ - ldr r8, [pc, #36] @ 8035c0 <__cxa_atexit@plt+0x7f1610> │ │ │ │ + bcc 8035c8 <__cxa_atexit@plt+0x7f1618> │ │ │ │ + ldr r8, [pc, #36] @ 8035d0 <__cxa_atexit@plt+0x7f1620> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8035c4 <__cxa_atexit@plt+0x7f1614> │ │ │ │ + ldr r3, [pc, #32] @ 8035d4 <__cxa_atexit@plt+0x7f1624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8035c8 <__cxa_atexit@plt+0x7f1618> │ │ │ │ + ldr r7, [pc, #20] @ 8035d8 <__cxa_atexit@plt+0x7f1628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0320bc54 │ │ │ │ - msreq SPSR_xc, #152, 12 @ 0x9800000 │ │ │ │ - msreq SPSR_xc, #200, 12 @ 0xc800000 │ │ │ │ - movteq lr, #16496 @ 0x4070 │ │ │ │ + @ instruction: 0x0320bc44 │ │ │ │ + msreq SPSR_xc, #136, 12 @ 0x8800000 │ │ │ │ + msreq SPSR_xc, #184, 12 @ 0xb800000 │ │ │ │ + movteq lr, #16480 @ 0x4060 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803608 <__cxa_atexit@plt+0x7f1658> │ │ │ │ - ldr r8, [pc, #36] @ 803610 <__cxa_atexit@plt+0x7f1660> │ │ │ │ + bcc 803618 <__cxa_atexit@plt+0x7f1668> │ │ │ │ + ldr r8, [pc, #36] @ 803620 <__cxa_atexit@plt+0x7f1670> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 803614 <__cxa_atexit@plt+0x7f1664> │ │ │ │ + ldr r3, [pc, #32] @ 803624 <__cxa_atexit@plt+0x7f1674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 803618 <__cxa_atexit@plt+0x7f1668> │ │ │ │ + ldr r7, [pc, #20] @ 803628 <__cxa_atexit@plt+0x7f1678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0320bc38 │ │ │ │ - msreq SPSR_xc, #72, 12 @ 0x4800000 │ │ │ │ - msreq SPSR_xc, #120, 12 @ 0x7800000 │ │ │ │ - movteq lr, #16416 @ 0x4020 │ │ │ │ + @ instruction: 0x0320bc28 │ │ │ │ + msreq SPSR_xc, #56, 12 @ 0x3800000 │ │ │ │ + msreq SPSR_xc, #104, 12 @ 0x6800000 │ │ │ │ + movteq lr, #16400 @ 0x4010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803658 <__cxa_atexit@plt+0x7f16a8> │ │ │ │ - ldr r8, [pc, #36] @ 803660 <__cxa_atexit@plt+0x7f16b0> │ │ │ │ + bcc 803668 <__cxa_atexit@plt+0x7f16b8> │ │ │ │ + ldr r8, [pc, #36] @ 803670 <__cxa_atexit@plt+0x7f16c0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 803664 <__cxa_atexit@plt+0x7f16b4> │ │ │ │ + ldr r3, [pc, #32] @ 803674 <__cxa_atexit@plt+0x7f16c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 803668 <__cxa_atexit@plt+0x7f16b8> │ │ │ │ + ldr r7, [pc, #20] @ 803678 <__cxa_atexit@plt+0x7f16c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0320bc0e │ │ │ │ - msreq SPSR_xc, #248, 10 @ 0x3e000000 │ │ │ │ - msreq SPSR_xc, #40, 12 @ 0x2800000 │ │ │ │ - movteq sp, #20432 @ 0x4fd0 │ │ │ │ + @ instruction: 0x0320bbfe │ │ │ │ + msreq SPSR_xc, #232, 10 @ 0x3a000000 │ │ │ │ + msreq SPSR_xc, #24, 12 @ 0x1800000 │ │ │ │ + movteq sp, #20416 @ 0x4fc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8036a8 <__cxa_atexit@plt+0x7f16f8> │ │ │ │ - ldr r8, [pc, #36] @ 8036b0 <__cxa_atexit@plt+0x7f1700> │ │ │ │ + bcc 8036b8 <__cxa_atexit@plt+0x7f1708> │ │ │ │ + ldr r8, [pc, #36] @ 8036c0 <__cxa_atexit@plt+0x7f1710> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8036b4 <__cxa_atexit@plt+0x7f1704> │ │ │ │ + ldr r3, [pc, #32] @ 8036c4 <__cxa_atexit@plt+0x7f1714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8036b8 <__cxa_atexit@plt+0x7f1708> │ │ │ │ + ldr r7, [pc, #20] @ 8036c8 <__cxa_atexit@plt+0x7f1718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0320bbe9 │ │ │ │ - msreq SPSR_xc, #168, 10 @ 0x2a000000 │ │ │ │ - msreq SPSR_xc, #216, 10 @ 0x36000000 │ │ │ │ - movteq lr, #16980 @ 0x4254 │ │ │ │ + @ instruction: 0x0320bbd9 │ │ │ │ + msreq SPSR_xc, #152, 10 @ 0x26000000 │ │ │ │ + msreq SPSR_xc, #200, 10 @ 0x32000000 │ │ │ │ + movteq lr, #16964 @ 0x4244 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8037d4 <__cxa_atexit@plt+0x7f1824> │ │ │ │ + bcc 8037e4 <__cxa_atexit@plt+0x7f1834> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8037cc <__cxa_atexit@plt+0x7f181c> │ │ │ │ - ldr r1, [pc, #240] @ 8037dc <__cxa_atexit@plt+0x7f182c> │ │ │ │ + bhi 8037dc <__cxa_atexit@plt+0x7f182c> │ │ │ │ + ldr r1, [pc, #240] @ 8037ec <__cxa_atexit@plt+0x7f183c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 8037e0 <__cxa_atexit@plt+0x7f1830> │ │ │ │ + ldr r8, [pc, #236] @ 8037f0 <__cxa_atexit@plt+0x7f1840> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 8037e4 <__cxa_atexit@plt+0x7f1834> │ │ │ │ + ldr lr, [pc, #232] @ 8037f4 <__cxa_atexit@plt+0x7f1844> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 8037e8 <__cxa_atexit@plt+0x7f1838> │ │ │ │ + ldr r0, [pc, #228] @ 8037f8 <__cxa_atexit@plt+0x7f1848> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 8037ec <__cxa_atexit@plt+0x7f183c> │ │ │ │ + ldr r3, [pc, #224] @ 8037fc <__cxa_atexit@plt+0x7f184c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 8037f0 <__cxa_atexit@plt+0x7f1840> │ │ │ │ + ldr r3, [pc, #216] @ 803800 <__cxa_atexit@plt+0x7f1850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #181 @ 0xb5 │ │ │ │ orr r3, r3, #1024 @ 0x400 │ │ │ │ - ldr r2, [pc, #200] @ 8037f4 <__cxa_atexit@plt+0x7f1844> │ │ │ │ + ldr r2, [pc, #200] @ 803804 <__cxa_atexit@plt+0x7f1854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 8037f8 <__cxa_atexit@plt+0x7f1848> │ │ │ │ + ldr r2, [pc, #172] @ 803808 <__cxa_atexit@plt+0x7f1858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #57 @ 0x39 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #9 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 8037fc <__cxa_atexit@plt+0x7f184c> │ │ │ │ + ldr r2, [pc, #128] @ 80380c <__cxa_atexit@plt+0x7f185c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2082302,662 +2082306,662 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 803800 <__cxa_atexit@plt+0x7f1850> │ │ │ │ + ldr r7, [pc, #64] @ 803810 <__cxa_atexit@plt+0x7f1860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 803804 <__cxa_atexit@plt+0x7f1854> │ │ │ │ + ldr r9, [pc, #60] @ 803814 <__cxa_atexit@plt+0x7f1864> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq SPSR_xc, #4, 14 @ 0x100000 │ │ │ │ - msreq SPSR_xc, #24, 16 @ 0x180000 │ │ │ │ - msreq SPSR_xc, #100, 22 @ 0x19000 │ │ │ │ - msreq SPSR_xc, #252, 10 @ 0x3f000000 │ │ │ │ - msreq SPSR_xc, #192, 8 @ 0xc0000000 │ │ │ │ - msreq SPSR_xc, #116, 8 @ 0x74000000 │ │ │ │ - msreq SPSR_xc, #112, 8 @ 0x70000000 │ │ │ │ - movteq sp, #20020 @ 0x4e34 │ │ │ │ + msreq SPSR_xc, #244, 12 @ 0xf400000 │ │ │ │ + msreq SPSR_xc, #8, 16 @ 0x80000 │ │ │ │ + msreq SPSR_xc, #84, 22 @ 0x15000 │ │ │ │ + msreq SPSR_xc, #236, 10 @ 0x3b000000 │ │ │ │ + msreq SPSR_xc, #176, 8 @ 0xb0000000 │ │ │ │ + msreq SPSR_xc, #100, 8 @ 0x64000000 │ │ │ │ + msreq SPSR_xc, #96, 8 @ 0x60000000 │ │ │ │ + movteq sp, #20004 @ 0x4e24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803844 <__cxa_atexit@plt+0x7f1894> │ │ │ │ - ldr r8, [pc, #36] @ 80384c <__cxa_atexit@plt+0x7f189c> │ │ │ │ + bcc 803854 <__cxa_atexit@plt+0x7f18a4> │ │ │ │ + ldr r8, [pc, #36] @ 80385c <__cxa_atexit@plt+0x7f18ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 803850 <__cxa_atexit@plt+0x7f18a0> │ │ │ │ + ldr r3, [pc, #32] @ 803860 <__cxa_atexit@plt+0x7f18b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 803854 <__cxa_atexit@plt+0x7f18a4> │ │ │ │ + ldr r7, [pc, #20] @ 803864 <__cxa_atexit@plt+0x7f18b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0320ba54 │ │ │ │ - msreq SPSR_xc, #12, 8 @ 0xc000000 │ │ │ │ - msreq SPSR_xc, #60, 8 @ 0x3c000000 │ │ │ │ - movteq lr, #16500 @ 0x4074 │ │ │ │ + @ instruction: 0x0320ba44 │ │ │ │ + msreq SPSR_xc, #252, 6 @ 0xf0000003 │ │ │ │ + msreq SPSR_xc, #44, 8 @ 0x2c000000 │ │ │ │ + movteq lr, #16484 @ 0x4064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8038b8 <__cxa_atexit@plt+0x7f1908> │ │ │ │ + bcc 8038c8 <__cxa_atexit@plt+0x7f1918> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8038b0 <__cxa_atexit@plt+0x7f1900> │ │ │ │ - ldr r3, [pc, #56] @ 8038c0 <__cxa_atexit@plt+0x7f1910> │ │ │ │ + bhi 8038c0 <__cxa_atexit@plt+0x7f1910> │ │ │ │ + ldr r3, [pc, #56] @ 8038d0 <__cxa_atexit@plt+0x7f1920> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8038c4 <__cxa_atexit@plt+0x7f1914> │ │ │ │ + ldr r2, [pc, #52] @ 8038d4 <__cxa_atexit@plt+0x7f1924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8038c8 <__cxa_atexit@plt+0x7f1918> │ │ │ │ + ldr r7, [pc, #28] @ 8038d8 <__cxa_atexit@plt+0x7f1928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - msreq SPSR_xc, #172, 6 @ 0xb0000002 │ │ │ │ - msreq SPSR_xc, #200, 28 @ 0xc80 │ │ │ │ - movteq lr, #18256 @ 0x4750 │ │ │ │ + msreq SPSR_xc, #156, 6 @ 0x70000002 │ │ │ │ + msreq SPSR_xc, #184, 28 @ 0xb80 │ │ │ │ + movteq lr, #18240 @ 0x4740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803910 <__cxa_atexit@plt+0x7f1960> │ │ │ │ - ldr r3, [pc, #44] @ 803918 <__cxa_atexit@plt+0x7f1968> │ │ │ │ + bcc 803920 <__cxa_atexit@plt+0x7f1970> │ │ │ │ + ldr r3, [pc, #44] @ 803928 <__cxa_atexit@plt+0x7f1978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80391c <__cxa_atexit@plt+0x7f196c> │ │ │ │ + ldr r3, [pc, #36] @ 80392c <__cxa_atexit@plt+0x7f197c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 803920 <__cxa_atexit@plt+0x7f1970> │ │ │ │ + ldr r8, [pc, #20] @ 803930 <__cxa_atexit@plt+0x7f1980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #80, 6 @ 0x40000001 │ │ │ │ - msreq SPSR_xc, #72, 6 @ 0x20000001 │ │ │ │ - msreq SPSR_xc, #100, 10 @ 0x19000000 │ │ │ │ - movteq r0, #21080 @ 0x5258 │ │ │ │ + msreq SPSR_xc, #64, 6 │ │ │ │ + msreq SPSR_xc, #56, 6 @ 0xe0000000 │ │ │ │ + msreq SPSR_xc, #84, 10 @ 0x15000000 │ │ │ │ + movteq r0, #21064 @ 0x5248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803994 <__cxa_atexit@plt+0x7f19e4> │ │ │ │ + bcc 8039a4 <__cxa_atexit@plt+0x7f19f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80398c <__cxa_atexit@plt+0x7f19dc> │ │ │ │ - ldr r3, [pc, #72] @ 80399c <__cxa_atexit@plt+0x7f19ec> │ │ │ │ + bhi 80399c <__cxa_atexit@plt+0x7f19ec> │ │ │ │ + ldr r3, [pc, #72] @ 8039ac <__cxa_atexit@plt+0x7f19fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 8039a0 <__cxa_atexit@plt+0x7f19f0> │ │ │ │ + ldr r2, [pc, #60] @ 8039b0 <__cxa_atexit@plt+0x7f1a00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 8039a4 <__cxa_atexit@plt+0x7f19f4> │ │ │ │ + ldr r3, [pc, #52] @ 8039b4 <__cxa_atexit@plt+0x7f1a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 8039a8 <__cxa_atexit@plt+0x7f19f8> │ │ │ │ + ldr r8, [pc, #32] @ 8039b8 <__cxa_atexit@plt+0x7f1a08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #232, 4 @ 0x8000000e │ │ │ │ + msreq SPSR_xc, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq SPSR_xc, #208, 4 │ │ │ │ - cmneq r4, #144 @ 0x90 │ │ │ │ - movteq r0, #20960 @ 0x51e0 │ │ │ │ + msreq SPSR_xc, #192, 4 │ │ │ │ + cmneq r4, #128 @ 0x80 │ │ │ │ + movteq r0, #20944 @ 0x51d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803a1c <__cxa_atexit@plt+0x7f1a6c> │ │ │ │ + bcc 803a2c <__cxa_atexit@plt+0x7f1a7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803a14 <__cxa_atexit@plt+0x7f1a64> │ │ │ │ - ldr r3, [pc, #72] @ 803a24 <__cxa_atexit@plt+0x7f1a74> │ │ │ │ + bhi 803a24 <__cxa_atexit@plt+0x7f1a74> │ │ │ │ + ldr r3, [pc, #72] @ 803a34 <__cxa_atexit@plt+0x7f1a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 803a28 <__cxa_atexit@plt+0x7f1a78> │ │ │ │ + ldr r3, [pc, #52] @ 803a38 <__cxa_atexit@plt+0x7f1a88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 803a2c <__cxa_atexit@plt+0x7f1a7c> │ │ │ │ + ldr r7, [pc, #36] @ 803a3c <__cxa_atexit@plt+0x7f1a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 803a30 <__cxa_atexit@plt+0x7f1a80> │ │ │ │ + ldr r8, [pc, #32] @ 803a40 <__cxa_atexit@plt+0x7f1a90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #96, 4 │ │ │ │ + msreq SPSR_xc, #80, 4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r4, #16, 4 │ │ │ │ - cmneq r4, #8 │ │ │ │ - movteq r0, #20532 @ 0x5034 │ │ │ │ + cmneq r4, #0, 4 │ │ │ │ + msreq SPSR_xc, #248, 30 @ 0x3e0 │ │ │ │ + movteq r0, #20516 @ 0x5024 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803a78 <__cxa_atexit@plt+0x7f1ac8> │ │ │ │ - ldr r3, [pc, #44] @ 803a80 <__cxa_atexit@plt+0x7f1ad0> │ │ │ │ + bcc 803a88 <__cxa_atexit@plt+0x7f1ad8> │ │ │ │ + ldr r3, [pc, #44] @ 803a90 <__cxa_atexit@plt+0x7f1ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 803a84 <__cxa_atexit@plt+0x7f1ad4> │ │ │ │ + ldr r3, [pc, #36] @ 803a94 <__cxa_atexit@plt+0x7f1ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 803a88 <__cxa_atexit@plt+0x7f1ad8> │ │ │ │ + ldr r8, [pc, #20] @ 803a98 <__cxa_atexit@plt+0x7f1ae8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #232, 2 @ 0x3a │ │ │ │ - msreq SPSR_xc, #224, 2 @ 0x38 │ │ │ │ - msreq SPSR_xc, #164, 30 @ 0x290 │ │ │ │ - movteq r0, #20704 @ 0x50e0 │ │ │ │ + msreq SPSR_xc, #216, 2 @ 0x36 │ │ │ │ + msreq SPSR_xc, #208, 2 @ 0x34 │ │ │ │ + msreq SPSR_xc, #148, 30 @ 0x250 │ │ │ │ + movteq r0, #20688 @ 0x50d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803afc <__cxa_atexit@plt+0x7f1b4c> │ │ │ │ + bcc 803b0c <__cxa_atexit@plt+0x7f1b5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803af4 <__cxa_atexit@plt+0x7f1b44> │ │ │ │ - ldr r3, [pc, #72] @ 803b04 <__cxa_atexit@plt+0x7f1b54> │ │ │ │ + bhi 803b04 <__cxa_atexit@plt+0x7f1b54> │ │ │ │ + ldr r3, [pc, #72] @ 803b14 <__cxa_atexit@plt+0x7f1b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 803b08 <__cxa_atexit@plt+0x7f1b58> │ │ │ │ + ldr r3, [pc, #52] @ 803b18 <__cxa_atexit@plt+0x7f1b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 803b0c <__cxa_atexit@plt+0x7f1b5c> │ │ │ │ + ldr r7, [pc, #36] @ 803b1c <__cxa_atexit@plt+0x7f1b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 803b10 <__cxa_atexit@plt+0x7f1b60> │ │ │ │ + ldr r8, [pc, #32] @ 803b20 <__cxa_atexit@plt+0x7f1b70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #128, 2 │ │ │ │ + msreq SPSR_xc, #112, 2 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r4, #48, 2 │ │ │ │ - msreq SPSR_xc, #40, 30 @ 0xa0 │ │ │ │ - movteq r0, #20616 @ 0x5088 │ │ │ │ + cmneq r4, #32, 2 │ │ │ │ + msreq SPSR_xc, #24, 30 @ 0x60 │ │ │ │ + movteq r0, #20600 @ 0x5078 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803b94 <__cxa_atexit@plt+0x7f1be4> │ │ │ │ + bcc 803ba4 <__cxa_atexit@plt+0x7f1bf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803b8c <__cxa_atexit@plt+0x7f1bdc> │ │ │ │ - ldr r3, [pc, #88] @ 803b9c <__cxa_atexit@plt+0x7f1bec> │ │ │ │ + bhi 803b9c <__cxa_atexit@plt+0x7f1bec> │ │ │ │ + ldr r3, [pc, #88] @ 803bac <__cxa_atexit@plt+0x7f1bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 803ba0 <__cxa_atexit@plt+0x7f1bf0> │ │ │ │ + ldr r2, [pc, #84] @ 803bb0 <__cxa_atexit@plt+0x7f1c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 803ba4 <__cxa_atexit@plt+0x7f1bf4> │ │ │ │ + ldr r1, [pc, #64] @ 803bb4 <__cxa_atexit@plt+0x7f1c04> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 803ba8 <__cxa_atexit@plt+0x7f1bf8> │ │ │ │ + ldr r7, [pc, #32] @ 803bb8 <__cxa_atexit@plt+0x7f1c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - msreq SPSR_xc, #240 @ 0xf0 │ │ │ │ + msreq SPSR_xc, #224 @ 0xe0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - msreq SPSR_xc, #200, 6 @ 0x20000003 │ │ │ │ - movteq r0, #20484 @ 0x5004 │ │ │ │ + msreq SPSR_xc, #184, 6 @ 0xe0000002 │ │ │ │ + movteq pc, #20468 @ 0x4ff4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803c30 <__cxa_atexit@plt+0x7f1c80> │ │ │ │ + bcc 803c40 <__cxa_atexit@plt+0x7f1c90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803c28 <__cxa_atexit@plt+0x7f1c78> │ │ │ │ - ldr r3, [pc, #92] @ 803c38 <__cxa_atexit@plt+0x7f1c88> │ │ │ │ + bhi 803c38 <__cxa_atexit@plt+0x7f1c88> │ │ │ │ + ldr r3, [pc, #92] @ 803c48 <__cxa_atexit@plt+0x7f1c98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 803c3c <__cxa_atexit@plt+0x7f1c8c> │ │ │ │ + ldr r2, [pc, #88] @ 803c4c <__cxa_atexit@plt+0x7f1c9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #64] @ 803c40 <__cxa_atexit@plt+0x7f1c90> │ │ │ │ + ldr r7, [pc, #64] @ 803c50 <__cxa_atexit@plt+0x7f1ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 803c44 <__cxa_atexit@plt+0x7f1c94> │ │ │ │ + ldr r7, [pc, #32] @ 803c54 <__cxa_atexit@plt+0x7f1ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - msreq SPSR_xc, #88 @ 0x58 │ │ │ │ + msreq SPSR_xc, #72 @ 0x48 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - msreq SPSR_xc, #84, 22 @ 0x15000 │ │ │ │ - movteq pc, #20344 @ 0x4f78 @ │ │ │ │ + msreq SPSR_xc, #68, 22 @ 0x11000 │ │ │ │ + movteq pc, #20328 @ 0x4f68 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803cd0 <__cxa_atexit@plt+0x7f1d20> │ │ │ │ + bcc 803ce0 <__cxa_atexit@plt+0x7f1d30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803cc8 <__cxa_atexit@plt+0x7f1d18> │ │ │ │ - ldr lr, [pc, #92] @ 803cd8 <__cxa_atexit@plt+0x7f1d28> │ │ │ │ + bhi 803cd8 <__cxa_atexit@plt+0x7f1d28> │ │ │ │ + ldr lr, [pc, #92] @ 803ce8 <__cxa_atexit@plt+0x7f1d38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr r2, [pc, #76] @ 803cdc <__cxa_atexit@plt+0x7f1d2c> │ │ │ │ + ldr r2, [pc, #76] @ 803cec <__cxa_atexit@plt+0x7f1d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #44] @ 803ce0 <__cxa_atexit@plt+0x7f1d30> │ │ │ │ + ldr r7, [pc, #44] @ 803cf0 <__cxa_atexit@plt+0x7f1d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 803ce4 <__cxa_atexit@plt+0x7f1d34> │ │ │ │ + ldr r7, [pc, #36] @ 803cf4 <__cxa_atexit@plt+0x7f1d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r3, #160, 30 @ 0x280 │ │ │ │ - msreq SPSR_xc, #64, 20 @ 0x40000 │ │ │ │ + cmneq r3, #144, 30 @ 0x240 │ │ │ │ + msreq SPSR_xc, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 803d14 <__cxa_atexit@plt+0x7f1d64> │ │ │ │ + ldr r3, [pc, #28] @ 803d24 <__cxa_atexit@plt+0x7f1d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 803d18 <__cxa_atexit@plt+0x7f1d68> │ │ │ │ + ldr r3, [pc, #20] @ 803d28 <__cxa_atexit@plt+0x7f1d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmneq r3, #72, 30 @ 0x120 │ │ │ │ - cmneq r3, #80, 30 @ 0x140 │ │ │ │ - movteq pc, #20036 @ 0x4e44 @ │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmneq r3, #56, 30 @ 0xe0 │ │ │ │ + cmneq r3, #64, 30 @ 0x100 │ │ │ │ + movteq pc, #20020 @ 0x4e34 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803d60 <__cxa_atexit@plt+0x7f1db0> │ │ │ │ - ldr r3, [pc, #44] @ 803d68 <__cxa_atexit@plt+0x7f1db8> │ │ │ │ + bcc 803d70 <__cxa_atexit@plt+0x7f1dc0> │ │ │ │ + ldr r3, [pc, #44] @ 803d78 <__cxa_atexit@plt+0x7f1dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 803d6c <__cxa_atexit@plt+0x7f1dbc> │ │ │ │ + ldr r3, [pc, #36] @ 803d7c <__cxa_atexit@plt+0x7f1dcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 803d70 <__cxa_atexit@plt+0x7f1dc0> │ │ │ │ + ldr r3, [pc, #24] @ 803d80 <__cxa_atexit@plt+0x7f1dd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #0, 30 │ │ │ │ - cmneq r3, #248, 28 @ 0xf80 │ │ │ │ - cmneq r4, #244, 24 @ 0xf400 │ │ │ │ - movteq pc, #20060 @ 0x4e5c @ │ │ │ │ + cmneq r3, #240, 28 @ 0xf00 │ │ │ │ + cmneq r3, #232, 28 @ 0xe80 │ │ │ │ + cmneq r4, #228, 24 @ 0xe400 │ │ │ │ + movteq pc, #20044 @ 0x4e4c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803dd8 <__cxa_atexit@plt+0x7f1e28> │ │ │ │ - ldr r3, [pc, #72] @ 803de0 <__cxa_atexit@plt+0x7f1e30> │ │ │ │ + bcc 803de8 <__cxa_atexit@plt+0x7f1e38> │ │ │ │ + ldr r3, [pc, #72] @ 803df0 <__cxa_atexit@plt+0x7f1e40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 803dcc <__cxa_atexit@plt+0x7f1e1c> │ │ │ │ + beq 803ddc <__cxa_atexit@plt+0x7f1e2c> │ │ │ │ mov r7, r8 │ │ │ │ - b 803df0 <__cxa_atexit@plt+0x7f1e40> │ │ │ │ + b 803e00 <__cxa_atexit@plt+0x7f1e50> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq pc, #19952 @ 0x4df0 @ │ │ │ │ + movteq pc, #19936 @ 0x4de0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 803e6c <__cxa_atexit@plt+0x7f1ebc> │ │ │ │ + bne 803e7c <__cxa_atexit@plt+0x7f1ecc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803e8c <__cxa_atexit@plt+0x7f1edc> │ │ │ │ + bhi 803e9c <__cxa_atexit@plt+0x7f1eec> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r9, [pc, #124] @ 803ea0 <__cxa_atexit@plt+0x7f1ef0> │ │ │ │ + ldr r9, [pc, #124] @ 803eb0 <__cxa_atexit@plt+0x7f1f00> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #120] @ 803ea4 <__cxa_atexit@plt+0x7f1ef4> │ │ │ │ + ldr lr, [pc, #120] @ 803eb4 <__cxa_atexit@plt+0x7f1f04> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 803ea8 <__cxa_atexit@plt+0x7f1ef8> │ │ │ │ + ldr r0, [pc, #88] @ 803eb8 <__cxa_atexit@plt+0x7f1f08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r6, #27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #36] @ 803e98 <__cxa_atexit@plt+0x7f1ee8> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #36] @ 803ea8 <__cxa_atexit@plt+0x7f1ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #28] @ 803e9c <__cxa_atexit@plt+0x7f1eec> │ │ │ │ + ldr r3, [pc, #28] @ 803eac <__cxa_atexit@plt+0x7f1efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #204, 26 @ 0x3300 │ │ │ │ - cmneq r3, #212, 26 @ 0x3500 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #188, 26 @ 0x2f00 │ │ │ │ + cmneq r3, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r3, #20, 28 @ 0x140 │ │ │ │ - movteq pc, #19600 @ 0x4c90 @ │ │ │ │ + cmneq r3, #4, 28 @ 0x40 │ │ │ │ + movteq pc, #19584 @ 0x4c80 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803ef0 <__cxa_atexit@plt+0x7f1f40> │ │ │ │ - ldr r3, [pc, #44] @ 803ef8 <__cxa_atexit@plt+0x7f1f48> │ │ │ │ + bcc 803f00 <__cxa_atexit@plt+0x7f1f50> │ │ │ │ + ldr r3, [pc, #44] @ 803f08 <__cxa_atexit@plt+0x7f1f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 803efc <__cxa_atexit@plt+0x7f1f4c> │ │ │ │ + ldr r7, [pc, #32] @ 803f0c <__cxa_atexit@plt+0x7f1f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 803f00 <__cxa_atexit@plt+0x7f1f50> │ │ │ │ + ldr r8, [pc, #28] @ 803f10 <__cxa_atexit@plt+0x7f1f60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 803f04 <__cxa_atexit@plt+0x7f1f54> │ │ │ │ + ldr r9, [pc, #24] @ 803f14 <__cxa_atexit@plt+0x7f1f64> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #112, 26 @ 0x1c00 │ │ │ │ - cmneq r3, #184, 28 @ 0xb80 │ │ │ │ - cmneq r4, #100, 16 @ 0x640000 │ │ │ │ - msreq SPSR_xc, #84, 8 @ 0x54000000 │ │ │ │ + cmneq r3, #96, 26 @ 0x1800 │ │ │ │ + cmneq r3, #168, 28 @ 0xa80 │ │ │ │ + cmneq r4, #84, 16 @ 0x540000 │ │ │ │ + msreq SPSR_xc, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803f34 <__cxa_atexit@plt+0x7f1f84> │ │ │ │ - ldr r3, [pc, #24] @ 803f3c <__cxa_atexit@plt+0x7f1f8c> │ │ │ │ + bcc 803f44 <__cxa_atexit@plt+0x7f1f94> │ │ │ │ + ldr r3, [pc, #24] @ 803f4c <__cxa_atexit@plt+0x7f1f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #24, 26 @ 0x600 │ │ │ │ - movteq pc, #19472 @ 0x4c10 @ │ │ │ │ + cmneq r3, #8, 26 @ 0x200 │ │ │ │ + movteq pc, #19456 @ 0x4c00 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 803fb4 <__cxa_atexit@plt+0x7f2004> │ │ │ │ + bcc 803fc4 <__cxa_atexit@plt+0x7f2014> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 803fac <__cxa_atexit@plt+0x7f1ffc> │ │ │ │ - ldr r3, [pc, #76] @ 803fbc <__cxa_atexit@plt+0x7f200c> │ │ │ │ + bhi 803fbc <__cxa_atexit@plt+0x7f200c> │ │ │ │ + ldr r3, [pc, #76] @ 803fcc <__cxa_atexit@plt+0x7f201c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 803fc0 <__cxa_atexit@plt+0x7f2010> │ │ │ │ + ldr r2, [pc, #72] @ 803fd0 <__cxa_atexit@plt+0x7f2020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 803fc4 <__cxa_atexit@plt+0x7f2014> │ │ │ │ + ldr r2, [pc, #56] @ 803fd4 <__cxa_atexit@plt+0x7f2024> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 803fc8 <__cxa_atexit@plt+0x7f2018> │ │ │ │ + ldr r7, [pc, #32] @ 803fd8 <__cxa_atexit@plt+0x7f2028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #196, 24 @ 0xc400 │ │ │ │ + cmneq r3, #180, 24 @ 0xb400 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r3, #168, 24 @ 0xa800 │ │ │ │ + cmneq r3, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 804008 <__cxa_atexit@plt+0x7f2058> │ │ │ │ - ldr r7, [pc, #44] @ 804018 <__cxa_atexit@plt+0x7f2068> │ │ │ │ + bcc 804018 <__cxa_atexit@plt+0x7f2068> │ │ │ │ + ldr r7, [pc, #44] @ 804028 <__cxa_atexit@plt+0x7f2078> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 80401c <__cxa_atexit@plt+0x7f206c> │ │ │ │ + ldr r7, [pc, #32] @ 80402c <__cxa_atexit@plt+0x7f207c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 804020 <__cxa_atexit@plt+0x7f2070> │ │ │ │ + ldr r8, [pc, #28] @ 804030 <__cxa_atexit@plt+0x7f2080> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 804024 <__cxa_atexit@plt+0x7f2074> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 804034 <__cxa_atexit@plt+0x7f2084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r3, #240, 26 @ 0x3c00 │ │ │ │ - cmneq r3, #196, 28 @ 0xc40 │ │ │ │ - movteq pc, #19472 @ 0x4c10 @ │ │ │ │ - movteq pc, #19420 @ 0x4bdc @ │ │ │ │ + cmneq r3, #224, 26 @ 0x3800 │ │ │ │ + cmneq r3, #180, 28 @ 0xb40 │ │ │ │ + movteq pc, #19456 @ 0x4c00 @ │ │ │ │ + movteq pc, #19404 @ 0x4bcc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #24] @ 804058 <__cxa_atexit@plt+0x7f20a8> │ │ │ │ + ldr r7, [pc, #24] @ 804068 <__cxa_atexit@plt+0x7f20b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 80405c <__cxa_atexit@plt+0x7f20ac> │ │ │ │ + ldr r7, [pc, #16] @ 80406c <__cxa_atexit@plt+0x7f20bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #12] @ 804060 <__cxa_atexit@plt+0x7f20b0> │ │ │ │ + ldr r9, [pc, #12] @ 804070 <__cxa_atexit@plt+0x7f20c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - msreq SPSR_xc, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r3, #72, 26 @ 0x1200 │ │ │ │ - movteq pc, #19344 @ 0x4b90 @ │ │ │ │ + msreq SPSR_xc, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r3, #56, 26 @ 0xe00 │ │ │ │ + movteq pc, #19328 @ 0x4b80 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8040ac <__cxa_atexit@plt+0x7f20fc> │ │ │ │ + bhi 8040bc <__cxa_atexit@plt+0x7f210c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 8040b8 <__cxa_atexit@plt+0x7f2108> │ │ │ │ + ldr r3, [pc, #44] @ 8040c8 <__cxa_atexit@plt+0x7f2118> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 8040bc <__cxa_atexit@plt+0x7f210c> │ │ │ │ + ldr r2, [pc, #40] @ 8040cc <__cxa_atexit@plt+0x7f211c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq pc, #19236 @ 0x4b24 @ │ │ │ │ + movteq pc, #19220 @ 0x4b14 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 8040e0 <__cxa_atexit@plt+0x7f2130> │ │ │ │ + ldr r3, [pc, #12] @ 8040f0 <__cxa_atexit@plt+0x7f2140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq pc, #19200 @ 0x4b00 @ │ │ │ │ + movteq pc, #19184 @ 0x4af0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80415c <__cxa_atexit@plt+0x7f21ac> │ │ │ │ + bhi 80416c <__cxa_atexit@plt+0x7f21bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #84] @ 804168 <__cxa_atexit@plt+0x7f21b8> │ │ │ │ + ldr r0, [pc, #84] @ 804178 <__cxa_atexit@plt+0x7f21c8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 80416c <__cxa_atexit@plt+0x7f21bc> │ │ │ │ + ldr lr, [pc, #80] @ 80417c <__cxa_atexit@plt+0x7f21cc> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r0, [pc, #52] @ 804170 <__cxa_atexit@plt+0x7f21c0> │ │ │ │ + ldr r0, [pc, #52] @ 804180 <__cxa_atexit@plt+0x7f21d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #4]! │ │ │ │ sub r0, r6, #27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r3, #40, 22 @ 0xa000 │ │ │ │ + cmneq r3, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8041b4 <__cxa_atexit@plt+0x7f2204> │ │ │ │ - ldr r7, [pc, #40] @ 8041bc <__cxa_atexit@plt+0x7f220c> │ │ │ │ + bcc 8041c4 <__cxa_atexit@plt+0x7f2214> │ │ │ │ + ldr r7, [pc, #40] @ 8041cc <__cxa_atexit@plt+0x7f221c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 8041a8 <__cxa_atexit@plt+0x7f21f8> │ │ │ │ + beq 8041b8 <__cxa_atexit@plt+0x7f2208> │ │ │ │ mov r7, r8 │ │ │ │ - b 8041c8 <__cxa_atexit@plt+0x7f2218> │ │ │ │ + b 8041d8 <__cxa_atexit@plt+0x7f2228> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8043d0 <__cxa_atexit@plt+0x7f2420> │ │ │ │ + bhi 8043e0 <__cxa_atexit@plt+0x7f2430> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2083008,18 +2083012,18 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #111] @ 0x6f │ │ │ │ str r3, [sp] │ │ │ │ add lr, r7, #115 @ 0x73 │ │ │ │ ldm lr, {r1, r2, r3, lr} │ │ │ │ ldr r0, [r7, #139] @ 0x8b │ │ │ │ ldr r7, [r7, #143] @ 0x8f │ │ │ │ - ldr r9, [pc, #276] @ 8043dc <__cxa_atexit@plt+0x7f242c> │ │ │ │ + ldr r9, [pc, #276] @ 8043ec <__cxa_atexit@plt+0x7f243c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r9, r9, #2 │ │ │ │ - ldr r8, [pc, #268] @ 8043e0 <__cxa_atexit@plt+0x7f2430> │ │ │ │ + ldr r8, [pc, #268] @ 8043f0 <__cxa_atexit@plt+0x7f2440> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #-144] @ 0xffffff70 │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ @@ -2083078,810 +2083082,810 @@ │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #120, 20 @ 0x78000 │ │ │ │ - msreq SPSR_xc, #28 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #104, 20 @ 0x68000 │ │ │ │ + msreq SPSR_xc, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804410 <__cxa_atexit@plt+0x7f2460> │ │ │ │ - ldr r3, [pc, #24] @ 804418 <__cxa_atexit@plt+0x7f2468> │ │ │ │ + bcc 804420 <__cxa_atexit@plt+0x7f2470> │ │ │ │ + ldr r3, [pc, #24] @ 804428 <__cxa_atexit@plt+0x7f2478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #60, 16 @ 0x3c0000 │ │ │ │ - movteq sp, #17344 @ 0x43c0 │ │ │ │ + cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ + movteq sp, #17328 @ 0x43b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804490 <__cxa_atexit@plt+0x7f24e0> │ │ │ │ + bcc 8044a0 <__cxa_atexit@plt+0x7f24f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804488 <__cxa_atexit@plt+0x7f24d8> │ │ │ │ - ldr r3, [pc, #76] @ 804498 <__cxa_atexit@plt+0x7f24e8> │ │ │ │ + bhi 804498 <__cxa_atexit@plt+0x7f24e8> │ │ │ │ + ldr r3, [pc, #76] @ 8044a8 <__cxa_atexit@plt+0x7f24f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80449c <__cxa_atexit@plt+0x7f24ec> │ │ │ │ + ldr r2, [pc, #72] @ 8044ac <__cxa_atexit@plt+0x7f24fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 8044a0 <__cxa_atexit@plt+0x7f24f0> │ │ │ │ + ldr r2, [pc, #56] @ 8044b0 <__cxa_atexit@plt+0x7f2500> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 8044a4 <__cxa_atexit@plt+0x7f24f4> │ │ │ │ + ldr r7, [pc, #32] @ 8044b4 <__cxa_atexit@plt+0x7f2504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmneq r3, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r3, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r3, #204, 14 @ 0x3300000 │ │ │ │ - movteq sp, #17160 @ 0x4308 │ │ │ │ + cmneq r3, #188, 14 @ 0x2f00000 │ │ │ │ + movteq sp, #17144 @ 0x42f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8044e0 <__cxa_atexit@plt+0x7f2530> │ │ │ │ - ldr r3, [pc, #32] @ 8044e8 <__cxa_atexit@plt+0x7f2538> │ │ │ │ + bcc 8044f0 <__cxa_atexit@plt+0x7f2540> │ │ │ │ + ldr r3, [pc, #32] @ 8044f8 <__cxa_atexit@plt+0x7f2548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8044ec <__cxa_atexit@plt+0x7f253c> │ │ │ │ + ldr r7, [pc, #16] @ 8044fc <__cxa_atexit@plt+0x7f254c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #116, 14 @ 0x1d00000 │ │ │ │ - msreq SPSR_xc, #200, 10 @ 0x32000000 │ │ │ │ - movteq pc, #17784 @ 0x4578 @ │ │ │ │ + cmneq r3, #100, 14 @ 0x1900000 │ │ │ │ + msreq SPSR_xc, #184, 10 @ 0x2e000000 │ │ │ │ + movteq pc, #17768 @ 0x4568 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804524 <__cxa_atexit@plt+0x7f2574> │ │ │ │ - ldr r3, [pc, #28] @ 80452c <__cxa_atexit@plt+0x7f257c> │ │ │ │ + bcc 804534 <__cxa_atexit@plt+0x7f2584> │ │ │ │ + ldr r3, [pc, #28] @ 80453c <__cxa_atexit@plt+0x7f258c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 804530 <__cxa_atexit@plt+0x7f2580> │ │ │ │ + ldr r8, [pc, #16] @ 804540 <__cxa_atexit@plt+0x7f2590> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #44, 14 @ 0xb00000 │ │ │ │ - msreq SPSR_xc, #248, 8 @ 0xf8000000 │ │ │ │ - movteq pc, #17728 @ 0x4540 @ │ │ │ │ + cmneq r3, #28, 14 @ 0x700000 │ │ │ │ + msreq SPSR_xc, #232, 8 @ 0xe8000000 │ │ │ │ + movteq pc, #17712 @ 0x4530 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8045b0 <__cxa_atexit@plt+0x7f2600> │ │ │ │ + bcc 8045c0 <__cxa_atexit@plt+0x7f2610> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8045a8 <__cxa_atexit@plt+0x7f25f8> │ │ │ │ - ldr r3, [pc, #84] @ 8045b8 <__cxa_atexit@plt+0x7f2608> │ │ │ │ + bhi 8045b8 <__cxa_atexit@plt+0x7f2608> │ │ │ │ + ldr r3, [pc, #84] @ 8045c8 <__cxa_atexit@plt+0x7f2618> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8045bc <__cxa_atexit@plt+0x7f260c> │ │ │ │ + ldr r2, [pc, #80] @ 8045cc <__cxa_atexit@plt+0x7f261c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 8045c0 <__cxa_atexit@plt+0x7f2610> │ │ │ │ + ldr r1, [pc, #76] @ 8045d0 <__cxa_atexit@plt+0x7f2620> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r1, [pc, #64] @ 8045c4 <__cxa_atexit@plt+0x7f2614> │ │ │ │ + ldr r1, [pc, #64] @ 8045d4 <__cxa_atexit@plt+0x7f2624> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 8045c8 <__cxa_atexit@plt+0x7f2618> │ │ │ │ + ldr r7, [pc, #36] @ 8045d8 <__cxa_atexit@plt+0x7f2628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r3, #200, 12 @ 0xc800000 │ │ │ │ + cmneq r3, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, #172, 12 @ 0xac00000 │ │ │ │ + cmneq r3, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804618 <__cxa_atexit@plt+0x7f2668> │ │ │ │ - ldr r3, [pc, #56] @ 804624 <__cxa_atexit@plt+0x7f2674> │ │ │ │ + bhi 804628 <__cxa_atexit@plt+0x7f2678> │ │ │ │ + ldr r3, [pc, #56] @ 804634 <__cxa_atexit@plt+0x7f2684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #48] @ 804628 <__cxa_atexit@plt+0x7f2678> │ │ │ │ + ldr r2, [pc, #48] @ 804638 <__cxa_atexit@plt+0x7f2688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #40] @ 80462c <__cxa_atexit@plt+0x7f267c> │ │ │ │ + ldr r1, [pc, #40] @ 80463c <__cxa_atexit@plt+0x7f268c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #248, 16 @ 0xf80000 │ │ │ │ - cmneq r3, #168, 30 @ 0x2a0 │ │ │ │ - msreq SPSR_xc, #100, 24 @ 0x6400 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #232, 16 @ 0xe80000 │ │ │ │ + cmneq r3, #152, 30 @ 0x260 │ │ │ │ + msreq SPSR_xc, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804664 <__cxa_atexit@plt+0x7f26b4> │ │ │ │ - ldr r7, [pc, #32] @ 804674 <__cxa_atexit@plt+0x7f26c4> │ │ │ │ + bhi 804674 <__cxa_atexit@plt+0x7f26c4> │ │ │ │ + ldr r7, [pc, #32] @ 804684 <__cxa_atexit@plt+0x7f26d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140, 16 @ 0x8c0000 │ │ │ │ - movteq pc, #17424 @ 0x4410 @ │ │ │ │ + cmneq r3, #124, 16 @ 0x7c0000 │ │ │ │ + movteq pc, #17408 @ 0x4400 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8046c4 <__cxa_atexit@plt+0x7f2714> │ │ │ │ - ldr r3, [pc, #52] @ 8046cc <__cxa_atexit@plt+0x7f271c> │ │ │ │ + bcc 8046d4 <__cxa_atexit@plt+0x7f2724> │ │ │ │ + ldr r3, [pc, #52] @ 8046dc <__cxa_atexit@plt+0x7f272c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8046d0 <__cxa_atexit@plt+0x7f2720> │ │ │ │ + ldr r2, [pc, #48] @ 8046e0 <__cxa_atexit@plt+0x7f2730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #20] @ 8046d4 <__cxa_atexit@plt+0x7f2724> │ │ │ │ + ldr r7, [pc, #20] @ 8046e4 <__cxa_atexit@plt+0x7f2734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, #156, 10 @ 0x27000000 │ │ │ │ - msreq SPSR_xc, #228, 8 @ 0xe4000000 │ │ │ │ - movteq pc, #17308 @ 0x439c @ │ │ │ │ + cmneq r3, #140, 10 @ 0x23000000 │ │ │ │ + msreq SPSR_xc, #212, 8 @ 0xd4000000 │ │ │ │ + movteq pc, #17292 @ 0x438c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 804708 <__cxa_atexit@plt+0x7f2758> │ │ │ │ + ldr r0, [pc, #24] @ 804718 <__cxa_atexit@plt+0x7f2768> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq pc, #17256 @ 0x4368 @ │ │ │ │ + movteq pc, #17240 @ 0x4358 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804768 <__cxa_atexit@plt+0x7f27b8> │ │ │ │ + bhi 804778 <__cxa_atexit@plt+0x7f27c8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #64] @ 804774 <__cxa_atexit@plt+0x7f27c4> │ │ │ │ + ldr r2, [pc, #64] @ 804784 <__cxa_atexit@plt+0x7f27d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 804778 <__cxa_atexit@plt+0x7f27c8> │ │ │ │ + ldr r1, [pc, #60] @ 804788 <__cxa_atexit@plt+0x7f27d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ 80477c <__cxa_atexit@plt+0x7f27cc> │ │ │ │ + ldr r0, [pc, #56] @ 80478c <__cxa_atexit@plt+0x7f27dc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 804780 <__cxa_atexit@plt+0x7f27d0> │ │ │ │ + ldr r7, [pc, #28] @ 804790 <__cxa_atexit@plt+0x7f27e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq r3, #236, 8 @ 0xec000000 │ │ │ │ + cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8047cc <__cxa_atexit@plt+0x7f281c> │ │ │ │ + bhi 8047dc <__cxa_atexit@plt+0x7f282c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #44] @ 8047d8 <__cxa_atexit@plt+0x7f2828> │ │ │ │ + ldr r1, [pc, #44] @ 8047e8 <__cxa_atexit@plt+0x7f2838> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 8047dc <__cxa_atexit@plt+0x7f282c> │ │ │ │ + ldr r0, [pc, #36] @ 8047ec <__cxa_atexit@plt+0x7f283c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r6, {r0, r2, r3, r7} │ │ │ │ str r1, [r6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #56, 14 @ 0xe00000 │ │ │ │ - msreq SPSR_xc, #140, 2 @ 0x23 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #40, 14 @ 0xa00000 │ │ │ │ + msreq SPSR_xc, #124, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80480c <__cxa_atexit@plt+0x7f285c> │ │ │ │ - ldr r3, [pc, #24] @ 804814 <__cxa_atexit@plt+0x7f2864> │ │ │ │ + bcc 80481c <__cxa_atexit@plt+0x7f286c> │ │ │ │ + ldr r3, [pc, #24] @ 804824 <__cxa_atexit@plt+0x7f2874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #64, 8 @ 0x40000000 │ │ │ │ - movteq pc, #17008 @ 0x4270 @ │ │ │ │ + cmneq r3, #48, 8 @ 0x30000000 │ │ │ │ + movteq pc, #16992 @ 0x4260 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80489c <__cxa_atexit@plt+0x7f28ec> │ │ │ │ + bcc 8048ac <__cxa_atexit@plt+0x7f28fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804894 <__cxa_atexit@plt+0x7f28e4> │ │ │ │ - ldr r3, [pc, #92] @ 8048a4 <__cxa_atexit@plt+0x7f28f4> │ │ │ │ + bhi 8048a4 <__cxa_atexit@plt+0x7f28f4> │ │ │ │ + ldr r3, [pc, #92] @ 8048b4 <__cxa_atexit@plt+0x7f2904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8048a8 <__cxa_atexit@plt+0x7f28f8> │ │ │ │ + ldr r2, [pc, #88] @ 8048b8 <__cxa_atexit@plt+0x7f2908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8048ac <__cxa_atexit@plt+0x7f28fc> │ │ │ │ + ldr r0, [pc, #64] @ 8048bc <__cxa_atexit@plt+0x7f290c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8048b0 <__cxa_atexit@plt+0x7f2900> │ │ │ │ + ldr r7, [pc, #32] @ 8048c0 <__cxa_atexit@plt+0x7f2910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r3, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmneq r3, #192, 6 │ │ │ │ - movteq pc, #17268 @ 0x4374 @ │ │ │ │ + cmneq r3, #176, 6 @ 0xc0000002 │ │ │ │ + movteq pc, #17252 @ 0x4364 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804940 <__cxa_atexit@plt+0x7f2990> │ │ │ │ + bcc 804950 <__cxa_atexit@plt+0x7f29a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804938 <__cxa_atexit@plt+0x7f2988> │ │ │ │ + bhi 804948 <__cxa_atexit@plt+0x7f2998> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ - ldr lr, [pc, #80] @ 804948 <__cxa_atexit@plt+0x7f2998> │ │ │ │ + ldr lr, [pc, #80] @ 804958 <__cxa_atexit@plt+0x7f29a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #76] @ 80494c <__cxa_atexit@plt+0x7f299c> │ │ │ │ + ldr r9, [pc, #76] @ 80495c <__cxa_atexit@plt+0x7f29ac> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #60] @ 804950 <__cxa_atexit@plt+0x7f29a0> │ │ │ │ + ldr r0, [pc, #60] @ 804960 <__cxa_atexit@plt+0x7f29b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r3, #80, 6 @ 0x40000001 │ │ │ │ - movteq ip, #20008 @ 0x4e28 │ │ │ │ + cmneq r3, #64, 6 │ │ │ │ + movteq ip, #19992 @ 0x4e18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804990 <__cxa_atexit@plt+0x7f29e0> │ │ │ │ - ldr r3, [pc, #36] @ 804998 <__cxa_atexit@plt+0x7f29e8> │ │ │ │ + bcc 8049a0 <__cxa_atexit@plt+0x7f29f0> │ │ │ │ + ldr r3, [pc, #36] @ 8049a8 <__cxa_atexit@plt+0x7f29f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 80499c <__cxa_atexit@plt+0x7f29ec> │ │ │ │ + ldr r7, [pc, #24] @ 8049ac <__cxa_atexit@plt+0x7f29fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 8049a0 <__cxa_atexit@plt+0x7f29f0> │ │ │ │ + ldr r8, [pc, #20] @ 8049b0 <__cxa_atexit@plt+0x7f2a00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #200, 4 @ 0x8000000c │ │ │ │ - cmneq r3, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r3, #184, 4 @ 0x8000000b │ │ │ │ cmneq r3, #96, 18 @ 0x180000 │ │ │ │ - movteq ip, #19860 @ 0x4d94 │ │ │ │ + cmneq r3, #80, 18 @ 0x140000 │ │ │ │ + movteq ip, #19844 @ 0x4d84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8049dc <__cxa_atexit@plt+0x7f2a2c> │ │ │ │ - ldr r3, [pc, #32] @ 8049e4 <__cxa_atexit@plt+0x7f2a34> │ │ │ │ + bcc 8049ec <__cxa_atexit@plt+0x7f2a3c> │ │ │ │ + ldr r3, [pc, #32] @ 8049f4 <__cxa_atexit@plt+0x7f2a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8049e8 <__cxa_atexit@plt+0x7f2a38> │ │ │ │ + ldr r7, [pc, #16] @ 8049f8 <__cxa_atexit@plt+0x7f2a48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #120, 4 @ 0x80000007 │ │ │ │ - msreq SPSR_xc, #204, 2 @ 0x33 │ │ │ │ + cmneq r3, #104, 4 @ 0x80000006 │ │ │ │ + msreq SPSR_xc, #188, 2 @ 0x2f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq sp, #17160 @ 0x4308 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq sp, #17144 @ 0x42f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804a94 <__cxa_atexit@plt+0x7f2ae4> │ │ │ │ + bcc 804aa4 <__cxa_atexit@plt+0x7f2af4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804a8c <__cxa_atexit@plt+0x7f2adc> │ │ │ │ - ldr r3, [pc, #104] @ 804a9c <__cxa_atexit@plt+0x7f2aec> │ │ │ │ + bhi 804a9c <__cxa_atexit@plt+0x7f2aec> │ │ │ │ + ldr r3, [pc, #104] @ 804aac <__cxa_atexit@plt+0x7f2afc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 804aa0 <__cxa_atexit@plt+0x7f2af0> │ │ │ │ + ldr r2, [pc, #100] @ 804ab0 <__cxa_atexit@plt+0x7f2b00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 804aa4 <__cxa_atexit@plt+0x7f2af4> │ │ │ │ + ldr r1, [pc, #96] @ 804ab4 <__cxa_atexit@plt+0x7f2b04> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 804aa8 <__cxa_atexit@plt+0x7f2af8> │ │ │ │ + ldr r0, [pc, #92] @ 804ab8 <__cxa_atexit@plt+0x7f2b08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 804aac <__cxa_atexit@plt+0x7f2afc> │ │ │ │ + ldr r7, [pc, #44] @ 804abc <__cxa_atexit@plt+0x7f2b0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 804ab0 <__cxa_atexit@plt+0x7f2b00> │ │ │ │ + ldr r9, [pc, #40] @ 804ac0 <__cxa_atexit@plt+0x7f2b10> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r3, #240, 2 @ 0x3c │ │ │ │ - cmneq r3, #20, 6 @ 0x50000000 │ │ │ │ - msreq SPSR_xc, #204 @ 0xcc │ │ │ │ - movteq lr, #20348 @ 0x4f7c │ │ │ │ + cmneq r3, #224, 2 @ 0x38 │ │ │ │ + cmneq r3, #4, 6 @ 0x10000000 │ │ │ │ + msreq SPSR_xc, #188 @ 0xbc │ │ │ │ + movteq lr, #20332 @ 0x4f6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804b20 <__cxa_atexit@plt+0x7f2b70> │ │ │ │ + bcc 804b30 <__cxa_atexit@plt+0x7f2b80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804b18 <__cxa_atexit@plt+0x7f2b68> │ │ │ │ - ldr r3, [pc, #68] @ 804b28 <__cxa_atexit@plt+0x7f2b78> │ │ │ │ + bhi 804b28 <__cxa_atexit@plt+0x7f2b78> │ │ │ │ + ldr r3, [pc, #68] @ 804b38 <__cxa_atexit@plt+0x7f2b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 804b2c <__cxa_atexit@plt+0x7f2b7c> │ │ │ │ + ldr r3, [pc, #52] @ 804b3c <__cxa_atexit@plt+0x7f2b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 804b30 <__cxa_atexit@plt+0x7f2b80> │ │ │ │ + ldr r7, [pc, #36] @ 804b40 <__cxa_atexit@plt+0x7f2b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 804b34 <__cxa_atexit@plt+0x7f2b84> │ │ │ │ + ldr r8, [pc, #32] @ 804b44 <__cxa_atexit@plt+0x7f2b94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #88, 2 │ │ │ │ + cmneq r3, #72, 2 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r3, #136, 4 @ 0x80000008 │ │ │ │ - msreq SPSR_xc, #52 @ 0x34 │ │ │ │ + cmneq r3, #120, 4 @ 0x80000007 │ │ │ │ + msreq SPSR_xc, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804b64 <__cxa_atexit@plt+0x7f2bb4> │ │ │ │ - ldr r3, [pc, #24] @ 804b6c <__cxa_atexit@plt+0x7f2bbc> │ │ │ │ + bcc 804b74 <__cxa_atexit@plt+0x7f2bc4> │ │ │ │ + ldr r3, [pc, #24] @ 804b7c <__cxa_atexit@plt+0x7f2bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #232 @ 0xe8 │ │ │ │ - movteq lr, #20176 @ 0x4ed0 │ │ │ │ + cmneq r3, #216 @ 0xd8 │ │ │ │ + movteq lr, #20160 @ 0x4ec0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804bec <__cxa_atexit@plt+0x7f2c3c> │ │ │ │ + bcc 804bfc <__cxa_atexit@plt+0x7f2c4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804be4 <__cxa_atexit@plt+0x7f2c34> │ │ │ │ - ldr r3, [pc, #84] @ 804bf4 <__cxa_atexit@plt+0x7f2c44> │ │ │ │ + bhi 804bf4 <__cxa_atexit@plt+0x7f2c44> │ │ │ │ + ldr r3, [pc, #84] @ 804c04 <__cxa_atexit@plt+0x7f2c54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 804bf8 <__cxa_atexit@plt+0x7f2c48> │ │ │ │ + ldr r2, [pc, #80] @ 804c08 <__cxa_atexit@plt+0x7f2c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 804bfc <__cxa_atexit@plt+0x7f2c4c> │ │ │ │ + ldr r1, [pc, #60] @ 804c0c <__cxa_atexit@plt+0x7f2c5c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 804c00 <__cxa_atexit@plt+0x7f2c50> │ │ │ │ + ldr r7, [pc, #32] @ 804c10 <__cxa_atexit@plt+0x7f2c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #148 @ 0x94 │ │ │ │ + cmneq r3, #132 @ 0x84 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r3, #112 @ 0x70 │ │ │ │ - movteq pc, #16436 @ 0x4034 @ │ │ │ │ + cmneq r3, #96 @ 0x60 │ │ │ │ + movteq pc, #16420 @ 0x4024 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804c9c <__cxa_atexit@plt+0x7f2cec> │ │ │ │ + bcc 804cac <__cxa_atexit@plt+0x7f2cfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804c94 <__cxa_atexit@plt+0x7f2ce4> │ │ │ │ + bhi 804ca4 <__cxa_atexit@plt+0x7f2cf4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 804ca4 <__cxa_atexit@plt+0x7f2cf4> │ │ │ │ + ldr lr, [pc, #92] @ 804cb4 <__cxa_atexit@plt+0x7f2d04> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 804ca8 <__cxa_atexit@plt+0x7f2cf8> │ │ │ │ + ldr r9, [pc, #88] @ 804cb8 <__cxa_atexit@plt+0x7f2d08> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 804cac <__cxa_atexit@plt+0x7f2cfc> │ │ │ │ + ldr r2, [pc, #56] @ 804cbc <__cxa_atexit@plt+0x7f2d0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r3, #240, 30 @ 0x3c0 │ │ │ │ - movteq ip, #18768 @ 0x4950 │ │ │ │ + cmneq r3, #224, 30 @ 0x380 │ │ │ │ + movteq ip, #18752 @ 0x4940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804ce8 <__cxa_atexit@plt+0x7f2d38> │ │ │ │ - ldr r3, [pc, #32] @ 804cf0 <__cxa_atexit@plt+0x7f2d40> │ │ │ │ + bcc 804cf8 <__cxa_atexit@plt+0x7f2d48> │ │ │ │ + ldr r3, [pc, #32] @ 804d00 <__cxa_atexit@plt+0x7f2d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 804cf4 <__cxa_atexit@plt+0x7f2d44> │ │ │ │ + ldr r7, [pc, #16] @ 804d04 <__cxa_atexit@plt+0x7f2d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 30 @ 0x1b0 │ │ │ │ - cmneq r3, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r3, #92, 30 @ 0x170 │ │ │ │ + cmneq r3, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804d24 <__cxa_atexit@plt+0x7f2d74> │ │ │ │ - ldr r3, [pc, #24] @ 804d2c <__cxa_atexit@plt+0x7f2d7c> │ │ │ │ + bcc 804d34 <__cxa_atexit@plt+0x7f2d84> │ │ │ │ + ldr r3, [pc, #24] @ 804d3c <__cxa_atexit@plt+0x7f2d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #40, 30 @ 0xa0 │ │ │ │ - movteq ip, #18652 @ 0x48dc │ │ │ │ + cmneq r3, #24, 30 @ 0x60 │ │ │ │ + movteq ip, #18636 @ 0x48cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804dac <__cxa_atexit@plt+0x7f2dfc> │ │ │ │ + bcc 804dbc <__cxa_atexit@plt+0x7f2e0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804da4 <__cxa_atexit@plt+0x7f2df4> │ │ │ │ - ldr r3, [pc, #84] @ 804db4 <__cxa_atexit@plt+0x7f2e04> │ │ │ │ + bhi 804db4 <__cxa_atexit@plt+0x7f2e04> │ │ │ │ + ldr r3, [pc, #84] @ 804dc4 <__cxa_atexit@plt+0x7f2e14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 804db8 <__cxa_atexit@plt+0x7f2e08> │ │ │ │ + ldr r2, [pc, #80] @ 804dc8 <__cxa_atexit@plt+0x7f2e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 804dbc <__cxa_atexit@plt+0x7f2e0c> │ │ │ │ + ldr r1, [pc, #60] @ 804dcc <__cxa_atexit@plt+0x7f2e1c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 804dc0 <__cxa_atexit@plt+0x7f2e10> │ │ │ │ + ldr r7, [pc, #32] @ 804dd0 <__cxa_atexit@plt+0x7f2e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #212, 28 @ 0xd40 │ │ │ │ + cmneq r3, #196, 28 @ 0xc40 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r3, #176, 28 @ 0xb00 │ │ │ │ - movteq lr, #20104 @ 0x4e88 │ │ │ │ + cmneq r3, #160, 28 @ 0xa00 │ │ │ │ + movteq lr, #20088 @ 0x4e78 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804e60 <__cxa_atexit@plt+0x7f2eb0> │ │ │ │ + bcc 804e70 <__cxa_atexit@plt+0x7f2ec0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804e58 <__cxa_atexit@plt+0x7f2ea8> │ │ │ │ - ldr lr, [pc, #116] @ 804e68 <__cxa_atexit@plt+0x7f2eb8> │ │ │ │ + bhi 804e68 <__cxa_atexit@plt+0x7f2eb8> │ │ │ │ + ldr lr, [pc, #116] @ 804e78 <__cxa_atexit@plt+0x7f2ec8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 804e6c <__cxa_atexit@plt+0x7f2ebc> │ │ │ │ + ldr r2, [pc, #112] @ 804e7c <__cxa_atexit@plt+0x7f2ecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - ldr r9, [pc, #84] @ 804e70 <__cxa_atexit@plt+0x7f2ec0> │ │ │ │ + ldr r9, [pc, #84] @ 804e80 <__cxa_atexit@plt+0x7f2ed0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 804e74 <__cxa_atexit@plt+0x7f2ec4> │ │ │ │ + ldr r3, [pc, #56] @ 804e84 <__cxa_atexit@plt+0x7f2ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r3, #64, 28 @ 0x400 │ │ │ │ + cmneq r3, #48, 28 @ 0x300 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r3, #40, 28 @ 0x280 │ │ │ │ - movteq lr, #19872 @ 0x4da0 │ │ │ │ + cmneq r3, #24, 28 @ 0x180 │ │ │ │ + movteq lr, #19856 @ 0x4d90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804ea8 <__cxa_atexit@plt+0x7f2ef8> │ │ │ │ - ldr r3, [pc, #24] @ 804eb0 <__cxa_atexit@plt+0x7f2f00> │ │ │ │ + bcc 804eb8 <__cxa_atexit@plt+0x7f2f08> │ │ │ │ + ldr r3, [pc, #24] @ 804ec0 <__cxa_atexit@plt+0x7f2f10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 803fd8 <__cxa_atexit@plt+0x7f2028> │ │ │ │ + b 803fe8 <__cxa_atexit@plt+0x7f2038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #164, 26 @ 0x2900 │ │ │ │ - movteq lr, #19876 @ 0x4da4 │ │ │ │ + cmneq r3, #148, 26 @ 0x2500 │ │ │ │ + movteq lr, #19860 @ 0x4d94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 804ee4 <__cxa_atexit@plt+0x7f2f34> │ │ │ │ - ldr r3, [pc, #28] @ 804ef4 <__cxa_atexit@plt+0x7f2f44> │ │ │ │ + bcc 804ef4 <__cxa_atexit@plt+0x7f2f44> │ │ │ │ + ldr r3, [pc, #28] @ 804f04 <__cxa_atexit@plt+0x7f2f54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 804ef8 <__cxa_atexit@plt+0x7f2f48> │ │ │ │ + ldr r7, [pc, #12] @ 804f08 <__cxa_atexit@plt+0x7f2f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq lr, #19848 @ 0x4d88 │ │ │ │ - movteq lr, #19808 @ 0x4d60 │ │ │ │ + movteq lr, #19832 @ 0x4d78 │ │ │ │ + movteq lr, #19792 @ 0x4d50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 804f20 <__cxa_atexit@plt+0x7f2f70> │ │ │ │ + ldr r3, [pc, #16] @ 804f30 <__cxa_atexit@plt+0x7f2f80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq lr, #19768 @ 0x4d38 │ │ │ │ + movteq lr, #19752 @ 0x4d28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 804f48 <__cxa_atexit@plt+0x7f2f98> │ │ │ │ + ldr r3, [pc, #16] @ 804f58 <__cxa_atexit@plt+0x7f2fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq lr, #19728 @ 0x4d10 │ │ │ │ + movteq lr, #19712 @ 0x4d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 804fcc <__cxa_atexit@plt+0x7f301c> │ │ │ │ + bhi 804fdc <__cxa_atexit@plt+0x7f302c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 804fd8 <__cxa_atexit@plt+0x7f3028> │ │ │ │ + ldr lr, [pc, #88] @ 804fe8 <__cxa_atexit@plt+0x7f3038> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 804fdc <__cxa_atexit@plt+0x7f302c> │ │ │ │ + ldr r8, [pc, #84] @ 804fec <__cxa_atexit@plt+0x7f303c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #56] @ 804fe0 <__cxa_atexit@plt+0x7f3030> │ │ │ │ + ldr r0, [pc, #56] @ 804ff0 <__cxa_atexit@plt+0x7f3040> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-36]! @ 0xffffffdc │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r3, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r3, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805024 <__cxa_atexit@plt+0x7f3074> │ │ │ │ - ldr r7, [pc, #40] @ 80502c <__cxa_atexit@plt+0x7f307c> │ │ │ │ + bcc 805034 <__cxa_atexit@plt+0x7f3084> │ │ │ │ + ldr r7, [pc, #40] @ 80503c <__cxa_atexit@plt+0x7f308c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 805018 <__cxa_atexit@plt+0x7f3068> │ │ │ │ + beq 805028 <__cxa_atexit@plt+0x7f3078> │ │ │ │ mov r7, r8 │ │ │ │ - b 805038 <__cxa_atexit@plt+0x7f3088> │ │ │ │ + b 805048 <__cxa_atexit@plt+0x7f3098> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805244 <__cxa_atexit@plt+0x7f3294> │ │ │ │ + bhi 805254 <__cxa_atexit@plt+0x7f32a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2083933,18 +2083937,18 @@ │ │ │ │ ldr r3, [r7, #111] @ 0x6f │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #115 @ 0x73 │ │ │ │ ldm r3, {r1, r2, r3} │ │ │ │ ldr lr, [r7, #135] @ 0x87 │ │ │ │ ldr r0, [r7, #139] @ 0x8b │ │ │ │ ldr r7, [r7, #143] @ 0x8f │ │ │ │ - ldr r9, [pc, #276] @ 805250 <__cxa_atexit@plt+0x7f32a0> │ │ │ │ + ldr r9, [pc, #276] @ 805260 <__cxa_atexit@plt+0x7f32b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r9, r9, #2 │ │ │ │ - ldr r8, [pc, #268] @ 805254 <__cxa_atexit@plt+0x7f32a4> │ │ │ │ + ldr r8, [pc, #268] @ 805264 <__cxa_atexit@plt+0x7f32b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #-144] @ 0xffffff70 │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ @@ -2084003,810 +2084007,810 @@ │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #4, 24 @ 0x400 │ │ │ │ - cmneq r3, #168, 2 @ 0x2a │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r3, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805284 <__cxa_atexit@plt+0x7f32d4> │ │ │ │ - ldr r3, [pc, #24] @ 80528c <__cxa_atexit@plt+0x7f32dc> │ │ │ │ + bcc 805294 <__cxa_atexit@plt+0x7f32e4> │ │ │ │ + ldr r3, [pc, #24] @ 80529c <__cxa_atexit@plt+0x7f32ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #200, 18 @ 0x320000 │ │ │ │ - movteq ip, #17740 @ 0x454c │ │ │ │ + cmneq r3, #184, 18 @ 0x2e0000 │ │ │ │ + movteq ip, #17724 @ 0x453c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805304 <__cxa_atexit@plt+0x7f3354> │ │ │ │ + bcc 805314 <__cxa_atexit@plt+0x7f3364> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8052fc <__cxa_atexit@plt+0x7f334c> │ │ │ │ - ldr r3, [pc, #76] @ 80530c <__cxa_atexit@plt+0x7f335c> │ │ │ │ + bhi 80530c <__cxa_atexit@plt+0x7f335c> │ │ │ │ + ldr r3, [pc, #76] @ 80531c <__cxa_atexit@plt+0x7f336c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 805310 <__cxa_atexit@plt+0x7f3360> │ │ │ │ + ldr r2, [pc, #72] @ 805320 <__cxa_atexit@plt+0x7f3370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 805314 <__cxa_atexit@plt+0x7f3364> │ │ │ │ + ldr r2, [pc, #56] @ 805324 <__cxa_atexit@plt+0x7f3374> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 805318 <__cxa_atexit@plt+0x7f3368> │ │ │ │ + ldr r7, [pc, #32] @ 805328 <__cxa_atexit@plt+0x7f3378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - cmneq r3, #116, 18 @ 0x1d0000 │ │ │ │ + cmneq r3, #100, 18 @ 0x190000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r3, #88, 18 @ 0x160000 │ │ │ │ - movteq ip, #17556 @ 0x4494 │ │ │ │ + cmneq r3, #72, 18 @ 0x120000 │ │ │ │ + movteq ip, #17540 @ 0x4484 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805354 <__cxa_atexit@plt+0x7f33a4> │ │ │ │ - ldr r3, [pc, #32] @ 80535c <__cxa_atexit@plt+0x7f33ac> │ │ │ │ + bcc 805364 <__cxa_atexit@plt+0x7f33b4> │ │ │ │ + ldr r3, [pc, #32] @ 80536c <__cxa_atexit@plt+0x7f33bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 805360 <__cxa_atexit@plt+0x7f33b0> │ │ │ │ + ldr r7, [pc, #16] @ 805370 <__cxa_atexit@plt+0x7f33c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #0, 18 │ │ │ │ - cmneq r3, #84, 14 @ 0x1500000 │ │ │ │ - movteq lr, #18180 @ 0x4704 │ │ │ │ + cmneq r3, #240, 16 @ 0xf00000 │ │ │ │ + cmneq r3, #68, 14 @ 0x1100000 │ │ │ │ + movteq lr, #18164 @ 0x46f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805398 <__cxa_atexit@plt+0x7f33e8> │ │ │ │ - ldr r3, [pc, #28] @ 8053a0 <__cxa_atexit@plt+0x7f33f0> │ │ │ │ + bcc 8053a8 <__cxa_atexit@plt+0x7f33f8> │ │ │ │ + ldr r3, [pc, #28] @ 8053b0 <__cxa_atexit@plt+0x7f3400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 8053a4 <__cxa_atexit@plt+0x7f33f4> │ │ │ │ + ldr r8, [pc, #16] @ 8053b4 <__cxa_atexit@plt+0x7f3404> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #184, 16 @ 0xb80000 │ │ │ │ - cmneq r3, #132, 12 @ 0x8400000 │ │ │ │ - movteq lr, #18124 @ 0x46cc │ │ │ │ + cmneq r3, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r3, #116, 12 @ 0x7400000 │ │ │ │ + movteq lr, #18108 @ 0x46bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805424 <__cxa_atexit@plt+0x7f3474> │ │ │ │ + bcc 805434 <__cxa_atexit@plt+0x7f3484> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80541c <__cxa_atexit@plt+0x7f346c> │ │ │ │ - ldr r3, [pc, #84] @ 80542c <__cxa_atexit@plt+0x7f347c> │ │ │ │ + bhi 80542c <__cxa_atexit@plt+0x7f347c> │ │ │ │ + ldr r3, [pc, #84] @ 80543c <__cxa_atexit@plt+0x7f348c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 805430 <__cxa_atexit@plt+0x7f3480> │ │ │ │ + ldr r2, [pc, #80] @ 805440 <__cxa_atexit@plt+0x7f3490> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 805434 <__cxa_atexit@plt+0x7f3484> │ │ │ │ + ldr r1, [pc, #76] @ 805444 <__cxa_atexit@plt+0x7f3494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r1, [pc, #64] @ 805438 <__cxa_atexit@plt+0x7f3488> │ │ │ │ + ldr r1, [pc, #64] @ 805448 <__cxa_atexit@plt+0x7f3498> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 80543c <__cxa_atexit@plt+0x7f348c> │ │ │ │ + ldr r7, [pc, #36] @ 80544c <__cxa_atexit@plt+0x7f349c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r3, #84, 16 @ 0x540000 │ │ │ │ + cmneq r3, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, #56, 16 @ 0x380000 │ │ │ │ + cmneq r3, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80548c <__cxa_atexit@plt+0x7f34dc> │ │ │ │ - ldr r3, [pc, #56] @ 805498 <__cxa_atexit@plt+0x7f34e8> │ │ │ │ + bhi 80549c <__cxa_atexit@plt+0x7f34ec> │ │ │ │ + ldr r3, [pc, #56] @ 8054a8 <__cxa_atexit@plt+0x7f34f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #48] @ 80549c <__cxa_atexit@plt+0x7f34ec> │ │ │ │ + ldr r2, [pc, #48] @ 8054ac <__cxa_atexit@plt+0x7f34fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #40] @ 8054a0 <__cxa_atexit@plt+0x7f34f0> │ │ │ │ + ldr r1, [pc, #40] @ 8054b0 <__cxa_atexit@plt+0x7f3500> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #132, 20 @ 0x84000 │ │ │ │ - cmneq r3, #52, 2 │ │ │ │ - cmneq r3, #240, 26 @ 0x3c00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #116, 20 @ 0x74000 │ │ │ │ + cmneq r3, #36, 2 │ │ │ │ + cmneq r3, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8054d8 <__cxa_atexit@plt+0x7f3528> │ │ │ │ - ldr r7, [pc, #32] @ 8054e8 <__cxa_atexit@plt+0x7f3538> │ │ │ │ + bhi 8054e8 <__cxa_atexit@plt+0x7f3538> │ │ │ │ + ldr r7, [pc, #32] @ 8054f8 <__cxa_atexit@plt+0x7f3548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #24, 20 @ 0x18000 │ │ │ │ - movteq lr, #17820 @ 0x459c │ │ │ │ + cmneq r3, #8, 20 @ 0x8000 │ │ │ │ + movteq lr, #17804 @ 0x458c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805538 <__cxa_atexit@plt+0x7f3588> │ │ │ │ - ldr r3, [pc, #52] @ 805540 <__cxa_atexit@plt+0x7f3590> │ │ │ │ + bcc 805548 <__cxa_atexit@plt+0x7f3598> │ │ │ │ + ldr r3, [pc, #52] @ 805550 <__cxa_atexit@plt+0x7f35a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 805544 <__cxa_atexit@plt+0x7f3594> │ │ │ │ + ldr r2, [pc, #48] @ 805554 <__cxa_atexit@plt+0x7f35a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #20] @ 805548 <__cxa_atexit@plt+0x7f3598> │ │ │ │ + ldr r7, [pc, #20] @ 805558 <__cxa_atexit@plt+0x7f35a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, #40, 14 @ 0xa00000 │ │ │ │ - cmneq r3, #112, 12 @ 0x7000000 │ │ │ │ - movteq lr, #17704 @ 0x4528 │ │ │ │ + cmneq r3, #24, 14 @ 0x600000 │ │ │ │ + cmneq r3, #96, 12 @ 0x6000000 │ │ │ │ + movteq lr, #17688 @ 0x4518 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80557c <__cxa_atexit@plt+0x7f35cc> │ │ │ │ + ldr r0, [pc, #24] @ 80558c <__cxa_atexit@plt+0x7f35dc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq lr, #17652 @ 0x44f4 │ │ │ │ + movteq lr, #17636 @ 0x44e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8055dc <__cxa_atexit@plt+0x7f362c> │ │ │ │ + bhi 8055ec <__cxa_atexit@plt+0x7f363c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #64] @ 8055e8 <__cxa_atexit@plt+0x7f3638> │ │ │ │ + ldr r2, [pc, #64] @ 8055f8 <__cxa_atexit@plt+0x7f3648> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 8055ec <__cxa_atexit@plt+0x7f363c> │ │ │ │ + ldr r1, [pc, #60] @ 8055fc <__cxa_atexit@plt+0x7f364c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ 8055f0 <__cxa_atexit@plt+0x7f3640> │ │ │ │ + ldr r0, [pc, #56] @ 805600 <__cxa_atexit@plt+0x7f3650> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 8055f4 <__cxa_atexit@plt+0x7f3644> │ │ │ │ + ldr r7, [pc, #28] @ 805604 <__cxa_atexit@plt+0x7f3654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq r3, #120, 12 @ 0x7800000 │ │ │ │ + cmneq r3, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805640 <__cxa_atexit@plt+0x7f3690> │ │ │ │ + bhi 805650 <__cxa_atexit@plt+0x7f36a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #44] @ 80564c <__cxa_atexit@plt+0x7f369c> │ │ │ │ + ldr r1, [pc, #44] @ 80565c <__cxa_atexit@plt+0x7f36ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 805650 <__cxa_atexit@plt+0x7f36a0> │ │ │ │ + ldr r0, [pc, #36] @ 805660 <__cxa_atexit@plt+0x7f36b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r6, {r0, r2, r3, r7} │ │ │ │ str r1, [r6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #196, 16 @ 0xc40000 │ │ │ │ - cmneq r3, #24, 6 @ 0x60000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #180, 16 @ 0xb40000 │ │ │ │ + cmneq r3, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805680 <__cxa_atexit@plt+0x7f36d0> │ │ │ │ - ldr r3, [pc, #24] @ 805688 <__cxa_atexit@plt+0x7f36d8> │ │ │ │ + bcc 805690 <__cxa_atexit@plt+0x7f36e0> │ │ │ │ + ldr r3, [pc, #24] @ 805698 <__cxa_atexit@plt+0x7f36e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #204, 10 @ 0x33000000 │ │ │ │ - movteq lr, #17404 @ 0x43fc │ │ │ │ + cmneq r3, #188, 10 @ 0x2f000000 │ │ │ │ + movteq lr, #17388 @ 0x43ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805710 <__cxa_atexit@plt+0x7f3760> │ │ │ │ + bcc 805720 <__cxa_atexit@plt+0x7f3770> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805708 <__cxa_atexit@plt+0x7f3758> │ │ │ │ - ldr r3, [pc, #92] @ 805718 <__cxa_atexit@plt+0x7f3768> │ │ │ │ + bhi 805718 <__cxa_atexit@plt+0x7f3768> │ │ │ │ + ldr r3, [pc, #92] @ 805728 <__cxa_atexit@plt+0x7f3778> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 80571c <__cxa_atexit@plt+0x7f376c> │ │ │ │ + ldr r2, [pc, #88] @ 80572c <__cxa_atexit@plt+0x7f377c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 805720 <__cxa_atexit@plt+0x7f3770> │ │ │ │ + ldr r0, [pc, #64] @ 805730 <__cxa_atexit@plt+0x7f3780> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 805724 <__cxa_atexit@plt+0x7f3774> │ │ │ │ + ldr r7, [pc, #32] @ 805734 <__cxa_atexit@plt+0x7f3784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #120, 10 @ 0x1e000000 │ │ │ │ + cmneq r3, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmneq r3, #76, 10 @ 0x13000000 │ │ │ │ - movteq lr, #17664 @ 0x4500 │ │ │ │ + cmneq r3, #60, 10 @ 0xf000000 │ │ │ │ + movteq lr, #17648 @ 0x44f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8057b4 <__cxa_atexit@plt+0x7f3804> │ │ │ │ + bcc 8057c4 <__cxa_atexit@plt+0x7f3814> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8057ac <__cxa_atexit@plt+0x7f37fc> │ │ │ │ + bhi 8057bc <__cxa_atexit@plt+0x7f380c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ - ldr lr, [pc, #80] @ 8057bc <__cxa_atexit@plt+0x7f380c> │ │ │ │ + ldr lr, [pc, #80] @ 8057cc <__cxa_atexit@plt+0x7f381c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #76] @ 8057c0 <__cxa_atexit@plt+0x7f3810> │ │ │ │ + ldr r9, [pc, #76] @ 8057d0 <__cxa_atexit@plt+0x7f3820> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #60] @ 8057c4 <__cxa_atexit@plt+0x7f3814> │ │ │ │ + ldr r0, [pc, #60] @ 8057d4 <__cxa_atexit@plt+0x7f3824> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ - movteq fp, #20404 @ 0x4fb4 │ │ │ │ + cmneq r3, #204, 8 @ 0xcc000000 │ │ │ │ + movteq fp, #20388 @ 0x4fa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805804 <__cxa_atexit@plt+0x7f3854> │ │ │ │ - ldr r3, [pc, #36] @ 80580c <__cxa_atexit@plt+0x7f385c> │ │ │ │ + bcc 805814 <__cxa_atexit@plt+0x7f3864> │ │ │ │ + ldr r3, [pc, #36] @ 80581c <__cxa_atexit@plt+0x7f386c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 805810 <__cxa_atexit@plt+0x7f3860> │ │ │ │ + ldr r7, [pc, #24] @ 805820 <__cxa_atexit@plt+0x7f3870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 805814 <__cxa_atexit@plt+0x7f3864> │ │ │ │ + ldr r8, [pc, #20] @ 805824 <__cxa_atexit@plt+0x7f3874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #84, 8 @ 0x54000000 │ │ │ │ - cmneq r3, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r3, #68, 8 @ 0x44000000 │ │ │ │ cmneq r3, #236, 20 @ 0xec000 │ │ │ │ - movteq fp, #20256 @ 0x4f20 │ │ │ │ + cmneq r3, #220, 20 @ 0xdc000 │ │ │ │ + movteq fp, #20240 @ 0x4f10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805850 <__cxa_atexit@plt+0x7f38a0> │ │ │ │ - ldr r3, [pc, #32] @ 805858 <__cxa_atexit@plt+0x7f38a8> │ │ │ │ + bcc 805860 <__cxa_atexit@plt+0x7f38b0> │ │ │ │ + ldr r3, [pc, #32] @ 805868 <__cxa_atexit@plt+0x7f38b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80585c <__cxa_atexit@plt+0x7f38ac> │ │ │ │ + ldr r7, [pc, #16] @ 80586c <__cxa_atexit@plt+0x7f38bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r3, #88, 6 @ 0x60000001 │ │ │ │ + cmneq r3, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r3, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq ip, #17556 @ 0x4494 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq ip, #17540 @ 0x4484 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805908 <__cxa_atexit@plt+0x7f3958> │ │ │ │ + bcc 805918 <__cxa_atexit@plt+0x7f3968> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805900 <__cxa_atexit@plt+0x7f3950> │ │ │ │ - ldr r3, [pc, #104] @ 805910 <__cxa_atexit@plt+0x7f3960> │ │ │ │ + bhi 805910 <__cxa_atexit@plt+0x7f3960> │ │ │ │ + ldr r3, [pc, #104] @ 805920 <__cxa_atexit@plt+0x7f3970> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 805914 <__cxa_atexit@plt+0x7f3964> │ │ │ │ + ldr r2, [pc, #100] @ 805924 <__cxa_atexit@plt+0x7f3974> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 805918 <__cxa_atexit@plt+0x7f3968> │ │ │ │ + ldr r1, [pc, #96] @ 805928 <__cxa_atexit@plt+0x7f3978> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 80591c <__cxa_atexit@plt+0x7f396c> │ │ │ │ + ldr r0, [pc, #92] @ 80592c <__cxa_atexit@plt+0x7f397c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 805920 <__cxa_atexit@plt+0x7f3970> │ │ │ │ + ldr r7, [pc, #44] @ 805930 <__cxa_atexit@plt+0x7f3980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 805924 <__cxa_atexit@plt+0x7f3974> │ │ │ │ + ldr r9, [pc, #40] @ 805934 <__cxa_atexit@plt+0x7f3984> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r3, #124, 6 @ 0xf0000001 │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ - cmneq r3, #88, 4 @ 0x80000005 │ │ │ │ - movteq lr, #16648 @ 0x4108 │ │ │ │ + cmneq r3, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r3, #144, 8 @ 0x90000000 │ │ │ │ + cmneq r3, #72, 4 @ 0x80000004 │ │ │ │ + movteq lr, #16632 @ 0x40f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805994 <__cxa_atexit@plt+0x7f39e4> │ │ │ │ + bcc 8059a4 <__cxa_atexit@plt+0x7f39f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80598c <__cxa_atexit@plt+0x7f39dc> │ │ │ │ - ldr r3, [pc, #68] @ 80599c <__cxa_atexit@plt+0x7f39ec> │ │ │ │ + bhi 80599c <__cxa_atexit@plt+0x7f39ec> │ │ │ │ + ldr r3, [pc, #68] @ 8059ac <__cxa_atexit@plt+0x7f39fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8059a0 <__cxa_atexit@plt+0x7f39f0> │ │ │ │ + ldr r3, [pc, #52] @ 8059b0 <__cxa_atexit@plt+0x7f3a00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8059a4 <__cxa_atexit@plt+0x7f39f4> │ │ │ │ + ldr r7, [pc, #36] @ 8059b4 <__cxa_atexit@plt+0x7f3a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8059a8 <__cxa_atexit@plt+0x7f39f8> │ │ │ │ + ldr r8, [pc, #32] @ 8059b8 <__cxa_atexit@plt+0x7f3a08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #228, 4 @ 0x4000000e │ │ │ │ + cmneq r3, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r3, #20, 8 @ 0x14000000 │ │ │ │ - cmneq r3, #192, 2 @ 0x30 │ │ │ │ + cmneq r3, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r3, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8059d8 <__cxa_atexit@plt+0x7f3a28> │ │ │ │ - ldr r3, [pc, #24] @ 8059e0 <__cxa_atexit@plt+0x7f3a30> │ │ │ │ + bcc 8059e8 <__cxa_atexit@plt+0x7f3a38> │ │ │ │ + ldr r3, [pc, #24] @ 8059f0 <__cxa_atexit@plt+0x7f3a40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #116, 4 @ 0x40000007 │ │ │ │ - movteq lr, #16476 @ 0x405c │ │ │ │ + cmneq r3, #100, 4 @ 0x40000006 │ │ │ │ + movteq lr, #16460 @ 0x404c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805a60 <__cxa_atexit@plt+0x7f3ab0> │ │ │ │ + bcc 805a70 <__cxa_atexit@plt+0x7f3ac0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805a58 <__cxa_atexit@plt+0x7f3aa8> │ │ │ │ - ldr r3, [pc, #84] @ 805a68 <__cxa_atexit@plt+0x7f3ab8> │ │ │ │ + bhi 805a68 <__cxa_atexit@plt+0x7f3ab8> │ │ │ │ + ldr r3, [pc, #84] @ 805a78 <__cxa_atexit@plt+0x7f3ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 805a6c <__cxa_atexit@plt+0x7f3abc> │ │ │ │ + ldr r2, [pc, #80] @ 805a7c <__cxa_atexit@plt+0x7f3acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 805a70 <__cxa_atexit@plt+0x7f3ac0> │ │ │ │ + ldr r1, [pc, #60] @ 805a80 <__cxa_atexit@plt+0x7f3ad0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 805a74 <__cxa_atexit@plt+0x7f3ac4> │ │ │ │ + ldr r7, [pc, #32] @ 805a84 <__cxa_atexit@plt+0x7f3ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #32, 4 │ │ │ │ + cmneq r3, #16, 4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r3, #252, 2 @ 0x3f │ │ │ │ - movteq lr, #16832 @ 0x41c0 │ │ │ │ + cmneq r3, #236, 2 @ 0x3b │ │ │ │ + movteq lr, #16816 @ 0x41b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805b10 <__cxa_atexit@plt+0x7f3b60> │ │ │ │ + bcc 805b20 <__cxa_atexit@plt+0x7f3b70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805b08 <__cxa_atexit@plt+0x7f3b58> │ │ │ │ + bhi 805b18 <__cxa_atexit@plt+0x7f3b68> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 805b18 <__cxa_atexit@plt+0x7f3b68> │ │ │ │ + ldr lr, [pc, #92] @ 805b28 <__cxa_atexit@plt+0x7f3b78> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 805b1c <__cxa_atexit@plt+0x7f3b6c> │ │ │ │ + ldr r9, [pc, #88] @ 805b2c <__cxa_atexit@plt+0x7f3b7c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 805b20 <__cxa_atexit@plt+0x7f3b70> │ │ │ │ + ldr r2, [pc, #56] @ 805b30 <__cxa_atexit@plt+0x7f3b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r3, #124, 2 │ │ │ │ - movteq fp, #19164 @ 0x4adc │ │ │ │ + cmneq r3, #108, 2 │ │ │ │ + movteq fp, #19148 @ 0x4acc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805b5c <__cxa_atexit@plt+0x7f3bac> │ │ │ │ - ldr r3, [pc, #32] @ 805b64 <__cxa_atexit@plt+0x7f3bb4> │ │ │ │ + bcc 805b6c <__cxa_atexit@plt+0x7f3bbc> │ │ │ │ + ldr r3, [pc, #32] @ 805b74 <__cxa_atexit@plt+0x7f3bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 805b68 <__cxa_atexit@plt+0x7f3bb8> │ │ │ │ + ldr r7, [pc, #16] @ 805b78 <__cxa_atexit@plt+0x7f3bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #248 @ 0xf8 │ │ │ │ - cmneq r3, #168, 30 @ 0x2a0 │ │ │ │ + cmneq r3, #232 @ 0xe8 │ │ │ │ + cmneq r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805b98 <__cxa_atexit@plt+0x7f3be8> │ │ │ │ - ldr r3, [pc, #24] @ 805ba0 <__cxa_atexit@plt+0x7f3bf0> │ │ │ │ + bcc 805ba8 <__cxa_atexit@plt+0x7f3bf8> │ │ │ │ + ldr r3, [pc, #24] @ 805bb0 <__cxa_atexit@plt+0x7f3c00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180 @ 0xb4 │ │ │ │ - movteq fp, #19048 @ 0x4a68 │ │ │ │ + cmneq r3, #164 @ 0xa4 │ │ │ │ + movteq fp, #19032 @ 0x4a58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805c20 <__cxa_atexit@plt+0x7f3c70> │ │ │ │ + bcc 805c30 <__cxa_atexit@plt+0x7f3c80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805c18 <__cxa_atexit@plt+0x7f3c68> │ │ │ │ - ldr r3, [pc, #84] @ 805c28 <__cxa_atexit@plt+0x7f3c78> │ │ │ │ + bhi 805c28 <__cxa_atexit@plt+0x7f3c78> │ │ │ │ + ldr r3, [pc, #84] @ 805c38 <__cxa_atexit@plt+0x7f3c88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 805c2c <__cxa_atexit@plt+0x7f3c7c> │ │ │ │ + ldr r2, [pc, #80] @ 805c3c <__cxa_atexit@plt+0x7f3c8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 805c30 <__cxa_atexit@plt+0x7f3c80> │ │ │ │ + ldr r1, [pc, #60] @ 805c40 <__cxa_atexit@plt+0x7f3c90> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 805c34 <__cxa_atexit@plt+0x7f3c84> │ │ │ │ + ldr r7, [pc, #32] @ 805c44 <__cxa_atexit@plt+0x7f3c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #96 @ 0x60 │ │ │ │ + cmneq r3, #80 @ 0x50 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r3, #60 @ 0x3c │ │ │ │ - movteq lr, #16404 @ 0x4014 │ │ │ │ + cmneq r3, #44 @ 0x2c │ │ │ │ + movteq lr, #16388 @ 0x4004 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805cd4 <__cxa_atexit@plt+0x7f3d24> │ │ │ │ + bcc 805ce4 <__cxa_atexit@plt+0x7f3d34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805ccc <__cxa_atexit@plt+0x7f3d1c> │ │ │ │ - ldr lr, [pc, #116] @ 805cdc <__cxa_atexit@plt+0x7f3d2c> │ │ │ │ + bhi 805cdc <__cxa_atexit@plt+0x7f3d2c> │ │ │ │ + ldr lr, [pc, #116] @ 805cec <__cxa_atexit@plt+0x7f3d3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 805ce0 <__cxa_atexit@plt+0x7f3d30> │ │ │ │ + ldr r2, [pc, #112] @ 805cf0 <__cxa_atexit@plt+0x7f3d40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - ldr r9, [pc, #84] @ 805ce4 <__cxa_atexit@plt+0x7f3d34> │ │ │ │ + ldr r9, [pc, #84] @ 805cf4 <__cxa_atexit@plt+0x7f3d44> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 805ce8 <__cxa_atexit@plt+0x7f3d38> │ │ │ │ + ldr r3, [pc, #56] @ 805cf8 <__cxa_atexit@plt+0x7f3d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r3, #204, 30 @ 0x330 │ │ │ │ + cmneq r3, #188, 30 @ 0x2f0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r3, #180, 30 @ 0x2d0 │ │ │ │ - movteq sp, #20268 @ 0x4f2c │ │ │ │ + cmneq r3, #164, 30 @ 0x290 │ │ │ │ + movteq sp, #20252 @ 0x4f1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805d1c <__cxa_atexit@plt+0x7f3d6c> │ │ │ │ - ldr r3, [pc, #24] @ 805d24 <__cxa_atexit@plt+0x7f3d74> │ │ │ │ + bcc 805d2c <__cxa_atexit@plt+0x7f3d7c> │ │ │ │ + ldr r3, [pc, #24] @ 805d34 <__cxa_atexit@plt+0x7f3d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 803fd8 <__cxa_atexit@plt+0x7f2028> │ │ │ │ + b 803fe8 <__cxa_atexit@plt+0x7f2038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #48, 30 @ 0xc0 │ │ │ │ - movteq sp, #20272 @ 0x4f30 │ │ │ │ + cmneq r3, #32, 30 @ 0x80 │ │ │ │ + movteq sp, #20256 @ 0x4f20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805d58 <__cxa_atexit@plt+0x7f3da8> │ │ │ │ - ldr r3, [pc, #28] @ 805d68 <__cxa_atexit@plt+0x7f3db8> │ │ │ │ + bcc 805d68 <__cxa_atexit@plt+0x7f3db8> │ │ │ │ + ldr r3, [pc, #28] @ 805d78 <__cxa_atexit@plt+0x7f3dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 805d6c <__cxa_atexit@plt+0x7f3dbc> │ │ │ │ + ldr r7, [pc, #12] @ 805d7c <__cxa_atexit@plt+0x7f3dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sp, #20252 @ 0x4f1c │ │ │ │ - movteq sp, #20204 @ 0x4eec │ │ │ │ + movteq sp, #20236 @ 0x4f0c │ │ │ │ + movteq sp, #20188 @ 0x4edc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 805d94 <__cxa_atexit@plt+0x7f3de4> │ │ │ │ + ldr r3, [pc, #16] @ 805da4 <__cxa_atexit@plt+0x7f3df4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sp, #20164 @ 0x4ec4 │ │ │ │ + movteq sp, #20148 @ 0x4eb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 805dbc <__cxa_atexit@plt+0x7f3e0c> │ │ │ │ + ldr r3, [pc, #16] @ 805dcc <__cxa_atexit@plt+0x7f3e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sp, #20124 @ 0x4e9c │ │ │ │ + movteq sp, #20108 @ 0x4e8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 805e40 <__cxa_atexit@plt+0x7f3e90> │ │ │ │ + bhi 805e50 <__cxa_atexit@plt+0x7f3ea0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 805e4c <__cxa_atexit@plt+0x7f3e9c> │ │ │ │ + ldr lr, [pc, #88] @ 805e5c <__cxa_atexit@plt+0x7f3eac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 805e50 <__cxa_atexit@plt+0x7f3ea0> │ │ │ │ + ldr r8, [pc, #84] @ 805e60 <__cxa_atexit@plt+0x7f3eb0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #56] @ 805e54 <__cxa_atexit@plt+0x7f3ea4> │ │ │ │ + ldr r0, [pc, #56] @ 805e64 <__cxa_atexit@plt+0x7f3eb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-36]! @ 0xffffffdc │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r3, #72, 28 @ 0x480 │ │ │ │ + cmneq r3, #56, 28 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 805e98 <__cxa_atexit@plt+0x7f3ee8> │ │ │ │ - ldr r7, [pc, #40] @ 805ea0 <__cxa_atexit@plt+0x7f3ef0> │ │ │ │ + bcc 805ea8 <__cxa_atexit@plt+0x7f3ef8> │ │ │ │ + ldr r7, [pc, #40] @ 805eb0 <__cxa_atexit@plt+0x7f3f00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 805e8c <__cxa_atexit@plt+0x7f3edc> │ │ │ │ + beq 805e9c <__cxa_atexit@plt+0x7f3eec> │ │ │ │ mov r7, r8 │ │ │ │ - b 805eac <__cxa_atexit@plt+0x7f3efc> │ │ │ │ + b 805ebc <__cxa_atexit@plt+0x7f3f0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8060b4 <__cxa_atexit@plt+0x7f4104> │ │ │ │ + bhi 8060c4 <__cxa_atexit@plt+0x7f4114> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2084857,18 +2084861,18 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #111] @ 0x6f │ │ │ │ str r3, [sp] │ │ │ │ add lr, r7, #115 @ 0x73 │ │ │ │ ldm lr, {r1, r2, r3, lr} │ │ │ │ ldr r0, [r7, #139] @ 0x8b │ │ │ │ ldr r7, [r7, #143] @ 0x8f │ │ │ │ - ldr r9, [pc, #276] @ 8060c0 <__cxa_atexit@plt+0x7f4110> │ │ │ │ + ldr r9, [pc, #276] @ 8060d0 <__cxa_atexit@plt+0x7f4120> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r9, r9, #2 │ │ │ │ - ldr r8, [pc, #268] @ 8060c4 <__cxa_atexit@plt+0x7f4114> │ │ │ │ + ldr r8, [pc, #268] @ 8060d4 <__cxa_atexit@plt+0x7f4124> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #-144] @ 0xffffff70 │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ @@ -2084927,313 +2084931,313 @@ │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #148, 26 @ 0x2500 │ │ │ │ - cmneq r3, #56, 6 @ 0xe0000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #132, 26 @ 0x2100 │ │ │ │ + cmneq r3, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8060f4 <__cxa_atexit@plt+0x7f4144> │ │ │ │ - ldr r3, [pc, #24] @ 8060fc <__cxa_atexit@plt+0x7f414c> │ │ │ │ + bcc 806104 <__cxa_atexit@plt+0x7f4154> │ │ │ │ + ldr r3, [pc, #24] @ 80610c <__cxa_atexit@plt+0x7f415c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #88, 22 @ 0x16000 │ │ │ │ - movteq fp, #18136 @ 0x46d8 │ │ │ │ + cmneq r3, #72, 22 @ 0x12000 │ │ │ │ + movteq fp, #18120 @ 0x46c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 806150 <__cxa_atexit@plt+0x7f41a0> │ │ │ │ - ldr r7, [pc, #64] @ 806168 <__cxa_atexit@plt+0x7f41b8> │ │ │ │ + bhi 806160 <__cxa_atexit@plt+0x7f41b0> │ │ │ │ + ldr r7, [pc, #64] @ 806178 <__cxa_atexit@plt+0x7f41c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 80616c <__cxa_atexit@plt+0x7f41bc> │ │ │ │ + ldr r3, [pc, #60] @ 80617c <__cxa_atexit@plt+0x7f41cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #36] @ 806170 <__cxa_atexit@plt+0x7f41c0> │ │ │ │ + ldr r7, [pc, #36] @ 806180 <__cxa_atexit@plt+0x7f41d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 806174 <__cxa_atexit@plt+0x7f41c4> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 806184 <__cxa_atexit@plt+0x7f41d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #4, 22 @ 0x1000 │ │ │ │ - movteq sp, #19244 @ 0x4b2c │ │ │ │ + cmneq r3, #244, 20 @ 0xf4000 │ │ │ │ + movteq sp, #19228 @ 0x4b1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8061a8 <__cxa_atexit@plt+0x7f41f8> │ │ │ │ - ldr r3, [pc, #28] @ 8061b0 <__cxa_atexit@plt+0x7f4200> │ │ │ │ + bcc 8061b8 <__cxa_atexit@plt+0x7f4208> │ │ │ │ + ldr r3, [pc, #28] @ 8061c0 <__cxa_atexit@plt+0x7f4210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b ea514 <__cxa_atexit@plt+0xd8564> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r3, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8061e0 <__cxa_atexit@plt+0x7f4230> │ │ │ │ - ldr r3, [pc, #24] @ 8061e8 <__cxa_atexit@plt+0x7f4238> │ │ │ │ + bcc 8061f0 <__cxa_atexit@plt+0x7f4240> │ │ │ │ + ldr r3, [pc, #24] @ 8061f8 <__cxa_atexit@plt+0x7f4248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 20 @ 0x6c000 │ │ │ │ - movteq fp, #17900 @ 0x45ec │ │ │ │ + cmneq r3, #92, 20 @ 0x5c000 │ │ │ │ + movteq fp, #17884 @ 0x45dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 806254 <__cxa_atexit@plt+0x7f42a4> │ │ │ │ - ldr r3, [pc, #80] @ 806264 <__cxa_atexit@plt+0x7f42b4> │ │ │ │ + bhi 806264 <__cxa_atexit@plt+0x7f42b4> │ │ │ │ + ldr r3, [pc, #80] @ 806274 <__cxa_atexit@plt+0x7f42c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 806268 <__cxa_atexit@plt+0x7f42b8> │ │ │ │ + ldr r0, [pc, #64] @ 806278 <__cxa_atexit@plt+0x7f42c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 80626c <__cxa_atexit@plt+0x7f42bc> │ │ │ │ + ldr r7, [pc, #28] @ 80627c <__cxa_atexit@plt+0x7f42cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r3, #0, 20 │ │ │ │ - movteq fp, #17676 @ 0x450c │ │ │ │ + cmneq r3, #240, 18 @ 0x3c0000 │ │ │ │ + movteq fp, #17660 @ 0x44fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8062ac <__cxa_atexit@plt+0x7f42fc> │ │ │ │ - ldr r3, [pc, #36] @ 8062b4 <__cxa_atexit@plt+0x7f4304> │ │ │ │ + bcc 8062bc <__cxa_atexit@plt+0x7f430c> │ │ │ │ + ldr r3, [pc, #36] @ 8062c4 <__cxa_atexit@plt+0x7f4314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 8062b8 <__cxa_atexit@plt+0x7f4308> │ │ │ │ + ldr r7, [pc, #24] @ 8062c8 <__cxa_atexit@plt+0x7f4318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 8062bc <__cxa_atexit@plt+0x7f430c> │ │ │ │ + ldr r8, [pc, #20] @ 8062cc <__cxa_atexit@plt+0x7f431c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #172, 18 @ 0x2b0000 │ │ │ │ - cmneq r3, #84 @ 0x54 │ │ │ │ + cmneq r3, #156, 18 @ 0x270000 │ │ │ │ cmneq r3, #68 @ 0x44 │ │ │ │ + cmneq r3, #52 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq fp, #17588 @ 0x44b4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq fp, #17572 @ 0x44a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806354 <__cxa_atexit@plt+0x7f43a4> │ │ │ │ + bcc 806364 <__cxa_atexit@plt+0x7f43b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80634c <__cxa_atexit@plt+0x7f439c> │ │ │ │ - ldr r3, [pc, #84] @ 80635c <__cxa_atexit@plt+0x7f43ac> │ │ │ │ + bhi 80635c <__cxa_atexit@plt+0x7f43ac> │ │ │ │ + ldr r3, [pc, #84] @ 80636c <__cxa_atexit@plt+0x7f43bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 806360 <__cxa_atexit@plt+0x7f43b0> │ │ │ │ + ldr r2, [pc, #80] @ 806370 <__cxa_atexit@plt+0x7f43c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 806364 <__cxa_atexit@plt+0x7f43b4> │ │ │ │ + ldr r1, [pc, #76] @ 806374 <__cxa_atexit@plt+0x7f43c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 806368 <__cxa_atexit@plt+0x7f43b8> │ │ │ │ + ldr r7, [pc, #40] @ 806378 <__cxa_atexit@plt+0x7f43c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 80636c <__cxa_atexit@plt+0x7f43bc> │ │ │ │ + ldr r9, [pc, #36] @ 80637c <__cxa_atexit@plt+0x7f43cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r3, #36, 18 @ 0x90000 │ │ │ │ - cmneq r3, #84, 20 @ 0x54000 │ │ │ │ - cmneq r3, #12, 16 @ 0xc0000 │ │ │ │ - movteq sp, #18708 @ 0x4914 │ │ │ │ + cmneq r3, #20, 18 @ 0x50000 │ │ │ │ + cmneq r3, #68, 20 @ 0x44000 │ │ │ │ + cmneq r3, #252, 14 @ 0x3f00000 │ │ │ │ + movteq sp, #18692 @ 0x4904 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8063dc <__cxa_atexit@plt+0x7f442c> │ │ │ │ + bcc 8063ec <__cxa_atexit@plt+0x7f443c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8063d4 <__cxa_atexit@plt+0x7f4424> │ │ │ │ - ldr r3, [pc, #68] @ 8063e4 <__cxa_atexit@plt+0x7f4434> │ │ │ │ + bhi 8063e4 <__cxa_atexit@plt+0x7f4434> │ │ │ │ + ldr r3, [pc, #68] @ 8063f4 <__cxa_atexit@plt+0x7f4444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8063e8 <__cxa_atexit@plt+0x7f4438> │ │ │ │ + ldr r3, [pc, #52] @ 8063f8 <__cxa_atexit@plt+0x7f4448> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8063ec <__cxa_atexit@plt+0x7f443c> │ │ │ │ + ldr r7, [pc, #36] @ 8063fc <__cxa_atexit@plt+0x7f444c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8063f0 <__cxa_atexit@plt+0x7f4440> │ │ │ │ + ldr r8, [pc, #32] @ 806400 <__cxa_atexit@plt+0x7f4450> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq r3, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r3, #204, 18 @ 0x330000 │ │ │ │ - cmneq r3, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r3, #188, 18 @ 0x2f0000 │ │ │ │ + cmneq r3, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806420 <__cxa_atexit@plt+0x7f4470> │ │ │ │ - ldr r3, [pc, #24] @ 806428 <__cxa_atexit@plt+0x7f4478> │ │ │ │ + bcc 806430 <__cxa_atexit@plt+0x7f4480> │ │ │ │ + ldr r3, [pc, #24] @ 806438 <__cxa_atexit@plt+0x7f4488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ - movteq sp, #18536 @ 0x4868 │ │ │ │ + cmneq r3, #28, 16 @ 0x1c0000 │ │ │ │ + movteq sp, #18520 @ 0x4858 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8064a8 <__cxa_atexit@plt+0x7f44f8> │ │ │ │ + bcc 8064b8 <__cxa_atexit@plt+0x7f4508> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8064a0 <__cxa_atexit@plt+0x7f44f0> │ │ │ │ - ldr r3, [pc, #84] @ 8064b0 <__cxa_atexit@plt+0x7f4500> │ │ │ │ + bhi 8064b0 <__cxa_atexit@plt+0x7f4500> │ │ │ │ + ldr r3, [pc, #84] @ 8064c0 <__cxa_atexit@plt+0x7f4510> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8064b4 <__cxa_atexit@plt+0x7f4504> │ │ │ │ + ldr r2, [pc, #80] @ 8064c4 <__cxa_atexit@plt+0x7f4514> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8064b8 <__cxa_atexit@plt+0x7f4508> │ │ │ │ + ldr r1, [pc, #60] @ 8064c8 <__cxa_atexit@plt+0x7f4518> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8064bc <__cxa_atexit@plt+0x7f450c> │ │ │ │ + ldr r7, [pc, #32] @ 8064cc <__cxa_atexit@plt+0x7f451c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #216, 14 @ 0x3600000 │ │ │ │ + cmneq r3, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r3, #180, 14 @ 0x2d00000 │ │ │ │ - movteq sp, #18400 @ 0x47e0 │ │ │ │ + cmneq r3, #164, 14 @ 0x2900000 │ │ │ │ + movteq sp, #18384 @ 0x47d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8064f0 <__cxa_atexit@plt+0x7f4540> │ │ │ │ - ldr r3, [pc, #28] @ 806500 <__cxa_atexit@plt+0x7f4550> │ │ │ │ + bcc 806500 <__cxa_atexit@plt+0x7f4550> │ │ │ │ + ldr r3, [pc, #28] @ 806510 <__cxa_atexit@plt+0x7f4560> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 806504 <__cxa_atexit@plt+0x7f4554> │ │ │ │ + ldr r7, [pc, #12] @ 806514 <__cxa_atexit@plt+0x7f4564> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sp, #18372 @ 0x47c4 │ │ │ │ - movteq sp, #18332 @ 0x479c │ │ │ │ + movteq sp, #18356 @ 0x47b4 │ │ │ │ + movteq sp, #18316 @ 0x478c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 806528 <__cxa_atexit@plt+0x7f4578> │ │ │ │ + ldr r3, [pc, #12] @ 806538 <__cxa_atexit@plt+0x7f4588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sp, #18296 @ 0x4778 │ │ │ │ + movteq sp, #18280 @ 0x4768 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8065a0 <__cxa_atexit@plt+0x7f45f0> │ │ │ │ + bhi 8065b0 <__cxa_atexit@plt+0x7f4600> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #80] @ 8065ac <__cxa_atexit@plt+0x7f45fc> │ │ │ │ + ldr r0, [pc, #80] @ 8065bc <__cxa_atexit@plt+0x7f460c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 8065b0 <__cxa_atexit@plt+0x7f4600> │ │ │ │ + ldr lr, [pc, #76] @ 8065c0 <__cxa_atexit@plt+0x7f4610> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 8065b4 <__cxa_atexit@plt+0x7f4604> │ │ │ │ + ldr r8, [pc, #72] @ 8065c4 <__cxa_atexit@plt+0x7f4614> │ │ │ │ add r8, pc, r8 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str lr, [r5, #4]! │ │ │ │ @@ -2085242,289 +2085246,289 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 8065d4 <__cxa_atexit@plt+0x7f4624> │ │ │ │ + ldr r3, [pc, #12] @ 8065e4 <__cxa_atexit@plt+0x7f4634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - cmneq r3, #156, 12 @ 0x9c00000 │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + cmneq r3, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80661c <__cxa_atexit@plt+0x7f466c> │ │ │ │ - ldr r3, [pc, #48] @ 806624 <__cxa_atexit@plt+0x7f4674> │ │ │ │ + bcc 80662c <__cxa_atexit@plt+0x7f467c> │ │ │ │ + ldr r3, [pc, #48] @ 806634 <__cxa_atexit@plt+0x7f4684> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 806628 <__cxa_atexit@plt+0x7f4678> │ │ │ │ + ldr r2, [pc, #44] @ 806638 <__cxa_atexit@plt+0x7f4688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 806614 <__cxa_atexit@plt+0x7f4664> │ │ │ │ - b 806634 <__cxa_atexit@plt+0x7f4684> │ │ │ │ + beq 806624 <__cxa_atexit@plt+0x7f4674> │ │ │ │ + b 806644 <__cxa_atexit@plt+0x7f4694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r3, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r3, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80666c <__cxa_atexit@plt+0x7f46bc> │ │ │ │ - ldr r3, [pc, #44] @ 806678 <__cxa_atexit@plt+0x7f46c8> │ │ │ │ + bhi 80667c <__cxa_atexit@plt+0x7f46cc> │ │ │ │ + ldr r3, [pc, #44] @ 806688 <__cxa_atexit@plt+0x7f46d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #36] @ 80667c <__cxa_atexit@plt+0x7f46cc> │ │ │ │ + ldr r2, [pc, #36] @ 80668c <__cxa_atexit@plt+0x7f46dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #244, 12 @ 0xf400000 │ │ │ │ - cmneq r3, #4, 6 @ 0x10000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #228, 12 @ 0xe400000 │ │ │ │ + cmneq r3, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8066ac <__cxa_atexit@plt+0x7f46fc> │ │ │ │ - ldr r3, [pc, #24] @ 8066b4 <__cxa_atexit@plt+0x7f4704> │ │ │ │ + bcc 8066bc <__cxa_atexit@plt+0x7f470c> │ │ │ │ + ldr r3, [pc, #24] @ 8066c4 <__cxa_atexit@plt+0x7f4714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #160, 10 @ 0x28000000 │ │ │ │ - movteq fp, #16672 @ 0x4120 │ │ │ │ + cmneq r3, #144, 10 @ 0x24000000 │ │ │ │ + movteq fp, #16656 @ 0x4110 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 80670c <__cxa_atexit@plt+0x7f475c> │ │ │ │ - ldr r7, [pc, #68] @ 806724 <__cxa_atexit@plt+0x7f4774> │ │ │ │ + bhi 80671c <__cxa_atexit@plt+0x7f476c> │ │ │ │ + ldr r7, [pc, #68] @ 806734 <__cxa_atexit@plt+0x7f4784> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 806728 <__cxa_atexit@plt+0x7f4778> │ │ │ │ + ldr r3, [pc, #64] @ 806738 <__cxa_atexit@plt+0x7f4788> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 80672c <__cxa_atexit@plt+0x7f477c> │ │ │ │ + ldr r7, [pc, #36] @ 80673c <__cxa_atexit@plt+0x7f478c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 806730 <__cxa_atexit@plt+0x7f4780> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 806740 <__cxa_atexit@plt+0x7f4790> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r3, #72, 10 @ 0x12000000 │ │ │ │ - movteq sp, #17840 @ 0x45b0 │ │ │ │ + cmneq r3, #56, 10 @ 0xe000000 │ │ │ │ + movteq sp, #17824 @ 0x45a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806760 <__cxa_atexit@plt+0x7f47b0> │ │ │ │ - ldr r3, [pc, #24] @ 806768 <__cxa_atexit@plt+0x7f47b8> │ │ │ │ + bcc 806770 <__cxa_atexit@plt+0x7f47c0> │ │ │ │ + ldr r3, [pc, #24] @ 806778 <__cxa_atexit@plt+0x7f47c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #236, 8 @ 0xec000000 │ │ │ │ + cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8067b0 <__cxa_atexit@plt+0x7f4800> │ │ │ │ - ldr r3, [pc, #48] @ 8067b8 <__cxa_atexit@plt+0x7f4808> │ │ │ │ + bcc 8067c0 <__cxa_atexit@plt+0x7f4810> │ │ │ │ + ldr r3, [pc, #48] @ 8067c8 <__cxa_atexit@plt+0x7f4818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 8067bc <__cxa_atexit@plt+0x7f480c> │ │ │ │ + ldr r3, [pc, #40] @ 8067cc <__cxa_atexit@plt+0x7f481c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 8067c0 <__cxa_atexit@plt+0x7f4810> │ │ │ │ + ldr r3, [pc, #28] @ 8067d0 <__cxa_atexit@plt+0x7f4820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180, 8 @ 0xb4000000 │ │ │ │ - cmneq r3, #172, 8 @ 0xac000000 │ │ │ │ - cmneq r3, #64, 14 @ 0x1000000 │ │ │ │ - movteq sp, #17264 @ 0x4370 │ │ │ │ + cmneq r3, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq r3, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r3, #48, 14 @ 0xc00000 │ │ │ │ + movteq sp, #17248 @ 0x4360 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8067fc <__cxa_atexit@plt+0x7f484c> │ │ │ │ - ldr r3, [pc, #32] @ 806804 <__cxa_atexit@plt+0x7f4854> │ │ │ │ + bcc 80680c <__cxa_atexit@plt+0x7f485c> │ │ │ │ + ldr r3, [pc, #32] @ 806814 <__cxa_atexit@plt+0x7f4864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 803424 <__cxa_atexit@plt+0x7f1474> │ │ │ │ + b 803434 <__cxa_atexit@plt+0x7f1484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #88, 8 @ 0x58000000 │ │ │ │ + cmneq r3, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80684c <__cxa_atexit@plt+0x7f489c> │ │ │ │ - ldr r3, [pc, #48] @ 806854 <__cxa_atexit@plt+0x7f48a4> │ │ │ │ + bcc 80685c <__cxa_atexit@plt+0x7f48ac> │ │ │ │ + ldr r3, [pc, #48] @ 806864 <__cxa_atexit@plt+0x7f48b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 806858 <__cxa_atexit@plt+0x7f48a8> │ │ │ │ + ldr r3, [pc, #40] @ 806868 <__cxa_atexit@plt+0x7f48b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 80685c <__cxa_atexit@plt+0x7f48ac> │ │ │ │ + ldr r3, [pc, #28] @ 80686c <__cxa_atexit@plt+0x7f48bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #24, 8 @ 0x18000000 │ │ │ │ - cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r3, #164, 12 @ 0xa400000 │ │ │ │ - movteq sp, #17428 @ 0x4414 │ │ │ │ + cmneq r3, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r3, #0, 8 │ │ │ │ + cmneq r3, #148, 12 @ 0x9400000 │ │ │ │ + movteq sp, #17412 @ 0x4404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806894 <__cxa_atexit@plt+0x7f48e4> │ │ │ │ - ldr r3, [pc, #28] @ 80689c <__cxa_atexit@plt+0x7f48ec> │ │ │ │ + bcc 8068a4 <__cxa_atexit@plt+0x7f48f4> │ │ │ │ + ldr r3, [pc, #28] @ 8068ac <__cxa_atexit@plt+0x7f48fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 805d38 <__cxa_atexit@plt+0x7f3d88> │ │ │ │ + b 805d48 <__cxa_atexit@plt+0x7f3d98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r3, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8068e4 <__cxa_atexit@plt+0x7f4934> │ │ │ │ - ldr r3, [pc, #48] @ 8068ec <__cxa_atexit@plt+0x7f493c> │ │ │ │ + bcc 8068f4 <__cxa_atexit@plt+0x7f4944> │ │ │ │ + ldr r3, [pc, #48] @ 8068fc <__cxa_atexit@plt+0x7f494c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 8068f0 <__cxa_atexit@plt+0x7f4940> │ │ │ │ + ldr r3, [pc, #40] @ 806900 <__cxa_atexit@plt+0x7f4950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 8068f4 <__cxa_atexit@plt+0x7f4944> │ │ │ │ + ldr r3, [pc, #28] @ 806904 <__cxa_atexit@plt+0x7f4954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #128, 6 │ │ │ │ - cmneq r3, #120, 6 @ 0xe0000001 │ │ │ │ - cmneq r3, #12, 12 @ 0xc00000 │ │ │ │ - movteq sp, #17268 @ 0x4374 │ │ │ │ + cmneq r3, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq r3, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r3, #252, 10 @ 0x3f000000 │ │ │ │ + movteq sp, #17252 @ 0x4364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80692c <__cxa_atexit@plt+0x7f497c> │ │ │ │ - ldr r3, [pc, #28] @ 806934 <__cxa_atexit@plt+0x7f4984> │ │ │ │ + bcc 80693c <__cxa_atexit@plt+0x7f498c> │ │ │ │ + ldr r3, [pc, #28] @ 806944 <__cxa_atexit@plt+0x7f4994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 804ec4 <__cxa_atexit@plt+0x7f2f14> │ │ │ │ + b 804ed4 <__cxa_atexit@plt+0x7f2f24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #36, 6 @ 0x90000000 │ │ │ │ + cmneq r3, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80697c <__cxa_atexit@plt+0x7f49cc> │ │ │ │ - ldr r3, [pc, #48] @ 806984 <__cxa_atexit@plt+0x7f49d4> │ │ │ │ + bcc 80698c <__cxa_atexit@plt+0x7f49dc> │ │ │ │ + ldr r3, [pc, #48] @ 806994 <__cxa_atexit@plt+0x7f49e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 806988 <__cxa_atexit@plt+0x7f49d8> │ │ │ │ + ldr r3, [pc, #40] @ 806998 <__cxa_atexit@plt+0x7f49e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 80698c <__cxa_atexit@plt+0x7f49dc> │ │ │ │ + ldr r3, [pc, #28] @ 80699c <__cxa_atexit@plt+0x7f49ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #232, 4 @ 0x8000000e │ │ │ │ - cmneq r3, #224, 4 │ │ │ │ - cmneq r3, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r3, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r3, #208, 4 │ │ │ │ + cmneq r3, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8069d0 <__cxa_atexit@plt+0x7f4a20> │ │ │ │ - ldr r7, [pc, #40] @ 8069d8 <__cxa_atexit@plt+0x7f4a28> │ │ │ │ + bcc 8069e0 <__cxa_atexit@plt+0x7f4a30> │ │ │ │ + ldr r7, [pc, #40] @ 8069e8 <__cxa_atexit@plt+0x7f4a38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 8069c4 <__cxa_atexit@plt+0x7f4a14> │ │ │ │ + beq 8069d4 <__cxa_atexit@plt+0x7f4a24> │ │ │ │ mov r7, r8 │ │ │ │ - b 8069e4 <__cxa_atexit@plt+0x7f4a34> │ │ │ │ + b 8069f4 <__cxa_atexit@plt+0x7f4a44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 806bec <__cxa_atexit@plt+0x7f4c3c> │ │ │ │ + bhi 806bfc <__cxa_atexit@plt+0x7f4c4c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2085575,18 +2085579,18 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #111] @ 0x6f │ │ │ │ str r3, [sp] │ │ │ │ add lr, r7, #115 @ 0x73 │ │ │ │ ldm lr, {r1, r2, r3, lr} │ │ │ │ ldr r0, [r7, #139] @ 0x8b │ │ │ │ ldr r7, [r7, #143] @ 0x8f │ │ │ │ - ldr r9, [pc, #276] @ 806bf8 <__cxa_atexit@plt+0x7f4c48> │ │ │ │ + ldr r9, [pc, #276] @ 806c08 <__cxa_atexit@plt+0x7f4c58> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r9, r9, #2 │ │ │ │ - ldr r8, [pc, #268] @ 806bfc <__cxa_atexit@plt+0x7f4c4c> │ │ │ │ + ldr r8, [pc, #268] @ 806c0c <__cxa_atexit@plt+0x7f4c5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #-144] @ 0xffffff70 │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ @@ -2085645,5965 +2085649,5965 @@ │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #92, 4 @ 0xc0000005 │ │ │ │ - cmneq r3, #0, 16 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq r3, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806c2c <__cxa_atexit@plt+0x7f4c7c> │ │ │ │ - ldr r3, [pc, #24] @ 806c34 <__cxa_atexit@plt+0x7f4c84> │ │ │ │ + bcc 806c3c <__cxa_atexit@plt+0x7f4c8c> │ │ │ │ + ldr r3, [pc, #24] @ 806c44 <__cxa_atexit@plt+0x7f4c94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32 │ │ │ │ - movteq sl, #19364 @ 0x4ba4 │ │ │ │ + cmneq r3, #16 │ │ │ │ + movteq sl, #19348 @ 0x4b94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806cac <__cxa_atexit@plt+0x7f4cfc> │ │ │ │ + bcc 806cbc <__cxa_atexit@plt+0x7f4d0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 806ca4 <__cxa_atexit@plt+0x7f4cf4> │ │ │ │ - ldr r3, [pc, #76] @ 806cb4 <__cxa_atexit@plt+0x7f4d04> │ │ │ │ + bhi 806cb4 <__cxa_atexit@plt+0x7f4d04> │ │ │ │ + ldr r3, [pc, #76] @ 806cc4 <__cxa_atexit@plt+0x7f4d14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 806cb8 <__cxa_atexit@plt+0x7f4d08> │ │ │ │ + ldr r2, [pc, #72] @ 806cc8 <__cxa_atexit@plt+0x7f4d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 806cbc <__cxa_atexit@plt+0x7f4d0c> │ │ │ │ + ldr r2, [pc, #56] @ 806ccc <__cxa_atexit@plt+0x7f4d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 806cc0 <__cxa_atexit@plt+0x7f4d10> │ │ │ │ + ldr r7, [pc, #32] @ 806cd0 <__cxa_atexit@plt+0x7f4d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmneq r3, #204, 30 @ 0x330 │ │ │ │ + cmneq r3, #188, 30 @ 0x2f0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r3, #176, 30 @ 0x2c0 │ │ │ │ + cmneq r3, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806d08 <__cxa_atexit@plt+0x7f4d58> │ │ │ │ - ldr r3, [pc, #48] @ 806d10 <__cxa_atexit@plt+0x7f4d60> │ │ │ │ + bcc 806d18 <__cxa_atexit@plt+0x7f4d68> │ │ │ │ + ldr r3, [pc, #48] @ 806d20 <__cxa_atexit@plt+0x7f4d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 806d14 <__cxa_atexit@plt+0x7f4d64> │ │ │ │ + ldr r3, [pc, #40] @ 806d24 <__cxa_atexit@plt+0x7f4d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 806d18 <__cxa_atexit@plt+0x7f4d68> │ │ │ │ + ldr r3, [pc, #28] @ 806d28 <__cxa_atexit@plt+0x7f4d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #92, 30 @ 0x170 │ │ │ │ - cmneq r3, #84, 30 @ 0x150 │ │ │ │ - cmneq r3, #232, 2 @ 0x3a │ │ │ │ - movteq ip, #20376 @ 0x4f98 │ │ │ │ + cmneq r3, #76, 30 @ 0x130 │ │ │ │ + cmneq r3, #68, 30 @ 0x110 │ │ │ │ + cmneq r3, #216, 2 @ 0x36 │ │ │ │ + movteq ip, #20360 @ 0x4f88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806d50 <__cxa_atexit@plt+0x7f4da0> │ │ │ │ - ldr r3, [pc, #28] @ 806d58 <__cxa_atexit@plt+0x7f4da8> │ │ │ │ + bcc 806d60 <__cxa_atexit@plt+0x7f4db0> │ │ │ │ + ldr r3, [pc, #28] @ 806d68 <__cxa_atexit@plt+0x7f4db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 8064d0 <__cxa_atexit@plt+0x7f4520> │ │ │ │ + b 8064e0 <__cxa_atexit@plt+0x7f4530> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #0, 30 │ │ │ │ + cmneq r3, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806da0 <__cxa_atexit@plt+0x7f4df0> │ │ │ │ - ldr r3, [pc, #48] @ 806da8 <__cxa_atexit@plt+0x7f4df8> │ │ │ │ + bcc 806db0 <__cxa_atexit@plt+0x7f4e00> │ │ │ │ + ldr r3, [pc, #48] @ 806db8 <__cxa_atexit@plt+0x7f4e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 806dac <__cxa_atexit@plt+0x7f4dfc> │ │ │ │ + ldr r3, [pc, #40] @ 806dbc <__cxa_atexit@plt+0x7f4e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 806db0 <__cxa_atexit@plt+0x7f4e00> │ │ │ │ + ldr r3, [pc, #28] @ 806dc0 <__cxa_atexit@plt+0x7f4e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 28 @ 0xc40 │ │ │ │ - cmneq r3, #188, 28 @ 0xbc0 │ │ │ │ - cmneq r3, #80, 2 │ │ │ │ + cmneq r3, #180, 28 @ 0xb40 │ │ │ │ + cmneq r3, #172, 28 @ 0xac0 │ │ │ │ + cmneq r3, #64, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806df8 <__cxa_atexit@plt+0x7f4e48> │ │ │ │ - ldr r3, [pc, #48] @ 806e00 <__cxa_atexit@plt+0x7f4e50> │ │ │ │ + bcc 806e08 <__cxa_atexit@plt+0x7f4e58> │ │ │ │ + ldr r3, [pc, #48] @ 806e10 <__cxa_atexit@plt+0x7f4e60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 806e04 <__cxa_atexit@plt+0x7f4e54> │ │ │ │ + ldr r2, [pc, #44] @ 806e14 <__cxa_atexit@plt+0x7f4e64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 806df0 <__cxa_atexit@plt+0x7f4e40> │ │ │ │ - b 806e10 <__cxa_atexit@plt+0x7f4e60> │ │ │ │ + beq 806e00 <__cxa_atexit@plt+0x7f4e50> │ │ │ │ + b 806e20 <__cxa_atexit@plt+0x7f4e70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r3, #100, 28 @ 0x640 │ │ │ │ + cmneq r3, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 806e48 <__cxa_atexit@plt+0x7f4e98> │ │ │ │ - ldr r3, [pc, #44] @ 806e54 <__cxa_atexit@plt+0x7f4ea4> │ │ │ │ + bhi 806e58 <__cxa_atexit@plt+0x7f4ea8> │ │ │ │ + ldr r3, [pc, #44] @ 806e64 <__cxa_atexit@plt+0x7f4eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #36] @ 806e58 <__cxa_atexit@plt+0x7f4ea8> │ │ │ │ + ldr r2, [pc, #36] @ 806e68 <__cxa_atexit@plt+0x7f4eb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #24, 30 @ 0x60 │ │ │ │ - cmneq r3, #40, 22 @ 0xa000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #8, 30 │ │ │ │ + cmneq r3, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806e88 <__cxa_atexit@plt+0x7f4ed8> │ │ │ │ - ldr r3, [pc, #24] @ 806e90 <__cxa_atexit@plt+0x7f4ee0> │ │ │ │ + bcc 806e98 <__cxa_atexit@plt+0x7f4ee8> │ │ │ │ + ldr r3, [pc, #24] @ 806ea0 <__cxa_atexit@plt+0x7f4ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 26 @ 0x3100 │ │ │ │ - movteq sl, #18760 @ 0x4948 │ │ │ │ + cmneq r3, #180, 26 @ 0x2d00 │ │ │ │ + movteq sl, #18744 @ 0x4938 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806f10 <__cxa_atexit@plt+0x7f4f60> │ │ │ │ + bcc 806f20 <__cxa_atexit@plt+0x7f4f70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 806f08 <__cxa_atexit@plt+0x7f4f58> │ │ │ │ - ldr r3, [pc, #84] @ 806f18 <__cxa_atexit@plt+0x7f4f68> │ │ │ │ + bhi 806f18 <__cxa_atexit@plt+0x7f4f68> │ │ │ │ + ldr r3, [pc, #84] @ 806f28 <__cxa_atexit@plt+0x7f4f78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 806f1c <__cxa_atexit@plt+0x7f4f6c> │ │ │ │ + ldr r2, [pc, #80] @ 806f2c <__cxa_atexit@plt+0x7f4f7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 806f20 <__cxa_atexit@plt+0x7f4f70> │ │ │ │ + ldr r1, [pc, #60] @ 806f30 <__cxa_atexit@plt+0x7f4f80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 806f24 <__cxa_atexit@plt+0x7f4f74> │ │ │ │ + ldr r7, [pc, #32] @ 806f34 <__cxa_atexit@plt+0x7f4f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #112, 26 @ 0x1c00 │ │ │ │ + cmneq r3, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r3, #76, 26 @ 0x1300 │ │ │ │ - movteq ip, #19864 @ 0x4d98 │ │ │ │ + cmneq r3, #60, 26 @ 0xf00 │ │ │ │ + movteq ip, #19848 @ 0x4d88 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 806f58 <__cxa_atexit@plt+0x7f4fa8> │ │ │ │ - ldr r3, [pc, #28] @ 806f68 <__cxa_atexit@plt+0x7f4fb8> │ │ │ │ + bcc 806f68 <__cxa_atexit@plt+0x7f4fb8> │ │ │ │ + ldr r3, [pc, #28] @ 806f78 <__cxa_atexit@plt+0x7f4fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 806f6c <__cxa_atexit@plt+0x7f4fbc> │ │ │ │ + ldr r7, [pc, #12] @ 806f7c <__cxa_atexit@plt+0x7f4fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq ip, #19848 @ 0x4d88 │ │ │ │ - movteq ip, #19796 @ 0x4d54 │ │ │ │ + movteq ip, #19832 @ 0x4d78 │ │ │ │ + movteq ip, #19780 @ 0x4d44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 806f94 <__cxa_atexit@plt+0x7f4fe4> │ │ │ │ + ldr r3, [pc, #16] @ 806fa4 <__cxa_atexit@plt+0x7f4ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq ip, #19756 @ 0x4d2c │ │ │ │ + movteq ip, #19740 @ 0x4d1c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 806fb8 <__cxa_atexit@plt+0x7f5008> │ │ │ │ + ldr r3, [pc, #12] @ 806fc8 <__cxa_atexit@plt+0x7f5018> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq ip, #19720 @ 0x4d08 │ │ │ │ + movteq ip, #19704 @ 0x4cf8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 806fec <__cxa_atexit@plt+0x7f503c> │ │ │ │ + ldr r0, [pc, #24] @ 806ffc <__cxa_atexit@plt+0x7f504c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #19668 @ 0x4cd4 │ │ │ │ + movteq ip, #19652 @ 0x4cc4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 80707c <__cxa_atexit@plt+0x7f50cc> │ │ │ │ + beq 80708c <__cxa_atexit@plt+0x7f50dc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 8070c8 <__cxa_atexit@plt+0x7f5118> │ │ │ │ + bne 8070d8 <__cxa_atexit@plt+0x7f5128> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r1, [r0, #-2] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ sub r3, r1, #3 │ │ │ │ cmp r3, #4 │ │ │ │ - bhi 80722c <__cxa_atexit@plt+0x7f527c> │ │ │ │ + bhi 80723c <__cxa_atexit@plt+0x7f528c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 807294 <__cxa_atexit@plt+0x7f52e4> │ │ │ │ - ldr r0, [pc, #604] @ 8072cc <__cxa_atexit@plt+0x7f531c> │ │ │ │ + bhi 8072a4 <__cxa_atexit@plt+0x7f52f4> │ │ │ │ + ldr r0, [pc, #604] @ 8072dc <__cxa_atexit@plt+0x7f532c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #600] @ 8072d0 <__cxa_atexit@plt+0x7f5320> │ │ │ │ + ldr r1, [pc, #600] @ 8072e0 <__cxa_atexit@plt+0x7f5330> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 8071f8 <__cxa_atexit@plt+0x7f5248> │ │ │ │ + b 807208 <__cxa_atexit@plt+0x7f5258> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 807288 <__cxa_atexit@plt+0x7f52d8> │ │ │ │ - ldr r3, [pc, #588] @ 8072e0 <__cxa_atexit@plt+0x7f5330> │ │ │ │ + bhi 807298 <__cxa_atexit@plt+0x7f52e8> │ │ │ │ + ldr r3, [pc, #588] @ 8072f0 <__cxa_atexit@plt+0x7f5340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r8, [r6] │ │ │ │ - ldr r2, [pc, #576] @ 8072e4 <__cxa_atexit@plt+0x7f5334> │ │ │ │ + ldr r2, [pc, #576] @ 8072f4 <__cxa_atexit@plt+0x7f5344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #24 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #548] @ 8072e8 <__cxa_atexit@plt+0x7f5338> │ │ │ │ + ldr r7, [pc, #548] @ 8072f8 <__cxa_atexit@plt+0x7f5348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #500] @ 8072c4 <__cxa_atexit@plt+0x7f5314> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #500] @ 8072d4 <__cxa_atexit@plt+0x7f5324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #492] @ 8072c8 <__cxa_atexit@plt+0x7f5318> │ │ │ │ + ldr r3, [pc, #492] @ 8072d8 <__cxa_atexit@plt+0x7f5328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 807294 <__cxa_atexit@plt+0x7f52e4> │ │ │ │ - ldr r0, [pc, #532] @ 807310 <__cxa_atexit@plt+0x7f5360> │ │ │ │ + bhi 8072a4 <__cxa_atexit@plt+0x7f52f4> │ │ │ │ + ldr r0, [pc, #532] @ 807320 <__cxa_atexit@plt+0x7f5370> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #528] @ 807314 <__cxa_atexit@plt+0x7f5364> │ │ │ │ + ldr r2, [pc, #528] @ 807324 <__cxa_atexit@plt+0x7f5374> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #512] @ 807318 <__cxa_atexit@plt+0x7f5368> │ │ │ │ + ldr r3, [pc, #512] @ 807328 <__cxa_atexit@plt+0x7f5378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 8072a0 <__cxa_atexit@plt+0x7f52f0> │ │ │ │ + bhi 8072b0 <__cxa_atexit@plt+0x7f5300> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #424] @ 8072f8 <__cxa_atexit@plt+0x7f5348> │ │ │ │ + ldr r2, [pc, #424] @ 807308 <__cxa_atexit@plt+0x7f5358> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #420] @ 8072fc <__cxa_atexit@plt+0x7f534c> │ │ │ │ + ldr r1, [pc, #420] @ 80730c <__cxa_atexit@plt+0x7f535c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r8, [r6, #-12] │ │ │ │ - ldr r3, [pc, #408] @ 807300 <__cxa_atexit@plt+0x7f5350> │ │ │ │ + ldr r3, [pc, #408] @ 807310 <__cxa_atexit@plt+0x7f5360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 8072ac <__cxa_atexit@plt+0x7f52fc> │ │ │ │ - ldr r0, [pc, #360] @ 807304 <__cxa_atexit@plt+0x7f5354> │ │ │ │ + bhi 8072bc <__cxa_atexit@plt+0x7f530c> │ │ │ │ + ldr r0, [pc, #360] @ 807314 <__cxa_atexit@plt+0x7f5364> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #356] @ 807308 <__cxa_atexit@plt+0x7f5358> │ │ │ │ + ldr r2, [pc, #356] @ 807318 <__cxa_atexit@plt+0x7f5368> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #1] │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ - ldr r3, [pc, #336] @ 80730c <__cxa_atexit@plt+0x7f535c> │ │ │ │ + ldr r3, [pc, #336] @ 80731c <__cxa_atexit@plt+0x7f536c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 807294 <__cxa_atexit@plt+0x7f52e4> │ │ │ │ - ldr r0, [pc, #232] @ 8072d8 <__cxa_atexit@plt+0x7f5328> │ │ │ │ + bhi 8072a4 <__cxa_atexit@plt+0x7f52f4> │ │ │ │ + ldr r0, [pc, #232] @ 8072e8 <__cxa_atexit@plt+0x7f5338> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #228] @ 8072dc <__cxa_atexit@plt+0x7f532c> │ │ │ │ + ldr r1, [pc, #228] @ 8072ec <__cxa_atexit@plt+0x7f533c> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r9, [r6] │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #200] @ 8072d4 <__cxa_atexit@plt+0x7f5324> │ │ │ │ + ldr r3, [pc, #200] @ 8072e4 <__cxa_atexit@plt+0x7f5334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 8072b8 <__cxa_atexit@plt+0x7f5308> │ │ │ │ - ldr r0, [pc, #172] @ 8072ec <__cxa_atexit@plt+0x7f533c> │ │ │ │ + bhi 8072c8 <__cxa_atexit@plt+0x7f5318> │ │ │ │ + ldr r0, [pc, #172] @ 8072fc <__cxa_atexit@plt+0x7f534c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r2, [r7, #5] │ │ │ │ - ldr r3, [pc, #160] @ 8072f0 <__cxa_atexit@plt+0x7f5340> │ │ │ │ + ldr r3, [pc, #160] @ 807300 <__cxa_atexit@plt+0x7f5350> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r2, [pc, #140] @ 8072f4 <__cxa_atexit@plt+0x7f5344> │ │ │ │ + ldr r2, [pc, #140] @ 807304 <__cxa_atexit@plt+0x7f5354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #12]! │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #112, 22 @ 0x1c000 │ │ │ │ - cmneq r3, #8, 28 @ 0x80 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #96, 22 @ 0x18000 │ │ │ │ + cmneq r3, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - cmneq r3, #88, 20 @ 0x58000 │ │ │ │ + cmneq r3, #72, 20 @ 0x48000 │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ - cmneq r3, #60, 28 @ 0x3c0 │ │ │ │ - cmneq r3, #140, 22 @ 0x23000 │ │ │ │ + cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ + cmneq r3, #124, 22 @ 0x1f000 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - cmneq r3, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq r3, #236, 18 @ 0x3b0000 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - cmneq r3, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r3, #236, 20 @ 0xec000 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - cmneq r3, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r3, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmneq r3, #76, 22 @ 0x13000 │ │ │ │ + cmneq r3, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 807360 <__cxa_atexit@plt+0x7f53b0> │ │ │ │ - ldr r7, [pc, #52] @ 807370 <__cxa_atexit@plt+0x7f53c0> │ │ │ │ + bcc 807370 <__cxa_atexit@plt+0x7f53c0> │ │ │ │ + ldr r7, [pc, #52] @ 807380 <__cxa_atexit@plt+0x7f53d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 807354 <__cxa_atexit@plt+0x7f53a4> │ │ │ │ + beq 807364 <__cxa_atexit@plt+0x7f53b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 807380 <__cxa_atexit@plt+0x7f53d0> │ │ │ │ + b 807390 <__cxa_atexit@plt+0x7f53e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 807374 <__cxa_atexit@plt+0x7f53c4> │ │ │ │ + ldr r7, [pc, #12] @ 807384 <__cxa_atexit@plt+0x7f53d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq ip, #18856 @ 0x49a8 │ │ │ │ + movteq ip, #18840 @ 0x4998 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 8073a0 <__cxa_atexit@plt+0x7f53f0> │ │ │ │ + ldr r0, [pc, #20] @ 8073b0 <__cxa_atexit@plt+0x7f5400> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 8073d0 <__cxa_atexit@plt+0x7f5420> │ │ │ │ + ldr r0, [pc, #24] @ 8073e0 <__cxa_atexit@plt+0x7f5430> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 807400 <__cxa_atexit@plt+0x7f5450> │ │ │ │ + ldr r0, [pc, #24] @ 807410 <__cxa_atexit@plt+0x7f5460> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80744c <__cxa_atexit@plt+0x7f549c> │ │ │ │ + bhi 80745c <__cxa_atexit@plt+0x7f54ac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 807458 <__cxa_atexit@plt+0x7f54a8> │ │ │ │ + ldr r0, [pc, #40] @ 807468 <__cxa_atexit@plt+0x7f54b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - msreq SPSR_xc, #28, 6 @ 0x70000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + msreq SPSR_xc, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 8074a0 <__cxa_atexit@plt+0x7f54f0> │ │ │ │ - ldr r7, [pc, #52] @ 8074b0 <__cxa_atexit@plt+0x7f5500> │ │ │ │ + bcc 8074b0 <__cxa_atexit@plt+0x7f5500> │ │ │ │ + ldr r7, [pc, #52] @ 8074c0 <__cxa_atexit@plt+0x7f5510> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 807494 <__cxa_atexit@plt+0x7f54e4> │ │ │ │ + beq 8074a4 <__cxa_atexit@plt+0x7f54f4> │ │ │ │ mov r7, r8 │ │ │ │ - b 8074c0 <__cxa_atexit@plt+0x7f5510> │ │ │ │ + b 8074d0 <__cxa_atexit@plt+0x7f5520> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8074b4 <__cxa_atexit@plt+0x7f5504> │ │ │ │ + ldr r7, [pc, #12] @ 8074c4 <__cxa_atexit@plt+0x7f5514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq ip, #18540 @ 0x486c │ │ │ │ + movteq ip, #18524 @ 0x485c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 8074e0 <__cxa_atexit@plt+0x7f5530> │ │ │ │ + ldr r0, [pc, #20] @ 8074f0 <__cxa_atexit@plt+0x7f5540> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 807510 <__cxa_atexit@plt+0x7f5560> │ │ │ │ + ldr r0, [pc, #24] @ 807520 <__cxa_atexit@plt+0x7f5570> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 807554 <__cxa_atexit@plt+0x7f55a4> │ │ │ │ + bhi 807564 <__cxa_atexit@plt+0x7f55b4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 807560 <__cxa_atexit@plt+0x7f55b0> │ │ │ │ + ldr r1, [pc, #36] @ 807570 <__cxa_atexit@plt+0x7f55c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #128, 10 @ 0x20000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 807590 <__cxa_atexit@plt+0x7f55e0> │ │ │ │ - ldr r7, [pc, #28] @ 8075a0 <__cxa_atexit@plt+0x7f55f0> │ │ │ │ + bcc 8075a0 <__cxa_atexit@plt+0x7f55f0> │ │ │ │ + ldr r7, [pc, #28] @ 8075b0 <__cxa_atexit@plt+0x7f5600> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ - ldr r7, [pc, #12] @ 8075a4 <__cxa_atexit@plt+0x7f55f4> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + ldr r7, [pc, #12] @ 8075b4 <__cxa_atexit@plt+0x7f5604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq ip, #18304 @ 0x4780 │ │ │ │ + movteq ip, #18288 @ 0x4770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 8075d4 <__cxa_atexit@plt+0x7f5624> │ │ │ │ + ldr r0, [pc, #20] @ 8075e4 <__cxa_atexit@plt+0x7f5634> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 807468 <__cxa_atexit@plt+0x7f54b8> │ │ │ │ + b 807478 <__cxa_atexit@plt+0x7f54c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 807634 <__cxa_atexit@plt+0x7f5684> │ │ │ │ - ldr r7, [pc, #48] @ 807644 <__cxa_atexit@plt+0x7f5694> │ │ │ │ + bcc 807644 <__cxa_atexit@plt+0x7f5694> │ │ │ │ + ldr r7, [pc, #48] @ 807654 <__cxa_atexit@plt+0x7f56a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 807628 <__cxa_atexit@plt+0x7f5678> │ │ │ │ + beq 807638 <__cxa_atexit@plt+0x7f5688> │ │ │ │ mov r7, r8 │ │ │ │ - b 807654 <__cxa_atexit@plt+0x7f56a4> │ │ │ │ + b 807664 <__cxa_atexit@plt+0x7f56b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 807648 <__cxa_atexit@plt+0x7f5698> │ │ │ │ + ldr r7, [pc, #12] @ 807658 <__cxa_atexit@plt+0x7f56a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq ip, #18144 @ 0x46e0 │ │ │ │ + movteq ip, #18128 @ 0x46d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 807698 <__cxa_atexit@plt+0x7f56e8> │ │ │ │ + bhi 8076a8 <__cxa_atexit@plt+0x7f56f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr r0, [pc, #36] @ 8076a4 <__cxa_atexit@plt+0x7f56f4> │ │ │ │ + ldr r0, [pc, #36] @ 8076b4 <__cxa_atexit@plt+0x7f5704> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ str r1, [r6] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #208, 12 @ 0xd000000 │ │ │ │ - movteq ip, #18048 @ 0x4680 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #192, 12 @ 0xc000000 │ │ │ │ + movteq ip, #18032 @ 0x4670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807700 <__cxa_atexit@plt+0x7f5750> │ │ │ │ + bcc 807710 <__cxa_atexit@plt+0x7f5760> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8076f8 <__cxa_atexit@plt+0x7f5748> │ │ │ │ - ldr r7, [pc, #44] @ 807708 <__cxa_atexit@plt+0x7f5758> │ │ │ │ + beq 807708 <__cxa_atexit@plt+0x7f5758> │ │ │ │ + ldr r7, [pc, #44] @ 807718 <__cxa_atexit@plt+0x7f5768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 80770c <__cxa_atexit@plt+0x7f575c> │ │ │ │ + ldr r7, [pc, #32] @ 80771c <__cxa_atexit@plt+0x7f576c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 807710 <__cxa_atexit@plt+0x7f5760> │ │ │ │ + ldr r8, [pc, #28] @ 807720 <__cxa_atexit@plt+0x7f5770> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #84, 10 @ 0x15000000 │ │ │ │ - cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ - cmneq r3, #252, 18 @ 0x3f0000 │ │ │ │ - movteq ip, #17972 @ 0x4634 │ │ │ │ + cmneq r3, #68, 10 @ 0x11000000 │ │ │ │ + cmneq r3, #144, 16 @ 0x900000 │ │ │ │ + cmneq r3, #236, 18 @ 0x3b0000 │ │ │ │ + movteq ip, #17956 @ 0x4624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80776c <__cxa_atexit@plt+0x7f57bc> │ │ │ │ + bcc 80777c <__cxa_atexit@plt+0x7f57cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807764 <__cxa_atexit@plt+0x7f57b4> │ │ │ │ - ldr r8, [pc, #44] @ 807774 <__cxa_atexit@plt+0x7f57c4> │ │ │ │ + beq 807774 <__cxa_atexit@plt+0x7f57c4> │ │ │ │ + ldr r8, [pc, #44] @ 807784 <__cxa_atexit@plt+0x7f57d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807778 <__cxa_atexit@plt+0x7f57c8> │ │ │ │ + ldr r7, [pc, #40] @ 807788 <__cxa_atexit@plt+0x7f57d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 80777c <__cxa_atexit@plt+0x7f57cc> │ │ │ │ + ldr r7, [pc, #28] @ 80778c <__cxa_atexit@plt+0x7f57dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17912 @ 0x45f8 │ │ │ │ - cmneq r3, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq r3, #248, 10 @ 0x3e000000 │ │ │ │ movteq ip, #17896 @ 0x45e8 │ │ │ │ + cmneq r3, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq r3, #232, 10 @ 0x3a000000 │ │ │ │ + movteq ip, #17880 @ 0x45d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8077d8 <__cxa_atexit@plt+0x7f5828> │ │ │ │ + bcc 8077e8 <__cxa_atexit@plt+0x7f5838> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8077d0 <__cxa_atexit@plt+0x7f5820> │ │ │ │ - ldr r8, [pc, #44] @ 8077e0 <__cxa_atexit@plt+0x7f5830> │ │ │ │ + beq 8077e0 <__cxa_atexit@plt+0x7f5830> │ │ │ │ + ldr r8, [pc, #44] @ 8077f0 <__cxa_atexit@plt+0x7f5840> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 8077e4 <__cxa_atexit@plt+0x7f5834> │ │ │ │ + ldr r7, [pc, #40] @ 8077f4 <__cxa_atexit@plt+0x7f5844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 8077e8 <__cxa_atexit@plt+0x7f5838> │ │ │ │ + ldr r7, [pc, #28] @ 8077f8 <__cxa_atexit@plt+0x7f5848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17836 @ 0x45ac │ │ │ │ - cmneq r3, #116, 8 @ 0x74000000 │ │ │ │ - cmneq r3, #68, 10 @ 0x11000000 │ │ │ │ movteq ip, #17820 @ 0x459c │ │ │ │ + cmneq r3, #100, 8 @ 0x64000000 │ │ │ │ + cmneq r3, #52, 10 @ 0xd000000 │ │ │ │ + movteq ip, #17804 @ 0x458c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807844 <__cxa_atexit@plt+0x7f5894> │ │ │ │ + bcc 807854 <__cxa_atexit@plt+0x7f58a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80783c <__cxa_atexit@plt+0x7f588c> │ │ │ │ - ldr r7, [pc, #44] @ 80784c <__cxa_atexit@plt+0x7f589c> │ │ │ │ + beq 80784c <__cxa_atexit@plt+0x7f589c> │ │ │ │ + ldr r7, [pc, #44] @ 80785c <__cxa_atexit@plt+0x7f58ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807850 <__cxa_atexit@plt+0x7f58a0> │ │ │ │ + ldr r7, [pc, #32] @ 807860 <__cxa_atexit@plt+0x7f58b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 807854 <__cxa_atexit@plt+0x7f58a4> │ │ │ │ + ldr r8, [pc, #28] @ 807864 <__cxa_atexit@plt+0x7f58b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r3, #40, 10 @ 0xa000000 │ │ │ │ - cmneq r3, #60, 28 @ 0x3c0 │ │ │ │ - movteq ip, #17744 @ 0x4550 │ │ │ │ + cmneq r3, #0, 8 │ │ │ │ + cmneq r3, #24, 10 @ 0x6000000 │ │ │ │ + cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ + movteq ip, #17728 @ 0x4540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8078b0 <__cxa_atexit@plt+0x7f5900> │ │ │ │ + bcc 8078c0 <__cxa_atexit@plt+0x7f5910> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8078a8 <__cxa_atexit@plt+0x7f58f8> │ │ │ │ - ldr r8, [pc, #44] @ 8078b8 <__cxa_atexit@plt+0x7f5908> │ │ │ │ + beq 8078b8 <__cxa_atexit@plt+0x7f5908> │ │ │ │ + ldr r8, [pc, #44] @ 8078c8 <__cxa_atexit@plt+0x7f5918> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 8078bc <__cxa_atexit@plt+0x7f590c> │ │ │ │ + ldr r7, [pc, #40] @ 8078cc <__cxa_atexit@plt+0x7f591c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 8078c0 <__cxa_atexit@plt+0x7f5910> │ │ │ │ + ldr r7, [pc, #28] @ 8078d0 <__cxa_atexit@plt+0x7f5920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17684 @ 0x4514 │ │ │ │ - cmneq r3, #156, 6 @ 0x70000002 │ │ │ │ - cmneq r3, #108, 8 @ 0x6c000000 │ │ │ │ movteq ip, #17668 @ 0x4504 │ │ │ │ + cmneq r3, #140, 6 @ 0x30000002 │ │ │ │ + cmneq r3, #92, 8 @ 0x5c000000 │ │ │ │ + movteq ip, #17652 @ 0x44f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807924 <__cxa_atexit@plt+0x7f5974> │ │ │ │ + bcc 807934 <__cxa_atexit@plt+0x7f5984> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80791c <__cxa_atexit@plt+0x7f596c> │ │ │ │ - ldr r8, [pc, #52] @ 80792c <__cxa_atexit@plt+0x7f597c> │ │ │ │ + beq 80792c <__cxa_atexit@plt+0x7f597c> │ │ │ │ + ldr r8, [pc, #52] @ 80793c <__cxa_atexit@plt+0x7f598c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 807930 <__cxa_atexit@plt+0x7f5980> │ │ │ │ + ldr r9, [pc, #48] @ 807940 <__cxa_atexit@plt+0x7f5990> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 807934 <__cxa_atexit@plt+0x7f5984> │ │ │ │ + ldr r7, [pc, #44] @ 807944 <__cxa_atexit@plt+0x7f5994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807938 <__cxa_atexit@plt+0x7f5988> │ │ │ │ + ldr r7, [pc, #32] @ 807948 <__cxa_atexit@plt+0x7f5998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17608 @ 0x44c8 │ │ │ │ - movteq ip, #17536 @ 0x4480 │ │ │ │ - cmneq r3, #40, 6 @ 0xa0000000 │ │ │ │ - cmneq r3, #72, 8 @ 0x48000000 │ │ │ │ - movteq ip, #17584 @ 0x44b0 │ │ │ │ + movteq ip, #17592 @ 0x44b8 │ │ │ │ + movteq ip, #17520 @ 0x4470 │ │ │ │ + cmneq r3, #24, 6 @ 0x60000000 │ │ │ │ + cmneq r3, #56, 8 @ 0x38000000 │ │ │ │ + movteq ip, #17568 @ 0x44a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807994 <__cxa_atexit@plt+0x7f59e4> │ │ │ │ + bcc 8079a4 <__cxa_atexit@plt+0x7f59f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80798c <__cxa_atexit@plt+0x7f59dc> │ │ │ │ - ldr r7, [pc, #44] @ 80799c <__cxa_atexit@plt+0x7f59ec> │ │ │ │ + beq 80799c <__cxa_atexit@plt+0x7f59ec> │ │ │ │ + ldr r7, [pc, #44] @ 8079ac <__cxa_atexit@plt+0x7f59fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 8079a0 <__cxa_atexit@plt+0x7f59f0> │ │ │ │ + ldr r7, [pc, #32] @ 8079b0 <__cxa_atexit@plt+0x7f5a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 8079a4 <__cxa_atexit@plt+0x7f59f4> │ │ │ │ + ldr r8, [pc, #28] @ 8079b4 <__cxa_atexit@plt+0x7f5a04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #192, 4 │ │ │ │ - cmneq r3, #216, 6 @ 0x60000003 │ │ │ │ - cmneq r3, #200, 26 @ 0x3200 │ │ │ │ - movteq ip, #17508 @ 0x4464 │ │ │ │ + cmneq r3, #176, 4 │ │ │ │ + cmneq r3, #200, 6 @ 0x20000003 │ │ │ │ + cmneq r3, #184, 26 @ 0x2e00 │ │ │ │ + movteq ip, #17492 @ 0x4454 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807a00 <__cxa_atexit@plt+0x7f5a50> │ │ │ │ + bcc 807a10 <__cxa_atexit@plt+0x7f5a60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8079f8 <__cxa_atexit@plt+0x7f5a48> │ │ │ │ - ldr r8, [pc, #44] @ 807a08 <__cxa_atexit@plt+0x7f5a58> │ │ │ │ + beq 807a08 <__cxa_atexit@plt+0x7f5a58> │ │ │ │ + ldr r8, [pc, #44] @ 807a18 <__cxa_atexit@plt+0x7f5a68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807a0c <__cxa_atexit@plt+0x7f5a5c> │ │ │ │ + ldr r7, [pc, #40] @ 807a1c <__cxa_atexit@plt+0x7f5a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807a10 <__cxa_atexit@plt+0x7f5a60> │ │ │ │ + ldr r7, [pc, #28] @ 807a20 <__cxa_atexit@plt+0x7f5a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17448 @ 0x4428 │ │ │ │ - cmneq r3, #76, 4 @ 0xc0000004 │ │ │ │ - cmneq r3, #28, 6 @ 0x70000000 │ │ │ │ movteq ip, #17432 @ 0x4418 │ │ │ │ + cmneq r3, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq r3, #12, 6 @ 0x30000000 │ │ │ │ + movteq ip, #17416 @ 0x4408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807a74 <__cxa_atexit@plt+0x7f5ac4> │ │ │ │ + bcc 807a84 <__cxa_atexit@plt+0x7f5ad4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807a6c <__cxa_atexit@plt+0x7f5abc> │ │ │ │ - ldr r8, [pc, #52] @ 807a7c <__cxa_atexit@plt+0x7f5acc> │ │ │ │ + beq 807a7c <__cxa_atexit@plt+0x7f5acc> │ │ │ │ + ldr r8, [pc, #52] @ 807a8c <__cxa_atexit@plt+0x7f5adc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 807a80 <__cxa_atexit@plt+0x7f5ad0> │ │ │ │ + ldr r9, [pc, #48] @ 807a90 <__cxa_atexit@plt+0x7f5ae0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 807a84 <__cxa_atexit@plt+0x7f5ad4> │ │ │ │ + ldr r7, [pc, #44] @ 807a94 <__cxa_atexit@plt+0x7f5ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807a88 <__cxa_atexit@plt+0x7f5ad8> │ │ │ │ + ldr r7, [pc, #32] @ 807a98 <__cxa_atexit@plt+0x7f5ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17372 @ 0x43dc │ │ │ │ - movteq ip, #17300 @ 0x4394 │ │ │ │ - cmneq r3, #216, 2 @ 0x36 │ │ │ │ - cmneq r3, #248, 4 @ 0x8000000f │ │ │ │ - movteq ip, #17348 @ 0x43c4 │ │ │ │ + movteq ip, #17356 @ 0x43cc │ │ │ │ + movteq ip, #17284 @ 0x4384 │ │ │ │ + cmneq r3, #200, 2 @ 0x32 │ │ │ │ + cmneq r3, #232, 4 @ 0x8000000e │ │ │ │ + movteq ip, #17332 @ 0x43b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807ae4 <__cxa_atexit@plt+0x7f5b34> │ │ │ │ + bcc 807af4 <__cxa_atexit@plt+0x7f5b44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807adc <__cxa_atexit@plt+0x7f5b2c> │ │ │ │ - ldr r8, [pc, #44] @ 807aec <__cxa_atexit@plt+0x7f5b3c> │ │ │ │ + beq 807aec <__cxa_atexit@plt+0x7f5b3c> │ │ │ │ + ldr r8, [pc, #44] @ 807afc <__cxa_atexit@plt+0x7f5b4c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807af0 <__cxa_atexit@plt+0x7f5b40> │ │ │ │ + ldr r7, [pc, #40] @ 807b00 <__cxa_atexit@plt+0x7f5b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807af4 <__cxa_atexit@plt+0x7f5b44> │ │ │ │ + ldr r7, [pc, #28] @ 807b04 <__cxa_atexit@plt+0x7f5b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17288 @ 0x4388 │ │ │ │ - cmneq r3, #104, 2 │ │ │ │ - cmneq r3, #56, 4 @ 0x80000003 │ │ │ │ movteq ip, #17272 @ 0x4378 │ │ │ │ + cmneq r3, #88, 2 │ │ │ │ + cmneq r3, #40, 4 @ 0x80000002 │ │ │ │ + movteq ip, #17256 @ 0x4368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807b50 <__cxa_atexit@plt+0x7f5ba0> │ │ │ │ + bcc 807b60 <__cxa_atexit@plt+0x7f5bb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807b48 <__cxa_atexit@plt+0x7f5b98> │ │ │ │ - ldr r8, [pc, #44] @ 807b58 <__cxa_atexit@plt+0x7f5ba8> │ │ │ │ + beq 807b58 <__cxa_atexit@plt+0x7f5ba8> │ │ │ │ + ldr r8, [pc, #44] @ 807b68 <__cxa_atexit@plt+0x7f5bb8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807b5c <__cxa_atexit@plt+0x7f5bac> │ │ │ │ + ldr r7, [pc, #40] @ 807b6c <__cxa_atexit@plt+0x7f5bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807b60 <__cxa_atexit@plt+0x7f5bb0> │ │ │ │ + ldr r7, [pc, #28] @ 807b70 <__cxa_atexit@plt+0x7f5bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #17212 @ 0x433c │ │ │ │ - cmneq r3, #252 @ 0xfc │ │ │ │ - cmneq r3, #204, 2 @ 0x33 │ │ │ │ + movteq ip, #17196 @ 0x432c │ │ │ │ + cmneq r3, #236 @ 0xec │ │ │ │ + cmneq r3, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807b90 <__cxa_atexit@plt+0x7f5be0> │ │ │ │ - ldr r3, [pc, #24] @ 807b98 <__cxa_atexit@plt+0x7f5be8> │ │ │ │ + bcc 807ba0 <__cxa_atexit@plt+0x7f5bf0> │ │ │ │ + ldr r3, [pc, #24] @ 807ba8 <__cxa_atexit@plt+0x7f5bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 807600 <__cxa_atexit@plt+0x7f5650> │ │ │ │ + b 807610 <__cxa_atexit@plt+0x7f5660> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #188 @ 0xbc │ │ │ │ - movteq ip, #17120 @ 0x42e0 │ │ │ │ + cmneq r3, #172 @ 0xac │ │ │ │ + movteq ip, #17104 @ 0x42d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 807bdc <__cxa_atexit@plt+0x7f5c2c> │ │ │ │ - ldr r3, [pc, #48] @ 807bf4 <__cxa_atexit@plt+0x7f5c44> │ │ │ │ + bhi 807bec <__cxa_atexit@plt+0x7f5c3c> │ │ │ │ + ldr r3, [pc, #48] @ 807c04 <__cxa_atexit@plt+0x7f5c54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #44] @ 807bf8 <__cxa_atexit@plt+0x7f5c48> │ │ │ │ + ldr r7, [pc, #44] @ 807c08 <__cxa_atexit@plt+0x7f5c58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #24] @ 807bfc <__cxa_atexit@plt+0x7f5c4c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #24] @ 807c0c <__cxa_atexit@plt+0x7f5c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - movteq ip, #17084 @ 0x42bc │ │ │ │ - movteq ip, #17076 @ 0x42b4 │ │ │ │ - movteq ip, #16680 @ 0x4128 │ │ │ │ + movteq ip, #17068 @ 0x42ac │ │ │ │ + movteq ip, #17060 @ 0x42a4 │ │ │ │ + movteq ip, #16664 @ 0x4118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807c58 <__cxa_atexit@plt+0x7f5ca8> │ │ │ │ + bcc 807c68 <__cxa_atexit@plt+0x7f5cb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807c50 <__cxa_atexit@plt+0x7f5ca0> │ │ │ │ - ldr r7, [pc, #44] @ 807c60 <__cxa_atexit@plt+0x7f5cb0> │ │ │ │ + beq 807c60 <__cxa_atexit@plt+0x7f5cb0> │ │ │ │ + ldr r7, [pc, #44] @ 807c70 <__cxa_atexit@plt+0x7f5cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807c64 <__cxa_atexit@plt+0x7f5cb4> │ │ │ │ + ldr r7, [pc, #32] @ 807c74 <__cxa_atexit@plt+0x7f5cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 807c68 <__cxa_atexit@plt+0x7f5cb8> │ │ │ │ + ldr r8, [pc, #28] @ 807c78 <__cxa_atexit@plt+0x7f5cc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #252, 30 @ 0x3f0 │ │ │ │ - cmneq r3, #72, 6 @ 0x20000001 │ │ │ │ - cmneq r3, #164, 8 @ 0xa4000000 │ │ │ │ - movteq ip, #16956 @ 0x423c │ │ │ │ + cmneq r3, #236, 30 @ 0x3b0 │ │ │ │ + cmneq r3, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq r3, #148, 8 @ 0x94000000 │ │ │ │ + movteq ip, #16940 @ 0x422c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807cc4 <__cxa_atexit@plt+0x7f5d14> │ │ │ │ + bcc 807cd4 <__cxa_atexit@plt+0x7f5d24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807cbc <__cxa_atexit@plt+0x7f5d0c> │ │ │ │ - ldr r8, [pc, #44] @ 807ccc <__cxa_atexit@plt+0x7f5d1c> │ │ │ │ + beq 807ccc <__cxa_atexit@plt+0x7f5d1c> │ │ │ │ + ldr r8, [pc, #44] @ 807cdc <__cxa_atexit@plt+0x7f5d2c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807cd0 <__cxa_atexit@plt+0x7f5d20> │ │ │ │ + ldr r7, [pc, #40] @ 807ce0 <__cxa_atexit@plt+0x7f5d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807cd4 <__cxa_atexit@plt+0x7f5d24> │ │ │ │ + ldr r7, [pc, #28] @ 807ce4 <__cxa_atexit@plt+0x7f5d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #16896 @ 0x4200 │ │ │ │ - cmneq r3, #136, 30 @ 0x220 │ │ │ │ - cmneq r3, #180 @ 0xb4 │ │ │ │ movteq ip, #16880 @ 0x41f0 │ │ │ │ + cmneq r3, #120, 30 @ 0x1e0 │ │ │ │ + cmneq r3, #164 @ 0xa4 │ │ │ │ + movteq ip, #16864 @ 0x41e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807d30 <__cxa_atexit@plt+0x7f5d80> │ │ │ │ + bcc 807d40 <__cxa_atexit@plt+0x7f5d90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807d28 <__cxa_atexit@plt+0x7f5d78> │ │ │ │ - ldr r8, [pc, #44] @ 807d38 <__cxa_atexit@plt+0x7f5d88> │ │ │ │ + beq 807d38 <__cxa_atexit@plt+0x7f5d88> │ │ │ │ + ldr r8, [pc, #44] @ 807d48 <__cxa_atexit@plt+0x7f5d98> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807d3c <__cxa_atexit@plt+0x7f5d8c> │ │ │ │ + ldr r7, [pc, #40] @ 807d4c <__cxa_atexit@plt+0x7f5d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807d40 <__cxa_atexit@plt+0x7f5d90> │ │ │ │ + ldr r7, [pc, #28] @ 807d50 <__cxa_atexit@plt+0x7f5da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #16820 @ 0x41b4 │ │ │ │ - cmneq r3, #28, 30 @ 0x70 │ │ │ │ - cmneq r3, #252, 30 @ 0x3f0 │ │ │ │ movteq ip, #16804 @ 0x41a4 │ │ │ │ + cmneq r3, #12, 30 @ 0x30 │ │ │ │ + cmneq r3, #236, 30 @ 0x3b0 │ │ │ │ + movteq ip, #16788 @ 0x4194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807d9c <__cxa_atexit@plt+0x7f5dec> │ │ │ │ + bcc 807dac <__cxa_atexit@plt+0x7f5dfc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807d94 <__cxa_atexit@plt+0x7f5de4> │ │ │ │ - ldr r7, [pc, #44] @ 807da4 <__cxa_atexit@plt+0x7f5df4> │ │ │ │ + beq 807da4 <__cxa_atexit@plt+0x7f5df4> │ │ │ │ + ldr r7, [pc, #44] @ 807db4 <__cxa_atexit@plt+0x7f5e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807da8 <__cxa_atexit@plt+0x7f5df8> │ │ │ │ + ldr r7, [pc, #32] @ 807db8 <__cxa_atexit@plt+0x7f5e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 807dac <__cxa_atexit@plt+0x7f5dfc> │ │ │ │ + ldr r8, [pc, #28] @ 807dbc <__cxa_atexit@plt+0x7f5e0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #184, 28 @ 0xb80 │ │ │ │ - cmneq r3, #228, 30 @ 0x390 │ │ │ │ - cmneq r3, #228, 16 @ 0xe40000 │ │ │ │ - movteq ip, #16728 @ 0x4158 │ │ │ │ + cmneq r3, #168, 28 @ 0xa80 │ │ │ │ + cmneq r3, #212, 30 @ 0x350 │ │ │ │ + cmneq r3, #212, 16 @ 0xd40000 │ │ │ │ + movteq ip, #16712 @ 0x4148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807e08 <__cxa_atexit@plt+0x7f5e58> │ │ │ │ + bcc 807e18 <__cxa_atexit@plt+0x7f5e68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807e00 <__cxa_atexit@plt+0x7f5e50> │ │ │ │ - ldr r8, [pc, #44] @ 807e10 <__cxa_atexit@plt+0x7f5e60> │ │ │ │ + beq 807e10 <__cxa_atexit@plt+0x7f5e60> │ │ │ │ + ldr r8, [pc, #44] @ 807e20 <__cxa_atexit@plt+0x7f5e70> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807e14 <__cxa_atexit@plt+0x7f5e64> │ │ │ │ + ldr r7, [pc, #40] @ 807e24 <__cxa_atexit@plt+0x7f5e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807e18 <__cxa_atexit@plt+0x7f5e68> │ │ │ │ + ldr r7, [pc, #28] @ 807e28 <__cxa_atexit@plt+0x7f5e78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #16668 @ 0x411c │ │ │ │ - cmneq r3, #68, 28 @ 0x440 │ │ │ │ - cmneq r3, #36, 30 @ 0x90 │ │ │ │ movteq ip, #16652 @ 0x410c │ │ │ │ + cmneq r3, #52, 28 @ 0x340 │ │ │ │ + cmneq r3, #20, 30 @ 0x50 │ │ │ │ + movteq ip, #16636 @ 0x40fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807e7c <__cxa_atexit@plt+0x7f5ecc> │ │ │ │ + bcc 807e8c <__cxa_atexit@plt+0x7f5edc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807e74 <__cxa_atexit@plt+0x7f5ec4> │ │ │ │ - ldr r8, [pc, #52] @ 807e84 <__cxa_atexit@plt+0x7f5ed4> │ │ │ │ + beq 807e84 <__cxa_atexit@plt+0x7f5ed4> │ │ │ │ + ldr r8, [pc, #52] @ 807e94 <__cxa_atexit@plt+0x7f5ee4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 807e88 <__cxa_atexit@plt+0x7f5ed8> │ │ │ │ + ldr r9, [pc, #48] @ 807e98 <__cxa_atexit@plt+0x7f5ee8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 807e8c <__cxa_atexit@plt+0x7f5edc> │ │ │ │ + ldr r7, [pc, #44] @ 807e9c <__cxa_atexit@plt+0x7f5eec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807e90 <__cxa_atexit@plt+0x7f5ee0> │ │ │ │ + ldr r7, [pc, #32] @ 807ea0 <__cxa_atexit@plt+0x7f5ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #16592 @ 0x40d0 │ │ │ │ - movteq ip, #16520 @ 0x4088 │ │ │ │ - cmneq r3, #208, 26 @ 0x3400 │ │ │ │ - cmneq r3, #0, 30 │ │ │ │ - movteq ip, #16568 @ 0x40b8 │ │ │ │ + movteq ip, #16576 @ 0x40c0 │ │ │ │ + movteq ip, #16504 @ 0x4078 │ │ │ │ + cmneq r3, #192, 26 @ 0x3000 │ │ │ │ + cmneq r3, #240, 28 @ 0xf00 │ │ │ │ + movteq ip, #16552 @ 0x40a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807eec <__cxa_atexit@plt+0x7f5f3c> │ │ │ │ + bcc 807efc <__cxa_atexit@plt+0x7f5f4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807ee4 <__cxa_atexit@plt+0x7f5f34> │ │ │ │ - ldr r7, [pc, #44] @ 807ef4 <__cxa_atexit@plt+0x7f5f44> │ │ │ │ + beq 807ef4 <__cxa_atexit@plt+0x7f5f44> │ │ │ │ + ldr r7, [pc, #44] @ 807f04 <__cxa_atexit@plt+0x7f5f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807ef8 <__cxa_atexit@plt+0x7f5f48> │ │ │ │ + ldr r7, [pc, #32] @ 807f08 <__cxa_atexit@plt+0x7f5f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 807efc <__cxa_atexit@plt+0x7f5f4c> │ │ │ │ + ldr r8, [pc, #28] @ 807f0c <__cxa_atexit@plt+0x7f5f5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r3, #148, 28 @ 0x940 │ │ │ │ - cmneq r3, #112, 16 @ 0x700000 │ │ │ │ - movteq ip, #16492 @ 0x406c │ │ │ │ + cmneq r3, #88, 26 @ 0x1600 │ │ │ │ + cmneq r3, #132, 28 @ 0x840 │ │ │ │ + cmneq r3, #96, 16 @ 0x600000 │ │ │ │ + movteq ip, #16476 @ 0x405c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807f58 <__cxa_atexit@plt+0x7f5fa8> │ │ │ │ + bcc 807f68 <__cxa_atexit@plt+0x7f5fb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807f50 <__cxa_atexit@plt+0x7f5fa0> │ │ │ │ - ldr r8, [pc, #44] @ 807f60 <__cxa_atexit@plt+0x7f5fb0> │ │ │ │ + beq 807f60 <__cxa_atexit@plt+0x7f5fb0> │ │ │ │ + ldr r8, [pc, #44] @ 807f70 <__cxa_atexit@plt+0x7f5fc0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 807f64 <__cxa_atexit@plt+0x7f5fb4> │ │ │ │ + ldr r7, [pc, #40] @ 807f74 <__cxa_atexit@plt+0x7f5fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 807f68 <__cxa_atexit@plt+0x7f5fb8> │ │ │ │ + ldr r7, [pc, #28] @ 807f78 <__cxa_atexit@plt+0x7f5fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #16432 @ 0x4030 │ │ │ │ - cmneq r3, #244, 24 @ 0xf400 │ │ │ │ - cmneq r3, #212, 26 @ 0x3500 │ │ │ │ movteq ip, #16416 @ 0x4020 │ │ │ │ + cmneq r3, #228, 24 @ 0xe400 │ │ │ │ + cmneq r3, #196, 26 @ 0x3100 │ │ │ │ + movteq ip, #16400 @ 0x4010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 807fcc <__cxa_atexit@plt+0x7f601c> │ │ │ │ + bcc 807fdc <__cxa_atexit@plt+0x7f602c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 807fc4 <__cxa_atexit@plt+0x7f6014> │ │ │ │ - ldr r8, [pc, #52] @ 807fd4 <__cxa_atexit@plt+0x7f6024> │ │ │ │ + beq 807fd4 <__cxa_atexit@plt+0x7f6024> │ │ │ │ + ldr r8, [pc, #52] @ 807fe4 <__cxa_atexit@plt+0x7f6034> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 807fd8 <__cxa_atexit@plt+0x7f6028> │ │ │ │ + ldr r9, [pc, #48] @ 807fe8 <__cxa_atexit@plt+0x7f6038> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 807fdc <__cxa_atexit@plt+0x7f602c> │ │ │ │ + ldr r7, [pc, #44] @ 807fec <__cxa_atexit@plt+0x7f603c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 807fe0 <__cxa_atexit@plt+0x7f6030> │ │ │ │ + ldr r7, [pc, #32] @ 807ff0 <__cxa_atexit@plt+0x7f6040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #20452 @ 0x4fe4 │ │ │ │ - movteq fp, #20380 @ 0x4f9c │ │ │ │ - cmneq r3, #128, 24 @ 0x8000 │ │ │ │ - cmneq r3, #176, 26 @ 0x2c00 │ │ │ │ - movteq fp, #20428 @ 0x4fcc │ │ │ │ + movteq fp, #20436 @ 0x4fd4 │ │ │ │ + movteq fp, #20364 @ 0x4f8c │ │ │ │ + cmneq r3, #112, 24 @ 0x7000 │ │ │ │ + cmneq r3, #160, 26 @ 0x2800 │ │ │ │ + movteq fp, #20412 @ 0x4fbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80803c <__cxa_atexit@plt+0x7f608c> │ │ │ │ + bcc 80804c <__cxa_atexit@plt+0x7f609c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808034 <__cxa_atexit@plt+0x7f6084> │ │ │ │ - ldr r8, [pc, #44] @ 808044 <__cxa_atexit@plt+0x7f6094> │ │ │ │ + beq 808044 <__cxa_atexit@plt+0x7f6094> │ │ │ │ + ldr r8, [pc, #44] @ 808054 <__cxa_atexit@plt+0x7f60a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 808048 <__cxa_atexit@plt+0x7f6098> │ │ │ │ + ldr r7, [pc, #40] @ 808058 <__cxa_atexit@plt+0x7f60a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 80804c <__cxa_atexit@plt+0x7f609c> │ │ │ │ + ldr r7, [pc, #28] @ 80805c <__cxa_atexit@plt+0x7f60ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #20368 @ 0x4f90 │ │ │ │ - cmneq r3, #16, 24 @ 0x1000 │ │ │ │ - cmneq r3, #240, 24 @ 0xf000 │ │ │ │ movteq fp, #20352 @ 0x4f80 │ │ │ │ + cmneq r3, #0, 24 │ │ │ │ + cmneq r3, #224, 24 @ 0xe000 │ │ │ │ + movteq fp, #20336 @ 0x4f70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8080a8 <__cxa_atexit@plt+0x7f60f8> │ │ │ │ + bcc 8080b8 <__cxa_atexit@plt+0x7f6108> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8080a0 <__cxa_atexit@plt+0x7f60f0> │ │ │ │ - ldr r8, [pc, #44] @ 8080b0 <__cxa_atexit@plt+0x7f6100> │ │ │ │ + beq 8080b0 <__cxa_atexit@plt+0x7f6100> │ │ │ │ + ldr r8, [pc, #44] @ 8080c0 <__cxa_atexit@plt+0x7f6110> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 8080b4 <__cxa_atexit@plt+0x7f6104> │ │ │ │ + ldr r7, [pc, #40] @ 8080c4 <__cxa_atexit@plt+0x7f6114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 8080b8 <__cxa_atexit@plt+0x7f6108> │ │ │ │ + ldr r7, [pc, #28] @ 8080c8 <__cxa_atexit@plt+0x7f6118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #20292 @ 0x4f44 │ │ │ │ - cmneq r3, #164, 22 @ 0x29000 │ │ │ │ - cmneq r3, #132, 24 @ 0x8400 │ │ │ │ + movteq fp, #20276 @ 0x4f34 │ │ │ │ + cmneq r3, #148, 22 @ 0x25000 │ │ │ │ + cmneq r3, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8080e8 <__cxa_atexit@plt+0x7f6138> │ │ │ │ - ldr r3, [pc, #24] @ 8080f0 <__cxa_atexit@plt+0x7f6140> │ │ │ │ + bcc 8080f8 <__cxa_atexit@plt+0x7f6148> │ │ │ │ + ldr r3, [pc, #24] @ 808100 <__cxa_atexit@plt+0x7f6150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 807570 <__cxa_atexit@plt+0x7f55c0> │ │ │ │ + b 807580 <__cxa_atexit@plt+0x7f55d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #100, 22 @ 0x19000 │ │ │ │ + cmneq r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80812c <__cxa_atexit@plt+0x7f617c> │ │ │ │ - ldr r3, [pc, #36] @ 80813c <__cxa_atexit@plt+0x7f618c> │ │ │ │ + bhi 80813c <__cxa_atexit@plt+0x7f618c> │ │ │ │ + ldr r3, [pc, #36] @ 80814c <__cxa_atexit@plt+0x7f619c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r9, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq fp, #20124 @ 0x4e9c │ │ │ │ + movteq fp, #20108 @ 0x4e8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 80817c <__cxa_atexit@plt+0x7f61cc> │ │ │ │ - ldr r3, [pc, #44] @ 808194 <__cxa_atexit@plt+0x7f61e4> │ │ │ │ + bhi 80818c <__cxa_atexit@plt+0x7f61dc> │ │ │ │ + ldr r3, [pc, #44] @ 8081a4 <__cxa_atexit@plt+0x7f61f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 808198 <__cxa_atexit@plt+0x7f61e8> │ │ │ │ + ldr r7, [pc, #40] @ 8081a8 <__cxa_atexit@plt+0x7f61f8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r3, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 80819c <__cxa_atexit@plt+0x7f61ec> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 8081ac <__cxa_atexit@plt+0x7f61fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - movteq fp, #20088 @ 0x4e78 │ │ │ │ - movteq fp, #20084 @ 0x4e74 │ │ │ │ - movteq fp, #20056 @ 0x4e58 │ │ │ │ + movteq fp, #20072 @ 0x4e68 │ │ │ │ + movteq fp, #20068 @ 0x4e64 │ │ │ │ + movteq fp, #20040 @ 0x4e48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8081fc <__cxa_atexit@plt+0x7f624c> │ │ │ │ + bcc 80820c <__cxa_atexit@plt+0x7f625c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8081f4 <__cxa_atexit@plt+0x7f6244> │ │ │ │ - ldr r7, [pc, #48] @ 808204 <__cxa_atexit@plt+0x7f6254> │ │ │ │ + beq 808204 <__cxa_atexit@plt+0x7f6254> │ │ │ │ + ldr r7, [pc, #48] @ 808214 <__cxa_atexit@plt+0x7f6264> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ 808208 <__cxa_atexit@plt+0x7f6258> │ │ │ │ + ldr r3, [pc, #44] @ 808218 <__cxa_atexit@plt+0x7f6268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #28] @ 80820c <__cxa_atexit@plt+0x7f625c> │ │ │ │ + ldr r7, [pc, #28] @ 80821c <__cxa_atexit@plt+0x7f626c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #20028 @ 0x4e3c │ │ │ │ - cmneq r3, #84, 20 @ 0x54000 │ │ │ │ - cmneq r3, #52, 22 @ 0xd000 │ │ │ │ - movteq fp, #19996 @ 0x4e1c │ │ │ │ + movteq fp, #20012 @ 0x4e2c │ │ │ │ + cmneq r3, #68, 20 @ 0x44000 │ │ │ │ + cmneq r3, #36, 22 @ 0x9000 │ │ │ │ + movteq fp, #19980 @ 0x4e0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808268 <__cxa_atexit@plt+0x7f62b8> │ │ │ │ + bcc 808278 <__cxa_atexit@plt+0x7f62c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808260 <__cxa_atexit@plt+0x7f62b0> │ │ │ │ - ldr r7, [pc, #44] @ 808270 <__cxa_atexit@plt+0x7f62c0> │ │ │ │ + beq 808270 <__cxa_atexit@plt+0x7f62c0> │ │ │ │ + ldr r7, [pc, #44] @ 808280 <__cxa_atexit@plt+0x7f62d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 808274 <__cxa_atexit@plt+0x7f62c4> │ │ │ │ + ldr r7, [pc, #32] @ 808284 <__cxa_atexit@plt+0x7f62d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 808278 <__cxa_atexit@plt+0x7f62c8> │ │ │ │ + ldr r8, [pc, #28] @ 808288 <__cxa_atexit@plt+0x7f62d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #236, 18 @ 0x3b0000 │ │ │ │ - cmneq r3, #176, 8 @ 0xb0000000 │ │ │ │ - cmneq r3, #48, 18 @ 0xc0000 │ │ │ │ - movteq fp, #19904 @ 0x4dc0 │ │ │ │ + cmneq r3, #220, 18 @ 0x370000 │ │ │ │ + cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #32, 18 @ 0x80000 │ │ │ │ + movteq fp, #19888 @ 0x4db0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8082c8 <__cxa_atexit@plt+0x7f6318> │ │ │ │ - ldr r8, [pc, #52] @ 8082d0 <__cxa_atexit@plt+0x7f6320> │ │ │ │ + bcc 8082d8 <__cxa_atexit@plt+0x7f6328> │ │ │ │ + ldr r8, [pc, #52] @ 8082e0 <__cxa_atexit@plt+0x7f6330> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #48] @ 8082d4 <__cxa_atexit@plt+0x7f6324> │ │ │ │ + ldr r3, [pc, #48] @ 8082e4 <__cxa_atexit@plt+0x7f6334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 8082d8 <__cxa_atexit@plt+0x7f6328> │ │ │ │ + ldr r1, [pc, #32] @ 8082e8 <__cxa_atexit@plt+0x7f6338> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #19880 @ 0x4da8 │ │ │ │ - cmneq r3, #152, 18 @ 0x260000 │ │ │ │ - cmneq r3, #172, 18 @ 0x2b0000 │ │ │ │ - movteq fp, #19836 @ 0x4d7c │ │ │ │ + movteq fp, #19864 @ 0x4d98 │ │ │ │ + cmneq r3, #136, 18 @ 0x220000 │ │ │ │ + cmneq r3, #156, 18 @ 0x270000 │ │ │ │ + movteq fp, #19820 @ 0x4d6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808328 <__cxa_atexit@plt+0x7f6378> │ │ │ │ - ldr r3, [pc, #52] @ 808330 <__cxa_atexit@plt+0x7f6380> │ │ │ │ + bcc 808338 <__cxa_atexit@plt+0x7f6388> │ │ │ │ + ldr r3, [pc, #52] @ 808340 <__cxa_atexit@plt+0x7f6390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 808334 <__cxa_atexit@plt+0x7f6384> │ │ │ │ + ldr r1, [pc, #36] @ 808344 <__cxa_atexit@plt+0x7f6394> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 808338 <__cxa_atexit@plt+0x7f6388> │ │ │ │ + ldr r8, [pc, #20] @ 808348 <__cxa_atexit@plt+0x7f6398> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #64, 18 @ 0x100000 │ │ │ │ - cmneq r3, #84, 18 @ 0x150000 │ │ │ │ - cmneq r3, #16, 18 @ 0x40000 │ │ │ │ - movteq fp, #19752 @ 0x4d28 │ │ │ │ + cmneq r3, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r3, #68, 18 @ 0x110000 │ │ │ │ + cmneq r3, #0, 18 │ │ │ │ + movteq fp, #19736 @ 0x4d18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8083c8 <__cxa_atexit@plt+0x7f6418> │ │ │ │ + bcc 8083d8 <__cxa_atexit@plt+0x7f6428> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8083c0 <__cxa_atexit@plt+0x7f6410> │ │ │ │ - ldr lr, [pc, #100] @ 8083d0 <__cxa_atexit@plt+0x7f6420> │ │ │ │ + bhi 8083d0 <__cxa_atexit@plt+0x7f6420> │ │ │ │ + ldr lr, [pc, #100] @ 8083e0 <__cxa_atexit@plt+0x7f6430> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 8083d4 <__cxa_atexit@plt+0x7f6424> │ │ │ │ + ldr r2, [pc, #96] @ 8083e4 <__cxa_atexit@plt+0x7f6434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 8083d8 <__cxa_atexit@plt+0x7f6428> │ │ │ │ + ldr r3, [pc, #68] @ 8083e8 <__cxa_atexit@plt+0x7f6438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 8083dc <__cxa_atexit@plt+0x7f642c> │ │ │ │ + ldr r7, [pc, #32] @ 8083ec <__cxa_atexit@plt+0x7f643c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r3, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r3, #208, 18 @ 0x340000 │ │ │ │ - movteq fp, #19564 @ 0x4c6c │ │ │ │ + cmneq r3, #192, 18 @ 0x300000 │ │ │ │ + movteq fp, #19548 @ 0x4c5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80842c <__cxa_atexit@plt+0x7f647c> │ │ │ │ - ldr r3, [pc, #52] @ 808434 <__cxa_atexit@plt+0x7f6484> │ │ │ │ + bcc 80843c <__cxa_atexit@plt+0x7f648c> │ │ │ │ + ldr r3, [pc, #52] @ 808444 <__cxa_atexit@plt+0x7f6494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 808438 <__cxa_atexit@plt+0x7f6488> │ │ │ │ + ldr r1, [pc, #36] @ 808448 <__cxa_atexit@plt+0x7f6498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 80843c <__cxa_atexit@plt+0x7f648c> │ │ │ │ + ldr r8, [pc, #20] @ 80844c <__cxa_atexit@plt+0x7f649c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq r3, #80, 16 @ 0x500000 │ │ │ │ - cmneq r3, #140, 16 @ 0x8c0000 │ │ │ │ - movteq fp, #19508 @ 0x4c34 │ │ │ │ + cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r3, #64, 16 @ 0x400000 │ │ │ │ + cmneq r3, #124, 16 @ 0x7c0000 │ │ │ │ + movteq fp, #19492 @ 0x4c24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 808488 <__cxa_atexit@plt+0x7f64d8> │ │ │ │ - ldr r7, [pc, #52] @ 808498 <__cxa_atexit@plt+0x7f64e8> │ │ │ │ + bcc 808498 <__cxa_atexit@plt+0x7f64e8> │ │ │ │ + ldr r7, [pc, #52] @ 8084a8 <__cxa_atexit@plt+0x7f64f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 80847c <__cxa_atexit@plt+0x7f64cc> │ │ │ │ + beq 80848c <__cxa_atexit@plt+0x7f64dc> │ │ │ │ mov r7, r8 │ │ │ │ - b 8084ac <__cxa_atexit@plt+0x7f64fc> │ │ │ │ + b 8084bc <__cxa_atexit@plt+0x7f650c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80849c <__cxa_atexit@plt+0x7f64ec> │ │ │ │ + ldr r7, [pc, #12] @ 8084ac <__cxa_atexit@plt+0x7f64fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq fp, #19456 @ 0x4c00 │ │ │ │ - movteq fp, #19416 @ 0x4bd8 │ │ │ │ + movteq fp, #19440 @ 0x4bf0 │ │ │ │ + movteq fp, #19400 @ 0x4bc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #24] @ 8084dc <__cxa_atexit@plt+0x7f652c> │ │ │ │ + ldr r0, [pc, #24] @ 8084ec <__cxa_atexit@plt+0x7f653c> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq fp, #19352 @ 0x4b98 │ │ │ │ + movteq fp, #19336 @ 0x4b88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 808554 <__cxa_atexit@plt+0x7f65a4> │ │ │ │ + bhi 808564 <__cxa_atexit@plt+0x7f65b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr lr, [pc, #80] @ 808560 <__cxa_atexit@plt+0x7f65b0> │ │ │ │ + ldr lr, [pc, #80] @ 808570 <__cxa_atexit@plt+0x7f65c0> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr sl, [pc, #68] @ 808564 <__cxa_atexit@plt+0x7f65b4> │ │ │ │ + ldr sl, [pc, #68] @ 808574 <__cxa_atexit@plt+0x7f65c4> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r2, r3, r8} │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #24] @ 808568 <__cxa_atexit@plt+0x7f65b8> │ │ │ │ + ldr r7, [pc, #24] @ 808578 <__cxa_atexit@plt+0x7f65c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq r3, #60, 16 @ 0x3c0000 │ │ │ │ - movteq fp, #19224 @ 0x4b18 │ │ │ │ + cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ + movteq fp, #19208 @ 0x4b08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808598 <__cxa_atexit@plt+0x7f65e8> │ │ │ │ - ldr r3, [pc, #24] @ 8085a8 <__cxa_atexit@plt+0x7f65f8> │ │ │ │ + bcc 8085a8 <__cxa_atexit@plt+0x7f65f8> │ │ │ │ + ldr r3, [pc, #24] @ 8085b8 <__cxa_atexit@plt+0x7f6608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 808450 <__cxa_atexit@plt+0x7f64a0> │ │ │ │ - ldr r7, [pc, #12] @ 8085ac <__cxa_atexit@plt+0x7f65fc> │ │ │ │ + b 808460 <__cxa_atexit@plt+0x7f64b0> │ │ │ │ + ldr r7, [pc, #12] @ 8085bc <__cxa_atexit@plt+0x7f660c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq fp, #19192 @ 0x4af8 │ │ │ │ + movteq fp, #19176 @ 0x4ae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #2 │ │ │ │ - ldr r2, [pc, #32] @ 8085e8 <__cxa_atexit@plt+0x7f6638> │ │ │ │ + ldr r2, [pc, #32] @ 8085f8 <__cxa_atexit@plt+0x7f6648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ 8085ec <__cxa_atexit@plt+0x7f663c> │ │ │ │ + ldr r1, [pc, #28] @ 8085fc <__cxa_atexit@plt+0x7f664c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r7, #2 │ │ │ │ moveq r1, r2 │ │ │ │ moveq r3, #1 │ │ │ │ add r7, r1, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #116, 14 @ 0x1d00000 │ │ │ │ - cmneq r3, #112, 14 @ 0x1c00000 │ │ │ │ - movteq fp, #19128 @ 0x4ab8 │ │ │ │ + cmneq r3, #100, 14 @ 0x1900000 │ │ │ │ + cmneq r3, #96, 14 @ 0x1800000 │ │ │ │ + movteq fp, #19112 @ 0x4aa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808648 <__cxa_atexit@plt+0x7f6698> │ │ │ │ + bcc 808658 <__cxa_atexit@plt+0x7f66a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808640 <__cxa_atexit@plt+0x7f6690> │ │ │ │ - ldr r7, [pc, #44] @ 808650 <__cxa_atexit@plt+0x7f66a0> │ │ │ │ + beq 808650 <__cxa_atexit@plt+0x7f66a0> │ │ │ │ + ldr r7, [pc, #44] @ 808660 <__cxa_atexit@plt+0x7f66b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 808654 <__cxa_atexit@plt+0x7f66a4> │ │ │ │ + ldr r7, [pc, #32] @ 808664 <__cxa_atexit@plt+0x7f66b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 808658 <__cxa_atexit@plt+0x7f66a8> │ │ │ │ + ldr r8, [pc, #28] @ 808668 <__cxa_atexit@plt+0x7f66b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12, 12 @ 0xc00000 │ │ │ │ - cmneq r3, #212, 26 @ 0x3500 │ │ │ │ - cmneq r3, #24, 2 │ │ │ │ - movteq fp, #19052 @ 0x4a6c │ │ │ │ + cmneq r3, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r3, #196, 26 @ 0x3100 │ │ │ │ + cmneq r3, #8, 2 │ │ │ │ + movteq fp, #19036 @ 0x4a5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8086b4 <__cxa_atexit@plt+0x7f6704> │ │ │ │ + bcc 8086c4 <__cxa_atexit@plt+0x7f6714> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8086ac <__cxa_atexit@plt+0x7f66fc> │ │ │ │ - ldr r8, [pc, #44] @ 8086bc <__cxa_atexit@plt+0x7f670c> │ │ │ │ + beq 8086bc <__cxa_atexit@plt+0x7f670c> │ │ │ │ + ldr r8, [pc, #44] @ 8086cc <__cxa_atexit@plt+0x7f671c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 8086c0 <__cxa_atexit@plt+0x7f6710> │ │ │ │ + ldr r7, [pc, #40] @ 8086d0 <__cxa_atexit@plt+0x7f6720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 8086c4 <__cxa_atexit@plt+0x7f6714> │ │ │ │ + ldr r7, [pc, #28] @ 8086d4 <__cxa_atexit@plt+0x7f6724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18992 @ 0x4a30 │ │ │ │ - cmneq r3, #152, 10 @ 0x26000000 │ │ │ │ - cmneq r3, #56 @ 0x38 │ │ │ │ movteq fp, #18976 @ 0x4a20 │ │ │ │ + cmneq r3, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r3, #40 @ 0x28 │ │ │ │ + movteq fp, #18960 @ 0x4a10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808720 <__cxa_atexit@plt+0x7f6770> │ │ │ │ + bcc 808730 <__cxa_atexit@plt+0x7f6780> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808718 <__cxa_atexit@plt+0x7f6768> │ │ │ │ - ldr r8, [pc, #44] @ 808728 <__cxa_atexit@plt+0x7f6778> │ │ │ │ + beq 808728 <__cxa_atexit@plt+0x7f6778> │ │ │ │ + ldr r8, [pc, #44] @ 808738 <__cxa_atexit@plt+0x7f6788> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 80872c <__cxa_atexit@plt+0x7f677c> │ │ │ │ + ldr r7, [pc, #40] @ 80873c <__cxa_atexit@plt+0x7f678c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 808730 <__cxa_atexit@plt+0x7f6780> │ │ │ │ + ldr r7, [pc, #28] @ 808740 <__cxa_atexit@plt+0x7f6790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18916 @ 0x49e4 │ │ │ │ - cmneq r3, #44, 10 @ 0xb000000 │ │ │ │ - cmneq r3, #212, 30 @ 0x350 │ │ │ │ movteq fp, #18900 @ 0x49d4 │ │ │ │ + cmneq r3, #28, 10 @ 0x7000000 │ │ │ │ + cmneq r3, #196, 30 @ 0x310 │ │ │ │ + movteq fp, #18884 @ 0x49c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80878c <__cxa_atexit@plt+0x7f67dc> │ │ │ │ + bcc 80879c <__cxa_atexit@plt+0x7f67ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808784 <__cxa_atexit@plt+0x7f67d4> │ │ │ │ - ldr r7, [pc, #44] @ 808794 <__cxa_atexit@plt+0x7f67e4> │ │ │ │ + beq 808794 <__cxa_atexit@plt+0x7f67e4> │ │ │ │ + ldr r7, [pc, #44] @ 8087a4 <__cxa_atexit@plt+0x7f67f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 808798 <__cxa_atexit@plt+0x7f67e8> │ │ │ │ + ldr r7, [pc, #32] @ 8087a8 <__cxa_atexit@plt+0x7f67f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 80879c <__cxa_atexit@plt+0x7f67ec> │ │ │ │ + ldr r8, [pc, #28] @ 8087ac <__cxa_atexit@plt+0x7f67fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #200, 8 @ 0xc8000000 │ │ │ │ - cmneq r3, #104, 30 @ 0x1a0 │ │ │ │ - cmneq r3, #216, 30 @ 0x360 │ │ │ │ - movteq fp, #18824 @ 0x4988 │ │ │ │ + cmneq r3, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r3, #88, 30 @ 0x160 │ │ │ │ + cmneq r3, #200, 30 @ 0x320 │ │ │ │ + movteq fp, #18808 @ 0x4978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8087f8 <__cxa_atexit@plt+0x7f6848> │ │ │ │ + bcc 808808 <__cxa_atexit@plt+0x7f6858> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8087f0 <__cxa_atexit@plt+0x7f6840> │ │ │ │ - ldr r8, [pc, #44] @ 808800 <__cxa_atexit@plt+0x7f6850> │ │ │ │ + beq 808800 <__cxa_atexit@plt+0x7f6850> │ │ │ │ + ldr r8, [pc, #44] @ 808810 <__cxa_atexit@plt+0x7f6860> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 808804 <__cxa_atexit@plt+0x7f6854> │ │ │ │ + ldr r7, [pc, #40] @ 808814 <__cxa_atexit@plt+0x7f6864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 808808 <__cxa_atexit@plt+0x7f6858> │ │ │ │ + ldr r7, [pc, #28] @ 808818 <__cxa_atexit@plt+0x7f6868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18764 @ 0x494c │ │ │ │ - cmneq r3, #84, 8 @ 0x54000000 │ │ │ │ - cmneq r3, #252, 28 @ 0xfc0 │ │ │ │ movteq fp, #18748 @ 0x493c │ │ │ │ + cmneq r3, #68, 8 @ 0x44000000 │ │ │ │ + cmneq r3, #236, 28 @ 0xec0 │ │ │ │ + movteq fp, #18732 @ 0x492c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80886c <__cxa_atexit@plt+0x7f68bc> │ │ │ │ + bcc 80887c <__cxa_atexit@plt+0x7f68cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808864 <__cxa_atexit@plt+0x7f68b4> │ │ │ │ - ldr r8, [pc, #52] @ 808874 <__cxa_atexit@plt+0x7f68c4> │ │ │ │ + beq 808874 <__cxa_atexit@plt+0x7f68c4> │ │ │ │ + ldr r8, [pc, #52] @ 808884 <__cxa_atexit@plt+0x7f68d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 808878 <__cxa_atexit@plt+0x7f68c8> │ │ │ │ + ldr r9, [pc, #48] @ 808888 <__cxa_atexit@plt+0x7f68d8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 80887c <__cxa_atexit@plt+0x7f68cc> │ │ │ │ + ldr r7, [pc, #44] @ 80888c <__cxa_atexit@plt+0x7f68dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 808880 <__cxa_atexit@plt+0x7f68d0> │ │ │ │ + ldr r7, [pc, #32] @ 808890 <__cxa_atexit@plt+0x7f68e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18688 @ 0x4900 │ │ │ │ - movteq fp, #18616 @ 0x48b8 │ │ │ │ - cmneq r3, #224, 6 @ 0x80000003 │ │ │ │ - cmneq r3, #140, 28 @ 0x8c0 │ │ │ │ - movteq fp, #18664 @ 0x48e8 │ │ │ │ + movteq fp, #18672 @ 0x48f0 │ │ │ │ + movteq fp, #18600 @ 0x48a8 │ │ │ │ + cmneq r3, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r3, #124, 28 @ 0x7c0 │ │ │ │ + movteq fp, #18648 @ 0x48d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8088dc <__cxa_atexit@plt+0x7f692c> │ │ │ │ + bcc 8088ec <__cxa_atexit@plt+0x7f693c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8088d4 <__cxa_atexit@plt+0x7f6924> │ │ │ │ - ldr r7, [pc, #44] @ 8088e4 <__cxa_atexit@plt+0x7f6934> │ │ │ │ + beq 8088e4 <__cxa_atexit@plt+0x7f6934> │ │ │ │ + ldr r7, [pc, #44] @ 8088f4 <__cxa_atexit@plt+0x7f6944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 8088e8 <__cxa_atexit@plt+0x7f6938> │ │ │ │ + ldr r7, [pc, #32] @ 8088f8 <__cxa_atexit@plt+0x7f6948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 8088ec <__cxa_atexit@plt+0x7f693c> │ │ │ │ + ldr r8, [pc, #28] @ 8088fc <__cxa_atexit@plt+0x7f694c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #120, 6 @ 0xe0000001 │ │ │ │ - cmneq r3, #24, 28 @ 0x180 │ │ │ │ - cmneq r3, #140, 28 @ 0x8c0 │ │ │ │ - movteq fp, #18588 @ 0x489c │ │ │ │ + cmneq r3, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r3, #8, 28 @ 0x80 │ │ │ │ + cmneq r3, #124, 28 @ 0x7c0 │ │ │ │ + movteq fp, #18572 @ 0x488c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808948 <__cxa_atexit@plt+0x7f6998> │ │ │ │ + bcc 808958 <__cxa_atexit@plt+0x7f69a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808940 <__cxa_atexit@plt+0x7f6990> │ │ │ │ - ldr r8, [pc, #44] @ 808950 <__cxa_atexit@plt+0x7f69a0> │ │ │ │ + beq 808950 <__cxa_atexit@plt+0x7f69a0> │ │ │ │ + ldr r8, [pc, #44] @ 808960 <__cxa_atexit@plt+0x7f69b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 808954 <__cxa_atexit@plt+0x7f69a4> │ │ │ │ + ldr r7, [pc, #40] @ 808964 <__cxa_atexit@plt+0x7f69b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 808958 <__cxa_atexit@plt+0x7f69a8> │ │ │ │ + ldr r7, [pc, #28] @ 808968 <__cxa_atexit@plt+0x7f69b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18528 @ 0x4860 │ │ │ │ - cmneq r3, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r3, #172, 26 @ 0x2b00 │ │ │ │ movteq fp, #18512 @ 0x4850 │ │ │ │ + cmneq r3, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r3, #156, 26 @ 0x2700 │ │ │ │ + movteq fp, #18496 @ 0x4840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8089bc <__cxa_atexit@plt+0x7f6a0c> │ │ │ │ + bcc 8089cc <__cxa_atexit@plt+0x7f6a1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8089b4 <__cxa_atexit@plt+0x7f6a04> │ │ │ │ - ldr r8, [pc, #52] @ 8089c4 <__cxa_atexit@plt+0x7f6a14> │ │ │ │ + beq 8089c4 <__cxa_atexit@plt+0x7f6a14> │ │ │ │ + ldr r8, [pc, #52] @ 8089d4 <__cxa_atexit@plt+0x7f6a24> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 8089c8 <__cxa_atexit@plt+0x7f6a18> │ │ │ │ + ldr r9, [pc, #48] @ 8089d8 <__cxa_atexit@plt+0x7f6a28> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 8089cc <__cxa_atexit@plt+0x7f6a1c> │ │ │ │ + ldr r7, [pc, #44] @ 8089dc <__cxa_atexit@plt+0x7f6a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 8089d0 <__cxa_atexit@plt+0x7f6a20> │ │ │ │ + ldr r7, [pc, #32] @ 8089e0 <__cxa_atexit@plt+0x7f6a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18452 @ 0x4814 │ │ │ │ - movteq fp, #18380 @ 0x47cc │ │ │ │ - cmneq r3, #144, 4 │ │ │ │ - cmneq r3, #60, 26 @ 0xf00 │ │ │ │ - movteq fp, #18428 @ 0x47fc │ │ │ │ + movteq fp, #18436 @ 0x4804 │ │ │ │ + movteq fp, #18364 @ 0x47bc │ │ │ │ + cmneq r3, #128, 4 │ │ │ │ + cmneq r3, #44, 26 @ 0xb00 │ │ │ │ + movteq fp, #18412 @ 0x47ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808a2c <__cxa_atexit@plt+0x7f6a7c> │ │ │ │ + bcc 808a3c <__cxa_atexit@plt+0x7f6a8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808a24 <__cxa_atexit@plt+0x7f6a74> │ │ │ │ - ldr r8, [pc, #44] @ 808a34 <__cxa_atexit@plt+0x7f6a84> │ │ │ │ + beq 808a34 <__cxa_atexit@plt+0x7f6a84> │ │ │ │ + ldr r8, [pc, #44] @ 808a44 <__cxa_atexit@plt+0x7f6a94> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 808a38 <__cxa_atexit@plt+0x7f6a88> │ │ │ │ + ldr r7, [pc, #40] @ 808a48 <__cxa_atexit@plt+0x7f6a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 808a3c <__cxa_atexit@plt+0x7f6a8c> │ │ │ │ + ldr r7, [pc, #28] @ 808a4c <__cxa_atexit@plt+0x7f6a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18368 @ 0x47c0 │ │ │ │ - cmneq r3, #32, 4 │ │ │ │ - cmneq r3, #200, 24 @ 0xc800 │ │ │ │ movteq fp, #18352 @ 0x47b0 │ │ │ │ + cmneq r3, #16, 4 │ │ │ │ + cmneq r3, #184, 24 @ 0xb800 │ │ │ │ + movteq fp, #18336 @ 0x47a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808a98 <__cxa_atexit@plt+0x7f6ae8> │ │ │ │ + bcc 808aa8 <__cxa_atexit@plt+0x7f6af8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808a90 <__cxa_atexit@plt+0x7f6ae0> │ │ │ │ - ldr r8, [pc, #44] @ 808aa0 <__cxa_atexit@plt+0x7f6af0> │ │ │ │ + beq 808aa0 <__cxa_atexit@plt+0x7f6af0> │ │ │ │ + ldr r8, [pc, #44] @ 808ab0 <__cxa_atexit@plt+0x7f6b00> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #40] @ 808aa4 <__cxa_atexit@plt+0x7f6af4> │ │ │ │ + ldr r7, [pc, #40] @ 808ab4 <__cxa_atexit@plt+0x7f6b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 808aa8 <__cxa_atexit@plt+0x7f6af8> │ │ │ │ + ldr r7, [pc, #28] @ 808ab8 <__cxa_atexit@plt+0x7f6b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18292 @ 0x4774 │ │ │ │ - cmneq r3, #180, 2 @ 0x2d │ │ │ │ - cmneq r3, #92, 24 @ 0x5c00 │ │ │ │ - movteq fp, #18260 @ 0x4754 │ │ │ │ + movteq fp, #18276 @ 0x4764 │ │ │ │ + cmneq r3, #164, 2 @ 0x29 │ │ │ │ + cmneq r3, #76, 24 @ 0x4c00 │ │ │ │ + movteq fp, #18244 @ 0x4744 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808af4 <__cxa_atexit@plt+0x7f6b44> │ │ │ │ - ldr r3, [pc, #48] @ 808afc <__cxa_atexit@plt+0x7f6b4c> │ │ │ │ + bcc 808b04 <__cxa_atexit@plt+0x7f6b54> │ │ │ │ + ldr r3, [pc, #48] @ 808b0c <__cxa_atexit@plt+0x7f6b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 808b00 <__cxa_atexit@plt+0x7f6b50> │ │ │ │ + ldr r2, [pc, #44] @ 808b10 <__cxa_atexit@plt+0x7f6b60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #32] @ 808b04 <__cxa_atexit@plt+0x7f6b54> │ │ │ │ + ldr r2, [pc, #32] @ 808b14 <__cxa_atexit@plt+0x7f6b64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18236 @ 0x473c │ │ │ │ - cmneq r3, #104, 2 │ │ │ │ - cmneq r3, #12, 24 @ 0xc00 │ │ │ │ + movteq fp, #18220 @ 0x472c │ │ │ │ + cmneq r3, #88, 2 │ │ │ │ + cmneq r3, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808b34 <__cxa_atexit@plt+0x7f6b84> │ │ │ │ - ldr r3, [pc, #24] @ 808b3c <__cxa_atexit@plt+0x7f6b8c> │ │ │ │ + bcc 808b44 <__cxa_atexit@plt+0x7f6b94> │ │ │ │ + ldr r3, [pc, #24] @ 808b4c <__cxa_atexit@plt+0x7f6b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 807600 <__cxa_atexit@plt+0x7f5650> │ │ │ │ + b 807610 <__cxa_atexit@plt+0x7f5660> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #24, 2 │ │ │ │ + cmneq r3, #8, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 808b78 <__cxa_atexit@plt+0x7f6bc8> │ │ │ │ - ldr r3, [pc, #36] @ 808b88 <__cxa_atexit@plt+0x7f6bd8> │ │ │ │ + bhi 808b88 <__cxa_atexit@plt+0x7f6bd8> │ │ │ │ + ldr r3, [pc, #36] @ 808b98 <__cxa_atexit@plt+0x7f6be8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r8, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - movteq fp, #18032 @ 0x4670 │ │ │ │ + movteq fp, #18016 @ 0x4660 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 808bdc <__cxa_atexit@plt+0x7f6c2c> │ │ │ │ - ldr r7, [pc, #64] @ 808bf4 <__cxa_atexit@plt+0x7f6c44> │ │ │ │ + bhi 808bec <__cxa_atexit@plt+0x7f6c3c> │ │ │ │ + ldr r7, [pc, #64] @ 808c04 <__cxa_atexit@plt+0x7f6c54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 808bf8 <__cxa_atexit@plt+0x7f6c48> │ │ │ │ + ldr r3, [pc, #60] @ 808c08 <__cxa_atexit@plt+0x7f6c58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 808bfc <__cxa_atexit@plt+0x7f6c4c> │ │ │ │ + ldr r7, [pc, #24] @ 808c0c <__cxa_atexit@plt+0x7f6c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - movteq fp, #17972 @ 0x4634 │ │ │ │ - movteq fp, #17944 @ 0x4618 │ │ │ │ + movteq fp, #17956 @ 0x4624 │ │ │ │ + movteq fp, #17928 @ 0x4608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808c5c <__cxa_atexit@plt+0x7f6cac> │ │ │ │ + bcc 808c6c <__cxa_atexit@plt+0x7f6cbc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808c54 <__cxa_atexit@plt+0x7f6ca4> │ │ │ │ - ldr r7, [pc, #48] @ 808c64 <__cxa_atexit@plt+0x7f6cb4> │ │ │ │ + beq 808c64 <__cxa_atexit@plt+0x7f6cb4> │ │ │ │ + ldr r7, [pc, #48] @ 808c74 <__cxa_atexit@plt+0x7f6cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ 808c68 <__cxa_atexit@plt+0x7f6cb8> │ │ │ │ + ldr r3, [pc, #44] @ 808c78 <__cxa_atexit@plt+0x7f6cc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #28] @ 808c6c <__cxa_atexit@plt+0x7f6cbc> │ │ │ │ + ldr r7, [pc, #28] @ 808c7c <__cxa_atexit@plt+0x7f6ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #17916 @ 0x45fc │ │ │ │ - cmneq r3, #244, 30 @ 0x3d0 │ │ │ │ - cmneq r3, #60, 16 @ 0x3c0000 │ │ │ │ - movteq fp, #18992 @ 0x4a30 │ │ │ │ + movteq fp, #17900 @ 0x45ec │ │ │ │ + cmneq r3, #228, 30 @ 0x390 │ │ │ │ + cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ + movteq fp, #18976 @ 0x4a20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808cd4 <__cxa_atexit@plt+0x7f6d24> │ │ │ │ + bcc 808ce4 <__cxa_atexit@plt+0x7f6d34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808ccc <__cxa_atexit@plt+0x7f6d1c> │ │ │ │ - ldr r7, [pc, #56] @ 808cdc <__cxa_atexit@plt+0x7f6d2c> │ │ │ │ + beq 808cdc <__cxa_atexit@plt+0x7f6d2c> │ │ │ │ + ldr r7, [pc, #56] @ 808cec <__cxa_atexit@plt+0x7f6d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ 808ce0 <__cxa_atexit@plt+0x7f6d30> │ │ │ │ + ldr r3, [pc, #52] @ 808cf0 <__cxa_atexit@plt+0x7f6d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 808ce4 <__cxa_atexit@plt+0x7f6d34> │ │ │ │ + ldr r7, [pc, #36] @ 808cf4 <__cxa_atexit@plt+0x7f6d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 808ce8 <__cxa_atexit@plt+0x7f6d38> │ │ │ │ + ldr r9, [pc, #32] @ 808cf8 <__cxa_atexit@plt+0x7f6d48> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18932 @ 0x49f4 │ │ │ │ - cmneq r3, #132, 30 @ 0x210 │ │ │ │ + movteq fp, #18916 @ 0x49e4 │ │ │ │ cmneq r3, #116, 30 @ 0x1d0 │ │ │ │ - cmneq r3, #112, 30 @ 0x1c0 │ │ │ │ - movteq fp, #18904 @ 0x49d8 │ │ │ │ + cmneq r3, #100, 30 @ 0x190 │ │ │ │ + cmneq r3, #96, 30 @ 0x180 │ │ │ │ + movteq fp, #18888 @ 0x49c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808d54 <__cxa_atexit@plt+0x7f6da4> │ │ │ │ + bcc 808d64 <__cxa_atexit@plt+0x7f6db4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808d4c <__cxa_atexit@plt+0x7f6d9c> │ │ │ │ - ldr r7, [pc, #60] @ 808d5c <__cxa_atexit@plt+0x7f6dac> │ │ │ │ + beq 808d5c <__cxa_atexit@plt+0x7f6dac> │ │ │ │ + ldr r7, [pc, #60] @ 808d6c <__cxa_atexit@plt+0x7f6dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #48] @ 808d60 <__cxa_atexit@plt+0x7f6db0> │ │ │ │ + ldr r7, [pc, #48] @ 808d70 <__cxa_atexit@plt+0x7f6dc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 808d64 <__cxa_atexit@plt+0x7f6db4> │ │ │ │ + ldr r8, [pc, #44] @ 808d74 <__cxa_atexit@plt+0x7f6dc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #40] @ 808d68 <__cxa_atexit@plt+0x7f6db8> │ │ │ │ + ldr r9, [pc, #40] @ 808d78 <__cxa_atexit@plt+0x7f6dc8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #36] @ 808d6c <__cxa_atexit@plt+0x7f6dbc> │ │ │ │ + ldr sl, [pc, #36] @ 808d7c <__cxa_atexit@plt+0x7f6dcc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #16, 30 @ 0x40 │ │ │ │ - cmneq r3, #100, 20 @ 0x64000 │ │ │ │ - cmneq r3, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq r3, #172, 20 @ 0xac000 │ │ │ │ - cmneq r3, #56, 12 @ 0x3800000 │ │ │ │ - movteq fp, #18812 @ 0x497c │ │ │ │ + cmneq r3, #0, 30 │ │ │ │ + cmneq r3, #84, 20 @ 0x54000 │ │ │ │ + cmneq r3, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r3, #156, 20 @ 0x9c000 │ │ │ │ + cmneq r3, #40, 12 @ 0x2800000 │ │ │ │ + movteq fp, #18796 @ 0x496c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808dc8 <__cxa_atexit@plt+0x7f6e18> │ │ │ │ + bcc 808dd8 <__cxa_atexit@plt+0x7f6e28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808dc0 <__cxa_atexit@plt+0x7f6e10> │ │ │ │ - ldr r7, [pc, #44] @ 808dd0 <__cxa_atexit@plt+0x7f6e20> │ │ │ │ + beq 808dd0 <__cxa_atexit@plt+0x7f6e20> │ │ │ │ + ldr r7, [pc, #44] @ 808de0 <__cxa_atexit@plt+0x7f6e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 808dd4 <__cxa_atexit@plt+0x7f6e24> │ │ │ │ + ldr r7, [pc, #32] @ 808de4 <__cxa_atexit@plt+0x7f6e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 808dd8 <__cxa_atexit@plt+0x7f6e28> │ │ │ │ + ldr r8, [pc, #28] @ 808de8 <__cxa_atexit@plt+0x7f6e38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140, 28 @ 0x8c0 │ │ │ │ - cmneq r3, #56 @ 0x38 │ │ │ │ - cmneq r3, #116, 18 @ 0x1d0000 │ │ │ │ - movteq fp, #18736 @ 0x4930 │ │ │ │ + cmneq r3, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r3, #40 @ 0x28 │ │ │ │ + cmneq r3, #100, 18 @ 0x190000 │ │ │ │ + movteq fp, #18720 @ 0x4920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808e34 <__cxa_atexit@plt+0x7f6e84> │ │ │ │ + bcc 808e44 <__cxa_atexit@plt+0x7f6e94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808e2c <__cxa_atexit@plt+0x7f6e7c> │ │ │ │ - ldr r7, [pc, #44] @ 808e3c <__cxa_atexit@plt+0x7f6e8c> │ │ │ │ + beq 808e3c <__cxa_atexit@plt+0x7f6e8c> │ │ │ │ + ldr r7, [pc, #44] @ 808e4c <__cxa_atexit@plt+0x7f6e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 808e40 <__cxa_atexit@plt+0x7f6e90> │ │ │ │ + ldr r7, [pc, #32] @ 808e50 <__cxa_atexit@plt+0x7f6ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 808e44 <__cxa_atexit@plt+0x7f6e94> │ │ │ │ + ldr r8, [pc, #28] @ 808e54 <__cxa_atexit@plt+0x7f6ea4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32, 28 @ 0x200 │ │ │ │ - cmneq r3, #204, 30 @ 0x330 │ │ │ │ - cmneq r3, #160 @ 0xa0 │ │ │ │ - movteq fp, #18792 @ 0x4968 │ │ │ │ + cmneq r3, #16, 28 @ 0x100 │ │ │ │ + cmneq r3, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r3, #144 @ 0x90 │ │ │ │ + movteq fp, #18776 @ 0x4958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808eac <__cxa_atexit@plt+0x7f6efc> │ │ │ │ + bcc 808ebc <__cxa_atexit@plt+0x7f6f0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808ea4 <__cxa_atexit@plt+0x7f6ef4> │ │ │ │ - ldr r7, [pc, #56] @ 808eb4 <__cxa_atexit@plt+0x7f6f04> │ │ │ │ + beq 808eb4 <__cxa_atexit@plt+0x7f6f04> │ │ │ │ + ldr r7, [pc, #56] @ 808ec4 <__cxa_atexit@plt+0x7f6f14> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ 808eb8 <__cxa_atexit@plt+0x7f6f08> │ │ │ │ + ldr r3, [pc, #52] @ 808ec8 <__cxa_atexit@plt+0x7f6f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 808ebc <__cxa_atexit@plt+0x7f6f0c> │ │ │ │ + ldr r7, [pc, #36] @ 808ecc <__cxa_atexit@plt+0x7f6f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 808ec0 <__cxa_atexit@plt+0x7f6f10> │ │ │ │ + ldr r9, [pc, #32] @ 808ed0 <__cxa_atexit@plt+0x7f6f20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18732 @ 0x492c │ │ │ │ - cmneq r3, #172, 26 @ 0x2b00 │ │ │ │ + movteq fp, #18716 @ 0x491c │ │ │ │ cmneq r3, #156, 26 @ 0x2700 │ │ │ │ - cmneq r3, #152, 26 @ 0x2600 │ │ │ │ - movteq fp, #18704 @ 0x4910 │ │ │ │ + cmneq r3, #140, 26 @ 0x2300 │ │ │ │ + cmneq r3, #136, 26 @ 0x2200 │ │ │ │ + movteq fp, #18688 @ 0x4900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808f24 <__cxa_atexit@plt+0x7f6f74> │ │ │ │ + bcc 808f34 <__cxa_atexit@plt+0x7f6f84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808f1c <__cxa_atexit@plt+0x7f6f6c> │ │ │ │ - ldr r7, [pc, #52] @ 808f2c <__cxa_atexit@plt+0x7f6f7c> │ │ │ │ + beq 808f2c <__cxa_atexit@plt+0x7f6f7c> │ │ │ │ + ldr r7, [pc, #52] @ 808f3c <__cxa_atexit@plt+0x7f6f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 808f30 <__cxa_atexit@plt+0x7f6f80> │ │ │ │ + ldr r7, [pc, #40] @ 808f40 <__cxa_atexit@plt+0x7f6f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 808f34 <__cxa_atexit@plt+0x7f6f84> │ │ │ │ + ldr r8, [pc, #36] @ 808f44 <__cxa_atexit@plt+0x7f6f94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 808f38 <__cxa_atexit@plt+0x7f6f88> │ │ │ │ + ldr r9, [pc, #32] @ 808f48 <__cxa_atexit@plt+0x7f6f98> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #56, 26 @ 0xe00 │ │ │ │ - cmneq r3, #28, 22 @ 0x7000 │ │ │ │ - cmneq r3, #80, 16 @ 0x500000 │ │ │ │ - cmneq r3, #24, 16 @ 0x180000 │ │ │ │ - movteq fp, #18620 @ 0x48bc │ │ │ │ + cmneq r3, #40, 26 @ 0xa00 │ │ │ │ + cmneq r3, #12, 22 @ 0x3000 │ │ │ │ + cmneq r3, #64, 16 @ 0x400000 │ │ │ │ + cmneq r3, #8, 16 @ 0x80000 │ │ │ │ + movteq fp, #18604 @ 0x48ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 808fa4 <__cxa_atexit@plt+0x7f6ff4> │ │ │ │ + bcc 808fb4 <__cxa_atexit@plt+0x7f7004> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 808f9c <__cxa_atexit@plt+0x7f6fec> │ │ │ │ - ldr sl, [pc, #60] @ 808fac <__cxa_atexit@plt+0x7f6ffc> │ │ │ │ + beq 808fac <__cxa_atexit@plt+0x7f6ffc> │ │ │ │ + ldr sl, [pc, #60] @ 808fbc <__cxa_atexit@plt+0x7f700c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r7, [pc, #56] @ 808fb0 <__cxa_atexit@plt+0x7f7000> │ │ │ │ + ldr r7, [pc, #56] @ 808fc0 <__cxa_atexit@plt+0x7f7010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #44] @ 808fb4 <__cxa_atexit@plt+0x7f7004> │ │ │ │ + ldr r7, [pc, #44] @ 808fc4 <__cxa_atexit@plt+0x7f7014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 808fb8 <__cxa_atexit@plt+0x7f7008> │ │ │ │ + ldr r8, [pc, #40] @ 808fc8 <__cxa_atexit@plt+0x7f7018> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 808fbc <__cxa_atexit@plt+0x7f700c> │ │ │ │ + ldr r9, [pc, #36] @ 808fcc <__cxa_atexit@plt+0x7f701c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18560 @ 0x4880 │ │ │ │ - cmneq r3, #184, 24 @ 0xb800 │ │ │ │ - cmneq r3, #116, 16 @ 0x740000 │ │ │ │ - cmneq r3, #16, 6 @ 0x40000000 │ │ │ │ - cmneq r3, #48, 30 @ 0xc0 │ │ │ │ - movteq fp, #18528 @ 0x4860 │ │ │ │ + movteq fp, #18544 @ 0x4870 │ │ │ │ + cmneq r3, #168, 24 @ 0xa800 │ │ │ │ + cmneq r3, #100, 16 @ 0x640000 │ │ │ │ + cmneq r3, #0, 6 │ │ │ │ + cmneq r3, #32, 30 @ 0x80 │ │ │ │ + movteq fp, #18512 @ 0x4850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809034 <__cxa_atexit@plt+0x7f7084> │ │ │ │ + bcc 809044 <__cxa_atexit@plt+0x7f7094> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80902c <__cxa_atexit@plt+0x7f707c> │ │ │ │ - ldr r7, [pc, #72] @ 80903c <__cxa_atexit@plt+0x7f708c> │ │ │ │ + beq 80903c <__cxa_atexit@plt+0x7f708c> │ │ │ │ + ldr r7, [pc, #72] @ 80904c <__cxa_atexit@plt+0x7f709c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #68] @ 809040 <__cxa_atexit@plt+0x7f7090> │ │ │ │ + ldr r8, [pc, #68] @ 809050 <__cxa_atexit@plt+0x7f70a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #64] @ 809044 <__cxa_atexit@plt+0x7f7094> │ │ │ │ + ldr r9, [pc, #64] @ 809054 <__cxa_atexit@plt+0x7f70a4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #56] @ 809048 <__cxa_atexit@plt+0x7f7098> │ │ │ │ + ldr r7, [pc, #56] @ 809058 <__cxa_atexit@plt+0x7f70a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #44] @ 80904c <__cxa_atexit@plt+0x7f709c> │ │ │ │ + ldr r7, [pc, #44] @ 80905c <__cxa_atexit@plt+0x7f70ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [pc, #40] @ 809050 <__cxa_atexit@plt+0x7f70a0> │ │ │ │ + ldr sl, [pc, #40] @ 809060 <__cxa_atexit@plt+0x7f70b0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18468 @ 0x4824 │ │ │ │ - movteq fp, #18184 @ 0x4708 │ │ │ │ - movteq fp, #18412 @ 0x47ec │ │ │ │ - cmneq r3, #32, 24 @ 0x2000 │ │ │ │ - cmneq r3, #168, 20 @ 0xa8000 │ │ │ │ - cmneq r3, #88, 6 @ 0x60000001 │ │ │ │ - movteq fp, #18424 @ 0x47f8 │ │ │ │ + movteq fp, #18452 @ 0x4814 │ │ │ │ + movteq fp, #18168 @ 0x46f8 │ │ │ │ + movteq fp, #18396 @ 0x47dc │ │ │ │ + cmneq r3, #16, 24 @ 0x1000 │ │ │ │ + cmneq r3, #152, 20 @ 0x98000 │ │ │ │ + cmneq r3, #72, 6 @ 0x20000001 │ │ │ │ + movteq fp, #18408 @ 0x47e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8090b4 <__cxa_atexit@plt+0x7f7104> │ │ │ │ + bcc 8090c4 <__cxa_atexit@plt+0x7f7114> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8090ac <__cxa_atexit@plt+0x7f70fc> │ │ │ │ - ldr r8, [pc, #52] @ 8090bc <__cxa_atexit@plt+0x7f710c> │ │ │ │ + beq 8090bc <__cxa_atexit@plt+0x7f710c> │ │ │ │ + ldr r8, [pc, #52] @ 8090cc <__cxa_atexit@plt+0x7f711c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ 8090c0 <__cxa_atexit@plt+0x7f7110> │ │ │ │ + ldr r9, [pc, #48] @ 8090d0 <__cxa_atexit@plt+0x7f7120> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #44] @ 8090c4 <__cxa_atexit@plt+0x7f7114> │ │ │ │ + ldr r7, [pc, #44] @ 8090d4 <__cxa_atexit@plt+0x7f7124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 8090c8 <__cxa_atexit@plt+0x7f7118> │ │ │ │ + ldr r7, [pc, #32] @ 8090d8 <__cxa_atexit@plt+0x7f7128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18076 @ 0x469c │ │ │ │ - movteq fp, #18356 @ 0x47b4 │ │ │ │ - cmneq r3, #152, 22 @ 0x26000 │ │ │ │ - cmneq r3, #172, 8 @ 0xac000000 │ │ │ │ + movteq fp, #18060 @ 0x468c │ │ │ │ movteq fp, #18340 @ 0x47a4 │ │ │ │ + cmneq r3, #136, 22 @ 0x22000 │ │ │ │ + cmneq r3, #156, 8 @ 0x9c000000 │ │ │ │ + movteq fp, #18324 @ 0x4794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809124 <__cxa_atexit@plt+0x7f7174> │ │ │ │ + bcc 809134 <__cxa_atexit@plt+0x7f7184> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80911c <__cxa_atexit@plt+0x7f716c> │ │ │ │ - ldr r7, [pc, #44] @ 80912c <__cxa_atexit@plt+0x7f717c> │ │ │ │ + beq 80912c <__cxa_atexit@plt+0x7f717c> │ │ │ │ + ldr r7, [pc, #44] @ 80913c <__cxa_atexit@plt+0x7f718c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 809130 <__cxa_atexit@plt+0x7f7180> │ │ │ │ + ldr r7, [pc, #32] @ 809140 <__cxa_atexit@plt+0x7f7190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 809134 <__cxa_atexit@plt+0x7f7184> │ │ │ │ + ldr r8, [pc, #28] @ 809144 <__cxa_atexit@plt+0x7f7194> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #48, 22 @ 0xc000 │ │ │ │ - cmneq r3, #192, 28 @ 0xc00 │ │ │ │ - cmneq r3, #244, 16 @ 0xf40000 │ │ │ │ - movteq fp, #18248 @ 0x4748 │ │ │ │ + cmneq r3, #32, 22 @ 0x8000 │ │ │ │ + cmneq r3, #176, 28 @ 0xb00 │ │ │ │ + cmneq r3, #228, 16 @ 0xe40000 │ │ │ │ + movteq fp, #18232 @ 0x4738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80918c <__cxa_atexit@plt+0x7f71dc> │ │ │ │ - ldr r8, [pc, #60] @ 809194 <__cxa_atexit@plt+0x7f71e4> │ │ │ │ + bcc 80919c <__cxa_atexit@plt+0x7f71ec> │ │ │ │ + ldr r8, [pc, #60] @ 8091a4 <__cxa_atexit@plt+0x7f71f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #56] @ 809198 <__cxa_atexit@plt+0x7f71e8> │ │ │ │ + ldr r3, [pc, #56] @ 8091a8 <__cxa_atexit@plt+0x7f71f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 80919c <__cxa_atexit@plt+0x7f71ec> │ │ │ │ + ldr r3, [pc, #48] @ 8091ac <__cxa_atexit@plt+0x7f71fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 8091a0 <__cxa_atexit@plt+0x7f71f0> │ │ │ │ + ldr r3, [pc, #36] @ 8091b0 <__cxa_atexit@plt+0x7f7200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #18224 @ 0x4730 │ │ │ │ - cmneq r3, #220, 20 @ 0xdc000 │ │ │ │ - cmneq r3, #248, 20 @ 0xf8000 │ │ │ │ - cmneq r3, #204, 22 @ 0x33000 │ │ │ │ - movteq fp, #18220 @ 0x472c │ │ │ │ + movteq fp, #18208 @ 0x4720 │ │ │ │ + cmneq r3, #204, 20 @ 0xcc000 │ │ │ │ + cmneq r3, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r3, #188, 22 @ 0x2f000 │ │ │ │ + movteq fp, #18204 @ 0x471c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809210 <__cxa_atexit@plt+0x7f7260> │ │ │ │ + bcc 809220 <__cxa_atexit@plt+0x7f7270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 809208 <__cxa_atexit@plt+0x7f7258> │ │ │ │ - ldr r3, [pc, #68] @ 809218 <__cxa_atexit@plt+0x7f7268> │ │ │ │ + bhi 809218 <__cxa_atexit@plt+0x7f7268> │ │ │ │ + ldr r3, [pc, #68] @ 809228 <__cxa_atexit@plt+0x7f7278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 80921c <__cxa_atexit@plt+0x7f726c> │ │ │ │ + ldr r3, [pc, #52] @ 80922c <__cxa_atexit@plt+0x7f727c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 809220 <__cxa_atexit@plt+0x7f7270> │ │ │ │ + ldr r7, [pc, #36] @ 809230 <__cxa_atexit@plt+0x7f7280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 809224 <__cxa_atexit@plt+0x7f7274> │ │ │ │ + ldr r8, [pc, #32] @ 809234 <__cxa_atexit@plt+0x7f7284> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #104, 20 @ 0x68000 │ │ │ │ + cmneq r3, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r3, #152, 22 @ 0x26000 │ │ │ │ - cmneq r3, #148, 22 @ 0x25000 │ │ │ │ - movteq fp, #18076 @ 0x469c │ │ │ │ + cmneq r3, #136, 22 @ 0x22000 │ │ │ │ + cmneq r3, #132, 22 @ 0x21000 │ │ │ │ + movteq fp, #18060 @ 0x468c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80927c <__cxa_atexit@plt+0x7f72cc> │ │ │ │ - ldr r3, [pc, #60] @ 809284 <__cxa_atexit@plt+0x7f72d4> │ │ │ │ + bcc 80928c <__cxa_atexit@plt+0x7f72dc> │ │ │ │ + ldr r3, [pc, #60] @ 809294 <__cxa_atexit@plt+0x7f72e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 809288 <__cxa_atexit@plt+0x7f72d8> │ │ │ │ + ldr r3, [pc, #52] @ 809298 <__cxa_atexit@plt+0x7f72e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 80928c <__cxa_atexit@plt+0x7f72dc> │ │ │ │ + ldr r3, [pc, #40] @ 80929c <__cxa_atexit@plt+0x7f72ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 809290 <__cxa_atexit@plt+0x7f72e0> │ │ │ │ + ldr r8, [pc, #24] @ 8092a0 <__cxa_atexit@plt+0x7f72f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq r3, #16, 20 @ 0x10000 │ │ │ │ - cmneq r3, #228, 20 @ 0xe4000 │ │ │ │ - cmneq r3, #192, 14 @ 0x3000000 │ │ │ │ - movteq fp, #18000 @ 0x4650 │ │ │ │ + cmneq r3, #228, 18 @ 0x390000 │ │ │ │ + cmneq r3, #0, 20 │ │ │ │ + cmneq r3, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r3, #176, 14 @ 0x2c00000 │ │ │ │ + movteq fp, #17984 @ 0x4640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809310 <__cxa_atexit@plt+0x7f7360> │ │ │ │ + bcc 809320 <__cxa_atexit@plt+0x7f7370> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 809308 <__cxa_atexit@plt+0x7f7358> │ │ │ │ - ldr r3, [pc, #84] @ 809318 <__cxa_atexit@plt+0x7f7368> │ │ │ │ + bhi 809318 <__cxa_atexit@plt+0x7f7368> │ │ │ │ + ldr r3, [pc, #84] @ 809328 <__cxa_atexit@plt+0x7f7378> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 80931c <__cxa_atexit@plt+0x7f736c> │ │ │ │ + ldr r2, [pc, #80] @ 80932c <__cxa_atexit@plt+0x7f737c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 809320 <__cxa_atexit@plt+0x7f7370> │ │ │ │ + ldr r1, [pc, #60] @ 809330 <__cxa_atexit@plt+0x7f7380> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 809324 <__cxa_atexit@plt+0x7f7374> │ │ │ │ + ldr r7, [pc, #32] @ 809334 <__cxa_atexit@plt+0x7f7384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r3, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r3, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r3, #144, 20 @ 0x90000 │ │ │ │ - movteq fp, #17852 @ 0x45bc │ │ │ │ + cmneq r3, #128, 20 @ 0x80000 │ │ │ │ + movteq fp, #17836 @ 0x45ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809398 <__cxa_atexit@plt+0x7f73e8> │ │ │ │ + bcc 8093a8 <__cxa_atexit@plt+0x7f73f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 809390 <__cxa_atexit@plt+0x7f73e0> │ │ │ │ - ldr r3, [pc, #72] @ 8093a0 <__cxa_atexit@plt+0x7f73f0> │ │ │ │ + bhi 8093a0 <__cxa_atexit@plt+0x7f73f0> │ │ │ │ + ldr r3, [pc, #72] @ 8093b0 <__cxa_atexit@plt+0x7f7400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 8093a4 <__cxa_atexit@plt+0x7f73f4> │ │ │ │ + ldr r2, [pc, #52] @ 8093b4 <__cxa_atexit@plt+0x7f7404> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 8093a8 <__cxa_atexit@plt+0x7f73f8> │ │ │ │ + ldr r7, [pc, #36] @ 8093b8 <__cxa_atexit@plt+0x7f7408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8093ac <__cxa_atexit@plt+0x7f73fc> │ │ │ │ + ldr r8, [pc, #32] @ 8093bc <__cxa_atexit@plt+0x7f740c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r3, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r3, #16, 20 @ 0x10000 │ │ │ │ - cmneq r3, #12, 20 @ 0xc000 │ │ │ │ - movteq fp, #17672 @ 0x4508 │ │ │ │ + cmneq r3, #0, 20 │ │ │ │ + cmneq r3, #252, 18 @ 0x3f0000 │ │ │ │ + movteq fp, #17656 @ 0x44f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809404 <__cxa_atexit@plt+0x7f7454> │ │ │ │ - ldr r3, [pc, #60] @ 80940c <__cxa_atexit@plt+0x7f745c> │ │ │ │ + bcc 809414 <__cxa_atexit@plt+0x7f7464> │ │ │ │ + ldr r3, [pc, #60] @ 80941c <__cxa_atexit@plt+0x7f746c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 809410 <__cxa_atexit@plt+0x7f7460> │ │ │ │ + ldr r3, [pc, #52] @ 809420 <__cxa_atexit@plt+0x7f7470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 809414 <__cxa_atexit@plt+0x7f7464> │ │ │ │ + ldr r3, [pc, #40] @ 809424 <__cxa_atexit@plt+0x7f7474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 809418 <__cxa_atexit@plt+0x7f7468> │ │ │ │ + ldr r8, [pc, #24] @ 809428 <__cxa_atexit@plt+0x7f7478> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq r3, #136, 16 @ 0x880000 │ │ │ │ - cmneq r3, #92, 18 @ 0x170000 │ │ │ │ - cmneq r3, #196, 26 @ 0x3100 │ │ │ │ - movteq fp, #17624 @ 0x44d8 │ │ │ │ + cmneq r3, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq r3, #120, 16 @ 0x780000 │ │ │ │ + cmneq r3, #76, 18 @ 0x130000 │ │ │ │ + cmneq r3, #180, 26 @ 0x2d00 │ │ │ │ + movteq fp, #17608 @ 0x44c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8094a0 <__cxa_atexit@plt+0x7f74f0> │ │ │ │ + bcc 8094b0 <__cxa_atexit@plt+0x7f7500> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 809498 <__cxa_atexit@plt+0x7f74e8> │ │ │ │ - ldr r3, [pc, #92] @ 8094a8 <__cxa_atexit@plt+0x7f74f8> │ │ │ │ + bhi 8094a8 <__cxa_atexit@plt+0x7f74f8> │ │ │ │ + ldr r3, [pc, #92] @ 8094b8 <__cxa_atexit@plt+0x7f7508> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8094ac <__cxa_atexit@plt+0x7f74fc> │ │ │ │ + ldr r2, [pc, #88] @ 8094bc <__cxa_atexit@plt+0x7f750c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8094b0 <__cxa_atexit@plt+0x7f7500> │ │ │ │ + ldr r0, [pc, #64] @ 8094c0 <__cxa_atexit@plt+0x7f7510> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8094b4 <__cxa_atexit@plt+0x7f7504> │ │ │ │ + ldr r7, [pc, #32] @ 8094c4 <__cxa_atexit@plt+0x7f7514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r3, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r3, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r3, #0, 18 │ │ │ │ - movteq fp, #17380 @ 0x43e4 │ │ │ │ + cmneq r3, #240, 16 @ 0xf00000 │ │ │ │ + movteq fp, #17364 @ 0x43d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8094f4 <__cxa_atexit@plt+0x7f7544> │ │ │ │ - ldr r8, [pc, #36] @ 8094fc <__cxa_atexit@plt+0x7f754c> │ │ │ │ + bcc 809504 <__cxa_atexit@plt+0x7f7554> │ │ │ │ + ldr r8, [pc, #36] @ 80950c <__cxa_atexit@plt+0x7f755c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 809500 <__cxa_atexit@plt+0x7f7550> │ │ │ │ + ldr r3, [pc, #32] @ 809510 <__cxa_atexit@plt+0x7f7560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 809504 <__cxa_atexit@plt+0x7f7554> │ │ │ │ + ldr r7, [pc, #20] @ 809514 <__cxa_atexit@plt+0x7f7564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03205fcf │ │ │ │ - cmneq r3, #92, 14 @ 0x1700000 │ │ │ │ - cmneq r3, #140, 14 @ 0x2300000 │ │ │ │ - movteq fp, #17312 @ 0x43a0 │ │ │ │ + @ instruction: 0x03205fbf │ │ │ │ + cmneq r3, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r3, #124, 14 @ 0x1f00000 │ │ │ │ + movteq fp, #17296 @ 0x4390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809564 <__cxa_atexit@plt+0x7f75b4> │ │ │ │ + bcc 809574 <__cxa_atexit@plt+0x7f75c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80955c <__cxa_atexit@plt+0x7f75ac> │ │ │ │ - ldr r3, [pc, #52] @ 80956c <__cxa_atexit@plt+0x7f75bc> │ │ │ │ + bhi 80956c <__cxa_atexit@plt+0x7f75bc> │ │ │ │ + ldr r3, [pc, #52] @ 80957c <__cxa_atexit@plt+0x7f75cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 809570 <__cxa_atexit@plt+0x7f75c0> │ │ │ │ + ldr r2, [pc, #48] @ 809580 <__cxa_atexit@plt+0x7f75d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 809574 <__cxa_atexit@plt+0x7f75c4> │ │ │ │ + ldr r7, [pc, #28] @ 809584 <__cxa_atexit@plt+0x7f75d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, #252, 12 @ 0xfc00000 │ │ │ │ - cmneq r3, #236, 14 @ 0x3b00000 │ │ │ │ - movteq fp, #17292 @ 0x438c │ │ │ │ + cmneq r3, #236, 12 @ 0xec00000 │ │ │ │ + cmneq r3, #220, 14 @ 0x3700000 │ │ │ │ + movteq fp, #17276 @ 0x437c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8095fc <__cxa_atexit@plt+0x7f764c> │ │ │ │ + bcc 80960c <__cxa_atexit@plt+0x7f765c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8095f4 <__cxa_atexit@plt+0x7f7644> │ │ │ │ - ldr r3, [pc, #92] @ 809604 <__cxa_atexit@plt+0x7f7654> │ │ │ │ + bhi 809604 <__cxa_atexit@plt+0x7f7654> │ │ │ │ + ldr r3, [pc, #92] @ 809614 <__cxa_atexit@plt+0x7f7664> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 809608 <__cxa_atexit@plt+0x7f7658> │ │ │ │ + ldr r2, [pc, #88] @ 809618 <__cxa_atexit@plt+0x7f7668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 80960c <__cxa_atexit@plt+0x7f765c> │ │ │ │ + ldr r0, [pc, #64] @ 80961c <__cxa_atexit@plt+0x7f766c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 809610 <__cxa_atexit@plt+0x7f7660> │ │ │ │ + ldr r7, [pc, #32] @ 809620 <__cxa_atexit@plt+0x7f7670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r3, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r3, #164, 14 @ 0x2900000 │ │ │ │ - movteq fp, #17020 @ 0x427c │ │ │ │ + cmneq r3, #148, 14 @ 0x2500000 │ │ │ │ + movteq fp, #17004 @ 0x426c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809664 <__cxa_atexit@plt+0x7f76b4> │ │ │ │ - ldr r3, [pc, #56] @ 80966c <__cxa_atexit@plt+0x7f76bc> │ │ │ │ + bcc 809674 <__cxa_atexit@plt+0x7f76c4> │ │ │ │ + ldr r3, [pc, #56] @ 80967c <__cxa_atexit@plt+0x7f76cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 809670 <__cxa_atexit@plt+0x7f76c0> │ │ │ │ + ldr r3, [pc, #48] @ 809680 <__cxa_atexit@plt+0x7f76d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 809674 <__cxa_atexit@plt+0x7f76c4> │ │ │ │ + ldr r3, [pc, #36] @ 809684 <__cxa_atexit@plt+0x7f76d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 809678 <__cxa_atexit@plt+0x7f76c8> │ │ │ │ + ldr r8, [pc, #24] @ 809688 <__cxa_atexit@plt+0x7f76d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #8, 12 @ 0x800000 │ │ │ │ - cmneq r3, #36, 12 @ 0x2400000 │ │ │ │ - cmneq r3, #248, 12 @ 0xf800000 │ │ │ │ - cmneq r3, #68, 14 @ 0x1100000 │ │ │ │ - movteq fp, #17044 @ 0x4294 │ │ │ │ + cmneq r3, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r3, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r3, #232, 12 @ 0xe800000 │ │ │ │ + cmneq r3, #52, 14 @ 0xd00000 │ │ │ │ + movteq fp, #17028 @ 0x4284 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 8096c4 <__cxa_atexit@plt+0x7f7714> │ │ │ │ - ldr r7, [pc, #52] @ 8096d4 <__cxa_atexit@plt+0x7f7724> │ │ │ │ + bcc 8096d4 <__cxa_atexit@plt+0x7f7724> │ │ │ │ + ldr r7, [pc, #52] @ 8096e4 <__cxa_atexit@plt+0x7f7734> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 8096b8 <__cxa_atexit@plt+0x7f7708> │ │ │ │ + beq 8096c8 <__cxa_atexit@plt+0x7f7718> │ │ │ │ mov r7, r9 │ │ │ │ - b 8096e8 <__cxa_atexit@plt+0x7f7738> │ │ │ │ + b 8096f8 <__cxa_atexit@plt+0x7f7748> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8096d8 <__cxa_atexit@plt+0x7f7728> │ │ │ │ + ldr r7, [pc, #12] @ 8096e8 <__cxa_atexit@plt+0x7f7738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq fp, #16996 @ 0x4264 │ │ │ │ - movteq fp, #16952 @ 0x4238 │ │ │ │ + movteq fp, #16980 @ 0x4254 │ │ │ │ + movteq fp, #16936 @ 0x4228 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 809748 <__cxa_atexit@plt+0x7f7798> │ │ │ │ + bhi 809758 <__cxa_atexit@plt+0x7f77a8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr lr, [pc, #80] @ 809754 <__cxa_atexit@plt+0x7f77a4> │ │ │ │ + ldr lr, [pc, #80] @ 809764 <__cxa_atexit@plt+0x7f77b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #64] @ 809758 <__cxa_atexit@plt+0x7f77a8> │ │ │ │ + ldr r2, [pc, #64] @ 809768 <__cxa_atexit@plt+0x7f77b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #24] @ 80975c <__cxa_atexit@plt+0x7f77ac> │ │ │ │ + ldr r7, [pc, #24] @ 80976c <__cxa_atexit@plt+0x7f77bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r3, #100, 12 @ 0x6400000 │ │ │ │ - movteq fp, #16836 @ 0x41c4 │ │ │ │ + cmneq r3, #84, 12 @ 0x5400000 │ │ │ │ + movteq fp, #16820 @ 0x41b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 80968c <__cxa_atexit@plt+0x7f76dc> │ │ │ │ + b 80969c <__cxa_atexit@plt+0x7f76ec> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 8097cc <__cxa_atexit@plt+0x7f781c> │ │ │ │ - ldr r7, [pc, #68] @ 8097ec <__cxa_atexit@plt+0x7f783c> │ │ │ │ + bhi 8097dc <__cxa_atexit@plt+0x7f782c> │ │ │ │ + ldr r7, [pc, #68] @ 8097fc <__cxa_atexit@plt+0x7f784c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 8097f0 <__cxa_atexit@plt+0x7f7840> │ │ │ │ + ldr r3, [pc, #64] @ 809800 <__cxa_atexit@plt+0x7f7850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 8097f4 <__cxa_atexit@plt+0x7f7844> │ │ │ │ + ldr r7, [pc, #44] @ 809804 <__cxa_atexit@plt+0x7f7854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - ldr r7, [pc, #36] @ 8097f8 <__cxa_atexit@plt+0x7f7848> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + ldr r7, [pc, #36] @ 809808 <__cxa_atexit@plt+0x7f7858> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmneq r3, #152, 10 @ 0x26000000 │ │ │ │ - cmneq r3, #132, 10 @ 0x21000000 │ │ │ │ - movteq fp, #16740 @ 0x4164 │ │ │ │ - movteq fp, #16680 @ 0x4128 │ │ │ │ + cmneq r3, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r3, #116, 10 @ 0x1d000000 │ │ │ │ + movteq fp, #16724 @ 0x4154 │ │ │ │ + movteq fp, #16664 @ 0x4118 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809848 <__cxa_atexit@plt+0x7f7898> │ │ │ │ - ldr r3, [pc, #56] @ 80985c <__cxa_atexit@plt+0x7f78ac> │ │ │ │ + bcc 809858 <__cxa_atexit@plt+0x7f78a8> │ │ │ │ + ldr r3, [pc, #56] @ 80986c <__cxa_atexit@plt+0x7f78bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #48] @ 809860 <__cxa_atexit@plt+0x7f78b0> │ │ │ │ + ldr r3, [pc, #48] @ 809870 <__cxa_atexit@plt+0x7f78c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 809864 <__cxa_atexit@plt+0x7f78b4> │ │ │ │ + ldr r3, [pc, #36] @ 809874 <__cxa_atexit@plt+0x7f78c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ - b 80968c <__cxa_atexit@plt+0x7f76dc> │ │ │ │ - ldr r7, [pc, #24] @ 809868 <__cxa_atexit@plt+0x7f78b8> │ │ │ │ + b 80969c <__cxa_atexit@plt+0x7f76ec> │ │ │ │ + ldr r7, [pc, #24] @ 809878 <__cxa_atexit@plt+0x7f78c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #28, 8 @ 0x1c000000 │ │ │ │ - cmneq r3, #128, 8 @ 0x80000000 │ │ │ │ - cmneq r3, #8, 10 @ 0x2000000 │ │ │ │ - movteq fp, #16632 @ 0x40f8 │ │ │ │ - movteq fp, #16624 @ 0x40f0 │ │ │ │ + cmneq r3, #12, 8 @ 0xc000000 │ │ │ │ + cmneq r3, #112, 8 @ 0x70000000 │ │ │ │ + cmneq r3, #248, 8 @ 0xf8000000 │ │ │ │ + movteq fp, #16616 @ 0x40e8 │ │ │ │ + movteq fp, #16608 @ 0x40e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8098cc <__cxa_atexit@plt+0x7f791c> │ │ │ │ + bcc 8098dc <__cxa_atexit@plt+0x7f792c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8098c4 <__cxa_atexit@plt+0x7f7914> │ │ │ │ - ldr r7, [pc, #52] @ 8098d4 <__cxa_atexit@plt+0x7f7924> │ │ │ │ + beq 8098d4 <__cxa_atexit@plt+0x7f7924> │ │ │ │ + ldr r7, [pc, #52] @ 8098e4 <__cxa_atexit@plt+0x7f7934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 8098d8 <__cxa_atexit@plt+0x7f7928> │ │ │ │ + ldr r7, [pc, #40] @ 8098e8 <__cxa_atexit@plt+0x7f7938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 8098dc <__cxa_atexit@plt+0x7f792c> │ │ │ │ + ldr r8, [pc, #36] @ 8098ec <__cxa_atexit@plt+0x7f793c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 8098e0 <__cxa_atexit@plt+0x7f7930> │ │ │ │ + ldr r9, [pc, #32] @ 8098f0 <__cxa_atexit@plt+0x7f7940> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #144, 6 @ 0x40000002 │ │ │ │ - cmneq r3, #0, 14 │ │ │ │ - cmneq r3, #140, 24 @ 0x8c00 │ │ │ │ - cmneq r3, #220, 20 @ 0xdc000 │ │ │ │ - movteq fp, #16524 @ 0x408c │ │ │ │ + cmneq r3, #128, 6 │ │ │ │ + cmneq r3, #240, 12 @ 0xf000000 │ │ │ │ + cmneq r3, #124, 24 @ 0x7c00 │ │ │ │ + cmneq r3, #204, 20 @ 0xcc000 │ │ │ │ + movteq fp, #16508 @ 0x407c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809938 <__cxa_atexit@plt+0x7f7988> │ │ │ │ - ldr r8, [pc, #60] @ 809940 <__cxa_atexit@plt+0x7f7990> │ │ │ │ + bcc 809948 <__cxa_atexit@plt+0x7f7998> │ │ │ │ + ldr r8, [pc, #60] @ 809950 <__cxa_atexit@plt+0x7f79a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #56] @ 809944 <__cxa_atexit@plt+0x7f7994> │ │ │ │ + ldr r3, [pc, #56] @ 809954 <__cxa_atexit@plt+0x7f79a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 809948 <__cxa_atexit@plt+0x7f7998> │ │ │ │ + ldr r3, [pc, #48] @ 809958 <__cxa_atexit@plt+0x7f79a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 80994c <__cxa_atexit@plt+0x7f799c> │ │ │ │ + ldr r3, [pc, #36] @ 80995c <__cxa_atexit@plt+0x7f79ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #16500 @ 0x4074 │ │ │ │ - cmneq r3, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq r3, #76, 6 @ 0x30000001 │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ - movteq sl, #20300 @ 0x4f4c │ │ │ │ + movteq fp, #16484 @ 0x4064 │ │ │ │ + cmneq r3, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r3, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ + movteq sl, #20284 @ 0x4f3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80998c <__cxa_atexit@plt+0x7f79dc> │ │ │ │ - ldr r8, [pc, #36] @ 809994 <__cxa_atexit@plt+0x7f79e4> │ │ │ │ + bcc 80999c <__cxa_atexit@plt+0x7f79ec> │ │ │ │ + ldr r8, [pc, #36] @ 8099a4 <__cxa_atexit@plt+0x7f79f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 809998 <__cxa_atexit@plt+0x7f79e8> │ │ │ │ + ldr r3, [pc, #32] @ 8099a8 <__cxa_atexit@plt+0x7f79f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80999c <__cxa_atexit@plt+0x7f79ec> │ │ │ │ + ldr r7, [pc, #20] @ 8099ac <__cxa_atexit@plt+0x7f79fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03205b42 │ │ │ │ - cmneq r3, #196, 4 @ 0x4000000c │ │ │ │ - cmneq r3, #244, 4 @ 0x4000000f │ │ │ │ - movteq sl, #20232 @ 0x4f08 │ │ │ │ + @ instruction: 0x03205b32 │ │ │ │ + cmneq r3, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r3, #228, 4 @ 0x4000000e │ │ │ │ + movteq sl, #20216 @ 0x4ef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8099fc <__cxa_atexit@plt+0x7f7a4c> │ │ │ │ + bcc 809a0c <__cxa_atexit@plt+0x7f7a5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8099f4 <__cxa_atexit@plt+0x7f7a44> │ │ │ │ - ldr r3, [pc, #52] @ 809a04 <__cxa_atexit@plt+0x7f7a54> │ │ │ │ + bhi 809a04 <__cxa_atexit@plt+0x7f7a54> │ │ │ │ + ldr r3, [pc, #52] @ 809a14 <__cxa_atexit@plt+0x7f7a64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 809a08 <__cxa_atexit@plt+0x7f7a58> │ │ │ │ + ldr r2, [pc, #48] @ 809a18 <__cxa_atexit@plt+0x7f7a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 809a0c <__cxa_atexit@plt+0x7f7a5c> │ │ │ │ + ldr r7, [pc, #28] @ 809a1c <__cxa_atexit@plt+0x7f7a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, #100, 4 @ 0x40000006 │ │ │ │ - cmneq r3, #84, 6 @ 0x50000001 │ │ │ │ - movteq sl, #20336 @ 0x4f70 │ │ │ │ + cmneq r3, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r3, #68, 6 @ 0x10000001 │ │ │ │ + movteq sl, #20320 @ 0x4f60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809a84 <__cxa_atexit@plt+0x7f7ad4> │ │ │ │ + bcc 809a94 <__cxa_atexit@plt+0x7f7ae4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 809a7c <__cxa_atexit@plt+0x7f7acc> │ │ │ │ - ldr r3, [pc, #76] @ 809a8c <__cxa_atexit@plt+0x7f7adc> │ │ │ │ + bhi 809a8c <__cxa_atexit@plt+0x7f7adc> │ │ │ │ + ldr r3, [pc, #76] @ 809a9c <__cxa_atexit@plt+0x7f7aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 809a90 <__cxa_atexit@plt+0x7f7ae0> │ │ │ │ + ldr r2, [pc, #72] @ 809aa0 <__cxa_atexit@plt+0x7f7af0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 809a94 <__cxa_atexit@plt+0x7f7ae4> │ │ │ │ + ldr r2, [pc, #56] @ 809aa4 <__cxa_atexit@plt+0x7f7af4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 809a98 <__cxa_atexit@plt+0x7f7ae8> │ │ │ │ + ldr r7, [pc, #32] @ 809aa8 <__cxa_atexit@plt+0x7f7af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #244, 2 @ 0x3d │ │ │ │ + cmneq r3, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmneq r3, #28, 6 @ 0x70000000 │ │ │ │ - movteq sl, #19956 @ 0x4df4 │ │ │ │ + cmneq r3, #12, 6 @ 0x30000000 │ │ │ │ + movteq sl, #19940 @ 0x4de4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809aec <__cxa_atexit@plt+0x7f7b3c> │ │ │ │ - ldr r3, [pc, #56] @ 809af4 <__cxa_atexit@plt+0x7f7b44> │ │ │ │ + bcc 809afc <__cxa_atexit@plt+0x7f7b4c> │ │ │ │ + ldr r3, [pc, #56] @ 809b04 <__cxa_atexit@plt+0x7f7b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 809af8 <__cxa_atexit@plt+0x7f7b48> │ │ │ │ + ldr r3, [pc, #48] @ 809b08 <__cxa_atexit@plt+0x7f7b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 809afc <__cxa_atexit@plt+0x7f7b4c> │ │ │ │ + ldr r3, [pc, #36] @ 809b0c <__cxa_atexit@plt+0x7f7b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 809b00 <__cxa_atexit@plt+0x7f7b50> │ │ │ │ + ldr r8, [pc, #24] @ 809b10 <__cxa_atexit@plt+0x7f7b60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #128, 2 │ │ │ │ - cmneq r3, #156, 2 @ 0x27 │ │ │ │ - cmneq r3, #112, 4 │ │ │ │ - cmneq r3, #188, 4 @ 0xc000000b │ │ │ │ + cmneq r3, #112, 2 │ │ │ │ + cmneq r3, #140, 2 @ 0x23 │ │ │ │ + cmneq r3, #96, 4 │ │ │ │ + cmneq r3, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 809b54 <__cxa_atexit@plt+0x7f7ba4> │ │ │ │ - ldr r7, [pc, #68] @ 809b6c <__cxa_atexit@plt+0x7f7bbc> │ │ │ │ + bhi 809b64 <__cxa_atexit@plt+0x7f7bb4> │ │ │ │ + ldr r7, [pc, #68] @ 809b7c <__cxa_atexit@plt+0x7f7bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 809b70 <__cxa_atexit@plt+0x7f7bc0> │ │ │ │ + ldr r3, [pc, #64] @ 809b80 <__cxa_atexit@plt+0x7f7bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 809b74 <__cxa_atexit@plt+0x7f7bc4> │ │ │ │ + ldr r7, [pc, #36] @ 809b84 <__cxa_atexit@plt+0x7f7bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 809b78 <__cxa_atexit@plt+0x7f7bc8> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 809b88 <__cxa_atexit@plt+0x7f7bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r3, #88, 4 @ 0x80000005 │ │ │ │ - movteq sl, #20032 @ 0x4e40 │ │ │ │ - movteq sl, #19988 @ 0x4e14 │ │ │ │ + cmneq r3, #72, 4 @ 0x80000004 │ │ │ │ + movteq sl, #20016 @ 0x4e30 │ │ │ │ + movteq sl, #19972 @ 0x4e04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 809b10 <__cxa_atexit@plt+0x7f7b60> │ │ │ │ + b 809b20 <__cxa_atexit@plt+0x7f7b70> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 809be8 <__cxa_atexit@plt+0x7f7c38> │ │ │ │ - ldr r7, [pc, #68] @ 809c08 <__cxa_atexit@plt+0x7f7c58> │ │ │ │ + bhi 809bf8 <__cxa_atexit@plt+0x7f7c48> │ │ │ │ + ldr r7, [pc, #68] @ 809c18 <__cxa_atexit@plt+0x7f7c68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 809c0c <__cxa_atexit@plt+0x7f7c5c> │ │ │ │ + ldr r3, [pc, #64] @ 809c1c <__cxa_atexit@plt+0x7f7c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 809c10 <__cxa_atexit@plt+0x7f7c60> │ │ │ │ + ldr r7, [pc, #44] @ 809c20 <__cxa_atexit@plt+0x7f7c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - ldr r7, [pc, #36] @ 809c14 <__cxa_atexit@plt+0x7f7c64> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + ldr r7, [pc, #36] @ 809c24 <__cxa_atexit@plt+0x7f7c74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmneq r3, #124, 2 │ │ │ │ - cmneq r3, #104, 2 │ │ │ │ - movteq sl, #19904 @ 0x4dc0 │ │ │ │ - movteq sl, #19832 @ 0x4d78 │ │ │ │ + cmneq r3, #108, 2 │ │ │ │ + cmneq r3, #88, 2 │ │ │ │ + movteq sl, #19888 @ 0x4db0 │ │ │ │ + movteq sl, #19816 @ 0x4d68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809c64 <__cxa_atexit@plt+0x7f7cb4> │ │ │ │ - ldr r3, [pc, #56] @ 809c78 <__cxa_atexit@plt+0x7f7cc8> │ │ │ │ + bcc 809c74 <__cxa_atexit@plt+0x7f7cc4> │ │ │ │ + ldr r3, [pc, #56] @ 809c88 <__cxa_atexit@plt+0x7f7cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #48] @ 809c7c <__cxa_atexit@plt+0x7f7ccc> │ │ │ │ + ldr r3, [pc, #48] @ 809c8c <__cxa_atexit@plt+0x7f7cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 809c80 <__cxa_atexit@plt+0x7f7cd0> │ │ │ │ + ldr r3, [pc, #36] @ 809c90 <__cxa_atexit@plt+0x7f7ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ - b 809b10 <__cxa_atexit@plt+0x7f7b60> │ │ │ │ - ldr r7, [pc, #24] @ 809c84 <__cxa_atexit@plt+0x7f7cd4> │ │ │ │ + b 809b20 <__cxa_atexit@plt+0x7f7b70> │ │ │ │ + ldr r7, [pc, #24] @ 809c94 <__cxa_atexit@plt+0x7f7ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #0 │ │ │ │ - cmneq r3, #100 @ 0x64 │ │ │ │ - cmneq r3, #236 @ 0xec │ │ │ │ - movteq sl, #19796 @ 0x4d54 │ │ │ │ - movteq sl, #19788 @ 0x4d4c │ │ │ │ + cmneq r3, #240, 30 @ 0x3c0 │ │ │ │ + cmneq r3, #84 @ 0x54 │ │ │ │ + cmneq r3, #220 @ 0xdc │ │ │ │ + movteq sl, #19780 @ 0x4d44 │ │ │ │ + movteq sl, #19772 @ 0x4d3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809ce8 <__cxa_atexit@plt+0x7f7d38> │ │ │ │ + bcc 809cf8 <__cxa_atexit@plt+0x7f7d48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809ce0 <__cxa_atexit@plt+0x7f7d30> │ │ │ │ - ldr r7, [pc, #52] @ 809cf0 <__cxa_atexit@plt+0x7f7d40> │ │ │ │ + beq 809cf0 <__cxa_atexit@plt+0x7f7d40> │ │ │ │ + ldr r7, [pc, #52] @ 809d00 <__cxa_atexit@plt+0x7f7d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 809cf4 <__cxa_atexit@plt+0x7f7d44> │ │ │ │ + ldr r7, [pc, #40] @ 809d04 <__cxa_atexit@plt+0x7f7d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 809cf8 <__cxa_atexit@plt+0x7f7d48> │ │ │ │ + ldr r8, [pc, #36] @ 809d08 <__cxa_atexit@plt+0x7f7d58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 809cfc <__cxa_atexit@plt+0x7f7d4c> │ │ │ │ + ldr r9, [pc, #32] @ 809d0c <__cxa_atexit@plt+0x7f7d5c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #116, 30 @ 0x1d0 │ │ │ │ - cmneq r3, #80, 16 @ 0x500000 │ │ │ │ - cmneq r3, #200, 12 @ 0xc800000 │ │ │ │ - cmneq r3, #84, 16 @ 0x540000 │ │ │ │ - movteq sl, #19688 @ 0x4ce8 │ │ │ │ + cmneq r3, #100, 30 @ 0x190 │ │ │ │ + cmneq r3, #64, 16 @ 0x400000 │ │ │ │ + cmneq r3, #184, 12 @ 0xb800000 │ │ │ │ + cmneq r3, #68, 16 @ 0x440000 │ │ │ │ + movteq sl, #19672 @ 0x4cd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809d50 <__cxa_atexit@plt+0x7f7da0> │ │ │ │ + bcc 809d60 <__cxa_atexit@plt+0x7f7db0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809d48 <__cxa_atexit@plt+0x7f7d98> │ │ │ │ - ldr r8, [pc, #36] @ 809d58 <__cxa_atexit@plt+0x7f7da8> │ │ │ │ + beq 809d58 <__cxa_atexit@plt+0x7f7da8> │ │ │ │ + ldr r8, [pc, #36] @ 809d68 <__cxa_atexit@plt+0x7f7db8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 809d5c <__cxa_atexit@plt+0x7f7dac> │ │ │ │ + ldr r3, [pc, #32] @ 809d6c <__cxa_atexit@plt+0x7f7dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ + b bb7e44 <__cxa_atexit@plt+0xba5e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #19644 @ 0x4cbc │ │ │ │ - cmneq r3, #244, 28 @ 0xf40 │ │ │ │ - movteq sl, #19572 @ 0x4c74 │ │ │ │ + movteq sl, #19628 @ 0x4cac │ │ │ │ + cmneq r3, #228, 28 @ 0xe40 │ │ │ │ + movteq sl, #19556 @ 0x4c64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809dc0 <__cxa_atexit@plt+0x7f7e10> │ │ │ │ + bcc 809dd0 <__cxa_atexit@plt+0x7f7e20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809db8 <__cxa_atexit@plt+0x7f7e08> │ │ │ │ - ldr r7, [pc, #52] @ 809dc8 <__cxa_atexit@plt+0x7f7e18> │ │ │ │ + beq 809dc8 <__cxa_atexit@plt+0x7f7e18> │ │ │ │ + ldr r7, [pc, #52] @ 809dd8 <__cxa_atexit@plt+0x7f7e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 809dcc <__cxa_atexit@plt+0x7f7e1c> │ │ │ │ + ldr r7, [pc, #40] @ 809ddc <__cxa_atexit@plt+0x7f7e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 809dd0 <__cxa_atexit@plt+0x7f7e20> │ │ │ │ + ldr r8, [pc, #36] @ 809de0 <__cxa_atexit@plt+0x7f7e30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 809dd4 <__cxa_atexit@plt+0x7f7e24> │ │ │ │ + ldr r9, [pc, #32] @ 809de4 <__cxa_atexit@plt+0x7f7e34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #156, 28 @ 0x9c0 │ │ │ │ - cmneq r3, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq r3, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq r3, #124, 14 @ 0x1f00000 │ │ │ │ - movteq sl, #19504 @ 0x4c30 │ │ │ │ + cmneq r3, #140, 28 @ 0x8c0 │ │ │ │ + cmneq r3, #104, 14 @ 0x1a00000 │ │ │ │ + cmneq r3, #224, 10 @ 0x38000000 │ │ │ │ + cmneq r3, #108, 14 @ 0x1b00000 │ │ │ │ + movteq sl, #19488 @ 0x4c20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809e28 <__cxa_atexit@plt+0x7f7e78> │ │ │ │ + bcc 809e38 <__cxa_atexit@plt+0x7f7e88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809e20 <__cxa_atexit@plt+0x7f7e70> │ │ │ │ - ldr r8, [pc, #36] @ 809e30 <__cxa_atexit@plt+0x7f7e80> │ │ │ │ + beq 809e30 <__cxa_atexit@plt+0x7f7e80> │ │ │ │ + ldr r8, [pc, #36] @ 809e40 <__cxa_atexit@plt+0x7f7e90> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 809e34 <__cxa_atexit@plt+0x7f7e84> │ │ │ │ + ldr r3, [pc, #32] @ 809e44 <__cxa_atexit@plt+0x7f7e94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ + b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #19460 @ 0x4c04 │ │ │ │ - cmneq r3, #28, 28 @ 0x1c0 │ │ │ │ - movteq sl, #19356 @ 0x4b9c │ │ │ │ + movteq sl, #19444 @ 0x4bf4 │ │ │ │ + cmneq r3, #12, 28 @ 0xc0 │ │ │ │ + movteq sl, #19340 @ 0x4b8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809e98 <__cxa_atexit@plt+0x7f7ee8> │ │ │ │ + bcc 809ea8 <__cxa_atexit@plt+0x7f7ef8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809e90 <__cxa_atexit@plt+0x7f7ee0> │ │ │ │ - ldr r7, [pc, #52] @ 809ea0 <__cxa_atexit@plt+0x7f7ef0> │ │ │ │ + beq 809ea0 <__cxa_atexit@plt+0x7f7ef0> │ │ │ │ + ldr r7, [pc, #52] @ 809eb0 <__cxa_atexit@plt+0x7f7f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 809ea4 <__cxa_atexit@plt+0x7f7ef4> │ │ │ │ + ldr r7, [pc, #40] @ 809eb4 <__cxa_atexit@plt+0x7f7f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 809ea8 <__cxa_atexit@plt+0x7f7ef8> │ │ │ │ + ldr r8, [pc, #36] @ 809eb8 <__cxa_atexit@plt+0x7f7f08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 809eac <__cxa_atexit@plt+0x7f7efc> │ │ │ │ + ldr r9, [pc, #32] @ 809ebc <__cxa_atexit@plt+0x7f7f0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 26 @ 0x3100 │ │ │ │ - cmneq r3, #160, 12 @ 0xa000000 │ │ │ │ - cmneq r3, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r3, #164, 12 @ 0xa400000 │ │ │ │ - movteq sl, #19320 @ 0x4b78 │ │ │ │ + cmneq r3, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r3, #144, 12 @ 0x9000000 │ │ │ │ + cmneq r3, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r3, #148, 12 @ 0x9400000 │ │ │ │ + movteq sl, #19304 @ 0x4b68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809f00 <__cxa_atexit@plt+0x7f7f50> │ │ │ │ + bcc 809f10 <__cxa_atexit@plt+0x7f7f60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809ef8 <__cxa_atexit@plt+0x7f7f48> │ │ │ │ - ldr r8, [pc, #36] @ 809f08 <__cxa_atexit@plt+0x7f7f58> │ │ │ │ + beq 809f08 <__cxa_atexit@plt+0x7f7f58> │ │ │ │ + ldr r8, [pc, #36] @ 809f18 <__cxa_atexit@plt+0x7f7f68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 809f0c <__cxa_atexit@plt+0x7f7f5c> │ │ │ │ + ldr r3, [pc, #32] @ 809f1c <__cxa_atexit@plt+0x7f7f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7e44 <__cxa_atexit@plt+0xba5e94> │ │ │ │ + b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #19276 @ 0x4b4c │ │ │ │ - cmneq r3, #68, 26 @ 0x1100 │ │ │ │ - movteq sl, #19020 @ 0x4a4c │ │ │ │ + movteq sl, #19260 @ 0x4b3c │ │ │ │ + cmneq r3, #52, 26 @ 0xd00 │ │ │ │ + movteq sl, #19004 @ 0x4a3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809f70 <__cxa_atexit@plt+0x7f7fc0> │ │ │ │ + bcc 809f80 <__cxa_atexit@plt+0x7f7fd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 809f68 <__cxa_atexit@plt+0x7f7fb8> │ │ │ │ - ldr r7, [pc, #52] @ 809f78 <__cxa_atexit@plt+0x7f7fc8> │ │ │ │ + beq 809f78 <__cxa_atexit@plt+0x7f7fc8> │ │ │ │ + ldr r7, [pc, #52] @ 809f88 <__cxa_atexit@plt+0x7f7fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 809f7c <__cxa_atexit@plt+0x7f7fcc> │ │ │ │ + ldr r7, [pc, #40] @ 809f8c <__cxa_atexit@plt+0x7f7fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 809f80 <__cxa_atexit@plt+0x7f7fd0> │ │ │ │ + ldr r8, [pc, #36] @ 809f90 <__cxa_atexit@plt+0x7f7fe0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 809f84 <__cxa_atexit@plt+0x7f7fd4> │ │ │ │ + ldr r9, [pc, #32] @ 809f94 <__cxa_atexit@plt+0x7f7fe4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #236, 24 @ 0xec00 │ │ │ │ - cmneq r3, #92 @ 0x5c │ │ │ │ - cmneq r3, #232, 10 @ 0x3a000000 │ │ │ │ - cmneq r3, #56, 8 @ 0x38000000 │ │ │ │ - movteq sl, #19156 @ 0x4ad4 │ │ │ │ + cmneq r3, #220, 24 @ 0xdc00 │ │ │ │ + cmneq r3, #76 @ 0x4c │ │ │ │ + cmneq r3, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r3, #40, 8 @ 0x28000000 │ │ │ │ + movteq sl, #19140 @ 0x4ac4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 809fdc <__cxa_atexit@plt+0x7f802c> │ │ │ │ - ldr r8, [pc, #60] @ 809fe4 <__cxa_atexit@plt+0x7f8034> │ │ │ │ + bcc 809fec <__cxa_atexit@plt+0x7f803c> │ │ │ │ + ldr r8, [pc, #60] @ 809ff4 <__cxa_atexit@plt+0x7f8044> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #56] @ 809fe8 <__cxa_atexit@plt+0x7f8038> │ │ │ │ + ldr r3, [pc, #56] @ 809ff8 <__cxa_atexit@plt+0x7f8048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 809fec <__cxa_atexit@plt+0x7f803c> │ │ │ │ + ldr r3, [pc, #48] @ 809ffc <__cxa_atexit@plt+0x7f804c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 809ff0 <__cxa_atexit@plt+0x7f8040> │ │ │ │ + ldr r3, [pc, #36] @ 80a000 <__cxa_atexit@plt+0x7f8050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #19132 @ 0x4abc │ │ │ │ - cmneq r3, #140, 24 @ 0x8c00 │ │ │ │ - cmneq r3, #168, 24 @ 0xa800 │ │ │ │ - cmneq r3, #124, 26 @ 0x1f00 │ │ │ │ - movteq sl, #18600 @ 0x48a8 │ │ │ │ + movteq sl, #19116 @ 0x4aac │ │ │ │ + cmneq r3, #124, 24 @ 0x7c00 │ │ │ │ + cmneq r3, #152, 24 @ 0x9800 │ │ │ │ + cmneq r3, #108, 26 @ 0x1b00 │ │ │ │ + movteq sl, #18584 @ 0x4898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a030 <__cxa_atexit@plt+0x7f8080> │ │ │ │ - ldr r8, [pc, #36] @ 80a038 <__cxa_atexit@plt+0x7f8088> │ │ │ │ + bcc 80a040 <__cxa_atexit@plt+0x7f8090> │ │ │ │ + ldr r8, [pc, #36] @ 80a048 <__cxa_atexit@plt+0x7f8098> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80a03c <__cxa_atexit@plt+0x7f808c> │ │ │ │ + ldr r3, [pc, #32] @ 80a04c <__cxa_atexit@plt+0x7f809c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80a040 <__cxa_atexit@plt+0x7f8090> │ │ │ │ + ldr r7, [pc, #20] @ 80a050 <__cxa_atexit@plt+0x7f80a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x032054aa │ │ │ │ - cmneq r3, #32, 24 @ 0x2000 │ │ │ │ - cmneq r3, #80, 24 @ 0x5000 │ │ │ │ - movteq sl, #18532 @ 0x4864 │ │ │ │ + @ instruction: 0x0320549a │ │ │ │ + cmneq r3, #16, 24 @ 0x1000 │ │ │ │ + cmneq r3, #64, 24 @ 0x4000 │ │ │ │ + movteq sl, #18516 @ 0x4854 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a0a0 <__cxa_atexit@plt+0x7f80f0> │ │ │ │ + bcc 80a0b0 <__cxa_atexit@plt+0x7f8100> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80a098 <__cxa_atexit@plt+0x7f80e8> │ │ │ │ - ldr r3, [pc, #52] @ 80a0a8 <__cxa_atexit@plt+0x7f80f8> │ │ │ │ + bhi 80a0a8 <__cxa_atexit@plt+0x7f80f8> │ │ │ │ + ldr r3, [pc, #52] @ 80a0b8 <__cxa_atexit@plt+0x7f8108> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 80a0ac <__cxa_atexit@plt+0x7f80fc> │ │ │ │ + ldr r2, [pc, #48] @ 80a0bc <__cxa_atexit@plt+0x7f810c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 80a0b0 <__cxa_atexit@plt+0x7f8100> │ │ │ │ + ldr r7, [pc, #28] @ 80a0c0 <__cxa_atexit@plt+0x7f8110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, #192, 22 @ 0x30000 │ │ │ │ - cmneq r3, #176, 24 @ 0xb000 │ │ │ │ - movteq sl, #18872 @ 0x49b8 │ │ │ │ + cmneq r3, #176, 22 @ 0x2c000 │ │ │ │ + cmneq r3, #160, 24 @ 0xa000 │ │ │ │ + movteq sl, #18856 @ 0x49a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a128 <__cxa_atexit@plt+0x7f8178> │ │ │ │ + bcc 80a138 <__cxa_atexit@plt+0x7f8188> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80a120 <__cxa_atexit@plt+0x7f8170> │ │ │ │ - ldr r3, [pc, #76] @ 80a130 <__cxa_atexit@plt+0x7f8180> │ │ │ │ + bhi 80a130 <__cxa_atexit@plt+0x7f8180> │ │ │ │ + ldr r3, [pc, #76] @ 80a140 <__cxa_atexit@plt+0x7f8190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80a134 <__cxa_atexit@plt+0x7f8184> │ │ │ │ + ldr r2, [pc, #72] @ 80a144 <__cxa_atexit@plt+0x7f8194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80a138 <__cxa_atexit@plt+0x7f8188> │ │ │ │ + ldr r2, [pc, #56] @ 80a148 <__cxa_atexit@plt+0x7f8198> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80a13c <__cxa_atexit@plt+0x7f818c> │ │ │ │ + ldr r7, [pc, #32] @ 80a14c <__cxa_atexit@plt+0x7f819c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #80, 22 @ 0x14000 │ │ │ │ + cmneq r3, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmneq r3, #120, 24 @ 0x7800 │ │ │ │ - movteq sl, #18256 @ 0x4750 │ │ │ │ + cmneq r3, #104, 24 @ 0x6800 │ │ │ │ + movteq sl, #18240 @ 0x4740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a190 <__cxa_atexit@plt+0x7f81e0> │ │ │ │ - ldr r3, [pc, #56] @ 80a198 <__cxa_atexit@plt+0x7f81e8> │ │ │ │ + bcc 80a1a0 <__cxa_atexit@plt+0x7f81f0> │ │ │ │ + ldr r3, [pc, #56] @ 80a1a8 <__cxa_atexit@plt+0x7f81f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 80a19c <__cxa_atexit@plt+0x7f81ec> │ │ │ │ + ldr r3, [pc, #48] @ 80a1ac <__cxa_atexit@plt+0x7f81fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 80a1a0 <__cxa_atexit@plt+0x7f81f0> │ │ │ │ + ldr r3, [pc, #36] @ 80a1b0 <__cxa_atexit@plt+0x7f8200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 80a1a4 <__cxa_atexit@plt+0x7f81f4> │ │ │ │ + ldr r8, [pc, #24] @ 80a1b4 <__cxa_atexit@plt+0x7f8204> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #220, 20 @ 0xdc000 │ │ │ │ - cmneq r3, #248, 20 @ 0xf8000 │ │ │ │ - cmneq r3, #204, 22 @ 0x33000 │ │ │ │ - cmneq r3, #24, 24 @ 0x1800 │ │ │ │ + cmneq r3, #204, 20 @ 0xcc000 │ │ │ │ + cmneq r3, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r3, #188, 22 @ 0x2f000 │ │ │ │ + cmneq r3, #8, 24 @ 0x800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 80a1f8 <__cxa_atexit@plt+0x7f8248> │ │ │ │ - ldr r7, [pc, #68] @ 80a210 <__cxa_atexit@plt+0x7f8260> │ │ │ │ + bhi 80a208 <__cxa_atexit@plt+0x7f8258> │ │ │ │ + ldr r7, [pc, #68] @ 80a220 <__cxa_atexit@plt+0x7f8270> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 80a214 <__cxa_atexit@plt+0x7f8264> │ │ │ │ + ldr r3, [pc, #64] @ 80a224 <__cxa_atexit@plt+0x7f8274> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 80a218 <__cxa_atexit@plt+0x7f8268> │ │ │ │ + ldr r7, [pc, #36] @ 80a228 <__cxa_atexit@plt+0x7f8278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 80a21c <__cxa_atexit@plt+0x7f826c> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 80a22c <__cxa_atexit@plt+0x7f827c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r3, #180, 22 @ 0x2d000 │ │ │ │ - movteq sl, #18568 @ 0x4888 │ │ │ │ - movteq sl, #18524 @ 0x485c │ │ │ │ + cmneq r3, #164, 22 @ 0x29000 │ │ │ │ + movteq sl, #18552 @ 0x4878 │ │ │ │ + movteq sl, #18508 @ 0x484c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 80a1b4 <__cxa_atexit@plt+0x7f8204> │ │ │ │ + b 80a1c4 <__cxa_atexit@plt+0x7f8214> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 80a28c <__cxa_atexit@plt+0x7f82dc> │ │ │ │ - ldr r7, [pc, #68] @ 80a2ac <__cxa_atexit@plt+0x7f82fc> │ │ │ │ + bhi 80a29c <__cxa_atexit@plt+0x7f82ec> │ │ │ │ + ldr r7, [pc, #68] @ 80a2bc <__cxa_atexit@plt+0x7f830c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 80a2b0 <__cxa_atexit@plt+0x7f8300> │ │ │ │ + ldr r3, [pc, #64] @ 80a2c0 <__cxa_atexit@plt+0x7f8310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 80a2b4 <__cxa_atexit@plt+0x7f8304> │ │ │ │ + ldr r7, [pc, #44] @ 80a2c4 <__cxa_atexit@plt+0x7f8314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - ldr r7, [pc, #36] @ 80a2b8 <__cxa_atexit@plt+0x7f8308> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + ldr r7, [pc, #36] @ 80a2c8 <__cxa_atexit@plt+0x7f8318> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmneq r3, #216, 20 @ 0xd8000 │ │ │ │ - cmneq r3, #196, 20 @ 0xc4000 │ │ │ │ - movteq sl, #18440 @ 0x4808 │ │ │ │ - movteq sl, #18368 @ 0x47c0 │ │ │ │ + cmneq r3, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r3, #180, 20 @ 0xb4000 │ │ │ │ + movteq sl, #18424 @ 0x47f8 │ │ │ │ + movteq sl, #18352 @ 0x47b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a308 <__cxa_atexit@plt+0x7f8358> │ │ │ │ - ldr r3, [pc, #56] @ 80a31c <__cxa_atexit@plt+0x7f836c> │ │ │ │ + bcc 80a318 <__cxa_atexit@plt+0x7f8368> │ │ │ │ + ldr r3, [pc, #56] @ 80a32c <__cxa_atexit@plt+0x7f837c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #48] @ 80a320 <__cxa_atexit@plt+0x7f8370> │ │ │ │ + ldr r3, [pc, #48] @ 80a330 <__cxa_atexit@plt+0x7f8380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 80a324 <__cxa_atexit@plt+0x7f8374> │ │ │ │ + ldr r3, [pc, #36] @ 80a334 <__cxa_atexit@plt+0x7f8384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ - b 80a1b4 <__cxa_atexit@plt+0x7f8204> │ │ │ │ - ldr r7, [pc, #24] @ 80a328 <__cxa_atexit@plt+0x7f8378> │ │ │ │ + b 80a1c4 <__cxa_atexit@plt+0x7f8214> │ │ │ │ + ldr r7, [pc, #24] @ 80a338 <__cxa_atexit@plt+0x7f8388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #92, 18 @ 0x170000 │ │ │ │ - cmneq r3, #192, 18 @ 0x300000 │ │ │ │ - cmneq r3, #72, 20 @ 0x48000 │ │ │ │ - movteq sl, #18332 @ 0x479c │ │ │ │ - movteq sl, #18088 @ 0x46a8 │ │ │ │ + cmneq r3, #76, 18 @ 0x130000 │ │ │ │ + cmneq r3, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq r3, #56, 20 @ 0x38000 │ │ │ │ + movteq sl, #18316 @ 0x478c │ │ │ │ + movteq sl, #18072 @ 0x4698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a38c <__cxa_atexit@plt+0x7f83dc> │ │ │ │ + bcc 80a39c <__cxa_atexit@plt+0x7f83ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a384 <__cxa_atexit@plt+0x7f83d4> │ │ │ │ - ldr r7, [pc, #52] @ 80a394 <__cxa_atexit@plt+0x7f83e4> │ │ │ │ + beq 80a394 <__cxa_atexit@plt+0x7f83e4> │ │ │ │ + ldr r7, [pc, #52] @ 80a3a4 <__cxa_atexit@plt+0x7f83f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 80a398 <__cxa_atexit@plt+0x7f83e8> │ │ │ │ + ldr r7, [pc, #40] @ 80a3a8 <__cxa_atexit@plt+0x7f83f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 80a39c <__cxa_atexit@plt+0x7f83ec> │ │ │ │ + ldr r8, [pc, #36] @ 80a3ac <__cxa_atexit@plt+0x7f83fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 80a3a0 <__cxa_atexit@plt+0x7f83f0> │ │ │ │ + ldr r9, [pc, #32] @ 80a3b0 <__cxa_atexit@plt+0x7f8400> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #208, 16 @ 0xd00000 │ │ │ │ - cmneq r3, #172, 2 @ 0x2b │ │ │ │ - cmneq r3, #36 @ 0x24 │ │ │ │ - cmneq r3, #176, 2 @ 0x2c │ │ │ │ - movteq sl, #18204 @ 0x471c │ │ │ │ + cmneq r3, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r3, #156, 2 @ 0x27 │ │ │ │ + cmneq r3, #20 │ │ │ │ + cmneq r3, #160, 2 @ 0x28 │ │ │ │ + movteq sl, #18188 @ 0x470c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a3f4 <__cxa_atexit@plt+0x7f8444> │ │ │ │ + bcc 80a404 <__cxa_atexit@plt+0x7f8454> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a3ec <__cxa_atexit@plt+0x7f843c> │ │ │ │ - ldr r8, [pc, #36] @ 80a3fc <__cxa_atexit@plt+0x7f844c> │ │ │ │ + beq 80a3fc <__cxa_atexit@plt+0x7f844c> │ │ │ │ + ldr r8, [pc, #36] @ 80a40c <__cxa_atexit@plt+0x7f845c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80a400 <__cxa_atexit@plt+0x7f8450> │ │ │ │ + ldr r3, [pc, #32] @ 80a410 <__cxa_atexit@plt+0x7f8460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ + b bb7e44 <__cxa_atexit@plt+0xba5e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #18160 @ 0x46f0 │ │ │ │ - cmneq r3, #80, 16 @ 0x500000 │ │ │ │ - movteq sl, #17872 @ 0x45d0 │ │ │ │ + movteq sl, #18144 @ 0x46e0 │ │ │ │ + cmneq r3, #64, 16 @ 0x400000 │ │ │ │ + movteq sl, #17856 @ 0x45c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a464 <__cxa_atexit@plt+0x7f84b4> │ │ │ │ + bcc 80a474 <__cxa_atexit@plt+0x7f84c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a45c <__cxa_atexit@plt+0x7f84ac> │ │ │ │ - ldr r7, [pc, #52] @ 80a46c <__cxa_atexit@plt+0x7f84bc> │ │ │ │ + beq 80a46c <__cxa_atexit@plt+0x7f84bc> │ │ │ │ + ldr r7, [pc, #52] @ 80a47c <__cxa_atexit@plt+0x7f84cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 80a470 <__cxa_atexit@plt+0x7f84c0> │ │ │ │ + ldr r7, [pc, #40] @ 80a480 <__cxa_atexit@plt+0x7f84d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 80a474 <__cxa_atexit@plt+0x7f84c4> │ │ │ │ + ldr r8, [pc, #36] @ 80a484 <__cxa_atexit@plt+0x7f84d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 80a478 <__cxa_atexit@plt+0x7f84c8> │ │ │ │ + ldr r9, [pc, #32] @ 80a488 <__cxa_atexit@plt+0x7f84d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #248, 14 @ 0x3e00000 │ │ │ │ - cmneq r3, #212 @ 0xd4 │ │ │ │ - cmneq r3, #76, 30 @ 0x130 │ │ │ │ - cmneq r3, #216 @ 0xd8 │ │ │ │ - movteq sl, #18020 @ 0x4664 │ │ │ │ + cmneq r3, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r3, #196 @ 0xc4 │ │ │ │ + cmneq r3, #60, 30 @ 0xf0 │ │ │ │ + cmneq r3, #200 @ 0xc8 │ │ │ │ + movteq sl, #18004 @ 0x4654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a4cc <__cxa_atexit@plt+0x7f851c> │ │ │ │ + bcc 80a4dc <__cxa_atexit@plt+0x7f852c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a4c4 <__cxa_atexit@plt+0x7f8514> │ │ │ │ - ldr r8, [pc, #36] @ 80a4d4 <__cxa_atexit@plt+0x7f8524> │ │ │ │ + beq 80a4d4 <__cxa_atexit@plt+0x7f8524> │ │ │ │ + ldr r8, [pc, #36] @ 80a4e4 <__cxa_atexit@plt+0x7f8534> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80a4d8 <__cxa_atexit@plt+0x7f8528> │ │ │ │ + ldr r3, [pc, #32] @ 80a4e8 <__cxa_atexit@plt+0x7f8538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7e3c <__cxa_atexit@plt+0xba5e8c> │ │ │ │ + b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #17976 @ 0x4638 │ │ │ │ - cmneq r3, #120, 14 @ 0x1e00000 │ │ │ │ - movteq sl, #17656 @ 0x44f8 │ │ │ │ + movteq sl, #17960 @ 0x4628 │ │ │ │ + cmneq r3, #104, 14 @ 0x1a00000 │ │ │ │ + movteq sl, #17640 @ 0x44e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a53c <__cxa_atexit@plt+0x7f858c> │ │ │ │ + bcc 80a54c <__cxa_atexit@plt+0x7f859c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a534 <__cxa_atexit@plt+0x7f8584> │ │ │ │ - ldr r7, [pc, #52] @ 80a544 <__cxa_atexit@plt+0x7f8594> │ │ │ │ + beq 80a544 <__cxa_atexit@plt+0x7f8594> │ │ │ │ + ldr r7, [pc, #52] @ 80a554 <__cxa_atexit@plt+0x7f85a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 80a548 <__cxa_atexit@plt+0x7f8598> │ │ │ │ + ldr r7, [pc, #40] @ 80a558 <__cxa_atexit@plt+0x7f85a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 80a54c <__cxa_atexit@plt+0x7f859c> │ │ │ │ + ldr r8, [pc, #36] @ 80a55c <__cxa_atexit@plt+0x7f85ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 80a550 <__cxa_atexit@plt+0x7f85a0> │ │ │ │ + ldr r9, [pc, #32] @ 80a560 <__cxa_atexit@plt+0x7f85b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32, 14 @ 0x800000 │ │ │ │ - cmneq r3, #252, 30 @ 0x3f0 │ │ │ │ - cmneq r3, #116, 28 @ 0x740 │ │ │ │ - cmneq r3, #0 │ │ │ │ - movteq sl, #17836 @ 0x45ac │ │ │ │ + cmneq r3, #16, 14 @ 0x400000 │ │ │ │ + cmneq r3, #236, 30 @ 0x3b0 │ │ │ │ + cmneq r3, #100, 28 @ 0x640 │ │ │ │ + cmneq r3, #240, 30 @ 0x3c0 │ │ │ │ + movteq sl, #17820 @ 0x459c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a5a4 <__cxa_atexit@plt+0x7f85f4> │ │ │ │ + bcc 80a5b4 <__cxa_atexit@plt+0x7f8604> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a59c <__cxa_atexit@plt+0x7f85ec> │ │ │ │ - ldr r8, [pc, #36] @ 80a5ac <__cxa_atexit@plt+0x7f85fc> │ │ │ │ + beq 80a5ac <__cxa_atexit@plt+0x7f85fc> │ │ │ │ + ldr r8, [pc, #36] @ 80a5bc <__cxa_atexit@plt+0x7f860c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80a5b0 <__cxa_atexit@plt+0x7f8600> │ │ │ │ + ldr r3, [pc, #32] @ 80a5c0 <__cxa_atexit@plt+0x7f8610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7e44 <__cxa_atexit@plt+0xba5e94> │ │ │ │ + b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #17792 @ 0x4580 │ │ │ │ - cmneq r3, #160, 12 @ 0xa000000 │ │ │ │ - movteq sl, #17792 @ 0x4580 │ │ │ │ + movteq sl, #17776 @ 0x4570 │ │ │ │ + cmneq r3, #144, 12 @ 0x9000000 │ │ │ │ + movteq sl, #17776 @ 0x4570 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a60c <__cxa_atexit@plt+0x7f865c> │ │ │ │ + bcc 80a61c <__cxa_atexit@plt+0x7f866c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a604 <__cxa_atexit@plt+0x7f8654> │ │ │ │ - ldr r7, [pc, #44] @ 80a614 <__cxa_atexit@plt+0x7f8664> │ │ │ │ + beq 80a614 <__cxa_atexit@plt+0x7f8664> │ │ │ │ + ldr r7, [pc, #44] @ 80a624 <__cxa_atexit@plt+0x7f8674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 80a618 <__cxa_atexit@plt+0x7f8668> │ │ │ │ + ldr r7, [pc, #32] @ 80a628 <__cxa_atexit@plt+0x7f8678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 80a61c <__cxa_atexit@plt+0x7f866c> │ │ │ │ + ldr r8, [pc, #28] @ 80a62c <__cxa_atexit@plt+0x7f867c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r3, #68, 30 @ 0x110 │ │ │ │ - cmneq r3, #156, 26 @ 0x2700 │ │ │ │ - movteq sl, #17684 @ 0x4514 │ │ │ │ + cmneq r3, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r3, #52, 30 @ 0xd0 │ │ │ │ + cmneq r3, #140, 26 @ 0x2300 │ │ │ │ + movteq sl, #17668 @ 0x4504 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a678 <__cxa_atexit@plt+0x7f86c8> │ │ │ │ + bcc 80a688 <__cxa_atexit@plt+0x7f86d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80a670 <__cxa_atexit@plt+0x7f86c0> │ │ │ │ - ldr r7, [pc, #44] @ 80a680 <__cxa_atexit@plt+0x7f86d0> │ │ │ │ + beq 80a680 <__cxa_atexit@plt+0x7f86d0> │ │ │ │ + ldr r7, [pc, #44] @ 80a690 <__cxa_atexit@plt+0x7f86e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 80a684 <__cxa_atexit@plt+0x7f86d4> │ │ │ │ + ldr r7, [pc, #32] @ 80a694 <__cxa_atexit@plt+0x7f86e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 80a688 <__cxa_atexit@plt+0x7f86d8> │ │ │ │ + ldr r8, [pc, #28] @ 80a698 <__cxa_atexit@plt+0x7f86e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #220, 10 @ 0x37000000 │ │ │ │ - cmneq r3, #216, 28 @ 0xd80 │ │ │ │ - cmneq r3, #48, 26 @ 0xc00 │ │ │ │ - movteq sl, #17624 @ 0x44d8 │ │ │ │ + cmneq r3, #204, 10 @ 0x33000000 │ │ │ │ + cmneq r3, #200, 28 @ 0xc80 │ │ │ │ + cmneq r3, #32, 26 @ 0x800 │ │ │ │ + movteq sl, #17608 @ 0x44c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a6c4 <__cxa_atexit@plt+0x7f8714> │ │ │ │ - ldr r3, [pc, #32] @ 80a6cc <__cxa_atexit@plt+0x7f871c> │ │ │ │ + bcc 80a6d4 <__cxa_atexit@plt+0x7f8724> │ │ │ │ + ldr r3, [pc, #32] @ 80a6dc <__cxa_atexit@plt+0x7f872c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80a6d0 <__cxa_atexit@plt+0x7f8720> │ │ │ │ + ldr r7, [pc, #16] @ 80a6e0 <__cxa_atexit@plt+0x7f8730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #144, 10 @ 0x24000000 │ │ │ │ - cmneq r3, #120, 26 @ 0x1e00 │ │ │ │ - movteq sl, #17564 @ 0x449c │ │ │ │ + cmneq r3, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r3, #104, 26 @ 0x1a00 │ │ │ │ + movteq sl, #17548 @ 0x448c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a744 <__cxa_atexit@plt+0x7f8794> │ │ │ │ + bcc 80a754 <__cxa_atexit@plt+0x7f87a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80a73c <__cxa_atexit@plt+0x7f878c> │ │ │ │ - ldr r3, [pc, #72] @ 80a74c <__cxa_atexit@plt+0x7f879c> │ │ │ │ + bhi 80a74c <__cxa_atexit@plt+0x7f879c> │ │ │ │ + ldr r3, [pc, #72] @ 80a75c <__cxa_atexit@plt+0x7f87ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 80a750 <__cxa_atexit@plt+0x7f87a0> │ │ │ │ + ldr r3, [pc, #52] @ 80a760 <__cxa_atexit@plt+0x7f87b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80a754 <__cxa_atexit@plt+0x7f87a4> │ │ │ │ + ldr r7, [pc, #36] @ 80a764 <__cxa_atexit@plt+0x7f87b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80a758 <__cxa_atexit@plt+0x7f87a8> │ │ │ │ + ldr r8, [pc, #32] @ 80a768 <__cxa_atexit@plt+0x7f87b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r3, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #16, 28 @ 0x100 │ │ │ │ - cmneq r3, #100, 24 @ 0x6400 │ │ │ │ - movteq sl, #17460 @ 0x4434 │ │ │ │ + cmneq r3, #0, 28 │ │ │ │ + cmneq r3, #84, 24 @ 0x5400 │ │ │ │ + movteq sl, #17444 @ 0x4424 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a790 <__cxa_atexit@plt+0x7f87e0> │ │ │ │ - ldr r3, [pc, #28] @ 80a798 <__cxa_atexit@plt+0x7f87e8> │ │ │ │ + bcc 80a7a0 <__cxa_atexit@plt+0x7f87f0> │ │ │ │ + ldr r3, [pc, #28] @ 80a7a8 <__cxa_atexit@plt+0x7f87f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 80a79c <__cxa_atexit@plt+0x7f87ec> │ │ │ │ + ldr r8, [pc, #16] @ 80a7ac <__cxa_atexit@plt+0x7f87fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #192, 8 @ 0xc0000000 │ │ │ │ - cmneq r3, #172, 26 @ 0x2b00 │ │ │ │ - movteq sl, #17404 @ 0x43fc │ │ │ │ + cmneq r3, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r3, #156, 26 @ 0x2700 │ │ │ │ + movteq sl, #17388 @ 0x43ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a81c <__cxa_atexit@plt+0x7f886c> │ │ │ │ + bcc 80a82c <__cxa_atexit@plt+0x7f887c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80a814 <__cxa_atexit@plt+0x7f8864> │ │ │ │ - ldr r3, [pc, #84] @ 80a824 <__cxa_atexit@plt+0x7f8874> │ │ │ │ + bhi 80a824 <__cxa_atexit@plt+0x7f8874> │ │ │ │ + ldr r3, [pc, #84] @ 80a834 <__cxa_atexit@plt+0x7f8884> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 80a828 <__cxa_atexit@plt+0x7f8878> │ │ │ │ + ldr r2, [pc, #80] @ 80a838 <__cxa_atexit@plt+0x7f8888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 80a82c <__cxa_atexit@plt+0x7f887c> │ │ │ │ + ldr r1, [pc, #60] @ 80a83c <__cxa_atexit@plt+0x7f888c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 80a830 <__cxa_atexit@plt+0x7f8880> │ │ │ │ + ldr r7, [pc, #32] @ 80a840 <__cxa_atexit@plt+0x7f8890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmneq r3, #100, 8 @ 0x64000000 │ │ │ │ + cmneq r3, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r3, #64, 8 @ 0x40000000 │ │ │ │ - movteq sl, #17232 @ 0x4350 │ │ │ │ + cmneq r3, #48, 8 @ 0x30000000 │ │ │ │ + movteq sl, #17216 @ 0x4340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a868 <__cxa_atexit@plt+0x7f88b8> │ │ │ │ - ldr r3, [pc, #28] @ 80a870 <__cxa_atexit@plt+0x7f88c0> │ │ │ │ + bcc 80a878 <__cxa_atexit@plt+0x7f88c8> │ │ │ │ + ldr r3, [pc, #28] @ 80a880 <__cxa_atexit@plt+0x7f88d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 80a874 <__cxa_atexit@plt+0x7f88c4> │ │ │ │ + ldr r8, [pc, #16] @ 80a884 <__cxa_atexit@plt+0x7f88d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #232, 6 @ 0xa0000003 │ │ │ │ - cmneq r3, #252, 28 @ 0xfc0 │ │ │ │ - movteq sl, #17132 @ 0x42ec │ │ │ │ + cmneq r3, #216, 6 @ 0x60000003 │ │ │ │ + cmneq r3, #236, 28 @ 0xec0 │ │ │ │ + movteq sl, #17116 @ 0x42dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a8b0 <__cxa_atexit@plt+0x7f8900> │ │ │ │ - ldr r3, [pc, #32] @ 80a8b8 <__cxa_atexit@plt+0x7f8908> │ │ │ │ + bcc 80a8c0 <__cxa_atexit@plt+0x7f8910> │ │ │ │ + ldr r3, [pc, #32] @ 80a8c8 <__cxa_atexit@plt+0x7f8918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80a8bc <__cxa_atexit@plt+0x7f890c> │ │ │ │ + ldr r7, [pc, #16] @ 80a8cc <__cxa_atexit@plt+0x7f891c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #164, 6 @ 0x90000002 │ │ │ │ - cmneq r3, #140, 22 @ 0x23000 │ │ │ │ - movteq sl, #17072 @ 0x42b0 │ │ │ │ + cmneq r3, #148, 6 @ 0x50000002 │ │ │ │ + cmneq r3, #124, 22 @ 0x1f000 │ │ │ │ + movteq sl, #17056 @ 0x42a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80a930 <__cxa_atexit@plt+0x7f8980> │ │ │ │ + bcc 80a940 <__cxa_atexit@plt+0x7f8990> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80a928 <__cxa_atexit@plt+0x7f8978> │ │ │ │ - ldr r3, [pc, #72] @ 80a938 <__cxa_atexit@plt+0x7f8988> │ │ │ │ + bhi 80a938 <__cxa_atexit@plt+0x7f8988> │ │ │ │ + ldr r3, [pc, #72] @ 80a948 <__cxa_atexit@plt+0x7f8998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 80a93c <__cxa_atexit@plt+0x7f898c> │ │ │ │ + ldr r3, [pc, #52] @ 80a94c <__cxa_atexit@plt+0x7f899c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80a940 <__cxa_atexit@plt+0x7f8990> │ │ │ │ + ldr r7, [pc, #36] @ 80a950 <__cxa_atexit@plt+0x7f89a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80a944 <__cxa_atexit@plt+0x7f8994> │ │ │ │ + ldr r8, [pc, #32] @ 80a954 <__cxa_atexit@plt+0x7f89a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r3, #60, 6 @ 0xf0000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #36, 24 @ 0x2400 │ │ │ │ - cmneq r3, #120, 20 @ 0x78000 │ │ │ │ - movteq sl, #17048 @ 0x4298 │ │ │ │ + cmneq r3, #20, 24 @ 0x1400 │ │ │ │ + cmneq r3, #104, 20 @ 0x68000 │ │ │ │ + movteq sl, #17032 @ 0x4288 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80a990 <__cxa_atexit@plt+0x7f89e0> │ │ │ │ - ldr r7, [pc, #52] @ 80a9a0 <__cxa_atexit@plt+0x7f89f0> │ │ │ │ + bcc 80a9a0 <__cxa_atexit@plt+0x7f89f0> │ │ │ │ + ldr r7, [pc, #52] @ 80a9b0 <__cxa_atexit@plt+0x7f8a00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 80a984 <__cxa_atexit@plt+0x7f89d4> │ │ │ │ + beq 80a994 <__cxa_atexit@plt+0x7f89e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 80a9b4 <__cxa_atexit@plt+0x7f8a04> │ │ │ │ + b 80a9c4 <__cxa_atexit@plt+0x7f8a14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80a9a4 <__cxa_atexit@plt+0x7f89f4> │ │ │ │ + ldr r7, [pc, #12] @ 80a9b4 <__cxa_atexit@plt+0x7f8a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq sl, #16996 @ 0x4264 │ │ │ │ - movteq sl, #16956 @ 0x423c │ │ │ │ + movteq sl, #16980 @ 0x4254 │ │ │ │ + movteq sl, #16940 @ 0x422c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 80a9d4 <__cxa_atexit@plt+0x7f8a24> │ │ │ │ + ldr r3, [pc, #24] @ 80a9e4 <__cxa_atexit@plt+0x7f8a34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 80a9d8 <__cxa_atexit@plt+0x7f8a28> │ │ │ │ + ldr r7, [pc, #8] @ 80a9e8 <__cxa_atexit@plt+0x7f8a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r3, #148, 26 @ 0x2500 │ │ │ │ - movteq sl, #16888 @ 0x41f8 │ │ │ │ + cmneq r3, #132, 26 @ 0x2100 │ │ │ │ + movteq sl, #16872 @ 0x41e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 80aa4c <__cxa_atexit@plt+0x7f8a9c> │ │ │ │ + bne 80aa5c <__cxa_atexit@plt+0x7f8aac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 80aa6c <__cxa_atexit@plt+0x7f8abc> │ │ │ │ + bhi 80aa7c <__cxa_atexit@plt+0x7f8acc> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #104] @ 80aa80 <__cxa_atexit@plt+0x7f8ad0> │ │ │ │ + ldr r1, [pc, #104] @ 80aa90 <__cxa_atexit@plt+0x7f8ae0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 80aa84 <__cxa_atexit@plt+0x7f8ad4> │ │ │ │ + ldr r0, [pc, #100] @ 80aa94 <__cxa_atexit@plt+0x7f8ae4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #72] @ 80aa88 <__cxa_atexit@plt+0x7f8ad8> │ │ │ │ + ldr r7, [pc, #72] @ 80aa98 <__cxa_atexit@plt+0x7f8ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #68] @ 80aa8c <__cxa_atexit@plt+0x7f8adc> │ │ │ │ + ldr r8, [pc, #68] @ 80aa9c <__cxa_atexit@plt+0x7f8aec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #40] @ 80aa7c <__cxa_atexit@plt+0x7f8acc> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #40] @ 80aa8c <__cxa_atexit@plt+0x7f8adc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 80aa64 <__cxa_atexit@plt+0x7f8ab4> │ │ │ │ - b 80ab44 <__cxa_atexit@plt+0x7f8b94> │ │ │ │ + beq 80aa74 <__cxa_atexit@plt+0x7f8ac4> │ │ │ │ + b 80ab54 <__cxa_atexit@plt+0x7f8ba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmneq r3, #16, 4 │ │ │ │ - cmneq r3, #32, 26 @ 0x800 │ │ │ │ - movteq sl, #16688 @ 0x4130 │ │ │ │ + cmneq r3, #0, 4 │ │ │ │ + cmneq r3, #16, 26 @ 0x400 │ │ │ │ + movteq sl, #16672 @ 0x4120 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 80aac8 <__cxa_atexit@plt+0x7f8b18> │ │ │ │ + ldr r3, [pc, #36] @ 80aad8 <__cxa_atexit@plt+0x7f8b28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80aacc <__cxa_atexit@plt+0x7f8b1c> │ │ │ │ + ldr r7, [pc, #16] @ 80aadc <__cxa_atexit@plt+0x7f8b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 80aad0 <__cxa_atexit@plt+0x7f8b20> │ │ │ │ + ldr r8, [pc, #12] @ 80aae0 <__cxa_atexit@plt+0x7f8b30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #140, 22 @ 0x23000 │ │ │ │ - cmneq r3, #188, 16 @ 0xbc0000 │ │ │ │ - movteq sl, #16604 @ 0x40dc │ │ │ │ + cmneq r3, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r3, #172, 16 @ 0xac0000 │ │ │ │ + movteq sl, #16588 @ 0x40cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ab18 <__cxa_atexit@plt+0x7f8b68> │ │ │ │ + bhi 80ab28 <__cxa_atexit@plt+0x7f8b78> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 80ab2c <__cxa_atexit@plt+0x7f8b7c> │ │ │ │ + ldr r0, [pc, #48] @ 80ab3c <__cxa_atexit@plt+0x7f8b8c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #44] @ 80ab30 <__cxa_atexit@plt+0x7f8b80> │ │ │ │ + ldr r2, [pc, #44] @ 80ab40 <__cxa_atexit@plt+0x7f8b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #12] @ 80ab34 <__cxa_atexit@plt+0x7f8b84> │ │ │ │ + ldr r0, [pc, #12] @ 80ab44 <__cxa_atexit@plt+0x7f8b94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmneq r3, #212, 14 @ 0x3500000 │ │ │ │ - cmneq r3, #108, 6 @ 0xb0000001 │ │ │ │ - movteq sl, #16504 @ 0x4078 │ │ │ │ + cmneq r3, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ + movteq sl, #16488 @ 0x4068 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ab78 <__cxa_atexit@plt+0x7f8bc8> │ │ │ │ - ldr r0, [pc, #48] @ 80ab8c <__cxa_atexit@plt+0x7f8bdc> │ │ │ │ + bhi 80ab88 <__cxa_atexit@plt+0x7f8bd8> │ │ │ │ + ldr r0, [pc, #48] @ 80ab9c <__cxa_atexit@plt+0x7f8bec> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #44] @ 80ab90 <__cxa_atexit@plt+0x7f8be0> │ │ │ │ + ldr r3, [pc, #44] @ 80aba0 <__cxa_atexit@plt+0x7f8bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #12] @ 80ab94 <__cxa_atexit@plt+0x7f8be4> │ │ │ │ + ldr r0, [pc, #12] @ 80aba4 <__cxa_atexit@plt+0x7f8bf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #112, 14 @ 0x1c00000 │ │ │ │ - cmneq r3, #12, 6 @ 0x30000000 │ │ │ │ - ldr r0, [pc, #20] @ 80abb4 <__cxa_atexit@plt+0x7f8c04> │ │ │ │ + cmneq r3, #96, 14 @ 0x1800000 │ │ │ │ + cmneq r3, #252, 4 @ 0xc000000f │ │ │ │ + ldr r0, [pc, #20] @ 80abc4 <__cxa_atexit@plt+0x7f8c14> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r9, #20472 @ 0x4ff8 │ │ │ │ + movteq r9, #20456 @ 0x4fe8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ac20 <__cxa_atexit@plt+0x7f8c70> │ │ │ │ + bhi 80ac30 <__cxa_atexit@plt+0x7f8c80> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #72] @ 80ac2c <__cxa_atexit@plt+0x7f8c7c> │ │ │ │ + ldr r1, [pc, #72] @ 80ac3c <__cxa_atexit@plt+0x7f8c8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 80ac30 <__cxa_atexit@plt+0x7f8c80> │ │ │ │ + ldr r0, [pc, #68] @ 80ac40 <__cxa_atexit@plt+0x7f8c90> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #64] @ 80ac34 <__cxa_atexit@plt+0x7f8c84> │ │ │ │ + ldr lr, [pc, #64] @ 80ac44 <__cxa_atexit@plt+0x7f8c94> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 80ac38 <__cxa_atexit@plt+0x7f8c88> │ │ │ │ + ldr r7, [pc, #28] @ 80ac48 <__cxa_atexit@plt+0x7f8c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - cmneq r3, #52 @ 0x34 │ │ │ │ + cmneq r3, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ac84 <__cxa_atexit@plt+0x7f8cd4> │ │ │ │ + bhi 80ac94 <__cxa_atexit@plt+0x7f8ce4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #48] @ 80ac90 <__cxa_atexit@plt+0x7f8ce0> │ │ │ │ + ldr r2, [pc, #48] @ 80aca0 <__cxa_atexit@plt+0x7f8cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #40] @ 80ac94 <__cxa_atexit@plt+0x7f8ce4> │ │ │ │ + ldr r1, [pc, #40] @ 80aca4 <__cxa_atexit@plt+0x7f8cf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #132, 4 @ 0x40000008 │ │ │ │ - cmneq r3, #100, 12 @ 0x6400000 │ │ │ │ - movteq r9, #20336 @ 0x4f70 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #116, 4 @ 0x40000007 │ │ │ │ + cmneq r3, #84, 12 @ 0x5400000 │ │ │ │ + movteq r9, #20320 @ 0x4f60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80acdc <__cxa_atexit@plt+0x7f8d2c> │ │ │ │ - ldr r3, [pc, #44] @ 80ace4 <__cxa_atexit@plt+0x7f8d34> │ │ │ │ + bcc 80acec <__cxa_atexit@plt+0x7f8d3c> │ │ │ │ + ldr r3, [pc, #44] @ 80acf4 <__cxa_atexit@plt+0x7f8d44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80ace8 <__cxa_atexit@plt+0x7f8d38> │ │ │ │ + ldr r3, [pc, #36] @ 80acf8 <__cxa_atexit@plt+0x7f8d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 80acec <__cxa_atexit@plt+0x7f8d3c> │ │ │ │ + ldr r8, [pc, #20] @ 80acfc <__cxa_atexit@plt+0x7f8d4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #132, 30 @ 0x210 │ │ │ │ - cmneq r3, #124, 30 @ 0x1f0 │ │ │ │ - cmneq r3, #200, 28 @ 0xc80 │ │ │ │ - movteq r9, #20260 @ 0x4f24 │ │ │ │ + cmneq r3, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r3, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r3, #184, 28 @ 0xb80 │ │ │ │ + movteq r9, #20244 @ 0x4f14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ad58 <__cxa_atexit@plt+0x7f8da8> │ │ │ │ + bcc 80ad68 <__cxa_atexit@plt+0x7f8db8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ad50 <__cxa_atexit@plt+0x7f8da0> │ │ │ │ - ldr r3, [pc, #64] @ 80ad60 <__cxa_atexit@plt+0x7f8db0> │ │ │ │ + bhi 80ad60 <__cxa_atexit@plt+0x7f8db0> │ │ │ │ + ldr r3, [pc, #64] @ 80ad70 <__cxa_atexit@plt+0x7f8dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 80ad64 <__cxa_atexit@plt+0x7f8db4> │ │ │ │ + ldr r3, [pc, #44] @ 80ad74 <__cxa_atexit@plt+0x7f8dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 80ad68 <__cxa_atexit@plt+0x7f8db8> │ │ │ │ + ldr r7, [pc, #28] @ 80ad78 <__cxa_atexit@plt+0x7f8dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #28, 30 @ 0x70 │ │ │ │ + cmneq r3, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #116, 8 @ 0x74000000 │ │ │ │ - movteq r9, #20152 @ 0x4eb8 │ │ │ │ + cmneq r3, #100, 8 @ 0x64000000 │ │ │ │ + movteq r9, #20136 @ 0x4ea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80add4 <__cxa_atexit@plt+0x7f8e24> │ │ │ │ + bcc 80ade4 <__cxa_atexit@plt+0x7f8e34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80adcc <__cxa_atexit@plt+0x7f8e1c> │ │ │ │ - ldr r3, [pc, #64] @ 80addc <__cxa_atexit@plt+0x7f8e2c> │ │ │ │ + bhi 80addc <__cxa_atexit@plt+0x7f8e2c> │ │ │ │ + ldr r3, [pc, #64] @ 80adec <__cxa_atexit@plt+0x7f8e3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 80ade0 <__cxa_atexit@plt+0x7f8e30> │ │ │ │ + ldr r2, [pc, #44] @ 80adf0 <__cxa_atexit@plt+0x7f8e40> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 80ade4 <__cxa_atexit@plt+0x7f8e34> │ │ │ │ + ldr r7, [pc, #28] @ 80adf4 <__cxa_atexit@plt+0x7f8e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #160, 28 @ 0xa00 │ │ │ │ + cmneq r3, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r3, #44, 12 @ 0x2c00000 │ │ │ │ - movteq r9, #20040 @ 0x4e48 │ │ │ │ + cmneq r3, #28, 12 @ 0x1c00000 │ │ │ │ + movteq r9, #20024 @ 0x4e38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ae94 <__cxa_atexit@plt+0x7f8ee4> │ │ │ │ + bcc 80aea4 <__cxa_atexit@plt+0x7f8ef4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ae8c <__cxa_atexit@plt+0x7f8edc> │ │ │ │ - ldr lr, [pc, #128] @ 80ae9c <__cxa_atexit@plt+0x7f8eec> │ │ │ │ + bhi 80ae9c <__cxa_atexit@plt+0x7f8eec> │ │ │ │ + ldr lr, [pc, #128] @ 80aeac <__cxa_atexit@plt+0x7f8efc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #124] @ 80aea0 <__cxa_atexit@plt+0x7f8ef0> │ │ │ │ + ldr r2, [pc, #124] @ 80aeb0 <__cxa_atexit@plt+0x7f8f00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 80aea4 <__cxa_atexit@plt+0x7f8ef4> │ │ │ │ + ldr r1, [pc, #120] @ 80aeb4 <__cxa_atexit@plt+0x7f8f04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ - ldr r3, [pc, #108] @ 80aea8 <__cxa_atexit@plt+0x7f8ef8> │ │ │ │ + ldr r3, [pc, #108] @ 80aeb8 <__cxa_atexit@plt+0x7f8f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r0, [pc, #88] @ 80aeac <__cxa_atexit@plt+0x7f8efc> │ │ │ │ + ldr r0, [pc, #88] @ 80aebc <__cxa_atexit@plt+0x7f8f0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r3, r6, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #52] @ 80aeb0 <__cxa_atexit@plt+0x7f8f00> │ │ │ │ + ldr r3, [pc, #52] @ 80aec0 <__cxa_atexit@plt+0x7f8f10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 80aeb4 <__cxa_atexit@plt+0x7f8f04> │ │ │ │ + ldr r8, [pc, #44] @ 80aec4 <__cxa_atexit@plt+0x7f8f14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq r3, #184, 24 @ 0xb800 │ │ │ │ - cmneq r3, #208, 14 @ 0x3400000 │ │ │ │ - cmneq r3, #108, 28 @ 0x6c0 │ │ │ │ - cmneq r3, #108, 24 @ 0x6c00 │ │ │ │ - cmneq r3, #60, 28 @ 0x3c0 │ │ │ │ - movteq r9, #19780 @ 0x4d44 │ │ │ │ + cmneq r3, #168, 24 @ 0xa800 │ │ │ │ + cmneq r3, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r3, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r3, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ + movteq r9, #19764 @ 0x4d34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ - ldr r7, [pc, #20] @ 80aee8 <__cxa_atexit@plt+0x7f8f38> │ │ │ │ + ldr r7, [pc, #20] @ 80aef8 <__cxa_atexit@plt+0x7f8f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ biceq r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #152, 16 @ 0x980000 │ │ │ │ + cmneq r3, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80af48 <__cxa_atexit@plt+0x7f8f98> │ │ │ │ + bcc 80af58 <__cxa_atexit@plt+0x7f8fa8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 80af40 <__cxa_atexit@plt+0x7f8f90> │ │ │ │ - ldr r7, [pc, #64] @ 80af5c <__cxa_atexit@plt+0x7f8fac> │ │ │ │ + bhi 80af50 <__cxa_atexit@plt+0x7f8fa0> │ │ │ │ + ldr r7, [pc, #64] @ 80af6c <__cxa_atexit@plt+0x7f8fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r7, r8} │ │ │ │ str r9, [r5, #-4]! │ │ │ │ sub sl, r6, #2 │ │ │ │ - ldr r7, [pc, #48] @ 80af60 <__cxa_atexit@plt+0x7f8fb0> │ │ │ │ + ldr r7, [pc, #48] @ 80af70 <__cxa_atexit@plt+0x7f8fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 80af64 <__cxa_atexit@plt+0x7f8fb4> │ │ │ │ + ldr r8, [pc, #44] @ 80af74 <__cxa_atexit@plt+0x7f8fc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r8 │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 80af58 <__cxa_atexit@plt+0x7f8fa8> │ │ │ │ + ldr r7, [pc, #8] @ 80af68 <__cxa_atexit@plt+0x7f8fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #19716 @ 0x4d04 │ │ │ │ + movteq r9, #19700 @ 0x4cf4 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r3, #8, 12 @ 0x800000 │ │ │ │ - cmneq r3, #100, 8 @ 0x64000000 │ │ │ │ - movteq r9, #19936 @ 0x4de0 │ │ │ │ + cmneq r3, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r3, #84, 8 @ 0x54000000 │ │ │ │ + movteq r9, #19920 @ 0x4dd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80afb8 <__cxa_atexit@plt+0x7f9008> │ │ │ │ - ldr r3, [pc, #56] @ 80afc0 <__cxa_atexit@plt+0x7f9010> │ │ │ │ + bcc 80afc8 <__cxa_atexit@plt+0x7f9018> │ │ │ │ + ldr r3, [pc, #56] @ 80afd0 <__cxa_atexit@plt+0x7f9020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 80afc4 <__cxa_atexit@plt+0x7f9014> │ │ │ │ + ldr r3, [pc, #48] @ 80afd4 <__cxa_atexit@plt+0x7f9024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 80afc8 <__cxa_atexit@plt+0x7f9018> │ │ │ │ + ldr r3, [pc, #36] @ 80afd8 <__cxa_atexit@plt+0x7f9028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 80afcc <__cxa_atexit@plt+0x7f901c> │ │ │ │ + ldr r8, [pc, #24] @ 80afdc <__cxa_atexit@plt+0x7f902c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ + b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180, 24 @ 0xb400 │ │ │ │ - cmneq r3, #208, 24 @ 0xd000 │ │ │ │ - cmneq r3, #164, 26 @ 0x2900 │ │ │ │ - cmneq r3, #28, 10 @ 0x7000000 │ │ │ │ - movteq r9, #19844 @ 0x4d84 │ │ │ │ + cmneq r3, #164, 24 @ 0xa400 │ │ │ │ + cmneq r3, #192, 24 @ 0xc000 │ │ │ │ + cmneq r3, #148, 26 @ 0x2500 │ │ │ │ + cmneq r3, #12, 10 @ 0x3000000 │ │ │ │ + movteq r9, #19828 @ 0x4d74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b050 <__cxa_atexit@plt+0x7f90a0> │ │ │ │ + bcc 80b060 <__cxa_atexit@plt+0x7f90b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b048 <__cxa_atexit@plt+0x7f9098> │ │ │ │ - ldr r3, [pc, #88] @ 80b058 <__cxa_atexit@plt+0x7f90a8> │ │ │ │ + bhi 80b058 <__cxa_atexit@plt+0x7f90a8> │ │ │ │ + ldr r3, [pc, #88] @ 80b068 <__cxa_atexit@plt+0x7f90b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 80b05c <__cxa_atexit@plt+0x7f90ac> │ │ │ │ + ldr r2, [pc, #76] @ 80b06c <__cxa_atexit@plt+0x7f90bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 80b060 <__cxa_atexit@plt+0x7f90b0> │ │ │ │ + ldr r3, [pc, #68] @ 80b070 <__cxa_atexit@plt+0x7f90c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 80b064 <__cxa_atexit@plt+0x7f90b4> │ │ │ │ + ldr r3, [pc, #60] @ 80b074 <__cxa_atexit@plt+0x7f90c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #169 @ 0xa9 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 80b068 <__cxa_atexit@plt+0x7f90b8> │ │ │ │ + ldr r8, [pc, #36] @ 80b078 <__cxa_atexit@plt+0x7f90c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r3, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r3, #72, 24 @ 0x4800 │ │ │ │ - cmneq r3, #32, 26 @ 0x800 │ │ │ │ - cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ - movteq r9, #18468 @ 0x4824 │ │ │ │ + cmneq r3, #56, 24 @ 0x3800 │ │ │ │ + cmneq r3, #16, 26 @ 0x400 │ │ │ │ + cmneq r3, #28, 28 @ 0x1c0 │ │ │ │ + movteq r9, #18452 @ 0x4814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b0b4 <__cxa_atexit@plt+0x7f9104> │ │ │ │ - ldr r3, [pc, #48] @ 80b0bc <__cxa_atexit@plt+0x7f910c> │ │ │ │ + bcc 80b0c4 <__cxa_atexit@plt+0x7f9114> │ │ │ │ + ldr r3, [pc, #48] @ 80b0cc <__cxa_atexit@plt+0x7f911c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #40] @ 80b0c0 <__cxa_atexit@plt+0x7f9110> │ │ │ │ + ldr r3, [pc, #40] @ 80b0d0 <__cxa_atexit@plt+0x7f9120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #36] @ 80b0c4 <__cxa_atexit@plt+0x7f9114> │ │ │ │ + ldr r2, [pc, #36] @ 80b0d4 <__cxa_atexit@plt+0x7f9124> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #24] @ 80b0c8 <__cxa_atexit@plt+0x7f9118> │ │ │ │ + ldr r8, [pc, #24] @ 80b0d8 <__cxa_atexit@plt+0x7f9128> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180, 22 @ 0x2d000 │ │ │ │ cmneq r3, #164, 22 @ 0x29000 │ │ │ │ - cmneq r3, #168, 24 @ 0xa800 │ │ │ │ - cmneq r3, #244, 24 @ 0xf400 │ │ │ │ - movteq r9, #19608 @ 0x4c98 │ │ │ │ + cmneq r3, #148, 22 @ 0x25000 │ │ │ │ + cmneq r3, #152, 24 @ 0x9800 │ │ │ │ + cmneq r3, #228, 24 @ 0xe400 │ │ │ │ + movteq r9, #19592 @ 0x4c88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b140 <__cxa_atexit@plt+0x7f9190> │ │ │ │ + bcc 80b150 <__cxa_atexit@plt+0x7f91a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b138 <__cxa_atexit@plt+0x7f9188> │ │ │ │ - ldr r3, [pc, #76] @ 80b148 <__cxa_atexit@plt+0x7f9198> │ │ │ │ + bhi 80b148 <__cxa_atexit@plt+0x7f9198> │ │ │ │ + ldr r3, [pc, #76] @ 80b158 <__cxa_atexit@plt+0x7f91a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80b14c <__cxa_atexit@plt+0x7f919c> │ │ │ │ + ldr r2, [pc, #72] @ 80b15c <__cxa_atexit@plt+0x7f91ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80b150 <__cxa_atexit@plt+0x7f91a0> │ │ │ │ + ldr r2, [pc, #56] @ 80b160 <__cxa_atexit@plt+0x7f91b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80b154 <__cxa_atexit@plt+0x7f91a4> │ │ │ │ + ldr r7, [pc, #32] @ 80b164 <__cxa_atexit@plt+0x7f91b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #56, 22 @ 0xe000 │ │ │ │ + cmneq r3, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r3, #28, 22 @ 0x7000 │ │ │ │ - movteq r9, #19468 @ 0x4c0c │ │ │ │ + cmneq r3, #12, 22 @ 0x3000 │ │ │ │ + movteq r9, #19452 @ 0x4bfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b1cc <__cxa_atexit@plt+0x7f921c> │ │ │ │ + bcc 80b1dc <__cxa_atexit@plt+0x7f922c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b1c4 <__cxa_atexit@plt+0x7f9214> │ │ │ │ - ldr r3, [pc, #76] @ 80b1d4 <__cxa_atexit@plt+0x7f9224> │ │ │ │ + bhi 80b1d4 <__cxa_atexit@plt+0x7f9224> │ │ │ │ + ldr r3, [pc, #76] @ 80b1e4 <__cxa_atexit@plt+0x7f9234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 80b1d8 <__cxa_atexit@plt+0x7f9228> │ │ │ │ + ldr r1, [pc, #60] @ 80b1e8 <__cxa_atexit@plt+0x7f9238> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 80b1dc <__cxa_atexit@plt+0x7f922c> │ │ │ │ + ldr r3, [pc, #52] @ 80b1ec <__cxa_atexit@plt+0x7f923c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #32] @ 80b1e0 <__cxa_atexit@plt+0x7f9230> │ │ │ │ + ldr r8, [pc, #32] @ 80b1f0 <__cxa_atexit@plt+0x7f9240> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r3, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r3, #188, 20 @ 0xbc000 │ │ │ │ - cmneq r3, #176, 24 @ 0xb000 │ │ │ │ - movteq r9, #19196 @ 0x4afc │ │ │ │ + cmneq r3, #172, 20 @ 0xac000 │ │ │ │ + cmneq r3, #160, 24 @ 0xa000 │ │ │ │ + movteq r9, #19180 @ 0x4aec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b21c <__cxa_atexit@plt+0x7f926c> │ │ │ │ - ldr r3, [pc, #32] @ 80b224 <__cxa_atexit@plt+0x7f9274> │ │ │ │ + bcc 80b22c <__cxa_atexit@plt+0x7f927c> │ │ │ │ + ldr r3, [pc, #32] @ 80b234 <__cxa_atexit@plt+0x7f9284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80b228 <__cxa_atexit@plt+0x7f9278> │ │ │ │ + ldr r7, [pc, #16] @ 80b238 <__cxa_atexit@plt+0x7f9288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #56, 20 @ 0x38000 │ │ │ │ - cmneq r3, #88, 10 @ 0x16000000 │ │ │ │ - movteq r9, #19076 @ 0x4a84 │ │ │ │ + cmneq r3, #40, 20 @ 0x28000 │ │ │ │ + cmneq r3, #72, 10 @ 0x12000000 │ │ │ │ + movteq r9, #19060 @ 0x4a74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b268 <__cxa_atexit@plt+0x7f92b8> │ │ │ │ - ldr r3, [pc, #36] @ 80b270 <__cxa_atexit@plt+0x7f92c0> │ │ │ │ + bcc 80b278 <__cxa_atexit@plt+0x7f92c8> │ │ │ │ + ldr r3, [pc, #36] @ 80b280 <__cxa_atexit@plt+0x7f92d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 80b274 <__cxa_atexit@plt+0x7f92c4> │ │ │ │ + ldr r7, [pc, #16] @ 80b284 <__cxa_atexit@plt+0x7f92d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #240, 18 @ 0x3c0000 │ │ │ │ - cmneq r3, #192, 18 @ 0x300000 │ │ │ │ - movteq r9, #19012 @ 0x4a44 │ │ │ │ + cmneq r3, #224, 18 @ 0x380000 │ │ │ │ + cmneq r3, #176, 18 @ 0x2c0000 │ │ │ │ + movteq r9, #18996 @ 0x4a34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b2e8 <__cxa_atexit@plt+0x7f9338> │ │ │ │ + bcc 80b2f8 <__cxa_atexit@plt+0x7f9348> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b2e0 <__cxa_atexit@plt+0x7f9330> │ │ │ │ - ldr r3, [pc, #72] @ 80b2f0 <__cxa_atexit@plt+0x7f9340> │ │ │ │ + bhi 80b2f0 <__cxa_atexit@plt+0x7f9340> │ │ │ │ + ldr r3, [pc, #72] @ 80b300 <__cxa_atexit@plt+0x7f9350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 80b2f4 <__cxa_atexit@plt+0x7f9344> │ │ │ │ + ldr r2, [pc, #52] @ 80b304 <__cxa_atexit@plt+0x7f9354> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 80b2f8 <__cxa_atexit@plt+0x7f9348> │ │ │ │ + ldr r7, [pc, #36] @ 80b308 <__cxa_atexit@plt+0x7f9358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80b2fc <__cxa_atexit@plt+0x7f934c> │ │ │ │ + ldr r8, [pc, #32] @ 80b30c <__cxa_atexit@plt+0x7f935c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #148, 18 @ 0x250000 │ │ │ │ + cmneq r3, #132, 18 @ 0x210000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r3, #124, 18 @ 0x1f0000 │ │ │ │ - cmneq r3, #40 @ 0x28 │ │ │ │ - movteq r9, #18852 @ 0x49a4 │ │ │ │ + cmneq r3, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r3, #24 │ │ │ │ + movteq r9, #18836 @ 0x4994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b340 <__cxa_atexit@plt+0x7f9390> │ │ │ │ - ldr r3, [pc, #40] @ 80b348 <__cxa_atexit@plt+0x7f9398> │ │ │ │ + bcc 80b350 <__cxa_atexit@plt+0x7f93a0> │ │ │ │ + ldr r3, [pc, #40] @ 80b358 <__cxa_atexit@plt+0x7f93a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 80b34c <__cxa_atexit@plt+0x7f939c> │ │ │ │ + ldr r7, [pc, #28] @ 80b35c <__cxa_atexit@plt+0x7f93ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #20] @ 80b350 <__cxa_atexit@plt+0x7f93a0> │ │ │ │ + ldr r7, [pc, #20] @ 80b360 <__cxa_atexit@plt+0x7f93b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #28, 18 @ 0x70000 │ │ │ │ - cmneq r3, #80, 8 @ 0x50000000 │ │ │ │ - cmneq r3, #84, 18 @ 0x150000 │ │ │ │ - movteq r9, #18812 @ 0x497c │ │ │ │ + cmneq r3, #12, 18 @ 0x30000 │ │ │ │ + cmneq r3, #64, 8 @ 0x40000000 │ │ │ │ + cmneq r3, #68, 18 @ 0x110000 │ │ │ │ + movteq r9, #18796 @ 0x496c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b3e8 <__cxa_atexit@plt+0x7f9438> │ │ │ │ + bcc 80b3f8 <__cxa_atexit@plt+0x7f9448> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b3e0 <__cxa_atexit@plt+0x7f9430> │ │ │ │ - ldr lr, [pc, #108] @ 80b3f0 <__cxa_atexit@plt+0x7f9440> │ │ │ │ + bhi 80b3f0 <__cxa_atexit@plt+0x7f9440> │ │ │ │ + ldr lr, [pc, #108] @ 80b400 <__cxa_atexit@plt+0x7f9450> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 80b3f4 <__cxa_atexit@plt+0x7f9444> │ │ │ │ + ldr r2, [pc, #104] @ 80b404 <__cxa_atexit@plt+0x7f9454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #80] @ 80b3f8 <__cxa_atexit@plt+0x7f9448> │ │ │ │ + ldr r3, [pc, #80] @ 80b408 <__cxa_atexit@plt+0x7f9458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #76] @ 80b3fc <__cxa_atexit@plt+0x7f944c> │ │ │ │ + ldr sl, [pc, #76] @ 80b40c <__cxa_atexit@plt+0x7f945c> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 80b400 <__cxa_atexit@plt+0x7f9450> │ │ │ │ + ldr r7, [pc, #36] @ 80b410 <__cxa_atexit@plt+0x7f9460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r3, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r3, #116, 16 @ 0x740000 │ │ │ │ + cmneq r3, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r5, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - movteq r9, #18620 @ 0x48bc │ │ │ │ + movteq r9, #18604 @ 0x48ac │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b4c8 <__cxa_atexit@plt+0x7f9518> │ │ │ │ + bcc 80b4d8 <__cxa_atexit@plt+0x7f9528> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b4c0 <__cxa_atexit@plt+0x7f9510> │ │ │ │ - ldr r3, [pc, #112] @ 80b4d0 <__cxa_atexit@plt+0x7f9520> │ │ │ │ + bhi 80b4d0 <__cxa_atexit@plt+0x7f9520> │ │ │ │ + ldr r3, [pc, #112] @ 80b4e0 <__cxa_atexit@plt+0x7f9530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r9, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr lr, [pc, #76] @ 80b4d4 <__cxa_atexit@plt+0x7f9524> │ │ │ │ + ldr lr, [pc, #76] @ 80b4e4 <__cxa_atexit@plt+0x7f9534> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #72] @ 80b4d8 <__cxa_atexit@plt+0x7f9528> │ │ │ │ + ldr ip, [pc, #72] @ 80b4e8 <__cxa_atexit@plt+0x7f9538> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov sl, r6 │ │ │ │ str ip, [sl, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 80b4dc <__cxa_atexit@plt+0x7f952c> │ │ │ │ + ldr r7, [pc, #32] @ 80b4ec <__cxa_atexit@plt+0x7f953c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r3, #204, 14 @ 0x3300000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - cmneq r3, #84 @ 0x54 │ │ │ │ - movteq r9, #18360 @ 0x47b8 │ │ │ │ + cmneq r3, #68 @ 0x44 │ │ │ │ + movteq r9, #18344 @ 0x47a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b52c <__cxa_atexit@plt+0x7f957c> │ │ │ │ - ldr r3, [pc, #52] @ 80b534 <__cxa_atexit@plt+0x7f9584> │ │ │ │ + bcc 80b53c <__cxa_atexit@plt+0x7f958c> │ │ │ │ + ldr r3, [pc, #52] @ 80b544 <__cxa_atexit@plt+0x7f9594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 80b538 <__cxa_atexit@plt+0x7f9588> │ │ │ │ + ldr r1, [pc, #36] @ 80b548 <__cxa_atexit@plt+0x7f9598> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 80b53c <__cxa_atexit@plt+0x7f958c> │ │ │ │ + ldr r8, [pc, #20] @ 80b54c <__cxa_atexit@plt+0x7f959c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #60, 14 @ 0xf00000 │ │ │ │ - cmneq r3, #80, 14 @ 0x1400000 │ │ │ │ - cmneq r3, #72, 18 @ 0x120000 │ │ │ │ - movteq r9, #18380 @ 0x47cc │ │ │ │ + cmneq r3, #44, 14 @ 0xb00000 │ │ │ │ + cmneq r3, #64, 14 @ 0x1000000 │ │ │ │ + cmneq r3, #56, 18 @ 0xe0000 │ │ │ │ + movteq r9, #18364 @ 0x47bc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ str sl, [sp, #4] │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b5d4 <__cxa_atexit@plt+0x7f9624> │ │ │ │ + bcc 80b5e4 <__cxa_atexit@plt+0x7f9634> │ │ │ │ ldmib r7, {r2, ip} │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str fp, [sp] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [r7, #28] │ │ │ │ - ldr r7, [pc, #80] @ 80b5e0 <__cxa_atexit@plt+0x7f9630> │ │ │ │ + ldr r7, [pc, #80] @ 80b5f0 <__cxa_atexit@plt+0x7f9640> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ - ldr r7, [pc, #40] @ 80b5e4 <__cxa_atexit@plt+0x7f9634> │ │ │ │ + ldr r7, [pc, #40] @ 80b5f4 <__cxa_atexit@plt+0x7f9644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 80b5e8 <__cxa_atexit@plt+0x7f9638> │ │ │ │ + ldr r8, [pc, #36] @ 80b5f8 <__cxa_atexit@plt+0x7f9648> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, sl │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq r3, #40, 14 @ 0xa00000 │ │ │ │ - cmneq r3, #220, 10 @ 0x37000000 │ │ │ │ - movteq r9, #18196 @ 0x4714 │ │ │ │ + cmneq r3, #24, 14 @ 0x600000 │ │ │ │ + cmneq r3, #204, 10 @ 0x33000000 │ │ │ │ + movteq r9, #18180 @ 0x4704 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80b618 <__cxa_atexit@plt+0x7f9668> │ │ │ │ + bne 80b628 <__cxa_atexit@plt+0x7f9678> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bic r7, r7, #3 │ │ │ │ - b 80b630 <__cxa_atexit@plt+0x7f9680> │ │ │ │ - ldr r3, [pc, #24] @ 80b638 <__cxa_atexit@plt+0x7f9688> │ │ │ │ + b 80b640 <__cxa_atexit@plt+0x7f9690> │ │ │ │ + ldr r3, [pc, #24] @ 80b648 <__cxa_atexit@plt+0x7f9698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80b630 <__cxa_atexit@plt+0x7f9680> │ │ │ │ - b 80b648 <__cxa_atexit@plt+0x7f9698> │ │ │ │ + beq 80b640 <__cxa_atexit@plt+0x7f9690> │ │ │ │ + b 80b658 <__cxa_atexit@plt+0x7f96a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r9, #18116 @ 0x46c4 │ │ │ │ + movteq r9, #18100 @ 0x46b4 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80b66c <__cxa_atexit@plt+0x7f96bc> │ │ │ │ + ldr r0, [pc, #24] @ 80b67c <__cxa_atexit@plt+0x7f96cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r9, #18064 @ 0x4690 │ │ │ │ + movteq r9, #18048 @ 0x4680 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80b6a0 <__cxa_atexit@plt+0x7f96f0> │ │ │ │ + ldr r0, [pc, #24] @ 80b6b0 <__cxa_atexit@plt+0x7f9700> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r9, #18012 @ 0x465c │ │ │ │ + movteq r9, #17996 @ 0x464c │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80b6d4 <__cxa_atexit@plt+0x7f9724> │ │ │ │ + ldr r0, [pc, #24] @ 80b6e4 <__cxa_atexit@plt+0x7f9734> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r9, #17960 @ 0x4628 │ │ │ │ + movteq r9, #17944 @ 0x4618 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b774 <__cxa_atexit@plt+0x7f97c4> │ │ │ │ + bhi 80b784 <__cxa_atexit@plt+0x7f97d4> │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr sl, [pc, #108] @ 80b780 <__cxa_atexit@plt+0x7f97d0> │ │ │ │ + ldr sl, [pc, #108] @ 80b790 <__cxa_atexit@plt+0x7f97e0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #104] @ 80b784 <__cxa_atexit@plt+0x7f97d4> │ │ │ │ + ldr ip, [pc, #104] @ 80b794 <__cxa_atexit@plt+0x7f97e4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r0, r1, r8, lr} │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r3, [pc, #76] @ 80b788 <__cxa_atexit@plt+0x7f97d8> │ │ │ │ + ldr r3, [pc, #76] @ 80b798 <__cxa_atexit@plt+0x7f97e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str sl, [r5, #12] │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 80b78c <__cxa_atexit@plt+0x7f97dc> │ │ │ │ + ldr r2, [pc, #44] @ 80b79c <__cxa_atexit@plt+0x7f97ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 80b790 <__cxa_atexit@plt+0x7f97e0> │ │ │ │ + ldr r8, [pc, #32] @ 80b7a0 <__cxa_atexit@plt+0x7f97f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmneq r3, #40, 10 @ 0xa000000 │ │ │ │ + cmneq r3, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - cmneq r3, #0, 14 │ │ │ │ + cmneq r3, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b80c <__cxa_atexit@plt+0x7f985c> │ │ │ │ + bhi 80b81c <__cxa_atexit@plt+0x7f986c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #80] @ 80b818 <__cxa_atexit@plt+0x7f9868> │ │ │ │ + ldr r2, [pc, #80] @ 80b828 <__cxa_atexit@plt+0x7f9878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #68] @ 80b81c <__cxa_atexit@plt+0x7f986c> │ │ │ │ + ldr r7, [pc, #68] @ 80b82c <__cxa_atexit@plt+0x7f987c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #52] @ 80b820 <__cxa_atexit@plt+0x7f9870> │ │ │ │ + ldr r7, [pc, #52] @ 80b830 <__cxa_atexit@plt+0x7f9880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #19 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #236, 8 @ 0xec000000 │ │ │ │ - cmneq r3, #56, 12 @ 0x3800000 │ │ │ │ - cmneq r3, #48, 18 @ 0xc0000 │ │ │ │ - movteq r9, #17660 @ 0x44fc │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ + cmneq r3, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r3, #32, 18 @ 0x80000 │ │ │ │ + movteq r9, #17644 @ 0x44ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80b88c <__cxa_atexit@plt+0x7f98dc> │ │ │ │ - ldr lr, [pc, #76] @ 80b894 <__cxa_atexit@plt+0x7f98e4> │ │ │ │ + bcc 80b89c <__cxa_atexit@plt+0x7f98ec> │ │ │ │ + ldr lr, [pc, #76] @ 80b8a4 <__cxa_atexit@plt+0x7f98f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, r2, r3, r7} │ │ │ │ str r0, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ tst r8, #3 │ │ │ │ - beq 80b880 <__cxa_atexit@plt+0x7f98d0> │ │ │ │ + beq 80b890 <__cxa_atexit@plt+0x7f98e0> │ │ │ │ mov r7, r8 │ │ │ │ - b 80b8a4 <__cxa_atexit@plt+0x7f98f4> │ │ │ │ + b 80b8b4 <__cxa_atexit@plt+0x7f9904> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq r9, #17548 @ 0x448c │ │ │ │ + movteq r9, #17532 @ 0x447c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 80b8cc <__cxa_atexit@plt+0x7f991c> │ │ │ │ + ldr r0, [pc, #20] @ 80b8dc <__cxa_atexit@plt+0x7f992c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r9, #17492 @ 0x4454 │ │ │ │ + movteq r9, #17476 @ 0x4444 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 80b8fc <__cxa_atexit@plt+0x7f994c> │ │ │ │ + ldr r0, [pc, #20] @ 80b90c <__cxa_atexit@plt+0x7f995c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r9, #17444 @ 0x4424 │ │ │ │ + movteq r9, #17428 @ 0x4414 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80b974 <__cxa_atexit@plt+0x7f99c4> │ │ │ │ + bhi 80b984 <__cxa_atexit@plt+0x7f99d4> │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr ip, [pc, #68] @ 80b980 <__cxa_atexit@plt+0x7f99d0> │ │ │ │ + ldr ip, [pc, #68] @ 80b990 <__cxa_atexit@plt+0x7f99e0> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r2, r6, #16 │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ stmda r6, {r7, lr} │ │ │ │ - ldr r7, [pc, #44] @ 80b984 <__cxa_atexit@plt+0x7f99d4> │ │ │ │ + ldr r7, [pc, #44] @ 80b994 <__cxa_atexit@plt+0x7f99e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #28]! │ │ │ │ mov sl, r6 │ │ │ │ str ip, [sl, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #24] @ 80b988 <__cxa_atexit@plt+0x7f99d8> │ │ │ │ + ldr r7, [pc, #24] @ 80b998 <__cxa_atexit@plt+0x7f99e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - cmneq r3, #88, 6 @ 0x60000001 │ │ │ │ - cmneq r3, #60, 28 @ 0x3c0 │ │ │ │ - movteq r9, #17320 @ 0x43a8 │ │ │ │ + cmneq r3, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ + movteq r9, #17304 @ 0x4398 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ba20 <__cxa_atexit@plt+0x7f9a70> │ │ │ │ + bcc 80ba30 <__cxa_atexit@plt+0x7f9a80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ba18 <__cxa_atexit@plt+0x7f9a68> │ │ │ │ - ldr r3, [pc, #108] @ 80ba28 <__cxa_atexit@plt+0x7f9a78> │ │ │ │ + bhi 80ba28 <__cxa_atexit@plt+0x7f9a78> │ │ │ │ + ldr r3, [pc, #108] @ 80ba38 <__cxa_atexit@plt+0x7f9a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ - ldr r7, [pc, #68] @ 80ba2c <__cxa_atexit@plt+0x7f9a7c> │ │ │ │ + ldr r7, [pc, #68] @ 80ba3c <__cxa_atexit@plt+0x7f9a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r8, [r6] │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #36] @ 80ba30 <__cxa_atexit@plt+0x7f9a80> │ │ │ │ + ldr r7, [pc, #36] @ 80ba40 <__cxa_atexit@plt+0x7f9a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80ba34 <__cxa_atexit@plt+0x7f9a84> │ │ │ │ + ldr r8, [pc, #32] @ 80ba44 <__cxa_atexit@plt+0x7f9a94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #128, 4 │ │ │ │ + cmneq r3, #112, 4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmneq r3, #228, 22 @ 0x39000 │ │ │ │ - cmneq r3, #176, 4 │ │ │ │ - movteq r8, #20068 @ 0x4e64 │ │ │ │ + cmneq r3, #212, 22 @ 0x35000 │ │ │ │ + cmneq r3, #160, 4 │ │ │ │ + movteq r8, #20052 @ 0x4e54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ba74 <__cxa_atexit@plt+0x7f9ac4> │ │ │ │ - ldr r8, [pc, #36] @ 80ba7c <__cxa_atexit@plt+0x7f9acc> │ │ │ │ + bcc 80ba84 <__cxa_atexit@plt+0x7f9ad4> │ │ │ │ + ldr r8, [pc, #36] @ 80ba8c <__cxa_atexit@plt+0x7f9adc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80ba80 <__cxa_atexit@plt+0x7f9ad0> │ │ │ │ + ldr r3, [pc, #32] @ 80ba90 <__cxa_atexit@plt+0x7f9ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80ba84 <__cxa_atexit@plt+0x7f9ad4> │ │ │ │ + ldr r7, [pc, #20] @ 80ba94 <__cxa_atexit@plt+0x7f9ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03203a78 │ │ │ │ - cmneq r3, #220, 2 @ 0x37 │ │ │ │ - cmneq r3, #12, 4 @ 0xc0000000 │ │ │ │ - movteq r9, #16896 @ 0x4200 │ │ │ │ + @ instruction: 0x03203a68 │ │ │ │ + cmneq r3, #204, 2 @ 0x33 │ │ │ │ + cmneq r3, #252, 2 @ 0x3f │ │ │ │ + movteq r9, #16880 @ 0x41f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bae4 <__cxa_atexit@plt+0x7f9b34> │ │ │ │ + bcc 80baf4 <__cxa_atexit@plt+0x7f9b44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80badc <__cxa_atexit@plt+0x7f9b2c> │ │ │ │ - ldr r3, [pc, #52] @ 80baec <__cxa_atexit@plt+0x7f9b3c> │ │ │ │ + bhi 80baec <__cxa_atexit@plt+0x7f9b3c> │ │ │ │ + ldr r3, [pc, #52] @ 80bafc <__cxa_atexit@plt+0x7f9b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 80baf0 <__cxa_atexit@plt+0x7f9b40> │ │ │ │ + ldr r2, [pc, #48] @ 80bb00 <__cxa_atexit@plt+0x7f9b50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 80baf4 <__cxa_atexit@plt+0x7f9b44> │ │ │ │ + ldr r7, [pc, #28] @ 80bb04 <__cxa_atexit@plt+0x7f9b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, #124, 2 │ │ │ │ - cmneq r3, #96, 6 @ 0x80000001 │ │ │ │ - movteq r9, #17024 @ 0x4280 │ │ │ │ + cmneq r3, #108, 2 │ │ │ │ + cmneq r3, #80, 6 @ 0x40000001 │ │ │ │ + movteq r9, #17008 @ 0x4270 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bbac <__cxa_atexit@plt+0x7f9bfc> │ │ │ │ + bcc 80bbbc <__cxa_atexit@plt+0x7f9c0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80bba4 <__cxa_atexit@plt+0x7f9bf4> │ │ │ │ - ldr r3, [pc, #140] @ 80bbb4 <__cxa_atexit@plt+0x7f9c04> │ │ │ │ + bhi 80bbb4 <__cxa_atexit@plt+0x7f9c04> │ │ │ │ + ldr r3, [pc, #140] @ 80bbc4 <__cxa_atexit@plt+0x7f9c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #104] @ 80bbb8 <__cxa_atexit@plt+0x7f9c08> │ │ │ │ + ldr r9, [pc, #104] @ 80bbc8 <__cxa_atexit@plt+0x7f9c18> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r9, [pc, #92] @ 80bbbc <__cxa_atexit@plt+0x7f9c0c> │ │ │ │ + ldr r9, [pc, #92] @ 80bbcc <__cxa_atexit@plt+0x7f9c1c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #88] @ 80bbc0 <__cxa_atexit@plt+0x7f9c10> │ │ │ │ + ldr ip, [pc, #88] @ 80bbd0 <__cxa_atexit@plt+0x7f9c20> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r0, r6, #20 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #36] @ 80bbc4 <__cxa_atexit@plt+0x7f9c14> │ │ │ │ + ldr r7, [pc, #36] @ 80bbd4 <__cxa_atexit@plt+0x7f9c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #20, 2 │ │ │ │ + cmneq r3, #4, 2 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r3, #4, 14 @ 0x100000 │ │ │ │ - movteq r8, #19652 @ 0x4cc4 │ │ │ │ + cmneq r3, #244, 12 @ 0xf400000 │ │ │ │ + movteq r8, #19636 @ 0x4cb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bc0c <__cxa_atexit@plt+0x7f9c5c> │ │ │ │ - ldr r7, [pc, #40] @ 80bc14 <__cxa_atexit@plt+0x7f9c64> │ │ │ │ + bcc 80bc1c <__cxa_atexit@plt+0x7f9c6c> │ │ │ │ + ldr r7, [pc, #40] @ 80bc24 <__cxa_atexit@plt+0x7f9c74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 80bc00 <__cxa_atexit@plt+0x7f9c50> │ │ │ │ + beq 80bc10 <__cxa_atexit@plt+0x7f9c60> │ │ │ │ mov r7, r8 │ │ │ │ - b 80bc24 <__cxa_atexit@plt+0x7f9c74> │ │ │ │ + b 80bc34 <__cxa_atexit@plt+0x7f9c84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq r8, #19576 @ 0x4c78 │ │ │ │ + movteq r8, #19560 @ 0x4c68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 80bc50 <__cxa_atexit@plt+0x7f9ca0> │ │ │ │ + ldr r3, [pc, #36] @ 80bc60 <__cxa_atexit@plt+0x7f9cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ 80bc54 <__cxa_atexit@plt+0x7f9ca4> │ │ │ │ + ldr r3, [pc, #20] @ 80bc64 <__cxa_atexit@plt+0x7f9cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #12] @ 80bc58 <__cxa_atexit@plt+0x7f9ca8> │ │ │ │ + ldr r8, [pc, #12] @ 80bc68 <__cxa_atexit@plt+0x7f9cb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ - cmneq r3, #28, 2 │ │ │ │ - cmneq r3, #36 @ 0x24 │ │ │ │ - cmneq r3, #88, 2 │ │ │ │ - movteq r9, #16388 @ 0x4004 │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ + cmneq r3, #12, 2 │ │ │ │ + cmneq r3, #20 │ │ │ │ + cmneq r3, #72, 2 │ │ │ │ + movteq r8, #20468 @ 0x4ff4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bcc4 <__cxa_atexit@plt+0x7f9d14> │ │ │ │ + bcc 80bcd4 <__cxa_atexit@plt+0x7f9d24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80bcbc <__cxa_atexit@plt+0x7f9d0c> │ │ │ │ - ldr r3, [pc, #64] @ 80bccc <__cxa_atexit@plt+0x7f9d1c> │ │ │ │ + bhi 80bccc <__cxa_atexit@plt+0x7f9d1c> │ │ │ │ + ldr r3, [pc, #64] @ 80bcdc <__cxa_atexit@plt+0x7f9d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 80bcd0 <__cxa_atexit@plt+0x7f9d20> │ │ │ │ + ldr r2, [pc, #60] @ 80bce0 <__cxa_atexit@plt+0x7f9d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 80bcd4 <__cxa_atexit@plt+0x7f9d24> │ │ │ │ + ldr r7, [pc, #36] @ 80bce4 <__cxa_atexit@plt+0x7f9d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80bcd8 <__cxa_atexit@plt+0x7f9d28> │ │ │ │ + ldr r8, [pc, #32] @ 80bce8 <__cxa_atexit@plt+0x7f9d38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r3, #168, 30 @ 0x2a0 │ │ │ │ - cmneq r3, #76, 18 @ 0x130000 │ │ │ │ - cmneq r3, #12 │ │ │ │ - movteq r8, #20376 @ 0x4f98 │ │ │ │ + cmneq r3, #152, 30 @ 0x260 │ │ │ │ + cmneq r3, #60, 18 @ 0xf0000 │ │ │ │ + cmneq r3, #252, 30 @ 0x3f0 │ │ │ │ + movteq r8, #20360 @ 0x4f88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bd48 <__cxa_atexit@plt+0x7f9d98> │ │ │ │ + bcc 80bd58 <__cxa_atexit@plt+0x7f9da8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80bd40 <__cxa_atexit@plt+0x7f9d90> │ │ │ │ - ldr r3, [pc, #68] @ 80bd50 <__cxa_atexit@plt+0x7f9da0> │ │ │ │ + bhi 80bd50 <__cxa_atexit@plt+0x7f9da0> │ │ │ │ + ldr r3, [pc, #68] @ 80bd60 <__cxa_atexit@plt+0x7f9db0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 80bd54 <__cxa_atexit@plt+0x7f9da4> │ │ │ │ + ldr r2, [pc, #64] @ 80bd64 <__cxa_atexit@plt+0x7f9db4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r8, [pc, #48] @ 80bd58 <__cxa_atexit@plt+0x7f9da8> │ │ │ │ + ldr r8, [pc, #48] @ 80bd68 <__cxa_atexit@plt+0x7f9db8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 80bd5c <__cxa_atexit@plt+0x7f9dac> │ │ │ │ + ldr r7, [pc, #32] @ 80bd6c <__cxa_atexit@plt+0x7f9dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r3, #40, 30 @ 0xa0 │ │ │ │ - movteq r8, #18836 @ 0x4994 │ │ │ │ - cmneq r3, #196, 18 @ 0x310000 │ │ │ │ - movteq r9, #16428 @ 0x402c │ │ │ │ + cmneq r3, #24, 30 @ 0x60 │ │ │ │ + movteq r8, #18820 @ 0x4984 │ │ │ │ + cmneq r3, #180, 18 @ 0x2d0000 │ │ │ │ + movteq r9, #16412 @ 0x401c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80bda8 <__cxa_atexit@plt+0x7f9df8> │ │ │ │ - ldr r7, [pc, #52] @ 80bdb8 <__cxa_atexit@plt+0x7f9e08> │ │ │ │ + bcc 80bdb8 <__cxa_atexit@plt+0x7f9e08> │ │ │ │ + ldr r7, [pc, #52] @ 80bdc8 <__cxa_atexit@plt+0x7f9e18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 80bd9c <__cxa_atexit@plt+0x7f9dec> │ │ │ │ + beq 80bdac <__cxa_atexit@plt+0x7f9dfc> │ │ │ │ mov r7, r8 │ │ │ │ - b 80bdcc <__cxa_atexit@plt+0x7f9e1c> │ │ │ │ + b 80bddc <__cxa_atexit@plt+0x7f9e2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80bdbc <__cxa_atexit@plt+0x7f9e0c> │ │ │ │ + ldr r7, [pc, #12] @ 80bdcc <__cxa_atexit@plt+0x7f9e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r8, #20472 @ 0x4ff8 │ │ │ │ - movteq r8, #20432 @ 0x4fd0 │ │ │ │ + movteq r8, #20456 @ 0x4fe8 │ │ │ │ + movteq r8, #20416 @ 0x4fc0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80be48 <__cxa_atexit@plt+0x7f9e98> │ │ │ │ + bhi 80be58 <__cxa_atexit@plt+0x7f9ea8> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r9, [pc, #92] @ 80be54 <__cxa_atexit@plt+0x7f9ea4> │ │ │ │ + ldr r9, [pc, #92] @ 80be64 <__cxa_atexit@plt+0x7f9eb4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ - ldr sl, [pc, #80] @ 80be58 <__cxa_atexit@plt+0x7f9ea8> │ │ │ │ + ldr sl, [pc, #80] @ 80be68 <__cxa_atexit@plt+0x7f9eb8> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #24] @ 80be5c <__cxa_atexit@plt+0x7f9eac> │ │ │ │ + ldr r7, [pc, #24] @ 80be6c <__cxa_atexit@plt+0x7f9ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - cmneq r3, #12, 28 @ 0xc0 │ │ │ │ - movteq r8, #20296 @ 0x4f48 │ │ │ │ + cmneq r3, #252, 26 @ 0x3f00 │ │ │ │ + movteq r8, #20280 @ 0x4f38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80beb8 <__cxa_atexit@plt+0x7f9f08> │ │ │ │ + bcc 80bec8 <__cxa_atexit@plt+0x7f9f18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80beb0 <__cxa_atexit@plt+0x7f9f00> │ │ │ │ - ldr r7, [pc, #44] @ 80bec0 <__cxa_atexit@plt+0x7f9f10> │ │ │ │ + beq 80bec0 <__cxa_atexit@plt+0x7f9f10> │ │ │ │ + ldr r7, [pc, #44] @ 80bed0 <__cxa_atexit@plt+0x7f9f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 80bec4 <__cxa_atexit@plt+0x7f9f14> │ │ │ │ + ldr r7, [pc, #32] @ 80bed4 <__cxa_atexit@plt+0x7f9f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 80bec8 <__cxa_atexit@plt+0x7f9f18> │ │ │ │ + ldr r8, [pc, #28] @ 80bed8 <__cxa_atexit@plt+0x7f9f28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #156, 26 @ 0x2700 │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ - cmneq r3, #24, 10 @ 0x6000000 │ │ │ │ - movteq r8, #20220 @ 0x4efc │ │ │ │ + cmneq r3, #140, 26 @ 0x2300 │ │ │ │ + cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ + cmneq r3, #8, 10 @ 0x2000000 │ │ │ │ + movteq r8, #20204 @ 0x4eec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bf04 <__cxa_atexit@plt+0x7f9f54> │ │ │ │ - ldr r3, [pc, #32] @ 80bf0c <__cxa_atexit@plt+0x7f9f5c> │ │ │ │ + bcc 80bf14 <__cxa_atexit@plt+0x7f9f64> │ │ │ │ + ldr r3, [pc, #32] @ 80bf1c <__cxa_atexit@plt+0x7f9f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80bf10 <__cxa_atexit@plt+0x7f9f60> │ │ │ │ + ldr r7, [pc, #16] @ 80bf20 <__cxa_atexit@plt+0x7f9f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #80, 26 @ 0x1400 │ │ │ │ - cmneq r3, #116, 16 @ 0x740000 │ │ │ │ - movteq r8, #20356 @ 0x4f84 │ │ │ │ + cmneq r3, #64, 26 @ 0x1000 │ │ │ │ + cmneq r3, #100, 16 @ 0x640000 │ │ │ │ + movteq r8, #20340 @ 0x4f74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80bf94 <__cxa_atexit@plt+0x7f9fe4> │ │ │ │ + bcc 80bfa4 <__cxa_atexit@plt+0x7f9ff4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80bf8c <__cxa_atexit@plt+0x7f9fdc> │ │ │ │ - ldr r3, [pc, #88] @ 80bf9c <__cxa_atexit@plt+0x7f9fec> │ │ │ │ + bhi 80bf9c <__cxa_atexit@plt+0x7f9fec> │ │ │ │ + ldr r3, [pc, #88] @ 80bfac <__cxa_atexit@plt+0x7f9ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 80bfa0 <__cxa_atexit@plt+0x7f9ff0> │ │ │ │ + ldr r2, [pc, #76] @ 80bfb0 <__cxa_atexit@plt+0x7fa000> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 80bfa4 <__cxa_atexit@plt+0x7f9ff4> │ │ │ │ + ldr r3, [pc, #68] @ 80bfb4 <__cxa_atexit@plt+0x7fa004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 80bfa8 <__cxa_atexit@plt+0x7f9ff8> │ │ │ │ + ldr r3, [pc, #60] @ 80bfb8 <__cxa_atexit@plt+0x7fa008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 80bfac <__cxa_atexit@plt+0x7f9ffc> │ │ │ │ + ldr r8, [pc, #36] @ 80bfbc <__cxa_atexit@plt+0x7fa00c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #248, 24 @ 0xf800 │ │ │ │ + cmneq r3, #232, 24 @ 0xe800 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r3, #4, 26 @ 0x100 │ │ │ │ - cmneq r3, #220, 26 @ 0x3700 │ │ │ │ - cmneq r3, #232, 28 @ 0xe80 │ │ │ │ - movteq r8, #20216 @ 0x4ef8 │ │ │ │ + cmneq r3, #244, 24 @ 0xf400 │ │ │ │ + cmneq r3, #204, 26 @ 0x3300 │ │ │ │ + cmneq r3, #216, 28 @ 0xd80 │ │ │ │ + movteq r8, #20200 @ 0x4ee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c020 <__cxa_atexit@plt+0x7fa070> │ │ │ │ + bcc 80c030 <__cxa_atexit@plt+0x7fa080> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c018 <__cxa_atexit@plt+0x7fa068> │ │ │ │ - ldr r3, [pc, #72] @ 80c028 <__cxa_atexit@plt+0x7fa078> │ │ │ │ + bhi 80c028 <__cxa_atexit@plt+0x7fa078> │ │ │ │ + ldr r3, [pc, #72] @ 80c038 <__cxa_atexit@plt+0x7fa088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 80c02c <__cxa_atexit@plt+0x7fa07c> │ │ │ │ + ldr r2, [pc, #60] @ 80c03c <__cxa_atexit@plt+0x7fa08c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 80c030 <__cxa_atexit@plt+0x7fa080> │ │ │ │ + ldr r3, [pc, #52] @ 80c040 <__cxa_atexit@plt+0x7fa090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 80c034 <__cxa_atexit@plt+0x7fa084> │ │ │ │ + ldr r8, [pc, #32] @ 80c044 <__cxa_atexit@plt+0x7fa094> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r3, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r3, #68, 24 @ 0x4400 │ │ │ │ - cmneq r3, #36, 10 @ 0x9000000 │ │ │ │ - movteq r8, #20052 @ 0x4e54 │ │ │ │ + cmneq r3, #52, 24 @ 0x3400 │ │ │ │ + cmneq r3, #20, 10 @ 0x5000000 │ │ │ │ + movteq r8, #20036 @ 0x4e44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c0a0 <__cxa_atexit@plt+0x7fa0f0> │ │ │ │ + bcc 80c0b0 <__cxa_atexit@plt+0x7fa100> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c098 <__cxa_atexit@plt+0x7fa0e8> │ │ │ │ + bhi 80c0a8 <__cxa_atexit@plt+0x7fa0f8> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #60] @ 80c0a8 <__cxa_atexit@plt+0x7fa0f8> │ │ │ │ + ldr r2, [pc, #60] @ 80c0b8 <__cxa_atexit@plt+0x7fa108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 80c0ac <__cxa_atexit@plt+0x7fa0fc> │ │ │ │ + ldr r3, [pc, #52] @ 80c0bc <__cxa_atexit@plt+0x7fa10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 80c0b0 <__cxa_atexit@plt+0x7fa100> │ │ │ │ + ldr r3, [pc, #44] @ 80c0c0 <__cxa_atexit@plt+0x7fa110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 80c0b4 <__cxa_atexit@plt+0x7fa104> │ │ │ │ + ldr r8, [pc, #32] @ 80c0c4 <__cxa_atexit@plt+0x7fa114> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #248, 26 @ 0x3e00 │ │ │ │ - cmneq r3, #200, 22 @ 0x32000 │ │ │ │ + cmneq r3, #232, 26 @ 0x3a00 │ │ │ │ cmneq r3, #184, 22 @ 0x2e000 │ │ │ │ - cmneq r3, #92, 14 @ 0x1700000 │ │ │ │ - movteq r8, #19968 @ 0x4e00 │ │ │ │ + cmneq r3, #168, 22 @ 0x2a000 │ │ │ │ + cmneq r3, #76, 14 @ 0x1300000 │ │ │ │ + movteq r8, #19952 @ 0x4df0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c13c <__cxa_atexit@plt+0x7fa18c> │ │ │ │ + bcc 80c14c <__cxa_atexit@plt+0x7fa19c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c134 <__cxa_atexit@plt+0x7fa184> │ │ │ │ - ldr r3, [pc, #92] @ 80c144 <__cxa_atexit@plt+0x7fa194> │ │ │ │ + bhi 80c144 <__cxa_atexit@plt+0x7fa194> │ │ │ │ + ldr r3, [pc, #92] @ 80c154 <__cxa_atexit@plt+0x7fa1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 80c148 <__cxa_atexit@plt+0x7fa198> │ │ │ │ + ldr r2, [pc, #88] @ 80c158 <__cxa_atexit@plt+0x7fa1a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #76] @ 80c14c <__cxa_atexit@plt+0x7fa19c> │ │ │ │ + ldr r1, [pc, #76] @ 80c15c <__cxa_atexit@plt+0x7fa1ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #68] @ 80c150 <__cxa_atexit@plt+0x7fa1a0> │ │ │ │ + ldr r2, [pc, #68] @ 80c160 <__cxa_atexit@plt+0x7fa1b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 80c154 <__cxa_atexit@plt+0x7fa1a4> │ │ │ │ + ldr r8, [pc, #36] @ 80c164 <__cxa_atexit@plt+0x7fa1b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ + b bb7e74 <__cxa_atexit@plt+0xba5ec4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r3, #76, 22 @ 0x13000 │ │ │ │ + cmneq r3, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r3, #88, 22 @ 0x16000 │ │ │ │ - cmneq r3, #8, 8 @ 0x8000000 │ │ │ │ - movteq r8, #19568 @ 0x4c70 │ │ │ │ + cmneq r3, #72, 22 @ 0x12000 │ │ │ │ + cmneq r3, #248, 6 @ 0xe0000003 │ │ │ │ + movteq r8, #19552 @ 0x4c60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c190 <__cxa_atexit@plt+0x7fa1e0> │ │ │ │ - ldr r3, [pc, #32] @ 80c198 <__cxa_atexit@plt+0x7fa1e8> │ │ │ │ + bcc 80c1a0 <__cxa_atexit@plt+0x7fa1f0> │ │ │ │ + ldr r3, [pc, #32] @ 80c1a8 <__cxa_atexit@plt+0x7fa1f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80c19c <__cxa_atexit@plt+0x7fa1ec> │ │ │ │ + ldr r7, [pc, #16] @ 80c1ac <__cxa_atexit@plt+0x7fa1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 20 @ 0xc4000 │ │ │ │ - cmneq r3, #232, 10 @ 0x3a000000 │ │ │ │ - movteq r8, #19652 @ 0x4cc4 │ │ │ │ + cmneq r3, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r3, #216, 10 @ 0x36000000 │ │ │ │ + movteq r8, #19636 @ 0x4cb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c210 <__cxa_atexit@plt+0x7fa260> │ │ │ │ + bcc 80c220 <__cxa_atexit@plt+0x7fa270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c208 <__cxa_atexit@plt+0x7fa258> │ │ │ │ - ldr r3, [pc, #72] @ 80c218 <__cxa_atexit@plt+0x7fa268> │ │ │ │ + bhi 80c218 <__cxa_atexit@plt+0x7fa268> │ │ │ │ + ldr r3, [pc, #72] @ 80c228 <__cxa_atexit@plt+0x7fa278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 80c21c <__cxa_atexit@plt+0x7fa26c> │ │ │ │ + ldr r3, [pc, #52] @ 80c22c <__cxa_atexit@plt+0x7fa27c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80c220 <__cxa_atexit@plt+0x7fa270> │ │ │ │ + ldr r7, [pc, #36] @ 80c230 <__cxa_atexit@plt+0x7fa280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80c224 <__cxa_atexit@plt+0x7fa274> │ │ │ │ + ldr r8, [pc, #32] @ 80c234 <__cxa_atexit@plt+0x7fa284> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r3, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #124, 10 @ 0x1f000000 │ │ │ │ - cmneq r3, #152, 2 @ 0x26 │ │ │ │ - movteq r8, #19464 @ 0x4c08 │ │ │ │ + cmneq r3, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq r3, #136, 2 @ 0x22 │ │ │ │ + movteq r8, #19448 @ 0x4bf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c26c <__cxa_atexit@plt+0x7fa2bc> │ │ │ │ - ldr r3, [pc, #44] @ 80c274 <__cxa_atexit@plt+0x7fa2c4> │ │ │ │ + bcc 80c27c <__cxa_atexit@plt+0x7fa2cc> │ │ │ │ + ldr r3, [pc, #44] @ 80c284 <__cxa_atexit@plt+0x7fa2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 80c278 <__cxa_atexit@plt+0x7fa2c8> │ │ │ │ + ldr r3, [pc, #32] @ 80c288 <__cxa_atexit@plt+0x7fa2d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 80c27c <__cxa_atexit@plt+0x7fa2cc> │ │ │ │ + ldr r8, [pc, #24] @ 80c28c <__cxa_atexit@plt+0x7fa2dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq r3, #44, 6 @ 0xb0000000 │ │ │ │ - cmneq r3, #56, 2 │ │ │ │ - movteq r8, #18824 @ 0x4988 │ │ │ │ + cmneq r3, #228, 18 @ 0x390000 │ │ │ │ + cmneq r3, #28, 6 @ 0x70000000 │ │ │ │ + cmneq r3, #40, 2 │ │ │ │ + movteq r8, #18808 @ 0x4978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c2c8 <__cxa_atexit@plt+0x7fa318> │ │ │ │ - ldr r3, [pc, #48] @ 80c2d0 <__cxa_atexit@plt+0x7fa320> │ │ │ │ + bcc 80c2d8 <__cxa_atexit@plt+0x7fa328> │ │ │ │ + ldr r3, [pc, #48] @ 80c2e0 <__cxa_atexit@plt+0x7fa330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #40] @ 80c2d4 <__cxa_atexit@plt+0x7fa324> │ │ │ │ + ldr r3, [pc, #40] @ 80c2e4 <__cxa_atexit@plt+0x7fa334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #36] @ 80c2d8 <__cxa_atexit@plt+0x7fa328> │ │ │ │ + ldr r2, [pc, #36] @ 80c2e8 <__cxa_atexit@plt+0x7fa338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #24] @ 80c2dc <__cxa_atexit@plt+0x7fa32c> │ │ │ │ + ldr r8, [pc, #24] @ 80c2ec <__cxa_atexit@plt+0x7fa33c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #160, 18 @ 0x280000 │ │ │ │ cmneq r3, #144, 18 @ 0x240000 │ │ │ │ - cmneq r3, #148, 20 @ 0x94000 │ │ │ │ - cmneq r3, #220, 16 @ 0xdc0000 │ │ │ │ - movteq r8, #18728 @ 0x4928 │ │ │ │ + cmneq r3, #128, 18 @ 0x200000 │ │ │ │ + cmneq r3, #132, 20 @ 0x84000 │ │ │ │ + cmneq r3, #204, 16 @ 0xcc0000 │ │ │ │ + movteq r8, #18712 @ 0x4918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c34c <__cxa_atexit@plt+0x7fa39c> │ │ │ │ + bcc 80c35c <__cxa_atexit@plt+0x7fa3ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c344 <__cxa_atexit@plt+0x7fa394> │ │ │ │ - ldr r3, [pc, #68] @ 80c354 <__cxa_atexit@plt+0x7fa3a4> │ │ │ │ + bhi 80c354 <__cxa_atexit@plt+0x7fa3a4> │ │ │ │ + ldr r3, [pc, #68] @ 80c364 <__cxa_atexit@plt+0x7fa3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 80c358 <__cxa_atexit@plt+0x7fa3a8> │ │ │ │ + ldr r2, [pc, #64] @ 80c368 <__cxa_atexit@plt+0x7fa3b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #52] @ 80c35c <__cxa_atexit@plt+0x7fa3ac> │ │ │ │ + ldr r2, [pc, #52] @ 80c36c <__cxa_atexit@plt+0x7fa3bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 80c360 <__cxa_atexit@plt+0x7fa3b0> │ │ │ │ + ldr r8, [pc, #32] @ 80c370 <__cxa_atexit@plt+0x7fa3c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ + b bb7e7c <__cxa_atexit@plt+0xba5ecc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #40, 18 @ 0xa0000 │ │ │ │ - cmneq r3, #20, 18 @ 0x50000 │ │ │ │ - cmneq r3, #96, 16 @ 0x600000 │ │ │ │ - movteq r8, #19116 @ 0x4aac │ │ │ │ + cmneq r3, #24, 18 @ 0x60000 │ │ │ │ + cmneq r3, #4, 18 @ 0x10000 │ │ │ │ + cmneq r3, #80, 16 @ 0x500000 │ │ │ │ + movteq r8, #19100 @ 0x4a9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c39c <__cxa_atexit@plt+0x7fa3ec> │ │ │ │ - ldr r3, [pc, #32] @ 80c3a4 <__cxa_atexit@plt+0x7fa3f4> │ │ │ │ + bcc 80c3ac <__cxa_atexit@plt+0x7fa3fc> │ │ │ │ + ldr r3, [pc, #32] @ 80c3b4 <__cxa_atexit@plt+0x7fa404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80c3a8 <__cxa_atexit@plt+0x7fa3f8> │ │ │ │ + ldr r7, [pc, #16] @ 80c3b8 <__cxa_atexit@plt+0x7fa408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #184, 16 @ 0xb80000 │ │ │ │ - cmneq r3, #208, 6 @ 0x40000003 │ │ │ │ - movteq r8, #19040 @ 0x4a60 │ │ │ │ + cmneq r3, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r3, #192, 6 │ │ │ │ + movteq r8, #19024 @ 0x4a50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c3fc <__cxa_atexit@plt+0x7fa44c> │ │ │ │ - ldr r7, [pc, #56] @ 80c40c <__cxa_atexit@plt+0x7fa45c> │ │ │ │ + bhi 80c40c <__cxa_atexit@plt+0x7fa45c> │ │ │ │ + ldr r7, [pc, #56] @ 80c41c <__cxa_atexit@plt+0x7fa46c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ 80c410 <__cxa_atexit@plt+0x7fa460> │ │ │ │ + ldr r3, [pc, #52] @ 80c420 <__cxa_atexit@plt+0x7fa470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #-20]! @ 0xffffffec │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmneq r3, #52, 20 @ 0x34000 │ │ │ │ - movteq r8, #18952 @ 0x4a08 │ │ │ │ + cmneq r3, #36, 20 @ 0x24000 │ │ │ │ + movteq r8, #18936 @ 0x49f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c480 <__cxa_atexit@plt+0x7fa4d0> │ │ │ │ + bcc 80c490 <__cxa_atexit@plt+0x7fa4e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c478 <__cxa_atexit@plt+0x7fa4c8> │ │ │ │ - ldr r3, [pc, #68] @ 80c488 <__cxa_atexit@plt+0x7fa4d8> │ │ │ │ + bhi 80c488 <__cxa_atexit@plt+0x7fa4d8> │ │ │ │ + ldr r3, [pc, #68] @ 80c498 <__cxa_atexit@plt+0x7fa4e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 80c48c <__cxa_atexit@plt+0x7fa4dc> │ │ │ │ + ldr r2, [pc, #64] @ 80c49c <__cxa_atexit@plt+0x7fa4ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #56] @ 80c490 <__cxa_atexit@plt+0x7fa4e0> │ │ │ │ + ldr r3, [pc, #56] @ 80c4a0 <__cxa_atexit@plt+0x7fa4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ sub r8, r6, #2 │ │ │ │ - ldr r7, [pc, #32] @ 80c494 <__cxa_atexit@plt+0x7fa4e4> │ │ │ │ + ldr r7, [pc, #32] @ 80c4a4 <__cxa_atexit@plt+0x7fa4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmneq r3, #228, 14 @ 0x3900000 │ │ │ │ - cmneq r3, #152, 26 @ 0x2600 │ │ │ │ - movteq r8, #18856 @ 0x49a8 │ │ │ │ + cmneq r3, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r3, #136, 26 @ 0x2200 │ │ │ │ + movteq r8, #18840 @ 0x4998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c50c <__cxa_atexit@plt+0x7fa55c> │ │ │ │ + bcc 80c51c <__cxa_atexit@plt+0x7fa56c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c504 <__cxa_atexit@plt+0x7fa554> │ │ │ │ - ldr r3, [pc, #76] @ 80c514 <__cxa_atexit@plt+0x7fa564> │ │ │ │ + bhi 80c514 <__cxa_atexit@plt+0x7fa564> │ │ │ │ + ldr r3, [pc, #76] @ 80c524 <__cxa_atexit@plt+0x7fa574> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80c518 <__cxa_atexit@plt+0x7fa568> │ │ │ │ + ldr r2, [pc, #72] @ 80c528 <__cxa_atexit@plt+0x7fa578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80c51c <__cxa_atexit@plt+0x7fa56c> │ │ │ │ + ldr r2, [pc, #56] @ 80c52c <__cxa_atexit@plt+0x7fa57c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80c520 <__cxa_atexit@plt+0x7fa570> │ │ │ │ + ldr r7, [pc, #32] @ 80c530 <__cxa_atexit@plt+0x7fa580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r3, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r3, #92, 14 @ 0x1700000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - cmneq r3, #80, 14 @ 0x1400000 │ │ │ │ - movteq r8, #18652 @ 0x48dc │ │ │ │ + cmneq r3, #64, 14 @ 0x1000000 │ │ │ │ + movteq r8, #18636 @ 0x48cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c560 <__cxa_atexit@plt+0x7fa5b0> │ │ │ │ - ldr r3, [pc, #36] @ 80c568 <__cxa_atexit@plt+0x7fa5b8> │ │ │ │ + bcc 80c570 <__cxa_atexit@plt+0x7fa5c0> │ │ │ │ + ldr r3, [pc, #36] @ 80c578 <__cxa_atexit@plt+0x7fa5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 80c56c <__cxa_atexit@plt+0x7fa5bc> │ │ │ │ + ldr r7, [pc, #24] @ 80c57c <__cxa_atexit@plt+0x7fa5cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 80c570 <__cxa_atexit@plt+0x7fa5c0> │ │ │ │ + ldr r8, [pc, #20] @ 80c580 <__cxa_atexit@plt+0x7fa5d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #248, 12 @ 0xf800000 │ │ │ │ - cmneq r3, #72, 26 @ 0x1200 │ │ │ │ - cmneq r3, #16, 10 @ 0x4000000 │ │ │ │ - movteq r8, #18656 @ 0x48e0 │ │ │ │ + cmneq r3, #232, 12 @ 0xe800000 │ │ │ │ + cmneq r3, #56, 26 @ 0xe00 │ │ │ │ + cmneq r3, #0, 10 │ │ │ │ + movteq r8, #18640 @ 0x48d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c5e8 <__cxa_atexit@plt+0x7fa638> │ │ │ │ + bcc 80c5f8 <__cxa_atexit@plt+0x7fa648> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c5e0 <__cxa_atexit@plt+0x7fa630> │ │ │ │ - ldr r3, [pc, #76] @ 80c5f0 <__cxa_atexit@plt+0x7fa640> │ │ │ │ + bhi 80c5f0 <__cxa_atexit@plt+0x7fa640> │ │ │ │ + ldr r3, [pc, #76] @ 80c600 <__cxa_atexit@plt+0x7fa650> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80c5f4 <__cxa_atexit@plt+0x7fa644> │ │ │ │ + ldr r2, [pc, #72] @ 80c604 <__cxa_atexit@plt+0x7fa654> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80c5f8 <__cxa_atexit@plt+0x7fa648> │ │ │ │ + ldr r2, [pc, #56] @ 80c608 <__cxa_atexit@plt+0x7fa658> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80c5fc <__cxa_atexit@plt+0x7fa64c> │ │ │ │ + ldr r7, [pc, #32] @ 80c60c <__cxa_atexit@plt+0x7fa65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, #144, 12 @ 0x9000000 │ │ │ │ + cmneq r3, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r3, #116, 12 @ 0x7400000 │ │ │ │ - movteq r8, #18548 @ 0x4874 │ │ │ │ + cmneq r3, #100, 12 @ 0x6400000 │ │ │ │ + movteq r8, #18532 @ 0x4864 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c694 <__cxa_atexit@plt+0x7fa6e4> │ │ │ │ + bcc 80c6a4 <__cxa_atexit@plt+0x7fa6f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c68c <__cxa_atexit@plt+0x7fa6dc> │ │ │ │ - ldr r9, [pc, #104] @ 80c69c <__cxa_atexit@plt+0x7fa6ec> │ │ │ │ + bhi 80c69c <__cxa_atexit@plt+0x7fa6ec> │ │ │ │ + ldr r9, [pc, #104] @ 80c6ac <__cxa_atexit@plt+0x7fa6fc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #100] @ 80c6a0 <__cxa_atexit@plt+0x7fa6f0> │ │ │ │ + ldr lr, [pc, #100] @ 80c6b0 <__cxa_atexit@plt+0x7fa700> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #96] @ 80c6a4 <__cxa_atexit@plt+0x7fa6f4> │ │ │ │ + ldr r1, [pc, #96] @ 80c6b4 <__cxa_atexit@plt+0x7fa704> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 80c6a8 <__cxa_atexit@plt+0x7fa6f8> │ │ │ │ + ldr r0, [pc, #92] @ 80c6b8 <__cxa_atexit@plt+0x7fa708> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-36]! @ 0xffffffdc │ │ │ │ mov r1, r6 │ │ │ │ str r9, [r1, #-20]! @ 0xffffffec │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r0, r1, r2} │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #52] @ 80c6ac <__cxa_atexit@plt+0x7fa6fc> │ │ │ │ + ldr r0, [pc, #52] @ 80c6bc <__cxa_atexit@plt+0x7fa70c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq r8, #18308 @ 0x4784 │ │ │ │ + movteq r8, #18292 @ 0x4774 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - cmneq r3, #196, 14 @ 0x3100000 │ │ │ │ - cmneq r3, #200, 10 @ 0x32000000 │ │ │ │ - movteq r8, #18200 @ 0x4718 │ │ │ │ + cmneq r3, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r3, #184, 10 @ 0x2e000000 │ │ │ │ + movteq r8, #18184 @ 0x4708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c6e8 <__cxa_atexit@plt+0x7fa738> │ │ │ │ - ldr r3, [pc, #32] @ 80c6f0 <__cxa_atexit@plt+0x7fa740> │ │ │ │ + bcc 80c6f8 <__cxa_atexit@plt+0x7fa748> │ │ │ │ + ldr r3, [pc, #32] @ 80c700 <__cxa_atexit@plt+0x7fa750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80c6f4 <__cxa_atexit@plt+0x7fa744> │ │ │ │ + ldr r7, [pc, #16] @ 80c704 <__cxa_atexit@plt+0x7fa754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 10 @ 0x1b000000 │ │ │ │ - cmneq r3, #144 @ 0x90 │ │ │ │ - movteq r8, #17748 @ 0x4554 │ │ │ │ + cmneq r3, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r3, #128 @ 0x80 │ │ │ │ + movteq r8, #17732 @ 0x4544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c72c <__cxa_atexit@plt+0x7fa77c> │ │ │ │ - ldr r3, [pc, #28] @ 80c734 <__cxa_atexit@plt+0x7fa784> │ │ │ │ + bcc 80c73c <__cxa_atexit@plt+0x7fa78c> │ │ │ │ + ldr r3, [pc, #28] @ 80c744 <__cxa_atexit@plt+0x7fa794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 80aef8 <__cxa_atexit@plt+0x7f8f48> │ │ │ │ + b 80af08 <__cxa_atexit@plt+0x7f8f58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #36, 10 @ 0x9000000 │ │ │ │ - movteq r8, #18104 @ 0x46b8 │ │ │ │ + cmneq r3, #20, 10 @ 0x5000000 │ │ │ │ + movteq r8, #18088 @ 0x46a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c794 <__cxa_atexit@plt+0x7fa7e4> │ │ │ │ - ldr r3, [pc, #68] @ 80c79c <__cxa_atexit@plt+0x7fa7ec> │ │ │ │ + bcc 80c7a4 <__cxa_atexit@plt+0x7fa7f4> │ │ │ │ + ldr r3, [pc, #68] @ 80c7ac <__cxa_atexit@plt+0x7fa7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 80c7a0 <__cxa_atexit@plt+0x7fa7f0> │ │ │ │ + ldr r2, [pc, #64] @ 80c7b0 <__cxa_atexit@plt+0x7fa800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r7, [pc, #28] @ 80c7a4 <__cxa_atexit@plt+0x7fa7f4> │ │ │ │ + ldr r7, [pc, #28] @ 80c7b4 <__cxa_atexit@plt+0x7fa804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 80c7a8 <__cxa_atexit@plt+0x7fa7f8> │ │ │ │ + ldr r8, [pc, #24] @ 80c7b8 <__cxa_atexit@plt+0x7fa808> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ - cmneq r3, #244, 30 @ 0x3d0 │ │ │ │ - cmneq r3, #12, 24 @ 0xc00 │ │ │ │ - movteq r8, #17960 @ 0x4628 │ │ │ │ + cmneq r3, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r3, #228, 30 @ 0x390 │ │ │ │ + cmneq r3, #252, 22 @ 0x3f000 │ │ │ │ + movteq r8, #17944 @ 0x4618 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80c7e4 <__cxa_atexit@plt+0x7fa834> │ │ │ │ + bne 80c7f4 <__cxa_atexit@plt+0x7fa844> │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #108] @ 80c840 <__cxa_atexit@plt+0x7fa890> │ │ │ │ + ldr r7, [pc, #108] @ 80c850 <__cxa_atexit@plt+0x7fa8a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #104] @ 80c844 <__cxa_atexit@plt+0x7fa894> │ │ │ │ + ldr r8, [pc, #104] @ 80c854 <__cxa_atexit@plt+0x7fa8a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, sl │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c834 <__cxa_atexit@plt+0x7fa884> │ │ │ │ + bhi 80c844 <__cxa_atexit@plt+0x7fa894> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #68] @ 80c848 <__cxa_atexit@plt+0x7fa898> │ │ │ │ + ldr r2, [pc, #68] @ 80c858 <__cxa_atexit@plt+0x7fa8a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 80c84c <__cxa_atexit@plt+0x7fa89c> │ │ │ │ + ldr r1, [pc, #64] @ 80c85c <__cxa_atexit@plt+0x7fa8ac> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #32] @ 80c850 <__cxa_atexit@plt+0x7fa8a0> │ │ │ │ + ldr r7, [pc, #32] @ 80c860 <__cxa_atexit@plt+0x7fa8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #76, 24 @ 0x4c00 │ │ │ │ - cmneq r3, #100, 26 @ 0x1900 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r3, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r3, #80, 30 @ 0x140 │ │ │ │ - movteq r8, #18032 @ 0x4670 │ │ │ │ + cmneq r3, #64, 30 @ 0x100 │ │ │ │ + movteq r8, #18016 @ 0x4660 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80c89c <__cxa_atexit@plt+0x7fa8ec> │ │ │ │ - ldr r7, [pc, #52] @ 80c8ac <__cxa_atexit@plt+0x7fa8fc> │ │ │ │ + bcc 80c8ac <__cxa_atexit@plt+0x7fa8fc> │ │ │ │ + ldr r7, [pc, #52] @ 80c8bc <__cxa_atexit@plt+0x7fa90c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 80c890 <__cxa_atexit@plt+0x7fa8e0> │ │ │ │ + beq 80c8a0 <__cxa_atexit@plt+0x7fa8f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 80c8c0 <__cxa_atexit@plt+0x7fa910> │ │ │ │ + b 80c8d0 <__cxa_atexit@plt+0x7fa920> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80c8b0 <__cxa_atexit@plt+0x7fa900> │ │ │ │ + ldr r7, [pc, #12] @ 80c8c0 <__cxa_atexit@plt+0x7fa910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r8, #17984 @ 0x4640 │ │ │ │ - movteq r8, #17940 @ 0x4614 │ │ │ │ + movteq r8, #17968 @ 0x4630 │ │ │ │ + movteq r8, #17924 @ 0x4604 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80c93c <__cxa_atexit@plt+0x7fa98c> │ │ │ │ + bhi 80c94c <__cxa_atexit@plt+0x7fa99c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #108] @ 80c948 <__cxa_atexit@plt+0x7fa998> │ │ │ │ + ldr r2, [pc, #108] @ 80c958 <__cxa_atexit@plt+0x7fa9a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 80c94c <__cxa_atexit@plt+0x7fa99c> │ │ │ │ + ldr r1, [pc, #104] @ 80c95c <__cxa_atexit@plt+0x7fa9ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #100] @ 80c950 <__cxa_atexit@plt+0x7fa9a0> │ │ │ │ + ldr lr, [pc, #100] @ 80c960 <__cxa_atexit@plt+0x7fa9b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 80c954 <__cxa_atexit@plt+0x7fa9a4> │ │ │ │ + ldr r8, [pc, #96] @ 80c964 <__cxa_atexit@plt+0x7fa9b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r6, #23 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ @@ -2091611,1254 +2091615,1254 @@ │ │ │ │ str r2, [r6, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-16]! │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #36] @ 80c958 <__cxa_atexit@plt+0x7fa9a8> │ │ │ │ + ldr r3, [pc, #36] @ 80c968 <__cxa_atexit@plt+0x7fa9b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - movteq r8, #17612 @ 0x44cc │ │ │ │ - cmneq r3, #48, 6 @ 0xc0000000 │ │ │ │ - movteq r8, #17932 @ 0x460c │ │ │ │ + movteq r8, #17596 @ 0x44bc │ │ │ │ + cmneq r3, #32, 6 @ 0x80000000 │ │ │ │ + movteq r8, #17916 @ 0x45fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80c9c0 <__cxa_atexit@plt+0x7faa10> │ │ │ │ + bcc 80c9d0 <__cxa_atexit@plt+0x7faa20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 80c9b8 <__cxa_atexit@plt+0x7faa08> │ │ │ │ - ldr r7, [pc, #56] @ 80c9c8 <__cxa_atexit@plt+0x7faa18> │ │ │ │ + beq 80c9c8 <__cxa_atexit@plt+0x7faa18> │ │ │ │ + ldr r7, [pc, #56] @ 80c9d8 <__cxa_atexit@plt+0x7faa28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ 80c9cc <__cxa_atexit@plt+0x7faa1c> │ │ │ │ + ldr r3, [pc, #52] @ 80c9dc <__cxa_atexit@plt+0x7faa2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 80c9d0 <__cxa_atexit@plt+0x7faa20> │ │ │ │ + ldr r7, [pc, #36] @ 80c9e0 <__cxa_atexit@plt+0x7faa30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 80c9d4 <__cxa_atexit@plt+0x7faa24> │ │ │ │ + ldr r9, [pc, #32] @ 80c9e4 <__cxa_atexit@plt+0x7faa34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r8, #17872 @ 0x45d0 │ │ │ │ - cmneq r3, #152, 4 @ 0x80000009 │ │ │ │ + movteq r8, #17856 @ 0x45c0 │ │ │ │ cmneq r3, #136, 4 @ 0x80000008 │ │ │ │ - cmneq r3, #132, 4 @ 0x40000008 │ │ │ │ - movteq r7, #20164 @ 0x4ec4 │ │ │ │ + cmneq r3, #120, 4 @ 0x80000007 │ │ │ │ + cmneq r3, #116, 4 @ 0x40000007 │ │ │ │ + movteq r7, #20148 @ 0x4eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ca14 <__cxa_atexit@plt+0x7faa64> │ │ │ │ - ldr r8, [pc, #36] @ 80ca1c <__cxa_atexit@plt+0x7faa6c> │ │ │ │ + bcc 80ca24 <__cxa_atexit@plt+0x7faa74> │ │ │ │ + ldr r8, [pc, #36] @ 80ca2c <__cxa_atexit@plt+0x7faa7c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80ca20 <__cxa_atexit@plt+0x7faa70> │ │ │ │ + ldr r3, [pc, #32] @ 80ca30 <__cxa_atexit@plt+0x7faa80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80ca24 <__cxa_atexit@plt+0x7faa74> │ │ │ │ + ldr r7, [pc, #20] @ 80ca34 <__cxa_atexit@plt+0x7faa84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03202b61 │ │ │ │ - cmneq r3, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r3, #108, 4 @ 0xc0000006 │ │ │ │ - movteq r8, #17776 @ 0x4570 │ │ │ │ + @ instruction: 0x03202b51 │ │ │ │ + cmneq r3, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r3, #92, 4 @ 0xc0000005 │ │ │ │ + movteq r8, #17760 @ 0x4560 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ca70 <__cxa_atexit@plt+0x7faac0> │ │ │ │ - ldr r3, [pc, #48] @ 80ca78 <__cxa_atexit@plt+0x7faac8> │ │ │ │ + bcc 80ca80 <__cxa_atexit@plt+0x7faad0> │ │ │ │ + ldr r3, [pc, #48] @ 80ca88 <__cxa_atexit@plt+0x7faad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #24] @ 80ca7c <__cxa_atexit@plt+0x7faacc> │ │ │ │ + ldr r7, [pc, #24] @ 80ca8c <__cxa_atexit@plt+0x7faadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 80ca80 <__cxa_atexit@plt+0x7faad0> │ │ │ │ + ldr r8, [pc, #20] @ 80ca90 <__cxa_atexit@plt+0x7faae0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #244, 2 @ 0x3d │ │ │ │ - cmneq r3, #132, 16 @ 0x840000 │ │ │ │ - cmneq r3, #52, 2 │ │ │ │ - movteq r8, #17696 @ 0x4520 │ │ │ │ + cmneq r3, #228, 2 @ 0x39 │ │ │ │ + cmneq r3, #116, 16 @ 0x740000 │ │ │ │ + cmneq r3, #36, 2 │ │ │ │ + movteq r8, #17680 @ 0x4510 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cad4 <__cxa_atexit@plt+0x7fab24> │ │ │ │ - ldr r3, [pc, #52] @ 80cadc <__cxa_atexit@plt+0x7fab2c> │ │ │ │ + bcc 80cae4 <__cxa_atexit@plt+0x7fab34> │ │ │ │ + ldr r3, [pc, #52] @ 80caec <__cxa_atexit@plt+0x7fab3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 80cac8 <__cxa_atexit@plt+0x7fab18> │ │ │ │ + beq 80cad8 <__cxa_atexit@plt+0x7fab28> │ │ │ │ mov r7, r8 │ │ │ │ - b 80caec <__cxa_atexit@plt+0x7fab3c> │ │ │ │ + b 80cafc <__cxa_atexit@plt+0x7fab4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r8, #17608 @ 0x44c8 │ │ │ │ + movteq r8, #17592 @ 0x44b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 80cb14 <__cxa_atexit@plt+0x7fab64> │ │ │ │ + ldr r0, [pc, #20] @ 80cb24 <__cxa_atexit@plt+0x7fab74> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r8, #17552 @ 0x4490 │ │ │ │ + movteq r8, #17536 @ 0x4480 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 80cb44 <__cxa_atexit@plt+0x7fab94> │ │ │ │ + ldr r0, [pc, #20] @ 80cb54 <__cxa_atexit@plt+0x7faba4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r8, #17504 @ 0x4460 │ │ │ │ + movteq r8, #17488 @ 0x4450 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80cbb8 <__cxa_atexit@plt+0x7fac08> │ │ │ │ + bhi 80cbc8 <__cxa_atexit@plt+0x7fac18> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r9, [pc, #76] @ 80cbc4 <__cxa_atexit@plt+0x7fac14> │ │ │ │ + ldr r9, [pc, #76] @ 80cbd4 <__cxa_atexit@plt+0x7fac24> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #72] @ 80cbc8 <__cxa_atexit@plt+0x7fac18> │ │ │ │ + ldr r8, [pc, #72] @ 80cbd8 <__cxa_atexit@plt+0x7fac28> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #68] @ 80cbcc <__cxa_atexit@plt+0x7fac1c> │ │ │ │ + ldr lr, [pc, #68] @ 80cbdc <__cxa_atexit@plt+0x7fac2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ sub r2, r6, #16 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r3, [pc, #40] @ 80cbd0 <__cxa_atexit@plt+0x7fac20> │ │ │ │ + ldr r3, [pc, #40] @ 80cbe0 <__cxa_atexit@plt+0x7fac30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - movteq r8, #16960 @ 0x4240 │ │ │ │ - cmneq r3, #136, 4 @ 0x80000008 │ │ │ │ - cmneq r3, #152 @ 0x98 │ │ │ │ - movteq r8, #16436 @ 0x4034 │ │ │ │ + movteq r8, #16944 @ 0x4230 │ │ │ │ + cmneq r3, #120, 4 @ 0x80000007 │ │ │ │ + cmneq r3, #136 @ 0x88 │ │ │ │ + movteq r8, #16420 @ 0x4024 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cc18 <__cxa_atexit@plt+0x7fac68> │ │ │ │ - ldr r3, [pc, #44] @ 80cc20 <__cxa_atexit@plt+0x7fac70> │ │ │ │ + bcc 80cc28 <__cxa_atexit@plt+0x7fac78> │ │ │ │ + ldr r3, [pc, #44] @ 80cc30 <__cxa_atexit@plt+0x7fac80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80cc24 <__cxa_atexit@plt+0x7fac74> │ │ │ │ + ldr r3, [pc, #36] @ 80cc34 <__cxa_atexit@plt+0x7fac84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 80cc28 <__cxa_atexit@plt+0x7fac78> │ │ │ │ + ldr r8, [pc, #20] @ 80cc38 <__cxa_atexit@plt+0x7fac88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #72 @ 0x48 │ │ │ │ - cmneq r3, #64 @ 0x40 │ │ │ │ - cmneq r3, #140, 30 @ 0x230 │ │ │ │ - movteq r8, #17664 @ 0x4500 │ │ │ │ + cmneq r3, #56 @ 0x38 │ │ │ │ + cmneq r3, #48 @ 0x30 │ │ │ │ + cmneq r3, #124, 30 @ 0x1f0 │ │ │ │ + movteq r8, #17648 @ 0x44f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cc9c <__cxa_atexit@plt+0x7facec> │ │ │ │ + bcc 80ccac <__cxa_atexit@plt+0x7facfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80cc94 <__cxa_atexit@plt+0x7face4> │ │ │ │ - ldr r3, [pc, #72] @ 80cca4 <__cxa_atexit@plt+0x7facf4> │ │ │ │ + bhi 80cca4 <__cxa_atexit@plt+0x7facf4> │ │ │ │ + ldr r3, [pc, #72] @ 80ccb4 <__cxa_atexit@plt+0x7fad04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 80cca8 <__cxa_atexit@plt+0x7facf8> │ │ │ │ + ldr r2, [pc, #60] @ 80ccb8 <__cxa_atexit@plt+0x7fad08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 80ccac <__cxa_atexit@plt+0x7facfc> │ │ │ │ + ldr r3, [pc, #52] @ 80ccbc <__cxa_atexit@plt+0x7fad0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 80ccb0 <__cxa_atexit@plt+0x7fad00> │ │ │ │ + ldr r8, [pc, #32] @ 80ccc0 <__cxa_atexit@plt+0x7fad10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #224, 30 @ 0x380 │ │ │ │ + cmneq r3, #208, 30 @ 0x340 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r3, #200, 30 @ 0x320 │ │ │ │ - cmneq r3, #88, 8 @ 0x58000000 │ │ │ │ - movteq r8, #17544 @ 0x4488 │ │ │ │ + cmneq r3, #184, 30 @ 0x2e0 │ │ │ │ + cmneq r3, #72, 8 @ 0x48000000 │ │ │ │ + movteq r8, #17528 @ 0x4478 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cd24 <__cxa_atexit@plt+0x7fad74> │ │ │ │ + bcc 80cd34 <__cxa_atexit@plt+0x7fad84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80cd1c <__cxa_atexit@plt+0x7fad6c> │ │ │ │ - ldr r3, [pc, #72] @ 80cd2c <__cxa_atexit@plt+0x7fad7c> │ │ │ │ + bhi 80cd2c <__cxa_atexit@plt+0x7fad7c> │ │ │ │ + ldr r3, [pc, #72] @ 80cd3c <__cxa_atexit@plt+0x7fad8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 80cd30 <__cxa_atexit@plt+0x7fad80> │ │ │ │ + ldr r3, [pc, #52] @ 80cd40 <__cxa_atexit@plt+0x7fad90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80cd34 <__cxa_atexit@plt+0x7fad84> │ │ │ │ + ldr r7, [pc, #36] @ 80cd44 <__cxa_atexit@plt+0x7fad94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80cd38 <__cxa_atexit@plt+0x7fad88> │ │ │ │ + ldr r8, [pc, #32] @ 80cd48 <__cxa_atexit@plt+0x7fad98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #88, 30 @ 0x160 │ │ │ │ + cmneq r3, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r3, #48, 16 @ 0x300000 │ │ │ │ - cmneq r3, #132, 12 @ 0x8400000 │ │ │ │ - movteq r7, #20052 @ 0x4e54 │ │ │ │ + cmneq r3, #32, 16 @ 0x200000 │ │ │ │ + cmneq r3, #116, 12 @ 0x7400000 │ │ │ │ + movteq r7, #20036 @ 0x4e44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cd80 <__cxa_atexit@plt+0x7fadd0> │ │ │ │ - ldr r3, [pc, #44] @ 80cd88 <__cxa_atexit@plt+0x7fadd8> │ │ │ │ + bcc 80cd90 <__cxa_atexit@plt+0x7fade0> │ │ │ │ + ldr r3, [pc, #44] @ 80cd98 <__cxa_atexit@plt+0x7fade8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80cd8c <__cxa_atexit@plt+0x7faddc> │ │ │ │ + ldr r3, [pc, #36] @ 80cd9c <__cxa_atexit@plt+0x7fadec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 80cd90 <__cxa_atexit@plt+0x7fade0> │ │ │ │ + ldr r8, [pc, #20] @ 80cda0 <__cxa_atexit@plt+0x7fadf0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #224, 28 @ 0xe00 │ │ │ │ - cmneq r3, #216, 28 @ 0xd80 │ │ │ │ - cmneq r3, #188, 14 @ 0x2f00000 │ │ │ │ - movteq r7, #19952 @ 0x4df0 │ │ │ │ + cmneq r3, #208, 28 @ 0xd00 │ │ │ │ + cmneq r3, #200, 28 @ 0xc80 │ │ │ │ + cmneq r3, #172, 14 @ 0x2b00000 │ │ │ │ + movteq r7, #19936 @ 0x4de0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cdc8 <__cxa_atexit@plt+0x7fae18> │ │ │ │ - ldr r3, [pc, #28] @ 80cdd0 <__cxa_atexit@plt+0x7fae20> │ │ │ │ + bcc 80cdd8 <__cxa_atexit@plt+0x7fae28> │ │ │ │ + ldr r3, [pc, #28] @ 80cde0 <__cxa_atexit@plt+0x7fae30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 80cdd4 <__cxa_atexit@plt+0x7fae24> │ │ │ │ + ldr r8, [pc, #16] @ 80cde4 <__cxa_atexit@plt+0x7fae34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #136, 28 @ 0x880 │ │ │ │ - cmneq r3, #156, 18 @ 0x270000 │ │ │ │ - movteq r8, #17172 @ 0x4314 │ │ │ │ + cmneq r3, #120, 28 @ 0x780 │ │ │ │ + cmneq r3, #140, 18 @ 0x230000 │ │ │ │ + movteq r8, #17156 @ 0x4304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ce4c <__cxa_atexit@plt+0x7fae9c> │ │ │ │ + bcc 80ce5c <__cxa_atexit@plt+0x7faeac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ce44 <__cxa_atexit@plt+0x7fae94> │ │ │ │ - ldr r3, [pc, #76] @ 80ce54 <__cxa_atexit@plt+0x7faea4> │ │ │ │ + bhi 80ce54 <__cxa_atexit@plt+0x7faea4> │ │ │ │ + ldr r3, [pc, #76] @ 80ce64 <__cxa_atexit@plt+0x7faeb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80ce58 <__cxa_atexit@plt+0x7faea8> │ │ │ │ + ldr r2, [pc, #72] @ 80ce68 <__cxa_atexit@plt+0x7faeb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80ce5c <__cxa_atexit@plt+0x7faeac> │ │ │ │ + ldr r2, [pc, #56] @ 80ce6c <__cxa_atexit@plt+0x7faebc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80ce60 <__cxa_atexit@plt+0x7faeb0> │ │ │ │ + ldr r7, [pc, #32] @ 80ce70 <__cxa_atexit@plt+0x7faec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ + cmneq r3, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r3, #16, 28 @ 0x100 │ │ │ │ - movteq r8, #17052 @ 0x429c │ │ │ │ + cmneq r3, #0, 28 │ │ │ │ + movteq r8, #17036 @ 0x428c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ced8 <__cxa_atexit@plt+0x7faf28> │ │ │ │ + bcc 80cee8 <__cxa_atexit@plt+0x7faf38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ced0 <__cxa_atexit@plt+0x7faf20> │ │ │ │ - ldr r3, [pc, #76] @ 80cee0 <__cxa_atexit@plt+0x7faf30> │ │ │ │ + bhi 80cee0 <__cxa_atexit@plt+0x7faf30> │ │ │ │ + ldr r3, [pc, #76] @ 80cef0 <__cxa_atexit@plt+0x7faf40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #56] @ 80cee4 <__cxa_atexit@plt+0x7faf34> │ │ │ │ + ldr r2, [pc, #56] @ 80cef4 <__cxa_atexit@plt+0x7faf44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-8]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 80cee8 <__cxa_atexit@plt+0x7faf38> │ │ │ │ + ldr r7, [pc, #36] @ 80cef8 <__cxa_atexit@plt+0x7faf48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80ceec <__cxa_atexit@plt+0x7faf3c> │ │ │ │ + ldr r8, [pc, #32] @ 80cefc <__cxa_atexit@plt+0x7faf4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #168, 26 @ 0x2a00 │ │ │ │ + cmneq r3, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r3, #36, 8 @ 0x24000000 │ │ │ │ - cmneq r3, #212, 24 @ 0xd400 │ │ │ │ - movteq r8, #16880 @ 0x41f0 │ │ │ │ + cmneq r3, #20, 8 @ 0x14000000 │ │ │ │ + cmneq r3, #196, 24 @ 0xc400 │ │ │ │ + movteq r8, #16864 @ 0x41e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cf28 <__cxa_atexit@plt+0x7faf78> │ │ │ │ - ldr r3, [pc, #32] @ 80cf30 <__cxa_atexit@plt+0x7faf80> │ │ │ │ + bcc 80cf38 <__cxa_atexit@plt+0x7faf88> │ │ │ │ + ldr r3, [pc, #32] @ 80cf40 <__cxa_atexit@plt+0x7faf90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80cf34 <__cxa_atexit@plt+0x7faf84> │ │ │ │ + ldr r7, [pc, #16] @ 80cf44 <__cxa_atexit@plt+0x7faf94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #44, 26 @ 0xb00 │ │ │ │ - cmneq r3, #224, 28 @ 0xe00 │ │ │ │ - movteq r8, #16636 @ 0x40fc │ │ │ │ + cmneq r3, #28, 26 @ 0x700 │ │ │ │ + cmneq r3, #208, 28 @ 0xd00 │ │ │ │ + movteq r8, #16620 @ 0x40ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cf70 <__cxa_atexit@plt+0x7fafc0> │ │ │ │ - ldr r3, [pc, #32] @ 80cf78 <__cxa_atexit@plt+0x7fafc8> │ │ │ │ + bcc 80cf80 <__cxa_atexit@plt+0x7fafd0> │ │ │ │ + ldr r3, [pc, #32] @ 80cf88 <__cxa_atexit@plt+0x7fafd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80cf7c <__cxa_atexit@plt+0x7fafcc> │ │ │ │ + ldr r7, [pc, #16] @ 80cf8c <__cxa_atexit@plt+0x7fafdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #228, 24 @ 0xe400 │ │ │ │ - cmneq r3, #200, 6 @ 0x20000003 │ │ │ │ - movteq r8, #16684 @ 0x412c │ │ │ │ + cmneq r3, #212, 24 @ 0xd400 │ │ │ │ + cmneq r3, #184, 6 @ 0xe0000002 │ │ │ │ + movteq r8, #16668 @ 0x411c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80cff0 <__cxa_atexit@plt+0x7fb040> │ │ │ │ + bcc 80d000 <__cxa_atexit@plt+0x7fb050> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80cfe8 <__cxa_atexit@plt+0x7fb038> │ │ │ │ - ldr r3, [pc, #72] @ 80cff8 <__cxa_atexit@plt+0x7fb048> │ │ │ │ + bhi 80cff8 <__cxa_atexit@plt+0x7fb048> │ │ │ │ + ldr r3, [pc, #72] @ 80d008 <__cxa_atexit@plt+0x7fb058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 80cffc <__cxa_atexit@plt+0x7fb04c> │ │ │ │ + ldr r3, [pc, #52] @ 80d00c <__cxa_atexit@plt+0x7fb05c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80d000 <__cxa_atexit@plt+0x7fb050> │ │ │ │ + ldr r7, [pc, #36] @ 80d010 <__cxa_atexit@plt+0x7fb060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80d004 <__cxa_atexit@plt+0x7fb054> │ │ │ │ + ldr r8, [pc, #32] @ 80d014 <__cxa_atexit@plt+0x7fb064> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r3, #124, 24 @ 0x7c00 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #24, 6 @ 0x60000000 │ │ │ │ - cmneq r3, #188, 4 @ 0xc000000b │ │ │ │ - movteq r8, #16516 @ 0x4084 │ │ │ │ + cmneq r3, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r3, #172, 4 @ 0xc000000a │ │ │ │ + movteq r8, #16500 @ 0x4074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d04c <__cxa_atexit@plt+0x7fb09c> │ │ │ │ - ldr r3, [pc, #44] @ 80d054 <__cxa_atexit@plt+0x7fb0a4> │ │ │ │ + bcc 80d05c <__cxa_atexit@plt+0x7fb0ac> │ │ │ │ + ldr r3, [pc, #44] @ 80d064 <__cxa_atexit@plt+0x7fb0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 80d058 <__cxa_atexit@plt+0x7fb0a8> │ │ │ │ + ldr r3, [pc, #32] @ 80d068 <__cxa_atexit@plt+0x7fb0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 80d05c <__cxa_atexit@plt+0x7fb0ac> │ │ │ │ + ldr r8, [pc, #24] @ 80d06c <__cxa_atexit@plt+0x7fb0bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #20, 24 @ 0x1400 │ │ │ │ - cmneq r3, #16, 4 │ │ │ │ - cmneq r3, #28, 14 @ 0x700000 │ │ │ │ - movteq r8, #16444 @ 0x403c │ │ │ │ + cmneq r3, #4, 24 @ 0x400 │ │ │ │ + cmneq r3, #0, 4 │ │ │ │ + cmneq r3, #12, 14 @ 0x300000 │ │ │ │ + movteq r8, #16428 @ 0x402c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d0c8 <__cxa_atexit@plt+0x7fb118> │ │ │ │ + bcc 80d0d8 <__cxa_atexit@plt+0x7fb128> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d0c0 <__cxa_atexit@plt+0x7fb110> │ │ │ │ - ldr r3, [pc, #64] @ 80d0d0 <__cxa_atexit@plt+0x7fb120> │ │ │ │ + bhi 80d0d0 <__cxa_atexit@plt+0x7fb120> │ │ │ │ + ldr r3, [pc, #64] @ 80d0e0 <__cxa_atexit@plt+0x7fb130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 80d0d4 <__cxa_atexit@plt+0x7fb124> │ │ │ │ + ldr r3, [pc, #44] @ 80d0e4 <__cxa_atexit@plt+0x7fb134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 80d0d8 <__cxa_atexit@plt+0x7fb128> │ │ │ │ + ldr r7, [pc, #28] @ 80d0e8 <__cxa_atexit@plt+0x7fb138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #172, 22 @ 0x2b000 │ │ │ │ + cmneq r3, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #112, 8 @ 0x70000000 │ │ │ │ - movteq r7, #20324 @ 0x4f64 │ │ │ │ + cmneq r3, #96, 8 @ 0x60000000 │ │ │ │ + movteq r7, #20308 @ 0x4f54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d124 <__cxa_atexit@plt+0x7fb174> │ │ │ │ - ldr r3, [pc, #48] @ 80d12c <__cxa_atexit@plt+0x7fb17c> │ │ │ │ + bcc 80d134 <__cxa_atexit@plt+0x7fb184> │ │ │ │ + ldr r3, [pc, #48] @ 80d13c <__cxa_atexit@plt+0x7fb18c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 80d130 <__cxa_atexit@plt+0x7fb180> │ │ │ │ + ldr r3, [pc, #36] @ 80d140 <__cxa_atexit@plt+0x7fb190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 80d134 <__cxa_atexit@plt+0x7fb184> │ │ │ │ + ldr r8, [pc, #24] @ 80d144 <__cxa_atexit@plt+0x7fb194> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #64, 22 @ 0x10000 │ │ │ │ - cmneq r3, #204, 12 @ 0xcc00000 │ │ │ │ - cmneq r3, #68, 12 @ 0x4400000 │ │ │ │ - movteq r7, #20220 @ 0x4efc │ │ │ │ + cmneq r3, #48, 22 @ 0xc000 │ │ │ │ + cmneq r3, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r3, #52, 12 @ 0x3400000 │ │ │ │ + movteq r7, #20204 @ 0x4eec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d170 <__cxa_atexit@plt+0x7fb1c0> │ │ │ │ - ldr r3, [pc, #32] @ 80d178 <__cxa_atexit@plt+0x7fb1c8> │ │ │ │ + bcc 80d180 <__cxa_atexit@plt+0x7fb1d0> │ │ │ │ + ldr r3, [pc, #32] @ 80d188 <__cxa_atexit@plt+0x7fb1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80d17c <__cxa_atexit@plt+0x7fb1cc> │ │ │ │ + ldr r7, [pc, #16] @ 80d18c <__cxa_atexit@plt+0x7fb1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #228, 20 @ 0xe4000 │ │ │ │ - cmneq r3, #200, 2 @ 0x32 │ │ │ │ - movteq r7, #20176 @ 0x4ed0 │ │ │ │ + cmneq r3, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r3, #184, 2 @ 0x2e │ │ │ │ + movteq r7, #20160 @ 0x4ec0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d210 <__cxa_atexit@plt+0x7fb260> │ │ │ │ + bcc 80d220 <__cxa_atexit@plt+0x7fb270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d208 <__cxa_atexit@plt+0x7fb258> │ │ │ │ - ldr lr, [pc, #104] @ 80d218 <__cxa_atexit@plt+0x7fb268> │ │ │ │ + bhi 80d218 <__cxa_atexit@plt+0x7fb268> │ │ │ │ + ldr lr, [pc, #104] @ 80d228 <__cxa_atexit@plt+0x7fb278> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 80d21c <__cxa_atexit@plt+0x7fb26c> │ │ │ │ + ldr r2, [pc, #100] @ 80d22c <__cxa_atexit@plt+0x7fb27c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #76] @ 80d220 <__cxa_atexit@plt+0x7fb270> │ │ │ │ + ldr r3, [pc, #76] @ 80d230 <__cxa_atexit@plt+0x7fb280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 80d224 <__cxa_atexit@plt+0x7fb274> │ │ │ │ + ldr r7, [pc, #40] @ 80d234 <__cxa_atexit@plt+0x7fb284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 80d228 <__cxa_atexit@plt+0x7fb278> │ │ │ │ + ldr r8, [pc, #36] @ 80d238 <__cxa_atexit@plt+0x7fb288> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r3, #132, 20 @ 0x84000 │ │ │ │ + cmneq r3, #116, 20 @ 0x74000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r3, #236 @ 0xec │ │ │ │ - cmneq r3, #156 @ 0x9c │ │ │ │ - movteq r7, #19820 @ 0x4d6c │ │ │ │ + cmneq r3, #220 @ 0xdc │ │ │ │ + cmneq r3, #140 @ 0x8c │ │ │ │ + movteq r7, #19804 @ 0x4d5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d274 <__cxa_atexit@plt+0x7fb2c4> │ │ │ │ - ldr r3, [pc, #48] @ 80d27c <__cxa_atexit@plt+0x7fb2cc> │ │ │ │ + bcc 80d284 <__cxa_atexit@plt+0x7fb2d4> │ │ │ │ + ldr r3, [pc, #48] @ 80d28c <__cxa_atexit@plt+0x7fb2dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #24] @ 80d280 <__cxa_atexit@plt+0x7fb2d0> │ │ │ │ + ldr r7, [pc, #24] @ 80d290 <__cxa_atexit@plt+0x7fb2e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 80d284 <__cxa_atexit@plt+0x7fb2d4> │ │ │ │ + ldr r8, [pc, #20] @ 80d294 <__cxa_atexit@plt+0x7fb2e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #240, 18 @ 0x3c0000 │ │ │ │ - cmneq r3, #128 @ 0x80 │ │ │ │ - cmneq r3, #48, 18 @ 0xc0000 │ │ │ │ - movteq r7, #19932 @ 0x4ddc │ │ │ │ + cmneq r3, #224, 18 @ 0x380000 │ │ │ │ + cmneq r3, #112 @ 0x70 │ │ │ │ + cmneq r3, #32, 18 @ 0x80000 │ │ │ │ + movteq r7, #19916 @ 0x4dcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d340 <__cxa_atexit@plt+0x7fb390> │ │ │ │ + bcc 80d350 <__cxa_atexit@plt+0x7fb3a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d338 <__cxa_atexit@plt+0x7fb388> │ │ │ │ + bhi 80d348 <__cxa_atexit@plt+0x7fb398> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ - ldr lr, [pc, #120] @ 80d348 <__cxa_atexit@plt+0x7fb398> │ │ │ │ + ldr lr, [pc, #120] @ 80d358 <__cxa_atexit@plt+0x7fb3a8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-52]! @ 0xffffffcc │ │ │ │ - ldr sl, [pc, #108] @ 80d34c <__cxa_atexit@plt+0x7fb39c> │ │ │ │ + ldr sl, [pc, #108] @ 80d35c <__cxa_atexit@plt+0x7fb3ac> │ │ │ │ add sl, pc, sl │ │ │ │ mov lr, r6 │ │ │ │ str sl, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - ldr sl, [pc, #96] @ 80d350 <__cxa_atexit@plt+0x7fb3a0> │ │ │ │ + ldr sl, [pc, #96] @ 80d360 <__cxa_atexit@plt+0x7fb3b0> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 80d354 <__cxa_atexit@plt+0x7fb3a4> │ │ │ │ + ldr r0, [pc, #80] @ 80d364 <__cxa_atexit@plt+0x7fb3b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #52] @ 80d358 <__cxa_atexit@plt+0x7fb3a8> │ │ │ │ + ldr r3, [pc, #52] @ 80d368 <__cxa_atexit@plt+0x7fb3b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - movteq r7, #19152 @ 0x4ad0 │ │ │ │ - cmneq r3, #12, 22 @ 0x3000 │ │ │ │ - cmneq r3, #28, 18 @ 0x70000 │ │ │ │ - movteq r7, #19636 @ 0x4cb4 │ │ │ │ + movteq r7, #19136 @ 0x4ac0 │ │ │ │ + cmneq r3, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r3, #12, 18 @ 0x30000 │ │ │ │ + movteq r7, #19620 @ 0x4ca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d3a0 <__cxa_atexit@plt+0x7fb3f0> │ │ │ │ - ldr r3, [pc, #44] @ 80d3a8 <__cxa_atexit@plt+0x7fb3f8> │ │ │ │ + bcc 80d3b0 <__cxa_atexit@plt+0x7fb400> │ │ │ │ + ldr r3, [pc, #44] @ 80d3b8 <__cxa_atexit@plt+0x7fb408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 80d3ac <__cxa_atexit@plt+0x7fb3fc> │ │ │ │ + ldr r3, [pc, #32] @ 80d3bc <__cxa_atexit@plt+0x7fb40c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 80d3b0 <__cxa_atexit@plt+0x7fb400> │ │ │ │ + ldr r8, [pc, #24] @ 80d3c0 <__cxa_atexit@plt+0x7fb410> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #192, 16 @ 0xc00000 │ │ │ │ - cmneq r3, #112, 16 @ 0x700000 │ │ │ │ - cmneq r3, #200, 6 @ 0x20000003 │ │ │ │ - movteq r7, #19564 @ 0x4c6c │ │ │ │ + cmneq r3, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r3, #96, 16 @ 0x600000 │ │ │ │ + cmneq r3, #184, 6 @ 0xe0000002 │ │ │ │ + movteq r7, #19548 @ 0x4c5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d420 <__cxa_atexit@plt+0x7fb470> │ │ │ │ + bcc 80d430 <__cxa_atexit@plt+0x7fb480> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d418 <__cxa_atexit@plt+0x7fb468> │ │ │ │ - ldr r3, [pc, #68] @ 80d428 <__cxa_atexit@plt+0x7fb478> │ │ │ │ + bhi 80d428 <__cxa_atexit@plt+0x7fb478> │ │ │ │ + ldr r3, [pc, #68] @ 80d438 <__cxa_atexit@plt+0x7fb488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 80d42c <__cxa_atexit@plt+0x7fb47c> │ │ │ │ + ldr r3, [pc, #52] @ 80d43c <__cxa_atexit@plt+0x7fb48c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80d430 <__cxa_atexit@plt+0x7fb480> │ │ │ │ + ldr r7, [pc, #36] @ 80d440 <__cxa_atexit@plt+0x7fb490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80d434 <__cxa_atexit@plt+0x7fb484> │ │ │ │ + ldr r8, [pc, #32] @ 80d444 <__cxa_atexit@plt+0x7fb494> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #88, 16 @ 0x580000 │ │ │ │ + cmneq r3, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r3, #68, 16 @ 0x440000 │ │ │ │ - cmneq r3, #148, 4 @ 0x40000009 │ │ │ │ - movteq r7, #19524 @ 0x4c44 │ │ │ │ + cmneq r3, #52, 16 @ 0x340000 │ │ │ │ + cmneq r3, #132, 4 @ 0x40000008 │ │ │ │ + movteq r7, #19508 @ 0x4c34 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d4e4 <__cxa_atexit@plt+0x7fb534> │ │ │ │ + bcc 80d4f4 <__cxa_atexit@plt+0x7fb544> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d4dc <__cxa_atexit@plt+0x7fb52c> │ │ │ │ - ldr lr, [pc, #132] @ 80d4ec <__cxa_atexit@plt+0x7fb53c> │ │ │ │ + bhi 80d4ec <__cxa_atexit@plt+0x7fb53c> │ │ │ │ + ldr lr, [pc, #132] @ 80d4fc <__cxa_atexit@plt+0x7fb54c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 80d4f0 <__cxa_atexit@plt+0x7fb540> │ │ │ │ + ldr r2, [pc, #128] @ 80d500 <__cxa_atexit@plt+0x7fb550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r9, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #92] @ 80d4f4 <__cxa_atexit@plt+0x7fb544> │ │ │ │ + ldr r0, [pc, #92] @ 80d504 <__cxa_atexit@plt+0x7fb554> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #88] @ 80d4f8 <__cxa_atexit@plt+0x7fb548> │ │ │ │ + ldr r8, [pc, #88] @ 80d508 <__cxa_atexit@plt+0x7fb558> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ - ldr r3, [pc, #60] @ 80d4fc <__cxa_atexit@plt+0x7fb54c> │ │ │ │ + ldr r3, [pc, #60] @ 80d50c <__cxa_atexit@plt+0x7fb55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r3, #204, 14 @ 0x3300000 │ │ │ │ + cmneq r3, #188, 14 @ 0x2f00000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movteq r7, #18720 @ 0x4920 │ │ │ │ - cmneq r3, #164, 14 @ 0x2900000 │ │ │ │ - movteq r7, #17308 @ 0x439c │ │ │ │ + movteq r7, #18704 @ 0x4910 │ │ │ │ + cmneq r3, #148, 14 @ 0x2500000 │ │ │ │ + movteq r7, #17292 @ 0x438c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d53c <__cxa_atexit@plt+0x7fb58c> │ │ │ │ - ldr r8, [pc, #36] @ 80d544 <__cxa_atexit@plt+0x7fb594> │ │ │ │ + bcc 80d54c <__cxa_atexit@plt+0x7fb59c> │ │ │ │ + ldr r8, [pc, #36] @ 80d554 <__cxa_atexit@plt+0x7fb5a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80d548 <__cxa_atexit@plt+0x7fb598> │ │ │ │ + ldr r3, [pc, #32] @ 80d558 <__cxa_atexit@plt+0x7fb5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80d54c <__cxa_atexit@plt+0x7fb59c> │ │ │ │ + ldr r7, [pc, #20] @ 80d55c <__cxa_atexit@plt+0x7fb5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03202048 │ │ │ │ - cmneq r3, #20, 14 @ 0x500000 │ │ │ │ - cmneq r3, #68, 14 @ 0x1100000 │ │ │ │ - movteq r7, #19076 @ 0x4a84 │ │ │ │ + @ instruction: 0x03202038 │ │ │ │ + cmneq r3, #4, 14 @ 0x100000 │ │ │ │ + cmneq r3, #52, 14 @ 0xd00000 │ │ │ │ + movteq r7, #19060 @ 0x4a74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d5dc <__cxa_atexit@plt+0x7fb62c> │ │ │ │ + bcc 80d5ec <__cxa_atexit@plt+0x7fb63c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d5d4 <__cxa_atexit@plt+0x7fb624> │ │ │ │ - ldr lr, [pc, #100] @ 80d5e4 <__cxa_atexit@plt+0x7fb634> │ │ │ │ + bhi 80d5e4 <__cxa_atexit@plt+0x7fb634> │ │ │ │ + ldr lr, [pc, #100] @ 80d5f4 <__cxa_atexit@plt+0x7fb644> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 80d5e8 <__cxa_atexit@plt+0x7fb638> │ │ │ │ + ldr r2, [pc, #96] @ 80d5f8 <__cxa_atexit@plt+0x7fb648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 80d5ec <__cxa_atexit@plt+0x7fb63c> │ │ │ │ + ldr r3, [pc, #68] @ 80d5fc <__cxa_atexit@plt+0x7fb64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #32] @ 80d5f0 <__cxa_atexit@plt+0x7fb640> │ │ │ │ + ldr r7, [pc, #32] @ 80d600 <__cxa_atexit@plt+0x7fb650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, #180, 12 @ 0xb400000 │ │ │ │ - cmneq r3, #116, 30 @ 0x1d0 │ │ │ │ - cmneq r3, #164, 2 @ 0x29 │ │ │ │ - movteq r7, #18884 @ 0x49c4 │ │ │ │ + cmneq r3, #164, 12 @ 0xa400000 │ │ │ │ + cmneq r3, #100, 30 @ 0x190 │ │ │ │ + cmneq r3, #148, 2 @ 0x25 │ │ │ │ + movteq r7, #18868 @ 0x49b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d62c <__cxa_atexit@plt+0x7fb67c> │ │ │ │ - ldr r3, [pc, #32] @ 80d634 <__cxa_atexit@plt+0x7fb684> │ │ │ │ + bcc 80d63c <__cxa_atexit@plt+0x7fb68c> │ │ │ │ + ldr r3, [pc, #32] @ 80d644 <__cxa_atexit@plt+0x7fb694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80d638 <__cxa_atexit@plt+0x7fb688> │ │ │ │ + ldr r7, [pc, #16] @ 80d648 <__cxa_atexit@plt+0x7fb698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #40, 12 @ 0x2800000 │ │ │ │ - cmneq r3, #40, 24 @ 0x2800 │ │ │ │ - movteq r7, #18824 @ 0x4988 │ │ │ │ + cmneq r3, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r3, #24, 24 @ 0x1800 │ │ │ │ + movteq r7, #18808 @ 0x4978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d6a0 <__cxa_atexit@plt+0x7fb6f0> │ │ │ │ + bcc 80d6b0 <__cxa_atexit@plt+0x7fb700> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d698 <__cxa_atexit@plt+0x7fb6e8> │ │ │ │ - ldr r3, [pc, #60] @ 80d6a8 <__cxa_atexit@plt+0x7fb6f8> │ │ │ │ + bhi 80d6a8 <__cxa_atexit@plt+0x7fb6f8> │ │ │ │ + ldr r3, [pc, #60] @ 80d6b8 <__cxa_atexit@plt+0x7fb708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 80d6ac <__cxa_atexit@plt+0x7fb6fc> │ │ │ │ + ldr r3, [pc, #44] @ 80d6bc <__cxa_atexit@plt+0x7fb70c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 80d6b0 <__cxa_atexit@plt+0x7fb700> │ │ │ │ + ldr r7, [pc, #28] @ 80d6c0 <__cxa_atexit@plt+0x7fb710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #208, 10 @ 0x34000000 │ │ │ │ + cmneq r3, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r3, #192, 16 @ 0xc00000 │ │ │ │ - movteq r7, #18736 @ 0x4930 │ │ │ │ + cmneq r3, #176, 16 @ 0xb00000 │ │ │ │ + movteq r7, #18720 @ 0x4920 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d750 <__cxa_atexit@plt+0x7fb7a0> │ │ │ │ + bcc 80d760 <__cxa_atexit@plt+0x7fb7b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d748 <__cxa_atexit@plt+0x7fb798> │ │ │ │ - ldr r3, [pc, #116] @ 80d758 <__cxa_atexit@plt+0x7fb7a8> │ │ │ │ + bhi 80d758 <__cxa_atexit@plt+0x7fb7a8> │ │ │ │ + ldr r3, [pc, #116] @ 80d768 <__cxa_atexit@plt+0x7fb7b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #84] @ 80d75c <__cxa_atexit@plt+0x7fb7ac> │ │ │ │ + ldr lr, [pc, #84] @ 80d76c <__cxa_atexit@plt+0x7fb7bc> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 80d760 <__cxa_atexit@plt+0x7fb7b0> │ │ │ │ + ldr r7, [pc, #76] @ 80d770 <__cxa_atexit@plt+0x7fb7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #72] @ 80d764 <__cxa_atexit@plt+0x7fb7b4> │ │ │ │ + ldr r8, [pc, #72] @ 80d774 <__cxa_atexit@plt+0x7fb7c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #36] @ 80d768 <__cxa_atexit@plt+0x7fb7b8> │ │ │ │ + ldr r7, [pc, #36] @ 80d778 <__cxa_atexit@plt+0x7fb7c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r3, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - movteq r7, #16716 @ 0x414c │ │ │ │ - cmneq r3, #52 @ 0x34 │ │ │ │ - movteq r7, #18576 @ 0x4890 │ │ │ │ + movteq r7, #16700 @ 0x413c │ │ │ │ + cmneq r3, #36 @ 0x24 │ │ │ │ + movteq r7, #18560 @ 0x4880 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d7f4 <__cxa_atexit@plt+0x7fb844> │ │ │ │ + bcc 80d804 <__cxa_atexit@plt+0x7fb854> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d7ec <__cxa_atexit@plt+0x7fb83c> │ │ │ │ - ldr r3, [pc, #96] @ 80d7fc <__cxa_atexit@plt+0x7fb84c> │ │ │ │ + bhi 80d7fc <__cxa_atexit@plt+0x7fb84c> │ │ │ │ + ldr r3, [pc, #96] @ 80d80c <__cxa_atexit@plt+0x7fb85c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #64] @ 80d800 <__cxa_atexit@plt+0x7fb850> │ │ │ │ + ldr lr, [pc, #64] @ 80d810 <__cxa_atexit@plt+0x7fb860> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #60] @ 80d804 <__cxa_atexit@plt+0x7fb854> │ │ │ │ + ldr r8, [pc, #60] @ 80d814 <__cxa_atexit@plt+0x7fb864> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 80d808 <__cxa_atexit@plt+0x7fb858> │ │ │ │ + ldr r7, [pc, #32] @ 80d818 <__cxa_atexit@plt+0x7fb868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #144, 8 @ 0x90000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - movteq r7, #16388 @ 0x4004 │ │ │ │ - cmneq r3, #24, 30 @ 0x60 │ │ │ │ - movteq r7, #18316 @ 0x478c │ │ │ │ + movteq r6, #20468 @ 0x4ff4 │ │ │ │ + cmneq r3, #8, 30 │ │ │ │ + movteq r7, #18300 @ 0x477c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d854 <__cxa_atexit@plt+0x7fb8a4> │ │ │ │ - ldr r3, [pc, #48] @ 80d85c <__cxa_atexit@plt+0x7fb8ac> │ │ │ │ + bcc 80d864 <__cxa_atexit@plt+0x7fb8b4> │ │ │ │ + ldr r3, [pc, #48] @ 80d86c <__cxa_atexit@plt+0x7fb8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #24] @ 80d860 <__cxa_atexit@plt+0x7fb8b0> │ │ │ │ + ldr r7, [pc, #24] @ 80d870 <__cxa_atexit@plt+0x7fb8c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 80d864 <__cxa_atexit@plt+0x7fb8b4> │ │ │ │ + ldr r8, [pc, #20] @ 80d874 <__cxa_atexit@plt+0x7fb8c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r3, #160, 20 @ 0xa0000 │ │ │ │ - cmneq r3, #80, 6 @ 0x40000001 │ │ │ │ - movteq r7, #18236 @ 0x473c │ │ │ │ + cmneq r3, #0, 8 │ │ │ │ + cmneq r3, #144, 20 @ 0x90000 │ │ │ │ + cmneq r3, #64, 6 │ │ │ │ + movteq r7, #18220 @ 0x472c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d8f8 <__cxa_atexit@plt+0x7fb948> │ │ │ │ + bcc 80d908 <__cxa_atexit@plt+0x7fb958> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80d8f0 <__cxa_atexit@plt+0x7fb940> │ │ │ │ - ldr r9, [pc, #100] @ 80d900 <__cxa_atexit@plt+0x7fb950> │ │ │ │ + bhi 80d900 <__cxa_atexit@plt+0x7fb950> │ │ │ │ + ldr r9, [pc, #100] @ 80d910 <__cxa_atexit@plt+0x7fb960> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #96] @ 80d904 <__cxa_atexit@plt+0x7fb954> │ │ │ │ + ldr lr, [pc, #96] @ 80d914 <__cxa_atexit@plt+0x7fb964> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr sl, [pc, #80] @ 80d908 <__cxa_atexit@plt+0x7fb958> │ │ │ │ + ldr sl, [pc, #80] @ 80d918 <__cxa_atexit@plt+0x7fb968> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str sl, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r0, [pc, #48] @ 80d90c <__cxa_atexit@plt+0x7fb95c> │ │ │ │ + ldr r0, [pc, #48] @ 80d91c <__cxa_atexit@plt+0x7fb96c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - movteq r7, #17692 @ 0x451c │ │ │ │ - cmneq r3, #88, 10 @ 0x16000000 │ │ │ │ - cmneq r3, #100, 6 @ 0x90000001 │ │ │ │ - movteq r7, #18044 @ 0x467c │ │ │ │ + movteq r7, #17676 @ 0x450c │ │ │ │ + cmneq r3, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r3, #84, 6 @ 0x50000001 │ │ │ │ + movteq r7, #18028 @ 0x466c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d948 <__cxa_atexit@plt+0x7fb998> │ │ │ │ - ldr r3, [pc, #32] @ 80d950 <__cxa_atexit@plt+0x7fb9a0> │ │ │ │ + bcc 80d958 <__cxa_atexit@plt+0x7fb9a8> │ │ │ │ + ldr r3, [pc, #32] @ 80d960 <__cxa_atexit@plt+0x7fb9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80d954 <__cxa_atexit@plt+0x7fb9a4> │ │ │ │ + ldr r7, [pc, #16] @ 80d964 <__cxa_atexit@plt+0x7fb9b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12, 6 @ 0x30000000 │ │ │ │ - cmneq r3, #100, 26 @ 0x1900 │ │ │ │ - movteq r7, #18420 @ 0x47f4 │ │ │ │ + cmneq r3, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r3, #84, 26 @ 0x1500 │ │ │ │ + movteq r7, #18404 @ 0x47e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80d9bc <__cxa_atexit@plt+0x7fba0c> │ │ │ │ - ldr r3, [pc, #72] @ 80d9c4 <__cxa_atexit@plt+0x7fba14> │ │ │ │ + bcc 80d9cc <__cxa_atexit@plt+0x7fba1c> │ │ │ │ + ldr r3, [pc, #72] @ 80d9d4 <__cxa_atexit@plt+0x7fba24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 80d9b0 <__cxa_atexit@plt+0x7fba00> │ │ │ │ + beq 80d9c0 <__cxa_atexit@plt+0x7fba10> │ │ │ │ mov r7, r8 │ │ │ │ - b 80d9d4 <__cxa_atexit@plt+0x7fba24> │ │ │ │ + b 80d9e4 <__cxa_atexit@plt+0x7fba34> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r7, #18312 @ 0x4788 │ │ │ │ + movteq r7, #18296 @ 0x4778 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 80d9fc <__cxa_atexit@plt+0x7fba4c> │ │ │ │ + ldr r0, [pc, #20] @ 80da0c <__cxa_atexit@plt+0x7fba5c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r7, #18256 @ 0x4750 │ │ │ │ + movteq r7, #18240 @ 0x4740 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 80da2c <__cxa_atexit@plt+0x7fba7c> │ │ │ │ + ldr r0, [pc, #20] @ 80da3c <__cxa_atexit@plt+0x7fba8c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r7, #18208 @ 0x4720 │ │ │ │ + movteq r7, #18192 @ 0x4710 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80daa8 <__cxa_atexit@plt+0x7fbaf8> │ │ │ │ + bhi 80dab8 <__cxa_atexit@plt+0x7fbb08> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #88] @ 80dab4 <__cxa_atexit@plt+0x7fbb04> │ │ │ │ + ldr r1, [pc, #88] @ 80dac4 <__cxa_atexit@plt+0x7fbb14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 80dab8 <__cxa_atexit@plt+0x7fbb08> │ │ │ │ + ldr r0, [pc, #84] @ 80dac8 <__cxa_atexit@plt+0x7fbb18> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #68] @ 80dabc <__cxa_atexit@plt+0x7fbb0c> │ │ │ │ + ldr r3, [pc, #68] @ 80dacc <__cxa_atexit@plt+0x7fbb1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - ldr r3, [pc, #40] @ 80dac0 <__cxa_atexit@plt+0x7fbb10> │ │ │ │ + ldr r3, [pc, #40] @ 80dad0 <__cxa_atexit@plt+0x7fbb20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r8, [pc, #32] @ 80dac4 <__cxa_atexit@plt+0x7fbb14> │ │ │ │ + ldr r8, [pc, #32] @ 80dad4 <__cxa_atexit@plt+0x7fbb24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff258 │ │ │ │ - cmneq r3, #244, 24 @ 0xf400 │ │ │ │ - cmneq r3, #204, 2 @ 0x33 │ │ │ │ - cmneq r3, #156, 20 @ 0x9c000 │ │ │ │ - movteq r7, #17996 @ 0x464c │ │ │ │ + cmneq r3, #228, 24 @ 0xe400 │ │ │ │ + cmneq r3, #188, 2 @ 0x2f │ │ │ │ + cmneq r3, #140, 20 @ 0x8c000 │ │ │ │ + movteq r7, #17980 @ 0x463c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 80db40 <__cxa_atexit@plt+0x7fbb90> │ │ │ │ + bne 80db50 <__cxa_atexit@plt+0x7fbba0> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80dba4 <__cxa_atexit@plt+0x7fbbf4> │ │ │ │ + bhi 80dbb4 <__cxa_atexit@plt+0x7fbc04> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #208] @ 80dbcc <__cxa_atexit@plt+0x7fbc1c> │ │ │ │ + ldr r2, [pc, #208] @ 80dbdc <__cxa_atexit@plt+0x7fbc2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #204] @ 80dbd0 <__cxa_atexit@plt+0x7fbc20> │ │ │ │ + ldr r1, [pc, #204] @ 80dbe0 <__cxa_atexit@plt+0x7fbc30> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #196] @ 80dbd4 <__cxa_atexit@plt+0x7fbc24> │ │ │ │ + ldr r3, [pc, #196] @ 80dbe4 <__cxa_atexit@plt+0x7fbc34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #177 @ 0xb1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #168] @ 80dbd8 <__cxa_atexit@plt+0x7fbc28> │ │ │ │ + ldr r3, [pc, #168] @ 80dbe8 <__cxa_atexit@plt+0x7fbc38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #160] @ 80dbdc <__cxa_atexit@plt+0x7fbc2c> │ │ │ │ + ldr r8, [pc, #160] @ 80dbec <__cxa_atexit@plt+0x7fbc3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80dbb0 <__cxa_atexit@plt+0x7fbc00> │ │ │ │ + bhi 80dbc0 <__cxa_atexit@plt+0x7fbc10> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 80dbbc <__cxa_atexit@plt+0x7fbc0c> │ │ │ │ + ldr lr, [pc, #88] @ 80dbcc <__cxa_atexit@plt+0x7fbc1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 80dbc0 <__cxa_atexit@plt+0x7fbc10> │ │ │ │ + ldr r8, [pc, #84] @ 80dbd0 <__cxa_atexit@plt+0x7fbc20> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #80] @ 80dbc4 <__cxa_atexit@plt+0x7fbc14> │ │ │ │ + ldr r9, [pc, #80] @ 80dbd4 <__cxa_atexit@plt+0x7fbc24> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ stmda r6, {r3, sl} │ │ │ │ - ldr r3, [pc, #52] @ 80dbc8 <__cxa_atexit@plt+0x7fbc18> │ │ │ │ + ldr r3, [pc, #52] @ 80dbd8 <__cxa_atexit@plt+0x7fbc28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ - movteq r7, #16980 @ 0x4254 │ │ │ │ - cmneq r3, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq r3, #172 @ 0xac │ │ │ │ + movteq r7, #16964 @ 0x4244 │ │ │ │ + cmneq r3, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r3, #156 @ 0x9c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ - cmneq r3, #56, 4 @ 0x80000003 │ │ │ │ - cmneq r3, #52, 2 │ │ │ │ - cmneq r3, #104, 4 @ 0x80000006 │ │ │ │ - movteq r7, #17632 @ 0x44e0 │ │ │ │ + cmneq r3, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r3, #36, 2 │ │ │ │ + cmneq r3, #88, 4 @ 0x80000005 │ │ │ │ + movteq r7, #17616 @ 0x44d0 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, lr} │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 80dc60 <__cxa_atexit@plt+0x7fbcb0> │ │ │ │ + bne 80dc70 <__cxa_atexit@plt+0x7fbcc0> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80dcec <__cxa_atexit@plt+0x7fbd3c> │ │ │ │ - ldr r1, [pc, #252] @ 80dd18 <__cxa_atexit@plt+0x7fbd68> │ │ │ │ + bhi 80dcfc <__cxa_atexit@plt+0x7fbd4c> │ │ │ │ + ldr r1, [pc, #252] @ 80dd28 <__cxa_atexit@plt+0x7fbd78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #248] @ 80dd1c <__cxa_atexit@plt+0x7fbd6c> │ │ │ │ + ldr r3, [pc, #248] @ 80dd2c <__cxa_atexit@plt+0x7fbd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #244] @ 80dd20 <__cxa_atexit@plt+0x7fbd70> │ │ │ │ + ldr r8, [pc, #244] @ 80dd30 <__cxa_atexit@plt+0x7fbd80> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r6] │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r2, [pc, #224] @ 80dd24 <__cxa_atexit@plt+0x7fbd74> │ │ │ │ + ldr r2, [pc, #224] @ 80dd34 <__cxa_atexit@plt+0x7fbd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #16]! │ │ │ │ sub r2, r6, #23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80dcf8 <__cxa_atexit@plt+0x7fbd48> │ │ │ │ + bhi 80dd08 <__cxa_atexit@plt+0x7fbd58> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r3, [pc, #140] @ 80dd04 <__cxa_atexit@plt+0x7fbd54> │ │ │ │ + ldr r3, [pc, #140] @ 80dd14 <__cxa_atexit@plt+0x7fbd64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #136] @ 80dd08 <__cxa_atexit@plt+0x7fbd58> │ │ │ │ + ldr r8, [pc, #136] @ 80dd18 <__cxa_atexit@plt+0x7fbd68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #132] @ 80dd0c <__cxa_atexit@plt+0x7fbd5c> │ │ │ │ + ldr sl, [pc, #132] @ 80dd1c <__cxa_atexit@plt+0x7fbd6c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #128] @ 80dd10 <__cxa_atexit@plt+0x7fbd60> │ │ │ │ + ldr ip, [pc, #128] @ 80dd20 <__cxa_atexit@plt+0x7fbd70> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r1, [r6, #-76] @ 0xffffffb4 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-72]! @ 0xffffffb8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2092872,879 +2092876,879 @@ │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-56]! @ 0xffffffc8 │ │ │ │ add r5, r5, #28 │ │ │ │ - ldr r7, [pc, #44] @ 80dd14 <__cxa_atexit@plt+0x7fbd64> │ │ │ │ + ldr r7, [pc, #44] @ 80dd24 <__cxa_atexit@plt+0x7fbd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - cmneq r3, #104, 30 @ 0x1a0 │ │ │ │ + cmneq r3, #88, 30 @ 0x160 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - movteq r7, #16788 @ 0x4194 │ │ │ │ - cmneq r3, #32 │ │ │ │ - movteq r7, #17488 @ 0x4450 │ │ │ │ + movteq r7, #16772 @ 0x4184 │ │ │ │ + cmneq r3, #16 │ │ │ │ + movteq r7, #17472 @ 0x4440 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80dd5c <__cxa_atexit@plt+0x7fbdac> │ │ │ │ - ldr r7, [pc, #32] @ 80dd6c <__cxa_atexit@plt+0x7fbdbc> │ │ │ │ + bcc 80dd6c <__cxa_atexit@plt+0x7fbdbc> │ │ │ │ + ldr r7, [pc, #32] @ 80dd7c <__cxa_atexit@plt+0x7fbdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ mov r7, r9 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ - ldr r7, [pc, #12] @ 80dd70 <__cxa_atexit@plt+0x7fbdc0> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + ldr r7, [pc, #12] @ 80dd80 <__cxa_atexit@plt+0x7fbdd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq r7, #17456 @ 0x4430 │ │ │ │ - movteq r7, #17416 @ 0x4408 │ │ │ │ + movteq r7, #17440 @ 0x4420 │ │ │ │ + movteq r7, #17400 @ 0x43f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80dda4 <__cxa_atexit@plt+0x7fbdf4> │ │ │ │ + ldr r0, [pc, #24] @ 80ddb4 <__cxa_atexit@plt+0x7fbe04> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #17364 @ 0x43d4 │ │ │ │ + movteq r7, #17348 @ 0x43c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80ddd8 <__cxa_atexit@plt+0x7fbe28> │ │ │ │ + ldr r0, [pc, #24] @ 80dde8 <__cxa_atexit@plt+0x7fbe38> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #17312 @ 0x43a0 │ │ │ │ + movteq r7, #17296 @ 0x4390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #20] @ 80de08 <__cxa_atexit@plt+0x7fbe58> │ │ │ │ + ldr r7, [pc, #20] @ 80de18 <__cxa_atexit@plt+0x7fbe68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 80de0c <__cxa_atexit@plt+0x7fbe5c> │ │ │ │ + ldr r7, [pc, #8] @ 80de1c <__cxa_atexit@plt+0x7fbe6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r3, #128, 18 @ 0x200000 │ │ │ │ - movteq r7, #17240 @ 0x4358 │ │ │ │ + cmneq r3, #112, 18 @ 0x1c0000 │ │ │ │ + movteq r7, #17224 @ 0x4348 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80de50 <__cxa_atexit@plt+0x7fbea0> │ │ │ │ + bne 80de60 <__cxa_atexit@plt+0x7fbeb0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r1, [pc, #104] @ 80dea0 <__cxa_atexit@plt+0x7fbef0> │ │ │ │ + ldr r1, [pc, #104] @ 80deb0 <__cxa_atexit@plt+0x7fbf00> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 80de88 <__cxa_atexit@plt+0x7fbed8> │ │ │ │ + beq 80de98 <__cxa_atexit@plt+0x7fbee8> │ │ │ │ mov r7, r3 │ │ │ │ - b 80debc <__cxa_atexit@plt+0x7fbf0c> │ │ │ │ + b 80decc <__cxa_atexit@plt+0x7fbf1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80de94 <__cxa_atexit@plt+0x7fbee4> │ │ │ │ - ldr r7, [pc, #60] @ 80dea4 <__cxa_atexit@plt+0x7fbef4> │ │ │ │ + bhi 80dea4 <__cxa_atexit@plt+0x7fbef4> │ │ │ │ + ldr r7, [pc, #60] @ 80deb4 <__cxa_atexit@plt+0x7fbf04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #56] @ 80dea8 <__cxa_atexit@plt+0x7fbef8> │ │ │ │ + ldr r8, [pc, #56] @ 80deb8 <__cxa_atexit@plt+0x7fbf08> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-4]! │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #40] @ 80deac <__cxa_atexit@plt+0x7fbefc> │ │ │ │ + ldr r7, [pc, #40] @ 80debc <__cxa_atexit@plt+0x7fbf0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffeb78 │ │ │ │ - movteq r7, #16660 @ 0x4114 │ │ │ │ - cmneq r3, #124, 30 @ 0x1f0 │ │ │ │ - movteq r7, #17056 @ 0x42a0 │ │ │ │ + movteq r7, #16644 @ 0x4104 │ │ │ │ + cmneq r3, #108, 30 @ 0x1b0 │ │ │ │ + movteq r7, #17040 @ 0x4290 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 80df24 <__cxa_atexit@plt+0x7fbf74> │ │ │ │ + bne 80df34 <__cxa_atexit@plt+0x7fbf84> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 80df64 <__cxa_atexit@plt+0x7fbfb4> │ │ │ │ + bhi 80df74 <__cxa_atexit@plt+0x7fbfc4> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #152] @ 80df88 <__cxa_atexit@plt+0x7fbfd8> │ │ │ │ + ldr lr, [pc, #152] @ 80df98 <__cxa_atexit@plt+0x7fbfe8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #148] @ 80df8c <__cxa_atexit@plt+0x7fbfdc> │ │ │ │ + ldr r8, [pc, #148] @ 80df9c <__cxa_atexit@plt+0x7fbfec> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #124] @ 80df90 <__cxa_atexit@plt+0x7fbfe0> │ │ │ │ + ldr r3, [pc, #124] @ 80dfa0 <__cxa_atexit@plt+0x7fbff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #15 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 80df70 <__cxa_atexit@plt+0x7fbfc0> │ │ │ │ + bhi 80df80 <__cxa_atexit@plt+0x7fbfd0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #64] @ 80df7c <__cxa_atexit@plt+0x7fbfcc> │ │ │ │ + ldr r1, [pc, #64] @ 80df8c <__cxa_atexit@plt+0x7fbfdc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #60] @ 80df80 <__cxa_atexit@plt+0x7fbfd0> │ │ │ │ + ldr r8, [pc, #60] @ 80df90 <__cxa_atexit@plt+0x7fbfe0> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #48] @ 80df84 <__cxa_atexit@plt+0x7fbfd4> │ │ │ │ + ldr r3, [pc, #48] @ 80df94 <__cxa_atexit@plt+0x7fbfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffeb54 │ │ │ │ - movteq r6, #20092 @ 0x4e7c │ │ │ │ - cmneq r3, #16, 26 @ 0x400 │ │ │ │ + movteq r6, #20076 @ 0x4e6c │ │ │ │ + cmneq r3, #0, 26 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - movteq r6, #20168 @ 0x4ec8 │ │ │ │ - cmneq r3, #80, 26 @ 0x1400 │ │ │ │ - movteq r6, #20020 @ 0x4e34 │ │ │ │ + movteq r6, #20152 @ 0x4eb8 │ │ │ │ + cmneq r3, #64, 26 @ 0x1000 │ │ │ │ + movteq r6, #20004 @ 0x4e24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80dfcc <__cxa_atexit@plt+0x7fc01c> │ │ │ │ - ldr r3, [pc, #32] @ 80dfd4 <__cxa_atexit@plt+0x7fc024> │ │ │ │ + bcc 80dfdc <__cxa_atexit@plt+0x7fc02c> │ │ │ │ + ldr r3, [pc, #32] @ 80dfe4 <__cxa_atexit@plt+0x7fc034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80dfd8 <__cxa_atexit@plt+0x7fc028> │ │ │ │ + ldr r7, [pc, #16] @ 80dfe8 <__cxa_atexit@plt+0x7fc038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #136, 24 @ 0x8800 │ │ │ │ - cmneq r3, #172, 14 @ 0x2b00000 │ │ │ │ - movteq r7, #17112 @ 0x42d8 │ │ │ │ + cmneq r3, #120, 24 @ 0x7800 │ │ │ │ + cmneq r3, #156, 14 @ 0x2700000 │ │ │ │ + movteq r7, #17096 @ 0x42c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e030 <__cxa_atexit@plt+0x7fc080> │ │ │ │ - ldr r3, [pc, #60] @ 80e038 <__cxa_atexit@plt+0x7fc088> │ │ │ │ + bcc 80e040 <__cxa_atexit@plt+0x7fc090> │ │ │ │ + ldr r3, [pc, #60] @ 80e048 <__cxa_atexit@plt+0x7fc098> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 80e03c <__cxa_atexit@plt+0x7fc08c> │ │ │ │ + ldr r2, [pc, #56] @ 80e04c <__cxa_atexit@plt+0x7fc09c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r7, [pc, #28] @ 80e040 <__cxa_atexit@plt+0x7fc090> │ │ │ │ + ldr r7, [pc, #28] @ 80e050 <__cxa_atexit@plt+0x7fc0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 80e044 <__cxa_atexit@plt+0x7fc094> │ │ │ │ + ldr r8, [pc, #24] @ 80e054 <__cxa_atexit@plt+0x7fc0a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r3, #56, 24 @ 0x3800 │ │ │ │ - cmneq r3, #88, 14 @ 0x1600000 │ │ │ │ - cmneq r3, #112, 6 @ 0xc0000001 │ │ │ │ - movteq r7, #16984 @ 0x4258 │ │ │ │ + cmneq r3, #40, 24 @ 0x2800 │ │ │ │ + cmneq r3, #72, 14 @ 0x1200000 │ │ │ │ + cmneq r3, #96, 6 @ 0x80000001 │ │ │ │ + movteq r7, #16968 @ 0x4248 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80e0a8 <__cxa_atexit@plt+0x7fc0f8> │ │ │ │ + bne 80e0b8 <__cxa_atexit@plt+0x7fc108> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e0b4 <__cxa_atexit@plt+0x7fc104> │ │ │ │ - ldr r7, [pc, #68] @ 80e0c0 <__cxa_atexit@plt+0x7fc110> │ │ │ │ + bhi 80e0c4 <__cxa_atexit@plt+0x7fc114> │ │ │ │ + ldr r7, [pc, #68] @ 80e0d0 <__cxa_atexit@plt+0x7fc120> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #48] @ 80e0c4 <__cxa_atexit@plt+0x7fc114> │ │ │ │ + ldr r7, [pc, #48] @ 80e0d4 <__cxa_atexit@plt+0x7fc124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 80e0c8 <__cxa_atexit@plt+0x7fc118> │ │ │ │ + ldr r8, [pc, #44] @ 80e0d8 <__cxa_atexit@plt+0x7fc128> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #40] @ 80e0cc <__cxa_atexit@plt+0x7fc11c> │ │ │ │ + ldr sl, [pc, #40] @ 80e0dc <__cxa_atexit@plt+0x7fc12c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 80aef8 <__cxa_atexit@plt+0x7f8f48> │ │ │ │ + b 80af08 <__cxa_atexit@plt+0x7f8f58> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r3, #152, 8 @ 0x98000000 │ │ │ │ - cmneq r3, #0, 6 │ │ │ │ - cmneq r3, #200, 12 @ 0xc800000 │ │ │ │ - movteq r7, #16780 @ 0x418c │ │ │ │ + cmneq r3, #136, 8 @ 0x88000000 │ │ │ │ + cmneq r3, #240, 4 │ │ │ │ + cmneq r3, #184, 12 @ 0xb800000 │ │ │ │ + movteq r7, #16764 @ 0x417c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e108 <__cxa_atexit@plt+0x7fc158> │ │ │ │ - ldr r3, [pc, #32] @ 80e110 <__cxa_atexit@plt+0x7fc160> │ │ │ │ + bcc 80e118 <__cxa_atexit@plt+0x7fc168> │ │ │ │ + ldr r3, [pc, #32] @ 80e120 <__cxa_atexit@plt+0x7fc170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80e114 <__cxa_atexit@plt+0x7fc164> │ │ │ │ + ldr r7, [pc, #16] @ 80e124 <__cxa_atexit@plt+0x7fc174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #76, 22 @ 0x13000 │ │ │ │ - cmneq r3, #84 @ 0x54 │ │ │ │ - movteq r6, #19052 @ 0x4a6c │ │ │ │ + cmneq r3, #60, 22 @ 0xf000 │ │ │ │ + cmneq r3, #68 @ 0x44 │ │ │ │ + movteq r6, #19036 @ 0x4a5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e14c <__cxa_atexit@plt+0x7fc19c> │ │ │ │ - ldr r3, [pc, #28] @ 80e154 <__cxa_atexit@plt+0x7fc1a4> │ │ │ │ + bcc 80e15c <__cxa_atexit@plt+0x7fc1ac> │ │ │ │ + ldr r3, [pc, #28] @ 80e164 <__cxa_atexit@plt+0x7fc1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 80e158 <__cxa_atexit@plt+0x7fc1a8> │ │ │ │ + ldr r8, [pc, #16] @ 80e168 <__cxa_atexit@plt+0x7fc1b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #4, 22 @ 0x1000 │ │ │ │ - cmneq r3, #24, 12 @ 0x1800000 │ │ │ │ - movteq r6, #18996 @ 0x4a34 │ │ │ │ + cmneq r3, #244, 20 @ 0xf4000 │ │ │ │ + cmneq r3, #8, 12 @ 0x800000 │ │ │ │ + movteq r6, #18980 @ 0x4a24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e190 <__cxa_atexit@plt+0x7fc1e0> │ │ │ │ - ldr r3, [pc, #28] @ 80e198 <__cxa_atexit@plt+0x7fc1e8> │ │ │ │ + bcc 80e1a0 <__cxa_atexit@plt+0x7fc1f0> │ │ │ │ + ldr r3, [pc, #28] @ 80e1a8 <__cxa_atexit@plt+0x7fc1f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 80e19c <__cxa_atexit@plt+0x7fc1ec> │ │ │ │ + ldr r8, [pc, #16] @ 80e1ac <__cxa_atexit@plt+0x7fc1fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #192, 20 @ 0xc0000 │ │ │ │ - cmneq r3, #172, 6 @ 0xb0000002 │ │ │ │ - movteq r7, #16536 @ 0x4098 │ │ │ │ + cmneq r3, #176, 20 @ 0xb0000 │ │ │ │ + cmneq r3, #156, 6 @ 0x70000002 │ │ │ │ + movteq r7, #16520 @ 0x4088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e20c <__cxa_atexit@plt+0x7fc25c> │ │ │ │ + bcc 80e21c <__cxa_atexit@plt+0x7fc26c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e204 <__cxa_atexit@plt+0x7fc254> │ │ │ │ - ldr r3, [pc, #68] @ 80e214 <__cxa_atexit@plt+0x7fc264> │ │ │ │ + bhi 80e214 <__cxa_atexit@plt+0x7fc264> │ │ │ │ + ldr r3, [pc, #68] @ 80e224 <__cxa_atexit@plt+0x7fc274> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 80e218 <__cxa_atexit@plt+0x7fc268> │ │ │ │ + ldr r2, [pc, #64] @ 80e228 <__cxa_atexit@plt+0x7fc278> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 80e21c <__cxa_atexit@plt+0x7fc26c> │ │ │ │ + ldr r1, [pc, #60] @ 80e22c <__cxa_atexit@plt+0x7fc27c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 80e220 <__cxa_atexit@plt+0x7fc270> │ │ │ │ + ldr r7, [pc, #32] @ 80e230 <__cxa_atexit@plt+0x7fc280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r3, #92, 20 @ 0x5c000 │ │ │ │ - cmneq r3, #148, 22 @ 0x25000 │ │ │ │ - movteq r7, #16424 @ 0x4028 │ │ │ │ + cmneq r3, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r3, #132, 22 @ 0x21000 │ │ │ │ + movteq r7, #16408 @ 0x4018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e280 <__cxa_atexit@plt+0x7fc2d0> │ │ │ │ + bcc 80e290 <__cxa_atexit@plt+0x7fc2e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e278 <__cxa_atexit@plt+0x7fc2c8> │ │ │ │ - ldr r3, [pc, #52] @ 80e288 <__cxa_atexit@plt+0x7fc2d8> │ │ │ │ + bhi 80e288 <__cxa_atexit@plt+0x7fc2d8> │ │ │ │ + ldr r3, [pc, #52] @ 80e298 <__cxa_atexit@plt+0x7fc2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 80e28c <__cxa_atexit@plt+0x7fc2dc> │ │ │ │ + ldr r2, [pc, #48] @ 80e29c <__cxa_atexit@plt+0x7fc2ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 80e290 <__cxa_atexit@plt+0x7fc2e0> │ │ │ │ + ldr r7, [pc, #28] @ 80e2a0 <__cxa_atexit@plt+0x7fc2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r3, #224, 18 @ 0x380000 │ │ │ │ - cmneq r3, #164, 22 @ 0x29000 │ │ │ │ - movteq r6, #20436 @ 0x4fd4 │ │ │ │ + cmneq r3, #208, 18 @ 0x340000 │ │ │ │ + cmneq r3, #148, 22 @ 0x25000 │ │ │ │ + movteq r6, #20420 @ 0x4fc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e308 <__cxa_atexit@plt+0x7fc358> │ │ │ │ + bcc 80e318 <__cxa_atexit@plt+0x7fc368> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e300 <__cxa_atexit@plt+0x7fc350> │ │ │ │ - ldr r3, [pc, #76] @ 80e310 <__cxa_atexit@plt+0x7fc360> │ │ │ │ + bhi 80e310 <__cxa_atexit@plt+0x7fc360> │ │ │ │ + ldr r3, [pc, #76] @ 80e320 <__cxa_atexit@plt+0x7fc370> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80e314 <__cxa_atexit@plt+0x7fc364> │ │ │ │ + ldr r2, [pc, #72] @ 80e324 <__cxa_atexit@plt+0x7fc374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80e318 <__cxa_atexit@plt+0x7fc368> │ │ │ │ + ldr r2, [pc, #56] @ 80e328 <__cxa_atexit@plt+0x7fc378> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80e31c <__cxa_atexit@plt+0x7fc36c> │ │ │ │ + ldr r7, [pc, #32] @ 80e32c <__cxa_atexit@plt+0x7fc37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r3, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq r3, #84, 18 @ 0x150000 │ │ │ │ - movteq r6, #19112 @ 0x4aa8 │ │ │ │ + cmneq r3, #68, 18 @ 0x110000 │ │ │ │ + movteq r6, #19096 @ 0x4a98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e358 <__cxa_atexit@plt+0x7fc3a8> │ │ │ │ - ldr r3, [pc, #32] @ 80e360 <__cxa_atexit@plt+0x7fc3b0> │ │ │ │ + bcc 80e368 <__cxa_atexit@plt+0x7fc3b8> │ │ │ │ + ldr r3, [pc, #32] @ 80e370 <__cxa_atexit@plt+0x7fc3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80e364 <__cxa_atexit@plt+0x7fc3b4> │ │ │ │ + ldr r7, [pc, #16] @ 80e374 <__cxa_atexit@plt+0x7fc3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #252, 16 @ 0xfc0000 │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ - movteq r6, #19196 @ 0x4afc │ │ │ │ + cmneq r3, #236, 16 @ 0xec0000 │ │ │ │ + cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ + movteq r6, #19180 @ 0x4aec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e3d4 <__cxa_atexit@plt+0x7fc424> │ │ │ │ + bcc 80e3e4 <__cxa_atexit@plt+0x7fc434> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e3cc <__cxa_atexit@plt+0x7fc41c> │ │ │ │ - ldr r3, [pc, #68] @ 80e3dc <__cxa_atexit@plt+0x7fc42c> │ │ │ │ + bhi 80e3dc <__cxa_atexit@plt+0x7fc42c> │ │ │ │ + ldr r3, [pc, #68] @ 80e3ec <__cxa_atexit@plt+0x7fc43c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 80e3e0 <__cxa_atexit@plt+0x7fc430> │ │ │ │ + ldr r3, [pc, #52] @ 80e3f0 <__cxa_atexit@plt+0x7fc440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 80e3e4 <__cxa_atexit@plt+0x7fc434> │ │ │ │ + ldr r7, [pc, #36] @ 80e3f4 <__cxa_atexit@plt+0x7fc444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 80e3e8 <__cxa_atexit@plt+0x7fc438> │ │ │ │ + ldr r8, [pc, #32] @ 80e3f8 <__cxa_atexit@plt+0x7fc448> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r3, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r3, #184, 6 @ 0xe0000002 │ │ │ │ - cmneq r3, #212, 30 @ 0x350 │ │ │ │ - movteq r6, #20112 @ 0x4e90 │ │ │ │ + cmneq r3, #168, 6 @ 0xa0000002 │ │ │ │ + cmneq r3, #196, 30 @ 0x310 │ │ │ │ + movteq r6, #20096 @ 0x4e80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e468 <__cxa_atexit@plt+0x7fc4b8> │ │ │ │ + bcc 80e478 <__cxa_atexit@plt+0x7fc4c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e460 <__cxa_atexit@plt+0x7fc4b0> │ │ │ │ - ldr r3, [pc, #84] @ 80e470 <__cxa_atexit@plt+0x7fc4c0> │ │ │ │ + bhi 80e470 <__cxa_atexit@plt+0x7fc4c0> │ │ │ │ + ldr r3, [pc, #84] @ 80e480 <__cxa_atexit@plt+0x7fc4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 80e474 <__cxa_atexit@plt+0x7fc4c4> │ │ │ │ + ldr r2, [pc, #80] @ 80e484 <__cxa_atexit@plt+0x7fc4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 80e478 <__cxa_atexit@plt+0x7fc4c8> │ │ │ │ + ldr r1, [pc, #60] @ 80e488 <__cxa_atexit@plt+0x7fc4d8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 80e47c <__cxa_atexit@plt+0x7fc4cc> │ │ │ │ + ldr r7, [pc, #32] @ 80e48c <__cxa_atexit@plt+0x7fc4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r3, #24, 16 @ 0x180000 │ │ │ │ + cmneq r3, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r3, #244, 14 @ 0x3d00000 │ │ │ │ - movteq r6, #18744 @ 0x4938 │ │ │ │ + cmneq r3, #228, 14 @ 0x3900000 │ │ │ │ + movteq r6, #18728 @ 0x4928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e4b4 <__cxa_atexit@plt+0x7fc504> │ │ │ │ - ldr r8, [pc, #28] @ 80e4bc <__cxa_atexit@plt+0x7fc50c> │ │ │ │ + bcc 80e4c4 <__cxa_atexit@plt+0x7fc514> │ │ │ │ + ldr r8, [pc, #28] @ 80e4cc <__cxa_atexit@plt+0x7fc51c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #24] @ 80e4c0 <__cxa_atexit@plt+0x7fc510> │ │ │ │ + ldr r3, [pc, #24] @ 80e4d0 <__cxa_atexit@plt+0x7fc520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r6, #18720 @ 0x4920 │ │ │ │ - cmneq r3, #148, 14 @ 0x2500000 │ │ │ │ - movteq r6, #19908 @ 0x4dc4 │ │ │ │ + movteq r6, #18704 @ 0x4910 │ │ │ │ + cmneq r3, #132, 14 @ 0x2100000 │ │ │ │ + movteq r6, #19892 @ 0x4db4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e510 <__cxa_atexit@plt+0x7fc560> │ │ │ │ - ldr r3, [pc, #48] @ 80e518 <__cxa_atexit@plt+0x7fc568> │ │ │ │ + bcc 80e520 <__cxa_atexit@plt+0x7fc570> │ │ │ │ + ldr r3, [pc, #48] @ 80e528 <__cxa_atexit@plt+0x7fc578> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 80e504 <__cxa_atexit@plt+0x7fc554> │ │ │ │ + beq 80e514 <__cxa_atexit@plt+0x7fc564> │ │ │ │ mov r7, r8 │ │ │ │ - b 80e528 <__cxa_atexit@plt+0x7fc578> │ │ │ │ + b 80e538 <__cxa_atexit@plt+0x7fc588> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r6, #19824 @ 0x4d70 │ │ │ │ + movteq r6, #19808 @ 0x4d60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e578 <__cxa_atexit@plt+0x7fc5c8> │ │ │ │ + bhi 80e588 <__cxa_atexit@plt+0x7fc5d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #64] @ 80e584 <__cxa_atexit@plt+0x7fc5d4> │ │ │ │ + ldr r2, [pc, #64] @ 80e594 <__cxa_atexit@plt+0x7fc5e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #56] @ 80e588 <__cxa_atexit@plt+0x7fc5d8> │ │ │ │ + ldr r1, [pc, #56] @ 80e598 <__cxa_atexit@plt+0x7fc5e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #24] @ 80e58c <__cxa_atexit@plt+0x7fc5dc> │ │ │ │ + ldr r7, [pc, #24] @ 80e59c <__cxa_atexit@plt+0x7fc5ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r3, #44, 20 @ 0x2c000 │ │ │ │ - movteq r6, #18040 @ 0x4678 │ │ │ │ + cmneq r3, #28, 20 @ 0x1c000 │ │ │ │ + movteq r6, #18024 @ 0x4668 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e5d4 <__cxa_atexit@plt+0x7fc624> │ │ │ │ - ldr r3, [pc, #44] @ 80e5dc <__cxa_atexit@plt+0x7fc62c> │ │ │ │ + bcc 80e5e4 <__cxa_atexit@plt+0x7fc634> │ │ │ │ + ldr r3, [pc, #44] @ 80e5ec <__cxa_atexit@plt+0x7fc63c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80e5e0 <__cxa_atexit@plt+0x7fc630> │ │ │ │ + ldr r3, [pc, #36] @ 80e5f0 <__cxa_atexit@plt+0x7fc640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 80e5e4 <__cxa_atexit@plt+0x7fc634> │ │ │ │ + ldr r8, [pc, #20] @ 80e5f4 <__cxa_atexit@plt+0x7fc644> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140, 12 @ 0x8c00000 │ │ │ │ - cmneq r3, #132, 12 @ 0x8400000 │ │ │ │ - cmneq r3, #208, 10 @ 0x34000000 │ │ │ │ - movteq r6, #17964 @ 0x462c │ │ │ │ + cmneq r3, #124, 12 @ 0x7c00000 │ │ │ │ + cmneq r3, #116, 12 @ 0x7400000 │ │ │ │ + cmneq r3, #192, 10 @ 0x30000000 │ │ │ │ + movteq r6, #17948 @ 0x461c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e650 <__cxa_atexit@plt+0x7fc6a0> │ │ │ │ + bcc 80e660 <__cxa_atexit@plt+0x7fc6b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e648 <__cxa_atexit@plt+0x7fc698> │ │ │ │ - ldr r3, [pc, #64] @ 80e658 <__cxa_atexit@plt+0x7fc6a8> │ │ │ │ + bhi 80e658 <__cxa_atexit@plt+0x7fc6a8> │ │ │ │ + ldr r3, [pc, #64] @ 80e668 <__cxa_atexit@plt+0x7fc6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 80e65c <__cxa_atexit@plt+0x7fc6ac> │ │ │ │ + ldr r3, [pc, #44] @ 80e66c <__cxa_atexit@plt+0x7fc6bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 80e660 <__cxa_atexit@plt+0x7fc6b0> │ │ │ │ + ldr r7, [pc, #28] @ 80e670 <__cxa_atexit@plt+0x7fc6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #36, 12 @ 0x2400000 │ │ │ │ + cmneq r3, #20, 12 @ 0x1400000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #124, 22 @ 0x1f000 │ │ │ │ - movteq r6, #18896 @ 0x49d0 │ │ │ │ + cmneq r3, #108, 22 @ 0x1b000 │ │ │ │ + movteq r6, #18880 @ 0x49c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e69c <__cxa_atexit@plt+0x7fc6ec> │ │ │ │ - ldr r3, [pc, #32] @ 80e6a4 <__cxa_atexit@plt+0x7fc6f4> │ │ │ │ + bcc 80e6ac <__cxa_atexit@plt+0x7fc6fc> │ │ │ │ + ldr r3, [pc, #32] @ 80e6b4 <__cxa_atexit@plt+0x7fc704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80e6a8 <__cxa_atexit@plt+0x7fc6f8> │ │ │ │ + ldr r7, [pc, #16] @ 80e6b8 <__cxa_atexit@plt+0x7fc708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq r3, #156, 24 @ 0x9c00 │ │ │ │ - movteq r6, #19212 @ 0x4b0c │ │ │ │ + cmneq r3, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r3, #140, 24 @ 0x8c00 │ │ │ │ + movteq r6, #19196 @ 0x4afc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e6f0 <__cxa_atexit@plt+0x7fc740> │ │ │ │ - ldr r3, [pc, #44] @ 80e6f8 <__cxa_atexit@plt+0x7fc748> │ │ │ │ + bcc 80e700 <__cxa_atexit@plt+0x7fc750> │ │ │ │ + ldr r3, [pc, #44] @ 80e708 <__cxa_atexit@plt+0x7fc758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 80e6fc <__cxa_atexit@plt+0x7fc74c> │ │ │ │ + ldr r7, [pc, #32] @ 80e70c <__cxa_atexit@plt+0x7fc75c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 80e700 <__cxa_atexit@plt+0x7fc750> │ │ │ │ + ldr r8, [pc, #28] @ 80e710 <__cxa_atexit@plt+0x7fc760> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 80e704 <__cxa_atexit@plt+0x7fc754> │ │ │ │ + ldr r9, [pc, #24] @ 80e714 <__cxa_atexit@plt+0x7fc764> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #112, 10 @ 0x1c000000 │ │ │ │ - cmneq r3, #108, 22 @ 0x1b000 │ │ │ │ - cmneq r3, #124 @ 0x7c │ │ │ │ - cmneq r3, #156 @ 0x9c │ │ │ │ - movteq r6, #19140 @ 0x4ac4 │ │ │ │ + cmneq r3, #96, 10 @ 0x18000000 │ │ │ │ + cmneq r3, #92, 22 @ 0x17000 │ │ │ │ + cmneq r3, #108 @ 0x6c │ │ │ │ + cmneq r3, #140 @ 0x8c │ │ │ │ + movteq r6, #19124 @ 0x4ab4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e788 <__cxa_atexit@plt+0x7fc7d8> │ │ │ │ + bcc 80e798 <__cxa_atexit@plt+0x7fc7e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e780 <__cxa_atexit@plt+0x7fc7d0> │ │ │ │ - ldr r3, [pc, #88] @ 80e790 <__cxa_atexit@plt+0x7fc7e0> │ │ │ │ + bhi 80e790 <__cxa_atexit@plt+0x7fc7e0> │ │ │ │ + ldr r3, [pc, #88] @ 80e7a0 <__cxa_atexit@plt+0x7fc7f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 80e794 <__cxa_atexit@plt+0x7fc7e4> │ │ │ │ + ldr r2, [pc, #84] @ 80e7a4 <__cxa_atexit@plt+0x7fc7f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 80e798 <__cxa_atexit@plt+0x7fc7e8> │ │ │ │ + ldr r1, [pc, #68] @ 80e7a8 <__cxa_atexit@plt+0x7fc7f8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-16]! │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 80e79c <__cxa_atexit@plt+0x7fc7ec> │ │ │ │ + ldr r7, [pc, #40] @ 80e7ac <__cxa_atexit@plt+0x7fc7fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 80e7a0 <__cxa_atexit@plt+0x7fc7f0> │ │ │ │ + ldr r8, [pc, #36] @ 80e7b0 <__cxa_atexit@plt+0x7fc800> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r3, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq r3, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r3, #36, 22 @ 0x9000 │ │ │ │ - movteq r6, #17388 @ 0x43ec │ │ │ │ + cmneq r3, #0, 8 │ │ │ │ + cmneq r3, #20, 22 @ 0x5000 │ │ │ │ + movteq r6, #17372 @ 0x43dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e7e8 <__cxa_atexit@plt+0x7fc838> │ │ │ │ - ldr r3, [pc, #44] @ 80e7f0 <__cxa_atexit@plt+0x7fc840> │ │ │ │ + bcc 80e7f8 <__cxa_atexit@plt+0x7fc848> │ │ │ │ + ldr r3, [pc, #44] @ 80e800 <__cxa_atexit@plt+0x7fc850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 80e7f4 <__cxa_atexit@plt+0x7fc844> │ │ │ │ + ldr r3, [pc, #36] @ 80e804 <__cxa_atexit@plt+0x7fc854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 80e7f8 <__cxa_atexit@plt+0x7fc848> │ │ │ │ + ldr r8, [pc, #20] @ 80e808 <__cxa_atexit@plt+0x7fc858> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #120, 8 @ 0x78000000 │ │ │ │ - cmneq r3, #112, 8 @ 0x70000000 │ │ │ │ - cmneq r3, #84, 26 @ 0x1500 │ │ │ │ - movteq r6, #17288 @ 0x4388 │ │ │ │ + cmneq r3, #104, 8 @ 0x68000000 │ │ │ │ + cmneq r3, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r3, #68, 26 @ 0x1100 │ │ │ │ + movteq r6, #17272 @ 0x4378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e830 <__cxa_atexit@plt+0x7fc880> │ │ │ │ - ldr r3, [pc, #28] @ 80e838 <__cxa_atexit@plt+0x7fc888> │ │ │ │ + bcc 80e840 <__cxa_atexit@plt+0x7fc890> │ │ │ │ + ldr r3, [pc, #28] @ 80e848 <__cxa_atexit@plt+0x7fc898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 80e83c <__cxa_atexit@plt+0x7fc88c> │ │ │ │ + ldr r8, [pc, #16] @ 80e84c <__cxa_atexit@plt+0x7fc89c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ + b bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ - cmneq r3, #52, 30 @ 0xd0 │ │ │ │ - movteq r6, #18604 @ 0x48ac │ │ │ │ + cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ + cmneq r3, #36, 30 @ 0x90 │ │ │ │ + movteq r6, #18588 @ 0x489c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e8b4 <__cxa_atexit@plt+0x7fc904> │ │ │ │ + bcc 80e8c4 <__cxa_atexit@plt+0x7fc914> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e8ac <__cxa_atexit@plt+0x7fc8fc> │ │ │ │ - ldr r3, [pc, #76] @ 80e8bc <__cxa_atexit@plt+0x7fc90c> │ │ │ │ + bhi 80e8bc <__cxa_atexit@plt+0x7fc90c> │ │ │ │ + ldr r3, [pc, #76] @ 80e8cc <__cxa_atexit@plt+0x7fc91c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 80e8c0 <__cxa_atexit@plt+0x7fc910> │ │ │ │ + ldr r2, [pc, #72] @ 80e8d0 <__cxa_atexit@plt+0x7fc920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 80e8c4 <__cxa_atexit@plt+0x7fc914> │ │ │ │ + ldr r2, [pc, #56] @ 80e8d4 <__cxa_atexit@plt+0x7fc924> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 80e8c8 <__cxa_atexit@plt+0x7fc918> │ │ │ │ + ldr r7, [pc, #32] @ 80e8d8 <__cxa_atexit@plt+0x7fc928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmneq r3, #196, 6 @ 0x10000003 │ │ │ │ + cmneq r3, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r3, #168, 6 @ 0xa0000002 │ │ │ │ - movteq r6, #18648 @ 0x48d8 │ │ │ │ + cmneq r3, #152, 6 @ 0x60000002 │ │ │ │ + movteq r6, #18632 @ 0x48c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80e934 <__cxa_atexit@plt+0x7fc984> │ │ │ │ - ldr r3, [pc, #80] @ 80e93c <__cxa_atexit@plt+0x7fc98c> │ │ │ │ + bcc 80e944 <__cxa_atexit@plt+0x7fc994> │ │ │ │ + ldr r3, [pc, #80] @ 80e94c <__cxa_atexit@plt+0x7fc99c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 80e940 <__cxa_atexit@plt+0x7fc990> │ │ │ │ + ldr r2, [pc, #76] @ 80e950 <__cxa_atexit@plt+0x7fc9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #60] @ 80e944 <__cxa_atexit@plt+0x7fc994> │ │ │ │ + ldr r0, [pc, #60] @ 80e954 <__cxa_atexit@plt+0x7fc9a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #52] @ 80e948 <__cxa_atexit@plt+0x7fc998> │ │ │ │ + ldr r0, [pc, #52] @ 80e958 <__cxa_atexit@plt+0x7fc9a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r8, [pc, #28] @ 80e94c <__cxa_atexit@plt+0x7fc99c> │ │ │ │ + ldr r8, [pc, #28] @ 80e95c <__cxa_atexit@plt+0x7fc9ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq r3, #72, 6 @ 0x20000001 │ │ │ │ - cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ - cmneq r3, #88, 28 @ 0x580 │ │ │ │ - cmneq r3, #16, 24 @ 0x1000 │ │ │ │ - movteq r6, #18500 @ 0x4844 │ │ │ │ + cmneq r3, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq r3, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r3, #72, 28 @ 0x480 │ │ │ │ + cmneq r3, #0, 24 │ │ │ │ + movteq r6, #18484 @ 0x4834 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80e97c <__cxa_atexit@plt+0x7fc9cc> │ │ │ │ + bne 80e98c <__cxa_atexit@plt+0x7fc9dc> │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80e9bc <__cxa_atexit@plt+0x7fca0c> │ │ │ │ + bhi 80e9cc <__cxa_atexit@plt+0x7fca1c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #48] @ 80e9c8 <__cxa_atexit@plt+0x7fca18> │ │ │ │ + ldr r3, [pc, #48] @ 80e9d8 <__cxa_atexit@plt+0x7fca28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #28] @ 80e9cc <__cxa_atexit@plt+0x7fca1c> │ │ │ │ + ldr r7, [pc, #28] @ 80e9dc <__cxa_atexit@plt+0x7fca2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 80e9d0 <__cxa_atexit@plt+0x7fca20> │ │ │ │ + ldr r8, [pc, #24] @ 80e9e0 <__cxa_atexit@plt+0x7fca30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r3, #40, 28 @ 0x280 │ │ │ │ - cmneq r3, #168, 26 @ 0x2a00 │ │ │ │ - movteq r6, #18016 @ 0x4660 │ │ │ │ + cmneq r3, #24, 28 @ 0x180 │ │ │ │ + cmneq r3, #152, 26 @ 0x2600 │ │ │ │ + movteq r6, #18000 @ 0x4650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ea0c <__cxa_atexit@plt+0x7fca5c> │ │ │ │ - ldr r3, [pc, #32] @ 80ea14 <__cxa_atexit@plt+0x7fca64> │ │ │ │ + bcc 80ea1c <__cxa_atexit@plt+0x7fca6c> │ │ │ │ + ldr r3, [pc, #32] @ 80ea24 <__cxa_atexit@plt+0x7fca74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80ea18 <__cxa_atexit@plt+0x7fca68> │ │ │ │ + ldr r7, [pc, #16] @ 80ea28 <__cxa_atexit@plt+0x7fca78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #72, 4 @ 0x80000004 │ │ │ │ - cmneq r3, #44, 18 @ 0xb0000 │ │ │ │ - movteq r6, #18372 @ 0x47c4 │ │ │ │ + cmneq r3, #56, 4 @ 0x80000003 │ │ │ │ + cmneq r3, #28, 18 @ 0x70000 │ │ │ │ + movteq r6, #18356 @ 0x47b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80eac8 <__cxa_atexit@plt+0x7fcb18> │ │ │ │ + bcc 80ead8 <__cxa_atexit@plt+0x7fcb28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80eac0 <__cxa_atexit@plt+0x7fcb10> │ │ │ │ - ldr r3, [pc, #128] @ 80ead0 <__cxa_atexit@plt+0x7fcb20> │ │ │ │ + bhi 80ead0 <__cxa_atexit@plt+0x7fcb20> │ │ │ │ + ldr r3, [pc, #128] @ 80eae0 <__cxa_atexit@plt+0x7fcb30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #124] @ 80ead4 <__cxa_atexit@plt+0x7fcb24> │ │ │ │ + ldr r2, [pc, #124] @ 80eae4 <__cxa_atexit@plt+0x7fcb34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 80ead8 <__cxa_atexit@plt+0x7fcb28> │ │ │ │ + ldr r1, [pc, #120] @ 80eae8 <__cxa_atexit@plt+0x7fcb38> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #116] @ 80eadc <__cxa_atexit@plt+0x7fcb2c> │ │ │ │ + ldr lr, [pc, #116] @ 80eaec <__cxa_atexit@plt+0x7fcb3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-40]! @ 0xffffffd8 │ │ │ │ @@ -2093755,203 +2093759,203 @@ │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str lr, [sl, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 80eae0 <__cxa_atexit@plt+0x7fcb30> │ │ │ │ + ldr r7, [pc, #44] @ 80eaf0 <__cxa_atexit@plt+0x7fcb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 80eae4 <__cxa_atexit@plt+0x7fcb34> │ │ │ │ + ldr r8, [pc, #40] @ 80eaf4 <__cxa_atexit@plt+0x7fcb44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmneq r3, #52, 16 @ 0x340000 │ │ │ │ - cmneq r3, #228, 14 @ 0x3900000 │ │ │ │ - movteq r6, #18196 @ 0x4714 │ │ │ │ + cmneq r3, #36, 16 @ 0x240000 │ │ │ │ + cmneq r3, #212, 14 @ 0x3500000 │ │ │ │ + movteq r6, #18180 @ 0x4704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80eb60 <__cxa_atexit@plt+0x7fcbb0> │ │ │ │ + bcc 80eb70 <__cxa_atexit@plt+0x7fcbc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80eb58 <__cxa_atexit@plt+0x7fcba8> │ │ │ │ - ldr r3, [pc, #80] @ 80eb68 <__cxa_atexit@plt+0x7fcbb8> │ │ │ │ + bhi 80eb68 <__cxa_atexit@plt+0x7fcbb8> │ │ │ │ + ldr r3, [pc, #80] @ 80eb78 <__cxa_atexit@plt+0x7fcbc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 80eb6c <__cxa_atexit@plt+0x7fcbbc> │ │ │ │ + ldr r2, [pc, #76] @ 80eb7c <__cxa_atexit@plt+0x7fcbcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ sub r9, r6, #1 │ │ │ │ - ldr r7, [pc, #44] @ 80eb70 <__cxa_atexit@plt+0x7fcbc0> │ │ │ │ + ldr r7, [pc, #44] @ 80eb80 <__cxa_atexit@plt+0x7fcbd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 80eb74 <__cxa_atexit@plt+0x7fcbc4> │ │ │ │ + ldr r8, [pc, #40] @ 80eb84 <__cxa_atexit@plt+0x7fcbd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #36] @ 80eb78 <__cxa_atexit@plt+0x7fcbc8> │ │ │ │ + ldr sl, [pc, #36] @ 80eb88 <__cxa_atexit@plt+0x7fcbd8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r3, #28, 2 │ │ │ │ - cmneq r3, #20, 20 @ 0x14000 │ │ │ │ - cmneq r3, #80, 16 @ 0x500000 │ │ │ │ - cmneq r3, #216, 14 @ 0x3600000 │ │ │ │ - movteq r6, #18072 @ 0x4698 │ │ │ │ + cmneq r3, #12, 2 │ │ │ │ + cmneq r3, #4, 20 @ 0x4000 │ │ │ │ + cmneq r3, #64, 16 @ 0x400000 │ │ │ │ + cmneq r3, #200, 14 @ 0x3200000 │ │ │ │ + movteq r6, #18056 @ 0x4688 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ec0c <__cxa_atexit@plt+0x7fcc5c> │ │ │ │ + bcc 80ec1c <__cxa_atexit@plt+0x7fcc6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ec04 <__cxa_atexit@plt+0x7fcc54> │ │ │ │ - ldr lr, [pc, #104] @ 80ec14 <__cxa_atexit@plt+0x7fcc64> │ │ │ │ + bhi 80ec14 <__cxa_atexit@plt+0x7fcc64> │ │ │ │ + ldr lr, [pc, #104] @ 80ec24 <__cxa_atexit@plt+0x7fcc74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #100] @ 80ec18 <__cxa_atexit@plt+0x7fcc68> │ │ │ │ + ldr r8, [pc, #100] @ 80ec28 <__cxa_atexit@plt+0x7fcc78> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #96] @ 80ec1c <__cxa_atexit@plt+0x7fcc6c> │ │ │ │ + ldr r2, [pc, #96] @ 80ec2c <__cxa_atexit@plt+0x7fcc7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r9, [pc, #80] @ 80ec20 <__cxa_atexit@plt+0x7fcc70> │ │ │ │ + ldr r9, [pc, #80] @ 80ec30 <__cxa_atexit@plt+0x7fcc80> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r3, [pc, #76] @ 80ec24 <__cxa_atexit@plt+0x7fcc74> │ │ │ │ + ldr r3, [pc, #76] @ 80ec34 <__cxa_atexit@plt+0x7fcc84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r6, #-16] │ │ │ │ stmdb r6, {r1, r3, r9} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 80ec28 <__cxa_atexit@plt+0x7fcc78> │ │ │ │ + ldr r3, [pc, #52] @ 80ec38 <__cxa_atexit@plt+0x7fcc88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movteq r6, #16908 @ 0x420c │ │ │ │ - cmneq r3, #128 @ 0x80 │ │ │ │ - cmneq r3, #92, 14 @ 0x1700000 │ │ │ │ - cmneq r3, #56, 4 @ 0x80000003 │ │ │ │ - cmneq r3, #76 @ 0x4c │ │ │ │ - movteq r6, #17756 @ 0x455c │ │ │ │ + movteq r6, #16892 @ 0x41fc │ │ │ │ + cmneq r3, #112 @ 0x70 │ │ │ │ + cmneq r3, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r3, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r3, #60 @ 0x3c │ │ │ │ + movteq r6, #17740 @ 0x454c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ - bcc 80ec60 <__cxa_atexit@plt+0x7fccb0> │ │ │ │ + bcc 80ec70 <__cxa_atexit@plt+0x7fccc0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r5, #-4]! │ │ │ │ mov sl, r3 │ │ │ │ - b 80dd38 <__cxa_atexit@plt+0x7fbd88> │ │ │ │ + b 80dd48 <__cxa_atexit@plt+0x7fbd98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - movteq r6, #17844 @ 0x45b4 │ │ │ │ + movteq r6, #17828 @ 0x45a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ecec <__cxa_atexit@plt+0x7fcd3c> │ │ │ │ + bcc 80ecfc <__cxa_atexit@plt+0x7fcd4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ece4 <__cxa_atexit@plt+0x7fcd34> │ │ │ │ - ldr r3, [pc, #84] @ 80ecf4 <__cxa_atexit@plt+0x7fcd44> │ │ │ │ + bhi 80ecf4 <__cxa_atexit@plt+0x7fcd44> │ │ │ │ + ldr r3, [pc, #84] @ 80ed04 <__cxa_atexit@plt+0x7fcd54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 80ecf8 <__cxa_atexit@plt+0x7fcd48> │ │ │ │ + ldr r2, [pc, #80] @ 80ed08 <__cxa_atexit@plt+0x7fcd58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #60] @ 80ecfc <__cxa_atexit@plt+0x7fcd4c> │ │ │ │ + ldr r2, [pc, #60] @ 80ed0c <__cxa_atexit@plt+0x7fcd5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-20]! @ 0xffffffec │ │ │ │ sub r9, r6, #1 │ │ │ │ - ldr r7, [pc, #32] @ 80ed00 <__cxa_atexit@plt+0x7fcd50> │ │ │ │ + ldr r7, [pc, #32] @ 80ed10 <__cxa_atexit@plt+0x7fcd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmneq r3, #148, 30 @ 0x250 │ │ │ │ + cmneq r3, #132, 30 @ 0x210 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq r3, #84, 26 @ 0x1500 │ │ │ │ - movteq r6, #17852 @ 0x45bc │ │ │ │ + cmneq r3, #68, 26 @ 0x1100 │ │ │ │ + movteq r6, #17836 @ 0x45ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80ed4c <__cxa_atexit@plt+0x7fcd9c> │ │ │ │ - ldr r7, [pc, #52] @ 80ed5c <__cxa_atexit@plt+0x7fcdac> │ │ │ │ + bcc 80ed5c <__cxa_atexit@plt+0x7fcdac> │ │ │ │ + ldr r7, [pc, #52] @ 80ed6c <__cxa_atexit@plt+0x7fcdbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 80ed40 <__cxa_atexit@plt+0x7fcd90> │ │ │ │ + beq 80ed50 <__cxa_atexit@plt+0x7fcda0> │ │ │ │ mov r7, r8 │ │ │ │ - b 80ed70 <__cxa_atexit@plt+0x7fcdc0> │ │ │ │ + b 80ed80 <__cxa_atexit@plt+0x7fcdd0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80ed60 <__cxa_atexit@plt+0x7fcdb0> │ │ │ │ + ldr r7, [pc, #12] @ 80ed70 <__cxa_atexit@plt+0x7fcdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r6, #17804 @ 0x458c │ │ │ │ - movteq r6, #17760 @ 0x4560 │ │ │ │ + movteq r6, #17788 @ 0x457c │ │ │ │ + movteq r6, #17744 @ 0x4550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80edec <__cxa_atexit@plt+0x7fce3c> │ │ │ │ + bhi 80edfc <__cxa_atexit@plt+0x7fce4c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #108] @ 80edf8 <__cxa_atexit@plt+0x7fce48> │ │ │ │ + ldr r2, [pc, #108] @ 80ee08 <__cxa_atexit@plt+0x7fce58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 80edfc <__cxa_atexit@plt+0x7fce4c> │ │ │ │ + ldr r1, [pc, #104] @ 80ee0c <__cxa_atexit@plt+0x7fce5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #100] @ 80ee00 <__cxa_atexit@plt+0x7fce50> │ │ │ │ + ldr lr, [pc, #100] @ 80ee10 <__cxa_atexit@plt+0x7fce60> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 80ee04 <__cxa_atexit@plt+0x7fce54> │ │ │ │ + ldr r8, [pc, #96] @ 80ee14 <__cxa_atexit@plt+0x7fce64> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ @@ -2093959,571 +2093963,571 @@ │ │ │ │ str r2, [r6] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-12]! │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #36] @ 80ee08 <__cxa_atexit@plt+0x7fce58> │ │ │ │ + ldr r3, [pc, #36] @ 80ee18 <__cxa_atexit@plt+0x7fce68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movteq r6, #16412 @ 0x401c │ │ │ │ - cmneq r3, #128, 28 @ 0x800 │ │ │ │ + movteq r6, #16396 @ 0x400c │ │ │ │ + cmneq r3, #112, 28 @ 0x700 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80ee50 <__cxa_atexit@plt+0x7fcea0> │ │ │ │ - ldr r7, [pc, #52] @ 80ee60 <__cxa_atexit@plt+0x7fceb0> │ │ │ │ + bcc 80ee60 <__cxa_atexit@plt+0x7fceb0> │ │ │ │ + ldr r7, [pc, #52] @ 80ee70 <__cxa_atexit@plt+0x7fcec0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 80ee44 <__cxa_atexit@plt+0x7fce94> │ │ │ │ + beq 80ee54 <__cxa_atexit@plt+0x7fcea4> │ │ │ │ mov r7, r8 │ │ │ │ - b 80ee70 <__cxa_atexit@plt+0x7fcec0> │ │ │ │ + b 80ee80 <__cxa_atexit@plt+0x7fced0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80ee64 <__cxa_atexit@plt+0x7fceb4> │ │ │ │ + ldr r7, [pc, #12] @ 80ee74 <__cxa_atexit@plt+0x7fcec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r6, #17552 @ 0x4490 │ │ │ │ + movteq r6, #17536 @ 0x4480 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 80ee90 <__cxa_atexit@plt+0x7fcee0> │ │ │ │ + ldr r0, [pc, #20] @ 80eea0 <__cxa_atexit@plt+0x7fcef0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80eec0 <__cxa_atexit@plt+0x7fcf10> │ │ │ │ + ldr r0, [pc, #24] @ 80eed0 <__cxa_atexit@plt+0x7fcf20> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80eef0 <__cxa_atexit@plt+0x7fcf40> │ │ │ │ + ldr r0, [pc, #24] @ 80ef00 <__cxa_atexit@plt+0x7fcf50> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ef3c <__cxa_atexit@plt+0x7fcf8c> │ │ │ │ + bhi 80ef4c <__cxa_atexit@plt+0x7fcf9c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 80ef48 <__cxa_atexit@plt+0x7fcf98> │ │ │ │ + ldr r0, [pc, #40] @ 80ef58 <__cxa_atexit@plt+0x7fcfa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ - movteq r5, #19624 @ 0x4ca8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #28, 16 @ 0x1c0000 │ │ │ │ + movteq r5, #19608 @ 0x4c98 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ef8c <__cxa_atexit@plt+0x7fcfdc> │ │ │ │ - ldr r3, [pc, #40] @ 80ef94 <__cxa_atexit@plt+0x7fcfe4> │ │ │ │ + bcc 80ef9c <__cxa_atexit@plt+0x7fcfec> │ │ │ │ + ldr r3, [pc, #40] @ 80efa4 <__cxa_atexit@plt+0x7fcff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 80a958 <__cxa_atexit@plt+0x7f89a8> │ │ │ │ + b 80a968 <__cxa_atexit@plt+0x7f89b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #208, 24 @ 0xd000 │ │ │ │ - movteq r6, #17328 @ 0x43b0 │ │ │ │ + cmneq r3, #192, 24 @ 0xc000 │ │ │ │ + movteq r6, #17312 @ 0x43a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80efd0 <__cxa_atexit@plt+0x7fd020> │ │ │ │ - ldr r3, [pc, #32] @ 80efd8 <__cxa_atexit@plt+0x7fd028> │ │ │ │ + bcc 80efe0 <__cxa_atexit@plt+0x7fd030> │ │ │ │ + ldr r3, [pc, #32] @ 80efe8 <__cxa_atexit@plt+0x7fd038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80efdc <__cxa_atexit@plt+0x7fd02c> │ │ │ │ + ldr r7, [pc, #16] @ 80efec <__cxa_atexit@plt+0x7fd03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #132, 24 @ 0x8400 │ │ │ │ - cmneq r3, #156, 10 @ 0x27000000 │ │ │ │ - movteq r6, #17244 @ 0x435c │ │ │ │ + cmneq r3, #116, 24 @ 0x7400 │ │ │ │ + cmneq r3, #140, 10 @ 0x23000000 │ │ │ │ + movteq r6, #17228 @ 0x434c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f030 <__cxa_atexit@plt+0x7fd080> │ │ │ │ - ldr r3, [pc, #56] @ 80f038 <__cxa_atexit@plt+0x7fd088> │ │ │ │ + bcc 80f040 <__cxa_atexit@plt+0x7fd090> │ │ │ │ + ldr r3, [pc, #56] @ 80f048 <__cxa_atexit@plt+0x7fd098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 80f03c <__cxa_atexit@plt+0x7fd08c> │ │ │ │ + ldr r3, [pc, #48] @ 80f04c <__cxa_atexit@plt+0x7fd09c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 80f040 <__cxa_atexit@plt+0x7fd090> │ │ │ │ + ldr r3, [pc, #36] @ 80f050 <__cxa_atexit@plt+0x7fd0a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 80f044 <__cxa_atexit@plt+0x7fd094> │ │ │ │ + ldr r8, [pc, #24] @ 80f054 <__cxa_atexit@plt+0x7fd0a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #60, 24 @ 0x3c00 │ │ │ │ - cmneq r3, #88, 24 @ 0x5800 │ │ │ │ - cmneq r3, #44, 26 @ 0xb00 │ │ │ │ - cmneq r3, #92, 26 @ 0x1700 │ │ │ │ - movteq r6, #17204 @ 0x4334 │ │ │ │ + cmneq r3, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r3, #72, 24 @ 0x4800 │ │ │ │ + cmneq r3, #28, 26 @ 0x700 │ │ │ │ + cmneq r3, #76, 26 @ 0x1300 │ │ │ │ + movteq r6, #17188 @ 0x4324 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f0b0 <__cxa_atexit@plt+0x7fd100> │ │ │ │ - ldr r3, [pc, #80] @ 80f0b8 <__cxa_atexit@plt+0x7fd108> │ │ │ │ + bcc 80f0c0 <__cxa_atexit@plt+0x7fd110> │ │ │ │ + ldr r3, [pc, #80] @ 80f0c8 <__cxa_atexit@plt+0x7fd118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r9, [r7, #24] │ │ │ │ ldr r2, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r3, [pc, #44] @ 80f0bc <__cxa_atexit@plt+0x7fd10c> │ │ │ │ + ldr r3, [pc, #44] @ 80f0cc <__cxa_atexit@plt+0x7fd11c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r0, r1, r2, r8, lr} │ │ │ │ str r9, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80f0a8 <__cxa_atexit@plt+0x7fd0f8> │ │ │ │ - b 80f0cc <__cxa_atexit@plt+0x7fd11c> │ │ │ │ + beq 80f0b8 <__cxa_atexit@plt+0x7fd108> │ │ │ │ + b 80f0dc <__cxa_atexit@plt+0x7fd12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #212, 22 @ 0x35000 │ │ │ │ + cmneq r3, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq r6, #17084 @ 0x42bc │ │ │ │ + movteq r6, #17068 @ 0x42ac │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 80f0ec <__cxa_atexit@plt+0x7fd13c> │ │ │ │ + ldr r3, [pc, #24] @ 80f0fc <__cxa_atexit@plt+0x7fd14c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 80f0f0 <__cxa_atexit@plt+0x7fd140> │ │ │ │ + ldr r7, [pc, #8] @ 80f100 <__cxa_atexit@plt+0x7fd150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r3, #140, 18 @ 0x230000 │ │ │ │ - movteq r6, #17016 @ 0x4278 │ │ │ │ + cmneq r3, #124, 18 @ 0x1f0000 │ │ │ │ + movteq r6, #17000 @ 0x4268 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80f124 <__cxa_atexit@plt+0x7fd174> │ │ │ │ + ldr r0, [pc, #24] @ 80f134 <__cxa_atexit@plt+0x7fd184> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #16964 @ 0x4244 │ │ │ │ + movteq r6, #16948 @ 0x4234 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 80f154 <__cxa_atexit@plt+0x7fd1a4> │ │ │ │ + ldr r3, [pc, #24] @ 80f164 <__cxa_atexit@plt+0x7fd1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 80f158 <__cxa_atexit@plt+0x7fd1a8> │ │ │ │ + ldr r7, [pc, #8] @ 80f168 <__cxa_atexit@plt+0x7fd1b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r3, #4, 16 @ 0x40000 │ │ │ │ - movteq r6, #16888 @ 0x41f8 │ │ │ │ + cmneq r3, #244, 14 @ 0x3d00000 │ │ │ │ + movteq r6, #16872 @ 0x41e8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80f18c <__cxa_atexit@plt+0x7fd1dc> │ │ │ │ + ldr r0, [pc, #24] @ 80f19c <__cxa_atexit@plt+0x7fd1ec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #16836 @ 0x41c4 │ │ │ │ + movteq r6, #16820 @ 0x41b4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80f1c0 <__cxa_atexit@plt+0x7fd210> │ │ │ │ + ldr r0, [pc, #24] @ 80f1d0 <__cxa_atexit@plt+0x7fd220> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #16784 @ 0x4190 │ │ │ │ + movteq r6, #16768 @ 0x4180 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80f1f4 <__cxa_atexit@plt+0x7fd244> │ │ │ │ + ldr r0, [pc, #24] @ 80f204 <__cxa_atexit@plt+0x7fd254> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #16732 @ 0x415c │ │ │ │ + movteq r6, #16716 @ 0x414c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f260 <__cxa_atexit@plt+0x7fd2b0> │ │ │ │ + bhi 80f270 <__cxa_atexit@plt+0x7fd2c0> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr r1, [pc, #72] @ 80f26c <__cxa_atexit@plt+0x7fd2bc> │ │ │ │ + ldr r1, [pc, #72] @ 80f27c <__cxa_atexit@plt+0x7fd2cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 80f270 <__cxa_atexit@plt+0x7fd2c0> │ │ │ │ + ldr r0, [pc, #68] @ 80f280 <__cxa_atexit@plt+0x7fd2d0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #64] @ 80f274 <__cxa_atexit@plt+0x7fd2c4> │ │ │ │ + ldr lr, [pc, #64] @ 80f284 <__cxa_atexit@plt+0x7fd2d4> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 80f278 <__cxa_atexit@plt+0x7fd2c8> │ │ │ │ + ldr r7, [pc, #28] @ 80f288 <__cxa_atexit@plt+0x7fd2d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r3, #48, 22 @ 0xc000 │ │ │ │ - movteq r6, #16564 @ 0x40b4 │ │ │ │ + cmneq r3, #32, 22 @ 0x8000 │ │ │ │ + movteq r6, #16548 @ 0x40a4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80f2b4 <__cxa_atexit@plt+0x7fd304> │ │ │ │ - ldr r7, [pc, #244] @ 80f390 <__cxa_atexit@plt+0x7fd3e0> │ │ │ │ + bne 80f2c4 <__cxa_atexit@plt+0x7fd314> │ │ │ │ + ldr r7, [pc, #244] @ 80f3a0 <__cxa_atexit@plt+0x7fd3f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #236] @ 80f394 <__cxa_atexit@plt+0x7fd3e4> │ │ │ │ + ldr r7, [pc, #236] @ 80f3a4 <__cxa_atexit@plt+0x7fd3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80f37c <__cxa_atexit@plt+0x7fd3cc> │ │ │ │ - b 80f3b8 <__cxa_atexit@plt+0x7fd408> │ │ │ │ + beq 80f38c <__cxa_atexit@plt+0x7fd3dc> │ │ │ │ + b 80f3c8 <__cxa_atexit@plt+0x7fd418> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f384 <__cxa_atexit@plt+0x7fd3d4> │ │ │ │ + bhi 80f394 <__cxa_atexit@plt+0x7fd3e4> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add sl, r5, #12 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r9, r5, #28 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr ip, [pc, #172] @ 80f398 <__cxa_atexit@plt+0x7fd3e8> │ │ │ │ + ldr ip, [pc, #172] @ 80f3a8 <__cxa_atexit@plt+0x7fd3f8> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ add ip, ip, #1 │ │ │ │ - ldr r0, [pc, #164] @ 80f39c <__cxa_atexit@plt+0x7fd3ec> │ │ │ │ + ldr r0, [pc, #164] @ 80f3ac <__cxa_atexit@plt+0x7fd3fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r2, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r1, [r6, #-68] @ 0xffffffbc │ │ │ │ - ldr r0, [pc, #148] @ 80f3a0 <__cxa_atexit@plt+0x7fd3f0> │ │ │ │ + ldr r0, [pc, #148] @ 80f3b0 <__cxa_atexit@plt+0x7fd400> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r7, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r0, [pc, #136] @ 80f3a4 <__cxa_atexit@plt+0x7fd3f4> │ │ │ │ + ldr r0, [pc, #136] @ 80f3b4 <__cxa_atexit@plt+0x7fd404> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r6, #56 @ 0x38 │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ sub r0, r6, #75 @ 0x4b │ │ │ │ str r0, [r6] │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ str r0, [r6, #-4] │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r6, #-8] │ │ │ │ sub r0, r6, #63 @ 0x3f │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #84] @ 80f3a8 <__cxa_atexit@plt+0x7fd3f8> │ │ │ │ + ldr r3, [pc, #84] @ 80f3b8 <__cxa_atexit@plt+0x7fd408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #64] @ 80f3ac <__cxa_atexit@plt+0x7fd3fc> │ │ │ │ + ldr r7, [pc, #64] @ 80f3bc <__cxa_atexit@plt+0x7fd40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmneq r3, #164, 28 @ 0xa40 │ │ │ │ - cmneq r3, #80, 20 @ 0x50000 │ │ │ │ - cmneq r3, #24, 22 @ 0x6000 │ │ │ │ - cmneq r3, #188, 30 @ 0x2f0 │ │ │ │ - cmneq r3, #168, 30 @ 0x2a0 │ │ │ │ - cmneq r3, #104, 14 @ 0x1a00000 │ │ │ │ - cmneq r3, #224, 6 @ 0x80000003 │ │ │ │ + cmneq r3, #148, 28 @ 0x940 │ │ │ │ + cmneq r3, #64, 20 @ 0x40000 │ │ │ │ + cmneq r3, #8, 22 @ 0x2000 │ │ │ │ + cmneq r3, #172, 30 @ 0x2b0 │ │ │ │ + cmneq r3, #152, 30 @ 0x260 │ │ │ │ + cmneq r3, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r3, #208, 6 @ 0x40000003 │ │ │ │ andeq r1, r0, r9, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f460 <__cxa_atexit@plt+0x7fd4b0> │ │ │ │ + bhi 80f470 <__cxa_atexit@plt+0x7fd4c0> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r7, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #124] @ 80f46c <__cxa_atexit@plt+0x7fd4bc> │ │ │ │ + ldr r1, [pc, #124] @ 80f47c <__cxa_atexit@plt+0x7fd4cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-16] │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ - ldr r0, [pc, #108] @ 80f470 <__cxa_atexit@plt+0x7fd4c0> │ │ │ │ + ldr r0, [pc, #108] @ 80f480 <__cxa_atexit@plt+0x7fd4d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #100] @ 80f474 <__cxa_atexit@plt+0x7fd4c4> │ │ │ │ + ldr r0, [pc, #100] @ 80f484 <__cxa_atexit@plt+0x7fd4d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #52 @ 0x34 │ │ │ │ stm r0, {r8, r9, lr} │ │ │ │ - ldr r7, [pc, #80] @ 80f478 <__cxa_atexit@plt+0x7fd4c8> │ │ │ │ + ldr r7, [pc, #80] @ 80f488 <__cxa_atexit@plt+0x7fd4d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #68] @ 80f47c <__cxa_atexit@plt+0x7fd4cc> │ │ │ │ + ldr r7, [pc, #68] @ 80f48c <__cxa_atexit@plt+0x7fd4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #31 │ │ │ │ str r7, [r6, #-8] │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ - cmneq r3, #184, 12 @ 0xb800000 │ │ │ │ - cmneq r3, #44, 18 @ 0xb0000 │ │ │ │ - cmneq r3, #156, 28 @ 0x9c0 │ │ │ │ - cmneq r3, #144, 28 @ 0x900 │ │ │ │ - movteq r5, #18744 @ 0x4938 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r3, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r3, #28, 18 @ 0x70000 │ │ │ │ + cmneq r3, #140, 28 @ 0x8c0 │ │ │ │ + cmneq r3, #128, 28 @ 0x800 │ │ │ │ + movteq r5, #18728 @ 0x4928 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f4b4 <__cxa_atexit@plt+0x7fd504> │ │ │ │ - ldr r8, [pc, #28] @ 80f4bc <__cxa_atexit@plt+0x7fd50c> │ │ │ │ + bcc 80f4c4 <__cxa_atexit@plt+0x7fd514> │ │ │ │ + ldr r8, [pc, #28] @ 80f4cc <__cxa_atexit@plt+0x7fd51c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #24] @ 80f4c0 <__cxa_atexit@plt+0x7fd510> │ │ │ │ + ldr r3, [pc, #24] @ 80f4d0 <__cxa_atexit@plt+0x7fd520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r5, #18720 @ 0x4920 │ │ │ │ - cmneq r3, #148, 14 @ 0x2500000 │ │ │ │ - movteq r5, #20220 @ 0x4efc │ │ │ │ + movteq r5, #18704 @ 0x4910 │ │ │ │ + cmneq r3, #132, 14 @ 0x2100000 │ │ │ │ + movteq r5, #20204 @ 0x4eec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f540 <__cxa_atexit@plt+0x7fd590> │ │ │ │ + bcc 80f550 <__cxa_atexit@plt+0x7fd5a0> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r1, [pc, #68] @ 80f54c <__cxa_atexit@plt+0x7fd59c> │ │ │ │ + ldr r1, [pc, #68] @ 80f55c <__cxa_atexit@plt+0x7fd5ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r9, [r5, #32] │ │ │ │ - ldr r7, [pc, #32] @ 80f550 <__cxa_atexit@plt+0x7fd5a0> │ │ │ │ + ldr r7, [pc, #32] @ 80f560 <__cxa_atexit@plt+0x7fd5b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #24] @ 80f554 <__cxa_atexit@plt+0x7fd5a4> │ │ │ │ + ldr r7, [pc, #24] @ 80f564 <__cxa_atexit@plt+0x7fd5b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r3, #192 @ 0xc0 │ │ │ │ - cmneq r3, #84, 14 @ 0x1500000 │ │ │ │ - movteq r5, #20060 @ 0x4e5c │ │ │ │ + cmneq r3, #176 @ 0xb0 │ │ │ │ + cmneq r3, #68, 14 @ 0x1100000 │ │ │ │ + movteq r5, #20044 @ 0x4e4c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80f5ac <__cxa_atexit@plt+0x7fd5fc> │ │ │ │ + bne 80f5bc <__cxa_atexit@plt+0x7fd60c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 80f5dc <__cxa_atexit@plt+0x7fd62c> │ │ │ │ - ldr r7, [pc, #108] @ 80f5f4 <__cxa_atexit@plt+0x7fd644> │ │ │ │ + bhi 80f5ec <__cxa_atexit@plt+0x7fd63c> │ │ │ │ + ldr r7, [pc, #108] @ 80f604 <__cxa_atexit@plt+0x7fd654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r6, [pc, #100] @ 80f5f8 <__cxa_atexit@plt+0x7fd648> │ │ │ │ + ldr r6, [pc, #100] @ 80f608 <__cxa_atexit@plt+0x7fd658> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r2, [pc, #96] @ 80f5fc <__cxa_atexit@plt+0x7fd64c> │ │ │ │ + ldr r2, [pc, #96] @ 80f60c <__cxa_atexit@plt+0x7fd65c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r3, {r2, r6, r7} │ │ │ │ mvn r7, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 80f5b8 <__cxa_atexit@plt+0x7fd608> │ │ │ │ + b 80f5c8 <__cxa_atexit@plt+0x7fd618> │ │ │ │ mov r7, #1 │ │ │ │ - ldr r3, [pc, #52] @ 80f5ec <__cxa_atexit@plt+0x7fd63c> │ │ │ │ + ldr r3, [pc, #52] @ 80f5fc <__cxa_atexit@plt+0x7fd64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #48] @ 80f5f0 <__cxa_atexit@plt+0x7fd640> │ │ │ │ + ldr r2, [pc, #48] @ 80f600 <__cxa_atexit@plt+0x7fd650> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r7, r3, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 80f5d4 <__cxa_atexit@plt+0x7fd624> │ │ │ │ - b 80f60c <__cxa_atexit@plt+0x7fd65c> │ │ │ │ + beq 80f5e4 <__cxa_atexit@plt+0x7fd634> │ │ │ │ + b 80f61c <__cxa_atexit@plt+0x7fd66c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #248, 12 @ 0xf800000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, #40, 14 @ 0xa00000 │ │ │ │ - cmneq r3, #248, 2 @ 0x3e │ │ │ │ cmneq r3, #24, 14 @ 0x600000 │ │ │ │ - movteq r5, #19876 @ 0x4da4 │ │ │ │ + cmneq r3, #232, 2 @ 0x3a │ │ │ │ + cmneq r3, #8, 14 @ 0x200000 │ │ │ │ + movteq r5, #19860 @ 0x4d94 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 80f648 <__cxa_atexit@plt+0x7fd698> │ │ │ │ + ldr r3, [pc, #52] @ 80f658 <__cxa_atexit@plt+0x7fd6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 80f64c <__cxa_atexit@plt+0x7fd69c> │ │ │ │ + ldr r2, [pc, #48] @ 80f65c <__cxa_atexit@plt+0x7fd6ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #137 @ 0x89 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #24] @ 80f650 <__cxa_atexit@plt+0x7fd6a0> │ │ │ │ + ldr r3, [pc, #24] @ 80f660 <__cxa_atexit@plt+0x7fd6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #16] @ 80f654 <__cxa_atexit@plt+0x7fd6a4> │ │ │ │ + ldr r8, [pc, #16] @ 80f664 <__cxa_atexit@plt+0x7fd6b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, #44, 14 @ 0xb00000 │ │ │ │ - cmneq r3, #44, 12 @ 0x2c00000 │ │ │ │ - cmneq r3, #96, 14 @ 0x1800000 │ │ │ │ - movteq r5, #19764 @ 0x4d34 │ │ │ │ + cmneq r3, #28, 14 @ 0x700000 │ │ │ │ + cmneq r3, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r3, #80, 14 @ 0x1400000 │ │ │ │ + movteq r5, #19748 @ 0x4d24 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f6f8 <__cxa_atexit@plt+0x7fd748> │ │ │ │ + bhi 80f708 <__cxa_atexit@plt+0x7fd758> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r2, sl, lr} │ │ │ │ add r9, r5, #20 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr ip, [pc, #112] @ 80f704 <__cxa_atexit@plt+0x7fd754> │ │ │ │ + ldr ip, [pc, #112] @ 80f714 <__cxa_atexit@plt+0x7fd764> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ stm r3, {r1, r2, sl} │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-68]! @ 0xffffffbc │ │ │ │ @@ -2094531,557 +2094535,557 @@ │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #52] @ 80f708 <__cxa_atexit@plt+0x7fd758> │ │ │ │ + ldr r7, [pc, #52] @ 80f718 <__cxa_atexit@plt+0x7fd768> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #40] @ 80f70c <__cxa_atexit@plt+0x7fd75c> │ │ │ │ + ldr r7, [pc, #40] @ 80f71c <__cxa_atexit@plt+0x7fd76c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-40]! @ 0xffffffd8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #28] @ 80f710 <__cxa_atexit@plt+0x7fd760> │ │ │ │ + ldr r7, [pc, #28] @ 80f720 <__cxa_atexit@plt+0x7fd770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ - cmneq r3, #172, 16 @ 0xac0000 │ │ │ │ - movteq r5, #19456 @ 0x4c00 │ │ │ │ + cmneq r3, #156, 16 @ 0x9c0000 │ │ │ │ + movteq r5, #19440 @ 0x4bf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f74c <__cxa_atexit@plt+0x7fd79c> │ │ │ │ - ldr r3, [pc, #32] @ 80f754 <__cxa_atexit@plt+0x7fd7a4> │ │ │ │ + bcc 80f75c <__cxa_atexit@plt+0x7fd7ac> │ │ │ │ + ldr r3, [pc, #32] @ 80f764 <__cxa_atexit@plt+0x7fd7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80f758 <__cxa_atexit@plt+0x7fd7a8> │ │ │ │ + ldr r7, [pc, #16] @ 80f768 <__cxa_atexit@plt+0x7fd7b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r3, #172, 24 @ 0xac00 │ │ │ │ - movteq r5, #19396 @ 0x4bc4 │ │ │ │ + cmneq r3, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r3, #156, 24 @ 0x9c00 │ │ │ │ + movteq r5, #19380 @ 0x4bb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f7c8 <__cxa_atexit@plt+0x7fd818> │ │ │ │ + bcc 80f7d8 <__cxa_atexit@plt+0x7fd828> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f7c0 <__cxa_atexit@plt+0x7fd810> │ │ │ │ - ldr r3, [pc, #68] @ 80f7d0 <__cxa_atexit@plt+0x7fd820> │ │ │ │ + bhi 80f7d0 <__cxa_atexit@plt+0x7fd820> │ │ │ │ + ldr r3, [pc, #68] @ 80f7e0 <__cxa_atexit@plt+0x7fd830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 80f7d4 <__cxa_atexit@plt+0x7fd824> │ │ │ │ + ldr r3, [pc, #44] @ 80f7e4 <__cxa_atexit@plt+0x7fd834> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 80f7d8 <__cxa_atexit@plt+0x7fd828> │ │ │ │ + ldr r7, [pc, #28] @ 80f7e8 <__cxa_atexit@plt+0x7fd838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r3, #212, 30 @ 0x350 │ │ │ │ - movteq r5, #19444 @ 0x4bf4 │ │ │ │ + cmneq r3, #196, 30 @ 0x310 │ │ │ │ + movteq r5, #19428 @ 0x4be4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f88c <__cxa_atexit@plt+0x7fd8dc> │ │ │ │ + bcc 80f89c <__cxa_atexit@plt+0x7fd8ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f884 <__cxa_atexit@plt+0x7fd8d4> │ │ │ │ + bhi 80f894 <__cxa_atexit@plt+0x7fd8e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr lr, [r7, #31] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r2, [r6] │ │ │ │ - ldr r0, [pc, #96] @ 80f894 <__cxa_atexit@plt+0x7fd8e4> │ │ │ │ + ldr r0, [pc, #96] @ 80f8a4 <__cxa_atexit@plt+0x7fd8f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #64] @ 80f898 <__cxa_atexit@plt+0x7fd8e8> │ │ │ │ + ldr r3, [pc, #64] @ 80f8a8 <__cxa_atexit@plt+0x7fd8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 80f89c <__cxa_atexit@plt+0x7fd8ec> │ │ │ │ + ldr r2, [pc, #44] @ 80f8ac <__cxa_atexit@plt+0x7fd8fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 80f8a0 <__cxa_atexit@plt+0x7fd8f0> │ │ │ │ + ldr r8, [pc, #32] @ 80f8b0 <__cxa_atexit@plt+0x7fd900> │ │ │ │ add r8, pc, r8 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - cmneq r3, #12, 8 @ 0xc000000 │ │ │ │ + cmneq r3, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - movteq r5, #17728 @ 0x4540 │ │ │ │ - movteq r5, #19028 @ 0x4a54 │ │ │ │ + movteq r5, #17712 @ 0x4530 │ │ │ │ + movteq r5, #19012 @ 0x4a44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f8dc <__cxa_atexit@plt+0x7fd92c> │ │ │ │ - ldr r3, [pc, #32] @ 80f8e4 <__cxa_atexit@plt+0x7fd934> │ │ │ │ + bcc 80f8ec <__cxa_atexit@plt+0x7fd93c> │ │ │ │ + ldr r3, [pc, #32] @ 80f8f4 <__cxa_atexit@plt+0x7fd944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 80f8e8 <__cxa_atexit@plt+0x7fd938> │ │ │ │ + ldr r7, [pc, #16] @ 80f8f8 <__cxa_atexit@plt+0x7fd948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #120, 6 @ 0xe0000001 │ │ │ │ - cmneq r3, #112, 28 @ 0x700 │ │ │ │ - movteq r5, #18968 @ 0x4a18 │ │ │ │ + cmneq r3, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r3, #96, 28 @ 0x600 │ │ │ │ + movteq r5, #18952 @ 0x4a08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f958 <__cxa_atexit@plt+0x7fd9a8> │ │ │ │ + bcc 80f968 <__cxa_atexit@plt+0x7fd9b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80f950 <__cxa_atexit@plt+0x7fd9a0> │ │ │ │ - ldr r3, [pc, #68] @ 80f960 <__cxa_atexit@plt+0x7fd9b0> │ │ │ │ + bhi 80f960 <__cxa_atexit@plt+0x7fd9b0> │ │ │ │ + ldr r3, [pc, #68] @ 80f970 <__cxa_atexit@plt+0x7fd9c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 80f964 <__cxa_atexit@plt+0x7fd9b4> │ │ │ │ + ldr r3, [pc, #44] @ 80f974 <__cxa_atexit@plt+0x7fd9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 80f968 <__cxa_atexit@plt+0x7fd9b8> │ │ │ │ + ldr r7, [pc, #28] @ 80f978 <__cxa_atexit@plt+0x7fd9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r3, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r3, #156, 20 @ 0x9c000 │ │ │ │ - movteq r5, #19060 @ 0x4a74 │ │ │ │ + cmneq r3, #140, 20 @ 0x8c000 │ │ │ │ + movteq r5, #19044 @ 0x4a64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80f9d0 <__cxa_atexit@plt+0x7fda20> │ │ │ │ - ldr lr, [pc, #72] @ 80f9d8 <__cxa_atexit@plt+0x7fda28> │ │ │ │ + bcc 80f9e0 <__cxa_atexit@plt+0x7fda30> │ │ │ │ + ldr lr, [pc, #72] @ 80f9e8 <__cxa_atexit@plt+0x7fda38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 80f9c4 <__cxa_atexit@plt+0x7fda14> │ │ │ │ + beq 80f9d4 <__cxa_atexit@plt+0x7fda24> │ │ │ │ mov r7, r8 │ │ │ │ - b 80f9e8 <__cxa_atexit@plt+0x7fda38> │ │ │ │ + b 80f9f8 <__cxa_atexit@plt+0x7fda48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r5, #18952 @ 0x4a08 │ │ │ │ + movteq r5, #18936 @ 0x49f8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80fa78 <__cxa_atexit@plt+0x7fdac8> │ │ │ │ + bhi 80fa88 <__cxa_atexit@plt+0x7fdad8> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r9, [pc, #112] @ 80fa84 <__cxa_atexit@plt+0x7fdad4> │ │ │ │ + ldr r9, [pc, #112] @ 80fa94 <__cxa_atexit@plt+0x7fdae4> │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r2, r3, lr} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ stmda r6, {r0, r1, lr} │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ str lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #60] @ 80fa88 <__cxa_atexit@plt+0x7fdad8> │ │ │ │ + ldr r3, [pc, #60] @ 80fa98 <__cxa_atexit@plt+0x7fdae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 80fa8c <__cxa_atexit@plt+0x7fdadc> │ │ │ │ + ldr r2, [pc, #40] @ 80fa9c <__cxa_atexit@plt+0x7fdaec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #28] @ 80fa90 <__cxa_atexit@plt+0x7fdae0> │ │ │ │ + ldr r8, [pc, #28] @ 80faa0 <__cxa_atexit@plt+0x7fdaf0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmneq r3, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r3, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - movteq r5, #17228 @ 0x434c │ │ │ │ - movteq r5, #18516 @ 0x4854 │ │ │ │ + movteq r5, #17212 @ 0x433c │ │ │ │ + movteq r5, #18500 @ 0x4844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80fad4 <__cxa_atexit@plt+0x7fdb24> │ │ │ │ - ldr r8, [pc, #40] @ 80fadc <__cxa_atexit@plt+0x7fdb2c> │ │ │ │ + bcc 80fae4 <__cxa_atexit@plt+0x7fdb34> │ │ │ │ + ldr r8, [pc, #40] @ 80faec <__cxa_atexit@plt+0x7fdb3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 80fae0 <__cxa_atexit@plt+0x7fdb30> │ │ │ │ + ldr r3, [pc, #36] @ 80faf0 <__cxa_atexit@plt+0x7fdb40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 80fae4 <__cxa_atexit@plt+0x7fdb34> │ │ │ │ + ldr r7, [pc, #20] @ 80faf4 <__cxa_atexit@plt+0x7fdb44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r4, #19504 @ 0x4c30 │ │ │ │ - cmneq r3, #128, 2 │ │ │ │ - cmneq r3, #52, 20 @ 0x34000 │ │ │ │ + movteq r4, #19488 @ 0x4c20 │ │ │ │ + cmneq r3, #112, 2 │ │ │ │ + cmneq r3, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80fb20 <__cxa_atexit@plt+0x7fdb70> │ │ │ │ - ldr r7, [pc, #40] @ 80fb30 <__cxa_atexit@plt+0x7fdb80> │ │ │ │ + bcc 80fb30 <__cxa_atexit@plt+0x7fdb80> │ │ │ │ + ldr r7, [pc, #40] @ 80fb40 <__cxa_atexit@plt+0x7fdb90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #28] @ 80fb34 <__cxa_atexit@plt+0x7fdb84> │ │ │ │ + ldr r7, [pc, #28] @ 80fb44 <__cxa_atexit@plt+0x7fdb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #16] @ 80fb38 <__cxa_atexit@plt+0x7fdb88> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #16] @ 80fb48 <__cxa_atexit@plt+0x7fdb98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r3, #80, 18 @ 0x140000 │ │ │ │ - movteq r5, #18660 @ 0x48e4 │ │ │ │ - movteq r5, #18616 @ 0x48b8 │ │ │ │ + cmneq r3, #64, 18 @ 0x100000 │ │ │ │ + movteq r5, #18644 @ 0x48d4 │ │ │ │ + movteq r5, #18600 @ 0x48a8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80fb7c <__cxa_atexit@plt+0x7fdbcc> │ │ │ │ - ldr r8, [pc, #164] @ 80fc00 <__cxa_atexit@plt+0x7fdc50> │ │ │ │ + bne 80fb8c <__cxa_atexit@plt+0x7fdbdc> │ │ │ │ + ldr r8, [pc, #164] @ 80fc10 <__cxa_atexit@plt+0x7fdc60> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #160] @ 80fc04 <__cxa_atexit@plt+0x7fdc54> │ │ │ │ + ldr r3, [pc, #160] @ 80fc14 <__cxa_atexit@plt+0x7fdc64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #156] @ 80fc08 <__cxa_atexit@plt+0x7fdc58> │ │ │ │ + ldr r2, [pc, #156] @ 80fc18 <__cxa_atexit@plt+0x7fdc68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #20]! │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80fbf4 <__cxa_atexit@plt+0x7fdc44> │ │ │ │ + bhi 80fc04 <__cxa_atexit@plt+0x7fdc54> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr sl, [pc, #100] @ 80fc0c <__cxa_atexit@plt+0x7fdc5c> │ │ │ │ + ldr sl, [pc, #100] @ 80fc1c <__cxa_atexit@plt+0x7fdc6c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 80fc10 <__cxa_atexit@plt+0x7fdc60> │ │ │ │ + ldr ip, [pc, #96] @ 80fc20 <__cxa_atexit@plt+0x7fdc70> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r8, [pc, #92] @ 80fc14 <__cxa_atexit@plt+0x7fdc64> │ │ │ │ + ldr r8, [pc, #92] @ 80fc24 <__cxa_atexit@plt+0x7fdc74> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6] │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - ldr r3, [pc, #64] @ 80fc18 <__cxa_atexit@plt+0x7fdc68> │ │ │ │ + ldr r3, [pc, #64] @ 80fc28 <__cxa_atexit@plt+0x7fdc78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - movteq r5, #16996 @ 0x4264 │ │ │ │ - movteq r5, #18312 @ 0x4788 │ │ │ │ - cmneq r3, #212 @ 0xd4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + movteq r5, #16980 @ 0x4254 │ │ │ │ + movteq r5, #18296 @ 0x4778 │ │ │ │ + cmneq r3, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq r5, #16904 @ 0x4208 │ │ │ │ - cmneq r3, #140 @ 0x8c │ │ │ │ + movteq r5, #16888 @ 0x41f8 │ │ │ │ + cmneq r3, #124 @ 0x7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 80fc60 <__cxa_atexit@plt+0x7fdcb0> │ │ │ │ - ldr r7, [pc, #52] @ 80fc70 <__cxa_atexit@plt+0x7fdcc0> │ │ │ │ + bcc 80fc70 <__cxa_atexit@plt+0x7fdcc0> │ │ │ │ + ldr r7, [pc, #52] @ 80fc80 <__cxa_atexit@plt+0x7fdcd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 80fc54 <__cxa_atexit@plt+0x7fdca4> │ │ │ │ + beq 80fc64 <__cxa_atexit@plt+0x7fdcb4> │ │ │ │ mov r7, r8 │ │ │ │ - b 80fc80 <__cxa_atexit@plt+0x7fdcd0> │ │ │ │ + b 80fc90 <__cxa_atexit@plt+0x7fdce0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80fc74 <__cxa_atexit@plt+0x7fdcc4> │ │ │ │ + ldr r7, [pc, #12] @ 80fc84 <__cxa_atexit@plt+0x7fdcd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r5, #18356 @ 0x47b4 │ │ │ │ + movteq r5, #18340 @ 0x47a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 80fca0 <__cxa_atexit@plt+0x7fdcf0> │ │ │ │ + ldr r0, [pc, #20] @ 80fcb0 <__cxa_atexit@plt+0x7fdd00> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 80fcd0 <__cxa_atexit@plt+0x7fdd20> │ │ │ │ + ldr r0, [pc, #24] @ 80fce0 <__cxa_atexit@plt+0x7fdd30> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80fd14 <__cxa_atexit@plt+0x7fdd64> │ │ │ │ + bhi 80fd24 <__cxa_atexit@plt+0x7fdd74> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #36] @ 80fd20 <__cxa_atexit@plt+0x7fdd70> │ │ │ │ + ldr r1, [pc, #36] @ 80fd30 <__cxa_atexit@plt+0x7fdd80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #192, 26 @ 0x3000 │ │ │ │ - tstpeq pc, #5898240 @ p-variant is OBSOLETE @ 0x5a0000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #176, 26 @ 0x2c00 │ │ │ │ + tstpeq pc, #4849664 @ p-variant is OBSOLETE @ 0x4a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ + tstpeq pc, #132, 16 @ p-variant is OBSOLETE @ 0x840000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #208, 16 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ + tstpeq pc, #192, 16 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movteq r5, #18276 @ 0x4764 │ │ │ │ + movteq r5, #18260 @ 0x4754 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80fda8 <__cxa_atexit@plt+0x7fddf8> │ │ │ │ - ldr r8, [pc, #36] @ 80fdb0 <__cxa_atexit@plt+0x7fde00> │ │ │ │ + bcc 80fdb8 <__cxa_atexit@plt+0x7fde08> │ │ │ │ + ldr r8, [pc, #36] @ 80fdc0 <__cxa_atexit@plt+0x7fde10> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80fdb4 <__cxa_atexit@plt+0x7fde04> │ │ │ │ + ldr r3, [pc, #32] @ 80fdc4 <__cxa_atexit@plt+0x7fde14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80fdb8 <__cxa_atexit@plt+0x7fde08> │ │ │ │ + ldr r7, [pc, #20] @ 80fdc8 <__cxa_atexit@plt+0x7fde18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #60, 18 @ p-variant is OBSOLETE @ 0xf0000 │ │ │ │ - cmneq r3, #168, 28 @ 0xa80 │ │ │ │ - cmneq r3, #216, 28 @ 0xd80 │ │ │ │ - movteq r5, #18196 @ 0x4714 │ │ │ │ + tstpeq pc, #44, 18 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + cmneq r3, #152, 28 @ 0x980 │ │ │ │ + cmneq r3, #200, 28 @ 0xc80 │ │ │ │ + movteq r5, #18180 @ 0x4704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80fdf8 <__cxa_atexit@plt+0x7fde48> │ │ │ │ - ldr r8, [pc, #36] @ 80fe00 <__cxa_atexit@plt+0x7fde50> │ │ │ │ + bcc 80fe08 <__cxa_atexit@plt+0x7fde58> │ │ │ │ + ldr r8, [pc, #36] @ 80fe10 <__cxa_atexit@plt+0x7fde60> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80fe04 <__cxa_atexit@plt+0x7fde54> │ │ │ │ + ldr r3, [pc, #32] @ 80fe14 <__cxa_atexit@plt+0x7fde64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80fe08 <__cxa_atexit@plt+0x7fde58> │ │ │ │ + ldr r7, [pc, #20] @ 80fe18 <__cxa_atexit@plt+0x7fde68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #376832 @ p-variant is OBSOLETE @ 0x5c000 │ │ │ │ - cmneq r3, #88, 28 @ 0x580 │ │ │ │ - cmneq r3, #136, 28 @ 0x880 │ │ │ │ - movteq r5, #18116 @ 0x46c4 │ │ │ │ + tstpeq pc, #114688 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ + cmneq r3, #72, 28 @ 0x480 │ │ │ │ + cmneq r3, #120, 28 @ 0x780 │ │ │ │ + movteq r5, #18100 @ 0x46b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80fe48 <__cxa_atexit@plt+0x7fde98> │ │ │ │ - ldr r8, [pc, #36] @ 80fe50 <__cxa_atexit@plt+0x7fdea0> │ │ │ │ + bcc 80fe58 <__cxa_atexit@plt+0x7fdea8> │ │ │ │ + ldr r8, [pc, #36] @ 80fe60 <__cxa_atexit@plt+0x7fdeb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80fe54 <__cxa_atexit@plt+0x7fdea4> │ │ │ │ + ldr r3, [pc, #32] @ 80fe64 <__cxa_atexit@plt+0x7fdeb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80fe58 <__cxa_atexit@plt+0x7fdea8> │ │ │ │ + ldr r7, [pc, #20] @ 80fe68 <__cxa_atexit@plt+0x7fdeb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #228, 16 @ p-variant is OBSOLETE @ 0xe40000 │ │ │ │ - cmneq r3, #8, 28 @ 0x80 │ │ │ │ - cmneq r3, #56, 28 @ 0x380 │ │ │ │ - movteq r5, #18036 @ 0x4674 │ │ │ │ + tstpeq pc, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ + cmneq r3, #248, 26 @ 0x3e00 │ │ │ │ + cmneq r3, #40, 28 @ 0x280 │ │ │ │ + movteq r5, #18020 @ 0x4664 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80fe98 <__cxa_atexit@plt+0x7fdee8> │ │ │ │ - ldr r8, [pc, #36] @ 80fea0 <__cxa_atexit@plt+0x7fdef0> │ │ │ │ + bcc 80fea8 <__cxa_atexit@plt+0x7fdef8> │ │ │ │ + ldr r8, [pc, #36] @ 80feb0 <__cxa_atexit@plt+0x7fdf00> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 80fea4 <__cxa_atexit@plt+0x7fdef4> │ │ │ │ + ldr r3, [pc, #32] @ 80feb4 <__cxa_atexit@plt+0x7fdf04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 80fea8 <__cxa_atexit@plt+0x7fdef8> │ │ │ │ + ldr r7, [pc, #20] @ 80feb8 <__cxa_atexit@plt+0x7fdf08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, #12517376 @ p-variant is OBSOLETE @ 0xbf0000 │ │ │ │ - cmneq r3, #184, 26 @ 0x2e00 │ │ │ │ - cmneq r3, #232, 26 @ 0x3a00 │ │ │ │ - movteq r5, #17968 @ 0x4630 │ │ │ │ + tstpeq pc, #11468800 @ p-variant is OBSOLETE @ 0xaf0000 │ │ │ │ + cmneq r3, #168, 26 @ 0x2a00 │ │ │ │ + cmneq r3, #216, 26 @ 0x3600 │ │ │ │ + movteq r5, #17952 @ 0x4620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 80ffa4 <__cxa_atexit@plt+0x7fdff4> │ │ │ │ + bcc 80ffb4 <__cxa_atexit@plt+0x7fe004> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 80ff9c <__cxa_atexit@plt+0x7fdfec> │ │ │ │ - ldr r1, [pc, #208] @ 80ffac <__cxa_atexit@plt+0x7fdffc> │ │ │ │ + bhi 80ffac <__cxa_atexit@plt+0x7fdffc> │ │ │ │ + ldr r1, [pc, #208] @ 80ffbc <__cxa_atexit@plt+0x7fe00c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #204] @ 80ffb0 <__cxa_atexit@plt+0x7fe000> │ │ │ │ + ldr r8, [pc, #204] @ 80ffc0 <__cxa_atexit@plt+0x7fe010> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #200] @ 80ffb4 <__cxa_atexit@plt+0x7fe004> │ │ │ │ + ldr lr, [pc, #200] @ 80ffc4 <__cxa_atexit@plt+0x7fe014> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #196] @ 80ffb8 <__cxa_atexit@plt+0x7fe008> │ │ │ │ + ldr r0, [pc, #196] @ 80ffc8 <__cxa_atexit@plt+0x7fe018> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #192] @ 80ffbc <__cxa_atexit@plt+0x7fe00c> │ │ │ │ + ldr r3, [pc, #192] @ 80ffcc <__cxa_atexit@plt+0x7fe01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #184] @ 80ffc0 <__cxa_atexit@plt+0x7fe010> │ │ │ │ + ldr r3, [pc, #184] @ 80ffd0 <__cxa_atexit@plt+0x7fe020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #168] @ 80ffc4 <__cxa_atexit@plt+0x7fe014> │ │ │ │ + ldr r3, [pc, #168] @ 80ffd4 <__cxa_atexit@plt+0x7fe024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #57 @ 0x39 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #81 @ 0x51 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r3, r3, #9 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 80ffc8 <__cxa_atexit@plt+0x7fe018> │ │ │ │ + ldr r2, [pc, #124] @ 80ffd8 <__cxa_atexit@plt+0x7fe028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2095090,127 +2095094,127 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 80ffcc <__cxa_atexit@plt+0x7fe01c> │ │ │ │ + ldr r7, [pc, #60] @ 80ffdc <__cxa_atexit@plt+0x7fe02c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 80ffd0 <__cxa_atexit@plt+0x7fe020> │ │ │ │ + ldr r9, [pc, #56] @ 80ffe0 <__cxa_atexit@plt+0x7fe030> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r3, #20, 30 @ 0x50 │ │ │ │ - cmneq r3, #40 @ 0x28 │ │ │ │ - cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ - cmneq r3, #240, 24 @ 0xf000 │ │ │ │ - cmneq r3, #164, 24 @ 0xa400 │ │ │ │ - cmneq r3, #160, 24 @ 0xa000 │ │ │ │ + cmneq r3, #4, 30 │ │ │ │ + cmneq r3, #24 │ │ │ │ + cmneq r3, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r3, #224, 24 @ 0xe000 │ │ │ │ + cmneq r3, #148, 24 @ 0x9400 │ │ │ │ + cmneq r3, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810000 <__cxa_atexit@plt+0x7fe050> │ │ │ │ - ldr r3, [pc, #24] @ 810008 <__cxa_atexit@plt+0x7fe058> │ │ │ │ + bcc 810010 <__cxa_atexit@plt+0x7fe060> │ │ │ │ + ldr r3, [pc, #24] @ 810018 <__cxa_atexit@plt+0x7fe068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #76, 24 @ 0x4c00 │ │ │ │ - movteq r5, #17512 @ 0x4468 │ │ │ │ + cmneq r3, #60, 24 @ 0x3c00 │ │ │ │ + movteq r5, #17496 @ 0x4458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810074 <__cxa_atexit@plt+0x7fe0c4> │ │ │ │ + bcc 810084 <__cxa_atexit@plt+0x7fe0d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81006c <__cxa_atexit@plt+0x7fe0bc> │ │ │ │ - ldr r3, [pc, #64] @ 81007c <__cxa_atexit@plt+0x7fe0cc> │ │ │ │ + bhi 81007c <__cxa_atexit@plt+0x7fe0cc> │ │ │ │ + ldr r3, [pc, #64] @ 81008c <__cxa_atexit@plt+0x7fe0dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 810080 <__cxa_atexit@plt+0x7fe0d0> │ │ │ │ + ldr r3, [pc, #44] @ 810090 <__cxa_atexit@plt+0x7fe0e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 810084 <__cxa_atexit@plt+0x7fe0d4> │ │ │ │ + ldr r7, [pc, #28] @ 810094 <__cxa_atexit@plt+0x7fe0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #0, 24 │ │ │ │ + cmneq r3, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r3, #56, 30 @ 0xe0 │ │ │ │ - movteq r5, #17296 @ 0x4390 │ │ │ │ + cmneq r3, #40, 30 @ 0xa0 │ │ │ │ + movteq r5, #17280 @ 0x4380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8100c0 <__cxa_atexit@plt+0x7fe110> │ │ │ │ - ldr r3, [pc, #32] @ 8100c8 <__cxa_atexit@plt+0x7fe118> │ │ │ │ + bcc 8100d0 <__cxa_atexit@plt+0x7fe120> │ │ │ │ + ldr r3, [pc, #32] @ 8100d8 <__cxa_atexit@plt+0x7fe128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8100cc <__cxa_atexit@plt+0x7fe11c> │ │ │ │ + ldr r7, [pc, #16] @ 8100dc <__cxa_atexit@plt+0x7fe12c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #148, 22 @ 0x25000 │ │ │ │ - cmneq r3, #32, 10 @ 0x8000000 │ │ │ │ - movteq r5, #17268 @ 0x4374 │ │ │ │ + cmneq r3, #132, 22 @ 0x21000 │ │ │ │ + cmneq r3, #16, 10 @ 0x4000000 │ │ │ │ + movteq r5, #17252 @ 0x4364 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #152 @ 0x98 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810124 <__cxa_atexit@plt+0x7fe174> │ │ │ │ - ldr r3, [pc, #56] @ 81012c <__cxa_atexit@plt+0x7fe17c> │ │ │ │ + bcc 810134 <__cxa_atexit@plt+0x7fe184> │ │ │ │ + ldr r3, [pc, #56] @ 81013c <__cxa_atexit@plt+0x7fe18c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 810118 <__cxa_atexit@plt+0x7fe168> │ │ │ │ + beq 810128 <__cxa_atexit@plt+0x7fe178> │ │ │ │ mov r7, r8 │ │ │ │ - b 81013c <__cxa_atexit@plt+0x7fe18c> │ │ │ │ + b 81014c <__cxa_atexit@plt+0x7fe19c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r5, #17176 @ 0x4318 │ │ │ │ + movteq r5, #17160 @ 0x4308 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #12 │ │ │ │ cmp r9, r3 │ │ │ │ - bhi 810360 <__cxa_atexit@plt+0x7fe3b0> │ │ │ │ + bhi 810370 <__cxa_atexit@plt+0x7fe3c0> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r5, #8] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ @@ -2095262,18 +2095266,18 @@ │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ ldr lr, [r7, #107] @ 0x6b │ │ │ │ add sl, r7, #111 @ 0x6f │ │ │ │ ldm sl, {r0, r1, r2, r3, r4, r6, r8, sl} │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [r7, #143] @ 0x8f │ │ │ │ str r7, [r9] │ │ │ │ - ldr r7, [pc, #304] @ 810370 <__cxa_atexit@plt+0x7fe3c0> │ │ │ │ + ldr r7, [pc, #304] @ 810380 <__cxa_atexit@plt+0x7fe3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-132] @ 0xffffff7c │ │ │ │ - ldr r7, [pc, #296] @ 810374 <__cxa_atexit@plt+0x7fe3c4> │ │ │ │ + ldr r7, [pc, #296] @ 810384 <__cxa_atexit@plt+0x7fe3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov ip, r9 │ │ │ │ str r7, [ip, #-8]! │ │ │ │ str ip, [r5, #-136] @ 0xffffff78 │ │ │ │ stmdb r5, {sl, fp} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r5] │ │ │ │ @@ -2095324,59 +2095328,59 @@ │ │ │ │ str r7, [r5, #-120] @ 0xffffff88 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ str r7, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ str r7, [r5, #-128] @ 0xffffff80 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [r5, #-140]! @ 0xffffff74 │ │ │ │ - ldr r7, [pc, #64] @ 810378 <__cxa_atexit@plt+0x7fe3c8> │ │ │ │ + ldr r7, [pc, #64] @ 810388 <__cxa_atexit@plt+0x7fe3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #60] @ 81037c <__cxa_atexit@plt+0x7fe3cc> │ │ │ │ + ldr r8, [pc, #60] @ 81038c <__cxa_atexit@plt+0x7fe3dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r3, [pc, #56] @ 810380 <__cxa_atexit@plt+0x7fe3d0> │ │ │ │ + ldr r3, [pc, #56] @ 810390 <__cxa_atexit@plt+0x7fe3e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ + b bb7dec <__cxa_atexit@plt+0xba5e3c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r3, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq r3, #128, 16 @ 0x800000 │ │ │ │ - cmneq r3, #116, 16 @ 0x740000 │ │ │ │ - movteq r5, #16568 @ 0x40b8 │ │ │ │ - tstpeq pc, #184, 6 @ p-variant is OBSOLETE @ 0xe0000002 │ │ │ │ + cmneq r3, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r3, #112, 16 @ 0x700000 │ │ │ │ + cmneq r3, #100, 16 @ 0x640000 │ │ │ │ + movteq r5, #16552 @ 0x40a8 │ │ │ │ + tstpeq pc, #168, 6 @ p-variant is OBSOLETE @ 0xa0000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8103bc <__cxa_atexit@plt+0x7fe40c> │ │ │ │ + ldr r3, [pc, #36] @ 8103cc <__cxa_atexit@plt+0x7fe41c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #140] @ 0x8c │ │ │ │ str r7, [r5, #140] @ 0x8c │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ 8103c0 <__cxa_atexit@plt+0x7fe410> │ │ │ │ + ldr r3, [pc, #20] @ 8103d0 <__cxa_atexit@plt+0x7fe420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #12] @ 8103c4 <__cxa_atexit@plt+0x7fe414> │ │ │ │ + ldr r8, [pc, #12] @ 8103d4 <__cxa_atexit@plt+0x7fe424> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e74 <__cxa_atexit@plt+0xba5ec4> │ │ │ │ + b bb7e84 <__cxa_atexit@plt+0xba5ed4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, #148, 16 @ 0x940000 │ │ │ │ - cmneq r3, #48, 12 @ 0x3000000 │ │ │ │ - tstpeq pc, #132, 6 @ p-variant is OBSOLETE @ 0x10000002 │ │ │ │ + cmneq r3, #132, 16 @ 0x840000 │ │ │ │ + cmneq r3, #32, 12 @ 0x2000000 │ │ │ │ + tstpeq pc, #116, 6 @ p-variant is OBSOLETE @ 0xd0000001 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 8105dc <__cxa_atexit@plt+0x7fe62c> │ │ │ │ + bhi 8105ec <__cxa_atexit@plt+0x7fe63c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2095473,15 +2095477,15 @@ │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [pc, #96] @ 8105ec <__cxa_atexit@plt+0x7fe63c> │ │ │ │ + ldr r7, [pc, #96] @ 8105fc <__cxa_atexit@plt+0x7fe64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ @@ -2095498,800 +2095502,800 @@ │ │ │ │ ldr r0, [r5, #144]! @ 0x90 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ bx r0 │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #100, 26 @ 0x1900 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81061c <__cxa_atexit@plt+0x7fe66c> │ │ │ │ - ldr r3, [pc, #24] @ 810624 <__cxa_atexit@plt+0x7fe674> │ │ │ │ + bcc 81062c <__cxa_atexit@plt+0x7fe67c> │ │ │ │ + ldr r3, [pc, #24] @ 810634 <__cxa_atexit@plt+0x7fe684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #48, 12 @ 0x3000000 │ │ │ │ - movteq r4, #20028 @ 0x4e3c │ │ │ │ + cmneq r3, #32, 12 @ 0x2000000 │ │ │ │ + movteq r4, #20012 @ 0x4e2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8106ac <__cxa_atexit@plt+0x7fe6fc> │ │ │ │ + bcc 8106bc <__cxa_atexit@plt+0x7fe70c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8106a4 <__cxa_atexit@plt+0x7fe6f4> │ │ │ │ - ldr r3, [pc, #92] @ 8106b4 <__cxa_atexit@plt+0x7fe704> │ │ │ │ + bhi 8106b4 <__cxa_atexit@plt+0x7fe704> │ │ │ │ + ldr r3, [pc, #92] @ 8106c4 <__cxa_atexit@plt+0x7fe714> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8106b8 <__cxa_atexit@plt+0x7fe708> │ │ │ │ + ldr r2, [pc, #88] @ 8106c8 <__cxa_atexit@plt+0x7fe718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8106bc <__cxa_atexit@plt+0x7fe70c> │ │ │ │ + ldr r0, [pc, #64] @ 8106cc <__cxa_atexit@plt+0x7fe71c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #32] @ 8106c0 <__cxa_atexit@plt+0x7fe710> │ │ │ │ + ldr r7, [pc, #32] @ 8106d0 <__cxa_atexit@plt+0x7fe720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - cmneq r3, #220, 10 @ 0x37000000 │ │ │ │ + cmneq r3, #204, 10 @ 0x33000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #176, 10 @ 0x2c000000 │ │ │ │ - movteq r4, #19912 @ 0x4dc8 │ │ │ │ + cmneq r3, #160, 10 @ 0x28000000 │ │ │ │ + movteq r4, #19896 @ 0x4db8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810724 <__cxa_atexit@plt+0x7fe774> │ │ │ │ - ldr lr, [pc, #68] @ 810730 <__cxa_atexit@plt+0x7fe780> │ │ │ │ + bcc 810734 <__cxa_atexit@plt+0x7fe784> │ │ │ │ + ldr lr, [pc, #68] @ 810740 <__cxa_atexit@plt+0x7fe790> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r8, r7, #11 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - ldr r7, [pc, #32] @ 810734 <__cxa_atexit@plt+0x7fe784> │ │ │ │ + ldr r7, [pc, #32] @ 810744 <__cxa_atexit@plt+0x7fe794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #24] @ 810738 <__cxa_atexit@plt+0x7fe788> │ │ │ │ + ldr r7, [pc, #24] @ 810748 <__cxa_atexit@plt+0x7fe798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r3, #64, 10 @ 0x10000000 │ │ │ │ - cmneq r3, #224, 30 @ 0x380 │ │ │ │ - movteq r4, #19780 @ 0x4d44 │ │ │ │ + cmneq r3, #48, 10 @ 0xc000000 │ │ │ │ + cmneq r3, #208, 30 @ 0x340 │ │ │ │ + movteq r4, #19764 @ 0x4d34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8107a8 <__cxa_atexit@plt+0x7fe7f8> │ │ │ │ + bhi 8107b8 <__cxa_atexit@plt+0x7fe808> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #72] @ 8107b4 <__cxa_atexit@plt+0x7fe804> │ │ │ │ + ldr r0, [pc, #72] @ 8107c4 <__cxa_atexit@plt+0x7fe814> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #68] @ 8107b8 <__cxa_atexit@plt+0x7fe808> │ │ │ │ + ldr lr, [pc, #68] @ 8107c8 <__cxa_atexit@plt+0x7fe818> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #52] @ 8107bc <__cxa_atexit@plt+0x7fe80c> │ │ │ │ + ldr r1, [pc, #52] @ 8107cc <__cxa_atexit@plt+0x7fe81c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8]! │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-16]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ + cmneq r3, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81080c <__cxa_atexit@plt+0x7fe85c> │ │ │ │ - ldr r3, [pc, #56] @ 810814 <__cxa_atexit@plt+0x7fe864> │ │ │ │ + bcc 81081c <__cxa_atexit@plt+0x7fe86c> │ │ │ │ + ldr r3, [pc, #56] @ 810824 <__cxa_atexit@plt+0x7fe874> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 810818 <__cxa_atexit@plt+0x7fe868> │ │ │ │ + ldr r2, [pc, #52] @ 810828 <__cxa_atexit@plt+0x7fe878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 810804 <__cxa_atexit@plt+0x7fe854> │ │ │ │ - b 810824 <__cxa_atexit@plt+0x7fe874> │ │ │ │ + beq 810814 <__cxa_atexit@plt+0x7fe864> │ │ │ │ + b 810834 <__cxa_atexit@plt+0x7fe884> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r3, #88, 8 @ 0x58000000 │ │ │ │ + cmneq r3, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810854 <__cxa_atexit@plt+0x7fe8a4> │ │ │ │ + bhi 810864 <__cxa_atexit@plt+0x7fe8b4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #32] @ 810860 <__cxa_atexit@plt+0x7fe8b0> │ │ │ │ + ldr r2, [pc, #32] @ 810870 <__cxa_atexit@plt+0x7fe8c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #120, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810890 <__cxa_atexit@plt+0x7fe8e0> │ │ │ │ - ldr r3, [pc, #24] @ 810898 <__cxa_atexit@plt+0x7fe8e8> │ │ │ │ + bcc 8108a0 <__cxa_atexit@plt+0x7fe8f0> │ │ │ │ + ldr r3, [pc, #24] @ 8108a8 <__cxa_atexit@plt+0x7fe8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301034 <__cxa_atexit@plt+0x2ef084> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #188, 6 @ 0xf0000002 │ │ │ │ - movteq r4, #19348 @ 0x4b94 │ │ │ │ + cmneq r3, #172, 6 @ 0xb0000002 │ │ │ │ + movteq r4, #19332 @ 0x4b84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810920 <__cxa_atexit@plt+0x7fe970> │ │ │ │ + bcc 810930 <__cxa_atexit@plt+0x7fe980> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810918 <__cxa_atexit@plt+0x7fe968> │ │ │ │ - ldr r3, [pc, #92] @ 810928 <__cxa_atexit@plt+0x7fe978> │ │ │ │ + bhi 810928 <__cxa_atexit@plt+0x7fe978> │ │ │ │ + ldr r3, [pc, #92] @ 810938 <__cxa_atexit@plt+0x7fe988> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 81092c <__cxa_atexit@plt+0x7fe97c> │ │ │ │ + ldr r2, [pc, #88] @ 81093c <__cxa_atexit@plt+0x7fe98c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 810930 <__cxa_atexit@plt+0x7fe980> │ │ │ │ + ldr r0, [pc, #64] @ 810940 <__cxa_atexit@plt+0x7fe990> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 810934 <__cxa_atexit@plt+0x7fe984> │ │ │ │ + ldr r7, [pc, #32] @ 810944 <__cxa_atexit@plt+0x7fe994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r3, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r3, #60, 6 @ 0xf0000000 │ │ │ │ - movteq r4, #19300 @ 0x4b64 │ │ │ │ + cmneq r3, #44, 6 @ 0xb0000000 │ │ │ │ + movteq r4, #19284 @ 0x4b54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8109dc <__cxa_atexit@plt+0x7fea2c> │ │ │ │ + bcc 8109ec <__cxa_atexit@plt+0x7fea3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8109d4 <__cxa_atexit@plt+0x7fea24> │ │ │ │ + bhi 8109e4 <__cxa_atexit@plt+0x7fea34> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ - ldr sl, [pc, #96] @ 8109e4 <__cxa_atexit@plt+0x7fea34> │ │ │ │ + ldr sl, [pc, #96] @ 8109f4 <__cxa_atexit@plt+0x7fea44> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 8109e8 <__cxa_atexit@plt+0x7fea38> │ │ │ │ + ldr ip, [pc, #92] @ 8109f8 <__cxa_atexit@plt+0x7fea48> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r1, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 8109ec <__cxa_atexit@plt+0x7fea3c> │ │ │ │ + ldr r2, [pc, #56] @ 8109fc <__cxa_atexit@plt+0x7fea4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r3, #176, 4 │ │ │ │ - movteq r4, #18996 @ 0x4a34 │ │ │ │ + cmneq r3, #160, 4 │ │ │ │ + movteq r4, #18980 @ 0x4a24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810a34 <__cxa_atexit@plt+0x7fea84> │ │ │ │ - ldr r3, [pc, #44] @ 810a3c <__cxa_atexit@plt+0x7fea8c> │ │ │ │ + bcc 810a44 <__cxa_atexit@plt+0x7fea94> │ │ │ │ + ldr r3, [pc, #44] @ 810a4c <__cxa_atexit@plt+0x7fea9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 810a40 <__cxa_atexit@plt+0x7fea90> │ │ │ │ + ldr r3, [pc, #36] @ 810a50 <__cxa_atexit@plt+0x7feaa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 810a44 <__cxa_atexit@plt+0x7fea94> │ │ │ │ + ldr r3, [pc, #24] @ 810a54 <__cxa_atexit@plt+0x7feaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq r3, #36, 4 @ 0x40000002 │ │ │ │ - cmneq r3, #108, 26 @ 0x1b00 │ │ │ │ - movteq r4, #19060 @ 0x4a74 │ │ │ │ + cmneq r3, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq r3, #20, 4 @ 0x40000001 │ │ │ │ + cmneq r3, #92, 26 @ 0x1700 │ │ │ │ + movteq r4, #19044 @ 0x4a64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810ab8 <__cxa_atexit@plt+0x7feb08> │ │ │ │ + bcc 810ac8 <__cxa_atexit@plt+0x7feb18> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #56] @ 810ac0 <__cxa_atexit@plt+0x7feb10> │ │ │ │ + ldr r0, [pc, #56] @ 810ad0 <__cxa_atexit@plt+0x7feb20> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ add r0, r5, #20 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ - ldr r7, [pc, #32] @ 810ac4 <__cxa_atexit@plt+0x7feb14> │ │ │ │ + ldr r7, [pc, #32] @ 810ad4 <__cxa_atexit@plt+0x7feb24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 810ac8 <__cxa_atexit@plt+0x7feb18> │ │ │ │ + ldr r8, [pc, #28] @ 810ad8 <__cxa_atexit@plt+0x7feb28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 810acc <__cxa_atexit@plt+0x7feb1c> │ │ │ │ + ldr r9, [pc, #24] @ 810adc <__cxa_atexit@plt+0x7feb2c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r3, #52, 22 @ 0xd000 │ │ │ │ - cmneq r3, #20, 2 │ │ │ │ - cmneq r3, #8, 2 │ │ │ │ - movteq r4, #18912 @ 0x49e0 │ │ │ │ + cmneq r3, #36, 22 @ 0x9000 │ │ │ │ + cmneq r3, #4, 2 │ │ │ │ + cmneq r3, #248 @ 0xf8 │ │ │ │ + movteq r4, #18896 @ 0x49d0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 810b04 <__cxa_atexit@plt+0x7feb54> │ │ │ │ - ldr r3, [pc, #140] @ 810b80 <__cxa_atexit@plt+0x7febd0> │ │ │ │ + bne 810b14 <__cxa_atexit@plt+0x7feb64> │ │ │ │ + ldr r3, [pc, #140] @ 810b90 <__cxa_atexit@plt+0x7febe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5, #20]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810b74 <__cxa_atexit@plt+0x7febc4> │ │ │ │ + bhi 810b84 <__cxa_atexit@plt+0x7febd4> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r9, [pc, #84] @ 810b84 <__cxa_atexit@plt+0x7febd4> │ │ │ │ + ldr r9, [pc, #84] @ 810b94 <__cxa_atexit@plt+0x7febe4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 810b88 <__cxa_atexit@plt+0x7febd8> │ │ │ │ + ldr sl, [pc, #80] @ 810b98 <__cxa_atexit@plt+0x7febe8> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r9, r6, #32 │ │ │ │ stm r9, {r0, r1, r8} │ │ │ │ sub r0, r6, #20 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ - ldr r3, [pc, #52] @ 810b8c <__cxa_atexit@plt+0x7febdc> │ │ │ │ + ldr r3, [pc, #52] @ 810b9c <__cxa_atexit@plt+0x7febec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #76, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #60, 2 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r3, #12, 2 │ │ │ │ - movteq r4, #18568 @ 0x4888 │ │ │ │ + cmneq r3, #252 @ 0xfc │ │ │ │ + movteq r4, #18552 @ 0x4878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810bd4 <__cxa_atexit@plt+0x7fec24> │ │ │ │ - ldr r3, [pc, #44] @ 810bdc <__cxa_atexit@plt+0x7fec2c> │ │ │ │ + bcc 810be4 <__cxa_atexit@plt+0x7fec34> │ │ │ │ + ldr r3, [pc, #44] @ 810bec <__cxa_atexit@plt+0x7fec3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 810be0 <__cxa_atexit@plt+0x7fec30> │ │ │ │ + ldr r3, [pc, #36] @ 810bf0 <__cxa_atexit@plt+0x7fec40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 810be4 <__cxa_atexit@plt+0x7fec34> │ │ │ │ + ldr r3, [pc, #24] @ 810bf4 <__cxa_atexit@plt+0x7fec44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140 @ 0x8c │ │ │ │ - cmneq r3, #132 @ 0x84 │ │ │ │ - cmneq r3, #16, 20 @ 0x10000 │ │ │ │ - movteq r4, #18644 @ 0x48d4 │ │ │ │ + cmneq r3, #124 @ 0x7c │ │ │ │ + cmneq r3, #116 @ 0x74 │ │ │ │ + cmneq r3, #0, 20 │ │ │ │ + movteq r4, #18628 @ 0x48c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810c4c <__cxa_atexit@plt+0x7fec9c> │ │ │ │ - ldr r3, [pc, #72] @ 810c54 <__cxa_atexit@plt+0x7feca4> │ │ │ │ + bcc 810c5c <__cxa_atexit@plt+0x7fecac> │ │ │ │ + ldr r3, [pc, #72] @ 810c64 <__cxa_atexit@plt+0x7fecb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 810c40 <__cxa_atexit@plt+0x7fec90> │ │ │ │ + beq 810c50 <__cxa_atexit@plt+0x7feca0> │ │ │ │ mov r7, r8 │ │ │ │ - b 810c64 <__cxa_atexit@plt+0x7fecb4> │ │ │ │ + b 810c74 <__cxa_atexit@plt+0x7fecc4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r4, #18536 @ 0x4868 │ │ │ │ + movteq r4, #18520 @ 0x4858 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810cdc <__cxa_atexit@plt+0x7fed2c> │ │ │ │ + bhi 810cec <__cxa_atexit@plt+0x7fed3c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r9, [pc, #92] @ 810ce8 <__cxa_atexit@plt+0x7fed38> │ │ │ │ + ldr r9, [pc, #92] @ 810cf8 <__cxa_atexit@plt+0x7fed48> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 810cec <__cxa_atexit@plt+0x7fed3c> │ │ │ │ + ldr lr, [pc, #88] @ 810cfc <__cxa_atexit@plt+0x7fed4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r0, [pc, #48] @ 810cf0 <__cxa_atexit@plt+0x7fed40> │ │ │ │ + ldr r0, [pc, #48] @ 810d00 <__cxa_atexit@plt+0x7fed50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r6, #35 @ 0x23 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r3, #164, 30 @ 0x290 │ │ │ │ + cmneq r3, #148, 30 @ 0x250 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810d4c <__cxa_atexit@plt+0x7fed9c> │ │ │ │ + bcc 810d5c <__cxa_atexit@plt+0x7fedac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810d44 <__cxa_atexit@plt+0x7fed94> │ │ │ │ - ldr r3, [pc, #60] @ 810d60 <__cxa_atexit@plt+0x7fedb0> │ │ │ │ + bhi 810d54 <__cxa_atexit@plt+0x7feda4> │ │ │ │ + ldr r3, [pc, #60] @ 810d70 <__cxa_atexit@plt+0x7fedc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 810d64 <__cxa_atexit@plt+0x7fedb4> │ │ │ │ + ldr r2, [pc, #56] @ 810d74 <__cxa_atexit@plt+0x7fedc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 810d5c <__cxa_atexit@plt+0x7fedac> │ │ │ │ + ldr r7, [pc, #8] @ 810d6c <__cxa_atexit@plt+0x7fedbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r4, #18340 @ 0x47a4 │ │ │ │ + movteq r4, #18324 @ 0x4794 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff188 │ │ │ │ - movteq r4, #18264 @ 0x4758 │ │ │ │ + movteq r4, #18248 @ 0x4748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 810d8c <__cxa_atexit@plt+0x7feddc> │ │ │ │ + ldr r3, [pc, #16] @ 810d9c <__cxa_atexit@plt+0x7fedec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r4, #18224 @ 0x4730 │ │ │ │ + movteq r4, #18208 @ 0x4720 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 810db0 <__cxa_atexit@plt+0x7fee00> │ │ │ │ + ldr r3, [pc, #12] @ 810dc0 <__cxa_atexit@plt+0x7fee10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r4, #18188 @ 0x470c │ │ │ │ + movteq r4, #18172 @ 0x46fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810e04 <__cxa_atexit@plt+0x7fee54> │ │ │ │ + bhi 810e14 <__cxa_atexit@plt+0x7fee64> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #44] @ 810e10 <__cxa_atexit@plt+0x7fee60> │ │ │ │ + ldr r0, [pc, #44] @ 810e20 <__cxa_atexit@plt+0x7fee70> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-12] │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ str r0, [r6, #-16] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r1 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - movteq r4, #18308 @ 0x4784 │ │ │ │ + movteq r4, #18292 @ 0x4774 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810e58 <__cxa_atexit@plt+0x7feea8> │ │ │ │ - ldr r3, [pc, #44] @ 810e60 <__cxa_atexit@plt+0x7feeb0> │ │ │ │ + bcc 810e68 <__cxa_atexit@plt+0x7feeb8> │ │ │ │ + ldr r3, [pc, #44] @ 810e70 <__cxa_atexit@plt+0x7feec0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 810e64 <__cxa_atexit@plt+0x7feeb4> │ │ │ │ + ldr r2, [pc, #40] @ 810e74 <__cxa_atexit@plt+0x7feec4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 810e68 <__cxa_atexit@plt+0x7feeb8> │ │ │ │ + ldr r7, [pc, #20] @ 810e78 <__cxa_atexit@plt+0x7feec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r3, #0, 28 │ │ │ │ - cmneq r3, #80, 26 @ 0x1400 │ │ │ │ - movteq r4, #18204 @ 0x471c │ │ │ │ + cmneq r3, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r3, #64, 26 @ 0x1000 │ │ │ │ + movteq r4, #18188 @ 0x470c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 810e98 <__cxa_atexit@plt+0x7feee8> │ │ │ │ + ldr r3, [pc, #24] @ 810ea8 <__cxa_atexit@plt+0x7feef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 810e9c <__cxa_atexit@plt+0x7feeec> │ │ │ │ + ldr r7, [pc, #8] @ 810eac <__cxa_atexit@plt+0x7feefc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r3, #16, 24 @ 0x1000 │ │ │ │ - movteq r4, #18140 @ 0x46dc │ │ │ │ + cmneq r3, #0, 24 │ │ │ │ + movteq r4, #18124 @ 0x46cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 810ecc <__cxa_atexit@plt+0x7fef1c> │ │ │ │ + ldr r3, [pc, #24] @ 810edc <__cxa_atexit@plt+0x7fef2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 810ed0 <__cxa_atexit@plt+0x7fef20> │ │ │ │ + ldr r7, [pc, #8] @ 810ee0 <__cxa_atexit@plt+0x7fef30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r3, #196, 22 @ 0x31000 │ │ │ │ + cmneq r3, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 810f20 <__cxa_atexit@plt+0x7fef70> │ │ │ │ + bhi 810f30 <__cxa_atexit@plt+0x7fef80> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #48] @ 810f2c <__cxa_atexit@plt+0x7fef7c> │ │ │ │ + ldr r1, [pc, #48] @ 810f3c <__cxa_atexit@plt+0x7fef8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #40] @ 810f30 <__cxa_atexit@plt+0x7fef80> │ │ │ │ + ldr r0, [pc, #40] @ 810f40 <__cxa_atexit@plt+0x7fef90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #68, 28 @ 0x440 │ │ │ │ - cmneq r3, #64, 20 @ 0x40000 │ │ │ │ - movteq r4, #18020 @ 0x4664 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #52, 28 @ 0x340 │ │ │ │ + cmneq r3, #48, 20 @ 0x30000 │ │ │ │ + movteq r4, #18004 @ 0x4654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 810f78 <__cxa_atexit@plt+0x7fefc8> │ │ │ │ - ldr r3, [pc, #44] @ 810f80 <__cxa_atexit@plt+0x7fefd0> │ │ │ │ + bcc 810f88 <__cxa_atexit@plt+0x7fefd8> │ │ │ │ + ldr r3, [pc, #44] @ 810f90 <__cxa_atexit@plt+0x7fefe0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 810f84 <__cxa_atexit@plt+0x7fefd4> │ │ │ │ + ldr r2, [pc, #40] @ 810f94 <__cxa_atexit@plt+0x7fefe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 810f88 <__cxa_atexit@plt+0x7fefd8> │ │ │ │ + ldr r7, [pc, #20] @ 810f98 <__cxa_atexit@plt+0x7fefe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r3, #224, 24 @ 0xe000 │ │ │ │ - cmneq r3, #48, 24 @ 0x3000 │ │ │ │ - movteq r4, #17916 @ 0x45fc │ │ │ │ + cmneq r3, #208, 24 @ 0xd000 │ │ │ │ + cmneq r3, #32, 24 @ 0x2000 │ │ │ │ + movteq r4, #17900 @ 0x45ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 810fb8 <__cxa_atexit@plt+0x7ff008> │ │ │ │ + ldr r3, [pc, #24] @ 810fc8 <__cxa_atexit@plt+0x7ff018> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 810fbc <__cxa_atexit@plt+0x7ff00c> │ │ │ │ + ldr r7, [pc, #8] @ 810fcc <__cxa_atexit@plt+0x7ff01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r3, #240, 20 @ 0xf0000 │ │ │ │ - movteq r4, #17852 @ 0x45bc │ │ │ │ + cmneq r3, #224, 20 @ 0xe0000 │ │ │ │ + movteq r4, #17836 @ 0x45ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 810fec <__cxa_atexit@plt+0x7ff03c> │ │ │ │ + ldr r3, [pc, #24] @ 810ffc <__cxa_atexit@plt+0x7ff04c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 810ff0 <__cxa_atexit@plt+0x7ff040> │ │ │ │ + ldr r7, [pc, #8] @ 811000 <__cxa_atexit@plt+0x7ff050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r3, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r3, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811040 <__cxa_atexit@plt+0x7ff090> │ │ │ │ + bhi 811050 <__cxa_atexit@plt+0x7ff0a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #48] @ 81104c <__cxa_atexit@plt+0x7ff09c> │ │ │ │ + ldr r1, [pc, #48] @ 81105c <__cxa_atexit@plt+0x7ff0ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #40] @ 811050 <__cxa_atexit@plt+0x7ff0a0> │ │ │ │ + ldr r0, [pc, #40] @ 811060 <__cxa_atexit@plt+0x7ff0b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #36, 26 @ 0x900 │ │ │ │ - cmneq r3, #32, 18 @ 0x80000 │ │ │ │ - movteq r4, #17620 @ 0x44d4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #20, 26 @ 0x500 │ │ │ │ + cmneq r3, #16, 18 @ 0x40000 │ │ │ │ + movteq r4, #17604 @ 0x44c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8110a0 <__cxa_atexit@plt+0x7ff0f0> │ │ │ │ - ldr r3, [pc, #52] @ 8110a8 <__cxa_atexit@plt+0x7ff0f8> │ │ │ │ + bcc 8110b0 <__cxa_atexit@plt+0x7ff100> │ │ │ │ + ldr r3, [pc, #52] @ 8110b8 <__cxa_atexit@plt+0x7ff108> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8110ac <__cxa_atexit@plt+0x7ff0fc> │ │ │ │ + ldr r2, [pc, #48] @ 8110bc <__cxa_atexit@plt+0x7ff10c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r7, [pc, #20] @ 8110b0 <__cxa_atexit@plt+0x7ff100> │ │ │ │ + ldr r7, [pc, #20] @ 8110c0 <__cxa_atexit@plt+0x7ff110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r3, #192, 22 @ 0x30000 │ │ │ │ - cmneq r3, #8, 22 @ 0x2000 │ │ │ │ + cmneq r3, #176, 22 @ 0x2c000 │ │ │ │ + cmneq r3, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 8110dc <__cxa_atexit@plt+0x7ff12c> │ │ │ │ + ldr r0, [pc, #20] @ 8110ec <__cxa_atexit@plt+0x7ff13c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 81110c <__cxa_atexit@plt+0x7ff15c> │ │ │ │ + ldr r0, [pc, #24] @ 81111c <__cxa_atexit@plt+0x7ff16c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81115c <__cxa_atexit@plt+0x7ff1ac> │ │ │ │ + bhi 81116c <__cxa_atexit@plt+0x7ff1bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #48] @ 811168 <__cxa_atexit@plt+0x7ff1b8> │ │ │ │ + ldr r1, [pc, #48] @ 811178 <__cxa_atexit@plt+0x7ff1c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #40] @ 81116c <__cxa_atexit@plt+0x7ff1bc> │ │ │ │ + ldr r0, [pc, #40] @ 81117c <__cxa_atexit@plt+0x7ff1cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ stmda r6, {r2, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #4, 24 @ 0x400 │ │ │ │ - cmneq r3, #8, 16 @ 0x80000 │ │ │ │ - movteq r4, #17480 @ 0x4448 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r3, #248, 14 @ 0x3e00000 │ │ │ │ + movteq r4, #17464 @ 0x4438 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8111c0 <__cxa_atexit@plt+0x7ff210> │ │ │ │ - ldr r3, [pc, #56] @ 8111c8 <__cxa_atexit@plt+0x7ff218> │ │ │ │ + bcc 8111d0 <__cxa_atexit@plt+0x7ff220> │ │ │ │ + ldr r3, [pc, #56] @ 8111d8 <__cxa_atexit@plt+0x7ff228> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8111cc <__cxa_atexit@plt+0x7ff21c> │ │ │ │ + ldr r2, [pc, #52] @ 8111dc <__cxa_atexit@plt+0x7ff22c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ - ldr r7, [pc, #20] @ 8111d0 <__cxa_atexit@plt+0x7ff220> │ │ │ │ + ldr r7, [pc, #20] @ 8111e0 <__cxa_atexit@plt+0x7ff230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, #164, 20 @ 0xa4000 │ │ │ │ - cmneq r3, #40, 18 @ 0xa0000 │ │ │ │ - movteq r4, #17364 @ 0x43d4 │ │ │ │ + cmneq r3, #148, 20 @ 0x94000 │ │ │ │ + cmneq r3, #24, 18 @ 0x60000 │ │ │ │ + movteq r4, #17348 @ 0x43c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 811270 <__cxa_atexit@plt+0x7ff2c0> │ │ │ │ + bne 811280 <__cxa_atexit@plt+0x7ff2d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811284 <__cxa_atexit@plt+0x7ff2d4> │ │ │ │ + bhi 811294 <__cxa_atexit@plt+0x7ff2e4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr lr, [pc, #132] @ 811294 <__cxa_atexit@plt+0x7ff2e4> │ │ │ │ + ldr lr, [pc, #132] @ 8112a4 <__cxa_atexit@plt+0x7ff2f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 811298 <__cxa_atexit@plt+0x7ff2e8> │ │ │ │ + ldr r1, [pc, #128] @ 8112a8 <__cxa_atexit@plt+0x7ff2f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #124] @ 81129c <__cxa_atexit@plt+0x7ff2ec> │ │ │ │ + ldr r0, [pc, #124] @ 8112ac <__cxa_atexit@plt+0x7ff2fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-8] │ │ │ │ sub r8, r6, #20 │ │ │ │ stm r8, {r2, r3, r7} │ │ │ │ - ldr r2, [pc, #108] @ 8112a0 <__cxa_atexit@plt+0x7ff2f0> │ │ │ │ + ldr r2, [pc, #108] @ 8112b0 <__cxa_atexit@plt+0x7ff300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r2, r6, #38 @ 0x26 │ │ │ │ @@ -2096300,1004 +2096304,1004 @@ │ │ │ │ str r1, [r2, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-52]! @ 0xffffffcc │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 811290 <__cxa_atexit@plt+0x7ff2e0> │ │ │ │ + ldr r7, [pc, #24] @ 8112a0 <__cxa_atexit@plt+0x7ff2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #56, 20 @ 0x38000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r3, #148, 20 @ 0x94000 │ │ │ │ - cmneq r3, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r3, #132, 20 @ 0x84000 │ │ │ │ + cmneq r3, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8112d0 <__cxa_atexit@plt+0x7ff320> │ │ │ │ - ldr r3, [pc, #24] @ 8112d8 <__cxa_atexit@plt+0x7ff328> │ │ │ │ + bcc 8112e0 <__cxa_atexit@plt+0x7ff330> │ │ │ │ + ldr r3, [pc, #24] @ 8112e8 <__cxa_atexit@plt+0x7ff338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #124, 18 @ 0x1f0000 │ │ │ │ - movteq r4, #17128 @ 0x42e8 │ │ │ │ + cmneq r3, #108, 18 @ 0x1b0000 │ │ │ │ + movteq r4, #17112 @ 0x42d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81134c <__cxa_atexit@plt+0x7ff39c> │ │ │ │ - ldr lr, [pc, #88] @ 81135c <__cxa_atexit@plt+0x7ff3ac> │ │ │ │ + bhi 81135c <__cxa_atexit@plt+0x7ff3ac> │ │ │ │ + ldr lr, [pc, #88] @ 81136c <__cxa_atexit@plt+0x7ff3bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r3, [pc, #68] @ 811360 <__cxa_atexit@plt+0x7ff3b0> │ │ │ │ + ldr r3, [pc, #68] @ 811370 <__cxa_atexit@plt+0x7ff3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #28] @ 811364 <__cxa_atexit@plt+0x7ff3b4> │ │ │ │ + ldr r7, [pc, #28] @ 811374 <__cxa_atexit@plt+0x7ff3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmneq r3, #88, 24 @ 0x5800 │ │ │ │ - movteq r4, #16888 @ 0x41f8 │ │ │ │ + cmneq r3, #72, 24 @ 0x4800 │ │ │ │ + movteq r4, #16872 @ 0x41e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8113a4 <__cxa_atexit@plt+0x7ff3f4> │ │ │ │ - ldr r3, [pc, #36] @ 8113ac <__cxa_atexit@plt+0x7ff3fc> │ │ │ │ + bcc 8113b4 <__cxa_atexit@plt+0x7ff404> │ │ │ │ + ldr r3, [pc, #36] @ 8113bc <__cxa_atexit@plt+0x7ff40c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8113b0 <__cxa_atexit@plt+0x7ff400> │ │ │ │ + ldr r7, [pc, #16] @ 8113c0 <__cxa_atexit@plt+0x7ff410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r3, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq r3, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r3, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8113e0 <__cxa_atexit@plt+0x7ff430> │ │ │ │ - ldr r3, [pc, #24] @ 8113e8 <__cxa_atexit@plt+0x7ff438> │ │ │ │ + bcc 8113f0 <__cxa_atexit@plt+0x7ff440> │ │ │ │ + ldr r3, [pc, #24] @ 8113f8 <__cxa_atexit@plt+0x7ff448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 16 @ 0x6c0000 │ │ │ │ - movteq r4, #16768 @ 0x4180 │ │ │ │ + cmneq r3, #92, 16 @ 0x5c0000 │ │ │ │ + movteq r4, #16752 @ 0x4170 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811470 <__cxa_atexit@plt+0x7ff4c0> │ │ │ │ + bcc 811480 <__cxa_atexit@plt+0x7ff4d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811468 <__cxa_atexit@plt+0x7ff4b8> │ │ │ │ - ldr r3, [pc, #92] @ 811478 <__cxa_atexit@plt+0x7ff4c8> │ │ │ │ + bhi 811478 <__cxa_atexit@plt+0x7ff4c8> │ │ │ │ + ldr r3, [pc, #92] @ 811488 <__cxa_atexit@plt+0x7ff4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 81147c <__cxa_atexit@plt+0x7ff4cc> │ │ │ │ + ldr r2, [pc, #88] @ 81148c <__cxa_atexit@plt+0x7ff4dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 811480 <__cxa_atexit@plt+0x7ff4d0> │ │ │ │ + ldr r0, [pc, #64] @ 811490 <__cxa_atexit@plt+0x7ff4e0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 811484 <__cxa_atexit@plt+0x7ff4d4> │ │ │ │ + ldr r7, [pc, #32] @ 811494 <__cxa_atexit@plt+0x7ff4e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #24, 16 @ 0x180000 │ │ │ │ + cmneq r3, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r3, #236, 14 @ 0x3b00000 │ │ │ │ - movteq r4, #16716 @ 0x414c │ │ │ │ + cmneq r3, #220, 14 @ 0x3700000 │ │ │ │ + movteq r4, #16700 @ 0x413c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8114e4 <__cxa_atexit@plt+0x7ff534> │ │ │ │ - ldr r3, [pc, #64] @ 8114ec <__cxa_atexit@plt+0x7ff53c> │ │ │ │ + bcc 8114f4 <__cxa_atexit@plt+0x7ff544> │ │ │ │ + ldr r3, [pc, #64] @ 8114fc <__cxa_atexit@plt+0x7ff54c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8114d8 <__cxa_atexit@plt+0x7ff528> │ │ │ │ + beq 8114e8 <__cxa_atexit@plt+0x7ff538> │ │ │ │ mov r7, r8 │ │ │ │ - b 8114fc <__cxa_atexit@plt+0x7ff54c> │ │ │ │ + b 81150c <__cxa_atexit@plt+0x7ff55c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r4, #16616 @ 0x40e8 │ │ │ │ + movteq r4, #16600 @ 0x40d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 811524 <__cxa_atexit@plt+0x7ff574> │ │ │ │ - ldr r3, [pc, #136] @ 811598 <__cxa_atexit@plt+0x7ff5e8> │ │ │ │ + bne 811534 <__cxa_atexit@plt+0x7ff584> │ │ │ │ + ldr r3, [pc, #136] @ 8115a8 <__cxa_atexit@plt+0x7ff5f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 811584 <__cxa_atexit@plt+0x7ff5d4> │ │ │ │ - b 8115b8 <__cxa_atexit@plt+0x7ff608> │ │ │ │ + beq 811594 <__cxa_atexit@plt+0x7ff5e4> │ │ │ │ + b 8115c8 <__cxa_atexit@plt+0x7ff618> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81158c <__cxa_atexit@plt+0x7ff5dc> │ │ │ │ + bhi 81159c <__cxa_atexit@plt+0x7ff5ec> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr lr, [pc, #88] @ 81159c <__cxa_atexit@plt+0x7ff5ec> │ │ │ │ + ldr lr, [pc, #88] @ 8115ac <__cxa_atexit@plt+0x7ff5fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 8115a0 <__cxa_atexit@plt+0x7ff5f0> │ │ │ │ + ldr r1, [pc, #84] @ 8115b0 <__cxa_atexit@plt+0x7ff600> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #76] @ 8115a4 <__cxa_atexit@plt+0x7ff5f4> │ │ │ │ + ldr r0, [pc, #76] @ 8115b4 <__cxa_atexit@plt+0x7ff604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 8115a8 <__cxa_atexit@plt+0x7ff5f8> │ │ │ │ + ldr r3, [pc, #52] @ 8115b8 <__cxa_atexit@plt+0x7ff608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - cmneq r3, #100, 14 @ 0x1900000 │ │ │ │ - cmneq r3, #92, 14 @ 0x1700000 │ │ │ │ - cmneq r3, #204, 12 @ 0xcc00000 │ │ │ │ - movteq r4, #16428 @ 0x402c │ │ │ │ + cmneq r3, #84, 14 @ 0x1500000 │ │ │ │ + cmneq r3, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r3, #188, 12 @ 0xbc00000 │ │ │ │ + movteq r4, #16412 @ 0x401c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811624 <__cxa_atexit@plt+0x7ff674> │ │ │ │ + bhi 811634 <__cxa_atexit@plt+0x7ff684> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr lr, [pc, #88] @ 811630 <__cxa_atexit@plt+0x7ff680> │ │ │ │ + ldr lr, [pc, #88] @ 811640 <__cxa_atexit@plt+0x7ff690> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #76] @ 811634 <__cxa_atexit@plt+0x7ff684> │ │ │ │ + ldr r9, [pc, #76] @ 811644 <__cxa_atexit@plt+0x7ff694> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ - ldr r3, [pc, #48] @ 811638 <__cxa_atexit@plt+0x7ff688> │ │ │ │ + ldr r3, [pc, #48] @ 811648 <__cxa_atexit@plt+0x7ff698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - cmneq r3, #92, 12 @ 0x5c00000 │ │ │ │ - movteq r3, #20204 @ 0x4eec │ │ │ │ + cmneq r3, #76, 12 @ 0x4c00000 │ │ │ │ + movteq r3, #20188 @ 0x4edc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811674 <__cxa_atexit@plt+0x7ff6c4> │ │ │ │ - ldr r3, [pc, #32] @ 81167c <__cxa_atexit@plt+0x7ff6cc> │ │ │ │ + bcc 811684 <__cxa_atexit@plt+0x7ff6d4> │ │ │ │ + ldr r3, [pc, #32] @ 81168c <__cxa_atexit@plt+0x7ff6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 811680 <__cxa_atexit@plt+0x7ff6d0> │ │ │ │ + ldr r7, [pc, #16] @ 811690 <__cxa_atexit@plt+0x7ff6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #224, 10 @ 0x38000000 │ │ │ │ - cmneq r3, #52, 10 @ 0xd000000 │ │ │ │ - movteq r3, #20120 @ 0x4e98 │ │ │ │ + cmneq r3, #208, 10 @ 0x34000000 │ │ │ │ + cmneq r3, #36, 10 @ 0x9000000 │ │ │ │ + movteq r3, #20104 @ 0x4e88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8116bc <__cxa_atexit@plt+0x7ff70c> │ │ │ │ - ldr r3, [pc, #32] @ 8116c4 <__cxa_atexit@plt+0x7ff714> │ │ │ │ + bcc 8116cc <__cxa_atexit@plt+0x7ff71c> │ │ │ │ + ldr r3, [pc, #32] @ 8116d4 <__cxa_atexit@plt+0x7ff724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8116c8 <__cxa_atexit@plt+0x7ff718> │ │ │ │ + ldr r7, [pc, #16] @ 8116d8 <__cxa_atexit@plt+0x7ff728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #152, 10 @ 0x26000000 │ │ │ │ - cmneq r3, #156, 8 @ 0x9c000000 │ │ │ │ - movteq r3, #20072 @ 0x4e68 │ │ │ │ + cmneq r3, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r3, #140, 8 @ 0x8c000000 │ │ │ │ + movteq r3, #20056 @ 0x4e58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811750 <__cxa_atexit@plt+0x7ff7a0> │ │ │ │ + bcc 811760 <__cxa_atexit@plt+0x7ff7b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811748 <__cxa_atexit@plt+0x7ff798> │ │ │ │ - ldr r3, [pc, #92] @ 811758 <__cxa_atexit@plt+0x7ff7a8> │ │ │ │ + bhi 811758 <__cxa_atexit@plt+0x7ff7a8> │ │ │ │ + ldr r3, [pc, #92] @ 811768 <__cxa_atexit@plt+0x7ff7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 81175c <__cxa_atexit@plt+0x7ff7ac> │ │ │ │ + ldr r2, [pc, #88] @ 81176c <__cxa_atexit@plt+0x7ff7bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 811760 <__cxa_atexit@plt+0x7ff7b0> │ │ │ │ + ldr r1, [pc, #68] @ 811770 <__cxa_atexit@plt+0x7ff7c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 811764 <__cxa_atexit@plt+0x7ff7b4> │ │ │ │ + ldr r7, [pc, #40] @ 811774 <__cxa_atexit@plt+0x7ff7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 811768 <__cxa_atexit@plt+0x7ff7b8> │ │ │ │ + ldr r8, [pc, #36] @ 811778 <__cxa_atexit@plt+0x7ff7c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r3, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r3, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r3, #184, 22 @ 0x2e000 │ │ │ │ cmneq r3, #168, 22 @ 0x2a000 │ │ │ │ - movteq r3, #19932 @ 0x4ddc │ │ │ │ + cmneq r3, #152, 22 @ 0x26000 │ │ │ │ + movteq r3, #19916 @ 0x4dcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8117bc <__cxa_atexit@plt+0x7ff80c> │ │ │ │ + bhi 8117cc <__cxa_atexit@plt+0x7ff81c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #52] @ 8117cc <__cxa_atexit@plt+0x7ff81c> │ │ │ │ + ldr r3, [pc, #52] @ 8117dc <__cxa_atexit@plt+0x7ff82c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 8117d0 <__cxa_atexit@plt+0x7ff820> │ │ │ │ + ldr r7, [pc, #32] @ 8117e0 <__cxa_atexit@plt+0x7ff830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 8117d4 <__cxa_atexit@plt+0x7ff824> │ │ │ │ + ldr r8, [pc, #28] @ 8117e4 <__cxa_atexit@plt+0x7ff834> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ - cmneq r3, #168, 6 @ 0xa0000002 │ │ │ │ + cmneq r3, #144, 8 @ 0x90000000 │ │ │ │ + cmneq r3, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811804 <__cxa_atexit@plt+0x7ff854> │ │ │ │ - ldr r3, [pc, #24] @ 81180c <__cxa_atexit@plt+0x7ff85c> │ │ │ │ + bcc 811814 <__cxa_atexit@plt+0x7ff864> │ │ │ │ + ldr r3, [pc, #24] @ 81181c <__cxa_atexit@plt+0x7ff86c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #72, 8 @ 0x48000000 │ │ │ │ - movteq r3, #19772 @ 0x4d3c │ │ │ │ + cmneq r3, #56, 8 @ 0x38000000 │ │ │ │ + movteq r3, #19756 @ 0x4d2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81188c <__cxa_atexit@plt+0x7ff8dc> │ │ │ │ + bcc 81189c <__cxa_atexit@plt+0x7ff8ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811884 <__cxa_atexit@plt+0x7ff8d4> │ │ │ │ - ldr r3, [pc, #84] @ 811894 <__cxa_atexit@plt+0x7ff8e4> │ │ │ │ + bhi 811894 <__cxa_atexit@plt+0x7ff8e4> │ │ │ │ + ldr r3, [pc, #84] @ 8118a4 <__cxa_atexit@plt+0x7ff8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 811898 <__cxa_atexit@plt+0x7ff8e8> │ │ │ │ + ldr r2, [pc, #80] @ 8118a8 <__cxa_atexit@plt+0x7ff8f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81189c <__cxa_atexit@plt+0x7ff8ec> │ │ │ │ + ldr r1, [pc, #60] @ 8118ac <__cxa_atexit@plt+0x7ff8fc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 8118a0 <__cxa_atexit@plt+0x7ff8f0> │ │ │ │ + ldr r7, [pc, #32] @ 8118b0 <__cxa_atexit@plt+0x7ff900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r3, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r3, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r3, #208, 6 @ 0x40000003 │ │ │ │ - movteq r3, #19776 @ 0x4d40 │ │ │ │ + cmneq r3, #192, 6 │ │ │ │ + movteq r3, #19760 @ 0x4d30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811930 <__cxa_atexit@plt+0x7ff980> │ │ │ │ + bcc 811940 <__cxa_atexit@plt+0x7ff990> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811928 <__cxa_atexit@plt+0x7ff978> │ │ │ │ - ldr r2, [pc, #96] @ 811938 <__cxa_atexit@plt+0x7ff988> │ │ │ │ + bhi 811938 <__cxa_atexit@plt+0x7ff988> │ │ │ │ + ldr r2, [pc, #96] @ 811948 <__cxa_atexit@plt+0x7ff998> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #84] @ 81193c <__cxa_atexit@plt+0x7ff98c> │ │ │ │ + ldr r0, [pc, #84] @ 81194c <__cxa_atexit@plt+0x7ff99c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 811940 <__cxa_atexit@plt+0x7ff990> │ │ │ │ + ldr r2, [pc, #56] @ 811950 <__cxa_atexit@plt+0x7ff9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ - movteq r3, #19388 @ 0x4bbc │ │ │ │ + cmneq r3, #76, 6 @ 0x30000001 │ │ │ │ + movteq r3, #19372 @ 0x4bac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81197c <__cxa_atexit@plt+0x7ff9cc> │ │ │ │ - ldr r3, [pc, #32] @ 811984 <__cxa_atexit@plt+0x7ff9d4> │ │ │ │ + bcc 81198c <__cxa_atexit@plt+0x7ff9dc> │ │ │ │ + ldr r3, [pc, #32] @ 811994 <__cxa_atexit@plt+0x7ff9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 811988 <__cxa_atexit@plt+0x7ff9d8> │ │ │ │ + ldr r7, [pc, #16] @ 811998 <__cxa_atexit@plt+0x7ff9e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #216, 4 @ 0x8000000d │ │ │ │ - cmneq r3, #136, 2 @ 0x22 │ │ │ │ + cmneq r3, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r3, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8119b8 <__cxa_atexit@plt+0x7ffa08> │ │ │ │ - ldr r3, [pc, #24] @ 8119c0 <__cxa_atexit@plt+0x7ffa10> │ │ │ │ + bcc 8119c8 <__cxa_atexit@plt+0x7ffa18> │ │ │ │ + ldr r3, [pc, #24] @ 8119d0 <__cxa_atexit@plt+0x7ffa20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #148, 4 @ 0x40000009 │ │ │ │ - movteq r3, #19272 @ 0x4b48 │ │ │ │ + cmneq r3, #132, 4 @ 0x40000008 │ │ │ │ + movteq r3, #19256 @ 0x4b38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811a40 <__cxa_atexit@plt+0x7ffa90> │ │ │ │ + bcc 811a50 <__cxa_atexit@plt+0x7ffaa0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811a38 <__cxa_atexit@plt+0x7ffa88> │ │ │ │ - ldr r3, [pc, #84] @ 811a48 <__cxa_atexit@plt+0x7ffa98> │ │ │ │ + bhi 811a48 <__cxa_atexit@plt+0x7ffa98> │ │ │ │ + ldr r3, [pc, #84] @ 811a58 <__cxa_atexit@plt+0x7ffaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 811a4c <__cxa_atexit@plt+0x7ffa9c> │ │ │ │ + ldr r2, [pc, #80] @ 811a5c <__cxa_atexit@plt+0x7ffaac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 811a50 <__cxa_atexit@plt+0x7ffaa0> │ │ │ │ + ldr r1, [pc, #60] @ 811a60 <__cxa_atexit@plt+0x7ffab0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 811a54 <__cxa_atexit@plt+0x7ffaa4> │ │ │ │ + ldr r7, [pc, #32] @ 811a64 <__cxa_atexit@plt+0x7ffab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r3, #64, 4 │ │ │ │ + cmneq r3, #48, 4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r3, #28, 4 @ 0xc0000001 │ │ │ │ - movteq r3, #19356 @ 0x4b9c │ │ │ │ + cmneq r3, #12, 4 @ 0xc0000000 │ │ │ │ + movteq r3, #19340 @ 0x4b8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811a88 <__cxa_atexit@plt+0x7ffad8> │ │ │ │ - ldr r3, [pc, #28] @ 811a98 <__cxa_atexit@plt+0x7ffae8> │ │ │ │ + bcc 811a98 <__cxa_atexit@plt+0x7ffae8> │ │ │ │ + ldr r3, [pc, #28] @ 811aa8 <__cxa_atexit@plt+0x7ffaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ - ldr r7, [pc, #12] @ 811a9c <__cxa_atexit@plt+0x7ffaec> │ │ │ │ + ldr r7, [pc, #12] @ 811aac <__cxa_atexit@plt+0x7ffafc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r3, #19328 @ 0x4b80 │ │ │ │ - movteq r3, #19288 @ 0x4b58 │ │ │ │ + movteq r3, #19312 @ 0x4b70 │ │ │ │ + movteq r3, #19272 @ 0x4b48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 811ad0 <__cxa_atexit@plt+0x7ffb20> │ │ │ │ + ldr r0, [pc, #24] @ 811ae0 <__cxa_atexit@plt+0x7ffb30> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r3, #19236 @ 0x4b24 │ │ │ │ + movteq r3, #19220 @ 0x4b14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 811b2c <__cxa_atexit@plt+0x7ffb7c> │ │ │ │ + bne 811b3c <__cxa_atexit@plt+0x7ffb8c> │ │ │ │ ldr r3, [r7, #5] │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 811b2c <__cxa_atexit@plt+0x7ffb7c> │ │ │ │ + bne 811b3c <__cxa_atexit@plt+0x7ffb8c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ - ldr r0, [pc, #84] @ 811b70 <__cxa_atexit@plt+0x7ffbc0> │ │ │ │ + ldr r0, [pc, #84] @ 811b80 <__cxa_atexit@plt+0x7ffbd0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ - b 811b54 <__cxa_atexit@plt+0x7ffba4> │ │ │ │ - ldr r3, [pc, #48] @ 811b64 <__cxa_atexit@plt+0x7ffbb4> │ │ │ │ + b 811b64 <__cxa_atexit@plt+0x7ffbb4> │ │ │ │ + ldr r3, [pc, #48] @ 811b74 <__cxa_atexit@plt+0x7ffbc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 811b68 <__cxa_atexit@plt+0x7ffbb8> │ │ │ │ + ldr r3, [pc, #40] @ 811b78 <__cxa_atexit@plt+0x7ffbc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ - ldr r0, [pc, #32] @ 811b6c <__cxa_atexit@plt+0x7ffbbc> │ │ │ │ + ldr r0, [pc, #32] @ 811b7c <__cxa_atexit@plt+0x7ffbcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12, 2 │ │ │ │ - cmneq r3, #112, 2 │ │ │ │ - cmneq r3, #252, 22 @ 0x3f000 │ │ │ │ + cmneq r3, #252 @ 0xfc │ │ │ │ + cmneq r3, #96, 2 │ │ │ │ + cmneq r3, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811bd4 <__cxa_atexit@plt+0x7ffc24> │ │ │ │ + bhi 811be4 <__cxa_atexit@plt+0x7ffc34> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r1, [pc, #88] @ 811bf0 <__cxa_atexit@plt+0x7ffc40> │ │ │ │ + ldr r1, [pc, #88] @ 811c00 <__cxa_atexit@plt+0x7ffc50> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 811bf4 <__cxa_atexit@plt+0x7ffc44> │ │ │ │ + ldr r0, [pc, #84] @ 811c04 <__cxa_atexit@plt+0x7ffc54> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r3, [pc, #64] @ 811bf8 <__cxa_atexit@plt+0x7ffc48> │ │ │ │ + ldr r3, [pc, #64] @ 811c08 <__cxa_atexit@plt+0x7ffc58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ sub r3, r6, #23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 811bfc <__cxa_atexit@plt+0x7ffc4c> │ │ │ │ + ldr r3, [pc, #28] @ 811c0c <__cxa_atexit@plt+0x7ffc5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r3, #172 @ 0xac │ │ │ │ + cmneq r3, #156 @ 0x9c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r3, #18936 @ 0x49f8 │ │ │ │ + movteq r3, #18920 @ 0x49e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 811b74 <__cxa_atexit@plt+0x7ffbc4> │ │ │ │ - movteq r3, #18976 @ 0x4a20 │ │ │ │ + b 811b84 <__cxa_atexit@plt+0x7ffbd4> │ │ │ │ + movteq r3, #18960 @ 0x4a10 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811c60 <__cxa_atexit@plt+0x7ffcb0> │ │ │ │ - ldr r3, [pc, #52] @ 811c68 <__cxa_atexit@plt+0x7ffcb8> │ │ │ │ + bcc 811c70 <__cxa_atexit@plt+0x7ffcc0> │ │ │ │ + ldr r3, [pc, #52] @ 811c78 <__cxa_atexit@plt+0x7ffcc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #16] @ 811c6c <__cxa_atexit@plt+0x7ffcbc> │ │ │ │ + ldr r7, [pc, #16] @ 811c7c <__cxa_atexit@plt+0x7ffccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #8 │ │ │ │ - cmneq r3, #132, 18 @ 0x210000 │ │ │ │ + cmneq r3, #248, 30 @ 0x3e0 │ │ │ │ + cmneq r3, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811c9c <__cxa_atexit@plt+0x7ffcec> │ │ │ │ - ldr r3, [pc, #24] @ 811ca4 <__cxa_atexit@plt+0x7ffcf4> │ │ │ │ + bcc 811cac <__cxa_atexit@plt+0x7ffcfc> │ │ │ │ + ldr r3, [pc, #24] @ 811cb4 <__cxa_atexit@plt+0x7ffd04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #176, 30 @ 0x2c0 │ │ │ │ - movteq r3, #18836 @ 0x4994 │ │ │ │ + cmneq r3, #160, 30 @ 0x280 │ │ │ │ + movteq r3, #18820 @ 0x4984 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811d24 <__cxa_atexit@plt+0x7ffd74> │ │ │ │ + bhi 811d34 <__cxa_atexit@plt+0x7ffd84> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ - ldr r9, [pc, #76] @ 811d34 <__cxa_atexit@plt+0x7ffd84> │ │ │ │ + ldr r9, [pc, #76] @ 811d44 <__cxa_atexit@plt+0x7ffd94> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 811d38 <__cxa_atexit@plt+0x7ffd88> │ │ │ │ + ldr r7, [pc, #68] @ 811d48 <__cxa_atexit@plt+0x7ffd98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #20 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #28] @ 811d3c <__cxa_atexit@plt+0x7ffd8c> │ │ │ │ + ldr r7, [pc, #28] @ 811d4c <__cxa_atexit@plt+0x7ffd9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r3, #128, 4 │ │ │ │ - movteq r3, #18664 @ 0x48e8 │ │ │ │ + cmneq r3, #112, 4 │ │ │ │ + movteq r3, #18648 @ 0x48d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811d84 <__cxa_atexit@plt+0x7ffdd4> │ │ │ │ - ldr r3, [pc, #44] @ 811d8c <__cxa_atexit@plt+0x7ffddc> │ │ │ │ + bcc 811d94 <__cxa_atexit@plt+0x7ffde4> │ │ │ │ + ldr r3, [pc, #44] @ 811d9c <__cxa_atexit@plt+0x7ffdec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 811d90 <__cxa_atexit@plt+0x7ffde0> │ │ │ │ + ldr r3, [pc, #36] @ 811da0 <__cxa_atexit@plt+0x7ffdf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 811d94 <__cxa_atexit@plt+0x7ffde4> │ │ │ │ + ldr r3, [pc, #24] @ 811da4 <__cxa_atexit@plt+0x7ffdf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #220, 28 @ 0xdc0 │ │ │ │ - cmneq r3, #212, 28 @ 0xd40 │ │ │ │ - cmneq r3, #220, 24 @ 0xdc00 │ │ │ │ - movteq r3, #18612 @ 0x48b4 │ │ │ │ + cmneq r3, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r3, #196, 28 @ 0xc40 │ │ │ │ + cmneq r3, #204, 24 @ 0xcc00 │ │ │ │ + movteq r3, #18596 @ 0x48a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811e34 <__cxa_atexit@plt+0x7ffe84> │ │ │ │ + bcc 811e44 <__cxa_atexit@plt+0x7ffe94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811e2c <__cxa_atexit@plt+0x7ffe7c> │ │ │ │ + bhi 811e3c <__cxa_atexit@plt+0x7ffe8c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #92] @ 811e3c <__cxa_atexit@plt+0x7ffe8c> │ │ │ │ + ldr sl, [pc, #92] @ 811e4c <__cxa_atexit@plt+0x7ffe9c> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #84] @ 811e40 <__cxa_atexit@plt+0x7ffe90> │ │ │ │ + ldr r0, [pc, #84] @ 811e50 <__cxa_atexit@plt+0x7ffea0> │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #24 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r2, [pc, #56] @ 811e44 <__cxa_atexit@plt+0x7ffe94> │ │ │ │ + ldr r2, [pc, #56] @ 811e54 <__cxa_atexit@plt+0x7ffea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r3, #88, 28 @ 0x580 │ │ │ │ - movteq r3, #18388 @ 0x47d4 │ │ │ │ + cmneq r3, #72, 28 @ 0x480 │ │ │ │ + movteq r3, #18372 @ 0x47c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811e8c <__cxa_atexit@plt+0x7ffedc> │ │ │ │ - ldr r3, [pc, #44] @ 811e94 <__cxa_atexit@plt+0x7ffee4> │ │ │ │ + bcc 811e9c <__cxa_atexit@plt+0x7ffeec> │ │ │ │ + ldr r3, [pc, #44] @ 811ea4 <__cxa_atexit@plt+0x7ffef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 811e98 <__cxa_atexit@plt+0x7ffee8> │ │ │ │ + ldr r3, [pc, #36] @ 811ea8 <__cxa_atexit@plt+0x7ffef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 811e9c <__cxa_atexit@plt+0x7ffeec> │ │ │ │ + ldr r3, [pc, #24] @ 811eac <__cxa_atexit@plt+0x7ffefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #212, 26 @ 0x3500 │ │ │ │ - cmneq r3, #204, 26 @ 0x3300 │ │ │ │ - cmneq r3, #120, 24 @ 0x7800 │ │ │ │ - movteq r3, #18364 @ 0x47bc │ │ │ │ + cmneq r3, #196, 26 @ 0x3100 │ │ │ │ + cmneq r3, #188, 26 @ 0x2f00 │ │ │ │ + cmneq r3, #104, 24 @ 0x6800 │ │ │ │ + movteq r3, #18348 @ 0x47ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811f44 <__cxa_atexit@plt+0x7fff94> │ │ │ │ + bcc 811f54 <__cxa_atexit@plt+0x7fffa4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 811f3c <__cxa_atexit@plt+0x7fff8c> │ │ │ │ + bhi 811f4c <__cxa_atexit@plt+0x7fff9c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #96] @ 811f4c <__cxa_atexit@plt+0x7fff9c> │ │ │ │ + ldr sl, [pc, #96] @ 811f5c <__cxa_atexit@plt+0x7fffac> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #88] @ 811f50 <__cxa_atexit@plt+0x7fffa0> │ │ │ │ + ldr r0, [pc, #88] @ 811f60 <__cxa_atexit@plt+0x7fffb0> │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr r2, [pc, #56] @ 811f54 <__cxa_atexit@plt+0x7fffa4> │ │ │ │ + ldr r2, [pc, #56] @ 811f64 <__cxa_atexit@plt+0x7fffb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r3, #72, 26 @ 0x1200 │ │ │ │ - movteq r3, #18104 @ 0x46b8 │ │ │ │ + cmneq r3, #56, 26 @ 0xe00 │ │ │ │ + movteq r3, #18088 @ 0x46a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811f9c <__cxa_atexit@plt+0x7fffec> │ │ │ │ - ldr r3, [pc, #44] @ 811fa4 <__cxa_atexit@plt+0x7ffff4> │ │ │ │ + bcc 811fac <__cxa_atexit@plt+0x7ffffc> │ │ │ │ + ldr r3, [pc, #44] @ 811fb4 <__cxa_atexit@plt+0x800004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 811fa8 <__cxa_atexit@plt+0x7ffff8> │ │ │ │ + ldr r3, [pc, #36] @ 811fb8 <__cxa_atexit@plt+0x800008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 811fac <__cxa_atexit@plt+0x7ffffc> │ │ │ │ + ldr r3, [pc, #24] @ 811fbc <__cxa_atexit@plt+0x80000c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 24 @ 0xc400 │ │ │ │ - cmneq r3, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r3, #52, 24 @ 0x3400 │ │ │ │ - movteq r3, #18108 @ 0x46bc │ │ │ │ + cmneq r3, #180, 24 @ 0xb400 │ │ │ │ + cmneq r3, #172, 24 @ 0xac00 │ │ │ │ + cmneq r3, #36, 24 @ 0x2400 │ │ │ │ + movteq r3, #18092 @ 0x46ac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 811fe0 <__cxa_atexit@plt+0x800030> │ │ │ │ - ldr r3, [pc, #28] @ 811ff0 <__cxa_atexit@plt+0x800040> │ │ │ │ + bcc 811ff0 <__cxa_atexit@plt+0x800040> │ │ │ │ + ldr r3, [pc, #28] @ 812000 <__cxa_atexit@plt+0x800050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 811ff4 <__cxa_atexit@plt+0x800044> │ │ │ │ + ldr r7, [pc, #12] @ 812004 <__cxa_atexit@plt+0x800054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r3, #18080 @ 0x46a0 │ │ │ │ - movteq r3, #18040 @ 0x4678 │ │ │ │ + movteq r3, #18064 @ 0x4690 │ │ │ │ + movteq r3, #18024 @ 0x4668 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81201c <__cxa_atexit@plt+0x80006c> │ │ │ │ + ldr r3, [pc, #16] @ 81202c <__cxa_atexit@plt+0x80007c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #18000 @ 0x4650 │ │ │ │ + movteq r3, #17984 @ 0x4640 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 812044 <__cxa_atexit@plt+0x800094> │ │ │ │ + ldr r3, [pc, #16] @ 812054 <__cxa_atexit@plt+0x8000a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #17960 @ 0x4628 │ │ │ │ + movteq r3, #17944 @ 0x4618 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8120c8 <__cxa_atexit@plt+0x800118> │ │ │ │ + bhi 8120d8 <__cxa_atexit@plt+0x800128> │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r8, [pc, #88] @ 8120d4 <__cxa_atexit@plt+0x800124> │ │ │ │ + ldr r8, [pc, #88] @ 8120e4 <__cxa_atexit@plt+0x800134> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #84] @ 8120d8 <__cxa_atexit@plt+0x800128> │ │ │ │ + ldr r9, [pc, #84] @ 8120e8 <__cxa_atexit@plt+0x800138> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6] │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r0, r1, r7} │ │ │ │ str r3, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr r3, [pc, #52] @ 8120dc <__cxa_atexit@plt+0x80012c> │ │ │ │ + ldr r3, [pc, #52] @ 8120ec <__cxa_atexit@plt+0x80013c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r3, #188, 22 @ 0x2f000 │ │ │ │ + cmneq r3, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81211c <__cxa_atexit@plt+0x80016c> │ │ │ │ - ldr r3, [pc, #40] @ 812124 <__cxa_atexit@plt+0x800174> │ │ │ │ + bcc 81212c <__cxa_atexit@plt+0x80017c> │ │ │ │ + ldr r3, [pc, #40] @ 812134 <__cxa_atexit@plt+0x800184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 812128 <__cxa_atexit@plt+0x800178> │ │ │ │ + ldr r2, [pc, #24] @ 812138 <__cxa_atexit@plt+0x800188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #64, 22 @ 0x10000 │ │ │ │ cmneq r3, #48, 22 @ 0xc000 │ │ │ │ - movteq r3, #17648 @ 0x44f0 │ │ │ │ + cmneq r3, #32, 22 @ 0x8000 │ │ │ │ + movteq r3, #17632 @ 0x44e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812164 <__cxa_atexit@plt+0x8001b4> │ │ │ │ - ldr r3, [pc, #32] @ 81216c <__cxa_atexit@plt+0x8001bc> │ │ │ │ + bcc 812174 <__cxa_atexit@plt+0x8001c4> │ │ │ │ + ldr r3, [pc, #32] @ 81217c <__cxa_atexit@plt+0x8001cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 812170 <__cxa_atexit@plt+0x8001c0> │ │ │ │ + ldr r7, [pc, #16] @ 812180 <__cxa_atexit@plt+0x8001d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #240, 20 @ 0xf0000 │ │ │ │ - cmneq r3, #156, 18 @ 0x270000 │ │ │ │ - movteq r3, #17776 @ 0x4570 │ │ │ │ + cmneq r3, #224, 20 @ 0xe0000 │ │ │ │ + cmneq r3, #140, 18 @ 0x230000 │ │ │ │ + movteq r3, #17760 @ 0x4560 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #144 @ 0x90 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8121c0 <__cxa_atexit@plt+0x800210> │ │ │ │ - ldr r3, [pc, #48] @ 8121c8 <__cxa_atexit@plt+0x800218> │ │ │ │ + bcc 8121d0 <__cxa_atexit@plt+0x800220> │ │ │ │ + ldr r3, [pc, #48] @ 8121d8 <__cxa_atexit@plt+0x800228> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8121b4 <__cxa_atexit@plt+0x800204> │ │ │ │ + beq 8121c4 <__cxa_atexit@plt+0x800214> │ │ │ │ mov r7, r8 │ │ │ │ - b 8121d8 <__cxa_atexit@plt+0x800228> │ │ │ │ + b 8121e8 <__cxa_atexit@plt+0x800238> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r3, #17692 @ 0x451c │ │ │ │ + movteq r3, #17676 @ 0x450c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #12 │ │ │ │ cmp ip, r3 │ │ │ │ - bhi 8123f8 <__cxa_atexit@plt+0x800448> │ │ │ │ + bhi 812408 <__cxa_atexit@plt+0x800458> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #28] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2097391,17 +2097395,17 @@ │ │ │ │ str r7, [r5, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #132] @ 812408 <__cxa_atexit@plt+0x800458> │ │ │ │ + ldr r7, [pc, #132] @ 812418 <__cxa_atexit@plt+0x800468> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #128] @ 81240c <__cxa_atexit@plt+0x80045c> │ │ │ │ + ldr r6, [pc, #128] @ 81241c <__cxa_atexit@plt+0x80046c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r5, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [r5, #-124] @ 0xffffff84 │ │ │ │ @@ -2097414,36 +2097418,36 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r5, #-104] @ 0xffffff98 │ │ │ │ mov sl, ip │ │ │ │ str r7, [sl, #-8]! │ │ │ │ str r6, [r5, #-136]! @ 0xffffff78 │ │ │ │ - ldr r7, [pc, #48] @ 812410 <__cxa_atexit@plt+0x800460> │ │ │ │ + ldr r7, [pc, #48] @ 812420 <__cxa_atexit@plt+0x800470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 812414 <__cxa_atexit@plt+0x800464> │ │ │ │ + ldr r8, [pc, #44] @ 812424 <__cxa_atexit@plt+0x800474> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, ip │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq r3, #248, 30 @ 0x3e0 │ │ │ │ - cmneq r3, #184, 14 @ 0x2e00000 │ │ │ │ - tsteq pc, #64, 6 │ │ │ │ + cmneq r3, #232, 30 @ 0x3a0 │ │ │ │ + cmneq r3, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq pc, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 812634 <__cxa_atexit@plt+0x800684> │ │ │ │ + bhi 812644 <__cxa_atexit@plt+0x800694> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2097543,15 +2097547,15 @@ │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [pc, #92] @ 812640 <__cxa_atexit@plt+0x800690> │ │ │ │ + ldr r7, [pc, #92] @ 812650 <__cxa_atexit@plt+0x8006a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ @@ -2097567,1524 +2097571,1524 @@ │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #144]! @ 0x90 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #12, 26 @ 0x300 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812670 <__cxa_atexit@plt+0x8006c0> │ │ │ │ - ldr r3, [pc, #24] @ 812678 <__cxa_atexit@plt+0x8006c8> │ │ │ │ + bcc 812680 <__cxa_atexit@plt+0x8006d0> │ │ │ │ + ldr r3, [pc, #24] @ 812688 <__cxa_atexit@plt+0x8006d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #220, 10 @ 0x37000000 │ │ │ │ - movteq r3, #16512 @ 0x4080 │ │ │ │ + cmneq r3, #204, 10 @ 0x33000000 │ │ │ │ + movteq r3, #16496 @ 0x4070 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8126f8 <__cxa_atexit@plt+0x800748> │ │ │ │ + bcc 812708 <__cxa_atexit@plt+0x800758> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8126f0 <__cxa_atexit@plt+0x800740> │ │ │ │ - ldr r3, [pc, #84] @ 812700 <__cxa_atexit@plt+0x800750> │ │ │ │ + bhi 812700 <__cxa_atexit@plt+0x800750> │ │ │ │ + ldr r3, [pc, #84] @ 812710 <__cxa_atexit@plt+0x800760> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 812704 <__cxa_atexit@plt+0x800754> │ │ │ │ + ldr r2, [pc, #80] @ 812714 <__cxa_atexit@plt+0x800764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 812708 <__cxa_atexit@plt+0x800758> │ │ │ │ + ldr r1, [pc, #60] @ 812718 <__cxa_atexit@plt+0x800768> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 81270c <__cxa_atexit@plt+0x80075c> │ │ │ │ + ldr r7, [pc, #32] @ 81271c <__cxa_atexit@plt+0x80076c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - cmneq r3, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r3, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r3, #100, 10 @ 0x19000000 │ │ │ │ - movteq r2, #20412 @ 0x4fbc │ │ │ │ + cmneq r3, #84, 10 @ 0x15000000 │ │ │ │ + movteq r2, #20396 @ 0x4fac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812754 <__cxa_atexit@plt+0x8007a4> │ │ │ │ - ldr r3, [pc, #44] @ 81275c <__cxa_atexit@plt+0x8007ac> │ │ │ │ + bcc 812764 <__cxa_atexit@plt+0x8007b4> │ │ │ │ + ldr r3, [pc, #44] @ 81276c <__cxa_atexit@plt+0x8007bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 812760 <__cxa_atexit@plt+0x8007b0> │ │ │ │ + ldr r3, [pc, #32] @ 812770 <__cxa_atexit@plt+0x8007c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 812764 <__cxa_atexit@plt+0x8007b4> │ │ │ │ + ldr r7, [pc, #20] @ 812774 <__cxa_atexit@plt+0x8007c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12, 10 @ 0x3000000 │ │ │ │ - cmneq r3, #64 @ 0x40 │ │ │ │ - cmneq r3, #64, 10 @ 0x10000000 │ │ │ │ - movteq r2, #20336 @ 0x4f70 │ │ │ │ + cmneq r3, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq r3, #48 @ 0x30 │ │ │ │ + cmneq r3, #48, 10 @ 0xc000000 │ │ │ │ + movteq r2, #20320 @ 0x4f60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8127d0 <__cxa_atexit@plt+0x800820> │ │ │ │ + bcc 8127e0 <__cxa_atexit@plt+0x800830> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8127c8 <__cxa_atexit@plt+0x800818> │ │ │ │ - ldr r3, [pc, #64] @ 8127d8 <__cxa_atexit@plt+0x800828> │ │ │ │ + bhi 8127d8 <__cxa_atexit@plt+0x800828> │ │ │ │ + ldr r3, [pc, #64] @ 8127e8 <__cxa_atexit@plt+0x800838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8127dc <__cxa_atexit@plt+0x80082c> │ │ │ │ + ldr r3, [pc, #44] @ 8127ec <__cxa_atexit@plt+0x80083c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8127e0 <__cxa_atexit@plt+0x800830> │ │ │ │ + ldr r7, [pc, #28] @ 8127f0 <__cxa_atexit@plt+0x800840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq r3, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r3, #4, 10 @ 0x1000000 │ │ │ │ - movteq r2, #20264 @ 0x4f28 │ │ │ │ + cmneq r3, #244, 8 @ 0xf4000000 │ │ │ │ + movteq r2, #20248 @ 0x4f18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812844 <__cxa_atexit@plt+0x800894> │ │ │ │ - ldr r3, [pc, #72] @ 81284c <__cxa_atexit@plt+0x80089c> │ │ │ │ + bcc 812854 <__cxa_atexit@plt+0x8008a4> │ │ │ │ + ldr r3, [pc, #72] @ 81285c <__cxa_atexit@plt+0x8008ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 812850 <__cxa_atexit@plt+0x8008a0> │ │ │ │ + ldr r2, [pc, #68] @ 812860 <__cxa_atexit@plt+0x8008b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 81283c <__cxa_atexit@plt+0x80088c> │ │ │ │ - b 812860 <__cxa_atexit@plt+0x8008b0> │ │ │ │ + beq 81284c <__cxa_atexit@plt+0x80089c> │ │ │ │ + b 812870 <__cxa_atexit@plt+0x8008c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r3, #48, 8 @ 0x30000000 │ │ │ │ - movteq r2, #20152 @ 0x4eb8 │ │ │ │ + cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ + movteq r2, #20136 @ 0x4ea8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 812890 <__cxa_atexit@plt+0x8008e0> │ │ │ │ + bne 8128a0 <__cxa_atexit@plt+0x8008f0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #140] @ 812904 <__cxa_atexit@plt+0x800954> │ │ │ │ + ldr r3, [pc, #140] @ 812914 <__cxa_atexit@plt+0x800964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #132] @ 812908 <__cxa_atexit@plt+0x800958> │ │ │ │ + ldr r3, [pc, #132] @ 812918 <__cxa_atexit@plt+0x800968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8128f8 <__cxa_atexit@plt+0x800948> │ │ │ │ + bhi 812908 <__cxa_atexit@plt+0x800958> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr lr, [pc, #84] @ 81290c <__cxa_atexit@plt+0x80095c> │ │ │ │ + ldr lr, [pc, #84] @ 81291c <__cxa_atexit@plt+0x80096c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r1, #7] │ │ │ │ - ldr r0, [pc, #72] @ 812910 <__cxa_atexit@plt+0x800960> │ │ │ │ + ldr r0, [pc, #72] @ 812920 <__cxa_atexit@plt+0x800970> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #32] @ 812914 <__cxa_atexit@plt+0x800964> │ │ │ │ + ldr r7, [pc, #32] @ 812924 <__cxa_atexit@plt+0x800974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r3, #200, 6 @ 0x20000003 │ │ │ │ - cmneq r3, #208, 6 @ 0x40000003 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r3, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r3, #192, 6 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ - movteq r2, #19952 @ 0x4df0 │ │ │ │ + cmneq r3, #76, 6 @ 0x30000001 │ │ │ │ + movteq r2, #19936 @ 0x4de0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8129a4 <__cxa_atexit@plt+0x8009f4> │ │ │ │ + bcc 8129b4 <__cxa_atexit@plt+0x800a04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81299c <__cxa_atexit@plt+0x8009ec> │ │ │ │ - ldr lr, [pc, #96] @ 8129ac <__cxa_atexit@plt+0x8009fc> │ │ │ │ + bhi 8129ac <__cxa_atexit@plt+0x8009fc> │ │ │ │ + ldr lr, [pc, #96] @ 8129bc <__cxa_atexit@plt+0x800a0c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #80] @ 8129b0 <__cxa_atexit@plt+0x800a00> │ │ │ │ + ldr r2, [pc, #80] @ 8129c0 <__cxa_atexit@plt+0x800a10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmda r6, {r0, r3, r8} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #60] @ 8129b4 <__cxa_atexit@plt+0x800a04> │ │ │ │ + ldr r0, [pc, #60] @ 8129c4 <__cxa_atexit@plt+0x800a14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-36]! @ 0xffffffdc │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq r3, #236, 4 @ 0xc000000e │ │ │ │ - movteq r2, #19700 @ 0x4cf4 │ │ │ │ + cmneq r3, #220, 4 @ 0xc000000d │ │ │ │ + movteq r2, #19684 @ 0x4ce4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812a04 <__cxa_atexit@plt+0x800a54> │ │ │ │ - ldr r3, [pc, #52] @ 812a0c <__cxa_atexit@plt+0x800a5c> │ │ │ │ + bcc 812a14 <__cxa_atexit@plt+0x800a64> │ │ │ │ + ldr r3, [pc, #52] @ 812a1c <__cxa_atexit@plt+0x800a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #16] @ 812a10 <__cxa_atexit@plt+0x800a60> │ │ │ │ + ldr r7, [pc, #16] @ 812a20 <__cxa_atexit@plt+0x800a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #100, 4 @ 0x40000006 │ │ │ │ - cmneq r3, #156, 26 @ 0x2700 │ │ │ │ - movteq r2, #19596 @ 0x4c8c │ │ │ │ + cmneq r3, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r3, #140, 26 @ 0x2300 │ │ │ │ + movteq r2, #19580 @ 0x4c7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812a4c <__cxa_atexit@plt+0x800a9c> │ │ │ │ - ldr r3, [pc, #32] @ 812a54 <__cxa_atexit@plt+0x800aa4> │ │ │ │ + bcc 812a5c <__cxa_atexit@plt+0x800aac> │ │ │ │ + ldr r3, [pc, #32] @ 812a64 <__cxa_atexit@plt+0x800ab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 812a58 <__cxa_atexit@plt+0x800aa8> │ │ │ │ + ldr r7, [pc, #16] @ 812a68 <__cxa_atexit@plt+0x800ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #8, 4 @ 0x80000000 │ │ │ │ - cmneq r3, #28, 26 @ 0x700 │ │ │ │ - movteq r2, #19548 @ 0x4c5c │ │ │ │ + cmneq r3, #248, 2 @ 0x3e │ │ │ │ + cmneq r3, #12, 26 @ 0x300 │ │ │ │ + movteq r2, #19532 @ 0x4c4c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812b00 <__cxa_atexit@plt+0x800b50> │ │ │ │ + bcc 812b10 <__cxa_atexit@plt+0x800b60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 812af8 <__cxa_atexit@plt+0x800b48> │ │ │ │ - ldr r3, [pc, #124] @ 812b08 <__cxa_atexit@plt+0x800b58> │ │ │ │ + bhi 812b08 <__cxa_atexit@plt+0x800b58> │ │ │ │ + ldr r3, [pc, #124] @ 812b18 <__cxa_atexit@plt+0x800b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #80] @ 812b0c <__cxa_atexit@plt+0x800b5c> │ │ │ │ + ldr r7, [pc, #80] @ 812b1c <__cxa_atexit@plt+0x800b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #76] @ 812b10 <__cxa_atexit@plt+0x800b60> │ │ │ │ + ldr sl, [pc, #76] @ 812b20 <__cxa_atexit@plt+0x800b70> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 812b14 <__cxa_atexit@plt+0x800b64> │ │ │ │ + ldr r7, [pc, #32] @ 812b24 <__cxa_atexit@plt+0x800b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #176, 2 @ 0x2c │ │ │ │ + cmneq r3, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r3, #92, 2 │ │ │ │ - movteq r2, #19456 @ 0x4c00 │ │ │ │ + cmneq r3, #76, 2 │ │ │ │ + movteq r2, #19440 @ 0x4bf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812bc0 <__cxa_atexit@plt+0x800c10> │ │ │ │ + bcc 812bd0 <__cxa_atexit@plt+0x800c20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 812bb8 <__cxa_atexit@plt+0x800c08> │ │ │ │ + bhi 812bc8 <__cxa_atexit@plt+0x800c18> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add ip, r7, #15 │ │ │ │ ldm ip, {r0, r1, r3, sl, ip} │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str sl, [r6, #-12] │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r0, [pc, #76] @ 812bc8 <__cxa_atexit@plt+0x800c18> │ │ │ │ + ldr r0, [pc, #76] @ 812bd8 <__cxa_atexit@plt+0x800c28> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r6, #48 @ 0x30 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #60] @ 812bcc <__cxa_atexit@plt+0x800c1c> │ │ │ │ + ldr r3, [pc, #60] @ 812bdc <__cxa_atexit@plt+0x800c2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 812bd0 <__cxa_atexit@plt+0x800c20> │ │ │ │ + ldr r2, [pc, #40] @ 812be0 <__cxa_atexit@plt+0x800c30> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r3, #212 @ 0xd4 │ │ │ │ + cmneq r3, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - movteq r2, #19028 @ 0x4a54 │ │ │ │ + movteq r2, #19012 @ 0x4a44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812c18 <__cxa_atexit@plt+0x800c68> │ │ │ │ - ldr r3, [pc, #44] @ 812c20 <__cxa_atexit@plt+0x800c70> │ │ │ │ + bcc 812c28 <__cxa_atexit@plt+0x800c78> │ │ │ │ + ldr r3, [pc, #44] @ 812c30 <__cxa_atexit@plt+0x800c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 812c24 <__cxa_atexit@plt+0x800c74> │ │ │ │ + ldr r3, [pc, #36] @ 812c34 <__cxa_atexit@plt+0x800c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 812c28 <__cxa_atexit@plt+0x800c78> │ │ │ │ + ldr r3, [pc, #24] @ 812c38 <__cxa_atexit@plt+0x800c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #72 @ 0x48 │ │ │ │ - cmneq r3, #64 @ 0x40 │ │ │ │ - cmneq r3, #72, 28 @ 0x480 │ │ │ │ - movteq r2, #19196 @ 0x4afc │ │ │ │ + cmneq r3, #56 @ 0x38 │ │ │ │ + cmneq r3, #48 @ 0x30 │ │ │ │ + cmneq r3, #56, 28 @ 0x380 │ │ │ │ + movteq r2, #19180 @ 0x4aec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812cd8 <__cxa_atexit@plt+0x800d28> │ │ │ │ + bcc 812ce8 <__cxa_atexit@plt+0x800d38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 812cd0 <__cxa_atexit@plt+0x800d20> │ │ │ │ + bhi 812ce0 <__cxa_atexit@plt+0x800d30> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r3, sl, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #92] @ 812ce0 <__cxa_atexit@plt+0x800d30> │ │ │ │ + ldr r0, [pc, #92] @ 812cf0 <__cxa_atexit@plt+0x800d40> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #88] @ 812ce4 <__cxa_atexit@plt+0x800d34> │ │ │ │ + ldr r1, [pc, #88] @ 812cf4 <__cxa_atexit@plt+0x800d44> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r1, r6, #32 │ │ │ │ stm r1, {r3, sl, lr} │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 812ce8 <__cxa_atexit@plt+0x800d38> │ │ │ │ + ldr r2, [pc, #56] @ 812cf8 <__cxa_atexit@plt+0x800d48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - msreq SPSR_x, #180, 30 @ 0x2d0 │ │ │ │ - movteq r2, #18856 @ 0x49a8 │ │ │ │ + msreq SPSR_x, #164, 30 @ 0x290 │ │ │ │ + movteq r2, #18840 @ 0x4998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812d30 <__cxa_atexit@plt+0x800d80> │ │ │ │ - ldr r3, [pc, #44] @ 812d38 <__cxa_atexit@plt+0x800d88> │ │ │ │ + bcc 812d40 <__cxa_atexit@plt+0x800d90> │ │ │ │ + ldr r3, [pc, #44] @ 812d48 <__cxa_atexit@plt+0x800d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 812d3c <__cxa_atexit@plt+0x800d8c> │ │ │ │ + ldr r3, [pc, #36] @ 812d4c <__cxa_atexit@plt+0x800d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 812d40 <__cxa_atexit@plt+0x800d90> │ │ │ │ + ldr r3, [pc, #24] @ 812d50 <__cxa_atexit@plt+0x800da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #48, 30 @ 0xc0 │ │ │ │ - msreq SPSR_x, #40, 30 @ 0xa0 │ │ │ │ - cmneq r3, #56, 28 @ 0x380 │ │ │ │ - movteq r2, #18932 @ 0x49f4 │ │ │ │ + msreq SPSR_x, #32, 30 @ 0x80 │ │ │ │ + msreq SPSR_x, #24, 30 @ 0x60 │ │ │ │ + cmneq r3, #40, 28 @ 0x280 │ │ │ │ + movteq r2, #18916 @ 0x49e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812de4 <__cxa_atexit@plt+0x800e34> │ │ │ │ + bcc 812df4 <__cxa_atexit@plt+0x800e44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 812ddc <__cxa_atexit@plt+0x800e2c> │ │ │ │ + bhi 812dec <__cxa_atexit@plt+0x800e3c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r3, sl, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ - ldr ip, [pc, #96] @ 812dec <__cxa_atexit@plt+0x800e3c> │ │ │ │ + ldr ip, [pc, #96] @ 812dfc <__cxa_atexit@plt+0x800e4c> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 812df0 <__cxa_atexit@plt+0x800e40> │ │ │ │ + ldr r0, [pc, #88] @ 812e00 <__cxa_atexit@plt+0x800e50> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, r3, sl, lr} │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 812df4 <__cxa_atexit@plt+0x800e44> │ │ │ │ + ldr r2, [pc, #56] @ 812e04 <__cxa_atexit@plt+0x800e54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - msreq SPSR_x, #168, 28 @ 0xa80 │ │ │ │ - movteq r2, #18576 @ 0x4890 │ │ │ │ + msreq SPSR_x, #152, 28 @ 0x980 │ │ │ │ + movteq r2, #18560 @ 0x4880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812e3c <__cxa_atexit@plt+0x800e8c> │ │ │ │ - ldr r3, [pc, #44] @ 812e44 <__cxa_atexit@plt+0x800e94> │ │ │ │ + bcc 812e4c <__cxa_atexit@plt+0x800e9c> │ │ │ │ + ldr r3, [pc, #44] @ 812e54 <__cxa_atexit@plt+0x800ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 812e48 <__cxa_atexit@plt+0x800e98> │ │ │ │ + ldr r3, [pc, #36] @ 812e58 <__cxa_atexit@plt+0x800ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 812e4c <__cxa_atexit@plt+0x800e9c> │ │ │ │ + ldr r3, [pc, #24] @ 812e5c <__cxa_atexit@plt+0x800eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #36, 28 @ 0x240 │ │ │ │ - msreq SPSR_x, #28, 28 @ 0x1c0 │ │ │ │ - cmneq r3, #48, 26 @ 0xc00 │ │ │ │ - movteq r2, #18680 @ 0x48f8 │ │ │ │ + msreq SPSR_x, #20, 28 @ 0x140 │ │ │ │ + msreq SPSR_x, #12, 28 @ 0xc0 │ │ │ │ + cmneq r3, #32, 26 @ 0x800 │ │ │ │ + movteq r2, #18664 @ 0x48e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812ef4 <__cxa_atexit@plt+0x800f44> │ │ │ │ + bcc 812f04 <__cxa_atexit@plt+0x800f54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 812eec <__cxa_atexit@plt+0x800f3c> │ │ │ │ + bhi 812efc <__cxa_atexit@plt+0x800f4c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #96] @ 812efc <__cxa_atexit@plt+0x800f4c> │ │ │ │ + ldr sl, [pc, #96] @ 812f0c <__cxa_atexit@plt+0x800f5c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 812f00 <__cxa_atexit@plt+0x800f50> │ │ │ │ + ldr ip, [pc, #92] @ 812f10 <__cxa_atexit@plt+0x800f60> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, r3, r8} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ - ldr r2, [pc, #56] @ 812f04 <__cxa_atexit@plt+0x800f54> │ │ │ │ + ldr r2, [pc, #56] @ 812f14 <__cxa_atexit@plt+0x800f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - msreq SPSR_x, #152, 26 @ 0x2600 │ │ │ │ - movteq r2, #18184 @ 0x4708 │ │ │ │ + msreq SPSR_x, #136, 26 @ 0x2200 │ │ │ │ + movteq r2, #18168 @ 0x46f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812f4c <__cxa_atexit@plt+0x800f9c> │ │ │ │ - ldr r3, [pc, #44] @ 812f54 <__cxa_atexit@plt+0x800fa4> │ │ │ │ + bcc 812f5c <__cxa_atexit@plt+0x800fac> │ │ │ │ + ldr r3, [pc, #44] @ 812f64 <__cxa_atexit@plt+0x800fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 812f58 <__cxa_atexit@plt+0x800fa8> │ │ │ │ + ldr r3, [pc, #36] @ 812f68 <__cxa_atexit@plt+0x800fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 812f5c <__cxa_atexit@plt+0x800fac> │ │ │ │ + ldr r3, [pc, #24] @ 812f6c <__cxa_atexit@plt+0x800fbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #20, 26 @ 0x500 │ │ │ │ - msreq SPSR_x, #12, 26 @ 0x300 │ │ │ │ - cmneq r3, #132, 24 @ 0x8400 │ │ │ │ - movteq r2, #18424 @ 0x47f8 │ │ │ │ + msreq SPSR_x, #4, 26 @ 0x100 │ │ │ │ + msreq SPSR_x, #252, 24 @ 0xfc00 │ │ │ │ + cmneq r3, #116, 24 @ 0x7400 │ │ │ │ + movteq r2, #18408 @ 0x47e8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 812f90 <__cxa_atexit@plt+0x800fe0> │ │ │ │ - ldr r3, [pc, #28] @ 812fa0 <__cxa_atexit@plt+0x800ff0> │ │ │ │ + bcc 812fa0 <__cxa_atexit@plt+0x800ff0> │ │ │ │ + ldr r3, [pc, #28] @ 812fb0 <__cxa_atexit@plt+0x801000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 812fa4 <__cxa_atexit@plt+0x800ff4> │ │ │ │ + ldr r7, [pc, #12] @ 812fb4 <__cxa_atexit@plt+0x801004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r2, #18396 @ 0x47dc │ │ │ │ - movteq r2, #18356 @ 0x47b4 │ │ │ │ + movteq r2, #18380 @ 0x47cc │ │ │ │ + movteq r2, #18340 @ 0x47a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 812fcc <__cxa_atexit@plt+0x80101c> │ │ │ │ + ldr r3, [pc, #16] @ 812fdc <__cxa_atexit@plt+0x80102c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #18316 @ 0x478c │ │ │ │ + movteq r2, #18300 @ 0x477c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 812ff4 <__cxa_atexit@plt+0x801044> │ │ │ │ + ldr r3, [pc, #16] @ 813004 <__cxa_atexit@plt+0x801054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #18276 @ 0x4764 │ │ │ │ + movteq r2, #18260 @ 0x4754 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81301c <__cxa_atexit@plt+0x80106c> │ │ │ │ + ldr r3, [pc, #16] @ 81302c <__cxa_atexit@plt+0x80107c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #18236 @ 0x473c │ │ │ │ + movteq r2, #18220 @ 0x472c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8130a0 <__cxa_atexit@plt+0x8010f0> │ │ │ │ + bhi 8130b0 <__cxa_atexit@plt+0x801100> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #84] @ 8130ac <__cxa_atexit@plt+0x8010fc> │ │ │ │ + ldr lr, [pc, #84] @ 8130bc <__cxa_atexit@plt+0x80110c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #80] @ 8130b0 <__cxa_atexit@plt+0x801100> │ │ │ │ + ldr r9, [pc, #80] @ 8130c0 <__cxa_atexit@plt+0x801110> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #48] @ 8130b4 <__cxa_atexit@plt+0x801104> │ │ │ │ + ldr r3, [pc, #48] @ 8130c4 <__cxa_atexit@plt+0x801114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - msreq SPSR_x, #224, 22 @ 0x38000 │ │ │ │ - movteq r2, #18168 @ 0x46f8 │ │ │ │ + msreq SPSR_x, #208, 22 @ 0x34000 │ │ │ │ + movteq r2, #18152 @ 0x46e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8130fc <__cxa_atexit@plt+0x80114c> │ │ │ │ - ldr r3, [pc, #44] @ 813104 <__cxa_atexit@plt+0x801154> │ │ │ │ + bcc 81310c <__cxa_atexit@plt+0x80115c> │ │ │ │ + ldr r3, [pc, #44] @ 813114 <__cxa_atexit@plt+0x801164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 813108 <__cxa_atexit@plt+0x801158> │ │ │ │ + ldr r3, [pc, #32] @ 813118 <__cxa_atexit@plt+0x801168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 81310c <__cxa_atexit@plt+0x80115c> │ │ │ │ + ldr r8, [pc, #24] @ 81311c <__cxa_atexit@plt+0x80116c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #100, 22 @ 0x19000 │ │ │ │ - cmneq r3, #180 @ 0xb4 │ │ │ │ - cmneq r3, #244, 16 @ 0xf40000 │ │ │ │ - movteq r2, #18048 @ 0x4680 │ │ │ │ + msreq SPSR_x, #84, 22 @ 0x15000 │ │ │ │ + cmneq r3, #164 @ 0xa4 │ │ │ │ + cmneq r3, #228, 16 @ 0xe40000 │ │ │ │ + movteq r2, #18032 @ 0x4670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813148 <__cxa_atexit@plt+0x801198> │ │ │ │ - ldr r3, [pc, #32] @ 813150 <__cxa_atexit@plt+0x8011a0> │ │ │ │ + bcc 813158 <__cxa_atexit@plt+0x8011a8> │ │ │ │ + ldr r3, [pc, #32] @ 813160 <__cxa_atexit@plt+0x8011b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 813154 <__cxa_atexit@plt+0x8011a4> │ │ │ │ + ldr r7, [pc, #16] @ 813164 <__cxa_atexit@plt+0x8011b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #12, 22 @ 0x3000 │ │ │ │ - cmneq r3, #156 @ 0x9c │ │ │ │ - movteq r2, #17988 @ 0x4644 │ │ │ │ + msreq SPSR_x, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r3, #140 @ 0x8c │ │ │ │ + movteq r2, #17972 @ 0x4634 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8131c8 <__cxa_atexit@plt+0x801218> │ │ │ │ + bcc 8131d8 <__cxa_atexit@plt+0x801228> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8131c0 <__cxa_atexit@plt+0x801210> │ │ │ │ - ldr r3, [pc, #72] @ 8131d0 <__cxa_atexit@plt+0x801220> │ │ │ │ + bhi 8131d0 <__cxa_atexit@plt+0x801220> │ │ │ │ + ldr r3, [pc, #72] @ 8131e0 <__cxa_atexit@plt+0x801230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 8131d4 <__cxa_atexit@plt+0x801224> │ │ │ │ + ldr r3, [pc, #52] @ 8131e4 <__cxa_atexit@plt+0x801234> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8131d8 <__cxa_atexit@plt+0x801228> │ │ │ │ + ldr r7, [pc, #36] @ 8131e8 <__cxa_atexit@plt+0x801238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8131dc <__cxa_atexit@plt+0x80122c> │ │ │ │ + ldr r8, [pc, #32] @ 8131ec <__cxa_atexit@plt+0x80123c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #180, 20 @ 0xb4000 │ │ │ │ + msreq SPSR_x, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #28, 20 @ 0x1c000 │ │ │ │ - msreq SPSR_x, #8, 22 @ 0x2000 │ │ │ │ - movteq r2, #17884 @ 0x45dc │ │ │ │ + cmneq r3, #12, 20 @ 0xc000 │ │ │ │ + msreq SPSR_x, #248, 20 @ 0xf8000 │ │ │ │ + movteq r2, #17868 @ 0x45cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81323c <__cxa_atexit@plt+0x80128c> │ │ │ │ - ldr r3, [pc, #68] @ 81324c <__cxa_atexit@plt+0x80129c> │ │ │ │ + bhi 81324c <__cxa_atexit@plt+0x80129c> │ │ │ │ + ldr r3, [pc, #68] @ 81325c <__cxa_atexit@plt+0x8012ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 813250 <__cxa_atexit@plt+0x8012a0> │ │ │ │ + ldr r1, [pc, #56] @ 813260 <__cxa_atexit@plt+0x8012b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-16] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 813254 <__cxa_atexit@plt+0x8012a4> │ │ │ │ + ldr r7, [pc, #28] @ 813264 <__cxa_atexit@plt+0x8012b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - msreq SPSR_x, #24, 20 @ 0x18000 │ │ │ │ - movteq r2, #17692 @ 0x451c │ │ │ │ + msreq SPSR_x, #8, 20 @ 0x8000 │ │ │ │ + movteq r2, #17676 @ 0x450c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813294 <__cxa_atexit@plt+0x8012e4> │ │ │ │ - ldr r3, [pc, #36] @ 81329c <__cxa_atexit@plt+0x8012ec> │ │ │ │ + bcc 8132a4 <__cxa_atexit@plt+0x8012f4> │ │ │ │ + ldr r3, [pc, #36] @ 8132ac <__cxa_atexit@plt+0x8012fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8132a0 <__cxa_atexit@plt+0x8012f0> │ │ │ │ + ldr r7, [pc, #16] @ 8132b0 <__cxa_atexit@plt+0x801300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #196, 18 @ 0x310000 │ │ │ │ - cmneq r3, #144, 16 @ 0x900000 │ │ │ │ + msreq SPSR_x, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r3, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8132d0 <__cxa_atexit@plt+0x801320> │ │ │ │ - ldr r3, [pc, #24] @ 8132d8 <__cxa_atexit@plt+0x801328> │ │ │ │ + bcc 8132e0 <__cxa_atexit@plt+0x801330> │ │ │ │ + ldr r3, [pc, #24] @ 8132e8 <__cxa_atexit@plt+0x801338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #124, 18 @ 0x1f0000 │ │ │ │ - movteq r2, #17572 @ 0x44a4 │ │ │ │ + msreq SPSR_x, #108, 18 @ 0x1b0000 │ │ │ │ + movteq r2, #17556 @ 0x4494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813360 <__cxa_atexit@plt+0x8013b0> │ │ │ │ + bcc 813370 <__cxa_atexit@plt+0x8013c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813358 <__cxa_atexit@plt+0x8013a8> │ │ │ │ - ldr r3, [pc, #92] @ 813368 <__cxa_atexit@plt+0x8013b8> │ │ │ │ + bhi 813368 <__cxa_atexit@plt+0x8013b8> │ │ │ │ + ldr r3, [pc, #92] @ 813378 <__cxa_atexit@plt+0x8013c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 81336c <__cxa_atexit@plt+0x8013bc> │ │ │ │ + ldr r2, [pc, #88] @ 81337c <__cxa_atexit@plt+0x8013cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 813370 <__cxa_atexit@plt+0x8013c0> │ │ │ │ + ldr r0, [pc, #64] @ 813380 <__cxa_atexit@plt+0x8013d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 813374 <__cxa_atexit@plt+0x8013c4> │ │ │ │ + ldr r7, [pc, #32] @ 813384 <__cxa_atexit@plt+0x8013d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_x, #40, 18 @ 0xa0000 │ │ │ │ + msreq SPSR_x, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - msreq SPSR_x, #252, 16 @ 0xfc0000 │ │ │ │ - movteq r2, #17496 @ 0x4458 │ │ │ │ + msreq SPSR_x, #236, 16 @ 0xec0000 │ │ │ │ + movteq r2, #17480 @ 0x4448 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8133a8 <__cxa_atexit@plt+0x8013f8> │ │ │ │ - ldr r3, [pc, #28] @ 8133b8 <__cxa_atexit@plt+0x801408> │ │ │ │ + bcc 8133b8 <__cxa_atexit@plt+0x801408> │ │ │ │ + ldr r3, [pc, #28] @ 8133c8 <__cxa_atexit@plt+0x801418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ - ldr r7, [pc, #12] @ 8133bc <__cxa_atexit@plt+0x80140c> │ │ │ │ + ldr r7, [pc, #12] @ 8133cc <__cxa_atexit@plt+0x80141c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r2, #17468 @ 0x443c │ │ │ │ - movteq r2, #17428 @ 0x4414 │ │ │ │ + movteq r2, #17452 @ 0x442c │ │ │ │ + movteq r2, #17412 @ 0x4404 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8133e4 <__cxa_atexit@plt+0x801434> │ │ │ │ + ldr r3, [pc, #16] @ 8133f4 <__cxa_atexit@plt+0x801444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #17388 @ 0x43ec │ │ │ │ + movteq r2, #17372 @ 0x43dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813460 <__cxa_atexit@plt+0x8014b0> │ │ │ │ + bhi 813470 <__cxa_atexit@plt+0x8014c0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #80] @ 81346c <__cxa_atexit@plt+0x8014bc> │ │ │ │ + ldr lr, [pc, #80] @ 81347c <__cxa_atexit@plt+0x8014cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 813470 <__cxa_atexit@plt+0x8014c0> │ │ │ │ + ldr r8, [pc, #76] @ 813480 <__cxa_atexit@plt+0x8014d0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #52] @ 813474 <__cxa_atexit@plt+0x8014c4> │ │ │ │ + ldr r3, [pc, #52] @ 813484 <__cxa_atexit@plt+0x8014d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - msreq SPSR_x, #36, 16 @ 0x240000 │ │ │ │ - movteq r2, #17432 @ 0x4418 │ │ │ │ + msreq SPSR_x, #20, 16 @ 0x140000 │ │ │ │ + movteq r2, #17416 @ 0x4408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8134dc <__cxa_atexit@plt+0x80152c> │ │ │ │ + bcc 8134ec <__cxa_atexit@plt+0x80153c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8134d4 <__cxa_atexit@plt+0x801524> │ │ │ │ - ldr r7, [pc, #56] @ 8134e4 <__cxa_atexit@plt+0x801534> │ │ │ │ + beq 8134e4 <__cxa_atexit@plt+0x801534> │ │ │ │ + ldr r7, [pc, #56] @ 8134f4 <__cxa_atexit@plt+0x801544> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #52] @ 8134e8 <__cxa_atexit@plt+0x801538> │ │ │ │ + ldr r3, [pc, #52] @ 8134f8 <__cxa_atexit@plt+0x801548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #36] @ 8134ec <__cxa_atexit@plt+0x80153c> │ │ │ │ + ldr r7, [pc, #36] @ 8134fc <__cxa_atexit@plt+0x80154c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 8134f0 <__cxa_atexit@plt+0x801540> │ │ │ │ + ldr r9, [pc, #32] @ 813500 <__cxa_atexit@plt+0x801550> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #17372 @ 0x43dc │ │ │ │ - msreq SPSR_x, #124, 14 @ 0x1f00000 │ │ │ │ + movteq r2, #17356 @ 0x43cc │ │ │ │ msreq SPSR_x, #108, 14 @ 0x1b00000 │ │ │ │ - msreq SPSR_x, #104, 14 @ 0x1a00000 │ │ │ │ - movteq r2, #17344 @ 0x43c0 │ │ │ │ + msreq SPSR_x, #92, 14 @ 0x1700000 │ │ │ │ + msreq SPSR_x, #88, 14 @ 0x1600000 │ │ │ │ + movteq r2, #17328 @ 0x43b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81354c <__cxa_atexit@plt+0x80159c> │ │ │ │ + bcc 81355c <__cxa_atexit@plt+0x8015ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb7e24 <__cxa_atexit@plt+0xba5e74> │ │ │ │ + bl bb7e34 <__cxa_atexit@plt+0xba5e84> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 813544 <__cxa_atexit@plt+0x801594> │ │ │ │ - ldr r7, [pc, #44] @ 813554 <__cxa_atexit@plt+0x8015a4> │ │ │ │ + beq 813554 <__cxa_atexit@plt+0x8015a4> │ │ │ │ + ldr r7, [pc, #44] @ 813564 <__cxa_atexit@plt+0x8015b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 813558 <__cxa_atexit@plt+0x8015a8> │ │ │ │ + ldr r7, [pc, #32] @ 813568 <__cxa_atexit@plt+0x8015b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81355c <__cxa_atexit@plt+0x8015ac> │ │ │ │ + ldr r8, [pc, #28] @ 81356c <__cxa_atexit@plt+0x8015bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #8, 14 @ 0x200000 │ │ │ │ - msreq SPSR_x, #140, 26 @ 0x2300 │ │ │ │ - cmneq r3, #132, 28 @ 0x840 │ │ │ │ - movteq r2, #17400 @ 0x43f8 │ │ │ │ + msreq SPSR_x, #248, 12 @ 0xf800000 │ │ │ │ + msreq SPSR_x, #124, 26 @ 0x1f00 │ │ │ │ + cmneq r3, #116, 28 @ 0x740 │ │ │ │ + movteq r2, #17384 @ 0x43e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813598 <__cxa_atexit@plt+0x8015e8> │ │ │ │ - ldr r3, [pc, #32] @ 8135a0 <__cxa_atexit@plt+0x8015f0> │ │ │ │ + bcc 8135a8 <__cxa_atexit@plt+0x8015f8> │ │ │ │ + ldr r3, [pc, #32] @ 8135b0 <__cxa_atexit@plt+0x801600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8135a4 <__cxa_atexit@plt+0x8015f4> │ │ │ │ + ldr r7, [pc, #16] @ 8135b4 <__cxa_atexit@plt+0x801604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #188, 12 @ 0xbc00000 │ │ │ │ - cmneq r3, #0, 28 │ │ │ │ - movteq r2, #17232 @ 0x4350 │ │ │ │ + msreq SPSR_x, #172, 12 @ 0xac00000 │ │ │ │ + cmneq r3, #240, 26 @ 0x3c00 │ │ │ │ + movteq r2, #17216 @ 0x4340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8135f4 <__cxa_atexit@plt+0x801644> │ │ │ │ - ldr r3, [pc, #52] @ 8135fc <__cxa_atexit@plt+0x80164c> │ │ │ │ + bcc 813604 <__cxa_atexit@plt+0x801654> │ │ │ │ + ldr r3, [pc, #52] @ 81360c <__cxa_atexit@plt+0x80165c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 813600 <__cxa_atexit@plt+0x801650> │ │ │ │ + ldr r1, [pc, #36] @ 813610 <__cxa_atexit@plt+0x801660> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 813604 <__cxa_atexit@plt+0x801654> │ │ │ │ + ldr r8, [pc, #20] @ 813614 <__cxa_atexit@plt+0x801664> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #116, 12 @ 0x7400000 │ │ │ │ - msreq SPSR_x, #136, 12 @ 0x8800000 │ │ │ │ - msreq SPSR_x, #128, 16 @ 0x800000 │ │ │ │ - movteq r2, #17148 @ 0x42fc │ │ │ │ + msreq SPSR_x, #100, 12 @ 0x6400000 │ │ │ │ + msreq SPSR_x, #120, 12 @ 0x7800000 │ │ │ │ + msreq SPSR_x, #112, 16 @ 0x700000 │ │ │ │ + movteq r2, #17132 @ 0x42ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813678 <__cxa_atexit@plt+0x8016c8> │ │ │ │ + bcc 813688 <__cxa_atexit@plt+0x8016d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813670 <__cxa_atexit@plt+0x8016c0> │ │ │ │ - ldr r3, [pc, #72] @ 813680 <__cxa_atexit@plt+0x8016d0> │ │ │ │ + bhi 813680 <__cxa_atexit@plt+0x8016d0> │ │ │ │ + ldr r3, [pc, #72] @ 813690 <__cxa_atexit@plt+0x8016e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 813684 <__cxa_atexit@plt+0x8016d4> │ │ │ │ + ldr r2, [pc, #52] @ 813694 <__cxa_atexit@plt+0x8016e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 813688 <__cxa_atexit@plt+0x8016d8> │ │ │ │ + ldr r7, [pc, #36] @ 813698 <__cxa_atexit@plt+0x8016e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81368c <__cxa_atexit@plt+0x8016dc> │ │ │ │ + ldr r8, [pc, #32] @ 81369c <__cxa_atexit@plt+0x8016ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #4, 12 @ 0x400000 │ │ │ │ + msreq SPSR_x, #244, 10 @ 0x3d000000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r3, #164, 20 @ 0xa4000 │ │ │ │ - cmneq r3, #160, 20 @ 0xa0000 │ │ │ │ - movteq r2, #17032 @ 0x4288 │ │ │ │ + cmneq r3, #148, 20 @ 0x94000 │ │ │ │ + cmneq r3, #144, 20 @ 0x90000 │ │ │ │ + movteq r2, #17016 @ 0x4278 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813700 <__cxa_atexit@plt+0x801750> │ │ │ │ + bcc 813710 <__cxa_atexit@plt+0x801760> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8136f8 <__cxa_atexit@plt+0x801748> │ │ │ │ - ldr r3, [pc, #72] @ 813708 <__cxa_atexit@plt+0x801758> │ │ │ │ + bhi 813708 <__cxa_atexit@plt+0x801758> │ │ │ │ + ldr r3, [pc, #72] @ 813718 <__cxa_atexit@plt+0x801768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 81370c <__cxa_atexit@plt+0x80175c> │ │ │ │ + ldr r7, [pc, #48] @ 81371c <__cxa_atexit@plt+0x80176c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 813710 <__cxa_atexit@plt+0x801760> │ │ │ │ + ldr r7, [pc, #28] @ 813720 <__cxa_atexit@plt+0x801770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #124, 10 @ 0x1f000000 │ │ │ │ + msreq SPSR_x, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r3, #208, 28 @ 0xd00 │ │ │ │ + cmneq r3, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813748 <__cxa_atexit@plt+0x801798> │ │ │ │ - ldr r7, [pc, #32] @ 813758 <__cxa_atexit@plt+0x8017a8> │ │ │ │ + bhi 813758 <__cxa_atexit@plt+0x8017a8> │ │ │ │ + ldr r7, [pc, #32] @ 813768 <__cxa_atexit@plt+0x8017b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #168, 14 @ 0x2a00000 │ │ │ │ - movteq r2, #16844 @ 0x41cc │ │ │ │ + msreq SPSR_x, #152, 14 @ 0x2600000 │ │ │ │ + movteq r2, #16828 @ 0x41bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8137e0 <__cxa_atexit@plt+0x801830> │ │ │ │ + bcc 8137f0 <__cxa_atexit@plt+0x801840> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8137d8 <__cxa_atexit@plt+0x801828> │ │ │ │ - ldr r3, [pc, #92] @ 8137e8 <__cxa_atexit@plt+0x801838> │ │ │ │ + bhi 8137e8 <__cxa_atexit@plt+0x801838> │ │ │ │ + ldr r3, [pc, #92] @ 8137f8 <__cxa_atexit@plt+0x801848> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8137ec <__cxa_atexit@plt+0x80183c> │ │ │ │ + ldr r2, [pc, #88] @ 8137fc <__cxa_atexit@plt+0x80184c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8137f0 <__cxa_atexit@plt+0x801840> │ │ │ │ + ldr r0, [pc, #64] @ 813800 <__cxa_atexit@plt+0x801850> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 8137f4 <__cxa_atexit@plt+0x801844> │ │ │ │ + ldr r7, [pc, #32] @ 813804 <__cxa_atexit@plt+0x801854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_x, #168, 8 @ 0xa8000000 │ │ │ │ + msreq SPSR_x, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - msreq SPSR_x, #124, 8 @ 0x7c000000 │ │ │ │ - movteq r2, #16588 @ 0x40cc │ │ │ │ + msreq SPSR_x, #108, 8 @ 0x6c000000 │ │ │ │ + movteq r2, #16572 @ 0x40bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81382c <__cxa_atexit@plt+0x80187c> │ │ │ │ - ldr r8, [pc, #28] @ 813834 <__cxa_atexit@plt+0x801884> │ │ │ │ + bcc 81383c <__cxa_atexit@plt+0x80188c> │ │ │ │ + ldr r8, [pc, #28] @ 813844 <__cxa_atexit@plt+0x801894> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #24] @ 813838 <__cxa_atexit@plt+0x801888> │ │ │ │ + ldr r3, [pc, #24] @ 813848 <__cxa_atexit@plt+0x801898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #16564 @ 0x40b4 │ │ │ │ - msreq SPSR_x, #28, 8 @ 0x1c000000 │ │ │ │ - movteq r2, #16632 @ 0x40f8 │ │ │ │ + movteq r2, #16548 @ 0x40a4 │ │ │ │ + msreq SPSR_x, #12, 8 @ 0xc000000 │ │ │ │ + movteq r2, #16616 @ 0x40e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81389c <__cxa_atexit@plt+0x8018ec> │ │ │ │ - ldr r3, [pc, #72] @ 8138ac <__cxa_atexit@plt+0x8018fc> │ │ │ │ + bhi 8138ac <__cxa_atexit@plt+0x8018fc> │ │ │ │ + ldr r3, [pc, #72] @ 8138bc <__cxa_atexit@plt+0x80190c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 8138b0 <__cxa_atexit@plt+0x801900> │ │ │ │ + ldr r1, [pc, #60] @ 8138c0 <__cxa_atexit@plt+0x801910> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 8138b4 <__cxa_atexit@plt+0x801904> │ │ │ │ + ldr r7, [pc, #28] @ 8138c4 <__cxa_atexit@plt+0x801914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - msreq SPSR_x, #184, 6 @ 0xe0000002 │ │ │ │ - movteq r2, #16432 @ 0x4030 │ │ │ │ + msreq SPSR_x, #168, 6 @ 0xa0000002 │ │ │ │ + movteq r2, #16416 @ 0x4020 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8138fc <__cxa_atexit@plt+0x80194c> │ │ │ │ - ldr r3, [pc, #44] @ 813904 <__cxa_atexit@plt+0x801954> │ │ │ │ + bcc 81390c <__cxa_atexit@plt+0x80195c> │ │ │ │ + ldr r3, [pc, #44] @ 813914 <__cxa_atexit@plt+0x801964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 813908 <__cxa_atexit@plt+0x801958> │ │ │ │ + ldr r3, [pc, #32] @ 813918 <__cxa_atexit@plt+0x801968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 81390c <__cxa_atexit@plt+0x80195c> │ │ │ │ + ldr r8, [pc, #24] @ 81391c <__cxa_atexit@plt+0x80196c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #100, 6 @ 0x90000001 │ │ │ │ - cmneq r3, #220, 22 @ 0x37000 │ │ │ │ - msreq SPSR_x, #220, 22 @ 0x37000 │ │ │ │ - movteq r1, #19392 @ 0x4bc0 │ │ │ │ + msreq SPSR_x, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r3, #204, 22 @ 0x33000 │ │ │ │ + msreq SPSR_x, #204, 22 @ 0x33000 │ │ │ │ + movteq r1, #19376 @ 0x4bb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81394c <__cxa_atexit@plt+0x80199c> │ │ │ │ - ldr r8, [pc, #36] @ 813954 <__cxa_atexit@plt+0x8019a4> │ │ │ │ + bcc 81395c <__cxa_atexit@plt+0x8019ac> │ │ │ │ + ldr r8, [pc, #36] @ 813964 <__cxa_atexit@plt+0x8019b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 813958 <__cxa_atexit@plt+0x8019a8> │ │ │ │ + ldr r3, [pc, #32] @ 813968 <__cxa_atexit@plt+0x8019b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 81395c <__cxa_atexit@plt+0x8019ac> │ │ │ │ + ldr r7, [pc, #20] @ 81396c <__cxa_atexit@plt+0x8019bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #2832 @ 0xb10 │ │ │ │ - msreq SPSR_x, #4, 6 @ 0x10000000 │ │ │ │ - msreq SPSR_x, #52, 6 @ 0xd0000000 │ │ │ │ - movteq r2, #16404 @ 0x4014 │ │ │ │ + tsteq pc, #2576 @ 0xa10 │ │ │ │ + msreq SPSR_x, #244, 4 @ 0x4000000f │ │ │ │ + msreq SPSR_x, #36, 6 @ 0x90000000 │ │ │ │ + movteq r2, #16388 @ 0x4004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 8139a8 <__cxa_atexit@plt+0x8019f8> │ │ │ │ - ldr r7, [pc, #52] @ 8139b8 <__cxa_atexit@plt+0x801a08> │ │ │ │ + bcc 8139b8 <__cxa_atexit@plt+0x801a08> │ │ │ │ + ldr r7, [pc, #52] @ 8139c8 <__cxa_atexit@plt+0x801a18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 81399c <__cxa_atexit@plt+0x8019ec> │ │ │ │ + beq 8139ac <__cxa_atexit@plt+0x8019fc> │ │ │ │ mov r7, r9 │ │ │ │ - b 8139cc <__cxa_atexit@plt+0x801a1c> │ │ │ │ + b 8139dc <__cxa_atexit@plt+0x801a2c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8139bc <__cxa_atexit@plt+0x801a0c> │ │ │ │ + ldr r7, [pc, #12] @ 8139cc <__cxa_atexit@plt+0x801a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r1, #20448 @ 0x4fe0 │ │ │ │ - movteq r1, #20408 @ 0x4fb8 │ │ │ │ + movteq r1, #20432 @ 0x4fd0 │ │ │ │ + movteq r1, #20392 @ 0x4fa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8139ec <__cxa_atexit@plt+0x801a3c> │ │ │ │ - ldr r0, [pc, #28] @ 813a00 <__cxa_atexit@plt+0x801a50> │ │ │ │ + bne 8139fc <__cxa_atexit@plt+0x801a4c> │ │ │ │ + ldr r0, [pc, #28] @ 813a10 <__cxa_atexit@plt+0x801a60> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #8] @ 8139fc <__cxa_atexit@plt+0x801a4c> │ │ │ │ + ldr r0, [pc, #8] @ 813a0c <__cxa_atexit@plt+0x801a5c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 813a3c <__cxa_atexit@plt+0x801a8c> │ │ │ │ - ldr r7, [pc, #60] @ 813a58 <__cxa_atexit@plt+0x801aa8> │ │ │ │ + bhi 813a4c <__cxa_atexit@plt+0x801a9c> │ │ │ │ + ldr r7, [pc, #60] @ 813a68 <__cxa_atexit@plt+0x801ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #56] @ 813a5c <__cxa_atexit@plt+0x801aac> │ │ │ │ + ldr r8, [pc, #56] @ 813a6c <__cxa_atexit@plt+0x801abc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-4]! │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #40] @ 813a60 <__cxa_atexit@plt+0x801ab0> │ │ │ │ + ldr r7, [pc, #40] @ 813a70 <__cxa_atexit@plt+0x801ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 813a64 <__cxa_atexit@plt+0x801ab4> │ │ │ │ + ldr r3, [pc, #28] @ 813a74 <__cxa_atexit@plt+0x801ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - movteq r1, #20104 @ 0x4e88 │ │ │ │ - msreq SPSR_x, #200, 6 @ 0x20000003 │ │ │ │ + movteq r1, #20088 @ 0x4e78 │ │ │ │ + msreq SPSR_x, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r1, #20076 @ 0x4e6c │ │ │ │ + movteq r1, #20060 @ 0x4e5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 813a04 <__cxa_atexit@plt+0x801a54> │ │ │ │ + b 813a14 <__cxa_atexit@plt+0x801a64> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 813ae4 <__cxa_atexit@plt+0x801b34> │ │ │ │ - ldr r2, [pc, #104] @ 813b00 <__cxa_atexit@plt+0x801b50> │ │ │ │ + bhi 813af4 <__cxa_atexit@plt+0x801b44> │ │ │ │ + ldr r2, [pc, #104] @ 813b10 <__cxa_atexit@plt+0x801b60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 813b04 <__cxa_atexit@plt+0x801b54> │ │ │ │ + ldr r1, [pc, #100] @ 813b14 <__cxa_atexit@plt+0x801b64> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - ldr r2, [pc, #88] @ 813b08 <__cxa_atexit@plt+0x801b58> │ │ │ │ + ldr r2, [pc, #88] @ 813b18 <__cxa_atexit@plt+0x801b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r2, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #56] @ 813b0c <__cxa_atexit@plt+0x801b5c> │ │ │ │ + ldr r3, [pc, #56] @ 813b1c <__cxa_atexit@plt+0x801b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r8, [pc, #48] @ 813b10 <__cxa_atexit@plt+0x801b60> │ │ │ │ + ldr r8, [pc, #48] @ 813b20 <__cxa_atexit@plt+0x801b70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ - ldr r7, [pc, #40] @ 813b14 <__cxa_atexit@plt+0x801b64> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ + ldr r7, [pc, #40] @ 813b24 <__cxa_atexit@plt+0x801b74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ - msreq SPSR_x, #152, 4 @ 0x80000009 │ │ │ │ - msreq SPSR_x, #144, 2 @ 0x24 │ │ │ │ - msreq SPSR_x, #196, 4 @ 0x4000000c │ │ │ │ + msreq SPSR_x, #136, 4 @ 0x80000008 │ │ │ │ + msreq SPSR_x, #128, 2 │ │ │ │ + msreq SPSR_x, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq r1, #20044 @ 0x4e4c │ │ │ │ + movteq r1, #20028 @ 0x4e3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 813a7c <__cxa_atexit@plt+0x801acc> │ │ │ │ - movteq r1, #19996 @ 0x4e1c │ │ │ │ + b 813a8c <__cxa_atexit@plt+0x801adc> │ │ │ │ + movteq r1, #19980 @ 0x4e0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 813ba8 <__cxa_atexit@plt+0x801bf8> │ │ │ │ + bne 813bb8 <__cxa_atexit@plt+0x801c08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813bd0 <__cxa_atexit@plt+0x801c20> │ │ │ │ + bhi 813be0 <__cxa_atexit@plt+0x801c30> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #132] @ 813be8 <__cxa_atexit@plt+0x801c38> │ │ │ │ + ldr r1, [pc, #132] @ 813bf8 <__cxa_atexit@plt+0x801c48> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #128] @ 813bec <__cxa_atexit@plt+0x801c3c> │ │ │ │ + ldr r0, [pc, #128] @ 813bfc <__cxa_atexit@plt+0x801c4c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #124] @ 813bf0 <__cxa_atexit@plt+0x801c40> │ │ │ │ + ldr r8, [pc, #124] @ 813c00 <__cxa_atexit@plt+0x801c50> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #108] @ 813bf4 <__cxa_atexit@plt+0x801c44> │ │ │ │ + ldr r3, [pc, #108] @ 813c04 <__cxa_atexit@plt+0x801c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #19 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r8, [pc, #44] @ 813bdc <__cxa_atexit@plt+0x801c2c> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r8, [pc, #44] @ 813bec <__cxa_atexit@plt+0x801c3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #40] @ 813be0 <__cxa_atexit@plt+0x801c30> │ │ │ │ + ldr r3, [pc, #40] @ 813bf0 <__cxa_atexit@plt+0x801c40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 813be4 <__cxa_atexit@plt+0x801c34> │ │ │ │ + ldr r3, [pc, #32] @ 813bf4 <__cxa_atexit@plt+0x801c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - movteq r1, #19740 @ 0x4d1c │ │ │ │ - msreq SPSR_x, #136 @ 0x88 │ │ │ │ - msreq SPSR_x, #32, 6 @ 0x80000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + movteq r1, #19724 @ 0x4d0c │ │ │ │ + msreq SPSR_x, #120 @ 0x78 │ │ │ │ + msreq SPSR_x, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - movteq r1, #19800 @ 0x4d58 │ │ │ │ - msreq SPSR_x, #220 @ 0xdc │ │ │ │ - movteq r1, #18648 @ 0x48d8 │ │ │ │ + movteq r1, #19784 @ 0x4d48 │ │ │ │ + msreq SPSR_x, #204 @ 0xcc │ │ │ │ + movteq r1, #18632 @ 0x48c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813c34 <__cxa_atexit@plt+0x801c84> │ │ │ │ - ldr r8, [pc, #36] @ 813c3c <__cxa_atexit@plt+0x801c8c> │ │ │ │ + bcc 813c44 <__cxa_atexit@plt+0x801c94> │ │ │ │ + ldr r8, [pc, #36] @ 813c4c <__cxa_atexit@plt+0x801c9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 813c40 <__cxa_atexit@plt+0x801c90> │ │ │ │ + ldr r3, [pc, #32] @ 813c50 <__cxa_atexit@plt+0x801ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 813c44 <__cxa_atexit@plt+0x801c94> │ │ │ │ + ldr r7, [pc, #20] @ 813c54 <__cxa_atexit@plt+0x801ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #256000 @ 0x3e800 │ │ │ │ - msreq SPSR_x, #28 │ │ │ │ - msreq SPSR_x, #76 @ 0x4c │ │ │ │ - movteq r1, #18568 @ 0x4888 │ │ │ │ + tsteq pc, #239616 @ 0x3a800 │ │ │ │ + msreq SPSR_x, #12 │ │ │ │ + msreq SPSR_x, #60 @ 0x3c │ │ │ │ + movteq r1, #18552 @ 0x4878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813c84 <__cxa_atexit@plt+0x801cd4> │ │ │ │ - ldr r8, [pc, #36] @ 813c8c <__cxa_atexit@plt+0x801cdc> │ │ │ │ + bcc 813c94 <__cxa_atexit@plt+0x801ce4> │ │ │ │ + ldr r8, [pc, #36] @ 813c9c <__cxa_atexit@plt+0x801cec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 813c90 <__cxa_atexit@plt+0x801ce0> │ │ │ │ + ldr r3, [pc, #32] @ 813ca0 <__cxa_atexit@plt+0x801cf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 813c94 <__cxa_atexit@plt+0x801ce4> │ │ │ │ + ldr r7, [pc, #20] @ 813ca4 <__cxa_atexit@plt+0x801cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #218112 @ 0x35400 │ │ │ │ - cmneq r2, #204, 30 @ 0x330 │ │ │ │ - cmneq r2, #252, 30 @ 0x3f0 │ │ │ │ - movteq r1, #18488 @ 0x4838 │ │ │ │ + tsteq pc, #201728 @ 0x31400 │ │ │ │ + cmneq r2, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r2, #236, 30 @ 0x3b0 │ │ │ │ + movteq r1, #18472 @ 0x4828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813cd4 <__cxa_atexit@plt+0x801d24> │ │ │ │ - ldr r8, [pc, #36] @ 813cdc <__cxa_atexit@plt+0x801d2c> │ │ │ │ + bcc 813ce4 <__cxa_atexit@plt+0x801d34> │ │ │ │ + ldr r8, [pc, #36] @ 813cec <__cxa_atexit@plt+0x801d3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 813ce0 <__cxa_atexit@plt+0x801d30> │ │ │ │ + ldr r3, [pc, #32] @ 813cf0 <__cxa_atexit@plt+0x801d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 813ce4 <__cxa_atexit@plt+0x801d34> │ │ │ │ + ldr r7, [pc, #20] @ 813cf4 <__cxa_atexit@plt+0x801d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #165888 @ 0x28800 │ │ │ │ - cmneq r2, #124, 30 @ 0x1f0 │ │ │ │ - cmneq r2, #172, 30 @ 0x2b0 │ │ │ │ - movteq r1, #18408 @ 0x47e8 │ │ │ │ + tsteq pc, #149504 @ 0x24800 │ │ │ │ + cmneq r2, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r2, #156, 30 @ 0x270 │ │ │ │ + movteq r1, #18392 @ 0x47d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813d24 <__cxa_atexit@plt+0x801d74> │ │ │ │ - ldr r8, [pc, #36] @ 813d2c <__cxa_atexit@plt+0x801d7c> │ │ │ │ + bcc 813d34 <__cxa_atexit@plt+0x801d84> │ │ │ │ + ldr r8, [pc, #36] @ 813d3c <__cxa_atexit@plt+0x801d8c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 813d30 <__cxa_atexit@plt+0x801d80> │ │ │ │ + ldr r3, [pc, #32] @ 813d40 <__cxa_atexit@plt+0x801d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 813d34 <__cxa_atexit@plt+0x801d84> │ │ │ │ + ldr r7, [pc, #20] @ 813d44 <__cxa_atexit@plt+0x801d94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #128000 @ 0x1f400 │ │ │ │ - cmneq r2, #44, 30 @ 0xb0 │ │ │ │ - cmneq r2, #92, 30 @ 0x170 │ │ │ │ - movteq r1, #18340 @ 0x47a4 │ │ │ │ + tsteq pc, #111616 @ 0x1b400 │ │ │ │ + cmneq r2, #28, 30 @ 0x70 │ │ │ │ + cmneq r2, #76, 30 @ 0x130 │ │ │ │ + movteq r1, #18324 @ 0x4794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813e30 <__cxa_atexit@plt+0x801e80> │ │ │ │ + bcc 813e40 <__cxa_atexit@plt+0x801e90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813e28 <__cxa_atexit@plt+0x801e78> │ │ │ │ - ldr r1, [pc, #208] @ 813e38 <__cxa_atexit@plt+0x801e88> │ │ │ │ + bhi 813e38 <__cxa_atexit@plt+0x801e88> │ │ │ │ + ldr r1, [pc, #208] @ 813e48 <__cxa_atexit@plt+0x801e98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #204] @ 813e3c <__cxa_atexit@plt+0x801e8c> │ │ │ │ + ldr r8, [pc, #204] @ 813e4c <__cxa_atexit@plt+0x801e9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #200] @ 813e40 <__cxa_atexit@plt+0x801e90> │ │ │ │ + ldr lr, [pc, #200] @ 813e50 <__cxa_atexit@plt+0x801ea0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #196] @ 813e44 <__cxa_atexit@plt+0x801e94> │ │ │ │ + ldr r0, [pc, #196] @ 813e54 <__cxa_atexit@plt+0x801ea4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #192] @ 813e48 <__cxa_atexit@plt+0x801e98> │ │ │ │ + ldr r3, [pc, #192] @ 813e58 <__cxa_atexit@plt+0x801ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #184] @ 813e4c <__cxa_atexit@plt+0x801e9c> │ │ │ │ + ldr r3, [pc, #184] @ 813e5c <__cxa_atexit@plt+0x801eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #168] @ 813e50 <__cxa_atexit@plt+0x801ea0> │ │ │ │ + ldr r3, [pc, #168] @ 813e60 <__cxa_atexit@plt+0x801eb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #105 @ 0x69 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #161 @ 0xa1 │ │ │ │ add r2, r2, #1024 @ 0x400 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r3, r3, #65 @ 0x41 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 813e54 <__cxa_atexit@plt+0x801ea4> │ │ │ │ + ldr r2, [pc, #124] @ 813e64 <__cxa_atexit@plt+0x801eb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2099093,688 +2099097,688 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 813e58 <__cxa_atexit@plt+0x801ea8> │ │ │ │ + ldr r7, [pc, #60] @ 813e68 <__cxa_atexit@plt+0x801eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 813e5c <__cxa_atexit@plt+0x801eac> │ │ │ │ + ldr r9, [pc, #56] @ 813e6c <__cxa_atexit@plt+0x801ebc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq SPSR_x, #136 @ 0x88 │ │ │ │ - msreq SPSR_x, #156, 2 @ 0x27 │ │ │ │ - cmneq r2, #160, 30 @ 0x280 │ │ │ │ - cmneq r2, #100, 28 @ 0x640 │ │ │ │ - cmneq r2, #24, 28 @ 0x180 │ │ │ │ - cmneq r2, #20, 28 @ 0x140 │ │ │ │ - movteq r1, #19428 @ 0x4be4 │ │ │ │ + msreq SPSR_x, #120 @ 0x78 │ │ │ │ + msreq SPSR_x, #140, 2 @ 0x23 │ │ │ │ + cmneq r2, #144, 30 @ 0x240 │ │ │ │ + cmneq r2, #84, 28 @ 0x540 │ │ │ │ + cmneq r2, #8, 28 @ 0x80 │ │ │ │ + cmneq r2, #4, 28 @ 0x40 │ │ │ │ + movteq r1, #19412 @ 0x4bd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813e9c <__cxa_atexit@plt+0x801eec> │ │ │ │ - ldr r3, [pc, #36] @ 813ea4 <__cxa_atexit@plt+0x801ef4> │ │ │ │ + bcc 813eac <__cxa_atexit@plt+0x801efc> │ │ │ │ + ldr r3, [pc, #36] @ 813eb4 <__cxa_atexit@plt+0x801f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 813ea8 <__cxa_atexit@plt+0x801ef8> │ │ │ │ + ldr r7, [pc, #16] @ 813eb8 <__cxa_atexit@plt+0x801f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #188, 26 @ 0x2f00 │ │ │ │ - cmneq r3, #236, 8 @ 0xec000000 │ │ │ │ - movteq r1, #19364 @ 0x4ba4 │ │ │ │ + cmneq r2, #172, 26 @ 0x2b00 │ │ │ │ + cmneq r3, #220, 8 @ 0xdc000000 │ │ │ │ + movteq r1, #19348 @ 0x4b94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813f1c <__cxa_atexit@plt+0x801f6c> │ │ │ │ + bcc 813f2c <__cxa_atexit@plt+0x801f7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813f14 <__cxa_atexit@plt+0x801f64> │ │ │ │ - ldr r3, [pc, #72] @ 813f24 <__cxa_atexit@plt+0x801f74> │ │ │ │ + bhi 813f24 <__cxa_atexit@plt+0x801f74> │ │ │ │ + ldr r3, [pc, #72] @ 813f34 <__cxa_atexit@plt+0x801f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 813f28 <__cxa_atexit@plt+0x801f78> │ │ │ │ + ldr r7, [pc, #48] @ 813f38 <__cxa_atexit@plt+0x801f88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 813f2c <__cxa_atexit@plt+0x801f7c> │ │ │ │ + ldr r7, [pc, #28] @ 813f3c <__cxa_atexit@plt+0x801f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #96, 26 @ 0x1800 │ │ │ │ + cmneq r2, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq SPSR_x, #0 │ │ │ │ - movteq r1, #19168 @ 0x4ae0 │ │ │ │ + cmneq r2, #240, 30 @ 0x3c0 │ │ │ │ + movteq r1, #19152 @ 0x4ad0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 813fb4 <__cxa_atexit@plt+0x802004> │ │ │ │ + bcc 813fc4 <__cxa_atexit@plt+0x802014> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 813fac <__cxa_atexit@plt+0x801ffc> │ │ │ │ - ldr r3, [pc, #92] @ 813fbc <__cxa_atexit@plt+0x80200c> │ │ │ │ + bhi 813fbc <__cxa_atexit@plt+0x80200c> │ │ │ │ + ldr r3, [pc, #92] @ 813fcc <__cxa_atexit@plt+0x80201c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #64] @ 813fc0 <__cxa_atexit@plt+0x802010> │ │ │ │ + ldr r7, [pc, #64] @ 813fd0 <__cxa_atexit@plt+0x802020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r7, [pc, #44] @ 813fc4 <__cxa_atexit@plt+0x802014> │ │ │ │ + ldr r7, [pc, #44] @ 813fd4 <__cxa_atexit@plt+0x802024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r7, [pc, #32] @ 813fc8 <__cxa_atexit@plt+0x802018> │ │ │ │ + ldr r7, [pc, #32] @ 813fd8 <__cxa_atexit@plt+0x802028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #220, 24 @ 0xdc00 │ │ │ │ - msreq SPSR_x, #156, 2 @ 0x27 │ │ │ │ - cmneq r2, #24, 26 @ 0x600 │ │ │ │ - cmneq r2, #84, 28 @ 0x540 │ │ │ │ - movteq r1, #19000 @ 0x4a38 │ │ │ │ + cmneq r2, #204, 24 @ 0xcc00 │ │ │ │ + msreq SPSR_x, #140, 2 @ 0x23 │ │ │ │ + cmneq r2, #8, 26 @ 0x200 │ │ │ │ + cmneq r2, #68, 28 @ 0x440 │ │ │ │ + movteq r1, #18984 @ 0x4a28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814004 <__cxa_atexit@plt+0x802054> │ │ │ │ - ldr r3, [pc, #32] @ 81400c <__cxa_atexit@plt+0x80205c> │ │ │ │ + bcc 814014 <__cxa_atexit@plt+0x802064> │ │ │ │ + ldr r3, [pc, #32] @ 81401c <__cxa_atexit@plt+0x80206c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 814010 <__cxa_atexit@plt+0x802060> │ │ │ │ + ldr r7, [pc, #16] @ 814020 <__cxa_atexit@plt+0x802070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #80, 24 @ 0x5000 │ │ │ │ - cmneq r2, #0, 28 │ │ │ │ - movteq r1, #18972 @ 0x4a1c │ │ │ │ + cmneq r2, #64, 24 @ 0x4000 │ │ │ │ + cmneq r2, #240, 26 @ 0x3c00 │ │ │ │ + movteq r1, #18956 @ 0x4a0c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814080 <__cxa_atexit@plt+0x8020d0> │ │ │ │ - ldr r3, [pc, #84] @ 814088 <__cxa_atexit@plt+0x8020d8> │ │ │ │ + bcc 814090 <__cxa_atexit@plt+0x8020e0> │ │ │ │ + ldr r3, [pc, #84] @ 814098 <__cxa_atexit@plt+0x8020e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81408c <__cxa_atexit@plt+0x8020dc> │ │ │ │ + ldr r2, [pc, #80] @ 81409c <__cxa_atexit@plt+0x8020ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ - ldr r7, [pc, #28] @ 814090 <__cxa_atexit@plt+0x8020e0> │ │ │ │ + ldr r7, [pc, #28] @ 8140a0 <__cxa_atexit@plt+0x8020f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 814094 <__cxa_atexit@plt+0x8020e4> │ │ │ │ + ldr r8, [pc, #24] @ 8140a4 <__cxa_atexit@plt+0x8020f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq r2, #0, 24 │ │ │ │ - msreq SPSR_x, #248, 6 @ 0xe0000003 │ │ │ │ - msreq SPSR_x, #108, 18 @ 0x1b0000 │ │ │ │ - movteq r1, #18820 @ 0x4984 │ │ │ │ + cmneq r2, #240, 22 @ 0x3c000 │ │ │ │ + msreq SPSR_x, #232, 6 @ 0xa0000003 │ │ │ │ + msreq SPSR_x, #92, 18 @ 0x170000 │ │ │ │ + movteq r1, #18804 @ 0x4974 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8140cc <__cxa_atexit@plt+0x80211c> │ │ │ │ - ldr r3, [pc, #140] @ 814144 <__cxa_atexit@plt+0x802194> │ │ │ │ + bne 8140dc <__cxa_atexit@plt+0x80212c> │ │ │ │ + ldr r3, [pc, #140] @ 814154 <__cxa_atexit@plt+0x8021a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #20]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 814130 <__cxa_atexit@plt+0x802180> │ │ │ │ - b 81415c <__cxa_atexit@plt+0x8021ac> │ │ │ │ + beq 814140 <__cxa_atexit@plt+0x802190> │ │ │ │ + b 81416c <__cxa_atexit@plt+0x8021bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814138 <__cxa_atexit@plt+0x802188> │ │ │ │ + bhi 814148 <__cxa_atexit@plt+0x802198> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #80] @ 814148 <__cxa_atexit@plt+0x802198> │ │ │ │ + ldr lr, [pc, #80] @ 814158 <__cxa_atexit@plt+0x8021a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 81414c <__cxa_atexit@plt+0x80219c> │ │ │ │ + ldr sl, [pc, #76] @ 81415c <__cxa_atexit@plt+0x8021ac> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r6, #20 │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #36] @ 814150 <__cxa_atexit@plt+0x8021a0> │ │ │ │ + ldr r7, [pc, #36] @ 814160 <__cxa_atexit@plt+0x8021b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r2, #36, 22 @ 0x9000 │ │ │ │ + cmneq r2, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8141a4 <__cxa_atexit@plt+0x8021f4> │ │ │ │ - ldr r3, [pc, #32] @ 8141ac <__cxa_atexit@plt+0x8021fc> │ │ │ │ + bcc 8141b4 <__cxa_atexit@plt+0x802204> │ │ │ │ + ldr r3, [pc, #32] @ 8141bc <__cxa_atexit@plt+0x80220c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b eb2ac <__cxa_atexit@plt+0xd92fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #176, 20 @ 0xb0000 │ │ │ │ + cmneq r2, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8141dc <__cxa_atexit@plt+0x80222c> │ │ │ │ - ldr r3, [pc, #24] @ 8141e4 <__cxa_atexit@plt+0x802234> │ │ │ │ + bcc 8141ec <__cxa_atexit@plt+0x80223c> │ │ │ │ + ldr r3, [pc, #24] @ 8141f4 <__cxa_atexit@plt+0x802244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #112, 20 @ 0x70000 │ │ │ │ - movteq r1, #16968 @ 0x4248 │ │ │ │ + cmneq r2, #96, 20 @ 0x60000 │ │ │ │ + movteq r1, #16952 @ 0x4238 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81427c <__cxa_atexit@plt+0x8022cc> │ │ │ │ + bcc 81428c <__cxa_atexit@plt+0x8022dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814274 <__cxa_atexit@plt+0x8022c4> │ │ │ │ - ldr r3, [pc, #108] @ 814284 <__cxa_atexit@plt+0x8022d4> │ │ │ │ + bhi 814284 <__cxa_atexit@plt+0x8022d4> │ │ │ │ + ldr r3, [pc, #108] @ 814294 <__cxa_atexit@plt+0x8022e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 814288 <__cxa_atexit@plt+0x8022d8> │ │ │ │ + ldr lr, [pc, #76] @ 814298 <__cxa_atexit@plt+0x8022e8> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 81428c <__cxa_atexit@plt+0x8022dc> │ │ │ │ + ldr r7, [pc, #68] @ 81429c <__cxa_atexit@plt+0x8022ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 814290 <__cxa_atexit@plt+0x8022e0> │ │ │ │ + ldr r7, [pc, #32] @ 8142a0 <__cxa_atexit@plt+0x8022f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #36, 20 @ 0x24000 │ │ │ │ + cmneq r2, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r2, #224, 18 @ 0x380000 │ │ │ │ + cmneq r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8142d8 <__cxa_atexit@plt+0x802328> │ │ │ │ - ldr r3, [pc, #48] @ 8142e0 <__cxa_atexit@plt+0x802330> │ │ │ │ + bcc 8142e8 <__cxa_atexit@plt+0x802338> │ │ │ │ + ldr r3, [pc, #48] @ 8142f0 <__cxa_atexit@plt+0x802340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #28] @ 8142e4 <__cxa_atexit@plt+0x802334> │ │ │ │ + ldr r1, [pc, #28] @ 8142f4 <__cxa_atexit@plt+0x802344> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq r2, #124, 18 @ 0x1f0000 │ │ │ │ cmneq r2, #140, 18 @ 0x230000 │ │ │ │ - cmneq r2, #156, 18 @ 0x270000 │ │ │ │ - movteq r1, #18192 @ 0x4710 │ │ │ │ + movteq r1, #18176 @ 0x4700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814360 <__cxa_atexit@plt+0x8023b0> │ │ │ │ + bcc 814370 <__cxa_atexit@plt+0x8023c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814358 <__cxa_atexit@plt+0x8023a8> │ │ │ │ - ldr r3, [pc, #80] @ 814368 <__cxa_atexit@plt+0x8023b8> │ │ │ │ + bhi 814368 <__cxa_atexit@plt+0x8023b8> │ │ │ │ + ldr r3, [pc, #80] @ 814378 <__cxa_atexit@plt+0x8023c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 81436c <__cxa_atexit@plt+0x8023bc> │ │ │ │ + ldr r7, [pc, #52] @ 81437c <__cxa_atexit@plt+0x8023cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 814370 <__cxa_atexit@plt+0x8023c0> │ │ │ │ + ldr r7, [pc, #28] @ 814380 <__cxa_atexit@plt+0x8023d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #36, 18 @ 0x90000 │ │ │ │ + cmneq r2, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r2, #116, 18 @ 0x1d0000 │ │ │ │ - movteq r1, #18152 @ 0x46e8 │ │ │ │ + cmneq r2, #100, 18 @ 0x190000 │ │ │ │ + movteq r1, #18136 @ 0x46d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81445c <__cxa_atexit@plt+0x8024ac> │ │ │ │ + bhi 81446c <__cxa_atexit@plt+0x8024bc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add ip, r7, #15 │ │ │ │ ldm ip, {r1, r5, r9, sl, ip} │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r7, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ - ldr lr, [pc, #164] @ 814470 <__cxa_atexit@plt+0x8024c0> │ │ │ │ + ldr lr, [pc, #164] @ 814480 <__cxa_atexit@plt+0x8024d0> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-96]! @ 0xffffffa0 │ │ │ │ mov lr, r6 │ │ │ │ - ldr r7, [pc, #148] @ 814474 <__cxa_atexit@plt+0x8024c4> │ │ │ │ + ldr r7, [pc, #148] @ 814484 <__cxa_atexit@plt+0x8024d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [lr, #-76]! @ 0xffffffb4 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r0, r5} │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r5, [pc, #108] @ 814478 <__cxa_atexit@plt+0x8024c8> │ │ │ │ + ldr r5, [pc, #108] @ 814488 <__cxa_atexit@plt+0x8024d8> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #104] @ 81447c <__cxa_atexit@plt+0x8024cc> │ │ │ │ + ldr r1, [pc, #104] @ 81448c <__cxa_atexit@plt+0x8024dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str ip, [r6, #-88] @ 0xffffffa8 │ │ │ │ str fp, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ mov r8, r6 │ │ │ │ str r5, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #48] @ 814480 <__cxa_atexit@plt+0x8024d0> │ │ │ │ + ldr r7, [pc, #48] @ 814490 <__cxa_atexit@plt+0x8024e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r5, #100 @ 0x64 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmneq r2, #0, 16 │ │ │ │ - movteq r1, #17752 @ 0x4558 │ │ │ │ + cmneq r2, #240, 14 @ 0x3c00000 │ │ │ │ + movteq r1, #17736 @ 0x4548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8144bc <__cxa_atexit@plt+0x80250c> │ │ │ │ - ldr r3, [pc, #32] @ 8144c4 <__cxa_atexit@plt+0x802514> │ │ │ │ + bcc 8144cc <__cxa_atexit@plt+0x80251c> │ │ │ │ + ldr r3, [pc, #32] @ 8144d4 <__cxa_atexit@plt+0x802524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8144c8 <__cxa_atexit@plt+0x802518> │ │ │ │ + ldr r7, [pc, #16] @ 8144d8 <__cxa_atexit@plt+0x802528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #152, 14 @ 0x2600000 │ │ │ │ - msreq SPSR_x, #52, 14 @ 0xd00000 │ │ │ │ + cmneq r2, #136, 14 @ 0x2200000 │ │ │ │ + msreq SPSR_x, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8144f8 <__cxa_atexit@plt+0x802548> │ │ │ │ - ldr r3, [pc, #24] @ 814500 <__cxa_atexit@plt+0x802550> │ │ │ │ + bcc 814508 <__cxa_atexit@plt+0x802558> │ │ │ │ + ldr r3, [pc, #24] @ 814510 <__cxa_atexit@plt+0x802560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #84, 14 @ 0x1500000 │ │ │ │ - movteq r1, #17636 @ 0x44e4 │ │ │ │ + cmneq r2, #68, 14 @ 0x1100000 │ │ │ │ + movteq r1, #17620 @ 0x44d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814580 <__cxa_atexit@plt+0x8025d0> │ │ │ │ + bcc 814590 <__cxa_atexit@plt+0x8025e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814578 <__cxa_atexit@plt+0x8025c8> │ │ │ │ - ldr r3, [pc, #84] @ 814588 <__cxa_atexit@plt+0x8025d8> │ │ │ │ + bhi 814588 <__cxa_atexit@plt+0x8025d8> │ │ │ │ + ldr r3, [pc, #84] @ 814598 <__cxa_atexit@plt+0x8025e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81458c <__cxa_atexit@plt+0x8025dc> │ │ │ │ + ldr r2, [pc, #80] @ 81459c <__cxa_atexit@plt+0x8025ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 814590 <__cxa_atexit@plt+0x8025e0> │ │ │ │ + ldr r1, [pc, #60] @ 8145a0 <__cxa_atexit@plt+0x8025f0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 814594 <__cxa_atexit@plt+0x8025e4> │ │ │ │ + ldr r7, [pc, #32] @ 8145a4 <__cxa_atexit@plt+0x8025f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #0, 14 │ │ │ │ + cmneq r2, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #220, 12 @ 0xdc00000 │ │ │ │ - movteq r1, #17628 @ 0x44dc │ │ │ │ + cmneq r2, #204, 12 @ 0xcc00000 │ │ │ │ + movteq r1, #17612 @ 0x44cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814630 <__cxa_atexit@plt+0x802680> │ │ │ │ + bcc 814640 <__cxa_atexit@plt+0x802690> │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add fp, r7, #7 │ │ │ │ ldm fp, {r2, r4, sl, fp} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ - ldr r6, [pc, #88] @ 814638 <__cxa_atexit@plt+0x802688> │ │ │ │ + ldr r6, [pc, #88] @ 814648 <__cxa_atexit@plt+0x802698> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ stmib r5, {r4, sl} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r0, r7, fp, ip} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81461c <__cxa_atexit@plt+0x80266c> │ │ │ │ + beq 81462c <__cxa_atexit@plt+0x80267c> │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 814648 <__cxa_atexit@plt+0x802698> │ │ │ │ + b 814658 <__cxa_atexit@plt+0x8026a8> │ │ │ │ ldr r0, [r8] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movteq r1, #17468 @ 0x443c │ │ │ │ + movteq r1, #17452 @ 0x442c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 814708 <__cxa_atexit@plt+0x802758> │ │ │ │ + bne 814718 <__cxa_atexit@plt+0x802768> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81472c <__cxa_atexit@plt+0x80277c> │ │ │ │ + bhi 81473c <__cxa_atexit@plt+0x80278c> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add lr, r5, #28 │ │ │ │ ldm lr, {r0, r2, r3, r8, lr} │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #2] │ │ │ │ stmda r6, {r1, lr} │ │ │ │ - ldr r1, [pc, #160] @ 814740 <__cxa_atexit@plt+0x802790> │ │ │ │ + ldr r1, [pc, #160] @ 814750 <__cxa_atexit@plt+0x8027a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str fp, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #104] @ 814744 <__cxa_atexit@plt+0x802794> │ │ │ │ + ldr r3, [pc, #104] @ 814754 <__cxa_atexit@plt+0x8027a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #84] @ 814748 <__cxa_atexit@plt+0x802798> │ │ │ │ + ldr r2, [pc, #84] @ 814758 <__cxa_atexit@plt+0x8027a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #40] @ 814738 <__cxa_atexit@plt+0x802788> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #40] @ 814748 <__cxa_atexit@plt+0x802798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - ldr r3, [pc, #32] @ 81473c <__cxa_atexit@plt+0x80278c> │ │ │ │ + ldr r3, [pc, #32] @ 81474c <__cxa_atexit@plt+0x80279c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #48, 10 @ 0xc000000 │ │ │ │ - cmneq r2, #56, 10 @ 0xe000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r2, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - cmneq r2, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r2, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - movteq r1, #16956 @ 0x423c │ │ │ │ + movteq r1, #16940 @ 0x422c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814780 <__cxa_atexit@plt+0x8027d0> │ │ │ │ - ldr r3, [pc, #28] @ 814788 <__cxa_atexit@plt+0x8027d8> │ │ │ │ + bcc 814790 <__cxa_atexit@plt+0x8027e0> │ │ │ │ + ldr r3, [pc, #28] @ 814798 <__cxa_atexit@plt+0x8027e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 813970 <__cxa_atexit@plt+0x8019c0> │ │ │ │ + b 813980 <__cxa_atexit@plt+0x8019d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 8 @ 0xd0000000 │ │ │ │ - movteq r0, #20244 @ 0x4f14 │ │ │ │ + cmneq r2, #192, 8 @ 0xc0000000 │ │ │ │ + movteq r0, #20228 @ 0x4f04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8147c4 <__cxa_atexit@plt+0x802814> │ │ │ │ - ldr r3, [pc, #32] @ 8147cc <__cxa_atexit@plt+0x80281c> │ │ │ │ + bcc 8147d4 <__cxa_atexit@plt+0x802824> │ │ │ │ + ldr r3, [pc, #32] @ 8147dc <__cxa_atexit@plt+0x80282c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8147d0 <__cxa_atexit@plt+0x802820> │ │ │ │ + ldr r7, [pc, #16] @ 8147e0 <__cxa_atexit@plt+0x802830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #144, 8 @ 0x90000000 │ │ │ │ - msreq SPSR_x, #164, 30 @ 0x290 │ │ │ │ - movteq r1, #16884 @ 0x41f4 │ │ │ │ + cmneq r2, #128, 8 @ 0x80000000 │ │ │ │ + msreq SPSR_x, #148, 30 @ 0x250 │ │ │ │ + movteq r1, #16868 @ 0x41e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814858 <__cxa_atexit@plt+0x8028a8> │ │ │ │ + bcc 814868 <__cxa_atexit@plt+0x8028b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814850 <__cxa_atexit@plt+0x8028a0> │ │ │ │ - ldr r3, [pc, #92] @ 814860 <__cxa_atexit@plt+0x8028b0> │ │ │ │ + bhi 814860 <__cxa_atexit@plt+0x8028b0> │ │ │ │ + ldr r3, [pc, #92] @ 814870 <__cxa_atexit@plt+0x8028c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 814864 <__cxa_atexit@plt+0x8028b4> │ │ │ │ + ldr r2, [pc, #88] @ 814874 <__cxa_atexit@plt+0x8028c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 814868 <__cxa_atexit@plt+0x8028b8> │ │ │ │ + ldr r0, [pc, #64] @ 814878 <__cxa_atexit@plt+0x8028c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 81486c <__cxa_atexit@plt+0x8028bc> │ │ │ │ + ldr r7, [pc, #32] @ 81487c <__cxa_atexit@plt+0x8028cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r2, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r2, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r2, #4, 8 @ 0x4000000 │ │ │ │ - movteq r1, #16916 @ 0x4214 │ │ │ │ + cmneq r2, #244, 6 @ 0xd0000003 │ │ │ │ + movteq r1, #16900 @ 0x4204 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814978 <__cxa_atexit@plt+0x8029c8> │ │ │ │ + bcc 814988 <__cxa_atexit@plt+0x8029d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814970 <__cxa_atexit@plt+0x8029c0> │ │ │ │ + bhi 814980 <__cxa_atexit@plt+0x8029d0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2099786,20 +2099790,20 @@ │ │ │ │ ldr r2, [r7, #31] │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r9, [r7, #43] @ 0x2b │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ - ldr r4, [pc, #144] @ 814980 <__cxa_atexit@plt+0x8029d0> │ │ │ │ + ldr r4, [pc, #144] @ 814990 <__cxa_atexit@plt+0x8029e0> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #128] @ 814984 <__cxa_atexit@plt+0x8029d4> │ │ │ │ + ldr r0, [pc, #128] @ 814994 <__cxa_atexit@plt+0x8029e4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -2099808,113 +2099812,113 @@ │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, sl, ip} │ │ │ │ - ldr r4, [pc, #64] @ 814988 <__cxa_atexit@plt+0x8029d8> │ │ │ │ + ldr r4, [pc, #64] @ 814998 <__cxa_atexit@plt+0x8029e8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-16]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r2, #28, 6 @ 0x70000000 │ │ │ │ - movteq r1, #16416 @ 0x4020 │ │ │ │ + cmneq r2, #12, 6 @ 0x30000000 │ │ │ │ + movteq r1, #16400 @ 0x4010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8149c4 <__cxa_atexit@plt+0x802a14> │ │ │ │ - ldr r3, [pc, #32] @ 8149cc <__cxa_atexit@plt+0x802a1c> │ │ │ │ + bcc 8149d4 <__cxa_atexit@plt+0x802a24> │ │ │ │ + ldr r3, [pc, #32] @ 8149dc <__cxa_atexit@plt+0x802a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8149d0 <__cxa_atexit@plt+0x802a20> │ │ │ │ + ldr r7, [pc, #16] @ 8149e0 <__cxa_atexit@plt+0x802a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #144, 4 │ │ │ │ - msreq SPSR_x, #60, 22 @ 0xf000 │ │ │ │ + cmneq r2, #128, 4 │ │ │ │ + msreq SPSR_x, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814a00 <__cxa_atexit@plt+0x802a50> │ │ │ │ - ldr r3, [pc, #24] @ 814a08 <__cxa_atexit@plt+0x802a58> │ │ │ │ + bcc 814a10 <__cxa_atexit@plt+0x802a60> │ │ │ │ + ldr r3, [pc, #24] @ 814a18 <__cxa_atexit@plt+0x802a68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #76, 4 @ 0xc0000004 │ │ │ │ - movteq r0, #20396 @ 0x4fac │ │ │ │ + cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ + movteq r0, #20380 @ 0x4f9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814a88 <__cxa_atexit@plt+0x802ad8> │ │ │ │ + bcc 814a98 <__cxa_atexit@plt+0x802ae8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814a80 <__cxa_atexit@plt+0x802ad0> │ │ │ │ - ldr r3, [pc, #84] @ 814a90 <__cxa_atexit@plt+0x802ae0> │ │ │ │ + bhi 814a90 <__cxa_atexit@plt+0x802ae0> │ │ │ │ + ldr r3, [pc, #84] @ 814aa0 <__cxa_atexit@plt+0x802af0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 814a94 <__cxa_atexit@plt+0x802ae4> │ │ │ │ + ldr r2, [pc, #80] @ 814aa4 <__cxa_atexit@plt+0x802af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 814a98 <__cxa_atexit@plt+0x802ae8> │ │ │ │ + ldr r1, [pc, #60] @ 814aa8 <__cxa_atexit@plt+0x802af8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 814a9c <__cxa_atexit@plt+0x802aec> │ │ │ │ + ldr r7, [pc, #32] @ 814aac <__cxa_atexit@plt+0x802afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #248, 2 @ 0x3e │ │ │ │ + cmneq r2, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #212, 2 @ 0x35 │ │ │ │ - movteq r0, #20468 @ 0x4ff4 │ │ │ │ + cmneq r2, #196, 2 @ 0x31 │ │ │ │ + movteq r0, #20452 @ 0x4fe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814b9c <__cxa_atexit@plt+0x802bec> │ │ │ │ + bcc 814bac <__cxa_atexit@plt+0x802bfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814b94 <__cxa_atexit@plt+0x802be4> │ │ │ │ + bhi 814ba4 <__cxa_atexit@plt+0x802bf4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2099933,125 +2099937,125 @@ │ │ │ │ str r4, [r6] │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r4, [pc, #104] @ 814ba4 <__cxa_atexit@plt+0x802bf4> │ │ │ │ + ldr r4, [pc, #104] @ 814bb4 <__cxa_atexit@plt+0x802c04> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r4, r9, sl, ip} │ │ │ │ - ldr r4, [pc, #64] @ 814ba8 <__cxa_atexit@plt+0x802bf8> │ │ │ │ + ldr r4, [pc, #64] @ 814bb8 <__cxa_atexit@plt+0x802c08> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #67 @ 0x43 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #44] @ 814bac <__cxa_atexit@plt+0x802bfc> │ │ │ │ + ldr r3, [pc, #44] @ 814bbc <__cxa_atexit@plt+0x802c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - cmneq r2, #252 @ 0xfc │ │ │ │ + cmneq r2, #236 @ 0xec │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - movteq r0, #19936 @ 0x4de0 │ │ │ │ + movteq r0, #19920 @ 0x4dd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814be8 <__cxa_atexit@plt+0x802c38> │ │ │ │ - ldr r3, [pc, #32] @ 814bf0 <__cxa_atexit@plt+0x802c40> │ │ │ │ + bcc 814bf8 <__cxa_atexit@plt+0x802c48> │ │ │ │ + ldr r3, [pc, #32] @ 814c00 <__cxa_atexit@plt+0x802c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 814bf4 <__cxa_atexit@plt+0x802c44> │ │ │ │ + ldr r7, [pc, #16] @ 814c04 <__cxa_atexit@plt+0x802c54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #108 @ 0x6c │ │ │ │ - cmneq r3, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r2, #92 @ 0x5c │ │ │ │ + cmneq r3, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814c24 <__cxa_atexit@plt+0x802c74> │ │ │ │ - ldr r3, [pc, #24] @ 814c2c <__cxa_atexit@plt+0x802c7c> │ │ │ │ + bcc 814c34 <__cxa_atexit@plt+0x802c84> │ │ │ │ + ldr r3, [pc, #24] @ 814c3c <__cxa_atexit@plt+0x802c8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #40 @ 0x28 │ │ │ │ - movteq r0, #19820 @ 0x4d6c │ │ │ │ + cmneq r2, #24 │ │ │ │ + movteq r0, #19804 @ 0x4d5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814cac <__cxa_atexit@plt+0x802cfc> │ │ │ │ + bcc 814cbc <__cxa_atexit@plt+0x802d0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814ca4 <__cxa_atexit@plt+0x802cf4> │ │ │ │ - ldr r3, [pc, #84] @ 814cb4 <__cxa_atexit@plt+0x802d04> │ │ │ │ + bhi 814cb4 <__cxa_atexit@plt+0x802d04> │ │ │ │ + ldr r3, [pc, #84] @ 814cc4 <__cxa_atexit@plt+0x802d14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 814cb8 <__cxa_atexit@plt+0x802d08> │ │ │ │ + ldr r2, [pc, #80] @ 814cc8 <__cxa_atexit@plt+0x802d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 814cbc <__cxa_atexit@plt+0x802d0c> │ │ │ │ + ldr r1, [pc, #60] @ 814ccc <__cxa_atexit@plt+0x802d1c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 814cc0 <__cxa_atexit@plt+0x802d10> │ │ │ │ + ldr r7, [pc, #32] @ 814cd0 <__cxa_atexit@plt+0x802d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #212, 30 @ 0x350 │ │ │ │ + cmneq r2, #196, 30 @ 0x310 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #176, 30 @ 0x2c0 │ │ │ │ - movteq r0, #19936 @ 0x4de0 │ │ │ │ + cmneq r2, #160, 30 @ 0x280 │ │ │ │ + movteq r0, #19920 @ 0x4dd0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 814db8 <__cxa_atexit@plt+0x802e08> │ │ │ │ + bcc 814dc8 <__cxa_atexit@plt+0x802e18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 814db0 <__cxa_atexit@plt+0x802e00> │ │ │ │ + bhi 814dc0 <__cxa_atexit@plt+0x802e10> │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -2100064,20 +2100068,20 @@ │ │ │ │ ldr r2, [r7, #32] │ │ │ │ str sl, [r6, #-16] │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-64] @ 0xffffffc0 │ │ │ │ - ldr r0, [pc, #120] @ 814dc0 <__cxa_atexit@plt+0x802e10> │ │ │ │ + ldr r0, [pc, #120] @ 814dd0 <__cxa_atexit@plt+0x802e20> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ sub r0, r6, #67 @ 0x43 │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #104] @ 814dc4 <__cxa_atexit@plt+0x802e14> │ │ │ │ + ldr r0, [pc, #104] @ 814dd4 <__cxa_atexit@plt+0x802e24> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-12]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-4] │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ @@ -2100085,709 +2100089,709 @@ │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ - ldr r2, [pc, #44] @ 814dc8 <__cxa_atexit@plt+0x802e18> │ │ │ │ + ldr r2, [pc, #44] @ 814dd8 <__cxa_atexit@plt+0x802e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r2, #200, 28 @ 0xc80 │ │ │ │ + cmneq r2, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 814e08 <__cxa_atexit@plt+0x802e58> │ │ │ │ - ldr r7, [pc, #44] @ 814e18 <__cxa_atexit@plt+0x802e68> │ │ │ │ + bcc 814e18 <__cxa_atexit@plt+0x802e68> │ │ │ │ + ldr r7, [pc, #44] @ 814e28 <__cxa_atexit@plt+0x802e78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 814e1c <__cxa_atexit@plt+0x802e6c> │ │ │ │ + ldr r7, [pc, #32] @ 814e2c <__cxa_atexit@plt+0x802e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 814e20 <__cxa_atexit@plt+0x802e70> │ │ │ │ + ldr r8, [pc, #28] @ 814e30 <__cxa_atexit@plt+0x802e80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 814e24 <__cxa_atexit@plt+0x802e74> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 814e34 <__cxa_atexit@plt+0x802e84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, #188, 28 @ 0xbc0 │ │ │ │ - cmneq r2, #236, 26 @ 0x3b00 │ │ │ │ - movteq r0, #19716 @ 0x4d04 │ │ │ │ - movteq r0, #19664 @ 0x4cd0 │ │ │ │ + cmneq r2, #172, 28 @ 0xac0 │ │ │ │ + cmneq r2, #220, 26 @ 0x3700 │ │ │ │ + movteq r0, #19700 @ 0x4cf4 │ │ │ │ + movteq r0, #19648 @ 0x4cc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 814e58 <__cxa_atexit@plt+0x802ea8> │ │ │ │ + ldr r3, [pc, #28] @ 814e68 <__cxa_atexit@plt+0x802eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 814e5c <__cxa_atexit@plt+0x802eac> │ │ │ │ + ldr r7, [pc, #16] @ 814e6c <__cxa_atexit@plt+0x802ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 814e60 <__cxa_atexit@plt+0x802eb0> │ │ │ │ + ldr r8, [pc, #12] @ 814e70 <__cxa_atexit@plt+0x802ec0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r2, #160, 30 @ 0x280 │ │ │ │ - cmneq r2, #160, 22 @ 0x28000 │ │ │ │ - movteq r0, #19584 @ 0x4c80 │ │ │ │ + cmneq r2, #144, 30 @ 0x240 │ │ │ │ + cmneq r2, #144, 22 @ 0x24000 │ │ │ │ + movteq r0, #19568 @ 0x4c70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 814e94 <__cxa_atexit@plt+0x802ee4> │ │ │ │ + ldr r7, [pc, #24] @ 814ea4 <__cxa_atexit@plt+0x802ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 814e98 <__cxa_atexit@plt+0x802ee8> │ │ │ │ + ldr r7, [pc, #16] @ 814ea8 <__cxa_atexit@plt+0x802ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 814e9c <__cxa_atexit@plt+0x802eec> │ │ │ │ + ldr r8, [pc, #12] @ 814eac <__cxa_atexit@plt+0x802efc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #204, 12 @ 0xcc00000 │ │ │ │ - cmneq r2, #12, 30 @ 0x30 │ │ │ │ - movteq r0, #19504 @ 0x4c30 │ │ │ │ + cmneq r2, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r2, #252, 28 @ 0xfc0 │ │ │ │ + movteq r0, #19488 @ 0x4c20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 814efc <__cxa_atexit@plt+0x802f4c> │ │ │ │ - ldr r7, [pc, #68] @ 814f0c <__cxa_atexit@plt+0x802f5c> │ │ │ │ + bhi 814f0c <__cxa_atexit@plt+0x802f5c> │ │ │ │ + ldr r7, [pc, #68] @ 814f1c <__cxa_atexit@plt+0x802f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #64] @ 814f10 <__cxa_atexit@plt+0x802f60> │ │ │ │ + ldr r3, [pc, #64] @ 814f20 <__cxa_atexit@plt+0x802f70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 814f14 <__cxa_atexit@plt+0x802f64> │ │ │ │ + ldr r7, [pc, #44] @ 814f24 <__cxa_atexit@plt+0x802f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 814f18 <__cxa_atexit@plt+0x802f68> │ │ │ │ + ldr r8, [pc, #40] @ 814f28 <__cxa_atexit@plt+0x802f78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 814f1c <__cxa_atexit@plt+0x802f6c> │ │ │ │ + ldr r9, [pc, #36] @ 814f2c <__cxa_atexit@plt+0x802f7c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffee78 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r2, #20, 18 @ 0x50000 │ │ │ │ - cmneq r2, #248, 20 @ 0xf8000 │ │ │ │ + cmneq r2, #4, 18 @ 0x10000 │ │ │ │ cmneq r2, #232, 20 @ 0xe8000 │ │ │ │ - movteq r0, #19352 @ 0x4b98 │ │ │ │ + cmneq r2, #216, 20 @ 0xd8000 │ │ │ │ + movteq r0, #19336 @ 0x4b88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #32] @ 814f58 <__cxa_atexit@plt+0x802fa8> │ │ │ │ + ldr r7, [pc, #32] @ 814f68 <__cxa_atexit@plt+0x802fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 814f5c <__cxa_atexit@plt+0x802fac> │ │ │ │ + ldr r7, [pc, #24] @ 814f6c <__cxa_atexit@plt+0x802fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 814f60 <__cxa_atexit@plt+0x802fb0> │ │ │ │ + ldr r8, [pc, #20] @ 814f70 <__cxa_atexit@plt+0x802fc0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #16] @ 814f64 <__cxa_atexit@plt+0x802fb4> │ │ │ │ + ldr sl, [pc, #16] @ 814f74 <__cxa_atexit@plt+0x802fc4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r2, #80, 16 @ 0x500000 │ │ │ │ - cmneq r2, #148, 20 @ 0x94000 │ │ │ │ - cmneq r2, #216, 20 @ 0xd8000 │ │ │ │ - movteq r0, #19264 @ 0x4b40 │ │ │ │ + cmneq r2, #64, 16 @ 0x400000 │ │ │ │ + cmneq r2, #132, 20 @ 0x84000 │ │ │ │ + cmneq r2, #200, 20 @ 0xc8000 │ │ │ │ + movteq r0, #19248 @ 0x4b30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 814f8c <__cxa_atexit@plt+0x802fdc> │ │ │ │ + ldr r3, [pc, #16] @ 814f9c <__cxa_atexit@plt+0x802fec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #19224 @ 0x4b18 │ │ │ │ + movteq r0, #19208 @ 0x4b08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 814fb4 <__cxa_atexit@plt+0x803004> │ │ │ │ + ldr r3, [pc, #16] @ 814fc4 <__cxa_atexit@plt+0x803014> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #19184 @ 0x4af0 │ │ │ │ + movteq r0, #19168 @ 0x4ae0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 814fdc <__cxa_atexit@plt+0x80302c> │ │ │ │ + ldr r3, [pc, #16] @ 814fec <__cxa_atexit@plt+0x80303c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #19144 @ 0x4ac8 │ │ │ │ + movteq r0, #19128 @ 0x4ab8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 815004 <__cxa_atexit@plt+0x803054> │ │ │ │ + ldr r3, [pc, #16] @ 815014 <__cxa_atexit@plt+0x803064> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #19104 @ 0x4aa0 │ │ │ │ + movteq r0, #19088 @ 0x4a90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81506c <__cxa_atexit@plt+0x8030bc> │ │ │ │ + bhi 81507c <__cxa_atexit@plt+0x8030cc> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr sl, [pc, #48] @ 815078 <__cxa_atexit@plt+0x8030c8> │ │ │ │ + ldr sl, [pc, #48] @ 815088 <__cxa_atexit@plt+0x8030d8> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r0, r3, r9, lr} │ │ │ │ str r8, [r6] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #-32]! @ 0xffffffe0 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - movteq r0, #19480 @ 0x4c18 │ │ │ │ + movteq r0, #19464 @ 0x4c08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8150b8 <__cxa_atexit@plt+0x803108> │ │ │ │ - ldr r3, [pc, #36] @ 8150c0 <__cxa_atexit@plt+0x803110> │ │ │ │ + bcc 8150c8 <__cxa_atexit@plt+0x803118> │ │ │ │ + ldr r3, [pc, #36] @ 8150d0 <__cxa_atexit@plt+0x803120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8150c4 <__cxa_atexit@plt+0x803114> │ │ │ │ + ldr r7, [pc, #16] @ 8150d4 <__cxa_atexit@plt+0x803124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #160, 22 @ 0x28000 │ │ │ │ - cmneq r3, #212 @ 0xd4 │ │ │ │ - movteq r0, #19044 @ 0x4a64 │ │ │ │ + cmneq r2, #144, 22 @ 0x24000 │ │ │ │ + cmneq r3, #196 @ 0xc4 │ │ │ │ + movteq r0, #19028 @ 0x4a54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815100 <__cxa_atexit@plt+0x803150> │ │ │ │ - ldr r3, [pc, #32] @ 815108 <__cxa_atexit@plt+0x803158> │ │ │ │ + bcc 815110 <__cxa_atexit@plt+0x803160> │ │ │ │ + ldr r3, [pc, #32] @ 815118 <__cxa_atexit@plt+0x803168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81510c <__cxa_atexit@plt+0x80315c> │ │ │ │ + ldr r7, [pc, #16] @ 81511c <__cxa_atexit@plt+0x80316c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #84, 22 @ 0x15000 │ │ │ │ - cmneq r2, #32, 26 @ 0x800 │ │ │ │ - movteq r0, #19264 @ 0x4b40 │ │ │ │ + cmneq r2, #68, 22 @ 0x11000 │ │ │ │ + cmneq r2, #16, 26 @ 0x400 │ │ │ │ + movteq r0, #19248 @ 0x4b30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815178 <__cxa_atexit@plt+0x8031c8> │ │ │ │ + bcc 815188 <__cxa_atexit@plt+0x8031d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815170 <__cxa_atexit@plt+0x8031c0> │ │ │ │ - ldr r3, [pc, #64] @ 815180 <__cxa_atexit@plt+0x8031d0> │ │ │ │ + bhi 815180 <__cxa_atexit@plt+0x8031d0> │ │ │ │ + ldr r3, [pc, #64] @ 815190 <__cxa_atexit@plt+0x8031e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 815184 <__cxa_atexit@plt+0x8031d4> │ │ │ │ + ldr r3, [pc, #44] @ 815194 <__cxa_atexit@plt+0x8031e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 815188 <__cxa_atexit@plt+0x8031d8> │ │ │ │ + ldr r7, [pc, #28] @ 815198 <__cxa_atexit@plt+0x8031e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r2, #236, 20 @ 0xec000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r3, #52, 12 @ 0x3400000 │ │ │ │ + cmneq r3, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8151c8 <__cxa_atexit@plt+0x803218> │ │ │ │ - ldr r3, [pc, #40] @ 8151d0 <__cxa_atexit@plt+0x803220> │ │ │ │ + bcc 8151d8 <__cxa_atexit@plt+0x803228> │ │ │ │ + ldr r3, [pc, #40] @ 8151e0 <__cxa_atexit@plt+0x803230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 8151d4 <__cxa_atexit@plt+0x803224> │ │ │ │ + ldr r2, [pc, #24] @ 8151e4 <__cxa_atexit@plt+0x803234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #148, 20 @ 0x94000 │ │ │ │ cmneq r2, #132, 20 @ 0x84000 │ │ │ │ - movteq r0, #18772 @ 0x4954 │ │ │ │ + cmneq r2, #116, 20 @ 0x74000 │ │ │ │ + movteq r0, #18756 @ 0x4944 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815210 <__cxa_atexit@plt+0x803260> │ │ │ │ - ldr r3, [pc, #32] @ 815218 <__cxa_atexit@plt+0x803268> │ │ │ │ + bcc 815220 <__cxa_atexit@plt+0x803270> │ │ │ │ + ldr r3, [pc, #32] @ 815228 <__cxa_atexit@plt+0x803278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81521c <__cxa_atexit@plt+0x80326c> │ │ │ │ + ldr r7, [pc, #16] @ 81522c <__cxa_atexit@plt+0x80327c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #68, 20 @ 0x44000 │ │ │ │ - cmneq r2, #16, 24 @ 0x1000 │ │ │ │ - movteq r0, #18940 @ 0x49fc │ │ │ │ + cmneq r2, #52, 20 @ 0x34000 │ │ │ │ + cmneq r2, #0, 24 │ │ │ │ + movteq r0, #18924 @ 0x49ec │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815288 <__cxa_atexit@plt+0x8032d8> │ │ │ │ - ldr r3, [pc, #80] @ 815290 <__cxa_atexit@plt+0x8032e0> │ │ │ │ + bcc 815298 <__cxa_atexit@plt+0x8032e8> │ │ │ │ + ldr r3, [pc, #80] @ 8152a0 <__cxa_atexit@plt+0x8032f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r7, r7, #20 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ - ldr r1, [pc, #52] @ 815294 <__cxa_atexit@plt+0x8032e4> │ │ │ │ + ldr r1, [pc, #52] @ 8152a4 <__cxa_atexit@plt+0x8032f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 815280 <__cxa_atexit@plt+0x8032d0> │ │ │ │ - b 8152a4 <__cxa_atexit@plt+0x8032f4> │ │ │ │ + beq 815290 <__cxa_atexit@plt+0x8032e0> │ │ │ │ + b 8152b4 <__cxa_atexit@plt+0x803304> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq r2, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r0, #18820 @ 0x4984 │ │ │ │ + movteq r0, #18804 @ 0x4974 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 815348 <__cxa_atexit@plt+0x803398> │ │ │ │ + bne 815358 <__cxa_atexit@plt+0x8033a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81536c <__cxa_atexit@plt+0x8033bc> │ │ │ │ - ldr lr, [pc, #176] @ 815380 <__cxa_atexit@plt+0x8033d0> │ │ │ │ + bhi 81537c <__cxa_atexit@plt+0x8033cc> │ │ │ │ + ldr lr, [pc, #176] @ 815390 <__cxa_atexit@plt+0x8033e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #5] │ │ │ │ sub r1, r6, #18 │ │ │ │ - ldr r0, [pc, #164] @ 815384 <__cxa_atexit@plt+0x8033d4> │ │ │ │ + ldr r0, [pc, #164] @ 815394 <__cxa_atexit@plt+0x8033e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ - ldr r8, [pc, #156] @ 815388 <__cxa_atexit@plt+0x8033d8> │ │ │ │ + ldr r8, [pc, #156] @ 815398 <__cxa_atexit@plt+0x8033e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r3, [pc, #152] @ 81538c <__cxa_atexit@plt+0x8033dc> │ │ │ │ + ldr r3, [pc, #152] @ 81539c <__cxa_atexit@plt+0x8033ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 815390 <__cxa_atexit@plt+0x8033e0> │ │ │ │ + ldr r2, [pc, #144] @ 8153a0 <__cxa_atexit@plt+0x8033f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ sub sl, r6, #16 │ │ │ │ stm sl, {r2, r3, r8} │ │ │ │ stmda r6, {r0, r1} │ │ │ │ sub r0, r6, #6 │ │ │ │ - ldr r1, [pc, #116] @ 815394 <__cxa_atexit@plt+0x8033e4> │ │ │ │ + ldr r1, [pc, #116] @ 8153a4 <__cxa_atexit@plt+0x8033f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r7, [r5] │ │ │ │ - ldr r3, [pc, #96] @ 815398 <__cxa_atexit@plt+0x8033e8> │ │ │ │ + ldr r3, [pc, #96] @ 8153a8 <__cxa_atexit@plt+0x8033f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #88] @ 81539c <__cxa_atexit@plt+0x8033ec> │ │ │ │ + ldr r8, [pc, #88] @ 8153ac <__cxa_atexit@plt+0x8033fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 815378 <__cxa_atexit@plt+0x8033c8> │ │ │ │ + ldr r3, [pc, #36] @ 815388 <__cxa_atexit@plt+0x8033d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #28] @ 81537c <__cxa_atexit@plt+0x8033cc> │ │ │ │ + ldr r3, [pc, #28] @ 81538c <__cxa_atexit@plt+0x8033dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #236, 16 @ 0xec0000 │ │ │ │ - cmneq r2, #244, 16 @ 0xf40000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq r2, #228, 16 @ 0xe40000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq r2, #56, 30 @ 0xe0 │ │ │ │ - cmneq r2, #200, 18 @ 0x320000 │ │ │ │ - cmneq r2, #188, 18 @ 0x2f0000 │ │ │ │ - cmneq r2, #212, 2 @ 0x35 │ │ │ │ - cmneq r2, #232, 6 @ 0xa0000003 │ │ │ │ - cmneq r2, #136, 18 @ 0x220000 │ │ │ │ - cmneq r2, #128, 18 @ 0x200000 │ │ │ │ - movteq r0, #18540 @ 0x486c │ │ │ │ + cmneq r2, #40, 30 @ 0xa0 │ │ │ │ + cmneq r2, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq r2, #172, 18 @ 0x2b0000 │ │ │ │ + cmneq r2, #196, 2 @ 0x31 │ │ │ │ + cmneq r2, #216, 6 @ 0x60000003 │ │ │ │ + cmneq r2, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r2, #112, 18 @ 0x1c0000 │ │ │ │ + movteq r0, #18524 @ 0x485c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 815418 <__cxa_atexit@plt+0x803468> │ │ │ │ + bne 815428 <__cxa_atexit@plt+0x803478> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81543c <__cxa_atexit@plt+0x80348c> │ │ │ │ + bhi 81544c <__cxa_atexit@plt+0x80349c> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr lr, [pc, #112] @ 815450 <__cxa_atexit@plt+0x8034a0> │ │ │ │ + ldr lr, [pc, #112] @ 815460 <__cxa_atexit@plt+0x8034b0> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #104] @ 815454 <__cxa_atexit@plt+0x8034a4> │ │ │ │ + ldr r2, [pc, #104] @ 815464 <__cxa_atexit@plt+0x8034b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #92] @ 815458 <__cxa_atexit@plt+0x8034a8> │ │ │ │ + ldr r2, [pc, #92] @ 815468 <__cxa_atexit@plt+0x8034b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ add r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 814dd8 <__cxa_atexit@plt+0x802e28> │ │ │ │ + b 814de8 <__cxa_atexit@plt+0x802e38> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 815448 <__cxa_atexit@plt+0x803498> │ │ │ │ + ldr r3, [pc, #36] @ 815458 <__cxa_atexit@plt+0x8034a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ - ldr r3, [pc, #28] @ 81544c <__cxa_atexit@plt+0x80349c> │ │ │ │ + ldr r3, [pc, #28] @ 81545c <__cxa_atexit@plt+0x8034ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq r2, #36, 16 @ 0x240000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #12, 16 @ 0xc0000 │ │ │ │ + cmneq r2, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmneq r2, #96, 16 @ 0x600000 │ │ │ │ - cmneq r2, #180, 16 @ 0xb40000 │ │ │ │ - movteq r0, #18368 @ 0x47c0 │ │ │ │ + cmneq r2, #80, 16 @ 0x500000 │ │ │ │ + cmneq r2, #164, 16 @ 0xa40000 │ │ │ │ + movteq r0, #18352 @ 0x47b0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8154fc <__cxa_atexit@plt+0x80354c> │ │ │ │ + bcc 81550c <__cxa_atexit@plt+0x80355c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8154f4 <__cxa_atexit@plt+0x803544> │ │ │ │ - ldr r3, [pc, #120] @ 815504 <__cxa_atexit@plt+0x803554> │ │ │ │ + bhi 815504 <__cxa_atexit@plt+0x803554> │ │ │ │ + ldr r3, [pc, #120] @ 815514 <__cxa_atexit@plt+0x803564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ - ldr r9, [pc, #92] @ 815508 <__cxa_atexit@plt+0x803558> │ │ │ │ + ldr r9, [pc, #92] @ 815518 <__cxa_atexit@plt+0x803568> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 81550c <__cxa_atexit@plt+0x80355c> │ │ │ │ + ldr sl, [pc, #88] @ 81551c <__cxa_atexit@plt+0x80356c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmda r6, {r0, r8, lr} │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #60] @ 815510 <__cxa_atexit@plt+0x803560> │ │ │ │ + ldr r3, [pc, #60] @ 815520 <__cxa_atexit@plt+0x803570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq r2, #160, 14 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - cmneq r2, #144, 14 @ 0x2400000 │ │ │ │ + cmneq r2, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815570 <__cxa_atexit@plt+0x8035c0> │ │ │ │ - ldr r3, [pc, #72] @ 815578 <__cxa_atexit@plt+0x8035c8> │ │ │ │ + bcc 815580 <__cxa_atexit@plt+0x8035d0> │ │ │ │ + ldr r3, [pc, #72] @ 815588 <__cxa_atexit@plt+0x8035d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 81557c <__cxa_atexit@plt+0x8035cc> │ │ │ │ + ldr r2, [pc, #68] @ 81558c <__cxa_atexit@plt+0x8035dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 815568 <__cxa_atexit@plt+0x8035b8> │ │ │ │ - b 815588 <__cxa_atexit@plt+0x8035d8> │ │ │ │ + beq 815578 <__cxa_atexit@plt+0x8035c8> │ │ │ │ + b 815598 <__cxa_atexit@plt+0x8035e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r2, #4, 14 @ 0x100000 │ │ │ │ + cmneq r2, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8155c8 <__cxa_atexit@plt+0x803618> │ │ │ │ + bhi 8155d8 <__cxa_atexit@plt+0x803628> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 8155d4 <__cxa_atexit@plt+0x803624> │ │ │ │ + ldr r0, [pc, #40] @ 8155e4 <__cxa_atexit@plt+0x803634> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #244, 6 @ 0xd0000003 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815604 <__cxa_atexit@plt+0x803654> │ │ │ │ - ldr r3, [pc, #24] @ 81560c <__cxa_atexit@plt+0x80365c> │ │ │ │ + bcc 815614 <__cxa_atexit@plt+0x803664> │ │ │ │ + ldr r3, [pc, #24] @ 81561c <__cxa_atexit@plt+0x80366c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #72, 12 @ 0x4800000 │ │ │ │ - movteq pc, #15904 @ 0x3e20 @ │ │ │ │ + cmneq r2, #56, 12 @ 0x3800000 │ │ │ │ + movteq pc, #15888 @ 0x3e10 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815668 <__cxa_atexit@plt+0x8036b8> │ │ │ │ - ldr r3, [pc, #64] @ 815670 <__cxa_atexit@plt+0x8036c0> │ │ │ │ + bcc 815678 <__cxa_atexit@plt+0x8036c8> │ │ │ │ + ldr r3, [pc, #64] @ 815680 <__cxa_atexit@plt+0x8036d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add lr, r7, #8 │ │ │ │ ldm lr, {r3, r8, lr} │ │ │ │ add r7, r7, #20 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [pc, #40] @ 815674 <__cxa_atexit@plt+0x8036c4> │ │ │ │ + ldr r2, [pc, #40] @ 815684 <__cxa_atexit@plt+0x8036d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r0, r1, r3, r8, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 815660 <__cxa_atexit@plt+0x8036b0> │ │ │ │ - b 815684 <__cxa_atexit@plt+0x8036d4> │ │ │ │ + beq 815670 <__cxa_atexit@plt+0x8036c0> │ │ │ │ + b 815694 <__cxa_atexit@plt+0x8036e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #12, 12 @ 0xc00000 │ │ │ │ + cmneq r2, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq pc, #15800 @ 0x3db8 @ │ │ │ │ + movteq pc, #15784 @ 0x3da8 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 8156bc <__cxa_atexit@plt+0x80370c> │ │ │ │ + bne 8156cc <__cxa_atexit@plt+0x80371c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #136] @ 81572c <__cxa_atexit@plt+0x80377c> │ │ │ │ + ldr r3, [pc, #136] @ 81573c <__cxa_atexit@plt+0x80378c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #128] @ 815730 <__cxa_atexit@plt+0x803780> │ │ │ │ + ldr r3, [pc, #128] @ 815740 <__cxa_atexit@plt+0x803790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815720 <__cxa_atexit@plt+0x803770> │ │ │ │ + bhi 815730 <__cxa_atexit@plt+0x803780> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #80] @ 815734 <__cxa_atexit@plt+0x803784> │ │ │ │ + ldr lr, [pc, #80] @ 815744 <__cxa_atexit@plt+0x803794> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 815738 <__cxa_atexit@plt+0x803788> │ │ │ │ + ldr sl, [pc, #76] @ 815748 <__cxa_atexit@plt+0x803798> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #32] @ 81573c <__cxa_atexit@plt+0x80378c> │ │ │ │ + ldr r7, [pc, #32] @ 81574c <__cxa_atexit@plt+0x80379c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #156, 10 @ 0x27000000 │ │ │ │ - cmneq r2, #164, 10 @ 0x29000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r2, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r2, #52, 10 @ 0xd000000 │ │ │ │ - movteq r0, #17080 @ 0x42b8 │ │ │ │ + cmneq r2, #36, 10 @ 0x9000000 │ │ │ │ + movteq r0, #17064 @ 0x42a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81577c <__cxa_atexit@plt+0x8037cc> │ │ │ │ - ldr r3, [pc, #36] @ 815784 <__cxa_atexit@plt+0x8037d4> │ │ │ │ + bcc 81578c <__cxa_atexit@plt+0x8037dc> │ │ │ │ + ldr r3, [pc, #36] @ 815794 <__cxa_atexit@plt+0x8037e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 815788 <__cxa_atexit@plt+0x8037d8> │ │ │ │ + ldr r7, [pc, #16] @ 815798 <__cxa_atexit@plt+0x8037e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #220, 8 @ 0xdc000000 │ │ │ │ - cmneq r2, #80, 10 @ 0x14000000 │ │ │ │ - movteq r0, #17520 @ 0x4470 │ │ │ │ + cmneq r2, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r2, #64, 10 @ 0x10000000 │ │ │ │ + movteq r0, #17504 @ 0x4460 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81582c <__cxa_atexit@plt+0x80387c> │ │ │ │ + bcc 81583c <__cxa_atexit@plt+0x80388c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815824 <__cxa_atexit@plt+0x803874> │ │ │ │ - ldr r3, [pc, #120] @ 815834 <__cxa_atexit@plt+0x803884> │ │ │ │ + bhi 815834 <__cxa_atexit@plt+0x803884> │ │ │ │ + ldr r3, [pc, #120] @ 815844 <__cxa_atexit@plt+0x803894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #76] @ 815838 <__cxa_atexit@plt+0x803888> │ │ │ │ + ldr r0, [pc, #76] @ 815848 <__cxa_atexit@plt+0x803898> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #72] @ 81583c <__cxa_atexit@plt+0x80388c> │ │ │ │ + ldr r7, [pc, #72] @ 81584c <__cxa_atexit@plt+0x80389c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r8, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 815840 <__cxa_atexit@plt+0x803890> │ │ │ │ + ldr r7, [pc, #32] @ 815850 <__cxa_atexit@plt+0x8038a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #128, 8 @ 0x80000000 │ │ │ │ + cmneq r2, #112, 8 @ 0x70000000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq r2, #48, 8 @ 0x30000000 │ │ │ │ - movteq r0, #17384 @ 0x43e8 │ │ │ │ + cmneq r2, #32, 8 @ 0x20000000 │ │ │ │ + movteq r0, #17368 @ 0x43d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815904 <__cxa_atexit@plt+0x803954> │ │ │ │ + bcc 815914 <__cxa_atexit@plt+0x803964> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8158fc <__cxa_atexit@plt+0x80394c> │ │ │ │ + bhi 81590c <__cxa_atexit@plt+0x80395c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ @@ -2100799,427 +2100803,427 @@ │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r8, [r6] │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r1, r9, fp} │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #72] @ 81590c <__cxa_atexit@plt+0x80395c> │ │ │ │ + ldr r2, [pc, #72] @ 81591c <__cxa_atexit@plt+0x80396c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #60] @ 815910 <__cxa_atexit@plt+0x803960> │ │ │ │ + ldr r1, [pc, #60] @ 815920 <__cxa_atexit@plt+0x803970> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-68]! @ 0xffffffbc │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #44] @ 815914 <__cxa_atexit@plt+0x803964> │ │ │ │ + ldr r1, [pc, #44] @ 815924 <__cxa_atexit@plt+0x803974> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #160, 6 @ 0x80000002 │ │ │ │ + cmneq r2, #144, 6 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - movteq r0, #17088 @ 0x42c0 │ │ │ │ + movteq r0, #17072 @ 0x42b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81595c <__cxa_atexit@plt+0x8039ac> │ │ │ │ - ldr r3, [pc, #44] @ 815964 <__cxa_atexit@plt+0x8039b4> │ │ │ │ + bcc 81596c <__cxa_atexit@plt+0x8039bc> │ │ │ │ + ldr r3, [pc, #44] @ 815974 <__cxa_atexit@plt+0x8039c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 815968 <__cxa_atexit@plt+0x8039b8> │ │ │ │ + ldr r7, [pc, #32] @ 815978 <__cxa_atexit@plt+0x8039c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81596c <__cxa_atexit@plt+0x8039bc> │ │ │ │ + ldr r8, [pc, #28] @ 81597c <__cxa_atexit@plt+0x8039cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 815970 <__cxa_atexit@plt+0x8039c0> │ │ │ │ + ldr r9, [pc, #24] @ 815980 <__cxa_atexit@plt+0x8039d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r2, #76, 8 @ 0x4c000000 │ │ │ │ - cmneq r3, #84, 28 @ 0x540 │ │ │ │ - cmneq r2, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq r2, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r2, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq r3, #68, 28 @ 0x440 │ │ │ │ + cmneq r2, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8159a0 <__cxa_atexit@plt+0x8039f0> │ │ │ │ - ldr r3, [pc, #24] @ 8159a8 <__cxa_atexit@plt+0x8039f8> │ │ │ │ + bcc 8159b0 <__cxa_atexit@plt+0x803a00> │ │ │ │ + ldr r3, [pc, #24] @ 8159b8 <__cxa_atexit@plt+0x803a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 3012c4 <__cxa_atexit@plt+0x2ef314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #172, 4 @ 0xc000000a │ │ │ │ - movteq r0, #16960 @ 0x4240 │ │ │ │ + cmneq r2, #156, 4 @ 0xc0000009 │ │ │ │ + movteq r0, #16944 @ 0x4230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815a20 <__cxa_atexit@plt+0x803a70> │ │ │ │ + bcc 815a30 <__cxa_atexit@plt+0x803a80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815a18 <__cxa_atexit@plt+0x803a68> │ │ │ │ - ldr r3, [pc, #76] @ 815a28 <__cxa_atexit@plt+0x803a78> │ │ │ │ + bhi 815a28 <__cxa_atexit@plt+0x803a78> │ │ │ │ + ldr r3, [pc, #76] @ 815a38 <__cxa_atexit@plt+0x803a88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 815a2c <__cxa_atexit@plt+0x803a7c> │ │ │ │ + ldr r2, [pc, #72] @ 815a3c <__cxa_atexit@plt+0x803a8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 815a30 <__cxa_atexit@plt+0x803a80> │ │ │ │ + ldr r2, [pc, #56] @ 815a40 <__cxa_atexit@plt+0x803a90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 815a34 <__cxa_atexit@plt+0x803a84> │ │ │ │ + ldr r7, [pc, #32] @ 815a44 <__cxa_atexit@plt+0x803a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #88, 4 @ 0x80000005 │ │ │ │ + cmneq r2, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ - movteq r0, #16904 @ 0x4208 │ │ │ │ + cmneq r2, #44, 4 @ 0xc0000002 │ │ │ │ + movteq r0, #16888 @ 0x41f8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815aec <__cxa_atexit@plt+0x803b3c> │ │ │ │ + bcc 815afc <__cxa_atexit@plt+0x803b4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815ae4 <__cxa_atexit@plt+0x803b34> │ │ │ │ - ldr r2, [pc, #140] @ 815af4 <__cxa_atexit@plt+0x803b44> │ │ │ │ + bhi 815af4 <__cxa_atexit@plt+0x803b44> │ │ │ │ + ldr r2, [pc, #140] @ 815b04 <__cxa_atexit@plt+0x803b54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ add sl, r7, #20 │ │ │ │ ldm sl, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r7, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr r1, [pc, #84] @ 815af8 <__cxa_atexit@plt+0x803b48> │ │ │ │ + ldr r1, [pc, #84] @ 815b08 <__cxa_atexit@plt+0x803b58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 815afc <__cxa_atexit@plt+0x803b4c> │ │ │ │ + ldr r0, [pc, #80] @ 815b0c <__cxa_atexit@plt+0x803b5c> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r2, fp, ip} │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #60] @ 815b00 <__cxa_atexit@plt+0x803b50> │ │ │ │ + ldr r3, [pc, #60] @ 815b10 <__cxa_atexit@plt+0x803b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 2 @ 0x35 │ │ │ │ + cmneq r2, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - cmneq r2, #160, 2 @ 0x28 │ │ │ │ + cmneq r2, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815b48 <__cxa_atexit@plt+0x803b98> │ │ │ │ - ldr r3, [pc, #48] @ 815b50 <__cxa_atexit@plt+0x803ba0> │ │ │ │ + bcc 815b58 <__cxa_atexit@plt+0x803ba8> │ │ │ │ + ldr r3, [pc, #48] @ 815b60 <__cxa_atexit@plt+0x803bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 815b54 <__cxa_atexit@plt+0x803ba4> │ │ │ │ + ldr r2, [pc, #44] @ 815b64 <__cxa_atexit@plt+0x803bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 815b40 <__cxa_atexit@plt+0x803b90> │ │ │ │ - b 815b60 <__cxa_atexit@plt+0x803bb0> │ │ │ │ + beq 815b50 <__cxa_atexit@plt+0x803ba0> │ │ │ │ + b 815b70 <__cxa_atexit@plt+0x803bc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, #20, 2 │ │ │ │ + cmneq r2, #4, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815b88 <__cxa_atexit@plt+0x803bd8> │ │ │ │ - ldr r3, [pc, #28] @ 815b94 <__cxa_atexit@plt+0x803be4> │ │ │ │ + bhi 815b98 <__cxa_atexit@plt+0x803be8> │ │ │ │ + ldr r3, [pc, #28] @ 815ba4 <__cxa_atexit@plt+0x803bf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #244, 26 @ 0x3d00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815bc4 <__cxa_atexit@plt+0x803c14> │ │ │ │ - ldr r3, [pc, #24] @ 815bcc <__cxa_atexit@plt+0x803c1c> │ │ │ │ + bcc 815bd4 <__cxa_atexit@plt+0x803c24> │ │ │ │ + ldr r3, [pc, #24] @ 815bdc <__cxa_atexit@plt+0x803c2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #136 @ 0x88 │ │ │ │ + cmneq r2, #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815c14 <__cxa_atexit@plt+0x803c64> │ │ │ │ - ldr r3, [pc, #48] @ 815c1c <__cxa_atexit@plt+0x803c6c> │ │ │ │ + bcc 815c24 <__cxa_atexit@plt+0x803c74> │ │ │ │ + ldr r3, [pc, #48] @ 815c2c <__cxa_atexit@plt+0x803c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 815c20 <__cxa_atexit@plt+0x803c70> │ │ │ │ + ldr r2, [pc, #44] @ 815c30 <__cxa_atexit@plt+0x803c80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 815c0c <__cxa_atexit@plt+0x803c5c> │ │ │ │ - b 815c2c <__cxa_atexit@plt+0x803c7c> │ │ │ │ + beq 815c1c <__cxa_atexit@plt+0x803c6c> │ │ │ │ + b 815c3c <__cxa_atexit@plt+0x803c8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, #72 @ 0x48 │ │ │ │ + cmneq r2, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815c54 <__cxa_atexit@plt+0x803ca4> │ │ │ │ - ldr r3, [pc, #28] @ 815c60 <__cxa_atexit@plt+0x803cb0> │ │ │ │ + bhi 815c64 <__cxa_atexit@plt+0x803cb4> │ │ │ │ + ldr r3, [pc, #28] @ 815c70 <__cxa_atexit@plt+0x803cc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #40, 26 @ 0xa00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815c90 <__cxa_atexit@plt+0x803ce0> │ │ │ │ - ldr r3, [pc, #24] @ 815c98 <__cxa_atexit@plt+0x803ce8> │ │ │ │ + bcc 815ca0 <__cxa_atexit@plt+0x803cf0> │ │ │ │ + ldr r3, [pc, #24] @ 815ca8 <__cxa_atexit@plt+0x803cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #188, 30 @ 0x2f0 │ │ │ │ - movteq pc, #16172 @ 0x3f2c @ │ │ │ │ + cmneq r2, #172, 30 @ 0x2b0 │ │ │ │ + movteq pc, #16156 @ 0x3f1c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 815d10 <__cxa_atexit@plt+0x803d60> │ │ │ │ - ldr lr, [pc, #92] @ 815d18 <__cxa_atexit@plt+0x803d68> │ │ │ │ + bcc 815d20 <__cxa_atexit@plt+0x803d70> │ │ │ │ + ldr lr, [pc, #92] @ 815d28 <__cxa_atexit@plt+0x803d78> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 815d1c <__cxa_atexit@plt+0x803d6c> │ │ │ │ + ldr r2, [pc, #88] @ 815d2c <__cxa_atexit@plt+0x803d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ - ldr r2, [pc, #64] @ 815d20 <__cxa_atexit@plt+0x803d70> │ │ │ │ + ldr r2, [pc, #64] @ 815d30 <__cxa_atexit@plt+0x803d80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #56] @ 815d24 <__cxa_atexit@plt+0x803d74> │ │ │ │ + ldr r2, [pc, #56] @ 815d34 <__cxa_atexit@plt+0x803d84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r8, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ - ldr r8, [pc, #28] @ 815d28 <__cxa_atexit@plt+0x803d78> │ │ │ │ + ldr r8, [pc, #28] @ 815d38 <__cxa_atexit@plt+0x803d88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, #120, 30 @ 0x1e0 │ │ │ │ - cmneq r2, #132, 30 @ 0x210 │ │ │ │ - cmneq r2, #92 @ 0x5c │ │ │ │ - cmneq r2, #124 @ 0x7c │ │ │ │ - movteq pc, #14084 @ 0x3704 @ │ │ │ │ + cmneq r2, #104, 30 @ 0x1a0 │ │ │ │ + cmneq r2, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r2, #76 @ 0x4c │ │ │ │ + cmneq r2, #108 @ 0x6c │ │ │ │ + movteq pc, #14068 @ 0x36f4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 815d68 <__cxa_atexit@plt+0x803db8> │ │ │ │ + bne 815d78 <__cxa_atexit@plt+0x803dc8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #64] @ 815d90 <__cxa_atexit@plt+0x803de0> │ │ │ │ + ldr r3, [pc, #64] @ 815da0 <__cxa_atexit@plt+0x803df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #56] @ 815d94 <__cxa_atexit@plt+0x803de4> │ │ │ │ + ldr r3, [pc, #56] @ 815da4 <__cxa_atexit@plt+0x803df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #24] @ 815d8c <__cxa_atexit@plt+0x803ddc> │ │ │ │ + ldr r3, [pc, #24] @ 815d9c <__cxa_atexit@plt+0x803dec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 815d84 <__cxa_atexit@plt+0x803dd4> │ │ │ │ - b 815da4 <__cxa_atexit@plt+0x803df4> │ │ │ │ + beq 815d94 <__cxa_atexit@plt+0x803de4> │ │ │ │ + b 815db4 <__cxa_atexit@plt+0x803e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #240, 28 @ 0xf00 │ │ │ │ - cmneq r2, #248, 28 @ 0xf80 │ │ │ │ - movteq pc, #13976 @ 0x3698 @ │ │ │ │ + cmneq r2, #224, 28 @ 0xe00 │ │ │ │ + cmneq r2, #232, 28 @ 0xe80 │ │ │ │ + movteq pc, #13960 @ 0x3688 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 815e14 <__cxa_atexit@plt+0x803e64> │ │ │ │ - cmp r3, #3 │ │ │ │ beq 815e24 <__cxa_atexit@plt+0x803e74> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 815e34 <__cxa_atexit@plt+0x803e84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 815e50 <__cxa_atexit@plt+0x803ea0> │ │ │ │ + bhi 815e60 <__cxa_atexit@plt+0x803eb0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #128] @ 815e64 <__cxa_atexit@plt+0x803eb4> │ │ │ │ + ldr r2, [pc, #128] @ 815e74 <__cxa_atexit@plt+0x803ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 815e68 <__cxa_atexit@plt+0x803eb8> │ │ │ │ + ldr r1, [pc, #124] @ 815e78 <__cxa_atexit@plt+0x803ec8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #92] @ 815e6c <__cxa_atexit@plt+0x803ebc> │ │ │ │ + ldr r7, [pc, #92] @ 815e7c <__cxa_atexit@plt+0x803ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r3, [r7, #5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 815e44 <__cxa_atexit@plt+0x803e94> │ │ │ │ - ldr r3, [pc, #48] @ 815e5c <__cxa_atexit@plt+0x803eac> │ │ │ │ + bne 815e54 <__cxa_atexit@plt+0x803ea4> │ │ │ │ + ldr r3, [pc, #48] @ 815e6c <__cxa_atexit@plt+0x803ebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #40] @ 815e60 <__cxa_atexit@plt+0x803eb0> │ │ │ │ + ldr r3, [pc, #40] @ 815e70 <__cxa_atexit@plt+0x803ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 815e70 <__cxa_atexit@plt+0x803ec0> │ │ │ │ + b 815e80 <__cxa_atexit@plt+0x803ed0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #20, 28 @ 0x140 │ │ │ │ - cmneq r2, #28, 28 @ 0x1c0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #4, 28 @ 0x40 │ │ │ │ + cmneq r2, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmneq r2, #64, 28 @ 0x400 │ │ │ │ + cmneq r2, #48, 28 @ 0x300 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 815ec0 <__cxa_atexit@plt+0x803f10> │ │ │ │ + bhi 815ed0 <__cxa_atexit@plt+0x803f20> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #76] @ 815edc <__cxa_atexit@plt+0x803f2c> │ │ │ │ + ldr r2, [pc, #76] @ 815eec <__cxa_atexit@plt+0x803f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 815ee0 <__cxa_atexit@plt+0x803f30> │ │ │ │ + ldr r1, [pc, #72] @ 815ef0 <__cxa_atexit@plt+0x803f40> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #40] @ 815ee4 <__cxa_atexit@plt+0x803f34> │ │ │ │ + ldr r7, [pc, #40] @ 815ef4 <__cxa_atexit@plt+0x803f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #28] @ 815ee8 <__cxa_atexit@plt+0x803f38> │ │ │ │ + ldr r3, [pc, #28] @ 815ef8 <__cxa_atexit@plt+0x803f48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - cmneq r2, #148, 26 @ 0x2500 │ │ │ │ + cmneq r2, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq pc, #13636 @ 0x3544 @ │ │ │ │ + movteq pc, #13620 @ 0x3534 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 815e70 <__cxa_atexit@plt+0x803ec0> │ │ │ │ - movteq pc, #15708 @ 0x3d5c @ │ │ │ │ + b 815e80 <__cxa_atexit@plt+0x803ed0> │ │ │ │ + movteq pc, #15692 @ 0x3d4c @ │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816014 <__cxa_atexit@plt+0x804064> │ │ │ │ + bcc 816024 <__cxa_atexit@plt+0x804074> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81600c <__cxa_atexit@plt+0x80405c> │ │ │ │ - ldr r2, [pc, #232] @ 81601c <__cxa_atexit@plt+0x80406c> │ │ │ │ + bhi 81601c <__cxa_atexit@plt+0x80406c> │ │ │ │ + ldr r2, [pc, #232] @ 81602c <__cxa_atexit@plt+0x80407c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2101230,22 +2101234,22 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr ip, [r7, #36] @ 0x24 │ │ │ │ ldr r1, [r7, #40] @ 0x28 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ ldr sl, [r7, #48] @ 0x30 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov lr, r6 │ │ │ │ - ldr r4, [pc, #160] @ 816020 <__cxa_atexit@plt+0x804070> │ │ │ │ + ldr r4, [pc, #160] @ 816030 <__cxa_atexit@plt+0x804080> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [lr, #-84]! @ 0xffffffac │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #144] @ 816024 <__cxa_atexit@plt+0x804074> │ │ │ │ + ldr r0, [pc, #144] @ 816034 <__cxa_atexit@plt+0x804084> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #140] @ 816028 <__cxa_atexit@plt+0x804078> │ │ │ │ + ldr r1, [pc, #140] @ 816038 <__cxa_atexit@plt+0x804088> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2101259,187 +2101263,187 @@ │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r9, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-68]! @ 0xffffffbc │ │ │ │ - ldr r2, [pc, #56] @ 81602c <__cxa_atexit@plt+0x80407c> │ │ │ │ + ldr r2, [pc, #56] @ 81603c <__cxa_atexit@plt+0x80408c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #8, 26 @ 0x200 │ │ │ │ + cmneq r2, #248, 24 @ 0xf800 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - cmneq r2, #112, 24 @ 0x7000 │ │ │ │ + cmneq r2, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81608c <__cxa_atexit@plt+0x8040dc> │ │ │ │ - ldr lr, [pc, #72] @ 816094 <__cxa_atexit@plt+0x8040e4> │ │ │ │ + bcc 81609c <__cxa_atexit@plt+0x8040ec> │ │ │ │ + ldr lr, [pc, #72] @ 8160a4 <__cxa_atexit@plt+0x8040f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #68] @ 816098 <__cxa_atexit@plt+0x8040e8> │ │ │ │ + ldr r2, [pc, #68] @ 8160a8 <__cxa_atexit@plt+0x8040f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 816084 <__cxa_atexit@plt+0x8040d4> │ │ │ │ - b 8160a4 <__cxa_atexit@plt+0x8040f4> │ │ │ │ + beq 816094 <__cxa_atexit@plt+0x8040e4> │ │ │ │ + b 8160b4 <__cxa_atexit@plt+0x804104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r2, #232, 22 @ 0x3a000 │ │ │ │ + cmneq r2, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 8160c8 <__cxa_atexit@plt+0x804118> │ │ │ │ + ldr r0, [pc, #24] @ 8160d8 <__cxa_atexit@plt+0x804128> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 8160f4 <__cxa_atexit@plt+0x804144> │ │ │ │ + ldr r0, [pc, #20] @ 816104 <__cxa_atexit@plt+0x804154> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 816124 <__cxa_atexit@plt+0x804174> │ │ │ │ + ldr r0, [pc, #24] @ 816134 <__cxa_atexit@plt+0x804184> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816178 <__cxa_atexit@plt+0x8041c8> │ │ │ │ + bhi 816188 <__cxa_atexit@plt+0x8041d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr r1, [pc, #44] @ 816184 <__cxa_atexit@plt+0x8041d4> │ │ │ │ + ldr r1, [pc, #44] @ 816194 <__cxa_atexit@plt+0x8041e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r2, lr} │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #17 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #176, 14 @ 0x2c00000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8161b4 <__cxa_atexit@plt+0x804204> │ │ │ │ - ldr r3, [pc, #24] @ 8161bc <__cxa_atexit@plt+0x80420c> │ │ │ │ + bcc 8161c4 <__cxa_atexit@plt+0x804214> │ │ │ │ + ldr r3, [pc, #24] @ 8161cc <__cxa_atexit@plt+0x80421c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #152, 20 @ 0x98000 │ │ │ │ - movteq pc, #12912 @ 0x3270 @ │ │ │ │ + cmneq r2, #136, 20 @ 0x88000 │ │ │ │ + movteq pc, #12896 @ 0x3260 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81625c <__cxa_atexit@plt+0x8042ac> │ │ │ │ + bcc 81626c <__cxa_atexit@plt+0x8042bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816254 <__cxa_atexit@plt+0x8042a4> │ │ │ │ - ldr r3, [pc, #116] @ 816264 <__cxa_atexit@plt+0x8042b4> │ │ │ │ + bhi 816264 <__cxa_atexit@plt+0x8042b4> │ │ │ │ + ldr r3, [pc, #116] @ 816274 <__cxa_atexit@plt+0x8042c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 816268 <__cxa_atexit@plt+0x8042b8> │ │ │ │ + ldr r7, [pc, #76] @ 816278 <__cxa_atexit@plt+0x8042c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 81626c <__cxa_atexit@plt+0x8042bc> │ │ │ │ + ldr sl, [pc, #72] @ 81627c <__cxa_atexit@plt+0x8042cc> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 816270 <__cxa_atexit@plt+0x8042c0> │ │ │ │ + ldr r7, [pc, #32] @ 816280 <__cxa_atexit@plt+0x8042d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r2, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - cmneq r2, #0, 20 │ │ │ │ - movteq pc, #14828 @ 0x39ec @ │ │ │ │ + cmneq r2, #240, 18 @ 0x3c0000 │ │ │ │ + movteq pc, #14812 @ 0x39dc @ │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816374 <__cxa_atexit@plt+0x8043c4> │ │ │ │ + bcc 816384 <__cxa_atexit@plt+0x8043d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81636c <__cxa_atexit@plt+0x8043bc> │ │ │ │ - ldr r3, [pc, #216] @ 81637c <__cxa_atexit@plt+0x8043cc> │ │ │ │ + bhi 81637c <__cxa_atexit@plt+0x8043cc> │ │ │ │ + ldr r3, [pc, #216] @ 81638c <__cxa_atexit@plt+0x8043dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ @@ -2101458,107 +2101462,107 @@ │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r2, r9, ip} │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r4, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r2, [pc, #112] @ 816380 <__cxa_atexit@plt+0x8043d0> │ │ │ │ + ldr r2, [pc, #112] @ 816390 <__cxa_atexit@plt+0x8043e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 816384 <__cxa_atexit@plt+0x8043d4> │ │ │ │ + ldr r1, [pc, #108] @ 816394 <__cxa_atexit@plt+0x8043e4> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r3, r8, fp, ip} │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-80]! @ 0xffffffb0 │ │ │ │ - ldr r2, [pc, #56] @ 816388 <__cxa_atexit@plt+0x8043d8> │ │ │ │ + ldr r2, [pc, #56] @ 816398 <__cxa_atexit@plt+0x8043e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #152, 18 @ 0x260000 │ │ │ │ + cmneq r2, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - cmneq r2, #20, 18 @ 0x50000 │ │ │ │ + cmneq r2, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8163b8 <__cxa_atexit@plt+0x804408> │ │ │ │ - ldr r3, [pc, #24] @ 8163c0 <__cxa_atexit@plt+0x804410> │ │ │ │ + bcc 8163c8 <__cxa_atexit@plt+0x804418> │ │ │ │ + ldr r3, [pc, #24] @ 8163d0 <__cxa_atexit@plt+0x804420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 300fc8 <__cxa_atexit@plt+0x2ef018> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #148, 16 @ 0x940000 │ │ │ │ - movteq pc, #14324 @ 0x37f4 @ │ │ │ │ + cmneq r2, #132, 16 @ 0x840000 │ │ │ │ + movteq pc, #14308 @ 0x37e4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816438 <__cxa_atexit@plt+0x804488> │ │ │ │ + bcc 816448 <__cxa_atexit@plt+0x804498> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816430 <__cxa_atexit@plt+0x804480> │ │ │ │ - ldr r3, [pc, #76] @ 816440 <__cxa_atexit@plt+0x804490> │ │ │ │ + bhi 816440 <__cxa_atexit@plt+0x804490> │ │ │ │ + ldr r3, [pc, #76] @ 816450 <__cxa_atexit@plt+0x8044a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #56] @ 816444 <__cxa_atexit@plt+0x804494> │ │ │ │ + ldr r2, [pc, #56] @ 816454 <__cxa_atexit@plt+0x8044a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-8]! │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 816448 <__cxa_atexit@plt+0x804498> │ │ │ │ + ldr r7, [pc, #36] @ 816458 <__cxa_atexit@plt+0x8044a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81644c <__cxa_atexit@plt+0x80449c> │ │ │ │ + ldr r8, [pc, #32] @ 81645c <__cxa_atexit@plt+0x8044ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #72, 16 @ 0x480000 │ │ │ │ + cmneq r2, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r2, #172, 14 @ 0x2b00000 │ │ │ │ - cmneq r2, #152, 16 @ 0x980000 │ │ │ │ - movteq pc, #14368 @ 0x3820 @ │ │ │ │ + cmneq r2, #156, 14 @ 0x2700000 │ │ │ │ + cmneq r2, #136, 16 @ 0x880000 │ │ │ │ + movteq pc, #14352 @ 0x3810 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816558 <__cxa_atexit@plt+0x8045a8> │ │ │ │ + bcc 816568 <__cxa_atexit@plt+0x8045b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816550 <__cxa_atexit@plt+0x8045a0> │ │ │ │ + bhi 816560 <__cxa_atexit@plt+0x8045b0> │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2101573,18 +2101577,18 @@ │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ add r3, r7, #39 @ 0x27 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ str sl, [r6, #-4] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [pc, #132] @ 816560 <__cxa_atexit@plt+0x8045b0> │ │ │ │ + ldr r3, [pc, #132] @ 816570 <__cxa_atexit@plt+0x8045c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ - ldr r2, [pc, #124] @ 816564 <__cxa_atexit@plt+0x8045b4> │ │ │ │ + ldr r2, [pc, #124] @ 816574 <__cxa_atexit@plt+0x8045c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ @@ -2101595,57 +2101599,57 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-76]! @ 0xffffffb4 │ │ │ │ - ldr r2, [pc, #52] @ 816568 <__cxa_atexit@plt+0x8045b8> │ │ │ │ + ldr r2, [pc, #52] @ 816578 <__cxa_atexit@plt+0x8045c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmneq r2, #48, 14 @ 0xc00000 │ │ │ │ - movteq pc, #12444 @ 0x309c @ │ │ │ │ + cmneq r2, #32, 14 @ 0x800000 │ │ │ │ + movteq pc, #12428 @ 0x308c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8165a0 <__cxa_atexit@plt+0x8045f0> │ │ │ │ - ldr r3, [pc, #28] @ 8165a8 <__cxa_atexit@plt+0x8045f8> │ │ │ │ + bcc 8165b0 <__cxa_atexit@plt+0x804600> │ │ │ │ + ldr r3, [pc, #28] @ 8165b8 <__cxa_atexit@plt+0x804608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 811a68 <__cxa_atexit@plt+0x7ffab8> │ │ │ │ + b 811a78 <__cxa_atexit@plt+0x7ffac8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #176, 12 @ 0xb000000 │ │ │ │ - movteq pc, #14040 @ 0x36d8 @ │ │ │ │ + cmneq r2, #160, 12 @ 0xa000000 │ │ │ │ + movteq pc, #14024 @ 0x36c8 @ │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8166a4 <__cxa_atexit@plt+0x8046f4> │ │ │ │ + bcc 8166b4 <__cxa_atexit@plt+0x804704> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81669c <__cxa_atexit@plt+0x8046ec> │ │ │ │ - ldr r2, [pc, #208] @ 8166ac <__cxa_atexit@plt+0x8046fc> │ │ │ │ + bhi 8166ac <__cxa_atexit@plt+0x8046fc> │ │ │ │ + ldr r2, [pc, #208] @ 8166bc <__cxa_atexit@plt+0x80470c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -2101661,173 +2101665,173 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldm r8, {r0, r2, r3, r4, r8} │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r2, r3, r4} │ │ │ │ stmda r6, {r8, r9} │ │ │ │ - ldr r4, [pc, #116] @ 8166b0 <__cxa_atexit@plt+0x804700> │ │ │ │ + ldr r4, [pc, #116] @ 8166c0 <__cxa_atexit@plt+0x804710> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #112] @ 8166b4 <__cxa_atexit@plt+0x804704> │ │ │ │ + ldr r3, [pc, #112] @ 8166c4 <__cxa_atexit@plt+0x804714> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r6, #68 @ 0x44 │ │ │ │ stm lr, {r3, fp, ip} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #68] @ 8166b8 <__cxa_atexit@plt+0x804708> │ │ │ │ + ldr r3, [pc, #68] @ 8166c8 <__cxa_atexit@plt+0x804718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #96, 12 @ 0x6000000 │ │ │ │ + cmneq r2, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #240, 10 @ 0x3c000000 │ │ │ │ - movteq pc, #13512 @ 0x34c8 @ │ │ │ │ + cmneq r2, #224, 10 @ 0x38000000 │ │ │ │ + movteq pc, #13496 @ 0x34b8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8166f4 <__cxa_atexit@plt+0x804744> │ │ │ │ - ldr r3, [pc, #32] @ 8166fc <__cxa_atexit@plt+0x80474c> │ │ │ │ + bcc 816704 <__cxa_atexit@plt+0x804754> │ │ │ │ + ldr r3, [pc, #32] @ 81670c <__cxa_atexit@plt+0x80475c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 816700 <__cxa_atexit@plt+0x804750> │ │ │ │ + ldr r7, [pc, #16] @ 816710 <__cxa_atexit@plt+0x804760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #96, 10 @ 0x18000000 │ │ │ │ - cmneq r2, #8, 8 @ 0x8000000 │ │ │ │ - movteq pc, #13352 @ 0x3428 @ │ │ │ │ + cmneq r2, #80, 10 @ 0x14000000 │ │ │ │ + cmneq r2, #248, 6 @ 0xe0000003 │ │ │ │ + movteq pc, #13336 @ 0x3418 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81673c <__cxa_atexit@plt+0x80478c> │ │ │ │ - ldr r3, [pc, #32] @ 816744 <__cxa_atexit@plt+0x804794> │ │ │ │ + bcc 81674c <__cxa_atexit@plt+0x80479c> │ │ │ │ + ldr r3, [pc, #32] @ 816754 <__cxa_atexit@plt+0x8047a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 816748 <__cxa_atexit@plt+0x804798> │ │ │ │ + ldr r7, [pc, #16] @ 816758 <__cxa_atexit@plt+0x8047a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r2, #228, 12 @ 0xe400000 │ │ │ │ - movteq pc, #12716 @ 0x31ac @ │ │ │ │ + cmneq r2, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r2, #212, 12 @ 0xd400000 │ │ │ │ + movteq pc, #12700 @ 0x319c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816780 <__cxa_atexit@plt+0x8047d0> │ │ │ │ - ldr r3, [pc, #28] @ 816788 <__cxa_atexit@plt+0x8047d8> │ │ │ │ + bcc 816790 <__cxa_atexit@plt+0x8047e0> │ │ │ │ + ldr r3, [pc, #28] @ 816798 <__cxa_atexit@plt+0x8047e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 81678c <__cxa_atexit@plt+0x8047dc> │ │ │ │ + ldr r8, [pc, #16] @ 81679c <__cxa_atexit@plt+0x8047ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 8 @ 0xd0000000 │ │ │ │ - cmneq r2, #244, 12 @ 0xf400000 │ │ │ │ - movteq pc, #13276 @ 0x33dc @ │ │ │ │ + cmneq r2, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq r2, #228, 12 @ 0xe400000 │ │ │ │ + movteq pc, #13260 @ 0x33cc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816810 <__cxa_atexit@plt+0x804860> │ │ │ │ + bcc 816820 <__cxa_atexit@plt+0x804870> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816808 <__cxa_atexit@plt+0x804858> │ │ │ │ - ldr r3, [pc, #88] @ 816818 <__cxa_atexit@plt+0x804868> │ │ │ │ + bhi 816818 <__cxa_atexit@plt+0x804868> │ │ │ │ + ldr r3, [pc, #88] @ 816828 <__cxa_atexit@plt+0x804878> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 81681c <__cxa_atexit@plt+0x80486c> │ │ │ │ + ldr r2, [pc, #84] @ 81682c <__cxa_atexit@plt+0x80487c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #68] @ 816820 <__cxa_atexit@plt+0x804870> │ │ │ │ + ldr r2, [pc, #68] @ 816830 <__cxa_atexit@plt+0x804880> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-16]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 816824 <__cxa_atexit@plt+0x804874> │ │ │ │ + ldr r7, [pc, #40] @ 816834 <__cxa_atexit@plt+0x804884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 816828 <__cxa_atexit@plt+0x804878> │ │ │ │ + ldr r8, [pc, #36] @ 816838 <__cxa_atexit@plt+0x804888> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmneq r2, #116, 8 @ 0x74000000 │ │ │ │ + cmneq r2, #100, 8 @ 0x64000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r2, #100, 4 @ 0x40000006 │ │ │ │ - cmneq r2, #228, 2 @ 0x39 │ │ │ │ - movteq pc, #13152 @ 0x3360 @ │ │ │ │ + cmneq r2, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r2, #212, 2 @ 0x35 │ │ │ │ + movteq pc, #13136 @ 0x3350 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816888 <__cxa_atexit@plt+0x8048d8> │ │ │ │ - ldr r3, [pc, #64] @ 816890 <__cxa_atexit@plt+0x8048e0> │ │ │ │ + bcc 816898 <__cxa_atexit@plt+0x8048e8> │ │ │ │ + ldr r3, [pc, #64] @ 8168a0 <__cxa_atexit@plt+0x8048f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81687c <__cxa_atexit@plt+0x8048cc> │ │ │ │ + beq 81688c <__cxa_atexit@plt+0x8048dc> │ │ │ │ mov r7, r8 │ │ │ │ - b 8168a0 <__cxa_atexit@plt+0x8048f0> │ │ │ │ + b 8168b0 <__cxa_atexit@plt+0x804900> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq pc, #13052 @ 0x32fc @ │ │ │ │ + movteq pc, #13036 @ 0x32ec @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816adc <__cxa_atexit@plt+0x804b2c> │ │ │ │ + bhi 816aec <__cxa_atexit@plt+0x804b3c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -2101886,15 +2101890,15 @@ │ │ │ │ ldr lr, [r7, #115] @ 0x73 │ │ │ │ add r9, r7, #119 @ 0x77 │ │ │ │ ldm r9, {r0, r1, r2, r3, r4, r8, r9} │ │ │ │ str sl, [r6, #-4] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ str sl, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #296] @ 816ae8 <__cxa_atexit@plt+0x804b38> │ │ │ │ + ldr r7, [pc, #296] @ 816af8 <__cxa_atexit@plt+0x804b48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-128] @ 0xffffff80 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ @@ -2101932,55 +2101936,55 @@ │ │ │ │ str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [r5, #-104] @ 0xffffff98 │ │ │ │ - ldr r7, [pc, #116] @ 816aec <__cxa_atexit@plt+0x804b3c> │ │ │ │ + ldr r7, [pc, #116] @ 816afc <__cxa_atexit@plt+0x804b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ str r4, [r5, #-108] @ 0xffffff94 │ │ │ │ - ldr r4, [pc, #104] @ 816af0 <__cxa_atexit@plt+0x804b40> │ │ │ │ + ldr r4, [pc, #104] @ 816b00 <__cxa_atexit@plt+0x804b50> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [r5, #-112] @ 0xffffff90 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r5, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [r5, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [r5, #-124] @ 0xffffff84 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-24]! @ 0xffffffe8 │ │ │ │ str r7, [r5, #-132]! @ 0xffffff7c │ │ │ │ - ldr r7, [pc, #48] @ 816af4 <__cxa_atexit@plt+0x804b44> │ │ │ │ + ldr r7, [pc, #48] @ 816b04 <__cxa_atexit@plt+0x804b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 816af8 <__cxa_atexit@plt+0x804b48> │ │ │ │ + ldr r8, [pc, #44] @ 816b08 <__cxa_atexit@plt+0x804b58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - cmneq r2, #176, 18 @ 0x2c0000 │ │ │ │ - cmneq r2, #48, 14 @ 0xc00000 │ │ │ │ - tsteq pc, #140, 26 @ 0x2300 │ │ │ │ + cmneq r2, #160, 18 @ 0x280000 │ │ │ │ + cmneq r2, #32, 14 @ 0x800000 │ │ │ │ + tsteq pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816cfc <__cxa_atexit@plt+0x804d4c> │ │ │ │ + bhi 816d0c <__cxa_atexit@plt+0x804d5c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2102073,15 +2102077,15 @@ │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [pc, #92] @ 816d08 <__cxa_atexit@plt+0x804d58> │ │ │ │ + ldr r7, [pc, #92] @ 816d18 <__cxa_atexit@plt+0x804d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ @@ -2102097,83 +2102101,83 @@ │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #144]! @ 0x90 │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #68, 12 @ 0x4400000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816d38 <__cxa_atexit@plt+0x804d88> │ │ │ │ - ldr r3, [pc, #24] @ 816d40 <__cxa_atexit@plt+0x804d90> │ │ │ │ + bcc 816d48 <__cxa_atexit@plt+0x804d98> │ │ │ │ + ldr r3, [pc, #24] @ 816d50 <__cxa_atexit@plt+0x804da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 301330 <__cxa_atexit@plt+0x2ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #20, 30 @ 0x50 │ │ │ │ - movteq lr, #15972 @ 0x3e64 │ │ │ │ + cmneq r2, #4, 30 │ │ │ │ + movteq lr, #15956 @ 0x3e54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816dd0 <__cxa_atexit@plt+0x804e20> │ │ │ │ + bcc 816de0 <__cxa_atexit@plt+0x804e30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 816dc8 <__cxa_atexit@plt+0x804e18> │ │ │ │ - ldr lr, [pc, #100] @ 816dd8 <__cxa_atexit@plt+0x804e28> │ │ │ │ + bhi 816dd8 <__cxa_atexit@plt+0x804e28> │ │ │ │ + ldr lr, [pc, #100] @ 816de8 <__cxa_atexit@plt+0x804e38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 816ddc <__cxa_atexit@plt+0x804e2c> │ │ │ │ + ldr r2, [pc, #96] @ 816dec <__cxa_atexit@plt+0x804e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 816de0 <__cxa_atexit@plt+0x804e30> │ │ │ │ + ldr r3, [pc, #68] @ 816df0 <__cxa_atexit@plt+0x804e40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #32] @ 816de4 <__cxa_atexit@plt+0x804e34> │ │ │ │ + ldr r7, [pc, #32] @ 816df4 <__cxa_atexit@plt+0x804e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - cmneq r2, #192, 28 @ 0xc00 │ │ │ │ + cmneq r2, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #140, 28 @ 0x8c0 │ │ │ │ - movteq lr, #16052 @ 0x3eb4 │ │ │ │ + cmneq r2, #124, 28 @ 0x7c0 │ │ │ │ + movteq lr, #16036 @ 0x3ea4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816f1c <__cxa_atexit@plt+0x804f6c> │ │ │ │ + bcc 816f2c <__cxa_atexit@plt+0x804f7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ cmp ip, r3 │ │ │ │ - bhi 816f14 <__cxa_atexit@plt+0x804f64> │ │ │ │ + bhi 816f24 <__cxa_atexit@plt+0x804f74> │ │ │ │ add r6, r7, #3 │ │ │ │ ldm r6, {r1, r3, r6} │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [r7, #19] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -2102186,29 +2102190,29 @@ │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr fp, [r7, #39] @ 0x27 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [r7, #43] @ 0x2b │ │ │ │ ldr sl, [r7, #47] @ 0x2f │ │ │ │ ldr r9, [r7, #51] @ 0x33 │ │ │ │ mov r6, ip │ │ │ │ - ldr r2, [pc, #184] @ 816f28 <__cxa_atexit@plt+0x804f78> │ │ │ │ + ldr r2, [pc, #184] @ 816f38 <__cxa_atexit@plt+0x804f88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-100]! @ 0xffffff9c │ │ │ │ str r6, [ip, #-12] │ │ │ │ str r8, [ip, #-8] │ │ │ │ stmda ip, {r1, r3} │ │ │ │ str lr, [ip, #-44] @ 0xffffffd4 │ │ │ │ str r3, [ip, #-40] @ 0xffffffd8 │ │ │ │ str fp, [ip, #-36] @ 0xffffffdc │ │ │ │ str r4, [ip, #-32] @ 0xffffffe0 │ │ │ │ str sl, [ip, #-28] @ 0xffffffe4 │ │ │ │ str r9, [ip, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #140] @ 816f2c <__cxa_atexit@plt+0x804f7c> │ │ │ │ + ldr r6, [pc, #140] @ 816f3c <__cxa_atexit@plt+0x804f8c> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r4, [pc, #136] @ 816f30 <__cxa_atexit@plt+0x804f80> │ │ │ │ + ldr r4, [pc, #136] @ 816f40 <__cxa_atexit@plt+0x804f90> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [ip, #-76] @ 0xffffffb4 │ │ │ │ str r8, [ip, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [ip, #-68] @ 0xffffffbc │ │ │ │ str r1, [ip, #-64] @ 0xffffffc0 │ │ │ │ @@ -2102221,62 +2102225,62 @@ │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ str r0, [ip, #-92] @ 0xffffffa4 │ │ │ │ str r2, [ip, #-88] @ 0xffffffa8 │ │ │ │ mov r3, ip │ │ │ │ str r6, [r3, #-20]! @ 0xffffffec │ │ │ │ mov r6, ip │ │ │ │ str r4, [r6, #-84]! @ 0xffffffac │ │ │ │ - ldr r4, [pc, #56] @ 816f34 <__cxa_atexit@plt+0x804f84> │ │ │ │ + ldr r4, [pc, #56] @ 816f44 <__cxa_atexit@plt+0x804f94> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ stmib r5, {r3, r6} │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - cmneq r2, #104, 26 @ 0x1a00 │ │ │ │ - movteq lr, #13752 @ 0x35b8 │ │ │ │ + cmneq r2, #88, 26 @ 0x1600 │ │ │ │ + movteq lr, #13736 @ 0x35a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 816f78 <__cxa_atexit@plt+0x804fc8> │ │ │ │ - ldr r3, [pc, #40] @ 816f80 <__cxa_atexit@plt+0x804fd0> │ │ │ │ + bcc 816f88 <__cxa_atexit@plt+0x804fd8> │ │ │ │ + ldr r3, [pc, #40] @ 816f90 <__cxa_atexit@plt+0x804fe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 816f84 <__cxa_atexit@plt+0x804fd4> │ │ │ │ + ldr r2, [pc, #24] @ 816f94 <__cxa_atexit@plt+0x804fe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 810d00 <__cxa_atexit@plt+0x7fed50> │ │ │ │ + b 810d10 <__cxa_atexit@plt+0x7fed60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228, 24 @ 0xe400 │ │ │ │ cmneq r2, #212, 24 @ 0xd400 │ │ │ │ - movteq lr, #15656 @ 0x3d28 │ │ │ │ + cmneq r2, #196, 24 @ 0xc400 │ │ │ │ + movteq lr, #15640 @ 0x3d18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81708c <__cxa_atexit@plt+0x8050dc> │ │ │ │ + bcc 81709c <__cxa_atexit@plt+0x8050ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817084 <__cxa_atexit@plt+0x8050d4> │ │ │ │ + bhi 817094 <__cxa_atexit@plt+0x8050e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -2102293,489 +2102297,489 @@ │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ str lr, [r6] │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #120] @ 817094 <__cxa_atexit@plt+0x8050e4> │ │ │ │ + ldr r2, [pc, #120] @ 8170a4 <__cxa_atexit@plt+0x8050f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r6, #-4] │ │ │ │ - ldr r3, [pc, #112] @ 817098 <__cxa_atexit@plt+0x8050e8> │ │ │ │ + ldr r3, [pc, #112] @ 8170a8 <__cxa_atexit@plt+0x8050f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #60] @ 81709c <__cxa_atexit@plt+0x8050ec> │ │ │ │ + ldr r3, [pc, #60] @ 8170ac <__cxa_atexit@plt+0x8050fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq r2, #4, 24 @ 0x400 │ │ │ │ - movteq lr, #14988 @ 0x3a8c │ │ │ │ + cmneq r2, #244, 22 @ 0x3d000 │ │ │ │ + movteq lr, #14972 @ 0x3a7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8170d8 <__cxa_atexit@plt+0x805128> │ │ │ │ - ldr r3, [pc, #32] @ 8170e0 <__cxa_atexit@plt+0x805130> │ │ │ │ + bcc 8170e8 <__cxa_atexit@plt+0x805138> │ │ │ │ + ldr r3, [pc, #32] @ 8170f0 <__cxa_atexit@plt+0x805140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8170e4 <__cxa_atexit@plt+0x805134> │ │ │ │ + ldr r7, [pc, #16] @ 8170f4 <__cxa_atexit@plt+0x805144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r2, #72, 26 @ 0x1200 │ │ │ │ - movteq lr, #14904 @ 0x3a38 │ │ │ │ + cmneq r2, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r2, #56, 26 @ 0xe00 │ │ │ │ + movteq lr, #14888 @ 0x3a28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817120 <__cxa_atexit@plt+0x805170> │ │ │ │ - ldr r3, [pc, #32] @ 817128 <__cxa_atexit@plt+0x805178> │ │ │ │ + bcc 817130 <__cxa_atexit@plt+0x805180> │ │ │ │ + ldr r3, [pc, #32] @ 817138 <__cxa_atexit@plt+0x805188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81712c <__cxa_atexit@plt+0x80517c> │ │ │ │ + ldr r7, [pc, #16] @ 81713c <__cxa_atexit@plt+0x80518c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #52, 22 @ 0xd000 │ │ │ │ - msreq SPSR_x, #140, 12 @ 0x8c00000 │ │ │ │ - movteq lr, #14856 @ 0x3a08 │ │ │ │ + cmneq r2, #36, 22 @ 0x9000 │ │ │ │ + msreq SPSR_x, #124, 12 @ 0x7c00000 │ │ │ │ + movteq lr, #14840 @ 0x39f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8171d8 <__cxa_atexit@plt+0x805228> │ │ │ │ + bcc 8171e8 <__cxa_atexit@plt+0x805238> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8171d0 <__cxa_atexit@plt+0x805220> │ │ │ │ - ldr r3, [pc, #128] @ 8171e0 <__cxa_atexit@plt+0x805230> │ │ │ │ + bhi 8171e0 <__cxa_atexit@plt+0x805230> │ │ │ │ + ldr r3, [pc, #128] @ 8171f0 <__cxa_atexit@plt+0x805240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #104] @ 8171e4 <__cxa_atexit@plt+0x805234> │ │ │ │ + ldr lr, [pc, #104] @ 8171f4 <__cxa_atexit@plt+0x805244> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #96] @ 8171e8 <__cxa_atexit@plt+0x805238> │ │ │ │ + ldr r1, [pc, #96] @ 8171f8 <__cxa_atexit@plt+0x805248> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 8171ec <__cxa_atexit@plt+0x80523c> │ │ │ │ + ldr r0, [pc, #88] @ 8171fc <__cxa_atexit@plt+0x80524c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #80] @ 8171f0 <__cxa_atexit@plt+0x805240> │ │ │ │ + ldr r0, [pc, #80] @ 817200 <__cxa_atexit@plt+0x805250> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #12] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 8171f4 <__cxa_atexit@plt+0x805244> │ │ │ │ + ldr r8, [pc, #40] @ 817204 <__cxa_atexit@plt+0x805254> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r2, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r2, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r2, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r2, #216, 22 @ 0x36000 │ │ │ │ + cmneq r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 817218 <__cxa_atexit@plt+0x805268> │ │ │ │ + bne 817228 <__cxa_atexit@plt+0x805278> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817254 <__cxa_atexit@plt+0x8052a4> │ │ │ │ + bhi 817264 <__cxa_atexit@plt+0x8052b4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #44] @ 817260 <__cxa_atexit@plt+0x8052b0> │ │ │ │ + ldr r3, [pc, #44] @ 817270 <__cxa_atexit@plt+0x8052c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #36] @ 817264 <__cxa_atexit@plt+0x8052b4> │ │ │ │ + ldr r2, [pc, #36] @ 817274 <__cxa_atexit@plt+0x8052c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #224, 30 @ 0x380 │ │ │ │ - cmneq r2, #156, 20 @ 0x9c000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #208, 30 @ 0x340 │ │ │ │ + cmneq r2, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817294 <__cxa_atexit@plt+0x8052e4> │ │ │ │ - ldr r3, [pc, #24] @ 81729c <__cxa_atexit@plt+0x8052ec> │ │ │ │ + bcc 8172a4 <__cxa_atexit@plt+0x8052f4> │ │ │ │ + ldr r3, [pc, #24] @ 8172ac <__cxa_atexit@plt+0x8052fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #184, 18 @ 0x2e0000 │ │ │ │ - movteq lr, #14504 @ 0x38a8 │ │ │ │ + cmneq r2, #168, 18 @ 0x2a0000 │ │ │ │ + movteq lr, #14488 @ 0x3898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817310 <__cxa_atexit@plt+0x805360> │ │ │ │ - ldr lr, [pc, #88] @ 817320 <__cxa_atexit@plt+0x805370> │ │ │ │ + bhi 817320 <__cxa_atexit@plt+0x805370> │ │ │ │ + ldr lr, [pc, #88] @ 817330 <__cxa_atexit@plt+0x805380> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r3, [pc, #68] @ 817324 <__cxa_atexit@plt+0x805374> │ │ │ │ + ldr r3, [pc, #68] @ 817334 <__cxa_atexit@plt+0x805384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #28] @ 817328 <__cxa_atexit@plt+0x805378> │ │ │ │ + ldr r7, [pc, #28] @ 817338 <__cxa_atexit@plt+0x805388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r2, #148, 24 @ 0x9400 │ │ │ │ - movteq lr, #12756 @ 0x31d4 │ │ │ │ + cmneq r2, #132, 24 @ 0x8400 │ │ │ │ + movteq lr, #12740 @ 0x31c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817364 <__cxa_atexit@plt+0x8053b4> │ │ │ │ - ldr r3, [pc, #32] @ 81736c <__cxa_atexit@plt+0x8053bc> │ │ │ │ + bcc 817374 <__cxa_atexit@plt+0x8053c4> │ │ │ │ + ldr r3, [pc, #32] @ 81737c <__cxa_atexit@plt+0x8053cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 817370 <__cxa_atexit@plt+0x8053c0> │ │ │ │ + ldr r7, [pc, #16] @ 817380 <__cxa_atexit@plt+0x8053d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #240, 16 @ 0xf00000 │ │ │ │ - cmneq r2, #160, 14 @ 0x2800000 │ │ │ │ + cmneq r2, #224, 16 @ 0xe00000 │ │ │ │ + cmneq r2, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8173a0 <__cxa_atexit@plt+0x8053f0> │ │ │ │ - ldr r3, [pc, #24] @ 8173a8 <__cxa_atexit@plt+0x8053f8> │ │ │ │ + bcc 8173b0 <__cxa_atexit@plt+0x805400> │ │ │ │ + ldr r3, [pc, #24] @ 8173b8 <__cxa_atexit@plt+0x805408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #172, 16 @ 0xac0000 │ │ │ │ - movteq lr, #12640 @ 0x3160 │ │ │ │ + cmneq r2, #156, 16 @ 0x9c0000 │ │ │ │ + movteq lr, #12624 @ 0x3150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817428 <__cxa_atexit@plt+0x805478> │ │ │ │ + bcc 817438 <__cxa_atexit@plt+0x805488> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817420 <__cxa_atexit@plt+0x805470> │ │ │ │ - ldr r3, [pc, #84] @ 817430 <__cxa_atexit@plt+0x805480> │ │ │ │ + bhi 817430 <__cxa_atexit@plt+0x805480> │ │ │ │ + ldr r3, [pc, #84] @ 817440 <__cxa_atexit@plt+0x805490> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 817434 <__cxa_atexit@plt+0x805484> │ │ │ │ + ldr r2, [pc, #80] @ 817444 <__cxa_atexit@plt+0x805494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 817438 <__cxa_atexit@plt+0x805488> │ │ │ │ + ldr r1, [pc, #60] @ 817448 <__cxa_atexit@plt+0x805498> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81743c <__cxa_atexit@plt+0x80548c> │ │ │ │ + ldr r7, [pc, #32] @ 81744c <__cxa_atexit@plt+0x80549c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #88, 16 @ 0x580000 │ │ │ │ + cmneq r2, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #52, 16 @ 0x340000 │ │ │ │ - movteq lr, #14108 @ 0x371c │ │ │ │ + cmneq r2, #36, 16 @ 0x240000 │ │ │ │ + movteq lr, #14092 @ 0x370c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817498 <__cxa_atexit@plt+0x8054e8> │ │ │ │ - ldr r3, [pc, #64] @ 8174a0 <__cxa_atexit@plt+0x8054f0> │ │ │ │ + bcc 8174a8 <__cxa_atexit@plt+0x8054f8> │ │ │ │ + ldr r3, [pc, #64] @ 8174b0 <__cxa_atexit@plt+0x805500> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 8174a4 <__cxa_atexit@plt+0x8054f4> │ │ │ │ + ldr r2, [pc, #60] @ 8174b4 <__cxa_atexit@plt+0x805504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 817490 <__cxa_atexit@plt+0x8054e0> │ │ │ │ - b 8174b4 <__cxa_atexit@plt+0x805504> │ │ │ │ + beq 8174a0 <__cxa_atexit@plt+0x8054f0> │ │ │ │ + b 8174c4 <__cxa_atexit@plt+0x805514> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, #212, 14 @ 0x3500000 │ │ │ │ - movteq lr, #14004 @ 0x36b4 │ │ │ │ + cmneq r2, #196, 14 @ 0x3100000 │ │ │ │ + movteq lr, #13988 @ 0x36a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 817504 <__cxa_atexit@plt+0x805554> │ │ │ │ + bne 817514 <__cxa_atexit@plt+0x805564> │ │ │ │ ldr r2, [r7, #5] │ │ │ │ bic r3, r2, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 817504 <__cxa_atexit@plt+0x805554> │ │ │ │ + bne 817514 <__cxa_atexit@plt+0x805564> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ - ldr ip, [pc, #76] @ 81753c <__cxa_atexit@plt+0x80558c> │ │ │ │ + ldr ip, [pc, #76] @ 81754c <__cxa_atexit@plt+0x80559c> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r5, #-8] │ │ │ │ mvn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, #0 │ │ │ │ - b 817520 <__cxa_atexit@plt+0x805570> │ │ │ │ - ldr ip, [pc, #40] @ 817534 <__cxa_atexit@plt+0x805584> │ │ │ │ + b 817530 <__cxa_atexit@plt+0x805580> │ │ │ │ + ldr ip, [pc, #40] @ 817544 <__cxa_atexit@plt+0x805594> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ mov r1, #3 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #28] @ 817538 <__cxa_atexit@plt+0x805588> │ │ │ │ + ldr r2, [pc, #28] @ 817548 <__cxa_atexit@plt+0x805598> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r3, #2 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r7, [r5, r1, lsl #2] │ │ │ │ str r2, [r5, r0, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx ip │ │ │ │ - cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r2, #36, 14 @ 0x900000 │ │ │ │ + cmneq r2, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r2, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8175b0 <__cxa_atexit@plt+0x805600> │ │ │ │ + bhi 8175c0 <__cxa_atexit@plt+0x805610> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #96] @ 8175cc <__cxa_atexit@plt+0x80561c> │ │ │ │ + ldr lr, [pc, #96] @ 8175dc <__cxa_atexit@plt+0x80562c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 8175d0 <__cxa_atexit@plt+0x805620> │ │ │ │ + ldr r9, [pc, #92] @ 8175e0 <__cxa_atexit@plt+0x805630> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r1, r3} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #64] @ 8175d4 <__cxa_atexit@plt+0x805624> │ │ │ │ + ldr r3, [pc, #64] @ 8175e4 <__cxa_atexit@plt+0x805634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 8175d8 <__cxa_atexit@plt+0x805628> │ │ │ │ + ldr r3, [pc, #28] @ 8175e8 <__cxa_atexit@plt+0x805638> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmneq r2, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r2, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq lr, #13696 @ 0x3580 │ │ │ │ + movteq lr, #13680 @ 0x3570 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 817540 <__cxa_atexit@plt+0x805590> │ │ │ │ - movteq lr, #14028 @ 0x36cc │ │ │ │ + b 817550 <__cxa_atexit@plt+0x8055a0> │ │ │ │ + movteq lr, #14012 @ 0x36bc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817624 <__cxa_atexit@plt+0x805674> │ │ │ │ - ldr r3, [pc, #28] @ 817634 <__cxa_atexit@plt+0x805684> │ │ │ │ + bcc 817634 <__cxa_atexit@plt+0x805684> │ │ │ │ + ldr r3, [pc, #28] @ 817644 <__cxa_atexit@plt+0x805694> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 817638 <__cxa_atexit@plt+0x805688> │ │ │ │ + ldr r7, [pc, #12] @ 817648 <__cxa_atexit@plt+0x805698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq lr, #14000 @ 0x36b0 │ │ │ │ - movteq lr, #13960 @ 0x3688 │ │ │ │ + movteq lr, #13984 @ 0x36a0 │ │ │ │ + movteq lr, #13944 @ 0x3678 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 817660 <__cxa_atexit@plt+0x8056b0> │ │ │ │ + ldr r3, [pc, #16] @ 817670 <__cxa_atexit@plt+0x8056c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq lr, #13920 @ 0x3660 │ │ │ │ + movteq lr, #13904 @ 0x3650 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 817688 <__cxa_atexit@plt+0x8056d8> │ │ │ │ + ldr r3, [pc, #16] @ 817698 <__cxa_atexit@plt+0x8056e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq lr, #13880 @ 0x3638 │ │ │ │ + movteq lr, #13864 @ 0x3628 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8176b0 <__cxa_atexit@plt+0x805700> │ │ │ │ + ldr r3, [pc, #16] @ 8176c0 <__cxa_atexit@plt+0x805710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq lr, #13840 @ 0x3610 │ │ │ │ + movteq lr, #13824 @ 0x3600 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 8176e4 <__cxa_atexit@plt+0x805734> │ │ │ │ + ldr r0, [pc, #24] @ 8176f4 <__cxa_atexit@plt+0x805744> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq lr, #13788 @ 0x35dc │ │ │ │ + movteq lr, #13772 @ 0x35cc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 81771c <__cxa_atexit@plt+0x80576c> │ │ │ │ + ldr r0, [pc, #20] @ 81772c <__cxa_atexit@plt+0x80577c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq lr, #13732 @ 0x35a4 │ │ │ │ + movteq lr, #13716 @ 0x3594 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ - ldr r0, [pc, #24] @ 817760 <__cxa_atexit@plt+0x8057b0> │ │ │ │ + ldr r0, [pc, #24] @ 817770 <__cxa_atexit@plt+0x8057c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #32] │ │ │ │ stmda r5, {r1, r2, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq lr, #13664 @ 0x3560 │ │ │ │ + movteq lr, #13648 @ 0x3550 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817848 <__cxa_atexit@plt+0x805898> │ │ │ │ + bhi 817858 <__cxa_atexit@plt+0x8058a8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -2102793,620 +2102797,620 @@ │ │ │ │ str r8, [r6, #-8] │ │ │ │ stmda r6, {r3, fp} │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #104] @ 817854 <__cxa_atexit@plt+0x8058a4> │ │ │ │ + ldr r3, [pc, #104] @ 817864 <__cxa_atexit@plt+0x8058b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ str sl, [r6, #-68] @ 0xffffffbc │ │ │ │ str r8, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #56] @ 817858 <__cxa_atexit@plt+0x8058a8> │ │ │ │ + ldr r3, [pc, #56] @ 817868 <__cxa_atexit@plt+0x8058b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #48] @ 81785c <__cxa_atexit@plt+0x8058ac> │ │ │ │ + ldr r3, [pc, #48] @ 81786c <__cxa_atexit@plt+0x8058bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ sub r3, r6, #75 @ 0x4b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - cmneq r2, #56, 8 @ 0x38000000 │ │ │ │ - movteq lr, #13452 @ 0x348c │ │ │ │ + cmneq r2, #40, 8 @ 0x28000000 │ │ │ │ + movteq lr, #13436 @ 0x347c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817898 <__cxa_atexit@plt+0x8058e8> │ │ │ │ - ldr r3, [pc, #32] @ 8178a0 <__cxa_atexit@plt+0x8058f0> │ │ │ │ + bcc 8178a8 <__cxa_atexit@plt+0x8058f8> │ │ │ │ + ldr r3, [pc, #32] @ 8178b0 <__cxa_atexit@plt+0x805900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8178a4 <__cxa_atexit@plt+0x8058f4> │ │ │ │ + ldr r7, [pc, #16] @ 8178b4 <__cxa_atexit@plt+0x805904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #188, 6 @ 0xf0000002 │ │ │ │ - cmneq r2, #100, 26 @ 0x1900 │ │ │ │ - movteq lr, #13420 @ 0x346c │ │ │ │ + cmneq r2, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq r2, #84, 26 @ 0x1500 │ │ │ │ + movteq lr, #13404 @ 0x345c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81790c <__cxa_atexit@plt+0x80595c> │ │ │ │ + bcc 81791c <__cxa_atexit@plt+0x80596c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817904 <__cxa_atexit@plt+0x805954> │ │ │ │ - ldr r3, [pc, #60] @ 817914 <__cxa_atexit@plt+0x805964> │ │ │ │ + bhi 817914 <__cxa_atexit@plt+0x805964> │ │ │ │ + ldr r3, [pc, #60] @ 817924 <__cxa_atexit@plt+0x805974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 817918 <__cxa_atexit@plt+0x805968> │ │ │ │ + ldr r3, [pc, #44] @ 817928 <__cxa_atexit@plt+0x805978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 81791c <__cxa_atexit@plt+0x80596c> │ │ │ │ + ldr r7, [pc, #28] @ 81792c <__cxa_atexit@plt+0x80597c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #100, 6 @ 0x90000001 │ │ │ │ + cmneq r2, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, #104, 24 @ 0x6800 │ │ │ │ - movteq lr, #13288 @ 0x33e8 │ │ │ │ + cmneq r2, #88, 24 @ 0x5800 │ │ │ │ + movteq lr, #13272 @ 0x33d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817970 <__cxa_atexit@plt+0x8059c0> │ │ │ │ - ldr r3, [pc, #56] @ 817978 <__cxa_atexit@plt+0x8059c8> │ │ │ │ + bcc 817980 <__cxa_atexit@plt+0x8059d0> │ │ │ │ + ldr r3, [pc, #56] @ 817988 <__cxa_atexit@plt+0x8059d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 81797c <__cxa_atexit@plt+0x8059cc> │ │ │ │ + ldr r3, [pc, #48] @ 81798c <__cxa_atexit@plt+0x8059dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 817980 <__cxa_atexit@plt+0x8059d0> │ │ │ │ + ldr r3, [pc, #36] @ 817990 <__cxa_atexit@plt+0x8059e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 817984 <__cxa_atexit@plt+0x8059d4> │ │ │ │ + ldr r8, [pc, #24] @ 817994 <__cxa_atexit@plt+0x8059e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #252, 4 @ 0xc000000f │ │ │ │ - cmneq r2, #24, 6 @ 0x60000000 │ │ │ │ - cmneq r2, #236, 6 @ 0xb0000003 │ │ │ │ - cmneq r2, #28, 8 @ 0x1c000000 │ │ │ │ - movteq lr, #13156 @ 0x3364 │ │ │ │ + cmneq r2, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r2, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r2, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r2, #12, 8 @ 0xc000000 │ │ │ │ + movteq lr, #13140 @ 0x3354 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8179c0 <__cxa_atexit@plt+0x805a10> │ │ │ │ - ldr r3, [pc, #32] @ 8179c8 <__cxa_atexit@plt+0x805a18> │ │ │ │ + bcc 8179d0 <__cxa_atexit@plt+0x805a20> │ │ │ │ + ldr r3, [pc, #32] @ 8179d8 <__cxa_atexit@plt+0x805a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8179cc <__cxa_atexit@plt+0x805a1c> │ │ │ │ + ldr r7, [pc, #16] @ 8179dc <__cxa_atexit@plt+0x805a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #148, 4 @ 0x40000009 │ │ │ │ - cmneq r2, #60, 24 @ 0x3c00 │ │ │ │ - movteq lr, #13136 @ 0x3350 │ │ │ │ + cmneq r2, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r2, #44, 24 @ 0x2c00 │ │ │ │ + movteq lr, #13120 @ 0x3340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817a4c <__cxa_atexit@plt+0x805a9c> │ │ │ │ + bcc 817a5c <__cxa_atexit@plt+0x805aac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817a44 <__cxa_atexit@plt+0x805a94> │ │ │ │ - ldr r3, [pc, #80] @ 817a54 <__cxa_atexit@plt+0x805aa4> │ │ │ │ + bhi 817a54 <__cxa_atexit@plt+0x805aa4> │ │ │ │ + ldr r3, [pc, #80] @ 817a64 <__cxa_atexit@plt+0x805ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 817a58 <__cxa_atexit@plt+0x805aa8> │ │ │ │ + ldr r2, [pc, #76] @ 817a68 <__cxa_atexit@plt+0x805ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #68] @ 817a5c <__cxa_atexit@plt+0x805aac> │ │ │ │ + ldr r1, [pc, #68] @ 817a6c <__cxa_atexit@plt+0x805abc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, r8} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 817a60 <__cxa_atexit@plt+0x805ab0> │ │ │ │ + ldr r7, [pc, #32] @ 817a70 <__cxa_atexit@plt+0x805ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmneq r2, #76, 6 @ 0x30000001 │ │ │ │ - movteq lr, #12948 @ 0x3294 │ │ │ │ + cmneq r2, #60, 6 @ 0xf0000000 │ │ │ │ + movteq lr, #12932 @ 0x3284 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 817a90 <__cxa_atexit@plt+0x805ae0> │ │ │ │ - ldr r7, [pc, #100] @ 817ae8 <__cxa_atexit@plt+0x805b38> │ │ │ │ + bne 817aa0 <__cxa_atexit@plt+0x805af0> │ │ │ │ + ldr r7, [pc, #100] @ 817af8 <__cxa_atexit@plt+0x805b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817adc <__cxa_atexit@plt+0x805b2c> │ │ │ │ + bhi 817aec <__cxa_atexit@plt+0x805b3c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #60] @ 817aec <__cxa_atexit@plt+0x805b3c> │ │ │ │ + ldr r2, [pc, #60] @ 817afc <__cxa_atexit@plt+0x805b4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #52] @ 817af0 <__cxa_atexit@plt+0x805b40> │ │ │ │ + ldr r3, [pc, #52] @ 817b00 <__cxa_atexit@plt+0x805b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r7, [r6, #-12] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #200, 12 @ 0xc800000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r2, #84, 6 @ 0x50000001 │ │ │ │ + cmneq r2, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817b20 <__cxa_atexit@plt+0x805b70> │ │ │ │ - ldr r3, [pc, #24] @ 817b28 <__cxa_atexit@plt+0x805b78> │ │ │ │ + bcc 817b30 <__cxa_atexit@plt+0x805b80> │ │ │ │ + ldr r3, [pc, #24] @ 817b38 <__cxa_atexit@plt+0x805b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44, 2 │ │ │ │ - movteq sp, #14592 @ 0x3900 │ │ │ │ + cmneq r2, #28, 2 │ │ │ │ + movteq sp, #14576 @ 0x38f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817bb0 <__cxa_atexit@plt+0x805c00> │ │ │ │ - ldr lr, [pc, #108] @ 817bc0 <__cxa_atexit@plt+0x805c10> │ │ │ │ + bhi 817bc0 <__cxa_atexit@plt+0x805c10> │ │ │ │ + ldr lr, [pc, #108] @ 817bd0 <__cxa_atexit@plt+0x805c20> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ sub r0, r6, #27 │ │ │ │ - ldr r9, [pc, #88] @ 817bc4 <__cxa_atexit@plt+0x805c14> │ │ │ │ + ldr r9, [pc, #88] @ 817bd4 <__cxa_atexit@plt+0x805c24> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ - ldr sl, [pc, #80] @ 817bc8 <__cxa_atexit@plt+0x805c18> │ │ │ │ + ldr sl, [pc, #80] @ 817bd8 <__cxa_atexit@plt+0x805c28> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r2, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, r7, sl} │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #32] @ 817bcc <__cxa_atexit@plt+0x805c1c> │ │ │ │ + ldr r7, [pc, #32] @ 817bdc <__cxa_atexit@plt+0x805c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmneq r2, #116, 6 @ 0xd0000001 │ │ │ │ - cmneq r2, #152, 4 @ 0x80000009 │ │ │ │ - cmneq r2, #164 @ 0xa4 │ │ │ │ - movteq lr, #12548 @ 0x3104 │ │ │ │ + cmneq r2, #100, 6 @ 0x90000001 │ │ │ │ + cmneq r2, #136, 4 @ 0x80000008 │ │ │ │ + cmneq r2, #148 @ 0x94 │ │ │ │ + movteq lr, #12532 @ 0x30f4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817c48 <__cxa_atexit@plt+0x805c98> │ │ │ │ + bcc 817c58 <__cxa_atexit@plt+0x805ca8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817c40 <__cxa_atexit@plt+0x805c90> │ │ │ │ - ldr r3, [pc, #80] @ 817c50 <__cxa_atexit@plt+0x805ca0> │ │ │ │ + bhi 817c50 <__cxa_atexit@plt+0x805ca0> │ │ │ │ + ldr r3, [pc, #80] @ 817c60 <__cxa_atexit@plt+0x805cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ - ldr r2, [pc, #48] @ 817c54 <__cxa_atexit@plt+0x805ca4> │ │ │ │ + ldr r2, [pc, #48] @ 817c64 <__cxa_atexit@plt+0x805cb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str lr, [r5, #4] │ │ │ │ sub sl, r6, #7 │ │ │ │ - b 817604 <__cxa_atexit@plt+0x805654> │ │ │ │ + b 817614 <__cxa_atexit@plt+0x805664> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #60 @ 0x3c │ │ │ │ - cmneq r2, #236, 2 @ 0x3b │ │ │ │ - movteq lr, #12512 @ 0x30e0 │ │ │ │ + cmneq r2, #44 @ 0x2c │ │ │ │ + cmneq r2, #220, 2 @ 0x37 │ │ │ │ + movteq lr, #12496 @ 0x30d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817cc0 <__cxa_atexit@plt+0x805d10> │ │ │ │ - ldr lr, [pc, #76] @ 817cc8 <__cxa_atexit@plt+0x805d18> │ │ │ │ + bcc 817cd0 <__cxa_atexit@plt+0x805d20> │ │ │ │ + ldr lr, [pc, #76] @ 817cd8 <__cxa_atexit@plt+0x805d28> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 817cb4 <__cxa_atexit@plt+0x805d04> │ │ │ │ + beq 817cc4 <__cxa_atexit@plt+0x805d14> │ │ │ │ mov r7, r8 │ │ │ │ - b 817cd8 <__cxa_atexit@plt+0x805d28> │ │ │ │ + b 817ce8 <__cxa_atexit@plt+0x805d38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq lr, #12400 @ 0x3070 │ │ │ │ + movteq lr, #12384 @ 0x3060 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 817d08 <__cxa_atexit@plt+0x805d58> │ │ │ │ + bne 817d18 <__cxa_atexit@plt+0x805d68> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #116] @ 817d64 <__cxa_atexit@plt+0x805db4> │ │ │ │ + ldr r3, [pc, #116] @ 817d74 <__cxa_atexit@plt+0x805dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #108] @ 817d68 <__cxa_atexit@plt+0x805db8> │ │ │ │ + ldr r3, [pc, #108] @ 817d78 <__cxa_atexit@plt+0x805dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817d58 <__cxa_atexit@plt+0x805da8> │ │ │ │ + bhi 817d68 <__cxa_atexit@plt+0x805db8> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ - ldr r3, [pc, #72] @ 817d6c <__cxa_atexit@plt+0x805dbc> │ │ │ │ + ldr r3, [pc, #72] @ 817d7c <__cxa_atexit@plt+0x805dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - ldr r7, [pc, #56] @ 817d70 <__cxa_atexit@plt+0x805dc0> │ │ │ │ + ldr r7, [pc, #56] @ 817d80 <__cxa_atexit@plt+0x805dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r3, r8} │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 817d74 <__cxa_atexit@plt+0x805dc4> │ │ │ │ + ldr r7, [pc, #32] @ 817d84 <__cxa_atexit@plt+0x805dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #80, 30 @ 0x140 │ │ │ │ - cmneq r2, #232, 2 @ 0x3a │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #64, 30 @ 0x100 │ │ │ │ + cmneq r2, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r2, #100, 4 @ 0x40000006 │ │ │ │ - movteq sp, #16228 @ 0x3f64 │ │ │ │ + cmneq r2, #84, 4 @ 0x40000005 │ │ │ │ + movteq sp, #16212 @ 0x3f54 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817e04 <__cxa_atexit@plt+0x805e54> │ │ │ │ + bhi 817e14 <__cxa_atexit@plt+0x805e64> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r9, [pc, #92] @ 817e10 <__cxa_atexit@plt+0x805e60> │ │ │ │ + ldr r9, [pc, #92] @ 817e20 <__cxa_atexit@plt+0x805e70> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 817e14 <__cxa_atexit@plt+0x805e64> │ │ │ │ + ldr sl, [pc, #88] @ 817e24 <__cxa_atexit@plt+0x805e74> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #48] @ 817e18 <__cxa_atexit@plt+0x805e68> │ │ │ │ + ldr r3, [pc, #48] @ 817e28 <__cxa_atexit@plt+0x805e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r2, #124, 28 @ 0x7c0 │ │ │ │ - movteq sp, #14672 @ 0x3950 │ │ │ │ + cmneq r2, #108, 28 @ 0x6c0 │ │ │ │ + movteq sp, #14656 @ 0x3940 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817e50 <__cxa_atexit@plt+0x805ea0> │ │ │ │ - ldr r3, [pc, #28] @ 817e58 <__cxa_atexit@plt+0x805ea8> │ │ │ │ + bcc 817e60 <__cxa_atexit@plt+0x805eb0> │ │ │ │ + ldr r3, [pc, #28] @ 817e68 <__cxa_atexit@plt+0x805eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 812f70 <__cxa_atexit@plt+0x800fc0> │ │ │ │ + b 812f80 <__cxa_atexit@plt+0x800fd0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #0, 28 │ │ │ │ - movteq sp, #16112 @ 0x3ef0 │ │ │ │ + cmneq r2, #240, 26 @ 0x3c00 │ │ │ │ + movteq sp, #16096 @ 0x3ee0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817e8c <__cxa_atexit@plt+0x805edc> │ │ │ │ - ldr r3, [pc, #28] @ 817e9c <__cxa_atexit@plt+0x805eec> │ │ │ │ + bcc 817e9c <__cxa_atexit@plt+0x805eec> │ │ │ │ + ldr r3, [pc, #28] @ 817eac <__cxa_atexit@plt+0x805efc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 817ea0 <__cxa_atexit@plt+0x805ef0> │ │ │ │ + ldr r7, [pc, #12] @ 817eb0 <__cxa_atexit@plt+0x805f00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sp, #16084 @ 0x3ed4 │ │ │ │ - movteq sp, #16044 @ 0x3eac │ │ │ │ + movteq sp, #16068 @ 0x3ec4 │ │ │ │ + movteq sp, #16028 @ 0x3e9c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 817ec4 <__cxa_atexit@plt+0x805f14> │ │ │ │ + ldr r3, [pc, #12] @ 817ed4 <__cxa_atexit@plt+0x805f24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sp, #16008 @ 0x3e88 │ │ │ │ + movteq sp, #15992 @ 0x3e78 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 817ee8 <__cxa_atexit@plt+0x805f38> │ │ │ │ + ldr r3, [pc, #12] @ 817ef8 <__cxa_atexit@plt+0x805f48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sp, #15972 @ 0x3e64 │ │ │ │ + movteq sp, #15956 @ 0x3e54 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 817f6c <__cxa_atexit@plt+0x805fbc> │ │ │ │ + bhi 817f7c <__cxa_atexit@plt+0x805fcc> │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r8, r5, #16 │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [pc, #88] @ 817f78 <__cxa_atexit@plt+0x805fc8> │ │ │ │ + ldr r9, [pc, #88] @ 817f88 <__cxa_atexit@plt+0x805fd8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 817f7c <__cxa_atexit@plt+0x805fcc> │ │ │ │ + ldr sl, [pc, #84] @ 817f8c <__cxa_atexit@plt+0x805fdc> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ - ldr r3, [pc, #52] @ 817f80 <__cxa_atexit@plt+0x805fd0> │ │ │ │ + ldr r3, [pc, #52] @ 817f90 <__cxa_atexit@plt+0x805fe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r2, #24, 26 @ 0x600 │ │ │ │ - movteq sp, #13644 @ 0x354c │ │ │ │ + cmneq r2, #8, 26 @ 0x200 │ │ │ │ + movteq sp, #13628 @ 0x353c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 817fc0 <__cxa_atexit@plt+0x806010> │ │ │ │ - ldr r8, [pc, #36] @ 817fc8 <__cxa_atexit@plt+0x806018> │ │ │ │ + bcc 817fd0 <__cxa_atexit@plt+0x806020> │ │ │ │ + ldr r8, [pc, #36] @ 817fd8 <__cxa_atexit@plt+0x806028> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 817fcc <__cxa_atexit@plt+0x80601c> │ │ │ │ + ldr r3, [pc, #32] @ 817fdc <__cxa_atexit@plt+0x80602c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 817fd0 <__cxa_atexit@plt+0x806020> │ │ │ │ + ldr r7, [pc, #20] @ 817fe0 <__cxa_atexit@plt+0x806030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #244, 16 @ 0xf40000 │ │ │ │ - cmneq r2, #144, 24 @ 0x9000 │ │ │ │ - cmneq r2, #192, 24 @ 0xc000 │ │ │ │ - movteq sp, #13564 @ 0x34fc │ │ │ │ + tsteq pc, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r2, #128, 24 @ 0x8000 │ │ │ │ + cmneq r2, #176, 24 @ 0xb000 │ │ │ │ + movteq sp, #13548 @ 0x34ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818010 <__cxa_atexit@plt+0x806060> │ │ │ │ - ldr r8, [pc, #36] @ 818018 <__cxa_atexit@plt+0x806068> │ │ │ │ + bcc 818020 <__cxa_atexit@plt+0x806070> │ │ │ │ + ldr r8, [pc, #36] @ 818028 <__cxa_atexit@plt+0x806078> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 81801c <__cxa_atexit@plt+0x80606c> │ │ │ │ + ldr r3, [pc, #32] @ 81802c <__cxa_atexit@plt+0x80607c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 818020 <__cxa_atexit@plt+0x806070> │ │ │ │ + ldr r7, [pc, #20] @ 818030 <__cxa_atexit@plt+0x806080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #13565952 @ 0xcf0000 │ │ │ │ - cmneq r2, #64, 24 @ 0x4000 │ │ │ │ - cmneq r2, #112, 24 @ 0x7000 │ │ │ │ - movteq sp, #13484 @ 0x34ac │ │ │ │ + tsteq pc, #12517376 @ 0xbf0000 │ │ │ │ + cmneq r2, #48, 24 @ 0x3000 │ │ │ │ + cmneq r2, #96, 24 @ 0x6000 │ │ │ │ + movteq sp, #13468 @ 0x349c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818060 <__cxa_atexit@plt+0x8060b0> │ │ │ │ - ldr r8, [pc, #36] @ 818068 <__cxa_atexit@plt+0x8060b8> │ │ │ │ + bcc 818070 <__cxa_atexit@plt+0x8060c0> │ │ │ │ + ldr r8, [pc, #36] @ 818078 <__cxa_atexit@plt+0x8060c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 81806c <__cxa_atexit@plt+0x8060bc> │ │ │ │ + ldr r3, [pc, #32] @ 81807c <__cxa_atexit@plt+0x8060cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 818070 <__cxa_atexit@plt+0x8060c0> │ │ │ │ + ldr r7, [pc, #20] @ 818080 <__cxa_atexit@plt+0x8060d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #156, 16 @ 0x9c0000 │ │ │ │ - cmneq r2, #240, 22 @ 0x3c000 │ │ │ │ - cmneq r2, #32, 24 @ 0x2000 │ │ │ │ - movteq sp, #13404 @ 0x345c │ │ │ │ + tsteq pc, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq r2, #224, 22 @ 0x38000 │ │ │ │ + cmneq r2, #16, 24 @ 0x1000 │ │ │ │ + movteq sp, #13388 @ 0x344c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8180b0 <__cxa_atexit@plt+0x806100> │ │ │ │ - ldr r8, [pc, #36] @ 8180b8 <__cxa_atexit@plt+0x806108> │ │ │ │ + bcc 8180c0 <__cxa_atexit@plt+0x806110> │ │ │ │ + ldr r8, [pc, #36] @ 8180c8 <__cxa_atexit@plt+0x806118> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8180bc <__cxa_atexit@plt+0x80610c> │ │ │ │ + ldr r3, [pc, #32] @ 8180cc <__cxa_atexit@plt+0x80611c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8180c0 <__cxa_atexit@plt+0x806110> │ │ │ │ + ldr r7, [pc, #20] @ 8180d0 <__cxa_atexit@plt+0x806120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #7798784 @ 0x770000 │ │ │ │ - cmneq r2, #160, 22 @ 0x28000 │ │ │ │ - cmneq r2, #208, 22 @ 0x34000 │ │ │ │ - movteq sp, #13336 @ 0x3418 │ │ │ │ + tsteq pc, #6750208 @ 0x670000 │ │ │ │ + cmneq r2, #144, 22 @ 0x24000 │ │ │ │ + cmneq r2, #192, 22 @ 0x30000 │ │ │ │ + movteq sp, #13320 @ 0x3408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8181b8 <__cxa_atexit@plt+0x806208> │ │ │ │ + bcc 8181c8 <__cxa_atexit@plt+0x806218> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8181b0 <__cxa_atexit@plt+0x806200> │ │ │ │ - ldr r1, [pc, #204] @ 8181c0 <__cxa_atexit@plt+0x806210> │ │ │ │ + bhi 8181c0 <__cxa_atexit@plt+0x806210> │ │ │ │ + ldr r1, [pc, #204] @ 8181d0 <__cxa_atexit@plt+0x806220> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 8181c4 <__cxa_atexit@plt+0x806214> │ │ │ │ + ldr r8, [pc, #200] @ 8181d4 <__cxa_atexit@plt+0x806224> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 8181c8 <__cxa_atexit@plt+0x806218> │ │ │ │ + ldr lr, [pc, #196] @ 8181d8 <__cxa_atexit@plt+0x806228> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 8181cc <__cxa_atexit@plt+0x80621c> │ │ │ │ + ldr r0, [pc, #192] @ 8181dc <__cxa_atexit@plt+0x80622c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 8181d0 <__cxa_atexit@plt+0x806220> │ │ │ │ + ldr r3, [pc, #188] @ 8181e0 <__cxa_atexit@plt+0x806230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 8181d4 <__cxa_atexit@plt+0x806224> │ │ │ │ + ldr r3, [pc, #180] @ 8181e4 <__cxa_atexit@plt+0x806234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #185 @ 0xb9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 8181d8 <__cxa_atexit@plt+0x806228> │ │ │ │ + ldr r2, [pc, #168] @ 8181e8 <__cxa_atexit@plt+0x806238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #113 @ 0x71 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #145 @ 0x91 │ │ │ │ add r2, r2, #1536 @ 0x600 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 8181dc <__cxa_atexit@plt+0x80622c> │ │ │ │ + ldr r2, [pc, #124] @ 8181ec <__cxa_atexit@plt+0x80623c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2103415,151 +2103419,151 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 8181e0 <__cxa_atexit@plt+0x806230> │ │ │ │ + ldr r7, [pc, #60] @ 8181f0 <__cxa_atexit@plt+0x806240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 8181e4 <__cxa_atexit@plt+0x806234> │ │ │ │ + ldr r9, [pc, #56] @ 8181f4 <__cxa_atexit@plt+0x806244> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r2, #252, 24 @ 0xfc00 │ │ │ │ - cmneq r2, #40, 24 @ 0x2800 │ │ │ │ - cmneq r2, #0, 28 │ │ │ │ - cmneq r2, #220, 20 @ 0xdc000 │ │ │ │ - cmneq r2, #144, 20 @ 0x90000 │ │ │ │ - cmneq r2, #140, 20 @ 0x8c000 │ │ │ │ - movteq sp, #13032 @ 0x32e8 │ │ │ │ + cmneq r2, #236, 24 @ 0xec00 │ │ │ │ + cmneq r2, #24, 24 @ 0x1800 │ │ │ │ + cmneq r2, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r2, #204, 20 @ 0xcc000 │ │ │ │ + cmneq r2, #128, 20 @ 0x80000 │ │ │ │ + cmneq r2, #124, 20 @ 0x7c000 │ │ │ │ + movteq sp, #13016 @ 0x32d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818224 <__cxa_atexit@plt+0x806274> │ │ │ │ - ldr r8, [pc, #36] @ 81822c <__cxa_atexit@plt+0x80627c> │ │ │ │ + bcc 818234 <__cxa_atexit@plt+0x806284> │ │ │ │ + ldr r8, [pc, #36] @ 81823c <__cxa_atexit@plt+0x80628c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 818230 <__cxa_atexit@plt+0x806280> │ │ │ │ + ldr r3, [pc, #32] @ 818240 <__cxa_atexit@plt+0x806290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 818234 <__cxa_atexit@plt+0x806284> │ │ │ │ + ldr r7, [pc, #20] @ 818244 <__cxa_atexit@plt+0x806294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #2621440 @ 0x280000 │ │ │ │ - cmneq r2, #44, 20 @ 0x2c000 │ │ │ │ - cmneq r2, #92, 20 @ 0x5c000 │ │ │ │ - movteq sp, #12952 @ 0x3298 │ │ │ │ + tsteq pc, #262144000 @ 0xfa00000 │ │ │ │ + cmneq r2, #28, 20 @ 0x1c000 │ │ │ │ + cmneq r2, #76, 20 @ 0x4c000 │ │ │ │ + movteq sp, #12936 @ 0x3288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818274 <__cxa_atexit@plt+0x8062c4> │ │ │ │ - ldr r8, [pc, #36] @ 81827c <__cxa_atexit@plt+0x8062cc> │ │ │ │ + bcc 818284 <__cxa_atexit@plt+0x8062d4> │ │ │ │ + ldr r8, [pc, #36] @ 81828c <__cxa_atexit@plt+0x8062dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 818280 <__cxa_atexit@plt+0x8062d0> │ │ │ │ + ldr r3, [pc, #32] @ 818290 <__cxa_atexit@plt+0x8062e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 818284 <__cxa_atexit@plt+0x8062d4> │ │ │ │ + ldr r7, [pc, #20] @ 818294 <__cxa_atexit@plt+0x8062e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #240123904 @ 0xe500000 │ │ │ │ - cmneq r2, #220, 18 @ 0x370000 │ │ │ │ - cmneq r2, #12, 20 @ 0xc000 │ │ │ │ - movteq sp, #12872 @ 0x3248 │ │ │ │ + tsteq pc, #223346688 @ 0xd500000 │ │ │ │ + cmneq r2, #204, 18 @ 0x330000 │ │ │ │ + cmneq r2, #252, 18 @ 0x3f0000 │ │ │ │ + movteq sp, #12856 @ 0x3238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8182c4 <__cxa_atexit@plt+0x806314> │ │ │ │ - ldr r8, [pc, #36] @ 8182cc <__cxa_atexit@plt+0x80631c> │ │ │ │ + bcc 8182d4 <__cxa_atexit@plt+0x806324> │ │ │ │ + ldr r8, [pc, #36] @ 8182dc <__cxa_atexit@plt+0x80632c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8182d0 <__cxa_atexit@plt+0x806320> │ │ │ │ + ldr r3, [pc, #32] @ 8182e0 <__cxa_atexit@plt+0x806330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8182d4 <__cxa_atexit@plt+0x806324> │ │ │ │ + ldr r7, [pc, #20] @ 8182e4 <__cxa_atexit@plt+0x806334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #186646528 @ 0xb200000 │ │ │ │ - cmneq r2, #140, 18 @ 0x230000 │ │ │ │ - cmneq r2, #188, 18 @ 0x2f0000 │ │ │ │ - movteq sp, #12792 @ 0x31f8 │ │ │ │ + tsteq pc, #169869312 @ 0xa200000 │ │ │ │ + cmneq r2, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq r2, #172, 18 @ 0x2b0000 │ │ │ │ + movteq sp, #12776 @ 0x31e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818314 <__cxa_atexit@plt+0x806364> │ │ │ │ - ldr r8, [pc, #36] @ 81831c <__cxa_atexit@plt+0x80636c> │ │ │ │ + bcc 818324 <__cxa_atexit@plt+0x806374> │ │ │ │ + ldr r8, [pc, #36] @ 81832c <__cxa_atexit@plt+0x80637c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 818320 <__cxa_atexit@plt+0x806370> │ │ │ │ + ldr r3, [pc, #32] @ 818330 <__cxa_atexit@plt+0x806380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 818324 <__cxa_atexit@plt+0x806374> │ │ │ │ + ldr r7, [pc, #20] @ 818334 <__cxa_atexit@plt+0x806384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #147849216 @ 0x8d00000 │ │ │ │ - cmneq r2, #60, 18 @ 0xf0000 │ │ │ │ - cmneq r2, #108, 18 @ 0x1b0000 │ │ │ │ - movteq sp, #12724 @ 0x31b4 │ │ │ │ + tsteq pc, #131072000 @ 0x7d00000 │ │ │ │ + cmneq r2, #44, 18 @ 0xb0000 │ │ │ │ + cmneq r2, #92, 18 @ 0x170000 │ │ │ │ + movteq sp, #12708 @ 0x31a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81841c <__cxa_atexit@plt+0x80646c> │ │ │ │ + bcc 81842c <__cxa_atexit@plt+0x80647c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818414 <__cxa_atexit@plt+0x806464> │ │ │ │ - ldr r1, [pc, #204] @ 818424 <__cxa_atexit@plt+0x806474> │ │ │ │ + bhi 818424 <__cxa_atexit@plt+0x806474> │ │ │ │ + ldr r1, [pc, #204] @ 818434 <__cxa_atexit@plt+0x806484> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 818428 <__cxa_atexit@plt+0x806478> │ │ │ │ + ldr r8, [pc, #200] @ 818438 <__cxa_atexit@plt+0x806488> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 81842c <__cxa_atexit@plt+0x80647c> │ │ │ │ + ldr lr, [pc, #196] @ 81843c <__cxa_atexit@plt+0x80648c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 818430 <__cxa_atexit@plt+0x806480> │ │ │ │ + ldr r0, [pc, #192] @ 818440 <__cxa_atexit@plt+0x806490> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 818434 <__cxa_atexit@plt+0x806484> │ │ │ │ + ldr r3, [pc, #188] @ 818444 <__cxa_atexit@plt+0x806494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 818438 <__cxa_atexit@plt+0x806488> │ │ │ │ + ldr r3, [pc, #180] @ 818448 <__cxa_atexit@plt+0x806498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #241 @ 0xf1 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 81843c <__cxa_atexit@plt+0x80648c> │ │ │ │ + ldr r2, [pc, #168] @ 81844c <__cxa_atexit@plt+0x80649c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #25 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #241 @ 0xf1 │ │ │ │ add r2, r2, #1280 @ 0x500 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 818440 <__cxa_atexit@plt+0x806490> │ │ │ │ + ldr r2, [pc, #124] @ 818450 <__cxa_atexit@plt+0x8064a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2103568,1345 +2103572,1345 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 818444 <__cxa_atexit@plt+0x806494> │ │ │ │ + ldr r7, [pc, #60] @ 818454 <__cxa_atexit@plt+0x8064a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 818448 <__cxa_atexit@plt+0x806498> │ │ │ │ + ldr r9, [pc, #56] @ 818458 <__cxa_atexit@plt+0x8064a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r2, #152, 20 @ 0x98000 │ │ │ │ - cmneq r2, #196, 18 @ 0x310000 │ │ │ │ - cmneq r2, #156, 22 @ 0x27000 │ │ │ │ - cmneq r2, #120, 16 @ 0x780000 │ │ │ │ - cmneq r2, #44, 16 @ 0x2c0000 │ │ │ │ - cmneq r2, #40, 16 @ 0x280000 │ │ │ │ - movteq sp, #13764 @ 0x35c4 │ │ │ │ + cmneq r2, #136, 20 @ 0x88000 │ │ │ │ + cmneq r2, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r2, #140, 22 @ 0x23000 │ │ │ │ + cmneq r2, #104, 16 @ 0x680000 │ │ │ │ + cmneq r2, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq r2, #24, 16 @ 0x180000 │ │ │ │ + movteq sp, #13748 @ 0x35b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8184d4 <__cxa_atexit@plt+0x806524> │ │ │ │ + bcc 8184e4 <__cxa_atexit@plt+0x806534> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8184cc <__cxa_atexit@plt+0x80651c> │ │ │ │ - ldr r3, [pc, #96] @ 8184dc <__cxa_atexit@plt+0x80652c> │ │ │ │ + bhi 8184dc <__cxa_atexit@plt+0x80652c> │ │ │ │ + ldr r3, [pc, #96] @ 8184ec <__cxa_atexit@plt+0x80653c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #84] @ 8184e0 <__cxa_atexit@plt+0x806530> │ │ │ │ + ldr r3, [pc, #84] @ 8184f0 <__cxa_atexit@plt+0x806540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r7, r3, #1 │ │ │ │ - ldr r3, [pc, #64] @ 8184e4 <__cxa_atexit@plt+0x806534> │ │ │ │ + ldr r3, [pc, #64] @ 8184f4 <__cxa_atexit@plt+0x806544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ - ldr r7, [pc, #48] @ 8184e8 <__cxa_atexit@plt+0x806538> │ │ │ │ + ldr r7, [pc, #48] @ 8184f8 <__cxa_atexit@plt+0x806548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r7, [pc, #36] @ 8184ec <__cxa_atexit@plt+0x80653c> │ │ │ │ + ldr r7, [pc, #36] @ 8184fc <__cxa_atexit@plt+0x80654c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #192, 14 @ 0x3000000 │ │ │ │ - cmneq r2, #88, 20 @ 0x58000 │ │ │ │ - cmneq r2, #120, 24 @ 0x7800 │ │ │ │ - cmneq r2, #248, 14 @ 0x3e00000 │ │ │ │ - cmneq r2, #52, 18 @ 0xd0000 │ │ │ │ - movteq sp, #13588 @ 0x3514 │ │ │ │ + cmneq r2, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq r2, #72, 20 @ 0x48000 │ │ │ │ + cmneq r2, #104, 24 @ 0x6800 │ │ │ │ + cmneq r2, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq r2, #36, 18 @ 0x90000 │ │ │ │ + movteq sp, #13572 @ 0x3504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818528 <__cxa_atexit@plt+0x806578> │ │ │ │ - ldr r3, [pc, #32] @ 818530 <__cxa_atexit@plt+0x806580> │ │ │ │ + bcc 818538 <__cxa_atexit@plt+0x806588> │ │ │ │ + ldr r3, [pc, #32] @ 818540 <__cxa_atexit@plt+0x806590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 818534 <__cxa_atexit@plt+0x806584> │ │ │ │ + ldr r7, [pc, #16] @ 818544 <__cxa_atexit@plt+0x806594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44, 14 @ 0xb00000 │ │ │ │ - cmneq r2, #220, 16 @ 0xdc0000 │ │ │ │ - movteq sp, #14696 @ 0x3968 │ │ │ │ + cmneq r2, #28, 14 @ 0x700000 │ │ │ │ + cmneq r2, #204, 16 @ 0xcc0000 │ │ │ │ + movteq sp, #14680 @ 0x3958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818574 <__cxa_atexit@plt+0x8065c4> │ │ │ │ - ldr r3, [pc, #36] @ 81857c <__cxa_atexit@plt+0x8065cc> │ │ │ │ + bcc 818584 <__cxa_atexit@plt+0x8065d4> │ │ │ │ + ldr r3, [pc, #36] @ 81858c <__cxa_atexit@plt+0x8065dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 818580 <__cxa_atexit@plt+0x8065d0> │ │ │ │ + ldr r7, [pc, #16] @ 818590 <__cxa_atexit@plt+0x8065e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228, 12 @ 0xe400000 │ │ │ │ - cmneq r2, #56, 12 @ 0x3800000 │ │ │ │ - movteq sp, #14608 @ 0x3910 │ │ │ │ + cmneq r2, #212, 12 @ 0xd400000 │ │ │ │ + cmneq r2, #40, 12 @ 0x2800000 │ │ │ │ + movteq sp, #14592 @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8185bc <__cxa_atexit@plt+0x80660c> │ │ │ │ - ldr r3, [pc, #32] @ 8185c4 <__cxa_atexit@plt+0x806614> │ │ │ │ + bcc 8185cc <__cxa_atexit@plt+0x80661c> │ │ │ │ + ldr r3, [pc, #32] @ 8185d4 <__cxa_atexit@plt+0x806624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8185c8 <__cxa_atexit@plt+0x806618> │ │ │ │ + ldr r7, [pc, #16] @ 8185d8 <__cxa_atexit@plt+0x806628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #152, 12 @ 0x9800000 │ │ │ │ - cmneq r2, #240, 22 @ 0x3c000 │ │ │ │ - movteq sp, #14556 @ 0x38dc │ │ │ │ + cmneq r2, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r2, #224, 22 @ 0x38000 │ │ │ │ + movteq sp, #14540 @ 0x38cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81862c <__cxa_atexit@plt+0x80667c> │ │ │ │ - ldr r3, [pc, #72] @ 81863c <__cxa_atexit@plt+0x80668c> │ │ │ │ + bhi 81863c <__cxa_atexit@plt+0x80668c> │ │ │ │ + ldr r3, [pc, #72] @ 81864c <__cxa_atexit@plt+0x80669c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 818640 <__cxa_atexit@plt+0x806690> │ │ │ │ + ldr r1, [pc, #60] @ 818650 <__cxa_atexit@plt+0x8066a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 818644 <__cxa_atexit@plt+0x806694> │ │ │ │ + ldr r7, [pc, #28] @ 818654 <__cxa_atexit@plt+0x8066a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r2, #172, 28 @ 0xac0 │ │ │ │ - movteq sp, #14380 @ 0x382c │ │ │ │ + cmneq r2, #156, 28 @ 0x9c0 │ │ │ │ + movteq sp, #14364 @ 0x381c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818680 <__cxa_atexit@plt+0x8066d0> │ │ │ │ - ldr r3, [pc, #32] @ 818688 <__cxa_atexit@plt+0x8066d8> │ │ │ │ + bcc 818690 <__cxa_atexit@plt+0x8066e0> │ │ │ │ + ldr r3, [pc, #32] @ 818698 <__cxa_atexit@plt+0x8066e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81868c <__cxa_atexit@plt+0x8066dc> │ │ │ │ + ldr r7, [pc, #16] @ 81869c <__cxa_atexit@plt+0x8066ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 10 @ 0x35000000 │ │ │ │ - cmneq r2, #140, 6 @ 0x30000002 │ │ │ │ - movteq sp, #14320 @ 0x37f0 │ │ │ │ + cmneq r2, #196, 10 @ 0x31000000 │ │ │ │ + cmneq r2, #124, 6 @ 0xf0000001 │ │ │ │ + movteq sp, #14304 @ 0x37e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8186fc <__cxa_atexit@plt+0x80674c> │ │ │ │ + bcc 81870c <__cxa_atexit@plt+0x80675c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8186f4 <__cxa_atexit@plt+0x806744> │ │ │ │ - ldr r3, [pc, #68] @ 818704 <__cxa_atexit@plt+0x806754> │ │ │ │ + bhi 818704 <__cxa_atexit@plt+0x806754> │ │ │ │ + ldr r3, [pc, #68] @ 818714 <__cxa_atexit@plt+0x806764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 818708 <__cxa_atexit@plt+0x806758> │ │ │ │ + ldr r3, [pc, #52] @ 818718 <__cxa_atexit@plt+0x806768> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 81870c <__cxa_atexit@plt+0x80675c> │ │ │ │ + ldr r7, [pc, #36] @ 81871c <__cxa_atexit@plt+0x80676c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 818710 <__cxa_atexit@plt+0x806760> │ │ │ │ + ldr r8, [pc, #32] @ 818720 <__cxa_atexit@plt+0x806770> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r2, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, #104, 10 @ 0x1a000000 │ │ │ │ - cmneq r2, #184, 18 @ 0x2e0000 │ │ │ │ - movteq sp, #14144 @ 0x3740 │ │ │ │ + cmneq r2, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r2, #168, 18 @ 0x2a0000 │ │ │ │ + movteq sp, #14128 @ 0x3730 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818750 <__cxa_atexit@plt+0x8067a0> │ │ │ │ - ldr r3, [pc, #36] @ 818758 <__cxa_atexit@plt+0x8067a8> │ │ │ │ + bcc 818760 <__cxa_atexit@plt+0x8067b0> │ │ │ │ + ldr r3, [pc, #36] @ 818768 <__cxa_atexit@plt+0x8067b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 81875c <__cxa_atexit@plt+0x8067ac> │ │ │ │ + ldr r7, [pc, #16] @ 81876c <__cxa_atexit@plt+0x8067bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r2, #96 @ 0x60 │ │ │ │ - movteq sp, #14024 @ 0x36c8 │ │ │ │ + cmneq r2, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r2, #80 @ 0x50 │ │ │ │ + movteq sp, #14008 @ 0x36b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818798 <__cxa_atexit@plt+0x8067e8> │ │ │ │ - ldr r3, [pc, #32] @ 8187a0 <__cxa_atexit@plt+0x8067f0> │ │ │ │ + bcc 8187a8 <__cxa_atexit@plt+0x8067f8> │ │ │ │ + ldr r3, [pc, #32] @ 8187b0 <__cxa_atexit@plt+0x806800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8187a4 <__cxa_atexit@plt+0x8067f4> │ │ │ │ + ldr r7, [pc, #16] @ 8187b4 <__cxa_atexit@plt+0x806804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #188, 8 @ 0xbc000000 │ │ │ │ - cmneq r2, #112, 12 @ 0x7000000 │ │ │ │ - movteq sp, #13964 @ 0x368c │ │ │ │ + cmneq r2, #172, 8 @ 0xac000000 │ │ │ │ + cmneq r2, #96, 12 @ 0x6000000 │ │ │ │ + movteq sp, #13948 @ 0x367c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818828 <__cxa_atexit@plt+0x806878> │ │ │ │ + bcc 818838 <__cxa_atexit@plt+0x806888> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818820 <__cxa_atexit@plt+0x806870> │ │ │ │ - ldr r3, [pc, #88] @ 818830 <__cxa_atexit@plt+0x806880> │ │ │ │ + bhi 818830 <__cxa_atexit@plt+0x806880> │ │ │ │ + ldr r3, [pc, #88] @ 818840 <__cxa_atexit@plt+0x806890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 818834 <__cxa_atexit@plt+0x806884> │ │ │ │ + ldr r2, [pc, #76] @ 818844 <__cxa_atexit@plt+0x806894> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 818838 <__cxa_atexit@plt+0x806888> │ │ │ │ + ldr r3, [pc, #68] @ 818848 <__cxa_atexit@plt+0x806898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ - ldr r2, [pc, #52] @ 81883c <__cxa_atexit@plt+0x80688c> │ │ │ │ + ldr r2, [pc, #52] @ 81884c <__cxa_atexit@plt+0x80689c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #33 @ 0x21 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 818840 <__cxa_atexit@plt+0x806890> │ │ │ │ + ldr r8, [pc, #36] @ 818850 <__cxa_atexit@plt+0x8068a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #100, 8 @ 0x64000000 │ │ │ │ + cmneq r2, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r2, #112, 8 @ 0x70000000 │ │ │ │ - cmneq r2, #64, 10 @ 0x10000000 │ │ │ │ - cmneq r2, #84, 12 @ 0x5400000 │ │ │ │ - movteq sp, #13824 @ 0x3600 │ │ │ │ + cmneq r2, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r2, #48, 10 @ 0xc000000 │ │ │ │ + cmneq r2, #68, 12 @ 0x4400000 │ │ │ │ + movteq sp, #13808 @ 0x35f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8188a8 <__cxa_atexit@plt+0x8068f8> │ │ │ │ + bcc 8188b8 <__cxa_atexit@plt+0x806908> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8188a0 <__cxa_atexit@plt+0x8068f0> │ │ │ │ - ldr r3, [pc, #60] @ 8188b0 <__cxa_atexit@plt+0x806900> │ │ │ │ + bhi 8188b0 <__cxa_atexit@plt+0x806900> │ │ │ │ + ldr r3, [pc, #60] @ 8188c0 <__cxa_atexit@plt+0x806910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8188b4 <__cxa_atexit@plt+0x806904> │ │ │ │ + ldr r3, [pc, #44] @ 8188c4 <__cxa_atexit@plt+0x806914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8188b8 <__cxa_atexit@plt+0x806908> │ │ │ │ + ldr r7, [pc, #28] @ 8188c8 <__cxa_atexit@plt+0x806918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #200, 6 @ 0x20000003 │ │ │ │ + cmneq r2, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r2, #120, 4 @ 0x80000007 │ │ │ │ - movteq sp, #13732 @ 0x35a4 │ │ │ │ + cmneq r2, #104, 4 @ 0x80000006 │ │ │ │ + movteq sp, #13716 @ 0x3594 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818948 <__cxa_atexit@plt+0x806998> │ │ │ │ + bcc 818958 <__cxa_atexit@plt+0x8069a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818940 <__cxa_atexit@plt+0x806990> │ │ │ │ - ldr lr, [pc, #100] @ 818950 <__cxa_atexit@plt+0x8069a0> │ │ │ │ + bhi 818950 <__cxa_atexit@plt+0x8069a0> │ │ │ │ + ldr lr, [pc, #100] @ 818960 <__cxa_atexit@plt+0x8069b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 818954 <__cxa_atexit@plt+0x8069a4> │ │ │ │ + ldr r2, [pc, #96] @ 818964 <__cxa_atexit@plt+0x8069b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 818958 <__cxa_atexit@plt+0x8069a8> │ │ │ │ + ldr r3, [pc, #68] @ 818968 <__cxa_atexit@plt+0x8069b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 81895c <__cxa_atexit@plt+0x8069ac> │ │ │ │ + ldr r7, [pc, #32] @ 81896c <__cxa_atexit@plt+0x8069bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r2, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r2, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmneq r2, #20, 6 @ 0x50000000 │ │ │ │ - movteq sp, #13480 @ 0x34a8 │ │ │ │ + cmneq r2, #4, 6 @ 0x10000000 │ │ │ │ + movteq sp, #13464 @ 0x3498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8189d8 <__cxa_atexit@plt+0x806a28> │ │ │ │ - ldr lr, [pc, #96] @ 8189e0 <__cxa_atexit@plt+0x806a30> │ │ │ │ + bcc 8189e8 <__cxa_atexit@plt+0x806a38> │ │ │ │ + ldr lr, [pc, #96] @ 8189f0 <__cxa_atexit@plt+0x806a40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 8189e4 <__cxa_atexit@plt+0x806a34> │ │ │ │ + ldr r2, [pc, #92] @ 8189f4 <__cxa_atexit@plt+0x806a44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ - ldr r2, [pc, #68] @ 8189e8 <__cxa_atexit@plt+0x806a38> │ │ │ │ + ldr r2, [pc, #68] @ 8189f8 <__cxa_atexit@plt+0x806a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #60] @ 8189ec <__cxa_atexit@plt+0x806a3c> │ │ │ │ + ldr r2, [pc, #60] @ 8189fc <__cxa_atexit@plt+0x806a4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ - ldr r8, [pc, #28] @ 8189f0 <__cxa_atexit@plt+0x806a40> │ │ │ │ + ldr r8, [pc, #28] @ 818a00 <__cxa_atexit@plt+0x806a50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, #180, 4 @ 0x4000000b │ │ │ │ - cmneq r2, #192, 4 │ │ │ │ - cmneq r2, #96, 16 @ 0x600000 │ │ │ │ - cmneq r2, #52, 26 @ 0xd00 │ │ │ │ + cmneq r2, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r2, #176, 4 │ │ │ │ + cmneq r2, #80, 16 @ 0x500000 │ │ │ │ + cmneq r2, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 818a2c <__cxa_atexit@plt+0x806a7c> │ │ │ │ - ldr r3, [pc, #52] @ 818a50 <__cxa_atexit@plt+0x806aa0> │ │ │ │ + bne 818a3c <__cxa_atexit@plt+0x806a8c> │ │ │ │ + ldr r3, [pc, #52] @ 818a60 <__cxa_atexit@plt+0x806ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ cmp r2, #0 │ │ │ │ - beq 818a44 <__cxa_atexit@plt+0x806a94> │ │ │ │ - b 818a5c <__cxa_atexit@plt+0x806aac> │ │ │ │ - ldr r3, [pc, #24] @ 818a4c <__cxa_atexit@plt+0x806a9c> │ │ │ │ + beq 818a54 <__cxa_atexit@plt+0x806aa4> │ │ │ │ + b 818a6c <__cxa_atexit@plt+0x806abc> │ │ │ │ + ldr r3, [pc, #24] @ 818a5c <__cxa_atexit@plt+0x806aac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ - beq 818a44 <__cxa_atexit@plt+0x806a94> │ │ │ │ - b 818acc <__cxa_atexit@plt+0x806b1c> │ │ │ │ + beq 818a54 <__cxa_atexit@plt+0x806aa4> │ │ │ │ + b 818adc <__cxa_atexit@plt+0x806b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 818a7c <__cxa_atexit@plt+0x806acc> │ │ │ │ + ldr r0, [pc, #20] @ 818a8c <__cxa_atexit@plt+0x806adc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818ab4 <__cxa_atexit@plt+0x806b04> │ │ │ │ + bhi 818ac4 <__cxa_atexit@plt+0x806b14> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 818ac0 <__cxa_atexit@plt+0x806b10> │ │ │ │ + ldr r2, [pc, #28] @ 818ad0 <__cxa_atexit@plt+0x806b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #52, 4 @ 0x40000003 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r0, [pc, #16] @ 818aec <__cxa_atexit@plt+0x806b3c> │ │ │ │ + ldr r0, [pc, #16] @ 818afc <__cxa_atexit@plt+0x806b4c> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818b24 <__cxa_atexit@plt+0x806b74> │ │ │ │ + bhi 818b34 <__cxa_atexit@plt+0x806b84> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 818b30 <__cxa_atexit@plt+0x806b80> │ │ │ │ + ldr r2, [pc, #28] @ 818b40 <__cxa_atexit@plt+0x806b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #4, 24 @ 0x400 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818b78 <__cxa_atexit@plt+0x806bc8> │ │ │ │ - ldr r3, [pc, #48] @ 818b80 <__cxa_atexit@plt+0x806bd0> │ │ │ │ + bcc 818b88 <__cxa_atexit@plt+0x806bd8> │ │ │ │ + ldr r3, [pc, #48] @ 818b90 <__cxa_atexit@plt+0x806be0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 818b84 <__cxa_atexit@plt+0x806bd4> │ │ │ │ + ldr r3, [pc, #40] @ 818b94 <__cxa_atexit@plt+0x806be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 818b88 <__cxa_atexit@plt+0x806bd8> │ │ │ │ + ldr r3, [pc, #28] @ 818b98 <__cxa_atexit@plt+0x806be8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #236 @ 0xec │ │ │ │ - cmneq r2, #228 @ 0xe4 │ │ │ │ - cmneq r2, #232 @ 0xe8 │ │ │ │ - movteq sp, #12864 @ 0x3240 │ │ │ │ + cmneq r2, #220 @ 0xdc │ │ │ │ + cmneq r2, #212 @ 0xd4 │ │ │ │ + cmneq r2, #216 @ 0xd8 │ │ │ │ + movteq sp, #12848 @ 0x3230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818bc4 <__cxa_atexit@plt+0x806c14> │ │ │ │ - ldr r3, [pc, #32] @ 818bcc <__cxa_atexit@plt+0x806c1c> │ │ │ │ + bcc 818bd4 <__cxa_atexit@plt+0x806c24> │ │ │ │ + ldr r3, [pc, #32] @ 818bdc <__cxa_atexit@plt+0x806c2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 818bd0 <__cxa_atexit@plt+0x806c20> │ │ │ │ + ldr r7, [pc, #16] @ 818be0 <__cxa_atexit@plt+0x806c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #144 @ 0x90 │ │ │ │ - cmneq r2, #152, 24 @ 0x9800 │ │ │ │ - movteq sp, #12804 @ 0x3204 │ │ │ │ + cmneq r2, #128 @ 0x80 │ │ │ │ + cmneq r2, #136, 24 @ 0x8800 │ │ │ │ + movteq sp, #12788 @ 0x31f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818c3c <__cxa_atexit@plt+0x806c8c> │ │ │ │ + bcc 818c4c <__cxa_atexit@plt+0x806c9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818c34 <__cxa_atexit@plt+0x806c84> │ │ │ │ - ldr r3, [pc, #64] @ 818c44 <__cxa_atexit@plt+0x806c94> │ │ │ │ + bhi 818c44 <__cxa_atexit@plt+0x806c94> │ │ │ │ + ldr r3, [pc, #64] @ 818c54 <__cxa_atexit@plt+0x806ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 818c48 <__cxa_atexit@plt+0x806c98> │ │ │ │ + ldr r3, [pc, #44] @ 818c58 <__cxa_atexit@plt+0x806ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 818c4c <__cxa_atexit@plt+0x806c9c> │ │ │ │ + ldr r7, [pc, #28] @ 818c5c <__cxa_atexit@plt+0x806cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #56 @ 0x38 │ │ │ │ + cmneq r2, #40 @ 0x28 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r2, #208, 20 @ 0xd0000 │ │ │ │ - movteq sp, #12692 @ 0x3194 │ │ │ │ + cmneq r2, #192, 20 @ 0xc0000 │ │ │ │ + movteq sp, #12676 @ 0x3184 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818cac <__cxa_atexit@plt+0x806cfc> │ │ │ │ - ldr r3, [pc, #68] @ 818cbc <__cxa_atexit@plt+0x806d0c> │ │ │ │ + bhi 818cbc <__cxa_atexit@plt+0x806d0c> │ │ │ │ + ldr r3, [pc, #68] @ 818ccc <__cxa_atexit@plt+0x806d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 818cc0 <__cxa_atexit@plt+0x806d10> │ │ │ │ + ldr r1, [pc, #56] @ 818cd0 <__cxa_atexit@plt+0x806d20> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r8} │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 818cc4 <__cxa_atexit@plt+0x806d14> │ │ │ │ + ldr r7, [pc, #28] @ 818cd4 <__cxa_atexit@plt+0x806d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r2, #168, 30 @ 0x2a0 │ │ │ │ - movteq sp, #12440 @ 0x3098 │ │ │ │ + cmneq r2, #152, 30 @ 0x260 │ │ │ │ + movteq sp, #12424 @ 0x3088 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818d20 <__cxa_atexit@plt+0x806d70> │ │ │ │ - ldr r3, [pc, #64] @ 818d28 <__cxa_atexit@plt+0x806d78> │ │ │ │ + bcc 818d30 <__cxa_atexit@plt+0x806d80> │ │ │ │ + ldr r3, [pc, #64] @ 818d38 <__cxa_atexit@plt+0x806d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 818d2c <__cxa_atexit@plt+0x806d7c> │ │ │ │ + ldr r3, [pc, #36] @ 818d3c <__cxa_atexit@plt+0x806d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #24] @ 818d30 <__cxa_atexit@plt+0x806d80> │ │ │ │ + ldr r3, [pc, #24] @ 818d40 <__cxa_atexit@plt+0x806d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 817e6c <__cxa_atexit@plt+0x805ebc> │ │ │ │ + b 817e7c <__cxa_atexit@plt+0x805ecc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #84, 30 @ 0x150 │ │ │ │ - cmneq r2, #220, 2 @ 0x37 │ │ │ │ - cmneq r2, #36 @ 0x24 │ │ │ │ - movteq sp, #12480 @ 0x30c0 │ │ │ │ + cmneq r2, #68, 30 @ 0x110 │ │ │ │ + cmneq r2, #204, 2 @ 0x33 │ │ │ │ + cmneq r2, #20 │ │ │ │ + movteq sp, #12464 @ 0x30b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818dc8 <__cxa_atexit@plt+0x806e18> │ │ │ │ + bcc 818dd8 <__cxa_atexit@plt+0x806e28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818dc0 <__cxa_atexit@plt+0x806e10> │ │ │ │ + bhi 818dd0 <__cxa_atexit@plt+0x806e20> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r0, r3, lr} │ │ │ │ - ldr r9, [pc, #88] @ 818dd0 <__cxa_atexit@plt+0x806e20> │ │ │ │ + ldr r9, [pc, #88] @ 818de0 <__cxa_atexit@plt+0x806e30> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 818dd4 <__cxa_atexit@plt+0x806e24> │ │ │ │ + ldr sl, [pc, #84] @ 818de4 <__cxa_atexit@plt+0x806e34> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 818dd8 <__cxa_atexit@plt+0x806e28> │ │ │ │ + ldr r2, [pc, #56] @ 818de8 <__cxa_atexit@plt+0x806e38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r2, #196, 28 @ 0xc40 │ │ │ │ - movteq ip, #14500 @ 0x38a4 │ │ │ │ + cmneq r2, #180, 28 @ 0xb40 │ │ │ │ + movteq ip, #14484 @ 0x3894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818e74 <__cxa_atexit@plt+0x806ec4> │ │ │ │ + bcc 818e84 <__cxa_atexit@plt+0x806ed4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818e6c <__cxa_atexit@plt+0x806ebc> │ │ │ │ - ldr r3, [pc, #112] @ 818e7c <__cxa_atexit@plt+0x806ecc> │ │ │ │ + bhi 818e7c <__cxa_atexit@plt+0x806ecc> │ │ │ │ + ldr r3, [pc, #112] @ 818e8c <__cxa_atexit@plt+0x806edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #104] @ 818e80 <__cxa_atexit@plt+0x806ed0> │ │ │ │ + ldr r3, [pc, #104] @ 818e90 <__cxa_atexit@plt+0x806ee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add ip, r3, #1 │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr lr, [pc, #80] @ 818e84 <__cxa_atexit@plt+0x806ed4> │ │ │ │ + ldr lr, [pc, #80] @ 818e94 <__cxa_atexit@plt+0x806ee4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 818e88 <__cxa_atexit@plt+0x806ed8> │ │ │ │ + ldr r9, [pc, #76] @ 818e98 <__cxa_atexit@plt+0x806ee8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r0, r9, #137 @ 0x89 │ │ │ │ - ldr r3, [pc, #68] @ 818e8c <__cxa_atexit@plt+0x806edc> │ │ │ │ + ldr r3, [pc, #68] @ 818e9c <__cxa_atexit@plt+0x806eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r1, ip} │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r9, r9, #129 @ 0x81 │ │ │ │ - b 811fc0 <__cxa_atexit@plt+0x800010> │ │ │ │ + b 811fd0 <__cxa_atexit@plt+0x800020> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #48, 28 @ 0x300 │ │ │ │ - cmneq r2, #152, 28 @ 0x980 │ │ │ │ - cmneq r2, #128, 28 @ 0x800 │ │ │ │ - cmneq r2, #12, 30 @ 0x30 │ │ │ │ - cmneq r2, #200, 30 @ 0x320 │ │ │ │ - movteq ip, #16256 @ 0x3f80 │ │ │ │ + cmneq r2, #32, 28 @ 0x200 │ │ │ │ + cmneq r2, #136, 28 @ 0x880 │ │ │ │ + cmneq r2, #112, 28 @ 0x700 │ │ │ │ + cmneq r2, #252, 28 @ 0xfc0 │ │ │ │ + cmneq r2, #184, 30 @ 0x2e0 │ │ │ │ + movteq ip, #16240 @ 0x3f70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 818ef8 <__cxa_atexit@plt+0x806f48> │ │ │ │ - ldr lr, [pc, #76] @ 818f00 <__cxa_atexit@plt+0x806f50> │ │ │ │ + bcc 818f08 <__cxa_atexit@plt+0x806f58> │ │ │ │ + ldr lr, [pc, #76] @ 818f10 <__cxa_atexit@plt+0x806f60> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 818eec <__cxa_atexit@plt+0x806f3c> │ │ │ │ + beq 818efc <__cxa_atexit@plt+0x806f4c> │ │ │ │ mov r7, r8 │ │ │ │ - b 818f10 <__cxa_atexit@plt+0x806f60> │ │ │ │ + b 818f20 <__cxa_atexit@plt+0x806f70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq ip, #16144 @ 0x3f10 │ │ │ │ + movteq ip, #16128 @ 0x3f00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 818f38 <__cxa_atexit@plt+0x806f88> │ │ │ │ + ldr r0, [pc, #20] @ 818f48 <__cxa_atexit@plt+0x806f98> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq ip, #16088 @ 0x3ed8 │ │ │ │ + movteq ip, #16072 @ 0x3ec8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 818ffc <__cxa_atexit@plt+0x80704c> │ │ │ │ + bhi 81900c <__cxa_atexit@plt+0x80705c> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r4, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr ip, [pc, #140] @ 81900c <__cxa_atexit@plt+0x80705c> │ │ │ │ + ldr ip, [pc, #140] @ 81901c <__cxa_atexit@plt+0x80706c> │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #-64]! @ 0xffffffc0 │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r4, [pc, #88] @ 819010 <__cxa_atexit@plt+0x807060> │ │ │ │ + ldr r4, [pc, #88] @ 819020 <__cxa_atexit@plt+0x807070> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r4, [pc, #68] @ 819014 <__cxa_atexit@plt+0x807064> │ │ │ │ + ldr r4, [pc, #68] @ 819024 <__cxa_atexit@plt+0x807074> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #20]! │ │ │ │ sub r4, r6, #39 @ 0x27 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #48] @ 819018 <__cxa_atexit@plt+0x807068> │ │ │ │ + ldr r3, [pc, #48] @ 819028 <__cxa_atexit@plt+0x807078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-16]! │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - cmneq r2, #148, 24 @ 0x9400 │ │ │ │ + cmneq r2, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - movteq ip, #15760 @ 0x3d90 │ │ │ │ + movteq ip, #15744 @ 0x3d80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819054 <__cxa_atexit@plt+0x8070a4> │ │ │ │ - ldr r3, [pc, #32] @ 81905c <__cxa_atexit@plt+0x8070ac> │ │ │ │ + bcc 819064 <__cxa_atexit@plt+0x8070b4> │ │ │ │ + ldr r3, [pc, #32] @ 81906c <__cxa_atexit@plt+0x8070bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 819060 <__cxa_atexit@plt+0x8070b0> │ │ │ │ + ldr r7, [pc, #16] @ 819070 <__cxa_atexit@plt+0x8070c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #0, 24 │ │ │ │ - cmneq r2, #188, 4 @ 0xc000000b │ │ │ │ - movteq ip, #15676 @ 0x3d3c │ │ │ │ + cmneq r2, #240, 22 @ 0x3c000 │ │ │ │ + cmneq r2, #172, 4 @ 0xc000000a │ │ │ │ + movteq ip, #15660 @ 0x3d2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8190a0 <__cxa_atexit@plt+0x8070f0> │ │ │ │ - ldr r3, [pc, #36] @ 8190a8 <__cxa_atexit@plt+0x8070f8> │ │ │ │ + bcc 8190b0 <__cxa_atexit@plt+0x807100> │ │ │ │ + ldr r3, [pc, #36] @ 8190b8 <__cxa_atexit@plt+0x807108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8190ac <__cxa_atexit@plt+0x8070fc> │ │ │ │ + ldr r7, [pc, #16] @ 8190bc <__cxa_atexit@plt+0x80710c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #184, 22 @ 0x2e000 │ │ │ │ - cmneq r2, #152, 12 @ 0x9800000 │ │ │ │ - movteq ip, #15624 @ 0x3d08 │ │ │ │ + cmneq r2, #168, 22 @ 0x2a000 │ │ │ │ + cmneq r2, #136, 12 @ 0x8800000 │ │ │ │ + movteq ip, #15608 @ 0x3cf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819134 <__cxa_atexit@plt+0x807184> │ │ │ │ + bcc 819144 <__cxa_atexit@plt+0x807194> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81912c <__cxa_atexit@plt+0x80717c> │ │ │ │ - ldr r3, [pc, #92] @ 81913c <__cxa_atexit@plt+0x80718c> │ │ │ │ + bhi 81913c <__cxa_atexit@plt+0x80718c> │ │ │ │ + ldr r3, [pc, #92] @ 81914c <__cxa_atexit@plt+0x80719c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 819140 <__cxa_atexit@plt+0x807190> │ │ │ │ + ldr r2, [pc, #88] @ 819150 <__cxa_atexit@plt+0x8071a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 819144 <__cxa_atexit@plt+0x807194> │ │ │ │ + ldr r0, [pc, #64] @ 819154 <__cxa_atexit@plt+0x8071a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 819148 <__cxa_atexit@plt+0x807198> │ │ │ │ + ldr r7, [pc, #32] @ 819158 <__cxa_atexit@plt+0x8071a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmneq r2, #84, 22 @ 0x15000 │ │ │ │ + cmneq r2, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r2, #232, 26 @ 0x3a00 │ │ │ │ - movteq ip, #15412 @ 0x3c34 │ │ │ │ + cmneq r2, #216, 26 @ 0x3600 │ │ │ │ + movteq ip, #15396 @ 0x3c24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819184 <__cxa_atexit@plt+0x8071d4> │ │ │ │ - ldr r3, [pc, #32] @ 81918c <__cxa_atexit@plt+0x8071dc> │ │ │ │ + bcc 819194 <__cxa_atexit@plt+0x8071e4> │ │ │ │ + ldr r3, [pc, #32] @ 81919c <__cxa_atexit@plt+0x8071ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 819190 <__cxa_atexit@plt+0x8071e0> │ │ │ │ + ldr r7, [pc, #16] @ 8191a0 <__cxa_atexit@plt+0x8071f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 20 @ 0xd0000 │ │ │ │ - cmneq r2, #84 @ 0x54 │ │ │ │ - movteq ip, #15352 @ 0x3bf8 │ │ │ │ + cmneq r2, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r2, #68 @ 0x44 │ │ │ │ + movteq ip, #15336 @ 0x3be8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819204 <__cxa_atexit@plt+0x807254> │ │ │ │ + bcc 819214 <__cxa_atexit@plt+0x807264> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8191fc <__cxa_atexit@plt+0x80724c> │ │ │ │ - ldr r3, [pc, #72] @ 81920c <__cxa_atexit@plt+0x80725c> │ │ │ │ + bhi 81920c <__cxa_atexit@plt+0x80725c> │ │ │ │ + ldr r3, [pc, #72] @ 81921c <__cxa_atexit@plt+0x80726c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 819210 <__cxa_atexit@plt+0x807260> │ │ │ │ + ldr r3, [pc, #52] @ 819220 <__cxa_atexit@plt+0x807270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 819214 <__cxa_atexit@plt+0x807264> │ │ │ │ + ldr r7, [pc, #36] @ 819224 <__cxa_atexit@plt+0x807274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 819218 <__cxa_atexit@plt+0x807268> │ │ │ │ + ldr r8, [pc, #32] @ 819228 <__cxa_atexit@plt+0x807278> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #120, 20 @ 0x78000 │ │ │ │ + cmneq r2, #104, 20 @ 0x68000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r2, #140, 10 @ 0x23000000 │ │ │ │ - cmneq r2, #156, 16 @ 0x9c0000 │ │ │ │ - movteq ip, #15504 @ 0x3c90 │ │ │ │ + cmneq r2, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r2, #140, 16 @ 0x8c0000 │ │ │ │ + movteq ip, #15488 @ 0x3c80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819250 <__cxa_atexit@plt+0x8072a0> │ │ │ │ - ldr r3, [pc, #28] @ 819258 <__cxa_atexit@plt+0x8072a8> │ │ │ │ + bcc 819260 <__cxa_atexit@plt+0x8072b0> │ │ │ │ + ldr r3, [pc, #28] @ 819268 <__cxa_atexit@plt+0x8072b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8185dc <__cxa_atexit@plt+0x80662c> │ │ │ │ + b 8185ec <__cxa_atexit@plt+0x80663c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #0, 20 │ │ │ │ - movteq ip, #15456 @ 0x3c60 │ │ │ │ + cmneq r2, #240, 18 @ 0x3c0000 │ │ │ │ + movteq ip, #15440 @ 0x3c50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8192c0 <__cxa_atexit@plt+0x807310> │ │ │ │ - ldr r3, [pc, #76] @ 8192d0 <__cxa_atexit@plt+0x807320> │ │ │ │ + bhi 8192d0 <__cxa_atexit@plt+0x807320> │ │ │ │ + ldr r3, [pc, #76] @ 8192e0 <__cxa_atexit@plt+0x807330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #64] @ 8192d4 <__cxa_atexit@plt+0x807324> │ │ │ │ + ldr r1, [pc, #64] @ 8192e4 <__cxa_atexit@plt+0x807334> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 8192d8 <__cxa_atexit@plt+0x807328> │ │ │ │ + ldr r7, [pc, #28] @ 8192e8 <__cxa_atexit@plt+0x807338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r2, #208, 20 @ 0xd0000 │ │ │ │ - movteq ip, #15352 @ 0x3bf8 │ │ │ │ + cmneq r2, #192, 20 @ 0xc0000 │ │ │ │ + movteq ip, #15336 @ 0x3be8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81934c <__cxa_atexit@plt+0x80739c> │ │ │ │ + bcc 81935c <__cxa_atexit@plt+0x8073ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819344 <__cxa_atexit@plt+0x807394> │ │ │ │ - ldr r3, [pc, #72] @ 819354 <__cxa_atexit@plt+0x8073a4> │ │ │ │ + bhi 819354 <__cxa_atexit@plt+0x8073a4> │ │ │ │ + ldr r3, [pc, #72] @ 819364 <__cxa_atexit@plt+0x8073b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 819358 <__cxa_atexit@plt+0x8073a8> │ │ │ │ + ldr r2, [pc, #68] @ 819368 <__cxa_atexit@plt+0x8073b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #28] @ 81935c <__cxa_atexit@plt+0x8073ac> │ │ │ │ + ldr r7, [pc, #28] @ 81936c <__cxa_atexit@plt+0x8073bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r2, #40, 18 @ 0xa0000 │ │ │ │ - cmneq r2, #244, 6 @ 0xd0000003 │ │ │ │ - movteq ip, #15236 @ 0x3b84 │ │ │ │ + cmneq r2, #24, 18 @ 0x60000 │ │ │ │ + cmneq r2, #228, 6 @ 0x90000003 │ │ │ │ + movteq ip, #15220 @ 0x3b74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8193f4 <__cxa_atexit@plt+0x807444> │ │ │ │ + bcc 819404 <__cxa_atexit@plt+0x807454> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8193ec <__cxa_atexit@plt+0x80743c> │ │ │ │ - ldr lr, [pc, #108] @ 8193fc <__cxa_atexit@plt+0x80744c> │ │ │ │ + bhi 8193fc <__cxa_atexit@plt+0x80744c> │ │ │ │ + ldr lr, [pc, #108] @ 81940c <__cxa_atexit@plt+0x80745c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 819400 <__cxa_atexit@plt+0x807450> │ │ │ │ + ldr r2, [pc, #104] @ 819410 <__cxa_atexit@plt+0x807460> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #76] @ 819404 <__cxa_atexit@plt+0x807454> │ │ │ │ + ldr r3, [pc, #76] @ 819414 <__cxa_atexit@plt+0x807464> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 819408 <__cxa_atexit@plt+0x807458> │ │ │ │ + ldr r7, [pc, #32] @ 819418 <__cxa_atexit@plt+0x807468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r2, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r2, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - cmneq r2, #40, 22 @ 0xa000 │ │ │ │ - movteq ip, #14696 @ 0x3968 │ │ │ │ + cmneq r2, #24, 22 @ 0x6000 │ │ │ │ + movteq ip, #14680 @ 0x3958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819444 <__cxa_atexit@plt+0x807494> │ │ │ │ - ldr r3, [pc, #32] @ 81944c <__cxa_atexit@plt+0x80749c> │ │ │ │ + bcc 819454 <__cxa_atexit@plt+0x8074a4> │ │ │ │ + ldr r3, [pc, #32] @ 81945c <__cxa_atexit@plt+0x8074ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 819450 <__cxa_atexit@plt+0x8074a0> │ │ │ │ + ldr r7, [pc, #16] @ 819460 <__cxa_atexit@plt+0x8074b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #16, 16 @ 0x100000 │ │ │ │ - cmneq r2, #100, 22 @ 0x19000 │ │ │ │ - movteq ip, #15008 @ 0x3aa0 │ │ │ │ + cmneq r2, #0, 16 │ │ │ │ + cmneq r2, #84, 22 @ 0x15000 │ │ │ │ + movteq ip, #14992 @ 0x3a90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8194e8 <__cxa_atexit@plt+0x807538> │ │ │ │ + bcc 8194f8 <__cxa_atexit@plt+0x807548> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8194e0 <__cxa_atexit@plt+0x807530> │ │ │ │ - ldr r3, [pc, #108] @ 8194f0 <__cxa_atexit@plt+0x807540> │ │ │ │ + bhi 8194f0 <__cxa_atexit@plt+0x807540> │ │ │ │ + ldr r3, [pc, #108] @ 819500 <__cxa_atexit@plt+0x807550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 8194f4 <__cxa_atexit@plt+0x807544> │ │ │ │ + ldr lr, [pc, #76] @ 819504 <__cxa_atexit@plt+0x807554> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 8194f8 <__cxa_atexit@plt+0x807548> │ │ │ │ + ldr r7, [pc, #68] @ 819508 <__cxa_atexit@plt+0x807558> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 8194fc <__cxa_atexit@plt+0x80754c> │ │ │ │ + ldr r7, [pc, #32] @ 81950c <__cxa_atexit@plt+0x80755c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r2, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r2, #116, 14 @ 0x1d00000 │ │ │ │ - movteq ip, #14856 @ 0x3a08 │ │ │ │ + cmneq r2, #100, 14 @ 0x1900000 │ │ │ │ + movteq ip, #14840 @ 0x39f8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81958c <__cxa_atexit@plt+0x8075dc> │ │ │ │ + bcc 81959c <__cxa_atexit@plt+0x8075ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819584 <__cxa_atexit@plt+0x8075d4> │ │ │ │ - ldr r3, [pc, #100] @ 819594 <__cxa_atexit@plt+0x8075e4> │ │ │ │ + bhi 819594 <__cxa_atexit@plt+0x8075e4> │ │ │ │ + ldr r3, [pc, #100] @ 8195a4 <__cxa_atexit@plt+0x8075f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ - ldr r7, [pc, #64] @ 819598 <__cxa_atexit@plt+0x8075e8> │ │ │ │ + ldr r7, [pc, #64] @ 8195a8 <__cxa_atexit@plt+0x8075f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #36] @ 81959c <__cxa_atexit@plt+0x8075ec> │ │ │ │ + ldr r7, [pc, #36] @ 8195ac <__cxa_atexit@plt+0x8075fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8195a0 <__cxa_atexit@plt+0x8075f0> │ │ │ │ + ldr r8, [pc, #32] @ 8195b0 <__cxa_atexit@plt+0x807600> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #12, 14 @ 0x300000 │ │ │ │ + cmneq r2, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r2, #4, 10 @ 0x1000000 │ │ │ │ - cmneq r2, #68, 14 @ 0x1100000 │ │ │ │ - movteq ip, #14708 @ 0x3974 │ │ │ │ + cmneq r2, #244, 8 @ 0xf4000000 │ │ │ │ + cmneq r2, #52, 14 @ 0xd00000 │ │ │ │ + movteq ip, #14692 @ 0x3964 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81961c <__cxa_atexit@plt+0x80766c> │ │ │ │ + bcc 81962c <__cxa_atexit@plt+0x80767c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #64] @ 819624 <__cxa_atexit@plt+0x807674> │ │ │ │ + ldr r0, [pc, #64] @ 819634 <__cxa_atexit@plt+0x807684> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 819610 <__cxa_atexit@plt+0x807660> │ │ │ │ + beq 819620 <__cxa_atexit@plt+0x807670> │ │ │ │ mov r7, r8 │ │ │ │ - b 819634 <__cxa_atexit@plt+0x807684> │ │ │ │ + b 819644 <__cxa_atexit@plt+0x807694> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq ip, #14580 @ 0x38f4 │ │ │ │ + movteq ip, #14564 @ 0x38e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov fp, r4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819720 <__cxa_atexit@plt+0x807770> │ │ │ │ + bhi 819730 <__cxa_atexit@plt+0x807780> │ │ │ │ ldr r4, [r5, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr r4, [pc, #192] @ 819734 <__cxa_atexit@plt+0x807784> │ │ │ │ + ldr r4, [pc, #192] @ 819744 <__cxa_atexit@plt+0x807794> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub lr, r6, #103 @ 0x67 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r2, [pc, #164] @ 819738 <__cxa_atexit@plt+0x807788> │ │ │ │ + ldr r2, [pc, #164] @ 819748 <__cxa_atexit@plt+0x807798> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-104] @ 0xffffff98 │ │ │ │ str r0, [r6, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [r2, #-92]! @ 0xffffffa4 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r4, [pc, #136] @ 81973c <__cxa_atexit@plt+0x80778c> │ │ │ │ + ldr r4, [pc, #136] @ 81974c <__cxa_atexit@plt+0x80779c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r3, #-80]! @ 0xffffffb0 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r8} │ │ │ │ str r2, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #96] @ 819740 <__cxa_atexit@plt+0x807790> │ │ │ │ + ldr r7, [pc, #96] @ 819750 <__cxa_atexit@plt+0x8077a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #68] @ 819744 <__cxa_atexit@plt+0x807794> │ │ │ │ + ldr r7, [pc, #68] @ 819754 <__cxa_atexit@plt+0x8077a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #55 @ 0x37 │ │ │ │ - ldr r7, [pc, #52] @ 819748 <__cxa_atexit@plt+0x807798> │ │ │ │ + ldr r7, [pc, #52] @ 819758 <__cxa_atexit@plt+0x8077a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r4, fp │ │ │ │ mov fp, ip │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r4, #108 @ 0x6c │ │ │ │ str r4, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, ip │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff024 │ │ │ │ @ instruction: 0xffffef44 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmneq r2, #60, 10 @ 0xf000000 │ │ │ │ - movteq ip, #13852 @ 0x361c │ │ │ │ + cmneq r2, #44, 10 @ 0xb000000 │ │ │ │ + movteq ip, #13836 @ 0x360c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819788 <__cxa_atexit@plt+0x8077d8> │ │ │ │ - ldr r3, [pc, #36] @ 819790 <__cxa_atexit@plt+0x8077e0> │ │ │ │ + bcc 819798 <__cxa_atexit@plt+0x8077e8> │ │ │ │ + ldr r3, [pc, #36] @ 8197a0 <__cxa_atexit@plt+0x8077f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 819794 <__cxa_atexit@plt+0x8077e4> │ │ │ │ + ldr r7, [pc, #16] @ 8197a4 <__cxa_atexit@plt+0x8077f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 8 @ 0xd0000000 │ │ │ │ - cmneq r2, #64, 8 @ 0x40000000 │ │ │ │ - movteq ip, #14232 @ 0x3798 │ │ │ │ + cmneq r2, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq r2, #48, 8 @ 0x30000000 │ │ │ │ + movteq ip, #14216 @ 0x3788 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819840 <__cxa_atexit@plt+0x807890> │ │ │ │ + bcc 819850 <__cxa_atexit@plt+0x8078a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819838 <__cxa_atexit@plt+0x807888> │ │ │ │ + bhi 819848 <__cxa_atexit@plt+0x807898> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r2, r3, sl} │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #100] @ 819848 <__cxa_atexit@plt+0x807898> │ │ │ │ + ldr ip, [pc, #100] @ 819858 <__cxa_atexit@plt+0x8078a8> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r6, #40 @ 0x28 │ │ │ │ stm r1, {r2, r3, sl} │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r2, [pc, #60] @ 81984c <__cxa_atexit@plt+0x80789c> │ │ │ │ + ldr r2, [pc, #60] @ 81985c <__cxa_atexit@plt+0x8078ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 819850 <__cxa_atexit@plt+0x8078a0> │ │ │ │ + ldr r1, [pc, #40] @ 819860 <__cxa_atexit@plt+0x8078b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq r2, #84, 8 @ 0x54000000 │ │ │ │ + cmneq r2, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movteq fp, #15804 @ 0x3dbc │ │ │ │ + movteq fp, #15788 @ 0x3dac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819898 <__cxa_atexit@plt+0x8078e8> │ │ │ │ - ldr r3, [pc, #44] @ 8198a0 <__cxa_atexit@plt+0x8078f0> │ │ │ │ + bcc 8198a8 <__cxa_atexit@plt+0x8078f8> │ │ │ │ + ldr r3, [pc, #44] @ 8198b0 <__cxa_atexit@plt+0x807900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8198a4 <__cxa_atexit@plt+0x8078f4> │ │ │ │ + ldr r3, [pc, #36] @ 8198b4 <__cxa_atexit@plt+0x807904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8198a8 <__cxa_atexit@plt+0x8078f8> │ │ │ │ + ldr r3, [pc, #24] @ 8198b8 <__cxa_atexit@plt+0x807908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #200, 6 @ 0x20000003 │ │ │ │ - cmneq r2, #192, 6 │ │ │ │ - cmneq r2, #56, 6 @ 0xe0000000 │ │ │ │ - movteq ip, #13988 @ 0x36a4 │ │ │ │ + cmneq r2, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r2, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r2, #40, 6 @ 0xa0000000 │ │ │ │ + movteq ip, #13972 @ 0x3694 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819924 <__cxa_atexit@plt+0x807974> │ │ │ │ - ldr lr, [pc, #92] @ 81992c <__cxa_atexit@plt+0x80797c> │ │ │ │ + bcc 819934 <__cxa_atexit@plt+0x807984> │ │ │ │ + ldr lr, [pc, #92] @ 81993c <__cxa_atexit@plt+0x80798c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr ip, [r7, #5] │ │ │ │ ldr r0, [r7, #9] │ │ │ │ ldr r3, [r7, #13] │ │ │ │ ldr r1, [r7, #17] │ │ │ │ ldr r7, [r7, #21] │ │ │ │ @@ -2104915,1578 +2104919,1578 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r3, [r5, #20] │ │ │ │ str ip, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r9, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ - beq 819918 <__cxa_atexit@plt+0x807968> │ │ │ │ + beq 819928 <__cxa_atexit@plt+0x807978> │ │ │ │ mov r7, sl │ │ │ │ - b 81993c <__cxa_atexit@plt+0x80798c> │ │ │ │ + b 81994c <__cxa_atexit@plt+0x80799c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - movteq ip, #13860 @ 0x3624 │ │ │ │ + movteq ip, #13844 @ 0x3614 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 819964 <__cxa_atexit@plt+0x8079b4> │ │ │ │ - ldr r3, [pc, #136] @ 8199d8 <__cxa_atexit@plt+0x807a28> │ │ │ │ + bne 819974 <__cxa_atexit@plt+0x8079c4> │ │ │ │ + ldr r3, [pc, #136] @ 8199e8 <__cxa_atexit@plt+0x807a38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8199c4 <__cxa_atexit@plt+0x807a14> │ │ │ │ - b 8199f4 <__cxa_atexit@plt+0x807a44> │ │ │ │ + beq 8199d4 <__cxa_atexit@plt+0x807a24> │ │ │ │ + b 819a04 <__cxa_atexit@plt+0x807a54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8199cc <__cxa_atexit@plt+0x807a1c> │ │ │ │ + bhi 8199dc <__cxa_atexit@plt+0x807a2c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr r0, [pc, #80] @ 8199dc <__cxa_atexit@plt+0x807a2c> │ │ │ │ + ldr r0, [pc, #80] @ 8199ec <__cxa_atexit@plt+0x807a3c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 8199e0 <__cxa_atexit@plt+0x807a30> │ │ │ │ + ldr lr, [pc, #76] @ 8199f0 <__cxa_atexit@plt+0x807a40> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #36] @ 8199e4 <__cxa_atexit@plt+0x807a34> │ │ │ │ + ldr r7, [pc, #36] @ 8199f4 <__cxa_atexit@plt+0x807a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffeb6c │ │ │ │ @ instruction: 0xffffeac0 │ │ │ │ - cmneq r2, #144, 4 │ │ │ │ - movteq ip, #13660 @ 0x355c │ │ │ │ + cmneq r2, #128, 4 │ │ │ │ + movteq ip, #13644 @ 0x354c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 819a10 <__cxa_atexit@plt+0x807a60> │ │ │ │ + ldr r0, [pc, #20] @ 819a20 <__cxa_atexit@plt+0x807a70> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq ip, #13616 @ 0x3530 │ │ │ │ + movteq ip, #13600 @ 0x3520 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819a9c <__cxa_atexit@plt+0x807aec> │ │ │ │ + bhi 819aac <__cxa_atexit@plt+0x807afc> │ │ │ │ ldmib r5, {ip, lr} │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - ldr r9, [pc, #92] @ 819aa8 <__cxa_atexit@plt+0x807af8> │ │ │ │ + ldr r9, [pc, #92] @ 819ab8 <__cxa_atexit@plt+0x807b08> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 819aac <__cxa_atexit@plt+0x807afc> │ │ │ │ + ldr sl, [pc, #88] @ 819abc <__cxa_atexit@plt+0x807b0c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r3, [pc, #48] @ 819ab0 <__cxa_atexit@plt+0x807b00> │ │ │ │ + ldr r3, [pc, #48] @ 819ac0 <__cxa_atexit@plt+0x807b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmneq r2, #228, 2 @ 0x39 │ │ │ │ + cmneq r2, #212, 2 @ 0x35 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 819b1c <__cxa_atexit@plt+0x807b6c> │ │ │ │ + bcc 819b2c <__cxa_atexit@plt+0x807b7c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 819b14 <__cxa_atexit@plt+0x807b64> │ │ │ │ - ldr r7, [pc, #76] @ 819b30 <__cxa_atexit@plt+0x807b80> │ │ │ │ + bhi 819b24 <__cxa_atexit@plt+0x807b74> │ │ │ │ + ldr r7, [pc, #76] @ 819b40 <__cxa_atexit@plt+0x807b90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #72] @ 819b34 <__cxa_atexit@plt+0x807b84> │ │ │ │ + ldr r3, [pc, #72] @ 819b44 <__cxa_atexit@plt+0x807b94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #48] @ 819b38 <__cxa_atexit@plt+0x807b88> │ │ │ │ + ldr r7, [pc, #48] @ 819b48 <__cxa_atexit@plt+0x807b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 819b3c <__cxa_atexit@plt+0x807b8c> │ │ │ │ + ldr r8, [pc, #44] @ 819b4c <__cxa_atexit@plt+0x807b9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 819b2c <__cxa_atexit@plt+0x807b7c> │ │ │ │ + ldr r7, [pc, #8] @ 819b3c <__cxa_atexit@plt+0x807b8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #13496 @ 0x34b8 │ │ │ │ + movteq ip, #13480 @ 0x34a8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffe5e0 │ │ │ │ - cmneq r2, #228, 4 @ 0x4000000e │ │ │ │ - cmneq r2, #228, 28 @ 0xe40 │ │ │ │ - movteq ip, #13444 @ 0x3484 │ │ │ │ + cmneq r2, #212, 4 @ 0x4000000d │ │ │ │ + cmneq r2, #212, 28 @ 0xd40 │ │ │ │ + movteq ip, #13428 @ 0x3474 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 819b70 <__cxa_atexit@plt+0x807bc0> │ │ │ │ + ldr r7, [pc, #24] @ 819b80 <__cxa_atexit@plt+0x807bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 819b74 <__cxa_atexit@plt+0x807bc4> │ │ │ │ + ldr r7, [pc, #16] @ 819b84 <__cxa_atexit@plt+0x807bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 819b78 <__cxa_atexit@plt+0x807bc8> │ │ │ │ + ldr r8, [pc, #12] @ 819b88 <__cxa_atexit@plt+0x807bd8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #240, 18 @ 0x3c0000 │ │ │ │ - cmneq r2, #48, 4 │ │ │ │ - movteq ip, #13368 @ 0x3438 │ │ │ │ + cmneq r2, #224, 18 @ 0x380000 │ │ │ │ + cmneq r2, #32, 4 │ │ │ │ + movteq ip, #13352 @ 0x3428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 819bac <__cxa_atexit@plt+0x807bfc> │ │ │ │ + ldr r7, [pc, #24] @ 819bbc <__cxa_atexit@plt+0x807c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 819bb0 <__cxa_atexit@plt+0x807c00> │ │ │ │ + ldr r7, [pc, #16] @ 819bc0 <__cxa_atexit@plt+0x807c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 819bb4 <__cxa_atexit@plt+0x807c04> │ │ │ │ + ldr r8, [pc, #12] @ 819bc4 <__cxa_atexit@plt+0x807c14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq r2, #60, 2 │ │ │ │ - movteq ip, #13288 @ 0x33e8 │ │ │ │ + cmneq r2, #164, 18 @ 0x290000 │ │ │ │ + cmneq r2, #44, 2 │ │ │ │ + movteq ip, #13272 @ 0x33d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 819be8 <__cxa_atexit@plt+0x807c38> │ │ │ │ + ldr r7, [pc, #24] @ 819bf8 <__cxa_atexit@plt+0x807c48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 819bec <__cxa_atexit@plt+0x807c3c> │ │ │ │ + ldr r7, [pc, #16] @ 819bfc <__cxa_atexit@plt+0x807c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 819bf0 <__cxa_atexit@plt+0x807c40> │ │ │ │ + ldr r8, [pc, #12] @ 819c00 <__cxa_atexit@plt+0x807c50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #120, 18 @ 0x1e0000 │ │ │ │ - cmneq r2, #252, 26 @ 0x3f00 │ │ │ │ - movteq ip, #13212 @ 0x339c │ │ │ │ + cmneq r2, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq r2, #236, 26 @ 0x3b00 │ │ │ │ + movteq ip, #13196 @ 0x338c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 819c1c <__cxa_atexit@plt+0x807c6c> │ │ │ │ + ldr r7, [pc, #16] @ 819c2c <__cxa_atexit@plt+0x807c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 819c20 <__cxa_atexit@plt+0x807c70> │ │ │ │ + ldr r7, [pc, #8] @ 819c30 <__cxa_atexit@plt+0x807c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, #184, 6 @ 0xe0000002 │ │ │ │ - movteq ip, #13140 @ 0x3354 │ │ │ │ + cmneq r2, #168, 6 @ 0xa0000002 │ │ │ │ + movteq ip, #13124 @ 0x3344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #32] @ 819c5c <__cxa_atexit@plt+0x807cac> │ │ │ │ + ldr r7, [pc, #32] @ 819c6c <__cxa_atexit@plt+0x807cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 819c60 <__cxa_atexit@plt+0x807cb0> │ │ │ │ + ldr r7, [pc, #24] @ 819c70 <__cxa_atexit@plt+0x807cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 819c64 <__cxa_atexit@plt+0x807cb4> │ │ │ │ + ldr r8, [pc, #20] @ 819c74 <__cxa_atexit@plt+0x807cc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #16] @ 819c68 <__cxa_atexit@plt+0x807cb8> │ │ │ │ + ldr r9, [pc, #16] @ 819c78 <__cxa_atexit@plt+0x807cc8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r2, #76, 22 @ 0x13000 │ │ │ │ - cmneq r2, #204, 26 @ 0x3300 │ │ │ │ - cmneq r2, #160, 26 @ 0x2800 │ │ │ │ - movteq ip, #13052 @ 0x32fc │ │ │ │ + cmneq r2, #60, 22 @ 0xf000 │ │ │ │ + cmneq r2, #188, 26 @ 0x2f00 │ │ │ │ + cmneq r2, #144, 26 @ 0x2400 │ │ │ │ + movteq ip, #13036 @ 0x32ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819cb4 <__cxa_atexit@plt+0x807d04> │ │ │ │ + bhi 819cc4 <__cxa_atexit@plt+0x807d14> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #44] @ 819cc0 <__cxa_atexit@plt+0x807d10> │ │ │ │ + ldr r3, [pc, #44] @ 819cd0 <__cxa_atexit@plt+0x807d20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 819cc4 <__cxa_atexit@plt+0x807d14> │ │ │ │ + ldr r2, [pc, #40] @ 819cd4 <__cxa_atexit@plt+0x807d24> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe69c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq ip, #12940 @ 0x328c │ │ │ │ + movteq ip, #12924 @ 0x327c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 819ce8 <__cxa_atexit@plt+0x807d38> │ │ │ │ + ldr r3, [pc, #12] @ 819cf8 <__cxa_atexit@plt+0x807d48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq ip, #12904 @ 0x3268 │ │ │ │ + movteq ip, #12888 @ 0x3258 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 819d10 <__cxa_atexit@plt+0x807d60> │ │ │ │ + ldr r3, [pc, #16] @ 819d20 <__cxa_atexit@plt+0x807d70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq ip, #12864 @ 0x3240 │ │ │ │ + movteq ip, #12848 @ 0x3230 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819d74 <__cxa_atexit@plt+0x807dc4> │ │ │ │ + bhi 819d84 <__cxa_atexit@plt+0x807dd4> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r8, [pc, #52] @ 819d80 <__cxa_atexit@plt+0x807dd0> │ │ │ │ + ldr r8, [pc, #52] @ 819d90 <__cxa_atexit@plt+0x807de0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r7, r6, #21 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819dd0 <__cxa_atexit@plt+0x807e20> │ │ │ │ - ldr r3, [pc, #56] @ 819dd8 <__cxa_atexit@plt+0x807e28> │ │ │ │ + bcc 819de0 <__cxa_atexit@plt+0x807e30> │ │ │ │ + ldr r3, [pc, #56] @ 819de8 <__cxa_atexit@plt+0x807e38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 819ddc <__cxa_atexit@plt+0x807e2c> │ │ │ │ + ldr r2, [pc, #52] @ 819dec <__cxa_atexit@plt+0x807e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 819dc8 <__cxa_atexit@plt+0x807e18> │ │ │ │ - b 819de8 <__cxa_atexit@plt+0x807e38> │ │ │ │ + beq 819dd8 <__cxa_atexit@plt+0x807e28> │ │ │ │ + b 819df8 <__cxa_atexit@plt+0x807e48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, #148, 28 @ 0x940 │ │ │ │ + cmneq r2, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 819e08 <__cxa_atexit@plt+0x807e58> │ │ │ │ + ldr r0, [pc, #20] @ 819e18 <__cxa_atexit@plt+0x807e68> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819e40 <__cxa_atexit@plt+0x807e90> │ │ │ │ + bhi 819e50 <__cxa_atexit@plt+0x807ea0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 819e4c <__cxa_atexit@plt+0x807e9c> │ │ │ │ + ldr r2, [pc, #28] @ 819e5c <__cxa_atexit@plt+0x807eac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #168, 28 @ 0xa80 │ │ │ │ - movteq ip, #12672 @ 0x3180 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #152, 28 @ 0x980 │ │ │ │ + movteq ip, #12656 @ 0x3170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819e98 <__cxa_atexit@plt+0x807ee8> │ │ │ │ + bcc 819ea8 <__cxa_atexit@plt+0x807ef8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ 819ea0 <__cxa_atexit@plt+0x807ef0> │ │ │ │ + ldr r0, [pc, #32] @ 819eb0 <__cxa_atexit@plt+0x807f00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 819ac0 <__cxa_atexit@plt+0x807b10> │ │ │ │ + b 819ad0 <__cxa_atexit@plt+0x807b20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #64, 28 @ 0x400 │ │ │ │ - movteq fp, #16060 @ 0x3ebc │ │ │ │ + cmneq r2, #48, 28 @ 0x300 │ │ │ │ + movteq fp, #16044 @ 0x3eac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819efc <__cxa_atexit@plt+0x807f4c> │ │ │ │ - ldr r3, [pc, #64] @ 819f04 <__cxa_atexit@plt+0x807f54> │ │ │ │ + bcc 819f0c <__cxa_atexit@plt+0x807f5c> │ │ │ │ + ldr r3, [pc, #64] @ 819f14 <__cxa_atexit@plt+0x807f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 819f08 <__cxa_atexit@plt+0x807f58> │ │ │ │ + ldr r3, [pc, #36] @ 819f18 <__cxa_atexit@plt+0x807f68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #24] @ 819f0c <__cxa_atexit@plt+0x807f5c> │ │ │ │ + ldr r3, [pc, #24] @ 819f1c <__cxa_atexit@plt+0x807f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 817e6c <__cxa_atexit@plt+0x805ebc> │ │ │ │ + b 817e7c <__cxa_atexit@plt+0x805ecc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #120, 26 @ 0x1e00 │ │ │ │ - cmneq r2, #0 │ │ │ │ - cmneq r2, #76, 28 @ 0x4c0 │ │ │ │ - movteq ip, #12480 @ 0x30c0 │ │ │ │ + cmneq r2, #104, 26 @ 0x1a00 │ │ │ │ + cmneq r2, #240, 30 @ 0x3c0 │ │ │ │ + cmneq r2, #60, 28 @ 0x3c0 │ │ │ │ + movteq ip, #12464 @ 0x30b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819fac <__cxa_atexit@plt+0x807ffc> │ │ │ │ + bcc 819fbc <__cxa_atexit@plt+0x80800c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 819fa4 <__cxa_atexit@plt+0x807ff4> │ │ │ │ + bhi 819fb4 <__cxa_atexit@plt+0x808004> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #88] @ 819fb4 <__cxa_atexit@plt+0x808004> │ │ │ │ + ldr sl, [pc, #88] @ 819fc4 <__cxa_atexit@plt+0x808014> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 819fb8 <__cxa_atexit@plt+0x808008> │ │ │ │ + ldr ip, [pc, #84] @ 819fc8 <__cxa_atexit@plt+0x808018> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r2, r3, r9} │ │ │ │ - ldr r0, [pc, #56] @ 819fbc <__cxa_atexit@plt+0x80800c> │ │ │ │ + ldr r0, [pc, #56] @ 819fcc <__cxa_atexit@plt+0x80801c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #35 @ 0x23 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r2, #224, 24 @ 0xe000 │ │ │ │ - movteq ip, #12328 @ 0x3028 │ │ │ │ + cmneq r2, #208, 24 @ 0xd000 │ │ │ │ + movteq ip, #12312 @ 0x3018 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 819ffc <__cxa_atexit@plt+0x80804c> │ │ │ │ - ldr r3, [pc, #36] @ 81a004 <__cxa_atexit@plt+0x808054> │ │ │ │ + bcc 81a00c <__cxa_atexit@plt+0x80805c> │ │ │ │ + ldr r3, [pc, #36] @ 81a014 <__cxa_atexit@plt+0x808064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81a008 <__cxa_atexit@plt+0x808058> │ │ │ │ + ldr r7, [pc, #16] @ 81a018 <__cxa_atexit@plt+0x808068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #92, 24 @ 0x5c00 │ │ │ │ - cmneq r2, #200, 2 @ 0x32 │ │ │ │ - movteq fp, #16360 @ 0x3fe8 │ │ │ │ + cmneq r2, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r2, #184, 2 @ 0x2e │ │ │ │ + movteq fp, #16344 @ 0x3fd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a07c <__cxa_atexit@plt+0x8080cc> │ │ │ │ + bcc 81a08c <__cxa_atexit@plt+0x8080dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a074 <__cxa_atexit@plt+0x8080c4> │ │ │ │ - ldr r3, [pc, #72] @ 81a084 <__cxa_atexit@plt+0x8080d4> │ │ │ │ + bhi 81a084 <__cxa_atexit@plt+0x8080d4> │ │ │ │ + ldr r3, [pc, #72] @ 81a094 <__cxa_atexit@plt+0x8080e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 81a088 <__cxa_atexit@plt+0x8080d8> │ │ │ │ + ldr r2, [pc, #52] @ 81a098 <__cxa_atexit@plt+0x8080e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 81a08c <__cxa_atexit@plt+0x8080dc> │ │ │ │ + ldr r7, [pc, #36] @ 81a09c <__cxa_atexit@plt+0x8080ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81a090 <__cxa_atexit@plt+0x8080e0> │ │ │ │ + ldr r8, [pc, #32] @ 81a0a0 <__cxa_atexit@plt+0x8080f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #0, 24 │ │ │ │ + cmneq r2, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r2, #48, 20 @ 0x30000 │ │ │ │ - movteq fp, #16244 @ 0x3f74 │ │ │ │ + cmneq r2, #216, 22 @ 0x36000 │ │ │ │ + cmneq r2, #32, 20 @ 0x20000 │ │ │ │ + movteq fp, #16228 @ 0x3f64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a10c <__cxa_atexit@plt+0x80815c> │ │ │ │ + bcc 81a11c <__cxa_atexit@plt+0x80816c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a104 <__cxa_atexit@plt+0x808154> │ │ │ │ - ldr r3, [pc, #80] @ 81a114 <__cxa_atexit@plt+0x808164> │ │ │ │ + bhi 81a114 <__cxa_atexit@plt+0x808164> │ │ │ │ + ldr r3, [pc, #80] @ 81a124 <__cxa_atexit@plt+0x808174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #56] @ 81a118 <__cxa_atexit@plt+0x808168> │ │ │ │ + ldr r1, [pc, #56] @ 81a128 <__cxa_atexit@plt+0x808178> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #32] @ 81a11c <__cxa_atexit@plt+0x80816c> │ │ │ │ + ldr r3, [pc, #32] @ 81a12c <__cxa_atexit@plt+0x80817c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 811fc0 <__cxa_atexit@plt+0x800010> │ │ │ │ + b 811fd0 <__cxa_atexit@plt+0x800020> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #120, 22 @ 0x1e000 │ │ │ │ + cmneq r2, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r2, #76, 24 @ 0x4c00 │ │ │ │ - movteq fp, #16116 @ 0x3ef4 │ │ │ │ + cmneq r2, #60, 24 @ 0x3c00 │ │ │ │ + movteq fp, #16100 @ 0x3ee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a180 <__cxa_atexit@plt+0x8081d0> │ │ │ │ - ldr lr, [pc, #68] @ 81a188 <__cxa_atexit@plt+0x8081d8> │ │ │ │ + bcc 81a190 <__cxa_atexit@plt+0x8081e0> │ │ │ │ + ldr lr, [pc, #68] @ 81a198 <__cxa_atexit@plt+0x8081e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81a174 <__cxa_atexit@plt+0x8081c4> │ │ │ │ + beq 81a184 <__cxa_atexit@plt+0x8081d4> │ │ │ │ mov r7, r8 │ │ │ │ - b 81a198 <__cxa_atexit@plt+0x8081e8> │ │ │ │ + b 81a1a8 <__cxa_atexit@plt+0x8081f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq fp, #16012 @ 0x3e8c │ │ │ │ + movteq fp, #15996 @ 0x3e7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a230 <__cxa_atexit@plt+0x808280> │ │ │ │ + bhi 81a240 <__cxa_atexit@plt+0x808290> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add sl, r5, #12 │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ - ldr r9, [pc, #124] @ 81a23c <__cxa_atexit@plt+0x80828c> │ │ │ │ + ldr r9, [pc, #124] @ 81a24c <__cxa_atexit@plt+0x80829c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov lr, r6 │ │ │ │ str r9, [lr, #-64]! @ 0xffffffc0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r0, sl, ip} │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldr r2, [pc, #84] @ 81a240 <__cxa_atexit@plt+0x808290> │ │ │ │ + ldr r2, [pc, #84] @ 81a250 <__cxa_atexit@plt+0x8082a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #56] @ 81a244 <__cxa_atexit@plt+0x808294> │ │ │ │ + ldr r3, [pc, #56] @ 81a254 <__cxa_atexit@plt+0x8082a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #36] @ 81a248 <__cxa_atexit@plt+0x808298> │ │ │ │ + ldr r2, [pc, #36] @ 81a258 <__cxa_atexit@plt+0x8082a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmneq r2, #88, 20 @ 0x58000 │ │ │ │ + cmneq r2, #72, 20 @ 0x48000 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - movteq fp, #15132 @ 0x3b1c │ │ │ │ + movteq fp, #15116 @ 0x3b0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a288 <__cxa_atexit@plt+0x8082d8> │ │ │ │ - ldr r3, [pc, #36] @ 81a290 <__cxa_atexit@plt+0x8082e0> │ │ │ │ + bcc 81a298 <__cxa_atexit@plt+0x8082e8> │ │ │ │ + ldr r3, [pc, #36] @ 81a2a0 <__cxa_atexit@plt+0x8082f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81a294 <__cxa_atexit@plt+0x8082e4> │ │ │ │ + ldr r7, [pc, #16] @ 81a2a4 <__cxa_atexit@plt+0x8082f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 18 @ 0x340000 │ │ │ │ - cmneq r2, #64, 18 @ 0x100000 │ │ │ │ - movteq fp, #15740 @ 0x3d7c │ │ │ │ + cmneq r2, #192, 18 @ 0x300000 │ │ │ │ + cmneq r2, #48, 18 @ 0xc0000 │ │ │ │ + movteq fp, #15724 @ 0x3d6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a2fc <__cxa_atexit@plt+0x80834c> │ │ │ │ - ldr lr, [pc, #72] @ 81a304 <__cxa_atexit@plt+0x808354> │ │ │ │ + bcc 81a30c <__cxa_atexit@plt+0x80835c> │ │ │ │ + ldr lr, [pc, #72] @ 81a314 <__cxa_atexit@plt+0x808364> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81a2f0 <__cxa_atexit@plt+0x808340> │ │ │ │ + beq 81a300 <__cxa_atexit@plt+0x808350> │ │ │ │ mov r7, r8 │ │ │ │ - b 81a314 <__cxa_atexit@plt+0x808364> │ │ │ │ + b 81a324 <__cxa_atexit@plt+0x808374> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #15632 @ 0x3d10 │ │ │ │ + movteq fp, #15616 @ 0x3d00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a388 <__cxa_atexit@plt+0x8083d8> │ │ │ │ + bhi 81a398 <__cxa_atexit@plt+0x8083e8> │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr lr, [pc, #88] @ 81a394 <__cxa_atexit@plt+0x8083e4> │ │ │ │ + ldr lr, [pc, #88] @ 81a3a4 <__cxa_atexit@plt+0x8083f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 81a398 <__cxa_atexit@plt+0x8083e8> │ │ │ │ + ldr r9, [pc, #84] @ 81a3a8 <__cxa_atexit@plt+0x8083f8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 81a39c <__cxa_atexit@plt+0x8083ec> │ │ │ │ + ldr r3, [pc, #48] @ 81a3ac <__cxa_atexit@plt+0x8083fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r2, #248, 16 @ 0xf80000 │ │ │ │ - movteq fp, #12912 @ 0x3270 │ │ │ │ + cmneq r2, #232, 16 @ 0xe80000 │ │ │ │ + movteq fp, #12896 @ 0x3260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a3e4 <__cxa_atexit@plt+0x808434> │ │ │ │ - ldr r3, [pc, #44] @ 81a3ec <__cxa_atexit@plt+0x80843c> │ │ │ │ + bcc 81a3f4 <__cxa_atexit@plt+0x808444> │ │ │ │ + ldr r3, [pc, #44] @ 81a3fc <__cxa_atexit@plt+0x80844c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81a3f0 <__cxa_atexit@plt+0x808440> │ │ │ │ + ldr r3, [pc, #36] @ 81a400 <__cxa_atexit@plt+0x808450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81a3f4 <__cxa_atexit@plt+0x808444> │ │ │ │ + ldr r3, [pc, #24] @ 81a404 <__cxa_atexit@plt+0x808454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq r2, #116, 16 @ 0x740000 │ │ │ │ - cmneq r2, #236, 14 @ 0x3b00000 │ │ │ │ - movteq fp, #15388 @ 0x3c1c │ │ │ │ + cmneq r2, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq r2, #100, 16 @ 0x640000 │ │ │ │ + cmneq r2, #220, 14 @ 0x3700000 │ │ │ │ + movteq fp, #15372 @ 0x3c0c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a428 <__cxa_atexit@plt+0x808478> │ │ │ │ - ldr r3, [pc, #28] @ 81a438 <__cxa_atexit@plt+0x808488> │ │ │ │ + bcc 81a438 <__cxa_atexit@plt+0x808488> │ │ │ │ + ldr r3, [pc, #28] @ 81a448 <__cxa_atexit@plt+0x808498> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 81a43c <__cxa_atexit@plt+0x80848c> │ │ │ │ + ldr r7, [pc, #12] @ 81a44c <__cxa_atexit@plt+0x80849c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq fp, #15360 @ 0x3c00 │ │ │ │ - movteq fp, #15320 @ 0x3bd8 │ │ │ │ + movteq fp, #15344 @ 0x3bf0 │ │ │ │ + movteq fp, #15304 @ 0x3bc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81a460 <__cxa_atexit@plt+0x8084b0> │ │ │ │ + ldr r3, [pc, #12] @ 81a470 <__cxa_atexit@plt+0x8084c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq fp, #15284 @ 0x3bb4 │ │ │ │ + movteq fp, #15268 @ 0x3ba4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81a488 <__cxa_atexit@plt+0x8084d8> │ │ │ │ + ldr r3, [pc, #16] @ 81a498 <__cxa_atexit@plt+0x8084e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq fp, #15244 @ 0x3b8c │ │ │ │ + movteq fp, #15228 @ 0x3b7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a508 <__cxa_atexit@plt+0x808558> │ │ │ │ + bhi 81a518 <__cxa_atexit@plt+0x808568> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #84] @ 81a514 <__cxa_atexit@plt+0x808564> │ │ │ │ + ldr lr, [pc, #84] @ 81a524 <__cxa_atexit@plt+0x808574> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #80] @ 81a518 <__cxa_atexit@plt+0x808568> │ │ │ │ + ldr r8, [pc, #80] @ 81a528 <__cxa_atexit@plt+0x808578> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - ldr r3, [pc, #52] @ 81a51c <__cxa_atexit@plt+0x80856c> │ │ │ │ + ldr r3, [pc, #52] @ 81a52c <__cxa_atexit@plt+0x80857c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r2, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r2, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a56c <__cxa_atexit@plt+0x8085bc> │ │ │ │ - ldr r3, [pc, #56] @ 81a574 <__cxa_atexit@plt+0x8085c4> │ │ │ │ + bcc 81a57c <__cxa_atexit@plt+0x8085cc> │ │ │ │ + ldr r3, [pc, #56] @ 81a584 <__cxa_atexit@plt+0x8085d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 81a578 <__cxa_atexit@plt+0x8085c8> │ │ │ │ + ldr r2, [pc, #52] @ 81a588 <__cxa_atexit@plt+0x8085d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 81a564 <__cxa_atexit@plt+0x8085b4> │ │ │ │ - b 81a584 <__cxa_atexit@plt+0x8085d4> │ │ │ │ + beq 81a574 <__cxa_atexit@plt+0x8085c4> │ │ │ │ + b 81a594 <__cxa_atexit@plt+0x8085e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r2, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 81a5a4 <__cxa_atexit@plt+0x8085f4> │ │ │ │ + ldr r0, [pc, #20] @ 81a5b4 <__cxa_atexit@plt+0x808604> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a5dc <__cxa_atexit@plt+0x80862c> │ │ │ │ + bhi 81a5ec <__cxa_atexit@plt+0x80863c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #28] @ 81a5e8 <__cxa_atexit@plt+0x808638> │ │ │ │ + ldr r2, [pc, #28] @ 81a5f8 <__cxa_atexit@plt+0x808648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #76, 2 │ │ │ │ - movteq fp, #14820 @ 0x39e4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #60, 2 │ │ │ │ + movteq fp, #14804 @ 0x39d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a634 <__cxa_atexit@plt+0x808684> │ │ │ │ + bcc 81a644 <__cxa_atexit@plt+0x808694> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ 81a63c <__cxa_atexit@plt+0x80868c> │ │ │ │ + ldr r0, [pc, #32] @ 81a64c <__cxa_atexit@plt+0x80869c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 819ac0 <__cxa_atexit@plt+0x807b10> │ │ │ │ + b 819ad0 <__cxa_atexit@plt+0x807b20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #164, 12 @ 0xa400000 │ │ │ │ - movteq fp, #14112 @ 0x3720 │ │ │ │ + cmneq r2, #148, 12 @ 0x9400000 │ │ │ │ + movteq fp, #14096 @ 0x3710 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a698 <__cxa_atexit@plt+0x8086e8> │ │ │ │ - ldr r3, [pc, #64] @ 81a6a0 <__cxa_atexit@plt+0x8086f0> │ │ │ │ + bcc 81a6a8 <__cxa_atexit@plt+0x8086f8> │ │ │ │ + ldr r3, [pc, #64] @ 81a6b0 <__cxa_atexit@plt+0x808700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 81a6a4 <__cxa_atexit@plt+0x8086f4> │ │ │ │ + ldr r3, [pc, #36] @ 81a6b4 <__cxa_atexit@plt+0x808704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #24] @ 81a6a8 <__cxa_atexit@plt+0x8086f8> │ │ │ │ + ldr r3, [pc, #24] @ 81a6b8 <__cxa_atexit@plt+0x808708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 817e6c <__cxa_atexit@plt+0x805ebc> │ │ │ │ + b 817e7c <__cxa_atexit@plt+0x805ecc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #220, 10 @ 0x37000000 │ │ │ │ - cmneq r2, #100, 16 @ 0x640000 │ │ │ │ - cmneq r2, #176, 12 @ 0xb000000 │ │ │ │ - movteq fp, #14628 @ 0x3924 │ │ │ │ + cmneq r2, #204, 10 @ 0x33000000 │ │ │ │ + cmneq r2, #84, 16 @ 0x540000 │ │ │ │ + cmneq r2, #160, 12 @ 0xa000000 │ │ │ │ + movteq fp, #14612 @ 0x3914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a748 <__cxa_atexit@plt+0x808798> │ │ │ │ + bcc 81a758 <__cxa_atexit@plt+0x8087a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a740 <__cxa_atexit@plt+0x808790> │ │ │ │ + bhi 81a750 <__cxa_atexit@plt+0x8087a0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #88] @ 81a750 <__cxa_atexit@plt+0x8087a0> │ │ │ │ + ldr sl, [pc, #88] @ 81a760 <__cxa_atexit@plt+0x8087b0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 81a754 <__cxa_atexit@plt+0x8087a4> │ │ │ │ + ldr ip, [pc, #84] @ 81a764 <__cxa_atexit@plt+0x8087b4> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r2, r3, r9} │ │ │ │ - ldr r0, [pc, #56] @ 81a758 <__cxa_atexit@plt+0x8087a8> │ │ │ │ + ldr r0, [pc, #56] @ 81a768 <__cxa_atexit@plt+0x8087b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #35 @ 0x23 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r2, #68, 10 @ 0x11000000 │ │ │ │ - movteq sl, #16164 @ 0x3f24 │ │ │ │ + cmneq r2, #52, 10 @ 0xd000000 │ │ │ │ + movteq sl, #16148 @ 0x3f14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a7f4 <__cxa_atexit@plt+0x808844> │ │ │ │ + bcc 81a804 <__cxa_atexit@plt+0x808854> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a7ec <__cxa_atexit@plt+0x80883c> │ │ │ │ - ldr r3, [pc, #112] @ 81a7fc <__cxa_atexit@plt+0x80884c> │ │ │ │ + bhi 81a7fc <__cxa_atexit@plt+0x80884c> │ │ │ │ + ldr r3, [pc, #112] @ 81a80c <__cxa_atexit@plt+0x80885c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #104] @ 81a800 <__cxa_atexit@plt+0x808850> │ │ │ │ + ldr r3, [pc, #104] @ 81a810 <__cxa_atexit@plt+0x808860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add ip, r3, #1 │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr lr, [pc, #80] @ 81a804 <__cxa_atexit@plt+0x808854> │ │ │ │ + ldr lr, [pc, #80] @ 81a814 <__cxa_atexit@plt+0x808864> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 81a808 <__cxa_atexit@plt+0x808858> │ │ │ │ + ldr r9, [pc, #76] @ 81a818 <__cxa_atexit@plt+0x808868> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r0, r9, #137 @ 0x89 │ │ │ │ - ldr r3, [pc, #68] @ 81a80c <__cxa_atexit@plt+0x80885c> │ │ │ │ + ldr r3, [pc, #68] @ 81a81c <__cxa_atexit@plt+0x80886c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r1, ip} │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r9, r9, #129 @ 0x81 │ │ │ │ - b 811fc0 <__cxa_atexit@plt+0x800010> │ │ │ │ + b 811fd0 <__cxa_atexit@plt+0x800020> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #176, 8 @ 0xb0000000 │ │ │ │ - cmneq r2, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r2, #0, 10 │ │ │ │ - cmneq r2, #140, 10 @ 0x23000000 │ │ │ │ - cmneq r2, #72, 12 @ 0x4800000 │ │ │ │ - movteq fp, #14272 @ 0x37c0 │ │ │ │ + cmneq r2, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r2, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r2, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq r2, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r2, #56, 12 @ 0x3800000 │ │ │ │ + movteq fp, #14256 @ 0x37b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a874 <__cxa_atexit@plt+0x8088c4> │ │ │ │ - ldr lr, [pc, #72] @ 81a87c <__cxa_atexit@plt+0x8088cc> │ │ │ │ + bcc 81a884 <__cxa_atexit@plt+0x8088d4> │ │ │ │ + ldr lr, [pc, #72] @ 81a88c <__cxa_atexit@plt+0x8088dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81a868 <__cxa_atexit@plt+0x8088b8> │ │ │ │ + beq 81a878 <__cxa_atexit@plt+0x8088c8> │ │ │ │ mov r7, r8 │ │ │ │ - b 81a88c <__cxa_atexit@plt+0x8088dc> │ │ │ │ + b 81a89c <__cxa_atexit@plt+0x8088ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq fp, #14164 @ 0x3754 │ │ │ │ + movteq fp, #14148 @ 0x3744 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81a920 <__cxa_atexit@plt+0x808970> │ │ │ │ + bhi 81a930 <__cxa_atexit@plt+0x808980> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr sl, [pc, #116] @ 81a92c <__cxa_atexit@plt+0x80897c> │ │ │ │ + ldr sl, [pc, #116] @ 81a93c <__cxa_atexit@plt+0x80898c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #112] @ 81a930 <__cxa_atexit@plt+0x808980> │ │ │ │ + ldr r9, [pc, #112] @ 81a940 <__cxa_atexit@plt+0x808990> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ mov lr, r6 │ │ │ │ str r9, [lr, #-60]! @ 0xffffffc4 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, ip} │ │ │ │ sub r9, r6, #52 @ 0x34 │ │ │ │ stm r9, {r1, r2, sl} │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #56] @ 81a934 <__cxa_atexit@plt+0x808984> │ │ │ │ + ldr r3, [pc, #56] @ 81a944 <__cxa_atexit@plt+0x808994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #36] @ 81a938 <__cxa_atexit@plt+0x808988> │ │ │ │ + ldr r2, [pc, #36] @ 81a948 <__cxa_atexit@plt+0x808998> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - cmneq r2, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r2, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - movteq fp, #13356 @ 0x342c │ │ │ │ + movteq fp, #13340 @ 0x341c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a978 <__cxa_atexit@plt+0x8089c8> │ │ │ │ - ldr r3, [pc, #36] @ 81a980 <__cxa_atexit@plt+0x8089d0> │ │ │ │ + bcc 81a988 <__cxa_atexit@plt+0x8089d8> │ │ │ │ + ldr r3, [pc, #36] @ 81a990 <__cxa_atexit@plt+0x8089e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81a984 <__cxa_atexit@plt+0x8089d4> │ │ │ │ + ldr r7, [pc, #16] @ 81a994 <__cxa_atexit@plt+0x8089e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #224, 4 │ │ │ │ - cmneq r2, #80, 4 │ │ │ │ - movteq fp, #13896 @ 0x3648 │ │ │ │ + cmneq r2, #208, 4 │ │ │ │ + cmneq r2, #64, 4 │ │ │ │ + movteq fp, #13880 @ 0x3638 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81a9b8 <__cxa_atexit@plt+0x808a08> │ │ │ │ - ldr r3, [pc, #28] @ 81a9c8 <__cxa_atexit@plt+0x808a18> │ │ │ │ + bcc 81a9c8 <__cxa_atexit@plt+0x808a18> │ │ │ │ + ldr r3, [pc, #28] @ 81a9d8 <__cxa_atexit@plt+0x808a28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 81a9cc <__cxa_atexit@plt+0x808a1c> │ │ │ │ + ldr r7, [pc, #12] @ 81a9dc <__cxa_atexit@plt+0x808a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq fp, #13944 @ 0x3678 │ │ │ │ - movteq fp, #13828 @ 0x3604 │ │ │ │ + movteq fp, #13928 @ 0x3668 │ │ │ │ + movteq fp, #13812 @ 0x35f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81a9f0 <__cxa_atexit@plt+0x808a40> │ │ │ │ + ldr r3, [pc, #12] @ 81aa00 <__cxa_atexit@plt+0x808a50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq fp, #13792 @ 0x35e0 │ │ │ │ + movteq fp, #13776 @ 0x35d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81aa18 <__cxa_atexit@plt+0x808a68> │ │ │ │ + ldr r3, [pc, #16] @ 81aa28 <__cxa_atexit@plt+0x808a78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq fp, #13752 @ 0x35b8 │ │ │ │ + movteq fp, #13736 @ 0x35a8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81aaa4 <__cxa_atexit@plt+0x808af4> │ │ │ │ + bhi 81aab4 <__cxa_atexit@plt+0x808b04> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ - ldr r8, [pc, #92] @ 81aab0 <__cxa_atexit@plt+0x808b00> │ │ │ │ + ldr r8, [pc, #92] @ 81aac0 <__cxa_atexit@plt+0x808b10> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 81aab4 <__cxa_atexit@plt+0x808b04> │ │ │ │ + ldr r9, [pc, #88] @ 81aac4 <__cxa_atexit@plt+0x808b14> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 81aab8 <__cxa_atexit@plt+0x808b08> │ │ │ │ + ldr r3, [pc, #52] @ 81aac8 <__cxa_atexit@plt+0x808b18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #224, 2 @ 0x38 │ │ │ │ - movteq fp, #13692 @ 0x357c │ │ │ │ + cmneq r2, #208, 2 @ 0x34 │ │ │ │ + movteq fp, #13676 @ 0x356c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81aaf8 <__cxa_atexit@plt+0x808b48> │ │ │ │ - ldr r3, [pc, #36] @ 81ab00 <__cxa_atexit@plt+0x808b50> │ │ │ │ + bcc 81ab08 <__cxa_atexit@plt+0x808b58> │ │ │ │ + ldr r3, [pc, #36] @ 81ab10 <__cxa_atexit@plt+0x808b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81ab04 <__cxa_atexit@plt+0x808b54> │ │ │ │ + ldr r7, [pc, #16] @ 81ab14 <__cxa_atexit@plt+0x808b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #96, 2 │ │ │ │ - cmneq r2, #212, 18 @ 0x350000 │ │ │ │ - movteq fp, #13604 @ 0x3524 │ │ │ │ + cmneq r2, #80, 2 │ │ │ │ + cmneq r2, #196, 18 @ 0x310000 │ │ │ │ + movteq fp, #13588 @ 0x3514 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ab38 <__cxa_atexit@plt+0x808b88> │ │ │ │ + bcc 81ab48 <__cxa_atexit@plt+0x808b98> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 81a998 <__cxa_atexit@plt+0x8089e8> │ │ │ │ + b 81a9a8 <__cxa_atexit@plt+0x8089f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #13568 @ 0x3500 │ │ │ │ + movteq fp, #13552 @ 0x34f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81aba8 <__cxa_atexit@plt+0x808bf8> │ │ │ │ - ldr lr, [pc, #76] @ 81abb0 <__cxa_atexit@plt+0x808c00> │ │ │ │ + bcc 81abb8 <__cxa_atexit@plt+0x808c08> │ │ │ │ + ldr lr, [pc, #76] @ 81abc0 <__cxa_atexit@plt+0x808c10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81ab9c <__cxa_atexit@plt+0x808bec> │ │ │ │ + beq 81abac <__cxa_atexit@plt+0x808bfc> │ │ │ │ mov r7, r8 │ │ │ │ - b 81abc0 <__cxa_atexit@plt+0x808c10> │ │ │ │ + b 81abd0 <__cxa_atexit@plt+0x808c20> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq fp, #13456 @ 0x3490 │ │ │ │ + movteq fp, #13440 @ 0x3480 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ac34 <__cxa_atexit@plt+0x808c84> │ │ │ │ + bhi 81ac44 <__cxa_atexit@plt+0x808c94> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ - ldr lr, [pc, #84] @ 81ac40 <__cxa_atexit@plt+0x808c90> │ │ │ │ + ldr lr, [pc, #84] @ 81ac50 <__cxa_atexit@plt+0x808ca0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #80] @ 81ac44 <__cxa_atexit@plt+0x808c94> │ │ │ │ + ldr r8, [pc, #80] @ 81ac54 <__cxa_atexit@plt+0x808ca4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str r8, [r7, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r5, #20]! │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r7, [pc, #32] @ 81ac48 <__cxa_atexit@plt+0x808c98> │ │ │ │ + ldr r7, [pc, #32] @ 81ac58 <__cxa_atexit@plt+0x808ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81ac4c <__cxa_atexit@plt+0x808c9c> │ │ │ │ + ldr r8, [pc, #28] @ 81ac5c <__cxa_atexit@plt+0x808cac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r2, #168, 30 @ 0x2a0 │ │ │ │ - cmneq r2, #148 @ 0x94 │ │ │ │ - movteq sl, #14784 @ 0x39c0 │ │ │ │ + cmneq r2, #152, 30 @ 0x260 │ │ │ │ + cmneq r2, #132 @ 0x84 │ │ │ │ + movteq sl, #14768 @ 0x39b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ac94 <__cxa_atexit@plt+0x808ce4> │ │ │ │ - ldr r3, [pc, #44] @ 81ac9c <__cxa_atexit@plt+0x808cec> │ │ │ │ + bcc 81aca4 <__cxa_atexit@plt+0x808cf4> │ │ │ │ + ldr r3, [pc, #44] @ 81acac <__cxa_atexit@plt+0x808cfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81aca0 <__cxa_atexit@plt+0x808cf0> │ │ │ │ + ldr r3, [pc, #36] @ 81acb0 <__cxa_atexit@plt+0x808d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81aca4 <__cxa_atexit@plt+0x808cf4> │ │ │ │ + ldr r3, [pc, #24] @ 81acb4 <__cxa_atexit@plt+0x808d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #204, 30 @ 0x330 │ │ │ │ - cmneq r2, #196, 30 @ 0x310 │ │ │ │ - cmneq r2, #60, 30 @ 0xf0 │ │ │ │ - movteq fp, #13232 @ 0x33b0 │ │ │ │ + cmneq r2, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r2, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r2, #44, 30 @ 0xb0 │ │ │ │ + movteq fp, #13216 @ 0x33a0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81acd8 <__cxa_atexit@plt+0x808d28> │ │ │ │ - ldr r3, [pc, #28] @ 81ace8 <__cxa_atexit@plt+0x808d38> │ │ │ │ + bcc 81ace8 <__cxa_atexit@plt+0x808d38> │ │ │ │ + ldr r3, [pc, #28] @ 81acf8 <__cxa_atexit@plt+0x808d48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 81acec <__cxa_atexit@plt+0x808d3c> │ │ │ │ + ldr r7, [pc, #12] @ 81acfc <__cxa_atexit@plt+0x808d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq fp, #13204 @ 0x3394 │ │ │ │ - movteq fp, #13164 @ 0x336c │ │ │ │ + movteq fp, #13188 @ 0x3384 │ │ │ │ + movteq fp, #13148 @ 0x335c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81ad10 <__cxa_atexit@plt+0x808d60> │ │ │ │ + ldr r3, [pc, #12] @ 81ad20 <__cxa_atexit@plt+0x808d70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq fp, #13128 @ 0x3348 │ │ │ │ + movteq fp, #13112 @ 0x3338 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81ad38 <__cxa_atexit@plt+0x808d88> │ │ │ │ + ldr r3, [pc, #16] @ 81ad48 <__cxa_atexit@plt+0x808d98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq fp, #13088 @ 0x3320 │ │ │ │ + movteq fp, #13072 @ 0x3310 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81adbc <__cxa_atexit@plt+0x808e0c> │ │ │ │ + bhi 81adcc <__cxa_atexit@plt+0x808e1c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ - ldr r8, [pc, #84] @ 81adc8 <__cxa_atexit@plt+0x808e18> │ │ │ │ + ldr r8, [pc, #84] @ 81add8 <__cxa_atexit@plt+0x808e28> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #80] @ 81adcc <__cxa_atexit@plt+0x808e1c> │ │ │ │ + ldr r9, [pc, #80] @ 81addc <__cxa_atexit@plt+0x808e2c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6] │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #20 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ - ldr r3, [pc, #52] @ 81add0 <__cxa_atexit@plt+0x808e20> │ │ │ │ + ldr r3, [pc, #52] @ 81ade0 <__cxa_atexit@plt+0x808e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r2, #200, 28 @ 0xc80 │ │ │ │ - movteq fp, #13068 @ 0x330c │ │ │ │ + cmneq r2, #184, 28 @ 0xb80 │ │ │ │ + movteq fp, #13052 @ 0x32fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ae18 <__cxa_atexit@plt+0x808e68> │ │ │ │ - ldr r3, [pc, #44] @ 81ae20 <__cxa_atexit@plt+0x808e70> │ │ │ │ + bcc 81ae28 <__cxa_atexit@plt+0x808e78> │ │ │ │ + ldr r3, [pc, #44] @ 81ae30 <__cxa_atexit@plt+0x808e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 81ae24 <__cxa_atexit@plt+0x808e74> │ │ │ │ + ldr r3, [pc, #32] @ 81ae34 <__cxa_atexit@plt+0x808e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 81ae28 <__cxa_atexit@plt+0x808e78> │ │ │ │ + ldr r8, [pc, #24] @ 81ae38 <__cxa_atexit@plt+0x808e88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #72, 28 @ 0x480 │ │ │ │ - cmneq r2, #152, 6 @ 0x60000002 │ │ │ │ - cmneq r2, #8, 24 @ 0x800 │ │ │ │ - movteq fp, #12924 @ 0x327c │ │ │ │ + cmneq r2, #56, 28 @ 0x380 │ │ │ │ + cmneq r2, #136, 6 @ 0x20000002 │ │ │ │ + cmneq r2, #248, 22 @ 0x3e000 │ │ │ │ + movteq fp, #12908 @ 0x326c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ae70 <__cxa_atexit@plt+0x808ec0> │ │ │ │ - ldr r3, [pc, #44] @ 81ae78 <__cxa_atexit@plt+0x808ec8> │ │ │ │ + bcc 81ae80 <__cxa_atexit@plt+0x808ed0> │ │ │ │ + ldr r3, [pc, #44] @ 81ae88 <__cxa_atexit@plt+0x808ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 81ae7c <__cxa_atexit@plt+0x808ecc> │ │ │ │ + ldr r7, [pc, #32] @ 81ae8c <__cxa_atexit@plt+0x808edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81ae80 <__cxa_atexit@plt+0x808ed0> │ │ │ │ + ldr r8, [pc, #28] @ 81ae90 <__cxa_atexit@plt+0x808ee0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 81ae84 <__cxa_atexit@plt+0x808ed4> │ │ │ │ + ldr r9, [pc, #24] @ 81ae94 <__cxa_atexit@plt+0x808ee4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #240, 26 @ 0x3c00 │ │ │ │ - cmneq r2, #56, 30 @ 0xe0 │ │ │ │ - cmneq r2, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r2, #140, 14 @ 0x2300000 │ │ │ │ - movteq fp, #12852 @ 0x3234 │ │ │ │ + cmneq r2, #224, 26 @ 0x3800 │ │ │ │ + cmneq r2, #40, 30 @ 0xa0 │ │ │ │ + cmneq r2, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r2, #124, 14 @ 0x1f00000 │ │ │ │ + movteq fp, #12836 @ 0x3224 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81aeec <__cxa_atexit@plt+0x808f3c> │ │ │ │ + bcc 81aefc <__cxa_atexit@plt+0x808f4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81aee4 <__cxa_atexit@plt+0x808f34> │ │ │ │ - ldr r3, [pc, #60] @ 81aef4 <__cxa_atexit@plt+0x808f44> │ │ │ │ + bhi 81aef4 <__cxa_atexit@plt+0x808f44> │ │ │ │ + ldr r3, [pc, #60] @ 81af04 <__cxa_atexit@plt+0x808f54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 81aef8 <__cxa_atexit@plt+0x808f48> │ │ │ │ + ldr r2, [pc, #56] @ 81af08 <__cxa_atexit@plt+0x808f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ 81aefc <__cxa_atexit@plt+0x808f4c> │ │ │ │ + ldr r7, [pc, #36] @ 81af0c <__cxa_atexit@plt+0x808f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81af00 <__cxa_atexit@plt+0x808f50> │ │ │ │ + ldr r8, [pc, #32] @ 81af10 <__cxa_atexit@plt+0x808f60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, #124, 26 @ 0x1f00 │ │ │ │ - cmneq r2, #176, 8 @ 0xb0000000 │ │ │ │ - cmneq r2, #4, 22 @ 0x1000 │ │ │ │ - movteq fp, #12748 @ 0x31cc │ │ │ │ + cmneq r2, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r2, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r2, #244, 20 @ 0xf4000 │ │ │ │ + movteq fp, #12732 @ 0x31bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81af60 <__cxa_atexit@plt+0x808fb0> │ │ │ │ + bcc 81af70 <__cxa_atexit@plt+0x808fc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81af58 <__cxa_atexit@plt+0x808fa8> │ │ │ │ - ldr r3, [pc, #52] @ 81af68 <__cxa_atexit@plt+0x808fb8> │ │ │ │ + bhi 81af68 <__cxa_atexit@plt+0x808fb8> │ │ │ │ + ldr r3, [pc, #52] @ 81af78 <__cxa_atexit@plt+0x808fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 81af6c <__cxa_atexit@plt+0x808fbc> │ │ │ │ + ldr r2, [pc, #48] @ 81af7c <__cxa_atexit@plt+0x808fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 81af70 <__cxa_atexit@plt+0x808fc0> │ │ │ │ + ldr r7, [pc, #28] @ 81af80 <__cxa_atexit@plt+0x808fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r2, #0, 26 │ │ │ │ - cmneq r2, #56, 8 @ 0x38000000 │ │ │ │ - movteq fp, #12668 @ 0x317c │ │ │ │ + cmneq r2, #240, 24 @ 0xf000 │ │ │ │ + cmneq r2, #40, 8 @ 0x28000000 │ │ │ │ + movteq fp, #12652 @ 0x316c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81afe8 <__cxa_atexit@plt+0x809038> │ │ │ │ + bcc 81aff8 <__cxa_atexit@plt+0x809048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81afe0 <__cxa_atexit@plt+0x809030> │ │ │ │ - ldr r3, [pc, #76] @ 81aff0 <__cxa_atexit@plt+0x809040> │ │ │ │ + bhi 81aff0 <__cxa_atexit@plt+0x809040> │ │ │ │ + ldr r3, [pc, #76] @ 81b000 <__cxa_atexit@plt+0x809050> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 81aff4 <__cxa_atexit@plt+0x809044> │ │ │ │ + ldr r2, [pc, #72] @ 81b004 <__cxa_atexit@plt+0x809054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 81aff8 <__cxa_atexit@plt+0x809048> │ │ │ │ + ldr r2, [pc, #56] @ 81b008 <__cxa_atexit@plt+0x809058> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 81affc <__cxa_atexit@plt+0x80904c> │ │ │ │ + ldr r7, [pc, #32] @ 81b00c <__cxa_atexit@plt+0x80905c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, #144, 24 @ 0x9000 │ │ │ │ + cmneq r2, #128, 24 @ 0x8000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r2, #116, 24 @ 0x7400 │ │ │ │ - movteq fp, #12392 @ 0x3068 │ │ │ │ + cmneq r2, #100, 24 @ 0x6400 │ │ │ │ + movteq fp, #12376 @ 0x3058 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b034 <__cxa_atexit@plt+0x809084> │ │ │ │ + bcc 81b044 <__cxa_atexit@plt+0x809094> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ str r9, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ - b 81acb8 <__cxa_atexit@plt+0x808d08> │ │ │ │ + b 81acc8 <__cxa_atexit@plt+0x808d18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - movteq fp, #12348 @ 0x303c │ │ │ │ + movteq fp, #12332 @ 0x302c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b090 <__cxa_atexit@plt+0x8090e0> │ │ │ │ - ldr r3, [pc, #52] @ 81b098 <__cxa_atexit@plt+0x8090e8> │ │ │ │ + bcc 81b0a0 <__cxa_atexit@plt+0x8090f0> │ │ │ │ + ldr r3, [pc, #52] @ 81b0a8 <__cxa_atexit@plt+0x8090f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81b084 <__cxa_atexit@plt+0x8090d4> │ │ │ │ + beq 81b094 <__cxa_atexit@plt+0x8090e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 81b0a8 <__cxa_atexit@plt+0x8090f8> │ │ │ │ + b 81b0b8 <__cxa_atexit@plt+0x809108> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq sl, #16356 @ 0x3fe4 │ │ │ │ + movteq sl, #16340 @ 0x3fd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 81b0cc <__cxa_atexit@plt+0x80911c> │ │ │ │ + ldr r0, [pc, #20] @ 81b0dc <__cxa_atexit@plt+0x80912c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq sl, #16304 @ 0x3fb0 │ │ │ │ + movteq sl, #16288 @ 0x3fa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b124 <__cxa_atexit@plt+0x809174> │ │ │ │ + bhi 81b134 <__cxa_atexit@plt+0x809184> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r1, [pc, #48] @ 81b130 <__cxa_atexit@plt+0x809180> │ │ │ │ + ldr r1, [pc, #48] @ 81b140 <__cxa_atexit@plt+0x809190> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ str r7, [r5, #12]! │ │ │ │ sub sl, r6, #6 │ │ │ │ - ldr r7, [pc, #28] @ 81b134 <__cxa_atexit@plt+0x809184> │ │ │ │ + ldr r7, [pc, #28] @ 81b144 <__cxa_atexit@plt+0x809194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #24] @ 81b138 <__cxa_atexit@plt+0x809188> │ │ │ │ + ldr r9, [pc, #24] @ 81b148 <__cxa_atexit@plt+0x809198> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r2, #152, 12 @ 0x9800000 │ │ │ │ - cmneq r2, #156, 20 @ 0x9c000 │ │ │ │ - movteq sl, #16324 @ 0x3fc4 │ │ │ │ + cmneq r2, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r2, #140, 20 @ 0x8c000 │ │ │ │ + movteq sl, #16308 @ 0x3fb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b1ac <__cxa_atexit@plt+0x8091fc> │ │ │ │ + bcc 81b1bc <__cxa_atexit@plt+0x80920c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b1a4 <__cxa_atexit@plt+0x8091f4> │ │ │ │ - ldr r2, [pc, #68] @ 81b1b4 <__cxa_atexit@plt+0x809204> │ │ │ │ + bhi 81b1b4 <__cxa_atexit@plt+0x809204> │ │ │ │ + ldr r2, [pc, #68] @ 81b1c4 <__cxa_atexit@plt+0x809214> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #56] @ 81b1b8 <__cxa_atexit@plt+0x809208> │ │ │ │ + ldr r0, [pc, #56] @ 81b1c8 <__cxa_atexit@plt+0x809218> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ @@ -2106495,986 +2106499,986 @@ │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - movteq sl, #16088 @ 0x3ed8 │ │ │ │ + movteq sl, #16072 @ 0x3ec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81b1dc <__cxa_atexit@plt+0x80922c> │ │ │ │ + ldr r3, [pc, #12] @ 81b1ec <__cxa_atexit@plt+0x80923c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sl, #16052 @ 0x3eb4 │ │ │ │ + movteq sl, #16036 @ 0x3ea4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81b200 <__cxa_atexit@plt+0x809250> │ │ │ │ + ldr r3, [pc, #12] @ 81b210 <__cxa_atexit@plt+0x809260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sl, #16016 @ 0x3e90 │ │ │ │ + movteq sl, #16000 @ 0x3e80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b254 <__cxa_atexit@plt+0x8092a4> │ │ │ │ + bhi 81b264 <__cxa_atexit@plt+0x8092b4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ - ldr r1, [pc, #44] @ 81b260 <__cxa_atexit@plt+0x8092b0> │ │ │ │ + ldr r1, [pc, #44] @ 81b270 <__cxa_atexit@plt+0x8092c0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r1, r2, r7} │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r7, [pc, #28] @ 81b264 <__cxa_atexit@plt+0x8092b4> │ │ │ │ + ldr r7, [pc, #28] @ 81b274 <__cxa_atexit@plt+0x8092c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 81b268 <__cxa_atexit@plt+0x8092b8> │ │ │ │ + ldr r8, [pc, #24] @ 81b278 <__cxa_atexit@plt+0x8092c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r2, #136, 18 @ 0x220000 │ │ │ │ - cmneq r2, #116, 20 @ 0x74000 │ │ │ │ - movteq sl, #15880 @ 0x3e08 │ │ │ │ + cmneq r2, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq r2, #100, 20 @ 0x64000 │ │ │ │ + movteq sl, #15864 @ 0x3df8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b2b0 <__cxa_atexit@plt+0x809300> │ │ │ │ - ldr r3, [pc, #44] @ 81b2b8 <__cxa_atexit@plt+0x809308> │ │ │ │ + bcc 81b2c0 <__cxa_atexit@plt+0x809310> │ │ │ │ + ldr r3, [pc, #44] @ 81b2c8 <__cxa_atexit@plt+0x809318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81b2bc <__cxa_atexit@plt+0x80930c> │ │ │ │ + ldr r3, [pc, #36] @ 81b2cc <__cxa_atexit@plt+0x80931c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81b2c0 <__cxa_atexit@plt+0x809310> │ │ │ │ + ldr r3, [pc, #24] @ 81b2d0 <__cxa_atexit@plt+0x809320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #176, 18 @ 0x2c0000 │ │ │ │ - cmneq r2, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq r2, #252, 28 @ 0xfc0 │ │ │ │ - movteq sl, #15948 @ 0x3e4c │ │ │ │ + cmneq r2, #160, 18 @ 0x280000 │ │ │ │ + cmneq r2, #152, 18 @ 0x260000 │ │ │ │ + cmneq r2, #236, 28 @ 0xec0 │ │ │ │ + movteq sl, #15932 @ 0x3e3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b2f4 <__cxa_atexit@plt+0x809344> │ │ │ │ - ldr r3, [pc, #28] @ 81b304 <__cxa_atexit@plt+0x809354> │ │ │ │ + bcc 81b304 <__cxa_atexit@plt+0x809354> │ │ │ │ + ldr r3, [pc, #28] @ 81b314 <__cxa_atexit@plt+0x809364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 81b308 <__cxa_atexit@plt+0x809358> │ │ │ │ + ldr r7, [pc, #12] @ 81b318 <__cxa_atexit@plt+0x809368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sl, #15920 @ 0x3e30 │ │ │ │ - movteq sl, #15880 @ 0x3e08 │ │ │ │ + movteq sl, #15904 @ 0x3e20 │ │ │ │ + movteq sl, #15864 @ 0x3df8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81b32c <__cxa_atexit@plt+0x80937c> │ │ │ │ + ldr r3, [pc, #12] @ 81b33c <__cxa_atexit@plt+0x80938c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq sl, #15844 @ 0x3de4 │ │ │ │ + movteq sl, #15828 @ 0x3dd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81b354 <__cxa_atexit@plt+0x8093a4> │ │ │ │ + ldr r3, [pc, #16] @ 81b364 <__cxa_atexit@plt+0x8093b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq sl, #15804 @ 0x3dbc │ │ │ │ + movteq sl, #15788 @ 0x3dac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b3c4 <__cxa_atexit@plt+0x809414> │ │ │ │ + bhi 81b3d4 <__cxa_atexit@plt+0x809424> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #88] @ 81b3dc <__cxa_atexit@plt+0x80942c> │ │ │ │ + ldr r1, [pc, #88] @ 81b3ec <__cxa_atexit@plt+0x80943c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 81b3e0 <__cxa_atexit@plt+0x809430> │ │ │ │ + ldr r0, [pc, #84] @ 81b3f0 <__cxa_atexit@plt+0x809440> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #76] @ 81b3e4 <__cxa_atexit@plt+0x809434> │ │ │ │ + ldr r3, [pc, #76] @ 81b3f4 <__cxa_atexit@plt+0x809444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r2, r6, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-8]! │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r0, [pc, #44] @ 81b3e8 <__cxa_atexit@plt+0x809438> │ │ │ │ + ldr r0, [pc, #44] @ 81b3f8 <__cxa_atexit@plt+0x809448> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #24] @ 81b3ec <__cxa_atexit@plt+0x80943c> │ │ │ │ + ldr r0, [pc, #24] @ 81b3fc <__cxa_atexit@plt+0x80944c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r2, #204, 16 @ 0xcc0000 │ │ │ │ - cmneq r2, #24, 18 @ 0x60000 │ │ │ │ - cmneq r2, #192, 20 @ 0xc0000 │ │ │ │ - movteq sl, #16020 @ 0x3e94 │ │ │ │ + cmneq r2, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r2, #8, 18 @ 0x20000 │ │ │ │ + cmneq r2, #176, 20 @ 0xb0000 │ │ │ │ + movteq sl, #16004 @ 0x3e84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b43c <__cxa_atexit@plt+0x80948c> │ │ │ │ - ldr r3, [pc, #52] @ 81b444 <__cxa_atexit@plt+0x809494> │ │ │ │ + bcc 81b44c <__cxa_atexit@plt+0x80949c> │ │ │ │ + ldr r3, [pc, #52] @ 81b454 <__cxa_atexit@plt+0x8094a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 81b448 <__cxa_atexit@plt+0x809498> │ │ │ │ + ldr r7, [pc, #32] @ 81b458 <__cxa_atexit@plt+0x8094a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81b44c <__cxa_atexit@plt+0x80949c> │ │ │ │ + ldr r8, [pc, #28] @ 81b45c <__cxa_atexit@plt+0x8094ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 81b450 <__cxa_atexit@plt+0x8094a0> │ │ │ │ + ldr r9, [pc, #24] @ 81b460 <__cxa_atexit@plt+0x8094b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44, 16 @ 0x2c0000 │ │ │ │ - cmneq r2, #92, 14 @ 0x1700000 │ │ │ │ - cmneq r2, #232, 10 @ 0x3a000000 │ │ │ │ - cmneq r2, #244, 28 @ 0xf40 │ │ │ │ - movteq sl, #15940 @ 0x3e44 │ │ │ │ + cmneq r2, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq r2, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r2, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r2, #228, 28 @ 0xe40 │ │ │ │ + movteq sl, #15924 @ 0x3e34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b4c4 <__cxa_atexit@plt+0x809514> │ │ │ │ + bcc 81b4d4 <__cxa_atexit@plt+0x809524> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b4bc <__cxa_atexit@plt+0x80950c> │ │ │ │ - ldr r3, [pc, #72] @ 81b4cc <__cxa_atexit@plt+0x80951c> │ │ │ │ + bhi 81b4cc <__cxa_atexit@plt+0x80951c> │ │ │ │ + ldr r3, [pc, #72] @ 81b4dc <__cxa_atexit@plt+0x80952c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 81b4d0 <__cxa_atexit@plt+0x809520> │ │ │ │ + ldr r2, [pc, #52] @ 81b4e0 <__cxa_atexit@plt+0x809530> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 81b4d4 <__cxa_atexit@plt+0x809524> │ │ │ │ + ldr r7, [pc, #36] @ 81b4e4 <__cxa_atexit@plt+0x809534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81b4d8 <__cxa_atexit@plt+0x809528> │ │ │ │ + ldr r8, [pc, #32] @ 81b4e8 <__cxa_atexit@plt+0x809538> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r2, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r2, #160, 14 @ 0x2800000 │ │ │ │ - cmneq r2, #160, 24 @ 0xa000 │ │ │ │ - movteq sl, #15676 @ 0x3d3c │ │ │ │ + cmneq r2, #144, 14 @ 0x2400000 │ │ │ │ + cmneq r2, #144, 24 @ 0x9000 │ │ │ │ + movteq sl, #15660 @ 0x3d2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b518 <__cxa_atexit@plt+0x809568> │ │ │ │ - ldr r3, [pc, #36] @ 81b520 <__cxa_atexit@plt+0x809570> │ │ │ │ + bcc 81b528 <__cxa_atexit@plt+0x809578> │ │ │ │ + ldr r3, [pc, #36] @ 81b530 <__cxa_atexit@plt+0x809580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81b524 <__cxa_atexit@plt+0x809574> │ │ │ │ + ldr r7, [pc, #16] @ 81b534 <__cxa_atexit@plt+0x809584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #64, 14 @ 0x1000000 │ │ │ │ - cmneq r2, #32, 26 @ 0x800 │ │ │ │ - movteq sl, #15608 @ 0x3cf8 │ │ │ │ + cmneq r2, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r2, #16, 26 @ 0x400 │ │ │ │ + movteq sl, #15592 @ 0x3ce8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b574 <__cxa_atexit@plt+0x8095c4> │ │ │ │ - ldr r3, [pc, #48] @ 81b57c <__cxa_atexit@plt+0x8095cc> │ │ │ │ + bcc 81b584 <__cxa_atexit@plt+0x8095d4> │ │ │ │ + ldr r3, [pc, #48] @ 81b58c <__cxa_atexit@plt+0x8095dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81b568 <__cxa_atexit@plt+0x8095b8> │ │ │ │ + beq 81b578 <__cxa_atexit@plt+0x8095c8> │ │ │ │ mov r7, r8 │ │ │ │ - b 81b58c <__cxa_atexit@plt+0x8095dc> │ │ │ │ + b 81b59c <__cxa_atexit@plt+0x8095ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq sl, #15524 @ 0x3ca4 │ │ │ │ + movteq sl, #15508 @ 0x3c94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b5e0 <__cxa_atexit@plt+0x809630> │ │ │ │ + bhi 81b5f0 <__cxa_atexit@plt+0x809640> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #68] @ 81b5ec <__cxa_atexit@plt+0x80963c> │ │ │ │ + ldr r2, [pc, #68] @ 81b5fc <__cxa_atexit@plt+0x80964c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ - ldr r3, [pc, #60] @ 81b5f0 <__cxa_atexit@plt+0x809640> │ │ │ │ + ldr r3, [pc, #60] @ 81b600 <__cxa_atexit@plt+0x809650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #161 @ 0xa1 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 81b5f4 <__cxa_atexit@plt+0x809644> │ │ │ │ + ldr r3, [pc, #36] @ 81b604 <__cxa_atexit@plt+0x809654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #28] @ 81b5f8 <__cxa_atexit@plt+0x809648> │ │ │ │ + ldr r8, [pc, #28] @ 81b608 <__cxa_atexit@plt+0x809658> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r2, #148, 14 @ 0x2500000 │ │ │ │ - cmneq r2, #148, 12 @ 0x9400000 │ │ │ │ - cmneq r2, #200, 14 @ 0x3200000 │ │ │ │ - movteq sl, #15416 @ 0x3c38 │ │ │ │ + cmneq r2, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r2, #132, 12 @ 0x8400000 │ │ │ │ + cmneq r2, #184, 14 @ 0x2e00000 │ │ │ │ + movteq sl, #15400 @ 0x3c28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b66c <__cxa_atexit@plt+0x8096bc> │ │ │ │ + bcc 81b67c <__cxa_atexit@plt+0x8096cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b664 <__cxa_atexit@plt+0x8096b4> │ │ │ │ - ldr r3, [pc, #72] @ 81b674 <__cxa_atexit@plt+0x8096c4> │ │ │ │ + bhi 81b674 <__cxa_atexit@plt+0x8096c4> │ │ │ │ + ldr r3, [pc, #72] @ 81b684 <__cxa_atexit@plt+0x8096d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 81b678 <__cxa_atexit@plt+0x8096c8> │ │ │ │ + ldr r2, [pc, #68] @ 81b688 <__cxa_atexit@plt+0x8096d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 81b67c <__cxa_atexit@plt+0x8096cc> │ │ │ │ + ldr r7, [pc, #36] @ 81b68c <__cxa_atexit@plt+0x8096dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81b680 <__cxa_atexit@plt+0x8096d0> │ │ │ │ + ldr r8, [pc, #32] @ 81b690 <__cxa_atexit@plt+0x8096e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r2, #8, 12 @ 0x800000 │ │ │ │ - cmneq r2, #148, 12 @ 0x9400000 │ │ │ │ - cmneq r2, #100, 12 @ 0x6400000 │ │ │ │ - movteq sl, #15236 @ 0x3b84 │ │ │ │ + cmneq r2, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r2, #132, 12 @ 0x8400000 │ │ │ │ + cmneq r2, #84, 12 @ 0x5400000 │ │ │ │ + movteq sl, #15220 @ 0x3b74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b6cc <__cxa_atexit@plt+0x80971c> │ │ │ │ - ldr r3, [pc, #48] @ 81b6d4 <__cxa_atexit@plt+0x809724> │ │ │ │ + bcc 81b6dc <__cxa_atexit@plt+0x80972c> │ │ │ │ + ldr r3, [pc, #48] @ 81b6e4 <__cxa_atexit@plt+0x809734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 81b6d8 <__cxa_atexit@plt+0x809728> │ │ │ │ + ldr r3, [pc, #36] @ 81b6e8 <__cxa_atexit@plt+0x809738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 81b6dc <__cxa_atexit@plt+0x80972c> │ │ │ │ + ldr r8, [pc, #24] @ 81b6ec <__cxa_atexit@plt+0x80973c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #152, 10 @ 0x26000000 │ │ │ │ - cmneq r2, #200 @ 0xc8 │ │ │ │ - cmneq r2, #208, 6 @ 0x40000003 │ │ │ │ - movteq sl, #15204 @ 0x3b64 │ │ │ │ + cmneq r2, #136, 10 @ 0x22000000 │ │ │ │ + cmneq r2, #184 @ 0xb8 │ │ │ │ + cmneq r2, #192, 6 │ │ │ │ + movteq sl, #15188 @ 0x3b54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b730 <__cxa_atexit@plt+0x809780> │ │ │ │ - ldr r3, [pc, #52] @ 81b738 <__cxa_atexit@plt+0x809788> │ │ │ │ + bcc 81b740 <__cxa_atexit@plt+0x809790> │ │ │ │ + ldr r3, [pc, #52] @ 81b748 <__cxa_atexit@plt+0x809798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81b724 <__cxa_atexit@plt+0x809774> │ │ │ │ + beq 81b734 <__cxa_atexit@plt+0x809784> │ │ │ │ mov r7, r8 │ │ │ │ - b 81b748 <__cxa_atexit@plt+0x809798> │ │ │ │ + b 81b758 <__cxa_atexit@plt+0x8097a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq sl, #15116 @ 0x3b0c │ │ │ │ + movteq sl, #15100 @ 0x3afc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b7a0 <__cxa_atexit@plt+0x8097f0> │ │ │ │ + bhi 81b7b0 <__cxa_atexit@plt+0x809800> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #68] @ 81b7ac <__cxa_atexit@plt+0x8097fc> │ │ │ │ + ldr r1, [pc, #68] @ 81b7bc <__cxa_atexit@plt+0x80980c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 81b7b0 <__cxa_atexit@plt+0x809800> │ │ │ │ + ldr r0, [pc, #64] @ 81b7c0 <__cxa_atexit@plt+0x809810> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 81b7b4 <__cxa_atexit@plt+0x809804> │ │ │ │ + ldr r7, [pc, #24] @ 81b7c4 <__cxa_atexit@plt+0x809814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r2, #240, 10 @ 0x3c000000 │ │ │ │ - movteq r9, #15640 @ 0x3d18 │ │ │ │ + cmneq r2, #224, 10 @ 0x38000000 │ │ │ │ + movteq r9, #15624 @ 0x3d08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b7f4 <__cxa_atexit@plt+0x809844> │ │ │ │ - ldr r8, [pc, #36] @ 81b7fc <__cxa_atexit@plt+0x80984c> │ │ │ │ + bcc 81b804 <__cxa_atexit@plt+0x809854> │ │ │ │ + ldr r8, [pc, #36] @ 81b80c <__cxa_atexit@plt+0x80985c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 81b800 <__cxa_atexit@plt+0x809850> │ │ │ │ + ldr r3, [pc, #32] @ 81b810 <__cxa_atexit@plt+0x809860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 81b804 <__cxa_atexit@plt+0x809854> │ │ │ │ + ldr r7, [pc, #20] @ 81b814 <__cxa_atexit@plt+0x809864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, #-1073741780 @ 0xc000002c │ │ │ │ - cmneq r2, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq r2, #140, 8 @ 0x8c000000 │ │ │ │ - movteq sl, #14832 @ 0x39f0 │ │ │ │ + tsteq pc, #-1073741784 @ 0xc0000028 │ │ │ │ + cmneq r2, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r2, #124, 8 @ 0x7c000000 │ │ │ │ + movteq sl, #14816 @ 0x39e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b864 <__cxa_atexit@plt+0x8098b4> │ │ │ │ + bcc 81b874 <__cxa_atexit@plt+0x8098c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b85c <__cxa_atexit@plt+0x8098ac> │ │ │ │ - ldr r3, [pc, #52] @ 81b86c <__cxa_atexit@plt+0x8098bc> │ │ │ │ + bhi 81b86c <__cxa_atexit@plt+0x8098bc> │ │ │ │ + ldr r3, [pc, #52] @ 81b87c <__cxa_atexit@plt+0x8098cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 81b870 <__cxa_atexit@plt+0x8098c0> │ │ │ │ + ldr r2, [pc, #48] @ 81b880 <__cxa_atexit@plt+0x8098d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 81b874 <__cxa_atexit@plt+0x8098c4> │ │ │ │ + ldr r7, [pc, #28] @ 81b884 <__cxa_atexit@plt+0x8098d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r2, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq r2, #224, 10 @ 0x38000000 │ │ │ │ - movteq sl, #12416 @ 0x3080 │ │ │ │ + cmneq r2, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r2, #208, 10 @ 0x34000000 │ │ │ │ + movteq sl, #12400 @ 0x3070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b8c8 <__cxa_atexit@plt+0x809918> │ │ │ │ - ldr r3, [pc, #56] @ 81b8d0 <__cxa_atexit@plt+0x809920> │ │ │ │ + bcc 81b8d8 <__cxa_atexit@plt+0x809928> │ │ │ │ + ldr r3, [pc, #56] @ 81b8e0 <__cxa_atexit@plt+0x809930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 81b8d4 <__cxa_atexit@plt+0x809924> │ │ │ │ + ldr r3, [pc, #48] @ 81b8e4 <__cxa_atexit@plt+0x809934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 81b8d8 <__cxa_atexit@plt+0x809928> │ │ │ │ + ldr r3, [pc, #36] @ 81b8e8 <__cxa_atexit@plt+0x809938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 81b8dc <__cxa_atexit@plt+0x80992c> │ │ │ │ + ldr r8, [pc, #24] @ 81b8ec <__cxa_atexit@plt+0x80993c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #164, 6 @ 0x90000002 │ │ │ │ - cmneq r2, #192, 6 │ │ │ │ - cmneq r2, #148, 8 @ 0x94000000 │ │ │ │ - cmneq r2, #172, 10 @ 0x2b000000 │ │ │ │ - movteq sl, #14716 @ 0x397c │ │ │ │ + cmneq r2, #148, 6 @ 0x50000002 │ │ │ │ + cmneq r2, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r2, #132, 8 @ 0x84000000 │ │ │ │ + cmneq r2, #156, 10 @ 0x27000000 │ │ │ │ + movteq sl, #14700 @ 0x396c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b940 <__cxa_atexit@plt+0x809990> │ │ │ │ + bcc 81b950 <__cxa_atexit@plt+0x8099a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81b938 <__cxa_atexit@plt+0x809988> │ │ │ │ - ldr r3, [pc, #56] @ 81b948 <__cxa_atexit@plt+0x809998> │ │ │ │ + bhi 81b948 <__cxa_atexit@plt+0x809998> │ │ │ │ + ldr r3, [pc, #56] @ 81b958 <__cxa_atexit@plt+0x8099a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #36] @ 81b94c <__cxa_atexit@plt+0x80999c> │ │ │ │ + ldr r2, [pc, #36] @ 81b95c <__cxa_atexit@plt+0x8099ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ - b 81c214 <__cxa_atexit@plt+0x80a264> │ │ │ │ + b 81c224 <__cxa_atexit@plt+0x80a274> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq r2, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - movteq sl, #14040 @ 0x36d8 │ │ │ │ + movteq sl, #14024 @ 0x36c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81b984 <__cxa_atexit@plt+0x8099d4> │ │ │ │ - ldr r3, [pc, #28] @ 81b98c <__cxa_atexit@plt+0x8099dc> │ │ │ │ + bcc 81b994 <__cxa_atexit@plt+0x8099e4> │ │ │ │ + ldr r3, [pc, #28] @ 81b99c <__cxa_atexit@plt+0x8099ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 81a408 <__cxa_atexit@plt+0x808458> │ │ │ │ + b 81a418 <__cxa_atexit@plt+0x808468> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #204, 4 @ 0xc000000c │ │ │ │ - movteq sl, #14536 @ 0x38c8 │ │ │ │ + cmneq r2, #188, 4 @ 0xc000000b │ │ │ │ + movteq sl, #14520 @ 0x38b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ba00 <__cxa_atexit@plt+0x809a50> │ │ │ │ - ldr lr, [pc, #84] @ 81ba08 <__cxa_atexit@plt+0x809a58> │ │ │ │ + bcc 81ba10 <__cxa_atexit@plt+0x809a60> │ │ │ │ + ldr lr, [pc, #84] @ 81ba18 <__cxa_atexit@plt+0x809a68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81b9f4 <__cxa_atexit@plt+0x809a44> │ │ │ │ + beq 81ba04 <__cxa_atexit@plt+0x809a54> │ │ │ │ mov r7, r8 │ │ │ │ - b 81ba18 <__cxa_atexit@plt+0x809a68> │ │ │ │ + b 81ba28 <__cxa_atexit@plt+0x809a78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movteq sl, #14416 @ 0x3850 │ │ │ │ + movteq sl, #14400 @ 0x3840 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 81ba94 <__cxa_atexit@plt+0x809ae4> │ │ │ │ + bne 81baa4 <__cxa_atexit@plt+0x809af4> │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81bac4 <__cxa_atexit@plt+0x809b14> │ │ │ │ + bhi 81bad4 <__cxa_atexit@plt+0x809b24> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr lr, [pc, #148] @ 81bae4 <__cxa_atexit@plt+0x809b34> │ │ │ │ + ldr lr, [pc, #148] @ 81baf4 <__cxa_atexit@plt+0x809b44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #144] @ 81bae8 <__cxa_atexit@plt+0x809b38> │ │ │ │ + ldr r9, [pc, #144] @ 81baf8 <__cxa_atexit@plt+0x809b48> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, sl} │ │ │ │ - ldr r0, [pc, #120] @ 81baec <__cxa_atexit@plt+0x809b3c> │ │ │ │ + ldr r0, [pc, #120] @ 81bafc <__cxa_atexit@plt+0x809b4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #16]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-32]! @ 0xffffffe0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81bad0 <__cxa_atexit@plt+0x809b20> │ │ │ │ + bhi 81bae0 <__cxa_atexit@plt+0x809b30> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r7, [pc, #48] @ 81badc <__cxa_atexit@plt+0x809b2c> │ │ │ │ + ldr r7, [pc, #48] @ 81baec <__cxa_atexit@plt+0x809b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-4]! │ │ │ │ add r5, r5, #28 │ │ │ │ - ldr r7, [pc, #32] @ 81bae0 <__cxa_atexit@plt+0x809b30> │ │ │ │ + ldr r7, [pc, #32] @ 81baf0 <__cxa_atexit@plt+0x809b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq r2, #76, 30 @ 0x130 │ │ │ │ + cmneq r2, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r2, #240, 2 @ 0x3c │ │ │ │ - movteq r9, #16212 @ 0x3f54 │ │ │ │ + cmneq r2, #224, 2 @ 0x38 │ │ │ │ + movteq r9, #16196 @ 0x3f44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bb34 <__cxa_atexit@plt+0x809b84> │ │ │ │ - ldr r3, [pc, #44] @ 81bb3c <__cxa_atexit@plt+0x809b8c> │ │ │ │ + bcc 81bb44 <__cxa_atexit@plt+0x809b94> │ │ │ │ + ldr r3, [pc, #44] @ 81bb4c <__cxa_atexit@plt+0x809b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 81bb40 <__cxa_atexit@plt+0x809b90> │ │ │ │ + ldr r3, [pc, #32] @ 81bb50 <__cxa_atexit@plt+0x809ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #209 @ 0xd1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 81bb44 <__cxa_atexit@plt+0x809b94> │ │ │ │ + ldr r7, [pc, #20] @ 81bb54 <__cxa_atexit@plt+0x809ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44, 2 │ │ │ │ - cmneq r2, #40, 4 @ 0x80000002 │ │ │ │ - cmneq r2, #84, 16 @ 0x540000 │ │ │ │ - movteq sl, #13936 @ 0x3670 │ │ │ │ + cmneq r2, #28, 2 │ │ │ │ + cmneq r2, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r2, #68, 16 @ 0x440000 │ │ │ │ + movteq sl, #13920 @ 0x3660 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bb94 <__cxa_atexit@plt+0x809be4> │ │ │ │ - ldr r3, [pc, #48] @ 81bb9c <__cxa_atexit@plt+0x809bec> │ │ │ │ + bcc 81bba4 <__cxa_atexit@plt+0x809bf4> │ │ │ │ + ldr r3, [pc, #48] @ 81bbac <__cxa_atexit@plt+0x809bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 81bb88 <__cxa_atexit@plt+0x809bd8> │ │ │ │ + beq 81bb98 <__cxa_atexit@plt+0x809be8> │ │ │ │ mov r7, r9 │ │ │ │ - b 81bbac <__cxa_atexit@plt+0x809bfc> │ │ │ │ + b 81bbbc <__cxa_atexit@plt+0x809c0c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq sl, #13852 @ 0x361c │ │ │ │ + movteq sl, #13836 @ 0x360c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 81bbc4 <__cxa_atexit@plt+0x809c14> │ │ │ │ + ldr r7, [pc, #4] @ 81bbd4 <__cxa_atexit@plt+0x809c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r2, #244, 22 @ 0x3d000 │ │ │ │ - movteq sl, #13796 @ 0x35e4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r2, #228, 22 @ 0x39000 │ │ │ │ + movteq sl, #13780 @ 0x35d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bc14 <__cxa_atexit@plt+0x809c64> │ │ │ │ - ldr r3, [pc, #48] @ 81bc1c <__cxa_atexit@plt+0x809c6c> │ │ │ │ + bcc 81bc24 <__cxa_atexit@plt+0x809c74> │ │ │ │ + ldr r3, [pc, #48] @ 81bc2c <__cxa_atexit@plt+0x809c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 81bc08 <__cxa_atexit@plt+0x809c58> │ │ │ │ + beq 81bc18 <__cxa_atexit@plt+0x809c68> │ │ │ │ mov r7, r9 │ │ │ │ - b 81bc2c <__cxa_atexit@plt+0x809c7c> │ │ │ │ + b 81bc3c <__cxa_atexit@plt+0x809c8c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq sl, #13712 @ 0x3590 │ │ │ │ + movteq sl, #13696 @ 0x3580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 81bc44 <__cxa_atexit@plt+0x809c94> │ │ │ │ + ldr r7, [pc, #4] @ 81bc54 <__cxa_atexit@plt+0x809ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r2, #120, 22 @ 0x1e000 │ │ │ │ - movteq sl, #13624 @ 0x3538 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r2, #104, 22 @ 0x1a000 │ │ │ │ + movteq sl, #13608 @ 0x3528 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bc84 <__cxa_atexit@plt+0x809cd4> │ │ │ │ - ldr r3, [pc, #36] @ 81bc8c <__cxa_atexit@plt+0x809cdc> │ │ │ │ + bcc 81bc94 <__cxa_atexit@plt+0x809ce4> │ │ │ │ + ldr r3, [pc, #36] @ 81bc9c <__cxa_atexit@plt+0x809cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81bc90 <__cxa_atexit@plt+0x809ce0> │ │ │ │ + ldr r7, [pc, #16] @ 81bca0 <__cxa_atexit@plt+0x809cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 30 @ 0x350 │ │ │ │ - cmneq r2, #4, 18 @ 0x10000 │ │ │ │ - movteq sl, #13560 @ 0x34f8 │ │ │ │ + cmneq r2, #196, 30 @ 0x310 │ │ │ │ + cmneq r2, #244, 16 @ 0xf40000 │ │ │ │ + movteq sl, #13544 @ 0x34e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bcfc <__cxa_atexit@plt+0x809d4c> │ │ │ │ + bcc 81bd0c <__cxa_atexit@plt+0x809d5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81bcf4 <__cxa_atexit@plt+0x809d44> │ │ │ │ - ldr r3, [pc, #64] @ 81bd04 <__cxa_atexit@plt+0x809d54> │ │ │ │ + bhi 81bd04 <__cxa_atexit@plt+0x809d54> │ │ │ │ + ldr r3, [pc, #64] @ 81bd14 <__cxa_atexit@plt+0x809d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 81bd08 <__cxa_atexit@plt+0x809d58> │ │ │ │ + ldr r2, [pc, #44] @ 81bd18 <__cxa_atexit@plt+0x809d68> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 81bd0c <__cxa_atexit@plt+0x809d5c> │ │ │ │ + ldr r7, [pc, #28] @ 81bd1c <__cxa_atexit@plt+0x809d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #120, 30 @ 0x1e0 │ │ │ │ + cmneq r2, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #100, 4 @ 0x40000006 │ │ │ │ - movteq sl, #13412 @ 0x3464 │ │ │ │ + cmneq r2, #84, 4 @ 0x40000005 │ │ │ │ + movteq sl, #13396 @ 0x3454 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bd4c <__cxa_atexit@plt+0x809d9c> │ │ │ │ - ldr r3, [pc, #36] @ 81bd54 <__cxa_atexit@plt+0x809da4> │ │ │ │ + bcc 81bd5c <__cxa_atexit@plt+0x809dac> │ │ │ │ + ldr r3, [pc, #36] @ 81bd64 <__cxa_atexit@plt+0x809db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81bd58 <__cxa_atexit@plt+0x809da8> │ │ │ │ + ldr r7, [pc, #16] @ 81bd68 <__cxa_atexit@plt+0x809db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #12, 30 @ 0x30 │ │ │ │ - cmneq r2, #140, 14 @ 0x2300000 │ │ │ │ - movteq sl, #13372 @ 0x343c │ │ │ │ + cmneq r2, #252, 28 @ 0xfc0 │ │ │ │ + cmneq r2, #124, 14 @ 0x1f00000 │ │ │ │ + movteq sl, #13356 @ 0x342c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bda8 <__cxa_atexit@plt+0x809df8> │ │ │ │ - ldr r3, [pc, #48] @ 81bdb0 <__cxa_atexit@plt+0x809e00> │ │ │ │ + bcc 81bdb8 <__cxa_atexit@plt+0x809e08> │ │ │ │ + ldr r3, [pc, #48] @ 81bdc0 <__cxa_atexit@plt+0x809e10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 81bd9c <__cxa_atexit@plt+0x809dec> │ │ │ │ + beq 81bdac <__cxa_atexit@plt+0x809dfc> │ │ │ │ mov r7, r9 │ │ │ │ - b 81bdc0 <__cxa_atexit@plt+0x809e10> │ │ │ │ + b 81bdd0 <__cxa_atexit@plt+0x809e20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq sl, #13288 @ 0x33e8 │ │ │ │ + movteq sl, #13272 @ 0x33d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81be10 <__cxa_atexit@plt+0x809e60> │ │ │ │ + bhi 81be20 <__cxa_atexit@plt+0x809e70> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #64] @ 81be1c <__cxa_atexit@plt+0x809e6c> │ │ │ │ + ldr r2, [pc, #64] @ 81be2c <__cxa_atexit@plt+0x809e7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 81be20 <__cxa_atexit@plt+0x809e70> │ │ │ │ + ldr r1, [pc, #60] @ 81be30 <__cxa_atexit@plt+0x809e80> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #24] @ 81be24 <__cxa_atexit@plt+0x809e74> │ │ │ │ + ldr r7, [pc, #24] @ 81be34 <__cxa_atexit@plt+0x809e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq r2, #128, 30 @ 0x200 │ │ │ │ - movteq sl, #13216 @ 0x33a0 │ │ │ │ + cmneq r2, #112, 30 @ 0x1c0 │ │ │ │ + movteq sl, #13200 @ 0x3390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bf18 <__cxa_atexit@plt+0x809f68> │ │ │ │ + bcc 81bf28 <__cxa_atexit@plt+0x809f78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81bf10 <__cxa_atexit@plt+0x809f60> │ │ │ │ - ldr r8, [pc, #200] @ 81bf24 <__cxa_atexit@plt+0x809f74> │ │ │ │ + bhi 81bf20 <__cxa_atexit@plt+0x809f70> │ │ │ │ + ldr r8, [pc, #200] @ 81bf34 <__cxa_atexit@plt+0x809f84> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #196] @ 81bf28 <__cxa_atexit@plt+0x809f78> │ │ │ │ + ldr r1, [pc, #196] @ 81bf38 <__cxa_atexit@plt+0x809f88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr sl, [pc, #176] @ 81bf2c <__cxa_atexit@plt+0x809f7c> │ │ │ │ + ldr sl, [pc, #176] @ 81bf3c <__cxa_atexit@plt+0x809f8c> │ │ │ │ add sl, pc, sl │ │ │ │ sub r2, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #22 │ │ │ │ - ldr r0, [pc, #164] @ 81bf30 <__cxa_atexit@plt+0x809f80> │ │ │ │ + ldr r0, [pc, #164] @ 81bf40 <__cxa_atexit@plt+0x809f90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ sub lr, r6, #42 @ 0x2a │ │ │ │ - ldr fp, [pc, #152] @ 81bf34 <__cxa_atexit@plt+0x809f84> │ │ │ │ + ldr fp, [pc, #152] @ 81bf44 <__cxa_atexit@plt+0x809f94> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str fp, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r2, r8} │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r2, r6, #40 @ 0x28 │ │ │ │ stm r2, {r1, fp, lr} │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #112] @ 81bf38 <__cxa_atexit@plt+0x809f88> │ │ │ │ + ldr r3, [pc, #112] @ 81bf48 <__cxa_atexit@plt+0x809f98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #14 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #88] @ 81bf3c <__cxa_atexit@plt+0x809f8c> │ │ │ │ + ldr r2, [pc, #88] @ 81bf4c <__cxa_atexit@plt+0x809f9c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-56]! @ 0xffffffc8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #72] @ 81bf40 <__cxa_atexit@plt+0x809f90> │ │ │ │ + ldr r7, [pc, #72] @ 81bf50 <__cxa_atexit@plt+0x809fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #209 @ 0xd1 │ │ │ │ sub sl, r6, #2 │ │ │ │ - ldr r7, [pc, #60] @ 81bf44 <__cxa_atexit@plt+0x809f94> │ │ │ │ + ldr r7, [pc, #60] @ 81bf54 <__cxa_atexit@plt+0x809fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov fp, ip │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r2, #216, 26 @ 0x3600 │ │ │ │ + cmneq r2, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - cmneq r2, #36, 28 @ 0x240 │ │ │ │ - cmneq r2, #24, 28 @ 0x180 │ │ │ │ + cmneq r2, #20, 28 @ 0x140 │ │ │ │ + cmneq r2, #8, 28 @ 0x80 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - cmneq r2, #80, 28 @ 0x500 │ │ │ │ - cmneq r2, #252, 20 @ 0xfc000 │ │ │ │ - movteq r9, #14168 @ 0x3758 │ │ │ │ + cmneq r2, #64, 28 @ 0x400 │ │ │ │ + cmneq r2, #236, 20 @ 0xec000 │ │ │ │ + movteq r9, #14152 @ 0x3748 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81bf80 <__cxa_atexit@plt+0x809fd0> │ │ │ │ - ldr r3, [pc, #32] @ 81bf88 <__cxa_atexit@plt+0x809fd8> │ │ │ │ + bcc 81bf90 <__cxa_atexit@plt+0x809fe0> │ │ │ │ + ldr r3, [pc, #32] @ 81bf98 <__cxa_atexit@plt+0x809fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81bf8c <__cxa_atexit@plt+0x809fdc> │ │ │ │ + ldr r7, [pc, #16] @ 81bf9c <__cxa_atexit@plt+0x809fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 24 @ 0xd400 │ │ │ │ - cmneq r2, #232, 14 @ 0x3a00000 │ │ │ │ - movteq sl, #12884 @ 0x3254 │ │ │ │ + cmneq r2, #196, 24 @ 0xc400 │ │ │ │ + cmneq r2, #216, 14 @ 0x3600000 │ │ │ │ + movteq sl, #12868 @ 0x3244 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c01c <__cxa_atexit@plt+0x80a06c> │ │ │ │ + bcc 81c02c <__cxa_atexit@plt+0x80a07c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c014 <__cxa_atexit@plt+0x80a064> │ │ │ │ - ldr lr, [pc, #100] @ 81c024 <__cxa_atexit@plt+0x80a074> │ │ │ │ + bhi 81c024 <__cxa_atexit@plt+0x80a074> │ │ │ │ + ldr lr, [pc, #100] @ 81c034 <__cxa_atexit@plt+0x80a084> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 81c028 <__cxa_atexit@plt+0x80a078> │ │ │ │ + ldr r2, [pc, #96] @ 81c038 <__cxa_atexit@plt+0x80a088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 81c02c <__cxa_atexit@plt+0x80a07c> │ │ │ │ + ldr r3, [pc, #68] @ 81c03c <__cxa_atexit@plt+0x80a08c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 81c030 <__cxa_atexit@plt+0x80a080> │ │ │ │ + ldr r7, [pc, #32] @ 81c040 <__cxa_atexit@plt+0x80a090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r2, #116, 24 @ 0x7400 │ │ │ │ + cmneq r2, #100, 24 @ 0x6400 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmneq r2, #64, 24 @ 0x4000 │ │ │ │ - movteq sl, #12836 @ 0x3224 │ │ │ │ + cmneq r2, #48, 24 @ 0x3000 │ │ │ │ + movteq sl, #12820 @ 0x3214 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c0c4 <__cxa_atexit@plt+0x80a114> │ │ │ │ + bcc 81c0d4 <__cxa_atexit@plt+0x80a124> │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr ip, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [pc, #76] @ 81c0cc <__cxa_atexit@plt+0x80a11c> │ │ │ │ + ldr lr, [pc, #76] @ 81c0dc <__cxa_atexit@plt+0x80a12c> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r3, r6, r7, ip} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81c0b4 <__cxa_atexit@plt+0x80a104> │ │ │ │ + beq 81c0c4 <__cxa_atexit@plt+0x80a114> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ - b 81c0dc <__cxa_atexit@plt+0x80a12c> │ │ │ │ + b 81c0ec <__cxa_atexit@plt+0x80a13c> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq sl, #12684 @ 0x318c │ │ │ │ + movteq sl, #12668 @ 0x317c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c19c <__cxa_atexit@plt+0x80a1ec> │ │ │ │ + bhi 81c1ac <__cxa_atexit@plt+0x80a1fc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -2107485,432 +2107489,432 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r6, #58 @ 0x3a │ │ │ │ stmdb r6, {r1, r3, fp} │ │ │ │ str r2, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #108] @ 81c1a8 <__cxa_atexit@plt+0x80a1f8> │ │ │ │ + ldr r0, [pc, #108] @ 81c1b8 <__cxa_atexit@plt+0x80a208> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldr r0, [pc, #92] @ 81c1ac <__cxa_atexit@plt+0x80a1fc> │ │ │ │ + ldr r0, [pc, #92] @ 81c1bc <__cxa_atexit@plt+0x80a20c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #64] @ 81c1b0 <__cxa_atexit@plt+0x80a200> │ │ │ │ + ldr r7, [pc, #64] @ 81c1c0 <__cxa_atexit@plt+0x80a210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #28]! │ │ │ │ sub r7, r6, #47 @ 0x2f │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r0, [pc, #44] @ 81c1b4 <__cxa_atexit@plt+0x80a204> │ │ │ │ + ldr r0, [pc, #44] @ 81c1c4 <__cxa_atexit@plt+0x80a214> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - cmneq r2, #244, 20 @ 0xf4000 │ │ │ │ + cmneq r2, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - movteq r9, #15280 @ 0x3bb0 │ │ │ │ + movteq r9, #15264 @ 0x3ba0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c1f4 <__cxa_atexit@plt+0x80a244> │ │ │ │ - ldr r3, [pc, #36] @ 81c1fc <__cxa_atexit@plt+0x80a24c> │ │ │ │ + bcc 81c204 <__cxa_atexit@plt+0x80a254> │ │ │ │ + ldr r3, [pc, #36] @ 81c20c <__cxa_atexit@plt+0x80a25c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81c200 <__cxa_atexit@plt+0x80a250> │ │ │ │ + ldr r7, [pc, #16] @ 81c210 <__cxa_atexit@plt+0x80a260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #100, 20 @ 0x64000 │ │ │ │ - cmneq r2, #212, 18 @ 0x350000 │ │ │ │ - movteq sl, #12372 @ 0x3054 │ │ │ │ + cmneq r2, #84, 20 @ 0x54000 │ │ │ │ + cmneq r2, #196, 18 @ 0x310000 │ │ │ │ + movteq sl, #12356 @ 0x3044 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c2a8 <__cxa_atexit@plt+0x80a2f8> │ │ │ │ + bcc 81c2b8 <__cxa_atexit@plt+0x80a308> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r4 │ │ │ │ ldr r4, [r7, #15] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, r3, lr} │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #92] @ 81c2b0 <__cxa_atexit@plt+0x80a300> │ │ │ │ + ldr r6, [pc, #92] @ 81c2c0 <__cxa_atexit@plt+0x80a310> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r6, [pc, #84] @ 81c2b4 <__cxa_atexit@plt+0x80a304> │ │ │ │ + ldr r6, [pc, #84] @ 81c2c4 <__cxa_atexit@plt+0x80a314> │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ stm r0, {r1, r7, r8} │ │ │ │ stmib r5, {r8, lr} │ │ │ │ str r6, [r5, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #32] │ │ │ │ - ldr r8, [pc, #32] @ 81c2b8 <__cxa_atexit@plt+0x80a308> │ │ │ │ + ldr r8, [pc, #32] @ 81c2c8 <__cxa_atexit@plt+0x80a318> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, fp │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #16, 20 @ 0x10000 │ │ │ │ + cmneq r2, #0, 20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq r2, #240, 20 @ 0xf0000 │ │ │ │ - movteq r9, #16288 @ 0x3fa0 │ │ │ │ + cmneq r2, #224, 20 @ 0xe0000 │ │ │ │ + movteq r9, #16272 @ 0x3f90 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 81c2f8 <__cxa_atexit@plt+0x80a348> │ │ │ │ + bne 81c308 <__cxa_atexit@plt+0x80a358> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #64] @ 81c320 <__cxa_atexit@plt+0x80a370> │ │ │ │ + ldr r3, [pc, #64] @ 81c330 <__cxa_atexit@plt+0x80a380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #56] @ 81c324 <__cxa_atexit@plt+0x80a374> │ │ │ │ + ldr r3, [pc, #56] @ 81c334 <__cxa_atexit@plt+0x80a384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #24] @ 81c31c <__cxa_atexit@plt+0x80a36c> │ │ │ │ + ldr r3, [pc, #24] @ 81c32c <__cxa_atexit@plt+0x80a37c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 81c314 <__cxa_atexit@plt+0x80a364> │ │ │ │ - b 81c334 <__cxa_atexit@plt+0x80a384> │ │ │ │ + beq 81c324 <__cxa_atexit@plt+0x80a374> │ │ │ │ + b 81c344 <__cxa_atexit@plt+0x80a394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #96, 18 @ 0x180000 │ │ │ │ - cmneq r2, #104, 18 @ 0x1a0000 │ │ │ │ - movteq r9, #16180 @ 0x3f34 │ │ │ │ + cmneq r2, #80, 18 @ 0x140000 │ │ │ │ + cmneq r2, #88, 18 @ 0x160000 │ │ │ │ + movteq r9, #16164 @ 0x3f24 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c3c0 <__cxa_atexit@plt+0x80a410> │ │ │ │ + bhi 81c3d0 <__cxa_atexit@plt+0x80a420> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add sl, r5, #12 │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ stmda r6, {r1, r3} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r0, [pc, #84] @ 81c3cc <__cxa_atexit@plt+0x80a41c> │ │ │ │ + ldr r0, [pc, #84] @ 81c3dc <__cxa_atexit@plt+0x80a42c> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r6, #52 @ 0x34 │ │ │ │ stm r1, {r0, sl, ip} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #52] @ 81c3d0 <__cxa_atexit@plt+0x80a420> │ │ │ │ + ldr r3, [pc, #52] @ 81c3e0 <__cxa_atexit@plt+0x80a430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #32] @ 81c3d4 <__cxa_atexit@plt+0x80a424> │ │ │ │ + ldr r2, [pc, #32] @ 81c3e4 <__cxa_atexit@plt+0x80a434> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - cmneq r2, #200, 16 @ 0xc80000 │ │ │ │ + cmneq r2, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - movteq r9, #16080 @ 0x3ed0 │ │ │ │ + movteq r9, #16064 @ 0x3ec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c478 <__cxa_atexit@plt+0x80a4c8> │ │ │ │ + bhi 81c488 <__cxa_atexit@plt+0x80a4d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add r7, r7, #23 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ str lr, [sp] │ │ │ │ mov lr, r6 │ │ │ │ - ldr ip, [pc, #100] @ 81c48c <__cxa_atexit@plt+0x80a4dc> │ │ │ │ + ldr ip, [pc, #100] @ 81c49c <__cxa_atexit@plt+0x80a4ec> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [lr, #-52]! @ 0xffffffcc │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r1, r8} │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #72] @ 81c490 <__cxa_atexit@plt+0x80a4e0> │ │ │ │ + ldr r7, [pc, #72] @ 81c4a0 <__cxa_atexit@plt+0x80a4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str fp, [r6, #-16] │ │ │ │ - ldr r7, [pc, #44] @ 81c494 <__cxa_atexit@plt+0x80a4e4> │ │ │ │ + ldr r7, [pc, #44] @ 81c4a4 <__cxa_atexit@plt+0x80a4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #129 @ 0x81 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 81c214 <__cxa_atexit@plt+0x80a264> │ │ │ │ + b 81c224 <__cxa_atexit@plt+0x80a274> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff034 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - cmneq r2, #224, 16 @ 0xe00000 │ │ │ │ - movteq r9, #15184 @ 0x3b50 │ │ │ │ + cmneq r2, #208, 16 @ 0xd00000 │ │ │ │ + movteq r9, #15168 @ 0x3b40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c4d4 <__cxa_atexit@plt+0x80a524> │ │ │ │ - ldr r3, [pc, #36] @ 81c4dc <__cxa_atexit@plt+0x80a52c> │ │ │ │ + bcc 81c4e4 <__cxa_atexit@plt+0x80a534> │ │ │ │ + ldr r3, [pc, #36] @ 81c4ec <__cxa_atexit@plt+0x80a53c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 81c4e0 <__cxa_atexit@plt+0x80a530> │ │ │ │ + ldr r7, [pc, #16] @ 81c4f0 <__cxa_atexit@plt+0x80a540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #132, 14 @ 0x2100000 │ │ │ │ - cmneq r2, #240, 24 @ 0xf000 │ │ │ │ - movteq r9, #15452 @ 0x3c5c │ │ │ │ + cmneq r2, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq r2, #224, 24 @ 0xe000 │ │ │ │ + movteq r9, #15436 @ 0x3c4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c554 <__cxa_atexit@plt+0x80a5a4> │ │ │ │ + bcc 81c564 <__cxa_atexit@plt+0x80a5b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c54c <__cxa_atexit@plt+0x80a59c> │ │ │ │ - ldr r3, [pc, #72] @ 81c55c <__cxa_atexit@plt+0x80a5ac> │ │ │ │ + bhi 81c55c <__cxa_atexit@plt+0x80a5ac> │ │ │ │ + ldr r3, [pc, #72] @ 81c56c <__cxa_atexit@plt+0x80a5bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 81c560 <__cxa_atexit@plt+0x80a5b0> │ │ │ │ + ldr r2, [pc, #52] @ 81c570 <__cxa_atexit@plt+0x80a5c0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 81c564 <__cxa_atexit@plt+0x80a5b4> │ │ │ │ + ldr r7, [pc, #36] @ 81c574 <__cxa_atexit@plt+0x80a5c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81c568 <__cxa_atexit@plt+0x80a5b8> │ │ │ │ + ldr r8, [pc, #32] @ 81c578 <__cxa_atexit@plt+0x80a5c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #40, 14 @ 0xa00000 │ │ │ │ + cmneq r2, #24, 14 @ 0x600000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #16, 14 @ 0x400000 │ │ │ │ - cmneq r2, #116, 4 @ 0x40000007 │ │ │ │ - movteq r9, #15336 @ 0x3be8 │ │ │ │ + cmneq r2, #0, 14 │ │ │ │ + cmneq r2, #100, 4 @ 0x40000006 │ │ │ │ + movteq r9, #15320 @ 0x3bd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c5dc <__cxa_atexit@plt+0x80a62c> │ │ │ │ + bcc 81c5ec <__cxa_atexit@plt+0x80a63c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c5d4 <__cxa_atexit@plt+0x80a624> │ │ │ │ - ldr r3, [pc, #72] @ 81c5e4 <__cxa_atexit@plt+0x80a634> │ │ │ │ + bhi 81c5e4 <__cxa_atexit@plt+0x80a634> │ │ │ │ + ldr r3, [pc, #72] @ 81c5f4 <__cxa_atexit@plt+0x80a644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r2, [pc, #44] @ 81c5e8 <__cxa_atexit@plt+0x80a638> │ │ │ │ + ldr r2, [pc, #44] @ 81c5f8 <__cxa_atexit@plt+0x80a648> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 81c5ec <__cxa_atexit@plt+0x80a63c> │ │ │ │ + ldr r7, [pc, #28] @ 81c5fc <__cxa_atexit@plt+0x80a64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r2, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r2, #24, 28 @ 0x180 │ │ │ │ - movteq r9, #12464 @ 0x30b0 │ │ │ │ + cmneq r2, #8, 28 @ 0x80 │ │ │ │ + movteq r9, #12448 @ 0x30a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c628 <__cxa_atexit@plt+0x80a678> │ │ │ │ - ldr r3, [pc, #32] @ 81c630 <__cxa_atexit@plt+0x80a680> │ │ │ │ + bcc 81c638 <__cxa_atexit@plt+0x80a688> │ │ │ │ + ldr r3, [pc, #32] @ 81c640 <__cxa_atexit@plt+0x80a690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81c634 <__cxa_atexit@plt+0x80a684> │ │ │ │ + ldr r7, [pc, #16] @ 81c644 <__cxa_atexit@plt+0x80a694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44, 12 @ 0x2c00000 │ │ │ │ - cmneq r2, #64, 2 │ │ │ │ - movteq r9, #15148 @ 0x3b2c │ │ │ │ + cmneq r2, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r2, #48, 2 │ │ │ │ + movteq r9, #15132 @ 0x3b1c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c6cc <__cxa_atexit@plt+0x80a71c> │ │ │ │ + bcc 81c6dc <__cxa_atexit@plt+0x80a72c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c6c4 <__cxa_atexit@plt+0x80a714> │ │ │ │ - ldr r3, [pc, #108] @ 81c6d4 <__cxa_atexit@plt+0x80a724> │ │ │ │ + bhi 81c6d4 <__cxa_atexit@plt+0x80a724> │ │ │ │ + ldr r3, [pc, #108] @ 81c6e4 <__cxa_atexit@plt+0x80a734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 81c6d8 <__cxa_atexit@plt+0x80a728> │ │ │ │ + ldr lr, [pc, #76] @ 81c6e8 <__cxa_atexit@plt+0x80a738> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 81c6dc <__cxa_atexit@plt+0x80a72c> │ │ │ │ + ldr r7, [pc, #68] @ 81c6ec <__cxa_atexit@plt+0x80a73c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 81c6e0 <__cxa_atexit@plt+0x80a730> │ │ │ │ + ldr r7, [pc, #32] @ 81c6f0 <__cxa_atexit@plt+0x80a740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 10 @ 0x35000000 │ │ │ │ + cmneq r2, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r2, #144, 10 @ 0x24000000 │ │ │ │ - movteq r9, #15316 @ 0x3bd4 │ │ │ │ + cmneq r2, #128, 10 @ 0x20000000 │ │ │ │ + movteq r9, #15300 @ 0x3bc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c760 <__cxa_atexit@plt+0x80a7b0> │ │ │ │ + bcc 81c770 <__cxa_atexit@plt+0x80a7c0> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #64] @ 81c768 <__cxa_atexit@plt+0x80a7b8> │ │ │ │ + ldr r2, [pc, #64] @ 81c778 <__cxa_atexit@plt+0x80a7c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r0, r1, ip} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81c754 <__cxa_atexit@plt+0x80a7a4> │ │ │ │ + beq 81c764 <__cxa_atexit@plt+0x80a7b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 81c778 <__cxa_atexit@plt+0x80a7c8> │ │ │ │ + b 81c788 <__cxa_atexit@plt+0x80a7d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r9, #15184 @ 0x3b50 │ │ │ │ + movteq r9, #15168 @ 0x3b40 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 81c79c <__cxa_atexit@plt+0x80a7ec> │ │ │ │ + ldr r0, [pc, #20] @ 81c7ac <__cxa_atexit@plt+0x80a7fc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r9, #15132 @ 0x3b1c │ │ │ │ + movteq r9, #15116 @ 0x3b0c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c858 <__cxa_atexit@plt+0x80a8a8> │ │ │ │ + bhi 81c868 <__cxa_atexit@plt+0x80a8b8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr ip, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -2107918,1341 +2107922,1341 @@ │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #100] @ 81c864 <__cxa_atexit@plt+0x80a8b4> │ │ │ │ + ldr r1, [pc, #100] @ 81c874 <__cxa_atexit@plt+0x80a8c4> │ │ │ │ add r1, pc, r1 │ │ │ │ sub r4, r6, #60 @ 0x3c │ │ │ │ stm r4, {r1, r2, r7} │ │ │ │ sub r1, r6, #48 @ 0x30 │ │ │ │ stm r1, {r0, r8, sl} │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-16] │ │ │ │ stmdb r6, {r3, r9, lr} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r4, [pc, #56] @ 81c868 <__cxa_atexit@plt+0x80a8b8> │ │ │ │ + ldr r4, [pc, #56] @ 81c878 <__cxa_atexit@plt+0x80a8c8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #28]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #36] @ 81c86c <__cxa_atexit@plt+0x80a8bc> │ │ │ │ + ldr r3, [pc, #36] @ 81c87c <__cxa_atexit@plt+0x80a8cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-24]! @ 0xffffffe8 │ │ │ │ str r4, [r5, #4] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - cmneq r2, #52, 8 @ 0x34000000 │ │ │ │ + cmneq r2, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - movteq r9, #14448 @ 0x3870 │ │ │ │ + movteq r9, #14432 @ 0x3860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c8b4 <__cxa_atexit@plt+0x80a904> │ │ │ │ - ldr r3, [pc, #44] @ 81c8bc <__cxa_atexit@plt+0x80a90c> │ │ │ │ + bcc 81c8c4 <__cxa_atexit@plt+0x80a914> │ │ │ │ + ldr r3, [pc, #44] @ 81c8cc <__cxa_atexit@plt+0x80a91c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 81c8c0 <__cxa_atexit@plt+0x80a910> │ │ │ │ + ldr r3, [pc, #32] @ 81c8d0 <__cxa_atexit@plt+0x80a920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 81c8c4 <__cxa_atexit@plt+0x80a914> │ │ │ │ + ldr r8, [pc, #24] @ 81c8d4 <__cxa_atexit@plt+0x80a924> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #172, 6 @ 0xb0000002 │ │ │ │ - cmneq r2, #252, 16 @ 0xfc0000 │ │ │ │ - cmneq r2, #108, 2 │ │ │ │ - movteq r9, #14304 @ 0x37e0 │ │ │ │ + cmneq r2, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r2, #236, 16 @ 0xec0000 │ │ │ │ + cmneq r2, #92, 2 │ │ │ │ + movteq r9, #14288 @ 0x37d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c90c <__cxa_atexit@plt+0x80a95c> │ │ │ │ - ldr r3, [pc, #44] @ 81c914 <__cxa_atexit@plt+0x80a964> │ │ │ │ + bcc 81c91c <__cxa_atexit@plt+0x80a96c> │ │ │ │ + ldr r3, [pc, #44] @ 81c924 <__cxa_atexit@plt+0x80a974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 81c918 <__cxa_atexit@plt+0x80a968> │ │ │ │ + ldr r7, [pc, #32] @ 81c928 <__cxa_atexit@plt+0x80a978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81c91c <__cxa_atexit@plt+0x80a96c> │ │ │ │ + ldr r8, [pc, #28] @ 81c92c <__cxa_atexit@plt+0x80a97c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 81c920 <__cxa_atexit@plt+0x80a970> │ │ │ │ + ldr r9, [pc, #24] @ 81c930 <__cxa_atexit@plt+0x80a980> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #84, 6 @ 0x50000001 │ │ │ │ - cmneq r2, #156, 8 @ 0x9c000000 │ │ │ │ - cmneq r2, #224 @ 0xe0 │ │ │ │ - cmneq r2, #240, 24 @ 0xf000 │ │ │ │ - movteq r9, #14232 @ 0x3798 │ │ │ │ + cmneq r2, #68, 6 @ 0x10000001 │ │ │ │ + cmneq r2, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq r2, #208 @ 0xd0 │ │ │ │ + cmneq r2, #224, 24 @ 0xe000 │ │ │ │ + movteq r9, #14216 @ 0x3788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c988 <__cxa_atexit@plt+0x80a9d8> │ │ │ │ + bcc 81c998 <__cxa_atexit@plt+0x80a9e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c980 <__cxa_atexit@plt+0x80a9d0> │ │ │ │ - ldr r3, [pc, #60] @ 81c990 <__cxa_atexit@plt+0x80a9e0> │ │ │ │ + bhi 81c990 <__cxa_atexit@plt+0x80a9e0> │ │ │ │ + ldr r3, [pc, #60] @ 81c9a0 <__cxa_atexit@plt+0x80a9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 81c994 <__cxa_atexit@plt+0x80a9e4> │ │ │ │ + ldr r2, [pc, #56] @ 81c9a4 <__cxa_atexit@plt+0x80a9f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ 81c998 <__cxa_atexit@plt+0x80a9e8> │ │ │ │ + ldr r7, [pc, #36] @ 81c9a8 <__cxa_atexit@plt+0x80a9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81c99c <__cxa_atexit@plt+0x80a9ec> │ │ │ │ + ldr r8, [pc, #32] @ 81c9ac <__cxa_atexit@plt+0x80a9fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, #224, 4 │ │ │ │ - cmneq r2, #20, 20 @ 0x14000 │ │ │ │ - cmneq r2, #104 @ 0x68 │ │ │ │ - movteq r9, #14128 @ 0x3730 │ │ │ │ + cmneq r2, #208, 4 │ │ │ │ + cmneq r2, #4, 20 @ 0x4000 │ │ │ │ + cmneq r2, #88 @ 0x58 │ │ │ │ + movteq r9, #14112 @ 0x3720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81c9fc <__cxa_atexit@plt+0x80aa4c> │ │ │ │ + bcc 81ca0c <__cxa_atexit@plt+0x80aa5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81c9f4 <__cxa_atexit@plt+0x80aa44> │ │ │ │ - ldr r3, [pc, #52] @ 81ca04 <__cxa_atexit@plt+0x80aa54> │ │ │ │ + bhi 81ca04 <__cxa_atexit@plt+0x80aa54> │ │ │ │ + ldr r3, [pc, #52] @ 81ca14 <__cxa_atexit@plt+0x80aa64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 81ca08 <__cxa_atexit@plt+0x80aa58> │ │ │ │ + ldr r2, [pc, #48] @ 81ca18 <__cxa_atexit@plt+0x80aa68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 81ca0c <__cxa_atexit@plt+0x80aa5c> │ │ │ │ + ldr r7, [pc, #28] @ 81ca1c <__cxa_atexit@plt+0x80aa6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r2, #100, 4 @ 0x40000006 │ │ │ │ - cmneq r2, #156, 18 @ 0x270000 │ │ │ │ - movteq r9, #14048 @ 0x36e0 │ │ │ │ + cmneq r2, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r2, #140, 18 @ 0x230000 │ │ │ │ + movteq r9, #14032 @ 0x36d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ca84 <__cxa_atexit@plt+0x80aad4> │ │ │ │ + bcc 81ca94 <__cxa_atexit@plt+0x80aae4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ca7c <__cxa_atexit@plt+0x80aacc> │ │ │ │ - ldr r3, [pc, #76] @ 81ca8c <__cxa_atexit@plt+0x80aadc> │ │ │ │ + bhi 81ca8c <__cxa_atexit@plt+0x80aadc> │ │ │ │ + ldr r3, [pc, #76] @ 81ca9c <__cxa_atexit@plt+0x80aaec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 81ca90 <__cxa_atexit@plt+0x80aae0> │ │ │ │ + ldr r2, [pc, #72] @ 81caa0 <__cxa_atexit@plt+0x80aaf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 81ca94 <__cxa_atexit@plt+0x80aae4> │ │ │ │ + ldr r2, [pc, #56] @ 81caa4 <__cxa_atexit@plt+0x80aaf4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 81ca98 <__cxa_atexit@plt+0x80aae8> │ │ │ │ + ldr r7, [pc, #32] @ 81caa8 <__cxa_atexit@plt+0x80aaf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, #244, 2 @ 0x3d │ │ │ │ + cmneq r2, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r2, #216, 2 @ 0x36 │ │ │ │ - movteq r9, #13964 @ 0x368c │ │ │ │ + cmneq r2, #200, 2 @ 0x32 │ │ │ │ + movteq r9, #13948 @ 0x367c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81cb04 <__cxa_atexit@plt+0x80ab54> │ │ │ │ + bcc 81cb14 <__cxa_atexit@plt+0x80ab64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81cafc <__cxa_atexit@plt+0x80ab4c> │ │ │ │ + bhi 81cb0c <__cxa_atexit@plt+0x80ab5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r7, [pc, #52] @ 81cb0c <__cxa_atexit@plt+0x80ab5c> │ │ │ │ + ldr r7, [pc, #52] @ 81cb1c <__cxa_atexit@plt+0x80ab6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ 81cb10 <__cxa_atexit@plt+0x80ab60> │ │ │ │ + ldr r7, [pc, #32] @ 81cb20 <__cxa_atexit@plt+0x80ab70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81cb14 <__cxa_atexit@plt+0x80ab64> │ │ │ │ + ldr r8, [pc, #28] @ 81cb24 <__cxa_atexit@plt+0x80ab74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r2, #224 @ 0xe0 │ │ │ │ - cmneq r2, #204, 2 @ 0x33 │ │ │ │ - movteq r9, #13660 @ 0x355c │ │ │ │ + cmneq r2, #208 @ 0xd0 │ │ │ │ + cmneq r2, #188, 2 @ 0x2f │ │ │ │ + movteq r9, #13644 @ 0x354c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81cb5c <__cxa_atexit@plt+0x80abac> │ │ │ │ - ldr r3, [pc, #44] @ 81cb64 <__cxa_atexit@plt+0x80abb4> │ │ │ │ + bcc 81cb6c <__cxa_atexit@plt+0x80abbc> │ │ │ │ + ldr r3, [pc, #44] @ 81cb74 <__cxa_atexit@plt+0x80abc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81cb68 <__cxa_atexit@plt+0x80abb8> │ │ │ │ + ldr r3, [pc, #36] @ 81cb78 <__cxa_atexit@plt+0x80abc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81cb6c <__cxa_atexit@plt+0x80abbc> │ │ │ │ + ldr r3, [pc, #24] @ 81cb7c <__cxa_atexit@plt+0x80abcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #4, 2 │ │ │ │ - cmneq r2, #252 @ 0xfc │ │ │ │ - cmneq r2, #80, 12 @ 0x5000000 │ │ │ │ - movteq r9, #14168 @ 0x3758 │ │ │ │ + cmneq r2, #244 @ 0xf4 │ │ │ │ + cmneq r2, #236 @ 0xec │ │ │ │ + cmneq r2, #64, 12 @ 0x4000000 │ │ │ │ + movteq r9, #14152 @ 0x3748 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81cc38 <__cxa_atexit@plt+0x80ac88> │ │ │ │ + bcc 81cc48 <__cxa_atexit@plt+0x80ac98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81cc30 <__cxa_atexit@plt+0x80ac80> │ │ │ │ + bhi 81cc40 <__cxa_atexit@plt+0x80ac90> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #116] @ 81cc40 <__cxa_atexit@plt+0x80ac90> │ │ │ │ + ldr r1, [pc, #116] @ 81cc50 <__cxa_atexit@plt+0x80aca0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r1, [pc, #100] @ 81cc44 <__cxa_atexit@plt+0x80ac94> │ │ │ │ + ldr r1, [pc, #100] @ 81cc54 <__cxa_atexit@plt+0x80aca4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #64] @ 81cc48 <__cxa_atexit@plt+0x80ac98> │ │ │ │ + ldr r2, [pc, #64] @ 81cc58 <__cxa_atexit@plt+0x80aca8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #44] @ 81cc4c <__cxa_atexit@plt+0x80ac9c> │ │ │ │ + ldr r1, [pc, #44] @ 81cc5c <__cxa_atexit@plt+0x80acac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - cmneq r2, #92 @ 0x5c │ │ │ │ + cmneq r2, #76 @ 0x4c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - movteq r8, #14808 @ 0x39d8 │ │ │ │ + movteq r8, #14792 @ 0x39c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81cc94 <__cxa_atexit@plt+0x80ace4> │ │ │ │ - ldr r3, [pc, #44] @ 81cc9c <__cxa_atexit@plt+0x80acec> │ │ │ │ + bcc 81cca4 <__cxa_atexit@plt+0x80acf4> │ │ │ │ + ldr r3, [pc, #44] @ 81ccac <__cxa_atexit@plt+0x80acfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81cca0 <__cxa_atexit@plt+0x80acf0> │ │ │ │ + ldr r3, [pc, #36] @ 81ccb0 <__cxa_atexit@plt+0x80ad00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81cca4 <__cxa_atexit@plt+0x80acf4> │ │ │ │ + ldr r3, [pc, #24] @ 81ccb4 <__cxa_atexit@plt+0x80ad04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #204, 30 @ 0x330 │ │ │ │ - cmneq r2, #196, 30 @ 0x310 │ │ │ │ - cmneq r2, #204, 26 @ 0x3300 │ │ │ │ - movteq r9, #13876 @ 0x3634 │ │ │ │ + cmneq r2, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r2, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r2, #188, 26 @ 0x2f00 │ │ │ │ + movteq r9, #13860 @ 0x3624 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81cd0c <__cxa_atexit@plt+0x80ad5c> │ │ │ │ - ldr lr, [pc, #72] @ 81cd14 <__cxa_atexit@plt+0x80ad64> │ │ │ │ + bcc 81cd1c <__cxa_atexit@plt+0x80ad6c> │ │ │ │ + ldr lr, [pc, #72] @ 81cd24 <__cxa_atexit@plt+0x80ad74> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81cd00 <__cxa_atexit@plt+0x80ad50> │ │ │ │ + beq 81cd10 <__cxa_atexit@plt+0x80ad60> │ │ │ │ mov r7, r8 │ │ │ │ - b 81cd24 <__cxa_atexit@plt+0x80ad74> │ │ │ │ + b 81cd34 <__cxa_atexit@plt+0x80ad84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r9, #13768 @ 0x35c8 │ │ │ │ + movteq r9, #13752 @ 0x35b8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81cda4 <__cxa_atexit@plt+0x80adf4> │ │ │ │ + bhi 81cdb4 <__cxa_atexit@plt+0x80ae04> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr lr, [pc, #96] @ 81cdb0 <__cxa_atexit@plt+0x80ae00> │ │ │ │ + ldr lr, [pc, #96] @ 81cdc0 <__cxa_atexit@plt+0x80ae10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ - ldr ip, [pc, #84] @ 81cdb4 <__cxa_atexit@plt+0x80ae04> │ │ │ │ + ldr ip, [pc, #84] @ 81cdc4 <__cxa_atexit@plt+0x80ae14> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r3, [pc, #48] @ 81cdb8 <__cxa_atexit@plt+0x80ae08> │ │ │ │ + ldr r3, [pc, #48] @ 81cdc8 <__cxa_atexit@plt+0x80ae18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r2, #220, 28 @ 0xdc0 │ │ │ │ - movteq r8, #14420 @ 0x3854 │ │ │ │ + cmneq r2, #204, 28 @ 0xcc0 │ │ │ │ + movteq r8, #14404 @ 0x3844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ce00 <__cxa_atexit@plt+0x80ae50> │ │ │ │ - ldr r3, [pc, #44] @ 81ce08 <__cxa_atexit@plt+0x80ae58> │ │ │ │ + bcc 81ce10 <__cxa_atexit@plt+0x80ae60> │ │ │ │ + ldr r3, [pc, #44] @ 81ce18 <__cxa_atexit@plt+0x80ae68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81ce0c <__cxa_atexit@plt+0x80ae5c> │ │ │ │ + ldr r3, [pc, #36] @ 81ce1c <__cxa_atexit@plt+0x80ae6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81ce10 <__cxa_atexit@plt+0x80ae60> │ │ │ │ + ldr r3, [pc, #24] @ 81ce20 <__cxa_atexit@plt+0x80ae70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #96, 28 @ 0x600 │ │ │ │ - cmneq r2, #88, 28 @ 0x580 │ │ │ │ - cmneq r2, #208, 26 @ 0x3400 │ │ │ │ - movteq r9, #13528 @ 0x34d8 │ │ │ │ + cmneq r2, #80, 28 @ 0x500 │ │ │ │ + cmneq r2, #72, 28 @ 0x480 │ │ │ │ + cmneq r2, #192, 26 @ 0x3000 │ │ │ │ + movteq r9, #13512 @ 0x34c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ce44 <__cxa_atexit@plt+0x80ae94> │ │ │ │ - ldr r3, [pc, #28] @ 81ce54 <__cxa_atexit@plt+0x80aea4> │ │ │ │ + bcc 81ce54 <__cxa_atexit@plt+0x80aea4> │ │ │ │ + ldr r3, [pc, #28] @ 81ce64 <__cxa_atexit@plt+0x80aeb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 300f54 <__cxa_atexit@plt+0x2eefa4> │ │ │ │ - ldr r7, [pc, #12] @ 81ce58 <__cxa_atexit@plt+0x80aea8> │ │ │ │ + ldr r7, [pc, #12] @ 81ce68 <__cxa_atexit@plt+0x80aeb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r9, #13500 @ 0x34bc │ │ │ │ - movteq r9, #13460 @ 0x3494 │ │ │ │ + movteq r9, #13484 @ 0x34ac │ │ │ │ + movteq r9, #13444 @ 0x3484 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81ce80 <__cxa_atexit@plt+0x80aed0> │ │ │ │ + ldr r3, [pc, #16] @ 81ce90 <__cxa_atexit@plt+0x80aee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 301250 <__cxa_atexit@plt+0x2ef2a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r9, #13420 @ 0x346c │ │ │ │ + movteq r9, #13404 @ 0x345c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81cea8 <__cxa_atexit@plt+0x80aef8> │ │ │ │ + ldr r3, [pc, #16] @ 81ceb8 <__cxa_atexit@plt+0x80af08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r9, #13380 @ 0x3444 │ │ │ │ + movteq r9, #13364 @ 0x3434 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81cf2c <__cxa_atexit@plt+0x80af7c> │ │ │ │ + bhi 81cf3c <__cxa_atexit@plt+0x80af8c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 81cf38 <__cxa_atexit@plt+0x80af88> │ │ │ │ + ldr lr, [pc, #88] @ 81cf48 <__cxa_atexit@plt+0x80af98> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 81cf3c <__cxa_atexit@plt+0x80af8c> │ │ │ │ + ldr r8, [pc, #84] @ 81cf4c <__cxa_atexit@plt+0x80af9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r3, [pc, #52] @ 81cf40 <__cxa_atexit@plt+0x80af90> │ │ │ │ + ldr r3, [pc, #52] @ 81cf50 <__cxa_atexit@plt+0x80afa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r2, #88, 26 @ 0x1600 │ │ │ │ + cmneq r2, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81cfac <__cxa_atexit@plt+0x80affc> │ │ │ │ + bcc 81cfbc <__cxa_atexit@plt+0x80b00c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81cfa4 <__cxa_atexit@plt+0x80aff4> │ │ │ │ + bhi 81cfb4 <__cxa_atexit@plt+0x80b004> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r0, [pc, #52] @ 81cfb4 <__cxa_atexit@plt+0x80b004> │ │ │ │ + ldr r0, [pc, #52] @ 81cfc4 <__cxa_atexit@plt+0x80b014> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r6, {r0, r2, r8} │ │ │ │ str r1, [r6] │ │ │ │ - ldr r2, [pc, #40] @ 81cfb8 <__cxa_atexit@plt+0x80b008> │ │ │ │ + ldr r2, [pc, #40] @ 81cfc8 <__cxa_atexit@plt+0x80b018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ sub r2, r6, #11 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #156, 2 @ 0x27 │ │ │ │ - cmneq r2, #176, 24 @ 0xb000 │ │ │ │ + cmneq r2, #140, 2 @ 0x23 │ │ │ │ + cmneq r2, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d024 <__cxa_atexit@plt+0x80b074> │ │ │ │ + bcc 81d034 <__cxa_atexit@plt+0x80b084> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d01c <__cxa_atexit@plt+0x80b06c> │ │ │ │ - ldr r3, [pc, #68] @ 81d02c <__cxa_atexit@plt+0x80b07c> │ │ │ │ + bhi 81d02c <__cxa_atexit@plt+0x80b07c> │ │ │ │ + ldr r3, [pc, #68] @ 81d03c <__cxa_atexit@plt+0x80b08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 81d030 <__cxa_atexit@plt+0x80b080> │ │ │ │ + ldr r1, [pc, #48] @ 81d040 <__cxa_atexit@plt+0x80b090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r2, [pc, #40] @ 81d034 <__cxa_atexit@plt+0x80b084> │ │ │ │ + ldr r2, [pc, #40] @ 81d044 <__cxa_atexit@plt+0x80b094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #84, 24 @ 0x5400 │ │ │ │ - cmneq r2, #224, 28 @ 0xe00 │ │ │ │ - cmneq r2, #88, 24 @ 0x5800 │ │ │ │ - movteq r9, #13100 @ 0x332c │ │ │ │ + cmneq r2, #68, 24 @ 0x4400 │ │ │ │ + cmneq r2, #208, 28 @ 0xd00 │ │ │ │ + cmneq r2, #72, 24 @ 0x4800 │ │ │ │ + movteq r9, #13084 @ 0x331c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d0b4 <__cxa_atexit@plt+0x80b104> │ │ │ │ + bcc 81d0c4 <__cxa_atexit@plt+0x80b114> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d0ac <__cxa_atexit@plt+0x80b0fc> │ │ │ │ - ldr r3, [pc, #84] @ 81d0bc <__cxa_atexit@plt+0x80b10c> │ │ │ │ + bhi 81d0bc <__cxa_atexit@plt+0x80b10c> │ │ │ │ + ldr r3, [pc, #84] @ 81d0cc <__cxa_atexit@plt+0x80b11c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r1, [pc, #56] @ 81d0c0 <__cxa_atexit@plt+0x80b110> │ │ │ │ + ldr r1, [pc, #56] @ 81d0d0 <__cxa_atexit@plt+0x80b120> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 81d0c4 <__cxa_atexit@plt+0x80b114> │ │ │ │ + ldr r7, [pc, #28] @ 81d0d4 <__cxa_atexit@plt+0x80b124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ + b bb7dec <__cxa_atexit@plt+0xba5e3c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 22 @ 0x35000 │ │ │ │ + cmneq r2, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #24, 14 @ 0x600000 │ │ │ │ - movteq r9, #12952 @ 0x3298 │ │ │ │ + cmneq r2, #8, 14 @ 0x200000 │ │ │ │ + movteq r9, #12936 @ 0x3288 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d16c <__cxa_atexit@plt+0x80b1bc> │ │ │ │ + bcc 81d17c <__cxa_atexit@plt+0x80b1cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d164 <__cxa_atexit@plt+0x80b1b4> │ │ │ │ + bhi 81d174 <__cxa_atexit@plt+0x80b1c4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r3, [r7, #27] │ │ │ │ - ldr ip, [pc, #96] @ 81d174 <__cxa_atexit@plt+0x80b1c4> │ │ │ │ + ldr ip, [pc, #96] @ 81d184 <__cxa_atexit@plt+0x80b1d4> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r0, r9, sl} │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #60] @ 81d178 <__cxa_atexit@plt+0x80b1c8> │ │ │ │ + ldr r2, [pc, #60] @ 81d188 <__cxa_atexit@plt+0x80b1d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 81d17c <__cxa_atexit@plt+0x80b1cc> │ │ │ │ + ldr r1, [pc, #40] @ 81d18c <__cxa_atexit@plt+0x80b1dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r2, #40, 22 @ 0xa000 │ │ │ │ + cmneq r2, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - movteq r9, #12720 @ 0x31b0 │ │ │ │ + movteq r9, #12704 @ 0x31a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d1c4 <__cxa_atexit@plt+0x80b214> │ │ │ │ - ldr r3, [pc, #44] @ 81d1cc <__cxa_atexit@plt+0x80b21c> │ │ │ │ + bcc 81d1d4 <__cxa_atexit@plt+0x80b224> │ │ │ │ + ldr r3, [pc, #44] @ 81d1dc <__cxa_atexit@plt+0x80b22c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 81d1d0 <__cxa_atexit@plt+0x80b220> │ │ │ │ + ldr r3, [pc, #32] @ 81d1e0 <__cxa_atexit@plt+0x80b230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 81d1d4 <__cxa_atexit@plt+0x80b224> │ │ │ │ + ldr r8, [pc, #24] @ 81d1e4 <__cxa_atexit@plt+0x80b234> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #156, 20 @ 0x9c000 │ │ │ │ - cmneq r2, #188, 4 @ 0xc000000b │ │ │ │ - cmneq r2, #196, 16 @ 0xc40000 │ │ │ │ - movteq r9, #12648 @ 0x3168 │ │ │ │ + cmneq r2, #140, 20 @ 0x8c000 │ │ │ │ + cmneq r2, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r2, #180, 16 @ 0xb40000 │ │ │ │ + movteq r9, #12632 @ 0x3158 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d244 <__cxa_atexit@plt+0x80b294> │ │ │ │ + bcc 81d254 <__cxa_atexit@plt+0x80b2a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d23c <__cxa_atexit@plt+0x80b28c> │ │ │ │ - ldr r3, [pc, #68] @ 81d24c <__cxa_atexit@plt+0x80b29c> │ │ │ │ + bhi 81d24c <__cxa_atexit@plt+0x80b29c> │ │ │ │ + ldr r3, [pc, #68] @ 81d25c <__cxa_atexit@plt+0x80b2ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 81d250 <__cxa_atexit@plt+0x80b2a0> │ │ │ │ + ldr r3, [pc, #52] @ 81d260 <__cxa_atexit@plt+0x80b2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 81d254 <__cxa_atexit@plt+0x80b2a4> │ │ │ │ + ldr r7, [pc, #36] @ 81d264 <__cxa_atexit@plt+0x80b2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 81d258 <__cxa_atexit@plt+0x80b2a8> │ │ │ │ + ldr r9, [pc, #32] @ 81d268 <__cxa_atexit@plt+0x80b2b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #52, 20 @ 0x34000 │ │ │ │ + cmneq r2, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r2, #100, 22 @ 0x19000 │ │ │ │ - cmneq r2, #160, 6 @ 0x80000002 │ │ │ │ + cmneq r2, #84, 22 @ 0x15000 │ │ │ │ + cmneq r2, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d288 <__cxa_atexit@plt+0x80b2d8> │ │ │ │ - ldr r3, [pc, #24] @ 81d290 <__cxa_atexit@plt+0x80b2e0> │ │ │ │ + bcc 81d298 <__cxa_atexit@plt+0x80b2e8> │ │ │ │ + ldr r3, [pc, #24] @ 81d2a0 <__cxa_atexit@plt+0x80b2f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #196, 18 @ 0x310000 │ │ │ │ - movteq r9, #12480 @ 0x30c0 │ │ │ │ + cmneq r2, #180, 18 @ 0x2d0000 │ │ │ │ + movteq r9, #12464 @ 0x30b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d310 <__cxa_atexit@plt+0x80b360> │ │ │ │ + bcc 81d320 <__cxa_atexit@plt+0x80b370> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d308 <__cxa_atexit@plt+0x80b358> │ │ │ │ - ldr r3, [pc, #84] @ 81d318 <__cxa_atexit@plt+0x80b368> │ │ │ │ + bhi 81d318 <__cxa_atexit@plt+0x80b368> │ │ │ │ + ldr r3, [pc, #84] @ 81d328 <__cxa_atexit@plt+0x80b378> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81d31c <__cxa_atexit@plt+0x80b36c> │ │ │ │ + ldr r2, [pc, #80] @ 81d32c <__cxa_atexit@plt+0x80b37c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81d320 <__cxa_atexit@plt+0x80b370> │ │ │ │ + ldr r1, [pc, #60] @ 81d330 <__cxa_atexit@plt+0x80b380> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81d324 <__cxa_atexit@plt+0x80b374> │ │ │ │ + ldr r7, [pc, #32] @ 81d334 <__cxa_atexit@plt+0x80b384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq r2, #96, 18 @ 0x180000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r2, #76, 18 @ 0x130000 │ │ │ │ - movteq r9, #12356 @ 0x3044 │ │ │ │ + cmneq r2, #60, 18 @ 0xf0000 │ │ │ │ + movteq r9, #12340 @ 0x3034 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d3d0 <__cxa_atexit@plt+0x80b420> │ │ │ │ + bcc 81d3e0 <__cxa_atexit@plt+0x80b430> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d3c8 <__cxa_atexit@plt+0x80b418> │ │ │ │ + bhi 81d3d8 <__cxa_atexit@plt+0x80b428> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ - ldr ip, [pc, #100] @ 81d3d8 <__cxa_atexit@plt+0x80b428> │ │ │ │ + ldr ip, [pc, #100] @ 81d3e8 <__cxa_atexit@plt+0x80b438> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r8} │ │ │ │ - ldr r0, [pc, #92] @ 81d3dc <__cxa_atexit@plt+0x80b42c> │ │ │ │ + ldr r0, [pc, #92] @ 81d3ec <__cxa_atexit@plt+0x80b43c> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 81d3e0 <__cxa_atexit@plt+0x80b430> │ │ │ │ + ldr r2, [pc, #56] @ 81d3f0 <__cxa_atexit@plt+0x80b440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r2, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r2, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d420 <__cxa_atexit@plt+0x80b470> │ │ │ │ - ldr r3, [pc, #40] @ 81d428 <__cxa_atexit@plt+0x80b478> │ │ │ │ + bcc 81d430 <__cxa_atexit@plt+0x80b480> │ │ │ │ + ldr r3, [pc, #40] @ 81d438 <__cxa_atexit@plt+0x80b488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 81d42c <__cxa_atexit@plt+0x80b47c> │ │ │ │ + ldr r2, [pc, #24] @ 81d43c <__cxa_atexit@plt+0x80b48c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #60, 16 @ 0x3c0000 │ │ │ │ cmneq r2, #44, 16 @ 0x2c0000 │ │ │ │ - movteq r8, #16100 @ 0x3ee4 │ │ │ │ + cmneq r2, #28, 16 @ 0x1c0000 │ │ │ │ + movteq r8, #16084 @ 0x3ed4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d470 <__cxa_atexit@plt+0x80b4c0> │ │ │ │ - ldr r3, [pc, #40] @ 81d478 <__cxa_atexit@plt+0x80b4c8> │ │ │ │ + bcc 81d480 <__cxa_atexit@plt+0x80b4d0> │ │ │ │ + ldr r3, [pc, #40] @ 81d488 <__cxa_atexit@plt+0x80b4d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #16] @ 81d47c <__cxa_atexit@plt+0x80b4cc> │ │ │ │ + ldr r7, [pc, #16] @ 81d48c <__cxa_atexit@plt+0x80b4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #236, 14 @ 0x3b00000 │ │ │ │ - cmneq r2, #88, 6 @ 0x60000001 │ │ │ │ - movteq r8, #16032 @ 0x3ea0 │ │ │ │ + cmneq r2, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r2, #72, 6 @ 0x20000001 │ │ │ │ + movteq r8, #16016 @ 0x3e90 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d524 <__cxa_atexit@plt+0x80b574> │ │ │ │ + bcc 81d534 <__cxa_atexit@plt+0x80b584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d51c <__cxa_atexit@plt+0x80b56c> │ │ │ │ - ldr r3, [pc, #124] @ 81d52c <__cxa_atexit@plt+0x80b57c> │ │ │ │ + bhi 81d52c <__cxa_atexit@plt+0x80b57c> │ │ │ │ + ldr r3, [pc, #124] @ 81d53c <__cxa_atexit@plt+0x80b58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r2, r8, sl} │ │ │ │ - ldr r1, [pc, #88] @ 81d530 <__cxa_atexit@plt+0x80b580> │ │ │ │ + ldr r1, [pc, #88] @ 81d540 <__cxa_atexit@plt+0x80b590> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #80] @ 81d534 <__cxa_atexit@plt+0x80b584> │ │ │ │ + ldr r1, [pc, #80] @ 81d544 <__cxa_atexit@plt+0x80b594> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r1, [pc, #72] @ 81d538 <__cxa_atexit@plt+0x80b588> │ │ │ │ + ldr r1, [pc, #72] @ 81d548 <__cxa_atexit@plt+0x80b598> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ stm r0, {r3, r9, ip} │ │ │ │ str lr, [r5, #16] │ │ │ │ sub r3, r6, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #140, 14 @ 0x2300000 │ │ │ │ - cmneq r2, #8, 20 @ 0x8000 │ │ │ │ - cmneq r2, #128, 14 @ 0x2000000 │ │ │ │ + cmneq r2, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r2, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r8, #15844 @ 0x3de4 │ │ │ │ + movteq r8, #15828 @ 0x3dd4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 81d574 <__cxa_atexit@plt+0x80b5c4> │ │ │ │ + bne 81d584 <__cxa_atexit@plt+0x80b5d4> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r7, [r5, #24]! │ │ │ │ - ldr r7, [pc, #116] @ 81d5e4 <__cxa_atexit@plt+0x80b634> │ │ │ │ + ldr r7, [pc, #116] @ 81d5f4 <__cxa_atexit@plt+0x80b644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d5d8 <__cxa_atexit@plt+0x80b628> │ │ │ │ + bhi 81d5e8 <__cxa_atexit@plt+0x80b638> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #84] @ 81d5e8 <__cxa_atexit@plt+0x80b638> │ │ │ │ + ldr r1, [pc, #84] @ 81d5f8 <__cxa_atexit@plt+0x80b648> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 81d5ec <__cxa_atexit@plt+0x80b63c> │ │ │ │ + ldr r0, [pc, #80] @ 81d5fc <__cxa_atexit@plt+0x80b64c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r8, r9, sl} │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #60] @ 81d5f0 <__cxa_atexit@plt+0x80b640> │ │ │ │ + ldr r2, [pc, #60] @ 81d600 <__cxa_atexit@plt+0x80b650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #16]! │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #88, 4 @ 0x80000005 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmneq r2, #176, 12 @ 0xb000000 │ │ │ │ - movteq r8, #15752 @ 0x3d88 │ │ │ │ + cmneq r2, #160, 12 @ 0xa000000 │ │ │ │ + movteq r8, #15736 @ 0x3d78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d6b0 <__cxa_atexit@plt+0x80b700> │ │ │ │ + bcc 81d6c0 <__cxa_atexit@plt+0x80b710> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d6a8 <__cxa_atexit@plt+0x80b6f8> │ │ │ │ + bhi 81d6b8 <__cxa_atexit@plt+0x80b708> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ add ip, r7, #23 │ │ │ │ ldm ip, {r0, r1, ip} │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r0, r1, r8} │ │ │ │ - ldr r2, [pc, #92] @ 81d6b8 <__cxa_atexit@plt+0x80b708> │ │ │ │ + ldr r2, [pc, #92] @ 81d6c8 <__cxa_atexit@plt+0x80b718> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-68] @ 0xffffffbc │ │ │ │ str lr, [r6, #-64] @ 0xffffffc0 │ │ │ │ str sl, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r3, ip} │ │ │ │ - ldr r2, [pc, #60] @ 81d6bc <__cxa_atexit@plt+0x80b70c> │ │ │ │ + ldr r2, [pc, #60] @ 81d6cc <__cxa_atexit@plt+0x80b71c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 81d6c0 <__cxa_atexit@plt+0x80b710> │ │ │ │ + ldr r1, [pc, #40] @ 81d6d0 <__cxa_atexit@plt+0x80b720> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - cmneq r2, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r2, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - movteq r8, #15428 @ 0x3c44 │ │ │ │ + movteq r8, #15412 @ 0x3c34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d708 <__cxa_atexit@plt+0x80b758> │ │ │ │ - ldr r3, [pc, #44] @ 81d710 <__cxa_atexit@plt+0x80b760> │ │ │ │ + bcc 81d718 <__cxa_atexit@plt+0x80b768> │ │ │ │ + ldr r3, [pc, #44] @ 81d720 <__cxa_atexit@plt+0x80b770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81d714 <__cxa_atexit@plt+0x80b764> │ │ │ │ + ldr r3, [pc, #36] @ 81d724 <__cxa_atexit@plt+0x80b774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81d718 <__cxa_atexit@plt+0x80b768> │ │ │ │ + ldr r3, [pc, #24] @ 81d728 <__cxa_atexit@plt+0x80b778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #88, 10 @ 0x16000000 │ │ │ │ - cmneq r2, #80, 10 @ 0x14000000 │ │ │ │ - cmneq r2, #152, 28 @ 0x980 │ │ │ │ - movteq r8, #15472 @ 0x3c70 │ │ │ │ + cmneq r2, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r2, #64, 10 @ 0x10000000 │ │ │ │ + cmneq r2, #136, 28 @ 0x880 │ │ │ │ + movteq r8, #15456 @ 0x3c60 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3], #-8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d7c4 <__cxa_atexit@plt+0x80b814> │ │ │ │ + bcc 81d7d4 <__cxa_atexit@plt+0x80b824> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d7bc <__cxa_atexit@plt+0x80b80c> │ │ │ │ + bhi 81d7cc <__cxa_atexit@plt+0x80b81c> │ │ │ │ ldr lr, [r7, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr ip, [pc, #104] @ 81d7cc <__cxa_atexit@plt+0x80b81c> │ │ │ │ + ldr ip, [pc, #104] @ 81d7dc <__cxa_atexit@plt+0x80b82c> │ │ │ │ add ip, pc, ip │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5] │ │ │ │ - ldr r8, [pc, #72] @ 81d7d0 <__cxa_atexit@plt+0x80b820> │ │ │ │ + ldr r8, [pc, #72] @ 81d7e0 <__cxa_atexit@plt+0x80b830> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-8]! │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [pc, #36] @ 81d7d4 <__cxa_atexit@plt+0x80b824> │ │ │ │ + ldr r2, [pc, #36] @ 81d7e4 <__cxa_atexit@plt+0x80b834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r2, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq r2, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 81d814 <__cxa_atexit@plt+0x80b864> │ │ │ │ - ldr r7, [pc, #44] @ 81d824 <__cxa_atexit@plt+0x80b874> │ │ │ │ + bcc 81d824 <__cxa_atexit@plt+0x80b874> │ │ │ │ + ldr r7, [pc, #44] @ 81d834 <__cxa_atexit@plt+0x80b884> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 81d828 <__cxa_atexit@plt+0x80b878> │ │ │ │ + ldr r7, [pc, #32] @ 81d838 <__cxa_atexit@plt+0x80b888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81d82c <__cxa_atexit@plt+0x80b87c> │ │ │ │ + ldr r8, [pc, #28] @ 81d83c <__cxa_atexit@plt+0x80b88c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 81d830 <__cxa_atexit@plt+0x80b880> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 81d840 <__cxa_atexit@plt+0x80b890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, #252, 28 @ 0xfc0 │ │ │ │ - cmneq r2, #172, 4 @ 0xc000000a │ │ │ │ - movteq r8, #15244 @ 0x3b8c │ │ │ │ - movteq r8, #15196 @ 0x3b5c │ │ │ │ + cmneq r2, #236, 28 @ 0xec0 │ │ │ │ + cmneq r2, #156, 4 @ 0xc0000009 │ │ │ │ + movteq r8, #15228 @ 0x3b7c │ │ │ │ + movteq r8, #15180 @ 0x3b4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81d858 <__cxa_atexit@plt+0x80b8a8> │ │ │ │ + ldr r3, [pc, #16] @ 81d868 <__cxa_atexit@plt+0x80b8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r8, #15156 @ 0x3b34 │ │ │ │ + movteq r8, #15140 @ 0x3b24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81d880 <__cxa_atexit@plt+0x80b8d0> │ │ │ │ + ldr r3, [pc, #16] @ 81d890 <__cxa_atexit@plt+0x80b8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r8, #15116 @ 0x3b0c │ │ │ │ + movteq r8, #15100 @ 0x3afc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81d8a4 <__cxa_atexit@plt+0x80b8f4> │ │ │ │ + ldr r3, [pc, #12] @ 81d8b4 <__cxa_atexit@plt+0x80b904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r8, #15080 @ 0x3ae8 │ │ │ │ + movteq r8, #15064 @ 0x3ad8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d8f4 <__cxa_atexit@plt+0x80b944> │ │ │ │ + bhi 81d904 <__cxa_atexit@plt+0x80b954> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 81d900 <__cxa_atexit@plt+0x80b950> │ │ │ │ + ldr r0, [pc, #40] @ 81d910 <__cxa_atexit@plt+0x80b960> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #-16]! │ │ │ │ bx r1 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81d94c <__cxa_atexit@plt+0x80b99c> │ │ │ │ - ldr r3, [pc, #48] @ 81d954 <__cxa_atexit@plt+0x80b9a4> │ │ │ │ + bcc 81d95c <__cxa_atexit@plt+0x80b9ac> │ │ │ │ + ldr r3, [pc, #48] @ 81d964 <__cxa_atexit@plt+0x80b9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81d940 <__cxa_atexit@plt+0x80b990> │ │ │ │ + beq 81d950 <__cxa_atexit@plt+0x80b9a0> │ │ │ │ mov r7, r8 │ │ │ │ - b 81d960 <__cxa_atexit@plt+0x80b9b0> │ │ │ │ + b 81d970 <__cxa_atexit@plt+0x80b9c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81d9ac <__cxa_atexit@plt+0x80b9fc> │ │ │ │ + bhi 81d9bc <__cxa_atexit@plt+0x80ba0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr lr, [pc, #68] @ 81d9c0 <__cxa_atexit@plt+0x80ba10> │ │ │ │ + ldr lr, [pc, #68] @ 81d9d0 <__cxa_atexit@plt+0x80ba20> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #56] @ 81d9c4 <__cxa_atexit@plt+0x80ba14> │ │ │ │ + ldr r0, [pc, #56] @ 81d9d4 <__cxa_atexit@plt+0x80ba24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r3, r6, #7 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r1, [r6] │ │ │ │ - ldr r0, [pc, #32] @ 81d9c8 <__cxa_atexit@plt+0x80ba18> │ │ │ │ + ldr r0, [pc, #32] @ 81d9d8 <__cxa_atexit@plt+0x80ba28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #16] @ 81d9cc <__cxa_atexit@plt+0x80ba1c> │ │ │ │ + ldr r0, [pc, #16] @ 81d9dc <__cxa_atexit@plt+0x80ba2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #196, 4 @ 0x4000000c │ │ │ │ - cmneq r2, #132, 8 @ 0x84000000 │ │ │ │ - cmneq r2, #160, 26 @ 0x2800 │ │ │ │ - cmneq r2, #216, 8 @ 0xd8000000 │ │ │ │ - movteq r8, #14800 @ 0x39d0 │ │ │ │ + cmneq r2, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r2, #116, 8 @ 0x74000000 │ │ │ │ + cmneq r2, #144, 26 @ 0x2400 │ │ │ │ + cmneq r2, #200, 8 @ 0xc8000000 │ │ │ │ + movteq r8, #14784 @ 0x39c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81da54 <__cxa_atexit@plt+0x80baa4> │ │ │ │ + bcc 81da64 <__cxa_atexit@plt+0x80bab4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81da4c <__cxa_atexit@plt+0x80ba9c> │ │ │ │ - ldr r3, [pc, #92] @ 81da5c <__cxa_atexit@plt+0x80baac> │ │ │ │ + bhi 81da5c <__cxa_atexit@plt+0x80baac> │ │ │ │ + ldr r3, [pc, #92] @ 81da6c <__cxa_atexit@plt+0x80babc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ - ldr r1, [pc, #64] @ 81da60 <__cxa_atexit@plt+0x80bab0> │ │ │ │ + ldr r1, [pc, #64] @ 81da70 <__cxa_atexit@plt+0x80bac0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #52] @ 81da64 <__cxa_atexit@plt+0x80bab4> │ │ │ │ + ldr r0, [pc, #52] @ 81da74 <__cxa_atexit@plt+0x80bac4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ sub r0, r6, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 81d7e4 <__cxa_atexit@plt+0x80b834> │ │ │ │ + b 81d7f4 <__cxa_atexit@plt+0x80b844> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r2, #192, 8 @ 0xc0000000 │ │ │ │ - cmneq r2, #24, 4 @ 0x80000001 │ │ │ │ - movteq r8, #14648 @ 0x3938 │ │ │ │ + cmneq r2, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r2, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r2, #8, 4 @ 0x80000000 │ │ │ │ + movteq r8, #14632 @ 0x3928 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81db00 <__cxa_atexit@plt+0x80bb50> │ │ │ │ + bcc 81db10 <__cxa_atexit@plt+0x80bb60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81daf8 <__cxa_atexit@plt+0x80bb48> │ │ │ │ - ldr lr, [pc, #112] @ 81db08 <__cxa_atexit@plt+0x80bb58> │ │ │ │ + bhi 81db08 <__cxa_atexit@plt+0x80bb58> │ │ │ │ + ldr lr, [pc, #112] @ 81db18 <__cxa_atexit@plt+0x80bb68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 81db0c <__cxa_atexit@plt+0x80bb5c> │ │ │ │ + ldr r2, [pc, #108] @ 81db1c <__cxa_atexit@plt+0x80bb6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr sl, [pc, #80] @ 81db10 <__cxa_atexit@plt+0x80bb60> │ │ │ │ + ldr sl, [pc, #80] @ 81db20 <__cxa_atexit@plt+0x80bb70> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmda r6, {r0, r3, r9} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #56] @ 81db14 <__cxa_atexit@plt+0x80bb64> │ │ │ │ + ldr r3, [pc, #56] @ 81db24 <__cxa_atexit@plt+0x80bb74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq r2, #156, 2 @ 0x27 │ │ │ │ + cmneq r2, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r2, #136, 2 @ 0x22 │ │ │ │ - movteq r8, #14788 @ 0x39c4 │ │ │ │ + cmneq r2, #120, 2 │ │ │ │ + movteq r8, #14772 @ 0x39b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81db50 <__cxa_atexit@plt+0x80bba0> │ │ │ │ - ldr r3, [pc, #32] @ 81db58 <__cxa_atexit@plt+0x80bba8> │ │ │ │ + bcc 81db60 <__cxa_atexit@plt+0x80bbb0> │ │ │ │ + ldr r3, [pc, #32] @ 81db68 <__cxa_atexit@plt+0x80bbb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81db5c <__cxa_atexit@plt+0x80bbac> │ │ │ │ + ldr r7, [pc, #16] @ 81db6c <__cxa_atexit@plt+0x80bbbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #4, 2 │ │ │ │ - cmneq r2, #140, 20 @ 0x8c000 │ │ │ │ - movteq r8, #14684 @ 0x395c │ │ │ │ + cmneq r2, #244 @ 0xf4 │ │ │ │ + cmneq r2, #124, 20 @ 0x7c000 │ │ │ │ + movteq r8, #14668 @ 0x394c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81db98 <__cxa_atexit@plt+0x80bbe8> │ │ │ │ - ldr r3, [pc, #32] @ 81dba0 <__cxa_atexit@plt+0x80bbf0> │ │ │ │ + bcc 81dba8 <__cxa_atexit@plt+0x80bbf8> │ │ │ │ + ldr r3, [pc, #32] @ 81dbb0 <__cxa_atexit@plt+0x80bc00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81dba4 <__cxa_atexit@plt+0x80bbf4> │ │ │ │ + ldr r7, [pc, #16] @ 81dbb4 <__cxa_atexit@plt+0x80bc04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #188 @ 0xbc │ │ │ │ - cmneq r2, #136, 14 @ 0x2200000 │ │ │ │ - movteq r8, #14624 @ 0x3920 │ │ │ │ + cmneq r2, #172 @ 0xac │ │ │ │ + cmneq r2, #120, 14 @ 0x1e00000 │ │ │ │ + movteq r8, #14608 @ 0x3910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81dc18 <__cxa_atexit@plt+0x80bc68> │ │ │ │ + bcc 81dc28 <__cxa_atexit@plt+0x80bc78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81dc10 <__cxa_atexit@plt+0x80bc60> │ │ │ │ - ldr r3, [pc, #72] @ 81dc20 <__cxa_atexit@plt+0x80bc70> │ │ │ │ + bhi 81dc20 <__cxa_atexit@plt+0x80bc70> │ │ │ │ + ldr r3, [pc, #72] @ 81dc30 <__cxa_atexit@plt+0x80bc80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 81dc24 <__cxa_atexit@plt+0x80bc74> │ │ │ │ + ldr r3, [pc, #52] @ 81dc34 <__cxa_atexit@plt+0x80bc84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 81dc28 <__cxa_atexit@plt+0x80bc78> │ │ │ │ + ldr r7, [pc, #36] @ 81dc38 <__cxa_atexit@plt+0x80bc88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81dc2c <__cxa_atexit@plt+0x80bc7c> │ │ │ │ + ldr r8, [pc, #32] @ 81dc3c <__cxa_atexit@plt+0x80bc8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #100 @ 0x64 │ │ │ │ + cmneq r2, #84 @ 0x54 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r2, #140, 28 @ 0x8c0 │ │ │ │ - cmneq r2, #116, 28 @ 0x740 │ │ │ │ - movteq r8, #14516 @ 0x38b4 │ │ │ │ + cmneq r2, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r2, #100, 28 @ 0x640 │ │ │ │ + movteq r8, #14500 @ 0x38a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81dc8c <__cxa_atexit@plt+0x80bcdc> │ │ │ │ - ldr r3, [pc, #64] @ 81dc94 <__cxa_atexit@plt+0x80bce4> │ │ │ │ + bcc 81dc9c <__cxa_atexit@plt+0x80bcec> │ │ │ │ + ldr r3, [pc, #64] @ 81dca4 <__cxa_atexit@plt+0x80bcf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81dc80 <__cxa_atexit@plt+0x80bcd0> │ │ │ │ + beq 81dc90 <__cxa_atexit@plt+0x80bce0> │ │ │ │ mov r7, r8 │ │ │ │ - b 81dca4 <__cxa_atexit@plt+0x80bcf4> │ │ │ │ + b 81dcb4 <__cxa_atexit@plt+0x80bd04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r8, #14416 @ 0x3850 │ │ │ │ + movteq r8, #14400 @ 0x3840 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ddb8 <__cxa_atexit@plt+0x80be08> │ │ │ │ + bhi 81ddc8 <__cxa_atexit@plt+0x80be18> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ @@ -2109278,19 +2109282,19 @@ │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str sl, [r5, #8] │ │ │ │ str fp, [r5, #12] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmda r5, {r0, r1, r2, r3, r4, ip} │ │ │ │ - ldr r7, [pc, #132] @ 81ddc4 <__cxa_atexit@plt+0x80be14> │ │ │ │ + ldr r7, [pc, #132] @ 81ddd4 <__cxa_atexit@plt+0x80be24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #128] @ 81ddc8 <__cxa_atexit@plt+0x80be18> │ │ │ │ + ldr r4, [pc, #128] @ 81ddd8 <__cxa_atexit@plt+0x80be28> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #124] @ 81ddcc <__cxa_atexit@plt+0x80be1c> │ │ │ │ + ldr r3, [pc, #124] @ 81dddc <__cxa_atexit@plt+0x80be2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ @@ -2109305,45 +2109309,45 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r4, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #36] @ 81ddd0 <__cxa_atexit@plt+0x80be20> │ │ │ │ + ldr r7, [pc, #36] @ 81dde0 <__cxa_atexit@plt+0x80be30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq r2, #164, 28 @ 0xa40 │ │ │ │ + cmneq r2, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 81de00 <__cxa_atexit@plt+0x80be50> │ │ │ │ + ldr r0, [pc, #24] @ 81de10 <__cxa_atexit@plt+0x80be60> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81df04 <__cxa_atexit@plt+0x80bf54> │ │ │ │ + bhi 81df14 <__cxa_atexit@plt+0x80bf64> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2109375,15 +2109379,15 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #80] @ 81df14 <__cxa_atexit@plt+0x80bf64> │ │ │ │ + ldr r7, [pc, #80] @ 81df24 <__cxa_atexit@plt+0x80bf74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r1, r2, r4} │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ @@ -2109396,419 +2109400,419 @@ │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r2 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #0, 12 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81df44 <__cxa_atexit@plt+0x80bf94> │ │ │ │ - ldr r3, [pc, #24] @ 81df4c <__cxa_atexit@plt+0x80bf9c> │ │ │ │ + bcc 81df54 <__cxa_atexit@plt+0x80bfa4> │ │ │ │ + ldr r3, [pc, #24] @ 81df5c <__cxa_atexit@plt+0x80bfac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #8, 26 @ 0x200 │ │ │ │ - movteq r8, #13720 @ 0x3598 │ │ │ │ + cmneq r2, #248, 24 @ 0xf800 │ │ │ │ + movteq r8, #13704 @ 0x3588 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81dfdc <__cxa_atexit@plt+0x80c02c> │ │ │ │ + bcc 81dfec <__cxa_atexit@plt+0x80c03c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81dfd4 <__cxa_atexit@plt+0x80c024> │ │ │ │ - ldr lr, [pc, #100] @ 81dfe4 <__cxa_atexit@plt+0x80c034> │ │ │ │ + bhi 81dfe4 <__cxa_atexit@plt+0x80c034> │ │ │ │ + ldr lr, [pc, #100] @ 81dff4 <__cxa_atexit@plt+0x80c044> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 81dfe8 <__cxa_atexit@plt+0x80c038> │ │ │ │ + ldr r2, [pc, #96] @ 81dff8 <__cxa_atexit@plt+0x80c048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 81dfec <__cxa_atexit@plt+0x80c03c> │ │ │ │ + ldr r3, [pc, #68] @ 81dffc <__cxa_atexit@plt+0x80c04c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #32] @ 81dff0 <__cxa_atexit@plt+0x80c040> │ │ │ │ + ldr r7, [pc, #32] @ 81e000 <__cxa_atexit@plt+0x80c050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - cmneq r2, #180, 24 @ 0xb400 │ │ │ │ + cmneq r2, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #128, 24 @ 0x8000 │ │ │ │ - movteq r8, #13576 @ 0x3508 │ │ │ │ + cmneq r2, #112, 24 @ 0x7000 │ │ │ │ + movteq r8, #13560 @ 0x34f8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e0ac <__cxa_atexit@plt+0x80c0fc> │ │ │ │ + bcc 81e0bc <__cxa_atexit@plt+0x80c10c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e0a4 <__cxa_atexit@plt+0x80c0f4> │ │ │ │ - ldr r3, [pc, #144] @ 81e0b4 <__cxa_atexit@plt+0x80c104> │ │ │ │ + bhi 81e0b4 <__cxa_atexit@plt+0x80c104> │ │ │ │ + ldr r3, [pc, #144] @ 81e0c4 <__cxa_atexit@plt+0x80c114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add lr, r7, #20 │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr sl, [r7, #36] @ 0x24 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #92] @ 81e0b8 <__cxa_atexit@plt+0x80c108> │ │ │ │ + ldr r1, [pc, #92] @ 81e0c8 <__cxa_atexit@plt+0x80c118> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #88] @ 81e0bc <__cxa_atexit@plt+0x80c10c> │ │ │ │ + ldr r3, [pc, #88] @ 81e0cc <__cxa_atexit@plt+0x80c11c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #60] @ 81e0c0 <__cxa_atexit@plt+0x80c110> │ │ │ │ + ldr r2, [pc, #60] @ 81e0d0 <__cxa_atexit@plt+0x80c120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-52]! @ 0xffffffcc │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #24, 24 @ 0x1800 │ │ │ │ + cmneq r2, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r2, #224, 22 @ 0x38000 │ │ │ │ - movteq r8, #13292 @ 0x33ec │ │ │ │ + cmneq r2, #208, 22 @ 0x34000 │ │ │ │ + movteq r8, #13276 @ 0x33dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e120 <__cxa_atexit@plt+0x80c170> │ │ │ │ - ldr r3, [pc, #68] @ 81e128 <__cxa_atexit@plt+0x80c178> │ │ │ │ + bcc 81e130 <__cxa_atexit@plt+0x80c180> │ │ │ │ + ldr r3, [pc, #68] @ 81e138 <__cxa_atexit@plt+0x80c188> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 81e12c <__cxa_atexit@plt+0x80c17c> │ │ │ │ + ldr r2, [pc, #64] @ 81e13c <__cxa_atexit@plt+0x80c18c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #48] @ 81e130 <__cxa_atexit@plt+0x80c180> │ │ │ │ + ldr r0, [pc, #48] @ 81e140 <__cxa_atexit@plt+0x80c190> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - ldr r8, [pc, #24] @ 81e134 <__cxa_atexit@plt+0x80c184> │ │ │ │ + ldr r8, [pc, #24] @ 81e144 <__cxa_atexit@plt+0x80c194> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r2, #80, 22 @ 0x14000 │ │ │ │ - cmneq r2, #100, 22 @ 0x19000 │ │ │ │ - cmneq r2, #160, 18 @ 0x280000 │ │ │ │ + cmneq r2, #64, 22 @ 0x10000 │ │ │ │ + cmneq r2, #84, 22 @ 0x15000 │ │ │ │ + cmneq r2, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 81e178 <__cxa_atexit@plt+0x80c1c8> │ │ │ │ + bne 81e188 <__cxa_atexit@plt+0x80c1d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e18c <__cxa_atexit@plt+0x80c1dc> │ │ │ │ + bhi 81e19c <__cxa_atexit@plt+0x80c1ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 81e19c <__cxa_atexit@plt+0x80c1ec> │ │ │ │ + ldr r3, [pc, #52] @ 81e1ac <__cxa_atexit@plt+0x80c1fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 81e198 <__cxa_atexit@plt+0x80c1e8> │ │ │ │ + ldr r7, [pc, #24] @ 81e1a8 <__cxa_atexit@plt+0x80c1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #100, 26 @ 0x1900 │ │ │ │ - cmneq r2, #120, 26 @ 0x1e00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #84, 26 @ 0x1500 │ │ │ │ + cmneq r2, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e1cc <__cxa_atexit@plt+0x80c21c> │ │ │ │ - ldr r3, [pc, #24] @ 81e1d4 <__cxa_atexit@plt+0x80c224> │ │ │ │ + bcc 81e1dc <__cxa_atexit@plt+0x80c22c> │ │ │ │ + ldr r3, [pc, #24] @ 81e1e4 <__cxa_atexit@plt+0x80c234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 536bf0 <__cxa_atexit@plt+0x524c40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #128, 20 @ 0x80000 │ │ │ │ - movteq r8, #13012 @ 0x32d4 │ │ │ │ + cmneq r2, #112, 20 @ 0x70000 │ │ │ │ + movteq r8, #12996 @ 0x32c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e228 <__cxa_atexit@plt+0x80c278> │ │ │ │ - ldr r3, [pc, #52] @ 81e230 <__cxa_atexit@plt+0x80c280> │ │ │ │ + bcc 81e238 <__cxa_atexit@plt+0x80c288> │ │ │ │ + ldr r3, [pc, #52] @ 81e240 <__cxa_atexit@plt+0x80c290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81e21c <__cxa_atexit@plt+0x80c26c> │ │ │ │ + beq 81e22c <__cxa_atexit@plt+0x80c27c> │ │ │ │ mov r7, r8 │ │ │ │ - b 81e240 <__cxa_atexit@plt+0x80c290> │ │ │ │ + b 81e250 <__cxa_atexit@plt+0x80c2a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r8, #12924 @ 0x327c │ │ │ │ + movteq r8, #12908 @ 0x326c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e2b4 <__cxa_atexit@plt+0x80c304> │ │ │ │ + bhi 81e2c4 <__cxa_atexit@plt+0x80c314> │ │ │ │ ldmib r5, {r8, ip} │ │ │ │ - ldr sl, [pc, #100] @ 81e2c0 <__cxa_atexit@plt+0x80c310> │ │ │ │ + ldr sl, [pc, #100] @ 81e2d0 <__cxa_atexit@plt+0x80c320> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #96] @ 81e2c4 <__cxa_atexit@plt+0x80c314> │ │ │ │ + ldr lr, [pc, #96] @ 81e2d4 <__cxa_atexit@plt+0x80c324> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #84] @ 81e2c8 <__cxa_atexit@plt+0x80c318> │ │ │ │ + ldr r9, [pc, #84] @ 81e2d8 <__cxa_atexit@plt+0x80c328> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-36]! @ 0xffffffdc │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str ip, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #40] @ 81e2cc <__cxa_atexit@plt+0x80c31c> │ │ │ │ + ldr r3, [pc, #40] @ 81e2dc <__cxa_atexit@plt+0x80c32c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r2, #156, 22 @ 0x27000 │ │ │ │ - cmneq r2, #156, 18 @ 0x270000 │ │ │ │ + cmneq r2, #140, 22 @ 0x23000 │ │ │ │ + cmneq r2, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e358 <__cxa_atexit@plt+0x80c3a8> │ │ │ │ + bcc 81e368 <__cxa_atexit@plt+0x80c3b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e350 <__cxa_atexit@plt+0x80c3a0> │ │ │ │ - ldr r3, [pc, #100] @ 81e360 <__cxa_atexit@plt+0x80c3b0> │ │ │ │ + bhi 81e360 <__cxa_atexit@plt+0x80c3b0> │ │ │ │ + ldr r3, [pc, #100] @ 81e370 <__cxa_atexit@plt+0x80c3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r3, [r7, #32] │ │ │ │ - ldr r0, [pc, #64] @ 81e364 <__cxa_atexit@plt+0x80c3b4> │ │ │ │ + ldr r0, [pc, #64] @ 81e374 <__cxa_atexit@plt+0x80c3c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ - ldr r0, [pc, #56] @ 81e368 <__cxa_atexit@plt+0x80c3b8> │ │ │ │ + ldr r0, [pc, #56] @ 81e378 <__cxa_atexit@plt+0x80c3c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #48] @ 81e36c <__cxa_atexit@plt+0x80c3bc> │ │ │ │ + ldr r0, [pc, #48] @ 81e37c <__cxa_atexit@plt+0x80c3cc> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r6, #2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r2, r9, sl, lr} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #64, 18 @ 0x100000 │ │ │ │ - cmneq r2, #188, 22 @ 0x2f000 │ │ │ │ - cmneq r2, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r2, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r2, #172, 22 @ 0x2b000 │ │ │ │ + cmneq r2, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 81e3c4 <__cxa_atexit@plt+0x80c414> │ │ │ │ + bne 81e3d4 <__cxa_atexit@plt+0x80c424> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 81e3ec <__cxa_atexit@plt+0x80c43c> │ │ │ │ + bhi 81e3fc <__cxa_atexit@plt+0x80c44c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #84] @ 81e3fc <__cxa_atexit@plt+0x80c44c> │ │ │ │ + ldr r1, [pc, #84] @ 81e40c <__cxa_atexit@plt+0x80c45c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #76] @ 81e400 <__cxa_atexit@plt+0x80c450> │ │ │ │ + ldr r3, [pc, #76] @ 81e410 <__cxa_atexit@plt+0x80c460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - ldr r7, [pc, #44] @ 81e3f8 <__cxa_atexit@plt+0x80c448> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + ldr r7, [pc, #44] @ 81e408 <__cxa_atexit@plt+0x80c458> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 81e3e0 <__cxa_atexit@plt+0x80c430> │ │ │ │ + beq 81e3f0 <__cxa_atexit@plt+0x80c440> │ │ │ │ mov r7, r3 │ │ │ │ - b 81e40c <__cxa_atexit@plt+0x80c45c> │ │ │ │ + b 81e41c <__cxa_atexit@plt+0x80c46c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, #104, 20 @ 0x68000 │ │ │ │ - cmneq r2, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq r2, #88, 20 @ 0x58000 │ │ │ │ + cmneq r2, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r2, #4 │ │ │ │ cmpne r2, #6 │ │ │ │ - bne 81e434 <__cxa_atexit@plt+0x80c484> │ │ │ │ + bne 81e444 <__cxa_atexit@plt+0x80c494> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e470 <__cxa_atexit@plt+0x80c4c0> │ │ │ │ + bhi 81e480 <__cxa_atexit@plt+0x80c4d0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #40] @ 81e47c <__cxa_atexit@plt+0x80c4cc> │ │ │ │ + ldr r2, [pc, #40] @ 81e48c <__cxa_atexit@plt+0x80c4dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #32] @ 81e480 <__cxa_atexit@plt+0x80c4d0> │ │ │ │ + ldr r3, [pc, #32] @ 81e490 <__cxa_atexit@plt+0x80c4e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #188, 18 @ 0x2f0000 │ │ │ │ - cmneq r2, #224, 14 @ 0x3800000 │ │ │ │ - movteq r8, #12420 @ 0x3084 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #172, 18 @ 0x2b0000 │ │ │ │ + cmneq r2, #208, 14 @ 0x3400000 │ │ │ │ + movteq r8, #12404 @ 0x3074 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e4f0 <__cxa_atexit@plt+0x80c540> │ │ │ │ + bcc 81e500 <__cxa_atexit@plt+0x80c550> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r1, r9, sl} │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r3, [pc, #56] @ 81e4f8 <__cxa_atexit@plt+0x80c548> │ │ │ │ + ldr r3, [pc, #56] @ 81e508 <__cxa_atexit@plt+0x80c558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ add r1, r5, #16 │ │ │ │ stm r1, {r0, r9, sl, lr} │ │ │ │ tst r8, #3 │ │ │ │ - beq 81e4e4 <__cxa_atexit@plt+0x80c534> │ │ │ │ + beq 81e4f4 <__cxa_atexit@plt+0x80c544> │ │ │ │ mov r7, r8 │ │ │ │ - b 81e508 <__cxa_atexit@plt+0x80c558> │ │ │ │ + b 81e518 <__cxa_atexit@plt+0x80c568> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r8, #12304 @ 0x3010 │ │ │ │ + movteq r8, #12288 @ 0x3000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e5e0 <__cxa_atexit@plt+0x80c630> │ │ │ │ + bhi 81e5f0 <__cxa_atexit@plt+0x80c640> │ │ │ │ ldr r4, [r5, #4] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r4, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r9, [pc, #156] @ 81e5f0 <__cxa_atexit@plt+0x80c640> │ │ │ │ + ldr r9, [pc, #156] @ 81e600 <__cxa_atexit@plt+0x80c650> │ │ │ │ add r9, pc, r9 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov fp, r6 │ │ │ │ str r9, [fp, #-84]! @ 0xffffffac │ │ │ │ - ldr r9, [pc, #140] @ 81e5f4 <__cxa_atexit@plt+0x80c644> │ │ │ │ + ldr r9, [pc, #140] @ 81e604 <__cxa_atexit@plt+0x80c654> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r9, r6, #24 │ │ │ │ stm r9, {r2, r8, fp, lr} │ │ │ │ str r4, [r6, #-8] │ │ │ │ @@ -2109820,130 +2109824,130 @@ │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r8, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #64] @ 81e5f8 <__cxa_atexit@plt+0x80c648> │ │ │ │ + ldr r3, [pc, #64] @ 81e608 <__cxa_atexit@plt+0x80c658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #56] @ 81e5fc <__cxa_atexit@plt+0x80c64c> │ │ │ │ + ldr r3, [pc, #56] @ 81e60c <__cxa_atexit@plt+0x80c65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r4, #88 @ 0x58 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmneq r2, #160, 12 @ 0xa000000 │ │ │ │ - movteq r7, #15776 @ 0x3da0 │ │ │ │ + cmneq r2, #144, 12 @ 0x9000000 │ │ │ │ + movteq r7, #15760 @ 0x3d90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e660 <__cxa_atexit@plt+0x80c6b0> │ │ │ │ - ldr r3, [pc, #72] @ 81e668 <__cxa_atexit@plt+0x80c6b8> │ │ │ │ + bcc 81e670 <__cxa_atexit@plt+0x80c6c0> │ │ │ │ + ldr r3, [pc, #72] @ 81e678 <__cxa_atexit@plt+0x80c6c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ - ldr r0, [pc, #48] @ 81e66c <__cxa_atexit@plt+0x80c6bc> │ │ │ │ + ldr r0, [pc, #48] @ 81e67c <__cxa_atexit@plt+0x80c6cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #40] @ 81e670 <__cxa_atexit@plt+0x80c6c0> │ │ │ │ + ldr r0, [pc, #40] @ 81e680 <__cxa_atexit@plt+0x80c6d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 81d7e4 <__cxa_atexit@plt+0x80b834> │ │ │ │ + b 81d7f4 <__cxa_atexit@plt+0x80b844> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #28, 12 @ 0x1c00000 │ │ │ │ cmneq r2, #12, 12 @ 0xc00000 │ │ │ │ - cmneq r2, #156, 16 @ 0x9c0000 │ │ │ │ - movteq r7, #16024 @ 0x3e98 │ │ │ │ + cmneq r2, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r2, #140, 16 @ 0x8c0000 │ │ │ │ + movteq r7, #16008 @ 0x3e88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e72c <__cxa_atexit@plt+0x80c77c> │ │ │ │ + bcc 81e73c <__cxa_atexit@plt+0x80c78c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e724 <__cxa_atexit@plt+0x80c774> │ │ │ │ - ldr lr, [pc, #144] @ 81e734 <__cxa_atexit@plt+0x80c784> │ │ │ │ + bhi 81e734 <__cxa_atexit@plt+0x80c784> │ │ │ │ + ldr lr, [pc, #144] @ 81e744 <__cxa_atexit@plt+0x80c794> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #140] @ 81e738 <__cxa_atexit@plt+0x80c788> │ │ │ │ + ldr r2, [pc, #140] @ 81e748 <__cxa_atexit@plt+0x80c798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ - ldr ip, [pc, #104] @ 81e73c <__cxa_atexit@plt+0x80c78c> │ │ │ │ + ldr ip, [pc, #104] @ 81e74c <__cxa_atexit@plt+0x80c79c> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ str r2, [r6] │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #56] @ 81e740 <__cxa_atexit@plt+0x80c790> │ │ │ │ + ldr r3, [pc, #56] @ 81e750 <__cxa_atexit@plt+0x80c7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r2, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r2, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r2, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r2, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e78c <__cxa_atexit@plt+0x80c7dc> │ │ │ │ - ldr r3, [pc, #48] @ 81e794 <__cxa_atexit@plt+0x80c7e4> │ │ │ │ + bcc 81e79c <__cxa_atexit@plt+0x80c7ec> │ │ │ │ + ldr r3, [pc, #48] @ 81e7a4 <__cxa_atexit@plt+0x80c7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81e780 <__cxa_atexit@plt+0x80c7d0> │ │ │ │ + beq 81e790 <__cxa_atexit@plt+0x80c7e0> │ │ │ │ mov r7, r8 │ │ │ │ - b 81e7a0 <__cxa_atexit@plt+0x80c7f0> │ │ │ │ + b 81e7b0 <__cxa_atexit@plt+0x80c800> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2109971,15 +2109975,15 @@ │ │ │ │ add r7, r7, #55 @ 0x37 │ │ │ │ ldm r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r1, r2, r3, r4, r6, r7, r8, r9} │ │ │ │ - ldr r0, [pc, #88] @ 81e86c <__cxa_atexit@plt+0x80c8bc> │ │ │ │ + ldr r0, [pc, #88] @ 81e87c <__cxa_atexit@plt+0x80c8cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ @@ -2110001,15 +2110005,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81e950 <__cxa_atexit@plt+0x80c9a0> │ │ │ │ + bhi 81e960 <__cxa_atexit@plt+0x80c9b0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2110032,15 +2110036,15 @@ │ │ │ │ sub r8, r6, #44 @ 0x2c │ │ │ │ stm r8, {r0, r1, r2, r7} │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r3, r4} │ │ │ │ - ldr r0, [pc, #84] @ 81e95c <__cxa_atexit@plt+0x80c9ac> │ │ │ │ + ldr r0, [pc, #84] @ 81e96c <__cxa_atexit@plt+0x80c9bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ str lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ str ip, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ @@ -2110054,253 +2110058,253 @@ │ │ │ │ sub r7, r6, #75 @ 0x4b │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #188, 22 @ 0x2f000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81e98c <__cxa_atexit@plt+0x80c9dc> │ │ │ │ - ldr r3, [pc, #24] @ 81e994 <__cxa_atexit@plt+0x80c9e4> │ │ │ │ + bcc 81e99c <__cxa_atexit@plt+0x80c9ec> │ │ │ │ + ldr r3, [pc, #24] @ 81e9a4 <__cxa_atexit@plt+0x80c9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #192, 4 │ │ │ │ - movteq r7, #15100 @ 0x3afc │ │ │ │ + cmneq r2, #176, 4 │ │ │ │ + movteq r7, #15084 @ 0x3aec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ea14 <__cxa_atexit@plt+0x80ca64> │ │ │ │ + bcc 81ea24 <__cxa_atexit@plt+0x80ca74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ea0c <__cxa_atexit@plt+0x80ca5c> │ │ │ │ - ldr r3, [pc, #84] @ 81ea1c <__cxa_atexit@plt+0x80ca6c> │ │ │ │ + bhi 81ea1c <__cxa_atexit@plt+0x80ca6c> │ │ │ │ + ldr r3, [pc, #84] @ 81ea2c <__cxa_atexit@plt+0x80ca7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81ea20 <__cxa_atexit@plt+0x80ca70> │ │ │ │ + ldr r2, [pc, #80] @ 81ea30 <__cxa_atexit@plt+0x80ca80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81ea24 <__cxa_atexit@plt+0x80ca74> │ │ │ │ + ldr r1, [pc, #60] @ 81ea34 <__cxa_atexit@plt+0x80ca84> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 81ea28 <__cxa_atexit@plt+0x80ca78> │ │ │ │ + ldr r7, [pc, #32] @ 81ea38 <__cxa_atexit@plt+0x80ca88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - cmneq r2, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq r2, #92, 4 @ 0xc0000005 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r2, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ea70 <__cxa_atexit@plt+0x80cac0> │ │ │ │ - ldr r3, [pc, #48] @ 81ea78 <__cxa_atexit@plt+0x80cac8> │ │ │ │ + bcc 81ea80 <__cxa_atexit@plt+0x80cad0> │ │ │ │ + ldr r3, [pc, #48] @ 81ea88 <__cxa_atexit@plt+0x80cad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #28] @ 81ea7c <__cxa_atexit@plt+0x80cacc> │ │ │ │ + ldr r1, [pc, #28] @ 81ea8c <__cxa_atexit@plt+0x80cadc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq r2, #228, 2 @ 0x39 │ │ │ │ cmneq r2, #244, 2 @ 0x3d │ │ │ │ - cmneq r2, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81eae8 <__cxa_atexit@plt+0x80cb38> │ │ │ │ + bcc 81eaf8 <__cxa_atexit@plt+0x80cb48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81eae0 <__cxa_atexit@plt+0x80cb30> │ │ │ │ - ldr r3, [pc, #68] @ 81eaf0 <__cxa_atexit@plt+0x80cb40> │ │ │ │ + bhi 81eaf0 <__cxa_atexit@plt+0x80cb40> │ │ │ │ + ldr r3, [pc, #68] @ 81eb00 <__cxa_atexit@plt+0x80cb50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 81eaf4 <__cxa_atexit@plt+0x80cb44> │ │ │ │ + ldr r1, [pc, #48] @ 81eb04 <__cxa_atexit@plt+0x80cb54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r2, [pc, #40] @ 81eaf8 <__cxa_atexit@plt+0x80cb48> │ │ │ │ + ldr r2, [pc, #40] @ 81eb08 <__cxa_atexit@plt+0x80cb58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #144, 2 @ 0x24 │ │ │ │ - cmneq r2, #28, 8 @ 0x1c000000 │ │ │ │ - cmneq r2, #148, 2 @ 0x25 │ │ │ │ - movteq r7, #14716 @ 0x397c │ │ │ │ + cmneq r2, #128, 2 │ │ │ │ + cmneq r2, #12, 8 @ 0xc000000 │ │ │ │ + cmneq r2, #132, 2 @ 0x21 │ │ │ │ + movteq r7, #14700 @ 0x396c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81eb90 <__cxa_atexit@plt+0x80cbe0> │ │ │ │ + bcc 81eba0 <__cxa_atexit@plt+0x80cbf0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81eb88 <__cxa_atexit@plt+0x80cbd8> │ │ │ │ - ldr lr, [pc, #108] @ 81eb98 <__cxa_atexit@plt+0x80cbe8> │ │ │ │ + bhi 81eb98 <__cxa_atexit@plt+0x80cbe8> │ │ │ │ + ldr lr, [pc, #108] @ 81eba8 <__cxa_atexit@plt+0x80cbf8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 81eb9c <__cxa_atexit@plt+0x80cbec> │ │ │ │ + ldr r2, [pc, #104] @ 81ebac <__cxa_atexit@plt+0x80cbfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #76] @ 81eba0 <__cxa_atexit@plt+0x80cbf0> │ │ │ │ + ldr r3, [pc, #76] @ 81ebb0 <__cxa_atexit@plt+0x80cc00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 81eba4 <__cxa_atexit@plt+0x80cbf4> │ │ │ │ + ldr r7, [pc, #32] @ 81ebb4 <__cxa_atexit@plt+0x80cc04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r2, #8, 2 │ │ │ │ + cmneq r2, #248 @ 0xf8 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq r2, #204, 6 @ 0x30000003 │ │ │ │ - movteq r7, #14556 @ 0x38dc │ │ │ │ + cmneq r2, #188, 6 @ 0xf0000002 │ │ │ │ + movteq r7, #14540 @ 0x38cc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ec28 <__cxa_atexit@plt+0x80cc78> │ │ │ │ + bcc 81ec38 <__cxa_atexit@plt+0x80cc88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ec20 <__cxa_atexit@plt+0x80cc70> │ │ │ │ - ldr r3, [pc, #88] @ 81ec30 <__cxa_atexit@plt+0x80cc80> │ │ │ │ + bhi 81ec30 <__cxa_atexit@plt+0x80cc80> │ │ │ │ + ldr r3, [pc, #88] @ 81ec40 <__cxa_atexit@plt+0x80cc90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r7, [pc, #56] @ 81ec34 <__cxa_atexit@plt+0x80cc84> │ │ │ │ + ldr r7, [pc, #56] @ 81ec44 <__cxa_atexit@plt+0x80cc94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 81ec38 <__cxa_atexit@plt+0x80cc88> │ │ │ │ + ldr r7, [pc, #28] @ 81ec48 <__cxa_atexit@plt+0x80cc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #100 @ 0x64 │ │ │ │ + cmneq r2, #84 @ 0x54 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r2, #120 @ 0x78 │ │ │ │ - movteq r7, #14436 @ 0x3864 │ │ │ │ + cmneq r2, #104 @ 0x68 │ │ │ │ + movteq r7, #14420 @ 0x3854 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ecd0 <__cxa_atexit@plt+0x80cd20> │ │ │ │ + bcc 81ece0 <__cxa_atexit@plt+0x80cd30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ecc8 <__cxa_atexit@plt+0x80cd18> │ │ │ │ - ldr r3, [pc, #108] @ 81ecd8 <__cxa_atexit@plt+0x80cd28> │ │ │ │ + bhi 81ecd8 <__cxa_atexit@plt+0x80cd28> │ │ │ │ + ldr r3, [pc, #108] @ 81ece8 <__cxa_atexit@plt+0x80cd38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add r7, r7, #20 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ - ldr r9, [pc, #76] @ 81ecdc <__cxa_atexit@plt+0x80cd2c> │ │ │ │ + ldr r9, [pc, #76] @ 81ecec <__cxa_atexit@plt+0x80cd3c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #72] @ 81ece0 <__cxa_atexit@plt+0x80cd30> │ │ │ │ + ldr sl, [pc, #72] @ 81ecf0 <__cxa_atexit@plt+0x80cd40> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmda r6, {r0, r2, r7} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 81ece4 <__cxa_atexit@plt+0x80cd34> │ │ │ │ + ldr r7, [pc, #32] @ 81ecf4 <__cxa_atexit@plt+0x80cd44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 30 @ 0x340 │ │ │ │ + cmneq r2, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - cmneq r2, #140, 30 @ 0x230 │ │ │ │ - movteq r7, #14384 @ 0x3830 │ │ │ │ + cmneq r2, #124, 30 @ 0x1f0 │ │ │ │ + movteq r7, #14368 @ 0x3820 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81eda0 <__cxa_atexit@plt+0x80cdf0> │ │ │ │ + bcc 81edb0 <__cxa_atexit@plt+0x80ce00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ed98 <__cxa_atexit@plt+0x80cde8> │ │ │ │ + bhi 81eda8 <__cxa_atexit@plt+0x80cdf8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ add ip, r7, #23 │ │ │ │ ldm ip, {r0, r3, ip} │ │ │ │ @@ -2110311,902 +2110315,902 @@ │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #68] @ 81eda8 <__cxa_atexit@plt+0x80cdf8> │ │ │ │ + ldr r3, [pc, #68] @ 81edb8 <__cxa_atexit@plt+0x80ce08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #56] @ 81edac <__cxa_atexit@plt+0x80cdfc> │ │ │ │ + ldr r2, [pc, #56] @ 81edbc <__cxa_atexit@plt+0x80ce0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-64]! @ 0xffffffc0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #40] @ 81edb0 <__cxa_atexit@plt+0x80ce00> │ │ │ │ + ldr r2, [pc, #40] @ 81edc0 <__cxa_atexit@plt+0x80ce10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #0, 30 │ │ │ │ + cmneq r2, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - movteq r7, #13652 @ 0x3554 │ │ │ │ + movteq r7, #13636 @ 0x3544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81edf8 <__cxa_atexit@plt+0x80ce48> │ │ │ │ - ldr r3, [pc, #44] @ 81ee00 <__cxa_atexit@plt+0x80ce50> │ │ │ │ + bcc 81ee08 <__cxa_atexit@plt+0x80ce58> │ │ │ │ + ldr r3, [pc, #44] @ 81ee10 <__cxa_atexit@plt+0x80ce60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 81ee04 <__cxa_atexit@plt+0x80ce54> │ │ │ │ + ldr r3, [pc, #36] @ 81ee14 <__cxa_atexit@plt+0x80ce64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 81ee08 <__cxa_atexit@plt+0x80ce58> │ │ │ │ + ldr r3, [pc, #24] @ 81ee18 <__cxa_atexit@plt+0x80ce68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #104, 28 @ 0x680 │ │ │ │ - cmneq r2, #96, 28 @ 0x600 │ │ │ │ - cmneq r2, #168, 14 @ 0x2a00000 │ │ │ │ - movteq r7, #14092 @ 0x370c │ │ │ │ + cmneq r2, #88, 28 @ 0x580 │ │ │ │ + cmneq r2, #80, 28 @ 0x500 │ │ │ │ + cmneq r2, #152, 14 @ 0x2600000 │ │ │ │ + movteq r7, #14076 @ 0x36fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81eeb8 <__cxa_atexit@plt+0x80cf08> │ │ │ │ + bcc 81eec8 <__cxa_atexit@plt+0x80cf18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81eeb0 <__cxa_atexit@plt+0x80cf00> │ │ │ │ + bhi 81eec0 <__cxa_atexit@plt+0x80cf10> │ │ │ │ add ip, r7, #3 │ │ │ │ ldm ip, {r2, r3, ip} │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #92] @ 81eec0 <__cxa_atexit@plt+0x80cf10> │ │ │ │ + ldr r0, [pc, #92] @ 81eed0 <__cxa_atexit@plt+0x80cf20> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #88] @ 81eec4 <__cxa_atexit@plt+0x80cf14> │ │ │ │ + ldr r1, [pc, #88] @ 81eed4 <__cxa_atexit@plt+0x80cf24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r2, r3, ip} │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 81eec8 <__cxa_atexit@plt+0x80cf18> │ │ │ │ + ldr r2, [pc, #56] @ 81eed8 <__cxa_atexit@plt+0x80cf28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq r2, #212, 26 @ 0x3500 │ │ │ │ - movteq r7, #13668 @ 0x3564 │ │ │ │ + cmneq r2, #196, 26 @ 0x3100 │ │ │ │ + movteq r7, #13652 @ 0x3554 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ef08 <__cxa_atexit@plt+0x80cf58> │ │ │ │ - ldr r3, [pc, #36] @ 81ef10 <__cxa_atexit@plt+0x80cf60> │ │ │ │ + bcc 81ef18 <__cxa_atexit@plt+0x80cf68> │ │ │ │ + ldr r3, [pc, #36] @ 81ef20 <__cxa_atexit@plt+0x80cf70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 81ef14 <__cxa_atexit@plt+0x80cf64> │ │ │ │ + ldr r7, [pc, #24] @ 81ef24 <__cxa_atexit@plt+0x80cf74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 81ef18 <__cxa_atexit@plt+0x80cf68> │ │ │ │ + ldr r8, [pc, #20] @ 81ef28 <__cxa_atexit@plt+0x80cf78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #80, 26 @ 0x1400 │ │ │ │ - cmneq r2, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r2, #64, 26 @ 0x1000 │ │ │ │ cmneq r2, #232, 6 @ 0xa0000003 │ │ │ │ - movteq r7, #13492 @ 0x34b4 │ │ │ │ + cmneq r2, #216, 6 @ 0x60000003 │ │ │ │ + movteq r7, #13476 @ 0x34a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ef54 <__cxa_atexit@plt+0x80cfa4> │ │ │ │ - ldr r3, [pc, #32] @ 81ef5c <__cxa_atexit@plt+0x80cfac> │ │ │ │ + bcc 81ef64 <__cxa_atexit@plt+0x80cfb4> │ │ │ │ + ldr r3, [pc, #32] @ 81ef6c <__cxa_atexit@plt+0x80cfbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81ef60 <__cxa_atexit@plt+0x80cfb0> │ │ │ │ + ldr r7, [pc, #16] @ 81ef70 <__cxa_atexit@plt+0x80cfc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #0, 26 │ │ │ │ - cmneq r2, #84, 24 @ 0x5400 │ │ │ │ + cmneq r2, #240, 24 @ 0xf000 │ │ │ │ + cmneq r2, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r7, #13508 @ 0x34c4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r7, #13492 @ 0x34b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f00c <__cxa_atexit@plt+0x80d05c> │ │ │ │ + bcc 81f01c <__cxa_atexit@plt+0x80d06c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f004 <__cxa_atexit@plt+0x80d054> │ │ │ │ - ldr r3, [pc, #104] @ 81f014 <__cxa_atexit@plt+0x80d064> │ │ │ │ + bhi 81f014 <__cxa_atexit@plt+0x80d064> │ │ │ │ + ldr r3, [pc, #104] @ 81f024 <__cxa_atexit@plt+0x80d074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 81f018 <__cxa_atexit@plt+0x80d068> │ │ │ │ + ldr r2, [pc, #100] @ 81f028 <__cxa_atexit@plt+0x80d078> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 81f01c <__cxa_atexit@plt+0x80d06c> │ │ │ │ + ldr r1, [pc, #96] @ 81f02c <__cxa_atexit@plt+0x80d07c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 81f020 <__cxa_atexit@plt+0x80d070> │ │ │ │ + ldr r0, [pc, #92] @ 81f030 <__cxa_atexit@plt+0x80d080> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 81f024 <__cxa_atexit@plt+0x80d074> │ │ │ │ + ldr r7, [pc, #44] @ 81f034 <__cxa_atexit@plt+0x80d084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 81f028 <__cxa_atexit@plt+0x80d078> │ │ │ │ + ldr r9, [pc, #40] @ 81f038 <__cxa_atexit@plt+0x80d088> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r2, #120, 24 @ 0x7800 │ │ │ │ - cmneq r2, #156, 26 @ 0x2700 │ │ │ │ - cmneq r2, #84, 22 @ 0x15000 │ │ │ │ - movteq r7, #13356 @ 0x342c │ │ │ │ + cmneq r2, #104, 24 @ 0x6800 │ │ │ │ + cmneq r2, #140, 26 @ 0x2300 │ │ │ │ + cmneq r2, #68, 22 @ 0x11000 │ │ │ │ + movteq r7, #13340 @ 0x341c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f098 <__cxa_atexit@plt+0x80d0e8> │ │ │ │ + bcc 81f0a8 <__cxa_atexit@plt+0x80d0f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f090 <__cxa_atexit@plt+0x80d0e0> │ │ │ │ - ldr r3, [pc, #68] @ 81f0a0 <__cxa_atexit@plt+0x80d0f0> │ │ │ │ + bhi 81f0a0 <__cxa_atexit@plt+0x80d0f0> │ │ │ │ + ldr r3, [pc, #68] @ 81f0b0 <__cxa_atexit@plt+0x80d100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 81f0a4 <__cxa_atexit@plt+0x80d0f4> │ │ │ │ + ldr r3, [pc, #52] @ 81f0b4 <__cxa_atexit@plt+0x80d104> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 81f0a8 <__cxa_atexit@plt+0x80d0f8> │ │ │ │ + ldr r7, [pc, #36] @ 81f0b8 <__cxa_atexit@plt+0x80d108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 81f0ac <__cxa_atexit@plt+0x80d0fc> │ │ │ │ + ldr r8, [pc, #32] @ 81f0bc <__cxa_atexit@plt+0x80d10c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #224, 22 @ 0x38000 │ │ │ │ + cmneq r2, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r2, #16, 26 @ 0x400 │ │ │ │ - cmneq r2, #228, 20 @ 0xe4000 │ │ │ │ + cmneq r2, #0, 26 │ │ │ │ + cmneq r2, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f0dc <__cxa_atexit@plt+0x80d12c> │ │ │ │ - ldr r3, [pc, #24] @ 81f0e4 <__cxa_atexit@plt+0x80d134> │ │ │ │ + bcc 81f0ec <__cxa_atexit@plt+0x80d13c> │ │ │ │ + ldr r3, [pc, #24] @ 81f0f4 <__cxa_atexit@plt+0x80d144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #112, 22 @ 0x1c000 │ │ │ │ - movteq r7, #13184 @ 0x3380 │ │ │ │ + cmneq r2, #96, 22 @ 0x18000 │ │ │ │ + movteq r7, #13168 @ 0x3370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f164 <__cxa_atexit@plt+0x80d1b4> │ │ │ │ + bcc 81f174 <__cxa_atexit@plt+0x80d1c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f15c <__cxa_atexit@plt+0x80d1ac> │ │ │ │ - ldr r3, [pc, #84] @ 81f16c <__cxa_atexit@plt+0x80d1bc> │ │ │ │ + bhi 81f16c <__cxa_atexit@plt+0x80d1bc> │ │ │ │ + ldr r3, [pc, #84] @ 81f17c <__cxa_atexit@plt+0x80d1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81f170 <__cxa_atexit@plt+0x80d1c0> │ │ │ │ + ldr r2, [pc, #80] @ 81f180 <__cxa_atexit@plt+0x80d1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81f174 <__cxa_atexit@plt+0x80d1c4> │ │ │ │ + ldr r1, [pc, #60] @ 81f184 <__cxa_atexit@plt+0x80d1d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81f178 <__cxa_atexit@plt+0x80d1c8> │ │ │ │ + ldr r7, [pc, #32] @ 81f188 <__cxa_atexit@plt+0x80d1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #28, 22 @ 0x7000 │ │ │ │ + cmneq r2, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r2, #248, 20 @ 0xf8000 │ │ │ │ - movteq r7, #13228 @ 0x33ac │ │ │ │ + cmneq r2, #232, 20 @ 0xe8000 │ │ │ │ + movteq r7, #13212 @ 0x339c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f22c <__cxa_atexit@plt+0x80d27c> │ │ │ │ + bcc 81f23c <__cxa_atexit@plt+0x80d28c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f224 <__cxa_atexit@plt+0x80d274> │ │ │ │ + bhi 81f234 <__cxa_atexit@plt+0x80d284> │ │ │ │ add ip, r7, #3 │ │ │ │ ldm ip, {r2, r3, ip} │ │ │ │ ldr sl, [r7, #15] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ stmda r6, {r1, lr} │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 81f234 <__cxa_atexit@plt+0x80d284> │ │ │ │ + ldr r1, [pc, #92] @ 81f244 <__cxa_atexit@plt+0x80d294> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 81f238 <__cxa_atexit@plt+0x80d288> │ │ │ │ + ldr r0, [pc, #88] @ 81f248 <__cxa_atexit@plt+0x80d298> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r2, r3, ip} │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 81f23c <__cxa_atexit@plt+0x80d28c> │ │ │ │ + ldr r2, [pc, #60] @ 81f24c <__cxa_atexit@plt+0x80d29c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - cmneq r2, #100, 20 @ 0x64000 │ │ │ │ - movteq r7, #12700 @ 0x319c │ │ │ │ + cmneq r2, #84, 20 @ 0x54000 │ │ │ │ + movteq r7, #12684 @ 0x318c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f278 <__cxa_atexit@plt+0x80d2c8> │ │ │ │ - ldr r3, [pc, #32] @ 81f280 <__cxa_atexit@plt+0x80d2d0> │ │ │ │ + bcc 81f288 <__cxa_atexit@plt+0x80d2d8> │ │ │ │ + ldr r3, [pc, #32] @ 81f290 <__cxa_atexit@plt+0x80d2e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81f284 <__cxa_atexit@plt+0x80d2d4> │ │ │ │ + ldr r7, [pc, #16] @ 81f294 <__cxa_atexit@plt+0x80d2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #220, 18 @ 0x370000 │ │ │ │ - cmneq r2, #48, 16 @ 0x300000 │ │ │ │ - movteq r7, #12616 @ 0x3148 │ │ │ │ + cmneq r2, #204, 18 @ 0x330000 │ │ │ │ + cmneq r2, #32, 16 @ 0x200000 │ │ │ │ + movteq r7, #12600 @ 0x3138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f2c0 <__cxa_atexit@plt+0x80d310> │ │ │ │ - ldr r3, [pc, #32] @ 81f2c8 <__cxa_atexit@plt+0x80d318> │ │ │ │ + bcc 81f2d0 <__cxa_atexit@plt+0x80d320> │ │ │ │ + ldr r3, [pc, #32] @ 81f2d8 <__cxa_atexit@plt+0x80d328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81f2cc <__cxa_atexit@plt+0x80d31c> │ │ │ │ + ldr r7, [pc, #16] @ 81f2dc <__cxa_atexit@plt+0x80d32c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #148, 18 @ 0x250000 │ │ │ │ - cmneq r2, #232, 16 @ 0xe80000 │ │ │ │ - movteq r7, #12604 @ 0x313c │ │ │ │ + cmneq r2, #132, 18 @ 0x210000 │ │ │ │ + cmneq r2, #216, 16 @ 0xd80000 │ │ │ │ + movteq r7, #12588 @ 0x312c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f348 <__cxa_atexit@plt+0x80d398> │ │ │ │ + bcc 81f358 <__cxa_atexit@plt+0x80d3a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f340 <__cxa_atexit@plt+0x80d390> │ │ │ │ - ldr r3, [pc, #80] @ 81f350 <__cxa_atexit@plt+0x80d3a0> │ │ │ │ + bhi 81f350 <__cxa_atexit@plt+0x80d3a0> │ │ │ │ + ldr r3, [pc, #80] @ 81f360 <__cxa_atexit@plt+0x80d3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 81f354 <__cxa_atexit@plt+0x80d3a4> │ │ │ │ + ldr r2, [pc, #76] @ 81f364 <__cxa_atexit@plt+0x80d3b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 81f358 <__cxa_atexit@plt+0x80d3a8> │ │ │ │ + ldr r2, [pc, #60] @ 81f368 <__cxa_atexit@plt+0x80d3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81f35c <__cxa_atexit@plt+0x80d3ac> │ │ │ │ + ldr r7, [pc, #32] @ 81f36c <__cxa_atexit@plt+0x80d3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r2, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r2, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r2, #164, 28 @ 0xa40 │ │ │ │ + cmneq r2, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f38c <__cxa_atexit@plt+0x80d3dc> │ │ │ │ - ldr r3, [pc, #24] @ 81f394 <__cxa_atexit@plt+0x80d3e4> │ │ │ │ + bcc 81f39c <__cxa_atexit@plt+0x80d3ec> │ │ │ │ + ldr r3, [pc, #24] @ 81f3a4 <__cxa_atexit@plt+0x80d3f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #192, 16 @ 0xc00000 │ │ │ │ - movteq r7, #12424 @ 0x3088 │ │ │ │ + cmneq r2, #176, 16 @ 0xb00000 │ │ │ │ + movteq r7, #12408 @ 0x3078 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f414 <__cxa_atexit@plt+0x80d464> │ │ │ │ + bcc 81f424 <__cxa_atexit@plt+0x80d474> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f40c <__cxa_atexit@plt+0x80d45c> │ │ │ │ - ldr r3, [pc, #84] @ 81f41c <__cxa_atexit@plt+0x80d46c> │ │ │ │ + bhi 81f41c <__cxa_atexit@plt+0x80d46c> │ │ │ │ + ldr r3, [pc, #84] @ 81f42c <__cxa_atexit@plt+0x80d47c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81f420 <__cxa_atexit@plt+0x80d470> │ │ │ │ + ldr r2, [pc, #80] @ 81f430 <__cxa_atexit@plt+0x80d480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81f424 <__cxa_atexit@plt+0x80d474> │ │ │ │ + ldr r1, [pc, #60] @ 81f434 <__cxa_atexit@plt+0x80d484> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81f428 <__cxa_atexit@plt+0x80d478> │ │ │ │ + ldr r7, [pc, #32] @ 81f438 <__cxa_atexit@plt+0x80d488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq r2, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r2, #72, 16 @ 0x480000 │ │ │ │ - movteq r7, #12556 @ 0x310c │ │ │ │ + cmneq r2, #56, 16 @ 0x380000 │ │ │ │ + movteq r7, #12540 @ 0x30fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f4e0 <__cxa_atexit@plt+0x80d530> │ │ │ │ + bcc 81f4f0 <__cxa_atexit@plt+0x80d540> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f4d8 <__cxa_atexit@plt+0x80d528> │ │ │ │ + bhi 81f4e8 <__cxa_atexit@plt+0x80d538> │ │ │ │ add ip, r7, #3 │ │ │ │ ldm ip, {r2, r3, ip} │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #96] @ 81f4e8 <__cxa_atexit@plt+0x80d538> │ │ │ │ + ldr r0, [pc, #96] @ 81f4f8 <__cxa_atexit@plt+0x80d548> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #92] @ 81f4ec <__cxa_atexit@plt+0x80d53c> │ │ │ │ + ldr r1, [pc, #92] @ 81f4fc <__cxa_atexit@plt+0x80d54c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 81f4f0 <__cxa_atexit@plt+0x80d540> │ │ │ │ + ldr r2, [pc, #56] @ 81f500 <__cxa_atexit@plt+0x80d550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - cmneq r2, #172, 14 @ 0x2b00000 │ │ │ │ - movteq r6, #16104 @ 0x3ee8 │ │ │ │ + cmneq r2, #156, 14 @ 0x2700000 │ │ │ │ + movteq r6, #16088 @ 0x3ed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f52c <__cxa_atexit@plt+0x80d57c> │ │ │ │ - ldr r3, [pc, #32] @ 81f534 <__cxa_atexit@plt+0x80d584> │ │ │ │ + bcc 81f53c <__cxa_atexit@plt+0x80d58c> │ │ │ │ + ldr r3, [pc, #32] @ 81f544 <__cxa_atexit@plt+0x80d594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81f538 <__cxa_atexit@plt+0x80d588> │ │ │ │ + ldr r7, [pc, #16] @ 81f548 <__cxa_atexit@plt+0x80d598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #40, 14 @ 0xa00000 │ │ │ │ - cmneq r2, #124, 10 @ 0x1f000000 │ │ │ │ - movteq r6, #16020 @ 0x3e94 │ │ │ │ + cmneq r2, #24, 14 @ 0x600000 │ │ │ │ + cmneq r2, #108, 10 @ 0x1b000000 │ │ │ │ + movteq r6, #16004 @ 0x3e84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f574 <__cxa_atexit@plt+0x80d5c4> │ │ │ │ - ldr r3, [pc, #32] @ 81f57c <__cxa_atexit@plt+0x80d5cc> │ │ │ │ + bcc 81f584 <__cxa_atexit@plt+0x80d5d4> │ │ │ │ + ldr r3, [pc, #32] @ 81f58c <__cxa_atexit@plt+0x80d5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81f580 <__cxa_atexit@plt+0x80d5d0> │ │ │ │ + ldr r7, [pc, #16] @ 81f590 <__cxa_atexit@plt+0x80d5e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #224, 12 @ 0xe000000 │ │ │ │ - cmneq r2, #52, 12 @ 0x3400000 │ │ │ │ - movteq r6, #15972 @ 0x3e64 │ │ │ │ + cmneq r2, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r2, #36, 12 @ 0x2400000 │ │ │ │ + movteq r6, #15956 @ 0x3e54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f5fc <__cxa_atexit@plt+0x80d64c> │ │ │ │ + bcc 81f60c <__cxa_atexit@plt+0x80d65c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f5f4 <__cxa_atexit@plt+0x80d644> │ │ │ │ - ldr r3, [pc, #80] @ 81f604 <__cxa_atexit@plt+0x80d654> │ │ │ │ + bhi 81f604 <__cxa_atexit@plt+0x80d654> │ │ │ │ + ldr r3, [pc, #80] @ 81f614 <__cxa_atexit@plt+0x80d664> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 81f608 <__cxa_atexit@plt+0x80d658> │ │ │ │ + ldr r2, [pc, #76] @ 81f618 <__cxa_atexit@plt+0x80d668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 81f60c <__cxa_atexit@plt+0x80d65c> │ │ │ │ + ldr r2, [pc, #60] @ 81f61c <__cxa_atexit@plt+0x80d66c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81f610 <__cxa_atexit@plt+0x80d660> │ │ │ │ + ldr r7, [pc, #32] @ 81f620 <__cxa_atexit@plt+0x80d670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r2, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r2, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r2, #220, 2 @ 0x37 │ │ │ │ + cmneq r2, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f640 <__cxa_atexit@plt+0x80d690> │ │ │ │ - ldr r3, [pc, #24] @ 81f648 <__cxa_atexit@plt+0x80d698> │ │ │ │ + bcc 81f650 <__cxa_atexit@plt+0x80d6a0> │ │ │ │ + ldr r3, [pc, #24] @ 81f658 <__cxa_atexit@plt+0x80d6a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #12, 12 @ 0xc00000 │ │ │ │ - movteq r6, #15792 @ 0x3db0 │ │ │ │ + cmneq r2, #252, 10 @ 0x3f000000 │ │ │ │ + movteq r6, #15776 @ 0x3da0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f6c8 <__cxa_atexit@plt+0x80d718> │ │ │ │ + bcc 81f6d8 <__cxa_atexit@plt+0x80d728> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f6c0 <__cxa_atexit@plt+0x80d710> │ │ │ │ - ldr r3, [pc, #84] @ 81f6d0 <__cxa_atexit@plt+0x80d720> │ │ │ │ + bhi 81f6d0 <__cxa_atexit@plt+0x80d720> │ │ │ │ + ldr r3, [pc, #84] @ 81f6e0 <__cxa_atexit@plt+0x80d730> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81f6d4 <__cxa_atexit@plt+0x80d724> │ │ │ │ + ldr r2, [pc, #80] @ 81f6e4 <__cxa_atexit@plt+0x80d734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81f6d8 <__cxa_atexit@plt+0x80d728> │ │ │ │ + ldr r1, [pc, #60] @ 81f6e8 <__cxa_atexit@plt+0x80d738> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81f6dc <__cxa_atexit@plt+0x80d72c> │ │ │ │ + ldr r7, [pc, #32] @ 81f6ec <__cxa_atexit@plt+0x80d73c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r2, #168, 10 @ 0x2a000000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r2, #148, 10 @ 0x25000000 │ │ │ │ - movteq r6, #15976 @ 0x3e68 │ │ │ │ + cmneq r2, #132, 10 @ 0x21000000 │ │ │ │ + movteq r6, #15960 @ 0x3e58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f78c <__cxa_atexit@plt+0x80d7dc> │ │ │ │ + bcc 81f79c <__cxa_atexit@plt+0x80d7ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f784 <__cxa_atexit@plt+0x80d7d4> │ │ │ │ + bhi 81f794 <__cxa_atexit@plt+0x80d7e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ - ldr ip, [pc, #104] @ 81f794 <__cxa_atexit@plt+0x80d7e4> │ │ │ │ + ldr ip, [pc, #104] @ 81f7a4 <__cxa_atexit@plt+0x80d7f4> │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r0, [pc, #88] @ 81f798 <__cxa_atexit@plt+0x80d7e8> │ │ │ │ + ldr r0, [pc, #88] @ 81f7a8 <__cxa_atexit@plt+0x80d7f8> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 81f79c <__cxa_atexit@plt+0x80d7ec> │ │ │ │ + ldr r2, [pc, #56] @ 81f7ac <__cxa_atexit@plt+0x80d7fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r2, #0, 10 │ │ │ │ - movteq r6, #15380 @ 0x3c14 │ │ │ │ + cmneq r2, #240, 8 @ 0xf0000000 │ │ │ │ + movteq r6, #15364 @ 0x3c04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f7d8 <__cxa_atexit@plt+0x80d828> │ │ │ │ - ldr r3, [pc, #32] @ 81f7e0 <__cxa_atexit@plt+0x80d830> │ │ │ │ + bcc 81f7e8 <__cxa_atexit@plt+0x80d838> │ │ │ │ + ldr r3, [pc, #32] @ 81f7f0 <__cxa_atexit@plt+0x80d840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 81f7e4 <__cxa_atexit@plt+0x80d834> │ │ │ │ + ldr r7, [pc, #16] @ 81f7f4 <__cxa_atexit@plt+0x80d844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #124, 8 @ 0x7c000000 │ │ │ │ - cmneq r2, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq r2, #108, 8 @ 0x6c000000 │ │ │ │ + cmneq r2, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f814 <__cxa_atexit@plt+0x80d864> │ │ │ │ - ldr r3, [pc, #24] @ 81f81c <__cxa_atexit@plt+0x80d86c> │ │ │ │ + bcc 81f824 <__cxa_atexit@plt+0x80d874> │ │ │ │ + ldr r3, [pc, #24] @ 81f82c <__cxa_atexit@plt+0x80d87c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #56, 8 @ 0x38000000 │ │ │ │ - movteq r6, #15264 @ 0x3ba0 │ │ │ │ + cmneq r2, #40, 8 @ 0x28000000 │ │ │ │ + movteq r6, #15248 @ 0x3b90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f89c <__cxa_atexit@plt+0x80d8ec> │ │ │ │ + bcc 81f8ac <__cxa_atexit@plt+0x80d8fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f894 <__cxa_atexit@plt+0x80d8e4> │ │ │ │ - ldr r3, [pc, #84] @ 81f8a4 <__cxa_atexit@plt+0x80d8f4> │ │ │ │ + bhi 81f8a4 <__cxa_atexit@plt+0x80d8f4> │ │ │ │ + ldr r3, [pc, #84] @ 81f8b4 <__cxa_atexit@plt+0x80d904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 81f8a8 <__cxa_atexit@plt+0x80d8f8> │ │ │ │ + ldr r2, [pc, #80] @ 81f8b8 <__cxa_atexit@plt+0x80d908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 81f8ac <__cxa_atexit@plt+0x80d8fc> │ │ │ │ + ldr r1, [pc, #60] @ 81f8bc <__cxa_atexit@plt+0x80d90c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 81f8b0 <__cxa_atexit@plt+0x80d900> │ │ │ │ + ldr r7, [pc, #32] @ 81f8c0 <__cxa_atexit@plt+0x80d910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #228, 6 @ 0x90000003 │ │ │ │ + cmneq r2, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #192, 6 │ │ │ │ - movteq r6, #15524 @ 0x3ca4 │ │ │ │ + cmneq r2, #176, 6 @ 0xc0000002 │ │ │ │ + movteq r6, #15508 @ 0x3c94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81f950 <__cxa_atexit@plt+0x80d9a0> │ │ │ │ + bcc 81f960 <__cxa_atexit@plt+0x80d9b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81f948 <__cxa_atexit@plt+0x80d998> │ │ │ │ + bhi 81f958 <__cxa_atexit@plt+0x80d9a8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #92] @ 81f958 <__cxa_atexit@plt+0x80d9a8> │ │ │ │ + ldr sl, [pc, #92] @ 81f968 <__cxa_atexit@plt+0x80d9b8> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r8} │ │ │ │ - ldr ip, [pc, #84] @ 81f95c <__cxa_atexit@plt+0x80d9ac> │ │ │ │ + ldr ip, [pc, #84] @ 81f96c <__cxa_atexit@plt+0x80d9bc> │ │ │ │ add ip, pc, ip │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub sl, r6, #40 @ 0x28 │ │ │ │ stm sl, {r2, r3, r8} │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 81f960 <__cxa_atexit@plt+0x80d9b0> │ │ │ │ + ldr r2, [pc, #56] @ 81f970 <__cxa_atexit@plt+0x80d9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r2, #60, 6 @ 0xf0000000 │ │ │ │ - movteq r6, #15348 @ 0x3bf4 │ │ │ │ + cmneq r2, #44, 6 @ 0xb0000000 │ │ │ │ + movteq r6, #15332 @ 0x3be4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 81f9a4 <__cxa_atexit@plt+0x80d9f4> │ │ │ │ - ldr r7, [pc, #44] @ 81f9b4 <__cxa_atexit@plt+0x80da04> │ │ │ │ + bcc 81f9b4 <__cxa_atexit@plt+0x80da04> │ │ │ │ + ldr r7, [pc, #44] @ 81f9c4 <__cxa_atexit@plt+0x80da14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 81f9b8 <__cxa_atexit@plt+0x80da08> │ │ │ │ + ldr r7, [pc, #32] @ 81f9c8 <__cxa_atexit@plt+0x80da18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 81f9bc <__cxa_atexit@plt+0x80da0c> │ │ │ │ + ldr r8, [pc, #28] @ 81f9cc <__cxa_atexit@plt+0x80da1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 81f9c0 <__cxa_atexit@plt+0x80da10> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 81f9d0 <__cxa_atexit@plt+0x80da20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, #108, 26 @ 0x1b00 │ │ │ │ - cmneq r2, #28, 2 │ │ │ │ - movteq r6, #15304 @ 0x3bc8 │ │ │ │ - movteq r6, #15256 @ 0x3b98 │ │ │ │ + cmneq r2, #92, 26 @ 0x1700 │ │ │ │ + cmneq r2, #12, 2 │ │ │ │ + movteq r6, #15288 @ 0x3bb8 │ │ │ │ + movteq r6, #15240 @ 0x3b88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81f9e8 <__cxa_atexit@plt+0x80da38> │ │ │ │ + ldr r3, [pc, #16] @ 81f9f8 <__cxa_atexit@plt+0x80da48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #15216 @ 0x3b70 │ │ │ │ + movteq r6, #15200 @ 0x3b60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81fa10 <__cxa_atexit@plt+0x80da60> │ │ │ │ + ldr r3, [pc, #16] @ 81fa20 <__cxa_atexit@plt+0x80da70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #15176 @ 0x3b48 │ │ │ │ + movteq r6, #15160 @ 0x3b38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81fa38 <__cxa_atexit@plt+0x80da88> │ │ │ │ + ldr r3, [pc, #16] @ 81fa48 <__cxa_atexit@plt+0x80da98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #15136 @ 0x3b20 │ │ │ │ + movteq r6, #15120 @ 0x3b10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 81fa60 <__cxa_atexit@plt+0x80dab0> │ │ │ │ + ldr r3, [pc, #16] @ 81fa70 <__cxa_atexit@plt+0x80dac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r6, #15096 @ 0x3af8 │ │ │ │ + movteq r6, #15080 @ 0x3ae8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81fac0 <__cxa_atexit@plt+0x80db10> │ │ │ │ + bhi 81fad0 <__cxa_atexit@plt+0x80db20> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r8, [pc, #48] @ 81facc <__cxa_atexit@plt+0x80db1c> │ │ │ │ + ldr r8, [pc, #48] @ 81fadc <__cxa_atexit@plt+0x80db2c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 81fb14 <__cxa_atexit@plt+0x80db64> │ │ │ │ - ldr r7, [pc, #52] @ 81fb24 <__cxa_atexit@plt+0x80db74> │ │ │ │ + bcc 81fb24 <__cxa_atexit@plt+0x80db74> │ │ │ │ + ldr r7, [pc, #52] @ 81fb34 <__cxa_atexit@plt+0x80db84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81fb08 <__cxa_atexit@plt+0x80db58> │ │ │ │ + beq 81fb18 <__cxa_atexit@plt+0x80db68> │ │ │ │ mov r7, r8 │ │ │ │ - b 81fb34 <__cxa_atexit@plt+0x80db84> │ │ │ │ + b 81fb44 <__cxa_atexit@plt+0x80db94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 81fb28 <__cxa_atexit@plt+0x80db78> │ │ │ │ + ldr r7, [pc, #12] @ 81fb38 <__cxa_atexit@plt+0x80db88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r6, #14976 @ 0x3a80 │ │ │ │ + movteq r6, #14960 @ 0x3a70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #28] @ 81fb5c <__cxa_atexit@plt+0x80dbac> │ │ │ │ + ldr r0, [pc, #28] @ 81fb6c <__cxa_atexit@plt+0x80dbbc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ @@ -2111217,46 +2111221,46 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ - ldr r3, [pc, #8] @ 81fb94 <__cxa_atexit@plt+0x80dbe4> │ │ │ │ + ldr r3, [pc, #8] @ 81fba4 <__cxa_atexit@plt+0x80dbf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r3, r7, lsl #2] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #172, 2 @ 0x2b │ │ │ │ + cmneq r2, #156, 2 @ 0x27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 81fbdc <__cxa_atexit@plt+0x80dc2c> │ │ │ │ - ldr r7, [pc, #52] @ 81fbec <__cxa_atexit@plt+0x80dc3c> │ │ │ │ + bcc 81fbec <__cxa_atexit@plt+0x80dc3c> │ │ │ │ + ldr r7, [pc, #52] @ 81fbfc <__cxa_atexit@plt+0x80dc4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 81fbd0 <__cxa_atexit@plt+0x80dc20> │ │ │ │ + beq 81fbe0 <__cxa_atexit@plt+0x80dc30> │ │ │ │ mov r7, r8 │ │ │ │ - b 81fbfc <__cxa_atexit@plt+0x80dc4c> │ │ │ │ + b 81fc0c <__cxa_atexit@plt+0x80dc5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 81fbf0 <__cxa_atexit@plt+0x80dc40> │ │ │ │ + ldr r7, [pc, #12] @ 81fc00 <__cxa_atexit@plt+0x80dc50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r6, #14780 @ 0x39bc │ │ │ │ + movteq r6, #14764 @ 0x39ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #28] @ 81fc24 <__cxa_atexit@plt+0x80dc74> │ │ │ │ + ldr r0, [pc, #28] @ 81fc34 <__cxa_atexit@plt+0x80dc84> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ @@ -2111267,3224 +2111271,3224 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ - ldr r3, [pc, #48] @ 81fc84 <__cxa_atexit@plt+0x80dcd4> │ │ │ │ + ldr r3, [pc, #48] @ 81fc94 <__cxa_atexit@plt+0x80dce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r3, r7, lsl #2] │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #2 │ │ │ │ - ldr r2, [pc, #32] @ 81fc88 <__cxa_atexit@plt+0x80dcd8> │ │ │ │ + ldr r2, [pc, #32] @ 81fc98 <__cxa_atexit@plt+0x80dce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ 81fc8c <__cxa_atexit@plt+0x80dcdc> │ │ │ │ + ldr r1, [pc, #28] @ 81fc9c <__cxa_atexit@plt+0x80dcec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r7, #2 │ │ │ │ moveq r1, r2 │ │ │ │ moveq r3, #1 │ │ │ │ add r7, r1, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228 @ 0xe4 │ │ │ │ cmneq r2, #212 @ 0xd4 │ │ │ │ - cmneq r2, #208 @ 0xd0 │ │ │ │ - movteq r6, #14620 @ 0x391c │ │ │ │ + cmneq r2, #196 @ 0xc4 │ │ │ │ + cmneq r2, #192 @ 0xc0 │ │ │ │ + movteq r6, #14604 @ 0x390c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81fccc <__cxa_atexit@plt+0x80dd1c> │ │ │ │ - ldr r8, [pc, #36] @ 81fcd4 <__cxa_atexit@plt+0x80dd24> │ │ │ │ + bcc 81fcdc <__cxa_atexit@plt+0x80dd2c> │ │ │ │ + ldr r8, [pc, #36] @ 81fce4 <__cxa_atexit@plt+0x80dd34> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 81fcd8 <__cxa_atexit@plt+0x80dd28> │ │ │ │ + ldr r3, [pc, #32] @ 81fce8 <__cxa_atexit@plt+0x80dd38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 81fcdc <__cxa_atexit@plt+0x80dd2c> │ │ │ │ + ldr r7, [pc, #20] @ 81fcec <__cxa_atexit@plt+0x80dd3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #13248 @ p-variant is OBSOLETE @ 0x33c0 │ │ │ │ - cmneq r2, #132, 30 @ 0x210 │ │ │ │ - cmneq r2, #180, 30 @ 0x2d0 │ │ │ │ - movteq r6, #14552 @ 0x38d8 │ │ │ │ + tstpeq lr, #12224 @ p-variant is OBSOLETE @ 0x2fc0 │ │ │ │ + cmneq r2, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r2, #164, 30 @ 0x290 │ │ │ │ + movteq r6, #14536 @ 0x38c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81fd3c <__cxa_atexit@plt+0x80dd8c> │ │ │ │ + bcc 81fd4c <__cxa_atexit@plt+0x80dd9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81fd34 <__cxa_atexit@plt+0x80dd84> │ │ │ │ - ldr r3, [pc, #52] @ 81fd44 <__cxa_atexit@plt+0x80dd94> │ │ │ │ + bhi 81fd44 <__cxa_atexit@plt+0x80dd94> │ │ │ │ + ldr r3, [pc, #52] @ 81fd54 <__cxa_atexit@plt+0x80dda4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 81fd48 <__cxa_atexit@plt+0x80dd98> │ │ │ │ + ldr r2, [pc, #48] @ 81fd58 <__cxa_atexit@plt+0x80dda8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 81fd4c <__cxa_atexit@plt+0x80dd9c> │ │ │ │ + ldr r7, [pc, #28] @ 81fd5c <__cxa_atexit@plt+0x80ddac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r2, #36, 30 @ 0x90 │ │ │ │ - cmneq r2, #8, 2 │ │ │ │ - movteq r6, #14456 @ 0x3878 │ │ │ │ + cmneq r2, #20, 30 @ 0x50 │ │ │ │ + cmneq r2, #248 @ 0xf8 │ │ │ │ + movteq r6, #14440 @ 0x3868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81fdb8 <__cxa_atexit@plt+0x80de08> │ │ │ │ + bcc 81fdc8 <__cxa_atexit@plt+0x80de18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81fdb0 <__cxa_atexit@plt+0x80de00> │ │ │ │ - ldr r3, [pc, #64] @ 81fdc0 <__cxa_atexit@plt+0x80de10> │ │ │ │ + bhi 81fdc0 <__cxa_atexit@plt+0x80de10> │ │ │ │ + ldr r3, [pc, #64] @ 81fdd0 <__cxa_atexit@plt+0x80de20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 81fdc4 <__cxa_atexit@plt+0x80de14> │ │ │ │ + ldr r2, [pc, #60] @ 81fdd4 <__cxa_atexit@plt+0x80de24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 81fdc8 <__cxa_atexit@plt+0x80de18> │ │ │ │ + ldr r7, [pc, #40] @ 81fdd8 <__cxa_atexit@plt+0x80de28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 81fdcc <__cxa_atexit@plt+0x80de1c> │ │ │ │ + ldr r7, [pc, #32] @ 81fddc <__cxa_atexit@plt+0x80de2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, #180, 28 @ 0xb40 │ │ │ │ - cmneq r2, #208, 16 @ 0xd00000 │ │ │ │ - cmneq r2, #36, 20 @ 0x24000 │ │ │ │ + cmneq r2, #164, 28 @ 0xa40 │ │ │ │ + cmneq r2, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r2, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81fe04 <__cxa_atexit@plt+0x80de54> │ │ │ │ - ldr r3, [pc, #32] @ 81fe0c <__cxa_atexit@plt+0x80de5c> │ │ │ │ + bcc 81fe14 <__cxa_atexit@plt+0x80de64> │ │ │ │ + ldr r3, [pc, #32] @ 81fe1c <__cxa_atexit@plt+0x80de6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 81fe10 <__cxa_atexit@plt+0x80de60> │ │ │ │ + ldr r2, [pc, #28] @ 81fe20 <__cxa_atexit@plt+0x80de70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #72, 28 @ 0x480 │ │ │ │ + cmneq r2, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81fe30 <__cxa_atexit@plt+0x80de80> │ │ │ │ + ldr r3, [pc, #12] @ 81fe40 <__cxa_atexit@plt+0x80de90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 81fe94 <__cxa_atexit@plt+0x80dee4> │ │ │ │ - ldr r7, [pc, #64] @ 81feac <__cxa_atexit@plt+0x80defc> │ │ │ │ + bhi 81fea4 <__cxa_atexit@plt+0x80def4> │ │ │ │ + ldr r7, [pc, #64] @ 81febc <__cxa_atexit@plt+0x80df0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 81feb0 <__cxa_atexit@plt+0x80df00> │ │ │ │ + ldr r3, [pc, #60] @ 81fec0 <__cxa_atexit@plt+0x80df10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 81feb4 <__cxa_atexit@plt+0x80df04> │ │ │ │ + ldr r7, [pc, #36] @ 81fec4 <__cxa_atexit@plt+0x80df14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 81feb8 <__cxa_atexit@plt+0x80df08> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 81fec8 <__cxa_atexit@plt+0x80df18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r2, #16, 2 │ │ │ │ - movteq r6, #14148 @ 0x3744 │ │ │ │ - movteq r6, #14064 @ 0x36f0 │ │ │ │ + cmneq r2, #0, 2 │ │ │ │ + movteq r6, #14132 @ 0x3734 │ │ │ │ + movteq r6, #14048 @ 0x36e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81fef8 <__cxa_atexit@plt+0x80df48> │ │ │ │ - ldr r8, [pc, #36] @ 81ff00 <__cxa_atexit@plt+0x80df50> │ │ │ │ + bcc 81ff08 <__cxa_atexit@plt+0x80df58> │ │ │ │ + ldr r8, [pc, #36] @ 81ff10 <__cxa_atexit@plt+0x80df60> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 81ff04 <__cxa_atexit@plt+0x80df54> │ │ │ │ + ldr r3, [pc, #32] @ 81ff14 <__cxa_atexit@plt+0x80df64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 81ff08 <__cxa_atexit@plt+0x80df58> │ │ │ │ + ldr r7, [pc, #20] @ 81ff18 <__cxa_atexit@plt+0x80df68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ - cmneq r2, #88, 26 @ 0x1600 │ │ │ │ - cmneq r2, #136, 26 @ 0x2200 │ │ │ │ - movteq r6, #13996 @ 0x36ac │ │ │ │ + tstpeq lr, #152, 22 @ p-variant is OBSOLETE @ 0x26000 │ │ │ │ + cmneq r2, #72, 26 @ 0x1200 │ │ │ │ + cmneq r2, #120, 26 @ 0x1e00 │ │ │ │ + movteq r6, #13980 @ 0x369c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ff68 <__cxa_atexit@plt+0x80dfb8> │ │ │ │ + bcc 81ff78 <__cxa_atexit@plt+0x80dfc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ff60 <__cxa_atexit@plt+0x80dfb0> │ │ │ │ - ldr r3, [pc, #52] @ 81ff70 <__cxa_atexit@plt+0x80dfc0> │ │ │ │ + bhi 81ff70 <__cxa_atexit@plt+0x80dfc0> │ │ │ │ + ldr r3, [pc, #52] @ 81ff80 <__cxa_atexit@plt+0x80dfd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 81ff74 <__cxa_atexit@plt+0x80dfc4> │ │ │ │ + ldr r2, [pc, #48] @ 81ff84 <__cxa_atexit@plt+0x80dfd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 81ff78 <__cxa_atexit@plt+0x80dfc8> │ │ │ │ + ldr r7, [pc, #28] @ 81ff88 <__cxa_atexit@plt+0x80dfd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r2, #248, 24 @ 0xf800 │ │ │ │ - cmneq r2, #220, 28 @ 0xdc0 │ │ │ │ - movteq r6, #13900 @ 0x364c │ │ │ │ + cmneq r2, #232, 24 @ 0xe800 │ │ │ │ + cmneq r2, #204, 28 @ 0xcc0 │ │ │ │ + movteq r6, #13884 @ 0x363c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 81ffe4 <__cxa_atexit@plt+0x80e034> │ │ │ │ + bcc 81fff4 <__cxa_atexit@plt+0x80e044> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 81ffdc <__cxa_atexit@plt+0x80e02c> │ │ │ │ - ldr r3, [pc, #64] @ 81ffec <__cxa_atexit@plt+0x80e03c> │ │ │ │ + bhi 81ffec <__cxa_atexit@plt+0x80e03c> │ │ │ │ + ldr r3, [pc, #64] @ 81fffc <__cxa_atexit@plt+0x80e04c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 81fff0 <__cxa_atexit@plt+0x80e040> │ │ │ │ + ldr r2, [pc, #60] @ 820000 <__cxa_atexit@plt+0x80e050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 81fff4 <__cxa_atexit@plt+0x80e044> │ │ │ │ + ldr r7, [pc, #40] @ 820004 <__cxa_atexit@plt+0x80e054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 81fff8 <__cxa_atexit@plt+0x80e048> │ │ │ │ + ldr r7, [pc, #32] @ 820008 <__cxa_atexit@plt+0x80e058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, #136, 24 @ 0x8800 │ │ │ │ - cmneq r2, #8, 16 @ 0x80000 │ │ │ │ + cmneq r2, #120, 24 @ 0x7800 │ │ │ │ cmneq r2, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq r2, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820030 <__cxa_atexit@plt+0x80e080> │ │ │ │ - ldr r3, [pc, #32] @ 820038 <__cxa_atexit@plt+0x80e088> │ │ │ │ + bcc 820040 <__cxa_atexit@plt+0x80e090> │ │ │ │ + ldr r3, [pc, #32] @ 820048 <__cxa_atexit@plt+0x80e098> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 82003c <__cxa_atexit@plt+0x80e08c> │ │ │ │ + ldr r2, [pc, #28] @ 82004c <__cxa_atexit@plt+0x80e09c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, #28, 24 @ 0x1c00 │ │ │ │ + cmneq r2, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 82005c <__cxa_atexit@plt+0x80e0ac> │ │ │ │ + ldr r3, [pc, #12] @ 82006c <__cxa_atexit@plt+0x80e0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - movteq r6, #13664 @ 0x3560 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + movteq r6, #13648 @ 0x3550 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 8200c4 <__cxa_atexit@plt+0x80e114> │ │ │ │ - ldr r7, [pc, #64] @ 8200dc <__cxa_atexit@plt+0x80e12c> │ │ │ │ + bhi 8200d4 <__cxa_atexit@plt+0x80e124> │ │ │ │ + ldr r7, [pc, #64] @ 8200ec <__cxa_atexit@plt+0x80e13c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 8200e0 <__cxa_atexit@plt+0x80e130> │ │ │ │ + ldr r3, [pc, #60] @ 8200f0 <__cxa_atexit@plt+0x80e140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 8200e4 <__cxa_atexit@plt+0x80e134> │ │ │ │ + ldr r7, [pc, #36] @ 8200f4 <__cxa_atexit@plt+0x80e144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 8200e8 <__cxa_atexit@plt+0x80e138> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 8200f8 <__cxa_atexit@plt+0x80e148> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r2, #224, 28 @ 0xe00 │ │ │ │ - movteq r6, #13604 @ 0x3524 │ │ │ │ - movteq r6, #13844 @ 0x3614 │ │ │ │ + cmneq r2, #208, 28 @ 0xd00 │ │ │ │ + movteq r6, #13588 @ 0x3514 │ │ │ │ + movteq r6, #13828 @ 0x3604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820128 <__cxa_atexit@plt+0x80e178> │ │ │ │ - ldr r3, [pc, #36] @ 820130 <__cxa_atexit@plt+0x80e180> │ │ │ │ + bcc 820138 <__cxa_atexit@plt+0x80e188> │ │ │ │ + ldr r3, [pc, #36] @ 820140 <__cxa_atexit@plt+0x80e190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 820134 <__cxa_atexit@plt+0x80e184> │ │ │ │ + ldr r7, [pc, #16] @ 820144 <__cxa_atexit@plt+0x80e194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #48, 22 @ 0xc000 │ │ │ │ - cmneq r2, #196, 6 @ 0x10000003 │ │ │ │ - movteq r6, #13700 @ 0x3584 │ │ │ │ + cmneq r2, #32, 22 @ 0x8000 │ │ │ │ + cmneq r2, #180, 6 @ 0xd0000002 │ │ │ │ + movteq r6, #13684 @ 0x3574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820170 <__cxa_atexit@plt+0x80e1c0> │ │ │ │ - ldr r3, [pc, #32] @ 820178 <__cxa_atexit@plt+0x80e1c8> │ │ │ │ + bcc 820180 <__cxa_atexit@plt+0x80e1d0> │ │ │ │ + ldr r3, [pc, #32] @ 820188 <__cxa_atexit@plt+0x80e1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82017c <__cxa_atexit@plt+0x80e1cc> │ │ │ │ + ldr r7, [pc, #16] @ 82018c <__cxa_atexit@plt+0x80e1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228, 20 @ 0xe4000 │ │ │ │ - cmneq r2, #108, 8 @ 0x6c000000 │ │ │ │ - movteq r6, #13616 @ 0x3530 │ │ │ │ + cmneq r2, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r2, #92, 8 @ 0x5c000000 │ │ │ │ + movteq r6, #13600 @ 0x3520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8201c0 <__cxa_atexit@plt+0x80e210> │ │ │ │ - ldr r3, [pc, #40] @ 8201c8 <__cxa_atexit@plt+0x80e218> │ │ │ │ + bcc 8201d0 <__cxa_atexit@plt+0x80e220> │ │ │ │ + ldr r3, [pc, #40] @ 8201d8 <__cxa_atexit@plt+0x80e228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 8201cc <__cxa_atexit@plt+0x80e21c> │ │ │ │ + ldr r7, [pc, #28] @ 8201dc <__cxa_atexit@plt+0x80e22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #20] @ 8201d0 <__cxa_atexit@plt+0x80e220> │ │ │ │ + ldr r7, [pc, #20] @ 8201e0 <__cxa_atexit@plt+0x80e230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #156, 20 @ 0x9c000 │ │ │ │ - cmneq r2, #172, 10 @ 0x2b000000 │ │ │ │ - cmneq r2, #212, 20 @ 0xd4000 │ │ │ │ - movteq r6, #13552 @ 0x34f0 │ │ │ │ + cmneq r2, #140, 20 @ 0x8c000 │ │ │ │ + cmneq r2, #156, 10 @ 0x27000000 │ │ │ │ + cmneq r2, #196, 20 @ 0xc4000 │ │ │ │ + movteq r6, #13536 @ 0x34e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820218 <__cxa_atexit@plt+0x80e268> │ │ │ │ - ldr r7, [pc, #40] @ 820220 <__cxa_atexit@plt+0x80e270> │ │ │ │ + bcc 820228 <__cxa_atexit@plt+0x80e278> │ │ │ │ + ldr r7, [pc, #40] @ 820230 <__cxa_atexit@plt+0x80e280> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 82020c <__cxa_atexit@plt+0x80e25c> │ │ │ │ + beq 82021c <__cxa_atexit@plt+0x80e26c> │ │ │ │ mov r7, r8 │ │ │ │ - b 820230 <__cxa_atexit@plt+0x80e280> │ │ │ │ + b 820240 <__cxa_atexit@plt+0x80e290> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq r6, #13476 @ 0x34a4 │ │ │ │ + movteq r6, #13460 @ 0x3494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820278 <__cxa_atexit@plt+0x80e2c8> │ │ │ │ - ldr r3, [pc, #60] @ 820284 <__cxa_atexit@plt+0x80e2d4> │ │ │ │ + bhi 820288 <__cxa_atexit@plt+0x80e2d8> │ │ │ │ + ldr r3, [pc, #60] @ 820294 <__cxa_atexit@plt+0x80e2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r2, [pc, #52] @ 820288 <__cxa_atexit@plt+0x80e2d8> │ │ │ │ + ldr r2, [pc, #52] @ 820298 <__cxa_atexit@plt+0x80e2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #24] @ 82028c <__cxa_atexit@plt+0x80e2dc> │ │ │ │ + ldr r7, [pc, #24] @ 82029c <__cxa_atexit@plt+0x80e2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r2, #220, 18 @ 0x370000 │ │ │ │ - movteq r6, #13388 @ 0x344c │ │ │ │ + cmneq r2, #204, 18 @ 0x330000 │ │ │ │ + movteq r6, #13372 @ 0x343c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8202e0 <__cxa_atexit@plt+0x80e330> │ │ │ │ - ldr r3, [pc, #56] @ 8202e8 <__cxa_atexit@plt+0x80e338> │ │ │ │ + bcc 8202f0 <__cxa_atexit@plt+0x80e340> │ │ │ │ + ldr r3, [pc, #56] @ 8202f8 <__cxa_atexit@plt+0x80e348> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8202ec <__cxa_atexit@plt+0x80e33c> │ │ │ │ + ldr r2, [pc, #52] @ 8202fc <__cxa_atexit@plt+0x80e34c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8202d8 <__cxa_atexit@plt+0x80e328> │ │ │ │ - b 8202fc <__cxa_atexit@plt+0x80e34c> │ │ │ │ + beq 8202e8 <__cxa_atexit@plt+0x80e338> │ │ │ │ + b 82030c <__cxa_atexit@plt+0x80e35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r2, #132, 18 @ 0x210000 │ │ │ │ - movteq r6, #13292 @ 0x33ec │ │ │ │ + cmneq r2, #116, 18 @ 0x1d0000 │ │ │ │ + movteq r6, #13276 @ 0x33dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82033c <__cxa_atexit@plt+0x80e38c> │ │ │ │ + bne 82034c <__cxa_atexit@plt+0x80e39c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820350 <__cxa_atexit@plt+0x80e3a0> │ │ │ │ - ldr r7, [pc, #60] @ 820360 <__cxa_atexit@plt+0x80e3b0> │ │ │ │ + bhi 820360 <__cxa_atexit@plt+0x80e3b0> │ │ │ │ + ldr r7, [pc, #60] @ 820370 <__cxa_atexit@plt+0x80e3c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 820364 <__cxa_atexit@plt+0x80e3b4> │ │ │ │ + ldr r7, [pc, #44] @ 820374 <__cxa_atexit@plt+0x80e3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #20] @ 82035c <__cxa_atexit@plt+0x80e3ac> │ │ │ │ + ldr r7, [pc, #20] @ 82036c <__cxa_atexit@plt+0x80e3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #228 @ 0xe4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #212 @ 0xd4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r2, #252, 6 @ 0xf0000003 │ │ │ │ - movteq r6, #13084 @ 0x331c │ │ │ │ + cmneq r2, #236, 6 @ 0xb0000003 │ │ │ │ + movteq r6, #13068 @ 0x330c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8203b4 <__cxa_atexit@plt+0x80e404> │ │ │ │ - ldr r3, [pc, #52] @ 8203bc <__cxa_atexit@plt+0x80e40c> │ │ │ │ + bcc 8203c4 <__cxa_atexit@plt+0x80e414> │ │ │ │ + ldr r3, [pc, #52] @ 8203cc <__cxa_atexit@plt+0x80e41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 8203c0 <__cxa_atexit@plt+0x80e410> │ │ │ │ + ldr r1, [pc, #36] @ 8203d0 <__cxa_atexit@plt+0x80e420> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 8203c4 <__cxa_atexit@plt+0x80e414> │ │ │ │ + ldr r8, [pc, #20] @ 8203d4 <__cxa_atexit@plt+0x80e424> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #180, 16 @ 0xb40000 │ │ │ │ - cmneq r2, #200, 16 @ 0xc80000 │ │ │ │ - cmneq r2, #192, 20 @ 0xc0000 │ │ │ │ - movteq r6, #12944 @ 0x3290 │ │ │ │ + cmneq r2, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r2, #184, 16 @ 0xb80000 │ │ │ │ + cmneq r2, #176, 20 @ 0xb0000 │ │ │ │ + movteq r6, #12928 @ 0x3280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820404 <__cxa_atexit@plt+0x80e454> │ │ │ │ - ldr r3, [pc, #36] @ 82040c <__cxa_atexit@plt+0x80e45c> │ │ │ │ + bcc 820414 <__cxa_atexit@plt+0x80e464> │ │ │ │ + ldr r3, [pc, #36] @ 82041c <__cxa_atexit@plt+0x80e46c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 820410 <__cxa_atexit@plt+0x80e460> │ │ │ │ + ldr r7, [pc, #16] @ 820420 <__cxa_atexit@plt+0x80e470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #84, 16 @ 0x540000 │ │ │ │ - cmneq r2, #128, 4 │ │ │ │ - movteq r6, #12880 @ 0x3250 │ │ │ │ + cmneq r2, #68, 16 @ 0x440000 │ │ │ │ + cmneq r2, #112, 4 │ │ │ │ + movteq r6, #12864 @ 0x3240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82047c <__cxa_atexit@plt+0x80e4cc> │ │ │ │ + bcc 82048c <__cxa_atexit@plt+0x80e4dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820474 <__cxa_atexit@plt+0x80e4c4> │ │ │ │ - ldr r3, [pc, #64] @ 820484 <__cxa_atexit@plt+0x80e4d4> │ │ │ │ + bhi 820484 <__cxa_atexit@plt+0x80e4d4> │ │ │ │ + ldr r3, [pc, #64] @ 820494 <__cxa_atexit@plt+0x80e4e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 820488 <__cxa_atexit@plt+0x80e4d8> │ │ │ │ + ldr r2, [pc, #44] @ 820498 <__cxa_atexit@plt+0x80e4e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 82048c <__cxa_atexit@plt+0x80e4dc> │ │ │ │ + ldr r7, [pc, #28] @ 82049c <__cxa_atexit@plt+0x80e4ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq r2, #232, 14 @ 0x3a00000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #228, 20 @ 0xe4000 │ │ │ │ - movteq r6, #12772 @ 0x31e4 │ │ │ │ + cmneq r2, #212, 20 @ 0xd4000 │ │ │ │ + movteq r6, #12756 @ 0x31d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820500 <__cxa_atexit@plt+0x80e550> │ │ │ │ + bcc 820510 <__cxa_atexit@plt+0x80e560> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8204f8 <__cxa_atexit@plt+0x80e548> │ │ │ │ - ldr r3, [pc, #72] @ 820508 <__cxa_atexit@plt+0x80e558> │ │ │ │ + bhi 820508 <__cxa_atexit@plt+0x80e558> │ │ │ │ + ldr r3, [pc, #72] @ 820518 <__cxa_atexit@plt+0x80e568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 82050c <__cxa_atexit@plt+0x80e55c> │ │ │ │ + ldr r7, [pc, #48] @ 82051c <__cxa_atexit@plt+0x80e56c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 820510 <__cxa_atexit@plt+0x80e560> │ │ │ │ + ldr r7, [pc, #28] @ 820520 <__cxa_atexit@plt+0x80e570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r2, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r2, #152, 16 @ 0x980000 │ │ │ │ - movteq r6, #12664 @ 0x3178 │ │ │ │ + cmneq r2, #136, 16 @ 0x880000 │ │ │ │ + movteq r6, #12648 @ 0x3168 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820570 <__cxa_atexit@plt+0x80e5c0> │ │ │ │ - ldr r3, [pc, #64] @ 820578 <__cxa_atexit@plt+0x80e5c8> │ │ │ │ + bcc 820580 <__cxa_atexit@plt+0x80e5d0> │ │ │ │ + ldr r3, [pc, #64] @ 820588 <__cxa_atexit@plt+0x80e5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 820564 <__cxa_atexit@plt+0x80e5b4> │ │ │ │ + beq 820574 <__cxa_atexit@plt+0x80e5c4> │ │ │ │ mov r7, r8 │ │ │ │ - b 820588 <__cxa_atexit@plt+0x80e5d8> │ │ │ │ + b 820598 <__cxa_atexit@plt+0x80e5e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r6, #12564 @ 0x3114 │ │ │ │ + movteq r6, #12548 @ 0x3104 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r0, [pc, #24] @ 8205b4 <__cxa_atexit@plt+0x80e604> │ │ │ │ + ldr r0, [pc, #24] @ 8205c4 <__cxa_atexit@plt+0x80e614> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #12504 @ 0x30d8 │ │ │ │ + movteq r6, #12488 @ 0x30c8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #19] │ │ │ │ - ldr r0, [pc, #24] @ 8205f4 <__cxa_atexit@plt+0x80e644> │ │ │ │ + ldr r0, [pc, #24] @ 820604 <__cxa_atexit@plt+0x80e654> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #12440 @ 0x3098 │ │ │ │ + movteq r6, #12424 @ 0x3088 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #24] @ 820624 <__cxa_atexit@plt+0x80e674> │ │ │ │ + ldr r0, [pc, #24] @ 820634 <__cxa_atexit@plt+0x80e684> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r6, #12392 @ 0x3068 │ │ │ │ + movteq r6, #12376 @ 0x3058 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8206a8 <__cxa_atexit@plt+0x80e6f8> │ │ │ │ + bhi 8206b8 <__cxa_atexit@plt+0x80e708> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr r9, [pc, #88] @ 8206b4 <__cxa_atexit@plt+0x80e704> │ │ │ │ + ldr r9, [pc, #88] @ 8206c4 <__cxa_atexit@plt+0x80e714> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #84] @ 8206b8 <__cxa_atexit@plt+0x80e708> │ │ │ │ + ldr lr, [pc, #84] @ 8206c8 <__cxa_atexit@plt+0x80e718> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 8206bc <__cxa_atexit@plt+0x80e70c> │ │ │ │ + ldr sl, [pc, #80] @ 8206cc <__cxa_atexit@plt+0x80e71c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 8206c0 <__cxa_atexit@plt+0x80e710> │ │ │ │ + ldr r7, [pc, #28] @ 8206d0 <__cxa_atexit@plt+0x80e720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r2, #232, 12 @ 0xe800000 │ │ │ │ + cmneq r2, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 820768 <__cxa_atexit@plt+0x80e7b8> │ │ │ │ + bne 820778 <__cxa_atexit@plt+0x80e7c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82078c <__cxa_atexit@plt+0x80e7dc> │ │ │ │ + bhi 82079c <__cxa_atexit@plt+0x80e7ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #152] @ 82079c <__cxa_atexit@plt+0x80e7ec> │ │ │ │ + ldr r1, [pc, #152] @ 8207ac <__cxa_atexit@plt+0x80e7fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-8] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #140] @ 8207a0 <__cxa_atexit@plt+0x80e7f0> │ │ │ │ + ldr r3, [pc, #140] @ 8207b0 <__cxa_atexit@plt+0x80e800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #132] @ 8207a4 <__cxa_atexit@plt+0x80e7f4> │ │ │ │ + ldr r3, [pc, #132] @ 8207b4 <__cxa_atexit@plt+0x80e804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #120] @ 8207a8 <__cxa_atexit@plt+0x80e7f8> │ │ │ │ + ldr r3, [pc, #120] @ 8207b8 <__cxa_atexit@plt+0x80e808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #100] @ 8207ac <__cxa_atexit@plt+0x80e7fc> │ │ │ │ + ldr r7, [pc, #100] @ 8207bc <__cxa_atexit@plt+0x80e80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 820798 <__cxa_atexit@plt+0x80e7e8> │ │ │ │ + ldr r3, [pc, #36] @ 8207a8 <__cxa_atexit@plt+0x80e7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 820784 <__cxa_atexit@plt+0x80e7d4> │ │ │ │ - b 8207b8 <__cxa_atexit@plt+0x80e808> │ │ │ │ + beq 820794 <__cxa_atexit@plt+0x80e7e4> │ │ │ │ + b 8207c8 <__cxa_atexit@plt+0x80e818> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r2, #12, 14 @ 0x300000 │ │ │ │ - cmneq r2, #160, 10 @ 0x28000000 │ │ │ │ - cmneq r2, #248, 20 @ 0xf8000 │ │ │ │ - cmneq r2, #224, 20 @ 0xe0000 │ │ │ │ - cmneq r2, #212, 26 @ 0x3500 │ │ │ │ + cmneq r2, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r2, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r2, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r2, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r2, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 8207f8 <__cxa_atexit@plt+0x80e848> │ │ │ │ + bne 820808 <__cxa_atexit@plt+0x80e858> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 820880 <__cxa_atexit@plt+0x80e8d0> │ │ │ │ + bhi 820890 <__cxa_atexit@plt+0x80e8e0> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r2, [pc, #200] @ 8208ac <__cxa_atexit@plt+0x80e8fc> │ │ │ │ + ldr r2, [pc, #200] @ 8208bc <__cxa_atexit@plt+0x80e90c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 82088c <__cxa_atexit@plt+0x80e8dc> │ │ │ │ + bhi 82089c <__cxa_atexit@plt+0x80e8ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 820898 <__cxa_atexit@plt+0x80e8e8> │ │ │ │ + ldr r1, [pc, #124] @ 8208a8 <__cxa_atexit@plt+0x80e8f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-8] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #112] @ 82089c <__cxa_atexit@plt+0x80e8ec> │ │ │ │ + ldr r3, [pc, #112] @ 8208ac <__cxa_atexit@plt+0x80e8fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #104] @ 8208a0 <__cxa_atexit@plt+0x80e8f0> │ │ │ │ + ldr r3, [pc, #104] @ 8208b0 <__cxa_atexit@plt+0x80e900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #92] @ 8208a4 <__cxa_atexit@plt+0x80e8f4> │ │ │ │ + ldr r3, [pc, #92] @ 8208b4 <__cxa_atexit@plt+0x80e904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #72] @ 8208a8 <__cxa_atexit@plt+0x80e8f8> │ │ │ │ + ldr r7, [pc, #72] @ 8208b8 <__cxa_atexit@plt+0x80e908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq r2, #136, 8 @ 0x88000000 │ │ │ │ - cmneq r2, #220, 18 @ 0x370000 │ │ │ │ - cmneq r2, #200, 18 @ 0x320000 │ │ │ │ - cmneq r2, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r2, #44, 12 @ 0x2c00000 │ │ │ │ - movteq r5, #15856 @ 0x3df0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r2, #120, 8 @ 0x78000000 │ │ │ │ + cmneq r2, #204, 18 @ 0x330000 │ │ │ │ + cmneq r2, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq r2, #172, 24 @ 0xac00 │ │ │ │ + cmneq r2, #28, 12 @ 0x1c00000 │ │ │ │ + movteq r5, #15840 @ 0x3de0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820958 <__cxa_atexit@plt+0x80e9a8> │ │ │ │ + bcc 820968 <__cxa_atexit@plt+0x80e9b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820950 <__cxa_atexit@plt+0x80e9a0> │ │ │ │ - ldr lr, [pc, #128] @ 820960 <__cxa_atexit@plt+0x80e9b0> │ │ │ │ + bhi 820960 <__cxa_atexit@plt+0x80e9b0> │ │ │ │ + ldr lr, [pc, #128] @ 820970 <__cxa_atexit@plt+0x80e9c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #124] @ 820964 <__cxa_atexit@plt+0x80e9b4> │ │ │ │ + ldr r2, [pc, #124] @ 820974 <__cxa_atexit@plt+0x80e9c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r3, [pc, #104] @ 820968 <__cxa_atexit@plt+0x80e9b8> │ │ │ │ + ldr r3, [pc, #104] @ 820978 <__cxa_atexit@plt+0x80e9c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [pc, #96] @ 82096c <__cxa_atexit@plt+0x80e9bc> │ │ │ │ + ldr r0, [pc, #96] @ 82097c <__cxa_atexit@plt+0x80e9cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #88] @ 820970 <__cxa_atexit@plt+0x80e9c0> │ │ │ │ + ldr r1, [pc, #88] @ 820980 <__cxa_atexit@plt+0x80e9d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #20 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ stmdb r6, {r2, r9} │ │ │ │ str r8, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 820974 <__cxa_atexit@plt+0x80e9c4> │ │ │ │ + ldr r3, [pc, #64] @ 820984 <__cxa_atexit@plt+0x80e9d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #23 │ │ │ │ sub r2, r6, #10 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #44] @ 820978 <__cxa_atexit@plt+0x80e9c8> │ │ │ │ + ldr r8, [pc, #44] @ 820988 <__cxa_atexit@plt+0x80e9d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ + b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - cmneq r2, #84, 6 @ 0x50000001 │ │ │ │ - cmneq r2, #176, 6 @ 0xc0000002 │ │ │ │ - cmneq r2, #60, 8 @ 0x3c000000 │ │ │ │ - cmneq r2, #248, 8 @ 0xf8000000 │ │ │ │ - cmneq r2, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq r2, #120, 6 @ 0xe0000001 │ │ │ │ - movteq r5, #15732 @ 0x3d74 │ │ │ │ + cmneq r2, #68, 6 @ 0x10000001 │ │ │ │ + cmneq r2, #160, 6 @ 0x80000002 │ │ │ │ + cmneq r2, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq r2, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq r2, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r2, #104, 6 @ 0xa0000001 │ │ │ │ + movteq r5, #15716 @ 0x3d64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820a14 <__cxa_atexit@plt+0x80ea64> │ │ │ │ + bcc 820a24 <__cxa_atexit@plt+0x80ea74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820a0c <__cxa_atexit@plt+0x80ea5c> │ │ │ │ - ldr lr, [pc, #112] @ 820a1c <__cxa_atexit@plt+0x80ea6c> │ │ │ │ + bhi 820a1c <__cxa_atexit@plt+0x80ea6c> │ │ │ │ + ldr lr, [pc, #112] @ 820a2c <__cxa_atexit@plt+0x80ea7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 820a20 <__cxa_atexit@plt+0x80ea70> │ │ │ │ + ldr r2, [pc, #108] @ 820a30 <__cxa_atexit@plt+0x80ea80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #84] @ 820a24 <__cxa_atexit@plt+0x80ea74> │ │ │ │ + ldr r3, [pc, #84] @ 820a34 <__cxa_atexit@plt+0x80ea84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #80] @ 820a28 <__cxa_atexit@plt+0x80ea78> │ │ │ │ + ldr sl, [pc, #80] @ 820a38 <__cxa_atexit@plt+0x80ea88> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ str sl, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 820a2c <__cxa_atexit@plt+0x80ea7c> │ │ │ │ + ldr r7, [pc, #36] @ 820a3c <__cxa_atexit@plt+0x80ea8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r2, #136, 4 @ 0x80000008 │ │ │ │ + cmneq r2, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r2, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r2, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820a78 <__cxa_atexit@plt+0x80eac8> │ │ │ │ - ldr r3, [pc, #24] @ 820a80 <__cxa_atexit@plt+0x80ead0> │ │ │ │ + bcc 820a88 <__cxa_atexit@plt+0x80ead8> │ │ │ │ + ldr r3, [pc, #24] @ 820a90 <__cxa_atexit@plt+0x80eae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537154 <__cxa_atexit@plt+0x5251a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #212, 2 @ 0x35 │ │ │ │ - movteq r5, #15144 @ 0x3b28 │ │ │ │ + cmneq r2, #196, 2 @ 0x31 │ │ │ │ + movteq r5, #15128 @ 0x3b18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820ac0 <__cxa_atexit@plt+0x80eb10> │ │ │ │ - ldr r8, [pc, #36] @ 820ac8 <__cxa_atexit@plt+0x80eb18> │ │ │ │ + bcc 820ad0 <__cxa_atexit@plt+0x80eb20> │ │ │ │ + ldr r8, [pc, #36] @ 820ad8 <__cxa_atexit@plt+0x80eb28> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 820acc <__cxa_atexit@plt+0x80eb1c> │ │ │ │ + ldr r3, [pc, #32] @ 820adc <__cxa_atexit@plt+0x80eb2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 820ad0 <__cxa_atexit@plt+0x80eb20> │ │ │ │ + ldr r7, [pc, #20] @ 820ae0 <__cxa_atexit@plt+0x80eb30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #916 @ 0x394 │ │ │ │ - cmneq r2, #144, 2 @ 0x24 │ │ │ │ - cmneq r2, #192, 2 @ 0x30 │ │ │ │ - movteq r5, #15076 @ 0x3ae4 │ │ │ │ + tsteq lr, #852 @ 0x354 │ │ │ │ + cmneq r2, #128, 2 │ │ │ │ + cmneq r2, #176, 2 @ 0x2c │ │ │ │ + movteq r5, #15060 @ 0x3ad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820b30 <__cxa_atexit@plt+0x80eb80> │ │ │ │ + bcc 820b40 <__cxa_atexit@plt+0x80eb90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820b28 <__cxa_atexit@plt+0x80eb78> │ │ │ │ - ldr r3, [pc, #52] @ 820b38 <__cxa_atexit@plt+0x80eb88> │ │ │ │ + bhi 820b38 <__cxa_atexit@plt+0x80eb88> │ │ │ │ + ldr r3, [pc, #52] @ 820b48 <__cxa_atexit@plt+0x80eb98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 820b3c <__cxa_atexit@plt+0x80eb8c> │ │ │ │ + ldr r2, [pc, #48] @ 820b4c <__cxa_atexit@plt+0x80eb9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 820b40 <__cxa_atexit@plt+0x80eb90> │ │ │ │ + ldr r7, [pc, #28] @ 820b50 <__cxa_atexit@plt+0x80eba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r2, #48, 2 │ │ │ │ - cmneq r2, #20, 6 @ 0x50000000 │ │ │ │ - movteq r5, #14980 @ 0x3a84 │ │ │ │ + cmneq r2, #32, 2 │ │ │ │ + cmneq r2, #4, 6 @ 0x10000000 │ │ │ │ + movteq r5, #14964 @ 0x3a74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820ba0 <__cxa_atexit@plt+0x80ebf0> │ │ │ │ + bcc 820bb0 <__cxa_atexit@plt+0x80ec00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820b98 <__cxa_atexit@plt+0x80ebe8> │ │ │ │ - ldr r3, [pc, #52] @ 820ba8 <__cxa_atexit@plt+0x80ebf8> │ │ │ │ + bhi 820ba8 <__cxa_atexit@plt+0x80ebf8> │ │ │ │ + ldr r3, [pc, #52] @ 820bb8 <__cxa_atexit@plt+0x80ec08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 820bac <__cxa_atexit@plt+0x80ebfc> │ │ │ │ + ldr r2, [pc, #48] @ 820bbc <__cxa_atexit@plt+0x80ec0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 820bb0 <__cxa_atexit@plt+0x80ec00> │ │ │ │ + ldr r7, [pc, #28] @ 820bc0 <__cxa_atexit@plt+0x80ec10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, #192 @ 0xc0 │ │ │ │ - cmneq r2, #60, 24 @ 0x3c00 │ │ │ │ - movteq r5, #14996 @ 0x3a94 │ │ │ │ + cmneq r2, #176 @ 0xb0 │ │ │ │ + cmneq r2, #44, 24 @ 0x2c00 │ │ │ │ + movteq r5, #14980 @ 0x3a84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820bf8 <__cxa_atexit@plt+0x80ec48> │ │ │ │ - ldr r3, [pc, #44] @ 820c00 <__cxa_atexit@plt+0x80ec50> │ │ │ │ + bcc 820c08 <__cxa_atexit@plt+0x80ec58> │ │ │ │ + ldr r3, [pc, #44] @ 820c10 <__cxa_atexit@plt+0x80ec60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 820c04 <__cxa_atexit@plt+0x80ec54> │ │ │ │ + ldr r2, [pc, #40] @ 820c14 <__cxa_atexit@plt+0x80ec64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 820c08 <__cxa_atexit@plt+0x80ec58> │ │ │ │ + ldr r7, [pc, #20] @ 820c18 <__cxa_atexit@plt+0x80ec68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r2, #96 @ 0x60 │ │ │ │ - cmneq r2, #116, 18 @ 0x1d0000 │ │ │ │ - movteq r5, #14888 @ 0x3a28 │ │ │ │ + cmneq r2, #80 @ 0x50 │ │ │ │ + cmneq r2, #100, 18 @ 0x190000 │ │ │ │ + movteq r5, #14872 @ 0x3a18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 820c38 <__cxa_atexit@plt+0x80ec88> │ │ │ │ - ldr r7, [pc, #96] @ 820c8c <__cxa_atexit@plt+0x80ecdc> │ │ │ │ + bne 820c48 <__cxa_atexit@plt+0x80ec98> │ │ │ │ + ldr r7, [pc, #96] @ 820c9c <__cxa_atexit@plt+0x80ecec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820c80 <__cxa_atexit@plt+0x80ecd0> │ │ │ │ + bhi 820c90 <__cxa_atexit@plt+0x80ece0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #60] @ 820c90 <__cxa_atexit@plt+0x80ece0> │ │ │ │ + ldr r3, [pc, #60] @ 820ca0 <__cxa_atexit@plt+0x80ecf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 820c94 <__cxa_atexit@plt+0x80ece4> │ │ │ │ + ldr r2, [pc, #56] @ 820ca4 <__cxa_atexit@plt+0x80ecf4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #28] @ 820c98 <__cxa_atexit@plt+0x80ece8> │ │ │ │ + ldr r7, [pc, #28] @ 820ca8 <__cxa_atexit@plt+0x80ecf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #172, 22 @ 0x2b000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmneq r2, #212, 30 @ 0x350 │ │ │ │ + cmneq r2, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820cc8 <__cxa_atexit@plt+0x80ed18> │ │ │ │ - ldr r3, [pc, #24] @ 820cd0 <__cxa_atexit@plt+0x80ed20> │ │ │ │ + bcc 820cd8 <__cxa_atexit@plt+0x80ed28> │ │ │ │ + ldr r3, [pc, #24] @ 820ce0 <__cxa_atexit@plt+0x80ed30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #132, 30 @ 0x210 │ │ │ │ - movteq r5, #14900 @ 0x3a34 │ │ │ │ + cmneq r2, #116, 30 @ 0x1d0 │ │ │ │ + movteq r5, #14884 @ 0x3a24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820d70 <__cxa_atexit@plt+0x80edc0> │ │ │ │ - ldr lr, [pc, #132] @ 820d80 <__cxa_atexit@plt+0x80edd0> │ │ │ │ + bhi 820d80 <__cxa_atexit@plt+0x80edd0> │ │ │ │ + ldr lr, [pc, #132] @ 820d90 <__cxa_atexit@plt+0x80ede0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r9, [pc, #112] @ 820d84 <__cxa_atexit@plt+0x80edd4> │ │ │ │ + ldr r9, [pc, #112] @ 820d94 <__cxa_atexit@plt+0x80ede4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr lr, [pc, #96] @ 820d88 <__cxa_atexit@plt+0x80edd8> │ │ │ │ + ldr lr, [pc, #96] @ 820d98 <__cxa_atexit@plt+0x80ede8> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-60]! @ 0xffffffc4 │ │ │ │ - ldr sl, [pc, #80] @ 820d8c <__cxa_atexit@plt+0x80eddc> │ │ │ │ + ldr sl, [pc, #80] @ 820d9c <__cxa_atexit@plt+0x80edec> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 820d90 <__cxa_atexit@plt+0x80ede0> │ │ │ │ + ldr r7, [pc, #36] @ 820da0 <__cxa_atexit@plt+0x80edf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq r2, #52, 4 @ 0x40000003 │ │ │ │ - movteq r5, #14468 @ 0x3884 │ │ │ │ + cmneq r2, #36, 4 @ 0x40000002 │ │ │ │ + movteq r5, #14452 @ 0x3874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820dcc <__cxa_atexit@plt+0x80ee1c> │ │ │ │ - ldr r3, [pc, #32] @ 820dd4 <__cxa_atexit@plt+0x80ee24> │ │ │ │ + bcc 820ddc <__cxa_atexit@plt+0x80ee2c> │ │ │ │ + ldr r3, [pc, #32] @ 820de4 <__cxa_atexit@plt+0x80ee34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 820dd8 <__cxa_atexit@plt+0x80ee28> │ │ │ │ + ldr r7, [pc, #16] @ 820de8 <__cxa_atexit@plt+0x80ee38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #136, 28 @ 0x880 │ │ │ │ - cmneq r2, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r2, #120, 28 @ 0x780 │ │ │ │ + cmneq r2, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820e08 <__cxa_atexit@plt+0x80ee58> │ │ │ │ - ldr r3, [pc, #24] @ 820e10 <__cxa_atexit@plt+0x80ee60> │ │ │ │ + bcc 820e18 <__cxa_atexit@plt+0x80ee68> │ │ │ │ + ldr r3, [pc, #24] @ 820e20 <__cxa_atexit@plt+0x80ee70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #68, 28 @ 0x440 │ │ │ │ - movteq r5, #14352 @ 0x3810 │ │ │ │ + cmneq r2, #52, 28 @ 0x340 │ │ │ │ + movteq r5, #14336 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820e90 <__cxa_atexit@plt+0x80eee0> │ │ │ │ + bcc 820ea0 <__cxa_atexit@plt+0x80eef0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820e88 <__cxa_atexit@plt+0x80eed8> │ │ │ │ - ldr r3, [pc, #84] @ 820e98 <__cxa_atexit@plt+0x80eee8> │ │ │ │ + bhi 820e98 <__cxa_atexit@plt+0x80eee8> │ │ │ │ + ldr r3, [pc, #84] @ 820ea8 <__cxa_atexit@plt+0x80eef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 820e9c <__cxa_atexit@plt+0x80eeec> │ │ │ │ + ldr r2, [pc, #80] @ 820eac <__cxa_atexit@plt+0x80eefc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 820ea0 <__cxa_atexit@plt+0x80eef0> │ │ │ │ + ldr r1, [pc, #60] @ 820eb0 <__cxa_atexit@plt+0x80ef00> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 820ea4 <__cxa_atexit@plt+0x80eef4> │ │ │ │ + ldr r7, [pc, #32] @ 820eb4 <__cxa_atexit@plt+0x80ef04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r2, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #204, 26 @ 0x3300 │ │ │ │ - movteq r5, #14456 @ 0x3878 │ │ │ │ + cmneq r2, #188, 26 @ 0x2f00 │ │ │ │ + movteq r5, #14440 @ 0x3868 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820f3c <__cxa_atexit@plt+0x80ef8c> │ │ │ │ + bcc 820f4c <__cxa_atexit@plt+0x80ef9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 820f34 <__cxa_atexit@plt+0x80ef84> │ │ │ │ + bhi 820f44 <__cxa_atexit@plt+0x80ef94> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ - ldr r9, [pc, #84] @ 820f44 <__cxa_atexit@plt+0x80ef94> │ │ │ │ + ldr r9, [pc, #84] @ 820f54 <__cxa_atexit@plt+0x80efa4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 820f48 <__cxa_atexit@plt+0x80ef98> │ │ │ │ + ldr sl, [pc, #80] @ 820f58 <__cxa_atexit@plt+0x80efa8> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 820f4c <__cxa_atexit@plt+0x80ef9c> │ │ │ │ + ldr r2, [pc, #56] @ 820f5c <__cxa_atexit@plt+0x80efac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r2, #80, 26 @ 0x1400 │ │ │ │ - movteq r5, #13996 @ 0x36ac │ │ │ │ + cmneq r2, #64, 26 @ 0x1000 │ │ │ │ + movteq r5, #13980 @ 0x369c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820f88 <__cxa_atexit@plt+0x80efd8> │ │ │ │ - ldr r3, [pc, #32] @ 820f90 <__cxa_atexit@plt+0x80efe0> │ │ │ │ + bcc 820f98 <__cxa_atexit@plt+0x80efe8> │ │ │ │ + ldr r3, [pc, #32] @ 820fa0 <__cxa_atexit@plt+0x80eff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 820f94 <__cxa_atexit@plt+0x80efe4> │ │ │ │ + ldr r7, [pc, #16] @ 820fa4 <__cxa_atexit@plt+0x80eff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #204, 24 @ 0xcc00 │ │ │ │ - cmneq r2, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r2, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r2, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 820fc4 <__cxa_atexit@plt+0x80f014> │ │ │ │ - ldr r3, [pc, #24] @ 820fcc <__cxa_atexit@plt+0x80f01c> │ │ │ │ + bcc 820fd4 <__cxa_atexit@plt+0x80f024> │ │ │ │ + ldr r3, [pc, #24] @ 820fdc <__cxa_atexit@plt+0x80f02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #136, 24 @ 0x8800 │ │ │ │ - movteq r5, #13880 @ 0x3638 │ │ │ │ + cmneq r2, #120, 24 @ 0x7800 │ │ │ │ + movteq r5, #13864 @ 0x3628 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82104c <__cxa_atexit@plt+0x80f09c> │ │ │ │ + bcc 82105c <__cxa_atexit@plt+0x80f0ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821044 <__cxa_atexit@plt+0x80f094> │ │ │ │ - ldr r3, [pc, #84] @ 821054 <__cxa_atexit@plt+0x80f0a4> │ │ │ │ + bhi 821054 <__cxa_atexit@plt+0x80f0a4> │ │ │ │ + ldr r3, [pc, #84] @ 821064 <__cxa_atexit@plt+0x80f0b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 821058 <__cxa_atexit@plt+0x80f0a8> │ │ │ │ + ldr r2, [pc, #80] @ 821068 <__cxa_atexit@plt+0x80f0b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82105c <__cxa_atexit@plt+0x80f0ac> │ │ │ │ + ldr r1, [pc, #60] @ 82106c <__cxa_atexit@plt+0x80f0bc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 821060 <__cxa_atexit@plt+0x80f0b0> │ │ │ │ + ldr r7, [pc, #32] @ 821070 <__cxa_atexit@plt+0x80f0c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #52, 24 @ 0x3400 │ │ │ │ + cmneq r2, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #16, 24 @ 0x1000 │ │ │ │ - movteq r5, #14028 @ 0x36cc │ │ │ │ + cmneq r2, #0, 24 │ │ │ │ + movteq r5, #14012 @ 0x36bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821100 <__cxa_atexit@plt+0x80f150> │ │ │ │ + bcc 821110 <__cxa_atexit@plt+0x80f160> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8210f8 <__cxa_atexit@plt+0x80f148> │ │ │ │ + bhi 821108 <__cxa_atexit@plt+0x80f158> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 821108 <__cxa_atexit@plt+0x80f158> │ │ │ │ + ldr lr, [pc, #96] @ 821118 <__cxa_atexit@plt+0x80f168> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 82110c <__cxa_atexit@plt+0x80f15c> │ │ │ │ + ldr r9, [pc, #92] @ 82111c <__cxa_atexit@plt+0x80f16c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 821110 <__cxa_atexit@plt+0x80f160> │ │ │ │ + ldr r2, [pc, #56] @ 821120 <__cxa_atexit@plt+0x80f170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r2, #140, 22 @ 0x23000 │ │ │ │ - movteq r5, #13532 @ 0x34dc │ │ │ │ + cmneq r2, #124, 22 @ 0x1f000 │ │ │ │ + movteq r5, #13516 @ 0x34cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821150 <__cxa_atexit@plt+0x80f1a0> │ │ │ │ - ldr r3, [pc, #36] @ 821158 <__cxa_atexit@plt+0x80f1a8> │ │ │ │ + bcc 821160 <__cxa_atexit@plt+0x80f1b0> │ │ │ │ + ldr r3, [pc, #36] @ 821168 <__cxa_atexit@plt+0x80f1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 82115c <__cxa_atexit@plt+0x80f1ac> │ │ │ │ + ldr r7, [pc, #16] @ 82116c <__cxa_atexit@plt+0x80f1bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #8, 22 @ 0x2000 │ │ │ │ - cmneq r2, #144, 12 @ 0x9000000 │ │ │ │ - movteq r5, #13792 @ 0x35e0 │ │ │ │ + cmneq r2, #248, 20 @ 0xf8000 │ │ │ │ + cmneq r2, #128, 12 @ 0x8000000 │ │ │ │ + movteq r5, #13776 @ 0x35d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821190 <__cxa_atexit@plt+0x80f1e0> │ │ │ │ - ldr r3, [pc, #28] @ 8211a0 <__cxa_atexit@plt+0x80f1f0> │ │ │ │ + bcc 8211a0 <__cxa_atexit@plt+0x80f1f0> │ │ │ │ + ldr r3, [pc, #28] @ 8211b0 <__cxa_atexit@plt+0x80f200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 8211a4 <__cxa_atexit@plt+0x80f1f4> │ │ │ │ + ldr r7, [pc, #12] @ 8211b4 <__cxa_atexit@plt+0x80f204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r5, #13764 @ 0x35c4 │ │ │ │ - movteq r5, #13724 @ 0x359c │ │ │ │ + movteq r5, #13748 @ 0x35b4 │ │ │ │ + movteq r5, #13708 @ 0x358c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8211cc <__cxa_atexit@plt+0x80f21c> │ │ │ │ + ldr r3, [pc, #16] @ 8211dc <__cxa_atexit@plt+0x80f22c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r5, #13684 @ 0x3574 │ │ │ │ + movteq r5, #13668 @ 0x3564 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821250 <__cxa_atexit@plt+0x80f2a0> │ │ │ │ + bhi 821260 <__cxa_atexit@plt+0x80f2b0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 82125c <__cxa_atexit@plt+0x80f2ac> │ │ │ │ + ldr lr, [pc, #88] @ 82126c <__cxa_atexit@plt+0x80f2bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 821260 <__cxa_atexit@plt+0x80f2b0> │ │ │ │ + ldr r8, [pc, #84] @ 821270 <__cxa_atexit@plt+0x80f2c0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 821264 <__cxa_atexit@plt+0x80f2b4> │ │ │ │ + ldr r3, [pc, #52] @ 821274 <__cxa_atexit@plt+0x80f2c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r2, #52, 20 @ 0x34000 │ │ │ │ - movteq r5, #13704 @ 0x3588 │ │ │ │ + cmneq r2, #36, 20 @ 0x24000 │ │ │ │ + movteq r5, #13688 @ 0x3578 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8212a0 <__cxa_atexit@plt+0x80f2f0> │ │ │ │ - ldr r3, [pc, #32] @ 8212a8 <__cxa_atexit@plt+0x80f2f8> │ │ │ │ + bcc 8212b0 <__cxa_atexit@plt+0x80f300> │ │ │ │ + ldr r3, [pc, #32] @ 8212b8 <__cxa_atexit@plt+0x80f308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8212ac <__cxa_atexit@plt+0x80f2fc> │ │ │ │ + ldr r7, [pc, #16] @ 8212bc <__cxa_atexit@plt+0x80f30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq r2, #240, 14 @ 0x3c00000 │ │ │ │ - movteq r5, #13780 @ 0x35d4 │ │ │ │ + cmneq r2, #164, 18 @ 0x290000 │ │ │ │ + cmneq r2, #224, 14 @ 0x3800000 │ │ │ │ + movteq r5, #13764 @ 0x35c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8212f4 <__cxa_atexit@plt+0x80f344> │ │ │ │ - ldr r3, [pc, #44] @ 8212fc <__cxa_atexit@plt+0x80f34c> │ │ │ │ + bcc 821304 <__cxa_atexit@plt+0x80f354> │ │ │ │ + ldr r3, [pc, #44] @ 82130c <__cxa_atexit@plt+0x80f35c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 821300 <__cxa_atexit@plt+0x80f350> │ │ │ │ + ldr r3, [pc, #32] @ 821310 <__cxa_atexit@plt+0x80f360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 821304 <__cxa_atexit@plt+0x80f354> │ │ │ │ + ldr r7, [pc, #20] @ 821314 <__cxa_atexit@plt+0x80f364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq r2, #120 @ 0x78 │ │ │ │ - cmneq r2, #40, 28 @ 0x280 │ │ │ │ - movteq r5, #13704 @ 0x3588 │ │ │ │ + cmneq r2, #92, 18 @ 0x170000 │ │ │ │ + cmneq r2, #104 @ 0x68 │ │ │ │ + cmneq r2, #24, 28 @ 0x180 │ │ │ │ + movteq r5, #13688 @ 0x3578 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821388 <__cxa_atexit@plt+0x80f3d8> │ │ │ │ + bcc 821398 <__cxa_atexit@plt+0x80f3e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821380 <__cxa_atexit@plt+0x80f3d0> │ │ │ │ - ldr r3, [pc, #88] @ 821390 <__cxa_atexit@plt+0x80f3e0> │ │ │ │ + bhi 821390 <__cxa_atexit@plt+0x80f3e0> │ │ │ │ + ldr r3, [pc, #88] @ 8213a0 <__cxa_atexit@plt+0x80f3f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 821394 <__cxa_atexit@plt+0x80f3e4> │ │ │ │ + ldr r2, [pc, #76] @ 8213a4 <__cxa_atexit@plt+0x80f3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 821398 <__cxa_atexit@plt+0x80f3e8> │ │ │ │ + ldr r3, [pc, #68] @ 8213a8 <__cxa_atexit@plt+0x80f3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 82139c <__cxa_atexit@plt+0x80f3ec> │ │ │ │ + ldr r3, [pc, #60] @ 8213ac <__cxa_atexit@plt+0x80f3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8213a0 <__cxa_atexit@plt+0x80f3f0> │ │ │ │ + ldr r8, [pc, #36] @ 8213b0 <__cxa_atexit@plt+0x80f400> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #4, 18 @ 0x10000 │ │ │ │ + cmneq r2, #244, 16 @ 0xf40000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r2, #16, 18 @ 0x40000 │ │ │ │ - cmneq r2, #232, 18 @ 0x3a0000 │ │ │ │ - cmneq r2, #40, 20 @ 0x28000 │ │ │ │ - movteq r5, #13724 @ 0x359c │ │ │ │ + cmneq r2, #0, 18 │ │ │ │ + cmneq r2, #216, 18 @ 0x360000 │ │ │ │ + cmneq r2, #24, 20 @ 0x18000 │ │ │ │ + movteq r5, #13708 @ 0x358c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8213dc <__cxa_atexit@plt+0x80f42c> │ │ │ │ - ldr r3, [pc, #32] @ 8213e4 <__cxa_atexit@plt+0x80f434> │ │ │ │ + bcc 8213ec <__cxa_atexit@plt+0x80f43c> │ │ │ │ + ldr r3, [pc, #32] @ 8213f4 <__cxa_atexit@plt+0x80f444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8213e8 <__cxa_atexit@plt+0x80f438> │ │ │ │ + ldr r7, [pc, #16] @ 8213f8 <__cxa_atexit@plt+0x80f448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #120, 16 @ 0x780000 │ │ │ │ - cmneq r2, #192, 12 @ 0xc000000 │ │ │ │ - movteq r5, #13548 @ 0x34ec │ │ │ │ + cmneq r2, #104, 16 @ 0x680000 │ │ │ │ + cmneq r2, #176, 12 @ 0xb000000 │ │ │ │ + movteq r5, #13532 @ 0x34dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821424 <__cxa_atexit@plt+0x80f474> │ │ │ │ - ldr r3, [pc, #32] @ 82142c <__cxa_atexit@plt+0x80f47c> │ │ │ │ + bcc 821434 <__cxa_atexit@plt+0x80f484> │ │ │ │ + ldr r3, [pc, #32] @ 82143c <__cxa_atexit@plt+0x80f48c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821430 <__cxa_atexit@plt+0x80f480> │ │ │ │ + ldr r7, [pc, #16] @ 821440 <__cxa_atexit@plt+0x80f490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #48, 16 @ 0x300000 │ │ │ │ - cmneq r2, #120, 10 @ 0x1e000000 │ │ │ │ - movteq r5, #13476 @ 0x34a4 │ │ │ │ + cmneq r2, #32, 16 @ 0x200000 │ │ │ │ + cmneq r2, #104, 10 @ 0x1a000000 │ │ │ │ + movteq r5, #13460 @ 0x3494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82146c <__cxa_atexit@plt+0x80f4bc> │ │ │ │ - ldr r3, [pc, #32] @ 821474 <__cxa_atexit@plt+0x80f4c4> │ │ │ │ + bcc 82147c <__cxa_atexit@plt+0x80f4cc> │ │ │ │ + ldr r3, [pc, #32] @ 821484 <__cxa_atexit@plt+0x80f4d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821478 <__cxa_atexit@plt+0x80f4c8> │ │ │ │ + ldr r7, [pc, #16] @ 821488 <__cxa_atexit@plt+0x80f4d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq r2, #48, 10 @ 0xc000000 │ │ │ │ - movteq r5, #13416 @ 0x3468 │ │ │ │ + cmneq r2, #216, 14 @ 0x3600000 │ │ │ │ + cmneq r2, #32, 10 @ 0x8000000 │ │ │ │ + movteq r5, #13400 @ 0x3458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821508 <__cxa_atexit@plt+0x80f558> │ │ │ │ + bcc 821518 <__cxa_atexit@plt+0x80f568> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821500 <__cxa_atexit@plt+0x80f550> │ │ │ │ - ldr r3, [pc, #100] @ 821510 <__cxa_atexit@plt+0x80f560> │ │ │ │ + bhi 821510 <__cxa_atexit@plt+0x80f560> │ │ │ │ + ldr r3, [pc, #100] @ 821520 <__cxa_atexit@plt+0x80f570> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 821514 <__cxa_atexit@plt+0x80f564> │ │ │ │ + ldr r2, [pc, #96] @ 821524 <__cxa_atexit@plt+0x80f574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 821518 <__cxa_atexit@plt+0x80f568> │ │ │ │ + ldr r0, [pc, #80] @ 821528 <__cxa_atexit@plt+0x80f578> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 82151c <__cxa_atexit@plt+0x80f56c> │ │ │ │ + ldr r2, [pc, #68] @ 82152c <__cxa_atexit@plt+0x80f57c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 821520 <__cxa_atexit@plt+0x80f570> │ │ │ │ + ldr r8, [pc, #36] @ 821530 <__cxa_atexit@plt+0x80f580> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r2, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r2, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r2, #140, 14 @ 0x2300000 │ │ │ │ - cmneq r2, #88, 16 @ 0x580000 │ │ │ │ - movteq r5, #13192 @ 0x3388 │ │ │ │ + cmneq r2, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r2, #72, 16 @ 0x480000 │ │ │ │ + movteq r5, #13176 @ 0x3378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82155c <__cxa_atexit@plt+0x80f5ac> │ │ │ │ - ldr r3, [pc, #32] @ 821564 <__cxa_atexit@plt+0x80f5b4> │ │ │ │ + bcc 82156c <__cxa_atexit@plt+0x80f5bc> │ │ │ │ + ldr r3, [pc, #32] @ 821574 <__cxa_atexit@plt+0x80f5c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821568 <__cxa_atexit@plt+0x80f5b8> │ │ │ │ + ldr r7, [pc, #16] @ 821578 <__cxa_atexit@plt+0x80f5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #248, 12 @ 0xf800000 │ │ │ │ - cmneq r2, #204, 10 @ 0x33000000 │ │ │ │ - movteq r5, #13120 @ 0x3340 │ │ │ │ + cmneq r2, #232, 12 @ 0xe800000 │ │ │ │ + cmneq r2, #188, 10 @ 0x2f000000 │ │ │ │ + movteq r5, #13104 @ 0x3330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8215a4 <__cxa_atexit@plt+0x80f5f4> │ │ │ │ - ldr r3, [pc, #32] @ 8215ac <__cxa_atexit@plt+0x80f5fc> │ │ │ │ + bcc 8215b4 <__cxa_atexit@plt+0x80f604> │ │ │ │ + ldr r3, [pc, #32] @ 8215bc <__cxa_atexit@plt+0x80f60c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8215b0 <__cxa_atexit@plt+0x80f600> │ │ │ │ + ldr r7, [pc, #16] @ 8215c0 <__cxa_atexit@plt+0x80f610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r2, #132, 10 @ 0x21000000 │ │ │ │ - movteq r5, #13036 @ 0x32ec │ │ │ │ + cmneq r2, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r2, #116, 10 @ 0x1d000000 │ │ │ │ + movteq r5, #13020 @ 0x32dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82161c <__cxa_atexit@plt+0x80f66c> │ │ │ │ + bcc 82162c <__cxa_atexit@plt+0x80f67c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821614 <__cxa_atexit@plt+0x80f664> │ │ │ │ + bhi 821624 <__cxa_atexit@plt+0x80f674> │ │ │ │ mov r3, #3 │ │ │ │ - ldr r2, [pc, #60] @ 821624 <__cxa_atexit@plt+0x80f674> │ │ │ │ + ldr r2, [pc, #60] @ 821634 <__cxa_atexit@plt+0x80f684> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 821628 <__cxa_atexit@plt+0x80f678> │ │ │ │ + ldr r3, [pc, #52] @ 821638 <__cxa_atexit@plt+0x80f688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 82162c <__cxa_atexit@plt+0x80f67c> │ │ │ │ + ldr r3, [pc, #44] @ 82163c <__cxa_atexit@plt+0x80f68c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 821630 <__cxa_atexit@plt+0x80f680> │ │ │ │ + ldr r8, [pc, #32] @ 821640 <__cxa_atexit@plt+0x80f690> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq r2, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq r2, #108, 16 @ 0x6c0000 │ │ │ │ cmneq r2, #60, 12 @ 0x3c00000 │ │ │ │ - cmneq r2, #80, 16 @ 0x500000 │ │ │ │ - movteq r5, #12932 @ 0x3284 │ │ │ │ + cmneq r2, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq r2, #64, 16 @ 0x400000 │ │ │ │ + movteq r5, #12916 @ 0x3274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8216b8 <__cxa_atexit@plt+0x80f708> │ │ │ │ + bcc 8216c8 <__cxa_atexit@plt+0x80f718> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8216b0 <__cxa_atexit@plt+0x80f700> │ │ │ │ - ldr r3, [pc, #92] @ 8216c0 <__cxa_atexit@plt+0x80f710> │ │ │ │ + bhi 8216c0 <__cxa_atexit@plt+0x80f710> │ │ │ │ + ldr r3, [pc, #92] @ 8216d0 <__cxa_atexit@plt+0x80f720> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8216c4 <__cxa_atexit@plt+0x80f714> │ │ │ │ + ldr r2, [pc, #88] @ 8216d4 <__cxa_atexit@plt+0x80f724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #76] @ 8216c8 <__cxa_atexit@plt+0x80f718> │ │ │ │ + ldr r1, [pc, #76] @ 8216d8 <__cxa_atexit@plt+0x80f728> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #68] @ 8216cc <__cxa_atexit@plt+0x80f71c> │ │ │ │ + ldr r2, [pc, #68] @ 8216dc <__cxa_atexit@plt+0x80f72c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8216d0 <__cxa_atexit@plt+0x80f720> │ │ │ │ + ldr r8, [pc, #36] @ 8216e0 <__cxa_atexit@plt+0x80f730> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r2, #208, 10 @ 0x34000000 │ │ │ │ + cmneq r2, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r2, #220, 10 @ 0x37000000 │ │ │ │ - cmneq r2, #180, 14 @ 0x2d00000 │ │ │ │ - movteq r5, #12788 @ 0x31f4 │ │ │ │ + cmneq r2, #204, 10 @ 0x33000000 │ │ │ │ + cmneq r2, #164, 14 @ 0x2900000 │ │ │ │ + movteq r5, #12772 @ 0x31e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821760 <__cxa_atexit@plt+0x80f7b0> │ │ │ │ + bcc 821770 <__cxa_atexit@plt+0x80f7c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821758 <__cxa_atexit@plt+0x80f7a8> │ │ │ │ - ldr r3, [pc, #100] @ 821768 <__cxa_atexit@plt+0x80f7b8> │ │ │ │ + bhi 821768 <__cxa_atexit@plt+0x80f7b8> │ │ │ │ + ldr r3, [pc, #100] @ 821778 <__cxa_atexit@plt+0x80f7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 82176c <__cxa_atexit@plt+0x80f7bc> │ │ │ │ + ldr r2, [pc, #96] @ 82177c <__cxa_atexit@plt+0x80f7cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 821770 <__cxa_atexit@plt+0x80f7c0> │ │ │ │ + ldr r0, [pc, #80] @ 821780 <__cxa_atexit@plt+0x80f7d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 821774 <__cxa_atexit@plt+0x80f7c4> │ │ │ │ + ldr r2, [pc, #68] @ 821784 <__cxa_atexit@plt+0x80f7d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 821778 <__cxa_atexit@plt+0x80f7c8> │ │ │ │ + ldr r8, [pc, #36] @ 821788 <__cxa_atexit@plt+0x80f7d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - cmneq r2, #48, 10 @ 0xc000000 │ │ │ │ + cmneq r2, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r2, #52, 10 @ 0xd000000 │ │ │ │ - cmneq r2, #52, 14 @ 0xd00000 │ │ │ │ - movteq r5, #12664 @ 0x3178 │ │ │ │ + cmneq r2, #36, 10 @ 0x9000000 │ │ │ │ + cmneq r2, #36, 14 @ 0x900000 │ │ │ │ + movteq r5, #12648 @ 0x3168 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821808 <__cxa_atexit@plt+0x80f858> │ │ │ │ + bcc 821818 <__cxa_atexit@plt+0x80f868> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821800 <__cxa_atexit@plt+0x80f850> │ │ │ │ - ldr lr, [pc, #100] @ 821810 <__cxa_atexit@plt+0x80f860> │ │ │ │ + bhi 821810 <__cxa_atexit@plt+0x80f860> │ │ │ │ + ldr lr, [pc, #100] @ 821820 <__cxa_atexit@plt+0x80f870> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 821814 <__cxa_atexit@plt+0x80f864> │ │ │ │ + ldr r2, [pc, #96] @ 821824 <__cxa_atexit@plt+0x80f874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 821818 <__cxa_atexit@plt+0x80f868> │ │ │ │ + ldr r3, [pc, #68] @ 821828 <__cxa_atexit@plt+0x80f878> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 82181c <__cxa_atexit@plt+0x80f86c> │ │ │ │ + ldr r7, [pc, #32] @ 82182c <__cxa_atexit@plt+0x80f87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r2, #136, 8 @ 0x88000000 │ │ │ │ + cmneq r2, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmneq r2, #144, 10 @ 0x24000000 │ │ │ │ - movteq r5, #12388 @ 0x3064 │ │ │ │ + cmneq r2, #128, 10 @ 0x20000000 │ │ │ │ + movteq r5, #12372 @ 0x3054 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821864 <__cxa_atexit@plt+0x80f8b4> │ │ │ │ - ldr r3, [pc, #44] @ 82186c <__cxa_atexit@plt+0x80f8bc> │ │ │ │ + bcc 821874 <__cxa_atexit@plt+0x80f8c4> │ │ │ │ + ldr r3, [pc, #44] @ 82187c <__cxa_atexit@plt+0x80f8cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 821870 <__cxa_atexit@plt+0x80f8c0> │ │ │ │ + ldr r3, [pc, #32] @ 821880 <__cxa_atexit@plt+0x80f8d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 821874 <__cxa_atexit@plt+0x80f8c4> │ │ │ │ + ldr r7, [pc, #20] @ 821884 <__cxa_atexit@plt+0x80f8d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #252, 6 @ 0xf0000003 │ │ │ │ - cmneq r2, #68, 18 @ 0x110000 │ │ │ │ - cmneq r2, #184, 16 @ 0xb80000 │ │ │ │ - movteq r5, #12312 @ 0x3018 │ │ │ │ + cmneq r2, #236, 6 @ 0xb0000003 │ │ │ │ + cmneq r2, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r2, #168, 16 @ 0xa80000 │ │ │ │ + movteq r5, #12296 @ 0x3008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8218f8 <__cxa_atexit@plt+0x80f948> │ │ │ │ + bcc 821908 <__cxa_atexit@plt+0x80f958> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8218f0 <__cxa_atexit@plt+0x80f940> │ │ │ │ - ldr r3, [pc, #88] @ 821900 <__cxa_atexit@plt+0x80f950> │ │ │ │ + bhi 821900 <__cxa_atexit@plt+0x80f950> │ │ │ │ + ldr r3, [pc, #88] @ 821910 <__cxa_atexit@plt+0x80f960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 821904 <__cxa_atexit@plt+0x80f954> │ │ │ │ + ldr r2, [pc, #76] @ 821914 <__cxa_atexit@plt+0x80f964> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 821908 <__cxa_atexit@plt+0x80f958> │ │ │ │ + ldr r3, [pc, #68] @ 821918 <__cxa_atexit@plt+0x80f968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 82190c <__cxa_atexit@plt+0x80f95c> │ │ │ │ + ldr r3, [pc, #60] @ 82191c <__cxa_atexit@plt+0x80f96c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 821910 <__cxa_atexit@plt+0x80f960> │ │ │ │ + ldr r8, [pc, #36] @ 821920 <__cxa_atexit@plt+0x80f970> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #148, 6 @ 0x50000002 │ │ │ │ + cmneq r2, #132, 6 @ 0x10000002 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r2, #160, 6 @ 0x80000002 │ │ │ │ - cmneq r2, #120, 8 @ 0x78000000 │ │ │ │ - cmneq r2, #184, 8 @ 0xb8000000 │ │ │ │ - movteq r4, #16372 @ 0x3ff4 │ │ │ │ + cmneq r2, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r2, #104, 8 @ 0x68000000 │ │ │ │ + cmneq r2, #168, 8 @ 0xa8000000 │ │ │ │ + movteq r4, #16356 @ 0x3fe4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8219a8 <__cxa_atexit@plt+0x80f9f8> │ │ │ │ + bcc 8219b8 <__cxa_atexit@plt+0x80fa08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8219a0 <__cxa_atexit@plt+0x80f9f0> │ │ │ │ - ldr r3, [pc, #108] @ 8219b0 <__cxa_atexit@plt+0x80fa00> │ │ │ │ + bhi 8219b0 <__cxa_atexit@plt+0x80fa00> │ │ │ │ + ldr r3, [pc, #108] @ 8219c0 <__cxa_atexit@plt+0x80fa10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 8219b4 <__cxa_atexit@plt+0x80fa04> │ │ │ │ + ldr lr, [pc, #76] @ 8219c4 <__cxa_atexit@plt+0x80fa14> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 8219b8 <__cxa_atexit@plt+0x80fa08> │ │ │ │ + ldr r7, [pc, #68] @ 8219c8 <__cxa_atexit@plt+0x80fa18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 8219bc <__cxa_atexit@plt+0x80fa0c> │ │ │ │ + ldr r7, [pc, #32] @ 8219cc <__cxa_atexit@plt+0x80fa1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #248, 4 @ 0x8000000f │ │ │ │ + cmneq r2, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - cmneq r2, #240, 6 @ 0xc0000003 │ │ │ │ - movteq r4, #16068 @ 0x3ec4 │ │ │ │ + cmneq r2, #224, 6 @ 0x80000003 │ │ │ │ + movteq r4, #16052 @ 0x3eb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821a04 <__cxa_atexit@plt+0x80fa54> │ │ │ │ - ldr r3, [pc, #44] @ 821a0c <__cxa_atexit@plt+0x80fa5c> │ │ │ │ + bcc 821a14 <__cxa_atexit@plt+0x80fa64> │ │ │ │ + ldr r3, [pc, #44] @ 821a1c <__cxa_atexit@plt+0x80fa6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 821a10 <__cxa_atexit@plt+0x80fa60> │ │ │ │ + ldr r3, [pc, #32] @ 821a20 <__cxa_atexit@plt+0x80fa70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 821a14 <__cxa_atexit@plt+0x80fa64> │ │ │ │ + ldr r7, [pc, #20] @ 821a24 <__cxa_atexit@plt+0x80fa74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #92, 4 @ 0xc0000005 │ │ │ │ - cmneq r2, #104, 18 @ 0x1a0000 │ │ │ │ - cmneq r2, #24, 14 @ 0x600000 │ │ │ │ - movteq r4, #15992 @ 0x3e78 │ │ │ │ + cmneq r2, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq r2, #88, 18 @ 0x160000 │ │ │ │ + cmneq r2, #8, 14 @ 0x200000 │ │ │ │ + movteq r4, #15976 @ 0x3e68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821a98 <__cxa_atexit@plt+0x80fae8> │ │ │ │ + bcc 821aa8 <__cxa_atexit@plt+0x80faf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821a90 <__cxa_atexit@plt+0x80fae0> │ │ │ │ - ldr r3, [pc, #88] @ 821aa0 <__cxa_atexit@plt+0x80faf0> │ │ │ │ + bhi 821aa0 <__cxa_atexit@plt+0x80faf0> │ │ │ │ + ldr r3, [pc, #88] @ 821ab0 <__cxa_atexit@plt+0x80fb00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 821aa4 <__cxa_atexit@plt+0x80faf4> │ │ │ │ + ldr r2, [pc, #76] @ 821ab4 <__cxa_atexit@plt+0x80fb04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 821aa8 <__cxa_atexit@plt+0x80faf8> │ │ │ │ + ldr r3, [pc, #68] @ 821ab8 <__cxa_atexit@plt+0x80fb08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 821aac <__cxa_atexit@plt+0x80fafc> │ │ │ │ + ldr r3, [pc, #60] @ 821abc <__cxa_atexit@plt+0x80fb0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 821ab0 <__cxa_atexit@plt+0x80fb00> │ │ │ │ + ldr r8, [pc, #36] @ 821ac0 <__cxa_atexit@plt+0x80fb10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #244, 2 @ 0x3d │ │ │ │ + cmneq r2, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r2, #0, 4 │ │ │ │ - cmneq r2, #216, 4 @ 0x8000000d │ │ │ │ - cmneq r2, #24, 6 @ 0x60000000 │ │ │ │ - movteq r4, #15956 @ 0x3e54 │ │ │ │ + cmneq r2, #240, 2 @ 0x3c │ │ │ │ + cmneq r2, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r2, #8, 6 @ 0x20000000 │ │ │ │ + movteq r4, #15940 @ 0x3e44 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821b4c <__cxa_atexit@plt+0x80fb9c> │ │ │ │ + bcc 821b5c <__cxa_atexit@plt+0x80fbac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821b44 <__cxa_atexit@plt+0x80fb94> │ │ │ │ - ldr r3, [pc, #112] @ 821b54 <__cxa_atexit@plt+0x80fba4> │ │ │ │ + bhi 821b54 <__cxa_atexit@plt+0x80fba4> │ │ │ │ + ldr r3, [pc, #112] @ 821b64 <__cxa_atexit@plt+0x80fbb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 821b58 <__cxa_atexit@plt+0x80fba8> │ │ │ │ + ldr lr, [pc, #80] @ 821b68 <__cxa_atexit@plt+0x80fbb8> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr sl, [pc, #72] @ 821b5c <__cxa_atexit@plt+0x80fbac> │ │ │ │ + ldr sl, [pc, #72] @ 821b6c <__cxa_atexit@plt+0x80fbbc> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 821b60 <__cxa_atexit@plt+0x80fbb0> │ │ │ │ + ldr r7, [pc, #32] @ 821b70 <__cxa_atexit@plt+0x80fbc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #88, 2 │ │ │ │ + cmneq r2, #72, 2 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmneq r2, #76, 4 @ 0xc0000004 │ │ │ │ - movteq r4, #15352 @ 0x3bf8 │ │ │ │ + cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ + movteq r4, #15336 @ 0x3be8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821b9c <__cxa_atexit@plt+0x80fbec> │ │ │ │ - ldr r3, [pc, #32] @ 821ba4 <__cxa_atexit@plt+0x80fbf4> │ │ │ │ + bcc 821bac <__cxa_atexit@plt+0x80fbfc> │ │ │ │ + ldr r3, [pc, #32] @ 821bb4 <__cxa_atexit@plt+0x80fc04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821ba8 <__cxa_atexit@plt+0x80fbf8> │ │ │ │ + ldr r7, [pc, #16] @ 821bb8 <__cxa_atexit@plt+0x80fc08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #184 @ 0xb8 │ │ │ │ - cmneq r2, #12 │ │ │ │ - movteq r4, #15280 @ 0x3bb0 │ │ │ │ + cmneq r2, #168 @ 0xa8 │ │ │ │ + cmneq r2, #252, 30 @ 0x3f0 │ │ │ │ + movteq r4, #15264 @ 0x3ba0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821be4 <__cxa_atexit@plt+0x80fc34> │ │ │ │ - ldr r3, [pc, #32] @ 821bec <__cxa_atexit@plt+0x80fc3c> │ │ │ │ + bcc 821bf4 <__cxa_atexit@plt+0x80fc44> │ │ │ │ + ldr r3, [pc, #32] @ 821bfc <__cxa_atexit@plt+0x80fc4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821bf0 <__cxa_atexit@plt+0x80fc40> │ │ │ │ + ldr r7, [pc, #16] @ 821c00 <__cxa_atexit@plt+0x80fc50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #112 @ 0x70 │ │ │ │ - cmneq r2, #196, 30 @ 0x310 │ │ │ │ - movteq r4, #15488 @ 0x3c80 │ │ │ │ + cmneq r2, #96 @ 0x60 │ │ │ │ + cmneq r2, #180, 30 @ 0x2d0 │ │ │ │ + movteq r4, #15472 @ 0x3c70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821c74 <__cxa_atexit@plt+0x80fcc4> │ │ │ │ + bcc 821c84 <__cxa_atexit@plt+0x80fcd4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821c6c <__cxa_atexit@plt+0x80fcbc> │ │ │ │ - ldr r3, [pc, #88] @ 821c7c <__cxa_atexit@plt+0x80fccc> │ │ │ │ + bhi 821c7c <__cxa_atexit@plt+0x80fccc> │ │ │ │ + ldr r3, [pc, #88] @ 821c8c <__cxa_atexit@plt+0x80fcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 821c80 <__cxa_atexit@plt+0x80fcd0> │ │ │ │ + ldr r2, [pc, #84] @ 821c90 <__cxa_atexit@plt+0x80fce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #60] @ 821c84 <__cxa_atexit@plt+0x80fcd4> │ │ │ │ + ldr r1, [pc, #60] @ 821c94 <__cxa_atexit@plt+0x80fce4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 821c88 <__cxa_atexit@plt+0x80fcd8> │ │ │ │ + ldr r7, [pc, #32] @ 821c98 <__cxa_atexit@plt+0x80fce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r2, #16 │ │ │ │ + cmneq r2, #0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r2, #212, 10 @ 0x35000000 │ │ │ │ - movteq r4, #15500 @ 0x3c8c │ │ │ │ + cmneq r2, #196, 10 @ 0x31000000 │ │ │ │ + movteq r4, #15484 @ 0x3c7c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821d2c <__cxa_atexit@plt+0x80fd7c> │ │ │ │ + bcc 821d3c <__cxa_atexit@plt+0x80fd8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821d24 <__cxa_atexit@plt+0x80fd74> │ │ │ │ - ldr r3, [pc, #120] @ 821d34 <__cxa_atexit@plt+0x80fd84> │ │ │ │ + bhi 821d34 <__cxa_atexit@plt+0x80fd84> │ │ │ │ + ldr r3, [pc, #120] @ 821d44 <__cxa_atexit@plt+0x80fd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #84] @ 821d38 <__cxa_atexit@plt+0x80fd88> │ │ │ │ + ldr r9, [pc, #84] @ 821d48 <__cxa_atexit@plt+0x80fd98> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 821d3c <__cxa_atexit@plt+0x80fd8c> │ │ │ │ + ldr sl, [pc, #80] @ 821d4c <__cxa_atexit@plt+0x80fd9c> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 821d40 <__cxa_atexit@plt+0x80fd90> │ │ │ │ + ldr r7, [pc, #32] @ 821d50 <__cxa_atexit@plt+0x80fda0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #128, 30 @ 0x200 │ │ │ │ + cmneq r2, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - cmneq r2, #108 @ 0x6c │ │ │ │ - movteq r4, #14872 @ 0x3a18 │ │ │ │ + cmneq r2, #92 @ 0x5c │ │ │ │ + movteq r4, #14856 @ 0x3a08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821d7c <__cxa_atexit@plt+0x80fdcc> │ │ │ │ - ldr r3, [pc, #32] @ 821d84 <__cxa_atexit@plt+0x80fdd4> │ │ │ │ + bcc 821d8c <__cxa_atexit@plt+0x80fddc> │ │ │ │ + ldr r3, [pc, #32] @ 821d94 <__cxa_atexit@plt+0x80fde4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821d88 <__cxa_atexit@plt+0x80fdd8> │ │ │ │ + ldr r7, [pc, #16] @ 821d98 <__cxa_atexit@plt+0x80fde8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #216, 28 @ 0xd80 │ │ │ │ - cmneq r2, #44, 28 @ 0x2c0 │ │ │ │ - movteq r4, #14800 @ 0x39d0 │ │ │ │ + cmneq r2, #200, 28 @ 0xc80 │ │ │ │ + cmneq r2, #28, 28 @ 0x1c0 │ │ │ │ + movteq r4, #14784 @ 0x39c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821dc4 <__cxa_atexit@plt+0x80fe14> │ │ │ │ - ldr r3, [pc, #32] @ 821dcc <__cxa_atexit@plt+0x80fe1c> │ │ │ │ + bcc 821dd4 <__cxa_atexit@plt+0x80fe24> │ │ │ │ + ldr r3, [pc, #32] @ 821ddc <__cxa_atexit@plt+0x80fe2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 821dd0 <__cxa_atexit@plt+0x80fe20> │ │ │ │ + ldr r7, [pc, #16] @ 821de0 <__cxa_atexit@plt+0x80fe30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #144, 28 @ 0x900 │ │ │ │ - cmneq r2, #228, 26 @ 0x3900 │ │ │ │ - movteq r4, #14992 @ 0x3a90 │ │ │ │ + cmneq r2, #128, 28 @ 0x800 │ │ │ │ + cmneq r2, #212, 26 @ 0x3500 │ │ │ │ + movteq r4, #14976 @ 0x3a80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821e54 <__cxa_atexit@plt+0x80fea4> │ │ │ │ + bcc 821e64 <__cxa_atexit@plt+0x80feb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821e4c <__cxa_atexit@plt+0x80fe9c> │ │ │ │ - ldr r3, [pc, #88] @ 821e5c <__cxa_atexit@plt+0x80feac> │ │ │ │ + bhi 821e5c <__cxa_atexit@plt+0x80feac> │ │ │ │ + ldr r3, [pc, #88] @ 821e6c <__cxa_atexit@plt+0x80febc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 821e60 <__cxa_atexit@plt+0x80feb0> │ │ │ │ + ldr r2, [pc, #84] @ 821e70 <__cxa_atexit@plt+0x80fec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #60] @ 821e64 <__cxa_atexit@plt+0x80feb4> │ │ │ │ + ldr r1, [pc, #60] @ 821e74 <__cxa_atexit@plt+0x80fec4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 821e68 <__cxa_atexit@plt+0x80feb8> │ │ │ │ + ldr r7, [pc, #32] @ 821e78 <__cxa_atexit@plt+0x80fec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r2, #48, 28 @ 0x300 │ │ │ │ + cmneq r2, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r2, #204, 6 @ 0x30000003 │ │ │ │ - movteq r4, #14144 @ 0x3740 │ │ │ │ + cmneq r2, #188, 6 @ 0xf0000002 │ │ │ │ + movteq r4, #14128 @ 0x3730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821ea8 <__cxa_atexit@plt+0x80fef8> │ │ │ │ - ldr r8, [pc, #36] @ 821eb0 <__cxa_atexit@plt+0x80ff00> │ │ │ │ + bcc 821eb8 <__cxa_atexit@plt+0x80ff08> │ │ │ │ + ldr r8, [pc, #36] @ 821ec0 <__cxa_atexit@plt+0x80ff10> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 821eb4 <__cxa_atexit@plt+0x80ff04> │ │ │ │ + ldr r3, [pc, #32] @ 821ec4 <__cxa_atexit@plt+0x80ff14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 821eb8 <__cxa_atexit@plt+0x80ff08> │ │ │ │ + ldr r7, [pc, #20] @ 821ec8 <__cxa_atexit@plt+0x80ff18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #4, 24 @ 0x400 │ │ │ │ - cmneq r2, #168, 26 @ 0x2a00 │ │ │ │ - cmneq r2, #216, 26 @ 0x3600 │ │ │ │ - movteq r4, #14076 @ 0x36fc │ │ │ │ + tsteq lr, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r2, #152, 26 @ 0x2600 │ │ │ │ + cmneq r2, #200, 26 @ 0x3200 │ │ │ │ + movteq r4, #14060 @ 0x36ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821f18 <__cxa_atexit@plt+0x80ff68> │ │ │ │ + bcc 821f28 <__cxa_atexit@plt+0x80ff78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821f10 <__cxa_atexit@plt+0x80ff60> │ │ │ │ - ldr r3, [pc, #52] @ 821f20 <__cxa_atexit@plt+0x80ff70> │ │ │ │ + bhi 821f20 <__cxa_atexit@plt+0x80ff70> │ │ │ │ + ldr r3, [pc, #52] @ 821f30 <__cxa_atexit@plt+0x80ff80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 821f24 <__cxa_atexit@plt+0x80ff74> │ │ │ │ + ldr r2, [pc, #48] @ 821f34 <__cxa_atexit@plt+0x80ff84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 821f28 <__cxa_atexit@plt+0x80ff78> │ │ │ │ + ldr r7, [pc, #28] @ 821f38 <__cxa_atexit@plt+0x80ff88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r2, #72, 26 @ 0x1200 │ │ │ │ - cmneq r2, #44, 30 @ 0xb0 │ │ │ │ - movteq r4, #14576 @ 0x38f0 │ │ │ │ + cmneq r2, #56, 26 @ 0xe00 │ │ │ │ + cmneq r2, #28, 30 @ 0x70 │ │ │ │ + movteq r4, #14560 @ 0x38e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 821f8c <__cxa_atexit@plt+0x80ffdc> │ │ │ │ + bcc 821f9c <__cxa_atexit@plt+0x80ffec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 821f84 <__cxa_atexit@plt+0x80ffd4> │ │ │ │ - ldr r3, [pc, #56] @ 821f94 <__cxa_atexit@plt+0x80ffe4> │ │ │ │ + bhi 821f94 <__cxa_atexit@plt+0x80ffe4> │ │ │ │ + ldr r3, [pc, #56] @ 821fa4 <__cxa_atexit@plt+0x80fff4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 821f98 <__cxa_atexit@plt+0x80ffe8> │ │ │ │ + ldr r2, [pc, #52] @ 821fa8 <__cxa_atexit@plt+0x80fff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 821f9c <__cxa_atexit@plt+0x80ffec> │ │ │ │ + ldr r7, [pc, #28] @ 821fac <__cxa_atexit@plt+0x80fffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, #216, 24 @ 0xd800 │ │ │ │ - cmneq r2, #96, 16 @ 0x600000 │ │ │ │ - movteq r4, #14476 @ 0x388c │ │ │ │ + cmneq r2, #200, 24 @ 0xc800 │ │ │ │ + cmneq r2, #80, 16 @ 0x500000 │ │ │ │ + movteq r4, #14460 @ 0x387c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82200c <__cxa_atexit@plt+0x81005c> │ │ │ │ + bcc 82201c <__cxa_atexit@plt+0x81006c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822004 <__cxa_atexit@plt+0x810054> │ │ │ │ - ldr r3, [pc, #68] @ 822014 <__cxa_atexit@plt+0x810064> │ │ │ │ + bhi 822014 <__cxa_atexit@plt+0x810064> │ │ │ │ + ldr r3, [pc, #68] @ 822024 <__cxa_atexit@plt+0x810074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 822018 <__cxa_atexit@plt+0x810068> │ │ │ │ + ldr r3, [pc, #52] @ 822028 <__cxa_atexit@plt+0x810078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 82201c <__cxa_atexit@plt+0x81006c> │ │ │ │ + ldr r7, [pc, #36] @ 82202c <__cxa_atexit@plt+0x81007c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 822020 <__cxa_atexit@plt+0x810070> │ │ │ │ + ldr r8, [pc, #32] @ 822030 <__cxa_atexit@plt+0x810080> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #108, 24 @ 0x6c00 │ │ │ │ + cmneq r2, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r2, #88, 24 @ 0x5800 │ │ │ │ - cmneq r2, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r2, #72, 24 @ 0x4800 │ │ │ │ + cmneq r2, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822050 <__cxa_atexit@plt+0x8100a0> │ │ │ │ - ldr r3, [pc, #24] @ 822058 <__cxa_atexit@plt+0x8100a8> │ │ │ │ + bcc 822060 <__cxa_atexit@plt+0x8100b0> │ │ │ │ + ldr r3, [pc, #24] @ 822068 <__cxa_atexit@plt+0x8100b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #252, 22 @ 0x3f000 │ │ │ │ - movteq r4, #14304 @ 0x37e0 │ │ │ │ + cmneq r2, #236, 22 @ 0x3b000 │ │ │ │ + movteq r4, #14288 @ 0x37d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8220b4 <__cxa_atexit@plt+0x810104> │ │ │ │ - ldr r3, [pc, #64] @ 8220c4 <__cxa_atexit@plt+0x810114> │ │ │ │ + bhi 8220c4 <__cxa_atexit@plt+0x810114> │ │ │ │ + ldr r3, [pc, #64] @ 8220d4 <__cxa_atexit@plt+0x810124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 8220c8 <__cxa_atexit@plt+0x810118> │ │ │ │ + ldr r2, [pc, #56] @ 8220d8 <__cxa_atexit@plt+0x810128> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 8220cc <__cxa_atexit@plt+0x81011c> │ │ │ │ + ldr r7, [pc, #28] @ 8220dc <__cxa_atexit@plt+0x81012c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r2, #240, 28 @ 0xf00 │ │ │ │ - movteq r4, #14124 @ 0x372c │ │ │ │ + cmneq r2, #224, 28 @ 0xe00 │ │ │ │ + movteq r4, #14108 @ 0x371c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82210c <__cxa_atexit@plt+0x81015c> │ │ │ │ - ldr r3, [pc, #36] @ 822114 <__cxa_atexit@plt+0x810164> │ │ │ │ + bcc 82211c <__cxa_atexit@plt+0x81016c> │ │ │ │ + ldr r3, [pc, #36] @ 822124 <__cxa_atexit@plt+0x810174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 822118 <__cxa_atexit@plt+0x810168> │ │ │ │ + ldr r7, [pc, #16] @ 822128 <__cxa_atexit@plt+0x810178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #76, 22 @ 0x13000 │ │ │ │ - cmneq r2, #224, 12 @ 0xe000000 │ │ │ │ - movteq r4, #14060 @ 0x36ec │ │ │ │ + cmneq r2, #60, 22 @ 0xf000 │ │ │ │ + cmneq r2, #208, 12 @ 0xd000000 │ │ │ │ + movteq r4, #14044 @ 0x36dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82219c <__cxa_atexit@plt+0x8101ec> │ │ │ │ + bcc 8221ac <__cxa_atexit@plt+0x8101fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822194 <__cxa_atexit@plt+0x8101e4> │ │ │ │ - ldr r3, [pc, #88] @ 8221a4 <__cxa_atexit@plt+0x8101f4> │ │ │ │ + bhi 8221a4 <__cxa_atexit@plt+0x8101f4> │ │ │ │ + ldr r3, [pc, #88] @ 8221b4 <__cxa_atexit@plt+0x810204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #60] @ 8221a8 <__cxa_atexit@plt+0x8101f8> │ │ │ │ + ldr r7, [pc, #60] @ 8221b8 <__cxa_atexit@plt+0x810208> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 8221ac <__cxa_atexit@plt+0x8101fc> │ │ │ │ + ldr r7, [pc, #36] @ 8221bc <__cxa_atexit@plt+0x81020c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 8221b0 <__cxa_atexit@plt+0x810200> │ │ │ │ + ldr r9, [pc, #32] @ 8221c0 <__cxa_atexit@plt+0x810210> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #240, 20 @ 0xf0000 │ │ │ │ + cmneq r2, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r2, #116, 26 @ 0x1d00 │ │ │ │ - cmneq r2, #228, 4 @ 0x4000000e │ │ │ │ - movteq r4, #14228 @ 0x3794 │ │ │ │ + cmneq r2, #100, 26 @ 0x1900 │ │ │ │ + cmneq r2, #212, 4 @ 0x4000000d │ │ │ │ + movteq r4, #14212 @ 0x3784 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822288 <__cxa_atexit@plt+0x8102d8> │ │ │ │ + bcc 822298 <__cxa_atexit@plt+0x8102e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822280 <__cxa_atexit@plt+0x8102d0> │ │ │ │ + bhi 822290 <__cxa_atexit@plt+0x8102e0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ mov lr, r8 │ │ │ │ - ldr r8, [pc, #116] @ 822290 <__cxa_atexit@plt+0x8102e0> │ │ │ │ + ldr r8, [pc, #116] @ 8222a0 <__cxa_atexit@plt+0x8102f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str lr, [r5, #44] @ 0x2c │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #88] @ 822294 <__cxa_atexit@plt+0x8102e4> │ │ │ │ + ldr r1, [pc, #88] @ 8222a4 <__cxa_atexit@plt+0x8102f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #84] @ 822298 <__cxa_atexit@plt+0x8102e8> │ │ │ │ + ldr r3, [pc, #84] @ 8222a8 <__cxa_atexit@plt+0x8102f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str ip, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r4, r9, fp} │ │ │ │ str sl, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 82229c <__cxa_atexit@plt+0x8102ec> │ │ │ │ + ldr r7, [pc, #36] @ 8222ac <__cxa_atexit@plt+0x8102fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ - cmneq r2, #20, 22 @ 0x5000 │ │ │ │ - movteq r4, #13960 @ 0x3688 │ │ │ │ + cmneq r2, #4, 22 @ 0x1000 │ │ │ │ + movteq r4, #13944 @ 0x3678 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8222d8 <__cxa_atexit@plt+0x810328> │ │ │ │ + bne 8222e8 <__cxa_atexit@plt+0x810338> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #156] @ 822360 <__cxa_atexit@plt+0x8103b0> │ │ │ │ + ldr r3, [pc, #156] @ 822370 <__cxa_atexit@plt+0x8103c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - ldr r3, [pc, #148] @ 822364 <__cxa_atexit@plt+0x8103b4> │ │ │ │ + ldr r3, [pc, #148] @ 822374 <__cxa_atexit@plt+0x8103c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822354 <__cxa_atexit@plt+0x8103a4> │ │ │ │ + bhi 822364 <__cxa_atexit@plt+0x8103b4> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #96] @ 822368 <__cxa_atexit@plt+0x8103b8> │ │ │ │ + ldr r8, [pc, #96] @ 822378 <__cxa_atexit@plt+0x8103c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ 82236c <__cxa_atexit@plt+0x8103bc> │ │ │ │ + ldr r9, [pc, #92] @ 82237c <__cxa_atexit@plt+0x8103cc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 822370 <__cxa_atexit@plt+0x8103c0> │ │ │ │ + ldr sl, [pc, #88] @ 822380 <__cxa_atexit@plt+0x8103d0> │ │ │ │ add sl, pc, sl │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub ip, r6, #40 @ 0x28 │ │ │ │ stm ip, {r0, r3, r7} │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #36] @ 822374 <__cxa_atexit@plt+0x8103c4> │ │ │ │ + ldr r7, [pc, #36] @ 822384 <__cxa_atexit@plt+0x8103d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #124, 18 @ 0x1f0000 │ │ │ │ - cmneq r2, #8, 10 @ 0x2000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r2, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - cmneq r2, #0, 24 │ │ │ │ - movteq r4, #13528 @ 0x34d8 │ │ │ │ + cmneq r2, #240, 22 @ 0x3c000 │ │ │ │ + movteq r4, #13512 @ 0x34c8 │ │ │ │ andeq sp, r0, fp, asr #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8223fc <__cxa_atexit@plt+0x81044c> │ │ │ │ + bne 82240c <__cxa_atexit@plt+0x81045c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822418 <__cxa_atexit@plt+0x810468> │ │ │ │ + bhi 822428 <__cxa_atexit@plt+0x810478> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #112] @ 82242c <__cxa_atexit@plt+0x81047c> │ │ │ │ + ldr lr, [pc, #112] @ 82243c <__cxa_atexit@plt+0x81048c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 822430 <__cxa_atexit@plt+0x810480> │ │ │ │ + ldr r9, [pc, #108] @ 822440 <__cxa_atexit@plt+0x810490> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #84] @ 822434 <__cxa_atexit@plt+0x810484> │ │ │ │ + ldr r3, [pc, #84] @ 822444 <__cxa_atexit@plt+0x810494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #32] @ 822424 <__cxa_atexit@plt+0x810474> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #32] @ 822434 <__cxa_atexit@plt+0x810484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ - ldr r3, [pc, #24] @ 822428 <__cxa_atexit@plt+0x810478> │ │ │ │ + ldr r3, [pc, #24] @ 822438 <__cxa_atexit@plt+0x810488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq r2, #200, 6 @ 0x20000003 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r2, #184, 6 @ 0xe0000002 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - cmneq r2, #132, 16 @ 0x840000 │ │ │ │ - movteq r4, #12768 @ 0x31e0 │ │ │ │ + cmneq r2, #116, 16 @ 0x740000 │ │ │ │ + movteq r4, #12752 @ 0x31d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822470 <__cxa_atexit@plt+0x8104c0> │ │ │ │ - ldr r3, [pc, #32] @ 822478 <__cxa_atexit@plt+0x8104c8> │ │ │ │ + bcc 822480 <__cxa_atexit@plt+0x8104d0> │ │ │ │ + ldr r3, [pc, #32] @ 822488 <__cxa_atexit@plt+0x8104d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82247c <__cxa_atexit@plt+0x8104cc> │ │ │ │ + ldr r7, [pc, #16] @ 82248c <__cxa_atexit@plt+0x8104dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228, 14 @ 0x3900000 │ │ │ │ - cmneq r2, #140 @ 0x8c │ │ │ │ + cmneq r2, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r2, #124 @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8224ac <__cxa_atexit@plt+0x8104fc> │ │ │ │ - ldr r3, [pc, #24] @ 8224b4 <__cxa_atexit@plt+0x810504> │ │ │ │ + bcc 8224bc <__cxa_atexit@plt+0x81050c> │ │ │ │ + ldr r3, [pc, #24] @ 8224c4 <__cxa_atexit@plt+0x810514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #160, 14 @ 0x2800000 │ │ │ │ - movteq r4, #12652 @ 0x316c │ │ │ │ + cmneq r2, #144, 14 @ 0x2400000 │ │ │ │ + movteq r4, #12636 @ 0x315c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822534 <__cxa_atexit@plt+0x810584> │ │ │ │ + bcc 822544 <__cxa_atexit@plt+0x810594> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82252c <__cxa_atexit@plt+0x81057c> │ │ │ │ - ldr r3, [pc, #84] @ 82253c <__cxa_atexit@plt+0x81058c> │ │ │ │ + bhi 82253c <__cxa_atexit@plt+0x81058c> │ │ │ │ + ldr r3, [pc, #84] @ 82254c <__cxa_atexit@plt+0x81059c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 822540 <__cxa_atexit@plt+0x810590> │ │ │ │ + ldr r2, [pc, #80] @ 822550 <__cxa_atexit@plt+0x8105a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 822544 <__cxa_atexit@plt+0x810594> │ │ │ │ + ldr r1, [pc, #60] @ 822554 <__cxa_atexit@plt+0x8105a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 822548 <__cxa_atexit@plt+0x810598> │ │ │ │ + ldr r7, [pc, #32] @ 822558 <__cxa_atexit@plt+0x8105a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r2, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #40, 14 @ 0xa00000 │ │ │ │ - movteq r4, #13324 @ 0x340c │ │ │ │ + cmneq r2, #24, 14 @ 0x600000 │ │ │ │ + movteq r4, #13308 @ 0x33fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822610 <__cxa_atexit@plt+0x810660> │ │ │ │ + bcc 822620 <__cxa_atexit@plt+0x810670> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822608 <__cxa_atexit@plt+0x810658> │ │ │ │ + bhi 822618 <__cxa_atexit@plt+0x810668> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r4, r9, sl} │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, r3, lr} │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr lr, [pc, #108] @ 822618 <__cxa_atexit@plt+0x810668> │ │ │ │ + ldr lr, [pc, #108] @ 822628 <__cxa_atexit@plt+0x810678> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r0, [pc, #92] @ 82261c <__cxa_atexit@plt+0x81066c> │ │ │ │ + ldr r0, [pc, #92] @ 82262c <__cxa_atexit@plt+0x81067c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ sub r0, r6, #48 @ 0x30 │ │ │ │ stm r0, {r2, fp, ip} │ │ │ │ sub r0, r6, #36 @ 0x24 │ │ │ │ stm r0, {r4, r9, sl} │ │ │ │ - ldr r0, [pc, #64] @ 822620 <__cxa_atexit@plt+0x810670> │ │ │ │ + ldr r0, [pc, #64] @ 822630 <__cxa_atexit@plt+0x810680> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - cmneq r2, #132, 12 @ 0x8400000 │ │ │ │ - movteq r3, #16344 @ 0x3fd8 │ │ │ │ + cmneq r2, #116, 12 @ 0x7400000 │ │ │ │ + movteq r3, #16328 @ 0x3fc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82265c <__cxa_atexit@plt+0x8106ac> │ │ │ │ - ldr r3, [pc, #32] @ 822664 <__cxa_atexit@plt+0x8106b4> │ │ │ │ + bcc 82266c <__cxa_atexit@plt+0x8106bc> │ │ │ │ + ldr r3, [pc, #32] @ 822674 <__cxa_atexit@plt+0x8106c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 822668 <__cxa_atexit@plt+0x8106b8> │ │ │ │ + ldr r7, [pc, #16] @ 822678 <__cxa_atexit@plt+0x8106c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #248, 10 @ 0x3e000000 │ │ │ │ - cmneq r2, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r2, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq r2, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822698 <__cxa_atexit@plt+0x8106e8> │ │ │ │ - ldr r3, [pc, #24] @ 8226a0 <__cxa_atexit@plt+0x8106f0> │ │ │ │ + bcc 8226a8 <__cxa_atexit@plt+0x8106f8> │ │ │ │ + ldr r3, [pc, #24] @ 8226b0 <__cxa_atexit@plt+0x810700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #180, 10 @ 0x2d000000 │ │ │ │ - movteq r3, #16228 @ 0x3f64 │ │ │ │ + cmneq r2, #164, 10 @ 0x29000000 │ │ │ │ + movteq r3, #16212 @ 0x3f54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822720 <__cxa_atexit@plt+0x810770> │ │ │ │ + bcc 822730 <__cxa_atexit@plt+0x810780> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822718 <__cxa_atexit@plt+0x810768> │ │ │ │ - ldr r3, [pc, #84] @ 822728 <__cxa_atexit@plt+0x810778> │ │ │ │ + bhi 822728 <__cxa_atexit@plt+0x810778> │ │ │ │ + ldr r3, [pc, #84] @ 822738 <__cxa_atexit@plt+0x810788> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82272c <__cxa_atexit@plt+0x81077c> │ │ │ │ + ldr r2, [pc, #80] @ 82273c <__cxa_atexit@plt+0x81078c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 822730 <__cxa_atexit@plt+0x810780> │ │ │ │ + ldr r1, [pc, #60] @ 822740 <__cxa_atexit@plt+0x810790> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 822734 <__cxa_atexit@plt+0x810784> │ │ │ │ + ldr r7, [pc, #32] @ 822744 <__cxa_atexit@plt+0x810794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r2, #96, 10 @ 0x18000000 │ │ │ │ + cmneq r2, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #60, 10 @ 0xf000000 │ │ │ │ - movteq r4, #12472 @ 0x30b8 │ │ │ │ + cmneq r2, #44, 10 @ 0xb000000 │ │ │ │ + movteq r4, #12456 @ 0x30a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822770 <__cxa_atexit@plt+0x8107c0> │ │ │ │ - ldr r3, [pc, #32] @ 822778 <__cxa_atexit@plt+0x8107c8> │ │ │ │ + bcc 822780 <__cxa_atexit@plt+0x8107d0> │ │ │ │ + ldr r3, [pc, #32] @ 822788 <__cxa_atexit@plt+0x8107d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82277c <__cxa_atexit@plt+0x8107cc> │ │ │ │ + ldr r7, [pc, #16] @ 82278c <__cxa_atexit@plt+0x8107dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228, 8 @ 0xe4000000 │ │ │ │ - cmneq r2, #32, 6 @ 0x80000000 │ │ │ │ - movteq r4, #12808 @ 0x3208 │ │ │ │ + cmneq r2, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r2, #16, 6 @ 0x40000000 │ │ │ │ + movteq r4, #12792 @ 0x31f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822848 <__cxa_atexit@plt+0x810898> │ │ │ │ + bcc 822858 <__cxa_atexit@plt+0x8108a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822840 <__cxa_atexit@plt+0x810890> │ │ │ │ + bhi 822850 <__cxa_atexit@plt+0x8108a0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r2, [sp] │ │ │ │ add ip, r7, #15 │ │ │ │ ldm ip, {r0, r2, sl, ip} │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #31] │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r9, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #108] @ 822850 <__cxa_atexit@plt+0x8108a0> │ │ │ │ + ldr r7, [pc, #108] @ 822860 <__cxa_atexit@plt+0x8108b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ str lr, [r5, #44] @ 0x2c │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #84] @ 822854 <__cxa_atexit@plt+0x8108a4> │ │ │ │ + ldr r7, [pc, #84] @ 822864 <__cxa_atexit@plt+0x8108b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r1, fp, ip} │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 822858 <__cxa_atexit@plt+0x8108a8> │ │ │ │ + ldr r7, [pc, #32] @ 822868 <__cxa_atexit@plt+0x8108b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffea70 │ │ │ │ - cmneq r2, #252, 16 @ 0xfc0000 │ │ │ │ - movteq r4, #12592 @ 0x3130 │ │ │ │ + cmneq r2, #236, 16 @ 0xec0000 │ │ │ │ + movteq r4, #12576 @ 0x3120 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 822884 <__cxa_atexit@plt+0x8108d4> │ │ │ │ + bne 822894 <__cxa_atexit@plt+0x8108e4> │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #4 │ │ │ │ - b 822958 <__cxa_atexit@plt+0x8109a8> │ │ │ │ + b 822968 <__cxa_atexit@plt+0x8109b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8228c8 <__cxa_atexit@plt+0x810918> │ │ │ │ + bhi 8228d8 <__cxa_atexit@plt+0x810928> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #48] @ 8228d4 <__cxa_atexit@plt+0x810924> │ │ │ │ + ldr r3, [pc, #48] @ 8228e4 <__cxa_atexit@plt+0x810934> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 8228d8 <__cxa_atexit@plt+0x810928> │ │ │ │ + ldr r2, [pc, #44] @ 8228e8 <__cxa_atexit@plt+0x810938> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 8228dc <__cxa_atexit@plt+0x81092c> │ │ │ │ + ldr r7, [pc, #24] @ 8228ec <__cxa_atexit@plt+0x81093c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r2, #112, 16 @ 0x700000 │ │ │ │ - movteq r4, #12444 @ 0x309c │ │ │ │ + cmneq r2, #96, 16 @ 0x600000 │ │ │ │ + movteq r4, #12428 @ 0x308c │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 822910 <__cxa_atexit@plt+0x810960> │ │ │ │ - ldr r0, [pc, #72] @ 822948 <__cxa_atexit@plt+0x810998> │ │ │ │ + bne 822920 <__cxa_atexit@plt+0x810970> │ │ │ │ + ldr r0, [pc, #72] @ 822958 <__cxa_atexit@plt+0x8109a8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #11 │ │ │ │ - b 822938 <__cxa_atexit@plt+0x810988> │ │ │ │ + b 822948 <__cxa_atexit@plt+0x810998> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #48] @ 82294c <__cxa_atexit@plt+0x81099c> │ │ │ │ + ldr r3, [pc, #48] @ 82295c <__cxa_atexit@plt+0x8109ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #40] @ 822950 <__cxa_atexit@plt+0x8109a0> │ │ │ │ + ldr r0, [pc, #40] @ 822960 <__cxa_atexit@plt+0x8109b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #11 │ │ │ │ mov r1, #12 │ │ │ │ - ldr r2, [pc, #28] @ 822954 <__cxa_atexit@plt+0x8109a4> │ │ │ │ + ldr r2, [pc, #28] @ 822964 <__cxa_atexit@plt+0x8109b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r2, #36, 6 @ 0x90000000 │ │ │ │ - cmneq r2, #32, 28 @ 0x200 │ │ │ │ - cmneq r2, #160, 28 @ 0xa00 │ │ │ │ - ldr r7, [pc, #24] @ 822978 <__cxa_atexit@plt+0x8109c8> │ │ │ │ + cmneq r2, #20, 6 @ 0x50000000 │ │ │ │ + cmneq r2, #16, 28 @ 0x100 │ │ │ │ + cmneq r2, #144, 28 @ 0x900 │ │ │ │ + ldr r7, [pc, #24] @ 822988 <__cxa_atexit@plt+0x8109d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #8] @ 82297c <__cxa_atexit@plt+0x8109cc> │ │ │ │ + ldr r7, [pc, #8] @ 82298c <__cxa_atexit@plt+0x8109dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r2, #60, 16 @ 0x3c0000 │ │ │ │ - movteq r3, #16364 @ 0x3fec │ │ │ │ + cmneq r2, #44, 16 @ 0x2c0000 │ │ │ │ + movteq r3, #16348 @ 0x3fdc │ │ │ │ andeq ip, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 822a2c <__cxa_atexit@plt+0x810a7c> │ │ │ │ + bne 822a3c <__cxa_atexit@plt+0x810a8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822a48 <__cxa_atexit@plt+0x810a98> │ │ │ │ + bhi 822a58 <__cxa_atexit@plt+0x810aa8> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add ip, r5, #28 │ │ │ │ ldm ip, {r1, r2, ip} │ │ │ │ ldr lr, [r7, #2] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r0, [pc, #116] @ 822a5c <__cxa_atexit@plt+0x810aac> │ │ │ │ + ldr r0, [pc, #116] @ 822a6c <__cxa_atexit@plt+0x810abc> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1, r2, sl, ip} │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #92] @ 822a60 <__cxa_atexit@plt+0x810ab0> │ │ │ │ + ldr r3, [pc, #92] @ 822a70 <__cxa_atexit@plt+0x810ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #72] @ 822a64 <__cxa_atexit@plt+0x810ab4> │ │ │ │ + ldr r2, [pc, #72] @ 822a74 <__cxa_atexit@plt+0x810ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #32] @ 822a54 <__cxa_atexit@plt+0x810aa4> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #32] @ 822a64 <__cxa_atexit@plt+0x810ab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r3, [pc, #24] @ 822a58 <__cxa_atexit@plt+0x810aa8> │ │ │ │ + ldr r3, [pc, #24] @ 822a68 <__cxa_atexit@plt+0x810ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r2, #12, 4 @ 0xc0000000 │ │ │ │ - cmneq r2, #152, 26 @ 0x2600 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r2, #252, 2 @ 0x3f │ │ │ │ + cmneq r2, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - cmneq r2, #96, 4 │ │ │ │ + cmneq r2, #80, 4 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - movteq r3, #15724 @ 0x3d6c │ │ │ │ + movteq r3, #15708 @ 0x3d5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822aa0 <__cxa_atexit@plt+0x810af0> │ │ │ │ - ldr r3, [pc, #32] @ 822aa8 <__cxa_atexit@plt+0x810af8> │ │ │ │ + bcc 822ab0 <__cxa_atexit@plt+0x810b00> │ │ │ │ + ldr r3, [pc, #32] @ 822ab8 <__cxa_atexit@plt+0x810b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 822aac <__cxa_atexit@plt+0x810afc> │ │ │ │ + ldr r7, [pc, #16] @ 822abc <__cxa_atexit@plt+0x810b0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #180, 2 @ 0x2d │ │ │ │ - cmneq r2, #8 │ │ │ │ - movteq r3, #15664 @ 0x3d30 │ │ │ │ + cmneq r2, #164, 2 @ 0x29 │ │ │ │ + cmneq r2, #248, 30 @ 0x3e0 │ │ │ │ + movteq r3, #15648 @ 0x3d20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822b18 <__cxa_atexit@plt+0x810b68> │ │ │ │ + bcc 822b28 <__cxa_atexit@plt+0x810b78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 822b10 <__cxa_atexit@plt+0x810b60> │ │ │ │ - ldr r3, [pc, #64] @ 822b20 <__cxa_atexit@plt+0x810b70> │ │ │ │ + bhi 822b20 <__cxa_atexit@plt+0x810b70> │ │ │ │ + ldr r3, [pc, #64] @ 822b30 <__cxa_atexit@plt+0x810b80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 822b24 <__cxa_atexit@plt+0x810b74> │ │ │ │ + ldr r3, [pc, #44] @ 822b34 <__cxa_atexit@plt+0x810b84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 822b28 <__cxa_atexit@plt+0x810b78> │ │ │ │ + ldr r7, [pc, #28] @ 822b38 <__cxa_atexit@plt+0x810b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #92, 2 │ │ │ │ + cmneq r2, #76, 2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r2, #184 @ 0xb8 │ │ │ │ - movteq r3, #16000 @ 0x3e80 │ │ │ │ + cmneq r2, #168 @ 0xa8 │ │ │ │ + movteq r3, #15984 @ 0x3e70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822bb8 <__cxa_atexit@plt+0x810c08> │ │ │ │ + bcc 822bc8 <__cxa_atexit@plt+0x810c18> │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r2, r3, sl} │ │ │ │ ldr r1, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [pc, #80] @ 822bc0 <__cxa_atexit@plt+0x810c10> │ │ │ │ + ldr lr, [pc, #80] @ 822bd0 <__cxa_atexit@plt+0x810c20> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r2, ip} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 822ba8 <__cxa_atexit@plt+0x810bf8> │ │ │ │ + beq 822bb8 <__cxa_atexit@plt+0x810c08> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ - b 822bd0 <__cxa_atexit@plt+0x810c20> │ │ │ │ + b 822be0 <__cxa_atexit@plt+0x810c30> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movteq r3, #15852 @ 0x3dec │ │ │ │ + movteq r3, #15836 @ 0x3ddc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 822bf8 <__cxa_atexit@plt+0x810c48> │ │ │ │ - ldr r3, [pc, #60] @ 822c20 <__cxa_atexit@plt+0x810c70> │ │ │ │ + bne 822c08 <__cxa_atexit@plt+0x810c58> │ │ │ │ + ldr r3, [pc, #60] @ 822c30 <__cxa_atexit@plt+0x810c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 822c18 <__cxa_atexit@plt+0x810c68> │ │ │ │ - b 822c38 <__cxa_atexit@plt+0x810c88> │ │ │ │ + beq 822c28 <__cxa_atexit@plt+0x810c78> │ │ │ │ + b 822c48 <__cxa_atexit@plt+0x810c98> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 822c24 <__cxa_atexit@plt+0x810c74> │ │ │ │ + ldr r3, [pc, #32] @ 822c34 <__cxa_atexit@plt+0x810c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ - ldr r3, [pc, #24] @ 822c28 <__cxa_atexit@plt+0x810c78> │ │ │ │ + ldr r3, [pc, #24] @ 822c38 <__cxa_atexit@plt+0x810c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, #60 @ 0x3c │ │ │ │ - cmneq r2, #200, 22 @ 0x32000 │ │ │ │ - movteq r3, #15748 @ 0x3d84 │ │ │ │ + cmneq r2, #44 @ 0x2c │ │ │ │ + cmneq r2, #184, 22 @ 0x2e000 │ │ │ │ + movteq r3, #15732 @ 0x3d74 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #1 │ │ │ │ andeq r2, r3, #3 │ │ │ │ cmpeq r2, #2 │ │ │ │ - beq 822c5c <__cxa_atexit@plt+0x810cac> │ │ │ │ + beq 822c6c <__cxa_atexit@plt+0x810cbc> │ │ │ │ str r3, [r5] │ │ │ │ - b 822d7c <__cxa_atexit@plt+0x810dcc> │ │ │ │ - ldr r2, [pc, #32] @ 822c84 <__cxa_atexit@plt+0x810cd4> │ │ │ │ + b 822d8c <__cxa_atexit@plt+0x810ddc> │ │ │ │ + ldr r2, [pc, #32] @ 822c94 <__cxa_atexit@plt+0x810ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 822c7c <__cxa_atexit@plt+0x810ccc> │ │ │ │ - b 822c94 <__cxa_atexit@plt+0x810ce4> │ │ │ │ + beq 822c8c <__cxa_atexit@plt+0x810cdc> │ │ │ │ + b 822ca4 <__cxa_atexit@plt+0x810cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r3, #15656 @ 0x3d28 │ │ │ │ + movteq r3, #15640 @ 0x3d18 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 822ce8 <__cxa_atexit@plt+0x810d38> │ │ │ │ + bne 822cf8 <__cxa_atexit@plt+0x810d48> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #80] @ 822d00 <__cxa_atexit@plt+0x810d50> │ │ │ │ + ldr r1, [pc, #80] @ 822d10 <__cxa_atexit@plt+0x810d60> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ - ldr r0, [pc, #72] @ 822d04 <__cxa_atexit@plt+0x810d54> │ │ │ │ + ldr r0, [pc, #72] @ 822d14 <__cxa_atexit@plt+0x810d64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r0, [pc, #52] @ 822d08 <__cxa_atexit@plt+0x810d58> │ │ │ │ + ldr r0, [pc, #52] @ 822d18 <__cxa_atexit@plt+0x810d68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mvn r3, #2 │ │ │ │ - ldr r8, [pc, #44] @ 822d0c <__cxa_atexit@plt+0x810d5c> │ │ │ │ + ldr r8, [pc, #44] @ 822d1c <__cxa_atexit@plt+0x810d6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #12] @ 822cfc <__cxa_atexit@plt+0x810d4c> │ │ │ │ + ldr r0, [pc, #12] @ 822d0c <__cxa_atexit@plt+0x810d5c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - msreq SPSR_c, #168, 30 @ 0x2a0 │ │ │ │ - cmneq r2, #0, 20 │ │ │ │ - cmneq r2, #20, 28 @ 0x140 │ │ │ │ - movteq r3, #15504 @ 0x3c90 │ │ │ │ + msreq SPSR_c, #152, 30 @ 0x260 │ │ │ │ + cmneq r2, #240, 18 @ 0x3c0000 │ │ │ │ + cmneq r2, #4, 28 @ 0x40 │ │ │ │ + movteq r3, #15488 @ 0x3c80 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 822d58 <__cxa_atexit@plt+0x810da8> │ │ │ │ + bne 822d68 <__cxa_atexit@plt+0x810db8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #60] @ 822d70 <__cxa_atexit@plt+0x810dc0> │ │ │ │ + ldr r3, [pc, #60] @ 822d80 <__cxa_atexit@plt+0x810dd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 822d74 <__cxa_atexit@plt+0x810dc4> │ │ │ │ + ldr r2, [pc, #56] @ 822d84 <__cxa_atexit@plt+0x810dd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #44] @ 822d78 <__cxa_atexit@plt+0x810dc8> │ │ │ │ + ldr r0, [pc, #44] @ 822d88 <__cxa_atexit@plt+0x810dd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #9 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #12] @ 822d6c <__cxa_atexit@plt+0x810dbc> │ │ │ │ + ldr r0, [pc, #12] @ 822d7c <__cxa_atexit@plt+0x810dcc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, #164, 20 @ 0xa4000 │ │ │ │ - msreq SPSR_c, #4, 30 │ │ │ │ - cmneq r2, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq r2, #148, 20 @ 0x94000 │ │ │ │ + msreq SPSR_c, #244, 28 @ 0xf40 │ │ │ │ + cmneq r2, #236, 18 @ 0x3b0000 │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 822da8 <__cxa_atexit@plt+0x810df8> │ │ │ │ - ldr r2, [pc, #60] @ 822dd0 <__cxa_atexit@plt+0x810e20> │ │ │ │ + bne 822db8 <__cxa_atexit@plt+0x810e08> │ │ │ │ + ldr r2, [pc, #60] @ 822de0 <__cxa_atexit@plt+0x810e30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 822dc8 <__cxa_atexit@plt+0x810e18> │ │ │ │ - b 822de8 <__cxa_atexit@plt+0x810e38> │ │ │ │ + beq 822dd8 <__cxa_atexit@plt+0x810e28> │ │ │ │ + b 822df8 <__cxa_atexit@plt+0x810e48> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 822dd4 <__cxa_atexit@plt+0x810e24> │ │ │ │ + ldr r3, [pc, #32] @ 822de4 <__cxa_atexit@plt+0x810e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ - ldr r3, [pc, #24] @ 822dd8 <__cxa_atexit@plt+0x810e28> │ │ │ │ + ldr r3, [pc, #24] @ 822de8 <__cxa_atexit@plt+0x810e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - msreq SPSR_c, #140, 28 @ 0x8c0 │ │ │ │ - cmneq r2, #24, 20 @ 0x18000 │ │ │ │ - movteq r3, #15300 @ 0x3bc4 │ │ │ │ + msreq SPSR_c, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r2, #8, 20 @ 0x8000 │ │ │ │ + movteq r3, #15284 @ 0x3bb4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 822e14 <__cxa_atexit@plt+0x810e64> │ │ │ │ + bne 822e24 <__cxa_atexit@plt+0x810e74> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr r0, [pc, #84] @ 822e58 <__cxa_atexit@plt+0x810ea8> │ │ │ │ + ldr r0, [pc, #84] @ 822e68 <__cxa_atexit@plt+0x810eb8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ - b 822e3c <__cxa_atexit@plt+0x810e8c> │ │ │ │ + b 822e4c <__cxa_atexit@plt+0x810e9c> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #44] @ 822e4c <__cxa_atexit@plt+0x810e9c> │ │ │ │ + ldr r3, [pc, #44] @ 822e5c <__cxa_atexit@plt+0x810eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32] │ │ │ │ - ldr r0, [pc, #36] @ 822e50 <__cxa_atexit@plt+0x810ea0> │ │ │ │ + ldr r0, [pc, #36] @ 822e60 <__cxa_atexit@plt+0x810eb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #9 │ │ │ │ - ldr r2, [pc, #24] @ 822e54 <__cxa_atexit@plt+0x810ea4> │ │ │ │ + ldr r2, [pc, #24] @ 822e64 <__cxa_atexit@plt+0x810eb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #32, 28 @ 0x200 │ │ │ │ - cmneq r2, #28, 18 @ 0x70000 │ │ │ │ - cmneq r2, #156, 18 @ 0x270000 │ │ │ │ + msreq SPSR_c, #16, 28 @ 0x100 │ │ │ │ + cmneq r2, #12, 18 @ 0x30000 │ │ │ │ + cmneq r2, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 822f1c <__cxa_atexit@plt+0x810f6c> │ │ │ │ + bhi 822f2c <__cxa_atexit@plt+0x810f7c> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r0, [sp] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -2114492,2868 +2114496,2868 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r9, [pc, #124] @ 822f34 <__cxa_atexit@plt+0x810f84> │ │ │ │ + ldr r9, [pc, #124] @ 822f44 <__cxa_atexit@plt+0x810f94> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #68] @ 822f38 <__cxa_atexit@plt+0x810f88> │ │ │ │ + ldr r7, [pc, #68] @ 822f48 <__cxa_atexit@plt+0x810f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub r7, r6, #59 @ 0x3b │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #48] @ 822f3c <__cxa_atexit@plt+0x810f8c> │ │ │ │ + ldr r3, [pc, #48] @ 822f4c <__cxa_atexit@plt+0x810f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #28] @ 822f40 <__cxa_atexit@plt+0x810f90> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #28] @ 822f50 <__cxa_atexit@plt+0x810fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - msreq SPSR_c, #112, 26 @ 0x1c00 │ │ │ │ + msreq SPSR_c, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r3, #14940 @ 0x3a5c │ │ │ │ + movteq r3, #14924 @ 0x3a4c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 822e5c <__cxa_atexit@plt+0x810eac> │ │ │ │ - movteq r3, #14408 @ 0x3848 │ │ │ │ + b 822e6c <__cxa_atexit@plt+0x810ebc> │ │ │ │ + movteq r3, #14392 @ 0x3838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 822f9c <__cxa_atexit@plt+0x810fec> │ │ │ │ - ldr r3, [pc, #44] @ 822fa4 <__cxa_atexit@plt+0x810ff4> │ │ │ │ + bcc 822fac <__cxa_atexit@plt+0x810ffc> │ │ │ │ + ldr r3, [pc, #44] @ 822fb4 <__cxa_atexit@plt+0x811004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 822fa8 <__cxa_atexit@plt+0x810ff8> │ │ │ │ + ldr r3, [pc, #32] @ 822fb8 <__cxa_atexit@plt+0x811008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 822fac <__cxa_atexit@plt+0x810ffc> │ │ │ │ + ldr r8, [pc, #24] @ 822fbc <__cxa_atexit@plt+0x81100c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #196, 24 @ 0xc400 │ │ │ │ - cmneq r2, #228, 8 @ 0xe4000000 │ │ │ │ - cmneq r2, #236, 20 @ 0xec000 │ │ │ │ - movteq r3, #14336 @ 0x3800 │ │ │ │ + msreq SPSR_c, #180, 24 @ 0xb400 │ │ │ │ + cmneq r2, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r2, #220, 20 @ 0xdc000 │ │ │ │ + movteq r3, #14320 @ 0x37f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82301c <__cxa_atexit@plt+0x81106c> │ │ │ │ + bcc 82302c <__cxa_atexit@plt+0x81107c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823014 <__cxa_atexit@plt+0x811064> │ │ │ │ - ldr r3, [pc, #68] @ 823024 <__cxa_atexit@plt+0x811074> │ │ │ │ + bhi 823024 <__cxa_atexit@plt+0x811074> │ │ │ │ + ldr r3, [pc, #68] @ 823034 <__cxa_atexit@plt+0x811084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 823028 <__cxa_atexit@plt+0x811078> │ │ │ │ + ldr r3, [pc, #52] @ 823038 <__cxa_atexit@plt+0x811088> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 82302c <__cxa_atexit@plt+0x81107c> │ │ │ │ + ldr r7, [pc, #36] @ 82303c <__cxa_atexit@plt+0x81108c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 823030 <__cxa_atexit@plt+0x811080> │ │ │ │ + ldr r9, [pc, #32] @ 823040 <__cxa_atexit@plt+0x811090> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #92, 24 @ 0x5c00 │ │ │ │ + msreq SPSR_c, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - msreq SPSR_c, #140, 26 @ 0x2300 │ │ │ │ - cmneq r2, #196, 10 @ 0x31000000 │ │ │ │ + msreq SPSR_c, #124, 26 @ 0x1f00 │ │ │ │ + cmneq r2, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823060 <__cxa_atexit@plt+0x8110b0> │ │ │ │ - ldr r3, [pc, #24] @ 823068 <__cxa_atexit@plt+0x8110b8> │ │ │ │ + bcc 823070 <__cxa_atexit@plt+0x8110c0> │ │ │ │ + ldr r3, [pc, #24] @ 823078 <__cxa_atexit@plt+0x8110c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #236, 22 @ 0x3b000 │ │ │ │ - movteq r3, #14168 @ 0x3758 │ │ │ │ + msreq SPSR_c, #220, 22 @ 0x37000 │ │ │ │ + movteq r3, #14152 @ 0x3748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8230e8 <__cxa_atexit@plt+0x811138> │ │ │ │ + bcc 8230f8 <__cxa_atexit@plt+0x811148> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8230e0 <__cxa_atexit@plt+0x811130> │ │ │ │ - ldr r3, [pc, #84] @ 8230f0 <__cxa_atexit@plt+0x811140> │ │ │ │ + bhi 8230f0 <__cxa_atexit@plt+0x811140> │ │ │ │ + ldr r3, [pc, #84] @ 823100 <__cxa_atexit@plt+0x811150> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8230f4 <__cxa_atexit@plt+0x811144> │ │ │ │ + ldr r2, [pc, #80] @ 823104 <__cxa_atexit@plt+0x811154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8230f8 <__cxa_atexit@plt+0x811148> │ │ │ │ + ldr r1, [pc, #60] @ 823108 <__cxa_atexit@plt+0x811158> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8230fc <__cxa_atexit@plt+0x81114c> │ │ │ │ + ldr r7, [pc, #32] @ 82310c <__cxa_atexit@plt+0x81115c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_c, #152, 22 @ 0x26000 │ │ │ │ + msreq SPSR_c, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - msreq SPSR_c, #116, 22 @ 0x1d000 │ │ │ │ - movteq r3, #14524 @ 0x38bc │ │ │ │ + msreq SPSR_c, #100, 22 @ 0x19000 │ │ │ │ + movteq r3, #14508 @ 0x38ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8231c8 <__cxa_atexit@plt+0x811218> │ │ │ │ + bcc 8231d8 <__cxa_atexit@plt+0x811228> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8231c0 <__cxa_atexit@plt+0x811210> │ │ │ │ + bhi 8231d0 <__cxa_atexit@plt+0x811220> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ ldr r3, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr lr, [pc, #108] @ 8231d0 <__cxa_atexit@plt+0x811220> │ │ │ │ + ldr lr, [pc, #108] @ 8231e0 <__cxa_atexit@plt+0x811230> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r1, [pc, #96] @ 8231d4 <__cxa_atexit@plt+0x811224> │ │ │ │ + ldr r1, [pc, #96] @ 8231e4 <__cxa_atexit@plt+0x811234> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #60] @ 8231d8 <__cxa_atexit@plt+0x811228> │ │ │ │ + ldr r0, [pc, #60] @ 8231e8 <__cxa_atexit@plt+0x811238> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #51 @ 0x33 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - msreq SPSR_c, #200, 20 @ 0xc8000 │ │ │ │ - movteq r3, #13708 @ 0x358c │ │ │ │ + msreq SPSR_c, #184, 20 @ 0xb8000 │ │ │ │ + movteq r3, #13692 @ 0x357c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823218 <__cxa_atexit@plt+0x811268> │ │ │ │ - ldr r3, [pc, #36] @ 823220 <__cxa_atexit@plt+0x811270> │ │ │ │ + bcc 823228 <__cxa_atexit@plt+0x811278> │ │ │ │ + ldr r3, [pc, #36] @ 823230 <__cxa_atexit@plt+0x811280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 823224 <__cxa_atexit@plt+0x811274> │ │ │ │ + ldr r7, [pc, #24] @ 823234 <__cxa_atexit@plt+0x811284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 823228 <__cxa_atexit@plt+0x811278> │ │ │ │ + ldr r8, [pc, #20] @ 823238 <__cxa_atexit@plt+0x811288> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #64, 20 @ 0x40000 │ │ │ │ - cmneq r2, #232 @ 0xe8 │ │ │ │ + msreq SPSR_c, #48, 20 @ 0x30000 │ │ │ │ cmneq r2, #216 @ 0xd8 │ │ │ │ - movteq r3, #13616 @ 0x3530 │ │ │ │ + cmneq r2, #200 @ 0xc8 │ │ │ │ + movteq r3, #13600 @ 0x3520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823264 <__cxa_atexit@plt+0x8112b4> │ │ │ │ - ldr r3, [pc, #32] @ 82326c <__cxa_atexit@plt+0x8112bc> │ │ │ │ + bcc 823274 <__cxa_atexit@plt+0x8112c4> │ │ │ │ + ldr r3, [pc, #32] @ 82327c <__cxa_atexit@plt+0x8112cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 823270 <__cxa_atexit@plt+0x8112c0> │ │ │ │ + ldr r7, [pc, #16] @ 823280 <__cxa_atexit@plt+0x8112d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #240, 18 @ 0x3c0000 │ │ │ │ - cmneq r2, #68, 18 @ 0x110000 │ │ │ │ + msreq SPSR_c, #224, 18 @ 0x380000 │ │ │ │ + cmneq r2, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r3, #13548 @ 0x34ec │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r3, #13532 @ 0x34dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82331c <__cxa_atexit@plt+0x81136c> │ │ │ │ + bcc 82332c <__cxa_atexit@plt+0x81137c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823314 <__cxa_atexit@plt+0x811364> │ │ │ │ - ldr r3, [pc, #104] @ 823324 <__cxa_atexit@plt+0x811374> │ │ │ │ + bhi 823324 <__cxa_atexit@plt+0x811374> │ │ │ │ + ldr r3, [pc, #104] @ 823334 <__cxa_atexit@plt+0x811384> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 823328 <__cxa_atexit@plt+0x811378> │ │ │ │ + ldr r2, [pc, #100] @ 823338 <__cxa_atexit@plt+0x811388> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 82332c <__cxa_atexit@plt+0x81137c> │ │ │ │ + ldr r1, [pc, #96] @ 82333c <__cxa_atexit@plt+0x81138c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 823330 <__cxa_atexit@plt+0x811380> │ │ │ │ + ldr r0, [pc, #92] @ 823340 <__cxa_atexit@plt+0x811390> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 823334 <__cxa_atexit@plt+0x811384> │ │ │ │ + ldr r7, [pc, #44] @ 823344 <__cxa_atexit@plt+0x811394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 823338 <__cxa_atexit@plt+0x811388> │ │ │ │ + ldr r9, [pc, #40] @ 823348 <__cxa_atexit@plt+0x811398> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - msreq SPSR_c, #104, 18 @ 0x1a0000 │ │ │ │ - msreq SPSR_c, #140, 20 @ 0x8c000 │ │ │ │ - cmneq r2, #68, 16 @ 0x440000 │ │ │ │ + msreq SPSR_c, #88, 18 @ 0x160000 │ │ │ │ + msreq SPSR_c, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r2, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823368 <__cxa_atexit@plt+0x8113b8> │ │ │ │ - ldr r3, [pc, #24] @ 823370 <__cxa_atexit@plt+0x8113c0> │ │ │ │ + bcc 823378 <__cxa_atexit@plt+0x8113c8> │ │ │ │ + ldr r3, [pc, #24] @ 823380 <__cxa_atexit@plt+0x8113d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #228, 16 @ 0xe40000 │ │ │ │ - movteq r3, #13340 @ 0x341c │ │ │ │ + msreq SPSR_c, #212, 16 @ 0xd40000 │ │ │ │ + movteq r3, #13324 @ 0x340c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8233f0 <__cxa_atexit@plt+0x811440> │ │ │ │ + bcc 823400 <__cxa_atexit@plt+0x811450> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8233e8 <__cxa_atexit@plt+0x811438> │ │ │ │ - ldr r3, [pc, #84] @ 8233f8 <__cxa_atexit@plt+0x811448> │ │ │ │ + bhi 8233f8 <__cxa_atexit@plt+0x811448> │ │ │ │ + ldr r3, [pc, #84] @ 823408 <__cxa_atexit@plt+0x811458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8233fc <__cxa_atexit@plt+0x81144c> │ │ │ │ + ldr r2, [pc, #80] @ 82340c <__cxa_atexit@plt+0x81145c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 823400 <__cxa_atexit@plt+0x811450> │ │ │ │ + ldr r1, [pc, #60] @ 823410 <__cxa_atexit@plt+0x811460> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 823404 <__cxa_atexit@plt+0x811454> │ │ │ │ + ldr r7, [pc, #32] @ 823414 <__cxa_atexit@plt+0x811464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_c, #144, 16 @ 0x900000 │ │ │ │ + msreq SPSR_c, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - msreq SPSR_c, #108, 16 @ 0x6c0000 │ │ │ │ - movteq r3, #13764 @ 0x35c4 │ │ │ │ + msreq SPSR_c, #92, 16 @ 0x5c0000 │ │ │ │ + movteq r3, #13748 @ 0x35b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8234c4 <__cxa_atexit@plt+0x811514> │ │ │ │ + bcc 8234d4 <__cxa_atexit@plt+0x811524> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8234bc <__cxa_atexit@plt+0x81150c> │ │ │ │ + bhi 8234cc <__cxa_atexit@plt+0x81151c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r1, [pc, #104] @ 8234cc <__cxa_atexit@plt+0x81151c> │ │ │ │ + ldr r1, [pc, #104] @ 8234dc <__cxa_atexit@plt+0x81152c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #92] @ 8234d0 <__cxa_atexit@plt+0x811520> │ │ │ │ + ldr r0, [pc, #92] @ 8234e0 <__cxa_atexit@plt+0x811530> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 8234d4 <__cxa_atexit@plt+0x811524> │ │ │ │ + ldr r2, [pc, #56] @ 8234e4 <__cxa_atexit@plt+0x811534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - msreq SPSR_c, #200, 14 @ 0x3200000 │ │ │ │ - movteq r3, #12608 @ 0x3140 │ │ │ │ + msreq SPSR_c, #184, 14 @ 0x2e00000 │ │ │ │ + movteq r3, #12592 @ 0x3130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823510 <__cxa_atexit@plt+0x811560> │ │ │ │ - ldr r3, [pc, #32] @ 823518 <__cxa_atexit@plt+0x811568> │ │ │ │ + bcc 823520 <__cxa_atexit@plt+0x811570> │ │ │ │ + ldr r3, [pc, #32] @ 823528 <__cxa_atexit@plt+0x811578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82351c <__cxa_atexit@plt+0x81156c> │ │ │ │ + ldr r7, [pc, #16] @ 82352c <__cxa_atexit@plt+0x81157c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #68, 14 @ 0x1100000 │ │ │ │ - cmneq r2, #236, 30 @ 0x3b0 │ │ │ │ + msreq SPSR_c, #52, 14 @ 0xd00000 │ │ │ │ + cmneq r2, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82354c <__cxa_atexit@plt+0x81159c> │ │ │ │ - ldr r3, [pc, #24] @ 823554 <__cxa_atexit@plt+0x8115a4> │ │ │ │ + bcc 82355c <__cxa_atexit@plt+0x8115ac> │ │ │ │ + ldr r3, [pc, #24] @ 823564 <__cxa_atexit@plt+0x8115b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #0, 14 │ │ │ │ - movteq r3, #12492 @ 0x30cc │ │ │ │ + msreq SPSR_c, #240, 12 @ 0xf000000 │ │ │ │ + movteq r3, #12476 @ 0x30bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8235d4 <__cxa_atexit@plt+0x811624> │ │ │ │ + bcc 8235e4 <__cxa_atexit@plt+0x811634> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8235cc <__cxa_atexit@plt+0x81161c> │ │ │ │ - ldr r3, [pc, #84] @ 8235dc <__cxa_atexit@plt+0x81162c> │ │ │ │ + bhi 8235dc <__cxa_atexit@plt+0x81162c> │ │ │ │ + ldr r3, [pc, #84] @ 8235ec <__cxa_atexit@plt+0x81163c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8235e0 <__cxa_atexit@plt+0x811630> │ │ │ │ + ldr r2, [pc, #80] @ 8235f0 <__cxa_atexit@plt+0x811640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8235e4 <__cxa_atexit@plt+0x811634> │ │ │ │ + ldr r1, [pc, #60] @ 8235f4 <__cxa_atexit@plt+0x811644> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8235e8 <__cxa_atexit@plt+0x811638> │ │ │ │ + ldr r7, [pc, #32] @ 8235f8 <__cxa_atexit@plt+0x811648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_c, #172, 12 @ 0xac00000 │ │ │ │ + msreq SPSR_c, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - msreq SPSR_c, #136, 12 @ 0x8800000 │ │ │ │ - movteq r3, #13280 @ 0x33e0 │ │ │ │ + msreq SPSR_c, #120, 12 @ 0x7800000 │ │ │ │ + movteq r3, #13264 @ 0x33d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8236a0 <__cxa_atexit@plt+0x8116f0> │ │ │ │ + bcc 8236b0 <__cxa_atexit@plt+0x811700> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823698 <__cxa_atexit@plt+0x8116e8> │ │ │ │ + bhi 8236a8 <__cxa_atexit@plt+0x8116f8> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r2, [r7, #27] │ │ │ │ - ldr ip, [pc, #108] @ 8236a8 <__cxa_atexit@plt+0x8116f8> │ │ │ │ + ldr ip, [pc, #108] @ 8236b8 <__cxa_atexit@plt+0x811708> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r2, [pc, #100] @ 8236ac <__cxa_atexit@plt+0x8116fc> │ │ │ │ + ldr r2, [pc, #100] @ 8236bc <__cxa_atexit@plt+0x81170c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #56] @ 8236b0 <__cxa_atexit@plt+0x811700> │ │ │ │ + ldr r1, [pc, #56] @ 8236c0 <__cxa_atexit@plt+0x811710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #47 @ 0x2f │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - msreq SPSR_c, #236, 10 @ 0x3b000000 │ │ │ │ - movteq r2, #16200 @ 0x3f48 │ │ │ │ + msreq SPSR_c, #220, 10 @ 0x37000000 │ │ │ │ + movteq r2, #16184 @ 0x3f38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8236ec <__cxa_atexit@plt+0x81173c> │ │ │ │ - ldr r3, [pc, #32] @ 8236f4 <__cxa_atexit@plt+0x811744> │ │ │ │ + bcc 8236fc <__cxa_atexit@plt+0x81174c> │ │ │ │ + ldr r3, [pc, #32] @ 823704 <__cxa_atexit@plt+0x811754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8236f8 <__cxa_atexit@plt+0x811748> │ │ │ │ + ldr r7, [pc, #16] @ 823708 <__cxa_atexit@plt+0x811758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #104, 10 @ 0x1a000000 │ │ │ │ - cmneq r2, #24, 8 @ 0x18000000 │ │ │ │ + msreq SPSR_c, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r2, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823728 <__cxa_atexit@plt+0x811778> │ │ │ │ - ldr r3, [pc, #24] @ 823730 <__cxa_atexit@plt+0x811780> │ │ │ │ + bcc 823738 <__cxa_atexit@plt+0x811788> │ │ │ │ + ldr r3, [pc, #24] @ 823740 <__cxa_atexit@plt+0x811790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #36, 10 @ 0x9000000 │ │ │ │ - movteq r2, #16084 @ 0x3ed4 │ │ │ │ + msreq SPSR_c, #20, 10 @ 0x5000000 │ │ │ │ + movteq r2, #16068 @ 0x3ec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8237b0 <__cxa_atexit@plt+0x811800> │ │ │ │ + bcc 8237c0 <__cxa_atexit@plt+0x811810> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8237a8 <__cxa_atexit@plt+0x8117f8> │ │ │ │ - ldr r3, [pc, #84] @ 8237b8 <__cxa_atexit@plt+0x811808> │ │ │ │ + bhi 8237b8 <__cxa_atexit@plt+0x811808> │ │ │ │ + ldr r3, [pc, #84] @ 8237c8 <__cxa_atexit@plt+0x811818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8237bc <__cxa_atexit@plt+0x81180c> │ │ │ │ + ldr r2, [pc, #80] @ 8237cc <__cxa_atexit@plt+0x81181c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8237c0 <__cxa_atexit@plt+0x811810> │ │ │ │ + ldr r1, [pc, #60] @ 8237d0 <__cxa_atexit@plt+0x811820> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8237c4 <__cxa_atexit@plt+0x811814> │ │ │ │ + ldr r7, [pc, #32] @ 8237d4 <__cxa_atexit@plt+0x811824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_c, #208, 8 @ 0xd0000000 │ │ │ │ + msreq SPSR_c, #192, 8 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - msreq SPSR_c, #172, 8 @ 0xac000000 │ │ │ │ - movteq r3, #12804 @ 0x3204 │ │ │ │ + msreq SPSR_c, #156, 8 @ 0x9c000000 │ │ │ │ + movteq r3, #12788 @ 0x31f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8237f8 <__cxa_atexit@plt+0x811848> │ │ │ │ - ldr r3, [pc, #28] @ 823808 <__cxa_atexit@plt+0x811858> │ │ │ │ + bcc 823808 <__cxa_atexit@plt+0x811858> │ │ │ │ + ldr r3, [pc, #28] @ 823818 <__cxa_atexit@plt+0x811868> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ - ldr r7, [pc, #12] @ 82380c <__cxa_atexit@plt+0x81185c> │ │ │ │ + ldr r7, [pc, #12] @ 82381c <__cxa_atexit@plt+0x81186c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r3, #12776 @ 0x31e8 │ │ │ │ - movteq r3, #12736 @ 0x31c0 │ │ │ │ + movteq r3, #12760 @ 0x31d8 │ │ │ │ + movteq r3, #12720 @ 0x31b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 823834 <__cxa_atexit@plt+0x811884> │ │ │ │ + ldr r3, [pc, #16] @ 823844 <__cxa_atexit@plt+0x811894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #12696 @ 0x3198 │ │ │ │ + movteq r3, #12680 @ 0x3188 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82385c <__cxa_atexit@plt+0x8118ac> │ │ │ │ + ldr r3, [pc, #16] @ 82386c <__cxa_atexit@plt+0x8118bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #12656 @ 0x3170 │ │ │ │ + movteq r3, #12640 @ 0x3160 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 823884 <__cxa_atexit@plt+0x8118d4> │ │ │ │ + ldr r3, [pc, #16] @ 823894 <__cxa_atexit@plt+0x8118e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #12616 @ 0x3148 │ │ │ │ + movteq r3, #12600 @ 0x3138 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82390c <__cxa_atexit@plt+0x81195c> │ │ │ │ + bhi 82391c <__cxa_atexit@plt+0x81196c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r9, [pc, #84] @ 823918 <__cxa_atexit@plt+0x811968> │ │ │ │ + ldr r9, [pc, #84] @ 823928 <__cxa_atexit@plt+0x811978> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 82391c <__cxa_atexit@plt+0x81196c> │ │ │ │ + ldr sl, [pc, #80] @ 82392c <__cxa_atexit@plt+0x81197c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r9, r6, #40 @ 0x28 │ │ │ │ stm r9, {r0, r1, r2, r7, r8} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 823920 <__cxa_atexit@plt+0x811970> │ │ │ │ + ldr r3, [pc, #48] @ 823930 <__cxa_atexit@plt+0x811980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - msreq SPSR_c, #116, 6 @ 0xd0000001 │ │ │ │ - movteq r2, #15928 @ 0x3e38 │ │ │ │ + msreq SPSR_c, #100, 6 @ 0x90000001 │ │ │ │ + movteq r2, #15912 @ 0x3e28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82395c <__cxa_atexit@plt+0x8119ac> │ │ │ │ - ldr r3, [pc, #32] @ 823964 <__cxa_atexit@plt+0x8119b4> │ │ │ │ + bcc 82396c <__cxa_atexit@plt+0x8119bc> │ │ │ │ + ldr r3, [pc, #32] @ 823974 <__cxa_atexit@plt+0x8119c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 823968 <__cxa_atexit@plt+0x8119b8> │ │ │ │ + ldr r7, [pc, #16] @ 823978 <__cxa_atexit@plt+0x8119c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r2, #76, 4 @ 0xc0000004 │ │ │ │ - movteq r2, #15856 @ 0x3df0 │ │ │ │ + msreq SPSR_c, #232, 4 @ 0x8000000e │ │ │ │ + cmneq r2, #60, 4 @ 0xc0000003 │ │ │ │ + movteq r2, #15840 @ 0x3de0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8239a4 <__cxa_atexit@plt+0x8119f4> │ │ │ │ - ldr r3, [pc, #32] @ 8239ac <__cxa_atexit@plt+0x8119fc> │ │ │ │ + bcc 8239b4 <__cxa_atexit@plt+0x811a04> │ │ │ │ + ldr r3, [pc, #32] @ 8239bc <__cxa_atexit@plt+0x811a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8239b0 <__cxa_atexit@plt+0x811a00> │ │ │ │ + ldr r7, [pc, #16] @ 8239c0 <__cxa_atexit@plt+0x811a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #176, 4 │ │ │ │ - cmneq r2, #4, 4 @ 0x40000000 │ │ │ │ - movteq r2, #16044 @ 0x3eac │ │ │ │ + msreq SPSR_c, #160, 4 │ │ │ │ + cmneq r2, #244, 2 @ 0x3d │ │ │ │ + movteq r2, #16028 @ 0x3e9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823a10 <__cxa_atexit@plt+0x811a60> │ │ │ │ - ldr r3, [pc, #68] @ 823a20 <__cxa_atexit@plt+0x811a70> │ │ │ │ + bhi 823a20 <__cxa_atexit@plt+0x811a70> │ │ │ │ + ldr r3, [pc, #68] @ 823a30 <__cxa_atexit@plt+0x811a80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #56] @ 823a24 <__cxa_atexit@plt+0x811a74> │ │ │ │ + ldr r2, [pc, #56] @ 823a34 <__cxa_atexit@plt+0x811a84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 823a28 <__cxa_atexit@plt+0x811a78> │ │ │ │ + ldr r7, [pc, #28] @ 823a38 <__cxa_atexit@plt+0x811a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r2, #8, 16 @ 0x80000 │ │ │ │ - movteq r3, #12552 @ 0x3108 │ │ │ │ + cmneq r2, #248, 14 @ 0x3e00000 │ │ │ │ + movteq r3, #12536 @ 0x30f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823a9c <__cxa_atexit@plt+0x811aec> │ │ │ │ + bcc 823aac <__cxa_atexit@plt+0x811afc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823a94 <__cxa_atexit@plt+0x811ae4> │ │ │ │ - ldr r3, [pc, #72] @ 823aa4 <__cxa_atexit@plt+0x811af4> │ │ │ │ + bhi 823aa4 <__cxa_atexit@plt+0x811af4> │ │ │ │ + ldr r3, [pc, #72] @ 823ab4 <__cxa_atexit@plt+0x811b04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 823aa8 <__cxa_atexit@plt+0x811af8> │ │ │ │ + ldr r2, [pc, #68] @ 823ab8 <__cxa_atexit@plt+0x811b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 823aac <__cxa_atexit@plt+0x811afc> │ │ │ │ + ldr r7, [pc, #36] @ 823abc <__cxa_atexit@plt+0x811b0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 823ab0 <__cxa_atexit@plt+0x811b00> │ │ │ │ + ldr r9, [pc, #32] @ 823ac0 <__cxa_atexit@plt+0x811b10> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - msreq SPSR_c, #216, 2 @ 0x36 │ │ │ │ - msreq SPSR_c, #12, 6 @ 0x30000000 │ │ │ │ - msreq SPSR_c, #104, 22 @ 0x1a000 │ │ │ │ - movteq r3, #12436 @ 0x3094 │ │ │ │ + msreq SPSR_c, #200, 2 @ 0x32 │ │ │ │ + msreq SPSR_c, #252, 4 @ 0xc000000f │ │ │ │ + msreq SPSR_c, #88, 22 @ 0x16000 │ │ │ │ + movteq r3, #12420 @ 0x3084 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823b24 <__cxa_atexit@plt+0x811b74> │ │ │ │ + bcc 823b34 <__cxa_atexit@plt+0x811b84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823b1c <__cxa_atexit@plt+0x811b6c> │ │ │ │ - ldr r3, [pc, #72] @ 823b2c <__cxa_atexit@plt+0x811b7c> │ │ │ │ + bhi 823b2c <__cxa_atexit@plt+0x811b7c> │ │ │ │ + ldr r3, [pc, #72] @ 823b3c <__cxa_atexit@plt+0x811b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 823b30 <__cxa_atexit@plt+0x811b80> │ │ │ │ + ldr r7, [pc, #48] @ 823b40 <__cxa_atexit@plt+0x811b90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 823b34 <__cxa_atexit@plt+0x811b84> │ │ │ │ + ldr r7, [pc, #28] @ 823b44 <__cxa_atexit@plt+0x811b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #88, 2 │ │ │ │ + msreq SPSR_c, #72, 2 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - msreq SPSR_c, #28, 24 @ 0x1c00 │ │ │ │ - movteq r2, #16132 @ 0x3f04 │ │ │ │ + msreq SPSR_c, #12, 24 @ 0xc00 │ │ │ │ + movteq r2, #16116 @ 0x3ef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823b70 <__cxa_atexit@plt+0x811bc0> │ │ │ │ - ldr r3, [pc, #32] @ 823b78 <__cxa_atexit@plt+0x811bc8> │ │ │ │ + bcc 823b80 <__cxa_atexit@plt+0x811bd0> │ │ │ │ + ldr r3, [pc, #32] @ 823b88 <__cxa_atexit@plt+0x811bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 823b7c <__cxa_atexit@plt+0x811bcc> │ │ │ │ + ldr r7, [pc, #16] @ 823b8c <__cxa_atexit@plt+0x811bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #228 @ 0xe4 │ │ │ │ - cmneq r2, #172, 12 @ 0xac00000 │ │ │ │ - movteq r2, #16272 @ 0x3f90 │ │ │ │ + msreq SPSR_c, #212 @ 0xd4 │ │ │ │ + cmneq r2, #156, 12 @ 0x9c00000 │ │ │ │ + movteq r2, #16256 @ 0x3f80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823bec <__cxa_atexit@plt+0x811c3c> │ │ │ │ + bcc 823bfc <__cxa_atexit@plt+0x811c4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823be4 <__cxa_atexit@plt+0x811c34> │ │ │ │ - ldr r3, [pc, #68] @ 823bf4 <__cxa_atexit@plt+0x811c44> │ │ │ │ + bhi 823bf4 <__cxa_atexit@plt+0x811c44> │ │ │ │ + ldr r3, [pc, #68] @ 823c04 <__cxa_atexit@plt+0x811c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 823bf8 <__cxa_atexit@plt+0x811c48> │ │ │ │ + ldr r3, [pc, #52] @ 823c08 <__cxa_atexit@plt+0x811c58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 823bfc <__cxa_atexit@plt+0x811c4c> │ │ │ │ + ldr r7, [pc, #36] @ 823c0c <__cxa_atexit@plt+0x811c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 823c00 <__cxa_atexit@plt+0x811c50> │ │ │ │ + ldr r8, [pc, #32] @ 823c10 <__cxa_atexit@plt+0x811c60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #140 @ 0x8c │ │ │ │ + msreq SPSR_c, #124 @ 0x7c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - msreq SPSR_c, #120 @ 0x78 │ │ │ │ - cmneq r2, #0, 12 │ │ │ │ - movteq r2, #16160 @ 0x3f20 │ │ │ │ + msreq SPSR_c, #104 @ 0x68 │ │ │ │ + cmneq r2, #240, 10 @ 0x3c000000 │ │ │ │ + movteq r2, #16144 @ 0x3f10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823c68 <__cxa_atexit@plt+0x811cb8> │ │ │ │ + bcc 823c78 <__cxa_atexit@plt+0x811cc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823c60 <__cxa_atexit@plt+0x811cb0> │ │ │ │ - ldr r3, [pc, #60] @ 823c70 <__cxa_atexit@plt+0x811cc0> │ │ │ │ + bhi 823c70 <__cxa_atexit@plt+0x811cc0> │ │ │ │ + ldr r3, [pc, #60] @ 823c80 <__cxa_atexit@plt+0x811cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 823c74 <__cxa_atexit@plt+0x811cc4> │ │ │ │ + ldr r3, [pc, #44] @ 823c84 <__cxa_atexit@plt+0x811cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 823c78 <__cxa_atexit@plt+0x811cc8> │ │ │ │ + ldr r7, [pc, #28] @ 823c88 <__cxa_atexit@plt+0x811cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_c, #8 │ │ │ │ + cmneq r1, #248, 30 @ 0x3e0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - msreq SPSR_c, #216, 20 @ 0xd8000 │ │ │ │ - movteq r2, #16092 @ 0x3edc │ │ │ │ + msreq SPSR_c, #200, 20 @ 0xc8000 │ │ │ │ + movteq r2, #16076 @ 0x3ecc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823d08 <__cxa_atexit@plt+0x811d58> │ │ │ │ + bcc 823d18 <__cxa_atexit@plt+0x811d68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823d00 <__cxa_atexit@plt+0x811d50> │ │ │ │ - ldr lr, [pc, #100] @ 823d10 <__cxa_atexit@plt+0x811d60> │ │ │ │ + bhi 823d10 <__cxa_atexit@plt+0x811d60> │ │ │ │ + ldr lr, [pc, #100] @ 823d20 <__cxa_atexit@plt+0x811d70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 823d14 <__cxa_atexit@plt+0x811d64> │ │ │ │ + ldr r2, [pc, #96] @ 823d24 <__cxa_atexit@plt+0x811d74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 823d18 <__cxa_atexit@plt+0x811d68> │ │ │ │ + ldr r3, [pc, #68] @ 823d28 <__cxa_atexit@plt+0x811d78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 823d1c <__cxa_atexit@plt+0x811d6c> │ │ │ │ + ldr r7, [pc, #32] @ 823d2c <__cxa_atexit@plt+0x811d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r1, #136, 30 @ 0x220 │ │ │ │ + cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmneq r1, #84, 30 @ 0x150 │ │ │ │ - movteq r2, #15760 @ 0x3d90 │ │ │ │ + cmneq r1, #68, 30 @ 0x110 │ │ │ │ + movteq r2, #15744 @ 0x3d80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823d58 <__cxa_atexit@plt+0x811da8> │ │ │ │ - ldr r3, [pc, #32] @ 823d60 <__cxa_atexit@plt+0x811db0> │ │ │ │ + bcc 823d68 <__cxa_atexit@plt+0x811db8> │ │ │ │ + ldr r3, [pc, #32] @ 823d70 <__cxa_atexit@plt+0x811dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 823d64 <__cxa_atexit@plt+0x811db4> │ │ │ │ + ldr r7, [pc, #16] @ 823d74 <__cxa_atexit@plt+0x811dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #252, 28 @ 0xfc0 │ │ │ │ - cmneq r2, #204, 20 @ 0xcc000 │ │ │ │ - movteq r2, #14404 @ 0x3844 │ │ │ │ + cmneq r1, #236, 28 @ 0xec0 │ │ │ │ + cmneq r2, #188, 20 @ 0xbc000 │ │ │ │ + movteq r2, #14388 @ 0x3834 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823da4 <__cxa_atexit@plt+0x811df4> │ │ │ │ - ldr r8, [pc, #36] @ 823dac <__cxa_atexit@plt+0x811dfc> │ │ │ │ + bcc 823db4 <__cxa_atexit@plt+0x811e04> │ │ │ │ + ldr r8, [pc, #36] @ 823dbc <__cxa_atexit@plt+0x811e0c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 823db0 <__cxa_atexit@plt+0x811e00> │ │ │ │ + ldr r3, [pc, #32] @ 823dc0 <__cxa_atexit@plt+0x811e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 823db4 <__cxa_atexit@plt+0x811e04> │ │ │ │ + ldr r7, [pc, #20] @ 823dc4 <__cxa_atexit@plt+0x811e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #1600 @ 0x640 │ │ │ │ - cmneq r1, #172, 28 @ 0xac0 │ │ │ │ - cmneq r1, #220, 28 @ 0xdc0 │ │ │ │ - movteq r2, #14336 @ 0x3800 │ │ │ │ + tsteq lr, #576 @ 0x240 │ │ │ │ + cmneq r1, #156, 28 @ 0x9c0 │ │ │ │ + cmneq r1, #204, 28 @ 0xcc0 │ │ │ │ + movteq r2, #14320 @ 0x37f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823e14 <__cxa_atexit@plt+0x811e64> │ │ │ │ + bcc 823e24 <__cxa_atexit@plt+0x811e74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823e0c <__cxa_atexit@plt+0x811e5c> │ │ │ │ - ldr r3, [pc, #52] @ 823e1c <__cxa_atexit@plt+0x811e6c> │ │ │ │ + bhi 823e1c <__cxa_atexit@plt+0x811e6c> │ │ │ │ + ldr r3, [pc, #52] @ 823e2c <__cxa_atexit@plt+0x811e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 823e20 <__cxa_atexit@plt+0x811e70> │ │ │ │ + ldr r2, [pc, #48] @ 823e30 <__cxa_atexit@plt+0x811e80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 823e24 <__cxa_atexit@plt+0x811e74> │ │ │ │ + ldr r7, [pc, #28] @ 823e34 <__cxa_atexit@plt+0x811e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #76, 28 @ 0x4c0 │ │ │ │ - msreq SPSR_c, #48 @ 0x30 │ │ │ │ - movteq r2, #14836 @ 0x39f4 │ │ │ │ + cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ + msreq SPSR_c, #32 │ │ │ │ + movteq r2, #14820 @ 0x39e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823e84 <__cxa_atexit@plt+0x811ed4> │ │ │ │ + bcc 823e94 <__cxa_atexit@plt+0x811ee4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823e7c <__cxa_atexit@plt+0x811ecc> │ │ │ │ - ldr r3, [pc, #52] @ 823e8c <__cxa_atexit@plt+0x811edc> │ │ │ │ + bhi 823e8c <__cxa_atexit@plt+0x811edc> │ │ │ │ + ldr r3, [pc, #52] @ 823e9c <__cxa_atexit@plt+0x811eec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 823e90 <__cxa_atexit@plt+0x811ee0> │ │ │ │ + ldr r2, [pc, #48] @ 823ea0 <__cxa_atexit@plt+0x811ef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 823e94 <__cxa_atexit@plt+0x811ee4> │ │ │ │ + ldr r7, [pc, #28] @ 823ea4 <__cxa_atexit@plt+0x811ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #220, 26 @ 0x3700 │ │ │ │ - cmneq r2, #104, 18 @ 0x1a0000 │ │ │ │ - movteq r2, #15396 @ 0x3c24 │ │ │ │ + cmneq r1, #204, 26 @ 0x3300 │ │ │ │ + cmneq r2, #88, 18 @ 0x160000 │ │ │ │ + movteq r2, #15380 @ 0x3c14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823f0c <__cxa_atexit@plt+0x811f5c> │ │ │ │ + bcc 823f1c <__cxa_atexit@plt+0x811f6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823f04 <__cxa_atexit@plt+0x811f54> │ │ │ │ - ldr r3, [pc, #76] @ 823f14 <__cxa_atexit@plt+0x811f64> │ │ │ │ + bhi 823f14 <__cxa_atexit@plt+0x811f64> │ │ │ │ + ldr r3, [pc, #76] @ 823f24 <__cxa_atexit@plt+0x811f74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 823f18 <__cxa_atexit@plt+0x811f68> │ │ │ │ + ldr r2, [pc, #72] @ 823f28 <__cxa_atexit@plt+0x811f78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 823f1c <__cxa_atexit@plt+0x811f6c> │ │ │ │ + ldr r2, [pc, #56] @ 823f2c <__cxa_atexit@plt+0x811f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 823f20 <__cxa_atexit@plt+0x811f70> │ │ │ │ + ldr r7, [pc, #32] @ 823f30 <__cxa_atexit@plt+0x811f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #108, 26 @ 0x1b00 │ │ │ │ + cmneq r1, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r1, #80, 26 @ 0x1400 │ │ │ │ - movteq r2, #15276 @ 0x3bac │ │ │ │ + cmneq r1, #64, 26 @ 0x1000 │ │ │ │ + movteq r2, #15260 @ 0x3b9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823f88 <__cxa_atexit@plt+0x811fd8> │ │ │ │ + bcc 823f98 <__cxa_atexit@plt+0x811fe8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 823f80 <__cxa_atexit@plt+0x811fd0> │ │ │ │ - ldr r3, [pc, #60] @ 823f90 <__cxa_atexit@plt+0x811fe0> │ │ │ │ + bhi 823f90 <__cxa_atexit@plt+0x811fe0> │ │ │ │ + ldr r3, [pc, #60] @ 823fa0 <__cxa_atexit@plt+0x811ff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 823f94 <__cxa_atexit@plt+0x811fe4> │ │ │ │ + ldr r3, [pc, #44] @ 823fa4 <__cxa_atexit@plt+0x811ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 823f98 <__cxa_atexit@plt+0x811fe8> │ │ │ │ + ldr r7, [pc, #28] @ 823fa8 <__cxa_atexit@plt+0x811ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #232, 24 @ 0xe800 │ │ │ │ + cmneq r1, #216, 24 @ 0xd800 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r2, #104, 16 @ 0x680000 │ │ │ │ + cmneq r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 823fc8 <__cxa_atexit@plt+0x812018> │ │ │ │ - ldr r3, [pc, #24] @ 823fd0 <__cxa_atexit@plt+0x812020> │ │ │ │ + bcc 823fd8 <__cxa_atexit@plt+0x812028> │ │ │ │ + ldr r3, [pc, #24] @ 823fe0 <__cxa_atexit@plt+0x812030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #132, 24 @ 0x8400 │ │ │ │ - movteq r2, #15112 @ 0x3b08 │ │ │ │ + cmneq r1, #116, 24 @ 0x7400 │ │ │ │ + movteq r2, #15096 @ 0x3af8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82402c <__cxa_atexit@plt+0x81207c> │ │ │ │ - ldr r3, [pc, #64] @ 82403c <__cxa_atexit@plt+0x81208c> │ │ │ │ + bhi 82403c <__cxa_atexit@plt+0x81208c> │ │ │ │ + ldr r3, [pc, #64] @ 82404c <__cxa_atexit@plt+0x81209c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 824040 <__cxa_atexit@plt+0x812090> │ │ │ │ + ldr r2, [pc, #56] @ 824050 <__cxa_atexit@plt+0x8120a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 824044 <__cxa_atexit@plt+0x812094> │ │ │ │ + ldr r7, [pc, #28] @ 824054 <__cxa_atexit@plt+0x8120a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ - movteq r2, #14920 @ 0x3a48 │ │ │ │ + cmneq r1, #104, 30 @ 0x1a0 │ │ │ │ + movteq r2, #14904 @ 0x3a38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824084 <__cxa_atexit@plt+0x8120d4> │ │ │ │ - ldr r3, [pc, #36] @ 82408c <__cxa_atexit@plt+0x8120dc> │ │ │ │ + bcc 824094 <__cxa_atexit@plt+0x8120e4> │ │ │ │ + ldr r3, [pc, #36] @ 82409c <__cxa_atexit@plt+0x8120ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 824090 <__cxa_atexit@plt+0x8120e0> │ │ │ │ + ldr r7, [pc, #16] @ 8240a0 <__cxa_atexit@plt+0x8120f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #212, 22 @ 0x35000 │ │ │ │ - msreq SPSR_c, #60, 8 @ 0x3c000000 │ │ │ │ - movteq r2, #14184 @ 0x3768 │ │ │ │ + cmneq r1, #196, 22 @ 0x31000 │ │ │ │ + msreq SPSR_c, #44, 8 @ 0x2c000000 │ │ │ │ + movteq r2, #14168 @ 0x3758 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8240d0 <__cxa_atexit@plt+0x812120> │ │ │ │ - ldr r3, [pc, #36] @ 8240d8 <__cxa_atexit@plt+0x812128> │ │ │ │ + bcc 8240e0 <__cxa_atexit@plt+0x812130> │ │ │ │ + ldr r3, [pc, #36] @ 8240e8 <__cxa_atexit@plt+0x812138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8240dc <__cxa_atexit@plt+0x81212c> │ │ │ │ + ldr r7, [pc, #16] @ 8240ec <__cxa_atexit@plt+0x81213c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #136, 22 @ 0x22000 │ │ │ │ - cmneq r2, #28, 14 @ 0x700000 │ │ │ │ - movteq r2, #14748 @ 0x399c │ │ │ │ + cmneq r1, #120, 22 @ 0x1e000 │ │ │ │ + cmneq r2, #12, 14 @ 0x300000 │ │ │ │ + movteq r2, #14732 @ 0x398c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824150 <__cxa_atexit@plt+0x8121a0> │ │ │ │ + bcc 824160 <__cxa_atexit@plt+0x8121b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824148 <__cxa_atexit@plt+0x812198> │ │ │ │ - ldr r3, [pc, #72] @ 824158 <__cxa_atexit@plt+0x8121a8> │ │ │ │ + bhi 824158 <__cxa_atexit@plt+0x8121a8> │ │ │ │ + ldr r3, [pc, #72] @ 824168 <__cxa_atexit@plt+0x8121b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 82415c <__cxa_atexit@plt+0x8121ac> │ │ │ │ + ldr r2, [pc, #52] @ 82416c <__cxa_atexit@plt+0x8121bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 824160 <__cxa_atexit@plt+0x8121b0> │ │ │ │ + ldr r7, [pc, #36] @ 824170 <__cxa_atexit@plt+0x8121c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 824164 <__cxa_atexit@plt+0x8121b4> │ │ │ │ + ldr r9, [pc, #32] @ 824174 <__cxa_atexit@plt+0x8121c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 22 @ 0xb000 │ │ │ │ + cmneq r1, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r1, #88, 24 @ 0x5800 │ │ │ │ - cmneq r1, #216, 24 @ 0xd800 │ │ │ │ - movteq r2, #14644 @ 0x3934 │ │ │ │ + cmneq r1, #72, 24 @ 0x4800 │ │ │ │ + cmneq r1, #200, 24 @ 0xc800 │ │ │ │ + movteq r2, #14628 @ 0x3924 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82420c <__cxa_atexit@plt+0x81225c> │ │ │ │ + bcc 82421c <__cxa_atexit@plt+0x81226c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824204 <__cxa_atexit@plt+0x812254> │ │ │ │ - ldr r3, [pc, #124] @ 824214 <__cxa_atexit@plt+0x812264> │ │ │ │ + bhi 824214 <__cxa_atexit@plt+0x812264> │ │ │ │ + ldr r3, [pc, #124] @ 824224 <__cxa_atexit@plt+0x812274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - ldr r8, [pc, #96] @ 824218 <__cxa_atexit@plt+0x812268> │ │ │ │ + ldr r8, [pc, #96] @ 824228 <__cxa_atexit@plt+0x812278> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #84] @ 82421c <__cxa_atexit@plt+0x81226c> │ │ │ │ + ldr r1, [pc, #84] @ 82422c <__cxa_atexit@plt+0x81227c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r0, [pc, #72] @ 824220 <__cxa_atexit@plt+0x812270> │ │ │ │ + ldr r0, [pc, #72] @ 824230 <__cxa_atexit@plt+0x812280> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r0, #-12]! │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 824224 <__cxa_atexit@plt+0x812274> │ │ │ │ + ldr r8, [pc, #36] @ 824234 <__cxa_atexit@plt+0x812284> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e7c <__cxa_atexit@plt+0xba5ecc> │ │ │ │ + b bb7e8c <__cxa_atexit@plt+0xba5edc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r1, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r1, #232, 20 @ 0xe8000 │ │ │ │ - msreq SPSR_c, #92, 4 @ 0xc0000005 │ │ │ │ - movteq r2, #14532 @ 0x38c4 │ │ │ │ + cmneq r1, #216, 20 @ 0xd8000 │ │ │ │ + msreq SPSR_c, #76, 4 @ 0xc0000004 │ │ │ │ + movteq r2, #14516 @ 0x38b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8242bc <__cxa_atexit@plt+0x81230c> │ │ │ │ + bcc 8242cc <__cxa_atexit@plt+0x81231c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8242b4 <__cxa_atexit@plt+0x812304> │ │ │ │ + bhi 8242c4 <__cxa_atexit@plt+0x812314> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #88] @ 8242c4 <__cxa_atexit@plt+0x812314> │ │ │ │ + ldr lr, [pc, #88] @ 8242d4 <__cxa_atexit@plt+0x812324> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 8242c8 <__cxa_atexit@plt+0x812318> │ │ │ │ + ldr r9, [pc, #84] @ 8242d8 <__cxa_atexit@plt+0x812328> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #56] @ 8242cc <__cxa_atexit@plt+0x81231c> │ │ │ │ + ldr r2, [pc, #56] @ 8242dc <__cxa_atexit@plt+0x81232c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r1, #208, 18 @ 0x340000 │ │ │ │ - movteq r2, #14188 @ 0x376c │ │ │ │ + cmneq r1, #192, 18 @ 0x300000 │ │ │ │ + movteq r2, #14172 @ 0x375c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82430c <__cxa_atexit@plt+0x81235c> │ │ │ │ - ldr r3, [pc, #36] @ 824314 <__cxa_atexit@plt+0x812364> │ │ │ │ + bcc 82431c <__cxa_atexit@plt+0x81236c> │ │ │ │ + ldr r3, [pc, #36] @ 824324 <__cxa_atexit@plt+0x812374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 824318 <__cxa_atexit@plt+0x812368> │ │ │ │ + ldr r7, [pc, #16] @ 824328 <__cxa_atexit@plt+0x812378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #76, 18 @ 0x130000 │ │ │ │ - msreq SPSR_c, #16, 30 @ 0x40 │ │ │ │ - movteq r2, #13524 @ 0x34d4 │ │ │ │ + cmneq r1, #60, 18 @ 0xf0000 │ │ │ │ + msreq SPSR_c, #0, 30 │ │ │ │ + movteq r2, #13508 @ 0x34c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824354 <__cxa_atexit@plt+0x8123a4> │ │ │ │ - ldr r3, [pc, #32] @ 82435c <__cxa_atexit@plt+0x8123ac> │ │ │ │ + bcc 824364 <__cxa_atexit@plt+0x8123b4> │ │ │ │ + ldr r3, [pc, #32] @ 82436c <__cxa_atexit@plt+0x8123bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 824360 <__cxa_atexit@plt+0x8123b0> │ │ │ │ + ldr r7, [pc, #16] @ 824370 <__cxa_atexit@plt+0x8123c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #0, 18 │ │ │ │ - msreq SPSR_c, #60, 14 @ 0xf00000 │ │ │ │ - movteq r2, #13452 @ 0x348c │ │ │ │ + cmneq r1, #240, 16 @ 0xf00000 │ │ │ │ + msreq SPSR_c, #44, 14 @ 0xb00000 │ │ │ │ + movteq r2, #13436 @ 0x347c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82439c <__cxa_atexit@plt+0x8123ec> │ │ │ │ - ldr r3, [pc, #32] @ 8243a4 <__cxa_atexit@plt+0x8123f4> │ │ │ │ + bcc 8243ac <__cxa_atexit@plt+0x8123fc> │ │ │ │ + ldr r3, [pc, #32] @ 8243b4 <__cxa_atexit@plt+0x812404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8243a8 <__cxa_atexit@plt+0x8123f8> │ │ │ │ + ldr r7, [pc, #16] @ 8243b8 <__cxa_atexit@plt+0x812408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #184, 16 @ 0xb80000 │ │ │ │ - msreq SPSR_c, #244, 12 @ 0xf400000 │ │ │ │ - movteq r2, #13952 @ 0x3680 │ │ │ │ + cmneq r1, #168, 16 @ 0xa80000 │ │ │ │ + msreq SPSR_c, #228, 12 @ 0xe400000 │ │ │ │ + movteq r2, #13936 @ 0x3670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824428 <__cxa_atexit@plt+0x812478> │ │ │ │ + bcc 824438 <__cxa_atexit@plt+0x812488> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824420 <__cxa_atexit@plt+0x812470> │ │ │ │ - ldr r3, [pc, #84] @ 824430 <__cxa_atexit@plt+0x812480> │ │ │ │ + bhi 824430 <__cxa_atexit@plt+0x812480> │ │ │ │ + ldr r3, [pc, #84] @ 824440 <__cxa_atexit@plt+0x812490> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 824434 <__cxa_atexit@plt+0x812484> │ │ │ │ + ldr r2, [pc, #80] @ 824444 <__cxa_atexit@plt+0x812494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 824438 <__cxa_atexit@plt+0x812488> │ │ │ │ + ldr r1, [pc, #60] @ 824448 <__cxa_atexit@plt+0x812498> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82443c <__cxa_atexit@plt+0x81248c> │ │ │ │ + ldr r7, [pc, #32] @ 82444c <__cxa_atexit@plt+0x81249c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #88, 16 @ 0x580000 │ │ │ │ + cmneq r1, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - msreq SPSR_c, #24, 26 @ 0x600 │ │ │ │ - movteq r2, #13832 @ 0x3608 │ │ │ │ + msreq SPSR_c, #8, 26 @ 0x200 │ │ │ │ + movteq r2, #13816 @ 0x35f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8244dc <__cxa_atexit@plt+0x81252c> │ │ │ │ + bcc 8244ec <__cxa_atexit@plt+0x81253c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8244d4 <__cxa_atexit@plt+0x812524> │ │ │ │ - ldr lr, [pc, #116] @ 8244e4 <__cxa_atexit@plt+0x812534> │ │ │ │ + bhi 8244e4 <__cxa_atexit@plt+0x812534> │ │ │ │ + ldr lr, [pc, #116] @ 8244f4 <__cxa_atexit@plt+0x812544> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 8244e8 <__cxa_atexit@plt+0x812538> │ │ │ │ + ldr r2, [pc, #112] @ 8244f8 <__cxa_atexit@plt+0x812548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #88] @ 8244ec <__cxa_atexit@plt+0x81253c> │ │ │ │ + ldr r3, [pc, #88] @ 8244fc <__cxa_atexit@plt+0x81254c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #76] @ 8244f0 <__cxa_atexit@plt+0x812540> │ │ │ │ + ldr r1, [pc, #76] @ 824500 <__cxa_atexit@plt+0x812550> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r2} │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #36] @ 8244f4 <__cxa_atexit@plt+0x812544> │ │ │ │ + ldr r7, [pc, #36] @ 824504 <__cxa_atexit@plt+0x812554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r1, #196, 14 @ 0x3100000 │ │ │ │ + cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq r1, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r1, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82457c <__cxa_atexit@plt+0x8125cc> │ │ │ │ + bne 82458c <__cxa_atexit@plt+0x8125dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824590 <__cxa_atexit@plt+0x8125e0> │ │ │ │ + bhi 8245a0 <__cxa_atexit@plt+0x8125f0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #116] @ 8245a0 <__cxa_atexit@plt+0x8125f0> │ │ │ │ + ldr r2, [pc, #116] @ 8245b0 <__cxa_atexit@plt+0x812600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-4] │ │ │ │ - ldr r2, [pc, #108] @ 8245a4 <__cxa_atexit@plt+0x8125f4> │ │ │ │ + ldr r2, [pc, #108] @ 8245b4 <__cxa_atexit@plt+0x812604> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #96] @ 8245a8 <__cxa_atexit@plt+0x8125f8> │ │ │ │ + ldr r2, [pc, #96] @ 8245b8 <__cxa_atexit@plt+0x812608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #80] @ 8245ac <__cxa_atexit@plt+0x8125fc> │ │ │ │ + ldr r7, [pc, #80] @ 8245bc <__cxa_atexit@plt+0x81260c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #14 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 82459c <__cxa_atexit@plt+0x8125ec> │ │ │ │ + ldr r7, [pc, #24] @ 8245ac <__cxa_atexit@plt+0x8125fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #96, 18 @ 0x180000 │ │ │ │ - cmneq r1, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r1, #180, 16 @ 0xb40000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #80, 18 @ 0x140000 │ │ │ │ + cmneq r1, #164, 18 @ 0x290000 │ │ │ │ + cmneq r1, #104, 14 @ 0x1a00000 │ │ │ │ + cmneq r1, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r1, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8245dc <__cxa_atexit@plt+0x81262c> │ │ │ │ - ldr r3, [pc, #24] @ 8245e4 <__cxa_atexit@plt+0x812634> │ │ │ │ + bcc 8245ec <__cxa_atexit@plt+0x81263c> │ │ │ │ + ldr r3, [pc, #24] @ 8245f4 <__cxa_atexit@plt+0x812644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #112, 12 @ 0x7000000 │ │ │ │ - movteq r2, #13424 @ 0x3470 │ │ │ │ + cmneq r1, #96, 12 @ 0x6000000 │ │ │ │ + movteq r2, #13408 @ 0x3460 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824658 <__cxa_atexit@plt+0x8126a8> │ │ │ │ - ldr lr, [pc, #88] @ 824668 <__cxa_atexit@plt+0x8126b8> │ │ │ │ + bhi 824668 <__cxa_atexit@plt+0x8126b8> │ │ │ │ + ldr lr, [pc, #88] @ 824678 <__cxa_atexit@plt+0x8126c8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r3, [pc, #68] @ 82466c <__cxa_atexit@plt+0x8126bc> │ │ │ │ + ldr r3, [pc, #68] @ 82467c <__cxa_atexit@plt+0x8126cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #28] @ 824670 <__cxa_atexit@plt+0x8126c0> │ │ │ │ + ldr r7, [pc, #28] @ 824680 <__cxa_atexit@plt+0x8126d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r1, #76, 18 @ 0x130000 │ │ │ │ - movteq r1, #16264 @ 0x3f88 │ │ │ │ + cmneq r1, #60, 18 @ 0xf0000 │ │ │ │ + movteq r1, #16248 @ 0x3f78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8246ac <__cxa_atexit@plt+0x8126fc> │ │ │ │ - ldr r3, [pc, #32] @ 8246b4 <__cxa_atexit@plt+0x812704> │ │ │ │ + bcc 8246bc <__cxa_atexit@plt+0x81270c> │ │ │ │ + ldr r3, [pc, #32] @ 8246c4 <__cxa_atexit@plt+0x812714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8246b8 <__cxa_atexit@plt+0x812708> │ │ │ │ + ldr r7, [pc, #16] @ 8246c8 <__cxa_atexit@plt+0x812718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #168, 10 @ 0x2a000000 │ │ │ │ - msreq SPSR_c, #88, 8 @ 0x58000000 │ │ │ │ + cmneq r1, #152, 10 @ 0x26000000 │ │ │ │ + msreq SPSR_c, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8246e8 <__cxa_atexit@plt+0x812738> │ │ │ │ - ldr r3, [pc, #24] @ 8246f0 <__cxa_atexit@plt+0x812740> │ │ │ │ + bcc 8246f8 <__cxa_atexit@plt+0x812748> │ │ │ │ + ldr r3, [pc, #24] @ 824700 <__cxa_atexit@plt+0x812750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #100, 10 @ 0x19000000 │ │ │ │ - movteq r1, #16148 @ 0x3f14 │ │ │ │ + cmneq r1, #84, 10 @ 0x15000000 │ │ │ │ + movteq r1, #16132 @ 0x3f04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824770 <__cxa_atexit@plt+0x8127c0> │ │ │ │ + bcc 824780 <__cxa_atexit@plt+0x8127d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824768 <__cxa_atexit@plt+0x8127b8> │ │ │ │ - ldr r3, [pc, #84] @ 824778 <__cxa_atexit@plt+0x8127c8> │ │ │ │ + bhi 824778 <__cxa_atexit@plt+0x8127c8> │ │ │ │ + ldr r3, [pc, #84] @ 824788 <__cxa_atexit@plt+0x8127d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82477c <__cxa_atexit@plt+0x8127cc> │ │ │ │ + ldr r2, [pc, #80] @ 82478c <__cxa_atexit@plt+0x8127dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 824780 <__cxa_atexit@plt+0x8127d0> │ │ │ │ + ldr r1, [pc, #60] @ 824790 <__cxa_atexit@plt+0x8127e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 824784 <__cxa_atexit@plt+0x8127d4> │ │ │ │ + ldr r7, [pc, #32] @ 824794 <__cxa_atexit@plt+0x8127e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r1, #0, 10 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ - movteq r2, #13028 @ 0x32e4 │ │ │ │ + cmneq r1, #220, 8 @ 0xdc000000 │ │ │ │ + movteq r2, #13012 @ 0x32d4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8247ec <__cxa_atexit@plt+0x81283c> │ │ │ │ - ldr lr, [pc, #76] @ 8247f4 <__cxa_atexit@plt+0x812844> │ │ │ │ + bcc 8247fc <__cxa_atexit@plt+0x81284c> │ │ │ │ + ldr lr, [pc, #76] @ 824804 <__cxa_atexit@plt+0x812854> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #72] @ 8247f8 <__cxa_atexit@plt+0x812848> │ │ │ │ + ldr r2, [pc, #72] @ 824808 <__cxa_atexit@plt+0x812858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8247e4 <__cxa_atexit@plt+0x812834> │ │ │ │ - b 824808 <__cxa_atexit@plt+0x812858> │ │ │ │ + beq 8247f4 <__cxa_atexit@plt+0x812844> │ │ │ │ + b 824818 <__cxa_atexit@plt+0x812868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ - movteq r2, #12912 @ 0x3270 │ │ │ │ + cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ + movteq r2, #12896 @ 0x3260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 824830 <__cxa_atexit@plt+0x812880> │ │ │ │ - ldr r3, [pc, #64] @ 82485c <__cxa_atexit@plt+0x8128ac> │ │ │ │ + bne 824840 <__cxa_atexit@plt+0x812890> │ │ │ │ + ldr r3, [pc, #64] @ 82486c <__cxa_atexit@plt+0x8128bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 824854 <__cxa_atexit@plt+0x8128a4> │ │ │ │ - b 824874 <__cxa_atexit@plt+0x8128c4> │ │ │ │ + beq 824864 <__cxa_atexit@plt+0x8128b4> │ │ │ │ + b 824884 <__cxa_atexit@plt+0x8128d4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 824860 <__cxa_atexit@plt+0x8128b0> │ │ │ │ + ldr r3, [pc, #36] @ 824870 <__cxa_atexit@plt+0x8128c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #28] @ 824864 <__cxa_atexit@plt+0x8128b4> │ │ │ │ + ldr r3, [pc, #28] @ 824874 <__cxa_atexit@plt+0x8128c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r1, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ - movteq r2, #12804 @ 0x3204 │ │ │ │ + cmneq r1, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + movteq r2, #12788 @ 0x31f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 8248f0 <__cxa_atexit@plt+0x812940> │ │ │ │ + bne 824900 <__cxa_atexit@plt+0x812950> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824910 <__cxa_atexit@plt+0x812960> │ │ │ │ + bhi 824920 <__cxa_atexit@plt+0x812970> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r9, [pc, #124] @ 824924 <__cxa_atexit@plt+0x812974> │ │ │ │ + ldr r9, [pc, #124] @ 824934 <__cxa_atexit@plt+0x812984> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #120] @ 824928 <__cxa_atexit@plt+0x812978> │ │ │ │ + ldr lr, [pc, #120] @ 824938 <__cxa_atexit@plt+0x812988> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #24 │ │ │ │ stm r2, {r0, r1, r8} │ │ │ │ - ldr r0, [pc, #88] @ 82492c <__cxa_atexit@plt+0x81297c> │ │ │ │ + ldr r0, [pc, #88] @ 82493c <__cxa_atexit@plt+0x81298c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #36] @ 82491c <__cxa_atexit@plt+0x81296c> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #36] @ 82492c <__cxa_atexit@plt+0x81297c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - ldr r3, [pc, #28] @ 824920 <__cxa_atexit@plt+0x812970> │ │ │ │ + ldr r3, [pc, #28] @ 824930 <__cxa_atexit@plt+0x812980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #72, 6 @ 0x20000001 │ │ │ │ - cmneq r1, #224, 10 @ 0x38000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq r1, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r1, #144, 6 @ 0x40000002 │ │ │ │ - movteq r2, #12748 @ 0x31cc │ │ │ │ + cmneq r1, #128, 6 │ │ │ │ + movteq r2, #12732 @ 0x31bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8249dc <__cxa_atexit@plt+0x812a2c> │ │ │ │ + bcc 8249ec <__cxa_atexit@plt+0x812a3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8249d4 <__cxa_atexit@plt+0x812a24> │ │ │ │ + bhi 8249e4 <__cxa_atexit@plt+0x812a34> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ - ldr ip, [pc, #100] @ 8249e4 <__cxa_atexit@plt+0x812a34> │ │ │ │ + ldr ip, [pc, #100] @ 8249f4 <__cxa_atexit@plt+0x812a44> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r8} │ │ │ │ - ldr r0, [pc, #80] @ 8249e8 <__cxa_atexit@plt+0x812a38> │ │ │ │ + ldr r0, [pc, #80] @ 8249f8 <__cxa_atexit@plt+0x812a48> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #56] @ 8249ec <__cxa_atexit@plt+0x812a3c> │ │ │ │ + ldr r2, [pc, #56] @ 8249fc <__cxa_atexit@plt+0x812a4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq r1, #176, 4 │ │ │ │ - movteq r2, #12320 @ 0x3020 │ │ │ │ + cmneq r1, #160, 4 │ │ │ │ + movteq r2, #12304 @ 0x3010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824a28 <__cxa_atexit@plt+0x812a78> │ │ │ │ - ldr r3, [pc, #32] @ 824a30 <__cxa_atexit@plt+0x812a80> │ │ │ │ + bcc 824a38 <__cxa_atexit@plt+0x812a88> │ │ │ │ + ldr r3, [pc, #32] @ 824a40 <__cxa_atexit@plt+0x812a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 824a34 <__cxa_atexit@plt+0x812a84> │ │ │ │ + ldr r7, [pc, #16] @ 824a44 <__cxa_atexit@plt+0x812a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq r2, #200, 26 @ 0x3200 │ │ │ │ + cmneq r1, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq r2, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824a64 <__cxa_atexit@plt+0x812ab4> │ │ │ │ - ldr r3, [pc, #24] @ 824a6c <__cxa_atexit@plt+0x812abc> │ │ │ │ + bcc 824a74 <__cxa_atexit@plt+0x812ac4> │ │ │ │ + ldr r3, [pc, #24] @ 824a7c <__cxa_atexit@plt+0x812acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #232, 2 @ 0x3a │ │ │ │ - movteq r1, #16300 @ 0x3fac │ │ │ │ + cmneq r1, #216, 2 @ 0x36 │ │ │ │ + movteq r1, #16284 @ 0x3f9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824aec <__cxa_atexit@plt+0x812b3c> │ │ │ │ + bcc 824afc <__cxa_atexit@plt+0x812b4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824ae4 <__cxa_atexit@plt+0x812b34> │ │ │ │ - ldr r3, [pc, #84] @ 824af4 <__cxa_atexit@plt+0x812b44> │ │ │ │ + bhi 824af4 <__cxa_atexit@plt+0x812b44> │ │ │ │ + ldr r3, [pc, #84] @ 824b04 <__cxa_atexit@plt+0x812b54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 824af8 <__cxa_atexit@plt+0x812b48> │ │ │ │ + ldr r2, [pc, #80] @ 824b08 <__cxa_atexit@plt+0x812b58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 824afc <__cxa_atexit@plt+0x812b4c> │ │ │ │ + ldr r1, [pc, #60] @ 824b0c <__cxa_atexit@plt+0x812b5c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 824b00 <__cxa_atexit@plt+0x812b50> │ │ │ │ + ldr r7, [pc, #32] @ 824b10 <__cxa_atexit@plt+0x812b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #148, 2 @ 0x25 │ │ │ │ + cmneq r1, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #112, 2 │ │ │ │ - movteq r2, #12384 @ 0x3060 │ │ │ │ + cmneq r1, #96, 2 │ │ │ │ + movteq r2, #12368 @ 0x3050 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824bdc <__cxa_atexit@plt+0x812c2c> │ │ │ │ + bcc 824bec <__cxa_atexit@plt+0x812c3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824bd4 <__cxa_atexit@plt+0x812c24> │ │ │ │ + bhi 824be4 <__cxa_atexit@plt+0x812c34> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r9, [r7, #31] │ │ │ │ stm sp, {r4, lr} │ │ │ │ mov lr, r6 │ │ │ │ - ldr r4, [pc, #132] @ 824be8 <__cxa_atexit@plt+0x812c38> │ │ │ │ + ldr r4, [pc, #132] @ 824bf8 <__cxa_atexit@plt+0x812c48> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [lr, #-68]! @ 0xffffffbc │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ - ldr r3, [pc, #108] @ 824bec <__cxa_atexit@plt+0x812c3c> │ │ │ │ + ldr r3, [pc, #108] @ 824bfc <__cxa_atexit@plt+0x812c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ - ldr r4, [pc, #88] @ 824bf0 <__cxa_atexit@plt+0x812c40> │ │ │ │ + ldr r4, [pc, #88] @ 824c00 <__cxa_atexit@plt+0x812c50> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r1, r8, fp} │ │ │ │ - ldr r4, [pc, #72] @ 824bf4 <__cxa_atexit@plt+0x812c44> │ │ │ │ + ldr r4, [pc, #72] @ 824c04 <__cxa_atexit@plt+0x812c54> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #43 @ 0x2b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #72 @ 0x48 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - cmneq r1, #184 @ 0xb8 │ │ │ │ - movteq r1, #15884 @ 0x3e0c │ │ │ │ + cmneq r1, #168 @ 0xa8 │ │ │ │ + movteq r1, #15868 @ 0x3dfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824c3c <__cxa_atexit@plt+0x812c8c> │ │ │ │ - ldr r3, [pc, #44] @ 824c44 <__cxa_atexit@plt+0x812c94> │ │ │ │ + bcc 824c4c <__cxa_atexit@plt+0x812c9c> │ │ │ │ + ldr r3, [pc, #44] @ 824c54 <__cxa_atexit@plt+0x812ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 824c48 <__cxa_atexit@plt+0x812c98> │ │ │ │ + ldr r3, [pc, #36] @ 824c58 <__cxa_atexit@plt+0x812ca8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 824c4c <__cxa_atexit@plt+0x812c9c> │ │ │ │ + ldr r3, [pc, #24] @ 824c5c <__cxa_atexit@plt+0x812cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #36 @ 0x24 │ │ │ │ - cmneq r1, #28 │ │ │ │ - msreq SPSR_c, #184, 10 @ 0x2e000000 │ │ │ │ - movteq r1, #16168 @ 0x3f28 │ │ │ │ + cmneq r1, #20 │ │ │ │ + cmneq r1, #12 │ │ │ │ + msreq SPSR_c, #168, 10 @ 0x2a000000 │ │ │ │ + movteq r1, #16152 @ 0x3f18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824d00 <__cxa_atexit@plt+0x812d50> │ │ │ │ + bcc 824d10 <__cxa_atexit@plt+0x812d60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824cf8 <__cxa_atexit@plt+0x812d48> │ │ │ │ + bhi 824d08 <__cxa_atexit@plt+0x812d58> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ str r8, [r6, #-12] │ │ │ │ - ldr r8, [pc, #100] @ 824d08 <__cxa_atexit@plt+0x812d58> │ │ │ │ + ldr r8, [pc, #100] @ 824d18 <__cxa_atexit@plt+0x812d68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #96] @ 824d0c <__cxa_atexit@plt+0x812d5c> │ │ │ │ + ldr ip, [pc, #96] @ 824d1c <__cxa_atexit@plt+0x812d6c> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6] │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 824d10 <__cxa_atexit@plt+0x812d60> │ │ │ │ + ldr r2, [pc, #56] @ 824d20 <__cxa_atexit@plt+0x812d70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r1, #140, 30 @ 0x230 │ │ │ │ - movteq r1, #15572 @ 0x3cd4 │ │ │ │ + cmneq r1, #124, 30 @ 0x1f0 │ │ │ │ + movteq r1, #15556 @ 0x3cc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824d4c <__cxa_atexit@plt+0x812d9c> │ │ │ │ - ldr r3, [pc, #32] @ 824d54 <__cxa_atexit@plt+0x812da4> │ │ │ │ + bcc 824d5c <__cxa_atexit@plt+0x812dac> │ │ │ │ + ldr r3, [pc, #32] @ 824d64 <__cxa_atexit@plt+0x812db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 824d58 <__cxa_atexit@plt+0x812da8> │ │ │ │ + ldr r7, [pc, #16] @ 824d68 <__cxa_atexit@plt+0x812db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #8, 30 │ │ │ │ - cmneq r2, #64, 16 @ 0x400000 │ │ │ │ + cmneq r1, #248, 28 @ 0xf80 │ │ │ │ + cmneq r2, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824d88 <__cxa_atexit@plt+0x812dd8> │ │ │ │ - ldr r3, [pc, #24] @ 824d90 <__cxa_atexit@plt+0x812de0> │ │ │ │ + bcc 824d98 <__cxa_atexit@plt+0x812de8> │ │ │ │ + ldr r3, [pc, #24] @ 824da0 <__cxa_atexit@plt+0x812df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 28 @ 0xc40 │ │ │ │ - movteq r1, #15456 @ 0x3c60 │ │ │ │ + cmneq r1, #180, 28 @ 0xb40 │ │ │ │ + movteq r1, #15440 @ 0x3c50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824e10 <__cxa_atexit@plt+0x812e60> │ │ │ │ + bcc 824e20 <__cxa_atexit@plt+0x812e70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824e08 <__cxa_atexit@plt+0x812e58> │ │ │ │ - ldr r3, [pc, #84] @ 824e18 <__cxa_atexit@plt+0x812e68> │ │ │ │ + bhi 824e18 <__cxa_atexit@plt+0x812e68> │ │ │ │ + ldr r3, [pc, #84] @ 824e28 <__cxa_atexit@plt+0x812e78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 824e1c <__cxa_atexit@plt+0x812e6c> │ │ │ │ + ldr r2, [pc, #80] @ 824e2c <__cxa_atexit@plt+0x812e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 824e20 <__cxa_atexit@plt+0x812e70> │ │ │ │ + ldr r1, [pc, #60] @ 824e30 <__cxa_atexit@plt+0x812e80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 824e24 <__cxa_atexit@plt+0x812e74> │ │ │ │ + ldr r7, [pc, #32] @ 824e34 <__cxa_atexit@plt+0x812e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #112, 28 @ 0x700 │ │ │ │ + cmneq r1, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #76, 28 @ 0x4c0 │ │ │ │ - movteq r1, #15712 @ 0x3d60 │ │ │ │ + cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ + movteq r1, #15696 @ 0x3d50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824ed0 <__cxa_atexit@plt+0x812f20> │ │ │ │ + bcc 824ee0 <__cxa_atexit@plt+0x812f30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 824ec8 <__cxa_atexit@plt+0x812f18> │ │ │ │ + bhi 824ed8 <__cxa_atexit@plt+0x812f28> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #100] @ 824ed8 <__cxa_atexit@plt+0x812f28> │ │ │ │ + ldr sl, [pc, #100] @ 824ee8 <__cxa_atexit@plt+0x812f38> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 824edc <__cxa_atexit@plt+0x812f2c> │ │ │ │ + ldr ip, [pc, #96] @ 824eec <__cxa_atexit@plt+0x812f3c> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 824ee0 <__cxa_atexit@plt+0x812f30> │ │ │ │ + ldr r2, [pc, #56] @ 824ef0 <__cxa_atexit@plt+0x812f40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r1, #188, 26 @ 0x2f00 │ │ │ │ - movteq r1, #14468 @ 0x3884 │ │ │ │ + cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + movteq r1, #14452 @ 0x3874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824f20 <__cxa_atexit@plt+0x812f70> │ │ │ │ - ldr r3, [pc, #36] @ 824f28 <__cxa_atexit@plt+0x812f78> │ │ │ │ + bcc 824f30 <__cxa_atexit@plt+0x812f80> │ │ │ │ + ldr r3, [pc, #36] @ 824f38 <__cxa_atexit@plt+0x812f88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 824f2c <__cxa_atexit@plt+0x812f7c> │ │ │ │ + ldr r7, [pc, #24] @ 824f3c <__cxa_atexit@plt+0x812f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 824f30 <__cxa_atexit@plt+0x812f80> │ │ │ │ + ldr r8, [pc, #20] @ 824f40 <__cxa_atexit@plt+0x812f90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #56, 26 @ 0xe00 │ │ │ │ - cmneq r1, #224, 6 @ 0x80000003 │ │ │ │ + cmneq r1, #40, 26 @ 0xa00 │ │ │ │ cmneq r1, #208, 6 @ 0x40000003 │ │ │ │ - movteq r1, #14376 @ 0x3828 │ │ │ │ + cmneq r1, #192, 6 │ │ │ │ + movteq r1, #14360 @ 0x3818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 824f6c <__cxa_atexit@plt+0x812fbc> │ │ │ │ - ldr r3, [pc, #32] @ 824f74 <__cxa_atexit@plt+0x812fc4> │ │ │ │ + bcc 824f7c <__cxa_atexit@plt+0x812fcc> │ │ │ │ + ldr r3, [pc, #32] @ 824f84 <__cxa_atexit@plt+0x812fd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 824f78 <__cxa_atexit@plt+0x812fc8> │ │ │ │ + ldr r7, [pc, #16] @ 824f88 <__cxa_atexit@plt+0x812fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #232, 24 @ 0xe800 │ │ │ │ - cmneq r1, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r1, #216, 24 @ 0xd800 │ │ │ │ + cmneq r1, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r1, #14308 @ 0x37e4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r1, #14292 @ 0x37d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825024 <__cxa_atexit@plt+0x813074> │ │ │ │ + bcc 825034 <__cxa_atexit@plt+0x813084> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82501c <__cxa_atexit@plt+0x81306c> │ │ │ │ - ldr r3, [pc, #104] @ 82502c <__cxa_atexit@plt+0x81307c> │ │ │ │ + bhi 82502c <__cxa_atexit@plt+0x81307c> │ │ │ │ + ldr r3, [pc, #104] @ 82503c <__cxa_atexit@plt+0x81308c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 825030 <__cxa_atexit@plt+0x813080> │ │ │ │ + ldr r2, [pc, #100] @ 825040 <__cxa_atexit@plt+0x813090> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 825034 <__cxa_atexit@plt+0x813084> │ │ │ │ + ldr r1, [pc, #96] @ 825044 <__cxa_atexit@plt+0x813094> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 825038 <__cxa_atexit@plt+0x813088> │ │ │ │ + ldr r0, [pc, #92] @ 825048 <__cxa_atexit@plt+0x813098> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 82503c <__cxa_atexit@plt+0x81308c> │ │ │ │ + ldr r7, [pc, #44] @ 82504c <__cxa_atexit@plt+0x81309c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 825040 <__cxa_atexit@plt+0x813090> │ │ │ │ + ldr r9, [pc, #40] @ 825050 <__cxa_atexit@plt+0x8130a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r1, #96, 24 @ 0x6000 │ │ │ │ - cmneq r1, #132, 26 @ 0x2100 │ │ │ │ - cmneq r1, #60, 22 @ 0xf000 │ │ │ │ + cmneq r1, #80, 24 @ 0x5000 │ │ │ │ + cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825070 <__cxa_atexit@plt+0x8130c0> │ │ │ │ - ldr r3, [pc, #24] @ 825078 <__cxa_atexit@plt+0x8130c8> │ │ │ │ + bcc 825080 <__cxa_atexit@plt+0x8130d0> │ │ │ │ + ldr r3, [pc, #24] @ 825088 <__cxa_atexit@plt+0x8130d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #220, 22 @ 0x37000 │ │ │ │ - movteq r1, #14100 @ 0x3714 │ │ │ │ + cmneq r1, #204, 22 @ 0x33000 │ │ │ │ + movteq r1, #14084 @ 0x3704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8250f8 <__cxa_atexit@plt+0x813148> │ │ │ │ + bcc 825108 <__cxa_atexit@plt+0x813158> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8250f0 <__cxa_atexit@plt+0x813140> │ │ │ │ - ldr r3, [pc, #84] @ 825100 <__cxa_atexit@plt+0x813150> │ │ │ │ + bhi 825100 <__cxa_atexit@plt+0x813150> │ │ │ │ + ldr r3, [pc, #84] @ 825110 <__cxa_atexit@plt+0x813160> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 825104 <__cxa_atexit@plt+0x813154> │ │ │ │ + ldr r2, [pc, #80] @ 825114 <__cxa_atexit@plt+0x813164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 825108 <__cxa_atexit@plt+0x813158> │ │ │ │ + ldr r1, [pc, #60] @ 825118 <__cxa_atexit@plt+0x813168> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82510c <__cxa_atexit@plt+0x81315c> │ │ │ │ + ldr r7, [pc, #32] @ 82511c <__cxa_atexit@plt+0x81316c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #136, 22 @ 0x22000 │ │ │ │ + cmneq r1, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r1, #100, 22 @ 0x19000 │ │ │ │ - movteq r1, #14984 @ 0x3a88 │ │ │ │ + cmneq r1, #84, 22 @ 0x15000 │ │ │ │ + movteq r1, #14968 @ 0x3a78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8251b4 <__cxa_atexit@plt+0x813204> │ │ │ │ + bcc 8251c4 <__cxa_atexit@plt+0x813214> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8251ac <__cxa_atexit@plt+0x8131fc> │ │ │ │ + bhi 8251bc <__cxa_atexit@plt+0x81320c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ - ldr r9, [pc, #100] @ 8251bc <__cxa_atexit@plt+0x81320c> │ │ │ │ + ldr r9, [pc, #100] @ 8251cc <__cxa_atexit@plt+0x81321c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #96] @ 8251c0 <__cxa_atexit@plt+0x813210> │ │ │ │ + ldr sl, [pc, #96] @ 8251d0 <__cxa_atexit@plt+0x813220> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 8251c4 <__cxa_atexit@plt+0x813214> │ │ │ │ + ldr r2, [pc, #56] @ 8251d4 <__cxa_atexit@plt+0x813224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #216, 20 @ 0xd8000 │ │ │ │ - movteq r1, #13364 @ 0x3434 │ │ │ │ + cmneq r1, #200, 20 @ 0xc8000 │ │ │ │ + movteq r1, #13348 @ 0x3424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825200 <__cxa_atexit@plt+0x813250> │ │ │ │ - ldr r3, [pc, #32] @ 825208 <__cxa_atexit@plt+0x813258> │ │ │ │ + bcc 825210 <__cxa_atexit@plt+0x813260> │ │ │ │ + ldr r3, [pc, #32] @ 825218 <__cxa_atexit@plt+0x813268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82520c <__cxa_atexit@plt+0x81325c> │ │ │ │ + ldr r7, [pc, #16] @ 82521c <__cxa_atexit@plt+0x81326c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84, 20 @ 0x54000 │ │ │ │ - cmneq r1, #4, 18 @ 0x10000 │ │ │ │ + cmneq r1, #68, 20 @ 0x44000 │ │ │ │ + cmneq r1, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82523c <__cxa_atexit@plt+0x81328c> │ │ │ │ - ldr r3, [pc, #24] @ 825244 <__cxa_atexit@plt+0x813294> │ │ │ │ + bcc 82524c <__cxa_atexit@plt+0x81329c> │ │ │ │ + ldr r3, [pc, #24] @ 825254 <__cxa_atexit@plt+0x8132a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #16, 20 @ 0x10000 │ │ │ │ - movteq r1, #13248 @ 0x33c0 │ │ │ │ + cmneq r1, #0, 20 │ │ │ │ + movteq r1, #13232 @ 0x33b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8252c4 <__cxa_atexit@plt+0x813314> │ │ │ │ + bcc 8252d4 <__cxa_atexit@plt+0x813324> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8252bc <__cxa_atexit@plt+0x81330c> │ │ │ │ - ldr r3, [pc, #84] @ 8252cc <__cxa_atexit@plt+0x81331c> │ │ │ │ + bhi 8252cc <__cxa_atexit@plt+0x81331c> │ │ │ │ + ldr r3, [pc, #84] @ 8252dc <__cxa_atexit@plt+0x81332c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8252d0 <__cxa_atexit@plt+0x813320> │ │ │ │ + ldr r2, [pc, #80] @ 8252e0 <__cxa_atexit@plt+0x813330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8252d4 <__cxa_atexit@plt+0x813324> │ │ │ │ + ldr r1, [pc, #60] @ 8252e4 <__cxa_atexit@plt+0x813334> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8252d8 <__cxa_atexit@plt+0x813328> │ │ │ │ + ldr r7, [pc, #32] @ 8252e8 <__cxa_atexit@plt+0x813338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #188, 18 @ 0x2f0000 │ │ │ │ + cmneq r1, #172, 18 @ 0x2b0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #152, 18 @ 0x260000 │ │ │ │ - movteq r1, #14524 @ 0x38bc │ │ │ │ + cmneq r1, #136, 18 @ 0x220000 │ │ │ │ + movteq r1, #14508 @ 0x38ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82530c <__cxa_atexit@plt+0x81335c> │ │ │ │ - ldr r3, [pc, #28] @ 82531c <__cxa_atexit@plt+0x81336c> │ │ │ │ + bcc 82531c <__cxa_atexit@plt+0x81336c> │ │ │ │ + ldr r3, [pc, #28] @ 82532c <__cxa_atexit@plt+0x81337c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ - ldr r7, [pc, #12] @ 825320 <__cxa_atexit@plt+0x813370> │ │ │ │ + ldr r7, [pc, #12] @ 825330 <__cxa_atexit@plt+0x813380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r1, #14496 @ 0x38a0 │ │ │ │ - movteq r1, #14456 @ 0x3878 │ │ │ │ + movteq r1, #14480 @ 0x3890 │ │ │ │ + movteq r1, #14440 @ 0x3868 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 825348 <__cxa_atexit@plt+0x813398> │ │ │ │ + ldr r3, [pc, #16] @ 825358 <__cxa_atexit@plt+0x8133a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r1, #14416 @ 0x3850 │ │ │ │ + movteq r1, #14400 @ 0x3840 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 825370 <__cxa_atexit@plt+0x8133c0> │ │ │ │ + ldr r3, [pc, #16] @ 825380 <__cxa_atexit@plt+0x8133d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r1, #14376 @ 0x3828 │ │ │ │ + movteq r1, #14360 @ 0x3818 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8253f8 <__cxa_atexit@plt+0x813448> │ │ │ │ + bhi 825408 <__cxa_atexit@plt+0x813458> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #92] @ 825404 <__cxa_atexit@plt+0x813454> │ │ │ │ + ldr lr, [pc, #92] @ 825414 <__cxa_atexit@plt+0x813464> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #88] @ 825408 <__cxa_atexit@plt+0x813458> │ │ │ │ + ldr r8, [pc, #88] @ 825418 <__cxa_atexit@plt+0x813468> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 82540c <__cxa_atexit@plt+0x81345c> │ │ │ │ + ldr r3, [pc, #52] @ 82541c <__cxa_atexit@plt+0x81346c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmneq r1, #140, 16 @ 0x8c0000 │ │ │ │ - movteq r1, #14444 @ 0x386c │ │ │ │ + cmneq r1, #124, 16 @ 0x7c0000 │ │ │ │ + movteq r1, #14428 @ 0x385c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825448 <__cxa_atexit@plt+0x813498> │ │ │ │ - ldr r3, [pc, #32] @ 825450 <__cxa_atexit@plt+0x8134a0> │ │ │ │ + bcc 825458 <__cxa_atexit@plt+0x8134a8> │ │ │ │ + ldr r3, [pc, #32] @ 825460 <__cxa_atexit@plt+0x8134b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 825454 <__cxa_atexit@plt+0x8134a4> │ │ │ │ + ldr r7, [pc, #16] @ 825464 <__cxa_atexit@plt+0x8134b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12, 16 @ 0xc0000 │ │ │ │ - cmneq r1, #144, 26 @ 0x2400 │ │ │ │ - movteq r1, #14384 @ 0x3830 │ │ │ │ + cmneq r1, #252, 14 @ 0x3f00000 │ │ │ │ + cmneq r1, #128, 26 @ 0x2000 │ │ │ │ + movteq r1, #14368 @ 0x3820 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8254c8 <__cxa_atexit@plt+0x813518> │ │ │ │ + bcc 8254d8 <__cxa_atexit@plt+0x813528> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8254c0 <__cxa_atexit@plt+0x813510> │ │ │ │ - ldr r3, [pc, #72] @ 8254d0 <__cxa_atexit@plt+0x813520> │ │ │ │ + bhi 8254d0 <__cxa_atexit@plt+0x813520> │ │ │ │ + ldr r3, [pc, #72] @ 8254e0 <__cxa_atexit@plt+0x813530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 8254d4 <__cxa_atexit@plt+0x813524> │ │ │ │ + ldr r3, [pc, #52] @ 8254e4 <__cxa_atexit@plt+0x813534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8254d8 <__cxa_atexit@plt+0x813528> │ │ │ │ + ldr r7, [pc, #36] @ 8254e8 <__cxa_atexit@plt+0x813538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8254dc <__cxa_atexit@plt+0x81352c> │ │ │ │ + ldr r8, [pc, #32] @ 8254ec <__cxa_atexit@plt+0x81353c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r1, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - msreq SPSR_c, #200, 4 @ 0x8000000c │ │ │ │ - cmneq r1, #216, 10 @ 0x36000000 │ │ │ │ - movteq r1, #14208 @ 0x3780 │ │ │ │ + msreq SPSR_c, #184, 4 @ 0x8000000b │ │ │ │ + cmneq r1, #200, 10 @ 0x32000000 │ │ │ │ + movteq r1, #14192 @ 0x3770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82551c <__cxa_atexit@plt+0x81356c> │ │ │ │ - ldr r3, [pc, #36] @ 825524 <__cxa_atexit@plt+0x813574> │ │ │ │ + bcc 82552c <__cxa_atexit@plt+0x81357c> │ │ │ │ + ldr r3, [pc, #36] @ 825534 <__cxa_atexit@plt+0x813584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 825528 <__cxa_atexit@plt+0x813578> │ │ │ │ + ldr r7, [pc, #16] @ 825538 <__cxa_atexit@plt+0x813588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ - msreq SPSR_c, #108, 6 @ 0xb0000001 │ │ │ │ - movteq r1, #14144 @ 0x3740 │ │ │ │ + cmneq r1, #44, 14 @ 0xb00000 │ │ │ │ + msreq SPSR_c, #92, 6 @ 0x70000001 │ │ │ │ + movteq r1, #14128 @ 0x3730 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825594 <__cxa_atexit@plt+0x8135e4> │ │ │ │ + bcc 8255a4 <__cxa_atexit@plt+0x8135f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82558c <__cxa_atexit@plt+0x8135dc> │ │ │ │ - ldr r3, [pc, #64] @ 82559c <__cxa_atexit@plt+0x8135ec> │ │ │ │ + bhi 82559c <__cxa_atexit@plt+0x8135ec> │ │ │ │ + ldr r3, [pc, #64] @ 8255ac <__cxa_atexit@plt+0x8135fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 8255a0 <__cxa_atexit@plt+0x8135f0> │ │ │ │ + ldr r2, [pc, #44] @ 8255b0 <__cxa_atexit@plt+0x813600> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8255a4 <__cxa_atexit@plt+0x8135f4> │ │ │ │ + ldr r7, [pc, #28] @ 8255b4 <__cxa_atexit@plt+0x813604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r1, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r1, #204, 18 @ 0x330000 │ │ │ │ - movteq r1, #14068 @ 0x36f4 │ │ │ │ + cmneq r1, #188, 18 @ 0x2f0000 │ │ │ │ + movteq r1, #14052 @ 0x36e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825628 <__cxa_atexit@plt+0x813678> │ │ │ │ + bcc 825638 <__cxa_atexit@plt+0x813688> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825620 <__cxa_atexit@plt+0x813670> │ │ │ │ - ldr r3, [pc, #88] @ 825630 <__cxa_atexit@plt+0x813680> │ │ │ │ + bhi 825630 <__cxa_atexit@plt+0x813680> │ │ │ │ + ldr r3, [pc, #88] @ 825640 <__cxa_atexit@plt+0x813690> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 825634 <__cxa_atexit@plt+0x813684> │ │ │ │ + ldr r2, [pc, #84] @ 825644 <__cxa_atexit@plt+0x813694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 825638 <__cxa_atexit@plt+0x813688> │ │ │ │ + ldr r1, [pc, #64] @ 825648 <__cxa_atexit@plt+0x813698> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 82563c <__cxa_atexit@plt+0x81368c> │ │ │ │ + ldr r7, [pc, #32] @ 82564c <__cxa_atexit@plt+0x81369c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r1, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r1, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r1, #112, 14 @ 0x1c00000 │ │ │ │ - movteq r1, #13828 @ 0x3604 │ │ │ │ + cmneq r1, #96, 14 @ 0x1800000 │ │ │ │ + movteq r1, #13812 @ 0x35f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82567c <__cxa_atexit@plt+0x8136cc> │ │ │ │ - ldr r3, [pc, #36] @ 825684 <__cxa_atexit@plt+0x8136d4> │ │ │ │ + bcc 82568c <__cxa_atexit@plt+0x8136dc> │ │ │ │ + ldr r3, [pc, #36] @ 825694 <__cxa_atexit@plt+0x8136e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 825688 <__cxa_atexit@plt+0x8136d8> │ │ │ │ + ldr r7, [pc, #16] @ 825698 <__cxa_atexit@plt+0x8136e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #220, 10 @ 0x37000000 │ │ │ │ - msreq SPSR_c, #16, 4 │ │ │ │ - movteq r1, #13764 @ 0x35c4 │ │ │ │ + cmneq r1, #204, 10 @ 0x33000000 │ │ │ │ + msreq SPSR_c, #0, 4 │ │ │ │ + movteq r1, #13748 @ 0x35b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8256f4 <__cxa_atexit@plt+0x813744> │ │ │ │ + bcc 825704 <__cxa_atexit@plt+0x813754> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8256ec <__cxa_atexit@plt+0x81373c> │ │ │ │ - ldr r3, [pc, #64] @ 8256fc <__cxa_atexit@plt+0x81374c> │ │ │ │ + bhi 8256fc <__cxa_atexit@plt+0x81374c> │ │ │ │ + ldr r3, [pc, #64] @ 82570c <__cxa_atexit@plt+0x81375c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 825700 <__cxa_atexit@plt+0x813750> │ │ │ │ + ldr r2, [pc, #44] @ 825710 <__cxa_atexit@plt+0x813760> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 825704 <__cxa_atexit@plt+0x813754> │ │ │ │ + ldr r7, [pc, #28] @ 825714 <__cxa_atexit@plt+0x813764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r1, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r1, #108, 16 @ 0x6c0000 │ │ │ │ - movteq r1, #13736 @ 0x35a8 │ │ │ │ + cmneq r1, #92, 16 @ 0x5c0000 │ │ │ │ + movteq r1, #13720 @ 0x3598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825788 <__cxa_atexit@plt+0x8137d8> │ │ │ │ + bcc 825798 <__cxa_atexit@plt+0x8137e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825780 <__cxa_atexit@plt+0x8137d0> │ │ │ │ - ldr r3, [pc, #88] @ 825790 <__cxa_atexit@plt+0x8137e0> │ │ │ │ + bhi 825790 <__cxa_atexit@plt+0x8137e0> │ │ │ │ + ldr r3, [pc, #88] @ 8257a0 <__cxa_atexit@plt+0x8137f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 825794 <__cxa_atexit@plt+0x8137e4> │ │ │ │ + ldr r2, [pc, #84] @ 8257a4 <__cxa_atexit@plt+0x8137f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 825798 <__cxa_atexit@plt+0x8137e8> │ │ │ │ + ldr r1, [pc, #64] @ 8257a8 <__cxa_atexit@plt+0x8137f8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 82579c <__cxa_atexit@plt+0x8137ec> │ │ │ │ + ldr r7, [pc, #32] @ 8257ac <__cxa_atexit@plt+0x8137fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r1, #16, 12 @ 0x1000000 │ │ │ │ - movteq r1, #12368 @ 0x3050 │ │ │ │ + cmneq r1, #0, 12 │ │ │ │ + movteq r1, #12352 @ 0x3040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8257d8 <__cxa_atexit@plt+0x813828> │ │ │ │ - ldr r3, [pc, #32] @ 8257e0 <__cxa_atexit@plt+0x813830> │ │ │ │ + bcc 8257e8 <__cxa_atexit@plt+0x813838> │ │ │ │ + ldr r3, [pc, #32] @ 8257f0 <__cxa_atexit@plt+0x813840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8257e4 <__cxa_atexit@plt+0x813834> │ │ │ │ + ldr r7, [pc, #16] @ 8257f4 <__cxa_atexit@plt+0x813844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ - cmneq r1, #184, 4 @ 0x8000000b │ │ │ │ - movteq r1, #13388 @ 0x344c │ │ │ │ + cmneq r1, #108, 8 @ 0x6c000000 │ │ │ │ + cmneq r1, #168, 4 @ 0x8000000a │ │ │ │ + movteq r1, #13372 @ 0x343c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825860 <__cxa_atexit@plt+0x8138b0> │ │ │ │ + bcc 825870 <__cxa_atexit@plt+0x8138c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825858 <__cxa_atexit@plt+0x8138a8> │ │ │ │ - ldr r3, [pc, #80] @ 825868 <__cxa_atexit@plt+0x8138b8> │ │ │ │ + bhi 825868 <__cxa_atexit@plt+0x8138b8> │ │ │ │ + ldr r3, [pc, #80] @ 825878 <__cxa_atexit@plt+0x8138c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 82586c <__cxa_atexit@plt+0x8138bc> │ │ │ │ + ldr r1, [pc, #64] @ 82587c <__cxa_atexit@plt+0x8138cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 825870 <__cxa_atexit@plt+0x8138c0> │ │ │ │ + ldr r2, [pc, #56] @ 825880 <__cxa_atexit@plt+0x8138d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 825874 <__cxa_atexit@plt+0x8138c4> │ │ │ │ + ldr r8, [pc, #32] @ 825884 <__cxa_atexit@plt+0x8138d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r1, #20, 8 @ 0x14000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r1, #44, 8 @ 0x2c000000 │ │ │ │ - cmneq r1, #160, 4 │ │ │ │ - movteq r1, #13384 @ 0x3448 │ │ │ │ + cmneq r1, #28, 8 @ 0x1c000000 │ │ │ │ + cmneq r1, #144, 4 │ │ │ │ + movteq r1, #13368 @ 0x3438 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8258ac <__cxa_atexit@plt+0x8138fc> │ │ │ │ - ldr r3, [pc, #28] @ 8258b4 <__cxa_atexit@plt+0x813904> │ │ │ │ + bcc 8258bc <__cxa_atexit@plt+0x81390c> │ │ │ │ + ldr r3, [pc, #28] @ 8258c4 <__cxa_atexit@plt+0x813914> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 825968 <__cxa_atexit@plt+0x8139b8> │ │ │ │ + b 825978 <__cxa_atexit@plt+0x8139c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164, 6 @ 0x90000002 │ │ │ │ + cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8258e4 <__cxa_atexit@plt+0x813934> │ │ │ │ - ldr r3, [pc, #24] @ 8258ec <__cxa_atexit@plt+0x81393c> │ │ │ │ + bcc 8258f4 <__cxa_atexit@plt+0x813944> │ │ │ │ + ldr r3, [pc, #24] @ 8258fc <__cxa_atexit@plt+0x81394c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 5370bc <__cxa_atexit@plt+0x52510c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #104, 6 @ 0xa0000001 │ │ │ │ - movteq r1, #13108 @ 0x3334 │ │ │ │ + cmneq r1, #88, 6 @ 0x60000001 │ │ │ │ + movteq r1, #13092 @ 0x3324 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825940 <__cxa_atexit@plt+0x813990> │ │ │ │ - ldr r3, [pc, #56] @ 825948 <__cxa_atexit@plt+0x813998> │ │ │ │ + bcc 825950 <__cxa_atexit@plt+0x8139a0> │ │ │ │ + ldr r3, [pc, #56] @ 825958 <__cxa_atexit@plt+0x8139a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 82594c <__cxa_atexit@plt+0x81399c> │ │ │ │ + ldr r3, [pc, #48] @ 82595c <__cxa_atexit@plt+0x8139ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 825950 <__cxa_atexit@plt+0x8139a0> │ │ │ │ + ldr r3, [pc, #36] @ 825960 <__cxa_atexit@plt+0x8139b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 825954 <__cxa_atexit@plt+0x8139a4> │ │ │ │ + ldr r8, [pc, #24] @ 825964 <__cxa_atexit@plt+0x8139b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e84 <__cxa_atexit@plt+0xba5ed4> │ │ │ │ + b bb7e94 <__cxa_atexit@plt+0xba5ee4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 6 @ 0xb0000000 │ │ │ │ - cmneq r1, #72, 6 @ 0x20000001 │ │ │ │ - cmneq r1, #164, 22 @ 0x29000 │ │ │ │ - cmneq r1, #220, 22 @ 0x37000 │ │ │ │ - movteq r1, #13156 @ 0x3364 │ │ │ │ + cmneq r1, #28, 6 @ 0x70000000 │ │ │ │ + cmneq r1, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq r1, #148, 22 @ 0x25000 │ │ │ │ + cmneq r1, #204, 22 @ 0x33000 │ │ │ │ + movteq r1, #13140 @ 0x3354 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8259b0 <__cxa_atexit@plt+0x813a00> │ │ │ │ - ldr r3, [pc, #60] @ 8259b8 <__cxa_atexit@plt+0x813a08> │ │ │ │ + bcc 8259c0 <__cxa_atexit@plt+0x813a10> │ │ │ │ + ldr r3, [pc, #60] @ 8259c8 <__cxa_atexit@plt+0x813a18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8259a4 <__cxa_atexit@plt+0x8139f4> │ │ │ │ + beq 8259b4 <__cxa_atexit@plt+0x813a04> │ │ │ │ mov r7, r8 │ │ │ │ - b 8259c8 <__cxa_atexit@plt+0x813a18> │ │ │ │ + b 8259d8 <__cxa_atexit@plt+0x813a28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movteq r1, #13060 @ 0x3304 │ │ │ │ + movteq r1, #13044 @ 0x32f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8259fc <__cxa_atexit@plt+0x813a4c> │ │ │ │ + bne 825a0c <__cxa_atexit@plt+0x813a5c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 825a18 <__cxa_atexit@plt+0x813a68> │ │ │ │ + ldr r2, [pc, #48] @ 825a28 <__cxa_atexit@plt+0x813a78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 825a10 <__cxa_atexit@plt+0x813a60> │ │ │ │ - b 825a2c <__cxa_atexit@plt+0x813a7c> │ │ │ │ - ldr r7, [pc, #24] @ 825a1c <__cxa_atexit@plt+0x813a6c> │ │ │ │ + beq 825a20 <__cxa_atexit@plt+0x813a70> │ │ │ │ + b 825a3c <__cxa_atexit@plt+0x813a8c> │ │ │ │ + ldr r7, [pc, #24] @ 825a2c <__cxa_atexit@plt+0x813a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, #172, 4 @ 0xc000000a │ │ │ │ - movteq r1, #12960 @ 0x32a0 │ │ │ │ + cmneq r1, #156, 4 @ 0xc0000009 │ │ │ │ + movteq r1, #12944 @ 0x3290 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 825a50 <__cxa_atexit@plt+0x813aa0> │ │ │ │ + ldr r0, [pc, #20] @ 825a60 <__cxa_atexit@plt+0x813ab0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r1, #12908 @ 0x326c │ │ │ │ + movteq r1, #12892 @ 0x325c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825ac8 <__cxa_atexit@plt+0x813b18> │ │ │ │ + bhi 825ad8 <__cxa_atexit@plt+0x813b28> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #84] @ 825ad4 <__cxa_atexit@plt+0x813b24> │ │ │ │ + ldr r1, [pc, #84] @ 825ae4 <__cxa_atexit@plt+0x813b34> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 825ad8 <__cxa_atexit@plt+0x813b28> │ │ │ │ + ldr r0, [pc, #80] @ 825ae8 <__cxa_atexit@plt+0x813b38> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 825adc <__cxa_atexit@plt+0x813b2c> │ │ │ │ + ldr lr, [pc, #76] @ 825aec <__cxa_atexit@plt+0x813b3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 825ae0 <__cxa_atexit@plt+0x813b30> │ │ │ │ + ldr r7, [pc, #28] @ 825af0 <__cxa_atexit@plt+0x813b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ - movteq r1, #12764 @ 0x31dc │ │ │ │ + cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ + movteq r1, #12748 @ 0x31cc │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 825b98 <__cxa_atexit@plt+0x813be8> │ │ │ │ + bne 825ba8 <__cxa_atexit@plt+0x813bf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 825ba0 <__cxa_atexit@plt+0x813bf0> │ │ │ │ + bhi 825bb0 <__cxa_atexit@plt+0x813c00> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r9, [pc, #136] @ 825bb0 <__cxa_atexit@plt+0x813c00> │ │ │ │ + ldr r9, [pc, #136] @ 825bc0 <__cxa_atexit@plt+0x813c10> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 825bb4 <__cxa_atexit@plt+0x813c04> │ │ │ │ + ldr lr, [pc, #132] @ 825bc4 <__cxa_atexit@plt+0x813c14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 825bb8 <__cxa_atexit@plt+0x813c08> │ │ │ │ + ldr r1, [pc, #128] @ 825bc8 <__cxa_atexit@plt+0x813c18> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #124] @ 825bbc <__cxa_atexit@plt+0x813c0c> │ │ │ │ + ldr r0, [pc, #124] @ 825bcc <__cxa_atexit@plt+0x813c1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-8] │ │ │ │ - ldr r0, [pc, #116] @ 825bc0 <__cxa_atexit@plt+0x813c10> │ │ │ │ + ldr r0, [pc, #116] @ 825bd0 <__cxa_atexit@plt+0x813c20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -2117367,1603 +2117371,1603 @@ │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r6, #-16] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 825968 <__cxa_atexit@plt+0x8139b8> │ │ │ │ + b 825978 <__cxa_atexit@plt+0x8139c8> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - cmneq r1, #116, 2 │ │ │ │ - cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ - movteq r1, #12540 @ 0x30fc │ │ │ │ + cmneq r1, #100, 2 │ │ │ │ + cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ + movteq r1, #12524 @ 0x30ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825c2c <__cxa_atexit@plt+0x813c7c> │ │ │ │ + bcc 825c3c <__cxa_atexit@plt+0x813c8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825c24 <__cxa_atexit@plt+0x813c74> │ │ │ │ - ldr r3, [pc, #64] @ 825c34 <__cxa_atexit@plt+0x813c84> │ │ │ │ + bhi 825c34 <__cxa_atexit@plt+0x813c84> │ │ │ │ + ldr r3, [pc, #64] @ 825c44 <__cxa_atexit@plt+0x813c94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 825c38 <__cxa_atexit@plt+0x813c88> │ │ │ │ + ldr r2, [pc, #60] @ 825c48 <__cxa_atexit@plt+0x813c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 825968 <__cxa_atexit@plt+0x8139b8> │ │ │ │ + b 825978 <__cxa_atexit@plt+0x8139c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmneq r1, #64 @ 0x40 │ │ │ │ - movteq r0, #14704 @ 0x3970 │ │ │ │ + cmneq r1, #48 @ 0x30 │ │ │ │ + movteq r0, #14688 @ 0x3960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825c78 <__cxa_atexit@plt+0x813cc8> │ │ │ │ - ldr r8, [pc, #36] @ 825c80 <__cxa_atexit@plt+0x813cd0> │ │ │ │ + bcc 825c88 <__cxa_atexit@plt+0x813cd8> │ │ │ │ + ldr r8, [pc, #36] @ 825c90 <__cxa_atexit@plt+0x813ce0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 825c84 <__cxa_atexit@plt+0x813cd4> │ │ │ │ + ldr r3, [pc, #32] @ 825c94 <__cxa_atexit@plt+0x813ce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 825c88 <__cxa_atexit@plt+0x813cd8> │ │ │ │ + ldr r7, [pc, #20] @ 825c98 <__cxa_atexit@plt+0x813ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #84, 28 @ 0x540 │ │ │ │ - cmneq r1, #216, 30 @ 0x360 │ │ │ │ - cmneq r1, #8 │ │ │ │ - movteq r0, #14636 @ 0x392c │ │ │ │ + tsteq lr, #68, 28 @ 0x440 │ │ │ │ + cmneq r1, #200, 30 @ 0x320 │ │ │ │ + cmneq r1, #248, 30 @ 0x3e0 │ │ │ │ + movteq r0, #14620 @ 0x391c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825ce8 <__cxa_atexit@plt+0x813d38> │ │ │ │ + bcc 825cf8 <__cxa_atexit@plt+0x813d48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825ce0 <__cxa_atexit@plt+0x813d30> │ │ │ │ - ldr r3, [pc, #52] @ 825cf0 <__cxa_atexit@plt+0x813d40> │ │ │ │ + bhi 825cf0 <__cxa_atexit@plt+0x813d40> │ │ │ │ + ldr r3, [pc, #52] @ 825d00 <__cxa_atexit@plt+0x813d50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 825cf4 <__cxa_atexit@plt+0x813d44> │ │ │ │ + ldr r2, [pc, #48] @ 825d04 <__cxa_atexit@plt+0x813d54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 825cf8 <__cxa_atexit@plt+0x813d48> │ │ │ │ + ldr r7, [pc, #28] @ 825d08 <__cxa_atexit@plt+0x813d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ - cmneq r1, #92, 2 │ │ │ │ - movteq r0, #16348 @ 0x3fdc │ │ │ │ + cmneq r1, #104, 30 @ 0x1a0 │ │ │ │ + cmneq r1, #76, 2 │ │ │ │ + movteq r0, #16332 @ 0x3fcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825d80 <__cxa_atexit@plt+0x813dd0> │ │ │ │ + bcc 825d90 <__cxa_atexit@plt+0x813de0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825d78 <__cxa_atexit@plt+0x813dc8> │ │ │ │ - ldr r3, [pc, #92] @ 825d88 <__cxa_atexit@plt+0x813dd8> │ │ │ │ + bhi 825d88 <__cxa_atexit@plt+0x813dd8> │ │ │ │ + ldr r3, [pc, #92] @ 825d98 <__cxa_atexit@plt+0x813de8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 825d8c <__cxa_atexit@plt+0x813ddc> │ │ │ │ + ldr r2, [pc, #88] @ 825d9c <__cxa_atexit@plt+0x813dec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 825d90 <__cxa_atexit@plt+0x813de0> │ │ │ │ + ldr r0, [pc, #64] @ 825da0 <__cxa_atexit@plt+0x813df0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 825d94 <__cxa_atexit@plt+0x813de4> │ │ │ │ + ldr r7, [pc, #32] @ 825da4 <__cxa_atexit@plt+0x813df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #8, 30 │ │ │ │ + cmneq r1, #248, 28 @ 0xf80 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r1, #48, 10 @ 0xc000000 │ │ │ │ - movteq r0, #16212 @ 0x3f54 │ │ │ │ + cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ + movteq r0, #16196 @ 0x3f44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825e10 <__cxa_atexit@plt+0x813e60> │ │ │ │ + bcc 825e20 <__cxa_atexit@plt+0x813e70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825e08 <__cxa_atexit@plt+0x813e58> │ │ │ │ - ldr r3, [pc, #80] @ 825e18 <__cxa_atexit@plt+0x813e68> │ │ │ │ + bhi 825e18 <__cxa_atexit@plt+0x813e68> │ │ │ │ + ldr r3, [pc, #80] @ 825e28 <__cxa_atexit@plt+0x813e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 825e1c <__cxa_atexit@plt+0x813e6c> │ │ │ │ + ldr r1, [pc, #56] @ 825e2c <__cxa_atexit@plt+0x813e7c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 825e20 <__cxa_atexit@plt+0x813e70> │ │ │ │ + ldr r7, [pc, #36] @ 825e30 <__cxa_atexit@plt+0x813e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 825e24 <__cxa_atexit@plt+0x813e74> │ │ │ │ + ldr r8, [pc, #32] @ 825e34 <__cxa_atexit@plt+0x813e84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 28 @ 0x740 │ │ │ │ + cmneq r1, #100, 28 @ 0x640 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r1, #84, 28 @ 0x540 │ │ │ │ - cmneq r2, #224, 18 @ 0x380000 │ │ │ │ + cmneq r1, #68, 28 @ 0x440 │ │ │ │ + cmneq r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825e54 <__cxa_atexit@plt+0x813ea4> │ │ │ │ - ldr r3, [pc, #24] @ 825e5c <__cxa_atexit@plt+0x813eac> │ │ │ │ + bcc 825e64 <__cxa_atexit@plt+0x813eb4> │ │ │ │ + ldr r3, [pc, #24] @ 825e6c <__cxa_atexit@plt+0x813ebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #248, 26 @ 0x3e00 │ │ │ │ - movteq r0, #16028 @ 0x3e9c │ │ │ │ + cmneq r1, #232, 26 @ 0x3a00 │ │ │ │ + movteq r0, #16012 @ 0x3e8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825ec8 <__cxa_atexit@plt+0x813f18> │ │ │ │ - ldr r3, [pc, #80] @ 825ed8 <__cxa_atexit@plt+0x813f28> │ │ │ │ + bhi 825ed8 <__cxa_atexit@plt+0x813f28> │ │ │ │ + ldr r3, [pc, #80] @ 825ee8 <__cxa_atexit@plt+0x813f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 825edc <__cxa_atexit@plt+0x813f2c> │ │ │ │ + ldr r0, [pc, #64] @ 825eec <__cxa_atexit@plt+0x813f3c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 825ee0 <__cxa_atexit@plt+0x813f30> │ │ │ │ + ldr r7, [pc, #28] @ 825ef0 <__cxa_atexit@plt+0x813f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r1, #220 @ 0xdc │ │ │ │ - movteq r0, #14604 @ 0x390c │ │ │ │ + cmneq r1, #204 @ 0xcc │ │ │ │ + movteq r0, #14588 @ 0x38fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825f1c <__cxa_atexit@plt+0x813f6c> │ │ │ │ - ldr r3, [pc, #32] @ 825f24 <__cxa_atexit@plt+0x813f74> │ │ │ │ + bcc 825f2c <__cxa_atexit@plt+0x813f7c> │ │ │ │ + ldr r3, [pc, #32] @ 825f34 <__cxa_atexit@plt+0x813f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 825f28 <__cxa_atexit@plt+0x813f78> │ │ │ │ + ldr r7, [pc, #16] @ 825f38 <__cxa_atexit@plt+0x813f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #56, 26 @ 0xe00 │ │ │ │ - cmneq r1, #116, 22 @ 0x1d000 │ │ │ │ - movteq r0, #15560 @ 0x3cc8 │ │ │ │ + cmneq r1, #40, 26 @ 0xa00 │ │ │ │ + cmneq r1, #100, 22 @ 0x19000 │ │ │ │ + movteq r0, #15544 @ 0x3cb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825f90 <__cxa_atexit@plt+0x813fe0> │ │ │ │ + bcc 825fa0 <__cxa_atexit@plt+0x813ff0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 825f88 <__cxa_atexit@plt+0x813fd8> │ │ │ │ - ldr r3, [pc, #60] @ 825f98 <__cxa_atexit@plt+0x813fe8> │ │ │ │ + bhi 825f98 <__cxa_atexit@plt+0x813fe8> │ │ │ │ + ldr r3, [pc, #60] @ 825fa8 <__cxa_atexit@plt+0x813ff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 825f9c <__cxa_atexit@plt+0x813fec> │ │ │ │ + ldr r3, [pc, #44] @ 825fac <__cxa_atexit@plt+0x813ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 825fa0 <__cxa_atexit@plt+0x813ff0> │ │ │ │ + ldr r7, [pc, #28] @ 825fb0 <__cxa_atexit@plt+0x814000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #224, 24 @ 0xe000 │ │ │ │ + cmneq r1, #208, 24 @ 0xd000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r1, #140, 4 @ 0xc0000008 │ │ │ │ - movteq r0, #14412 @ 0x384c │ │ │ │ + cmneq r1, #124, 4 @ 0xc0000007 │ │ │ │ + movteq r0, #14396 @ 0x383c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 825fdc <__cxa_atexit@plt+0x81402c> │ │ │ │ - ldr r3, [pc, #32] @ 825fe4 <__cxa_atexit@plt+0x814034> │ │ │ │ + bcc 825fec <__cxa_atexit@plt+0x81403c> │ │ │ │ + ldr r3, [pc, #32] @ 825ff4 <__cxa_atexit@plt+0x814044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 825fe8 <__cxa_atexit@plt+0x814038> │ │ │ │ + ldr r7, [pc, #16] @ 825ff8 <__cxa_atexit@plt+0x814048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #120, 24 @ 0x7800 │ │ │ │ - cmneq r1, #180, 20 @ 0xb4000 │ │ │ │ - movteq r0, #15320 @ 0x3bd8 │ │ │ │ + cmneq r1, #104, 24 @ 0x6800 │ │ │ │ + cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ + movteq r0, #15304 @ 0x3bc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826024 <__cxa_atexit@plt+0x814074> │ │ │ │ - ldr r3, [pc, #32] @ 82602c <__cxa_atexit@plt+0x81407c> │ │ │ │ + bcc 826034 <__cxa_atexit@plt+0x814084> │ │ │ │ + ldr r3, [pc, #32] @ 82603c <__cxa_atexit@plt+0x81408c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 826030 <__cxa_atexit@plt+0x814080> │ │ │ │ + ldr r7, [pc, #16] @ 826040 <__cxa_atexit@plt+0x814090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #48, 24 @ 0x3000 │ │ │ │ - cmneq r1, #168, 2 @ 0x2a │ │ │ │ - movteq r0, #15232 @ 0x3b80 │ │ │ │ + cmneq r1, #32, 24 @ 0x2000 │ │ │ │ + cmneq r1, #152, 2 @ 0x26 │ │ │ │ + movteq r0, #15216 @ 0x3b70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826078 <__cxa_atexit@plt+0x8140c8> │ │ │ │ - ldr r3, [pc, #44] @ 826080 <__cxa_atexit@plt+0x8140d0> │ │ │ │ + bcc 826088 <__cxa_atexit@plt+0x8140d8> │ │ │ │ + ldr r3, [pc, #44] @ 826090 <__cxa_atexit@plt+0x8140e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 826084 <__cxa_atexit@plt+0x8140d4> │ │ │ │ + ldr r3, [pc, #32] @ 826094 <__cxa_atexit@plt+0x8140e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 826088 <__cxa_atexit@plt+0x8140d8> │ │ │ │ + ldr r8, [pc, #24] @ 826098 <__cxa_atexit@plt+0x8140e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r1, #8, 8 @ 0x8000000 │ │ │ │ - cmneq r1, #36, 20 @ 0x24000 │ │ │ │ - movteq r0, #15168 @ 0x3b40 │ │ │ │ + cmneq r1, #216, 22 @ 0x36000 │ │ │ │ + cmneq r1, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r1, #20, 20 @ 0x14000 │ │ │ │ + movteq r0, #15152 @ 0x3b30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826108 <__cxa_atexit@plt+0x814158> │ │ │ │ + bcc 826118 <__cxa_atexit@plt+0x814168> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826100 <__cxa_atexit@plt+0x814150> │ │ │ │ - ldr r3, [pc, #80] @ 826110 <__cxa_atexit@plt+0x814160> │ │ │ │ + bhi 826110 <__cxa_atexit@plt+0x814160> │ │ │ │ + ldr r3, [pc, #80] @ 826120 <__cxa_atexit@plt+0x814170> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 826114 <__cxa_atexit@plt+0x814164> │ │ │ │ + ldr r2, [pc, #76] @ 826124 <__cxa_atexit@plt+0x814174> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #68] @ 826118 <__cxa_atexit@plt+0x814168> │ │ │ │ + ldr r1, [pc, #68] @ 826128 <__cxa_atexit@plt+0x814178> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82611c <__cxa_atexit@plt+0x81416c> │ │ │ │ + ldr r7, [pc, #32] @ 82612c <__cxa_atexit@plt+0x81417c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r1, #84, 22 @ 0x15000 │ │ │ │ + cmneq r1, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 826174 <__cxa_atexit@plt+0x8141c4> │ │ │ │ + bne 826184 <__cxa_atexit@plt+0x8141d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826188 <__cxa_atexit@plt+0x8141d8> │ │ │ │ + bhi 826198 <__cxa_atexit@plt+0x8141e8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #60] @ 826198 <__cxa_atexit@plt+0x8141e8> │ │ │ │ + ldr lr, [pc, #60] @ 8261a8 <__cxa_atexit@plt+0x8141f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #56] @ 82619c <__cxa_atexit@plt+0x8141ec> │ │ │ │ + ldr r1, [pc, #56] @ 8261ac <__cxa_atexit@plt+0x8141fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r3, r7, lr} │ │ │ │ str r2, [r6] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 826194 <__cxa_atexit@plt+0x8141e4> │ │ │ │ + ldr r7, [pc, #24] @ 8261a4 <__cxa_atexit@plt+0x8141f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r1, #132, 26 @ 0x2100 │ │ │ │ - cmneq r1, #172, 24 @ 0xac00 │ │ │ │ - movteq r0, #14916 @ 0x3a44 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #88, 26 @ 0x1600 │ │ │ │ + cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #156, 24 @ 0x9c00 │ │ │ │ + movteq r0, #14900 @ 0x3a34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826200 <__cxa_atexit@plt+0x814250> │ │ │ │ + bcc 826210 <__cxa_atexit@plt+0x814260> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8261f8 <__cxa_atexit@plt+0x814248> │ │ │ │ - ldr r3, [pc, #56] @ 826208 <__cxa_atexit@plt+0x814258> │ │ │ │ + bhi 826208 <__cxa_atexit@plt+0x814258> │ │ │ │ + ldr r3, [pc, #56] @ 826218 <__cxa_atexit@plt+0x814268> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 82620c <__cxa_atexit@plt+0x81425c> │ │ │ │ + ldr r2, [pc, #52] @ 82621c <__cxa_atexit@plt+0x81426c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 826210 <__cxa_atexit@plt+0x814260> │ │ │ │ + ldr r7, [pc, #28] @ 826220 <__cxa_atexit@plt+0x814270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r1, #100, 20 @ 0x64000 │ │ │ │ - cmneq r1, #40 @ 0x28 │ │ │ │ - movteq r0, #14832 @ 0x39f0 │ │ │ │ + cmneq r1, #84, 20 @ 0x54000 │ │ │ │ + cmneq r1, #24 │ │ │ │ + movteq r0, #14816 @ 0x39e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8262bc <__cxa_atexit@plt+0x81430c> │ │ │ │ + bcc 8262cc <__cxa_atexit@plt+0x81431c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8262b4 <__cxa_atexit@plt+0x814304> │ │ │ │ - ldr r8, [pc, #128] @ 8262c4 <__cxa_atexit@plt+0x814314> │ │ │ │ + bhi 8262c4 <__cxa_atexit@plt+0x814314> │ │ │ │ + ldr r8, [pc, #128] @ 8262d4 <__cxa_atexit@plt+0x814324> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #124] @ 8262c8 <__cxa_atexit@plt+0x814318> │ │ │ │ + ldr lr, [pc, #124] @ 8262d8 <__cxa_atexit@plt+0x814328> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 8262cc <__cxa_atexit@plt+0x81431c> │ │ │ │ + ldr r1, [pc, #120] @ 8262dc <__cxa_atexit@plt+0x81432c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ 8262d0 <__cxa_atexit@plt+0x814320> │ │ │ │ + ldr r0, [pc, #116] @ 8262e0 <__cxa_atexit@plt+0x814330> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 8262d4 <__cxa_atexit@plt+0x814324> │ │ │ │ + ldr r2, [pc, #96] @ 8262e4 <__cxa_atexit@plt+0x814334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-44]! @ 0xffffffd4 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [r1, #-32]! @ 0xffffffe0 │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ sub r9, r6, #18 │ │ │ │ - ldr r7, [pc, #40] @ 8262d8 <__cxa_atexit@plt+0x814328> │ │ │ │ + ldr r7, [pc, #40] @ 8262e8 <__cxa_atexit@plt+0x814338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - cmneq r1, #224, 18 @ 0x380000 │ │ │ │ - cmneq r1, #64, 20 @ 0x40000 │ │ │ │ - cmneq r1, #160, 18 @ 0x280000 │ │ │ │ - movteq r0, #14648 @ 0x3938 │ │ │ │ + cmneq r1, #208, 18 @ 0x340000 │ │ │ │ + cmneq r1, #48, 20 @ 0x30000 │ │ │ │ + cmneq r1, #144, 18 @ 0x240000 │ │ │ │ + movteq r0, #14632 @ 0x3928 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82634c <__cxa_atexit@plt+0x81439c> │ │ │ │ + bcc 82635c <__cxa_atexit@plt+0x8143ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826344 <__cxa_atexit@plt+0x814394> │ │ │ │ - ldr r3, [pc, #72] @ 826354 <__cxa_atexit@plt+0x8143a4> │ │ │ │ + bhi 826354 <__cxa_atexit@plt+0x8143a4> │ │ │ │ + ldr r3, [pc, #72] @ 826364 <__cxa_atexit@plt+0x8143b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add sl, r7, #12 │ │ │ │ ldm sl, {r2, r8, r9, sl} │ │ │ │ - ldr r7, [pc, #52] @ 826358 <__cxa_atexit@plt+0x8143a8> │ │ │ │ + ldr r7, [pc, #52] @ 826368 <__cxa_atexit@plt+0x8143b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 82635c <__cxa_atexit@plt+0x8143ac> │ │ │ │ + ldr r7, [pc, #28] @ 82636c <__cxa_atexit@plt+0x8143bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r1, #32, 18 @ 0x80000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r2, #176, 8 @ 0xb0000000 │ │ │ │ - movteq r0, #14764 @ 0x39ac │ │ │ │ + cmneq r2, #160, 8 @ 0xa0000000 │ │ │ │ + movteq r0, #14748 @ 0x399c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8263fc <__cxa_atexit@plt+0x81444c> │ │ │ │ + bcc 82640c <__cxa_atexit@plt+0x81445c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8263f4 <__cxa_atexit@plt+0x814444> │ │ │ │ + bhi 826404 <__cxa_atexit@plt+0x814454> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ - ldr r9, [pc, #92] @ 826404 <__cxa_atexit@plt+0x814454> │ │ │ │ + ldr r9, [pc, #92] @ 826414 <__cxa_atexit@plt+0x814464> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 826408 <__cxa_atexit@plt+0x814458> │ │ │ │ + ldr sl, [pc, #88] @ 826418 <__cxa_atexit@plt+0x814468> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r0, r6, #36 @ 0x24 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ - ldr r0, [pc, #56] @ 82640c <__cxa_atexit@plt+0x81445c> │ │ │ │ + ldr r0, [pc, #56] @ 82641c <__cxa_atexit@plt+0x81446c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #39 @ 0x27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r1, #144, 16 @ 0x900000 │ │ │ │ - movteq r0, #13252 @ 0x33c4 │ │ │ │ + cmneq r1, #128, 16 @ 0x800000 │ │ │ │ + movteq r0, #13236 @ 0x33b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826448 <__cxa_atexit@plt+0x814498> │ │ │ │ - ldr r3, [pc, #32] @ 826450 <__cxa_atexit@plt+0x8144a0> │ │ │ │ + bcc 826458 <__cxa_atexit@plt+0x8144a8> │ │ │ │ + ldr r3, [pc, #32] @ 826460 <__cxa_atexit@plt+0x8144b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 826454 <__cxa_atexit@plt+0x8144a4> │ │ │ │ + ldr r7, [pc, #16] @ 826464 <__cxa_atexit@plt+0x8144b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12, 16 @ 0xc0000 │ │ │ │ - cmneq r1, #96, 12 @ 0x6000000 │ │ │ │ - movteq r0, #13192 @ 0x3388 │ │ │ │ + cmneq r1, #252, 14 @ 0x3f00000 │ │ │ │ + cmneq r1, #80, 12 @ 0x5000000 │ │ │ │ + movteq r0, #13176 @ 0x3378 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8264c0 <__cxa_atexit@plt+0x814510> │ │ │ │ + bcc 8264d0 <__cxa_atexit@plt+0x814520> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8264b8 <__cxa_atexit@plt+0x814508> │ │ │ │ - ldr r3, [pc, #64] @ 8264c8 <__cxa_atexit@plt+0x814518> │ │ │ │ + bhi 8264c8 <__cxa_atexit@plt+0x814518> │ │ │ │ + ldr r3, [pc, #64] @ 8264d8 <__cxa_atexit@plt+0x814528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8264cc <__cxa_atexit@plt+0x81451c> │ │ │ │ + ldr r3, [pc, #44] @ 8264dc <__cxa_atexit@plt+0x81452c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8264d0 <__cxa_atexit@plt+0x814520> │ │ │ │ + ldr r7, [pc, #28] @ 8264e0 <__cxa_atexit@plt+0x814530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r1, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #16, 14 @ 0x400000 │ │ │ │ - movteq r0, #14408 @ 0x3848 │ │ │ │ + cmneq r1, #0, 14 │ │ │ │ + movteq r0, #14392 @ 0x3838 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826570 <__cxa_atexit@plt+0x8145c0> │ │ │ │ + bcc 826580 <__cxa_atexit@plt+0x8145d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826568 <__cxa_atexit@plt+0x8145b8> │ │ │ │ + bhi 826578 <__cxa_atexit@plt+0x8145c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ - ldr r9, [pc, #92] @ 826578 <__cxa_atexit@plt+0x8145c8> │ │ │ │ + ldr r9, [pc, #92] @ 826588 <__cxa_atexit@plt+0x8145d8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 82657c <__cxa_atexit@plt+0x8145cc> │ │ │ │ + ldr sl, [pc, #88] @ 82658c <__cxa_atexit@plt+0x8145dc> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 826580 <__cxa_atexit@plt+0x8145d0> │ │ │ │ + ldr r2, [pc, #56] @ 826590 <__cxa_atexit@plt+0x8145e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r1, #28, 14 @ 0x700000 │ │ │ │ - movteq r0, #12408 @ 0x3078 │ │ │ │ + cmneq r1, #12, 14 @ 0x300000 │ │ │ │ + movteq r0, #12392 @ 0x3068 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8265bc <__cxa_atexit@plt+0x81460c> │ │ │ │ - ldr r3, [pc, #32] @ 8265c4 <__cxa_atexit@plt+0x814614> │ │ │ │ + bcc 8265cc <__cxa_atexit@plt+0x81461c> │ │ │ │ + ldr r3, [pc, #32] @ 8265d4 <__cxa_atexit@plt+0x814624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8265c8 <__cxa_atexit@plt+0x814618> │ │ │ │ + ldr r7, [pc, #16] @ 8265d8 <__cxa_atexit@plt+0x814628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #152, 12 @ 0x9800000 │ │ │ │ - cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r1, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r1, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8265f8 <__cxa_atexit@plt+0x814648> │ │ │ │ - ldr r3, [pc, #24] @ 826600 <__cxa_atexit@plt+0x814650> │ │ │ │ + bcc 826608 <__cxa_atexit@plt+0x814658> │ │ │ │ + ldr r3, [pc, #24] @ 826610 <__cxa_atexit@plt+0x814660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84, 12 @ 0x5400000 │ │ │ │ - movteq r0, #12292 @ 0x3004 │ │ │ │ + cmneq r1, #68, 12 @ 0x4400000 │ │ │ │ + movteq pc, #12276 @ 0x2ff4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826680 <__cxa_atexit@plt+0x8146d0> │ │ │ │ + bcc 826690 <__cxa_atexit@plt+0x8146e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826678 <__cxa_atexit@plt+0x8146c8> │ │ │ │ - ldr r3, [pc, #84] @ 826688 <__cxa_atexit@plt+0x8146d8> │ │ │ │ + bhi 826688 <__cxa_atexit@plt+0x8146d8> │ │ │ │ + ldr r3, [pc, #84] @ 826698 <__cxa_atexit@plt+0x8146e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82668c <__cxa_atexit@plt+0x8146dc> │ │ │ │ + ldr r2, [pc, #80] @ 82669c <__cxa_atexit@plt+0x8146ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 826690 <__cxa_atexit@plt+0x8146e0> │ │ │ │ + ldr r1, [pc, #60] @ 8266a0 <__cxa_atexit@plt+0x8146f0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 826694 <__cxa_atexit@plt+0x8146e4> │ │ │ │ + ldr r7, [pc, #32] @ 8266a4 <__cxa_atexit@plt+0x8146f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #0, 12 │ │ │ │ + cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #220, 10 @ 0x37000000 │ │ │ │ - movteq r0, #13972 @ 0x3694 │ │ │ │ + cmneq r1, #204, 10 @ 0x33000000 │ │ │ │ + movteq r0, #13956 @ 0x3684 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8266c8 <__cxa_atexit@plt+0x814718> │ │ │ │ - ldr r3, [pc, #28] @ 8266d8 <__cxa_atexit@plt+0x814728> │ │ │ │ + bcc 8266d8 <__cxa_atexit@plt+0x814728> │ │ │ │ + ldr r3, [pc, #28] @ 8266e8 <__cxa_atexit@plt+0x814738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 8266dc <__cxa_atexit@plt+0x81472c> │ │ │ │ + ldr r7, [pc, #12] @ 8266ec <__cxa_atexit@plt+0x81473c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r0, #13944 @ 0x3678 │ │ │ │ - movteq r0, #13904 @ 0x3650 │ │ │ │ + movteq r0, #13928 @ 0x3668 │ │ │ │ + movteq r0, #13888 @ 0x3640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 826704 <__cxa_atexit@plt+0x814754> │ │ │ │ + ldr r3, [pc, #16] @ 826714 <__cxa_atexit@plt+0x814764> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r0, #13864 @ 0x3628 │ │ │ │ + movteq r0, #13848 @ 0x3618 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826788 <__cxa_atexit@plt+0x8147d8> │ │ │ │ + bhi 826798 <__cxa_atexit@plt+0x8147e8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 826794 <__cxa_atexit@plt+0x8147e4> │ │ │ │ + ldr lr, [pc, #88] @ 8267a4 <__cxa_atexit@plt+0x8147f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 826798 <__cxa_atexit@plt+0x8147e8> │ │ │ │ + ldr r8, [pc, #84] @ 8267a8 <__cxa_atexit@plt+0x8147f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - ldr r3, [pc, #52] @ 82679c <__cxa_atexit@plt+0x8147ec> │ │ │ │ + ldr r3, [pc, #52] @ 8267ac <__cxa_atexit@plt+0x8147fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ - movteq r0, #14000 @ 0x36b0 │ │ │ │ + cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ + movteq r0, #13984 @ 0x36a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8267d8 <__cxa_atexit@plt+0x814828> │ │ │ │ - ldr r3, [pc, #32] @ 8267e0 <__cxa_atexit@plt+0x814830> │ │ │ │ + bcc 8267e8 <__cxa_atexit@plt+0x814838> │ │ │ │ + ldr r3, [pc, #32] @ 8267f0 <__cxa_atexit@plt+0x814840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8267e4 <__cxa_atexit@plt+0x814834> │ │ │ │ + ldr r7, [pc, #16] @ 8267f4 <__cxa_atexit@plt+0x814844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ - cmneq r1, #52, 4 @ 0x40000003 │ │ │ │ - movteq pc, #11988 @ 0x2ed4 @ │ │ │ │ + cmneq r1, #108, 8 @ 0x6c000000 │ │ │ │ + cmneq r1, #36, 4 @ 0x40000002 │ │ │ │ + movteq pc, #11972 @ 0x2ec4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826820 <__cxa_atexit@plt+0x814870> │ │ │ │ - ldr r3, [pc, #32] @ 826828 <__cxa_atexit@plt+0x814878> │ │ │ │ + bcc 826830 <__cxa_atexit@plt+0x814880> │ │ │ │ + ldr r3, [pc, #32] @ 826838 <__cxa_atexit@plt+0x814888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82682c <__cxa_atexit@plt+0x81487c> │ │ │ │ + ldr r7, [pc, #16] @ 82683c <__cxa_atexit@plt+0x81488c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #52, 8 @ 0x34000000 │ │ │ │ - cmneq r1, #188, 26 @ 0x2f00 │ │ │ │ - movteq r0, #13840 @ 0x3610 │ │ │ │ + cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r1, #172, 26 @ 0x2b00 │ │ │ │ + movteq r0, #13824 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826894 <__cxa_atexit@plt+0x8148e4> │ │ │ │ + bcc 8268a4 <__cxa_atexit@plt+0x8148f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82688c <__cxa_atexit@plt+0x8148dc> │ │ │ │ - ldr r3, [pc, #60] @ 82689c <__cxa_atexit@plt+0x8148ec> │ │ │ │ + bhi 82689c <__cxa_atexit@plt+0x8148ec> │ │ │ │ + ldr r3, [pc, #60] @ 8268ac <__cxa_atexit@plt+0x8148fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8268a0 <__cxa_atexit@plt+0x8148f0> │ │ │ │ + ldr r3, [pc, #44] @ 8268b0 <__cxa_atexit@plt+0x814900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8268a4 <__cxa_atexit@plt+0x8148f4> │ │ │ │ + ldr r7, [pc, #28] @ 8268b4 <__cxa_atexit@plt+0x814904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r1, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - msreq SPSR_c, #36, 4 @ 0x40000002 │ │ │ │ - movteq r0, #13748 @ 0x35b4 │ │ │ │ + msreq SPSR_c, #20, 4 @ 0x40000001 │ │ │ │ + movteq r0, #13732 @ 0x35a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826920 <__cxa_atexit@plt+0x814970> │ │ │ │ + bcc 826930 <__cxa_atexit@plt+0x814980> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826918 <__cxa_atexit@plt+0x814968> │ │ │ │ - ldr r3, [pc, #80] @ 826928 <__cxa_atexit@plt+0x814978> │ │ │ │ + bhi 826928 <__cxa_atexit@plt+0x814978> │ │ │ │ + ldr r3, [pc, #80] @ 826938 <__cxa_atexit@plt+0x814988> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 82692c <__cxa_atexit@plt+0x81497c> │ │ │ │ + ldr r2, [pc, #76] @ 82693c <__cxa_atexit@plt+0x81498c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 826930 <__cxa_atexit@plt+0x814980> │ │ │ │ + ldr r2, [pc, #60] @ 826940 <__cxa_atexit@plt+0x814990> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 826934 <__cxa_atexit@plt+0x814984> │ │ │ │ + ldr r7, [pc, #32] @ 826944 <__cxa_atexit@plt+0x814994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r1, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r1, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r1, #60, 6 @ 0xf0000000 │ │ │ │ - movteq r0, #13564 @ 0x34fc │ │ │ │ + cmneq r1, #44, 6 @ 0xb0000000 │ │ │ │ + movteq r0, #13548 @ 0x34ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826974 <__cxa_atexit@plt+0x8149c4> │ │ │ │ - ldr r3, [pc, #36] @ 82697c <__cxa_atexit@plt+0x8149cc> │ │ │ │ + bcc 826984 <__cxa_atexit@plt+0x8149d4> │ │ │ │ + ldr r3, [pc, #36] @ 82698c <__cxa_atexit@plt+0x8149dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 826980 <__cxa_atexit@plt+0x8149d0> │ │ │ │ + ldr r7, [pc, #16] @ 826990 <__cxa_atexit@plt+0x8149e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #228, 4 @ 0x4000000e │ │ │ │ - cmneq r1, #132, 24 @ 0x8400 │ │ │ │ - movteq pc, #11884 @ 0x2e6c @ │ │ │ │ + cmneq r1, #212, 4 @ 0x4000000d │ │ │ │ + cmneq r1, #116, 24 @ 0x7400 │ │ │ │ + movteq pc, #11868 @ 0x2e5c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8269bc <__cxa_atexit@plt+0x814a0c> │ │ │ │ - ldr r3, [pc, #32] @ 8269c4 <__cxa_atexit@plt+0x814a14> │ │ │ │ + bcc 8269cc <__cxa_atexit@plt+0x814a1c> │ │ │ │ + ldr r3, [pc, #32] @ 8269d4 <__cxa_atexit@plt+0x814a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8269c8 <__cxa_atexit@plt+0x814a18> │ │ │ │ + ldr r7, [pc, #16] @ 8269d8 <__cxa_atexit@plt+0x814a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #152, 4 @ 0x80000009 │ │ │ │ - cmneq r1, #212 @ 0xd4 │ │ │ │ - movteq r0, #13284 @ 0x33e4 │ │ │ │ + cmneq r1, #136, 4 @ 0x80000008 │ │ │ │ + cmneq r1, #196 @ 0xc4 │ │ │ │ + movteq r0, #13268 @ 0x33d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826a34 <__cxa_atexit@plt+0x814a84> │ │ │ │ + bcc 826a44 <__cxa_atexit@plt+0x814a94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826a2c <__cxa_atexit@plt+0x814a7c> │ │ │ │ - ldr r3, [pc, #64] @ 826a3c <__cxa_atexit@plt+0x814a8c> │ │ │ │ + bhi 826a3c <__cxa_atexit@plt+0x814a8c> │ │ │ │ + ldr r3, [pc, #64] @ 826a4c <__cxa_atexit@plt+0x814a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 826a40 <__cxa_atexit@plt+0x814a90> │ │ │ │ + ldr r3, [pc, #44] @ 826a50 <__cxa_atexit@plt+0x814aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 826a44 <__cxa_atexit@plt+0x814a94> │ │ │ │ + ldr r7, [pc, #28] @ 826a54 <__cxa_atexit@plt+0x814aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #64, 4 │ │ │ │ + cmneq r1, #48, 4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #12, 16 @ 0xc0000 │ │ │ │ - movteq r0, #13276 @ 0x33dc │ │ │ │ + cmneq r1, #252, 14 @ 0x3f00000 │ │ │ │ + movteq r0, #13260 @ 0x33cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826ac4 <__cxa_atexit@plt+0x814b14> │ │ │ │ + bcc 826ad4 <__cxa_atexit@plt+0x814b24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826abc <__cxa_atexit@plt+0x814b0c> │ │ │ │ - ldr r3, [pc, #84] @ 826acc <__cxa_atexit@plt+0x814b1c> │ │ │ │ + bhi 826acc <__cxa_atexit@plt+0x814b1c> │ │ │ │ + ldr r3, [pc, #84] @ 826adc <__cxa_atexit@plt+0x814b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 826ad0 <__cxa_atexit@plt+0x814b20> │ │ │ │ + ldr r0, [pc, #64] @ 826ae0 <__cxa_atexit@plt+0x814b30> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 826ad4 <__cxa_atexit@plt+0x814b24> │ │ │ │ + ldr r3, [pc, #52] @ 826ae4 <__cxa_atexit@plt+0x814b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - ldr r8, [pc, #32] @ 826ad8 <__cxa_atexit@plt+0x814b28> │ │ │ │ + ldr r8, [pc, #32] @ 826ae8 <__cxa_atexit@plt+0x814b38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 2 @ 0x31 │ │ │ │ + cmneq r1, #180, 2 @ 0x2d │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r1, #196, 2 @ 0x31 │ │ │ │ - cmneq r1, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r1, #180, 2 @ 0x2d │ │ │ │ + cmneq r1, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826b10 <__cxa_atexit@plt+0x814b60> │ │ │ │ - ldr r3, [pc, #32] @ 826b18 <__cxa_atexit@plt+0x814b68> │ │ │ │ + bcc 826b20 <__cxa_atexit@plt+0x814b70> │ │ │ │ + ldr r3, [pc, #32] @ 826b28 <__cxa_atexit@plt+0x814b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 5371ec <__cxa_atexit@plt+0x52523c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #68, 2 │ │ │ │ - movteq pc, #11476 @ 0x2cd4 @ │ │ │ │ + cmneq r1, #52, 2 │ │ │ │ + movteq pc, #11460 @ 0x2cc4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826b54 <__cxa_atexit@plt+0x814ba4> │ │ │ │ - ldr r3, [pc, #32] @ 826b5c <__cxa_atexit@plt+0x814bac> │ │ │ │ + bcc 826b64 <__cxa_atexit@plt+0x814bb4> │ │ │ │ + ldr r3, [pc, #32] @ 826b6c <__cxa_atexit@plt+0x814bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 826b60 <__cxa_atexit@plt+0x814bb0> │ │ │ │ + ldr r7, [pc, #16] @ 826b70 <__cxa_atexit@plt+0x814bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #0, 2 │ │ │ │ - cmneq r1, #60, 30 @ 0xf0 │ │ │ │ - movteq r0, #12876 @ 0x324c │ │ │ │ + cmneq r1, #240 @ 0xf0 │ │ │ │ + cmneq r1, #44, 30 @ 0xb0 │ │ │ │ + movteq r0, #12860 @ 0x323c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826bcc <__cxa_atexit@plt+0x814c1c> │ │ │ │ + bcc 826bdc <__cxa_atexit@plt+0x814c2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826bc4 <__cxa_atexit@plt+0x814c14> │ │ │ │ - ldr r3, [pc, #64] @ 826bd4 <__cxa_atexit@plt+0x814c24> │ │ │ │ + bhi 826bd4 <__cxa_atexit@plt+0x814c24> │ │ │ │ + ldr r3, [pc, #64] @ 826be4 <__cxa_atexit@plt+0x814c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 826bd8 <__cxa_atexit@plt+0x814c28> │ │ │ │ + ldr r3, [pc, #44] @ 826be8 <__cxa_atexit@plt+0x814c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 826bdc <__cxa_atexit@plt+0x814c2c> │ │ │ │ + ldr r7, [pc, #28] @ 826bec <__cxa_atexit@plt+0x814c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #168 @ 0xa8 │ │ │ │ + cmneq r1, #152 @ 0x98 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #116, 12 @ 0x7400000 │ │ │ │ - movteq r0, #12768 @ 0x31e0 │ │ │ │ + cmneq r1, #100, 12 @ 0x6400000 │ │ │ │ + movteq r0, #12752 @ 0x31d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826c68 <__cxa_atexit@plt+0x814cb8> │ │ │ │ + bcc 826c78 <__cxa_atexit@plt+0x814cc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826c60 <__cxa_atexit@plt+0x814cb0> │ │ │ │ - ldr r3, [pc, #96] @ 826c70 <__cxa_atexit@plt+0x814cc0> │ │ │ │ + bhi 826c70 <__cxa_atexit@plt+0x814cc0> │ │ │ │ + ldr r3, [pc, #96] @ 826c80 <__cxa_atexit@plt+0x814cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 826c74 <__cxa_atexit@plt+0x814cc4> │ │ │ │ + ldr r1, [pc, #80] @ 826c84 <__cxa_atexit@plt+0x814cd4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 826c78 <__cxa_atexit@plt+0x814cc8> │ │ │ │ + ldr r3, [pc, #68] @ 826c88 <__cxa_atexit@plt+0x814cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 826c7c <__cxa_atexit@plt+0x814ccc> │ │ │ │ + ldr r3, [pc, #60] @ 826c8c <__cxa_atexit@plt+0x814cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 826c80 <__cxa_atexit@plt+0x814cd0> │ │ │ │ + ldr r8, [pc, #36] @ 826c90 <__cxa_atexit@plt+0x814ce0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44 @ 0x2c │ │ │ │ + cmneq r1, #28 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r1, #48 @ 0x30 │ │ │ │ - cmneq r1, #8, 2 │ │ │ │ - cmneq r1, #20, 4 @ 0x40000001 │ │ │ │ - movteq r0, #12604 @ 0x313c │ │ │ │ + cmneq r1, #32 │ │ │ │ + cmneq r1, #248 @ 0xf8 │ │ │ │ + cmneq r1, #4, 4 @ 0x40000000 │ │ │ │ + movteq r0, #12588 @ 0x312c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826d00 <__cxa_atexit@plt+0x814d50> │ │ │ │ + bcc 826d10 <__cxa_atexit@plt+0x814d60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826cf8 <__cxa_atexit@plt+0x814d48> │ │ │ │ - ldr r3, [pc, #84] @ 826d08 <__cxa_atexit@plt+0x814d58> │ │ │ │ + bhi 826d08 <__cxa_atexit@plt+0x814d58> │ │ │ │ + ldr r3, [pc, #84] @ 826d18 <__cxa_atexit@plt+0x814d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 826d0c <__cxa_atexit@plt+0x814d5c> │ │ │ │ + ldr r0, [pc, #64] @ 826d1c <__cxa_atexit@plt+0x814d6c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 826d10 <__cxa_atexit@plt+0x814d60> │ │ │ │ + ldr r3, [pc, #52] @ 826d20 <__cxa_atexit@plt+0x814d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - ldr r8, [pc, #32] @ 826d14 <__cxa_atexit@plt+0x814d64> │ │ │ │ + ldr r8, [pc, #32] @ 826d24 <__cxa_atexit@plt+0x814d74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #136, 30 @ 0x220 │ │ │ │ + cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r1, #136, 30 @ 0x220 │ │ │ │ - cmneq r1, #124, 2 │ │ │ │ - movteq r0, #12456 @ 0x30a8 │ │ │ │ + cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ + cmneq r1, #108, 2 │ │ │ │ + movteq r0, #12440 @ 0x3098 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826d98 <__cxa_atexit@plt+0x814de8> │ │ │ │ + bcc 826da8 <__cxa_atexit@plt+0x814df8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826d90 <__cxa_atexit@plt+0x814de0> │ │ │ │ - ldr r3, [pc, #88] @ 826da0 <__cxa_atexit@plt+0x814df0> │ │ │ │ + bhi 826da0 <__cxa_atexit@plt+0x814df0> │ │ │ │ + ldr r3, [pc, #88] @ 826db0 <__cxa_atexit@plt+0x814e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 826da4 <__cxa_atexit@plt+0x814df4> │ │ │ │ + ldr r0, [pc, #68] @ 826db4 <__cxa_atexit@plt+0x814e04> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 826da8 <__cxa_atexit@plt+0x814df8> │ │ │ │ + ldr r3, [pc, #52] @ 826db8 <__cxa_atexit@plt+0x814e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 826dac <__cxa_atexit@plt+0x814dfc> │ │ │ │ + ldr r8, [pc, #32] @ 826dbc <__cxa_atexit@plt+0x814e0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e8c <__cxa_atexit@plt+0xba5edc> │ │ │ │ + b bb7e9c <__cxa_atexit@plt+0xba5eec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #244, 28 @ 0xf40 │ │ │ │ + cmneq r1, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r1, #204, 28 @ 0xcc0 │ │ │ │ - cmneq r1, #228 @ 0xe4 │ │ │ │ - movteq r0, #12304 @ 0x3010 │ │ │ │ + cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r1, #212 @ 0xd4 │ │ │ │ + movteq r0, #12288 @ 0x3000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826e3c <__cxa_atexit@plt+0x814e8c> │ │ │ │ + bcc 826e4c <__cxa_atexit@plt+0x814e9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826e34 <__cxa_atexit@plt+0x814e84> │ │ │ │ - ldr r3, [pc, #100] @ 826e44 <__cxa_atexit@plt+0x814e94> │ │ │ │ + bhi 826e44 <__cxa_atexit@plt+0x814e94> │ │ │ │ + ldr r3, [pc, #100] @ 826e54 <__cxa_atexit@plt+0x814ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #80] @ 826e48 <__cxa_atexit@plt+0x814e98> │ │ │ │ + ldr r0, [pc, #80] @ 826e58 <__cxa_atexit@plt+0x814ea8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 826e4c <__cxa_atexit@plt+0x814e9c> │ │ │ │ + ldr r3, [pc, #64] @ 826e5c <__cxa_atexit@plt+0x814eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ - ldr r2, [pc, #48] @ 826e50 <__cxa_atexit@plt+0x814ea0> │ │ │ │ + ldr r2, [pc, #48] @ 826e60 <__cxa_atexit@plt+0x814eb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #209 @ 0xd1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 826e54 <__cxa_atexit@plt+0x814ea4> │ │ │ │ + ldr r8, [pc, #36] @ 826e64 <__cxa_atexit@plt+0x814eb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r1, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r1, #88, 28 @ 0x580 │ │ │ │ - cmneq r1, #40, 30 @ 0xa0 │ │ │ │ - cmneq r1, #64 @ 0x40 │ │ │ │ - movteq pc, #12152 @ 0x2f78 @ │ │ │ │ + cmneq r1, #72, 28 @ 0x480 │ │ │ │ + cmneq r1, #24, 30 @ 0x60 │ │ │ │ + cmneq r1, #48 @ 0x30 │ │ │ │ + movteq pc, #12136 @ 0x2f68 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826ee4 <__cxa_atexit@plt+0x814f34> │ │ │ │ + bcc 826ef4 <__cxa_atexit@plt+0x814f44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826edc <__cxa_atexit@plt+0x814f2c> │ │ │ │ - ldr r3, [pc, #100] @ 826eec <__cxa_atexit@plt+0x814f3c> │ │ │ │ + bhi 826eec <__cxa_atexit@plt+0x814f3c> │ │ │ │ + ldr r3, [pc, #100] @ 826efc <__cxa_atexit@plt+0x814f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #80] @ 826ef0 <__cxa_atexit@plt+0x814f40> │ │ │ │ + ldr r0, [pc, #80] @ 826f00 <__cxa_atexit@plt+0x814f50> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 826ef4 <__cxa_atexit@plt+0x814f44> │ │ │ │ + ldr r3, [pc, #64] @ 826f04 <__cxa_atexit@plt+0x814f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ - ldr r2, [pc, #48] @ 826ef8 <__cxa_atexit@plt+0x814f48> │ │ │ │ + ldr r2, [pc, #48] @ 826f08 <__cxa_atexit@plt+0x814f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 826efc <__cxa_atexit@plt+0x814f4c> │ │ │ │ + ldr r8, [pc, #36] @ 826f0c <__cxa_atexit@plt+0x814f5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #180, 26 @ 0x2d00 │ │ │ │ + cmneq r1, #164, 26 @ 0x2900 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r1, #176, 26 @ 0x2c00 │ │ │ │ - cmneq r1, #128, 28 @ 0x800 │ │ │ │ - cmneq r1, #204, 28 @ 0xcc0 │ │ │ │ - movteq pc, #11984 @ 0x2ed0 @ │ │ │ │ + cmneq r1, #160, 26 @ 0x2800 │ │ │ │ + cmneq r1, #112, 28 @ 0x700 │ │ │ │ + cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ + movteq pc, #11968 @ 0x2ec0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 826f8c <__cxa_atexit@plt+0x814fdc> │ │ │ │ + bcc 826f9c <__cxa_atexit@plt+0x814fec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 826f84 <__cxa_atexit@plt+0x814fd4> │ │ │ │ - ldr r3, [pc, #100] @ 826f94 <__cxa_atexit@plt+0x814fe4> │ │ │ │ + bhi 826f94 <__cxa_atexit@plt+0x814fe4> │ │ │ │ + ldr r3, [pc, #100] @ 826fa4 <__cxa_atexit@plt+0x814ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #80] @ 826f98 <__cxa_atexit@plt+0x814fe8> │ │ │ │ + ldr r0, [pc, #80] @ 826fa8 <__cxa_atexit@plt+0x814ff8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 826f9c <__cxa_atexit@plt+0x814fec> │ │ │ │ + ldr r3, [pc, #64] @ 826fac <__cxa_atexit@plt+0x814ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ - ldr r2, [pc, #48] @ 826fa0 <__cxa_atexit@plt+0x814ff0> │ │ │ │ + ldr r2, [pc, #48] @ 826fb0 <__cxa_atexit@plt+0x815000> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #209 @ 0xd1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 826fa4 <__cxa_atexit@plt+0x814ff4> │ │ │ │ + ldr r8, [pc, #36] @ 826fb4 <__cxa_atexit@plt+0x815004> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12, 26 @ 0x300 │ │ │ │ + cmneq r1, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r1, #8, 26 @ 0x200 │ │ │ │ - cmneq r1, #216, 26 @ 0x3600 │ │ │ │ - cmneq r1, #240, 28 @ 0xf00 │ │ │ │ - movteq pc, #11832 @ 0x2e38 @ │ │ │ │ + cmneq r1, #248, 24 @ 0xf800 │ │ │ │ + cmneq r1, #200, 26 @ 0x3200 │ │ │ │ + cmneq r1, #224, 28 @ 0xe00 │ │ │ │ + movteq pc, #11816 @ 0x2e28 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827018 <__cxa_atexit@plt+0x815068> │ │ │ │ + bcc 827028 <__cxa_atexit@plt+0x815078> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827010 <__cxa_atexit@plt+0x815060> │ │ │ │ - ldr r3, [pc, #72] @ 827020 <__cxa_atexit@plt+0x815070> │ │ │ │ + bhi 827020 <__cxa_atexit@plt+0x815070> │ │ │ │ + ldr r3, [pc, #72] @ 827030 <__cxa_atexit@plt+0x815080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 827024 <__cxa_atexit@plt+0x815074> │ │ │ │ + ldr r1, [pc, #48] @ 827034 <__cxa_atexit@plt+0x815084> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 827028 <__cxa_atexit@plt+0x815078> │ │ │ │ + ldr r7, [pc, #28] @ 827038 <__cxa_atexit@plt+0x815088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #100, 24 @ 0x6400 │ │ │ │ + cmneq r1, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r1, #4, 10 @ 0x1000000 │ │ │ │ - movteq pc, #11716 @ 0x2dc4 @ │ │ │ │ + cmneq r1, #244, 8 @ 0xf4000000 │ │ │ │ + movteq pc, #11700 @ 0x2db4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8270b0 <__cxa_atexit@plt+0x815100> │ │ │ │ + bcc 8270c0 <__cxa_atexit@plt+0x815110> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8270a8 <__cxa_atexit@plt+0x8150f8> │ │ │ │ - ldr r3, [pc, #92] @ 8270b8 <__cxa_atexit@plt+0x815108> │ │ │ │ + bhi 8270b8 <__cxa_atexit@plt+0x815108> │ │ │ │ + ldr r3, [pc, #92] @ 8270c8 <__cxa_atexit@plt+0x815118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #68] @ 8270bc <__cxa_atexit@plt+0x81510c> │ │ │ │ + ldr lr, [pc, #68] @ 8270cc <__cxa_atexit@plt+0x81511c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #52] @ 8270c0 <__cxa_atexit@plt+0x815110> │ │ │ │ + ldr r1, [pc, #52] @ 8270d0 <__cxa_atexit@plt+0x815120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-16]! │ │ │ │ stmib r5, {r0, r1} │ │ │ │ - ldr r8, [pc, #32] @ 8270c4 <__cxa_atexit@plt+0x815114> │ │ │ │ + ldr r8, [pc, #32] @ 8270d4 <__cxa_atexit@plt+0x815124> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #224, 22 @ 0x38000 │ │ │ │ + cmneq r1, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #216, 22 @ 0x36000 │ │ │ │ - cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ - movteq pc, #11576 @ 0x2d38 @ │ │ │ │ + cmneq r1, #200, 22 @ 0x32000 │ │ │ │ + cmneq r1, #168, 26 @ 0x2a00 │ │ │ │ + movteq pc, #11560 @ 0x2d28 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827170 <__cxa_atexit@plt+0x8151c0> │ │ │ │ + bcc 827180 <__cxa_atexit@plt+0x8151d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827168 <__cxa_atexit@plt+0x8151b8> │ │ │ │ - ldr r3, [pc, #128] @ 827178 <__cxa_atexit@plt+0x8151c8> │ │ │ │ + bhi 827178 <__cxa_atexit@plt+0x8151c8> │ │ │ │ + ldr r3, [pc, #128] @ 827188 <__cxa_atexit@plt+0x8151d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ mov lr, #2359296 @ 0x240000 │ │ │ │ orr lr, lr, #1073741824 @ 0x40000000 │ │ │ │ mov r8, #0 │ │ │ │ - ldr r0, [pc, #92] @ 82717c <__cxa_atexit@plt+0x8151cc> │ │ │ │ + ldr r0, [pc, #92] @ 82718c <__cxa_atexit@plt+0x8151dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub sl, r6, #32 │ │ │ │ stm sl, {r0, r8, lr} │ │ │ │ - ldr r0, [pc, #80] @ 827180 <__cxa_atexit@plt+0x8151d0> │ │ │ │ + ldr r0, [pc, #80] @ 827190 <__cxa_atexit@plt+0x8151e0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r9} │ │ │ │ - ldr r3, [pc, #64] @ 827184 <__cxa_atexit@plt+0x8151d4> │ │ │ │ + ldr r3, [pc, #64] @ 827194 <__cxa_atexit@plt+0x8151e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 827188 <__cxa_atexit@plt+0x8151d8> │ │ │ │ + ldr r8, [pc, #36] @ 827198 <__cxa_atexit@plt+0x8151e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e94 <__cxa_atexit@plt+0xba5ee4> │ │ │ │ + b bb7ea4 <__cxa_atexit@plt+0xba5ef4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #68, 22 @ 0x11000 │ │ │ │ - cmneq r1, #56, 26 @ 0xe00 │ │ │ │ + cmneq r1, #52, 22 @ 0xd000 │ │ │ │ + cmneq r1, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r1, #32, 22 @ 0x8000 │ │ │ │ - cmneq r1, #176, 6 @ 0xc0000002 │ │ │ │ - movteq pc, #11396 @ 0x2c84 @ │ │ │ │ + cmneq r1, #16, 22 @ 0x4000 │ │ │ │ + cmneq r1, #160, 6 @ 0x80000002 │ │ │ │ + movteq pc, #11380 @ 0x2c74 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827220 <__cxa_atexit@plt+0x815270> │ │ │ │ + bcc 827230 <__cxa_atexit@plt+0x815280> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827218 <__cxa_atexit@plt+0x815268> │ │ │ │ - ldr r3, [pc, #108] @ 827228 <__cxa_atexit@plt+0x815278> │ │ │ │ + bhi 827228 <__cxa_atexit@plt+0x815278> │ │ │ │ + ldr r3, [pc, #108] @ 827238 <__cxa_atexit@plt+0x815288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #84] @ 82722c <__cxa_atexit@plt+0x81527c> │ │ │ │ + ldr lr, [pc, #84] @ 82723c <__cxa_atexit@plt+0x81528c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #64] @ 827230 <__cxa_atexit@plt+0x815280> │ │ │ │ + ldr r0, [pc, #64] @ 827240 <__cxa_atexit@plt+0x815290> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #48] @ 827234 <__cxa_atexit@plt+0x815284> │ │ │ │ + ldr r3, [pc, #48] @ 827244 <__cxa_atexit@plt+0x815294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r8, [pc, #36] @ 827238 <__cxa_atexit@plt+0x815288> │ │ │ │ + ldr r8, [pc, #36] @ 827248 <__cxa_atexit@plt+0x815298> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e84 <__cxa_atexit@plt+0xba5ed4> │ │ │ │ + b bb7e94 <__cxa_atexit@plt+0xba5ee4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #128, 20 @ 0x80000 │ │ │ │ + cmneq r1, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r1, #116, 20 @ 0x74000 │ │ │ │ - cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ - cmneq r1, #4, 6 @ 0x10000000 │ │ │ │ - movteq pc, #11220 @ 0x2bd4 @ │ │ │ │ + cmneq r1, #100, 20 @ 0x64000 │ │ │ │ + cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ + cmneq r1, #244, 4 @ 0x4000000f │ │ │ │ + movteq pc, #11204 @ 0x2bc4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8272c4 <__cxa_atexit@plt+0x815314> │ │ │ │ + bcc 8272d4 <__cxa_atexit@plt+0x815324> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8272bc <__cxa_atexit@plt+0x81530c> │ │ │ │ - ldr r3, [pc, #96] @ 8272cc <__cxa_atexit@plt+0x81531c> │ │ │ │ + bhi 8272cc <__cxa_atexit@plt+0x81531c> │ │ │ │ + ldr r3, [pc, #96] @ 8272dc <__cxa_atexit@plt+0x81532c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #72] @ 8272d0 <__cxa_atexit@plt+0x815320> │ │ │ │ + ldr lr, [pc, #72] @ 8272e0 <__cxa_atexit@plt+0x815330> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #52] @ 8272d4 <__cxa_atexit@plt+0x815324> │ │ │ │ + ldr r0, [pc, #52] @ 8272e4 <__cxa_atexit@plt+0x815334> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 8272d8 <__cxa_atexit@plt+0x815328> │ │ │ │ + ldr r8, [pc, #32] @ 8272e8 <__cxa_atexit@plt+0x815338> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #208, 18 @ 0x340000 │ │ │ │ + cmneq r1, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r1, #160, 18 @ 0x280000 │ │ │ │ - cmneq r1, #184, 22 @ 0x2e000 │ │ │ │ - movteq pc, #11152 @ 0x2b90 @ │ │ │ │ + cmneq r1, #144, 18 @ 0x240000 │ │ │ │ + cmneq r1, #168, 22 @ 0x2a000 │ │ │ │ + movteq pc, #11136 @ 0x2b80 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82733c <__cxa_atexit@plt+0x81538c> │ │ │ │ - ldr r3, [pc, #68] @ 827344 <__cxa_atexit@plt+0x815394> │ │ │ │ + bcc 82734c <__cxa_atexit@plt+0x81539c> │ │ │ │ + ldr r3, [pc, #68] @ 827354 <__cxa_atexit@plt+0x8153a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 827330 <__cxa_atexit@plt+0x815380> │ │ │ │ + beq 827340 <__cxa_atexit@plt+0x815390> │ │ │ │ mov r7, r8 │ │ │ │ - b 827354 <__cxa_atexit@plt+0x8153a4> │ │ │ │ + b 827364 <__cxa_atexit@plt+0x8153b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq pc, #11048 @ 0x2b28 @ │ │ │ │ + movteq pc, #11032 @ 0x2b18 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8273ec <__cxa_atexit@plt+0x81543c> │ │ │ │ + bhi 8273fc <__cxa_atexit@plt+0x81544c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr sl, [pc, #108] @ 8273f8 <__cxa_atexit@plt+0x815448> │ │ │ │ + ldr sl, [pc, #108] @ 827408 <__cxa_atexit@plt+0x815458> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r6 │ │ │ │ str sl, [r1, #-44]! @ 0xffffffd4 │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r5, #16] │ │ │ │ - ldr r1, [pc, #80] @ 8273fc <__cxa_atexit@plt+0x81544c> │ │ │ │ + ldr r1, [pc, #80] @ 82740c <__cxa_atexit@plt+0x81545c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #72] @ 827400 <__cxa_atexit@plt+0x815450> │ │ │ │ + ldr r2, [pc, #72] @ 827410 <__cxa_atexit@plt+0x815460> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [pc, #64] @ 827404 <__cxa_atexit@plt+0x815454> │ │ │ │ + ldr r0, [pc, #64] @ 827414 <__cxa_atexit@plt+0x815464> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r8, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-32]! @ 0xffffffe0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 827408 <__cxa_atexit@plt+0x815458> │ │ │ │ + ldr r7, [pc, #32] @ 827418 <__cxa_atexit@plt+0x815468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #164, 18 @ 0x290000 │ │ │ │ - movteq pc, #10756 @ 0x2a04 @ │ │ │ │ + cmneq r1, #148, 18 @ 0x250000 │ │ │ │ + movteq pc, #10740 @ 0x29f4 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8274c0 <__cxa_atexit@plt+0x815510> │ │ │ │ + bne 8274d0 <__cxa_atexit@plt+0x815520> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8274d4 <__cxa_atexit@plt+0x815524> │ │ │ │ + bhi 8274e4 <__cxa_atexit@plt+0x815534> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr r9, [pc, #140] @ 8274e4 <__cxa_atexit@plt+0x815534> │ │ │ │ + ldr r9, [pc, #140] @ 8274f4 <__cxa_atexit@plt+0x815544> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #136] @ 8274e8 <__cxa_atexit@plt+0x815538> │ │ │ │ + ldr sl, [pc, #136] @ 8274f8 <__cxa_atexit@plt+0x815548> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r7, [pc, #132] @ 8274ec <__cxa_atexit@plt+0x81553c> │ │ │ │ + ldr r7, [pc, #132] @ 8274fc <__cxa_atexit@plt+0x81554c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #124] @ 8274f0 <__cxa_atexit@plt+0x815540> │ │ │ │ + ldr r7, [pc, #124] @ 827500 <__cxa_atexit@plt+0x815550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ @@ -2118976,2627 +2118980,2627 @@ │ │ │ │ str sl, [r7, #-64]! @ 0xffffffc0 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r7, r6 │ │ │ │ str r9, [r7, #-40]! @ 0xffffffd8 │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8274e0 <__cxa_atexit@plt+0x815530> │ │ │ │ + ldr r7, [pc, #24] @ 8274f0 <__cxa_atexit@plt+0x815540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #28, 20 @ 0x1c000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ - cmneq r1, #120, 20 @ 0x78000 │ │ │ │ - cmneq r1, #156, 18 @ 0x270000 │ │ │ │ - movteq pc, #10648 @ 0x2998 @ │ │ │ │ + cmneq r1, #104, 20 @ 0x68000 │ │ │ │ + cmneq r1, #140, 18 @ 0x230000 │ │ │ │ + movteq pc, #10632 @ 0x2988 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82756c <__cxa_atexit@plt+0x8155bc> │ │ │ │ + bcc 82757c <__cxa_atexit@plt+0x8155cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827564 <__cxa_atexit@plt+0x8155b4> │ │ │ │ - ldr lr, [pc, #80] @ 827574 <__cxa_atexit@plt+0x8155c4> │ │ │ │ + bhi 827574 <__cxa_atexit@plt+0x8155c4> │ │ │ │ + ldr lr, [pc, #80] @ 827584 <__cxa_atexit@plt+0x8155d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #76] @ 827578 <__cxa_atexit@plt+0x8155c8> │ │ │ │ + ldr r2, [pc, #76] @ 827588 <__cxa_atexit@plt+0x8155d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ sub r8, r6, #15 │ │ │ │ - ldr r7, [pc, #28] @ 82757c <__cxa_atexit@plt+0x8155cc> │ │ │ │ + ldr r7, [pc, #28] @ 82758c <__cxa_atexit@plt+0x8155dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmneq r1, #16, 14 @ 0x400000 │ │ │ │ - cmneq r1, #188, 24 @ 0xbc00 │ │ │ │ - movteq pc, #8236 @ 0x202c @ │ │ │ │ + cmneq r1, #0, 14 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ + movteq pc, #8220 @ 0x201c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8275bc <__cxa_atexit@plt+0x81560c> │ │ │ │ - ldr r8, [pc, #36] @ 8275c4 <__cxa_atexit@plt+0x815614> │ │ │ │ + bcc 8275cc <__cxa_atexit@plt+0x81561c> │ │ │ │ + ldr r8, [pc, #36] @ 8275d4 <__cxa_atexit@plt+0x815624> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8275c8 <__cxa_atexit@plt+0x815618> │ │ │ │ + ldr r3, [pc, #32] @ 8275d8 <__cxa_atexit@plt+0x815628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8275cc <__cxa_atexit@plt+0x81561c> │ │ │ │ + ldr r7, [pc, #20] @ 8275dc <__cxa_atexit@plt+0x81562c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #24, 10 @ 0x6000000 │ │ │ │ - cmneq r1, #148, 12 @ 0x9400000 │ │ │ │ - cmneq r1, #196, 12 @ 0xc400000 │ │ │ │ - movteq lr, #12264 @ 0x2fe8 │ │ │ │ + tsteq lr, #8, 10 @ 0x2000000 │ │ │ │ + cmneq r1, #132, 12 @ 0x8400000 │ │ │ │ + cmneq r1, #180, 12 @ 0xb400000 │ │ │ │ + movteq lr, #12248 @ 0x2fd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82762c <__cxa_atexit@plt+0x81567c> │ │ │ │ + bcc 82763c <__cxa_atexit@plt+0x81568c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827624 <__cxa_atexit@plt+0x815674> │ │ │ │ - ldr r3, [pc, #52] @ 827634 <__cxa_atexit@plt+0x815684> │ │ │ │ + bhi 827634 <__cxa_atexit@plt+0x815684> │ │ │ │ + ldr r3, [pc, #52] @ 827644 <__cxa_atexit@plt+0x815694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 827638 <__cxa_atexit@plt+0x815688> │ │ │ │ + ldr r2, [pc, #48] @ 827648 <__cxa_atexit@plt+0x815698> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82763c <__cxa_atexit@plt+0x81568c> │ │ │ │ + ldr r7, [pc, #28] @ 82764c <__cxa_atexit@plt+0x81569c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #52, 12 @ 0x3400000 │ │ │ │ - cmneq r1, #24, 16 @ 0x180000 │ │ │ │ - movteq pc, #10332 @ 0x285c @ │ │ │ │ + cmneq r1, #36, 12 @ 0x2400000 │ │ │ │ + cmneq r1, #8, 16 @ 0x80000 │ │ │ │ + movteq pc, #10316 @ 0x284c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8276d4 <__cxa_atexit@plt+0x815724> │ │ │ │ + bcc 8276e4 <__cxa_atexit@plt+0x815734> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8276cc <__cxa_atexit@plt+0x81571c> │ │ │ │ - ldr r3, [pc, #108] @ 8276dc <__cxa_atexit@plt+0x81572c> │ │ │ │ + bhi 8276dc <__cxa_atexit@plt+0x81572c> │ │ │ │ + ldr r3, [pc, #108] @ 8276ec <__cxa_atexit@plt+0x81573c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 8276e0 <__cxa_atexit@plt+0x815730> │ │ │ │ + ldr lr, [pc, #76] @ 8276f0 <__cxa_atexit@plt+0x815740> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 8276e4 <__cxa_atexit@plt+0x815734> │ │ │ │ + ldr sl, [pc, #72] @ 8276f4 <__cxa_atexit@plt+0x815744> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 8276e8 <__cxa_atexit@plt+0x815738> │ │ │ │ + ldr r7, [pc, #32] @ 8276f8 <__cxa_atexit@plt+0x815748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #204, 10 @ 0x33000000 │ │ │ │ + cmneq r1, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r1, #220, 22 @ 0x37000 │ │ │ │ - movteq pc, #10180 @ 0x27c4 @ │ │ │ │ + cmneq r1, #204, 22 @ 0x33000 │ │ │ │ + movteq pc, #10164 @ 0x27b4 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827774 <__cxa_atexit@plt+0x8157c4> │ │ │ │ + bcc 827784 <__cxa_atexit@plt+0x8157d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82776c <__cxa_atexit@plt+0x8157bc> │ │ │ │ - ldr r3, [pc, #96] @ 82777c <__cxa_atexit@plt+0x8157cc> │ │ │ │ + bhi 82777c <__cxa_atexit@plt+0x8157cc> │ │ │ │ + ldr r3, [pc, #96] @ 82778c <__cxa_atexit@plt+0x8157dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #64] @ 827780 <__cxa_atexit@plt+0x8157d0> │ │ │ │ + ldr lr, [pc, #64] @ 827790 <__cxa_atexit@plt+0x8157e0> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #36] @ 827784 <__cxa_atexit@plt+0x8157d4> │ │ │ │ + ldr r7, [pc, #36] @ 827794 <__cxa_atexit@plt+0x8157e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 827788 <__cxa_atexit@plt+0x8157d8> │ │ │ │ + ldr r8, [pc, #32] @ 827798 <__cxa_atexit@plt+0x8157e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r1, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r1, #240, 8 @ 0xf0000000 │ │ │ │ - msreq SPSR_c, #124 @ 0x7c │ │ │ │ + cmneq r1, #224, 8 @ 0xe0000000 │ │ │ │ + msreq SPSR_c, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8277b8 <__cxa_atexit@plt+0x815808> │ │ │ │ - ldr r3, [pc, #24] @ 8277c0 <__cxa_atexit@plt+0x815810> │ │ │ │ + bcc 8277c8 <__cxa_atexit@plt+0x815818> │ │ │ │ + ldr r3, [pc, #24] @ 8277d0 <__cxa_atexit@plt+0x815820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #148, 8 @ 0x94000000 │ │ │ │ - movteq pc, #9976 @ 0x26f8 @ │ │ │ │ + cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ + movteq pc, #9960 @ 0x26e8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82783c <__cxa_atexit@plt+0x81588c> │ │ │ │ + bhi 82784c <__cxa_atexit@plt+0x81589c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr lr, [pc, #76] @ 82784c <__cxa_atexit@plt+0x81589c> │ │ │ │ + ldr lr, [pc, #76] @ 82785c <__cxa_atexit@plt+0x8158ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 827850 <__cxa_atexit@plt+0x8158a0> │ │ │ │ + ldr sl, [pc, #72] @ 827860 <__cxa_atexit@plt+0x8158b0> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 827854 <__cxa_atexit@plt+0x8158a4> │ │ │ │ + ldr r7, [pc, #28] @ 827864 <__cxa_atexit@plt+0x8158b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r1, #104, 14 @ 0x1a00000 │ │ │ │ - movteq lr, #12156 @ 0x2f7c │ │ │ │ + cmneq r1, #88, 14 @ 0x1600000 │ │ │ │ + movteq lr, #12140 @ 0x2f6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827890 <__cxa_atexit@plt+0x8158e0> │ │ │ │ - ldr r3, [pc, #32] @ 827898 <__cxa_atexit@plt+0x8158e8> │ │ │ │ + bcc 8278a0 <__cxa_atexit@plt+0x8158f0> │ │ │ │ + ldr r3, [pc, #32] @ 8278a8 <__cxa_atexit@plt+0x8158f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82789c <__cxa_atexit@plt+0x8158ec> │ │ │ │ + ldr r7, [pc, #16] @ 8278ac <__cxa_atexit@plt+0x8158fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 6 @ 0x10000003 │ │ │ │ - cmneq r1, #24, 4 @ 0x80000001 │ │ │ │ - movteq pc, #9456 @ 0x24f0 @ │ │ │ │ + cmneq r1, #180, 6 @ 0xd0000002 │ │ │ │ + cmneq r1, #8, 4 @ 0x80000000 │ │ │ │ + movteq pc, #9440 @ 0x24e0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827904 <__cxa_atexit@plt+0x815954> │ │ │ │ + bcc 827914 <__cxa_atexit@plt+0x815964> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8278fc <__cxa_atexit@plt+0x81594c> │ │ │ │ - ldr r3, [pc, #60] @ 82790c <__cxa_atexit@plt+0x81595c> │ │ │ │ + bhi 82790c <__cxa_atexit@plt+0x81595c> │ │ │ │ + ldr r3, [pc, #60] @ 82791c <__cxa_atexit@plt+0x81596c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 827910 <__cxa_atexit@plt+0x815960> │ │ │ │ + ldr r3, [pc, #44] @ 827920 <__cxa_atexit@plt+0x815970> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 827914 <__cxa_atexit@plt+0x815964> │ │ │ │ + ldr r7, [pc, #28] @ 827924 <__cxa_atexit@plt+0x815974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r1, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r1, #4, 24 @ 0x400 │ │ │ │ + cmneq r1, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827944 <__cxa_atexit@plt+0x815994> │ │ │ │ - ldr r3, [pc, #24] @ 82794c <__cxa_atexit@plt+0x81599c> │ │ │ │ + bcc 827954 <__cxa_atexit@plt+0x8159a4> │ │ │ │ + ldr r3, [pc, #24] @ 82795c <__cxa_atexit@plt+0x8159ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ - movteq pc, #9296 @ 0x2450 @ │ │ │ │ + cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ + movteq pc, #9280 @ 0x2440 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8279cc <__cxa_atexit@plt+0x815a1c> │ │ │ │ + bcc 8279dc <__cxa_atexit@plt+0x815a2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8279c4 <__cxa_atexit@plt+0x815a14> │ │ │ │ - ldr r3, [pc, #84] @ 8279d4 <__cxa_atexit@plt+0x815a24> │ │ │ │ + bhi 8279d4 <__cxa_atexit@plt+0x815a24> │ │ │ │ + ldr r3, [pc, #84] @ 8279e4 <__cxa_atexit@plt+0x815a34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8279d8 <__cxa_atexit@plt+0x815a28> │ │ │ │ + ldr r2, [pc, #80] @ 8279e8 <__cxa_atexit@plt+0x815a38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8279dc <__cxa_atexit@plt+0x815a2c> │ │ │ │ + ldr r1, [pc, #60] @ 8279ec <__cxa_atexit@plt+0x815a3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8279e0 <__cxa_atexit@plt+0x815a30> │ │ │ │ + ldr r7, [pc, #32] @ 8279f0 <__cxa_atexit@plt+0x815a40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r1, #164, 4 @ 0x4000000a │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r1, #144, 4 │ │ │ │ - movteq pc, #9448 @ 0x24e8 @ │ │ │ │ + cmneq r1, #128, 4 │ │ │ │ + movteq pc, #9432 @ 0x24d8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827a80 <__cxa_atexit@plt+0x815ad0> │ │ │ │ + bcc 827a90 <__cxa_atexit@plt+0x815ae0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827a78 <__cxa_atexit@plt+0x815ac8> │ │ │ │ + bhi 827a88 <__cxa_atexit@plt+0x815ad8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ - ldr r9, [pc, #92] @ 827a88 <__cxa_atexit@plt+0x815ad8> │ │ │ │ + ldr r9, [pc, #92] @ 827a98 <__cxa_atexit@plt+0x815ae8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 827a8c <__cxa_atexit@plt+0x815adc> │ │ │ │ + ldr sl, [pc, #88] @ 827a9c <__cxa_atexit@plt+0x815aec> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 827a90 <__cxa_atexit@plt+0x815ae0> │ │ │ │ + ldr r2, [pc, #56] @ 827aa0 <__cxa_atexit@plt+0x815af0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #12, 4 @ 0xc0000000 │ │ │ │ - movteq lr, #11760 @ 0x2df0 │ │ │ │ + cmneq r1, #252, 2 @ 0x3f │ │ │ │ + movteq lr, #11744 @ 0x2de0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827ad8 <__cxa_atexit@plt+0x815b28> │ │ │ │ - ldr r3, [pc, #44] @ 827ae0 <__cxa_atexit@plt+0x815b30> │ │ │ │ + bcc 827ae8 <__cxa_atexit@plt+0x815b38> │ │ │ │ + ldr r3, [pc, #44] @ 827af0 <__cxa_atexit@plt+0x815b40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 827ae4 <__cxa_atexit@plt+0x815b34> │ │ │ │ + ldr r3, [pc, #32] @ 827af4 <__cxa_atexit@plt+0x815b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 827ae8 <__cxa_atexit@plt+0x815b38> │ │ │ │ + ldr r7, [pc, #20] @ 827af8 <__cxa_atexit@plt+0x815b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #136, 2 @ 0x22 │ │ │ │ - cmneq r1, #204, 12 @ 0xcc00000 │ │ │ │ - cmneq r1, #68, 12 @ 0x4400000 │ │ │ │ - movteq pc, #8852 @ 0x2294 @ │ │ │ │ + cmneq r1, #120, 2 │ │ │ │ + cmneq r1, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r1, #52, 12 @ 0x3400000 │ │ │ │ + movteq pc, #8836 @ 0x2284 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827b58 <__cxa_atexit@plt+0x815ba8> │ │ │ │ + bcc 827b68 <__cxa_atexit@plt+0x815bb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827b50 <__cxa_atexit@plt+0x815ba0> │ │ │ │ - ldr r3, [pc, #68] @ 827b60 <__cxa_atexit@plt+0x815bb0> │ │ │ │ + bhi 827b60 <__cxa_atexit@plt+0x815bb0> │ │ │ │ + ldr r3, [pc, #68] @ 827b70 <__cxa_atexit@plt+0x815bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 827b64 <__cxa_atexit@plt+0x815bb4> │ │ │ │ + ldr r3, [pc, #44] @ 827b74 <__cxa_atexit@plt+0x815bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 827b68 <__cxa_atexit@plt+0x815bb8> │ │ │ │ + ldr r7, [pc, #28] @ 827b78 <__cxa_atexit@plt+0x815bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #32, 2 │ │ │ │ + cmneq r1, #16, 2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r1, #168, 24 @ 0xa800 │ │ │ │ - movteq pc, #9092 @ 0x2384 @ │ │ │ │ + cmneq r1, #152, 24 @ 0x9800 │ │ │ │ + movteq pc, #9076 @ 0x2374 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827bec <__cxa_atexit@plt+0x815c3c> │ │ │ │ + bcc 827bfc <__cxa_atexit@plt+0x815c4c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r3, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ str r8, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #52] @ 827bf4 <__cxa_atexit@plt+0x815c44> │ │ │ │ + ldr r8, [pc, #52] @ 827c04 <__cxa_atexit@plt+0x815c54> │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r5, {r2, r7, r8} │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ add r1, r5, #24 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - ldr r7, [pc, #28] @ 827bf8 <__cxa_atexit@plt+0x815c48> │ │ │ │ + ldr r7, [pc, #28] @ 827c08 <__cxa_atexit@plt+0x815c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #20] @ 827bfc <__cxa_atexit@plt+0x815c4c> │ │ │ │ + ldr r7, [pc, #20] @ 827c0c <__cxa_atexit@plt+0x815c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r1, #96, 2 │ │ │ │ - cmneq r1, #180, 26 @ 0x2d00 │ │ │ │ - movteq pc, #8928 @ 0x22e0 @ │ │ │ │ + cmneq r1, #80, 2 │ │ │ │ + cmneq r1, #164, 26 @ 0x2900 │ │ │ │ + movteq pc, #8912 @ 0x22d0 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 827c98 <__cxa_atexit@plt+0x815ce8> │ │ │ │ + bne 827ca8 <__cxa_atexit@plt+0x815cf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827cb4 <__cxa_atexit@plt+0x815d04> │ │ │ │ + bhi 827cc4 <__cxa_atexit@plt+0x815d14> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr ip, [pc, #124] @ 827cc8 <__cxa_atexit@plt+0x815d18> │ │ │ │ + ldr ip, [pc, #124] @ 827cd8 <__cxa_atexit@plt+0x815d28> │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [r7, #2] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #88] @ 827ccc <__cxa_atexit@plt+0x815d1c> │ │ │ │ + ldr r3, [pc, #88] @ 827cdc <__cxa_atexit@plt+0x815d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #68] @ 827cd0 <__cxa_atexit@plt+0x815d20> │ │ │ │ + ldr r2, [pc, #68] @ 827ce0 <__cxa_atexit@plt+0x815d30> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #32] @ 827cc0 <__cxa_atexit@plt+0x815d10> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #32] @ 827cd0 <__cxa_atexit@plt+0x815d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ - ldr r3, [pc, #24] @ 827cc4 <__cxa_atexit@plt+0x815d14> │ │ │ │ + ldr r3, [pc, #24] @ 827cd4 <__cxa_atexit@plt+0x815d24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #160, 30 @ 0x280 │ │ │ │ - cmneq r1, #44, 22 @ 0xb000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #144, 30 @ 0x240 │ │ │ │ + cmneq r1, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - cmneq r1, #240, 30 @ 0x3c0 │ │ │ │ + cmneq r1, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movteq pc, #8352 @ 0x20a0 @ │ │ │ │ + movteq pc, #8336 @ 0x2090 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827d18 <__cxa_atexit@plt+0x815d68> │ │ │ │ - ldr r3, [pc, #44] @ 827d20 <__cxa_atexit@plt+0x815d70> │ │ │ │ + bcc 827d28 <__cxa_atexit@plt+0x815d78> │ │ │ │ + ldr r3, [pc, #44] @ 827d30 <__cxa_atexit@plt+0x815d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 827d24 <__cxa_atexit@plt+0x815d74> │ │ │ │ + ldr r3, [pc, #36] @ 827d34 <__cxa_atexit@plt+0x815d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 827d28 <__cxa_atexit@plt+0x815d78> │ │ │ │ + ldr r3, [pc, #24] @ 827d38 <__cxa_atexit@plt+0x815d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #72, 30 @ 0x120 │ │ │ │ - cmneq r1, #64, 30 @ 0x100 │ │ │ │ - cmneq r1, #40, 16 @ 0x280000 │ │ │ │ - movteq pc, #8660 @ 0x21d4 @ │ │ │ │ + cmneq r1, #56, 30 @ 0xe0 │ │ │ │ + cmneq r1, #48, 30 @ 0xc0 │ │ │ │ + cmneq r1, #24, 16 @ 0x180000 │ │ │ │ + movteq pc, #8644 @ 0x21c4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827ddc <__cxa_atexit@plt+0x815e2c> │ │ │ │ + bcc 827dec <__cxa_atexit@plt+0x815e3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827dd4 <__cxa_atexit@plt+0x815e24> │ │ │ │ + bhi 827de4 <__cxa_atexit@plt+0x815e34> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ add sl, r7, #19 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ - ldr r8, [pc, #96] @ 827de4 <__cxa_atexit@plt+0x815e34> │ │ │ │ + ldr r8, [pc, #96] @ 827df4 <__cxa_atexit@plt+0x815e44> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #88] @ 827de8 <__cxa_atexit@plt+0x815e38> │ │ │ │ + ldr r1, [pc, #88] @ 827df8 <__cxa_atexit@plt+0x815e48> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - ldr r2, [pc, #56] @ 827dec <__cxa_atexit@plt+0x815e3c> │ │ │ │ + ldr r2, [pc, #56] @ 827dfc <__cxa_atexit@plt+0x815e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmneq r1, #176, 28 @ 0xb00 │ │ │ │ - movteq lr, #10724 @ 0x29e4 │ │ │ │ + cmneq r1, #160, 28 @ 0xa00 │ │ │ │ + movteq lr, #10708 @ 0x29d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827e28 <__cxa_atexit@plt+0x815e78> │ │ │ │ - ldr r3, [pc, #32] @ 827e30 <__cxa_atexit@plt+0x815e80> │ │ │ │ + bcc 827e38 <__cxa_atexit@plt+0x815e88> │ │ │ │ + ldr r3, [pc, #32] @ 827e40 <__cxa_atexit@plt+0x815e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 827e34 <__cxa_atexit@plt+0x815e84> │ │ │ │ + ldr r7, [pc, #16] @ 827e44 <__cxa_atexit@plt+0x815e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 28 @ 0x2c0 │ │ │ │ - cmneq r1, #128, 24 @ 0x8000 │ │ │ │ - movteq lr, #10664 @ 0x29a8 │ │ │ │ + cmneq r1, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r1, #112, 24 @ 0x7000 │ │ │ │ + movteq lr, #10648 @ 0x2998 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827ea0 <__cxa_atexit@plt+0x815ef0> │ │ │ │ + bcc 827eb0 <__cxa_atexit@plt+0x815f00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827e98 <__cxa_atexit@plt+0x815ee8> │ │ │ │ - ldr r3, [pc, #64] @ 827ea8 <__cxa_atexit@plt+0x815ef8> │ │ │ │ + bhi 827ea8 <__cxa_atexit@plt+0x815ef8> │ │ │ │ + ldr r3, [pc, #64] @ 827eb8 <__cxa_atexit@plt+0x815f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 827eac <__cxa_atexit@plt+0x815efc> │ │ │ │ + ldr r3, [pc, #44] @ 827ebc <__cxa_atexit@plt+0x815f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 827eb0 <__cxa_atexit@plt+0x815f00> │ │ │ │ + ldr r7, [pc, #28] @ 827ec0 <__cxa_atexit@plt+0x815f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #212, 26 @ 0x3500 │ │ │ │ + cmneq r1, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #48, 26 @ 0xc00 │ │ │ │ - movteq pc, #8284 @ 0x205c @ │ │ │ │ + cmneq r1, #32, 26 @ 0x800 │ │ │ │ + movteq pc, #8268 @ 0x204c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827f64 <__cxa_atexit@plt+0x815fb4> │ │ │ │ + bcc 827f74 <__cxa_atexit@plt+0x815fc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 827f5c <__cxa_atexit@plt+0x815fac> │ │ │ │ + bhi 827f6c <__cxa_atexit@plt+0x815fbc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #100] @ 827f6c <__cxa_atexit@plt+0x815fbc> │ │ │ │ + ldr r8, [pc, #100] @ 827f7c <__cxa_atexit@plt+0x815fcc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #96] @ 827f70 <__cxa_atexit@plt+0x815fc0> │ │ │ │ + ldr ip, [pc, #96] @ 827f80 <__cxa_atexit@plt+0x815fd0> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 827f74 <__cxa_atexit@plt+0x815fc4> │ │ │ │ + ldr r2, [pc, #56] @ 827f84 <__cxa_atexit@plt+0x815fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmneq r1, #40, 26 @ 0xa00 │ │ │ │ - movteq lr, #11760 @ 0x2df0 │ │ │ │ + cmneq r1, #24, 26 @ 0x600 │ │ │ │ + movteq lr, #11744 @ 0x2de0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 827fbc <__cxa_atexit@plt+0x81600c> │ │ │ │ - ldr r3, [pc, #44] @ 827fc4 <__cxa_atexit@plt+0x816014> │ │ │ │ + bcc 827fcc <__cxa_atexit@plt+0x81601c> │ │ │ │ + ldr r3, [pc, #44] @ 827fd4 <__cxa_atexit@plt+0x816024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 827fc8 <__cxa_atexit@plt+0x816018> │ │ │ │ + ldr r3, [pc, #36] @ 827fd8 <__cxa_atexit@plt+0x816028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 827fcc <__cxa_atexit@plt+0x81601c> │ │ │ │ + ldr r3, [pc, #24] @ 827fdc <__cxa_atexit@plt+0x81602c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164, 24 @ 0xa400 │ │ │ │ - cmneq r1, #156, 24 @ 0x9c00 │ │ │ │ - cmneq r1, #20, 24 @ 0x1400 │ │ │ │ - movteq lr, #12128 @ 0x2f60 │ │ │ │ + cmneq r1, #148, 24 @ 0x9400 │ │ │ │ + cmneq r1, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r1, #4, 24 @ 0x400 │ │ │ │ + movteq lr, #12112 @ 0x2f50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828048 <__cxa_atexit@plt+0x816098> │ │ │ │ + bcc 828058 <__cxa_atexit@plt+0x8160a8> │ │ │ │ ldr r9, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r7, #31] │ │ │ │ - ldr r7, [pc, #48] @ 828050 <__cxa_atexit@plt+0x8160a0> │ │ │ │ + ldr r7, [pc, #48] @ 828060 <__cxa_atexit@plt+0x8160b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ str r2, [r5, #12] │ │ │ │ add r2, r5, #16 │ │ │ │ stm r2, {r0, r1, ip, lr} │ │ │ │ - ldr r7, [pc, #24] @ 828054 <__cxa_atexit@plt+0x8160a4> │ │ │ │ + ldr r7, [pc, #24] @ 828064 <__cxa_atexit@plt+0x8160b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, #188, 14 @ 0x2f00000 │ │ │ │ - movteq lr, #11980 @ 0x2ecc │ │ │ │ + cmneq r1, #172, 14 @ 0x2b00000 │ │ │ │ + movteq lr, #11964 @ 0x2ebc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8280f0 <__cxa_atexit@plt+0x816140> │ │ │ │ + bne 828100 <__cxa_atexit@plt+0x816150> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82810c <__cxa_atexit@plt+0x81615c> │ │ │ │ + bhi 82811c <__cxa_atexit@plt+0x81616c> │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr sl, [pc, #128] @ 828120 <__cxa_atexit@plt+0x816170> │ │ │ │ + ldr sl, [pc, #128] @ 828130 <__cxa_atexit@plt+0x816180> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #124] @ 828124 <__cxa_atexit@plt+0x816174> │ │ │ │ + ldr ip, [pc, #124] @ 828134 <__cxa_atexit@plt+0x816184> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr r3, [pc, #84] @ 828128 <__cxa_atexit@plt+0x816178> │ │ │ │ + ldr r3, [pc, #84] @ 828138 <__cxa_atexit@plt+0x816188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #32] @ 828118 <__cxa_atexit@plt+0x816168> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #32] @ 828128 <__cxa_atexit@plt+0x816178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ - ldr r3, [pc, #24] @ 82811c <__cxa_atexit@plt+0x81616c> │ │ │ │ + ldr r3, [pc, #24] @ 82812c <__cxa_atexit@plt+0x81617c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #72, 22 @ 0x12000 │ │ │ │ - cmneq r1, #212, 12 @ 0xd400000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #56, 22 @ 0xe000 │ │ │ │ + cmneq r1, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r1, #144, 22 @ 0x24000 │ │ │ │ - movteq lr, #9424 @ 0x24d0 │ │ │ │ + cmneq r1, #128, 22 @ 0x20000 │ │ │ │ + movteq lr, #9408 @ 0x24c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828164 <__cxa_atexit@plt+0x8161b4> │ │ │ │ - ldr r3, [pc, #32] @ 82816c <__cxa_atexit@plt+0x8161bc> │ │ │ │ + bcc 828174 <__cxa_atexit@plt+0x8161c4> │ │ │ │ + ldr r3, [pc, #32] @ 82817c <__cxa_atexit@plt+0x8161cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 828170 <__cxa_atexit@plt+0x8161c0> │ │ │ │ + ldr r7, [pc, #16] @ 828180 <__cxa_atexit@plt+0x8161d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #240, 20 @ 0xf0000 │ │ │ │ - cmneq r1, #160, 18 @ 0x280000 │ │ │ │ + cmneq r1, #224, 20 @ 0xe0000 │ │ │ │ + cmneq r1, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8281a0 <__cxa_atexit@plt+0x8161f0> │ │ │ │ - ldr r3, [pc, #24] @ 8281a8 <__cxa_atexit@plt+0x8161f8> │ │ │ │ + bcc 8281b0 <__cxa_atexit@plt+0x816200> │ │ │ │ + ldr r3, [pc, #24] @ 8281b8 <__cxa_atexit@plt+0x816208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #172, 20 @ 0xac000 │ │ │ │ - movteq lr, #9308 @ 0x245c │ │ │ │ + cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ + movteq lr, #9292 @ 0x244c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828228 <__cxa_atexit@plt+0x816278> │ │ │ │ + bcc 828238 <__cxa_atexit@plt+0x816288> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828220 <__cxa_atexit@plt+0x816270> │ │ │ │ - ldr r3, [pc, #84] @ 828230 <__cxa_atexit@plt+0x816280> │ │ │ │ + bhi 828230 <__cxa_atexit@plt+0x816280> │ │ │ │ + ldr r3, [pc, #84] @ 828240 <__cxa_atexit@plt+0x816290> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 828234 <__cxa_atexit@plt+0x816284> │ │ │ │ + ldr r2, [pc, #80] @ 828244 <__cxa_atexit@plt+0x816294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 828238 <__cxa_atexit@plt+0x816288> │ │ │ │ + ldr r1, [pc, #60] @ 828248 <__cxa_atexit@plt+0x816298> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82823c <__cxa_atexit@plt+0x81628c> │ │ │ │ + ldr r7, [pc, #32] @ 82824c <__cxa_atexit@plt+0x81629c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #88, 20 @ 0x58000 │ │ │ │ + cmneq r1, #72, 20 @ 0x48000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #52, 20 @ 0x34000 │ │ │ │ - movteq lr, #11520 @ 0x2d00 │ │ │ │ + cmneq r1, #36, 20 @ 0x24000 │ │ │ │ + movteq lr, #11504 @ 0x2cf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8282f8 <__cxa_atexit@plt+0x816348> │ │ │ │ + bcc 828308 <__cxa_atexit@plt+0x816358> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8282f0 <__cxa_atexit@plt+0x816340> │ │ │ │ + bhi 828300 <__cxa_atexit@plt+0x816350> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r8, [pc, #100] @ 828300 <__cxa_atexit@plt+0x816350> │ │ │ │ + ldr r8, [pc, #100] @ 828310 <__cxa_atexit@plt+0x816360> │ │ │ │ add r8, pc, r8 │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r1, [pc, #92] @ 828304 <__cxa_atexit@plt+0x816354> │ │ │ │ + ldr r1, [pc, #92] @ 828314 <__cxa_atexit@plt+0x816364> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 828308 <__cxa_atexit@plt+0x816358> │ │ │ │ + ldr r2, [pc, #56] @ 828318 <__cxa_atexit@plt+0x816368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - cmneq r1, #148, 18 @ 0x250000 │ │ │ │ - movteq lr, #9976 @ 0x26f8 │ │ │ │ + cmneq r1, #132, 18 @ 0x210000 │ │ │ │ + movteq lr, #9960 @ 0x26e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828350 <__cxa_atexit@plt+0x8163a0> │ │ │ │ - ldr r3, [pc, #44] @ 828358 <__cxa_atexit@plt+0x8163a8> │ │ │ │ + bcc 828360 <__cxa_atexit@plt+0x8163b0> │ │ │ │ + ldr r3, [pc, #44] @ 828368 <__cxa_atexit@plt+0x8163b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 82835c <__cxa_atexit@plt+0x8163ac> │ │ │ │ + ldr r3, [pc, #36] @ 82836c <__cxa_atexit@plt+0x8163bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 828360 <__cxa_atexit@plt+0x8163b0> │ │ │ │ + ldr r3, [pc, #24] @ 828370 <__cxa_atexit@plt+0x8163c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #16, 18 @ 0x40000 │ │ │ │ - cmneq r1, #8, 18 @ 0x20000 │ │ │ │ - cmneq r1, #164, 28 @ 0xa40 │ │ │ │ - movteq lr, #9356 @ 0x248c │ │ │ │ + cmneq r1, #0, 18 │ │ │ │ + cmneq r1, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r1, #148, 28 @ 0x940 │ │ │ │ + movteq lr, #9340 @ 0x247c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82839c <__cxa_atexit@plt+0x8163ec> │ │ │ │ - ldr r3, [pc, #32] @ 8283a4 <__cxa_atexit@plt+0x8163f4> │ │ │ │ + bcc 8283ac <__cxa_atexit@plt+0x8163fc> │ │ │ │ + ldr r3, [pc, #32] @ 8283b4 <__cxa_atexit@plt+0x816404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8283a8 <__cxa_atexit@plt+0x8163f8> │ │ │ │ + ldr r7, [pc, #16] @ 8283b8 <__cxa_atexit@plt+0x816408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #184, 16 @ 0xb80000 │ │ │ │ - cmneq r1, #244, 12 @ 0xf400000 │ │ │ │ - movteq lr, #11188 @ 0x2bb4 │ │ │ │ + cmneq r1, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r1, #228, 12 @ 0xe400000 │ │ │ │ + movteq lr, #11172 @ 0x2ba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828420 <__cxa_atexit@plt+0x816470> │ │ │ │ + bcc 828430 <__cxa_atexit@plt+0x816480> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r1, [pc, #60] @ 828428 <__cxa_atexit@plt+0x816478> │ │ │ │ + ldr r1, [pc, #60] @ 828438 <__cxa_atexit@plt+0x816488> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r0, r2, r3, sl} │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ str r8, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 828414 <__cxa_atexit@plt+0x816464> │ │ │ │ + beq 828424 <__cxa_atexit@plt+0x816474> │ │ │ │ mov r7, r8 │ │ │ │ - b 828438 <__cxa_atexit@plt+0x816488> │ │ │ │ + b 828448 <__cxa_atexit@plt+0x816498> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movteq lr, #11064 @ 0x2b38 │ │ │ │ + movteq lr, #11048 @ 0x2b28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 828488 <__cxa_atexit@plt+0x8164d8> │ │ │ │ + bne 828498 <__cxa_atexit@plt+0x8164e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828490 <__cxa_atexit@plt+0x8164e0> │ │ │ │ + bhi 8284a0 <__cxa_atexit@plt+0x8164f0> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr r2, [pc, #60] @ 82849c <__cxa_atexit@plt+0x8164ec> │ │ │ │ + ldr r2, [pc, #60] @ 8284ac <__cxa_atexit@plt+0x8164fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 8284a0 <__cxa_atexit@plt+0x8164f0> │ │ │ │ + ldr r1, [pc, #56] @ 8284b0 <__cxa_atexit@plt+0x816500> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 8284a4 <__cxa_atexit@plt+0x8164f4> │ │ │ │ + ldr r7, [pc, #32] @ 8284b4 <__cxa_atexit@plt+0x816504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 828514 <__cxa_atexit@plt+0x816564> │ │ │ │ + b 828524 <__cxa_atexit@plt+0x816574> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r1, #176, 24 @ 0xb000 │ │ │ │ - movteq lr, #10924 @ 0x2aac │ │ │ │ + cmneq r1, #160, 24 @ 0xa000 │ │ │ │ + movteq lr, #10908 @ 0x2a9c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8284f0 <__cxa_atexit@plt+0x816540> │ │ │ │ + bne 828500 <__cxa_atexit@plt+0x816550> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #60] @ 828508 <__cxa_atexit@plt+0x816558> │ │ │ │ + ldr r3, [pc, #60] @ 828518 <__cxa_atexit@plt+0x816568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 82850c <__cxa_atexit@plt+0x81655c> │ │ │ │ + ldr r2, [pc, #56] @ 82851c <__cxa_atexit@plt+0x81656c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r3, [r5, #32] │ │ │ │ - ldr r0, [pc, #44] @ 828510 <__cxa_atexit@plt+0x816560> │ │ │ │ + ldr r0, [pc, #44] @ 828520 <__cxa_atexit@plt+0x816570> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #7 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #12] @ 828504 <__cxa_atexit@plt+0x816554> │ │ │ │ + ldr r0, [pc, #12] @ 828514 <__cxa_atexit@plt+0x816564> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r1, #12, 6 @ 0x30000000 │ │ │ │ - cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ - cmneq r1, #100, 4 @ 0x40000006 │ │ │ │ - ldr r0, [pc, #20] @ 828530 <__cxa_atexit@plt+0x816580> │ │ │ │ + cmneq r1, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r1, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r1, #84, 4 @ 0x40000005 │ │ │ │ + ldr r0, [pc, #20] @ 828540 <__cxa_atexit@plt+0x816590> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r7, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq lr, #10784 @ 0x2a20 │ │ │ │ + movteq lr, #10768 @ 0x2a10 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 828568 <__cxa_atexit@plt+0x8165b8> │ │ │ │ - ldr r3, [pc, #60] @ 828590 <__cxa_atexit@plt+0x8165e0> │ │ │ │ + bne 828578 <__cxa_atexit@plt+0x8165c8> │ │ │ │ + ldr r3, [pc, #60] @ 8285a0 <__cxa_atexit@plt+0x8165f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 828588 <__cxa_atexit@plt+0x8165d8> │ │ │ │ - b 8285a8 <__cxa_atexit@plt+0x8165f8> │ │ │ │ + beq 828598 <__cxa_atexit@plt+0x8165e8> │ │ │ │ + b 8285b8 <__cxa_atexit@plt+0x816608> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 828594 <__cxa_atexit@plt+0x8165e4> │ │ │ │ + ldr r3, [pc, #32] @ 8285a4 <__cxa_atexit@plt+0x8165f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #24] @ 828598 <__cxa_atexit@plt+0x8165e8> │ │ │ │ + ldr r3, [pc, #24] @ 8285a8 <__cxa_atexit@plt+0x8165f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #204, 12 @ 0xcc00000 │ │ │ │ - cmneq r1, #88, 4 @ 0x80000005 │ │ │ │ - movteq lr, #10680 @ 0x29b8 │ │ │ │ + cmneq r1, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r1, #72, 4 @ 0x80000004 │ │ │ │ + movteq lr, #10664 @ 0x29a8 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 8285dc <__cxa_atexit@plt+0x81662c> │ │ │ │ + bne 8285ec <__cxa_atexit@plt+0x81663c> │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 828608 <__cxa_atexit@plt+0x816658> │ │ │ │ + ldr r2, [pc, #72] @ 828618 <__cxa_atexit@plt+0x816668> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #32] │ │ │ │ tst r3, #3 │ │ │ │ - beq 8285fc <__cxa_atexit@plt+0x81664c> │ │ │ │ + beq 82860c <__cxa_atexit@plt+0x81665c> │ │ │ │ mov r7, r3 │ │ │ │ - b 828620 <__cxa_atexit@plt+0x816670> │ │ │ │ + b 828630 <__cxa_atexit@plt+0x816680> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #36] @ 82860c <__cxa_atexit@plt+0x81665c> │ │ │ │ + ldr r3, [pc, #36] @ 82861c <__cxa_atexit@plt+0x81666c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #28] @ 828610 <__cxa_atexit@plt+0x816660> │ │ │ │ + ldr r3, [pc, #28] @ 828620 <__cxa_atexit@plt+0x816670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r1, #88, 12 @ 0x5800000 │ │ │ │ - cmneq r1, #228, 2 @ 0x39 │ │ │ │ - movteq lr, #10560 @ 0x2940 │ │ │ │ + cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ + cmneq r1, #212, 2 @ 0x35 │ │ │ │ + movteq lr, #10544 @ 0x2930 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8286b4 <__cxa_atexit@plt+0x816704> │ │ │ │ + bne 8286c4 <__cxa_atexit@plt+0x816714> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8286d0 <__cxa_atexit@plt+0x816720> │ │ │ │ + bhi 8286e0 <__cxa_atexit@plt+0x816730> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr ip, [pc, #136] @ 8286e4 <__cxa_atexit@plt+0x816734> │ │ │ │ + ldr ip, [pc, #136] @ 8286f4 <__cxa_atexit@plt+0x816744> │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [r7, #2] │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r3, [pc, #88] @ 8286e8 <__cxa_atexit@plt+0x816738> │ │ │ │ + ldr r3, [pc, #88] @ 8286f8 <__cxa_atexit@plt+0x816748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #68] @ 8286ec <__cxa_atexit@plt+0x81673c> │ │ │ │ + ldr r2, [pc, #68] @ 8286fc <__cxa_atexit@plt+0x81674c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #32] @ 8286dc <__cxa_atexit@plt+0x81672c> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #32] @ 8286ec <__cxa_atexit@plt+0x81673c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #24] @ 8286e0 <__cxa_atexit@plt+0x816730> │ │ │ │ + ldr r3, [pc, #24] @ 8286f0 <__cxa_atexit@plt+0x816740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #132, 10 @ 0x21000000 │ │ │ │ - cmneq r1, #16, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r1, #0, 2 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ + cmneq r1, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - movteq lr, #8420 @ 0x20e4 │ │ │ │ + movteq lr, #8404 @ 0x20d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828728 <__cxa_atexit@plt+0x816778> │ │ │ │ - ldr r3, [pc, #32] @ 828730 <__cxa_atexit@plt+0x816780> │ │ │ │ + bcc 828738 <__cxa_atexit@plt+0x816788> │ │ │ │ + ldr r3, [pc, #32] @ 828740 <__cxa_atexit@plt+0x816790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 828734 <__cxa_atexit@plt+0x816784> │ │ │ │ + ldr r7, [pc, #16] @ 828744 <__cxa_atexit@plt+0x816794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 10 @ 0xb000000 │ │ │ │ - cmneq r1, #128, 6 │ │ │ │ - movteq lr, #9744 @ 0x2610 │ │ │ │ + cmneq r1, #28, 10 @ 0x7000000 │ │ │ │ + cmneq r1, #112, 6 @ 0xc0000001 │ │ │ │ + movteq lr, #9728 @ 0x2600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8287b4 <__cxa_atexit@plt+0x816804> │ │ │ │ + bcc 8287c4 <__cxa_atexit@plt+0x816814> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8287ac <__cxa_atexit@plt+0x8167fc> │ │ │ │ - ldr r3, [pc, #84] @ 8287bc <__cxa_atexit@plt+0x81680c> │ │ │ │ + bhi 8287bc <__cxa_atexit@plt+0x81680c> │ │ │ │ + ldr r3, [pc, #84] @ 8287cc <__cxa_atexit@plt+0x81681c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8287c0 <__cxa_atexit@plt+0x816810> │ │ │ │ + ldr r2, [pc, #80] @ 8287d0 <__cxa_atexit@plt+0x816820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 8287c4 <__cxa_atexit@plt+0x816814> │ │ │ │ + ldr r1, [pc, #56] @ 8287d4 <__cxa_atexit@plt+0x816824> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ sub r8, r6, #2 │ │ │ │ - ldr r7, [pc, #32] @ 8287c8 <__cxa_atexit@plt+0x816818> │ │ │ │ + ldr r7, [pc, #32] @ 8287d8 <__cxa_atexit@plt+0x816828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #204, 8 @ 0xcc000000 │ │ │ │ - cmneq r1, #84, 14 @ 0x1500000 │ │ │ │ - cmneq r1, #176, 26 @ 0x2c00 │ │ │ │ + cmneq r1, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq r1, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r1, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8287f8 <__cxa_atexit@plt+0x816848> │ │ │ │ - ldr r3, [pc, #24] @ 828800 <__cxa_atexit@plt+0x816850> │ │ │ │ + bcc 828808 <__cxa_atexit@plt+0x816858> │ │ │ │ + ldr r3, [pc, #24] @ 828810 <__cxa_atexit@plt+0x816860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84, 8 @ 0x54000000 │ │ │ │ - movteq lr, #9556 @ 0x2554 │ │ │ │ + cmneq r1, #68, 8 @ 0x44000000 │ │ │ │ + movteq lr, #9540 @ 0x2544 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828890 <__cxa_atexit@plt+0x8168e0> │ │ │ │ + bcc 8288a0 <__cxa_atexit@plt+0x8168f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828888 <__cxa_atexit@plt+0x8168d8> │ │ │ │ - ldr lr, [pc, #100] @ 828898 <__cxa_atexit@plt+0x8168e8> │ │ │ │ + bhi 828898 <__cxa_atexit@plt+0x8168e8> │ │ │ │ + ldr lr, [pc, #100] @ 8288a8 <__cxa_atexit@plt+0x8168f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 82889c <__cxa_atexit@plt+0x8168ec> │ │ │ │ + ldr r2, [pc, #96] @ 8288ac <__cxa_atexit@plt+0x8168fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 8288a0 <__cxa_atexit@plt+0x8168f0> │ │ │ │ + ldr r3, [pc, #68] @ 8288b0 <__cxa_atexit@plt+0x816900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 8288a4 <__cxa_atexit@plt+0x8168f4> │ │ │ │ + ldr r7, [pc, #32] @ 8288b4 <__cxa_atexit@plt+0x816904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #0, 8 │ │ │ │ + cmneq r1, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r1, #204, 6 @ 0x30000003 │ │ │ │ - movteq lr, #9928 @ 0x26c8 │ │ │ │ + cmneq r1, #188, 6 @ 0xf0000002 │ │ │ │ + movteq lr, #9912 @ 0x26b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828958 <__cxa_atexit@plt+0x8169a8> │ │ │ │ + bcc 828968 <__cxa_atexit@plt+0x8169b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828950 <__cxa_atexit@plt+0x8169a0> │ │ │ │ + bhi 828960 <__cxa_atexit@plt+0x8169b0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ - ldr sl, [pc, #108] @ 828960 <__cxa_atexit@plt+0x8169b0> │ │ │ │ + ldr sl, [pc, #108] @ 828970 <__cxa_atexit@plt+0x8169c0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #104] @ 828964 <__cxa_atexit@plt+0x8169b4> │ │ │ │ + ldr ip, [pc, #104] @ 828974 <__cxa_atexit@plt+0x8169c4> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r2, [r6] │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 828968 <__cxa_atexit@plt+0x8169b8> │ │ │ │ + ldr r2, [pc, #56] @ 828978 <__cxa_atexit@plt+0x8169c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmneq r1, #52, 6 @ 0xd0000000 │ │ │ │ - movteq sp, #11408 @ 0x2c90 │ │ │ │ + cmneq r1, #36, 6 @ 0x90000000 │ │ │ │ + movteq sp, #11392 @ 0x2c80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8289a4 <__cxa_atexit@plt+0x8169f4> │ │ │ │ - ldr r3, [pc, #32] @ 8289ac <__cxa_atexit@plt+0x8169fc> │ │ │ │ + bcc 8289b4 <__cxa_atexit@plt+0x816a04> │ │ │ │ + ldr r3, [pc, #32] @ 8289bc <__cxa_atexit@plt+0x816a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8289b0 <__cxa_atexit@plt+0x816a00> │ │ │ │ + ldr r7, [pc, #16] @ 8289c0 <__cxa_atexit@plt+0x816a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #176, 4 │ │ │ │ - cmneq r1, #96, 2 │ │ │ │ + cmneq r1, #160, 4 │ │ │ │ + cmneq r1, #80, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8289e0 <__cxa_atexit@plt+0x816a30> │ │ │ │ - ldr r3, [pc, #24] @ 8289e8 <__cxa_atexit@plt+0x816a38> │ │ │ │ + bcc 8289f0 <__cxa_atexit@plt+0x816a40> │ │ │ │ + ldr r3, [pc, #24] @ 8289f8 <__cxa_atexit@plt+0x816a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #108, 4 @ 0xc0000006 │ │ │ │ - movteq sp, #11292 @ 0x2c1c │ │ │ │ + cmneq r1, #92, 4 @ 0xc0000005 │ │ │ │ + movteq sp, #11276 @ 0x2c0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828a68 <__cxa_atexit@plt+0x816ab8> │ │ │ │ + bcc 828a78 <__cxa_atexit@plt+0x816ac8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828a60 <__cxa_atexit@plt+0x816ab0> │ │ │ │ - ldr r3, [pc, #84] @ 828a70 <__cxa_atexit@plt+0x816ac0> │ │ │ │ + bhi 828a70 <__cxa_atexit@plt+0x816ac0> │ │ │ │ + ldr r3, [pc, #84] @ 828a80 <__cxa_atexit@plt+0x816ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 828a74 <__cxa_atexit@plt+0x816ac4> │ │ │ │ + ldr r2, [pc, #80] @ 828a84 <__cxa_atexit@plt+0x816ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 828a78 <__cxa_atexit@plt+0x816ac8> │ │ │ │ + ldr r1, [pc, #60] @ 828a88 <__cxa_atexit@plt+0x816ad8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 828a7c <__cxa_atexit@plt+0x816acc> │ │ │ │ + ldr r7, [pc, #32] @ 828a8c <__cxa_atexit@plt+0x816adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r1, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #244, 2 @ 0x3d │ │ │ │ - movteq lr, #9456 @ 0x24f0 │ │ │ │ + cmneq r1, #228, 2 @ 0x39 │ │ │ │ + movteq lr, #9440 @ 0x24e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828b24 <__cxa_atexit@plt+0x816b74> │ │ │ │ + bcc 828b34 <__cxa_atexit@plt+0x816b84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828b1c <__cxa_atexit@plt+0x816b6c> │ │ │ │ + bhi 828b2c <__cxa_atexit@plt+0x816b7c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ - ldr r9, [pc, #100] @ 828b2c <__cxa_atexit@plt+0x816b7c> │ │ │ │ + ldr r9, [pc, #100] @ 828b3c <__cxa_atexit@plt+0x816b8c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #96] @ 828b30 <__cxa_atexit@plt+0x816b80> │ │ │ │ + ldr sl, [pc, #96] @ 828b40 <__cxa_atexit@plt+0x816b90> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 828b34 <__cxa_atexit@plt+0x816b84> │ │ │ │ + ldr r2, [pc, #56] @ 828b44 <__cxa_atexit@plt+0x816b94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #104, 2 │ │ │ │ - movteq sp, #11992 @ 0x2ed8 │ │ │ │ + cmneq r1, #88, 2 │ │ │ │ + movteq sp, #11976 @ 0x2ec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828b70 <__cxa_atexit@plt+0x816bc0> │ │ │ │ - ldr r3, [pc, #32] @ 828b78 <__cxa_atexit@plt+0x816bc8> │ │ │ │ + bcc 828b80 <__cxa_atexit@plt+0x816bd0> │ │ │ │ + ldr r3, [pc, #32] @ 828b88 <__cxa_atexit@plt+0x816bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 828b7c <__cxa_atexit@plt+0x816bcc> │ │ │ │ + ldr r7, [pc, #16] @ 828b8c <__cxa_atexit@plt+0x816bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #228 @ 0xe4 │ │ │ │ - cmneq r1, #128, 24 @ 0x8000 │ │ │ │ + cmneq r1, #212 @ 0xd4 │ │ │ │ + cmneq r1, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828bac <__cxa_atexit@plt+0x816bfc> │ │ │ │ - ldr r3, [pc, #24] @ 828bb4 <__cxa_atexit@plt+0x816c04> │ │ │ │ + bcc 828bbc <__cxa_atexit@plt+0x816c0c> │ │ │ │ + ldr r3, [pc, #24] @ 828bc4 <__cxa_atexit@plt+0x816c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #160 @ 0xa0 │ │ │ │ - movteq sp, #11876 @ 0x2e64 │ │ │ │ + cmneq r1, #144 @ 0x90 │ │ │ │ + movteq sp, #11860 @ 0x2e54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828c34 <__cxa_atexit@plt+0x816c84> │ │ │ │ + bcc 828c44 <__cxa_atexit@plt+0x816c94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828c2c <__cxa_atexit@plt+0x816c7c> │ │ │ │ - ldr r3, [pc, #84] @ 828c3c <__cxa_atexit@plt+0x816c8c> │ │ │ │ + bhi 828c3c <__cxa_atexit@plt+0x816c8c> │ │ │ │ + ldr r3, [pc, #84] @ 828c4c <__cxa_atexit@plt+0x816c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 828c40 <__cxa_atexit@plt+0x816c90> │ │ │ │ + ldr r2, [pc, #80] @ 828c50 <__cxa_atexit@plt+0x816ca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 828c44 <__cxa_atexit@plt+0x816c94> │ │ │ │ + ldr r1, [pc, #60] @ 828c54 <__cxa_atexit@plt+0x816ca4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 828c48 <__cxa_atexit@plt+0x816c98> │ │ │ │ + ldr r7, [pc, #32] @ 828c58 <__cxa_atexit@plt+0x816ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #76 @ 0x4c │ │ │ │ + cmneq r1, #60 @ 0x3c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #40 @ 0x28 │ │ │ │ - movteq lr, #9012 @ 0x2334 │ │ │ │ + cmneq r1, #24 │ │ │ │ + movteq lr, #8996 @ 0x2324 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828c7c <__cxa_atexit@plt+0x816ccc> │ │ │ │ - ldr r3, [pc, #28] @ 828c8c <__cxa_atexit@plt+0x816cdc> │ │ │ │ + bcc 828c8c <__cxa_atexit@plt+0x816cdc> │ │ │ │ + ldr r3, [pc, #28] @ 828c9c <__cxa_atexit@plt+0x816cec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 828c90 <__cxa_atexit@plt+0x816ce0> │ │ │ │ + ldr r7, [pc, #12] @ 828ca0 <__cxa_atexit@plt+0x816cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq lr, #8984 @ 0x2318 │ │ │ │ - movteq lr, #8944 @ 0x22f0 │ │ │ │ + movteq lr, #8968 @ 0x2308 │ │ │ │ + movteq lr, #8928 @ 0x22e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 828cb8 <__cxa_atexit@plt+0x816d08> │ │ │ │ + ldr r3, [pc, #16] @ 828cc8 <__cxa_atexit@plt+0x816d18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq lr, #8904 @ 0x22c8 │ │ │ │ + movteq lr, #8888 @ 0x22b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828d40 <__cxa_atexit@plt+0x816d90> │ │ │ │ + bhi 828d50 <__cxa_atexit@plt+0x816da0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #92] @ 828d4c <__cxa_atexit@plt+0x816d9c> │ │ │ │ + ldr lr, [pc, #92] @ 828d5c <__cxa_atexit@plt+0x816dac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #88] @ 828d50 <__cxa_atexit@plt+0x816da0> │ │ │ │ + ldr r8, [pc, #88] @ 828d60 <__cxa_atexit@plt+0x816db0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 828d54 <__cxa_atexit@plt+0x816da4> │ │ │ │ + ldr r3, [pc, #52] @ 828d64 <__cxa_atexit@plt+0x816db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r1, #68, 30 @ 0x110 │ │ │ │ - movteq sp, #10904 @ 0x2a98 │ │ │ │ + cmneq r1, #52, 30 @ 0xd0 │ │ │ │ + movteq sp, #10888 @ 0x2a88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828d90 <__cxa_atexit@plt+0x816de0> │ │ │ │ - ldr r3, [pc, #32] @ 828d98 <__cxa_atexit@plt+0x816de8> │ │ │ │ + bcc 828da0 <__cxa_atexit@plt+0x816df0> │ │ │ │ + ldr r3, [pc, #32] @ 828da8 <__cxa_atexit@plt+0x816df8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 828d9c <__cxa_atexit@plt+0x816dec> │ │ │ │ + ldr r7, [pc, #16] @ 828dac <__cxa_atexit@plt+0x816dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 28 @ 0xc40 │ │ │ │ - cmneq r1, #0, 26 │ │ │ │ - movteq sp, #11404 @ 0x2c8c │ │ │ │ + cmneq r1, #180, 28 @ 0xb40 │ │ │ │ + cmneq r1, #240, 24 @ 0xf000 │ │ │ │ + movteq sp, #11388 @ 0x2c7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828e04 <__cxa_atexit@plt+0x816e54> │ │ │ │ + bcc 828e14 <__cxa_atexit@plt+0x816e64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828dfc <__cxa_atexit@plt+0x816e4c> │ │ │ │ - ldr r3, [pc, #60] @ 828e0c <__cxa_atexit@plt+0x816e5c> │ │ │ │ + bhi 828e0c <__cxa_atexit@plt+0x816e5c> │ │ │ │ + ldr r3, [pc, #60] @ 828e1c <__cxa_atexit@plt+0x816e6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 828e10 <__cxa_atexit@plt+0x816e60> │ │ │ │ + ldr r3, [pc, #44] @ 828e20 <__cxa_atexit@plt+0x816e70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 828e14 <__cxa_atexit@plt+0x816e64> │ │ │ │ + ldr r7, [pc, #28] @ 828e24 <__cxa_atexit@plt+0x816e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #108, 28 @ 0x6c0 │ │ │ │ + cmneq r1, #92, 28 @ 0x5c0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r1, #60, 6 @ 0xf0000000 │ │ │ │ - movteq lr, #8904 @ 0x22c8 │ │ │ │ + cmneq r1, #44, 6 @ 0xb0000000 │ │ │ │ + movteq lr, #8888 @ 0x22b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828e84 <__cxa_atexit@plt+0x816ed4> │ │ │ │ + bcc 828e94 <__cxa_atexit@plt+0x816ee4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828e7c <__cxa_atexit@plt+0x816ecc> │ │ │ │ - ldr r3, [pc, #68] @ 828e8c <__cxa_atexit@plt+0x816edc> │ │ │ │ + bhi 828e8c <__cxa_atexit@plt+0x816edc> │ │ │ │ + ldr r3, [pc, #68] @ 828e9c <__cxa_atexit@plt+0x816eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 828e90 <__cxa_atexit@plt+0x816ee0> │ │ │ │ + ldr r3, [pc, #52] @ 828ea0 <__cxa_atexit@plt+0x816ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 828e94 <__cxa_atexit@plt+0x816ee4> │ │ │ │ + ldr r7, [pc, #36] @ 828ea4 <__cxa_atexit@plt+0x816ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 828e98 <__cxa_atexit@plt+0x816ee8> │ │ │ │ + ldr r9, [pc, #32] @ 828ea8 <__cxa_atexit@plt+0x816ef8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r1, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq r1, #36, 30 @ 0x90 │ │ │ │ - cmneq r1, #20, 24 @ 0x1400 │ │ │ │ - movteq lr, #8788 @ 0x2254 │ │ │ │ + cmneq r1, #20, 30 @ 0x50 │ │ │ │ + cmneq r1, #4, 24 @ 0x400 │ │ │ │ + movteq lr, #8772 @ 0x2244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828f04 <__cxa_atexit@plt+0x816f54> │ │ │ │ + bcc 828f14 <__cxa_atexit@plt+0x816f64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828efc <__cxa_atexit@plt+0x816f4c> │ │ │ │ - ldr r3, [pc, #64] @ 828f0c <__cxa_atexit@plt+0x816f5c> │ │ │ │ + bhi 828f0c <__cxa_atexit@plt+0x816f5c> │ │ │ │ + ldr r3, [pc, #64] @ 828f1c <__cxa_atexit@plt+0x816f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 828f10 <__cxa_atexit@plt+0x816f60> │ │ │ │ + ldr r3, [pc, #44] @ 828f20 <__cxa_atexit@plt+0x816f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 828f14 <__cxa_atexit@plt+0x816f64> │ │ │ │ + ldr r7, [pc, #28] @ 828f24 <__cxa_atexit@plt+0x816f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #112, 26 @ 0x1c00 │ │ │ │ + cmneq r1, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r1, #60, 16 @ 0x3c0000 │ │ │ │ - movteq lr, #8676 @ 0x21e4 │ │ │ │ + cmneq r1, #44, 16 @ 0x2c0000 │ │ │ │ + movteq lr, #8660 @ 0x21d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 828f64 <__cxa_atexit@plt+0x816fb4> │ │ │ │ + bhi 828f74 <__cxa_atexit@plt+0x816fc4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ 828f74 <__cxa_atexit@plt+0x816fc4> │ │ │ │ + ldr r3, [pc, #48] @ 828f84 <__cxa_atexit@plt+0x816fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r7, r8} │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 828f78 <__cxa_atexit@plt+0x816fc8> │ │ │ │ + ldr r7, [pc, #32] @ 828f88 <__cxa_atexit@plt+0x816fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 828f7c <__cxa_atexit@plt+0x816fcc> │ │ │ │ + ldr r8, [pc, #28] @ 828f8c <__cxa_atexit@plt+0x816fdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r1, #248, 24 @ 0xf800 │ │ │ │ - cmneq r1, #164, 28 @ 0xa40 │ │ │ │ - movteq lr, #8576 @ 0x2180 │ │ │ │ + cmneq r1, #232, 24 @ 0xe800 │ │ │ │ + cmneq r1, #148, 28 @ 0x940 │ │ │ │ + movteq lr, #8560 @ 0x2170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 828fb4 <__cxa_atexit@plt+0x817004> │ │ │ │ - ldr r3, [pc, #28] @ 828fbc <__cxa_atexit@plt+0x81700c> │ │ │ │ + bcc 828fc4 <__cxa_atexit@plt+0x817014> │ │ │ │ + ldr r3, [pc, #28] @ 828fcc <__cxa_atexit@plt+0x81701c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 828f28 <__cxa_atexit@plt+0x816f78> │ │ │ │ + b 828f38 <__cxa_atexit@plt+0x816f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #156, 24 @ 0x9c00 │ │ │ │ - movteq lr, #8532 @ 0x2154 │ │ │ │ + cmneq r1, #140, 24 @ 0x8c00 │ │ │ │ + movteq lr, #8516 @ 0x2144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829048 <__cxa_atexit@plt+0x817098> │ │ │ │ + bcc 829058 <__cxa_atexit@plt+0x8170a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829040 <__cxa_atexit@plt+0x817090> │ │ │ │ - ldr r3, [pc, #96] @ 829050 <__cxa_atexit@plt+0x8170a0> │ │ │ │ + bhi 829050 <__cxa_atexit@plt+0x8170a0> │ │ │ │ + ldr r3, [pc, #96] @ 829060 <__cxa_atexit@plt+0x8170b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 829054 <__cxa_atexit@plt+0x8170a4> │ │ │ │ + ldr r1, [pc, #80] @ 829064 <__cxa_atexit@plt+0x8170b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 829058 <__cxa_atexit@plt+0x8170a8> │ │ │ │ + ldr r3, [pc, #68] @ 829068 <__cxa_atexit@plt+0x8170b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 82905c <__cxa_atexit@plt+0x8170ac> │ │ │ │ + ldr r3, [pc, #60] @ 82906c <__cxa_atexit@plt+0x8170bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 829060 <__cxa_atexit@plt+0x8170b0> │ │ │ │ + ldr r8, [pc, #36] @ 829070 <__cxa_atexit@plt+0x8170c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r1, #60, 24 @ 0x3c00 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r1, #80, 24 @ 0x5000 │ │ │ │ - cmneq r1, #40, 26 @ 0xa00 │ │ │ │ - cmneq r1, #52, 28 @ 0x340 │ │ │ │ - movteq sp, #10828 @ 0x2a4c │ │ │ │ + cmneq r1, #64, 24 @ 0x4000 │ │ │ │ + cmneq r1, #24, 26 @ 0x600 │ │ │ │ + cmneq r1, #36, 28 @ 0x240 │ │ │ │ + movteq sp, #10812 @ 0x2a3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82909c <__cxa_atexit@plt+0x8170ec> │ │ │ │ - ldr r3, [pc, #32] @ 8290a4 <__cxa_atexit@plt+0x8170f4> │ │ │ │ + bcc 8290ac <__cxa_atexit@plt+0x8170fc> │ │ │ │ + ldr r3, [pc, #32] @ 8290b4 <__cxa_atexit@plt+0x817104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8290a8 <__cxa_atexit@plt+0x8170f8> │ │ │ │ + ldr r7, [pc, #16] @ 8290b8 <__cxa_atexit@plt+0x817108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #184, 22 @ 0x2e000 │ │ │ │ - cmneq r1, #136, 14 @ 0x2200000 │ │ │ │ - movteq sp, #9472 @ 0x2500 │ │ │ │ + cmneq r1, #168, 22 @ 0x2a000 │ │ │ │ + cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ + movteq sp, #9456 @ 0x24f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8290e8 <__cxa_atexit@plt+0x817138> │ │ │ │ - ldr r8, [pc, #36] @ 8290f0 <__cxa_atexit@plt+0x817140> │ │ │ │ + bcc 8290f8 <__cxa_atexit@plt+0x817148> │ │ │ │ + ldr r8, [pc, #36] @ 829100 <__cxa_atexit@plt+0x817150> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8290f4 <__cxa_atexit@plt+0x817144> │ │ │ │ + ldr r3, [pc, #32] @ 829104 <__cxa_atexit@plt+0x817154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8290f8 <__cxa_atexit@plt+0x817148> │ │ │ │ + ldr r7, [pc, #20] @ 829108 <__cxa_atexit@plt+0x817158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #248, 18 @ 0x3e0000 │ │ │ │ - cmneq r1, #104, 22 @ 0x1a000 │ │ │ │ - cmneq r1, #152, 22 @ 0x26000 │ │ │ │ - movteq sp, #9404 @ 0x24bc │ │ │ │ + tsteq lr, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq r1, #88, 22 @ 0x16000 │ │ │ │ + cmneq r1, #136, 22 @ 0x22000 │ │ │ │ + movteq sp, #9388 @ 0x24ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829158 <__cxa_atexit@plt+0x8171a8> │ │ │ │ + bcc 829168 <__cxa_atexit@plt+0x8171b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829150 <__cxa_atexit@plt+0x8171a0> │ │ │ │ - ldr r3, [pc, #52] @ 829160 <__cxa_atexit@plt+0x8171b0> │ │ │ │ + bhi 829160 <__cxa_atexit@plt+0x8171b0> │ │ │ │ + ldr r3, [pc, #52] @ 829170 <__cxa_atexit@plt+0x8171c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 829164 <__cxa_atexit@plt+0x8171b4> │ │ │ │ + ldr r2, [pc, #48] @ 829174 <__cxa_atexit@plt+0x8171c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 829168 <__cxa_atexit@plt+0x8171b8> │ │ │ │ + ldr r7, [pc, #28] @ 829178 <__cxa_atexit@plt+0x8171c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #8, 22 @ 0x2000 │ │ │ │ - cmneq r1, #236, 24 @ 0xec00 │ │ │ │ - movteq sp, #12080 @ 0x2f30 │ │ │ │ + cmneq r1, #248, 20 @ 0xf8000 │ │ │ │ + cmneq r1, #220, 24 @ 0xdc00 │ │ │ │ + movteq sp, #12064 @ 0x2f20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8291c8 <__cxa_atexit@plt+0x817218> │ │ │ │ + bcc 8291d8 <__cxa_atexit@plt+0x817228> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8291c0 <__cxa_atexit@plt+0x817210> │ │ │ │ - ldr r3, [pc, #52] @ 8291d0 <__cxa_atexit@plt+0x817220> │ │ │ │ + bhi 8291d0 <__cxa_atexit@plt+0x817220> │ │ │ │ + ldr r3, [pc, #52] @ 8291e0 <__cxa_atexit@plt+0x817230> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8291d4 <__cxa_atexit@plt+0x817224> │ │ │ │ + ldr r2, [pc, #48] @ 8291e4 <__cxa_atexit@plt+0x817234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8291d8 <__cxa_atexit@plt+0x817228> │ │ │ │ + ldr r7, [pc, #28] @ 8291e8 <__cxa_atexit@plt+0x817238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #152, 20 @ 0x98000 │ │ │ │ - cmneq r1, #232 @ 0xe8 │ │ │ │ - movteq sp, #11984 @ 0x2ed0 │ │ │ │ + cmneq r1, #136, 20 @ 0x88000 │ │ │ │ + cmneq r1, #216 @ 0xd8 │ │ │ │ + movteq sp, #11968 @ 0x2ec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829250 <__cxa_atexit@plt+0x8172a0> │ │ │ │ + bcc 829260 <__cxa_atexit@plt+0x8172b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829248 <__cxa_atexit@plt+0x817298> │ │ │ │ - ldr r3, [pc, #76] @ 829258 <__cxa_atexit@plt+0x8172a8> │ │ │ │ + bhi 829258 <__cxa_atexit@plt+0x8172a8> │ │ │ │ + ldr r3, [pc, #76] @ 829268 <__cxa_atexit@plt+0x8172b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 82925c <__cxa_atexit@plt+0x8172ac> │ │ │ │ + ldr r2, [pc, #72] @ 82926c <__cxa_atexit@plt+0x8172bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 829260 <__cxa_atexit@plt+0x8172b0> │ │ │ │ + ldr r2, [pc, #56] @ 829270 <__cxa_atexit@plt+0x8172c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 829264 <__cxa_atexit@plt+0x8172b4> │ │ │ │ + ldr r7, [pc, #32] @ 829274 <__cxa_atexit@plt+0x8172c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #40, 20 @ 0x28000 │ │ │ │ + cmneq r1, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r1, #12, 20 @ 0xc000 │ │ │ │ - movteq sp, #11864 @ 0x2e58 │ │ │ │ + cmneq r1, #252, 18 @ 0x3f0000 │ │ │ │ + movteq sp, #11848 @ 0x2e48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8292d4 <__cxa_atexit@plt+0x817324> │ │ │ │ + bcc 8292e4 <__cxa_atexit@plt+0x817334> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8292cc <__cxa_atexit@plt+0x81731c> │ │ │ │ - ldr r3, [pc, #68] @ 8292dc <__cxa_atexit@plt+0x81732c> │ │ │ │ + bhi 8292dc <__cxa_atexit@plt+0x81732c> │ │ │ │ + ldr r3, [pc, #68] @ 8292ec <__cxa_atexit@plt+0x81733c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8292e0 <__cxa_atexit@plt+0x817330> │ │ │ │ + ldr r3, [pc, #52] @ 8292f0 <__cxa_atexit@plt+0x817340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8292e4 <__cxa_atexit@plt+0x817334> │ │ │ │ + ldr r7, [pc, #36] @ 8292f4 <__cxa_atexit@plt+0x817344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8292e8 <__cxa_atexit@plt+0x817338> │ │ │ │ + ldr r8, [pc, #32] @ 8292f8 <__cxa_atexit@plt+0x817348> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164, 18 @ 0x290000 │ │ │ │ + cmneq r1, #148, 18 @ 0x250000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #144, 18 @ 0x240000 │ │ │ │ - cmneq r1, #28, 10 @ 0x7000000 │ │ │ │ + cmneq r1, #128, 18 @ 0x200000 │ │ │ │ + cmneq r1, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829318 <__cxa_atexit@plt+0x817368> │ │ │ │ - ldr r3, [pc, #24] @ 829320 <__cxa_atexit@plt+0x817370> │ │ │ │ + bcc 829328 <__cxa_atexit@plt+0x817378> │ │ │ │ + ldr r3, [pc, #24] @ 829330 <__cxa_atexit@plt+0x817380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #52, 18 @ 0xd0000 │ │ │ │ - movteq sp, #11688 @ 0x2da8 │ │ │ │ + cmneq r1, #36, 18 @ 0x90000 │ │ │ │ + movteq sp, #11672 @ 0x2d98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82937c <__cxa_atexit@plt+0x8173cc> │ │ │ │ - ldr r3, [pc, #64] @ 82938c <__cxa_atexit@plt+0x8173dc> │ │ │ │ + bhi 82938c <__cxa_atexit@plt+0x8173dc> │ │ │ │ + ldr r3, [pc, #64] @ 82939c <__cxa_atexit@plt+0x8173ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 829390 <__cxa_atexit@plt+0x8173e0> │ │ │ │ + ldr r2, [pc, #56] @ 8293a0 <__cxa_atexit@plt+0x8173f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 829394 <__cxa_atexit@plt+0x8173e4> │ │ │ │ + ldr r7, [pc, #28] @ 8293a4 <__cxa_atexit@plt+0x8173f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r1, #40, 24 @ 0x2800 │ │ │ │ - movteq sp, #9156 @ 0x23c4 │ │ │ │ + cmneq r1, #24, 24 @ 0x1800 │ │ │ │ + movteq sp, #9140 @ 0x23b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8293d0 <__cxa_atexit@plt+0x817420> │ │ │ │ - ldr r3, [pc, #32] @ 8293d8 <__cxa_atexit@plt+0x817428> │ │ │ │ + bcc 8293e0 <__cxa_atexit@plt+0x817430> │ │ │ │ + ldr r3, [pc, #32] @ 8293e8 <__cxa_atexit@plt+0x817438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8293dc <__cxa_atexit@plt+0x81742c> │ │ │ │ + ldr r7, [pc, #16] @ 8293ec <__cxa_atexit@plt+0x81743c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #132, 16 @ 0x840000 │ │ │ │ - cmneq r1, #216, 14 @ 0x3600000 │ │ │ │ - movteq sp, #9084 @ 0x237c │ │ │ │ + cmneq r1, #116, 16 @ 0x740000 │ │ │ │ + cmneq r1, #200, 14 @ 0x3200000 │ │ │ │ + movteq sp, #9068 @ 0x236c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829418 <__cxa_atexit@plt+0x817468> │ │ │ │ - ldr r3, [pc, #32] @ 829420 <__cxa_atexit@plt+0x817470> │ │ │ │ + bcc 829428 <__cxa_atexit@plt+0x817478> │ │ │ │ + ldr r3, [pc, #32] @ 829430 <__cxa_atexit@plt+0x817480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 829424 <__cxa_atexit@plt+0x817474> │ │ │ │ + ldr r7, [pc, #16] @ 829434 <__cxa_atexit@plt+0x817484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq r1, #144, 14 @ 0x2400000 │ │ │ │ - movteq sp, #9272 @ 0x2438 │ │ │ │ + cmneq r1, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r1, #128, 14 @ 0x2000000 │ │ │ │ + movteq sp, #9256 @ 0x2428 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82947c <__cxa_atexit@plt+0x8174cc> │ │ │ │ - ldr r3, [pc, #56] @ 829484 <__cxa_atexit@plt+0x8174d4> │ │ │ │ + bcc 82948c <__cxa_atexit@plt+0x8174dc> │ │ │ │ + ldr r3, [pc, #56] @ 829494 <__cxa_atexit@plt+0x8174e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 829470 <__cxa_atexit@plt+0x8174c0> │ │ │ │ + beq 829480 <__cxa_atexit@plt+0x8174d0> │ │ │ │ mov r7, r8 │ │ │ │ - b 829494 <__cxa_atexit@plt+0x8174e4> │ │ │ │ + b 8294a4 <__cxa_atexit@plt+0x8174f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq sp, #9180 @ 0x23dc │ │ │ │ + movteq sp, #9164 @ 0x23cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8294e4 <__cxa_atexit@plt+0x817534> │ │ │ │ + bhi 8294f4 <__cxa_atexit@plt+0x817544> │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [pc, #64] @ 8294f0 <__cxa_atexit@plt+0x817540> │ │ │ │ + ldr r2, [pc, #64] @ 829500 <__cxa_atexit@plt+0x817550> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 8294f4 <__cxa_atexit@plt+0x817544> │ │ │ │ + ldr r1, [pc, #56] @ 829504 <__cxa_atexit@plt+0x817554> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 8294f8 <__cxa_atexit@plt+0x817548> │ │ │ │ + ldr r7, [pc, #24] @ 829508 <__cxa_atexit@plt+0x817558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmneq r1, #52, 26 @ 0xd00 │ │ │ │ - movteq sp, #11152 @ 0x2b90 │ │ │ │ + cmneq r1, #36, 26 @ 0x900 │ │ │ │ + movteq sp, #11136 @ 0x2b80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82956c <__cxa_atexit@plt+0x8175bc> │ │ │ │ + bcc 82957c <__cxa_atexit@plt+0x8175cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829564 <__cxa_atexit@plt+0x8175b4> │ │ │ │ - ldr r3, [pc, #72] @ 829574 <__cxa_atexit@plt+0x8175c4> │ │ │ │ + bhi 829574 <__cxa_atexit@plt+0x8175c4> │ │ │ │ + ldr r3, [pc, #72] @ 829584 <__cxa_atexit@plt+0x8175d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 829578 <__cxa_atexit@plt+0x8175c8> │ │ │ │ + ldr r2, [pc, #68] @ 829588 <__cxa_atexit@plt+0x8175d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #28] @ 82957c <__cxa_atexit@plt+0x8175cc> │ │ │ │ + ldr r7, [pc, #28] @ 82958c <__cxa_atexit@plt+0x8175dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r1, #8, 14 @ 0x200000 │ │ │ │ - cmneq r1, #212, 2 @ 0x35 │ │ │ │ - movteq sp, #8816 @ 0x2270 │ │ │ │ + cmneq r1, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r1, #196, 2 @ 0x31 │ │ │ │ + movteq sp, #8800 @ 0x2260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8295b8 <__cxa_atexit@plt+0x817608> │ │ │ │ - ldr r3, [pc, #32] @ 8295c0 <__cxa_atexit@plt+0x817610> │ │ │ │ + bcc 8295c8 <__cxa_atexit@plt+0x817618> │ │ │ │ + ldr r3, [pc, #32] @ 8295d0 <__cxa_atexit@plt+0x817620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8295c4 <__cxa_atexit@plt+0x817614> │ │ │ │ + ldr r7, [pc, #16] @ 8295d4 <__cxa_atexit@plt+0x817624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ - cmneq r1, #216, 8 @ 0xd8000000 │ │ │ │ - movteq sp, #10904 @ 0x2a98 │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r1, #200, 8 @ 0xc8000000 │ │ │ │ + movteq sp, #10888 @ 0x2a88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829600 <__cxa_atexit@plt+0x817650> │ │ │ │ - ldr r3, [pc, #32] @ 829608 <__cxa_atexit@plt+0x817658> │ │ │ │ + bcc 829610 <__cxa_atexit@plt+0x817660> │ │ │ │ + ldr r3, [pc, #32] @ 829618 <__cxa_atexit@plt+0x817668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82960c <__cxa_atexit@plt+0x81765c> │ │ │ │ + ldr r7, [pc, #16] @ 82961c <__cxa_atexit@plt+0x81766c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84, 12 @ 0x5400000 │ │ │ │ - cmneq r1, #144, 30 @ 0x240 │ │ │ │ - movteq sp, #10844 @ 0x2a5c │ │ │ │ + cmneq r1, #68, 12 @ 0x4400000 │ │ │ │ + cmneq r1, #128, 30 @ 0x200 │ │ │ │ + movteq sp, #10828 @ 0x2a4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8296ac <__cxa_atexit@plt+0x8176fc> │ │ │ │ + bcc 8296bc <__cxa_atexit@plt+0x81770c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8296a4 <__cxa_atexit@plt+0x8176f4> │ │ │ │ - ldr lr, [pc, #116] @ 8296b4 <__cxa_atexit@plt+0x817704> │ │ │ │ + bhi 8296b4 <__cxa_atexit@plt+0x817704> │ │ │ │ + ldr lr, [pc, #116] @ 8296c4 <__cxa_atexit@plt+0x817714> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 8296b8 <__cxa_atexit@plt+0x817708> │ │ │ │ + ldr r2, [pc, #112] @ 8296c8 <__cxa_atexit@plt+0x817718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #92] @ 8296bc <__cxa_atexit@plt+0x81770c> │ │ │ │ + ldr r0, [pc, #92] @ 8296cc <__cxa_atexit@plt+0x81771c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr lr, [pc, #80] @ 8296c0 <__cxa_atexit@plt+0x817710> │ │ │ │ + ldr lr, [pc, #80] @ 8296d0 <__cxa_atexit@plt+0x817720> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 8296c4 <__cxa_atexit@plt+0x817714> │ │ │ │ + ldr r0, [pc, #60] @ 8296d4 <__cxa_atexit@plt+0x817724> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r0, r6, #14 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r1, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq r1, #128, 16 @ 0x800000 │ │ │ │ + cmneq r1, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r1, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r1, #220, 10 @ 0x37000000 │ │ │ │ - movteq sp, #8488 @ 0x2128 │ │ │ │ + cmneq r1, #204, 10 @ 0x33000000 │ │ │ │ + movteq sp, #8472 @ 0x2118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829700 <__cxa_atexit@plt+0x817750> │ │ │ │ - ldr r3, [pc, #32] @ 829708 <__cxa_atexit@plt+0x817758> │ │ │ │ + bcc 829710 <__cxa_atexit@plt+0x817760> │ │ │ │ + ldr r3, [pc, #32] @ 829718 <__cxa_atexit@plt+0x817768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82970c <__cxa_atexit@plt+0x81775c> │ │ │ │ + ldr r7, [pc, #16] @ 82971c <__cxa_atexit@plt+0x81776c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84, 10 @ 0x15000000 │ │ │ │ - cmneq r1, #144, 6 @ 0x40000002 │ │ │ │ - movteq sp, #10576 @ 0x2950 │ │ │ │ + cmneq r1, #68, 10 @ 0x11000000 │ │ │ │ + cmneq r1, #128, 6 │ │ │ │ + movteq sp, #10560 @ 0x2940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829748 <__cxa_atexit@plt+0x817798> │ │ │ │ - ldr r3, [pc, #32] @ 829750 <__cxa_atexit@plt+0x8177a0> │ │ │ │ + bcc 829758 <__cxa_atexit@plt+0x8177a8> │ │ │ │ + ldr r3, [pc, #32] @ 829760 <__cxa_atexit@plt+0x8177b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 829754 <__cxa_atexit@plt+0x8177a4> │ │ │ │ + ldr r7, [pc, #16] @ 829764 <__cxa_atexit@plt+0x8177b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12, 10 @ 0x3000000 │ │ │ │ - cmneq r1, #72, 28 @ 0x480 │ │ │ │ - movteq sp, #10516 @ 0x2914 │ │ │ │ + cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq r1, #56, 28 @ 0x380 │ │ │ │ + movteq sp, #10500 @ 0x2904 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8297f4 <__cxa_atexit@plt+0x817844> │ │ │ │ + bcc 829804 <__cxa_atexit@plt+0x817854> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8297ec <__cxa_atexit@plt+0x81783c> │ │ │ │ - ldr lr, [pc, #116] @ 8297fc <__cxa_atexit@plt+0x81784c> │ │ │ │ + bhi 8297fc <__cxa_atexit@plt+0x81784c> │ │ │ │ + ldr lr, [pc, #116] @ 82980c <__cxa_atexit@plt+0x81785c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 829800 <__cxa_atexit@plt+0x817850> │ │ │ │ + ldr r2, [pc, #112] @ 829810 <__cxa_atexit@plt+0x817860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #92] @ 829804 <__cxa_atexit@plt+0x817854> │ │ │ │ + ldr r0, [pc, #92] @ 829814 <__cxa_atexit@plt+0x817864> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr lr, [pc, #80] @ 829808 <__cxa_atexit@plt+0x817858> │ │ │ │ + ldr lr, [pc, #80] @ 829818 <__cxa_atexit@plt+0x817868> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 82980c <__cxa_atexit@plt+0x81785c> │ │ │ │ + ldr r0, [pc, #60] @ 82981c <__cxa_atexit@plt+0x81786c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r0, r6, #14 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r1, #172, 8 @ 0xac000000 │ │ │ │ - cmneq r1, #56, 14 @ 0xe00000 │ │ │ │ + cmneq r1, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r1, #40, 14 @ 0xa00000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r1, #148, 8 @ 0x94000000 │ │ │ │ - movteq sp, #10348 @ 0x286c │ │ │ │ + cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ + movteq sp, #10332 @ 0x285c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82989c <__cxa_atexit@plt+0x8178ec> │ │ │ │ + bcc 8298ac <__cxa_atexit@plt+0x8178fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829894 <__cxa_atexit@plt+0x8178e4> │ │ │ │ - ldr r3, [pc, #100] @ 8298a4 <__cxa_atexit@plt+0x8178f4> │ │ │ │ + bhi 8298a4 <__cxa_atexit@plt+0x8178f4> │ │ │ │ + ldr r3, [pc, #100] @ 8298b4 <__cxa_atexit@plt+0x817904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 8298a8 <__cxa_atexit@plt+0x8178f8> │ │ │ │ + ldr r2, [pc, #96] @ 8298b8 <__cxa_atexit@plt+0x817908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #72] @ 8298ac <__cxa_atexit@plt+0x8178fc> │ │ │ │ + ldr r0, [pc, #72] @ 8298bc <__cxa_atexit@plt+0x81790c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 8298b0 <__cxa_atexit@plt+0x817900> │ │ │ │ + ldr r7, [pc, #32] @ 8298c0 <__cxa_atexit@plt+0x817910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r1, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r1, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ - movteq ip, #12092 @ 0x2f3c │ │ │ │ + cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ + movteq ip, #12076 @ 0x2f2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8298ec <__cxa_atexit@plt+0x81793c> │ │ │ │ - ldr r3, [pc, #32] @ 8298f4 <__cxa_atexit@plt+0x817944> │ │ │ │ + bcc 8298fc <__cxa_atexit@plt+0x81794c> │ │ │ │ + ldr r3, [pc, #32] @ 829904 <__cxa_atexit@plt+0x817954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8298f8 <__cxa_atexit@plt+0x817948> │ │ │ │ + ldr r7, [pc, #16] @ 829908 <__cxa_atexit@plt+0x817958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #104, 6 @ 0xa0000001 │ │ │ │ - cmneq r1, #164, 2 @ 0x29 │ │ │ │ - movteq sp, #10036 @ 0x2734 │ │ │ │ + cmneq r1, #88, 6 @ 0x60000001 │ │ │ │ + cmneq r1, #148, 2 @ 0x25 │ │ │ │ + movteq sp, #10020 @ 0x2724 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829964 <__cxa_atexit@plt+0x8179b4> │ │ │ │ + bcc 829974 <__cxa_atexit@plt+0x8179c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82995c <__cxa_atexit@plt+0x8179ac> │ │ │ │ - ldr r3, [pc, #64] @ 82996c <__cxa_atexit@plt+0x8179bc> │ │ │ │ + bhi 82996c <__cxa_atexit@plt+0x8179bc> │ │ │ │ + ldr r3, [pc, #64] @ 82997c <__cxa_atexit@plt+0x8179cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 829970 <__cxa_atexit@plt+0x8179c0> │ │ │ │ + ldr r3, [pc, #44] @ 829980 <__cxa_atexit@plt+0x8179d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 829974 <__cxa_atexit@plt+0x8179c4> │ │ │ │ + ldr r7, [pc, #28] @ 829984 <__cxa_atexit@plt+0x8179d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r1, #0, 6 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #80, 4 │ │ │ │ - movteq sp, #9928 @ 0x26c8 │ │ │ │ + cmneq r1, #64, 4 │ │ │ │ + movteq sp, #9912 @ 0x26b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8299e8 <__cxa_atexit@plt+0x817a38> │ │ │ │ + bcc 8299f8 <__cxa_atexit@plt+0x817a48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8299e0 <__cxa_atexit@plt+0x817a30> │ │ │ │ - ldr r3, [pc, #72] @ 8299f0 <__cxa_atexit@plt+0x817a40> │ │ │ │ + bhi 8299f0 <__cxa_atexit@plt+0x817a40> │ │ │ │ + ldr r3, [pc, #72] @ 829a00 <__cxa_atexit@plt+0x817a50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8299f4 <__cxa_atexit@plt+0x817a44> │ │ │ │ + ldr r7, [pc, #48] @ 829a04 <__cxa_atexit@plt+0x817a54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8299f8 <__cxa_atexit@plt+0x817a48> │ │ │ │ + ldr r7, [pc, #28] @ 829a08 <__cxa_atexit@plt+0x817a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #148, 4 @ 0x40000009 │ │ │ │ + cmneq r1, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r1, #248, 20 @ 0xf8000 │ │ │ │ - movteq sp, #9812 @ 0x2654 │ │ │ │ + cmneq r1, #232, 20 @ 0xe8000 │ │ │ │ + movteq sp, #9796 @ 0x2644 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829a6c <__cxa_atexit@plt+0x817abc> │ │ │ │ + bcc 829a7c <__cxa_atexit@plt+0x817acc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829a64 <__cxa_atexit@plt+0x817ab4> │ │ │ │ - ldr r3, [pc, #72] @ 829a74 <__cxa_atexit@plt+0x817ac4> │ │ │ │ + bhi 829a74 <__cxa_atexit@plt+0x817ac4> │ │ │ │ + ldr r3, [pc, #72] @ 829a84 <__cxa_atexit@plt+0x817ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 829a78 <__cxa_atexit@plt+0x817ac8> │ │ │ │ + ldr r1, [pc, #48] @ 829a88 <__cxa_atexit@plt+0x817ad8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 829a7c <__cxa_atexit@plt+0x817acc> │ │ │ │ + ldr r7, [pc, #28] @ 829a8c <__cxa_atexit@plt+0x817adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #16, 4 │ │ │ │ + cmneq r1, #0, 4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #244, 8 @ 0xf4000000 │ │ │ │ - movteq ip, #11632 @ 0x2d70 │ │ │ │ + cmneq r1, #228, 8 @ 0xe4000000 │ │ │ │ + movteq ip, #11616 @ 0x2d60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829ab8 <__cxa_atexit@plt+0x817b08> │ │ │ │ - ldr r3, [pc, #32] @ 829ac0 <__cxa_atexit@plt+0x817b10> │ │ │ │ + bcc 829ac8 <__cxa_atexit@plt+0x817b18> │ │ │ │ + ldr r3, [pc, #32] @ 829ad0 <__cxa_atexit@plt+0x817b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 829ac4 <__cxa_atexit@plt+0x817b14> │ │ │ │ + ldr r7, [pc, #16] @ 829ad4 <__cxa_atexit@plt+0x817b24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #156, 2 @ 0x27 │ │ │ │ - cmneq r1, #216, 30 @ 0x360 │ │ │ │ - movteq sp, #9784 @ 0x2638 │ │ │ │ + cmneq r1, #140, 2 @ 0x23 │ │ │ │ + cmneq r1, #200, 30 @ 0x320 │ │ │ │ + movteq sp, #9768 @ 0x2628 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829afc <__cxa_atexit@plt+0x817b4c> │ │ │ │ - ldr r3, [pc, #28] @ 829b04 <__cxa_atexit@plt+0x817b54> │ │ │ │ + bcc 829b0c <__cxa_atexit@plt+0x817b5c> │ │ │ │ + ldr r3, [pc, #28] @ 829b14 <__cxa_atexit@plt+0x817b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 828f28 <__cxa_atexit@plt+0x816f78> │ │ │ │ + b 828f38 <__cxa_atexit@plt+0x816f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84, 2 │ │ │ │ - movteq sp, #9480 @ 0x2508 │ │ │ │ + cmneq r1, #68, 2 │ │ │ │ + movteq sp, #9464 @ 0x24f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829b54 <__cxa_atexit@plt+0x817ba4> │ │ │ │ - ldr r3, [pc, #52] @ 829b5c <__cxa_atexit@plt+0x817bac> │ │ │ │ + bcc 829b64 <__cxa_atexit@plt+0x817bb4> │ │ │ │ + ldr r3, [pc, #52] @ 829b6c <__cxa_atexit@plt+0x817bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 829b60 <__cxa_atexit@plt+0x817bb0> │ │ │ │ + ldr r1, [pc, #36] @ 829b70 <__cxa_atexit@plt+0x817bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 829b64 <__cxa_atexit@plt+0x817bb4> │ │ │ │ + ldr r8, [pc, #20] @ 829b74 <__cxa_atexit@plt+0x817bc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #20, 2 │ │ │ │ - cmneq r1, #40, 2 │ │ │ │ - cmneq r1, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r1, #4, 2 │ │ │ │ + cmneq r1, #24, 2 │ │ │ │ + cmneq r1, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829b94 <__cxa_atexit@plt+0x817be4> │ │ │ │ - ldr r3, [pc, #24] @ 829b9c <__cxa_atexit@plt+0x817bec> │ │ │ │ + bcc 829ba4 <__cxa_atexit@plt+0x817bf4> │ │ │ │ + ldr r3, [pc, #24] @ 829bac <__cxa_atexit@plt+0x817bfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537024 <__cxa_atexit@plt+0x525074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #184 @ 0xb8 │ │ │ │ - movteq ip, #10980 @ 0x2ae4 │ │ │ │ + cmneq r1, #168 @ 0xa8 │ │ │ │ + movteq ip, #10964 @ 0x2ad4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829bec <__cxa_atexit@plt+0x817c3c> │ │ │ │ - ldr r3, [pc, #52] @ 829bf4 <__cxa_atexit@plt+0x817c44> │ │ │ │ + bcc 829bfc <__cxa_atexit@plt+0x817c4c> │ │ │ │ + ldr r3, [pc, #52] @ 829c04 <__cxa_atexit@plt+0x817c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 829bf8 <__cxa_atexit@plt+0x817c48> │ │ │ │ + ldr r1, [pc, #36] @ 829c08 <__cxa_atexit@plt+0x817c58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 829bfc <__cxa_atexit@plt+0x817c4c> │ │ │ │ + ldr r8, [pc, #20] @ 829c0c <__cxa_atexit@plt+0x817c5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #124 @ 0x7c │ │ │ │ - cmneq r1, #144 @ 0x90 │ │ │ │ - cmneq r1, #136, 4 @ 0x80000008 │ │ │ │ - movteq sp, #9212 @ 0x23fc │ │ │ │ + cmneq r1, #108 @ 0x6c │ │ │ │ + cmneq r1, #128 @ 0x80 │ │ │ │ + cmneq r1, #120, 4 @ 0x80000007 │ │ │ │ + movteq sp, #9196 @ 0x23ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829c84 <__cxa_atexit@plt+0x817cd4> │ │ │ │ + bcc 829c94 <__cxa_atexit@plt+0x817ce4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829c7c <__cxa_atexit@plt+0x817ccc> │ │ │ │ - ldr r3, [pc, #92] @ 829c8c <__cxa_atexit@plt+0x817cdc> │ │ │ │ + bhi 829c8c <__cxa_atexit@plt+0x817cdc> │ │ │ │ + ldr r3, [pc, #92] @ 829c9c <__cxa_atexit@plt+0x817cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #76] @ 829c90 <__cxa_atexit@plt+0x817ce0> │ │ │ │ + ldr r2, [pc, #76] @ 829ca0 <__cxa_atexit@plt+0x817cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #60] @ 829c94 <__cxa_atexit@plt+0x817ce4> │ │ │ │ + ldr r7, [pc, #60] @ 829ca4 <__cxa_atexit@plt+0x817cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #48] @ 829c98 <__cxa_atexit@plt+0x817ce8> │ │ │ │ + ldr r7, [pc, #48] @ 829ca8 <__cxa_atexit@plt+0x817cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 829c9c <__cxa_atexit@plt+0x817cec> │ │ │ │ + ldr r8, [pc, #44] @ 829cac <__cxa_atexit@plt+0x817cfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #40] @ 829ca0 <__cxa_atexit@plt+0x817cf0> │ │ │ │ + ldr r9, [pc, #40] @ 829cb0 <__cxa_atexit@plt+0x817d00> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12 │ │ │ │ + cmneq r1, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r1, #240 @ 0xf0 │ │ │ │ - cmneq r1, #80, 18 @ 0x140000 │ │ │ │ - cmneq r1, #0, 4 │ │ │ │ - cmneq r1, #88, 16 @ 0x580000 │ │ │ │ - movteq sp, #9080 @ 0x2378 │ │ │ │ + cmneq r1, #224 @ 0xe0 │ │ │ │ + cmneq r1, #64, 18 @ 0x100000 │ │ │ │ + cmneq r1, #240, 2 @ 0x3c │ │ │ │ + cmneq r1, #72, 16 @ 0x480000 │ │ │ │ + movteq sp, #9064 @ 0x2368 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829d28 <__cxa_atexit@plt+0x817d78> │ │ │ │ + bcc 829d38 <__cxa_atexit@plt+0x817d88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829d20 <__cxa_atexit@plt+0x817d70> │ │ │ │ - ldr r3, [pc, #92] @ 829d30 <__cxa_atexit@plt+0x817d80> │ │ │ │ + bhi 829d30 <__cxa_atexit@plt+0x817d80> │ │ │ │ + ldr r3, [pc, #92] @ 829d40 <__cxa_atexit@plt+0x817d90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 829d34 <__cxa_atexit@plt+0x817d84> │ │ │ │ + ldr r2, [pc, #88] @ 829d44 <__cxa_atexit@plt+0x817d94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #64] @ 829d38 <__cxa_atexit@plt+0x817d88> │ │ │ │ + ldr r7, [pc, #64] @ 829d48 <__cxa_atexit@plt+0x817d98> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 829d3c <__cxa_atexit@plt+0x817d8c> │ │ │ │ + ldr r7, [pc, #32] @ 829d4c <__cxa_atexit@plt+0x817d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq r1, #96, 30 @ 0x180 │ │ │ │ + cmneq r1, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r1, #112 @ 0x70 │ │ │ │ - movteq sp, #8892 @ 0x22bc │ │ │ │ + cmneq r1, #96 @ 0x60 │ │ │ │ + movteq sp, #8876 @ 0x22ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 829dd4 <__cxa_atexit@plt+0x817e24> │ │ │ │ + bne 829de4 <__cxa_atexit@plt+0x817e34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829de8 <__cxa_atexit@plt+0x817e38> │ │ │ │ + bhi 829df8 <__cxa_atexit@plt+0x817e48> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr lr, [pc, #124] @ 829df8 <__cxa_atexit@plt+0x817e48> │ │ │ │ + ldr lr, [pc, #124] @ 829e08 <__cxa_atexit@plt+0x817e58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 829dfc <__cxa_atexit@plt+0x817e4c> │ │ │ │ + ldr r1, [pc, #120] @ 829e0c <__cxa_atexit@plt+0x817e5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ 829e00 <__cxa_atexit@plt+0x817e50> │ │ │ │ + ldr r0, [pc, #116] @ 829e10 <__cxa_atexit@plt+0x817e60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 829e04 <__cxa_atexit@plt+0x817e54> │ │ │ │ + ldr r0, [pc, #108] @ 829e14 <__cxa_atexit@plt+0x817e64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r2, r6, #15 │ │ │ │ @@ -2121605,480 +2121609,480 @@ │ │ │ │ str r1, [r2, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r6, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 829df4 <__cxa_atexit@plt+0x817e44> │ │ │ │ + ldr r7, [pc, #24] @ 829e04 <__cxa_atexit@plt+0x817e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #8, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #248 @ 0xf8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmneq r1, #84, 2 │ │ │ │ - cmneq r1, #120 @ 0x78 │ │ │ │ + cmneq r1, #68, 2 │ │ │ │ + cmneq r1, #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829e34 <__cxa_atexit@plt+0x817e84> │ │ │ │ - ldr r3, [pc, #24] @ 829e3c <__cxa_atexit@plt+0x817e8c> │ │ │ │ + bcc 829e44 <__cxa_atexit@plt+0x817e94> │ │ │ │ + ldr r3, [pc, #24] @ 829e4c <__cxa_atexit@plt+0x817e9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #24, 28 @ 0x180 │ │ │ │ - movteq sp, #8928 @ 0x22e0 │ │ │ │ + cmneq r1, #8, 28 @ 0x80 │ │ │ │ + movteq sp, #8912 @ 0x22d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829ec8 <__cxa_atexit@plt+0x817f18> │ │ │ │ + bhi 829ed8 <__cxa_atexit@plt+0x817f28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr lr, [pc, #92] @ 829ed8 <__cxa_atexit@plt+0x817f28> │ │ │ │ + ldr lr, [pc, #92] @ 829ee8 <__cxa_atexit@plt+0x817f38> │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-48]! @ 0xffffffd0 │ │ │ │ - ldr lr, [pc, #80] @ 829edc <__cxa_atexit@plt+0x817f2c> │ │ │ │ + ldr lr, [pc, #80] @ 829eec <__cxa_atexit@plt+0x817f3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 829ee0 <__cxa_atexit@plt+0x817f30> │ │ │ │ + ldr sl, [pc, #76] @ 829ef0 <__cxa_atexit@plt+0x817f40> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #20 │ │ │ │ stm r1, {r0, r2, r8} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 829ee4 <__cxa_atexit@plt+0x817f34> │ │ │ │ + ldr r7, [pc, #32] @ 829ef4 <__cxa_atexit@plt+0x817f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r1, #220 @ 0xdc │ │ │ │ - movteq sp, #8440 @ 0x20f8 │ │ │ │ + cmneq r1, #204 @ 0xcc │ │ │ │ + movteq sp, #8424 @ 0x20e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829f24 <__cxa_atexit@plt+0x817f74> │ │ │ │ - ldr r3, [pc, #36] @ 829f2c <__cxa_atexit@plt+0x817f7c> │ │ │ │ + bcc 829f34 <__cxa_atexit@plt+0x817f84> │ │ │ │ + ldr r3, [pc, #36] @ 829f3c <__cxa_atexit@plt+0x817f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 829f30 <__cxa_atexit@plt+0x817f80> │ │ │ │ + ldr r7, [pc, #16] @ 829f40 <__cxa_atexit@plt+0x817f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #52, 26 @ 0xd00 │ │ │ │ - cmneq r1, #24, 16 @ 0x180000 │ │ │ │ + cmneq r1, #36, 26 @ 0x900 │ │ │ │ + cmneq r1, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829f60 <__cxa_atexit@plt+0x817fb0> │ │ │ │ - ldr r3, [pc, #24] @ 829f68 <__cxa_atexit@plt+0x817fb8> │ │ │ │ + bcc 829f70 <__cxa_atexit@plt+0x817fc0> │ │ │ │ + ldr r3, [pc, #24] @ 829f78 <__cxa_atexit@plt+0x817fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #236, 24 @ 0xec00 │ │ │ │ - movteq sp, #8320 @ 0x2080 │ │ │ │ + cmneq r1, #220, 24 @ 0xdc00 │ │ │ │ + movteq sp, #8304 @ 0x2070 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 829ff8 <__cxa_atexit@plt+0x818048> │ │ │ │ + bcc 82a008 <__cxa_atexit@plt+0x818058> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 829ff0 <__cxa_atexit@plt+0x818040> │ │ │ │ - ldr lr, [pc, #100] @ 82a000 <__cxa_atexit@plt+0x818050> │ │ │ │ + bhi 82a000 <__cxa_atexit@plt+0x818050> │ │ │ │ + ldr lr, [pc, #100] @ 82a010 <__cxa_atexit@plt+0x818060> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 82a004 <__cxa_atexit@plt+0x818054> │ │ │ │ + ldr r2, [pc, #96] @ 82a014 <__cxa_atexit@plt+0x818064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 82a008 <__cxa_atexit@plt+0x818058> │ │ │ │ + ldr r3, [pc, #68] @ 82a018 <__cxa_atexit@plt+0x818068> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 82a00c <__cxa_atexit@plt+0x81805c> │ │ │ │ + ldr r7, [pc, #32] @ 82a01c <__cxa_atexit@plt+0x81806c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #152, 24 @ 0x9800 │ │ │ │ + cmneq r1, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r1, #100, 24 @ 0x6400 │ │ │ │ - movteq sp, #8484 @ 0x2124 │ │ │ │ + cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + movteq sp, #8468 @ 0x2114 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a0a8 <__cxa_atexit@plt+0x8180f8> │ │ │ │ + bcc 82a0b8 <__cxa_atexit@plt+0x818108> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a0a0 <__cxa_atexit@plt+0x8180f0> │ │ │ │ + bhi 82a0b0 <__cxa_atexit@plt+0x818100> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, r3, r9, lr} │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r2, [r7, #27] │ │ │ │ - ldr ip, [pc, #88] @ 82a0b0 <__cxa_atexit@plt+0x818100> │ │ │ │ + ldr ip, [pc, #88] @ 82a0c0 <__cxa_atexit@plt+0x818110> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r6, {r0, r1, r8} │ │ │ │ str r2, [r6] │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r0, r6, #36 @ 0x24 │ │ │ │ stm r0, {r1, r3, r9, lr} │ │ │ │ - ldr r2, [pc, #60] @ 82a0b4 <__cxa_atexit@plt+0x818104> │ │ │ │ + ldr r2, [pc, #60] @ 82a0c4 <__cxa_atexit@plt+0x818114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 82a0b8 <__cxa_atexit@plt+0x818108> │ │ │ │ + ldr r1, [pc, #40] @ 82a0c8 <__cxa_atexit@plt+0x818118> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmneq r1, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r1, #220, 22 @ 0x37000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - movteq ip, #9564 @ 0x255c │ │ │ │ + movteq ip, #9548 @ 0x254c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a0f4 <__cxa_atexit@plt+0x818144> │ │ │ │ - ldr r3, [pc, #32] @ 82a0fc <__cxa_atexit@plt+0x81814c> │ │ │ │ + bcc 82a104 <__cxa_atexit@plt+0x818154> │ │ │ │ + ldr r3, [pc, #32] @ 82a10c <__cxa_atexit@plt+0x81815c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82a100 <__cxa_atexit@plt+0x818150> │ │ │ │ + ldr r7, [pc, #16] @ 82a110 <__cxa_atexit@plt+0x818160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #96, 22 @ 0x18000 │ │ │ │ - cmneq r1, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r1, #80, 22 @ 0x14000 │ │ │ │ + cmneq r1, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a130 <__cxa_atexit@plt+0x818180> │ │ │ │ - ldr r3, [pc, #24] @ 82a138 <__cxa_atexit@plt+0x818188> │ │ │ │ + bcc 82a140 <__cxa_atexit@plt+0x818190> │ │ │ │ + ldr r3, [pc, #24] @ 82a148 <__cxa_atexit@plt+0x818198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #28, 22 @ 0x7000 │ │ │ │ - movteq ip, #9448 @ 0x24e8 │ │ │ │ + cmneq r1, #12, 22 @ 0x3000 │ │ │ │ + movteq ip, #9432 @ 0x24d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a1b8 <__cxa_atexit@plt+0x818208> │ │ │ │ + bcc 82a1c8 <__cxa_atexit@plt+0x818218> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a1b0 <__cxa_atexit@plt+0x818200> │ │ │ │ - ldr r3, [pc, #84] @ 82a1c0 <__cxa_atexit@plt+0x818210> │ │ │ │ + bhi 82a1c0 <__cxa_atexit@plt+0x818210> │ │ │ │ + ldr r3, [pc, #84] @ 82a1d0 <__cxa_atexit@plt+0x818220> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82a1c4 <__cxa_atexit@plt+0x818214> │ │ │ │ + ldr r2, [pc, #80] @ 82a1d4 <__cxa_atexit@plt+0x818224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82a1c8 <__cxa_atexit@plt+0x818218> │ │ │ │ + ldr r1, [pc, #60] @ 82a1d8 <__cxa_atexit@plt+0x818228> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82a1cc <__cxa_atexit@plt+0x81821c> │ │ │ │ + ldr r7, [pc, #32] @ 82a1dc <__cxa_atexit@plt+0x81822c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r1, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ - movteq ip, #12180 @ 0x2f94 │ │ │ │ + cmneq r1, #148, 20 @ 0x94000 │ │ │ │ + movteq ip, #12164 @ 0x2f84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a258 <__cxa_atexit@plt+0x8182a8> │ │ │ │ + bcc 82a268 <__cxa_atexit@plt+0x8182b8> │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r2, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [pc, #68] @ 82a260 <__cxa_atexit@plt+0x8182b0> │ │ │ │ + ldr lr, [pc, #68] @ 82a270 <__cxa_atexit@plt+0x8182c0> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r0, r1, sl, ip} │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 82a248 <__cxa_atexit@plt+0x818298> │ │ │ │ + beq 82a258 <__cxa_atexit@plt+0x8182a8> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ - b 82a270 <__cxa_atexit@plt+0x8182c0> │ │ │ │ + b 82a280 <__cxa_atexit@plt+0x8182d0> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq ip, #12036 @ 0x2f04 │ │ │ │ + movteq ip, #12020 @ 0x2ef4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a2ec <__cxa_atexit@plt+0x81833c> │ │ │ │ + bhi 82a2fc <__cxa_atexit@plt+0x81834c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr lr, [pc, #96] @ 82a2f8 <__cxa_atexit@plt+0x818348> │ │ │ │ + ldr lr, [pc, #96] @ 82a308 <__cxa_atexit@plt+0x818358> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 82a2fc <__cxa_atexit@plt+0x81834c> │ │ │ │ + ldr r9, [pc, #92] @ 82a30c <__cxa_atexit@plt+0x81835c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #80] @ 82a300 <__cxa_atexit@plt+0x818350> │ │ │ │ + ldr sl, [pc, #80] @ 82a310 <__cxa_atexit@plt+0x818360> │ │ │ │ add sl, pc, sl │ │ │ │ stmdb r6, {r0, r7} │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r7, [r5, #16] │ │ │ │ str r8, [r5, #20] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 82a304 <__cxa_atexit@plt+0x818354> │ │ │ │ + ldr r7, [pc, #28] @ 82a314 <__cxa_atexit@plt+0x818364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ - cmneq r1, #104, 24 @ 0x6800 │ │ │ │ - movteq ip, #11856 @ 0x2e50 │ │ │ │ + cmneq r1, #88, 24 @ 0x5800 │ │ │ │ + movteq ip, #11840 @ 0x2e40 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82a344 <__cxa_atexit@plt+0x818394> │ │ │ │ + bne 82a354 <__cxa_atexit@plt+0x8183a4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 82a394 <__cxa_atexit@plt+0x8183e4> │ │ │ │ + ldr r3, [pc, #104] @ 82a3a4 <__cxa_atexit@plt+0x8183f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #96] @ 82a398 <__cxa_atexit@plt+0x8183e8> │ │ │ │ + ldr r3, [pc, #96] @ 82a3a8 <__cxa_atexit@plt+0x8183f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a388 <__cxa_atexit@plt+0x8183d8> │ │ │ │ + bhi 82a398 <__cxa_atexit@plt+0x8183e8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ - ldr r3, [pc, #56] @ 82a39c <__cxa_atexit@plt+0x8183ec> │ │ │ │ + ldr r3, [pc, #56] @ 82a3ac <__cxa_atexit@plt+0x8183fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 82a3a0 <__cxa_atexit@plt+0x8183f0> │ │ │ │ + ldr r2, [pc, #52] @ 82a3b0 <__cxa_atexit@plt+0x818400> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 82a3a4 <__cxa_atexit@plt+0x8183f4> │ │ │ │ + ldr r7, [pc, #32] @ 82a3b4 <__cxa_atexit@plt+0x818404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #20, 18 @ 0x50000 │ │ │ │ - cmneq r1, #172, 22 @ 0x2b000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #4, 18 @ 0x10000 │ │ │ │ + cmneq r1, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - cmneq r1, #44, 28 @ 0x2c0 │ │ │ │ - movteq ip, #11680 @ 0x2da0 │ │ │ │ + cmneq r1, #28, 28 @ 0x1c0 │ │ │ │ + movteq ip, #11664 @ 0x2d90 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82a3dc <__cxa_atexit@plt+0x81842c> │ │ │ │ - ldr r3, [pc, #64] @ 82a408 <__cxa_atexit@plt+0x818458> │ │ │ │ + bne 82a3ec <__cxa_atexit@plt+0x81843c> │ │ │ │ + ldr r3, [pc, #64] @ 82a418 <__cxa_atexit@plt+0x818468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82a400 <__cxa_atexit@plt+0x818450> │ │ │ │ - b 82a420 <__cxa_atexit@plt+0x818470> │ │ │ │ + beq 82a410 <__cxa_atexit@plt+0x818460> │ │ │ │ + b 82a430 <__cxa_atexit@plt+0x818480> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 82a40c <__cxa_atexit@plt+0x81845c> │ │ │ │ + ldr r3, [pc, #36] @ 82a41c <__cxa_atexit@plt+0x81846c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #28] @ 82a410 <__cxa_atexit@plt+0x818460> │ │ │ │ + ldr r3, [pc, #28] @ 82a420 <__cxa_atexit@plt+0x818470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r1, #88, 16 @ 0x580000 │ │ │ │ - cmneq r1, #240, 20 @ 0xf0000 │ │ │ │ - movteq ip, #11572 @ 0x2d34 │ │ │ │ + cmneq r1, #72, 16 @ 0x480000 │ │ │ │ + cmneq r1, #224, 20 @ 0xe0000 │ │ │ │ + movteq ip, #11556 @ 0x2d24 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82a450 <__cxa_atexit@plt+0x8184a0> │ │ │ │ - ldr r3, [pc, #164] @ 82a4dc <__cxa_atexit@plt+0x81852c> │ │ │ │ + bne 82a460 <__cxa_atexit@plt+0x8184b0> │ │ │ │ + ldr r3, [pc, #164] @ 82a4ec <__cxa_atexit@plt+0x81853c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #156] @ 82a4e0 <__cxa_atexit@plt+0x818530> │ │ │ │ + ldr r3, [pc, #156] @ 82a4f0 <__cxa_atexit@plt+0x818540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a4d0 <__cxa_atexit@plt+0x818520> │ │ │ │ + bhi 82a4e0 <__cxa_atexit@plt+0x818530> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr sl, [pc, #100] @ 82a4e4 <__cxa_atexit@plt+0x818534> │ │ │ │ + ldr sl, [pc, #100] @ 82a4f4 <__cxa_atexit@plt+0x818544> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 82a4e8 <__cxa_atexit@plt+0x818538> │ │ │ │ + ldr ip, [pc, #96] @ 82a4f8 <__cxa_atexit@plt+0x818548> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r0, r8, r9} │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 82a4ec <__cxa_atexit@plt+0x81853c> │ │ │ │ + ldr r3, [pc, #56] @ 82a4fc <__cxa_atexit@plt+0x81854c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #8, 16 @ 0x80000 │ │ │ │ - cmneq r1, #160, 20 @ 0xa0000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq r1, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - cmneq r1, #176, 14 @ 0x2c00000 │ │ │ │ - movteq ip, #11408 @ 0x2c90 │ │ │ │ + cmneq r1, #160, 14 @ 0x2800000 │ │ │ │ + movteq ip, #11392 @ 0x2c80 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a5bc <__cxa_atexit@plt+0x81860c> │ │ │ │ + bcc 82a5cc <__cxa_atexit@plt+0x81861c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a5b4 <__cxa_atexit@plt+0x818604> │ │ │ │ - ldr r3, [pc, #164] @ 82a5c4 <__cxa_atexit@plt+0x818614> │ │ │ │ + bhi 82a5c4 <__cxa_atexit@plt+0x818614> │ │ │ │ + ldr r3, [pc, #164] @ 82a5d4 <__cxa_atexit@plt+0x818624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ add r3, r7, #24 │ │ │ │ @@ -2122088,82 +2122092,82 @@ │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #44] @ 0x2c │ │ │ │ ldr r4, [r7, #48] @ 0x30 │ │ │ │ stmda r6, {r0, r1, r2, r3, lr} │ │ │ │ str fp, [r6, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #96] @ 82a5c8 <__cxa_atexit@plt+0x818618> │ │ │ │ + ldr r4, [pc, #96] @ 82a5d8 <__cxa_atexit@plt+0x818628> │ │ │ │ add r4, pc, r4 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r4, r9, ip} │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #76] @ 82a5cc <__cxa_atexit@plt+0x81861c> │ │ │ │ + ldr r4, [pc, #76] @ 82a5dc <__cxa_atexit@plt+0x81862c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #64] @ 82a5d0 <__cxa_atexit@plt+0x818620> │ │ │ │ + ldr r3, [pc, #64] @ 82a5e0 <__cxa_atexit@plt+0x818630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-56]! @ 0xffffffc8 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str ip, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ - ldr r8, [pc, #40] @ 82a5d4 <__cxa_atexit@plt+0x818624> │ │ │ │ + ldr r8, [pc, #40] @ 82a5e4 <__cxa_atexit@plt+0x818634> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7e7c <__cxa_atexit@plt+0xba5ecc> │ │ │ │ + b bb7e8c <__cxa_atexit@plt+0xba5edc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #28, 14 @ 0x700000 │ │ │ │ + cmneq r1, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - cmneq r1, #64, 14 @ 0x1000000 │ │ │ │ + cmneq r1, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ - cmneq r1, #176, 28 @ 0xb00 │ │ │ │ - movteq ip, #11192 @ 0x2bb8 │ │ │ │ + cmneq r1, #160, 28 @ 0xa00 │ │ │ │ + movteq ip, #11176 @ 0x2ba8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ - bcc 82a6d4 <__cxa_atexit@plt+0x818724> │ │ │ │ + bcc 82a6e4 <__cxa_atexit@plt+0x818734> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 82a6cc <__cxa_atexit@plt+0x81871c> │ │ │ │ + bhi 82a6dc <__cxa_atexit@plt+0x81872c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add r2, r7, #27 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r2, [sp] │ │ │ │ str lr, [r6] │ │ │ │ - ldr r2, [pc, #164] @ 82a6e0 <__cxa_atexit@plt+0x818730> │ │ │ │ + ldr r2, [pc, #164] @ 82a6f0 <__cxa_atexit@plt+0x818740> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r4, [sp, #4] │ │ │ │ - ldr lr, [pc, #144] @ 82a6e4 <__cxa_atexit@plt+0x818734> │ │ │ │ + ldr lr, [pc, #144] @ 82a6f4 <__cxa_atexit@plt+0x818744> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #-80] @ 0xffffffb0 │ │ │ │ - ldr r4, [pc, #136] @ 82a6e8 <__cxa_atexit@plt+0x818738> │ │ │ │ + ldr r4, [pc, #136] @ 82a6f8 <__cxa_atexit@plt+0x818748> │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, r6 │ │ │ │ str r4, [lr, #-72]! @ 0xffffffb8 │ │ │ │ str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 82a6ec <__cxa_atexit@plt+0x81873c> │ │ │ │ + ldr r1, [pc, #120] @ 82a6fc <__cxa_atexit@plt+0x81874c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r6, #-8] │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r2, fp, ip} │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ @@ -2122171,1010 +2122175,1010 @@ │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r3, [pc, #60] @ 82a6f0 <__cxa_atexit@plt+0x818740> │ │ │ │ + ldr r3, [pc, #60] @ 82a700 <__cxa_atexit@plt+0x818750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffecf4 │ │ │ │ @ instruction: 0xffffe8d0 │ │ │ │ @ instruction: 0xffffe968 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq r1, #176, 10 @ 0x2c000000 │ │ │ │ - movteq ip, #8948 @ 0x22f4 │ │ │ │ + cmneq r1, #160, 10 @ 0x28000000 │ │ │ │ + movteq ip, #8932 @ 0x22e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a72c <__cxa_atexit@plt+0x81877c> │ │ │ │ - ldr r3, [pc, #32] @ 82a734 <__cxa_atexit@plt+0x818784> │ │ │ │ + bcc 82a73c <__cxa_atexit@plt+0x81878c> │ │ │ │ + ldr r3, [pc, #32] @ 82a744 <__cxa_atexit@plt+0x818794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82a738 <__cxa_atexit@plt+0x818788> │ │ │ │ + ldr r7, [pc, #16] @ 82a748 <__cxa_atexit@plt+0x818798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #40, 10 @ 0xa000000 │ │ │ │ - cmneq r1, #96, 28 @ 0x600 │ │ │ │ + cmneq r1, #24, 10 @ 0x6000000 │ │ │ │ + cmneq r1, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a768 <__cxa_atexit@plt+0x8187b8> │ │ │ │ - ldr r3, [pc, #24] @ 82a770 <__cxa_atexit@plt+0x8187c0> │ │ │ │ + bcc 82a778 <__cxa_atexit@plt+0x8187c8> │ │ │ │ + ldr r3, [pc, #24] @ 82a780 <__cxa_atexit@plt+0x8187d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #228, 8 @ 0xe4000000 │ │ │ │ - movteq ip, #8832 @ 0x2280 │ │ │ │ + cmneq r1, #212, 8 @ 0xd4000000 │ │ │ │ + movteq ip, #8816 @ 0x2270 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a7f0 <__cxa_atexit@plt+0x818840> │ │ │ │ + bcc 82a800 <__cxa_atexit@plt+0x818850> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a7e8 <__cxa_atexit@plt+0x818838> │ │ │ │ - ldr r3, [pc, #84] @ 82a7f8 <__cxa_atexit@plt+0x818848> │ │ │ │ + bhi 82a7f8 <__cxa_atexit@plt+0x818848> │ │ │ │ + ldr r3, [pc, #84] @ 82a808 <__cxa_atexit@plt+0x818858> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82a7fc <__cxa_atexit@plt+0x81884c> │ │ │ │ + ldr r2, [pc, #80] @ 82a80c <__cxa_atexit@plt+0x81885c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82a800 <__cxa_atexit@plt+0x818850> │ │ │ │ + ldr r1, [pc, #60] @ 82a810 <__cxa_atexit@plt+0x818860> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82a804 <__cxa_atexit@plt+0x818854> │ │ │ │ + ldr r7, [pc, #32] @ 82a814 <__cxa_atexit@plt+0x818864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #144, 8 @ 0x90000000 │ │ │ │ + cmneq r1, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #108, 8 @ 0x6c000000 │ │ │ │ - movteq ip, #10652 @ 0x299c │ │ │ │ + cmneq r1, #92, 8 @ 0x5c000000 │ │ │ │ + movteq ip, #10636 @ 0x298c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a8bc <__cxa_atexit@plt+0x81890c> │ │ │ │ + bcc 82a8cc <__cxa_atexit@plt+0x81891c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a8b4 <__cxa_atexit@plt+0x818904> │ │ │ │ + bhi 82a8c4 <__cxa_atexit@plt+0x818914> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #100] @ 82a8c4 <__cxa_atexit@plt+0x818914> │ │ │ │ + ldr r8, [pc, #100] @ 82a8d4 <__cxa_atexit@plt+0x818924> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #88] @ 82a8c8 <__cxa_atexit@plt+0x818918> │ │ │ │ + ldr r2, [pc, #88] @ 82a8d8 <__cxa_atexit@plt+0x818928> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r2, r6, #40 @ 0x28 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #56] @ 82a8cc <__cxa_atexit@plt+0x81891c> │ │ │ │ + ldr r1, [pc, #56] @ 82a8dc <__cxa_atexit@plt+0x81892c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #51 @ 0x33 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - cmneq r1, #208, 6 @ 0x40000003 │ │ │ │ - movteq fp, #12036 @ 0x2f04 │ │ │ │ + cmneq r1, #192, 6 │ │ │ │ + movteq fp, #12020 @ 0x2ef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a908 <__cxa_atexit@plt+0x818958> │ │ │ │ - ldr r3, [pc, #32] @ 82a910 <__cxa_atexit@plt+0x818960> │ │ │ │ + bcc 82a918 <__cxa_atexit@plt+0x818968> │ │ │ │ + ldr r3, [pc, #32] @ 82a920 <__cxa_atexit@plt+0x818970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82a914 <__cxa_atexit@plt+0x818964> │ │ │ │ + ldr r7, [pc, #16] @ 82a924 <__cxa_atexit@plt+0x818974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #76, 6 @ 0x30000001 │ │ │ │ - cmneq r1, #160, 2 @ 0x28 │ │ │ │ - movteq fp, #11844 @ 0x2e44 │ │ │ │ + cmneq r1, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq r1, #144, 2 @ 0x24 │ │ │ │ + movteq fp, #11828 @ 0x2e34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a950 <__cxa_atexit@plt+0x8189a0> │ │ │ │ - ldr r3, [pc, #32] @ 82a958 <__cxa_atexit@plt+0x8189a8> │ │ │ │ + bcc 82a960 <__cxa_atexit@plt+0x8189b0> │ │ │ │ + ldr r3, [pc, #32] @ 82a968 <__cxa_atexit@plt+0x8189b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82a95c <__cxa_atexit@plt+0x8189ac> │ │ │ │ + ldr r7, [pc, #16] @ 82a96c <__cxa_atexit@plt+0x8189bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #4, 6 @ 0x10000000 │ │ │ │ - cmneq r1, #88, 4 @ 0x80000005 │ │ │ │ - movteq ip, #9820 @ 0x265c │ │ │ │ + cmneq r1, #244, 4 @ 0x4000000f │ │ │ │ + cmneq r1, #72, 4 @ 0x80000004 │ │ │ │ + movteq ip, #9804 @ 0x264c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82a9d8 <__cxa_atexit@plt+0x818a28> │ │ │ │ + bcc 82a9e8 <__cxa_atexit@plt+0x818a38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82a9d0 <__cxa_atexit@plt+0x818a20> │ │ │ │ - ldr r3, [pc, #80] @ 82a9e0 <__cxa_atexit@plt+0x818a30> │ │ │ │ + bhi 82a9e0 <__cxa_atexit@plt+0x818a30> │ │ │ │ + ldr r3, [pc, #80] @ 82a9f0 <__cxa_atexit@plt+0x818a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 82a9e4 <__cxa_atexit@plt+0x818a34> │ │ │ │ + ldr r2, [pc, #76] @ 82a9f4 <__cxa_atexit@plt+0x818a44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 82a9e8 <__cxa_atexit@plt+0x818a38> │ │ │ │ + ldr r2, [pc, #60] @ 82a9f8 <__cxa_atexit@plt+0x818a48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82a9ec <__cxa_atexit@plt+0x818a3c> │ │ │ │ + ldr r7, [pc, #32] @ 82a9fc <__cxa_atexit@plt+0x818a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r1, #148, 4 @ 0x40000009 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r1, #48, 28 @ 0x300 │ │ │ │ + cmneq r1, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82aa1c <__cxa_atexit@plt+0x818a6c> │ │ │ │ - ldr r3, [pc, #24] @ 82aa24 <__cxa_atexit@plt+0x818a74> │ │ │ │ + bcc 82aa2c <__cxa_atexit@plt+0x818a7c> │ │ │ │ + ldr r3, [pc, #24] @ 82aa34 <__cxa_atexit@plt+0x818a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #48, 4 │ │ │ │ - movteq ip, #9640 @ 0x25a8 │ │ │ │ + cmneq r1, #32, 4 │ │ │ │ + movteq ip, #9624 @ 0x2598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82aaa4 <__cxa_atexit@plt+0x818af4> │ │ │ │ + bcc 82aab4 <__cxa_atexit@plt+0x818b04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82aa9c <__cxa_atexit@plt+0x818aec> │ │ │ │ - ldr r3, [pc, #84] @ 82aaac <__cxa_atexit@plt+0x818afc> │ │ │ │ + bhi 82aaac <__cxa_atexit@plt+0x818afc> │ │ │ │ + ldr r3, [pc, #84] @ 82aabc <__cxa_atexit@plt+0x818b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82aab0 <__cxa_atexit@plt+0x818b00> │ │ │ │ + ldr r2, [pc, #80] @ 82aac0 <__cxa_atexit@plt+0x818b10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82aab4 <__cxa_atexit@plt+0x818b04> │ │ │ │ + ldr r1, [pc, #60] @ 82aac4 <__cxa_atexit@plt+0x818b14> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82aab8 <__cxa_atexit@plt+0x818b08> │ │ │ │ + ldr r7, [pc, #32] @ 82aac8 <__cxa_atexit@plt+0x818b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #220, 2 @ 0x37 │ │ │ │ + cmneq r1, #204, 2 @ 0x33 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r1, #184, 2 @ 0x2e │ │ │ │ - movteq ip, #9976 @ 0x26f8 │ │ │ │ + cmneq r1, #168, 2 @ 0x2a │ │ │ │ + movteq ip, #9960 @ 0x26e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ab64 <__cxa_atexit@plt+0x818bb4> │ │ │ │ + bcc 82ab74 <__cxa_atexit@plt+0x818bc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ab5c <__cxa_atexit@plt+0x818bac> │ │ │ │ + bhi 82ab6c <__cxa_atexit@plt+0x818bbc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #96] @ 82ab6c <__cxa_atexit@plt+0x818bbc> │ │ │ │ + ldr r8, [pc, #96] @ 82ab7c <__cxa_atexit@plt+0x818bcc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #92] @ 82ab70 <__cxa_atexit@plt+0x818bc0> │ │ │ │ + ldr ip, [pc, #92] @ 82ab80 <__cxa_atexit@plt+0x818bd0> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 82ab74 <__cxa_atexit@plt+0x818bc4> │ │ │ │ + ldr r2, [pc, #56] @ 82ab84 <__cxa_atexit@plt+0x818bd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r1, #40, 2 │ │ │ │ - movteq fp, #11248 @ 0x2bf0 │ │ │ │ + cmneq r1, #24, 2 │ │ │ │ + movteq fp, #11232 @ 0x2be0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82abb4 <__cxa_atexit@plt+0x818c04> │ │ │ │ - ldr r3, [pc, #36] @ 82abbc <__cxa_atexit@plt+0x818c0c> │ │ │ │ + bcc 82abc4 <__cxa_atexit@plt+0x818c14> │ │ │ │ + ldr r3, [pc, #36] @ 82abcc <__cxa_atexit@plt+0x818c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 82abc0 <__cxa_atexit@plt+0x818c10> │ │ │ │ + ldr r7, [pc, #24] @ 82abd0 <__cxa_atexit@plt+0x818c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 82abc4 <__cxa_atexit@plt+0x818c14> │ │ │ │ + ldr r8, [pc, #20] @ 82abd4 <__cxa_atexit@plt+0x818c24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164 @ 0xa4 │ │ │ │ - cmneq r1, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r1, #148 @ 0x94 │ │ │ │ cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ - movteq fp, #11156 @ 0x2b94 │ │ │ │ + cmneq r1, #44, 14 @ 0xb00000 │ │ │ │ + movteq fp, #11140 @ 0x2b84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ac00 <__cxa_atexit@plt+0x818c50> │ │ │ │ - ldr r3, [pc, #32] @ 82ac08 <__cxa_atexit@plt+0x818c58> │ │ │ │ + bcc 82ac10 <__cxa_atexit@plt+0x818c60> │ │ │ │ + ldr r3, [pc, #32] @ 82ac18 <__cxa_atexit@plt+0x818c68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82ac0c <__cxa_atexit@plt+0x818c5c> │ │ │ │ + ldr r7, [pc, #16] @ 82ac1c <__cxa_atexit@plt+0x818c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #84 @ 0x54 │ │ │ │ - cmneq r1, #168, 30 @ 0x2a0 │ │ │ │ + cmneq r1, #68 @ 0x44 │ │ │ │ + cmneq r1, #152, 30 @ 0x260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq fp, #11088 @ 0x2b50 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq fp, #11072 @ 0x2b40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82acb8 <__cxa_atexit@plt+0x818d08> │ │ │ │ + bcc 82acc8 <__cxa_atexit@plt+0x818d18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82acb0 <__cxa_atexit@plt+0x818d00> │ │ │ │ - ldr r3, [pc, #104] @ 82acc0 <__cxa_atexit@plt+0x818d10> │ │ │ │ + bhi 82acc0 <__cxa_atexit@plt+0x818d10> │ │ │ │ + ldr r3, [pc, #104] @ 82acd0 <__cxa_atexit@plt+0x818d20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 82acc4 <__cxa_atexit@plt+0x818d14> │ │ │ │ + ldr r2, [pc, #100] @ 82acd4 <__cxa_atexit@plt+0x818d24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 82acc8 <__cxa_atexit@plt+0x818d18> │ │ │ │ + ldr r1, [pc, #96] @ 82acd8 <__cxa_atexit@plt+0x818d28> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 82accc <__cxa_atexit@plt+0x818d1c> │ │ │ │ + ldr r0, [pc, #92] @ 82acdc <__cxa_atexit@plt+0x818d2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 82acd0 <__cxa_atexit@plt+0x818d20> │ │ │ │ + ldr r7, [pc, #44] @ 82ace0 <__cxa_atexit@plt+0x818d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 82acd4 <__cxa_atexit@plt+0x818d24> │ │ │ │ + ldr r9, [pc, #40] @ 82ace4 <__cxa_atexit@plt+0x818d34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r1, #204, 30 @ 0x330 │ │ │ │ - cmneq r1, #240 @ 0xf0 │ │ │ │ - cmneq r1, #168, 28 @ 0xa80 │ │ │ │ + cmneq r1, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r1, #224 @ 0xe0 │ │ │ │ + cmneq r1, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ad04 <__cxa_atexit@plt+0x818d54> │ │ │ │ - ldr r3, [pc, #24] @ 82ad0c <__cxa_atexit@plt+0x818d5c> │ │ │ │ + bcc 82ad14 <__cxa_atexit@plt+0x818d64> │ │ │ │ + ldr r3, [pc, #24] @ 82ad1c <__cxa_atexit@plt+0x818d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #72, 30 @ 0x120 │ │ │ │ - movteq fp, #10880 @ 0x2a80 │ │ │ │ + cmneq r1, #56, 30 @ 0xe0 │ │ │ │ + movteq fp, #10864 @ 0x2a70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ad8c <__cxa_atexit@plt+0x818ddc> │ │ │ │ + bcc 82ad9c <__cxa_atexit@plt+0x818dec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ad84 <__cxa_atexit@plt+0x818dd4> │ │ │ │ - ldr r3, [pc, #84] @ 82ad94 <__cxa_atexit@plt+0x818de4> │ │ │ │ + bhi 82ad94 <__cxa_atexit@plt+0x818de4> │ │ │ │ + ldr r3, [pc, #84] @ 82ada4 <__cxa_atexit@plt+0x818df4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82ad98 <__cxa_atexit@plt+0x818de8> │ │ │ │ + ldr r2, [pc, #80] @ 82ada8 <__cxa_atexit@plt+0x818df8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82ad9c <__cxa_atexit@plt+0x818dec> │ │ │ │ + ldr r1, [pc, #60] @ 82adac <__cxa_atexit@plt+0x818dfc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82ada0 <__cxa_atexit@plt+0x818df0> │ │ │ │ + ldr r7, [pc, #32] @ 82adb0 <__cxa_atexit@plt+0x818e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #244, 28 @ 0xf40 │ │ │ │ + cmneq r1, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r1, #208, 28 @ 0xd00 │ │ │ │ - movteq ip, #9248 @ 0x2420 │ │ │ │ + cmneq r1, #192, 28 @ 0xc00 │ │ │ │ + movteq ip, #9232 @ 0x2410 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ae40 <__cxa_atexit@plt+0x818e90> │ │ │ │ + bcc 82ae50 <__cxa_atexit@plt+0x818ea0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ae38 <__cxa_atexit@plt+0x818e88> │ │ │ │ + bhi 82ae48 <__cxa_atexit@plt+0x818e98> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #92] @ 82ae48 <__cxa_atexit@plt+0x818e98> │ │ │ │ + ldr sl, [pc, #92] @ 82ae58 <__cxa_atexit@plt+0x818ea8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 82ae4c <__cxa_atexit@plt+0x818e9c> │ │ │ │ + ldr ip, [pc, #88] @ 82ae5c <__cxa_atexit@plt+0x818eac> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, r8, r9, lr} │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 82ae50 <__cxa_atexit@plt+0x818ea0> │ │ │ │ + ldr r2, [pc, #56] @ 82ae60 <__cxa_atexit@plt+0x818eb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #76, 28 @ 0x4c0 │ │ │ │ - movteq fp, #10624 @ 0x2980 │ │ │ │ + cmneq r1, #60, 28 @ 0x3c0 │ │ │ │ + movteq fp, #10608 @ 0x2970 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ae8c <__cxa_atexit@plt+0x818edc> │ │ │ │ - ldr r3, [pc, #32] @ 82ae94 <__cxa_atexit@plt+0x818ee4> │ │ │ │ + bcc 82ae9c <__cxa_atexit@plt+0x818eec> │ │ │ │ + ldr r3, [pc, #32] @ 82aea4 <__cxa_atexit@plt+0x818ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82ae98 <__cxa_atexit@plt+0x818ee8> │ │ │ │ + ldr r7, [pc, #16] @ 82aea8 <__cxa_atexit@plt+0x818ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #200, 26 @ 0x3200 │ │ │ │ - cmneq r1, #28, 24 @ 0x1c00 │ │ │ │ - movteq ip, #8448 @ 0x2100 │ │ │ │ + cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ + cmneq r1, #12, 24 @ 0xc00 │ │ │ │ + movteq ip, #8432 @ 0x20f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82aed4 <__cxa_atexit@plt+0x818f24> │ │ │ │ - ldr r3, [pc, #32] @ 82aedc <__cxa_atexit@plt+0x818f2c> │ │ │ │ + bcc 82aee4 <__cxa_atexit@plt+0x818f34> │ │ │ │ + ldr r3, [pc, #32] @ 82aeec <__cxa_atexit@plt+0x818f3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82aee0 <__cxa_atexit@plt+0x818f30> │ │ │ │ + ldr r7, [pc, #16] @ 82aef0 <__cxa_atexit@plt+0x818f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #128, 26 @ 0x2000 │ │ │ │ - cmneq r1, #244, 24 @ 0xf400 │ │ │ │ - movteq ip, #8388 @ 0x20c4 │ │ │ │ + cmneq r1, #112, 26 @ 0x1c00 │ │ │ │ + cmneq r1, #228, 24 @ 0xe400 │ │ │ │ + movteq ip, #8372 @ 0x20b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82af60 <__cxa_atexit@plt+0x818fb0> │ │ │ │ + bcc 82af70 <__cxa_atexit@plt+0x818fc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82af58 <__cxa_atexit@plt+0x818fa8> │ │ │ │ - ldr r3, [pc, #84] @ 82af68 <__cxa_atexit@plt+0x818fb8> │ │ │ │ + bhi 82af68 <__cxa_atexit@plt+0x818fb8> │ │ │ │ + ldr r3, [pc, #84] @ 82af78 <__cxa_atexit@plt+0x818fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82af6c <__cxa_atexit@plt+0x818fbc> │ │ │ │ + ldr r2, [pc, #80] @ 82af7c <__cxa_atexit@plt+0x818fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82af70 <__cxa_atexit@plt+0x818fc0> │ │ │ │ + ldr r1, [pc, #60] @ 82af80 <__cxa_atexit@plt+0x818fd0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82af74 <__cxa_atexit@plt+0x818fc4> │ │ │ │ + ldr r7, [pc, #32] @ 82af84 <__cxa_atexit@plt+0x818fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #32, 26 @ 0x800 │ │ │ │ + cmneq r1, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r1, #252, 24 @ 0xfc00 │ │ │ │ - movteq ip, #8796 @ 0x225c │ │ │ │ + cmneq r1, #236, 24 @ 0xec00 │ │ │ │ + movteq ip, #8780 @ 0x224c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b018 <__cxa_atexit@plt+0x819068> │ │ │ │ + bcc 82b028 <__cxa_atexit@plt+0x819078> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b010 <__cxa_atexit@plt+0x819060> │ │ │ │ + bhi 82b020 <__cxa_atexit@plt+0x819070> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ - ldr r9, [pc, #96] @ 82b020 <__cxa_atexit@plt+0x819070> │ │ │ │ + ldr r9, [pc, #96] @ 82b030 <__cxa_atexit@plt+0x819080> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #92] @ 82b024 <__cxa_atexit@plt+0x819074> │ │ │ │ + ldr sl, [pc, #92] @ 82b034 <__cxa_atexit@plt+0x819084> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r1, r8} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 82b028 <__cxa_atexit@plt+0x819078> │ │ │ │ + ldr r2, [pc, #56] @ 82b038 <__cxa_atexit@plt+0x819088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #116, 24 @ 0x7400 │ │ │ │ - movteq fp, #9680 @ 0x25d0 │ │ │ │ + cmneq r1, #100, 24 @ 0x6400 │ │ │ │ + movteq fp, #9664 @ 0x25c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b064 <__cxa_atexit@plt+0x8190b4> │ │ │ │ - ldr r3, [pc, #32] @ 82b06c <__cxa_atexit@plt+0x8190bc> │ │ │ │ + bcc 82b074 <__cxa_atexit@plt+0x8190c4> │ │ │ │ + ldr r3, [pc, #32] @ 82b07c <__cxa_atexit@plt+0x8190cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82b070 <__cxa_atexit@plt+0x8190c0> │ │ │ │ + ldr r7, [pc, #16] @ 82b080 <__cxa_atexit@plt+0x8190d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #240, 22 @ 0x3c000 │ │ │ │ - cmneq r1, #160, 20 @ 0xa0000 │ │ │ │ + cmneq r1, #224, 22 @ 0x38000 │ │ │ │ + cmneq r1, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b0a0 <__cxa_atexit@plt+0x8190f0> │ │ │ │ - ldr r3, [pc, #24] @ 82b0a8 <__cxa_atexit@plt+0x8190f8> │ │ │ │ + bcc 82b0b0 <__cxa_atexit@plt+0x819100> │ │ │ │ + ldr r3, [pc, #24] @ 82b0b8 <__cxa_atexit@plt+0x819108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #172, 22 @ 0x2b000 │ │ │ │ - movteq fp, #9564 @ 0x255c │ │ │ │ + cmneq r1, #156, 22 @ 0x27000 │ │ │ │ + movteq fp, #9548 @ 0x254c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b128 <__cxa_atexit@plt+0x819178> │ │ │ │ + bcc 82b138 <__cxa_atexit@plt+0x819188> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b120 <__cxa_atexit@plt+0x819170> │ │ │ │ - ldr r3, [pc, #84] @ 82b130 <__cxa_atexit@plt+0x819180> │ │ │ │ + bhi 82b130 <__cxa_atexit@plt+0x819180> │ │ │ │ + ldr r3, [pc, #84] @ 82b140 <__cxa_atexit@plt+0x819190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82b134 <__cxa_atexit@plt+0x819184> │ │ │ │ + ldr r2, [pc, #80] @ 82b144 <__cxa_atexit@plt+0x819194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82b138 <__cxa_atexit@plt+0x819188> │ │ │ │ + ldr r1, [pc, #60] @ 82b148 <__cxa_atexit@plt+0x819198> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82b13c <__cxa_atexit@plt+0x81918c> │ │ │ │ + ldr r7, [pc, #32] @ 82b14c <__cxa_atexit@plt+0x81919c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #88, 22 @ 0x16000 │ │ │ │ + cmneq r1, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #52, 22 @ 0xd000 │ │ │ │ - movteq ip, #8356 @ 0x20a4 │ │ │ │ + cmneq r1, #36, 22 @ 0x9000 │ │ │ │ + movteq ip, #8340 @ 0x2094 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b1a4 <__cxa_atexit@plt+0x8191f4> │ │ │ │ - ldr r3, [pc, #72] @ 82b1ac <__cxa_atexit@plt+0x8191fc> │ │ │ │ + bcc 82b1b4 <__cxa_atexit@plt+0x819204> │ │ │ │ + ldr r3, [pc, #72] @ 82b1bc <__cxa_atexit@plt+0x81920c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 82b198 <__cxa_atexit@plt+0x8191e8> │ │ │ │ + beq 82b1a8 <__cxa_atexit@plt+0x8191f8> │ │ │ │ mov r7, r8 │ │ │ │ - b 82b1bc <__cxa_atexit@plt+0x81920c> │ │ │ │ + b 82b1cc <__cxa_atexit@plt+0x81921c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq ip, #8248 @ 0x2038 │ │ │ │ + movteq ip, #8232 @ 0x2028 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b234 <__cxa_atexit@plt+0x819284> │ │ │ │ + bhi 82b244 <__cxa_atexit@plt+0x819294> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r9, [pc, #92] @ 82b240 <__cxa_atexit@plt+0x819290> │ │ │ │ + ldr r9, [pc, #92] @ 82b250 <__cxa_atexit@plt+0x8192a0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 82b244 <__cxa_atexit@plt+0x819294> │ │ │ │ + ldr lr, [pc, #88] @ 82b254 <__cxa_atexit@plt+0x8192a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #35] @ 0x23 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r0, [pc, #48] @ 82b248 <__cxa_atexit@plt+0x819298> │ │ │ │ + ldr r0, [pc, #48] @ 82b258 <__cxa_atexit@plt+0x8192a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r6, #35 @ 0x23 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r1, #76, 20 @ 0x4c000 │ │ │ │ - movteq fp, #11036 @ 0x2b1c │ │ │ │ + cmneq r1, #60, 20 @ 0x3c000 │ │ │ │ + movteq fp, #11020 @ 0x2b0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b290 <__cxa_atexit@plt+0x8192e0> │ │ │ │ - ldr r3, [pc, #44] @ 82b298 <__cxa_atexit@plt+0x8192e8> │ │ │ │ + bcc 82b2a0 <__cxa_atexit@plt+0x8192f0> │ │ │ │ + ldr r3, [pc, #44] @ 82b2a8 <__cxa_atexit@plt+0x8192f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 82b29c <__cxa_atexit@plt+0x8192ec> │ │ │ │ + ldr r3, [pc, #36] @ 82b2ac <__cxa_atexit@plt+0x8192fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 82b2a0 <__cxa_atexit@plt+0x8192f0> │ │ │ │ + ldr r3, [pc, #24] @ 82b2b0 <__cxa_atexit@plt+0x819300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #208, 18 @ 0x340000 │ │ │ │ - cmneq r1, #200, 18 @ 0x320000 │ │ │ │ - cmneq r1, #64, 18 @ 0x100000 │ │ │ │ - movteq fp, #12112 @ 0x2f50 │ │ │ │ + cmneq r1, #192, 18 @ 0x300000 │ │ │ │ + cmneq r1, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq r1, #48, 18 @ 0xc0000 │ │ │ │ + movteq fp, #12096 @ 0x2f40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b330 <__cxa_atexit@plt+0x819380> │ │ │ │ + bcc 82b340 <__cxa_atexit@plt+0x819390> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b328 <__cxa_atexit@plt+0x819378> │ │ │ │ - ldr r2, [pc, #96] @ 82b338 <__cxa_atexit@plt+0x819388> │ │ │ │ + bhi 82b338 <__cxa_atexit@plt+0x819388> │ │ │ │ + ldr r2, [pc, #96] @ 82b348 <__cxa_atexit@plt+0x819398> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ - ldr lr, [pc, #80] @ 82b33c <__cxa_atexit@plt+0x81938c> │ │ │ │ + ldr lr, [pc, #80] @ 82b34c <__cxa_atexit@plt+0x81939c> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6] │ │ │ │ sub r9, r6, #28 │ │ │ │ stm r9, {r2, r3, r8} │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #56] @ 82b340 <__cxa_atexit@plt+0x819390> │ │ │ │ + ldr r0, [pc, #56] @ 82b350 <__cxa_atexit@plt+0x8193a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #92, 18 @ 0x170000 │ │ │ │ + cmneq r1, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 82b380 <__cxa_atexit@plt+0x8193d0> │ │ │ │ - ldr r7, [pc, #44] @ 82b390 <__cxa_atexit@plt+0x8193e0> │ │ │ │ + bcc 82b390 <__cxa_atexit@plt+0x8193e0> │ │ │ │ + ldr r7, [pc, #44] @ 82b3a0 <__cxa_atexit@plt+0x8193f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 82b394 <__cxa_atexit@plt+0x8193e4> │ │ │ │ + ldr r7, [pc, #32] @ 82b3a4 <__cxa_atexit@plt+0x8193f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 82b398 <__cxa_atexit@plt+0x8193e8> │ │ │ │ + ldr r8, [pc, #28] @ 82b3a8 <__cxa_atexit@plt+0x8193f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 82b39c <__cxa_atexit@plt+0x8193ec> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 82b3ac <__cxa_atexit@plt+0x8193fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, #144, 6 @ 0x40000002 │ │ │ │ - cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ - movteq fp, #11912 @ 0x2e88 │ │ │ │ - movteq fp, #11864 @ 0x2e58 │ │ │ │ + cmneq r1, #128, 6 │ │ │ │ + cmneq r1, #104, 14 @ 0x1a00000 │ │ │ │ + movteq fp, #11896 @ 0x2e78 │ │ │ │ + movteq fp, #11848 @ 0x2e48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 82b3c0 <__cxa_atexit@plt+0x819410> │ │ │ │ + ldr r3, [pc, #12] @ 82b3d0 <__cxa_atexit@plt+0x819420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq fp, #11828 @ 0x2e34 │ │ │ │ + movteq fp, #11812 @ 0x2e24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82b3e8 <__cxa_atexit@plt+0x819438> │ │ │ │ + ldr r3, [pc, #16] @ 82b3f8 <__cxa_atexit@plt+0x819448> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq fp, #11788 @ 0x2e0c │ │ │ │ + movteq fp, #11772 @ 0x2dfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b434 <__cxa_atexit@plt+0x819484> │ │ │ │ + bhi 82b444 <__cxa_atexit@plt+0x819494> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #40] @ 82b440 <__cxa_atexit@plt+0x819490> │ │ │ │ + ldr r1, [pc, #40] @ 82b450 <__cxa_atexit@plt+0x8194a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r7, [r6, #-8] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - movteq fp, #8552 @ 0x2168 │ │ │ │ + movteq fp, #8536 @ 0x2158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b480 <__cxa_atexit@plt+0x8194d0> │ │ │ │ - ldr r8, [pc, #36] @ 82b488 <__cxa_atexit@plt+0x8194d8> │ │ │ │ + bcc 82b490 <__cxa_atexit@plt+0x8194e0> │ │ │ │ + ldr r8, [pc, #36] @ 82b498 <__cxa_atexit@plt+0x8194e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82b48c <__cxa_atexit@plt+0x8194dc> │ │ │ │ + ldr r3, [pc, #32] @ 82b49c <__cxa_atexit@plt+0x8194ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82b490 <__cxa_atexit@plt+0x8194e0> │ │ │ │ + ldr r7, [pc, #20] @ 82b4a0 <__cxa_atexit@plt+0x8194f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r1, #208, 14 @ 0x3400000 │ │ │ │ - cmneq r1, #0, 16 │ │ │ │ - movteq fp, #8472 @ 0x2118 │ │ │ │ + tsteq lr, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r1, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r1, #240, 14 @ 0x3c00000 │ │ │ │ + movteq fp, #8456 @ 0x2108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b4d0 <__cxa_atexit@plt+0x819520> │ │ │ │ - ldr r8, [pc, #36] @ 82b4d8 <__cxa_atexit@plt+0x819528> │ │ │ │ + bcc 82b4e0 <__cxa_atexit@plt+0x819530> │ │ │ │ + ldr r8, [pc, #36] @ 82b4e8 <__cxa_atexit@plt+0x819538> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82b4dc <__cxa_atexit@plt+0x81952c> │ │ │ │ + ldr r3, [pc, #32] @ 82b4ec <__cxa_atexit@plt+0x81953c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82b4e0 <__cxa_atexit@plt+0x819530> │ │ │ │ + ldr r7, [pc, #20] @ 82b4f0 <__cxa_atexit@plt+0x819540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #80, 12 @ 0x5000000 │ │ │ │ - cmneq r1, #128, 14 @ 0x2000000 │ │ │ │ - cmneq r1, #176, 14 @ 0x2c00000 │ │ │ │ - movteq fp, #8392 @ 0x20c8 │ │ │ │ + tsteq lr, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r1, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq r1, #160, 14 @ 0x2800000 │ │ │ │ + movteq fp, #8376 @ 0x20b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b520 <__cxa_atexit@plt+0x819570> │ │ │ │ - ldr r8, [pc, #36] @ 82b528 <__cxa_atexit@plt+0x819578> │ │ │ │ + bcc 82b530 <__cxa_atexit@plt+0x819580> │ │ │ │ + ldr r8, [pc, #36] @ 82b538 <__cxa_atexit@plt+0x819588> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82b52c <__cxa_atexit@plt+0x81957c> │ │ │ │ + ldr r3, [pc, #32] @ 82b53c <__cxa_atexit@plt+0x81958c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82b530 <__cxa_atexit@plt+0x819580> │ │ │ │ + ldr r7, [pc, #20] @ 82b540 <__cxa_atexit@plt+0x819590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #39845888 @ 0x2600000 │ │ │ │ - cmneq r1, #48, 14 @ 0xc00000 │ │ │ │ - cmneq r1, #96, 14 @ 0x1800000 │ │ │ │ - movteq fp, #8312 @ 0x2078 │ │ │ │ + tsteq lr, #23068672 @ 0x1600000 │ │ │ │ + cmneq r1, #32, 14 @ 0x800000 │ │ │ │ + cmneq r1, #80, 14 @ 0x1400000 │ │ │ │ + movteq fp, #8296 @ 0x2068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b570 <__cxa_atexit@plt+0x8195c0> │ │ │ │ - ldr r8, [pc, #36] @ 82b578 <__cxa_atexit@plt+0x8195c8> │ │ │ │ + bcc 82b580 <__cxa_atexit@plt+0x8195d0> │ │ │ │ + ldr r8, [pc, #36] @ 82b588 <__cxa_atexit@plt+0x8195d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82b57c <__cxa_atexit@plt+0x8195cc> │ │ │ │ + ldr r3, [pc, #32] @ 82b58c <__cxa_atexit@plt+0x8195dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82b580 <__cxa_atexit@plt+0x8195d0> │ │ │ │ + ldr r7, [pc, #20] @ 82b590 <__cxa_atexit@plt+0x8195e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #1048576 @ 0x100000 │ │ │ │ - cmneq r1, #224, 12 @ 0xe000000 │ │ │ │ - cmneq r1, #16, 14 @ 0x400000 │ │ │ │ - movteq fp, #12044 @ 0x2f0c │ │ │ │ + tsteq lr, #1010827264 @ 0x3c400000 │ │ │ │ + cmneq r1, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r1, #0, 14 │ │ │ │ + movteq fp, #12028 @ 0x2efc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b698 <__cxa_atexit@plt+0x8196e8> │ │ │ │ + bcc 82b6a8 <__cxa_atexit@plt+0x8196f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b690 <__cxa_atexit@plt+0x8196e0> │ │ │ │ - ldr r9, [pc, #236] @ 82b6a0 <__cxa_atexit@plt+0x8196f0> │ │ │ │ + bhi 82b6a0 <__cxa_atexit@plt+0x8196f0> │ │ │ │ + ldr r9, [pc, #236] @ 82b6b0 <__cxa_atexit@plt+0x819700> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #232] @ 82b6a4 <__cxa_atexit@plt+0x8196f4> │ │ │ │ + ldr r8, [pc, #232] @ 82b6b4 <__cxa_atexit@plt+0x819704> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #228] @ 82b6a8 <__cxa_atexit@plt+0x8196f8> │ │ │ │ + ldr lr, [pc, #228] @ 82b6b8 <__cxa_atexit@plt+0x819708> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #224] @ 82b6ac <__cxa_atexit@plt+0x8196fc> │ │ │ │ + ldr r0, [pc, #224] @ 82b6bc <__cxa_atexit@plt+0x81970c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #220] @ 82b6b0 <__cxa_atexit@plt+0x819700> │ │ │ │ + ldr r3, [pc, #220] @ 82b6c0 <__cxa_atexit@plt+0x819710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #212] @ 82b6b4 <__cxa_atexit@plt+0x819704> │ │ │ │ + ldr r3, [pc, #212] @ 82b6c4 <__cxa_atexit@plt+0x819714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #200] @ 82b6b8 <__cxa_atexit@plt+0x819708> │ │ │ │ + ldr r2, [pc, #200] @ 82b6c8 <__cxa_atexit@plt+0x819718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ orr r2, r2, #1024 @ 0x400 │ │ │ │ - ldr r1, [pc, #184] @ 82b6bc <__cxa_atexit@plt+0x81970c> │ │ │ │ + ldr r1, [pc, #184] @ 82b6cc <__cxa_atexit@plt+0x81971c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r2, [r6, #-84] @ 0xffffffac │ │ │ │ str r1, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r2, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r1, r6, #47 @ 0x2f │ │ │ │ str r1, [r6] │ │ │ │ add r1, r3, #25 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r1, r6, #87 @ 0x57 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #79 @ 0x4f │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #128] @ 82b6c0 <__cxa_atexit@plt+0x819710> │ │ │ │ + ldr r1, [pc, #128] @ 82b6d0 <__cxa_atexit@plt+0x819720> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-16]! │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2123183,1632 +2123187,1632 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 82b6c4 <__cxa_atexit@plt+0x819714> │ │ │ │ + ldr r7, [pc, #64] @ 82b6d4 <__cxa_atexit@plt+0x819724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 82b6c8 <__cxa_atexit@plt+0x819718> │ │ │ │ + ldr r9, [pc, #60] @ 82b6d8 <__cxa_atexit@plt+0x819728> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq r1, #104, 14 @ 0x1a00000 │ │ │ │ - cmneq r1, #64, 18 @ 0x100000 │ │ │ │ - cmneq r1, #140, 24 @ 0x8c00 │ │ │ │ - cmneq r1, #252, 10 @ 0x3f000000 │ │ │ │ - cmneq r1, #176, 10 @ 0x2c000000 │ │ │ │ - cmneq r1, #172, 10 @ 0x2b000000 │ │ │ │ - movteq fp, #8484 @ 0x2124 │ │ │ │ + cmneq r1, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r1, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r1, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r1, #124, 24 @ 0x7c00 │ │ │ │ + cmneq r1, #236, 10 @ 0x3b000000 │ │ │ │ + cmneq r1, #160, 10 @ 0x28000000 │ │ │ │ + cmneq r1, #156, 10 @ 0x27000000 │ │ │ │ + movteq fp, #8468 @ 0x2114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b704 <__cxa_atexit@plt+0x819754> │ │ │ │ - ldr r3, [pc, #32] @ 82b70c <__cxa_atexit@plt+0x81975c> │ │ │ │ + bcc 82b714 <__cxa_atexit@plt+0x819764> │ │ │ │ + ldr r3, [pc, #32] @ 82b71c <__cxa_atexit@plt+0x81976c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82b710 <__cxa_atexit@plt+0x819760> │ │ │ │ + ldr r7, [pc, #16] @ 82b720 <__cxa_atexit@plt+0x819770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #80, 10 @ 0x14000000 │ │ │ │ - cmneq r1, #140, 6 @ 0x30000002 │ │ │ │ - movteq fp, #8984 @ 0x2318 │ │ │ │ + cmneq r1, #64, 10 @ 0x10000000 │ │ │ │ + cmneq r1, #124, 6 @ 0xf0000001 │ │ │ │ + movteq fp, #8968 @ 0x2308 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b77c <__cxa_atexit@plt+0x8197cc> │ │ │ │ + bcc 82b78c <__cxa_atexit@plt+0x8197dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b774 <__cxa_atexit@plt+0x8197c4> │ │ │ │ - ldr r3, [pc, #64] @ 82b784 <__cxa_atexit@plt+0x8197d4> │ │ │ │ + bhi 82b784 <__cxa_atexit@plt+0x8197d4> │ │ │ │ + ldr r3, [pc, #64] @ 82b794 <__cxa_atexit@plt+0x8197e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 82b788 <__cxa_atexit@plt+0x8197d8> │ │ │ │ + ldr r3, [pc, #44] @ 82b798 <__cxa_atexit@plt+0x8197e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 82b78c <__cxa_atexit@plt+0x8197dc> │ │ │ │ + ldr r7, [pc, #28] @ 82b79c <__cxa_atexit@plt+0x8197ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r1, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #196, 18 @ 0x310000 │ │ │ │ - movteq fp, #11408 @ 0x2c90 │ │ │ │ + cmneq r1, #180, 18 @ 0x2d0000 │ │ │ │ + movteq fp, #11392 @ 0x2c80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b7cc <__cxa_atexit@plt+0x81981c> │ │ │ │ - ldr r3, [pc, #36] @ 82b7d4 <__cxa_atexit@plt+0x819824> │ │ │ │ + bcc 82b7dc <__cxa_atexit@plt+0x81982c> │ │ │ │ + ldr r3, [pc, #36] @ 82b7e4 <__cxa_atexit@plt+0x819834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 82b7d8 <__cxa_atexit@plt+0x819828> │ │ │ │ + ldr r7, [pc, #16] @ 82b7e8 <__cxa_atexit@plt+0x819838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ - cmneq r1, #224, 6 @ 0x80000003 │ │ │ │ - movteq fp, #11344 @ 0x2c50 │ │ │ │ + cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ + cmneq r1, #208, 6 @ 0x40000003 │ │ │ │ + movteq fp, #11328 @ 0x2c40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b84c <__cxa_atexit@plt+0x81989c> │ │ │ │ + bcc 82b85c <__cxa_atexit@plt+0x8198ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b844 <__cxa_atexit@plt+0x819894> │ │ │ │ - ldr r3, [pc, #72] @ 82b854 <__cxa_atexit@plt+0x8198a4> │ │ │ │ + bhi 82b854 <__cxa_atexit@plt+0x8198a4> │ │ │ │ + ldr r3, [pc, #72] @ 82b864 <__cxa_atexit@plt+0x8198b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 82b858 <__cxa_atexit@plt+0x8198a8> │ │ │ │ + ldr r7, [pc, #48] @ 82b868 <__cxa_atexit@plt+0x8198b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 82b85c <__cxa_atexit@plt+0x8198ac> │ │ │ │ + ldr r7, [pc, #28] @ 82b86c <__cxa_atexit@plt+0x8198bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #48, 8 @ 0x30000000 │ │ │ │ + cmneq r1, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #148, 24 @ 0x9400 │ │ │ │ - movteq fp, #11116 @ 0x2b6c │ │ │ │ + cmneq r1, #132, 24 @ 0x8400 │ │ │ │ + movteq fp, #11100 @ 0x2b5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b898 <__cxa_atexit@plt+0x8198e8> │ │ │ │ - ldr r3, [pc, #32] @ 82b8a0 <__cxa_atexit@plt+0x8198f0> │ │ │ │ + bcc 82b8a8 <__cxa_atexit@plt+0x8198f8> │ │ │ │ + ldr r3, [pc, #32] @ 82b8b0 <__cxa_atexit@plt+0x819900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82b8a4 <__cxa_atexit@plt+0x8198f4> │ │ │ │ + ldr r7, [pc, #16] @ 82b8b4 <__cxa_atexit@plt+0x819904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #188, 6 @ 0xf0000002 │ │ │ │ - cmneq r1, #116, 4 @ 0x40000007 │ │ │ │ - movteq sl, #12104 @ 0x2f48 │ │ │ │ + cmneq r1, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq r1, #100, 4 @ 0x40000006 │ │ │ │ + movteq sl, #12088 @ 0x2f38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b8e0 <__cxa_atexit@plt+0x819930> │ │ │ │ - ldr r3, [pc, #32] @ 82b8e8 <__cxa_atexit@plt+0x819938> │ │ │ │ + bcc 82b8f0 <__cxa_atexit@plt+0x819940> │ │ │ │ + ldr r3, [pc, #32] @ 82b8f8 <__cxa_atexit@plt+0x819948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82b8ec <__cxa_atexit@plt+0x81993c> │ │ │ │ + ldr r7, [pc, #16] @ 82b8fc <__cxa_atexit@plt+0x81994c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 6 @ 0xd0000001 │ │ │ │ - cmneq r1, #176, 2 @ 0x2c │ │ │ │ - movteq fp, #10096 @ 0x2770 │ │ │ │ + cmneq r1, #100, 6 @ 0x90000001 │ │ │ │ + cmneq r1, #160, 2 @ 0x28 │ │ │ │ + movteq fp, #10080 @ 0x2760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b928 <__cxa_atexit@plt+0x819978> │ │ │ │ - ldr r3, [pc, #32] @ 82b930 <__cxa_atexit@plt+0x819980> │ │ │ │ + bcc 82b938 <__cxa_atexit@plt+0x819988> │ │ │ │ + ldr r3, [pc, #32] @ 82b940 <__cxa_atexit@plt+0x819990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82b934 <__cxa_atexit@plt+0x819984> │ │ │ │ + ldr r7, [pc, #16] @ 82b944 <__cxa_atexit@plt+0x819994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 6 @ 0xb0000000 │ │ │ │ - cmneq r1, #104, 24 @ 0x6800 │ │ │ │ - movteq fp, #10036 @ 0x2734 │ │ │ │ + cmneq r1, #28, 6 @ 0x70000000 │ │ │ │ + cmneq r1, #88, 24 @ 0x5800 │ │ │ │ + movteq fp, #10020 @ 0x2724 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82b9d4 <__cxa_atexit@plt+0x819a24> │ │ │ │ + bcc 82b9e4 <__cxa_atexit@plt+0x819a34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82b9cc <__cxa_atexit@plt+0x819a1c> │ │ │ │ - ldr lr, [pc, #116] @ 82b9dc <__cxa_atexit@plt+0x819a2c> │ │ │ │ + bhi 82b9dc <__cxa_atexit@plt+0x819a2c> │ │ │ │ + ldr lr, [pc, #116] @ 82b9ec <__cxa_atexit@plt+0x819a3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 82b9e0 <__cxa_atexit@plt+0x819a30> │ │ │ │ + ldr r2, [pc, #112] @ 82b9f0 <__cxa_atexit@plt+0x819a40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #92] @ 82b9e4 <__cxa_atexit@plt+0x819a34> │ │ │ │ + ldr r0, [pc, #92] @ 82b9f4 <__cxa_atexit@plt+0x819a44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr lr, [pc, #80] @ 82b9e8 <__cxa_atexit@plt+0x819a38> │ │ │ │ + ldr lr, [pc, #80] @ 82b9f8 <__cxa_atexit@plt+0x819a48> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 82b9ec <__cxa_atexit@plt+0x819a3c> │ │ │ │ + ldr r0, [pc, #60] @ 82b9fc <__cxa_atexit@plt+0x819a4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r0, r6, #14 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ - cmneq r1, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ + cmneq r1, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ - movteq fp, #9840 @ 0x2670 │ │ │ │ + cmneq r1, #164, 4 @ 0x4000000a │ │ │ │ + movteq fp, #9824 @ 0x2660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ba28 <__cxa_atexit@plt+0x819a78> │ │ │ │ - ldr r3, [pc, #32] @ 82ba30 <__cxa_atexit@plt+0x819a80> │ │ │ │ + bcc 82ba38 <__cxa_atexit@plt+0x819a88> │ │ │ │ + ldr r3, [pc, #32] @ 82ba40 <__cxa_atexit@plt+0x819a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82ba34 <__cxa_atexit@plt+0x819a84> │ │ │ │ + ldr r7, [pc, #16] @ 82ba44 <__cxa_atexit@plt+0x819a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq r1, #104, 22 @ 0x1a000 │ │ │ │ - movteq fp, #9768 @ 0x2628 │ │ │ │ + cmneq r1, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq r1, #88, 22 @ 0x16000 │ │ │ │ + movteq fp, #9752 @ 0x2618 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bac0 <__cxa_atexit@plt+0x819b10> │ │ │ │ + bcc 82bad0 <__cxa_atexit@plt+0x819b20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82bab8 <__cxa_atexit@plt+0x819b08> │ │ │ │ - ldr r3, [pc, #96] @ 82bac8 <__cxa_atexit@plt+0x819b18> │ │ │ │ + bhi 82bac8 <__cxa_atexit@plt+0x819b18> │ │ │ │ + ldr r3, [pc, #96] @ 82bad8 <__cxa_atexit@plt+0x819b28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 82bacc <__cxa_atexit@plt+0x819b1c> │ │ │ │ + ldr r2, [pc, #92] @ 82badc <__cxa_atexit@plt+0x819b2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #72] @ 82bad0 <__cxa_atexit@plt+0x819b20> │ │ │ │ + ldr r0, [pc, #72] @ 82bae0 <__cxa_atexit@plt+0x819b30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #56] @ 82bad4 <__cxa_atexit@plt+0x819b24> │ │ │ │ + ldr r2, [pc, #56] @ 82bae4 <__cxa_atexit@plt+0x819b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #14 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #204, 2 @ 0x33 │ │ │ │ - cmneq r1, #88, 8 @ 0x58000000 │ │ │ │ - cmneq r1, #200, 2 @ 0x32 │ │ │ │ - movteq sl, #11396 @ 0x2c84 │ │ │ │ + cmneq r1, #188, 2 @ 0x2f │ │ │ │ + cmneq r1, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r1, #184, 2 @ 0x2e │ │ │ │ + movteq sl, #11380 @ 0x2c74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bb10 <__cxa_atexit@plt+0x819b60> │ │ │ │ - ldr r3, [pc, #32] @ 82bb18 <__cxa_atexit@plt+0x819b68> │ │ │ │ + bcc 82bb20 <__cxa_atexit@plt+0x819b70> │ │ │ │ + ldr r3, [pc, #32] @ 82bb28 <__cxa_atexit@plt+0x819b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82bb1c <__cxa_atexit@plt+0x819b6c> │ │ │ │ + ldr r7, [pc, #16] @ 82bb2c <__cxa_atexit@plt+0x819b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #68, 2 │ │ │ │ - cmneq r1, #152 @ 0x98 │ │ │ │ - movteq sl, #11324 @ 0x2c3c │ │ │ │ + cmneq r1, #52, 2 │ │ │ │ + cmneq r1, #136 @ 0x88 │ │ │ │ + movteq sl, #11308 @ 0x2c2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bb58 <__cxa_atexit@plt+0x819ba8> │ │ │ │ - ldr r3, [pc, #32] @ 82bb60 <__cxa_atexit@plt+0x819bb0> │ │ │ │ + bcc 82bb68 <__cxa_atexit@plt+0x819bb8> │ │ │ │ + ldr r3, [pc, #32] @ 82bb70 <__cxa_atexit@plt+0x819bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82bb64 <__cxa_atexit@plt+0x819bb4> │ │ │ │ + ldr r7, [pc, #16] @ 82bb74 <__cxa_atexit@plt+0x819bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #252 @ 0xfc │ │ │ │ - cmneq r1, #80 @ 0x50 │ │ │ │ - movteq sl, #11516 @ 0x2cfc │ │ │ │ + cmneq r1, #236 @ 0xec │ │ │ │ + cmneq r1, #64 @ 0x40 │ │ │ │ + movteq sl, #11500 @ 0x2cec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bbe8 <__cxa_atexit@plt+0x819c38> │ │ │ │ + bcc 82bbf8 <__cxa_atexit@plt+0x819c48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82bbe0 <__cxa_atexit@plt+0x819c30> │ │ │ │ - ldr r3, [pc, #88] @ 82bbf0 <__cxa_atexit@plt+0x819c40> │ │ │ │ + bhi 82bbf0 <__cxa_atexit@plt+0x819c40> │ │ │ │ + ldr r3, [pc, #88] @ 82bc00 <__cxa_atexit@plt+0x819c50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 82bbf4 <__cxa_atexit@plt+0x819c44> │ │ │ │ + ldr r2, [pc, #84] @ 82bc04 <__cxa_atexit@plt+0x819c54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #60] @ 82bbf8 <__cxa_atexit@plt+0x819c48> │ │ │ │ + ldr r1, [pc, #60] @ 82bc08 <__cxa_atexit@plt+0x819c58> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82bbfc <__cxa_atexit@plt+0x819c4c> │ │ │ │ + ldr r7, [pc, #32] @ 82bc0c <__cxa_atexit@plt+0x819c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #156 @ 0x9c │ │ │ │ + cmneq r1, #140 @ 0x8c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #56, 12 @ 0x3800000 │ │ │ │ - movteq fp, #10020 @ 0x2724 │ │ │ │ + cmneq r1, #40, 12 @ 0x2800000 │ │ │ │ + movteq fp, #10004 @ 0x2714 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bc78 <__cxa_atexit@plt+0x819cc8> │ │ │ │ + bcc 82bc88 <__cxa_atexit@plt+0x819cd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82bc70 <__cxa_atexit@plt+0x819cc0> │ │ │ │ - ldr r3, [pc, #80] @ 82bc80 <__cxa_atexit@plt+0x819cd0> │ │ │ │ + bhi 82bc80 <__cxa_atexit@plt+0x819cd0> │ │ │ │ + ldr r3, [pc, #80] @ 82bc90 <__cxa_atexit@plt+0x819ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 82bc84 <__cxa_atexit@plt+0x819cd4> │ │ │ │ + ldr r7, [pc, #52] @ 82bc94 <__cxa_atexit@plt+0x819ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 82bc88 <__cxa_atexit@plt+0x819cd8> │ │ │ │ + ldr r7, [pc, #28] @ 82bc98 <__cxa_atexit@plt+0x819ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12 │ │ │ │ + cmneq r1, #252, 30 @ 0x3f0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r1, #32, 2 │ │ │ │ - movteq fp, #9896 @ 0x26a8 │ │ │ │ + cmneq r1, #16, 2 │ │ │ │ + movteq fp, #9880 @ 0x2698 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bd0c <__cxa_atexit@plt+0x819d5c> │ │ │ │ + bcc 82bd1c <__cxa_atexit@plt+0x819d6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82bd04 <__cxa_atexit@plt+0x819d54> │ │ │ │ - ldr r3, [pc, #88] @ 82bd14 <__cxa_atexit@plt+0x819d64> │ │ │ │ + bhi 82bd14 <__cxa_atexit@plt+0x819d64> │ │ │ │ + ldr r3, [pc, #88] @ 82bd24 <__cxa_atexit@plt+0x819d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r9, [r7, #24] │ │ │ │ - ldr r7, [pc, #56] @ 82bd18 <__cxa_atexit@plt+0x819d68> │ │ │ │ + ldr r7, [pc, #56] @ 82bd28 <__cxa_atexit@plt+0x819d78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 82bd1c <__cxa_atexit@plt+0x819d6c> │ │ │ │ + ldr r7, [pc, #28] @ 82bd2c <__cxa_atexit@plt+0x819d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #128, 30 @ 0x200 │ │ │ │ + cmneq r1, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r1, #80, 4 │ │ │ │ - movteq sl, #10812 @ 0x2a3c │ │ │ │ + cmneq r1, #64, 4 │ │ │ │ + movteq sl, #10796 @ 0x2a2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bd58 <__cxa_atexit@plt+0x819da8> │ │ │ │ - ldr r3, [pc, #32] @ 82bd60 <__cxa_atexit@plt+0x819db0> │ │ │ │ + bcc 82bd68 <__cxa_atexit@plt+0x819db8> │ │ │ │ + ldr r3, [pc, #32] @ 82bd70 <__cxa_atexit@plt+0x819dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82bd64 <__cxa_atexit@plt+0x819db4> │ │ │ │ + ldr r7, [pc, #16] @ 82bd74 <__cxa_atexit@plt+0x819dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #252, 28 @ 0xfc0 │ │ │ │ - cmneq r1, #80, 28 @ 0x500 │ │ │ │ - movteq sl, #10740 @ 0x29f4 │ │ │ │ + cmneq r1, #236, 28 @ 0xec0 │ │ │ │ + cmneq r1, #64, 28 @ 0x400 │ │ │ │ + movteq sl, #10724 @ 0x29e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bda0 <__cxa_atexit@plt+0x819df0> │ │ │ │ - ldr r3, [pc, #32] @ 82bda8 <__cxa_atexit@plt+0x819df8> │ │ │ │ + bcc 82bdb0 <__cxa_atexit@plt+0x819e00> │ │ │ │ + ldr r3, [pc, #32] @ 82bdb8 <__cxa_atexit@plt+0x819e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82bdac <__cxa_atexit@plt+0x819dfc> │ │ │ │ + ldr r7, [pc, #16] @ 82bdbc <__cxa_atexit@plt+0x819e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #180, 28 @ 0xb40 │ │ │ │ - cmneq r1, #8, 28 @ 0x80 │ │ │ │ - movteq fp, #9572 @ 0x2564 │ │ │ │ + cmneq r1, #164, 28 @ 0xa40 │ │ │ │ + cmneq r1, #248, 26 @ 0x3e00 │ │ │ │ + movteq fp, #9556 @ 0x2554 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82be3c <__cxa_atexit@plt+0x819e8c> │ │ │ │ + bcc 82be4c <__cxa_atexit@plt+0x819e9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82be34 <__cxa_atexit@plt+0x819e84> │ │ │ │ - ldr r3, [pc, #100] @ 82be44 <__cxa_atexit@plt+0x819e94> │ │ │ │ + bhi 82be44 <__cxa_atexit@plt+0x819e94> │ │ │ │ + ldr r3, [pc, #100] @ 82be54 <__cxa_atexit@plt+0x819ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 82be48 <__cxa_atexit@plt+0x819e98> │ │ │ │ + ldr r2, [pc, #96] @ 82be58 <__cxa_atexit@plt+0x819ea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 82be4c <__cxa_atexit@plt+0x819e9c> │ │ │ │ + ldr r0, [pc, #80] @ 82be5c <__cxa_atexit@plt+0x819eac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 82be50 <__cxa_atexit@plt+0x819ea0> │ │ │ │ + ldr r2, [pc, #68] @ 82be60 <__cxa_atexit@plt+0x819eb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 82be54 <__cxa_atexit@plt+0x819ea4> │ │ │ │ + ldr r8, [pc, #36] @ 82be64 <__cxa_atexit@plt+0x819eb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r1, #84, 28 @ 0x540 │ │ │ │ + cmneq r1, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r1, #88, 28 @ 0x580 │ │ │ │ - cmneq r1, #92, 26 @ 0x1700 │ │ │ │ + cmneq r1, #72, 28 @ 0x480 │ │ │ │ + cmneq r1, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82be84 <__cxa_atexit@plt+0x819ed4> │ │ │ │ - ldr r3, [pc, #24] @ 82be8c <__cxa_atexit@plt+0x819edc> │ │ │ │ + bcc 82be94 <__cxa_atexit@plt+0x819ee4> │ │ │ │ + ldr r3, [pc, #24] @ 82be9c <__cxa_atexit@plt+0x819eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537024 <__cxa_atexit@plt+0x525074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #200, 26 @ 0x3200 │ │ │ │ - movteq sl, #10012 @ 0x271c │ │ │ │ + cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ + movteq sl, #9996 @ 0x270c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82becc <__cxa_atexit@plt+0x819f1c> │ │ │ │ - ldr r8, [pc, #36] @ 82bed4 <__cxa_atexit@plt+0x819f24> │ │ │ │ + bcc 82bedc <__cxa_atexit@plt+0x819f2c> │ │ │ │ + ldr r8, [pc, #36] @ 82bee4 <__cxa_atexit@plt+0x819f34> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82bed8 <__cxa_atexit@plt+0x819f28> │ │ │ │ + ldr r3, [pc, #32] @ 82bee8 <__cxa_atexit@plt+0x819f38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82bedc <__cxa_atexit@plt+0x819f2c> │ │ │ │ + ldr r7, [pc, #20] @ 82beec <__cxa_atexit@plt+0x819f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #172, 24 @ 0xac00 │ │ │ │ - cmneq r1, #132, 26 @ 0x2100 │ │ │ │ - cmneq r1, #180, 26 @ 0x2d00 │ │ │ │ - movteq sl, #9944 @ 0x26d8 │ │ │ │ + tsteq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #164, 26 @ 0x2900 │ │ │ │ + movteq sl, #9928 @ 0x26c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bf3c <__cxa_atexit@plt+0x819f8c> │ │ │ │ + bcc 82bf4c <__cxa_atexit@plt+0x819f9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82bf34 <__cxa_atexit@plt+0x819f84> │ │ │ │ - ldr r3, [pc, #52] @ 82bf44 <__cxa_atexit@plt+0x819f94> │ │ │ │ + bhi 82bf44 <__cxa_atexit@plt+0x819f94> │ │ │ │ + ldr r3, [pc, #52] @ 82bf54 <__cxa_atexit@plt+0x819fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82bf48 <__cxa_atexit@plt+0x819f98> │ │ │ │ + ldr r2, [pc, #48] @ 82bf58 <__cxa_atexit@plt+0x819fa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82bf4c <__cxa_atexit@plt+0x819f9c> │ │ │ │ + ldr r7, [pc, #28] @ 82bf5c <__cxa_atexit@plt+0x819fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #36, 26 @ 0x900 │ │ │ │ - cmneq r1, #8, 30 │ │ │ │ - movteq sl, #9848 @ 0x2678 │ │ │ │ + cmneq r1, #20, 26 @ 0x500 │ │ │ │ + cmneq r1, #248, 28 @ 0xf80 │ │ │ │ + movteq sl, #9832 @ 0x2668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82bfac <__cxa_atexit@plt+0x819ffc> │ │ │ │ + bcc 82bfbc <__cxa_atexit@plt+0x81a00c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82bfa4 <__cxa_atexit@plt+0x819ff4> │ │ │ │ - ldr r3, [pc, #52] @ 82bfb4 <__cxa_atexit@plt+0x81a004> │ │ │ │ + bhi 82bfb4 <__cxa_atexit@plt+0x81a004> │ │ │ │ + ldr r3, [pc, #52] @ 82bfc4 <__cxa_atexit@plt+0x81a014> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82bfb8 <__cxa_atexit@plt+0x81a008> │ │ │ │ + ldr r2, [pc, #48] @ 82bfc8 <__cxa_atexit@plt+0x81a018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82bfbc <__cxa_atexit@plt+0x81a00c> │ │ │ │ + ldr r7, [pc, #28] @ 82bfcc <__cxa_atexit@plt+0x81a01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #180, 24 @ 0xb400 │ │ │ │ - cmneq r1, #48, 16 @ 0x300000 │ │ │ │ - movteq fp, #9092 @ 0x2384 │ │ │ │ + cmneq r1, #164, 24 @ 0xa400 │ │ │ │ + cmneq r1, #32, 16 @ 0x200000 │ │ │ │ + movteq fp, #9076 @ 0x2374 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c068 <__cxa_atexit@plt+0x81a0b8> │ │ │ │ + bcc 82c078 <__cxa_atexit@plt+0x81a0c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c060 <__cxa_atexit@plt+0x81a0b0> │ │ │ │ - ldr r3, [pc, #128] @ 82c070 <__cxa_atexit@plt+0x81a0c0> │ │ │ │ + bhi 82c070 <__cxa_atexit@plt+0x81a0c0> │ │ │ │ + ldr r3, [pc, #128] @ 82c080 <__cxa_atexit@plt+0x81a0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r8, [pc, #96] @ 82c074 <__cxa_atexit@plt+0x81a0c4> │ │ │ │ + ldr r8, [pc, #96] @ 82c084 <__cxa_atexit@plt+0x81a0d4> │ │ │ │ add r8, pc, r8 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r9, [pc, #88] @ 82c078 <__cxa_atexit@plt+0x81a0c8> │ │ │ │ + ldr r9, [pc, #88] @ 82c088 <__cxa_atexit@plt+0x81a0d8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 82c07c <__cxa_atexit@plt+0x81a0cc> │ │ │ │ + ldr sl, [pc, #84] @ 82c08c <__cxa_atexit@plt+0x81a0dc> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #36] @ 82c080 <__cxa_atexit@plt+0x81a0d0> │ │ │ │ + ldr r7, [pc, #36] @ 82c090 <__cxa_atexit@plt+0x81a0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r1, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - cmneq r1, #244, 28 @ 0xf40 │ │ │ │ - movteq sl, #9648 @ 0x25b0 │ │ │ │ + cmneq r1, #228, 28 @ 0xe40 │ │ │ │ + movteq sl, #9632 @ 0x25a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82c0e4 <__cxa_atexit@plt+0x81a134> │ │ │ │ + bne 82c0f4 <__cxa_atexit@plt+0x81a144> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c0f8 <__cxa_atexit@plt+0x81a148> │ │ │ │ + bhi 82c108 <__cxa_atexit@plt+0x81a158> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #80] @ 82c108 <__cxa_atexit@plt+0x81a158> │ │ │ │ + ldr r3, [pc, #80] @ 82c118 <__cxa_atexit@plt+0x81a168> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 82c10c <__cxa_atexit@plt+0x81a15c> │ │ │ │ + ldr r2, [pc, #76] @ 82c11c <__cxa_atexit@plt+0x81a16c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 82c110 <__cxa_atexit@plt+0x81a160> │ │ │ │ + ldr r7, [pc, #48] @ 82c120 <__cxa_atexit@plt+0x81a170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 82c104 <__cxa_atexit@plt+0x81a154> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 82c114 <__cxa_atexit@plt+0x81a164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #236, 12 @ 0xec00000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - cmneq r1, #112, 22 @ 0x1c000 │ │ │ │ + cmneq r1, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c140 <__cxa_atexit@plt+0x81a190> │ │ │ │ - ldr r3, [pc, #24] @ 82c148 <__cxa_atexit@plt+0x81a198> │ │ │ │ + bcc 82c150 <__cxa_atexit@plt+0x81a1a0> │ │ │ │ + ldr r3, [pc, #24] @ 82c158 <__cxa_atexit@plt+0x81a1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12, 22 @ 0x3000 │ │ │ │ - movteq fp, #8712 @ 0x2208 │ │ │ │ + cmneq r1, #252, 20 @ 0xfc000 │ │ │ │ + movteq fp, #8696 @ 0x21f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c1cc <__cxa_atexit@plt+0x81a21c> │ │ │ │ + bhi 82c1dc <__cxa_atexit@plt+0x81a22c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ - ldr r9, [pc, #80] @ 82c1dc <__cxa_atexit@plt+0x81a22c> │ │ │ │ + ldr r9, [pc, #80] @ 82c1ec <__cxa_atexit@plt+0x81a23c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #72] @ 82c1e0 <__cxa_atexit@plt+0x81a230> │ │ │ │ + ldr r7, [pc, #72] @ 82c1f0 <__cxa_atexit@plt+0x81a240> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #28] @ 82c1e4 <__cxa_atexit@plt+0x81a234> │ │ │ │ + ldr r7, [pc, #28] @ 82c1f4 <__cxa_atexit@plt+0x81a244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq r1, #216, 26 @ 0x3600 │ │ │ │ - movteq sl, #11768 @ 0x2df8 │ │ │ │ + cmneq r1, #200, 26 @ 0x3200 │ │ │ │ + movteq sl, #11752 @ 0x2de8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c224 <__cxa_atexit@plt+0x81a274> │ │ │ │ - ldr r3, [pc, #36] @ 82c22c <__cxa_atexit@plt+0x81a27c> │ │ │ │ + bcc 82c234 <__cxa_atexit@plt+0x81a284> │ │ │ │ + ldr r3, [pc, #36] @ 82c23c <__cxa_atexit@plt+0x81a28c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 82c230 <__cxa_atexit@plt+0x81a280> │ │ │ │ + ldr r7, [pc, #16] @ 82c240 <__cxa_atexit@plt+0x81a290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #52, 20 @ 0x34000 │ │ │ │ - cmneq r1, #24, 10 @ 0x6000000 │ │ │ │ + cmneq r1, #36, 20 @ 0x24000 │ │ │ │ + cmneq r1, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c260 <__cxa_atexit@plt+0x81a2b0> │ │ │ │ - ldr r3, [pc, #24] @ 82c268 <__cxa_atexit@plt+0x81a2b8> │ │ │ │ + bcc 82c270 <__cxa_atexit@plt+0x81a2c0> │ │ │ │ + ldr r3, [pc, #24] @ 82c278 <__cxa_atexit@plt+0x81a2c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #236, 18 @ 0x3b0000 │ │ │ │ - movteq sl, #11648 @ 0x2d80 │ │ │ │ + cmneq r1, #220, 18 @ 0x370000 │ │ │ │ + movteq sl, #11632 @ 0x2d70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c2f8 <__cxa_atexit@plt+0x81a348> │ │ │ │ + bcc 82c308 <__cxa_atexit@plt+0x81a358> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c2f0 <__cxa_atexit@plt+0x81a340> │ │ │ │ - ldr lr, [pc, #100] @ 82c300 <__cxa_atexit@plt+0x81a350> │ │ │ │ + bhi 82c300 <__cxa_atexit@plt+0x81a350> │ │ │ │ + ldr lr, [pc, #100] @ 82c310 <__cxa_atexit@plt+0x81a360> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 82c304 <__cxa_atexit@plt+0x81a354> │ │ │ │ + ldr r2, [pc, #96] @ 82c314 <__cxa_atexit@plt+0x81a364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 82c308 <__cxa_atexit@plt+0x81a358> │ │ │ │ + ldr r3, [pc, #68] @ 82c318 <__cxa_atexit@plt+0x81a368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 82c30c <__cxa_atexit@plt+0x81a35c> │ │ │ │ + ldr r7, [pc, #32] @ 82c31c <__cxa_atexit@plt+0x81a36c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #152, 18 @ 0x260000 │ │ │ │ + cmneq r1, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r1, #100, 18 @ 0x190000 │ │ │ │ - movteq fp, #8276 @ 0x2054 │ │ │ │ + cmneq r1, #84, 18 @ 0x150000 │ │ │ │ + movteq fp, #8260 @ 0x2044 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c3c4 <__cxa_atexit@plt+0x81a414> │ │ │ │ + bcc 82c3d4 <__cxa_atexit@plt+0x81a424> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c3bc <__cxa_atexit@plt+0x81a40c> │ │ │ │ + bhi 82c3cc <__cxa_atexit@plt+0x81a41c> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ str r2, [r6] │ │ │ │ - ldr r1, [pc, #92] @ 82c3cc <__cxa_atexit@plt+0x81a41c> │ │ │ │ + ldr r1, [pc, #92] @ 82c3dc <__cxa_atexit@plt+0x81a42c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #88] @ 82c3d0 <__cxa_atexit@plt+0x81a420> │ │ │ │ + ldr r2, [pc, #88] @ 82c3e0 <__cxa_atexit@plt+0x81a430> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 82c3d4 <__cxa_atexit@plt+0x81a424> │ │ │ │ + ldr r2, [pc, #56] @ 82c3e4 <__cxa_atexit@plt+0x81a434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - cmneq r1, #200, 16 @ 0xc80000 │ │ │ │ - movteq sl, #8768 @ 0x2240 │ │ │ │ + cmneq r1, #184, 16 @ 0xb80000 │ │ │ │ + movteq sl, #8752 @ 0x2230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c410 <__cxa_atexit@plt+0x81a460> │ │ │ │ - ldr r3, [pc, #32] @ 82c418 <__cxa_atexit@plt+0x81a468> │ │ │ │ + bcc 82c420 <__cxa_atexit@plt+0x81a470> │ │ │ │ + ldr r3, [pc, #32] @ 82c428 <__cxa_atexit@plt+0x81a478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82c41c <__cxa_atexit@plt+0x81a46c> │ │ │ │ + ldr r7, [pc, #16] @ 82c42c <__cxa_atexit@plt+0x81a47c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #68, 16 @ 0x440000 │ │ │ │ - cmneq r1, #236 @ 0xec │ │ │ │ + cmneq r1, #52, 16 @ 0x340000 │ │ │ │ + cmneq r1, #220 @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c44c <__cxa_atexit@plt+0x81a49c> │ │ │ │ - ldr r3, [pc, #24] @ 82c454 <__cxa_atexit@plt+0x81a4a4> │ │ │ │ + bcc 82c45c <__cxa_atexit@plt+0x81a4ac> │ │ │ │ + ldr r3, [pc, #24] @ 82c464 <__cxa_atexit@plt+0x81a4b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #0, 16 │ │ │ │ - movteq sl, #8652 @ 0x21cc │ │ │ │ + cmneq r1, #240, 14 @ 0x3c00000 │ │ │ │ + movteq sl, #8636 @ 0x21bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c4d4 <__cxa_atexit@plt+0x81a524> │ │ │ │ + bcc 82c4e4 <__cxa_atexit@plt+0x81a534> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c4cc <__cxa_atexit@plt+0x81a51c> │ │ │ │ - ldr r3, [pc, #84] @ 82c4dc <__cxa_atexit@plt+0x81a52c> │ │ │ │ + bhi 82c4dc <__cxa_atexit@plt+0x81a52c> │ │ │ │ + ldr r3, [pc, #84] @ 82c4ec <__cxa_atexit@plt+0x81a53c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82c4e0 <__cxa_atexit@plt+0x81a530> │ │ │ │ + ldr r2, [pc, #80] @ 82c4f0 <__cxa_atexit@plt+0x81a540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82c4e4 <__cxa_atexit@plt+0x81a534> │ │ │ │ + ldr r1, [pc, #60] @ 82c4f4 <__cxa_atexit@plt+0x81a544> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82c4e8 <__cxa_atexit@plt+0x81a538> │ │ │ │ + ldr r7, [pc, #32] @ 82c4f8 <__cxa_atexit@plt+0x81a548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq r1, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #136, 14 @ 0x2200000 │ │ │ │ - movteq sl, #11688 @ 0x2da8 │ │ │ │ + cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ + movteq sl, #11672 @ 0x2d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c524 <__cxa_atexit@plt+0x81a574> │ │ │ │ - ldr r3, [pc, #32] @ 82c52c <__cxa_atexit@plt+0x81a57c> │ │ │ │ + bcc 82c534 <__cxa_atexit@plt+0x81a584> │ │ │ │ + ldr r3, [pc, #32] @ 82c53c <__cxa_atexit@plt+0x81a58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82c530 <__cxa_atexit@plt+0x81a580> │ │ │ │ + ldr r7, [pc, #16] @ 82c540 <__cxa_atexit@plt+0x81a590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #48, 14 @ 0xc00000 │ │ │ │ - cmneq r1, #52, 20 @ 0x34000 │ │ │ │ - movteq sl, #11628 @ 0x2d6c │ │ │ │ + cmneq r1, #32, 14 @ 0x800000 │ │ │ │ + cmneq r1, #36, 20 @ 0x24000 │ │ │ │ + movteq sl, #11612 @ 0x2d5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c59c <__cxa_atexit@plt+0x81a5ec> │ │ │ │ + bcc 82c5ac <__cxa_atexit@plt+0x81a5fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c594 <__cxa_atexit@plt+0x81a5e4> │ │ │ │ - ldr r3, [pc, #64] @ 82c5a4 <__cxa_atexit@plt+0x81a5f4> │ │ │ │ + bhi 82c5a4 <__cxa_atexit@plt+0x81a5f4> │ │ │ │ + ldr r3, [pc, #64] @ 82c5b4 <__cxa_atexit@plt+0x81a604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 82c5a8 <__cxa_atexit@plt+0x81a5f8> │ │ │ │ + ldr r3, [pc, #44] @ 82c5b8 <__cxa_atexit@plt+0x81a608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 82c5ac <__cxa_atexit@plt+0x81a5fc> │ │ │ │ + ldr r7, [pc, #28] @ 82c5bc <__cxa_atexit@plt+0x81a60c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #216, 12 @ 0xd800000 │ │ │ │ + cmneq r1, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #252, 14 @ 0x3f00000 │ │ │ │ - movteq sl, #11444 @ 0x2cb4 │ │ │ │ + cmneq r1, #236, 14 @ 0x3b00000 │ │ │ │ + movteq sl, #11428 @ 0x2ca4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c5f8 <__cxa_atexit@plt+0x81a648> │ │ │ │ - ldr r3, [pc, #48] @ 82c600 <__cxa_atexit@plt+0x81a650> │ │ │ │ + bcc 82c608 <__cxa_atexit@plt+0x81a658> │ │ │ │ + ldr r3, [pc, #48] @ 82c610 <__cxa_atexit@plt+0x81a660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 82c604 <__cxa_atexit@plt+0x81a654> │ │ │ │ + ldr r3, [pc, #36] @ 82c614 <__cxa_atexit@plt+0x81a664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 82c608 <__cxa_atexit@plt+0x81a658> │ │ │ │ + ldr r8, [pc, #24] @ 82c618 <__cxa_atexit@plt+0x81a668> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #108, 12 @ 0x6c00000 │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ - cmneq r1, #144, 8 @ 0x90000000 │ │ │ │ - movteq sl, #11368 @ 0x2c68 │ │ │ │ + cmneq r1, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq r1, #4, 26 @ 0x100 │ │ │ │ + cmneq r1, #128, 8 @ 0x80000000 │ │ │ │ + movteq sl, #11352 @ 0x2c58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c680 <__cxa_atexit@plt+0x81a6d0> │ │ │ │ + bcc 82c690 <__cxa_atexit@plt+0x81a6e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c678 <__cxa_atexit@plt+0x81a6c8> │ │ │ │ - ldr r3, [pc, #76] @ 82c688 <__cxa_atexit@plt+0x81a6d8> │ │ │ │ + bhi 82c688 <__cxa_atexit@plt+0x81a6d8> │ │ │ │ + ldr r3, [pc, #76] @ 82c698 <__cxa_atexit@plt+0x81a6e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #56] @ 82c68c <__cxa_atexit@plt+0x81a6dc> │ │ │ │ + ldr r2, [pc, #56] @ 82c69c <__cxa_atexit@plt+0x81a6ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 82c690 <__cxa_atexit@plt+0x81a6e0> │ │ │ │ + ldr r7, [pc, #40] @ 82c6a0 <__cxa_atexit@plt+0x81a6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 82c694 <__cxa_atexit@plt+0x81a6e4> │ │ │ │ + ldr r7, [pc, #32] @ 82c6a4 <__cxa_atexit@plt+0x81a6f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #0, 12 │ │ │ │ + cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r1, #240, 24 @ 0xf000 │ │ │ │ - cmneq r1, #164, 20 @ 0xa4000 │ │ │ │ - movteq sl, #11244 @ 0x2bec │ │ │ │ + cmneq r1, #224, 24 @ 0xe000 │ │ │ │ + cmneq r1, #148, 20 @ 0x94000 │ │ │ │ + movteq sl, #11228 @ 0x2bdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c720 <__cxa_atexit@plt+0x81a770> │ │ │ │ + bcc 82c730 <__cxa_atexit@plt+0x81a780> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c718 <__cxa_atexit@plt+0x81a768> │ │ │ │ - ldr r3, [pc, #96] @ 82c728 <__cxa_atexit@plt+0x81a778> │ │ │ │ + bhi 82c728 <__cxa_atexit@plt+0x81a778> │ │ │ │ + ldr r3, [pc, #96] @ 82c738 <__cxa_atexit@plt+0x81a788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 82c72c <__cxa_atexit@plt+0x81a77c> │ │ │ │ + ldr r1, [pc, #80] @ 82c73c <__cxa_atexit@plt+0x81a78c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 82c730 <__cxa_atexit@plt+0x81a780> │ │ │ │ + ldr r3, [pc, #68] @ 82c740 <__cxa_atexit@plt+0x81a790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 82c734 <__cxa_atexit@plt+0x81a784> │ │ │ │ + ldr r3, [pc, #60] @ 82c744 <__cxa_atexit@plt+0x81a794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 82c738 <__cxa_atexit@plt+0x81a788> │ │ │ │ + ldr r8, [pc, #36] @ 82c748 <__cxa_atexit@plt+0x81a798> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r1, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #120, 10 @ 0x1e000000 │ │ │ │ - cmneq r1, #80, 12 @ 0x5000000 │ │ │ │ - cmneq r1, #144, 12 @ 0x9000000 │ │ │ │ - movteq sl, #11124 @ 0x2b74 │ │ │ │ + cmneq r1, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq r1, #64, 12 @ 0x4000000 │ │ │ │ + cmneq r1, #128, 12 @ 0x8000000 │ │ │ │ + movteq sl, #11108 @ 0x2b64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c7c8 <__cxa_atexit@plt+0x81a818> │ │ │ │ + bcc 82c7d8 <__cxa_atexit@plt+0x81a828> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c7c0 <__cxa_atexit@plt+0x81a810> │ │ │ │ - ldr lr, [pc, #100] @ 82c7d0 <__cxa_atexit@plt+0x81a820> │ │ │ │ + bhi 82c7d0 <__cxa_atexit@plt+0x81a820> │ │ │ │ + ldr lr, [pc, #100] @ 82c7e0 <__cxa_atexit@plt+0x81a830> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 82c7d4 <__cxa_atexit@plt+0x81a824> │ │ │ │ + ldr r2, [pc, #96] @ 82c7e4 <__cxa_atexit@plt+0x81a834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 82c7d8 <__cxa_atexit@plt+0x81a828> │ │ │ │ + ldr r3, [pc, #68] @ 82c7e8 <__cxa_atexit@plt+0x81a838> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 82c7dc <__cxa_atexit@plt+0x81a82c> │ │ │ │ + ldr r7, [pc, #32] @ 82c7ec <__cxa_atexit@plt+0x81a83c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r1, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r1, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r1, #148, 14 @ 0x2500000 │ │ │ │ - movteq sl, #10852 @ 0x2a64 │ │ │ │ + cmneq r1, #132, 14 @ 0x2100000 │ │ │ │ + movteq sl, #10836 @ 0x2a54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c818 <__cxa_atexit@plt+0x81a868> │ │ │ │ - ldr r3, [pc, #32] @ 82c820 <__cxa_atexit@plt+0x81a870> │ │ │ │ + bcc 82c828 <__cxa_atexit@plt+0x81a878> │ │ │ │ + ldr r3, [pc, #32] @ 82c830 <__cxa_atexit@plt+0x81a880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82c824 <__cxa_atexit@plt+0x81a874> │ │ │ │ + ldr r7, [pc, #16] @ 82c834 <__cxa_atexit@plt+0x81a884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #60, 8 @ 0x3c000000 │ │ │ │ - cmneq r1, #76, 6 @ 0x30000001 │ │ │ │ - movteq r9, #12232 @ 0x2fc8 │ │ │ │ + cmneq r1, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq r1, #60, 6 @ 0xf0000000 │ │ │ │ + movteq r9, #12216 @ 0x2fb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c860 <__cxa_atexit@plt+0x81a8b0> │ │ │ │ - ldr r3, [pc, #32] @ 82c868 <__cxa_atexit@plt+0x81a8b8> │ │ │ │ + bcc 82c870 <__cxa_atexit@plt+0x81a8c0> │ │ │ │ + ldr r3, [pc, #32] @ 82c878 <__cxa_atexit@plt+0x81a8c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82c86c <__cxa_atexit@plt+0x81a8bc> │ │ │ │ + ldr r7, [pc, #16] @ 82c87c <__cxa_atexit@plt+0x81a8cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #244, 6 @ 0xd0000003 │ │ │ │ - cmneq r1, #48, 4 │ │ │ │ - movteq r9, #12132 @ 0x2f64 │ │ │ │ + cmneq r1, #228, 6 @ 0x90000003 │ │ │ │ + cmneq r1, #32, 4 │ │ │ │ + movteq r9, #12116 @ 0x2f54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c8a8 <__cxa_atexit@plt+0x81a8f8> │ │ │ │ - ldr r3, [pc, #32] @ 82c8b0 <__cxa_atexit@plt+0x81a900> │ │ │ │ + bcc 82c8b8 <__cxa_atexit@plt+0x81a908> │ │ │ │ + ldr r3, [pc, #32] @ 82c8c0 <__cxa_atexit@plt+0x81a910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82c8b4 <__cxa_atexit@plt+0x81a904> │ │ │ │ + ldr r7, [pc, #16] @ 82c8c4 <__cxa_atexit@plt+0x81a914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #172, 6 @ 0xb0000002 │ │ │ │ - cmneq r1, #0, 4 │ │ │ │ - movteq sl, #10648 @ 0x2998 │ │ │ │ + cmneq r1, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r1, #240, 2 @ 0x3c │ │ │ │ + movteq sl, #10632 @ 0x2988 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82c974 <__cxa_atexit@plt+0x81a9c4> │ │ │ │ + bcc 82c984 <__cxa_atexit@plt+0x81a9d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82c96c <__cxa_atexit@plt+0x81a9bc> │ │ │ │ - ldr r9, [pc, #148] @ 82c97c <__cxa_atexit@plt+0x81a9cc> │ │ │ │ + bhi 82c97c <__cxa_atexit@plt+0x81a9cc> │ │ │ │ + ldr r9, [pc, #148] @ 82c98c <__cxa_atexit@plt+0x81a9dc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #144] @ 82c980 <__cxa_atexit@plt+0x81a9d0> │ │ │ │ + ldr r2, [pc, #144] @ 82c990 <__cxa_atexit@plt+0x81a9e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #120] @ 82c984 <__cxa_atexit@plt+0x81a9d4> │ │ │ │ + ldr lr, [pc, #120] @ 82c994 <__cxa_atexit@plt+0x81a9e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #116] @ 82c988 <__cxa_atexit@plt+0x81a9d8> │ │ │ │ + ldr sl, [pc, #116] @ 82c998 <__cxa_atexit@plt+0x81a9e8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r9, [pc, #104] @ 82c98c <__cxa_atexit@plt+0x81a9dc> │ │ │ │ + ldr r9, [pc, #104] @ 82c99c <__cxa_atexit@plt+0x81a9ec> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r9, [pc, #92] @ 82c990 <__cxa_atexit@plt+0x81a9e0> │ │ │ │ + ldr r9, [pc, #92] @ 82c9a0 <__cxa_atexit@plt+0x81a9f0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ stmdb r6, {r1, r3, lr} │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r3, [pc, #64] @ 82c994 <__cxa_atexit@plt+0x81a9e4> │ │ │ │ + ldr r3, [pc, #64] @ 82c9a4 <__cxa_atexit@plt+0x81a9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-52]! @ 0xffffffcc │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r1, #76, 6 @ 0x30000001 │ │ │ │ - cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ - cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq r1, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq r1, #196, 10 @ 0x31000000 │ │ │ │ + cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r1, #16, 6 @ 0x40000000 │ │ │ │ - movteq sl, #10540 @ 0x292c │ │ │ │ + cmneq r1, #0, 6 │ │ │ │ + movteq sl, #10524 @ 0x291c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ca3c <__cxa_atexit@plt+0x81aa8c> │ │ │ │ + bcc 82ca4c <__cxa_atexit@plt+0x81aa9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ca34 <__cxa_atexit@plt+0x81aa84> │ │ │ │ - ldr r3, [pc, #124] @ 82ca44 <__cxa_atexit@plt+0x81aa94> │ │ │ │ + bhi 82ca44 <__cxa_atexit@plt+0x81aa94> │ │ │ │ + ldr r3, [pc, #124] @ 82ca54 <__cxa_atexit@plt+0x81aaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #84] @ 82ca48 <__cxa_atexit@plt+0x81aa98> │ │ │ │ + ldr r9, [pc, #84] @ 82ca58 <__cxa_atexit@plt+0x81aaa8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #68] @ 82ca4c <__cxa_atexit@plt+0x81aa9c> │ │ │ │ + ldr r1, [pc, #68] @ 82ca5c <__cxa_atexit@plt+0x81aaac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 82ca50 <__cxa_atexit@plt+0x81aaa0> │ │ │ │ + ldr r7, [pc, #32] @ 82ca60 <__cxa_atexit@plt+0x81aab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 4 @ 0x40000007 │ │ │ │ + cmneq r1, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - cmneq r1, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r1, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ca80 <__cxa_atexit@plt+0x81aad0> │ │ │ │ - ldr r3, [pc, #24] @ 82ca88 <__cxa_atexit@plt+0x81aad8> │ │ │ │ + bcc 82ca90 <__cxa_atexit@plt+0x81aae0> │ │ │ │ + ldr r3, [pc, #24] @ 82ca98 <__cxa_atexit@plt+0x81aae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537024 <__cxa_atexit@plt+0x525074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #204, 2 @ 0x33 │ │ │ │ - movteq r9, #11040 @ 0x2b20 │ │ │ │ + cmneq r1, #188, 2 @ 0x2f │ │ │ │ + movteq r9, #11024 @ 0x2b10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cac8 <__cxa_atexit@plt+0x81ab18> │ │ │ │ - ldr r8, [pc, #36] @ 82cad0 <__cxa_atexit@plt+0x81ab20> │ │ │ │ + bcc 82cad8 <__cxa_atexit@plt+0x81ab28> │ │ │ │ + ldr r8, [pc, #36] @ 82cae0 <__cxa_atexit@plt+0x81ab30> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82cad4 <__cxa_atexit@plt+0x81ab24> │ │ │ │ + ldr r3, [pc, #32] @ 82cae4 <__cxa_atexit@plt+0x81ab34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82cad8 <__cxa_atexit@plt+0x81ab28> │ │ │ │ + ldr r7, [pc, #20] @ 82cae8 <__cxa_atexit@plt+0x81ab38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #191 @ 0xbf │ │ │ │ - cmneq r1, #136, 2 @ 0x22 │ │ │ │ - cmneq r1, #184, 2 @ 0x2e │ │ │ │ - movteq r9, #10972 @ 0x2adc │ │ │ │ + tsteq lr, #175 @ 0xaf │ │ │ │ + cmneq r1, #120, 2 │ │ │ │ + cmneq r1, #168, 2 @ 0x2a │ │ │ │ + movteq r9, #10956 @ 0x2acc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cb38 <__cxa_atexit@plt+0x81ab88> │ │ │ │ + bcc 82cb48 <__cxa_atexit@plt+0x81ab98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82cb30 <__cxa_atexit@plt+0x81ab80> │ │ │ │ - ldr r3, [pc, #52] @ 82cb40 <__cxa_atexit@plt+0x81ab90> │ │ │ │ + bhi 82cb40 <__cxa_atexit@plt+0x81ab90> │ │ │ │ + ldr r3, [pc, #52] @ 82cb50 <__cxa_atexit@plt+0x81aba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82cb44 <__cxa_atexit@plt+0x81ab94> │ │ │ │ + ldr r2, [pc, #48] @ 82cb54 <__cxa_atexit@plt+0x81aba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82cb48 <__cxa_atexit@plt+0x81ab98> │ │ │ │ + ldr r7, [pc, #28] @ 82cb58 <__cxa_atexit@plt+0x81aba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #40, 2 │ │ │ │ - cmneq r1, #12, 6 @ 0x30000000 │ │ │ │ - movteq r9, #10876 @ 0x2a7c │ │ │ │ + cmneq r1, #24, 2 │ │ │ │ + cmneq r1, #252, 4 @ 0xc000000f │ │ │ │ + movteq r9, #10860 @ 0x2a6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cba8 <__cxa_atexit@plt+0x81abf8> │ │ │ │ + bcc 82cbb8 <__cxa_atexit@plt+0x81ac08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82cba0 <__cxa_atexit@plt+0x81abf0> │ │ │ │ - ldr r3, [pc, #52] @ 82cbb0 <__cxa_atexit@plt+0x81ac00> │ │ │ │ + bhi 82cbb0 <__cxa_atexit@plt+0x81ac00> │ │ │ │ + ldr r3, [pc, #52] @ 82cbc0 <__cxa_atexit@plt+0x81ac10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82cbb4 <__cxa_atexit@plt+0x81ac04> │ │ │ │ + ldr r2, [pc, #48] @ 82cbc4 <__cxa_atexit@plt+0x81ac14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82cbb8 <__cxa_atexit@plt+0x81ac08> │ │ │ │ + ldr r7, [pc, #28] @ 82cbc8 <__cxa_atexit@plt+0x81ac18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #184 @ 0xb8 │ │ │ │ - cmneq r1, #52, 24 @ 0x3400 │ │ │ │ - movteq sl, #10008 @ 0x2718 │ │ │ │ + cmneq r1, #168 @ 0xa8 │ │ │ │ + cmneq r1, #36, 24 @ 0x2400 │ │ │ │ + movteq sl, #9992 @ 0x2708 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cc54 <__cxa_atexit@plt+0x81aca4> │ │ │ │ + bcc 82cc64 <__cxa_atexit@plt+0x81acb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82cc4c <__cxa_atexit@plt+0x81ac9c> │ │ │ │ - ldr r3, [pc, #112] @ 82cc5c <__cxa_atexit@plt+0x81acac> │ │ │ │ + bhi 82cc5c <__cxa_atexit@plt+0x81acac> │ │ │ │ + ldr r3, [pc, #112] @ 82cc6c <__cxa_atexit@plt+0x81acbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add sl, r7, #24 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r8, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #76] @ 82cc60 <__cxa_atexit@plt+0x81acb0> │ │ │ │ + ldr r7, [pc, #76] @ 82cc70 <__cxa_atexit@plt+0x81acc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [pc, #72] @ 82cc64 <__cxa_atexit@plt+0x81acb4> │ │ │ │ + ldr ip, [pc, #72] @ 82cc74 <__cxa_atexit@plt+0x81acc4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r0, r9, sl} │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 82cc68 <__cxa_atexit@plt+0x81acb8> │ │ │ │ + ldr r7, [pc, #32] @ 82cc78 <__cxa_atexit@plt+0x81acc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #80 @ 0x50 │ │ │ │ + cmneq r1, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ - movteq r9, #10696 @ 0x29c8 │ │ │ │ + cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ + movteq r9, #10680 @ 0x29b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82cccc <__cxa_atexit@plt+0x81ad1c> │ │ │ │ + bne 82ccdc <__cxa_atexit@plt+0x81ad2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82cce0 <__cxa_atexit@plt+0x81ad30> │ │ │ │ + bhi 82ccf0 <__cxa_atexit@plt+0x81ad40> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #80] @ 82ccf0 <__cxa_atexit@plt+0x81ad40> │ │ │ │ + ldr r3, [pc, #80] @ 82cd00 <__cxa_atexit@plt+0x81ad50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 82ccf4 <__cxa_atexit@plt+0x81ad44> │ │ │ │ + ldr r2, [pc, #76] @ 82cd04 <__cxa_atexit@plt+0x81ad54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 82ccf8 <__cxa_atexit@plt+0x81ad48> │ │ │ │ + ldr r7, [pc, #48] @ 82cd08 <__cxa_atexit@plt+0x81ad58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 82ccec <__cxa_atexit@plt+0x81ad3c> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 82ccfc <__cxa_atexit@plt+0x81ad4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #4, 22 @ 0x1000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmneq r1, #136, 30 @ 0x220 │ │ │ │ + cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cd28 <__cxa_atexit@plt+0x81ad78> │ │ │ │ - ldr r3, [pc, #24] @ 82cd30 <__cxa_atexit@plt+0x81ad80> │ │ │ │ + bcc 82cd38 <__cxa_atexit@plt+0x81ad88> │ │ │ │ + ldr r3, [pc, #24] @ 82cd40 <__cxa_atexit@plt+0x81ad90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #36, 30 @ 0x90 │ │ │ │ - movteq r9, #10940 @ 0x2abc │ │ │ │ + cmneq r1, #20, 30 @ 0x50 │ │ │ │ + movteq r9, #10924 @ 0x2aac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cd6c <__cxa_atexit@plt+0x81adbc> │ │ │ │ - ldr r3, [pc, #32] @ 82cd74 <__cxa_atexit@plt+0x81adc4> │ │ │ │ + bcc 82cd7c <__cxa_atexit@plt+0x81adcc> │ │ │ │ + ldr r3, [pc, #32] @ 82cd84 <__cxa_atexit@plt+0x81add4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82cd78 <__cxa_atexit@plt+0x81adc8> │ │ │ │ + ldr r7, [pc, #16] @ 82cd88 <__cxa_atexit@plt+0x81add8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #232, 28 @ 0xe80 │ │ │ │ - cmneq r1, #36, 26 @ 0x900 │ │ │ │ + cmneq r1, #216, 28 @ 0xd80 │ │ │ │ + cmneq r1, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cda8 <__cxa_atexit@plt+0x81adf8> │ │ │ │ - ldr r3, [pc, #24] @ 82cdb0 <__cxa_atexit@plt+0x81ae00> │ │ │ │ + bcc 82cdb8 <__cxa_atexit@plt+0x81ae08> │ │ │ │ + ldr r3, [pc, #24] @ 82cdc0 <__cxa_atexit@plt+0x81ae10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537024 <__cxa_atexit@plt+0x525074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164, 28 @ 0xa40 │ │ │ │ - movteq r9, #10232 @ 0x27f8 │ │ │ │ + cmneq r1, #148, 28 @ 0x940 │ │ │ │ + movteq r9, #10216 @ 0x27e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cdf0 <__cxa_atexit@plt+0x81ae40> │ │ │ │ - ldr r8, [pc, #36] @ 82cdf8 <__cxa_atexit@plt+0x81ae48> │ │ │ │ + bcc 82ce00 <__cxa_atexit@plt+0x81ae50> │ │ │ │ + ldr r8, [pc, #36] @ 82ce08 <__cxa_atexit@plt+0x81ae58> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82cdfc <__cxa_atexit@plt+0x81ae4c> │ │ │ │ + ldr r3, [pc, #32] @ 82ce0c <__cxa_atexit@plt+0x81ae5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82ce00 <__cxa_atexit@plt+0x81ae50> │ │ │ │ + ldr r7, [pc, #20] @ 82ce10 <__cxa_atexit@plt+0x81ae60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #10816 @ 0x2a40 │ │ │ │ - cmneq r1, #96, 28 @ 0x600 │ │ │ │ - cmneq r1, #144, 28 @ 0x900 │ │ │ │ - movteq r9, #10164 @ 0x27b4 │ │ │ │ + tsteq lr, #9792 @ 0x2640 │ │ │ │ + cmneq r1, #80, 28 @ 0x500 │ │ │ │ + cmneq r1, #128, 28 @ 0x800 │ │ │ │ + movteq r9, #10148 @ 0x27a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ce60 <__cxa_atexit@plt+0x81aeb0> │ │ │ │ + bcc 82ce70 <__cxa_atexit@plt+0x81aec0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ce58 <__cxa_atexit@plt+0x81aea8> │ │ │ │ - ldr r3, [pc, #52] @ 82ce68 <__cxa_atexit@plt+0x81aeb8> │ │ │ │ + bhi 82ce68 <__cxa_atexit@plt+0x81aeb8> │ │ │ │ + ldr r3, [pc, #52] @ 82ce78 <__cxa_atexit@plt+0x81aec8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82ce6c <__cxa_atexit@plt+0x81aebc> │ │ │ │ + ldr r2, [pc, #48] @ 82ce7c <__cxa_atexit@plt+0x81aecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82ce70 <__cxa_atexit@plt+0x81aec0> │ │ │ │ + ldr r7, [pc, #28] @ 82ce80 <__cxa_atexit@plt+0x81aed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #0, 28 │ │ │ │ - cmneq r1, #228, 30 @ 0x390 │ │ │ │ - movteq r9, #10068 @ 0x2754 │ │ │ │ + cmneq r1, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r1, #212, 30 @ 0x350 │ │ │ │ + movteq r9, #10052 @ 0x2744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ced0 <__cxa_atexit@plt+0x81af20> │ │ │ │ + bcc 82cee0 <__cxa_atexit@plt+0x81af30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82cec8 <__cxa_atexit@plt+0x81af18> │ │ │ │ - ldr r3, [pc, #52] @ 82ced8 <__cxa_atexit@plt+0x81af28> │ │ │ │ + bhi 82ced8 <__cxa_atexit@plt+0x81af28> │ │ │ │ + ldr r3, [pc, #52] @ 82cee8 <__cxa_atexit@plt+0x81af38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82cedc <__cxa_atexit@plt+0x81af2c> │ │ │ │ + ldr r2, [pc, #48] @ 82ceec <__cxa_atexit@plt+0x81af3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82cee0 <__cxa_atexit@plt+0x81af30> │ │ │ │ + ldr r7, [pc, #28] @ 82cef0 <__cxa_atexit@plt+0x81af40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #144, 26 @ 0x2400 │ │ │ │ - cmneq r1, #12, 18 @ 0x30000 │ │ │ │ - movteq sl, #9028 @ 0x2344 │ │ │ │ + cmneq r1, #128, 26 @ 0x2000 │ │ │ │ + cmneq r1, #252, 16 @ 0xfc0000 │ │ │ │ + movteq sl, #9012 @ 0x2334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cf58 <__cxa_atexit@plt+0x81afa8> │ │ │ │ + bcc 82cf68 <__cxa_atexit@plt+0x81afb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82cf50 <__cxa_atexit@plt+0x81afa0> │ │ │ │ - ldr r3, [pc, #76] @ 82cf60 <__cxa_atexit@plt+0x81afb0> │ │ │ │ + bhi 82cf60 <__cxa_atexit@plt+0x81afb0> │ │ │ │ + ldr r3, [pc, #76] @ 82cf70 <__cxa_atexit@plt+0x81afc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 82cf64 <__cxa_atexit@plt+0x81afb4> │ │ │ │ + ldr r2, [pc, #72] @ 82cf74 <__cxa_atexit@plt+0x81afc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 82cf68 <__cxa_atexit@plt+0x81afb8> │ │ │ │ + ldr r2, [pc, #56] @ 82cf78 <__cxa_atexit@plt+0x81afc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 82cf6c <__cxa_atexit@plt+0x81afbc> │ │ │ │ + ldr r7, [pc, #32] @ 82cf7c <__cxa_atexit@plt+0x81afcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #32, 26 @ 0x800 │ │ │ │ + cmneq r1, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq r1, #4, 26 @ 0x100 │ │ │ │ + cmneq r1, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82cf9c <__cxa_atexit@plt+0x81afec> │ │ │ │ - ldr r3, [pc, #24] @ 82cfa4 <__cxa_atexit@plt+0x81aff4> │ │ │ │ + bcc 82cfac <__cxa_atexit@plt+0x81affc> │ │ │ │ + ldr r3, [pc, #24] @ 82cfb4 <__cxa_atexit@plt+0x81b004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #176, 24 @ 0xb000 │ │ │ │ - movteq sl, #9164 @ 0x23cc │ │ │ │ + cmneq r1, #160, 24 @ 0xa000 │ │ │ │ + movteq sl, #9148 @ 0x23bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d05c <__cxa_atexit@plt+0x81b0ac> │ │ │ │ + bcc 82d06c <__cxa_atexit@plt+0x81b0bc> │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r4, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ @@ -2124816,15 +2124820,15 @@ │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r3, [r7, #31] │ │ │ │ ldr r9, [r7, #35] @ 0x23 │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ mov lr, r8 │ │ │ │ - ldr r8, [pc, #92] @ 82d064 <__cxa_atexit@plt+0x81b0b4> │ │ │ │ + ldr r8, [pc, #92] @ 82d074 <__cxa_atexit@plt+0x81b0c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-52]! @ 0xffffffcc │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ str lr, [r5, #48] @ 0x30 │ │ │ │ str sl, [r5, #4] │ │ │ │ @@ -2124833,262 +2124837,262 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ str ip, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #28] │ │ │ │ str fp, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82d050 <__cxa_atexit@plt+0x81b0a0> │ │ │ │ + beq 82d060 <__cxa_atexit@plt+0x81b0b0> │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 82d074 <__cxa_atexit@plt+0x81b0c4> │ │ │ │ + b 82d084 <__cxa_atexit@plt+0x81b0d4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - movteq sl, #8976 @ 0x2310 │ │ │ │ + movteq sl, #8960 @ 0x2300 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82d09c <__cxa_atexit@plt+0x81b0ec> │ │ │ │ - ldr r3, [pc, #172] @ 82d134 <__cxa_atexit@plt+0x81b184> │ │ │ │ + bne 82d0ac <__cxa_atexit@plt+0x81b0fc> │ │ │ │ + ldr r3, [pc, #172] @ 82d144 <__cxa_atexit@plt+0x81b194> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82d120 <__cxa_atexit@plt+0x81b170> │ │ │ │ - b 82d150 <__cxa_atexit@plt+0x81b1a0> │ │ │ │ + beq 82d130 <__cxa_atexit@plt+0x81b180> │ │ │ │ + b 82d160 <__cxa_atexit@plt+0x81b1b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d128 <__cxa_atexit@plt+0x81b178> │ │ │ │ + bhi 82d138 <__cxa_atexit@plt+0x81b188> │ │ │ │ add lr, r5, #8 │ │ │ │ ldm lr, {r3, r8, lr} │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #104] @ 82d138 <__cxa_atexit@plt+0x81b188> │ │ │ │ + ldr ip, [pc, #104] @ 82d148 <__cxa_atexit@plt+0x81b198> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r3, r6, #44 @ 0x2c │ │ │ │ stm r3, {r0, r1, sl} │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ - ldr r3, [pc, #64] @ 82d13c <__cxa_atexit@plt+0x81b18c> │ │ │ │ + ldr r3, [pc, #64] @ 82d14c <__cxa_atexit@plt+0x81b19c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 82d140 <__cxa_atexit@plt+0x81b190> │ │ │ │ + ldr r2, [pc, #44] @ 82d150 <__cxa_atexit@plt+0x81b1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ - cmneq r1, #104, 22 @ 0x1a000 │ │ │ │ + cmneq r1, #88, 22 @ 0x16000 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ - movteq sl, #8640 @ 0x21c0 │ │ │ │ + movteq sl, #8624 @ 0x21b0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82d17c <__cxa_atexit@plt+0x81b1cc> │ │ │ │ - ldr r2, [pc, #32] @ 82d188 <__cxa_atexit@plt+0x81b1d8> │ │ │ │ + bne 82d18c <__cxa_atexit@plt+0x81b1dc> │ │ │ │ + ldr r2, [pc, #32] @ 82d198 <__cxa_atexit@plt+0x81b1e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82d180 <__cxa_atexit@plt+0x81b1d0> │ │ │ │ - b 82d198 <__cxa_atexit@plt+0x81b1e8> │ │ │ │ - b 82d304 <__cxa_atexit@plt+0x81b354> │ │ │ │ + beq 82d190 <__cxa_atexit@plt+0x81b1e0> │ │ │ │ + b 82d1a8 <__cxa_atexit@plt+0x81b1f8> │ │ │ │ + b 82d314 <__cxa_atexit@plt+0x81b364> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq sl, #8568 @ 0x2178 │ │ │ │ + movteq sl, #8552 @ 0x2168 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82d1bc <__cxa_atexit@plt+0x81b20c> │ │ │ │ - ldr r0, [pc, #28] @ 82d1cc <__cxa_atexit@plt+0x81b21c> │ │ │ │ + bne 82d1cc <__cxa_atexit@plt+0x81b21c> │ │ │ │ + ldr r0, [pc, #28] @ 82d1dc <__cxa_atexit@plt+0x81b22c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #4] @ 82d1c8 <__cxa_atexit@plt+0x81b218> │ │ │ │ + ldr r0, [pc, #4] @ 82d1d8 <__cxa_atexit@plt+0x81b228> │ │ │ │ add r0, pc, r0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 82d22c <__cxa_atexit@plt+0x81b27c> │ │ │ │ + bhi 82d23c <__cxa_atexit@plt+0x81b28c> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #88] @ 82d248 <__cxa_atexit@plt+0x81b298> │ │ │ │ + ldr r1, [pc, #88] @ 82d258 <__cxa_atexit@plt+0x81b2a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 82d24c <__cxa_atexit@plt+0x81b29c> │ │ │ │ + ldr r0, [pc, #84] @ 82d25c <__cxa_atexit@plt+0x81b2ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #72] @ 82d250 <__cxa_atexit@plt+0x81b2a0> │ │ │ │ + ldr r2, [pc, #72] @ 82d260 <__cxa_atexit@plt+0x81b2b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 82d254 <__cxa_atexit@plt+0x81b2a4> │ │ │ │ + ldr r8, [pc, #44] @ 82d264 <__cxa_atexit@plt+0x81b2b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ - ldr r7, [pc, #36] @ 82d258 <__cxa_atexit@plt+0x81b2a8> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + ldr r7, [pc, #36] @ 82d268 <__cxa_atexit@plt+0x81b2b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - cmneq r1, #92, 20 @ 0x5c000 │ │ │ │ - cmneq r1, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r1, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r1, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq sl, #8360 @ 0x20a8 │ │ │ │ + movteq sl, #8344 @ 0x2098 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 82d1d0 <__cxa_atexit@plt+0x81b220> │ │ │ │ - movteq sl, #8320 @ 0x2080 │ │ │ │ + b 82d1e0 <__cxa_atexit@plt+0x81b230> │ │ │ │ + movteq sl, #8304 @ 0x2070 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82d2dc <__cxa_atexit@plt+0x81b32c> │ │ │ │ + bne 82d2ec <__cxa_atexit@plt+0x81b33c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d2e0 <__cxa_atexit@plt+0x81b330> │ │ │ │ + bhi 82d2f0 <__cxa_atexit@plt+0x81b340> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #64] @ 82d2ec <__cxa_atexit@plt+0x81b33c> │ │ │ │ + ldr r2, [pc, #64] @ 82d2fc <__cxa_atexit@plt+0x81b34c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 82d2f0 <__cxa_atexit@plt+0x81b340> │ │ │ │ + ldr r1, [pc, #60] @ 82d300 <__cxa_atexit@plt+0x81b350> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - ldr r7, [pc, #28] @ 82d2f4 <__cxa_atexit@plt+0x81b344> │ │ │ │ + ldr r7, [pc, #28] @ 82d304 <__cxa_atexit@plt+0x81b354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - b 82d304 <__cxa_atexit@plt+0x81b354> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b 82d314 <__cxa_atexit@plt+0x81b364> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - cmneq r1, #200, 24 @ 0xc800 │ │ │ │ - movteq r9, #12268 @ 0x2fec │ │ │ │ + cmneq r1, #184, 24 @ 0xb800 │ │ │ │ + movteq r9, #12252 @ 0x2fdc │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d384 <__cxa_atexit@plt+0x81b3d4> │ │ │ │ + bhi 82d394 <__cxa_atexit@plt+0x81b3e4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ add r7, r5, #40 @ 0x28 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr ip, [pc, #96] @ 82d39c <__cxa_atexit@plt+0x81b3ec> │ │ │ │ + ldr ip, [pc, #96] @ 82d3ac <__cxa_atexit@plt+0x81b3fc> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r0, r6, #20 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ mov r8, r6 │ │ │ │ str ip, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #48] @ 82d3a0 <__cxa_atexit@plt+0x81b3f0> │ │ │ │ + ldr r7, [pc, #48] @ 82d3b0 <__cxa_atexit@plt+0x81b400> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-48]! @ 0xffffffd0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - ldr r7, [pc, #36] @ 82d3a4 <__cxa_atexit@plt+0x81b3f4> │ │ │ │ + ldr r7, [pc, #36] @ 82d3b4 <__cxa_atexit@plt+0x81b404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #28] @ 82d3a8 <__cxa_atexit@plt+0x81b3f8> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #28] @ 82d3b8 <__cxa_atexit@plt+0x81b408> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - cmneq r1, #32, 24 @ 0x2000 │ │ │ │ + cmneq r1, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movteq r9, #11916 @ 0x2e8c │ │ │ │ + movteq r9, #11900 @ 0x2e7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d3e8 <__cxa_atexit@plt+0x81b438> │ │ │ │ - ldr r3, [pc, #36] @ 82d3f0 <__cxa_atexit@plt+0x81b440> │ │ │ │ + bcc 82d3f8 <__cxa_atexit@plt+0x81b448> │ │ │ │ + ldr r3, [pc, #36] @ 82d400 <__cxa_atexit@plt+0x81b450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 82d3f4 <__cxa_atexit@plt+0x81b444> │ │ │ │ + ldr r7, [pc, #16] @ 82d404 <__cxa_atexit@plt+0x81b454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #112, 16 @ 0x700000 │ │ │ │ - cmneq r1, #28, 8 @ 0x1c000000 │ │ │ │ - movteq r9, #12176 @ 0x2f90 │ │ │ │ + cmneq r1, #96, 16 @ 0x600000 │ │ │ │ + cmneq r1, #12, 8 @ 0xc000000 │ │ │ │ + movteq r9, #12160 @ 0x2f80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d4ec <__cxa_atexit@plt+0x81b53c> │ │ │ │ + bcc 82d4fc <__cxa_atexit@plt+0x81b54c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d4e4 <__cxa_atexit@plt+0x81b534> │ │ │ │ + bhi 82d4f4 <__cxa_atexit@plt+0x81b544> │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ @@ -2125099,81 +2125103,81 @@ │ │ │ │ ldr r1, [r7, #31] │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #35] @ 0x23 │ │ │ │ add lr, r7, #39 @ 0x27 │ │ │ │ ldm lr, {r2, r3, lr} │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr lr, [pc, #128] @ 82d4f4 <__cxa_atexit@plt+0x81b544> │ │ │ │ + ldr lr, [pc, #128] @ 82d504 <__cxa_atexit@plt+0x81b554> │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r1, [pc, #104] @ 82d4f8 <__cxa_atexit@plt+0x81b548> │ │ │ │ + ldr r1, [pc, #104] @ 82d508 <__cxa_atexit@plt+0x81b558> │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r6, #64 @ 0x40 │ │ │ │ stm r2, {r1, fp, ip} │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [pc, #60] @ 82d4fc <__cxa_atexit@plt+0x81b54c> │ │ │ │ + ldr r0, [pc, #60] @ 82d50c <__cxa_atexit@plt+0x81b55c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #63 @ 0x3f │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - cmneq r1, #164, 14 @ 0x2900000 │ │ │ │ - movteq r9, #11576 @ 0x2d38 │ │ │ │ + cmneq r1, #148, 14 @ 0x2500000 │ │ │ │ + movteq r9, #11560 @ 0x2d28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d53c <__cxa_atexit@plt+0x81b58c> │ │ │ │ - ldr r3, [pc, #36] @ 82d544 <__cxa_atexit@plt+0x81b594> │ │ │ │ + bcc 82d54c <__cxa_atexit@plt+0x81b59c> │ │ │ │ + ldr r3, [pc, #36] @ 82d554 <__cxa_atexit@plt+0x81b5a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 82d548 <__cxa_atexit@plt+0x81b598> │ │ │ │ + ldr r7, [pc, #16] @ 82d558 <__cxa_atexit@plt+0x81b5a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #28, 14 @ 0x700000 │ │ │ │ - cmneq r1, #200, 4 @ 0x8000000c │ │ │ │ - movteq r9, #11836 @ 0x2e3c │ │ │ │ + cmneq r1, #12, 14 @ 0x300000 │ │ │ │ + cmneq r1, #184, 4 @ 0x8000000b │ │ │ │ + movteq r9, #11820 @ 0x2e2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d634 <__cxa_atexit@plt+0x81b684> │ │ │ │ + bcc 82d644 <__cxa_atexit@plt+0x81b694> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d62c <__cxa_atexit@plt+0x81b67c> │ │ │ │ + bhi 82d63c <__cxa_atexit@plt+0x81b68c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ @@ -2125181,168 +2125185,168 @@ │ │ │ │ ldr sl, [r7, #23] │ │ │ │ ldr r3, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r4, [pc, #128] @ 82d63c <__cxa_atexit@plt+0x81b68c> │ │ │ │ + ldr r4, [pc, #128] @ 82d64c <__cxa_atexit@plt+0x81b69c> │ │ │ │ add r4, pc, r4 │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #100] @ 82d640 <__cxa_atexit@plt+0x81b690> │ │ │ │ + ldr r2, [pc, #100] @ 82d650 <__cxa_atexit@plt+0x81b6a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r4, r9, sl} │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #64] @ 82d644 <__cxa_atexit@plt+0x81b694> │ │ │ │ + ldr r4, [pc, #64] @ 82d654 <__cxa_atexit@plt+0x81b6a4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r1, #96, 12 @ 0x6000000 │ │ │ │ - movteq r9, #8536 @ 0x2158 │ │ │ │ + cmneq r1, #80, 12 @ 0x5000000 │ │ │ │ + movteq r9, #8520 @ 0x2148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d68c <__cxa_atexit@plt+0x81b6dc> │ │ │ │ - ldr r3, [pc, #44] @ 82d694 <__cxa_atexit@plt+0x81b6e4> │ │ │ │ + bcc 82d69c <__cxa_atexit@plt+0x81b6ec> │ │ │ │ + ldr r3, [pc, #44] @ 82d6a4 <__cxa_atexit@plt+0x81b6f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 82d698 <__cxa_atexit@plt+0x81b6e8> │ │ │ │ + ldr r3, [pc, #32] @ 82d6a8 <__cxa_atexit@plt+0x81b6f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 82d69c <__cxa_atexit@plt+0x81b6ec> │ │ │ │ + ldr r8, [pc, #24] @ 82d6ac <__cxa_atexit@plt+0x81b6fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ - cmneq r1, #244, 26 @ 0x3d00 │ │ │ │ - cmneq r1, #252, 6 @ 0xf0000003 │ │ │ │ - movteq r9, #8464 @ 0x2110 │ │ │ │ + cmneq r1, #196, 10 @ 0x31000000 │ │ │ │ + cmneq r1, #228, 26 @ 0x3900 │ │ │ │ + cmneq r1, #236, 6 @ 0xb0000003 │ │ │ │ + movteq r9, #8448 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d70c <__cxa_atexit@plt+0x81b75c> │ │ │ │ + bcc 82d71c <__cxa_atexit@plt+0x81b76c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d704 <__cxa_atexit@plt+0x81b754> │ │ │ │ - ldr r3, [pc, #68] @ 82d714 <__cxa_atexit@plt+0x81b764> │ │ │ │ + bhi 82d714 <__cxa_atexit@plt+0x81b764> │ │ │ │ + ldr r3, [pc, #68] @ 82d724 <__cxa_atexit@plt+0x81b774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 82d718 <__cxa_atexit@plt+0x81b768> │ │ │ │ + ldr r3, [pc, #52] @ 82d728 <__cxa_atexit@plt+0x81b778> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 82d71c <__cxa_atexit@plt+0x81b76c> │ │ │ │ + ldr r7, [pc, #36] @ 82d72c <__cxa_atexit@plt+0x81b77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 82d720 <__cxa_atexit@plt+0x81b770> │ │ │ │ + ldr r9, [pc, #32] @ 82d730 <__cxa_atexit@plt+0x81b780> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq r1, #92, 10 @ 0x17000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ - cmneq r1, #212, 28 @ 0xd40 │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r1, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d750 <__cxa_atexit@plt+0x81b7a0> │ │ │ │ - ldr r3, [pc, #24] @ 82d758 <__cxa_atexit@plt+0x81b7a8> │ │ │ │ + bcc 82d760 <__cxa_atexit@plt+0x81b7b0> │ │ │ │ + ldr r3, [pc, #24] @ 82d768 <__cxa_atexit@plt+0x81b7b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #252, 8 @ 0xfc000000 │ │ │ │ - movteq r9, #8296 @ 0x2068 │ │ │ │ + cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ + movteq r9, #8280 @ 0x2058 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d7d8 <__cxa_atexit@plt+0x81b828> │ │ │ │ + bcc 82d7e8 <__cxa_atexit@plt+0x81b838> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d7d0 <__cxa_atexit@plt+0x81b820> │ │ │ │ - ldr r3, [pc, #84] @ 82d7e0 <__cxa_atexit@plt+0x81b830> │ │ │ │ + bhi 82d7e0 <__cxa_atexit@plt+0x81b830> │ │ │ │ + ldr r3, [pc, #84] @ 82d7f0 <__cxa_atexit@plt+0x81b840> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82d7e4 <__cxa_atexit@plt+0x81b834> │ │ │ │ + ldr r2, [pc, #80] @ 82d7f4 <__cxa_atexit@plt+0x81b844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82d7e8 <__cxa_atexit@plt+0x81b838> │ │ │ │ + ldr r1, [pc, #60] @ 82d7f8 <__cxa_atexit@plt+0x81b848> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82d7ec <__cxa_atexit@plt+0x81b83c> │ │ │ │ + ldr r7, [pc, #32] @ 82d7fc <__cxa_atexit@plt+0x81b84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r1, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ - movteq r9, #11176 @ 0x2ba8 │ │ │ │ + cmneq r1, #116, 8 @ 0x74000000 │ │ │ │ + movteq r9, #11160 @ 0x2b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d8c0 <__cxa_atexit@plt+0x81b910> │ │ │ │ + bcc 82d8d0 <__cxa_atexit@plt+0x81b920> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82d8b8 <__cxa_atexit@plt+0x81b908> │ │ │ │ + bhi 82d8c8 <__cxa_atexit@plt+0x81b918> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ str r4, [sp] │ │ │ │ @@ -2125350,334 +2125354,334 @@ │ │ │ │ ldr r8, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r1, r2, r3, lr} │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r1, [pc, #104] @ 82d8c8 <__cxa_atexit@plt+0x81b918> │ │ │ │ + ldr r1, [pc, #104] @ 82d8d8 <__cxa_atexit@plt+0x81b928> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #92] @ 82d8cc <__cxa_atexit@plt+0x81b91c> │ │ │ │ + ldr r3, [pc, #92] @ 82d8dc <__cxa_atexit@plt+0x81b92c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #56] @ 82d8d0 <__cxa_atexit@plt+0x81b920> │ │ │ │ + ldr r3, [pc, #56] @ 82d8e0 <__cxa_atexit@plt+0x81b930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #59 @ 0x3b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - cmneq r1, #204, 6 @ 0x30000003 │ │ │ │ - movteq r8, #11924 @ 0x2e94 │ │ │ │ + cmneq r1, #188, 6 @ 0xf0000002 │ │ │ │ + movteq r8, #11908 @ 0x2e84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d910 <__cxa_atexit@plt+0x81b960> │ │ │ │ - ldr r3, [pc, #36] @ 82d918 <__cxa_atexit@plt+0x81b968> │ │ │ │ + bcc 82d920 <__cxa_atexit@plt+0x81b970> │ │ │ │ + ldr r3, [pc, #36] @ 82d928 <__cxa_atexit@plt+0x81b978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 82d91c <__cxa_atexit@plt+0x81b96c> │ │ │ │ + ldr r7, [pc, #24] @ 82d92c <__cxa_atexit@plt+0x81b97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 82d920 <__cxa_atexit@plt+0x81b970> │ │ │ │ + ldr r8, [pc, #20] @ 82d930 <__cxa_atexit@plt+0x81b980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #72, 6 @ 0x20000001 │ │ │ │ - cmneq r1, #240, 18 @ 0x3c0000 │ │ │ │ + cmneq r1, #56, 6 @ 0xe0000000 │ │ │ │ cmneq r1, #224, 18 @ 0x380000 │ │ │ │ - movteq r8, #11832 @ 0x2e38 │ │ │ │ + cmneq r1, #208, 18 @ 0x340000 │ │ │ │ + movteq r8, #11816 @ 0x2e28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82d95c <__cxa_atexit@plt+0x81b9ac> │ │ │ │ - ldr r3, [pc, #32] @ 82d964 <__cxa_atexit@plt+0x81b9b4> │ │ │ │ + bcc 82d96c <__cxa_atexit@plt+0x81b9bc> │ │ │ │ + ldr r3, [pc, #32] @ 82d974 <__cxa_atexit@plt+0x81b9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82d968 <__cxa_atexit@plt+0x81b9b8> │ │ │ │ + ldr r7, [pc, #16] @ 82d978 <__cxa_atexit@plt+0x81b9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r1, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq r1, #232, 4 @ 0x8000000e │ │ │ │ + cmneq r1, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r8, #11764 @ 0x2df4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r8, #11748 @ 0x2de4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82da14 <__cxa_atexit@plt+0x81ba64> │ │ │ │ + bcc 82da24 <__cxa_atexit@plt+0x81ba74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82da0c <__cxa_atexit@plt+0x81ba5c> │ │ │ │ - ldr r3, [pc, #104] @ 82da1c <__cxa_atexit@plt+0x81ba6c> │ │ │ │ + bhi 82da1c <__cxa_atexit@plt+0x81ba6c> │ │ │ │ + ldr r3, [pc, #104] @ 82da2c <__cxa_atexit@plt+0x81ba7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 82da20 <__cxa_atexit@plt+0x81ba70> │ │ │ │ + ldr r2, [pc, #100] @ 82da30 <__cxa_atexit@plt+0x81ba80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 82da24 <__cxa_atexit@plt+0x81ba74> │ │ │ │ + ldr r1, [pc, #96] @ 82da34 <__cxa_atexit@plt+0x81ba84> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 82da28 <__cxa_atexit@plt+0x81ba78> │ │ │ │ + ldr r0, [pc, #92] @ 82da38 <__cxa_atexit@plt+0x81ba88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 82da2c <__cxa_atexit@plt+0x81ba7c> │ │ │ │ + ldr r7, [pc, #44] @ 82da3c <__cxa_atexit@plt+0x81ba8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 82da30 <__cxa_atexit@plt+0x81ba80> │ │ │ │ + ldr r9, [pc, #40] @ 82da40 <__cxa_atexit@plt+0x81ba90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r1, #112, 4 │ │ │ │ - cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ - cmneq r1, #76, 2 │ │ │ │ + cmneq r1, #96, 4 │ │ │ │ + cmneq r1, #132, 6 @ 0x10000002 │ │ │ │ + cmneq r1, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82da60 <__cxa_atexit@plt+0x81bab0> │ │ │ │ - ldr r3, [pc, #24] @ 82da68 <__cxa_atexit@plt+0x81bab8> │ │ │ │ + bcc 82da70 <__cxa_atexit@plt+0x81bac0> │ │ │ │ + ldr r3, [pc, #24] @ 82da78 <__cxa_atexit@plt+0x81bac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #236, 2 @ 0x3b │ │ │ │ - movteq r8, #11556 @ 0x2d24 │ │ │ │ + cmneq r1, #220, 2 @ 0x37 │ │ │ │ + movteq r8, #11540 @ 0x2d14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82dae8 <__cxa_atexit@plt+0x81bb38> │ │ │ │ + bcc 82daf8 <__cxa_atexit@plt+0x81bb48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82dae0 <__cxa_atexit@plt+0x81bb30> │ │ │ │ - ldr r3, [pc, #84] @ 82daf0 <__cxa_atexit@plt+0x81bb40> │ │ │ │ + bhi 82daf0 <__cxa_atexit@plt+0x81bb40> │ │ │ │ + ldr r3, [pc, #84] @ 82db00 <__cxa_atexit@plt+0x81bb50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82daf4 <__cxa_atexit@plt+0x81bb44> │ │ │ │ + ldr r2, [pc, #80] @ 82db04 <__cxa_atexit@plt+0x81bb54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82daf8 <__cxa_atexit@plt+0x81bb48> │ │ │ │ + ldr r1, [pc, #60] @ 82db08 <__cxa_atexit@plt+0x81bb58> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82dafc <__cxa_atexit@plt+0x81bb4c> │ │ │ │ + ldr r7, [pc, #32] @ 82db0c <__cxa_atexit@plt+0x81bb5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #152, 2 @ 0x26 │ │ │ │ + cmneq r1, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r1, #116, 2 │ │ │ │ + cmneq r1, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82db2c <__cxa_atexit@plt+0x81bb7c> │ │ │ │ - ldr r3, [pc, #24] @ 82db34 <__cxa_atexit@plt+0x81bb84> │ │ │ │ + bcc 82db3c <__cxa_atexit@plt+0x81bb8c> │ │ │ │ + ldr r3, [pc, #24] @ 82db44 <__cxa_atexit@plt+0x81bb94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537024 <__cxa_atexit@plt+0x525074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #32, 2 │ │ │ │ - movteq r8, #10868 @ 0x2a74 │ │ │ │ + cmneq r1, #16, 2 │ │ │ │ + movteq r8, #10852 @ 0x2a64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82db74 <__cxa_atexit@plt+0x81bbc4> │ │ │ │ - ldr r8, [pc, #36] @ 82db7c <__cxa_atexit@plt+0x81bbcc> │ │ │ │ + bcc 82db84 <__cxa_atexit@plt+0x81bbd4> │ │ │ │ + ldr r8, [pc, #36] @ 82db8c <__cxa_atexit@plt+0x81bbdc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82db80 <__cxa_atexit@plt+0x81bbd0> │ │ │ │ + ldr r3, [pc, #32] @ 82db90 <__cxa_atexit@plt+0x81bbe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82db84 <__cxa_atexit@plt+0x81bbd4> │ │ │ │ + ldr r7, [pc, #20] @ 82db94 <__cxa_atexit@plt+0x81bbe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #53 @ 0x35 │ │ │ │ - cmneq r1, #220 @ 0xdc │ │ │ │ - cmneq r1, #12, 2 │ │ │ │ - movteq r8, #10800 @ 0x2a30 │ │ │ │ + tsteq lr, #37 @ 0x25 │ │ │ │ + cmneq r1, #204 @ 0xcc │ │ │ │ + cmneq r1, #252 @ 0xfc │ │ │ │ + movteq r8, #10784 @ 0x2a20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82dbe4 <__cxa_atexit@plt+0x81bc34> │ │ │ │ + bcc 82dbf4 <__cxa_atexit@plt+0x81bc44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82dbdc <__cxa_atexit@plt+0x81bc2c> │ │ │ │ - ldr r3, [pc, #52] @ 82dbec <__cxa_atexit@plt+0x81bc3c> │ │ │ │ + bhi 82dbec <__cxa_atexit@plt+0x81bc3c> │ │ │ │ + ldr r3, [pc, #52] @ 82dbfc <__cxa_atexit@plt+0x81bc4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82dbf0 <__cxa_atexit@plt+0x81bc40> │ │ │ │ + ldr r2, [pc, #48] @ 82dc00 <__cxa_atexit@plt+0x81bc50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82dbf4 <__cxa_atexit@plt+0x81bc44> │ │ │ │ + ldr r7, [pc, #28] @ 82dc04 <__cxa_atexit@plt+0x81bc54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #124 @ 0x7c │ │ │ │ - cmneq r1, #96, 4 │ │ │ │ - movteq r8, #10704 @ 0x29d0 │ │ │ │ + cmneq r1, #108 @ 0x6c │ │ │ │ + cmneq r1, #80, 4 │ │ │ │ + movteq r8, #10688 @ 0x29c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82dc54 <__cxa_atexit@plt+0x81bca4> │ │ │ │ + bcc 82dc64 <__cxa_atexit@plt+0x81bcb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82dc4c <__cxa_atexit@plt+0x81bc9c> │ │ │ │ - ldr r3, [pc, #52] @ 82dc5c <__cxa_atexit@plt+0x81bcac> │ │ │ │ + bhi 82dc5c <__cxa_atexit@plt+0x81bcac> │ │ │ │ + ldr r3, [pc, #52] @ 82dc6c <__cxa_atexit@plt+0x81bcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 82dc60 <__cxa_atexit@plt+0x81bcb0> │ │ │ │ + ldr r2, [pc, #48] @ 82dc70 <__cxa_atexit@plt+0x81bcc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 82dc64 <__cxa_atexit@plt+0x81bcb4> │ │ │ │ + ldr r7, [pc, #28] @ 82dc74 <__cxa_atexit@plt+0x81bcc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #12 │ │ │ │ - cmneq r1, #136, 22 @ 0x22000 │ │ │ │ - movteq r9, #9664 @ 0x25c0 │ │ │ │ + cmneq r1, #252, 30 @ 0x3f0 │ │ │ │ + cmneq r1, #120, 22 @ 0x1e000 │ │ │ │ + movteq r9, #9648 @ 0x25b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82dcdc <__cxa_atexit@plt+0x81bd2c> │ │ │ │ + bcc 82dcec <__cxa_atexit@plt+0x81bd3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82dcd4 <__cxa_atexit@plt+0x81bd24> │ │ │ │ - ldr r3, [pc, #76] @ 82dce4 <__cxa_atexit@plt+0x81bd34> │ │ │ │ + bhi 82dce4 <__cxa_atexit@plt+0x81bd34> │ │ │ │ + ldr r3, [pc, #76] @ 82dcf4 <__cxa_atexit@plt+0x81bd44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 82dce8 <__cxa_atexit@plt+0x81bd38> │ │ │ │ + ldr r2, [pc, #72] @ 82dcf8 <__cxa_atexit@plt+0x81bd48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 82dcec <__cxa_atexit@plt+0x81bd3c> │ │ │ │ + ldr r2, [pc, #56] @ 82dcfc <__cxa_atexit@plt+0x81bd4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 82dcf0 <__cxa_atexit@plt+0x81bd40> │ │ │ │ + ldr r7, [pc, #32] @ 82dd00 <__cxa_atexit@plt+0x81bd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #156, 30 @ 0x270 │ │ │ │ + cmneq r1, #140, 30 @ 0x230 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq r1, #128, 30 @ 0x200 │ │ │ │ + cmneq r1, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82dd20 <__cxa_atexit@plt+0x81bd70> │ │ │ │ - ldr r3, [pc, #24] @ 82dd28 <__cxa_atexit@plt+0x81bd78> │ │ │ │ + bcc 82dd30 <__cxa_atexit@plt+0x81bd80> │ │ │ │ + ldr r3, [pc, #24] @ 82dd38 <__cxa_atexit@plt+0x81bd88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 30 @ 0xb0 │ │ │ │ - movteq r9, #9896 @ 0x26a8 │ │ │ │ + cmneq r1, #28, 30 @ 0x70 │ │ │ │ + movteq r9, #9880 @ 0x2698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82deb8 <__cxa_atexit@plt+0x81bf08> │ │ │ │ + bcc 82dec8 <__cxa_atexit@plt+0x81bf18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82deb0 <__cxa_atexit@plt+0x81bf00> │ │ │ │ + bhi 82dec0 <__cxa_atexit@plt+0x81bf10> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -2125694,35 +2125698,35 @@ │ │ │ │ ldr r3, [r7, #43] @ 0x2b │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r4, [sp, #32] │ │ │ │ sub lr, r6, #30 │ │ │ │ - ldr ip, [pc, #256] @ 82dec0 <__cxa_atexit@plt+0x81bf10> │ │ │ │ + ldr ip, [pc, #256] @ 82ded0 <__cxa_atexit@plt+0x81bf20> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ add ip, ip, #3 │ │ │ │ - ldr sl, [pc, #248] @ 82dec4 <__cxa_atexit@plt+0x81bf14> │ │ │ │ + ldr sl, [pc, #248] @ 82ded4 <__cxa_atexit@plt+0x81bf24> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ add sl, sl, #1 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #236] @ 82dec8 <__cxa_atexit@plt+0x81bf18> │ │ │ │ + ldr fp, [pc, #236] @ 82ded8 <__cxa_atexit@plt+0x81bf28> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ add fp, fp, #3 │ │ │ │ - ldr r1, [pc, #228] @ 82decc <__cxa_atexit@plt+0x81bf1c> │ │ │ │ + ldr r1, [pc, #228] @ 82dedc <__cxa_atexit@plt+0x81bf2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r4, r6, #20 │ │ │ │ stm r4, {r1, ip, lr} │ │ │ │ - ldr r1, [pc, #204] @ 82ded0 <__cxa_atexit@plt+0x81bf20> │ │ │ │ + ldr r1, [pc, #204] @ 82dee0 <__cxa_atexit@plt+0x81bf30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-76]! @ 0xffffffb4 │ │ │ │ - ldr r1, [pc, #196] @ 82ded4 <__cxa_atexit@plt+0x81bf24> │ │ │ │ + ldr r1, [pc, #196] @ 82dee4 <__cxa_atexit@plt+0x81bf34> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r8, [r5, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r4, [sp] │ │ │ │ @@ -2125733,250 +2125737,250 @@ │ │ │ │ str r4, [r5, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r5, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #124] @ 82ded8 <__cxa_atexit@plt+0x81bf28> │ │ │ │ + ldr r4, [pc, #124] @ 82dee8 <__cxa_atexit@plt+0x81bf38> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ sub r3, r6, #18 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r4, [pc, #68] @ 82dedc <__cxa_atexit@plt+0x81bf2c> │ │ │ │ + ldr r4, [pc, #68] @ 82deec <__cxa_atexit@plt+0x81bf3c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #4] │ │ │ │ - ldr r8, [pc, #60] @ 82dee0 <__cxa_atexit@plt+0x81bf30> │ │ │ │ + ldr r8, [pc, #60] @ 82def0 <__cxa_atexit@plt+0x81bf40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #64, 6 │ │ │ │ - cmneq r1, #228, 28 @ 0xe40 │ │ │ │ - cmneq r1, #32, 6 @ 0x80000000 │ │ │ │ - cmneq r1, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r1, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r1, #212, 28 @ 0xd40 │ │ │ │ + cmneq r1, #16, 6 @ 0x40000000 │ │ │ │ cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r1, #172, 28 @ 0xac0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffda0c │ │ │ │ - cmneq r1, #116, 24 @ 0x7400 │ │ │ │ - cmneq r1, #32, 28 @ 0x200 │ │ │ │ - movteq r9, #9432 @ 0x24d8 │ │ │ │ + cmneq r1, #100, 24 @ 0x6400 │ │ │ │ + cmneq r1, #16, 28 @ 0x100 │ │ │ │ + movteq r9, #9416 @ 0x24c8 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 82df4c <__cxa_atexit@plt+0x81bf9c> │ │ │ │ + bne 82df5c <__cxa_atexit@plt+0x81bfac> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 82df94 <__cxa_atexit@plt+0x81bfe4> │ │ │ │ + bhi 82dfa4 <__cxa_atexit@plt+0x81bff4> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r2, [pc, #156] @ 82dfb8 <__cxa_atexit@plt+0x81c008> │ │ │ │ + ldr r2, [pc, #156] @ 82dfc8 <__cxa_atexit@plt+0x81c018> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 82dfbc <__cxa_atexit@plt+0x81c00c> │ │ │ │ + ldr r1, [pc, #152] @ 82dfcc <__cxa_atexit@plt+0x81c01c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ - ldr r7, [pc, #120] @ 82dfc0 <__cxa_atexit@plt+0x81c010> │ │ │ │ + ldr r7, [pc, #120] @ 82dfd0 <__cxa_atexit@plt+0x81c020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 82dfa0 <__cxa_atexit@plt+0x81bff0> │ │ │ │ + bhi 82dfb0 <__cxa_atexit@plt+0x81c000> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #68] @ 82dfac <__cxa_atexit@plt+0x81bffc> │ │ │ │ + ldr r1, [pc, #68] @ 82dfbc <__cxa_atexit@plt+0x81c00c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 82dfb0 <__cxa_atexit@plt+0x81c000> │ │ │ │ + ldr r0, [pc, #64] @ 82dfc0 <__cxa_atexit@plt+0x81c010> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ sub r3, r6, #2 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 82dfb4 <__cxa_atexit@plt+0x81c004> │ │ │ │ + ldr r3, [pc, #40] @ 82dfc4 <__cxa_atexit@plt+0x81c014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq r1, #112, 30 @ 0x1c0 │ │ │ │ - cmneq r1, #216, 24 @ 0xd800 │ │ │ │ + cmneq r1, #96, 30 @ 0x180 │ │ │ │ + cmneq r1, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - cmneq r1, #88 @ 0x58 │ │ │ │ - movteq r9, #9208 @ 0x23f8 │ │ │ │ + cmneq r1, #72 @ 0x48 │ │ │ │ + movteq r9, #9192 @ 0x23e8 │ │ │ │ andeq r0, r4, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82dffc <__cxa_atexit@plt+0x81c04c> │ │ │ │ + bne 82e00c <__cxa_atexit@plt+0x81c05c> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #140] @ 82e074 <__cxa_atexit@plt+0x81c0c4> │ │ │ │ + ldr r3, [pc, #140] @ 82e084 <__cxa_atexit@plt+0x81c0d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ - ldr r3, [pc, #132] @ 82e078 <__cxa_atexit@plt+0x81c0c8> │ │ │ │ + ldr r3, [pc, #132] @ 82e088 <__cxa_atexit@plt+0x81c0d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e068 <__cxa_atexit@plt+0x81c0b8> │ │ │ │ + bhi 82e078 <__cxa_atexit@plt+0x81c0c8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #88] @ 82e07c <__cxa_atexit@plt+0x81c0cc> │ │ │ │ + ldr r0, [pc, #88] @ 82e08c <__cxa_atexit@plt+0x81c0dc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 82e080 <__cxa_atexit@plt+0x81c0d0> │ │ │ │ + ldr lr, [pc, #84] @ 82e090 <__cxa_atexit@plt+0x81c0e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 82e084 <__cxa_atexit@plt+0x81c0d4> │ │ │ │ + ldr sl, [pc, #80] @ 82e094 <__cxa_atexit@plt+0x81c0e4> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #36] @ 82e088 <__cxa_atexit@plt+0x81c0d8> │ │ │ │ + ldr r7, [pc, #36] @ 82e098 <__cxa_atexit@plt+0x81c0e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #88, 24 @ 0x5800 │ │ │ │ - cmneq r1, #228, 14 @ 0x3900000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #72, 24 @ 0x4800 │ │ │ │ + cmneq r1, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffda14 │ │ │ │ @ instruction: 0xffffd90c │ │ │ │ - cmneq r1, #40, 26 @ 0xa00 │ │ │ │ - movteq r9, #8992 @ 0x2320 │ │ │ │ + cmneq r1, #24, 26 @ 0x600 │ │ │ │ + movteq r9, #8976 @ 0x2310 │ │ │ │ andeq r1, r4, lr, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82e0c4 <__cxa_atexit@plt+0x81c114> │ │ │ │ - ldr r3, [pc, #188] @ 82e16c <__cxa_atexit@plt+0x81c1bc> │ │ │ │ + bne 82e0d4 <__cxa_atexit@plt+0x81c124> │ │ │ │ + ldr r3, [pc, #188] @ 82e17c <__cxa_atexit@plt+0x81c1cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #52]! @ 0x34 │ │ │ │ - ldr r3, [pc, #180] @ 82e170 <__cxa_atexit@plt+0x81c1c0> │ │ │ │ + ldr r3, [pc, #180] @ 82e180 <__cxa_atexit@plt+0x81c1d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e160 <__cxa_atexit@plt+0x81c1b0> │ │ │ │ + bhi 82e170 <__cxa_atexit@plt+0x81c1c0> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #40] @ 0x28 │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ ldr lr, [r5, #28] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str ip, [r6, #-16] │ │ │ │ - ldr r1, [pc, #96] @ 82e174 <__cxa_atexit@plt+0x81c1c4> │ │ │ │ + ldr r1, [pc, #96] @ 82e184 <__cxa_atexit@plt+0x81c1d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #64] @ 82e178 <__cxa_atexit@plt+0x81c1c8> │ │ │ │ + ldr r3, [pc, #64] @ 82e188 <__cxa_atexit@plt+0x81c1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #48]! @ 0x30 │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 82e17c <__cxa_atexit@plt+0x81c1cc> │ │ │ │ + ldr r2, [pc, #44] @ 82e18c <__cxa_atexit@plt+0x81c1dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #144, 22 @ 0x24000 │ │ │ │ - cmneq r1, #28, 14 @ 0x700000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #128, 22 @ 0x20000 │ │ │ │ + cmneq r1, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - cmneq r1, #44, 22 @ 0xb000 │ │ │ │ + cmneq r1, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - movteq r9, #8348 @ 0x209c │ │ │ │ + movteq r9, #8332 @ 0x208c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e1c4 <__cxa_atexit@plt+0x81c214> │ │ │ │ - ldr r3, [pc, #44] @ 82e1cc <__cxa_atexit@plt+0x81c21c> │ │ │ │ + bcc 82e1d4 <__cxa_atexit@plt+0x81c224> │ │ │ │ + ldr r3, [pc, #44] @ 82e1dc <__cxa_atexit@plt+0x81c22c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 82e1d0 <__cxa_atexit@plt+0x81c220> │ │ │ │ + ldr r3, [pc, #36] @ 82e1e0 <__cxa_atexit@plt+0x81c230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 82e1d4 <__cxa_atexit@plt+0x81c224> │ │ │ │ + ldr r3, [pc, #24] @ 82e1e4 <__cxa_atexit@plt+0x81c234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ - cmneq r1, #148, 20 @ 0x94000 │ │ │ │ - cmneq r1, #220, 6 @ 0x70000003 │ │ │ │ - movteq r9, #8724 @ 0x2214 │ │ │ │ + cmneq r1, #140, 20 @ 0x8c000 │ │ │ │ + cmneq r1, #132, 20 @ 0x84000 │ │ │ │ + cmneq r1, #204, 6 @ 0x30000003 │ │ │ │ + movteq r9, #8708 @ 0x2204 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e2c8 <__cxa_atexit@plt+0x81c318> │ │ │ │ + bcc 82e2d8 <__cxa_atexit@plt+0x81c328> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e2c0 <__cxa_atexit@plt+0x81c310> │ │ │ │ + bhi 82e2d0 <__cxa_atexit@plt+0x81c320> │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, r8 │ │ │ │ @@ -2125991,126 +2125995,126 @@ │ │ │ │ ldm r4, {r2, r3, r4} │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r2, r3, r4} │ │ │ │ - ldr r4, [pc, #108] @ 82e2d0 <__cxa_atexit@plt+0x81c320> │ │ │ │ + ldr r4, [pc, #108] @ 82e2e0 <__cxa_atexit@plt+0x81c330> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #104] @ 82e2d4 <__cxa_atexit@plt+0x81c324> │ │ │ │ + ldr r3, [pc, #104] @ 82e2e4 <__cxa_atexit@plt+0x81c334> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #60] @ 82e2d8 <__cxa_atexit@plt+0x81c328> │ │ │ │ + ldr r3, [pc, #60] @ 82e2e8 <__cxa_atexit@plt+0x81c338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #63 @ 0x3f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - cmneq r1, #200, 18 @ 0x320000 │ │ │ │ - movteq r8, #8992 @ 0x2320 │ │ │ │ + cmneq r1, #184, 18 @ 0x2e0000 │ │ │ │ + movteq r8, #8976 @ 0x2310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e314 <__cxa_atexit@plt+0x81c364> │ │ │ │ - ldr r3, [pc, #32] @ 82e31c <__cxa_atexit@plt+0x81c36c> │ │ │ │ + bcc 82e324 <__cxa_atexit@plt+0x81c374> │ │ │ │ + ldr r3, [pc, #32] @ 82e32c <__cxa_atexit@plt+0x81c37c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82e320 <__cxa_atexit@plt+0x81c370> │ │ │ │ + ldr r7, [pc, #16] @ 82e330 <__cxa_atexit@plt+0x81c380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #64, 18 @ 0x100000 │ │ │ │ - cmneq r1, #240, 14 @ 0x3c00000 │ │ │ │ + cmneq r1, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r1, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e350 <__cxa_atexit@plt+0x81c3a0> │ │ │ │ - ldr r3, [pc, #24] @ 82e358 <__cxa_atexit@plt+0x81c3a8> │ │ │ │ + bcc 82e360 <__cxa_atexit@plt+0x81c3b0> │ │ │ │ + ldr r3, [pc, #24] @ 82e368 <__cxa_atexit@plt+0x81c3b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #252, 16 @ 0xfc0000 │ │ │ │ - movteq r8, #8876 @ 0x22ac │ │ │ │ + cmneq r1, #236, 16 @ 0xec0000 │ │ │ │ + movteq r8, #8860 @ 0x229c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e3d8 <__cxa_atexit@plt+0x81c428> │ │ │ │ + bcc 82e3e8 <__cxa_atexit@plt+0x81c438> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e3d0 <__cxa_atexit@plt+0x81c420> │ │ │ │ - ldr r3, [pc, #84] @ 82e3e0 <__cxa_atexit@plt+0x81c430> │ │ │ │ + bhi 82e3e0 <__cxa_atexit@plt+0x81c430> │ │ │ │ + ldr r3, [pc, #84] @ 82e3f0 <__cxa_atexit@plt+0x81c440> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82e3e4 <__cxa_atexit@plt+0x81c434> │ │ │ │ + ldr r2, [pc, #80] @ 82e3f4 <__cxa_atexit@plt+0x81c444> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82e3e8 <__cxa_atexit@plt+0x81c438> │ │ │ │ + ldr r1, [pc, #60] @ 82e3f8 <__cxa_atexit@plt+0x81c448> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82e3ec <__cxa_atexit@plt+0x81c43c> │ │ │ │ + ldr r7, [pc, #32] @ 82e3fc <__cxa_atexit@plt+0x81c44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r1, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #132, 16 @ 0x840000 │ │ │ │ - movteq r9, #8264 @ 0x2048 │ │ │ │ + cmneq r1, #116, 16 @ 0x740000 │ │ │ │ + movteq r9, #8248 @ 0x2038 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e4cc <__cxa_atexit@plt+0x81c51c> │ │ │ │ + bcc 82e4dc <__cxa_atexit@plt+0x81c52c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e4c4 <__cxa_atexit@plt+0x81c514> │ │ │ │ + bhi 82e4d4 <__cxa_atexit@plt+0x81c524> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ @@ -2126118,120 +2126122,120 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ add lr, r7, #31 │ │ │ │ ldm lr, {r3, r9, lr} │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #116] @ 82e4d4 <__cxa_atexit@plt+0x81c524> │ │ │ │ + ldr r7, [pc, #116] @ 82e4e4 <__cxa_atexit@plt+0x81c534> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str sl, [r5, #44] @ 0x2c │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ str lr, [r6, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 82e4d8 <__cxa_atexit@plt+0x81c528> │ │ │ │ + ldr r0, [pc, #84] @ 82e4e8 <__cxa_atexit@plt+0x81c538> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str ip, [r5, #20] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r5, #24] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r5, #28] │ │ │ │ str lr, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 82e4dc <__cxa_atexit@plt+0x81c52c> │ │ │ │ + ldr r7, [pc, #28] @ 82e4ec <__cxa_atexit@plt+0x81c53c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffd360 │ │ │ │ - cmneq r1, #148, 20 @ 0x94000 │ │ │ │ - movteq r8, #12080 @ 0x2f30 │ │ │ │ + cmneq r1, #132, 20 @ 0x84000 │ │ │ │ + movteq r8, #12064 @ 0x2f20 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82e518 <__cxa_atexit@plt+0x81c568> │ │ │ │ + bne 82e528 <__cxa_atexit@plt+0x81c578> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #60] @ 82e540 <__cxa_atexit@plt+0x81c590> │ │ │ │ + ldr r3, [pc, #60] @ 82e550 <__cxa_atexit@plt+0x81c5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r3, [pc, #52] @ 82e544 <__cxa_atexit@plt+0x81c594> │ │ │ │ + ldr r3, [pc, #52] @ 82e554 <__cxa_atexit@plt+0x81c5a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #16] @ 82e538 <__cxa_atexit@plt+0x81c588> │ │ │ │ + ldr r7, [pc, #16] @ 82e548 <__cxa_atexit@plt+0x81c598> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 82e53c <__cxa_atexit@plt+0x81c58c> │ │ │ │ + ldr r7, [pc, #8] @ 82e54c <__cxa_atexit@plt+0x81c59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r1, #124, 24 @ 0x7c00 │ │ │ │ - cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ - cmneq r1, #200, 4 @ 0x8000000c │ │ │ │ - movteq r8, #11960 @ 0x2eb8 │ │ │ │ + cmneq r1, #108, 24 @ 0x6c00 │ │ │ │ + cmneq r1, #44, 14 @ 0xb00000 │ │ │ │ + cmneq r1, #184, 4 @ 0x8000000b │ │ │ │ + movteq r8, #11944 @ 0x2ea8 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82e584 <__cxa_atexit@plt+0x81c5d4> │ │ │ │ - ldr r3, [pc, #68] @ 82e5ac <__cxa_atexit@plt+0x81c5fc> │ │ │ │ + bne 82e594 <__cxa_atexit@plt+0x81c5e4> │ │ │ │ + ldr r3, [pc, #68] @ 82e5bc <__cxa_atexit@plt+0x81c60c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 82e5a4 <__cxa_atexit@plt+0x81c5f4> │ │ │ │ - b 82e5c4 <__cxa_atexit@plt+0x81c614> │ │ │ │ + beq 82e5b4 <__cxa_atexit@plt+0x81c604> │ │ │ │ + b 82e5d4 <__cxa_atexit@plt+0x81c624> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #32] @ 82e5b0 <__cxa_atexit@plt+0x81c600> │ │ │ │ + ldr r3, [pc, #32] @ 82e5c0 <__cxa_atexit@plt+0x81c610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r3, [pc, #24] @ 82e5b4 <__cxa_atexit@plt+0x81c604> │ │ │ │ + ldr r3, [pc, #24] @ 82e5c4 <__cxa_atexit@plt+0x81c614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r1, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r1, #60, 4 @ 0xc0000003 │ │ │ │ - movteq r8, #11848 @ 0x2e48 │ │ │ │ + cmneq r1, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ + movteq r8, #11832 @ 0x2e38 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82e5f0 <__cxa_atexit@plt+0x81c640> │ │ │ │ - ldr r3, [pc, #220] @ 82e6b8 <__cxa_atexit@plt+0x81c708> │ │ │ │ + bne 82e600 <__cxa_atexit@plt+0x81c650> │ │ │ │ + ldr r3, [pc, #220] @ 82e6c8 <__cxa_atexit@plt+0x81c718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r3, [pc, #212] @ 82e6bc <__cxa_atexit@plt+0x81c70c> │ │ │ │ + ldr r3, [pc, #212] @ 82e6cc <__cxa_atexit@plt+0x81c71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e6ac <__cxa_atexit@plt+0x81c6fc> │ │ │ │ + bhi 82e6bc <__cxa_atexit@plt+0x81c70c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ @@ -2126244,129 +2126248,129 @@ │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ stmda r6, {r2, lr} │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r0, [pc, #104] @ 82e6c0 <__cxa_atexit@plt+0x81c710> │ │ │ │ + ldr r0, [pc, #104] @ 82e6d0 <__cxa_atexit@plt+0x81c720> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r0, [sp] │ │ │ │ sub r2, r6, #60 @ 0x3c │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #64] @ 82e6c4 <__cxa_atexit@plt+0x81c714> │ │ │ │ + ldr r3, [pc, #64] @ 82e6d4 <__cxa_atexit@plt+0x81c724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ sub r3, r6, #63 @ 0x3f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 82e6c8 <__cxa_atexit@plt+0x81c718> │ │ │ │ + ldr r2, [pc, #44] @ 82e6d8 <__cxa_atexit@plt+0x81c728> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r1, #100, 12 @ 0x6400000 │ │ │ │ - cmneq r1, #240, 2 @ 0x3c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r1, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r1, #224, 2 @ 0x38 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - cmneq r1, #224, 10 @ 0x38000000 │ │ │ │ + cmneq r1, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - movteq r8, #8456 @ 0x2108 │ │ │ │ + movteq r8, #8440 @ 0x20f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e704 <__cxa_atexit@plt+0x81c754> │ │ │ │ - ldr r3, [pc, #32] @ 82e70c <__cxa_atexit@plt+0x81c75c> │ │ │ │ + bcc 82e714 <__cxa_atexit@plt+0x81c764> │ │ │ │ + ldr r3, [pc, #32] @ 82e71c <__cxa_atexit@plt+0x81c76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82e710 <__cxa_atexit@plt+0x81c760> │ │ │ │ + ldr r7, [pc, #16] @ 82e720 <__cxa_atexit@plt+0x81c770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #80, 10 @ 0x14000000 │ │ │ │ - cmneq r1, #164, 6 @ 0x90000002 │ │ │ │ - movteq r8, #10376 @ 0x2888 │ │ │ │ + cmneq r1, #64, 10 @ 0x10000000 │ │ │ │ + cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ + movteq r8, #10360 @ 0x2878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e74c <__cxa_atexit@plt+0x81c79c> │ │ │ │ - ldr r3, [pc, #32] @ 82e754 <__cxa_atexit@plt+0x81c7a4> │ │ │ │ + bcc 82e75c <__cxa_atexit@plt+0x81c7ac> │ │ │ │ + ldr r3, [pc, #32] @ 82e764 <__cxa_atexit@plt+0x81c7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82e758 <__cxa_atexit@plt+0x81c7a8> │ │ │ │ + ldr r7, [pc, #16] @ 82e768 <__cxa_atexit@plt+0x81c7b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #8, 10 @ 0x2000000 │ │ │ │ - cmneq r1, #124, 8 @ 0x7c000000 │ │ │ │ - movteq r8, #10316 @ 0x284c │ │ │ │ + cmneq r1, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r1, #108, 8 @ 0x6c000000 │ │ │ │ + movteq r8, #10300 @ 0x283c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e7d8 <__cxa_atexit@plt+0x81c828> │ │ │ │ + bcc 82e7e8 <__cxa_atexit@plt+0x81c838> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e7d0 <__cxa_atexit@plt+0x81c820> │ │ │ │ - ldr r3, [pc, #84] @ 82e7e0 <__cxa_atexit@plt+0x81c830> │ │ │ │ + bhi 82e7e0 <__cxa_atexit@plt+0x81c830> │ │ │ │ + ldr r3, [pc, #84] @ 82e7f0 <__cxa_atexit@plt+0x81c840> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82e7e4 <__cxa_atexit@plt+0x81c834> │ │ │ │ + ldr r2, [pc, #80] @ 82e7f4 <__cxa_atexit@plt+0x81c844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82e7e8 <__cxa_atexit@plt+0x81c838> │ │ │ │ + ldr r1, [pc, #60] @ 82e7f8 <__cxa_atexit@plt+0x81c848> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82e7ec <__cxa_atexit@plt+0x81c83c> │ │ │ │ + ldr r7, [pc, #32] @ 82e7fc <__cxa_atexit@plt+0x81c84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r1, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r1, #132, 8 @ 0x84000000 │ │ │ │ - movteq r8, #11368 @ 0x2c68 │ │ │ │ + cmneq r1, #116, 8 @ 0x74000000 │ │ │ │ + movteq r8, #11352 @ 0x2c58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82e8e0 <__cxa_atexit@plt+0x81c930> │ │ │ │ + bcc 82e8f0 <__cxa_atexit@plt+0x81c940> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e8d8 <__cxa_atexit@plt+0x81c928> │ │ │ │ + bhi 82e8e8 <__cxa_atexit@plt+0x81c938> │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r9, [r7, #43] @ 0x2b │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ @@ -2126376,60 +2126380,60 @@ │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ mov lr, r8 │ │ │ │ - ldr r8, [pc, #128] @ 82e8e8 <__cxa_atexit@plt+0x81c938> │ │ │ │ + ldr r8, [pc, #128] @ 82e8f8 <__cxa_atexit@plt+0x81c948> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-52]! @ 0xffffffcc │ │ │ │ str lr, [r5, #48] @ 0x30 │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r2, [r6, #-4] │ │ │ │ - ldr r3, [pc, #96] @ 82e8ec <__cxa_atexit@plt+0x81c93c> │ │ │ │ + ldr r3, [pc, #96] @ 82e8fc <__cxa_atexit@plt+0x81c94c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r0, ip} │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #24] │ │ │ │ str fp, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #48] @ 82e8f0 <__cxa_atexit@plt+0x81c940> │ │ │ │ + ldr r7, [pc, #48] @ 82e900 <__cxa_atexit@plt+0x81c950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #40] @ 82e8f4 <__cxa_atexit@plt+0x81c944> │ │ │ │ + ldr r7, [pc, #40] @ 82e904 <__cxa_atexit@plt+0x81c954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffce90 │ │ │ │ - cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ - cmneq r1, #52, 28 @ 0x340 │ │ │ │ - movteq r8, #11092 @ 0x2b54 │ │ │ │ + cmneq r1, #132, 6 @ 0x10000002 │ │ │ │ + cmneq r1, #36, 28 @ 0x240 │ │ │ │ + movteq r8, #11076 @ 0x2b44 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82e9c8 <__cxa_atexit@plt+0x81ca18> │ │ │ │ + bhi 82e9d8 <__cxa_atexit@plt+0x81ca28> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -2126443,77 +2126447,77 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ stmda r6, {r2, lr} │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #100] @ 82e9d8 <__cxa_atexit@plt+0x81ca28> │ │ │ │ + ldr r0, [pc, #100] @ 82e9e8 <__cxa_atexit@plt+0x81ca38> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #60] @ 82e9dc <__cxa_atexit@plt+0x81ca2c> │ │ │ │ + ldr r7, [pc, #60] @ 82e9ec <__cxa_atexit@plt+0x81ca3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #40] @ 82e9e0 <__cxa_atexit@plt+0x81ca30> │ │ │ │ + ldr r3, [pc, #40] @ 82e9f0 <__cxa_atexit@plt+0x81ca40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - cmneq r1, #196, 4 @ 0x4000000c │ │ │ │ + cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - movteq r8, #8224 @ 0x2020 │ │ │ │ + movteq r8, #8208 @ 0x2010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ea28 <__cxa_atexit@plt+0x81ca78> │ │ │ │ - ldr r3, [pc, #44] @ 82ea30 <__cxa_atexit@plt+0x81ca80> │ │ │ │ + bcc 82ea38 <__cxa_atexit@plt+0x81ca88> │ │ │ │ + ldr r3, [pc, #44] @ 82ea40 <__cxa_atexit@plt+0x81ca90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 82ea34 <__cxa_atexit@plt+0x81ca84> │ │ │ │ + ldr r3, [pc, #36] @ 82ea44 <__cxa_atexit@plt+0x81ca94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 82ea38 <__cxa_atexit@plt+0x81ca88> │ │ │ │ + ldr r3, [pc, #24] @ 82ea48 <__cxa_atexit@plt+0x81ca98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #56, 4 @ 0x80000003 │ │ │ │ - cmneq r1, #48, 4 │ │ │ │ - cmneq r1, #204, 14 @ 0x3300000 │ │ │ │ - movteq r8, #10800 @ 0x2a30 │ │ │ │ + cmneq r1, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r1, #32, 4 │ │ │ │ + cmneq r1, #188, 14 @ 0x2f00000 │ │ │ │ + movteq r8, #10784 @ 0x2a20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82eb1c <__cxa_atexit@plt+0x81cb6c> │ │ │ │ + bcc 82eb2c <__cxa_atexit@plt+0x81cb7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82eb14 <__cxa_atexit@plt+0x81cb64> │ │ │ │ + bhi 82eb24 <__cxa_atexit@plt+0x81cb74> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [sp] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ @@ -2126525,163 +2126529,163 @@ │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ ldr r4, [r7, #43] @ 0x2b │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r4, [r6, #-12] │ │ │ │ - ldr r4, [pc, #104] @ 82eb24 <__cxa_atexit@plt+0x81cb74> │ │ │ │ + ldr r4, [pc, #104] @ 82eb34 <__cxa_atexit@plt+0x81cb84> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #96] @ 82eb28 <__cxa_atexit@plt+0x81cb78> │ │ │ │ + ldr r3, [pc, #96] @ 82eb38 <__cxa_atexit@plt+0x81cb88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #56] @ 82eb2c <__cxa_atexit@plt+0x81cb7c> │ │ │ │ + ldr r3, [pc, #56] @ 82eb3c <__cxa_atexit@plt+0x81cb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #59 @ 0x3b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - cmneq r1, #112, 2 │ │ │ │ - movteq r7, #10956 @ 0x2acc │ │ │ │ + cmneq r1, #96, 2 │ │ │ │ + movteq r7, #10940 @ 0x2abc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82eb68 <__cxa_atexit@plt+0x81cbb8> │ │ │ │ - ldr r3, [pc, #32] @ 82eb70 <__cxa_atexit@plt+0x81cbc0> │ │ │ │ + bcc 82eb78 <__cxa_atexit@plt+0x81cbc8> │ │ │ │ + ldr r3, [pc, #32] @ 82eb80 <__cxa_atexit@plt+0x81cbd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82eb74 <__cxa_atexit@plt+0x81cbc4> │ │ │ │ + ldr r7, [pc, #16] @ 82eb84 <__cxa_atexit@plt+0x81cbd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #236 @ 0xec │ │ │ │ - cmneq r1, #156, 30 @ 0x270 │ │ │ │ + cmneq r1, #220 @ 0xdc │ │ │ │ + cmneq r1, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82eba4 <__cxa_atexit@plt+0x81cbf4> │ │ │ │ - ldr r3, [pc, #24] @ 82ebac <__cxa_atexit@plt+0x81cbfc> │ │ │ │ + bcc 82ebb4 <__cxa_atexit@plt+0x81cc04> │ │ │ │ + ldr r3, [pc, #24] @ 82ebbc <__cxa_atexit@plt+0x81cc0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #168 @ 0xa8 │ │ │ │ - movteq r7, #10840 @ 0x2a58 │ │ │ │ + cmneq r1, #152 @ 0x98 │ │ │ │ + movteq r7, #10824 @ 0x2a48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ec2c <__cxa_atexit@plt+0x81cc7c> │ │ │ │ + bcc 82ec3c <__cxa_atexit@plt+0x81cc8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ec24 <__cxa_atexit@plt+0x81cc74> │ │ │ │ - ldr r3, [pc, #84] @ 82ec34 <__cxa_atexit@plt+0x81cc84> │ │ │ │ + bhi 82ec34 <__cxa_atexit@plt+0x81cc84> │ │ │ │ + ldr r3, [pc, #84] @ 82ec44 <__cxa_atexit@plt+0x81cc94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82ec38 <__cxa_atexit@plt+0x81cc88> │ │ │ │ + ldr r2, [pc, #80] @ 82ec48 <__cxa_atexit@plt+0x81cc98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82ec3c <__cxa_atexit@plt+0x81cc8c> │ │ │ │ + ldr r1, [pc, #60] @ 82ec4c <__cxa_atexit@plt+0x81cc9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82ec40 <__cxa_atexit@plt+0x81cc90> │ │ │ │ + ldr r7, [pc, #32] @ 82ec50 <__cxa_atexit@plt+0x81cca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #84 @ 0x54 │ │ │ │ + cmneq r1, #68 @ 0x44 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #48 @ 0x30 │ │ │ │ - movteq r8, #10280 @ 0x2828 │ │ │ │ + cmneq r1, #32 │ │ │ │ + movteq r8, #10264 @ 0x2818 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ecdc <__cxa_atexit@plt+0x81cd2c> │ │ │ │ + bcc 82ecec <__cxa_atexit@plt+0x81cd3c> │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r3, lr} │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [pc, #84] @ 82ece4 <__cxa_atexit@plt+0x81cd34> │ │ │ │ + ldr r6, [pc, #84] @ 82ecf4 <__cxa_atexit@plt+0x81cd44> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r1, ip} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ str r4, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 82eccc <__cxa_atexit@plt+0x81cd1c> │ │ │ │ + beq 82ecdc <__cxa_atexit@plt+0x81cd2c> │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ - b 82ecf4 <__cxa_atexit@plt+0x81cd44> │ │ │ │ + b 82ed04 <__cxa_atexit@plt+0x81cd54> │ │ │ │ ldr r0, [r8] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movteq r8, #10120 @ 0x2788 │ │ │ │ + movteq r8, #10104 @ 0x2778 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82edb8 <__cxa_atexit@plt+0x81ce08> │ │ │ │ + bhi 82edc8 <__cxa_atexit@plt+0x81ce18> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -2126689,15 +2126693,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add lr, r5, #32 │ │ │ │ ldm lr, {r3, r9, lr} │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ stmda r6, {r0, r3} │ │ │ │ - ldr sl, [pc, #124] @ 82edc8 <__cxa_atexit@plt+0x81ce18> │ │ │ │ + ldr sl, [pc, #124] @ 82edd8 <__cxa_atexit@plt+0x81ce28> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ @@ -2126705,989 +2126709,989 @@ │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #64] @ 82edcc <__cxa_atexit@plt+0x81ce1c> │ │ │ │ + ldr r7, [pc, #64] @ 82eddc <__cxa_atexit@plt+0x81ce2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub r7, r6, #59 @ 0x3b │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #44] @ 82edd0 <__cxa_atexit@plt+0x81ce20> │ │ │ │ + ldr r3, [pc, #44] @ 82ede0 <__cxa_atexit@plt+0x81ce30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r1 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - cmneq r1, #216, 28 @ 0xd80 │ │ │ │ + cmneq r1, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - movteq r7, #12180 @ 0x2f94 │ │ │ │ + movteq r7, #12164 @ 0x2f84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ee18 <__cxa_atexit@plt+0x81ce68> │ │ │ │ - ldr r3, [pc, #44] @ 82ee20 <__cxa_atexit@plt+0x81ce70> │ │ │ │ + bcc 82ee28 <__cxa_atexit@plt+0x81ce78> │ │ │ │ + ldr r3, [pc, #44] @ 82ee30 <__cxa_atexit@plt+0x81ce80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 82ee24 <__cxa_atexit@plt+0x81ce74> │ │ │ │ + ldr r3, [pc, #36] @ 82ee34 <__cxa_atexit@plt+0x81ce84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 82ee28 <__cxa_atexit@plt+0x81ce78> │ │ │ │ + ldr r3, [pc, #24] @ 82ee38 <__cxa_atexit@plt+0x81ce88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #72, 28 @ 0x480 │ │ │ │ - cmneq r1, #64, 28 @ 0x400 │ │ │ │ - cmneq r1, #184, 26 @ 0x2e00 │ │ │ │ - movteq r8, #9808 @ 0x2650 │ │ │ │ + cmneq r1, #56, 28 @ 0x380 │ │ │ │ + cmneq r1, #48, 28 @ 0x300 │ │ │ │ + cmneq r1, #168, 26 @ 0x2a00 │ │ │ │ + movteq r8, #9792 @ 0x2640 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82eee8 <__cxa_atexit@plt+0x81cf38> │ │ │ │ + bcc 82eef8 <__cxa_atexit@plt+0x81cf48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82eee0 <__cxa_atexit@plt+0x81cf30> │ │ │ │ + bhi 82eef0 <__cxa_atexit@plt+0x81cf40> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ ldr ip, [r7, #13] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #17] │ │ │ │ ldr r0, [r7, #21] │ │ │ │ ldr lr, [r7, #25] │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr lr, [pc, #100] @ 82eef0 <__cxa_atexit@plt+0x81cf40> │ │ │ │ + ldr lr, [pc, #100] @ 82ef00 <__cxa_atexit@plt+0x81cf50> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6] │ │ │ │ - ldr r0, [pc, #92] @ 82eef4 <__cxa_atexit@plt+0x81cf44> │ │ │ │ + ldr r0, [pc, #92] @ 82ef04 <__cxa_atexit@plt+0x81cf54> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r9, r6, #52 @ 0x34 │ │ │ │ stm r9, {r0, r2, sl} │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #60] @ 82eef8 <__cxa_atexit@plt+0x81cf48> │ │ │ │ + ldr r2, [pc, #60] @ 82ef08 <__cxa_atexit@plt+0x81cf58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - cmneq r1, #168, 26 @ 0x2a00 │ │ │ │ + cmneq r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 82ef40 <__cxa_atexit@plt+0x81cf90> │ │ │ │ - ldr r7, [pc, #52] @ 82ef50 <__cxa_atexit@plt+0x81cfa0> │ │ │ │ + bcc 82ef50 <__cxa_atexit@plt+0x81cfa0> │ │ │ │ + ldr r7, [pc, #52] @ 82ef60 <__cxa_atexit@plt+0x81cfb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 82ef54 <__cxa_atexit@plt+0x81cfa4> │ │ │ │ + ldr r7, [pc, #40] @ 82ef64 <__cxa_atexit@plt+0x81cfb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 82ef58 <__cxa_atexit@plt+0x81cfa8> │ │ │ │ + ldr r8, [pc, #36] @ 82ef68 <__cxa_atexit@plt+0x81cfb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 82ef5c <__cxa_atexit@plt+0x81cfac> │ │ │ │ + ldr r9, [pc, #32] @ 82ef6c <__cxa_atexit@plt+0x81cfbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 82ef60 <__cxa_atexit@plt+0x81cfb0> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 82ef70 <__cxa_atexit@plt+0x81cfc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ - cmneq r1, #48, 24 @ 0x3000 │ │ │ │ - cmneq r1, #184, 22 @ 0x2e000 │ │ │ │ - movteq r8, #9608 @ 0x2588 │ │ │ │ - movteq r8, #9552 @ 0x2550 │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq r1, #32, 24 @ 0x2000 │ │ │ │ + cmneq r1, #168, 22 @ 0x2a000 │ │ │ │ + movteq r8, #9592 @ 0x2578 │ │ │ │ + movteq r8, #9536 @ 0x2540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 82ef8c <__cxa_atexit@plt+0x81cfdc> │ │ │ │ + ldr r7, [pc, #16] @ 82ef9c <__cxa_atexit@plt+0x81cfec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 82ef90 <__cxa_atexit@plt+0x81cfe0> │ │ │ │ + ldr r7, [pc, #8] @ 82efa0 <__cxa_atexit@plt+0x81cff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r1, #124, 14 @ 0x1f00000 │ │ │ │ - movteq r8, #9504 @ 0x2520 │ │ │ │ + cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ + movteq r8, #9488 @ 0x2510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 82efc4 <__cxa_atexit@plt+0x81d014> │ │ │ │ + ldr r3, [pc, #28] @ 82efd4 <__cxa_atexit@plt+0x81d024> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 82efc8 <__cxa_atexit@plt+0x81d018> │ │ │ │ + ldr r7, [pc, #16] @ 82efd8 <__cxa_atexit@plt+0x81d028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 82efcc <__cxa_atexit@plt+0x81d01c> │ │ │ │ + ldr r8, [pc, #12] @ 82efdc <__cxa_atexit@plt+0x81d02c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r1, #76, 14 @ 0x1300000 │ │ │ │ - cmneq r1, #52, 22 @ 0xd000 │ │ │ │ - movteq r8, #9444 @ 0x24e4 │ │ │ │ + cmneq r1, #60, 14 @ 0xf00000 │ │ │ │ + cmneq r1, #36, 22 @ 0x9000 │ │ │ │ + movteq r8, #9428 @ 0x24d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 82f000 <__cxa_atexit@plt+0x81d050> │ │ │ │ + ldr r3, [pc, #28] @ 82f010 <__cxa_atexit@plt+0x81d060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 82f004 <__cxa_atexit@plt+0x81d054> │ │ │ │ + ldr r7, [pc, #16] @ 82f014 <__cxa_atexit@plt+0x81d064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 82f008 <__cxa_atexit@plt+0x81d058> │ │ │ │ + ldr r8, [pc, #12] @ 82f018 <__cxa_atexit@plt+0x81d068> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r1, #16, 14 @ 0x400000 │ │ │ │ - cmneq r1, #192, 20 @ 0xc0000 │ │ │ │ - movteq r8, #9368 @ 0x2498 │ │ │ │ + cmneq r1, #0, 14 │ │ │ │ + cmneq r1, #176, 20 @ 0xb0000 │ │ │ │ + movteq r8, #9352 @ 0x2488 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f054 <__cxa_atexit@plt+0x81d0a4> │ │ │ │ + bhi 82f064 <__cxa_atexit@plt+0x81d0b4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #44] @ 82f060 <__cxa_atexit@plt+0x81d0b0> │ │ │ │ + ldr r3, [pc, #44] @ 82f070 <__cxa_atexit@plt+0x81d0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 82f064 <__cxa_atexit@plt+0x81d0b4> │ │ │ │ + ldr r2, [pc, #40] @ 82f074 <__cxa_atexit@plt+0x81d0c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc558 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq r8, #9240 @ 0x2418 │ │ │ │ + movteq r8, #9224 @ 0x2408 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82f08c <__cxa_atexit@plt+0x81d0dc> │ │ │ │ + ldr r3, [pc, #16] @ 82f09c <__cxa_atexit@plt+0x81d0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r8, #9200 @ 0x23f0 │ │ │ │ + movteq r8, #9184 @ 0x23e0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f0f4 <__cxa_atexit@plt+0x81d144> │ │ │ │ + bhi 82f104 <__cxa_atexit@plt+0x81d154> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r9, [pc, #52] @ 82f100 <__cxa_atexit@plt+0x81d150> │ │ │ │ + ldr r9, [pc, #52] @ 82f110 <__cxa_atexit@plt+0x81d160> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r6] │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r3, [r6, #-12] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r7, r6, #25 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - movteq r7, #9964 @ 0x26ec │ │ │ │ + movteq r7, #9948 @ 0x26dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f13c <__cxa_atexit@plt+0x81d18c> │ │ │ │ - ldr r3, [pc, #32] @ 82f144 <__cxa_atexit@plt+0x81d194> │ │ │ │ + bcc 82f14c <__cxa_atexit@plt+0x81d19c> │ │ │ │ + ldr r3, [pc, #32] @ 82f154 <__cxa_atexit@plt+0x81d1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82f148 <__cxa_atexit@plt+0x81d198> │ │ │ │ + ldr r7, [pc, #16] @ 82f158 <__cxa_atexit@plt+0x81d1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #24, 22 @ 0x6000 │ │ │ │ - cmneq r1, #84, 18 @ 0x150000 │ │ │ │ - movteq r8, #8520 @ 0x2148 │ │ │ │ + cmneq r1, #8, 22 @ 0x2000 │ │ │ │ + cmneq r1, #68, 18 @ 0x110000 │ │ │ │ + movteq r8, #8504 @ 0x2138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f184 <__cxa_atexit@plt+0x81d1d4> │ │ │ │ - ldr r3, [pc, #32] @ 82f18c <__cxa_atexit@plt+0x81d1dc> │ │ │ │ + bcc 82f194 <__cxa_atexit@plt+0x81d1e4> │ │ │ │ + ldr r3, [pc, #32] @ 82f19c <__cxa_atexit@plt+0x81d1ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82f190 <__cxa_atexit@plt+0x81d1e0> │ │ │ │ + ldr r7, [pc, #16] @ 82f1a0 <__cxa_atexit@plt+0x81d1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #208, 20 @ 0xd0000 │ │ │ │ - cmneq r1, #212, 26 @ 0x3500 │ │ │ │ - movteq r8, #9032 @ 0x2348 │ │ │ │ + cmneq r1, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r1, #196, 26 @ 0x3100 │ │ │ │ + movteq r8, #9016 @ 0x2338 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f1e0 <__cxa_atexit@plt+0x81d230> │ │ │ │ - ldr r3, [pc, #52] @ 82f1e8 <__cxa_atexit@plt+0x81d238> │ │ │ │ + bcc 82f1f0 <__cxa_atexit@plt+0x81d240> │ │ │ │ + ldr r3, [pc, #52] @ 82f1f8 <__cxa_atexit@plt+0x81d248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 82f1ec <__cxa_atexit@plt+0x81d23c> │ │ │ │ + ldr r1, [pc, #36] @ 82f1fc <__cxa_atexit@plt+0x81d24c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 82f1f0 <__cxa_atexit@plt+0x81d240> │ │ │ │ + ldr r8, [pc, #20] @ 82f200 <__cxa_atexit@plt+0x81d250> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #136, 20 @ 0x88000 │ │ │ │ - cmneq r1, #156, 20 @ 0x9c000 │ │ │ │ - cmneq r1, #24, 18 @ 0x60000 │ │ │ │ - movteq r8, #8944 @ 0x22f0 │ │ │ │ + cmneq r1, #120, 20 @ 0x78000 │ │ │ │ + cmneq r1, #140, 20 @ 0x8c000 │ │ │ │ + cmneq r1, #8, 18 @ 0x20000 │ │ │ │ + movteq r8, #8928 @ 0x22e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f254 <__cxa_atexit@plt+0x81d2a4> │ │ │ │ - ldr lr, [pc, #68] @ 82f25c <__cxa_atexit@plt+0x81d2ac> │ │ │ │ + bcc 82f264 <__cxa_atexit@plt+0x81d2b4> │ │ │ │ + ldr lr, [pc, #68] @ 82f26c <__cxa_atexit@plt+0x81d2bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 82f248 <__cxa_atexit@plt+0x81d298> │ │ │ │ + beq 82f258 <__cxa_atexit@plt+0x81d2a8> │ │ │ │ mov r7, r8 │ │ │ │ - b 82f26c <__cxa_atexit@plt+0x81d2bc> │ │ │ │ + b 82f27c <__cxa_atexit@plt+0x81d2cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq r8, #8840 @ 0x2288 │ │ │ │ + movteq r8, #8824 @ 0x2278 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82f294 <__cxa_atexit@plt+0x81d2e4> │ │ │ │ - ldr r3, [pc, #60] @ 82f2bc <__cxa_atexit@plt+0x81d30c> │ │ │ │ + bne 82f2a4 <__cxa_atexit@plt+0x81d2f4> │ │ │ │ + ldr r3, [pc, #60] @ 82f2cc <__cxa_atexit@plt+0x81d31c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82f2b4 <__cxa_atexit@plt+0x81d304> │ │ │ │ - b 82f2d4 <__cxa_atexit@plt+0x81d324> │ │ │ │ + beq 82f2c4 <__cxa_atexit@plt+0x81d314> │ │ │ │ + b 82f2e4 <__cxa_atexit@plt+0x81d334> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #32] @ 82f2c0 <__cxa_atexit@plt+0x81d310> │ │ │ │ + ldr r3, [pc, #32] @ 82f2d0 <__cxa_atexit@plt+0x81d320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #24] @ 82f2c4 <__cxa_atexit@plt+0x81d314> │ │ │ │ + ldr r3, [pc, #24] @ 82f2d4 <__cxa_atexit@plt+0x81d324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #160, 18 @ 0x280000 │ │ │ │ - cmneq r1, #44, 10 @ 0xb000000 │ │ │ │ - movteq r8, #8736 @ 0x2220 │ │ │ │ + cmneq r1, #144, 18 @ 0x240000 │ │ │ │ + cmneq r1, #28, 10 @ 0x7000000 │ │ │ │ + movteq r8, #8720 @ 0x2210 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #1 │ │ │ │ andeq r2, r3, #3 │ │ │ │ cmpeq r2, #2 │ │ │ │ - beq 82f2f8 <__cxa_atexit@plt+0x81d348> │ │ │ │ + beq 82f308 <__cxa_atexit@plt+0x81d358> │ │ │ │ str r3, [r5] │ │ │ │ - b 82f48c <__cxa_atexit@plt+0x81d4dc> │ │ │ │ - ldr r2, [pc, #32] @ 82f320 <__cxa_atexit@plt+0x81d370> │ │ │ │ + b 82f49c <__cxa_atexit@plt+0x81d4ec> │ │ │ │ + ldr r2, [pc, #32] @ 82f330 <__cxa_atexit@plt+0x81d380> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 82f318 <__cxa_atexit@plt+0x81d368> │ │ │ │ - b 82f330 <__cxa_atexit@plt+0x81d380> │ │ │ │ + beq 82f328 <__cxa_atexit@plt+0x81d378> │ │ │ │ + b 82f340 <__cxa_atexit@plt+0x81d390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r8, #8644 @ 0x21c4 │ │ │ │ + movteq r8, #8628 @ 0x21b4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82f360 <__cxa_atexit@plt+0x81d3b0> │ │ │ │ + bne 82f370 <__cxa_atexit@plt+0x81d3c0> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr r0, [pc, #44] @ 82f378 <__cxa_atexit@plt+0x81d3c8> │ │ │ │ + ldr r0, [pc, #44] @ 82f388 <__cxa_atexit@plt+0x81d3d8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mvn r3, #0 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #12] @ 82f374 <__cxa_atexit@plt+0x81d3c4> │ │ │ │ + ldr r0, [pc, #12] @ 82f384 <__cxa_atexit@plt+0x81d3d4> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f3e0 <__cxa_atexit@plt+0x81d430> │ │ │ │ + bhi 82f3f0 <__cxa_atexit@plt+0x81d440> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #88] @ 82f3f8 <__cxa_atexit@plt+0x81d448> │ │ │ │ + ldr r1, [pc, #88] @ 82f408 <__cxa_atexit@plt+0x81d458> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 82f3fc <__cxa_atexit@plt+0x81d44c> │ │ │ │ + ldr r0, [pc, #84] @ 82f40c <__cxa_atexit@plt+0x81d45c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 82f400 <__cxa_atexit@plt+0x81d450> │ │ │ │ + ldr lr, [pc, #80] @ 82f410 <__cxa_atexit@plt+0x81d460> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str lr, [r5, #4]! │ │ │ │ - ldr r7, [pc, #40] @ 82f404 <__cxa_atexit@plt+0x81d454> │ │ │ │ + ldr r7, [pc, #40] @ 82f414 <__cxa_atexit@plt+0x81d464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #32] @ 82f408 <__cxa_atexit@plt+0x81d458> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #32] @ 82f418 <__cxa_atexit@plt+0x81d468> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r1, #176, 18 @ 0x2c0000 │ │ │ │ + cmneq r1, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r8, #8412 @ 0x20dc │ │ │ │ + movteq r8, #8396 @ 0x20cc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 82f37c <__cxa_atexit@plt+0x81d3cc> │ │ │ │ - movteq r8, #8360 @ 0x20a8 │ │ │ │ + b 82f38c <__cxa_atexit@plt+0x81d3dc> │ │ │ │ + movteq r8, #8344 @ 0x2098 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82f468 <__cxa_atexit@plt+0x81d4b8> │ │ │ │ + bne 82f478 <__cxa_atexit@plt+0x81d4c8> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #60] @ 82f480 <__cxa_atexit@plt+0x81d4d0> │ │ │ │ + ldr r3, [pc, #60] @ 82f490 <__cxa_atexit@plt+0x81d4e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 82f484 <__cxa_atexit@plt+0x81d4d4> │ │ │ │ + ldr r2, [pc, #56] @ 82f494 <__cxa_atexit@plt+0x81d4e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ - ldr r0, [pc, #44] @ 82f488 <__cxa_atexit@plt+0x81d4d8> │ │ │ │ + ldr r0, [pc, #44] @ 82f498 <__cxa_atexit@plt+0x81d4e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #5 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #12] @ 82f47c <__cxa_atexit@plt+0x81d4cc> │ │ │ │ + ldr r0, [pc, #12] @ 82f48c <__cxa_atexit@plt+0x81d4dc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ - cmneq r1, #244, 14 @ 0x3d00000 │ │ │ │ - cmneq r1, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r1, #132, 6 @ 0x10000002 │ │ │ │ + cmneq r1, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r1, #220, 4 @ 0xc000000d │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82f4b8 <__cxa_atexit@plt+0x81d508> │ │ │ │ - ldr r2, [pc, #60] @ 82f4e0 <__cxa_atexit@plt+0x81d530> │ │ │ │ + bne 82f4c8 <__cxa_atexit@plt+0x81d518> │ │ │ │ + ldr r2, [pc, #60] @ 82f4f0 <__cxa_atexit@plt+0x81d540> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82f4d8 <__cxa_atexit@plt+0x81d528> │ │ │ │ - b 82f4f8 <__cxa_atexit@plt+0x81d548> │ │ │ │ + beq 82f4e8 <__cxa_atexit@plt+0x81d538> │ │ │ │ + b 82f508 <__cxa_atexit@plt+0x81d558> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #32] @ 82f4e4 <__cxa_atexit@plt+0x81d534> │ │ │ │ + ldr r3, [pc, #32] @ 82f4f4 <__cxa_atexit@plt+0x81d544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #24] @ 82f4e8 <__cxa_atexit@plt+0x81d538> │ │ │ │ + ldr r3, [pc, #24] @ 82f4f8 <__cxa_atexit@plt+0x81d548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #124, 14 @ 0x1f00000 │ │ │ │ - cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ - movteq r7, #12252 @ 0x2fdc │ │ │ │ + cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r1, #248, 4 @ 0x8000000f │ │ │ │ + movteq r7, #12236 @ 0x2fcc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 82f510 <__cxa_atexit@plt+0x81d560> │ │ │ │ + bne 82f520 <__cxa_atexit@plt+0x81d570> │ │ │ │ str r3, [r5] │ │ │ │ - b 82f538 <__cxa_atexit@plt+0x81d588> │ │ │ │ + b 82f548 <__cxa_atexit@plt+0x81d598> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #20] @ 82f530 <__cxa_atexit@plt+0x81d580> │ │ │ │ + ldr r3, [pc, #20] @ 82f540 <__cxa_atexit@plt+0x81d590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #12] @ 82f534 <__cxa_atexit@plt+0x81d584> │ │ │ │ + ldr r3, [pc, #12] @ 82f544 <__cxa_atexit@plt+0x81d594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmneq r1, #36, 14 @ 0x900000 │ │ │ │ - cmneq r1, #176, 4 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmneq r1, #20, 14 @ 0x500000 │ │ │ │ + cmneq r1, #160, 4 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f584 <__cxa_atexit@plt+0x81d5d4> │ │ │ │ + bhi 82f594 <__cxa_atexit@plt+0x81d5e4> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #68] @ 82f59c <__cxa_atexit@plt+0x81d5ec> │ │ │ │ + ldr r2, [pc, #68] @ 82f5ac <__cxa_atexit@plt+0x81d5fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 82f5a0 <__cxa_atexit@plt+0x81d5f0> │ │ │ │ + ldr r1, [pc, #64] @ 82f5b0 <__cxa_atexit@plt+0x81d600> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r5, #20] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 82f5a4 <__cxa_atexit@plt+0x81d5f4> │ │ │ │ + ldr r7, [pc, #36] @ 82f5b4 <__cxa_atexit@plt+0x81d604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #28] @ 82f5a8 <__cxa_atexit@plt+0x81d5f8> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #28] @ 82f5b8 <__cxa_atexit@plt+0x81d608> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - cmneq r1, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r1, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r7, #12060 @ 0x2f1c │ │ │ │ + movteq r7, #12044 @ 0x2f0c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 82f538 <__cxa_atexit@plt+0x81d588> │ │ │ │ - movteq r7, #12040 @ 0x2f08 │ │ │ │ + b 82f548 <__cxa_atexit@plt+0x81d598> │ │ │ │ + movteq r7, #12024 @ 0x2ef8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 82f60c <__cxa_atexit@plt+0x81d65c> │ │ │ │ + bne 82f61c <__cxa_atexit@plt+0x81d66c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #92] @ 82f64c <__cxa_atexit@plt+0x81d69c> │ │ │ │ + ldr r0, [pc, #92] @ 82f65c <__cxa_atexit@plt+0x81d6ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #76] @ 82f650 <__cxa_atexit@plt+0x81d6a0> │ │ │ │ + ldr r0, [pc, #76] @ 82f660 <__cxa_atexit@plt+0x81d6b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ - b 82f630 <__cxa_atexit@plt+0x81d680> │ │ │ │ + b 82f640 <__cxa_atexit@plt+0x81d690> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #40] @ 82f640 <__cxa_atexit@plt+0x81d690> │ │ │ │ + ldr r3, [pc, #40] @ 82f650 <__cxa_atexit@plt+0x81d6a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16] │ │ │ │ - ldr r0, [pc, #32] @ 82f644 <__cxa_atexit@plt+0x81d694> │ │ │ │ + ldr r0, [pc, #32] @ 82f654 <__cxa_atexit@plt+0x81d6a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ - ldr r2, [pc, #24] @ 82f648 <__cxa_atexit@plt+0x81d698> │ │ │ │ + ldr r2, [pc, #24] @ 82f658 <__cxa_atexit@plt+0x81d6a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #40, 12 @ 0x2800000 │ │ │ │ - cmneq r1, #36, 2 │ │ │ │ - cmneq r1, #168, 2 @ 0x2a │ │ │ │ - cmneq r1, #208, 12 @ 0xd000000 │ │ │ │ - cmneq r1, #0, 4 │ │ │ │ - movteq r7, #8524 @ 0x214c │ │ │ │ + cmneq r1, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r1, #20, 2 │ │ │ │ + cmneq r1, #152, 2 @ 0x26 │ │ │ │ + cmneq r1, #192, 12 @ 0xc000000 │ │ │ │ + cmneq r1, #240, 2 @ 0x3c │ │ │ │ + movteq r7, #8508 @ 0x213c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f698 <__cxa_atexit@plt+0x81d6e8> │ │ │ │ - ldr r3, [pc, #44] @ 82f6a0 <__cxa_atexit@plt+0x81d6f0> │ │ │ │ + bcc 82f6a8 <__cxa_atexit@plt+0x81d6f8> │ │ │ │ + ldr r3, [pc, #44] @ 82f6b0 <__cxa_atexit@plt+0x81d700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 82f6a4 <__cxa_atexit@plt+0x81d6f4> │ │ │ │ + ldr r3, [pc, #32] @ 82f6b4 <__cxa_atexit@plt+0x81d704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 82f6a8 <__cxa_atexit@plt+0x81d6f8> │ │ │ │ + ldr r8, [pc, #24] @ 82f6b8 <__cxa_atexit@plt+0x81d708> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #200, 10 @ 0x32000000 │ │ │ │ - cmneq r1, #232, 26 @ 0x3a00 │ │ │ │ - cmneq r1, #240, 6 @ 0xc0000003 │ │ │ │ - movteq r7, #8452 @ 0x2104 │ │ │ │ + cmneq r1, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r1, #216, 26 @ 0x3600 │ │ │ │ + cmneq r1, #224, 6 @ 0x80000003 │ │ │ │ + movteq r7, #8436 @ 0x20f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f718 <__cxa_atexit@plt+0x81d768> │ │ │ │ + bcc 82f728 <__cxa_atexit@plt+0x81d778> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f710 <__cxa_atexit@plt+0x81d760> │ │ │ │ - ldr r3, [pc, #68] @ 82f720 <__cxa_atexit@plt+0x81d770> │ │ │ │ + bhi 82f720 <__cxa_atexit@plt+0x81d770> │ │ │ │ + ldr r3, [pc, #68] @ 82f730 <__cxa_atexit@plt+0x81d780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 82f724 <__cxa_atexit@plt+0x81d774> │ │ │ │ + ldr r3, [pc, #52] @ 82f734 <__cxa_atexit@plt+0x81d784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 82f728 <__cxa_atexit@plt+0x81d778> │ │ │ │ + ldr r7, [pc, #36] @ 82f738 <__cxa_atexit@plt+0x81d788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 82f72c <__cxa_atexit@plt+0x81d77c> │ │ │ │ + ldr r9, [pc, #32] @ 82f73c <__cxa_atexit@plt+0x81d78c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #96, 10 @ 0x18000000 │ │ │ │ + cmneq r1, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r1, #144, 12 @ 0x9000000 │ │ │ │ - cmneq r1, #200, 28 @ 0xc80 │ │ │ │ + cmneq r1, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f75c <__cxa_atexit@plt+0x81d7ac> │ │ │ │ - ldr r3, [pc, #24] @ 82f764 <__cxa_atexit@plt+0x81d7b4> │ │ │ │ + bcc 82f76c <__cxa_atexit@plt+0x81d7bc> │ │ │ │ + ldr r3, [pc, #24] @ 82f774 <__cxa_atexit@plt+0x81d7c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #240, 8 @ 0xf0000000 │ │ │ │ - movteq r7, #8284 @ 0x205c │ │ │ │ + cmneq r1, #224, 8 @ 0xe0000000 │ │ │ │ + movteq r7, #8268 @ 0x204c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f7e4 <__cxa_atexit@plt+0x81d834> │ │ │ │ + bcc 82f7f4 <__cxa_atexit@plt+0x81d844> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f7dc <__cxa_atexit@plt+0x81d82c> │ │ │ │ - ldr r3, [pc, #84] @ 82f7ec <__cxa_atexit@plt+0x81d83c> │ │ │ │ + bhi 82f7ec <__cxa_atexit@plt+0x81d83c> │ │ │ │ + ldr r3, [pc, #84] @ 82f7fc <__cxa_atexit@plt+0x81d84c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82f7f0 <__cxa_atexit@plt+0x81d840> │ │ │ │ + ldr r2, [pc, #80] @ 82f800 <__cxa_atexit@plt+0x81d850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82f7f4 <__cxa_atexit@plt+0x81d844> │ │ │ │ + ldr r1, [pc, #60] @ 82f804 <__cxa_atexit@plt+0x81d854> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82f7f8 <__cxa_atexit@plt+0x81d848> │ │ │ │ + ldr r7, [pc, #32] @ 82f808 <__cxa_atexit@plt+0x81d858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r1, #140, 8 @ 0x8c000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r1, #120, 8 @ 0x78000000 │ │ │ │ - movteq r7, #11496 @ 0x2ce8 │ │ │ │ + cmneq r1, #104, 8 @ 0x68000000 │ │ │ │ + movteq r7, #11480 @ 0x2cd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f898 <__cxa_atexit@plt+0x81d8e8> │ │ │ │ + bcc 82f8a8 <__cxa_atexit@plt+0x81d8f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f890 <__cxa_atexit@plt+0x81d8e0> │ │ │ │ + bhi 82f8a0 <__cxa_atexit@plt+0x81d8f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 82f8a0 <__cxa_atexit@plt+0x81d8f0> │ │ │ │ + ldr lr, [pc, #96] @ 82f8b0 <__cxa_atexit@plt+0x81d900> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 82f8a4 <__cxa_atexit@plt+0x81d8f4> │ │ │ │ + ldr r9, [pc, #92] @ 82f8b4 <__cxa_atexit@plt+0x81d904> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 82f8a8 <__cxa_atexit@plt+0x81d8f8> │ │ │ │ + ldr r2, [pc, #56] @ 82f8b8 <__cxa_atexit@plt+0x81d908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r1, #244, 6 @ 0xd0000003 │ │ │ │ - movteq r6, #11600 @ 0x2d50 │ │ │ │ + cmneq r1, #228, 6 @ 0x90000003 │ │ │ │ + movteq r6, #11584 @ 0x2d40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f8e4 <__cxa_atexit@plt+0x81d934> │ │ │ │ - ldr r3, [pc, #32] @ 82f8ec <__cxa_atexit@plt+0x81d93c> │ │ │ │ + bcc 82f8f4 <__cxa_atexit@plt+0x81d944> │ │ │ │ + ldr r3, [pc, #32] @ 82f8fc <__cxa_atexit@plt+0x81d94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82f8f0 <__cxa_atexit@plt+0x81d940> │ │ │ │ + ldr r7, [pc, #16] @ 82f900 <__cxa_atexit@plt+0x81d950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #112, 6 @ 0xc0000001 │ │ │ │ - cmneq r1, #32, 4 │ │ │ │ + cmneq r1, #96, 6 @ 0x80000001 │ │ │ │ + cmneq r1, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f920 <__cxa_atexit@plt+0x81d970> │ │ │ │ - ldr r3, [pc, #24] @ 82f928 <__cxa_atexit@plt+0x81d978> │ │ │ │ + bcc 82f930 <__cxa_atexit@plt+0x81d980> │ │ │ │ + ldr r3, [pc, #24] @ 82f938 <__cxa_atexit@plt+0x81d988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 6 @ 0xb0000000 │ │ │ │ - movteq r6, #11484 @ 0x2cdc │ │ │ │ + cmneq r1, #28, 6 @ 0x70000000 │ │ │ │ + movteq r6, #11468 @ 0x2ccc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f9a8 <__cxa_atexit@plt+0x81d9f8> │ │ │ │ + bcc 82f9b8 <__cxa_atexit@plt+0x81da08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82f9a0 <__cxa_atexit@plt+0x81d9f0> │ │ │ │ - ldr r3, [pc, #84] @ 82f9b0 <__cxa_atexit@plt+0x81da00> │ │ │ │ + bhi 82f9b0 <__cxa_atexit@plt+0x81da00> │ │ │ │ + ldr r3, [pc, #84] @ 82f9c0 <__cxa_atexit@plt+0x81da10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 82f9b4 <__cxa_atexit@plt+0x81da04> │ │ │ │ + ldr r2, [pc, #80] @ 82f9c4 <__cxa_atexit@plt+0x81da14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 82f9b8 <__cxa_atexit@plt+0x81da08> │ │ │ │ + ldr r1, [pc, #60] @ 82f9c8 <__cxa_atexit@plt+0x81da18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 82f9bc <__cxa_atexit@plt+0x81da0c> │ │ │ │ + ldr r7, [pc, #32] @ 82f9cc <__cxa_atexit@plt+0x81da1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r1, #200, 4 @ 0x8000000c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #180, 4 @ 0x4000000b │ │ │ │ - movteq r7, #11044 @ 0x2b24 │ │ │ │ + cmneq r1, #164, 4 @ 0x4000000a │ │ │ │ + movteq r7, #11028 @ 0x2b14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82f9f0 <__cxa_atexit@plt+0x81da40> │ │ │ │ - ldr r3, [pc, #28] @ 82fa00 <__cxa_atexit@plt+0x81da50> │ │ │ │ + bcc 82fa00 <__cxa_atexit@plt+0x81da50> │ │ │ │ + ldr r3, [pc, #28] @ 82fa10 <__cxa_atexit@plt+0x81da60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 82fa04 <__cxa_atexit@plt+0x81da54> │ │ │ │ + ldr r7, [pc, #12] @ 82fa14 <__cxa_atexit@plt+0x81da64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r7, #11016 @ 0x2b08 │ │ │ │ - movteq r7, #10976 @ 0x2ae0 │ │ │ │ + movteq r7, #11000 @ 0x2af8 │ │ │ │ + movteq r7, #10960 @ 0x2ad0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82fa2c <__cxa_atexit@plt+0x81da7c> │ │ │ │ + ldr r3, [pc, #16] @ 82fa3c <__cxa_atexit@plt+0x81da8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #10936 @ 0x2ab8 │ │ │ │ + movteq r7, #10920 @ 0x2aa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82fab0 <__cxa_atexit@plt+0x81db00> │ │ │ │ + bhi 82fac0 <__cxa_atexit@plt+0x81db10> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 82fabc <__cxa_atexit@plt+0x81db0c> │ │ │ │ + ldr lr, [pc, #88] @ 82facc <__cxa_atexit@plt+0x81db1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 82fac0 <__cxa_atexit@plt+0x81db10> │ │ │ │ + ldr r8, [pc, #84] @ 82fad0 <__cxa_atexit@plt+0x81db20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 82fac4 <__cxa_atexit@plt+0x81db14> │ │ │ │ + ldr r3, [pc, #52] @ 82fad4 <__cxa_atexit@plt+0x81db24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r1, #212, 2 @ 0x35 │ │ │ │ - movteq r6, #10980 @ 0x2ae4 │ │ │ │ + cmneq r1, #196, 2 @ 0x31 │ │ │ │ + movteq r6, #10964 @ 0x2ad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fb04 <__cxa_atexit@plt+0x81db54> │ │ │ │ - ldr r8, [pc, #36] @ 82fb0c <__cxa_atexit@plt+0x81db5c> │ │ │ │ + bcc 82fb14 <__cxa_atexit@plt+0x81db64> │ │ │ │ + ldr r8, [pc, #36] @ 82fb1c <__cxa_atexit@plt+0x81db6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82fb10 <__cxa_atexit@plt+0x81db60> │ │ │ │ + ldr r3, [pc, #32] @ 82fb20 <__cxa_atexit@plt+0x81db70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82fb14 <__cxa_atexit@plt+0x81db64> │ │ │ │ + ldr r7, [pc, #20] @ 82fb24 <__cxa_atexit@plt+0x81db74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #183 @ 0xb7 │ │ │ │ - cmneq r1, #76, 2 │ │ │ │ - cmneq r1, #124, 2 │ │ │ │ - movteq r6, #10900 @ 0x2a94 │ │ │ │ + tsteq lr, #167 @ 0xa7 │ │ │ │ + cmneq r1, #60, 2 │ │ │ │ + cmneq r1, #108, 2 │ │ │ │ + movteq r6, #10884 @ 0x2a84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fb54 <__cxa_atexit@plt+0x81dba4> │ │ │ │ - ldr r8, [pc, #36] @ 82fb5c <__cxa_atexit@plt+0x81dbac> │ │ │ │ + bcc 82fb64 <__cxa_atexit@plt+0x81dbb4> │ │ │ │ + ldr r8, [pc, #36] @ 82fb6c <__cxa_atexit@plt+0x81dbbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82fb60 <__cxa_atexit@plt+0x81dbb0> │ │ │ │ + ldr r3, [pc, #32] @ 82fb70 <__cxa_atexit@plt+0x81dbc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82fb64 <__cxa_atexit@plt+0x81dbb4> │ │ │ │ + ldr r7, [pc, #20] @ 82fb74 <__cxa_atexit@plt+0x81dbc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #155 @ 0x9b │ │ │ │ - cmneq r1, #252 @ 0xfc │ │ │ │ - cmneq r1, #44, 2 │ │ │ │ - movteq r6, #10820 @ 0x2a44 │ │ │ │ + tsteq lr, #139 @ 0x8b │ │ │ │ + cmneq r1, #236 @ 0xec │ │ │ │ + cmneq r1, #28, 2 │ │ │ │ + movteq r6, #10804 @ 0x2a34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fba4 <__cxa_atexit@plt+0x81dbf4> │ │ │ │ - ldr r8, [pc, #36] @ 82fbac <__cxa_atexit@plt+0x81dbfc> │ │ │ │ + bcc 82fbb4 <__cxa_atexit@plt+0x81dc04> │ │ │ │ + ldr r8, [pc, #36] @ 82fbbc <__cxa_atexit@plt+0x81dc0c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82fbb0 <__cxa_atexit@plt+0x81dc00> │ │ │ │ + ldr r3, [pc, #32] @ 82fbc0 <__cxa_atexit@plt+0x81dc10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82fbb4 <__cxa_atexit@plt+0x81dc04> │ │ │ │ + ldr r7, [pc, #20] @ 82fbc4 <__cxa_atexit@plt+0x81dc14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #113 @ 0x71 │ │ │ │ - cmneq r1, #172 @ 0xac │ │ │ │ - cmneq r1, #220 @ 0xdc │ │ │ │ - movteq r6, #10740 @ 0x29f4 │ │ │ │ + tsteq lr, #97 @ 0x61 │ │ │ │ + cmneq r1, #156 @ 0x9c │ │ │ │ + cmneq r1, #204 @ 0xcc │ │ │ │ + movteq r6, #10724 @ 0x29e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fbf4 <__cxa_atexit@plt+0x81dc44> │ │ │ │ - ldr r8, [pc, #36] @ 82fbfc <__cxa_atexit@plt+0x81dc4c> │ │ │ │ + bcc 82fc04 <__cxa_atexit@plt+0x81dc54> │ │ │ │ + ldr r8, [pc, #36] @ 82fc0c <__cxa_atexit@plt+0x81dc5c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 82fc00 <__cxa_atexit@plt+0x81dc50> │ │ │ │ + ldr r3, [pc, #32] @ 82fc10 <__cxa_atexit@plt+0x81dc60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 82fc04 <__cxa_atexit@plt+0x81dc54> │ │ │ │ + ldr r7, [pc, #20] @ 82fc14 <__cxa_atexit@plt+0x81dc64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, #76 @ 0x4c │ │ │ │ - cmneq r1, #92 @ 0x5c │ │ │ │ - cmneq r1, #140 @ 0x8c │ │ │ │ - movteq r7, #10376 @ 0x2888 │ │ │ │ + tsteq lr, #60 @ 0x3c │ │ │ │ + cmneq r1, #76 @ 0x4c │ │ │ │ + cmneq r1, #124 @ 0x7c │ │ │ │ + movteq r7, #10360 @ 0x2878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fd1c <__cxa_atexit@plt+0x81dd6c> │ │ │ │ + bcc 82fd2c <__cxa_atexit@plt+0x81dd7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82fd14 <__cxa_atexit@plt+0x81dd64> │ │ │ │ - ldr r9, [pc, #236] @ 82fd24 <__cxa_atexit@plt+0x81dd74> │ │ │ │ + bhi 82fd24 <__cxa_atexit@plt+0x81dd74> │ │ │ │ + ldr r9, [pc, #236] @ 82fd34 <__cxa_atexit@plt+0x81dd84> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #232] @ 82fd28 <__cxa_atexit@plt+0x81dd78> │ │ │ │ + ldr r8, [pc, #232] @ 82fd38 <__cxa_atexit@plt+0x81dd88> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #228] @ 82fd2c <__cxa_atexit@plt+0x81dd7c> │ │ │ │ + ldr lr, [pc, #228] @ 82fd3c <__cxa_atexit@plt+0x81dd8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #224] @ 82fd30 <__cxa_atexit@plt+0x81dd80> │ │ │ │ + ldr r0, [pc, #224] @ 82fd40 <__cxa_atexit@plt+0x81dd90> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #220] @ 82fd34 <__cxa_atexit@plt+0x81dd84> │ │ │ │ + ldr r3, [pc, #220] @ 82fd44 <__cxa_atexit@plt+0x81dd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #212] @ 82fd38 <__cxa_atexit@plt+0x81dd88> │ │ │ │ + ldr r3, [pc, #212] @ 82fd48 <__cxa_atexit@plt+0x81dd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #200] @ 82fd3c <__cxa_atexit@plt+0x81dd8c> │ │ │ │ + ldr r2, [pc, #200] @ 82fd4c <__cxa_atexit@plt+0x81dd9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r2, #195 @ 0xc3 │ │ │ │ orr r2, r2, #1024 @ 0x400 │ │ │ │ - ldr r1, [pc, #184] @ 82fd40 <__cxa_atexit@plt+0x81dd90> │ │ │ │ + ldr r1, [pc, #184] @ 82fd50 <__cxa_atexit@plt+0x81dda0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r2, [r6, #-84] @ 0xffffffac │ │ │ │ str r1, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r2, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r1, r6, #47 @ 0x2f │ │ │ │ str r1, [r6] │ │ │ │ add r1, r3, #25 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r1, r6, #87 @ 0x57 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #79 @ 0x4f │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #128] @ 82fd44 <__cxa_atexit@plt+0x81dd94> │ │ │ │ + ldr r1, [pc, #128] @ 82fd54 <__cxa_atexit@plt+0x81dda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-16]! │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2127696,1099 +2127700,1099 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 82fd48 <__cxa_atexit@plt+0x81dd98> │ │ │ │ + ldr r7, [pc, #64] @ 82fd58 <__cxa_atexit@plt+0x81dda8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 82fd4c <__cxa_atexit@plt+0x81dd9c> │ │ │ │ + ldr r9, [pc, #60] @ 82fd5c <__cxa_atexit@plt+0x81ddac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #184, 2 @ 0x2e │ │ │ │ - cmneq r1, #228 @ 0xe4 │ │ │ │ - cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ - cmneq r1, #8, 12 @ 0x800000 │ │ │ │ - cmneq r1, #120, 30 @ 0x1e0 │ │ │ │ - cmneq r1, #44, 30 @ 0xb0 │ │ │ │ - cmneq r1, #40, 30 @ 0xa0 │ │ │ │ - movteq r6, #11060 @ 0x2b34 │ │ │ │ + cmneq r1, #168, 2 @ 0x2a │ │ │ │ + cmneq r1, #212 @ 0xd4 │ │ │ │ + cmneq r1, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r1, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq r1, #104, 30 @ 0x1a0 │ │ │ │ + cmneq r1, #28, 30 @ 0x70 │ │ │ │ + cmneq r1, #24, 30 @ 0x60 │ │ │ │ + movteq r6, #11044 @ 0x2b24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fd94 <__cxa_atexit@plt+0x81dde4> │ │ │ │ - ldr r3, [pc, #44] @ 82fd9c <__cxa_atexit@plt+0x81ddec> │ │ │ │ + bcc 82fda4 <__cxa_atexit@plt+0x81ddf4> │ │ │ │ + ldr r3, [pc, #44] @ 82fdac <__cxa_atexit@plt+0x81ddfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 82fda0 <__cxa_atexit@plt+0x81ddf0> │ │ │ │ + ldr r3, [pc, #32] @ 82fdb0 <__cxa_atexit@plt+0x81de00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 82fda4 <__cxa_atexit@plt+0x81ddf4> │ │ │ │ + ldr r7, [pc, #20] @ 82fdb4 <__cxa_atexit@plt+0x81de04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #204, 28 @ 0xcc0 │ │ │ │ - cmneq r1, #120, 8 @ 0x78000000 │ │ │ │ - cmneq r1, #136, 6 @ 0x20000002 │ │ │ │ - movteq r6, #10824 @ 0x2a48 │ │ │ │ + cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r1, #104, 8 @ 0x68000000 │ │ │ │ + cmneq r1, #120, 6 @ 0xe0000001 │ │ │ │ + movteq r6, #10808 @ 0x2a38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fde0 <__cxa_atexit@plt+0x81de30> │ │ │ │ - ldr r3, [pc, #32] @ 82fde8 <__cxa_atexit@plt+0x81de38> │ │ │ │ + bcc 82fdf0 <__cxa_atexit@plt+0x81de40> │ │ │ │ + ldr r3, [pc, #32] @ 82fdf8 <__cxa_atexit@plt+0x81de48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82fdec <__cxa_atexit@plt+0x81de3c> │ │ │ │ + ldr r7, [pc, #16] @ 82fdfc <__cxa_atexit@plt+0x81de4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 28 @ 0x740 │ │ │ │ - cmneq r1, #176, 24 @ 0xb000 │ │ │ │ - movteq r7, #10676 @ 0x29b4 │ │ │ │ + cmneq r1, #100, 28 @ 0x640 │ │ │ │ + cmneq r1, #160, 24 @ 0xa000 │ │ │ │ + movteq r7, #10660 @ 0x29a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fe2c <__cxa_atexit@plt+0x81de7c> │ │ │ │ - ldr r3, [pc, #36] @ 82fe34 <__cxa_atexit@plt+0x81de84> │ │ │ │ + bcc 82fe3c <__cxa_atexit@plt+0x81de8c> │ │ │ │ + ldr r3, [pc, #36] @ 82fe44 <__cxa_atexit@plt+0x81de94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 82fe38 <__cxa_atexit@plt+0x81de88> │ │ │ │ + ldr r7, [pc, #16] @ 82fe48 <__cxa_atexit@plt+0x81de98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 28 @ 0x2c0 │ │ │ │ - cmneq r1, #12, 6 @ 0x30000000 │ │ │ │ - movteq r7, #10612 @ 0x2974 │ │ │ │ + cmneq r1, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r1, #252, 4 @ 0xc000000f │ │ │ │ + movteq r7, #10596 @ 0x2964 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82fedc <__cxa_atexit@plt+0x81df2c> │ │ │ │ + bcc 82feec <__cxa_atexit@plt+0x81df3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82fed4 <__cxa_atexit@plt+0x81df24> │ │ │ │ - ldr r3, [pc, #120] @ 82fee4 <__cxa_atexit@plt+0x81df34> │ │ │ │ + bhi 82fee4 <__cxa_atexit@plt+0x81df34> │ │ │ │ + ldr r3, [pc, #120] @ 82fef4 <__cxa_atexit@plt+0x81df44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #84] @ 82fee8 <__cxa_atexit@plt+0x81df38> │ │ │ │ + ldr r7, [pc, #84] @ 82fef8 <__cxa_atexit@plt+0x81df48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [pc, #80] @ 82feec <__cxa_atexit@plt+0x81df3c> │ │ │ │ + ldr sl, [pc, #80] @ 82fefc <__cxa_atexit@plt+0x81df4c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-12]! │ │ │ │ sub sl, r6, #35 @ 0x23 │ │ │ │ - ldr r7, [pc, #32] @ 82fef0 <__cxa_atexit@plt+0x81df40> │ │ │ │ + ldr r7, [pc, #32] @ 82ff00 <__cxa_atexit@plt+0x81df50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #208, 26 @ 0x3400 │ │ │ │ - cmneq r1, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r1, #192, 26 @ 0x3000 │ │ │ │ + cmneq r1, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r1, #168, 16 @ 0xa80000 │ │ │ │ - movteq r6, #10464 @ 0x28e0 │ │ │ │ + cmneq r1, #152, 16 @ 0x980000 │ │ │ │ + movteq r6, #10448 @ 0x28d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ff2c <__cxa_atexit@plt+0x81df7c> │ │ │ │ - ldr r3, [pc, #32] @ 82ff34 <__cxa_atexit@plt+0x81df84> │ │ │ │ + bcc 82ff3c <__cxa_atexit@plt+0x81df8c> │ │ │ │ + ldr r3, [pc, #32] @ 82ff44 <__cxa_atexit@plt+0x81df94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 82ff38 <__cxa_atexit@plt+0x81df88> │ │ │ │ + ldr r7, [pc, #16] @ 82ff48 <__cxa_atexit@plt+0x81df98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #40, 26 @ 0xa00 │ │ │ │ - cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ - movteq r7, #10256 @ 0x2810 │ │ │ │ + cmneq r1, #24, 26 @ 0x600 │ │ │ │ + cmneq r1, #108, 22 @ 0x1b000 │ │ │ │ + movteq r7, #10240 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 82ffac <__cxa_atexit@plt+0x81dffc> │ │ │ │ + bcc 82ffbc <__cxa_atexit@plt+0x81e00c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 82ffa4 <__cxa_atexit@plt+0x81dff4> │ │ │ │ - ldr r3, [pc, #72] @ 82ffb4 <__cxa_atexit@plt+0x81e004> │ │ │ │ + bhi 82ffb4 <__cxa_atexit@plt+0x81e004> │ │ │ │ + ldr r3, [pc, #72] @ 82ffc4 <__cxa_atexit@plt+0x81e014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 82ffb8 <__cxa_atexit@plt+0x81e008> │ │ │ │ + ldr r3, [pc, #52] @ 82ffc8 <__cxa_atexit@plt+0x81e018> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 82ffbc <__cxa_atexit@plt+0x81e00c> │ │ │ │ + ldr r7, [pc, #36] @ 82ffcc <__cxa_atexit@plt+0x81e01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 82ffc0 <__cxa_atexit@plt+0x81e010> │ │ │ │ + ldr r8, [pc, #32] @ 82ffd0 <__cxa_atexit@plt+0x81e020> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #208, 24 @ 0xd000 │ │ │ │ + cmneq r1, #192, 24 @ 0xc000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #92, 6 @ 0x70000001 │ │ │ │ - cmneq r1, #120, 20 @ 0x78000 │ │ │ │ - movteq r7, #9844 @ 0x2674 │ │ │ │ + cmneq r1, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r1, #104, 20 @ 0x68000 │ │ │ │ + movteq r7, #9828 @ 0x2664 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83000c <__cxa_atexit@plt+0x81e05c> │ │ │ │ - ldr r3, [pc, #48] @ 830014 <__cxa_atexit@plt+0x81e064> │ │ │ │ + bcc 83001c <__cxa_atexit@plt+0x81e06c> │ │ │ │ + ldr r3, [pc, #48] @ 830024 <__cxa_atexit@plt+0x81e074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 830018 <__cxa_atexit@plt+0x81e068> │ │ │ │ + ldr r3, [pc, #36] @ 830028 <__cxa_atexit@plt+0x81e078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 83001c <__cxa_atexit@plt+0x81e06c> │ │ │ │ + ldr r8, [pc, #24] @ 83002c <__cxa_atexit@plt+0x81e07c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #88, 24 @ 0x5800 │ │ │ │ - cmneq r1, #224, 22 @ 0x38000 │ │ │ │ - cmneq r1, #180, 10 @ 0x2d000000 │ │ │ │ - movteq r7, #9768 @ 0x2628 │ │ │ │ + cmneq r1, #72, 24 @ 0x4800 │ │ │ │ + cmneq r1, #208, 22 @ 0x34000 │ │ │ │ + cmneq r1, #164, 10 @ 0x29000000 │ │ │ │ + movteq r7, #9752 @ 0x2618 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830098 <__cxa_atexit@plt+0x81e0e8> │ │ │ │ + bcc 8300a8 <__cxa_atexit@plt+0x81e0f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830090 <__cxa_atexit@plt+0x81e0e0> │ │ │ │ - ldr r3, [pc, #80] @ 8300a0 <__cxa_atexit@plt+0x81e0f0> │ │ │ │ + bhi 8300a0 <__cxa_atexit@plt+0x81e0f0> │ │ │ │ + ldr r3, [pc, #80] @ 8300b0 <__cxa_atexit@plt+0x81e100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8300a4 <__cxa_atexit@plt+0x81e0f4> │ │ │ │ + ldr r1, [pc, #64] @ 8300b4 <__cxa_atexit@plt+0x81e104> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 8300a8 <__cxa_atexit@plt+0x81e0f8> │ │ │ │ + ldr r3, [pc, #52] @ 8300b8 <__cxa_atexit@plt+0x81e108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 8300ac <__cxa_atexit@plt+0x81e0fc> │ │ │ │ + ldr r8, [pc, #32] @ 8300bc <__cxa_atexit@plt+0x81e10c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r1, #220, 22 @ 0x37000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #204, 22 @ 0x33000 │ │ │ │ - cmneq r1, #104, 2 │ │ │ │ - movteq r7, #9636 @ 0x25a4 │ │ │ │ + cmneq r1, #188, 22 @ 0x2f000 │ │ │ │ + cmneq r1, #88, 2 │ │ │ │ + movteq r7, #9620 @ 0x2594 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83011c <__cxa_atexit@plt+0x81e16c> │ │ │ │ + bcc 83012c <__cxa_atexit@plt+0x81e17c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830114 <__cxa_atexit@plt+0x81e164> │ │ │ │ + bhi 830124 <__cxa_atexit@plt+0x81e174> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 830124 <__cxa_atexit@plt+0x81e174> │ │ │ │ + ldr r1, [pc, #56] @ 830134 <__cxa_atexit@plt+0x81e184> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r3, r8} │ │ │ │ - ldr r3, [pc, #48] @ 830128 <__cxa_atexit@plt+0x81e178> │ │ │ │ + ldr r3, [pc, #48] @ 830138 <__cxa_atexit@plt+0x81e188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #28] @ 83012c <__cxa_atexit@plt+0x81e17c> │ │ │ │ + ldr r8, [pc, #28] @ 83013c <__cxa_atexit@plt+0x81e18c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r1, #108, 22 @ 0x1b000 │ │ │ │ - cmneq r1, #148, 24 @ 0x9400 │ │ │ │ - movteq r7, #8944 @ 0x22f0 │ │ │ │ + cmneq r1, #92, 22 @ 0x17000 │ │ │ │ + cmneq r1, #132, 24 @ 0x8400 │ │ │ │ + movteq r7, #8928 @ 0x22e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83016c <__cxa_atexit@plt+0x81e1bc> │ │ │ │ - ldr r3, [pc, #36] @ 830174 <__cxa_atexit@plt+0x81e1c4> │ │ │ │ + bcc 83017c <__cxa_atexit@plt+0x81e1cc> │ │ │ │ + ldr r3, [pc, #36] @ 830184 <__cxa_atexit@plt+0x81e1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 830178 <__cxa_atexit@plt+0x81e1c8> │ │ │ │ + ldr r7, [pc, #16] @ 830188 <__cxa_atexit@plt+0x81e1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #236, 20 @ 0xec000 │ │ │ │ - cmneq r1, #64, 20 @ 0x40000 │ │ │ │ - movteq r7, #8880 @ 0x22b0 │ │ │ │ + cmneq r1, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r1, #48, 20 @ 0x30000 │ │ │ │ + movteq r7, #8864 @ 0x22a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8301ec <__cxa_atexit@plt+0x81e23c> │ │ │ │ + bcc 8301fc <__cxa_atexit@plt+0x81e24c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8301e4 <__cxa_atexit@plt+0x81e234> │ │ │ │ - ldr r3, [pc, #72] @ 8301f4 <__cxa_atexit@plt+0x81e244> │ │ │ │ + bhi 8301f4 <__cxa_atexit@plt+0x81e244> │ │ │ │ + ldr r3, [pc, #72] @ 830204 <__cxa_atexit@plt+0x81e254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8301f8 <__cxa_atexit@plt+0x81e248> │ │ │ │ + ldr r7, [pc, #48] @ 830208 <__cxa_atexit@plt+0x81e258> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8301fc <__cxa_atexit@plt+0x81e24c> │ │ │ │ + ldr r7, [pc, #28] @ 83020c <__cxa_atexit@plt+0x81e25c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #144, 20 @ 0x90000 │ │ │ │ + cmneq r1, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #244, 4 @ 0x4000000f │ │ │ │ - movteq r7, #8736 @ 0x2220 │ │ │ │ + cmneq r1, #228, 4 @ 0x4000000e │ │ │ │ + movteq r7, #8720 @ 0x2210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83023c <__cxa_atexit@plt+0x81e28c> │ │ │ │ - ldr r3, [pc, #36] @ 830244 <__cxa_atexit@plt+0x81e294> │ │ │ │ + bcc 83024c <__cxa_atexit@plt+0x81e29c> │ │ │ │ + ldr r3, [pc, #36] @ 830254 <__cxa_atexit@plt+0x81e2a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 830248 <__cxa_atexit@plt+0x81e298> │ │ │ │ + ldr r7, [pc, #16] @ 830258 <__cxa_atexit@plt+0x81e2a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #28, 20 @ 0x1c000 │ │ │ │ - cmneq r1, #112, 18 @ 0x1c0000 │ │ │ │ - movteq r7, #9144 @ 0x23b8 │ │ │ │ + cmneq r1, #12, 20 @ 0xc000 │ │ │ │ + cmneq r1, #96, 18 @ 0x180000 │ │ │ │ + movteq r7, #9128 @ 0x23a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8302bc <__cxa_atexit@plt+0x81e30c> │ │ │ │ + bcc 8302cc <__cxa_atexit@plt+0x81e31c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8302b4 <__cxa_atexit@plt+0x81e304> │ │ │ │ - ldr r3, [pc, #72] @ 8302c4 <__cxa_atexit@plt+0x81e314> │ │ │ │ + bhi 8302c4 <__cxa_atexit@plt+0x81e314> │ │ │ │ + ldr r3, [pc, #72] @ 8302d4 <__cxa_atexit@plt+0x81e324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8302c8 <__cxa_atexit@plt+0x81e318> │ │ │ │ + ldr r7, [pc, #48] @ 8302d8 <__cxa_atexit@plt+0x81e328> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8302cc <__cxa_atexit@plt+0x81e31c> │ │ │ │ + ldr r7, [pc, #28] @ 8302dc <__cxa_atexit@plt+0x81e32c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #192, 18 @ 0x300000 │ │ │ │ + cmneq r1, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #252, 28 @ 0xfc0 │ │ │ │ - movteq r7, #9028 @ 0x2344 │ │ │ │ + cmneq r1, #236, 28 @ 0xec0 │ │ │ │ + movteq r7, #9012 @ 0x2334 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83035c <__cxa_atexit@plt+0x81e3ac> │ │ │ │ + bcc 83036c <__cxa_atexit@plt+0x81e3bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830354 <__cxa_atexit@plt+0x81e3a4> │ │ │ │ - ldr r3, [pc, #100] @ 830364 <__cxa_atexit@plt+0x81e3b4> │ │ │ │ + bhi 830364 <__cxa_atexit@plt+0x81e3b4> │ │ │ │ + ldr r3, [pc, #100] @ 830374 <__cxa_atexit@plt+0x81e3c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 830368 <__cxa_atexit@plt+0x81e3b8> │ │ │ │ + ldr r2, [pc, #96] @ 830378 <__cxa_atexit@plt+0x81e3c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #72] @ 83036c <__cxa_atexit@plt+0x81e3bc> │ │ │ │ + ldr r0, [pc, #72] @ 83037c <__cxa_atexit@plt+0x81e3cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 830370 <__cxa_atexit@plt+0x81e3c0> │ │ │ │ + ldr r7, [pc, #32] @ 830380 <__cxa_atexit@plt+0x81e3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r1, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r1, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r1, #60, 20 @ 0x3c000 │ │ │ │ - movteq r7, #8884 @ 0x22b4 │ │ │ │ + cmneq r1, #44, 20 @ 0x2c000 │ │ │ │ + movteq r7, #8868 @ 0x22a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8303e4 <__cxa_atexit@plt+0x81e434> │ │ │ │ + bcc 8303f4 <__cxa_atexit@plt+0x81e444> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8303dc <__cxa_atexit@plt+0x81e42c> │ │ │ │ - ldr r3, [pc, #72] @ 8303ec <__cxa_atexit@plt+0x81e43c> │ │ │ │ + bhi 8303ec <__cxa_atexit@plt+0x81e43c> │ │ │ │ + ldr r3, [pc, #72] @ 8303fc <__cxa_atexit@plt+0x81e44c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 8303f0 <__cxa_atexit@plt+0x81e440> │ │ │ │ + ldr r1, [pc, #48] @ 830400 <__cxa_atexit@plt+0x81e450> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 8303f4 <__cxa_atexit@plt+0x81e444> │ │ │ │ + ldr r7, [pc, #28] @ 830404 <__cxa_atexit@plt+0x81e454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #152, 16 @ 0x980000 │ │ │ │ + cmneq r1, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ - movteq r7, #8800 @ 0x2260 │ │ │ │ + cmneq r1, #108, 22 @ 0x1b000 │ │ │ │ + movteq r7, #8784 @ 0x2250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83042c <__cxa_atexit@plt+0x81e47c> │ │ │ │ - ldr r3, [pc, #28] @ 830434 <__cxa_atexit@plt+0x81e484> │ │ │ │ + bcc 83043c <__cxa_atexit@plt+0x81e48c> │ │ │ │ + ldr r3, [pc, #28] @ 830444 <__cxa_atexit@plt+0x81e494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8300c0 <__cxa_atexit@plt+0x81e110> │ │ │ │ + b 8300d0 <__cxa_atexit@plt+0x81e120> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #36, 16 @ 0x240000 │ │ │ │ - movteq r7, #8748 @ 0x222c │ │ │ │ + cmneq r1, #20, 16 @ 0x140000 │ │ │ │ + movteq r7, #8732 @ 0x221c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830490 <__cxa_atexit@plt+0x81e4e0> │ │ │ │ - ldr r3, [pc, #60] @ 830498 <__cxa_atexit@plt+0x81e4e8> │ │ │ │ + bcc 8304a0 <__cxa_atexit@plt+0x81e4f0> │ │ │ │ + ldr r3, [pc, #60] @ 8304a8 <__cxa_atexit@plt+0x81e4f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 830488 <__cxa_atexit@plt+0x81e4d8> │ │ │ │ - b 8304a8 <__cxa_atexit@plt+0x81e4f8> │ │ │ │ + beq 830498 <__cxa_atexit@plt+0x81e4e8> │ │ │ │ + b 8304b8 <__cxa_atexit@plt+0x81e508> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movteq r7, #8652 @ 0x21cc │ │ │ │ + movteq r7, #8636 @ 0x21bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 83051c <__cxa_atexit@plt+0x81e56c> │ │ │ │ + bne 83052c <__cxa_atexit@plt+0x81e57c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 830524 <__cxa_atexit@plt+0x81e574> │ │ │ │ + bhi 830534 <__cxa_atexit@plt+0x81e584> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #84] @ 830534 <__cxa_atexit@plt+0x81e584> │ │ │ │ + ldr r1, [pc, #84] @ 830544 <__cxa_atexit@plt+0x81e594> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 830538 <__cxa_atexit@plt+0x81e588> │ │ │ │ + ldr r0, [pc, #80] @ 830548 <__cxa_atexit@plt+0x81e598> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #36] @ 83053c <__cxa_atexit@plt+0x81e58c> │ │ │ │ + ldr r7, [pc, #36] @ 83054c <__cxa_atexit@plt+0x81e59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 8300c0 <__cxa_atexit@plt+0x81e110> │ │ │ │ + b 8300d0 <__cxa_atexit@plt+0x81e120> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmneq r1, #116, 16 @ 0x740000 │ │ │ │ - movteq r7, #8488 @ 0x2128 │ │ │ │ + cmneq r1, #100, 16 @ 0x640000 │ │ │ │ + movteq r7, #8472 @ 0x2118 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830574 <__cxa_atexit@plt+0x81e5c4> │ │ │ │ - ldr r3, [pc, #28] @ 83057c <__cxa_atexit@plt+0x81e5cc> │ │ │ │ + bcc 830584 <__cxa_atexit@plt+0x81e5d4> │ │ │ │ + ldr r3, [pc, #28] @ 83058c <__cxa_atexit@plt+0x81e5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 830448 <__cxa_atexit@plt+0x81e498> │ │ │ │ + b 830458 <__cxa_atexit@plt+0x81e4a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #220, 12 @ 0xdc00000 │ │ │ │ - movteq r7, #8408 @ 0x20d8 │ │ │ │ + cmneq r1, #204, 12 @ 0xcc00000 │ │ │ │ + movteq r7, #8392 @ 0x20c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8305b4 <__cxa_atexit@plt+0x81e604> │ │ │ │ - ldr r3, [pc, #28] @ 8305bc <__cxa_atexit@plt+0x81e60c> │ │ │ │ + bcc 8305c4 <__cxa_atexit@plt+0x81e614> │ │ │ │ + ldr r3, [pc, #28] @ 8305cc <__cxa_atexit@plt+0x81e61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8300c0 <__cxa_atexit@plt+0x81e110> │ │ │ │ + b 8300d0 <__cxa_atexit@plt+0x81e120> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ - movteq r6, #12060 @ 0x2f1c │ │ │ │ + cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ + movteq r6, #12044 @ 0x2f0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83060c <__cxa_atexit@plt+0x81e65c> │ │ │ │ - ldr r3, [pc, #52] @ 830614 <__cxa_atexit@plt+0x81e664> │ │ │ │ + bcc 83061c <__cxa_atexit@plt+0x81e66c> │ │ │ │ + ldr r3, [pc, #52] @ 830624 <__cxa_atexit@plt+0x81e674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 830618 <__cxa_atexit@plt+0x81e668> │ │ │ │ + ldr r1, [pc, #36] @ 830628 <__cxa_atexit@plt+0x81e678> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 83061c <__cxa_atexit@plt+0x81e66c> │ │ │ │ + ldr r8, [pc, #20] @ 83062c <__cxa_atexit@plt+0x81e67c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #92, 12 @ 0x5c00000 │ │ │ │ - cmneq r1, #112, 12 @ 0x7000000 │ │ │ │ - cmneq r1, #236, 8 @ 0xec000000 │ │ │ │ - movteq r7, #8452 @ 0x2104 │ │ │ │ + cmneq r1, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq r1, #96, 12 @ 0x6000000 │ │ │ │ + cmneq r1, #220, 8 @ 0xdc000000 │ │ │ │ + movteq r7, #8436 @ 0x20f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8306a8 <__cxa_atexit@plt+0x81e6f8> │ │ │ │ + bcc 8306b8 <__cxa_atexit@plt+0x81e708> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8306a0 <__cxa_atexit@plt+0x81e6f0> │ │ │ │ - ldr r3, [pc, #96] @ 8306b0 <__cxa_atexit@plt+0x81e700> │ │ │ │ + bhi 8306b0 <__cxa_atexit@plt+0x81e700> │ │ │ │ + ldr r3, [pc, #96] @ 8306c0 <__cxa_atexit@plt+0x81e710> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 8306b4 <__cxa_atexit@plt+0x81e704> │ │ │ │ + ldr r2, [pc, #92] @ 8306c4 <__cxa_atexit@plt+0x81e714> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 8306b8 <__cxa_atexit@plt+0x81e708> │ │ │ │ + ldr r0, [pc, #68] @ 8306c8 <__cxa_atexit@plt+0x81e718> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 8306bc <__cxa_atexit@plt+0x81e70c> │ │ │ │ + ldr r7, [pc, #32] @ 8306cc <__cxa_atexit@plt+0x81e71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #228, 10 @ 0x39000000 │ │ │ │ + cmneq r1, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r1, #240, 12 @ 0xf000000 │ │ │ │ - movteq r7, #8312 @ 0x2078 │ │ │ │ + cmneq r1, #224, 12 @ 0xe000000 │ │ │ │ + movteq r7, #8296 @ 0x2068 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830750 <__cxa_atexit@plt+0x81e7a0> │ │ │ │ + bcc 830760 <__cxa_atexit@plt+0x81e7b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830748 <__cxa_atexit@plt+0x81e798> │ │ │ │ - ldr lr, [pc, #104] @ 830758 <__cxa_atexit@plt+0x81e7a8> │ │ │ │ + bhi 830758 <__cxa_atexit@plt+0x81e7a8> │ │ │ │ + ldr lr, [pc, #104] @ 830768 <__cxa_atexit@plt+0x81e7b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 83075c <__cxa_atexit@plt+0x81e7ac> │ │ │ │ + ldr r2, [pc, #100] @ 83076c <__cxa_atexit@plt+0x81e7bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 830760 <__cxa_atexit@plt+0x81e7b0> │ │ │ │ + ldr r3, [pc, #72] @ 830770 <__cxa_atexit@plt+0x81e7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 830764 <__cxa_atexit@plt+0x81e7b4> │ │ │ │ + ldr r7, [pc, #32] @ 830774 <__cxa_atexit@plt+0x81e7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #68, 10 @ 0x11000000 │ │ │ │ + cmneq r1, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq r1, #12, 16 @ 0xc0000 │ │ │ │ + cmneq r1, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830798 <__cxa_atexit@plt+0x81e7e8> │ │ │ │ - ldr r3, [pc, #28] @ 8307a0 <__cxa_atexit@plt+0x81e7f0> │ │ │ │ + bcc 8307a8 <__cxa_atexit@plt+0x81e7f8> │ │ │ │ + ldr r3, [pc, #28] @ 8307b0 <__cxa_atexit@plt+0x81e800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #184, 8 @ 0xb8000000 │ │ │ │ - movteq r6, #10428 @ 0x28bc │ │ │ │ + cmneq r1, #168, 8 @ 0xa8000000 │ │ │ │ + movteq r6, #10412 @ 0x28ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8307dc <__cxa_atexit@plt+0x81e82c> │ │ │ │ - ldr r3, [pc, #32] @ 8307e4 <__cxa_atexit@plt+0x81e834> │ │ │ │ + bcc 8307ec <__cxa_atexit@plt+0x81e83c> │ │ │ │ + ldr r3, [pc, #32] @ 8307f4 <__cxa_atexit@plt+0x81e844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8307e8 <__cxa_atexit@plt+0x81e838> │ │ │ │ + ldr r7, [pc, #16] @ 8307f8 <__cxa_atexit@plt+0x81e848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #120, 8 @ 0x78000000 │ │ │ │ - cmneq r1, #180, 26 @ 0x2d00 │ │ │ │ - movteq r6, #10352 @ 0x2870 │ │ │ │ + cmneq r1, #104, 8 @ 0x68000000 │ │ │ │ + cmneq r1, #164, 26 @ 0x2900 │ │ │ │ + movteq r6, #10336 @ 0x2860 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830864 <__cxa_atexit@plt+0x81e8b4> │ │ │ │ + bcc 830874 <__cxa_atexit@plt+0x81e8c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83085c <__cxa_atexit@plt+0x81e8ac> │ │ │ │ + bhi 83086c <__cxa_atexit@plt+0x81e8bc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 83086c <__cxa_atexit@plt+0x81e8bc> │ │ │ │ + ldr r1, [pc, #68] @ 83087c <__cxa_atexit@plt+0x81e8cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 830870 <__cxa_atexit@plt+0x81e8c0> │ │ │ │ + ldr r0, [pc, #64] @ 830880 <__cxa_atexit@plt+0x81e8d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r0, r8} │ │ │ │ - ldr r2, [pc, #52] @ 830874 <__cxa_atexit@plt+0x81e8c4> │ │ │ │ + ldr r2, [pc, #52] @ 830884 <__cxa_atexit@plt+0x81e8d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-16]! │ │ │ │ sub r1, r6, #2 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r1, #176, 12 @ 0xb000000 │ │ │ │ - cmneq r1, #36, 8 @ 0x24000000 │ │ │ │ - movteq r6, #11632 @ 0x2d70 │ │ │ │ + cmneq r1, #160, 12 @ 0xa000000 │ │ │ │ + cmneq r1, #20, 8 @ 0x14000000 │ │ │ │ + movteq r6, #11616 @ 0x2d60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8308b4 <__cxa_atexit@plt+0x81e904> │ │ │ │ - ldr r3, [pc, #36] @ 8308bc <__cxa_atexit@plt+0x81e90c> │ │ │ │ + bcc 8308c4 <__cxa_atexit@plt+0x81e914> │ │ │ │ + ldr r3, [pc, #36] @ 8308cc <__cxa_atexit@plt+0x81e91c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8308c0 <__cxa_atexit@plt+0x81e910> │ │ │ │ + ldr r7, [pc, #16] @ 8308d0 <__cxa_atexit@plt+0x81e920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #164, 6 @ 0x90000002 │ │ │ │ - cmneq r1, #200, 30 @ 0x320 │ │ │ │ - movteq r6, #11716 @ 0x2dc4 │ │ │ │ + cmneq r1, #148, 6 @ 0x50000002 │ │ │ │ + cmneq r1, #184, 30 @ 0x2e0 │ │ │ │ + movteq r6, #11700 @ 0x2db4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8308f8 <__cxa_atexit@plt+0x81e948> │ │ │ │ - ldr r3, [pc, #28] @ 830900 <__cxa_atexit@plt+0x81e950> │ │ │ │ + bcc 830908 <__cxa_atexit@plt+0x81e958> │ │ │ │ + ldr r3, [pc, #28] @ 830910 <__cxa_atexit@plt+0x81e960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 830de4 <__cxa_atexit@plt+0x81ee34> │ │ │ │ + b 830df4 <__cxa_atexit@plt+0x81ee44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #88, 6 @ 0x60000001 │ │ │ │ - movteq r6, #11464 @ 0x2cc8 │ │ │ │ + cmneq r1, #72, 6 @ 0x20000001 │ │ │ │ + movteq r6, #11448 @ 0x2cb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830940 <__cxa_atexit@plt+0x81e990> │ │ │ │ - ldr r3, [pc, #36] @ 830948 <__cxa_atexit@plt+0x81e998> │ │ │ │ + bcc 830950 <__cxa_atexit@plt+0x81e9a0> │ │ │ │ + ldr r3, [pc, #36] @ 830958 <__cxa_atexit@plt+0x81e9a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83094c <__cxa_atexit@plt+0x81e99c> │ │ │ │ + ldr r7, [pc, #16] @ 83095c <__cxa_atexit@plt+0x81e9ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #24, 6 @ 0x60000000 │ │ │ │ - cmneq r1, #248, 16 @ 0xf80000 │ │ │ │ - movteq r6, #10000 @ 0x2710 │ │ │ │ + cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r1, #232, 16 @ 0xe80000 │ │ │ │ + movteq r6, #9984 @ 0x2700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830984 <__cxa_atexit@plt+0x81e9d4> │ │ │ │ - ldr r3, [pc, #28] @ 83098c <__cxa_atexit@plt+0x81e9dc> │ │ │ │ + bcc 830994 <__cxa_atexit@plt+0x81e9e4> │ │ │ │ + ldr r3, [pc, #28] @ 83099c <__cxa_atexit@plt+0x81e9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8307fc <__cxa_atexit@plt+0x81e84c> │ │ │ │ + b 83080c <__cxa_atexit@plt+0x81e85c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ - movteq r6, #11480 @ 0x2cd8 │ │ │ │ + cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ + movteq r6, #11464 @ 0x2cc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8309c4 <__cxa_atexit@plt+0x81ea14> │ │ │ │ - ldr r3, [pc, #28] @ 8309cc <__cxa_atexit@plt+0x81ea1c> │ │ │ │ + bcc 8309d4 <__cxa_atexit@plt+0x81ea24> │ │ │ │ + ldr r3, [pc, #28] @ 8309dc <__cxa_atexit@plt+0x81ea2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 830448 <__cxa_atexit@plt+0x81e498> │ │ │ │ + b 830458 <__cxa_atexit@plt+0x81e4a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r1, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830a00 <__cxa_atexit@plt+0x81ea50> │ │ │ │ - ldr r3, [pc, #28] @ 830a08 <__cxa_atexit@plt+0x81ea58> │ │ │ │ + bcc 830a10 <__cxa_atexit@plt+0x81ea60> │ │ │ │ + ldr r3, [pc, #28] @ 830a18 <__cxa_atexit@plt+0x81ea68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #80, 4 │ │ │ │ - movteq r6, #11356 @ 0x2c5c │ │ │ │ + cmneq r1, #64, 4 │ │ │ │ + movteq r6, #11340 @ 0x2c4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830a94 <__cxa_atexit@plt+0x81eae4> │ │ │ │ + bcc 830aa4 <__cxa_atexit@plt+0x81eaf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830a8c <__cxa_atexit@plt+0x81eadc> │ │ │ │ - ldr r3, [pc, #96] @ 830a9c <__cxa_atexit@plt+0x81eaec> │ │ │ │ + bhi 830a9c <__cxa_atexit@plt+0x81eaec> │ │ │ │ + ldr r3, [pc, #96] @ 830aac <__cxa_atexit@plt+0x81eafc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 830aa0 <__cxa_atexit@plt+0x81eaf0> │ │ │ │ + ldr r2, [pc, #92] @ 830ab0 <__cxa_atexit@plt+0x81eb00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 830aa4 <__cxa_atexit@plt+0x81eaf4> │ │ │ │ + ldr r0, [pc, #68] @ 830ab4 <__cxa_atexit@plt+0x81eb04> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 830aa8 <__cxa_atexit@plt+0x81eaf8> │ │ │ │ + ldr r7, [pc, #32] @ 830ab8 <__cxa_atexit@plt+0x81eb08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmneq r1, #248, 2 @ 0x3e │ │ │ │ + cmneq r1, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r1, #4, 6 @ 0x10000000 │ │ │ │ - movteq r6, #9652 @ 0x25b4 │ │ │ │ + cmneq r1, #244, 4 @ 0x4000000f │ │ │ │ + movteq r6, #9636 @ 0x25a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830ae0 <__cxa_atexit@plt+0x81eb30> │ │ │ │ - ldr r3, [pc, #28] @ 830ae8 <__cxa_atexit@plt+0x81eb38> │ │ │ │ + bcc 830af0 <__cxa_atexit@plt+0x81eb40> │ │ │ │ + ldr r3, [pc, #28] @ 830af8 <__cxa_atexit@plt+0x81eb48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8307fc <__cxa_atexit@plt+0x81e84c> │ │ │ │ + b 83080c <__cxa_atexit@plt+0x81e85c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #112, 2 │ │ │ │ - movteq r6, #11016 @ 0x2b08 │ │ │ │ + cmneq r1, #96, 2 │ │ │ │ + movteq r6, #11000 @ 0x2af8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830b54 <__cxa_atexit@plt+0x81eba4> │ │ │ │ + bcc 830b64 <__cxa_atexit@plt+0x81ebb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830b4c <__cxa_atexit@plt+0x81eb9c> │ │ │ │ - ldr r3, [pc, #64] @ 830b5c <__cxa_atexit@plt+0x81ebac> │ │ │ │ + bhi 830b5c <__cxa_atexit@plt+0x81ebac> │ │ │ │ + ldr r3, [pc, #64] @ 830b6c <__cxa_atexit@plt+0x81ebbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 830b60 <__cxa_atexit@plt+0x81ebb0> │ │ │ │ + ldr r2, [pc, #44] @ 830b70 <__cxa_atexit@plt+0x81ebc0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 830b64 <__cxa_atexit@plt+0x81ebb4> │ │ │ │ + ldr r7, [pc, #28] @ 830b74 <__cxa_atexit@plt+0x81ebc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #32, 2 │ │ │ │ + cmneq r1, #16, 2 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r1, #12, 8 @ 0xc000000 │ │ │ │ - movteq r6, #11024 @ 0x2b10 │ │ │ │ + cmneq r1, #252, 6 @ 0xf0000003 │ │ │ │ + movteq r6, #11008 @ 0x2b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830bf4 <__cxa_atexit@plt+0x81ec44> │ │ │ │ + bcc 830c04 <__cxa_atexit@plt+0x81ec54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830bec <__cxa_atexit@plt+0x81ec3c> │ │ │ │ - ldr lr, [pc, #100] @ 830bfc <__cxa_atexit@plt+0x81ec4c> │ │ │ │ + bhi 830bfc <__cxa_atexit@plt+0x81ec4c> │ │ │ │ + ldr lr, [pc, #100] @ 830c0c <__cxa_atexit@plt+0x81ec5c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 830c00 <__cxa_atexit@plt+0x81ec50> │ │ │ │ + ldr r2, [pc, #96] @ 830c10 <__cxa_atexit@plt+0x81ec60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 830c04 <__cxa_atexit@plt+0x81ec54> │ │ │ │ + ldr r3, [pc, #68] @ 830c14 <__cxa_atexit@plt+0x81ec64> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 830c08 <__cxa_atexit@plt+0x81ec58> │ │ │ │ + ldr r7, [pc, #32] @ 830c18 <__cxa_atexit@plt+0x81ec68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r1, #156 @ 0x9c │ │ │ │ + cmneq r1, #140 @ 0x8c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq r1, #164, 2 @ 0x29 │ │ │ │ - movteq r6, #10688 @ 0x29c0 │ │ │ │ + cmneq r1, #148, 2 @ 0x25 │ │ │ │ + movteq r6, #10672 @ 0x29b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830c48 <__cxa_atexit@plt+0x81ec98> │ │ │ │ - ldr r3, [pc, #36] @ 830c50 <__cxa_atexit@plt+0x81eca0> │ │ │ │ + bcc 830c58 <__cxa_atexit@plt+0x81eca8> │ │ │ │ + ldr r3, [pc, #36] @ 830c60 <__cxa_atexit@plt+0x81ecb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 830c54 <__cxa_atexit@plt+0x81eca4> │ │ │ │ + ldr r7, [pc, #16] @ 830c64 <__cxa_atexit@plt+0x81ecb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #16 │ │ │ │ - cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ - movteq r6, #10612 @ 0x2974 │ │ │ │ + cmneq r1, #0 │ │ │ │ + cmneq r1, #224, 10 @ 0x38000000 │ │ │ │ + movteq r6, #10596 @ 0x2964 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830c94 <__cxa_atexit@plt+0x81ece4> │ │ │ │ - ldr r3, [pc, #36] @ 830c9c <__cxa_atexit@plt+0x81ecec> │ │ │ │ + bcc 830ca4 <__cxa_atexit@plt+0x81ecf4> │ │ │ │ + ldr r3, [pc, #36] @ 830cac <__cxa_atexit@plt+0x81ecfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 830ca0 <__cxa_atexit@plt+0x81ecf0> │ │ │ │ + ldr r7, [pc, #16] @ 830cb0 <__cxa_atexit@plt+0x81ed00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 30 @ 0x310 │ │ │ │ - cmneq r1, #164, 10 @ 0x29000000 │ │ │ │ - movteq r6, #10548 @ 0x2934 │ │ │ │ + cmneq r1, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r1, #148, 10 @ 0x25000000 │ │ │ │ + movteq r6, #10532 @ 0x2924 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830d3c <__cxa_atexit@plt+0x81ed8c> │ │ │ │ + bcc 830d4c <__cxa_atexit@plt+0x81ed9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 830d34 <__cxa_atexit@plt+0x81ed84> │ │ │ │ - ldr lr, [pc, #112] @ 830d44 <__cxa_atexit@plt+0x81ed94> │ │ │ │ + bhi 830d44 <__cxa_atexit@plt+0x81ed94> │ │ │ │ + ldr lr, [pc, #112] @ 830d54 <__cxa_atexit@plt+0x81eda4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 830d48 <__cxa_atexit@plt+0x81ed98> │ │ │ │ + ldr r2, [pc, #108] @ 830d58 <__cxa_atexit@plt+0x81eda8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #88] @ 830d4c <__cxa_atexit@plt+0x81ed9c> │ │ │ │ + ldr r3, [pc, #88] @ 830d5c <__cxa_atexit@plt+0x81edac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 830d50 <__cxa_atexit@plt+0x81eda0> │ │ │ │ + ldr r0, [pc, #68] @ 830d60 <__cxa_atexit@plt+0x81edb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 830d54 <__cxa_atexit@plt+0x81eda4> │ │ │ │ + ldr r8, [pc, #36] @ 830d64 <__cxa_atexit@plt+0x81edb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r1, #96, 30 @ 0x180 │ │ │ │ + cmneq r1, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r1, #88, 30 @ 0x160 │ │ │ │ - cmneq r1, #116 @ 0x74 │ │ │ │ - movteq r6, #10512 @ 0x2910 │ │ │ │ + cmneq r1, #72, 30 @ 0x120 │ │ │ │ + cmneq r1, #100 @ 0x64 │ │ │ │ + movteq r6, #10496 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830d8c <__cxa_atexit@plt+0x81eddc> │ │ │ │ - ldr r3, [pc, #28] @ 830d94 <__cxa_atexit@plt+0x81ede4> │ │ │ │ + bcc 830d9c <__cxa_atexit@plt+0x81edec> │ │ │ │ + ldr r3, [pc, #28] @ 830da4 <__cxa_atexit@plt+0x81edf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 830448 <__cxa_atexit@plt+0x81e498> │ │ │ │ + b 830458 <__cxa_atexit@plt+0x81e4a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #196, 28 @ 0xc40 │ │ │ │ + cmneq r1, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830dc8 <__cxa_atexit@plt+0x81ee18> │ │ │ │ - ldr r3, [pc, #28] @ 830dd0 <__cxa_atexit@plt+0x81ee20> │ │ │ │ + bcc 830dd8 <__cxa_atexit@plt+0x81ee28> │ │ │ │ + ldr r3, [pc, #28] @ 830de0 <__cxa_atexit@plt+0x81ee30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #136, 28 @ 0x880 │ │ │ │ - movteq r6, #10416 @ 0x28b0 │ │ │ │ + cmneq r1, #120, 28 @ 0x780 │ │ │ │ + movteq r6, #10400 @ 0x28a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 830e48 <__cxa_atexit@plt+0x81ee98> │ │ │ │ - ldr lr, [pc, #88] @ 830e50 <__cxa_atexit@plt+0x81eea0> │ │ │ │ + bcc 830e58 <__cxa_atexit@plt+0x81eea8> │ │ │ │ + ldr lr, [pc, #88] @ 830e60 <__cxa_atexit@plt+0x81eeb0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ @@ -2128796,184 +2128800,184 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ str r3, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r8, #3 │ │ │ │ - beq 830e3c <__cxa_atexit@plt+0x81ee8c> │ │ │ │ + beq 830e4c <__cxa_atexit@plt+0x81ee9c> │ │ │ │ mov r7, r8 │ │ │ │ - b 830e60 <__cxa_atexit@plt+0x81eeb0> │ │ │ │ + b 830e70 <__cxa_atexit@plt+0x81eec0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - movteq r6, #10292 @ 0x2834 │ │ │ │ + movteq r6, #10276 @ 0x2824 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 830ecc <__cxa_atexit@plt+0x81ef1c> │ │ │ │ + bne 830edc <__cxa_atexit@plt+0x81ef2c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 830ee8 <__cxa_atexit@plt+0x81ef38> │ │ │ │ + bhi 830ef8 <__cxa_atexit@plt+0x81ef48> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #104] @ 830ef8 <__cxa_atexit@plt+0x81ef48> │ │ │ │ + ldr r1, [pc, #104] @ 830f08 <__cxa_atexit@plt+0x81ef58> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr lr, [pc, #92] @ 830efc <__cxa_atexit@plt+0x81ef4c> │ │ │ │ + ldr lr, [pc, #92] @ 830f0c <__cxa_atexit@plt+0x81ef5c> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 830ee0 <__cxa_atexit@plt+0x81ef30> │ │ │ │ - b 830f10 <__cxa_atexit@plt+0x81ef60> │ │ │ │ - ldr r7, [pc, #44] @ 830f00 <__cxa_atexit@plt+0x81ef50> │ │ │ │ + beq 830ef0 <__cxa_atexit@plt+0x81ef40> │ │ │ │ + b 830f20 <__cxa_atexit@plt+0x81ef70> │ │ │ │ + ldr r7, [pc, #44] @ 830f10 <__cxa_atexit@plt+0x81ef60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq r1, #220, 26 @ 0x3700 │ │ │ │ - movteq r6, #10116 @ 0x2784 │ │ │ │ + cmneq r1, #204, 26 @ 0x3300 │ │ │ │ + movteq r6, #10100 @ 0x2774 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 830f80 <__cxa_atexit@plt+0x81efd0> │ │ │ │ + bne 830f90 <__cxa_atexit@plt+0x81efe0> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 830fe8 <__cxa_atexit@plt+0x81f038> │ │ │ │ - ldr r0, [pc, #208] @ 831010 <__cxa_atexit@plt+0x81f060> │ │ │ │ + bhi 830ff8 <__cxa_atexit@plt+0x81f048> │ │ │ │ + ldr r0, [pc, #208] @ 831020 <__cxa_atexit@plt+0x81f070> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #204] @ 831014 <__cxa_atexit@plt+0x81f064> │ │ │ │ + ldr r3, [pc, #204] @ 831024 <__cxa_atexit@plt+0x81f074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #200] @ 831018 <__cxa_atexit@plt+0x81f068> │ │ │ │ + ldr r7, [pc, #200] @ 831028 <__cxa_atexit@plt+0x81f078> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r0, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #160] @ 83101c <__cxa_atexit@plt+0x81f06c> │ │ │ │ + ldr r7, [pc, #160] @ 83102c <__cxa_atexit@plt+0x81f07c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 830ff4 <__cxa_atexit@plt+0x81f044> │ │ │ │ + bhi 831004 <__cxa_atexit@plt+0x81f054> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ - ldr r8, [pc, #96] @ 831000 <__cxa_atexit@plt+0x81f050> │ │ │ │ + ldr r8, [pc, #96] @ 831010 <__cxa_atexit@plt+0x81f060> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ 831004 <__cxa_atexit@plt+0x81f054> │ │ │ │ + ldr r9, [pc, #92] @ 831014 <__cxa_atexit@plt+0x81f064> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 831008 <__cxa_atexit@plt+0x81f058> │ │ │ │ + ldr sl, [pc, #88] @ 831018 <__cxa_atexit@plt+0x81f068> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #40] @ 83100c <__cxa_atexit@plt+0x81f05c> │ │ │ │ + ldr r7, [pc, #40] @ 83101c <__cxa_atexit@plt+0x81f06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - cmneq r1, #168, 26 @ 0x2a00 │ │ │ │ + cmneq r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - cmneq r1, #16, 28 @ 0x100 │ │ │ │ - movteq r6, #9832 @ 0x2668 │ │ │ │ + cmneq r1, #0, 28 │ │ │ │ + movteq r6, #9816 @ 0x2658 │ │ │ │ andeq r0, r0, r9, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83103c <__cxa_atexit@plt+0x81f08c> │ │ │ │ - b 831084 <__cxa_atexit@plt+0x81f0d4> │ │ │ │ + bne 83104c <__cxa_atexit@plt+0x81f09c> │ │ │ │ + b 831094 <__cxa_atexit@plt+0x81f0e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - b 830de4 <__cxa_atexit@plt+0x81ee34> │ │ │ │ - movteq r6, #9788 @ 0x263c │ │ │ │ + b 830df4 <__cxa_atexit@plt+0x81ee44> │ │ │ │ + movteq r6, #9772 @ 0x262c │ │ │ │ andeq r0, r0, r9, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 831068 <__cxa_atexit@plt+0x81f0b8> │ │ │ │ - b 831084 <__cxa_atexit@plt+0x81f0d4> │ │ │ │ + bne 831078 <__cxa_atexit@plt+0x81f0c8> │ │ │ │ + b 831094 <__cxa_atexit@plt+0x81f0e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - b 830de4 <__cxa_atexit@plt+0x81ee34> │ │ │ │ - movteq r6, #9744 @ 0x2610 │ │ │ │ + b 830df4 <__cxa_atexit@plt+0x81ee44> │ │ │ │ + movteq r6, #9728 @ 0x2600 │ │ │ │ andeq r0, r0, r9, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83113c <__cxa_atexit@plt+0x81f18c> │ │ │ │ + bhi 83114c <__cxa_atexit@plt+0x81f19c> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [pc, #160] @ 831154 <__cxa_atexit@plt+0x81f1a4> │ │ │ │ + ldr r8, [pc, #160] @ 831164 <__cxa_atexit@plt+0x81f1b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #156] @ 831158 <__cxa_atexit@plt+0x81f1a8> │ │ │ │ + ldr r9, [pc, #156] @ 831168 <__cxa_atexit@plt+0x81f1b8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #152] @ 83115c <__cxa_atexit@plt+0x81f1ac> │ │ │ │ + ldr sl, [pc, #152] @ 83116c <__cxa_atexit@plt+0x81f1bc> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #148] @ 831160 <__cxa_atexit@plt+0x81f1b0> │ │ │ │ + ldr r2, [pc, #148] @ 831170 <__cxa_atexit@plt+0x81f1c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r2, [pc, #136] @ 831164 <__cxa_atexit@plt+0x81f1b4> │ │ │ │ + ldr r2, [pc, #136] @ 831174 <__cxa_atexit@plt+0x81f1c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ @@ -2128991,703 +2128995,703 @@ │ │ │ │ str r8, [r7, #-64]! @ 0xffffffc0 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r7, r6 │ │ │ │ str r9, [r7, #-48]! @ 0xffffffd0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 831168 <__cxa_atexit@plt+0x81f1b8> │ │ │ │ + ldr r3, [pc, #36] @ 831178 <__cxa_atexit@plt+0x81f1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ - cmneq r1, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r1, #52, 26 @ 0xd00 │ │ │ │ + cmneq r1, #216, 22 @ 0x36000 │ │ │ │ + cmneq r1, #36, 26 @ 0x900 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - movteq r6, #9520 @ 0x2530 │ │ │ │ + movteq r6, #9504 @ 0x2520 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8311ec <__cxa_atexit@plt+0x81f23c> │ │ │ │ + bcc 8311fc <__cxa_atexit@plt+0x81f24c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8311e4 <__cxa_atexit@plt+0x81f234> │ │ │ │ - ldr r3, [pc, #88] @ 8311f4 <__cxa_atexit@plt+0x81f244> │ │ │ │ + bhi 8311f4 <__cxa_atexit@plt+0x81f244> │ │ │ │ + ldr r3, [pc, #88] @ 831204 <__cxa_atexit@plt+0x81f254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r8, lr} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r0, [pc, #56] @ 8311f8 <__cxa_atexit@plt+0x81f248> │ │ │ │ + ldr r0, [pc, #56] @ 831208 <__cxa_atexit@plt+0x81f258> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ stmdb r6, {r1, r8, lr} │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #23 │ │ │ │ - ldr r8, [pc, #28] @ 8311fc <__cxa_atexit@plt+0x81f24c> │ │ │ │ + ldr r8, [pc, #28] @ 83120c <__cxa_atexit@plt+0x81f25c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 830de4 <__cxa_atexit@plt+0x81ee34> │ │ │ │ + b 830df4 <__cxa_atexit@plt+0x81ee44> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #160, 20 @ 0xa0000 │ │ │ │ + cmneq r1, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - cmneq r1, #192, 26 @ 0x3000 │ │ │ │ - movteq r6, #9148 @ 0x23bc │ │ │ │ + cmneq r1, #176, 26 @ 0x2c00 │ │ │ │ + movteq r6, #9132 @ 0x23ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831244 <__cxa_atexit@plt+0x81f294> │ │ │ │ - ldr r3, [pc, #44] @ 83124c <__cxa_atexit@plt+0x81f29c> │ │ │ │ + bcc 831254 <__cxa_atexit@plt+0x81f2a4> │ │ │ │ + ldr r3, [pc, #44] @ 83125c <__cxa_atexit@plt+0x81f2ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 831250 <__cxa_atexit@plt+0x81f2a0> │ │ │ │ + ldr r3, [pc, #32] @ 831260 <__cxa_atexit@plt+0x81f2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #24] @ 831254 <__cxa_atexit@plt+0x81f2a4> │ │ │ │ + ldr r9, [pc, #24] @ 831264 <__cxa_atexit@plt+0x81f2b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #28, 20 @ 0x1c000 │ │ │ │ - cmneq r1, #88, 2 │ │ │ │ - cmneq r1, #224, 22 @ 0x38000 │ │ │ │ - movteq r6, #9300 @ 0x2454 │ │ │ │ + cmneq r1, #12, 20 @ 0xc000 │ │ │ │ + cmneq r1, #72, 2 │ │ │ │ + cmneq r1, #208, 22 @ 0x34000 │ │ │ │ + movteq r6, #9284 @ 0x2444 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8312fc <__cxa_atexit@plt+0x81f34c> │ │ │ │ + bcc 83130c <__cxa_atexit@plt+0x81f35c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8312f4 <__cxa_atexit@plt+0x81f344> │ │ │ │ - ldr r3, [pc, #124] @ 831304 <__cxa_atexit@plt+0x81f354> │ │ │ │ + bhi 831304 <__cxa_atexit@plt+0x81f354> │ │ │ │ + ldr r3, [pc, #124] @ 831314 <__cxa_atexit@plt+0x81f364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #80] @ 831308 <__cxa_atexit@plt+0x81f358> │ │ │ │ + ldr r7, [pc, #80] @ 831318 <__cxa_atexit@plt+0x81f368> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #76] @ 83130c <__cxa_atexit@plt+0x81f35c> │ │ │ │ + ldr sl, [pc, #76] @ 83131c <__cxa_atexit@plt+0x81f36c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 831310 <__cxa_atexit@plt+0x81f360> │ │ │ │ + ldr r7, [pc, #32] @ 831320 <__cxa_atexit@plt+0x81f370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r1, #164, 18 @ 0x290000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r1, #156 @ 0x9c │ │ │ │ + cmneq r1, #140 @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831340 <__cxa_atexit@plt+0x81f390> │ │ │ │ - ldr r3, [pc, #24] @ 831348 <__cxa_atexit@plt+0x81f398> │ │ │ │ + bcc 831350 <__cxa_atexit@plt+0x81f3a0> │ │ │ │ + ldr r3, [pc, #24] @ 831358 <__cxa_atexit@plt+0x81f3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12, 18 @ 0x30000 │ │ │ │ - movteq r6, #8800 @ 0x2260 │ │ │ │ + cmneq r1, #252, 16 @ 0xfc0000 │ │ │ │ + movteq r6, #8784 @ 0x2250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8313b8 <__cxa_atexit@plt+0x81f408> │ │ │ │ + bcc 8313c8 <__cxa_atexit@plt+0x81f418> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8313b0 <__cxa_atexit@plt+0x81f400> │ │ │ │ - ldr r3, [pc, #68] @ 8313c0 <__cxa_atexit@plt+0x81f410> │ │ │ │ + bhi 8313c0 <__cxa_atexit@plt+0x81f410> │ │ │ │ + ldr r3, [pc, #68] @ 8313d0 <__cxa_atexit@plt+0x81f420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8313c4 <__cxa_atexit@plt+0x81f414> │ │ │ │ + ldr r3, [pc, #52] @ 8313d4 <__cxa_atexit@plt+0x81f424> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8313c8 <__cxa_atexit@plt+0x81f418> │ │ │ │ + ldr r7, [pc, #36] @ 8313d8 <__cxa_atexit@plt+0x81f428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 8313cc <__cxa_atexit@plt+0x81f41c> │ │ │ │ + ldr r9, [pc, #32] @ 8313dc <__cxa_atexit@plt+0x81f42c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #192, 16 @ 0xc00000 │ │ │ │ + cmneq r1, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #220 @ 0xdc │ │ │ │ - cmneq r1, #112, 20 @ 0x70000 │ │ │ │ - movteq r6, #8944 @ 0x22f0 │ │ │ │ + cmneq r1, #204 @ 0xcc │ │ │ │ + cmneq r1, #96, 20 @ 0x60000 │ │ │ │ + movteq r6, #8928 @ 0x22e0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83147c <__cxa_atexit@plt+0x81f4cc> │ │ │ │ + bcc 83148c <__cxa_atexit@plt+0x81f4dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831474 <__cxa_atexit@plt+0x81f4c4> │ │ │ │ - ldr r3, [pc, #132] @ 831484 <__cxa_atexit@plt+0x81f4d4> │ │ │ │ + bhi 831484 <__cxa_atexit@plt+0x81f4d4> │ │ │ │ + ldr r3, [pc, #132] @ 831494 <__cxa_atexit@plt+0x81f4e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #84] @ 831488 <__cxa_atexit@plt+0x81f4d8> │ │ │ │ + ldr r7, [pc, #84] @ 831498 <__cxa_atexit@plt+0x81f4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #80] @ 83148c <__cxa_atexit@plt+0x81f4dc> │ │ │ │ + ldr sl, [pc, #80] @ 83149c <__cxa_atexit@plt+0x81f4ec> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 831490 <__cxa_atexit@plt+0x81f4e0> │ │ │ │ + ldr r7, [pc, #32] @ 8314a0 <__cxa_atexit@plt+0x81f4f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq r1, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq r1, #20 │ │ │ │ - movteq r6, #8456 @ 0x2108 │ │ │ │ + cmneq r1, #4 │ │ │ │ + movteq r6, #8440 @ 0x20f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8314d0 <__cxa_atexit@plt+0x81f520> │ │ │ │ - ldr r3, [pc, #36] @ 8314d8 <__cxa_atexit@plt+0x81f528> │ │ │ │ + bcc 8314e0 <__cxa_atexit@plt+0x81f530> │ │ │ │ + ldr r3, [pc, #36] @ 8314e8 <__cxa_atexit@plt+0x81f538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 8314dc <__cxa_atexit@plt+0x81f52c> │ │ │ │ + ldr r7, [pc, #24] @ 8314ec <__cxa_atexit@plt+0x81f53c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 8314e0 <__cxa_atexit@plt+0x81f530> │ │ │ │ + ldr r8, [pc, #20] @ 8314f0 <__cxa_atexit@plt+0x81f540> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #136, 14 @ 0x2200000 │ │ │ │ - cmneq r1, #84, 18 @ 0x150000 │ │ │ │ - cmneq r1, #44, 2 │ │ │ │ - movteq r6, #8376 @ 0x20b8 │ │ │ │ + cmneq r1, #120, 14 @ 0x1e00000 │ │ │ │ + cmneq r1, #68, 18 @ 0x110000 │ │ │ │ + cmneq r1, #28, 2 │ │ │ │ + movteq r6, #8360 @ 0x20a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831540 <__cxa_atexit@plt+0x81f590> │ │ │ │ + bcc 831550 <__cxa_atexit@plt+0x81f5a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831538 <__cxa_atexit@plt+0x81f588> │ │ │ │ - ldr r3, [pc, #52] @ 831548 <__cxa_atexit@plt+0x81f598> │ │ │ │ + bhi 831548 <__cxa_atexit@plt+0x81f598> │ │ │ │ + ldr r3, [pc, #52] @ 831558 <__cxa_atexit@plt+0x81f5a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 83154c <__cxa_atexit@plt+0x81f59c> │ │ │ │ + ldr r2, [pc, #48] @ 83155c <__cxa_atexit@plt+0x81f5ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 831550 <__cxa_atexit@plt+0x81f5a0> │ │ │ │ + ldr r7, [pc, #28] @ 831560 <__cxa_atexit@plt+0x81f5b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #32, 14 @ 0x800000 │ │ │ │ - cmneq r1, #228, 16 @ 0xe40000 │ │ │ │ - movteq r6, #8576 @ 0x2180 │ │ │ │ + cmneq r1, #16, 14 @ 0x400000 │ │ │ │ + cmneq r1, #212, 16 @ 0xd40000 │ │ │ │ + movteq r6, #8560 @ 0x2170 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831600 <__cxa_atexit@plt+0x81f650> │ │ │ │ + bcc 831610 <__cxa_atexit@plt+0x81f660> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8315f8 <__cxa_atexit@plt+0x81f648> │ │ │ │ - ldr r3, [pc, #132] @ 831608 <__cxa_atexit@plt+0x81f658> │ │ │ │ + bhi 831608 <__cxa_atexit@plt+0x81f658> │ │ │ │ + ldr r3, [pc, #132] @ 831618 <__cxa_atexit@plt+0x81f668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #88] @ 83160c <__cxa_atexit@plt+0x81f65c> │ │ │ │ + ldr sl, [pc, #88] @ 83161c <__cxa_atexit@plt+0x81f66c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 831610 <__cxa_atexit@plt+0x81f660> │ │ │ │ + ldr ip, [pc, #84] @ 831620 <__cxa_atexit@plt+0x81f670> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 831614 <__cxa_atexit@plt+0x81f664> │ │ │ │ + ldr r7, [pc, #32] @ 831624 <__cxa_atexit@plt+0x81f674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #184, 12 @ 0xb800000 │ │ │ │ + cmneq r1, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmneq r1, #92, 12 @ 0x5c00000 │ │ │ │ - movteq r4, #12180 @ 0x2f94 │ │ │ │ + cmneq r1, #76, 12 @ 0x4c00000 │ │ │ │ + movteq r4, #12164 @ 0x2f84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831654 <__cxa_atexit@plt+0x81f6a4> │ │ │ │ - ldr r8, [pc, #36] @ 83165c <__cxa_atexit@plt+0x81f6ac> │ │ │ │ + bcc 831664 <__cxa_atexit@plt+0x81f6b4> │ │ │ │ + ldr r8, [pc, #36] @ 83166c <__cxa_atexit@plt+0x81f6bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 831660 <__cxa_atexit@plt+0x81f6b0> │ │ │ │ + ldr r3, [pc, #32] @ 831670 <__cxa_atexit@plt+0x81f6c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 831664 <__cxa_atexit@plt+0x81f6b4> │ │ │ │ + ldr r7, [pc, #20] @ 831674 <__cxa_atexit@plt+0x81f6c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #1019215872 @ 0x3cc00000 │ │ │ │ - cmneq r1, #252, 10 @ 0x3f000000 │ │ │ │ - cmneq r1, #44, 12 @ 0x2c00000 │ │ │ │ - movteq r4, #12112 @ 0x2f50 │ │ │ │ + tsteq sp, #952107008 @ 0x38c00000 │ │ │ │ + cmneq r1, #236, 10 @ 0x3b000000 │ │ │ │ + cmneq r1, #28, 12 @ 0x1c00000 │ │ │ │ + movteq r4, #12096 @ 0x2f40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8316c4 <__cxa_atexit@plt+0x81f714> │ │ │ │ + bcc 8316d4 <__cxa_atexit@plt+0x81f724> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8316bc <__cxa_atexit@plt+0x81f70c> │ │ │ │ - ldr r3, [pc, #52] @ 8316cc <__cxa_atexit@plt+0x81f71c> │ │ │ │ + bhi 8316cc <__cxa_atexit@plt+0x81f71c> │ │ │ │ + ldr r3, [pc, #52] @ 8316dc <__cxa_atexit@plt+0x81f72c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8316d0 <__cxa_atexit@plt+0x81f720> │ │ │ │ + ldr r2, [pc, #48] @ 8316e0 <__cxa_atexit@plt+0x81f730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8316d4 <__cxa_atexit@plt+0x81f724> │ │ │ │ + ldr r7, [pc, #28] @ 8316e4 <__cxa_atexit@plt+0x81f734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #156, 10 @ 0x27000000 │ │ │ │ - cmneq r1, #128, 14 @ 0x2000000 │ │ │ │ - movteq r5, #8516 @ 0x2144 │ │ │ │ + cmneq r1, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r1, #112, 14 @ 0x1c00000 │ │ │ │ + movteq r5, #8500 @ 0x2134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831734 <__cxa_atexit@plt+0x81f784> │ │ │ │ + bcc 831744 <__cxa_atexit@plt+0x81f794> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83172c <__cxa_atexit@plt+0x81f77c> │ │ │ │ - ldr r3, [pc, #52] @ 83173c <__cxa_atexit@plt+0x81f78c> │ │ │ │ + bhi 83173c <__cxa_atexit@plt+0x81f78c> │ │ │ │ + ldr r3, [pc, #52] @ 83174c <__cxa_atexit@plt+0x81f79c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 831740 <__cxa_atexit@plt+0x81f790> │ │ │ │ + ldr r2, [pc, #48] @ 831750 <__cxa_atexit@plt+0x81f7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 831744 <__cxa_atexit@plt+0x81f794> │ │ │ │ + ldr r7, [pc, #28] @ 831754 <__cxa_atexit@plt+0x81f7a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #44, 10 @ 0xb000000 │ │ │ │ - cmneq r1, #184 @ 0xb8 │ │ │ │ - movteq r5, #11840 @ 0x2e40 │ │ │ │ + cmneq r1, #28, 10 @ 0x7000000 │ │ │ │ + cmneq r1, #168 @ 0xa8 │ │ │ │ + movteq r5, #11824 @ 0x2e30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8317ac <__cxa_atexit@plt+0x81f7fc> │ │ │ │ + bcc 8317bc <__cxa_atexit@plt+0x81f80c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8317a4 <__cxa_atexit@plt+0x81f7f4> │ │ │ │ - ldr r3, [pc, #60] @ 8317b4 <__cxa_atexit@plt+0x81f804> │ │ │ │ + bhi 8317b4 <__cxa_atexit@plt+0x81f804> │ │ │ │ + ldr r3, [pc, #60] @ 8317c4 <__cxa_atexit@plt+0x81f814> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 8317b8 <__cxa_atexit@plt+0x81f808> │ │ │ │ + ldr r2, [pc, #56] @ 8317c8 <__cxa_atexit@plt+0x81f818> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ 8317bc <__cxa_atexit@plt+0x81f80c> │ │ │ │ + ldr r7, [pc, #36] @ 8317cc <__cxa_atexit@plt+0x81f81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8317c0 <__cxa_atexit@plt+0x81f810> │ │ │ │ + ldr r8, [pc, #32] @ 8317d0 <__cxa_atexit@plt+0x81f820> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #188, 8 @ 0xbc000000 │ │ │ │ - cmneq r1, #252, 10 @ 0x3f000000 │ │ │ │ - cmneq r1, #68 @ 0x44 │ │ │ │ - movteq r5, #12068 @ 0x2f24 │ │ │ │ + cmneq r1, #172, 8 @ 0xac000000 │ │ │ │ + cmneq r1, #236, 10 @ 0x3b000000 │ │ │ │ + cmneq r1, #52 @ 0x34 │ │ │ │ + movteq r5, #12052 @ 0x2f14 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831870 <__cxa_atexit@plt+0x81f8c0> │ │ │ │ + bcc 831880 <__cxa_atexit@plt+0x81f8d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831868 <__cxa_atexit@plt+0x81f8b8> │ │ │ │ - ldr r3, [pc, #132] @ 831878 <__cxa_atexit@plt+0x81f8c8> │ │ │ │ + bhi 831878 <__cxa_atexit@plt+0x81f8c8> │ │ │ │ + ldr r3, [pc, #132] @ 831888 <__cxa_atexit@plt+0x81f8d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #88] @ 83187c <__cxa_atexit@plt+0x81f8cc> │ │ │ │ + ldr sl, [pc, #88] @ 83188c <__cxa_atexit@plt+0x81f8dc> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 831880 <__cxa_atexit@plt+0x81f8d0> │ │ │ │ + ldr ip, [pc, #84] @ 831890 <__cxa_atexit@plt+0x81f8e0> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 831884 <__cxa_atexit@plt+0x81f8d4> │ │ │ │ + ldr r7, [pc, #32] @ 831894 <__cxa_atexit@plt+0x81f8e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r1, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmneq r1, #180, 10 @ 0x2d000000 │ │ │ │ - movteq r5, #11888 @ 0x2e70 │ │ │ │ + cmneq r1, #164, 10 @ 0x29000000 │ │ │ │ + movteq r5, #11872 @ 0x2e60 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831934 <__cxa_atexit@plt+0x81f984> │ │ │ │ + bcc 831944 <__cxa_atexit@plt+0x81f994> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83192c <__cxa_atexit@plt+0x81f97c> │ │ │ │ - ldr r3, [pc, #132] @ 83193c <__cxa_atexit@plt+0x81f98c> │ │ │ │ + bhi 83193c <__cxa_atexit@plt+0x81f98c> │ │ │ │ + ldr r3, [pc, #132] @ 83194c <__cxa_atexit@plt+0x81f99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr ip, [pc, #96] @ 831940 <__cxa_atexit@plt+0x81f990> │ │ │ │ + ldr ip, [pc, #96] @ 831950 <__cxa_atexit@plt+0x81f9a0> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #68] @ 831944 <__cxa_atexit@plt+0x81f994> │ │ │ │ + ldr r3, [pc, #68] @ 831954 <__cxa_atexit@plt+0x81f9a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #52] @ 831948 <__cxa_atexit@plt+0x81f998> │ │ │ │ + ldr r2, [pc, #52] @ 831958 <__cxa_atexit@plt+0x81f9a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #48] @ 83194c <__cxa_atexit@plt+0x81f99c> │ │ │ │ + ldr r1, [pc, #48] @ 83195c <__cxa_atexit@plt+0x81f9ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - ldr r8, [pc, #40] @ 831950 <__cxa_atexit@plt+0x81f9a0> │ │ │ │ + ldr r8, [pc, #40] @ 831960 <__cxa_atexit@plt+0x81f9b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e9c <__cxa_atexit@plt+0xba5eec> │ │ │ │ + b bb7eac <__cxa_atexit@plt+0xba5efc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #132, 6 @ 0x10000002 │ │ │ │ + cmneq r1, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r1, #192, 6 │ │ │ │ - cmneq r1, #196, 28 @ 0xc40 │ │ │ │ - cmneq r1, #236, 28 @ 0xec0 │ │ │ │ - cmneq r1, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r1, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r1, #180, 28 @ 0xb40 │ │ │ │ + cmneq r1, #220, 28 @ 0xdc0 │ │ │ │ + cmneq r1, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831980 <__cxa_atexit@plt+0x81f9d0> │ │ │ │ - ldr r3, [pc, #24] @ 831988 <__cxa_atexit@plt+0x81f9d8> │ │ │ │ + bcc 831990 <__cxa_atexit@plt+0x81f9e0> │ │ │ │ + ldr r3, [pc, #24] @ 831998 <__cxa_atexit@plt+0x81f9e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ - movteq r5, #11228 @ 0x2bdc │ │ │ │ + cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ + movteq r5, #11212 @ 0x2bcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8319c8 <__cxa_atexit@plt+0x81fa18> │ │ │ │ - ldr r3, [pc, #36] @ 8319d0 <__cxa_atexit@plt+0x81fa20> │ │ │ │ + bcc 8319d8 <__cxa_atexit@plt+0x81fa28> │ │ │ │ + ldr r3, [pc, #36] @ 8319e0 <__cxa_atexit@plt+0x81fa30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8319d4 <__cxa_atexit@plt+0x81fa24> │ │ │ │ + ldr r7, [pc, #16] @ 8319e4 <__cxa_atexit@plt+0x81fa34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #144, 4 │ │ │ │ - cmneq r1, #196, 22 @ 0x31000 │ │ │ │ - movteq r4, #11220 @ 0x2bd4 │ │ │ │ + cmneq r1, #128, 4 │ │ │ │ + cmneq r1, #180, 22 @ 0x2d000 │ │ │ │ + movteq r4, #11204 @ 0x2bc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831a14 <__cxa_atexit@plt+0x81fa64> │ │ │ │ - ldr r8, [pc, #36] @ 831a1c <__cxa_atexit@plt+0x81fa6c> │ │ │ │ + bcc 831a24 <__cxa_atexit@plt+0x81fa74> │ │ │ │ + ldr r8, [pc, #36] @ 831a2c <__cxa_atexit@plt+0x81fa7c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 831a20 <__cxa_atexit@plt+0x81fa70> │ │ │ │ + ldr r3, [pc, #32] @ 831a30 <__cxa_atexit@plt+0x81fa80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 831a24 <__cxa_atexit@plt+0x81fa74> │ │ │ │ + ldr r7, [pc, #20] @ 831a34 <__cxa_atexit@plt+0x81fa84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #-268435453 @ 0xf0000003 │ │ │ │ - cmneq r1, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq r1, #108, 4 @ 0xc0000006 │ │ │ │ - movteq r4, #11152 @ 0x2b90 │ │ │ │ + tsteq sp, #-268435454 @ 0xf0000002 │ │ │ │ + cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r1, #92, 4 @ 0xc0000005 │ │ │ │ + movteq r4, #11136 @ 0x2b80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831a84 <__cxa_atexit@plt+0x81fad4> │ │ │ │ + bcc 831a94 <__cxa_atexit@plt+0x81fae4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831a7c <__cxa_atexit@plt+0x81facc> │ │ │ │ - ldr r3, [pc, #52] @ 831a8c <__cxa_atexit@plt+0x81fadc> │ │ │ │ + bhi 831a8c <__cxa_atexit@plt+0x81fadc> │ │ │ │ + ldr r3, [pc, #52] @ 831a9c <__cxa_atexit@plt+0x81faec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 831a90 <__cxa_atexit@plt+0x81fae0> │ │ │ │ + ldr r2, [pc, #48] @ 831aa0 <__cxa_atexit@plt+0x81faf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 831a94 <__cxa_atexit@plt+0x81fae4> │ │ │ │ + ldr r7, [pc, #28] @ 831aa4 <__cxa_atexit@plt+0x81faf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, #220, 2 @ 0x37 │ │ │ │ - cmneq r1, #192, 6 │ │ │ │ - movteq r4, #11056 @ 0x2b30 │ │ │ │ + cmneq r1, #204, 2 @ 0x33 │ │ │ │ + cmneq r1, #176, 6 @ 0xc0000002 │ │ │ │ + movteq r4, #11040 @ 0x2b20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831af4 <__cxa_atexit@plt+0x81fb44> │ │ │ │ + bcc 831b04 <__cxa_atexit@plt+0x81fb54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831aec <__cxa_atexit@plt+0x81fb3c> │ │ │ │ - ldr r3, [pc, #52] @ 831afc <__cxa_atexit@plt+0x81fb4c> │ │ │ │ + bhi 831afc <__cxa_atexit@plt+0x81fb4c> │ │ │ │ + ldr r3, [pc, #52] @ 831b0c <__cxa_atexit@plt+0x81fb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 831b00 <__cxa_atexit@plt+0x81fb50> │ │ │ │ + ldr r2, [pc, #48] @ 831b10 <__cxa_atexit@plt+0x81fb60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 831b04 <__cxa_atexit@plt+0x81fb54> │ │ │ │ + ldr r7, [pc, #28] @ 831b14 <__cxa_atexit@plt+0x81fb64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #108, 2 │ │ │ │ - cmneq r1, #232, 24 @ 0xe800 │ │ │ │ - movteq r5, #10860 @ 0x2a6c │ │ │ │ + cmneq r1, #92, 2 │ │ │ │ + cmneq r1, #216, 24 @ 0xd800 │ │ │ │ + movteq r5, #10844 @ 0x2a5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831b84 <__cxa_atexit@plt+0x81fbd4> │ │ │ │ + bcc 831b94 <__cxa_atexit@plt+0x81fbe4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831b7c <__cxa_atexit@plt+0x81fbcc> │ │ │ │ - ldr r3, [pc, #84] @ 831b8c <__cxa_atexit@plt+0x81fbdc> │ │ │ │ + bhi 831b8c <__cxa_atexit@plt+0x81fbdc> │ │ │ │ + ldr r3, [pc, #84] @ 831b9c <__cxa_atexit@plt+0x81fbec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 831b90 <__cxa_atexit@plt+0x81fbe0> │ │ │ │ + ldr r2, [pc, #80] @ 831ba0 <__cxa_atexit@plt+0x81fbf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 831b94 <__cxa_atexit@plt+0x81fbe4> │ │ │ │ + ldr r1, [pc, #60] @ 831ba4 <__cxa_atexit@plt+0x81fbf4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 831b98 <__cxa_atexit@plt+0x81fbe8> │ │ │ │ + ldr r7, [pc, #32] @ 831ba8 <__cxa_atexit@plt+0x81fbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r1, #252 @ 0xfc │ │ │ │ + cmneq r1, #236 @ 0xec │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmneq r1, #216 @ 0xd8 │ │ │ │ + cmneq r1, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831bc8 <__cxa_atexit@plt+0x81fc18> │ │ │ │ - ldr r3, [pc, #24] @ 831bd0 <__cxa_atexit@plt+0x81fc20> │ │ │ │ + bcc 831bd8 <__cxa_atexit@plt+0x81fc28> │ │ │ │ + ldr r3, [pc, #24] @ 831be0 <__cxa_atexit@plt+0x81fc30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #132 @ 0x84 │ │ │ │ - movteq r5, #11144 @ 0x2b88 │ │ │ │ + cmneq r1, #116 @ 0x74 │ │ │ │ + movteq r5, #11128 @ 0x2b78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831d54 <__cxa_atexit@plt+0x81fda4> │ │ │ │ + bcc 831d64 <__cxa_atexit@plt+0x81fdb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831d4c <__cxa_atexit@plt+0x81fd9c> │ │ │ │ + bhi 831d5c <__cxa_atexit@plt+0x81fdac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -2129705,43 +2129709,43 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r7, #47] @ 0x2f │ │ │ │ ldr ip, [r7, #51] @ 0x33 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str fp, [sp, #16] │ │ │ │ - ldr fp, [pc, #240] @ 831d5c <__cxa_atexit@plt+0x81fdac> │ │ │ │ + ldr fp, [pc, #240] @ 831d6c <__cxa_atexit@plt+0x81fdbc> │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r6 │ │ │ │ str fp, [sl, #-84]! @ 0xffffffac │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [pc, #220] @ 831d60 <__cxa_atexit@plt+0x81fdb0> │ │ │ │ + ldr r9, [pc, #220] @ 831d70 <__cxa_atexit@plt+0x81fdc0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ - ldr fp, [pc, #208] @ 831d64 <__cxa_atexit@plt+0x81fdb4> │ │ │ │ + ldr fp, [pc, #208] @ 831d74 <__cxa_atexit@plt+0x81fdc4> │ │ │ │ add fp, pc, fp │ │ │ │ mov r9, r6 │ │ │ │ str fp, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr fp, [pc, #196] @ 831d68 <__cxa_atexit@plt+0x81fdb8> │ │ │ │ + ldr fp, [pc, #196] @ 831d78 <__cxa_atexit@plt+0x81fdc8> │ │ │ │ add fp, pc, fp │ │ │ │ sub lr, r6, #55 @ 0x37 │ │ │ │ str lr, [r6, #-16] │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r1, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #164] @ 831d6c <__cxa_atexit@plt+0x81fdbc> │ │ │ │ + ldr r7, [pc, #164] @ 831d7c <__cxa_atexit@plt+0x81fdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ str sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #148] @ 831d70 <__cxa_atexit@plt+0x81fdc0> │ │ │ │ + ldr r7, [pc, #148] @ 831d80 <__cxa_atexit@plt+0x81fdd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r5, #-48]! @ 0xffffffd0 │ │ │ │ @@ -2129758,58 +2129762,58 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ - ldr r7, [pc, #52] @ 831d74 <__cxa_atexit@plt+0x81fdc4> │ │ │ │ + ldr r7, [pc, #52] @ 831d84 <__cxa_atexit@plt+0x81fdd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe2d8 │ │ │ │ @ instruction: 0xffffeae8 │ │ │ │ @ instruction: 0xffffea34 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffe3f4 │ │ │ │ @ instruction: 0xffffe768 │ │ │ │ - cmneq r1, #76 @ 0x4c │ │ │ │ - movteq r5, #10648 @ 0x2998 │ │ │ │ + cmneq r1, #60 @ 0x3c │ │ │ │ + movteq r5, #10632 @ 0x2988 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 831ddc <__cxa_atexit@plt+0x81fe2c> │ │ │ │ + bne 831dec <__cxa_atexit@plt+0x81fe3c> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 831e68 <__cxa_atexit@plt+0x81feb8> │ │ │ │ + bhi 831e78 <__cxa_atexit@plt+0x81fec8> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r1, [pc, #216] @ 831e8c <__cxa_atexit@plt+0x81fedc> │ │ │ │ + ldr r1, [pc, #216] @ 831e9c <__cxa_atexit@plt+0x81feec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #212] @ 831e90 <__cxa_atexit@plt+0x81fee0> │ │ │ │ + ldr r0, [pc, #212] @ 831ea0 <__cxa_atexit@plt+0x81fef0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - b 831e58 <__cxa_atexit@plt+0x81fea8> │ │ │ │ + b 831e68 <__cxa_atexit@plt+0x81feb8> │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 831e74 <__cxa_atexit@plt+0x81fec4> │ │ │ │ + bhi 831e84 <__cxa_atexit@plt+0x81fed4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ add ip, r5, #28 │ │ │ │ ldm ip, {r0, r7, ip} │ │ │ │ @@ -2129817,300 +2129821,300 @@ │ │ │ │ sub r2, r6, #59 @ 0x3b │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r3, r6, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1, sl} │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r2, r7, r9} │ │ │ │ str r8, [r6, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 831e80 <__cxa_atexit@plt+0x81fed0> │ │ │ │ + ldr r0, [pc, #84] @ 831e90 <__cxa_atexit@plt+0x81fee0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str lr, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #64] @ 831e84 <__cxa_atexit@plt+0x81fed4> │ │ │ │ + ldr r7, [pc, #64] @ 831e94 <__cxa_atexit@plt+0x81fee4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #52] @ 831e88 <__cxa_atexit@plt+0x81fed8> │ │ │ │ + ldr r7, [pc, #52] @ 831e98 <__cxa_atexit@plt+0x81fee8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-48]! @ 0xffffffd0 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #48] @ 831e94 <__cxa_atexit@plt+0x81fee4> │ │ │ │ + ldr r7, [pc, #48] @ 831ea4 <__cxa_atexit@plt+0x81fef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe9cc │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmneq r1, #60, 2 │ │ │ │ - movteq r4, #10556 @ 0x293c │ │ │ │ + cmneq r1, #44, 2 │ │ │ │ + movteq r4, #10540 @ 0x292c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831ed0 <__cxa_atexit@plt+0x81ff20> │ │ │ │ - ldr r3, [pc, #32] @ 831ed8 <__cxa_atexit@plt+0x81ff28> │ │ │ │ + bcc 831ee0 <__cxa_atexit@plt+0x81ff30> │ │ │ │ + ldr r3, [pc, #32] @ 831ee8 <__cxa_atexit@plt+0x81ff38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 831edc <__cxa_atexit@plt+0x81ff2c> │ │ │ │ + ldr r7, [pc, #16] @ 831eec <__cxa_atexit@plt+0x81ff3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #132, 26 @ 0x2100 │ │ │ │ - cmneq r1, #216, 22 @ 0x36000 │ │ │ │ - movteq r5, #9808 @ 0x2650 │ │ │ │ + cmneq r1, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r1, #200, 22 @ 0x32000 │ │ │ │ + movteq r5, #9792 @ 0x2640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831f4c <__cxa_atexit@plt+0x81ff9c> │ │ │ │ + bcc 831f5c <__cxa_atexit@plt+0x81ffac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 831f44 <__cxa_atexit@plt+0x81ff94> │ │ │ │ - ldr r3, [pc, #68] @ 831f54 <__cxa_atexit@plt+0x81ffa4> │ │ │ │ + bhi 831f54 <__cxa_atexit@plt+0x81ffa4> │ │ │ │ + ldr r3, [pc, #68] @ 831f64 <__cxa_atexit@plt+0x81ffb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 831f58 <__cxa_atexit@plt+0x81ffa8> │ │ │ │ + ldr r3, [pc, #44] @ 831f68 <__cxa_atexit@plt+0x81ffb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 831f5c <__cxa_atexit@plt+0x81ffac> │ │ │ │ + ldr r7, [pc, #28] @ 831f6c <__cxa_atexit@plt+0x81ffbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 26 @ 0xb00 │ │ │ │ + cmneq r1, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r1, #128, 16 @ 0x800000 │ │ │ │ - movteq r5, #9644 @ 0x25ac │ │ │ │ + cmneq r1, #112, 16 @ 0x700000 │ │ │ │ + movteq r5, #9628 @ 0x259c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831fa4 <__cxa_atexit@plt+0x81fff4> │ │ │ │ - ldr r3, [pc, #44] @ 831fac <__cxa_atexit@plt+0x81fffc> │ │ │ │ + bcc 831fb4 <__cxa_atexit@plt+0x820004> │ │ │ │ + ldr r3, [pc, #44] @ 831fbc <__cxa_atexit@plt+0x82000c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 831fb0 <__cxa_atexit@plt+0x820000> │ │ │ │ + ldr r7, [pc, #32] @ 831fc0 <__cxa_atexit@plt+0x820010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 831fb4 <__cxa_atexit@plt+0x820004> │ │ │ │ + ldr r8, [pc, #28] @ 831fc4 <__cxa_atexit@plt+0x820014> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 831fb8 <__cxa_atexit@plt+0x820008> │ │ │ │ + ldr r9, [pc, #24] @ 831fc8 <__cxa_atexit@plt+0x820018> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r1, #4, 28 @ 0x40 │ │ │ │ - cmneq r1, #12, 24 @ 0xc00 │ │ │ │ - cmneq r1, #88, 12 @ 0x5800000 │ │ │ │ - movteq r4, #10144 @ 0x27a0 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ + cmneq r1, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r1, #252, 22 @ 0x3f000 │ │ │ │ + cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ + movteq r4, #10128 @ 0x2790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 831ff4 <__cxa_atexit@plt+0x820044> │ │ │ │ - ldr r3, [pc, #32] @ 831ffc <__cxa_atexit@plt+0x82004c> │ │ │ │ + bcc 832004 <__cxa_atexit@plt+0x820054> │ │ │ │ + ldr r3, [pc, #32] @ 83200c <__cxa_atexit@plt+0x82005c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 832000 <__cxa_atexit@plt+0x820050> │ │ │ │ + ldr r7, [pc, #16] @ 832010 <__cxa_atexit@plt+0x820060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #96, 24 @ 0x6000 │ │ │ │ - cmneq r1, #180, 22 @ 0x2d000 │ │ │ │ - movteq r4, #10336 @ 0x2860 │ │ │ │ + cmneq r1, #80, 24 @ 0x5000 │ │ │ │ + cmneq r1, #164, 22 @ 0x29000 │ │ │ │ + movteq r4, #10320 @ 0x2850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83206c <__cxa_atexit@plt+0x8200bc> │ │ │ │ + bcc 83207c <__cxa_atexit@plt+0x8200cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832064 <__cxa_atexit@plt+0x8200b4> │ │ │ │ - ldr r3, [pc, #64] @ 832074 <__cxa_atexit@plt+0x8200c4> │ │ │ │ + bhi 832074 <__cxa_atexit@plt+0x8200c4> │ │ │ │ + ldr r3, [pc, #64] @ 832084 <__cxa_atexit@plt+0x8200d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 832078 <__cxa_atexit@plt+0x8200c8> │ │ │ │ + ldr r3, [pc, #44] @ 832088 <__cxa_atexit@plt+0x8200d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83207c <__cxa_atexit@plt+0x8200cc> │ │ │ │ + ldr r7, [pc, #28] @ 83208c <__cxa_atexit@plt+0x8200dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #8, 24 @ 0x800 │ │ │ │ + cmneq r1, #248, 22 @ 0x3e000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #180, 2 @ 0x2d │ │ │ │ - movteq r5, #9376 @ 0x24a0 │ │ │ │ + cmneq r1, #164, 2 @ 0x29 │ │ │ │ + movteq r5, #9360 @ 0x2490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8320f8 <__cxa_atexit@plt+0x820148> │ │ │ │ + bcc 832108 <__cxa_atexit@plt+0x820158> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8320f0 <__cxa_atexit@plt+0x820140> │ │ │ │ - ldr r3, [pc, #80] @ 832100 <__cxa_atexit@plt+0x820150> │ │ │ │ + bhi 832100 <__cxa_atexit@plt+0x820150> │ │ │ │ + ldr r3, [pc, #80] @ 832110 <__cxa_atexit@plt+0x820160> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 832104 <__cxa_atexit@plt+0x820154> │ │ │ │ + ldr r2, [pc, #76] @ 832114 <__cxa_atexit@plt+0x820164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 832108 <__cxa_atexit@plt+0x820158> │ │ │ │ + ldr r1, [pc, #56] @ 832118 <__cxa_atexit@plt+0x820168> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83210c <__cxa_atexit@plt+0x82015c> │ │ │ │ + ldr r7, [pc, #32] @ 83211c <__cxa_atexit@plt+0x82016c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r1, #132, 22 @ 0x21000 │ │ │ │ + cmneq r1, #116, 22 @ 0x1d000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmneq r1, #168, 24 @ 0xa800 │ │ │ │ - movteq r5, #9260 @ 0x242c │ │ │ │ + cmneq r1, #152, 24 @ 0x9800 │ │ │ │ + movteq r5, #9244 @ 0x241c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83217c <__cxa_atexit@plt+0x8201cc> │ │ │ │ - ldr r3, [pc, #84] @ 83218c <__cxa_atexit@plt+0x8201dc> │ │ │ │ + bhi 83218c <__cxa_atexit@plt+0x8201dc> │ │ │ │ + ldr r3, [pc, #84] @ 83219c <__cxa_atexit@plt+0x8201ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #72] @ 832190 <__cxa_atexit@plt+0x8201e0> │ │ │ │ + ldr r1, [pc, #72] @ 8321a0 <__cxa_atexit@plt+0x8201f0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #36] @ 832194 <__cxa_atexit@plt+0x8201e4> │ │ │ │ + ldr r7, [pc, #36] @ 8321a4 <__cxa_atexit@plt+0x8201f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 832198 <__cxa_atexit@plt+0x8201e8> │ │ │ │ + ldr r8, [pc, #32] @ 8321a8 <__cxa_atexit@plt+0x8201f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - cmneq r1, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r1, #76, 22 @ 0x13000 │ │ │ │ + cmneq r1, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r1, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8321c8 <__cxa_atexit@plt+0x820218> │ │ │ │ - ldr r3, [pc, #24] @ 8321d0 <__cxa_atexit@plt+0x820220> │ │ │ │ + bcc 8321d8 <__cxa_atexit@plt+0x820228> │ │ │ │ + ldr r3, [pc, #24] @ 8321e0 <__cxa_atexit@plt+0x820230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #132, 20 @ 0x84000 │ │ │ │ - movteq r5, #9092 @ 0x2384 │ │ │ │ + cmneq r1, #116, 20 @ 0x74000 │ │ │ │ + movteq r5, #9076 @ 0x2374 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832258 <__cxa_atexit@plt+0x8202a8> │ │ │ │ + bcc 832268 <__cxa_atexit@plt+0x8202b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832250 <__cxa_atexit@plt+0x8202a0> │ │ │ │ - ldr r3, [pc, #92] @ 832260 <__cxa_atexit@plt+0x8202b0> │ │ │ │ + bhi 832260 <__cxa_atexit@plt+0x8202b0> │ │ │ │ + ldr r3, [pc, #92] @ 832270 <__cxa_atexit@plt+0x8202c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 832264 <__cxa_atexit@plt+0x8202b4> │ │ │ │ + ldr r2, [pc, #88] @ 832274 <__cxa_atexit@plt+0x8202c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 832268 <__cxa_atexit@plt+0x8202b8> │ │ │ │ + ldr r0, [pc, #64] @ 832278 <__cxa_atexit@plt+0x8202c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ sub r9, r6, #18 │ │ │ │ - ldr r7, [pc, #32] @ 83226c <__cxa_atexit@plt+0x8202bc> │ │ │ │ + ldr r7, [pc, #32] @ 83227c <__cxa_atexit@plt+0x8202cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r1, #48, 20 @ 0x30000 │ │ │ │ + cmneq r1, #32, 20 @ 0x20000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #4, 20 @ 0x4000 │ │ │ │ - movteq r5, #9472 @ 0x2500 │ │ │ │ + cmneq r1, #244, 18 @ 0x3d0000 │ │ │ │ + movteq r5, #9456 @ 0x24f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83238c <__cxa_atexit@plt+0x8203dc> │ │ │ │ + bcc 83239c <__cxa_atexit@plt+0x8203ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832384 <__cxa_atexit@plt+0x8203d4> │ │ │ │ + bhi 832394 <__cxa_atexit@plt+0x8203e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #28] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -2130132,17 +2130136,17 @@ │ │ │ │ ldr r1, [r7, #59] @ 0x3b │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r2, r3, sl, fp} │ │ │ │ - ldr r4, [pc, #124] @ 832394 <__cxa_atexit@plt+0x8203e4> │ │ │ │ + ldr r4, [pc, #124] @ 8323a4 <__cxa_atexit@plt+0x8203f4> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #120] @ 832398 <__cxa_atexit@plt+0x8203e8> │ │ │ │ + ldr r3, [pc, #120] @ 8323a8 <__cxa_atexit@plt+0x8203f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -2130152,63 +2130156,63 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 83239c <__cxa_atexit@plt+0x8203ec> │ │ │ │ + ldr r4, [pc, #52] @ 8323ac <__cxa_atexit@plt+0x8203fc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #75 @ 0x4b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - cmneq r1, #252, 16 @ 0xfc0000 │ │ │ │ - movteq r5, #8544 @ 0x2160 │ │ │ │ + cmneq r1, #236, 16 @ 0xec0000 │ │ │ │ + movteq r5, #8528 @ 0x2150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8323e4 <__cxa_atexit@plt+0x820434> │ │ │ │ - ldr r3, [pc, #44] @ 8323ec <__cxa_atexit@plt+0x82043c> │ │ │ │ + bcc 8323f4 <__cxa_atexit@plt+0x820444> │ │ │ │ + ldr r3, [pc, #44] @ 8323fc <__cxa_atexit@plt+0x82044c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8323f0 <__cxa_atexit@plt+0x820440> │ │ │ │ + ldr r3, [pc, #36] @ 832400 <__cxa_atexit@plt+0x820450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8323f4 <__cxa_atexit@plt+0x820444> │ │ │ │ + ldr r3, [pc, #24] @ 832404 <__cxa_atexit@plt+0x820454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq r1, #116, 16 @ 0x740000 │ │ │ │ - cmneq r1, #0, 2 │ │ │ │ - movteq r5, #9096 @ 0x2388 │ │ │ │ + cmneq r1, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq r1, #100, 16 @ 0x640000 │ │ │ │ + cmneq r1, #240 @ 0xf0 │ │ │ │ + movteq r5, #9080 @ 0x2378 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83250c <__cxa_atexit@plt+0x82055c> │ │ │ │ + bcc 83251c <__cxa_atexit@plt+0x82056c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832504 <__cxa_atexit@plt+0x820554> │ │ │ │ + bhi 832514 <__cxa_atexit@plt+0x820564> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #28] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -2130228,17 +2130232,17 @@ │ │ │ │ ldr lr, [r7, #59] @ 0x3b │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r1, r2, r3, r9, fp} │ │ │ │ str sl, [r6, #-12] │ │ │ │ - ldr r4, [pc, #124] @ 832514 <__cxa_atexit@plt+0x820564> │ │ │ │ + ldr r4, [pc, #124] @ 832524 <__cxa_atexit@plt+0x820574> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #120] @ 832518 <__cxa_atexit@plt+0x820568> │ │ │ │ + ldr r3, [pc, #120] @ 832528 <__cxa_atexit@plt+0x820578> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -2130248,180 +2130252,180 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #52] @ 83251c <__cxa_atexit@plt+0x82056c> │ │ │ │ + ldr r4, [pc, #52] @ 83252c <__cxa_atexit@plt+0x82057c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmneq r1, #124, 14 @ 0x1f00000 │ │ │ │ - movteq r4, #8776 @ 0x2248 │ │ │ │ + cmneq r1, #108, 14 @ 0x1b00000 │ │ │ │ + movteq r4, #8760 @ 0x2238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83255c <__cxa_atexit@plt+0x8205ac> │ │ │ │ - ldr r3, [pc, #36] @ 832564 <__cxa_atexit@plt+0x8205b4> │ │ │ │ + bcc 83256c <__cxa_atexit@plt+0x8205bc> │ │ │ │ + ldr r3, [pc, #36] @ 832574 <__cxa_atexit@plt+0x8205c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 832568 <__cxa_atexit@plt+0x8205b8> │ │ │ │ + ldr r7, [pc, #24] @ 832578 <__cxa_atexit@plt+0x8205c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 83256c <__cxa_atexit@plt+0x8205bc> │ │ │ │ + ldr r8, [pc, #20] @ 83257c <__cxa_atexit@plt+0x8205cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #252, 12 @ 0xfc00000 │ │ │ │ - cmneq r1, #164, 26 @ 0x2900 │ │ │ │ + cmneq r1, #236, 12 @ 0xec00000 │ │ │ │ cmneq r1, #148, 26 @ 0x2500 │ │ │ │ - movteq r4, #8684 @ 0x21ec │ │ │ │ + cmneq r1, #132, 26 @ 0x2100 │ │ │ │ + movteq r4, #8668 @ 0x21dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8325a8 <__cxa_atexit@plt+0x8205f8> │ │ │ │ - ldr r3, [pc, #32] @ 8325b0 <__cxa_atexit@plt+0x820600> │ │ │ │ + bcc 8325b8 <__cxa_atexit@plt+0x820608> │ │ │ │ + ldr r3, [pc, #32] @ 8325c0 <__cxa_atexit@plt+0x820610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8325b4 <__cxa_atexit@plt+0x820604> │ │ │ │ + ldr r7, [pc, #16] @ 8325c4 <__cxa_atexit@plt+0x820614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #172, 12 @ 0xac00000 │ │ │ │ - cmneq r1, #0, 12 │ │ │ │ + cmneq r1, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r4, #8616 @ 0x21a8 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r4, #8600 @ 0x2198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832660 <__cxa_atexit@plt+0x8206b0> │ │ │ │ + bcc 832670 <__cxa_atexit@plt+0x8206c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832658 <__cxa_atexit@plt+0x8206a8> │ │ │ │ - ldr r3, [pc, #104] @ 832668 <__cxa_atexit@plt+0x8206b8> │ │ │ │ + bhi 832668 <__cxa_atexit@plt+0x8206b8> │ │ │ │ + ldr r3, [pc, #104] @ 832678 <__cxa_atexit@plt+0x8206c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 83266c <__cxa_atexit@plt+0x8206bc> │ │ │ │ + ldr r2, [pc, #100] @ 83267c <__cxa_atexit@plt+0x8206cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 832670 <__cxa_atexit@plt+0x8206c0> │ │ │ │ + ldr r1, [pc, #96] @ 832680 <__cxa_atexit@plt+0x8206d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 832674 <__cxa_atexit@plt+0x8206c4> │ │ │ │ + ldr r0, [pc, #92] @ 832684 <__cxa_atexit@plt+0x8206d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 832678 <__cxa_atexit@plt+0x8206c8> │ │ │ │ + ldr r7, [pc, #44] @ 832688 <__cxa_atexit@plt+0x8206d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 83267c <__cxa_atexit@plt+0x8206cc> │ │ │ │ + ldr r9, [pc, #40] @ 83268c <__cxa_atexit@plt+0x8206dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r1, #36, 12 @ 0x2400000 │ │ │ │ - cmneq r1, #72, 14 @ 0x1200000 │ │ │ │ - cmneq r1, #0, 10 │ │ │ │ + cmneq r1, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r1, #56, 14 @ 0xe00000 │ │ │ │ + cmneq r1, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8326ac <__cxa_atexit@plt+0x8206fc> │ │ │ │ - ldr r3, [pc, #24] @ 8326b4 <__cxa_atexit@plt+0x820704> │ │ │ │ + bcc 8326bc <__cxa_atexit@plt+0x82070c> │ │ │ │ + ldr r3, [pc, #24] @ 8326c4 <__cxa_atexit@plt+0x820714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #160, 10 @ 0x28000000 │ │ │ │ - movteq r4, #8408 @ 0x20d8 │ │ │ │ + cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ + movteq r4, #8392 @ 0x20c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832734 <__cxa_atexit@plt+0x820784> │ │ │ │ + bcc 832744 <__cxa_atexit@plt+0x820794> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83272c <__cxa_atexit@plt+0x82077c> │ │ │ │ - ldr r3, [pc, #84] @ 83273c <__cxa_atexit@plt+0x82078c> │ │ │ │ + bhi 83273c <__cxa_atexit@plt+0x82078c> │ │ │ │ + ldr r3, [pc, #84] @ 83274c <__cxa_atexit@plt+0x82079c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 832740 <__cxa_atexit@plt+0x820790> │ │ │ │ + ldr r2, [pc, #80] @ 832750 <__cxa_atexit@plt+0x8207a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 832744 <__cxa_atexit@plt+0x820794> │ │ │ │ + ldr r1, [pc, #60] @ 832754 <__cxa_atexit@plt+0x8207a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 832748 <__cxa_atexit@plt+0x820798> │ │ │ │ + ldr r7, [pc, #32] @ 832758 <__cxa_atexit@plt+0x8207a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r1, #76, 10 @ 0x13000000 │ │ │ │ + cmneq r1, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r1, #40, 10 @ 0xa000000 │ │ │ │ - movteq r5, #8304 @ 0x2070 │ │ │ │ + cmneq r1, #24, 10 @ 0x6000000 │ │ │ │ + movteq r5, #8288 @ 0x2060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8328a4 <__cxa_atexit@plt+0x8208f4> │ │ │ │ + bcc 8328b4 <__cxa_atexit@plt+0x820904> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83289c <__cxa_atexit@plt+0x8208ec> │ │ │ │ + bhi 8328ac <__cxa_atexit@plt+0x8208fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ @@ -2130439,15 +2130443,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [r7, #55] @ 0x37 │ │ │ │ ldr r0, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #200] @ 8328ac <__cxa_atexit@plt+0x8208fc> │ │ │ │ + ldr r0, [pc, #200] @ 8328bc <__cxa_atexit@plt+0x82090c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-64]! @ 0xffffffc0 │ │ │ │ str r8, [r5, #60] @ 0x3c │ │ │ │ str lr, [r6, #-8] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ @@ -2130455,64 +2130459,64 @@ │ │ │ │ str sl, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ str fp, [r6, #-16] │ │ │ │ str fp, [r5, #40] @ 0x28 │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ str ip, [r5, #32] │ │ │ │ str r9, [r5, #28] │ │ │ │ - ldr r7, [pc, #140] @ 8328b0 <__cxa_atexit@plt+0x820900> │ │ │ │ + ldr r7, [pc, #140] @ 8328c0 <__cxa_atexit@plt+0x820910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r5, #24] │ │ │ │ - ldr r4, [pc, #128] @ 8328b4 <__cxa_atexit@plt+0x820904> │ │ │ │ + ldr r4, [pc, #128] @ 8328c4 <__cxa_atexit@plt+0x820914> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #108] @ 8328b8 <__cxa_atexit@plt+0x820908> │ │ │ │ + ldr r7, [pc, #108] @ 8328c8 <__cxa_atexit@plt+0x820918> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-52]! @ 0xffffffcc │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #60] @ 8328bc <__cxa_atexit@plt+0x82090c> │ │ │ │ + ldr r7, [pc, #60] @ 8328cc <__cxa_atexit@plt+0x82091c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #52] @ 8328c0 <__cxa_atexit@plt+0x820910> │ │ │ │ + ldr r7, [pc, #52] @ 8328d0 <__cxa_atexit@plt+0x820920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffd58c │ │ │ │ @ instruction: 0xffffd524 │ │ │ │ @ instruction: 0xffffd5f8 │ │ │ │ - cmneq r1, #212, 6 @ 0x50000003 │ │ │ │ - cmneq r1, #116, 28 @ 0x740 │ │ │ │ - movteq r4, #11984 @ 0x2ed0 │ │ │ │ + cmneq r1, #196, 6 @ 0x10000003 │ │ │ │ + cmneq r1, #100, 28 @ 0x640 │ │ │ │ + movteq r4, #11968 @ 0x2ec0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8329d4 <__cxa_atexit@plt+0x820a24> │ │ │ │ + bhi 8329e4 <__cxa_atexit@plt+0x820a34> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -2130527,27 +2130531,27 @@ │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r5, #52] @ 0x34 │ │ │ │ ldr r9, [r5, #56] @ 0x38 │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [pc, #160] @ 8329e4 <__cxa_atexit@plt+0x820a34> │ │ │ │ + ldr r4, [pc, #160] @ 8329f4 <__cxa_atexit@plt+0x820a44> │ │ │ │ add r4, pc, r4 │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str ip, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #116] @ 8329e8 <__cxa_atexit@plt+0x820a38> │ │ │ │ + ldr r7, [pc, #116] @ 8329f8 <__cxa_atexit@plt+0x820a48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r1, [r6, #-68] @ 0xffffffbc │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp] │ │ │ │ @@ -2130555,115 +2130559,115 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-12]! │ │ │ │ - ldr r4, [pc, #56] @ 8329ec <__cxa_atexit@plt+0x820a3c> │ │ │ │ + ldr r4, [pc, #56] @ 8329fc <__cxa_atexit@plt+0x820a4c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #52]! @ 0x34 │ │ │ │ sub r4, r6, #75 @ 0x4b │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - cmneq r1, #176, 4 │ │ │ │ - movteq r3, #11748 @ 0x2de4 │ │ │ │ + cmneq r1, #160, 4 │ │ │ │ + movteq r3, #11732 @ 0x2dd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832a28 <__cxa_atexit@plt+0x820a78> │ │ │ │ - ldr r3, [pc, #32] @ 832a30 <__cxa_atexit@plt+0x820a80> │ │ │ │ + bcc 832a38 <__cxa_atexit@plt+0x820a88> │ │ │ │ + ldr r3, [pc, #32] @ 832a40 <__cxa_atexit@plt+0x820a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 832a34 <__cxa_atexit@plt+0x820a84> │ │ │ │ + ldr r7, [pc, #16] @ 832a44 <__cxa_atexit@plt+0x820a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq r1, #128 @ 0x80 │ │ │ │ - movteq r4, #9572 @ 0x2564 │ │ │ │ + cmneq r1, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq r1, #112 @ 0x70 │ │ │ │ + movteq r4, #9556 @ 0x2554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832a70 <__cxa_atexit@plt+0x820ac0> │ │ │ │ - ldr r3, [pc, #32] @ 832a78 <__cxa_atexit@plt+0x820ac8> │ │ │ │ + bcc 832a80 <__cxa_atexit@plt+0x820ad0> │ │ │ │ + ldr r3, [pc, #32] @ 832a88 <__cxa_atexit@plt+0x820ad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 832a7c <__cxa_atexit@plt+0x820acc> │ │ │ │ + ldr r7, [pc, #16] @ 832a8c <__cxa_atexit@plt+0x820adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #228, 2 @ 0x39 │ │ │ │ - cmneq r1, #88, 2 │ │ │ │ - movteq r4, #9512 @ 0x2528 │ │ │ │ + cmneq r1, #212, 2 @ 0x35 │ │ │ │ + cmneq r1, #72, 2 │ │ │ │ + movteq r4, #9496 @ 0x2518 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832afc <__cxa_atexit@plt+0x820b4c> │ │ │ │ + bcc 832b0c <__cxa_atexit@plt+0x820b5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832af4 <__cxa_atexit@plt+0x820b44> │ │ │ │ - ldr r3, [pc, #84] @ 832b04 <__cxa_atexit@plt+0x820b54> │ │ │ │ + bhi 832b04 <__cxa_atexit@plt+0x820b54> │ │ │ │ + ldr r3, [pc, #84] @ 832b14 <__cxa_atexit@plt+0x820b64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 832b08 <__cxa_atexit@plt+0x820b58> │ │ │ │ + ldr r2, [pc, #80] @ 832b18 <__cxa_atexit@plt+0x820b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 832b0c <__cxa_atexit@plt+0x820b5c> │ │ │ │ + ldr r1, [pc, #60] @ 832b1c <__cxa_atexit@plt+0x820b6c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 832b10 <__cxa_atexit@plt+0x820b60> │ │ │ │ + ldr r7, [pc, #32] @ 832b20 <__cxa_atexit@plt+0x820b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r1, #132, 2 @ 0x21 │ │ │ │ + cmneq r1, #116, 2 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r1, #96, 2 │ │ │ │ - movteq r4, #11460 @ 0x2cc4 │ │ │ │ + cmneq r1, #80, 2 │ │ │ │ + movteq r4, #11444 @ 0x2cb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832c30 <__cxa_atexit@plt+0x820c80> │ │ │ │ + bcc 832c40 <__cxa_atexit@plt+0x820c90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832c28 <__cxa_atexit@plt+0x820c78> │ │ │ │ + bhi 832c38 <__cxa_atexit@plt+0x820c88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2130686,17 +2130690,17 @@ │ │ │ │ str lr, [r6, #-4] │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r0, r6, #44 @ 0x2c │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r3, r4, fp} │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #120] @ 832c38 <__cxa_atexit@plt+0x820c88> │ │ │ │ + ldr r4, [pc, #120] @ 832c48 <__cxa_atexit@plt+0x820c98> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #116] @ 832c3c <__cxa_atexit@plt+0x820c8c> │ │ │ │ + ldr r3, [pc, #116] @ 832c4c <__cxa_atexit@plt+0x820c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -2130705,106 +2130709,106 @@ │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 832c40 <__cxa_atexit@plt+0x820c90> │ │ │ │ + ldr r4, [pc, #52] @ 832c50 <__cxa_atexit@plt+0x820ca0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #79 @ 0x4f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmneq r1, #88 @ 0x58 │ │ │ │ - movteq r3, #10680 @ 0x29b8 │ │ │ │ + cmneq r1, #72 @ 0x48 │ │ │ │ + movteq r3, #10664 @ 0x29a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832c7c <__cxa_atexit@plt+0x820ccc> │ │ │ │ - ldr r3, [pc, #32] @ 832c84 <__cxa_atexit@plt+0x820cd4> │ │ │ │ + bcc 832c8c <__cxa_atexit@plt+0x820cdc> │ │ │ │ + ldr r3, [pc, #32] @ 832c94 <__cxa_atexit@plt+0x820ce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 832c88 <__cxa_atexit@plt+0x820cd8> │ │ │ │ + ldr r7, [pc, #16] @ 832c98 <__cxa_atexit@plt+0x820ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #216, 30 @ 0x360 │ │ │ │ - cmneq r1, #136, 28 @ 0x880 │ │ │ │ + msreq SPSR_, #200, 30 @ 0x320 │ │ │ │ + cmneq r1, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832cb8 <__cxa_atexit@plt+0x820d08> │ │ │ │ - ldr r3, [pc, #24] @ 832cc0 <__cxa_atexit@plt+0x820d10> │ │ │ │ + bcc 832cc8 <__cxa_atexit@plt+0x820d18> │ │ │ │ + ldr r3, [pc, #24] @ 832cd0 <__cxa_atexit@plt+0x820d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #148, 30 @ 0x250 │ │ │ │ - movteq r3, #10564 @ 0x2944 │ │ │ │ + msreq SPSR_, #132, 30 @ 0x210 │ │ │ │ + movteq r3, #10548 @ 0x2934 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832d40 <__cxa_atexit@plt+0x820d90> │ │ │ │ + bcc 832d50 <__cxa_atexit@plt+0x820da0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832d38 <__cxa_atexit@plt+0x820d88> │ │ │ │ - ldr r3, [pc, #84] @ 832d48 <__cxa_atexit@plt+0x820d98> │ │ │ │ + bhi 832d48 <__cxa_atexit@plt+0x820d98> │ │ │ │ + ldr r3, [pc, #84] @ 832d58 <__cxa_atexit@plt+0x820da8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 832d4c <__cxa_atexit@plt+0x820d9c> │ │ │ │ + ldr r2, [pc, #80] @ 832d5c <__cxa_atexit@plt+0x820dac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 832d50 <__cxa_atexit@plt+0x820da0> │ │ │ │ + ldr r1, [pc, #60] @ 832d60 <__cxa_atexit@plt+0x820db0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 832d54 <__cxa_atexit@plt+0x820da4> │ │ │ │ + ldr r7, [pc, #32] @ 832d64 <__cxa_atexit@plt+0x820db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - msreq SPSR_, #64, 30 @ 0x100 │ │ │ │ + msreq SPSR_, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - msreq SPSR_, #28, 30 @ 0x70 │ │ │ │ - movteq r4, #10896 @ 0x2a90 │ │ │ │ + msreq SPSR_, #12, 30 @ 0x30 │ │ │ │ + movteq r4, #10880 @ 0x2a80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832e44 <__cxa_atexit@plt+0x820e94> │ │ │ │ + bcc 832e54 <__cxa_atexit@plt+0x820ea4> │ │ │ │ add lr, sp, #12 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #35] @ 0x23 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr ip, [r7, #39] @ 0x27 │ │ │ │ ldr r6, [r7, #43] @ 0x2b │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -2130817,15 +2130821,15 @@ │ │ │ │ ldr r6, [r7, #11] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr lr, [r7, #23] │ │ │ │ ldr fp, [r7, #27] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ - ldr r9, [pc, #128] @ 832e4c <__cxa_atexit@plt+0x820e9c> │ │ │ │ + ldr r9, [pc, #128] @ 832e5c <__cxa_atexit@plt+0x820eac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-60]! @ 0xffffffc4 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ add r1, r5, #40 @ 0x28 │ │ │ │ stm r1, {r0, r7, fp} │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -2130837,37 +2130841,37 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r8, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ - beq 832e2c <__cxa_atexit@plt+0x820e7c> │ │ │ │ + beq 832e3c <__cxa_atexit@plt+0x820e8c> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 832e5c <__cxa_atexit@plt+0x820eac> │ │ │ │ + b 832e6c <__cxa_atexit@plt+0x820ebc> │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - movteq r4, #10652 @ 0x299c │ │ │ │ + movteq r4, #10636 @ 0x298c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 832f60 <__cxa_atexit@plt+0x820fb0> │ │ │ │ + bhi 832f70 <__cxa_atexit@plt+0x820fc0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -2130883,15 +2130887,15 @@ │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr fp, [r5, #52] @ 0x34 │ │ │ │ ldr r9, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [r1, #35] @ 0x23 │ │ │ │ stmda r6, {r2, lr} │ │ │ │ - ldr ip, [pc, #156] @ 832f70 <__cxa_atexit@plt+0x820fc0> │ │ │ │ + ldr ip, [pc, #156] @ 832f80 <__cxa_atexit@plt+0x820fd0> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-76] @ 0xffffffb4 │ │ │ │ str fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r9, [r6, #-68] @ 0xffffffbc │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ str sl, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2130907,65 +2130911,65 @@ │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #64] @ 832f74 <__cxa_atexit@plt+0x820fc4> │ │ │ │ + ldr r4, [pc, #64] @ 832f84 <__cxa_atexit@plt+0x820fd4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-12]! │ │ │ │ - ldr r4, [pc, #56] @ 832f78 <__cxa_atexit@plt+0x820fc8> │ │ │ │ + ldr r4, [pc, #56] @ 832f88 <__cxa_atexit@plt+0x820fd8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #48]! @ 0x30 │ │ │ │ sub r4, r6, #75 @ 0x4b │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - msreq SPSR_, #36, 26 @ 0x900 │ │ │ │ - movteq r3, #11756 @ 0x2dec │ │ │ │ + msreq SPSR_, #20, 26 @ 0x500 │ │ │ │ + movteq r3, #11740 @ 0x2ddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 832fc0 <__cxa_atexit@plt+0x821010> │ │ │ │ - ldr r3, [pc, #44] @ 832fc8 <__cxa_atexit@plt+0x821018> │ │ │ │ + bcc 832fd0 <__cxa_atexit@plt+0x821020> │ │ │ │ + ldr r3, [pc, #44] @ 832fd8 <__cxa_atexit@plt+0x821028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 832fcc <__cxa_atexit@plt+0x82101c> │ │ │ │ + ldr r3, [pc, #36] @ 832fdc <__cxa_atexit@plt+0x82102c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 832fd0 <__cxa_atexit@plt+0x821020> │ │ │ │ + ldr r3, [pc, #24] @ 832fe0 <__cxa_atexit@plt+0x821030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #160, 24 @ 0xa000 │ │ │ │ - msreq SPSR_, #152, 24 @ 0x9800 │ │ │ │ - cmneq r1, #16, 24 @ 0x1000 │ │ │ │ - movteq r4, #10276 @ 0x2824 │ │ │ │ + msreq SPSR_, #144, 24 @ 0x9000 │ │ │ │ + msreq SPSR_, #136, 24 @ 0x8800 │ │ │ │ + cmneq r1, #0, 24 │ │ │ │ + movteq r4, #10260 @ 0x2814 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8330b8 <__cxa_atexit@plt+0x821108> │ │ │ │ + bhi 8330c8 <__cxa_atexit@plt+0x821118> │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldmib r7, {fp, ip} │ │ │ │ @@ -2130973,15 +2130977,15 @@ │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r1, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add r2, r7, #24 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ - ldr r4, [pc, #144] @ 8330cc <__cxa_atexit@plt+0x82111c> │ │ │ │ + ldr r4, [pc, #144] @ 8330dc <__cxa_atexit@plt+0x82112c> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6] │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str r2, [r6, #-16] │ │ │ │ @@ -2130994,1732 +2130998,1732 @@ │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r2, [pc, #64] @ 8330d0 <__cxa_atexit@plt+0x821120> │ │ │ │ + ldr r2, [pc, #64] @ 8330e0 <__cxa_atexit@plt+0x821130> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #-8]! │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ - ldr r1, [pc, #52] @ 8330d4 <__cxa_atexit@plt+0x821124> │ │ │ │ + ldr r1, [pc, #52] @ 8330e4 <__cxa_atexit@plt+0x821134> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r4} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - msreq SPSR_, #196, 22 @ 0x31000 │ │ │ │ + msreq SPSR_, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 83311c <__cxa_atexit@plt+0x82116c> │ │ │ │ - ldr r7, [pc, #52] @ 83312c <__cxa_atexit@plt+0x82117c> │ │ │ │ + bcc 83312c <__cxa_atexit@plt+0x82117c> │ │ │ │ + ldr r7, [pc, #52] @ 83313c <__cxa_atexit@plt+0x82118c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 833130 <__cxa_atexit@plt+0x821180> │ │ │ │ + ldr r7, [pc, #40] @ 833140 <__cxa_atexit@plt+0x821190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 833134 <__cxa_atexit@plt+0x821184> │ │ │ │ + ldr r8, [pc, #36] @ 833144 <__cxa_atexit@plt+0x821194> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 833138 <__cxa_atexit@plt+0x821188> │ │ │ │ + ldr r9, [pc, #32] @ 833148 <__cxa_atexit@plt+0x821198> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 83313c <__cxa_atexit@plt+0x82118c> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 83314c <__cxa_atexit@plt+0x82119c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #192, 8 @ 0xc0000000 │ │ │ │ - cmneq r1, #196, 8 @ 0xc4000000 │ │ │ │ - msreq SPSR_, #112, 24 @ 0x7000 │ │ │ │ - movteq r4, #10048 @ 0x2740 │ │ │ │ - movteq r4, #9996 @ 0x270c │ │ │ │ + cmneq r1, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r1, #180, 8 @ 0xb4000000 │ │ │ │ + msreq SPSR_, #96, 24 @ 0x6000 │ │ │ │ + movteq r4, #10032 @ 0x2730 │ │ │ │ + movteq r4, #9980 @ 0x26fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 833170 <__cxa_atexit@plt+0x8211c0> │ │ │ │ + ldr r3, [pc, #28] @ 833180 <__cxa_atexit@plt+0x8211d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 833174 <__cxa_atexit@plt+0x8211c4> │ │ │ │ + ldr r7, [pc, #16] @ 833184 <__cxa_atexit@plt+0x8211d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 833178 <__cxa_atexit@plt+0x8211c8> │ │ │ │ + ldr r8, [pc, #12] @ 833188 <__cxa_atexit@plt+0x8211d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r1, #160, 10 @ 0x28000000 │ │ │ │ - cmneq r1, #136, 18 @ 0x220000 │ │ │ │ - movteq r4, #9916 @ 0x26bc │ │ │ │ + cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ + cmneq r1, #120, 18 @ 0x1e0000 │ │ │ │ + movteq r4, #9900 @ 0x26ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8331b4 <__cxa_atexit@plt+0x821204> │ │ │ │ + ldr r3, [pc, #36] @ 8331c4 <__cxa_atexit@plt+0x821214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ 8331b8 <__cxa_atexit@plt+0x821208> │ │ │ │ + ldr r7, [pc, #24] @ 8331c8 <__cxa_atexit@plt+0x821218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 8331bc <__cxa_atexit@plt+0x82120c> │ │ │ │ + ldr r8, [pc, #20] @ 8331cc <__cxa_atexit@plt+0x82121c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #16] @ 8331c0 <__cxa_atexit@plt+0x821210> │ │ │ │ + ldr r9, [pc, #16] @ 8331d0 <__cxa_atexit@plt+0x821220> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r1, #44, 26 @ 0xb00 │ │ │ │ - cmneq r1, #20, 26 @ 0x500 │ │ │ │ - msreq SPSR_, #244, 22 @ 0x3d000 │ │ │ │ - movteq r4, #9816 @ 0x2658 │ │ │ │ + cmneq r1, #28, 26 @ 0x700 │ │ │ │ + cmneq r1, #4, 26 @ 0x100 │ │ │ │ + msreq SPSR_, #228, 22 @ 0x39000 │ │ │ │ + movteq r4, #9800 @ 0x2648 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 83320c <__cxa_atexit@plt+0x82125c> │ │ │ │ + ldr r3, [pc, #52] @ 83321c <__cxa_atexit@plt+0x82126c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 833210 <__cxa_atexit@plt+0x821260> │ │ │ │ + ldr r8, [pc, #48] @ 833220 <__cxa_atexit@plt+0x821270> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #36] @ 833214 <__cxa_atexit@plt+0x821264> │ │ │ │ + ldr r7, [pc, #36] @ 833224 <__cxa_atexit@plt+0x821274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 833218 <__cxa_atexit@plt+0x821268> │ │ │ │ + ldr r7, [pc, #28] @ 833228 <__cxa_atexit@plt+0x821278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr sl, [pc, #24] @ 83321c <__cxa_atexit@plt+0x82126c> │ │ │ │ + ldr sl, [pc, #24] @ 83322c <__cxa_atexit@plt+0x82127c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r9, r8 │ │ │ │ - b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ + b bb7dec <__cxa_atexit@plt+0xba5e3c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r1, #24, 16 @ 0x180000 │ │ │ │ - cmneq r1, #56, 16 @ 0x380000 │ │ │ │ - cmneq r1, #8, 18 @ 0x20000 │ │ │ │ - cmneq r1, #236, 14 @ 0x3b00000 │ │ │ │ - movteq r4, #9708 @ 0x25ec │ │ │ │ + cmneq r1, #8, 16 @ 0x80000 │ │ │ │ + cmneq r1, #40, 16 @ 0x280000 │ │ │ │ + cmneq r1, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r1, #220, 14 @ 0x3700000 │ │ │ │ + movteq r4, #9692 @ 0x25dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833268 <__cxa_atexit@plt+0x8212b8> │ │ │ │ + bhi 833278 <__cxa_atexit@plt+0x8212c8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #44] @ 833274 <__cxa_atexit@plt+0x8212c4> │ │ │ │ + ldr r3, [pc, #44] @ 833284 <__cxa_atexit@plt+0x8212d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 833278 <__cxa_atexit@plt+0x8212c8> │ │ │ │ + ldr r2, [pc, #40] @ 833288 <__cxa_atexit@plt+0x8212d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc9c8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq r4, #9600 @ 0x2580 │ │ │ │ + movteq r4, #9584 @ 0x2570 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8332a0 <__cxa_atexit@plt+0x8212f0> │ │ │ │ + ldr r3, [pc, #16] @ 8332b0 <__cxa_atexit@plt+0x821300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r4, #9560 @ 0x2558 │ │ │ │ + movteq r4, #9544 @ 0x2548 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833304 <__cxa_atexit@plt+0x821354> │ │ │ │ + bhi 833314 <__cxa_atexit@plt+0x821364> │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr sl, [pc, #48] @ 833310 <__cxa_atexit@plt+0x821360> │ │ │ │ + ldr sl, [pc, #48] @ 833320 <__cxa_atexit@plt+0x821370> │ │ │ │ add sl, pc, sl │ │ │ │ sub ip, r6, #28 │ │ │ │ stm ip, {r0, r1, r7} │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmda r6, {r3, r8, lr} │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #-32]! @ 0xffffffe0 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - movteq r3, #9436 @ 0x24dc │ │ │ │ + movteq r3, #9420 @ 0x24cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83334c <__cxa_atexit@plt+0x82139c> │ │ │ │ - ldr r3, [pc, #32] @ 833354 <__cxa_atexit@plt+0x8213a4> │ │ │ │ + bcc 83335c <__cxa_atexit@plt+0x8213ac> │ │ │ │ + ldr r3, [pc, #32] @ 833364 <__cxa_atexit@plt+0x8213b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 833358 <__cxa_atexit@plt+0x8213a8> │ │ │ │ + ldr r7, [pc, #16] @ 833368 <__cxa_atexit@plt+0x8213b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #8, 18 @ 0x20000 │ │ │ │ - cmneq r1, #68, 14 @ 0x1100000 │ │ │ │ - movteq r4, #9776 @ 0x2630 │ │ │ │ + msreq SPSR_, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r1, #52, 14 @ 0xd00000 │ │ │ │ + movteq r4, #9760 @ 0x2620 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8333c4 <__cxa_atexit@plt+0x821414> │ │ │ │ + bcc 8333d4 <__cxa_atexit@plt+0x821424> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8333bc <__cxa_atexit@plt+0x82140c> │ │ │ │ - ldr r3, [pc, #64] @ 8333cc <__cxa_atexit@plt+0x82141c> │ │ │ │ + bhi 8333cc <__cxa_atexit@plt+0x82141c> │ │ │ │ + ldr r3, [pc, #64] @ 8333dc <__cxa_atexit@plt+0x82142c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8333d0 <__cxa_atexit@plt+0x821420> │ │ │ │ + ldr r3, [pc, #44] @ 8333e0 <__cxa_atexit@plt+0x821430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8333d4 <__cxa_atexit@plt+0x821424> │ │ │ │ + ldr r7, [pc, #28] @ 8333e4 <__cxa_atexit@plt+0x821434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #176, 16 @ 0xb00000 │ │ │ │ + msreq SPSR_, #160, 16 @ 0xa00000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #192, 8 @ 0xc0000000 │ │ │ │ - movteq r4, #8264 @ 0x2048 │ │ │ │ + cmneq r1, #176, 8 @ 0xb0000000 │ │ │ │ + movteq r4, #8248 @ 0x2038 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833414 <__cxa_atexit@plt+0x821464> │ │ │ │ - ldr r3, [pc, #36] @ 83341c <__cxa_atexit@plt+0x82146c> │ │ │ │ + bcc 833424 <__cxa_atexit@plt+0x821474> │ │ │ │ + ldr r3, [pc, #36] @ 83342c <__cxa_atexit@plt+0x82147c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 833420 <__cxa_atexit@plt+0x821470> │ │ │ │ + ldr r7, [pc, #16] @ 833430 <__cxa_atexit@plt+0x821480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #68, 16 @ 0x440000 │ │ │ │ - cmneq r1, #152, 14 @ 0x2600000 │ │ │ │ - movteq r4, #8200 @ 0x2008 │ │ │ │ + msreq SPSR_, #52, 16 @ 0x340000 │ │ │ │ + cmneq r1, #136, 14 @ 0x2200000 │ │ │ │ + movteq r3, #12280 @ 0x2ff8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833494 <__cxa_atexit@plt+0x8214e4> │ │ │ │ + bcc 8334a4 <__cxa_atexit@plt+0x8214f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83348c <__cxa_atexit@plt+0x8214dc> │ │ │ │ - ldr r3, [pc, #72] @ 83349c <__cxa_atexit@plt+0x8214ec> │ │ │ │ + bhi 83349c <__cxa_atexit@plt+0x8214ec> │ │ │ │ + ldr r3, [pc, #72] @ 8334ac <__cxa_atexit@plt+0x8214fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8334a0 <__cxa_atexit@plt+0x8214f0> │ │ │ │ + ldr r7, [pc, #48] @ 8334b0 <__cxa_atexit@plt+0x821500> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8334a4 <__cxa_atexit@plt+0x8214f4> │ │ │ │ + ldr r7, [pc, #28] @ 8334b4 <__cxa_atexit@plt+0x821504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #232, 14 @ 0x3a00000 │ │ │ │ + msreq SPSR_, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #76 @ 0x4c │ │ │ │ - movteq r3, #9180 @ 0x23dc │ │ │ │ + cmneq r1, #60 @ 0x3c │ │ │ │ + movteq r3, #9164 @ 0x23cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8334ec <__cxa_atexit@plt+0x82153c> │ │ │ │ - ldr r3, [pc, #44] @ 8334f4 <__cxa_atexit@plt+0x821544> │ │ │ │ + bcc 8334fc <__cxa_atexit@plt+0x82154c> │ │ │ │ + ldr r3, [pc, #44] @ 833504 <__cxa_atexit@plt+0x821554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 8334f8 <__cxa_atexit@plt+0x821548> │ │ │ │ + ldr r3, [pc, #32] @ 833508 <__cxa_atexit@plt+0x821558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 8334fc <__cxa_atexit@plt+0x82154c> │ │ │ │ + ldr r7, [pc, #20] @ 83350c <__cxa_atexit@plt+0x82155c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #116, 14 @ 0x1d00000 │ │ │ │ - cmneq r1, #188, 24 @ 0xbc00 │ │ │ │ - cmneq r1, #48, 24 @ 0x3000 │ │ │ │ - movteq r3, #9104 @ 0x2390 │ │ │ │ + msreq SPSR_, #100, 14 @ 0x1900000 │ │ │ │ + cmneq r1, #172, 24 @ 0xac00 │ │ │ │ + cmneq r1, #32, 24 @ 0x2000 │ │ │ │ + movteq r3, #9088 @ 0x2380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833580 <__cxa_atexit@plt+0x8215d0> │ │ │ │ + bcc 833590 <__cxa_atexit@plt+0x8215e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833578 <__cxa_atexit@plt+0x8215c8> │ │ │ │ - ldr r3, [pc, #88] @ 833588 <__cxa_atexit@plt+0x8215d8> │ │ │ │ + bhi 833588 <__cxa_atexit@plt+0x8215d8> │ │ │ │ + ldr r3, [pc, #88] @ 833598 <__cxa_atexit@plt+0x8215e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 83358c <__cxa_atexit@plt+0x8215dc> │ │ │ │ + ldr r2, [pc, #76] @ 83359c <__cxa_atexit@plt+0x8215ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 833590 <__cxa_atexit@plt+0x8215e0> │ │ │ │ + ldr r3, [pc, #68] @ 8335a0 <__cxa_atexit@plt+0x8215f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 833594 <__cxa_atexit@plt+0x8215e4> │ │ │ │ + ldr r3, [pc, #60] @ 8335a4 <__cxa_atexit@plt+0x8215f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 833598 <__cxa_atexit@plt+0x8215e8> │ │ │ │ + ldr r8, [pc, #36] @ 8335a8 <__cxa_atexit@plt+0x8215f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #12, 14 @ 0x300000 │ │ │ │ + msreq SPSR_, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - msreq SPSR_, #24, 14 @ 0x600000 │ │ │ │ - msreq SPSR_, #240, 14 @ 0x3c00000 │ │ │ │ - msreq SPSR_, #48, 16 @ 0x300000 │ │ │ │ - movteq r3, #9952 @ 0x26e0 │ │ │ │ + msreq SPSR_, #8, 14 @ 0x200000 │ │ │ │ + msreq SPSR_, #224, 14 @ 0x3800000 │ │ │ │ + msreq SPSR_, #32, 16 @ 0x200000 │ │ │ │ + movteq r3, #9936 @ 0x26d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8335d4 <__cxa_atexit@plt+0x821624> │ │ │ │ - ldr r3, [pc, #32] @ 8335dc <__cxa_atexit@plt+0x82162c> │ │ │ │ + bcc 8335e4 <__cxa_atexit@plt+0x821634> │ │ │ │ + ldr r3, [pc, #32] @ 8335ec <__cxa_atexit@plt+0x82163c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8335e0 <__cxa_atexit@plt+0x821630> │ │ │ │ + ldr r7, [pc, #16] @ 8335f0 <__cxa_atexit@plt+0x821640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #128, 12 @ 0x8000000 │ │ │ │ - cmneq r1, #4, 24 @ 0x400 │ │ │ │ - movteq r3, #9892 @ 0x26a4 │ │ │ │ + msreq SPSR_, #112, 12 @ 0x7000000 │ │ │ │ + cmneq r1, #244, 22 @ 0x3d000 │ │ │ │ + movteq r3, #9876 @ 0x2694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833654 <__cxa_atexit@plt+0x8216a4> │ │ │ │ + bcc 833664 <__cxa_atexit@plt+0x8216b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83364c <__cxa_atexit@plt+0x82169c> │ │ │ │ - ldr r3, [pc, #72] @ 83365c <__cxa_atexit@plt+0x8216ac> │ │ │ │ + bhi 83365c <__cxa_atexit@plt+0x8216ac> │ │ │ │ + ldr r3, [pc, #72] @ 83366c <__cxa_atexit@plt+0x8216bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 833660 <__cxa_atexit@plt+0x8216b0> │ │ │ │ + ldr r3, [pc, #52] @ 833670 <__cxa_atexit@plt+0x8216c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 833664 <__cxa_atexit@plt+0x8216b4> │ │ │ │ + ldr r7, [pc, #36] @ 833674 <__cxa_atexit@plt+0x8216c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 833668 <__cxa_atexit@plt+0x8216b8> │ │ │ │ + ldr r8, [pc, #32] @ 833678 <__cxa_atexit@plt+0x8216c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #40, 12 @ 0x2800000 │ │ │ │ + msreq SPSR_, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, #60, 2 │ │ │ │ - cmneq r1, #76, 8 @ 0x4c000000 │ │ │ │ - movteq r3, #11700 @ 0x2db4 │ │ │ │ + cmneq r1, #44, 2 │ │ │ │ + cmneq r1, #60, 8 @ 0x3c000000 │ │ │ │ + movteq r3, #11684 @ 0x2da4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8336a8 <__cxa_atexit@plt+0x8216f8> │ │ │ │ - ldr r3, [pc, #36] @ 8336b0 <__cxa_atexit@plt+0x821700> │ │ │ │ + bcc 8336b8 <__cxa_atexit@plt+0x821708> │ │ │ │ + ldr r3, [pc, #36] @ 8336c0 <__cxa_atexit@plt+0x821710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8336b4 <__cxa_atexit@plt+0x821704> │ │ │ │ + ldr r7, [pc, #16] @ 8336c4 <__cxa_atexit@plt+0x821714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #176, 10 @ 0x2c000000 │ │ │ │ - cmneq r1, #4, 10 @ 0x1000000 │ │ │ │ - movteq r4, #8824 @ 0x2278 │ │ │ │ + msreq SPSR_, #160, 10 @ 0x28000000 │ │ │ │ + cmneq r1, #244, 8 @ 0xf4000000 │ │ │ │ + movteq r4, #8808 @ 0x2268 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833728 <__cxa_atexit@plt+0x821778> │ │ │ │ + bcc 833738 <__cxa_atexit@plt+0x821788> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833720 <__cxa_atexit@plt+0x821770> │ │ │ │ - ldr r3, [pc, #72] @ 833730 <__cxa_atexit@plt+0x821780> │ │ │ │ + bhi 833730 <__cxa_atexit@plt+0x821780> │ │ │ │ + ldr r3, [pc, #72] @ 833740 <__cxa_atexit@plt+0x821790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 833734 <__cxa_atexit@plt+0x821784> │ │ │ │ + ldr r7, [pc, #48] @ 833744 <__cxa_atexit@plt+0x821794> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 833738 <__cxa_atexit@plt+0x821788> │ │ │ │ + ldr r7, [pc, #28] @ 833748 <__cxa_atexit@plt+0x821798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #84, 10 @ 0x15000000 │ │ │ │ + msreq SPSR_, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r1, #152, 28 @ 0x980 │ │ │ │ - movteq r3, #8520 @ 0x2148 │ │ │ │ + cmneq r1, #136, 28 @ 0x880 │ │ │ │ + movteq r3, #8504 @ 0x2138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833780 <__cxa_atexit@plt+0x8217d0> │ │ │ │ - ldr r3, [pc, #44] @ 833788 <__cxa_atexit@plt+0x8217d8> │ │ │ │ + bcc 833790 <__cxa_atexit@plt+0x8217e0> │ │ │ │ + ldr r3, [pc, #44] @ 833798 <__cxa_atexit@plt+0x8217e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 83378c <__cxa_atexit@plt+0x8217dc> │ │ │ │ + ldr r3, [pc, #32] @ 83379c <__cxa_atexit@plt+0x8217ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 833790 <__cxa_atexit@plt+0x8217e0> │ │ │ │ + ldr r7, [pc, #20] @ 8337a0 <__cxa_atexit@plt+0x8217f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq r1, #140, 20 @ 0x8c000 │ │ │ │ - cmneq r1, #156, 18 @ 0x270000 │ │ │ │ - movteq r4, #8620 @ 0x21ac │ │ │ │ + msreq SPSR_, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq r1, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r1, #140, 18 @ 0x230000 │ │ │ │ + movteq r4, #8604 @ 0x219c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833830 <__cxa_atexit@plt+0x821880> │ │ │ │ + bcc 833840 <__cxa_atexit@plt+0x821890> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833828 <__cxa_atexit@plt+0x821878> │ │ │ │ - ldr r3, [pc, #116] @ 833838 <__cxa_atexit@plt+0x821888> │ │ │ │ + bhi 833838 <__cxa_atexit@plt+0x821888> │ │ │ │ + ldr r3, [pc, #116] @ 833848 <__cxa_atexit@plt+0x821898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #92] @ 83383c <__cxa_atexit@plt+0x82188c> │ │ │ │ + ldr lr, [pc, #92] @ 83384c <__cxa_atexit@plt+0x82189c> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #84] @ 833840 <__cxa_atexit@plt+0x821890> │ │ │ │ + ldr r0, [pc, #84] @ 833850 <__cxa_atexit@plt+0x8218a0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #68] @ 833844 <__cxa_atexit@plt+0x821894> │ │ │ │ + ldr r1, [pc, #68] @ 833854 <__cxa_atexit@plt+0x8218a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 833848 <__cxa_atexit@plt+0x821898> │ │ │ │ + ldr r8, [pc, #36] @ 833858 <__cxa_atexit@plt+0x8218a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #120, 8 @ 0x78000000 │ │ │ │ + msreq SPSR_, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - msreq SPSR_, #100, 8 @ 0x64000000 │ │ │ │ - msreq SPSR_, #128, 10 @ 0x20000000 │ │ │ │ - movteq r4, #8456 @ 0x2108 │ │ │ │ + msreq SPSR_, #84, 8 @ 0x54000000 │ │ │ │ + msreq SPSR_, #112, 10 @ 0x1c000000 │ │ │ │ + movteq r4, #8440 @ 0x20f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8338dc <__cxa_atexit@plt+0x82192c> │ │ │ │ + bcc 8338ec <__cxa_atexit@plt+0x82193c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8338d4 <__cxa_atexit@plt+0x821924> │ │ │ │ - ldr lr, [pc, #104] @ 8338e4 <__cxa_atexit@plt+0x821934> │ │ │ │ + bhi 8338e4 <__cxa_atexit@plt+0x821934> │ │ │ │ + ldr lr, [pc, #104] @ 8338f4 <__cxa_atexit@plt+0x821944> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 8338e8 <__cxa_atexit@plt+0x821938> │ │ │ │ + ldr r2, [pc, #100] @ 8338f8 <__cxa_atexit@plt+0x821948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 8338ec <__cxa_atexit@plt+0x82193c> │ │ │ │ + ldr r3, [pc, #72] @ 8338fc <__cxa_atexit@plt+0x82194c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 8338f0 <__cxa_atexit@plt+0x821940> │ │ │ │ + ldr r7, [pc, #32] @ 833900 <__cxa_atexit@plt+0x821950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - msreq SPSR_, #184, 6 @ 0xe0000002 │ │ │ │ + msreq SPSR_, #168, 6 @ 0xa0000002 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - msreq SPSR_, #188, 8 @ 0xbc000000 │ │ │ │ - movteq r3, #10656 @ 0x29a0 │ │ │ │ + msreq SPSR_, #172, 8 @ 0xac000000 │ │ │ │ + movteq r3, #10640 @ 0x2990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83392c <__cxa_atexit@plt+0x82197c> │ │ │ │ - ldr r3, [pc, #32] @ 833934 <__cxa_atexit@plt+0x821984> │ │ │ │ + bcc 83393c <__cxa_atexit@plt+0x82198c> │ │ │ │ + ldr r3, [pc, #32] @ 833944 <__cxa_atexit@plt+0x821994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 833938 <__cxa_atexit@plt+0x821988> │ │ │ │ + ldr r7, [pc, #16] @ 833948 <__cxa_atexit@plt+0x821998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #40, 6 @ 0xa0000000 │ │ │ │ - msreq SPSR_, #44, 12 @ 0x2c00000 │ │ │ │ + msreq SPSR_, #24, 6 @ 0x60000000 │ │ │ │ + msreq SPSR_, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833968 <__cxa_atexit@plt+0x8219b8> │ │ │ │ - ldr r3, [pc, #24] @ 833970 <__cxa_atexit@plt+0x8219c0> │ │ │ │ + bcc 833978 <__cxa_atexit@plt+0x8219c8> │ │ │ │ + ldr r3, [pc, #24] @ 833980 <__cxa_atexit@plt+0x8219d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 5370bc <__cxa_atexit@plt+0x52510c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #228, 4 @ 0x4000000e │ │ │ │ + msreq SPSR_, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8339a8 <__cxa_atexit@plt+0x8219f8> │ │ │ │ - ldr r7, [pc, #32] @ 8339b8 <__cxa_atexit@plt+0x821a08> │ │ │ │ + bhi 8339b8 <__cxa_atexit@plt+0x821a08> │ │ │ │ + ldr r7, [pc, #32] @ 8339c8 <__cxa_atexit@plt+0x821a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #72, 10 @ 0x12000000 │ │ │ │ - movteq r3, #11960 @ 0x2eb8 │ │ │ │ + msreq SPSR_, #56, 10 @ 0xe000000 │ │ │ │ + movteq r3, #11944 @ 0x2ea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833a30 <__cxa_atexit@plt+0x821a80> │ │ │ │ + bcc 833a40 <__cxa_atexit@plt+0x821a90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833a28 <__cxa_atexit@plt+0x821a78> │ │ │ │ - ldr r3, [pc, #76] @ 833a38 <__cxa_atexit@plt+0x821a88> │ │ │ │ + bhi 833a38 <__cxa_atexit@plt+0x821a88> │ │ │ │ + ldr r3, [pc, #76] @ 833a48 <__cxa_atexit@plt+0x821a98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 833a3c <__cxa_atexit@plt+0x821a8c> │ │ │ │ + ldr r2, [pc, #72] @ 833a4c <__cxa_atexit@plt+0x821a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 833a40 <__cxa_atexit@plt+0x821a90> │ │ │ │ + ldr r2, [pc, #56] @ 833a50 <__cxa_atexit@plt+0x821aa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 833a44 <__cxa_atexit@plt+0x821a94> │ │ │ │ + ldr r7, [pc, #32] @ 833a54 <__cxa_atexit@plt+0x821aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_, #72, 4 @ 0x80000004 │ │ │ │ + msreq SPSR_, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - msreq SPSR_, #44, 4 @ 0xc0000002 │ │ │ │ + msreq SPSR_, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833a74 <__cxa_atexit@plt+0x821ac4> │ │ │ │ - ldr r3, [pc, #24] @ 833a7c <__cxa_atexit@plt+0x821acc> │ │ │ │ + bcc 833a84 <__cxa_atexit@plt+0x821ad4> │ │ │ │ + ldr r3, [pc, #24] @ 833a8c <__cxa_atexit@plt+0x821adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #216, 2 @ 0x36 │ │ │ │ + msreq SPSR_, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833aac <__cxa_atexit@plt+0x821afc> │ │ │ │ - ldr r3, [pc, #24] @ 833ab4 <__cxa_atexit@plt+0x821b04> │ │ │ │ + bcc 833abc <__cxa_atexit@plt+0x821b0c> │ │ │ │ + ldr r3, [pc, #24] @ 833ac4 <__cxa_atexit@plt+0x821b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 536e84 <__cxa_atexit@plt+0x524ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #160, 2 @ 0x28 │ │ │ │ + msreq SPSR_, #144, 2 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833aec <__cxa_atexit@plt+0x821b3c> │ │ │ │ - ldr r7, [pc, #32] @ 833afc <__cxa_atexit@plt+0x821b4c> │ │ │ │ + bhi 833afc <__cxa_atexit@plt+0x821b4c> │ │ │ │ + ldr r7, [pc, #32] @ 833b0c <__cxa_atexit@plt+0x821b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #4, 8 @ 0x4000000 │ │ │ │ - movteq r3, #11636 @ 0x2d74 │ │ │ │ + msreq SPSR_, #244, 6 @ 0xd0000003 │ │ │ │ + movteq r3, #11620 @ 0x2d64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833b74 <__cxa_atexit@plt+0x821bc4> │ │ │ │ + bcc 833b84 <__cxa_atexit@plt+0x821bd4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833b6c <__cxa_atexit@plt+0x821bbc> │ │ │ │ - ldr r3, [pc, #76] @ 833b7c <__cxa_atexit@plt+0x821bcc> │ │ │ │ + bhi 833b7c <__cxa_atexit@plt+0x821bcc> │ │ │ │ + ldr r3, [pc, #76] @ 833b8c <__cxa_atexit@plt+0x821bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 833b80 <__cxa_atexit@plt+0x821bd0> │ │ │ │ + ldr r2, [pc, #72] @ 833b90 <__cxa_atexit@plt+0x821be0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 833b84 <__cxa_atexit@plt+0x821bd4> │ │ │ │ + ldr r2, [pc, #56] @ 833b94 <__cxa_atexit@plt+0x821be4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 833b88 <__cxa_atexit@plt+0x821bd8> │ │ │ │ + ldr r7, [pc, #32] @ 833b98 <__cxa_atexit@plt+0x821be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - msreq SPSR_, #4, 2 │ │ │ │ + msreq SPSR_, #244 @ 0xf4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - msreq SPSR_, #232 @ 0xe8 │ │ │ │ + msreq SPSR_, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833bb8 <__cxa_atexit@plt+0x821c08> │ │ │ │ - ldr r3, [pc, #24] @ 833bc0 <__cxa_atexit@plt+0x821c10> │ │ │ │ + bcc 833bc8 <__cxa_atexit@plt+0x821c18> │ │ │ │ + ldr r3, [pc, #24] @ 833bd0 <__cxa_atexit@plt+0x821c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #148 @ 0x94 │ │ │ │ - movteq r3, #11560 @ 0x2d28 │ │ │ │ + msreq SPSR_, #132 @ 0x84 │ │ │ │ + movteq r3, #11544 @ 0x2d18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833bfc <__cxa_atexit@plt+0x821c4c> │ │ │ │ - ldr r3, [pc, #32] @ 833c04 <__cxa_atexit@plt+0x821c54> │ │ │ │ + bcc 833c0c <__cxa_atexit@plt+0x821c5c> │ │ │ │ + ldr r3, [pc, #32] @ 833c14 <__cxa_atexit@plt+0x821c64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 833c08 <__cxa_atexit@plt+0x821c58> │ │ │ │ + ldr r7, [pc, #16] @ 833c18 <__cxa_atexit@plt+0x821c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #88 @ 0x58 │ │ │ │ - cmneq r1, #72, 12 @ 0x4800000 │ │ │ │ - movteq r3, #9300 @ 0x2454 │ │ │ │ + msreq SPSR_, #72 @ 0x48 │ │ │ │ + cmneq r1, #56, 12 @ 0x3800000 │ │ │ │ + movteq r3, #9284 @ 0x2444 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833c44 <__cxa_atexit@plt+0x821c94> │ │ │ │ - ldr r3, [pc, #32] @ 833c4c <__cxa_atexit@plt+0x821c9c> │ │ │ │ + bcc 833c54 <__cxa_atexit@plt+0x821ca4> │ │ │ │ + ldr r3, [pc, #32] @ 833c5c <__cxa_atexit@plt+0x821cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 833c50 <__cxa_atexit@plt+0x821ca0> │ │ │ │ + ldr r7, [pc, #16] @ 833c60 <__cxa_atexit@plt+0x821cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #16 │ │ │ │ - cmneq r1, #76, 18 @ 0x130000 │ │ │ │ - movteq r3, #11396 @ 0x2c84 │ │ │ │ + msreq SPSR_, #0 │ │ │ │ + cmneq r1, #60, 18 @ 0xf0000 │ │ │ │ + movteq r3, #11380 @ 0x2c74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833ce4 <__cxa_atexit@plt+0x821d34> │ │ │ │ + bcc 833cf4 <__cxa_atexit@plt+0x821d44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833cdc <__cxa_atexit@plt+0x821d2c> │ │ │ │ - ldr r3, [pc, #104] @ 833cec <__cxa_atexit@plt+0x821d3c> │ │ │ │ + bhi 833cec <__cxa_atexit@plt+0x821d3c> │ │ │ │ + ldr r3, [pc, #104] @ 833cfc <__cxa_atexit@plt+0x821d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 833cf0 <__cxa_atexit@plt+0x821d40> │ │ │ │ + ldr r2, [pc, #100] @ 833d00 <__cxa_atexit@plt+0x821d50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 833cf4 <__cxa_atexit@plt+0x821d44> │ │ │ │ + ldr r1, [pc, #96] @ 833d04 <__cxa_atexit@plt+0x821d54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 833cf8 <__cxa_atexit@plt+0x821d48> │ │ │ │ + ldr r0, [pc, #80] @ 833d08 <__cxa_atexit@plt+0x821d58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ sub r3, r6, #14 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #44] @ 833cfc <__cxa_atexit@plt+0x821d4c> │ │ │ │ + ldr r7, [pc, #44] @ 833d0c <__cxa_atexit@plt+0x821d5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 833d00 <__cxa_atexit@plt+0x821d50> │ │ │ │ + ldr r8, [pc, #40] @ 833d10 <__cxa_atexit@plt+0x821d60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r0, #168, 30 @ 0x2a0 │ │ │ │ - msreq SPSR_, #56, 4 @ 0x80000003 │ │ │ │ - msreq SPSR_, #52, 20 @ 0x34000 │ │ │ │ - msreq SPSR_, #28, 28 @ 0x1c0 │ │ │ │ + cmneq r0, #152, 30 @ 0x260 │ │ │ │ + msreq SPSR_, #40, 4 @ 0x80000002 │ │ │ │ + msreq SPSR_, #36, 20 @ 0x24000 │ │ │ │ + msreq SPSR_, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #12] @ 833d28 <__cxa_atexit@plt+0x821d78> │ │ │ │ + ldr r1, [pc, #12] @ 833d38 <__cxa_atexit@plt+0x821d88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ - cmneq r0, #72, 30 @ 0x120 │ │ │ │ - movteq r3, #11212 @ 0x2bcc │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + cmneq r0, #56, 30 @ 0xe0 │ │ │ │ + movteq r3, #11196 @ 0x2bbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833da8 <__cxa_atexit@plt+0x821df8> │ │ │ │ + bcc 833db8 <__cxa_atexit@plt+0x821e08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833da0 <__cxa_atexit@plt+0x821df0> │ │ │ │ - ldr r3, [pc, #84] @ 833db0 <__cxa_atexit@plt+0x821e00> │ │ │ │ + bhi 833db0 <__cxa_atexit@plt+0x821e00> │ │ │ │ + ldr r3, [pc, #84] @ 833dc0 <__cxa_atexit@plt+0x821e10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 833db4 <__cxa_atexit@plt+0x821e04> │ │ │ │ + ldr r2, [pc, #80] @ 833dc4 <__cxa_atexit@plt+0x821e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 833db8 <__cxa_atexit@plt+0x821e08> │ │ │ │ + ldr r1, [pc, #60] @ 833dc8 <__cxa_atexit@plt+0x821e18> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 833dbc <__cxa_atexit@plt+0x821e0c> │ │ │ │ + ldr r7, [pc, #32] @ 833dcc <__cxa_atexit@plt+0x821e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r0, #216, 28 @ 0xd80 │ │ │ │ + cmneq r0, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - msreq SPSR_, #180, 2 @ 0x2d │ │ │ │ - movteq r2, #10948 @ 0x2ac4 │ │ │ │ + msreq SPSR_, #164, 2 @ 0x29 │ │ │ │ + movteq r2, #10932 @ 0x2ab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833e04 <__cxa_atexit@plt+0x821e54> │ │ │ │ - ldr r3, [pc, #44] @ 833e0c <__cxa_atexit@plt+0x821e5c> │ │ │ │ + bcc 833e14 <__cxa_atexit@plt+0x821e64> │ │ │ │ + ldr r3, [pc, #44] @ 833e1c <__cxa_atexit@plt+0x821e6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 833e10 <__cxa_atexit@plt+0x821e60> │ │ │ │ + ldr r3, [pc, #32] @ 833e20 <__cxa_atexit@plt+0x821e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 833e14 <__cxa_atexit@plt+0x821e64> │ │ │ │ + ldr r7, [pc, #20] @ 833e24 <__cxa_atexit@plt+0x821e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ - cmneq r1, #104, 10 @ 0x1a000000 │ │ │ │ - cmneq r1, #24, 6 @ 0x60000000 │ │ │ │ - movteq r2, #10872 @ 0x2a78 │ │ │ │ + cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r1, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r1, #8, 6 @ 0x20000000 │ │ │ │ + movteq r2, #10856 @ 0x2a68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833e98 <__cxa_atexit@plt+0x821ee8> │ │ │ │ + bcc 833ea8 <__cxa_atexit@plt+0x821ef8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833e90 <__cxa_atexit@plt+0x821ee0> │ │ │ │ - ldr r3, [pc, #88] @ 833ea0 <__cxa_atexit@plt+0x821ef0> │ │ │ │ + bhi 833ea0 <__cxa_atexit@plt+0x821ef0> │ │ │ │ + ldr r3, [pc, #88] @ 833eb0 <__cxa_atexit@plt+0x821f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 833ea4 <__cxa_atexit@plt+0x821ef4> │ │ │ │ + ldr r2, [pc, #76] @ 833eb4 <__cxa_atexit@plt+0x821f04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 833ea8 <__cxa_atexit@plt+0x821ef8> │ │ │ │ + ldr r3, [pc, #68] @ 833eb8 <__cxa_atexit@plt+0x821f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 833eac <__cxa_atexit@plt+0x821efc> │ │ │ │ + ldr r3, [pc, #60] @ 833ebc <__cxa_atexit@plt+0x821f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 833eb0 <__cxa_atexit@plt+0x821f00> │ │ │ │ + ldr r8, [pc, #36] @ 833ec0 <__cxa_atexit@plt+0x821f10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r0, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r0, #0, 28 │ │ │ │ - cmneq r0, #216, 28 @ 0xd80 │ │ │ │ - cmneq r0, #24, 30 @ 0x60 │ │ │ │ - movteq r3, #10840 @ 0x2a58 │ │ │ │ + cmneq r0, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r0, #200, 28 @ 0xc80 │ │ │ │ + cmneq r0, #8, 30 │ │ │ │ + movteq r3, #10824 @ 0x2a48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833f38 <__cxa_atexit@plt+0x821f88> │ │ │ │ + bcc 833f48 <__cxa_atexit@plt+0x821f98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 833f30 <__cxa_atexit@plt+0x821f80> │ │ │ │ - ldr r3, [pc, #92] @ 833f40 <__cxa_atexit@plt+0x821f90> │ │ │ │ + bhi 833f40 <__cxa_atexit@plt+0x821f90> │ │ │ │ + ldr r3, [pc, #92] @ 833f50 <__cxa_atexit@plt+0x821fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 833f44 <__cxa_atexit@plt+0x821f94> │ │ │ │ + ldr r2, [pc, #88] @ 833f54 <__cxa_atexit@plt+0x821fa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 833f48 <__cxa_atexit@plt+0x821f98> │ │ │ │ + ldr r0, [pc, #64] @ 833f58 <__cxa_atexit@plt+0x821fa8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 833f4c <__cxa_atexit@plt+0x821f9c> │ │ │ │ + ldr r7, [pc, #32] @ 833f5c <__cxa_atexit@plt+0x821fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r0, #80, 26 @ 0x1400 │ │ │ │ + cmneq r0, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmneq r0, #96, 28 @ 0x600 │ │ │ │ - movteq r3, #9028 @ 0x2344 │ │ │ │ + cmneq r0, #80, 28 @ 0x500 │ │ │ │ + movteq r3, #9012 @ 0x2334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833f88 <__cxa_atexit@plt+0x821fd8> │ │ │ │ - ldr r3, [pc, #32] @ 833f90 <__cxa_atexit@plt+0x821fe0> │ │ │ │ + bcc 833f98 <__cxa_atexit@plt+0x821fe8> │ │ │ │ + ldr r3, [pc, #32] @ 833fa0 <__cxa_atexit@plt+0x821ff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 833f94 <__cxa_atexit@plt+0x821fe4> │ │ │ │ + ldr r7, [pc, #16] @ 833fa4 <__cxa_atexit@plt+0x821ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #204, 24 @ 0xcc00 │ │ │ │ - cmneq r0, #208, 30 @ 0x340 │ │ │ │ - movteq r2, #10180 @ 0x27c4 │ │ │ │ + cmneq r0, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r0, #192, 30 @ 0x300 │ │ │ │ + movteq r2, #10164 @ 0x27b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 833fd0 <__cxa_atexit@plt+0x822020> │ │ │ │ - ldr r3, [pc, #32] @ 833fd8 <__cxa_atexit@plt+0x822028> │ │ │ │ + bcc 833fe0 <__cxa_atexit@plt+0x822030> │ │ │ │ + ldr r3, [pc, #32] @ 833fe8 <__cxa_atexit@plt+0x822038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 833fdc <__cxa_atexit@plt+0x82202c> │ │ │ │ + ldr r7, [pc, #16] @ 833fec <__cxa_atexit@plt+0x82203c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #132, 24 @ 0x8400 │ │ │ │ - msreq SPSR_, #216, 22 @ 0x36000 │ │ │ │ - movteq r2, #10108 @ 0x277c │ │ │ │ + cmneq r0, #116, 24 @ 0x7400 │ │ │ │ + msreq SPSR_, #200, 22 @ 0x32000 │ │ │ │ + movteq r2, #10092 @ 0x276c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834018 <__cxa_atexit@plt+0x822068> │ │ │ │ - ldr r3, [pc, #32] @ 834020 <__cxa_atexit@plt+0x822070> │ │ │ │ + bcc 834028 <__cxa_atexit@plt+0x822078> │ │ │ │ + ldr r3, [pc, #32] @ 834030 <__cxa_atexit@plt+0x822080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 834024 <__cxa_atexit@plt+0x822074> │ │ │ │ + ldr r7, [pc, #16] @ 834034 <__cxa_atexit@plt+0x822084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 24 @ 0x3c00 │ │ │ │ - msreq SPSR_, #144, 22 @ 0x24000 │ │ │ │ - movteq r2, #10300 @ 0x283c │ │ │ │ + cmneq r0, #44, 24 @ 0x2c00 │ │ │ │ + msreq SPSR_, #128, 22 @ 0x20000 │ │ │ │ + movteq r2, #10284 @ 0x282c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8340a8 <__cxa_atexit@plt+0x8220f8> │ │ │ │ + bcc 8340b8 <__cxa_atexit@plt+0x822108> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8340a0 <__cxa_atexit@plt+0x8220f0> │ │ │ │ - ldr r3, [pc, #88] @ 8340b0 <__cxa_atexit@plt+0x822100> │ │ │ │ + bhi 8340b0 <__cxa_atexit@plt+0x822100> │ │ │ │ + ldr r3, [pc, #88] @ 8340c0 <__cxa_atexit@plt+0x822110> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 8340b4 <__cxa_atexit@plt+0x822104> │ │ │ │ + ldr r2, [pc, #84] @ 8340c4 <__cxa_atexit@plt+0x822114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #60] @ 8340b8 <__cxa_atexit@plt+0x822108> │ │ │ │ + ldr r1, [pc, #60] @ 8340c8 <__cxa_atexit@plt+0x822118> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8340bc <__cxa_atexit@plt+0x82210c> │ │ │ │ + ldr r7, [pc, #32] @ 8340cc <__cxa_atexit@plt+0x82211c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r0, #220, 22 @ 0x37000 │ │ │ │ + cmneq r0, #204, 22 @ 0x33000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r1, #120, 2 │ │ │ │ + cmneq r1, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8340ec <__cxa_atexit@plt+0x82213c> │ │ │ │ - ldr r3, [pc, #24] @ 8340f4 <__cxa_atexit@plt+0x822144> │ │ │ │ + bcc 8340fc <__cxa_atexit@plt+0x82214c> │ │ │ │ + ldr r3, [pc, #24] @ 834104 <__cxa_atexit@plt+0x822154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537024 <__cxa_atexit@plt+0x525074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #96, 22 @ 0x18000 │ │ │ │ + cmneq r0, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83412c <__cxa_atexit@plt+0x82217c> │ │ │ │ - ldr r7, [pc, #32] @ 83413c <__cxa_atexit@plt+0x82218c> │ │ │ │ + bhi 83413c <__cxa_atexit@plt+0x82218c> │ │ │ │ + ldr r7, [pc, #32] @ 83414c <__cxa_atexit@plt+0x82219c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #196, 26 @ 0x3100 │ │ │ │ - movteq r3, #10036 @ 0x2734 │ │ │ │ + cmneq r0, #180, 26 @ 0x2d00 │ │ │ │ + movteq r3, #10020 @ 0x2724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8341b4 <__cxa_atexit@plt+0x822204> │ │ │ │ + bcc 8341c4 <__cxa_atexit@plt+0x822214> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8341ac <__cxa_atexit@plt+0x8221fc> │ │ │ │ - ldr r3, [pc, #76] @ 8341bc <__cxa_atexit@plt+0x82220c> │ │ │ │ + bhi 8341bc <__cxa_atexit@plt+0x82220c> │ │ │ │ + ldr r3, [pc, #76] @ 8341cc <__cxa_atexit@plt+0x82221c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 8341c0 <__cxa_atexit@plt+0x822210> │ │ │ │ + ldr r2, [pc, #72] @ 8341d0 <__cxa_atexit@plt+0x822220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 8341c4 <__cxa_atexit@plt+0x822214> │ │ │ │ + ldr r2, [pc, #56] @ 8341d4 <__cxa_atexit@plt+0x822224> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 8341c8 <__cxa_atexit@plt+0x822218> │ │ │ │ + ldr r7, [pc, #32] @ 8341d8 <__cxa_atexit@plt+0x822228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r0, #196, 20 @ 0xc4000 │ │ │ │ + cmneq r0, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r0, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8341f8 <__cxa_atexit@plt+0x822248> │ │ │ │ - ldr r3, [pc, #24] @ 834200 <__cxa_atexit@plt+0x822250> │ │ │ │ + bcc 834208 <__cxa_atexit@plt+0x822258> │ │ │ │ + ldr r3, [pc, #24] @ 834210 <__cxa_atexit@plt+0x822260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #84, 20 @ 0x54000 │ │ │ │ - movteq r3, #9848 @ 0x2678 │ │ │ │ + cmneq r0, #68, 20 @ 0x44000 │ │ │ │ + movteq r3, #9832 @ 0x2668 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834294 <__cxa_atexit@plt+0x8222e4> │ │ │ │ + bcc 8342a4 <__cxa_atexit@plt+0x8222f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83428c <__cxa_atexit@plt+0x8222dc> │ │ │ │ + bhi 83429c <__cxa_atexit@plt+0x8222ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr lr, [pc, #80] @ 83429c <__cxa_atexit@plt+0x8222ec> │ │ │ │ + ldr lr, [pc, #80] @ 8342ac <__cxa_atexit@plt+0x8222fc> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [pc, #72] @ 8342a0 <__cxa_atexit@plt+0x8222f0> │ │ │ │ + ldr r9, [pc, #72] @ 8342b0 <__cxa_atexit@plt+0x822300> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #68] @ 8342a4 <__cxa_atexit@plt+0x8222f4> │ │ │ │ + ldr sl, [pc, #68] @ 8342b4 <__cxa_atexit@plt+0x822304> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 8342a8 <__cxa_atexit@plt+0x8222f8> │ │ │ │ + ldr r7, [pc, #32] @ 8342b8 <__cxa_atexit@plt+0x822308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - cmneq r0, #4, 22 @ 0x1000 │ │ │ │ - movteq r3, #9672 @ 0x25c8 │ │ │ │ + cmneq r0, #244, 20 @ 0xf4000 │ │ │ │ + movteq r3, #9656 @ 0x25b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8342e8 <__cxa_atexit@plt+0x822338> │ │ │ │ - ldr r3, [pc, #112] @ 834340 <__cxa_atexit@plt+0x822390> │ │ │ │ + bne 8342f8 <__cxa_atexit@plt+0x822348> │ │ │ │ + ldr r3, [pc, #112] @ 834350 <__cxa_atexit@plt+0x8223a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - ldr r3, [pc, #104] @ 834344 <__cxa_atexit@plt+0x822394> │ │ │ │ + ldr r3, [pc, #104] @ 834354 <__cxa_atexit@plt+0x8223a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834334 <__cxa_atexit@plt+0x822384> │ │ │ │ + bhi 834344 <__cxa_atexit@plt+0x822394> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #68] @ 834348 <__cxa_atexit@plt+0x822398> │ │ │ │ + ldr r3, [pc, #68] @ 834358 <__cxa_atexit@plt+0x8223a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 83434c <__cxa_atexit@plt+0x82239c> │ │ │ │ + ldr r2, [pc, #64] @ 83435c <__cxa_atexit@plt+0x8223ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #32] @ 834350 <__cxa_atexit@plt+0x8223a0> │ │ │ │ + ldr r7, [pc, #32] @ 834360 <__cxa_atexit@plt+0x8223b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #112, 18 @ 0x1c0000 │ │ │ │ - cmneq r0, #8, 24 @ 0x800 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #96, 18 @ 0x180000 │ │ │ │ + cmneq r0, #248, 22 @ 0x3e000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmneq r0, #32, 18 @ 0x80000 │ │ │ │ - movteq r2, #11404 @ 0x2c8c │ │ │ │ + cmneq r0, #16, 18 @ 0x40000 │ │ │ │ + movteq r2, #11388 @ 0x2c7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834390 <__cxa_atexit@plt+0x8223e0> │ │ │ │ - ldr r3, [pc, #36] @ 834398 <__cxa_atexit@plt+0x8223e8> │ │ │ │ + bcc 8343a0 <__cxa_atexit@plt+0x8223f0> │ │ │ │ + ldr r3, [pc, #36] @ 8343a8 <__cxa_atexit@plt+0x8223f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 83439c <__cxa_atexit@plt+0x8223ec> │ │ │ │ + ldr r7, [pc, #16] @ 8343ac <__cxa_atexit@plt+0x8223fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #200, 16 @ 0xc80000 │ │ │ │ - cmneq r1, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq r0, #184, 16 @ 0xb80000 │ │ │ │ + cmneq r1, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8343cc <__cxa_atexit@plt+0x82241c> │ │ │ │ - ldr r3, [pc, #24] @ 8343d4 <__cxa_atexit@plt+0x822424> │ │ │ │ + bcc 8343dc <__cxa_atexit@plt+0x82242c> │ │ │ │ + ldr r3, [pc, #24] @ 8343e4 <__cxa_atexit@plt+0x822434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 16 @ 0x800000 │ │ │ │ - movteq r2, #11284 @ 0x2c14 │ │ │ │ + cmneq r0, #112, 16 @ 0x700000 │ │ │ │ + movteq r2, #11268 @ 0x2c04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834464 <__cxa_atexit@plt+0x8224b4> │ │ │ │ + bcc 834474 <__cxa_atexit@plt+0x8224c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83445c <__cxa_atexit@plt+0x8224ac> │ │ │ │ - ldr lr, [pc, #100] @ 83446c <__cxa_atexit@plt+0x8224bc> │ │ │ │ + bhi 83446c <__cxa_atexit@plt+0x8224bc> │ │ │ │ + ldr lr, [pc, #100] @ 83447c <__cxa_atexit@plt+0x8224cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 834470 <__cxa_atexit@plt+0x8224c0> │ │ │ │ + ldr r2, [pc, #96] @ 834480 <__cxa_atexit@plt+0x8224d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 834474 <__cxa_atexit@plt+0x8224c4> │ │ │ │ + ldr r3, [pc, #68] @ 834484 <__cxa_atexit@plt+0x8224d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 834478 <__cxa_atexit@plt+0x8224c8> │ │ │ │ + ldr r7, [pc, #32] @ 834488 <__cxa_atexit@plt+0x8224d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r0, #28, 16 @ 0x1c0000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ - movteq r3, #9240 @ 0x2418 │ │ │ │ + cmneq r0, #232, 14 @ 0x3a00000 │ │ │ │ + movteq r3, #9224 @ 0x2408 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83451c <__cxa_atexit@plt+0x82256c> │ │ │ │ + bcc 83452c <__cxa_atexit@plt+0x82257c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834514 <__cxa_atexit@plt+0x822564> │ │ │ │ + bhi 834524 <__cxa_atexit@plt+0x822574> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r2, r3, sl} │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #92] @ 834524 <__cxa_atexit@plt+0x822574> │ │ │ │ + ldr ip, [pc, #92] @ 834534 <__cxa_atexit@plt+0x822584> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r6, {r0, r2, r8} │ │ │ │ str r1, [r6] │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r0, r6, #40 @ 0x28 │ │ │ │ stm r0, {r2, r3, sl} │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #60] @ 834528 <__cxa_atexit@plt+0x822578> │ │ │ │ + ldr r2, [pc, #60] @ 834538 <__cxa_atexit@plt+0x822588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 83452c <__cxa_atexit@plt+0x82257c> │ │ │ │ + ldr r1, [pc, #40] @ 83453c <__cxa_atexit@plt+0x82258c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - cmneq r0, #120, 14 @ 0x1e00000 │ │ │ │ + cmneq r0, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movteq r2, #8424 @ 0x20e8 │ │ │ │ + movteq r2, #8408 @ 0x20d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834568 <__cxa_atexit@plt+0x8225b8> │ │ │ │ - ldr r3, [pc, #32] @ 834570 <__cxa_atexit@plt+0x8225c0> │ │ │ │ + bcc 834578 <__cxa_atexit@plt+0x8225c8> │ │ │ │ + ldr r3, [pc, #32] @ 834580 <__cxa_atexit@plt+0x8225d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 834574 <__cxa_atexit@plt+0x8225c4> │ │ │ │ + ldr r7, [pc, #16] @ 834584 <__cxa_atexit@plt+0x8225d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #236, 12 @ 0xec00000 │ │ │ │ - msreq SPSR_, #148, 30 @ 0x250 │ │ │ │ + cmneq r0, #220, 12 @ 0xdc00000 │ │ │ │ + msreq SPSR_, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8345a4 <__cxa_atexit@plt+0x8225f4> │ │ │ │ - ldr r3, [pc, #24] @ 8345ac <__cxa_atexit@plt+0x8225fc> │ │ │ │ + bcc 8345b4 <__cxa_atexit@plt+0x822604> │ │ │ │ + ldr r3, [pc, #24] @ 8345bc <__cxa_atexit@plt+0x82260c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #168, 12 @ 0xa800000 │ │ │ │ - movteq r2, #8308 @ 0x2074 │ │ │ │ + cmneq r0, #152, 12 @ 0x9800000 │ │ │ │ + movteq r2, #8292 @ 0x2064 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83462c <__cxa_atexit@plt+0x82267c> │ │ │ │ + bcc 83463c <__cxa_atexit@plt+0x82268c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834624 <__cxa_atexit@plt+0x822674> │ │ │ │ - ldr r3, [pc, #84] @ 834634 <__cxa_atexit@plt+0x822684> │ │ │ │ + bhi 834634 <__cxa_atexit@plt+0x822684> │ │ │ │ + ldr r3, [pc, #84] @ 834644 <__cxa_atexit@plt+0x822694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 834638 <__cxa_atexit@plt+0x822688> │ │ │ │ + ldr r2, [pc, #80] @ 834648 <__cxa_atexit@plt+0x822698> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83463c <__cxa_atexit@plt+0x82268c> │ │ │ │ + ldr r1, [pc, #60] @ 83464c <__cxa_atexit@plt+0x82269c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 834640 <__cxa_atexit@plt+0x822690> │ │ │ │ + ldr r7, [pc, #32] @ 834650 <__cxa_atexit@plt+0x8226a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #48, 12 @ 0x3000000 │ │ │ │ - movteq r3, #8800 @ 0x2260 │ │ │ │ + cmneq r0, #32, 12 @ 0x2000000 │ │ │ │ + movteq r3, #8784 @ 0x2250 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8346e0 <__cxa_atexit@plt+0x822730> │ │ │ │ + bcc 8346f0 <__cxa_atexit@plt+0x822740> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8346d8 <__cxa_atexit@plt+0x822728> │ │ │ │ + bhi 8346e8 <__cxa_atexit@plt+0x822738> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r0, [r7, #23] │ │ │ │ - ldr sl, [pc, #92] @ 8346e8 <__cxa_atexit@plt+0x822738> │ │ │ │ + ldr sl, [pc, #92] @ 8346f8 <__cxa_atexit@plt+0x822748> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 8346ec <__cxa_atexit@plt+0x82273c> │ │ │ │ + ldr ip, [pc, #88] @ 8346fc <__cxa_atexit@plt+0x82274c> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub sl, r6, #40 @ 0x28 │ │ │ │ stm sl, {r2, r3, r8} │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 8346f0 <__cxa_atexit@plt+0x822740> │ │ │ │ + ldr r2, [pc, #56] @ 834700 <__cxa_atexit@plt+0x822750> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r0, #172, 10 @ 0x2b000000 │ │ │ │ - movteq r2, #8308 @ 0x2074 │ │ │ │ + cmneq r0, #156, 10 @ 0x27000000 │ │ │ │ + movteq r2, #8292 @ 0x2064 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834730 <__cxa_atexit@plt+0x822780> │ │ │ │ - ldr r3, [pc, #36] @ 834738 <__cxa_atexit@plt+0x822788> │ │ │ │ + bcc 834740 <__cxa_atexit@plt+0x822790> │ │ │ │ + ldr r3, [pc, #36] @ 834748 <__cxa_atexit@plt+0x822798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 83473c <__cxa_atexit@plt+0x82278c> │ │ │ │ + ldr r7, [pc, #24] @ 83474c <__cxa_atexit@plt+0x82279c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 834740 <__cxa_atexit@plt+0x822790> │ │ │ │ + ldr r8, [pc, #20] @ 834750 <__cxa_atexit@plt+0x8227a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #40, 10 @ 0xa000000 │ │ │ │ - cmneq r0, #208, 22 @ 0x34000 │ │ │ │ + cmneq r0, #24, 10 @ 0x6000000 │ │ │ │ cmneq r0, #192, 22 @ 0x30000 │ │ │ │ - movteq r2, #8216 @ 0x2018 │ │ │ │ + cmneq r0, #176, 22 @ 0x2c000 │ │ │ │ + movteq r2, #8200 @ 0x2008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83477c <__cxa_atexit@plt+0x8227cc> │ │ │ │ - ldr r3, [pc, #32] @ 834784 <__cxa_atexit@plt+0x8227d4> │ │ │ │ + bcc 83478c <__cxa_atexit@plt+0x8227dc> │ │ │ │ + ldr r3, [pc, #32] @ 834794 <__cxa_atexit@plt+0x8227e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 834788 <__cxa_atexit@plt+0x8227d8> │ │ │ │ + ldr r7, [pc, #16] @ 834798 <__cxa_atexit@plt+0x8227e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ - msreq SPSR_, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq r0, #200, 8 @ 0xc8000000 │ │ │ │ + msreq SPSR_, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r1, #12244 @ 0x2fd4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r1, #12228 @ 0x2fc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834834 <__cxa_atexit@plt+0x822884> │ │ │ │ + bcc 834844 <__cxa_atexit@plt+0x822894> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83482c <__cxa_atexit@plt+0x82287c> │ │ │ │ - ldr r3, [pc, #104] @ 83483c <__cxa_atexit@plt+0x82288c> │ │ │ │ + bhi 83483c <__cxa_atexit@plt+0x82288c> │ │ │ │ + ldr r3, [pc, #104] @ 83484c <__cxa_atexit@plt+0x82289c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 834840 <__cxa_atexit@plt+0x822890> │ │ │ │ + ldr r2, [pc, #100] @ 834850 <__cxa_atexit@plt+0x8228a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 834844 <__cxa_atexit@plt+0x822894> │ │ │ │ + ldr r1, [pc, #96] @ 834854 <__cxa_atexit@plt+0x8228a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 834848 <__cxa_atexit@plt+0x822898> │ │ │ │ + ldr r0, [pc, #92] @ 834858 <__cxa_atexit@plt+0x8228a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 83484c <__cxa_atexit@plt+0x82289c> │ │ │ │ + ldr r7, [pc, #44] @ 83485c <__cxa_atexit@plt+0x8228ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 834850 <__cxa_atexit@plt+0x8228a0> │ │ │ │ + ldr r9, [pc, #40] @ 834860 <__cxa_atexit@plt+0x8228b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r0, #80, 8 @ 0x50000000 │ │ │ │ - cmneq r0, #116, 10 @ 0x1d000000 │ │ │ │ - msreq SPSR_, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq r0, #64, 8 @ 0x40000000 │ │ │ │ + cmneq r0, #100, 10 @ 0x19000000 │ │ │ │ + msreq SPSR_, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834880 <__cxa_atexit@plt+0x8228d0> │ │ │ │ - ldr r3, [pc, #24] @ 834888 <__cxa_atexit@plt+0x8228d8> │ │ │ │ + bcc 834890 <__cxa_atexit@plt+0x8228e0> │ │ │ │ + ldr r3, [pc, #24] @ 834898 <__cxa_atexit@plt+0x8228e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #204, 6 @ 0x30000003 │ │ │ │ - movteq r1, #12036 @ 0x2f04 │ │ │ │ + cmneq r0, #188, 6 @ 0xf0000002 │ │ │ │ + movteq r1, #12020 @ 0x2ef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834908 <__cxa_atexit@plt+0x822958> │ │ │ │ + bcc 834918 <__cxa_atexit@plt+0x822968> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834900 <__cxa_atexit@plt+0x822950> │ │ │ │ - ldr r3, [pc, #84] @ 834910 <__cxa_atexit@plt+0x822960> │ │ │ │ + bhi 834910 <__cxa_atexit@plt+0x822960> │ │ │ │ + ldr r3, [pc, #84] @ 834920 <__cxa_atexit@plt+0x822970> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 834914 <__cxa_atexit@plt+0x822964> │ │ │ │ + ldr r2, [pc, #80] @ 834924 <__cxa_atexit@plt+0x822974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 834918 <__cxa_atexit@plt+0x822968> │ │ │ │ + ldr r1, [pc, #60] @ 834928 <__cxa_atexit@plt+0x822978> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83491c <__cxa_atexit@plt+0x82296c> │ │ │ │ + ldr r7, [pc, #32] @ 83492c <__cxa_atexit@plt+0x82297c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #120, 6 @ 0xe0000001 │ │ │ │ + cmneq r0, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r0, #84, 6 @ 0x50000001 │ │ │ │ - movteq r2, #12180 @ 0x2f94 │ │ │ │ + cmneq r0, #68, 6 @ 0x10000001 │ │ │ │ + movteq r2, #12164 @ 0x2f84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8349c0 <__cxa_atexit@plt+0x822a10> │ │ │ │ + bcc 8349d0 <__cxa_atexit@plt+0x822a20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8349b8 <__cxa_atexit@plt+0x822a08> │ │ │ │ + bhi 8349c8 <__cxa_atexit@plt+0x822a18> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ - ldr r9, [pc, #96] @ 8349c8 <__cxa_atexit@plt+0x822a18> │ │ │ │ + ldr r9, [pc, #96] @ 8349d8 <__cxa_atexit@plt+0x822a28> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #92] @ 8349cc <__cxa_atexit@plt+0x822a1c> │ │ │ │ + ldr sl, [pc, #92] @ 8349dc <__cxa_atexit@plt+0x822a2c> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r9, r6, #36 @ 0x24 │ │ │ │ stm r9, {r2, r3, r8} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 8349d0 <__cxa_atexit@plt+0x822a20> │ │ │ │ + ldr r2, [pc, #56] @ 8349e0 <__cxa_atexit@plt+0x822a30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r0, #204, 4 @ 0xc000000c │ │ │ │ - movteq r1, #11304 @ 0x2c28 │ │ │ │ + cmneq r0, #188, 4 @ 0xc000000b │ │ │ │ + movteq r1, #11288 @ 0x2c18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834a0c <__cxa_atexit@plt+0x822a5c> │ │ │ │ - ldr r3, [pc, #32] @ 834a14 <__cxa_atexit@plt+0x822a64> │ │ │ │ + bcc 834a1c <__cxa_atexit@plt+0x822a6c> │ │ │ │ + ldr r3, [pc, #32] @ 834a24 <__cxa_atexit@plt+0x822a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 834a18 <__cxa_atexit@plt+0x822a68> │ │ │ │ + ldr r7, [pc, #16] @ 834a28 <__cxa_atexit@plt+0x822a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72, 4 @ 0x80000004 │ │ │ │ - msreq SPSR_, #248 @ 0xf8 │ │ │ │ + cmneq r0, #56, 4 @ 0x80000003 │ │ │ │ + msreq SPSR_, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834a48 <__cxa_atexit@plt+0x822a98> │ │ │ │ - ldr r3, [pc, #24] @ 834a50 <__cxa_atexit@plt+0x822aa0> │ │ │ │ + bcc 834a58 <__cxa_atexit@plt+0x822aa8> │ │ │ │ + ldr r3, [pc, #24] @ 834a60 <__cxa_atexit@plt+0x822ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4, 4 @ 0x40000000 │ │ │ │ - movteq r1, #11188 @ 0x2bb4 │ │ │ │ + cmneq r0, #244, 2 @ 0x3d │ │ │ │ + movteq r1, #11172 @ 0x2ba4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834ad0 <__cxa_atexit@plt+0x822b20> │ │ │ │ + bcc 834ae0 <__cxa_atexit@plt+0x822b30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834ac8 <__cxa_atexit@plt+0x822b18> │ │ │ │ - ldr r3, [pc, #84] @ 834ad8 <__cxa_atexit@plt+0x822b28> │ │ │ │ + bhi 834ad8 <__cxa_atexit@plt+0x822b28> │ │ │ │ + ldr r3, [pc, #84] @ 834ae8 <__cxa_atexit@plt+0x822b38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 834adc <__cxa_atexit@plt+0x822b2c> │ │ │ │ + ldr r2, [pc, #80] @ 834aec <__cxa_atexit@plt+0x822b3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 834ae0 <__cxa_atexit@plt+0x822b30> │ │ │ │ + ldr r1, [pc, #60] @ 834af0 <__cxa_atexit@plt+0x822b40> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 834ae4 <__cxa_atexit@plt+0x822b34> │ │ │ │ + ldr r7, [pc, #32] @ 834af4 <__cxa_atexit@plt+0x822b44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #176, 2 @ 0x2c │ │ │ │ + cmneq r0, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #140, 2 @ 0x23 │ │ │ │ - movteq r2, #11952 @ 0x2eb0 │ │ │ │ + cmneq r0, #124, 2 │ │ │ │ + movteq r2, #11936 @ 0x2ea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834bb0 <__cxa_atexit@plt+0x822c00> │ │ │ │ + bcc 834bc0 <__cxa_atexit@plt+0x822c10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834ba8 <__cxa_atexit@plt+0x822bf8> │ │ │ │ + bhi 834bb8 <__cxa_atexit@plt+0x822c08> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r3, [pc, #128] @ 834bbc <__cxa_atexit@plt+0x822c0c> │ │ │ │ + ldr r3, [pc, #128] @ 834bcc <__cxa_atexit@plt+0x822c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r5, #32] │ │ │ │ - ldr r1, [pc, #104] @ 834bc0 <__cxa_atexit@plt+0x822c10> │ │ │ │ + ldr r1, [pc, #104] @ 834bd0 <__cxa_atexit@plt+0x822c20> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r5, #28] │ │ │ │ - ldr r2, [pc, #96] @ 834bc4 <__cxa_atexit@plt+0x822c14> │ │ │ │ + ldr r2, [pc, #96] @ 834bd4 <__cxa_atexit@plt+0x822c24> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-32]! @ 0xffffffe0 │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -2132727,2461 +2132731,2461 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str lr, [r5, #16] │ │ │ │ str sl, [r5, #12] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-16]! │ │ │ │ str r7, [r5, #8] │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 834bc8 <__cxa_atexit@plt+0x822c18> │ │ │ │ + ldr r7, [pc, #36] @ 834bd8 <__cxa_atexit@plt+0x822c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffe80c │ │ │ │ @ instruction: 0xffffe8c8 │ │ │ │ - msreq SPSR_, #12, 12 @ 0xc00000 │ │ │ │ - movteq r2, #11696 @ 0x2db0 │ │ │ │ + msreq SPSR_, #252, 10 @ 0x3f000000 │ │ │ │ + movteq r2, #11680 @ 0x2da0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 834c08 <__cxa_atexit@plt+0x822c58> │ │ │ │ - ldr r3, [pc, #116] @ 834c60 <__cxa_atexit@plt+0x822cb0> │ │ │ │ + bne 834c18 <__cxa_atexit@plt+0x822c68> │ │ │ │ + ldr r3, [pc, #116] @ 834c70 <__cxa_atexit@plt+0x822cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 834c4c <__cxa_atexit@plt+0x822c9c> │ │ │ │ - b 834c7c <__cxa_atexit@plt+0x822ccc> │ │ │ │ + beq 834c5c <__cxa_atexit@plt+0x822cac> │ │ │ │ + b 834c8c <__cxa_atexit@plt+0x822cdc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834c54 <__cxa_atexit@plt+0x822ca4> │ │ │ │ + bhi 834c64 <__cxa_atexit@plt+0x822cb4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #60] @ 834c64 <__cxa_atexit@plt+0x822cb4> │ │ │ │ + ldr r3, [pc, #60] @ 834c74 <__cxa_atexit@plt+0x822cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 834c68 <__cxa_atexit@plt+0x822cb8> │ │ │ │ + ldr r2, [pc, #56] @ 834c78 <__cxa_atexit@plt+0x822cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 834c6c <__cxa_atexit@plt+0x822cbc> │ │ │ │ + ldr r7, [pc, #36] @ 834c7c <__cxa_atexit@plt+0x822ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xffffe8d8 │ │ │ │ - cmneq r0, #68, 2 │ │ │ │ - movteq r2, #11440 @ 0x2cb0 │ │ │ │ + cmneq r0, #52, 2 │ │ │ │ + movteq r2, #11424 @ 0x2ca0 │ │ │ │ andeq r1, r0, sl, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 834cac <__cxa_atexit@plt+0x822cfc> │ │ │ │ + bne 834cbc <__cxa_atexit@plt+0x822d0c> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ - ldr r3, [pc, #112] @ 834d04 <__cxa_atexit@plt+0x822d54> │ │ │ │ + ldr r3, [pc, #112] @ 834d14 <__cxa_atexit@plt+0x822d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #104] @ 834d08 <__cxa_atexit@plt+0x822d58> │ │ │ │ + ldr r3, [pc, #104] @ 834d18 <__cxa_atexit@plt+0x822d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834cf8 <__cxa_atexit@plt+0x822d48> │ │ │ │ + bhi 834d08 <__cxa_atexit@plt+0x822d58> │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #60] @ 834d0c <__cxa_atexit@plt+0x822d5c> │ │ │ │ + ldr r1, [pc, #60] @ 834d1c <__cxa_atexit@plt+0x822d6c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ 834d10 <__cxa_atexit@plt+0x822d60> │ │ │ │ + ldr r0, [pc, #56] @ 834d20 <__cxa_atexit@plt+0x822d70> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ str r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #32] @ 834d14 <__cxa_atexit@plt+0x822d64> │ │ │ │ + ldr r7, [pc, #32] @ 834d24 <__cxa_atexit@plt+0x822d74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #172, 30 @ 0x2b0 │ │ │ │ - cmneq r0, #68, 4 @ 0x40000004 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #156, 30 @ 0x270 │ │ │ │ + cmneq r0, #52, 4 @ 0x40000003 │ │ │ │ @ instruction: 0xfffff1ec │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, #152 @ 0x98 │ │ │ │ - movteq r2, #11184 @ 0x2bb0 │ │ │ │ + cmneq r0, #136 @ 0x88 │ │ │ │ + movteq r2, #11168 @ 0x2ba0 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 834da8 <__cxa_atexit@plt+0x822df8> │ │ │ │ + bne 834db8 <__cxa_atexit@plt+0x822e08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834dc8 <__cxa_atexit@plt+0x822e18> │ │ │ │ + bhi 834dd8 <__cxa_atexit@plt+0x822e28> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - ldr lr, [pc, #128] @ 834ddc <__cxa_atexit@plt+0x822e2c> │ │ │ │ + ldr lr, [pc, #128] @ 834dec <__cxa_atexit@plt+0x822e3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #124] @ 834de0 <__cxa_atexit@plt+0x822e30> │ │ │ │ + ldr r9, [pc, #124] @ 834df0 <__cxa_atexit@plt+0x822e40> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r3, [pc, #88] @ 834de4 <__cxa_atexit@plt+0x822e34> │ │ │ │ + ldr r3, [pc, #88] @ 834df4 <__cxa_atexit@plt+0x822e44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #36] @ 834dd4 <__cxa_atexit@plt+0x822e24> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #36] @ 834de4 <__cxa_atexit@plt+0x822e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ - ldr r3, [pc, #28] @ 834dd8 <__cxa_atexit@plt+0x822e28> │ │ │ │ + ldr r3, [pc, #28] @ 834de8 <__cxa_atexit@plt+0x822e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #144, 28 @ 0x900 │ │ │ │ - cmneq r0, #40, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #128, 28 @ 0x800 │ │ │ │ + cmneq r0, #24, 2 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - cmneq r0, #216, 28 @ 0xd80 │ │ │ │ - movteq r2, #11136 @ 0x2b80 │ │ │ │ + cmneq r0, #200, 28 @ 0xc80 │ │ │ │ + movteq r2, #11120 @ 0x2b70 │ │ │ │ andeq r2, r0, sl, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 834e50 <__cxa_atexit@plt+0x822ea0> │ │ │ │ + bne 834e60 <__cxa_atexit@plt+0x822eb0> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834ebc <__cxa_atexit@plt+0x822f0c> │ │ │ │ + bhi 834ecc <__cxa_atexit@plt+0x822f1c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr r2, [pc, #196] @ 834ee4 <__cxa_atexit@plt+0x822f34> │ │ │ │ + ldr r2, [pc, #196] @ 834ef4 <__cxa_atexit@plt+0x822f44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #192] @ 834ee8 <__cxa_atexit@plt+0x822f38> │ │ │ │ + ldr r1, [pc, #192] @ 834ef8 <__cxa_atexit@plt+0x822f48> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #160] @ 834eec <__cxa_atexit@plt+0x822f3c> │ │ │ │ + ldr r7, [pc, #160] @ 834efc <__cxa_atexit@plt+0x822f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834ec8 <__cxa_atexit@plt+0x822f18> │ │ │ │ + bhi 834ed8 <__cxa_atexit@plt+0x822f28> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - ldr lr, [pc, #92] @ 834ed4 <__cxa_atexit@plt+0x822f24> │ │ │ │ + ldr lr, [pc, #92] @ 834ee4 <__cxa_atexit@plt+0x822f34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 834ed8 <__cxa_atexit@plt+0x822f28> │ │ │ │ + ldr r9, [pc, #88] @ 834ee8 <__cxa_atexit@plt+0x822f38> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #84] @ 834edc <__cxa_atexit@plt+0x822f2c> │ │ │ │ + ldr sl, [pc, #84] @ 834eec <__cxa_atexit@plt+0x822f3c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str lr, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #40] @ 834ee0 <__cxa_atexit@plt+0x822f30> │ │ │ │ + ldr r7, [pc, #40] @ 834ef0 <__cxa_atexit@plt+0x822f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffea7c │ │ │ │ @ instruction: 0xffffe9cc │ │ │ │ - cmneq r0, #212, 28 @ 0xd40 │ │ │ │ + cmneq r0, #196, 28 @ 0xc40 │ │ │ │ @ instruction: 0xffffed70 │ │ │ │ @ instruction: 0xffffece0 │ │ │ │ - cmneq r0, #4, 28 @ 0x40 │ │ │ │ - movteq r2, #10628 @ 0x2984 │ │ │ │ + cmneq r0, #244, 26 @ 0x3d00 │ │ │ │ + movteq r2, #10612 @ 0x2974 │ │ │ │ andeq r7, r0, sl, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 834f58 <__cxa_atexit@plt+0x822fa8> │ │ │ │ + bne 834f68 <__cxa_atexit@plt+0x822fb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 834f78 <__cxa_atexit@plt+0x822fc8> │ │ │ │ + bhi 834f88 <__cxa_atexit@plt+0x822fd8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #100] @ 834f8c <__cxa_atexit@plt+0x822fdc> │ │ │ │ + ldr r3, [pc, #100] @ 834f9c <__cxa_atexit@plt+0x822fec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 834f90 <__cxa_atexit@plt+0x822fe0> │ │ │ │ + ldr r2, [pc, #96] @ 834fa0 <__cxa_atexit@plt+0x822ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #64] @ 834f94 <__cxa_atexit@plt+0x822fe4> │ │ │ │ + ldr r7, [pc, #64] @ 834fa4 <__cxa_atexit@plt+0x822ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #36] @ 834f84 <__cxa_atexit@plt+0x822fd4> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #36] @ 834f94 <__cxa_atexit@plt+0x822fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [pc, #28] @ 834f88 <__cxa_atexit@plt+0x822fd8> │ │ │ │ + ldr r3, [pc, #28] @ 834f98 <__cxa_atexit@plt+0x822fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #224, 24 @ 0xe000 │ │ │ │ - cmneq r0, #120, 30 @ 0x1e0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #208, 24 @ 0xd000 │ │ │ │ + cmneq r0, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xffffeb24 │ │ │ │ @ instruction: 0xffffea94 │ │ │ │ - cmneq r0, #252, 24 @ 0xfc00 │ │ │ │ - movteq r1, #10300 @ 0x283c │ │ │ │ + cmneq r0, #236, 24 @ 0xec00 │ │ │ │ + movteq r1, #10284 @ 0x282c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 834fd0 <__cxa_atexit@plt+0x823020> │ │ │ │ - ldr r3, [pc, #32] @ 834fd8 <__cxa_atexit@plt+0x823028> │ │ │ │ + bcc 834fe0 <__cxa_atexit@plt+0x823030> │ │ │ │ + ldr r3, [pc, #32] @ 834fe8 <__cxa_atexit@plt+0x823038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 834fdc <__cxa_atexit@plt+0x82302c> │ │ │ │ + ldr r7, [pc, #16] @ 834fec <__cxa_atexit@plt+0x82303c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #132, 24 @ 0x8400 │ │ │ │ - cmneq r0, #216, 20 @ 0xd8000 │ │ │ │ - movteq r1, #10240 @ 0x2800 │ │ │ │ + cmneq r0, #116, 24 @ 0x7400 │ │ │ │ + cmneq r0, #200, 20 @ 0xc8000 │ │ │ │ + movteq r1, #10224 @ 0x27f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835048 <__cxa_atexit@plt+0x823098> │ │ │ │ + bcc 835058 <__cxa_atexit@plt+0x8230a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835040 <__cxa_atexit@plt+0x823090> │ │ │ │ - ldr r3, [pc, #64] @ 835050 <__cxa_atexit@plt+0x8230a0> │ │ │ │ + bhi 835050 <__cxa_atexit@plt+0x8230a0> │ │ │ │ + ldr r3, [pc, #64] @ 835060 <__cxa_atexit@plt+0x8230b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 835054 <__cxa_atexit@plt+0x8230a4> │ │ │ │ + ldr r3, [pc, #44] @ 835064 <__cxa_atexit@plt+0x8230b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 835058 <__cxa_atexit@plt+0x8230a8> │ │ │ │ + ldr r7, [pc, #28] @ 835068 <__cxa_atexit@plt+0x8230b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r0, #28, 24 @ 0x1c00 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r0, #136, 22 @ 0x22000 │ │ │ │ - movteq r2, #10580 @ 0x2954 │ │ │ │ + cmneq r0, #120, 22 @ 0x1e000 │ │ │ │ + movteq r2, #10564 @ 0x2944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835104 <__cxa_atexit@plt+0x823154> │ │ │ │ + bcc 835114 <__cxa_atexit@plt+0x823164> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8350fc <__cxa_atexit@plt+0x82314c> │ │ │ │ + bhi 83510c <__cxa_atexit@plt+0x82315c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #100] @ 83510c <__cxa_atexit@plt+0x82315c> │ │ │ │ + ldr sl, [pc, #100] @ 83511c <__cxa_atexit@plt+0x82316c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 835110 <__cxa_atexit@plt+0x823160> │ │ │ │ + ldr ip, [pc, #96] @ 835120 <__cxa_atexit@plt+0x823170> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r1, r8} │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 835114 <__cxa_atexit@plt+0x823164> │ │ │ │ + ldr r2, [pc, #56] @ 835124 <__cxa_atexit@plt+0x823174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #136, 22 @ 0x22000 │ │ │ │ - movteq r1, #9444 @ 0x24e4 │ │ │ │ + cmneq r0, #120, 22 @ 0x1e000 │ │ │ │ + movteq r1, #9428 @ 0x24d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835150 <__cxa_atexit@plt+0x8231a0> │ │ │ │ - ldr r3, [pc, #32] @ 835158 <__cxa_atexit@plt+0x8231a8> │ │ │ │ + bcc 835160 <__cxa_atexit@plt+0x8231b0> │ │ │ │ + ldr r3, [pc, #32] @ 835168 <__cxa_atexit@plt+0x8231b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83515c <__cxa_atexit@plt+0x8231ac> │ │ │ │ + ldr r7, [pc, #16] @ 83516c <__cxa_atexit@plt+0x8231bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4, 22 @ 0x1000 │ │ │ │ - cmneq r0, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r0, #244, 20 @ 0xf4000 │ │ │ │ + cmneq r0, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83518c <__cxa_atexit@plt+0x8231dc> │ │ │ │ - ldr r3, [pc, #24] @ 835194 <__cxa_atexit@plt+0x8231e4> │ │ │ │ + bcc 83519c <__cxa_atexit@plt+0x8231ec> │ │ │ │ + ldr r3, [pc, #24] @ 8351a4 <__cxa_atexit@plt+0x8231f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 20 @ 0xc0000 │ │ │ │ - movteq r1, #9328 @ 0x2470 │ │ │ │ + cmneq r0, #176, 20 @ 0xb0000 │ │ │ │ + movteq r1, #9312 @ 0x2460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835214 <__cxa_atexit@plt+0x823264> │ │ │ │ + bcc 835224 <__cxa_atexit@plt+0x823274> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83520c <__cxa_atexit@plt+0x82325c> │ │ │ │ - ldr r3, [pc, #84] @ 83521c <__cxa_atexit@plt+0x82326c> │ │ │ │ + bhi 83521c <__cxa_atexit@plt+0x82326c> │ │ │ │ + ldr r3, [pc, #84] @ 83522c <__cxa_atexit@plt+0x82327c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 835220 <__cxa_atexit@plt+0x823270> │ │ │ │ + ldr r2, [pc, #80] @ 835230 <__cxa_atexit@plt+0x823280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 835224 <__cxa_atexit@plt+0x823274> │ │ │ │ + ldr r1, [pc, #60] @ 835234 <__cxa_atexit@plt+0x823284> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 835228 <__cxa_atexit@plt+0x823278> │ │ │ │ + ldr r7, [pc, #32] @ 835238 <__cxa_atexit@plt+0x823288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r0, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #72, 20 @ 0x48000 │ │ │ │ - movteq r2, #10116 @ 0x2784 │ │ │ │ + cmneq r0, #56, 20 @ 0x38000 │ │ │ │ + movteq r2, #10100 @ 0x2774 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835294 <__cxa_atexit@plt+0x8232e4> │ │ │ │ - ldr lr, [pc, #76] @ 83529c <__cxa_atexit@plt+0x8232ec> │ │ │ │ + bcc 8352a4 <__cxa_atexit@plt+0x8232f4> │ │ │ │ + ldr lr, [pc, #76] @ 8352ac <__cxa_atexit@plt+0x8232fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 835288 <__cxa_atexit@plt+0x8232d8> │ │ │ │ + beq 835298 <__cxa_atexit@plt+0x8232e8> │ │ │ │ mov r7, r8 │ │ │ │ - b 8352ac <__cxa_atexit@plt+0x8232fc> │ │ │ │ + b 8352bc <__cxa_atexit@plt+0x82330c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq r2, #10004 @ 0x2714 │ │ │ │ + movteq r2, #9988 @ 0x2704 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835328 <__cxa_atexit@plt+0x823378> │ │ │ │ + bhi 835338 <__cxa_atexit@plt+0x823388> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr lr, [pc, #92] @ 835334 <__cxa_atexit@plt+0x823384> │ │ │ │ + ldr lr, [pc, #92] @ 835344 <__cxa_atexit@plt+0x823394> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 835338 <__cxa_atexit@plt+0x823388> │ │ │ │ + ldr r9, [pc, #88] @ 835348 <__cxa_atexit@plt+0x823398> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 83533c <__cxa_atexit@plt+0x82338c> │ │ │ │ + ldr r3, [pc, #48] @ 83534c <__cxa_atexit@plt+0x82339c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r0, #88, 18 @ 0x160000 │ │ │ │ - movteq r1, #10792 @ 0x2a28 │ │ │ │ + cmneq r0, #72, 18 @ 0x120000 │ │ │ │ + movteq r1, #10776 @ 0x2a18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835384 <__cxa_atexit@plt+0x8233d4> │ │ │ │ - ldr r3, [pc, #44] @ 83538c <__cxa_atexit@plt+0x8233dc> │ │ │ │ + bcc 835394 <__cxa_atexit@plt+0x8233e4> │ │ │ │ + ldr r3, [pc, #44] @ 83539c <__cxa_atexit@plt+0x8233ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 835390 <__cxa_atexit@plt+0x8233e0> │ │ │ │ + ldr r3, [pc, #36] @ 8353a0 <__cxa_atexit@plt+0x8233f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 835394 <__cxa_atexit@plt+0x8233e4> │ │ │ │ + ldr r3, [pc, #24] @ 8353a4 <__cxa_atexit@plt+0x8233f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #220, 16 @ 0xdc0000 │ │ │ │ - cmneq r0, #212, 16 @ 0xd40000 │ │ │ │ - cmneq r0, #76, 16 @ 0x4c0000 │ │ │ │ - movteq r2, #9768 @ 0x2628 │ │ │ │ + cmneq r0, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r0, #196, 16 @ 0xc40000 │ │ │ │ + cmneq r0, #60, 16 @ 0x3c0000 │ │ │ │ + movteq r2, #9752 @ 0x2618 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8353c8 <__cxa_atexit@plt+0x823418> │ │ │ │ - ldr r3, [pc, #28] @ 8353d8 <__cxa_atexit@plt+0x823428> │ │ │ │ + bcc 8353d8 <__cxa_atexit@plt+0x823428> │ │ │ │ + ldr r3, [pc, #28] @ 8353e8 <__cxa_atexit@plt+0x823438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 8353dc <__cxa_atexit@plt+0x82342c> │ │ │ │ + ldr r7, [pc, #12] @ 8353ec <__cxa_atexit@plt+0x82343c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r2, #9740 @ 0x260c │ │ │ │ - movteq r2, #9700 @ 0x25e4 │ │ │ │ + movteq r2, #9724 @ 0x25fc │ │ │ │ + movteq r2, #9684 @ 0x25d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 835404 <__cxa_atexit@plt+0x823454> │ │ │ │ + ldr r3, [pc, #16] @ 835414 <__cxa_atexit@plt+0x823464> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #9660 @ 0x25bc │ │ │ │ + movteq r2, #9644 @ 0x25ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835488 <__cxa_atexit@plt+0x8234d8> │ │ │ │ + bhi 835498 <__cxa_atexit@plt+0x8234e8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #88] @ 835494 <__cxa_atexit@plt+0x8234e4> │ │ │ │ + ldr lr, [pc, #88] @ 8354a4 <__cxa_atexit@plt+0x8234f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 835498 <__cxa_atexit@plt+0x8234e8> │ │ │ │ + ldr r8, [pc, #84] @ 8354a8 <__cxa_atexit@plt+0x8234f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r3, [pc, #52] @ 83549c <__cxa_atexit@plt+0x8234ec> │ │ │ │ + ldr r3, [pc, #52] @ 8354ac <__cxa_atexit@plt+0x8234fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r0, #252, 14 @ 0x3f00000 │ │ │ │ - movteq r2, #9620 @ 0x2594 │ │ │ │ + cmneq r0, #236, 14 @ 0x3b00000 │ │ │ │ + movteq r2, #9604 @ 0x2584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8354d8 <__cxa_atexit@plt+0x823528> │ │ │ │ - ldr r3, [pc, #32] @ 8354e0 <__cxa_atexit@plt+0x823530> │ │ │ │ + bcc 8354e8 <__cxa_atexit@plt+0x823538> │ │ │ │ + ldr r3, [pc, #32] @ 8354f0 <__cxa_atexit@plt+0x823540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8354e4 <__cxa_atexit@plt+0x823534> │ │ │ │ + ldr r7, [pc, #16] @ 8354f4 <__cxa_atexit@plt+0x823544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #124, 14 @ 0x1f00000 │ │ │ │ - cmneq r0, #148, 12 @ 0x9400000 │ │ │ │ - movteq r2, #9560 @ 0x2558 │ │ │ │ + cmneq r0, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r0, #132, 12 @ 0x8400000 │ │ │ │ + movteq r2, #9544 @ 0x2548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83554c <__cxa_atexit@plt+0x82359c> │ │ │ │ + bcc 83555c <__cxa_atexit@plt+0x8235ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835544 <__cxa_atexit@plt+0x823594> │ │ │ │ - ldr r3, [pc, #60] @ 835554 <__cxa_atexit@plt+0x8235a4> │ │ │ │ + bhi 835554 <__cxa_atexit@plt+0x8235a4> │ │ │ │ + ldr r3, [pc, #60] @ 835564 <__cxa_atexit@plt+0x8235b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 835558 <__cxa_atexit@plt+0x8235a8> │ │ │ │ + ldr r3, [pc, #44] @ 835568 <__cxa_atexit@plt+0x8235b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83555c <__cxa_atexit@plt+0x8235ac> │ │ │ │ + ldr r7, [pc, #28] @ 83556c <__cxa_atexit@plt+0x8235bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #36, 14 @ 0x900000 │ │ │ │ + cmneq r0, #20, 14 @ 0x500000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #44, 12 @ 0x2c00000 │ │ │ │ - movteq r2, #9456 @ 0x24f0 │ │ │ │ + cmneq r0, #28, 12 @ 0x1c00000 │ │ │ │ + movteq r2, #9440 @ 0x24e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8355cc <__cxa_atexit@plt+0x82361c> │ │ │ │ + bcc 8355dc <__cxa_atexit@plt+0x82362c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8355c4 <__cxa_atexit@plt+0x823614> │ │ │ │ - ldr r3, [pc, #68] @ 8355d4 <__cxa_atexit@plt+0x823624> │ │ │ │ + bhi 8355d4 <__cxa_atexit@plt+0x823624> │ │ │ │ + ldr r3, [pc, #68] @ 8355e4 <__cxa_atexit@plt+0x823634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8355d8 <__cxa_atexit@plt+0x823628> │ │ │ │ + ldr r3, [pc, #52] @ 8355e8 <__cxa_atexit@plt+0x823638> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8355dc <__cxa_atexit@plt+0x82362c> │ │ │ │ + ldr r7, [pc, #36] @ 8355ec <__cxa_atexit@plt+0x82363c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8355e0 <__cxa_atexit@plt+0x823630> │ │ │ │ + ldr r8, [pc, #32] @ 8355f0 <__cxa_atexit@plt+0x823640> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #172, 12 @ 0xac00000 │ │ │ │ + cmneq r0, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq r0, #152, 12 @ 0x9800000 │ │ │ │ - cmneq r0, #148, 18 @ 0x250000 │ │ │ │ - movteq r1, #8716 @ 0x220c │ │ │ │ + cmneq r0, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r0, #132, 18 @ 0x210000 │ │ │ │ + movteq r1, #8700 @ 0x21fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83561c <__cxa_atexit@plt+0x82366c> │ │ │ │ - ldr r3, [pc, #32] @ 835624 <__cxa_atexit@plt+0x823674> │ │ │ │ + bcc 83562c <__cxa_atexit@plt+0x82367c> │ │ │ │ + ldr r3, [pc, #32] @ 835634 <__cxa_atexit@plt+0x823684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 835628 <__cxa_atexit@plt+0x823678> │ │ │ │ + ldr r7, [pc, #16] @ 835638 <__cxa_atexit@plt+0x823688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56, 12 @ 0x3800000 │ │ │ │ - cmneq r0, #116, 8 @ 0x74000000 │ │ │ │ - movteq r2, #9164 @ 0x23cc │ │ │ │ + cmneq r0, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r0, #100, 8 @ 0x64000000 │ │ │ │ + movteq r2, #9148 @ 0x23bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835668 <__cxa_atexit@plt+0x8236b8> │ │ │ │ - ldr r3, [pc, #36] @ 835670 <__cxa_atexit@plt+0x8236c0> │ │ │ │ + bcc 835678 <__cxa_atexit@plt+0x8236c8> │ │ │ │ + ldr r3, [pc, #36] @ 835680 <__cxa_atexit@plt+0x8236d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 835674 <__cxa_atexit@plt+0x8236c4> │ │ │ │ + ldr r7, [pc, #16] @ 835684 <__cxa_atexit@plt+0x8236d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq r0, #236, 16 @ 0xec0000 │ │ │ │ - movteq r2, #9096 @ 0x2388 │ │ │ │ + cmneq r0, #224, 10 @ 0x38000000 │ │ │ │ + cmneq r0, #220, 16 @ 0xdc0000 │ │ │ │ + movteq r2, #9080 @ 0x2378 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8356e4 <__cxa_atexit@plt+0x823734> │ │ │ │ + bcc 8356f4 <__cxa_atexit@plt+0x823744> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ add r7, r7, #19 │ │ │ │ ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r3, [pc, #56] @ 8356ec <__cxa_atexit@plt+0x82373c> │ │ │ │ + ldr r3, [pc, #56] @ 8356fc <__cxa_atexit@plt+0x82374c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ add r3, r5, #16 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ str r8, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8356dc <__cxa_atexit@plt+0x82372c> │ │ │ │ - b 8356fc <__cxa_atexit@plt+0x82374c> │ │ │ │ + beq 8356ec <__cxa_atexit@plt+0x82373c> │ │ │ │ + b 83570c <__cxa_atexit@plt+0x82375c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r2, #8980 @ 0x2314 │ │ │ │ + movteq r2, #8964 @ 0x2304 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 835724 <__cxa_atexit@plt+0x823774> │ │ │ │ - ldr r3, [pc, #60] @ 83574c <__cxa_atexit@plt+0x82379c> │ │ │ │ + bne 835734 <__cxa_atexit@plt+0x823784> │ │ │ │ + ldr r3, [pc, #60] @ 83575c <__cxa_atexit@plt+0x8237ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 835744 <__cxa_atexit@plt+0x823794> │ │ │ │ - b 835764 <__cxa_atexit@plt+0x8237b4> │ │ │ │ + beq 835754 <__cxa_atexit@plt+0x8237a4> │ │ │ │ + b 835774 <__cxa_atexit@plt+0x8237c4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 835750 <__cxa_atexit@plt+0x8237a0> │ │ │ │ + ldr r3, [pc, #32] @ 835760 <__cxa_atexit@plt+0x8237b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #24] @ 835754 <__cxa_atexit@plt+0x8237a4> │ │ │ │ + ldr r3, [pc, #24] @ 835764 <__cxa_atexit@plt+0x8237b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r0, #16, 10 @ 0x4000000 │ │ │ │ - cmneq r1, #156 @ 0x9c │ │ │ │ - movteq r2, #8876 @ 0x22ac │ │ │ │ + cmneq r0, #0, 10 │ │ │ │ + cmneq r1, #140 @ 0x8c │ │ │ │ + movteq r2, #8860 @ 0x229c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 835790 <__cxa_atexit@plt+0x8237e0> │ │ │ │ - ldr r2, [pc, #60] @ 8357b8 <__cxa_atexit@plt+0x823808> │ │ │ │ + bne 8357a0 <__cxa_atexit@plt+0x8237f0> │ │ │ │ + ldr r2, [pc, #60] @ 8357c8 <__cxa_atexit@plt+0x823818> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8357b0 <__cxa_atexit@plt+0x823800> │ │ │ │ - b 8357d0 <__cxa_atexit@plt+0x823820> │ │ │ │ + beq 8357c0 <__cxa_atexit@plt+0x823810> │ │ │ │ + b 8357e0 <__cxa_atexit@plt+0x823830> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 8357bc <__cxa_atexit@plt+0x82380c> │ │ │ │ + ldr r3, [pc, #32] @ 8357cc <__cxa_atexit@plt+0x82381c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #24] @ 8357c0 <__cxa_atexit@plt+0x823810> │ │ │ │ + ldr r3, [pc, #24] @ 8357d0 <__cxa_atexit@plt+0x823820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r0, #164, 8 @ 0xa4000000 │ │ │ │ - cmneq r1, #48 @ 0x30 │ │ │ │ - movteq r2, #8768 @ 0x2240 │ │ │ │ + cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ + cmneq r1, #32 │ │ │ │ + movteq r2, #8752 @ 0x2230 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8357fc <__cxa_atexit@plt+0x82384c> │ │ │ │ + bne 83580c <__cxa_atexit@plt+0x82385c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr r0, [pc, #84] @ 835840 <__cxa_atexit@plt+0x823890> │ │ │ │ + ldr r0, [pc, #84] @ 835850 <__cxa_atexit@plt+0x8238a0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ - b 835824 <__cxa_atexit@plt+0x823874> │ │ │ │ + b 835834 <__cxa_atexit@plt+0x823884> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #44] @ 835834 <__cxa_atexit@plt+0x823884> │ │ │ │ + ldr r3, [pc, #44] @ 835844 <__cxa_atexit@plt+0x823894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28] │ │ │ │ - ldr r0, [pc, #36] @ 835838 <__cxa_atexit@plt+0x823888> │ │ │ │ + ldr r0, [pc, #36] @ 835848 <__cxa_atexit@plt+0x823898> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #7 │ │ │ │ mov r1, #8 │ │ │ │ - ldr r2, [pc, #24] @ 83583c <__cxa_atexit@plt+0x82388c> │ │ │ │ + ldr r2, [pc, #24] @ 83584c <__cxa_atexit@plt+0x82389c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56, 8 @ 0x38000000 │ │ │ │ - cmneq r0, #52, 30 @ 0xd0 │ │ │ │ - cmneq r1, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r0, #40, 8 @ 0x28000000 │ │ │ │ + cmneq r0, #36, 30 @ 0x90 │ │ │ │ + cmneq r1, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 8358a8 <__cxa_atexit@plt+0x8238f8> │ │ │ │ + bhi 8358b8 <__cxa_atexit@plt+0x823908> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr r0, [pc, #92] @ 8358c4 <__cxa_atexit@plt+0x823914> │ │ │ │ + ldr r0, [pc, #92] @ 8358d4 <__cxa_atexit@plt+0x823924> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #88] @ 8358c8 <__cxa_atexit@plt+0x823918> │ │ │ │ + ldr lr, [pc, #88] @ 8358d8 <__cxa_atexit@plt+0x823928> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #28] │ │ │ │ - ldr r3, [pc, #52] @ 8358cc <__cxa_atexit@plt+0x82391c> │ │ │ │ + ldr r3, [pc, #52] @ 8358dc <__cxa_atexit@plt+0x82392c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #44] @ 8358d0 <__cxa_atexit@plt+0x823920> │ │ │ │ + ldr r8, [pc, #44] @ 8358e0 <__cxa_atexit@plt+0x823930> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ - ldr r7, [pc, #36] @ 8358d4 <__cxa_atexit@plt+0x823924> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + ldr r7, [pc, #36] @ 8358e4 <__cxa_atexit@plt+0x823934> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmneq r0, #204, 6 @ 0x30000003 │ │ │ │ - cmneq r0, #80, 4 │ │ │ │ + cmneq r0, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r0, #64, 4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq r2, #8492 @ 0x212c │ │ │ │ + movteq r2, #8476 @ 0x211c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 835844 <__cxa_atexit@plt+0x823894> │ │ │ │ - movteq r2, #8472 @ 0x2118 │ │ │ │ + b 835854 <__cxa_atexit@plt+0x8238a4> │ │ │ │ + movteq r2, #8456 @ 0x2108 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 835924 <__cxa_atexit@plt+0x823974> │ │ │ │ + bne 835934 <__cxa_atexit@plt+0x823984> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #120] @ 835988 <__cxa_atexit@plt+0x8239d8> │ │ │ │ + ldr r3, [pc, #120] @ 835998 <__cxa_atexit@plt+0x8239e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ - ldr r3, [pc, #112] @ 83598c <__cxa_atexit@plt+0x8239dc> │ │ │ │ + ldr r3, [pc, #112] @ 83599c <__cxa_atexit@plt+0x8239ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83597c <__cxa_atexit@plt+0x8239cc> │ │ │ │ + bhi 83598c <__cxa_atexit@plt+0x8239dc> │ │ │ │ ldmib r5, {r3, r8, r9, lr} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #68] @ 835990 <__cxa_atexit@plt+0x8239e0> │ │ │ │ + ldr sl, [pc, #68] @ 8359a0 <__cxa_atexit@plt+0x8239f0> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #56] @ 835994 <__cxa_atexit@plt+0x8239e4> │ │ │ │ + ldr r0, [pc, #56] @ 8359a4 <__cxa_atexit@plt+0x8239f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #12]! │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r0, #-12]! │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ stmib r5, {r9, lr} │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 8330e4 <__cxa_atexit@plt+0x821134> │ │ │ │ + b 8330f4 <__cxa_atexit@plt+0x821144> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r1, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - msreq SPSR_, #228 @ 0xe4 │ │ │ │ - movteq r2, #8248 @ 0x2038 │ │ │ │ + msreq SPSR_, #212 @ 0xd4 │ │ │ │ + movteq r2, #8232 @ 0x2028 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8359c8 <__cxa_atexit@plt+0x823a18> │ │ │ │ + bcc 8359d8 <__cxa_atexit@plt+0x823a28> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 8353a8 <__cxa_atexit@plt+0x8233f8> │ │ │ │ + b 8353b8 <__cxa_atexit@plt+0x823408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #8212 @ 0x2014 │ │ │ │ + movteq r2, #8196 @ 0x2004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835a2c <__cxa_atexit@plt+0x823a7c> │ │ │ │ - ldr r3, [pc, #68] @ 835a40 <__cxa_atexit@plt+0x823a90> │ │ │ │ + bhi 835a3c <__cxa_atexit@plt+0x823a8c> │ │ │ │ + ldr r3, [pc, #68] @ 835a50 <__cxa_atexit@plt+0x823aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr r7, [pc, #28] @ 835a44 <__cxa_atexit@plt+0x823a94> │ │ │ │ + ldr r7, [pc, #28] @ 835a54 <__cxa_atexit@plt+0x823aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmneq r1, #228, 26 @ 0x3900 │ │ │ │ - movteq r1, #12180 @ 0x2f94 │ │ │ │ + cmneq r1, #212, 26 @ 0x3500 │ │ │ │ + movteq r1, #12164 @ 0x2f84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835a80 <__cxa_atexit@plt+0x823ad0> │ │ │ │ - ldr r3, [pc, #32] @ 835a88 <__cxa_atexit@plt+0x823ad8> │ │ │ │ + bcc 835a90 <__cxa_atexit@plt+0x823ae0> │ │ │ │ + ldr r3, [pc, #32] @ 835a98 <__cxa_atexit@plt+0x823ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 835a8c <__cxa_atexit@plt+0x823adc> │ │ │ │ + ldr r7, [pc, #16] @ 835a9c <__cxa_atexit@plt+0x823aec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #212, 2 @ 0x35 │ │ │ │ - cmneq r1, #148, 26 @ 0x2500 │ │ │ │ - movteq r1, #12164 @ 0x2f84 │ │ │ │ + cmneq r0, #196, 2 @ 0x31 │ │ │ │ + cmneq r1, #132, 26 @ 0x2100 │ │ │ │ + movteq r1, #12148 @ 0x2f74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835b14 <__cxa_atexit@plt+0x823b64> │ │ │ │ + bcc 835b24 <__cxa_atexit@plt+0x823b74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835b0c <__cxa_atexit@plt+0x823b5c> │ │ │ │ - ldr r3, [pc, #92] @ 835b1c <__cxa_atexit@plt+0x823b6c> │ │ │ │ + bhi 835b1c <__cxa_atexit@plt+0x823b6c> │ │ │ │ + ldr r3, [pc, #92] @ 835b2c <__cxa_atexit@plt+0x823b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 835b20 <__cxa_atexit@plt+0x823b70> │ │ │ │ + ldr r2, [pc, #88] @ 835b30 <__cxa_atexit@plt+0x823b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #64] @ 835b24 <__cxa_atexit@plt+0x823b74> │ │ │ │ + ldr r7, [pc, #64] @ 835b34 <__cxa_atexit@plt+0x823b84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 835b28 <__cxa_atexit@plt+0x823b78> │ │ │ │ + ldr r7, [pc, #32] @ 835b38 <__cxa_atexit@plt+0x823b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq r0, #116, 2 │ │ │ │ + cmneq r0, #100, 2 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r0, #132, 4 @ 0x40000008 │ │ │ │ - movteq r1, #11992 @ 0x2ed8 │ │ │ │ + cmneq r0, #116, 4 @ 0x40000007 │ │ │ │ + movteq r1, #11976 @ 0x2ec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 835b5c <__cxa_atexit@plt+0x823bac> │ │ │ │ + bne 835b6c <__cxa_atexit@plt+0x823bbc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 835b74 <__cxa_atexit@plt+0x823bc4> │ │ │ │ + ldr r3, [pc, #36] @ 835b84 <__cxa_atexit@plt+0x823bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 835688 <__cxa_atexit@plt+0x8236d8> │ │ │ │ + b 835698 <__cxa_atexit@plt+0x8236e8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 835b70 <__cxa_atexit@plt+0x823bc0> │ │ │ │ + ldr r3, [pc, #8] @ 835b80 <__cxa_atexit@plt+0x823bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmneq r0, #216 @ 0xd8 │ │ │ │ - cmneq r0, #236, 2 @ 0x3b │ │ │ │ - movteq r1, #11944 @ 0x2ea8 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmneq r0, #200 @ 0xc8 │ │ │ │ + cmneq r0, #220, 2 @ 0x37 │ │ │ │ + movteq r1, #11928 @ 0x2e98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835c20 <__cxa_atexit@plt+0x823c70> │ │ │ │ + bcc 835c30 <__cxa_atexit@plt+0x823c80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835c18 <__cxa_atexit@plt+0x823c68> │ │ │ │ + bhi 835c28 <__cxa_atexit@plt+0x823c78> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #100] @ 835c28 <__cxa_atexit@plt+0x823c78> │ │ │ │ + ldr sl, [pc, #100] @ 835c38 <__cxa_atexit@plt+0x823c88> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #80] @ 835c2c <__cxa_atexit@plt+0x823c7c> │ │ │ │ + ldr r1, [pc, #80] @ 835c3c <__cxa_atexit@plt+0x823c8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 835c30 <__cxa_atexit@plt+0x823c80> │ │ │ │ + ldr r2, [pc, #56] @ 835c40 <__cxa_atexit@plt+0x823c90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r0, #108 @ 0x6c │ │ │ │ - movteq r1, #11728 @ 0x2dd0 │ │ │ │ + cmneq r0, #92 @ 0x5c │ │ │ │ + movteq r1, #11712 @ 0x2dc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835c68 <__cxa_atexit@plt+0x823cb8> │ │ │ │ - ldr r3, [pc, #28] @ 835c70 <__cxa_atexit@plt+0x823cc0> │ │ │ │ + bcc 835c78 <__cxa_atexit@plt+0x823cc8> │ │ │ │ + ldr r3, [pc, #28] @ 835c80 <__cxa_atexit@plt+0x823cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 835688 <__cxa_atexit@plt+0x8236d8> │ │ │ │ + b 835698 <__cxa_atexit@plt+0x8236e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 30 @ 0x3a0 │ │ │ │ - movteq r1, #11756 @ 0x2dec │ │ │ │ + cmneq r0, #216, 30 @ 0x360 │ │ │ │ + movteq r1, #11740 @ 0x2ddc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835d74 <__cxa_atexit@plt+0x823dc4> │ │ │ │ + bcc 835d84 <__cxa_atexit@plt+0x823dd4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835d6c <__cxa_atexit@plt+0x823dbc> │ │ │ │ + bhi 835d7c <__cxa_atexit@plt+0x823dcc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr fp, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr ip, [r7, #31] │ │ │ │ sub r0, r6, #75 @ 0x4b │ │ │ │ str r0, [r6] │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov lr, r6 │ │ │ │ - ldr r4, [pc, #160] @ 835d80 <__cxa_atexit@plt+0x823dd0> │ │ │ │ + ldr r4, [pc, #160] @ 835d90 <__cxa_atexit@plt+0x823de0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [lr, #-88]! @ 0xffffffa8 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str fp, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r4, [pc, #136] @ 835d84 <__cxa_atexit@plt+0x823dd4> │ │ │ │ + ldr r4, [pc, #136] @ 835d94 <__cxa_atexit@plt+0x823de4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r4, r6, #32 │ │ │ │ stm r4, {r0, r1, r9, sl} │ │ │ │ str ip, [r6, #-80] @ 0xffffffb0 │ │ │ │ - ldr r0, [pc, #112] @ 835d88 <__cxa_atexit@plt+0x823dd8> │ │ │ │ + ldr r0, [pc, #112] @ 835d98 <__cxa_atexit@plt+0x823de8> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r6, #76 @ 0x4c │ │ │ │ stm r1, {r0, r9, sl} │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ str lr, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r4, r6 │ │ │ │ - ldr r2, [pc, #76] @ 835d8c <__cxa_atexit@plt+0x823ddc> │ │ │ │ + ldr r2, [pc, #76] @ 835d9c <__cxa_atexit@plt+0x823dec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ - ldr r2, [pc, #68] @ 835d90 <__cxa_atexit@plt+0x823de0> │ │ │ │ + ldr r2, [pc, #68] @ 835da0 <__cxa_atexit@plt+0x823df0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #92 @ 0x5c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r0, #24, 30 @ 0x60 │ │ │ │ - movteq r0, #10764 @ 0x2a0c │ │ │ │ + cmneq r0, #8, 30 │ │ │ │ + movteq r0, #10748 @ 0x29fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835dd8 <__cxa_atexit@plt+0x823e28> │ │ │ │ - ldr r3, [pc, #44] @ 835de0 <__cxa_atexit@plt+0x823e30> │ │ │ │ + bcc 835de8 <__cxa_atexit@plt+0x823e38> │ │ │ │ + ldr r3, [pc, #44] @ 835df0 <__cxa_atexit@plt+0x823e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 835de4 <__cxa_atexit@plt+0x823e34> │ │ │ │ + ldr r3, [pc, #32] @ 835df4 <__cxa_atexit@plt+0x823e44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 835de8 <__cxa_atexit@plt+0x823e38> │ │ │ │ + ldr r8, [pc, #24] @ 835df8 <__cxa_atexit@plt+0x823e48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #136, 28 @ 0x880 │ │ │ │ - cmneq r0, #168, 12 @ 0xa800000 │ │ │ │ - cmneq r0, #176, 24 @ 0xb000 │ │ │ │ - movteq r0, #10692 @ 0x29c4 │ │ │ │ + cmneq r0, #120, 28 @ 0x780 │ │ │ │ + cmneq r0, #152, 12 @ 0x9800000 │ │ │ │ + cmneq r0, #160, 24 @ 0xa000 │ │ │ │ + movteq r0, #10676 @ 0x29b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835e58 <__cxa_atexit@plt+0x823ea8> │ │ │ │ + bcc 835e68 <__cxa_atexit@plt+0x823eb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835e50 <__cxa_atexit@plt+0x823ea0> │ │ │ │ - ldr r3, [pc, #68] @ 835e60 <__cxa_atexit@plt+0x823eb0> │ │ │ │ + bhi 835e60 <__cxa_atexit@plt+0x823eb0> │ │ │ │ + ldr r3, [pc, #68] @ 835e70 <__cxa_atexit@plt+0x823ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 835e64 <__cxa_atexit@plt+0x823eb4> │ │ │ │ + ldr r3, [pc, #52] @ 835e74 <__cxa_atexit@plt+0x823ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 835e68 <__cxa_atexit@plt+0x823eb8> │ │ │ │ + ldr r7, [pc, #36] @ 835e78 <__cxa_atexit@plt+0x823ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 835e6c <__cxa_atexit@plt+0x823ebc> │ │ │ │ + ldr r9, [pc, #32] @ 835e7c <__cxa_atexit@plt+0x823ecc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #32, 28 @ 0x200 │ │ │ │ + cmneq r0, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r0, #80, 30 @ 0x140 │ │ │ │ - msreq SPSR_, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r0, #64, 30 @ 0x100 │ │ │ │ + msreq SPSR_, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835e9c <__cxa_atexit@plt+0x823eec> │ │ │ │ - ldr r3, [pc, #24] @ 835ea4 <__cxa_atexit@plt+0x823ef4> │ │ │ │ + bcc 835eac <__cxa_atexit@plt+0x823efc> │ │ │ │ + ldr r3, [pc, #24] @ 835eb4 <__cxa_atexit@plt+0x823f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #176, 26 @ 0x2c00 │ │ │ │ - movteq r0, #10524 @ 0x291c │ │ │ │ + cmneq r0, #160, 26 @ 0x2800 │ │ │ │ + movteq r0, #10508 @ 0x290c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835f24 <__cxa_atexit@plt+0x823f74> │ │ │ │ + bcc 835f34 <__cxa_atexit@plt+0x823f84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835f1c <__cxa_atexit@plt+0x823f6c> │ │ │ │ - ldr r3, [pc, #84] @ 835f2c <__cxa_atexit@plt+0x823f7c> │ │ │ │ + bhi 835f2c <__cxa_atexit@plt+0x823f7c> │ │ │ │ + ldr r3, [pc, #84] @ 835f3c <__cxa_atexit@plt+0x823f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 835f30 <__cxa_atexit@plt+0x823f80> │ │ │ │ + ldr r2, [pc, #80] @ 835f40 <__cxa_atexit@plt+0x823f90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 835f34 <__cxa_atexit@plt+0x823f84> │ │ │ │ + ldr r1, [pc, #60] @ 835f44 <__cxa_atexit@plt+0x823f94> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 835f38 <__cxa_atexit@plt+0x823f88> │ │ │ │ + ldr r7, [pc, #32] @ 835f48 <__cxa_atexit@plt+0x823f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #92, 26 @ 0x1700 │ │ │ │ + cmneq r0, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r0, #56, 26 @ 0xe00 │ │ │ │ - movteq r1, #11060 @ 0x2b34 │ │ │ │ + cmneq r0, #40, 26 @ 0xa00 │ │ │ │ + movteq r1, #11044 @ 0x2b24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 835fe8 <__cxa_atexit@plt+0x824038> │ │ │ │ + bcc 835ff8 <__cxa_atexit@plt+0x824048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 835fe0 <__cxa_atexit@plt+0x824030> │ │ │ │ + bhi 835ff0 <__cxa_atexit@plt+0x824040> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ add sl, r7, #19 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #100] @ 835ff0 <__cxa_atexit@plt+0x824040> │ │ │ │ + ldr r8, [pc, #100] @ 836000 <__cxa_atexit@plt+0x824050> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #96] @ 835ff4 <__cxa_atexit@plt+0x824044> │ │ │ │ + ldr ip, [pc, #96] @ 836004 <__cxa_atexit@plt+0x824054> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #56] @ 835ff8 <__cxa_atexit@plt+0x824048> │ │ │ │ + ldr r2, [pc, #56] @ 836008 <__cxa_atexit@plt+0x824058> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r0, #164, 24 @ 0xa400 │ │ │ │ - movteq r0, #10092 @ 0x276c │ │ │ │ + cmneq r0, #148, 24 @ 0x9400 │ │ │ │ + movteq r0, #10076 @ 0x275c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836038 <__cxa_atexit@plt+0x824088> │ │ │ │ - ldr r3, [pc, #36] @ 836040 <__cxa_atexit@plt+0x824090> │ │ │ │ + bcc 836048 <__cxa_atexit@plt+0x824098> │ │ │ │ + ldr r3, [pc, #36] @ 836050 <__cxa_atexit@plt+0x8240a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 836044 <__cxa_atexit@plt+0x824094> │ │ │ │ + ldr r7, [pc, #24] @ 836054 <__cxa_atexit@plt+0x8240a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 836048 <__cxa_atexit@plt+0x824098> │ │ │ │ + ldr r8, [pc, #20] @ 836058 <__cxa_atexit@plt+0x8240a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #32, 24 @ 0x2000 │ │ │ │ - cmneq r0, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r0, #16, 24 @ 0x1000 │ │ │ │ cmneq r0, #184, 4 @ 0x8000000b │ │ │ │ - movteq r0, #10000 @ 0x2710 │ │ │ │ + cmneq r0, #168, 4 @ 0x8000000a │ │ │ │ + movteq r0, #9984 @ 0x2700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836084 <__cxa_atexit@plt+0x8240d4> │ │ │ │ - ldr r3, [pc, #32] @ 83608c <__cxa_atexit@plt+0x8240dc> │ │ │ │ + bcc 836094 <__cxa_atexit@plt+0x8240e4> │ │ │ │ + ldr r3, [pc, #32] @ 83609c <__cxa_atexit@plt+0x8240ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 836090 <__cxa_atexit@plt+0x8240e0> │ │ │ │ + ldr r7, [pc, #16] @ 8360a0 <__cxa_atexit@plt+0x8240f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #208, 22 @ 0x34000 │ │ │ │ - cmneq r0, #36, 22 @ 0x9000 │ │ │ │ + cmneq r0, #192, 22 @ 0x30000 │ │ │ │ + cmneq r0, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r0, #9932 @ 0x26cc │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r0, #9916 @ 0x26bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83613c <__cxa_atexit@plt+0x82418c> │ │ │ │ + bcc 83614c <__cxa_atexit@plt+0x82419c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836134 <__cxa_atexit@plt+0x824184> │ │ │ │ - ldr r3, [pc, #104] @ 836144 <__cxa_atexit@plt+0x824194> │ │ │ │ + bhi 836144 <__cxa_atexit@plt+0x824194> │ │ │ │ + ldr r3, [pc, #104] @ 836154 <__cxa_atexit@plt+0x8241a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 836148 <__cxa_atexit@plt+0x824198> │ │ │ │ + ldr r2, [pc, #100] @ 836158 <__cxa_atexit@plt+0x8241a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 83614c <__cxa_atexit@plt+0x82419c> │ │ │ │ + ldr r1, [pc, #96] @ 83615c <__cxa_atexit@plt+0x8241ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 836150 <__cxa_atexit@plt+0x8241a0> │ │ │ │ + ldr r0, [pc, #92] @ 836160 <__cxa_atexit@plt+0x8241b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 836154 <__cxa_atexit@plt+0x8241a4> │ │ │ │ + ldr r7, [pc, #44] @ 836164 <__cxa_atexit@plt+0x8241b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 836158 <__cxa_atexit@plt+0x8241a8> │ │ │ │ + ldr r9, [pc, #40] @ 836168 <__cxa_atexit@plt+0x8241b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r0, #72, 22 @ 0x12000 │ │ │ │ - cmneq r0, #108, 24 @ 0x6c00 │ │ │ │ - cmneq r0, #36, 20 @ 0x24000 │ │ │ │ + cmneq r0, #56, 22 @ 0xe000 │ │ │ │ + cmneq r0, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r0, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836188 <__cxa_atexit@plt+0x8241d8> │ │ │ │ - ldr r3, [pc, #24] @ 836190 <__cxa_atexit@plt+0x8241e0> │ │ │ │ + bcc 836198 <__cxa_atexit@plt+0x8241e8> │ │ │ │ + ldr r3, [pc, #24] @ 8361a0 <__cxa_atexit@plt+0x8241f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #196, 20 @ 0xc4000 │ │ │ │ - movteq r0, #9724 @ 0x25fc │ │ │ │ + cmneq r0, #180, 20 @ 0xb4000 │ │ │ │ + movteq r0, #9708 @ 0x25ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836210 <__cxa_atexit@plt+0x824260> │ │ │ │ + bcc 836220 <__cxa_atexit@plt+0x824270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836208 <__cxa_atexit@plt+0x824258> │ │ │ │ - ldr r3, [pc, #84] @ 836218 <__cxa_atexit@plt+0x824268> │ │ │ │ + bhi 836218 <__cxa_atexit@plt+0x824268> │ │ │ │ + ldr r3, [pc, #84] @ 836228 <__cxa_atexit@plt+0x824278> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83621c <__cxa_atexit@plt+0x82426c> │ │ │ │ + ldr r2, [pc, #80] @ 83622c <__cxa_atexit@plt+0x82427c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 836220 <__cxa_atexit@plt+0x824270> │ │ │ │ + ldr r1, [pc, #60] @ 836230 <__cxa_atexit@plt+0x824280> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 836224 <__cxa_atexit@plt+0x824274> │ │ │ │ + ldr r7, [pc, #32] @ 836234 <__cxa_atexit@plt+0x824284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #112, 20 @ 0x70000 │ │ │ │ + cmneq r0, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r0, #76, 20 @ 0x4c000 │ │ │ │ - movteq r1, #10312 @ 0x2848 │ │ │ │ + cmneq r0, #60, 20 @ 0x3c000 │ │ │ │ + movteq r1, #10296 @ 0x2838 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8362cc <__cxa_atexit@plt+0x82431c> │ │ │ │ + bcc 8362dc <__cxa_atexit@plt+0x82432c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8362c4 <__cxa_atexit@plt+0x824314> │ │ │ │ + bhi 8362d4 <__cxa_atexit@plt+0x824324> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ - ldr ip, [pc, #96] @ 8362d4 <__cxa_atexit@plt+0x824324> │ │ │ │ + ldr ip, [pc, #96] @ 8362e4 <__cxa_atexit@plt+0x824334> │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #84] @ 8362d8 <__cxa_atexit@plt+0x824328> │ │ │ │ + ldr r0, [pc, #84] @ 8362e8 <__cxa_atexit@plt+0x824338> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ - ldr r2, [pc, #56] @ 8362dc <__cxa_atexit@plt+0x82432c> │ │ │ │ + ldr r2, [pc, #56] @ 8362ec <__cxa_atexit@plt+0x82433c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r0, #192, 18 @ 0x300000 │ │ │ │ - movteq r0, #8988 @ 0x231c │ │ │ │ + cmneq r0, #176, 18 @ 0x2c0000 │ │ │ │ + movteq r0, #8972 @ 0x230c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836318 <__cxa_atexit@plt+0x824368> │ │ │ │ - ldr r3, [pc, #32] @ 836320 <__cxa_atexit@plt+0x824370> │ │ │ │ + bcc 836328 <__cxa_atexit@plt+0x824378> │ │ │ │ + ldr r3, [pc, #32] @ 836330 <__cxa_atexit@plt+0x824380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 836324 <__cxa_atexit@plt+0x824374> │ │ │ │ + ldr r7, [pc, #16] @ 836334 <__cxa_atexit@plt+0x824384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 18 @ 0xf0000 │ │ │ │ - cmneq r0, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ + cmneq r0, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836354 <__cxa_atexit@plt+0x8243a4> │ │ │ │ - ldr r3, [pc, #24] @ 83635c <__cxa_atexit@plt+0x8243ac> │ │ │ │ + bcc 836364 <__cxa_atexit@plt+0x8243b4> │ │ │ │ + ldr r3, [pc, #24] @ 83636c <__cxa_atexit@plt+0x8243bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 16 @ 0xf80000 │ │ │ │ - movteq r0, #8872 @ 0x22a8 │ │ │ │ + cmneq r0, #232, 16 @ 0xe80000 │ │ │ │ + movteq r0, #8856 @ 0x2298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8363dc <__cxa_atexit@plt+0x82442c> │ │ │ │ + bcc 8363ec <__cxa_atexit@plt+0x82443c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8363d4 <__cxa_atexit@plt+0x824424> │ │ │ │ - ldr r3, [pc, #84] @ 8363e4 <__cxa_atexit@plt+0x824434> │ │ │ │ + bhi 8363e4 <__cxa_atexit@plt+0x824434> │ │ │ │ + ldr r3, [pc, #84] @ 8363f4 <__cxa_atexit@plt+0x824444> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8363e8 <__cxa_atexit@plt+0x824438> │ │ │ │ + ldr r2, [pc, #80] @ 8363f8 <__cxa_atexit@plt+0x824448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8363ec <__cxa_atexit@plt+0x82443c> │ │ │ │ + ldr r1, [pc, #60] @ 8363fc <__cxa_atexit@plt+0x82444c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8363f0 <__cxa_atexit@plt+0x824440> │ │ │ │ + ldr r7, [pc, #32] @ 836400 <__cxa_atexit@plt+0x824450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #164, 16 @ 0xa40000 │ │ │ │ + cmneq r0, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #128, 16 @ 0x800000 │ │ │ │ - movteq r1, #9852 @ 0x267c │ │ │ │ + cmneq r0, #112, 16 @ 0x700000 │ │ │ │ + movteq r1, #9836 @ 0x266c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836424 <__cxa_atexit@plt+0x824474> │ │ │ │ - ldr r3, [pc, #28] @ 836434 <__cxa_atexit@plt+0x824484> │ │ │ │ + bcc 836434 <__cxa_atexit@plt+0x824484> │ │ │ │ + ldr r3, [pc, #28] @ 836444 <__cxa_atexit@plt+0x824494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 836438 <__cxa_atexit@plt+0x824488> │ │ │ │ + ldr r7, [pc, #12] @ 836448 <__cxa_atexit@plt+0x824498> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r1, #9824 @ 0x2660 │ │ │ │ - movteq r1, #9784 @ 0x2638 │ │ │ │ + movteq r1, #9808 @ 0x2650 │ │ │ │ + movteq r1, #9768 @ 0x2628 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 836460 <__cxa_atexit@plt+0x8244b0> │ │ │ │ + ldr r3, [pc, #16] @ 836470 <__cxa_atexit@plt+0x8244c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r1, #9744 @ 0x2610 │ │ │ │ + movteq r1, #9728 @ 0x2600 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8364f0 <__cxa_atexit@plt+0x824540> │ │ │ │ + bhi 836500 <__cxa_atexit@plt+0x824550> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r9, [pc, #92] @ 8364fc <__cxa_atexit@plt+0x82454c> │ │ │ │ + ldr r9, [pc, #92] @ 83650c <__cxa_atexit@plt+0x82455c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 836500 <__cxa_atexit@plt+0x824550> │ │ │ │ + ldr sl, [pc, #88] @ 836510 <__cxa_atexit@plt+0x824560> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r0, r1, r7, lr} │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 836504 <__cxa_atexit@plt+0x824554> │ │ │ │ + ldr r3, [pc, #52] @ 836514 <__cxa_atexit@plt+0x824564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r0, #148, 14 @ 0x2500000 │ │ │ │ - movteq r0, #12056 @ 0x2f18 │ │ │ │ + cmneq r0, #132, 14 @ 0x2100000 │ │ │ │ + movteq r0, #12040 @ 0x2f08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836544 <__cxa_atexit@plt+0x824594> │ │ │ │ - ldr r3, [pc, #36] @ 83654c <__cxa_atexit@plt+0x82459c> │ │ │ │ + bcc 836554 <__cxa_atexit@plt+0x8245a4> │ │ │ │ + ldr r3, [pc, #36] @ 83655c <__cxa_atexit@plt+0x8245ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 836550 <__cxa_atexit@plt+0x8245a0> │ │ │ │ + ldr r7, [pc, #16] @ 836560 <__cxa_atexit@plt+0x8245b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #20, 14 @ 0x500000 │ │ │ │ - cmneq r0, #104, 12 @ 0x6800000 │ │ │ │ - movteq r0, #11992 @ 0x2ed8 │ │ │ │ + cmneq r0, #4, 14 @ 0x100000 │ │ │ │ + cmneq r0, #88, 12 @ 0x5800000 │ │ │ │ + movteq r0, #11976 @ 0x2ec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8365c4 <__cxa_atexit@plt+0x824614> │ │ │ │ + bcc 8365d4 <__cxa_atexit@plt+0x824624> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8365bc <__cxa_atexit@plt+0x82460c> │ │ │ │ - ldr r3, [pc, #72] @ 8365cc <__cxa_atexit@plt+0x82461c> │ │ │ │ + bhi 8365cc <__cxa_atexit@plt+0x82461c> │ │ │ │ + ldr r3, [pc, #72] @ 8365dc <__cxa_atexit@plt+0x82462c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8365d0 <__cxa_atexit@plt+0x824620> │ │ │ │ + ldr r7, [pc, #48] @ 8365e0 <__cxa_atexit@plt+0x824630> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8365d4 <__cxa_atexit@plt+0x824624> │ │ │ │ + ldr r7, [pc, #28] @ 8365e4 <__cxa_atexit@plt+0x824634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #184, 12 @ 0xb800000 │ │ │ │ + cmneq r0, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r0, #28, 30 @ 0x70 │ │ │ │ - movteq r0, #11848 @ 0x2e48 │ │ │ │ + cmneq r0, #12, 30 @ 0x30 │ │ │ │ + movteq r0, #11832 @ 0x2e38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836614 <__cxa_atexit@plt+0x824664> │ │ │ │ - ldr r3, [pc, #36] @ 83661c <__cxa_atexit@plt+0x82466c> │ │ │ │ + bcc 836624 <__cxa_atexit@plt+0x824674> │ │ │ │ + ldr r3, [pc, #36] @ 83662c <__cxa_atexit@plt+0x82467c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 836620 <__cxa_atexit@plt+0x824670> │ │ │ │ + ldr r7, [pc, #16] @ 836630 <__cxa_atexit@plt+0x824680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 12 @ 0x4400000 │ │ │ │ - cmneq r0, #152, 10 @ 0x26000000 │ │ │ │ - movteq r0, #12256 @ 0x2fe0 │ │ │ │ + cmneq r0, #52, 12 @ 0x3400000 │ │ │ │ + cmneq r0, #136, 10 @ 0x22000000 │ │ │ │ + movteq r0, #12240 @ 0x2fd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836694 <__cxa_atexit@plt+0x8246e4> │ │ │ │ + bcc 8366a4 <__cxa_atexit@plt+0x8246f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83668c <__cxa_atexit@plt+0x8246dc> │ │ │ │ - ldr r3, [pc, #72] @ 83669c <__cxa_atexit@plt+0x8246ec> │ │ │ │ + bhi 83669c <__cxa_atexit@plt+0x8246ec> │ │ │ │ + ldr r3, [pc, #72] @ 8366ac <__cxa_atexit@plt+0x8246fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8366a0 <__cxa_atexit@plt+0x8246f0> │ │ │ │ + ldr r7, [pc, #48] @ 8366b0 <__cxa_atexit@plt+0x824700> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8366a4 <__cxa_atexit@plt+0x8246f4> │ │ │ │ + ldr r7, [pc, #28] @ 8366b4 <__cxa_atexit@plt+0x824704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq r0, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r0, #36, 22 @ 0x9000 │ │ │ │ - movteq r0, #12136 @ 0x2f68 │ │ │ │ + cmneq r0, #20, 22 @ 0x5000 │ │ │ │ + movteq r0, #12120 @ 0x2f58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836710 <__cxa_atexit@plt+0x824760> │ │ │ │ - ldr r3, [pc, #80] @ 836720 <__cxa_atexit@plt+0x824770> │ │ │ │ + bhi 836720 <__cxa_atexit@plt+0x824770> │ │ │ │ + ldr r3, [pc, #80] @ 836730 <__cxa_atexit@plt+0x824780> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 836724 <__cxa_atexit@plt+0x824774> │ │ │ │ + ldr r1, [pc, #68] @ 836734 <__cxa_atexit@plt+0x824784> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r6, {r2, r8} │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 836728 <__cxa_atexit@plt+0x824778> │ │ │ │ + ldr r7, [pc, #28] @ 836738 <__cxa_atexit@plt+0x824788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmneq r0, #128, 12 @ 0x8000000 │ │ │ │ - movteq r1, #9296 @ 0x2450 │ │ │ │ + cmneq r0, #112, 12 @ 0x7000000 │ │ │ │ + movteq r1, #9280 @ 0x2440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83679c <__cxa_atexit@plt+0x8247ec> │ │ │ │ + bcc 8367ac <__cxa_atexit@plt+0x8247fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836794 <__cxa_atexit@plt+0x8247e4> │ │ │ │ - ldr r3, [pc, #72] @ 8367a4 <__cxa_atexit@plt+0x8247f4> │ │ │ │ + bhi 8367a4 <__cxa_atexit@plt+0x8247f4> │ │ │ │ + ldr r3, [pc, #72] @ 8367b4 <__cxa_atexit@plt+0x824804> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 8367a8 <__cxa_atexit@plt+0x8247f8> │ │ │ │ + ldr r2, [pc, #68] @ 8367b8 <__cxa_atexit@plt+0x824808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 8367ac <__cxa_atexit@plt+0x8247fc> │ │ │ │ + ldr r7, [pc, #36] @ 8367bc <__cxa_atexit@plt+0x82480c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 8367b0 <__cxa_atexit@plt+0x824800> │ │ │ │ + ldr r9, [pc, #32] @ 8367c0 <__cxa_atexit@plt+0x824810> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ - cmneq r0, #12, 12 @ 0xc00000 │ │ │ │ - cmneq r0, #104, 28 @ 0x680 │ │ │ │ - movteq r1, #9180 @ 0x23dc │ │ │ │ + cmneq r0, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r0, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r0, #88, 28 @ 0x580 │ │ │ │ + movteq r1, #9164 @ 0x23cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836824 <__cxa_atexit@plt+0x824874> │ │ │ │ + bcc 836834 <__cxa_atexit@plt+0x824884> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83681c <__cxa_atexit@plt+0x82486c> │ │ │ │ - ldr r3, [pc, #72] @ 83682c <__cxa_atexit@plt+0x82487c> │ │ │ │ + bhi 83682c <__cxa_atexit@plt+0x82487c> │ │ │ │ + ldr r3, [pc, #72] @ 83683c <__cxa_atexit@plt+0x82488c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 836830 <__cxa_atexit@plt+0x824880> │ │ │ │ + ldr r2, [pc, #52] @ 836840 <__cxa_atexit@plt+0x824890> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 836834 <__cxa_atexit@plt+0x824884> │ │ │ │ + ldr r7, [pc, #36] @ 836844 <__cxa_atexit@plt+0x824894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 836838 <__cxa_atexit@plt+0x824888> │ │ │ │ + ldr r8, [pc, #32] @ 836848 <__cxa_atexit@plt+0x824898> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #88, 8 @ 0x58000000 │ │ │ │ + cmneq r0, #72, 8 @ 0x48000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #132, 10 @ 0x21000000 │ │ │ │ - cmneq r0, #60, 14 @ 0xf00000 │ │ │ │ - movteq r1, #9060 @ 0x2364 │ │ │ │ + cmneq r0, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r0, #44, 14 @ 0xb00000 │ │ │ │ + movteq r1, #9044 @ 0x2354 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8368ac <__cxa_atexit@plt+0x8248fc> │ │ │ │ + bcc 8368bc <__cxa_atexit@plt+0x82490c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8368a4 <__cxa_atexit@plt+0x8248f4> │ │ │ │ - ldr r3, [pc, #72] @ 8368b4 <__cxa_atexit@plt+0x824904> │ │ │ │ + bhi 8368b4 <__cxa_atexit@plt+0x824904> │ │ │ │ + ldr r3, [pc, #72] @ 8368c4 <__cxa_atexit@plt+0x824914> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8368b8 <__cxa_atexit@plt+0x824908> │ │ │ │ + ldr r7, [pc, #48] @ 8368c8 <__cxa_atexit@plt+0x824918> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8368bc <__cxa_atexit@plt+0x82490c> │ │ │ │ + ldr r7, [pc, #28] @ 8368cc <__cxa_atexit@plt+0x82491c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r0, #192, 6 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r0, #148, 28 @ 0x940 │ │ │ │ - movteq r1, #8788 @ 0x2254 │ │ │ │ + cmneq r0, #132, 28 @ 0x840 │ │ │ │ + movteq r1, #8772 @ 0x2244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8368f8 <__cxa_atexit@plt+0x824948> │ │ │ │ - ldr r3, [pc, #32] @ 836900 <__cxa_atexit@plt+0x824950> │ │ │ │ + bcc 836908 <__cxa_atexit@plt+0x824958> │ │ │ │ + ldr r3, [pc, #32] @ 836910 <__cxa_atexit@plt+0x824960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 836904 <__cxa_atexit@plt+0x824954> │ │ │ │ + ldr r7, [pc, #16] @ 836914 <__cxa_atexit@plt+0x824964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 6 @ 0x70000001 │ │ │ │ - cmneq r0, #116, 24 @ 0x7400 │ │ │ │ - movteq r1, #8728 @ 0x2218 │ │ │ │ + cmneq r0, #76, 6 @ 0x30000001 │ │ │ │ + cmneq r0, #100, 24 @ 0x6400 │ │ │ │ + movteq r1, #8712 @ 0x2208 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83696c <__cxa_atexit@plt+0x8249bc> │ │ │ │ + bcc 83697c <__cxa_atexit@plt+0x8249cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836964 <__cxa_atexit@plt+0x8249b4> │ │ │ │ - ldr r3, [pc, #60] @ 836974 <__cxa_atexit@plt+0x8249c4> │ │ │ │ + bhi 836974 <__cxa_atexit@plt+0x8249c4> │ │ │ │ + ldr r3, [pc, #60] @ 836984 <__cxa_atexit@plt+0x8249d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 836978 <__cxa_atexit@plt+0x8249c8> │ │ │ │ + ldr r3, [pc, #44] @ 836988 <__cxa_atexit@plt+0x8249d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83697c <__cxa_atexit@plt+0x8249cc> │ │ │ │ + ldr r7, [pc, #28] @ 83698c <__cxa_atexit@plt+0x8249dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4, 6 @ 0x10000000 │ │ │ │ + cmneq r0, #244, 4 @ 0x4000000f │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #244, 10 @ 0x3d000000 │ │ │ │ - movteq r1, #8624 @ 0x21b0 │ │ │ │ + cmneq r0, #228, 10 @ 0x39000000 │ │ │ │ + movteq r1, #8608 @ 0x21a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8369f8 <__cxa_atexit@plt+0x824a48> │ │ │ │ + bcc 836a08 <__cxa_atexit@plt+0x824a58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8369f0 <__cxa_atexit@plt+0x824a40> │ │ │ │ - ldr r3, [pc, #80] @ 836a00 <__cxa_atexit@plt+0x824a50> │ │ │ │ + bhi 836a00 <__cxa_atexit@plt+0x824a50> │ │ │ │ + ldr r3, [pc, #80] @ 836a10 <__cxa_atexit@plt+0x824a60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 836a04 <__cxa_atexit@plt+0x824a54> │ │ │ │ + ldr r2, [pc, #76] @ 836a14 <__cxa_atexit@plt+0x824a64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #56] @ 836a08 <__cxa_atexit@plt+0x824a58> │ │ │ │ + ldr r7, [pc, #56] @ 836a18 <__cxa_atexit@plt+0x824a68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 836a0c <__cxa_atexit@plt+0x824a5c> │ │ │ │ + ldr r7, [pc, #32] @ 836a1c <__cxa_atexit@plt+0x824a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq r0, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r0, #116, 4 @ 0x40000007 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmneq r0, #160, 6 @ 0x80000002 │ │ │ │ + cmneq r0, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r5, #8 │ │ │ │ ldr r7, [r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #7604 @ 0x1db4 @ │ │ │ │ + movteq pc, #7588 @ 0x1da4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836a74 <__cxa_atexit@plt+0x824ac4> │ │ │ │ - ldr r3, [pc, #32] @ 836a7c <__cxa_atexit@plt+0x824acc> │ │ │ │ + bcc 836a84 <__cxa_atexit@plt+0x824ad4> │ │ │ │ + ldr r3, [pc, #32] @ 836a8c <__cxa_atexit@plt+0x824adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 836a80 <__cxa_atexit@plt+0x824ad0> │ │ │ │ + ldr r7, [pc, #16] @ 836a90 <__cxa_atexit@plt+0x824ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #224, 2 @ 0x38 │ │ │ │ - cmneq r0, #28 │ │ │ │ - movteq r0, #10976 @ 0x2ae0 │ │ │ │ + cmneq r0, #208, 2 @ 0x34 │ │ │ │ + cmneq r0, #12 │ │ │ │ + movteq r0, #10960 @ 0x2ad0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r7, [pc, #4] @ 836aa4 <__cxa_atexit@plt+0x824af4> │ │ │ │ + ldr r7, [pc, #4] @ 836ab4 <__cxa_atexit@plt+0x824b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - msreq SPSR_, #232, 20 @ 0xe8000 │ │ │ │ - movteq r1, #8280 @ 0x2058 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + msreq SPSR_, #216, 20 @ 0xd8000 │ │ │ │ + movteq r1, #8264 @ 0x2048 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836b28 <__cxa_atexit@plt+0x824b78> │ │ │ │ + bcc 836b38 <__cxa_atexit@plt+0x824b88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836b20 <__cxa_atexit@plt+0x824b70> │ │ │ │ - ldr r3, [pc, #88] @ 836b30 <__cxa_atexit@plt+0x824b80> │ │ │ │ + bhi 836b30 <__cxa_atexit@plt+0x824b80> │ │ │ │ + ldr r3, [pc, #88] @ 836b40 <__cxa_atexit@plt+0x824b90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 836b34 <__cxa_atexit@plt+0x824b84> │ │ │ │ + ldr r2, [pc, #84] @ 836b44 <__cxa_atexit@plt+0x824b94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 836b38 <__cxa_atexit@plt+0x824b88> │ │ │ │ + ldr r1, [pc, #80] @ 836b48 <__cxa_atexit@plt+0x824b98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #-16]! │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 836b3c <__cxa_atexit@plt+0x824b8c> │ │ │ │ + ldr r3, [pc, #52] @ 836b4c <__cxa_atexit@plt+0x824b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 836b40 <__cxa_atexit@plt+0x824b90> │ │ │ │ + ldr r8, [pc, #36] @ 836b50 <__cxa_atexit@plt+0x824ba0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7ea4 <__cxa_atexit@plt+0xba5ef4> │ │ │ │ + b bb7eb4 <__cxa_atexit@plt+0xba5f04> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #84, 2 │ │ │ │ - cmneq r0, #56, 2 │ │ │ │ - cmneq r0, #148, 18 @ 0x250000 │ │ │ │ - movteq r0, #12284 @ 0x2ffc │ │ │ │ + cmneq r0, #68, 2 │ │ │ │ + cmneq r0, #40, 2 │ │ │ │ + cmneq r0, #132, 18 @ 0x210000 │ │ │ │ + movteq r0, #12268 @ 0x2fec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836bd0 <__cxa_atexit@plt+0x824c20> │ │ │ │ + bcc 836be0 <__cxa_atexit@plt+0x824c30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836bc8 <__cxa_atexit@plt+0x824c18> │ │ │ │ - ldr lr, [pc, #100] @ 836bd8 <__cxa_atexit@plt+0x824c28> │ │ │ │ + bhi 836bd8 <__cxa_atexit@plt+0x824c28> │ │ │ │ + ldr lr, [pc, #100] @ 836be8 <__cxa_atexit@plt+0x824c38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 836bdc <__cxa_atexit@plt+0x824c2c> │ │ │ │ + ldr r2, [pc, #96] @ 836bec <__cxa_atexit@plt+0x824c3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 836be0 <__cxa_atexit@plt+0x824c30> │ │ │ │ + ldr r3, [pc, #68] @ 836bf0 <__cxa_atexit@plt+0x824c40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 836be4 <__cxa_atexit@plt+0x824c34> │ │ │ │ + ldr r7, [pc, #32] @ 836bf4 <__cxa_atexit@plt+0x824c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r0, #192 @ 0xc0 │ │ │ │ + cmneq r0, #176 @ 0xb0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r0, #84, 4 @ 0x40000005 │ │ │ │ - movteq pc, #6596 @ 0x19c4 @ │ │ │ │ + cmneq r0, #68, 4 @ 0x40000004 │ │ │ │ + movteq pc, #6580 @ 0x19b4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836c24 <__cxa_atexit@plt+0x824c74> │ │ │ │ - ldr r8, [pc, #36] @ 836c2c <__cxa_atexit@plt+0x824c7c> │ │ │ │ + bcc 836c34 <__cxa_atexit@plt+0x824c84> │ │ │ │ + ldr r8, [pc, #36] @ 836c3c <__cxa_atexit@plt+0x824c8c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 836c30 <__cxa_atexit@plt+0x824c80> │ │ │ │ + ldr r3, [pc, #32] @ 836c40 <__cxa_atexit@plt+0x824c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 836c34 <__cxa_atexit@plt+0x824c84> │ │ │ │ + ldr r7, [pc, #20] @ 836c44 <__cxa_atexit@plt+0x824c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #66 @ 0x42 │ │ │ │ - cmneq r0, #44 @ 0x2c │ │ │ │ - cmneq r0, #92 @ 0x5c │ │ │ │ - movteq pc, #6528 @ 0x1980 @ │ │ │ │ + tsteq sp, #50 @ 0x32 │ │ │ │ + cmneq r0, #28 │ │ │ │ + cmneq r0, #76 @ 0x4c │ │ │ │ + movteq pc, #6512 @ 0x1970 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836c94 <__cxa_atexit@plt+0x824ce4> │ │ │ │ + bcc 836ca4 <__cxa_atexit@plt+0x824cf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836c8c <__cxa_atexit@plt+0x824cdc> │ │ │ │ - ldr r3, [pc, #52] @ 836c9c <__cxa_atexit@plt+0x824cec> │ │ │ │ + bhi 836c9c <__cxa_atexit@plt+0x824cec> │ │ │ │ + ldr r3, [pc, #52] @ 836cac <__cxa_atexit@plt+0x824cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 836ca0 <__cxa_atexit@plt+0x824cf0> │ │ │ │ + ldr r2, [pc, #48] @ 836cb0 <__cxa_atexit@plt+0x824d00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 836ca4 <__cxa_atexit@plt+0x824cf4> │ │ │ │ + ldr r7, [pc, #28] @ 836cb4 <__cxa_atexit@plt+0x824d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r0, #204, 30 @ 0x330 │ │ │ │ - cmneq r0, #176, 2 @ 0x2c │ │ │ │ - movteq r0, #11948 @ 0x2eac │ │ │ │ + cmneq r0, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r0, #160, 2 @ 0x28 │ │ │ │ + movteq r0, #11932 @ 0x2e9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836d34 <__cxa_atexit@plt+0x824d84> │ │ │ │ + bcc 836d44 <__cxa_atexit@plt+0x824d94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836d2c <__cxa_atexit@plt+0x824d7c> │ │ │ │ - ldr lr, [pc, #100] @ 836d3c <__cxa_atexit@plt+0x824d8c> │ │ │ │ + bhi 836d3c <__cxa_atexit@plt+0x824d8c> │ │ │ │ + ldr lr, [pc, #100] @ 836d4c <__cxa_atexit@plt+0x824d9c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 836d40 <__cxa_atexit@plt+0x824d90> │ │ │ │ + ldr r2, [pc, #96] @ 836d50 <__cxa_atexit@plt+0x824da0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 836d44 <__cxa_atexit@plt+0x824d94> │ │ │ │ + ldr r3, [pc, #68] @ 836d54 <__cxa_atexit@plt+0x824da4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 836d48 <__cxa_atexit@plt+0x824d98> │ │ │ │ + ldr r7, [pc, #32] @ 836d58 <__cxa_atexit@plt+0x824da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r0, #92, 30 @ 0x170 │ │ │ │ + cmneq r0, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq r0, #124, 10 @ 0x1f000000 │ │ │ │ - movteq r0, #11804 @ 0x2e1c │ │ │ │ + cmneq r0, #108, 10 @ 0x1b000000 │ │ │ │ + movteq r0, #11788 @ 0x2e0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836dcc <__cxa_atexit@plt+0x824e1c> │ │ │ │ + bcc 836ddc <__cxa_atexit@plt+0x824e2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836dc4 <__cxa_atexit@plt+0x824e14> │ │ │ │ - ldr r3, [pc, #88] @ 836dd4 <__cxa_atexit@plt+0x824e24> │ │ │ │ + bhi 836dd4 <__cxa_atexit@plt+0x824e24> │ │ │ │ + ldr r3, [pc, #88] @ 836de4 <__cxa_atexit@plt+0x824e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #60] @ 836dd8 <__cxa_atexit@plt+0x824e28> │ │ │ │ + ldr r0, [pc, #60] @ 836de8 <__cxa_atexit@plt+0x824e38> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 836ddc <__cxa_atexit@plt+0x824e2c> │ │ │ │ + ldr r7, [pc, #36] @ 836dec <__cxa_atexit@plt+0x824e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 836de0 <__cxa_atexit@plt+0x824e30> │ │ │ │ + ldr r8, [pc, #32] @ 836df0 <__cxa_atexit@plt+0x824e40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 28 @ 0xc00 │ │ │ │ + cmneq r0, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r0, #152, 28 @ 0x980 │ │ │ │ - msreq SPSR_, #36, 20 @ 0x24000 │ │ │ │ - movteq r0, #11244 @ 0x2bec │ │ │ │ + cmneq r0, #136, 28 @ 0x880 │ │ │ │ + msreq SPSR_, #20, 20 @ 0x14000 │ │ │ │ + movteq r0, #11228 @ 0x2bdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836e14 <__cxa_atexit@plt+0x824e64> │ │ │ │ + bcc 836e24 <__cxa_atexit@plt+0x824e74> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 8353a8 <__cxa_atexit@plt+0x8233f8> │ │ │ │ + b 8353b8 <__cxa_atexit@plt+0x823408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #11664 @ 0x2d90 │ │ │ │ + movteq r0, #11648 @ 0x2d80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836eb8 <__cxa_atexit@plt+0x824f08> │ │ │ │ + bhi 836ec8 <__cxa_atexit@plt+0x824f18> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add fp, r7, #11 │ │ │ │ ldm fp, {r0, r3, r9, sl, fp} │ │ │ │ ldr r7, [r7, #31] │ │ │ │ str lr, [sp] │ │ │ │ mov lr, r6 │ │ │ │ - ldr ip, [pc, #104] @ 836ecc <__cxa_atexit@plt+0x824f1c> │ │ │ │ + ldr ip, [pc, #104] @ 836edc <__cxa_atexit@plt+0x824f2c> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [lr, #-56]! @ 0xffffffc8 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r1, [pc, #80] @ 836ed0 <__cxa_atexit@plt+0x824f20> │ │ │ │ + ldr r1, [pc, #80] @ 836ee0 <__cxa_atexit@plt+0x824f30> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r1, r3, r9, sl} │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r7, [pc, #56] @ 836ed4 <__cxa_atexit@plt+0x824f24> │ │ │ │ + ldr r7, [pc, #56] @ 836ee4 <__cxa_atexit@plt+0x824f34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sl, #-36]! @ 0xffffffdc │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr r7, [pc, #44] @ 836ed8 <__cxa_atexit@plt+0x824f28> │ │ │ │ + ldr r7, [pc, #44] @ 836ee8 <__cxa_atexit@plt+0x824f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - msreq SPSR_, #96, 18 @ 0x180000 │ │ │ │ - movteq pc, #6392 @ 0x18f8 @ │ │ │ │ + msreq SPSR_, #80, 18 @ 0x140000 │ │ │ │ + movteq pc, #6376 @ 0x18e8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836f14 <__cxa_atexit@plt+0x824f64> │ │ │ │ - ldr r3, [pc, #32] @ 836f1c <__cxa_atexit@plt+0x824f6c> │ │ │ │ + bcc 836f24 <__cxa_atexit@plt+0x824f74> │ │ │ │ + ldr r3, [pc, #32] @ 836f2c <__cxa_atexit@plt+0x824f7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 836f20 <__cxa_atexit@plt+0x824f70> │ │ │ │ + ldr r7, [pc, #16] @ 836f30 <__cxa_atexit@plt+0x824f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #64, 26 @ 0x1000 │ │ │ │ - cmneq r0, #148, 22 @ 0x25000 │ │ │ │ - movteq r0, #8312 @ 0x2078 │ │ │ │ + cmneq r0, #48, 26 @ 0xc00 │ │ │ │ + cmneq r0, #132, 22 @ 0x21000 │ │ │ │ + movteq r0, #8296 @ 0x2068 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836f5c <__cxa_atexit@plt+0x824fac> │ │ │ │ - ldr r3, [pc, #32] @ 836f64 <__cxa_atexit@plt+0x824fb4> │ │ │ │ + bcc 836f6c <__cxa_atexit@plt+0x824fbc> │ │ │ │ + ldr r3, [pc, #32] @ 836f74 <__cxa_atexit@plt+0x824fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 836f68 <__cxa_atexit@plt+0x824fb8> │ │ │ │ + ldr r7, [pc, #16] @ 836f78 <__cxa_atexit@plt+0x824fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 24 @ 0xf800 │ │ │ │ - cmneq r0, #108, 24 @ 0x6c00 │ │ │ │ - movteq r0, #8252 @ 0x203c │ │ │ │ + cmneq r0, #232, 24 @ 0xe800 │ │ │ │ + cmneq r0, #92, 24 @ 0x5c00 │ │ │ │ + movteq r0, #8236 @ 0x202c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 836fe8 <__cxa_atexit@plt+0x825038> │ │ │ │ + bcc 836ff8 <__cxa_atexit@plt+0x825048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 836fe0 <__cxa_atexit@plt+0x825030> │ │ │ │ - ldr r3, [pc, #84] @ 836ff0 <__cxa_atexit@plt+0x825040> │ │ │ │ + bhi 836ff0 <__cxa_atexit@plt+0x825040> │ │ │ │ + ldr r3, [pc, #84] @ 837000 <__cxa_atexit@plt+0x825050> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 836ff4 <__cxa_atexit@plt+0x825044> │ │ │ │ + ldr r2, [pc, #80] @ 837004 <__cxa_atexit@plt+0x825054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 836ff8 <__cxa_atexit@plt+0x825048> │ │ │ │ + ldr r1, [pc, #60] @ 837008 <__cxa_atexit@plt+0x825058> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 836ffc <__cxa_atexit@plt+0x82504c> │ │ │ │ + ldr r7, [pc, #32] @ 83700c <__cxa_atexit@plt+0x82505c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r0, #152, 24 @ 0x9800 │ │ │ │ + cmneq r0, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r0, #116, 24 @ 0x7400 │ │ │ │ - movteq r0, #11208 @ 0x2bc8 │ │ │ │ + cmneq r0, #100, 24 @ 0x6400 │ │ │ │ + movteq r0, #11192 @ 0x2bb8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8370b0 <__cxa_atexit@plt+0x825100> │ │ │ │ + bcc 8370c0 <__cxa_atexit@plt+0x825110> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8370a8 <__cxa_atexit@plt+0x8250f8> │ │ │ │ - ldr r2, [pc, #136] @ 8370b8 <__cxa_atexit@plt+0x825108> │ │ │ │ + bhi 8370b8 <__cxa_atexit@plt+0x825108> │ │ │ │ + ldr r2, [pc, #136] @ 8370c8 <__cxa_atexit@plt+0x825118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r3, r9, sl} │ │ │ │ ldr r8, [r7, #32] │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr lr, [pc, #88] @ 8370bc <__cxa_atexit@plt+0x82510c> │ │ │ │ + ldr lr, [pc, #88] @ 8370cc <__cxa_atexit@plt+0x82511c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 8370c0 <__cxa_atexit@plt+0x825110> │ │ │ │ + ldr r1, [pc, #84] @ 8370d0 <__cxa_atexit@plt+0x825120> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r0, r3, r9, sl} │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 8370c4 <__cxa_atexit@plt+0x825114> │ │ │ │ + ldr r3, [pc, #56] @ 8370d4 <__cxa_atexit@plt+0x825124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #12, 24 @ 0xc00 │ │ │ │ + cmneq r0, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq r0, #216, 22 @ 0x36000 │ │ │ │ - movteq r0, #10692 @ 0x29c4 │ │ │ │ + cmneq r0, #200, 22 @ 0x32000 │ │ │ │ + movteq r0, #10676 @ 0x29b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837100 <__cxa_atexit@plt+0x825150> │ │ │ │ - ldr r3, [pc, #32] @ 837108 <__cxa_atexit@plt+0x825158> │ │ │ │ + bcc 837110 <__cxa_atexit@plt+0x825160> │ │ │ │ + ldr r3, [pc, #32] @ 837118 <__cxa_atexit@plt+0x825168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83710c <__cxa_atexit@plt+0x82515c> │ │ │ │ + ldr r7, [pc, #16] @ 83711c <__cxa_atexit@plt+0x82516c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #84, 22 @ 0x15000 │ │ │ │ - cmneq r0, #220, 8 @ 0xdc000000 │ │ │ │ - movteq pc, #5856 @ 0x16e0 @ │ │ │ │ + cmneq r0, #68, 22 @ 0x11000 │ │ │ │ + cmneq r0, #204, 8 @ 0xcc000000 │ │ │ │ + movteq pc, #5840 @ 0x16d0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837148 <__cxa_atexit@plt+0x825198> │ │ │ │ - ldr r3, [pc, #32] @ 837150 <__cxa_atexit@plt+0x8251a0> │ │ │ │ + bcc 837158 <__cxa_atexit@plt+0x8251a8> │ │ │ │ + ldr r3, [pc, #32] @ 837160 <__cxa_atexit@plt+0x8251b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 837154 <__cxa_atexit@plt+0x8251a4> │ │ │ │ + ldr r7, [pc, #16] @ 837164 <__cxa_atexit@plt+0x8251b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #12, 22 @ 0x3000 │ │ │ │ - cmneq r0, #72, 18 @ 0x120000 │ │ │ │ - movteq r0, #10604 @ 0x296c │ │ │ │ + cmneq r0, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r0, #56, 18 @ 0xe0000 │ │ │ │ + movteq r0, #10588 @ 0x295c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8371b0 <__cxa_atexit@plt+0x825200> │ │ │ │ - ldr r3, [pc, #60] @ 8371b8 <__cxa_atexit@plt+0x825208> │ │ │ │ + bcc 8371c0 <__cxa_atexit@plt+0x825210> │ │ │ │ + ldr r3, [pc, #60] @ 8371c8 <__cxa_atexit@plt+0x825218> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8371a4 <__cxa_atexit@plt+0x8251f4> │ │ │ │ + beq 8371b4 <__cxa_atexit@plt+0x825204> │ │ │ │ mov r7, r8 │ │ │ │ - b 8371c8 <__cxa_atexit@plt+0x825218> │ │ │ │ + b 8371d8 <__cxa_atexit@plt+0x825228> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movteq r0, #10508 @ 0x290c │ │ │ │ + movteq r0, #10492 @ 0x28fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837320 <__cxa_atexit@plt+0x825370> │ │ │ │ + bhi 837330 <__cxa_atexit@plt+0x825380> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -2135206,23 +2135210,23 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr sl, [r7, #55] @ 0x37 │ │ │ │ add r8, r7, #59 @ 0x3b │ │ │ │ ldm r8, {r1, r2, r3, r4, r8} │ │ │ │ str r9, [r6] │ │ │ │ - ldr r0, [pc, #204] @ 83732c <__cxa_atexit@plt+0x82537c> │ │ │ │ + ldr r0, [pc, #204] @ 83733c <__cxa_atexit@plt+0x82538c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-8] │ │ │ │ str fp, [r6, #-12] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #188] @ 837330 <__cxa_atexit@plt+0x825380> │ │ │ │ + ldr r0, [pc, #188] @ 837340 <__cxa_atexit@plt+0x825390> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r0, [pc, #180] @ 837334 <__cxa_atexit@plt+0x825384> │ │ │ │ + ldr r0, [pc, #180] @ 837344 <__cxa_atexit@plt+0x825394> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-4] │ │ │ │ str ip, [r5, #4] │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r5, #8] │ │ │ │ @@ -2135233,15 +2135237,15 @@ │ │ │ │ stmdb r5, {r1, r2, r3, r4, r8} │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #108] @ 837338 <__cxa_atexit@plt+0x825388> │ │ │ │ + ldr r7, [pc, #108] @ 837348 <__cxa_atexit@plt+0x825398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r5, #-48] @ 0xffffffd0 │ │ │ │ @@ -2135249,36 +2135253,36 @@ │ │ │ │ str r4, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r5, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r6 │ │ │ │ str r7, [r4, #-32]! @ 0xffffffe0 │ │ │ │ str r4, [r5, #-64]! @ 0xffffffc0 │ │ │ │ sub sl, r6, #7 │ │ │ │ - ldr r7, [pc, #48] @ 83733c <__cxa_atexit@plt+0x82538c> │ │ │ │ + ldr r7, [pc, #48] @ 83734c <__cxa_atexit@plt+0x82539c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 837340 <__cxa_atexit@plt+0x825390> │ │ │ │ + ldr r8, [pc, #44] @ 837350 <__cxa_atexit@plt+0x8253a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add fp, sp, #40 @ 0x28 │ │ │ │ ldm fp, {r4, r9, fp} │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #176, 22 @ 0x2c000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #160, 22 @ 0x28000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmneq r0, #220, 30 @ 0x370 │ │ │ │ - cmneq r0, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r0, #204, 30 @ 0x330 │ │ │ │ + cmneq r0, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837440 <__cxa_atexit@plt+0x825490> │ │ │ │ + bhi 837450 <__cxa_atexit@plt+0x8254a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -2135308,15 +2135312,15 @@ │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r3, r9, sl, ip} │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #84] @ 83744c <__cxa_atexit@plt+0x82549c> │ │ │ │ + ldr r7, [pc, #84] @ 83745c <__cxa_atexit@plt+0x8254ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r1, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r2, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -2135330,262 +2135334,262 @@ │ │ │ │ sub r7, r6, #75 @ 0x4b │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #204 @ 0xcc │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83747c <__cxa_atexit@plt+0x8254cc> │ │ │ │ - ldr r3, [pc, #24] @ 837484 <__cxa_atexit@plt+0x8254d4> │ │ │ │ + bcc 83748c <__cxa_atexit@plt+0x8254dc> │ │ │ │ + ldr r3, [pc, #24] @ 837494 <__cxa_atexit@plt+0x8254e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #208, 14 @ 0x3400000 │ │ │ │ - movteq r0, #9816 @ 0x2658 │ │ │ │ + cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ + movteq r0, #9800 @ 0x2648 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837514 <__cxa_atexit@plt+0x825564> │ │ │ │ + bcc 837524 <__cxa_atexit@plt+0x825574> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83750c <__cxa_atexit@plt+0x82555c> │ │ │ │ - ldr lr, [pc, #100] @ 83751c <__cxa_atexit@plt+0x82556c> │ │ │ │ + bhi 83751c <__cxa_atexit@plt+0x82556c> │ │ │ │ + ldr lr, [pc, #100] @ 83752c <__cxa_atexit@plt+0x82557c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 837520 <__cxa_atexit@plt+0x825570> │ │ │ │ + ldr r2, [pc, #96] @ 837530 <__cxa_atexit@plt+0x825580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 837524 <__cxa_atexit@plt+0x825574> │ │ │ │ + ldr r3, [pc, #68] @ 837534 <__cxa_atexit@plt+0x825584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ sub r9, r6, #23 │ │ │ │ - ldr r7, [pc, #32] @ 837528 <__cxa_atexit@plt+0x825578> │ │ │ │ + ldr r7, [pc, #32] @ 837538 <__cxa_atexit@plt+0x825588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - cmneq r0, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r0, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmneq r0, #72, 14 @ 0x1200000 │ │ │ │ - movteq pc, #4724 @ 0x1274 @ │ │ │ │ + cmneq r0, #56, 14 @ 0xe00000 │ │ │ │ + movteq pc, #4708 @ 0x1264 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837574 <__cxa_atexit@plt+0x8255c4> │ │ │ │ - ldr r3, [pc, #48] @ 83757c <__cxa_atexit@plt+0x8255cc> │ │ │ │ + bcc 837584 <__cxa_atexit@plt+0x8255d4> │ │ │ │ + ldr r3, [pc, #48] @ 83758c <__cxa_atexit@plt+0x8255dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 837580 <__cxa_atexit@plt+0x8255d0> │ │ │ │ + ldr r3, [pc, #36] @ 837590 <__cxa_atexit@plt+0x8255e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 837584 <__cxa_atexit@plt+0x8255d4> │ │ │ │ + ldr r8, [pc, #24] @ 837594 <__cxa_atexit@plt+0x8255e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #240, 12 @ 0xf000000 │ │ │ │ - cmneq r0, #16, 30 @ 0x40 │ │ │ │ - cmneq r0, #20, 10 @ 0x5000000 │ │ │ │ - movteq r0, #9484 @ 0x250c │ │ │ │ + cmneq r0, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r0, #0, 30 │ │ │ │ + cmneq r0, #4, 10 @ 0x1000000 │ │ │ │ + movteq r0, #9468 @ 0x24fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8375d4 <__cxa_atexit@plt+0x825624> │ │ │ │ - ldr r3, [pc, #48] @ 8375dc <__cxa_atexit@plt+0x82562c> │ │ │ │ + bcc 8375e4 <__cxa_atexit@plt+0x825634> │ │ │ │ + ldr r3, [pc, #48] @ 8375ec <__cxa_atexit@plt+0x82563c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8375c8 <__cxa_atexit@plt+0x825618> │ │ │ │ + beq 8375d8 <__cxa_atexit@plt+0x825628> │ │ │ │ mov r7, r8 │ │ │ │ - b 8375ec <__cxa_atexit@plt+0x82563c> │ │ │ │ + b 8375fc <__cxa_atexit@plt+0x82564c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r0, #9400 @ 0x24b8 │ │ │ │ + movteq r0, #9384 @ 0x24a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 837604 <__cxa_atexit@plt+0x825654> │ │ │ │ + ldr r7, [pc, #4] @ 837614 <__cxa_atexit@plt+0x825664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r0, #200, 30 @ 0x320 │ │ │ │ - movteq r0, #9372 @ 0x249c │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r0, #184, 30 @ 0x2e0 │ │ │ │ + movteq r0, #9356 @ 0x248c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837698 <__cxa_atexit@plt+0x8256e8> │ │ │ │ + bcc 8376a8 <__cxa_atexit@plt+0x8256f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837690 <__cxa_atexit@plt+0x8256e0> │ │ │ │ - ldr r3, [pc, #104] @ 8376a0 <__cxa_atexit@plt+0x8256f0> │ │ │ │ + bhi 8376a0 <__cxa_atexit@plt+0x8256f0> │ │ │ │ + ldr r3, [pc, #104] @ 8376b0 <__cxa_atexit@plt+0x825700> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 8376a4 <__cxa_atexit@plt+0x8256f4> │ │ │ │ + ldr r2, [pc, #100] @ 8376b4 <__cxa_atexit@plt+0x825704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 8376a8 <__cxa_atexit@plt+0x8256f8> │ │ │ │ + ldr r0, [pc, #76] @ 8376b8 <__cxa_atexit@plt+0x825708> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #48] @ 8376ac <__cxa_atexit@plt+0x8256fc> │ │ │ │ + ldr r7, [pc, #48] @ 8376bc <__cxa_atexit@plt+0x82570c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 8376b0 <__cxa_atexit@plt+0x825700> │ │ │ │ + ldr r7, [pc, #36] @ 8376c0 <__cxa_atexit@plt+0x825710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r0, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r0, #192, 12 @ 0xc000000 │ │ │ │ - cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ - movteq r0, #9220 @ 0x2404 │ │ │ │ + cmneq r0, #176, 12 @ 0xb000000 │ │ │ │ + cmneq r0, #28, 18 @ 0x70000 │ │ │ │ + movteq r0, #9204 @ 0x23f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83772c <__cxa_atexit@plt+0x82577c> │ │ │ │ + bcc 83773c <__cxa_atexit@plt+0x82578c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837724 <__cxa_atexit@plt+0x825774> │ │ │ │ - ldr r3, [pc, #80] @ 837734 <__cxa_atexit@plt+0x825784> │ │ │ │ + bhi 837734 <__cxa_atexit@plt+0x825784> │ │ │ │ + ldr r3, [pc, #80] @ 837744 <__cxa_atexit@plt+0x825794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 837738 <__cxa_atexit@plt+0x825788> │ │ │ │ + ldr r7, [pc, #52] @ 837748 <__cxa_atexit@plt+0x825798> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 83773c <__cxa_atexit@plt+0x82578c> │ │ │ │ + ldr r7, [pc, #28] @ 83774c <__cxa_atexit@plt+0x82579c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #88, 10 @ 0x16000000 │ │ │ │ + cmneq r0, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmneq r0, #116, 10 @ 0x1d000000 │ │ │ │ - movteq r0, #9136 @ 0x23b0 │ │ │ │ + cmneq r0, #100, 10 @ 0x19000000 │ │ │ │ + movteq r0, #9120 @ 0x23a0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8377e0 <__cxa_atexit@plt+0x825830> │ │ │ │ + bcc 8377f0 <__cxa_atexit@plt+0x825840> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8377d8 <__cxa_atexit@plt+0x825828> │ │ │ │ - ldr r3, [pc, #120] @ 8377e8 <__cxa_atexit@plt+0x825838> │ │ │ │ + bhi 8377e8 <__cxa_atexit@plt+0x825838> │ │ │ │ + ldr r3, [pc, #120] @ 8377f8 <__cxa_atexit@plt+0x825848> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #84] @ 8377ec <__cxa_atexit@plt+0x82583c> │ │ │ │ + ldr r9, [pc, #84] @ 8377fc <__cxa_atexit@plt+0x82584c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 8377f0 <__cxa_atexit@plt+0x825840> │ │ │ │ + ldr sl, [pc, #80] @ 837800 <__cxa_atexit@plt+0x825850> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 8377f4 <__cxa_atexit@plt+0x825844> │ │ │ │ + ldr r7, [pc, #32] @ 837804 <__cxa_atexit@plt+0x825854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmneq r0, #124, 8 @ 0x7c000000 │ │ │ │ - movteq r0, #9180 @ 0x23dc │ │ │ │ + cmneq r0, #108, 8 @ 0x6c000000 │ │ │ │ + movteq r0, #9164 @ 0x23cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8378ec <__cxa_atexit@plt+0x82593c> │ │ │ │ + bcc 8378fc <__cxa_atexit@plt+0x82594c> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8378e4 <__cxa_atexit@plt+0x825934> │ │ │ │ + bhi 8378f4 <__cxa_atexit@plt+0x825944> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r4, [r7, #7] │ │ │ │ add r9, r7, #11 │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ ldr r1, [r7, #23] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ @@ -2135598,82 +2135602,82 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-16] │ │ │ │ stmda r6, {r0, r3, r8, r9} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #120] @ 8378f8 <__cxa_atexit@plt+0x825948> │ │ │ │ + ldr r3, [pc, #120] @ 837908 <__cxa_atexit@plt+0x825958> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #116] @ 8378fc <__cxa_atexit@plt+0x82594c> │ │ │ │ + ldr r1, [pc, #116] @ 83790c <__cxa_atexit@plt+0x82595c> │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ str fp, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #68] @ 837900 <__cxa_atexit@plt+0x825950> │ │ │ │ + ldr r4, [pc, #68] @ 837910 <__cxa_atexit@plt+0x825960> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-72]! @ 0xffffffb8 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-28]! @ 0xffffffe4 │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r0, #168, 6 @ 0xa0000002 │ │ │ │ - movteq r0, #8584 @ 0x2188 │ │ │ │ + cmneq r0, #152, 6 @ 0x60000002 │ │ │ │ + movteq r0, #8568 @ 0x2178 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837948 <__cxa_atexit@plt+0x825998> │ │ │ │ - ldr r3, [pc, #44] @ 837950 <__cxa_atexit@plt+0x8259a0> │ │ │ │ + bcc 837958 <__cxa_atexit@plt+0x8259a8> │ │ │ │ + ldr r3, [pc, #44] @ 837960 <__cxa_atexit@plt+0x8259b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 837954 <__cxa_atexit@plt+0x8259a4> │ │ │ │ + ldr r3, [pc, #36] @ 837964 <__cxa_atexit@plt+0x8259b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 837958 <__cxa_atexit@plt+0x8259a8> │ │ │ │ + ldr r3, [pc, #24] @ 837968 <__cxa_atexit@plt+0x8259b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #24, 6 @ 0x60000000 │ │ │ │ - cmneq r0, #16, 6 @ 0x40000000 │ │ │ │ - cmneq r0, #152, 24 @ 0x9800 │ │ │ │ - movteq r0, #8824 @ 0x2278 │ │ │ │ + cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r0, #0, 6 │ │ │ │ + cmneq r0, #136, 24 @ 0x8800 │ │ │ │ + movteq r0, #8808 @ 0x2268 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837a4c <__cxa_atexit@plt+0x825a9c> │ │ │ │ + bcc 837a5c <__cxa_atexit@plt+0x825aac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837a44 <__cxa_atexit@plt+0x825a94> │ │ │ │ + bhi 837a54 <__cxa_atexit@plt+0x825aa4> │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, r8 │ │ │ │ @@ -2135682,1001 +2135686,1001 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ ldr r3, [r7, #43] @ 0x2b │ │ │ │ - ldr r4, [pc, #132] @ 837a54 <__cxa_atexit@plt+0x825aa4> │ │ │ │ + ldr r4, [pc, #132] @ 837a64 <__cxa_atexit@plt+0x825ab4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #104] @ 837a58 <__cxa_atexit@plt+0x825aa8> │ │ │ │ + ldr r3, [pc, #104] @ 837a68 <__cxa_atexit@plt+0x825ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #60] @ 837a5c <__cxa_atexit@plt+0x825aac> │ │ │ │ + ldr r4, [pc, #60] @ 837a6c <__cxa_atexit@plt+0x825abc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-8]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r0, #68, 4 @ 0x40000004 │ │ │ │ - movteq lr, #7540 @ 0x1d74 │ │ │ │ + cmneq r0, #52, 4 @ 0x40000003 │ │ │ │ + movteq lr, #7524 @ 0x1d64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837a98 <__cxa_atexit@plt+0x825ae8> │ │ │ │ - ldr r3, [pc, #32] @ 837aa0 <__cxa_atexit@plt+0x825af0> │ │ │ │ + bcc 837aa8 <__cxa_atexit@plt+0x825af8> │ │ │ │ + ldr r3, [pc, #32] @ 837ab0 <__cxa_atexit@plt+0x825b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 837aa4 <__cxa_atexit@plt+0x825af4> │ │ │ │ + ldr r7, [pc, #16] @ 837ab4 <__cxa_atexit@plt+0x825b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #188, 2 @ 0x2f │ │ │ │ - cmneq r0, #16 │ │ │ │ - movteq pc, #4840 @ 0x12e8 @ │ │ │ │ + cmneq r0, #172, 2 @ 0x2b │ │ │ │ + cmneq r0, #0 │ │ │ │ + movteq pc, #4824 @ 0x12d8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837b0c <__cxa_atexit@plt+0x825b5c> │ │ │ │ + bcc 837b1c <__cxa_atexit@plt+0x825b6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837b04 <__cxa_atexit@plt+0x825b54> │ │ │ │ - ldr r3, [pc, #60] @ 837b14 <__cxa_atexit@plt+0x825b64> │ │ │ │ + bhi 837b14 <__cxa_atexit@plt+0x825b64> │ │ │ │ + ldr r3, [pc, #60] @ 837b24 <__cxa_atexit@plt+0x825b74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 837b18 <__cxa_atexit@plt+0x825b68> │ │ │ │ + ldr r3, [pc, #44] @ 837b28 <__cxa_atexit@plt+0x825b78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 837b1c <__cxa_atexit@plt+0x825b6c> │ │ │ │ + ldr r7, [pc, #28] @ 837b2c <__cxa_atexit@plt+0x825b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #100, 2 │ │ │ │ + cmneq r0, #84, 2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837b4c <__cxa_atexit@plt+0x825b9c> │ │ │ │ - ldr r3, [pc, #24] @ 837b54 <__cxa_atexit@plt+0x825ba4> │ │ │ │ + bcc 837b5c <__cxa_atexit@plt+0x825bac> │ │ │ │ + ldr r3, [pc, #24] @ 837b64 <__cxa_atexit@plt+0x825bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #0, 2 │ │ │ │ - movteq pc, #4680 @ 0x1248 @ │ │ │ │ + cmneq r0, #240 @ 0xf0 │ │ │ │ + movteq pc, #4664 @ 0x1238 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837bd4 <__cxa_atexit@plt+0x825c24> │ │ │ │ + bcc 837be4 <__cxa_atexit@plt+0x825c34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837bcc <__cxa_atexit@plt+0x825c1c> │ │ │ │ - ldr r3, [pc, #84] @ 837bdc <__cxa_atexit@plt+0x825c2c> │ │ │ │ + bhi 837bdc <__cxa_atexit@plt+0x825c2c> │ │ │ │ + ldr r3, [pc, #84] @ 837bec <__cxa_atexit@plt+0x825c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 837be0 <__cxa_atexit@plt+0x825c30> │ │ │ │ + ldr r2, [pc, #80] @ 837bf0 <__cxa_atexit@plt+0x825c40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 837be4 <__cxa_atexit@plt+0x825c34> │ │ │ │ + ldr r1, [pc, #60] @ 837bf4 <__cxa_atexit@plt+0x825c44> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 837be8 <__cxa_atexit@plt+0x825c38> │ │ │ │ + ldr r7, [pc, #32] @ 837bf8 <__cxa_atexit@plt+0x825c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #172 @ 0xac │ │ │ │ + cmneq r0, #156 @ 0x9c │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r0, #136 @ 0x88 │ │ │ │ - movteq pc, #8184 @ 0x1ff8 @ │ │ │ │ + cmneq r0, #120 @ 0x78 │ │ │ │ + movteq pc, #8168 @ 0x1fe8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837ccc <__cxa_atexit@plt+0x825d1c> │ │ │ │ + bcc 837cdc <__cxa_atexit@plt+0x825d2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837cc4 <__cxa_atexit@plt+0x825d14> │ │ │ │ + bhi 837cd4 <__cxa_atexit@plt+0x825d24> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ str r2, [sp] │ │ │ │ add r2, r7, #27 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ - ldr r4, [pc, #132] @ 837cd4 <__cxa_atexit@plt+0x825d24> │ │ │ │ + ldr r4, [pc, #132] @ 837ce4 <__cxa_atexit@plt+0x825d34> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r8, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r2, [pc, #104] @ 837cd8 <__cxa_atexit@plt+0x825d28> │ │ │ │ + ldr r2, [pc, #104] @ 837ce8 <__cxa_atexit@plt+0x825d38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #64] @ 837cdc <__cxa_atexit@plt+0x825d2c> │ │ │ │ + ldr r4, [pc, #64] @ 837cec <__cxa_atexit@plt+0x825d3c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r0, #200, 30 @ 0x320 │ │ │ │ - movteq lr, #6428 @ 0x191c │ │ │ │ + cmneq r0, #184, 30 @ 0x2e0 │ │ │ │ + movteq lr, #6412 @ 0x190c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837d18 <__cxa_atexit@plt+0x825d68> │ │ │ │ - ldr r3, [pc, #32] @ 837d20 <__cxa_atexit@plt+0x825d70> │ │ │ │ + bcc 837d28 <__cxa_atexit@plt+0x825d78> │ │ │ │ + ldr r3, [pc, #32] @ 837d30 <__cxa_atexit@plt+0x825d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 837d24 <__cxa_atexit@plt+0x825d74> │ │ │ │ + ldr r7, [pc, #16] @ 837d34 <__cxa_atexit@plt+0x825d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 30 @ 0xf0 │ │ │ │ - cmneq r0, #236, 26 @ 0x3b00 │ │ │ │ + cmneq r0, #44, 30 @ 0xb0 │ │ │ │ + cmneq r0, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837d54 <__cxa_atexit@plt+0x825da4> │ │ │ │ - ldr r3, [pc, #24] @ 837d5c <__cxa_atexit@plt+0x825dac> │ │ │ │ + bcc 837d64 <__cxa_atexit@plt+0x825db4> │ │ │ │ + ldr r3, [pc, #24] @ 837d6c <__cxa_atexit@plt+0x825dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 28 @ 0xf80 │ │ │ │ - movteq lr, #6312 @ 0x18a8 │ │ │ │ + cmneq r0, #232, 28 @ 0xe80 │ │ │ │ + movteq lr, #6296 @ 0x1898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837ddc <__cxa_atexit@plt+0x825e2c> │ │ │ │ + bcc 837dec <__cxa_atexit@plt+0x825e3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837dd4 <__cxa_atexit@plt+0x825e24> │ │ │ │ - ldr r3, [pc, #84] @ 837de4 <__cxa_atexit@plt+0x825e34> │ │ │ │ + bhi 837de4 <__cxa_atexit@plt+0x825e34> │ │ │ │ + ldr r3, [pc, #84] @ 837df4 <__cxa_atexit@plt+0x825e44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 837de8 <__cxa_atexit@plt+0x825e38> │ │ │ │ + ldr r2, [pc, #80] @ 837df8 <__cxa_atexit@plt+0x825e48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 837dec <__cxa_atexit@plt+0x825e3c> │ │ │ │ + ldr r1, [pc, #60] @ 837dfc <__cxa_atexit@plt+0x825e4c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 837df0 <__cxa_atexit@plt+0x825e40> │ │ │ │ + ldr r7, [pc, #32] @ 837e00 <__cxa_atexit@plt+0x825e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #164, 28 @ 0xa40 │ │ │ │ + cmneq r0, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #128, 28 @ 0x800 │ │ │ │ - movteq pc, #7680 @ 0x1e00 @ │ │ │ │ + cmneq r0, #112, 28 @ 0x700 │ │ │ │ + movteq pc, #7664 @ 0x1df0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837e84 <__cxa_atexit@plt+0x825ed4> │ │ │ │ + bcc 837e94 <__cxa_atexit@plt+0x825ee4> │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r1, r6, sl} │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [pc, #80] @ 837e8c <__cxa_atexit@plt+0x825edc> │ │ │ │ + ldr lr, [pc, #80] @ 837e9c <__cxa_atexit@plt+0x825eec> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ str r7, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 837e74 <__cxa_atexit@plt+0x825ec4> │ │ │ │ + beq 837e84 <__cxa_atexit@plt+0x825ed4> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ - b 837e9c <__cxa_atexit@plt+0x825eec> │ │ │ │ + b 837eac <__cxa_atexit@plt+0x825efc> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movteq pc, #7528 @ 0x1d68 @ │ │ │ │ + movteq pc, #7512 @ 0x1d58 @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 837f50 <__cxa_atexit@plt+0x825fa0> │ │ │ │ + bhi 837f60 <__cxa_atexit@plt+0x825fb0> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr fp, [pc, #112] @ 837f60 <__cxa_atexit@plt+0x825fb0> │ │ │ │ + ldr fp, [pc, #112] @ 837f70 <__cxa_atexit@plt+0x825fc0> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r2, r9, sl} │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r7, [pc, #64] @ 837f64 <__cxa_atexit@plt+0x825fb4> │ │ │ │ + ldr r7, [pc, #64] @ 837f74 <__cxa_atexit@plt+0x825fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #28]! │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r0, [pc, #44] @ 837f68 <__cxa_atexit@plt+0x825fb8> │ │ │ │ + ldr r0, [pc, #44] @ 837f78 <__cxa_atexit@plt+0x825fc8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - cmneq r0, #64, 26 @ 0x1000 │ │ │ │ + cmneq r0, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - movteq lr, #7676 @ 0x1dfc │ │ │ │ + movteq lr, #7660 @ 0x1dec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837fb0 <__cxa_atexit@plt+0x826000> │ │ │ │ - ldr r3, [pc, #44] @ 837fb8 <__cxa_atexit@plt+0x826008> │ │ │ │ + bcc 837fc0 <__cxa_atexit@plt+0x826010> │ │ │ │ + ldr r3, [pc, #44] @ 837fc8 <__cxa_atexit@plt+0x826018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 837fbc <__cxa_atexit@plt+0x82600c> │ │ │ │ + ldr r3, [pc, #36] @ 837fcc <__cxa_atexit@plt+0x82601c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 837fc0 <__cxa_atexit@plt+0x826010> │ │ │ │ + ldr r3, [pc, #24] @ 837fd0 <__cxa_atexit@plt+0x826020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #176, 24 @ 0xb000 │ │ │ │ - cmneq r0, #168, 24 @ 0xa800 │ │ │ │ - cmneq r0, #32, 24 @ 0x2000 │ │ │ │ - movteq pc, #7232 @ 0x1c40 @ │ │ │ │ + cmneq r0, #160, 24 @ 0xa000 │ │ │ │ + cmneq r0, #152, 24 @ 0x9800 │ │ │ │ + cmneq r0, #16, 24 @ 0x1000 │ │ │ │ + movteq pc, #7216 @ 0x1c30 @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 837ff4 <__cxa_atexit@plt+0x826044> │ │ │ │ - ldr r3, [pc, #28] @ 838004 <__cxa_atexit@plt+0x826054> │ │ │ │ + bcc 838004 <__cxa_atexit@plt+0x826054> │ │ │ │ + ldr r3, [pc, #28] @ 838014 <__cxa_atexit@plt+0x826064> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ - ldr r7, [pc, #12] @ 838008 <__cxa_atexit@plt+0x826058> │ │ │ │ + ldr r7, [pc, #12] @ 838018 <__cxa_atexit@plt+0x826068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq pc, #7204 @ 0x1c24 @ │ │ │ │ - movteq pc, #7164 @ 0x1bfc @ │ │ │ │ + movteq pc, #7188 @ 0x1c14 @ │ │ │ │ + movteq pc, #7148 @ 0x1bec @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 838030 <__cxa_atexit@plt+0x826080> │ │ │ │ + ldr r3, [pc, #16] @ 838040 <__cxa_atexit@plt+0x826090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq pc, #7124 @ 0x1bd4 @ │ │ │ │ + movteq pc, #7108 @ 0x1bc4 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 838058 <__cxa_atexit@plt+0x8260a8> │ │ │ │ + ldr r3, [pc, #16] @ 838068 <__cxa_atexit@plt+0x8260b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq pc, #7084 @ 0x1bac @ │ │ │ │ + movteq pc, #7068 @ 0x1b9c @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 838080 <__cxa_atexit@plt+0x8260d0> │ │ │ │ + ldr r3, [pc, #16] @ 838090 <__cxa_atexit@plt+0x8260e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq pc, #7044 @ 0x1b84 @ │ │ │ │ + movteq pc, #7028 @ 0x1b74 @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838118 <__cxa_atexit@plt+0x826168> │ │ │ │ + bhi 838128 <__cxa_atexit@plt+0x826178> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r9, r5, #20 │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr ip, [pc, #96] @ 838124 <__cxa_atexit@plt+0x826174> │ │ │ │ + ldr ip, [pc, #96] @ 838134 <__cxa_atexit@plt+0x826184> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - ldr r3, [pc, #52] @ 838128 <__cxa_atexit@plt+0x826178> │ │ │ │ + ldr r3, [pc, #52] @ 838138 <__cxa_atexit@plt+0x826188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #32] @ 83812c <__cxa_atexit@plt+0x82617c> │ │ │ │ + ldr r2, [pc, #32] @ 83813c <__cxa_atexit@plt+0x82618c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - cmneq r0, #112, 22 @ 0x1c000 │ │ │ │ + cmneq r0, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movteq pc, #7088 @ 0x1bb0 @ │ │ │ │ + movteq pc, #7072 @ 0x1ba0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838168 <__cxa_atexit@plt+0x8261b8> │ │ │ │ - ldr r3, [pc, #32] @ 838170 <__cxa_atexit@plt+0x8261c0> │ │ │ │ + bcc 838178 <__cxa_atexit@plt+0x8261c8> │ │ │ │ + ldr r3, [pc, #32] @ 838180 <__cxa_atexit@plt+0x8261d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 838174 <__cxa_atexit@plt+0x8261c4> │ │ │ │ + ldr r7, [pc, #16] @ 838184 <__cxa_atexit@plt+0x8261d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #236, 20 @ 0xec000 │ │ │ │ - cmneq r0, #184, 24 @ 0xb800 │ │ │ │ - movteq pc, #7028 @ 0x1b74 @ │ │ │ │ + cmneq r0, #220, 20 @ 0xdc000 │ │ │ │ + cmneq r0, #168, 24 @ 0xa800 │ │ │ │ + movteq pc, #7012 @ 0x1b64 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8381e4 <__cxa_atexit@plt+0x826234> │ │ │ │ + bcc 8381f4 <__cxa_atexit@plt+0x826244> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8381dc <__cxa_atexit@plt+0x82622c> │ │ │ │ - ldr r3, [pc, #68] @ 8381ec <__cxa_atexit@plt+0x82623c> │ │ │ │ + bhi 8381ec <__cxa_atexit@plt+0x82623c> │ │ │ │ + ldr r3, [pc, #68] @ 8381fc <__cxa_atexit@plt+0x82624c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8381f0 <__cxa_atexit@plt+0x826240> │ │ │ │ + ldr r3, [pc, #52] @ 838200 <__cxa_atexit@plt+0x826250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8381f4 <__cxa_atexit@plt+0x826244> │ │ │ │ + ldr r7, [pc, #36] @ 838204 <__cxa_atexit@plt+0x826254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8381f8 <__cxa_atexit@plt+0x826248> │ │ │ │ + ldr r8, [pc, #32] @ 838208 <__cxa_atexit@plt+0x826258> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #148, 20 @ 0x94000 │ │ │ │ + cmneq r0, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #128, 20 @ 0x80000 │ │ │ │ - cmneq r0, #0, 8 │ │ │ │ - movteq pc, #6912 @ 0x1b00 @ │ │ │ │ + cmneq r0, #112, 20 @ 0x70000 │ │ │ │ + cmneq r0, #240, 6 @ 0xc0000003 │ │ │ │ + movteq pc, #6896 @ 0x1af0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838240 <__cxa_atexit@plt+0x826290> │ │ │ │ - ldr r7, [pc, #40] @ 838248 <__cxa_atexit@plt+0x826298> │ │ │ │ + bcc 838250 <__cxa_atexit@plt+0x8262a0> │ │ │ │ + ldr r7, [pc, #40] @ 838258 <__cxa_atexit@plt+0x8262a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 838234 <__cxa_atexit@plt+0x826284> │ │ │ │ + beq 838244 <__cxa_atexit@plt+0x826294> │ │ │ │ mov r7, r8 │ │ │ │ - b 838258 <__cxa_atexit@plt+0x8262a8> │ │ │ │ + b 838268 <__cxa_atexit@plt+0x8262b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movteq pc, #6836 @ 0x1ab4 @ │ │ │ │ + movteq pc, #6820 @ 0x1aa4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8382a4 <__cxa_atexit@plt+0x8262f4> │ │ │ │ - ldr r3, [pc, #64] @ 8382b0 <__cxa_atexit@plt+0x826300> │ │ │ │ + bhi 8382b4 <__cxa_atexit@plt+0x826304> │ │ │ │ + ldr r3, [pc, #64] @ 8382c0 <__cxa_atexit@plt+0x826310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #52] @ 8382b4 <__cxa_atexit@plt+0x826304> │ │ │ │ + ldr r1, [pc, #52] @ 8382c4 <__cxa_atexit@plt+0x826314> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 8382b8 <__cxa_atexit@plt+0x826308> │ │ │ │ + ldr r7, [pc, #24] @ 8382c8 <__cxa_atexit@plt+0x826318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r0, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83834c <__cxa_atexit@plt+0x82639c> │ │ │ │ + bne 83835c <__cxa_atexit@plt+0x8263ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838360 <__cxa_atexit@plt+0x8263b0> │ │ │ │ + bhi 838370 <__cxa_atexit@plt+0x8263c0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #116] @ 838370 <__cxa_atexit@plt+0x8263c0> │ │ │ │ + ldr lr, [pc, #116] @ 838380 <__cxa_atexit@plt+0x8263d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #26 │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r1, [r6] │ │ │ │ - ldr lr, [pc, #100] @ 838374 <__cxa_atexit@plt+0x8263c4> │ │ │ │ + ldr lr, [pc, #100] @ 838384 <__cxa_atexit@plt+0x8263d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 838378 <__cxa_atexit@plt+0x8263c8> │ │ │ │ + ldr r0, [pc, #96] @ 838388 <__cxa_atexit@plt+0x8263d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ sub r1, r6, #39 @ 0x27 │ │ │ │ - ldr r8, [pc, #84] @ 83837c <__cxa_atexit@plt+0x8263cc> │ │ │ │ + ldr r8, [pc, #84] @ 83838c <__cxa_atexit@plt+0x8263dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r9, r6, #36 @ 0x24 │ │ │ │ stm r9, {r2, r3, r8} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #24] @ 83836c <__cxa_atexit@plt+0x8263bc> │ │ │ │ + ldr r7, [pc, #24] @ 83837c <__cxa_atexit@plt+0x8263cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #144, 22 @ 0x24000 │ │ │ │ - cmneq r0, #228, 22 @ 0x39000 │ │ │ │ - cmneq r0, #0, 22 │ │ │ │ - cmneq r0, #152, 18 @ 0x260000 │ │ │ │ - cmneq r0, #140, 18 @ 0x230000 │ │ │ │ - movteq pc, #6544 @ 0x1990 @ │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #128, 22 @ 0x20000 │ │ │ │ + cmneq r0, #212, 22 @ 0x35000 │ │ │ │ + cmneq r0, #240, 20 @ 0xf0000 │ │ │ │ + cmneq r0, #136, 18 @ 0x220000 │ │ │ │ + cmneq r0, #124, 18 @ 0x1f0000 │ │ │ │ + movteq pc, #6528 @ 0x1980 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8383e0 <__cxa_atexit@plt+0x826430> │ │ │ │ + bcc 8383f0 <__cxa_atexit@plt+0x826440> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8383d8 <__cxa_atexit@plt+0x826428> │ │ │ │ - ldr r3, [pc, #56] @ 8383e8 <__cxa_atexit@plt+0x826438> │ │ │ │ + bhi 8383e8 <__cxa_atexit@plt+0x826438> │ │ │ │ + ldr r3, [pc, #56] @ 8383f8 <__cxa_atexit@plt+0x826448> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8383ec <__cxa_atexit@plt+0x82643c> │ │ │ │ + ldr r2, [pc, #52] @ 8383fc <__cxa_atexit@plt+0x82644c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 8383f0 <__cxa_atexit@plt+0x826440> │ │ │ │ + ldr r7, [pc, #28] @ 838400 <__cxa_atexit@plt+0x826450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq r0, #132, 16 @ 0x840000 │ │ │ │ - cmneq r0, #72, 28 @ 0x480 │ │ │ │ + cmneq r0, #116, 16 @ 0x740000 │ │ │ │ + cmneq r0, #56, 28 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 838440 <__cxa_atexit@plt+0x826490> │ │ │ │ - ldr r7, [pc, #64] @ 838458 <__cxa_atexit@plt+0x8264a8> │ │ │ │ + bhi 838450 <__cxa_atexit@plt+0x8264a0> │ │ │ │ + ldr r7, [pc, #64] @ 838468 <__cxa_atexit@plt+0x8264b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #48] @ 83845c <__cxa_atexit@plt+0x8264ac> │ │ │ │ + ldr r7, [pc, #48] @ 83846c <__cxa_atexit@plt+0x8264bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 838460 <__cxa_atexit@plt+0x8264b0> │ │ │ │ + ldr r8, [pc, #44] @ 838470 <__cxa_atexit@plt+0x8264c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #40] @ 838464 <__cxa_atexit@plt+0x8264b4> │ │ │ │ + ldr r9, [pc, #40] @ 838474 <__cxa_atexit@plt+0x8264c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - ldr r7, [pc, #32] @ 838468 <__cxa_atexit@plt+0x8264b8> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + ldr r7, [pc, #32] @ 838478 <__cxa_atexit@plt+0x8264c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r0, #40, 2 │ │ │ │ - cmneq r0, #228, 6 @ 0x90000003 │ │ │ │ - cmneq r0, #212, 20 @ 0xd4000 │ │ │ │ - movteq pc, #6368 @ 0x18e0 @ │ │ │ │ - movteq pc, #6424 @ 0x1918 @ │ │ │ │ + cmneq r0, #24, 2 │ │ │ │ + cmneq r0, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r0, #196, 20 @ 0xc4000 │ │ │ │ + movteq pc, #6352 @ 0x18d0 @ │ │ │ │ + movteq pc, #6408 @ 0x1908 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8384a4 <__cxa_atexit@plt+0x8264f4> │ │ │ │ - ldr r3, [pc, #32] @ 8384ac <__cxa_atexit@plt+0x8264fc> │ │ │ │ + bcc 8384b4 <__cxa_atexit@plt+0x826504> │ │ │ │ + ldr r3, [pc, #32] @ 8384bc <__cxa_atexit@plt+0x82650c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8384b0 <__cxa_atexit@plt+0x826500> │ │ │ │ + ldr r7, [pc, #16] @ 8384c0 <__cxa_atexit@plt+0x826510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #176, 14 @ 0x2c00000 │ │ │ │ - cmneq r0, #124, 6 @ 0xf0000001 │ │ │ │ - movteq pc, #6252 @ 0x186c @ │ │ │ │ + cmneq r0, #160, 14 @ 0x2800000 │ │ │ │ + cmneq r0, #108, 6 @ 0xb0000001 │ │ │ │ + movteq pc, #6236 @ 0x185c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8384e4 <__cxa_atexit@plt+0x826534> │ │ │ │ - ldr r3, [pc, #24] @ 8384ec <__cxa_atexit@plt+0x82653c> │ │ │ │ + bcc 8384f4 <__cxa_atexit@plt+0x826544> │ │ │ │ + ldr r3, [pc, #24] @ 8384fc <__cxa_atexit@plt+0x82654c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 838400 <__cxa_atexit@plt+0x826450> │ │ │ │ + b 838410 <__cxa_atexit@plt+0x826460> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #104, 14 @ 0x1a00000 │ │ │ │ + cmneq r0, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838530 <__cxa_atexit@plt+0x826580> │ │ │ │ - ldr r7, [pc, #44] @ 838540 <__cxa_atexit@plt+0x826590> │ │ │ │ + bhi 838540 <__cxa_atexit@plt+0x826590> │ │ │ │ + ldr r7, [pc, #44] @ 838550 <__cxa_atexit@plt+0x8265a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #36] @ 838544 <__cxa_atexit@plt+0x826594> │ │ │ │ + ldr r3, [pc, #36] @ 838554 <__cxa_atexit@plt+0x8265a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 14 @ 0x2700000 │ │ │ │ - cmneq r0, #240, 16 @ 0xf00000 │ │ │ │ - movteq pc, #6140 @ 0x17fc @ │ │ │ │ + cmneq r0, #140, 14 @ 0x2300000 │ │ │ │ + cmneq r0, #224, 16 @ 0xe00000 │ │ │ │ + movteq pc, #6124 @ 0x17ec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8385a4 <__cxa_atexit@plt+0x8265f4> │ │ │ │ + bcc 8385b4 <__cxa_atexit@plt+0x826604> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83859c <__cxa_atexit@plt+0x8265ec> │ │ │ │ - ldr r3, [pc, #52] @ 8385ac <__cxa_atexit@plt+0x8265fc> │ │ │ │ + bhi 8385ac <__cxa_atexit@plt+0x8265fc> │ │ │ │ + ldr r3, [pc, #52] @ 8385bc <__cxa_atexit@plt+0x82660c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #44] @ 8385b0 <__cxa_atexit@plt+0x826600> │ │ │ │ + ldr r3, [pc, #44] @ 8385c0 <__cxa_atexit@plt+0x826610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 8385b4 <__cxa_atexit@plt+0x826604> │ │ │ │ + ldr r7, [pc, #28] @ 8385c4 <__cxa_atexit@plt+0x826614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmneq r0, #184, 12 @ 0xb800000 │ │ │ │ - cmneq r0, #216, 28 @ 0xd80 │ │ │ │ - movteq pc, #6040 @ 0x1798 @ │ │ │ │ + cmneq r0, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r0, #200, 28 @ 0xc80 │ │ │ │ + movteq pc, #6024 @ 0x1788 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83862c <__cxa_atexit@plt+0x82667c> │ │ │ │ + bcc 83863c <__cxa_atexit@plt+0x82668c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838624 <__cxa_atexit@plt+0x826674> │ │ │ │ - ldr r3, [pc, #76] @ 838634 <__cxa_atexit@plt+0x826684> │ │ │ │ + bhi 838634 <__cxa_atexit@plt+0x826684> │ │ │ │ + ldr r3, [pc, #76] @ 838644 <__cxa_atexit@plt+0x826694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 838638 <__cxa_atexit@plt+0x826688> │ │ │ │ + ldr r2, [pc, #72] @ 838648 <__cxa_atexit@plt+0x826698> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 83863c <__cxa_atexit@plt+0x82668c> │ │ │ │ + ldr r2, [pc, #56] @ 83864c <__cxa_atexit@plt+0x82669c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 838640 <__cxa_atexit@plt+0x826690> │ │ │ │ + ldr r7, [pc, #32] @ 838650 <__cxa_atexit@plt+0x8266a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r0, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq r0, #60, 12 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmneq r0, #48, 12 @ 0x3000000 │ │ │ │ - movteq pc, #5852 @ 0x16dc @ │ │ │ │ + cmneq r0, #32, 12 @ 0x2000000 │ │ │ │ + movteq pc, #5836 @ 0x16cc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838674 <__cxa_atexit@plt+0x8266c4> │ │ │ │ - ldr r3, [pc, #24] @ 83867c <__cxa_atexit@plt+0x8266cc> │ │ │ │ + bcc 838684 <__cxa_atexit@plt+0x8266d4> │ │ │ │ + ldr r3, [pc, #24] @ 83868c <__cxa_atexit@plt+0x8266dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 838400 <__cxa_atexit@plt+0x826450> │ │ │ │ + b 838410 <__cxa_atexit@plt+0x826460> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8386c4 <__cxa_atexit@plt+0x826714> │ │ │ │ - ldr r7, [pc, #48] @ 8386d4 <__cxa_atexit@plt+0x826724> │ │ │ │ + bhi 8386d4 <__cxa_atexit@plt+0x826724> │ │ │ │ + ldr r7, [pc, #48] @ 8386e4 <__cxa_atexit@plt+0x826734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #40] @ 8386d8 <__cxa_atexit@plt+0x826728> │ │ │ │ + ldr r3, [pc, #40] @ 8386e8 <__cxa_atexit@plt+0x826738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r3, r8} │ │ │ │ str r7, [r6] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #12, 12 @ 0xc00000 │ │ │ │ - cmneq r0, #96, 14 @ 0x1800000 │ │ │ │ - movteq pc, #5736 @ 0x1668 @ │ │ │ │ + cmneq r0, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq r0, #80, 14 @ 0x1400000 │ │ │ │ + movteq pc, #5720 @ 0x1658 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838738 <__cxa_atexit@plt+0x826788> │ │ │ │ + bcc 838748 <__cxa_atexit@plt+0x826798> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838730 <__cxa_atexit@plt+0x826780> │ │ │ │ - ldr r3, [pc, #52] @ 838740 <__cxa_atexit@plt+0x826790> │ │ │ │ + bhi 838740 <__cxa_atexit@plt+0x826790> │ │ │ │ + ldr r3, [pc, #52] @ 838750 <__cxa_atexit@plt+0x8267a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #44] @ 838744 <__cxa_atexit@plt+0x826794> │ │ │ │ + ldr r3, [pc, #44] @ 838754 <__cxa_atexit@plt+0x8267a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 838748 <__cxa_atexit@plt+0x826798> │ │ │ │ + ldr r7, [pc, #28] @ 838758 <__cxa_atexit@plt+0x8267a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #36, 10 @ 0x9000000 │ │ │ │ - cmneq r0, #68, 26 @ 0x1100 │ │ │ │ - movteq pc, #5636 @ 0x1604 @ │ │ │ │ + cmneq r0, #20, 10 @ 0x5000000 │ │ │ │ + cmneq r0, #52, 26 @ 0xd00 │ │ │ │ + movteq pc, #5620 @ 0x15f4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8387c0 <__cxa_atexit@plt+0x826810> │ │ │ │ + bcc 8387d0 <__cxa_atexit@plt+0x826820> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8387b8 <__cxa_atexit@plt+0x826808> │ │ │ │ - ldr r3, [pc, #76] @ 8387c8 <__cxa_atexit@plt+0x826818> │ │ │ │ + bhi 8387c8 <__cxa_atexit@plt+0x826818> │ │ │ │ + ldr r3, [pc, #76] @ 8387d8 <__cxa_atexit@plt+0x826828> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 8387cc <__cxa_atexit@plt+0x82681c> │ │ │ │ + ldr r2, [pc, #72] @ 8387dc <__cxa_atexit@plt+0x82682c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 8387d0 <__cxa_atexit@plt+0x826820> │ │ │ │ + ldr r2, [pc, #56] @ 8387e0 <__cxa_atexit@plt+0x826830> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 8387d4 <__cxa_atexit@plt+0x826824> │ │ │ │ + ldr r7, [pc, #32] @ 8387e4 <__cxa_atexit@plt+0x826834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r0, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r0, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r0, #156, 8 @ 0x9c000000 │ │ │ │ - movteq pc, #5472 @ 0x1560 @ │ │ │ │ + cmneq r0, #140, 8 @ 0x8c000000 │ │ │ │ + movteq pc, #5456 @ 0x1550 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838814 <__cxa_atexit@plt+0x826864> │ │ │ │ - ldr r3, [pc, #36] @ 83881c <__cxa_atexit@plt+0x82686c> │ │ │ │ + bcc 838824 <__cxa_atexit@plt+0x826874> │ │ │ │ + ldr r3, [pc, #36] @ 83882c <__cxa_atexit@plt+0x82687c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 838820 <__cxa_atexit@plt+0x826870> │ │ │ │ + ldr r7, [pc, #16] @ 838830 <__cxa_atexit@plt+0x826880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 8 @ 0x44000000 │ │ │ │ - cmneq r0, #0, 14 │ │ │ │ - movteq pc, #5396 @ 0x1514 @ │ │ │ │ + cmneq r0, #52, 8 @ 0x34000000 │ │ │ │ + cmneq r0, #240, 12 @ 0xf000000 │ │ │ │ + movteq pc, #5380 @ 0x1504 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838860 <__cxa_atexit@plt+0x8268b0> │ │ │ │ - ldr r3, [pc, #36] @ 838868 <__cxa_atexit@plt+0x8268b8> │ │ │ │ + bcc 838870 <__cxa_atexit@plt+0x8268c0> │ │ │ │ + ldr r3, [pc, #36] @ 838878 <__cxa_atexit@plt+0x8268c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83886c <__cxa_atexit@plt+0x8268bc> │ │ │ │ + ldr r7, [pc, #16] @ 83887c <__cxa_atexit@plt+0x8268cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq r0, #180, 12 @ 0xb400000 │ │ │ │ - movteq pc, #5316 @ 0x14c4 @ │ │ │ │ + cmneq r0, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r0, #164, 12 @ 0xa400000 │ │ │ │ + movteq pc, #5300 @ 0x14b4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8388b8 <__cxa_atexit@plt+0x826908> │ │ │ │ - ldr r7, [pc, #44] @ 8388c0 <__cxa_atexit@plt+0x826910> │ │ │ │ + bcc 8388c8 <__cxa_atexit@plt+0x826918> │ │ │ │ + ldr r7, [pc, #44] @ 8388d0 <__cxa_atexit@plt+0x826920> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8388ac <__cxa_atexit@plt+0x8268fc> │ │ │ │ + beq 8388bc <__cxa_atexit@plt+0x82690c> │ │ │ │ mov r7, r8 │ │ │ │ - b 8388d0 <__cxa_atexit@plt+0x826920> │ │ │ │ + b 8388e0 <__cxa_atexit@plt+0x826930> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq pc, #5236 @ 0x1474 @ │ │ │ │ + movteq pc, #5220 @ 0x1464 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #20] @ 8388f8 <__cxa_atexit@plt+0x826948> │ │ │ │ + ldr r0, [pc, #20] @ 838908 <__cxa_atexit@plt+0x826958> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq pc, #5180 @ 0x143c @ │ │ │ │ + movteq pc, #5164 @ 0x142c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838978 <__cxa_atexit@plt+0x8269c8> │ │ │ │ + bhi 838988 <__cxa_atexit@plt+0x8269d8> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr lr, [pc, #92] @ 838984 <__cxa_atexit@plt+0x8269d4> │ │ │ │ + ldr lr, [pc, #92] @ 838994 <__cxa_atexit@plt+0x8269e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 838988 <__cxa_atexit@plt+0x8269d8> │ │ │ │ + ldr r9, [pc, #88] @ 838998 <__cxa_atexit@plt+0x8269e8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 83898c <__cxa_atexit@plt+0x8269dc> │ │ │ │ + ldr r8, [pc, #84] @ 83899c <__cxa_atexit@plt+0x8269ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-40]! @ 0xffffffd8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2136688,139 +2136692,139 @@ │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ - movteq pc, #5072 @ 0x13d0 @ │ │ │ │ + cmneq r0, #200, 8 @ 0xc8000000 │ │ │ │ + movteq pc, #5056 @ 0x13c0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838a48 <__cxa_atexit@plt+0x826a98> │ │ │ │ + bcc 838a58 <__cxa_atexit@plt+0x826aa8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838a40 <__cxa_atexit@plt+0x826a90> │ │ │ │ - ldr r8, [pc, #144] @ 838a50 <__cxa_atexit@plt+0x826aa0> │ │ │ │ + bhi 838a50 <__cxa_atexit@plt+0x826aa0> │ │ │ │ + ldr r8, [pc, #144] @ 838a60 <__cxa_atexit@plt+0x826ab0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ 838a54 <__cxa_atexit@plt+0x826aa4> │ │ │ │ + ldr lr, [pc, #140] @ 838a64 <__cxa_atexit@plt+0x826ab4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #136] @ 838a58 <__cxa_atexit@plt+0x826aa8> │ │ │ │ + ldr r1, [pc, #136] @ 838a68 <__cxa_atexit@plt+0x826ab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ - ldr r9, [pc, #116] @ 838a5c <__cxa_atexit@plt+0x826aac> │ │ │ │ + ldr r9, [pc, #116] @ 838a6c <__cxa_atexit@plt+0x826abc> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #38 @ 0x26 │ │ │ │ - ldr r3, [pc, #108] @ 838a60 <__cxa_atexit@plt+0x826ab0> │ │ │ │ + ldr r3, [pc, #108] @ 838a70 <__cxa_atexit@plt+0x826ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr sl, [pc, #100] @ 838a64 <__cxa_atexit@plt+0x826ab4> │ │ │ │ + ldr sl, [pc, #100] @ 838a74 <__cxa_atexit@plt+0x826ac4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r7, r6 │ │ │ │ str r9, [r7, #-52]! @ 0xffffffcc │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ stmdb r6, {r0, r2, lr} │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r8, r6, #2 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #44] @ 838a68 <__cxa_atexit@plt+0x826ab8> │ │ │ │ + ldr r7, [pc, #44] @ 838a78 <__cxa_atexit@plt+0x826ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r0, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq r0, #92, 4 @ 0xc0000005 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - cmneq r0, #188, 4 @ 0xc000000b │ │ │ │ - cmneq r0, #180, 4 @ 0x4000000b │ │ │ │ - cmneq r0, #24, 14 @ 0x600000 │ │ │ │ + cmneq r0, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r0, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r0, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838aa0 <__cxa_atexit@plt+0x826af0> │ │ │ │ - ldr r3, [pc, #32] @ 838aa8 <__cxa_atexit@plt+0x826af8> │ │ │ │ + bcc 838ab0 <__cxa_atexit@plt+0x826b00> │ │ │ │ + ldr r3, [pc, #32] @ 838ab8 <__cxa_atexit@plt+0x826b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #180, 2 @ 0x2d │ │ │ │ + cmneq r0, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838ae0 <__cxa_atexit@plt+0x826b30> │ │ │ │ - ldr r3, [pc, #32] @ 838ae8 <__cxa_atexit@plt+0x826b38> │ │ │ │ + bcc 838af0 <__cxa_atexit@plt+0x826b40> │ │ │ │ + ldr r3, [pc, #32] @ 838af8 <__cxa_atexit@plt+0x826b48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #116, 2 │ │ │ │ + cmneq r0, #100, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838b34 <__cxa_atexit@plt+0x826b84> │ │ │ │ - ldr r3, [pc, #48] @ 838b3c <__cxa_atexit@plt+0x826b8c> │ │ │ │ + bcc 838b44 <__cxa_atexit@plt+0x826b94> │ │ │ │ + ldr r3, [pc, #48] @ 838b4c <__cxa_atexit@plt+0x826b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 838b28 <__cxa_atexit@plt+0x826b78> │ │ │ │ + beq 838b38 <__cxa_atexit@plt+0x826b88> │ │ │ │ mov r7, r9 │ │ │ │ - b 838b48 <__cxa_atexit@plt+0x826b98> │ │ │ │ + b 838b58 <__cxa_atexit@plt+0x826ba8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838bbc <__cxa_atexit@plt+0x826c0c> │ │ │ │ + bhi 838bcc <__cxa_atexit@plt+0x826c1c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr lr, [pc, #96] @ 838bc8 <__cxa_atexit@plt+0x826c18> │ │ │ │ + ldr lr, [pc, #96] @ 838bd8 <__cxa_atexit@plt+0x826c28> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 838bcc <__cxa_atexit@plt+0x826c1c> │ │ │ │ + ldr r9, [pc, #92] @ 838bdc <__cxa_atexit@plt+0x826c2c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #88] @ 838bd0 <__cxa_atexit@plt+0x826c20> │ │ │ │ + ldr r8, [pc, #88] @ 838be0 <__cxa_atexit@plt+0x826c30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r0, #-48]! @ 0xffffffd0 │ │ │ │ mov r7, r6 │ │ │ │ @@ -2136833,524 +2136837,524 @@ │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmneq r0, #152, 4 @ 0x80000009 │ │ │ │ - movteq pc, #4512 @ 0x11a0 @ │ │ │ │ + cmneq r0, #136, 4 @ 0x80000008 │ │ │ │ + movteq pc, #4496 @ 0x1190 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838c58 <__cxa_atexit@plt+0x826ca8> │ │ │ │ + bcc 838c68 <__cxa_atexit@plt+0x826cb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838c50 <__cxa_atexit@plt+0x826ca0> │ │ │ │ - ldr r3, [pc, #92] @ 838c60 <__cxa_atexit@plt+0x826cb0> │ │ │ │ + bhi 838c60 <__cxa_atexit@plt+0x826cb0> │ │ │ │ + ldr r3, [pc, #92] @ 838c70 <__cxa_atexit@plt+0x826cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 838c64 <__cxa_atexit@plt+0x826cb4> │ │ │ │ + ldr r2, [pc, #88] @ 838c74 <__cxa_atexit@plt+0x826cc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 838c68 <__cxa_atexit@plt+0x826cb8> │ │ │ │ + ldr r0, [pc, #64] @ 838c78 <__cxa_atexit@plt+0x826cc8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r1, r3, r7} │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ sub r9, r6, #2 │ │ │ │ - ldr r7, [pc, #40] @ 838c6c <__cxa_atexit@plt+0x826cbc> │ │ │ │ + ldr r7, [pc, #40] @ 838c7c <__cxa_atexit@plt+0x826ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 838c70 <__cxa_atexit@plt+0x826cc0> │ │ │ │ + ldr r8, [pc, #36] @ 838c80 <__cxa_atexit@plt+0x826cd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r0, #48 @ 0x30 │ │ │ │ + cmneq r0, #32 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmneq r0, #236, 14 @ 0x3b00000 │ │ │ │ - cmneq r0, #204, 22 @ 0x33000 │ │ │ │ + cmneq r0, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r0, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 838cd0 <__cxa_atexit@plt+0x826d20> │ │ │ │ - ldr r7, [pc, #80] @ 838ce8 <__cxa_atexit@plt+0x826d38> │ │ │ │ + bhi 838ce0 <__cxa_atexit@plt+0x826d30> │ │ │ │ + ldr r7, [pc, #80] @ 838cf8 <__cxa_atexit@plt+0x826d48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #76] @ 838cec <__cxa_atexit@plt+0x826d3c> │ │ │ │ + ldr r3, [pc, #76] @ 838cfc <__cxa_atexit@plt+0x826d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ stmdb r6, {r9, sl} │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #44] @ 838cf0 <__cxa_atexit@plt+0x826d40> │ │ │ │ + ldr r7, [pc, #44] @ 838d00 <__cxa_atexit@plt+0x826d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 838cf4 <__cxa_atexit@plt+0x826d44> │ │ │ │ + ldr r8, [pc, #40] @ 838d04 <__cxa_atexit@plt+0x826d54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #32] @ 838cf8 <__cxa_atexit@plt+0x826d48> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #32] @ 838d08 <__cxa_atexit@plt+0x826d58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r0, #140, 30 @ 0x230 │ │ │ │ - cmneq r0, #140, 8 @ 0x8c000000 │ │ │ │ - movteq pc, #4288 @ 0x10c0 @ │ │ │ │ - movteq sp, #6660 @ 0x1a04 │ │ │ │ + cmneq r0, #124, 30 @ 0x1f0 │ │ │ │ + cmneq r0, #124, 8 @ 0x7c000000 │ │ │ │ + movteq pc, #4272 @ 0x10b0 @ │ │ │ │ + movteq sp, #6644 @ 0x19f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838d38 <__cxa_atexit@plt+0x826d88> │ │ │ │ - ldr r3, [pc, #36] @ 838d40 <__cxa_atexit@plt+0x826d90> │ │ │ │ + bcc 838d48 <__cxa_atexit@plt+0x826d98> │ │ │ │ + ldr r3, [pc, #36] @ 838d50 <__cxa_atexit@plt+0x826da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 838d44 <__cxa_atexit@plt+0x826d94> │ │ │ │ + ldr r7, [pc, #16] @ 838d54 <__cxa_atexit@plt+0x826da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #32, 30 @ 0x80 │ │ │ │ - cmneq r0, #180, 14 @ 0x2d00000 │ │ │ │ - movteq sp, #6744 @ 0x1a58 │ │ │ │ + cmneq r0, #16, 30 @ 0x40 │ │ │ │ + cmneq r0, #164, 14 @ 0x2900000 │ │ │ │ + movteq sp, #6728 @ 0x1a48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838d90 <__cxa_atexit@plt+0x826de0> │ │ │ │ - ldr r3, [pc, #48] @ 838d98 <__cxa_atexit@plt+0x826de8> │ │ │ │ + bcc 838da0 <__cxa_atexit@plt+0x826df0> │ │ │ │ + ldr r3, [pc, #48] @ 838da8 <__cxa_atexit@plt+0x826df8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 838d9c <__cxa_atexit@plt+0x826dec> │ │ │ │ + ldr r3, [pc, #36] @ 838dac <__cxa_atexit@plt+0x826dfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 838da0 <__cxa_atexit@plt+0x826df0> │ │ │ │ + ldr r8, [pc, #24] @ 838db0 <__cxa_atexit@plt+0x826e00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #212, 28 @ 0xd40 │ │ │ │ - cmneq r0, #244, 12 @ 0xf400000 │ │ │ │ - cmneq r0, #248, 24 @ 0xf800 │ │ │ │ - movteq lr, #7408 @ 0x1cf0 │ │ │ │ + cmneq r0, #196, 28 @ 0xc40 │ │ │ │ + cmneq r0, #228, 12 @ 0xe400000 │ │ │ │ + cmneq r0, #232, 24 @ 0xe800 │ │ │ │ + movteq lr, #7392 @ 0x1ce0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838df0 <__cxa_atexit@plt+0x826e40> │ │ │ │ - ldr r3, [pc, #48] @ 838df8 <__cxa_atexit@plt+0x826e48> │ │ │ │ + bcc 838e00 <__cxa_atexit@plt+0x826e50> │ │ │ │ + ldr r3, [pc, #48] @ 838e08 <__cxa_atexit@plt+0x826e58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 838de4 <__cxa_atexit@plt+0x826e34> │ │ │ │ + beq 838df4 <__cxa_atexit@plt+0x826e44> │ │ │ │ mov r7, r8 │ │ │ │ - b 838e08 <__cxa_atexit@plt+0x826e58> │ │ │ │ + b 838e18 <__cxa_atexit@plt+0x826e68> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq lr, #7324 @ 0x1c9c │ │ │ │ + movteq lr, #7308 @ 0x1c8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 838e20 <__cxa_atexit@plt+0x826e70> │ │ │ │ + ldr r7, [pc, #4] @ 838e30 <__cxa_atexit@plt+0x826e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r0, #172, 14 @ 0x2b00000 │ │ │ │ - movteq lr, #7296 @ 0x1c80 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r0, #156, 14 @ 0x2700000 │ │ │ │ + movteq lr, #7280 @ 0x1c70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838eb4 <__cxa_atexit@plt+0x826f04> │ │ │ │ + bcc 838ec4 <__cxa_atexit@plt+0x826f14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838eac <__cxa_atexit@plt+0x826efc> │ │ │ │ - ldr r3, [pc, #104] @ 838ebc <__cxa_atexit@plt+0x826f0c> │ │ │ │ + bhi 838ebc <__cxa_atexit@plt+0x826f0c> │ │ │ │ + ldr r3, [pc, #104] @ 838ecc <__cxa_atexit@plt+0x826f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 838ec0 <__cxa_atexit@plt+0x826f10> │ │ │ │ + ldr r2, [pc, #100] @ 838ed0 <__cxa_atexit@plt+0x826f20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 838ec4 <__cxa_atexit@plt+0x826f14> │ │ │ │ + ldr r0, [pc, #76] @ 838ed4 <__cxa_atexit@plt+0x826f24> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #48] @ 838ec8 <__cxa_atexit@plt+0x826f18> │ │ │ │ + ldr r7, [pc, #48] @ 838ed8 <__cxa_atexit@plt+0x826f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 838ecc <__cxa_atexit@plt+0x826f1c> │ │ │ │ + ldr r7, [pc, #36] @ 838edc <__cxa_atexit@plt+0x826f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #224, 26 @ 0x3800 │ │ │ │ + cmneq r0, #208, 26 @ 0x3400 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r0, #164, 28 @ 0xa40 │ │ │ │ - cmneq r0, #16, 2 │ │ │ │ - movteq lr, #8184 @ 0x1ff8 │ │ │ │ + cmneq r0, #148, 28 @ 0x940 │ │ │ │ + cmneq r0, #0, 2 │ │ │ │ + movteq lr, #8168 @ 0x1fe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838f08 <__cxa_atexit@plt+0x826f58> │ │ │ │ - ldr r3, [pc, #32] @ 838f10 <__cxa_atexit@plt+0x826f60> │ │ │ │ + bcc 838f18 <__cxa_atexit@plt+0x826f68> │ │ │ │ + ldr r3, [pc, #32] @ 838f20 <__cxa_atexit@plt+0x826f70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 838f14 <__cxa_atexit@plt+0x826f64> │ │ │ │ + ldr r7, [pc, #16] @ 838f24 <__cxa_atexit@plt+0x826f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #76, 26 @ 0x1300 │ │ │ │ - cmneq r0, #52, 24 @ 0x3400 │ │ │ │ - movteq lr, #8124 @ 0x1fbc │ │ │ │ + cmneq r0, #60, 26 @ 0xf00 │ │ │ │ + cmneq r0, #36, 24 @ 0x2400 │ │ │ │ + movteq lr, #8108 @ 0x1fac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 838f7c <__cxa_atexit@plt+0x826fcc> │ │ │ │ + bcc 838f8c <__cxa_atexit@plt+0x826fdc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 838f74 <__cxa_atexit@plt+0x826fc4> │ │ │ │ - ldr r3, [pc, #60] @ 838f84 <__cxa_atexit@plt+0x826fd4> │ │ │ │ + bhi 838f84 <__cxa_atexit@plt+0x826fd4> │ │ │ │ + ldr r3, [pc, #60] @ 838f94 <__cxa_atexit@plt+0x826fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 838f88 <__cxa_atexit@plt+0x826fd8> │ │ │ │ + ldr r3, [pc, #44] @ 838f98 <__cxa_atexit@plt+0x826fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 838f8c <__cxa_atexit@plt+0x826fdc> │ │ │ │ + ldr r7, [pc, #28] @ 838f9c <__cxa_atexit@plt+0x826fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 24 @ 0xf400 │ │ │ │ + cmneq r0, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #144, 10 @ 0x24000000 │ │ │ │ - movteq lr, #8020 @ 0x1f54 │ │ │ │ + cmneq r0, #128, 10 @ 0x20000000 │ │ │ │ + movteq lr, #8004 @ 0x1f44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83901c <__cxa_atexit@plt+0x82706c> │ │ │ │ + bcc 83902c <__cxa_atexit@plt+0x82707c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839014 <__cxa_atexit@plt+0x827064> │ │ │ │ - ldr lr, [pc, #100] @ 839024 <__cxa_atexit@plt+0x827074> │ │ │ │ + bhi 839024 <__cxa_atexit@plt+0x827074> │ │ │ │ + ldr lr, [pc, #100] @ 839034 <__cxa_atexit@plt+0x827084> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 839028 <__cxa_atexit@plt+0x827078> │ │ │ │ + ldr r2, [pc, #96] @ 839038 <__cxa_atexit@plt+0x827088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 83902c <__cxa_atexit@plt+0x82707c> │ │ │ │ + ldr r3, [pc, #68] @ 83903c <__cxa_atexit@plt+0x82708c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 839030 <__cxa_atexit@plt+0x827080> │ │ │ │ + ldr r7, [pc, #32] @ 839040 <__cxa_atexit@plt+0x827090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r0, #116, 24 @ 0x7400 │ │ │ │ + cmneq r0, #100, 24 @ 0x6400 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r0, #64, 30 @ 0x100 │ │ │ │ - movteq lr, #4704 @ 0x1260 │ │ │ │ + cmneq r0, #48, 30 @ 0xc0 │ │ │ │ + movteq lr, #4688 @ 0x1250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83906c <__cxa_atexit@plt+0x8270bc> │ │ │ │ - ldr r3, [pc, #32] @ 839074 <__cxa_atexit@plt+0x8270c4> │ │ │ │ + bcc 83907c <__cxa_atexit@plt+0x8270cc> │ │ │ │ + ldr r3, [pc, #32] @ 839084 <__cxa_atexit@plt+0x8270d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 839078 <__cxa_atexit@plt+0x8270c8> │ │ │ │ + ldr r7, [pc, #16] @ 839088 <__cxa_atexit@plt+0x8270d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r0, #236, 28 @ 0xec0 │ │ │ │ - movteq lr, #7804 @ 0x1e7c │ │ │ │ + cmneq r0, #216, 22 @ 0x36000 │ │ │ │ + cmneq r0, #220, 28 @ 0xdc0 │ │ │ │ + movteq lr, #7788 @ 0x1e6c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839110 <__cxa_atexit@plt+0x827160> │ │ │ │ + bcc 839120 <__cxa_atexit@plt+0x827170> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839108 <__cxa_atexit@plt+0x827158> │ │ │ │ - ldr r3, [pc, #108] @ 839118 <__cxa_atexit@plt+0x827168> │ │ │ │ + bhi 839118 <__cxa_atexit@plt+0x827168> │ │ │ │ + ldr r3, [pc, #108] @ 839128 <__cxa_atexit@plt+0x827178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 83911c <__cxa_atexit@plt+0x82716c> │ │ │ │ + ldr lr, [pc, #76] @ 83912c <__cxa_atexit@plt+0x82717c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 839120 <__cxa_atexit@plt+0x827170> │ │ │ │ + ldr r7, [pc, #68] @ 839130 <__cxa_atexit@plt+0x827180> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 839124 <__cxa_atexit@plt+0x827174> │ │ │ │ + ldr r7, [pc, #32] @ 839134 <__cxa_atexit@plt+0x827184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #144, 22 @ 0x24000 │ │ │ │ + cmneq r0, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ - movteq lr, #7632 @ 0x1dd0 │ │ │ │ + cmneq r0, #60, 28 @ 0x3c0 │ │ │ │ + movteq lr, #7616 @ 0x1dc0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8391ac <__cxa_atexit@plt+0x8271fc> │ │ │ │ + bcc 8391bc <__cxa_atexit@plt+0x82720c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8391a4 <__cxa_atexit@plt+0x8271f4> │ │ │ │ - ldr r3, [pc, #92] @ 8391b4 <__cxa_atexit@plt+0x827204> │ │ │ │ + bhi 8391b4 <__cxa_atexit@plt+0x827204> │ │ │ │ + ldr r3, [pc, #92] @ 8391c4 <__cxa_atexit@plt+0x827214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #56] @ 8391b8 <__cxa_atexit@plt+0x827208> │ │ │ │ + ldr r7, [pc, #56] @ 8391c8 <__cxa_atexit@plt+0x827218> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 8391bc <__cxa_atexit@plt+0x82720c> │ │ │ │ + ldr r7, [pc, #28] @ 8391cc <__cxa_atexit@plt+0x82721c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #228, 20 @ 0xe4000 │ │ │ │ + cmneq r0, #212, 20 @ 0xd4000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r0, #176, 26 @ 0x2c00 │ │ │ │ - movteq sp, #5100 @ 0x13ec │ │ │ │ + cmneq r0, #160, 26 @ 0x2800 │ │ │ │ + movteq sp, #5084 @ 0x13dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8391fc <__cxa_atexit@plt+0x82724c> │ │ │ │ - ldr r8, [pc, #36] @ 839204 <__cxa_atexit@plt+0x827254> │ │ │ │ + bcc 83920c <__cxa_atexit@plt+0x82725c> │ │ │ │ + ldr r8, [pc, #36] @ 839214 <__cxa_atexit@plt+0x827264> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 839208 <__cxa_atexit@plt+0x827258> │ │ │ │ + ldr r3, [pc, #32] @ 839218 <__cxa_atexit@plt+0x827268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 83920c <__cxa_atexit@plt+0x82725c> │ │ │ │ + ldr r7, [pc, #20] @ 83921c <__cxa_atexit@plt+0x82726c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #454656 @ 0x6f000 │ │ │ │ - cmneq r0, #84, 20 @ 0x54000 │ │ │ │ - cmneq r0, #132, 20 @ 0x84000 │ │ │ │ - movteq sp, #5020 @ 0x139c │ │ │ │ + tsteq sp, #389120 @ 0x5f000 │ │ │ │ + cmneq r0, #68, 20 @ 0x44000 │ │ │ │ + cmneq r0, #116, 20 @ 0x74000 │ │ │ │ + movteq sp, #5004 @ 0x138c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83924c <__cxa_atexit@plt+0x82729c> │ │ │ │ - ldr r8, [pc, #36] @ 839254 <__cxa_atexit@plt+0x8272a4> │ │ │ │ + bcc 83925c <__cxa_atexit@plt+0x8272ac> │ │ │ │ + ldr r8, [pc, #36] @ 839264 <__cxa_atexit@plt+0x8272b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 839258 <__cxa_atexit@plt+0x8272a8> │ │ │ │ + ldr r3, [pc, #32] @ 839268 <__cxa_atexit@plt+0x8272b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 83925c <__cxa_atexit@plt+0x8272ac> │ │ │ │ + ldr r7, [pc, #20] @ 83926c <__cxa_atexit@plt+0x8272bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #339968 @ 0x53000 │ │ │ │ - cmneq r0, #4, 20 @ 0x4000 │ │ │ │ - cmneq r0, #52, 20 @ 0x34000 │ │ │ │ - movteq sp, #4940 @ 0x134c │ │ │ │ + tsteq sp, #274432 @ 0x43000 │ │ │ │ + cmneq r0, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r0, #36, 20 @ 0x24000 │ │ │ │ + movteq sp, #4924 @ 0x133c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83929c <__cxa_atexit@plt+0x8272ec> │ │ │ │ - ldr r8, [pc, #36] @ 8392a4 <__cxa_atexit@plt+0x8272f4> │ │ │ │ + bcc 8392ac <__cxa_atexit@plt+0x8272fc> │ │ │ │ + ldr r8, [pc, #36] @ 8392b4 <__cxa_atexit@plt+0x827304> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8392a8 <__cxa_atexit@plt+0x8272f8> │ │ │ │ + ldr r3, [pc, #32] @ 8392b8 <__cxa_atexit@plt+0x827308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8392ac <__cxa_atexit@plt+0x8272fc> │ │ │ │ + ldr r7, [pc, #20] @ 8392bc <__cxa_atexit@plt+0x82730c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #167936 @ 0x29000 │ │ │ │ - cmneq r0, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq r0, #228, 18 @ 0x390000 │ │ │ │ - movteq sp, #4860 @ 0x12fc │ │ │ │ + tsteq sp, #102400 @ 0x19000 │ │ │ │ + cmneq r0, #164, 18 @ 0x290000 │ │ │ │ + cmneq r0, #212, 18 @ 0x350000 │ │ │ │ + movteq sp, #4844 @ 0x12ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8392ec <__cxa_atexit@plt+0x82733c> │ │ │ │ - ldr r8, [pc, #36] @ 8392f4 <__cxa_atexit@plt+0x827344> │ │ │ │ + bcc 8392fc <__cxa_atexit@plt+0x82734c> │ │ │ │ + ldr r8, [pc, #36] @ 839304 <__cxa_atexit@plt+0x827354> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8392f8 <__cxa_atexit@plt+0x827348> │ │ │ │ + ldr r3, [pc, #32] @ 839308 <__cxa_atexit@plt+0x827358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8392fc <__cxa_atexit@plt+0x82734c> │ │ │ │ + ldr r7, [pc, #20] @ 83930c <__cxa_atexit@plt+0x82735c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #4, 20 @ 0x4000 │ │ │ │ - cmneq r0, #100, 18 @ 0x190000 │ │ │ │ - cmneq r0, #148, 18 @ 0x250000 │ │ │ │ - movteq lr, #4496 @ 0x1190 │ │ │ │ + tsteq sp, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r0, #84, 18 @ 0x150000 │ │ │ │ + cmneq r0, #132, 18 @ 0x210000 │ │ │ │ + movteq lr, #4480 @ 0x1180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839418 <__cxa_atexit@plt+0x827468> │ │ │ │ + bcc 839428 <__cxa_atexit@plt+0x827478> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839410 <__cxa_atexit@plt+0x827460> │ │ │ │ - ldr r1, [pc, #240] @ 839420 <__cxa_atexit@plt+0x827470> │ │ │ │ + bhi 839420 <__cxa_atexit@plt+0x827470> │ │ │ │ + ldr r1, [pc, #240] @ 839430 <__cxa_atexit@plt+0x827480> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 839424 <__cxa_atexit@plt+0x827474> │ │ │ │ + ldr r8, [pc, #236] @ 839434 <__cxa_atexit@plt+0x827484> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 839428 <__cxa_atexit@plt+0x827478> │ │ │ │ + ldr lr, [pc, #232] @ 839438 <__cxa_atexit@plt+0x827488> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 83942c <__cxa_atexit@plt+0x82747c> │ │ │ │ + ldr r0, [pc, #228] @ 83943c <__cxa_atexit@plt+0x82748c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 839430 <__cxa_atexit@plt+0x827480> │ │ │ │ + ldr r3, [pc, #224] @ 839440 <__cxa_atexit@plt+0x827490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 839434 <__cxa_atexit@plt+0x827484> │ │ │ │ + ldr r3, [pc, #216] @ 839444 <__cxa_atexit@plt+0x827494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #185 @ 0xb9 │ │ │ │ orr r3, r3, #512 @ 0x200 │ │ │ │ - ldr r2, [pc, #200] @ 839438 <__cxa_atexit@plt+0x827488> │ │ │ │ + ldr r2, [pc, #200] @ 839448 <__cxa_atexit@plt+0x827498> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 83943c <__cxa_atexit@plt+0x82748c> │ │ │ │ + ldr r2, [pc, #172] @ 83944c <__cxa_atexit@plt+0x82749c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #89 @ 0x59 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 839440 <__cxa_atexit@plt+0x827490> │ │ │ │ + ldr r2, [pc, #128] @ 839450 <__cxa_atexit@plt+0x8274a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2137359,1535 +2137363,1535 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 839444 <__cxa_atexit@plt+0x827494> │ │ │ │ + ldr r7, [pc, #64] @ 839454 <__cxa_atexit@plt+0x8274a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 839448 <__cxa_atexit@plt+0x827498> │ │ │ │ + ldr r9, [pc, #60] @ 839458 <__cxa_atexit@plt+0x8274a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r0, #192, 20 @ 0xc0000 │ │ │ │ - cmneq r0, #212, 22 @ 0x35000 │ │ │ │ - cmneq r0, #32, 30 @ 0x80 │ │ │ │ - cmneq r0, #184, 18 @ 0x2e0000 │ │ │ │ - cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq r0, #48, 16 @ 0x300000 │ │ │ │ - cmneq r0, #44, 16 @ 0x2c0000 │ │ │ │ - movteq sp, #4448 @ 0x1160 │ │ │ │ + cmneq r0, #176, 20 @ 0xb0000 │ │ │ │ + cmneq r0, #196, 22 @ 0x31000 │ │ │ │ + cmneq r0, #16, 30 @ 0x40 │ │ │ │ + cmneq r0, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r0, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq r0, #32, 16 @ 0x200000 │ │ │ │ + cmneq r0, #28, 16 @ 0x1c0000 │ │ │ │ + movteq sp, #4432 @ 0x1150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839488 <__cxa_atexit@plt+0x8274d8> │ │ │ │ - ldr r8, [pc, #36] @ 839490 <__cxa_atexit@plt+0x8274e0> │ │ │ │ + bcc 839498 <__cxa_atexit@plt+0x8274e8> │ │ │ │ + ldr r8, [pc, #36] @ 8394a0 <__cxa_atexit@plt+0x8274f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 839494 <__cxa_atexit@plt+0x8274e4> │ │ │ │ + ldr r3, [pc, #32] @ 8394a4 <__cxa_atexit@plt+0x8274f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 839498 <__cxa_atexit@plt+0x8274e8> │ │ │ │ + ldr r7, [pc, #20] @ 8394a8 <__cxa_atexit@plt+0x8274f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #7208960 @ 0x6e0000 │ │ │ │ - cmneq r0, #200, 14 @ 0x3200000 │ │ │ │ - cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ - movteq lr, #6608 @ 0x19d0 │ │ │ │ + tsteq sp, #6160384 @ 0x5e0000 │ │ │ │ + cmneq r0, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r0, #232, 14 @ 0x3a00000 │ │ │ │ + movteq lr, #6592 @ 0x19c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8394ec <__cxa_atexit@plt+0x82753c> │ │ │ │ - ldr r3, [pc, #52] @ 8394f4 <__cxa_atexit@plt+0x827544> │ │ │ │ + bcc 8394fc <__cxa_atexit@plt+0x82754c> │ │ │ │ + ldr r3, [pc, #52] @ 839504 <__cxa_atexit@plt+0x827554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8394e0 <__cxa_atexit@plt+0x827530> │ │ │ │ + beq 8394f0 <__cxa_atexit@plt+0x827540> │ │ │ │ mov r7, r8 │ │ │ │ - b 839504 <__cxa_atexit@plt+0x827554> │ │ │ │ + b 839514 <__cxa_atexit@plt+0x827564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq lr, #6520 @ 0x1978 │ │ │ │ + movteq lr, #6504 @ 0x1968 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83952c <__cxa_atexit@plt+0x82757c> │ │ │ │ - ldr r3, [pc, #48] @ 839548 <__cxa_atexit@plt+0x827598> │ │ │ │ + bne 83953c <__cxa_atexit@plt+0x82758c> │ │ │ │ + ldr r3, [pc, #48] @ 839558 <__cxa_atexit@plt+0x8275a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 839540 <__cxa_atexit@plt+0x827590> │ │ │ │ - b 83955c <__cxa_atexit@plt+0x8275ac> │ │ │ │ - ldr r7, [pc, #24] @ 83954c <__cxa_atexit@plt+0x82759c> │ │ │ │ + beq 839550 <__cxa_atexit@plt+0x8275a0> │ │ │ │ + b 83956c <__cxa_atexit@plt+0x8275bc> │ │ │ │ + ldr r7, [pc, #24] @ 83955c <__cxa_atexit@plt+0x8275ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #12, 16 @ 0xc0000 │ │ │ │ - movteq lr, #6432 @ 0x1920 │ │ │ │ + cmneq r0, #252, 14 @ 0x3f00000 │ │ │ │ + movteq lr, #6416 @ 0x1910 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 839580 <__cxa_atexit@plt+0x8275d0> │ │ │ │ + ldr r0, [pc, #28] @ 839590 <__cxa_atexit@plt+0x8275e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq lr, #6380 @ 0x18ec │ │ │ │ + movteq lr, #6364 @ 0x18dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8395b8 <__cxa_atexit@plt+0x827608> │ │ │ │ - ldr r3, [pc, #92] @ 839600 <__cxa_atexit@plt+0x827650> │ │ │ │ + bne 8395c8 <__cxa_atexit@plt+0x827618> │ │ │ │ + ldr r3, [pc, #92] @ 839610 <__cxa_atexit@plt+0x827660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8395ec <__cxa_atexit@plt+0x82763c> │ │ │ │ - b 839614 <__cxa_atexit@plt+0x827664> │ │ │ │ + beq 8395fc <__cxa_atexit@plt+0x82764c> │ │ │ │ + b 839624 <__cxa_atexit@plt+0x827674> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8395f4 <__cxa_atexit@plt+0x827644> │ │ │ │ + bhi 839604 <__cxa_atexit@plt+0x827654> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r7, [pc, #48] @ 839604 <__cxa_atexit@plt+0x827654> │ │ │ │ + ldr r7, [pc, #48] @ 839614 <__cxa_atexit@plt+0x827664> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-4]! │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #32] @ 839608 <__cxa_atexit@plt+0x827658> │ │ │ │ + ldr r7, [pc, #32] @ 839618 <__cxa_atexit@plt+0x827668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq r0, #24, 16 @ 0x180000 │ │ │ │ + cmneq r0, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 839634 <__cxa_atexit@plt+0x827684> │ │ │ │ + ldr r3, [pc, #24] @ 839644 <__cxa_atexit@plt+0x827694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ - cmneq r0, #72, 12 @ 0x4800000 │ │ │ │ - movteq lr, #6212 @ 0x1844 │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + cmneq r0, #56, 12 @ 0x3800000 │ │ │ │ + movteq lr, #6196 @ 0x1834 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839684 <__cxa_atexit@plt+0x8276d4> │ │ │ │ - ldr r7, [pc, #52] @ 839694 <__cxa_atexit@plt+0x8276e4> │ │ │ │ + bhi 839694 <__cxa_atexit@plt+0x8276e4> │ │ │ │ + ldr r7, [pc, #52] @ 8396a4 <__cxa_atexit@plt+0x8276f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 839698 <__cxa_atexit@plt+0x8276e8> │ │ │ │ + ldr r3, [pc, #48] @ 8396a8 <__cxa_atexit@plt+0x8276f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ stmdb r6, {r7, r8} │ │ │ │ str r2, [r6] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - movteq lr, #6036 @ 0x1794 │ │ │ │ + movteq lr, #6020 @ 0x1784 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8396dc <__cxa_atexit@plt+0x82772c> │ │ │ │ - ldr r3, [pc, #40] @ 8396e4 <__cxa_atexit@plt+0x827734> │ │ │ │ + bcc 8396ec <__cxa_atexit@plt+0x82773c> │ │ │ │ + ldr r3, [pc, #40] @ 8396f4 <__cxa_atexit@plt+0x827744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #16] @ 8396e8 <__cxa_atexit@plt+0x827738> │ │ │ │ + ldr r7, [pc, #16] @ 8396f8 <__cxa_atexit@plt+0x827748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 10 @ 0x20000000 │ │ │ │ - cmneq r0, #72, 2 │ │ │ │ - movteq lr, #5964 @ 0x174c │ │ │ │ + cmneq r0, #112, 10 @ 0x1c000000 │ │ │ │ + cmneq r0, #56, 2 │ │ │ │ + movteq lr, #5948 @ 0x173c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839748 <__cxa_atexit@plt+0x827798> │ │ │ │ - ldr r3, [pc, #64] @ 839750 <__cxa_atexit@plt+0x8277a0> │ │ │ │ + bcc 839758 <__cxa_atexit@plt+0x8277a8> │ │ │ │ + ldr r3, [pc, #64] @ 839760 <__cxa_atexit@plt+0x8277b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 83973c <__cxa_atexit@plt+0x82778c> │ │ │ │ + beq 83974c <__cxa_atexit@plt+0x82779c> │ │ │ │ mov r7, r8 │ │ │ │ - b 839760 <__cxa_atexit@plt+0x8277b0> │ │ │ │ + b 839770 <__cxa_atexit@plt+0x8277c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq lr, #5864 @ 0x16e8 │ │ │ │ + movteq lr, #5848 @ 0x16d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 83977c <__cxa_atexit@plt+0x8277cc> │ │ │ │ + ldr r0, [pc, #20] @ 83978c <__cxa_atexit@plt+0x8277dc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq lr, #5820 @ 0x16bc │ │ │ │ + movteq lr, #5804 @ 0x16ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8397dc <__cxa_atexit@plt+0x82782c> │ │ │ │ + bhi 8397ec <__cxa_atexit@plt+0x82783c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #56] @ 8397e8 <__cxa_atexit@plt+0x827838> │ │ │ │ + ldr r0, [pc, #56] @ 8397f8 <__cxa_atexit@plt+0x827848> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r1, r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #28] @ 8397ec <__cxa_atexit@plt+0x82783c> │ │ │ │ + ldr r7, [pc, #28] @ 8397fc <__cxa_atexit@plt+0x82784c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 8397f0 <__cxa_atexit@plt+0x827840> │ │ │ │ + ldr r8, [pc, #24] @ 839800 <__cxa_atexit@plt+0x827850> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq r0, #128, 8 @ 0x80000000 │ │ │ │ - cmneq r0, #124, 14 @ 0x1f00000 │ │ │ │ - movteq lr, #5724 @ 0x165c │ │ │ │ + cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ + cmneq r0, #108, 14 @ 0x1b00000 │ │ │ │ + movteq lr, #5708 @ 0x164c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83986c <__cxa_atexit@plt+0x8278bc> │ │ │ │ + bcc 83987c <__cxa_atexit@plt+0x8278cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839864 <__cxa_atexit@plt+0x8278b4> │ │ │ │ - ldr r3, [pc, #80] @ 839874 <__cxa_atexit@plt+0x8278c4> │ │ │ │ + bhi 839874 <__cxa_atexit@plt+0x8278c4> │ │ │ │ + ldr r3, [pc, #80] @ 839884 <__cxa_atexit@plt+0x8278d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 839878 <__cxa_atexit@plt+0x8278c8> │ │ │ │ + ldr r2, [pc, #76] @ 839888 <__cxa_atexit@plt+0x8278d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #11 │ │ │ │ - ldr r7, [pc, #28] @ 83987c <__cxa_atexit@plt+0x8278cc> │ │ │ │ + ldr r7, [pc, #28] @ 83988c <__cxa_atexit@plt+0x8278dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r0, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r0, #212, 28 @ 0xd40 │ │ │ │ - movteq lr, #5600 @ 0x15e0 │ │ │ │ + cmneq r0, #0, 8 │ │ │ │ + cmneq r0, #196, 28 @ 0xc40 │ │ │ │ + movteq lr, #5584 @ 0x15d0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8398f8 <__cxa_atexit@plt+0x827948> │ │ │ │ + bcc 839908 <__cxa_atexit@plt+0x827958> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8398f0 <__cxa_atexit@plt+0x827940> │ │ │ │ - ldr r3, [pc, #80] @ 839900 <__cxa_atexit@plt+0x827950> │ │ │ │ + bhi 839900 <__cxa_atexit@plt+0x827950> │ │ │ │ + ldr r3, [pc, #80] @ 839910 <__cxa_atexit@plt+0x827960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add sl, r7, #20 │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ - ldr lr, [pc, #48] @ 839904 <__cxa_atexit@plt+0x827954> │ │ │ │ + ldr lr, [pc, #48] @ 839914 <__cxa_atexit@plt+0x827964> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-20]! @ 0xffffffec │ │ │ │ - b 838c80 <__cxa_atexit@plt+0x826cd0> │ │ │ │ + b 838c90 <__cxa_atexit@plt+0x826ce0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #140, 6 @ 0x30000002 │ │ │ │ + cmneq r0, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - movteq sp, #5896 @ 0x1708 │ │ │ │ + movteq sp, #5880 @ 0x16f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83995c <__cxa_atexit@plt+0x8279ac> │ │ │ │ - ldr r3, [pc, #60] @ 839964 <__cxa_atexit@plt+0x8279b4> │ │ │ │ + bcc 83996c <__cxa_atexit@plt+0x8279bc> │ │ │ │ + ldr r3, [pc, #60] @ 839974 <__cxa_atexit@plt+0x8279c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 839968 <__cxa_atexit@plt+0x8279b8> │ │ │ │ + ldr r3, [pc, #52] @ 839978 <__cxa_atexit@plt+0x8279c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 83996c <__cxa_atexit@plt+0x8279bc> │ │ │ │ + ldr r3, [pc, #40] @ 83997c <__cxa_atexit@plt+0x8279cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #33 @ 0x21 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 839970 <__cxa_atexit@plt+0x8279c0> │ │ │ │ + ldr r8, [pc, #24] @ 839980 <__cxa_atexit@plt+0x8279d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #20, 6 @ 0x50000000 │ │ │ │ - cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r0, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r0, #4, 6 @ 0x10000000 │ │ │ │ + cmneq r0, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r0, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r0, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8399b8 <__cxa_atexit@plt+0x827a08> │ │ │ │ - ldr r3, [pc, #48] @ 8399c0 <__cxa_atexit@plt+0x827a10> │ │ │ │ + bcc 8399c8 <__cxa_atexit@plt+0x827a18> │ │ │ │ + ldr r3, [pc, #48] @ 8399d0 <__cxa_atexit@plt+0x827a20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 8399c4 <__cxa_atexit@plt+0x827a14> │ │ │ │ + ldr r2, [pc, #44] @ 8399d4 <__cxa_atexit@plt+0x827a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8399b0 <__cxa_atexit@plt+0x827a00> │ │ │ │ - b 8399d0 <__cxa_atexit@plt+0x827a20> │ │ │ │ + beq 8399c0 <__cxa_atexit@plt+0x827a10> │ │ │ │ + b 8399e0 <__cxa_atexit@plt+0x827a30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #164, 4 @ 0x4000000a │ │ │ │ + cmneq r0, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 8399ec <__cxa_atexit@plt+0x827a3c> │ │ │ │ + ldr r0, [pc, #20] @ 8399fc <__cxa_atexit@plt+0x827a4c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq sp, #5636 @ 0x1604 │ │ │ │ + movteq sp, #5620 @ 0x15f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839a8c <__cxa_atexit@plt+0x827adc> │ │ │ │ + bcc 839a9c <__cxa_atexit@plt+0x827aec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839a84 <__cxa_atexit@plt+0x827ad4> │ │ │ │ - ldr r3, [pc, #88] @ 839a94 <__cxa_atexit@plt+0x827ae4> │ │ │ │ + bhi 839a94 <__cxa_atexit@plt+0x827ae4> │ │ │ │ + ldr r3, [pc, #88] @ 839aa4 <__cxa_atexit@plt+0x827af4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 839a98 <__cxa_atexit@plt+0x827ae8> │ │ │ │ + ldr r2, [pc, #76] @ 839aa8 <__cxa_atexit@plt+0x827af8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 839a9c <__cxa_atexit@plt+0x827aec> │ │ │ │ + ldr r3, [pc, #68] @ 839aac <__cxa_atexit@plt+0x827afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 839aa0 <__cxa_atexit@plt+0x827af0> │ │ │ │ + ldr r3, [pc, #60] @ 839ab0 <__cxa_atexit@plt+0x827b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 839aa4 <__cxa_atexit@plt+0x827af4> │ │ │ │ + ldr r8, [pc, #36] @ 839ab4 <__cxa_atexit@plt+0x827b04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #0, 4 │ │ │ │ + cmneq r0, #240, 2 @ 0x3c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r0, #12, 4 @ 0xc0000000 │ │ │ │ - cmneq r0, #228, 4 @ 0x4000000e │ │ │ │ - cmneq r0, #36, 6 @ 0x90000000 │ │ │ │ - movteq lr, #4936 @ 0x1348 │ │ │ │ + cmneq r0, #252, 2 @ 0x3f │ │ │ │ + cmneq r0, #212, 4 @ 0x4000000d │ │ │ │ + cmneq r0, #20, 6 @ 0x50000000 │ │ │ │ + movteq lr, #4920 @ 0x1338 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839b24 <__cxa_atexit@plt+0x827b74> │ │ │ │ + bcc 839b34 <__cxa_atexit@plt+0x827b84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839b1c <__cxa_atexit@plt+0x827b6c> │ │ │ │ - ldr r3, [pc, #84] @ 839b2c <__cxa_atexit@plt+0x827b7c> │ │ │ │ + bhi 839b2c <__cxa_atexit@plt+0x827b7c> │ │ │ │ + ldr r3, [pc, #84] @ 839b3c <__cxa_atexit@plt+0x827b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 839b30 <__cxa_atexit@plt+0x827b80> │ │ │ │ + ldr r2, [pc, #80] @ 839b40 <__cxa_atexit@plt+0x827b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 839b34 <__cxa_atexit@plt+0x827b84> │ │ │ │ + ldr r1, [pc, #60] @ 839b44 <__cxa_atexit@plt+0x827b94> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 839b38 <__cxa_atexit@plt+0x827b88> │ │ │ │ + ldr r7, [pc, #32] @ 839b48 <__cxa_atexit@plt+0x827b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq r0, #92, 2 │ │ │ │ + cmneq r0, #76, 2 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq r0, #116, 4 @ 0x40000007 │ │ │ │ - movteq sp, #5332 @ 0x14d4 │ │ │ │ + cmneq r0, #100, 4 @ 0x40000006 │ │ │ │ + movteq sp, #5316 @ 0x14c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839b8c <__cxa_atexit@plt+0x827bdc> │ │ │ │ - ldr r3, [pc, #56] @ 839b94 <__cxa_atexit@plt+0x827be4> │ │ │ │ + bcc 839b9c <__cxa_atexit@plt+0x827bec> │ │ │ │ + ldr r3, [pc, #56] @ 839ba4 <__cxa_atexit@plt+0x827bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 839b98 <__cxa_atexit@plt+0x827be8> │ │ │ │ + ldr r2, [pc, #52] @ 839ba8 <__cxa_atexit@plt+0x827bf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 839b84 <__cxa_atexit@plt+0x827bd4> │ │ │ │ - b 839ba8 <__cxa_atexit@plt+0x827bf8> │ │ │ │ + beq 839b94 <__cxa_atexit@plt+0x827be4> │ │ │ │ + b 839bb8 <__cxa_atexit@plt+0x827c08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, #216 @ 0xd8 │ │ │ │ - movteq sp, #5236 @ 0x1474 │ │ │ │ + cmneq r0, #200 @ 0xc8 │ │ │ │ + movteq sp, #5220 @ 0x1464 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 839bd0 <__cxa_atexit@plt+0x827c20> │ │ │ │ - ldr r3, [pc, #48] @ 839bec <__cxa_atexit@plt+0x827c3c> │ │ │ │ + bne 839be0 <__cxa_atexit@plt+0x827c30> │ │ │ │ + ldr r3, [pc, #48] @ 839bfc <__cxa_atexit@plt+0x827c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 839be4 <__cxa_atexit@plt+0x827c34> │ │ │ │ - b 839c00 <__cxa_atexit@plt+0x827c50> │ │ │ │ - ldr r7, [pc, #24] @ 839bf0 <__cxa_atexit@plt+0x827c40> │ │ │ │ + beq 839bf4 <__cxa_atexit@plt+0x827c44> │ │ │ │ + b 839c10 <__cxa_atexit@plt+0x827c60> │ │ │ │ + ldr r7, [pc, #24] @ 839c00 <__cxa_atexit@plt+0x827c50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #100, 2 │ │ │ │ - movteq sp, #5148 @ 0x141c │ │ │ │ + cmneq r0, #84, 2 │ │ │ │ + movteq sp, #5132 @ 0x140c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 839c20 <__cxa_atexit@plt+0x827c70> │ │ │ │ + ldr r3, [pc, #16] @ 839c30 <__cxa_atexit@plt+0x827c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #8] @ 839c24 <__cxa_atexit@plt+0x827c74> │ │ │ │ + ldr r8, [pc, #8] @ 839c34 <__cxa_atexit@plt+0x827c84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ - cmneq r0, #84 @ 0x54 │ │ │ │ - cmneq r0, #136, 2 @ 0x22 │ │ │ │ - movteq lr, #4568 @ 0x11d8 │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ + cmneq r0, #68 @ 0x44 │ │ │ │ + cmneq r0, #120, 2 │ │ │ │ + movteq lr, #4552 @ 0x11c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839cac <__cxa_atexit@plt+0x827cfc> │ │ │ │ + bcc 839cbc <__cxa_atexit@plt+0x827d0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839ca4 <__cxa_atexit@plt+0x827cf4> │ │ │ │ - ldr r3, [pc, #92] @ 839cb4 <__cxa_atexit@plt+0x827d04> │ │ │ │ + bhi 839cb4 <__cxa_atexit@plt+0x827d04> │ │ │ │ + ldr r3, [pc, #92] @ 839cc4 <__cxa_atexit@plt+0x827d14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 839cb8 <__cxa_atexit@plt+0x827d08> │ │ │ │ + ldr r2, [pc, #88] @ 839cc8 <__cxa_atexit@plt+0x827d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 839cbc <__cxa_atexit@plt+0x827d0c> │ │ │ │ + ldr r0, [pc, #64] @ 839ccc <__cxa_atexit@plt+0x827d1c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 839cc0 <__cxa_atexit@plt+0x827d10> │ │ │ │ + ldr r7, [pc, #32] @ 839cd0 <__cxa_atexit@plt+0x827d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmneq r0, #220, 30 @ 0x370 │ │ │ │ + cmneq r0, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmneq r0, #176, 4 │ │ │ │ - movteq ip, #6548 @ 0x1994 │ │ │ │ + cmneq r0, #160, 4 │ │ │ │ + movteq ip, #6532 @ 0x1984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839d08 <__cxa_atexit@plt+0x827d58> │ │ │ │ - ldr r3, [pc, #44] @ 839d10 <__cxa_atexit@plt+0x827d60> │ │ │ │ + bcc 839d18 <__cxa_atexit@plt+0x827d68> │ │ │ │ + ldr r3, [pc, #44] @ 839d20 <__cxa_atexit@plt+0x827d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 839d14 <__cxa_atexit@plt+0x827d64> │ │ │ │ + ldr r3, [pc, #32] @ 839d24 <__cxa_atexit@plt+0x827d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #137 @ 0x89 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 839d18 <__cxa_atexit@plt+0x827d68> │ │ │ │ + ldr r7, [pc, #20] @ 839d28 <__cxa_atexit@plt+0x827d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #88, 30 @ 0x160 │ │ │ │ - cmneq r0, #84 @ 0x54 │ │ │ │ - cmneq r0, #124, 18 @ 0x1f0000 │ │ │ │ - movteq lr, #4468 @ 0x1174 │ │ │ │ + cmneq r0, #72, 30 @ 0x120 │ │ │ │ + cmneq r0, #68 @ 0x44 │ │ │ │ + cmneq r0, #108, 18 @ 0x1b0000 │ │ │ │ + movteq lr, #4452 @ 0x1164 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839d6c <__cxa_atexit@plt+0x827dbc> │ │ │ │ - ldr r3, [pc, #56] @ 839d74 <__cxa_atexit@plt+0x827dc4> │ │ │ │ + bcc 839d7c <__cxa_atexit@plt+0x827dcc> │ │ │ │ + ldr r3, [pc, #56] @ 839d84 <__cxa_atexit@plt+0x827dd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #36] @ 839d78 <__cxa_atexit@plt+0x827dc8> │ │ │ │ + ldr r1, [pc, #36] @ 839d88 <__cxa_atexit@plt+0x827dd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 839d7c <__cxa_atexit@plt+0x827dcc> │ │ │ │ + ldr r8, [pc, #20] @ 839d8c <__cxa_atexit@plt+0x827ddc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 839648 <__cxa_atexit@plt+0x827698> │ │ │ │ + b 839658 <__cxa_atexit@plt+0x8276a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq r0, #240, 28 @ 0xf00 │ │ │ │ cmneq r0, #0, 30 │ │ │ │ - cmneq r0, #16, 30 @ 0x40 │ │ │ │ - cmneq r0, #60 @ 0x3c │ │ │ │ + cmneq r0, #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839dc4 <__cxa_atexit@plt+0x827e14> │ │ │ │ - ldr r3, [pc, #48] @ 839dcc <__cxa_atexit@plt+0x827e1c> │ │ │ │ + bcc 839dd4 <__cxa_atexit@plt+0x827e24> │ │ │ │ + ldr r3, [pc, #48] @ 839ddc <__cxa_atexit@plt+0x827e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 839dd0 <__cxa_atexit@plt+0x827e20> │ │ │ │ + ldr r2, [pc, #44] @ 839de0 <__cxa_atexit@plt+0x827e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 839dbc <__cxa_atexit@plt+0x827e0c> │ │ │ │ - b 839ddc <__cxa_atexit@plt+0x827e2c> │ │ │ │ + beq 839dcc <__cxa_atexit@plt+0x827e1c> │ │ │ │ + b 839dec <__cxa_atexit@plt+0x827e3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #152, 28 @ 0x980 │ │ │ │ + cmneq r0, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 839df8 <__cxa_atexit@plt+0x827e48> │ │ │ │ + ldr r0, [pc, #20] @ 839e08 <__cxa_atexit@plt+0x827e58> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq sp, #4600 @ 0x11f8 │ │ │ │ + movteq sp, #4584 @ 0x11e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839e98 <__cxa_atexit@plt+0x827ee8> │ │ │ │ + bcc 839ea8 <__cxa_atexit@plt+0x827ef8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 839e90 <__cxa_atexit@plt+0x827ee0> │ │ │ │ - ldr r3, [pc, #88] @ 839ea0 <__cxa_atexit@plt+0x827ef0> │ │ │ │ + bhi 839ea0 <__cxa_atexit@plt+0x827ef0> │ │ │ │ + ldr r3, [pc, #88] @ 839eb0 <__cxa_atexit@plt+0x827f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 839ea4 <__cxa_atexit@plt+0x827ef4> │ │ │ │ + ldr r2, [pc, #76] @ 839eb4 <__cxa_atexit@plt+0x827f04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 839ea8 <__cxa_atexit@plt+0x827ef8> │ │ │ │ + ldr r3, [pc, #68] @ 839eb8 <__cxa_atexit@plt+0x827f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 839eac <__cxa_atexit@plt+0x827efc> │ │ │ │ + ldr r3, [pc, #60] @ 839ebc <__cxa_atexit@plt+0x827f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 839eb0 <__cxa_atexit@plt+0x827f00> │ │ │ │ + ldr r8, [pc, #36] @ 839ec0 <__cxa_atexit@plt+0x827f10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r0, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r0, #0, 28 │ │ │ │ - cmneq r0, #216, 28 @ 0xd80 │ │ │ │ - cmneq r0, #24, 30 @ 0x60 │ │ │ │ - movteq sp, #8156 @ 0x1fdc │ │ │ │ + cmneq r0, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r0, #200, 28 @ 0xc80 │ │ │ │ + cmneq r0, #8, 30 │ │ │ │ + movteq sp, #8140 @ 0x1fcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839f04 <__cxa_atexit@plt+0x827f54> │ │ │ │ - ldr r3, [pc, #56] @ 839f0c <__cxa_atexit@plt+0x827f5c> │ │ │ │ + bcc 839f14 <__cxa_atexit@plt+0x827f64> │ │ │ │ + ldr r3, [pc, #56] @ 839f1c <__cxa_atexit@plt+0x827f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #36] @ 839f10 <__cxa_atexit@plt+0x827f60> │ │ │ │ + ldr r1, [pc, #36] @ 839f20 <__cxa_atexit@plt+0x827f70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 839f14 <__cxa_atexit@plt+0x827f64> │ │ │ │ + ldr r8, [pc, #20] @ 839f24 <__cxa_atexit@plt+0x827f74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 839648 <__cxa_atexit@plt+0x827698> │ │ │ │ + b 839658 <__cxa_atexit@plt+0x8276a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq r0, #88, 26 @ 0x1600 │ │ │ │ cmneq r0, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r0, #120, 26 @ 0x1e00 │ │ │ │ - cmneq r0, #164, 28 @ 0xa40 │ │ │ │ + cmneq r0, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 839f5c <__cxa_atexit@plt+0x827fac> │ │ │ │ - ldr r3, [pc, #48] @ 839f64 <__cxa_atexit@plt+0x827fb4> │ │ │ │ + bcc 839f6c <__cxa_atexit@plt+0x827fbc> │ │ │ │ + ldr r3, [pc, #48] @ 839f74 <__cxa_atexit@plt+0x827fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 839f68 <__cxa_atexit@plt+0x827fb8> │ │ │ │ + ldr r2, [pc, #44] @ 839f78 <__cxa_atexit@plt+0x827fc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 839f54 <__cxa_atexit@plt+0x827fa4> │ │ │ │ - b 839f74 <__cxa_atexit@plt+0x827fc4> │ │ │ │ + beq 839f64 <__cxa_atexit@plt+0x827fb4> │ │ │ │ + b 839f84 <__cxa_atexit@plt+0x827fd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #0, 26 │ │ │ │ + cmneq r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 839f90 <__cxa_atexit@plt+0x827fe0> │ │ │ │ + ldr r0, [pc, #20] @ 839fa0 <__cxa_atexit@plt+0x827ff0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq sp, #4192 @ 0x1060 │ │ │ │ + movteq sp, #4176 @ 0x1050 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a030 <__cxa_atexit@plt+0x828080> │ │ │ │ + bcc 83a040 <__cxa_atexit@plt+0x828090> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a028 <__cxa_atexit@plt+0x828078> │ │ │ │ - ldr r3, [pc, #88] @ 83a038 <__cxa_atexit@plt+0x828088> │ │ │ │ + bhi 83a038 <__cxa_atexit@plt+0x828088> │ │ │ │ + ldr r3, [pc, #88] @ 83a048 <__cxa_atexit@plt+0x828098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 83a03c <__cxa_atexit@plt+0x82808c> │ │ │ │ + ldr r2, [pc, #76] @ 83a04c <__cxa_atexit@plt+0x82809c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 83a040 <__cxa_atexit@plt+0x828090> │ │ │ │ + ldr r3, [pc, #68] @ 83a050 <__cxa_atexit@plt+0x8280a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 83a044 <__cxa_atexit@plt+0x828094> │ │ │ │ + ldr r3, [pc, #60] @ 83a054 <__cxa_atexit@plt+0x8280a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 83a048 <__cxa_atexit@plt+0x828098> │ │ │ │ + ldr r8, [pc, #36] @ 83a058 <__cxa_atexit@plt+0x8280a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 24 @ 0x5c00 │ │ │ │ + cmneq r0, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq r0, #104, 24 @ 0x6800 │ │ │ │ - cmneq r0, #64, 26 @ 0x1000 │ │ │ │ - cmneq r0, #128, 26 @ 0x2000 │ │ │ │ + cmneq r0, #88, 24 @ 0x5800 │ │ │ │ + cmneq r0, #48, 26 @ 0xc00 │ │ │ │ + cmneq r0, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a090 <__cxa_atexit@plt+0x8280e0> │ │ │ │ - ldr r3, [pc, #48] @ 83a098 <__cxa_atexit@plt+0x8280e8> │ │ │ │ + bcc 83a0a0 <__cxa_atexit@plt+0x8280f0> │ │ │ │ + ldr r3, [pc, #48] @ 83a0a8 <__cxa_atexit@plt+0x8280f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 83a09c <__cxa_atexit@plt+0x8280ec> │ │ │ │ + ldr r2, [pc, #44] @ 83a0ac <__cxa_atexit@plt+0x8280fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 83a088 <__cxa_atexit@plt+0x8280d8> │ │ │ │ - b 83a0a8 <__cxa_atexit@plt+0x8280f8> │ │ │ │ + beq 83a098 <__cxa_atexit@plt+0x8280e8> │ │ │ │ + b 83a0b8 <__cxa_atexit@plt+0x828108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #204, 22 @ 0x33000 │ │ │ │ + cmneq r0, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 83a0c4 <__cxa_atexit@plt+0x828114> │ │ │ │ + ldr r0, [pc, #20] @ 83a0d4 <__cxa_atexit@plt+0x828124> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq sp, #7608 @ 0x1db8 │ │ │ │ + movteq sp, #7592 @ 0x1da8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a138 <__cxa_atexit@plt+0x828188> │ │ │ │ - ldr r3, [pc, #56] @ 83a140 <__cxa_atexit@plt+0x828190> │ │ │ │ + bcc 83a148 <__cxa_atexit@plt+0x828198> │ │ │ │ + ldr r3, [pc, #56] @ 83a150 <__cxa_atexit@plt+0x8281a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 83a12c <__cxa_atexit@plt+0x82817c> │ │ │ │ + beq 83a13c <__cxa_atexit@plt+0x82818c> │ │ │ │ mov r7, r8 │ │ │ │ - b 83a150 <__cxa_atexit@plt+0x8281a0> │ │ │ │ + b 83a160 <__cxa_atexit@plt+0x8281b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq sp, #7516 @ 0x1d5c │ │ │ │ + movteq sp, #7500 @ 0x1d4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #24] @ 83a178 <__cxa_atexit@plt+0x8281c8> │ │ │ │ + ldr r0, [pc, #24] @ 83a188 <__cxa_atexit@plt+0x8281d8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq sp, #7460 @ 0x1d24 │ │ │ │ + movteq sp, #7444 @ 0x1d14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83a1bc <__cxa_atexit@plt+0x82820c> │ │ │ │ + bne 83a1cc <__cxa_atexit@plt+0x82821c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #36] @ 83a1cc <__cxa_atexit@plt+0x82821c> │ │ │ │ + ldr r1, [pc, #36] @ 83a1dc <__cxa_atexit@plt+0x82822c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 83a1c4 <__cxa_atexit@plt+0x828214> │ │ │ │ - b 83a1dc <__cxa_atexit@plt+0x82822c> │ │ │ │ + beq 83a1d4 <__cxa_atexit@plt+0x828224> │ │ │ │ + b 83a1ec <__cxa_atexit@plt+0x82823c> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 83a568 <__cxa_atexit@plt+0x8285b8> │ │ │ │ + b 83a578 <__cxa_atexit@plt+0x8285c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq sp, #7376 @ 0x1cd0 │ │ │ │ + movteq sp, #7360 @ 0x1cc0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 83a1f8 <__cxa_atexit@plt+0x828248> │ │ │ │ + ldr r0, [pc, #20] @ 83a208 <__cxa_atexit@plt+0x828258> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq sp, #7332 @ 0x1ca4 │ │ │ │ + movteq sp, #7316 @ 0x1c94 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a278 <__cxa_atexit@plt+0x8282c8> │ │ │ │ + bhi 83a288 <__cxa_atexit@plt+0x8282d8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r8, [pc, #88] @ 83a284 <__cxa_atexit@plt+0x8282d4> │ │ │ │ + ldr r8, [pc, #88] @ 83a294 <__cxa_atexit@plt+0x8282e4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 83a288 <__cxa_atexit@plt+0x8282d8> │ │ │ │ + ldr lr, [pc, #84] @ 83a298 <__cxa_atexit@plt+0x8282e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #72] @ 83a28c <__cxa_atexit@plt+0x8282dc> │ │ │ │ + ldr sl, [pc, #72] @ 83a29c <__cxa_atexit@plt+0x8282ec> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r6] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 83a290 <__cxa_atexit@plt+0x8282e0> │ │ │ │ + ldr r7, [pc, #28] @ 83a2a0 <__cxa_atexit@plt+0x8282f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - cmneq r0, #24, 22 @ 0x6000 │ │ │ │ - movteq sp, #7180 @ 0x1c0c │ │ │ │ + cmneq r0, #8, 22 @ 0x2000 │ │ │ │ + movteq sp, #7164 @ 0x1bfc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83a330 <__cxa_atexit@plt+0x828380> │ │ │ │ + bne 83a340 <__cxa_atexit@plt+0x828390> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a354 <__cxa_atexit@plt+0x8283a4> │ │ │ │ + bhi 83a364 <__cxa_atexit@plt+0x8283b4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #156] @ 83a364 <__cxa_atexit@plt+0x8283b4> │ │ │ │ + ldr r3, [pc, #156] @ 83a374 <__cxa_atexit@plt+0x8283c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #144] @ 83a368 <__cxa_atexit@plt+0x8283b8> │ │ │ │ + ldr r3, [pc, #144] @ 83a378 <__cxa_atexit@plt+0x8283c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #136] @ 83a36c <__cxa_atexit@plt+0x8283bc> │ │ │ │ + ldr r3, [pc, #136] @ 83a37c <__cxa_atexit@plt+0x8283cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #124] @ 83a370 <__cxa_atexit@plt+0x8283c0> │ │ │ │ + ldr r3, [pc, #124] @ 83a380 <__cxa_atexit@plt+0x8283d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #112] @ 83a374 <__cxa_atexit@plt+0x8283c4> │ │ │ │ + ldr r3, [pc, #112] @ 83a384 <__cxa_atexit@plt+0x8283d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #96] @ 83a378 <__cxa_atexit@plt+0x8283c8> │ │ │ │ + ldr r7, [pc, #96] @ 83a388 <__cxa_atexit@plt+0x8283d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 83a360 <__cxa_atexit@plt+0x8283b0> │ │ │ │ + ldr r3, [pc, #36] @ 83a370 <__cxa_atexit@plt+0x8283c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 83a34c <__cxa_atexit@plt+0x82839c> │ │ │ │ - b 83a388 <__cxa_atexit@plt+0x8283d8> │ │ │ │ + beq 83a35c <__cxa_atexit@plt+0x8283ac> │ │ │ │ + b 83a398 <__cxa_atexit@plt+0x8283e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, #232, 18 @ 0x3a0000 │ │ │ │ - cmneq r0, #220, 18 @ 0x370000 │ │ │ │ - cmneq r0, #48, 30 @ 0xc0 │ │ │ │ - cmneq r0, #36, 30 @ 0x90 │ │ │ │ - cmneq r0, #68, 20 @ 0x44000 │ │ │ │ - cmneq r0, #4, 4 @ 0x40000000 │ │ │ │ - movteq sp, #6948 @ 0x1b24 │ │ │ │ + cmneq r0, #216, 18 @ 0x360000 │ │ │ │ + cmneq r0, #204, 18 @ 0x330000 │ │ │ │ + cmneq r0, #32, 30 @ 0x80 │ │ │ │ + cmneq r0, #20, 30 @ 0x50 │ │ │ │ + cmneq r0, #52, 20 @ 0x34000 │ │ │ │ + cmneq r0, #244, 2 @ 0x3d │ │ │ │ + movteq sp, #6932 @ 0x1b14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83a3b8 <__cxa_atexit@plt+0x828408> │ │ │ │ - ldr r3, [pc, #44] @ 83a3c8 <__cxa_atexit@plt+0x828418> │ │ │ │ + bne 83a3c8 <__cxa_atexit@plt+0x828418> │ │ │ │ + ldr r3, [pc, #44] @ 83a3d8 <__cxa_atexit@plt+0x828428> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 83a3c0 <__cxa_atexit@plt+0x828410> │ │ │ │ - b 83a3d8 <__cxa_atexit@plt+0x828428> │ │ │ │ + beq 83a3d0 <__cxa_atexit@plt+0x828420> │ │ │ │ + b 83a3e8 <__cxa_atexit@plt+0x828438> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 83a568 <__cxa_atexit@plt+0x8285b8> │ │ │ │ + b 83a578 <__cxa_atexit@plt+0x8285c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq sp, #6868 @ 0x1ad4 │ │ │ │ + movteq sp, #6852 @ 0x1ac4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 83a3f4 <__cxa_atexit@plt+0x828444> │ │ │ │ + ldr r0, [pc, #20] @ 83a404 <__cxa_atexit@plt+0x828454> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq sp, #6824 @ 0x1aa8 │ │ │ │ + movteq sp, #6808 @ 0x1a98 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a478 <__cxa_atexit@plt+0x8284c8> │ │ │ │ + bhi 83a488 <__cxa_atexit@plt+0x8284d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r8, [pc, #92] @ 83a484 <__cxa_atexit@plt+0x8284d4> │ │ │ │ + ldr r8, [pc, #92] @ 83a494 <__cxa_atexit@plt+0x8284e4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 83a488 <__cxa_atexit@plt+0x8284d8> │ │ │ │ + ldr lr, [pc, #88] @ 83a498 <__cxa_atexit@plt+0x8284e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #76] @ 83a48c <__cxa_atexit@plt+0x8284dc> │ │ │ │ + ldr sl, [pc, #76] @ 83a49c <__cxa_atexit@plt+0x8284ec> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 83a490 <__cxa_atexit@plt+0x8284e0> │ │ │ │ + ldr r7, [pc, #28] @ 83a4a0 <__cxa_atexit@plt+0x8284f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - cmneq r0, #24, 18 @ 0x60000 │ │ │ │ - movteq sp, #6540 @ 0x198c │ │ │ │ + cmneq r0, #8, 18 @ 0x20000 │ │ │ │ + movteq sp, #6524 @ 0x197c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83a53c <__cxa_atexit@plt+0x82858c> │ │ │ │ + bne 83a54c <__cxa_atexit@plt+0x82859c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a544 <__cxa_atexit@plt+0x828594> │ │ │ │ + bhi 83a554 <__cxa_atexit@plt+0x8285a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #132] @ 83a550 <__cxa_atexit@plt+0x8285a0> │ │ │ │ + ldr r2, [pc, #132] @ 83a560 <__cxa_atexit@plt+0x8285b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 83a554 <__cxa_atexit@plt+0x8285a4> │ │ │ │ + ldr r1, [pc, #128] @ 83a564 <__cxa_atexit@plt+0x8285b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #116] @ 83a558 <__cxa_atexit@plt+0x8285a8> │ │ │ │ + ldr r1, [pc, #116] @ 83a568 <__cxa_atexit@plt+0x8285b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-8] │ │ │ │ - ldr r1, [pc, #108] @ 83a55c <__cxa_atexit@plt+0x8285ac> │ │ │ │ + ldr r1, [pc, #108] @ 83a56c <__cxa_atexit@plt+0x8285bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #96] @ 83a560 <__cxa_atexit@plt+0x8285b0> │ │ │ │ + ldr r1, [pc, #96] @ 83a570 <__cxa_atexit@plt+0x8285c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #80] @ 83a564 <__cxa_atexit@plt+0x8285b4> │ │ │ │ + ldr r3, [pc, #80] @ 83a574 <__cxa_atexit@plt+0x8285c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-4] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-40]! @ 0xffffffd8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 83a568 <__cxa_atexit@plt+0x8285b8> │ │ │ │ + b 83a578 <__cxa_atexit@plt+0x8285c8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - cmneq r0, #220, 14 @ 0x3700000 │ │ │ │ - cmneq r0, #208, 14 @ 0x3400000 │ │ │ │ - cmneq r0, #36, 26 @ 0x900 │ │ │ │ - cmneq r0, #24, 26 @ 0x600 │ │ │ │ - cmneq r0, #8 │ │ │ │ - ldr r7, [pc, #20] @ 83a584 <__cxa_atexit@plt+0x8285d4> │ │ │ │ + cmneq r0, #204, 14 @ 0x3300000 │ │ │ │ + cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r0, #20, 26 @ 0x500 │ │ │ │ + cmneq r0, #8, 26 @ 0x200 │ │ │ │ + cmneq r0, #248, 30 @ 0x3e0 │ │ │ │ + ldr r7, [pc, #20] @ 83a594 <__cxa_atexit@plt+0x8285e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 83a588 <__cxa_atexit@plt+0x8285d8> │ │ │ │ + ldr r7, [pc, #8] @ 83a598 <__cxa_atexit@plt+0x8285e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r0, #196, 26 @ 0x3100 │ │ │ │ - movteq sp, #6276 @ 0x1884 │ │ │ │ + cmneq r0, #180, 26 @ 0x2d00 │ │ │ │ + movteq sp, #6260 @ 0x1874 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83a5c0 <__cxa_atexit@plt+0x828610> │ │ │ │ - ldr r3, [pc, #48] @ 83a5dc <__cxa_atexit@plt+0x82862c> │ │ │ │ + bne 83a5d0 <__cxa_atexit@plt+0x828620> │ │ │ │ + ldr r3, [pc, #48] @ 83a5ec <__cxa_atexit@plt+0x82863c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 83a5d4 <__cxa_atexit@plt+0x828624> │ │ │ │ - b 83a5f0 <__cxa_atexit@plt+0x828640> │ │ │ │ - ldr r7, [pc, #24] @ 83a5e0 <__cxa_atexit@plt+0x828630> │ │ │ │ + beq 83a5e4 <__cxa_atexit@plt+0x828634> │ │ │ │ + b 83a600 <__cxa_atexit@plt+0x828650> │ │ │ │ + ldr r7, [pc, #24] @ 83a5f0 <__cxa_atexit@plt+0x828640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #232, 12 @ 0xe800000 │ │ │ │ - movteq sp, #6188 @ 0x182c │ │ │ │ + cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ + movteq sp, #6172 @ 0x181c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 83a614 <__cxa_atexit@plt+0x828664> │ │ │ │ + ldr r0, [pc, #28] @ 83a624 <__cxa_atexit@plt+0x828674> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq sp, #6136 @ 0x17f8 │ │ │ │ + movteq sp, #6120 @ 0x17e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a694 <__cxa_atexit@plt+0x8286e4> │ │ │ │ + bhi 83a6a4 <__cxa_atexit@plt+0x8286f4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r8, [pc, #88] @ 83a6a0 <__cxa_atexit@plt+0x8286f0> │ │ │ │ + ldr r8, [pc, #88] @ 83a6b0 <__cxa_atexit@plt+0x828700> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 83a6a4 <__cxa_atexit@plt+0x8286f4> │ │ │ │ + ldr lr, [pc, #84] @ 83a6b4 <__cxa_atexit@plt+0x828704> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #72] @ 83a6a8 <__cxa_atexit@plt+0x8286f8> │ │ │ │ + ldr sl, [pc, #72] @ 83a6b8 <__cxa_atexit@plt+0x828708> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r8, [r5, #8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 83a6ac <__cxa_atexit@plt+0x8286fc> │ │ │ │ + ldr r7, [pc, #28] @ 83a6bc <__cxa_atexit@plt+0x82870c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ - cmneq r0, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r0, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83a748 <__cxa_atexit@plt+0x828798> │ │ │ │ + bne 83a758 <__cxa_atexit@plt+0x8287a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a75c <__cxa_atexit@plt+0x8287ac> │ │ │ │ + bhi 83a76c <__cxa_atexit@plt+0x8287bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #140] @ 83a76c <__cxa_atexit@plt+0x8287bc> │ │ │ │ + ldr r3, [pc, #140] @ 83a77c <__cxa_atexit@plt+0x8287cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #128] @ 83a770 <__cxa_atexit@plt+0x8287c0> │ │ │ │ + ldr r3, [pc, #128] @ 83a780 <__cxa_atexit@plt+0x8287d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #120] @ 83a774 <__cxa_atexit@plt+0x8287c4> │ │ │ │ + ldr r3, [pc, #120] @ 83a784 <__cxa_atexit@plt+0x8287d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #108] @ 83a778 <__cxa_atexit@plt+0x8287c8> │ │ │ │ + ldr r3, [pc, #108] @ 83a788 <__cxa_atexit@plt+0x8287d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #96] @ 83a77c <__cxa_atexit@plt+0x8287cc> │ │ │ │ + ldr r3, [pc, #96] @ 83a78c <__cxa_atexit@plt+0x8287dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #80] @ 83a780 <__cxa_atexit@plt+0x8287d0> │ │ │ │ + ldr r7, [pc, #80] @ 83a790 <__cxa_atexit@plt+0x8287e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 83a768 <__cxa_atexit@plt+0x8287b8> │ │ │ │ + ldr r7, [pc, #24] @ 83a778 <__cxa_atexit@plt+0x8287c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #96, 10 @ 0x18000000 │ │ │ │ - cmneq r0, #208, 10 @ 0x34000000 │ │ │ │ - cmneq r0, #196, 10 @ 0x31000000 │ │ │ │ - cmneq r0, #24, 22 @ 0x6000 │ │ │ │ - cmneq r0, #12, 22 @ 0x3000 │ │ │ │ - cmneq r0, #44, 12 @ 0x2c00000 │ │ │ │ - cmneq r0, #236, 26 @ 0x3b00 │ │ │ │ - movteq sp, #5932 @ 0x172c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #80, 10 @ 0x14000000 │ │ │ │ + cmneq r0, #192, 10 @ 0x30000000 │ │ │ │ + cmneq r0, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq r0, #8, 22 @ 0x2000 │ │ │ │ + cmneq r0, #252, 20 @ 0xfc000 │ │ │ │ + cmneq r0, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r0, #220, 26 @ 0x3700 │ │ │ │ + movteq sp, #5916 @ 0x171c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a820 <__cxa_atexit@plt+0x828870> │ │ │ │ + bcc 83a830 <__cxa_atexit@plt+0x828880> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a818 <__cxa_atexit@plt+0x828868> │ │ │ │ - ldr r3, [pc, #116] @ 83a828 <__cxa_atexit@plt+0x828878> │ │ │ │ + bhi 83a828 <__cxa_atexit@plt+0x828878> │ │ │ │ + ldr r3, [pc, #116] @ 83a838 <__cxa_atexit@plt+0x828888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ add r9, r7, #20 │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #80] @ 83a82c <__cxa_atexit@plt+0x82887c> │ │ │ │ + ldr sl, [pc, #80] @ 83a83c <__cxa_atexit@plt+0x82888c> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #72] @ 83a830 <__cxa_atexit@plt+0x828880> │ │ │ │ + ldr r2, [pc, #72] @ 83a840 <__cxa_atexit@plt+0x828890> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r3, r8, r9} │ │ │ │ stmdb r6, {r7, sl, lr} │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-40]! @ 0xffffffd8 │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 83a834 <__cxa_atexit@plt+0x828884> │ │ │ │ + ldr r7, [pc, #40] @ 83a844 <__cxa_atexit@plt+0x828894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 83a838 <__cxa_atexit@plt+0x828888> │ │ │ │ + ldr r8, [pc, #36] @ 83a848 <__cxa_atexit@plt+0x828898> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #136, 8 @ 0x88000000 │ │ │ │ + cmneq r0, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffff0a0 │ │ │ │ - cmneq r0, #228, 26 @ 0x3900 │ │ │ │ - cmneq r0, #176, 8 @ 0xb0000000 │ │ │ │ - movteq sp, #4824 @ 0x12d8 │ │ │ │ + cmneq r0, #212, 26 @ 0x3500 │ │ │ │ + cmneq r0, #160, 8 @ 0xa0000000 │ │ │ │ + movteq sp, #4808 @ 0x12c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a874 <__cxa_atexit@plt+0x8288c4> │ │ │ │ - ldr r3, [pc, #32] @ 83a87c <__cxa_atexit@plt+0x8288cc> │ │ │ │ + bcc 83a884 <__cxa_atexit@plt+0x8288d4> │ │ │ │ + ldr r3, [pc, #32] @ 83a88c <__cxa_atexit@plt+0x8288dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83a880 <__cxa_atexit@plt+0x8288d0> │ │ │ │ + ldr r7, [pc, #16] @ 83a890 <__cxa_atexit@plt+0x8288e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #224, 6 @ 0x80000003 │ │ │ │ - cmneq r0, #248, 24 @ 0xf800 │ │ │ │ - movteq ip, #6672 @ 0x1a10 │ │ │ │ + cmneq r0, #208, 6 @ 0x40000003 │ │ │ │ + cmneq r0, #232, 24 @ 0xe800 │ │ │ │ + movteq ip, #6656 @ 0x1a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a8bc <__cxa_atexit@plt+0x82890c> │ │ │ │ - ldr r3, [pc, #32] @ 83a8c4 <__cxa_atexit@plt+0x828914> │ │ │ │ + bcc 83a8cc <__cxa_atexit@plt+0x82891c> │ │ │ │ + ldr r3, [pc, #32] @ 83a8d4 <__cxa_atexit@plt+0x828924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83a8c8 <__cxa_atexit@plt+0x828918> │ │ │ │ + ldr r7, [pc, #16] @ 83a8d8 <__cxa_atexit@plt+0x828928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #152, 6 @ 0x60000002 │ │ │ │ - cmneq r0, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq r0, #136, 6 @ 0x20000002 │ │ │ │ + cmneq r0, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a8f8 <__cxa_atexit@plt+0x828948> │ │ │ │ - ldr r3, [pc, #24] @ 83a900 <__cxa_atexit@plt+0x828950> │ │ │ │ + bcc 83a908 <__cxa_atexit@plt+0x828958> │ │ │ │ + ldr r3, [pc, #24] @ 83a910 <__cxa_atexit@plt+0x828960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537154 <__cxa_atexit@plt+0x5251a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #84, 6 @ 0x50000001 │ │ │ │ - movteq fp, #7336 @ 0x1ca8 │ │ │ │ + cmneq r0, #68, 6 @ 0x10000001 │ │ │ │ + movteq fp, #7320 @ 0x1c98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a940 <__cxa_atexit@plt+0x828990> │ │ │ │ - ldr r8, [pc, #36] @ 83a948 <__cxa_atexit@plt+0x828998> │ │ │ │ + bcc 83a950 <__cxa_atexit@plt+0x8289a0> │ │ │ │ + ldr r8, [pc, #36] @ 83a958 <__cxa_atexit@plt+0x8289a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 83a94c <__cxa_atexit@plt+0x82899c> │ │ │ │ + ldr r3, [pc, #32] @ 83a95c <__cxa_atexit@plt+0x8289ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 83a950 <__cxa_atexit@plt+0x8289a0> │ │ │ │ + ldr r7, [pc, #20] @ 83a960 <__cxa_atexit@plt+0x8289b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #1409286147 @ 0x54000003 │ │ │ │ - cmneq r0, #16, 6 @ 0x40000000 │ │ │ │ - cmneq r0, #64, 6 │ │ │ │ - movteq fp, #7268 @ 0x1c64 │ │ │ │ + tsteq sp, #335544323 @ 0x14000003 │ │ │ │ + cmneq r0, #0, 6 │ │ │ │ + cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ + movteq fp, #7252 @ 0x1c54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83a9b0 <__cxa_atexit@plt+0x828a00> │ │ │ │ + bcc 83a9c0 <__cxa_atexit@plt+0x828a10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83a9a8 <__cxa_atexit@plt+0x8289f8> │ │ │ │ - ldr r3, [pc, #52] @ 83a9b8 <__cxa_atexit@plt+0x828a08> │ │ │ │ + bhi 83a9b8 <__cxa_atexit@plt+0x828a08> │ │ │ │ + ldr r3, [pc, #52] @ 83a9c8 <__cxa_atexit@plt+0x828a18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 83a9bc <__cxa_atexit@plt+0x828a0c> │ │ │ │ + ldr r2, [pc, #48] @ 83a9cc <__cxa_atexit@plt+0x828a1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 83a9c0 <__cxa_atexit@plt+0x828a10> │ │ │ │ + ldr r7, [pc, #28] @ 83a9d0 <__cxa_atexit@plt+0x828a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r0, #176, 4 │ │ │ │ - cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ - movteq fp, #7172 @ 0x1c04 │ │ │ │ + cmneq r0, #160, 4 │ │ │ │ + cmneq r0, #132, 8 @ 0x84000000 │ │ │ │ + movteq fp, #7156 @ 0x1bf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83aa20 <__cxa_atexit@plt+0x828a70> │ │ │ │ + bcc 83aa30 <__cxa_atexit@plt+0x828a80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83aa18 <__cxa_atexit@plt+0x828a68> │ │ │ │ - ldr r3, [pc, #52] @ 83aa28 <__cxa_atexit@plt+0x828a78> │ │ │ │ + bhi 83aa28 <__cxa_atexit@plt+0x828a78> │ │ │ │ + ldr r3, [pc, #52] @ 83aa38 <__cxa_atexit@plt+0x828a88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 83aa2c <__cxa_atexit@plt+0x828a7c> │ │ │ │ + ldr r2, [pc, #48] @ 83aa3c <__cxa_atexit@plt+0x828a8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 83aa30 <__cxa_atexit@plt+0x828a80> │ │ │ │ + ldr r7, [pc, #28] @ 83aa40 <__cxa_atexit@plt+0x828a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r0, #64, 4 │ │ │ │ - cmneq r0, #188, 26 @ 0x2f00 │ │ │ │ - movteq sp, #5028 @ 0x13a4 │ │ │ │ + cmneq r0, #48, 4 │ │ │ │ + cmneq r0, #172, 26 @ 0x2b00 │ │ │ │ + movteq sp, #5012 @ 0x1394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83aabc <__cxa_atexit@plt+0x828b0c> │ │ │ │ + bcc 83aacc <__cxa_atexit@plt+0x828b1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83aab4 <__cxa_atexit@plt+0x828b04> │ │ │ │ - ldr r3, [pc, #96] @ 83aac4 <__cxa_atexit@plt+0x828b14> │ │ │ │ + bhi 83aac4 <__cxa_atexit@plt+0x828b14> │ │ │ │ + ldr r3, [pc, #96] @ 83aad4 <__cxa_atexit@plt+0x828b24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 83aac8 <__cxa_atexit@plt+0x828b18> │ │ │ │ + ldr r2, [pc, #92] @ 83aad8 <__cxa_atexit@plt+0x828b28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 83aacc <__cxa_atexit@plt+0x828b1c> │ │ │ │ + ldr r1, [pc, #88] @ 83aadc <__cxa_atexit@plt+0x828b2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #72] @ 83aad0 <__cxa_atexit@plt+0x828b20> │ │ │ │ + ldr r0, [pc, #72] @ 83aae0 <__cxa_atexit@plt+0x828b30> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 83aad4 <__cxa_atexit@plt+0x828b24> │ │ │ │ + ldr r7, [pc, #36] @ 83aae4 <__cxa_atexit@plt+0x828b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r0, #200, 2 @ 0x32 │ │ │ │ + cmneq r0, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq r0, #160, 8 @ 0xa0000000 │ │ │ │ - movteq fp, #7004 @ 0x1b5c │ │ │ │ + cmneq r0, #144, 8 @ 0x90000000 │ │ │ │ + movteq fp, #6988 @ 0x1b4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83ab04 <__cxa_atexit@plt+0x828b54> │ │ │ │ - ldr r7, [pc, #96] @ 83ab58 <__cxa_atexit@plt+0x828ba8> │ │ │ │ + bne 83ab14 <__cxa_atexit@plt+0x828b64> │ │ │ │ + ldr r7, [pc, #96] @ 83ab68 <__cxa_atexit@plt+0x828bb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ab4c <__cxa_atexit@plt+0x828b9c> │ │ │ │ + bhi 83ab5c <__cxa_atexit@plt+0x828bac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #60] @ 83ab5c <__cxa_atexit@plt+0x828bac> │ │ │ │ + ldr r3, [pc, #60] @ 83ab6c <__cxa_atexit@plt+0x828bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 83ab60 <__cxa_atexit@plt+0x828bb0> │ │ │ │ + ldr r2, [pc, #56] @ 83ab70 <__cxa_atexit@plt+0x828bc0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #28] @ 83ab64 <__cxa_atexit@plt+0x828bb4> │ │ │ │ + ldr r7, [pc, #28] @ 83ab74 <__cxa_atexit@plt+0x828bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #224, 24 @ 0xe000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #208, 24 @ 0xd000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r0, #8, 2 │ │ │ │ + cmneq r0, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ab94 <__cxa_atexit@plt+0x828be4> │ │ │ │ - ldr r3, [pc, #24] @ 83ab9c <__cxa_atexit@plt+0x828bec> │ │ │ │ + bcc 83aba4 <__cxa_atexit@plt+0x828bf4> │ │ │ │ + ldr r3, [pc, #24] @ 83abac <__cxa_atexit@plt+0x828bfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #184 @ 0xb8 │ │ │ │ - movteq sp, #4964 @ 0x1364 │ │ │ │ + cmneq r0, #168 @ 0xa8 │ │ │ │ + movteq sp, #4948 @ 0x1354 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #108 @ 0x6c │ │ │ │ cmp lr, r3 │ │ │ │ - bhi 83acbc <__cxa_atexit@plt+0x828d0c> │ │ │ │ + bhi 83accc <__cxa_atexit@plt+0x828d1c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ @@ -2138897,261 +2138901,261 @@ │ │ │ │ ldr r1, [r7, #31] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #35] @ 0x23 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r5, [r7, #39] @ 0x27 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ sub r0, lr, #71 @ 0x47 │ │ │ │ - ldr r4, [pc, #196] @ 83acd0 <__cxa_atexit@plt+0x828d20> │ │ │ │ + ldr r4, [pc, #196] @ 83ace0 <__cxa_atexit@plt+0x828d30> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, lr │ │ │ │ str r4, [r6, #-64]! @ 0xffffffc0 │ │ │ │ str r6, [lr, #-16] │ │ │ │ - ldr r6, [pc, #180] @ 83acd4 <__cxa_atexit@plt+0x828d24> │ │ │ │ + ldr r6, [pc, #180] @ 83ace4 <__cxa_atexit@plt+0x828d34> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ mov r8, lr │ │ │ │ str r6, [r8, #-104]! @ 0xffffff98 │ │ │ │ str r1, [lr] │ │ │ │ - ldr r1, [pc, #160] @ 83acd8 <__cxa_atexit@plt+0x828d28> │ │ │ │ + ldr r1, [pc, #160] @ 83ace8 <__cxa_atexit@plt+0x828d38> │ │ │ │ add r1, pc, r1 │ │ │ │ sub r6, lr, #56 @ 0x38 │ │ │ │ stm r6, {r0, r3, r9} │ │ │ │ str r8, [lr, #-44] @ 0xffffffd4 │ │ │ │ str ip, [lr, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [lr, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [lr, #-32] @ 0xffffffe0 │ │ │ │ str sl, [lr, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [pc, #120] @ 83acdc <__cxa_atexit@plt+0x828d2c> │ │ │ │ + ldr r6, [pc, #120] @ 83acec <__cxa_atexit@plt+0x828d3c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [lr, #-12] │ │ │ │ str fp, [lr, #-96] @ 0xffffffa0 │ │ │ │ str r5, [lr, #-92] @ 0xffffffa4 │ │ │ │ str r4, [lr, #-88] @ 0xffffffa8 │ │ │ │ str r3, [lr, #-84] @ 0xffffffac │ │ │ │ str r2, [lr, #-80] @ 0xffffffb0 │ │ │ │ str r7, [lr, #-76] @ 0xffffffb4 │ │ │ │ - ldr r0, [pc, #88] @ 83ace0 <__cxa_atexit@plt+0x828d30> │ │ │ │ + ldr r0, [pc, #88] @ 83acf0 <__cxa_atexit@plt+0x828d40> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr, #-72] @ 0xffffffb8 │ │ │ │ mov r3, lr │ │ │ │ str r1, [r3, #-8]! │ │ │ │ mov r9, lr │ │ │ │ str r6, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #64] @ 83ace4 <__cxa_atexit@plt+0x828d34> │ │ │ │ + ldr r7, [pc, #64] @ 83acf4 <__cxa_atexit@plt+0x828d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r6, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xffffe510 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ - cmneq r0, #252, 4 @ 0xc000000f │ │ │ │ - movteq ip, #7588 @ 0x1da4 │ │ │ │ + cmneq r0, #236, 4 @ 0xc000000e │ │ │ │ + movteq ip, #7572 @ 0x1d94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ad2c <__cxa_atexit@plt+0x828d7c> │ │ │ │ - ldr r3, [pc, #44] @ 83ad34 <__cxa_atexit@plt+0x828d84> │ │ │ │ + bcc 83ad3c <__cxa_atexit@plt+0x828d8c> │ │ │ │ + ldr r3, [pc, #44] @ 83ad44 <__cxa_atexit@plt+0x828d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 83ad38 <__cxa_atexit@plt+0x828d88> │ │ │ │ + ldr r3, [pc, #36] @ 83ad48 <__cxa_atexit@plt+0x828d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 83ad3c <__cxa_atexit@plt+0x828d8c> │ │ │ │ + ldr r3, [pc, #24] @ 83ad4c <__cxa_atexit@plt+0x828d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #52, 30 @ 0xd0 │ │ │ │ - cmneq r0, #44, 30 @ 0xb0 │ │ │ │ - cmneq r0, #180, 16 @ 0xb40000 │ │ │ │ - movteq sp, #4572 @ 0x11dc │ │ │ │ + cmneq r0, #36, 30 @ 0x90 │ │ │ │ + cmneq r0, #28, 30 @ 0x70 │ │ │ │ + cmneq r0, #164, 16 @ 0xa40000 │ │ │ │ + movteq sp, #4556 @ 0x11cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ae14 <__cxa_atexit@plt+0x828e64> │ │ │ │ + bcc 83ae24 <__cxa_atexit@plt+0x828e74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ae0c <__cxa_atexit@plt+0x828e5c> │ │ │ │ + bhi 83ae1c <__cxa_atexit@plt+0x828e6c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ stmib sp, {r3, fp} │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r3, [r7, #31] │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ str lr, [r6] │ │ │ │ - ldr lr, [pc, #116] @ 83ae1c <__cxa_atexit@plt+0x828e6c> │ │ │ │ + ldr lr, [pc, #116] @ 83ae2c <__cxa_atexit@plt+0x828e7c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #96] @ 83ae20 <__cxa_atexit@plt+0x828e70> │ │ │ │ + ldr r0, [pc, #96] @ 83ae30 <__cxa_atexit@plt+0x828e80> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r0, [sp] │ │ │ │ sub r1, r6, #40 @ 0x28 │ │ │ │ stm r1, {r0, r9, sl, ip} │ │ │ │ - ldr r0, [pc, #60] @ 83ae24 <__cxa_atexit@plt+0x828e74> │ │ │ │ + ldr r0, [pc, #60] @ 83ae34 <__cxa_atexit@plt+0x828e84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #55 @ 0x37 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmneq r0, #124, 28 @ 0x7c0 │ │ │ │ - movteq fp, #6572 @ 0x19ac │ │ │ │ + cmneq r0, #108, 28 @ 0x6c0 │ │ │ │ + movteq fp, #6556 @ 0x199c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ae60 <__cxa_atexit@plt+0x828eb0> │ │ │ │ - ldr r3, [pc, #32] @ 83ae68 <__cxa_atexit@plt+0x828eb8> │ │ │ │ + bcc 83ae70 <__cxa_atexit@plt+0x828ec0> │ │ │ │ + ldr r3, [pc, #32] @ 83ae78 <__cxa_atexit@plt+0x828ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83ae6c <__cxa_atexit@plt+0x828ebc> │ │ │ │ + ldr r7, [pc, #16] @ 83ae7c <__cxa_atexit@plt+0x828ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 26 @ 0x3d00 │ │ │ │ - cmneq r0, #72, 24 @ 0x4800 │ │ │ │ - movteq fp, #7968 @ 0x1f20 │ │ │ │ + cmneq r0, #228, 26 @ 0x3900 │ │ │ │ + cmneq r0, #56, 24 @ 0x3800 │ │ │ │ + movteq fp, #7952 @ 0x1f10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83aed4 <__cxa_atexit@plt+0x828f24> │ │ │ │ + bcc 83aee4 <__cxa_atexit@plt+0x828f34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83aecc <__cxa_atexit@plt+0x828f1c> │ │ │ │ - ldr r3, [pc, #60] @ 83aedc <__cxa_atexit@plt+0x828f2c> │ │ │ │ + bhi 83aedc <__cxa_atexit@plt+0x828f2c> │ │ │ │ + ldr r3, [pc, #60] @ 83aeec <__cxa_atexit@plt+0x828f3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 83aee0 <__cxa_atexit@plt+0x828f30> │ │ │ │ + ldr r3, [pc, #44] @ 83aef0 <__cxa_atexit@plt+0x828f40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83aee4 <__cxa_atexit@plt+0x828f34> │ │ │ │ + ldr r7, [pc, #28] @ 83aef4 <__cxa_atexit@plt+0x828f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 26 @ 0x2700 │ │ │ │ + cmneq r0, #140, 26 @ 0x2300 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #52, 12 @ 0x3400000 │ │ │ │ + cmneq r0, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83af14 <__cxa_atexit@plt+0x828f64> │ │ │ │ - ldr r3, [pc, #24] @ 83af1c <__cxa_atexit@plt+0x828f6c> │ │ │ │ + bcc 83af24 <__cxa_atexit@plt+0x828f74> │ │ │ │ + ldr r3, [pc, #24] @ 83af2c <__cxa_atexit@plt+0x828f7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56, 26 @ 0xe00 │ │ │ │ - movteq fp, #7808 @ 0x1e80 │ │ │ │ + cmneq r0, #40, 26 @ 0xa00 │ │ │ │ + movteq fp, #7792 @ 0x1e70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83af9c <__cxa_atexit@plt+0x828fec> │ │ │ │ + bcc 83afac <__cxa_atexit@plt+0x828ffc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83af94 <__cxa_atexit@plt+0x828fe4> │ │ │ │ - ldr r3, [pc, #84] @ 83afa4 <__cxa_atexit@plt+0x828ff4> │ │ │ │ + bhi 83afa4 <__cxa_atexit@plt+0x828ff4> │ │ │ │ + ldr r3, [pc, #84] @ 83afb4 <__cxa_atexit@plt+0x829004> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83afa8 <__cxa_atexit@plt+0x828ff8> │ │ │ │ + ldr r2, [pc, #80] @ 83afb8 <__cxa_atexit@plt+0x829008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83afac <__cxa_atexit@plt+0x828ffc> │ │ │ │ + ldr r1, [pc, #60] @ 83afbc <__cxa_atexit@plt+0x82900c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83afb0 <__cxa_atexit@plt+0x829000> │ │ │ │ + ldr r7, [pc, #32] @ 83afc0 <__cxa_atexit@plt+0x829010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #228, 24 @ 0xe400 │ │ │ │ + cmneq r0, #212, 24 @ 0xd400 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r0, #192, 24 @ 0xc000 │ │ │ │ - movteq ip, #8056 @ 0x1f78 │ │ │ │ + cmneq r0, #176, 24 @ 0xb000 │ │ │ │ + movteq ip, #8040 @ 0x1f68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b0a0 <__cxa_atexit@plt+0x8290f0> │ │ │ │ + bcc 83b0b0 <__cxa_atexit@plt+0x829100> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b098 <__cxa_atexit@plt+0x8290e8> │ │ │ │ + bhi 83b0a8 <__cxa_atexit@plt+0x8290f8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2139160,15 +2139164,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ - ldr r4, [pc, #128] @ 83b0a8 <__cxa_atexit@plt+0x8290f8> │ │ │ │ + ldr r4, [pc, #128] @ 83b0b8 <__cxa_atexit@plt+0x829108> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ @@ -2139177,67 +2139181,67 @@ │ │ │ │ stm lr, {r2, fp, ip} │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #64] @ 83b0ac <__cxa_atexit@plt+0x8290fc> │ │ │ │ + ldr r4, [pc, #64] @ 83b0bc <__cxa_atexit@plt+0x82910c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #44] @ 83b0b0 <__cxa_atexit@plt+0x829100> │ │ │ │ + ldr r3, [pc, #44] @ 83b0c0 <__cxa_atexit@plt+0x829110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - cmneq r0, #248, 22 @ 0x3e000 │ │ │ │ + cmneq r0, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - movteq ip, #7448 @ 0x1d18 │ │ │ │ + movteq ip, #7432 @ 0x1d08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b0f8 <__cxa_atexit@plt+0x829148> │ │ │ │ - ldr r3, [pc, #44] @ 83b100 <__cxa_atexit@plt+0x829150> │ │ │ │ + bcc 83b108 <__cxa_atexit@plt+0x829158> │ │ │ │ + ldr r3, [pc, #44] @ 83b110 <__cxa_atexit@plt+0x829160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 83b104 <__cxa_atexit@plt+0x829154> │ │ │ │ + ldr r3, [pc, #36] @ 83b114 <__cxa_atexit@plt+0x829164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 83b108 <__cxa_atexit@plt+0x829158> │ │ │ │ + ldr r3, [pc, #24] @ 83b118 <__cxa_atexit@plt+0x829168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #104, 22 @ 0x1a000 │ │ │ │ - cmneq r0, #96, 22 @ 0x18000 │ │ │ │ - cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ - movteq ip, #7728 @ 0x1e30 │ │ │ │ + cmneq r0, #88, 22 @ 0x16000 │ │ │ │ + cmneq r0, #80, 22 @ 0x14000 │ │ │ │ + cmneq r0, #132, 8 @ 0x84000000 │ │ │ │ + movteq ip, #7712 @ 0x1e20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b1d4 <__cxa_atexit@plt+0x829224> │ │ │ │ + bcc 83b1e4 <__cxa_atexit@plt+0x829234> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b1cc <__cxa_atexit@plt+0x82921c> │ │ │ │ + bhi 83b1dc <__cxa_atexit@plt+0x82922c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r4, r9, sl} │ │ │ │ @@ -2139246,2550 +2139250,2550 @@ │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #92] @ 83b1dc <__cxa_atexit@plt+0x82922c> │ │ │ │ + ldr r1, [pc, #92] @ 83b1ec <__cxa_atexit@plt+0x82923c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 83b1e0 <__cxa_atexit@plt+0x829230> │ │ │ │ + ldr r0, [pc, #88] @ 83b1f0 <__cxa_atexit@plt+0x829240> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r0, r2, fp, ip} │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r4, r9, sl} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #64] @ 83b1e4 <__cxa_atexit@plt+0x829234> │ │ │ │ + ldr r2, [pc, #64] @ 83b1f4 <__cxa_atexit@plt+0x829244> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmneq r0, #192, 20 @ 0xc0000 │ │ │ │ - movteq ip, #4176 @ 0x1050 │ │ │ │ + cmneq r0, #176, 20 @ 0xb0000 │ │ │ │ + movteq ip, #4160 @ 0x1040 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b224 <__cxa_atexit@plt+0x829274> │ │ │ │ - ldr r3, [pc, #36] @ 83b22c <__cxa_atexit@plt+0x82927c> │ │ │ │ + bcc 83b234 <__cxa_atexit@plt+0x829284> │ │ │ │ + ldr r3, [pc, #36] @ 83b23c <__cxa_atexit@plt+0x82928c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83b230 <__cxa_atexit@plt+0x829280> │ │ │ │ + ldr r7, [pc, #16] @ 83b240 <__cxa_atexit@plt+0x829290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #52, 20 @ 0x34000 │ │ │ │ - cmneq r0, #224, 10 @ 0x38000000 │ │ │ │ - movteq ip, #7448 @ 0x1d18 │ │ │ │ + cmneq r0, #36, 20 @ 0x24000 │ │ │ │ + cmneq r0, #208, 10 @ 0x34000000 │ │ │ │ + movteq ip, #7432 @ 0x1d08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b2f4 <__cxa_atexit@plt+0x829344> │ │ │ │ + bcc 83b304 <__cxa_atexit@plt+0x829354> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b2ec <__cxa_atexit@plt+0x82933c> │ │ │ │ + bhi 83b2fc <__cxa_atexit@plt+0x82934c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 83b2fc <__cxa_atexit@plt+0x82934c> │ │ │ │ + ldr r1, [pc, #92] @ 83b30c <__cxa_atexit@plt+0x82935c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 83b300 <__cxa_atexit@plt+0x829350> │ │ │ │ + ldr r0, [pc, #88] @ 83b310 <__cxa_atexit@plt+0x829360> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r0, r2, r8, ip} │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #60] @ 83b304 <__cxa_atexit@plt+0x829354> │ │ │ │ + ldr r2, [pc, #60] @ 83b314 <__cxa_atexit@plt+0x829364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmneq r0, #156, 18 @ 0x270000 │ │ │ │ - movteq ip, #6840 @ 0x1ab8 │ │ │ │ + cmneq r0, #140, 18 @ 0x230000 │ │ │ │ + movteq ip, #6824 @ 0x1aa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b344 <__cxa_atexit@plt+0x829394> │ │ │ │ - ldr r3, [pc, #36] @ 83b34c <__cxa_atexit@plt+0x82939c> │ │ │ │ + bcc 83b354 <__cxa_atexit@plt+0x8293a4> │ │ │ │ + ldr r3, [pc, #36] @ 83b35c <__cxa_atexit@plt+0x8293ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83b350 <__cxa_atexit@plt+0x8293a0> │ │ │ │ + ldr r7, [pc, #16] @ 83b360 <__cxa_atexit@plt+0x8293b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #20, 18 @ 0x50000 │ │ │ │ - cmneq r0, #228, 8 @ 0xe4000000 │ │ │ │ - movteq ip, #7176 @ 0x1c08 │ │ │ │ + cmneq r0, #4, 18 @ 0x10000 │ │ │ │ + cmneq r0, #212, 8 @ 0xd4000000 │ │ │ │ + movteq ip, #7160 @ 0x1bf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b408 <__cxa_atexit@plt+0x829458> │ │ │ │ + bcc 83b418 <__cxa_atexit@plt+0x829468> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b400 <__cxa_atexit@plt+0x829450> │ │ │ │ + bhi 83b410 <__cxa_atexit@plt+0x829460> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ add r2, r7, #23 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #92] @ 83b410 <__cxa_atexit@plt+0x829460> │ │ │ │ + ldr r1, [pc, #92] @ 83b420 <__cxa_atexit@plt+0x829470> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #88] @ 83b414 <__cxa_atexit@plt+0x829464> │ │ │ │ + ldr r2, [pc, #88] @ 83b424 <__cxa_atexit@plt+0x829474> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r2, r6, #40 @ 0x28 │ │ │ │ stm r2, {r8, r9, lr} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 83b418 <__cxa_atexit@plt+0x829468> │ │ │ │ + ldr r2, [pc, #56] @ 83b428 <__cxa_atexit@plt+0x829478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq r0, #132, 16 @ 0x840000 │ │ │ │ - movteq ip, #6536 @ 0x1988 │ │ │ │ + cmneq r0, #116, 16 @ 0x740000 │ │ │ │ + movteq ip, #6520 @ 0x1978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b498 <__cxa_atexit@plt+0x8294e8> │ │ │ │ + bcc 83b4a8 <__cxa_atexit@plt+0x8294f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b490 <__cxa_atexit@plt+0x8294e0> │ │ │ │ - ldr r3, [pc, #84] @ 83b4a0 <__cxa_atexit@plt+0x8294f0> │ │ │ │ + bhi 83b4a0 <__cxa_atexit@plt+0x8294f0> │ │ │ │ + ldr r3, [pc, #84] @ 83b4b0 <__cxa_atexit@plt+0x829500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 83b4a4 <__cxa_atexit@plt+0x8294f4> │ │ │ │ + ldr r3, [pc, #72] @ 83b4b4 <__cxa_atexit@plt+0x829504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 83b4a8 <__cxa_atexit@plt+0x8294f8> │ │ │ │ + ldr r7, [pc, #60] @ 83b4b8 <__cxa_atexit@plt+0x829508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #52] @ 83b4ac <__cxa_atexit@plt+0x8294fc> │ │ │ │ + ldr r2, [pc, #52] @ 83b4bc <__cxa_atexit@plt+0x82950c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 83b4b0 <__cxa_atexit@plt+0x829500> │ │ │ │ + ldr r7, [pc, #36] @ 83b4c0 <__cxa_atexit@plt+0x829510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #240, 14 @ 0x3c00000 │ │ │ │ - cmneq r0, #84, 16 @ 0x540000 │ │ │ │ - cmneq r0, #168, 26 @ 0x2a00 │ │ │ │ - cmneq r0, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq r0, #28, 2 │ │ │ │ + cmneq r0, #224, 14 @ 0x3800000 │ │ │ │ + cmneq r0, #68, 16 @ 0x440000 │ │ │ │ + cmneq r0, #152, 26 @ 0x2600 │ │ │ │ + cmneq r0, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r0, #12, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b4e0 <__cxa_atexit@plt+0x829530> │ │ │ │ - ldr r3, [pc, #24] @ 83b4e8 <__cxa_atexit@plt+0x829538> │ │ │ │ + bcc 83b4f0 <__cxa_atexit@plt+0x829540> │ │ │ │ + ldr r3, [pc, #24] @ 83b4f8 <__cxa_atexit@plt+0x829548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #108, 14 @ 0x1b00000 │ │ │ │ - movteq ip, #6340 @ 0x18c4 │ │ │ │ + cmneq r0, #92, 14 @ 0x1700000 │ │ │ │ + movteq ip, #6324 @ 0x18b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b568 <__cxa_atexit@plt+0x8295b8> │ │ │ │ + bcc 83b578 <__cxa_atexit@plt+0x8295c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b560 <__cxa_atexit@plt+0x8295b0> │ │ │ │ - ldr r3, [pc, #84] @ 83b570 <__cxa_atexit@plt+0x8295c0> │ │ │ │ + bhi 83b570 <__cxa_atexit@plt+0x8295c0> │ │ │ │ + ldr r3, [pc, #84] @ 83b580 <__cxa_atexit@plt+0x8295d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83b574 <__cxa_atexit@plt+0x8295c4> │ │ │ │ + ldr r2, [pc, #80] @ 83b584 <__cxa_atexit@plt+0x8295d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83b578 <__cxa_atexit@plt+0x8295c8> │ │ │ │ + ldr r1, [pc, #60] @ 83b588 <__cxa_atexit@plt+0x8295d8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83b57c <__cxa_atexit@plt+0x8295cc> │ │ │ │ + ldr r7, [pc, #32] @ 83b58c <__cxa_atexit@plt+0x8295dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #24, 14 @ 0x600000 │ │ │ │ + cmneq r0, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r0, #244, 12 @ 0xf400000 │ │ │ │ - movteq ip, #6636 @ 0x19ec │ │ │ │ + cmneq r0, #228, 12 @ 0xe400000 │ │ │ │ + movteq ip, #6620 @ 0x19dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b630 <__cxa_atexit@plt+0x829680> │ │ │ │ + bcc 83b640 <__cxa_atexit@plt+0x829690> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b628 <__cxa_atexit@plt+0x829678> │ │ │ │ + bhi 83b638 <__cxa_atexit@plt+0x829688> │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r2, sl, lr} │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #108] @ 83b638 <__cxa_atexit@plt+0x829688> │ │ │ │ + ldr ip, [pc, #108] @ 83b648 <__cxa_atexit@plt+0x829698> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 83b63c <__cxa_atexit@plt+0x82968c> │ │ │ │ + ldr r2, [pc, #60] @ 83b64c <__cxa_atexit@plt+0x82969c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 83b640 <__cxa_atexit@plt+0x829690> │ │ │ │ + ldr r1, [pc, #40] @ 83b650 <__cxa_atexit@plt+0x8296a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmneq r0, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r0, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movteq ip, #5984 @ 0x1760 │ │ │ │ + movteq ip, #5968 @ 0x1750 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b6c0 <__cxa_atexit@plt+0x829710> │ │ │ │ + bcc 83b6d0 <__cxa_atexit@plt+0x829720> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b6b8 <__cxa_atexit@plt+0x829708> │ │ │ │ - ldr r3, [pc, #84] @ 83b6c8 <__cxa_atexit@plt+0x829718> │ │ │ │ + bhi 83b6c8 <__cxa_atexit@plt+0x829718> │ │ │ │ + ldr r3, [pc, #84] @ 83b6d8 <__cxa_atexit@plt+0x829728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 83b6cc <__cxa_atexit@plt+0x82971c> │ │ │ │ + ldr r3, [pc, #72] @ 83b6dc <__cxa_atexit@plt+0x82972c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 83b6d0 <__cxa_atexit@plt+0x829720> │ │ │ │ + ldr r7, [pc, #60] @ 83b6e0 <__cxa_atexit@plt+0x829730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #52] @ 83b6d4 <__cxa_atexit@plt+0x829724> │ │ │ │ + ldr r2, [pc, #52] @ 83b6e4 <__cxa_atexit@plt+0x829734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 83b6d8 <__cxa_atexit@plt+0x829728> │ │ │ │ + ldr r7, [pc, #36] @ 83b6e8 <__cxa_atexit@plt+0x829738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #200, 10 @ 0x32000000 │ │ │ │ - cmneq r0, #44, 12 @ 0x2c00000 │ │ │ │ - cmneq r0, #132, 22 @ 0x21000 │ │ │ │ - cmneq r0, #20, 12 @ 0x1400000 │ │ │ │ - cmneq r0, #244, 28 @ 0xf40 │ │ │ │ + cmneq r0, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq r0, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r0, #116, 22 @ 0x1d000 │ │ │ │ + cmneq r0, #4, 12 @ 0x400000 │ │ │ │ + cmneq r0, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b708 <__cxa_atexit@plt+0x829758> │ │ │ │ - ldr r3, [pc, #24] @ 83b710 <__cxa_atexit@plt+0x829760> │ │ │ │ + bcc 83b718 <__cxa_atexit@plt+0x829768> │ │ │ │ + ldr r3, [pc, #24] @ 83b720 <__cxa_atexit@plt+0x829770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 10 @ 0x11000000 │ │ │ │ - movteq ip, #5788 @ 0x169c │ │ │ │ + cmneq r0, #52, 10 @ 0xd000000 │ │ │ │ + movteq ip, #5772 @ 0x168c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b790 <__cxa_atexit@plt+0x8297e0> │ │ │ │ + bcc 83b7a0 <__cxa_atexit@plt+0x8297f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b788 <__cxa_atexit@plt+0x8297d8> │ │ │ │ - ldr r3, [pc, #84] @ 83b798 <__cxa_atexit@plt+0x8297e8> │ │ │ │ + bhi 83b798 <__cxa_atexit@plt+0x8297e8> │ │ │ │ + ldr r3, [pc, #84] @ 83b7a8 <__cxa_atexit@plt+0x8297f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83b79c <__cxa_atexit@plt+0x8297ec> │ │ │ │ + ldr r2, [pc, #80] @ 83b7ac <__cxa_atexit@plt+0x8297fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83b7a0 <__cxa_atexit@plt+0x8297f0> │ │ │ │ + ldr r1, [pc, #60] @ 83b7b0 <__cxa_atexit@plt+0x829800> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83b7a4 <__cxa_atexit@plt+0x8297f4> │ │ │ │ + ldr r7, [pc, #32] @ 83b7b4 <__cxa_atexit@plt+0x829804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq r0, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r0, #204, 8 @ 0xcc000000 │ │ │ │ - movteq ip, #6100 @ 0x17d4 │ │ │ │ + cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ + movteq ip, #6084 @ 0x17c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b864 <__cxa_atexit@plt+0x8298b4> │ │ │ │ + bcc 83b874 <__cxa_atexit@plt+0x8298c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b85c <__cxa_atexit@plt+0x8298ac> │ │ │ │ - ldr lr, [pc, #144] @ 83b86c <__cxa_atexit@plt+0x8298bc> │ │ │ │ + bhi 83b86c <__cxa_atexit@plt+0x8298bc> │ │ │ │ + ldr lr, [pc, #144] @ 83b87c <__cxa_atexit@plt+0x8298cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ - ldr sl, [pc, #120] @ 83b870 <__cxa_atexit@plt+0x8298c0> │ │ │ │ + ldr sl, [pc, #120] @ 83b880 <__cxa_atexit@plt+0x8298d0> │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-60]! @ 0xffffffc4 │ │ │ │ - ldr sl, [pc, #108] @ 83b874 <__cxa_atexit@plt+0x8298c4> │ │ │ │ + ldr sl, [pc, #108] @ 83b884 <__cxa_atexit@plt+0x8298d4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ sub r3, r6, #52 @ 0x34 │ │ │ │ stm r3, {r1, r8, lr} │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #60] @ 83b878 <__cxa_atexit@plt+0x8298c8> │ │ │ │ + ldr r3, [pc, #60] @ 83b888 <__cxa_atexit@plt+0x8298d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffd50c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r0, #40, 8 @ 0x28000000 │ │ │ │ - movteq sl, #7580 @ 0x1d9c │ │ │ │ + cmneq r0, #24, 8 @ 0x18000000 │ │ │ │ + movteq sl, #7564 @ 0x1d8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b8b4 <__cxa_atexit@plt+0x829904> │ │ │ │ - ldr r3, [pc, #32] @ 83b8bc <__cxa_atexit@plt+0x82990c> │ │ │ │ + bcc 83b8c4 <__cxa_atexit@plt+0x829914> │ │ │ │ + ldr r3, [pc, #32] @ 83b8cc <__cxa_atexit@plt+0x82991c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83b8c0 <__cxa_atexit@plt+0x829910> │ │ │ │ + ldr r7, [pc, #16] @ 83b8d0 <__cxa_atexit@plt+0x829920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #160, 6 @ 0x80000002 │ │ │ │ - cmneq r0, #72, 24 @ 0x4800 │ │ │ │ + cmneq r0, #144, 6 @ 0x40000002 │ │ │ │ + cmneq r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b8f0 <__cxa_atexit@plt+0x829940> │ │ │ │ - ldr r3, [pc, #24] @ 83b8f8 <__cxa_atexit@plt+0x829948> │ │ │ │ + bcc 83b900 <__cxa_atexit@plt+0x829950> │ │ │ │ + ldr r3, [pc, #24] @ 83b908 <__cxa_atexit@plt+0x829958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 6 @ 0x70000001 │ │ │ │ - movteq sl, #7464 @ 0x1d28 │ │ │ │ + cmneq r0, #76, 6 @ 0x30000001 │ │ │ │ + movteq sl, #7448 @ 0x1d18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83b978 <__cxa_atexit@plt+0x8299c8> │ │ │ │ + bcc 83b988 <__cxa_atexit@plt+0x8299d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83b970 <__cxa_atexit@plt+0x8299c0> │ │ │ │ - ldr r3, [pc, #84] @ 83b980 <__cxa_atexit@plt+0x8299d0> │ │ │ │ + bhi 83b980 <__cxa_atexit@plt+0x8299d0> │ │ │ │ + ldr r3, [pc, #84] @ 83b990 <__cxa_atexit@plt+0x8299e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83b984 <__cxa_atexit@plt+0x8299d4> │ │ │ │ + ldr r2, [pc, #80] @ 83b994 <__cxa_atexit@plt+0x8299e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83b988 <__cxa_atexit@plt+0x8299d8> │ │ │ │ + ldr r1, [pc, #60] @ 83b998 <__cxa_atexit@plt+0x8299e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83b98c <__cxa_atexit@plt+0x8299dc> │ │ │ │ + ldr r7, [pc, #32] @ 83b99c <__cxa_atexit@plt+0x8299ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r0, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #228, 4 @ 0x4000000e │ │ │ │ - movteq ip, #5628 @ 0x15fc │ │ │ │ + cmneq r0, #212, 4 @ 0x4000000d │ │ │ │ + movteq ip, #5612 @ 0x15ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ba28 <__cxa_atexit@plt+0x829a78> │ │ │ │ + bcc 83ba38 <__cxa_atexit@plt+0x829a88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ba20 <__cxa_atexit@plt+0x829a70> │ │ │ │ + bhi 83ba30 <__cxa_atexit@plt+0x829a80> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 83ba30 <__cxa_atexit@plt+0x829a80> │ │ │ │ + ldr lr, [pc, #92] @ 83ba40 <__cxa_atexit@plt+0x829a90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 83ba34 <__cxa_atexit@plt+0x829a84> │ │ │ │ + ldr r9, [pc, #88] @ 83ba44 <__cxa_atexit@plt+0x829a94> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 83ba38 <__cxa_atexit@plt+0x829a88> │ │ │ │ + ldr r2, [pc, #56] @ 83ba48 <__cxa_atexit@plt+0x829a98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r0, #100, 4 @ 0x40000006 │ │ │ │ - movteq sl, #7104 @ 0x1bc0 │ │ │ │ + cmneq r0, #84, 4 @ 0x40000005 │ │ │ │ + movteq sl, #7088 @ 0x1bb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ba74 <__cxa_atexit@plt+0x829ac4> │ │ │ │ - ldr r3, [pc, #32] @ 83ba7c <__cxa_atexit@plt+0x829acc> │ │ │ │ + bcc 83ba84 <__cxa_atexit@plt+0x829ad4> │ │ │ │ + ldr r3, [pc, #32] @ 83ba8c <__cxa_atexit@plt+0x829adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83ba80 <__cxa_atexit@plt+0x829ad0> │ │ │ │ + ldr r7, [pc, #16] @ 83ba90 <__cxa_atexit@plt+0x829ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #224, 2 @ 0x38 │ │ │ │ - cmneq r0, #144 @ 0x90 │ │ │ │ + cmneq r0, #208, 2 @ 0x34 │ │ │ │ + cmneq r0, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bab0 <__cxa_atexit@plt+0x829b00> │ │ │ │ - ldr r3, [pc, #24] @ 83bab8 <__cxa_atexit@plt+0x829b08> │ │ │ │ + bcc 83bac0 <__cxa_atexit@plt+0x829b10> │ │ │ │ + ldr r3, [pc, #24] @ 83bac8 <__cxa_atexit@plt+0x829b18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 2 @ 0x27 │ │ │ │ - movteq sl, #6988 @ 0x1b4c │ │ │ │ + cmneq r0, #140, 2 @ 0x23 │ │ │ │ + movteq sl, #6972 @ 0x1b3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bb38 <__cxa_atexit@plt+0x829b88> │ │ │ │ + bcc 83bb48 <__cxa_atexit@plt+0x829b98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83bb30 <__cxa_atexit@plt+0x829b80> │ │ │ │ - ldr r3, [pc, #84] @ 83bb40 <__cxa_atexit@plt+0x829b90> │ │ │ │ + bhi 83bb40 <__cxa_atexit@plt+0x829b90> │ │ │ │ + ldr r3, [pc, #84] @ 83bb50 <__cxa_atexit@plt+0x829ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83bb44 <__cxa_atexit@plt+0x829b94> │ │ │ │ + ldr r2, [pc, #80] @ 83bb54 <__cxa_atexit@plt+0x829ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83bb48 <__cxa_atexit@plt+0x829b98> │ │ │ │ + ldr r1, [pc, #60] @ 83bb58 <__cxa_atexit@plt+0x829ba8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83bb4c <__cxa_atexit@plt+0x829b9c> │ │ │ │ + ldr r7, [pc, #32] @ 83bb5c <__cxa_atexit@plt+0x829bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #72, 2 │ │ │ │ + cmneq r0, #56, 2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #36, 2 │ │ │ │ - movteq ip, #5196 @ 0x144c │ │ │ │ + cmneq r0, #20, 2 │ │ │ │ + movteq ip, #5180 @ 0x143c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bb80 <__cxa_atexit@plt+0x829bd0> │ │ │ │ - ldr r3, [pc, #28] @ 83bb90 <__cxa_atexit@plt+0x829be0> │ │ │ │ + bcc 83bb90 <__cxa_atexit@plt+0x829be0> │ │ │ │ + ldr r3, [pc, #28] @ 83bba0 <__cxa_atexit@plt+0x829bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 83bb94 <__cxa_atexit@plt+0x829be4> │ │ │ │ + ldr r7, [pc, #12] @ 83bba4 <__cxa_atexit@plt+0x829bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq ip, #5168 @ 0x1430 │ │ │ │ - movteq ip, #5128 @ 0x1408 │ │ │ │ + movteq ip, #5152 @ 0x1420 │ │ │ │ + movteq ip, #5112 @ 0x13f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 83bbbc <__cxa_atexit@plt+0x829c0c> │ │ │ │ + ldr r3, [pc, #16] @ 83bbcc <__cxa_atexit@plt+0x829c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq ip, #5088 @ 0x13e0 │ │ │ │ + movteq ip, #5072 @ 0x13d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83bc38 <__cxa_atexit@plt+0x829c88> │ │ │ │ + bhi 83bc48 <__cxa_atexit@plt+0x829c98> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #84] @ 83bc44 <__cxa_atexit@plt+0x829c94> │ │ │ │ + ldr r0, [pc, #84] @ 83bc54 <__cxa_atexit@plt+0x829ca4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 83bc48 <__cxa_atexit@plt+0x829c98> │ │ │ │ + ldr lr, [pc, #80] @ 83bc58 <__cxa_atexit@plt+0x829ca8> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r2, r3} │ │ │ │ - ldr r0, [pc, #52] @ 83bc4c <__cxa_atexit@plt+0x829c9c> │ │ │ │ + ldr r0, [pc, #52] @ 83bc5c <__cxa_atexit@plt+0x829cac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #4]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmneq r0, #76 @ 0x4c │ │ │ │ - movteq sl, #6832 @ 0x1ab0 │ │ │ │ + cmneq r0, #60 @ 0x3c │ │ │ │ + movteq sl, #6816 @ 0x1aa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bc8c <__cxa_atexit@plt+0x829cdc> │ │ │ │ - ldr r3, [pc, #36] @ 83bc94 <__cxa_atexit@plt+0x829ce4> │ │ │ │ + bcc 83bc9c <__cxa_atexit@plt+0x829cec> │ │ │ │ + ldr r3, [pc, #36] @ 83bca4 <__cxa_atexit@plt+0x829cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83bc98 <__cxa_atexit@plt+0x829ce8> │ │ │ │ + ldr r7, [pc, #16] @ 83bca8 <__cxa_atexit@plt+0x829cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #204, 30 @ 0x330 │ │ │ │ - cmneq r0, #96, 16 @ 0x600000 │ │ │ │ - movteq fp, #7576 @ 0x1d98 │ │ │ │ + cmneq r0, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r0, #80, 16 @ 0x500000 │ │ │ │ + movteq fp, #7560 @ 0x1d88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bcd4 <__cxa_atexit@plt+0x829d24> │ │ │ │ - ldr r3, [pc, #32] @ 83bcdc <__cxa_atexit@plt+0x829d2c> │ │ │ │ + bcc 83bce4 <__cxa_atexit@plt+0x829d34> │ │ │ │ + ldr r3, [pc, #32] @ 83bcec <__cxa_atexit@plt+0x829d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83bce0 <__cxa_atexit@plt+0x829d30> │ │ │ │ + ldr r7, [pc, #16] @ 83bcf0 <__cxa_atexit@plt+0x829d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 30 @ 0x200 │ │ │ │ - cmneq r0, #152, 28 @ 0x980 │ │ │ │ - movteq ip, #5008 @ 0x1390 │ │ │ │ + cmneq r0, #112, 30 @ 0x1c0 │ │ │ │ + cmneq r0, #136, 28 @ 0x880 │ │ │ │ + movteq ip, #4992 @ 0x1380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bd1c <__cxa_atexit@plt+0x829d6c> │ │ │ │ - ldr r3, [pc, #32] @ 83bd24 <__cxa_atexit@plt+0x829d74> │ │ │ │ + bcc 83bd2c <__cxa_atexit@plt+0x829d7c> │ │ │ │ + ldr r3, [pc, #32] @ 83bd34 <__cxa_atexit@plt+0x829d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83bd28 <__cxa_atexit@plt+0x829d78> │ │ │ │ + ldr r7, [pc, #16] @ 83bd38 <__cxa_atexit@plt+0x829d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56, 30 @ 0xe0 │ │ │ │ - cmneq r0, #96, 16 @ 0x600000 │ │ │ │ - movteq sl, #6772 @ 0x1a74 │ │ │ │ + cmneq r0, #40, 30 @ 0xa0 │ │ │ │ + cmneq r0, #80, 16 @ 0x500000 │ │ │ │ + movteq sl, #6756 @ 0x1a64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bd74 <__cxa_atexit@plt+0x829dc4> │ │ │ │ - ldr r3, [pc, #48] @ 83bd7c <__cxa_atexit@plt+0x829dcc> │ │ │ │ + bcc 83bd84 <__cxa_atexit@plt+0x829dd4> │ │ │ │ + ldr r3, [pc, #48] @ 83bd8c <__cxa_atexit@plt+0x829ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 83bd80 <__cxa_atexit@plt+0x829dd0> │ │ │ │ + ldr r3, [pc, #36] @ 83bd90 <__cxa_atexit@plt+0x829de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 83bd84 <__cxa_atexit@plt+0x829dd4> │ │ │ │ + ldr r8, [pc, #24] @ 83bd94 <__cxa_atexit@plt+0x829de4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #240, 28 @ 0xf00 │ │ │ │ - cmneq r0, #16, 14 @ 0x400000 │ │ │ │ - cmneq r0, #20, 26 @ 0x500 │ │ │ │ - movteq fp, #7436 @ 0x1d0c │ │ │ │ + cmneq r0, #224, 28 @ 0xe00 │ │ │ │ + cmneq r0, #0, 14 │ │ │ │ + cmneq r0, #4, 26 @ 0x100 │ │ │ │ + movteq fp, #7420 @ 0x1cfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bdd4 <__cxa_atexit@plt+0x829e24> │ │ │ │ - ldr r3, [pc, #48] @ 83bddc <__cxa_atexit@plt+0x829e2c> │ │ │ │ + bcc 83bde4 <__cxa_atexit@plt+0x829e34> │ │ │ │ + ldr r3, [pc, #48] @ 83bdec <__cxa_atexit@plt+0x829e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 83bdc8 <__cxa_atexit@plt+0x829e18> │ │ │ │ + beq 83bdd8 <__cxa_atexit@plt+0x829e28> │ │ │ │ mov r7, r8 │ │ │ │ - b 83bdec <__cxa_atexit@plt+0x829e3c> │ │ │ │ + b 83bdfc <__cxa_atexit@plt+0x829e4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq fp, #7352 @ 0x1cb8 │ │ │ │ + movteq fp, #7336 @ 0x1ca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 83be04 <__cxa_atexit@plt+0x829e54> │ │ │ │ + ldr r7, [pc, #4] @ 83be14 <__cxa_atexit@plt+0x829e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r0, #200, 14 @ 0x3200000 │ │ │ │ - movteq fp, #7324 @ 0x1c9c │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r0, #184, 14 @ 0x2e00000 │ │ │ │ + movteq fp, #7308 @ 0x1c8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83be98 <__cxa_atexit@plt+0x829ee8> │ │ │ │ + bcc 83bea8 <__cxa_atexit@plt+0x829ef8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83be90 <__cxa_atexit@plt+0x829ee0> │ │ │ │ - ldr r3, [pc, #104] @ 83bea0 <__cxa_atexit@plt+0x829ef0> │ │ │ │ + bhi 83bea0 <__cxa_atexit@plt+0x829ef0> │ │ │ │ + ldr r3, [pc, #104] @ 83beb0 <__cxa_atexit@plt+0x829f00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 83bea4 <__cxa_atexit@plt+0x829ef4> │ │ │ │ + ldr r2, [pc, #100] @ 83beb4 <__cxa_atexit@plt+0x829f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 83bea8 <__cxa_atexit@plt+0x829ef8> │ │ │ │ + ldr r0, [pc, #76] @ 83beb8 <__cxa_atexit@plt+0x829f08> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #48] @ 83beac <__cxa_atexit@plt+0x829efc> │ │ │ │ + ldr r7, [pc, #48] @ 83bebc <__cxa_atexit@plt+0x829f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 83beb0 <__cxa_atexit@plt+0x829f00> │ │ │ │ + ldr r7, [pc, #36] @ 83bec0 <__cxa_atexit@plt+0x829f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #252, 26 @ 0x3f00 │ │ │ │ + cmneq r0, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmneq r0, #192, 28 @ 0xc00 │ │ │ │ - cmneq r0, #44, 2 │ │ │ │ - movteq ip, #4116 @ 0x1014 │ │ │ │ + cmneq r0, #176, 28 @ 0xb00 │ │ │ │ + cmneq r0, #28, 2 │ │ │ │ + movteq ip, #4100 @ 0x1004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83beec <__cxa_atexit@plt+0x829f3c> │ │ │ │ - ldr r3, [pc, #32] @ 83bef4 <__cxa_atexit@plt+0x829f44> │ │ │ │ + bcc 83befc <__cxa_atexit@plt+0x829f4c> │ │ │ │ + ldr r3, [pc, #32] @ 83bf04 <__cxa_atexit@plt+0x829f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83bef8 <__cxa_atexit@plt+0x829f48> │ │ │ │ + ldr r7, [pc, #16] @ 83bf08 <__cxa_atexit@plt+0x829f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #104, 26 @ 0x1a00 │ │ │ │ - cmneq r0, #80, 24 @ 0x5000 │ │ │ │ - movteq fp, #8152 @ 0x1fd8 │ │ │ │ + cmneq r0, #88, 26 @ 0x1600 │ │ │ │ + cmneq r0, #64, 24 @ 0x4000 │ │ │ │ + movteq fp, #8136 @ 0x1fc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83bf60 <__cxa_atexit@plt+0x829fb0> │ │ │ │ + bcc 83bf70 <__cxa_atexit@plt+0x829fc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83bf58 <__cxa_atexit@plt+0x829fa8> │ │ │ │ - ldr r3, [pc, #60] @ 83bf68 <__cxa_atexit@plt+0x829fb8> │ │ │ │ + bhi 83bf68 <__cxa_atexit@plt+0x829fb8> │ │ │ │ + ldr r3, [pc, #60] @ 83bf78 <__cxa_atexit@plt+0x829fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 83bf6c <__cxa_atexit@plt+0x829fbc> │ │ │ │ + ldr r3, [pc, #44] @ 83bf7c <__cxa_atexit@plt+0x829fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83bf70 <__cxa_atexit@plt+0x829fc0> │ │ │ │ + ldr r7, [pc, #28] @ 83bf80 <__cxa_atexit@plt+0x829fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #16, 26 @ 0x400 │ │ │ │ + cmneq r0, #0, 26 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #172, 10 @ 0x2b000000 │ │ │ │ - movteq fp, #8048 @ 0x1f70 │ │ │ │ + cmneq r0, #156, 10 @ 0x27000000 │ │ │ │ + movteq fp, #8032 @ 0x1f60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c000 <__cxa_atexit@plt+0x82a050> │ │ │ │ + bcc 83c010 <__cxa_atexit@plt+0x82a060> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83bff8 <__cxa_atexit@plt+0x82a048> │ │ │ │ - ldr lr, [pc, #100] @ 83c008 <__cxa_atexit@plt+0x82a058> │ │ │ │ + bhi 83c008 <__cxa_atexit@plt+0x82a058> │ │ │ │ + ldr lr, [pc, #100] @ 83c018 <__cxa_atexit@plt+0x82a068> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 83c00c <__cxa_atexit@plt+0x82a05c> │ │ │ │ + ldr r2, [pc, #96] @ 83c01c <__cxa_atexit@plt+0x82a06c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 83c010 <__cxa_atexit@plt+0x82a060> │ │ │ │ + ldr r3, [pc, #68] @ 83c020 <__cxa_atexit@plt+0x82a070> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 83c014 <__cxa_atexit@plt+0x82a064> │ │ │ │ + ldr r7, [pc, #32] @ 83c024 <__cxa_atexit@plt+0x82a074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r0, #144, 24 @ 0x9000 │ │ │ │ + cmneq r0, #128, 24 @ 0x8000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r0, #92, 30 @ 0x170 │ │ │ │ - movteq fp, #4732 @ 0x127c │ │ │ │ + cmneq r0, #76, 30 @ 0x130 │ │ │ │ + movteq fp, #4716 @ 0x126c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c050 <__cxa_atexit@plt+0x82a0a0> │ │ │ │ - ldr r3, [pc, #32] @ 83c058 <__cxa_atexit@plt+0x82a0a8> │ │ │ │ + bcc 83c060 <__cxa_atexit@plt+0x82a0b0> │ │ │ │ + ldr r3, [pc, #32] @ 83c068 <__cxa_atexit@plt+0x82a0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83c05c <__cxa_atexit@plt+0x82a0ac> │ │ │ │ + ldr r7, [pc, #16] @ 83c06c <__cxa_atexit@plt+0x82a0bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4, 24 @ 0x400 │ │ │ │ - cmneq r0, #8, 30 │ │ │ │ - movteq fp, #7832 @ 0x1e98 │ │ │ │ + cmneq r0, #244, 22 @ 0x3d000 │ │ │ │ + cmneq r0, #248, 28 @ 0xf80 │ │ │ │ + movteq fp, #7816 @ 0x1e88 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c0f4 <__cxa_atexit@plt+0x82a144> │ │ │ │ + bcc 83c104 <__cxa_atexit@plt+0x82a154> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c0ec <__cxa_atexit@plt+0x82a13c> │ │ │ │ - ldr r3, [pc, #108] @ 83c0fc <__cxa_atexit@plt+0x82a14c> │ │ │ │ + bhi 83c0fc <__cxa_atexit@plt+0x82a14c> │ │ │ │ + ldr r3, [pc, #108] @ 83c10c <__cxa_atexit@plt+0x82a15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 83c100 <__cxa_atexit@plt+0x82a150> │ │ │ │ + ldr lr, [pc, #76] @ 83c110 <__cxa_atexit@plt+0x82a160> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 83c104 <__cxa_atexit@plt+0x82a154> │ │ │ │ + ldr r7, [pc, #68] @ 83c114 <__cxa_atexit@plt+0x82a164> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 83c108 <__cxa_atexit@plt+0x82a158> │ │ │ │ + ldr r7, [pc, #32] @ 83c118 <__cxa_atexit@plt+0x82a168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #172, 22 @ 0x2b000 │ │ │ │ + cmneq r0, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq r0, #104, 28 @ 0x680 │ │ │ │ - movteq fp, #7660 @ 0x1dec │ │ │ │ + cmneq r0, #88, 28 @ 0x580 │ │ │ │ + movteq fp, #7644 @ 0x1ddc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c190 <__cxa_atexit@plt+0x82a1e0> │ │ │ │ + bcc 83c1a0 <__cxa_atexit@plt+0x82a1f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c188 <__cxa_atexit@plt+0x82a1d8> │ │ │ │ - ldr r3, [pc, #92] @ 83c198 <__cxa_atexit@plt+0x82a1e8> │ │ │ │ + bhi 83c198 <__cxa_atexit@plt+0x82a1e8> │ │ │ │ + ldr r3, [pc, #92] @ 83c1a8 <__cxa_atexit@plt+0x82a1f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #56] @ 83c19c <__cxa_atexit@plt+0x82a1ec> │ │ │ │ + ldr r7, [pc, #56] @ 83c1ac <__cxa_atexit@plt+0x82a1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 83c1a0 <__cxa_atexit@plt+0x82a1f0> │ │ │ │ + ldr r7, [pc, #28] @ 83c1b0 <__cxa_atexit@plt+0x82a200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #0, 22 │ │ │ │ + cmneq r0, #240, 20 @ 0xf0000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmneq r0, #204, 26 @ 0x3300 │ │ │ │ - movteq sl, #7340 @ 0x1cac │ │ │ │ + cmneq r0, #188, 26 @ 0x2f00 │ │ │ │ + movteq sl, #7324 @ 0x1c9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c1dc <__cxa_atexit@plt+0x82a22c> │ │ │ │ - ldr r3, [pc, #32] @ 83c1e4 <__cxa_atexit@plt+0x82a234> │ │ │ │ + bcc 83c1ec <__cxa_atexit@plt+0x82a23c> │ │ │ │ + ldr r3, [pc, #32] @ 83c1f4 <__cxa_atexit@plt+0x82a244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83c1e8 <__cxa_atexit@plt+0x82a238> │ │ │ │ + ldr r7, [pc, #16] @ 83c1f8 <__cxa_atexit@plt+0x82a248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #120, 20 @ 0x78000 │ │ │ │ - cmneq r0, #48, 16 @ 0x300000 │ │ │ │ - movteq fp, #7760 @ 0x1e50 │ │ │ │ + cmneq r0, #104, 20 @ 0x68000 │ │ │ │ + cmneq r0, #32, 16 @ 0x200000 │ │ │ │ + movteq fp, #7744 @ 0x1e40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c250 <__cxa_atexit@plt+0x82a2a0> │ │ │ │ + bcc 83c260 <__cxa_atexit@plt+0x82a2b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c248 <__cxa_atexit@plt+0x82a298> │ │ │ │ - ldr r3, [pc, #60] @ 83c258 <__cxa_atexit@plt+0x82a2a8> │ │ │ │ + bhi 83c258 <__cxa_atexit@plt+0x82a2a8> │ │ │ │ + ldr r3, [pc, #60] @ 83c268 <__cxa_atexit@plt+0x82a2b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 83c25c <__cxa_atexit@plt+0x82a2ac> │ │ │ │ + ldr r3, [pc, #44] @ 83c26c <__cxa_atexit@plt+0x82a2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83c260 <__cxa_atexit@plt+0x82a2b0> │ │ │ │ + ldr r7, [pc, #28] @ 83c270 <__cxa_atexit@plt+0x82a2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #32, 20 @ 0x20000 │ │ │ │ + cmneq r0, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #180, 6 @ 0xd0000002 │ │ │ │ - movteq fp, #4144 @ 0x1030 │ │ │ │ + cmneq r0, #164, 6 @ 0x90000002 │ │ │ │ + movteq fp, #4128 @ 0x1020 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c29c <__cxa_atexit@plt+0x82a2ec> │ │ │ │ - ldr r3, [pc, #32] @ 83c2a4 <__cxa_atexit@plt+0x82a2f4> │ │ │ │ + bcc 83c2ac <__cxa_atexit@plt+0x82a2fc> │ │ │ │ + ldr r3, [pc, #32] @ 83c2b4 <__cxa_atexit@plt+0x82a304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83c2a8 <__cxa_atexit@plt+0x82a2f8> │ │ │ │ + ldr r7, [pc, #16] @ 83c2b8 <__cxa_atexit@plt+0x82a308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #184, 18 @ 0x2e0000 │ │ │ │ - cmneq r0, #188, 24 @ 0xbc00 │ │ │ │ - movteq fp, #7584 @ 0x1da0 │ │ │ │ + cmneq r0, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq r0, #172, 24 @ 0xac00 │ │ │ │ + movteq fp, #7568 @ 0x1d90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c328 <__cxa_atexit@plt+0x82a378> │ │ │ │ + bcc 83c338 <__cxa_atexit@plt+0x82a388> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c320 <__cxa_atexit@plt+0x82a370> │ │ │ │ - ldr r3, [pc, #84] @ 83c330 <__cxa_atexit@plt+0x82a380> │ │ │ │ + bhi 83c330 <__cxa_atexit@plt+0x82a380> │ │ │ │ + ldr r3, [pc, #84] @ 83c340 <__cxa_atexit@plt+0x82a390> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83c334 <__cxa_atexit@plt+0x82a384> │ │ │ │ + ldr r2, [pc, #80] @ 83c344 <__cxa_atexit@plt+0x82a394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83c338 <__cxa_atexit@plt+0x82a388> │ │ │ │ + ldr r1, [pc, #60] @ 83c348 <__cxa_atexit@plt+0x82a398> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83c33c <__cxa_atexit@plt+0x82a38c> │ │ │ │ + ldr r7, [pc, #32] @ 83c34c <__cxa_atexit@plt+0x82a39c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r0, #88, 18 @ 0x160000 │ │ │ │ + cmneq r0, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r0, #112, 20 @ 0x70000 │ │ │ │ - movteq fp, #6896 @ 0x1af0 │ │ │ │ + cmneq r0, #96, 20 @ 0x60000 │ │ │ │ + movteq fp, #6880 @ 0x1ae0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c380 <__cxa_atexit@plt+0x82a3d0> │ │ │ │ - ldr r3, [pc, #40] @ 83c388 <__cxa_atexit@plt+0x82a3d8> │ │ │ │ + bcc 83c390 <__cxa_atexit@plt+0x82a3e0> │ │ │ │ + ldr r3, [pc, #40] @ 83c398 <__cxa_atexit@plt+0x82a3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #16] @ 83c38c <__cxa_atexit@plt+0x82a3dc> │ │ │ │ + ldr r7, [pc, #16] @ 83c39c <__cxa_atexit@plt+0x82a3ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #220, 16 @ 0xdc0000 │ │ │ │ - cmneq r0, #164, 8 @ 0xa4000000 │ │ │ │ - movteq fp, #7376 @ 0x1cd0 │ │ │ │ + cmneq r0, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ + movteq fp, #7360 @ 0x1cc0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c428 <__cxa_atexit@plt+0x82a478> │ │ │ │ + bcc 83c438 <__cxa_atexit@plt+0x82a488> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c420 <__cxa_atexit@plt+0x82a470> │ │ │ │ - ldr r3, [pc, #112] @ 83c430 <__cxa_atexit@plt+0x82a480> │ │ │ │ + bhi 83c430 <__cxa_atexit@plt+0x82a480> │ │ │ │ + ldr r3, [pc, #112] @ 83c440 <__cxa_atexit@plt+0x82a490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 83c434 <__cxa_atexit@plt+0x82a484> │ │ │ │ + ldr lr, [pc, #80] @ 83c444 <__cxa_atexit@plt+0x82a494> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 83c438 <__cxa_atexit@plt+0x82a488> │ │ │ │ + ldr sl, [pc, #76] @ 83c448 <__cxa_atexit@plt+0x82a498> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 83c43c <__cxa_atexit@plt+0x82a48c> │ │ │ │ + ldr r7, [pc, #32] @ 83c44c <__cxa_atexit@plt+0x82a49c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq r0, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r0, #52, 22 @ 0xd000 │ │ │ │ - movteq fp, #7196 @ 0x1c1c │ │ │ │ + cmneq r0, #36, 22 @ 0x9000 │ │ │ │ + movteq fp, #7180 @ 0x1c0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c49c <__cxa_atexit@plt+0x82a4ec> │ │ │ │ - ldr r3, [pc, #64] @ 83c4a4 <__cxa_atexit@plt+0x82a4f4> │ │ │ │ + bcc 83c4ac <__cxa_atexit@plt+0x82a4fc> │ │ │ │ + ldr r3, [pc, #64] @ 83c4b4 <__cxa_atexit@plt+0x82a504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r2, r7} │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 83c490 <__cxa_atexit@plt+0x82a4e0> │ │ │ │ + beq 83c4a0 <__cxa_atexit@plt+0x82a4f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 83c4b4 <__cxa_atexit@plt+0x82a504> │ │ │ │ + b 83c4c4 <__cxa_atexit@plt+0x82a514> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq fp, #7096 @ 0x1bb8 │ │ │ │ + movteq fp, #7080 @ 0x1ba8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 83c4d0 <__cxa_atexit@plt+0x82a520> │ │ │ │ + ldr r0, [pc, #20] @ 83c4e0 <__cxa_atexit@plt+0x82a530> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq fp, #7052 @ 0x1b8c │ │ │ │ + movteq fp, #7036 @ 0x1b7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c530 <__cxa_atexit@plt+0x82a580> │ │ │ │ + bhi 83c540 <__cxa_atexit@plt+0x82a590> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 83c53c <__cxa_atexit@plt+0x82a58c> │ │ │ │ + ldr lr, [pc, #52] @ 83c54c <__cxa_atexit@plt+0x82a59c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r6, #-16] │ │ │ │ stmdb r6, {r0, r3, r7} │ │ │ │ str r1, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #20] @ 83c540 <__cxa_atexit@plt+0x82a590> │ │ │ │ + ldr r7, [pc, #20] @ 83c550 <__cxa_atexit@plt+0x82a5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmneq r0, #40, 20 @ 0x28000 │ │ │ │ - movteq fp, #6856 @ 0x1ac8 │ │ │ │ + cmneq r0, #24, 20 @ 0x18000 │ │ │ │ + movteq fp, #6840 @ 0x1ab8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c580 <__cxa_atexit@plt+0x82a5d0> │ │ │ │ - ldr r3, [pc, #36] @ 83c588 <__cxa_atexit@plt+0x82a5d8> │ │ │ │ + bcc 83c590 <__cxa_atexit@plt+0x82a5e0> │ │ │ │ + ldr r3, [pc, #36] @ 83c598 <__cxa_atexit@plt+0x82a5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83c58c <__cxa_atexit@plt+0x82a5dc> │ │ │ │ + ldr r7, [pc, #16] @ 83c59c <__cxa_atexit@plt+0x82a5ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ - cmneq r0, #184, 2 @ 0x2e │ │ │ │ - movteq fp, #6780 @ 0x1a7c │ │ │ │ + cmneq r0, #200, 12 @ 0xc800000 │ │ │ │ + cmneq r0, #168, 2 @ 0x2a │ │ │ │ + movteq fp, #6764 @ 0x1a6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c5cc <__cxa_atexit@plt+0x82a61c> │ │ │ │ - ldr r3, [pc, #36] @ 83c5d4 <__cxa_atexit@plt+0x82a624> │ │ │ │ + bcc 83c5dc <__cxa_atexit@plt+0x82a62c> │ │ │ │ + ldr r3, [pc, #36] @ 83c5e4 <__cxa_atexit@plt+0x82a634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83c5d8 <__cxa_atexit@plt+0x82a628> │ │ │ │ + ldr r7, [pc, #16] @ 83c5e8 <__cxa_atexit@plt+0x82a638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #140, 12 @ 0x8c00000 │ │ │ │ - cmneq r0, #108, 2 │ │ │ │ - movteq fp, #6716 @ 0x1a3c │ │ │ │ + cmneq r0, #124, 12 @ 0x7c00000 │ │ │ │ + cmneq r0, #92, 2 │ │ │ │ + movteq fp, #6700 @ 0x1a2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c660 <__cxa_atexit@plt+0x82a6b0> │ │ │ │ + bcc 83c670 <__cxa_atexit@plt+0x82a6c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c658 <__cxa_atexit@plt+0x82a6a8> │ │ │ │ - ldr r3, [pc, #92] @ 83c668 <__cxa_atexit@plt+0x82a6b8> │ │ │ │ + bhi 83c668 <__cxa_atexit@plt+0x82a6b8> │ │ │ │ + ldr r3, [pc, #92] @ 83c678 <__cxa_atexit@plt+0x82a6c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ - ldr r0, [pc, #64] @ 83c66c <__cxa_atexit@plt+0x82a6bc> │ │ │ │ + ldr r0, [pc, #64] @ 83c67c <__cxa_atexit@plt+0x82a6cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #52] @ 83c670 <__cxa_atexit@plt+0x82a6c0> │ │ │ │ + ldr r2, [pc, #52] @ 83c680 <__cxa_atexit@plt+0x82a6d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-12]! │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-28]! @ 0xffffffe4 │ │ │ │ - b 838c80 <__cxa_atexit@plt+0x826cd0> │ │ │ │ + b 838c90 <__cxa_atexit@plt+0x826ce0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #48, 12 @ 0x3000000 │ │ │ │ + cmneq r0, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movteq sl, #4112 @ 0x1010 │ │ │ │ + movteq sl, #4096 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c6c8 <__cxa_atexit@plt+0x82a718> │ │ │ │ - ldr r3, [pc, #60] @ 83c6d0 <__cxa_atexit@plt+0x82a720> │ │ │ │ + bcc 83c6d8 <__cxa_atexit@plt+0x82a728> │ │ │ │ + ldr r3, [pc, #60] @ 83c6e0 <__cxa_atexit@plt+0x82a730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 83c6d4 <__cxa_atexit@plt+0x82a724> │ │ │ │ + ldr r3, [pc, #52] @ 83c6e4 <__cxa_atexit@plt+0x82a734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 83c6d8 <__cxa_atexit@plt+0x82a728> │ │ │ │ + ldr r3, [pc, #40] @ 83c6e8 <__cxa_atexit@plt+0x82a738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 83c6dc <__cxa_atexit@plt+0x82a72c> │ │ │ │ + ldr r8, [pc, #24] @ 83c6ec <__cxa_atexit@plt+0x82a73c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #168, 10 @ 0x2a000000 │ │ │ │ - cmneq r0, #196, 10 @ 0x31000000 │ │ │ │ - cmneq r0, #152, 12 @ 0x9800000 │ │ │ │ - cmneq r0, #172, 14 @ 0x2b00000 │ │ │ │ - movteq sl, #6448 @ 0x1930 │ │ │ │ + cmneq r0, #152, 10 @ 0x26000000 │ │ │ │ + cmneq r0, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq r0, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r0, #156, 14 @ 0x2700000 │ │ │ │ + movteq sl, #6432 @ 0x1920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c734 <__cxa_atexit@plt+0x82a784> │ │ │ │ - ldr r3, [pc, #60] @ 83c73c <__cxa_atexit@plt+0x82a78c> │ │ │ │ + bcc 83c744 <__cxa_atexit@plt+0x82a794> │ │ │ │ + ldr r3, [pc, #60] @ 83c74c <__cxa_atexit@plt+0x82a79c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 83c740 <__cxa_atexit@plt+0x82a790> │ │ │ │ + ldr r3, [pc, #52] @ 83c750 <__cxa_atexit@plt+0x82a7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 83c744 <__cxa_atexit@plt+0x82a794> │ │ │ │ + ldr r3, [pc, #40] @ 83c754 <__cxa_atexit@plt+0x82a7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #33 @ 0x21 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 83c748 <__cxa_atexit@plt+0x82a798> │ │ │ │ + ldr r8, [pc, #24] @ 83c758 <__cxa_atexit@plt+0x82a7a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 10 @ 0xf000000 │ │ │ │ - cmneq r0, #88, 10 @ 0x16000000 │ │ │ │ - cmneq r0, #44, 12 @ 0x2c00000 │ │ │ │ - cmneq r0, #116, 12 @ 0x7400000 │ │ │ │ - movteq r9, #7992 @ 0x1f38 │ │ │ │ + cmneq r0, #44, 10 @ 0xb000000 │ │ │ │ + cmneq r0, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r0, #28, 12 @ 0x1c00000 │ │ │ │ + cmneq r0, #100, 12 @ 0x6400000 │ │ │ │ + movteq r9, #7976 @ 0x1f28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c7a0 <__cxa_atexit@plt+0x82a7f0> │ │ │ │ - ldr r3, [pc, #60] @ 83c7a8 <__cxa_atexit@plt+0x82a7f8> │ │ │ │ + bcc 83c7b0 <__cxa_atexit@plt+0x82a800> │ │ │ │ + ldr r3, [pc, #60] @ 83c7b8 <__cxa_atexit@plt+0x82a808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 83c7ac <__cxa_atexit@plt+0x82a7fc> │ │ │ │ + ldr r3, [pc, #52] @ 83c7bc <__cxa_atexit@plt+0x82a80c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 83c7b0 <__cxa_atexit@plt+0x82a800> │ │ │ │ + ldr r3, [pc, #40] @ 83c7c0 <__cxa_atexit@plt+0x82a810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #33 @ 0x21 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 83c7b4 <__cxa_atexit@plt+0x82a804> │ │ │ │ + ldr r8, [pc, #24] @ 83c7c4 <__cxa_atexit@plt+0x82a814> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #208, 8 @ 0xd0000000 │ │ │ │ - cmneq r0, #236, 8 @ 0xec000000 │ │ │ │ - cmneq r0, #192, 10 @ 0x30000000 │ │ │ │ - cmneq r0, #212, 12 @ 0xd400000 │ │ │ │ - movteq fp, #6176 @ 0x1820 │ │ │ │ + cmneq r0, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq r0, #220, 8 @ 0xdc000000 │ │ │ │ + cmneq r0, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq r0, #196, 12 @ 0xc400000 │ │ │ │ + movteq fp, #6160 @ 0x1810 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c82c <__cxa_atexit@plt+0x82a87c> │ │ │ │ + bcc 83c83c <__cxa_atexit@plt+0x82a88c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c824 <__cxa_atexit@plt+0x82a874> │ │ │ │ - ldr r3, [pc, #76] @ 83c834 <__cxa_atexit@plt+0x82a884> │ │ │ │ + bhi 83c834 <__cxa_atexit@plt+0x82a884> │ │ │ │ + ldr r3, [pc, #76] @ 83c844 <__cxa_atexit@plt+0x82a894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83c838 <__cxa_atexit@plt+0x82a888> │ │ │ │ + ldr r1, [pc, #60] @ 83c848 <__cxa_atexit@plt+0x82a898> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 83c83c <__cxa_atexit@plt+0x82a88c> │ │ │ │ + ldr r3, [pc, #52] @ 83c84c <__cxa_atexit@plt+0x82a89c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #32] @ 83c840 <__cxa_atexit@plt+0x82a890> │ │ │ │ + ldr r8, [pc, #32] @ 83c850 <__cxa_atexit@plt+0x82a8a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #84, 8 @ 0x54000000 │ │ │ │ + cmneq r0, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r0, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq r0, #132, 10 @ 0x21000000 │ │ │ │ - movteq fp, #6052 @ 0x17a4 │ │ │ │ + cmneq r0, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r0, #116, 10 @ 0x1d000000 │ │ │ │ + movteq fp, #6036 @ 0x1794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c8c0 <__cxa_atexit@plt+0x82a910> │ │ │ │ + bcc 83c8d0 <__cxa_atexit@plt+0x82a920> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c8b8 <__cxa_atexit@plt+0x82a908> │ │ │ │ - ldr r3, [pc, #84] @ 83c8c8 <__cxa_atexit@plt+0x82a918> │ │ │ │ + bhi 83c8c8 <__cxa_atexit@plt+0x82a918> │ │ │ │ + ldr r3, [pc, #84] @ 83c8d8 <__cxa_atexit@plt+0x82a928> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83c8cc <__cxa_atexit@plt+0x82a91c> │ │ │ │ + ldr r2, [pc, #80] @ 83c8dc <__cxa_atexit@plt+0x82a92c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83c8d0 <__cxa_atexit@plt+0x82a920> │ │ │ │ + ldr r1, [pc, #60] @ 83c8e0 <__cxa_atexit@plt+0x82a930> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 83c8d4 <__cxa_atexit@plt+0x82a924> │ │ │ │ + ldr r7, [pc, #32] @ 83c8e4 <__cxa_atexit@plt+0x82a934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq r0, #192, 6 │ │ │ │ + cmneq r0, #176, 6 @ 0xc0000002 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ - movteq r9, #7596 @ 0x1dac │ │ │ │ + cmneq r0, #200, 8 @ 0xc8000000 │ │ │ │ + movteq r9, #7580 @ 0x1d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c928 <__cxa_atexit@plt+0x82a978> │ │ │ │ - ldr r3, [pc, #56] @ 83c930 <__cxa_atexit@plt+0x82a980> │ │ │ │ + bcc 83c938 <__cxa_atexit@plt+0x82a988> │ │ │ │ + ldr r3, [pc, #56] @ 83c940 <__cxa_atexit@plt+0x82a990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 83c934 <__cxa_atexit@plt+0x82a984> │ │ │ │ + ldr r3, [pc, #48] @ 83c944 <__cxa_atexit@plt+0x82a994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 83c938 <__cxa_atexit@plt+0x82a988> │ │ │ │ + ldr r3, [pc, #36] @ 83c948 <__cxa_atexit@plt+0x82a998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 83c93c <__cxa_atexit@plt+0x82a98c> │ │ │ │ + ldr r8, [pc, #24] @ 83c94c <__cxa_atexit@plt+0x82a99c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 6 @ 0x10000001 │ │ │ │ - cmneq r0, #96, 6 @ 0x80000001 │ │ │ │ - cmneq r0, #52, 8 @ 0x34000000 │ │ │ │ - cmneq r0, #76, 10 @ 0x13000000 │ │ │ │ - movteq fp, #5752 @ 0x1678 │ │ │ │ + cmneq r0, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq r0, #80, 6 @ 0x40000001 │ │ │ │ + cmneq r0, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r0, #60, 10 @ 0xf000000 │ │ │ │ + movteq fp, #5736 @ 0x1668 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83c9a8 <__cxa_atexit@plt+0x82a9f8> │ │ │ │ + bcc 83c9b8 <__cxa_atexit@plt+0x82aa08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83c9a0 <__cxa_atexit@plt+0x82a9f0> │ │ │ │ - ldr r3, [pc, #64] @ 83c9b0 <__cxa_atexit@plt+0x82aa00> │ │ │ │ + bhi 83c9b0 <__cxa_atexit@plt+0x82aa00> │ │ │ │ + ldr r3, [pc, #64] @ 83c9c0 <__cxa_atexit@plt+0x82aa10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 83c9b4 <__cxa_atexit@plt+0x82aa04> │ │ │ │ + ldr r7, [pc, #44] @ 83c9c4 <__cxa_atexit@plt+0x82aa14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83c9b8 <__cxa_atexit@plt+0x82aa08> │ │ │ │ + ldr r7, [pc, #28] @ 83c9c8 <__cxa_atexit@plt+0x82aa18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #204, 4 @ 0xc000000c │ │ │ │ + cmneq r0, #188, 4 @ 0xc000000b │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r0, #228, 24 @ 0xe400 │ │ │ │ - movteq fp, #5644 @ 0x160c │ │ │ │ + cmneq r0, #212, 24 @ 0xd400 │ │ │ │ + movteq fp, #5628 @ 0x15fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ca24 <__cxa_atexit@plt+0x82aa74> │ │ │ │ + bcc 83ca34 <__cxa_atexit@plt+0x82aa84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ca1c <__cxa_atexit@plt+0x82aa6c> │ │ │ │ - ldr r3, [pc, #64] @ 83ca2c <__cxa_atexit@plt+0x82aa7c> │ │ │ │ + bhi 83ca2c <__cxa_atexit@plt+0x82aa7c> │ │ │ │ + ldr r3, [pc, #64] @ 83ca3c <__cxa_atexit@plt+0x82aa8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 83ca30 <__cxa_atexit@plt+0x82aa80> │ │ │ │ + ldr r2, [pc, #44] @ 83ca40 <__cxa_atexit@plt+0x82aa90> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 83ca34 <__cxa_atexit@plt+0x82aa84> │ │ │ │ + ldr r7, [pc, #28] @ 83ca44 <__cxa_atexit@plt+0x82aa94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #80, 4 │ │ │ │ + cmneq r0, #64, 4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r0, #60, 10 @ 0xf000000 │ │ │ │ - movteq r9, #7244 @ 0x1c4c │ │ │ │ + cmneq r0, #44, 10 @ 0xb000000 │ │ │ │ + movteq r9, #7228 @ 0x1c3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83caa0 <__cxa_atexit@plt+0x82aaf0> │ │ │ │ + bcc 83cab0 <__cxa_atexit@plt+0x82ab00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ca98 <__cxa_atexit@plt+0x82aae8> │ │ │ │ + bhi 83caa8 <__cxa_atexit@plt+0x82aaf8> │ │ │ │ mov r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 83caa8 <__cxa_atexit@plt+0x82aaf8> │ │ │ │ + ldr r2, [pc, #60] @ 83cab8 <__cxa_atexit@plt+0x82ab08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 83caac <__cxa_atexit@plt+0x82aafc> │ │ │ │ + ldr r3, [pc, #52] @ 83cabc <__cxa_atexit@plt+0x82ab0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 83cab0 <__cxa_atexit@plt+0x82ab00> │ │ │ │ + ldr r3, [pc, #44] @ 83cac0 <__cxa_atexit@plt+0x82ab10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 83cab4 <__cxa_atexit@plt+0x82ab04> │ │ │ │ + ldr r8, [pc, #32] @ 83cac4 <__cxa_atexit@plt+0x82ab14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq r0, #200, 2 @ 0x32 │ │ │ │ + cmneq r0, #232, 6 @ 0xa0000003 │ │ │ │ cmneq r0, #184, 2 @ 0x2e │ │ │ │ - cmneq r0, #220, 6 @ 0x70000003 │ │ │ │ + cmneq r0, #168, 2 @ 0x2a │ │ │ │ + cmneq r0, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83cafc <__cxa_atexit@plt+0x82ab4c> │ │ │ │ - ldr r3, [pc, #48] @ 83cb04 <__cxa_atexit@plt+0x82ab54> │ │ │ │ + bcc 83cb0c <__cxa_atexit@plt+0x82ab5c> │ │ │ │ + ldr r3, [pc, #48] @ 83cb14 <__cxa_atexit@plt+0x82ab64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 83cb08 <__cxa_atexit@plt+0x82ab58> │ │ │ │ + ldr r2, [pc, #44] @ 83cb18 <__cxa_atexit@plt+0x82ab68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 83caf4 <__cxa_atexit@plt+0x82ab44> │ │ │ │ - b 83cb14 <__cxa_atexit@plt+0x82ab64> │ │ │ │ + beq 83cb04 <__cxa_atexit@plt+0x82ab54> │ │ │ │ + b 83cb24 <__cxa_atexit@plt+0x82ab74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #96, 2 │ │ │ │ + cmneq r0, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 83cb30 <__cxa_atexit@plt+0x82ab80> │ │ │ │ + ldr r0, [pc, #20] @ 83cb40 <__cxa_atexit@plt+0x82ab90> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5288 @ 0x14a8 │ │ │ │ + movteq fp, #5272 @ 0x1498 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83cb9c <__cxa_atexit@plt+0x82abec> │ │ │ │ - ldr r3, [pc, #48] @ 83cba4 <__cxa_atexit@plt+0x82abf4> │ │ │ │ + bcc 83cbac <__cxa_atexit@plt+0x82abfc> │ │ │ │ + ldr r3, [pc, #48] @ 83cbb4 <__cxa_atexit@plt+0x82ac04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 83cb90 <__cxa_atexit@plt+0x82abe0> │ │ │ │ + beq 83cba0 <__cxa_atexit@plt+0x82abf0> │ │ │ │ mov r7, r8 │ │ │ │ - b 83cbb4 <__cxa_atexit@plt+0x82ac04> │ │ │ │ + b 83cbc4 <__cxa_atexit@plt+0x82ac14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq fp, #5204 @ 0x1454 │ │ │ │ + movteq fp, #5188 @ 0x1444 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #24] @ 83cbe0 <__cxa_atexit@plt+0x82ac30> │ │ │ │ + ldr r0, [pc, #24] @ 83cbf0 <__cxa_atexit@plt+0x82ac40> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq fp, #5144 @ 0x1418 │ │ │ │ + movteq fp, #5128 @ 0x1408 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83cc40 <__cxa_atexit@plt+0x82ac90> │ │ │ │ + bhi 83cc50 <__cxa_atexit@plt+0x82aca0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #60] @ 83cc4c <__cxa_atexit@plt+0x82ac9c> │ │ │ │ + ldr r2, [pc, #60] @ 83cc5c <__cxa_atexit@plt+0x82acac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 83cc50 <__cxa_atexit@plt+0x82aca0> │ │ │ │ + ldr r0, [pc, #48] @ 83cc60 <__cxa_atexit@plt+0x82acb0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-8]! │ │ │ │ stmda r5, {r1, r7, r9} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #24] @ 83cc54 <__cxa_atexit@plt+0x82aca4> │ │ │ │ + ldr r7, [pc, #24] @ 83cc64 <__cxa_atexit@plt+0x82acb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, #68, 20 @ 0x44000 │ │ │ │ - movteq fp, #5028 @ 0x13a4 │ │ │ │ + cmneq r0, #52, 20 @ 0x34000 │ │ │ │ + movteq fp, #5012 @ 0x1394 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83cca0 <__cxa_atexit@plt+0x82acf0> │ │ │ │ + bne 83ccb0 <__cxa_atexit@plt+0x82ad00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ccc4 <__cxa_atexit@plt+0x82ad14> │ │ │ │ + bhi 83ccd4 <__cxa_atexit@plt+0x82ad24> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #68] @ 83ccd4 <__cxa_atexit@plt+0x82ad24> │ │ │ │ + ldr r2, [pc, #68] @ 83cce4 <__cxa_atexit@plt+0x82ad34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 83ccd0 <__cxa_atexit@plt+0x82ad20> │ │ │ │ + ldr r3, [pc, #36] @ 83cce0 <__cxa_atexit@plt+0x82ad30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 83ccbc <__cxa_atexit@plt+0x82ad0c> │ │ │ │ - b 83cce4 <__cxa_atexit@plt+0x82ad34> │ │ │ │ + beq 83cccc <__cxa_atexit@plt+0x82ad1c> │ │ │ │ + b 83ccf4 <__cxa_atexit@plt+0x82ad44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r0, #128, 2 │ │ │ │ - movteq fp, #4900 @ 0x1324 │ │ │ │ + cmneq r0, #112, 2 │ │ │ │ + movteq fp, #4884 @ 0x1314 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83cd0c <__cxa_atexit@plt+0x82ad5c> │ │ │ │ - ldr r3, [pc, #36] @ 83cd1c <__cxa_atexit@plt+0x82ad6c> │ │ │ │ + bne 83cd1c <__cxa_atexit@plt+0x82ad6c> │ │ │ │ + ldr r3, [pc, #36] @ 83cd2c <__cxa_atexit@plt+0x82ad7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 83cd14 <__cxa_atexit@plt+0x82ad64> │ │ │ │ - b 83cd2c <__cxa_atexit@plt+0x82ad7c> │ │ │ │ + beq 83cd24 <__cxa_atexit@plt+0x82ad74> │ │ │ │ + b 83cd3c <__cxa_atexit@plt+0x82ad8c> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 83cfa4 <__cxa_atexit@plt+0x82aff4> │ │ │ │ + b 83cfb4 <__cxa_atexit@plt+0x82b004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq fp, #4828 @ 0x12dc │ │ │ │ + movteq fp, #4812 @ 0x12cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 83cd50 <__cxa_atexit@plt+0x82ada0> │ │ │ │ + ldr r0, [pc, #20] @ 83cd60 <__cxa_atexit@plt+0x82adb0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq fp, #4776 @ 0x12a8 │ │ │ │ + movteq fp, #4760 @ 0x1298 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r0, [pc, #24] @ 83cd84 <__cxa_atexit@plt+0x82add4> │ │ │ │ + ldr r0, [pc, #24] @ 83cd94 <__cxa_atexit@plt+0x82ade4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq fp, #4724 @ 0x1274 │ │ │ │ + movteq fp, #4708 @ 0x1264 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83cdbc <__cxa_atexit@plt+0x82ae0c> │ │ │ │ - ldr r3, [pc, #192] @ 83ce68 <__cxa_atexit@plt+0x82aeb8> │ │ │ │ + bne 83cdcc <__cxa_atexit@plt+0x82ae1c> │ │ │ │ + ldr r3, [pc, #192] @ 83ce78 <__cxa_atexit@plt+0x82aec8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 83ce54 <__cxa_atexit@plt+0x82aea4> │ │ │ │ - b 83ce90 <__cxa_atexit@plt+0x82aee0> │ │ │ │ + beq 83ce64 <__cxa_atexit@plt+0x82aeb4> │ │ │ │ + b 83cea0 <__cxa_atexit@plt+0x82aef0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ce5c <__cxa_atexit@plt+0x82aeac> │ │ │ │ + bhi 83ce6c <__cxa_atexit@plt+0x82aebc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #136] @ 83ce6c <__cxa_atexit@plt+0x82aebc> │ │ │ │ + ldr r3, [pc, #136] @ 83ce7c <__cxa_atexit@plt+0x82aecc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r3, [pc, #124] @ 83ce70 <__cxa_atexit@plt+0x82aec0> │ │ │ │ + ldr r3, [pc, #124] @ 83ce80 <__cxa_atexit@plt+0x82aed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #116] @ 83ce74 <__cxa_atexit@plt+0x82aec4> │ │ │ │ + ldr r3, [pc, #116] @ 83ce84 <__cxa_atexit@plt+0x82aed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #104] @ 83ce78 <__cxa_atexit@plt+0x82aec8> │ │ │ │ + ldr r3, [pc, #104] @ 83ce88 <__cxa_atexit@plt+0x82aed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #92] @ 83ce7c <__cxa_atexit@plt+0x82aecc> │ │ │ │ + ldr r3, [pc, #92] @ 83ce8c <__cxa_atexit@plt+0x82aedc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #76] @ 83ce80 <__cxa_atexit@plt+0x82aed0> │ │ │ │ + ldr r7, [pc, #76] @ 83ce90 <__cxa_atexit@plt+0x82aee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq r0, #44 @ 0x2c │ │ │ │ - cmneq r0, #192, 28 @ 0xc00 │ │ │ │ - cmneq r0, #24, 8 @ 0x18000000 │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ - cmneq r0, #40, 30 @ 0xa0 │ │ │ │ - cmneq r0, #232, 12 @ 0xe800000 │ │ │ │ - movteq fp, #4472 @ 0x1178 │ │ │ │ + cmneq r0, #28 │ │ │ │ + cmneq r0, #176, 28 @ 0xb00 │ │ │ │ + cmneq r0, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r0, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r0, #24, 30 @ 0x60 │ │ │ │ + cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ + movteq fp, #4456 @ 0x1168 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 83cebc <__cxa_atexit@plt+0x82af0c> │ │ │ │ + ldr r3, [pc, #36] @ 83cecc <__cxa_atexit@plt+0x82af1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ 83cec0 <__cxa_atexit@plt+0x82af10> │ │ │ │ + ldr r3, [pc, #20] @ 83ced0 <__cxa_atexit@plt+0x82af20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #12] @ 83cec4 <__cxa_atexit@plt+0x82af14> │ │ │ │ + ldr r8, [pc, #12] @ 83ced4 <__cxa_atexit@plt+0x82af24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r0, #184, 26 @ 0x2e00 │ │ │ │ - cmneq r0, #236, 28 @ 0xec0 │ │ │ │ - movteq fp, #4404 @ 0x1134 │ │ │ │ + cmneq r0, #168, 26 @ 0x2a00 │ │ │ │ + cmneq r0, #220, 28 @ 0xdc0 │ │ │ │ + movteq fp, #4388 @ 0x1124 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83cf78 <__cxa_atexit@plt+0x82afc8> │ │ │ │ + bne 83cf88 <__cxa_atexit@plt+0x82afd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83cf80 <__cxa_atexit@plt+0x82afd0> │ │ │ │ + bhi 83cf90 <__cxa_atexit@plt+0x82afe0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #132] @ 83cf8c <__cxa_atexit@plt+0x82afdc> │ │ │ │ + ldr r3, [pc, #132] @ 83cf9c <__cxa_atexit@plt+0x82afec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r3, [pc, #120] @ 83cf90 <__cxa_atexit@plt+0x82afe0> │ │ │ │ + ldr r3, [pc, #120] @ 83cfa0 <__cxa_atexit@plt+0x82aff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #112] @ 83cf94 <__cxa_atexit@plt+0x82afe4> │ │ │ │ + ldr r3, [pc, #112] @ 83cfa4 <__cxa_atexit@plt+0x82aff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #100] @ 83cf98 <__cxa_atexit@plt+0x82afe8> │ │ │ │ + ldr r3, [pc, #100] @ 83cfa8 <__cxa_atexit@plt+0x82aff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #88] @ 83cf9c <__cxa_atexit@plt+0x82afec> │ │ │ │ + ldr r3, [pc, #88] @ 83cfac <__cxa_atexit@plt+0x82affc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #72] @ 83cfa0 <__cxa_atexit@plt+0x82aff0> │ │ │ │ + ldr r7, [pc, #72] @ 83cfb0 <__cxa_atexit@plt+0x82b000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 83cfa4 <__cxa_atexit@plt+0x82aff4> │ │ │ │ + b 83cfb4 <__cxa_atexit@plt+0x82b004> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #8, 30 │ │ │ │ - cmneq r0, #156, 26 @ 0x2700 │ │ │ │ - cmneq r0, #244, 4 @ 0x4000000f │ │ │ │ - cmneq r0, #224, 4 │ │ │ │ - cmneq r0, #4, 28 @ 0x40 │ │ │ │ - cmneq r0, #196, 10 @ 0x31000000 │ │ │ │ - ldr r0, [pc, #20] @ 83cfc0 <__cxa_atexit@plt+0x82b010> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #248, 28 @ 0xf80 │ │ │ │ + cmneq r0, #140, 26 @ 0x2300 │ │ │ │ + cmneq r0, #228, 4 @ 0x4000000e │ │ │ │ + cmneq r0, #208, 4 │ │ │ │ + cmneq r0, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r0, #180, 10 @ 0x2d000000 │ │ │ │ + ldr r0, [pc, #20] @ 83cfd0 <__cxa_atexit@plt+0x82b020> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq fp, #4152 @ 0x1038 │ │ │ │ + movteq fp, #4136 @ 0x1028 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83d004 <__cxa_atexit@plt+0x82b054> │ │ │ │ + bne 83d014 <__cxa_atexit@plt+0x82b064> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ 83d04c <__cxa_atexit@plt+0x82b09c> │ │ │ │ + ldr r2, [pc, #96] @ 83d05c <__cxa_atexit@plt+0x82b0ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 83d034 <__cxa_atexit@plt+0x82b084> │ │ │ │ + beq 83d044 <__cxa_atexit@plt+0x82b094> │ │ │ │ mov r7, r3 │ │ │ │ - b 83d060 <__cxa_atexit@plt+0x82b0b0> │ │ │ │ + b 83d070 <__cxa_atexit@plt+0x82b0c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d040 <__cxa_atexit@plt+0x82b090> │ │ │ │ + bhi 83d050 <__cxa_atexit@plt+0x82b0a0> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #44] @ 83d050 <__cxa_atexit@plt+0x82b0a0> │ │ │ │ + ldr r2, [pc, #44] @ 83d060 <__cxa_atexit@plt+0x82b0b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r0, #236, 26 @ 0x3b00 │ │ │ │ - movteq sl, #8104 @ 0x1fa8 │ │ │ │ + cmneq r0, #220, 26 @ 0x3700 │ │ │ │ + movteq sl, #8088 @ 0x1f98 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 83d084 <__cxa_atexit@plt+0x82b0d4> │ │ │ │ + ldr r0, [pc, #24] @ 83d094 <__cxa_atexit@plt+0x82b0e4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq sl, #8052 @ 0x1f74 │ │ │ │ + movteq sl, #8036 @ 0x1f64 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d0f8 <__cxa_atexit@plt+0x82b148> │ │ │ │ - ldr r3, [pc, #88] @ 83d104 <__cxa_atexit@plt+0x82b154> │ │ │ │ + bhi 83d108 <__cxa_atexit@plt+0x82b158> │ │ │ │ + ldr r3, [pc, #88] @ 83d114 <__cxa_atexit@plt+0x82b164> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 83d108 <__cxa_atexit@plt+0x82b158> │ │ │ │ + ldr r2, [pc, #84] @ 83d118 <__cxa_atexit@plt+0x82b168> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 83d10c <__cxa_atexit@plt+0x82b15c> │ │ │ │ + ldr r1, [pc, #80] @ 83d11c <__cxa_atexit@plt+0x82b16c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #40] @ 83d110 <__cxa_atexit@plt+0x82b160> │ │ │ │ + ldr r3, [pc, #40] @ 83d120 <__cxa_atexit@plt+0x82b170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #32] @ 83d114 <__cxa_atexit@plt+0x82b164> │ │ │ │ + ldr r8, [pc, #32] @ 83d124 <__cxa_atexit@plt+0x82b174> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - cmneq r0, #124, 22 @ 0x1f000 │ │ │ │ - cmneq r0, #176, 24 @ 0xb000 │ │ │ │ - movteq sl, #7908 @ 0x1ee4 │ │ │ │ + cmneq r0, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r0, #160, 24 @ 0xa000 │ │ │ │ + movteq sl, #7892 @ 0x1ed4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83d13c <__cxa_atexit@plt+0x82b18c> │ │ │ │ + bne 83d14c <__cxa_atexit@plt+0x82b19c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 83d1c8 <__cxa_atexit@plt+0x82b218> │ │ │ │ + b 83d1d8 <__cxa_atexit@plt+0x82b228> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 83d160 <__cxa_atexit@plt+0x82b1b0> │ │ │ │ + ldr r3, [pc, #24] @ 83d170 <__cxa_atexit@plt+0x82b1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 83d158 <__cxa_atexit@plt+0x82b1a8> │ │ │ │ - b 83d170 <__cxa_atexit@plt+0x82b1c0> │ │ │ │ + beq 83d168 <__cxa_atexit@plt+0x82b1b8> │ │ │ │ + b 83d180 <__cxa_atexit@plt+0x82b1d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq sl, #7832 @ 0x1e98 │ │ │ │ + movteq sl, #7816 @ 0x1e88 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83d188 <__cxa_atexit@plt+0x82b1d8> │ │ │ │ + bne 83d198 <__cxa_atexit@plt+0x82b1e8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 83d1c8 <__cxa_atexit@plt+0x82b218> │ │ │ │ + b 83d1d8 <__cxa_atexit@plt+0x82b228> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d1b8 <__cxa_atexit@plt+0x82b208> │ │ │ │ + bhi 83d1c8 <__cxa_atexit@plt+0x82b218> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #28] @ 83d1c4 <__cxa_atexit@plt+0x82b214> │ │ │ │ + ldr r2, [pc, #28] @ 83d1d4 <__cxa_atexit@plt+0x82b224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #104, 24 @ 0x6800 │ │ │ │ - ldr r0, [pc, #20] @ 83d1e4 <__cxa_atexit@plt+0x82b234> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #88, 24 @ 0x5800 │ │ │ │ + ldr r0, [pc, #20] @ 83d1f4 <__cxa_atexit@plt+0x82b244> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq sl, #7700 @ 0x1e14 │ │ │ │ + movteq sl, #7684 @ 0x1e04 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 83d218 <__cxa_atexit@plt+0x82b268> │ │ │ │ + ldr r0, [pc, #20] @ 83d228 <__cxa_atexit@plt+0x82b278> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq sl, #7648 @ 0x1de0 │ │ │ │ + movteq sl, #7632 @ 0x1dd0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 83d24c <__cxa_atexit@plt+0x82b29c> │ │ │ │ + ldr r0, [pc, #28] @ 83d25c <__cxa_atexit@plt+0x82b2ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq sl, #7596 @ 0x1dac │ │ │ │ + movteq sl, #7580 @ 0x1d9c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83d284 <__cxa_atexit@plt+0x82b2d4> │ │ │ │ - ldr r3, [pc, #88] @ 83d2c8 <__cxa_atexit@plt+0x82b318> │ │ │ │ + bne 83d294 <__cxa_atexit@plt+0x82b2e4> │ │ │ │ + ldr r3, [pc, #88] @ 83d2d8 <__cxa_atexit@plt+0x82b328> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 83d2b4 <__cxa_atexit@plt+0x82b304> │ │ │ │ - b 83d2dc <__cxa_atexit@plt+0x82b32c> │ │ │ │ + beq 83d2c4 <__cxa_atexit@plt+0x82b314> │ │ │ │ + b 83d2ec <__cxa_atexit@plt+0x82b33c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d2bc <__cxa_atexit@plt+0x82b30c> │ │ │ │ + bhi 83d2cc <__cxa_atexit@plt+0x82b31c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #40] @ 83d2cc <__cxa_atexit@plt+0x82b31c> │ │ │ │ + ldr r2, [pc, #40] @ 83d2dc <__cxa_atexit@plt+0x82b32c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, #108, 22 @ 0x1b000 │ │ │ │ - movteq sl, #7468 @ 0x1d2c │ │ │ │ + cmneq r0, #92, 22 @ 0x17000 │ │ │ │ + movteq sl, #7452 @ 0x1d1c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d344 <__cxa_atexit@plt+0x82b394> │ │ │ │ + bhi 83d354 <__cxa_atexit@plt+0x82b3a4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #80] @ 83d350 <__cxa_atexit@plt+0x82b3a0> │ │ │ │ + ldr r0, [pc, #80] @ 83d360 <__cxa_atexit@plt+0x82b3b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 83d354 <__cxa_atexit@plt+0x82b3a4> │ │ │ │ + ldr lr, [pc, #76] @ 83d364 <__cxa_atexit@plt+0x82b3b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 83d358 <__cxa_atexit@plt+0x82b3a8> │ │ │ │ + ldr sl, [pc, #72] @ 83d368 <__cxa_atexit@plt+0x82b3b8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ str sl, [r5, #4]! │ │ │ │ - ldr r7, [pc, #28] @ 83d35c <__cxa_atexit@plt+0x82b3ac> │ │ │ │ + ldr r7, [pc, #28] @ 83d36c <__cxa_atexit@plt+0x82b3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r0, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r0, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 83d40c <__cxa_atexit@plt+0x82b45c> │ │ │ │ + bne 83d41c <__cxa_atexit@plt+0x82b46c> │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83d438 <__cxa_atexit@plt+0x82b488> │ │ │ │ + bhi 83d448 <__cxa_atexit@plt+0x82b498> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ - ldr r2, [pc, #184] @ 83d454 <__cxa_atexit@plt+0x82b4a4> │ │ │ │ + ldr r2, [pc, #184] @ 83d464 <__cxa_atexit@plt+0x82b4b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #172] @ 83d458 <__cxa_atexit@plt+0x82b4a8> │ │ │ │ + ldr r3, [pc, #172] @ 83d468 <__cxa_atexit@plt+0x82b4b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #164] @ 83d45c <__cxa_atexit@plt+0x82b4ac> │ │ │ │ + ldr r3, [pc, #164] @ 83d46c <__cxa_atexit@plt+0x82b4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #152] @ 83d460 <__cxa_atexit@plt+0x82b4b0> │ │ │ │ + ldr r3, [pc, #152] @ 83d470 <__cxa_atexit@plt+0x82b4c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #140] @ 83d464 <__cxa_atexit@plt+0x82b4b4> │ │ │ │ + ldr r3, [pc, #140] @ 83d474 <__cxa_atexit@plt+0x82b4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #124] @ 83d468 <__cxa_atexit@plt+0x82b4b8> │ │ │ │ + ldr r7, [pc, #124] @ 83d478 <__cxa_atexit@plt+0x82b4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ str r7, [r6, #-16] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83d444 <__cxa_atexit@plt+0x82b494> │ │ │ │ + bhi 83d454 <__cxa_atexit@plt+0x82b4a4> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ - ldr r2, [pc, #44] @ 83d450 <__cxa_atexit@plt+0x82b4a0> │ │ │ │ + ldr r2, [pc, #44] @ 83d460 <__cxa_atexit@plt+0x82b4b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ - cmneq r0, #116, 20 @ 0x74000 │ │ │ │ - cmneq r0, #8, 18 @ 0x20000 │ │ │ │ - cmneq r0, #96, 28 @ 0x600 │ │ │ │ - cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ - cmneq r0, #112, 18 @ 0x1c0000 │ │ │ │ - cmneq r0, #48, 2 │ │ │ │ - movteq sl, #7100 @ 0x1bbc │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #220, 18 @ 0x370000 │ │ │ │ + cmneq r0, #100, 20 @ 0x64000 │ │ │ │ + cmneq r0, #248, 16 @ 0xf80000 │ │ │ │ + cmneq r0, #80, 28 @ 0x500 │ │ │ │ + cmneq r0, #60, 28 @ 0x3c0 │ │ │ │ + cmneq r0, #96, 18 @ 0x180000 │ │ │ │ + cmneq r0, #32, 2 │ │ │ │ + movteq sl, #7084 @ 0x1bac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d54c <__cxa_atexit@plt+0x82b59c> │ │ │ │ + bcc 83d55c <__cxa_atexit@plt+0x82b5ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d544 <__cxa_atexit@plt+0x82b594> │ │ │ │ - ldr r2, [pc, #184] @ 83d554 <__cxa_atexit@plt+0x82b5a4> │ │ │ │ + bhi 83d554 <__cxa_atexit@plt+0x82b5a4> │ │ │ │ + ldr r2, [pc, #184] @ 83d564 <__cxa_atexit@plt+0x82b5b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r0, [pc, #156] @ 83d558 <__cxa_atexit@plt+0x82b5a8> │ │ │ │ + ldr r0, [pc, #156] @ 83d568 <__cxa_atexit@plt+0x82b5b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ - ldr r0, [pc, #148] @ 83d55c <__cxa_atexit@plt+0x82b5ac> │ │ │ │ + ldr r0, [pc, #148] @ 83d56c <__cxa_atexit@plt+0x82b5bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ - ldr ip, [pc, #140] @ 83d560 <__cxa_atexit@plt+0x82b5b0> │ │ │ │ + ldr ip, [pc, #140] @ 83d570 <__cxa_atexit@plt+0x82b5c0> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #132] @ 83d564 <__cxa_atexit@plt+0x82b5b4> │ │ │ │ + ldr r2, [pc, #132] @ 83d574 <__cxa_atexit@plt+0x82b5c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #128] @ 83d568 <__cxa_atexit@plt+0x82b5b8> │ │ │ │ + ldr lr, [pc, #128] @ 83d578 <__cxa_atexit@plt+0x82b5c8> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r3, r8, ip} │ │ │ │ str r0, [r6, #-12] │ │ │ │ str sl, [r6, #-8] │ │ │ │ - ldr r0, [pc, #100] @ 83d56c <__cxa_atexit@plt+0x82b5bc> │ │ │ │ + ldr r0, [pc, #100] @ 83d57c <__cxa_atexit@plt+0x82b5cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 83d570 <__cxa_atexit@plt+0x82b5c0> │ │ │ │ + ldr r0, [pc, #92] @ 83d580 <__cxa_atexit@plt+0x82b5d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r3, r6, #15 │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r6, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #52] @ 83d574 <__cxa_atexit@plt+0x82b5c4> │ │ │ │ + ldr r8, [pc, #52] @ 83d584 <__cxa_atexit@plt+0x82b5d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ + b bb7e14 <__cxa_atexit@plt+0xba5e64> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #160, 14 @ 0x2800000 │ │ │ │ - cmneq r0, #244, 14 @ 0x3d00000 │ │ │ │ - cmneq r0, #128, 16 @ 0x800000 │ │ │ │ - cmneq r0, #60, 18 @ 0xf0000 │ │ │ │ + cmneq r0, #144, 14 @ 0x2400000 │ │ │ │ + cmneq r0, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r0, #112, 16 @ 0x700000 │ │ │ │ + cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - cmneq r0, #172, 14 @ 0x2b00000 │ │ │ │ - cmneq r0, #132, 14 @ 0x2100000 │ │ │ │ + cmneq r0, #156, 14 @ 0x2700000 │ │ │ │ + cmneq r0, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #5504 @ 0x1580 │ │ │ │ + movteq sl, #5488 @ 0x1570 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d5cc <__cxa_atexit@plt+0x82b61c> │ │ │ │ - ldr r3, [pc, #32] @ 83d5d4 <__cxa_atexit@plt+0x82b624> │ │ │ │ + bcc 83d5dc <__cxa_atexit@plt+0x82b62c> │ │ │ │ + ldr r3, [pc, #32] @ 83d5e4 <__cxa_atexit@plt+0x82b634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83d5d8 <__cxa_atexit@plt+0x82b628> │ │ │ │ + ldr r7, [pc, #16] @ 83d5e8 <__cxa_atexit@plt+0x82b638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #136, 12 @ 0x8800000 │ │ │ │ - cmneq r0, #160, 30 @ 0x280 │ │ │ │ - movteq r9, #7352 @ 0x1cb8 │ │ │ │ + cmneq r0, #120, 12 @ 0x7800000 │ │ │ │ + cmneq r0, #144, 30 @ 0x240 │ │ │ │ + movteq r9, #7336 @ 0x1ca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d614 <__cxa_atexit@plt+0x82b664> │ │ │ │ - ldr r3, [pc, #32] @ 83d61c <__cxa_atexit@plt+0x82b66c> │ │ │ │ + bcc 83d624 <__cxa_atexit@plt+0x82b674> │ │ │ │ + ldr r3, [pc, #32] @ 83d62c <__cxa_atexit@plt+0x82b67c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83d620 <__cxa_atexit@plt+0x82b670> │ │ │ │ + ldr r7, [pc, #16] @ 83d630 <__cxa_atexit@plt+0x82b680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #64, 12 @ 0x4000000 │ │ │ │ - cmneq r0, #68, 18 @ 0x110000 │ │ │ │ + cmneq r0, #48, 12 @ 0x3000000 │ │ │ │ + cmneq r0, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d650 <__cxa_atexit@plt+0x82b6a0> │ │ │ │ - ldr r3, [pc, #24] @ 83d658 <__cxa_atexit@plt+0x82b6a8> │ │ │ │ + bcc 83d660 <__cxa_atexit@plt+0x82b6b0> │ │ │ │ + ldr r3, [pc, #24] @ 83d668 <__cxa_atexit@plt+0x82b6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537154 <__cxa_atexit@plt+0x5251a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #252, 10 @ 0x3f000000 │ │ │ │ - movteq r8, #8016 @ 0x1f50 │ │ │ │ + cmneq r0, #236, 10 @ 0x3b000000 │ │ │ │ + movteq r8, #8000 @ 0x1f40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d698 <__cxa_atexit@plt+0x82b6e8> │ │ │ │ - ldr r8, [pc, #36] @ 83d6a0 <__cxa_atexit@plt+0x82b6f0> │ │ │ │ + bcc 83d6a8 <__cxa_atexit@plt+0x82b6f8> │ │ │ │ + ldr r8, [pc, #36] @ 83d6b0 <__cxa_atexit@plt+0x82b700> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 83d6a4 <__cxa_atexit@plt+0x82b6f4> │ │ │ │ + ldr r3, [pc, #32] @ 83d6b4 <__cxa_atexit@plt+0x82b704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 83d6a8 <__cxa_atexit@plt+0x82b6f8> │ │ │ │ + ldr r7, [pc, #20] @ 83d6b8 <__cxa_atexit@plt+0x82b708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, #144703488 @ 0x8a00000 │ │ │ │ - cmneq r0, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq r0, #232, 10 @ 0x3a000000 │ │ │ │ - movteq r8, #7948 @ 0x1f0c │ │ │ │ + tsteq sp, #127926272 @ 0x7a00000 │ │ │ │ + cmneq r0, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r0, #216, 10 @ 0x36000000 │ │ │ │ + movteq r8, #7932 @ 0x1efc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d708 <__cxa_atexit@plt+0x82b758> │ │ │ │ + bcc 83d718 <__cxa_atexit@plt+0x82b768> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d700 <__cxa_atexit@plt+0x82b750> │ │ │ │ - ldr r3, [pc, #52] @ 83d710 <__cxa_atexit@plt+0x82b760> │ │ │ │ + bhi 83d710 <__cxa_atexit@plt+0x82b760> │ │ │ │ + ldr r3, [pc, #52] @ 83d720 <__cxa_atexit@plt+0x82b770> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 83d714 <__cxa_atexit@plt+0x82b764> │ │ │ │ + ldr r2, [pc, #48] @ 83d724 <__cxa_atexit@plt+0x82b774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 83d718 <__cxa_atexit@plt+0x82b768> │ │ │ │ + ldr r7, [pc, #28] @ 83d728 <__cxa_atexit@plt+0x82b778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r0, #88, 10 @ 0x16000000 │ │ │ │ - cmneq r0, #60, 14 @ 0xf00000 │ │ │ │ - movteq r8, #7852 @ 0x1eac │ │ │ │ + cmneq r0, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r0, #44, 14 @ 0xb00000 │ │ │ │ + movteq r8, #7836 @ 0x1e9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d778 <__cxa_atexit@plt+0x82b7c8> │ │ │ │ + bcc 83d788 <__cxa_atexit@plt+0x82b7d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d770 <__cxa_atexit@plt+0x82b7c0> │ │ │ │ - ldr r3, [pc, #52] @ 83d780 <__cxa_atexit@plt+0x82b7d0> │ │ │ │ + bhi 83d780 <__cxa_atexit@plt+0x82b7d0> │ │ │ │ + ldr r3, [pc, #52] @ 83d790 <__cxa_atexit@plt+0x82b7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 83d784 <__cxa_atexit@plt+0x82b7d4> │ │ │ │ + ldr r2, [pc, #48] @ 83d794 <__cxa_atexit@plt+0x82b7e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 83d788 <__cxa_atexit@plt+0x82b7d8> │ │ │ │ + ldr r7, [pc, #28] @ 83d798 <__cxa_atexit@plt+0x82b7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r0, #232, 8 @ 0xe8000000 │ │ │ │ - cmneq r0, #100 @ 0x64 │ │ │ │ - movteq sl, #5708 @ 0x164c │ │ │ │ + cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq r0, #84 @ 0x54 │ │ │ │ + movteq sl, #5692 @ 0x163c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d814 <__cxa_atexit@plt+0x82b864> │ │ │ │ + bcc 83d824 <__cxa_atexit@plt+0x82b874> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d80c <__cxa_atexit@plt+0x82b85c> │ │ │ │ - ldr r3, [pc, #96] @ 83d81c <__cxa_atexit@plt+0x82b86c> │ │ │ │ + bhi 83d81c <__cxa_atexit@plt+0x82b86c> │ │ │ │ + ldr r3, [pc, #96] @ 83d82c <__cxa_atexit@plt+0x82b87c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 83d820 <__cxa_atexit@plt+0x82b870> │ │ │ │ + ldr r2, [pc, #92] @ 83d830 <__cxa_atexit@plt+0x82b880> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 83d824 <__cxa_atexit@plt+0x82b874> │ │ │ │ + ldr r1, [pc, #88] @ 83d834 <__cxa_atexit@plt+0x82b884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #72] @ 83d828 <__cxa_atexit@plt+0x82b878> │ │ │ │ + ldr r0, [pc, #72] @ 83d838 <__cxa_atexit@plt+0x82b888> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 83d82c <__cxa_atexit@plt+0x82b87c> │ │ │ │ + ldr r7, [pc, #36] @ 83d83c <__cxa_atexit@plt+0x82b88c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ + cmneq r0, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq r0, #72, 14 @ 0x1200000 │ │ │ │ - movteq r8, #7684 @ 0x1e04 │ │ │ │ + cmneq r0, #56, 14 @ 0xe00000 │ │ │ │ + movteq r8, #7668 @ 0x1df4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 83d85c <__cxa_atexit@plt+0x82b8ac> │ │ │ │ - ldr r7, [pc, #96] @ 83d8b0 <__cxa_atexit@plt+0x82b900> │ │ │ │ + bne 83d86c <__cxa_atexit@plt+0x82b8bc> │ │ │ │ + ldr r7, [pc, #96] @ 83d8c0 <__cxa_atexit@plt+0x82b910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83d8a4 <__cxa_atexit@plt+0x82b8f4> │ │ │ │ + bhi 83d8b4 <__cxa_atexit@plt+0x82b904> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #60] @ 83d8b4 <__cxa_atexit@plt+0x82b904> │ │ │ │ + ldr r3, [pc, #60] @ 83d8c4 <__cxa_atexit@plt+0x82b914> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 83d8b8 <__cxa_atexit@plt+0x82b908> │ │ │ │ + ldr r2, [pc, #56] @ 83d8c8 <__cxa_atexit@plt+0x82b918> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #28] @ 83d8bc <__cxa_atexit@plt+0x82b90c> │ │ │ │ + ldr r7, [pc, #28] @ 83d8cc <__cxa_atexit@plt+0x82b91c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #136, 30 @ 0x220 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq r0, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r0, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83d8ec <__cxa_atexit@plt+0x82b93c> │ │ │ │ - ldr r3, [pc, #24] @ 83d8f4 <__cxa_atexit@plt+0x82b944> │ │ │ │ + bcc 83d8fc <__cxa_atexit@plt+0x82b94c> │ │ │ │ + ldr r3, [pc, #24] @ 83d904 <__cxa_atexit@plt+0x82b954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #96, 6 @ 0x80000001 │ │ │ │ - movteq sl, #6020 @ 0x1784 │ │ │ │ + cmneq r0, #80, 6 @ 0x40000001 │ │ │ │ + movteq sl, #6004 @ 0x1774 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #132 @ 0x84 │ │ │ │ cmp lr, r3 │ │ │ │ - bhi 83da54 <__cxa_atexit@plt+0x82baa4> │ │ │ │ + bhi 83da64 <__cxa_atexit@plt+0x82bab4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r5, [r7, #23] │ │ │ │ @@ -2141803,118 +2141807,118 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ str fp, [sp, #20] │ │ │ │ sub fp, lr, #71 @ 0x47 │ │ │ │ str fp, [lr, #-36] @ 0xffffffdc │ │ │ │ - ldr fp, [pc, #244] @ 83da68 <__cxa_atexit@plt+0x82bab8> │ │ │ │ + ldr fp, [pc, #244] @ 83da78 <__cxa_atexit@plt+0x82bac8> │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, lr │ │ │ │ str fp, [r6, #-52]! @ 0xffffffcc │ │ │ │ str r6, [lr, #-16] │ │ │ │ - ldr fp, [pc, #228] @ 83da6c <__cxa_atexit@plt+0x82babc> │ │ │ │ + ldr fp, [pc, #228] @ 83da7c <__cxa_atexit@plt+0x82bacc> │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, lr │ │ │ │ str fp, [r6, #-116]! @ 0xffffff8c │ │ │ │ - ldr fp, [pc, #216] @ 83da70 <__cxa_atexit@plt+0x82bac0> │ │ │ │ + ldr fp, [pc, #216] @ 83da80 <__cxa_atexit@plt+0x82bad0> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, lr │ │ │ │ str fp, [r0, #-104]! @ 0xffffff98 │ │ │ │ - ldr fp, [pc, #204] @ 83da74 <__cxa_atexit@plt+0x82bac4> │ │ │ │ + ldr fp, [pc, #204] @ 83da84 <__cxa_atexit@plt+0x82bad4> │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r8, lr │ │ │ │ str fp, [r8, #-128]! @ 0xffffff80 │ │ │ │ str r8, [lr, #-108] @ 0xffffff94 │ │ │ │ str r5, [lr] │ │ │ │ str sl, [lr, #-28] @ 0xffffffe4 │ │ │ │ str r9, [lr, #-32] @ 0xffffffe0 │ │ │ │ str ip, [lr, #-40] @ 0xffffffd8 │ │ │ │ str r3, [lr, #-44] @ 0xffffffd4 │ │ │ │ sub r5, lr, #64 @ 0x40 │ │ │ │ stm r5, {r0, r4, r6} │ │ │ │ - ldr r0, [pc, #156] @ 83da78 <__cxa_atexit@plt+0x82bac8> │ │ │ │ + ldr r0, [pc, #156] @ 83da88 <__cxa_atexit@plt+0x82bad8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r4, [pc, #152] @ 83da7c <__cxa_atexit@plt+0x82bacc> │ │ │ │ + ldr r4, [pc, #152] @ 83da8c <__cxa_atexit@plt+0x82badc> │ │ │ │ add r4, pc, r4 │ │ │ │ str r2, [lr, #-12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [lr, #-96] @ 0xffffffa0 │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [lr, #-92] @ 0xffffffa4 │ │ │ │ str r1, [lr, #-88] @ 0xffffffa8 │ │ │ │ str r3, [lr, #-84] @ 0xffffffac │ │ │ │ str r2, [lr, #-80] @ 0xffffffb0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [lr, #-76] @ 0xffffffb4 │ │ │ │ - ldr r1, [pc, #108] @ 83da80 <__cxa_atexit@plt+0x82bad0> │ │ │ │ + ldr r1, [pc, #108] @ 83da90 <__cxa_atexit@plt+0x82bae0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [lr, #-72] @ 0xffffffb8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [lr, #-68] @ 0xffffffbc │ │ │ │ str r7, [lr, #-120] @ 0xffffff88 │ │ │ │ mov r3, lr │ │ │ │ str r0, [r3, #-8]! │ │ │ │ mov r9, lr │ │ │ │ str r4, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #72] @ 83da84 <__cxa_atexit@plt+0x82bad4> │ │ │ │ + ldr r7, [pc, #72] @ 83da94 <__cxa_atexit@plt+0x82bae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xffffe364 │ │ │ │ @ instruction: 0xffffe77c │ │ │ │ @ instruction: 0xffffe2fc │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffea38 │ │ │ │ - cmneq r0, #100, 10 @ 0x19000000 │ │ │ │ - movteq sl, #4100 @ 0x1004 │ │ │ │ + cmneq r0, #84, 10 @ 0x15000000 │ │ │ │ + movteq r9, #8180 @ 0x1ff4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dacc <__cxa_atexit@plt+0x82bb1c> │ │ │ │ - ldr r3, [pc, #44] @ 83dad4 <__cxa_atexit@plt+0x82bb24> │ │ │ │ + bcc 83dadc <__cxa_atexit@plt+0x82bb2c> │ │ │ │ + ldr r3, [pc, #44] @ 83dae4 <__cxa_atexit@plt+0x82bb34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 83dad8 <__cxa_atexit@plt+0x82bb28> │ │ │ │ + ldr r3, [pc, #36] @ 83dae8 <__cxa_atexit@plt+0x82bb38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 83dadc <__cxa_atexit@plt+0x82bb2c> │ │ │ │ + ldr r3, [pc, #24] @ 83daec <__cxa_atexit@plt+0x82bb3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #148, 2 @ 0x25 │ │ │ │ - cmneq r0, #140, 2 @ 0x23 │ │ │ │ - cmneq r0, #20, 22 @ 0x5000 │ │ │ │ - movteq sl, #5568 @ 0x15c0 │ │ │ │ + cmneq r0, #132, 2 @ 0x21 │ │ │ │ + cmneq r0, #124, 2 │ │ │ │ + cmneq r0, #4, 22 @ 0x1000 │ │ │ │ + movteq sl, #5552 @ 0x15b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dbd4 <__cxa_atexit@plt+0x82bc24> │ │ │ │ + bcc 83dbe4 <__cxa_atexit@plt+0x82bc34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83dbcc <__cxa_atexit@plt+0x82bc1c> │ │ │ │ + bhi 83dbdc <__cxa_atexit@plt+0x82bc2c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2141924,162 +2141928,162 @@ │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ - ldr r4, [pc, #132] @ 83dbdc <__cxa_atexit@plt+0x82bc2c> │ │ │ │ + ldr r4, [pc, #132] @ 83dbec <__cxa_atexit@plt+0x82bc3c> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r3, [pc, #104] @ 83dbe0 <__cxa_atexit@plt+0x82bc30> │ │ │ │ + ldr r3, [pc, #104] @ 83dbf0 <__cxa_atexit@plt+0x82bc40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r4, r9, sl} │ │ │ │ - ldr r4, [pc, #64] @ 83dbe4 <__cxa_atexit@plt+0x82bc34> │ │ │ │ + ldr r4, [pc, #64] @ 83dbf4 <__cxa_atexit@plt+0x82bc44> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-8]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r0, #192 @ 0xc0 │ │ │ │ - movteq r8, #7148 @ 0x1bec │ │ │ │ + cmneq r0, #176 @ 0xb0 │ │ │ │ + movteq r8, #7132 @ 0x1bdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dc20 <__cxa_atexit@plt+0x82bc70> │ │ │ │ - ldr r3, [pc, #32] @ 83dc28 <__cxa_atexit@plt+0x82bc78> │ │ │ │ + bcc 83dc30 <__cxa_atexit@plt+0x82bc80> │ │ │ │ + ldr r3, [pc, #32] @ 83dc38 <__cxa_atexit@plt+0x82bc88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83dc2c <__cxa_atexit@plt+0x82bc7c> │ │ │ │ + ldr r7, [pc, #16] @ 83dc3c <__cxa_atexit@plt+0x82bc8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #52 @ 0x34 │ │ │ │ - cmneq r0, #136, 28 @ 0x880 │ │ │ │ - movteq r9, #4448 @ 0x1160 │ │ │ │ + cmneq r0, #36 @ 0x24 │ │ │ │ + cmneq r0, #120, 28 @ 0x780 │ │ │ │ + movteq r9, #4432 @ 0x1150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dc94 <__cxa_atexit@plt+0x82bce4> │ │ │ │ + bcc 83dca4 <__cxa_atexit@plt+0x82bcf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83dc8c <__cxa_atexit@plt+0x82bcdc> │ │ │ │ - ldr r3, [pc, #60] @ 83dc9c <__cxa_atexit@plt+0x82bcec> │ │ │ │ + bhi 83dc9c <__cxa_atexit@plt+0x82bcec> │ │ │ │ + ldr r3, [pc, #60] @ 83dcac <__cxa_atexit@plt+0x82bcfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 83dca0 <__cxa_atexit@plt+0x82bcf0> │ │ │ │ + ldr r3, [pc, #44] @ 83dcb0 <__cxa_atexit@plt+0x82bd00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83dca4 <__cxa_atexit@plt+0x82bcf4> │ │ │ │ + ldr r7, [pc, #28] @ 83dcb4 <__cxa_atexit@plt+0x82bd04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #220, 30 @ 0x370 │ │ │ │ + cmneq r0, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #116, 16 @ 0x740000 │ │ │ │ + cmneq r0, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dcd4 <__cxa_atexit@plt+0x82bd24> │ │ │ │ - ldr r3, [pc, #24] @ 83dcdc <__cxa_atexit@plt+0x82bd2c> │ │ │ │ + bcc 83dce4 <__cxa_atexit@plt+0x82bd34> │ │ │ │ + ldr r3, [pc, #24] @ 83dcec <__cxa_atexit@plt+0x82bd3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #120, 30 @ 0x1e0 │ │ │ │ - movteq r9, #4288 @ 0x10c0 │ │ │ │ + cmneq r0, #104, 30 @ 0x1a0 │ │ │ │ + movteq r9, #4272 @ 0x10b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dd5c <__cxa_atexit@plt+0x82bdac> │ │ │ │ + bcc 83dd6c <__cxa_atexit@plt+0x82bdbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83dd54 <__cxa_atexit@plt+0x82bda4> │ │ │ │ - ldr r3, [pc, #84] @ 83dd64 <__cxa_atexit@plt+0x82bdb4> │ │ │ │ + bhi 83dd64 <__cxa_atexit@plt+0x82bdb4> │ │ │ │ + ldr r3, [pc, #84] @ 83dd74 <__cxa_atexit@plt+0x82bdc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83dd68 <__cxa_atexit@plt+0x82bdb8> │ │ │ │ + ldr r2, [pc, #80] @ 83dd78 <__cxa_atexit@plt+0x82bdc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83dd6c <__cxa_atexit@plt+0x82bdbc> │ │ │ │ + ldr r1, [pc, #60] @ 83dd7c <__cxa_atexit@plt+0x82bdcc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83dd70 <__cxa_atexit@plt+0x82bdc0> │ │ │ │ + ldr r7, [pc, #32] @ 83dd80 <__cxa_atexit@plt+0x82bdd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #36, 30 @ 0x90 │ │ │ │ + cmneq r0, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmneq r0, #0, 30 │ │ │ │ - movteq sl, #4924 @ 0x133c │ │ │ │ + cmneq r0, #240, 28 @ 0xf00 │ │ │ │ + movteq sl, #4908 @ 0x132c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83de6c <__cxa_atexit@plt+0x82bebc> │ │ │ │ + bcc 83de7c <__cxa_atexit@plt+0x82becc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83de64 <__cxa_atexit@plt+0x82beb4> │ │ │ │ + bhi 83de74 <__cxa_atexit@plt+0x82bec4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ @@ -2142094,162 +2142098,162 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-16] │ │ │ │ - ldr r4, [pc, #116] @ 83de74 <__cxa_atexit@plt+0x82bec4> │ │ │ │ + ldr r4, [pc, #116] @ 83de84 <__cxa_atexit@plt+0x82bed4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #104] @ 83de78 <__cxa_atexit@plt+0x82bec8> │ │ │ │ + ldr r3, [pc, #104] @ 83de88 <__cxa_atexit@plt+0x82bed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r2, r9, ip} │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #64] @ 83de7c <__cxa_atexit@plt+0x82becc> │ │ │ │ + ldr r3, [pc, #64] @ 83de8c <__cxa_atexit@plt+0x82bedc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #63 @ 0x3f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - cmneq r0, #40, 28 @ 0x280 │ │ │ │ - movteq r9, #8012 @ 0x1f4c │ │ │ │ + cmneq r0, #24, 28 @ 0x180 │ │ │ │ + movteq r9, #7996 @ 0x1f3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dec4 <__cxa_atexit@plt+0x82bf14> │ │ │ │ - ldr r3, [pc, #44] @ 83decc <__cxa_atexit@plt+0x82bf1c> │ │ │ │ + bcc 83ded4 <__cxa_atexit@plt+0x82bf24> │ │ │ │ + ldr r3, [pc, #44] @ 83dedc <__cxa_atexit@plt+0x82bf2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 83ded0 <__cxa_atexit@plt+0x82bf20> │ │ │ │ + ldr r3, [pc, #36] @ 83dee0 <__cxa_atexit@plt+0x82bf30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 83ded4 <__cxa_atexit@plt+0x82bf24> │ │ │ │ + ldr r3, [pc, #24] @ 83dee4 <__cxa_atexit@plt+0x82bf34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 26 @ 0x2700 │ │ │ │ - cmneq r0, #148, 26 @ 0x2500 │ │ │ │ - cmneq r0, #200, 12 @ 0xc800000 │ │ │ │ - movteq sl, #4584 @ 0x11e8 │ │ │ │ + cmneq r0, #140, 26 @ 0x2300 │ │ │ │ + cmneq r0, #132, 26 @ 0x2100 │ │ │ │ + cmneq r0, #184, 12 @ 0xb800000 │ │ │ │ + movteq sl, #4568 @ 0x11d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83dfbc <__cxa_atexit@plt+0x82c00c> │ │ │ │ + bcc 83dfcc <__cxa_atexit@plt+0x82c01c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83dfb4 <__cxa_atexit@plt+0x82c004> │ │ │ │ + bhi 83dfc4 <__cxa_atexit@plt+0x82c014> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ add sl, r7, #19 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r4, [pc, #128] @ 83dfc4 <__cxa_atexit@plt+0x82c014> │ │ │ │ + ldr r4, [pc, #128] @ 83dfd4 <__cxa_atexit@plt+0x82c024> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r2, [pc, #100] @ 83dfc8 <__cxa_atexit@plt+0x82c018> │ │ │ │ + ldr r2, [pc, #100] @ 83dfd8 <__cxa_atexit@plt+0x82c028> │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - ldr r4, [pc, #64] @ 83dfcc <__cxa_atexit@plt+0x82c01c> │ │ │ │ + ldr r4, [pc, #64] @ 83dfdc <__cxa_atexit@plt+0x82c02c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #59 @ 0x3b │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-8]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r0, #216, 24 @ 0xd800 │ │ │ │ - movteq r9, #4712 @ 0x1268 │ │ │ │ + cmneq r0, #200, 24 @ 0xc800 │ │ │ │ + movteq r9, #4696 @ 0x1258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e00c <__cxa_atexit@plt+0x82c05c> │ │ │ │ - ldr r3, [pc, #36] @ 83e014 <__cxa_atexit@plt+0x82c064> │ │ │ │ + bcc 83e01c <__cxa_atexit@plt+0x82c06c> │ │ │ │ + ldr r3, [pc, #36] @ 83e024 <__cxa_atexit@plt+0x82c074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83e018 <__cxa_atexit@plt+0x82c068> │ │ │ │ + ldr r7, [pc, #16] @ 83e028 <__cxa_atexit@plt+0x82c078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #76, 24 @ 0x4c00 │ │ │ │ - cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ - movteq sl, #4276 @ 0x10b4 │ │ │ │ + cmneq r0, #60, 24 @ 0x3c00 │ │ │ │ + cmneq r0, #232, 14 @ 0x3a00000 │ │ │ │ + movteq sl, #4260 @ 0x10a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e0f0 <__cxa_atexit@plt+0x82c140> │ │ │ │ + bcc 83e100 <__cxa_atexit@plt+0x82c150> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e0e8 <__cxa_atexit@plt+0x82c138> │ │ │ │ + bhi 83e0f8 <__cxa_atexit@plt+0x82c148> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ @@ -2142260,1374 +2142264,1374 @@ │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r2, [pc, #96] @ 83e0f8 <__cxa_atexit@plt+0x82c148> │ │ │ │ + ldr r2, [pc, #96] @ 83e108 <__cxa_atexit@plt+0x82c158> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 83e0fc <__cxa_atexit@plt+0x82c14c> │ │ │ │ + ldr r1, [pc, #92] @ 83e10c <__cxa_atexit@plt+0x82c15c> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r1, fp, ip} │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r3, r4, r9} │ │ │ │ - ldr r1, [pc, #64] @ 83e100 <__cxa_atexit@plt+0x82c150> │ │ │ │ + ldr r1, [pc, #64] @ 83e110 <__cxa_atexit@plt+0x82c160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #59 @ 0x3b │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r0, #164, 22 @ 0x29000 │ │ │ │ - movteq r9, #7356 @ 0x1cbc │ │ │ │ + cmneq r0, #148, 22 @ 0x25000 │ │ │ │ + movteq r9, #7340 @ 0x1cac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e140 <__cxa_atexit@plt+0x82c190> │ │ │ │ - ldr r3, [pc, #36] @ 83e148 <__cxa_atexit@plt+0x82c198> │ │ │ │ + bcc 83e150 <__cxa_atexit@plt+0x82c1a0> │ │ │ │ + ldr r3, [pc, #36] @ 83e158 <__cxa_atexit@plt+0x82c1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83e14c <__cxa_atexit@plt+0x82c19c> │ │ │ │ + ldr r7, [pc, #16] @ 83e15c <__cxa_atexit@plt+0x82c1ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #24, 22 @ 0x6000 │ │ │ │ - cmneq r0, #232, 12 @ 0xe800000 │ │ │ │ - movteq r9, #8080 @ 0x1f90 │ │ │ │ + cmneq r0, #8, 22 @ 0x2000 │ │ │ │ + cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ + movteq r9, #8064 @ 0x1f80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e214 <__cxa_atexit@plt+0x82c264> │ │ │ │ + bcc 83e224 <__cxa_atexit@plt+0x82c274> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e20c <__cxa_atexit@plt+0x82c25c> │ │ │ │ + bhi 83e21c <__cxa_atexit@plt+0x82c26c> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, r2, lr} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #100] @ 83e21c <__cxa_atexit@plt+0x82c26c> │ │ │ │ + ldr r2, [pc, #100] @ 83e22c <__cxa_atexit@plt+0x82c27c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 83e220 <__cxa_atexit@plt+0x82c270> │ │ │ │ + ldr r1, [pc, #96] @ 83e230 <__cxa_atexit@plt+0x82c280> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #60] @ 83e224 <__cxa_atexit@plt+0x82c274> │ │ │ │ + ldr r1, [pc, #60] @ 83e234 <__cxa_atexit@plt+0x82c284> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #55 @ 0x37 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmneq r0, #124, 20 @ 0x7c000 │ │ │ │ - movteq r9, #7036 @ 0x1b7c │ │ │ │ + cmneq r0, #108, 20 @ 0x6c000 │ │ │ │ + movteq r9, #7020 @ 0x1b6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e2a4 <__cxa_atexit@plt+0x82c2f4> │ │ │ │ + bcc 83e2b4 <__cxa_atexit@plt+0x82c304> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e29c <__cxa_atexit@plt+0x82c2ec> │ │ │ │ - ldr r3, [pc, #84] @ 83e2ac <__cxa_atexit@plt+0x82c2fc> │ │ │ │ + bhi 83e2ac <__cxa_atexit@plt+0x82c2fc> │ │ │ │ + ldr r3, [pc, #84] @ 83e2bc <__cxa_atexit@plt+0x82c30c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 83e2b0 <__cxa_atexit@plt+0x82c300> │ │ │ │ + ldr r3, [pc, #72] @ 83e2c0 <__cxa_atexit@plt+0x82c310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 83e2b4 <__cxa_atexit@plt+0x82c304> │ │ │ │ + ldr r7, [pc, #60] @ 83e2c4 <__cxa_atexit@plt+0x82c314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #52] @ 83e2b8 <__cxa_atexit@plt+0x82c308> │ │ │ │ + ldr r2, [pc, #52] @ 83e2c8 <__cxa_atexit@plt+0x82c318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 83e2bc <__cxa_atexit@plt+0x82c30c> │ │ │ │ + ldr r7, [pc, #36] @ 83e2cc <__cxa_atexit@plt+0x82c31c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #228, 18 @ 0x390000 │ │ │ │ - cmneq r0, #72, 20 @ 0x48000 │ │ │ │ - cmneq r0, #156, 30 @ 0x270 │ │ │ │ - cmneq r0, #48, 20 @ 0x30000 │ │ │ │ - cmneq r0, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r0, #212, 18 @ 0x350000 │ │ │ │ + cmneq r0, #56, 20 @ 0x38000 │ │ │ │ + cmneq r0, #140, 30 @ 0x230 │ │ │ │ + cmneq r0, #32, 20 @ 0x20000 │ │ │ │ + cmneq r0, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e2ec <__cxa_atexit@plt+0x82c33c> │ │ │ │ - ldr r3, [pc, #24] @ 83e2f4 <__cxa_atexit@plt+0x82c344> │ │ │ │ + bcc 83e2fc <__cxa_atexit@plt+0x82c34c> │ │ │ │ + ldr r3, [pc, #24] @ 83e304 <__cxa_atexit@plt+0x82c354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #96, 18 @ 0x180000 │ │ │ │ - movteq r9, #6840 @ 0x1ab8 │ │ │ │ + cmneq r0, #80, 18 @ 0x140000 │ │ │ │ + movteq r9, #6824 @ 0x1aa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e374 <__cxa_atexit@plt+0x82c3c4> │ │ │ │ + bcc 83e384 <__cxa_atexit@plt+0x82c3d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e36c <__cxa_atexit@plt+0x82c3bc> │ │ │ │ - ldr r3, [pc, #84] @ 83e37c <__cxa_atexit@plt+0x82c3cc> │ │ │ │ + bhi 83e37c <__cxa_atexit@plt+0x82c3cc> │ │ │ │ + ldr r3, [pc, #84] @ 83e38c <__cxa_atexit@plt+0x82c3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83e380 <__cxa_atexit@plt+0x82c3d0> │ │ │ │ + ldr r2, [pc, #80] @ 83e390 <__cxa_atexit@plt+0x82c3e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83e384 <__cxa_atexit@plt+0x82c3d4> │ │ │ │ + ldr r1, [pc, #60] @ 83e394 <__cxa_atexit@plt+0x82c3e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83e388 <__cxa_atexit@plt+0x82c3d8> │ │ │ │ + ldr r7, [pc, #32] @ 83e398 <__cxa_atexit@plt+0x82c3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #12, 18 @ 0x30000 │ │ │ │ + cmneq r0, #252, 16 @ 0xfc0000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r0, #232, 16 @ 0xe80000 │ │ │ │ - movteq r9, #7524 @ 0x1d64 │ │ │ │ + cmneq r0, #216, 16 @ 0xd80000 │ │ │ │ + movteq r9, #7508 @ 0x1d54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e448 <__cxa_atexit@plt+0x82c498> │ │ │ │ + bcc 83e458 <__cxa_atexit@plt+0x82c4a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e440 <__cxa_atexit@plt+0x82c490> │ │ │ │ + bhi 83e450 <__cxa_atexit@plt+0x82c4a0> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r1, [pc, #104] @ 83e450 <__cxa_atexit@plt+0x82c4a0> │ │ │ │ + ldr r1, [pc, #104] @ 83e460 <__cxa_atexit@plt+0x82c4b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #92] @ 83e454 <__cxa_atexit@plt+0x82c4a4> │ │ │ │ + ldr r2, [pc, #92] @ 83e464 <__cxa_atexit@plt+0x82c4b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 83e458 <__cxa_atexit@plt+0x82c4a8> │ │ │ │ + ldr r2, [pc, #56] @ 83e468 <__cxa_atexit@plt+0x82c4b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq r0, #68, 16 @ 0x440000 │ │ │ │ - movteq r9, #6472 @ 0x1948 │ │ │ │ + cmneq r0, #52, 16 @ 0x340000 │ │ │ │ + movteq r9, #6456 @ 0x1938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e4d8 <__cxa_atexit@plt+0x82c528> │ │ │ │ + bcc 83e4e8 <__cxa_atexit@plt+0x82c538> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e4d0 <__cxa_atexit@plt+0x82c520> │ │ │ │ - ldr r3, [pc, #84] @ 83e4e0 <__cxa_atexit@plt+0x82c530> │ │ │ │ + bhi 83e4e0 <__cxa_atexit@plt+0x82c530> │ │ │ │ + ldr r3, [pc, #84] @ 83e4f0 <__cxa_atexit@plt+0x82c540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 83e4e4 <__cxa_atexit@plt+0x82c534> │ │ │ │ + ldr r3, [pc, #72] @ 83e4f4 <__cxa_atexit@plt+0x82c544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 83e4e8 <__cxa_atexit@plt+0x82c538> │ │ │ │ + ldr r7, [pc, #60] @ 83e4f8 <__cxa_atexit@plt+0x82c548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #52] @ 83e4ec <__cxa_atexit@plt+0x82c53c> │ │ │ │ + ldr r2, [pc, #52] @ 83e4fc <__cxa_atexit@plt+0x82c54c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 83e4f0 <__cxa_atexit@plt+0x82c540> │ │ │ │ + ldr r7, [pc, #36] @ 83e500 <__cxa_atexit@plt+0x82c550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #176, 14 @ 0x2c00000 │ │ │ │ - cmneq r0, #20, 16 @ 0x140000 │ │ │ │ - cmneq r0, #108, 26 @ 0x1b00 │ │ │ │ - cmneq r0, #252, 14 @ 0x3f00000 │ │ │ │ - cmneq r0, #220 @ 0xdc │ │ │ │ + cmneq r0, #160, 14 @ 0x2800000 │ │ │ │ + cmneq r0, #4, 16 @ 0x40000 │ │ │ │ + cmneq r0, #92, 26 @ 0x1700 │ │ │ │ + cmneq r0, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r0, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e520 <__cxa_atexit@plt+0x82c570> │ │ │ │ - ldr r3, [pc, #24] @ 83e528 <__cxa_atexit@plt+0x82c578> │ │ │ │ + bcc 83e530 <__cxa_atexit@plt+0x82c580> │ │ │ │ + ldr r3, [pc, #24] @ 83e538 <__cxa_atexit@plt+0x82c588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #44, 14 @ 0xb00000 │ │ │ │ - movteq r9, #6276 @ 0x1884 │ │ │ │ + cmneq r0, #28, 14 @ 0x700000 │ │ │ │ + movteq r9, #6260 @ 0x1874 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e5a8 <__cxa_atexit@plt+0x82c5f8> │ │ │ │ + bcc 83e5b8 <__cxa_atexit@plt+0x82c608> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e5a0 <__cxa_atexit@plt+0x82c5f0> │ │ │ │ - ldr r3, [pc, #84] @ 83e5b0 <__cxa_atexit@plt+0x82c600> │ │ │ │ + bhi 83e5b0 <__cxa_atexit@plt+0x82c600> │ │ │ │ + ldr r3, [pc, #84] @ 83e5c0 <__cxa_atexit@plt+0x82c610> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83e5b4 <__cxa_atexit@plt+0x82c604> │ │ │ │ + ldr r2, [pc, #80] @ 83e5c4 <__cxa_atexit@plt+0x82c614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83e5b8 <__cxa_atexit@plt+0x82c608> │ │ │ │ + ldr r1, [pc, #60] @ 83e5c8 <__cxa_atexit@plt+0x82c618> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83e5bc <__cxa_atexit@plt+0x82c60c> │ │ │ │ + ldr r7, [pc, #32] @ 83e5cc <__cxa_atexit@plt+0x82c61c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ + cmneq r0, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r0, #180, 12 @ 0xb400000 │ │ │ │ - movteq r9, #6960 @ 0x1b30 │ │ │ │ + cmneq r0, #164, 12 @ 0xa400000 │ │ │ │ + movteq r9, #6944 @ 0x1b20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e670 <__cxa_atexit@plt+0x82c6c0> │ │ │ │ + bcc 83e680 <__cxa_atexit@plt+0x82c6d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e668 <__cxa_atexit@plt+0x82c6b8> │ │ │ │ + bhi 83e678 <__cxa_atexit@plt+0x82c6c8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #104] @ 83e678 <__cxa_atexit@plt+0x82c6c8> │ │ │ │ + ldr ip, [pc, #104] @ 83e688 <__cxa_atexit@plt+0x82c6d8> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ - ldr r2, [pc, #60] @ 83e67c <__cxa_atexit@plt+0x82c6cc> │ │ │ │ + ldr r2, [pc, #60] @ 83e68c <__cxa_atexit@plt+0x82c6dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 83e680 <__cxa_atexit@plt+0x82c6d0> │ │ │ │ + ldr r1, [pc, #40] @ 83e690 <__cxa_atexit@plt+0x82c6e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - cmneq r0, #36, 12 @ 0x2400000 │ │ │ │ + cmneq r0, #20, 12 @ 0x1400000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - movteq r8, #4324 @ 0x10e4 │ │ │ │ + movteq r8, #4308 @ 0x10d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e6c0 <__cxa_atexit@plt+0x82c710> │ │ │ │ - ldr r3, [pc, #36] @ 83e6c8 <__cxa_atexit@plt+0x82c718> │ │ │ │ + bcc 83e6d0 <__cxa_atexit@plt+0x82c720> │ │ │ │ + ldr r3, [pc, #36] @ 83e6d8 <__cxa_atexit@plt+0x82c728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 83e6cc <__cxa_atexit@plt+0x82c71c> │ │ │ │ + ldr r7, [pc, #24] @ 83e6dc <__cxa_atexit@plt+0x82c72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 83e6d0 <__cxa_atexit@plt+0x82c720> │ │ │ │ + ldr r8, [pc, #20] @ 83e6e0 <__cxa_atexit@plt+0x82c730> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #152, 10 @ 0x26000000 │ │ │ │ - cmneq r0, #64, 24 @ 0x4000 │ │ │ │ + cmneq r0, #136, 10 @ 0x22000000 │ │ │ │ cmneq r0, #48, 24 @ 0x3000 │ │ │ │ - movteq r8, #4232 @ 0x1088 │ │ │ │ + cmneq r0, #32, 24 @ 0x2000 │ │ │ │ + movteq r8, #4216 @ 0x1078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e70c <__cxa_atexit@plt+0x82c75c> │ │ │ │ - ldr r3, [pc, #32] @ 83e714 <__cxa_atexit@plt+0x82c764> │ │ │ │ + bcc 83e71c <__cxa_atexit@plt+0x82c76c> │ │ │ │ + ldr r3, [pc, #32] @ 83e724 <__cxa_atexit@plt+0x82c774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83e718 <__cxa_atexit@plt+0x82c768> │ │ │ │ + ldr r7, [pc, #16] @ 83e728 <__cxa_atexit@plt+0x82c778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72, 10 @ 0x12000000 │ │ │ │ - cmneq r0, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq r0, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r0, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r8, #4164 @ 0x1044 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r8, #4148 @ 0x1034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e7c4 <__cxa_atexit@plt+0x82c814> │ │ │ │ + bcc 83e7d4 <__cxa_atexit@plt+0x82c824> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e7bc <__cxa_atexit@plt+0x82c80c> │ │ │ │ - ldr r3, [pc, #104] @ 83e7cc <__cxa_atexit@plt+0x82c81c> │ │ │ │ + bhi 83e7cc <__cxa_atexit@plt+0x82c81c> │ │ │ │ + ldr r3, [pc, #104] @ 83e7dc <__cxa_atexit@plt+0x82c82c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 83e7d0 <__cxa_atexit@plt+0x82c820> │ │ │ │ + ldr r2, [pc, #100] @ 83e7e0 <__cxa_atexit@plt+0x82c830> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 83e7d4 <__cxa_atexit@plt+0x82c824> │ │ │ │ + ldr r1, [pc, #96] @ 83e7e4 <__cxa_atexit@plt+0x82c834> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 83e7d8 <__cxa_atexit@plt+0x82c828> │ │ │ │ + ldr r0, [pc, #92] @ 83e7e8 <__cxa_atexit@plt+0x82c838> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 83e7dc <__cxa_atexit@plt+0x82c82c> │ │ │ │ + ldr r7, [pc, #44] @ 83e7ec <__cxa_atexit@plt+0x82c83c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 83e7e0 <__cxa_atexit@plt+0x82c830> │ │ │ │ + ldr r9, [pc, #40] @ 83e7f0 <__cxa_atexit@plt+0x82c840> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmneq r0, #192, 8 @ 0xc0000000 │ │ │ │ - cmneq r0, #228, 10 @ 0x39000000 │ │ │ │ - cmneq r0, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r0, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r0, #212, 10 @ 0x35000000 │ │ │ │ + cmneq r0, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e810 <__cxa_atexit@plt+0x82c860> │ │ │ │ - ldr r3, [pc, #24] @ 83e818 <__cxa_atexit@plt+0x82c868> │ │ │ │ + bcc 83e820 <__cxa_atexit@plt+0x82c870> │ │ │ │ + ldr r3, [pc, #24] @ 83e828 <__cxa_atexit@plt+0x82c878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 8 @ 0x3c000000 │ │ │ │ - movteq r7, #8052 @ 0x1f74 │ │ │ │ + cmneq r0, #44, 8 @ 0x2c000000 │ │ │ │ + movteq r7, #8036 @ 0x1f64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e898 <__cxa_atexit@plt+0x82c8e8> │ │ │ │ + bcc 83e8a8 <__cxa_atexit@plt+0x82c8f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e890 <__cxa_atexit@plt+0x82c8e0> │ │ │ │ - ldr r3, [pc, #84] @ 83e8a0 <__cxa_atexit@plt+0x82c8f0> │ │ │ │ + bhi 83e8a0 <__cxa_atexit@plt+0x82c8f0> │ │ │ │ + ldr r3, [pc, #84] @ 83e8b0 <__cxa_atexit@plt+0x82c900> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83e8a4 <__cxa_atexit@plt+0x82c8f4> │ │ │ │ + ldr r2, [pc, #80] @ 83e8b4 <__cxa_atexit@plt+0x82c904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83e8a8 <__cxa_atexit@plt+0x82c8f8> │ │ │ │ + ldr r1, [pc, #60] @ 83e8b8 <__cxa_atexit@plt+0x82c908> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83e8ac <__cxa_atexit@plt+0x82c8fc> │ │ │ │ + ldr r7, [pc, #32] @ 83e8bc <__cxa_atexit@plt+0x82c90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r0, #216, 6 @ 0x60000003 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmneq r0, #196, 6 @ 0x10000003 │ │ │ │ - movteq r9, #6224 @ 0x1850 │ │ │ │ + cmneq r0, #180, 6 @ 0xd0000002 │ │ │ │ + movteq r9, #6208 @ 0x1840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e968 <__cxa_atexit@plt+0x82c9b8> │ │ │ │ + bcc 83e978 <__cxa_atexit@plt+0x82c9c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83e960 <__cxa_atexit@plt+0x82c9b0> │ │ │ │ - ldr lr, [pc, #140] @ 83e970 <__cxa_atexit@plt+0x82c9c0> │ │ │ │ + bhi 83e970 <__cxa_atexit@plt+0x82c9c0> │ │ │ │ + ldr lr, [pc, #140] @ 83e980 <__cxa_atexit@plt+0x82c9d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ - ldr sl, [pc, #116] @ 83e974 <__cxa_atexit@plt+0x82c9c4> │ │ │ │ + ldr sl, [pc, #116] @ 83e984 <__cxa_atexit@plt+0x82c9d4> │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-60]! @ 0xffffffc4 │ │ │ │ - ldr sl, [pc, #104] @ 83e978 <__cxa_atexit@plt+0x82c9c8> │ │ │ │ + ldr sl, [pc, #104] @ 83e988 <__cxa_atexit@plt+0x82c9d8> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ sub r0, r6, #52 @ 0x34 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r1, r3, ip} │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #60] @ 83e97c <__cxa_atexit@plt+0x82c9cc> │ │ │ │ + ldr r3, [pc, #60] @ 83e98c <__cxa_atexit@plt+0x82c9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, ip │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xffffd358 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmneq r0, #36, 6 @ 0x90000000 │ │ │ │ - movteq r7, #7320 @ 0x1c98 │ │ │ │ + cmneq r0, #20, 6 @ 0x50000000 │ │ │ │ + movteq r7, #7304 @ 0x1c88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e9b8 <__cxa_atexit@plt+0x82ca08> │ │ │ │ - ldr r3, [pc, #32] @ 83e9c0 <__cxa_atexit@plt+0x82ca10> │ │ │ │ + bcc 83e9c8 <__cxa_atexit@plt+0x82ca18> │ │ │ │ + ldr r3, [pc, #32] @ 83e9d0 <__cxa_atexit@plt+0x82ca20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83e9c4 <__cxa_atexit@plt+0x82ca14> │ │ │ │ + ldr r7, [pc, #16] @ 83e9d4 <__cxa_atexit@plt+0x82ca24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq r0, #68, 22 @ 0x11000 │ │ │ │ + cmneq r0, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83e9f4 <__cxa_atexit@plt+0x82ca44> │ │ │ │ - ldr r3, [pc, #24] @ 83e9fc <__cxa_atexit@plt+0x82ca4c> │ │ │ │ + bcc 83ea04 <__cxa_atexit@plt+0x82ca54> │ │ │ │ + ldr r3, [pc, #24] @ 83ea0c <__cxa_atexit@plt+0x82ca5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #88, 4 @ 0x80000005 │ │ │ │ - movteq r7, #7204 @ 0x1c24 │ │ │ │ + cmneq r0, #72, 4 @ 0x80000004 │ │ │ │ + movteq r7, #7188 @ 0x1c14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ea7c <__cxa_atexit@plt+0x82cacc> │ │ │ │ + bcc 83ea8c <__cxa_atexit@plt+0x82cadc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ea74 <__cxa_atexit@plt+0x82cac4> │ │ │ │ - ldr r3, [pc, #84] @ 83ea84 <__cxa_atexit@plt+0x82cad4> │ │ │ │ + bhi 83ea84 <__cxa_atexit@plt+0x82cad4> │ │ │ │ + ldr r3, [pc, #84] @ 83ea94 <__cxa_atexit@plt+0x82cae4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83ea88 <__cxa_atexit@plt+0x82cad8> │ │ │ │ + ldr r2, [pc, #80] @ 83ea98 <__cxa_atexit@plt+0x82cae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83ea8c <__cxa_atexit@plt+0x82cadc> │ │ │ │ + ldr r1, [pc, #60] @ 83ea9c <__cxa_atexit@plt+0x82caec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83ea90 <__cxa_atexit@plt+0x82cae0> │ │ │ │ + ldr r7, [pc, #32] @ 83eaa0 <__cxa_atexit@plt+0x82caf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #4, 4 @ 0x40000000 │ │ │ │ + cmneq r0, #244, 2 @ 0x3d │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #224, 2 @ 0x38 │ │ │ │ - movteq r9, #5760 @ 0x1680 │ │ │ │ + cmneq r0, #208, 2 @ 0x34 │ │ │ │ + movteq r9, #5744 @ 0x1670 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83eb2c <__cxa_atexit@plt+0x82cb7c> │ │ │ │ + bcc 83eb3c <__cxa_atexit@plt+0x82cb8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83eb24 <__cxa_atexit@plt+0x82cb74> │ │ │ │ + bhi 83eb34 <__cxa_atexit@plt+0x82cb84> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 83eb34 <__cxa_atexit@plt+0x82cb84> │ │ │ │ + ldr lr, [pc, #92] @ 83eb44 <__cxa_atexit@plt+0x82cb94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 83eb38 <__cxa_atexit@plt+0x82cb88> │ │ │ │ + ldr r9, [pc, #88] @ 83eb48 <__cxa_atexit@plt+0x82cb98> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 83eb3c <__cxa_atexit@plt+0x82cb8c> │ │ │ │ + ldr r2, [pc, #56] @ 83eb4c <__cxa_atexit@plt+0x82cb9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r0, #96, 2 │ │ │ │ - movteq r7, #6844 @ 0x1abc │ │ │ │ + cmneq r0, #80, 2 │ │ │ │ + movteq r7, #6828 @ 0x1aac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83eb78 <__cxa_atexit@plt+0x82cbc8> │ │ │ │ - ldr r3, [pc, #32] @ 83eb80 <__cxa_atexit@plt+0x82cbd0> │ │ │ │ + bcc 83eb88 <__cxa_atexit@plt+0x82cbd8> │ │ │ │ + ldr r3, [pc, #32] @ 83eb90 <__cxa_atexit@plt+0x82cbe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83eb84 <__cxa_atexit@plt+0x82cbd4> │ │ │ │ + ldr r7, [pc, #16] @ 83eb94 <__cxa_atexit@plt+0x82cbe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #220 @ 0xdc │ │ │ │ - cmneq r0, #140, 30 @ 0x230 │ │ │ │ + cmneq r0, #204 @ 0xcc │ │ │ │ + cmneq r0, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ebb4 <__cxa_atexit@plt+0x82cc04> │ │ │ │ - ldr r3, [pc, #24] @ 83ebbc <__cxa_atexit@plt+0x82cc0c> │ │ │ │ + bcc 83ebc4 <__cxa_atexit@plt+0x82cc14> │ │ │ │ + ldr r3, [pc, #24] @ 83ebcc <__cxa_atexit@plt+0x82cc1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #152 @ 0x98 │ │ │ │ - movteq r7, #6728 @ 0x1a48 │ │ │ │ + cmneq r0, #136 @ 0x88 │ │ │ │ + movteq r7, #6712 @ 0x1a38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ec3c <__cxa_atexit@plt+0x82cc8c> │ │ │ │ + bcc 83ec4c <__cxa_atexit@plt+0x82cc9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ec34 <__cxa_atexit@plt+0x82cc84> │ │ │ │ - ldr r3, [pc, #84] @ 83ec44 <__cxa_atexit@plt+0x82cc94> │ │ │ │ + bhi 83ec44 <__cxa_atexit@plt+0x82cc94> │ │ │ │ + ldr r3, [pc, #84] @ 83ec54 <__cxa_atexit@plt+0x82cca4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83ec48 <__cxa_atexit@plt+0x82cc98> │ │ │ │ + ldr r2, [pc, #80] @ 83ec58 <__cxa_atexit@plt+0x82cca8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83ec4c <__cxa_atexit@plt+0x82cc9c> │ │ │ │ + ldr r1, [pc, #60] @ 83ec5c <__cxa_atexit@plt+0x82ccac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83ec50 <__cxa_atexit@plt+0x82cca0> │ │ │ │ + ldr r7, [pc, #32] @ 83ec60 <__cxa_atexit@plt+0x82ccb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, #68 @ 0x44 │ │ │ │ + cmneq r0, #52 @ 0x34 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #32 │ │ │ │ - movteq r9, #5328 @ 0x14d0 │ │ │ │ + cmneq r0, #16 │ │ │ │ + movteq r9, #5312 @ 0x14c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ec84 <__cxa_atexit@plt+0x82ccd4> │ │ │ │ - ldr r3, [pc, #28] @ 83ec94 <__cxa_atexit@plt+0x82cce4> │ │ │ │ + bcc 83ec94 <__cxa_atexit@plt+0x82cce4> │ │ │ │ + ldr r3, [pc, #28] @ 83eca4 <__cxa_atexit@plt+0x82ccf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 83ec98 <__cxa_atexit@plt+0x82cce8> │ │ │ │ + ldr r7, [pc, #12] @ 83eca8 <__cxa_atexit@plt+0x82ccf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r9, #5300 @ 0x14b4 │ │ │ │ - movteq r9, #5260 @ 0x148c │ │ │ │ + movteq r9, #5284 @ 0x14a4 │ │ │ │ + movteq r9, #5244 @ 0x147c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 83ecc0 <__cxa_atexit@plt+0x82cd10> │ │ │ │ + ldr r3, [pc, #16] @ 83ecd0 <__cxa_atexit@plt+0x82cd20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r9, #5220 @ 0x1464 │ │ │ │ + movteq r9, #5204 @ 0x1454 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ed3c <__cxa_atexit@plt+0x82cd8c> │ │ │ │ + bhi 83ed4c <__cxa_atexit@plt+0x82cd9c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #84] @ 83ed48 <__cxa_atexit@plt+0x82cd98> │ │ │ │ + ldr r0, [pc, #84] @ 83ed58 <__cxa_atexit@plt+0x82cda8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 83ed4c <__cxa_atexit@plt+0x82cd9c> │ │ │ │ + ldr lr, [pc, #80] @ 83ed5c <__cxa_atexit@plt+0x82cdac> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r2, r3} │ │ │ │ - ldr r0, [pc, #52] @ 83ed50 <__cxa_atexit@plt+0x82cda0> │ │ │ │ + ldr r0, [pc, #52] @ 83ed60 <__cxa_atexit@plt+0x82cdb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #4]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmneq r0, #72, 30 @ 0x120 │ │ │ │ - movteq r8, #7392 @ 0x1ce0 │ │ │ │ + cmneq r0, #56, 30 @ 0xe0 │ │ │ │ + movteq r8, #7376 @ 0x1cd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ed8c <__cxa_atexit@plt+0x82cddc> │ │ │ │ - ldr r3, [pc, #32] @ 83ed94 <__cxa_atexit@plt+0x82cde4> │ │ │ │ + bcc 83ed9c <__cxa_atexit@plt+0x82cdec> │ │ │ │ + ldr r3, [pc, #32] @ 83eda4 <__cxa_atexit@plt+0x82cdf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83ed98 <__cxa_atexit@plt+0x82cde8> │ │ │ │ + ldr r7, [pc, #16] @ 83eda8 <__cxa_atexit@plt+0x82cdf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #200, 28 @ 0xc80 │ │ │ │ - cmneq r0, #224, 26 @ 0x3800 │ │ │ │ - movteq r9, #4824 @ 0x12d8 │ │ │ │ + cmneq r0, #184, 28 @ 0xb80 │ │ │ │ + cmneq r0, #208, 26 @ 0x3400 │ │ │ │ + movteq r9, #4808 @ 0x12c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83edd4 <__cxa_atexit@plt+0x82ce24> │ │ │ │ - ldr r3, [pc, #32] @ 83eddc <__cxa_atexit@plt+0x82ce2c> │ │ │ │ + bcc 83ede4 <__cxa_atexit@plt+0x82ce34> │ │ │ │ + ldr r3, [pc, #32] @ 83edec <__cxa_atexit@plt+0x82ce3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83ede0 <__cxa_atexit@plt+0x82ce30> │ │ │ │ + ldr r7, [pc, #16] @ 83edf0 <__cxa_atexit@plt+0x82ce40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 28 @ 0x800 │ │ │ │ - cmneq r0, #168, 14 @ 0x2a00000 │ │ │ │ - movteq r7, #6816 @ 0x1aa0 │ │ │ │ + cmneq r0, #112, 28 @ 0x700 │ │ │ │ + cmneq r0, #152, 14 @ 0x2600000 │ │ │ │ + movteq r7, #6800 @ 0x1a90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ee28 <__cxa_atexit@plt+0x82ce78> │ │ │ │ - ldr r3, [pc, #44] @ 83ee30 <__cxa_atexit@plt+0x82ce80> │ │ │ │ + bcc 83ee38 <__cxa_atexit@plt+0x82ce88> │ │ │ │ + ldr r3, [pc, #44] @ 83ee40 <__cxa_atexit@plt+0x82ce90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 83ee34 <__cxa_atexit@plt+0x82ce84> │ │ │ │ + ldr r3, [pc, #32] @ 83ee44 <__cxa_atexit@plt+0x82ce94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 83ee38 <__cxa_atexit@plt+0x82ce88> │ │ │ │ + ldr r7, [pc, #20] @ 83ee48 <__cxa_atexit@plt+0x82ce98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56, 28 @ 0x380 │ │ │ │ - cmneq r0, #72, 10 @ 0x12000000 │ │ │ │ - cmneq r0, #244, 4 @ 0x4000000f │ │ │ │ - movteq r7, #6340 @ 0x18c4 │ │ │ │ + cmneq r0, #40, 28 @ 0x280 │ │ │ │ + cmneq r0, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r0, #228, 4 @ 0x4000000e │ │ │ │ + movteq r7, #6324 @ 0x18b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ee78 <__cxa_atexit@plt+0x82cec8> │ │ │ │ - ldr r3, [pc, #36] @ 83ee80 <__cxa_atexit@plt+0x82ced0> │ │ │ │ + bcc 83ee88 <__cxa_atexit@plt+0x82ced8> │ │ │ │ + ldr r3, [pc, #36] @ 83ee90 <__cxa_atexit@plt+0x82cee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 83ee84 <__cxa_atexit@plt+0x82ced4> │ │ │ │ + ldr r7, [pc, #16] @ 83ee94 <__cxa_atexit@plt+0x82cee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #224, 26 @ 0x3800 │ │ │ │ - cmneq r0, #116, 12 @ 0x7400000 │ │ │ │ - movteq r9, #4160 @ 0x1040 │ │ │ │ + cmneq r0, #208, 26 @ 0x3400 │ │ │ │ + cmneq r0, #100, 12 @ 0x6400000 │ │ │ │ + movteq r9, #4144 @ 0x1030 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83eec0 <__cxa_atexit@plt+0x82cf10> │ │ │ │ - ldr r3, [pc, #32] @ 83eec8 <__cxa_atexit@plt+0x82cf18> │ │ │ │ + bcc 83eed0 <__cxa_atexit@plt+0x82cf20> │ │ │ │ + ldr r3, [pc, #32] @ 83eed8 <__cxa_atexit@plt+0x82cf28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83eecc <__cxa_atexit@plt+0x82cf1c> │ │ │ │ + ldr r7, [pc, #16] @ 83eedc <__cxa_atexit@plt+0x82cf2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #148, 26 @ 0x2500 │ │ │ │ - cmneq r0, #124, 24 @ 0x7c00 │ │ │ │ - movteq r9, #4100 @ 0x1004 │ │ │ │ + cmneq r0, #132, 26 @ 0x2100 │ │ │ │ + cmneq r0, #108, 24 @ 0x6c00 │ │ │ │ + movteq r8, #8180 @ 0x1ff4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ef34 <__cxa_atexit@plt+0x82cf84> │ │ │ │ + bcc 83ef44 <__cxa_atexit@plt+0x82cf94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ef2c <__cxa_atexit@plt+0x82cf7c> │ │ │ │ - ldr r3, [pc, #60] @ 83ef3c <__cxa_atexit@plt+0x82cf8c> │ │ │ │ + bhi 83ef3c <__cxa_atexit@plt+0x82cf8c> │ │ │ │ + ldr r3, [pc, #60] @ 83ef4c <__cxa_atexit@plt+0x82cf9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 83ef40 <__cxa_atexit@plt+0x82cf90> │ │ │ │ + ldr r3, [pc, #44] @ 83ef50 <__cxa_atexit@plt+0x82cfa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83ef44 <__cxa_atexit@plt+0x82cf94> │ │ │ │ + ldr r7, [pc, #28] @ 83ef54 <__cxa_atexit@plt+0x82cfa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 26 @ 0xf00 │ │ │ │ + cmneq r0, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #216, 10 @ 0x36000000 │ │ │ │ - movteq r8, #4940 @ 0x134c │ │ │ │ + cmneq r0, #200, 10 @ 0x32000000 │ │ │ │ + movteq r8, #4924 @ 0x133c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ef80 <__cxa_atexit@plt+0x82cfd0> │ │ │ │ - ldr r3, [pc, #32] @ 83ef88 <__cxa_atexit@plt+0x82cfd8> │ │ │ │ + bcc 83ef90 <__cxa_atexit@plt+0x82cfe0> │ │ │ │ + ldr r3, [pc, #32] @ 83ef98 <__cxa_atexit@plt+0x82cfe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83ef8c <__cxa_atexit@plt+0x82cfdc> │ │ │ │ + ldr r7, [pc, #16] @ 83ef9c <__cxa_atexit@plt+0x82cfec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #212, 24 @ 0xd400 │ │ │ │ - cmneq r0, #216, 30 @ 0x360 │ │ │ │ - movteq r9, #5760 @ 0x1680 │ │ │ │ + cmneq r0, #196, 24 @ 0xc400 │ │ │ │ + cmneq r0, #200, 30 @ 0x320 │ │ │ │ + movteq r9, #5744 @ 0x1670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f00c <__cxa_atexit@plt+0x82d05c> │ │ │ │ + bcc 83f01c <__cxa_atexit@plt+0x82d06c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f004 <__cxa_atexit@plt+0x82d054> │ │ │ │ - ldr r3, [pc, #84] @ 83f014 <__cxa_atexit@plt+0x82d064> │ │ │ │ + bhi 83f014 <__cxa_atexit@plt+0x82d064> │ │ │ │ + ldr r3, [pc, #84] @ 83f024 <__cxa_atexit@plt+0x82d074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83f018 <__cxa_atexit@plt+0x82d068> │ │ │ │ + ldr r2, [pc, #80] @ 83f028 <__cxa_atexit@plt+0x82d078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83f01c <__cxa_atexit@plt+0x82d06c> │ │ │ │ + ldr r1, [pc, #60] @ 83f02c <__cxa_atexit@plt+0x82d07c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83f020 <__cxa_atexit@plt+0x82d070> │ │ │ │ + ldr r7, [pc, #32] @ 83f030 <__cxa_atexit@plt+0x82d080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq r0, #116, 24 @ 0x7400 │ │ │ │ + cmneq r0, #100, 24 @ 0x6400 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmneq r0, #80, 30 @ 0x140 │ │ │ │ - movteq r9, #5612 @ 0x15ec │ │ │ │ + cmneq r0, #64, 30 @ 0x100 │ │ │ │ + movteq r9, #5596 @ 0x15dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f094 <__cxa_atexit@plt+0x82d0e4> │ │ │ │ + bcc 83f0a4 <__cxa_atexit@plt+0x82d0f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f08c <__cxa_atexit@plt+0x82d0dc> │ │ │ │ - ldr r3, [pc, #72] @ 83f09c <__cxa_atexit@plt+0x82d0ec> │ │ │ │ + bhi 83f09c <__cxa_atexit@plt+0x82d0ec> │ │ │ │ + ldr r3, [pc, #72] @ 83f0ac <__cxa_atexit@plt+0x82d0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 83f0a0 <__cxa_atexit@plt+0x82d0f0> │ │ │ │ + ldr r7, [pc, #48] @ 83f0b0 <__cxa_atexit@plt+0x82d100> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 83f0a4 <__cxa_atexit@plt+0x82d0f4> │ │ │ │ + ldr r7, [pc, #28] @ 83f0b4 <__cxa_atexit@plt+0x82d104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 22 @ 0x3a000 │ │ │ │ + cmneq r0, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r0, #200, 28 @ 0xc80 │ │ │ │ - movteq r9, #5500 @ 0x157c │ │ │ │ + cmneq r0, #184, 28 @ 0xb80 │ │ │ │ + movteq r9, #5484 @ 0x156c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f120 <__cxa_atexit@plt+0x82d170> │ │ │ │ + bcc 83f130 <__cxa_atexit@plt+0x82d180> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f118 <__cxa_atexit@plt+0x82d168> │ │ │ │ - ldr r3, [pc, #80] @ 83f128 <__cxa_atexit@plt+0x82d178> │ │ │ │ + bhi 83f128 <__cxa_atexit@plt+0x82d178> │ │ │ │ + ldr r3, [pc, #80] @ 83f138 <__cxa_atexit@plt+0x82d188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ - ldr r7, [pc, #52] @ 83f12c <__cxa_atexit@plt+0x82d17c> │ │ │ │ + ldr r7, [pc, #52] @ 83f13c <__cxa_atexit@plt+0x82d18c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 83f130 <__cxa_atexit@plt+0x82d180> │ │ │ │ + ldr r7, [pc, #28] @ 83f140 <__cxa_atexit@plt+0x82d190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #100, 22 @ 0x19000 │ │ │ │ + cmneq r0, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmneq r0, #12, 14 @ 0x300000 │ │ │ │ - movteq r8, #4448 @ 0x1160 │ │ │ │ + cmneq r0, #252, 12 @ 0xfc00000 │ │ │ │ + movteq r8, #4432 @ 0x1150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f16c <__cxa_atexit@plt+0x82d1bc> │ │ │ │ - ldr r3, [pc, #32] @ 83f174 <__cxa_atexit@plt+0x82d1c4> │ │ │ │ + bcc 83f17c <__cxa_atexit@plt+0x82d1cc> │ │ │ │ + ldr r3, [pc, #32] @ 83f184 <__cxa_atexit@plt+0x82d1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83f178 <__cxa_atexit@plt+0x82d1c8> │ │ │ │ + ldr r7, [pc, #16] @ 83f188 <__cxa_atexit@plt+0x82d1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 20 @ 0xe8000 │ │ │ │ - cmneq r0, #236, 26 @ 0x3b00 │ │ │ │ - movteq r9, #4404 @ 0x1134 │ │ │ │ + cmneq r0, #216, 20 @ 0xd8000 │ │ │ │ + cmneq r0, #220, 26 @ 0x3700 │ │ │ │ + movteq r9, #4388 @ 0x1124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f1c0 <__cxa_atexit@plt+0x82d210> │ │ │ │ - ldr r3, [pc, #44] @ 83f1c8 <__cxa_atexit@plt+0x82d218> │ │ │ │ + bcc 83f1d0 <__cxa_atexit@plt+0x82d220> │ │ │ │ + ldr r3, [pc, #44] @ 83f1d8 <__cxa_atexit@plt+0x82d228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 83f1cc <__cxa_atexit@plt+0x82d21c> │ │ │ │ + ldr r7, [pc, #32] @ 83f1dc <__cxa_atexit@plt+0x82d22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #113 @ 0x71 │ │ │ │ add r8, r7, #256 @ 0x100 │ │ │ │ - ldr r7, [pc, #20] @ 83f1d0 <__cxa_atexit@plt+0x82d220> │ │ │ │ + ldr r7, [pc, #20] @ 83f1e0 <__cxa_atexit@plt+0x82d230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #160, 20 @ 0xa0000 │ │ │ │ - cmneq r0, #156, 22 @ 0x27000 │ │ │ │ - cmneq r0, #96, 30 @ 0x180 │ │ │ │ - movteq r9, #4852 @ 0x12f4 │ │ │ │ + cmneq r0, #144, 20 @ 0x90000 │ │ │ │ + cmneq r0, #140, 22 @ 0x23000 │ │ │ │ + cmneq r0, #80, 30 @ 0x140 │ │ │ │ + movteq r9, #4836 @ 0x12e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f20c <__cxa_atexit@plt+0x82d25c> │ │ │ │ - ldr r3, [pc, #32] @ 83f214 <__cxa_atexit@plt+0x82d264> │ │ │ │ + bcc 83f21c <__cxa_atexit@plt+0x82d26c> │ │ │ │ + ldr r3, [pc, #32] @ 83f224 <__cxa_atexit@plt+0x82d274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83f218 <__cxa_atexit@plt+0x82d268> │ │ │ │ + ldr r7, [pc, #16] @ 83f228 <__cxa_atexit@plt+0x82d278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72, 20 @ 0x48000 │ │ │ │ - cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ - movteq r9, #4792 @ 0x12b8 │ │ │ │ + cmneq r0, #56, 20 @ 0x38000 │ │ │ │ + cmneq r0, #28, 18 @ 0x70000 │ │ │ │ + movteq r9, #4776 @ 0x12a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f2a0 <__cxa_atexit@plt+0x82d2f0> │ │ │ │ + bcc 83f2b0 <__cxa_atexit@plt+0x82d300> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f298 <__cxa_atexit@plt+0x82d2e8> │ │ │ │ - ldr r3, [pc, #92] @ 83f2a8 <__cxa_atexit@plt+0x82d2f8> │ │ │ │ + bhi 83f2a8 <__cxa_atexit@plt+0x82d2f8> │ │ │ │ + ldr r3, [pc, #92] @ 83f2b8 <__cxa_atexit@plt+0x82d308> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 83f2ac <__cxa_atexit@plt+0x82d2fc> │ │ │ │ + ldr r2, [pc, #88] @ 83f2bc <__cxa_atexit@plt+0x82d30c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #76] @ 83f2b0 <__cxa_atexit@plt+0x82d300> │ │ │ │ + ldr r1, [pc, #76] @ 83f2c0 <__cxa_atexit@plt+0x82d310> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #68] @ 83f2b4 <__cxa_atexit@plt+0x82d304> │ │ │ │ + ldr r2, [pc, #68] @ 83f2c4 <__cxa_atexit@plt+0x82d314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 83f2b8 <__cxa_atexit@plt+0x82d308> │ │ │ │ + ldr r8, [pc, #36] @ 83f2c8 <__cxa_atexit@plt+0x82d318> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq r0, #216, 18 @ 0x360000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r0, #244, 18 @ 0x3d0000 │ │ │ │ - cmneq r0, #244, 22 @ 0x3d000 │ │ │ │ - movteq r9, #4652 @ 0x122c │ │ │ │ + cmneq r0, #228, 18 @ 0x390000 │ │ │ │ + cmneq r0, #228, 22 @ 0x39000 │ │ │ │ + movteq r9, #4636 @ 0x121c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f338 <__cxa_atexit@plt+0x82d388> │ │ │ │ + bcc 83f348 <__cxa_atexit@plt+0x82d398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f330 <__cxa_atexit@plt+0x82d380> │ │ │ │ - ldr r3, [pc, #84] @ 83f340 <__cxa_atexit@plt+0x82d390> │ │ │ │ + bhi 83f340 <__cxa_atexit@plt+0x82d390> │ │ │ │ + ldr r3, [pc, #84] @ 83f350 <__cxa_atexit@plt+0x82d3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 83f344 <__cxa_atexit@plt+0x82d394> │ │ │ │ + ldr r2, [pc, #80] @ 83f354 <__cxa_atexit@plt+0x82d3a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 83f348 <__cxa_atexit@plt+0x82d398> │ │ │ │ + ldr r1, [pc, #60] @ 83f358 <__cxa_atexit@plt+0x82d3a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 83f34c <__cxa_atexit@plt+0x82d39c> │ │ │ │ + ldr r7, [pc, #32] @ 83f35c <__cxa_atexit@plt+0x82d3ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, #72, 18 @ 0x120000 │ │ │ │ + cmneq r0, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - cmneq r0, #36, 24 @ 0x2400 │ │ │ │ - movteq r9, #4520 @ 0x11a8 │ │ │ │ + cmneq r0, #20, 24 @ 0x1400 │ │ │ │ + movteq r9, #4504 @ 0x1198 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ - movteq r9, #4488 @ 0x1188 │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ + movteq r9, #4472 @ 0x1178 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ - movteq r9, #4460 @ 0x116c │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ + movteq r9, #4444 @ 0x115c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f3c8 <__cxa_atexit@plt+0x82d418> │ │ │ │ - ldr r3, [pc, #32] @ 83f3d0 <__cxa_atexit@plt+0x82d420> │ │ │ │ + bcc 83f3d8 <__cxa_atexit@plt+0x82d428> │ │ │ │ + ldr r3, [pc, #32] @ 83f3e0 <__cxa_atexit@plt+0x82d430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #140, 16 @ 0x8c0000 │ │ │ │ - movteq r9, #4392 @ 0x1128 │ │ │ │ + cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ + movteq r9, #4376 @ 0x1118 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f40c <__cxa_atexit@plt+0x82d45c> │ │ │ │ - ldr r3, [pc, #32] @ 83f414 <__cxa_atexit@plt+0x82d464> │ │ │ │ + bcc 83f41c <__cxa_atexit@plt+0x82d46c> │ │ │ │ + ldr r3, [pc, #32] @ 83f424 <__cxa_atexit@plt+0x82d474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72, 16 @ 0x480000 │ │ │ │ - movteq r9, #4324 @ 0x10e4 │ │ │ │ + cmneq r0, #56, 16 @ 0x380000 │ │ │ │ + movteq r9, #4308 @ 0x10d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f450 <__cxa_atexit@plt+0x82d4a0> │ │ │ │ - ldr r3, [pc, #32] @ 83f458 <__cxa_atexit@plt+0x82d4a8> │ │ │ │ + bcc 83f460 <__cxa_atexit@plt+0x82d4b0> │ │ │ │ + ldr r3, [pc, #32] @ 83f468 <__cxa_atexit@plt+0x82d4b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4, 16 @ 0x40000 │ │ │ │ - movteq r9, #4256 @ 0x10a0 │ │ │ │ + cmneq r0, #244, 14 @ 0x3d00000 │ │ │ │ + movteq r9, #4240 @ 0x1090 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f494 <__cxa_atexit@plt+0x82d4e4> │ │ │ │ - ldr r3, [pc, #32] @ 83f49c <__cxa_atexit@plt+0x82d4ec> │ │ │ │ + bcc 83f4a4 <__cxa_atexit@plt+0x82d4f4> │ │ │ │ + ldr r3, [pc, #32] @ 83f4ac <__cxa_atexit@plt+0x82d4fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ - movteq r9, #4184 @ 0x1058 │ │ │ │ + cmneq r0, #176, 14 @ 0x2c00000 │ │ │ │ + movteq r9, #4168 @ 0x1048 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ - movteq r9, #4156 @ 0x103c │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ + movteq r9, #4140 @ 0x102c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f4f8 <__cxa_atexit@plt+0x82d548> │ │ │ │ - ldr r3, [pc, #32] @ 83f500 <__cxa_atexit@plt+0x82d550> │ │ │ │ + bcc 83f508 <__cxa_atexit@plt+0x82d558> │ │ │ │ + ldr r3, [pc, #32] @ 83f510 <__cxa_atexit@plt+0x82d560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 14 @ 0x1700000 │ │ │ │ - movteq r8, #8184 @ 0x1ff8 │ │ │ │ + cmneq r0, #76, 14 @ 0x1300000 │ │ │ │ + movteq r8, #8168 @ 0x1fe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f53c <__cxa_atexit@plt+0x82d58c> │ │ │ │ - ldr r3, [pc, #32] @ 83f544 <__cxa_atexit@plt+0x82d594> │ │ │ │ + bcc 83f54c <__cxa_atexit@plt+0x82d59c> │ │ │ │ + ldr r3, [pc, #32] @ 83f554 <__cxa_atexit@plt+0x82d5a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #24, 14 @ 0x600000 │ │ │ │ - movteq r8, #8112 @ 0x1fb0 │ │ │ │ + cmneq r0, #8, 14 @ 0x200000 │ │ │ │ + movteq r8, #8096 @ 0x1fa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f5a0 <__cxa_atexit@plt+0x82d5f0> │ │ │ │ - ldr r3, [pc, #60] @ 83f5a8 <__cxa_atexit@plt+0x82d5f8> │ │ │ │ + bcc 83f5b0 <__cxa_atexit@plt+0x82d600> │ │ │ │ + ldr r3, [pc, #60] @ 83f5b8 <__cxa_atexit@plt+0x82d608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 83f594 <__cxa_atexit@plt+0x82d5e4> │ │ │ │ + beq 83f5a4 <__cxa_atexit@plt+0x82d5f4> │ │ │ │ mov r7, r9 │ │ │ │ - b 83f5b8 <__cxa_atexit@plt+0x82d608> │ │ │ │ + b 83f5c8 <__cxa_atexit@plt+0x82d618> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - movteq r8, #8016 @ 0x1f50 │ │ │ │ + movteq r8, #8000 @ 0x1f40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r2, r3, #8 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bhi 83f710 <__cxa_atexit@plt+0x82d760> │ │ │ │ + bhi 83f720 <__cxa_atexit@plt+0x82d770> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -2143659,561 +2143663,561 @@ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - ldr r7, [pc, #468] @ 83f848 <__cxa_atexit@plt+0x82d898> │ │ │ │ + ldr r7, [pc, #468] @ 83f858 <__cxa_atexit@plt+0x82d8a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #5] │ │ │ │ - b 83f814 <__cxa_atexit@plt+0x82d864> │ │ │ │ + b 83f824 <__cxa_atexit@plt+0x82d874> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83f82c <__cxa_atexit@plt+0x82d87c> │ │ │ │ - ldr r2, [pc, #456] @ 83f868 <__cxa_atexit@plt+0x82d8b8> │ │ │ │ + bhi 83f83c <__cxa_atexit@plt+0x82d88c> │ │ │ │ + ldr r2, [pc, #456] @ 83f878 <__cxa_atexit@plt+0x82d8c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ - ldr r0, [pc, #444] @ 83f86c <__cxa_atexit@plt+0x82d8bc> │ │ │ │ + ldr r0, [pc, #444] @ 83f87c <__cxa_atexit@plt+0x82d8cc> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 83f7d8 <__cxa_atexit@plt+0x82d828> │ │ │ │ + b 83f7e8 <__cxa_atexit@plt+0x82d838> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83f820 <__cxa_atexit@plt+0x82d870> │ │ │ │ - ldr r2, [pc, #420] @ 83f870 <__cxa_atexit@plt+0x82d8c0> │ │ │ │ + bhi 83f830 <__cxa_atexit@plt+0x82d880> │ │ │ │ + ldr r2, [pc, #420] @ 83f880 <__cxa_atexit@plt+0x82d8d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 83f758 <__cxa_atexit@plt+0x82d7a8> │ │ │ │ + b 83f768 <__cxa_atexit@plt+0x82d7b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f838 <__cxa_atexit@plt+0x82d888> │ │ │ │ + bhi 83f848 <__cxa_atexit@plt+0x82d898> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #396] @ 83f87c <__cxa_atexit@plt+0x82d8cc> │ │ │ │ + ldr r2, [pc, #396] @ 83f88c <__cxa_atexit@plt+0x82d8dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #372] @ 83f880 <__cxa_atexit@plt+0x82d8d0> │ │ │ │ + ldr r7, [pc, #372] @ 83f890 <__cxa_atexit@plt+0x82d8e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #300] @ 83f844 <__cxa_atexit@plt+0x82d894> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #300] @ 83f854 <__cxa_atexit@plt+0x82d8a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83f820 <__cxa_atexit@plt+0x82d870> │ │ │ │ - ldr r2, [pc, #272] @ 83f84c <__cxa_atexit@plt+0x82d89c> │ │ │ │ + bhi 83f830 <__cxa_atexit@plt+0x82d880> │ │ │ │ + ldr r2, [pc, #272] @ 83f85c <__cxa_atexit@plt+0x82d8ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 83f758 <__cxa_atexit@plt+0x82d7a8> │ │ │ │ + b 83f768 <__cxa_atexit@plt+0x82d7b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83f820 <__cxa_atexit@plt+0x82d870> │ │ │ │ - ldr r2, [pc, #256] @ 83f858 <__cxa_atexit@plt+0x82d8a8> │ │ │ │ + bhi 83f830 <__cxa_atexit@plt+0x82d880> │ │ │ │ + ldr r2, [pc, #256] @ 83f868 <__cxa_atexit@plt+0x82d8b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r7, #1] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #216] @ 83f850 <__cxa_atexit@plt+0x82d8a0> │ │ │ │ + ldr r7, [pc, #216] @ 83f860 <__cxa_atexit@plt+0x82d8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #212] @ 83f854 <__cxa_atexit@plt+0x82d8a4> │ │ │ │ + ldr r8, [pc, #212] @ 83f864 <__cxa_atexit@plt+0x82d8b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83f82c <__cxa_atexit@plt+0x82d87c> │ │ │ │ - ldr r2, [pc, #216] @ 83f874 <__cxa_atexit@plt+0x82d8c4> │ │ │ │ + bhi 83f83c <__cxa_atexit@plt+0x82d88c> │ │ │ │ + ldr r2, [pc, #216] @ 83f884 <__cxa_atexit@plt+0x82d8d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r0, [pc, #204] @ 83f878 <__cxa_atexit@plt+0x82d8c8> │ │ │ │ + ldr r0, [pc, #204] @ 83f888 <__cxa_atexit@plt+0x82d8d8> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 83f7d8 <__cxa_atexit@plt+0x82d828> │ │ │ │ + b 83f7e8 <__cxa_atexit@plt+0x82d838> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 83f82c <__cxa_atexit@plt+0x82d87c> │ │ │ │ - ldr r2, [pc, #148] @ 83f85c <__cxa_atexit@plt+0x82d8ac> │ │ │ │ + bhi 83f83c <__cxa_atexit@plt+0x82d88c> │ │ │ │ + ldr r2, [pc, #148] @ 83f86c <__cxa_atexit@plt+0x82d8bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ - ldr r0, [pc, #136] @ 83f860 <__cxa_atexit@plt+0x82d8b0> │ │ │ │ + ldr r0, [pc, #136] @ 83f870 <__cxa_atexit@plt+0x82d8c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-36]! @ 0xffffffdc │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #88] @ 83f864 <__cxa_atexit@plt+0x82d8b4> │ │ │ │ + ldr r7, [pc, #88] @ 83f874 <__cxa_atexit@plt+0x82d8c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #36, 12 @ 0x2400000 │ │ │ │ - cmneq r0, #204, 12 @ 0xcc00000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r0, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - cmneq r0, #132, 28 @ 0x840 │ │ │ │ - cmneq r0, #68, 10 @ 0x11000000 │ │ │ │ + cmneq r0, #116, 28 @ 0x740 │ │ │ │ + cmneq r0, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - cmneq r0, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r0, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - cmneq r0, #128, 12 @ 0x8000000 │ │ │ │ - movteq r6, #7736 @ 0x1e38 │ │ │ │ + cmneq r0, #112, 12 @ 0x7000000 │ │ │ │ + movteq r6, #7720 @ 0x1e28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f8bc <__cxa_atexit@plt+0x82d90c> │ │ │ │ - ldr r3, [pc, #32] @ 83f8c4 <__cxa_atexit@plt+0x82d914> │ │ │ │ + bcc 83f8cc <__cxa_atexit@plt+0x82d91c> │ │ │ │ + ldr r3, [pc, #32] @ 83f8d4 <__cxa_atexit@plt+0x82d924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83f8c8 <__cxa_atexit@plt+0x82d918> │ │ │ │ + ldr r7, [pc, #16] @ 83f8d8 <__cxa_atexit@plt+0x82d928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #152, 6 @ 0x60000002 │ │ │ │ - cmneq r0, #32, 26 @ 0x800 │ │ │ │ - movteq r6, #7652 @ 0x1de4 │ │ │ │ + cmneq r0, #136, 6 @ 0x20000002 │ │ │ │ + cmneq r0, #16, 26 @ 0x400 │ │ │ │ + movteq r6, #7636 @ 0x1dd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f910 <__cxa_atexit@plt+0x82d960> │ │ │ │ - ldr r3, [pc, #44] @ 83f918 <__cxa_atexit@plt+0x82d968> │ │ │ │ + bcc 83f920 <__cxa_atexit@plt+0x82d970> │ │ │ │ + ldr r3, [pc, #44] @ 83f928 <__cxa_atexit@plt+0x82d978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 83f91c <__cxa_atexit@plt+0x82d96c> │ │ │ │ + ldr r3, [pc, #32] @ 83f92c <__cxa_atexit@plt+0x82d97c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 83f920 <__cxa_atexit@plt+0x82d970> │ │ │ │ + ldr r7, [pc, #20] @ 83f930 <__cxa_atexit@plt+0x82d980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #80, 6 @ 0x40000001 │ │ │ │ - cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ - cmneq r0, #132, 6 @ 0x10000002 │ │ │ │ - movteq r8, #7032 @ 0x1b78 │ │ │ │ + cmneq r0, #64, 6 │ │ │ │ + cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r0, #116, 6 @ 0xd0000001 │ │ │ │ + movteq r8, #7016 @ 0x1b68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f95c <__cxa_atexit@plt+0x82d9ac> │ │ │ │ - ldr r3, [pc, #32] @ 83f964 <__cxa_atexit@plt+0x82d9b4> │ │ │ │ + bcc 83f96c <__cxa_atexit@plt+0x82d9bc> │ │ │ │ + ldr r3, [pc, #32] @ 83f974 <__cxa_atexit@plt+0x82d9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83f968 <__cxa_atexit@plt+0x82d9b8> │ │ │ │ + ldr r7, [pc, #16] @ 83f978 <__cxa_atexit@plt+0x82d9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r0, #160, 24 @ 0xa000 │ │ │ │ - movteq r8, #6972 @ 0x1b3c │ │ │ │ + cmneq r0, #232, 4 @ 0x8000000e │ │ │ │ + cmneq r0, #144, 24 @ 0x9000 │ │ │ │ + movteq r8, #6956 @ 0x1b2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83f9d0 <__cxa_atexit@plt+0x82da20> │ │ │ │ + bcc 83f9e0 <__cxa_atexit@plt+0x82da30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83f9c8 <__cxa_atexit@plt+0x82da18> │ │ │ │ - ldr r3, [pc, #60] @ 83f9d8 <__cxa_atexit@plt+0x82da28> │ │ │ │ + bhi 83f9d8 <__cxa_atexit@plt+0x82da28> │ │ │ │ + ldr r3, [pc, #60] @ 83f9e8 <__cxa_atexit@plt+0x82da38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 83f9dc <__cxa_atexit@plt+0x82da2c> │ │ │ │ + ldr r3, [pc, #44] @ 83f9ec <__cxa_atexit@plt+0x82da3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83f9e0 <__cxa_atexit@plt+0x82da30> │ │ │ │ + ldr r7, [pc, #28] @ 83f9f0 <__cxa_atexit@plt+0x82da40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #160, 4 │ │ │ │ + cmneq r0, #144, 4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #144, 10 @ 0x24000000 │ │ │ │ - movteq r8, #6868 @ 0x1ad4 │ │ │ │ + cmneq r0, #128, 10 @ 0x20000000 │ │ │ │ + movteq r8, #6852 @ 0x1ac4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fa4c <__cxa_atexit@plt+0x82da9c> │ │ │ │ + bcc 83fa5c <__cxa_atexit@plt+0x82daac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83fa44 <__cxa_atexit@plt+0x82da94> │ │ │ │ - ldr r3, [pc, #64] @ 83fa54 <__cxa_atexit@plt+0x82daa4> │ │ │ │ + bhi 83fa54 <__cxa_atexit@plt+0x82daa4> │ │ │ │ + ldr r3, [pc, #64] @ 83fa64 <__cxa_atexit@plt+0x82dab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 83fa58 <__cxa_atexit@plt+0x82daa8> │ │ │ │ + ldr r3, [pc, #44] @ 83fa68 <__cxa_atexit@plt+0x82dab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 83fa5c <__cxa_atexit@plt+0x82daac> │ │ │ │ + ldr r7, [pc, #28] @ 83fa6c <__cxa_atexit@plt+0x82dabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r0, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmneq r0, #16, 10 @ 0x4000000 │ │ │ │ - movteq r8, #6344 @ 0x18c8 │ │ │ │ + cmneq r0, #0, 10 │ │ │ │ + movteq r8, #6328 @ 0x18b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fa98 <__cxa_atexit@plt+0x82dae8> │ │ │ │ - ldr r3, [pc, #32] @ 83faa0 <__cxa_atexit@plt+0x82daf0> │ │ │ │ + bcc 83faa8 <__cxa_atexit@plt+0x82daf8> │ │ │ │ + ldr r3, [pc, #32] @ 83fab0 <__cxa_atexit@plt+0x82db00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 83faa4 <__cxa_atexit@plt+0x82daf4> │ │ │ │ + ldr r7, [pc, #16] @ 83fab4 <__cxa_atexit@plt+0x82db04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #188, 2 @ 0x2f │ │ │ │ - cmneq r0, #56, 14 @ 0xe00000 │ │ │ │ - movteq r8, #6736 @ 0x1a50 │ │ │ │ + cmneq r0, #172, 2 @ 0x2b │ │ │ │ + cmneq r0, #40, 14 @ 0xa00000 │ │ │ │ + movteq r8, #6720 @ 0x1a40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 83f558 <__cxa_atexit@plt+0x82d5a8> │ │ │ │ - movteq r8, #6708 @ 0x1a34 │ │ │ │ + b 83f568 <__cxa_atexit@plt+0x82d5b8> │ │ │ │ + movteq r8, #6692 @ 0x1a24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fb38 <__cxa_atexit@plt+0x82db88> │ │ │ │ + bcc 83fb48 <__cxa_atexit@plt+0x82db98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83fb30 <__cxa_atexit@plt+0x82db80> │ │ │ │ - ldr r3, [pc, #72] @ 83fb40 <__cxa_atexit@plt+0x82db90> │ │ │ │ + bhi 83fb40 <__cxa_atexit@plt+0x82db90> │ │ │ │ + ldr r3, [pc, #72] @ 83fb50 <__cxa_atexit@plt+0x82dba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 83fb44 <__cxa_atexit@plt+0x82db94> │ │ │ │ + ldr r2, [pc, #68] @ 83fb54 <__cxa_atexit@plt+0x82dba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 83fb48 <__cxa_atexit@plt+0x82db98> │ │ │ │ + ldr r7, [pc, #36] @ 83fb58 <__cxa_atexit@plt+0x82dba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 83fb4c <__cxa_atexit@plt+0x82db9c> │ │ │ │ + ldr r8, [pc, #32] @ 83fb5c <__cxa_atexit@plt+0x82dbac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmneq r0, #60, 2 │ │ │ │ - cmneq r0, #216, 20 @ 0xd8000 │ │ │ │ - cmneq r0, #152, 2 @ 0x26 │ │ │ │ - movteq r8, #6596 @ 0x19c4 │ │ │ │ + cmneq r0, #44, 2 │ │ │ │ + cmneq r0, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r0, #136, 2 @ 0x22 │ │ │ │ + movteq r8, #6580 @ 0x19b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fbd4 <__cxa_atexit@plt+0x82dc24> │ │ │ │ + bcc 83fbe4 <__cxa_atexit@plt+0x82dc34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83fbcc <__cxa_atexit@plt+0x82dc1c> │ │ │ │ - ldr r3, [pc, #92] @ 83fbdc <__cxa_atexit@plt+0x82dc2c> │ │ │ │ + bhi 83fbdc <__cxa_atexit@plt+0x82dc2c> │ │ │ │ + ldr r3, [pc, #92] @ 83fbec <__cxa_atexit@plt+0x82dc3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 83fbe0 <__cxa_atexit@plt+0x82dc30> │ │ │ │ + ldr r2, [pc, #88] @ 83fbf0 <__cxa_atexit@plt+0x82dc40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 83fbe4 <__cxa_atexit@plt+0x82dc34> │ │ │ │ + ldr r0, [pc, #64] @ 83fbf4 <__cxa_atexit@plt+0x82dc44> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 83fbe8 <__cxa_atexit@plt+0x82dc38> │ │ │ │ + ldr r7, [pc, #32] @ 83fbf8 <__cxa_atexit@plt+0x82dc48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq r0, #180 @ 0xb4 │ │ │ │ + cmneq r0, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq r0, #136 @ 0x88 │ │ │ │ - movteq r8, #6440 @ 0x1928 │ │ │ │ + cmneq r0, #120 @ 0x78 │ │ │ │ + movteq r8, #6424 @ 0x1918 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fc5c <__cxa_atexit@plt+0x82dcac> │ │ │ │ + bcc 83fc6c <__cxa_atexit@plt+0x82dcbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83fc54 <__cxa_atexit@plt+0x82dca4> │ │ │ │ - ldr r3, [pc, #72] @ 83fc64 <__cxa_atexit@plt+0x82dcb4> │ │ │ │ + bhi 83fc64 <__cxa_atexit@plt+0x82dcb4> │ │ │ │ + ldr r3, [pc, #72] @ 83fc74 <__cxa_atexit@plt+0x82dcc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 83fc68 <__cxa_atexit@plt+0x82dcb8> │ │ │ │ + ldr r1, [pc, #48] @ 83fc78 <__cxa_atexit@plt+0x82dcc8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 83fc6c <__cxa_atexit@plt+0x82dcbc> │ │ │ │ + ldr r7, [pc, #28] @ 83fc7c <__cxa_atexit@plt+0x82dccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #32 │ │ │ │ + cmneq r0, #16 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r0, #4, 6 @ 0x10000000 │ │ │ │ - movteq r8, #6328 @ 0x18b8 │ │ │ │ + cmneq r0, #244, 4 @ 0x4000000f │ │ │ │ + movteq r8, #6312 @ 0x18a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fd00 <__cxa_atexit@plt+0x82dd50> │ │ │ │ + bcc 83fd10 <__cxa_atexit@plt+0x82dd60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83fcf8 <__cxa_atexit@plt+0x82dd48> │ │ │ │ - ldr lr, [pc, #104] @ 83fd08 <__cxa_atexit@plt+0x82dd58> │ │ │ │ + bhi 83fd08 <__cxa_atexit@plt+0x82dd58> │ │ │ │ + ldr lr, [pc, #104] @ 83fd18 <__cxa_atexit@plt+0x82dd68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 83fd0c <__cxa_atexit@plt+0x82dd5c> │ │ │ │ + ldr r2, [pc, #100] @ 83fd1c <__cxa_atexit@plt+0x82dd6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 83fd10 <__cxa_atexit@plt+0x82dd60> │ │ │ │ + ldr r3, [pc, #72] @ 83fd20 <__cxa_atexit@plt+0x82dd70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 83fd14 <__cxa_atexit@plt+0x82dd64> │ │ │ │ + ldr r7, [pc, #32] @ 83fd24 <__cxa_atexit@plt+0x82dd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmneq r0, #148, 30 @ 0x250 │ │ │ │ + cmneq r0, #132, 30 @ 0x210 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - cmneq r0, #152 @ 0x98 │ │ │ │ - movteq r8, #5988 @ 0x1764 │ │ │ │ + cmneq r0, #136 @ 0x88 │ │ │ │ + movteq r8, #5972 @ 0x1754 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fda4 <__cxa_atexit@plt+0x82ddf4> │ │ │ │ + bcc 83fdb4 <__cxa_atexit@plt+0x82de04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83fd9c <__cxa_atexit@plt+0x82ddec> │ │ │ │ - ldr r3, [pc, #100] @ 83fdac <__cxa_atexit@plt+0x82ddfc> │ │ │ │ + bhi 83fdac <__cxa_atexit@plt+0x82ddfc> │ │ │ │ + ldr r3, [pc, #100] @ 83fdbc <__cxa_atexit@plt+0x82de0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r0, [pc, #68] @ 83fdb0 <__cxa_atexit@plt+0x82de00> │ │ │ │ + ldr r0, [pc, #68] @ 83fdc0 <__cxa_atexit@plt+0x82de10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #56] @ 83fdb4 <__cxa_atexit@plt+0x82de04> │ │ │ │ + ldr r7, [pc, #56] @ 83fdc4 <__cxa_atexit@plt+0x82de14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r3, r6, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - ldr r7, [pc, #32] @ 83fdb8 <__cxa_atexit@plt+0x82de08> │ │ │ │ + ldr r7, [pc, #32] @ 83fdc8 <__cxa_atexit@plt+0x82de18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 28 @ 0xf40 │ │ │ │ - cmneq r0, #116, 2 │ │ │ │ - cmneq r0, #196, 28 @ 0xc40 │ │ │ │ - cmneq r0, #12, 18 @ 0x30000 │ │ │ │ - movteq r8, #5812 @ 0x16b4 │ │ │ │ + cmneq r0, #228, 28 @ 0xe40 │ │ │ │ + cmneq r0, #100, 2 │ │ │ │ + cmneq r0, #180, 28 @ 0xb40 │ │ │ │ + cmneq r0, #252, 16 @ 0xfc0000 │ │ │ │ + movteq r8, #5796 @ 0x16a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83fdfc <__cxa_atexit@plt+0x82de4c> │ │ │ │ - ldr r3, [pc, #40] @ 83fe04 <__cxa_atexit@plt+0x82de54> │ │ │ │ + bcc 83fe0c <__cxa_atexit@plt+0x82de5c> │ │ │ │ + ldr r3, [pc, #40] @ 83fe14 <__cxa_atexit@plt+0x82de64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 83fe08 <__cxa_atexit@plt+0x82de58> │ │ │ │ + ldr r7, [pc, #28] @ 83fe18 <__cxa_atexit@plt+0x82de68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #20] @ 83fe0c <__cxa_atexit@plt+0x82de5c> │ │ │ │ + ldr r7, [pc, #20] @ 83fe1c <__cxa_atexit@plt+0x82de6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #96, 28 @ 0x600 │ │ │ │ - cmneq r0, #80, 30 @ 0x140 │ │ │ │ - cmneq r0, #248, 12 @ 0xf800000 │ │ │ │ - movteq r8, #5752 @ 0x1678 │ │ │ │ + cmneq r0, #80, 28 @ 0x500 │ │ │ │ + cmneq r0, #64, 30 @ 0x100 │ │ │ │ + cmneq r0, #232, 12 @ 0xe800000 │ │ │ │ + movteq r8, #5736 @ 0x1668 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83feb4 <__cxa_atexit@plt+0x82df04> │ │ │ │ + bcc 83fec4 <__cxa_atexit@plt+0x82df14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83feac <__cxa_atexit@plt+0x82defc> │ │ │ │ - ldr r3, [pc, #124] @ 83febc <__cxa_atexit@plt+0x82df0c> │ │ │ │ + bhi 83febc <__cxa_atexit@plt+0x82df0c> │ │ │ │ + ldr r3, [pc, #124] @ 83fecc <__cxa_atexit@plt+0x82df1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #84] @ 83fec0 <__cxa_atexit@plt+0x82df10> │ │ │ │ + ldr r9, [pc, #84] @ 83fed0 <__cxa_atexit@plt+0x82df20> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 83fec4 <__cxa_atexit@plt+0x82df14> │ │ │ │ + ldr sl, [pc, #80] @ 83fed4 <__cxa_atexit@plt+0x82df24> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 83fec8 <__cxa_atexit@plt+0x82df18> │ │ │ │ + ldr r7, [pc, #32] @ 83fed8 <__cxa_atexit@plt+0x82df28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #252, 26 @ 0x3f00 │ │ │ │ + cmneq r0, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r0, #168, 26 @ 0x2a00 │ │ │ │ - movteq r8, #5740 @ 0x166c │ │ │ │ + cmneq r0, #152, 26 @ 0x2600 │ │ │ │ + movteq r8, #5724 @ 0x165c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ff8c <__cxa_atexit@plt+0x82dfdc> │ │ │ │ + bcc 83ff9c <__cxa_atexit@plt+0x82dfec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 83ff84 <__cxa_atexit@plt+0x82dfd4> │ │ │ │ - ldr r3, [pc, #152] @ 83ff94 <__cxa_atexit@plt+0x82dfe4> │ │ │ │ + bhi 83ff94 <__cxa_atexit@plt+0x82dfe4> │ │ │ │ + ldr r3, [pc, #152] @ 83ffa4 <__cxa_atexit@plt+0x82dff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ @@ -2144225,334 +2144229,334 @@ │ │ │ │ ldr r7, [r7, #48] @ 0x30 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r8, r9} │ │ │ │ - ldr r3, [pc, #76] @ 83ff98 <__cxa_atexit@plt+0x82dfe8> │ │ │ │ + ldr r3, [pc, #76] @ 83ffa8 <__cxa_atexit@plt+0x82dff8> │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #52] @ 83ff9c <__cxa_atexit@plt+0x82dfec> │ │ │ │ + ldr r7, [pc, #52] @ 83ffac <__cxa_atexit@plt+0x82dffc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-32]! @ 0xffffffe0 │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #36] @ 83ffa0 <__cxa_atexit@plt+0x82dff0> │ │ │ │ + ldr r7, [pc, #36] @ 83ffb0 <__cxa_atexit@plt+0x82e000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #64, 26 @ 0x1000 │ │ │ │ + cmneq r0, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq r0, #16, 28 @ 0x100 │ │ │ │ + cmneq r0, #0, 28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 83ffd4 <__cxa_atexit@plt+0x82e024> │ │ │ │ - ldr r3, [pc, #28] @ 83ffdc <__cxa_atexit@plt+0x82e02c> │ │ │ │ + bcc 83ffe4 <__cxa_atexit@plt+0x82e034> │ │ │ │ + ldr r3, [pc, #28] @ 83ffec <__cxa_atexit@plt+0x82e03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #124, 24 @ 0x7c00 │ │ │ │ - movteq r6, #5840 @ 0x16d0 │ │ │ │ + cmneq r0, #108, 24 @ 0x6c00 │ │ │ │ + movteq r6, #5824 @ 0x16c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840024 <__cxa_atexit@plt+0x82e074> │ │ │ │ - ldr r3, [pc, #44] @ 84002c <__cxa_atexit@plt+0x82e07c> │ │ │ │ + bcc 840034 <__cxa_atexit@plt+0x82e084> │ │ │ │ + ldr r3, [pc, #44] @ 84003c <__cxa_atexit@plt+0x82e08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 840030 <__cxa_atexit@plt+0x82e080> │ │ │ │ + ldr r3, [pc, #32] @ 840040 <__cxa_atexit@plt+0x82e090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 840034 <__cxa_atexit@plt+0x82e084> │ │ │ │ + ldr r7, [pc, #20] @ 840044 <__cxa_atexit@plt+0x82e094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 24 @ 0x3c00 │ │ │ │ - cmneq r0, #76, 14 @ 0x1300000 │ │ │ │ - cmneq r0, #112, 24 @ 0x7000 │ │ │ │ - movteq r8, #5112 @ 0x13f8 │ │ │ │ + cmneq r0, #44, 24 @ 0x2c00 │ │ │ │ + cmneq r0, #60, 14 @ 0xf00000 │ │ │ │ + cmneq r0, #96, 24 @ 0x6000 │ │ │ │ + movteq r8, #5096 @ 0x13e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84009c <__cxa_atexit@plt+0x82e0ec> │ │ │ │ + bcc 8400ac <__cxa_atexit@plt+0x82e0fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840094 <__cxa_atexit@plt+0x82e0e4> │ │ │ │ - ldr r3, [pc, #60] @ 8400a4 <__cxa_atexit@plt+0x82e0f4> │ │ │ │ + bhi 8400a4 <__cxa_atexit@plt+0x82e0f4> │ │ │ │ + ldr r3, [pc, #60] @ 8400b4 <__cxa_atexit@plt+0x82e104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8400a8 <__cxa_atexit@plt+0x82e0f8> │ │ │ │ + ldr r3, [pc, #44] @ 8400b8 <__cxa_atexit@plt+0x82e108> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8400ac <__cxa_atexit@plt+0x82e0fc> │ │ │ │ + ldr r7, [pc, #28] @ 8400bc <__cxa_atexit@plt+0x82e10c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #212, 22 @ 0x35000 │ │ │ │ + cmneq r0, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r0, #196, 28 @ 0xc40 │ │ │ │ - movteq r8, #5008 @ 0x1390 │ │ │ │ + cmneq r0, #180, 28 @ 0xb40 │ │ │ │ + movteq r8, #4992 @ 0x1380 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840134 <__cxa_atexit@plt+0x82e184> │ │ │ │ + bcc 840144 <__cxa_atexit@plt+0x82e194> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84012c <__cxa_atexit@plt+0x82e17c> │ │ │ │ - ldr r3, [pc, #92] @ 84013c <__cxa_atexit@plt+0x82e18c> │ │ │ │ + bhi 84013c <__cxa_atexit@plt+0x82e18c> │ │ │ │ + ldr r3, [pc, #92] @ 84014c <__cxa_atexit@plt+0x82e19c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 840140 <__cxa_atexit@plt+0x82e190> │ │ │ │ + ldr r2, [pc, #88] @ 840150 <__cxa_atexit@plt+0x82e1a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 840144 <__cxa_atexit@plt+0x82e194> │ │ │ │ + ldr r0, [pc, #64] @ 840154 <__cxa_atexit@plt+0x82e1a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 840148 <__cxa_atexit@plt+0x82e198> │ │ │ │ + ldr r7, [pc, #32] @ 840158 <__cxa_atexit@plt+0x82e1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r0, #84, 22 @ 0x15000 │ │ │ │ + cmneq r0, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq r0, #100, 24 @ 0x6400 │ │ │ │ - movteq r8, #4868 @ 0x1304 │ │ │ │ + cmneq r0, #84, 24 @ 0x5400 │ │ │ │ + movteq r8, #4852 @ 0x12f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8401c4 <__cxa_atexit@plt+0x82e214> │ │ │ │ + bcc 8401d4 <__cxa_atexit@plt+0x82e224> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8401bc <__cxa_atexit@plt+0x82e20c> │ │ │ │ - ldr r3, [pc, #80] @ 8401cc <__cxa_atexit@plt+0x82e21c> │ │ │ │ + bhi 8401cc <__cxa_atexit@plt+0x82e21c> │ │ │ │ + ldr r3, [pc, #80] @ 8401dc <__cxa_atexit@plt+0x82e22c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 8401d0 <__cxa_atexit@plt+0x82e220> │ │ │ │ + ldr r7, [pc, #52] @ 8401e0 <__cxa_atexit@plt+0x82e230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 8401d4 <__cxa_atexit@plt+0x82e224> │ │ │ │ + ldr r7, [pc, #28] @ 8401e4 <__cxa_atexit@plt+0x82e234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r0, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmneq r0, #152, 26 @ 0x2600 │ │ │ │ - movteq r7, #4284 @ 0x10bc │ │ │ │ + cmneq r0, #136, 26 @ 0x2200 │ │ │ │ + movteq r7, #4268 @ 0x10ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840210 <__cxa_atexit@plt+0x82e260> │ │ │ │ - ldr r3, [pc, #32] @ 840218 <__cxa_atexit@plt+0x82e268> │ │ │ │ + bcc 840220 <__cxa_atexit@plt+0x82e270> │ │ │ │ + ldr r3, [pc, #32] @ 840228 <__cxa_atexit@plt+0x82e278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84021c <__cxa_atexit@plt+0x82e26c> │ │ │ │ + ldr r7, [pc, #16] @ 84022c <__cxa_atexit@plt+0x82e27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 20 @ 0x44000 │ │ │ │ - cmneq r0, #72, 26 @ 0x1200 │ │ │ │ - movteq r8, #4672 @ 0x1240 │ │ │ │ + cmneq r0, #52, 20 @ 0x34000 │ │ │ │ + cmneq r0, #56, 26 @ 0xe00 │ │ │ │ + movteq r8, #4656 @ 0x1230 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8402b4 <__cxa_atexit@plt+0x82e304> │ │ │ │ + bcc 8402c4 <__cxa_atexit@plt+0x82e314> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8402ac <__cxa_atexit@plt+0x82e2fc> │ │ │ │ - ldr r3, [pc, #108] @ 8402bc <__cxa_atexit@plt+0x82e30c> │ │ │ │ + bhi 8402bc <__cxa_atexit@plt+0x82e30c> │ │ │ │ + ldr r3, [pc, #108] @ 8402cc <__cxa_atexit@plt+0x82e31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 8402c0 <__cxa_atexit@plt+0x82e310> │ │ │ │ + ldr lr, [pc, #76] @ 8402d0 <__cxa_atexit@plt+0x82e320> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 8402c4 <__cxa_atexit@plt+0x82e314> │ │ │ │ + ldr r7, [pc, #68] @ 8402d4 <__cxa_atexit@plt+0x82e324> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 8402c8 <__cxa_atexit@plt+0x82e318> │ │ │ │ + ldr r7, [pc, #32] @ 8402d8 <__cxa_atexit@plt+0x82e328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r0, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r0, #168, 24 @ 0xa800 │ │ │ │ - movteq r8, #4728 @ 0x1278 │ │ │ │ + cmneq r0, #152, 24 @ 0x9800 │ │ │ │ + movteq r8, #4712 @ 0x1268 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840348 <__cxa_atexit@plt+0x82e398> │ │ │ │ + bcc 840358 <__cxa_atexit@plt+0x82e3a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r1, [pc, #68] @ 840350 <__cxa_atexit@plt+0x82e3a0> │ │ │ │ + ldr r1, [pc, #68] @ 840360 <__cxa_atexit@plt+0x82e3b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ tst r8, #3 │ │ │ │ - beq 84033c <__cxa_atexit@plt+0x82e38c> │ │ │ │ + beq 84034c <__cxa_atexit@plt+0x82e39c> │ │ │ │ mov r7, r8 │ │ │ │ - b 840360 <__cxa_atexit@plt+0x82e3b0> │ │ │ │ + b 840370 <__cxa_atexit@plt+0x82e3c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq r8, #4596 @ 0x11f4 │ │ │ │ + movteq r8, #4580 @ 0x11e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #15] │ │ │ │ ldr r3, [r3, #19] │ │ │ │ - ldr r0, [pc, #24] @ 840394 <__cxa_atexit@plt+0x82e3e4> │ │ │ │ + ldr r0, [pc, #24] @ 8403a4 <__cxa_atexit@plt+0x82e3f4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r8, #4528 @ 0x11b0 │ │ │ │ + movteq r8, #4512 @ 0x11a0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #24] @ 8403c4 <__cxa_atexit@plt+0x82e414> │ │ │ │ + ldr r0, [pc, #24] @ 8403d4 <__cxa_atexit@plt+0x82e424> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r8, #4480 @ 0x1180 │ │ │ │ + movteq r8, #4464 @ 0x1170 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8404c4 <__cxa_atexit@plt+0x82e514> │ │ │ │ + bhi 8404d4 <__cxa_atexit@plt+0x82e524> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr ip, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov fp, r4 │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #172] @ 8404d0 <__cxa_atexit@plt+0x82e520> │ │ │ │ + ldr r4, [pc, #172] @ 8404e0 <__cxa_atexit@plt+0x82e530> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ mov lr, r6 │ │ │ │ str r4, [lr, #-88]! @ 0xffffffa8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r4, [pc, #140] @ 8404d4 <__cxa_atexit@plt+0x82e524> │ │ │ │ + ldr r4, [pc, #140] @ 8404e4 <__cxa_atexit@plt+0x82e534> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r3, #-100]! @ 0xffffff9c │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r2, lr} │ │ │ │ str r9, [r6] │ │ │ │ str sl, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2144564,959 +2144568,959 @@ │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #64] @ 8404d8 <__cxa_atexit@plt+0x82e528> │ │ │ │ + ldr r7, [pc, #64] @ 8404e8 <__cxa_atexit@plt+0x82e538> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #52] @ 8404dc <__cxa_atexit@plt+0x82e52c> │ │ │ │ + ldr r7, [pc, #52] @ 8404ec <__cxa_atexit@plt+0x82e53c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-76]! @ 0xffffffb4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r7, [pc, #40] @ 8404e0 <__cxa_atexit@plt+0x82e530> │ │ │ │ + ldr r7, [pc, #40] @ 8404f0 <__cxa_atexit@plt+0x82e540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - cmneq r0, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r0, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840528 <__cxa_atexit@plt+0x82e578> │ │ │ │ - ldr r3, [pc, #48] @ 840530 <__cxa_atexit@plt+0x82e580> │ │ │ │ + bcc 840538 <__cxa_atexit@plt+0x82e588> │ │ │ │ + ldr r3, [pc, #48] @ 840540 <__cxa_atexit@plt+0x82e590> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 840534 <__cxa_atexit@plt+0x82e584> │ │ │ │ + ldr r2, [pc, #44] @ 840544 <__cxa_atexit@plt+0x82e594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 840520 <__cxa_atexit@plt+0x82e570> │ │ │ │ - b 840540 <__cxa_atexit@plt+0x82e590> │ │ │ │ + beq 840530 <__cxa_atexit@plt+0x82e580> │ │ │ │ + b 840550 <__cxa_atexit@plt+0x82e5a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, #52, 14 @ 0xd00000 │ │ │ │ + cmneq r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84058c <__cxa_atexit@plt+0x82e5dc> │ │ │ │ + bne 84059c <__cxa_atexit@plt+0x82e5ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8405a0 <__cxa_atexit@plt+0x82e5f0> │ │ │ │ - ldr r7, [pc, #76] @ 8405b0 <__cxa_atexit@plt+0x82e600> │ │ │ │ + bhi 8405b0 <__cxa_atexit@plt+0x82e600> │ │ │ │ + ldr r7, [pc, #76] @ 8405c0 <__cxa_atexit@plt+0x82e610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #68] @ 8405b4 <__cxa_atexit@plt+0x82e604> │ │ │ │ + ldr r3, [pc, #68] @ 8405c4 <__cxa_atexit@plt+0x82e614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #60] @ 8405b8 <__cxa_atexit@plt+0x82e608> │ │ │ │ + ldr r2, [pc, #60] @ 8405c8 <__cxa_atexit@plt+0x82e618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8405ac <__cxa_atexit@plt+0x82e5fc> │ │ │ │ + ldr r7, [pc, #24] @ 8405bc <__cxa_atexit@plt+0x82e60c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #28, 14 @ 0x700000 │ │ │ │ - cmneq r0, #76, 14 @ 0x1300000 │ │ │ │ - cmneq r0, #168, 24 @ 0xa800 │ │ │ │ - cmneq r0, #56, 14 @ 0xe00000 │ │ │ │ - movteq r7, #6012 @ 0x177c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #12, 14 @ 0x300000 │ │ │ │ + cmneq r0, #60, 14 @ 0xf00000 │ │ │ │ + cmneq r0, #152, 24 @ 0x9800 │ │ │ │ + cmneq r0, #40, 14 @ 0xa00000 │ │ │ │ + movteq r7, #5996 @ 0x176c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84067c <__cxa_atexit@plt+0x82e6cc> │ │ │ │ + bcc 84068c <__cxa_atexit@plt+0x82e6dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840674 <__cxa_atexit@plt+0x82e6c4> │ │ │ │ - ldr lr, [pc, #152] @ 840684 <__cxa_atexit@plt+0x82e6d4> │ │ │ │ + bhi 840684 <__cxa_atexit@plt+0x82e6d4> │ │ │ │ + ldr lr, [pc, #152] @ 840694 <__cxa_atexit@plt+0x82e6e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #148] @ 840688 <__cxa_atexit@plt+0x82e6d8> │ │ │ │ + ldr r2, [pc, #148] @ 840698 <__cxa_atexit@plt+0x82e6e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r2, r6, #18 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r1, [pc, #128] @ 84068c <__cxa_atexit@plt+0x82e6dc> │ │ │ │ + ldr r1, [pc, #128] @ 84069c <__cxa_atexit@plt+0x82e6ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r8, [pc, #116] @ 840690 <__cxa_atexit@plt+0x82e6e0> │ │ │ │ + ldr r8, [pc, #116] @ 8406a0 <__cxa_atexit@plt+0x82e6f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r6, #30 │ │ │ │ - ldr r0, [pc, #108] @ 840694 <__cxa_atexit@plt+0x82e6e4> │ │ │ │ + ldr r0, [pc, #108] @ 8406a4 <__cxa_atexit@plt+0x82e6f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r3, [pc, #100] @ 840698 <__cxa_atexit@plt+0x82e6e8> │ │ │ │ + ldr r3, [pc, #100] @ 8406a8 <__cxa_atexit@plt+0x82e6f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #92] @ 84069c <__cxa_atexit@plt+0x82e6ec> │ │ │ │ + ldr r2, [pc, #92] @ 8406ac <__cxa_atexit@plt+0x82e6fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r7, r6, #28 │ │ │ │ stm r7, {r2, r3, r8} │ │ │ │ sub r2, r6, #16 │ │ │ │ stm r2, {r0, r1, r8} │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-44]! @ 0xffffffd4 │ │ │ │ sub r8, r6, #6 │ │ │ │ - ldr r7, [pc, #48] @ 8406a0 <__cxa_atexit@plt+0x82e6f0> │ │ │ │ + ldr r7, [pc, #48] @ 8406b0 <__cxa_atexit@plt+0x82e700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq r0, #72, 12 @ 0x4800000 │ │ │ │ - cmneq r0, #8, 24 @ 0x800 │ │ │ │ - cmneq r0, #152, 12 @ 0x9800000 │ │ │ │ - cmneq r0, #232, 22 @ 0x3a000 │ │ │ │ - cmneq r0, #124, 12 @ 0x7c00000 │ │ │ │ - cmneq r0, #148, 28 @ 0x940 │ │ │ │ - cmneq r0, #160, 16 @ 0xa00000 │ │ │ │ - movteq r7, #7496 @ 0x1d48 │ │ │ │ + cmneq r0, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r0, #248, 22 @ 0x3e000 │ │ │ │ + cmneq r0, #136, 12 @ 0x8800000 │ │ │ │ + cmneq r0, #216, 22 @ 0x36000 │ │ │ │ + cmneq r0, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq r0, #132, 28 @ 0x840 │ │ │ │ + cmneq r0, #144, 16 @ 0x900000 │ │ │ │ + movteq r7, #7480 @ 0x1d38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8406dc <__cxa_atexit@plt+0x82e72c> │ │ │ │ - ldr r3, [pc, #32] @ 8406e4 <__cxa_atexit@plt+0x82e734> │ │ │ │ + bcc 8406ec <__cxa_atexit@plt+0x82e73c> │ │ │ │ + ldr r3, [pc, #32] @ 8406f4 <__cxa_atexit@plt+0x82e744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8406e8 <__cxa_atexit@plt+0x82e738> │ │ │ │ + ldr r7, [pc, #16] @ 8406f8 <__cxa_atexit@plt+0x82e748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #120, 10 @ 0x1e000000 │ │ │ │ - cmneq r0, #176, 10 @ 0x2c000000 │ │ │ │ - movteq r7, #7408 @ 0x1cf0 │ │ │ │ + cmneq r0, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq r0, #160, 10 @ 0x28000000 │ │ │ │ + movteq r7, #7392 @ 0x1ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840728 <__cxa_atexit@plt+0x82e778> │ │ │ │ - ldr r3, [pc, #36] @ 840730 <__cxa_atexit@plt+0x82e780> │ │ │ │ + bcc 840738 <__cxa_atexit@plt+0x82e788> │ │ │ │ + ldr r3, [pc, #36] @ 840740 <__cxa_atexit@plt+0x82e790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 840734 <__cxa_atexit@plt+0x82e784> │ │ │ │ + ldr r7, [pc, #24] @ 840744 <__cxa_atexit@plt+0x82e794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 840738 <__cxa_atexit@plt+0x82e788> │ │ │ │ + ldr r8, [pc, #20] @ 840748 <__cxa_atexit@plt+0x82e798> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ - cmneq r0, #192, 6 │ │ │ │ - cmneq r0, #196, 4 @ 0x4000000c │ │ │ │ - movteq r7, #7356 @ 0x1cbc │ │ │ │ + cmneq r0, #32, 10 @ 0x8000000 │ │ │ │ + cmneq r0, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r0, #180, 4 @ 0x4000000b │ │ │ │ + movteq r7, #7340 @ 0x1cac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8407b0 <__cxa_atexit@plt+0x82e800> │ │ │ │ + bcc 8407c0 <__cxa_atexit@plt+0x82e810> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8407a8 <__cxa_atexit@plt+0x82e7f8> │ │ │ │ - ldr r3, [pc, #76] @ 8407b8 <__cxa_atexit@plt+0x82e808> │ │ │ │ + bhi 8407b8 <__cxa_atexit@plt+0x82e808> │ │ │ │ + ldr r3, [pc, #76] @ 8407c8 <__cxa_atexit@plt+0x82e818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 8407bc <__cxa_atexit@plt+0x82e80c> │ │ │ │ + ldr r2, [pc, #72] @ 8407cc <__cxa_atexit@plt+0x82e81c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 8407c0 <__cxa_atexit@plt+0x82e810> │ │ │ │ + ldr r2, [pc, #56] @ 8407d0 <__cxa_atexit@plt+0x82e820> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 8407c4 <__cxa_atexit@plt+0x82e814> │ │ │ │ + ldr r7, [pc, #32] @ 8407d4 <__cxa_atexit@plt+0x82e824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r0, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r0, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmneq r0, #172, 8 @ 0xac000000 │ │ │ │ + cmneq r0, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8407f8 <__cxa_atexit@plt+0x82e848> │ │ │ │ - ldr r3, [pc, #28] @ 840800 <__cxa_atexit@plt+0x82e850> │ │ │ │ + bcc 840808 <__cxa_atexit@plt+0x82e858> │ │ │ │ + ldr r3, [pc, #28] @ 840810 <__cxa_atexit@plt+0x82e860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #88, 8 @ 0x58000000 │ │ │ │ - movteq r7, #7076 @ 0x1ba4 │ │ │ │ + cmneq r0, #72, 8 @ 0x48000000 │ │ │ │ + movteq r7, #7060 @ 0x1b94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84083c <__cxa_atexit@plt+0x82e88c> │ │ │ │ - ldr r3, [pc, #32] @ 840844 <__cxa_atexit@plt+0x82e894> │ │ │ │ + bcc 84084c <__cxa_atexit@plt+0x82e89c> │ │ │ │ + ldr r3, [pc, #32] @ 840854 <__cxa_atexit@plt+0x82e8a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 840848 <__cxa_atexit@plt+0x82e898> │ │ │ │ + ldr r7, [pc, #16] @ 840858 <__cxa_atexit@plt+0x82e8a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #24, 8 @ 0x18000000 │ │ │ │ - cmneq r0, #172, 18 @ 0x2b0000 │ │ │ │ - movteq r7, #6984 @ 0x1b48 │ │ │ │ + cmneq r0, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r0, #156, 18 @ 0x270000 │ │ │ │ + movteq r7, #6968 @ 0x1b38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840890 <__cxa_atexit@plt+0x82e8e0> │ │ │ │ - ldr r3, [pc, #44] @ 840898 <__cxa_atexit@plt+0x82e8e8> │ │ │ │ + bcc 8408a0 <__cxa_atexit@plt+0x82e8f0> │ │ │ │ + ldr r3, [pc, #44] @ 8408a8 <__cxa_atexit@plt+0x82e8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 84089c <__cxa_atexit@plt+0x82e8ec> │ │ │ │ + ldr r7, [pc, #32] @ 8408ac <__cxa_atexit@plt+0x82e8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 8408a0 <__cxa_atexit@plt+0x82e8f0> │ │ │ │ + ldr r8, [pc, #28] @ 8408b0 <__cxa_atexit@plt+0x82e900> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 8408a4 <__cxa_atexit@plt+0x82e8f4> │ │ │ │ + ldr r9, [pc, #24] @ 8408b4 <__cxa_atexit@plt+0x82e904> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #208, 6 @ 0x40000003 │ │ │ │ - cmneq r0, #216, 30 @ 0x360 │ │ │ │ - cmneq r0, #76, 26 @ 0x1300 │ │ │ │ - cmneq r0, #52, 10 @ 0xd000000 │ │ │ │ - movteq r7, #6924 @ 0x1b0c │ │ │ │ + cmneq r0, #192, 6 │ │ │ │ + cmneq r0, #200, 30 @ 0x320 │ │ │ │ + cmneq r0, #60, 26 @ 0xf00 │ │ │ │ + cmneq r0, #36, 10 @ 0x9000000 │ │ │ │ + movteq r7, #6908 @ 0x1afc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84091c <__cxa_atexit@plt+0x82e96c> │ │ │ │ + bcc 84092c <__cxa_atexit@plt+0x82e97c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840914 <__cxa_atexit@plt+0x82e964> │ │ │ │ - ldr r3, [pc, #76] @ 840924 <__cxa_atexit@plt+0x82e974> │ │ │ │ + bhi 840924 <__cxa_atexit@plt+0x82e974> │ │ │ │ + ldr r3, [pc, #76] @ 840934 <__cxa_atexit@plt+0x82e984> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 840928 <__cxa_atexit@plt+0x82e978> │ │ │ │ + ldr r2, [pc, #72] @ 840938 <__cxa_atexit@plt+0x82e988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 84092c <__cxa_atexit@plt+0x82e97c> │ │ │ │ + ldr r2, [pc, #56] @ 84093c <__cxa_atexit@plt+0x82e98c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 840930 <__cxa_atexit@plt+0x82e980> │ │ │ │ + ldr r7, [pc, #32] @ 840940 <__cxa_atexit@plt+0x82e990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r0, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmneq r0, #64, 6 │ │ │ │ - movteq r6, #5852 @ 0x16dc │ │ │ │ + cmneq r0, #48, 6 @ 0xc0000000 │ │ │ │ + movteq r6, #5836 @ 0x16cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840968 <__cxa_atexit@plt+0x82e9b8> │ │ │ │ - ldr r3, [pc, #28] @ 840970 <__cxa_atexit@plt+0x82e9c0> │ │ │ │ + bcc 840978 <__cxa_atexit@plt+0x82e9c8> │ │ │ │ + ldr r3, [pc, #28] @ 840980 <__cxa_atexit@plt+0x82e9d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 840974 <__cxa_atexit@plt+0x82e9c4> │ │ │ │ + ldr r8, [pc, #16] @ 840984 <__cxa_atexit@plt+0x82e9d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #232, 4 @ 0x8000000e │ │ │ │ - cmneq r0, #64, 8 @ 0x40000000 │ │ │ │ + cmneq r0, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r0, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r7, #6644 @ 0x19f4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r7, #6628 @ 0x19e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840a1c <__cxa_atexit@plt+0x82ea6c> │ │ │ │ + bcc 840a2c <__cxa_atexit@plt+0x82ea7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840a14 <__cxa_atexit@plt+0x82ea64> │ │ │ │ - ldr r3, [pc, #100] @ 840a24 <__cxa_atexit@plt+0x82ea74> │ │ │ │ + bhi 840a24 <__cxa_atexit@plt+0x82ea74> │ │ │ │ + ldr r3, [pc, #100] @ 840a34 <__cxa_atexit@plt+0x82ea84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 840a28 <__cxa_atexit@plt+0x82ea78> │ │ │ │ + ldr r2, [pc, #96] @ 840a38 <__cxa_atexit@plt+0x82ea88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 840a2c <__cxa_atexit@plt+0x82ea7c> │ │ │ │ + ldr r1, [pc, #92] @ 840a3c <__cxa_atexit@plt+0x82ea8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #76] @ 840a30 <__cxa_atexit@plt+0x82ea80> │ │ │ │ + ldr r2, [pc, #76] @ 840a40 <__cxa_atexit@plt+0x82ea90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #52] @ 840a34 <__cxa_atexit@plt+0x82ea84> │ │ │ │ + ldr r7, [pc, #52] @ 840a44 <__cxa_atexit@plt+0x82ea94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 840a38 <__cxa_atexit@plt+0x82ea88> │ │ │ │ + ldr r7, [pc, #40] @ 840a48 <__cxa_atexit@plt+0x82ea98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmneq r0, #120, 6 @ 0xe0000001 │ │ │ │ - cmneq r0, #88, 4 @ 0x80000005 │ │ │ │ - cmneq r0, #60, 6 @ 0xf0000000 │ │ │ │ - cmneq r0, #168, 10 @ 0x2a000000 │ │ │ │ - movteq r7, #6436 @ 0x1924 │ │ │ │ + cmneq r0, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r0, #72, 4 @ 0x80000004 │ │ │ │ + cmneq r0, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq r0, #152, 10 @ 0x26000000 │ │ │ │ + movteq r7, #6420 @ 0x1914 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840a84 <__cxa_atexit@plt+0x82ead4> │ │ │ │ - ldr r3, [pc, #48] @ 840a8c <__cxa_atexit@plt+0x82eadc> │ │ │ │ + bcc 840a94 <__cxa_atexit@plt+0x82eae4> │ │ │ │ + ldr r3, [pc, #48] @ 840a9c <__cxa_atexit@plt+0x82eaec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 840a90 <__cxa_atexit@plt+0x82eae0> │ │ │ │ + ldr r3, [pc, #36] @ 840aa0 <__cxa_atexit@plt+0x82eaf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 840a94 <__cxa_atexit@plt+0x82eae4> │ │ │ │ + ldr r8, [pc, #24] @ 840aa4 <__cxa_atexit@plt+0x82eaf4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #224, 2 @ 0x38 │ │ │ │ - cmneq r0, #136, 16 @ 0x880000 │ │ │ │ - cmneq r0, #108, 30 @ 0x1b0 │ │ │ │ - movteq r7, #6316 @ 0x18ac │ │ │ │ + cmneq r0, #208, 2 @ 0x34 │ │ │ │ + cmneq r0, #120, 16 @ 0x780000 │ │ │ │ + cmneq r0, #92, 30 @ 0x170 │ │ │ │ + movteq r7, #6300 @ 0x189c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840ad0 <__cxa_atexit@plt+0x82eb20> │ │ │ │ - ldr r3, [pc, #32] @ 840ad8 <__cxa_atexit@plt+0x82eb28> │ │ │ │ + bcc 840ae0 <__cxa_atexit@plt+0x82eb30> │ │ │ │ + ldr r3, [pc, #32] @ 840ae8 <__cxa_atexit@plt+0x82eb38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 840adc <__cxa_atexit@plt+0x82eb2c> │ │ │ │ + ldr r7, [pc, #16] @ 840aec <__cxa_atexit@plt+0x82eb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #132, 2 @ 0x21 │ │ │ │ - cmneq r0, #100, 16 @ 0x640000 │ │ │ │ + cmneq r0, #116, 2 │ │ │ │ + cmneq r0, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movteq r7, #6232 @ 0x1858 │ │ │ │ + movteq r7, #6216 @ 0x1848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840b6c <__cxa_atexit@plt+0x82ebbc> │ │ │ │ + bcc 840b7c <__cxa_atexit@plt+0x82ebcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840b64 <__cxa_atexit@plt+0x82ebb4> │ │ │ │ - ldr r3, [pc, #76] @ 840b74 <__cxa_atexit@plt+0x82ebc4> │ │ │ │ + bhi 840b74 <__cxa_atexit@plt+0x82ebc4> │ │ │ │ + ldr r3, [pc, #76] @ 840b84 <__cxa_atexit@plt+0x82ebd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 840b78 <__cxa_atexit@plt+0x82ebc8> │ │ │ │ + ldr r2, [pc, #72] @ 840b88 <__cxa_atexit@plt+0x82ebd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 840b7c <__cxa_atexit@plt+0x82ebcc> │ │ │ │ + ldr r2, [pc, #56] @ 840b8c <__cxa_atexit@plt+0x82ebdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 840b80 <__cxa_atexit@plt+0x82ebd0> │ │ │ │ + ldr r7, [pc, #32] @ 840b90 <__cxa_atexit@plt+0x82ebe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq r0, #12, 2 │ │ │ │ + cmneq r0, #252 @ 0xfc │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #240 @ 0xf0 │ │ │ │ + cmneq r0, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840bb8 <__cxa_atexit@plt+0x82ec08> │ │ │ │ - ldr r7, [pc, #32] @ 840bc8 <__cxa_atexit@plt+0x82ec18> │ │ │ │ + bhi 840bc8 <__cxa_atexit@plt+0x82ec18> │ │ │ │ + ldr r7, [pc, #32] @ 840bd8 <__cxa_atexit@plt+0x82ec28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #120, 6 @ 0xe0000001 │ │ │ │ - movteq r7, #6008 @ 0x1778 │ │ │ │ + cmneq r0, #104, 6 @ 0xa0000001 │ │ │ │ + movteq r7, #5992 @ 0x1768 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840c04 <__cxa_atexit@plt+0x82ec54> │ │ │ │ - ldr r3, [pc, #32] @ 840c0c <__cxa_atexit@plt+0x82ec5c> │ │ │ │ + bcc 840c14 <__cxa_atexit@plt+0x82ec64> │ │ │ │ + ldr r3, [pc, #32] @ 840c1c <__cxa_atexit@plt+0x82ec6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 840c10 <__cxa_atexit@plt+0x82ec60> │ │ │ │ + ldr r7, [pc, #16] @ 840c20 <__cxa_atexit@plt+0x82ec70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #80 @ 0x50 │ │ │ │ - cmneq r0, #48, 14 @ 0xc00000 │ │ │ │ + cmneq r0, #64 @ 0x40 │ │ │ │ + cmneq r0, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movteq r7, #5924 @ 0x1724 │ │ │ │ + movteq r7, #5908 @ 0x1714 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840ca0 <__cxa_atexit@plt+0x82ecf0> │ │ │ │ + bcc 840cb0 <__cxa_atexit@plt+0x82ed00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840c98 <__cxa_atexit@plt+0x82ece8> │ │ │ │ - ldr r3, [pc, #76] @ 840ca8 <__cxa_atexit@plt+0x82ecf8> │ │ │ │ + bhi 840ca8 <__cxa_atexit@plt+0x82ecf8> │ │ │ │ + ldr r3, [pc, #76] @ 840cb8 <__cxa_atexit@plt+0x82ed08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 840cac <__cxa_atexit@plt+0x82ecfc> │ │ │ │ + ldr r2, [pc, #72] @ 840cbc <__cxa_atexit@plt+0x82ed0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 840cb0 <__cxa_atexit@plt+0x82ed00> │ │ │ │ + ldr r2, [pc, #56] @ 840cc0 <__cxa_atexit@plt+0x82ed10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 840cb4 <__cxa_atexit@plt+0x82ed04> │ │ │ │ + ldr r7, [pc, #32] @ 840cc4 <__cxa_atexit@plt+0x82ed14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmneq r0, #216, 30 @ 0x360 │ │ │ │ + cmneq r0, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmneq r0, #188, 30 @ 0x2f0 │ │ │ │ + cmneq r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840cec <__cxa_atexit@plt+0x82ed3c> │ │ │ │ - ldr r7, [pc, #32] @ 840cfc <__cxa_atexit@plt+0x82ed4c> │ │ │ │ + bhi 840cfc <__cxa_atexit@plt+0x82ed4c> │ │ │ │ + ldr r7, [pc, #32] @ 840d0c <__cxa_atexit@plt+0x82ed5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72, 4 @ 0x80000004 │ │ │ │ - movteq r7, #5744 @ 0x1670 │ │ │ │ + cmneq r0, #56, 4 @ 0x80000003 │ │ │ │ + movteq r7, #5728 @ 0x1660 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840d78 <__cxa_atexit@plt+0x82edc8> │ │ │ │ + bcc 840d88 <__cxa_atexit@plt+0x82edd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840d70 <__cxa_atexit@plt+0x82edc0> │ │ │ │ - ldr r3, [pc, #80] @ 840d80 <__cxa_atexit@plt+0x82edd0> │ │ │ │ + bhi 840d80 <__cxa_atexit@plt+0x82edd0> │ │ │ │ + ldr r3, [pc, #80] @ 840d90 <__cxa_atexit@plt+0x82ede0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 840d84 <__cxa_atexit@plt+0x82edd4> │ │ │ │ + ldr r2, [pc, #76] @ 840d94 <__cxa_atexit@plt+0x82ede4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #56] @ 840d88 <__cxa_atexit@plt+0x82edd8> │ │ │ │ + ldr r0, [pc, #56] @ 840d98 <__cxa_atexit@plt+0x82ede8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 840d8c <__cxa_atexit@plt+0x82eddc> │ │ │ │ + ldr r7, [pc, #32] @ 840d9c <__cxa_atexit@plt+0x82edec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, #4, 30 │ │ │ │ + cmneq r0, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - cmneq r0, #248, 30 @ 0x3e0 │ │ │ │ - movteq r7, #5568 @ 0x15c0 │ │ │ │ + cmneq r0, #232, 30 @ 0x3a0 │ │ │ │ + movteq r7, #5552 @ 0x15b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 840dd0 <__cxa_atexit@plt+0x82ee20> │ │ │ │ + bne 840de0 <__cxa_atexit@plt+0x82ee30> │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 840e0c <__cxa_atexit@plt+0x82ee5c> │ │ │ │ - ldr r7, [pc, #96] @ 840e24 <__cxa_atexit@plt+0x82ee74> │ │ │ │ + bhi 840e1c <__cxa_atexit@plt+0x82ee6c> │ │ │ │ + ldr r7, [pc, #96] @ 840e34 <__cxa_atexit@plt+0x82ee84> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ 840e28 <__cxa_atexit@plt+0x82ee78> │ │ │ │ + ldr r2, [pc, #92] @ 840e38 <__cxa_atexit@plt+0x82ee88> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 840de8 <__cxa_atexit@plt+0x82ee38> │ │ │ │ + b 840df8 <__cxa_atexit@plt+0x82ee48> │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 840e0c <__cxa_atexit@plt+0x82ee5c> │ │ │ │ - ldr r7, [pc, #56] @ 840e18 <__cxa_atexit@plt+0x82ee68> │ │ │ │ + bhi 840e1c <__cxa_atexit@plt+0x82ee6c> │ │ │ │ + ldr r7, [pc, #56] @ 840e28 <__cxa_atexit@plt+0x82ee78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 840e1c <__cxa_atexit@plt+0x82ee6c> │ │ │ │ + ldr r2, [pc, #52] @ 840e2c <__cxa_atexit@plt+0x82ee7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r7, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #24] @ 840e20 <__cxa_atexit@plt+0x82ee70> │ │ │ │ + ldr r7, [pc, #24] @ 840e30 <__cxa_atexit@plt+0x82ee80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - cmneq r0, #72, 28 @ 0x480 │ │ │ │ + cmneq r0, #56, 28 @ 0x380 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840e60 <__cxa_atexit@plt+0x82eeb0> │ │ │ │ - ldr r7, [pc, #32] @ 840e70 <__cxa_atexit@plt+0x82eec0> │ │ │ │ + bhi 840e70 <__cxa_atexit@plt+0x82eec0> │ │ │ │ + ldr r7, [pc, #32] @ 840e80 <__cxa_atexit@plt+0x82eed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #144 @ 0x90 │ │ │ │ - movteq r7, #5456 @ 0x1550 │ │ │ │ + cmneq r0, #128 @ 0x80 │ │ │ │ + movteq r7, #5440 @ 0x1540 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 840f10 <__cxa_atexit@plt+0x82ef60> │ │ │ │ + bcc 840f20 <__cxa_atexit@plt+0x82ef70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840f08 <__cxa_atexit@plt+0x82ef58> │ │ │ │ - ldr r3, [pc, #112] @ 840f18 <__cxa_atexit@plt+0x82ef68> │ │ │ │ + bhi 840f18 <__cxa_atexit@plt+0x82ef68> │ │ │ │ + ldr r3, [pc, #112] @ 840f28 <__cxa_atexit@plt+0x82ef78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #108] @ 840f1c <__cxa_atexit@plt+0x82ef6c> │ │ │ │ + ldr r2, [pc, #108] @ 840f2c <__cxa_atexit@plt+0x82ef7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 840f20 <__cxa_atexit@plt+0x82ef70> │ │ │ │ + ldr lr, [pc, #104] @ 840f30 <__cxa_atexit@plt+0x82ef80> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #92] @ 840f24 <__cxa_atexit@plt+0x82ef74> │ │ │ │ + ldr sl, [pc, #92] @ 840f34 <__cxa_atexit@plt+0x82ef84> │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r6, #-8] │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 840f28 <__cxa_atexit@plt+0x82ef78> │ │ │ │ + ldr r7, [pc, #36] @ 840f38 <__cxa_atexit@plt+0x82ef88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - cmneq r0, #76, 26 @ 0x1300 │ │ │ │ - movteq r7, #5188 @ 0x1444 │ │ │ │ + cmneq r0, #60, 26 @ 0xf00 │ │ │ │ + movteq r7, #5172 @ 0x1434 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 840f9c <__cxa_atexit@plt+0x82efec> │ │ │ │ + bne 840fac <__cxa_atexit@plt+0x82effc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 840fb0 <__cxa_atexit@plt+0x82f000> │ │ │ │ + bhi 840fc0 <__cxa_atexit@plt+0x82f010> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #88] @ 840fc0 <__cxa_atexit@plt+0x82f010> │ │ │ │ + ldr r1, [pc, #88] @ 840fd0 <__cxa_atexit@plt+0x82f020> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 840fc4 <__cxa_atexit@plt+0x82f014> │ │ │ │ + ldr r0, [pc, #84] @ 840fd4 <__cxa_atexit@plt+0x82f024> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #48] @ 840fc8 <__cxa_atexit@plt+0x82f018> │ │ │ │ + ldr r7, [pc, #48] @ 840fd8 <__cxa_atexit@plt+0x82f028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 840fbc <__cxa_atexit@plt+0x82f00c> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 840fcc <__cxa_atexit@plt+0x82f01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #64, 30 @ 0x100 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmneq r0, #184, 24 @ 0xb800 │ │ │ │ - movteq r7, #5184 @ 0x1440 │ │ │ │ + cmneq r0, #168, 24 @ 0xa800 │ │ │ │ + movteq r7, #5168 @ 0x1430 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841050 <__cxa_atexit@plt+0x82f0a0> │ │ │ │ + bcc 841060 <__cxa_atexit@plt+0x82f0b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841048 <__cxa_atexit@plt+0x82f098> │ │ │ │ - ldr r3, [pc, #92] @ 841058 <__cxa_atexit@plt+0x82f0a8> │ │ │ │ + bhi 841058 <__cxa_atexit@plt+0x82f0a8> │ │ │ │ + ldr r3, [pc, #92] @ 841068 <__cxa_atexit@plt+0x82f0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84105c <__cxa_atexit@plt+0x82f0ac> │ │ │ │ + ldr r2, [pc, #88] @ 84106c <__cxa_atexit@plt+0x82f0bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 841060 <__cxa_atexit@plt+0x82f0b0> │ │ │ │ + ldr r0, [pc, #64] @ 841070 <__cxa_atexit@plt+0x82f0c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #32] @ 841064 <__cxa_atexit@plt+0x82f0b4> │ │ │ │ + ldr r7, [pc, #32] @ 841074 <__cxa_atexit@plt+0x82f0c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq r0, #56, 24 @ 0x3800 │ │ │ │ + cmneq r0, #40, 24 @ 0x2800 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ - cmneq r0, #216, 2 @ 0x36 │ │ │ │ - movteq r7, #5048 @ 0x13b8 │ │ │ │ + cmneq r0, #200, 2 @ 0x32 │ │ │ │ + movteq r7, #5032 @ 0x13a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8410e0 <__cxa_atexit@plt+0x82f130> │ │ │ │ + bcc 8410f0 <__cxa_atexit@plt+0x82f140> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8410d8 <__cxa_atexit@plt+0x82f128> │ │ │ │ - ldr r3, [pc, #80] @ 8410e8 <__cxa_atexit@plt+0x82f138> │ │ │ │ + bhi 8410e8 <__cxa_atexit@plt+0x82f138> │ │ │ │ + ldr r3, [pc, #80] @ 8410f8 <__cxa_atexit@plt+0x82f148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 8410ec <__cxa_atexit@plt+0x82f13c> │ │ │ │ + ldr r1, [pc, #56] @ 8410fc <__cxa_atexit@plt+0x82f14c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ 8410f0 <__cxa_atexit@plt+0x82f140> │ │ │ │ + ldr r7, [pc, #36] @ 841100 <__cxa_atexit@plt+0x82f150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8410f4 <__cxa_atexit@plt+0x82f144> │ │ │ │ + ldr r8, [pc, #32] @ 841104 <__cxa_atexit@plt+0x82f154> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #164, 22 @ 0x29000 │ │ │ │ + cmneq r0, #148, 22 @ 0x25000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq r0, #132, 22 @ 0x21000 │ │ │ │ - cmneq r0, #84, 14 @ 0x1500000 │ │ │ │ - movteq r7, #4656 @ 0x1230 │ │ │ │ + cmneq r0, #116, 22 @ 0x1d000 │ │ │ │ + cmneq r0, #68, 14 @ 0x1100000 │ │ │ │ + movteq r7, #4640 @ 0x1220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841130 <__cxa_atexit@plt+0x82f180> │ │ │ │ - ldr r3, [pc, #32] @ 841138 <__cxa_atexit@plt+0x82f188> │ │ │ │ + bcc 841140 <__cxa_atexit@plt+0x82f190> │ │ │ │ + ldr r3, [pc, #32] @ 841148 <__cxa_atexit@plt+0x82f198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84113c <__cxa_atexit@plt+0x82f18c> │ │ │ │ + ldr r7, [pc, #16] @ 84114c <__cxa_atexit@plt+0x82f19c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #36, 22 @ 0x9000 │ │ │ │ - cmneq r0, #160 @ 0xa0 │ │ │ │ - movteq r7, #4560 @ 0x11d0 │ │ │ │ + cmneq r0, #20, 22 @ 0x5000 │ │ │ │ + cmneq r0, #144 @ 0x90 │ │ │ │ + movteq r7, #4544 @ 0x11c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841174 <__cxa_atexit@plt+0x82f1c4> │ │ │ │ - ldr r3, [pc, #28] @ 84117c <__cxa_atexit@plt+0x82f1cc> │ │ │ │ + bcc 841184 <__cxa_atexit@plt+0x82f1d4> │ │ │ │ + ldr r3, [pc, #28] @ 84118c <__cxa_atexit@plt+0x82f1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8412ec <__cxa_atexit@plt+0x82f33c> │ │ │ │ + b 8412fc <__cxa_atexit@plt+0x82f34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #220, 20 @ 0xdc000 │ │ │ │ - movteq r7, #4496 @ 0x1190 │ │ │ │ + cmneq r0, #204, 20 @ 0xcc000 │ │ │ │ + movteq r7, #4480 @ 0x1180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8411b4 <__cxa_atexit@plt+0x82f204> │ │ │ │ - ldr r3, [pc, #28] @ 8411bc <__cxa_atexit@plt+0x82f20c> │ │ │ │ + bcc 8411c4 <__cxa_atexit@plt+0x82f214> │ │ │ │ + ldr r3, [pc, #28] @ 8411cc <__cxa_atexit@plt+0x82f21c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8412ec <__cxa_atexit@plt+0x82f33c> │ │ │ │ + b 8412fc <__cxa_atexit@plt+0x82f34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 20 @ 0x9c000 │ │ │ │ - movteq r7, #4420 @ 0x1144 │ │ │ │ + cmneq r0, #140, 20 @ 0x8c000 │ │ │ │ + movteq r7, #4404 @ 0x1134 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8411fc <__cxa_atexit@plt+0x82f24c> │ │ │ │ - ldr r3, [pc, #36] @ 841204 <__cxa_atexit@plt+0x82f254> │ │ │ │ + bcc 84120c <__cxa_atexit@plt+0x82f25c> │ │ │ │ + ldr r3, [pc, #36] @ 841214 <__cxa_atexit@plt+0x82f264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 841208 <__cxa_atexit@plt+0x82f258> │ │ │ │ + ldr r7, [pc, #16] @ 841218 <__cxa_atexit@plt+0x82f268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 20 @ 0x5c000 │ │ │ │ - cmneq r0, #32, 24 @ 0x2000 │ │ │ │ - movteq r7, #4328 @ 0x10e8 │ │ │ │ + cmneq r0, #76, 20 @ 0x4c000 │ │ │ │ + cmneq r0, #16, 24 @ 0x1000 │ │ │ │ + movteq r7, #4312 @ 0x10d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841248 <__cxa_atexit@plt+0x82f298> │ │ │ │ - ldr r3, [pc, #36] @ 841250 <__cxa_atexit@plt+0x82f2a0> │ │ │ │ + bcc 841258 <__cxa_atexit@plt+0x82f2a8> │ │ │ │ + ldr r3, [pc, #36] @ 841260 <__cxa_atexit@plt+0x82f2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 841254 <__cxa_atexit@plt+0x82f2a4> │ │ │ │ + ldr r7, [pc, #24] @ 841264 <__cxa_atexit@plt+0x82f2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 841258 <__cxa_atexit@plt+0x82f2a8> │ │ │ │ + ldr r8, [pc, #20] @ 841268 <__cxa_atexit@plt+0x82f2b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #16, 20 @ 0x10000 │ │ │ │ - cmneq r0, #32, 30 @ 0x80 │ │ │ │ - cmneq r0, #44, 24 @ 0x2c00 │ │ │ │ - movteq r7, #4276 @ 0x10b4 │ │ │ │ + cmneq r0, #0, 20 │ │ │ │ + cmneq r0, #16, 30 @ 0x40 │ │ │ │ + cmneq r0, #28, 24 @ 0x1c00 │ │ │ │ + movteq r7, #4260 @ 0x10a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841290 <__cxa_atexit@plt+0x82f2e0> │ │ │ │ - ldr r3, [pc, #28] @ 841298 <__cxa_atexit@plt+0x82f2e8> │ │ │ │ + bcc 8412a0 <__cxa_atexit@plt+0x82f2f0> │ │ │ │ + ldr r3, [pc, #28] @ 8412a8 <__cxa_atexit@plt+0x82f2f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8412ec <__cxa_atexit@plt+0x82f33c> │ │ │ │ + b 8412fc <__cxa_atexit@plt+0x82f34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 18 @ 0x300000 │ │ │ │ - movteq r7, #4212 @ 0x1074 │ │ │ │ + cmneq r0, #176, 18 @ 0x2c0000 │ │ │ │ + movteq r7, #4196 @ 0x1064 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8412d0 <__cxa_atexit@plt+0x82f320> │ │ │ │ - ldr r3, [pc, #28] @ 8412d8 <__cxa_atexit@plt+0x82f328> │ │ │ │ + bcc 8412e0 <__cxa_atexit@plt+0x82f330> │ │ │ │ + ldr r3, [pc, #28] @ 8412e8 <__cxa_atexit@plt+0x82f338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8412ec <__cxa_atexit@plt+0x82f33c> │ │ │ │ + b 8412fc <__cxa_atexit@plt+0x82f34c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 18 @ 0x200000 │ │ │ │ - movteq r7, #4144 @ 0x1030 │ │ │ │ + cmneq r0, #112, 18 @ 0x1c0000 │ │ │ │ + movteq r7, #4128 @ 0x1020 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841324 <__cxa_atexit@plt+0x82f374> │ │ │ │ - ldr r3, [pc, #44] @ 84132c <__cxa_atexit@plt+0x82f37c> │ │ │ │ + bcc 841334 <__cxa_atexit@plt+0x82f384> │ │ │ │ + ldr r3, [pc, #44] @ 84133c <__cxa_atexit@plt+0x82f38c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 841318 <__cxa_atexit@plt+0x82f368> │ │ │ │ + beq 841328 <__cxa_atexit@plt+0x82f378> │ │ │ │ mov r7, r8 │ │ │ │ - b 84133c <__cxa_atexit@plt+0x82f38c> │ │ │ │ + b 84134c <__cxa_atexit@plt+0x82f39c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq r6, #8160 @ 0x1fe0 │ │ │ │ + movteq r6, #8144 @ 0x1fd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r2, r3, #2 │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ - bhi 84141c <__cxa_atexit@plt+0x82f46c> │ │ │ │ + bhi 84142c <__cxa_atexit@plt+0x82f47c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @@ -2145554,2093 +2145558,2093 @@ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - b 841410 <__cxa_atexit@plt+0x82f460> │ │ │ │ + b 841420 <__cxa_atexit@plt+0x82f470> │ │ │ │ ldr r8, [r7, #5] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - b 8412ec <__cxa_atexit@plt+0x82f33c> │ │ │ │ - ldr r7, [pc, #308] @ 841558 <__cxa_atexit@plt+0x82f5a8> │ │ │ │ + b 8412fc <__cxa_atexit@plt+0x82f34c> │ │ │ │ + ldr r7, [pc, #308] @ 841568 <__cxa_atexit@plt+0x82f5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #292] @ 84155c <__cxa_atexit@plt+0x82f5ac> │ │ │ │ + ldr r3, [pc, #292] @ 84156c <__cxa_atexit@plt+0x82f5bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #272] @ 841560 <__cxa_atexit@plt+0x82f5b0> │ │ │ │ + ldr r3, [pc, #272] @ 841570 <__cxa_atexit@plt+0x82f5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #264] @ 841564 <__cxa_atexit@plt+0x82f5b4> │ │ │ │ + ldr r8, [pc, #264] @ 841574 <__cxa_atexit@plt+0x82f5c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 841540 <__cxa_atexit@plt+0x82f590> │ │ │ │ - ldr r2, [pc, #256] @ 841578 <__cxa_atexit@plt+0x82f5c8> │ │ │ │ + bhi 841550 <__cxa_atexit@plt+0x82f5a0> │ │ │ │ + ldr r2, [pc, #256] @ 841588 <__cxa_atexit@plt+0x82f5d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r0, [r7, #9] │ │ │ │ - ldr lr, [pc, #244] @ 84157c <__cxa_atexit@plt+0x82f5cc> │ │ │ │ + ldr lr, [pc, #244] @ 84158c <__cxa_atexit@plt+0x82f5dc> │ │ │ │ add lr, pc, lr │ │ │ │ - b 8414b4 <__cxa_atexit@plt+0x82f504> │ │ │ │ + b 8414c4 <__cxa_atexit@plt+0x82f514> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 841540 <__cxa_atexit@plt+0x82f590> │ │ │ │ - ldr r2, [pc, #196] @ 841568 <__cxa_atexit@plt+0x82f5b8> │ │ │ │ + bhi 841550 <__cxa_atexit@plt+0x82f5a0> │ │ │ │ + ldr r2, [pc, #196] @ 841578 <__cxa_atexit@plt+0x82f5c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ - ldr lr, [pc, #184] @ 84156c <__cxa_atexit@plt+0x82f5bc> │ │ │ │ + ldr lr, [pc, #184] @ 84157c <__cxa_atexit@plt+0x82f5cc> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #-12]! │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #140] @ 841570 <__cxa_atexit@plt+0x82f5c0> │ │ │ │ + ldr r3, [pc, #140] @ 841580 <__cxa_atexit@plt+0x82f5d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #132] @ 841574 <__cxa_atexit@plt+0x82f5c4> │ │ │ │ + ldr r8, [pc, #132] @ 841584 <__cxa_atexit@plt+0x82f5d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 84154c <__cxa_atexit@plt+0x82f59c> │ │ │ │ - ldr r2, [pc, #116] @ 841580 <__cxa_atexit@plt+0x82f5d0> │ │ │ │ + bhi 84155c <__cxa_atexit@plt+0x82f5ac> │ │ │ │ + ldr r2, [pc, #116] @ 841590 <__cxa_atexit@plt+0x82f5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #108] @ 841584 <__cxa_atexit@plt+0x82f5d4> │ │ │ │ + ldr r1, [pc, #108] @ 841594 <__cxa_atexit@plt+0x82f5e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #76] @ 841588 <__cxa_atexit@plt+0x82f5d8> │ │ │ │ + ldr r7, [pc, #76] @ 841598 <__cxa_atexit@plt+0x82f5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #36, 18 @ 0x90000 │ │ │ │ - cmneq r0, #16, 18 @ 0x40000 │ │ │ │ - cmneq r0, #20, 16 @ 0x140000 │ │ │ │ - cmneq r0, #72, 18 @ 0x120000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #20, 18 @ 0x50000 │ │ │ │ + cmneq r0, #0, 18 │ │ │ │ + cmneq r0, #4, 16 @ 0x40000 │ │ │ │ + cmneq r0, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - cmneq r0, #128, 14 @ 0x2000000 │ │ │ │ - cmneq r0, #128, 18 @ 0x200000 │ │ │ │ + cmneq r0, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq r0, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmneq r0, #20, 14 @ 0x500000 │ │ │ │ - movteq r6, #7556 @ 0x1d84 │ │ │ │ + cmneq r0, #4, 14 @ 0x100000 │ │ │ │ + movteq r6, #7540 @ 0x1d74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8415e8 <__cxa_atexit@plt+0x82f638> │ │ │ │ + bcc 8415f8 <__cxa_atexit@plt+0x82f648> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8415e0 <__cxa_atexit@plt+0x82f630> │ │ │ │ - ldr r3, [pc, #52] @ 8415f0 <__cxa_atexit@plt+0x82f640> │ │ │ │ + bhi 8415f0 <__cxa_atexit@plt+0x82f640> │ │ │ │ + ldr r3, [pc, #52] @ 841600 <__cxa_atexit@plt+0x82f650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #44] @ 8415f4 <__cxa_atexit@plt+0x82f644> │ │ │ │ + ldr r3, [pc, #44] @ 841604 <__cxa_atexit@plt+0x82f654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 8415f8 <__cxa_atexit@plt+0x82f648> │ │ │ │ + ldr r7, [pc, #28] @ 841608 <__cxa_atexit@plt+0x82f658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - cmneq r0, #116, 12 @ 0x7400000 │ │ │ │ - cmneq r0, #60, 16 @ 0x3c0000 │ │ │ │ - movteq r6, #7480 @ 0x1d38 │ │ │ │ + cmneq r0, #100, 12 @ 0x6400000 │ │ │ │ + cmneq r0, #44, 16 @ 0x2c0000 │ │ │ │ + movteq r6, #7464 @ 0x1d28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841670 <__cxa_atexit@plt+0x82f6c0> │ │ │ │ + bcc 841680 <__cxa_atexit@plt+0x82f6d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841668 <__cxa_atexit@plt+0x82f6b8> │ │ │ │ - ldr r3, [pc, #76] @ 841678 <__cxa_atexit@plt+0x82f6c8> │ │ │ │ + bhi 841678 <__cxa_atexit@plt+0x82f6c8> │ │ │ │ + ldr r3, [pc, #76] @ 841688 <__cxa_atexit@plt+0x82f6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 84167c <__cxa_atexit@plt+0x82f6cc> │ │ │ │ + ldr r2, [pc, #72] @ 84168c <__cxa_atexit@plt+0x82f6dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 841680 <__cxa_atexit@plt+0x82f6d0> │ │ │ │ + ldr r2, [pc, #56] @ 841690 <__cxa_atexit@plt+0x82f6e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 841684 <__cxa_atexit@plt+0x82f6d4> │ │ │ │ + ldr r7, [pc, #32] @ 841694 <__cxa_atexit@plt+0x82f6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmneq r0, #8, 12 @ 0x800000 │ │ │ │ + cmneq r0, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - cmneq r0, #236, 10 @ 0x3b000000 │ │ │ │ - movteq r6, #7276 @ 0x1c6c │ │ │ │ + cmneq r0, #220, 10 @ 0x37000000 │ │ │ │ + movteq r6, #7260 @ 0x1c5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8416c4 <__cxa_atexit@plt+0x82f714> │ │ │ │ - ldr r3, [pc, #36] @ 8416cc <__cxa_atexit@plt+0x82f71c> │ │ │ │ + bcc 8416d4 <__cxa_atexit@plt+0x82f724> │ │ │ │ + ldr r3, [pc, #36] @ 8416dc <__cxa_atexit@plt+0x82f72c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 8416d0 <__cxa_atexit@plt+0x82f720> │ │ │ │ + ldr r7, [pc, #24] @ 8416e0 <__cxa_atexit@plt+0x82f730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 8416d4 <__cxa_atexit@plt+0x82f724> │ │ │ │ + ldr r8, [pc, #20] @ 8416e4 <__cxa_atexit@plt+0x82f734> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #148, 10 @ 0x25000000 │ │ │ │ - cmneq r0, #164, 20 @ 0xa4000 │ │ │ │ - cmneq r0, #176, 14 @ 0x2c00000 │ │ │ │ - movteq r6, #7260 @ 0x1c5c │ │ │ │ + cmneq r0, #132, 10 @ 0x21000000 │ │ │ │ + cmneq r0, #148, 20 @ 0x94000 │ │ │ │ + cmneq r0, #160, 14 @ 0x2800000 │ │ │ │ + movteq r6, #7244 @ 0x1c4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84174c <__cxa_atexit@plt+0x82f79c> │ │ │ │ + bcc 84175c <__cxa_atexit@plt+0x82f7ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841744 <__cxa_atexit@plt+0x82f794> │ │ │ │ - ldr r3, [pc, #76] @ 841754 <__cxa_atexit@plt+0x82f7a4> │ │ │ │ + bhi 841754 <__cxa_atexit@plt+0x82f7a4> │ │ │ │ + ldr r3, [pc, #76] @ 841764 <__cxa_atexit@plt+0x82f7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 841758 <__cxa_atexit@plt+0x82f7a8> │ │ │ │ + ldr r2, [pc, #72] @ 841768 <__cxa_atexit@plt+0x82f7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 84175c <__cxa_atexit@plt+0x82f7ac> │ │ │ │ + ldr r2, [pc, #56] @ 84176c <__cxa_atexit@plt+0x82f7bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 841760 <__cxa_atexit@plt+0x82f7b0> │ │ │ │ + ldr r7, [pc, #32] @ 841770 <__cxa_atexit@plt+0x82f7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r0, #44, 10 @ 0xb000000 │ │ │ │ + cmneq r0, #28, 10 @ 0x7000000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r0, #16, 10 @ 0x4000000 │ │ │ │ - movteq r5, #4424 @ 0x1148 │ │ │ │ + cmneq r0, #0, 10 │ │ │ │ + movteq r5, #4408 @ 0x1138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84179c <__cxa_atexit@plt+0x82f7ec> │ │ │ │ - ldr r3, [pc, #32] @ 8417a4 <__cxa_atexit@plt+0x82f7f4> │ │ │ │ + bcc 8417ac <__cxa_atexit@plt+0x82f7fc> │ │ │ │ + ldr r3, [pc, #32] @ 8417b4 <__cxa_atexit@plt+0x82f804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8417a8 <__cxa_atexit@plt+0x82f7f8> │ │ │ │ + ldr r7, [pc, #16] @ 8417b8 <__cxa_atexit@plt+0x82f808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #184, 8 @ 0xb8000000 │ │ │ │ - cmneq r0, #140, 6 @ 0x30000002 │ │ │ │ - movteq r5, #4312 @ 0x10d8 │ │ │ │ + cmneq r0, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r0, #124, 6 @ 0xf0000001 │ │ │ │ + movteq r5, #4296 @ 0x10c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8417f0 <__cxa_atexit@plt+0x82f840> │ │ │ │ - ldr r3, [pc, #44] @ 8417f8 <__cxa_atexit@plt+0x82f848> │ │ │ │ + bcc 841800 <__cxa_atexit@plt+0x82f850> │ │ │ │ + ldr r3, [pc, #44] @ 841808 <__cxa_atexit@plt+0x82f858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 8417fc <__cxa_atexit@plt+0x82f84c> │ │ │ │ + ldr r3, [pc, #32] @ 84180c <__cxa_atexit@plt+0x82f85c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 841800 <__cxa_atexit@plt+0x82f850> │ │ │ │ + ldr r7, [pc, #20] @ 841810 <__cxa_atexit@plt+0x82f860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ - cmneq r0, #56, 18 @ 0xe0000 │ │ │ │ - cmneq r0, #44, 18 @ 0xb0000 │ │ │ │ - movteq r6, #6840 @ 0x1ab8 │ │ │ │ + cmneq r0, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r0, #40, 18 @ 0xa0000 │ │ │ │ + cmneq r0, #28, 18 @ 0x70000 │ │ │ │ + movteq r6, #6824 @ 0x1aa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841868 <__cxa_atexit@plt+0x82f8b8> │ │ │ │ + bcc 841878 <__cxa_atexit@plt+0x82f8c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841860 <__cxa_atexit@plt+0x82f8b0> │ │ │ │ - ldr r3, [pc, #60] @ 841870 <__cxa_atexit@plt+0x82f8c0> │ │ │ │ + bhi 841870 <__cxa_atexit@plt+0x82f8c0> │ │ │ │ + ldr r3, [pc, #60] @ 841880 <__cxa_atexit@plt+0x82f8d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 841874 <__cxa_atexit@plt+0x82f8c4> │ │ │ │ + ldr r3, [pc, #44] @ 841884 <__cxa_atexit@plt+0x82f8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 841878 <__cxa_atexit@plt+0x82f8c8> │ │ │ │ + ldr r7, [pc, #28] @ 841888 <__cxa_atexit@plt+0x82f8d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #8, 8 @ 0x8000000 │ │ │ │ + cmneq r0, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmneq r0, #192, 16 @ 0xc00000 │ │ │ │ - movteq r6, #6736 @ 0x1a50 │ │ │ │ + cmneq r0, #176, 16 @ 0xb00000 │ │ │ │ + movteq r6, #6720 @ 0x1a40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841908 <__cxa_atexit@plt+0x82f958> │ │ │ │ + bcc 841918 <__cxa_atexit@plt+0x82f968> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841900 <__cxa_atexit@plt+0x82f950> │ │ │ │ - ldr r3, [pc, #100] @ 841910 <__cxa_atexit@plt+0x82f960> │ │ │ │ + bhi 841910 <__cxa_atexit@plt+0x82f960> │ │ │ │ + ldr r3, [pc, #100] @ 841920 <__cxa_atexit@plt+0x82f970> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 841914 <__cxa_atexit@plt+0x82f964> │ │ │ │ + ldr r2, [pc, #96] @ 841924 <__cxa_atexit@plt+0x82f974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 841918 <__cxa_atexit@plt+0x82f968> │ │ │ │ + ldr r0, [pc, #80] @ 841928 <__cxa_atexit@plt+0x82f978> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 84191c <__cxa_atexit@plt+0x82f96c> │ │ │ │ + ldr r2, [pc, #68] @ 84192c <__cxa_atexit@plt+0x82f97c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 841920 <__cxa_atexit@plt+0x82f970> │ │ │ │ + ldr r8, [pc, #36] @ 841930 <__cxa_atexit@plt+0x82f980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmneq r0, #136, 6 @ 0x20000002 │ │ │ │ + cmneq r0, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r0, #140, 6 @ 0x30000002 │ │ │ │ - cmneq r0, #100, 10 @ 0x19000000 │ │ │ │ - movteq r6, #6540 @ 0x198c │ │ │ │ + cmneq r0, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq r0, #84, 10 @ 0x15000000 │ │ │ │ + movteq r6, #6524 @ 0x197c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84195c <__cxa_atexit@plt+0x82f9ac> │ │ │ │ - ldr r3, [pc, #32] @ 841964 <__cxa_atexit@plt+0x82f9b4> │ │ │ │ + bcc 84196c <__cxa_atexit@plt+0x82f9bc> │ │ │ │ + ldr r3, [pc, #32] @ 841974 <__cxa_atexit@plt+0x82f9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 841968 <__cxa_atexit@plt+0x82f9b8> │ │ │ │ + ldr r7, [pc, #16] @ 841978 <__cxa_atexit@plt+0x82f9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #248, 4 @ 0x8000000f │ │ │ │ - cmneq r0, #196, 14 @ 0x3100000 │ │ │ │ - movteq r6, #6516 @ 0x1974 │ │ │ │ + cmneq r0, #232, 4 @ 0x8000000e │ │ │ │ + cmneq r0, #180, 14 @ 0x2d00000 │ │ │ │ + movteq r6, #6500 @ 0x1964 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841a00 <__cxa_atexit@plt+0x82fa50> │ │ │ │ + bcc 841a10 <__cxa_atexit@plt+0x82fa60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8419f8 <__cxa_atexit@plt+0x82fa48> │ │ │ │ - ldr lr, [pc, #108] @ 841a08 <__cxa_atexit@plt+0x82fa58> │ │ │ │ + bhi 841a08 <__cxa_atexit@plt+0x82fa58> │ │ │ │ + ldr lr, [pc, #108] @ 841a18 <__cxa_atexit@plt+0x82fa68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 841a0c <__cxa_atexit@plt+0x82fa5c> │ │ │ │ + ldr r2, [pc, #104] @ 841a1c <__cxa_atexit@plt+0x82fa6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #84] @ 841a10 <__cxa_atexit@plt+0x82fa60> │ │ │ │ + ldr r3, [pc, #84] @ 841a20 <__cxa_atexit@plt+0x82fa70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r0, [pc, #68] @ 841a14 <__cxa_atexit@plt+0x82fa64> │ │ │ │ + ldr r0, [pc, #68] @ 841a24 <__cxa_atexit@plt+0x82fa74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 841a18 <__cxa_atexit@plt+0x82fa68> │ │ │ │ + ldr r8, [pc, #36] @ 841a28 <__cxa_atexit@plt+0x82fa78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq r0, #152, 4 @ 0x80000009 │ │ │ │ + cmneq r0, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r0, #148, 4 @ 0x40000009 │ │ │ │ - cmneq r0, #148, 8 @ 0x94000000 │ │ │ │ - movteq r6, #6280 @ 0x1888 │ │ │ │ + cmneq r0, #132, 4 @ 0x40000008 │ │ │ │ + cmneq r0, #132, 8 @ 0x84000000 │ │ │ │ + movteq r6, #6264 @ 0x1878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841a54 <__cxa_atexit@plt+0x82faa4> │ │ │ │ - ldr r3, [pc, #32] @ 841a5c <__cxa_atexit@plt+0x82faac> │ │ │ │ + bcc 841a64 <__cxa_atexit@plt+0x82fab4> │ │ │ │ + ldr r3, [pc, #32] @ 841a6c <__cxa_atexit@plt+0x82fabc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 841a60 <__cxa_atexit@plt+0x82fab0> │ │ │ │ + ldr r7, [pc, #16] @ 841a70 <__cxa_atexit@plt+0x82fac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #0, 4 │ │ │ │ - cmneq r0, #220, 26 @ 0x3700 │ │ │ │ - movteq r6, #6152 @ 0x1808 │ │ │ │ + cmneq r0, #240, 2 @ 0x3c │ │ │ │ + cmneq r0, #204, 26 @ 0x3300 │ │ │ │ + movteq r6, #6136 @ 0x17f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841abc <__cxa_atexit@plt+0x82fb0c> │ │ │ │ - ldr r3, [pc, #64] @ 841ac4 <__cxa_atexit@plt+0x82fb14> │ │ │ │ + bcc 841acc <__cxa_atexit@plt+0x82fb1c> │ │ │ │ + ldr r3, [pc, #64] @ 841ad4 <__cxa_atexit@plt+0x82fb24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ 841ac8 <__cxa_atexit@plt+0x82fb18> │ │ │ │ + ldr r3, [pc, #56] @ 841ad8 <__cxa_atexit@plt+0x82fb28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #44] @ 841acc <__cxa_atexit@plt+0x82fb1c> │ │ │ │ + ldr r3, [pc, #44] @ 841adc <__cxa_atexit@plt+0x82fb2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #40] @ 841ad0 <__cxa_atexit@plt+0x82fb20> │ │ │ │ + ldr r1, [pc, #40] @ 841ae0 <__cxa_atexit@plt+0x82fb30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #28] @ 841ad4 <__cxa_atexit@plt+0x82fb24> │ │ │ │ + ldr r8, [pc, #28] @ 841ae4 <__cxa_atexit@plt+0x82fb34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #184, 2 @ 0x2e │ │ │ │ - cmneq r0, #48, 4 │ │ │ │ - cmneq r0, #20, 12 @ 0x1400000 │ │ │ │ - cmneq r0, #40, 22 @ 0xa000 │ │ │ │ - cmneq r0, #12, 4 @ 0xc0000000 │ │ │ │ - movteq r6, #5860 @ 0x16e4 │ │ │ │ + cmneq r0, #168, 2 @ 0x2a │ │ │ │ + cmneq r0, #32, 4 │ │ │ │ + cmneq r0, #4, 12 @ 0x400000 │ │ │ │ + cmneq r0, #24, 22 @ 0x6000 │ │ │ │ + cmneq r0, #252, 2 @ 0x3f │ │ │ │ + movteq r6, #5844 @ 0x16d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841b30 <__cxa_atexit@plt+0x82fb80> │ │ │ │ - ldr r3, [pc, #64] @ 841b38 <__cxa_atexit@plt+0x82fb88> │ │ │ │ + bcc 841b40 <__cxa_atexit@plt+0x82fb90> │ │ │ │ + ldr r3, [pc, #64] @ 841b48 <__cxa_atexit@plt+0x82fb98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ 841b3c <__cxa_atexit@plt+0x82fb8c> │ │ │ │ + ldr r3, [pc, #56] @ 841b4c <__cxa_atexit@plt+0x82fb9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #44] @ 841b40 <__cxa_atexit@plt+0x82fb90> │ │ │ │ + ldr r3, [pc, #44] @ 841b50 <__cxa_atexit@plt+0x82fba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #40] @ 841b44 <__cxa_atexit@plt+0x82fb94> │ │ │ │ + ldr r1, [pc, #40] @ 841b54 <__cxa_atexit@plt+0x82fba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #28] @ 841b48 <__cxa_atexit@plt+0x82fb98> │ │ │ │ + ldr r8, [pc, #28] @ 841b58 <__cxa_atexit@plt+0x82fba8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 2 │ │ │ │ - cmneq r0, #188, 2 @ 0x2f │ │ │ │ - cmneq r0, #172, 4 @ 0xc000000a │ │ │ │ - cmneq r0, #180, 20 @ 0xb4000 │ │ │ │ - cmneq r0, #152, 2 @ 0x26 │ │ │ │ - movteq r6, #5940 @ 0x1734 │ │ │ │ + cmneq r0, #52, 2 │ │ │ │ + cmneq r0, #172, 2 @ 0x2b │ │ │ │ + cmneq r0, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq r0, #164, 20 @ 0xa4000 │ │ │ │ + cmneq r0, #136, 2 @ 0x22 │ │ │ │ + movteq r6, #5924 @ 0x1724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841bc4 <__cxa_atexit@plt+0x82fc14> │ │ │ │ + bcc 841bd4 <__cxa_atexit@plt+0x82fc24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841bbc <__cxa_atexit@plt+0x82fc0c> │ │ │ │ - ldr r3, [pc, #80] @ 841bcc <__cxa_atexit@plt+0x82fc1c> │ │ │ │ + bhi 841bcc <__cxa_atexit@plt+0x82fc1c> │ │ │ │ + ldr r3, [pc, #80] @ 841bdc <__cxa_atexit@plt+0x82fc2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 841bd0 <__cxa_atexit@plt+0x82fc20> │ │ │ │ + ldr r2, [pc, #76] @ 841be0 <__cxa_atexit@plt+0x82fc30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 841bd4 <__cxa_atexit@plt+0x82fc24> │ │ │ │ + ldr r2, [pc, #60] @ 841be4 <__cxa_atexit@plt+0x82fc34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 841bd8 <__cxa_atexit@plt+0x82fc28> │ │ │ │ + ldr r7, [pc, #32] @ 841be8 <__cxa_atexit@plt+0x82fc38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #184 @ 0xb8 │ │ │ │ + cmneq r0, #168 @ 0xa8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmneq r0, #152, 6 @ 0x60000002 │ │ │ │ - movteq r6, #5776 @ 0x1690 │ │ │ │ + cmneq r0, #136, 6 @ 0x20000002 │ │ │ │ + movteq r6, #5760 @ 0x1680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841c34 <__cxa_atexit@plt+0x82fc84> │ │ │ │ - ldr r3, [pc, #64] @ 841c3c <__cxa_atexit@plt+0x82fc8c> │ │ │ │ + bcc 841c44 <__cxa_atexit@plt+0x82fc94> │ │ │ │ + ldr r3, [pc, #64] @ 841c4c <__cxa_atexit@plt+0x82fc9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ 841c40 <__cxa_atexit@plt+0x82fc90> │ │ │ │ + ldr r3, [pc, #56] @ 841c50 <__cxa_atexit@plt+0x82fca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #44] @ 841c44 <__cxa_atexit@plt+0x82fc94> │ │ │ │ + ldr r3, [pc, #44] @ 841c54 <__cxa_atexit@plt+0x82fca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #40] @ 841c48 <__cxa_atexit@plt+0x82fc98> │ │ │ │ + ldr r1, [pc, #40] @ 841c58 <__cxa_atexit@plt+0x82fca8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #28] @ 841c4c <__cxa_atexit@plt+0x82fc9c> │ │ │ │ + ldr r8, [pc, #28] @ 841c5c <__cxa_atexit@plt+0x82fcac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #64 @ 0x40 │ │ │ │ - cmneq r0, #184 @ 0xb8 │ │ │ │ - cmneq r0, #156, 8 @ 0x9c000000 │ │ │ │ - cmneq r0, #176, 18 @ 0x2c0000 │ │ │ │ - cmneq r0, #148 @ 0x94 │ │ │ │ - movteq r6, #5700 @ 0x1644 │ │ │ │ + cmneq r0, #48 @ 0x30 │ │ │ │ + cmneq r0, #168 @ 0xa8 │ │ │ │ + cmneq r0, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq r0, #160, 18 @ 0x280000 │ │ │ │ + cmneq r0, #132 @ 0x84 │ │ │ │ + movteq r6, #5684 @ 0x1634 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841ccc <__cxa_atexit@plt+0x82fd1c> │ │ │ │ + bcc 841cdc <__cxa_atexit@plt+0x82fd2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841cc4 <__cxa_atexit@plt+0x82fd14> │ │ │ │ - ldr r3, [pc, #84] @ 841cd4 <__cxa_atexit@plt+0x82fd24> │ │ │ │ + bhi 841cd4 <__cxa_atexit@plt+0x82fd24> │ │ │ │ + ldr r3, [pc, #84] @ 841ce4 <__cxa_atexit@plt+0x82fd34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 841cd8 <__cxa_atexit@plt+0x82fd28> │ │ │ │ + ldr r2, [pc, #80] @ 841ce8 <__cxa_atexit@plt+0x82fd38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 841cdc <__cxa_atexit@plt+0x82fd2c> │ │ │ │ + ldr r1, [pc, #60] @ 841cec <__cxa_atexit@plt+0x82fd3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 841ce0 <__cxa_atexit@plt+0x82fd30> │ │ │ │ + ldr r7, [pc, #32] @ 841cf0 <__cxa_atexit@plt+0x82fd40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r0, #164, 30 @ 0x290 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r0, #204 @ 0xcc │ │ │ │ - movteq r6, #5356 @ 0x14ec │ │ │ │ + cmneq r0, #188 @ 0xbc │ │ │ │ + movteq r6, #5340 @ 0x14dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841d2c <__cxa_atexit@plt+0x82fd7c> │ │ │ │ - ldr r3, [pc, #48] @ 841d34 <__cxa_atexit@plt+0x82fd84> │ │ │ │ + bcc 841d3c <__cxa_atexit@plt+0x82fd8c> │ │ │ │ + ldr r3, [pc, #48] @ 841d44 <__cxa_atexit@plt+0x82fd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 841d38 <__cxa_atexit@plt+0x82fd88> │ │ │ │ + ldr r3, [pc, #36] @ 841d48 <__cxa_atexit@plt+0x82fd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 841d3c <__cxa_atexit@plt+0x82fd8c> │ │ │ │ + ldr r8, [pc, #24] @ 841d4c <__cxa_atexit@plt+0x82fd9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56, 30 @ 0xe0 │ │ │ │ - cmneq r0, #40, 10 @ 0xa000000 │ │ │ │ - cmneq r0, #172, 16 @ 0xac0000 │ │ │ │ - movteq r6, #5280 @ 0x14a0 │ │ │ │ + cmneq r0, #40, 30 @ 0xa0 │ │ │ │ + cmneq r0, #24, 10 @ 0x6000000 │ │ │ │ + cmneq r0, #156, 16 @ 0x9c0000 │ │ │ │ + movteq r6, #5264 @ 0x1490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841da8 <__cxa_atexit@plt+0x82fdf8> │ │ │ │ + bcc 841db8 <__cxa_atexit@plt+0x82fe08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841da0 <__cxa_atexit@plt+0x82fdf0> │ │ │ │ - ldr r3, [pc, #64] @ 841db0 <__cxa_atexit@plt+0x82fe00> │ │ │ │ + bhi 841db0 <__cxa_atexit@plt+0x82fe00> │ │ │ │ + ldr r3, [pc, #64] @ 841dc0 <__cxa_atexit@plt+0x82fe10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 841db4 <__cxa_atexit@plt+0x82fe04> │ │ │ │ + ldr r2, [pc, #44] @ 841dc4 <__cxa_atexit@plt+0x82fe14> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 841db8 <__cxa_atexit@plt+0x82fe08> │ │ │ │ + ldr r7, [pc, #28] @ 841dc8 <__cxa_atexit@plt+0x82fe18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #204, 28 @ 0xcc0 │ │ │ │ + cmneq r0, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #204, 14 @ 0x3300000 │ │ │ │ - movteq r6, #5172 @ 0x1434 │ │ │ │ + cmneq r0, #188, 14 @ 0x2f00000 │ │ │ │ + movteq r6, #5156 @ 0x1424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841e24 <__cxa_atexit@plt+0x82fe74> │ │ │ │ + bcc 841e34 <__cxa_atexit@plt+0x82fe84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841e1c <__cxa_atexit@plt+0x82fe6c> │ │ │ │ - ldr r3, [pc, #64] @ 841e2c <__cxa_atexit@plt+0x82fe7c> │ │ │ │ + bhi 841e2c <__cxa_atexit@plt+0x82fe7c> │ │ │ │ + ldr r3, [pc, #64] @ 841e3c <__cxa_atexit@plt+0x82fe8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 841e30 <__cxa_atexit@plt+0x82fe80> │ │ │ │ + ldr r2, [pc, #44] @ 841e40 <__cxa_atexit@plt+0x82fe90> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 841e34 <__cxa_atexit@plt+0x82fe84> │ │ │ │ + ldr r7, [pc, #28] @ 841e44 <__cxa_atexit@plt+0x82fe94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #80, 28 @ 0x500 │ │ │ │ + cmneq r0, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r0, #60, 2 │ │ │ │ - movteq r6, #4996 @ 0x1384 │ │ │ │ + cmneq r0, #44, 2 │ │ │ │ + movteq r6, #4980 @ 0x1374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841e90 <__cxa_atexit@plt+0x82fee0> │ │ │ │ - ldr r3, [pc, #64] @ 841e98 <__cxa_atexit@plt+0x82fee8> │ │ │ │ + bcc 841ea0 <__cxa_atexit@plt+0x82fef0> │ │ │ │ + ldr r3, [pc, #64] @ 841ea8 <__cxa_atexit@plt+0x82fef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ 841e9c <__cxa_atexit@plt+0x82feec> │ │ │ │ + ldr r3, [pc, #56] @ 841eac <__cxa_atexit@plt+0x82fefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #44] @ 841ea0 <__cxa_atexit@plt+0x82fef0> │ │ │ │ + ldr r3, [pc, #44] @ 841eb0 <__cxa_atexit@plt+0x82ff00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #40] @ 841ea4 <__cxa_atexit@plt+0x82fef4> │ │ │ │ + ldr r1, [pc, #40] @ 841eb4 <__cxa_atexit@plt+0x82ff04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #28] @ 841ea8 <__cxa_atexit@plt+0x82fef8> │ │ │ │ + ldr r8, [pc, #28] @ 841eb8 <__cxa_atexit@plt+0x82ff08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #228, 26 @ 0x3900 │ │ │ │ - cmneq r0, #92, 28 @ 0x5c0 │ │ │ │ - cmneq r0, #76, 30 @ 0x130 │ │ │ │ - cmneq r0, #84, 14 @ 0x1500000 │ │ │ │ - cmneq r0, #56, 28 @ 0x380 │ │ │ │ - movteq r6, #4948 @ 0x1354 │ │ │ │ + cmneq r0, #212, 26 @ 0x3500 │ │ │ │ + cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r0, #60, 30 @ 0xf0 │ │ │ │ + cmneq r0, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r0, #40, 28 @ 0x280 │ │ │ │ + movteq r6, #4932 @ 0x1344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841f2c <__cxa_atexit@plt+0x82ff7c> │ │ │ │ + bcc 841f3c <__cxa_atexit@plt+0x82ff8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841f24 <__cxa_atexit@plt+0x82ff74> │ │ │ │ - ldr r3, [pc, #88] @ 841f34 <__cxa_atexit@plt+0x82ff84> │ │ │ │ + bhi 841f34 <__cxa_atexit@plt+0x82ff84> │ │ │ │ + ldr r3, [pc, #88] @ 841f44 <__cxa_atexit@plt+0x82ff94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 841f38 <__cxa_atexit@plt+0x82ff88> │ │ │ │ + ldr r2, [pc, #84] @ 841f48 <__cxa_atexit@plt+0x82ff98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 841f3c <__cxa_atexit@plt+0x82ff8c> │ │ │ │ + ldr r1, [pc, #64] @ 841f4c <__cxa_atexit@plt+0x82ff9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 841f40 <__cxa_atexit@plt+0x82ff90> │ │ │ │ + ldr r7, [pc, #32] @ 841f50 <__cxa_atexit@plt+0x82ffa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #88, 26 @ 0x1600 │ │ │ │ + cmneq r0, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r0, #48 @ 0x30 │ │ │ │ - movteq r5, #7120 @ 0x1bd0 │ │ │ │ + cmneq r0, #32 │ │ │ │ + movteq r5, #7104 @ 0x1bc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841f7c <__cxa_atexit@plt+0x82ffcc> │ │ │ │ - ldr r3, [pc, #32] @ 841f84 <__cxa_atexit@plt+0x82ffd4> │ │ │ │ + bcc 841f8c <__cxa_atexit@plt+0x82ffdc> │ │ │ │ + ldr r3, [pc, #32] @ 841f94 <__cxa_atexit@plt+0x82ffe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 841f88 <__cxa_atexit@plt+0x82ffd8> │ │ │ │ + ldr r7, [pc, #16] @ 841f98 <__cxa_atexit@plt+0x82ffe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #216, 24 @ 0xd800 │ │ │ │ - cmneq r0, #240, 10 @ 0x3c000000 │ │ │ │ - movteq r5, #7060 @ 0x1b94 │ │ │ │ + cmneq r0, #200, 24 @ 0xc800 │ │ │ │ + cmneq r0, #224, 10 @ 0x38000000 │ │ │ │ + movteq r5, #7044 @ 0x1b84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 841ff0 <__cxa_atexit@plt+0x830040> │ │ │ │ + bcc 842000 <__cxa_atexit@plt+0x830050> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 841fe8 <__cxa_atexit@plt+0x830038> │ │ │ │ - ldr r3, [pc, #60] @ 841ff8 <__cxa_atexit@plt+0x830048> │ │ │ │ + bhi 841ff8 <__cxa_atexit@plt+0x830048> │ │ │ │ + ldr r3, [pc, #60] @ 842008 <__cxa_atexit@plt+0x830058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 841ffc <__cxa_atexit@plt+0x83004c> │ │ │ │ + ldr r3, [pc, #44] @ 84200c <__cxa_atexit@plt+0x83005c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 842000 <__cxa_atexit@plt+0x830050> │ │ │ │ + ldr r7, [pc, #28] @ 842010 <__cxa_atexit@plt+0x830060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 24 @ 0x8000 │ │ │ │ + cmneq r0, #112, 24 @ 0x7000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #112, 30 @ 0x1c0 │ │ │ │ - movteq r5, #6928 @ 0x1b10 │ │ │ │ + cmneq r0, #96, 30 @ 0x180 │ │ │ │ + movteq r5, #6912 @ 0x1b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84203c <__cxa_atexit@plt+0x83008c> │ │ │ │ - ldr r3, [pc, #32] @ 842044 <__cxa_atexit@plt+0x830094> │ │ │ │ + bcc 84204c <__cxa_atexit@plt+0x83009c> │ │ │ │ + ldr r3, [pc, #32] @ 842054 <__cxa_atexit@plt+0x8300a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 842048 <__cxa_atexit@plt+0x830098> │ │ │ │ + ldr r7, [pc, #16] @ 842058 <__cxa_atexit@plt+0x8300a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #24, 24 @ 0x1800 │ │ │ │ - cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ - movteq r5, #6868 @ 0x1ad4 │ │ │ │ + cmneq r0, #8, 24 @ 0x800 │ │ │ │ + cmneq r0, #32, 10 @ 0x8000000 │ │ │ │ + movteq r5, #6852 @ 0x1ac4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8420b0 <__cxa_atexit@plt+0x830100> │ │ │ │ + bcc 8420c0 <__cxa_atexit@plt+0x830110> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8420a8 <__cxa_atexit@plt+0x8300f8> │ │ │ │ - ldr r3, [pc, #60] @ 8420b8 <__cxa_atexit@plt+0x830108> │ │ │ │ + bhi 8420b8 <__cxa_atexit@plt+0x830108> │ │ │ │ + ldr r3, [pc, #60] @ 8420c8 <__cxa_atexit@plt+0x830118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8420bc <__cxa_atexit@plt+0x83010c> │ │ │ │ + ldr r3, [pc, #44] @ 8420cc <__cxa_atexit@plt+0x83011c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8420c0 <__cxa_atexit@plt+0x830110> │ │ │ │ + ldr r7, [pc, #28] @ 8420d0 <__cxa_atexit@plt+0x830120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 22 @ 0x30000 │ │ │ │ + cmneq r0, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #176, 28 @ 0xb00 │ │ │ │ - movteq r5, #4560 @ 0x11d0 │ │ │ │ + cmneq r0, #160, 28 @ 0xa00 │ │ │ │ + movteq r5, #4544 @ 0x11c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842104 <__cxa_atexit@plt+0x830154> │ │ │ │ - ldr r3, [pc, #40] @ 84210c <__cxa_atexit@plt+0x83015c> │ │ │ │ + bcc 842114 <__cxa_atexit@plt+0x830164> │ │ │ │ + ldr r3, [pc, #40] @ 84211c <__cxa_atexit@plt+0x83016c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 842110 <__cxa_atexit@plt+0x830160> │ │ │ │ + ldr r7, [pc, #28] @ 842120 <__cxa_atexit@plt+0x830170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #20] @ 842114 <__cxa_atexit@plt+0x830164> │ │ │ │ + ldr r7, [pc, #20] @ 842124 <__cxa_atexit@plt+0x830174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #88, 22 @ 0x16000 │ │ │ │ - cmneq r0, #72, 24 @ 0x4800 │ │ │ │ - cmneq r0, #84, 28 @ 0x540 │ │ │ │ - movteq r6, #4380 @ 0x111c │ │ │ │ + cmneq r0, #72, 22 @ 0x12000 │ │ │ │ + cmneq r0, #56, 24 @ 0x3800 │ │ │ │ + cmneq r0, #68, 28 @ 0x440 │ │ │ │ + movteq r6, #4364 @ 0x110c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84218c <__cxa_atexit@plt+0x8301dc> │ │ │ │ + bcc 84219c <__cxa_atexit@plt+0x8301ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842184 <__cxa_atexit@plt+0x8301d4> │ │ │ │ - ldr r3, [pc, #76] @ 842194 <__cxa_atexit@plt+0x8301e4> │ │ │ │ + bhi 842194 <__cxa_atexit@plt+0x8301e4> │ │ │ │ + ldr r3, [pc, #76] @ 8421a4 <__cxa_atexit@plt+0x8301f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 842198 <__cxa_atexit@plt+0x8301e8> │ │ │ │ + ldr r2, [pc, #72] @ 8421a8 <__cxa_atexit@plt+0x8301f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 84219c <__cxa_atexit@plt+0x8301ec> │ │ │ │ + ldr r2, [pc, #56] @ 8421ac <__cxa_atexit@plt+0x8301fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 8421a0 <__cxa_atexit@plt+0x8301f0> │ │ │ │ + ldr r7, [pc, #32] @ 8421b0 <__cxa_atexit@plt+0x830200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq r0, #236, 20 @ 0xec000 │ │ │ │ + cmneq r0, #220, 20 @ 0xdc000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmneq r0, #12, 24 @ 0xc00 │ │ │ │ - movteq r6, #4280 @ 0x10b8 │ │ │ │ + cmneq r0, #252, 22 @ 0x3f000 │ │ │ │ + movteq r6, #4264 @ 0x10a8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842248 <__cxa_atexit@plt+0x830298> │ │ │ │ + bcc 842258 <__cxa_atexit@plt+0x8302a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842240 <__cxa_atexit@plt+0x830290> │ │ │ │ - ldr r3, [pc, #124] @ 842250 <__cxa_atexit@plt+0x8302a0> │ │ │ │ + bhi 842250 <__cxa_atexit@plt+0x8302a0> │ │ │ │ + ldr r3, [pc, #124] @ 842260 <__cxa_atexit@plt+0x8302b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #96] @ 842254 <__cxa_atexit@plt+0x8302a4> │ │ │ │ + ldr lr, [pc, #96] @ 842264 <__cxa_atexit@plt+0x8302b4> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r9, [pc, #84] @ 842258 <__cxa_atexit@plt+0x8302a8> │ │ │ │ + ldr r9, [pc, #84] @ 842268 <__cxa_atexit@plt+0x8302b8> │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #76] @ 84225c <__cxa_atexit@plt+0x8302ac> │ │ │ │ + ldr r7, [pc, #76] @ 84226c <__cxa_atexit@plt+0x8302bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #36] @ 842260 <__cxa_atexit@plt+0x8302b0> │ │ │ │ + ldr r7, [pc, #36] @ 842270 <__cxa_atexit@plt+0x8302c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #104, 20 @ 0x68000 │ │ │ │ + cmneq r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - cmneq r0, #80, 22 @ 0x14000 │ │ │ │ - movteq r5, #8164 @ 0x1fe4 │ │ │ │ + cmneq r0, #64, 22 @ 0x10000 │ │ │ │ + movteq r5, #8148 @ 0x1fd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 842298 <__cxa_atexit@plt+0x8302e8> │ │ │ │ + bne 8422a8 <__cxa_atexit@plt+0x8302f8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #104] @ 8422f0 <__cxa_atexit@plt+0x830340> │ │ │ │ + ldr r3, [pc, #104] @ 842300 <__cxa_atexit@plt+0x830350> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8422dc <__cxa_atexit@plt+0x83032c> │ │ │ │ - b 84230c <__cxa_atexit@plt+0x83035c> │ │ │ │ + beq 8422ec <__cxa_atexit@plt+0x83033c> │ │ │ │ + b 84231c <__cxa_atexit@plt+0x83036c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8422e4 <__cxa_atexit@plt+0x830334> │ │ │ │ + bhi 8422f4 <__cxa_atexit@plt+0x830344> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #60] @ 8422f4 <__cxa_atexit@plt+0x830344> │ │ │ │ + ldr r3, [pc, #60] @ 842304 <__cxa_atexit@plt+0x830354> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 8422f8 <__cxa_atexit@plt+0x830348> │ │ │ │ + ldr r2, [pc, #56] @ 842308 <__cxa_atexit@plt+0x830358> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8422fc <__cxa_atexit@plt+0x83034c> │ │ │ │ + ldr r7, [pc, #36] @ 84230c <__cxa_atexit@plt+0x83035c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r0, #120, 24 @ 0x7800 │ │ │ │ - movteq r5, #7976 @ 0x1f28 │ │ │ │ + cmneq r0, #104, 24 @ 0x6800 │ │ │ │ + movteq r5, #7960 @ 0x1f18 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 842334 <__cxa_atexit@plt+0x830384> │ │ │ │ + bne 842344 <__cxa_atexit@plt+0x830394> │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 842380 <__cxa_atexit@plt+0x8303d0> │ │ │ │ - ldr r2, [pc, #88] @ 84238c <__cxa_atexit@plt+0x8303dc> │ │ │ │ - b 842344 <__cxa_atexit@plt+0x830394> │ │ │ │ + bhi 842390 <__cxa_atexit@plt+0x8303e0> │ │ │ │ + ldr r2, [pc, #88] @ 84239c <__cxa_atexit@plt+0x8303ec> │ │ │ │ + b 842354 <__cxa_atexit@plt+0x8303a4> │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 842380 <__cxa_atexit@plt+0x8303d0> │ │ │ │ + bhi 842390 <__cxa_atexit@plt+0x8303e0> │ │ │ │ mov r2, #3407872 @ 0x340000 │ │ │ │ orr r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r0, [pc, #64] @ 842390 <__cxa_atexit@plt+0x8303e0> │ │ │ │ + ldr r0, [pc, #64] @ 8423a0 <__cxa_atexit@plt+0x8303f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #48] @ 842394 <__cxa_atexit@plt+0x8303e4> │ │ │ │ + ldr r2, [pc, #48] @ 8423a4 <__cxa_atexit@plt+0x8303f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ sub r2, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #28] @ 842398 <__cxa_atexit@plt+0x8303e8> │ │ │ │ + ldr r8, [pc, #28] @ 8423a8 <__cxa_atexit@plt+0x8303f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ addmi r4, pc, r0 │ │ │ │ - cmneq r0, #8, 22 @ 0x2000 │ │ │ │ - cmneq r0, #0, 18 │ │ │ │ - cmneq r0, #224, 20 @ 0xe0000 │ │ │ │ - movteq r5, #7820 @ 0x1e8c │ │ │ │ + cmneq r0, #248, 20 @ 0xf8000 │ │ │ │ + cmneq r0, #240, 16 @ 0xf00000 │ │ │ │ + cmneq r0, #208, 20 @ 0xd0000 │ │ │ │ + movteq r5, #7804 @ 0x1e7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 842404 <__cxa_atexit@plt+0x830454> │ │ │ │ + bne 842414 <__cxa_atexit@plt+0x830464> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 842410 <__cxa_atexit@plt+0x830460> │ │ │ │ + bhi 842420 <__cxa_atexit@plt+0x830470> │ │ │ │ mov r2, #2359296 @ 0x240000 │ │ │ │ orr r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #0 │ │ │ │ - ldr r0, [pc, #64] @ 84241c <__cxa_atexit@plt+0x83046c> │ │ │ │ + ldr r0, [pc, #64] @ 84242c <__cxa_atexit@plt+0x83047c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r1, r2} │ │ │ │ - ldr r2, [pc, #56] @ 842420 <__cxa_atexit@plt+0x830470> │ │ │ │ + ldr r2, [pc, #56] @ 842430 <__cxa_atexit@plt+0x830480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ sub r2, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #36] @ 842424 <__cxa_atexit@plt+0x830474> │ │ │ │ + ldr r8, [pc, #36] @ 842434 <__cxa_atexit@plt+0x830484> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #124, 20 @ 0x7c000 │ │ │ │ - cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq r0, #92, 20 @ 0x5c000 │ │ │ │ - movteq r5, #7592 @ 0x1da8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #108, 20 @ 0x6c000 │ │ │ │ + cmneq r0, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq r0, #76, 20 @ 0x4c000 │ │ │ │ + movteq r5, #7576 @ 0x1d98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842470 <__cxa_atexit@plt+0x8304c0> │ │ │ │ - ldr r3, [pc, #48] @ 842478 <__cxa_atexit@plt+0x8304c8> │ │ │ │ + bcc 842480 <__cxa_atexit@plt+0x8304d0> │ │ │ │ + ldr r3, [pc, #48] @ 842488 <__cxa_atexit@plt+0x8304d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 84247c <__cxa_atexit@plt+0x8304cc> │ │ │ │ + ldr r3, [pc, #36] @ 84248c <__cxa_atexit@plt+0x8304dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 842480 <__cxa_atexit@plt+0x8304d0> │ │ │ │ + ldr r8, [pc, #24] @ 842490 <__cxa_atexit@plt+0x8304e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #244, 14 @ 0x3d00000 │ │ │ │ - cmneq r0, #228, 26 @ 0x3900 │ │ │ │ - cmneq r0, #104, 2 │ │ │ │ - movteq r5, #7516 @ 0x1d5c │ │ │ │ + cmneq r0, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r0, #212, 26 @ 0x3500 │ │ │ │ + cmneq r0, #88, 2 │ │ │ │ + movteq r5, #7500 @ 0x1d4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8424ec <__cxa_atexit@plt+0x83053c> │ │ │ │ + bcc 8424fc <__cxa_atexit@plt+0x83054c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8424e4 <__cxa_atexit@plt+0x830534> │ │ │ │ - ldr r3, [pc, #64] @ 8424f4 <__cxa_atexit@plt+0x830544> │ │ │ │ + bhi 8424f4 <__cxa_atexit@plt+0x830544> │ │ │ │ + ldr r3, [pc, #64] @ 842504 <__cxa_atexit@plt+0x830554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 8424f8 <__cxa_atexit@plt+0x830548> │ │ │ │ + ldr r2, [pc, #44] @ 842508 <__cxa_atexit@plt+0x830558> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8424fc <__cxa_atexit@plt+0x83054c> │ │ │ │ + ldr r7, [pc, #28] @ 84250c <__cxa_atexit@plt+0x83055c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r0, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #136 @ 0x88 │ │ │ │ - movteq r5, #7408 @ 0x1cf0 │ │ │ │ + cmneq r0, #120 @ 0x78 │ │ │ │ + movteq r5, #7392 @ 0x1ce0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842568 <__cxa_atexit@plt+0x8305b8> │ │ │ │ + bcc 842578 <__cxa_atexit@plt+0x8305c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842560 <__cxa_atexit@plt+0x8305b0> │ │ │ │ - ldr r3, [pc, #64] @ 842570 <__cxa_atexit@plt+0x8305c0> │ │ │ │ + bhi 842570 <__cxa_atexit@plt+0x8305c0> │ │ │ │ + ldr r3, [pc, #64] @ 842580 <__cxa_atexit@plt+0x8305d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 842574 <__cxa_atexit@plt+0x8305c4> │ │ │ │ + ldr r2, [pc, #44] @ 842584 <__cxa_atexit@plt+0x8305d4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 842578 <__cxa_atexit@plt+0x8305c8> │ │ │ │ + ldr r7, [pc, #28] @ 842588 <__cxa_atexit@plt+0x8305d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #12, 14 @ 0x300000 │ │ │ │ + cmneq r0, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmneq r0, #248, 18 @ 0x3e0000 │ │ │ │ - movteq r5, #7232 @ 0x1c40 │ │ │ │ + cmneq r0, #232, 18 @ 0x3a0000 │ │ │ │ + movteq r5, #7216 @ 0x1c30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8425d4 <__cxa_atexit@plt+0x830624> │ │ │ │ - ldr r3, [pc, #64] @ 8425dc <__cxa_atexit@plt+0x83062c> │ │ │ │ + bcc 8425e4 <__cxa_atexit@plt+0x830634> │ │ │ │ + ldr r3, [pc, #64] @ 8425ec <__cxa_atexit@plt+0x83063c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ 8425e0 <__cxa_atexit@plt+0x830630> │ │ │ │ + ldr r3, [pc, #56] @ 8425f0 <__cxa_atexit@plt+0x830640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #44] @ 8425e4 <__cxa_atexit@plt+0x830634> │ │ │ │ + ldr r3, [pc, #44] @ 8425f4 <__cxa_atexit@plt+0x830644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #40] @ 8425e8 <__cxa_atexit@plt+0x830638> │ │ │ │ + ldr r1, [pc, #40] @ 8425f8 <__cxa_atexit@plt+0x830648> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #28] @ 8425ec <__cxa_atexit@plt+0x83063c> │ │ │ │ + ldr r8, [pc, #28] @ 8425fc <__cxa_atexit@plt+0x83064c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #160, 12 @ 0xa000000 │ │ │ │ - cmneq r0, #24, 14 @ 0x600000 │ │ │ │ - cmneq r0, #8, 16 @ 0x80000 │ │ │ │ - cmneq r0, #16 │ │ │ │ - cmneq r0, #244, 12 @ 0xf400000 │ │ │ │ - movteq r5, #7184 @ 0x1c10 │ │ │ │ + cmneq r0, #144, 12 @ 0x9000000 │ │ │ │ + cmneq r0, #8, 14 @ 0x200000 │ │ │ │ + cmneq r0, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq r0, #0 │ │ │ │ + cmneq r0, #228, 12 @ 0xe400000 │ │ │ │ + movteq r5, #7168 @ 0x1c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842670 <__cxa_atexit@plt+0x8306c0> │ │ │ │ + bcc 842680 <__cxa_atexit@plt+0x8306d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842668 <__cxa_atexit@plt+0x8306b8> │ │ │ │ - ldr r3, [pc, #88] @ 842678 <__cxa_atexit@plt+0x8306c8> │ │ │ │ + bhi 842678 <__cxa_atexit@plt+0x8306c8> │ │ │ │ + ldr r3, [pc, #88] @ 842688 <__cxa_atexit@plt+0x8306d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 84267c <__cxa_atexit@plt+0x8306cc> │ │ │ │ + ldr r2, [pc, #84] @ 84268c <__cxa_atexit@plt+0x8306dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 842680 <__cxa_atexit@plt+0x8306d0> │ │ │ │ + ldr r1, [pc, #64] @ 842690 <__cxa_atexit@plt+0x8306e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 842684 <__cxa_atexit@plt+0x8306d4> │ │ │ │ + ldr r7, [pc, #32] @ 842694 <__cxa_atexit@plt+0x8306e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmneq r0, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r0, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmneq r0, #236, 16 @ 0xec0000 │ │ │ │ - movteq r5, #5260 @ 0x148c │ │ │ │ + cmneq r0, #220, 16 @ 0xdc0000 │ │ │ │ + movteq r5, #5244 @ 0x147c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8426c0 <__cxa_atexit@plt+0x830710> │ │ │ │ - ldr r3, [pc, #32] @ 8426c8 <__cxa_atexit@plt+0x830718> │ │ │ │ + bcc 8426d0 <__cxa_atexit@plt+0x830720> │ │ │ │ + ldr r3, [pc, #32] @ 8426d8 <__cxa_atexit@plt+0x830728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8426cc <__cxa_atexit@plt+0x83071c> │ │ │ │ + ldr r7, [pc, #16] @ 8426dc <__cxa_atexit@plt+0x83072c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #148, 10 @ 0x25000000 │ │ │ │ - cmneq r0, #172, 28 @ 0xac0 │ │ │ │ - movteq r5, #5200 @ 0x1450 │ │ │ │ + cmneq r0, #132, 10 @ 0x21000000 │ │ │ │ + cmneq r0, #156, 28 @ 0x9c0 │ │ │ │ + movteq r5, #5184 @ 0x1440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842734 <__cxa_atexit@plt+0x830784> │ │ │ │ + bcc 842744 <__cxa_atexit@plt+0x830794> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84272c <__cxa_atexit@plt+0x83077c> │ │ │ │ - ldr r3, [pc, #60] @ 84273c <__cxa_atexit@plt+0x83078c> │ │ │ │ + bhi 84273c <__cxa_atexit@plt+0x83078c> │ │ │ │ + ldr r3, [pc, #60] @ 84274c <__cxa_atexit@plt+0x83079c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 842740 <__cxa_atexit@plt+0x830790> │ │ │ │ + ldr r3, [pc, #44] @ 842750 <__cxa_atexit@plt+0x8307a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 842744 <__cxa_atexit@plt+0x830794> │ │ │ │ + ldr r7, [pc, #28] @ 842754 <__cxa_atexit@plt+0x8307a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #60, 10 @ 0xf000000 │ │ │ │ + cmneq r0, #44, 10 @ 0xb000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #44, 16 @ 0x2c0000 │ │ │ │ - movteq r5, #6860 @ 0x1acc │ │ │ │ + cmneq r0, #28, 16 @ 0x1c0000 │ │ │ │ + movteq r5, #6844 @ 0x1abc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8427c8 <__cxa_atexit@plt+0x830818> │ │ │ │ + bcc 8427d8 <__cxa_atexit@plt+0x830828> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8427c0 <__cxa_atexit@plt+0x830810> │ │ │ │ - ldr r3, [pc, #88] @ 8427d0 <__cxa_atexit@plt+0x830820> │ │ │ │ + bhi 8427d0 <__cxa_atexit@plt+0x830820> │ │ │ │ + ldr r3, [pc, #88] @ 8427e0 <__cxa_atexit@plt+0x830830> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 8427d4 <__cxa_atexit@plt+0x830824> │ │ │ │ + ldr r2, [pc, #84] @ 8427e4 <__cxa_atexit@plt+0x830834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8427d8 <__cxa_atexit@plt+0x830828> │ │ │ │ + ldr r1, [pc, #64] @ 8427e8 <__cxa_atexit@plt+0x830838> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8427dc <__cxa_atexit@plt+0x83082c> │ │ │ │ + ldr r7, [pc, #32] @ 8427ec <__cxa_atexit@plt+0x83083c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq r0, #172, 8 @ 0xac000000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmneq r0, #208, 10 @ 0x34000000 │ │ │ │ - movteq r5, #6708 @ 0x1a34 │ │ │ │ + cmneq r0, #192, 10 @ 0x30000000 │ │ │ │ + movteq r5, #6692 @ 0x1a24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842848 <__cxa_atexit@plt+0x830898> │ │ │ │ + bcc 842858 <__cxa_atexit@plt+0x8308a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842840 <__cxa_atexit@plt+0x830890> │ │ │ │ - ldr r3, [pc, #64] @ 842850 <__cxa_atexit@plt+0x8308a0> │ │ │ │ + bhi 842850 <__cxa_atexit@plt+0x8308a0> │ │ │ │ + ldr r3, [pc, #64] @ 842860 <__cxa_atexit@plt+0x8308b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 842854 <__cxa_atexit@plt+0x8308a4> │ │ │ │ + ldr r2, [pc, #44] @ 842864 <__cxa_atexit@plt+0x8308b4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 842858 <__cxa_atexit@plt+0x8308a8> │ │ │ │ + ldr r7, [pc, #28] @ 842868 <__cxa_atexit@plt+0x8308b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq r0, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmneq r0, #24, 14 @ 0x600000 │ │ │ │ - movteq r5, #7404 @ 0x1cec │ │ │ │ + cmneq r0, #8, 14 @ 0x200000 │ │ │ │ + movteq r5, #7388 @ 0x1cdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842890 <__cxa_atexit@plt+0x8308e0> │ │ │ │ - ldr r3, [pc, #28] @ 842898 <__cxa_atexit@plt+0x8308e8> │ │ │ │ + bcc 8428a0 <__cxa_atexit@plt+0x8308f0> │ │ │ │ + ldr r3, [pc, #28] @ 8428a8 <__cxa_atexit@plt+0x8308f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8402dc <__cxa_atexit@plt+0x82e32c> │ │ │ │ + b 8402ec <__cxa_atexit@plt+0x82e33c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #192, 6 │ │ │ │ - movteq r4, #6004 @ 0x1774 │ │ │ │ + cmneq r0, #176, 6 @ 0xc0000002 │ │ │ │ + movteq r4, #5988 @ 0x1764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8428ec <__cxa_atexit@plt+0x83093c> │ │ │ │ - ldr r3, [pc, #56] @ 8428f4 <__cxa_atexit@plt+0x830944> │ │ │ │ + bcc 8428fc <__cxa_atexit@plt+0x83094c> │ │ │ │ + ldr r3, [pc, #56] @ 842904 <__cxa_atexit@plt+0x830954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 8428f8 <__cxa_atexit@plt+0x830948> │ │ │ │ + ldr r3, [pc, #48] @ 842908 <__cxa_atexit@plt+0x830958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 8428fc <__cxa_atexit@plt+0x83094c> │ │ │ │ + ldr r3, [pc, #36] @ 84290c <__cxa_atexit@plt+0x83095c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 842900 <__cxa_atexit@plt+0x830950> │ │ │ │ + ldr r8, [pc, #24] @ 842910 <__cxa_atexit@plt+0x830960> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #128, 6 │ │ │ │ - cmneq r0, #156, 6 @ 0x70000002 │ │ │ │ - cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ - cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ - movteq r5, #6312 @ 0x18a8 │ │ │ │ + cmneq r0, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq r0, #140, 6 @ 0x30000002 │ │ │ │ + cmneq r0, #96, 8 @ 0x60000000 │ │ │ │ + cmneq r0, #172, 8 @ 0xac000000 │ │ │ │ + movteq r5, #6296 @ 0x1898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84296c <__cxa_atexit@plt+0x8309bc> │ │ │ │ + bcc 84297c <__cxa_atexit@plt+0x8309cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842964 <__cxa_atexit@plt+0x8309b4> │ │ │ │ - ldr r3, [pc, #64] @ 842974 <__cxa_atexit@plt+0x8309c4> │ │ │ │ + bhi 842974 <__cxa_atexit@plt+0x8309c4> │ │ │ │ + ldr r3, [pc, #64] @ 842984 <__cxa_atexit@plt+0x8309d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 842978 <__cxa_atexit@plt+0x8309c8> │ │ │ │ + ldr r7, [pc, #44] @ 842988 <__cxa_atexit@plt+0x8309d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84297c <__cxa_atexit@plt+0x8309cc> │ │ │ │ + ldr r7, [pc, #28] @ 84298c <__cxa_atexit@plt+0x8309dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #8, 6 @ 0x20000000 │ │ │ │ + cmneq r0, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r0, #240, 10 @ 0x3c000000 │ │ │ │ - movteq r5, #7112 @ 0x1bc8 │ │ │ │ + cmneq r0, #224, 10 @ 0x38000000 │ │ │ │ + movteq r5, #7096 @ 0x1bb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8429b4 <__cxa_atexit@plt+0x830a04> │ │ │ │ - ldr r3, [pc, #28] @ 8429bc <__cxa_atexit@plt+0x830a0c> │ │ │ │ + bcc 8429c4 <__cxa_atexit@plt+0x830a14> │ │ │ │ + ldr r3, [pc, #28] @ 8429cc <__cxa_atexit@plt+0x830a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 8402dc <__cxa_atexit@plt+0x82e32c> │ │ │ │ + b 8402ec <__cxa_atexit@plt+0x82e33c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 4 @ 0xc0000009 │ │ │ │ - movteq r5, #7068 @ 0x1b9c │ │ │ │ + cmneq r0, #140, 4 @ 0xc0000008 │ │ │ │ + movteq r5, #7052 @ 0x1b8c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842a2c <__cxa_atexit@plt+0x830a7c> │ │ │ │ - ldr r3, [pc, #84] @ 842a34 <__cxa_atexit@plt+0x830a84> │ │ │ │ + bcc 842a3c <__cxa_atexit@plt+0x830a8c> │ │ │ │ + ldr r3, [pc, #84] @ 842a44 <__cxa_atexit@plt+0x830a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ add r8, r7, #20 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r1, [pc, #52] @ 842a38 <__cxa_atexit@plt+0x830a88> │ │ │ │ + ldr r1, [pc, #52] @ 842a48 <__cxa_atexit@plt+0x830a98> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r0, r2, r9} │ │ │ │ str r3, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 842a24 <__cxa_atexit@plt+0x830a74> │ │ │ │ - b 842a48 <__cxa_atexit@plt+0x830a98> │ │ │ │ + beq 842a34 <__cxa_atexit@plt+0x830a84> │ │ │ │ + b 842a58 <__cxa_atexit@plt+0x830aa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq r0, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r5, #6944 @ 0x1b20 │ │ │ │ + movteq r5, #6928 @ 0x1b10 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 842a94 <__cxa_atexit@plt+0x830ae4> │ │ │ │ + bne 842aa4 <__cxa_atexit@plt+0x830af4> │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 842ae0 <__cxa_atexit@plt+0x830b30> │ │ │ │ + bhi 842af0 <__cxa_atexit@plt+0x830b40> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r0, [pc, #124] @ 842af8 <__cxa_atexit@plt+0x830b48> │ │ │ │ + ldr r0, [pc, #124] @ 842b08 <__cxa_atexit@plt+0x830b58> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #120] @ 842afc <__cxa_atexit@plt+0x830b4c> │ │ │ │ + ldr lr, [pc, #120] @ 842b0c <__cxa_atexit@plt+0x830b5c> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - b 842ac0 <__cxa_atexit@plt+0x830b10> │ │ │ │ + b 842ad0 <__cxa_atexit@plt+0x830b20> │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 842ae0 <__cxa_atexit@plt+0x830b30> │ │ │ │ + bhi 842af0 <__cxa_atexit@plt+0x830b40> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #64] @ 842aec <__cxa_atexit@plt+0x830b3c> │ │ │ │ + ldr r0, [pc, #64] @ 842afc <__cxa_atexit@plt+0x830b4c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #60] @ 842af0 <__cxa_atexit@plt+0x830b40> │ │ │ │ + ldr lr, [pc, #60] @ 842b00 <__cxa_atexit@plt+0x830b50> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #28 │ │ │ │ - ldr r7, [pc, #24] @ 842af4 <__cxa_atexit@plt+0x830b44> │ │ │ │ + ldr r7, [pc, #24] @ 842b04 <__cxa_atexit@plt+0x830b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - cmneq r0, #176, 4 │ │ │ │ + cmneq r0, #160, 4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - movteq r4, #6036 @ 0x1794 │ │ │ │ + movteq r4, #6020 @ 0x1784 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842b38 <__cxa_atexit@plt+0x830b88> │ │ │ │ - ldr r3, [pc, #32] @ 842b40 <__cxa_atexit@plt+0x830b90> │ │ │ │ + bcc 842b48 <__cxa_atexit@plt+0x830b98> │ │ │ │ + ldr r3, [pc, #32] @ 842b50 <__cxa_atexit@plt+0x830ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 842b44 <__cxa_atexit@plt+0x830b94> │ │ │ │ + ldr r7, [pc, #16] @ 842b54 <__cxa_atexit@plt+0x830ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #28, 2 │ │ │ │ - cmneq r0, #32, 8 @ 0x20000000 │ │ │ │ - movteq r5, #5716 @ 0x1654 │ │ │ │ + cmneq r0, #12, 2 │ │ │ │ + cmneq r0, #16, 8 @ 0x10000000 │ │ │ │ + movteq r5, #5700 @ 0x1644 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842bb0 <__cxa_atexit@plt+0x830c00> │ │ │ │ + bcc 842bc0 <__cxa_atexit@plt+0x830c10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842ba8 <__cxa_atexit@plt+0x830bf8> │ │ │ │ - ldr r3, [pc, #64] @ 842bb8 <__cxa_atexit@plt+0x830c08> │ │ │ │ + bhi 842bb8 <__cxa_atexit@plt+0x830c08> │ │ │ │ + ldr r3, [pc, #64] @ 842bc8 <__cxa_atexit@plt+0x830c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 842bbc <__cxa_atexit@plt+0x830c0c> │ │ │ │ + ldr r3, [pc, #44] @ 842bcc <__cxa_atexit@plt+0x830c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 842bc0 <__cxa_atexit@plt+0x830c10> │ │ │ │ + ldr r7, [pc, #28] @ 842bd0 <__cxa_atexit@plt+0x830c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #196 @ 0xc4 │ │ │ │ + cmneq r0, #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r0, #172, 6 @ 0xb0000002 │ │ │ │ - movteq r5, #6572 @ 0x19ac │ │ │ │ + cmneq r0, #156, 6 @ 0x70000002 │ │ │ │ + movteq r5, #6556 @ 0x199c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842c68 <__cxa_atexit@plt+0x830cb8> │ │ │ │ + bcc 842c78 <__cxa_atexit@plt+0x830cc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842c60 <__cxa_atexit@plt+0x830cb0> │ │ │ │ - ldr r3, [pc, #124] @ 842c70 <__cxa_atexit@plt+0x830cc0> │ │ │ │ + bhi 842c70 <__cxa_atexit@plt+0x830cc0> │ │ │ │ + ldr r3, [pc, #124] @ 842c80 <__cxa_atexit@plt+0x830cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r8, lr} │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r7, [pc, #80] @ 842c74 <__cxa_atexit@plt+0x830cc4> │ │ │ │ + ldr r7, [pc, #80] @ 842c84 <__cxa_atexit@plt+0x830cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #76] @ 842c78 <__cxa_atexit@plt+0x830cc8> │ │ │ │ + ldr sl, [pc, #76] @ 842c88 <__cxa_atexit@plt+0x830cd8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 842c7c <__cxa_atexit@plt+0x830ccc> │ │ │ │ + ldr r7, [pc, #32] @ 842c8c <__cxa_atexit@plt+0x830cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72 @ 0x48 │ │ │ │ + cmneq r0, #56 @ 0x38 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - cmneq r0, #48, 2 │ │ │ │ - movteq r5, #5392 @ 0x1510 │ │ │ │ + cmneq r0, #32, 2 │ │ │ │ + movteq r5, #5376 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842cf4 <__cxa_atexit@plt+0x830d44> │ │ │ │ + bcc 842d04 <__cxa_atexit@plt+0x830d54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 842cec <__cxa_atexit@plt+0x830d3c> │ │ │ │ - ldr r3, [pc, #76] @ 842cfc <__cxa_atexit@plt+0x830d4c> │ │ │ │ + bhi 842cfc <__cxa_atexit@plt+0x830d4c> │ │ │ │ + ldr r3, [pc, #76] @ 842d0c <__cxa_atexit@plt+0x830d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #60] @ 842d00 <__cxa_atexit@plt+0x830d50> │ │ │ │ + ldr r1, [pc, #60] @ 842d10 <__cxa_atexit@plt+0x830d60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #48] @ 842d04 <__cxa_atexit@plt+0x830d54> │ │ │ │ + ldr r3, [pc, #48] @ 842d14 <__cxa_atexit@plt+0x830d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #7 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #32] @ 842d08 <__cxa_atexit@plt+0x830d58> │ │ │ │ + ldr r8, [pc, #32] @ 842d18 <__cxa_atexit@plt+0x830d68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #140, 30 @ p-variant is OBSOLETE @ 0x230 │ │ │ │ - cmneq r0, #148, 2 @ 0x25 │ │ │ │ - cmppeq pc, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ - cmneq r0, #16, 4 │ │ │ │ + cmppeq pc, #124, 30 @ p-variant is OBSOLETE @ 0x1f0 │ │ │ │ + cmneq r0, #132, 2 @ 0x21 │ │ │ │ + cmppeq pc, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ + cmneq r0, #0, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842d3c <__cxa_atexit@plt+0x830d8c> │ │ │ │ - ldr r3, [pc, #28] @ 842d44 <__cxa_atexit@plt+0x830d94> │ │ │ │ + bcc 842d4c <__cxa_atexit@plt+0x830d9c> │ │ │ │ + ldr r3, [pc, #28] @ 842d54 <__cxa_atexit@plt+0x830da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 53732c <__cxa_atexit@plt+0x52537c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #20, 30 @ p-variant is OBSOLETE @ 0x50 │ │ │ │ - movteq r3, #6516 @ 0x1974 │ │ │ │ + cmppeq pc, #4, 30 @ p-variant is OBSOLETE │ │ │ │ + movteq r3, #6500 @ 0x1964 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842d80 <__cxa_atexit@plt+0x830dd0> │ │ │ │ - ldr r3, [pc, #32] @ 842d88 <__cxa_atexit@plt+0x830dd8> │ │ │ │ + bcc 842d90 <__cxa_atexit@plt+0x830de0> │ │ │ │ + ldr r3, [pc, #32] @ 842d98 <__cxa_atexit@plt+0x830de8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 842d8c <__cxa_atexit@plt+0x830ddc> │ │ │ │ + ldr r7, [pc, #16] @ 842d9c <__cxa_atexit@plt+0x830dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #212, 28 @ p-variant is OBSOLETE @ 0xd40 │ │ │ │ - cmneq r0, #92, 16 @ 0x5c0000 │ │ │ │ - movteq r3, #6432 @ 0x1920 │ │ │ │ + cmppeq pc, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ + cmneq r0, #76, 16 @ 0x4c0000 │ │ │ │ + movteq r3, #6416 @ 0x1910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842dd0 <__cxa_atexit@plt+0x830e20> │ │ │ │ - ldr r3, [pc, #40] @ 842dd8 <__cxa_atexit@plt+0x830e28> │ │ │ │ + bcc 842de0 <__cxa_atexit@plt+0x830e30> │ │ │ │ + ldr r3, [pc, #40] @ 842de8 <__cxa_atexit@plt+0x830e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 842ddc <__cxa_atexit@plt+0x830e2c> │ │ │ │ + ldr r7, [pc, #28] @ 842dec <__cxa_atexit@plt+0x830e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #20] @ 842de0 <__cxa_atexit@plt+0x830e30> │ │ │ │ + ldr r7, [pc, #20] @ 842df0 <__cxa_atexit@plt+0x830e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #140, 28 @ p-variant is OBSOLETE @ 0x8c0 │ │ │ │ - cmneq r0, #152, 18 @ 0x260000 │ │ │ │ - cmneq r0, #196, 28 @ 0xc40 │ │ │ │ - movteq r3, #6360 @ 0x18d8 │ │ │ │ + cmppeq pc, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ + cmneq r0, #136, 18 @ 0x220000 │ │ │ │ + cmneq r0, #180, 28 @ 0xb40 │ │ │ │ + movteq r3, #6344 @ 0x18c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842e1c <__cxa_atexit@plt+0x830e6c> │ │ │ │ - ldr r3, [pc, #32] @ 842e24 <__cxa_atexit@plt+0x830e74> │ │ │ │ + bcc 842e2c <__cxa_atexit@plt+0x830e7c> │ │ │ │ + ldr r3, [pc, #32] @ 842e34 <__cxa_atexit@plt+0x830e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 842e28 <__cxa_atexit@plt+0x830e78> │ │ │ │ + ldr r7, [pc, #16] @ 842e38 <__cxa_atexit@plt+0x830e88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #56, 28 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ - cmneq r0, #192, 14 @ 0x3000000 │ │ │ │ - movteq r3, #6276 @ 0x1884 │ │ │ │ + cmppeq pc, #40, 28 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ + cmneq r0, #176, 14 @ 0x2c00000 │ │ │ │ + movteq r3, #6260 @ 0x1874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842e6c <__cxa_atexit@plt+0x830ebc> │ │ │ │ - ldr r3, [pc, #40] @ 842e74 <__cxa_atexit@plt+0x830ec4> │ │ │ │ + bcc 842e7c <__cxa_atexit@plt+0x830ecc> │ │ │ │ + ldr r3, [pc, #40] @ 842e84 <__cxa_atexit@plt+0x830ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 842e78 <__cxa_atexit@plt+0x830ec8> │ │ │ │ + ldr r7, [pc, #28] @ 842e88 <__cxa_atexit@plt+0x830ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #20] @ 842e7c <__cxa_atexit@plt+0x830ecc> │ │ │ │ + ldr r7, [pc, #20] @ 842e8c <__cxa_atexit@plt+0x830edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #240, 26 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ - cmneq r0, #252, 16 @ 0xfc0000 │ │ │ │ - cmneq r0, #40, 28 @ 0x280 │ │ │ │ - movteq r3, #6216 @ 0x1848 │ │ │ │ + cmppeq pc, #224, 26 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ + cmneq r0, #236, 16 @ 0xec0000 │ │ │ │ + cmneq r0, #24, 28 @ 0x180 │ │ │ │ + movteq r3, #6200 @ 0x1838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 842ed0 <__cxa_atexit@plt+0x830f20> │ │ │ │ - ldr r3, [pc, #56] @ 842ed8 <__cxa_atexit@plt+0x830f28> │ │ │ │ + bcc 842ee0 <__cxa_atexit@plt+0x830f30> │ │ │ │ + ldr r3, [pc, #56] @ 842ee8 <__cxa_atexit@plt+0x830f38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 842edc <__cxa_atexit@plt+0x830f2c> │ │ │ │ + ldr r2, [pc, #52] @ 842eec <__cxa_atexit@plt+0x830f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 842ec8 <__cxa_atexit@plt+0x830f18> │ │ │ │ - b 842eec <__cxa_atexit@plt+0x830f3c> │ │ │ │ + beq 842ed8 <__cxa_atexit@plt+0x830f28> │ │ │ │ + b 842efc <__cxa_atexit@plt+0x830f4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq pc, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ - movteq r3, #6120 @ 0x17e8 │ │ │ │ + cmppeq pc, #132, 26 @ p-variant is OBSOLETE @ 0x2100 │ │ │ │ + movteq r3, #6104 @ 0x17d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 842f2c <__cxa_atexit@plt+0x830f7c> │ │ │ │ + beq 842f3c <__cxa_atexit@plt+0x830f8c> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 842f58 <__cxa_atexit@plt+0x830fa8> │ │ │ │ + bne 842f68 <__cxa_atexit@plt+0x830fb8> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 842f6c <__cxa_atexit@plt+0x830fbc> │ │ │ │ - ldr r7, [pc, #196] @ 842fe4 <__cxa_atexit@plt+0x831034> │ │ │ │ + bne 842f7c <__cxa_atexit@plt+0x830fcc> │ │ │ │ + ldr r7, [pc, #196] @ 842ff4 <__cxa_atexit@plt+0x831044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #137 @ 0x89 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 842fb8 <__cxa_atexit@plt+0x831008> │ │ │ │ - ldr r7, [pc, #132] @ 842fc8 <__cxa_atexit@plt+0x831018> │ │ │ │ + bhi 842fc8 <__cxa_atexit@plt+0x831018> │ │ │ │ + ldr r7, [pc, #132] @ 842fd8 <__cxa_atexit@plt+0x831028> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 842fcc <__cxa_atexit@plt+0x83101c> │ │ │ │ + ldr r2, [pc, #128] @ 842fdc <__cxa_atexit@plt+0x83102c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 842fd0 <__cxa_atexit@plt+0x831020> │ │ │ │ + ldr r1, [pc, #124] @ 842fe0 <__cxa_atexit@plt+0x831030> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 842f94 <__cxa_atexit@plt+0x830fe4> │ │ │ │ - ldr r7, [pc, #100] @ 842fc4 <__cxa_atexit@plt+0x831014> │ │ │ │ + b 842fa4 <__cxa_atexit@plt+0x830ff4> │ │ │ │ + ldr r7, [pc, #100] @ 842fd4 <__cxa_atexit@plt+0x831024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 842fb8 <__cxa_atexit@plt+0x831008> │ │ │ │ - ldr r7, [pc, #84] @ 842fd8 <__cxa_atexit@plt+0x831028> │ │ │ │ + bhi 842fc8 <__cxa_atexit@plt+0x831018> │ │ │ │ + ldr r7, [pc, #84] @ 842fe8 <__cxa_atexit@plt+0x831038> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 842fdc <__cxa_atexit@plt+0x83102c> │ │ │ │ + ldr r2, [pc, #80] @ 842fec <__cxa_atexit@plt+0x83103c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 842fe0 <__cxa_atexit@plt+0x831030> │ │ │ │ + ldr r1, [pc, #76] @ 842ff0 <__cxa_atexit@plt+0x831040> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ str r1, [r5, #4]! │ │ │ │ - ldr r7, [pc, #32] @ 842fd4 <__cxa_atexit@plt+0x831024> │ │ │ │ + ldr r7, [pc, #32] @ 842fe4 <__cxa_atexit@plt+0x831034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmppeq pc, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmppeq pc, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmppeq pc, #156, 24 @ p-variant is OBSOLETE @ 0x9c00 │ │ │ │ + cmppeq pc, #140, 24 @ p-variant is OBSOLETE @ 0x8c00 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmppeq pc, #40, 28 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ + cmppeq pc, #24, 28 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 843010 <__cxa_atexit@plt+0x831060> │ │ │ │ - ldr r7, [pc, #68] @ 843048 <__cxa_atexit@plt+0x831098> │ │ │ │ + bne 843020 <__cxa_atexit@plt+0x831070> │ │ │ │ + ldr r7, [pc, #68] @ 843058 <__cxa_atexit@plt+0x8310a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #137 @ 0x89 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84303c <__cxa_atexit@plt+0x83108c> │ │ │ │ + bhi 84304c <__cxa_atexit@plt+0x83109c> │ │ │ │ mov r7, #1000 @ 0x3e8 │ │ │ │ - ldr r3, [pc, #32] @ 84304c <__cxa_atexit@plt+0x83109c> │ │ │ │ + ldr r3, [pc, #32] @ 84305c <__cxa_atexit@plt+0x8310ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmppeq pc, #68, 26 @ p-variant is OBSOLETE @ 0x1100 │ │ │ │ - cmneq r0, #100, 4 @ 0x40000006 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmppeq pc, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + cmneq r0, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 843078 <__cxa_atexit@plt+0x8310c8> │ │ │ │ - ldr r7, [pc, #68] @ 8430b0 <__cxa_atexit@plt+0x831100> │ │ │ │ + bne 843088 <__cxa_atexit@plt+0x8310d8> │ │ │ │ + ldr r7, [pc, #68] @ 8430c0 <__cxa_atexit@plt+0x831110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #137 @ 0x89 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8430a4 <__cxa_atexit@plt+0x8310f4> │ │ │ │ + bhi 8430b4 <__cxa_atexit@plt+0x831104> │ │ │ │ mov r7, #1000 @ 0x3e8 │ │ │ │ - ldr r3, [pc, #32] @ 8430b4 <__cxa_atexit@plt+0x831104> │ │ │ │ + ldr r3, [pc, #32] @ 8430c4 <__cxa_atexit@plt+0x831114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmppeq pc, #220, 24 @ p-variant is OBSOLETE @ 0xdc00 │ │ │ │ - cmneq r0, #252, 2 @ 0x3f │ │ │ │ - movteq r3, #7020 @ 0x1b6c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmppeq pc, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ + cmneq r0, #236, 2 @ 0x3b │ │ │ │ + movteq r3, #7004 @ 0x1b5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843108 <__cxa_atexit@plt+0x831158> │ │ │ │ - ldr r3, [pc, #56] @ 843110 <__cxa_atexit@plt+0x831160> │ │ │ │ + bcc 843118 <__cxa_atexit@plt+0x831168> │ │ │ │ + ldr r3, [pc, #56] @ 843120 <__cxa_atexit@plt+0x831170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 843114 <__cxa_atexit@plt+0x831164> │ │ │ │ + ldr r3, [pc, #48] @ 843124 <__cxa_atexit@plt+0x831174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 843118 <__cxa_atexit@plt+0x831168> │ │ │ │ + ldr r3, [pc, #36] @ 843128 <__cxa_atexit@plt+0x831178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 84311c <__cxa_atexit@plt+0x83116c> │ │ │ │ + ldr r8, [pc, #24] @ 84312c <__cxa_atexit@plt+0x83117c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e84 <__cxa_atexit@plt+0xba5ed4> │ │ │ │ + b bb7e94 <__cxa_atexit@plt+0xba5ee4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #100, 22 @ p-variant is OBSOLETE @ 0x19000 │ │ │ │ - cmppeq pc, #128, 22 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ - cmneq r0, #220, 6 @ 0x70000003 │ │ │ │ - cmneq r0, #20, 8 @ 0x14000000 │ │ │ │ - movteq r5, #4188 @ 0x105c │ │ │ │ + cmppeq pc, #84, 22 @ p-variant is OBSOLETE @ 0x15000 │ │ │ │ + cmppeq pc, #112, 22 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ + cmneq r0, #204, 6 @ 0x30000003 │ │ │ │ + cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ + movteq r5, #4172 @ 0x104c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8431b4 <__cxa_atexit@plt+0x831204> │ │ │ │ + bcc 8431c4 <__cxa_atexit@plt+0x831214> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8431ac <__cxa_atexit@plt+0x8311fc> │ │ │ │ - ldr lr, [pc, #108] @ 8431bc <__cxa_atexit@plt+0x83120c> │ │ │ │ + bhi 8431bc <__cxa_atexit@plt+0x83120c> │ │ │ │ + ldr lr, [pc, #108] @ 8431cc <__cxa_atexit@plt+0x83121c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #104] @ 8431c0 <__cxa_atexit@plt+0x831210> │ │ │ │ + ldr r2, [pc, #104] @ 8431d0 <__cxa_atexit@plt+0x831220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #84] @ 8431c4 <__cxa_atexit@plt+0x831214> │ │ │ │ + ldr r3, [pc, #84] @ 8431d4 <__cxa_atexit@plt+0x831224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r0, [pc, #68] @ 8431c8 <__cxa_atexit@plt+0x831218> │ │ │ │ + ldr r0, [pc, #68] @ 8431d8 <__cxa_atexit@plt+0x831228> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8431cc <__cxa_atexit@plt+0x83121c> │ │ │ │ + ldr r8, [pc, #36] @ 8431dc <__cxa_atexit@plt+0x83122c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmppeq pc, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ + cmppeq pc, #212, 20 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmppeq pc, #224, 20 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ - cmppeq pc, #200, 24 @ p-variant is OBSOLETE @ 0xc800 │ │ │ │ - movteq r5, #5036 @ 0x13ac │ │ │ │ + cmppeq pc, #208, 20 @ p-variant is OBSOLETE @ 0xd0000 │ │ │ │ + cmppeq pc, #184, 24 @ p-variant is OBSOLETE @ 0xb800 │ │ │ │ + movteq r5, #5020 @ 0x139c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843240 <__cxa_atexit@plt+0x831290> │ │ │ │ - ldr lr, [pc, #84] @ 843248 <__cxa_atexit@plt+0x831298> │ │ │ │ + bcc 843250 <__cxa_atexit@plt+0x8312a0> │ │ │ │ + ldr lr, [pc, #84] @ 843258 <__cxa_atexit@plt+0x8312a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 843234 <__cxa_atexit@plt+0x831284> │ │ │ │ + beq 843244 <__cxa_atexit@plt+0x831294> │ │ │ │ mov r7, r8 │ │ │ │ - b 843258 <__cxa_atexit@plt+0x8312a8> │ │ │ │ + b 843268 <__cxa_atexit@plt+0x8312b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movteq r5, #4916 @ 0x1334 │ │ │ │ + movteq r5, #4900 @ 0x1324 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr lr, [r3, #15] │ │ │ │ - ldr r0, [pc, #28] @ 843290 <__cxa_atexit@plt+0x8312e0> │ │ │ │ + ldr r0, [pc, #28] @ 8432a0 <__cxa_atexit@plt+0x8312f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r5, #4844 @ 0x12ec │ │ │ │ + movteq r5, #4828 @ 0x12dc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 8432c4 <__cxa_atexit@plt+0x831314> │ │ │ │ + ldr r0, [pc, #28] @ 8432d4 <__cxa_atexit@plt+0x831324> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - movteq r5, #4792 @ 0x12b8 │ │ │ │ + movteq r5, #4776 @ 0x12a8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8433fc <__cxa_atexit@plt+0x83144c> │ │ │ │ + bhi 84340c <__cxa_atexit@plt+0x83145c> │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #248] @ 843408 <__cxa_atexit@plt+0x831458> │ │ │ │ + ldr lr, [pc, #248] @ 843418 <__cxa_atexit@plt+0x831468> │ │ │ │ add lr, pc, lr │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-112] @ 0xffffff90 │ │ │ │ str r1, [r6, #-116] @ 0xffffff8c │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-92]! @ 0xffffffa4 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r0, [pc, #208] @ 84340c <__cxa_atexit@plt+0x83145c> │ │ │ │ + ldr r0, [pc, #208] @ 84341c <__cxa_atexit@plt+0x83146c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-124]! @ 0xffffff84 │ │ │ │ mov lr, r6 │ │ │ │ - ldr r0, [pc, #196] @ 843410 <__cxa_atexit@plt+0x831460> │ │ │ │ + ldr r0, [pc, #196] @ 843420 <__cxa_atexit@plt+0x831470> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr, #-104]! @ 0xffffff98 │ │ │ │ str ip, [r6, #-68] @ 0xffffffbc │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ str lr, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str lr, [r6, #-84] @ 0xffffffac │ │ │ │ mov r2, r6 │ │ │ │ - ldr r0, [pc, #160] @ 843414 <__cxa_atexit@plt+0x831464> │ │ │ │ + ldr r0, [pc, #160] @ 843424 <__cxa_atexit@plt+0x831474> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-136]! @ 0xffffff78 │ │ │ │ mov ip, r6 │ │ │ │ - ldr r0, [pc, #148] @ 843418 <__cxa_atexit@plt+0x831468> │ │ │ │ + ldr r0, [pc, #148] @ 843428 <__cxa_atexit@plt+0x831478> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #-76]! @ 0xffffffb4 │ │ │ │ - ldr r0, [pc, #140] @ 84341c <__cxa_atexit@plt+0x83146c> │ │ │ │ + ldr r0, [pc, #140] @ 84342c <__cxa_atexit@plt+0x83147c> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6] │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str fp, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-108] @ 0xffffff94 │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r7, [r6, #-128] @ 0xffffff80 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r3, [pc, #84] @ 843420 <__cxa_atexit@plt+0x831470> │ │ │ │ + ldr r3, [pc, #84] @ 843430 <__cxa_atexit@plt+0x831480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [pc, #72] @ 843424 <__cxa_atexit@plt+0x831474> │ │ │ │ + ldr r3, [pc, #72] @ 843434 <__cxa_atexit@plt+0x831484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #-48]! @ 0xffffffd0 │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ str ip, [r5, #40] @ 0x28 │ │ │ │ str r0, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 843428 <__cxa_atexit@plt+0x831478> │ │ │ │ + ldr r7, [pc, #52] @ 843438 <__cxa_atexit@plt+0x831488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ @ instruction: 0xffffe638 │ │ │ │ @ instruction: 0xffffe6d8 │ │ │ │ @ instruction: 0xffffe36c │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - cmppeq pc, #152, 18 @ p-variant is OBSOLETE @ 0x260000 │ │ │ │ - movteq r4, #7504 @ 0x1d50 │ │ │ │ + cmppeq pc, #136, 18 @ p-variant is OBSOLETE @ 0x220000 │ │ │ │ + movteq r4, #7488 @ 0x1d40 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8434cc <__cxa_atexit@plt+0x83151c> │ │ │ │ + bne 8434dc <__cxa_atexit@plt+0x83152c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8434e0 <__cxa_atexit@plt+0x831530> │ │ │ │ + bhi 8434f0 <__cxa_atexit@plt+0x831540> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #132] @ 8434f0 <__cxa_atexit@plt+0x831540> │ │ │ │ + ldr lr, [pc, #132] @ 843500 <__cxa_atexit@plt+0x831550> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #128] @ 8434f4 <__cxa_atexit@plt+0x831544> │ │ │ │ + ldr r8, [pc, #128] @ 843504 <__cxa_atexit@plt+0x831554> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #124] @ 8434f8 <__cxa_atexit@plt+0x831548> │ │ │ │ + ldr r0, [pc, #124] @ 843508 <__cxa_atexit@plt+0x831558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #116] @ 8434fc <__cxa_atexit@plt+0x83154c> │ │ │ │ + ldr r0, [pc, #116] @ 84350c <__cxa_atexit@plt+0x83155c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ @@ -2147651,557 +2147655,557 @@ │ │ │ │ str r8, [r1, #-52]! @ 0xffffffcc │ │ │ │ str r1, [r6, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-36]! @ 0xffffffdc │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8434ec <__cxa_atexit@plt+0x83153c> │ │ │ │ + ldr r7, [pc, #24] @ 8434fc <__cxa_atexit@plt+0x83154c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmppeq pc, #16, 20 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmppeq pc, #0, 20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - cmppeq pc, #100, 20 @ p-variant is OBSOLETE @ 0x64000 │ │ │ │ - cmppeq pc, #136, 18 @ p-variant is OBSOLETE @ 0x220000 │ │ │ │ - movteq r5, #4264 @ 0x10a8 │ │ │ │ + cmppeq pc, #84, 20 @ p-variant is OBSOLETE @ 0x54000 │ │ │ │ + cmppeq pc, #120, 18 @ p-variant is OBSOLETE @ 0x1e0000 │ │ │ │ + movteq r5, #4248 @ 0x1098 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84358c <__cxa_atexit@plt+0x8315dc> │ │ │ │ + bcc 84359c <__cxa_atexit@plt+0x8315ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 843584 <__cxa_atexit@plt+0x8315d4> │ │ │ │ - ldr r3, [pc, #100] @ 843594 <__cxa_atexit@plt+0x8315e4> │ │ │ │ + bhi 843594 <__cxa_atexit@plt+0x8315e4> │ │ │ │ + ldr r3, [pc, #100] @ 8435a4 <__cxa_atexit@plt+0x8315f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ - ldr r7, [pc, #60] @ 843598 <__cxa_atexit@plt+0x8315e8> │ │ │ │ + ldr r7, [pc, #60] @ 8435a8 <__cxa_atexit@plt+0x8315f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r8, [r6] │ │ │ │ sub r8, r6, #23 │ │ │ │ - ldr r7, [pc, #28] @ 84359c <__cxa_atexit@plt+0x8315ec> │ │ │ │ + ldr r7, [pc, #28] @ 8435ac <__cxa_atexit@plt+0x8315fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + cmppeq pc, #252, 12 @ p-variant is OBSOLETE @ 0xfc00000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - cmneq r0, #156, 24 @ 0x9c00 │ │ │ │ - movteq r3, #4108 @ 0x100c │ │ │ │ + cmneq r0, #140, 24 @ 0x8c00 │ │ │ │ + movteq r2, #8188 @ 0x1ffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8435dc <__cxa_atexit@plt+0x83162c> │ │ │ │ - ldr r8, [pc, #36] @ 8435e4 <__cxa_atexit@plt+0x831634> │ │ │ │ + bcc 8435ec <__cxa_atexit@plt+0x83163c> │ │ │ │ + ldr r8, [pc, #36] @ 8435f4 <__cxa_atexit@plt+0x831644> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8435e8 <__cxa_atexit@plt+0x831638> │ │ │ │ + ldr r3, [pc, #32] @ 8435f8 <__cxa_atexit@plt+0x831648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8435ec <__cxa_atexit@plt+0x83163c> │ │ │ │ + ldr r7, [pc, #20] @ 8435fc <__cxa_atexit@plt+0x83164c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #21233664 @ 0x1440000 │ │ │ │ - cmppeq pc, #116, 12 @ p-variant is OBSOLETE @ 0x7400000 │ │ │ │ - cmppeq pc, #164, 12 @ p-variant is OBSOLETE @ 0xa400000 │ │ │ │ - movteq r2, #8136 @ 0x1fc8 │ │ │ │ + tsteq ip, #17039360 @ 0x1040000 │ │ │ │ + cmppeq pc, #100, 12 @ p-variant is OBSOLETE @ 0x6400000 │ │ │ │ + cmppeq pc, #148, 12 @ p-variant is OBSOLETE @ 0x9400000 │ │ │ │ + movteq r2, #8120 @ 0x1fb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84364c <__cxa_atexit@plt+0x83169c> │ │ │ │ + bcc 84365c <__cxa_atexit@plt+0x8316ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 843644 <__cxa_atexit@plt+0x831694> │ │ │ │ - ldr r3, [pc, #52] @ 843654 <__cxa_atexit@plt+0x8316a4> │ │ │ │ + bhi 843654 <__cxa_atexit@plt+0x8316a4> │ │ │ │ + ldr r3, [pc, #52] @ 843664 <__cxa_atexit@plt+0x8316b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 843658 <__cxa_atexit@plt+0x8316a8> │ │ │ │ + ldr r2, [pc, #48] @ 843668 <__cxa_atexit@plt+0x8316b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 84365c <__cxa_atexit@plt+0x8316ac> │ │ │ │ + ldr r7, [pc, #28] @ 84366c <__cxa_atexit@plt+0x8316bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmppeq pc, #20, 12 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ - cmppeq pc, #248, 14 @ p-variant is OBSOLETE @ 0x3e00000 │ │ │ │ - movteq r4, #8024 @ 0x1f58 │ │ │ │ + cmppeq pc, #4, 12 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + cmppeq pc, #232, 14 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ + movteq r4, #8008 @ 0x1f48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843704 <__cxa_atexit@plt+0x831754> │ │ │ │ + bcc 843714 <__cxa_atexit@plt+0x831764> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8436fc <__cxa_atexit@plt+0x83174c> │ │ │ │ - ldr r3, [pc, #124] @ 84370c <__cxa_atexit@plt+0x83175c> │ │ │ │ + bhi 84370c <__cxa_atexit@plt+0x83175c> │ │ │ │ + ldr r3, [pc, #124] @ 84371c <__cxa_atexit@plt+0x83176c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #84] @ 843710 <__cxa_atexit@plt+0x831760> │ │ │ │ + ldr r9, [pc, #84] @ 843720 <__cxa_atexit@plt+0x831770> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 843714 <__cxa_atexit@plt+0x831764> │ │ │ │ + ldr sl, [pc, #80] @ 843724 <__cxa_atexit@plt+0x831774> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 843718 <__cxa_atexit@plt+0x831768> │ │ │ │ + ldr r7, [pc, #32] @ 843728 <__cxa_atexit@plt+0x831778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ + cmppeq pc, #156, 10 @ p-variant is OBSOLETE @ 0x27000000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmneq r0, #172, 22 @ 0x2b000 │ │ │ │ - movteq r4, #7856 @ 0x1eb0 │ │ │ │ + cmneq r0, #156, 22 @ 0x27000 │ │ │ │ + movteq r4, #7840 @ 0x1ea0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8437b8 <__cxa_atexit@plt+0x831808> │ │ │ │ + bcc 8437c8 <__cxa_atexit@plt+0x831818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8437b0 <__cxa_atexit@plt+0x831800> │ │ │ │ - ldr r3, [pc, #116] @ 8437c0 <__cxa_atexit@plt+0x831810> │ │ │ │ + bhi 8437c0 <__cxa_atexit@plt+0x831810> │ │ │ │ + ldr r3, [pc, #116] @ 8437d0 <__cxa_atexit@plt+0x831820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr sl, [pc, #76] @ 8437c4 <__cxa_atexit@plt+0x831814> │ │ │ │ + ldr sl, [pc, #76] @ 8437d4 <__cxa_atexit@plt+0x831824> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #36] @ 8437c8 <__cxa_atexit@plt+0x831818> │ │ │ │ + ldr r7, [pc, #36] @ 8437d8 <__cxa_atexit@plt+0x831828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8437cc <__cxa_atexit@plt+0x83181c> │ │ │ │ + ldr r8, [pc, #32] @ 8437dc <__cxa_atexit@plt+0x83182c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #240, 8 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ + cmppeq pc, #224, 8 @ p-variant is OBSOLETE @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmppeq pc, #172, 8 @ p-variant is OBSOLETE @ 0xac000000 │ │ │ │ - cmneq r0, #56 @ 0x38 │ │ │ │ + cmppeq pc, #156, 8 @ p-variant is OBSOLETE @ 0x9c000000 │ │ │ │ + cmneq r0, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8437fc <__cxa_atexit@plt+0x83184c> │ │ │ │ - ldr r3, [pc, #24] @ 843804 <__cxa_atexit@plt+0x831854> │ │ │ │ + bcc 84380c <__cxa_atexit@plt+0x83185c> │ │ │ │ + ldr r3, [pc, #24] @ 843814 <__cxa_atexit@plt+0x831864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #80, 8 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ - movteq r4, #7632 @ 0x1dd0 │ │ │ │ + cmppeq pc, #64, 8 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ + movteq r4, #7616 @ 0x1dc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8438d8 <__cxa_atexit@plt+0x831928> │ │ │ │ + bhi 8438e8 <__cxa_atexit@plt+0x831938> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ str r8, [r6, #-76] @ 0xffffffb4 │ │ │ │ - ldr r8, [pc, #148] @ 8438e8 <__cxa_atexit@plt+0x831938> │ │ │ │ + ldr r8, [pc, #148] @ 8438f8 <__cxa_atexit@plt+0x831948> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r6 │ │ │ │ str r8, [r7, #-68]! @ 0xffffffbc │ │ │ │ - ldr r8, [pc, #136] @ 8438ec <__cxa_atexit@plt+0x83193c> │ │ │ │ + ldr r8, [pc, #136] @ 8438fc <__cxa_atexit@plt+0x83194c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r8, [pc, #124] @ 8438f0 <__cxa_atexit@plt+0x831940> │ │ │ │ + ldr r8, [pc, #124] @ 843900 <__cxa_atexit@plt+0x831950> │ │ │ │ add r8, pc, r8 │ │ │ │ mov lr, r6 │ │ │ │ str r8, [lr, #-88]! @ 0xffffffa8 │ │ │ │ str lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #100] @ 8438f4 <__cxa_atexit@plt+0x831944> │ │ │ │ + ldr r1, [pc, #100] @ 843904 <__cxa_atexit@plt+0x831954> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #96] @ 8438f8 <__cxa_atexit@plt+0x831948> │ │ │ │ + ldr lr, [pc, #96] @ 843908 <__cxa_atexit@plt+0x831958> │ │ │ │ add lr, pc, lr │ │ │ │ sub r8, r6, #36 @ 0x24 │ │ │ │ stm r8, {r2, r3, ip} │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str fp, [r6, #-12] │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ str sl, [r6, #-80] @ 0xffffffb0 │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #44] @ 8438fc <__cxa_atexit@plt+0x83194c> │ │ │ │ + ldr r7, [pc, #44] @ 84390c <__cxa_atexit@plt+0x83195c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #144, 20 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ - cmppeq pc, #44, 22 @ p-variant is OBSOLETE @ 0xb000 │ │ │ │ + cmppeq pc, #128, 20 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + cmppeq pc, #28, 22 @ p-variant is OBSOLETE @ 0x7000 │ │ │ │ @ instruction: 0xffffd7fc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmppeq pc, #208, 12 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ - movteq r4, #6236 @ 0x185c │ │ │ │ + cmppeq pc, #192, 12 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + movteq r4, #6220 @ 0x184c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84393c <__cxa_atexit@plt+0x83198c> │ │ │ │ - ldr r3, [pc, #36] @ 843944 <__cxa_atexit@plt+0x831994> │ │ │ │ + bcc 84394c <__cxa_atexit@plt+0x83199c> │ │ │ │ + ldr r3, [pc, #36] @ 843954 <__cxa_atexit@plt+0x8319a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 843948 <__cxa_atexit@plt+0x831998> │ │ │ │ + ldr r7, [pc, #24] @ 843958 <__cxa_atexit@plt+0x8319a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 84394c <__cxa_atexit@plt+0x83199c> │ │ │ │ + ldr r8, [pc, #20] @ 84395c <__cxa_atexit@plt+0x8319ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #28, 6 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ - cmneq r0, #68, 4 @ 0x40000004 │ │ │ │ - cmneq r0, #72, 24 @ 0x4800 │ │ │ │ + cmppeq pc, #12, 6 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + cmneq r0, #52, 4 @ 0x40000003 │ │ │ │ + cmneq r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84397c <__cxa_atexit@plt+0x8319cc> │ │ │ │ - ldr r3, [pc, #24] @ 843984 <__cxa_atexit@plt+0x8319d4> │ │ │ │ + bcc 84398c <__cxa_atexit@plt+0x8319dc> │ │ │ │ + ldr r3, [pc, #24] @ 843994 <__cxa_atexit@plt+0x8319e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #208, 4 @ p-variant is OBSOLETE │ │ │ │ - movteq r4, #6116 @ 0x17e4 │ │ │ │ + cmppeq pc, #192, 4 @ p-variant is OBSOLETE │ │ │ │ + movteq r4, #6100 @ 0x17d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8439fc <__cxa_atexit@plt+0x831a4c> │ │ │ │ + bcc 843a0c <__cxa_atexit@plt+0x831a5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8439f4 <__cxa_atexit@plt+0x831a44> │ │ │ │ - ldr r3, [pc, #76] @ 843a04 <__cxa_atexit@plt+0x831a54> │ │ │ │ + bhi 843a04 <__cxa_atexit@plt+0x831a54> │ │ │ │ + ldr r3, [pc, #76] @ 843a14 <__cxa_atexit@plt+0x831a64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 843a08 <__cxa_atexit@plt+0x831a58> │ │ │ │ + ldr r2, [pc, #72] @ 843a18 <__cxa_atexit@plt+0x831a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 843a0c <__cxa_atexit@plt+0x831a5c> │ │ │ │ + ldr r2, [pc, #56] @ 843a1c <__cxa_atexit@plt+0x831a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 843a10 <__cxa_atexit@plt+0x831a60> │ │ │ │ + ldr r7, [pc, #32] @ 843a20 <__cxa_atexit@plt+0x831a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmppeq pc, #124, 4 @ p-variant is OBSOLETE @ 0xc0000007 │ │ │ │ + cmppeq pc, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmppeq pc, #96, 4 @ p-variant is OBSOLETE │ │ │ │ - movteq r4, #7128 @ 0x1bd8 │ │ │ │ + cmppeq pc, #80, 4 @ p-variant is OBSOLETE │ │ │ │ + movteq r4, #7112 @ 0x1bc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843ab8 <__cxa_atexit@plt+0x831b08> │ │ │ │ + bcc 843ac8 <__cxa_atexit@plt+0x831b18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 843ab0 <__cxa_atexit@plt+0x831b00> │ │ │ │ + bhi 843ac0 <__cxa_atexit@plt+0x831b10> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, r7, #7 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ - ldr ip, [pc, #96] @ 843ac0 <__cxa_atexit@plt+0x831b10> │ │ │ │ + ldr ip, [pc, #96] @ 843ad0 <__cxa_atexit@plt+0x831b20> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #88] @ 843ac4 <__cxa_atexit@plt+0x831b14> │ │ │ │ + ldr r0, [pc, #88] @ 843ad4 <__cxa_atexit@plt+0x831b24> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ - ldr r2, [pc, #56] @ 843ac8 <__cxa_atexit@plt+0x831b18> │ │ │ │ + ldr r2, [pc, #56] @ 843ad8 <__cxa_atexit@plt+0x831b28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #39 @ 0x27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmppeq pc, #212, 2 @ p-variant is OBSOLETE @ 0x35 │ │ │ │ - movteq r4, #5748 @ 0x1674 │ │ │ │ + cmppeq pc, #196, 2 @ p-variant is OBSOLETE @ 0x31 │ │ │ │ + movteq r4, #5732 @ 0x1664 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843b08 <__cxa_atexit@plt+0x831b58> │ │ │ │ - ldr r3, [pc, #36] @ 843b10 <__cxa_atexit@plt+0x831b60> │ │ │ │ + bcc 843b18 <__cxa_atexit@plt+0x831b68> │ │ │ │ + ldr r3, [pc, #36] @ 843b20 <__cxa_atexit@plt+0x831b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 843b14 <__cxa_atexit@plt+0x831b64> │ │ │ │ + ldr r7, [pc, #16] @ 843b24 <__cxa_atexit@plt+0x831b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #80, 2 @ p-variant is OBSOLETE │ │ │ │ - cmneq r0, #44, 26 @ 0xb00 │ │ │ │ + cmppeq pc, #64, 2 @ p-variant is OBSOLETE │ │ │ │ + cmneq r0, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843b44 <__cxa_atexit@plt+0x831b94> │ │ │ │ - ldr r3, [pc, #24] @ 843b4c <__cxa_atexit@plt+0x831b9c> │ │ │ │ + bcc 843b54 <__cxa_atexit@plt+0x831ba4> │ │ │ │ + ldr r3, [pc, #24] @ 843b5c <__cxa_atexit@plt+0x831bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #8, 2 @ p-variant is OBSOLETE │ │ │ │ - movteq r4, #5628 @ 0x15fc │ │ │ │ + cmppeq pc, #248 @ p-variant is OBSOLETE @ 0xf8 │ │ │ │ + movteq r4, #5612 @ 0x15ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843bdc <__cxa_atexit@plt+0x831c2c> │ │ │ │ + bcc 843bec <__cxa_atexit@plt+0x831c3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 843bd4 <__cxa_atexit@plt+0x831c24> │ │ │ │ - ldr lr, [pc, #100] @ 843be4 <__cxa_atexit@plt+0x831c34> │ │ │ │ + bhi 843be4 <__cxa_atexit@plt+0x831c34> │ │ │ │ + ldr lr, [pc, #100] @ 843bf4 <__cxa_atexit@plt+0x831c44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 843be8 <__cxa_atexit@plt+0x831c38> │ │ │ │ + ldr r2, [pc, #96] @ 843bf8 <__cxa_atexit@plt+0x831c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 843bec <__cxa_atexit@plt+0x831c3c> │ │ │ │ + ldr r3, [pc, #68] @ 843bfc <__cxa_atexit@plt+0x831c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 843bf0 <__cxa_atexit@plt+0x831c40> │ │ │ │ + ldr r7, [pc, #32] @ 843c00 <__cxa_atexit@plt+0x831c50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmppeq pc, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ + cmppeq pc, #164 @ p-variant is OBSOLETE @ 0xa4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmppeq pc, #128 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ - movteq r4, #6664 @ 0x1a08 │ │ │ │ + cmppeq pc, #112 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ + movteq r4, #6648 @ 0x19f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843ca8 <__cxa_atexit@plt+0x831cf8> │ │ │ │ + bcc 843cb8 <__cxa_atexit@plt+0x831d08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 843ca0 <__cxa_atexit@plt+0x831cf0> │ │ │ │ + bhi 843cb0 <__cxa_atexit@plt+0x831d00> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ add r2, r7, #23 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r8, [r6, #-12] │ │ │ │ stmdb r6, {r1, r2} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #96] @ 843cb0 <__cxa_atexit@plt+0x831d00> │ │ │ │ + ldr r1, [pc, #96] @ 843cc0 <__cxa_atexit@plt+0x831d10> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ 843cb4 <__cxa_atexit@plt+0x831d04> │ │ │ │ + ldr r2, [pc, #92] @ 843cc4 <__cxa_atexit@plt+0x831d14> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 843cb8 <__cxa_atexit@plt+0x831d08> │ │ │ │ + ldr r2, [pc, #56] @ 843cc8 <__cxa_atexit@plt+0x831d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - cmpeq pc, #228, 30 @ 0x390 │ │ │ │ - movteq r4, #4368 @ 0x1110 │ │ │ │ + cmpeq pc, #212, 30 @ 0x350 │ │ │ │ + movteq r4, #4352 @ 0x1100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843d00 <__cxa_atexit@plt+0x831d50> │ │ │ │ - ldr r3, [pc, #44] @ 843d08 <__cxa_atexit@plt+0x831d58> │ │ │ │ + bcc 843d10 <__cxa_atexit@plt+0x831d60> │ │ │ │ + ldr r3, [pc, #44] @ 843d18 <__cxa_atexit@plt+0x831d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 843d0c <__cxa_atexit@plt+0x831d5c> │ │ │ │ + ldr r3, [pc, #36] @ 843d1c <__cxa_atexit@plt+0x831d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 843d10 <__cxa_atexit@plt+0x831d60> │ │ │ │ + ldr r3, [pc, #24] @ 843d20 <__cxa_atexit@plt+0x831d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #96, 30 @ 0x180 │ │ │ │ - cmpeq pc, #88, 30 @ 0x160 │ │ │ │ - cmneq r0, #140, 16 @ 0x8c0000 │ │ │ │ - movteq r4, #6428 @ 0x191c │ │ │ │ + cmpeq pc, #80, 30 @ 0x140 │ │ │ │ + cmpeq pc, #72, 30 @ 0x120 │ │ │ │ + cmneq r0, #124, 16 @ 0x7c0000 │ │ │ │ + movteq r4, #6412 @ 0x190c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r4 │ │ │ │ sub r4, r5, #12 │ │ │ │ cmp r4, fp │ │ │ │ - bcc 843efc <__cxa_atexit@plt+0x831f4c> │ │ │ │ + bcc 843f0c <__cxa_atexit@plt+0x831f5c> │ │ │ │ ldr r4, [lr, #804] @ 0x324 │ │ │ │ add r1, r1, #184 @ 0xb8 │ │ │ │ cmp r1, r4 │ │ │ │ - bhi 843ef4 <__cxa_atexit@plt+0x831f44> │ │ │ │ + bhi 843f04 <__cxa_atexit@plt+0x831f54> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -2148215,57 +2148219,57 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ str r0, [sp, #28] │ │ │ │ sub r4, r1, #87 @ 0x57 │ │ │ │ str r4, [r1, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #360] @ 843f0c <__cxa_atexit@plt+0x831f5c> │ │ │ │ + ldr r4, [pc, #360] @ 843f1c <__cxa_atexit@plt+0x831f6c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r1, #-44] @ 0xffffffd4 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ sub fp, r1, #98 @ 0x62 │ │ │ │ - ldr r4, [pc, #344] @ 843f10 <__cxa_atexit@plt+0x831f60> │ │ │ │ + ldr r4, [pc, #344] @ 843f20 <__cxa_atexit@plt+0x831f70> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r1, #-100] @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #336] @ 843f14 <__cxa_atexit@plt+0x831f64> │ │ │ │ + ldr r4, [pc, #336] @ 843f24 <__cxa_atexit@plt+0x831f74> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [r6, #-56]! @ 0xffffffc8 │ │ │ │ str r6, [r1, #-12] │ │ │ │ - ldr r4, [pc, #320] @ 843f18 <__cxa_atexit@plt+0x831f68> │ │ │ │ + ldr r4, [pc, #320] @ 843f28 <__cxa_atexit@plt+0x831f78> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [r6, #-128]! @ 0xffffff80 │ │ │ │ - ldr r4, [pc, #308] @ 843f1c <__cxa_atexit@plt+0x831f6c> │ │ │ │ + ldr r4, [pc, #308] @ 843f2c <__cxa_atexit@plt+0x831f7c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ str r4, [r2, #-168]! @ 0xffffff58 │ │ │ │ - ldr r4, [pc, #296] @ 843f20 <__cxa_atexit@plt+0x831f70> │ │ │ │ + ldr r4, [pc, #296] @ 843f30 <__cxa_atexit@plt+0x831f80> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r1 │ │ │ │ str r4, [r0, #-156]! @ 0xffffff64 │ │ │ │ - ldr r4, [pc, #284] @ 843f24 <__cxa_atexit@plt+0x831f74> │ │ │ │ + ldr r4, [pc, #284] @ 843f34 <__cxa_atexit@plt+0x831f84> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [sp, #8] │ │ │ │ mov lr, r1 │ │ │ │ str r4, [lr, #-144]! @ 0xffffff70 │ │ │ │ str lr, [r1, #-48] @ 0xffffffd0 │ │ │ │ str lr, [r1, #-92] @ 0xffffffa4 │ │ │ │ str lr, [r1, #-120] @ 0xffffff88 │ │ │ │ - ldr r4, [pc, #256] @ 843f28 <__cxa_atexit@plt+0x831f78> │ │ │ │ + ldr r4, [pc, #256] @ 843f38 <__cxa_atexit@plt+0x831f88> │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r1 │ │ │ │ str r4, [sl, #-180]! @ 0xffffff4c │ │ │ │ str sl, [r1, #-160] @ 0xffffff60 │ │ │ │ str r9, [r1] │ │ │ │ str ip, [r1, #-16] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r1, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #224] @ 843f2c <__cxa_atexit@plt+0x831f7c> │ │ │ │ + ldr r4, [pc, #224] @ 843f3c <__cxa_atexit@plt+0x831f8c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r1, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r1, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r1, #-80] @ 0xffffffb0 │ │ │ │ str r0, [r1, #-76] @ 0xffffffb4 │ │ │ │ @@ -2148273,15 +2148277,15 @@ │ │ │ │ str fp, [r1, #-68] @ 0xffffffbc │ │ │ │ str r2, [r1, #-64] @ 0xffffffc0 │ │ │ │ str r6, [r1, #-60] @ 0xffffffc4 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ str r6, [r1, #-108] @ 0xffffff94 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r1, #-112] @ 0xffffff90 │ │ │ │ - ldr r6, [pc, #164] @ 843f30 <__cxa_atexit@plt+0x831f80> │ │ │ │ + ldr r6, [pc, #164] @ 843f40 <__cxa_atexit@plt+0x831f90> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [r1, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r1, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r1, #-32] @ 0xffffffe0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r1, #-36] @ 0xffffffdc │ │ │ │ @@ -2148291,24 +2148295,24 @@ │ │ │ │ str r3, [r1, #-136] @ 0xffffff78 │ │ │ │ str r8, [r1, #-132] @ 0xffffff7c │ │ │ │ str r8, [r1, #-148] @ 0xffffff6c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r1, #-172] @ 0xffffff54 │ │ │ │ mov r4, r1 │ │ │ │ str r6, [r4, #-8]! │ │ │ │ - ldr r6, [pc, #96] @ 843f34 <__cxa_atexit@plt+0x831f84> │ │ │ │ + ldr r6, [pc, #96] @ 843f44 <__cxa_atexit@plt+0x831f94> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ sub r6, r1, #43 @ 0x2b │ │ │ │ stmib r5, {r4, r6} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r6, #184 @ 0xb8 │ │ │ │ str r6, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @@ -2148317,125 +2148321,125 @@ │ │ │ │ @ instruction: 0xffffb2d8 │ │ │ │ @ instruction: 0xffffafbc │ │ │ │ @ instruction: 0xffffaff4 │ │ │ │ @ instruction: 0xffffb03c │ │ │ │ @ instruction: 0xffffaf34 │ │ │ │ @ instruction: 0xffffc48c │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmpeq pc, #144, 26 @ 0x2400 │ │ │ │ - movteq r2, #6300 @ 0x189c │ │ │ │ + cmpeq pc, #128, 26 @ 0x2000 │ │ │ │ + movteq r2, #6284 @ 0x188c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843f70 <__cxa_atexit@plt+0x831fc0> │ │ │ │ - ldr r3, [pc, #32] @ 843f78 <__cxa_atexit@plt+0x831fc8> │ │ │ │ + bcc 843f80 <__cxa_atexit@plt+0x831fd0> │ │ │ │ + ldr r3, [pc, #32] @ 843f88 <__cxa_atexit@plt+0x831fd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 843f7c <__cxa_atexit@plt+0x831fcc> │ │ │ │ + ldr r7, [pc, #16] @ 843f8c <__cxa_atexit@plt+0x831fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ - cmppeq pc, #56, 22 @ p-variant is OBSOLETE @ 0xe000 │ │ │ │ - movteq r2, #7696 @ 0x1e10 │ │ │ │ + cmpeq pc, #212, 24 @ 0xd400 │ │ │ │ + cmppeq pc, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ + movteq r2, #7680 @ 0x1e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 843fe4 <__cxa_atexit@plt+0x832034> │ │ │ │ + bcc 843ff4 <__cxa_atexit@plt+0x832044> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 843fdc <__cxa_atexit@plt+0x83202c> │ │ │ │ - ldr r3, [pc, #60] @ 843fec <__cxa_atexit@plt+0x83203c> │ │ │ │ + bhi 843fec <__cxa_atexit@plt+0x83203c> │ │ │ │ + ldr r3, [pc, #60] @ 843ffc <__cxa_atexit@plt+0x83204c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 843ff0 <__cxa_atexit@plt+0x832040> │ │ │ │ + ldr r3, [pc, #44] @ 844000 <__cxa_atexit@plt+0x832050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 843ff4 <__cxa_atexit@plt+0x832044> │ │ │ │ + ldr r7, [pc, #28] @ 844004 <__cxa_atexit@plt+0x832054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq pc, #124, 24 @ 0x7c00 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, #36, 10 @ 0x9000000 │ │ │ │ + cmneq r0, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844024 <__cxa_atexit@plt+0x832074> │ │ │ │ - ldr r3, [pc, #24] @ 84402c <__cxa_atexit@plt+0x83207c> │ │ │ │ + bcc 844034 <__cxa_atexit@plt+0x832084> │ │ │ │ + ldr r3, [pc, #24] @ 84403c <__cxa_atexit@plt+0x83208c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40, 24 @ 0x2800 │ │ │ │ - movteq r2, #7536 @ 0x1d70 │ │ │ │ + cmpeq pc, #24, 24 @ 0x1800 │ │ │ │ + movteq r2, #7520 @ 0x1d60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8440ac <__cxa_atexit@plt+0x8320fc> │ │ │ │ + bcc 8440bc <__cxa_atexit@plt+0x83210c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8440a4 <__cxa_atexit@plt+0x8320f4> │ │ │ │ - ldr r3, [pc, #84] @ 8440b4 <__cxa_atexit@plt+0x832104> │ │ │ │ + bhi 8440b4 <__cxa_atexit@plt+0x832104> │ │ │ │ + ldr r3, [pc, #84] @ 8440c4 <__cxa_atexit@plt+0x832114> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8440b8 <__cxa_atexit@plt+0x832108> │ │ │ │ + ldr r2, [pc, #80] @ 8440c8 <__cxa_atexit@plt+0x832118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8440bc <__cxa_atexit@plt+0x83210c> │ │ │ │ + ldr r1, [pc, #60] @ 8440cc <__cxa_atexit@plt+0x83211c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8440c0 <__cxa_atexit@plt+0x832110> │ │ │ │ + ldr r7, [pc, #32] @ 8440d0 <__cxa_atexit@plt+0x832120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #212, 22 @ 0x35000 │ │ │ │ + cmpeq pc, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq pc, #176, 22 @ 0x2c000 │ │ │ │ - movteq r4, #5520 @ 0x1590 │ │ │ │ + cmpeq pc, #160, 22 @ 0x28000 │ │ │ │ + movteq r4, #5504 @ 0x1580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84419c <__cxa_atexit@plt+0x8321ec> │ │ │ │ + bcc 8441ac <__cxa_atexit@plt+0x8321fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844194 <__cxa_atexit@plt+0x8321e4> │ │ │ │ + bhi 8441a4 <__cxa_atexit@plt+0x8321f4> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ str r4, [sp] │ │ │ │ @@ -2148444,2445 +2148448,2445 @@ │ │ │ │ ldr r2, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #108] @ 8441a4 <__cxa_atexit@plt+0x8321f4> │ │ │ │ + ldr r3, [pc, #108] @ 8441b4 <__cxa_atexit@plt+0x832204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #96] @ 8441a8 <__cxa_atexit@plt+0x8321f8> │ │ │ │ + ldr r2, [pc, #96] @ 8441b8 <__cxa_atexit@plt+0x832208> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r1, r4, sl} │ │ │ │ - ldr r2, [pc, #64] @ 8441ac <__cxa_atexit@plt+0x8321fc> │ │ │ │ + ldr r2, [pc, #64] @ 8441bc <__cxa_atexit@plt+0x83220c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #59 @ 0x3b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - cmpeq pc, #248, 20 @ 0xf8000 │ │ │ │ - movteq r3, #4232 @ 0x1088 │ │ │ │ + cmpeq pc, #232, 20 @ 0xe8000 │ │ │ │ + movteq r3, #4216 @ 0x1078 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8441ec <__cxa_atexit@plt+0x83223c> │ │ │ │ - ldr r3, [pc, #36] @ 8441f4 <__cxa_atexit@plt+0x832244> │ │ │ │ + bcc 8441fc <__cxa_atexit@plt+0x83224c> │ │ │ │ + ldr r3, [pc, #36] @ 844204 <__cxa_atexit@plt+0x832254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8441f8 <__cxa_atexit@plt+0x832248> │ │ │ │ + ldr r7, [pc, #16] @ 844208 <__cxa_atexit@plt+0x832258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #108, 20 @ 0x6c000 │ │ │ │ - cmneq r0, #24, 12 @ 0x1800000 │ │ │ │ - movteq r4, #5224 @ 0x1468 │ │ │ │ + cmpeq pc, #92, 20 @ 0x5c000 │ │ │ │ + cmneq r0, #8, 12 @ 0x800000 │ │ │ │ + movteq r4, #5208 @ 0x1458 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8442c0 <__cxa_atexit@plt+0x832310> │ │ │ │ + bcc 8442d0 <__cxa_atexit@plt+0x832320> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8442b8 <__cxa_atexit@plt+0x832308> │ │ │ │ + bhi 8442c8 <__cxa_atexit@plt+0x832318> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, r2, lr} │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr lr, [pc, #100] @ 8442c8 <__cxa_atexit@plt+0x832318> │ │ │ │ + ldr lr, [pc, #100] @ 8442d8 <__cxa_atexit@plt+0x832328> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 8442cc <__cxa_atexit@plt+0x83231c> │ │ │ │ + ldr r2, [pc, #96] @ 8442dc <__cxa_atexit@plt+0x83232c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #60] @ 8442d0 <__cxa_atexit@plt+0x832320> │ │ │ │ + ldr r1, [pc, #60] @ 8442e0 <__cxa_atexit@plt+0x832330> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #55 @ 0x37 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmpeq pc, #208, 18 @ 0x340000 │ │ │ │ - movteq r3, #6892 @ 0x1aec │ │ │ │ + cmpeq pc, #192, 18 @ 0x300000 │ │ │ │ + movteq r3, #6876 @ 0x1adc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844310 <__cxa_atexit@plt+0x832360> │ │ │ │ - ldr r3, [pc, #36] @ 844318 <__cxa_atexit@plt+0x832368> │ │ │ │ + bcc 844320 <__cxa_atexit@plt+0x832370> │ │ │ │ + ldr r3, [pc, #36] @ 844328 <__cxa_atexit@plt+0x832378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 84431c <__cxa_atexit@plt+0x83236c> │ │ │ │ + ldr r7, [pc, #16] @ 84432c <__cxa_atexit@plt+0x83237c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72, 18 @ 0x120000 │ │ │ │ - cmneq r0, #24, 10 @ 0x6000000 │ │ │ │ - movteq r4, #4948 @ 0x1354 │ │ │ │ + cmpeq pc, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r0, #8, 10 @ 0x2000000 │ │ │ │ + movteq r4, #4932 @ 0x1344 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8443d0 <__cxa_atexit@plt+0x832420> │ │ │ │ + bcc 8443e0 <__cxa_atexit@plt+0x832430> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8443c8 <__cxa_atexit@plt+0x832418> │ │ │ │ + bhi 8443d8 <__cxa_atexit@plt+0x832428> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ add sl, r7, #19 │ │ │ │ ldm sl, {r0, r1, sl} │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r8, [pc, #96] @ 8443d8 <__cxa_atexit@plt+0x832428> │ │ │ │ + ldr r8, [pc, #96] @ 8443e8 <__cxa_atexit@plt+0x832438> │ │ │ │ add r8, pc, r8 │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r2, [pc, #88] @ 8443dc <__cxa_atexit@plt+0x83242c> │ │ │ │ + ldr r2, [pc, #88] @ 8443ec <__cxa_atexit@plt+0x83243c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ - ldr r1, [pc, #56] @ 8443e0 <__cxa_atexit@plt+0x832430> │ │ │ │ + ldr r1, [pc, #56] @ 8443f0 <__cxa_atexit@plt+0x832440> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #51 @ 0x33 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmpeq pc, #188, 16 @ 0xbc0000 │ │ │ │ - movteq r2, #4996 @ 0x1384 │ │ │ │ + cmpeq pc, #172, 16 @ 0xac0000 │ │ │ │ + movteq r2, #4980 @ 0x1374 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844420 <__cxa_atexit@plt+0x832470> │ │ │ │ - ldr r3, [pc, #36] @ 844428 <__cxa_atexit@plt+0x832478> │ │ │ │ + bcc 844430 <__cxa_atexit@plt+0x832480> │ │ │ │ + ldr r3, [pc, #36] @ 844438 <__cxa_atexit@plt+0x832488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 84442c <__cxa_atexit@plt+0x83247c> │ │ │ │ + ldr r7, [pc, #24] @ 84443c <__cxa_atexit@plt+0x83248c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 844430 <__cxa_atexit@plt+0x832480> │ │ │ │ + ldr r8, [pc, #20] @ 844440 <__cxa_atexit@plt+0x832490> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #56, 16 @ 0x380000 │ │ │ │ - cmpeq pc, #224, 28 @ 0xe00 │ │ │ │ + cmpeq pc, #40, 16 @ 0x280000 │ │ │ │ cmpeq pc, #208, 28 @ 0xd00 │ │ │ │ - movteq r2, #4904 @ 0x1328 │ │ │ │ + cmpeq pc, #192, 28 @ 0xc00 │ │ │ │ + movteq r2, #4888 @ 0x1318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84446c <__cxa_atexit@plt+0x8324bc> │ │ │ │ - ldr r3, [pc, #32] @ 844474 <__cxa_atexit@plt+0x8324c4> │ │ │ │ + bcc 84447c <__cxa_atexit@plt+0x8324cc> │ │ │ │ + ldr r3, [pc, #32] @ 844484 <__cxa_atexit@plt+0x8324d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 844478 <__cxa_atexit@plt+0x8324c8> │ │ │ │ + ldr r7, [pc, #16] @ 844488 <__cxa_atexit@plt+0x8324d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 14 @ 0x3a00000 │ │ │ │ - cmppeq pc, #60, 14 @ p-variant is OBSOLETE @ 0xf00000 │ │ │ │ + cmpeq pc, #216, 14 @ 0x3600000 │ │ │ │ + cmppeq pc, #44, 14 @ p-variant is OBSOLETE @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r2, #4836 @ 0x12e4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r2, #4820 @ 0x12d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844524 <__cxa_atexit@plt+0x832574> │ │ │ │ + bcc 844534 <__cxa_atexit@plt+0x832584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84451c <__cxa_atexit@plt+0x83256c> │ │ │ │ - ldr r3, [pc, #104] @ 84452c <__cxa_atexit@plt+0x83257c> │ │ │ │ + bhi 84452c <__cxa_atexit@plt+0x83257c> │ │ │ │ + ldr r3, [pc, #104] @ 84453c <__cxa_atexit@plt+0x83258c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 844530 <__cxa_atexit@plt+0x832580> │ │ │ │ + ldr r2, [pc, #100] @ 844540 <__cxa_atexit@plt+0x832590> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 844534 <__cxa_atexit@plt+0x832584> │ │ │ │ + ldr r1, [pc, #96] @ 844544 <__cxa_atexit@plt+0x832594> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 844538 <__cxa_atexit@plt+0x832588> │ │ │ │ + ldr r0, [pc, #92] @ 844548 <__cxa_atexit@plt+0x832598> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 84453c <__cxa_atexit@plt+0x83258c> │ │ │ │ + ldr r7, [pc, #44] @ 84454c <__cxa_atexit@plt+0x83259c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 844540 <__cxa_atexit@plt+0x832590> │ │ │ │ + ldr r9, [pc, #40] @ 844550 <__cxa_atexit@plt+0x8325a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq pc, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq pc, #132, 16 @ 0x840000 │ │ │ │ - cmppeq pc, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ + cmpeq pc, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq pc, #116, 16 @ 0x740000 │ │ │ │ + cmppeq pc, #44, 12 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844570 <__cxa_atexit@plt+0x8325c0> │ │ │ │ - ldr r3, [pc, #24] @ 844578 <__cxa_atexit@plt+0x8325c8> │ │ │ │ + bcc 844580 <__cxa_atexit@plt+0x8325d0> │ │ │ │ + ldr r3, [pc, #24] @ 844588 <__cxa_atexit@plt+0x8325d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 12 @ 0xdc00000 │ │ │ │ - movteq r2, #4628 @ 0x1214 │ │ │ │ + cmpeq pc, #204, 12 @ 0xcc00000 │ │ │ │ + movteq r2, #4612 @ 0x1204 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8445f8 <__cxa_atexit@plt+0x832648> │ │ │ │ + bcc 844608 <__cxa_atexit@plt+0x832658> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8445f0 <__cxa_atexit@plt+0x832640> │ │ │ │ - ldr r3, [pc, #84] @ 844600 <__cxa_atexit@plt+0x832650> │ │ │ │ + bhi 844600 <__cxa_atexit@plt+0x832650> │ │ │ │ + ldr r3, [pc, #84] @ 844610 <__cxa_atexit@plt+0x832660> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 844604 <__cxa_atexit@plt+0x832654> │ │ │ │ + ldr r2, [pc, #80] @ 844614 <__cxa_atexit@plt+0x832664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 844608 <__cxa_atexit@plt+0x832658> │ │ │ │ + ldr r1, [pc, #60] @ 844618 <__cxa_atexit@plt+0x832668> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 84460c <__cxa_atexit@plt+0x83265c> │ │ │ │ + ldr r7, [pc, #32] @ 84461c <__cxa_atexit@plt+0x83266c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq pc, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq pc, #100, 12 @ 0x6400000 │ │ │ │ - movteq r4, #4212 @ 0x1074 │ │ │ │ + cmpeq pc, #84, 12 @ 0x5400000 │ │ │ │ + movteq r4, #4196 @ 0x1064 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8446c4 <__cxa_atexit@plt+0x832714> │ │ │ │ + bcc 8446d4 <__cxa_atexit@plt+0x832724> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8446bc <__cxa_atexit@plt+0x83270c> │ │ │ │ + bhi 8446cc <__cxa_atexit@plt+0x83271c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #108] @ 8446cc <__cxa_atexit@plt+0x83271c> │ │ │ │ + ldr ip, [pc, #108] @ 8446dc <__cxa_atexit@plt+0x83272c> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r1, [pc, #100] @ 8446d0 <__cxa_atexit@plt+0x832720> │ │ │ │ + ldr r1, [pc, #100] @ 8446e0 <__cxa_atexit@plt+0x832730> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 8446d4 <__cxa_atexit@plt+0x832724> │ │ │ │ + ldr r2, [pc, #56] @ 8446e4 <__cxa_atexit@plt+0x832734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmpeq pc, #200, 10 @ 0x32000000 │ │ │ │ - movteq r1, #7972 @ 0x1f24 │ │ │ │ + cmpeq pc, #184, 10 @ 0x2e000000 │ │ │ │ + movteq r1, #7956 @ 0x1f14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844710 <__cxa_atexit@plt+0x832760> │ │ │ │ - ldr r3, [pc, #32] @ 844718 <__cxa_atexit@plt+0x832768> │ │ │ │ + bcc 844720 <__cxa_atexit@plt+0x832770> │ │ │ │ + ldr r3, [pc, #32] @ 844728 <__cxa_atexit@plt+0x832778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84471c <__cxa_atexit@plt+0x83276c> │ │ │ │ + ldr r7, [pc, #16] @ 84472c <__cxa_atexit@plt+0x83277c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #68, 10 @ 0x11000000 │ │ │ │ - cmppeq pc, #244, 6 @ p-variant is OBSOLETE @ 0xd0000003 │ │ │ │ + cmpeq pc, #52, 10 @ 0xd000000 │ │ │ │ + cmppeq pc, #228, 6 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84474c <__cxa_atexit@plt+0x83279c> │ │ │ │ - ldr r3, [pc, #24] @ 844754 <__cxa_atexit@plt+0x8327a4> │ │ │ │ + bcc 84475c <__cxa_atexit@plt+0x8327ac> │ │ │ │ + ldr r3, [pc, #24] @ 844764 <__cxa_atexit@plt+0x8327b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #0, 10 │ │ │ │ - movteq r1, #7856 @ 0x1eb0 │ │ │ │ + cmpeq pc, #240, 8 @ 0xf0000000 │ │ │ │ + movteq r1, #7840 @ 0x1ea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8447d4 <__cxa_atexit@plt+0x832824> │ │ │ │ + bcc 8447e4 <__cxa_atexit@plt+0x832834> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8447cc <__cxa_atexit@plt+0x83281c> │ │ │ │ - ldr r3, [pc, #84] @ 8447dc <__cxa_atexit@plt+0x83282c> │ │ │ │ + bhi 8447dc <__cxa_atexit@plt+0x83282c> │ │ │ │ + ldr r3, [pc, #84] @ 8447ec <__cxa_atexit@plt+0x83283c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8447e0 <__cxa_atexit@plt+0x832830> │ │ │ │ + ldr r2, [pc, #80] @ 8447f0 <__cxa_atexit@plt+0x832840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8447e4 <__cxa_atexit@plt+0x832834> │ │ │ │ + ldr r1, [pc, #60] @ 8447f4 <__cxa_atexit@plt+0x832844> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8447e8 <__cxa_atexit@plt+0x832838> │ │ │ │ + ldr r7, [pc, #32] @ 8447f8 <__cxa_atexit@plt+0x832848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #172, 8 @ 0xac000000 │ │ │ │ + cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #136, 8 @ 0x88000000 │ │ │ │ - movteq r3, #7848 @ 0x1ea8 │ │ │ │ + cmpeq pc, #120, 8 @ 0x78000000 │ │ │ │ + movteq r3, #7832 @ 0x1e98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844858 <__cxa_atexit@plt+0x8328a8> │ │ │ │ - ldr lr, [pc, #80] @ 844860 <__cxa_atexit@plt+0x8328b0> │ │ │ │ + bcc 844868 <__cxa_atexit@plt+0x8328b8> │ │ │ │ + ldr lr, [pc, #80] @ 844870 <__cxa_atexit@plt+0x8328c0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r2, r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 84484c <__cxa_atexit@plt+0x83289c> │ │ │ │ + beq 84485c <__cxa_atexit@plt+0x8328ac> │ │ │ │ mov r7, r8 │ │ │ │ - b 844870 <__cxa_atexit@plt+0x8328c0> │ │ │ │ + b 844880 <__cxa_atexit@plt+0x8328d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movteq r3, #7732 @ 0x1e34 │ │ │ │ + movteq r3, #7716 @ 0x1e24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8448f4 <__cxa_atexit@plt+0x832944> │ │ │ │ + bhi 844904 <__cxa_atexit@plt+0x832954> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r8, r5, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ - ldr r9, [pc, #100] @ 844900 <__cxa_atexit@plt+0x832950> │ │ │ │ + ldr r9, [pc, #100] @ 844910 <__cxa_atexit@plt+0x832960> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #96] @ 844904 <__cxa_atexit@plt+0x832954> │ │ │ │ + ldr sl, [pc, #96] @ 844914 <__cxa_atexit@plt+0x832964> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [r7, #23] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 844908 <__cxa_atexit@plt+0x832958> │ │ │ │ + ldr r3, [pc, #48] @ 844918 <__cxa_atexit@plt+0x832968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmpeq pc, #140, 6 @ 0x30000002 │ │ │ │ - movteq r2, #5212 @ 0x145c │ │ │ │ + cmpeq pc, #124, 6 @ 0xf0000001 │ │ │ │ + movteq r2, #5196 @ 0x144c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844950 <__cxa_atexit@plt+0x8329a0> │ │ │ │ - ldr r3, [pc, #44] @ 844958 <__cxa_atexit@plt+0x8329a8> │ │ │ │ + bcc 844960 <__cxa_atexit@plt+0x8329b0> │ │ │ │ + ldr r3, [pc, #44] @ 844968 <__cxa_atexit@plt+0x8329b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 84495c <__cxa_atexit@plt+0x8329ac> │ │ │ │ + ldr r3, [pc, #36] @ 84496c <__cxa_atexit@plt+0x8329bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 844960 <__cxa_atexit@plt+0x8329b0> │ │ │ │ + ldr r3, [pc, #24] @ 844970 <__cxa_atexit@plt+0x8329c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq pc, #8, 6 @ 0x20000000 │ │ │ │ - cmppeq pc, #128, 4 @ p-variant is OBSOLETE │ │ │ │ - movteq r3, #7488 @ 0x1d40 │ │ │ │ + cmpeq pc, #0, 6 │ │ │ │ + cmpeq pc, #248, 4 @ 0x8000000f │ │ │ │ + cmppeq pc, #112, 4 @ p-variant is OBSOLETE │ │ │ │ + movteq r3, #7472 @ 0x1d30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844994 <__cxa_atexit@plt+0x8329e4> │ │ │ │ - ldr r3, [pc, #28] @ 8449a4 <__cxa_atexit@plt+0x8329f4> │ │ │ │ + bcc 8449a4 <__cxa_atexit@plt+0x8329f4> │ │ │ │ + ldr r3, [pc, #28] @ 8449b4 <__cxa_atexit@plt+0x832a04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 8449a8 <__cxa_atexit@plt+0x8329f8> │ │ │ │ + ldr r7, [pc, #12] @ 8449b8 <__cxa_atexit@plt+0x832a08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r3, #7460 @ 0x1d24 │ │ │ │ - movteq r3, #7420 @ 0x1cfc │ │ │ │ + movteq r3, #7444 @ 0x1d14 │ │ │ │ + movteq r3, #7404 @ 0x1cec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8449d0 <__cxa_atexit@plt+0x832a20> │ │ │ │ + ldr r3, [pc, #16] @ 8449e0 <__cxa_atexit@plt+0x832a30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r3, #7380 @ 0x1cd4 │ │ │ │ + movteq r3, #7364 @ 0x1cc4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844a58 <__cxa_atexit@plt+0x832aa8> │ │ │ │ + bhi 844a68 <__cxa_atexit@plt+0x832ab8> │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r8, [pc, #92] @ 844a64 <__cxa_atexit@plt+0x832ab4> │ │ │ │ + ldr r8, [pc, #92] @ 844a74 <__cxa_atexit@plt+0x832ac4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ 844a68 <__cxa_atexit@plt+0x832ab8> │ │ │ │ + ldr r9, [pc, #88] @ 844a78 <__cxa_atexit@plt+0x832ac8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6] │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr r3, [pc, #52] @ 844a6c <__cxa_atexit@plt+0x832abc> │ │ │ │ + ldr r3, [pc, #52] @ 844a7c <__cxa_atexit@plt+0x832acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq pc, #44, 4 @ 0xc0000002 │ │ │ │ - movteq r3, #6384 @ 0x18f0 │ │ │ │ + cmpeq pc, #28, 4 @ 0xc0000001 │ │ │ │ + movteq r3, #6368 @ 0x18e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844ab8 <__cxa_atexit@plt+0x832b08> │ │ │ │ - ldr r3, [pc, #48] @ 844ac0 <__cxa_atexit@plt+0x832b10> │ │ │ │ + bcc 844ac8 <__cxa_atexit@plt+0x832b18> │ │ │ │ + ldr r3, [pc, #48] @ 844ad0 <__cxa_atexit@plt+0x832b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 844ac4 <__cxa_atexit@plt+0x832b14> │ │ │ │ + ldr r3, [pc, #36] @ 844ad4 <__cxa_atexit@plt+0x832b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 844ac8 <__cxa_atexit@plt+0x832b18> │ │ │ │ + ldr r8, [pc, #24] @ 844ad8 <__cxa_atexit@plt+0x832b28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 2 @ 0x2b │ │ │ │ - cmpeq pc, #84, 16 @ 0x540000 │ │ │ │ - cmpeq pc, #56, 30 @ 0xe0 │ │ │ │ - movteq r3, #7156 @ 0x1bf4 │ │ │ │ + cmpeq pc, #156, 2 @ 0x27 │ │ │ │ + cmpeq pc, #68, 16 @ 0x440000 │ │ │ │ + cmpeq pc, #40, 30 @ 0xa0 │ │ │ │ + movteq r3, #7140 @ 0x1be4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844b3c <__cxa_atexit@plt+0x832b8c> │ │ │ │ + bcc 844b4c <__cxa_atexit@plt+0x832b9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844b34 <__cxa_atexit@plt+0x832b84> │ │ │ │ - ldr r3, [pc, #72] @ 844b44 <__cxa_atexit@plt+0x832b94> │ │ │ │ + bhi 844b44 <__cxa_atexit@plt+0x832b94> │ │ │ │ + ldr r3, [pc, #72] @ 844b54 <__cxa_atexit@plt+0x832ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 844b48 <__cxa_atexit@plt+0x832b98> │ │ │ │ + ldr r2, [pc, #52] @ 844b58 <__cxa_atexit@plt+0x832ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 844b4c <__cxa_atexit@plt+0x832b9c> │ │ │ │ + ldr r7, [pc, #36] @ 844b5c <__cxa_atexit@plt+0x832bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 844b50 <__cxa_atexit@plt+0x832ba0> │ │ │ │ + ldr r8, [pc, #32] @ 844b60 <__cxa_atexit@plt+0x832bb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #64, 2 │ │ │ │ + cmpeq pc, #48, 2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq pc, #40, 2 │ │ │ │ - cmneq r0, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq pc, #24, 2 │ │ │ │ + cmneq r0, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 844b98 <__cxa_atexit@plt+0x832be8> │ │ │ │ - ldr r7, [pc, #56] @ 844bb0 <__cxa_atexit@plt+0x832c00> │ │ │ │ + bhi 844ba8 <__cxa_atexit@plt+0x832bf8> │ │ │ │ + ldr r7, [pc, #56] @ 844bc0 <__cxa_atexit@plt+0x832c10> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r8, r9} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 844bb4 <__cxa_atexit@plt+0x832c04> │ │ │ │ + ldr r7, [pc, #40] @ 844bc4 <__cxa_atexit@plt+0x832c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 844bb8 <__cxa_atexit@plt+0x832c08> │ │ │ │ + ldr r8, [pc, #36] @ 844bc8 <__cxa_atexit@plt+0x832c18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #28] @ 844bbc <__cxa_atexit@plt+0x832c0c> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #28] @ 844bcc <__cxa_atexit@plt+0x832c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq pc, #196 @ 0xc4 │ │ │ │ - cmpeq pc, #192, 6 │ │ │ │ - movteq r3, #6972 @ 0x1b3c │ │ │ │ - movteq r1, #6976 @ 0x1b40 │ │ │ │ + cmpeq pc, #180 @ 0xb4 │ │ │ │ + cmpeq pc, #176, 6 @ 0xc0000002 │ │ │ │ + movteq r3, #6956 @ 0x1b2c │ │ │ │ + movteq r1, #6960 @ 0x1b30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844bfc <__cxa_atexit@plt+0x832c4c> │ │ │ │ - ldr r3, [pc, #36] @ 844c04 <__cxa_atexit@plt+0x832c54> │ │ │ │ + bcc 844c0c <__cxa_atexit@plt+0x832c5c> │ │ │ │ + ldr r3, [pc, #36] @ 844c14 <__cxa_atexit@plt+0x832c64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 844c08 <__cxa_atexit@plt+0x832c58> │ │ │ │ + ldr r7, [pc, #16] @ 844c18 <__cxa_atexit@plt+0x832c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92 @ 0x5c │ │ │ │ - cmppeq pc, #240, 16 @ p-variant is OBSOLETE @ 0xf00000 │ │ │ │ - movteq r1, #7060 @ 0x1b94 │ │ │ │ + cmpeq pc, #76 @ 0x4c │ │ │ │ + cmppeq pc, #224, 16 @ p-variant is OBSOLETE @ 0xe00000 │ │ │ │ + movteq r1, #7044 @ 0x1b84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844c54 <__cxa_atexit@plt+0x832ca4> │ │ │ │ - ldr r3, [pc, #48] @ 844c5c <__cxa_atexit@plt+0x832cac> │ │ │ │ + bcc 844c64 <__cxa_atexit@plt+0x832cb4> │ │ │ │ + ldr r3, [pc, #48] @ 844c6c <__cxa_atexit@plt+0x832cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 844c60 <__cxa_atexit@plt+0x832cb0> │ │ │ │ + ldr r3, [pc, #36] @ 844c70 <__cxa_atexit@plt+0x832cc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 844c64 <__cxa_atexit@plt+0x832cb4> │ │ │ │ + ldr r8, [pc, #24] @ 844c74 <__cxa_atexit@plt+0x832cc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #16 │ │ │ │ - cmpeq pc, #48, 16 @ 0x300000 │ │ │ │ - cmpeq pc, #52, 28 @ 0x340 │ │ │ │ - movteq r2, #7724 @ 0x1e2c │ │ │ │ + cmpeq pc, #0 │ │ │ │ + cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ + cmpeq pc, #36, 28 @ 0x240 │ │ │ │ + movteq r2, #7708 @ 0x1e1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844cb4 <__cxa_atexit@plt+0x832d04> │ │ │ │ - ldr r3, [pc, #48] @ 844cbc <__cxa_atexit@plt+0x832d0c> │ │ │ │ + bcc 844cc4 <__cxa_atexit@plt+0x832d14> │ │ │ │ + ldr r3, [pc, #48] @ 844ccc <__cxa_atexit@plt+0x832d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 844ca8 <__cxa_atexit@plt+0x832cf8> │ │ │ │ + beq 844cb8 <__cxa_atexit@plt+0x832d08> │ │ │ │ mov r7, r8 │ │ │ │ - b 844ccc <__cxa_atexit@plt+0x832d1c> │ │ │ │ + b 844cdc <__cxa_atexit@plt+0x832d2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r2, #7640 @ 0x1dd8 │ │ │ │ + movteq r2, #7624 @ 0x1dc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 844ce4 <__cxa_atexit@plt+0x832d34> │ │ │ │ + ldr r7, [pc, #4] @ 844cf4 <__cxa_atexit@plt+0x832d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmneq r0, #232, 16 @ 0xe80000 │ │ │ │ - movteq r2, #7612 @ 0x1dbc │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmneq r0, #216, 16 @ 0xd80000 │ │ │ │ + movteq r2, #7596 @ 0x1dac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844d78 <__cxa_atexit@plt+0x832dc8> │ │ │ │ + bcc 844d88 <__cxa_atexit@plt+0x832dd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844d70 <__cxa_atexit@plt+0x832dc0> │ │ │ │ - ldr r3, [pc, #104] @ 844d80 <__cxa_atexit@plt+0x832dd0> │ │ │ │ + bhi 844d80 <__cxa_atexit@plt+0x832dd0> │ │ │ │ + ldr r3, [pc, #104] @ 844d90 <__cxa_atexit@plt+0x832de0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 844d84 <__cxa_atexit@plt+0x832dd4> │ │ │ │ + ldr r2, [pc, #100] @ 844d94 <__cxa_atexit@plt+0x832de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 844d88 <__cxa_atexit@plt+0x832dd8> │ │ │ │ + ldr r0, [pc, #76] @ 844d98 <__cxa_atexit@plt+0x832de8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #48] @ 844d8c <__cxa_atexit@plt+0x832ddc> │ │ │ │ + ldr r7, [pc, #48] @ 844d9c <__cxa_atexit@plt+0x832dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 844d90 <__cxa_atexit@plt+0x832de0> │ │ │ │ + ldr r7, [pc, #36] @ 844da0 <__cxa_atexit@plt+0x832df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq pc, #28, 30 @ 0x70 │ │ │ │ + cmpeq pc, #12, 30 @ 0x30 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmpeq pc, #224, 30 @ 0x380 │ │ │ │ - cmpeq pc, #76, 4 @ 0xc0000004 │ │ │ │ - movteq r3, #4404 @ 0x1134 │ │ │ │ + cmpeq pc, #208, 30 @ 0x340 │ │ │ │ + cmpeq pc, #60, 4 @ 0xc0000003 │ │ │ │ + movteq r3, #4388 @ 0x1124 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844dcc <__cxa_atexit@plt+0x832e1c> │ │ │ │ - ldr r3, [pc, #32] @ 844dd4 <__cxa_atexit@plt+0x832e24> │ │ │ │ + bcc 844ddc <__cxa_atexit@plt+0x832e2c> │ │ │ │ + ldr r3, [pc, #32] @ 844de4 <__cxa_atexit@plt+0x832e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 844dd8 <__cxa_atexit@plt+0x832e28> │ │ │ │ + ldr r7, [pc, #16] @ 844de8 <__cxa_atexit@plt+0x832e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #136, 28 @ 0x880 │ │ │ │ - cmpeq pc, #112, 26 @ 0x1c00 │ │ │ │ - movteq r3, #4344 @ 0x10f8 │ │ │ │ + cmpeq pc, #120, 28 @ 0x780 │ │ │ │ + cmpeq pc, #96, 26 @ 0x1800 │ │ │ │ + movteq r3, #4328 @ 0x10e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844e40 <__cxa_atexit@plt+0x832e90> │ │ │ │ + bcc 844e50 <__cxa_atexit@plt+0x832ea0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844e38 <__cxa_atexit@plt+0x832e88> │ │ │ │ - ldr r3, [pc, #60] @ 844e48 <__cxa_atexit@plt+0x832e98> │ │ │ │ + bhi 844e48 <__cxa_atexit@plt+0x832e98> │ │ │ │ + ldr r3, [pc, #60] @ 844e58 <__cxa_atexit@plt+0x832ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 844e4c <__cxa_atexit@plt+0x832e9c> │ │ │ │ + ldr r3, [pc, #44] @ 844e5c <__cxa_atexit@plt+0x832eac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 844e50 <__cxa_atexit@plt+0x832ea0> │ │ │ │ + ldr r7, [pc, #28] @ 844e60 <__cxa_atexit@plt+0x832eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 28 @ 0x300 │ │ │ │ + cmpeq pc, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmppeq pc, #204, 12 @ p-variant is OBSOLETE @ 0xcc00000 │ │ │ │ - movteq r3, #4240 @ 0x1090 │ │ │ │ + cmppeq pc, #188, 12 @ p-variant is OBSOLETE @ 0xbc00000 │ │ │ │ + movteq r3, #4224 @ 0x1080 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844ee0 <__cxa_atexit@plt+0x832f30> │ │ │ │ + bcc 844ef0 <__cxa_atexit@plt+0x832f40> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844ed8 <__cxa_atexit@plt+0x832f28> │ │ │ │ - ldr lr, [pc, #100] @ 844ee8 <__cxa_atexit@plt+0x832f38> │ │ │ │ + bhi 844ee8 <__cxa_atexit@plt+0x832f38> │ │ │ │ + ldr lr, [pc, #100] @ 844ef8 <__cxa_atexit@plt+0x832f48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 844eec <__cxa_atexit@plt+0x832f3c> │ │ │ │ + ldr r2, [pc, #96] @ 844efc <__cxa_atexit@plt+0x832f4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 844ef0 <__cxa_atexit@plt+0x832f40> │ │ │ │ + ldr r3, [pc, #68] @ 844f00 <__cxa_atexit@plt+0x832f50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 844ef4 <__cxa_atexit@plt+0x832f44> │ │ │ │ + ldr r7, [pc, #32] @ 844f04 <__cxa_atexit@plt+0x832f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq pc, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq pc, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmpeq pc, #124 @ 0x7c │ │ │ │ - movteq r2, #5020 @ 0x139c │ │ │ │ + cmpeq pc, #108 @ 0x6c │ │ │ │ + movteq r2, #5004 @ 0x138c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844f30 <__cxa_atexit@plt+0x832f80> │ │ │ │ - ldr r3, [pc, #32] @ 844f38 <__cxa_atexit@plt+0x832f88> │ │ │ │ + bcc 844f40 <__cxa_atexit@plt+0x832f90> │ │ │ │ + ldr r3, [pc, #32] @ 844f48 <__cxa_atexit@plt+0x832f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 844f3c <__cxa_atexit@plt+0x832f8c> │ │ │ │ + ldr r7, [pc, #16] @ 844f4c <__cxa_atexit@plt+0x832f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #36, 26 @ 0x900 │ │ │ │ - cmpeq pc, #40 @ 0x28 │ │ │ │ - movteq r2, #8120 @ 0x1fb8 │ │ │ │ + cmpeq pc, #20, 26 @ 0x500 │ │ │ │ + cmpeq pc, #24 │ │ │ │ + movteq r2, #8104 @ 0x1fa8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 844fd4 <__cxa_atexit@plt+0x833024> │ │ │ │ + bcc 844fe4 <__cxa_atexit@plt+0x833034> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 844fcc <__cxa_atexit@plt+0x83301c> │ │ │ │ - ldr r3, [pc, #108] @ 844fdc <__cxa_atexit@plt+0x83302c> │ │ │ │ + bhi 844fdc <__cxa_atexit@plt+0x83302c> │ │ │ │ + ldr r3, [pc, #108] @ 844fec <__cxa_atexit@plt+0x83303c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 844fe0 <__cxa_atexit@plt+0x833030> │ │ │ │ + ldr lr, [pc, #76] @ 844ff0 <__cxa_atexit@plt+0x833040> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 844fe4 <__cxa_atexit@plt+0x833034> │ │ │ │ + ldr r7, [pc, #68] @ 844ff4 <__cxa_atexit@plt+0x833044> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 844fe8 <__cxa_atexit@plt+0x833038> │ │ │ │ + ldr r7, [pc, #32] @ 844ff8 <__cxa_atexit@plt+0x833048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq pc, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmpeq pc, #136, 30 @ 0x220 │ │ │ │ - movteq r2, #7948 @ 0x1f0c │ │ │ │ + cmpeq pc, #120, 30 @ 0x1e0 │ │ │ │ + movteq r2, #7932 @ 0x1efc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845070 <__cxa_atexit@plt+0x8330c0> │ │ │ │ + bcc 845080 <__cxa_atexit@plt+0x8330d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845068 <__cxa_atexit@plt+0x8330b8> │ │ │ │ - ldr r3, [pc, #92] @ 845078 <__cxa_atexit@plt+0x8330c8> │ │ │ │ + bhi 845078 <__cxa_atexit@plt+0x8330c8> │ │ │ │ + ldr r3, [pc, #92] @ 845088 <__cxa_atexit@plt+0x8330d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #56] @ 84507c <__cxa_atexit@plt+0x8330cc> │ │ │ │ + ldr r7, [pc, #56] @ 84508c <__cxa_atexit@plt+0x8330dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 845080 <__cxa_atexit@plt+0x8330d0> │ │ │ │ + ldr r7, [pc, #28] @ 845090 <__cxa_atexit@plt+0x8330e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #32, 24 @ 0x2000 │ │ │ │ + cmpeq pc, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq pc, #236, 28 @ 0xec0 │ │ │ │ - movteq r2, #7596 @ 0x1dac │ │ │ │ + cmpeq pc, #220, 28 @ 0xdc0 │ │ │ │ + movteq r2, #7580 @ 0x1d9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8450c4 <__cxa_atexit@plt+0x833114> │ │ │ │ - ldr r3, [pc, #40] @ 8450cc <__cxa_atexit@plt+0x83311c> │ │ │ │ + bcc 8450d4 <__cxa_atexit@plt+0x833124> │ │ │ │ + ldr r3, [pc, #40] @ 8450dc <__cxa_atexit@plt+0x83312c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #16] @ 8450d0 <__cxa_atexit@plt+0x833120> │ │ │ │ + ldr r7, [pc, #16] @ 8450e0 <__cxa_atexit@plt+0x833130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #152, 22 @ 0x26000 │ │ │ │ - cmneq r0, #96, 14 @ 0x1800000 │ │ │ │ - movteq r3, #5632 @ 0x1600 │ │ │ │ + cmpeq pc, #136, 22 @ 0x22000 │ │ │ │ + cmneq r0, #80, 14 @ 0x1400000 │ │ │ │ + movteq r3, #5616 @ 0x15f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845108 <__cxa_atexit@plt+0x833158> │ │ │ │ - ldr r3, [pc, #28] @ 845110 <__cxa_atexit@plt+0x833160> │ │ │ │ + bcc 845118 <__cxa_atexit@plt+0x833168> │ │ │ │ + ldr r3, [pc, #28] @ 845120 <__cxa_atexit@plt+0x833170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 844b60 <__cxa_atexit@plt+0x832bb0> │ │ │ │ + b 844b70 <__cxa_atexit@plt+0x832bc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72, 22 @ 0x12000 │ │ │ │ - movteq r3, #5580 @ 0x15cc │ │ │ │ + cmpeq pc, #56, 22 @ 0xe000 │ │ │ │ + movteq r3, #5564 @ 0x15bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845178 <__cxa_atexit@plt+0x8331c8> │ │ │ │ - ldr r3, [pc, #72] @ 845180 <__cxa_atexit@plt+0x8331d0> │ │ │ │ + bcc 845188 <__cxa_atexit@plt+0x8331d8> │ │ │ │ + ldr r3, [pc, #72] @ 845190 <__cxa_atexit@plt+0x8331e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 84516c <__cxa_atexit@plt+0x8331bc> │ │ │ │ + beq 84517c <__cxa_atexit@plt+0x8331cc> │ │ │ │ mov r7, r8 │ │ │ │ - b 845190 <__cxa_atexit@plt+0x8331e0> │ │ │ │ + b 8451a0 <__cxa_atexit@plt+0x8331f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - movteq r3, #5472 @ 0x1560 │ │ │ │ + movteq r3, #5456 @ 0x1550 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 8451b4 <__cxa_atexit@plt+0x833204> │ │ │ │ + ldr r0, [pc, #20] @ 8451c4 <__cxa_atexit@plt+0x833214> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r3, #5420 @ 0x152c │ │ │ │ + movteq r3, #5404 @ 0x151c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 8451e8 <__cxa_atexit@plt+0x833238> │ │ │ │ + ldr r0, [pc, #20] @ 8451f8 <__cxa_atexit@plt+0x833248> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r3, #5368 @ 0x14f8 │ │ │ │ + movteq r3, #5352 @ 0x14e8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845270 <__cxa_atexit@plt+0x8332c0> │ │ │ │ + bhi 845280 <__cxa_atexit@plt+0x8332d0> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r9, [pc, #84] @ 84527c <__cxa_atexit@plt+0x8332cc> │ │ │ │ + ldr r9, [pc, #84] @ 84528c <__cxa_atexit@plt+0x8332dc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 845280 <__cxa_atexit@plt+0x8332d0> │ │ │ │ + ldr sl, [pc, #80] @ 845290 <__cxa_atexit@plt+0x8332e0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #76] @ 845284 <__cxa_atexit@plt+0x8332d4> │ │ │ │ + ldr ip, [pc, #76] @ 845294 <__cxa_atexit@plt+0x8332e4> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r0, r1, r8, lr} │ │ │ │ str r9, [r5, #4]! │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 845288 <__cxa_atexit@plt+0x8332d8> │ │ │ │ + ldr r7, [pc, #28] @ 845298 <__cxa_atexit@plt+0x8332e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ + cmpeq pc, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84531c <__cxa_atexit@plt+0x83336c> │ │ │ │ + bne 84532c <__cxa_atexit@plt+0x83337c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845330 <__cxa_atexit@plt+0x833380> │ │ │ │ + bhi 845340 <__cxa_atexit@plt+0x833390> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #128] @ 845340 <__cxa_atexit@plt+0x833390> │ │ │ │ + ldr r2, [pc, #128] @ 845350 <__cxa_atexit@plt+0x8333a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #116] @ 845344 <__cxa_atexit@plt+0x833394> │ │ │ │ + ldr r2, [pc, #116] @ 845354 <__cxa_atexit@plt+0x8333a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #108] @ 845348 <__cxa_atexit@plt+0x833398> │ │ │ │ + ldr r2, [pc, #108] @ 845358 <__cxa_atexit@plt+0x8333a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r2, [pc, #96] @ 84534c <__cxa_atexit@plt+0x83339c> │ │ │ │ + ldr r2, [pc, #96] @ 84535c <__cxa_atexit@plt+0x8333ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #76] @ 845350 <__cxa_atexit@plt+0x8333a0> │ │ │ │ + ldr r7, [pc, #76] @ 845360 <__cxa_atexit@plt+0x8333b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 84533c <__cxa_atexit@plt+0x83338c> │ │ │ │ + ldr r7, [pc, #24] @ 84534c <__cxa_atexit@plt+0x83339c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #140, 18 @ 0x230000 │ │ │ │ - cmpeq pc, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq pc, #228, 18 @ 0x390000 │ │ │ │ - cmpeq pc, #56, 30 @ 0xe0 │ │ │ │ - cmpeq pc, #44, 30 @ 0xb0 │ │ │ │ - cmpeq pc, #24, 4 @ 0x80000001 │ │ │ │ - movteq r3, #5028 @ 0x13a4 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ + cmpeq pc, #212, 18 @ 0x350000 │ │ │ │ + cmpeq pc, #40, 30 @ 0xa0 │ │ │ │ + cmpeq pc, #28, 30 @ 0x70 │ │ │ │ + cmpeq pc, #8, 4 @ 0x80000000 │ │ │ │ + movteq r3, #5012 @ 0x1394 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8453d4 <__cxa_atexit@plt+0x833424> │ │ │ │ + bcc 8453e4 <__cxa_atexit@plt+0x833434> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8453cc <__cxa_atexit@plt+0x83341c> │ │ │ │ - ldr lr, [pc, #88] @ 8453dc <__cxa_atexit@plt+0x83342c> │ │ │ │ + bhi 8453dc <__cxa_atexit@plt+0x83342c> │ │ │ │ + ldr lr, [pc, #88] @ 8453ec <__cxa_atexit@plt+0x83343c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 8453e0 <__cxa_atexit@plt+0x833430> │ │ │ │ + ldr r2, [pc, #84] @ 8453f0 <__cxa_atexit@plt+0x833440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #36] @ 8453e4 <__cxa_atexit@plt+0x833434> │ │ │ │ + ldr r7, [pc, #36] @ 8453f4 <__cxa_atexit@plt+0x833444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8453e8 <__cxa_atexit@plt+0x833438> │ │ │ │ + ldr r8, [pc, #32] @ 8453f8 <__cxa_atexit@plt+0x833448> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - cmpeq pc, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq pc, #48, 4 │ │ │ │ - cmpeq pc, #252, 16 @ 0xfc0000 │ │ │ │ - movteq r2, #5928 @ 0x1728 │ │ │ │ + cmpeq pc, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq pc, #32, 4 │ │ │ │ + cmpeq pc, #236, 16 @ 0xec0000 │ │ │ │ + movteq r2, #5912 @ 0x1718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845424 <__cxa_atexit@plt+0x833474> │ │ │ │ - ldr r3, [pc, #32] @ 84542c <__cxa_atexit@plt+0x83347c> │ │ │ │ + bcc 845434 <__cxa_atexit@plt+0x833484> │ │ │ │ + ldr r3, [pc, #32] @ 84543c <__cxa_atexit@plt+0x83348c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 845430 <__cxa_atexit@plt+0x833480> │ │ │ │ + ldr r7, [pc, #16] @ 845440 <__cxa_atexit@plt+0x833490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 16 @ 0x300000 │ │ │ │ - cmpeq pc, #72, 2 │ │ │ │ - movteq r1, #7776 @ 0x1e60 │ │ │ │ + cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ + cmpeq pc, #56, 2 │ │ │ │ + movteq r1, #7760 @ 0x1e50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84546c <__cxa_atexit@plt+0x8334bc> │ │ │ │ - ldr r3, [pc, #32] @ 845474 <__cxa_atexit@plt+0x8334c4> │ │ │ │ + bcc 84547c <__cxa_atexit@plt+0x8334cc> │ │ │ │ + ldr r3, [pc, #32] @ 845484 <__cxa_atexit@plt+0x8334d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 845478 <__cxa_atexit@plt+0x8334c8> │ │ │ │ + ldr r7, [pc, #16] @ 845488 <__cxa_atexit@plt+0x8334d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 14 @ 0x3a00000 │ │ │ │ - cmpeq pc, #236, 20 @ 0xec000 │ │ │ │ + cmpeq pc, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq pc, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8454a8 <__cxa_atexit@plt+0x8334f8> │ │ │ │ - ldr r3, [pc, #24] @ 8454b0 <__cxa_atexit@plt+0x833500> │ │ │ │ + bcc 8454b8 <__cxa_atexit@plt+0x833508> │ │ │ │ + ldr r3, [pc, #24] @ 8454c0 <__cxa_atexit@plt+0x833510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 537154 <__cxa_atexit@plt+0x5251a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #164, 14 @ 0x2900000 │ │ │ │ - movteq r1, #4344 @ 0x10f8 │ │ │ │ + cmpeq pc, #148, 14 @ 0x2500000 │ │ │ │ + movteq r1, #4328 @ 0x10e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8454f0 <__cxa_atexit@plt+0x833540> │ │ │ │ - ldr r8, [pc, #36] @ 8454f8 <__cxa_atexit@plt+0x833548> │ │ │ │ + bcc 845500 <__cxa_atexit@plt+0x833550> │ │ │ │ + ldr r8, [pc, #36] @ 845508 <__cxa_atexit@plt+0x833558> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8454fc <__cxa_atexit@plt+0x83354c> │ │ │ │ + ldr r3, [pc, #32] @ 84550c <__cxa_atexit@plt+0x83355c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 845500 <__cxa_atexit@plt+0x833550> │ │ │ │ + ldr r7, [pc, #20] @ 845510 <__cxa_atexit@plt+0x833560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #4653056 @ 0x470000 │ │ │ │ - cmpeq pc, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq pc, #144, 14 @ 0x2400000 │ │ │ │ - movteq r1, #4276 @ 0x10b4 │ │ │ │ + tsteq ip, #3604480 @ 0x370000 │ │ │ │ + cmpeq pc, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq pc, #128, 14 @ 0x2000000 │ │ │ │ + movteq r1, #4260 @ 0x10a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845560 <__cxa_atexit@plt+0x8335b0> │ │ │ │ + bcc 845570 <__cxa_atexit@plt+0x8335c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845558 <__cxa_atexit@plt+0x8335a8> │ │ │ │ - ldr r3, [pc, #52] @ 845568 <__cxa_atexit@plt+0x8335b8> │ │ │ │ + bhi 845568 <__cxa_atexit@plt+0x8335b8> │ │ │ │ + ldr r3, [pc, #52] @ 845578 <__cxa_atexit@plt+0x8335c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 84556c <__cxa_atexit@plt+0x8335bc> │ │ │ │ + ldr r2, [pc, #48] @ 84557c <__cxa_atexit@plt+0x8335cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 845570 <__cxa_atexit@plt+0x8335c0> │ │ │ │ + ldr r7, [pc, #28] @ 845580 <__cxa_atexit@plt+0x8335d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq pc, #0, 14 │ │ │ │ - cmpeq pc, #228, 16 @ 0xe40000 │ │ │ │ - movteq r1, #4180 @ 0x1054 │ │ │ │ + cmpeq pc, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq pc, #212, 16 @ 0xd40000 │ │ │ │ + movteq r1, #4164 @ 0x1044 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8455d0 <__cxa_atexit@plt+0x833620> │ │ │ │ + bcc 8455e0 <__cxa_atexit@plt+0x833630> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8455c8 <__cxa_atexit@plt+0x833618> │ │ │ │ - ldr r3, [pc, #52] @ 8455d8 <__cxa_atexit@plt+0x833628> │ │ │ │ + bhi 8455d8 <__cxa_atexit@plt+0x833628> │ │ │ │ + ldr r3, [pc, #52] @ 8455e8 <__cxa_atexit@plt+0x833638> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8455dc <__cxa_atexit@plt+0x83362c> │ │ │ │ + ldr r2, [pc, #48] @ 8455ec <__cxa_atexit@plt+0x83363c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8455e0 <__cxa_atexit@plt+0x833630> │ │ │ │ + ldr r7, [pc, #28] @ 8455f0 <__cxa_atexit@plt+0x833640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq pc, #144, 12 @ 0x9000000 │ │ │ │ - cmneq r0, #12, 4 @ 0xc0000000 │ │ │ │ - movteq r2, #6132 @ 0x17f4 │ │ │ │ + cmpeq pc, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r0, #252, 2 @ 0x3f │ │ │ │ + movteq r2, #6116 @ 0x17e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84566c <__cxa_atexit@plt+0x8336bc> │ │ │ │ + bcc 84567c <__cxa_atexit@plt+0x8336cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845664 <__cxa_atexit@plt+0x8336b4> │ │ │ │ - ldr r3, [pc, #96] @ 845674 <__cxa_atexit@plt+0x8336c4> │ │ │ │ + bhi 845674 <__cxa_atexit@plt+0x8336c4> │ │ │ │ + ldr r3, [pc, #96] @ 845684 <__cxa_atexit@plt+0x8336d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 845678 <__cxa_atexit@plt+0x8336c8> │ │ │ │ + ldr r2, [pc, #92] @ 845688 <__cxa_atexit@plt+0x8336d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 84567c <__cxa_atexit@plt+0x8336cc> │ │ │ │ + ldr r1, [pc, #88] @ 84568c <__cxa_atexit@plt+0x8336dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #72] @ 845680 <__cxa_atexit@plt+0x8336d0> │ │ │ │ + ldr r0, [pc, #72] @ 845690 <__cxa_atexit@plt+0x8336e0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 845684 <__cxa_atexit@plt+0x8336d4> │ │ │ │ + ldr r7, [pc, #36] @ 845694 <__cxa_atexit@plt+0x8336e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmpeq pc, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq pc, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmpeq pc, #240, 16 @ 0xf00000 │ │ │ │ - movteq r0, #8108 @ 0x1fac │ │ │ │ + cmpeq pc, #224, 16 @ 0xe00000 │ │ │ │ + movteq r0, #8092 @ 0x1f9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8456b4 <__cxa_atexit@plt+0x833704> │ │ │ │ - ldr r7, [pc, #96] @ 845708 <__cxa_atexit@plt+0x833758> │ │ │ │ + bne 8456c4 <__cxa_atexit@plt+0x833714> │ │ │ │ + ldr r7, [pc, #96] @ 845718 <__cxa_atexit@plt+0x833768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8456fc <__cxa_atexit@plt+0x83374c> │ │ │ │ + bhi 84570c <__cxa_atexit@plt+0x83375c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #60] @ 84570c <__cxa_atexit@plt+0x83375c> │ │ │ │ + ldr r3, [pc, #60] @ 84571c <__cxa_atexit@plt+0x83376c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 845710 <__cxa_atexit@plt+0x833760> │ │ │ │ + ldr r2, [pc, #56] @ 845720 <__cxa_atexit@plt+0x833770> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #28] @ 845714 <__cxa_atexit@plt+0x833764> │ │ │ │ + ldr r7, [pc, #28] @ 845724 <__cxa_atexit@plt+0x833774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmneq r0, #48, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmneq r0, #32, 2 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq pc, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq pc, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845744 <__cxa_atexit@plt+0x833794> │ │ │ │ - ldr r3, [pc, #24] @ 84574c <__cxa_atexit@plt+0x83379c> │ │ │ │ + bcc 845754 <__cxa_atexit@plt+0x8337a4> │ │ │ │ + ldr r3, [pc, #24] @ 84575c <__cxa_atexit@plt+0x8337ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #8, 10 @ 0x2000000 │ │ │ │ - movteq r2, #8120 @ 0x1fb8 │ │ │ │ + cmpeq pc, #248, 8 @ 0xf8000000 │ │ │ │ + movteq r2, #8104 @ 0x1fa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ cmp r3, r2 │ │ │ │ - bhi 84582c <__cxa_atexit@plt+0x83387c> │ │ │ │ + bhi 84583c <__cxa_atexit@plt+0x83388c> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r0, r1, sl, ip} │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #35] @ 0x23 │ │ │ │ ldr r5, [r7, #39] @ 0x27 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, #156] @ 845844 <__cxa_atexit@plt+0x833894> │ │ │ │ + ldr r7, [pc, #156] @ 845854 <__cxa_atexit@plt+0x8338a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-52]! @ 0xffffffcc │ │ │ │ str r6, [r3, #-16] │ │ │ │ - ldr r7, [pc, #144] @ 845848 <__cxa_atexit@plt+0x833898> │ │ │ │ + ldr r7, [pc, #144] @ 845858 <__cxa_atexit@plt+0x8338a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r6, #-84]! @ 0xffffffac │ │ │ │ str r1, [r3] │ │ │ │ - ldr r1, [pc, #128] @ 84584c <__cxa_atexit@plt+0x83389c> │ │ │ │ + ldr r1, [pc, #128] @ 84585c <__cxa_atexit@plt+0x8338ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r3, #40 @ 0x28 │ │ │ │ stm lr, {r2, r6, r9} │ │ │ │ str r4, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [pc, #108] @ 845850 <__cxa_atexit@plt+0x8338a0> │ │ │ │ + ldr r6, [pc, #108] @ 845860 <__cxa_atexit@plt+0x8338b0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r3, #-12] │ │ │ │ str sl, [r3, #-76] @ 0xffffffb4 │ │ │ │ str ip, [r3, #-72] @ 0xffffffb8 │ │ │ │ str r8, [r3, #-68] @ 0xffffffbc │ │ │ │ str fp, [r3, #-64] @ 0xffffffc0 │ │ │ │ str r0, [r3, #-60] @ 0xffffffc4 │ │ │ │ str r5, [r3, #-56] @ 0xffffffc8 │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r3 │ │ │ │ str r6, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #60] @ 845854 <__cxa_atexit@plt+0x8338a4> │ │ │ │ + ldr r7, [pc, #60] @ 845864 <__cxa_atexit@plt+0x8338b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmpeq pc, #136, 14 @ 0x2200000 │ │ │ │ - movteq r2, #4660 @ 0x1234 │ │ │ │ + cmpeq pc, #120, 14 @ 0x1e00000 │ │ │ │ + movteq r2, #4644 @ 0x1224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84589c <__cxa_atexit@plt+0x8338ec> │ │ │ │ - ldr r3, [pc, #44] @ 8458a4 <__cxa_atexit@plt+0x8338f4> │ │ │ │ + bcc 8458ac <__cxa_atexit@plt+0x8338fc> │ │ │ │ + ldr r3, [pc, #44] @ 8458b4 <__cxa_atexit@plt+0x833904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8458a8 <__cxa_atexit@plt+0x8338f8> │ │ │ │ + ldr r3, [pc, #36] @ 8458b8 <__cxa_atexit@plt+0x833908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8458ac <__cxa_atexit@plt+0x8338fc> │ │ │ │ + ldr r3, [pc, #24] @ 8458bc <__cxa_atexit@plt+0x83390c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #196, 6 @ 0x10000003 │ │ │ │ - cmpeq pc, #188, 6 @ 0xf0000002 │ │ │ │ - cmppeq pc, #68, 26 @ p-variant is OBSOLETE @ 0x1100 │ │ │ │ - movteq r2, #7792 @ 0x1e70 │ │ │ │ + cmpeq pc, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq pc, #172, 6 @ 0xb0000002 │ │ │ │ + cmppeq pc, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + movteq r2, #7776 @ 0x1e60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845978 <__cxa_atexit@plt+0x8339c8> │ │ │ │ + bcc 845988 <__cxa_atexit@plt+0x8339d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845970 <__cxa_atexit@plt+0x8339c0> │ │ │ │ + bhi 845980 <__cxa_atexit@plt+0x8339d0> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, r2, lr} │ │ │ │ str lr, [r6] │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - ldr r2, [pc, #100] @ 845980 <__cxa_atexit@plt+0x8339d0> │ │ │ │ + ldr r2, [pc, #100] @ 845990 <__cxa_atexit@plt+0x8339e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 845984 <__cxa_atexit@plt+0x8339d4> │ │ │ │ + ldr r1, [pc, #96] @ 845994 <__cxa_atexit@plt+0x8339e4> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r1, fp, ip} │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #64] @ 845988 <__cxa_atexit@plt+0x8339d8> │ │ │ │ + ldr r1, [pc, #64] @ 845998 <__cxa_atexit@plt+0x8339e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #51 @ 0x33 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmpeq pc, #28, 6 @ 0x70000000 │ │ │ │ - movteq r0, #7752 @ 0x1e48 │ │ │ │ + cmpeq pc, #12, 6 @ 0x30000000 │ │ │ │ + movteq r0, #7736 @ 0x1e38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8459c4 <__cxa_atexit@plt+0x833a14> │ │ │ │ - ldr r3, [pc, #32] @ 8459cc <__cxa_atexit@plt+0x833a1c> │ │ │ │ + bcc 8459d4 <__cxa_atexit@plt+0x833a24> │ │ │ │ + ldr r3, [pc, #32] @ 8459dc <__cxa_atexit@plt+0x833a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8459d0 <__cxa_atexit@plt+0x833a20> │ │ │ │ + ldr r7, [pc, #16] @ 8459e0 <__cxa_atexit@plt+0x833a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #144, 4 │ │ │ │ - cmpeq pc, #228 @ 0xe4 │ │ │ │ - movteq r1, #5052 @ 0x13bc │ │ │ │ + cmpeq pc, #128, 4 │ │ │ │ + cmpeq pc, #212 @ 0xd4 │ │ │ │ + movteq r1, #5036 @ 0x13ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845a38 <__cxa_atexit@plt+0x833a88> │ │ │ │ + bcc 845a48 <__cxa_atexit@plt+0x833a98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845a30 <__cxa_atexit@plt+0x833a80> │ │ │ │ - ldr r3, [pc, #60] @ 845a40 <__cxa_atexit@plt+0x833a90> │ │ │ │ + bhi 845a40 <__cxa_atexit@plt+0x833a90> │ │ │ │ + ldr r3, [pc, #60] @ 845a50 <__cxa_atexit@plt+0x833aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 845a44 <__cxa_atexit@plt+0x833a94> │ │ │ │ + ldr r3, [pc, #44] @ 845a54 <__cxa_atexit@plt+0x833aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 845a48 <__cxa_atexit@plt+0x833a98> │ │ │ │ + ldr r7, [pc, #28] @ 845a58 <__cxa_atexit@plt+0x833aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq pc, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq pc, #208, 20 @ 0xd0000 │ │ │ │ + cmpeq pc, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845a78 <__cxa_atexit@plt+0x833ac8> │ │ │ │ - ldr r3, [pc, #24] @ 845a80 <__cxa_atexit@plt+0x833ad0> │ │ │ │ + bcc 845a88 <__cxa_atexit@plt+0x833ad8> │ │ │ │ + ldr r3, [pc, #24] @ 845a90 <__cxa_atexit@plt+0x833ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #212, 2 @ 0x35 │ │ │ │ - movteq r1, #4892 @ 0x131c │ │ │ │ + cmpeq pc, #196, 2 @ 0x31 │ │ │ │ + movteq r1, #4876 @ 0x130c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845b00 <__cxa_atexit@plt+0x833b50> │ │ │ │ + bcc 845b10 <__cxa_atexit@plt+0x833b60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845af8 <__cxa_atexit@plt+0x833b48> │ │ │ │ - ldr r3, [pc, #84] @ 845b08 <__cxa_atexit@plt+0x833b58> │ │ │ │ + bhi 845b08 <__cxa_atexit@plt+0x833b58> │ │ │ │ + ldr r3, [pc, #84] @ 845b18 <__cxa_atexit@plt+0x833b68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 845b0c <__cxa_atexit@plt+0x833b5c> │ │ │ │ + ldr r2, [pc, #80] @ 845b1c <__cxa_atexit@plt+0x833b6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 845b10 <__cxa_atexit@plt+0x833b60> │ │ │ │ + ldr r1, [pc, #60] @ 845b20 <__cxa_atexit@plt+0x833b70> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 845b14 <__cxa_atexit@plt+0x833b64> │ │ │ │ + ldr r7, [pc, #32] @ 845b24 <__cxa_atexit@plt+0x833b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #128, 2 │ │ │ │ + cmpeq pc, #112, 2 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq pc, #92, 2 │ │ │ │ - movteq r2, #7192 @ 0x1c18 │ │ │ │ + cmpeq pc, #76, 2 │ │ │ │ + movteq r2, #7176 @ 0x1c08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845bdc <__cxa_atexit@plt+0x833c2c> │ │ │ │ + bcc 845bec <__cxa_atexit@plt+0x833c3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845bd4 <__cxa_atexit@plt+0x833c24> │ │ │ │ + bhi 845be4 <__cxa_atexit@plt+0x833c34> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, r2, lr} │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - ldr r2, [pc, #96] @ 845be4 <__cxa_atexit@plt+0x833c34> │ │ │ │ + ldr r2, [pc, #96] @ 845bf4 <__cxa_atexit@plt+0x833c44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 845be8 <__cxa_atexit@plt+0x833c38> │ │ │ │ + ldr r1, [pc, #92] @ 845bf8 <__cxa_atexit@plt+0x833c48> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r1, r8, fp, ip} │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #64] @ 845bec <__cxa_atexit@plt+0x833c3c> │ │ │ │ + ldr r1, [pc, #64] @ 845bfc <__cxa_atexit@plt+0x833c4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #55 @ 0x37 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmpeq pc, #184 @ 0xb8 │ │ │ │ - movteq r2, #4572 @ 0x11dc │ │ │ │ + cmpeq pc, #168 @ 0xa8 │ │ │ │ + movteq r2, #4556 @ 0x11cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845c34 <__cxa_atexit@plt+0x833c84> │ │ │ │ - ldr r3, [pc, #44] @ 845c3c <__cxa_atexit@plt+0x833c8c> │ │ │ │ + bcc 845c44 <__cxa_atexit@plt+0x833c94> │ │ │ │ + ldr r3, [pc, #44] @ 845c4c <__cxa_atexit@plt+0x833c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 845c40 <__cxa_atexit@plt+0x833c90> │ │ │ │ + ldr r3, [pc, #36] @ 845c50 <__cxa_atexit@plt+0x833ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 845c44 <__cxa_atexit@plt+0x833c94> │ │ │ │ + ldr r3, [pc, #24] @ 845c54 <__cxa_atexit@plt+0x833ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44 @ 0x2c │ │ │ │ - cmpeq pc, #36 @ 0x24 │ │ │ │ - cmppeq pc, #88, 18 @ p-variant is OBSOLETE @ 0x160000 │ │ │ │ - movteq r2, #6904 @ 0x1af8 │ │ │ │ + cmpeq pc, #28 │ │ │ │ + cmpeq pc, #20 │ │ │ │ + cmppeq pc, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ + movteq r2, #6888 @ 0x1ae8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845d08 <__cxa_atexit@plt+0x833d58> │ │ │ │ + bcc 845d18 <__cxa_atexit@plt+0x833d68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845d00 <__cxa_atexit@plt+0x833d50> │ │ │ │ + bhi 845d10 <__cxa_atexit@plt+0x833d60> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #15] │ │ │ │ add sl, r7, #19 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r0, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ - ldr lr, [pc, #96] @ 845d10 <__cxa_atexit@plt+0x833d60> │ │ │ │ + ldr lr, [pc, #96] @ 845d20 <__cxa_atexit@plt+0x833d70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 845d14 <__cxa_atexit@plt+0x833d64> │ │ │ │ + ldr r0, [pc, #92] @ 845d24 <__cxa_atexit@plt+0x833d74> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 845d18 <__cxa_atexit@plt+0x833d68> │ │ │ │ + ldr r2, [pc, #60] @ 845d28 <__cxa_atexit@plt+0x833d78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #51 @ 0x33 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - cmpeq pc, #136, 30 @ 0x220 │ │ │ │ - movteq r1, #5404 @ 0x151c │ │ │ │ + cmpeq pc, #120, 30 @ 0x1e0 │ │ │ │ + movteq r1, #5388 @ 0x150c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845d58 <__cxa_atexit@plt+0x833da8> │ │ │ │ - ldr r3, [pc, #36] @ 845d60 <__cxa_atexit@plt+0x833db0> │ │ │ │ + bcc 845d68 <__cxa_atexit@plt+0x833db8> │ │ │ │ + ldr r3, [pc, #36] @ 845d70 <__cxa_atexit@plt+0x833dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 845d64 <__cxa_atexit@plt+0x833db4> │ │ │ │ + ldr r7, [pc, #16] @ 845d74 <__cxa_atexit@plt+0x833dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #0, 30 │ │ │ │ - cmneq r0, #172, 20 @ 0xac000 │ │ │ │ - movteq r2, #6632 @ 0x19e8 │ │ │ │ + cmpeq pc, #240, 28 @ 0xf00 │ │ │ │ + cmneq r0, #156, 20 @ 0x9c000 │ │ │ │ + movteq r2, #6616 @ 0x19d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845e24 <__cxa_atexit@plt+0x833e74> │ │ │ │ + bcc 845e34 <__cxa_atexit@plt+0x833e84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845e1c <__cxa_atexit@plt+0x833e6c> │ │ │ │ + bhi 845e2c <__cxa_atexit@plt+0x833e7c> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r2, [pc, #104] @ 845e2c <__cxa_atexit@plt+0x833e7c> │ │ │ │ + ldr r2, [pc, #104] @ 845e3c <__cxa_atexit@plt+0x833e8c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r1, [pc, #92] @ 845e30 <__cxa_atexit@plt+0x833e80> │ │ │ │ + ldr r1, [pc, #92] @ 845e40 <__cxa_atexit@plt+0x833e90> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #56] @ 845e34 <__cxa_atexit@plt+0x833e84> │ │ │ │ + ldr r1, [pc, #56] @ 845e44 <__cxa_atexit@plt+0x833e94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #51 @ 0x33 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmpeq pc, #104, 28 @ 0x680 │ │ │ │ - movteq r1, #8072 @ 0x1f88 │ │ │ │ + cmpeq pc, #88, 28 @ 0x580 │ │ │ │ + movteq r1, #8056 @ 0x1f78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845e74 <__cxa_atexit@plt+0x833ec4> │ │ │ │ - ldr r3, [pc, #36] @ 845e7c <__cxa_atexit@plt+0x833ecc> │ │ │ │ + bcc 845e84 <__cxa_atexit@plt+0x833ed4> │ │ │ │ + ldr r3, [pc, #36] @ 845e8c <__cxa_atexit@plt+0x833edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 845e80 <__cxa_atexit@plt+0x833ed0> │ │ │ │ + ldr r7, [pc, #16] @ 845e90 <__cxa_atexit@plt+0x833ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 26 @ 0x3900 │ │ │ │ - cmneq r0, #180, 18 @ 0x2d0000 │ │ │ │ - movteq r2, #6364 @ 0x18dc │ │ │ │ + cmpeq pc, #212, 26 @ 0x3500 │ │ │ │ + cmneq r0, #164, 18 @ 0x290000 │ │ │ │ + movteq r2, #6348 @ 0x18cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845f34 <__cxa_atexit@plt+0x833f84> │ │ │ │ + bcc 845f44 <__cxa_atexit@plt+0x833f94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845f2c <__cxa_atexit@plt+0x833f7c> │ │ │ │ + bhi 845f3c <__cxa_atexit@plt+0x833f8c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #104] @ 845f3c <__cxa_atexit@plt+0x833f8c> │ │ │ │ + ldr ip, [pc, #104] @ 845f4c <__cxa_atexit@plt+0x833f9c> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r6, #44 @ 0x2c │ │ │ │ stm r1, {r2, r8, sl} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 845f40 <__cxa_atexit@plt+0x833f90> │ │ │ │ + ldr r2, [pc, #60] @ 845f50 <__cxa_atexit@plt+0x833fa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #40] @ 845f44 <__cxa_atexit@plt+0x833f94> │ │ │ │ + ldr r1, [pc, #40] @ 845f54 <__cxa_atexit@plt+0x833fa4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq pc, #96, 26 @ 0x1800 │ │ │ │ + cmpeq pc, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - movteq r1, #7772 @ 0x1e5c │ │ │ │ + movteq r1, #7756 @ 0x1e4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 845fc4 <__cxa_atexit@plt+0x834014> │ │ │ │ + bcc 845fd4 <__cxa_atexit@plt+0x834024> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 845fbc <__cxa_atexit@plt+0x83400c> │ │ │ │ - ldr r3, [pc, #84] @ 845fcc <__cxa_atexit@plt+0x83401c> │ │ │ │ + bhi 845fcc <__cxa_atexit@plt+0x83401c> │ │ │ │ + ldr r3, [pc, #84] @ 845fdc <__cxa_atexit@plt+0x83402c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 845fd0 <__cxa_atexit@plt+0x834020> │ │ │ │ + ldr r3, [pc, #72] @ 845fe0 <__cxa_atexit@plt+0x834030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #60] @ 845fd4 <__cxa_atexit@plt+0x834024> │ │ │ │ + ldr r7, [pc, #60] @ 845fe4 <__cxa_atexit@plt+0x834034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #52] @ 845fd8 <__cxa_atexit@plt+0x834028> │ │ │ │ + ldr r2, [pc, #52] @ 845fe8 <__cxa_atexit@plt+0x834038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #36] @ 845fdc <__cxa_atexit@plt+0x83402c> │ │ │ │ + ldr r7, [pc, #36] @ 845fec <__cxa_atexit@plt+0x83403c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #196, 24 @ 0xc400 │ │ │ │ - cmpeq pc, #40, 26 @ 0xa00 │ │ │ │ - cmpeq pc, #128, 4 │ │ │ │ - cmpeq pc, #16, 26 @ 0x400 │ │ │ │ - cmppeq pc, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + cmpeq pc, #180, 24 @ 0xb400 │ │ │ │ + cmpeq pc, #24, 26 @ 0x600 │ │ │ │ + cmpeq pc, #112, 4 │ │ │ │ + cmpeq pc, #0, 26 │ │ │ │ + cmppeq pc, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84600c <__cxa_atexit@plt+0x83405c> │ │ │ │ - ldr r3, [pc, #24] @ 846014 <__cxa_atexit@plt+0x834064> │ │ │ │ + bcc 84601c <__cxa_atexit@plt+0x83406c> │ │ │ │ + ldr r3, [pc, #24] @ 846024 <__cxa_atexit@plt+0x834074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #64, 24 @ 0x4000 │ │ │ │ - movteq r1, #7576 @ 0x1d98 │ │ │ │ + cmpeq pc, #48, 24 @ 0x3000 │ │ │ │ + movteq r1, #7560 @ 0x1d88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846094 <__cxa_atexit@plt+0x8340e4> │ │ │ │ + bcc 8460a4 <__cxa_atexit@plt+0x8340f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84608c <__cxa_atexit@plt+0x8340dc> │ │ │ │ - ldr r3, [pc, #84] @ 84609c <__cxa_atexit@plt+0x8340ec> │ │ │ │ + bhi 84609c <__cxa_atexit@plt+0x8340ec> │ │ │ │ + ldr r3, [pc, #84] @ 8460ac <__cxa_atexit@plt+0x8340fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8460a0 <__cxa_atexit@plt+0x8340f0> │ │ │ │ + ldr r2, [pc, #80] @ 8460b0 <__cxa_atexit@plt+0x834100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8460a4 <__cxa_atexit@plt+0x8340f4> │ │ │ │ + ldr r1, [pc, #60] @ 8460b4 <__cxa_atexit@plt+0x834104> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8460a8 <__cxa_atexit@plt+0x8340f8> │ │ │ │ + ldr r7, [pc, #32] @ 8460b8 <__cxa_atexit@plt+0x834108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq pc, #220, 22 @ 0x37000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, #200, 22 @ 0x32000 │ │ │ │ - movteq r2, #5828 @ 0x16c4 │ │ │ │ + cmpeq pc, #184, 22 @ 0x2e000 │ │ │ │ + movteq r2, #5812 @ 0x16b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846168 <__cxa_atexit@plt+0x8341b8> │ │ │ │ + bcc 846178 <__cxa_atexit@plt+0x8341c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846160 <__cxa_atexit@plt+0x8341b0> │ │ │ │ - ldr lr, [pc, #144] @ 846170 <__cxa_atexit@plt+0x8341c0> │ │ │ │ + bhi 846170 <__cxa_atexit@plt+0x8341c0> │ │ │ │ + ldr lr, [pc, #144] @ 846180 <__cxa_atexit@plt+0x8341d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ - ldr sl, [pc, #120] @ 846174 <__cxa_atexit@plt+0x8341c4> │ │ │ │ + ldr sl, [pc, #120] @ 846184 <__cxa_atexit@plt+0x8341d4> │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-60]! @ 0xffffffc4 │ │ │ │ - ldr sl, [pc, #108] @ 846178 <__cxa_atexit@plt+0x8341c8> │ │ │ │ + ldr sl, [pc, #108] @ 846188 <__cxa_atexit@plt+0x8341d8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ sub r3, r6, #52 @ 0x34 │ │ │ │ stm r3, {r0, r8, lr} │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #60] @ 84617c <__cxa_atexit@plt+0x8341cc> │ │ │ │ + ldr r3, [pc, #60] @ 84618c <__cxa_atexit@plt+0x8341dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffeacc │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq pc, #36, 22 @ 0x9000 │ │ │ │ - movteq r0, #5272 @ 0x1498 │ │ │ │ + cmpeq pc, #20, 22 @ 0x5000 │ │ │ │ + movteq r0, #5256 @ 0x1488 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8461b8 <__cxa_atexit@plt+0x834208> │ │ │ │ - ldr r3, [pc, #32] @ 8461c0 <__cxa_atexit@plt+0x834210> │ │ │ │ + bcc 8461c8 <__cxa_atexit@plt+0x834218> │ │ │ │ + ldr r3, [pc, #32] @ 8461d0 <__cxa_atexit@plt+0x834220> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8461c4 <__cxa_atexit@plt+0x834214> │ │ │ │ + ldr r7, [pc, #16] @ 8461d4 <__cxa_atexit@plt+0x834224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq pc, #68, 6 @ 0x10000001 │ │ │ │ + cmpeq pc, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq pc, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8461f4 <__cxa_atexit@plt+0x834244> │ │ │ │ - ldr r3, [pc, #24] @ 8461fc <__cxa_atexit@plt+0x83424c> │ │ │ │ + bcc 846204 <__cxa_atexit@plt+0x834254> │ │ │ │ + ldr r3, [pc, #24] @ 84620c <__cxa_atexit@plt+0x83425c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 20 @ 0x58000 │ │ │ │ - movteq r0, #5156 @ 0x1424 │ │ │ │ + cmpeq pc, #72, 20 @ 0x48000 │ │ │ │ + movteq r0, #5140 @ 0x1414 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84627c <__cxa_atexit@plt+0x8342cc> │ │ │ │ + bcc 84628c <__cxa_atexit@plt+0x8342dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846274 <__cxa_atexit@plt+0x8342c4> │ │ │ │ - ldr r3, [pc, #84] @ 846284 <__cxa_atexit@plt+0x8342d4> │ │ │ │ + bhi 846284 <__cxa_atexit@plt+0x8342d4> │ │ │ │ + ldr r3, [pc, #84] @ 846294 <__cxa_atexit@plt+0x8342e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 846288 <__cxa_atexit@plt+0x8342d8> │ │ │ │ + ldr r2, [pc, #80] @ 846298 <__cxa_atexit@plt+0x8342e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84628c <__cxa_atexit@plt+0x8342dc> │ │ │ │ + ldr r1, [pc, #60] @ 84629c <__cxa_atexit@plt+0x8342ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 846290 <__cxa_atexit@plt+0x8342e0> │ │ │ │ + ldr r7, [pc, #32] @ 8462a0 <__cxa_atexit@plt+0x8342f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #4, 20 @ 0x4000 │ │ │ │ + cmpeq pc, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ - movteq r2, #5360 @ 0x14f0 │ │ │ │ + cmpeq pc, #208, 18 @ 0x340000 │ │ │ │ + movteq r2, #5344 @ 0x14e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84632c <__cxa_atexit@plt+0x83437c> │ │ │ │ + bcc 84633c <__cxa_atexit@plt+0x83438c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846324 <__cxa_atexit@plt+0x834374> │ │ │ │ + bhi 846334 <__cxa_atexit@plt+0x834384> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 846334 <__cxa_atexit@plt+0x834384> │ │ │ │ + ldr lr, [pc, #92] @ 846344 <__cxa_atexit@plt+0x834394> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 846338 <__cxa_atexit@plt+0x834388> │ │ │ │ + ldr r9, [pc, #88] @ 846348 <__cxa_atexit@plt+0x834398> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 84633c <__cxa_atexit@plt+0x83438c> │ │ │ │ + ldr r2, [pc, #56] @ 84634c <__cxa_atexit@plt+0x83439c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #96, 18 @ 0x180000 │ │ │ │ - movteq r0, #4796 @ 0x12bc │ │ │ │ + cmpeq pc, #80, 18 @ 0x140000 │ │ │ │ + movteq r0, #4780 @ 0x12ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846378 <__cxa_atexit@plt+0x8343c8> │ │ │ │ - ldr r3, [pc, #32] @ 846380 <__cxa_atexit@plt+0x8343d0> │ │ │ │ + bcc 846388 <__cxa_atexit@plt+0x8343d8> │ │ │ │ + ldr r3, [pc, #32] @ 846390 <__cxa_atexit@plt+0x8343e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 846384 <__cxa_atexit@plt+0x8343d4> │ │ │ │ + ldr r7, [pc, #16] @ 846394 <__cxa_atexit@plt+0x8343e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 16 @ 0xdc0000 │ │ │ │ - cmpeq pc, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq pc, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq pc, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8463b4 <__cxa_atexit@plt+0x834404> │ │ │ │ - ldr r3, [pc, #24] @ 8463bc <__cxa_atexit@plt+0x83440c> │ │ │ │ + bcc 8463c4 <__cxa_atexit@plt+0x834414> │ │ │ │ + ldr r3, [pc, #24] @ 8463cc <__cxa_atexit@plt+0x83441c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #152, 16 @ 0x980000 │ │ │ │ - movteq r0, #4680 @ 0x1248 │ │ │ │ + cmpeq pc, #136, 16 @ 0x880000 │ │ │ │ + movteq r0, #4664 @ 0x1238 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84643c <__cxa_atexit@plt+0x83448c> │ │ │ │ + bcc 84644c <__cxa_atexit@plt+0x83449c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846434 <__cxa_atexit@plt+0x834484> │ │ │ │ - ldr r3, [pc, #84] @ 846444 <__cxa_atexit@plt+0x834494> │ │ │ │ + bhi 846444 <__cxa_atexit@plt+0x834494> │ │ │ │ + ldr r3, [pc, #84] @ 846454 <__cxa_atexit@plt+0x8344a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 846448 <__cxa_atexit@plt+0x834498> │ │ │ │ + ldr r2, [pc, #80] @ 846458 <__cxa_atexit@plt+0x8344a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84644c <__cxa_atexit@plt+0x83449c> │ │ │ │ + ldr r1, [pc, #60] @ 84645c <__cxa_atexit@plt+0x8344ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 846450 <__cxa_atexit@plt+0x8344a0> │ │ │ │ + ldr r7, [pc, #32] @ 846460 <__cxa_atexit@plt+0x8344b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq pc, #68, 16 @ 0x440000 │ │ │ │ + cmpeq pc, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ - movteq r2, #4928 @ 0x1340 │ │ │ │ + cmpeq pc, #16, 16 @ 0x100000 │ │ │ │ + movteq r2, #4912 @ 0x1330 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846484 <__cxa_atexit@plt+0x8344d4> │ │ │ │ - ldr r3, [pc, #28] @ 846494 <__cxa_atexit@plt+0x8344e4> │ │ │ │ + bcc 846494 <__cxa_atexit@plt+0x8344e4> │ │ │ │ + ldr r3, [pc, #28] @ 8464a4 <__cxa_atexit@plt+0x8344f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ - ldr r7, [pc, #12] @ 846498 <__cxa_atexit@plt+0x8344e8> │ │ │ │ + ldr r7, [pc, #12] @ 8464a8 <__cxa_atexit@plt+0x8344f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movteq r2, #4900 @ 0x1324 │ │ │ │ - movteq r2, #4860 @ 0x12fc │ │ │ │ + movteq r2, #4884 @ 0x1314 │ │ │ │ + movteq r2, #4844 @ 0x12ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8464c0 <__cxa_atexit@plt+0x834510> │ │ │ │ + ldr r3, [pc, #16] @ 8464d0 <__cxa_atexit@plt+0x834520> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r2, #4820 @ 0x12d4 │ │ │ │ + movteq r2, #4804 @ 0x12c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84653c <__cxa_atexit@plt+0x83458c> │ │ │ │ + bhi 84654c <__cxa_atexit@plt+0x83459c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #84] @ 846548 <__cxa_atexit@plt+0x834598> │ │ │ │ + ldr r0, [pc, #84] @ 846558 <__cxa_atexit@plt+0x8345a8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 84654c <__cxa_atexit@plt+0x83459c> │ │ │ │ + ldr lr, [pc, #80] @ 84655c <__cxa_atexit@plt+0x8345ac> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r1, r2, r3} │ │ │ │ - ldr r0, [pc, #52] @ 846550 <__cxa_atexit@plt+0x8345a0> │ │ │ │ + ldr r0, [pc, #52] @ 846560 <__cxa_atexit@plt+0x8345b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #4]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmpeq pc, #72, 14 @ 0x1200000 │ │ │ │ - movteq r0, #4184 @ 0x1058 │ │ │ │ + cmpeq pc, #56, 14 @ 0xe00000 │ │ │ │ + movteq r0, #4168 @ 0x1048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846590 <__cxa_atexit@plt+0x8345e0> │ │ │ │ - ldr r8, [pc, #36] @ 846598 <__cxa_atexit@plt+0x8345e8> │ │ │ │ + bcc 8465a0 <__cxa_atexit@plt+0x8345f0> │ │ │ │ + ldr r8, [pc, #36] @ 8465a8 <__cxa_atexit@plt+0x8345f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 84659c <__cxa_atexit@plt+0x8345ec> │ │ │ │ + ldr r3, [pc, #32] @ 8465ac <__cxa_atexit@plt+0x8345fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8465a0 <__cxa_atexit@plt+0x8345f0> │ │ │ │ + ldr r7, [pc, #20] @ 8465b0 <__cxa_atexit@plt+0x834600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #47448064 @ 0x2d40000 │ │ │ │ - cmpeq pc, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq pc, #240, 12 @ 0xf000000 │ │ │ │ - movteq r0, #4104 @ 0x1008 │ │ │ │ + tsteq ip, #43253760 @ 0x2940000 │ │ │ │ + cmpeq pc, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq pc, #224, 12 @ 0xe000000 │ │ │ │ + movteq pc, #4088 @ 0xff8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8465e0 <__cxa_atexit@plt+0x834630> │ │ │ │ - ldr r8, [pc, #36] @ 8465e8 <__cxa_atexit@plt+0x834638> │ │ │ │ + bcc 8465f0 <__cxa_atexit@plt+0x834640> │ │ │ │ + ldr r8, [pc, #36] @ 8465f8 <__cxa_atexit@plt+0x834648> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8465ec <__cxa_atexit@plt+0x83463c> │ │ │ │ + ldr r3, [pc, #32] @ 8465fc <__cxa_atexit@plt+0x83464c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8465f0 <__cxa_atexit@plt+0x834640> │ │ │ │ + ldr r7, [pc, #20] @ 846600 <__cxa_atexit@plt+0x834650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #40108032 @ 0x2640000 │ │ │ │ - cmpeq pc, #112, 12 @ 0x7000000 │ │ │ │ - cmpeq pc, #160, 12 @ 0xa000000 │ │ │ │ - movteq pc, #4024 @ 0xfb8 @ │ │ │ │ + tsteq ip, #35913728 @ 0x2240000 │ │ │ │ + cmpeq pc, #96, 12 @ 0x6000000 │ │ │ │ + cmpeq pc, #144, 12 @ 0x9000000 │ │ │ │ + movteq pc, #4008 @ 0xfa8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846630 <__cxa_atexit@plt+0x834680> │ │ │ │ - ldr r8, [pc, #36] @ 846638 <__cxa_atexit@plt+0x834688> │ │ │ │ + bcc 846640 <__cxa_atexit@plt+0x834690> │ │ │ │ + ldr r8, [pc, #36] @ 846648 <__cxa_atexit@plt+0x834698> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 84663c <__cxa_atexit@plt+0x83468c> │ │ │ │ + ldr r3, [pc, #32] @ 84664c <__cxa_atexit@plt+0x83469c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 846640 <__cxa_atexit@plt+0x834690> │ │ │ │ + ldr r7, [pc, #20] @ 846650 <__cxa_atexit@plt+0x8346a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #29097984 @ 0x1bc0000 │ │ │ │ - cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ - cmpeq pc, #80, 12 @ 0x5000000 │ │ │ │ - movteq pc, #3944 @ 0xf68 @ │ │ │ │ + tsteq ip, #24903680 @ 0x17c0000 │ │ │ │ + cmpeq pc, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq pc, #64, 12 @ 0x4000000 │ │ │ │ + movteq pc, #3928 @ 0xf58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846680 <__cxa_atexit@plt+0x8346d0> │ │ │ │ - ldr r8, [pc, #36] @ 846688 <__cxa_atexit@plt+0x8346d8> │ │ │ │ + bcc 846690 <__cxa_atexit@plt+0x8346e0> │ │ │ │ + ldr r8, [pc, #36] @ 846698 <__cxa_atexit@plt+0x8346e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 84668c <__cxa_atexit@plt+0x8346dc> │ │ │ │ + ldr r3, [pc, #32] @ 84669c <__cxa_atexit@plt+0x8346ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 846690 <__cxa_atexit@plt+0x8346e0> │ │ │ │ + ldr r7, [pc, #20] @ 8466a0 <__cxa_atexit@plt+0x8346f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, #19398656 @ 0x1280000 │ │ │ │ - cmpeq pc, #208, 10 @ 0x34000000 │ │ │ │ - cmpeq pc, #0, 12 │ │ │ │ - movteq r0, #7676 @ 0x1dfc │ │ │ │ + tsteq ip, #15204352 @ 0xe80000 │ │ │ │ + cmpeq pc, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq pc, #240, 10 @ 0x3c000000 │ │ │ │ + movteq r0, #7660 @ 0x1dec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846788 <__cxa_atexit@plt+0x8347d8> │ │ │ │ + bcc 846798 <__cxa_atexit@plt+0x8347e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846780 <__cxa_atexit@plt+0x8347d0> │ │ │ │ - ldr r1, [pc, #204] @ 846790 <__cxa_atexit@plt+0x8347e0> │ │ │ │ + bhi 846790 <__cxa_atexit@plt+0x8347e0> │ │ │ │ + ldr r1, [pc, #204] @ 8467a0 <__cxa_atexit@plt+0x8347f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 846794 <__cxa_atexit@plt+0x8347e4> │ │ │ │ + ldr r8, [pc, #200] @ 8467a4 <__cxa_atexit@plt+0x8347f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 846798 <__cxa_atexit@plt+0x8347e8> │ │ │ │ + ldr lr, [pc, #196] @ 8467a8 <__cxa_atexit@plt+0x8347f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 84679c <__cxa_atexit@plt+0x8347ec> │ │ │ │ + ldr r0, [pc, #192] @ 8467ac <__cxa_atexit@plt+0x8347fc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 8467a0 <__cxa_atexit@plt+0x8347f0> │ │ │ │ + ldr r3, [pc, #188] @ 8467b0 <__cxa_atexit@plt+0x834800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 8467a4 <__cxa_atexit@plt+0x8347f4> │ │ │ │ + ldr r3, [pc, #180] @ 8467b4 <__cxa_atexit@plt+0x834804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 8467a8 <__cxa_atexit@plt+0x8347f8> │ │ │ │ + ldr r2, [pc, #168] @ 8467b8 <__cxa_atexit@plt+0x834808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #25 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ add r2, r2, #768 @ 0x300 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 8467ac <__cxa_atexit@plt+0x8347fc> │ │ │ │ + ldr r2, [pc, #124] @ 8467bc <__cxa_atexit@plt+0x83480c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2150891,3729 +2150895,3729 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 8467b0 <__cxa_atexit@plt+0x834800> │ │ │ │ + ldr r7, [pc, #60] @ 8467c0 <__cxa_atexit@plt+0x834810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 8467b4 <__cxa_atexit@plt+0x834804> │ │ │ │ + ldr r9, [pc, #56] @ 8467c4 <__cxa_atexit@plt+0x834814> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #44, 14 @ 0xb00000 │ │ │ │ - cmpeq pc, #88, 12 @ 0x5800000 │ │ │ │ - cmpeq pc, #48, 16 @ 0x300000 │ │ │ │ - cmpeq pc, #12, 10 @ 0x3000000 │ │ │ │ - cmpeq pc, #192, 8 @ 0xc0000000 │ │ │ │ - cmpeq pc, #188, 8 @ 0xbc000000 │ │ │ │ - movteq r0, #4124 @ 0x101c │ │ │ │ + cmpeq pc, #28, 14 @ 0x700000 │ │ │ │ + cmpeq pc, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ + cmpeq pc, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq pc, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq pc, #172, 8 @ 0xac000000 │ │ │ │ + movteq r0, #4108 @ 0x100c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8467f0 <__cxa_atexit@plt+0x834840> │ │ │ │ - ldr r3, [pc, #32] @ 8467f8 <__cxa_atexit@plt+0x834848> │ │ │ │ + bcc 846800 <__cxa_atexit@plt+0x834850> │ │ │ │ + ldr r3, [pc, #32] @ 846808 <__cxa_atexit@plt+0x834858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8467fc <__cxa_atexit@plt+0x83484c> │ │ │ │ + ldr r7, [pc, #16] @ 84680c <__cxa_atexit@plt+0x83485c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #100, 8 @ 0x64000000 │ │ │ │ - cmpeq pc, #184, 4 @ 0x8000000b │ │ │ │ - movteq r2, #7280 @ 0x1c70 │ │ │ │ + cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ + movteq r2, #7264 @ 0x1c60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846878 <__cxa_atexit@plt+0x8348c8> │ │ │ │ + bcc 846888 <__cxa_atexit@plt+0x8348d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846870 <__cxa_atexit@plt+0x8348c0> │ │ │ │ - ldr r3, [pc, #80] @ 846880 <__cxa_atexit@plt+0x8348d0> │ │ │ │ + bhi 846880 <__cxa_atexit@plt+0x8348d0> │ │ │ │ + ldr r3, [pc, #80] @ 846890 <__cxa_atexit@plt+0x8348e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 846884 <__cxa_atexit@plt+0x8348d4> │ │ │ │ + ldr r1, [pc, #64] @ 846894 <__cxa_atexit@plt+0x8348e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 846888 <__cxa_atexit@plt+0x8348d8> │ │ │ │ + ldr r2, [pc, #56] @ 846898 <__cxa_atexit@plt+0x8348e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 84688c <__cxa_atexit@plt+0x8348dc> │ │ │ │ + ldr r8, [pc, #32] @ 84689c <__cxa_atexit@plt+0x8348ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq pc, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq pc, #20, 8 @ 0x14000000 │ │ │ │ - cmpeq pc, #248, 4 @ 0x8000000f │ │ │ │ - movteq r2, #6572 @ 0x19ac │ │ │ │ + cmpeq pc, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq pc, #232, 4 @ 0x8000000e │ │ │ │ + movteq r2, #6556 @ 0x199c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8468c4 <__cxa_atexit@plt+0x834914> │ │ │ │ - ldr r3, [pc, #28] @ 8468cc <__cxa_atexit@plt+0x83491c> │ │ │ │ + bcc 8468d4 <__cxa_atexit@plt+0x834924> │ │ │ │ + ldr r3, [pc, #28] @ 8468dc <__cxa_atexit@plt+0x83492c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 8468d0 <__cxa_atexit@plt+0x834920> │ │ │ │ + ldr r8, [pc, #16] @ 8468e0 <__cxa_atexit@plt+0x834930> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #140, 6 @ 0x30000002 │ │ │ │ - cmpeq pc, #200, 8 @ 0xc8000000 │ │ │ │ + cmpeq pc, #124, 6 @ 0xf0000001 │ │ │ │ + cmpeq pc, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r2, #6492 @ 0x195c │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r2, #6476 @ 0x194c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846974 <__cxa_atexit@plt+0x8349c4> │ │ │ │ + bcc 846984 <__cxa_atexit@plt+0x8349d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84696c <__cxa_atexit@plt+0x8349bc> │ │ │ │ - ldr r3, [pc, #96] @ 84697c <__cxa_atexit@plt+0x8349cc> │ │ │ │ + bhi 84697c <__cxa_atexit@plt+0x8349cc> │ │ │ │ + ldr r3, [pc, #96] @ 84698c <__cxa_atexit@plt+0x8349dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 846980 <__cxa_atexit@plt+0x8349d0> │ │ │ │ + ldr r2, [pc, #92] @ 846990 <__cxa_atexit@plt+0x8349e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 846984 <__cxa_atexit@plt+0x8349d4> │ │ │ │ + ldr r1, [pc, #88] @ 846994 <__cxa_atexit@plt+0x8349e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #137 @ 0x89 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #72] @ 846988 <__cxa_atexit@plt+0x8349d8> │ │ │ │ + ldr r2, [pc, #72] @ 846998 <__cxa_atexit@plt+0x8349e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r7, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 84698c <__cxa_atexit@plt+0x8349dc> │ │ │ │ + ldr r7, [pc, #44] @ 84699c <__cxa_atexit@plt+0x8349ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 846990 <__cxa_atexit@plt+0x8349e0> │ │ │ │ + ldr r9, [pc, #40] @ 8469a0 <__cxa_atexit@plt+0x8349f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq pc, #28, 8 @ 0x1c000000 │ │ │ │ - cmpeq pc, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq pc, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq pc, #180, 8 @ 0xb4000000 │ │ │ │ - movteq r2, #6344 @ 0x18c8 │ │ │ │ + cmpeq pc, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq pc, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq pc, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq pc, #164, 8 @ 0xa4000000 │ │ │ │ + movteq r2, #6328 @ 0x18b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8469f4 <__cxa_atexit@plt+0x834a44> │ │ │ │ + bcc 846a04 <__cxa_atexit@plt+0x834a54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8469ec <__cxa_atexit@plt+0x834a3c> │ │ │ │ - ldr r3, [pc, #56] @ 8469fc <__cxa_atexit@plt+0x834a4c> │ │ │ │ + bhi 8469fc <__cxa_atexit@plt+0x834a4c> │ │ │ │ + ldr r3, [pc, #56] @ 846a0c <__cxa_atexit@plt+0x834a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 846a00 <__cxa_atexit@plt+0x834a50> │ │ │ │ + ldr r2, [pc, #52] @ 846a10 <__cxa_atexit@plt+0x834a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 846a04 <__cxa_atexit@plt+0x834a54> │ │ │ │ + ldr r7, [pc, #28] @ 846a14 <__cxa_atexit@plt+0x834a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq pc, #112, 4 │ │ │ │ - cmpeq pc, #56, 8 @ 0x38000000 │ │ │ │ - movteq r2, #4496 @ 0x1190 │ │ │ │ + cmpeq pc, #96, 4 │ │ │ │ + cmpeq pc, #40, 8 @ 0x28000000 │ │ │ │ + movteq r2, #4480 @ 0x1180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846a40 <__cxa_atexit@plt+0x834a90> │ │ │ │ - ldr r3, [pc, #32] @ 846a48 <__cxa_atexit@plt+0x834a98> │ │ │ │ + bcc 846a50 <__cxa_atexit@plt+0x834aa0> │ │ │ │ + ldr r3, [pc, #32] @ 846a58 <__cxa_atexit@plt+0x834aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 846a4c <__cxa_atexit@plt+0x834a9c> │ │ │ │ + ldr r7, [pc, #16] @ 846a5c <__cxa_atexit@plt+0x834aac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #20, 4 @ 0x40000001 │ │ │ │ - cmpeq pc, #200, 6 @ 0x20000003 │ │ │ │ - movteq r2, #4436 @ 0x1154 │ │ │ │ + cmpeq pc, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq pc, #184, 6 @ 0xe0000002 │ │ │ │ + movteq r2, #4420 @ 0x1144 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846ad0 <__cxa_atexit@plt+0x834b20> │ │ │ │ + bcc 846ae0 <__cxa_atexit@plt+0x834b30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846ac8 <__cxa_atexit@plt+0x834b18> │ │ │ │ - ldr r3, [pc, #88] @ 846ad8 <__cxa_atexit@plt+0x834b28> │ │ │ │ + bhi 846ad8 <__cxa_atexit@plt+0x834b28> │ │ │ │ + ldr r3, [pc, #88] @ 846ae8 <__cxa_atexit@plt+0x834b38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 846adc <__cxa_atexit@plt+0x834b2c> │ │ │ │ + ldr r2, [pc, #76] @ 846aec <__cxa_atexit@plt+0x834b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 846ae0 <__cxa_atexit@plt+0x834b30> │ │ │ │ + ldr r3, [pc, #68] @ 846af0 <__cxa_atexit@plt+0x834b40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 846ae4 <__cxa_atexit@plt+0x834b34> │ │ │ │ + ldr r3, [pc, #60] @ 846af4 <__cxa_atexit@plt+0x834b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 846ae8 <__cxa_atexit@plt+0x834b38> │ │ │ │ + ldr r8, [pc, #36] @ 846af8 <__cxa_atexit@plt+0x834b48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #188, 2 @ 0x2f │ │ │ │ + cmpeq pc, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq pc, #200, 2 @ 0x32 │ │ │ │ - cmpeq pc, #160, 4 │ │ │ │ - cmpeq pc, #224, 4 │ │ │ │ - movteq pc, #3332 @ 0xd04 @ │ │ │ │ + cmpeq pc, #184, 2 @ 0x2e │ │ │ │ + cmpeq pc, #144, 4 │ │ │ │ + cmpeq pc, #208, 4 │ │ │ │ + movteq pc, #3316 @ 0xcf4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846b24 <__cxa_atexit@plt+0x834b74> │ │ │ │ - ldr r3, [pc, #32] @ 846b2c <__cxa_atexit@plt+0x834b7c> │ │ │ │ + bcc 846b34 <__cxa_atexit@plt+0x834b84> │ │ │ │ + ldr r3, [pc, #32] @ 846b3c <__cxa_atexit@plt+0x834b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 846b30 <__cxa_atexit@plt+0x834b80> │ │ │ │ + ldr r7, [pc, #16] @ 846b40 <__cxa_atexit@plt+0x834b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 2 │ │ │ │ - cmpeq pc, #108, 30 @ 0x1b0 │ │ │ │ - movteq r0, #5372 @ 0x14fc │ │ │ │ + cmpeq pc, #32, 2 │ │ │ │ + cmpeq pc, #92, 30 @ 0x170 │ │ │ │ + movteq r0, #5356 @ 0x14ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846b9c <__cxa_atexit@plt+0x834bec> │ │ │ │ + bcc 846bac <__cxa_atexit@plt+0x834bfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846b94 <__cxa_atexit@plt+0x834be4> │ │ │ │ - ldr r3, [pc, #64] @ 846ba4 <__cxa_atexit@plt+0x834bf4> │ │ │ │ + bhi 846ba4 <__cxa_atexit@plt+0x834bf4> │ │ │ │ + ldr r3, [pc, #64] @ 846bb4 <__cxa_atexit@plt+0x834c04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 846ba8 <__cxa_atexit@plt+0x834bf8> │ │ │ │ + ldr r3, [pc, #44] @ 846bb8 <__cxa_atexit@plt+0x834c08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 846bac <__cxa_atexit@plt+0x834bfc> │ │ │ │ + ldr r7, [pc, #28] @ 846bbc <__cxa_atexit@plt+0x834c0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #216 @ 0xd8 │ │ │ │ + cmpeq pc, #200 @ 0xc8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #24 │ │ │ │ - movteq r1, #7924 @ 0x1ef4 │ │ │ │ + cmpeq pc, #8 │ │ │ │ + movteq r1, #7908 @ 0x1ee4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846c20 <__cxa_atexit@plt+0x834c70> │ │ │ │ + bcc 846c30 <__cxa_atexit@plt+0x834c80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846c18 <__cxa_atexit@plt+0x834c68> │ │ │ │ - ldr r3, [pc, #72] @ 846c28 <__cxa_atexit@plt+0x834c78> │ │ │ │ + bhi 846c28 <__cxa_atexit@plt+0x834c78> │ │ │ │ + ldr r3, [pc, #72] @ 846c38 <__cxa_atexit@plt+0x834c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 846c2c <__cxa_atexit@plt+0x834c7c> │ │ │ │ + ldr r7, [pc, #48] @ 846c3c <__cxa_atexit@plt+0x834c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 846c30 <__cxa_atexit@plt+0x834c80> │ │ │ │ + ldr r7, [pc, #28] @ 846c40 <__cxa_atexit@plt+0x834c90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92 @ 0x5c │ │ │ │ + cmpeq pc, #76 @ 0x4c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq pc, #152, 10 @ 0x26000000 │ │ │ │ - movteq r0, #5680 @ 0x1630 │ │ │ │ + cmpeq pc, #136, 10 @ 0x22000000 │ │ │ │ + movteq r0, #5664 @ 0x1620 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846c7c <__cxa_atexit@plt+0x834ccc> │ │ │ │ - ldr r3, [pc, #48] @ 846c84 <__cxa_atexit@plt+0x834cd4> │ │ │ │ + bcc 846c8c <__cxa_atexit@plt+0x834cdc> │ │ │ │ + ldr r3, [pc, #48] @ 846c94 <__cxa_atexit@plt+0x834ce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 846c88 <__cxa_atexit@plt+0x834cd8> │ │ │ │ + ldr r3, [pc, #36] @ 846c98 <__cxa_atexit@plt+0x834ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 846c8c <__cxa_atexit@plt+0x834cdc> │ │ │ │ + ldr r8, [pc, #24] @ 846c9c <__cxa_atexit@plt+0x834cec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 30 @ 0x3a0 │ │ │ │ - cmpeq pc, #144, 12 @ 0x9000000 │ │ │ │ - cmpeq pc, #12, 28 @ 0xc0 │ │ │ │ - movteq r0, #5604 @ 0x15e4 │ │ │ │ + cmpeq pc, #216, 30 @ 0x360 │ │ │ │ + cmpeq pc, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq pc, #252, 26 @ 0x3f00 │ │ │ │ + movteq r0, #5588 @ 0x15d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846d04 <__cxa_atexit@plt+0x834d54> │ │ │ │ + bcc 846d14 <__cxa_atexit@plt+0x834d64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846cfc <__cxa_atexit@plt+0x834d4c> │ │ │ │ - ldr r3, [pc, #76] @ 846d0c <__cxa_atexit@plt+0x834d5c> │ │ │ │ + bhi 846d0c <__cxa_atexit@plt+0x834d5c> │ │ │ │ + ldr r3, [pc, #76] @ 846d1c <__cxa_atexit@plt+0x834d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #56] @ 846d10 <__cxa_atexit@plt+0x834d60> │ │ │ │ + ldr r2, [pc, #56] @ 846d20 <__cxa_atexit@plt+0x834d70> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 846d14 <__cxa_atexit@plt+0x834d64> │ │ │ │ + ldr r7, [pc, #40] @ 846d24 <__cxa_atexit@plt+0x834d74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 846d18 <__cxa_atexit@plt+0x834d68> │ │ │ │ + ldr r7, [pc, #32] @ 846d28 <__cxa_atexit@plt+0x834d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq pc, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq pc, #132, 12 @ 0x8400000 │ │ │ │ - cmpeq pc, #32, 8 @ 0x20000000 │ │ │ │ - movteq r0, #5480 @ 0x1568 │ │ │ │ + cmpeq pc, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq pc, #16, 8 @ 0x10000000 │ │ │ │ + movteq r0, #5464 @ 0x1558 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846da4 <__cxa_atexit@plt+0x834df4> │ │ │ │ + bcc 846db4 <__cxa_atexit@plt+0x834e04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846d9c <__cxa_atexit@plt+0x834dec> │ │ │ │ - ldr r3, [pc, #96] @ 846dac <__cxa_atexit@plt+0x834dfc> │ │ │ │ + bhi 846dac <__cxa_atexit@plt+0x834dfc> │ │ │ │ + ldr r3, [pc, #96] @ 846dbc <__cxa_atexit@plt+0x834e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 846db0 <__cxa_atexit@plt+0x834e00> │ │ │ │ + ldr r1, [pc, #80] @ 846dc0 <__cxa_atexit@plt+0x834e10> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 846db4 <__cxa_atexit@plt+0x834e04> │ │ │ │ + ldr r3, [pc, #68] @ 846dc4 <__cxa_atexit@plt+0x834e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 846db8 <__cxa_atexit@plt+0x834e08> │ │ │ │ + ldr r3, [pc, #60] @ 846dc8 <__cxa_atexit@plt+0x834e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 846dbc <__cxa_atexit@plt+0x834e0c> │ │ │ │ + ldr r8, [pc, #36] @ 846dcc <__cxa_atexit@plt+0x834e1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #240, 28 @ 0xf00 │ │ │ │ + cmpeq pc, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #244, 28 @ 0xf40 │ │ │ │ - cmpeq pc, #204, 30 @ 0x330 │ │ │ │ - cmpeq pc, #12 │ │ │ │ - movteq r2, #5200 @ 0x1450 │ │ │ │ + cmpeq pc, #228, 28 @ 0xe40 │ │ │ │ + cmpeq pc, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq pc, #252, 30 @ 0x3f0 │ │ │ │ + movteq r2, #5184 @ 0x1440 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846e14 <__cxa_atexit@plt+0x834e64> │ │ │ │ - ldr r3, [pc, #56] @ 846e1c <__cxa_atexit@plt+0x834e6c> │ │ │ │ + bcc 846e24 <__cxa_atexit@plt+0x834e74> │ │ │ │ + ldr r3, [pc, #56] @ 846e2c <__cxa_atexit@plt+0x834e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 846e08 <__cxa_atexit@plt+0x834e58> │ │ │ │ + beq 846e18 <__cxa_atexit@plt+0x834e68> │ │ │ │ mov r7, r8 │ │ │ │ - b 846e2c <__cxa_atexit@plt+0x834e7c> │ │ │ │ + b 846e3c <__cxa_atexit@plt+0x834e8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq r2, #5108 @ 0x13f4 │ │ │ │ + movteq r2, #5092 @ 0x13e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 846e48 <__cxa_atexit@plt+0x834e98> │ │ │ │ + ldr r0, [pc, #20] @ 846e58 <__cxa_atexit@plt+0x834ea8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r2, #5064 @ 0x13c8 │ │ │ │ + movteq r2, #5048 @ 0x13b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846ec0 <__cxa_atexit@plt+0x834f10> │ │ │ │ + bhi 846ed0 <__cxa_atexit@plt+0x834f20> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr lr, [pc, #80] @ 846ecc <__cxa_atexit@plt+0x834f1c> │ │ │ │ + ldr lr, [pc, #80] @ 846edc <__cxa_atexit@plt+0x834f2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #68] @ 846ed0 <__cxa_atexit@plt+0x834f20> │ │ │ │ + ldr sl, [pc, #68] @ 846ee0 <__cxa_atexit@plt+0x834f30> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #24] @ 846ed4 <__cxa_atexit@plt+0x834f24> │ │ │ │ + ldr r7, [pc, #24] @ 846ee4 <__cxa_atexit@plt+0x834f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - cmpeq pc, #148 @ 0x94 │ │ │ │ - movteq r2, #4944 @ 0x1350 │ │ │ │ + cmpeq pc, #132 @ 0x84 │ │ │ │ + movteq r2, #4928 @ 0x1340 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846f58 <__cxa_atexit@plt+0x834fa8> │ │ │ │ + bcc 846f68 <__cxa_atexit@plt+0x834fb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 846f50 <__cxa_atexit@plt+0x834fa0> │ │ │ │ - ldr r3, [pc, #88] @ 846f60 <__cxa_atexit@plt+0x834fb0> │ │ │ │ + bhi 846f60 <__cxa_atexit@plt+0x834fb0> │ │ │ │ + ldr r3, [pc, #88] @ 846f70 <__cxa_atexit@plt+0x834fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 846f64 <__cxa_atexit@plt+0x834fb4> │ │ │ │ + ldr r2, [pc, #84] @ 846f74 <__cxa_atexit@plt+0x834fc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr r7, [pc, #36] @ 846f68 <__cxa_atexit@plt+0x834fb8> │ │ │ │ + ldr r7, [pc, #36] @ 846f78 <__cxa_atexit@plt+0x834fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 846f6c <__cxa_atexit@plt+0x834fbc> │ │ │ │ + ldr r8, [pc, #32] @ 846f7c <__cxa_atexit@plt+0x834fcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmpeq pc, #44, 26 @ 0xb00 │ │ │ │ - cmpeq pc, #184, 12 @ 0xb800000 │ │ │ │ - cmpeq pc, #120, 26 @ 0x1e00 │ │ │ │ - movteq r0, #4256 @ 0x10a0 │ │ │ │ + cmpeq pc, #28, 26 @ 0x700 │ │ │ │ + cmpeq pc, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq pc, #104, 26 @ 0x1a00 │ │ │ │ + movteq r0, #4240 @ 0x1090 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 846fa4 <__cxa_atexit@plt+0x834ff4> │ │ │ │ - ldr r3, [pc, #28] @ 846fac <__cxa_atexit@plt+0x834ffc> │ │ │ │ + bcc 846fb4 <__cxa_atexit@plt+0x835004> │ │ │ │ + ldr r3, [pc, #28] @ 846fbc <__cxa_atexit@plt+0x83500c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 846fb0 <__cxa_atexit@plt+0x835000> │ │ │ │ + ldr r8, [pc, #16] @ 846fc0 <__cxa_atexit@plt+0x835010> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 24 @ 0xac00 │ │ │ │ - cmpeq pc, #4, 28 @ 0x40 │ │ │ │ + cmpeq pc, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq pc, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - movteq r1, #8132 @ 0x1fc4 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + movteq r1, #8116 @ 0x1fb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847048 <__cxa_atexit@plt+0x835098> │ │ │ │ + bcc 847058 <__cxa_atexit@plt+0x8350a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847040 <__cxa_atexit@plt+0x835090> │ │ │ │ - ldr r3, [pc, #84] @ 847050 <__cxa_atexit@plt+0x8350a0> │ │ │ │ + bhi 847050 <__cxa_atexit@plt+0x8350a0> │ │ │ │ + ldr r3, [pc, #84] @ 847060 <__cxa_atexit@plt+0x8350b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 847054 <__cxa_atexit@plt+0x8350a4> │ │ │ │ + ldr r2, [pc, #80] @ 847064 <__cxa_atexit@plt+0x8350b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 847058 <__cxa_atexit@plt+0x8350a8> │ │ │ │ + ldr r1, [pc, #76] @ 847068 <__cxa_atexit@plt+0x8350b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 84705c <__cxa_atexit@plt+0x8350ac> │ │ │ │ + ldr r7, [pc, #40] @ 84706c <__cxa_atexit@plt+0x8350bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 847060 <__cxa_atexit@plt+0x8350b0> │ │ │ │ + ldr r9, [pc, #36] @ 847070 <__cxa_atexit@plt+0x8350c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq pc, #48, 24 @ 0x3000 │ │ │ │ - cmpeq pc, #96, 26 @ 0x1800 │ │ │ │ - cmpeq pc, #224, 26 @ 0x3800 │ │ │ │ - movteq r1, #8000 @ 0x1f40 │ │ │ │ + cmpeq pc, #32, 24 @ 0x2000 │ │ │ │ + cmpeq pc, #80, 26 @ 0x1400 │ │ │ │ + cmpeq pc, #208, 26 @ 0x3400 │ │ │ │ + movteq r1, #7984 @ 0x1f30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8470cc <__cxa_atexit@plt+0x83511c> │ │ │ │ + bcc 8470dc <__cxa_atexit@plt+0x83512c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8470c4 <__cxa_atexit@plt+0x835114> │ │ │ │ - ldr r3, [pc, #64] @ 8470d4 <__cxa_atexit@plt+0x835124> │ │ │ │ + bhi 8470d4 <__cxa_atexit@plt+0x835124> │ │ │ │ + ldr r3, [pc, #64] @ 8470e4 <__cxa_atexit@plt+0x835134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 8470d8 <__cxa_atexit@plt+0x835128> │ │ │ │ + ldr r7, [pc, #44] @ 8470e8 <__cxa_atexit@plt+0x835138> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8470dc <__cxa_atexit@plt+0x83512c> │ │ │ │ + ldr r7, [pc, #28] @ 8470ec <__cxa_atexit@plt+0x83513c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 22 @ 0x2a000 │ │ │ │ + cmpeq pc, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #96, 26 @ 0x1800 │ │ │ │ - movteq r1, #7892 @ 0x1ed4 │ │ │ │ + cmpeq pc, #80, 26 @ 0x1400 │ │ │ │ + movteq r1, #7876 @ 0x1ec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847150 <__cxa_atexit@plt+0x8351a0> │ │ │ │ + bcc 847160 <__cxa_atexit@plt+0x8351b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847148 <__cxa_atexit@plt+0x835198> │ │ │ │ - ldr r3, [pc, #72] @ 847158 <__cxa_atexit@plt+0x8351a8> │ │ │ │ + bhi 847158 <__cxa_atexit@plt+0x8351a8> │ │ │ │ + ldr r3, [pc, #72] @ 847168 <__cxa_atexit@plt+0x8351b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 84715c <__cxa_atexit@plt+0x8351ac> │ │ │ │ + ldr r2, [pc, #52] @ 84716c <__cxa_atexit@plt+0x8351bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 847160 <__cxa_atexit@plt+0x8351b0> │ │ │ │ + ldr r7, [pc, #36] @ 847170 <__cxa_atexit@plt+0x8351c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 847164 <__cxa_atexit@plt+0x8351b4> │ │ │ │ + ldr r8, [pc, #32] @ 847174 <__cxa_atexit@plt+0x8351c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44, 22 @ 0xb000 │ │ │ │ + cmpeq pc, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq pc, #20, 22 @ 0x5000 │ │ │ │ - cmpeq pc, #36, 8 @ 0x24000000 │ │ │ │ - movteq r1, #7772 @ 0x1e5c │ │ │ │ + cmpeq pc, #4, 22 @ 0x1000 │ │ │ │ + cmpeq pc, #20, 8 @ 0x14000000 │ │ │ │ + movteq r1, #7756 @ 0x1e4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8471b8 <__cxa_atexit@plt+0x835208> │ │ │ │ + bhi 8471c8 <__cxa_atexit@plt+0x835218> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #52] @ 8471c8 <__cxa_atexit@plt+0x835218> │ │ │ │ + ldr r3, [pc, #52] @ 8471d8 <__cxa_atexit@plt+0x835228> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #32] @ 8471cc <__cxa_atexit@plt+0x83521c> │ │ │ │ + ldr r7, [pc, #32] @ 8471dc <__cxa_atexit@plt+0x83522c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 8471d0 <__cxa_atexit@plt+0x835220> │ │ │ │ + ldr r8, [pc, #28] @ 8471e0 <__cxa_atexit@plt+0x835230> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq pc, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq pc, #160, 26 @ 0x2800 │ │ │ │ - movteq r1, #7600 @ 0x1db0 │ │ │ │ + cmpeq pc, #148, 20 @ 0x94000 │ │ │ │ + cmpeq pc, #144, 26 @ 0x2400 │ │ │ │ + movteq r1, #7584 @ 0x1da0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847210 <__cxa_atexit@plt+0x835260> │ │ │ │ - ldr r3, [pc, #36] @ 847218 <__cxa_atexit@plt+0x835268> │ │ │ │ + bcc 847220 <__cxa_atexit@plt+0x835270> │ │ │ │ + ldr r3, [pc, #36] @ 847228 <__cxa_atexit@plt+0x835278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 84721c <__cxa_atexit@plt+0x83526c> │ │ │ │ + ldr r7, [pc, #16] @ 84722c <__cxa_atexit@plt+0x83527c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72, 20 @ 0x48000 │ │ │ │ - cmppeq pc, #40, 12 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ - movteq r0, #6104 @ 0x17d8 │ │ │ │ + cmpeq pc, #56, 20 @ 0x38000 │ │ │ │ + cmppeq pc, #24, 12 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ + movteq r0, #6088 @ 0x17c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84725c <__cxa_atexit@plt+0x8352ac> │ │ │ │ - ldr r3, [pc, #36] @ 847264 <__cxa_atexit@plt+0x8352b4> │ │ │ │ + bcc 84726c <__cxa_atexit@plt+0x8352bc> │ │ │ │ + ldr r3, [pc, #36] @ 847274 <__cxa_atexit@plt+0x8352c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 847268 <__cxa_atexit@plt+0x8352b8> │ │ │ │ + ldr r7, [pc, #16] @ 847278 <__cxa_atexit@plt+0x8352c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq pc, #248, 24 @ 0xf800 │ │ │ │ - movteq r1, #7416 @ 0x1cf8 │ │ │ │ + cmpeq pc, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq pc, #232, 24 @ 0xe800 │ │ │ │ + movteq r1, #7400 @ 0x1ce8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8472dc <__cxa_atexit@plt+0x83532c> │ │ │ │ + bcc 8472ec <__cxa_atexit@plt+0x83533c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8472d4 <__cxa_atexit@plt+0x835324> │ │ │ │ - ldr r3, [pc, #72] @ 8472e4 <__cxa_atexit@plt+0x835334> │ │ │ │ + bhi 8472e4 <__cxa_atexit@plt+0x835334> │ │ │ │ + ldr r3, [pc, #72] @ 8472f4 <__cxa_atexit@plt+0x835344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8472e8 <__cxa_atexit@plt+0x835338> │ │ │ │ + ldr r7, [pc, #48] @ 8472f8 <__cxa_atexit@plt+0x835348> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8472ec <__cxa_atexit@plt+0x83533c> │ │ │ │ + ldr r7, [pc, #28] @ 8472fc <__cxa_atexit@plt+0x83534c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 18 @ 0x280000 │ │ │ │ + cmpeq pc, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #188, 20 @ 0xbc000 │ │ │ │ - movteq r1, #7300 @ 0x1c84 │ │ │ │ + cmpeq pc, #172, 20 @ 0xac000 │ │ │ │ + movteq r1, #7284 @ 0x1c74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847360 <__cxa_atexit@plt+0x8353b0> │ │ │ │ + bcc 847370 <__cxa_atexit@plt+0x8353c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847358 <__cxa_atexit@plt+0x8353a8> │ │ │ │ - ldr r3, [pc, #72] @ 847368 <__cxa_atexit@plt+0x8353b8> │ │ │ │ + bhi 847368 <__cxa_atexit@plt+0x8353b8> │ │ │ │ + ldr r3, [pc, #72] @ 847378 <__cxa_atexit@plt+0x8353c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 84736c <__cxa_atexit@plt+0x8353bc> │ │ │ │ + ldr r1, [pc, #48] @ 84737c <__cxa_atexit@plt+0x8353cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 847370 <__cxa_atexit@plt+0x8353c0> │ │ │ │ + ldr r7, [pc, #28] @ 847380 <__cxa_atexit@plt+0x8353d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #28, 18 @ 0x70000 │ │ │ │ + cmpeq pc, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #0, 24 │ │ │ │ - movteq r0, #6996 @ 0x1b54 │ │ │ │ + cmpeq pc, #240, 22 @ 0x3c000 │ │ │ │ + movteq r0, #6980 @ 0x1b44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8473ac <__cxa_atexit@plt+0x8353fc> │ │ │ │ - ldr r3, [pc, #32] @ 8473b4 <__cxa_atexit@plt+0x835404> │ │ │ │ + bcc 8473bc <__cxa_atexit@plt+0x83540c> │ │ │ │ + ldr r3, [pc, #32] @ 8473c4 <__cxa_atexit@plt+0x835414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8473b8 <__cxa_atexit@plt+0x835408> │ │ │ │ + ldr r7, [pc, #16] @ 8473c8 <__cxa_atexit@plt+0x835418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq pc, #144, 14 @ 0x2400000 │ │ │ │ - movteq r1, #7064 @ 0x1b98 │ │ │ │ + cmpeq pc, #152, 16 @ 0x980000 │ │ │ │ + cmpeq pc, #128, 14 @ 0x2000000 │ │ │ │ + movteq r1, #7048 @ 0x1b88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847420 <__cxa_atexit@plt+0x835470> │ │ │ │ + bcc 847430 <__cxa_atexit@plt+0x835480> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847418 <__cxa_atexit@plt+0x835468> │ │ │ │ - ldr r3, [pc, #60] @ 847428 <__cxa_atexit@plt+0x835478> │ │ │ │ + bhi 847428 <__cxa_atexit@plt+0x835478> │ │ │ │ + ldr r3, [pc, #60] @ 847438 <__cxa_atexit@plt+0x835488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 84742c <__cxa_atexit@plt+0x83547c> │ │ │ │ + ldr r3, [pc, #44] @ 84743c <__cxa_atexit@plt+0x83548c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 847430 <__cxa_atexit@plt+0x835480> │ │ │ │ + ldr r7, [pc, #28] @ 847440 <__cxa_atexit@plt+0x835490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 16 @ 0x500000 │ │ │ │ + cmpeq pc, #64, 16 @ 0x400000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmppeq pc, #36, 8 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ - movteq r0, #6804 @ 0x1a94 │ │ │ │ + cmppeq pc, #20, 8 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + movteq r0, #6788 @ 0x1a84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84746c <__cxa_atexit@plt+0x8354bc> │ │ │ │ - ldr r3, [pc, #32] @ 847474 <__cxa_atexit@plt+0x8354c4> │ │ │ │ + bcc 84747c <__cxa_atexit@plt+0x8354cc> │ │ │ │ + ldr r3, [pc, #32] @ 847484 <__cxa_atexit@plt+0x8354d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 847478 <__cxa_atexit@plt+0x8354c8> │ │ │ │ + ldr r7, [pc, #16] @ 847488 <__cxa_atexit@plt+0x8354d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 14 @ 0x3a00000 │ │ │ │ - cmpeq pc, #208, 12 @ 0xd000000 │ │ │ │ - movteq r0, #6744 @ 0x1a58 │ │ │ │ + cmpeq pc, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq pc, #192, 12 @ 0xc000000 │ │ │ │ + movteq r0, #6728 @ 0x1a48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8474e0 <__cxa_atexit@plt+0x835530> │ │ │ │ + bcc 8474f0 <__cxa_atexit@plt+0x835540> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8474d8 <__cxa_atexit@plt+0x835528> │ │ │ │ - ldr r3, [pc, #60] @ 8474e8 <__cxa_atexit@plt+0x835538> │ │ │ │ + bhi 8474e8 <__cxa_atexit@plt+0x835538> │ │ │ │ + ldr r3, [pc, #60] @ 8474f8 <__cxa_atexit@plt+0x835548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8474ec <__cxa_atexit@plt+0x83553c> │ │ │ │ + ldr r3, [pc, #44] @ 8474fc <__cxa_atexit@plt+0x83554c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8474f0 <__cxa_atexit@plt+0x835540> │ │ │ │ + ldr r7, [pc, #28] @ 847500 <__cxa_atexit@plt+0x835550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq pc, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq pc, #44 @ 0x2c │ │ │ │ - movteq r0, #6212 @ 0x1844 │ │ │ │ + cmpeq pc, #28 │ │ │ │ + movteq r0, #6196 @ 0x1834 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847530 <__cxa_atexit@plt+0x835580> │ │ │ │ - ldr r3, [pc, #36] @ 847538 <__cxa_atexit@plt+0x835588> │ │ │ │ + bcc 847540 <__cxa_atexit@plt+0x835590> │ │ │ │ + ldr r3, [pc, #36] @ 847548 <__cxa_atexit@plt+0x835598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 84753c <__cxa_atexit@plt+0x83558c> │ │ │ │ + ldr r7, [pc, #16] @ 84754c <__cxa_atexit@plt+0x83559c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40, 14 @ 0xa00000 │ │ │ │ - cmpeq pc, #228, 18 @ 0x390000 │ │ │ │ - movteq r1, #6660 @ 0x1a04 │ │ │ │ + cmpeq pc, #24, 14 @ 0x600000 │ │ │ │ + cmpeq pc, #212, 18 @ 0x350000 │ │ │ │ + movteq r1, #6644 @ 0x19f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847588 <__cxa_atexit@plt+0x8355d8> │ │ │ │ - ldr r3, [pc, #48] @ 847590 <__cxa_atexit@plt+0x8355e0> │ │ │ │ + bcc 847598 <__cxa_atexit@plt+0x8355e8> │ │ │ │ + ldr r3, [pc, #48] @ 8475a0 <__cxa_atexit@plt+0x8355f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 847594 <__cxa_atexit@plt+0x8355e4> │ │ │ │ + ldr r3, [pc, #36] @ 8475a4 <__cxa_atexit@plt+0x8355f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 847598 <__cxa_atexit@plt+0x8355e8> │ │ │ │ + ldr r8, [pc, #24] @ 8475a8 <__cxa_atexit@plt+0x8355f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 12 @ 0xdc00000 │ │ │ │ - cmpeq pc, #116, 14 @ 0x1d00000 │ │ │ │ - cmpeq pc, #152, 8 @ 0x98000000 │ │ │ │ - movteq pc, #516 @ 0x204 @ │ │ │ │ + cmpeq pc, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq pc, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq pc, #136, 8 @ 0x88000000 │ │ │ │ + movteq pc, #500 @ 0x1f4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8475e4 <__cxa_atexit@plt+0x835634> │ │ │ │ - ldr r3, [pc, #48] @ 8475ec <__cxa_atexit@plt+0x83563c> │ │ │ │ + bcc 8475f4 <__cxa_atexit@plt+0x835644> │ │ │ │ + ldr r3, [pc, #48] @ 8475fc <__cxa_atexit@plt+0x83564c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 8475f0 <__cxa_atexit@plt+0x835640> │ │ │ │ + ldr r3, [pc, #36] @ 847600 <__cxa_atexit@plt+0x835650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 8475f4 <__cxa_atexit@plt+0x835644> │ │ │ │ + ldr r8, [pc, #24] @ 847604 <__cxa_atexit@plt+0x835654> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #128, 12 @ 0x8000000 │ │ │ │ - cmpeq pc, #160, 28 @ 0xa00 │ │ │ │ - cmpeq pc, #164, 8 @ 0xa4000000 │ │ │ │ - movteq r0, #5276 @ 0x149c │ │ │ │ + cmpeq pc, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq pc, #144, 28 @ 0x900 │ │ │ │ + cmpeq pc, #148, 8 @ 0x94000000 │ │ │ │ + movteq r0, #5260 @ 0x148c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847644 <__cxa_atexit@plt+0x835694> │ │ │ │ - ldr r3, [pc, #48] @ 84764c <__cxa_atexit@plt+0x83569c> │ │ │ │ + bcc 847654 <__cxa_atexit@plt+0x8356a4> │ │ │ │ + ldr r3, [pc, #48] @ 84765c <__cxa_atexit@plt+0x8356ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 847638 <__cxa_atexit@plt+0x835688> │ │ │ │ + beq 847648 <__cxa_atexit@plt+0x835698> │ │ │ │ mov r7, r8 │ │ │ │ - b 84765c <__cxa_atexit@plt+0x8356ac> │ │ │ │ + b 84766c <__cxa_atexit@plt+0x8356bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq r0, #5192 @ 0x1448 │ │ │ │ + movteq r0, #5176 @ 0x1438 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 847674 <__cxa_atexit@plt+0x8356c4> │ │ │ │ + ldr r7, [pc, #4] @ 847684 <__cxa_atexit@plt+0x8356d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmpeq pc, #88, 30 @ 0x160 │ │ │ │ - movteq r0, #5164 @ 0x142c │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmpeq pc, #72, 30 @ 0x120 │ │ │ │ + movteq r0, #5148 @ 0x141c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847708 <__cxa_atexit@plt+0x835758> │ │ │ │ + bcc 847718 <__cxa_atexit@plt+0x835768> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847700 <__cxa_atexit@plt+0x835750> │ │ │ │ - ldr r3, [pc, #104] @ 847710 <__cxa_atexit@plt+0x835760> │ │ │ │ + bhi 847710 <__cxa_atexit@plt+0x835760> │ │ │ │ + ldr r3, [pc, #104] @ 847720 <__cxa_atexit@plt+0x835770> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 847714 <__cxa_atexit@plt+0x835764> │ │ │ │ + ldr r2, [pc, #100] @ 847724 <__cxa_atexit@plt+0x835774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #76] @ 847718 <__cxa_atexit@plt+0x835768> │ │ │ │ + ldr r0, [pc, #76] @ 847728 <__cxa_atexit@plt+0x835778> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #48] @ 84771c <__cxa_atexit@plt+0x83576c> │ │ │ │ + ldr r7, [pc, #48] @ 84772c <__cxa_atexit@plt+0x83577c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 847720 <__cxa_atexit@plt+0x835770> │ │ │ │ + ldr r7, [pc, #36] @ 847730 <__cxa_atexit@plt+0x835780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq pc, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq pc, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmpeq pc, #80, 12 @ 0x5000000 │ │ │ │ - cmpeq pc, #188, 16 @ 0xbc0000 │ │ │ │ - movteq pc, #2880 @ 0xb40 @ │ │ │ │ + cmpeq pc, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq pc, #172, 16 @ 0xac0000 │ │ │ │ + movteq pc, #2864 @ 0xb30 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84776c <__cxa_atexit@plt+0x8357bc> │ │ │ │ - ldr r3, [pc, #48] @ 847774 <__cxa_atexit@plt+0x8357c4> │ │ │ │ + bcc 84777c <__cxa_atexit@plt+0x8357cc> │ │ │ │ + ldr r3, [pc, #48] @ 847784 <__cxa_atexit@plt+0x8357d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 847778 <__cxa_atexit@plt+0x8357c8> │ │ │ │ + ldr r3, [pc, #36] @ 847788 <__cxa_atexit@plt+0x8357d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 84777c <__cxa_atexit@plt+0x8357cc> │ │ │ │ + ldr r8, [pc, #24] @ 84778c <__cxa_atexit@plt+0x8357dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #248, 8 @ 0xf8000000 │ │ │ │ - cmpeq pc, #160, 22 @ 0x28000 │ │ │ │ - cmpeq pc, #28, 6 @ 0x70000000 │ │ │ │ - movteq r1, #6072 @ 0x17b8 │ │ │ │ + cmpeq pc, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq pc, #144, 22 @ 0x24000 │ │ │ │ + cmpeq pc, #12, 6 @ 0x30000000 │ │ │ │ + movteq r1, #6056 @ 0x17a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8477bc <__cxa_atexit@plt+0x83580c> │ │ │ │ - ldr r3, [pc, #36] @ 8477c4 <__cxa_atexit@plt+0x835814> │ │ │ │ + bcc 8477cc <__cxa_atexit@plt+0x83581c> │ │ │ │ + ldr r3, [pc, #36] @ 8477d4 <__cxa_atexit@plt+0x835824> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8477c8 <__cxa_atexit@plt+0x835818> │ │ │ │ + ldr r7, [pc, #16] @ 8477d8 <__cxa_atexit@plt+0x835828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq pc, #184, 26 @ 0x2e00 │ │ │ │ - movteq lr, #3892 @ 0xf34 │ │ │ │ + cmpeq pc, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq pc, #168, 26 @ 0x2a00 │ │ │ │ + movteq lr, #3876 @ 0xf24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847808 <__cxa_atexit@plt+0x835858> │ │ │ │ - ldr r3, [pc, #36] @ 847810 <__cxa_atexit@plt+0x835860> │ │ │ │ + bcc 847818 <__cxa_atexit@plt+0x835868> │ │ │ │ + ldr r3, [pc, #36] @ 847820 <__cxa_atexit@plt+0x835870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 847814 <__cxa_atexit@plt+0x835864> │ │ │ │ + ldr r7, [pc, #16] @ 847824 <__cxa_atexit@plt+0x835874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 8 @ 0x50000000 │ │ │ │ - cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ - movteq r1, #5904 @ 0x1710 │ │ │ │ + cmpeq pc, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq pc, #212, 24 @ 0xd400 │ │ │ │ + movteq r1, #5888 @ 0x1700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847880 <__cxa_atexit@plt+0x8358d0> │ │ │ │ + bcc 847890 <__cxa_atexit@plt+0x8358e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847878 <__cxa_atexit@plt+0x8358c8> │ │ │ │ - ldr r3, [pc, #64] @ 847888 <__cxa_atexit@plt+0x8358d8> │ │ │ │ + bhi 847888 <__cxa_atexit@plt+0x8358d8> │ │ │ │ + ldr r3, [pc, #64] @ 847898 <__cxa_atexit@plt+0x8358e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 84788c <__cxa_atexit@plt+0x8358dc> │ │ │ │ + ldr r2, [pc, #44] @ 84789c <__cxa_atexit@plt+0x8358ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 847890 <__cxa_atexit@plt+0x8358e0> │ │ │ │ + ldr r7, [pc, #28] @ 8478a0 <__cxa_atexit@plt+0x8358f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq pc, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq pc, #224, 12 @ 0xe000000 │ │ │ │ - movteq r0, #4452 @ 0x1164 │ │ │ │ + cmpeq pc, #208, 12 @ 0xd000000 │ │ │ │ + movteq r0, #4436 @ 0x1154 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8478d0 <__cxa_atexit@plt+0x835920> │ │ │ │ - ldr r3, [pc, #36] @ 8478d8 <__cxa_atexit@plt+0x835928> │ │ │ │ + bcc 8478e0 <__cxa_atexit@plt+0x835930> │ │ │ │ + ldr r3, [pc, #36] @ 8478e8 <__cxa_atexit@plt+0x835938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8478dc <__cxa_atexit@plt+0x83592c> │ │ │ │ + ldr r7, [pc, #16] @ 8478ec <__cxa_atexit@plt+0x83593c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #136, 6 @ 0x20000002 │ │ │ │ - cmpeq pc, #132, 12 @ 0x8400000 │ │ │ │ - movteq r0, #4376 @ 0x1118 │ │ │ │ + cmpeq pc, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq pc, #116, 12 @ 0x7400000 │ │ │ │ + movteq r0, #4360 @ 0x1108 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847950 <__cxa_atexit@plt+0x8359a0> │ │ │ │ + bcc 847960 <__cxa_atexit@plt+0x8359b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847948 <__cxa_atexit@plt+0x835998> │ │ │ │ - ldr r3, [pc, #72] @ 847958 <__cxa_atexit@plt+0x8359a8> │ │ │ │ + bhi 847958 <__cxa_atexit@plt+0x8359a8> │ │ │ │ + ldr r3, [pc, #72] @ 847968 <__cxa_atexit@plt+0x8359b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84795c <__cxa_atexit@plt+0x8359ac> │ │ │ │ + ldr r7, [pc, #48] @ 84796c <__cxa_atexit@plt+0x8359bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 847960 <__cxa_atexit@plt+0x8359b0> │ │ │ │ + ldr r7, [pc, #28] @ 847970 <__cxa_atexit@plt+0x8359c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq pc, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #12, 12 @ 0xc00000 │ │ │ │ - movteq lr, #3956 @ 0xf74 │ │ │ │ + cmpeq pc, #252, 10 @ 0x3f000000 │ │ │ │ + movteq lr, #3940 @ 0xf64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84799c <__cxa_atexit@plt+0x8359ec> │ │ │ │ - ldr r3, [pc, #32] @ 8479a4 <__cxa_atexit@plt+0x8359f4> │ │ │ │ + bcc 8479ac <__cxa_atexit@plt+0x8359fc> │ │ │ │ + ldr r3, [pc, #32] @ 8479b4 <__cxa_atexit@plt+0x835a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8479a8 <__cxa_atexit@plt+0x8359f8> │ │ │ │ + ldr r7, [pc, #16] @ 8479b8 <__cxa_atexit@plt+0x835a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #184, 4 @ 0x8000000b │ │ │ │ - cmpeq pc, #0 │ │ │ │ - movteq r1, #5468 @ 0x155c │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq pc, #240, 30 @ 0x3c0 │ │ │ │ + movteq r1, #5452 @ 0x154c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847a20 <__cxa_atexit@plt+0x835a70> │ │ │ │ + bcc 847a30 <__cxa_atexit@plt+0x835a80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847a18 <__cxa_atexit@plt+0x835a68> │ │ │ │ + bhi 847a28 <__cxa_atexit@plt+0x835a78> │ │ │ │ mov r3, #3 │ │ │ │ - ldr r2, [pc, #72] @ 847a28 <__cxa_atexit@plt+0x835a78> │ │ │ │ + ldr r2, [pc, #72] @ 847a38 <__cxa_atexit@plt+0x835a88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #56] @ 847a2c <__cxa_atexit@plt+0x835a7c> │ │ │ │ + ldr r3, [pc, #56] @ 847a3c <__cxa_atexit@plt+0x835a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r7, [pc, #36] @ 847a30 <__cxa_atexit@plt+0x835a80> │ │ │ │ + ldr r7, [pc, #36] @ 847a40 <__cxa_atexit@plt+0x835a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 847a34 <__cxa_atexit@plt+0x835a84> │ │ │ │ + ldr r8, [pc, #32] @ 847a44 <__cxa_atexit@plt+0x835a94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #132, 8 @ 0x84000000 │ │ │ │ - cmpeq pc, #72, 4 @ 0x80000004 │ │ │ │ - cmpeq pc, #232, 2 @ 0x3a │ │ │ │ - cmpeq pc, #244, 24 @ 0xf400 │ │ │ │ - movteq r1, #5344 @ 0x14e0 │ │ │ │ + cmpeq pc, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq pc, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq pc, #216, 2 @ 0x36 │ │ │ │ + cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ + movteq r1, #5328 @ 0x14d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847a98 <__cxa_atexit@plt+0x835ae8> │ │ │ │ + bcc 847aa8 <__cxa_atexit@plt+0x835af8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847a90 <__cxa_atexit@plt+0x835ae0> │ │ │ │ - ldr r3, [pc, #56] @ 847aa0 <__cxa_atexit@plt+0x835af0> │ │ │ │ + bhi 847aa0 <__cxa_atexit@plt+0x835af0> │ │ │ │ + ldr r3, [pc, #56] @ 847ab0 <__cxa_atexit@plt+0x835b00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 847aa4 <__cxa_atexit@plt+0x835af4> │ │ │ │ + ldr r2, [pc, #52] @ 847ab4 <__cxa_atexit@plt+0x835b04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 847aa8 <__cxa_atexit@plt+0x835af8> │ │ │ │ + ldr r7, [pc, #28] @ 847ab8 <__cxa_atexit@plt+0x835b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq pc, #204, 2 @ 0x33 │ │ │ │ - cmpeq pc, #176, 26 @ 0x2c00 │ │ │ │ - movteq pc, #1976 @ 0x7b8 @ │ │ │ │ + cmpeq pc, #188, 2 @ 0x2f │ │ │ │ + cmpeq pc, #160, 26 @ 0x2800 │ │ │ │ + movteq pc, #1960 @ 0x7a8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847af4 <__cxa_atexit@plt+0x835b44> │ │ │ │ - ldr r3, [pc, #48] @ 847afc <__cxa_atexit@plt+0x835b4c> │ │ │ │ + bcc 847b04 <__cxa_atexit@plt+0x835b54> │ │ │ │ + ldr r3, [pc, #48] @ 847b0c <__cxa_atexit@plt+0x835b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 847b00 <__cxa_atexit@plt+0x835b50> │ │ │ │ + ldr r3, [pc, #36] @ 847b10 <__cxa_atexit@plt+0x835b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 847b04 <__cxa_atexit@plt+0x835b54> │ │ │ │ + ldr r8, [pc, #24] @ 847b14 <__cxa_atexit@plt+0x835b64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #112, 2 │ │ │ │ - cmpeq pc, #24, 16 @ 0x180000 │ │ │ │ - cmpeq pc, #148, 30 @ 0x250 │ │ │ │ - movteq r1, #5068 @ 0x13cc │ │ │ │ + cmpeq pc, #96, 2 │ │ │ │ + cmpeq pc, #8, 16 @ 0x80000 │ │ │ │ + cmpeq pc, #132, 30 @ 0x210 │ │ │ │ + movteq r1, #5052 @ 0x13bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847b70 <__cxa_atexit@plt+0x835bc0> │ │ │ │ + bcc 847b80 <__cxa_atexit@plt+0x835bd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847b68 <__cxa_atexit@plt+0x835bb8> │ │ │ │ - ldr r3, [pc, #64] @ 847b78 <__cxa_atexit@plt+0x835bc8> │ │ │ │ + bhi 847b78 <__cxa_atexit@plt+0x835bc8> │ │ │ │ + ldr r3, [pc, #64] @ 847b88 <__cxa_atexit@plt+0x835bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 847b7c <__cxa_atexit@plt+0x835bcc> │ │ │ │ + ldr r2, [pc, #44] @ 847b8c <__cxa_atexit@plt+0x835bdc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 847b80 <__cxa_atexit@plt+0x835bd0> │ │ │ │ + ldr r7, [pc, #28] @ 847b90 <__cxa_atexit@plt+0x835be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #4, 2 │ │ │ │ + cmpeq pc, #244 @ 0xf4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq pc, #52, 28 @ 0x340 │ │ │ │ - movteq r1, #4956 @ 0x135c │ │ │ │ + cmpeq pc, #36, 28 @ 0x240 │ │ │ │ + movteq r1, #4940 @ 0x134c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847bd4 <__cxa_atexit@plt+0x835c24> │ │ │ │ - ldr r3, [pc, #52] @ 847bdc <__cxa_atexit@plt+0x835c2c> │ │ │ │ + bcc 847be4 <__cxa_atexit@plt+0x835c34> │ │ │ │ + ldr r3, [pc, #52] @ 847bec <__cxa_atexit@plt+0x835c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 847bc8 <__cxa_atexit@plt+0x835c18> │ │ │ │ + beq 847bd8 <__cxa_atexit@plt+0x835c28> │ │ │ │ mov r7, r8 │ │ │ │ - b 847bec <__cxa_atexit@plt+0x835c3c> │ │ │ │ + b 847bfc <__cxa_atexit@plt+0x835c4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - movteq r1, #4868 @ 0x1304 │ │ │ │ + movteq r1, #4852 @ 0x12f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 847c08 <__cxa_atexit@plt+0x835c58> │ │ │ │ + ldr r0, [pc, #20] @ 847c18 <__cxa_atexit@plt+0x835c68> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r1, #4824 @ 0x12d8 │ │ │ │ + movteq r1, #4808 @ 0x12c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847c6c <__cxa_atexit@plt+0x835cbc> │ │ │ │ + bhi 847c7c <__cxa_atexit@plt+0x835ccc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #76] @ 847c80 <__cxa_atexit@plt+0x835cd0> │ │ │ │ + ldr r2, [pc, #76] @ 847c90 <__cxa_atexit@plt+0x835ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ 847c84 <__cxa_atexit@plt+0x835cd4> │ │ │ │ + ldr lr, [pc, #72] @ 847c94 <__cxa_atexit@plt+0x835ce4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #40] @ 847c88 <__cxa_atexit@plt+0x835cd8> │ │ │ │ + ldr r0, [pc, #40] @ 847c98 <__cxa_atexit@plt+0x835ce8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #36] @ 847c8c <__cxa_atexit@plt+0x835cdc> │ │ │ │ + ldr r8, [pc, #36] @ 847c9c <__cxa_atexit@plt+0x835cec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #20] @ 847c90 <__cxa_atexit@plt+0x835ce0> │ │ │ │ + ldr r0, [pc, #20] @ 847ca0 <__cxa_atexit@plt+0x835cf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq pc, #40 @ 0x28 │ │ │ │ - cmpeq pc, #148, 26 @ 0x2500 │ │ │ │ - cmpeq pc, #236 @ 0xec │ │ │ │ - cmpeq pc, #24, 4 @ 0x80000001 │ │ │ │ - movteq r1, #4704 @ 0x1260 │ │ │ │ + cmpeq pc, #24 │ │ │ │ + cmpeq pc, #132, 26 @ 0x2100 │ │ │ │ + cmpeq pc, #220 @ 0xdc │ │ │ │ + cmpeq pc, #8, 4 @ 0x80000000 │ │ │ │ + movteq r1, #4688 @ 0x1250 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847d0c <__cxa_atexit@plt+0x835d5c> │ │ │ │ + bcc 847d1c <__cxa_atexit@plt+0x835d6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847d04 <__cxa_atexit@plt+0x835d54> │ │ │ │ - ldr r3, [pc, #80] @ 847d14 <__cxa_atexit@plt+0x835d64> │ │ │ │ + bhi 847d14 <__cxa_atexit@plt+0x835d64> │ │ │ │ + ldr r3, [pc, #80] @ 847d24 <__cxa_atexit@plt+0x835d74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 847d18 <__cxa_atexit@plt+0x835d68> │ │ │ │ + ldr r2, [pc, #76] @ 847d28 <__cxa_atexit@plt+0x835d78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 847d1c <__cxa_atexit@plt+0x835d6c> │ │ │ │ + ldr r7, [pc, #36] @ 847d2c <__cxa_atexit@plt+0x835d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 847d20 <__cxa_atexit@plt+0x835d70> │ │ │ │ + ldr r8, [pc, #32] @ 847d30 <__cxa_atexit@plt+0x835d80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmpeq pc, #112, 30 @ 0x1c0 │ │ │ │ - cmpeq pc, #4, 18 @ 0x10000 │ │ │ │ - cmpeq pc, #196, 30 @ 0x310 │ │ │ │ - movteq lr, #2912 @ 0xb60 │ │ │ │ + cmpeq pc, #96, 30 @ 0x180 │ │ │ │ + cmpeq pc, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq pc, #180, 30 @ 0x2d0 │ │ │ │ + movteq lr, #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847d68 <__cxa_atexit@plt+0x835db8> │ │ │ │ - ldr r3, [pc, #44] @ 847d70 <__cxa_atexit@plt+0x835dc0> │ │ │ │ + bcc 847d78 <__cxa_atexit@plt+0x835dc8> │ │ │ │ + ldr r3, [pc, #44] @ 847d80 <__cxa_atexit@plt+0x835dd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 847d74 <__cxa_atexit@plt+0x835dc4> │ │ │ │ + ldr r3, [pc, #32] @ 847d84 <__cxa_atexit@plt+0x835dd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 847d78 <__cxa_atexit@plt+0x835dc8> │ │ │ │ + ldr r7, [pc, #20] @ 847d88 <__cxa_atexit@plt+0x835dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #248, 28 @ 0xf80 │ │ │ │ - cmpeq pc, #28, 12 @ 0x1c00000 │ │ │ │ - cmpeq pc, #180, 6 @ 0xd0000002 │ │ │ │ - movteq lr, #2836 @ 0xb14 │ │ │ │ + cmpeq pc, #232, 28 @ 0xe80 │ │ │ │ + cmpeq pc, #12, 12 @ 0xc00000 │ │ │ │ + cmpeq pc, #164, 6 @ 0x90000002 │ │ │ │ + movteq lr, #2820 @ 0xb04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847dfc <__cxa_atexit@plt+0x835e4c> │ │ │ │ + bcc 847e0c <__cxa_atexit@plt+0x835e5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847df4 <__cxa_atexit@plt+0x835e44> │ │ │ │ - ldr r3, [pc, #88] @ 847e04 <__cxa_atexit@plt+0x835e54> │ │ │ │ + bhi 847e04 <__cxa_atexit@plt+0x835e54> │ │ │ │ + ldr r3, [pc, #88] @ 847e14 <__cxa_atexit@plt+0x835e64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 847e08 <__cxa_atexit@plt+0x835e58> │ │ │ │ + ldr r2, [pc, #76] @ 847e18 <__cxa_atexit@plt+0x835e68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 847e0c <__cxa_atexit@plt+0x835e5c> │ │ │ │ + ldr r3, [pc, #68] @ 847e1c <__cxa_atexit@plt+0x835e6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 847e10 <__cxa_atexit@plt+0x835e60> │ │ │ │ + ldr r3, [pc, #60] @ 847e20 <__cxa_atexit@plt+0x835e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 847e14 <__cxa_atexit@plt+0x835e64> │ │ │ │ + ldr r8, [pc, #36] @ 847e24 <__cxa_atexit@plt+0x835e74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #144, 28 @ 0x900 │ │ │ │ + cmpeq pc, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq pc, #116, 30 @ 0x1d0 │ │ │ │ - cmpeq pc, #180, 30 @ 0x2d0 │ │ │ │ - movteq pc, #1544 @ 0x608 @ │ │ │ │ + cmpeq pc, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq pc, #100, 30 @ 0x190 │ │ │ │ + cmpeq pc, #164, 30 @ 0x290 │ │ │ │ + movteq pc, #1528 @ 0x5f8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847e54 <__cxa_atexit@plt+0x835ea4> │ │ │ │ - ldr r3, [pc, #36] @ 847e5c <__cxa_atexit@plt+0x835eac> │ │ │ │ + bcc 847e64 <__cxa_atexit@plt+0x835eb4> │ │ │ │ + ldr r3, [pc, #36] @ 847e6c <__cxa_atexit@plt+0x835ebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 847e60 <__cxa_atexit@plt+0x835eb0> │ │ │ │ + ldr r7, [pc, #16] @ 847e70 <__cxa_atexit@plt+0x835ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #4, 28 @ 0x40 │ │ │ │ - cmpeq pc, #88, 26 @ 0x1600 │ │ │ │ - movteq pc, #1948 @ 0x79c @ │ │ │ │ + cmpeq pc, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq pc, #72, 26 @ 0x1200 │ │ │ │ + movteq pc, #1932 @ 0x78c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847eb0 <__cxa_atexit@plt+0x835f00> │ │ │ │ + bhi 847ec0 <__cxa_atexit@plt+0x835f10> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r7, [pc, #44] @ 847ec0 <__cxa_atexit@plt+0x835f10> │ │ │ │ + ldr r7, [pc, #44] @ 847ed0 <__cxa_atexit@plt+0x835f20> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r2, r8} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 847ec4 <__cxa_atexit@plt+0x835f14> │ │ │ │ + ldr r7, [pc, #28] @ 847ed4 <__cxa_atexit@plt+0x835f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq pc, #4, 6 @ 0x10000000 │ │ │ │ - movteq r0, #8128 @ 0x1fc0 │ │ │ │ + cmpeq pc, #244, 4 @ 0x4000000f │ │ │ │ + movteq r0, #8112 @ 0x1fb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847f38 <__cxa_atexit@plt+0x835f88> │ │ │ │ + bcc 847f48 <__cxa_atexit@plt+0x835f98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847f30 <__cxa_atexit@plt+0x835f80> │ │ │ │ - ldr r3, [pc, #72] @ 847f40 <__cxa_atexit@plt+0x835f90> │ │ │ │ + bhi 847f40 <__cxa_atexit@plt+0x835f90> │ │ │ │ + ldr r3, [pc, #72] @ 847f50 <__cxa_atexit@plt+0x835fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 847f44 <__cxa_atexit@plt+0x835f94> │ │ │ │ + ldr r2, [pc, #68] @ 847f54 <__cxa_atexit@plt+0x835fa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 847f48 <__cxa_atexit@plt+0x835f98> │ │ │ │ + ldr r7, [pc, #36] @ 847f58 <__cxa_atexit@plt+0x835fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 847f4c <__cxa_atexit@plt+0x835f9c> │ │ │ │ + ldr r9, [pc, #32] @ 847f5c <__cxa_atexit@plt+0x835fac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #60, 26 @ 0xf00 │ │ │ │ - cmpeq pc, #112, 28 @ 0x700 │ │ │ │ - cmpeq pc, #204, 12 @ 0xcc00000 │ │ │ │ - movteq r0, #8012 @ 0x1f4c │ │ │ │ + cmpeq pc, #44, 26 @ 0xb00 │ │ │ │ + cmpeq pc, #96, 28 @ 0x600 │ │ │ │ + cmpeq pc, #188, 12 @ 0xbc00000 │ │ │ │ + movteq r0, #7996 @ 0x1f3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 847fc8 <__cxa_atexit@plt+0x836018> │ │ │ │ + bcc 847fd8 <__cxa_atexit@plt+0x836028> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 847fc0 <__cxa_atexit@plt+0x836010> │ │ │ │ - ldr r3, [pc, #80] @ 847fd0 <__cxa_atexit@plt+0x836020> │ │ │ │ + bhi 847fd0 <__cxa_atexit@plt+0x836020> │ │ │ │ + ldr r3, [pc, #80] @ 847fe0 <__cxa_atexit@plt+0x836030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ - ldr r7, [pc, #56] @ 847fd4 <__cxa_atexit@plt+0x836024> │ │ │ │ + ldr r7, [pc, #56] @ 847fe4 <__cxa_atexit@plt+0x836034> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 847fd8 <__cxa_atexit@plt+0x836028> │ │ │ │ + ldr r7, [pc, #36] @ 847fe8 <__cxa_atexit@plt+0x836038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 847fdc <__cxa_atexit@plt+0x83602c> │ │ │ │ + ldr r8, [pc, #32] @ 847fec <__cxa_atexit@plt+0x83603c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq pc, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq pc, #56, 26 @ 0xe00 │ │ │ │ - cmpeq pc, #8, 26 @ 0x200 │ │ │ │ - movteq r0, #7888 @ 0x1ed0 │ │ │ │ + cmpeq pc, #40, 26 @ 0xa00 │ │ │ │ + cmpeq pc, #248, 24 @ 0xf800 │ │ │ │ + movteq r0, #7872 @ 0x1ec0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848058 <__cxa_atexit@plt+0x8360a8> │ │ │ │ + bcc 848068 <__cxa_atexit@plt+0x8360b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848050 <__cxa_atexit@plt+0x8360a0> │ │ │ │ - ldr r3, [pc, #80] @ 848060 <__cxa_atexit@plt+0x8360b0> │ │ │ │ + bhi 848060 <__cxa_atexit@plt+0x8360b0> │ │ │ │ + ldr r3, [pc, #80] @ 848070 <__cxa_atexit@plt+0x8360c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 848064 <__cxa_atexit@plt+0x8360b4> │ │ │ │ + ldr r7, [pc, #52] @ 848074 <__cxa_atexit@plt+0x8360c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 848068 <__cxa_atexit@plt+0x8360b8> │ │ │ │ + ldr r7, [pc, #28] @ 848078 <__cxa_atexit@plt+0x8360c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq pc, #28, 24 @ 0x1c00 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #4, 30 │ │ │ │ - movteq r0, #7764 @ 0x1e54 │ │ │ │ + cmpeq pc, #244, 28 @ 0xf40 │ │ │ │ + movteq r0, #7748 @ 0x1e44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8480ec <__cxa_atexit@plt+0x83613c> │ │ │ │ + bcc 8480fc <__cxa_atexit@plt+0x83614c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8480e4 <__cxa_atexit@plt+0x836134> │ │ │ │ - ldr r3, [pc, #88] @ 8480f4 <__cxa_atexit@plt+0x836144> │ │ │ │ + bhi 8480f4 <__cxa_atexit@plt+0x836144> │ │ │ │ + ldr r3, [pc, #88] @ 848104 <__cxa_atexit@plt+0x836154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #60] @ 8480f8 <__cxa_atexit@plt+0x836148> │ │ │ │ + ldr r0, [pc, #60] @ 848108 <__cxa_atexit@plt+0x836158> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 8480fc <__cxa_atexit@plt+0x83614c> │ │ │ │ + ldr r7, [pc, #36] @ 84810c <__cxa_atexit@plt+0x83615c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 848100 <__cxa_atexit@plt+0x836150> │ │ │ │ + ldr r8, [pc, #32] @ 848110 <__cxa_atexit@plt+0x836160> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 22 @ 0x28000 │ │ │ │ + cmpeq pc, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq pc, #120, 22 @ 0x1e000 │ │ │ │ - cmpeq pc, #116, 28 @ 0x740 │ │ │ │ - movteq pc, #400 @ 0x190 @ │ │ │ │ + cmpeq pc, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq pc, #100, 28 @ 0x640 │ │ │ │ + movteq pc, #384 @ 0x180 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84813c <__cxa_atexit@plt+0x83618c> │ │ │ │ - ldr r3, [pc, #32] @ 848144 <__cxa_atexit@plt+0x836194> │ │ │ │ + bcc 84814c <__cxa_atexit@plt+0x83619c> │ │ │ │ + ldr r3, [pc, #32] @ 848154 <__cxa_atexit@plt+0x8361a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 848148 <__cxa_atexit@plt+0x836198> │ │ │ │ + ldr r7, [pc, #16] @ 848158 <__cxa_atexit@plt+0x8361a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #24, 22 @ 0x6000 │ │ │ │ - cmpeq pc, #28, 28 @ 0x1c0 │ │ │ │ - movteq pc, #340 @ 0x154 @ │ │ │ │ + cmpeq pc, #8, 22 @ 0x2000 │ │ │ │ + cmpeq pc, #12, 28 @ 0xc0 │ │ │ │ + movteq pc, #324 @ 0x144 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8481b4 <__cxa_atexit@plt+0x836204> │ │ │ │ + bcc 8481c4 <__cxa_atexit@plt+0x836214> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8481ac <__cxa_atexit@plt+0x8361fc> │ │ │ │ - ldr r3, [pc, #64] @ 8481bc <__cxa_atexit@plt+0x83620c> │ │ │ │ + bhi 8481bc <__cxa_atexit@plt+0x83620c> │ │ │ │ + ldr r3, [pc, #64] @ 8481cc <__cxa_atexit@plt+0x83621c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8481c0 <__cxa_atexit@plt+0x836210> │ │ │ │ + ldr r3, [pc, #44] @ 8481d0 <__cxa_atexit@plt+0x836220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8481c4 <__cxa_atexit@plt+0x836214> │ │ │ │ + ldr r7, [pc, #28] @ 8481d4 <__cxa_atexit@plt+0x836224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq pc, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #228, 22 @ 0x39000 │ │ │ │ - movteq pc, #204 @ 0xcc @ │ │ │ │ + cmpeq pc, #212, 22 @ 0x35000 │ │ │ │ + movteq pc, #188 @ 0xbc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848200 <__cxa_atexit@plt+0x836250> │ │ │ │ - ldr r3, [pc, #32] @ 848208 <__cxa_atexit@plt+0x836258> │ │ │ │ + bcc 848210 <__cxa_atexit@plt+0x836260> │ │ │ │ + ldr r3, [pc, #32] @ 848218 <__cxa_atexit@plt+0x836268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84820c <__cxa_atexit@plt+0x83625c> │ │ │ │ + ldr r7, [pc, #16] @ 84821c <__cxa_atexit@plt+0x83626c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #84, 20 @ 0x54000 │ │ │ │ - cmpeq pc, #88, 26 @ 0x1600 │ │ │ │ - movteq pc, #144 @ 0x90 @ │ │ │ │ + cmpeq pc, #68, 20 @ 0x44000 │ │ │ │ + cmpeq pc, #72, 26 @ 0x1200 │ │ │ │ + movteq pc, #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848294 <__cxa_atexit@plt+0x8362e4> │ │ │ │ + bcc 8482a4 <__cxa_atexit@plt+0x8362f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84828c <__cxa_atexit@plt+0x8362dc> │ │ │ │ - ldr r3, [pc, #92] @ 84829c <__cxa_atexit@plt+0x8362ec> │ │ │ │ + bhi 84829c <__cxa_atexit@plt+0x8362ec> │ │ │ │ + ldr r3, [pc, #92] @ 8482ac <__cxa_atexit@plt+0x8362fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8482a0 <__cxa_atexit@plt+0x8362f0> │ │ │ │ + ldr r2, [pc, #88] @ 8482b0 <__cxa_atexit@plt+0x836300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8482a4 <__cxa_atexit@plt+0x8362f4> │ │ │ │ + ldr r0, [pc, #64] @ 8482b4 <__cxa_atexit@plt+0x836304> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8482a8 <__cxa_atexit@plt+0x8362f8> │ │ │ │ + ldr r7, [pc, #32] @ 8482b8 <__cxa_atexit@plt+0x836308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq pc, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq pc, #4, 22 @ 0x1000 │ │ │ │ - movteq lr, #984 @ 0x3d8 │ │ │ │ + cmpeq pc, #244, 20 @ 0xf4000 │ │ │ │ + movteq lr, #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8482f4 <__cxa_atexit@plt+0x836344> │ │ │ │ - ldr r3, [pc, #48] @ 8482fc <__cxa_atexit@plt+0x83634c> │ │ │ │ + bcc 848304 <__cxa_atexit@plt+0x836354> │ │ │ │ + ldr r3, [pc, #48] @ 84830c <__cxa_atexit@plt+0x83635c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #40] @ 848300 <__cxa_atexit@plt+0x836350> │ │ │ │ + ldr r3, [pc, #40] @ 848310 <__cxa_atexit@plt+0x836360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #36] @ 848304 <__cxa_atexit@plt+0x836354> │ │ │ │ + ldr r2, [pc, #36] @ 848314 <__cxa_atexit@plt+0x836364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #209 @ 0xd1 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #24] @ 848308 <__cxa_atexit@plt+0x836358> │ │ │ │ + ldr r8, [pc, #24] @ 848318 <__cxa_atexit@plt+0x836368> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #116, 18 @ 0x1d0000 │ │ │ │ cmpeq pc, #100, 18 @ 0x190000 │ │ │ │ - cmpeq pc, #104, 20 @ 0x68000 │ │ │ │ - cmpeq pc, #128, 22 @ 0x20000 │ │ │ │ - movteq lr, #1400 @ 0x578 │ │ │ │ + cmpeq pc, #84, 18 @ 0x150000 │ │ │ │ + cmpeq pc, #88, 20 @ 0x58000 │ │ │ │ + cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ + movteq lr, #1384 @ 0x568 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848350 <__cxa_atexit@plt+0x8363a0> │ │ │ │ - ldr r3, [pc, #44] @ 848358 <__cxa_atexit@plt+0x8363a8> │ │ │ │ + bcc 848360 <__cxa_atexit@plt+0x8363b0> │ │ │ │ + ldr r3, [pc, #44] @ 848368 <__cxa_atexit@plt+0x8363b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 84835c <__cxa_atexit@plt+0x8363ac> │ │ │ │ + ldr r3, [pc, #32] @ 84836c <__cxa_atexit@plt+0x8363bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 848360 <__cxa_atexit@plt+0x8363b0> │ │ │ │ + ldr r7, [pc, #20] @ 848370 <__cxa_atexit@plt+0x8363c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #16, 18 @ 0x40000 │ │ │ │ - cmpeq pc, #40, 28 @ 0x280 │ │ │ │ - cmpeq pc, #204, 26 @ 0x3300 │ │ │ │ - movteq r0, #6880 @ 0x1ae0 │ │ │ │ + cmpeq pc, #0, 18 │ │ │ │ + cmpeq pc, #24, 28 @ 0x180 │ │ │ │ + cmpeq pc, #188, 26 @ 0x2f00 │ │ │ │ + movteq r0, #6864 @ 0x1ad0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8483ac <__cxa_atexit@plt+0x8363fc> │ │ │ │ - ldr r3, [pc, #48] @ 8483b4 <__cxa_atexit@plt+0x836404> │ │ │ │ + bcc 8483bc <__cxa_atexit@plt+0x83640c> │ │ │ │ + ldr r3, [pc, #48] @ 8483c4 <__cxa_atexit@plt+0x836414> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 8483b8 <__cxa_atexit@plt+0x836408> │ │ │ │ + ldr r2, [pc, #44] @ 8483c8 <__cxa_atexit@plt+0x836418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8483bc <__cxa_atexit@plt+0x83640c> │ │ │ │ + ldr r7, [pc, #20] @ 8483cc <__cxa_atexit@plt+0x83641c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq pc, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq pc, #96, 14 @ 0x1800000 │ │ │ │ - movteq r0, #6764 @ 0x1a6c │ │ │ │ + cmpeq pc, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq pc, #80, 14 @ 0x1400000 │ │ │ │ + movteq r0, #6748 @ 0x1a5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 848438 <__cxa_atexit@plt+0x836488> │ │ │ │ + bne 848448 <__cxa_atexit@plt+0x836498> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848448 <__cxa_atexit@plt+0x836498> │ │ │ │ - ldr r3, [pc, #92] @ 848458 <__cxa_atexit@plt+0x8364a8> │ │ │ │ + bhi 848458 <__cxa_atexit@plt+0x8364a8> │ │ │ │ + ldr r3, [pc, #92] @ 848468 <__cxa_atexit@plt+0x8364b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84845c <__cxa_atexit@plt+0x8364ac> │ │ │ │ + ldr r2, [pc, #88] @ 84846c <__cxa_atexit@plt+0x8364bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #56] @ 848460 <__cxa_atexit@plt+0x8364b0> │ │ │ │ + ldr r3, [pc, #56] @ 848470 <__cxa_atexit@plt+0x8364c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #48] @ 848464 <__cxa_atexit@plt+0x8364b4> │ │ │ │ + ldr r8, [pc, #48] @ 848474 <__cxa_atexit@plt+0x8364c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #16] @ 848454 <__cxa_atexit@plt+0x8364a4> │ │ │ │ + ldr r7, [pc, #16] @ 848464 <__cxa_atexit@plt+0x8364b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #60, 30 @ 0xf0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq pc, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq pc, #112, 18 @ 0x1c0000 │ │ │ │ - movteq lr, #3548 @ 0xddc │ │ │ │ + cmpeq pc, #44, 16 @ 0x2c0000 │ │ │ │ + cmpeq pc, #96, 18 @ 0x180000 │ │ │ │ + movteq lr, #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8484a0 <__cxa_atexit@plt+0x8364f0> │ │ │ │ - ldr r3, [pc, #32] @ 8484a8 <__cxa_atexit@plt+0x8364f8> │ │ │ │ + bcc 8484b0 <__cxa_atexit@plt+0x836500> │ │ │ │ + ldr r3, [pc, #32] @ 8484b8 <__cxa_atexit@plt+0x836508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8484ac <__cxa_atexit@plt+0x8364fc> │ │ │ │ + ldr r7, [pc, #16] @ 8484bc <__cxa_atexit@plt+0x83650c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 14 @ 0x2d00000 │ │ │ │ - cmpeq pc, #196, 12 @ 0xc400000 │ │ │ │ - movteq lr, #832 @ 0x340 │ │ │ │ + cmpeq pc, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq pc, #180, 12 @ 0xb400000 │ │ │ │ + movteq lr, #816 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8484e8 <__cxa_atexit@plt+0x836538> │ │ │ │ - ldr r3, [pc, #32] @ 8484f0 <__cxa_atexit@plt+0x836540> │ │ │ │ + bcc 8484f8 <__cxa_atexit@plt+0x836548> │ │ │ │ + ldr r3, [pc, #32] @ 848500 <__cxa_atexit@plt+0x836550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8484f4 <__cxa_atexit@plt+0x836544> │ │ │ │ + ldr r7, [pc, #16] @ 848504 <__cxa_atexit@plt+0x836554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #108, 14 @ 0x1b00000 │ │ │ │ - cmpeq pc, #168, 10 @ 0x2a000000 │ │ │ │ - movteq r0, #5616 @ 0x15f0 │ │ │ │ + cmpeq pc, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq pc, #152, 10 @ 0x26000000 │ │ │ │ + movteq r0, #5600 @ 0x15e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8485a8 <__cxa_atexit@plt+0x8365f8> │ │ │ │ + bcc 8485b8 <__cxa_atexit@plt+0x836608> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8485a0 <__cxa_atexit@plt+0x8365f0> │ │ │ │ - ldr r3, [pc, #136] @ 8485b0 <__cxa_atexit@plt+0x836600> │ │ │ │ + bhi 8485b0 <__cxa_atexit@plt+0x836600> │ │ │ │ + ldr r3, [pc, #136] @ 8485c0 <__cxa_atexit@plt+0x836610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #108] @ 8485b4 <__cxa_atexit@plt+0x836604> │ │ │ │ + ldr lr, [pc, #108] @ 8485c4 <__cxa_atexit@plt+0x836614> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #104] @ 8485b8 <__cxa_atexit@plt+0x836608> │ │ │ │ + ldr r9, [pc, #104] @ 8485c8 <__cxa_atexit@plt+0x836618> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #100] @ 8485bc <__cxa_atexit@plt+0x83660c> │ │ │ │ + ldr sl, [pc, #100] @ 8485cc <__cxa_atexit@plt+0x83661c> │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r6 │ │ │ │ str sl, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - ldr sl, [pc, #88] @ 8485c0 <__cxa_atexit@plt+0x836610> │ │ │ │ + ldr sl, [pc, #88] @ 8485d0 <__cxa_atexit@plt+0x836620> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #60] @ 8485c4 <__cxa_atexit@plt+0x836614> │ │ │ │ + ldr r3, [pc, #60] @ 8485d4 <__cxa_atexit@plt+0x836624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-40]! @ 0xffffffd8 │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #20, 14 @ 0x500000 │ │ │ │ - cmpeq pc, #152, 18 @ 0x260000 │ │ │ │ - cmpeq pc, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq pc, #4, 14 @ 0x100000 │ │ │ │ + cmpeq pc, #136, 18 @ 0x220000 │ │ │ │ + cmpeq pc, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq pc, #220, 12 @ 0xdc00000 │ │ │ │ - movteq lr, #3588 @ 0xe04 │ │ │ │ + cmpeq pc, #204, 12 @ 0xcc00000 │ │ │ │ + movteq lr, #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848600 <__cxa_atexit@plt+0x836650> │ │ │ │ - ldr r3, [pc, #32] @ 848608 <__cxa_atexit@plt+0x836658> │ │ │ │ + bcc 848610 <__cxa_atexit@plt+0x836660> │ │ │ │ + ldr r3, [pc, #32] @ 848618 <__cxa_atexit@plt+0x836668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84860c <__cxa_atexit@plt+0x83665c> │ │ │ │ + ldr r7, [pc, #16] @ 84861c <__cxa_atexit@plt+0x83666c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq pc, #12, 10 @ 0x3000000 │ │ │ │ - movteq r0, #5704 @ 0x1648 │ │ │ │ + cmpeq pc, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq pc, #252, 8 @ 0xfc000000 │ │ │ │ + movteq r0, #5688 @ 0x1638 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848690 <__cxa_atexit@plt+0x8366e0> │ │ │ │ + bcc 8486a0 <__cxa_atexit@plt+0x8366f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848688 <__cxa_atexit@plt+0x8366d8> │ │ │ │ - ldr r3, [pc, #88] @ 848698 <__cxa_atexit@plt+0x8366e8> │ │ │ │ + bhi 848698 <__cxa_atexit@plt+0x8366e8> │ │ │ │ + ldr r3, [pc, #88] @ 8486a8 <__cxa_atexit@plt+0x8366f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 84869c <__cxa_atexit@plt+0x8366ec> │ │ │ │ + ldr r2, [pc, #76] @ 8486ac <__cxa_atexit@plt+0x8366fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 8486a0 <__cxa_atexit@plt+0x8366f0> │ │ │ │ + ldr r3, [pc, #68] @ 8486b0 <__cxa_atexit@plt+0x836700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 8486a4 <__cxa_atexit@plt+0x8366f4> │ │ │ │ + ldr r3, [pc, #60] @ 8486b4 <__cxa_atexit@plt+0x836704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8486a8 <__cxa_atexit@plt+0x8366f8> │ │ │ │ + ldr r8, [pc, #36] @ 8486b8 <__cxa_atexit@plt+0x836708> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq pc, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq pc, #8, 12 @ 0x800000 │ │ │ │ - cmpeq pc, #152, 20 @ 0x98000 │ │ │ │ - cmpeq pc, #136, 8 @ 0x88000000 │ │ │ │ - movteq r0, #5960 @ 0x1748 │ │ │ │ + cmpeq pc, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq pc, #136, 20 @ 0x88000 │ │ │ │ + cmpeq pc, #120, 8 @ 0x78000000 │ │ │ │ + movteq r0, #5944 @ 0x1738 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84873c <__cxa_atexit@plt+0x83678c> │ │ │ │ + bcc 84874c <__cxa_atexit@plt+0x83679c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848734 <__cxa_atexit@plt+0x836784> │ │ │ │ - ldr lr, [pc, #104] @ 848744 <__cxa_atexit@plt+0x836794> │ │ │ │ + bhi 848744 <__cxa_atexit@plt+0x836794> │ │ │ │ + ldr lr, [pc, #104] @ 848754 <__cxa_atexit@plt+0x8367a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 848748 <__cxa_atexit@plt+0x836798> │ │ │ │ + ldr r2, [pc, #100] @ 848758 <__cxa_atexit@plt+0x8367a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 84874c <__cxa_atexit@plt+0x83679c> │ │ │ │ + ldr r3, [pc, #72] @ 84875c <__cxa_atexit@plt+0x8367ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 848750 <__cxa_atexit@plt+0x8367a0> │ │ │ │ + ldr r7, [pc, #32] @ 848760 <__cxa_atexit@plt+0x8367b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq pc, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq pc, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - cmpeq pc, #92, 12 @ 0x5c00000 │ │ │ │ - movteq lr, #156 @ 0x9c │ │ │ │ + cmpeq pc, #76, 12 @ 0x4c00000 │ │ │ │ + movteq lr, #140 @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84878c <__cxa_atexit@plt+0x8367dc> │ │ │ │ - ldr r3, [pc, #32] @ 848794 <__cxa_atexit@plt+0x8367e4> │ │ │ │ + bcc 84879c <__cxa_atexit@plt+0x8367ec> │ │ │ │ + ldr r3, [pc, #32] @ 8487a4 <__cxa_atexit@plt+0x8367f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 848798 <__cxa_atexit@plt+0x8367e8> │ │ │ │ + ldr r7, [pc, #16] @ 8487a8 <__cxa_atexit@plt+0x8367f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #200, 8 @ 0xc8000000 │ │ │ │ - cmpeq pc, #4, 6 @ 0x10000000 │ │ │ │ - movteq lr, #84 @ 0x54 │ │ │ │ + cmpeq pc, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq pc, #244, 4 @ 0x4000000f │ │ │ │ + movteq lr, #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8487d4 <__cxa_atexit@plt+0x836824> │ │ │ │ - ldr r3, [pc, #32] @ 8487dc <__cxa_atexit@plt+0x83682c> │ │ │ │ + bcc 8487e4 <__cxa_atexit@plt+0x836834> │ │ │ │ + ldr r3, [pc, #32] @ 8487ec <__cxa_atexit@plt+0x83683c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8487e0 <__cxa_atexit@plt+0x836830> │ │ │ │ + ldr r7, [pc, #16] @ 8487f0 <__cxa_atexit@plt+0x836840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #128, 8 @ 0x80000000 │ │ │ │ - cmpeq pc, #188, 4 @ 0xc000000b │ │ │ │ - movteq lr, #1104 @ 0x450 │ │ │ │ + cmpeq pc, #112, 8 @ 0x70000000 │ │ │ │ + cmpeq pc, #172, 4 @ 0xc000000a │ │ │ │ + movteq lr, #1088 @ 0x440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848870 <__cxa_atexit@plt+0x8368c0> │ │ │ │ + bcc 848880 <__cxa_atexit@plt+0x8368d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848868 <__cxa_atexit@plt+0x8368b8> │ │ │ │ - ldr r3, [pc, #100] @ 848878 <__cxa_atexit@plt+0x8368c8> │ │ │ │ + bhi 848878 <__cxa_atexit@plt+0x8368c8> │ │ │ │ + ldr r3, [pc, #100] @ 848888 <__cxa_atexit@plt+0x8368d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 84887c <__cxa_atexit@plt+0x8368cc> │ │ │ │ + ldr r2, [pc, #96] @ 84888c <__cxa_atexit@plt+0x8368dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 848880 <__cxa_atexit@plt+0x8368d0> │ │ │ │ + ldr r0, [pc, #80] @ 848890 <__cxa_atexit@plt+0x8368e0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 848884 <__cxa_atexit@plt+0x8368d4> │ │ │ │ + ldr r2, [pc, #68] @ 848894 <__cxa_atexit@plt+0x8368e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 848888 <__cxa_atexit@plt+0x8368d8> │ │ │ │ + ldr r8, [pc, #36] @ 848898 <__cxa_atexit@plt+0x8368e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq pc, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq pc, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq pc, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq pc, #144, 4 │ │ │ │ - movteq r0, #5496 @ 0x1578 │ │ │ │ + cmpeq pc, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq pc, #128, 4 │ │ │ │ + movteq r0, #5480 @ 0x1568 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8488e8 <__cxa_atexit@plt+0x836938> │ │ │ │ - ldr r3, [pc, #64] @ 8488f0 <__cxa_atexit@plt+0x836940> │ │ │ │ + bcc 8488f8 <__cxa_atexit@plt+0x836948> │ │ │ │ + ldr r3, [pc, #64] @ 848900 <__cxa_atexit@plt+0x836950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2, r7} │ │ │ │ str r0, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8488dc <__cxa_atexit@plt+0x83692c> │ │ │ │ + beq 8488ec <__cxa_atexit@plt+0x83693c> │ │ │ │ mov r7, r8 │ │ │ │ - b 848900 <__cxa_atexit@plt+0x836950> │ │ │ │ + b 848910 <__cxa_atexit@plt+0x836960> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movteq r0, #5396 @ 0x1514 │ │ │ │ + movteq r0, #5380 @ 0x1504 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848968 <__cxa_atexit@plt+0x8369b8> │ │ │ │ + bhi 848978 <__cxa_atexit@plt+0x8369c8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #76] @ 848974 <__cxa_atexit@plt+0x8369c4> │ │ │ │ + ldr lr, [pc, #76] @ 848984 <__cxa_atexit@plt+0x8369d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 848978 <__cxa_atexit@plt+0x8369c8> │ │ │ │ + ldr sl, [pc, #72] @ 848988 <__cxa_atexit@plt+0x8369d8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r2, r3, r7} │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #24] @ 84897c <__cxa_atexit@plt+0x8369cc> │ │ │ │ + ldr r7, [pc, #24] @ 84898c <__cxa_atexit@plt+0x8369dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - cmpeq pc, #40, 8 @ 0x28000000 │ │ │ │ - movteq r0, #5272 @ 0x1498 │ │ │ │ + cmpeq pc, #24, 8 @ 0x18000000 │ │ │ │ + movteq r0, #5256 @ 0x1488 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848a00 <__cxa_atexit@plt+0x836a50> │ │ │ │ + bcc 848a10 <__cxa_atexit@plt+0x836a60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8489f8 <__cxa_atexit@plt+0x836a48> │ │ │ │ - ldr lr, [pc, #88] @ 848a08 <__cxa_atexit@plt+0x836a58> │ │ │ │ + bhi 848a08 <__cxa_atexit@plt+0x836a58> │ │ │ │ + ldr lr, [pc, #88] @ 848a18 <__cxa_atexit@plt+0x836a68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 848a0c <__cxa_atexit@plt+0x836a5c> │ │ │ │ + ldr r2, [pc, #84] @ 848a1c <__cxa_atexit@plt+0x836a6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #36] @ 848a10 <__cxa_atexit@plt+0x836a60> │ │ │ │ + ldr r7, [pc, #36] @ 848a20 <__cxa_atexit@plt+0x836a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 848a14 <__cxa_atexit@plt+0x836a64> │ │ │ │ + ldr r8, [pc, #32] @ 848a24 <__cxa_atexit@plt+0x836a74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq pc, #16, 24 @ 0x1000 │ │ │ │ - cmpeq pc, #208, 4 │ │ │ │ - movteq r0, #5180 @ 0x143c │ │ │ │ + cmpeq pc, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq pc, #0, 24 │ │ │ │ + cmpeq pc, #192, 4 │ │ │ │ + movteq r0, #5164 @ 0x142c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848ab4 <__cxa_atexit@plt+0x836b04> │ │ │ │ + bcc 848ac4 <__cxa_atexit@plt+0x836b14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848aac <__cxa_atexit@plt+0x836afc> │ │ │ │ - ldr r3, [pc, #116] @ 848abc <__cxa_atexit@plt+0x836b0c> │ │ │ │ + bhi 848abc <__cxa_atexit@plt+0x836b0c> │ │ │ │ + ldr r3, [pc, #116] @ 848acc <__cxa_atexit@plt+0x836b1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #80] @ 848ac0 <__cxa_atexit@plt+0x836b10> │ │ │ │ + ldr r9, [pc, #80] @ 848ad0 <__cxa_atexit@plt+0x836b20> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 848ac4 <__cxa_atexit@plt+0x836b14> │ │ │ │ + ldr sl, [pc, #76] @ 848ad4 <__cxa_atexit@plt+0x836b24> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 848ac8 <__cxa_atexit@plt+0x836b18> │ │ │ │ + ldr r7, [pc, #32] @ 848ad8 <__cxa_atexit@plt+0x836b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #244, 2 @ 0x3d │ │ │ │ + cmpeq pc, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ - cmpeq pc, #168, 8 @ 0xa8000000 │ │ │ │ - movteq lr, #1992 @ 0x7c8 │ │ │ │ + cmpeq pc, #152, 8 @ 0x98000000 │ │ │ │ + movteq lr, #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848b04 <__cxa_atexit@plt+0x836b54> │ │ │ │ - ldr r3, [pc, #32] @ 848b0c <__cxa_atexit@plt+0x836b5c> │ │ │ │ + bcc 848b14 <__cxa_atexit@plt+0x836b64> │ │ │ │ + ldr r3, [pc, #32] @ 848b1c <__cxa_atexit@plt+0x836b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 848b10 <__cxa_atexit@plt+0x836b60> │ │ │ │ + ldr r7, [pc, #16] @ 848b20 <__cxa_atexit@plt+0x836b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 2 │ │ │ │ - cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ - movteq r0, #4948 @ 0x1354 │ │ │ │ + cmpeq pc, #64, 2 │ │ │ │ + cmpeq pc, #68, 8 @ 0x44000000 │ │ │ │ + movteq r0, #4932 @ 0x1344 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848bb8 <__cxa_atexit@plt+0x836c08> │ │ │ │ + bcc 848bc8 <__cxa_atexit@plt+0x836c18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848bb0 <__cxa_atexit@plt+0x836c00> │ │ │ │ - ldr r3, [pc, #124] @ 848bc0 <__cxa_atexit@plt+0x836c10> │ │ │ │ + bhi 848bc0 <__cxa_atexit@plt+0x836c10> │ │ │ │ + ldr r3, [pc, #124] @ 848bd0 <__cxa_atexit@plt+0x836c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #80] @ 848bc4 <__cxa_atexit@plt+0x836c14> │ │ │ │ + ldr r7, [pc, #80] @ 848bd4 <__cxa_atexit@plt+0x836c24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #76] @ 848bc8 <__cxa_atexit@plt+0x836c18> │ │ │ │ + ldr sl, [pc, #76] @ 848bd8 <__cxa_atexit@plt+0x836c28> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 848bcc <__cxa_atexit@plt+0x836c1c> │ │ │ │ + ldr r7, [pc, #32] @ 848bdc <__cxa_atexit@plt+0x836c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #248 @ 0xf8 │ │ │ │ + cmpeq pc, #232 @ 0xe8 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmpeq pc, #224, 2 @ 0x38 │ │ │ │ - movteq lr, #1732 @ 0x6c4 │ │ │ │ + cmpeq pc, #208, 2 @ 0x34 │ │ │ │ + movteq lr, #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848c08 <__cxa_atexit@plt+0x836c58> │ │ │ │ - ldr r3, [pc, #32] @ 848c10 <__cxa_atexit@plt+0x836c60> │ │ │ │ + bcc 848c18 <__cxa_atexit@plt+0x836c68> │ │ │ │ + ldr r3, [pc, #32] @ 848c20 <__cxa_atexit@plt+0x836c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 848c14 <__cxa_atexit@plt+0x836c64> │ │ │ │ + ldr r7, [pc, #16] @ 848c24 <__cxa_atexit@plt+0x836c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #76 @ 0x4c │ │ │ │ - cmpeq pc, #80, 6 @ 0x40000001 │ │ │ │ - movteq r0, #4688 @ 0x1250 │ │ │ │ + cmpeq pc, #60 @ 0x3c │ │ │ │ + cmpeq pc, #64, 6 │ │ │ │ + movteq r0, #4672 @ 0x1240 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848cc4 <__cxa_atexit@plt+0x836d14> │ │ │ │ + bcc 848cd4 <__cxa_atexit@plt+0x836d24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848cbc <__cxa_atexit@plt+0x836d0c> │ │ │ │ - ldr r3, [pc, #132] @ 848ccc <__cxa_atexit@plt+0x836d1c> │ │ │ │ + bhi 848ccc <__cxa_atexit@plt+0x836d1c> │ │ │ │ + ldr r3, [pc, #132] @ 848cdc <__cxa_atexit@plt+0x836d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #84] @ 848cd0 <__cxa_atexit@plt+0x836d20> │ │ │ │ + ldr r7, [pc, #84] @ 848ce0 <__cxa_atexit@plt+0x836d30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #80] @ 848cd4 <__cxa_atexit@plt+0x836d24> │ │ │ │ + ldr sl, [pc, #80] @ 848ce4 <__cxa_atexit@plt+0x836d34> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 848cd8 <__cxa_atexit@plt+0x836d28> │ │ │ │ + ldr r7, [pc, #32] @ 848ce8 <__cxa_atexit@plt+0x836d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq pc, #228, 30 @ 0x390 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmpeq pc, #212 @ 0xd4 │ │ │ │ - movteq r0, #4348 @ 0x10fc │ │ │ │ + cmpeq pc, #196 @ 0xc4 │ │ │ │ + movteq r0, #4332 @ 0x10ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848d18 <__cxa_atexit@plt+0x836d68> │ │ │ │ - ldr r3, [pc, #36] @ 848d20 <__cxa_atexit@plt+0x836d70> │ │ │ │ + bcc 848d28 <__cxa_atexit@plt+0x836d78> │ │ │ │ + ldr r3, [pc, #36] @ 848d30 <__cxa_atexit@plt+0x836d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 848d24 <__cxa_atexit@plt+0x836d74> │ │ │ │ + ldr r7, [pc, #16] @ 848d34 <__cxa_atexit@plt+0x836d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #64, 30 @ 0x100 │ │ │ │ - cmpeq pc, #44, 22 @ 0xb000 │ │ │ │ - movteq r0, #4284 @ 0x10bc │ │ │ │ + cmpeq pc, #48, 30 @ 0xc0 │ │ │ │ + cmpeq pc, #28, 22 @ 0x7000 │ │ │ │ + movteq r0, #4268 @ 0x10ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848d90 <__cxa_atexit@plt+0x836de0> │ │ │ │ + bcc 848da0 <__cxa_atexit@plt+0x836df0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848d88 <__cxa_atexit@plt+0x836dd8> │ │ │ │ - ldr r3, [pc, #64] @ 848d98 <__cxa_atexit@plt+0x836de8> │ │ │ │ + bhi 848d98 <__cxa_atexit@plt+0x836de8> │ │ │ │ + ldr r3, [pc, #64] @ 848da8 <__cxa_atexit@plt+0x836df8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 848d9c <__cxa_atexit@plt+0x836dec> │ │ │ │ + ldr r2, [pc, #44] @ 848dac <__cxa_atexit@plt+0x836dfc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 848da0 <__cxa_atexit@plt+0x836df0> │ │ │ │ + ldr r7, [pc, #28] @ 848db0 <__cxa_atexit@plt+0x836e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 28 @ 0xe40 │ │ │ │ + cmpeq pc, #212, 28 @ 0xd40 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq pc, #208, 2 @ 0x34 │ │ │ │ - movteq r0, #4308 @ 0x10d4 │ │ │ │ + cmpeq pc, #192, 2 @ 0x30 │ │ │ │ + movteq r0, #4292 @ 0x10c4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848e50 <__cxa_atexit@plt+0x836ea0> │ │ │ │ + bcc 848e60 <__cxa_atexit@plt+0x836eb0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848e48 <__cxa_atexit@plt+0x836e98> │ │ │ │ - ldr r3, [pc, #132] @ 848e58 <__cxa_atexit@plt+0x836ea8> │ │ │ │ + bhi 848e58 <__cxa_atexit@plt+0x836ea8> │ │ │ │ + ldr r3, [pc, #132] @ 848e68 <__cxa_atexit@plt+0x836eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #88] @ 848e5c <__cxa_atexit@plt+0x836eac> │ │ │ │ + ldr ip, [pc, #88] @ 848e6c <__cxa_atexit@plt+0x836ebc> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str ip, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #40] @ 848e60 <__cxa_atexit@plt+0x836eb0> │ │ │ │ + ldr r7, [pc, #40] @ 848e70 <__cxa_atexit@plt+0x836ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 848e64 <__cxa_atexit@plt+0x836eb4> │ │ │ │ + ldr r7, [pc, #32] @ 848e74 <__cxa_atexit@plt+0x836ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #104, 28 @ 0x680 │ │ │ │ + cmpeq pc, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmpeq pc, #72, 30 @ 0x120 │ │ │ │ - movteq lr, #1068 @ 0x42c │ │ │ │ + cmpeq pc, #56, 30 @ 0xe0 │ │ │ │ + movteq lr, #1052 @ 0x41c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848ea0 <__cxa_atexit@plt+0x836ef0> │ │ │ │ - ldr r3, [pc, #32] @ 848ea8 <__cxa_atexit@plt+0x836ef8> │ │ │ │ + bcc 848eb0 <__cxa_atexit@plt+0x836f00> │ │ │ │ + ldr r3, [pc, #32] @ 848eb8 <__cxa_atexit@plt+0x836f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 848eac <__cxa_atexit@plt+0x836efc> │ │ │ │ + ldr r7, [pc, #16] @ 848ebc <__cxa_atexit@plt+0x836f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 26 @ 0x2d00 │ │ │ │ - cmpeq pc, #184 @ 0xb8 │ │ │ │ - movteq pc, #4040 @ 0xfc8 @ │ │ │ │ + cmpeq pc, #164, 26 @ 0x2900 │ │ │ │ + cmpeq pc, #168 @ 0xa8 │ │ │ │ + movteq pc, #4024 @ 0xfb8 @ │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848f5c <__cxa_atexit@plt+0x836fac> │ │ │ │ + bcc 848f6c <__cxa_atexit@plt+0x836fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 848f54 <__cxa_atexit@plt+0x836fa4> │ │ │ │ - ldr r3, [pc, #132] @ 848f64 <__cxa_atexit@plt+0x836fb4> │ │ │ │ + bhi 848f64 <__cxa_atexit@plt+0x836fb4> │ │ │ │ + ldr r3, [pc, #132] @ 848f74 <__cxa_atexit@plt+0x836fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [r7, #44] @ 0x2c │ │ │ │ str r7, [r6] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 848f68 <__cxa_atexit@plt+0x836fb8> │ │ │ │ + ldr r0, [pc, #80] @ 848f78 <__cxa_atexit@plt+0x836fc8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #76] @ 848f6c <__cxa_atexit@plt+0x836fbc> │ │ │ │ + ldr r7, [pc, #76] @ 848f7c <__cxa_atexit@plt+0x836fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 848f70 <__cxa_atexit@plt+0x836fc0> │ │ │ │ + ldr r7, [pc, #32] @ 848f80 <__cxa_atexit@plt+0x836fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92, 26 @ 0x1700 │ │ │ │ + cmpeq pc, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmpeq pc, #60, 28 @ 0x3c0 │ │ │ │ - movteq pc, #3624 @ 0xe28 @ │ │ │ │ + cmpeq pc, #44, 28 @ 0x2c0 │ │ │ │ + movteq pc, #3608 @ 0xe18 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 848fac <__cxa_atexit@plt+0x836ffc> │ │ │ │ - ldr r3, [pc, #32] @ 848fb4 <__cxa_atexit@plt+0x837004> │ │ │ │ + bcc 848fbc <__cxa_atexit@plt+0x83700c> │ │ │ │ + ldr r3, [pc, #32] @ 848fc4 <__cxa_atexit@plt+0x837014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 848fb8 <__cxa_atexit@plt+0x837008> │ │ │ │ + ldr r7, [pc, #16] @ 848fc8 <__cxa_atexit@plt+0x837018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 24 @ 0xa800 │ │ │ │ - cmpeq pc, #224, 6 @ 0x80000003 │ │ │ │ - movteq pc, #3564 @ 0xdec @ │ │ │ │ + cmpeq pc, #152, 24 @ 0x9800 │ │ │ │ + cmpeq pc, #208, 6 @ 0x40000003 │ │ │ │ + movteq pc, #3548 @ 0xddc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849024 <__cxa_atexit@plt+0x837074> │ │ │ │ + bcc 849034 <__cxa_atexit@plt+0x837084> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84901c <__cxa_atexit@plt+0x83706c> │ │ │ │ - ldr r3, [pc, #64] @ 84902c <__cxa_atexit@plt+0x83707c> │ │ │ │ + bhi 84902c <__cxa_atexit@plt+0x83707c> │ │ │ │ + ldr r3, [pc, #64] @ 84903c <__cxa_atexit@plt+0x83708c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 849030 <__cxa_atexit@plt+0x837080> │ │ │ │ + ldr r3, [pc, #44] @ 849040 <__cxa_atexit@plt+0x837090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 849034 <__cxa_atexit@plt+0x837084> │ │ │ │ + ldr r7, [pc, #28] @ 849044 <__cxa_atexit@plt+0x837094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 24 @ 0x5000 │ │ │ │ + cmpeq pc, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #116, 26 @ 0x1d00 │ │ │ │ - movteq pc, #3416 @ 0xd58 @ │ │ │ │ + cmpeq pc, #100, 26 @ 0x1900 │ │ │ │ + movteq pc, #3400 @ 0xd48 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849074 <__cxa_atexit@plt+0x8370c4> │ │ │ │ - ldr r3, [pc, #36] @ 84907c <__cxa_atexit@plt+0x8370cc> │ │ │ │ + bcc 849084 <__cxa_atexit@plt+0x8370d4> │ │ │ │ + ldr r3, [pc, #36] @ 84908c <__cxa_atexit@plt+0x8370dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 849080 <__cxa_atexit@plt+0x8370d0> │ │ │ │ + ldr r7, [pc, #16] @ 849090 <__cxa_atexit@plt+0x8370e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 22 @ 0x39000 │ │ │ │ - cmpeq pc, #212, 14 @ 0x3500000 │ │ │ │ - movteq pc, #3380 @ 0xd34 @ │ │ │ │ + cmpeq pc, #212, 22 @ 0x35000 │ │ │ │ + cmpeq pc, #196, 14 @ 0x3100000 │ │ │ │ + movteq pc, #3364 @ 0xd24 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84910c <__cxa_atexit@plt+0x83715c> │ │ │ │ + bcc 84911c <__cxa_atexit@plt+0x83716c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849104 <__cxa_atexit@plt+0x837154> │ │ │ │ - ldr lr, [pc, #96] @ 849114 <__cxa_atexit@plt+0x837164> │ │ │ │ + bhi 849114 <__cxa_atexit@plt+0x837164> │ │ │ │ + ldr lr, [pc, #96] @ 849124 <__cxa_atexit@plt+0x837174> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 849118 <__cxa_atexit@plt+0x837168> │ │ │ │ + ldr r2, [pc, #92] @ 849128 <__cxa_atexit@plt+0x837178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #64] @ 84911c <__cxa_atexit@plt+0x83716c> │ │ │ │ + ldr r3, [pc, #64] @ 84912c <__cxa_atexit@plt+0x83717c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 849120 <__cxa_atexit@plt+0x837170> │ │ │ │ + ldr r7, [pc, #32] @ 849130 <__cxa_atexit@plt+0x837180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq pc, #128, 22 @ 0x20000 │ │ │ │ + cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, #140, 24 @ 0x8c00 │ │ │ │ - movteq lr, #368 @ 0x170 │ │ │ │ + cmpeq pc, #124, 24 @ 0x7c00 │ │ │ │ + movteq lr, #352 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84915c <__cxa_atexit@plt+0x8371ac> │ │ │ │ - ldr r3, [pc, #32] @ 849164 <__cxa_atexit@plt+0x8371b4> │ │ │ │ + bcc 84916c <__cxa_atexit@plt+0x8371bc> │ │ │ │ + ldr r3, [pc, #32] @ 849174 <__cxa_atexit@plt+0x8371c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 849168 <__cxa_atexit@plt+0x8371b8> │ │ │ │ + ldr r7, [pc, #16] @ 849178 <__cxa_atexit@plt+0x8371c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #248, 20 @ 0xf8000 │ │ │ │ - cmpeq pc, #252, 26 @ 0x3f00 │ │ │ │ - movteq pc, #3164 @ 0xc5c @ │ │ │ │ + cmpeq pc, #232, 20 @ 0xe8000 │ │ │ │ + cmpeq pc, #236, 26 @ 0x3b00 │ │ │ │ + movteq pc, #3148 @ 0xc4c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849200 <__cxa_atexit@plt+0x837250> │ │ │ │ + bcc 849210 <__cxa_atexit@plt+0x837260> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8491f8 <__cxa_atexit@plt+0x837248> │ │ │ │ - ldr r3, [pc, #108] @ 849208 <__cxa_atexit@plt+0x837258> │ │ │ │ + bhi 849208 <__cxa_atexit@plt+0x837258> │ │ │ │ + ldr r3, [pc, #108] @ 849218 <__cxa_atexit@plt+0x837268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 84920c <__cxa_atexit@plt+0x83725c> │ │ │ │ + ldr lr, [pc, #76] @ 84921c <__cxa_atexit@plt+0x83726c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 849210 <__cxa_atexit@plt+0x837260> │ │ │ │ + ldr r7, [pc, #68] @ 849220 <__cxa_atexit@plt+0x837270> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 849214 <__cxa_atexit@plt+0x837264> │ │ │ │ + ldr r7, [pc, #32] @ 849224 <__cxa_atexit@plt+0x837274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq pc, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq pc, #152, 22 @ 0x26000 │ │ │ │ + cmpeq pc, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849280 <__cxa_atexit@plt+0x8372d0> │ │ │ │ + bcc 849290 <__cxa_atexit@plt+0x8372e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849278 <__cxa_atexit@plt+0x8372c8> │ │ │ │ - ldr r3, [pc, #68] @ 849288 <__cxa_atexit@plt+0x8372d8> │ │ │ │ + bhi 849288 <__cxa_atexit@plt+0x8372d8> │ │ │ │ + ldr r3, [pc, #68] @ 849298 <__cxa_atexit@plt+0x8372e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 84928c <__cxa_atexit@plt+0x8372dc> │ │ │ │ + ldr r1, [pc, #48] @ 84929c <__cxa_atexit@plt+0x8372ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r2, [pc, #40] @ 849290 <__cxa_atexit@plt+0x8372e0> │ │ │ │ + ldr r2, [pc, #40] @ 8492a0 <__cxa_atexit@plt+0x8372f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #248, 18 @ 0x3e0000 │ │ │ │ - cmpeq pc, #132, 24 @ 0x8400 │ │ │ │ - cmpeq pc, #252, 18 @ 0x3f0000 │ │ │ │ - movteq pc, #1784 @ 0x6f8 @ │ │ │ │ + cmpeq pc, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq pc, #116, 24 @ 0x7400 │ │ │ │ + cmpeq pc, #236, 18 @ 0x3b0000 │ │ │ │ + movteq pc, #1768 @ 0x6e8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84930c <__cxa_atexit@plt+0x83735c> │ │ │ │ + bcc 84931c <__cxa_atexit@plt+0x83736c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849304 <__cxa_atexit@plt+0x837354> │ │ │ │ - ldr r3, [pc, #80] @ 849314 <__cxa_atexit@plt+0x837364> │ │ │ │ + bhi 849314 <__cxa_atexit@plt+0x837364> │ │ │ │ + ldr r3, [pc, #80] @ 849324 <__cxa_atexit@plt+0x837374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 849318 <__cxa_atexit@plt+0x837368> │ │ │ │ + ldr r7, [pc, #52] @ 849328 <__cxa_atexit@plt+0x837378> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 84931c <__cxa_atexit@plt+0x83736c> │ │ │ │ + ldr r7, [pc, #28] @ 84932c <__cxa_atexit@plt+0x83737c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq pc, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #140, 20 @ 0x8c000 │ │ │ │ - movteq pc, #2640 @ 0xa50 @ │ │ │ │ + cmpeq pc, #124, 20 @ 0x7c000 │ │ │ │ + movteq pc, #2624 @ 0xa40 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849360 <__cxa_atexit@plt+0x8373b0> │ │ │ │ - ldr r3, [pc, #40] @ 849368 <__cxa_atexit@plt+0x8373b8> │ │ │ │ + bcc 849370 <__cxa_atexit@plt+0x8373c0> │ │ │ │ + ldr r3, [pc, #40] @ 849378 <__cxa_atexit@plt+0x8373c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 84936c <__cxa_atexit@plt+0x8373bc> │ │ │ │ + ldr r2, [pc, #36] @ 84937c <__cxa_atexit@plt+0x8373cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #20] @ 849370 <__cxa_atexit@plt+0x8373c0> │ │ │ │ + ldr r7, [pc, #20] @ 849380 <__cxa_atexit@plt+0x8373d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, #244, 16 @ 0xf40000 │ │ │ │ - cmpeq pc, #172, 14 @ 0x2b00000 │ │ │ │ - movteq sp, #3228 @ 0xc9c │ │ │ │ + cmpeq pc, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq pc, #156, 14 @ 0x2700000 │ │ │ │ + movteq sp, #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8493b8 <__cxa_atexit@plt+0x837408> │ │ │ │ - ldr r3, [pc, #60] @ 8493d0 <__cxa_atexit@plt+0x837420> │ │ │ │ + bne 8493c8 <__cxa_atexit@plt+0x837418> │ │ │ │ + ldr r3, [pc, #60] @ 8493e0 <__cxa_atexit@plt+0x837430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #44] @ 8493d4 <__cxa_atexit@plt+0x837424> │ │ │ │ + ldr r3, [pc, #44] @ 8493e4 <__cxa_atexit@plt+0x837434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #36] @ 8493d8 <__cxa_atexit@plt+0x837428> │ │ │ │ + ldr r8, [pc, #36] @ 8493e8 <__cxa_atexit@plt+0x837438> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ - ldr r7, [pc, #12] @ 8493cc <__cxa_atexit@plt+0x83741c> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ + ldr r7, [pc, #12] @ 8493dc <__cxa_atexit@plt+0x83742c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #124, 18 @ 0x1f0000 │ │ │ │ - cmpeq pc, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq pc, #188, 16 @ 0xbc0000 │ │ │ │ - cmpeq pc, #240, 18 @ 0x3c0000 │ │ │ │ - movteq pc, #2468 @ 0x9a4 @ │ │ │ │ + cmpeq pc, #108, 18 @ 0x1b0000 │ │ │ │ + cmpeq pc, #164, 18 @ 0x290000 │ │ │ │ + cmpeq pc, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ + movteq pc, #2452 @ 0x994 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849470 <__cxa_atexit@plt+0x8374c0> │ │ │ │ + bcc 849480 <__cxa_atexit@plt+0x8374d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849468 <__cxa_atexit@plt+0x8374b8> │ │ │ │ - ldr r3, [pc, #108] @ 849478 <__cxa_atexit@plt+0x8374c8> │ │ │ │ + bhi 849478 <__cxa_atexit@plt+0x8374c8> │ │ │ │ + ldr r3, [pc, #108] @ 849488 <__cxa_atexit@plt+0x8374d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 84947c <__cxa_atexit@plt+0x8374cc> │ │ │ │ + ldr lr, [pc, #76] @ 84948c <__cxa_atexit@plt+0x8374dc> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 849480 <__cxa_atexit@plt+0x8374d0> │ │ │ │ + ldr r7, [pc, #68] @ 849490 <__cxa_atexit@plt+0x8374e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 849484 <__cxa_atexit@plt+0x8374d4> │ │ │ │ + ldr r7, [pc, #32] @ 849494 <__cxa_atexit@plt+0x8374e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 16 @ 0x300000 │ │ │ │ + cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmpeq pc, #40, 18 @ 0xa0000 │ │ │ │ - movteq pc, #2128 @ 0x850 @ │ │ │ │ + cmpeq pc, #24, 18 @ 0x60000 │ │ │ │ + movteq pc, #2112 @ 0x840 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8494c0 <__cxa_atexit@plt+0x837510> │ │ │ │ - ldr r3, [pc, #32] @ 8494c8 <__cxa_atexit@plt+0x837518> │ │ │ │ + bcc 8494d0 <__cxa_atexit@plt+0x837520> │ │ │ │ + ldr r3, [pc, #32] @ 8494d8 <__cxa_atexit@plt+0x837528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8494cc <__cxa_atexit@plt+0x83751c> │ │ │ │ + ldr r7, [pc, #16] @ 8494dc <__cxa_atexit@plt+0x83752c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #148, 14 @ 0x2500000 │ │ │ │ - cmpeq pc, #140, 6 @ 0x30000002 │ │ │ │ - movteq pc, #2040 @ 0x7f8 @ │ │ │ │ + cmpeq pc, #132, 14 @ 0x2100000 │ │ │ │ + cmpeq pc, #124, 6 @ 0xf0000001 │ │ │ │ + movteq pc, #2024 @ 0x7e8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849514 <__cxa_atexit@plt+0x837564> │ │ │ │ - ldr r3, [pc, #44] @ 84951c <__cxa_atexit@plt+0x83756c> │ │ │ │ + bcc 849524 <__cxa_atexit@plt+0x837574> │ │ │ │ + ldr r3, [pc, #44] @ 84952c <__cxa_atexit@plt+0x83757c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 849520 <__cxa_atexit@plt+0x837570> │ │ │ │ + ldr r3, [pc, #32] @ 849530 <__cxa_atexit@plt+0x837580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 849524 <__cxa_atexit@plt+0x837574> │ │ │ │ + ldr r8, [pc, #24] @ 849534 <__cxa_atexit@plt+0x837584> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #76, 14 @ 0x1300000 │ │ │ │ - cmpeq pc, #76, 6 @ 0x30000001 │ │ │ │ - cmpeq pc, #84, 2 │ │ │ │ - movteq pc, #2004 @ 0x7d4 @ │ │ │ │ + cmpeq pc, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq pc, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq pc, #68, 2 │ │ │ │ + movteq pc, #1988 @ 0x7c4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849594 <__cxa_atexit@plt+0x8375e4> │ │ │ │ - ldr r3, [pc, #84] @ 84959c <__cxa_atexit@plt+0x8375ec> │ │ │ │ + bcc 8495a4 <__cxa_atexit@plt+0x8375f4> │ │ │ │ + ldr r3, [pc, #84] @ 8495ac <__cxa_atexit@plt+0x8375fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8495a0 <__cxa_atexit@plt+0x8375f0> │ │ │ │ + ldr r2, [pc, #80] @ 8495b0 <__cxa_atexit@plt+0x837600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 8495a4 <__cxa_atexit@plt+0x8375f4> │ │ │ │ + ldr r0, [pc, #64] @ 8495b4 <__cxa_atexit@plt+0x837604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #56] @ 8495a8 <__cxa_atexit@plt+0x8375f8> │ │ │ │ + ldr r0, [pc, #56] @ 8495b8 <__cxa_atexit@plt+0x837608> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r8, [pc, #28] @ 8495ac <__cxa_atexit@plt+0x8375fc> │ │ │ │ + ldr r8, [pc, #28] @ 8495bc <__cxa_atexit@plt+0x83760c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq pc, #236, 12 @ 0xec00000 │ │ │ │ - cmpeq pc, #0, 14 │ │ │ │ - cmpeq pc, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq pc, #248, 14 @ 0x3e00000 │ │ │ │ - movteq pc, #1844 @ 0x734 @ │ │ │ │ + cmpeq pc, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq pc, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq pc, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq pc, #232, 14 @ 0x3a00000 │ │ │ │ + movteq pc, #1828 @ 0x724 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8495d8 <__cxa_atexit@plt+0x837628> │ │ │ │ + bne 8495e8 <__cxa_atexit@plt+0x837638> │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #96] @ 849634 <__cxa_atexit@plt+0x837684> │ │ │ │ + ldr r8, [pc, #96] @ 849644 <__cxa_atexit@plt+0x837694> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7eac <__cxa_atexit@plt+0xba5efc> │ │ │ │ + b bb7ebc <__cxa_atexit@plt+0xba5f0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849628 <__cxa_atexit@plt+0x837678> │ │ │ │ + bhi 849638 <__cxa_atexit@plt+0x837688> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #64] @ 849638 <__cxa_atexit@plt+0x837688> │ │ │ │ + ldr r2, [pc, #64] @ 849648 <__cxa_atexit@plt+0x837698> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 84963c <__cxa_atexit@plt+0x83768c> │ │ │ │ + ldr r1, [pc, #60] @ 84964c <__cxa_atexit@plt+0x83769c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #28] @ 849640 <__cxa_atexit@plt+0x837690> │ │ │ │ + ldr r7, [pc, #28] @ 849650 <__cxa_atexit@plt+0x8376a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #124, 4 @ 0xc0000007 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #108, 4 @ 0xc0000006 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmpeq pc, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq pc, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849670 <__cxa_atexit@plt+0x8376c0> │ │ │ │ - ldr r3, [pc, #24] @ 849678 <__cxa_atexit@plt+0x8376c8> │ │ │ │ + bcc 849680 <__cxa_atexit@plt+0x8376d0> │ │ │ │ + ldr r3, [pc, #24] @ 849688 <__cxa_atexit@plt+0x8376d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 10 @ 0x37000000 │ │ │ │ - movteq pc, #1676 @ 0x68c @ │ │ │ │ + cmpeq pc, #204, 10 @ 0x33000000 │ │ │ │ + movteq pc, #1660 @ 0x67c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8496dc <__cxa_atexit@plt+0x83772c> │ │ │ │ - ldr r3, [pc, #72] @ 8496ec <__cxa_atexit@plt+0x83773c> │ │ │ │ + bhi 8496ec <__cxa_atexit@plt+0x83773c> │ │ │ │ + ldr r3, [pc, #72] @ 8496fc <__cxa_atexit@plt+0x83774c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 8496f0 <__cxa_atexit@plt+0x837740> │ │ │ │ + ldr r1, [pc, #60] @ 849700 <__cxa_atexit@plt+0x837750> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 8496f4 <__cxa_atexit@plt+0x837744> │ │ │ │ + ldr r7, [pc, #28] @ 849704 <__cxa_atexit@plt+0x837754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq pc, #200, 16 @ 0xc80000 │ │ │ │ - movteq pc, #1552 @ 0x610 @ │ │ │ │ + cmpeq pc, #184, 16 @ 0xb80000 │ │ │ │ + movteq pc, #1536 @ 0x600 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849760 <__cxa_atexit@plt+0x8377b0> │ │ │ │ + bcc 849770 <__cxa_atexit@plt+0x8377c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849758 <__cxa_atexit@plt+0x8377a8> │ │ │ │ - ldr r2, [pc, #60] @ 849768 <__cxa_atexit@plt+0x8377b8> │ │ │ │ + bhi 849768 <__cxa_atexit@plt+0x8377b8> │ │ │ │ + ldr r2, [pc, #60] @ 849778 <__cxa_atexit@plt+0x8377c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ stmdb r6, {r2, r8} │ │ │ │ str r3, [r6] │ │ │ │ - ldr r2, [pc, #44] @ 84976c <__cxa_atexit@plt+0x8377bc> │ │ │ │ + ldr r2, [pc, #44] @ 84977c <__cxa_atexit@plt+0x8377cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #7 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq pc, #36, 10 @ 0x9000000 │ │ │ │ - movteq sp, #276 @ 0x114 │ │ │ │ + cmpeq pc, #20, 10 @ 0x5000000 │ │ │ │ + movteq sp, #260 @ 0x104 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8497ac <__cxa_atexit@plt+0x8377fc> │ │ │ │ - ldr r3, [pc, #36] @ 8497b4 <__cxa_atexit@plt+0x837804> │ │ │ │ + bcc 8497bc <__cxa_atexit@plt+0x83780c> │ │ │ │ + ldr r3, [pc, #36] @ 8497c4 <__cxa_atexit@plt+0x837814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8497b8 <__cxa_atexit@plt+0x837808> │ │ │ │ + ldr r7, [pc, #16] @ 8497c8 <__cxa_atexit@plt+0x837818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 8 @ 0xac000000 │ │ │ │ - cmpeq pc, #112, 18 @ 0x1c0000 │ │ │ │ - movteq sp, #208 @ 0xd0 │ │ │ │ + cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq pc, #96, 18 @ 0x180000 │ │ │ │ + movteq sp, #192 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849838 <__cxa_atexit@plt+0x837888> │ │ │ │ + bcc 849848 <__cxa_atexit@plt+0x837898> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849830 <__cxa_atexit@plt+0x837880> │ │ │ │ + bhi 849840 <__cxa_atexit@plt+0x837890> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #76] @ 849840 <__cxa_atexit@plt+0x837890> │ │ │ │ + ldr r2, [pc, #76] @ 849850 <__cxa_atexit@plt+0x8378a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 849844 <__cxa_atexit@plt+0x837894> │ │ │ │ + ldr r3, [pc, #64] @ 849854 <__cxa_atexit@plt+0x8378a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 849848 <__cxa_atexit@plt+0x837898> │ │ │ │ + ldr r3, [pc, #56] @ 849858 <__cxa_atexit@plt+0x8378a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 84984c <__cxa_atexit@plt+0x83789c> │ │ │ │ + ldr r8, [pc, #32] @ 84985c <__cxa_atexit@plt+0x8378ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq pc, #96, 8 @ 0x60000000 │ │ │ │ - cmpeq pc, #56, 10 @ 0xe000000 │ │ │ │ - cmpeq pc, #120, 10 @ 0x1e000000 │ │ │ │ - movteq pc, #1116 @ 0x45c @ │ │ │ │ + cmpeq pc, #80, 8 @ 0x50000000 │ │ │ │ + cmpeq pc, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq pc, #104, 10 @ 0x1a000000 │ │ │ │ + movteq pc, #1100 @ 0x44c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849884 <__cxa_atexit@plt+0x8378d4> │ │ │ │ - ldr r3, [pc, #28] @ 84988c <__cxa_atexit@plt+0x8378dc> │ │ │ │ + bcc 849894 <__cxa_atexit@plt+0x8378e4> │ │ │ │ + ldr r3, [pc, #28] @ 84989c <__cxa_atexit@plt+0x8378ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 849890 <__cxa_atexit@plt+0x8378e0> │ │ │ │ + ldr r8, [pc, #16] @ 8498a0 <__cxa_atexit@plt+0x8378f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7eac <__cxa_atexit@plt+0xba5efc> │ │ │ │ + b bb7ebc <__cxa_atexit@plt+0xba5f0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #204, 6 @ 0x30000003 │ │ │ │ - cmpeq pc, #212, 30 @ 0x350 │ │ │ │ - movteq pc, #1056 @ 0x420 @ │ │ │ │ + cmpeq pc, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq pc, #196, 30 @ 0x310 │ │ │ │ + movteq pc, #1040 @ 0x410 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8498e0 <__cxa_atexit@plt+0x837930> │ │ │ │ - ldr r3, [pc, #48] @ 8498e8 <__cxa_atexit@plt+0x837938> │ │ │ │ + bcc 8498f0 <__cxa_atexit@plt+0x837940> │ │ │ │ + ldr r3, [pc, #48] @ 8498f8 <__cxa_atexit@plt+0x837948> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ - ldr r7, [pc, #16] @ 8498ec <__cxa_atexit@plt+0x83793c> │ │ │ │ + ldr r7, [pc, #16] @ 8498fc <__cxa_atexit@plt+0x83794c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #52, 30 @ 0xd0 │ │ │ │ - movteq pc, #968 @ 0x3c8 @ │ │ │ │ + cmpeq pc, #36, 30 @ 0x90 │ │ │ │ + movteq pc, #952 @ 0x3b8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 849918 <__cxa_atexit@plt+0x837968> │ │ │ │ + bne 849928 <__cxa_atexit@plt+0x837978> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 849940 <__cxa_atexit@plt+0x837990> │ │ │ │ + b 849950 <__cxa_atexit@plt+0x8379a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 84992c <__cxa_atexit@plt+0x83797c> │ │ │ │ + ldr r3, [pc, #8] @ 84993c <__cxa_atexit@plt+0x83798c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq pc, #28, 6 @ 0x70000000 │ │ │ │ - movteq pc, #900 @ 0x384 @ │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq pc, #12, 6 @ 0x30000000 │ │ │ │ + movteq pc, #884 @ 0x374 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84997c <__cxa_atexit@plt+0x8379cc> │ │ │ │ - ldr r3, [pc, #48] @ 849984 <__cxa_atexit@plt+0x8379d4> │ │ │ │ + bcc 84998c <__cxa_atexit@plt+0x8379dc> │ │ │ │ + ldr r3, [pc, #48] @ 849994 <__cxa_atexit@plt+0x8379e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 849970 <__cxa_atexit@plt+0x8379c0> │ │ │ │ + beq 849980 <__cxa_atexit@plt+0x8379d0> │ │ │ │ mov r7, r8 │ │ │ │ - b 849994 <__cxa_atexit@plt+0x8379e4> │ │ │ │ + b 8499a4 <__cxa_atexit@plt+0x8379f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq pc, #816 @ 0x330 @ │ │ │ │ + movteq pc, #800 @ 0x320 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8499f0 <__cxa_atexit@plt+0x837a40> │ │ │ │ + bne 849a00 <__cxa_atexit@plt+0x837a50> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849a20 <__cxa_atexit@plt+0x837a70> │ │ │ │ + bhi 849a30 <__cxa_atexit@plt+0x837a80> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ - ldr r0, [pc, #120] @ 849a40 <__cxa_atexit@plt+0x837a90> │ │ │ │ + ldr r0, [pc, #120] @ 849a50 <__cxa_atexit@plt+0x837aa0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r3, r8} │ │ │ │ str r0, [r6, #-12] │ │ │ │ sub r3, r6, #11 │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #100] @ 849a44 <__cxa_atexit@plt+0x837a94> │ │ │ │ + ldr r3, [pc, #100] @ 849a54 <__cxa_atexit@plt+0x837aa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r6, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849a2c <__cxa_atexit@plt+0x837a7c> │ │ │ │ - ldr r3, [pc, #52] @ 849a38 <__cxa_atexit@plt+0x837a88> │ │ │ │ + bhi 849a3c <__cxa_atexit@plt+0x837a8c> │ │ │ │ + ldr r3, [pc, #52] @ 849a48 <__cxa_atexit@plt+0x837a98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 849a3c <__cxa_atexit@plt+0x837a8c> │ │ │ │ + ldr r2, [pc, #48] @ 849a4c <__cxa_atexit@plt+0x837a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmpeq pc, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq pc, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmpeq pc, #132, 4 @ 0x40000008 │ │ │ │ - movteq pc, #560 @ 0x230 @ │ │ │ │ + cmpeq pc, #116, 4 @ 0x40000007 │ │ │ │ + movteq pc, #544 @ 0x220 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849a90 <__cxa_atexit@plt+0x837ae0> │ │ │ │ - ldr r3, [pc, #48] @ 849a98 <__cxa_atexit@plt+0x837ae8> │ │ │ │ + bcc 849aa0 <__cxa_atexit@plt+0x837af0> │ │ │ │ + ldr r3, [pc, #48] @ 849aa8 <__cxa_atexit@plt+0x837af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 849a9c <__cxa_atexit@plt+0x837aec> │ │ │ │ + ldr r3, [pc, #36] @ 849aac <__cxa_atexit@plt+0x837afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 849aa0 <__cxa_atexit@plt+0x837af0> │ │ │ │ + ldr r8, [pc, #24] @ 849ab0 <__cxa_atexit@plt+0x837b00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #212, 2 @ 0x35 │ │ │ │ - cmpeq pc, #132, 22 @ 0x21000 │ │ │ │ - cmpeq pc, #60, 4 @ 0xc0000003 │ │ │ │ - movteq lr, #112 @ 0x70 │ │ │ │ + cmpeq pc, #196, 2 @ 0x31 │ │ │ │ + cmpeq pc, #116, 22 @ 0x1d000 │ │ │ │ + cmpeq pc, #44, 4 @ 0xc0000002 │ │ │ │ + movteq lr, #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849adc <__cxa_atexit@plt+0x837b2c> │ │ │ │ - ldr r3, [pc, #32] @ 849ae4 <__cxa_atexit@plt+0x837b34> │ │ │ │ + bcc 849aec <__cxa_atexit@plt+0x837b3c> │ │ │ │ + ldr r3, [pc, #32] @ 849af4 <__cxa_atexit@plt+0x837b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 849ae8 <__cxa_atexit@plt+0x837b38> │ │ │ │ + ldr r7, [pc, #16] @ 849af8 <__cxa_atexit@plt+0x837b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #120, 2 │ │ │ │ - cmpeq pc, #144, 20 @ 0x90000 │ │ │ │ - movteq pc, #412 @ 0x19c @ │ │ │ │ + cmpeq pc, #104, 2 │ │ │ │ + cmpeq pc, #128, 20 @ 0x80000 │ │ │ │ + movteq pc, #396 @ 0x18c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849b6c <__cxa_atexit@plt+0x837bbc> │ │ │ │ + bcc 849b7c <__cxa_atexit@plt+0x837bcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849b64 <__cxa_atexit@plt+0x837bb4> │ │ │ │ - ldr r3, [pc, #88] @ 849b74 <__cxa_atexit@plt+0x837bc4> │ │ │ │ + bhi 849b74 <__cxa_atexit@plt+0x837bc4> │ │ │ │ + ldr r3, [pc, #88] @ 849b84 <__cxa_atexit@plt+0x837bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 849b78 <__cxa_atexit@plt+0x837bc8> │ │ │ │ + ldr r2, [pc, #84] @ 849b88 <__cxa_atexit@plt+0x837bd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 849b7c <__cxa_atexit@plt+0x837bcc> │ │ │ │ + ldr r1, [pc, #64] @ 849b8c <__cxa_atexit@plt+0x837bdc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 849b80 <__cxa_atexit@plt+0x837bd0> │ │ │ │ + ldr r7, [pc, #32] @ 849b90 <__cxa_atexit@plt+0x837be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #24, 2 │ │ │ │ + cmpeq pc, #8, 2 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq pc, #240, 6 @ 0xc0000003 │ │ │ │ - movteq pc, #276 @ 0x114 @ │ │ │ │ + cmpeq pc, #224, 6 @ 0x80000003 │ │ │ │ + movteq pc, #260 @ 0x104 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849bd0 <__cxa_atexit@plt+0x837c20> │ │ │ │ - ldr r3, [pc, #48] @ 849bd8 <__cxa_atexit@plt+0x837c28> │ │ │ │ + bcc 849be0 <__cxa_atexit@plt+0x837c30> │ │ │ │ + ldr r3, [pc, #48] @ 849be8 <__cxa_atexit@plt+0x837c38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 849bc4 <__cxa_atexit@plt+0x837c14> │ │ │ │ + beq 849bd4 <__cxa_atexit@plt+0x837c24> │ │ │ │ mov r7, r8 │ │ │ │ - b 849be8 <__cxa_atexit@plt+0x837c38> │ │ │ │ + b 849bf8 <__cxa_atexit@plt+0x837c48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - movteq pc, #192 @ 0xc0 @ │ │ │ │ + movteq pc, #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849c28 <__cxa_atexit@plt+0x837c78> │ │ │ │ + bhi 849c38 <__cxa_atexit@plt+0x837c88> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ - ldr r7, [pc, #40] @ 849c34 <__cxa_atexit@plt+0x837c84> │ │ │ │ + ldr r7, [pc, #40] @ 849c44 <__cxa_atexit@plt+0x837c94> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r2, r3} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #20] @ 849c38 <__cxa_atexit@plt+0x837c88> │ │ │ │ + ldr r7, [pc, #20] @ 849c48 <__cxa_atexit@plt+0x837c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, #104, 2 │ │ │ │ - movteq ip, #3144 @ 0xc48 │ │ │ │ + cmpeq pc, #88, 2 │ │ │ │ + movteq ip, #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849c80 <__cxa_atexit@plt+0x837cd0> │ │ │ │ - ldr r3, [pc, #44] @ 849c88 <__cxa_atexit@plt+0x837cd8> │ │ │ │ + bcc 849c90 <__cxa_atexit@plt+0x837ce0> │ │ │ │ + ldr r3, [pc, #44] @ 849c98 <__cxa_atexit@plt+0x837ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 849c8c <__cxa_atexit@plt+0x837cdc> │ │ │ │ + ldr r3, [pc, #32] @ 849c9c <__cxa_atexit@plt+0x837cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 849c90 <__cxa_atexit@plt+0x837ce0> │ │ │ │ + ldr r7, [pc, #20] @ 849ca0 <__cxa_atexit@plt+0x837cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #224, 30 @ 0x380 │ │ │ │ - cmpeq pc, #4, 10 @ 0x1000000 │ │ │ │ - cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ - movteq ip, #3068 @ 0xbfc │ │ │ │ + cmpeq pc, #208, 30 @ 0x340 │ │ │ │ + cmpeq pc, #244, 8 @ 0xf4000000 │ │ │ │ + cmpeq pc, #140, 8 @ 0x8c000000 │ │ │ │ + movteq ip, #3052 @ 0xbec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849d14 <__cxa_atexit@plt+0x837d64> │ │ │ │ + bcc 849d24 <__cxa_atexit@plt+0x837d74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849d0c <__cxa_atexit@plt+0x837d5c> │ │ │ │ - ldr r3, [pc, #88] @ 849d1c <__cxa_atexit@plt+0x837d6c> │ │ │ │ + bhi 849d1c <__cxa_atexit@plt+0x837d6c> │ │ │ │ + ldr r3, [pc, #88] @ 849d2c <__cxa_atexit@plt+0x837d7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 849d20 <__cxa_atexit@plt+0x837d70> │ │ │ │ + ldr r2, [pc, #76] @ 849d30 <__cxa_atexit@plt+0x837d80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 849d24 <__cxa_atexit@plt+0x837d74> │ │ │ │ + ldr r3, [pc, #68] @ 849d34 <__cxa_atexit@plt+0x837d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 849d28 <__cxa_atexit@plt+0x837d78> │ │ │ │ + ldr r3, [pc, #60] @ 849d38 <__cxa_atexit@plt+0x837d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 849d2c <__cxa_atexit@plt+0x837d7c> │ │ │ │ + ldr r8, [pc, #36] @ 849d3c <__cxa_atexit@plt+0x837d8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq pc, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #132, 30 @ 0x210 │ │ │ │ - cmpeq pc, #92 @ 0x5c │ │ │ │ - cmpeq pc, #156 @ 0x9c │ │ │ │ - movteq lr, #3896 @ 0xf38 │ │ │ │ + cmpeq pc, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq pc, #76 @ 0x4c │ │ │ │ + cmpeq pc, #140 @ 0x8c │ │ │ │ + movteq lr, #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849d98 <__cxa_atexit@plt+0x837de8> │ │ │ │ + bcc 849da8 <__cxa_atexit@plt+0x837df8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849d90 <__cxa_atexit@plt+0x837de0> │ │ │ │ - ldr r3, [pc, #64] @ 849da0 <__cxa_atexit@plt+0x837df0> │ │ │ │ + bhi 849da0 <__cxa_atexit@plt+0x837df0> │ │ │ │ + ldr r3, [pc, #64] @ 849db0 <__cxa_atexit@plt+0x837e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 849da4 <__cxa_atexit@plt+0x837df4> │ │ │ │ + ldr r7, [pc, #44] @ 849db4 <__cxa_atexit@plt+0x837e04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 849da8 <__cxa_atexit@plt+0x837df8> │ │ │ │ + ldr r7, [pc, #28] @ 849db8 <__cxa_atexit@plt+0x837e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq pc, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq pc, #0 │ │ │ │ - movteq sp, #1568 @ 0x620 │ │ │ │ + cmpeq pc, #240, 30 @ 0x3c0 │ │ │ │ + movteq sp, #1552 @ 0x610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849de4 <__cxa_atexit@plt+0x837e34> │ │ │ │ - ldr r3, [pc, #32] @ 849dec <__cxa_atexit@plt+0x837e3c> │ │ │ │ + bcc 849df4 <__cxa_atexit@plt+0x837e44> │ │ │ │ + ldr r3, [pc, #32] @ 849dfc <__cxa_atexit@plt+0x837e4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 849df0 <__cxa_atexit@plt+0x837e40> │ │ │ │ + ldr r7, [pc, #16] @ 849e00 <__cxa_atexit@plt+0x837e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #112, 28 @ 0x700 │ │ │ │ - cmpeq pc, #40, 26 @ 0xa00 │ │ │ │ - movteq lr, #3684 @ 0xe64 │ │ │ │ + cmpeq pc, #96, 28 @ 0x600 │ │ │ │ + cmpeq pc, #24, 26 @ 0x600 │ │ │ │ + movteq lr, #3668 @ 0xe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849e74 <__cxa_atexit@plt+0x837ec4> │ │ │ │ + bcc 849e84 <__cxa_atexit@plt+0x837ed4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 849e6c <__cxa_atexit@plt+0x837ebc> │ │ │ │ - ldr r3, [pc, #88] @ 849e7c <__cxa_atexit@plt+0x837ecc> │ │ │ │ + bhi 849e7c <__cxa_atexit@plt+0x837ecc> │ │ │ │ + ldr r3, [pc, #88] @ 849e8c <__cxa_atexit@plt+0x837edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 849e80 <__cxa_atexit@plt+0x837ed0> │ │ │ │ + ldr r2, [pc, #76] @ 849e90 <__cxa_atexit@plt+0x837ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 849e84 <__cxa_atexit@plt+0x837ed4> │ │ │ │ + ldr r3, [pc, #68] @ 849e94 <__cxa_atexit@plt+0x837ee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 849e88 <__cxa_atexit@plt+0x837ed8> │ │ │ │ + ldr r3, [pc, #60] @ 849e98 <__cxa_atexit@plt+0x837ee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 849e8c <__cxa_atexit@plt+0x837edc> │ │ │ │ + ldr r8, [pc, #36] @ 849e9c <__cxa_atexit@plt+0x837eec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #24, 28 @ 0x180 │ │ │ │ + cmpeq pc, #8, 28 @ 0x80 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq pc, #36, 28 @ 0x240 │ │ │ │ - cmpeq pc, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq pc, #164, 24 @ 0xa400 │ │ │ │ - movteq ip, #1880 @ 0x758 │ │ │ │ + cmpeq pc, #20, 28 @ 0x140 │ │ │ │ + cmpeq pc, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq pc, #148, 24 @ 0x9400 │ │ │ │ + movteq ip, #1864 @ 0x748 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849ec0 <__cxa_atexit@plt+0x837f10> │ │ │ │ - ldr r3, [pc, #24] @ 849ec8 <__cxa_atexit@plt+0x837f18> │ │ │ │ + bcc 849ed0 <__cxa_atexit@plt+0x837f20> │ │ │ │ + ldr r3, [pc, #24] @ 849ed8 <__cxa_atexit@plt+0x837f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 820084 <__cxa_atexit@plt+0x80e0d4> │ │ │ │ + b 820094 <__cxa_atexit@plt+0x80e0e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #140, 26 @ 0x2300 │ │ │ │ - movteq sp, #1580 @ 0x62c │ │ │ │ + cmpeq pc, #124, 26 @ 0x1f00 │ │ │ │ + movteq sp, #1564 @ 0x61c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849f0c <__cxa_atexit@plt+0x837f5c> │ │ │ │ - ldr r3, [pc, #40] @ 849f14 <__cxa_atexit@plt+0x837f64> │ │ │ │ + bcc 849f1c <__cxa_atexit@plt+0x837f6c> │ │ │ │ + ldr r3, [pc, #40] @ 849f24 <__cxa_atexit@plt+0x837f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 849f18 <__cxa_atexit@plt+0x837f68> │ │ │ │ + ldr r3, [pc, #28] @ 849f28 <__cxa_atexit@plt+0x837f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 82f9d0 <__cxa_atexit@plt+0x81da20> │ │ │ │ + b 82f9e0 <__cxa_atexit@plt+0x81da30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 26 @ 0x1400 │ │ │ │ - cmpeq pc, #68, 28 @ 0x440 │ │ │ │ - movteq lr, #2672 @ 0xa70 │ │ │ │ + cmpeq pc, #64, 26 @ 0x1000 │ │ │ │ + cmpeq pc, #52, 28 @ 0x340 │ │ │ │ + movteq lr, #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849f58 <__cxa_atexit@plt+0x837fa8> │ │ │ │ - ldr r3, [pc, #36] @ 849f60 <__cxa_atexit@plt+0x837fb0> │ │ │ │ + bcc 849f68 <__cxa_atexit@plt+0x837fb8> │ │ │ │ + ldr r3, [pc, #36] @ 849f70 <__cxa_atexit@plt+0x837fc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 849f64 <__cxa_atexit@plt+0x837fb4> │ │ │ │ + ldr r7, [pc, #16] @ 849f74 <__cxa_atexit@plt+0x837fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #0, 26 │ │ │ │ - cmpeq pc, #56, 28 @ 0x380 │ │ │ │ - movteq sp, #812 @ 0x32c │ │ │ │ + cmpeq pc, #240, 24 @ 0xf000 │ │ │ │ + cmpeq pc, #40, 28 @ 0x280 │ │ │ │ + movteq sp, #796 @ 0x31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 849fa0 <__cxa_atexit@plt+0x837ff0> │ │ │ │ - ldr r3, [pc, #32] @ 849fa8 <__cxa_atexit@plt+0x837ff8> │ │ │ │ + bcc 849fb0 <__cxa_atexit@plt+0x838000> │ │ │ │ + ldr r3, [pc, #32] @ 849fb8 <__cxa_atexit@plt+0x838008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 849fac <__cxa_atexit@plt+0x837ffc> │ │ │ │ + ldr r7, [pc, #16] @ 849fbc <__cxa_atexit@plt+0x83800c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 24 @ 0xb400 │ │ │ │ - cmpeq pc, #184, 30 @ 0x2e0 │ │ │ │ - movteq lr, #3176 @ 0xc68 │ │ │ │ + cmpeq pc, #164, 24 @ 0xa400 │ │ │ │ + cmpeq pc, #168, 30 @ 0x2a0 │ │ │ │ + movteq lr, #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a034 <__cxa_atexit@plt+0x838084> │ │ │ │ + bcc 84a044 <__cxa_atexit@plt+0x838094> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a02c <__cxa_atexit@plt+0x83807c> │ │ │ │ - ldr r3, [pc, #92] @ 84a03c <__cxa_atexit@plt+0x83808c> │ │ │ │ + bhi 84a03c <__cxa_atexit@plt+0x83808c> │ │ │ │ + ldr r3, [pc, #92] @ 84a04c <__cxa_atexit@plt+0x83809c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84a040 <__cxa_atexit@plt+0x838090> │ │ │ │ + ldr r2, [pc, #88] @ 84a050 <__cxa_atexit@plt+0x8380a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 84a044 <__cxa_atexit@plt+0x838094> │ │ │ │ + ldr r0, [pc, #64] @ 84a054 <__cxa_atexit@plt+0x8380a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 84a048 <__cxa_atexit@plt+0x838098> │ │ │ │ + ldr r7, [pc, #32] @ 84a058 <__cxa_atexit@plt+0x8380a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #84, 24 @ 0x5400 │ │ │ │ + cmpeq pc, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq pc, #40, 30 @ 0xa0 │ │ │ │ - movteq sp, #2616 @ 0xa38 │ │ │ │ + cmpeq pc, #24, 30 @ 0x60 │ │ │ │ + movteq sp, #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a094 <__cxa_atexit@plt+0x8380e4> │ │ │ │ - ldr r3, [pc, #48] @ 84a09c <__cxa_atexit@plt+0x8380ec> │ │ │ │ + bcc 84a0a4 <__cxa_atexit@plt+0x8380f4> │ │ │ │ + ldr r3, [pc, #48] @ 84a0ac <__cxa_atexit@plt+0x8380fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 84a0a0 <__cxa_atexit@plt+0x8380f0> │ │ │ │ + ldr r3, [pc, #24] @ 84a0b0 <__cxa_atexit@plt+0x838100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 836404 <__cxa_atexit@plt+0x824454> │ │ │ │ + b 836414 <__cxa_atexit@plt+0x824464> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #208, 22 @ 0x34000 │ │ │ │ - cmpeq pc, #184, 24 @ 0xb800 │ │ │ │ - movteq lr, #2916 @ 0xb64 │ │ │ │ + cmpeq pc, #192, 22 @ 0x30000 │ │ │ │ + cmpeq pc, #168, 24 @ 0xa800 │ │ │ │ + movteq lr, #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a0ec <__cxa_atexit@plt+0x83813c> │ │ │ │ - ldr r3, [pc, #48] @ 84a0f4 <__cxa_atexit@plt+0x838144> │ │ │ │ + bcc 84a0fc <__cxa_atexit@plt+0x83814c> │ │ │ │ + ldr r3, [pc, #48] @ 84a104 <__cxa_atexit@plt+0x838154> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 84a0f8 <__cxa_atexit@plt+0x838148> │ │ │ │ + ldr r2, [pc, #44] @ 84a108 <__cxa_atexit@plt+0x838158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 84a0fc <__cxa_atexit@plt+0x83814c> │ │ │ │ + ldr r7, [pc, #20] @ 84a10c <__cxa_atexit@plt+0x83815c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ - cmpeq pc, #32, 20 @ 0x20000 │ │ │ │ - movteq lr, #2808 @ 0xaf8 │ │ │ │ + cmpeq pc, #96, 22 @ 0x18000 │ │ │ │ + cmpeq pc, #16, 20 @ 0x10000 │ │ │ │ + movteq lr, #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r2, [pc, #20] @ 84a13c <__cxa_atexit@plt+0x83818c> │ │ │ │ + ldr r2, [pc, #20] @ 84a14c <__cxa_atexit@plt+0x83819c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, #2 │ │ │ │ - ldr r0, [pc, #12] @ 84a140 <__cxa_atexit@plt+0x838190> │ │ │ │ + ldr r0, [pc, #12] @ 84a150 <__cxa_atexit@plt+0x8381a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ moveq r0, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 14 @ 0xc00000 │ │ │ │ - cmpeq pc, #40, 14 @ 0xa00000 │ │ │ │ - movteq lr, #2792 @ 0xae8 │ │ │ │ + cmpeq pc, #32, 14 @ 0x800000 │ │ │ │ + cmpeq pc, #24, 14 @ 0x600000 │ │ │ │ + movteq lr, #2776 @ 0xad8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov ip, r4 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a36c <__cxa_atexit@plt+0x8383bc> │ │ │ │ + bcc 84a37c <__cxa_atexit@plt+0x8383cc> │ │ │ │ ldr r3, [ip, #804] @ 0x324 │ │ │ │ add sl, sl, #224 @ 0xe0 │ │ │ │ cmp sl, r3 │ │ │ │ - bhi 84a364 <__cxa_atexit@plt+0x8383b4> │ │ │ │ - ldr r3, [pc, #512] @ 84a37c <__cxa_atexit@plt+0x8383cc> │ │ │ │ + bhi 84a374 <__cxa_atexit@plt+0x8383c4> │ │ │ │ + ldr r3, [pc, #512] @ 84a38c <__cxa_atexit@plt+0x8383dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r6, [r7, #8] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ @@ -2154631,80 +2154635,80 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ sub lr, sl, #62 @ 0x3e │ │ │ │ str lr, [sl] │ │ │ │ sub r7, sl, #23 │ │ │ │ str r7, [sl, #-4] │ │ │ │ sub r7, sl, #34 @ 0x22 │ │ │ │ str r7, [sl, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #412] @ 84a380 <__cxa_atexit@plt+0x8383d0> │ │ │ │ + ldr r7, [pc, #412] @ 84a390 <__cxa_atexit@plt+0x8383e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [sl, #-32] @ 0xffffffe0 │ │ │ │ sub r7, sl, #134 @ 0x86 │ │ │ │ str r7, [sl, #-56] @ 0xffffffc8 │ │ │ │ sub r7, sl, #79 @ 0x4f │ │ │ │ str r7, [sl, #-60] @ 0xffffffc4 │ │ │ │ sub r7, sl, #190 @ 0xbe │ │ │ │ str r7, [sl, #-128] @ 0xffffff80 │ │ │ │ sub r7, sl, #151 @ 0x97 │ │ │ │ str r7, [sl, #-132] @ 0xffffff7c │ │ │ │ sub r7, sl, #162 @ 0xa2 │ │ │ │ str r7, [sl, #-148] @ 0xffffff6c │ │ │ │ - ldr r7, [pc, #360] @ 84a384 <__cxa_atexit@plt+0x8383d4> │ │ │ │ + ldr r7, [pc, #360] @ 84a394 <__cxa_atexit@plt+0x8383e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [sl, #-160] @ 0xffffff60 │ │ │ │ sub r7, sl, #207 @ 0xcf │ │ │ │ str r7, [sl, #-188] @ 0xffffff44 │ │ │ │ - ldr r7, [pc, #340] @ 84a388 <__cxa_atexit@plt+0x8383d8> │ │ │ │ + ldr r7, [pc, #340] @ 84a398 <__cxa_atexit@plt+0x8383e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [sl, #-8] │ │ │ │ str r7, [sl, #-36] @ 0xffffffdc │ │ │ │ str r7, [sl, #-64] @ 0xffffffc0 │ │ │ │ str r7, [sl, #-136] @ 0xffffff78 │ │ │ │ str r7, [sl, #-164] @ 0xffffff5c │ │ │ │ str r7, [sl, #-192] @ 0xffffff40 │ │ │ │ - ldr r7, [pc, #312] @ 84a38c <__cxa_atexit@plt+0x8383dc> │ │ │ │ + ldr r7, [pc, #312] @ 84a39c <__cxa_atexit@plt+0x8383ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [sl, #-12] │ │ │ │ str r7, [sl, #-140] @ 0xffffff74 │ │ │ │ str r7, [sl, #-196] @ 0xffffff3c │ │ │ │ - ldr r7, [pc, #292] @ 84a390 <__cxa_atexit@plt+0x8383e0> │ │ │ │ + ldr r7, [pc, #292] @ 84a3a0 <__cxa_atexit@plt+0x8383f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [sl, #-28] @ 0xffffffe4 │ │ │ │ str r7, [sl, #-156] @ 0xffffff64 │ │ │ │ str r7, [sl, #-184] @ 0xffffff48 │ │ │ │ str r7, [sl, #-204] @ 0xffffff34 │ │ │ │ - ldr r7, [pc, #268] @ 84a394 <__cxa_atexit@plt+0x8383e4> │ │ │ │ + ldr r7, [pc, #268] @ 84a3a4 <__cxa_atexit@plt+0x8383f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [sl, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sl, #-152] @ 0xffffff68 │ │ │ │ str r7, [sl, #-208] @ 0xffffff30 │ │ │ │ - ldr lr, [pc, #252] @ 84a398 <__cxa_atexit@plt+0x8383e8> │ │ │ │ + ldr lr, [pc, #252] @ 84a3a8 <__cxa_atexit@plt+0x8383f8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, sl │ │ │ │ str lr, [r6, #-52]! @ 0xffffffcc │ │ │ │ str r6, [sl, #-16] │ │ │ │ - ldr lr, [pc, #236] @ 84a39c <__cxa_atexit@plt+0x8383ec> │ │ │ │ + ldr lr, [pc, #236] @ 84a3ac <__cxa_atexit@plt+0x8383fc> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, sl │ │ │ │ str lr, [r6, #-124]! @ 0xffffff84 │ │ │ │ - ldr r0, [pc, #224] @ 84a3a0 <__cxa_atexit@plt+0x8383f0> │ │ │ │ + ldr r0, [pc, #224] @ 84a3b0 <__cxa_atexit@plt+0x838400> │ │ │ │ add r0, pc, r0 │ │ │ │ mov lr, sl │ │ │ │ str r0, [lr, #-104]! @ 0xffffff98 │ │ │ │ - ldr r0, [pc, #212] @ 84a3a4 <__cxa_atexit@plt+0x8383f4> │ │ │ │ + ldr r0, [pc, #212] @ 84a3b4 <__cxa_atexit@plt+0x838404> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov fp, sl │ │ │ │ str r0, [fp, #-180]! @ 0xffffff4c │ │ │ │ str fp, [sl, #-144] @ 0xffffff70 │ │ │ │ - ldr r0, [pc, #192] @ 84a3a8 <__cxa_atexit@plt+0x8383f8> │ │ │ │ + ldr r0, [pc, #192] @ 84a3b8 <__cxa_atexit@plt+0x838408> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, sl │ │ │ │ str r0, [r1, #-220]! @ 0xffffff24 │ │ │ │ str r1, [sl, #-200] @ 0xffffff38 │ │ │ │ str r8, [sl, #-40] @ 0xffffffd8 │ │ │ │ str r3, [sl, #-44] @ 0xffffffd4 │ │ │ │ str r3, [sl, #-96] @ 0xffffffa0 │ │ │ │ @@ -2154722,726 +2154726,726 @@ │ │ │ │ str r7, [sl, #-112] @ 0xffffff90 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [sl, #-108] @ 0xffffff94 │ │ │ │ str r4, [sl, #-168] @ 0xffffff58 │ │ │ │ str r3, [sl, #-172] @ 0xffffff54 │ │ │ │ str r3, [sl, #-212] @ 0xffffff2c │ │ │ │ sub r9, sl, #6 │ │ │ │ - ldr r7, [pc, #92] @ 84a3ac <__cxa_atexit@plt+0x8383fc> │ │ │ │ + ldr r7, [pc, #92] @ 84a3bc <__cxa_atexit@plt+0x83840c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r4, ip │ │ │ │ mov r6, sl │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov fp, r2 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r6, #224 @ 0xe0 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ ldr r0, [ip, #-12] │ │ │ │ mov r4, ip │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq pc, #140, 30 @ 0x230 │ │ │ │ - cmpeq pc, #60, 2 │ │ │ │ - cmpeq pc, #128, 20 @ 0x80000 │ │ │ │ - cmpeq pc, #236, 20 @ 0xec000 │ │ │ │ - cmpeq pc, #68, 20 @ 0x44000 │ │ │ │ - cmpeq pc, #148, 28 @ 0x940 │ │ │ │ + cmpeq pc, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq pc, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq pc, #44, 2 │ │ │ │ + cmpeq pc, #112, 20 @ 0x70000 │ │ │ │ + cmpeq pc, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq pc, #52, 20 @ 0x34000 │ │ │ │ + cmpeq pc, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - cmpeq pc, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq pc, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a3f0 <__cxa_atexit@plt+0x838440> │ │ │ │ - ldr r7, [pc, #40] @ 84a3f8 <__cxa_atexit@plt+0x838448> │ │ │ │ + bcc 84a400 <__cxa_atexit@plt+0x838450> │ │ │ │ + ldr r7, [pc, #40] @ 84a408 <__cxa_atexit@plt+0x838458> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 84a3e4 <__cxa_atexit@plt+0x838434> │ │ │ │ + beq 84a3f4 <__cxa_atexit@plt+0x838444> │ │ │ │ mov r7, r8 │ │ │ │ - b 84a404 <__cxa_atexit@plt+0x838454> │ │ │ │ + b 84a414 <__cxa_atexit@plt+0x838464> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ - movteq lr, #2104 @ 0x838 │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + movteq lr, #2088 @ 0x828 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a4bc <__cxa_atexit@plt+0x83850c> │ │ │ │ + bcc 84a4cc <__cxa_atexit@plt+0x83851c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a4b4 <__cxa_atexit@plt+0x838504> │ │ │ │ - ldr r3, [pc, #132] @ 84a4c4 <__cxa_atexit@plt+0x838514> │ │ │ │ + bhi 84a4c4 <__cxa_atexit@plt+0x838514> │ │ │ │ + ldr r3, [pc, #132] @ 84a4d4 <__cxa_atexit@plt+0x838524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [r7, #44] @ 0x2c │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r0, [pc, #80] @ 84a4c8 <__cxa_atexit@plt+0x838518> │ │ │ │ + ldr r0, [pc, #80] @ 84a4d8 <__cxa_atexit@plt+0x838528> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #72] @ 84a4cc <__cxa_atexit@plt+0x83851c> │ │ │ │ + ldr r0, [pc, #72] @ 84a4dc <__cxa_atexit@plt+0x83852c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-52]! @ 0xffffffcc │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 84a4d0 <__cxa_atexit@plt+0x838520> │ │ │ │ + ldr r7, [pc, #32] @ 84a4e0 <__cxa_atexit@plt+0x838530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq pc, #236, 14 @ 0x3b00000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - cmpeq pc, #104, 18 @ 0x1a0000 │ │ │ │ - movteq ip, #972 @ 0x3cc │ │ │ │ + cmpeq pc, #88, 18 @ 0x160000 │ │ │ │ + movteq ip, #956 @ 0x3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a53c <__cxa_atexit@plt+0x83858c> │ │ │ │ + bcc 84a54c <__cxa_atexit@plt+0x83859c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a534 <__cxa_atexit@plt+0x838584> │ │ │ │ + bhi 84a544 <__cxa_atexit@plt+0x838594> │ │ │ │ mov r3, #10 │ │ │ │ - ldr r2, [pc, #60] @ 84a544 <__cxa_atexit@plt+0x838594> │ │ │ │ + ldr r2, [pc, #60] @ 84a554 <__cxa_atexit@plt+0x8385a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 84a548 <__cxa_atexit@plt+0x838598> │ │ │ │ + ldr r3, [pc, #52] @ 84a558 <__cxa_atexit@plt+0x8385a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 84a54c <__cxa_atexit@plt+0x83859c> │ │ │ │ + ldr r3, [pc, #44] @ 84a55c <__cxa_atexit@plt+0x8385ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 84a550 <__cxa_atexit@plt+0x8385a0> │ │ │ │ + ldr r8, [pc, #32] @ 84a560 <__cxa_atexit@plt+0x8385b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92, 18 @ 0x170000 │ │ │ │ - cmpeq pc, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq pc, #76, 18 @ 0x130000 │ │ │ │ cmpeq pc, #28, 14 @ 0x700000 │ │ │ │ - cmpeq pc, #48, 18 @ 0xc0000 │ │ │ │ - movteq sp, #3956 @ 0xf74 │ │ │ │ + cmpeq pc, #12, 14 @ 0x300000 │ │ │ │ + cmpeq pc, #32, 18 @ 0x80000 │ │ │ │ + movteq sp, #3940 @ 0xf64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a58c <__cxa_atexit@plt+0x8385dc> │ │ │ │ - ldr r3, [pc, #32] @ 84a594 <__cxa_atexit@plt+0x8385e4> │ │ │ │ + bcc 84a59c <__cxa_atexit@plt+0x8385ec> │ │ │ │ + ldr r3, [pc, #32] @ 84a5a4 <__cxa_atexit@plt+0x8385f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84a598 <__cxa_atexit@plt+0x8385e8> │ │ │ │ + ldr r7, [pc, #16] @ 84a5a8 <__cxa_atexit@plt+0x8385f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #200, 12 @ 0xc800000 │ │ │ │ - cmpeq pc, #172, 10 @ 0x2b000000 │ │ │ │ - movteq lr, #1560 @ 0x618 │ │ │ │ + cmpeq pc, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq pc, #156, 10 @ 0x27000000 │ │ │ │ + movteq lr, #1544 @ 0x608 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a620 <__cxa_atexit@plt+0x838670> │ │ │ │ + bcc 84a630 <__cxa_atexit@plt+0x838680> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a618 <__cxa_atexit@plt+0x838668> │ │ │ │ - ldr r3, [pc, #92] @ 84a628 <__cxa_atexit@plt+0x838678> │ │ │ │ + bhi 84a628 <__cxa_atexit@plt+0x838678> │ │ │ │ + ldr r3, [pc, #92] @ 84a638 <__cxa_atexit@plt+0x838688> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84a62c <__cxa_atexit@plt+0x83867c> │ │ │ │ + ldr r2, [pc, #88] @ 84a63c <__cxa_atexit@plt+0x83868c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #76] @ 84a630 <__cxa_atexit@plt+0x838680> │ │ │ │ + ldr r1, [pc, #76] @ 84a640 <__cxa_atexit@plt+0x838690> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #68] @ 84a634 <__cxa_atexit@plt+0x838684> │ │ │ │ + ldr r2, [pc, #68] @ 84a644 <__cxa_atexit@plt+0x838694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 84a638 <__cxa_atexit@plt+0x838688> │ │ │ │ + ldr r8, [pc, #36] @ 84a648 <__cxa_atexit@plt+0x838698> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq pc, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq pc, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #116, 12 @ 0x7400000 │ │ │ │ - cmpeq pc, #116, 16 @ 0x740000 │ │ │ │ - movteq lr, #1420 @ 0x58c │ │ │ │ + cmpeq pc, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq pc, #100, 16 @ 0x640000 │ │ │ │ + movteq lr, #1404 @ 0x57c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a6a4 <__cxa_atexit@plt+0x8386f4> │ │ │ │ + bcc 84a6b4 <__cxa_atexit@plt+0x838704> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a69c <__cxa_atexit@plt+0x8386ec> │ │ │ │ - ldr r3, [pc, #64] @ 84a6ac <__cxa_atexit@plt+0x8386fc> │ │ │ │ + bhi 84a6ac <__cxa_atexit@plt+0x8386fc> │ │ │ │ + ldr r3, [pc, #64] @ 84a6bc <__cxa_atexit@plt+0x83870c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 84a6b0 <__cxa_atexit@plt+0x838700> │ │ │ │ + ldr r7, [pc, #44] @ 84a6c0 <__cxa_atexit@plt+0x838710> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84a6b4 <__cxa_atexit@plt+0x838704> │ │ │ │ + ldr r7, [pc, #28] @ 84a6c4 <__cxa_atexit@plt+0x838714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq pc, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq pc, #184, 16 @ 0xb80000 │ │ │ │ - movteq lr, #1248 @ 0x4e0 │ │ │ │ + cmpeq pc, #168, 16 @ 0xa80000 │ │ │ │ + movteq lr, #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a6f0 <__cxa_atexit@plt+0x838740> │ │ │ │ - ldr r3, [pc, #32] @ 84a6f8 <__cxa_atexit@plt+0x838748> │ │ │ │ + bcc 84a700 <__cxa_atexit@plt+0x838750> │ │ │ │ + ldr r3, [pc, #32] @ 84a708 <__cxa_atexit@plt+0x838758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84a6fc <__cxa_atexit@plt+0x83874c> │ │ │ │ + ldr r7, [pc, #16] @ 84a70c <__cxa_atexit@plt+0x83875c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq pc, #24, 14 @ 0x600000 │ │ │ │ - movteq lr, #1188 @ 0x4a4 │ │ │ │ + cmpeq pc, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq pc, #8, 14 @ 0x200000 │ │ │ │ + movteq lr, #1172 @ 0x494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a780 <__cxa_atexit@plt+0x8387d0> │ │ │ │ + bcc 84a790 <__cxa_atexit@plt+0x8387e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a778 <__cxa_atexit@plt+0x8387c8> │ │ │ │ - ldr r3, [pc, #88] @ 84a788 <__cxa_atexit@plt+0x8387d8> │ │ │ │ + bhi 84a788 <__cxa_atexit@plt+0x8387d8> │ │ │ │ + ldr r3, [pc, #88] @ 84a798 <__cxa_atexit@plt+0x8387e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 84a78c <__cxa_atexit@plt+0x8387dc> │ │ │ │ + ldr r2, [pc, #76] @ 84a79c <__cxa_atexit@plt+0x8387ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 84a790 <__cxa_atexit@plt+0x8387e0> │ │ │ │ + ldr r3, [pc, #68] @ 84a7a0 <__cxa_atexit@plt+0x8387f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 84a794 <__cxa_atexit@plt+0x8387e4> │ │ │ │ + ldr r3, [pc, #60] @ 84a7a4 <__cxa_atexit@plt+0x8387f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 84a798 <__cxa_atexit@plt+0x8387e8> │ │ │ │ + ldr r8, [pc, #36] @ 84a7a8 <__cxa_atexit@plt+0x8387f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq pc, #252, 8 @ 0xfc000000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq pc, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq pc, #240, 10 @ 0x3c000000 │ │ │ │ - cmpeq pc, #48, 12 @ 0x3000000 │ │ │ │ - movteq lr, #1084 @ 0x43c │ │ │ │ + cmpeq pc, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq pc, #224, 10 @ 0x38000000 │ │ │ │ + cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ + movteq lr, #1068 @ 0x42c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a820 <__cxa_atexit@plt+0x838870> │ │ │ │ + bcc 84a830 <__cxa_atexit@plt+0x838880> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a818 <__cxa_atexit@plt+0x838868> │ │ │ │ - ldr r3, [pc, #92] @ 84a828 <__cxa_atexit@plt+0x838878> │ │ │ │ + bhi 84a828 <__cxa_atexit@plt+0x838878> │ │ │ │ + ldr r3, [pc, #92] @ 84a838 <__cxa_atexit@plt+0x838888> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84a82c <__cxa_atexit@plt+0x83887c> │ │ │ │ + ldr r2, [pc, #88] @ 84a83c <__cxa_atexit@plt+0x83888c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 84a830 <__cxa_atexit@plt+0x838880> │ │ │ │ + ldr r0, [pc, #64] @ 84a840 <__cxa_atexit@plt+0x838890> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 84a834 <__cxa_atexit@plt+0x838884> │ │ │ │ + ldr r7, [pc, #32] @ 84a844 <__cxa_atexit@plt+0x838894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq pc, #104, 8 @ 0x68000000 │ │ │ │ + cmpeq pc, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmpeq pc, #60, 14 @ 0xf00000 │ │ │ │ - movteq lr, #928 @ 0x3a0 │ │ │ │ + cmpeq pc, #44, 14 @ 0xb00000 │ │ │ │ + movteq lr, #912 @ 0x390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a8b0 <__cxa_atexit@plt+0x838900> │ │ │ │ + bcc 84a8c0 <__cxa_atexit@plt+0x838910> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a8a8 <__cxa_atexit@plt+0x8388f8> │ │ │ │ - ldr r3, [pc, #80] @ 84a8b8 <__cxa_atexit@plt+0x838908> │ │ │ │ + bhi 84a8b8 <__cxa_atexit@plt+0x838908> │ │ │ │ + ldr r3, [pc, #80] @ 84a8c8 <__cxa_atexit@plt+0x838918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 84a8bc <__cxa_atexit@plt+0x83890c> │ │ │ │ + ldr r7, [pc, #52] @ 84a8cc <__cxa_atexit@plt+0x83891c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 84a8c0 <__cxa_atexit@plt+0x838910> │ │ │ │ + ldr r7, [pc, #28] @ 84a8d0 <__cxa_atexit@plt+0x838920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq pc, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq pc, #172, 12 @ 0xac00000 │ │ │ │ - movteq ip, #2432 @ 0x980 │ │ │ │ + cmpeq pc, #156, 12 @ 0x9c00000 │ │ │ │ + movteq ip, #2416 @ 0x970 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a8fc <__cxa_atexit@plt+0x83894c> │ │ │ │ - ldr r3, [pc, #32] @ 84a904 <__cxa_atexit@plt+0x838954> │ │ │ │ + bcc 84a90c <__cxa_atexit@plt+0x83895c> │ │ │ │ + ldr r3, [pc, #32] @ 84a914 <__cxa_atexit@plt+0x838964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84a908 <__cxa_atexit@plt+0x838958> │ │ │ │ + ldr r7, [pc, #16] @ 84a918 <__cxa_atexit@plt+0x838968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 6 @ 0x60000001 │ │ │ │ - cmpeq pc, #104, 4 @ 0x80000006 │ │ │ │ - movteq fp, #3812 @ 0xee4 │ │ │ │ + cmpeq pc, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq pc, #88, 4 @ 0x80000005 │ │ │ │ + movteq fp, #3796 @ 0xed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84a944 <__cxa_atexit@plt+0x838994> │ │ │ │ - ldr r3, [pc, #32] @ 84a94c <__cxa_atexit@plt+0x83899c> │ │ │ │ + bcc 84a954 <__cxa_atexit@plt+0x8389a4> │ │ │ │ + ldr r3, [pc, #32] @ 84a95c <__cxa_atexit@plt+0x8389ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84a950 <__cxa_atexit@plt+0x8389a0> │ │ │ │ + ldr r7, [pc, #16] @ 84a960 <__cxa_atexit@plt+0x8389b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq pc, #76, 2 │ │ │ │ - movteq lr, #404 @ 0x194 │ │ │ │ + cmpeq pc, #0, 6 │ │ │ │ + cmpeq pc, #60, 2 │ │ │ │ + movteq lr, #388 @ 0x184 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84aa04 <__cxa_atexit@plt+0x838a54> │ │ │ │ + bcc 84aa14 <__cxa_atexit@plt+0x838a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84a9fc <__cxa_atexit@plt+0x838a4c> │ │ │ │ - ldr r3, [pc, #136] @ 84aa0c <__cxa_atexit@plt+0x838a5c> │ │ │ │ + bhi 84aa0c <__cxa_atexit@plt+0x838a5c> │ │ │ │ + ldr r3, [pc, #136] @ 84aa1c <__cxa_atexit@plt+0x838a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #108] @ 84aa10 <__cxa_atexit@plt+0x838a60> │ │ │ │ + ldr lr, [pc, #108] @ 84aa20 <__cxa_atexit@plt+0x838a70> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #104] @ 84aa14 <__cxa_atexit@plt+0x838a64> │ │ │ │ + ldr r9, [pc, #104] @ 84aa24 <__cxa_atexit@plt+0x838a74> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #100] @ 84aa18 <__cxa_atexit@plt+0x838a68> │ │ │ │ + ldr sl, [pc, #100] @ 84aa28 <__cxa_atexit@plt+0x838a78> │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r6 │ │ │ │ str sl, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - ldr sl, [pc, #88] @ 84aa1c <__cxa_atexit@plt+0x838a6c> │ │ │ │ + ldr sl, [pc, #88] @ 84aa2c <__cxa_atexit@plt+0x838a7c> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #60] @ 84aa20 <__cxa_atexit@plt+0x838a70> │ │ │ │ + ldr r3, [pc, #60] @ 84aa30 <__cxa_atexit@plt+0x838a80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-40]! @ 0xffffffd8 │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #184, 4 @ 0x8000000b │ │ │ │ - cmpeq pc, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq pc, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq pc, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq pc, #128, 4 │ │ │ │ - movteq lr, #452 @ 0x1c4 │ │ │ │ + cmpeq pc, #112, 4 │ │ │ │ + movteq lr, #436 @ 0x1b4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84aacc <__cxa_atexit@plt+0x838b1c> │ │ │ │ + bcc 84aadc <__cxa_atexit@plt+0x838b2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84aac4 <__cxa_atexit@plt+0x838b14> │ │ │ │ - ldr r3, [pc, #128] @ 84aad4 <__cxa_atexit@plt+0x838b24> │ │ │ │ + bhi 84aad4 <__cxa_atexit@plt+0x838b24> │ │ │ │ + ldr r3, [pc, #128] @ 84aae4 <__cxa_atexit@plt+0x838b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #88] @ 84aad8 <__cxa_atexit@plt+0x838b28> │ │ │ │ + ldr r9, [pc, #88] @ 84aae8 <__cxa_atexit@plt+0x838b38> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #68] @ 84aadc <__cxa_atexit@plt+0x838b2c> │ │ │ │ + ldr r0, [pc, #68] @ 84aaec <__cxa_atexit@plt+0x838b3c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 84aae0 <__cxa_atexit@plt+0x838b30> │ │ │ │ + ldr r7, [pc, #32] @ 84aaf0 <__cxa_atexit@plt+0x838b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 2 @ 0x3a │ │ │ │ + cmpeq pc, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq pc, #144, 8 @ 0x90000000 │ │ │ │ - movteq ip, #1968 @ 0x7b0 │ │ │ │ + cmpeq pc, #128, 8 @ 0x80000000 │ │ │ │ + movteq ip, #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ab1c <__cxa_atexit@plt+0x838b6c> │ │ │ │ - ldr r3, [pc, #32] @ 84ab24 <__cxa_atexit@plt+0x838b74> │ │ │ │ + bcc 84ab2c <__cxa_atexit@plt+0x838b7c> │ │ │ │ + ldr r3, [pc, #32] @ 84ab34 <__cxa_atexit@plt+0x838b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84ab28 <__cxa_atexit@plt+0x838b78> │ │ │ │ + ldr r7, [pc, #16] @ 84ab38 <__cxa_atexit@plt+0x838b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #56, 2 │ │ │ │ - cmpeq pc, #60, 8 @ 0x3c000000 │ │ │ │ - movteq lr, #1180 @ 0x49c │ │ │ │ + cmpeq pc, #40, 2 │ │ │ │ + cmpeq pc, #44, 8 @ 0x2c000000 │ │ │ │ + movteq lr, #1164 @ 0x48c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ab68 <__cxa_atexit@plt+0x838bb8> │ │ │ │ - ldr r3, [pc, #36] @ 84ab70 <__cxa_atexit@plt+0x838bc0> │ │ │ │ + bcc 84ab78 <__cxa_atexit@plt+0x838bc8> │ │ │ │ + ldr r3, [pc, #36] @ 84ab80 <__cxa_atexit@plt+0x838bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84ab74 <__cxa_atexit@plt+0x838bc4> │ │ │ │ + ldr r3, [pc, #24] @ 84ab84 <__cxa_atexit@plt+0x838bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #145 @ 0x91 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #240 @ 0xf0 │ │ │ │ - cmpeq pc, #236, 2 @ 0x3b │ │ │ │ - movteq lr, #1104 @ 0x450 │ │ │ │ + cmpeq pc, #224 @ 0xe0 │ │ │ │ + cmpeq pc, #220, 2 @ 0x37 │ │ │ │ + movteq lr, #1088 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84abdc <__cxa_atexit@plt+0x838c2c> │ │ │ │ + bcc 84abec <__cxa_atexit@plt+0x838c3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84abd4 <__cxa_atexit@plt+0x838c24> │ │ │ │ - ldr r3, [pc, #60] @ 84abe4 <__cxa_atexit@plt+0x838c34> │ │ │ │ + bhi 84abe4 <__cxa_atexit@plt+0x838c34> │ │ │ │ + ldr r3, [pc, #60] @ 84abf4 <__cxa_atexit@plt+0x838c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 84abe8 <__cxa_atexit@plt+0x838c38> │ │ │ │ + ldr r3, [pc, #44] @ 84abf8 <__cxa_atexit@plt+0x838c48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84abec <__cxa_atexit@plt+0x838c3c> │ │ │ │ + ldr r7, [pc, #28] @ 84abfc <__cxa_atexit@plt+0x838c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #148 @ 0x94 │ │ │ │ + cmpeq pc, #132 @ 0x84 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #132, 6 @ 0x10000002 │ │ │ │ - movteq lr, #1000 @ 0x3e8 │ │ │ │ + cmpeq pc, #116, 6 @ 0xd0000001 │ │ │ │ + movteq lr, #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ac6c <__cxa_atexit@plt+0x838cbc> │ │ │ │ + bcc 84ac7c <__cxa_atexit@plt+0x838ccc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84ac64 <__cxa_atexit@plt+0x838cb4> │ │ │ │ - ldr r3, [pc, #84] @ 84ac74 <__cxa_atexit@plt+0x838cc4> │ │ │ │ + bhi 84ac74 <__cxa_atexit@plt+0x838cc4> │ │ │ │ + ldr r3, [pc, #84] @ 84ac84 <__cxa_atexit@plt+0x838cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 84ac78 <__cxa_atexit@plt+0x838cc8> │ │ │ │ + ldr r2, [pc, #80] @ 84ac88 <__cxa_atexit@plt+0x838cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84ac7c <__cxa_atexit@plt+0x838ccc> │ │ │ │ + ldr r1, [pc, #60] @ 84ac8c <__cxa_atexit@plt+0x838cdc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 84ac80 <__cxa_atexit@plt+0x838cd0> │ │ │ │ + ldr r7, [pc, #32] @ 84ac90 <__cxa_atexit@plt+0x838ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq pc, #20 │ │ │ │ + cmpeq pc, #4 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq pc, #240, 4 │ │ │ │ - movteq lr, #872 @ 0x368 │ │ │ │ + cmpeq pc, #224, 4 │ │ │ │ + movteq lr, #856 @ 0x358 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ad24 <__cxa_atexit@plt+0x838d74> │ │ │ │ + bcc 84ad34 <__cxa_atexit@plt+0x838d84> │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ - ldr r3, [pc, #132] @ 84ad2c <__cxa_atexit@plt+0x838d7c> │ │ │ │ + ldr r3, [pc, #132] @ 84ad3c <__cxa_atexit@plt+0x838d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr fp, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ ldr r4, [r7, #36] @ 0x24 │ │ │ │ ldr r1, [r7, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #48] @ 0x30 │ │ │ │ ldr r7, [r7, #52] @ 0x34 │ │ │ │ - ldr r6, [pc, #76] @ 84ad30 <__cxa_atexit@plt+0x838d80> │ │ │ │ + ldr r6, [pc, #76] @ 84ad40 <__cxa_atexit@plt+0x838d90> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-56]! @ 0xffffffc8 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ stmib r5, {r3, sl, ip} │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r2, r9, fp} │ │ │ │ str r8, [r5, #28] │ │ │ │ str r4, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84ad18 <__cxa_atexit@plt+0x838d68> │ │ │ │ + beq 84ad28 <__cxa_atexit@plt+0x838d78> │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 84ad40 <__cxa_atexit@plt+0x838d90> │ │ │ │ + b 84ad50 <__cxa_atexit@plt+0x838da0> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #148, 30 @ 0x250 │ │ │ │ + cmpeq pc, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - movteq lr, #696 @ 0x2b8 │ │ │ │ + movteq lr, #680 @ 0x2a8 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84ad58 <__cxa_atexit@plt+0x838da8> │ │ │ │ + bne 84ad68 <__cxa_atexit@plt+0x838db8> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ - b 84adcc <__cxa_atexit@plt+0x838e1c> │ │ │ │ + b 84addc <__cxa_atexit@plt+0x838e2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84addc <__cxa_atexit@plt+0x838e2c> │ │ │ │ + bhi 84adec <__cxa_atexit@plt+0x838e3c> │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr ip, [pc, #88] @ 84ade8 <__cxa_atexit@plt+0x838e38> │ │ │ │ + ldr ip, [pc, #88] @ 84adf8 <__cxa_atexit@plt+0x838e48> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str ip, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #36] @ 84adec <__cxa_atexit@plt+0x838e3c> │ │ │ │ + ldr r7, [pc, #36] @ 84adfc <__cxa_atexit@plt+0x838e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-48]! @ 0xffffffd0 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #24] @ 84adf0 <__cxa_atexit@plt+0x838e40> │ │ │ │ + ldr r7, [pc, #24] @ 84ae00 <__cxa_atexit@plt+0x838e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - cmpeq pc, #180, 30 @ 0x2d0 │ │ │ │ - movteq ip, #1184 @ 0x4a0 │ │ │ │ + cmpeq pc, #164, 30 @ 0x290 │ │ │ │ + movteq ip, #1168 @ 0x490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ae2c <__cxa_atexit@plt+0x838e7c> │ │ │ │ - ldr r3, [pc, #32] @ 84ae34 <__cxa_atexit@plt+0x838e84> │ │ │ │ + bcc 84ae3c <__cxa_atexit@plt+0x838e8c> │ │ │ │ + ldr r3, [pc, #32] @ 84ae44 <__cxa_atexit@plt+0x838e94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84ae38 <__cxa_atexit@plt+0x838e88> │ │ │ │ + ldr r7, [pc, #16] @ 84ae48 <__cxa_atexit@plt+0x838e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40, 28 @ 0x280 │ │ │ │ - cmpeq pc, #44, 2 │ │ │ │ - movteq lr, #432 @ 0x1b0 │ │ │ │ + cmpeq pc, #24, 28 @ 0x180 │ │ │ │ + cmpeq pc, #28, 2 │ │ │ │ + movteq lr, #416 @ 0x1a0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84af1c <__cxa_atexit@plt+0x838f6c> │ │ │ │ + bcc 84af2c <__cxa_atexit@plt+0x838f7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84af14 <__cxa_atexit@plt+0x838f64> │ │ │ │ - ldr r3, [pc, #184] @ 84af24 <__cxa_atexit@plt+0x838f74> │ │ │ │ + bhi 84af24 <__cxa_atexit@plt+0x838f74> │ │ │ │ + ldr r3, [pc, #184] @ 84af34 <__cxa_atexit@plt+0x838f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ @@ -2155456,526 +2155460,526 @@ │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ str r7, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r7, [pc, #96] @ 84af28 <__cxa_atexit@plt+0x838f78> │ │ │ │ + ldr r7, [pc, #96] @ 84af38 <__cxa_atexit@plt+0x838f88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ 84af2c <__cxa_atexit@plt+0x838f7c> │ │ │ │ + ldr r2, [pc, #92] @ 84af3c <__cxa_atexit@plt+0x838f8c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-64]! @ 0xffffffc0 │ │ │ │ - ldr r7, [pc, #36] @ 84af30 <__cxa_atexit@plt+0x838f80> │ │ │ │ + ldr r7, [pc, #36] @ 84af40 <__cxa_atexit@plt+0x838f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #208, 26 @ 0x3400 │ │ │ │ + cmpeq pc, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmpeq pc, #128, 28 @ 0x800 │ │ │ │ - movteq ip, #2896 @ 0xb50 │ │ │ │ + cmpeq pc, #112, 28 @ 0x700 │ │ │ │ + movteq ip, #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84af74 <__cxa_atexit@plt+0x838fc4> │ │ │ │ - ldr r3, [pc, #40] @ 84af7c <__cxa_atexit@plt+0x838fcc> │ │ │ │ + bcc 84af84 <__cxa_atexit@plt+0x838fd4> │ │ │ │ + ldr r3, [pc, #40] @ 84af8c <__cxa_atexit@plt+0x838fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 836404 <__cxa_atexit@plt+0x824454> │ │ │ │ + b 836414 <__cxa_atexit@plt+0x824464> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 24 @ 0xe800 │ │ │ │ - movteq ip, #788 @ 0x314 │ │ │ │ + cmpeq pc, #216, 24 @ 0xd800 │ │ │ │ + movteq ip, #772 @ 0x304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84afb8 <__cxa_atexit@plt+0x839008> │ │ │ │ - ldr r3, [pc, #32] @ 84afc0 <__cxa_atexit@plt+0x839010> │ │ │ │ + bcc 84afc8 <__cxa_atexit@plt+0x839018> │ │ │ │ + ldr r3, [pc, #32] @ 84afd0 <__cxa_atexit@plt+0x839020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84afc4 <__cxa_atexit@plt+0x839014> │ │ │ │ + ldr r7, [pc, #16] @ 84afd4 <__cxa_atexit@plt+0x839024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #156, 24 @ 0x9c00 │ │ │ │ - cmpeq pc, #160, 30 @ 0x280 │ │ │ │ - movteq sp, #2976 @ 0xba0 │ │ │ │ + cmpeq pc, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq pc, #144, 30 @ 0x240 │ │ │ │ + movteq sp, #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b000 <__cxa_atexit@plt+0x839050> │ │ │ │ - ldr r3, [pc, #32] @ 84b008 <__cxa_atexit@plt+0x839058> │ │ │ │ + bcc 84b010 <__cxa_atexit@plt+0x839060> │ │ │ │ + ldr r3, [pc, #32] @ 84b018 <__cxa_atexit@plt+0x839068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84b00c <__cxa_atexit@plt+0x83905c> │ │ │ │ + ldr r7, [pc, #16] @ 84b01c <__cxa_atexit@plt+0x83906c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #84, 24 @ 0x5400 │ │ │ │ - cmpeq pc, #132, 6 @ 0x10000002 │ │ │ │ - movteq sp, #2916 @ 0xb64 │ │ │ │ + cmpeq pc, #68, 24 @ 0x4400 │ │ │ │ + cmpeq pc, #116, 6 @ 0xd0000001 │ │ │ │ + movteq sp, #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b08c <__cxa_atexit@plt+0x8390dc> │ │ │ │ + bcc 84b09c <__cxa_atexit@plt+0x8390ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b084 <__cxa_atexit@plt+0x8390d4> │ │ │ │ - ldr r3, [pc, #84] @ 84b094 <__cxa_atexit@plt+0x8390e4> │ │ │ │ + bhi 84b094 <__cxa_atexit@plt+0x8390e4> │ │ │ │ + ldr r3, [pc, #84] @ 84b0a4 <__cxa_atexit@plt+0x8390f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 84b098 <__cxa_atexit@plt+0x8390e8> │ │ │ │ + ldr r2, [pc, #80] @ 84b0a8 <__cxa_atexit@plt+0x8390f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84b09c <__cxa_atexit@plt+0x8390ec> │ │ │ │ + ldr r1, [pc, #60] @ 84b0ac <__cxa_atexit@plt+0x8390fc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 84b0a0 <__cxa_atexit@plt+0x8390f0> │ │ │ │ + ldr r7, [pc, #32] @ 84b0b0 <__cxa_atexit@plt+0x839100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq pc, #228, 22 @ 0x39000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #12, 26 @ 0x300 │ │ │ │ - movteq sp, #2768 @ 0xad0 │ │ │ │ + cmpeq pc, #252, 24 @ 0xfc00 │ │ │ │ + movteq sp, #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b114 <__cxa_atexit@plt+0x839164> │ │ │ │ + bcc 84b124 <__cxa_atexit@plt+0x839174> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b10c <__cxa_atexit@plt+0x83915c> │ │ │ │ - ldr r3, [pc, #72] @ 84b11c <__cxa_atexit@plt+0x83916c> │ │ │ │ + bhi 84b11c <__cxa_atexit@plt+0x83916c> │ │ │ │ + ldr r3, [pc, #72] @ 84b12c <__cxa_atexit@plt+0x83917c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84b120 <__cxa_atexit@plt+0x839170> │ │ │ │ + ldr r7, [pc, #48] @ 84b130 <__cxa_atexit@plt+0x839180> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84b124 <__cxa_atexit@plt+0x839174> │ │ │ │ + ldr r7, [pc, #28] @ 84b134 <__cxa_atexit@plt+0x839184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq pc, #88, 22 @ 0x16000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #132, 24 @ 0x8400 │ │ │ │ - movteq ip, #676 @ 0x2a4 │ │ │ │ + cmpeq pc, #116, 24 @ 0x7400 │ │ │ │ + movteq ip, #660 @ 0x294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b160 <__cxa_atexit@plt+0x8391b0> │ │ │ │ - ldr r3, [pc, #32] @ 84b168 <__cxa_atexit@plt+0x8391b8> │ │ │ │ + bcc 84b170 <__cxa_atexit@plt+0x8391c0> │ │ │ │ + ldr r3, [pc, #32] @ 84b178 <__cxa_atexit@plt+0x8391c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84b16c <__cxa_atexit@plt+0x8391bc> │ │ │ │ + ldr r7, [pc, #16] @ 84b17c <__cxa_atexit@plt+0x8391cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #244, 20 @ 0xf4000 │ │ │ │ - cmpeq pc, #172, 18 @ 0x2b0000 │ │ │ │ - movteq sp, #2528 @ 0x9e0 │ │ │ │ + cmpeq pc, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq pc, #156, 18 @ 0x270000 │ │ │ │ + movteq sp, #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b22c <__cxa_atexit@plt+0x83927c> │ │ │ │ + bcc 84b23c <__cxa_atexit@plt+0x83928c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b224 <__cxa_atexit@plt+0x839274> │ │ │ │ - ldr lr, [pc, #148] @ 84b234 <__cxa_atexit@plt+0x839284> │ │ │ │ + bhi 84b234 <__cxa_atexit@plt+0x839284> │ │ │ │ + ldr lr, [pc, #148] @ 84b244 <__cxa_atexit@plt+0x839294> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #144] @ 84b238 <__cxa_atexit@plt+0x839288> │ │ │ │ + ldr r2, [pc, #144] @ 84b248 <__cxa_atexit@plt+0x839298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r6, #30 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r1, [pc, #128] @ 84b23c <__cxa_atexit@plt+0x83928c> │ │ │ │ + ldr r1, [pc, #128] @ 84b24c <__cxa_atexit@plt+0x83929c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ - ldr r8, [pc, #120] @ 84b240 <__cxa_atexit@plt+0x839290> │ │ │ │ + ldr r8, [pc, #120] @ 84b250 <__cxa_atexit@plt+0x8392a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r3, [pc, #116] @ 84b244 <__cxa_atexit@plt+0x839294> │ │ │ │ + ldr r3, [pc, #116] @ 84b254 <__cxa_atexit@plt+0x8392a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [pc, #108] @ 84b248 <__cxa_atexit@plt+0x839298> │ │ │ │ + ldr r0, [pc, #108] @ 84b258 <__cxa_atexit@plt+0x8392a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #3 │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r9, r6, #28 │ │ │ │ stm r9, {r0, r3, r8} │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str lr, [sl, #-8]! │ │ │ │ sub r7, r6, #18 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #60] @ 84b24c <__cxa_atexit@plt+0x83929c> │ │ │ │ + ldr r7, [pc, #60] @ 84b25c <__cxa_atexit@plt+0x8392ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #56] @ 84b250 <__cxa_atexit@plt+0x8392a0> │ │ │ │ + ldr r8, [pc, #56] @ 84b260 <__cxa_atexit@plt+0x8392b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #52] @ 84b254 <__cxa_atexit@plt+0x8392a4> │ │ │ │ + ldr r9, [pc, #52] @ 84b264 <__cxa_atexit@plt+0x8392b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #148, 20 @ 0x94000 │ │ │ │ - cmpeq pc, #68, 30 @ 0x110 │ │ │ │ - cmpeq pc, #236, 20 @ 0xec000 │ │ │ │ - cmpeq pc, #224, 20 @ 0xe0000 │ │ │ │ - cmpeq pc, #32, 30 @ 0x80 │ │ │ │ - cmpeq pc, #176, 10 @ 0x2c000000 │ │ │ │ - cmpeq pc, #172, 20 @ 0xac000 │ │ │ │ - cmpeq pc, #236, 16 @ 0xec0000 │ │ │ │ - movteq sp, #2352 @ 0x930 │ │ │ │ + cmpeq pc, #132, 20 @ 0x84000 │ │ │ │ + cmpeq pc, #52, 30 @ 0xd0 │ │ │ │ + cmpeq pc, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq pc, #208, 20 @ 0xd0000 │ │ │ │ + cmpeq pc, #16, 30 @ 0x40 │ │ │ │ + cmpeq pc, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq pc, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq pc, #220, 16 @ 0xdc0000 │ │ │ │ + movteq sp, #2336 @ 0x920 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b2e4 <__cxa_atexit@plt+0x839334> │ │ │ │ + bcc 84b2f4 <__cxa_atexit@plt+0x839344> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b2dc <__cxa_atexit@plt+0x83932c> │ │ │ │ - ldr lr, [pc, #100] @ 84b2ec <__cxa_atexit@plt+0x83933c> │ │ │ │ + bhi 84b2ec <__cxa_atexit@plt+0x83933c> │ │ │ │ + ldr lr, [pc, #100] @ 84b2fc <__cxa_atexit@plt+0x83934c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 84b2f0 <__cxa_atexit@plt+0x839340> │ │ │ │ + ldr r2, [pc, #96] @ 84b300 <__cxa_atexit@plt+0x839350> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 84b2f4 <__cxa_atexit@plt+0x839344> │ │ │ │ + ldr r3, [pc, #68] @ 84b304 <__cxa_atexit@plt+0x839354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 84b2f8 <__cxa_atexit@plt+0x839348> │ │ │ │ + ldr r7, [pc, #32] @ 84b308 <__cxa_atexit@plt+0x839358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq pc, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq pc, #156, 18 @ 0x270000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - cmpeq pc, #180, 20 @ 0xb4000 │ │ │ │ - movteq fp, #732 @ 0x2dc │ │ │ │ + cmpeq pc, #164, 20 @ 0xa4000 │ │ │ │ + movteq fp, #716 @ 0x2cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b32c <__cxa_atexit@plt+0x83937c> │ │ │ │ - ldr r3, [pc, #24] @ 84b334 <__cxa_atexit@plt+0x839384> │ │ │ │ + bcc 84b33c <__cxa_atexit@plt+0x83938c> │ │ │ │ + ldr r3, [pc, #24] @ 84b344 <__cxa_atexit@plt+0x839394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 81fe54 <__cxa_atexit@plt+0x80dea4> │ │ │ │ + b 81fe64 <__cxa_atexit@plt+0x80deb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #32, 18 @ 0x80000 │ │ │ │ - movteq fp, #3932 @ 0xf5c │ │ │ │ + cmpeq pc, #16, 18 @ 0x40000 │ │ │ │ + movteq fp, #3916 @ 0xf4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b370 <__cxa_atexit@plt+0x8393c0> │ │ │ │ - ldr r3, [pc, #32] @ 84b378 <__cxa_atexit@plt+0x8393c8> │ │ │ │ + bcc 84b380 <__cxa_atexit@plt+0x8393d0> │ │ │ │ + ldr r3, [pc, #32] @ 84b388 <__cxa_atexit@plt+0x8393d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84b37c <__cxa_atexit@plt+0x8393cc> │ │ │ │ + ldr r7, [pc, #16] @ 84b38c <__cxa_atexit@plt+0x8393dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 16 @ 0xe40000 │ │ │ │ - cmpeq pc, #232, 22 @ 0x3a000 │ │ │ │ - movteq fp, #3860 @ 0xf14 │ │ │ │ + cmpeq pc, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq pc, #216, 22 @ 0x36000 │ │ │ │ + movteq fp, #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b3b8 <__cxa_atexit@plt+0x839408> │ │ │ │ - ldr r3, [pc, #32] @ 84b3c0 <__cxa_atexit@plt+0x839410> │ │ │ │ + bcc 84b3c8 <__cxa_atexit@plt+0x839418> │ │ │ │ + ldr r3, [pc, #32] @ 84b3d0 <__cxa_atexit@plt+0x839420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84b3c4 <__cxa_atexit@plt+0x839414> │ │ │ │ + ldr r7, [pc, #16] @ 84b3d4 <__cxa_atexit@plt+0x839424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #156, 16 @ 0x9c0000 │ │ │ │ - cmpeq pc, #160, 22 @ 0x28000 │ │ │ │ - movteq fp, #3800 @ 0xed8 │ │ │ │ + cmpeq pc, #140, 16 @ 0x8c0000 │ │ │ │ + cmpeq pc, #144, 22 @ 0x24000 │ │ │ │ + movteq fp, #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b444 <__cxa_atexit@plt+0x839494> │ │ │ │ + bcc 84b454 <__cxa_atexit@plt+0x8394a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b43c <__cxa_atexit@plt+0x83948c> │ │ │ │ - ldr r3, [pc, #84] @ 84b44c <__cxa_atexit@plt+0x83949c> │ │ │ │ + bhi 84b44c <__cxa_atexit@plt+0x83949c> │ │ │ │ + ldr r3, [pc, #84] @ 84b45c <__cxa_atexit@plt+0x8394ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 84b450 <__cxa_atexit@plt+0x8394a0> │ │ │ │ + ldr r2, [pc, #80] @ 84b460 <__cxa_atexit@plt+0x8394b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84b454 <__cxa_atexit@plt+0x8394a4> │ │ │ │ + ldr r1, [pc, #60] @ 84b464 <__cxa_atexit@plt+0x8394b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 84b458 <__cxa_atexit@plt+0x8394a8> │ │ │ │ + ldr r7, [pc, #32] @ 84b468 <__cxa_atexit@plt+0x8394b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq pc, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #84, 18 @ 0x150000 │ │ │ │ - movteq ip, #2900 @ 0xb54 │ │ │ │ + cmpeq pc, #68, 18 @ 0x110000 │ │ │ │ + movteq ip, #2884 @ 0xb44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b490 <__cxa_atexit@plt+0x8394e0> │ │ │ │ - ldr r3, [pc, #28] @ 84b498 <__cxa_atexit@plt+0x8394e8> │ │ │ │ + bcc 84b4a0 <__cxa_atexit@plt+0x8394f0> │ │ │ │ + ldr r3, [pc, #28] @ 84b4a8 <__cxa_atexit@plt+0x8394f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 83bb60 <__cxa_atexit@plt+0x829bb0> │ │ │ │ + b 83bb70 <__cxa_atexit@plt+0x829bc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #192, 14 @ 0x3000000 │ │ │ │ - movteq fp, #3576 @ 0xdf8 │ │ │ │ + cmpeq pc, #176, 14 @ 0x2c00000 │ │ │ │ + movteq fp, #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b4d4 <__cxa_atexit@plt+0x839524> │ │ │ │ - ldr r3, [pc, #32] @ 84b4dc <__cxa_atexit@plt+0x83952c> │ │ │ │ + bcc 84b4e4 <__cxa_atexit@plt+0x839534> │ │ │ │ + ldr r3, [pc, #32] @ 84b4ec <__cxa_atexit@plt+0x83953c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84b4e0 <__cxa_atexit@plt+0x839530> │ │ │ │ + ldr r7, [pc, #16] @ 84b4f0 <__cxa_atexit@plt+0x839540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #128, 14 @ 0x2000000 │ │ │ │ - cmpeq pc, #132, 20 @ 0x84000 │ │ │ │ - movteq fp, #3516 @ 0xdbc │ │ │ │ + cmpeq pc, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq pc, #116, 20 @ 0x74000 │ │ │ │ + movteq fp, #3500 @ 0xdac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b54c <__cxa_atexit@plt+0x83959c> │ │ │ │ + bcc 84b55c <__cxa_atexit@plt+0x8395ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b544 <__cxa_atexit@plt+0x839594> │ │ │ │ - ldr r3, [pc, #64] @ 84b554 <__cxa_atexit@plt+0x8395a4> │ │ │ │ + bhi 84b554 <__cxa_atexit@plt+0x8395a4> │ │ │ │ + ldr r3, [pc, #64] @ 84b564 <__cxa_atexit@plt+0x8395b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84b558 <__cxa_atexit@plt+0x8395a8> │ │ │ │ + ldr r3, [pc, #44] @ 84b568 <__cxa_atexit@plt+0x8395b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84b55c <__cxa_atexit@plt+0x8395ac> │ │ │ │ + ldr r7, [pc, #28] @ 84b56c <__cxa_atexit@plt+0x8395bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq pc, #24, 14 @ 0x600000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #76, 16 @ 0x4c0000 │ │ │ │ - movteq fp, #3380 @ 0xd34 │ │ │ │ + cmpeq pc, #60, 16 @ 0x3c0000 │ │ │ │ + movteq fp, #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b598 <__cxa_atexit@plt+0x8395e8> │ │ │ │ - ldr r3, [pc, #32] @ 84b5a0 <__cxa_atexit@plt+0x8395f0> │ │ │ │ + bcc 84b5a8 <__cxa_atexit@plt+0x8395f8> │ │ │ │ + ldr r3, [pc, #32] @ 84b5b0 <__cxa_atexit@plt+0x839600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84b5a4 <__cxa_atexit@plt+0x8395f4> │ │ │ │ + ldr r7, [pc, #16] @ 84b5b4 <__cxa_atexit@plt+0x839604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #188, 12 @ 0xbc00000 │ │ │ │ - cmpeq pc, #192, 18 @ 0x300000 │ │ │ │ - movteq fp, #3320 @ 0xcf8 │ │ │ │ + cmpeq pc, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq pc, #176, 18 @ 0x2c0000 │ │ │ │ + movteq fp, #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b62c <__cxa_atexit@plt+0x83967c> │ │ │ │ + bcc 84b63c <__cxa_atexit@plt+0x83968c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b624 <__cxa_atexit@plt+0x839674> │ │ │ │ - ldr r3, [pc, #92] @ 84b634 <__cxa_atexit@plt+0x839684> │ │ │ │ + bhi 84b634 <__cxa_atexit@plt+0x839684> │ │ │ │ + ldr r3, [pc, #92] @ 84b644 <__cxa_atexit@plt+0x839694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84b638 <__cxa_atexit@plt+0x839688> │ │ │ │ + ldr r2, [pc, #88] @ 84b648 <__cxa_atexit@plt+0x839698> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 84b63c <__cxa_atexit@plt+0x83968c> │ │ │ │ + ldr r0, [pc, #64] @ 84b64c <__cxa_atexit@plt+0x83969c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 84b640 <__cxa_atexit@plt+0x839690> │ │ │ │ + ldr r7, [pc, #32] @ 84b650 <__cxa_atexit@plt+0x8396a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq pc, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq pc, #108, 14 @ 0x1b00000 │ │ │ │ - movteq fp, #272 @ 0x110 │ │ │ │ + cmpeq pc, #92, 14 @ 0x1700000 │ │ │ │ + movteq fp, #256 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b684 <__cxa_atexit@plt+0x8396d4> │ │ │ │ - ldr r3, [pc, #40] @ 84b68c <__cxa_atexit@plt+0x8396dc> │ │ │ │ + bcc 84b694 <__cxa_atexit@plt+0x8396e4> │ │ │ │ + ldr r3, [pc, #40] @ 84b69c <__cxa_atexit@plt+0x8396ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 84b690 <__cxa_atexit@plt+0x8396e0> │ │ │ │ + ldr r3, [pc, #28] @ 84b6a0 <__cxa_atexit@plt+0x8396f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 821170 <__cxa_atexit@plt+0x80f1c0> │ │ │ │ + b 821180 <__cxa_atexit@plt+0x80f1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #216, 10 @ 0x36000000 │ │ │ │ - cmpeq pc, #200, 12 @ 0xc800000 │ │ │ │ - movteq sp, #2412 @ 0x96c │ │ │ │ + cmpeq pc, #200, 10 @ 0x32000000 │ │ │ │ + cmpeq pc, #184, 12 @ 0xb800000 │ │ │ │ + movteq sp, #2396 @ 0x95c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84b9bc <__cxa_atexit@plt+0x839a0c> │ │ │ │ + bcc 84b9cc <__cxa_atexit@plt+0x839a1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #340 @ 0x154 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84b9b4 <__cxa_atexit@plt+0x839a04> │ │ │ │ - ldr r3, [pc, #768] @ 84b9c4 <__cxa_atexit@plt+0x839a14> │ │ │ │ + bhi 84b9c4 <__cxa_atexit@plt+0x839a14> │ │ │ │ + ldr r3, [pc, #768] @ 84b9d4 <__cxa_atexit@plt+0x839a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -2156024,89 +2156028,89 @@ │ │ │ │ str r4, [r6, #-20] @ 0xffffffec │ │ │ │ sub r4, r6, #154 @ 0x9a │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r4, r6, #99 @ 0x63 │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ sub r4, r6, #110 @ 0x6e │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ - ldr r4, [pc, #544] @ 84b9c8 <__cxa_atexit@plt+0x839a18> │ │ │ │ + ldr r4, [pc, #544] @ 84b9d8 <__cxa_atexit@plt+0x839a28> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #3 │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ sub r4, r6, #230 @ 0xe6 │ │ │ │ str r4, [r6, #-148] @ 0xffffff6c │ │ │ │ sub r4, r6, #171 @ 0xab │ │ │ │ str r4, [r6, #-152] @ 0xffffff68 │ │ │ │ sub r4, r6, #182 @ 0xb6 │ │ │ │ str r4, [r6, #-168] @ 0xffffff58 │ │ │ │ - ldr r4, [pc, #504] @ 84b9cc <__cxa_atexit@plt+0x839a1c> │ │ │ │ + ldr r4, [pc, #504] @ 84b9dc <__cxa_atexit@plt+0x839a2c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #3 │ │ │ │ str r4, [r6, #-180] @ 0xffffff4c │ │ │ │ - ldr r4, [pc, #492] @ 84b9d0 <__cxa_atexit@plt+0x839a20> │ │ │ │ + ldr r4, [pc, #492] @ 84b9e0 <__cxa_atexit@plt+0x839a30> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #1 │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ str r4, [r6, #-176] @ 0xffffff50 │ │ │ │ str r4, [r6, #-224] @ 0xffffff20 │ │ │ │ sub r4, r6, #247 @ 0xf7 │ │ │ │ str r4, [r6, #-228] @ 0xffffff1c │ │ │ │ - ldr r4, [pc, #460] @ 84b9d4 <__cxa_atexit@plt+0x839a24> │ │ │ │ + ldr r4, [pc, #460] @ 84b9e4 <__cxa_atexit@plt+0x839a34> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r6, #-8] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ str r4, [r6, #-156] @ 0xffffff64 │ │ │ │ str r4, [r6, #-184] @ 0xffffff48 │ │ │ │ str r4, [r6, #-232] @ 0xffffff18 │ │ │ │ - ldr r4, [pc, #428] @ 84b9d8 <__cxa_atexit@plt+0x839a28> │ │ │ │ + ldr r4, [pc, #428] @ 84b9e8 <__cxa_atexit@plt+0x839a38> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ str r4, [r6, #-172] @ 0xffffff54 │ │ │ │ str r4, [r6, #-248] @ 0xffffff08 │ │ │ │ - ldr r4, [pc, #408] @ 84b9dc <__cxa_atexit@plt+0x839a2c> │ │ │ │ + ldr r4, [pc, #408] @ 84b9ec <__cxa_atexit@plt+0x839a3c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-72]! @ 0xffffffb8 │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r4, [pc, #392] @ 84b9e0 <__cxa_atexit@plt+0x839a30> │ │ │ │ + ldr r4, [pc, #392] @ 84b9f0 <__cxa_atexit@plt+0x839a40> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-52]! @ 0xffffffcc │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r4, [pc, #376] @ 84b9e4 <__cxa_atexit@plt+0x839a34> │ │ │ │ + ldr r4, [pc, #376] @ 84b9f4 <__cxa_atexit@plt+0x839a44> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-144]! @ 0xffffff70 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #360] @ 84b9e8 <__cxa_atexit@plt+0x839a38> │ │ │ │ + ldr r4, [pc, #360] @ 84b9f8 <__cxa_atexit@plt+0x839a48> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-128]! @ 0xffffff80 │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ - ldr r4, [pc, #344] @ 84b9ec <__cxa_atexit@plt+0x839a3c> │ │ │ │ + ldr r4, [pc, #344] @ 84b9fc <__cxa_atexit@plt+0x839a4c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-220]! @ 0xffffff24 │ │ │ │ str r7, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r4, [pc, #328] @ 84b9f0 <__cxa_atexit@plt+0x839a40> │ │ │ │ + ldr r4, [pc, #328] @ 84ba00 <__cxa_atexit@plt+0x839a50> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-196]! @ 0xffffff3c │ │ │ │ str r7, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r4, [pc, #312] @ 84b9f4 <__cxa_atexit@plt+0x839a44> │ │ │ │ + ldr r4, [pc, #312] @ 84ba04 <__cxa_atexit@plt+0x839a54> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-336]! @ 0xfffffeb0 │ │ │ │ str r7, [r6, #-236] @ 0xffffff14 │ │ │ │ - ldr r4, [pc, #296] @ 84b9f8 <__cxa_atexit@plt+0x839a48> │ │ │ │ + ldr r4, [pc, #296] @ 84ba08 <__cxa_atexit@plt+0x839a58> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-276]! @ 0xfffffeec │ │ │ │ str r7, [r6, #-240] @ 0xffffff10 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -2156151,75 +2156155,75 @@ │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [r6, #-308] @ 0xfffffecc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [r6, #-304] @ 0xfffffed0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [r6, #-300] @ 0xfffffed4 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #88] @ 84b9fc <__cxa_atexit@plt+0x839a4c> │ │ │ │ + ldr r7, [pc, #88] @ 84ba0c <__cxa_atexit@plt+0x839a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #340 @ 0x154 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq pc, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq pc, #156, 18 @ 0x270000 │ │ │ │ - cmpeq pc, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq pc, #172, 8 @ 0xac000000 │ │ │ │ - cmpeq pc, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq pc, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq pc, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq pc, #140, 18 @ 0x230000 │ │ │ │ + cmpeq pc, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq pc, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq pc, #224, 16 @ 0xe00000 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ - cmpeq pc, #144, 26 @ 0x2400 │ │ │ │ + cmpeq pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ba40 <__cxa_atexit@plt+0x839a90> │ │ │ │ - ldr r7, [pc, #40] @ 84ba48 <__cxa_atexit@plt+0x839a98> │ │ │ │ + bcc 84ba50 <__cxa_atexit@plt+0x839aa0> │ │ │ │ + ldr r7, [pc, #40] @ 84ba58 <__cxa_atexit@plt+0x839aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 84ba34 <__cxa_atexit@plt+0x839a84> │ │ │ │ + beq 84ba44 <__cxa_atexit@plt+0x839a94> │ │ │ │ mov r7, r8 │ │ │ │ - b 84ba54 <__cxa_atexit@plt+0x839aa4> │ │ │ │ + b 84ba64 <__cxa_atexit@plt+0x839ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ - movteq sp, #1480 @ 0x5c8 │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + movteq sp, #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r5 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84bbe4 <__cxa_atexit@plt+0x839c34> │ │ │ │ + bcc 84bbf4 <__cxa_atexit@plt+0x839c44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84bbdc <__cxa_atexit@plt+0x839c2c> │ │ │ │ - ldr r3, [pc, #348] @ 84bbf0 <__cxa_atexit@plt+0x839c40> │ │ │ │ + bhi 84bbec <__cxa_atexit@plt+0x839c3c> │ │ │ │ + ldr r3, [pc, #348] @ 84bc00 <__cxa_atexit@plt+0x839c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [sl, #-8]! │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ @@ -2156251,15 +2156255,15 @@ │ │ │ │ ldr r9, [r7, #68] @ 0x44 │ │ │ │ ldr lr, [r7, #72] @ 0x48 │ │ │ │ add r3, r7, #76 @ 0x4c │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #20] │ │ │ │ add r7, r7, #92 @ 0x5c │ │ │ │ ldm r7, {r4, r5, r7} │ │ │ │ - ldr r8, [pc, #192] @ 84bbf4 <__cxa_atexit@plt+0x839c44> │ │ │ │ + ldr r8, [pc, #192] @ 84bc04 <__cxa_atexit@plt+0x839c54> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ stmdb r6, {r0, r1, r2, r3, r4, r5, r7, r8} │ │ │ │ str fp, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2156268,15 +2156272,15 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #128] @ 84bbf8 <__cxa_atexit@plt+0x839c48> │ │ │ │ + ldr r7, [pc, #128] @ 84bc08 <__cxa_atexit@plt+0x839c58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [r6, #-92] @ 0xffffffa4 │ │ │ │ @@ -2156289,41 +2156293,41 @@ │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r5, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-108]! @ 0xffffff94 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #48] @ 84bbfc <__cxa_atexit@plt+0x839c4c> │ │ │ │ + ldr r7, [pc, #48] @ 84bc0c <__cxa_atexit@plt+0x839c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r5, #112 @ 0x70 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 2 @ 0x2a │ │ │ │ + cmpeq pc, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - cmpeq pc, #76, 4 @ 0xc0000004 │ │ │ │ - movteq sp, #1080 @ 0x438 │ │ │ │ + cmpeq pc, #60, 4 @ 0xc0000003 │ │ │ │ + movteq sp, #1064 @ 0x428 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 84bdb4 <__cxa_atexit@plt+0x839e04> │ │ │ │ + bcc 84bdc4 <__cxa_atexit@plt+0x839e14> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #152 @ 0x98 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 84bdac <__cxa_atexit@plt+0x839dfc> │ │ │ │ - ldr r5, [pc, #396] @ 84bdc0 <__cxa_atexit@plt+0x839e10> │ │ │ │ + bhi 84bdbc <__cxa_atexit@plt+0x839e0c> │ │ │ │ + ldr r5, [pc, #396] @ 84bdd0 <__cxa_atexit@plt+0x839e20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [ip, #-8]! │ │ │ │ str r7, [ip, #4] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r5, [sp] │ │ │ │ @@ -2156376,17 +2156380,17 @@ │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ - ldr r9, [pc, #156] @ 84bdc4 <__cxa_atexit@plt+0x839e14> │ │ │ │ + ldr r9, [pc, #156] @ 84bdd4 <__cxa_atexit@plt+0x839e24> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #152] @ 84bdc8 <__cxa_atexit@plt+0x839e18> │ │ │ │ + ldr lr, [pc, #152] @ 84bdd8 <__cxa_atexit@plt+0x839e28> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ @@ -2156406,589 +2156410,589 @@ │ │ │ │ str r8, [r6, #-120] @ 0xffffff88 │ │ │ │ str r5, [r6, #-116] @ 0xffffff8c │ │ │ │ str r2, [r6, #-112] @ 0xffffff90 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-100]! @ 0xffffff9c │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-148]! @ 0xffffff6c │ │ │ │ - ldr r7, [pc, #44] @ 84bdcc <__cxa_atexit@plt+0x839e1c> │ │ │ │ + ldr r7, [pc, #44] @ 84bddc <__cxa_atexit@plt+0x839e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r5, #152 @ 0x98 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #8 │ │ │ │ + cmpeq pc, #248, 30 @ 0x3e0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xffffe6e8 │ │ │ │ - cmpeq pc, #112, 2 │ │ │ │ - movteq ip, #3420 @ 0xd5c │ │ │ │ + cmpeq pc, #96, 2 │ │ │ │ + movteq ip, #3404 @ 0xd4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84be1c <__cxa_atexit@plt+0x839e6c> │ │ │ │ - ldr r3, [pc, #52] @ 84be24 <__cxa_atexit@plt+0x839e74> │ │ │ │ + bcc 84be2c <__cxa_atexit@plt+0x839e7c> │ │ │ │ + ldr r3, [pc, #52] @ 84be34 <__cxa_atexit@plt+0x839e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #40] @ 84be28 <__cxa_atexit@plt+0x839e78> │ │ │ │ + ldr r3, [pc, #40] @ 84be38 <__cxa_atexit@plt+0x839e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #36] @ 84be2c <__cxa_atexit@plt+0x839e7c> │ │ │ │ + ldr r8, [pc, #36] @ 84be3c <__cxa_atexit@plt+0x839e8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #28] @ 84be30 <__cxa_atexit@plt+0x839e80> │ │ │ │ + ldr r9, [pc, #28] @ 84be40 <__cxa_atexit@plt+0x839e90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #76, 28 @ 0x4c0 │ │ │ │ - cmpeq pc, #96, 20 @ 0x60000 │ │ │ │ - cmpeq pc, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq pc, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq pc, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq pc, #80, 20 @ 0x50000 │ │ │ │ + cmpeq pc, #172, 28 @ 0xac0 │ │ │ │ + cmpeq pc, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84be60 <__cxa_atexit@plt+0x839eb0> │ │ │ │ - ldr r3, [pc, #24] @ 84be68 <__cxa_atexit@plt+0x839eb8> │ │ │ │ + bcc 84be70 <__cxa_atexit@plt+0x839ec0> │ │ │ │ + ldr r3, [pc, #24] @ 84be78 <__cxa_atexit@plt+0x839ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #236, 26 @ 0x3b00 │ │ │ │ - movteq ip, #3280 @ 0xcd0 │ │ │ │ + cmpeq pc, #220, 26 @ 0x3700 │ │ │ │ + movteq ip, #3264 @ 0xcc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84bec4 <__cxa_atexit@plt+0x839f14> │ │ │ │ - ldr r3, [pc, #64] @ 84bed4 <__cxa_atexit@plt+0x839f24> │ │ │ │ + bhi 84bed4 <__cxa_atexit@plt+0x839f24> │ │ │ │ + ldr r3, [pc, #64] @ 84bee4 <__cxa_atexit@plt+0x839f34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 84bed8 <__cxa_atexit@plt+0x839f28> │ │ │ │ + ldr r2, [pc, #56] @ 84bee8 <__cxa_atexit@plt+0x839f38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 84bedc <__cxa_atexit@plt+0x839f2c> │ │ │ │ + ldr r7, [pc, #28] @ 84beec <__cxa_atexit@plt+0x839f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #224 @ 0xe0 │ │ │ │ - movteq fp, #948 @ 0x3b4 │ │ │ │ + cmpeq pc, #208 @ 0xd0 │ │ │ │ + movteq fp, #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84bf18 <__cxa_atexit@plt+0x839f68> │ │ │ │ - ldr r3, [pc, #32] @ 84bf20 <__cxa_atexit@plt+0x839f70> │ │ │ │ + bcc 84bf28 <__cxa_atexit@plt+0x839f78> │ │ │ │ + ldr r3, [pc, #32] @ 84bf30 <__cxa_atexit@plt+0x839f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84bf24 <__cxa_atexit@plt+0x839f74> │ │ │ │ + ldr r7, [pc, #16] @ 84bf34 <__cxa_atexit@plt+0x839f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #60, 26 @ 0xf00 │ │ │ │ - cmpeq pc, #64 @ 0x40 │ │ │ │ - movteq fp, #876 @ 0x36c │ │ │ │ + cmpeq pc, #44, 26 @ 0xb00 │ │ │ │ + cmpeq pc, #48 @ 0x30 │ │ │ │ + movteq fp, #860 @ 0x35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84bf60 <__cxa_atexit@plt+0x839fb0> │ │ │ │ - ldr r3, [pc, #32] @ 84bf68 <__cxa_atexit@plt+0x839fb8> │ │ │ │ + bcc 84bf70 <__cxa_atexit@plt+0x839fc0> │ │ │ │ + ldr r3, [pc, #32] @ 84bf78 <__cxa_atexit@plt+0x839fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84bf6c <__cxa_atexit@plt+0x839fbc> │ │ │ │ + ldr r7, [pc, #16] @ 84bf7c <__cxa_atexit@plt+0x839fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #244, 24 @ 0xf400 │ │ │ │ - cmpeq pc, #248, 30 @ 0x3e0 │ │ │ │ - movteq ip, #2952 @ 0xb88 │ │ │ │ + cmpeq pc, #228, 24 @ 0xe400 │ │ │ │ + cmpeq pc, #232, 30 @ 0x3a0 │ │ │ │ + movteq ip, #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84bfb0 <__cxa_atexit@plt+0x83a000> │ │ │ │ - ldr r3, [pc, #40] @ 84bfb8 <__cxa_atexit@plt+0x83a008> │ │ │ │ + bcc 84bfc0 <__cxa_atexit@plt+0x83a010> │ │ │ │ + ldr r3, [pc, #40] @ 84bfc8 <__cxa_atexit@plt+0x83a018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 84bfbc <__cxa_atexit@plt+0x83a00c> │ │ │ │ + ldr r7, [pc, #28] @ 84bfcc <__cxa_atexit@plt+0x83a01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 84bfc0 <__cxa_atexit@plt+0x83a010> │ │ │ │ + ldr r8, [pc, #24] @ 84bfd0 <__cxa_atexit@plt+0x83a020> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r8 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 24 @ 0xac00 │ │ │ │ - cmpeq pc, #196, 16 @ 0xc40000 │ │ │ │ - cmpeq pc, #176, 26 @ 0x2c00 │ │ │ │ - movteq ip, #2884 @ 0xb44 │ │ │ │ + cmpeq pc, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq pc, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq pc, #160, 26 @ 0x2800 │ │ │ │ + movteq ip, #2868 @ 0xb34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c030 <__cxa_atexit@plt+0x83a080> │ │ │ │ + bcc 84c040 <__cxa_atexit@plt+0x83a090> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c028 <__cxa_atexit@plt+0x83a078> │ │ │ │ - ldr r3, [pc, #68] @ 84c038 <__cxa_atexit@plt+0x83a088> │ │ │ │ + bhi 84c038 <__cxa_atexit@plt+0x83a088> │ │ │ │ + ldr r3, [pc, #68] @ 84c048 <__cxa_atexit@plt+0x83a098> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 84c03c <__cxa_atexit@plt+0x83a08c> │ │ │ │ + ldr r2, [pc, #64] @ 84c04c <__cxa_atexit@plt+0x83a09c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [pc, #56] @ 84c040 <__cxa_atexit@plt+0x83a090> │ │ │ │ + ldr r2, [pc, #56] @ 84c050 <__cxa_atexit@plt+0x83a0a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r8, [pc, #32] @ 84c044 <__cxa_atexit@plt+0x83a094> │ │ │ │ + ldr r8, [pc, #32] @ 84c054 <__cxa_atexit@plt+0x83a0a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq pc, #64, 24 @ 0x4000 │ │ │ │ - cmpeq pc, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq pc, #48, 26 @ 0xc00 │ │ │ │ - movteq ip, #2768 @ 0xad0 │ │ │ │ + cmpeq pc, #48, 24 @ 0x3000 │ │ │ │ + cmpeq pc, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq pc, #32, 26 @ 0x800 │ │ │ │ + movteq ip, #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c0c4 <__cxa_atexit@plt+0x83a114> │ │ │ │ + bcc 84c0d4 <__cxa_atexit@plt+0x83a124> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c0bc <__cxa_atexit@plt+0x83a10c> │ │ │ │ - ldr r3, [pc, #84] @ 84c0cc <__cxa_atexit@plt+0x83a11c> │ │ │ │ + bhi 84c0cc <__cxa_atexit@plt+0x83a11c> │ │ │ │ + ldr r3, [pc, #84] @ 84c0dc <__cxa_atexit@plt+0x83a12c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 84c0d0 <__cxa_atexit@plt+0x83a120> │ │ │ │ + ldr r2, [pc, #80] @ 84c0e0 <__cxa_atexit@plt+0x83a130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84c0d4 <__cxa_atexit@plt+0x83a124> │ │ │ │ + ldr r1, [pc, #60] @ 84c0e4 <__cxa_atexit@plt+0x83a134> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 84c0d8 <__cxa_atexit@plt+0x83a128> │ │ │ │ + ldr r7, [pc, #32] @ 84c0e8 <__cxa_atexit@plt+0x83a138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq pc, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq pc, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmpeq pc, #152, 28 @ 0x980 │ │ │ │ - movteq ip, #2620 @ 0xa3c │ │ │ │ + cmpeq pc, #136, 28 @ 0x880 │ │ │ │ + movteq ip, #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c14c <__cxa_atexit@plt+0x83a19c> │ │ │ │ + bcc 84c15c <__cxa_atexit@plt+0x83a1ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c144 <__cxa_atexit@plt+0x83a194> │ │ │ │ - ldr r3, [pc, #72] @ 84c154 <__cxa_atexit@plt+0x83a1a4> │ │ │ │ + bhi 84c154 <__cxa_atexit@plt+0x83a1a4> │ │ │ │ + ldr r3, [pc, #72] @ 84c164 <__cxa_atexit@plt+0x83a1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84c158 <__cxa_atexit@plt+0x83a1a8> │ │ │ │ + ldr r7, [pc, #48] @ 84c168 <__cxa_atexit@plt+0x83a1b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84c15c <__cxa_atexit@plt+0x83a1ac> │ │ │ │ + ldr r7, [pc, #28] @ 84c16c <__cxa_atexit@plt+0x83a1bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 22 @ 0xc000 │ │ │ │ + cmpeq pc, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #16, 28 @ 0x100 │ │ │ │ - movteq ip, #3688 @ 0xe68 │ │ │ │ + cmpeq pc, #0, 28 │ │ │ │ + movteq ip, #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c19c <__cxa_atexit@plt+0x83a1ec> │ │ │ │ - ldr r3, [pc, #36] @ 84c1a4 <__cxa_atexit@plt+0x83a1f4> │ │ │ │ + bcc 84c1ac <__cxa_atexit@plt+0x83a1fc> │ │ │ │ + ldr r3, [pc, #36] @ 84c1b4 <__cxa_atexit@plt+0x83a204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84c1a8 <__cxa_atexit@plt+0x83a1f8> │ │ │ │ + ldr r3, [pc, #24] @ 84c1b8 <__cxa_atexit@plt+0x83a208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #145 @ 0x91 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #188, 20 @ 0xbc000 │ │ │ │ - cmpeq pc, #184, 22 @ 0x2e000 │ │ │ │ - movteq ip, #3612 @ 0xe1c │ │ │ │ + cmpeq pc, #172, 20 @ 0xac000 │ │ │ │ + cmpeq pc, #168, 22 @ 0x2a000 │ │ │ │ + movteq ip, #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c210 <__cxa_atexit@plt+0x83a260> │ │ │ │ + bcc 84c220 <__cxa_atexit@plt+0x83a270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c208 <__cxa_atexit@plt+0x83a258> │ │ │ │ - ldr r3, [pc, #60] @ 84c218 <__cxa_atexit@plt+0x83a268> │ │ │ │ + bhi 84c218 <__cxa_atexit@plt+0x83a268> │ │ │ │ + ldr r3, [pc, #60] @ 84c228 <__cxa_atexit@plt+0x83a278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 84c21c <__cxa_atexit@plt+0x83a26c> │ │ │ │ + ldr r3, [pc, #44] @ 84c22c <__cxa_atexit@plt+0x83a27c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84c220 <__cxa_atexit@plt+0x83a270> │ │ │ │ + ldr r7, [pc, #28] @ 84c230 <__cxa_atexit@plt+0x83a280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #96, 20 @ 0x60000 │ │ │ │ + cmpeq pc, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #80, 26 @ 0x1400 │ │ │ │ - movteq ip, #3624 @ 0xe28 │ │ │ │ + cmpeq pc, #64, 26 @ 0x1000 │ │ │ │ + movteq ip, #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c2b0 <__cxa_atexit@plt+0x83a300> │ │ │ │ + bcc 84c2c0 <__cxa_atexit@plt+0x83a310> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c2a8 <__cxa_atexit@plt+0x83a2f8> │ │ │ │ - ldr lr, [pc, #100] @ 84c2b8 <__cxa_atexit@plt+0x83a308> │ │ │ │ + bhi 84c2b8 <__cxa_atexit@plt+0x83a308> │ │ │ │ + ldr lr, [pc, #100] @ 84c2c8 <__cxa_atexit@plt+0x83a318> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 84c2bc <__cxa_atexit@plt+0x83a30c> │ │ │ │ + ldr r2, [pc, #96] @ 84c2cc <__cxa_atexit@plt+0x83a31c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 84c2c0 <__cxa_atexit@plt+0x83a310> │ │ │ │ + ldr r3, [pc, #68] @ 84c2d0 <__cxa_atexit@plt+0x83a320> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 84c2c4 <__cxa_atexit@plt+0x83a314> │ │ │ │ + ldr r7, [pc, #32] @ 84c2d4 <__cxa_atexit@plt+0x83a324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ + cmpeq pc, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmpeq pc, #172, 24 @ 0xac00 │ │ │ │ - movteq ip, #3476 @ 0xd94 │ │ │ │ + cmpeq pc, #156, 24 @ 0x9c00 │ │ │ │ + movteq ip, #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c35c <__cxa_atexit@plt+0x83a3ac> │ │ │ │ + bcc 84c36c <__cxa_atexit@plt+0x83a3bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c354 <__cxa_atexit@plt+0x83a3a4> │ │ │ │ - ldr r3, [pc, #108] @ 84c364 <__cxa_atexit@plt+0x83a3b4> │ │ │ │ + bhi 84c364 <__cxa_atexit@plt+0x83a3b4> │ │ │ │ + ldr r3, [pc, #108] @ 84c374 <__cxa_atexit@plt+0x83a3c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 84c368 <__cxa_atexit@plt+0x83a3b8> │ │ │ │ + ldr lr, [pc, #76] @ 84c378 <__cxa_atexit@plt+0x83a3c8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 84c36c <__cxa_atexit@plt+0x83a3bc> │ │ │ │ + ldr sl, [pc, #72] @ 84c37c <__cxa_atexit@plt+0x83a3cc> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 84c370 <__cxa_atexit@plt+0x83a3c0> │ │ │ │ + ldr r7, [pc, #32] @ 84c380 <__cxa_atexit@plt+0x83a3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #68, 18 @ 0x110000 │ │ │ │ + cmpeq pc, #52, 18 @ 0xd0000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - cmpeq pc, #60, 20 @ 0x3c000 │ │ │ │ - movteq fp, #1668 @ 0x684 │ │ │ │ + cmpeq pc, #44, 20 @ 0x2c000 │ │ │ │ + movteq fp, #1652 @ 0x674 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c3b0 <__cxa_atexit@plt+0x83a400> │ │ │ │ - ldr r3, [pc, #36] @ 84c3b8 <__cxa_atexit@plt+0x83a408> │ │ │ │ + bcc 84c3c0 <__cxa_atexit@plt+0x83a410> │ │ │ │ + ldr r3, [pc, #36] @ 84c3c8 <__cxa_atexit@plt+0x83a418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 84c3bc <__cxa_atexit@plt+0x83a40c> │ │ │ │ + ldr r7, [pc, #16] @ 84c3cc <__cxa_atexit@plt+0x83a41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq pc, #164, 22 @ 0x29000 │ │ │ │ - movteq ip, #3244 @ 0xcac │ │ │ │ + cmpeq pc, #152, 16 @ 0x980000 │ │ │ │ + cmpeq pc, #148, 22 @ 0x25000 │ │ │ │ + movteq ip, #3228 @ 0xc9c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ - bcc 84c440 <__cxa_atexit@plt+0x83a490> │ │ │ │ - ldr r7, [pc, #104] @ 84c44c <__cxa_atexit@plt+0x83a49c> │ │ │ │ + bcc 84c450 <__cxa_atexit@plt+0x83a4a0> │ │ │ │ + ldr r7, [pc, #104] @ 84c45c <__cxa_atexit@plt+0x83a4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr lr, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ add ip, r3, #16 │ │ │ │ ldm ip, {r8, sl, ip} │ │ │ │ add r7, r3, #28 │ │ │ │ ldm r7, {r1, r2, r3, r7} │ │ │ │ - ldr r0, [pc, #68] @ 84c450 <__cxa_atexit@plt+0x83a4a0> │ │ │ │ + ldr r0, [pc, #68] @ 84c460 <__cxa_atexit@plt+0x83a4b0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #4] │ │ │ │ add r0, r5, #8 │ │ │ │ stm r0, {r1, r2, ip} │ │ │ │ str sl, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str lr, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84c438 <__cxa_atexit@plt+0x83a488> │ │ │ │ - b 84c460 <__cxa_atexit@plt+0x83a4b0> │ │ │ │ + beq 84c448 <__cxa_atexit@plt+0x83a498> │ │ │ │ + b 84c470 <__cxa_atexit@plt+0x83a4c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 16 @ 0x580000 │ │ │ │ + cmpeq pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq ip, #3096 @ 0xc18 │ │ │ │ + movteq ip, #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84c480 <__cxa_atexit@plt+0x83a4d0> │ │ │ │ + bne 84c490 <__cxa_atexit@plt+0x83a4e0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c4f0 <__cxa_atexit@plt+0x83a540> │ │ │ │ + bhi 84c500 <__cxa_atexit@plt+0x83a550> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr r9, [pc, #72] @ 84c4fc <__cxa_atexit@plt+0x83a54c> │ │ │ │ + ldr r9, [pc, #72] @ 84c50c <__cxa_atexit@plt+0x83a55c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #68] @ 84c500 <__cxa_atexit@plt+0x83a550> │ │ │ │ + ldr sl, [pc, #68] @ 84c510 <__cxa_atexit@plt+0x83a560> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r2, r8, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #24] @ 84c504 <__cxa_atexit@plt+0x83a554> │ │ │ │ + ldr r7, [pc, #24] @ 84c514 <__cxa_atexit@plt+0x83a564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq pc, #160, 16 @ 0xa00000 │ │ │ │ - movteq sl, #3388 @ 0xd3c │ │ │ │ + cmpeq pc, #144, 16 @ 0x900000 │ │ │ │ + movteq sl, #3372 @ 0xd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c540 <__cxa_atexit@plt+0x83a590> │ │ │ │ - ldr r3, [pc, #32] @ 84c548 <__cxa_atexit@plt+0x83a598> │ │ │ │ + bcc 84c550 <__cxa_atexit@plt+0x83a5a0> │ │ │ │ + ldr r3, [pc, #32] @ 84c558 <__cxa_atexit@plt+0x83a5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84c54c <__cxa_atexit@plt+0x83a59c> │ │ │ │ + ldr r7, [pc, #16] @ 84c55c <__cxa_atexit@plt+0x83a5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #20, 14 @ 0x500000 │ │ │ │ - cmpeq pc, #36, 12 @ 0x2400000 │ │ │ │ - movteq sl, #672 @ 0x2a0 │ │ │ │ + cmpeq pc, #4, 14 @ 0x100000 │ │ │ │ + cmpeq pc, #20, 12 @ 0x1400000 │ │ │ │ + movteq sl, #656 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c588 <__cxa_atexit@plt+0x83a5d8> │ │ │ │ - ldr r3, [pc, #32] @ 84c590 <__cxa_atexit@plt+0x83a5e0> │ │ │ │ + bcc 84c598 <__cxa_atexit@plt+0x83a5e8> │ │ │ │ + ldr r3, [pc, #32] @ 84c5a0 <__cxa_atexit@plt+0x83a5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84c594 <__cxa_atexit@plt+0x83a5e4> │ │ │ │ + ldr r7, [pc, #16] @ 84c5a4 <__cxa_atexit@plt+0x83a5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #204, 12 @ 0xcc00000 │ │ │ │ - cmpeq pc, #8, 10 @ 0x2000000 │ │ │ │ - movteq ip, #1360 @ 0x550 │ │ │ │ + cmpeq pc, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq pc, #248, 8 @ 0xf8000000 │ │ │ │ + movteq ip, #1344 @ 0x540 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c648 <__cxa_atexit@plt+0x83a698> │ │ │ │ + bcc 84c658 <__cxa_atexit@plt+0x83a6a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c640 <__cxa_atexit@plt+0x83a690> │ │ │ │ - ldr r3, [pc, #136] @ 84c650 <__cxa_atexit@plt+0x83a6a0> │ │ │ │ + bhi 84c650 <__cxa_atexit@plt+0x83a6a0> │ │ │ │ + ldr r3, [pc, #136] @ 84c660 <__cxa_atexit@plt+0x83a6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #108] @ 84c654 <__cxa_atexit@plt+0x83a6a4> │ │ │ │ + ldr lr, [pc, #108] @ 84c664 <__cxa_atexit@plt+0x83a6b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #104] @ 84c658 <__cxa_atexit@plt+0x83a6a8> │ │ │ │ + ldr r9, [pc, #104] @ 84c668 <__cxa_atexit@plt+0x83a6b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #100] @ 84c65c <__cxa_atexit@plt+0x83a6ac> │ │ │ │ + ldr sl, [pc, #100] @ 84c66c <__cxa_atexit@plt+0x83a6bc> │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r6 │ │ │ │ str sl, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - ldr sl, [pc, #88] @ 84c660 <__cxa_atexit@plt+0x83a6b0> │ │ │ │ + ldr sl, [pc, #88] @ 84c670 <__cxa_atexit@plt+0x83a6c0> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r0, [r6] │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #60] @ 84c664 <__cxa_atexit@plt+0x83a6b4> │ │ │ │ + ldr r3, [pc, #60] @ 84c674 <__cxa_atexit@plt+0x83a6c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-40]! @ 0xffffffd8 │ │ │ │ sub r2, r6, #2 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #116, 12 @ 0x7400000 │ │ │ │ - cmpeq pc, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ + cmpeq pc, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq pc, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq pc, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq pc, #60, 12 @ 0x3c00000 │ │ │ │ - movteq ip, #2580 @ 0xa14 │ │ │ │ + cmpeq pc, #44, 12 @ 0x2c00000 │ │ │ │ + movteq ip, #2564 @ 0xa04 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c740 <__cxa_atexit@plt+0x83a790> │ │ │ │ + bcc 84c750 <__cxa_atexit@plt+0x83a7a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c738 <__cxa_atexit@plt+0x83a788> │ │ │ │ - ldr r3, [pc, #176] @ 84c748 <__cxa_atexit@plt+0x83a798> │ │ │ │ + bhi 84c748 <__cxa_atexit@plt+0x83a798> │ │ │ │ + ldr r3, [pc, #176] @ 84c758 <__cxa_atexit@plt+0x83a7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ @@ -2157001,54 +2157005,54 @@ │ │ │ │ ldr r2, [r7, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r0, r1, r7} │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #96] @ 84c74c <__cxa_atexit@plt+0x83a79c> │ │ │ │ + ldr r7, [pc, #96] @ 84c75c <__cxa_atexit@plt+0x83a7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ 84c750 <__cxa_atexit@plt+0x83a7a0> │ │ │ │ + ldr r2, [pc, #92] @ 84c760 <__cxa_atexit@plt+0x83a7b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-64]! @ 0xffffffc0 │ │ │ │ - ldr r7, [pc, #36] @ 84c754 <__cxa_atexit@plt+0x83a7a4> │ │ │ │ + ldr r7, [pc, #36] @ 84c764 <__cxa_atexit@plt+0x83a7b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq pc, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - cmpeq pc, #92, 12 @ 0x5c00000 │ │ │ │ - movteq ip, #2340 @ 0x924 │ │ │ │ + cmpeq pc, #76, 12 @ 0x4c00000 │ │ │ │ + movteq ip, #2324 @ 0x914 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c824 <__cxa_atexit@plt+0x83a874> │ │ │ │ + bcc 84c834 <__cxa_atexit@plt+0x83a884> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84c81c <__cxa_atexit@plt+0x83a86c> │ │ │ │ - ldr r3, [pc, #164] @ 84c82c <__cxa_atexit@plt+0x83a87c> │ │ │ │ + bhi 84c82c <__cxa_atexit@plt+0x83a87c> │ │ │ │ + ldr r3, [pc, #164] @ 84c83c <__cxa_atexit@plt+0x83a88c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2157060,489 +2157064,489 @@ │ │ │ │ add lr, r7, #28 │ │ │ │ ldm lr, {r9, sl, ip, lr} │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ ldm r7, {r0, r1, r2, r3, r7} │ │ │ │ str r7, [sp, #12] │ │ │ │ str lr, [r6, #-16] │ │ │ │ stmda r6, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [pc, #88] @ 84c830 <__cxa_atexit@plt+0x83a880> │ │ │ │ + ldr r7, [pc, #88] @ 84c840 <__cxa_atexit@plt+0x83a890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #36] @ 84c834 <__cxa_atexit@plt+0x83a884> │ │ │ │ + ldr r7, [pc, #36] @ 84c844 <__cxa_atexit@plt+0x83a894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq pc, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmpeq pc, #124, 10 @ 0x1f000000 │ │ │ │ - movteq fp, #588 @ 0x24c │ │ │ │ + cmpeq pc, #108, 10 @ 0x1b000000 │ │ │ │ + movteq fp, #572 @ 0x23c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c878 <__cxa_atexit@plt+0x83a8c8> │ │ │ │ - ldr r3, [pc, #40] @ 84c880 <__cxa_atexit@plt+0x83a8d0> │ │ │ │ + bcc 84c888 <__cxa_atexit@plt+0x83a8d8> │ │ │ │ + ldr r3, [pc, #40] @ 84c890 <__cxa_atexit@plt+0x83a8e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 836404 <__cxa_atexit@plt+0x824454> │ │ │ │ + b 836414 <__cxa_atexit@plt+0x824464> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 6 @ 0x90000003 │ │ │ │ - movteq sl, #2972 @ 0xb9c │ │ │ │ + cmpeq pc, #212, 6 @ 0x50000003 │ │ │ │ + movteq sl, #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c8c0 <__cxa_atexit@plt+0x83a910> │ │ │ │ - ldr r3, [pc, #36] @ 84c8c8 <__cxa_atexit@plt+0x83a918> │ │ │ │ + bcc 84c8d0 <__cxa_atexit@plt+0x83a920> │ │ │ │ + ldr r3, [pc, #36] @ 84c8d8 <__cxa_atexit@plt+0x83a928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 84c8cc <__cxa_atexit@plt+0x83a91c> │ │ │ │ + ldr r7, [pc, #16] @ 84c8dc <__cxa_atexit@plt+0x83a92c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq pc, #236, 4 @ 0xc000000e │ │ │ │ - movteq sl, #3380 @ 0xd34 │ │ │ │ + cmpeq pc, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq pc, #220, 4 @ 0xc000000d │ │ │ │ + movteq sl, #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84c924 <__cxa_atexit@plt+0x83a974> │ │ │ │ - ldr r3, [pc, #60] @ 84c92c <__cxa_atexit@plt+0x83a97c> │ │ │ │ + bcc 84c934 <__cxa_atexit@plt+0x83a984> │ │ │ │ + ldr r3, [pc, #60] @ 84c93c <__cxa_atexit@plt+0x83a98c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 84c930 <__cxa_atexit@plt+0x83a980> │ │ │ │ + ldr r2, [pc, #56] @ 84c940 <__cxa_atexit@plt+0x83a990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 84c91c <__cxa_atexit@plt+0x83a96c> │ │ │ │ - b 84c940 <__cxa_atexit@plt+0x83a990> │ │ │ │ + beq 84c92c <__cxa_atexit@plt+0x83a97c> │ │ │ │ + b 84c950 <__cxa_atexit@plt+0x83a9a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq pc, #68, 6 @ 0x10000001 │ │ │ │ - movteq sl, #3280 @ 0xcd0 │ │ │ │ + cmpeq pc, #52, 6 @ 0xd0000000 │ │ │ │ + movteq sl, #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84c968 <__cxa_atexit@plt+0x83a9b8> │ │ │ │ - ldr r3, [pc, #48] @ 84c984 <__cxa_atexit@plt+0x83a9d4> │ │ │ │ + bne 84c978 <__cxa_atexit@plt+0x83a9c8> │ │ │ │ + ldr r3, [pc, #48] @ 84c994 <__cxa_atexit@plt+0x83a9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84c97c <__cxa_atexit@plt+0x83a9cc> │ │ │ │ - b 84c998 <__cxa_atexit@plt+0x83a9e8> │ │ │ │ - ldr r7, [pc, #24] @ 84c988 <__cxa_atexit@plt+0x83a9d8> │ │ │ │ + beq 84c98c <__cxa_atexit@plt+0x83a9dc> │ │ │ │ + b 84c9a8 <__cxa_atexit@plt+0x83a9f8> │ │ │ │ + ldr r7, [pc, #24] @ 84c998 <__cxa_atexit@plt+0x83a9e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #204, 6 @ 0x30000003 │ │ │ │ - movteq sl, #3192 @ 0xc78 │ │ │ │ + cmpeq pc, #188, 6 @ 0xf0000002 │ │ │ │ + movteq sl, #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84c9c4 <__cxa_atexit@plt+0x83aa14> │ │ │ │ - ldr r3, [pc, #48] @ 84c9e0 <__cxa_atexit@plt+0x83aa30> │ │ │ │ + bne 84c9d4 <__cxa_atexit@plt+0x83aa24> │ │ │ │ + ldr r3, [pc, #48] @ 84c9f0 <__cxa_atexit@plt+0x83aa40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84c9d8 <__cxa_atexit@plt+0x83aa28> │ │ │ │ - b 84c9f4 <__cxa_atexit@plt+0x83aa44> │ │ │ │ - ldr r7, [pc, #24] @ 84c9e4 <__cxa_atexit@plt+0x83aa34> │ │ │ │ + beq 84c9e8 <__cxa_atexit@plt+0x83aa38> │ │ │ │ + b 84ca04 <__cxa_atexit@plt+0x83aa54> │ │ │ │ + ldr r7, [pc, #24] @ 84c9f4 <__cxa_atexit@plt+0x83aa44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq pc, #112, 6 @ 0xc0000001 │ │ │ │ - movteq sl, #3100 @ 0xc1c │ │ │ │ + cmpeq pc, #96, 6 @ 0x80000001 │ │ │ │ + movteq sl, #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84ca34 <__cxa_atexit@plt+0x83aa84> │ │ │ │ + bhi 84ca44 <__cxa_atexit@plt+0x83aa94> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #40] @ 84ca40 <__cxa_atexit@plt+0x83aa90> │ │ │ │ + ldr r2, [pc, #40] @ 84ca50 <__cxa_atexit@plt+0x83aaa0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #20] @ 84ca44 <__cxa_atexit@plt+0x83aa94> │ │ │ │ + ldr r7, [pc, #20] @ 84ca54 <__cxa_atexit@plt+0x83aaa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmpeq pc, #124, 14 @ 0x1f00000 │ │ │ │ - movteq sl, #2124 @ 0x84c │ │ │ │ + cmpeq pc, #108, 14 @ 0x1b00000 │ │ │ │ + movteq sl, #2108 @ 0x83c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ca80 <__cxa_atexit@plt+0x83aad0> │ │ │ │ - ldr r3, [pc, #32] @ 84ca88 <__cxa_atexit@plt+0x83aad8> │ │ │ │ + bcc 84ca90 <__cxa_atexit@plt+0x83aae0> │ │ │ │ + ldr r3, [pc, #32] @ 84ca98 <__cxa_atexit@plt+0x83aae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84ca8c <__cxa_atexit@plt+0x83aadc> │ │ │ │ + ldr r7, [pc, #16] @ 84ca9c <__cxa_atexit@plt+0x83aaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #212, 2 @ 0x35 │ │ │ │ - cmpeq pc, #216, 8 @ 0xd8000000 │ │ │ │ - movteq ip, #52 @ 0x34 │ │ │ │ + cmpeq pc, #196, 2 @ 0x31 │ │ │ │ + cmpeq pc, #200, 8 @ 0xc8000000 │ │ │ │ + movteq ip, #36 @ 0x24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84cb1c <__cxa_atexit@plt+0x83ab6c> │ │ │ │ + bcc 84cb2c <__cxa_atexit@plt+0x83ab7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84cb14 <__cxa_atexit@plt+0x83ab64> │ │ │ │ - ldr lr, [pc, #100] @ 84cb24 <__cxa_atexit@plt+0x83ab74> │ │ │ │ + bhi 84cb24 <__cxa_atexit@plt+0x83ab74> │ │ │ │ + ldr lr, [pc, #100] @ 84cb34 <__cxa_atexit@plt+0x83ab84> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 84cb28 <__cxa_atexit@plt+0x83ab78> │ │ │ │ + ldr r2, [pc, #96] @ 84cb38 <__cxa_atexit@plt+0x83ab88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 84cb2c <__cxa_atexit@plt+0x83ab7c> │ │ │ │ + ldr r3, [pc, #68] @ 84cb3c <__cxa_atexit@plt+0x83ab8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 84cb30 <__cxa_atexit@plt+0x83ab80> │ │ │ │ + ldr r7, [pc, #32] @ 84cb40 <__cxa_atexit@plt+0x83ab90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #116, 2 │ │ │ │ + cmpeq pc, #100, 2 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmpeq pc, #124, 4 @ 0xc0000007 │ │ │ │ - movteq r9, #3260 @ 0xcbc │ │ │ │ + cmpeq pc, #108, 4 @ 0xc0000006 │ │ │ │ + movteq r9, #3244 @ 0xcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84cb6c <__cxa_atexit@plt+0x83abbc> │ │ │ │ - ldr r3, [pc, #32] @ 84cb74 <__cxa_atexit@plt+0x83abc4> │ │ │ │ + bcc 84cb7c <__cxa_atexit@plt+0x83abcc> │ │ │ │ + ldr r3, [pc, #32] @ 84cb84 <__cxa_atexit@plt+0x83abd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84cb78 <__cxa_atexit@plt+0x83abc8> │ │ │ │ + ldr r7, [pc, #16] @ 84cb88 <__cxa_atexit@plt+0x83abd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232 @ 0xe8 │ │ │ │ - cmpeq pc, #36, 30 @ 0x90 │ │ │ │ - movteq sl, #1204 @ 0x4b4 │ │ │ │ + cmpeq pc, #216 @ 0xd8 │ │ │ │ + cmpeq pc, #20, 30 @ 0x50 │ │ │ │ + movteq sl, #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84cbe4 <__cxa_atexit@plt+0x83ac34> │ │ │ │ + bcc 84cbf4 <__cxa_atexit@plt+0x83ac44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84cbdc <__cxa_atexit@plt+0x83ac2c> │ │ │ │ - ldr r3, [pc, #64] @ 84cbec <__cxa_atexit@plt+0x83ac3c> │ │ │ │ + bhi 84cbec <__cxa_atexit@plt+0x83ac3c> │ │ │ │ + ldr r3, [pc, #64] @ 84cbfc <__cxa_atexit@plt+0x83ac4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84cbf0 <__cxa_atexit@plt+0x83ac40> │ │ │ │ + ldr r3, [pc, #44] @ 84cc00 <__cxa_atexit@plt+0x83ac50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84cbf4 <__cxa_atexit@plt+0x83ac44> │ │ │ │ + ldr r7, [pc, #28] @ 84cc04 <__cxa_atexit@plt+0x83ac54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #144 @ 0x90 │ │ │ │ + cmpeq pc, #128 @ 0x80 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #208, 30 @ 0x340 │ │ │ │ - movteq fp, #3756 @ 0xeac │ │ │ │ + cmpeq pc, #192, 30 @ 0x300 │ │ │ │ + movteq fp, #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84cc68 <__cxa_atexit@plt+0x83acb8> │ │ │ │ + bcc 84cc78 <__cxa_atexit@plt+0x83acc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84cc60 <__cxa_atexit@plt+0x83acb0> │ │ │ │ - ldr r3, [pc, #72] @ 84cc70 <__cxa_atexit@plt+0x83acc0> │ │ │ │ + bhi 84cc70 <__cxa_atexit@plt+0x83acc0> │ │ │ │ + ldr r3, [pc, #72] @ 84cc80 <__cxa_atexit@plt+0x83acd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84cc74 <__cxa_atexit@plt+0x83acc4> │ │ │ │ + ldr r7, [pc, #48] @ 84cc84 <__cxa_atexit@plt+0x83acd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84cc78 <__cxa_atexit@plt+0x83acc8> │ │ │ │ + ldr r7, [pc, #28] @ 84cc88 <__cxa_atexit@plt+0x83acd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #20 │ │ │ │ + cmpeq pc, #4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq pc, #80, 10 @ 0x14000000 │ │ │ │ - movteq fp, #3640 @ 0xe38 │ │ │ │ + cmpeq pc, #64, 10 @ 0x10000000 │ │ │ │ + movteq fp, #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ccec <__cxa_atexit@plt+0x83ad3c> │ │ │ │ + bcc 84ccfc <__cxa_atexit@plt+0x83ad4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84cce4 <__cxa_atexit@plt+0x83ad34> │ │ │ │ - ldr r3, [pc, #72] @ 84ccf4 <__cxa_atexit@plt+0x83ad44> │ │ │ │ + bhi 84ccf4 <__cxa_atexit@plt+0x83ad44> │ │ │ │ + ldr r3, [pc, #72] @ 84cd04 <__cxa_atexit@plt+0x83ad54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 84ccf8 <__cxa_atexit@plt+0x83ad48> │ │ │ │ + ldr r1, [pc, #48] @ 84cd08 <__cxa_atexit@plt+0x83ad58> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 84ccfc <__cxa_atexit@plt+0x83ad4c> │ │ │ │ + ldr r7, [pc, #28] @ 84cd0c <__cxa_atexit@plt+0x83ad5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #144, 30 @ 0x240 │ │ │ │ + cmpeq pc, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #116, 4 @ 0x40000007 │ │ │ │ - movteq fp, #3544 @ 0xdd8 │ │ │ │ + cmpeq pc, #100, 4 @ 0x40000006 │ │ │ │ + movteq fp, #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84cd70 <__cxa_atexit@plt+0x83adc0> │ │ │ │ - ldr r3, [pc, #88] @ 84cd78 <__cxa_atexit@plt+0x83adc8> │ │ │ │ + bcc 84cd80 <__cxa_atexit@plt+0x83add0> │ │ │ │ + ldr r3, [pc, #88] @ 84cd88 <__cxa_atexit@plt+0x83add8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ add r7, r7, #24 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #56] @ 84cd7c <__cxa_atexit@plt+0x83adcc> │ │ │ │ + ldr r0, [pc, #56] @ 84cd8c <__cxa_atexit@plt+0x83addc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ stm r0, {r3, r9, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 84cd68 <__cxa_atexit@plt+0x83adb8> │ │ │ │ - b 84cd8c <__cxa_atexit@plt+0x83addc> │ │ │ │ + beq 84cd78 <__cxa_atexit@plt+0x83adc8> │ │ │ │ + b 84cd9c <__cxa_atexit@plt+0x83adec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #28, 30 @ 0x70 │ │ │ │ + cmpeq pc, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - movteq fp, #3416 @ 0xd58 │ │ │ │ + movteq fp, #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84cdc4 <__cxa_atexit@plt+0x83ae14> │ │ │ │ + bne 84cdd4 <__cxa_atexit@plt+0x83ae24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84cde0 <__cxa_atexit@plt+0x83ae30> │ │ │ │ + bhi 84cdf0 <__cxa_atexit@plt+0x83ae40> │ │ │ │ mov r7, #4000 @ 0xfa0 │ │ │ │ - ldr r3, [pc, #64] @ 84cdf4 <__cxa_atexit@plt+0x83ae44> │ │ │ │ + ldr r3, [pc, #64] @ 84ce04 <__cxa_atexit@plt+0x83ae54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r7, [pc, #28] @ 84cdec <__cxa_atexit@plt+0x83ae3c> │ │ │ │ + ldr r7, [pc, #28] @ 84cdfc <__cxa_atexit@plt+0x83ae4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #20] @ 84cdf0 <__cxa_atexit@plt+0x83ae40> │ │ │ │ + ldr r7, [pc, #20] @ 84ce00 <__cxa_atexit@plt+0x83ae50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq pc, #120, 2 │ │ │ │ - cmpeq pc, #220, 8 @ 0xdc000000 │ │ │ │ - movteq fp, #3296 @ 0xce0 │ │ │ │ + cmpeq pc, #104, 2 │ │ │ │ + cmpeq pc, #204, 8 @ 0xcc000000 │ │ │ │ + movteq fp, #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84ce28 <__cxa_atexit@plt+0x83ae78> │ │ │ │ - ldr r7, [pc, #140] @ 84cea4 <__cxa_atexit@plt+0x83aef4> │ │ │ │ + bne 84ce38 <__cxa_atexit@plt+0x83ae88> │ │ │ │ + ldr r7, [pc, #140] @ 84ceb4 <__cxa_atexit@plt+0x83af04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #33 @ 0x21 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84ce98 <__cxa_atexit@plt+0x83aee8> │ │ │ │ + bhi 84cea8 <__cxa_atexit@plt+0x83aef8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr lr, [pc, #84] @ 84cea8 <__cxa_atexit@plt+0x83aef8> │ │ │ │ + ldr lr, [pc, #84] @ 84ceb8 <__cxa_atexit@plt+0x83af08> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 84ceac <__cxa_atexit@plt+0x83aefc> │ │ │ │ + ldr sl, [pc, #80] @ 84cebc <__cxa_atexit@plt+0x83af0c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #76] @ 84ceb0 <__cxa_atexit@plt+0x83af00> │ │ │ │ + ldr ip, [pc, #76] @ 84cec0 <__cxa_atexit@plt+0x83af10> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ str ip, [r5, #24]! │ │ │ │ - ldr r7, [pc, #32] @ 84ceb4 <__cxa_atexit@plt+0x83af04> │ │ │ │ + ldr r7, [pc, #32] @ 84cec4 <__cxa_atexit@plt+0x83af14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #48, 30 @ 0xc0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq pc, #248, 28 @ 0xf80 │ │ │ │ + cmpeq pc, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #193 @ 0xc1 │ │ │ │ orr r3, r3, #1536 @ 0x600 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #137 @ 0x89 │ │ │ │ - ldr r7, [pc, #12] @ 84cee8 <__cxa_atexit@plt+0x83af38> │ │ │ │ + ldr r7, [pc, #12] @ 84cef8 <__cxa_atexit@plt+0x83af48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #108, 28 @ 0x6c0 │ │ │ │ - movteq fp, #3612 @ 0xe1c │ │ │ │ + cmpeq pc, #92, 28 @ 0x5c0 │ │ │ │ + movteq fp, #3596 @ 0xe0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 849708 <__cxa_atexit@plt+0x837758> │ │ │ │ - movteq fp, #3600 @ 0xe10 │ │ │ │ + b 849718 <__cxa_atexit@plt+0x837768> │ │ │ │ + movteq fp, #3584 @ 0xe00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d020 <__cxa_atexit@plt+0x83b070> │ │ │ │ + bcc 84d030 <__cxa_atexit@plt+0x83b080> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r9, #76 @ 0x4c │ │ │ │ cmp r9, r3 │ │ │ │ - bhi 84d018 <__cxa_atexit@plt+0x83b068> │ │ │ │ - ldr r3, [pc, #236] @ 84d02c <__cxa_atexit@plt+0x83b07c> │ │ │ │ + bhi 84d028 <__cxa_atexit@plt+0x83b078> │ │ │ │ + ldr r3, [pc, #236] @ 84d03c <__cxa_atexit@plt+0x83b08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ @@ -2157556,650 +2157560,650 @@ │ │ │ │ ldr r6, [r7, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r7, #52] @ 0x34 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [r7, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r6, r9 │ │ │ │ - ldr r7, [pc, #152] @ 84d030 <__cxa_atexit@plt+0x83b080> │ │ │ │ + ldr r7, [pc, #152] @ 84d040 <__cxa_atexit@plt+0x83b090> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-44]! @ 0xffffffd4 │ │ │ │ str r6, [r9, #-4] │ │ │ │ str r0, [r9] │ │ │ │ str r3, [r9, #-36] @ 0xffffffdc │ │ │ │ str r2, [r9, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r9, #28 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r9, #-16] │ │ │ │ str r4, [r9, #-12] │ │ │ │ - ldr r6, [pc, #112] @ 84d034 <__cxa_atexit@plt+0x83b084> │ │ │ │ + ldr r6, [pc, #112] @ 84d044 <__cxa_atexit@plt+0x83b094> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9, #-8] │ │ │ │ - ldr r6, [pc, #104] @ 84d038 <__cxa_atexit@plt+0x83b088> │ │ │ │ + ldr r6, [pc, #104] @ 84d048 <__cxa_atexit@plt+0x83b098> │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [r9, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r9, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r9, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r9, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r9, #-48] @ 0xffffffd0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [r3, #-72]! @ 0xffffffb8 │ │ │ │ sub r8, r9, #7 │ │ │ │ - ldr r7, [pc, #56] @ 84d03c <__cxa_atexit@plt+0x83b08c> │ │ │ │ + ldr r7, [pc, #56] @ 84d04c <__cxa_atexit@plt+0x83b09c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq pc, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ - cmpeq pc, #76, 24 @ 0x4c00 │ │ │ │ - movteq fp, #3976 @ 0xf88 │ │ │ │ + cmpeq pc, #60, 24 @ 0x3c00 │ │ │ │ + movteq fp, #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d07c <__cxa_atexit@plt+0x83b0cc> │ │ │ │ - ldr r3, [pc, #36] @ 84d084 <__cxa_atexit@plt+0x83b0d4> │ │ │ │ + bcc 84d08c <__cxa_atexit@plt+0x83b0dc> │ │ │ │ + ldr r3, [pc, #36] @ 84d094 <__cxa_atexit@plt+0x83b0e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84d088 <__cxa_atexit@plt+0x83b0d8> │ │ │ │ + ldr r3, [pc, #24] @ 84d098 <__cxa_atexit@plt+0x83b0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #201 @ 0xc9 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 22 @ 0x37000 │ │ │ │ - cmpeq pc, #216, 24 @ 0xd800 │ │ │ │ - movteq ip, #0 │ │ │ │ + cmpeq pc, #204, 22 @ 0x33000 │ │ │ │ + cmpeq pc, #200, 24 @ 0xc800 │ │ │ │ + movteq fp, #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d0f4 <__cxa_atexit@plt+0x83b144> │ │ │ │ + bcc 84d104 <__cxa_atexit@plt+0x83b154> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d0ec <__cxa_atexit@plt+0x83b13c> │ │ │ │ - ldr r3, [pc, #64] @ 84d0fc <__cxa_atexit@plt+0x83b14c> │ │ │ │ + bhi 84d0fc <__cxa_atexit@plt+0x83b14c> │ │ │ │ + ldr r3, [pc, #64] @ 84d10c <__cxa_atexit@plt+0x83b15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 84d100 <__cxa_atexit@plt+0x83b150> │ │ │ │ + ldr r7, [pc, #44] @ 84d110 <__cxa_atexit@plt+0x83b160> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84d104 <__cxa_atexit@plt+0x83b154> │ │ │ │ + ldr r7, [pc, #28] @ 84d114 <__cxa_atexit@plt+0x83b164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #128, 22 @ 0x20000 │ │ │ │ + cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq pc, #104, 28 @ 0x680 │ │ │ │ - movteq fp, #1456 @ 0x5b0 │ │ │ │ + cmpeq pc, #88, 28 @ 0x580 │ │ │ │ + movteq fp, #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d148 <__cxa_atexit@plt+0x83b198> │ │ │ │ - ldr r3, [pc, #40] @ 84d150 <__cxa_atexit@plt+0x83b1a0> │ │ │ │ + bcc 84d158 <__cxa_atexit@plt+0x83b1a8> │ │ │ │ + ldr r3, [pc, #40] @ 84d160 <__cxa_atexit@plt+0x83b1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 84d154 <__cxa_atexit@plt+0x83b1a4> │ │ │ │ + ldr r2, [pc, #36] @ 84d164 <__cxa_atexit@plt+0x83b1b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 844974 <__cxa_atexit@plt+0x8329c4> │ │ │ │ + b 844984 <__cxa_atexit@plt+0x8329d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #1680 @ 0x690 │ │ │ │ - cmpeq pc, #12, 22 @ 0x3000 │ │ │ │ - movteq fp, #2992 @ 0xbb0 │ │ │ │ + movteq fp, #1664 @ 0x680 │ │ │ │ + cmpeq pc, #252, 20 @ 0xfc000 │ │ │ │ + movteq fp, #2976 @ 0xba0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 849708 <__cxa_atexit@plt+0x837758> │ │ │ │ - movteq fp, #3000 @ 0xbb8 │ │ │ │ + b 849718 <__cxa_atexit@plt+0x837768> │ │ │ │ + movteq fp, #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d208 <__cxa_atexit@plt+0x83b258> │ │ │ │ + bcc 84d218 <__cxa_atexit@plt+0x83b268> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d200 <__cxa_atexit@plt+0x83b250> │ │ │ │ - ldr lr, [pc, #104] @ 84d210 <__cxa_atexit@plt+0x83b260> │ │ │ │ + bhi 84d210 <__cxa_atexit@plt+0x83b260> │ │ │ │ + ldr lr, [pc, #104] @ 84d220 <__cxa_atexit@plt+0x83b270> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 84d214 <__cxa_atexit@plt+0x83b264> │ │ │ │ + ldr r2, [pc, #100] @ 84d224 <__cxa_atexit@plt+0x83b274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #88] @ 84d218 <__cxa_atexit@plt+0x83b268> │ │ │ │ + ldr r2, [pc, #88] @ 84d228 <__cxa_atexit@plt+0x83b278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ add r2, r2, #209 @ 0xd1 │ │ │ │ - ldr r8, [pc, #68] @ 84d21c <__cxa_atexit@plt+0x83b26c> │ │ │ │ + ldr r8, [pc, #68] @ 84d22c <__cxa_atexit@plt+0x83b27c> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r9, r6, #20 │ │ │ │ stm r9, {r0, r3, r7, lr} │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r9, #-28]! @ 0xffffffe4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 84d220 <__cxa_atexit@plt+0x83b270> │ │ │ │ + ldr r7, [pc, #36] @ 84d230 <__cxa_atexit@plt+0x83b280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq pc, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq pc, #136, 22 @ 0x22000 │ │ │ │ + cmpeq pc, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq pc, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #84, 20 @ 0x54000 │ │ │ │ - movteq sl, #112 @ 0x70 │ │ │ │ + cmpeq pc, #68, 20 @ 0x44000 │ │ │ │ + movteq sl, #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d25c <__cxa_atexit@plt+0x83b2ac> │ │ │ │ - ldr r3, [pc, #32] @ 84d264 <__cxa_atexit@plt+0x83b2b4> │ │ │ │ + bcc 84d26c <__cxa_atexit@plt+0x83b2bc> │ │ │ │ + ldr r3, [pc, #32] @ 84d274 <__cxa_atexit@plt+0x83b2c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84d268 <__cxa_atexit@plt+0x83b2b8> │ │ │ │ + ldr r7, [pc, #16] @ 84d278 <__cxa_atexit@plt+0x83b2c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #248, 18 @ 0x3e0000 │ │ │ │ - cmpeq pc, #252, 24 @ 0xfc00 │ │ │ │ - movteq sl, #52 @ 0x34 │ │ │ │ + cmpeq pc, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq pc, #236, 24 @ 0xec00 │ │ │ │ + movteq sl, #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d2d4 <__cxa_atexit@plt+0x83b324> │ │ │ │ + bcc 84d2e4 <__cxa_atexit@plt+0x83b334> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d2cc <__cxa_atexit@plt+0x83b31c> │ │ │ │ - ldr r3, [pc, #64] @ 84d2dc <__cxa_atexit@plt+0x83b32c> │ │ │ │ + bhi 84d2dc <__cxa_atexit@plt+0x83b32c> │ │ │ │ + ldr r3, [pc, #64] @ 84d2ec <__cxa_atexit@plt+0x83b33c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84d2e0 <__cxa_atexit@plt+0x83b330> │ │ │ │ + ldr r3, [pc, #44] @ 84d2f0 <__cxa_atexit@plt+0x83b340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84d2e4 <__cxa_atexit@plt+0x83b334> │ │ │ │ + ldr r7, [pc, #28] @ 84d2f4 <__cxa_atexit@plt+0x83b344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 18 @ 0x280000 │ │ │ │ + cmpeq pc, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #196, 20 @ 0xc4000 │ │ │ │ - movteq r9, #4024 @ 0xfb8 │ │ │ │ + cmpeq pc, #180, 20 @ 0xb4000 │ │ │ │ + movteq r9, #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d358 <__cxa_atexit@plt+0x83b3a8> │ │ │ │ + bcc 84d368 <__cxa_atexit@plt+0x83b3b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d350 <__cxa_atexit@plt+0x83b3a0> │ │ │ │ - ldr r3, [pc, #72] @ 84d360 <__cxa_atexit@plt+0x83b3b0> │ │ │ │ + bhi 84d360 <__cxa_atexit@plt+0x83b3b0> │ │ │ │ + ldr r3, [pc, #72] @ 84d370 <__cxa_atexit@plt+0x83b3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84d364 <__cxa_atexit@plt+0x83b3b4> │ │ │ │ + ldr r7, [pc, #48] @ 84d374 <__cxa_atexit@plt+0x83b3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84d368 <__cxa_atexit@plt+0x83b3b8> │ │ │ │ + ldr r7, [pc, #28] @ 84d378 <__cxa_atexit@plt+0x83b3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #36, 18 @ 0x90000 │ │ │ │ + cmpeq pc, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq pc, #64, 20 @ 0x40000 │ │ │ │ - movteq r9, #3112 @ 0xc28 │ │ │ │ + cmpeq pc, #48, 20 @ 0x30000 │ │ │ │ + movteq r9, #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d3a0 <__cxa_atexit@plt+0x83b3f0> │ │ │ │ - ldr r3, [pc, #28] @ 84d3a8 <__cxa_atexit@plt+0x83b3f8> │ │ │ │ + bcc 84d3b0 <__cxa_atexit@plt+0x83b400> │ │ │ │ + ldr r3, [pc, #28] @ 84d3b8 <__cxa_atexit@plt+0x83b408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 828c5c <__cxa_atexit@plt+0x816cac> │ │ │ │ + b 828c6c <__cxa_atexit@plt+0x816cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq pc, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d3f0 <__cxa_atexit@plt+0x83b440> │ │ │ │ - ldr r3, [pc, #48] @ 84d3f8 <__cxa_atexit@plt+0x83b448> │ │ │ │ + bcc 84d400 <__cxa_atexit@plt+0x83b450> │ │ │ │ + ldr r3, [pc, #48] @ 84d408 <__cxa_atexit@plt+0x83b458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 84d3fc <__cxa_atexit@plt+0x83b44c> │ │ │ │ + ldr r2, [pc, #44] @ 84d40c <__cxa_atexit@plt+0x83b45c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 84d3e8 <__cxa_atexit@plt+0x83b438> │ │ │ │ - b 84d408 <__cxa_atexit@plt+0x83b458> │ │ │ │ + beq 84d3f8 <__cxa_atexit@plt+0x83b448> │ │ │ │ + b 84d418 <__cxa_atexit@plt+0x83b468> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, #108, 16 @ 0x6c0000 │ │ │ │ + cmpeq pc, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #161 @ 0xa1 │ │ │ │ orr r3, r3, #768 @ 0x300 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ orr r2, r2, #256 @ 0x100 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ - ldr r7, [pc, #12] @ 84d438 <__cxa_atexit@plt+0x83b488> │ │ │ │ + ldr r7, [pc, #12] @ 84d448 <__cxa_atexit@plt+0x83b498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #28, 18 @ 0x70000 │ │ │ │ - movteq fp, #2252 @ 0x8cc │ │ │ │ + cmpeq pc, #12, 18 @ 0x30000 │ │ │ │ + movteq fp, #2236 @ 0x8bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 849708 <__cxa_atexit@plt+0x837758> │ │ │ │ - movteq fp, #2276 @ 0x8e4 │ │ │ │ + b 849718 <__cxa_atexit@plt+0x837768> │ │ │ │ + movteq fp, #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d4f8 <__cxa_atexit@plt+0x83b548> │ │ │ │ + bcc 84d508 <__cxa_atexit@plt+0x83b558> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d4f0 <__cxa_atexit@plt+0x83b540> │ │ │ │ - ldr lr, [pc, #116] @ 84d500 <__cxa_atexit@plt+0x83b550> │ │ │ │ + bhi 84d500 <__cxa_atexit@plt+0x83b550> │ │ │ │ + ldr lr, [pc, #116] @ 84d510 <__cxa_atexit@plt+0x83b560> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 84d504 <__cxa_atexit@plt+0x83b554> │ │ │ │ + ldr r2, [pc, #112] @ 84d514 <__cxa_atexit@plt+0x83b564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr r8, [pc, #84] @ 84d508 <__cxa_atexit@plt+0x83b558> │ │ │ │ + ldr r8, [pc, #84] @ 84d518 <__cxa_atexit@plt+0x83b568> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #72] @ 84d50c <__cxa_atexit@plt+0x83b55c> │ │ │ │ + ldr r8, [pc, #72] @ 84d51c <__cxa_atexit@plt+0x83b56c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r2, r9} │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r9, #-40]! @ 0xffffffd8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 84d510 <__cxa_atexit@plt+0x83b560> │ │ │ │ + ldr r7, [pc, #36] @ 84d520 <__cxa_atexit@plt+0x83b570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq pc, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq pc, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmpeq pc, #100, 14 @ 0x1900000 │ │ │ │ - movteq sl, #1252 @ 0x4e4 │ │ │ │ + cmpeq pc, #84, 14 @ 0x1500000 │ │ │ │ + movteq sl, #1236 @ 0x4d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d550 <__cxa_atexit@plt+0x83b5a0> │ │ │ │ - ldr r3, [pc, #36] @ 84d558 <__cxa_atexit@plt+0x83b5a8> │ │ │ │ + bcc 84d560 <__cxa_atexit@plt+0x83b5b0> │ │ │ │ + ldr r3, [pc, #36] @ 84d568 <__cxa_atexit@plt+0x83b5b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 84d55c <__cxa_atexit@plt+0x83b5ac> │ │ │ │ + ldr r7, [pc, #16] @ 84d56c <__cxa_atexit@plt+0x83b5bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #8, 14 @ 0x200000 │ │ │ │ - cmpeq pc, #4, 20 @ 0x4000 │ │ │ │ - movteq sl, #1176 @ 0x498 │ │ │ │ + cmpeq pc, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq pc, #244, 18 @ 0x3d0000 │ │ │ │ + movteq sl, #1160 @ 0x488 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d5d0 <__cxa_atexit@plt+0x83b620> │ │ │ │ + bcc 84d5e0 <__cxa_atexit@plt+0x83b630> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d5c8 <__cxa_atexit@plt+0x83b618> │ │ │ │ - ldr r3, [pc, #72] @ 84d5d8 <__cxa_atexit@plt+0x83b628> │ │ │ │ + bhi 84d5d8 <__cxa_atexit@plt+0x83b628> │ │ │ │ + ldr r3, [pc, #72] @ 84d5e8 <__cxa_atexit@plt+0x83b638> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84d5dc <__cxa_atexit@plt+0x83b62c> │ │ │ │ + ldr r7, [pc, #48] @ 84d5ec <__cxa_atexit@plt+0x83b63c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84d5e0 <__cxa_atexit@plt+0x83b630> │ │ │ │ + ldr r7, [pc, #28] @ 84d5f0 <__cxa_atexit@plt+0x83b640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq pc, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #140, 18 @ 0x230000 │ │ │ │ - movteq fp, #1200 @ 0x4b0 │ │ │ │ + cmpeq pc, #124, 18 @ 0x1f0000 │ │ │ │ + movteq fp, #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d654 <__cxa_atexit@plt+0x83b6a4> │ │ │ │ + bcc 84d664 <__cxa_atexit@plt+0x83b6b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d64c <__cxa_atexit@plt+0x83b69c> │ │ │ │ - ldr r3, [pc, #72] @ 84d65c <__cxa_atexit@plt+0x83b6ac> │ │ │ │ + bhi 84d65c <__cxa_atexit@plt+0x83b6ac> │ │ │ │ + ldr r3, [pc, #72] @ 84d66c <__cxa_atexit@plt+0x83b6bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 84d660 <__cxa_atexit@plt+0x83b6b0> │ │ │ │ + ldr r1, [pc, #48] @ 84d670 <__cxa_atexit@plt+0x83b6c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 84d664 <__cxa_atexit@plt+0x83b6b4> │ │ │ │ + ldr r7, [pc, #28] @ 84d674 <__cxa_atexit@plt+0x83b6c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq pc, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq pc, #12, 18 @ 0x30000 │ │ │ │ - movteq sl, #2768 @ 0xad0 │ │ │ │ + cmpeq pc, #252, 16 @ 0xfc0000 │ │ │ │ + movteq sl, #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d69c <__cxa_atexit@plt+0x83b6ec> │ │ │ │ - ldr r3, [pc, #28] @ 84d6a4 <__cxa_atexit@plt+0x83b6f4> │ │ │ │ + bcc 84d6ac <__cxa_atexit@plt+0x83b6fc> │ │ │ │ + ldr r3, [pc, #28] @ 84d6b4 <__cxa_atexit@plt+0x83b704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 83ec64 <__cxa_atexit@plt+0x82ccb4> │ │ │ │ + b 83ec74 <__cxa_atexit@plt+0x82ccc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 10 @ 0x2d000000 │ │ │ │ - movteq fp, #1632 @ 0x660 │ │ │ │ + cmpeq pc, #164, 10 @ 0x29000000 │ │ │ │ + movteq fp, #1616 @ 0x650 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 849708 <__cxa_atexit@plt+0x837758> │ │ │ │ - movteq fp, #1672 @ 0x688 │ │ │ │ + b 849718 <__cxa_atexit@plt+0x837768> │ │ │ │ + movteq fp, #1656 @ 0x678 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d758 <__cxa_atexit@plt+0x83b7a8> │ │ │ │ + bcc 84d768 <__cxa_atexit@plt+0x83b7b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d750 <__cxa_atexit@plt+0x83b7a0> │ │ │ │ - ldr lr, [pc, #104] @ 84d760 <__cxa_atexit@plt+0x83b7b0> │ │ │ │ + bhi 84d760 <__cxa_atexit@plt+0x83b7b0> │ │ │ │ + ldr lr, [pc, #104] @ 84d770 <__cxa_atexit@plt+0x83b7c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 84d764 <__cxa_atexit@plt+0x83b7b4> │ │ │ │ + ldr r2, [pc, #100] @ 84d774 <__cxa_atexit@plt+0x83b7c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 84d768 <__cxa_atexit@plt+0x83b7b8> │ │ │ │ + ldr r1, [pc, #96] @ 84d778 <__cxa_atexit@plt+0x83b7c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #84] @ 84d76c <__cxa_atexit@plt+0x83b7bc> │ │ │ │ + ldr r1, [pc, #84] @ 84d77c <__cxa_atexit@plt+0x83b7cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ add r1, r1, #209 @ 0xd1 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 84d770 <__cxa_atexit@plt+0x83b7c0> │ │ │ │ + ldr r7, [pc, #36] @ 84d780 <__cxa_atexit@plt+0x83b7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq pc, #52, 10 @ 0xd000000 │ │ │ │ - cmpeq pc, #48, 12 @ 0x3000000 │ │ │ │ - cmpeq pc, #4, 10 @ 0x1000000 │ │ │ │ - movteq fp, #52 @ 0x34 │ │ │ │ + cmpeq pc, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq pc, #244, 8 @ 0xf4000000 │ │ │ │ + movteq fp, #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d7a8 <__cxa_atexit@plt+0x83b7f8> │ │ │ │ - ldr r3, [pc, #28] @ 84d7b0 <__cxa_atexit@plt+0x83b800> │ │ │ │ + bcc 84d7b8 <__cxa_atexit@plt+0x83b808> │ │ │ │ + ldr r3, [pc, #28] @ 84d7c0 <__cxa_atexit@plt+0x83b810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 846464 <__cxa_atexit@plt+0x8344b4> │ │ │ │ + b 846474 <__cxa_atexit@plt+0x8344c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq pc, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d7f8 <__cxa_atexit@plt+0x83b848> │ │ │ │ - ldr r3, [pc, #48] @ 84d800 <__cxa_atexit@plt+0x83b850> │ │ │ │ + bcc 84d808 <__cxa_atexit@plt+0x83b858> │ │ │ │ + ldr r3, [pc, #48] @ 84d810 <__cxa_atexit@plt+0x83b860> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 84d804 <__cxa_atexit@plt+0x83b854> │ │ │ │ + ldr r2, [pc, #44] @ 84d814 <__cxa_atexit@plt+0x83b864> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 84d7f0 <__cxa_atexit@plt+0x83b840> │ │ │ │ - b 84d810 <__cxa_atexit@plt+0x83b860> │ │ │ │ + beq 84d800 <__cxa_atexit@plt+0x83b850> │ │ │ │ + b 84d820 <__cxa_atexit@plt+0x83b870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 84d834 <__cxa_atexit@plt+0x83b884> │ │ │ │ - ldr r7, [pc, #76] @ 84d870 <__cxa_atexit@plt+0x83b8c0> │ │ │ │ + bne 84d844 <__cxa_atexit@plt+0x83b894> │ │ │ │ + ldr r7, [pc, #76] @ 84d880 <__cxa_atexit@plt+0x83b8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #33 @ 0x21 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d864 <__cxa_atexit@plt+0x83b8b4> │ │ │ │ + bhi 84d874 <__cxa_atexit@plt+0x83b8c4> │ │ │ │ mov r7, #3616 @ 0xe20 │ │ │ │ orr r7, r7, #16384 @ 0x4000 │ │ │ │ - ldr r3, [pc, #32] @ 84d874 <__cxa_atexit@plt+0x83b8c4> │ │ │ │ + ldr r3, [pc, #32] @ 84d884 <__cxa_atexit@plt+0x83b8d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq pc, #60, 20 @ 0x3c000 │ │ │ │ - movteq fp, #1168 @ 0x490 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq pc, #44, 20 @ 0x2c000 │ │ │ │ + movteq fp, #1152 @ 0x480 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 849708 <__cxa_atexit@plt+0x837758> │ │ │ │ - movteq fp, #1224 @ 0x4c8 │ │ │ │ + b 849718 <__cxa_atexit@plt+0x837768> │ │ │ │ + movteq fp, #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84d938 <__cxa_atexit@plt+0x83b988> │ │ │ │ + bcc 84d948 <__cxa_atexit@plt+0x83b998> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84d930 <__cxa_atexit@plt+0x83b980> │ │ │ │ - ldr lr, [pc, #120] @ 84d940 <__cxa_atexit@plt+0x83b990> │ │ │ │ + bhi 84d940 <__cxa_atexit@plt+0x83b990> │ │ │ │ + ldr lr, [pc, #120] @ 84d950 <__cxa_atexit@plt+0x83b9a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #116] @ 84d944 <__cxa_atexit@plt+0x83b994> │ │ │ │ + ldr r2, [pc, #116] @ 84d954 <__cxa_atexit@plt+0x83b9a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r8, [pc, #88] @ 84d948 <__cxa_atexit@plt+0x83b998> │ │ │ │ + ldr r8, [pc, #88] @ 84d958 <__cxa_atexit@plt+0x83b9a8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [pc, #76] @ 84d94c <__cxa_atexit@plt+0x83b99c> │ │ │ │ + ldr r8, [pc, #76] @ 84d95c <__cxa_atexit@plt+0x83b9ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r9, #-36]! @ 0xffffffdc │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 84d950 <__cxa_atexit@plt+0x83b9a0> │ │ │ │ + ldr r7, [pc, #36] @ 84d960 <__cxa_atexit@plt+0x83b9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq pc, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq pc, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq pc, #36, 6 @ 0x90000000 │ │ │ │ - movteq fp, #1864 @ 0x748 │ │ │ │ + cmpeq pc, #20, 6 @ 0x50000000 │ │ │ │ + movteq fp, #1848 @ 0x738 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84dd6c <__cxa_atexit@plt+0x83bdbc> │ │ │ │ + bcc 84dd7c <__cxa_atexit@plt+0x83bdcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #464 @ 0x1d0 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84dd64 <__cxa_atexit@plt+0x83bdb4> │ │ │ │ - ldr r3, [pc, #1008] @ 84dd74 <__cxa_atexit@plt+0x83bdc4> │ │ │ │ + bhi 84dd74 <__cxa_atexit@plt+0x83bdc4> │ │ │ │ + ldr r3, [pc, #1008] @ 84dd84 <__cxa_atexit@plt+0x83bdd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add ip, r7, #12 │ │ │ │ ldm ip, {r1, sl, ip} │ │ │ │ ldr r3, [r7, #24] │ │ │ │ @@ -2158251,123 +2158255,123 @@ │ │ │ │ ldr r4, [r7, #32] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #60] @ 0x3c │ │ │ │ sub fp, r6, #70 @ 0x46 │ │ │ │ str fp, [r6] │ │ │ │ sub r7, r6, #23 │ │ │ │ str r7, [r6, #-4] │ │ │ │ - ldr r7, [pc, #772] @ 84dd78 <__cxa_atexit@plt+0x83bdc8> │ │ │ │ + ldr r7, [pc, #772] @ 84dd88 <__cxa_atexit@plt+0x83bdd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #34 @ 0x22 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #150 @ 0x96 │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ sub r7, r6, #87 @ 0x57 │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ sub r7, r6, #98 @ 0x62 │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [pc, #728] @ 84dd7c <__cxa_atexit@plt+0x83bdcc> │ │ │ │ + ldr r7, [pc, #728] @ 84dd8c <__cxa_atexit@plt+0x83bddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ sub r7, r6, #238 @ 0xee │ │ │ │ str r7, [r6, #-144] @ 0xffffff70 │ │ │ │ sub r7, r6, #167 @ 0xa7 │ │ │ │ str r7, [r6, #-148] @ 0xffffff6c │ │ │ │ sub r7, r6, #178 @ 0xb2 │ │ │ │ str r7, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r7, [pc, #688] @ 84dd80 <__cxa_atexit@plt+0x83bdd0> │ │ │ │ + ldr r7, [pc, #688] @ 84dd90 <__cxa_atexit@plt+0x83bde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r6, #-176] @ 0xffffff50 │ │ │ │ sub r7, r6, #62 @ 0x3e │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ str r7, [r6, #-232] @ 0xffffff18 │ │ │ │ sub r7, r6, #255 @ 0xff │ │ │ │ str r7, [r6, #-236] @ 0xffffff14 │ │ │ │ sub r7, r6, #10 │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ str r7, [r6, #-252] @ 0xffffff04 │ │ │ │ - ldr r7, [pc, #644] @ 84dd84 <__cxa_atexit@plt+0x83bdd4> │ │ │ │ + ldr r7, [pc, #644] @ 84dd94 <__cxa_atexit@plt+0x83bde4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r6, #-264] @ 0xfffffef8 │ │ │ │ - ldr r7, [pc, #632] @ 84dd88 <__cxa_atexit@plt+0x83bdd8> │ │ │ │ + ldr r7, [pc, #632] @ 84dd98 <__cxa_atexit@plt+0x83bde8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r7, [r6, #-172] @ 0xffffff54 │ │ │ │ str r7, [r6, #-260] @ 0xfffffefc │ │ │ │ str r7, [r6, #-312] @ 0xfffffec8 │ │ │ │ sub r7, r6, #79 @ 0x4f │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ str r7, [r6, #-316] @ 0xfffffec4 │ │ │ │ - ldr r7, [pc, #592] @ 84dd8c <__cxa_atexit@plt+0x83bddc> │ │ │ │ + ldr r7, [pc, #592] @ 84dd9c <__cxa_atexit@plt+0x83bdec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r7, [r6, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #-152] @ 0xffffff68 │ │ │ │ str r7, [r6, #-180] @ 0xffffff4c │ │ │ │ str r7, [r6, #-240] @ 0xffffff10 │ │ │ │ str r7, [r6, #-268] @ 0xfffffef4 │ │ │ │ str r7, [r6, #-320] @ 0xfffffec0 │ │ │ │ - ldr r7, [pc, #552] @ 84dd90 <__cxa_atexit@plt+0x83bde0> │ │ │ │ + ldr r7, [pc, #552] @ 84dda0 <__cxa_atexit@plt+0x83bdf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r7, [r6, #-168] @ 0xffffff58 │ │ │ │ str r7, [r6, #-256] @ 0xffffff00 │ │ │ │ str r7, [r6, #-336] @ 0xfffffeb0 │ │ │ │ - ldr r7, [pc, #528] @ 84dd94 <__cxa_atexit@plt+0x83bde4> │ │ │ │ + ldr r7, [pc, #528] @ 84dda4 <__cxa_atexit@plt+0x83bdf4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r6 │ │ │ │ str r7, [r4, #-60]! @ 0xffffffc4 │ │ │ │ str r4, [r6, #-16] │ │ │ │ - ldr r4, [pc, #512] @ 84dd98 <__cxa_atexit@plt+0x83bde8> │ │ │ │ + ldr r4, [pc, #512] @ 84dda8 <__cxa_atexit@plt+0x83bdf8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-140]! @ 0xffffff74 │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ - ldr r4, [pc, #496] @ 84dd9c <__cxa_atexit@plt+0x83bdec> │ │ │ │ + ldr r4, [pc, #496] @ 84ddac <__cxa_atexit@plt+0x83bdfc> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-120]! @ 0xffffff88 │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ - ldr r4, [pc, #480] @ 84dda0 <__cxa_atexit@plt+0x83bdf0> │ │ │ │ + ldr r4, [pc, #480] @ 84ddb0 <__cxa_atexit@plt+0x83be00> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-228]! @ 0xffffff1c │ │ │ │ str r7, [r6, #-156] @ 0xffffff64 │ │ │ │ - ldr r4, [pc, #464] @ 84dda4 <__cxa_atexit@plt+0x83bdf4> │ │ │ │ + ldr r4, [pc, #464] @ 84ddb4 <__cxa_atexit@plt+0x83be04> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-208]! @ 0xffffff30 │ │ │ │ str r7, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r4, [pc, #448] @ 84dda8 <__cxa_atexit@plt+0x83bdf8> │ │ │ │ + ldr r4, [pc, #448] @ 84ddb8 <__cxa_atexit@plt+0x83be08> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-308]! @ 0xfffffecc │ │ │ │ str r7, [r6, #-244] @ 0xffffff0c │ │ │ │ - ldr r4, [pc, #432] @ 84ddac <__cxa_atexit@plt+0x83bdfc> │ │ │ │ + ldr r4, [pc, #432] @ 84ddbc <__cxa_atexit@plt+0x83be0c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-292]! @ 0xfffffedc │ │ │ │ str r7, [r6, #-248] @ 0xffffff08 │ │ │ │ - ldr r4, [pc, #416] @ 84ddb0 <__cxa_atexit@plt+0x83be00> │ │ │ │ + ldr r4, [pc, #416] @ 84ddc0 <__cxa_atexit@plt+0x83be10> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-460]! @ 0xfffffe34 │ │ │ │ str r7, [r6, #-324] @ 0xfffffebc │ │ │ │ - ldr r4, [pc, #400] @ 84ddb4 <__cxa_atexit@plt+0x83be04> │ │ │ │ + ldr r4, [pc, #400] @ 84ddc4 <__cxa_atexit@plt+0x83be14> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-396]! @ 0xfffffe74 │ │ │ │ str r7, [r6, #-328] @ 0xfffffeb8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -2158435,77 +2158439,77 @@ │ │ │ │ str r0, [r6, #-436] @ 0xfffffe4c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r6, #-432] @ 0xfffffe50 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-428] @ 0xfffffe54 │ │ │ │ str r7, [r6, #-424] @ 0xfffffe58 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #100] @ 84ddb8 <__cxa_atexit@plt+0x83be08> │ │ │ │ + ldr r7, [pc, #100] @ 84ddc8 <__cxa_atexit@plt+0x83be18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #464 @ 0x1d0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #184, 4 @ 0x8000000b │ │ │ │ - cmpeq pc, #204, 4 @ 0xc000000c │ │ │ │ - cmpeq pc, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq pc, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq pc, #92, 16 @ 0x5c0000 │ │ │ │ - cmpeq pc, #160, 2 @ 0x28 │ │ │ │ - cmpeq pc, #120, 2 │ │ │ │ - cmpeq pc, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq pc, #188, 4 @ 0xc000000b │ │ │ │ + cmpeq pc, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq pc, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq pc, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq pc, #144, 2 @ 0x24 │ │ │ │ + cmpeq pc, #104, 2 │ │ │ │ + cmpeq pc, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ @ instruction: 0xffffeb50 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ - cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ + cmpeq pc, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ddfc <__cxa_atexit@plt+0x83be4c> │ │ │ │ - ldr r7, [pc, #40] @ 84de04 <__cxa_atexit@plt+0x83be54> │ │ │ │ + bcc 84de0c <__cxa_atexit@plt+0x83be5c> │ │ │ │ + ldr r7, [pc, #40] @ 84de14 <__cxa_atexit@plt+0x83be64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 84ddf0 <__cxa_atexit@plt+0x83be40> │ │ │ │ + beq 84de00 <__cxa_atexit@plt+0x83be50> │ │ │ │ mov r7, r8 │ │ │ │ - b 84de10 <__cxa_atexit@plt+0x83be60> │ │ │ │ + b 84de20 <__cxa_atexit@plt+0x83be70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ - movteq fp, #688 @ 0x2b0 │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + movteq fp, #672 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e01c <__cxa_atexit@plt+0x83c06c> │ │ │ │ + bcc 84e02c <__cxa_atexit@plt+0x83c07c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e014 <__cxa_atexit@plt+0x83c064> │ │ │ │ - ldr r3, [pc, #472] @ 84e024 <__cxa_atexit@plt+0x83c074> │ │ │ │ + bhi 84e024 <__cxa_atexit@plt+0x83c074> │ │ │ │ + ldr r3, [pc, #472] @ 84e034 <__cxa_atexit@plt+0x83c084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -2158553,15 +2158557,15 @@ │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #104] @ 0x68 │ │ │ │ add r4, r7, #108 @ 0x6c │ │ │ │ ldm r4, {r0, r1, r2, r3, r4} │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r2, r3, r4} │ │ │ │ - ldr r4, [pc, #252] @ 84e028 <__cxa_atexit@plt+0x83c078> │ │ │ │ + ldr r4, [pc, #252] @ 84e038 <__cxa_atexit@plt+0x83c088> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-4] │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {sl, fp, ip} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -2158581,15 +2158585,15 @@ │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ - ldr r4, [pc, #144] @ 84e02c <__cxa_atexit@plt+0x83c07c> │ │ │ │ + ldr r4, [pc, #144] @ 84e03c <__cxa_atexit@plt+0x83c08c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ @@ -2158601,46 +2158605,46 @@ │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-132]! @ 0xffffff7c │ │ │ │ - ldr r4, [pc, #68] @ 84e030 <__cxa_atexit@plt+0x83c080> │ │ │ │ + ldr r4, [pc, #68] @ 84e040 <__cxa_atexit@plt+0x83c090> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r4, r6, #3 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stmib r5, {r2, r4} │ │ │ │ str r3, [r5, #12] │ │ │ │ - ldr r8, [pc, #44] @ 84e034 <__cxa_atexit@plt+0x83c084> │ │ │ │ + ldr r8, [pc, #44] @ 84e044 <__cxa_atexit@plt+0x83c094> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7e7c <__cxa_atexit@plt+0xba5ecc> │ │ │ │ + b bb7e8c <__cxa_atexit@plt+0xba5edc> │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq pc, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - cmpeq pc, #212, 24 @ 0xd400 │ │ │ │ - cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ - movteq fp, #164 @ 0xa4 │ │ │ │ + cmpeq pc, #196, 24 @ 0xc400 │ │ │ │ + cmpeq pc, #68, 8 @ 0x44000000 │ │ │ │ + movteq fp, #148 @ 0x94 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e254 <__cxa_atexit@plt+0x83c2a4> │ │ │ │ + bcc 84e264 <__cxa_atexit@plt+0x83c2b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e24c <__cxa_atexit@plt+0x83c29c> │ │ │ │ - ldr r3, [pc, #500] @ 84e25c <__cxa_atexit@plt+0x83c2ac> │ │ │ │ + bhi 84e25c <__cxa_atexit@plt+0x83c2ac> │ │ │ │ + ldr r3, [pc, #500] @ 84e26c <__cxa_atexit@plt+0x83c2bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -2158689,15 +2158693,15 @@ │ │ │ │ ldr r8, [r7, #104] @ 0x68 │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ ldr r2, [r7, #112] @ 0x70 │ │ │ │ ldr r1, [r7, #116] @ 0x74 │ │ │ │ ldr r0, [r7, #120] @ 0x78 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #124] @ 0x7c │ │ │ │ - ldr r4, [pc, #276] @ 84e260 <__cxa_atexit@plt+0x83c2b0> │ │ │ │ + ldr r4, [pc, #276] @ 84e270 <__cxa_atexit@plt+0x83c2c0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -2158724,15 +2158728,15 @@ │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r4, [pc, #140] @ 84e264 <__cxa_atexit@plt+0x83c2b4> │ │ │ │ + ldr r4, [pc, #140] @ 84e274 <__cxa_atexit@plt+0x83c2c4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [r6] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ @@ -2158747,41 +2158751,41 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r8, [r6, #-132] @ 0xffffff7c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-128]! @ 0xffffff80 │ │ │ │ - ldr r4, [pc, #52] @ 84e268 <__cxa_atexit@plt+0x83c2b8> │ │ │ │ + ldr r4, [pc, #52] @ 84e278 <__cxa_atexit@plt+0x83c2c8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r4, r6, #135 @ 0x87 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #212, 22 @ 0x35000 │ │ │ │ + cmpeq pc, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0xffffdd2c │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - cmpeq pc, #48, 20 @ 0x30000 │ │ │ │ - movteq sl, #3712 @ 0xe80 │ │ │ │ + cmpeq pc, #32, 20 @ 0x20000 │ │ │ │ + movteq sl, #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e450 <__cxa_atexit@plt+0x83c4a0> │ │ │ │ + bcc 84e460 <__cxa_atexit@plt+0x83c4b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e448 <__cxa_atexit@plt+0x83c498> │ │ │ │ - ldr r3, [pc, #444] @ 84e458 <__cxa_atexit@plt+0x83c4a8> │ │ │ │ + bhi 84e458 <__cxa_atexit@plt+0x83c4a8> │ │ │ │ + ldr r3, [pc, #444] @ 84e468 <__cxa_atexit@plt+0x83c4b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ @@ -2158854,15 +2158858,15 @@ │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #124] @ 84e45c <__cxa_atexit@plt+0x83c4ac> │ │ │ │ + ldr r7, [pc, #124] @ 84e46c <__cxa_atexit@plt+0x83c4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ @@ -2158874,42 +2158878,42 @@ │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-128]! @ 0xffffff80 │ │ │ │ - ldr r7, [pc, #48] @ 84e460 <__cxa_atexit@plt+0x83c4b0> │ │ │ │ + ldr r7, [pc, #48] @ 84e470 <__cxa_atexit@plt+0x83c4c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #44] @ 84e464 <__cxa_atexit@plt+0x83c4b4> │ │ │ │ + ldr r9, [pc, #44] @ 84e474 <__cxa_atexit@plt+0x83c4c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [sp, #84] @ 0x54 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 18 @ 0x280000 │ │ │ │ + cmpeq pc, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - cmpeq pc, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq pc, #172, 6 @ 0xb0000002 │ │ │ │ - movteq sl, #3224 @ 0xc98 │ │ │ │ + cmpeq pc, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq pc, #156, 6 @ 0x70000002 │ │ │ │ + movteq sl, #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e760 <__cxa_atexit@plt+0x83c7b0> │ │ │ │ + bcc 84e770 <__cxa_atexit@plt+0x83c7c0> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #256 @ 0x100 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e758 <__cxa_atexit@plt+0x83c7a8> │ │ │ │ - ldr r3, [pc, #720] @ 84e76c <__cxa_atexit@plt+0x83c7bc> │ │ │ │ + bhi 84e768 <__cxa_atexit@plt+0x83c7b8> │ │ │ │ + ldr r3, [pc, #720] @ 84e77c <__cxa_atexit@plt+0x83c7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -2158974,22 +2158978,22 @@ │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ ldr r4, [r7, #80] @ 0x50 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r8, [r7, #36] @ 0x24 │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ ldr r7, [r7, #92] @ 0x5c │ │ │ │ - ldr r9, [pc, #432] @ 84e770 <__cxa_atexit@plt+0x83c7c0> │ │ │ │ + ldr r9, [pc, #432] @ 84e780 <__cxa_atexit@plt+0x83c7d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r9, r9, #1 │ │ │ │ - ldr r3, [pc, #424] @ 84e774 <__cxa_atexit@plt+0x83c7c4> │ │ │ │ + ldr r3, [pc, #424] @ 84e784 <__cxa_atexit@plt+0x83c7d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [sp] │ │ │ │ mov lr, r6 │ │ │ │ - ldr r5, [pc, #412] @ 84e778 <__cxa_atexit@plt+0x83c7c8> │ │ │ │ + ldr r5, [pc, #412] @ 84e788 <__cxa_atexit@plt+0x83c7d8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [lr, #-144]! @ 0xffffff70 │ │ │ │ stmdb r6, {r3, lr} │ │ │ │ str r9, [r6] │ │ │ │ str fp, [r6, #-12] │ │ │ │ str ip, [r6, #-16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -2159052,15 +2159056,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [r6, #-212] @ 0xffffff2c │ │ │ │ str r3, [r6, #-208] @ 0xffffff30 │ │ │ │ sub r2, r6, #204 @ 0xcc │ │ │ │ stm r2, {r0, r1, r7, sl, fp, ip} │ │ │ │ - ldr r2, [pc, #132] @ 84e77c <__cxa_atexit@plt+0x83c7cc> │ │ │ │ + ldr r2, [pc, #132] @ 84e78c <__cxa_atexit@plt+0x83c7dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ str r3, [r6, #-244] @ 0xffffff0c │ │ │ │ str r9, [r6, #-240] @ 0xffffff10 │ │ │ │ @@ -2159072,1526 +2159076,1526 @@ │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ str r7, [r6, #-220] @ 0xffffff24 │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ str r7, [r6, #-216] @ 0xffffff28 │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-252]! @ 0xffffff04 │ │ │ │ sub r8, r6, #6 │ │ │ │ - ldr r7, [pc, #56] @ 84e780 <__cxa_atexit@plt+0x83c7d0> │ │ │ │ + ldr r7, [pc, #56] @ 84e790 <__cxa_atexit@plt+0x83c7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-12] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 14 @ 0x2800000 │ │ │ │ - cmpeq pc, #240, 12 @ 0xf000000 │ │ │ │ - cmpeq pc, #232, 12 @ 0xe800000 │ │ │ │ + cmpeq pc, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq pc, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq pc, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xffffd510 │ │ │ │ - cmpeq pc, #200, 14 @ 0x3200000 │ │ │ │ - movteq r8, #2832 @ 0xb10 │ │ │ │ + cmpeq pc, #184, 14 @ 0x2e00000 │ │ │ │ + movteq r8, #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e7bc <__cxa_atexit@plt+0x83c80c> │ │ │ │ - ldr r3, [pc, #32] @ 84e7c4 <__cxa_atexit@plt+0x83c814> │ │ │ │ + bcc 84e7cc <__cxa_atexit@plt+0x83c81c> │ │ │ │ + ldr r3, [pc, #32] @ 84e7d4 <__cxa_atexit@plt+0x83c824> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84e7c8 <__cxa_atexit@plt+0x83c818> │ │ │ │ + ldr r7, [pc, #16] @ 84e7d8 <__cxa_atexit@plt+0x83c828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #152, 8 @ 0x98000000 │ │ │ │ - cmpeq pc, #156, 14 @ 0x2700000 │ │ │ │ - movteq sl, #2044 @ 0x7fc │ │ │ │ + cmpeq pc, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq pc, #140, 14 @ 0x2300000 │ │ │ │ + movteq sl, #2028 @ 0x7ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e808 <__cxa_atexit@plt+0x83c858> │ │ │ │ - ldr r3, [pc, #36] @ 84e810 <__cxa_atexit@plt+0x83c860> │ │ │ │ + bcc 84e818 <__cxa_atexit@plt+0x83c868> │ │ │ │ + ldr r3, [pc, #36] @ 84e820 <__cxa_atexit@plt+0x83c870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84e814 <__cxa_atexit@plt+0x83c864> │ │ │ │ + ldr r3, [pc, #24] @ 84e824 <__cxa_atexit@plt+0x83c874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #145 @ 0x91 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 8 @ 0x50000000 │ │ │ │ - cmpeq pc, #76, 10 @ 0x13000000 │ │ │ │ - movteq sl, #1968 @ 0x7b0 │ │ │ │ + cmpeq pc, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq pc, #60, 10 @ 0xf000000 │ │ │ │ + movteq sl, #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e87c <__cxa_atexit@plt+0x83c8cc> │ │ │ │ + bcc 84e88c <__cxa_atexit@plt+0x83c8dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e874 <__cxa_atexit@plt+0x83c8c4> │ │ │ │ - ldr r3, [pc, #60] @ 84e884 <__cxa_atexit@plt+0x83c8d4> │ │ │ │ + bhi 84e884 <__cxa_atexit@plt+0x83c8d4> │ │ │ │ + ldr r3, [pc, #60] @ 84e894 <__cxa_atexit@plt+0x83c8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 84e888 <__cxa_atexit@plt+0x83c8d8> │ │ │ │ + ldr r3, [pc, #44] @ 84e898 <__cxa_atexit@plt+0x83c8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84e88c <__cxa_atexit@plt+0x83c8dc> │ │ │ │ + ldr r7, [pc, #28] @ 84e89c <__cxa_atexit@plt+0x83c8ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq pc, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #228, 12 @ 0xe400000 │ │ │ │ - movteq sl, #2176 @ 0x880 │ │ │ │ + cmpeq pc, #212, 12 @ 0xd400000 │ │ │ │ + movteq sl, #2160 @ 0x870 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e8f8 <__cxa_atexit@plt+0x83c948> │ │ │ │ + bcc 84e908 <__cxa_atexit@plt+0x83c958> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e8f0 <__cxa_atexit@plt+0x83c940> │ │ │ │ - ldr r3, [pc, #64] @ 84e900 <__cxa_atexit@plt+0x83c950> │ │ │ │ + bhi 84e900 <__cxa_atexit@plt+0x83c950> │ │ │ │ + ldr r3, [pc, #64] @ 84e910 <__cxa_atexit@plt+0x83c960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 84e904 <__cxa_atexit@plt+0x83c954> │ │ │ │ + ldr r7, [pc, #44] @ 84e914 <__cxa_atexit@plt+0x83c964> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84e908 <__cxa_atexit@plt+0x83c958> │ │ │ │ + ldr r7, [pc, #28] @ 84e918 <__cxa_atexit@plt+0x83c968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #124, 6 @ 0xf0000001 │ │ │ │ + cmpeq pc, #108, 6 @ 0xb0000001 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq pc, #160, 8 @ 0xa0000000 │ │ │ │ - movteq r8, #2440 @ 0x988 │ │ │ │ + cmpeq pc, #144, 8 @ 0x90000000 │ │ │ │ + movteq r8, #2424 @ 0x978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e944 <__cxa_atexit@plt+0x83c994> │ │ │ │ - ldr r3, [pc, #32] @ 84e94c <__cxa_atexit@plt+0x83c99c> │ │ │ │ + bcc 84e954 <__cxa_atexit@plt+0x83c9a4> │ │ │ │ + ldr r3, [pc, #32] @ 84e95c <__cxa_atexit@plt+0x83c9ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84e950 <__cxa_atexit@plt+0x83c9a0> │ │ │ │ + ldr r7, [pc, #16] @ 84e960 <__cxa_atexit@plt+0x83c9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq pc, #20, 12 @ 0x1400000 │ │ │ │ - movteq r8, #2380 @ 0x94c │ │ │ │ + cmpeq pc, #0, 6 │ │ │ │ + cmpeq pc, #4, 12 @ 0x400000 │ │ │ │ + movteq r8, #2364 @ 0x93c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84e9bc <__cxa_atexit@plt+0x83ca0c> │ │ │ │ + bcc 84e9cc <__cxa_atexit@plt+0x83ca1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84e9b4 <__cxa_atexit@plt+0x83ca04> │ │ │ │ - ldr r3, [pc, #64] @ 84e9c4 <__cxa_atexit@plt+0x83ca14> │ │ │ │ + bhi 84e9c4 <__cxa_atexit@plt+0x83ca14> │ │ │ │ + ldr r3, [pc, #64] @ 84e9d4 <__cxa_atexit@plt+0x83ca24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84e9c8 <__cxa_atexit@plt+0x83ca18> │ │ │ │ + ldr r3, [pc, #44] @ 84e9d8 <__cxa_atexit@plt+0x83ca28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84e9cc <__cxa_atexit@plt+0x83ca1c> │ │ │ │ + ldr r7, [pc, #28] @ 84e9dc <__cxa_atexit@plt+0x83ca2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #220, 6 @ 0x70000003 │ │ │ │ - movteq sl, #1872 @ 0x750 │ │ │ │ + cmpeq pc, #204, 6 @ 0x30000003 │ │ │ │ + movteq sl, #1856 @ 0x740 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ea5c <__cxa_atexit@plt+0x83caac> │ │ │ │ + bcc 84ea6c <__cxa_atexit@plt+0x83cabc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84ea54 <__cxa_atexit@plt+0x83caa4> │ │ │ │ - ldr lr, [pc, #100] @ 84ea64 <__cxa_atexit@plt+0x83cab4> │ │ │ │ + bhi 84ea64 <__cxa_atexit@plt+0x83cab4> │ │ │ │ + ldr lr, [pc, #100] @ 84ea74 <__cxa_atexit@plt+0x83cac4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 84ea68 <__cxa_atexit@plt+0x83cab8> │ │ │ │ + ldr r2, [pc, #96] @ 84ea78 <__cxa_atexit@plt+0x83cac8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 84ea6c <__cxa_atexit@plt+0x83cabc> │ │ │ │ + ldr r3, [pc, #68] @ 84ea7c <__cxa_atexit@plt+0x83cacc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 84ea70 <__cxa_atexit@plt+0x83cac0> │ │ │ │ + ldr r7, [pc, #32] @ 84ea80 <__cxa_atexit@plt+0x83cad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq pc, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq pc, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmpeq pc, #0, 10 │ │ │ │ - movteq sl, #1708 @ 0x6ac │ │ │ │ + cmpeq pc, #240, 8 @ 0xf0000000 │ │ │ │ + movteq sl, #1692 @ 0x69c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84eb08 <__cxa_atexit@plt+0x83cb58> │ │ │ │ + bcc 84eb18 <__cxa_atexit@plt+0x83cb68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84eb00 <__cxa_atexit@plt+0x83cb50> │ │ │ │ - ldr r3, [pc, #108] @ 84eb10 <__cxa_atexit@plt+0x83cb60> │ │ │ │ + bhi 84eb10 <__cxa_atexit@plt+0x83cb60> │ │ │ │ + ldr r3, [pc, #108] @ 84eb20 <__cxa_atexit@plt+0x83cb70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 84eb14 <__cxa_atexit@plt+0x83cb64> │ │ │ │ + ldr lr, [pc, #76] @ 84eb24 <__cxa_atexit@plt+0x83cb74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 84eb18 <__cxa_atexit@plt+0x83cb68> │ │ │ │ + ldr sl, [pc, #72] @ 84eb28 <__cxa_atexit@plt+0x83cb78> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 84eb1c <__cxa_atexit@plt+0x83cb6c> │ │ │ │ + ldr r7, [pc, #32] @ 84eb2c <__cxa_atexit@plt+0x83cb7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #152, 2 @ 0x26 │ │ │ │ + cmpeq pc, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - cmpeq pc, #144, 4 │ │ │ │ - movteq sl, #1556 @ 0x614 │ │ │ │ + cmpeq pc, #128, 4 │ │ │ │ + movteq sl, #1540 @ 0x604 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84eba4 <__cxa_atexit@plt+0x83cbf4> │ │ │ │ + bcc 84ebb4 <__cxa_atexit@plt+0x83cc04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84eb9c <__cxa_atexit@plt+0x83cbec> │ │ │ │ - ldr r3, [pc, #92] @ 84ebac <__cxa_atexit@plt+0x83cbfc> │ │ │ │ + bhi 84ebac <__cxa_atexit@plt+0x83cbfc> │ │ │ │ + ldr r3, [pc, #92] @ 84ebbc <__cxa_atexit@plt+0x83cc0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add ip, r7, #28 │ │ │ │ ldm ip, {r8, r9, sl, ip} │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r3, [pc, #40] @ 84ebb0 <__cxa_atexit@plt+0x83cc00> │ │ │ │ + ldr r3, [pc, #40] @ 84ebc0 <__cxa_atexit@plt+0x83cc10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str ip, [r5, #4] │ │ │ │ - b 837fd4 <__cxa_atexit@plt+0x826024> │ │ │ │ + b 837fe4 <__cxa_atexit@plt+0x826034> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #236 @ 0xec │ │ │ │ + cmpeq pc, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - movteq r7, #4088 @ 0xff8 │ │ │ │ + movteq r7, #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ebe8 <__cxa_atexit@plt+0x83cc38> │ │ │ │ - ldr r3, [pc, #28] @ 84ebf0 <__cxa_atexit@plt+0x83cc40> │ │ │ │ + bcc 84ebf8 <__cxa_atexit@plt+0x83cc48> │ │ │ │ + ldr r3, [pc, #28] @ 84ec00 <__cxa_atexit@plt+0x83cc50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 8252ec <__cxa_atexit@plt+0x81333c> │ │ │ │ + b 8252fc <__cxa_atexit@plt+0x81334c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #104 @ 0x68 │ │ │ │ - movteq r8, #1696 @ 0x6a0 │ │ │ │ + cmpeq pc, #88 @ 0x58 │ │ │ │ + movteq r8, #1680 @ 0x690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ec2c <__cxa_atexit@plt+0x83cc7c> │ │ │ │ - ldr r3, [pc, #32] @ 84ec34 <__cxa_atexit@plt+0x83cc84> │ │ │ │ + bcc 84ec3c <__cxa_atexit@plt+0x83cc8c> │ │ │ │ + ldr r3, [pc, #32] @ 84ec44 <__cxa_atexit@plt+0x83cc94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84ec38 <__cxa_atexit@plt+0x83cc88> │ │ │ │ + ldr r7, [pc, #16] @ 84ec48 <__cxa_atexit@plt+0x83cc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40 @ 0x28 │ │ │ │ - cmpeq pc, #44, 6 @ 0xb0000000 │ │ │ │ - movteq r9, #1376 @ 0x560 │ │ │ │ + cmpeq pc, #24 │ │ │ │ + cmpeq pc, #28, 6 @ 0x70000000 │ │ │ │ + movteq r9, #1360 @ 0x550 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84eca4 <__cxa_atexit@plt+0x83ccf4> │ │ │ │ + bcc 84ecb4 <__cxa_atexit@plt+0x83cd04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84ec9c <__cxa_atexit@plt+0x83ccec> │ │ │ │ - ldr r3, [pc, #64] @ 84ecac <__cxa_atexit@plt+0x83ccfc> │ │ │ │ + bhi 84ecac <__cxa_atexit@plt+0x83ccfc> │ │ │ │ + ldr r3, [pc, #64] @ 84ecbc <__cxa_atexit@plt+0x83cd0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84ecb0 <__cxa_atexit@plt+0x83cd00> │ │ │ │ + ldr r3, [pc, #44] @ 84ecc0 <__cxa_atexit@plt+0x83cd10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84ecb4 <__cxa_atexit@plt+0x83cd04> │ │ │ │ + ldr r7, [pc, #28] @ 84ecc4 <__cxa_atexit@plt+0x83cd14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #208, 30 @ 0x340 │ │ │ │ + cmpeq pc, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #184, 4 @ 0x8000000b │ │ │ │ - movteq r8, #2112 @ 0x840 │ │ │ │ + cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ + movteq r8, #2096 @ 0x830 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ecec <__cxa_atexit@plt+0x83cd3c> │ │ │ │ - ldr r3, [pc, #28] @ 84ecf4 <__cxa_atexit@plt+0x83cd44> │ │ │ │ + bcc 84ecfc <__cxa_atexit@plt+0x83cd4c> │ │ │ │ + ldr r3, [pc, #28] @ 84ed04 <__cxa_atexit@plt+0x83cd54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 82f9d0 <__cxa_atexit@plt+0x81da20> │ │ │ │ + b 82f9e0 <__cxa_atexit@plt+0x81da30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #100, 30 @ 0x190 │ │ │ │ - movteq r8, #1436 @ 0x59c │ │ │ │ + cmpeq pc, #84, 30 @ 0x150 │ │ │ │ + movteq r8, #1420 @ 0x58c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ed30 <__cxa_atexit@plt+0x83cd80> │ │ │ │ - ldr r3, [pc, #32] @ 84ed38 <__cxa_atexit@plt+0x83cd88> │ │ │ │ + bcc 84ed40 <__cxa_atexit@plt+0x83cd90> │ │ │ │ + ldr r3, [pc, #32] @ 84ed48 <__cxa_atexit@plt+0x83cd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84ed3c <__cxa_atexit@plt+0x83cd8c> │ │ │ │ + ldr r7, [pc, #16] @ 84ed4c <__cxa_atexit@plt+0x83cd9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #36, 30 @ 0x90 │ │ │ │ - cmpeq pc, #40, 4 @ 0x80000002 │ │ │ │ - movteq r8, #1376 @ 0x560 │ │ │ │ + cmpeq pc, #20, 30 @ 0x50 │ │ │ │ + cmpeq pc, #24, 4 @ 0x80000001 │ │ │ │ + movteq r8, #1360 @ 0x550 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84eda8 <__cxa_atexit@plt+0x83cdf8> │ │ │ │ + bcc 84edb8 <__cxa_atexit@plt+0x83ce08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84eda0 <__cxa_atexit@plt+0x83cdf0> │ │ │ │ - ldr r3, [pc, #64] @ 84edb0 <__cxa_atexit@plt+0x83ce00> │ │ │ │ + bhi 84edb0 <__cxa_atexit@plt+0x83ce00> │ │ │ │ + ldr r3, [pc, #64] @ 84edc0 <__cxa_atexit@plt+0x83ce10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84edb4 <__cxa_atexit@plt+0x83ce04> │ │ │ │ + ldr r3, [pc, #44] @ 84edc4 <__cxa_atexit@plt+0x83ce14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84edb8 <__cxa_atexit@plt+0x83ce08> │ │ │ │ + ldr r7, [pc, #28] @ 84edc8 <__cxa_atexit@plt+0x83ce18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq pc, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #240, 30 @ 0x3c0 │ │ │ │ - movteq r8, #1240 @ 0x4d8 │ │ │ │ + cmpeq pc, #224, 30 @ 0x380 │ │ │ │ + movteq r8, #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84edf4 <__cxa_atexit@plt+0x83ce44> │ │ │ │ - ldr r3, [pc, #32] @ 84edfc <__cxa_atexit@plt+0x83ce4c> │ │ │ │ + bcc 84ee04 <__cxa_atexit@plt+0x83ce54> │ │ │ │ + ldr r3, [pc, #32] @ 84ee0c <__cxa_atexit@plt+0x83ce5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84ee00 <__cxa_atexit@plt+0x83ce50> │ │ │ │ + ldr r7, [pc, #16] @ 84ee10 <__cxa_atexit@plt+0x83ce60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #96, 28 @ 0x600 │ │ │ │ - cmpeq pc, #100, 2 │ │ │ │ - movteq r8, #1180 @ 0x49c │ │ │ │ + cmpeq pc, #80, 28 @ 0x500 │ │ │ │ + cmpeq pc, #84, 2 │ │ │ │ + movteq r8, #1164 @ 0x48c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ee88 <__cxa_atexit@plt+0x83ced8> │ │ │ │ + bcc 84ee98 <__cxa_atexit@plt+0x83cee8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84ee80 <__cxa_atexit@plt+0x83ced0> │ │ │ │ - ldr r3, [pc, #92] @ 84ee90 <__cxa_atexit@plt+0x83cee0> │ │ │ │ + bhi 84ee90 <__cxa_atexit@plt+0x83cee0> │ │ │ │ + ldr r3, [pc, #92] @ 84eea0 <__cxa_atexit@plt+0x83cef0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 84ee94 <__cxa_atexit@plt+0x83cee4> │ │ │ │ + ldr r2, [pc, #88] @ 84eea4 <__cxa_atexit@plt+0x83cef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 84ee98 <__cxa_atexit@plt+0x83cee8> │ │ │ │ + ldr r0, [pc, #64] @ 84eea8 <__cxa_atexit@plt+0x83cef8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 84ee9c <__cxa_atexit@plt+0x83ceec> │ │ │ │ + ldr r7, [pc, #32] @ 84eeac <__cxa_atexit@plt+0x83cefc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #0, 28 │ │ │ │ + cmpeq pc, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq pc, #16, 30 @ 0x40 │ │ │ │ - movteq r7, #3744 @ 0xea0 │ │ │ │ + cmpeq pc, #0, 30 │ │ │ │ + movteq r7, #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84eee0 <__cxa_atexit@plt+0x83cf30> │ │ │ │ - ldr r3, [pc, #40] @ 84eee8 <__cxa_atexit@plt+0x83cf38> │ │ │ │ + bcc 84eef0 <__cxa_atexit@plt+0x83cf40> │ │ │ │ + ldr r3, [pc, #40] @ 84eef8 <__cxa_atexit@plt+0x83cf48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 84eeec <__cxa_atexit@plt+0x83cf3c> │ │ │ │ + ldr r3, [pc, #28] @ 84eefc <__cxa_atexit@plt+0x83cf4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 8266a8 <__cxa_atexit@plt+0x8146f8> │ │ │ │ + b 8266b8 <__cxa_atexit@plt+0x814708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq pc, #152, 18 @ 0x260000 │ │ │ │ - movteq r7, #2452 @ 0x994 │ │ │ │ + cmpeq pc, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq pc, #136, 18 @ 0x220000 │ │ │ │ + movteq r7, #2436 @ 0x984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84ef34 <__cxa_atexit@plt+0x83cf84> │ │ │ │ - ldr r3, [pc, #44] @ 84ef3c <__cxa_atexit@plt+0x83cf8c> │ │ │ │ + bcc 84ef44 <__cxa_atexit@plt+0x83cf94> │ │ │ │ + ldr r3, [pc, #44] @ 84ef4c <__cxa_atexit@plt+0x83cf9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 84ef40 <__cxa_atexit@plt+0x83cf90> │ │ │ │ + ldr r3, [pc, #32] @ 84ef50 <__cxa_atexit@plt+0x83cfa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 84ef44 <__cxa_atexit@plt+0x83cf94> │ │ │ │ + ldr r7, [pc, #20] @ 84ef54 <__cxa_atexit@plt+0x83cfa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44, 26 @ 0xb00 │ │ │ │ - cmpeq pc, #56, 8 @ 0x38000000 │ │ │ │ - cmpeq pc, #232, 2 @ 0x3a │ │ │ │ - movteq r7, #2376 @ 0x948 │ │ │ │ + cmpeq pc, #28, 26 @ 0x700 │ │ │ │ + cmpeq pc, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq pc, #216, 2 @ 0x36 │ │ │ │ + movteq r7, #2360 @ 0x938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84efc8 <__cxa_atexit@plt+0x83d018> │ │ │ │ + bcc 84efd8 <__cxa_atexit@plt+0x83d028> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84efc0 <__cxa_atexit@plt+0x83d010> │ │ │ │ - ldr r3, [pc, #88] @ 84efd0 <__cxa_atexit@plt+0x83d020> │ │ │ │ + bhi 84efd0 <__cxa_atexit@plt+0x83d020> │ │ │ │ + ldr r3, [pc, #88] @ 84efe0 <__cxa_atexit@plt+0x83d030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 84efd4 <__cxa_atexit@plt+0x83d024> │ │ │ │ + ldr r2, [pc, #76] @ 84efe4 <__cxa_atexit@plt+0x83d034> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 84efd8 <__cxa_atexit@plt+0x83d028> │ │ │ │ + ldr r3, [pc, #68] @ 84efe8 <__cxa_atexit@plt+0x83d038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 84efdc <__cxa_atexit@plt+0x83d02c> │ │ │ │ + ldr r3, [pc, #60] @ 84efec <__cxa_atexit@plt+0x83d03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 84efe0 <__cxa_atexit@plt+0x83d030> │ │ │ │ + ldr r8, [pc, #36] @ 84eff0 <__cxa_atexit@plt+0x83d040> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #196, 24 @ 0xc400 │ │ │ │ + cmpeq pc, #180, 24 @ 0xb400 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #208, 24 @ 0xd000 │ │ │ │ - cmpeq pc, #168, 26 @ 0x2a00 │ │ │ │ - cmpeq pc, #232, 26 @ 0x3a00 │ │ │ │ - movteq r9, #2688 @ 0xa80 │ │ │ │ + cmpeq pc, #192, 24 @ 0xc000 │ │ │ │ + cmpeq pc, #152, 26 @ 0x2600 │ │ │ │ + cmpeq pc, #216, 26 @ 0x3600 │ │ │ │ + movteq r9, #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f048 <__cxa_atexit@plt+0x83d098> │ │ │ │ + bcc 84f058 <__cxa_atexit@plt+0x83d0a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f040 <__cxa_atexit@plt+0x83d090> │ │ │ │ - ldr r3, [pc, #60] @ 84f050 <__cxa_atexit@plt+0x83d0a0> │ │ │ │ + bhi 84f050 <__cxa_atexit@plt+0x83d0a0> │ │ │ │ + ldr r3, [pc, #60] @ 84f060 <__cxa_atexit@plt+0x83d0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 84f054 <__cxa_atexit@plt+0x83d0a4> │ │ │ │ + ldr r3, [pc, #44] @ 84f064 <__cxa_atexit@plt+0x83d0b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84f058 <__cxa_atexit@plt+0x83d0a8> │ │ │ │ + ldr r7, [pc, #28] @ 84f068 <__cxa_atexit@plt+0x83d0b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #40, 24 @ 0x2800 │ │ │ │ + cmpeq pc, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #24, 30 @ 0x60 │ │ │ │ - movteq r9, #2584 @ 0xa18 │ │ │ │ + cmpeq pc, #8, 30 │ │ │ │ + movteq r9, #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f0c4 <__cxa_atexit@plt+0x83d114> │ │ │ │ + bcc 84f0d4 <__cxa_atexit@plt+0x83d124> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f0bc <__cxa_atexit@plt+0x83d10c> │ │ │ │ - ldr r3, [pc, #64] @ 84f0cc <__cxa_atexit@plt+0x83d11c> │ │ │ │ + bhi 84f0cc <__cxa_atexit@plt+0x83d11c> │ │ │ │ + ldr r3, [pc, #64] @ 84f0dc <__cxa_atexit@plt+0x83d12c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 84f0d0 <__cxa_atexit@plt+0x83d120> │ │ │ │ + ldr r7, [pc, #44] @ 84f0e0 <__cxa_atexit@plt+0x83d130> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84f0d4 <__cxa_atexit@plt+0x83d124> │ │ │ │ + ldr r7, [pc, #28] @ 84f0e4 <__cxa_atexit@plt+0x83d134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq pc, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq pc, #212, 24 @ 0xd400 │ │ │ │ - movteq r9, #2476 @ 0x9ac │ │ │ │ + cmpeq pc, #196, 24 @ 0xc400 │ │ │ │ + movteq r9, #2460 @ 0x99c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f148 <__cxa_atexit@plt+0x83d198> │ │ │ │ + bcc 84f158 <__cxa_atexit@plt+0x83d1a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f140 <__cxa_atexit@plt+0x83d190> │ │ │ │ - ldr r3, [pc, #72] @ 84f150 <__cxa_atexit@plt+0x83d1a0> │ │ │ │ + bhi 84f150 <__cxa_atexit@plt+0x83d1a0> │ │ │ │ + ldr r3, [pc, #72] @ 84f160 <__cxa_atexit@plt+0x83d1b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84f154 <__cxa_atexit@plt+0x83d1a4> │ │ │ │ + ldr r7, [pc, #48] @ 84f164 <__cxa_atexit@plt+0x83d1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84f158 <__cxa_atexit@plt+0x83d1a8> │ │ │ │ + ldr r7, [pc, #28] @ 84f168 <__cxa_atexit@plt+0x83d1b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #52, 22 @ 0xd000 │ │ │ │ + cmpeq pc, #36, 22 @ 0x9000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq pc, #20, 28 @ 0x140 │ │ │ │ - movteq r7, #1832 @ 0x728 │ │ │ │ + cmpeq pc, #4, 28 @ 0x40 │ │ │ │ + movteq r7, #1816 @ 0x718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f1a0 <__cxa_atexit@plt+0x83d1f0> │ │ │ │ - ldr r3, [pc, #44] @ 84f1a8 <__cxa_atexit@plt+0x83d1f8> │ │ │ │ + bcc 84f1b0 <__cxa_atexit@plt+0x83d200> │ │ │ │ + ldr r3, [pc, #44] @ 84f1b8 <__cxa_atexit@plt+0x83d208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 84f1ac <__cxa_atexit@plt+0x83d1fc> │ │ │ │ + ldr r3, [pc, #32] @ 84f1bc <__cxa_atexit@plt+0x83d20c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 84f1b0 <__cxa_atexit@plt+0x83d200> │ │ │ │ + ldr r7, [pc, #20] @ 84f1c0 <__cxa_atexit@plt+0x83d210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq pc, #244, 30 @ 0x3d0 │ │ │ │ - cmpeq pc, #124, 30 @ 0x1f0 │ │ │ │ - movteq r7, #1756 @ 0x6dc │ │ │ │ + cmpeq pc, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq pc, #228, 30 @ 0x390 │ │ │ │ + cmpeq pc, #108, 30 @ 0x1b0 │ │ │ │ + movteq r7, #1740 @ 0x6cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f234 <__cxa_atexit@plt+0x83d284> │ │ │ │ + bcc 84f244 <__cxa_atexit@plt+0x83d294> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f22c <__cxa_atexit@plt+0x83d27c> │ │ │ │ - ldr r3, [pc, #88] @ 84f23c <__cxa_atexit@plt+0x83d28c> │ │ │ │ + bhi 84f23c <__cxa_atexit@plt+0x83d28c> │ │ │ │ + ldr r3, [pc, #88] @ 84f24c <__cxa_atexit@plt+0x83d29c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 84f240 <__cxa_atexit@plt+0x83d290> │ │ │ │ + ldr r2, [pc, #76] @ 84f250 <__cxa_atexit@plt+0x83d2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 84f244 <__cxa_atexit@plt+0x83d294> │ │ │ │ + ldr r3, [pc, #68] @ 84f254 <__cxa_atexit@plt+0x83d2a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 84f248 <__cxa_atexit@plt+0x83d298> │ │ │ │ + ldr r3, [pc, #60] @ 84f258 <__cxa_atexit@plt+0x83d2a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 84f24c <__cxa_atexit@plt+0x83d29c> │ │ │ │ + ldr r8, [pc, #36] @ 84f25c <__cxa_atexit@plt+0x83d2ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 20 @ 0x58000 │ │ │ │ + cmpeq pc, #72, 20 @ 0x48000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #100, 20 @ 0x64000 │ │ │ │ - cmpeq pc, #60, 22 @ 0xf000 │ │ │ │ - cmpeq pc, #124, 22 @ 0x1f000 │ │ │ │ - movteq r9, #2100 @ 0x834 │ │ │ │ + cmpeq pc, #84, 20 @ 0x54000 │ │ │ │ + cmpeq pc, #44, 22 @ 0xb000 │ │ │ │ + cmpeq pc, #108, 22 @ 0x1b000 │ │ │ │ + movteq r9, #2084 @ 0x824 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f2d8 <__cxa_atexit@plt+0x83d328> │ │ │ │ + bcc 84f2e8 <__cxa_atexit@plt+0x83d338> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f2d0 <__cxa_atexit@plt+0x83d320> │ │ │ │ - ldr r3, [pc, #96] @ 84f2e0 <__cxa_atexit@plt+0x83d330> │ │ │ │ + bhi 84f2e0 <__cxa_atexit@plt+0x83d330> │ │ │ │ + ldr r3, [pc, #96] @ 84f2f0 <__cxa_atexit@plt+0x83d340> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 84f2e4 <__cxa_atexit@plt+0x83d334> │ │ │ │ + ldr r2, [pc, #92] @ 84f2f4 <__cxa_atexit@plt+0x83d344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 84f2e8 <__cxa_atexit@plt+0x83d338> │ │ │ │ + ldr r0, [pc, #68] @ 84f2f8 <__cxa_atexit@plt+0x83d348> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 84f2ec <__cxa_atexit@plt+0x83d33c> │ │ │ │ + ldr r7, [pc, #32] @ 84f2fc <__cxa_atexit@plt+0x83d34c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq pc, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq pc, #164, 18 @ 0x290000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq pc, #192, 20 @ 0xc0000 │ │ │ │ - movteq r7, #1776 @ 0x6f0 │ │ │ │ + cmpeq pc, #176, 20 @ 0xb0000 │ │ │ │ + movteq r7, #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f324 <__cxa_atexit@plt+0x83d374> │ │ │ │ - ldr r3, [pc, #28] @ 84f32c <__cxa_atexit@plt+0x83d37c> │ │ │ │ + bcc 84f334 <__cxa_atexit@plt+0x83d384> │ │ │ │ + ldr r3, [pc, #28] @ 84f33c <__cxa_atexit@plt+0x83d38c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 8237d8 <__cxa_atexit@plt+0x811828> │ │ │ │ + b 8237e8 <__cxa_atexit@plt+0x811838> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #44, 18 @ 0xb0000 │ │ │ │ - movteq r9, #3224 @ 0xc98 │ │ │ │ + cmpeq pc, #28, 18 @ 0x70000 │ │ │ │ + movteq r9, #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f36c <__cxa_atexit@plt+0x83d3bc> │ │ │ │ - ldr r3, [pc, #36] @ 84f374 <__cxa_atexit@plt+0x83d3c4> │ │ │ │ + bcc 84f37c <__cxa_atexit@plt+0x83d3cc> │ │ │ │ + ldr r3, [pc, #36] @ 84f384 <__cxa_atexit@plt+0x83d3d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84f378 <__cxa_atexit@plt+0x83d3c8> │ │ │ │ + ldr r3, [pc, #24] @ 84f388 <__cxa_atexit@plt+0x83d3d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #145 @ 0x91 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq pc, #232, 18 @ 0x3a0000 │ │ │ │ - movteq r9, #3148 @ 0xc4c │ │ │ │ + cmpeq pc, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq pc, #216, 18 @ 0x360000 │ │ │ │ + movteq r9, #3132 @ 0xc3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f3e0 <__cxa_atexit@plt+0x83d430> │ │ │ │ + bcc 84f3f0 <__cxa_atexit@plt+0x83d440> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f3d8 <__cxa_atexit@plt+0x83d428> │ │ │ │ - ldr r3, [pc, #60] @ 84f3e8 <__cxa_atexit@plt+0x83d438> │ │ │ │ + bhi 84f3e8 <__cxa_atexit@plt+0x83d438> │ │ │ │ + ldr r3, [pc, #60] @ 84f3f8 <__cxa_atexit@plt+0x83d448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 84f3ec <__cxa_atexit@plt+0x83d43c> │ │ │ │ + ldr r3, [pc, #44] @ 84f3fc <__cxa_atexit@plt+0x83d44c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84f3f0 <__cxa_atexit@plt+0x83d440> │ │ │ │ + ldr r7, [pc, #28] @ 84f400 <__cxa_atexit@plt+0x83d450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #144, 16 @ 0x900000 │ │ │ │ + cmpeq pc, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #128, 22 @ 0x20000 │ │ │ │ - movteq r9, #3356 @ 0xd1c │ │ │ │ + cmpeq pc, #112, 22 @ 0x1c000 │ │ │ │ + movteq r9, #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f45c <__cxa_atexit@plt+0x83d4ac> │ │ │ │ + bcc 84f46c <__cxa_atexit@plt+0x83d4bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f454 <__cxa_atexit@plt+0x83d4a4> │ │ │ │ - ldr r3, [pc, #64] @ 84f464 <__cxa_atexit@plt+0x83d4b4> │ │ │ │ + bhi 84f464 <__cxa_atexit@plt+0x83d4b4> │ │ │ │ + ldr r3, [pc, #64] @ 84f474 <__cxa_atexit@plt+0x83d4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 84f468 <__cxa_atexit@plt+0x83d4b8> │ │ │ │ + ldr r7, [pc, #44] @ 84f478 <__cxa_atexit@plt+0x83d4c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84f46c <__cxa_atexit@plt+0x83d4bc> │ │ │ │ + ldr r7, [pc, #28] @ 84f47c <__cxa_atexit@plt+0x83d4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #24, 16 @ 0x180000 │ │ │ │ + cmpeq pc, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq pc, #60, 18 @ 0xf0000 │ │ │ │ - movteq r9, #2904 @ 0xb58 │ │ │ │ + cmpeq pc, #44, 18 @ 0xb0000 │ │ │ │ + movteq r9, #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f4ac <__cxa_atexit@plt+0x83d4fc> │ │ │ │ - ldr r3, [pc, #36] @ 84f4b4 <__cxa_atexit@plt+0x83d504> │ │ │ │ + bcc 84f4bc <__cxa_atexit@plt+0x83d50c> │ │ │ │ + ldr r3, [pc, #36] @ 84f4c4 <__cxa_atexit@plt+0x83d514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84f4b8 <__cxa_atexit@plt+0x83d508> │ │ │ │ + ldr r3, [pc, #24] @ 84f4c8 <__cxa_atexit@plt+0x83d518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #169 @ 0xa9 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 14 @ 0x2b00000 │ │ │ │ - cmpeq pc, #168, 16 @ 0xa80000 │ │ │ │ - movteq r9, #3156 @ 0xc54 │ │ │ │ + cmpeq pc, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq pc, #152, 16 @ 0x980000 │ │ │ │ + movteq r9, #3140 @ 0xc44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f524 <__cxa_atexit@plt+0x83d574> │ │ │ │ + bcc 84f534 <__cxa_atexit@plt+0x83d584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f51c <__cxa_atexit@plt+0x83d56c> │ │ │ │ - ldr r3, [pc, #64] @ 84f52c <__cxa_atexit@plt+0x83d57c> │ │ │ │ + bhi 84f52c <__cxa_atexit@plt+0x83d57c> │ │ │ │ + ldr r3, [pc, #64] @ 84f53c <__cxa_atexit@plt+0x83d58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 84f530 <__cxa_atexit@plt+0x83d580> │ │ │ │ + ldr r7, [pc, #44] @ 84f540 <__cxa_atexit@plt+0x83d590> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84f534 <__cxa_atexit@plt+0x83d584> │ │ │ │ + ldr r7, [pc, #28] @ 84f544 <__cxa_atexit@plt+0x83d594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq pc, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq pc, #116, 16 @ 0x740000 │ │ │ │ - movteq r9, #2704 @ 0xa90 │ │ │ │ + cmpeq pc, #100, 16 @ 0x640000 │ │ │ │ + movteq r9, #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f574 <__cxa_atexit@plt+0x83d5c4> │ │ │ │ - ldr r3, [pc, #36] @ 84f57c <__cxa_atexit@plt+0x83d5cc> │ │ │ │ + bcc 84f584 <__cxa_atexit@plt+0x83d5d4> │ │ │ │ + ldr r3, [pc, #36] @ 84f58c <__cxa_atexit@plt+0x83d5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 84f580 <__cxa_atexit@plt+0x83d5d0> │ │ │ │ + ldr r3, [pc, #24] @ 84f590 <__cxa_atexit@plt+0x83d5e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #145 @ 0x91 │ │ │ │ - b 847178 <__cxa_atexit@plt+0x8351c8> │ │ │ │ + b 847188 <__cxa_atexit@plt+0x8351d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 12 @ 0xe400000 │ │ │ │ - cmpeq pc, #224, 14 @ 0x3800000 │ │ │ │ - movteq r7, #768 @ 0x300 │ │ │ │ + cmpeq pc, #212, 12 @ 0xd400000 │ │ │ │ + cmpeq pc, #208, 14 @ 0x3400000 │ │ │ │ + movteq r7, #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f5c8 <__cxa_atexit@plt+0x83d618> │ │ │ │ - ldr r3, [pc, #44] @ 84f5d0 <__cxa_atexit@plt+0x83d620> │ │ │ │ + bcc 84f5d8 <__cxa_atexit@plt+0x83d628> │ │ │ │ + ldr r3, [pc, #44] @ 84f5e0 <__cxa_atexit@plt+0x83d630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 84f5d4 <__cxa_atexit@plt+0x83d624> │ │ │ │ + ldr r3, [pc, #32] @ 84f5e4 <__cxa_atexit@plt+0x83d634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 84f5d8 <__cxa_atexit@plt+0x83d628> │ │ │ │ + ldr r7, [pc, #20] @ 84f5e8 <__cxa_atexit@plt+0x83d638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #152, 12 @ 0x9800000 │ │ │ │ - cmpeq pc, #172, 22 @ 0x2b000 │ │ │ │ - cmpeq pc, #84, 22 @ 0x15000 │ │ │ │ - movteq r7, #692 @ 0x2b4 │ │ │ │ + cmpeq pc, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq pc, #156, 22 @ 0x27000 │ │ │ │ + cmpeq pc, #68, 22 @ 0x11000 │ │ │ │ + movteq r7, #676 @ 0x2a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f654 <__cxa_atexit@plt+0x83d6a4> │ │ │ │ + bcc 84f664 <__cxa_atexit@plt+0x83d6b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f64c <__cxa_atexit@plt+0x83d69c> │ │ │ │ - ldr r3, [pc, #80] @ 84f65c <__cxa_atexit@plt+0x83d6ac> │ │ │ │ + bhi 84f65c <__cxa_atexit@plt+0x83d6ac> │ │ │ │ + ldr r3, [pc, #80] @ 84f66c <__cxa_atexit@plt+0x83d6bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 84f660 <__cxa_atexit@plt+0x83d6b0> │ │ │ │ + ldr r1, [pc, #64] @ 84f670 <__cxa_atexit@plt+0x83d6c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 84f664 <__cxa_atexit@plt+0x83d6b4> │ │ │ │ + ldr r2, [pc, #56] @ 84f674 <__cxa_atexit@plt+0x83d6c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 84f668 <__cxa_atexit@plt+0x83d6b8> │ │ │ │ + ldr r8, [pc, #32] @ 84f678 <__cxa_atexit@plt+0x83d6c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq pc, #56, 12 @ 0x3800000 │ │ │ │ - cmpeq pc, #92, 14 @ 0x1700000 │ │ │ │ - movteq r9, #900 @ 0x384 │ │ │ │ + cmpeq pc, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq pc, #76, 14 @ 0x1300000 │ │ │ │ + movteq r9, #884 @ 0x374 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f6dc <__cxa_atexit@plt+0x83d72c> │ │ │ │ + bcc 84f6ec <__cxa_atexit@plt+0x83d73c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f6d4 <__cxa_atexit@plt+0x83d724> │ │ │ │ - ldr r3, [pc, #72] @ 84f6e4 <__cxa_atexit@plt+0x83d734> │ │ │ │ + bhi 84f6e4 <__cxa_atexit@plt+0x83d734> │ │ │ │ + ldr r3, [pc, #72] @ 84f6f4 <__cxa_atexit@plt+0x83d744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84f6e8 <__cxa_atexit@plt+0x83d738> │ │ │ │ + ldr r7, [pc, #48] @ 84f6f8 <__cxa_atexit@plt+0x83d748> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84f6ec <__cxa_atexit@plt+0x83d73c> │ │ │ │ + ldr r7, [pc, #28] @ 84f6fc <__cxa_atexit@plt+0x83d74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq pc, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq pc, #128, 16 @ 0x800000 │ │ │ │ - movteq r9, #768 @ 0x300 │ │ │ │ + cmpeq pc, #112, 16 @ 0x700000 │ │ │ │ + movteq r9, #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f768 <__cxa_atexit@plt+0x83d7b8> │ │ │ │ + bcc 84f778 <__cxa_atexit@plt+0x83d7c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f760 <__cxa_atexit@plt+0x83d7b0> │ │ │ │ - ldr r3, [pc, #80] @ 84f770 <__cxa_atexit@plt+0x83d7c0> │ │ │ │ + bhi 84f770 <__cxa_atexit@plt+0x83d7c0> │ │ │ │ + ldr r3, [pc, #80] @ 84f780 <__cxa_atexit@plt+0x83d7d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 84f774 <__cxa_atexit@plt+0x83d7c4> │ │ │ │ + ldr r7, [pc, #52] @ 84f784 <__cxa_atexit@plt+0x83d7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 84f778 <__cxa_atexit@plt+0x83d7c8> │ │ │ │ + ldr r7, [pc, #28] @ 84f788 <__cxa_atexit@plt+0x83d7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq pc, #12, 10 @ 0x3000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq pc, #244, 14 @ 0x3d00000 │ │ │ │ - movteq r7, #2840 @ 0xb18 │ │ │ │ + cmpeq pc, #228, 14 @ 0x3900000 │ │ │ │ + movteq r7, #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f7b4 <__cxa_atexit@plt+0x83d804> │ │ │ │ - ldr r3, [pc, #32] @ 84f7bc <__cxa_atexit@plt+0x83d80c> │ │ │ │ + bcc 84f7c4 <__cxa_atexit@plt+0x83d814> │ │ │ │ + ldr r3, [pc, #32] @ 84f7cc <__cxa_atexit@plt+0x83d81c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84f7c0 <__cxa_atexit@plt+0x83d810> │ │ │ │ + ldr r7, [pc, #16] @ 84f7d0 <__cxa_atexit@plt+0x83d820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #160, 8 @ 0xa0000000 │ │ │ │ - cmpeq pc, #164, 14 @ 0x2900000 │ │ │ │ - movteq r9, #652 @ 0x28c │ │ │ │ + cmpeq pc, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq pc, #148, 14 @ 0x2500000 │ │ │ │ + movteq r9, #636 @ 0x27c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f858 <__cxa_atexit@plt+0x83d8a8> │ │ │ │ + bcc 84f868 <__cxa_atexit@plt+0x83d8b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f850 <__cxa_atexit@plt+0x83d8a0> │ │ │ │ - ldr r3, [pc, #108] @ 84f860 <__cxa_atexit@plt+0x83d8b0> │ │ │ │ + bhi 84f860 <__cxa_atexit@plt+0x83d8b0> │ │ │ │ + ldr r3, [pc, #108] @ 84f870 <__cxa_atexit@plt+0x83d8c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 84f864 <__cxa_atexit@plt+0x83d8b4> │ │ │ │ + ldr lr, [pc, #76] @ 84f874 <__cxa_atexit@plt+0x83d8c4> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 84f868 <__cxa_atexit@plt+0x83d8b8> │ │ │ │ + ldr r7, [pc, #68] @ 84f878 <__cxa_atexit@plt+0x83d8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 84f86c <__cxa_atexit@plt+0x83d8bc> │ │ │ │ + ldr r7, [pc, #32] @ 84f87c <__cxa_atexit@plt+0x83d8cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq pc, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq pc, #64, 10 @ 0x10000000 │ │ │ │ - movteq r7, #2596 @ 0xa24 │ │ │ │ + cmpeq pc, #48, 10 @ 0xc000000 │ │ │ │ + movteq r7, #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f8a8 <__cxa_atexit@plt+0x83d8f8> │ │ │ │ - ldr r3, [pc, #32] @ 84f8b0 <__cxa_atexit@plt+0x83d900> │ │ │ │ + bcc 84f8b8 <__cxa_atexit@plt+0x83d908> │ │ │ │ + ldr r3, [pc, #32] @ 84f8c0 <__cxa_atexit@plt+0x83d910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84f8b4 <__cxa_atexit@plt+0x83d904> │ │ │ │ + ldr r7, [pc, #16] @ 84f8c4 <__cxa_atexit@plt+0x83d914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 6 @ 0xb0000002 │ │ │ │ - cmpeq pc, #176, 12 @ 0xb000000 │ │ │ │ - movteq r9, #408 @ 0x198 │ │ │ │ + cmpeq pc, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq pc, #160, 12 @ 0xa000000 │ │ │ │ + movteq r9, #392 @ 0x188 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f954 <__cxa_atexit@plt+0x83d9a4> │ │ │ │ + bcc 84f964 <__cxa_atexit@plt+0x83d9b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84f94c <__cxa_atexit@plt+0x83d99c> │ │ │ │ - ldr r3, [pc, #116] @ 84f95c <__cxa_atexit@plt+0x83d9ac> │ │ │ │ + bhi 84f95c <__cxa_atexit@plt+0x83d9ac> │ │ │ │ + ldr r3, [pc, #116] @ 84f96c <__cxa_atexit@plt+0x83d9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 84f960 <__cxa_atexit@plt+0x83d9b0> │ │ │ │ + ldr r7, [pc, #76] @ 84f970 <__cxa_atexit@plt+0x83d9c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 84f964 <__cxa_atexit@plt+0x83d9b4> │ │ │ │ + ldr sl, [pc, #72] @ 84f974 <__cxa_atexit@plt+0x83d9c4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 84f968 <__cxa_atexit@plt+0x83d9b8> │ │ │ │ + ldr r7, [pc, #32] @ 84f978 <__cxa_atexit@plt+0x83d9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq pc, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmpeq pc, #68, 8 @ 0x44000000 │ │ │ │ - movteq r7, #2344 @ 0x928 │ │ │ │ + cmpeq pc, #52, 8 @ 0x34000000 │ │ │ │ + movteq r7, #2328 @ 0x918 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84f9a4 <__cxa_atexit@plt+0x83d9f4> │ │ │ │ - ldr r3, [pc, #32] @ 84f9ac <__cxa_atexit@plt+0x83d9fc> │ │ │ │ + bcc 84f9b4 <__cxa_atexit@plt+0x83da04> │ │ │ │ + ldr r3, [pc, #32] @ 84f9bc <__cxa_atexit@plt+0x83da0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84f9b0 <__cxa_atexit@plt+0x83da00> │ │ │ │ + ldr r7, [pc, #16] @ 84f9c0 <__cxa_atexit@plt+0x83da10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #176, 4 │ │ │ │ - cmpeq pc, #180, 10 @ 0x2d000000 │ │ │ │ - movteq r9, #156 @ 0x9c │ │ │ │ + cmpeq pc, #160, 4 │ │ │ │ + cmpeq pc, #164, 10 @ 0x29000000 │ │ │ │ + movteq r9, #140 @ 0x8c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fa58 <__cxa_atexit@plt+0x83daa8> │ │ │ │ + bcc 84fa68 <__cxa_atexit@plt+0x83dab8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84fa50 <__cxa_atexit@plt+0x83daa0> │ │ │ │ - ldr r3, [pc, #124] @ 84fa60 <__cxa_atexit@plt+0x83dab0> │ │ │ │ + bhi 84fa60 <__cxa_atexit@plt+0x83dab0> │ │ │ │ + ldr r3, [pc, #124] @ 84fa70 <__cxa_atexit@plt+0x83dac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #80] @ 84fa64 <__cxa_atexit@plt+0x83dab4> │ │ │ │ + ldr r7, [pc, #80] @ 84fa74 <__cxa_atexit@plt+0x83dac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #76] @ 84fa68 <__cxa_atexit@plt+0x83dab8> │ │ │ │ + ldr sl, [pc, #76] @ 84fa78 <__cxa_atexit@plt+0x83dac8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 84fa6c <__cxa_atexit@plt+0x83dabc> │ │ │ │ + ldr r7, [pc, #32] @ 84fa7c <__cxa_atexit@plt+0x83dacc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 4 @ 0x80000005 │ │ │ │ + cmpeq pc, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmpeq pc, #64, 6 │ │ │ │ - movteq r7, #2084 @ 0x824 │ │ │ │ + cmpeq pc, #48, 6 @ 0xc0000000 │ │ │ │ + movteq r7, #2068 @ 0x814 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84faa8 <__cxa_atexit@plt+0x83daf8> │ │ │ │ - ldr r3, [pc, #32] @ 84fab0 <__cxa_atexit@plt+0x83db00> │ │ │ │ + bcc 84fab8 <__cxa_atexit@plt+0x83db08> │ │ │ │ + ldr r3, [pc, #32] @ 84fac0 <__cxa_atexit@plt+0x83db10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84fab4 <__cxa_atexit@plt+0x83db04> │ │ │ │ + ldr r7, [pc, #16] @ 84fac4 <__cxa_atexit@plt+0x83db14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 2 @ 0x2b │ │ │ │ - cmpeq pc, #176, 8 @ 0xb0000000 │ │ │ │ - movteq r7, #2012 @ 0x7dc │ │ │ │ + cmpeq pc, #156, 2 @ 0x27 │ │ │ │ + cmpeq pc, #160, 8 @ 0xa0000000 │ │ │ │ + movteq r7, #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84faf0 <__cxa_atexit@plt+0x83db40> │ │ │ │ - ldr r3, [pc, #32] @ 84faf8 <__cxa_atexit@plt+0x83db48> │ │ │ │ + bcc 84fb00 <__cxa_atexit@plt+0x83db50> │ │ │ │ + ldr r3, [pc, #32] @ 84fb08 <__cxa_atexit@plt+0x83db58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84fafc <__cxa_atexit@plt+0x83db4c> │ │ │ │ + ldr r7, [pc, #16] @ 84fb0c <__cxa_atexit@plt+0x83db5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #100, 2 │ │ │ │ - cmpeq pc, #104, 8 @ 0x68000000 │ │ │ │ - movteq r6, #3312 @ 0xcf0 │ │ │ │ + cmpeq pc, #84, 2 │ │ │ │ + cmpeq pc, #88, 8 @ 0x58000000 │ │ │ │ + movteq r6, #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fb38 <__cxa_atexit@plt+0x83db88> │ │ │ │ - ldr r3, [pc, #32] @ 84fb40 <__cxa_atexit@plt+0x83db90> │ │ │ │ + bcc 84fb48 <__cxa_atexit@plt+0x83db98> │ │ │ │ + ldr r3, [pc, #32] @ 84fb50 <__cxa_atexit@plt+0x83dba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84fb44 <__cxa_atexit@plt+0x83db94> │ │ │ │ + ldr r7, [pc, #16] @ 84fb54 <__cxa_atexit@plt+0x83dba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #28, 2 │ │ │ │ - cmpeq pc, #88, 30 @ 0x160 │ │ │ │ - movteq r7, #616 @ 0x268 │ │ │ │ + cmpeq pc, #12, 2 │ │ │ │ + cmpeq pc, #72, 30 @ 0x120 │ │ │ │ + movteq r7, #600 @ 0x258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fbb0 <__cxa_atexit@plt+0x83dc00> │ │ │ │ + bcc 84fbc0 <__cxa_atexit@plt+0x83dc10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84fba8 <__cxa_atexit@plt+0x83dbf8> │ │ │ │ - ldr r3, [pc, #64] @ 84fbb8 <__cxa_atexit@plt+0x83dc08> │ │ │ │ + bhi 84fbb8 <__cxa_atexit@plt+0x83dc08> │ │ │ │ + ldr r3, [pc, #64] @ 84fbc8 <__cxa_atexit@plt+0x83dc18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 84fbbc <__cxa_atexit@plt+0x83dc0c> │ │ │ │ + ldr r3, [pc, #44] @ 84fbcc <__cxa_atexit@plt+0x83dc1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 84fbc0 <__cxa_atexit@plt+0x83dc10> │ │ │ │ + ldr r7, [pc, #28] @ 84fbd0 <__cxa_atexit@plt+0x83dc20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #196 @ 0xc4 │ │ │ │ + cmpeq pc, #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #144, 12 @ 0x9000000 │ │ │ │ - movteq r7, #608 @ 0x260 │ │ │ │ + cmpeq pc, #128, 12 @ 0x8000000 │ │ │ │ + movteq r7, #592 @ 0x250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fc4c <__cxa_atexit@plt+0x83dc9c> │ │ │ │ + bcc 84fc5c <__cxa_atexit@plt+0x83dcac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84fc44 <__cxa_atexit@plt+0x83dc94> │ │ │ │ - ldr r3, [pc, #96] @ 84fc54 <__cxa_atexit@plt+0x83dca4> │ │ │ │ + bhi 84fc54 <__cxa_atexit@plt+0x83dca4> │ │ │ │ + ldr r3, [pc, #96] @ 84fc64 <__cxa_atexit@plt+0x83dcb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 84fc58 <__cxa_atexit@plt+0x83dca8> │ │ │ │ + ldr r1, [pc, #80] @ 84fc68 <__cxa_atexit@plt+0x83dcb8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 84fc5c <__cxa_atexit@plt+0x83dcac> │ │ │ │ + ldr r3, [pc, #68] @ 84fc6c <__cxa_atexit@plt+0x83dcbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 84fc60 <__cxa_atexit@plt+0x83dcb0> │ │ │ │ + ldr r3, [pc, #60] @ 84fc70 <__cxa_atexit@plt+0x83dcc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 84fc64 <__cxa_atexit@plt+0x83dcb4> │ │ │ │ + ldr r8, [pc, #36] @ 84fc74 <__cxa_atexit@plt+0x83dcc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72 @ 0x48 │ │ │ │ + cmpeq pc, #56 @ 0x38 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq pc, #76 @ 0x4c │ │ │ │ - cmpeq pc, #36, 2 │ │ │ │ - cmpeq pc, #100, 2 │ │ │ │ - movteq r8, #3548 @ 0xddc │ │ │ │ + cmpeq pc, #60 @ 0x3c │ │ │ │ + cmpeq pc, #20, 2 │ │ │ │ + cmpeq pc, #84, 2 │ │ │ │ + movteq r8, #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fcb4 <__cxa_atexit@plt+0x83dd04> │ │ │ │ - ldr r3, [pc, #52] @ 84fcbc <__cxa_atexit@plt+0x83dd0c> │ │ │ │ + bcc 84fcc4 <__cxa_atexit@plt+0x83dd14> │ │ │ │ + ldr r3, [pc, #52] @ 84fccc <__cxa_atexit@plt+0x83dd1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 84fcc0 <__cxa_atexit@plt+0x83dd10> │ │ │ │ + ldr r1, [pc, #36] @ 84fcd0 <__cxa_atexit@plt+0x83dd20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 84fcc4 <__cxa_atexit@plt+0x83dd14> │ │ │ │ + ldr r8, [pc, #20] @ 84fcd4 <__cxa_atexit@plt+0x83dd24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq pc, #200, 30 @ 0x320 │ │ │ │ - cmpeq pc, #180, 28 @ 0xb40 │ │ │ │ - movteq r7, #1484 @ 0x5cc │ │ │ │ + cmpeq pc, #164, 30 @ 0x290 │ │ │ │ + cmpeq pc, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq pc, #164, 28 @ 0xa40 │ │ │ │ + movteq r7, #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fd00 <__cxa_atexit@plt+0x83dd50> │ │ │ │ - ldr r3, [pc, #32] @ 84fd08 <__cxa_atexit@plt+0x83dd58> │ │ │ │ + bcc 84fd10 <__cxa_atexit@plt+0x83dd60> │ │ │ │ + ldr r3, [pc, #32] @ 84fd18 <__cxa_atexit@plt+0x83dd68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84fd0c <__cxa_atexit@plt+0x83dd5c> │ │ │ │ + ldr r7, [pc, #16] @ 84fd1c <__cxa_atexit@plt+0x83dd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #84, 30 @ 0x150 │ │ │ │ - cmpeq pc, #88, 4 @ 0x80000005 │ │ │ │ - movteq r7, #1412 @ 0x584 │ │ │ │ + cmpeq pc, #68, 30 @ 0x110 │ │ │ │ + cmpeq pc, #72, 4 @ 0x80000004 │ │ │ │ + movteq r7, #1396 @ 0x574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fd48 <__cxa_atexit@plt+0x83dd98> │ │ │ │ - ldr r3, [pc, #32] @ 84fd50 <__cxa_atexit@plt+0x83dda0> │ │ │ │ + bcc 84fd58 <__cxa_atexit@plt+0x83dda8> │ │ │ │ + ldr r3, [pc, #32] @ 84fd60 <__cxa_atexit@plt+0x83ddb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84fd54 <__cxa_atexit@plt+0x83dda4> │ │ │ │ + ldr r7, [pc, #16] @ 84fd64 <__cxa_atexit@plt+0x83ddb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #12, 30 @ 0x30 │ │ │ │ - cmpeq pc, #16, 4 │ │ │ │ - movteq r7, #1352 @ 0x548 │ │ │ │ + cmpeq pc, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq pc, #0, 4 │ │ │ │ + movteq r7, #1336 @ 0x538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fdd4 <__cxa_atexit@plt+0x83de24> │ │ │ │ + bcc 84fde4 <__cxa_atexit@plt+0x83de34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84fdcc <__cxa_atexit@plt+0x83de1c> │ │ │ │ - ldr r3, [pc, #84] @ 84fddc <__cxa_atexit@plt+0x83de2c> │ │ │ │ + bhi 84fddc <__cxa_atexit@plt+0x83de2c> │ │ │ │ + ldr r3, [pc, #84] @ 84fdec <__cxa_atexit@plt+0x83de3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 84fde0 <__cxa_atexit@plt+0x83de30> │ │ │ │ + ldr r2, [pc, #80] @ 84fdf0 <__cxa_atexit@plt+0x83de40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 84fde4 <__cxa_atexit@plt+0x83de34> │ │ │ │ + ldr r1, [pc, #60] @ 84fdf4 <__cxa_atexit@plt+0x83de44> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 84fde8 <__cxa_atexit@plt+0x83de38> │ │ │ │ + ldr r7, [pc, #32] @ 84fdf8 <__cxa_atexit@plt+0x83de48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #172, 28 @ 0xac0 │ │ │ │ + cmpeq pc, #156, 28 @ 0x9c0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #196, 30 @ 0x310 │ │ │ │ - movteq r7, #1204 @ 0x4b4 │ │ │ │ + cmpeq pc, #180, 30 @ 0x2d0 │ │ │ │ + movteq r7, #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fe5c <__cxa_atexit@plt+0x83deac> │ │ │ │ + bcc 84fe6c <__cxa_atexit@plt+0x83debc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 84fe54 <__cxa_atexit@plt+0x83dea4> │ │ │ │ - ldr r3, [pc, #72] @ 84fe64 <__cxa_atexit@plt+0x83deb4> │ │ │ │ + bhi 84fe64 <__cxa_atexit@plt+0x83deb4> │ │ │ │ + ldr r3, [pc, #72] @ 84fe74 <__cxa_atexit@plt+0x83dec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 84fe68 <__cxa_atexit@plt+0x83deb8> │ │ │ │ + ldr r7, [pc, #48] @ 84fe78 <__cxa_atexit@plt+0x83dec8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 84fe6c <__cxa_atexit@plt+0x83debc> │ │ │ │ + ldr r7, [pc, #28] @ 84fe7c <__cxa_atexit@plt+0x83decc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #32, 28 @ 0x200 │ │ │ │ + cmpeq pc, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #60, 30 @ 0xf0 │ │ │ │ - movteq r7, #1060 @ 0x424 │ │ │ │ + cmpeq pc, #44, 30 @ 0xb0 │ │ │ │ + movteq r7, #1044 @ 0x414 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 84fea8 <__cxa_atexit@plt+0x83def8> │ │ │ │ - ldr r3, [pc, #32] @ 84feb0 <__cxa_atexit@plt+0x83df00> │ │ │ │ + bcc 84feb8 <__cxa_atexit@plt+0x83df08> │ │ │ │ + ldr r3, [pc, #32] @ 84fec0 <__cxa_atexit@plt+0x83df10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 84feb4 <__cxa_atexit@plt+0x83df04> │ │ │ │ + ldr r7, [pc, #16] @ 84fec4 <__cxa_atexit@plt+0x83df14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 26 @ 0x2b00 │ │ │ │ - cmpeq pc, #176 @ 0xb0 │ │ │ │ - movteq r9, #688 @ 0x2b0 │ │ │ │ + cmpeq pc, #156, 26 @ 0x2700 │ │ │ │ + cmpeq pc, #160 @ 0xa0 │ │ │ │ + movteq r9, #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #84 @ 0x54 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 84ffe4 <__cxa_atexit@plt+0x83e034> │ │ │ │ + bcc 84fff4 <__cxa_atexit@plt+0x83e044> │ │ │ │ add lr, sp, #32 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ - ldr r7, [pc, #268] @ 84fff0 <__cxa_atexit@plt+0x83e040> │ │ │ │ + ldr r7, [pc, #268] @ 850000 <__cxa_atexit@plt+0x83e050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ @@ -2160612,15 +2160616,15 @@ │ │ │ │ ldr r7, [r3, #80] @ 0x50 │ │ │ │ add lr, r3, #40 @ 0x28 │ │ │ │ ldm lr, {r1, r8, lr} │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ ldr r6, [r3, #56] @ 0x38 │ │ │ │ add ip, r3, #60 @ 0x3c │ │ │ │ ldm ip, {r2, r9, ip} │ │ │ │ - ldr fp, [pc, #156] @ 84fff4 <__cxa_atexit@plt+0x83e044> │ │ │ │ + ldr fp, [pc, #156] @ 850004 <__cxa_atexit@plt+0x83e054> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-84]! @ 0xffffffac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #68] @ 0x44 │ │ │ │ str lr, [r5, #72] @ 0x48 │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -2160641,704 +2160645,704 @@ │ │ │ │ str r6, [r5, #20] │ │ │ │ str ip, [r5, #24] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 84ffd4 <__cxa_atexit@plt+0x83e024> │ │ │ │ + beq 84ffe4 <__cxa_atexit@plt+0x83e034> │ │ │ │ add fp, sp, #32 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 850004 <__cxa_atexit@plt+0x83e054> │ │ │ │ + b 850014 <__cxa_atexit@plt+0x83e064> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #32 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 26 @ 0x1600 │ │ │ │ + cmpeq pc, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - movteq r9, #368 @ 0x170 │ │ │ │ + movteq r9, #352 @ 0x160 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 850070 <__cxa_atexit@plt+0x83e0c0> │ │ │ │ + bne 850080 <__cxa_atexit@plt+0x83e0d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85008c <__cxa_atexit@plt+0x83e0dc> │ │ │ │ + bhi 85009c <__cxa_atexit@plt+0x83e0ec> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #104] @ 8500a0 <__cxa_atexit@plt+0x83e0f0> │ │ │ │ + ldr r0, [pc, #104] @ 8500b0 <__cxa_atexit@plt+0x83e100> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #100] @ 8500a4 <__cxa_atexit@plt+0x83e0f4> │ │ │ │ + ldr lr, [pc, #100] @ 8500b4 <__cxa_atexit@plt+0x83e104> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ - ldr r7, [pc, #60] @ 8500a8 <__cxa_atexit@plt+0x83e0f8> │ │ │ │ + ldr r7, [pc, #60] @ 8500b8 <__cxa_atexit@plt+0x83e108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ - ldr r7, [pc, #28] @ 850098 <__cxa_atexit@plt+0x83e0e8> │ │ │ │ + ldr r7, [pc, #28] @ 8500a8 <__cxa_atexit@plt+0x83e0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #20] @ 85009c <__cxa_atexit@plt+0x83e0ec> │ │ │ │ + ldr r7, [pc, #20] @ 8500ac <__cxa_atexit@plt+0x83e0fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq pc, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq pc, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmpeq pc, #228, 28 @ 0xe40 │ │ │ │ - movteq r9, #168 @ 0xa8 │ │ │ │ + cmpeq pc, #212, 28 @ 0xd40 │ │ │ │ + movteq r9, #152 @ 0x98 │ │ │ │ andeq r8, r0, r2, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8500e0 <__cxa_atexit@plt+0x83e130> │ │ │ │ - ldr r3, [pc, #36] @ 8500f0 <__cxa_atexit@plt+0x83e140> │ │ │ │ + bne 8500f0 <__cxa_atexit@plt+0x83e140> │ │ │ │ + ldr r3, [pc, #36] @ 850100 <__cxa_atexit@plt+0x83e150> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8500e8 <__cxa_atexit@plt+0x83e138> │ │ │ │ - b 850100 <__cxa_atexit@plt+0x83e150> │ │ │ │ + beq 8500f8 <__cxa_atexit@plt+0x83e148> │ │ │ │ + b 850110 <__cxa_atexit@plt+0x83e160> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 8501b8 <__cxa_atexit@plt+0x83e208> │ │ │ │ + b 8501c8 <__cxa_atexit@plt+0x83e218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - movteq r9, #96 @ 0x60 │ │ │ │ + movteq r9, #80 @ 0x50 │ │ │ │ andeq r8, r0, r2, lsl ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850164 <__cxa_atexit@plt+0x83e1b4> │ │ │ │ + bhi 850174 <__cxa_atexit@plt+0x83e1c4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #80] @ 850170 <__cxa_atexit@plt+0x83e1c0> │ │ │ │ + ldr r1, [pc, #80] @ 850180 <__cxa_atexit@plt+0x83e1d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ 850174 <__cxa_atexit@plt+0x83e1c4> │ │ │ │ + ldr lr, [pc, #76] @ 850184 <__cxa_atexit@plt+0x83e1d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #64] @ 850178 <__cxa_atexit@plt+0x83e1c8> │ │ │ │ + ldr sl, [pc, #64] @ 850188 <__cxa_atexit@plt+0x83e1d8> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ str sl, [r5, #4]! │ │ │ │ - ldr r7, [pc, #28] @ 85017c <__cxa_atexit@plt+0x83e1cc> │ │ │ │ + ldr r7, [pc, #28] @ 85018c <__cxa_atexit@plt+0x83e1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, #44, 24 @ 0x2c00 │ │ │ │ - movteq r8, #4036 @ 0xfc4 │ │ │ │ + cmpeq pc, #28, 24 @ 0x1c00 │ │ │ │ + movteq r8, #4020 @ 0xfb4 │ │ │ │ muleq r0, r1, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8501ac <__cxa_atexit@plt+0x83e1fc> │ │ │ │ - ldr r7, [pc, #20] @ 8501b4 <__cxa_atexit@plt+0x83e204> │ │ │ │ + bne 8501bc <__cxa_atexit@plt+0x83e20c> │ │ │ │ + ldr r7, [pc, #20] @ 8501c4 <__cxa_atexit@plt+0x83e214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 8501b8 <__cxa_atexit@plt+0x83e208> │ │ │ │ - cmpeq pc, #156, 22 @ 0x27000 │ │ │ │ - ldr r0, [pc, #20] @ 8501d4 <__cxa_atexit@plt+0x83e224> │ │ │ │ + b 8501c8 <__cxa_atexit@plt+0x83e218> │ │ │ │ + cmpeq pc, #140, 22 @ 0x23000 │ │ │ │ + ldr r0, [pc, #20] @ 8501e4 <__cxa_atexit@plt+0x83e234> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq r8, #3948 @ 0xf6c │ │ │ │ + movteq r8, #3932 @ 0xf5c │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 850204 <__cxa_atexit@plt+0x83e254> │ │ │ │ - ldr r7, [pc, #100] @ 85025c <__cxa_atexit@plt+0x83e2ac> │ │ │ │ + bne 850214 <__cxa_atexit@plt+0x83e264> │ │ │ │ + ldr r7, [pc, #100] @ 85026c <__cxa_atexit@plt+0x83e2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850250 <__cxa_atexit@plt+0x83e2a0> │ │ │ │ + bhi 850260 <__cxa_atexit@plt+0x83e2b0> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #56] @ 850260 <__cxa_atexit@plt+0x83e2b0> │ │ │ │ + ldr r2, [pc, #56] @ 850270 <__cxa_atexit@plt+0x83e2c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 850264 <__cxa_atexit@plt+0x83e2b4> │ │ │ │ + ldr r1, [pc, #52] @ 850274 <__cxa_atexit@plt+0x83e2c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 850268 <__cxa_atexit@plt+0x83e2b8> │ │ │ │ + ldr r7, [pc, #28] @ 850278 <__cxa_atexit@plt+0x83e2c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #68, 22 @ 0x11000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ - cmpeq pc, #4, 26 @ 0x100 │ │ │ │ - movteq r8, #3800 @ 0xed8 │ │ │ │ + cmpeq pc, #244, 24 @ 0xf400 │ │ │ │ + movteq r8, #3784 @ 0xec8 │ │ │ │ andeq r2, r1, r0, asr r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8502c0 <__cxa_atexit@plt+0x83e310> │ │ │ │ + bne 8502d0 <__cxa_atexit@plt+0x83e320> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850318 <__cxa_atexit@plt+0x83e368> │ │ │ │ + bhi 850328 <__cxa_atexit@plt+0x83e378> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #156] @ 850340 <__cxa_atexit@plt+0x83e390> │ │ │ │ + ldr r3, [pc, #156] @ 850350 <__cxa_atexit@plt+0x83e3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ - ldr r7, [pc, #136] @ 850344 <__cxa_atexit@plt+0x83e394> │ │ │ │ + ldr r7, [pc, #136] @ 850354 <__cxa_atexit@plt+0x83e3a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850324 <__cxa_atexit@plt+0x83e374> │ │ │ │ + bhi 850334 <__cxa_atexit@plt+0x83e384> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #84] @ 850330 <__cxa_atexit@plt+0x83e380> │ │ │ │ + ldr r2, [pc, #84] @ 850340 <__cxa_atexit@plt+0x83e390> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 850334 <__cxa_atexit@plt+0x83e384> │ │ │ │ + ldr r1, [pc, #80] @ 850344 <__cxa_atexit@plt+0x83e394> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 850338 <__cxa_atexit@plt+0x83e388> │ │ │ │ + ldr r0, [pc, #76] @ 850348 <__cxa_atexit@plt+0x83e398> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #40] @ 85033c <__cxa_atexit@plt+0x83e38c> │ │ │ │ + ldr r7, [pc, #40] @ 85034c <__cxa_atexit@plt+0x83e39c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff25c │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ - cmpeq pc, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq pc, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - cmpeq pc, #148, 24 @ 0x9400 │ │ │ │ - movteq r8, #1800 @ 0x708 │ │ │ │ + cmpeq pc, #132, 24 @ 0x8400 │ │ │ │ + movteq r8, #1784 @ 0x6f8 │ │ │ │ andseq r6, r3, r0, asr r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8503d8 <__cxa_atexit@plt+0x83e428> │ │ │ │ + bne 8503e8 <__cxa_atexit@plt+0x83e438> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8503ec <__cxa_atexit@plt+0x83e43c> │ │ │ │ + bhi 8503fc <__cxa_atexit@plt+0x83e44c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #100] @ 8503fc <__cxa_atexit@plt+0x83e44c> │ │ │ │ + ldr sl, [pc, #100] @ 85040c <__cxa_atexit@plt+0x83e45c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #96] @ 850400 <__cxa_atexit@plt+0x83e450> │ │ │ │ + ldr ip, [pc, #96] @ 850410 <__cxa_atexit@plt+0x83e460> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ - ldr r7, [pc, #48] @ 850404 <__cxa_atexit@plt+0x83e454> │ │ │ │ + ldr r7, [pc, #48] @ 850414 <__cxa_atexit@plt+0x83e464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 8503f8 <__cxa_atexit@plt+0x83e448> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 850408 <__cxa_atexit@plt+0x83e458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq pc, #92, 18 @ 0x170000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq pc, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - cmpeq pc, #124, 22 @ 0x1f000 │ │ │ │ - movteq r7, #1804 @ 0x70c │ │ │ │ + cmpeq pc, #108, 22 @ 0x1b000 │ │ │ │ + movteq r7, #1788 @ 0x6fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850440 <__cxa_atexit@plt+0x83e490> │ │ │ │ - ldr r3, [pc, #32] @ 850448 <__cxa_atexit@plt+0x83e498> │ │ │ │ + bcc 850450 <__cxa_atexit@plt+0x83e4a0> │ │ │ │ + ldr r3, [pc, #32] @ 850458 <__cxa_atexit@plt+0x83e4a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85044c <__cxa_atexit@plt+0x83e49c> │ │ │ │ + ldr r7, [pc, #16] @ 85045c <__cxa_atexit@plt+0x83e4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #20, 16 @ 0x140000 │ │ │ │ - cmpeq pc, #44, 2 │ │ │ │ - movteq r8, #1456 @ 0x5b0 │ │ │ │ + cmpeq pc, #4, 16 @ 0x40000 │ │ │ │ + cmpeq pc, #28, 2 │ │ │ │ + movteq r8, #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8504b8 <__cxa_atexit@plt+0x83e508> │ │ │ │ + bcc 8504c8 <__cxa_atexit@plt+0x83e518> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8504b0 <__cxa_atexit@plt+0x83e500> │ │ │ │ - ldr r3, [pc, #64] @ 8504c0 <__cxa_atexit@plt+0x83e510> │ │ │ │ + bhi 8504c0 <__cxa_atexit@plt+0x83e510> │ │ │ │ + ldr r3, [pc, #64] @ 8504d0 <__cxa_atexit@plt+0x83e520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8504c4 <__cxa_atexit@plt+0x83e514> │ │ │ │ + ldr r3, [pc, #44] @ 8504d4 <__cxa_atexit@plt+0x83e524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8504c8 <__cxa_atexit@plt+0x83e518> │ │ │ │ + ldr r7, [pc, #28] @ 8504d8 <__cxa_atexit@plt+0x83e528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq pc, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #164, 20 @ 0xa4000 │ │ │ │ - movteq r6, #952 @ 0x3b8 │ │ │ │ + cmpeq pc, #148, 20 @ 0x94000 │ │ │ │ + movteq r6, #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850510 <__cxa_atexit@plt+0x83e560> │ │ │ │ - ldr r3, [pc, #44] @ 850518 <__cxa_atexit@plt+0x83e568> │ │ │ │ + bcc 850520 <__cxa_atexit@plt+0x83e570> │ │ │ │ + ldr r3, [pc, #44] @ 850528 <__cxa_atexit@plt+0x83e578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 85051c <__cxa_atexit@plt+0x83e56c> │ │ │ │ + ldr r3, [pc, #32] @ 85052c <__cxa_atexit@plt+0x83e57c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 850520 <__cxa_atexit@plt+0x83e570> │ │ │ │ + ldr r7, [pc, #20] @ 850530 <__cxa_atexit@plt+0x83e580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #80, 14 @ 0x1400000 │ │ │ │ - cmpeq pc, #116, 28 @ 0x740 │ │ │ │ - cmpeq pc, #12, 24 @ 0xc00 │ │ │ │ - movteq r6, #876 @ 0x36c │ │ │ │ + cmpeq pc, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq pc, #100, 28 @ 0x640 │ │ │ │ + cmpeq pc, #252, 22 @ 0x3f000 │ │ │ │ + movteq r6, #860 @ 0x35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8505a4 <__cxa_atexit@plt+0x83e5f4> │ │ │ │ + bcc 8505b4 <__cxa_atexit@plt+0x83e604> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85059c <__cxa_atexit@plt+0x83e5ec> │ │ │ │ - ldr r3, [pc, #88] @ 8505ac <__cxa_atexit@plt+0x83e5fc> │ │ │ │ + bhi 8505ac <__cxa_atexit@plt+0x83e5fc> │ │ │ │ + ldr r3, [pc, #88] @ 8505bc <__cxa_atexit@plt+0x83e60c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 8505b0 <__cxa_atexit@plt+0x83e600> │ │ │ │ + ldr r2, [pc, #76] @ 8505c0 <__cxa_atexit@plt+0x83e610> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 8505b4 <__cxa_atexit@plt+0x83e604> │ │ │ │ + ldr r3, [pc, #68] @ 8505c4 <__cxa_atexit@plt+0x83e614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 8505b8 <__cxa_atexit@plt+0x83e608> │ │ │ │ + ldr r3, [pc, #60] @ 8505c8 <__cxa_atexit@plt+0x83e618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8505bc <__cxa_atexit@plt+0x83e60c> │ │ │ │ + ldr r8, [pc, #36] @ 8505cc <__cxa_atexit@plt+0x83e61c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #232, 12 @ 0xe800000 │ │ │ │ + cmpeq pc, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #244, 12 @ 0xf400000 │ │ │ │ - cmpeq pc, #204, 14 @ 0x3300000 │ │ │ │ - cmpeq pc, #12, 16 @ 0xc0000 │ │ │ │ - movteq r8, #1104 @ 0x450 │ │ │ │ + cmpeq pc, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq pc, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq pc, #252, 14 @ 0x3f00000 │ │ │ │ + movteq r8, #1088 @ 0x440 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850644 <__cxa_atexit@plt+0x83e694> │ │ │ │ + bcc 850654 <__cxa_atexit@plt+0x83e6a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85063c <__cxa_atexit@plt+0x83e68c> │ │ │ │ - ldr r3, [pc, #92] @ 85064c <__cxa_atexit@plt+0x83e69c> │ │ │ │ + bhi 85064c <__cxa_atexit@plt+0x83e69c> │ │ │ │ + ldr r3, [pc, #92] @ 85065c <__cxa_atexit@plt+0x83e6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 850650 <__cxa_atexit@plt+0x83e6a0> │ │ │ │ + ldr r2, [pc, #88] @ 850660 <__cxa_atexit@plt+0x83e6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 850654 <__cxa_atexit@plt+0x83e6a4> │ │ │ │ + ldr r0, [pc, #64] @ 850664 <__cxa_atexit@plt+0x83e6b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 850658 <__cxa_atexit@plt+0x83e6a8> │ │ │ │ + ldr r7, [pc, #32] @ 850668 <__cxa_atexit@plt+0x83e6b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq pc, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq pc, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmpeq pc, #24, 18 @ 0x60000 │ │ │ │ - movteq r6, #552 @ 0x228 │ │ │ │ + cmpeq pc, #8, 18 @ 0x20000 │ │ │ │ + movteq r6, #536 @ 0x218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8506a0 <__cxa_atexit@plt+0x83e6f0> │ │ │ │ - ldr r3, [pc, #44] @ 8506a8 <__cxa_atexit@plt+0x83e6f8> │ │ │ │ + bcc 8506b0 <__cxa_atexit@plt+0x83e700> │ │ │ │ + ldr r3, [pc, #44] @ 8506b8 <__cxa_atexit@plt+0x83e708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 8506ac <__cxa_atexit@plt+0x83e6fc> │ │ │ │ + ldr r3, [pc, #32] @ 8506bc <__cxa_atexit@plt+0x83e70c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 8506b0 <__cxa_atexit@plt+0x83e700> │ │ │ │ + ldr r7, [pc, #20] @ 8506c0 <__cxa_atexit@plt+0x83e710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq pc, #196, 24 @ 0xc400 │ │ │ │ - cmpeq pc, #124, 20 @ 0x7c000 │ │ │ │ - movteq r6, #476 @ 0x1dc │ │ │ │ + cmpeq pc, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq pc, #180, 24 @ 0xb400 │ │ │ │ + cmpeq pc, #108, 20 @ 0x6c000 │ │ │ │ + movteq r6, #460 @ 0x1cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850734 <__cxa_atexit@plt+0x83e784> │ │ │ │ + bcc 850744 <__cxa_atexit@plt+0x83e794> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85072c <__cxa_atexit@plt+0x83e77c> │ │ │ │ - ldr r3, [pc, #88] @ 85073c <__cxa_atexit@plt+0x83e78c> │ │ │ │ + bhi 85073c <__cxa_atexit@plt+0x83e78c> │ │ │ │ + ldr r3, [pc, #88] @ 85074c <__cxa_atexit@plt+0x83e79c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 850740 <__cxa_atexit@plt+0x83e790> │ │ │ │ + ldr r2, [pc, #76] @ 850750 <__cxa_atexit@plt+0x83e7a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 850744 <__cxa_atexit@plt+0x83e794> │ │ │ │ + ldr r3, [pc, #68] @ 850754 <__cxa_atexit@plt+0x83e7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 850748 <__cxa_atexit@plt+0x83e798> │ │ │ │ + ldr r3, [pc, #60] @ 850758 <__cxa_atexit@plt+0x83e7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 85074c <__cxa_atexit@plt+0x83e79c> │ │ │ │ + ldr r8, [pc, #36] @ 85075c <__cxa_atexit@plt+0x83e7ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq pc, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq pc, #60, 12 @ 0x3c00000 │ │ │ │ - cmpeq pc, #124, 12 @ 0x7c00000 │ │ │ │ - movteq r6, #308 @ 0x134 │ │ │ │ + cmpeq pc, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq pc, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq pc, #108, 12 @ 0x6c00000 │ │ │ │ + movteq r6, #292 @ 0x124 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850794 <__cxa_atexit@plt+0x83e7e4> │ │ │ │ - ldr r3, [pc, #44] @ 85079c <__cxa_atexit@plt+0x83e7ec> │ │ │ │ + bcc 8507a4 <__cxa_atexit@plt+0x83e7f4> │ │ │ │ + ldr r3, [pc, #44] @ 8507ac <__cxa_atexit@plt+0x83e7fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 8507a0 <__cxa_atexit@plt+0x83e7f0> │ │ │ │ + ldr r3, [pc, #32] @ 8507b0 <__cxa_atexit@plt+0x83e800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 8507a4 <__cxa_atexit@plt+0x83e7f4> │ │ │ │ + ldr r7, [pc, #20] @ 8507b4 <__cxa_atexit@plt+0x83e804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq pc, #236, 18 @ 0x3b0000 │ │ │ │ - cmpeq pc, #136, 18 @ 0x220000 │ │ │ │ - movteq r6, #232 @ 0xe8 │ │ │ │ + cmpeq pc, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ + cmpeq pc, #120, 18 @ 0x1e0000 │ │ │ │ + movteq r6, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850828 <__cxa_atexit@plt+0x83e878> │ │ │ │ + bcc 850838 <__cxa_atexit@plt+0x83e888> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850820 <__cxa_atexit@plt+0x83e870> │ │ │ │ - ldr r3, [pc, #88] @ 850830 <__cxa_atexit@plt+0x83e880> │ │ │ │ + bhi 850830 <__cxa_atexit@plt+0x83e880> │ │ │ │ + ldr r3, [pc, #88] @ 850840 <__cxa_atexit@plt+0x83e890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 850834 <__cxa_atexit@plt+0x83e884> │ │ │ │ + ldr r2, [pc, #76] @ 850844 <__cxa_atexit@plt+0x83e894> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 850838 <__cxa_atexit@plt+0x83e888> │ │ │ │ + ldr r3, [pc, #68] @ 850848 <__cxa_atexit@plt+0x83e898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 85083c <__cxa_atexit@plt+0x83e88c> │ │ │ │ + ldr r3, [pc, #60] @ 85084c <__cxa_atexit@plt+0x83e89c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 850840 <__cxa_atexit@plt+0x83e890> │ │ │ │ + ldr r8, [pc, #36] @ 850850 <__cxa_atexit@plt+0x83e8a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #112, 8 @ 0x70000000 │ │ │ │ - cmpeq pc, #72, 10 @ 0x12000000 │ │ │ │ - cmpeq pc, #136, 10 @ 0x22000000 │ │ │ │ - movteq r8, #428 @ 0x1ac │ │ │ │ + cmpeq pc, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq pc, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq pc, #120, 10 @ 0x1e000000 │ │ │ │ + movteq r8, #412 @ 0x19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8508bc <__cxa_atexit@plt+0x83e90c> │ │ │ │ + bcc 8508cc <__cxa_atexit@plt+0x83e91c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8508b4 <__cxa_atexit@plt+0x83e904> │ │ │ │ - ldr r3, [pc, #80] @ 8508c4 <__cxa_atexit@plt+0x83e914> │ │ │ │ + bhi 8508c4 <__cxa_atexit@plt+0x83e914> │ │ │ │ + ldr r3, [pc, #80] @ 8508d4 <__cxa_atexit@plt+0x83e924> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 8508c8 <__cxa_atexit@plt+0x83e918> │ │ │ │ + ldr r2, [pc, #76] @ 8508d8 <__cxa_atexit@plt+0x83e928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 8508cc <__cxa_atexit@plt+0x83e91c> │ │ │ │ + ldr r2, [pc, #60] @ 8508dc <__cxa_atexit@plt+0x83e92c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8508d0 <__cxa_atexit@plt+0x83e920> │ │ │ │ + ldr r7, [pc, #32] @ 8508e0 <__cxa_atexit@plt+0x83e930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq pc, #192, 6 │ │ │ │ + cmpeq pc, #176, 6 @ 0xc0000002 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmpeq pc, #160, 12 @ 0xa000000 │ │ │ │ - movteq r8, #332 @ 0x14c │ │ │ │ + cmpeq pc, #144, 12 @ 0x9000000 │ │ │ │ + movteq r8, #316 @ 0x13c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85095c <__cxa_atexit@plt+0x83e9ac> │ │ │ │ + bcc 85096c <__cxa_atexit@plt+0x83e9bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850954 <__cxa_atexit@plt+0x83e9a4> │ │ │ │ - ldr r3, [pc, #96] @ 850964 <__cxa_atexit@plt+0x83e9b4> │ │ │ │ + bhi 850964 <__cxa_atexit@plt+0x83e9b4> │ │ │ │ + ldr r3, [pc, #96] @ 850974 <__cxa_atexit@plt+0x83e9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 850968 <__cxa_atexit@plt+0x83e9b8> │ │ │ │ + ldr r2, [pc, #92] @ 850978 <__cxa_atexit@plt+0x83e9c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 85096c <__cxa_atexit@plt+0x83e9bc> │ │ │ │ + ldr r0, [pc, #68] @ 85097c <__cxa_atexit@plt+0x83e9cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 850970 <__cxa_atexit@plt+0x83e9c0> │ │ │ │ + ldr r7, [pc, #32] @ 850980 <__cxa_atexit@plt+0x83e9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq pc, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq pc, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - cmpeq pc, #60, 8 @ 0x3c000000 │ │ │ │ - movteq r6, #2336 @ 0x920 │ │ │ │ + cmpeq pc, #44, 8 @ 0x2c000000 │ │ │ │ + movteq r6, #2320 @ 0x910 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8509ac <__cxa_atexit@plt+0x83e9fc> │ │ │ │ - ldr r3, [pc, #32] @ 8509b4 <__cxa_atexit@plt+0x83ea04> │ │ │ │ + bcc 8509bc <__cxa_atexit@plt+0x83ea0c> │ │ │ │ + ldr r3, [pc, #32] @ 8509c4 <__cxa_atexit@plt+0x83ea14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8509b8 <__cxa_atexit@plt+0x83ea08> │ │ │ │ + ldr r7, [pc, #16] @ 8509c8 <__cxa_atexit@plt+0x83ea18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq pc, #172, 10 @ 0x2b000000 │ │ │ │ - movteq r8, #120 @ 0x78 │ │ │ │ + cmpeq pc, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq pc, #156, 10 @ 0x27000000 │ │ │ │ + movteq r8, #104 @ 0x68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850a48 <__cxa_atexit@plt+0x83ea98> │ │ │ │ + bcc 850a58 <__cxa_atexit@plt+0x83eaa8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850a40 <__cxa_atexit@plt+0x83ea90> │ │ │ │ - ldr lr, [pc, #100] @ 850a50 <__cxa_atexit@plt+0x83eaa0> │ │ │ │ + bhi 850a50 <__cxa_atexit@plt+0x83eaa0> │ │ │ │ + ldr lr, [pc, #100] @ 850a60 <__cxa_atexit@plt+0x83eab0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 850a54 <__cxa_atexit@plt+0x83eaa4> │ │ │ │ + ldr r2, [pc, #96] @ 850a64 <__cxa_atexit@plt+0x83eab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 850a58 <__cxa_atexit@plt+0x83eaa8> │ │ │ │ + ldr r3, [pc, #68] @ 850a68 <__cxa_atexit@plt+0x83eab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 850a5c <__cxa_atexit@plt+0x83eaac> │ │ │ │ + ldr r7, [pc, #32] @ 850a6c <__cxa_atexit@plt+0x83eabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq pc, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq pc, #20, 10 @ 0x5000000 │ │ │ │ - movteq r8, #1820 @ 0x71c │ │ │ │ + cmpeq pc, #4, 10 @ 0x1000000 │ │ │ │ + movteq r8, #1804 @ 0x70c │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850bc8 <__cxa_atexit@plt+0x83ec18> │ │ │ │ + bcc 850bd8 <__cxa_atexit@plt+0x83ec28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850bc0 <__cxa_atexit@plt+0x83ec10> │ │ │ │ - ldr r3, [pc, #320] @ 850bd0 <__cxa_atexit@plt+0x83ec20> │ │ │ │ + bhi 850bd0 <__cxa_atexit@plt+0x83ec20> │ │ │ │ + ldr r3, [pc, #320] @ 850be0 <__cxa_atexit@plt+0x83ec30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -2161381,17 +2161385,17 @@ │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp] │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r7, r9, sl, fp} │ │ │ │ str r3, [r6] │ │ │ │ - ldr r7, [pc, #120] @ 850bd4 <__cxa_atexit@plt+0x83ec24> │ │ │ │ + ldr r7, [pc, #120] @ 850be4 <__cxa_atexit@plt+0x83ec34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #116] @ 850bd8 <__cxa_atexit@plt+0x83ec28> │ │ │ │ + ldr r2, [pc, #116] @ 850be8 <__cxa_atexit@plt+0x83ec38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r8, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ @@ -2161404,55 +2161408,55 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [pc, #36] @ 850bdc <__cxa_atexit@plt+0x83ec2c> │ │ │ │ + ldr r7, [pc, #36] @ 850bec <__cxa_atexit@plt+0x83ec3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #172, 2 @ 0x2b │ │ │ │ + cmpeq pc, #156, 2 @ 0x27 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ - cmpeq pc, #212, 2 @ 0x35 │ │ │ │ - movteq r6, #1716 @ 0x6b4 │ │ │ │ + cmpeq pc, #196, 2 @ 0x31 │ │ │ │ + movteq r6, #1700 @ 0x6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850c18 <__cxa_atexit@plt+0x83ec68> │ │ │ │ - ldr r3, [pc, #32] @ 850c20 <__cxa_atexit@plt+0x83ec70> │ │ │ │ + bcc 850c28 <__cxa_atexit@plt+0x83ec78> │ │ │ │ + ldr r3, [pc, #32] @ 850c30 <__cxa_atexit@plt+0x83ec80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 850c24 <__cxa_atexit@plt+0x83ec74> │ │ │ │ + ldr r7, [pc, #16] @ 850c34 <__cxa_atexit@plt+0x83ec84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #60 @ 0x3c │ │ │ │ - cmpeq pc, #64, 6 │ │ │ │ - movteq r8, #1364 @ 0x554 │ │ │ │ + cmpeq pc, #44 @ 0x2c │ │ │ │ + cmpeq pc, #48, 6 @ 0xc0000000 │ │ │ │ + movteq r8, #1348 @ 0x544 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850d88 <__cxa_atexit@plt+0x83edd8> │ │ │ │ + bcc 850d98 <__cxa_atexit@plt+0x83ede8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850d80 <__cxa_atexit@plt+0x83edd0> │ │ │ │ - ldr r3, [pc, #312] @ 850d90 <__cxa_atexit@plt+0x83ede0> │ │ │ │ + bhi 850d90 <__cxa_atexit@plt+0x83ede0> │ │ │ │ + ldr r3, [pc, #312] @ 850da0 <__cxa_atexit@plt+0x83edf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -2161492,17 +2161496,17 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r7, [sp] │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #124] @ 850d94 <__cxa_atexit@plt+0x83ede4> │ │ │ │ + ldr r7, [pc, #124] @ 850da4 <__cxa_atexit@plt+0x83edf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #120] @ 850d98 <__cxa_atexit@plt+0x83ede8> │ │ │ │ + ldr r3, [pc, #120] @ 850da8 <__cxa_atexit@plt+0x83edf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [r6, #-84] @ 0xffffffac │ │ │ │ @@ -2161516,893 +2161520,893 @@ │ │ │ │ str r2, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-100]! @ 0xffffff9c │ │ │ │ - ldr r7, [pc, #36] @ 850d9c <__cxa_atexit@plt+0x83edec> │ │ │ │ + ldr r7, [pc, #36] @ 850dac <__cxa_atexit@plt+0x83edfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 30 @ 0x390 │ │ │ │ + cmpeq pc, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - cmpeq pc, #20 │ │ │ │ - movteq r6, #1268 @ 0x4f4 │ │ │ │ + cmpeq pc, #4 │ │ │ │ + movteq r6, #1252 @ 0x4e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850dd8 <__cxa_atexit@plt+0x83ee28> │ │ │ │ - ldr r3, [pc, #32] @ 850de0 <__cxa_atexit@plt+0x83ee30> │ │ │ │ + bcc 850de8 <__cxa_atexit@plt+0x83ee38> │ │ │ │ + ldr r3, [pc, #32] @ 850df0 <__cxa_atexit@plt+0x83ee40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 850de4 <__cxa_atexit@plt+0x83ee34> │ │ │ │ + ldr r7, [pc, #16] @ 850df4 <__cxa_atexit@plt+0x83ee44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #124, 28 @ 0x7c0 │ │ │ │ - cmpeq pc, #128, 2 │ │ │ │ - movteq r7, #3064 @ 0xbf8 │ │ │ │ + cmpeq pc, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq pc, #112, 2 │ │ │ │ + movteq r7, #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850e54 <__cxa_atexit@plt+0x83eea4> │ │ │ │ + bcc 850e64 <__cxa_atexit@plt+0x83eeb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850e4c <__cxa_atexit@plt+0x83ee9c> │ │ │ │ - ldr r3, [pc, #68] @ 850e5c <__cxa_atexit@plt+0x83eeac> │ │ │ │ + bhi 850e5c <__cxa_atexit@plt+0x83eeac> │ │ │ │ + ldr r3, [pc, #68] @ 850e6c <__cxa_atexit@plt+0x83eebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ - ldr r1, [pc, #44] @ 850e60 <__cxa_atexit@plt+0x83eeb0> │ │ │ │ + ldr r1, [pc, #44] @ 850e70 <__cxa_atexit@plt+0x83eec0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 837fd4 <__cxa_atexit@plt+0x826024> │ │ │ │ + b 837fe4 <__cxa_atexit@plt+0x826034> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #36, 28 @ 0x240 │ │ │ │ + cmpeq pc, #20, 28 @ 0x140 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movteq r6, #1072 @ 0x430 │ │ │ │ + movteq r6, #1056 @ 0x420 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850e9c <__cxa_atexit@plt+0x83eeec> │ │ │ │ - ldr r3, [pc, #32] @ 850ea4 <__cxa_atexit@plt+0x83eef4> │ │ │ │ + bcc 850eac <__cxa_atexit@plt+0x83eefc> │ │ │ │ + ldr r3, [pc, #32] @ 850eb4 <__cxa_atexit@plt+0x83ef04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 850ea8 <__cxa_atexit@plt+0x83eef8> │ │ │ │ + ldr r7, [pc, #16] @ 850eb8 <__cxa_atexit@plt+0x83ef08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq pc, #188 @ 0xbc │ │ │ │ - movteq r6, #1000 @ 0x3e8 │ │ │ │ + cmpeq pc, #168, 26 @ 0x2a00 │ │ │ │ + cmpeq pc, #172 @ 0xac │ │ │ │ + movteq r6, #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850ee4 <__cxa_atexit@plt+0x83ef34> │ │ │ │ - ldr r3, [pc, #32] @ 850eec <__cxa_atexit@plt+0x83ef3c> │ │ │ │ + bcc 850ef4 <__cxa_atexit@plt+0x83ef44> │ │ │ │ + ldr r3, [pc, #32] @ 850efc <__cxa_atexit@plt+0x83ef4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 850ef0 <__cxa_atexit@plt+0x83ef40> │ │ │ │ + ldr r7, [pc, #16] @ 850f00 <__cxa_atexit@plt+0x83ef50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #112, 26 @ 0x1c00 │ │ │ │ - cmpeq pc, #116 @ 0x74 │ │ │ │ - movteq r6, #940 @ 0x3ac │ │ │ │ + cmpeq pc, #96, 26 @ 0x1800 │ │ │ │ + cmpeq pc, #100 @ 0x64 │ │ │ │ + movteq r6, #924 @ 0x39c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850f70 <__cxa_atexit@plt+0x83efc0> │ │ │ │ + bcc 850f80 <__cxa_atexit@plt+0x83efd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850f68 <__cxa_atexit@plt+0x83efb8> │ │ │ │ - ldr r3, [pc, #84] @ 850f78 <__cxa_atexit@plt+0x83efc8> │ │ │ │ + bhi 850f78 <__cxa_atexit@plt+0x83efc8> │ │ │ │ + ldr r3, [pc, #84] @ 850f88 <__cxa_atexit@plt+0x83efd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 850f7c <__cxa_atexit@plt+0x83efcc> │ │ │ │ + ldr r2, [pc, #80] @ 850f8c <__cxa_atexit@plt+0x83efdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 850f80 <__cxa_atexit@plt+0x83efd0> │ │ │ │ + ldr r1, [pc, #60] @ 850f90 <__cxa_atexit@plt+0x83efe0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 850f84 <__cxa_atexit@plt+0x83efd4> │ │ │ │ + ldr r7, [pc, #32] @ 850f94 <__cxa_atexit@plt+0x83efe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #16, 26 @ 0x400 │ │ │ │ + cmpeq pc, #0, 26 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #40, 28 @ 0x280 │ │ │ │ - movteq r6, #792 @ 0x318 │ │ │ │ + cmpeq pc, #24, 28 @ 0x180 │ │ │ │ + movteq r6, #776 @ 0x308 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 850ff8 <__cxa_atexit@plt+0x83f048> │ │ │ │ + bcc 851008 <__cxa_atexit@plt+0x83f058> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 850ff0 <__cxa_atexit@plt+0x83f040> │ │ │ │ - ldr r3, [pc, #72] @ 851000 <__cxa_atexit@plt+0x83f050> │ │ │ │ + bhi 851000 <__cxa_atexit@plt+0x83f050> │ │ │ │ + ldr r3, [pc, #72] @ 851010 <__cxa_atexit@plt+0x83f060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 851004 <__cxa_atexit@plt+0x83f054> │ │ │ │ + ldr r7, [pc, #48] @ 851014 <__cxa_atexit@plt+0x83f064> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 851008 <__cxa_atexit@plt+0x83f058> │ │ │ │ + ldr r7, [pc, #28] @ 851018 <__cxa_atexit@plt+0x83f068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #132, 24 @ 0x8400 │ │ │ │ + cmpeq pc, #116, 24 @ 0x7400 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #160, 26 @ 0x2800 │ │ │ │ - movteq r5, #3380 @ 0xd34 │ │ │ │ + cmpeq pc, #144, 26 @ 0x2400 │ │ │ │ + movteq r5, #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85104c <__cxa_atexit@plt+0x83f09c> │ │ │ │ - ldr r3, [pc, #40] @ 851054 <__cxa_atexit@plt+0x83f0a4> │ │ │ │ + bcc 85105c <__cxa_atexit@plt+0x83f0ac> │ │ │ │ + ldr r3, [pc, #40] @ 851064 <__cxa_atexit@plt+0x83f0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 851058 <__cxa_atexit@plt+0x83f0a8> │ │ │ │ + ldr r3, [pc, #28] @ 851068 <__cxa_atexit@plt+0x83f0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add sl, r3, #3 │ │ │ │ - b 8266a8 <__cxa_atexit@plt+0x8146f8> │ │ │ │ + b 8266b8 <__cxa_atexit@plt+0x814708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #16, 24 @ 0x1000 │ │ │ │ - cmpeq pc, #48, 16 @ 0x300000 │ │ │ │ - movteq r5, #2088 @ 0x828 │ │ │ │ + cmpeq pc, #0, 24 │ │ │ │ + cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ + movteq r5, #2072 @ 0x818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8510a0 <__cxa_atexit@plt+0x83f0f0> │ │ │ │ - ldr r3, [pc, #44] @ 8510a8 <__cxa_atexit@plt+0x83f0f8> │ │ │ │ + bcc 8510b0 <__cxa_atexit@plt+0x83f100> │ │ │ │ + ldr r3, [pc, #44] @ 8510b8 <__cxa_atexit@plt+0x83f108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 8510ac <__cxa_atexit@plt+0x83f0fc> │ │ │ │ + ldr r3, [pc, #32] @ 8510bc <__cxa_atexit@plt+0x83f10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 8510b0 <__cxa_atexit@plt+0x83f100> │ │ │ │ + ldr r7, [pc, #20] @ 8510c0 <__cxa_atexit@plt+0x83f110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #192, 22 @ 0x30000 │ │ │ │ - cmpeq pc, #244 @ 0xf4 │ │ │ │ - cmpeq pc, #124 @ 0x7c │ │ │ │ - movteq r5, #2012 @ 0x7dc │ │ │ │ + cmpeq pc, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq pc, #228 @ 0xe4 │ │ │ │ + cmpeq pc, #108 @ 0x6c │ │ │ │ + movteq r5, #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851134 <__cxa_atexit@plt+0x83f184> │ │ │ │ + bcc 851144 <__cxa_atexit@plt+0x83f194> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85112c <__cxa_atexit@plt+0x83f17c> │ │ │ │ - ldr r3, [pc, #88] @ 85113c <__cxa_atexit@plt+0x83f18c> │ │ │ │ + bhi 85113c <__cxa_atexit@plt+0x83f18c> │ │ │ │ + ldr r3, [pc, #88] @ 85114c <__cxa_atexit@plt+0x83f19c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 851140 <__cxa_atexit@plt+0x83f190> │ │ │ │ + ldr r2, [pc, #76] @ 851150 <__cxa_atexit@plt+0x83f1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 851144 <__cxa_atexit@plt+0x83f194> │ │ │ │ + ldr r3, [pc, #68] @ 851154 <__cxa_atexit@plt+0x83f1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 851148 <__cxa_atexit@plt+0x83f198> │ │ │ │ + ldr r3, [pc, #60] @ 851158 <__cxa_atexit@plt+0x83f1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 85114c <__cxa_atexit@plt+0x83f19c> │ │ │ │ + ldr r8, [pc, #36] @ 85115c <__cxa_atexit@plt+0x83f1ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #88, 22 @ 0x16000 │ │ │ │ + cmpeq pc, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, #100, 22 @ 0x19000 │ │ │ │ - cmpeq pc, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq pc, #124, 24 @ 0x7c00 │ │ │ │ - movteq r6, #324 @ 0x144 │ │ │ │ + cmpeq pc, #84, 22 @ 0x15000 │ │ │ │ + cmpeq pc, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq pc, #108, 24 @ 0x6c00 │ │ │ │ + movteq r6, #308 @ 0x134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851188 <__cxa_atexit@plt+0x83f1d8> │ │ │ │ - ldr r3, [pc, #32] @ 851190 <__cxa_atexit@plt+0x83f1e0> │ │ │ │ + bcc 851198 <__cxa_atexit@plt+0x83f1e8> │ │ │ │ + ldr r3, [pc, #32] @ 8511a0 <__cxa_atexit@plt+0x83f1f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 851194 <__cxa_atexit@plt+0x83f1e4> │ │ │ │ + ldr r7, [pc, #16] @ 8511a4 <__cxa_atexit@plt+0x83f1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq pc, #208, 26 @ 0x3400 │ │ │ │ - movteq r7, #2100 @ 0x834 │ │ │ │ + cmpeq pc, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq pc, #192, 26 @ 0x3000 │ │ │ │ + movteq r7, #2084 @ 0x824 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851214 <__cxa_atexit@plt+0x83f264> │ │ │ │ + bcc 851224 <__cxa_atexit@plt+0x83f274> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85120c <__cxa_atexit@plt+0x83f25c> │ │ │ │ - ldr r3, [pc, #84] @ 85121c <__cxa_atexit@plt+0x83f26c> │ │ │ │ + bhi 85121c <__cxa_atexit@plt+0x83f26c> │ │ │ │ + ldr r3, [pc, #84] @ 85122c <__cxa_atexit@plt+0x83f27c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 851220 <__cxa_atexit@plt+0x83f270> │ │ │ │ + ldr r2, [pc, #80] @ 851230 <__cxa_atexit@plt+0x83f280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 851224 <__cxa_atexit@plt+0x83f274> │ │ │ │ + ldr r1, [pc, #60] @ 851234 <__cxa_atexit@plt+0x83f284> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 851228 <__cxa_atexit@plt+0x83f278> │ │ │ │ + ldr r7, [pc, #32] @ 851238 <__cxa_atexit@plt+0x83f288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq pc, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq pc, #132, 22 @ 0x21000 │ │ │ │ - movteq r7, #1952 @ 0x7a0 │ │ │ │ + cmpeq pc, #116, 22 @ 0x1d000 │ │ │ │ + movteq r7, #1936 @ 0x790 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85129c <__cxa_atexit@plt+0x83f2ec> │ │ │ │ + bcc 8512ac <__cxa_atexit@plt+0x83f2fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 851294 <__cxa_atexit@plt+0x83f2e4> │ │ │ │ - ldr r3, [pc, #72] @ 8512a4 <__cxa_atexit@plt+0x83f2f4> │ │ │ │ + bhi 8512a4 <__cxa_atexit@plt+0x83f2f4> │ │ │ │ + ldr r3, [pc, #72] @ 8512b4 <__cxa_atexit@plt+0x83f304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 8512a8 <__cxa_atexit@plt+0x83f2f8> │ │ │ │ + ldr r7, [pc, #48] @ 8512b8 <__cxa_atexit@plt+0x83f308> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8512ac <__cxa_atexit@plt+0x83f2fc> │ │ │ │ + ldr r7, [pc, #28] @ 8512bc <__cxa_atexit@plt+0x83f30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #224, 18 @ 0x380000 │ │ │ │ + cmpeq pc, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #252, 20 @ 0xfc000 │ │ │ │ - movteq r7, #1820 @ 0x71c │ │ │ │ + cmpeq pc, #236, 20 @ 0xec000 │ │ │ │ + movteq r7, #1804 @ 0x70c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851328 <__cxa_atexit@plt+0x83f378> │ │ │ │ + bcc 851338 <__cxa_atexit@plt+0x83f388> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 851320 <__cxa_atexit@plt+0x83f370> │ │ │ │ - ldr r3, [pc, #80] @ 851330 <__cxa_atexit@plt+0x83f380> │ │ │ │ + bhi 851330 <__cxa_atexit@plt+0x83f380> │ │ │ │ + ldr r3, [pc, #80] @ 851340 <__cxa_atexit@plt+0x83f390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 851334 <__cxa_atexit@plt+0x83f384> │ │ │ │ + ldr r7, [pc, #52] @ 851344 <__cxa_atexit@plt+0x83f394> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 851338 <__cxa_atexit@plt+0x83f388> │ │ │ │ + ldr r7, [pc, #28] @ 851348 <__cxa_atexit@plt+0x83f398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92, 18 @ 0x170000 │ │ │ │ + cmpeq pc, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq pc, #112, 20 @ 0x70000 │ │ │ │ - movteq r7, #1680 @ 0x690 │ │ │ │ + cmpeq pc, #96, 20 @ 0x60000 │ │ │ │ + movteq r7, #1664 @ 0x680 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8513bc <__cxa_atexit@plt+0x83f40c> │ │ │ │ + bcc 8513cc <__cxa_atexit@plt+0x83f41c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8513b4 <__cxa_atexit@plt+0x83f404> │ │ │ │ - ldr r3, [pc, #88] @ 8513c4 <__cxa_atexit@plt+0x83f414> │ │ │ │ + bhi 8513c4 <__cxa_atexit@plt+0x83f414> │ │ │ │ + ldr r3, [pc, #88] @ 8513d4 <__cxa_atexit@plt+0x83f424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ - ldr r7, [pc, #56] @ 8513c8 <__cxa_atexit@plt+0x83f418> │ │ │ │ + ldr r7, [pc, #56] @ 8513d8 <__cxa_atexit@plt+0x83f428> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #28] @ 8513cc <__cxa_atexit@plt+0x83f41c> │ │ │ │ + ldr r7, [pc, #28] @ 8513dc <__cxa_atexit@plt+0x83f42c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq pc, #192, 16 @ 0xc00000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ - movteq r5, #900 @ 0x384 │ │ │ │ + cmpeq pc, #204, 18 @ 0x330000 │ │ │ │ + movteq r5, #884 @ 0x374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851410 <__cxa_atexit@plt+0x83f460> │ │ │ │ - ldr r3, [pc, #40] @ 851418 <__cxa_atexit@plt+0x83f468> │ │ │ │ + bcc 851420 <__cxa_atexit@plt+0x83f470> │ │ │ │ + ldr r3, [pc, #40] @ 851428 <__cxa_atexit@plt+0x83f478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 85141c <__cxa_atexit@plt+0x83f46c> │ │ │ │ + ldr r3, [pc, #28] @ 85142c <__cxa_atexit@plt+0x83f47c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 821170 <__cxa_atexit@plt+0x80f1c0> │ │ │ │ + b 821180 <__cxa_atexit@plt+0x80f1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #76, 16 @ 0x4c0000 │ │ │ │ - cmpeq pc, #64, 18 @ 0x100000 │ │ │ │ - movteq r7, #1388 @ 0x56c │ │ │ │ + cmpeq pc, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq pc, #48, 18 @ 0xc0000 │ │ │ │ + movteq r7, #1372 @ 0x55c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85145c <__cxa_atexit@plt+0x83f4ac> │ │ │ │ - ldr r3, [pc, #36] @ 851464 <__cxa_atexit@plt+0x83f4b4> │ │ │ │ + bcc 85146c <__cxa_atexit@plt+0x83f4bc> │ │ │ │ + ldr r3, [pc, #36] @ 851474 <__cxa_atexit@plt+0x83f4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 851468 <__cxa_atexit@plt+0x83f4b8> │ │ │ │ + ldr r7, [pc, #16] @ 851478 <__cxa_atexit@plt+0x83f4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #252, 14 @ 0x3f00000 │ │ │ │ - cmpeq pc, #52, 18 @ 0xd0000 │ │ │ │ - movteq r5, #3484 @ 0xd9c │ │ │ │ + cmpeq pc, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq pc, #36, 18 @ 0x90000 │ │ │ │ + movteq r5, #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8514ac <__cxa_atexit@plt+0x83f4fc> │ │ │ │ - ldr r3, [pc, #40] @ 8514b4 <__cxa_atexit@plt+0x83f504> │ │ │ │ + bcc 8514bc <__cxa_atexit@plt+0x83f50c> │ │ │ │ + ldr r3, [pc, #40] @ 8514c4 <__cxa_atexit@plt+0x83f514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 8514b8 <__cxa_atexit@plt+0x83f508> │ │ │ │ + ldr r2, [pc, #24] @ 8514c8 <__cxa_atexit@plt+0x83f518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 82b350 <__cxa_atexit@plt+0x8193a0> │ │ │ │ + b 82b360 <__cxa_atexit@plt+0x8193b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #176, 14 @ 0x2c00000 │ │ │ │ cmpeq pc, #160, 14 @ 0x2800000 │ │ │ │ - movteq r5, #3544 @ 0xdd8 │ │ │ │ + cmpeq pc, #144, 14 @ 0x2400000 │ │ │ │ + movteq r5, #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8514f4 <__cxa_atexit@plt+0x83f544> │ │ │ │ - ldr r3, [pc, #32] @ 8514fc <__cxa_atexit@plt+0x83f54c> │ │ │ │ + bcc 851504 <__cxa_atexit@plt+0x83f554> │ │ │ │ + ldr r3, [pc, #32] @ 85150c <__cxa_atexit@plt+0x83f55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 851500 <__cxa_atexit@plt+0x83f550> │ │ │ │ + ldr r7, [pc, #16] @ 851510 <__cxa_atexit@plt+0x83f560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq pc, #100, 20 @ 0x64000 │ │ │ │ - movteq r6, #1268 @ 0x4f4 │ │ │ │ + cmpeq pc, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq pc, #84, 20 @ 0x54000 │ │ │ │ + movteq r6, #1252 @ 0x4e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851540 <__cxa_atexit@plt+0x83f590> │ │ │ │ - ldr r3, [pc, #36] @ 851548 <__cxa_atexit@plt+0x83f598> │ │ │ │ + bcc 851550 <__cxa_atexit@plt+0x83f5a0> │ │ │ │ + ldr r3, [pc, #36] @ 851558 <__cxa_atexit@plt+0x83f5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85154c <__cxa_atexit@plt+0x83f59c> │ │ │ │ + ldr r7, [pc, #16] @ 85155c <__cxa_atexit@plt+0x83f5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #24, 14 @ 0x600000 │ │ │ │ - cmpeq pc, #20, 20 @ 0x14000 │ │ │ │ - movteq r7, #1112 @ 0x458 │ │ │ │ + cmpeq pc, #8, 14 @ 0x200000 │ │ │ │ + cmpeq pc, #4, 20 @ 0x4000 │ │ │ │ + movteq r7, #1096 @ 0x448 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8515d4 <__cxa_atexit@plt+0x83f624> │ │ │ │ + bcc 8515e4 <__cxa_atexit@plt+0x83f634> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8515cc <__cxa_atexit@plt+0x83f61c> │ │ │ │ - ldr r3, [pc, #92] @ 8515dc <__cxa_atexit@plt+0x83f62c> │ │ │ │ + bhi 8515dc <__cxa_atexit@plt+0x83f62c> │ │ │ │ + ldr r3, [pc, #92] @ 8515ec <__cxa_atexit@plt+0x83f63c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8515e0 <__cxa_atexit@plt+0x83f630> │ │ │ │ + ldr r2, [pc, #88] @ 8515f0 <__cxa_atexit@plt+0x83f640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8515e4 <__cxa_atexit@plt+0x83f634> │ │ │ │ + ldr r0, [pc, #64] @ 8515f4 <__cxa_atexit@plt+0x83f644> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8515e8 <__cxa_atexit@plt+0x83f638> │ │ │ │ + ldr r7, [pc, #32] @ 8515f8 <__cxa_atexit@plt+0x83f648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq pc, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq pc, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq pc, #196, 14 @ 0x3100000 │ │ │ │ - movteq r7, #928 @ 0x3a0 │ │ │ │ + cmpeq pc, #180, 14 @ 0x2d00000 │ │ │ │ + movteq r7, #912 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851628 <__cxa_atexit@plt+0x83f678> │ │ │ │ - ldr r3, [pc, #36] @ 851630 <__cxa_atexit@plt+0x83f680> │ │ │ │ + bcc 851638 <__cxa_atexit@plt+0x83f688> │ │ │ │ + ldr r3, [pc, #36] @ 851640 <__cxa_atexit@plt+0x83f690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 851634 <__cxa_atexit@plt+0x83f684> │ │ │ │ + ldr r7, [pc, #16] @ 851644 <__cxa_atexit@plt+0x83f694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #48, 12 @ 0x3000000 │ │ │ │ - cmpeq pc, #104, 14 @ 0x1a00000 │ │ │ │ - movteq r6, #960 @ 0x3c0 │ │ │ │ + cmpeq pc, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq pc, #88, 14 @ 0x1600000 │ │ │ │ + movteq r6, #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851674 <__cxa_atexit@plt+0x83f6c4> │ │ │ │ - ldr r3, [pc, #36] @ 85167c <__cxa_atexit@plt+0x83f6cc> │ │ │ │ + bcc 851684 <__cxa_atexit@plt+0x83f6d4> │ │ │ │ + ldr r3, [pc, #36] @ 85168c <__cxa_atexit@plt+0x83f6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 851680 <__cxa_atexit@plt+0x83f6d0> │ │ │ │ + ldr r7, [pc, #16] @ 851690 <__cxa_atexit@plt+0x83f6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 10 @ 0x39000000 │ │ │ │ - cmpeq pc, #224, 16 @ 0xe00000 │ │ │ │ - movteq r7, #788 @ 0x314 │ │ │ │ + cmpeq pc, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq pc, #208, 16 @ 0xd00000 │ │ │ │ + movteq r7, #772 @ 0x304 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851710 <__cxa_atexit@plt+0x83f760> │ │ │ │ + bcc 851720 <__cxa_atexit@plt+0x83f770> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 851708 <__cxa_atexit@plt+0x83f758> │ │ │ │ - ldr lr, [pc, #100] @ 851718 <__cxa_atexit@plt+0x83f768> │ │ │ │ + bhi 851718 <__cxa_atexit@plt+0x83f768> │ │ │ │ + ldr lr, [pc, #100] @ 851728 <__cxa_atexit@plt+0x83f778> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 85171c <__cxa_atexit@plt+0x83f76c> │ │ │ │ + ldr r2, [pc, #96] @ 85172c <__cxa_atexit@plt+0x83f77c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 851720 <__cxa_atexit@plt+0x83f770> │ │ │ │ + ldr r3, [pc, #68] @ 851730 <__cxa_atexit@plt+0x83f780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 851724 <__cxa_atexit@plt+0x83f774> │ │ │ │ + ldr r7, [pc, #32] @ 851734 <__cxa_atexit@plt+0x83f784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq pc, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - cmpeq pc, #136, 12 @ 0x8800000 │ │ │ │ - movteq r7, #660 @ 0x294 │ │ │ │ + cmpeq pc, #120, 12 @ 0x7800000 │ │ │ │ + movteq r7, #644 @ 0x284 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8517cc <__cxa_atexit@plt+0x83f81c> │ │ │ │ + bcc 8517dc <__cxa_atexit@plt+0x83f82c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8517c4 <__cxa_atexit@plt+0x83f814> │ │ │ │ - ldr r3, [pc, #124] @ 8517d4 <__cxa_atexit@plt+0x83f824> │ │ │ │ + bhi 8517d4 <__cxa_atexit@plt+0x83f824> │ │ │ │ + ldr r3, [pc, #124] @ 8517e4 <__cxa_atexit@plt+0x83f834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r9, [pc, #84] @ 8517d8 <__cxa_atexit@plt+0x83f828> │ │ │ │ + ldr r9, [pc, #84] @ 8517e8 <__cxa_atexit@plt+0x83f838> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 8517dc <__cxa_atexit@plt+0x83f82c> │ │ │ │ + ldr sl, [pc, #80] @ 8517ec <__cxa_atexit@plt+0x83f83c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 8517e0 <__cxa_atexit@plt+0x83f830> │ │ │ │ + ldr r7, [pc, #32] @ 8517f0 <__cxa_atexit@plt+0x83f840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq pc, #212, 8 @ 0xd4000000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmpeq pc, #144, 14 @ 0x2400000 │ │ │ │ - movteq r5, #2736 @ 0xab0 │ │ │ │ + cmpeq pc, #128, 14 @ 0x2000000 │ │ │ │ + movteq r5, #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85181c <__cxa_atexit@plt+0x83f86c> │ │ │ │ - ldr r3, [pc, #32] @ 851824 <__cxa_atexit@plt+0x83f874> │ │ │ │ + bcc 85182c <__cxa_atexit@plt+0x83f87c> │ │ │ │ + ldr r3, [pc, #32] @ 851834 <__cxa_atexit@plt+0x83f884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 851828 <__cxa_atexit@plt+0x83f878> │ │ │ │ + ldr r7, [pc, #16] @ 851838 <__cxa_atexit@plt+0x83f888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #56, 8 @ 0x38000000 │ │ │ │ - cmpeq pc, #60, 14 @ 0xf00000 │ │ │ │ - movteq r7, #400 @ 0x190 │ │ │ │ + cmpeq pc, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq pc, #44, 14 @ 0xb00000 │ │ │ │ + movteq r7, #384 @ 0x180 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8518d8 <__cxa_atexit@plt+0x83f928> │ │ │ │ + bcc 8518e8 <__cxa_atexit@plt+0x83f938> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8518d0 <__cxa_atexit@plt+0x83f920> │ │ │ │ - ldr r3, [pc, #132] @ 8518e0 <__cxa_atexit@plt+0x83f930> │ │ │ │ + bhi 8518e0 <__cxa_atexit@plt+0x83f930> │ │ │ │ + ldr r3, [pc, #132] @ 8518f0 <__cxa_atexit@plt+0x83f940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #84] @ 8518e4 <__cxa_atexit@plt+0x83f934> │ │ │ │ + ldr r7, [pc, #84] @ 8518f4 <__cxa_atexit@plt+0x83f944> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #80] @ 8518e8 <__cxa_atexit@plt+0x83f938> │ │ │ │ + ldr sl, [pc, #80] @ 8518f8 <__cxa_atexit@plt+0x83f948> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 8518ec <__cxa_atexit@plt+0x83f93c> │ │ │ │ + ldr r7, [pc, #32] @ 8518fc <__cxa_atexit@plt+0x83f94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #224, 6 @ 0x80000003 │ │ │ │ + cmpeq pc, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmpeq pc, #192, 8 @ 0xc0000000 │ │ │ │ - movteq r7, #204 @ 0xcc │ │ │ │ + cmpeq pc, #176, 8 @ 0xb0000000 │ │ │ │ + movteq r7, #188 @ 0xbc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851984 <__cxa_atexit@plt+0x83f9d4> │ │ │ │ + bcc 851994 <__cxa_atexit@plt+0x83f9e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85197c <__cxa_atexit@plt+0x83f9cc> │ │ │ │ - ldr r3, [pc, #108] @ 85198c <__cxa_atexit@plt+0x83f9dc> │ │ │ │ + bhi 85198c <__cxa_atexit@plt+0x83f9dc> │ │ │ │ + ldr r3, [pc, #108] @ 85199c <__cxa_atexit@plt+0x83f9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add ip, r7, #28 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r8, [r7, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #64] @ 851990 <__cxa_atexit@plt+0x83f9e0> │ │ │ │ + ldr r7, [pc, #64] @ 8519a0 <__cxa_atexit@plt+0x83f9f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r9, sl, ip} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 851994 <__cxa_atexit@plt+0x83f9e4> │ │ │ │ + ldr r7, [pc, #28] @ 8519a4 <__cxa_atexit@plt+0x83f9f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq pc, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq pc, #20, 8 @ 0x14000000 │ │ │ │ - movteq r5, #936 @ 0x3a8 │ │ │ │ + cmpeq pc, #4, 8 @ 0x4000000 │ │ │ │ + movteq r5, #920 @ 0x398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8519d8 <__cxa_atexit@plt+0x83fa28> │ │ │ │ - ldr r3, [pc, #40] @ 8519e0 <__cxa_atexit@plt+0x83fa30> │ │ │ │ + bcc 8519e8 <__cxa_atexit@plt+0x83fa38> │ │ │ │ + ldr r3, [pc, #40] @ 8519f0 <__cxa_atexit@plt+0x83fa40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 8519e4 <__cxa_atexit@plt+0x83fa34> │ │ │ │ + ldr r3, [pc, #28] @ 8519f4 <__cxa_atexit@plt+0x83fa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 8266a8 <__cxa_atexit@plt+0x8146f8> │ │ │ │ + b 8266b8 <__cxa_atexit@plt+0x814708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq pc, #168, 28 @ 0xa80 │ │ │ │ - movteq r5, #2220 @ 0x8ac │ │ │ │ + cmpeq pc, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq pc, #152, 28 @ 0x980 │ │ │ │ + movteq r5, #2204 @ 0x89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851a20 <__cxa_atexit@plt+0x83fa70> │ │ │ │ - ldr r3, [pc, #32] @ 851a28 <__cxa_atexit@plt+0x83fa78> │ │ │ │ + bcc 851a30 <__cxa_atexit@plt+0x83fa80> │ │ │ │ + ldr r3, [pc, #32] @ 851a38 <__cxa_atexit@plt+0x83fa88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 851a2c <__cxa_atexit@plt+0x83fa7c> │ │ │ │ + ldr r7, [pc, #16] @ 851a3c <__cxa_atexit@plt+0x83fa8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq pc, #56, 10 @ 0xe000000 │ │ │ │ - movteq r5, #2160 @ 0x870 │ │ │ │ + cmpeq pc, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq pc, #40, 10 @ 0xa000000 │ │ │ │ + movteq r5, #2144 @ 0x860 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851a98 <__cxa_atexit@plt+0x83fae8> │ │ │ │ + bcc 851aa8 <__cxa_atexit@plt+0x83faf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 851a90 <__cxa_atexit@plt+0x83fae0> │ │ │ │ - ldr r3, [pc, #64] @ 851aa0 <__cxa_atexit@plt+0x83faf0> │ │ │ │ + bhi 851aa0 <__cxa_atexit@plt+0x83faf0> │ │ │ │ + ldr r3, [pc, #64] @ 851ab0 <__cxa_atexit@plt+0x83fb00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 851aa4 <__cxa_atexit@plt+0x83faf4> │ │ │ │ + ldr r3, [pc, #44] @ 851ab4 <__cxa_atexit@plt+0x83fb04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 851aa8 <__cxa_atexit@plt+0x83faf8> │ │ │ │ + ldr r7, [pc, #28] @ 851ab8 <__cxa_atexit@plt+0x83fb08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #220, 2 @ 0x37 │ │ │ │ + cmpeq pc, #204, 2 @ 0x33 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq pc, #0, 6 │ │ │ │ - movteq r6, #3084 @ 0xc0c │ │ │ │ + cmpeq pc, #240, 4 │ │ │ │ + movteq r6, #3068 @ 0xbfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 851aec <__cxa_atexit@plt+0x83fb3c> │ │ │ │ - ldr r3, [pc, #40] @ 851af4 <__cxa_atexit@plt+0x83fb44> │ │ │ │ + bcc 851afc <__cxa_atexit@plt+0x83fb4c> │ │ │ │ + ldr r3, [pc, #40] @ 851b04 <__cxa_atexit@plt+0x83fb54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 851af8 <__cxa_atexit@plt+0x83fb48> │ │ │ │ + ldr r2, [pc, #36] @ 851b08 <__cxa_atexit@plt+0x83fb58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 844974 <__cxa_atexit@plt+0x8329c4> │ │ │ │ + b 844984 <__cxa_atexit@plt+0x8329d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r6, #3312 @ 0xcf0 │ │ │ │ - cmpeq pc, #104, 2 │ │ │ │ - movteq r7, #1680 @ 0x690 │ │ │ │ + movteq r6, #3296 @ 0xce0 │ │ │ │ + cmpeq pc, #88, 2 │ │ │ │ + movteq r7, #1664 @ 0x680 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 85226c <__cxa_atexit@plt+0x8402bc> │ │ │ │ + bcc 85227c <__cxa_atexit@plt+0x8402cc> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #908 @ 0x38c │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 852264 <__cxa_atexit@plt+0x8402b4> │ │ │ │ - ldr r5, [pc, #1864] @ 852278 <__cxa_atexit@plt+0x8402c8> │ │ │ │ + bhi 852274 <__cxa_atexit@plt+0x8402c4> │ │ │ │ + ldr r5, [pc, #1864] @ 852288 <__cxa_atexit@plt+0x8402d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [sl, #-8]! │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r5, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -2162485,15 +2162489,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ sub r7, r6, #82 @ 0x52 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #23 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #34 @ 0x22 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #1504] @ 85227c <__cxa_atexit@plt+0x8402cc> │ │ │ │ + ldr r7, [pc, #1504] @ 85228c <__cxa_atexit@plt+0x8402dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r7, r6, #182 @ 0xb6 │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r7, r6, #99 @ 0x63 │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ @@ -2162510,15 +2162514,15 @@ │ │ │ │ str r7, [r6, #-248] @ 0xffffff08 │ │ │ │ sub r7, r6, #15 │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ str r7, [r6, #-252] @ 0xffffff04 │ │ │ │ sub r7, r6, #26 │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ str r7, [r6, #-268] @ 0xfffffef4 │ │ │ │ - ldr r7, [pc, #1408] @ 852280 <__cxa_atexit@plt+0x8402d0> │ │ │ │ + ldr r7, [pc, #1408] @ 852290 <__cxa_atexit@plt+0x8402e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r6, #-280] @ 0xfffffee8 │ │ │ │ sub r7, r6, #158 @ 0x9e │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ str r7, [r6, #-332] @ 0xfffffeb4 │ │ │ │ sub r7, r6, #99 @ 0x63 │ │ │ │ @@ -2162544,63 +2162548,63 @@ │ │ │ │ str r4, [r6, #-628] @ 0xfffffd8c │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ sub r4, r4, #512 @ 0x200 │ │ │ │ str r4, [r6, #-632] @ 0xfffffd88 │ │ │ │ sub r4, r6, #150 @ 0x96 │ │ │ │ sub r4, r4, #512 @ 0x200 │ │ │ │ str r4, [r6, #-648] @ 0xfffffd78 │ │ │ │ - ldr r4, [pc, #1276] @ 852284 <__cxa_atexit@plt+0x8402d4> │ │ │ │ + ldr r4, [pc, #1276] @ 852294 <__cxa_atexit@plt+0x8402e4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #3 │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ str r4, [r6, #-364] @ 0xfffffe94 │ │ │ │ str r4, [r6, #-660] @ 0xfffffd6c │ │ │ │ sub r4, r6, #18 │ │ │ │ sub r4, r4, #768 @ 0x300 │ │ │ │ str r4, [r6, #-704] @ 0xfffffd40 │ │ │ │ sub r4, r6, #215 @ 0xd7 │ │ │ │ sub r4, r4, #512 @ 0x200 │ │ │ │ str r4, [r6, #-708] @ 0xfffffd3c │ │ │ │ sub r4, r6, #226 @ 0xe2 │ │ │ │ sub r4, r4, #512 @ 0x200 │ │ │ │ str r4, [r6, #-724] @ 0xfffffd2c │ │ │ │ - ldr r4, [pc, #1220] @ 852288 <__cxa_atexit@plt+0x8402d8> │ │ │ │ + ldr r4, [pc, #1220] @ 852298 <__cxa_atexit@plt+0x8402e8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #3 │ │ │ │ str r4, [r6, #-208] @ 0xffffff30 │ │ │ │ str r4, [r6, #-736] @ 0xfffffd20 │ │ │ │ sub r4, r6, #74 @ 0x4a │ │ │ │ sub r4, r4, #768 @ 0x300 │ │ │ │ str r4, [r6, #-780] @ 0xfffffcf4 │ │ │ │ sub r4, r6, #35 @ 0x23 │ │ │ │ sub r4, r4, #768 @ 0x300 │ │ │ │ str r4, [r6, #-784] @ 0xfffffcf0 │ │ │ │ sub r4, r6, #46 @ 0x2e │ │ │ │ sub r4, r4, #768 @ 0x300 │ │ │ │ str r4, [r6, #-800] @ 0xfffffce0 │ │ │ │ - ldr r4, [pc, #1168] @ 85228c <__cxa_atexit@plt+0x8402dc> │ │ │ │ + ldr r4, [pc, #1168] @ 85229c <__cxa_atexit@plt+0x8402ec> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #2 │ │ │ │ str r4, [r6, #-812] @ 0xfffffcd4 │ │ │ │ - ldr r4, [pc, #1156] @ 852290 <__cxa_atexit@plt+0x8402e0> │ │ │ │ + ldr r4, [pc, #1156] @ 8522a0 <__cxa_atexit@plt+0x8402f0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #1 │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ str r4, [r6, #-204] @ 0xffffff34 │ │ │ │ str r4, [r6, #-276] @ 0xfffffeec │ │ │ │ str r4, [r6, #-360] @ 0xfffffe98 │ │ │ │ str r4, [r6, #-656] @ 0xfffffd70 │ │ │ │ str r4, [r6, #-732] @ 0xfffffd24 │ │ │ │ str r4, [r6, #-808] @ 0xfffffcd8 │ │ │ │ str r4, [r6, #-836] @ 0xfffffcbc │ │ │ │ sub r4, r6, #91 @ 0x5b │ │ │ │ sub r4, r4, #768 @ 0x300 │ │ │ │ str r4, [r6, #-840] @ 0xfffffcb8 │ │ │ │ - ldr r4, [pc, #1100] @ 852294 <__cxa_atexit@plt+0x8402e4> │ │ │ │ + ldr r4, [pc, #1100] @ 8522a4 <__cxa_atexit@plt+0x8402f4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r6, #-8] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ str r4, [r6, #-184] @ 0xffffff48 │ │ │ │ str r4, [r6, #-212] @ 0xffffff2c │ │ │ │ @@ -2162613,123 +2162617,123 @@ │ │ │ │ str r4, [r6, #-636] @ 0xfffffd84 │ │ │ │ str r4, [r6, #-664] @ 0xfffffd68 │ │ │ │ str r4, [r6, #-712] @ 0xfffffd38 │ │ │ │ str r4, [r6, #-740] @ 0xfffffd1c │ │ │ │ str r4, [r6, #-788] @ 0xfffffcec │ │ │ │ str r4, [r6, #-816] @ 0xfffffcd0 │ │ │ │ str r4, [r6, #-844] @ 0xfffffcb4 │ │ │ │ - ldr r4, [pc, #1020] @ 852298 <__cxa_atexit@plt+0x8402e8> │ │ │ │ + ldr r4, [pc, #1020] @ 8522a8 <__cxa_atexit@plt+0x8402f8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ str r4, [r6, #-200] @ 0xffffff38 │ │ │ │ str r4, [r6, #-272] @ 0xfffffef0 │ │ │ │ str r4, [r6, #-356] @ 0xfffffe9c │ │ │ │ str r4, [r6, #-432] @ 0xfffffe50 │ │ │ │ str r4, [r6, #-584] @ 0xfffffdb8 │ │ │ │ str r4, [r6, #-652] @ 0xfffffd74 │ │ │ │ str r4, [r6, #-728] @ 0xfffffd28 │ │ │ │ str r4, [r6, #-804] @ 0xfffffcdc │ │ │ │ str r4, [r6, #-860] @ 0xfffffca4 │ │ │ │ - ldr r4, [pc, #972] @ 85229c <__cxa_atexit@plt+0x8402ec> │ │ │ │ + ldr r4, [pc, #972] @ 8522ac <__cxa_atexit@plt+0x8402fc> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-72]! @ 0xffffffb8 │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r4, [pc, #956] @ 8522a0 <__cxa_atexit@plt+0x8402f0> │ │ │ │ + ldr r4, [pc, #956] @ 8522b0 <__cxa_atexit@plt+0x840300> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-56]! @ 0xffffffc8 │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r4, [pc, #940] @ 8522a4 <__cxa_atexit@plt+0x8402f4> │ │ │ │ + ldr r4, [pc, #940] @ 8522b4 <__cxa_atexit@plt+0x840304> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-172]! @ 0xffffff54 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #924] @ 8522a8 <__cxa_atexit@plt+0x8402f8> │ │ │ │ + ldr r4, [pc, #924] @ 8522b8 <__cxa_atexit@plt+0x840308> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-128]! @ 0xffffff80 │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ - ldr r4, [pc, #908] @ 8522ac <__cxa_atexit@plt+0x8402fc> │ │ │ │ + ldr r4, [pc, #908] @ 8522bc <__cxa_atexit@plt+0x84030c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-244]! @ 0xffffff0c │ │ │ │ str r7, [r6, #-188] @ 0xffffff44 │ │ │ │ - ldr r4, [pc, #892] @ 8522b0 <__cxa_atexit@plt+0x840300> │ │ │ │ + ldr r4, [pc, #892] @ 8522c0 <__cxa_atexit@plt+0x840310> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-228]! @ 0xffffff1c │ │ │ │ str r7, [r6, #-192] @ 0xffffff40 │ │ │ │ - ldr r4, [pc, #876] @ 8522b4 <__cxa_atexit@plt+0x840304> │ │ │ │ + ldr r4, [pc, #876] @ 8522c4 <__cxa_atexit@plt+0x840314> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-328]! @ 0xfffffeb8 │ │ │ │ str r7, [r6, #-260] @ 0xfffffefc │ │ │ │ - ldr r4, [pc, #860] @ 8522b8 <__cxa_atexit@plt+0x840308> │ │ │ │ + ldr r4, [pc, #860] @ 8522c8 <__cxa_atexit@plt+0x840318> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-300]! @ 0xfffffed4 │ │ │ │ str r7, [r6, #-264] @ 0xfffffef8 │ │ │ │ - ldr r4, [pc, #844] @ 8522bc <__cxa_atexit@plt+0x84030c> │ │ │ │ + ldr r4, [pc, #844] @ 8522cc <__cxa_atexit@plt+0x84031c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-404]! @ 0xfffffe6c │ │ │ │ str r7, [r6, #-344] @ 0xfffffea8 │ │ │ │ - ldr r4, [pc, #828] @ 8522c0 <__cxa_atexit@plt+0x840310> │ │ │ │ + ldr r4, [pc, #828] @ 8522d0 <__cxa_atexit@plt+0x840320> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-384]! @ 0xfffffe80 │ │ │ │ str r7, [r6, #-348] @ 0xfffffea4 │ │ │ │ - ldr r4, [pc, #812] @ 8522c4 <__cxa_atexit@plt+0x840314> │ │ │ │ + ldr r4, [pc, #812] @ 8522d4 <__cxa_atexit@plt+0x840324> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-556]! @ 0xfffffdd4 │ │ │ │ str r7, [r6, #-420] @ 0xfffffe5c │ │ │ │ - ldr r4, [pc, #796] @ 8522c8 <__cxa_atexit@plt+0x840318> │ │ │ │ + ldr r4, [pc, #796] @ 8522d8 <__cxa_atexit@plt+0x840328> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-460]! @ 0xfffffe34 │ │ │ │ str r7, [r6, #-424] @ 0xfffffe58 │ │ │ │ - ldr r4, [pc, #780] @ 8522cc <__cxa_atexit@plt+0x84031c> │ │ │ │ + ldr r4, [pc, #780] @ 8522dc <__cxa_atexit@plt+0x84032c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-624]! @ 0xfffffd90 │ │ │ │ str r7, [r6, #-572] @ 0xfffffdc4 │ │ │ │ - ldr r4, [pc, #764] @ 8522d0 <__cxa_atexit@plt+0x840320> │ │ │ │ + ldr r4, [pc, #764] @ 8522e0 <__cxa_atexit@plt+0x840330> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-604]! @ 0xfffffda4 │ │ │ │ str r7, [r6, #-576] @ 0xfffffdc0 │ │ │ │ - ldr r4, [pc, #748] @ 8522d4 <__cxa_atexit@plt+0x840324> │ │ │ │ + ldr r4, [pc, #748] @ 8522e4 <__cxa_atexit@plt+0x840334> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-700]! @ 0xfffffd44 │ │ │ │ str r7, [r6, #-640] @ 0xfffffd80 │ │ │ │ - ldr r4, [pc, #732] @ 8522d8 <__cxa_atexit@plt+0x840328> │ │ │ │ + ldr r4, [pc, #732] @ 8522e8 <__cxa_atexit@plt+0x840338> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-680]! @ 0xfffffd58 │ │ │ │ str r7, [r6, #-644] @ 0xfffffd7c │ │ │ │ - ldr r4, [pc, #716] @ 8522dc <__cxa_atexit@plt+0x84032c> │ │ │ │ + ldr r4, [pc, #716] @ 8522ec <__cxa_atexit@plt+0x84033c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-776]! @ 0xfffffcf8 │ │ │ │ str r7, [r6, #-716] @ 0xfffffd34 │ │ │ │ - ldr r4, [pc, #700] @ 8522e0 <__cxa_atexit@plt+0x840330> │ │ │ │ + ldr r4, [pc, #700] @ 8522f0 <__cxa_atexit@plt+0x840340> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-760]! @ 0xfffffd08 │ │ │ │ str r7, [r6, #-720] @ 0xfffffd30 │ │ │ │ - ldr r4, [pc, #684] @ 8522e4 <__cxa_atexit@plt+0x840334> │ │ │ │ + ldr r4, [pc, #684] @ 8522f4 <__cxa_atexit@plt+0x840344> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-832]! @ 0xfffffcc0 │ │ │ │ str r7, [r6, #-796] @ 0xfffffce4 │ │ │ │ - ldr r4, [pc, #668] @ 8522e8 <__cxa_atexit@plt+0x840338> │ │ │ │ + ldr r4, [pc, #668] @ 8522f8 <__cxa_atexit@plt+0x840348> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-904]! @ 0xfffffc78 │ │ │ │ str r7, [r6, #-852] @ 0xfffffcac │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -2162850,35 +2162854,35 @@ │ │ │ │ str r4, [r6, #-896] @ 0xfffffc80 │ │ │ │ str lr, [r6, #-892] @ 0xfffffc84 │ │ │ │ sub lr, r6, #888 @ 0x378 │ │ │ │ stm lr, {r0, r1, r5, r9} │ │ │ │ str r3, [r6, #-872] @ 0xfffffc98 │ │ │ │ str r2, [r6, #-868] @ 0xfffffc9c │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r7, [pc, #156] @ 8522ec <__cxa_atexit@plt+0x84033c> │ │ │ │ + ldr r7, [pc, #156] @ 8522fc <__cxa_atexit@plt+0x84034c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [sp, #144] @ 0x90 │ │ │ │ ldr fp, [sp, #140] @ 0x8c │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r5, #908 @ 0x38c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #12, 2 │ │ │ │ - cmpeq pc, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq pc, #100, 8 @ 0x64000000 │ │ │ │ - cmpeq pc, #112, 8 @ 0x70000000 │ │ │ │ - cmpeq pc, #148, 10 @ 0x25000000 │ │ │ │ - cmpeq pc, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq pc, #164, 28 @ 0xa40 │ │ │ │ - cmpeq pc, #108, 28 @ 0x6c0 │ │ │ │ - cmpeq pc, #128, 4 │ │ │ │ + cmpeq pc, #252 @ 0xfc │ │ │ │ + cmpeq pc, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq pc, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq pc, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq pc, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq pc, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq pc, #148, 28 @ 0x940 │ │ │ │ + cmpeq pc, #92, 28 @ 0x5c0 │ │ │ │ + cmpeq pc, #112, 4 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ @@ -2162891,50 +2162895,50 @@ │ │ │ │ @ instruction: 0xffffd324 │ │ │ │ @ instruction: 0xffffce24 │ │ │ │ @ instruction: 0xffffceac │ │ │ │ @ instruction: 0xffffcc34 │ │ │ │ @ instruction: 0xffffcc9c │ │ │ │ @ instruction: 0xffffcb84 │ │ │ │ @ instruction: 0xffffcadc │ │ │ │ - cmpeq pc, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq pc, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852330 <__cxa_atexit@plt+0x840380> │ │ │ │ - ldr r7, [pc, #40] @ 852338 <__cxa_atexit@plt+0x840388> │ │ │ │ + bcc 852340 <__cxa_atexit@plt+0x840390> │ │ │ │ + ldr r7, [pc, #40] @ 852348 <__cxa_atexit@plt+0x840398> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 852324 <__cxa_atexit@plt+0x840374> │ │ │ │ + beq 852334 <__cxa_atexit@plt+0x840384> │ │ │ │ mov r7, r8 │ │ │ │ - b 852344 <__cxa_atexit@plt+0x840394> │ │ │ │ + b 852354 <__cxa_atexit@plt+0x8403a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ - movteq r6, #3708 @ 0xe7c │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ + movteq r6, #3692 @ 0xe6c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852600 <__cxa_atexit@plt+0x840650> │ │ │ │ + bcc 852610 <__cxa_atexit@plt+0x840660> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8525f8 <__cxa_atexit@plt+0x840648> │ │ │ │ - ldr r3, [pc, #648] @ 852608 <__cxa_atexit@plt+0x840658> │ │ │ │ + bhi 852608 <__cxa_atexit@plt+0x840658> │ │ │ │ + ldr r3, [pc, #648] @ 852618 <__cxa_atexit@plt+0x840668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -2163006,15 +2163010,15 @@ │ │ │ │ ldr fp, [r7, #172] @ 0xac │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ ldr r7, [r7, #180] @ 0xb4 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str fp, [r6, #-16] │ │ │ │ str ip, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #332] @ 85260c <__cxa_atexit@plt+0x84065c> │ │ │ │ + ldr r7, [pc, #332] @ 85261c <__cxa_atexit@plt+0x84066c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r5, r8} │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ @@ -2163059,15 +2163063,15 @@ │ │ │ │ str r7, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ str r7, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ str r7, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [r6, #-120] @ 0xffffff88 │ │ │ │ - ldr r7, [pc, #124] @ 852610 <__cxa_atexit@plt+0x840660> │ │ │ │ + ldr r7, [pc, #124] @ 852620 <__cxa_atexit@plt+0x840670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [sp, #132] @ 0x84 │ │ │ │ str r5, [r6, #-180] @ 0xffffff4c │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ str r5, [r6, #-176] @ 0xffffff50 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ str r5, [r6, #-172] @ 0xffffff54 │ │ │ │ @@ -2163080,40 +2163084,40 @@ │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [r6, #-156] @ 0xffffff64 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [r6, #-152] @ 0xffffff68 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-188]! @ 0xffffff44 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #44] @ 852614 <__cxa_atexit@plt+0x840664> │ │ │ │ + ldr r7, [pc, #44] @ 852624 <__cxa_atexit@plt+0x840674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq pc, #172, 16 @ 0xac0000 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ - cmpeq pc, #48, 16 @ 0x300000 │ │ │ │ - movteq r6, #3012 @ 0xbc4 │ │ │ │ + cmpeq pc, #32, 16 @ 0x200000 │ │ │ │ + movteq r6, #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852a68 <__cxa_atexit@plt+0x840ab8> │ │ │ │ + bcc 852a78 <__cxa_atexit@plt+0x840ac8> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #344 @ 0x158 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 852a60 <__cxa_atexit@plt+0x840ab0> │ │ │ │ - ldr r3, [pc, #1064] @ 852a74 <__cxa_atexit@plt+0x840ac4> │ │ │ │ + bhi 852a70 <__cxa_atexit@plt+0x840ac0> │ │ │ │ + ldr r3, [pc, #1064] @ 852a84 <__cxa_atexit@plt+0x840ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ @@ -2163341,17 +2163345,17 @@ │ │ │ │ str r7, [r6, #-280] @ 0xfffffee8 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ str r7, [r6, #-276] @ 0xfffffeec │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str r7, [r6, #-272] @ 0xfffffef0 │ │ │ │ ldr r1, [sp, #188] @ 0xbc │ │ │ │ str r1, [r6, #-132] @ 0xffffff7c │ │ │ │ - ldr r7, [pc, #124] @ 852a78 <__cxa_atexit@plt+0x840ac8> │ │ │ │ + ldr r7, [pc, #124] @ 852a88 <__cxa_atexit@plt+0x840ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #120] @ 852a7c <__cxa_atexit@plt+0x840acc> │ │ │ │ + ldr lr, [pc, #120] @ 852a8c <__cxa_atexit@plt+0x840adc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r5, [sp, #192] @ 0xc0 │ │ │ │ str r5, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ str r0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ str r5, [r6, #-328] @ 0xfffffeb8 │ │ │ │ str r3, [r6, #-324] @ 0xfffffebc │ │ │ │ @@ -2163362,134 +2163366,134 @@ │ │ │ │ str r4, [r6, #-308] @ 0xfffffecc │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ str r4, [r6, #-304] @ 0xfffffed0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-180]! @ 0xffffff4c │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-340]! @ 0xfffffeac │ │ │ │ - ldr r7, [pc, #48] @ 852a80 <__cxa_atexit@plt+0x840ad0> │ │ │ │ + ldr r7, [pc, #48] @ 852a90 <__cxa_atexit@plt+0x840ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr fp, [sp, #148] @ 0x94 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #344 @ 0x158 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-12] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq pc, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xffffba6c │ │ │ │ - cmpeq pc, #192, 8 @ 0xc0000000 │ │ │ │ - movteq r3, #2856 @ 0xb28 │ │ │ │ + cmpeq pc, #176, 8 @ 0xb0000000 │ │ │ │ + movteq r3, #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852ac0 <__cxa_atexit@plt+0x840b10> │ │ │ │ - ldr r8, [pc, #36] @ 852ac8 <__cxa_atexit@plt+0x840b18> │ │ │ │ + bcc 852ad0 <__cxa_atexit@plt+0x840b20> │ │ │ │ + ldr r8, [pc, #36] @ 852ad8 <__cxa_atexit@plt+0x840b28> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 852acc <__cxa_atexit@plt+0x840b1c> │ │ │ │ + ldr r3, [pc, #32] @ 852adc <__cxa_atexit@plt+0x840b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 852ad0 <__cxa_atexit@plt+0x840b20> │ │ │ │ + ldr r7, [pc, #20] @ 852ae0 <__cxa_atexit@plt+0x840b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #1140850688 @ 0x44000000 │ │ │ │ - cmpeq pc, #144, 2 @ 0x24 │ │ │ │ - cmpeq pc, #192, 2 @ 0x30 │ │ │ │ - movteq r3, #2788 @ 0xae4 │ │ │ │ + tsteq fp, #67108864 @ 0x4000000 │ │ │ │ + cmpeq pc, #128, 2 │ │ │ │ + cmpeq pc, #176, 2 @ 0x2c │ │ │ │ + movteq r3, #2772 @ 0xad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852b30 <__cxa_atexit@plt+0x840b80> │ │ │ │ + bcc 852b40 <__cxa_atexit@plt+0x840b90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 852b28 <__cxa_atexit@plt+0x840b78> │ │ │ │ - ldr r3, [pc, #52] @ 852b38 <__cxa_atexit@plt+0x840b88> │ │ │ │ + bhi 852b38 <__cxa_atexit@plt+0x840b88> │ │ │ │ + ldr r3, [pc, #52] @ 852b48 <__cxa_atexit@plt+0x840b98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 852b3c <__cxa_atexit@plt+0x840b8c> │ │ │ │ + ldr r2, [pc, #48] @ 852b4c <__cxa_atexit@plt+0x840b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 852b40 <__cxa_atexit@plt+0x840b90> │ │ │ │ + ldr r7, [pc, #28] @ 852b50 <__cxa_atexit@plt+0x840ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq pc, #48, 2 │ │ │ │ - cmpeq pc, #20, 6 @ 0x50000000 │ │ │ │ - movteq r3, #2692 @ 0xa84 │ │ │ │ + cmpeq pc, #32, 2 │ │ │ │ + cmpeq pc, #4, 6 @ 0x10000000 │ │ │ │ + movteq r3, #2676 @ 0xa74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852bac <__cxa_atexit@plt+0x840bfc> │ │ │ │ + bcc 852bbc <__cxa_atexit@plt+0x840c0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 852ba4 <__cxa_atexit@plt+0x840bf4> │ │ │ │ - ldr r3, [pc, #64] @ 852bb4 <__cxa_atexit@plt+0x840c04> │ │ │ │ + bhi 852bb4 <__cxa_atexit@plt+0x840c04> │ │ │ │ + ldr r3, [pc, #64] @ 852bc4 <__cxa_atexit@plt+0x840c14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 852bb8 <__cxa_atexit@plt+0x840c08> │ │ │ │ + ldr r2, [pc, #60] @ 852bc8 <__cxa_atexit@plt+0x840c18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 852bbc <__cxa_atexit@plt+0x840c0c> │ │ │ │ + ldr r7, [pc, #40] @ 852bcc <__cxa_atexit@plt+0x840c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 852bc0 <__cxa_atexit@plt+0x840c10> │ │ │ │ + ldr r7, [pc, #32] @ 852bd0 <__cxa_atexit@plt+0x840c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq pc, #192 @ 0xc0 │ │ │ │ - cmpeq pc, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq pc, #48, 24 @ 0x3000 │ │ │ │ + cmpeq pc, #176 @ 0xb0 │ │ │ │ + cmpeq pc, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq pc, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 852bf0 <__cxa_atexit@plt+0x840c40> │ │ │ │ - ldr r3, [pc, #24] @ 852bf8 <__cxa_atexit@plt+0x840c48> │ │ │ │ + bcc 852c00 <__cxa_atexit@plt+0x840c50> │ │ │ │ + ldr r3, [pc, #24] @ 852c08 <__cxa_atexit@plt+0x840c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #92 @ 0x5c │ │ │ │ - movteq r6, #1532 @ 0x5fc │ │ │ │ + cmpeq pc, #76 @ 0x4c │ │ │ │ + movteq r6, #1516 @ 0x5ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #256 @ 0x100 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8530c4 <__cxa_atexit@plt+0x841114> │ │ │ │ + bcc 8530d4 <__cxa_atexit@plt+0x841124> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8530bc <__cxa_atexit@plt+0x84110c> │ │ │ │ + bhi 8530cc <__cxa_atexit@plt+0x84111c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2163600,55 +2163604,55 @@ │ │ │ │ ldr r3, [r7, #215] @ 0xd7 │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r7, #207] @ 0xcf │ │ │ │ ldr lr, [r7, #135] @ 0x87 │ │ │ │ ldr r2, [r7, #235] @ 0xeb │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #708] @ 8530cc <__cxa_atexit@plt+0x84111c> │ │ │ │ + ldr r3, [pc, #708] @ 8530dc <__cxa_atexit@plt+0x84112c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #700] @ 8530d0 <__cxa_atexit@plt+0x841120> │ │ │ │ + ldr r3, [pc, #700] @ 8530e0 <__cxa_atexit@plt+0x841130> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #692] @ 8530d4 <__cxa_atexit@plt+0x841124> │ │ │ │ + ldr r3, [pc, #692] @ 8530e4 <__cxa_atexit@plt+0x841134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub fp, r6, #70 @ 0x46 │ │ │ │ - ldr r3, [pc, #680] @ 8530d8 <__cxa_atexit@plt+0x841128> │ │ │ │ + ldr r3, [pc, #680] @ 8530e8 <__cxa_atexit@plt+0x841138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #1 │ │ │ │ - ldr r3, [pc, #672] @ 8530dc <__cxa_atexit@plt+0x84112c> │ │ │ │ + ldr r3, [pc, #672] @ 8530ec <__cxa_atexit@plt+0x84113c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r0, r3, #1 │ │ │ │ - ldr r3, [pc, #664] @ 8530e0 <__cxa_atexit@plt+0x841130> │ │ │ │ + ldr r3, [pc, #664] @ 8530f0 <__cxa_atexit@plt+0x841140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ add r4, r3, #3 │ │ │ │ - ldr r3, [pc, #652] @ 8530e4 <__cxa_atexit@plt+0x841134> │ │ │ │ + ldr r3, [pc, #652] @ 8530f4 <__cxa_atexit@plt+0x841144> │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, r6 │ │ │ │ str r3, [ip, #-8]! │ │ │ │ - ldr r3, [pc, #640] @ 8530e8 <__cxa_atexit@plt+0x841138> │ │ │ │ + ldr r3, [pc, #640] @ 8530f8 <__cxa_atexit@plt+0x841148> │ │ │ │ add r3, pc, r3 │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #628] @ 8530ec <__cxa_atexit@plt+0x84113c> │ │ │ │ + ldr r3, [pc, #628] @ 8530fc <__cxa_atexit@plt+0x84114c> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r6] │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [pc, #600] @ 8530f0 <__cxa_atexit@plt+0x841140> │ │ │ │ + ldr r2, [pc, #600] @ 853100 <__cxa_atexit@plt+0x841150> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r9, [r6, #-76] @ 0xffffffb4 │ │ │ │ - ldr r2, [pc, #588] @ 8530f4 <__cxa_atexit@plt+0x841144> │ │ │ │ + ldr r2, [pc, #588] @ 853104 <__cxa_atexit@plt+0x841154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ @@ -2163768,64 +2163772,64 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [sp, #228] @ 0xe4 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [sp, #224] @ 0xe0 │ │ │ │ str r7, [r5, #32] │ │ │ │ - ldr r7, [pc, #80] @ 8530f8 <__cxa_atexit@plt+0x841148> │ │ │ │ + ldr r7, [pc, #80] @ 853108 <__cxa_atexit@plt+0x841158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov r8, ip │ │ │ │ mov r9, sl │ │ │ │ ldr fp, [sp, #156] @ 0x9c │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6d88 │ │ │ │ @ instruction: 0xffff6b28 │ │ │ │ @ instruction: 0xffff69a8 │ │ │ │ - cmpeq pc, #100, 6 @ 0x90000001 │ │ │ │ - cmppeq lr, #116, 28 @ p-variant is OBSOLETE @ 0x740 │ │ │ │ - cmpeq pc, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmppeq lr, #100, 28 @ p-variant is OBSOLETE @ 0x640 │ │ │ │ + cmpeq pc, #0, 10 │ │ │ │ @ instruction: 0xffff6fa4 │ │ │ │ @ instruction: 0xffff6ed0 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ @ instruction: 0xffff686c │ │ │ │ - cmppeq lr, #12, 28 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ - cmppeq lr, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ - movteq r6, #240 @ 0xf0 │ │ │ │ - tsteq fp, #184, 24 @ 0xb800 │ │ │ │ + cmppeq lr, #252, 26 @ p-variant is OBSOLETE @ 0x3f00 │ │ │ │ + cmppeq lr, #212, 24 @ p-variant is OBSOLETE @ 0xd400 │ │ │ │ + movteq r6, #224 @ 0xe0 │ │ │ │ + tsteq fp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85315c <__cxa_atexit@plt+0x8411ac> │ │ │ │ + bne 85316c <__cxa_atexit@plt+0x8411bc> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 853514 <__cxa_atexit@plt+0x841564> │ │ │ │ - ldr r7, [pc, #1024] @ 853530 <__cxa_atexit@plt+0x841580> │ │ │ │ + bhi 853524 <__cxa_atexit@plt+0x841574> │ │ │ │ + ldr r7, [pc, #1024] @ 853540 <__cxa_atexit@plt+0x841590> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #1020] @ 853534 <__cxa_atexit@plt+0x841584> │ │ │ │ + ldr r3, [pc, #1020] @ 853544 <__cxa_atexit@plt+0x841594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ add r5, r5, #256 @ 0x100 │ │ │ │ - ldr r7, [pc, #992] @ 853538 <__cxa_atexit@plt+0x841588> │ │ │ │ + ldr r7, [pc, #992] @ 853548 <__cxa_atexit@plt+0x841598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #256 @ 0x100 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 853520 <__cxa_atexit@plt+0x841570> │ │ │ │ + bhi 853530 <__cxa_atexit@plt+0x841580> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2164045,150 +2164049,150 @@ │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ str r7, [r6, #-224] @ 0xffffff20 │ │ │ │ ldr r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [r6, #-220] @ 0xffffff24 │ │ │ │ ldr r7, [sp, #200] @ 0xc8 │ │ │ │ str r7, [r6, #-216] @ 0xffffff28 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #48] @ 85352c <__cxa_atexit@plt+0x84157c> │ │ │ │ + ldr r7, [pc, #48] @ 85353c <__cxa_atexit@plt+0x84158c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-252]! @ 0xffffff04 │ │ │ │ add r5, r5, #256 @ 0x100 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ ldr r7, [sp, #212] @ 0xd4 │ │ │ │ ldr fp, [sp, #168] @ 0xa8 │ │ │ │ - b 849940 <__cxa_atexit@plt+0x837990> │ │ │ │ + b 849950 <__cxa_atexit@plt+0x8379a0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - cmppeq lr, #72, 28 @ p-variant is OBSOLETE @ 0x480 │ │ │ │ - movteq r3, #612 @ 0x264 │ │ │ │ + cmppeq lr, #56, 28 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ + movteq r3, #596 @ 0x254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 853580 <__cxa_atexit@plt+0x8415d0> │ │ │ │ - ldr r3, [pc, #44] @ 853588 <__cxa_atexit@plt+0x8415d8> │ │ │ │ + bcc 853590 <__cxa_atexit@plt+0x8415e0> │ │ │ │ + ldr r3, [pc, #44] @ 853598 <__cxa_atexit@plt+0x8415e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 85358c <__cxa_atexit@plt+0x8415dc> │ │ │ │ + ldr r3, [pc, #32] @ 85359c <__cxa_atexit@plt+0x8415ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 853590 <__cxa_atexit@plt+0x8415e0> │ │ │ │ + ldr r8, [pc, #24] @ 8535a0 <__cxa_atexit@plt+0x8415f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ - cmppeq lr, #0, 30 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, #8, 10 @ 0x2000000 │ │ │ │ - movteq r3, #540 @ 0x21c │ │ │ │ + cmppeq lr, #208, 12 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ + cmppeq lr, #240, 28 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ + cmpeq pc, #248, 8 @ 0xf8000000 │ │ │ │ + movteq r3, #524 @ 0x20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 853600 <__cxa_atexit@plt+0x841650> │ │ │ │ + bcc 853610 <__cxa_atexit@plt+0x841660> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8535f8 <__cxa_atexit@plt+0x841648> │ │ │ │ - ldr r3, [pc, #68] @ 853608 <__cxa_atexit@plt+0x841658> │ │ │ │ + bhi 853608 <__cxa_atexit@plt+0x841658> │ │ │ │ + ldr r3, [pc, #68] @ 853618 <__cxa_atexit@plt+0x841668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 85360c <__cxa_atexit@plt+0x84165c> │ │ │ │ + ldr r3, [pc, #52] @ 85361c <__cxa_atexit@plt+0x84166c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 853610 <__cxa_atexit@plt+0x841660> │ │ │ │ + ldr r7, [pc, #36] @ 853620 <__cxa_atexit@plt+0x841670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 853614 <__cxa_atexit@plt+0x841664> │ │ │ │ + ldr r9, [pc, #32] @ 853624 <__cxa_atexit@plt+0x841674> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ + cmppeq lr, #104, 12 @ p-variant is OBSOLETE @ 0x6800000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmppeq lr, #168, 14 @ p-variant is OBSOLETE @ 0x2a00000 │ │ │ │ - cmpeq pc, #224, 30 @ 0x380 │ │ │ │ + cmppeq lr, #152, 14 @ p-variant is OBSOLETE @ 0x2600000 │ │ │ │ + cmpeq pc, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 853644 <__cxa_atexit@plt+0x841694> │ │ │ │ - ldr r3, [pc, #24] @ 85364c <__cxa_atexit@plt+0x84169c> │ │ │ │ + bcc 853654 <__cxa_atexit@plt+0x8416a4> │ │ │ │ + ldr r3, [pc, #24] @ 85365c <__cxa_atexit@plt+0x8416ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, #8, 12 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ - movteq r3, #372 @ 0x174 │ │ │ │ + cmppeq lr, #248, 10 @ p-variant is OBSOLETE @ 0x3e000000 │ │ │ │ + movteq r3, #356 @ 0x164 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8536cc <__cxa_atexit@plt+0x84171c> │ │ │ │ + bcc 8536dc <__cxa_atexit@plt+0x84172c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8536c4 <__cxa_atexit@plt+0x841714> │ │ │ │ - ldr r3, [pc, #84] @ 8536d4 <__cxa_atexit@plt+0x841724> │ │ │ │ + bhi 8536d4 <__cxa_atexit@plt+0x841724> │ │ │ │ + ldr r3, [pc, #84] @ 8536e4 <__cxa_atexit@plt+0x841734> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8536d8 <__cxa_atexit@plt+0x841728> │ │ │ │ + ldr r2, [pc, #80] @ 8536e8 <__cxa_atexit@plt+0x841738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8536dc <__cxa_atexit@plt+0x84172c> │ │ │ │ + ldr r1, [pc, #60] @ 8536ec <__cxa_atexit@plt+0x84173c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8536e0 <__cxa_atexit@plt+0x841730> │ │ │ │ + ldr r7, [pc, #32] @ 8536f0 <__cxa_atexit@plt+0x841740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmppeq lr, #180, 10 @ p-variant is OBSOLETE @ 0x2d000000 │ │ │ │ + cmppeq lr, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmppeq lr, #144, 10 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ - movteq r5, #2948 @ 0xb84 │ │ │ │ + cmppeq lr, #128, 10 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ + movteq r5, #2932 @ 0xb74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ - bcc 853cb4 <__cxa_atexit@plt+0x841d04> │ │ │ │ + bcc 853cc4 <__cxa_atexit@plt+0x841d14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #700 @ 0x2bc │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 853cac <__cxa_atexit@plt+0x841cfc> │ │ │ │ + bhi 853cbc <__cxa_atexit@plt+0x841d0c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ @@ -2164267,149 +2164271,149 @@ │ │ │ │ ldr r1, [r7, #135] @ 0x87 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r7, #139] @ 0x8b │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r7, #143] @ 0x8f │ │ │ │ str r1, [sp] │ │ │ │ str lr, [r6, #-140] @ 0xffffff74 │ │ │ │ - ldr r4, [pc, #1100] @ 853cc0 <__cxa_atexit@plt+0x841d10> │ │ │ │ + ldr r4, [pc, #1100] @ 853cd0 <__cxa_atexit@plt+0x841d20> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-252] @ 0xffffff04 │ │ │ │ str r3, [r6, #-548] @ 0xfffffddc │ │ │ │ - ldr r4, [pc, #1088] @ 853cc4 <__cxa_atexit@plt+0x841d14> │ │ │ │ + ldr r4, [pc, #1088] @ 853cd4 <__cxa_atexit@plt+0x841d24> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-648] @ 0xfffffd78 │ │ │ │ - ldr r4, [pc, #1080] @ 853cc8 <__cxa_atexit@plt+0x841d18> │ │ │ │ + ldr r4, [pc, #1080] @ 853cd8 <__cxa_atexit@plt+0x841d28> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-280]! @ 0xfffffee8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #1064] @ 853ccc <__cxa_atexit@plt+0x841d1c> │ │ │ │ + ldr r4, [pc, #1064] @ 853cdc <__cxa_atexit@plt+0x841d2c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-376]! @ 0xfffffe88 │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ - ldr r4, [pc, #1048] @ 853cd0 <__cxa_atexit@plt+0x841d20> │ │ │ │ + ldr r4, [pc, #1048] @ 853ce0 <__cxa_atexit@plt+0x841d30> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-576]! @ 0xfffffdc0 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r4, [pc, #1032] @ 853cd4 <__cxa_atexit@plt+0x841d24> │ │ │ │ + ldr r4, [pc, #1032] @ 853ce4 <__cxa_atexit@plt+0x841d34> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-432]! @ 0xfffffe50 │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ - ldr r4, [pc, #1016] @ 853cd8 <__cxa_atexit@plt+0x841d28> │ │ │ │ + ldr r4, [pc, #1016] @ 853ce8 <__cxa_atexit@plt+0x841d38> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-672]! @ 0xfffffd60 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #1000] @ 853cdc <__cxa_atexit@plt+0x841d2c> │ │ │ │ + ldr r4, [pc, #1000] @ 853cec <__cxa_atexit@plt+0x841d3c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-684]! @ 0xfffffd54 │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldr r4, [pc, #984] @ 853ce0 <__cxa_atexit@plt+0x841d30> │ │ │ │ + ldr r4, [pc, #984] @ 853cf0 <__cxa_atexit@plt+0x841d40> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-600]! @ 0xfffffda8 │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ - ldr r4, [pc, #968] @ 853ce4 <__cxa_atexit@plt+0x841d34> │ │ │ │ + ldr r4, [pc, #968] @ 853cf4 <__cxa_atexit@plt+0x841d44> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-400]! @ 0xfffffe70 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ - ldr r4, [pc, #952] @ 853ce8 <__cxa_atexit@plt+0x841d38> │ │ │ │ + ldr r4, [pc, #952] @ 853cf8 <__cxa_atexit@plt+0x841d48> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-560]! @ 0xfffffdd0 │ │ │ │ str r3, [r6, #-220] @ 0xffffff24 │ │ │ │ - ldr r4, [pc, #936] @ 853cec <__cxa_atexit@plt+0x841d3c> │ │ │ │ + ldr r4, [pc, #936] @ 853cfc <__cxa_atexit@plt+0x841d4c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-620]! @ 0xfffffd94 │ │ │ │ str r3, [r6, #-224] @ 0xffffff20 │ │ │ │ - ldr r4, [pc, #920] @ 853cf0 <__cxa_atexit@plt+0x841d40> │ │ │ │ + ldr r4, [pc, #920] @ 853d00 <__cxa_atexit@plt+0x841d50> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-508]! @ 0xfffffe04 │ │ │ │ str r3, [r6, #-236] @ 0xffffff14 │ │ │ │ - ldr r4, [pc, #904] @ 853cf4 <__cxa_atexit@plt+0x841d44> │ │ │ │ + ldr r4, [pc, #904] @ 853d04 <__cxa_atexit@plt+0x841d54> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-308]! @ 0xfffffecc │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-260] @ 0xfffffefc │ │ │ │ - ldr r4, [pc, #884] @ 853cf8 <__cxa_atexit@plt+0x841d48> │ │ │ │ + ldr r4, [pc, #884] @ 853d08 <__cxa_atexit@plt+0x841d58> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-356]! @ 0xfffffe9c │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r3, [r6, #-300] @ 0xfffffed4 │ │ │ │ - ldr r4, [pc, #864] @ 853cfc <__cxa_atexit@plt+0x841d4c> │ │ │ │ + ldr r4, [pc, #864] @ 853d0c <__cxa_atexit@plt+0x841d5c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-476]! @ 0xfffffe24 │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-320] @ 0xfffffec0 │ │ │ │ str r3, [r6, #-368] @ 0xfffffe90 │ │ │ │ - ldr r4, [pc, #840] @ 853d00 <__cxa_atexit@plt+0x841d50> │ │ │ │ + ldr r4, [pc, #840] @ 853d10 <__cxa_atexit@plt+0x841d60> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-412]! @ 0xfffffe64 │ │ │ │ str r3, [r6, #-168] @ 0xffffff58 │ │ │ │ str r3, [r6, #-364] @ 0xfffffe94 │ │ │ │ str r3, [r6, #-380] @ 0xfffffe84 │ │ │ │ - ldr r4, [pc, #816] @ 853d04 <__cxa_atexit@plt+0x841d54> │ │ │ │ + ldr r4, [pc, #816] @ 853d14 <__cxa_atexit@plt+0x841d64> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-444]! @ 0xfffffe44 │ │ │ │ str r3, [r6, #-420] @ 0xfffffe5c │ │ │ │ - ldr r4, [pc, #800] @ 853d08 <__cxa_atexit@plt+0x841d58> │ │ │ │ + ldr r4, [pc, #800] @ 853d18 <__cxa_atexit@plt+0x841d68> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-456]! @ 0xfffffe38 │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-436] @ 0xfffffe4c │ │ │ │ - ldr r4, [pc, #780] @ 853d0c <__cxa_atexit@plt+0x841d5c> │ │ │ │ + ldr r4, [pc, #780] @ 853d1c <__cxa_atexit@plt+0x841d6c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-588]! @ 0xfffffdb4 │ │ │ │ str r3, [r6, #-136] @ 0xffffff78 │ │ │ │ - ldr lr, [pc, #764] @ 853d10 <__cxa_atexit@plt+0x841d60> │ │ │ │ + ldr lr, [pc, #764] @ 853d20 <__cxa_atexit@plt+0x841d70> │ │ │ │ add lr, pc, lr │ │ │ │ mov r4, r6 │ │ │ │ str lr, [r4, #-544]! @ 0xfffffde0 │ │ │ │ str r4, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r1, [pc, #748] @ 853d14 <__cxa_atexit@plt+0x841d64> │ │ │ │ + ldr r1, [pc, #748] @ 853d24 <__cxa_atexit@plt+0x841d74> │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r6 │ │ │ │ str r1, [lr, #-492]! @ 0xfffffe14 │ │ │ │ str lr, [r6, #-228] @ 0xffffff1c │ │ │ │ str lr, [r6, #-468] @ 0xfffffe2c │ │ │ │ str r4, [r6, #-464] @ 0xfffffe30 │ │ │ │ str r3, [r6, #-460] @ 0xfffffe34 │ │ │ │ - ldr r4, [pc, #720] @ 853d18 <__cxa_atexit@plt+0x841d68> │ │ │ │ + ldr r4, [pc, #720] @ 853d28 <__cxa_atexit@plt+0x841d78> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-524]! @ 0xfffffdf4 │ │ │ │ str r3, [r6, #-192] @ 0xffffff40 │ │ │ │ str r3, [r6, #-288] @ 0xfffffee0 │ │ │ │ str r3, [r6, #-328] @ 0xfffffeb8 │ │ │ │ str r3, [r6, #-404] @ 0xfffffe6c │ │ │ │ str r3, [r6, #-448] @ 0xfffffe40 │ │ │ │ str r3, [r6, #-480] @ 0xfffffe20 │ │ │ │ str r3, [r6, #-496] @ 0xfffffe10 │ │ │ │ - ldr r4, [pc, #680] @ 853d1c <__cxa_atexit@plt+0x841d6c> │ │ │ │ + ldr r4, [pc, #680] @ 853d2c <__cxa_atexit@plt+0x841d7c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-640]! @ 0xfffffd80 │ │ │ │ str r3, [r6, #-144] @ 0xffffff70 │ │ │ │ str r3, [r6, #-604] @ 0xfffffda4 │ │ │ │ - ldr r4, [pc, #660] @ 853d20 <__cxa_atexit@plt+0x841d70> │ │ │ │ + ldr r4, [pc, #660] @ 853d30 <__cxa_atexit@plt+0x841d80> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-696]! @ 0xfffffd48 │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r3, [r6, #-416] @ 0xfffffe60 │ │ │ │ str r3, [r6, #-652] @ 0xfffffd74 │ │ │ │ str r3, [r6, #-676] @ 0xfffffd5c │ │ │ │ @@ -2164507,15 +2164511,15 @@ │ │ │ │ str r0, [r6, #-256] @ 0xffffff00 │ │ │ │ str r0, [r6, #-292] @ 0xfffffedc │ │ │ │ str r0, [r6, #-336] @ 0xfffffeb0 │ │ │ │ str r0, [r6, #-484] @ 0xfffffe1c │ │ │ │ str r0, [r6, #-500] @ 0xfffffe0c │ │ │ │ str r0, [r6, #-580] @ 0xfffffdbc │ │ │ │ str r0, [r6, #-592] @ 0xfffffdb0 │ │ │ │ - ldr lr, [pc, #240] @ 853d24 <__cxa_atexit@plt+0x841d74> │ │ │ │ + ldr lr, [pc, #240] @ 853d34 <__cxa_atexit@plt+0x841d84> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [sp, #132] @ 0x84 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2164530,23 +2164534,23 @@ │ │ │ │ str r3, [r6, #-644] @ 0xfffffd7c │ │ │ │ str r8, [r6, #-656] @ 0xfffffd70 │ │ │ │ str r1, [r6, #-660] @ 0xfffffd6c │ │ │ │ str r4, [r6, #-664] @ 0xfffffd68 │ │ │ │ str r3, [r6, #-688] @ 0xfffffd50 │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #152] @ 853d28 <__cxa_atexit@plt+0x841d78> │ │ │ │ + ldr r4, [pc, #152] @ 853d38 <__cxa_atexit@plt+0x841d88> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #251 @ 0xfb │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #148] @ 0x94 │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #152] @ 0x98 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r2, #700 @ 0x2bc │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff394 │ │ │ │ @ instruction: 0xffff38f0 │ │ │ │ @@ -2164570,51 +2164574,51 @@ │ │ │ │ @ instruction: 0xffff3a84 │ │ │ │ @ instruction: 0xffff3c6c │ │ │ │ @ instruction: 0xffff3df8 │ │ │ │ @ instruction: 0xffff3ce4 │ │ │ │ @ instruction: 0xffff3768 │ │ │ │ @ instruction: 0xffff2f10 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - cmpeq lr, #212, 30 @ 0x350 │ │ │ │ - movteq r4, #3156 @ 0xc54 │ │ │ │ + cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + movteq r4, #3140 @ 0xc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 853d70 <__cxa_atexit@plt+0x841dc0> │ │ │ │ - ldr r3, [pc, #44] @ 853d78 <__cxa_atexit@plt+0x841dc8> │ │ │ │ + bcc 853d80 <__cxa_atexit@plt+0x841dd0> │ │ │ │ + ldr r3, [pc, #44] @ 853d88 <__cxa_atexit@plt+0x841dd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 853d7c <__cxa_atexit@plt+0x841dcc> │ │ │ │ + ldr r3, [pc, #36] @ 853d8c <__cxa_atexit@plt+0x841ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 853d80 <__cxa_atexit@plt+0x841dd0> │ │ │ │ + ldr r3, [pc, #24] @ 853d90 <__cxa_atexit@plt+0x841de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #240, 28 @ 0xf00 │ │ │ │ - cmpeq lr, #232, 28 @ 0xe80 │ │ │ │ - cmpeq pc, #188, 14 @ 0x2f00000 │ │ │ │ - movteq r5, #1352 @ 0x548 │ │ │ │ + cmpeq lr, #224, 28 @ 0xe00 │ │ │ │ + cmpeq lr, #216, 28 @ 0xd80 │ │ │ │ + cmpeq pc, #172, 14 @ 0x2b00000 │ │ │ │ + movteq r5, #1336 @ 0x538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov fp, r5 │ │ │ │ mov r1, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 854064 <__cxa_atexit@plt+0x8420b4> │ │ │ │ + bcc 854074 <__cxa_atexit@plt+0x8420c4> │ │ │ │ ldr r5, [r1, #804] @ 0x324 │ │ │ │ add r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 85405c <__cxa_atexit@plt+0x8420ac> │ │ │ │ + bhi 85406c <__cxa_atexit@plt+0x8420bc> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2164683,15 +2164687,15 @@ │ │ │ │ ldm r9, {r4, r5, r9} │ │ │ │ ldr r3, [r7, #151] @ 0x97 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ ldr lr, [r7, #155] @ 0x9b │ │ │ │ add ip, r7, #159 @ 0x9f │ │ │ │ ldm ip, {r0, r1, r2, ip} │ │ │ │ - ldr sl, [pc, #388] @ 854078 <__cxa_atexit@plt+0x8420c8> │ │ │ │ + ldr sl, [pc, #388] @ 854088 <__cxa_atexit@plt+0x8420d8> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-188] @ 0xffffff44 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r2, ip} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ @@ -2164751,78 +2164755,78 @@ │ │ │ │ str r5, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [r6, #-160] @ 0xffffff60 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r5, [r6, #-164] @ 0xffffff5c │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ str r5, [r6, #-168] @ 0xffffff58 │ │ │ │ - ldr r5, [pc, #120] @ 85407c <__cxa_atexit@plt+0x8420cc> │ │ │ │ + ldr r5, [pc, #120] @ 85408c <__cxa_atexit@plt+0x8420dc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [r6] │ │ │ │ ldr r8, [sp, #120] @ 0x78 │ │ │ │ str r8, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r6, #-172] @ 0xffffff54 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [r6, #-176] @ 0xffffff50 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [r6, #-180] @ 0xffffff4c │ │ │ │ str r4, [r6, #-184] @ 0xffffff48 │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-8]! │ │ │ │ - ldr r5, [pc, #64] @ 854080 <__cxa_atexit@plt+0x8420d0> │ │ │ │ + ldr r5, [pc, #64] @ 854090 <__cxa_atexit@plt+0x8420e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [fp, #-12]! │ │ │ │ sub r5, r6, #187 @ 0xbb │ │ │ │ stmib fp, {r4, r5} │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #192 @ 0xc0 │ │ │ │ str r5, [r1, #828] @ 0x33c │ │ │ │ ldr r0, [r1, #-8] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - cmpeq lr, #36, 24 @ 0x2400 │ │ │ │ - movteq r4, #2288 @ 0x8f0 │ │ │ │ + cmpeq lr, #20, 24 @ 0x1400 │ │ │ │ + movteq r4, #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8540c0 <__cxa_atexit@plt+0x842110> │ │ │ │ - ldr r3, [pc, #36] @ 8540c8 <__cxa_atexit@plt+0x842118> │ │ │ │ + bcc 8540d0 <__cxa_atexit@plt+0x842120> │ │ │ │ + ldr r3, [pc, #36] @ 8540d8 <__cxa_atexit@plt+0x842128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8540cc <__cxa_atexit@plt+0x84211c> │ │ │ │ + ldr r7, [pc, #16] @ 8540dc <__cxa_atexit@plt+0x84212c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #152, 22 @ 0x26000 │ │ │ │ - cmpeq pc, #184, 14 @ 0x2e00000 │ │ │ │ - movteq r5, #524 @ 0x20c │ │ │ │ + cmpeq lr, #136, 22 @ 0x22000 │ │ │ │ + cmpeq pc, #168, 14 @ 0x2a00000 │ │ │ │ + movteq r5, #508 @ 0x1fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8543a0 <__cxa_atexit@plt+0x8423f0> │ │ │ │ + bcc 8543b0 <__cxa_atexit@plt+0x842400> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 854398 <__cxa_atexit@plt+0x8423e8> │ │ │ │ + bhi 8543a8 <__cxa_atexit@plt+0x8423f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2164893,15 +2164897,15 @@ │ │ │ │ ldr r8, [r7, #147] @ 0x93 │ │ │ │ ldr r9, [r7, #151] @ 0x97 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ ldr lr, [r7, #155] @ 0x9b │ │ │ │ add r2, r7, #159 @ 0x9f │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r3, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r3, [pc, #364] @ 8543a8 <__cxa_atexit@plt+0x8423f8> │ │ │ │ + ldr r3, [pc, #364] @ 8543b8 <__cxa_atexit@plt+0x842408> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-188] @ 0xffffff44 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {sl, fp, ip} │ │ │ │ @@ -2164958,15 +2164962,15 @@ │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ str r4, [r6, #-160] @ 0xffffff60 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ str r4, [r6, #-168] @ 0xffffff58 │ │ │ │ - ldr r4, [pc, #108] @ 8543ac <__cxa_atexit@plt+0x8423fc> │ │ │ │ + ldr r4, [pc, #108] @ 8543bc <__cxa_atexit@plt+0x84240c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r6, #-4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r2, [r6] │ │ │ │ ldr r8, [sp, #116] @ 0x74 │ │ │ │ str r8, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -2164974,60 +2164978,60 @@ │ │ │ │ str r1, [r6, #-172] @ 0xffffff54 │ │ │ │ str r2, [r6, #-176] @ 0xffffff50 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r2, [r6, #-180] @ 0xffffff4c │ │ │ │ str r3, [r6, #-184] @ 0xffffff48 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 8543b0 <__cxa_atexit@plt+0x842400> │ │ │ │ + ldr r4, [pc, #48] @ 8543c0 <__cxa_atexit@plt+0x842410> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #187 @ 0xbb │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - cmpeq lr, #228, 16 @ 0xe40000 │ │ │ │ - movteq r4, #1460 @ 0x5b4 │ │ │ │ + cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ + movteq r4, #1444 @ 0x5a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8543f0 <__cxa_atexit@plt+0x842440> │ │ │ │ - ldr r3, [pc, #36] @ 8543f8 <__cxa_atexit@plt+0x842448> │ │ │ │ + bcc 854400 <__cxa_atexit@plt+0x842450> │ │ │ │ + ldr r3, [pc, #36] @ 854408 <__cxa_atexit@plt+0x842458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8543fc <__cxa_atexit@plt+0x84244c> │ │ │ │ + ldr r7, [pc, #16] @ 85440c <__cxa_atexit@plt+0x84245c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #104, 16 @ 0x680000 │ │ │ │ - cmpeq pc, #140, 8 @ 0x8c000000 │ │ │ │ - movteq r4, #3820 @ 0xeec │ │ │ │ + cmpeq lr, #88, 16 @ 0x580000 │ │ │ │ + cmpeq pc, #124, 8 @ 0x7c000000 │ │ │ │ + movteq r4, #3804 @ 0xedc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8546c8 <__cxa_atexit@plt+0x842718> │ │ │ │ + bcc 8546d8 <__cxa_atexit@plt+0x842728> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #188 @ 0xbc │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8546c0 <__cxa_atexit@plt+0x842710> │ │ │ │ + bhi 8546d0 <__cxa_atexit@plt+0x842720> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2165096,15 +2165100,15 @@ │ │ │ │ ldr r8, [r7, #147] @ 0x93 │ │ │ │ ldr r9, [r7, #151] @ 0x97 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ ldr lr, [r7, #155] @ 0x9b │ │ │ │ ldr r0, [r7, #159] @ 0x9f │ │ │ │ ldr r1, [r7, #163] @ 0xa3 │ │ │ │ str r2, [r6, #-144] @ 0xffffff70 │ │ │ │ - ldr r2, [pc, #364] @ 8546d4 <__cxa_atexit@plt+0x842724> │ │ │ │ + ldr r2, [pc, #364] @ 8546e4 <__cxa_atexit@plt+0x842734> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-184] @ 0xffffff48 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {sl, fp, ip} │ │ │ │ @@ -2165160,15 +2165164,15 @@ │ │ │ │ str r4, [r6, #-152] @ 0xffffff68 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [r6, #-156] @ 0xffffff64 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [r6, #-160] @ 0xffffff60 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r4, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r4, [pc, #112] @ 8546d8 <__cxa_atexit@plt+0x842728> │ │ │ │ + ldr r4, [pc, #112] @ 8546e8 <__cxa_atexit@plt+0x842738> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [r6, #-4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r2, [r6] │ │ │ │ ldr r8, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -2165176,61 +2165180,61 @@ │ │ │ │ str r1, [r6, #-168] @ 0xffffff58 │ │ │ │ str r2, [r6, #-172] @ 0xffffff54 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r2, [r6, #-176] @ 0xffffff50 │ │ │ │ str r3, [r6, #-180] @ 0xffffff4c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 8546dc <__cxa_atexit@plt+0x84272c> │ │ │ │ + ldr r4, [pc, #52] @ 8546ec <__cxa_atexit@plt+0x84273c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #183 @ 0xb7 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #188 @ 0xbc │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmpeq lr, #188, 10 @ 0x2f000000 │ │ │ │ - movteq r4, #636 @ 0x27c │ │ │ │ + cmpeq lr, #172, 10 @ 0x2b000000 │ │ │ │ + movteq r4, #620 @ 0x26c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85471c <__cxa_atexit@plt+0x84276c> │ │ │ │ - ldr r3, [pc, #36] @ 854724 <__cxa_atexit@plt+0x842774> │ │ │ │ + bcc 85472c <__cxa_atexit@plt+0x84277c> │ │ │ │ + ldr r3, [pc, #36] @ 854734 <__cxa_atexit@plt+0x842784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 854728 <__cxa_atexit@plt+0x842778> │ │ │ │ + ldr r7, [pc, #16] @ 854738 <__cxa_atexit@plt+0x842788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq pc, #100, 2 │ │ │ │ - movteq r4, #3024 @ 0xbd0 │ │ │ │ + cmpeq lr, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq pc, #84, 2 │ │ │ │ + movteq r4, #3008 @ 0xbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8549f0 <__cxa_atexit@plt+0x842a40> │ │ │ │ + bcc 854a00 <__cxa_atexit@plt+0x842a50> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8549e8 <__cxa_atexit@plt+0x842a38> │ │ │ │ + bhi 8549f8 <__cxa_atexit@plt+0x842a48> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2165299,15 +2165303,15 @@ │ │ │ │ ldr r8, [r7, #147] @ 0x93 │ │ │ │ ldr r9, [r7, #151] @ 0x97 │ │ │ │ ldr r1, [r7, #155] @ 0x9b │ │ │ │ ldr r0, [r7, #159] @ 0x9f │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r7, #163] @ 0xa3 │ │ │ │ str r2, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r2, [pc, #360] @ 8549fc <__cxa_atexit@plt+0x842a4c> │ │ │ │ + ldr r2, [pc, #360] @ 854a0c <__cxa_atexit@plt+0x842a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-180] @ 0xffffff4c │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {sl, fp, ip} │ │ │ │ @@ -2165363,77 +2165367,77 @@ │ │ │ │ str r4, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [r6, #-152] @ 0xffffff68 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r4, [r6, #-156] @ 0xffffff64 │ │ │ │ - ldr r4, [pc, #108] @ 854a00 <__cxa_atexit@plt+0x842a50> │ │ │ │ + ldr r4, [pc, #108] @ 854a10 <__cxa_atexit@plt+0x842a60> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [r6] │ │ │ │ ldr r8, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r2, [r6, #-164] @ 0xffffff5c │ │ │ │ str r3, [r6, #-168] @ 0xffffff58 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r6, #-172] @ 0xffffff54 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [r6, #-176] @ 0xffffff50 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 854a04 <__cxa_atexit@plt+0x842a54> │ │ │ │ + ldr r4, [pc, #52] @ 854a14 <__cxa_atexit@plt+0x842a64> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #179 @ 0xb3 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmpeq lr, #148, 4 @ 0x40000009 │ │ │ │ - movteq r3, #3912 @ 0xf48 │ │ │ │ + cmpeq lr, #132, 4 @ 0x40000008 │ │ │ │ + movteq r3, #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 854a44 <__cxa_atexit@plt+0x842a94> │ │ │ │ - ldr r3, [pc, #36] @ 854a4c <__cxa_atexit@plt+0x842a9c> │ │ │ │ + bcc 854a54 <__cxa_atexit@plt+0x842aa4> │ │ │ │ + ldr r3, [pc, #36] @ 854a5c <__cxa_atexit@plt+0x842aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 854a50 <__cxa_atexit@plt+0x842aa0> │ │ │ │ + ldr r7, [pc, #16] @ 854a60 <__cxa_atexit@plt+0x842ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #20, 4 @ 0x40000001 │ │ │ │ - cmpeq pc, #64, 28 @ 0x400 │ │ │ │ - movteq r4, #2232 @ 0x8b8 │ │ │ │ + cmpeq lr, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq pc, #48, 28 @ 0x300 │ │ │ │ + movteq r4, #2216 @ 0x8a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 854ce4 <__cxa_atexit@plt+0x842d34> │ │ │ │ + bcc 854cf4 <__cxa_atexit@plt+0x842d44> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 854cdc <__cxa_atexit@plt+0x842d2c> │ │ │ │ + bhi 854cec <__cxa_atexit@plt+0x842d3c> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #124] @ 0x7c │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2165493,15 +2165497,15 @@ │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ add ip, r7, #127 @ 0x7f │ │ │ │ ldm ip, {r0, r1, r2, r3, r4, r5, r8, ip} │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ ldr fp, [r7, #159] @ 0x9f │ │ │ │ str r9, [r6, #-144] @ 0xffffff70 │ │ │ │ - ldr r9, [pc, #344] @ 854cf4 <__cxa_atexit@plt+0x842d44> │ │ │ │ + ldr r9, [pc, #344] @ 854d04 <__cxa_atexit@plt+0x842d54> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #-180] @ 0xffffff4c │ │ │ │ str fp, [r6, #-16] │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r5, r8, ip} │ │ │ │ ldr r5, [sp] │ │ │ │ @@ -2165550,15 +2165554,15 @@ │ │ │ │ str r5, [r6, #-148] @ 0xffffff6c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ str r5, [r6, #-152] @ 0xffffff68 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ str r5, [r6, #-156] @ 0xffffff64 │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r5, [pc, #120] @ 854cf8 <__cxa_atexit@plt+0x842d48> │ │ │ │ + ldr r5, [pc, #120] @ 854d08 <__cxa_atexit@plt+0x842d58> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r4, [r6, #-4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [r6] │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2165566,64 +2165570,64 @@ │ │ │ │ str r2, [r6, #-164] @ 0xffffff5c │ │ │ │ str r3, [r6, #-168] @ 0xffffff58 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [r6, #-172] @ 0xffffff54 │ │ │ │ str r4, [r6, #-176] @ 0xffffff50 │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-12]! │ │ │ │ - ldr r5, [pc, #60] @ 854cfc <__cxa_atexit@plt+0x842d4c> │ │ │ │ + ldr r5, [pc, #60] @ 854d0c <__cxa_atexit@plt+0x842d5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [sl, #-12]! │ │ │ │ sub r5, r6, #179 @ 0xb3 │ │ │ │ stmib sl, {r4, r5} │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov r5, sl │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #184 @ 0xb8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - cmpeq lr, #164, 30 @ 0x290 │ │ │ │ - movteq r3, #3140 @ 0xc44 │ │ │ │ + cmpeq lr, #148, 30 @ 0x250 │ │ │ │ + movteq r3, #3124 @ 0xc34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 854d3c <__cxa_atexit@plt+0x842d8c> │ │ │ │ - ldr r3, [pc, #36] @ 854d44 <__cxa_atexit@plt+0x842d94> │ │ │ │ + bcc 854d4c <__cxa_atexit@plt+0x842d9c> │ │ │ │ + ldr r3, [pc, #36] @ 854d54 <__cxa_atexit@plt+0x842da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 854d48 <__cxa_atexit@plt+0x842d98> │ │ │ │ + ldr r7, [pc, #16] @ 854d58 <__cxa_atexit@plt+0x842da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #28, 30 @ 0x70 │ │ │ │ - cmpeq pc, #76, 22 @ 0x13000 │ │ │ │ - movteq r4, #1488 @ 0x5d0 │ │ │ │ + cmpeq lr, #12, 30 @ 0x30 │ │ │ │ + cmpeq pc, #60, 22 @ 0xf000 │ │ │ │ + movteq r4, #1472 @ 0x5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 854fdc <__cxa_atexit@plt+0x84302c> │ │ │ │ + bcc 854fec <__cxa_atexit@plt+0x84303c> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #180 @ 0xb4 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 854fd4 <__cxa_atexit@plt+0x843024> │ │ │ │ + bhi 854fe4 <__cxa_atexit@plt+0x843034> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2165683,15 +2165687,15 @@ │ │ │ │ str fp, [sp, #88] @ 0x58 │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ add fp, r7, #127 @ 0x7f │ │ │ │ ldm fp, {r0, r1, r2, r3, fp} │ │ │ │ add ip, r7, #147 @ 0x93 │ │ │ │ ldm ip, {r5, r8, ip} │ │ │ │ str sl, [r6, #-144] @ 0xffffff70 │ │ │ │ - ldr sl, [pc, #344] @ 854fec <__cxa_atexit@plt+0x84303c> │ │ │ │ + ldr sl, [pc, #344] @ 854ffc <__cxa_atexit@plt+0x84304c> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #-176] @ 0xffffff50 │ │ │ │ str ip, [r6, #-4] │ │ │ │ str lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r0, r1, r2, r3, fp} │ │ │ │ sub lr, r6, #24 │ │ │ │ @@ -2165742,77 +2165746,77 @@ │ │ │ │ str r5, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ str r5, [r6, #-148] @ 0xffffff6c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ str r5, [r6, #-152] @ 0xffffff68 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [r6, #-156] @ 0xffffff64 │ │ │ │ - ldr r5, [pc, #112] @ 854ff0 <__cxa_atexit@plt+0x843040> │ │ │ │ + ldr r5, [pc, #112] @ 855000 <__cxa_atexit@plt+0x843050> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [r6] │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [r6, #-160] @ 0xffffff60 │ │ │ │ str r3, [r6, #-164] @ 0xffffff5c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [r6, #-168] @ 0xffffff58 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [r6, #-172] @ 0xffffff54 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r3, #-12]! │ │ │ │ - ldr r5, [pc, #56] @ 854ff4 <__cxa_atexit@plt+0x843044> │ │ │ │ + ldr r5, [pc, #56] @ 855004 <__cxa_atexit@plt+0x843054> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #-12]! │ │ │ │ sub r5, r6, #175 @ 0xaf │ │ │ │ stmib r9, {r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #180 @ 0xb4 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - cmpeq lr, #168, 24 @ 0xa800 │ │ │ │ - movteq r3, #2368 @ 0x940 │ │ │ │ + cmpeq lr, #152, 24 @ 0x9800 │ │ │ │ + movteq r3, #2352 @ 0x930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855034 <__cxa_atexit@plt+0x843084> │ │ │ │ - ldr r3, [pc, #36] @ 85503c <__cxa_atexit@plt+0x84308c> │ │ │ │ + bcc 855044 <__cxa_atexit@plt+0x843094> │ │ │ │ + ldr r3, [pc, #36] @ 85504c <__cxa_atexit@plt+0x84309c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 855040 <__cxa_atexit@plt+0x843090> │ │ │ │ + ldr r7, [pc, #16] @ 855050 <__cxa_atexit@plt+0x8430a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #36, 24 @ 0x2400 │ │ │ │ - cmpeq pc, #88, 16 @ 0x580000 │ │ │ │ - movteq r4, #744 @ 0x2e8 │ │ │ │ + cmpeq lr, #20, 24 @ 0x1400 │ │ │ │ + cmpeq pc, #72, 16 @ 0x480000 │ │ │ │ + movteq r4, #728 @ 0x2d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 8552c0 <__cxa_atexit@plt+0x843310> │ │ │ │ + bcc 8552d0 <__cxa_atexit@plt+0x843320> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 8552b8 <__cxa_atexit@plt+0x843308> │ │ │ │ + bhi 8552c8 <__cxa_atexit@plt+0x843318> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2165870,15 +2165874,15 @@ │ │ │ │ ldr sl, [r7, #119] @ 0x77 │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ add r9, r7, #127 @ 0x7f │ │ │ │ ldm r9, {r0, r1, r2, r3, r4, r5, r9} │ │ │ │ str r8, [r6, #-148] @ 0xffffff6c │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [pc, #332] @ 8552cc <__cxa_atexit@plt+0x84331c> │ │ │ │ + ldr fp, [pc, #332] @ 8552dc <__cxa_atexit@plt+0x84332c> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-172] @ 0xffffff54 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r5, r9} │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r5, [sp] │ │ │ │ @@ -2165925,15 +2165929,15 @@ │ │ │ │ str r5, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ str r5, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [r6, #-152] @ 0xffffff68 │ │ │ │ - ldr r5, [pc, #116] @ 8552d0 <__cxa_atexit@plt+0x843320> │ │ │ │ + ldr r5, [pc, #116] @ 8552e0 <__cxa_atexit@plt+0x843330> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ str r4, [r6, #-4] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [r6] │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2165941,63 +2165945,63 @@ │ │ │ │ str r2, [r6, #-156] @ 0xffffff64 │ │ │ │ str r3, [r6, #-160] @ 0xffffff60 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [r6, #-164] @ 0xffffff5c │ │ │ │ str r4, [r6, #-168] @ 0xffffff58 │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-12]! │ │ │ │ - ldr r5, [pc, #56] @ 8552d4 <__cxa_atexit@plt+0x843324> │ │ │ │ + ldr r5, [pc, #56] @ 8552e4 <__cxa_atexit@plt+0x843334> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [ip, #-12]! │ │ │ │ sub r5, r6, #171 @ 0xab │ │ │ │ stmib ip, {r4, r5} │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #176 @ 0xb0 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - cmpeq lr, #200, 18 @ 0x320000 │ │ │ │ - movteq r3, #1620 @ 0x654 │ │ │ │ + cmpeq lr, #184, 18 @ 0x2e0000 │ │ │ │ + movteq r3, #1604 @ 0x644 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855314 <__cxa_atexit@plt+0x843364> │ │ │ │ - ldr r3, [pc, #36] @ 85531c <__cxa_atexit@plt+0x84336c> │ │ │ │ + bcc 855324 <__cxa_atexit@plt+0x843374> │ │ │ │ + ldr r3, [pc, #36] @ 85532c <__cxa_atexit@plt+0x84337c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 855320 <__cxa_atexit@plt+0x843370> │ │ │ │ + ldr r7, [pc, #16] @ 855330 <__cxa_atexit@plt+0x843380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 18 @ 0x110000 │ │ │ │ - cmpeq pc, #124, 10 @ 0x1f000000 │ │ │ │ - movteq r4, #24 │ │ │ │ + cmpeq lr, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq pc, #108, 10 @ 0x1b000000 │ │ │ │ + movteq r4, #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r5 │ │ │ │ mov lr, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 8555a4 <__cxa_atexit@plt+0x8435f4> │ │ │ │ + bcc 8555b4 <__cxa_atexit@plt+0x843604> │ │ │ │ ldr r5, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 85559c <__cxa_atexit@plt+0x8435ec> │ │ │ │ + bhi 8555ac <__cxa_atexit@plt+0x8435fc> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2166055,15 +2166059,15 @@ │ │ │ │ ldr r5, [r7, #123] @ 0x7b │ │ │ │ add ip, r7, #127 @ 0x7f │ │ │ │ ldm ip, {r0, r1, r2, r3, ip} │ │ │ │ str lr, [sp, #76] @ 0x4c │ │ │ │ ldr lr, [r7, #147] @ 0x93 │ │ │ │ str r8, [r6, #-128] @ 0xffffff80 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ - ldr fp, [pc, #336] @ 8555b4 <__cxa_atexit@plt+0x843604> │ │ │ │ + ldr fp, [pc, #336] @ 8555c4 <__cxa_atexit@plt+0x843614> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-172] @ 0xffffff54 │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r5, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r5, r6, #40 @ 0x28 │ │ │ │ stm r5, {r0, r1, r2, r3, ip, lr} │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ @@ -2166110,15 +2166114,15 @@ │ │ │ │ str r5, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ str r5, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ str r5, [r6, #-148] @ 0xffffff6c │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ str r5, [r6, #-152] @ 0xffffff68 │ │ │ │ - ldr r5, [pc, #120] @ 8555b8 <__cxa_atexit@plt+0x843608> │ │ │ │ + ldr r5, [pc, #120] @ 8555c8 <__cxa_atexit@plt+0x843618> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [r6] │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [r6, #-4] │ │ │ │ ldr r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2166126,97 +2166130,97 @@ │ │ │ │ str r2, [r6, #-156] @ 0xffffff64 │ │ │ │ str r3, [r6, #-160] @ 0xffffff60 │ │ │ │ str r4, [r6, #-164] @ 0xffffff5c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r4, [r6, #-168] @ 0xffffff58 │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-16]! │ │ │ │ - ldr r5, [pc, #60] @ 8555bc <__cxa_atexit@plt+0x84360c> │ │ │ │ + ldr r5, [pc, #60] @ 8555cc <__cxa_atexit@plt+0x84361c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [sl, #-12]! │ │ │ │ sub r5, r6, #171 @ 0xab │ │ │ │ stmib sl, {r4, r5} │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ mov r5, sl │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #176 @ 0xb0 │ │ │ │ str r5, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - cmpeq lr, #228, 12 @ 0xe400000 │ │ │ │ - movteq r1, #708 @ 0x2c4 │ │ │ │ + cmpeq lr, #212, 12 @ 0xd400000 │ │ │ │ + movteq r1, #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855604 <__cxa_atexit@plt+0x843654> │ │ │ │ - ldr r3, [pc, #44] @ 85560c <__cxa_atexit@plt+0x84365c> │ │ │ │ + bcc 855614 <__cxa_atexit@plt+0x843664> │ │ │ │ + ldr r3, [pc, #44] @ 85561c <__cxa_atexit@plt+0x84366c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 855610 <__cxa_atexit@plt+0x843660> │ │ │ │ + ldr r3, [pc, #32] @ 855620 <__cxa_atexit@plt+0x843670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 855614 <__cxa_atexit@plt+0x843664> │ │ │ │ + ldr r7, [pc, #20] @ 855624 <__cxa_atexit@plt+0x843674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq lr, #160, 22 @ 0x28000 │ │ │ │ - cmpeq lr, #24, 22 @ 0x6000 │ │ │ │ - movteq r3, #772 @ 0x304 │ │ │ │ + cmpeq lr, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq lr, #144, 22 @ 0x24000 │ │ │ │ + cmpeq lr, #8, 22 @ 0x2000 │ │ │ │ + movteq r3, #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855684 <__cxa_atexit@plt+0x8436d4> │ │ │ │ + bcc 855694 <__cxa_atexit@plt+0x8436e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85567c <__cxa_atexit@plt+0x8436cc> │ │ │ │ - ldr r3, [pc, #68] @ 85568c <__cxa_atexit@plt+0x8436dc> │ │ │ │ + bhi 85568c <__cxa_atexit@plt+0x8436dc> │ │ │ │ + ldr r3, [pc, #68] @ 85569c <__cxa_atexit@plt+0x8436ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 855690 <__cxa_atexit@plt+0x8436e0> │ │ │ │ + ldr r3, [pc, #44] @ 8556a0 <__cxa_atexit@plt+0x8436f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 855694 <__cxa_atexit@plt+0x8436e4> │ │ │ │ + ldr r7, [pc, #28] @ 8556a4 <__cxa_atexit@plt+0x8436f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq lr, #228, 10 @ 0x39000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq pc, #24, 4 @ 0x80000001 │ │ │ │ - movteq r3, #3252 @ 0xcb4 │ │ │ │ + cmpeq pc, #8, 4 @ 0x80000000 │ │ │ │ + movteq r3, #3236 @ 0xca4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855918 <__cxa_atexit@plt+0x843968> │ │ │ │ + bcc 855928 <__cxa_atexit@plt+0x843978> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #172 @ 0xac │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 855910 <__cxa_atexit@plt+0x843960> │ │ │ │ + bhi 855920 <__cxa_atexit@plt+0x843970> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2166276,15 +2166280,15 @@ │ │ │ │ ldr r9, [r7, #131] @ 0x83 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ ldr lr, [r7, #135] @ 0x87 │ │ │ │ ldr r0, [r7, #139] @ 0x8b │ │ │ │ ldr r1, [r7, #143] @ 0x8f │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r8, [pc, #328] @ 855920 <__cxa_atexit@plt+0x843970> │ │ │ │ + ldr r8, [pc, #328] @ 855930 <__cxa_atexit@plt+0x843980> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r6, #-168] @ 0xffffff58 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -2166332,15 +2166336,15 @@ │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ str r4, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [r6, #-144] @ 0xffffff70 │ │ │ │ - ldr r4, [pc, #108] @ 855924 <__cxa_atexit@plt+0x843974> │ │ │ │ + ldr r4, [pc, #108] @ 855934 <__cxa_atexit@plt+0x843984> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [r6, #-4] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [r6, #-8] │ │ │ │ ldr r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2166348,59 +2166352,59 @@ │ │ │ │ str r1, [r6, #-148] @ 0xffffff6c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [r6, #-152] @ 0xffffff68 │ │ │ │ str r2, [r6, #-156] @ 0xffffff64 │ │ │ │ str r3, [r6, #-164] @ 0xffffff5c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #48] @ 855928 <__cxa_atexit@plt+0x843978> │ │ │ │ + ldr r4, [pc, #48] @ 855938 <__cxa_atexit@plt+0x843988> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #167 @ 0xa7 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #172 @ 0xac │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - cmpeq lr, #108, 6 @ 0xb0000001 │ │ │ │ - movteq r2, #4068 @ 0xfe4 │ │ │ │ + cmpeq lr, #92, 6 @ 0x70000001 │ │ │ │ + movteq r2, #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855968 <__cxa_atexit@plt+0x8439b8> │ │ │ │ - ldr r3, [pc, #36] @ 855970 <__cxa_atexit@plt+0x8439c0> │ │ │ │ + bcc 855978 <__cxa_atexit@plt+0x8439c8> │ │ │ │ + ldr r3, [pc, #36] @ 855980 <__cxa_atexit@plt+0x8439d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 855974 <__cxa_atexit@plt+0x8439c4> │ │ │ │ + ldr r7, [pc, #16] @ 855984 <__cxa_atexit@plt+0x8439d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #240, 4 │ │ │ │ - cmppeq lr, #40, 24 @ p-variant is OBSOLETE @ 0x2800 │ │ │ │ - movteq r3, #2532 @ 0x9e4 │ │ │ │ + cmpeq lr, #224, 4 │ │ │ │ + cmppeq lr, #24, 24 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ + movteq r3, #2516 @ 0x9d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855bc8 <__cxa_atexit@plt+0x843c18> │ │ │ │ + bcc 855bd8 <__cxa_atexit@plt+0x843c28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 855bc0 <__cxa_atexit@plt+0x843c10> │ │ │ │ + bhi 855bd0 <__cxa_atexit@plt+0x843c20> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2166455,15 +2166459,15 @@ │ │ │ │ ldr r3, [r7, #119] @ 0x77 │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ add r3, r7, #127 @ 0x7f │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ str r8, [r6, #-120] @ 0xffffff88 │ │ │ │ - ldr r4, [pc, #300] @ 855bd0 <__cxa_atexit@plt+0x843c20> │ │ │ │ + ldr r4, [pc, #300] @ 855be0 <__cxa_atexit@plt+0x843c30> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-160] @ 0xffffff60 │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -2166490,15 +2166494,15 @@ │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [r6, #-140] @ 0xffffff74 │ │ │ │ - ldr r4, [pc, #164] @ 855bd4 <__cxa_atexit@plt+0x843c24> │ │ │ │ + ldr r4, [pc, #164] @ 855be4 <__cxa_atexit@plt+0x843c34> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r6, #-4] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [r6] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [r6, #-96] @ 0xffffffa0 │ │ │ │ @@ -2166520,60 +2166524,60 @@ │ │ │ │ str r1, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [r6, #-148] @ 0xffffff6c │ │ │ │ str r2, [r6, #-152] @ 0xffffff68 │ │ │ │ str r3, [r6, #-156] @ 0xffffff64 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 855bd8 <__cxa_atexit@plt+0x843c28> │ │ │ │ + ldr r4, [pc, #48] @ 855be8 <__cxa_atexit@plt+0x843c38> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #159 @ 0x9f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq lr, #188 @ 0xbc │ │ │ │ - movteq r2, #3368 @ 0xd28 │ │ │ │ + cmpeq lr, #172 @ 0xac │ │ │ │ + movteq r2, #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855c18 <__cxa_atexit@plt+0x843c68> │ │ │ │ - ldr r3, [pc, #36] @ 855c20 <__cxa_atexit@plt+0x843c70> │ │ │ │ + bcc 855c28 <__cxa_atexit@plt+0x843c78> │ │ │ │ + ldr r3, [pc, #36] @ 855c30 <__cxa_atexit@plt+0x843c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 855c24 <__cxa_atexit@plt+0x843c74> │ │ │ │ + ldr r7, [pc, #16] @ 855c34 <__cxa_atexit@plt+0x843c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #64 @ 0x40 │ │ │ │ - cmpeq pc, #128, 24 @ 0x8000 │ │ │ │ - movteq r3, #1860 @ 0x744 │ │ │ │ + cmpeq lr, #48 @ 0x30 │ │ │ │ + cmpeq pc, #112, 24 @ 0x7000 │ │ │ │ + movteq r3, #1844 @ 0x734 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855e88 <__cxa_atexit@plt+0x843ed8> │ │ │ │ + bcc 855e98 <__cxa_atexit@plt+0x843ee8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 855e80 <__cxa_atexit@plt+0x843ed0> │ │ │ │ + bhi 855e90 <__cxa_atexit@plt+0x843ee0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2166628,15 +2166632,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #123] @ 0x7b │ │ │ │ ldr r1, [r7, #127] @ 0x7f │ │ │ │ ldr r2, [r7, #131] @ 0x83 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #135] @ 0x87 │ │ │ │ str ip, [r6, #-120] @ 0xffffff88 │ │ │ │ - ldr ip, [pc, #316] @ 855e94 <__cxa_atexit@plt+0x843ee4> │ │ │ │ + ldr ip, [pc, #316] @ 855ea4 <__cxa_atexit@plt+0x843ef4> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-160] @ 0xffffff60 │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r3, r6, #28 │ │ │ │ stm r3, {r1, r2, lr} │ │ │ │ str r0, [r6, #-4] │ │ │ │ @@ -2166667,15 +2166671,15 @@ │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [r6, #-140] @ 0xffffff74 │ │ │ │ - ldr r4, [pc, #164] @ 855e98 <__cxa_atexit@plt+0x843ee8> │ │ │ │ + ldr r4, [pc, #164] @ 855ea8 <__cxa_atexit@plt+0x843ef8> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [r6, #-92] @ 0xffffffa4 │ │ │ │ @@ -2166696,65 +2166700,65 @@ │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [r6, #-148] @ 0xffffff6c │ │ │ │ str r3, [r6, #-152] @ 0xffffff68 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [r6, #-156] @ 0xffffff64 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 855e9c <__cxa_atexit@plt+0x843eec> │ │ │ │ + ldr r4, [pc, #52] @ 855eac <__cxa_atexit@plt+0x843efc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #159 @ 0x9f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmpeq lr, #252, 26 @ 0x3f00 │ │ │ │ - movteq r2, #2648 @ 0xa58 │ │ │ │ + cmpeq lr, #236, 26 @ 0x3b00 │ │ │ │ + movteq r2, #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 855eec <__cxa_atexit@plt+0x843f3c> │ │ │ │ - ldr r3, [pc, #52] @ 855ef4 <__cxa_atexit@plt+0x843f44> │ │ │ │ + bcc 855efc <__cxa_atexit@plt+0x843f4c> │ │ │ │ + ldr r3, [pc, #52] @ 855f04 <__cxa_atexit@plt+0x843f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 855ef8 <__cxa_atexit@plt+0x843f48> │ │ │ │ + ldr r7, [pc, #28] @ 855f08 <__cxa_atexit@plt+0x843f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #153 @ 0x99 │ │ │ │ - ldr r7, [pc, #20] @ 855efc <__cxa_atexit@plt+0x843f4c> │ │ │ │ + ldr r7, [pc, #20] @ 855f0c <__cxa_atexit@plt+0x843f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq lr, #108, 28 @ 0x6c0 │ │ │ │ - cmpeq pc, #176, 18 @ 0x2c0000 │ │ │ │ - movteq r3, #1148 @ 0x47c │ │ │ │ + cmpeq lr, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq lr, #92, 28 @ 0x5c0 │ │ │ │ + cmpeq pc, #160, 18 @ 0x280000 │ │ │ │ + movteq r3, #1132 @ 0x46c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856140 <__cxa_atexit@plt+0x844190> │ │ │ │ + bcc 856150 <__cxa_atexit@plt+0x8441a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 856138 <__cxa_atexit@plt+0x844188> │ │ │ │ + bhi 856148 <__cxa_atexit@plt+0x844198> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2166806,15 +2166810,15 @@ │ │ │ │ ldr sl, [r7, #111] @ 0x6f │ │ │ │ ldr r3, [r7, #115] @ 0x73 │ │ │ │ ldr r4, [r7, #119] @ 0x77 │ │ │ │ add r2, r7, #123 @ 0x7b │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r8, [r6, #-100] @ 0xffffff9c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - ldr fp, [pc, #296] @ 856148 <__cxa_atexit@plt+0x844198> │ │ │ │ + ldr fp, [pc, #296] @ 856158 <__cxa_atexit@plt+0x8441a8> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-156] @ 0xffffff64 │ │ │ │ sub r8, r6, #28 │ │ │ │ stm r8, {r0, r1, r2} │ │ │ │ str lr, [r6, #-4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2166840,15 +2166844,15 @@ │ │ │ │ str r4, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ - ldr r4, [pc, #164] @ 85614c <__cxa_atexit@plt+0x84419c> │ │ │ │ + ldr r4, [pc, #164] @ 85615c <__cxa_atexit@plt+0x8441ac> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [r6, #-8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [r6, #-92] @ 0xffffffa4 │ │ │ │ @@ -2166870,64 +2166874,64 @@ │ │ │ │ str r1, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [r6, #-144] @ 0xffffff70 │ │ │ │ str r2, [r6, #-148] @ 0xffffff6c │ │ │ │ str r3, [r6, #-152] @ 0xffffff68 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #48] @ 856150 <__cxa_atexit@plt+0x8441a0> │ │ │ │ + ldr r4, [pc, #48] @ 856160 <__cxa_atexit@plt+0x8441b0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #155 @ 0x9b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmpeq lr, #68, 22 @ 0x11000 │ │ │ │ - movteq r2, #1956 @ 0x7a4 │ │ │ │ + cmpeq lr, #52, 22 @ 0xd000 │ │ │ │ + movteq r2, #1940 @ 0x794 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8561a0 <__cxa_atexit@plt+0x8441f0> │ │ │ │ - ldr r3, [pc, #52] @ 8561a8 <__cxa_atexit@plt+0x8441f8> │ │ │ │ + bcc 8561b0 <__cxa_atexit@plt+0x844200> │ │ │ │ + ldr r3, [pc, #52] @ 8561b8 <__cxa_atexit@plt+0x844208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8561ac <__cxa_atexit@plt+0x8441fc> │ │ │ │ + ldr r7, [pc, #28] @ 8561bc <__cxa_atexit@plt+0x84420c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #137 @ 0x89 │ │ │ │ - ldr r7, [pc, #20] @ 8561b0 <__cxa_atexit@plt+0x844200> │ │ │ │ + ldr r7, [pc, #20] @ 8561c0 <__cxa_atexit@plt+0x844210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #200, 20 @ 0xc8000 │ │ │ │ - cmpeq lr, #184, 22 @ 0x2e000 │ │ │ │ - cmpeq pc, #252, 12 @ 0xfc00000 │ │ │ │ - movteq r3, #456 @ 0x1c8 │ │ │ │ + cmpeq lr, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq lr, #168, 22 @ 0x2a000 │ │ │ │ + cmpeq pc, #236, 12 @ 0xec00000 │ │ │ │ + movteq r3, #440 @ 0x1b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8563ec <__cxa_atexit@plt+0x84443c> │ │ │ │ + bcc 8563fc <__cxa_atexit@plt+0x84444c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8563e4 <__cxa_atexit@plt+0x844434> │ │ │ │ + bhi 8563f4 <__cxa_atexit@plt+0x844444> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2166977,15 +2166981,15 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ ldr lr, [r7, #107] @ 0x6b │ │ │ │ add r4, r7, #111 @ 0x6f │ │ │ │ ldm r4, {r2, r3, r4} │ │ │ │ ldr r0, [r7, #123] @ 0x7b │ │ │ │ ldr r1, [r7, #127] @ 0x7f │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ - ldr fp, [pc, #296] @ 8563f4 <__cxa_atexit@plt+0x844444> │ │ │ │ + ldr fp, [pc, #296] @ 856404 <__cxa_atexit@plt+0x844454> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-152] @ 0xffffff68 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-4] │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub r0, r6, #52 @ 0x34 │ │ │ │ @@ -2167011,15 +2167015,15 @@ │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ - ldr r4, [pc, #164] @ 8563f8 <__cxa_atexit@plt+0x844448> │ │ │ │ + ldr r4, [pc, #164] @ 856408 <__cxa_atexit@plt+0x844458> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [r6, #-8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ @@ -2167041,58 +2167045,58 @@ │ │ │ │ str r1, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r6, #-140] @ 0xffffff74 │ │ │ │ str r2, [r6, #-144] @ 0xffffff70 │ │ │ │ str r3, [r6, #-148] @ 0xffffff6c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #48] @ 8563fc <__cxa_atexit@plt+0x84444c> │ │ │ │ + ldr r4, [pc, #48] @ 85640c <__cxa_atexit@plt+0x84445c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #151 @ 0x97 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #156 @ 0x9c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmpeq lr, #152, 16 @ 0x980000 │ │ │ │ - movteq r1, #1676 @ 0x68c │ │ │ │ + cmpeq lr, #136, 16 @ 0x880000 │ │ │ │ + movteq r1, #1660 @ 0x67c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856444 <__cxa_atexit@plt+0x844494> │ │ │ │ - ldr r3, [pc, #44] @ 85644c <__cxa_atexit@plt+0x84449c> │ │ │ │ + bcc 856454 <__cxa_atexit@plt+0x8444a4> │ │ │ │ + ldr r3, [pc, #44] @ 85645c <__cxa_atexit@plt+0x8444ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 856450 <__cxa_atexit@plt+0x8444a0> │ │ │ │ + ldr r3, [pc, #36] @ 856460 <__cxa_atexit@plt+0x8444b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 856454 <__cxa_atexit@plt+0x8444a4> │ │ │ │ + ldr r3, [pc, #24] @ 856464 <__cxa_atexit@plt+0x8444b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #28, 16 @ 0x1c0000 │ │ │ │ - cmpeq lr, #20, 16 @ 0x140000 │ │ │ │ - cmppeq lr, #156, 2 @ p-variant is OBSOLETE @ 0x27 │ │ │ │ - movteq r2, #3892 @ 0xf34 │ │ │ │ + cmpeq lr, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq lr, #4, 16 @ 0x40000 │ │ │ │ + cmppeq lr, #140, 2 @ p-variant is OBSOLETE @ 0x23 │ │ │ │ + movteq r2, #3876 @ 0xf24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #124 @ 0x7c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856648 <__cxa_atexit@plt+0x844698> │ │ │ │ + bcc 856658 <__cxa_atexit@plt+0x8446a8> │ │ │ │ add lr, sp, #76 @ 0x4c │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2167137,15 +2167141,15 @@ │ │ │ │ ldr r4, [r7, #99] @ 0x63 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r1, [r7, #111] @ 0x6f │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r4, [r7, #107] @ 0x6b │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r7, [r7, #115] @ 0x73 │ │ │ │ - ldr fp, [pc, #260] @ 856650 <__cxa_atexit@plt+0x8446a0> │ │ │ │ + ldr fp, [pc, #260] @ 856660 <__cxa_atexit@plt+0x8446b0> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-124]! @ 0xffffff84 │ │ │ │ str lr, [r5, #100] @ 0x64 │ │ │ │ str sl, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -2167190,37 +2167194,37 @@ │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r9, #3 │ │ │ │ - beq 856630 <__cxa_atexit@plt+0x844680> │ │ │ │ + beq 856640 <__cxa_atexit@plt+0x844690> │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ - b 856660 <__cxa_atexit@plt+0x8446b0> │ │ │ │ + b 856670 <__cxa_atexit@plt+0x8446c0> │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - movteq r2, #3388 @ 0xd3c │ │ │ │ - tsteq fp, #108, 14 @ 0x1b00000 │ │ │ │ + movteq r2, #3372 @ 0xd2c │ │ │ │ + tsteq fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 856878 <__cxa_atexit@plt+0x8448c8> │ │ │ │ + bhi 856888 <__cxa_atexit@plt+0x8448d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2167293,15 +2167297,15 @@ │ │ │ │ str r1, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [pc, #204] @ 856888 <__cxa_atexit@plt+0x8448d8> │ │ │ │ + ldr r1, [pc, #204] @ 856898 <__cxa_atexit@plt+0x8448e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-140] @ 0xffffff74 │ │ │ │ str lr, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ @@ -2167328,66 +2167332,66 @@ │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #68] @ 85688c <__cxa_atexit@plt+0x8448dc> │ │ │ │ + ldr r4, [pc, #68] @ 85689c <__cxa_atexit@plt+0x8448ec> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-8]! │ │ │ │ - ldr r4, [pc, #60] @ 856890 <__cxa_atexit@plt+0x8448e0> │ │ │ │ + ldr r4, [pc, #60] @ 8568a0 <__cxa_atexit@plt+0x8448f0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #112]! @ 0x70 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - cmpeq lr, #16, 8 @ 0x10000000 │ │ │ │ - movteq r2, #88 @ 0x58 │ │ │ │ + cmpeq lr, #0, 8 │ │ │ │ + movteq r2, #72 @ 0x48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8568d0 <__cxa_atexit@plt+0x844920> │ │ │ │ - ldr r3, [pc, #36] @ 8568d8 <__cxa_atexit@plt+0x844928> │ │ │ │ + bcc 8568e0 <__cxa_atexit@plt+0x844930> │ │ │ │ + ldr r3, [pc, #36] @ 8568e8 <__cxa_atexit@plt+0x844938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 8568dc <__cxa_atexit@plt+0x84492c> │ │ │ │ + ldr r7, [pc, #16] @ 8568ec <__cxa_atexit@plt+0x84493c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 6 @ 0x20000002 │ │ │ │ - cmppeq lr, #208, 30 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ - movteq r2, #2748 @ 0xabc │ │ │ │ + cmpeq lr, #120, 6 @ 0xe0000001 │ │ │ │ + cmppeq lr, #192, 30 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ + movteq r2, #2732 @ 0xaac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856aec <__cxa_atexit@plt+0x844b3c> │ │ │ │ + bcc 856afc <__cxa_atexit@plt+0x844b4c> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 856ae4 <__cxa_atexit@plt+0x844b34> │ │ │ │ + bhi 856af4 <__cxa_atexit@plt+0x844b44> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2167431,15 +2167435,15 @@ │ │ │ │ ldr r0, [r7, #63] @ 0x3f │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r7, #99] @ 0x63 │ │ │ │ add r4, r7, #103 @ 0x67 │ │ │ │ ldm r4, {r0, r1, r2, r4} │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #119] @ 0x77 │ │ │ │ - ldr r9, [pc, #276] @ 856af8 <__cxa_atexit@plt+0x844b48> │ │ │ │ + ldr r9, [pc, #276] @ 856b08 <__cxa_atexit@plt+0x844b58> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #-140] @ 0xffffff74 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ @@ -2167459,15 +2167463,15 @@ │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ - ldr r4, [pc, #168] @ 856afc <__cxa_atexit@plt+0x844b4c> │ │ │ │ + ldr r4, [pc, #168] @ 856b0c <__cxa_atexit@plt+0x844b5c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #-8] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #-76] @ 0xffffffb4 │ │ │ │ @@ -2167489,114 +2167493,114 @@ │ │ │ │ str r1, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [r6, #-128] @ 0xffffff80 │ │ │ │ str r2, [r6, #-132] @ 0xffffff7c │ │ │ │ str r3, [r6, #-136] @ 0xffffff78 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 856b00 <__cxa_atexit@plt+0x844b50> │ │ │ │ + ldr r4, [pc, #52] @ 856b10 <__cxa_atexit@plt+0x844b60> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmpeq lr, #152, 2 @ 0x26 │ │ │ │ - movteq r1, #3532 @ 0xdcc │ │ │ │ + cmpeq lr, #136, 2 @ 0x22 │ │ │ │ + movteq r1, #3516 @ 0xdbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856b40 <__cxa_atexit@plt+0x844b90> │ │ │ │ - ldr r3, [pc, #36] @ 856b48 <__cxa_atexit@plt+0x844b98> │ │ │ │ + bcc 856b50 <__cxa_atexit@plt+0x844ba0> │ │ │ │ + ldr r3, [pc, #36] @ 856b58 <__cxa_atexit@plt+0x844ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 856b4c <__cxa_atexit@plt+0x844b9c> │ │ │ │ + ldr r7, [pc, #16] @ 856b5c <__cxa_atexit@plt+0x844bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #24, 2 │ │ │ │ - cmppeq lr, #100, 26 @ p-variant is OBSOLETE @ 0x1900 │ │ │ │ + cmpeq lr, #8, 2 │ │ │ │ + cmppeq lr, #84, 26 @ p-variant is OBSOLETE @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856b7c <__cxa_atexit@plt+0x844bcc> │ │ │ │ - ldr r3, [pc, #24] @ 856b84 <__cxa_atexit@plt+0x844bd4> │ │ │ │ + bcc 856b8c <__cxa_atexit@plt+0x844bdc> │ │ │ │ + ldr r3, [pc, #24] @ 856b94 <__cxa_atexit@plt+0x844be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #208 @ 0xd0 │ │ │ │ - movteq r1, #3412 @ 0xd54 │ │ │ │ + cmpeq lr, #192 @ 0xc0 │ │ │ │ + movteq r1, #3396 @ 0xd44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856c0c <__cxa_atexit@plt+0x844c5c> │ │ │ │ + bcc 856c1c <__cxa_atexit@plt+0x844c6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 856c04 <__cxa_atexit@plt+0x844c54> │ │ │ │ - ldr r3, [pc, #92] @ 856c14 <__cxa_atexit@plt+0x844c64> │ │ │ │ + bhi 856c14 <__cxa_atexit@plt+0x844c64> │ │ │ │ + ldr r3, [pc, #92] @ 856c24 <__cxa_atexit@plt+0x844c74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 856c18 <__cxa_atexit@plt+0x844c68> │ │ │ │ + ldr r2, [pc, #88] @ 856c28 <__cxa_atexit@plt+0x844c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 856c1c <__cxa_atexit@plt+0x844c6c> │ │ │ │ + ldr r0, [pc, #64] @ 856c2c <__cxa_atexit@plt+0x844c7c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 856c20 <__cxa_atexit@plt+0x844c70> │ │ │ │ + ldr r7, [pc, #32] @ 856c30 <__cxa_atexit@plt+0x844c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #124 @ 0x7c │ │ │ │ + cmpeq lr, #108 @ 0x6c │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq lr, #80 @ 0x50 │ │ │ │ - movteq r2, #1928 @ 0x788 │ │ │ │ + cmpeq lr, #64 @ 0x40 │ │ │ │ + movteq r2, #1912 @ 0x778 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856e34 <__cxa_atexit@plt+0x844e84> │ │ │ │ + bcc 856e44 <__cxa_atexit@plt+0x844e94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 856e2c <__cxa_atexit@plt+0x844e7c> │ │ │ │ + bhi 856e3c <__cxa_atexit@plt+0x844e8c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2167641,15 +2167645,15 @@ │ │ │ │ ldr r2, [r7, #99] @ 0x63 │ │ │ │ ldr r3, [r7, #103] @ 0x67 │ │ │ │ ldr r1, [r7, #107] @ 0x6b │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #111] @ 0x6f │ │ │ │ ldr r0, [r7, #115] @ 0x73 │ │ │ │ str r9, [r6, #-128] @ 0xffffff80 │ │ │ │ - ldr r9, [pc, #276] @ 856e40 <__cxa_atexit@plt+0x844e90> │ │ │ │ + ldr r9, [pc, #276] @ 856e50 <__cxa_atexit@plt+0x844ea0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #-140] @ 0xffffff74 │ │ │ │ str r0, [r6, #-4] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ @@ -2167670,15 +2167674,15 @@ │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ - ldr r4, [pc, #164] @ 856e44 <__cxa_atexit@plt+0x844e94> │ │ │ │ + ldr r4, [pc, #164] @ 856e54 <__cxa_atexit@plt+0x844ea4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2167699,114 +2167703,114 @@ │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r6, #-124] @ 0xffffff84 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [r6, #-136] @ 0xffffff78 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 856e48 <__cxa_atexit@plt+0x844e98> │ │ │ │ + ldr r4, [pc, #52] @ 856e58 <__cxa_atexit@plt+0x844ea8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmpeq lr, #80, 28 @ 0x500 │ │ │ │ - movteq r1, #2664 @ 0xa68 │ │ │ │ + cmpeq lr, #64, 28 @ 0x400 │ │ │ │ + movteq r1, #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856e88 <__cxa_atexit@plt+0x844ed8> │ │ │ │ - ldr r3, [pc, #36] @ 856e90 <__cxa_atexit@plt+0x844ee0> │ │ │ │ + bcc 856e98 <__cxa_atexit@plt+0x844ee8> │ │ │ │ + ldr r3, [pc, #36] @ 856ea0 <__cxa_atexit@plt+0x844ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 856e94 <__cxa_atexit@plt+0x844ee4> │ │ │ │ + ldr r7, [pc, #16] @ 856ea4 <__cxa_atexit@plt+0x844ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #208, 26 @ 0x3400 │ │ │ │ - cmppeq lr, #32, 20 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ + cmpeq lr, #192, 26 @ 0x3000 │ │ │ │ + cmppeq lr, #16, 20 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856ec4 <__cxa_atexit@plt+0x844f14> │ │ │ │ - ldr r3, [pc, #24] @ 856ecc <__cxa_atexit@plt+0x844f1c> │ │ │ │ + bcc 856ed4 <__cxa_atexit@plt+0x844f24> │ │ │ │ + ldr r3, [pc, #24] @ 856edc <__cxa_atexit@plt+0x844f2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 26 @ 0x2200 │ │ │ │ - movteq r1, #2544 @ 0x9f0 │ │ │ │ + cmpeq lr, #120, 26 @ 0x1e00 │ │ │ │ + movteq r1, #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 856f54 <__cxa_atexit@plt+0x844fa4> │ │ │ │ + bcc 856f64 <__cxa_atexit@plt+0x844fb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 856f4c <__cxa_atexit@plt+0x844f9c> │ │ │ │ - ldr r3, [pc, #92] @ 856f5c <__cxa_atexit@plt+0x844fac> │ │ │ │ + bhi 856f5c <__cxa_atexit@plt+0x844fac> │ │ │ │ + ldr r3, [pc, #92] @ 856f6c <__cxa_atexit@plt+0x844fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 856f60 <__cxa_atexit@plt+0x844fb0> │ │ │ │ + ldr r2, [pc, #88] @ 856f70 <__cxa_atexit@plt+0x844fc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 856f64 <__cxa_atexit@plt+0x844fb4> │ │ │ │ + ldr r0, [pc, #64] @ 856f74 <__cxa_atexit@plt+0x844fc4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 856f68 <__cxa_atexit@plt+0x844fb8> │ │ │ │ + ldr r7, [pc, #32] @ 856f78 <__cxa_atexit@plt+0x844fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #52, 26 @ 0xd00 │ │ │ │ + cmpeq lr, #36, 26 @ 0x900 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq lr, #8, 26 @ 0x200 │ │ │ │ - movteq r2, #1104 @ 0x450 │ │ │ │ + cmpeq lr, #248, 24 @ 0xf800 │ │ │ │ + movteq r2, #1088 @ 0x440 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857168 <__cxa_atexit@plt+0x8451b8> │ │ │ │ + bcc 857178 <__cxa_atexit@plt+0x8451c8> │ │ │ │ ldr r3, [r2, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857160 <__cxa_atexit@plt+0x8451b0> │ │ │ │ + bhi 857170 <__cxa_atexit@plt+0x8451c0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -2167849,15 +2167853,15 @@ │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #99] @ 0x63 │ │ │ │ ldr r1, [r7, #103] @ 0x67 │ │ │ │ ldr r0, [r7, #107] @ 0x6b │ │ │ │ ldr r2, [r7, #111] @ 0x6f │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - ldr fp, [pc, #264] @ 857174 <__cxa_atexit@plt+0x8451c4> │ │ │ │ + ldr fp, [pc, #264] @ 857184 <__cxa_atexit@plt+0x8451d4> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-136] @ 0xffffff78 │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ sub r8, r6, #40 @ 0x28 │ │ │ │ stm r8, {r3, r4, lr} │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -2167889,156 +2167893,156 @@ │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ - ldr r4, [pc, #108] @ 857178 <__cxa_atexit@plt+0x8451c8> │ │ │ │ + ldr r4, [pc, #108] @ 857188 <__cxa_atexit@plt+0x8451d8> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r6, #-124] @ 0xffffff84 │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 85717c <__cxa_atexit@plt+0x8451cc> │ │ │ │ + ldr r4, [pc, #52] @ 85718c <__cxa_atexit@plt+0x8451dc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #135 @ 0x87 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r2, #828] @ 0x33c │ │ │ │ ldr r0, [r2, #-8] │ │ │ │ mov r4, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmpeq lr, #28, 22 @ 0x7000 │ │ │ │ - teqpeq pc, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ + cmpeq lr, #12, 22 @ 0x3000 │ │ │ │ + teqpeq pc, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8571b8 <__cxa_atexit@plt+0x845208> │ │ │ │ - ldr r3, [pc, #32] @ 8571c0 <__cxa_atexit@plt+0x845210> │ │ │ │ + bcc 8571c8 <__cxa_atexit@plt+0x845218> │ │ │ │ + ldr r3, [pc, #32] @ 8571d0 <__cxa_atexit@plt+0x845220> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8571c4 <__cxa_atexit@plt+0x845214> │ │ │ │ + ldr r7, [pc, #16] @ 8571d4 <__cxa_atexit@plt+0x845224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq lr, #240, 18 @ 0x3c0000 │ │ │ │ - movteq r1, #1740 @ 0x6cc │ │ │ │ + cmpeq lr, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ + movteq r1, #1724 @ 0x6bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85722c <__cxa_atexit@plt+0x84527c> │ │ │ │ + bcc 85723c <__cxa_atexit@plt+0x84528c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857224 <__cxa_atexit@plt+0x845274> │ │ │ │ - ldr r3, [pc, #60] @ 857234 <__cxa_atexit@plt+0x845284> │ │ │ │ + bhi 857234 <__cxa_atexit@plt+0x845284> │ │ │ │ + ldr r3, [pc, #60] @ 857244 <__cxa_atexit@plt+0x845294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 857238 <__cxa_atexit@plt+0x845288> │ │ │ │ + ldr r3, [pc, #44] @ 857248 <__cxa_atexit@plt+0x845298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85723c <__cxa_atexit@plt+0x84528c> │ │ │ │ + ldr r7, [pc, #28] @ 85724c <__cxa_atexit@plt+0x84529c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 20 @ 0x44000 │ │ │ │ + cmpeq lr, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmppeq lr, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ + cmppeq lr, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85726c <__cxa_atexit@plt+0x8452bc> │ │ │ │ - ldr r3, [pc, #24] @ 857274 <__cxa_atexit@plt+0x8452c4> │ │ │ │ + bcc 85727c <__cxa_atexit@plt+0x8452cc> │ │ │ │ + ldr r3, [pc, #24] @ 857284 <__cxa_atexit@plt+0x8452d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ - movteq r1, #1580 @ 0x62c │ │ │ │ + cmpeq lr, #208, 18 @ 0x340000 │ │ │ │ + movteq r1, #1564 @ 0x61c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8572f4 <__cxa_atexit@plt+0x845344> │ │ │ │ + bcc 857304 <__cxa_atexit@plt+0x845354> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8572ec <__cxa_atexit@plt+0x84533c> │ │ │ │ - ldr r3, [pc, #84] @ 8572fc <__cxa_atexit@plt+0x84534c> │ │ │ │ + bhi 8572fc <__cxa_atexit@plt+0x84534c> │ │ │ │ + ldr r3, [pc, #84] @ 85730c <__cxa_atexit@plt+0x84535c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 857300 <__cxa_atexit@plt+0x845350> │ │ │ │ + ldr r2, [pc, #80] @ 857310 <__cxa_atexit@plt+0x845360> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 857304 <__cxa_atexit@plt+0x845354> │ │ │ │ + ldr r1, [pc, #60] @ 857314 <__cxa_atexit@plt+0x845364> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 857308 <__cxa_atexit@plt+0x845358> │ │ │ │ + ldr r7, [pc, #32] @ 857318 <__cxa_atexit@plt+0x845368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #140, 18 @ 0x230000 │ │ │ │ + cmpeq lr, #124, 18 @ 0x1f0000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq lr, #104, 18 @ 0x1a0000 │ │ │ │ - movteq r2, #192 @ 0xc0 │ │ │ │ + cmpeq lr, #88, 18 @ 0x160000 │ │ │ │ + movteq r2, #176 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8574fc <__cxa_atexit@plt+0x84554c> │ │ │ │ + bcc 85750c <__cxa_atexit@plt+0x84555c> │ │ │ │ ldr r3, [r1, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8574f4 <__cxa_atexit@plt+0x845544> │ │ │ │ + bhi 857504 <__cxa_atexit@plt+0x845554> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -2168079,15 +2168083,15 @@ │ │ │ │ ldr r4, [r7, #63] @ 0x3f │ │ │ │ ldr r0, [r7, #99] @ 0x63 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #103] @ 0x67 │ │ │ │ ldr r1, [r7, #107] @ 0x6b │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - ldr fp, [pc, #260] @ 857508 <__cxa_atexit@plt+0x845558> │ │ │ │ + ldr fp, [pc, #260] @ 857518 <__cxa_atexit@plt+0x845568> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-128] @ 0xffffff80 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ @@ -2168119,287 +2168123,287 @@ │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr r4, [pc, #104] @ 85750c <__cxa_atexit@plt+0x84555c> │ │ │ │ + ldr r4, [pc, #104] @ 85751c <__cxa_atexit@plt+0x84556c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #-124] @ 0xffffff84 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 857510 <__cxa_atexit@plt+0x845560> │ │ │ │ + ldr r4, [pc, #52] @ 857520 <__cxa_atexit@plt+0x845570> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #127 @ 0x7f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r1, #828] @ 0x33c │ │ │ │ ldr r0, [r1, #-8] │ │ │ │ mov r4, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmpeq lr, #136, 14 @ 0x2200000 │ │ │ │ - teqpeq pc, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ + cmpeq lr, #120, 14 @ 0x1e00000 │ │ │ │ + teqpeq pc, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85754c <__cxa_atexit@plt+0x84559c> │ │ │ │ - ldr r3, [pc, #32] @ 857554 <__cxa_atexit@plt+0x8455a4> │ │ │ │ + bcc 85755c <__cxa_atexit@plt+0x8455ac> │ │ │ │ + ldr r3, [pc, #32] @ 857564 <__cxa_atexit@plt+0x8455b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 857558 <__cxa_atexit@plt+0x8455a8> │ │ │ │ + ldr r7, [pc, #16] @ 857568 <__cxa_atexit@plt+0x8455b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 14 @ 0x200000 │ │ │ │ - cmpeq lr, #64 @ 0x40 │ │ │ │ - teqpeq pc, #0, 4 @ p-variant is OBSOLETE │ │ │ │ + cmpeq lr, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq lr, #48 @ 0x30 │ │ │ │ + teqpeq pc, #240, 2 @ p-variant is OBSOLETE @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857594 <__cxa_atexit@plt+0x8455e4> │ │ │ │ - ldr r3, [pc, #32] @ 85759c <__cxa_atexit@plt+0x8455ec> │ │ │ │ + bcc 8575a4 <__cxa_atexit@plt+0x8455f4> │ │ │ │ + ldr r3, [pc, #32] @ 8575ac <__cxa_atexit@plt+0x8455fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8575a0 <__cxa_atexit@plt+0x8455f0> │ │ │ │ + ldr r7, [pc, #16] @ 8575b0 <__cxa_atexit@plt+0x845600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq lr, #20, 12 @ 0x1400000 │ │ │ │ - teqpeq pc, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ + cmpeq lr, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq lr, #4, 12 @ 0x400000 │ │ │ │ + teqpeq pc, #168, 2 @ p-variant is OBSOLETE @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8575dc <__cxa_atexit@plt+0x84562c> │ │ │ │ - ldr r3, [pc, #32] @ 8575e4 <__cxa_atexit@plt+0x845634> │ │ │ │ + bcc 8575ec <__cxa_atexit@plt+0x84563c> │ │ │ │ + ldr r3, [pc, #32] @ 8575f4 <__cxa_atexit@plt+0x845644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8575e8 <__cxa_atexit@plt+0x845638> │ │ │ │ + ldr r7, [pc, #16] @ 8575f8 <__cxa_atexit@plt+0x845648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #120, 12 @ 0x7800000 │ │ │ │ - cmpeq lr, #204, 10 @ 0x33000000 │ │ │ │ - teqpeq pc, #132, 4 @ p-variant is OBSOLETE @ 0x40000008 │ │ │ │ + cmpeq lr, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq lr, #188, 10 @ 0x2f000000 │ │ │ │ + teqpeq pc, #116, 4 @ p-variant is OBSOLETE @ 0x40000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857640 <__cxa_atexit@plt+0x845690> │ │ │ │ - ldr r3, [pc, #56] @ 857648 <__cxa_atexit@plt+0x845698> │ │ │ │ + bcc 857650 <__cxa_atexit@plt+0x8456a0> │ │ │ │ + ldr r3, [pc, #56] @ 857658 <__cxa_atexit@plt+0x8456a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 857634 <__cxa_atexit@plt+0x845684> │ │ │ │ + beq 857644 <__cxa_atexit@plt+0x845694> │ │ │ │ mov r7, r8 │ │ │ │ - b 857658 <__cxa_atexit@plt+0x8456a8> │ │ │ │ + b 857668 <__cxa_atexit@plt+0x8456b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqpeq pc, #40, 4 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ + teqpeq pc, #24, 4 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8576a8 <__cxa_atexit@plt+0x8456f8> │ │ │ │ + bhi 8576b8 <__cxa_atexit@plt+0x845708> │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [pc, #64] @ 8576b4 <__cxa_atexit@plt+0x845704> │ │ │ │ + ldr r2, [pc, #64] @ 8576c4 <__cxa_atexit@plt+0x845714> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 8576b8 <__cxa_atexit@plt+0x845708> │ │ │ │ + ldr r1, [pc, #56] @ 8576c8 <__cxa_atexit@plt+0x845718> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r1, [sl, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 8576bc <__cxa_atexit@plt+0x84570c> │ │ │ │ + ldr r7, [pc, #24] @ 8576cc <__cxa_atexit@plt+0x84571c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq lr, #152, 22 @ 0x26000 │ │ │ │ - movteq r1, #412 @ 0x19c │ │ │ │ + cmpeq lr, #136, 22 @ 0x22000 │ │ │ │ + movteq r1, #396 @ 0x18c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857730 <__cxa_atexit@plt+0x845780> │ │ │ │ + bcc 857740 <__cxa_atexit@plt+0x845790> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857728 <__cxa_atexit@plt+0x845778> │ │ │ │ - ldr r3, [pc, #72] @ 857738 <__cxa_atexit@plt+0x845788> │ │ │ │ + bhi 857738 <__cxa_atexit@plt+0x845788> │ │ │ │ + ldr r3, [pc, #72] @ 857748 <__cxa_atexit@plt+0x845798> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 85773c <__cxa_atexit@plt+0x84578c> │ │ │ │ + ldr r2, [pc, #68] @ 85774c <__cxa_atexit@plt+0x84579c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 857740 <__cxa_atexit@plt+0x845790> │ │ │ │ + ldr r7, [pc, #36] @ 857750 <__cxa_atexit@plt+0x8457a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 857744 <__cxa_atexit@plt+0x845794> │ │ │ │ + ldr r8, [pc, #32] @ 857754 <__cxa_atexit@plt+0x8457a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq lr, #68, 10 @ 0x11000000 │ │ │ │ - cmpeq lr, #224, 28 @ 0xe00 │ │ │ │ - cmpeq lr, #160, 10 @ 0x28000000 │ │ │ │ - movteq r1, #296 @ 0x128 │ │ │ │ + cmpeq lr, #52, 10 @ 0xd000000 │ │ │ │ + cmpeq lr, #208, 28 @ 0xd00 │ │ │ │ + cmpeq lr, #144, 10 @ 0x24000000 │ │ │ │ + movteq r1, #280 @ 0x118 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8577c4 <__cxa_atexit@plt+0x845814> │ │ │ │ + bcc 8577d4 <__cxa_atexit@plt+0x845824> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8577bc <__cxa_atexit@plt+0x84580c> │ │ │ │ - ldr r3, [pc, #84] @ 8577cc <__cxa_atexit@plt+0x84581c> │ │ │ │ + bhi 8577cc <__cxa_atexit@plt+0x84581c> │ │ │ │ + ldr r3, [pc, #84] @ 8577dc <__cxa_atexit@plt+0x84582c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8577d0 <__cxa_atexit@plt+0x845820> │ │ │ │ + ldr r2, [pc, #80] @ 8577e0 <__cxa_atexit@plt+0x845830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8577d4 <__cxa_atexit@plt+0x845824> │ │ │ │ + ldr r1, [pc, #60] @ 8577e4 <__cxa_atexit@plt+0x845834> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8577d8 <__cxa_atexit@plt+0x845828> │ │ │ │ + ldr r7, [pc, #32] @ 8577e8 <__cxa_atexit@plt+0x845838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq lr, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq lr, #172, 8 @ 0xac000000 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - cmpeq lr, #220, 10 @ 0x37000000 │ │ │ │ + cmpeq lr, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857808 <__cxa_atexit@plt+0x845858> │ │ │ │ - ldr r3, [pc, #24] @ 857810 <__cxa_atexit@plt+0x845860> │ │ │ │ + bcc 857818 <__cxa_atexit@plt+0x845868> │ │ │ │ + ldr r3, [pc, #24] @ 857820 <__cxa_atexit@plt+0x845870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 8 @ 0x44000000 │ │ │ │ - movteq r1, #112 @ 0x70 │ │ │ │ + cmpeq lr, #52, 8 @ 0x34000000 │ │ │ │ + movteq r1, #96 @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857898 <__cxa_atexit@plt+0x8458e8> │ │ │ │ + bcc 8578a8 <__cxa_atexit@plt+0x8458f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857890 <__cxa_atexit@plt+0x8458e0> │ │ │ │ - ldr r3, [pc, #92] @ 8578a0 <__cxa_atexit@plt+0x8458f0> │ │ │ │ + bhi 8578a0 <__cxa_atexit@plt+0x8458f0> │ │ │ │ + ldr r3, [pc, #92] @ 8578b0 <__cxa_atexit@plt+0x845900> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8578a4 <__cxa_atexit@plt+0x8458f4> │ │ │ │ + ldr r2, [pc, #88] @ 8578b4 <__cxa_atexit@plt+0x845904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8578a8 <__cxa_atexit@plt+0x8458f8> │ │ │ │ + ldr r0, [pc, #64] @ 8578b8 <__cxa_atexit@plt+0x845908> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8578ac <__cxa_atexit@plt+0x8458fc> │ │ │ │ + ldr r7, [pc, #32] @ 8578bc <__cxa_atexit@plt+0x84590c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #240, 6 @ 0xc0000003 │ │ │ │ + cmpeq lr, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq lr, #196, 6 @ 0x10000003 │ │ │ │ - movteq r1, #2860 @ 0xb2c │ │ │ │ + cmpeq lr, #180, 6 @ 0xd0000002 │ │ │ │ + movteq r1, #2844 @ 0xb1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857a90 <__cxa_atexit@plt+0x845ae0> │ │ │ │ + bcc 857aa0 <__cxa_atexit@plt+0x845af0> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857a88 <__cxa_atexit@plt+0x845ad8> │ │ │ │ + bhi 857a98 <__cxa_atexit@plt+0x845ae8> │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -2168438,15 +2168442,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r7, #63] @ 0x3f │ │ │ │ str r1, [sp, #4] │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ ldr lr, [r7, #99] @ 0x63 │ │ │ │ ldr r1, [r7, #103] @ 0x67 │ │ │ │ str r8, [r6, #-8] │ │ │ │ - ldr ip, [pc, #252] @ 857a9c <__cxa_atexit@plt+0x845aec> │ │ │ │ + ldr ip, [pc, #252] @ 857aac <__cxa_atexit@plt+0x845afc> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-128] @ 0xffffff80 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ stmda r6, {r0, lr} │ │ │ │ @@ -2168462,15 +2168466,15 @@ │ │ │ │ str fp, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr r4, [pc, #160] @ 857aa0 <__cxa_atexit@plt+0x845af0> │ │ │ │ + ldr r4, [pc, #160] @ 857ab0 <__cxa_atexit@plt+0x845b00> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ str r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2168490,180 +2168494,180 @@ │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-124] @ 0xffffff84 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #52] @ 857aa4 <__cxa_atexit@plt+0x845af4> │ │ │ │ + ldr r4, [pc, #52] @ 857ab4 <__cxa_atexit@plt+0x845b04> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #127 @ 0x7f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - cmpeq lr, #244, 2 @ 0x3d │ │ │ │ - teqeq pc, #192, 24 @ 0xc000 │ │ │ │ + cmpeq lr, #228, 2 @ 0x39 │ │ │ │ + teqeq pc, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857ae4 <__cxa_atexit@plt+0x845b34> │ │ │ │ - ldr r3, [pc, #36] @ 857aec <__cxa_atexit@plt+0x845b3c> │ │ │ │ + bcc 857af4 <__cxa_atexit@plt+0x845b44> │ │ │ │ + ldr r3, [pc, #36] @ 857afc <__cxa_atexit@plt+0x845b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 857af0 <__cxa_atexit@plt+0x845b40> │ │ │ │ + ldr r7, [pc, #24] @ 857b00 <__cxa_atexit@plt+0x845b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 857af4 <__cxa_atexit@plt+0x845b44> │ │ │ │ + ldr r8, [pc, #20] @ 857b04 <__cxa_atexit@plt+0x845b54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #116, 2 │ │ │ │ - cmpeq lr, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq lr, #100, 2 │ │ │ │ cmpeq lr, #12, 16 @ 0xc0000 │ │ │ │ - teqeq pc, #100, 24 @ 0x6400 │ │ │ │ + cmpeq lr, #252, 14 @ 0x3f00000 │ │ │ │ + teqeq pc, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857b30 <__cxa_atexit@plt+0x845b80> │ │ │ │ - ldr r3, [pc, #32] @ 857b38 <__cxa_atexit@plt+0x845b88> │ │ │ │ + bcc 857b40 <__cxa_atexit@plt+0x845b90> │ │ │ │ + ldr r3, [pc, #32] @ 857b48 <__cxa_atexit@plt+0x845b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 857b3c <__cxa_atexit@plt+0x845b8c> │ │ │ │ + ldr r7, [pc, #16] @ 857b4c <__cxa_atexit@plt+0x845b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #36, 2 │ │ │ │ - cmpeq lr, #120 @ 0x78 │ │ │ │ + cmpeq lr, #20, 2 │ │ │ │ + cmpeq lr, #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq pc, #32, 24 @ 0x2000 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857be8 <__cxa_atexit@plt+0x845c38> │ │ │ │ + bcc 857bf8 <__cxa_atexit@plt+0x845c48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857be0 <__cxa_atexit@plt+0x845c30> │ │ │ │ - ldr r3, [pc, #104] @ 857bf0 <__cxa_atexit@plt+0x845c40> │ │ │ │ + bhi 857bf0 <__cxa_atexit@plt+0x845c40> │ │ │ │ + ldr r3, [pc, #104] @ 857c00 <__cxa_atexit@plt+0x845c50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 857bf4 <__cxa_atexit@plt+0x845c44> │ │ │ │ + ldr r2, [pc, #100] @ 857c04 <__cxa_atexit@plt+0x845c54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 857bf8 <__cxa_atexit@plt+0x845c48> │ │ │ │ + ldr r1, [pc, #96] @ 857c08 <__cxa_atexit@plt+0x845c58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 857bfc <__cxa_atexit@plt+0x845c4c> │ │ │ │ + ldr r0, [pc, #92] @ 857c0c <__cxa_atexit@plt+0x845c5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 857c00 <__cxa_atexit@plt+0x845c50> │ │ │ │ + ldr r7, [pc, #44] @ 857c10 <__cxa_atexit@plt+0x845c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 857c04 <__cxa_atexit@plt+0x845c54> │ │ │ │ + ldr r9, [pc, #40] @ 857c14 <__cxa_atexit@plt+0x845c64> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq lr, #156 @ 0x9c │ │ │ │ - cmpeq lr, #192, 2 @ 0x30 │ │ │ │ - cmpeq lr, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq lr, #140 @ 0x8c │ │ │ │ + cmpeq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq lr, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857c34 <__cxa_atexit@plt+0x845c84> │ │ │ │ - ldr r3, [pc, #24] @ 857c3c <__cxa_atexit@plt+0x845c8c> │ │ │ │ + bcc 857c44 <__cxa_atexit@plt+0x845c94> │ │ │ │ + ldr r3, [pc, #24] @ 857c4c <__cxa_atexit@plt+0x845c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #24 │ │ │ │ - teqeq pc, #80, 22 @ 0x14000 │ │ │ │ + cmpeq lr, #8 │ │ │ │ + teqeq pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857cbc <__cxa_atexit@plt+0x845d0c> │ │ │ │ + bcc 857ccc <__cxa_atexit@plt+0x845d1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857cb4 <__cxa_atexit@plt+0x845d04> │ │ │ │ - ldr r3, [pc, #84] @ 857cc4 <__cxa_atexit@plt+0x845d14> │ │ │ │ + bhi 857cc4 <__cxa_atexit@plt+0x845d14> │ │ │ │ + ldr r3, [pc, #84] @ 857cd4 <__cxa_atexit@plt+0x845d24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 857cc8 <__cxa_atexit@plt+0x845d18> │ │ │ │ + ldr r2, [pc, #80] @ 857cd8 <__cxa_atexit@plt+0x845d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 857ccc <__cxa_atexit@plt+0x845d1c> │ │ │ │ + ldr r1, [pc, #60] @ 857cdc <__cxa_atexit@plt+0x845d2c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 857cd0 <__cxa_atexit@plt+0x845d20> │ │ │ │ + ldr r7, [pc, #32] @ 857ce0 <__cxa_atexit@plt+0x845d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + cmpeq lr, #180, 30 @ 0x2d0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq lr, #160, 30 @ 0x280 │ │ │ │ - movteq r1, #1800 @ 0x708 │ │ │ │ + cmpeq lr, #144, 30 @ 0x240 │ │ │ │ + movteq r1, #1784 @ 0x6f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857ea0 <__cxa_atexit@plt+0x845ef0> │ │ │ │ + bcc 857eb0 <__cxa_atexit@plt+0x845f00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857e98 <__cxa_atexit@plt+0x845ee8> │ │ │ │ + bhi 857ea8 <__cxa_atexit@plt+0x845ef8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2168700,15 +2168704,15 @@ │ │ │ │ ldr r1, [r7, #87] @ 0x57 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r7, #91] @ 0x5b │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #95] @ 0x5f │ │ │ │ ldr r1, [r7, #99] @ 0x63 │ │ │ │ str r8, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldr r4, [pc, #240] @ 857ea8 <__cxa_atexit@plt+0x845ef8> │ │ │ │ + ldr r4, [pc, #240] @ 857eb8 <__cxa_atexit@plt+0x845f08> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ stmda r6, {r2, lr} │ │ │ │ str ip, [r6, #-88] @ 0xffffffa8 │ │ │ │ @@ -2168722,15 +2168726,15 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ - ldr r4, [pc, #156] @ 857eac <__cxa_atexit@plt+0x845efc> │ │ │ │ + ldr r4, [pc, #156] @ 857ebc <__cxa_atexit@plt+0x845f0c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -2168749,111 +2168753,111 @@ │ │ │ │ str r2, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [r6, #-116] @ 0xffffff8c │ │ │ │ mov r2, r6 │ │ │ │ str r4, [r2, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 857eb0 <__cxa_atexit@plt+0x845f00> │ │ │ │ + ldr r4, [pc, #52] @ 857ec0 <__cxa_atexit@plt+0x845f10> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #119 @ 0x77 │ │ │ │ stmib r5, {r2, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmpeq lr, #232, 26 @ 0x3a00 │ │ │ │ - movteq r0, #2444 @ 0x98c │ │ │ │ + cmpeq lr, #216, 26 @ 0x3600 │ │ │ │ + movteq r0, #2428 @ 0x97c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857eec <__cxa_atexit@plt+0x845f3c> │ │ │ │ - ldr r3, [pc, #32] @ 857ef4 <__cxa_atexit@plt+0x845f44> │ │ │ │ + bcc 857efc <__cxa_atexit@plt+0x845f4c> │ │ │ │ + ldr r3, [pc, #32] @ 857f04 <__cxa_atexit@plt+0x845f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 857ef8 <__cxa_atexit@plt+0x845f48> │ │ │ │ + ldr r7, [pc, #16] @ 857f08 <__cxa_atexit@plt+0x845f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq lr, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq lr, #88, 26 @ 0x1600 │ │ │ │ + cmpeq lr, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857f28 <__cxa_atexit@plt+0x845f78> │ │ │ │ - ldr r3, [pc, #24] @ 857f30 <__cxa_atexit@plt+0x845f80> │ │ │ │ + bcc 857f38 <__cxa_atexit@plt+0x845f88> │ │ │ │ + ldr r3, [pc, #24] @ 857f40 <__cxa_atexit@plt+0x845f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #36, 26 @ 0x900 │ │ │ │ - movteq r0, #2328 @ 0x918 │ │ │ │ + cmpeq lr, #20, 26 @ 0x500 │ │ │ │ + movteq r0, #2312 @ 0x908 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 857fb0 <__cxa_atexit@plt+0x846000> │ │ │ │ + bcc 857fc0 <__cxa_atexit@plt+0x846010> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 857fa8 <__cxa_atexit@plt+0x845ff8> │ │ │ │ - ldr r3, [pc, #84] @ 857fb8 <__cxa_atexit@plt+0x846008> │ │ │ │ + bhi 857fb8 <__cxa_atexit@plt+0x846008> │ │ │ │ + ldr r3, [pc, #84] @ 857fc8 <__cxa_atexit@plt+0x846018> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 857fbc <__cxa_atexit@plt+0x84600c> │ │ │ │ + ldr r2, [pc, #80] @ 857fcc <__cxa_atexit@plt+0x84601c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 857fc0 <__cxa_atexit@plt+0x846010> │ │ │ │ + ldr r1, [pc, #60] @ 857fd0 <__cxa_atexit@plt+0x846020> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 857fc4 <__cxa_atexit@plt+0x846014> │ │ │ │ + ldr r7, [pc, #32] @ 857fd4 <__cxa_atexit@plt+0x846024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #208, 24 @ 0xd000 │ │ │ │ + cmpeq lr, #192, 24 @ 0xc000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #172, 24 @ 0xac00 │ │ │ │ - movteq r1, #1060 @ 0x424 │ │ │ │ + cmpeq lr, #156, 24 @ 0x9c00 │ │ │ │ + movteq r1, #1044 @ 0x414 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85818c <__cxa_atexit@plt+0x8461dc> │ │ │ │ + bcc 85819c <__cxa_atexit@plt+0x8461ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858184 <__cxa_atexit@plt+0x8461d4> │ │ │ │ + bhi 858194 <__cxa_atexit@plt+0x8461e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str fp, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -2168888,15 +2168892,15 @@ │ │ │ │ ldr r3, [r7, #79] @ 0x4f │ │ │ │ ldr r2, [r7, #83] @ 0x53 │ │ │ │ ldr r1, [r7, #87] @ 0x57 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ ldr r0, [r7, #95] @ 0x5f │ │ │ │ str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr ip, [pc, #240] @ 858198 <__cxa_atexit@plt+0x8461e8> │ │ │ │ + ldr ip, [pc, #240] @ 8581a8 <__cxa_atexit@plt+0x8461f8> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-116] @ 0xffffff8c │ │ │ │ str lr, [r6, #-4] │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ @@ -2168922,78 +2168926,78 @@ │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ - ldr r4, [pc, #108] @ 85819c <__cxa_atexit@plt+0x8461ec> │ │ │ │ + ldr r4, [pc, #108] @ 8581ac <__cxa_atexit@plt+0x8461fc> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [r6] │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [r6, #-104] @ 0xffffff98 │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-112] @ 0xffffff90 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #56] @ 8581a0 <__cxa_atexit@plt+0x8461f0> │ │ │ │ + ldr r4, [pc, #56] @ 8581b0 <__cxa_atexit@plt+0x846200> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #115 @ 0x73 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - cmpeq lr, #252, 20 @ 0xfc000 │ │ │ │ - teqeq pc, #96, 16 @ 0x600000 │ │ │ │ + cmpeq lr, #236, 20 @ 0xec000 │ │ │ │ + teqeq pc, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8581e8 <__cxa_atexit@plt+0x846238> │ │ │ │ - ldr r3, [pc, #44] @ 8581f0 <__cxa_atexit@plt+0x846240> │ │ │ │ + bcc 8581f8 <__cxa_atexit@plt+0x846248> │ │ │ │ + ldr r3, [pc, #44] @ 858200 <__cxa_atexit@plt+0x846250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8581f4 <__cxa_atexit@plt+0x846244> │ │ │ │ + ldr r3, [pc, #36] @ 858204 <__cxa_atexit@plt+0x846254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8581f8 <__cxa_atexit@plt+0x846248> │ │ │ │ + ldr r3, [pc, #24] @ 858208 <__cxa_atexit@plt+0x846258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #120, 20 @ 0x78000 │ │ │ │ - cmpeq lr, #112, 20 @ 0x70000 │ │ │ │ - cmpeq lr, #12 │ │ │ │ - movteq r1, #512 @ 0x200 │ │ │ │ + cmpeq lr, #104, 20 @ 0x68000 │ │ │ │ + cmpeq lr, #96, 20 @ 0x60000 │ │ │ │ + cmpeq lr, #252, 30 @ 0x3f0 │ │ │ │ + movteq r1, #496 @ 0x1f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8583a0 <__cxa_atexit@plt+0x8463f0> │ │ │ │ + bcc 8583b0 <__cxa_atexit@plt+0x846400> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858398 <__cxa_atexit@plt+0x8463e8> │ │ │ │ + bhi 8583a8 <__cxa_atexit@plt+0x8463f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2169025,15 +2169029,15 @@ │ │ │ │ ldr r0, [r7, #79] @ 0x4f │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r7, #83] @ 0x53 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r7, #87] @ 0x57 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ - ldr ip, [pc, #220] @ 8583a8 <__cxa_atexit@plt+0x8463f8> │ │ │ │ + ldr ip, [pc, #220] @ 8583b8 <__cxa_atexit@plt+0x846408> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-108] @ 0xffffff94 │ │ │ │ str lr, [r6, #-12] │ │ │ │ str r0, [r6] │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ str fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2169043,15 +2169047,15 @@ │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #152] @ 8583ac <__cxa_atexit@plt+0x8463fc> │ │ │ │ + ldr r4, [pc, #152] @ 8583bc <__cxa_atexit@plt+0x84640c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ @@ -2169070,59 +2169074,59 @@ │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #48] @ 8583b0 <__cxa_atexit@plt+0x846400> │ │ │ │ + ldr r4, [pc, #48] @ 8583c0 <__cxa_atexit@plt+0x846410> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #107 @ 0x6b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - cmpeq lr, #228, 16 @ 0xe40000 │ │ │ │ - movteq r0, #1152 @ 0x480 │ │ │ │ + cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ + movteq r0, #1136 @ 0x470 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8583f0 <__cxa_atexit@plt+0x846440> │ │ │ │ - ldr r3, [pc, #36] @ 8583f8 <__cxa_atexit@plt+0x846448> │ │ │ │ + bcc 858400 <__cxa_atexit@plt+0x846450> │ │ │ │ + ldr r3, [pc, #36] @ 858408 <__cxa_atexit@plt+0x846458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8583fc <__cxa_atexit@plt+0x84644c> │ │ │ │ + ldr r7, [pc, #16] @ 85840c <__cxa_atexit@plt+0x84645c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #104, 16 @ 0x680000 │ │ │ │ - cmpeq lr, #192, 8 @ 0xc0000000 │ │ │ │ - movteq r1, #12 │ │ │ │ + cmpeq lr, #88, 16 @ 0x580000 │ │ │ │ + cmpeq lr, #176, 8 @ 0xb0000000 │ │ │ │ + movteq r0, #4092 @ 0xffc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85859c <__cxa_atexit@plt+0x8465ec> │ │ │ │ + bcc 8585ac <__cxa_atexit@plt+0x8465fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858594 <__cxa_atexit@plt+0x8465e4> │ │ │ │ + bhi 8585a4 <__cxa_atexit@plt+0x8465f4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2169153,30 +2169157,30 @@ │ │ │ │ ldr r4, [r7, #79] @ 0x4f │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r7, #83] @ 0x53 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r4, [r7, #87] @ 0x57 │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [pc, #216] @ 8585a4 <__cxa_atexit@plt+0x8465f4> │ │ │ │ + ldr fp, [pc, #216] @ 8585b4 <__cxa_atexit@plt+0x846604> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-108] @ 0xffffff94 │ │ │ │ str lr, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ - ldr r4, [pc, #160] @ 8585a8 <__cxa_atexit@plt+0x8465f8> │ │ │ │ + ldr r4, [pc, #160] @ 8585b8 <__cxa_atexit@plt+0x846608> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r6, #-4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r6] │ │ │ │ ldr r8, [sp] │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ @@ -2169197,60 +2169201,60 @@ │ │ │ │ str r2, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r1, [r6, #-100] @ 0xffffff9c │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 8585ac <__cxa_atexit@plt+0x8465fc> │ │ │ │ + ldr r4, [pc, #48] @ 8585bc <__cxa_atexit@plt+0x84660c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #107 @ 0x6b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmpeq lr, #232, 12 @ 0xe800000 │ │ │ │ - movteq r0, #632 @ 0x278 │ │ │ │ + cmpeq lr, #216, 12 @ 0xd800000 │ │ │ │ + movteq r0, #616 @ 0x268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8585ec <__cxa_atexit@plt+0x84663c> │ │ │ │ - ldr r3, [pc, #36] @ 8585f4 <__cxa_atexit@plt+0x846644> │ │ │ │ + bcc 8585fc <__cxa_atexit@plt+0x84664c> │ │ │ │ + ldr r3, [pc, #36] @ 858604 <__cxa_atexit@plt+0x846654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8585f8 <__cxa_atexit@plt+0x846648> │ │ │ │ + ldr r7, [pc, #16] @ 858608 <__cxa_atexit@plt+0x846658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108, 12 @ 0x6c00000 │ │ │ │ - cmpeq lr, #200, 4 @ 0x8000000c │ │ │ │ - movteq r0, #3616 @ 0xe20 │ │ │ │ + cmpeq lr, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq lr, #184, 4 @ 0x8000000b │ │ │ │ + movteq r0, #3600 @ 0xe10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858770 <__cxa_atexit@plt+0x8467c0> │ │ │ │ + bcc 858780 <__cxa_atexit@plt+0x8467d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858768 <__cxa_atexit@plt+0x8467b8> │ │ │ │ + bhi 858778 <__cxa_atexit@plt+0x8467c8> │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #19] │ │ │ │ @@ -2169278,15 +2169282,15 @@ │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ ldm r4, {r0, r1, r2, r3, r4} │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r8} │ │ │ │ - ldr r4, [pc, #188] @ 85877c <__cxa_atexit@plt+0x8467cc> │ │ │ │ + ldr r4, [pc, #188] @ 85878c <__cxa_atexit@plt+0x8467dc> │ │ │ │ add r4, pc, r4 │ │ │ │ str fp, [r6, #-4] │ │ │ │ str sl, [r6] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2169296,15 +2169300,15 @@ │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r3, [pc, #120] @ 858780 <__cxa_atexit@plt+0x8467d0> │ │ │ │ + ldr r3, [pc, #120] @ 858790 <__cxa_atexit@plt+0x8467e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ str fp, [r6, #-100] @ 0xffffff9c │ │ │ │ str sl, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -2169313,61 +2169317,61 @@ │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #56] @ 858784 <__cxa_atexit@plt+0x8467d4> │ │ │ │ + ldr r4, [pc, #56] @ 858794 <__cxa_atexit@plt+0x8467e4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #103 @ 0x67 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - cmpeq lr, #24, 10 @ 0x6000000 │ │ │ │ - teqeq pc, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq lr, #8, 10 @ 0x2000000 │ │ │ │ + teqeq pc, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8587c4 <__cxa_atexit@plt+0x846814> │ │ │ │ - ldr r3, [pc, #36] @ 8587cc <__cxa_atexit@plt+0x84681c> │ │ │ │ + bcc 8587d4 <__cxa_atexit@plt+0x846824> │ │ │ │ + ldr r3, [pc, #36] @ 8587dc <__cxa_atexit@plt+0x84682c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8587d0 <__cxa_atexit@plt+0x846820> │ │ │ │ + ldr r7, [pc, #16] @ 8587e0 <__cxa_atexit@plt+0x846830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #148, 8 @ 0x94000000 │ │ │ │ - cmpeq lr, #64 @ 0x40 │ │ │ │ - movteq r0, #3160 @ 0xc58 │ │ │ │ + cmpeq lr, #132, 8 @ 0x84000000 │ │ │ │ + cmpeq lr, #48 @ 0x30 │ │ │ │ + movteq r0, #3144 @ 0xc48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858934 <__cxa_atexit@plt+0x846984> │ │ │ │ + bcc 858944 <__cxa_atexit@plt+0x846994> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85892c <__cxa_atexit@plt+0x84697c> │ │ │ │ + bhi 85893c <__cxa_atexit@plt+0x84698c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -2169392,15 +2169396,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #59] @ 0x3b │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ ldm r4, {r0, r1, r2, r3, r4} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r0, r1, r2, r3, r4} │ │ │ │ - ldr r4, [pc, #180] @ 85893c <__cxa_atexit@plt+0x84698c> │ │ │ │ + ldr r4, [pc, #180] @ 85894c <__cxa_atexit@plt+0x84699c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r8, [r6] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2169409,15 +2169413,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #116] @ 858940 <__cxa_atexit@plt+0x846990> │ │ │ │ + ldr r3, [pc, #116] @ 858950 <__cxa_atexit@plt+0x8469a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ str r9, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r8, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -2169426,60 +2169430,60 @@ │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 858944 <__cxa_atexit@plt+0x846994> │ │ │ │ + ldr r4, [pc, #52] @ 858954 <__cxa_atexit@plt+0x8469a4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #99 @ 0x63 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - cmpeq lr, #84, 6 @ 0x50000001 │ │ │ │ - teqpeq pc, #212, 28 @ p-variant is OBSOLETE @ 0xd40 │ │ │ │ + cmpeq lr, #68, 6 @ 0x10000001 │ │ │ │ + teqpeq pc, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858984 <__cxa_atexit@plt+0x8469d4> │ │ │ │ - ldr r3, [pc, #36] @ 85898c <__cxa_atexit@plt+0x8469dc> │ │ │ │ + bcc 858994 <__cxa_atexit@plt+0x8469e4> │ │ │ │ + ldr r3, [pc, #36] @ 85899c <__cxa_atexit@plt+0x8469ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 858990 <__cxa_atexit@plt+0x8469e0> │ │ │ │ + ldr r7, [pc, #16] @ 8589a0 <__cxa_atexit@plt+0x8469f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq lr, #52, 30 @ 0xd0 │ │ │ │ - movteq r0, #2728 @ 0xaa8 │ │ │ │ + cmpeq lr, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq lr, #36, 30 @ 0x90 │ │ │ │ + movteq r0, #2712 @ 0xa98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858af8 <__cxa_atexit@plt+0x846b48> │ │ │ │ + bcc 858b08 <__cxa_atexit@plt+0x846b58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858af0 <__cxa_atexit@plt+0x846b40> │ │ │ │ + bhi 858b00 <__cxa_atexit@plt+0x846b50> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -2169504,15 +2169508,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #59] @ 0x3b │ │ │ │ add r3, r7, #63 @ 0x3f │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [pc, #184] @ 858b00 <__cxa_atexit@plt+0x846b50> │ │ │ │ + ldr r3, [pc, #184] @ 858b10 <__cxa_atexit@plt+0x846b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r8, [r6] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2169521,15 +2169525,15 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #120] @ 858b04 <__cxa_atexit@plt+0x846b54> │ │ │ │ + ldr r4, [pc, #120] @ 858b14 <__cxa_atexit@plt+0x846b64> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r9, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r8, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #32] │ │ │ │ @@ -2169538,61 +2169542,61 @@ │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 858b08 <__cxa_atexit@plt+0x846b58> │ │ │ │ + ldr r3, [pc, #56] @ 858b18 <__cxa_atexit@plt+0x846b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #95 @ 0x5f │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmpeq lr, #148, 2 @ 0x25 │ │ │ │ - teqpeq pc, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + cmpeq lr, #132, 2 @ 0x21 │ │ │ │ + teqpeq pc, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858b48 <__cxa_atexit@plt+0x846b98> │ │ │ │ - ldr r3, [pc, #36] @ 858b50 <__cxa_atexit@plt+0x846ba0> │ │ │ │ + bcc 858b58 <__cxa_atexit@plt+0x846ba8> │ │ │ │ + ldr r3, [pc, #36] @ 858b60 <__cxa_atexit@plt+0x846bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 858b54 <__cxa_atexit@plt+0x846ba4> │ │ │ │ + ldr r7, [pc, #16] @ 858b64 <__cxa_atexit@plt+0x846bb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #16, 2 │ │ │ │ - cmpeq lr, #116, 26 @ 0x1d00 │ │ │ │ - movteq r0, #2292 @ 0x8f4 │ │ │ │ + cmpeq lr, #0, 2 │ │ │ │ + cmpeq lr, #100, 26 @ 0x1900 │ │ │ │ + movteq r0, #2276 @ 0x8e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858cb8 <__cxa_atexit@plt+0x846d08> │ │ │ │ + bcc 858cc8 <__cxa_atexit@plt+0x846d18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858cb0 <__cxa_atexit@plt+0x846d00> │ │ │ │ + bhi 858cc0 <__cxa_atexit@plt+0x846d10> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ @@ -2169618,30 +2169622,30 @@ │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ ldr r0, [r7, #67] @ 0x43 │ │ │ │ ldr r1, [r7, #71] @ 0x47 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r1, [pc, #176] @ 858cc0 <__cxa_atexit@plt+0x846d10> │ │ │ │ + ldr r1, [pc, #176] @ 858cd0 <__cxa_atexit@plt+0x846d20> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #120] @ 858cc4 <__cxa_atexit@plt+0x846d14> │ │ │ │ + ldr r4, [pc, #120] @ 858cd4 <__cxa_atexit@plt+0x846d24> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -2169650,111 +2169654,111 @@ │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 858cc8 <__cxa_atexit@plt+0x846d18> │ │ │ │ + ldr r3, [pc, #56] @ 858cd8 <__cxa_atexit@plt+0x846d28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #91 @ 0x5b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - cmpeq lr, #212, 30 @ 0x350 │ │ │ │ - teqpeq pc, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ + cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + teqpeq pc, #24, 22 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858d04 <__cxa_atexit@plt+0x846d54> │ │ │ │ - ldr r3, [pc, #32] @ 858d0c <__cxa_atexit@plt+0x846d5c> │ │ │ │ + bcc 858d14 <__cxa_atexit@plt+0x846d64> │ │ │ │ + ldr r3, [pc, #32] @ 858d1c <__cxa_atexit@plt+0x846d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 858d10 <__cxa_atexit@plt+0x846d60> │ │ │ │ + ldr r7, [pc, #16] @ 858d20 <__cxa_atexit@plt+0x846d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #80, 30 @ 0x140 │ │ │ │ - cmpeq lr, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq lr, #64, 30 @ 0x100 │ │ │ │ + cmpeq lr, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858d40 <__cxa_atexit@plt+0x846d90> │ │ │ │ - ldr r3, [pc, #24] @ 858d48 <__cxa_atexit@plt+0x846d98> │ │ │ │ + bcc 858d50 <__cxa_atexit@plt+0x846da0> │ │ │ │ + ldr r3, [pc, #24] @ 858d58 <__cxa_atexit@plt+0x846da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #12, 30 @ 0x30 │ │ │ │ - teqpeq pc, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ + cmpeq lr, #252, 28 @ 0xfc0 │ │ │ │ + teqpeq pc, #164, 20 @ p-variant is OBSOLETE @ 0xa4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858dc8 <__cxa_atexit@plt+0x846e18> │ │ │ │ + bcc 858dd8 <__cxa_atexit@plt+0x846e28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858dc0 <__cxa_atexit@plt+0x846e10> │ │ │ │ - ldr r3, [pc, #84] @ 858dd0 <__cxa_atexit@plt+0x846e20> │ │ │ │ + bhi 858dd0 <__cxa_atexit@plt+0x846e20> │ │ │ │ + ldr r3, [pc, #84] @ 858de0 <__cxa_atexit@plt+0x846e30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 858dd4 <__cxa_atexit@plt+0x846e24> │ │ │ │ + ldr r2, [pc, #80] @ 858de4 <__cxa_atexit@plt+0x846e34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 858dd8 <__cxa_atexit@plt+0x846e28> │ │ │ │ + ldr r1, [pc, #60] @ 858de8 <__cxa_atexit@plt+0x846e38> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 858ddc <__cxa_atexit@plt+0x846e2c> │ │ │ │ + ldr r7, [pc, #32] @ 858dec <__cxa_atexit@plt+0x846e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #184, 28 @ 0xb80 │ │ │ │ + cmpeq lr, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #148, 28 @ 0x940 │ │ │ │ - movteq r0, #1660 @ 0x67c │ │ │ │ + cmpeq lr, #132, 28 @ 0x840 │ │ │ │ + movteq r0, #1644 @ 0x66c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858f30 <__cxa_atexit@plt+0x846f80> │ │ │ │ + bcc 858f40 <__cxa_atexit@plt+0x846f90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 858f28 <__cxa_atexit@plt+0x846f78> │ │ │ │ + bhi 858f38 <__cxa_atexit@plt+0x846f88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2169779,26 +2169783,26 @@ │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ ldr r1, [r7, #67] @ 0x43 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r1, [pc, #164] @ 858f38 <__cxa_atexit@plt+0x846f88> │ │ │ │ + ldr r1, [pc, #164] @ 858f48 <__cxa_atexit@plt+0x846f98> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r9, fp, ip} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r4, [pc, #124] @ 858f3c <__cxa_atexit@plt+0x846f8c> │ │ │ │ + ldr r4, [pc, #124] @ 858f4c <__cxa_atexit@plt+0x846f9c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ @@ -2169808,61 +2169812,61 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 858f40 <__cxa_atexit@plt+0x846f90> │ │ │ │ + ldr r3, [pc, #56] @ 858f50 <__cxa_atexit@plt+0x846fa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - cmpeq lr, #92, 26 @ 0x1700 │ │ │ │ - teqeq pc, #88 @ 0x58 │ │ │ │ + cmpeq lr, #76, 26 @ 0x1300 │ │ │ │ + teqeq pc, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 858f80 <__cxa_atexit@plt+0x846fd0> │ │ │ │ - ldr r3, [pc, #36] @ 858f88 <__cxa_atexit@plt+0x846fd8> │ │ │ │ + bcc 858f90 <__cxa_atexit@plt+0x846fe0> │ │ │ │ + ldr r3, [pc, #36] @ 858f98 <__cxa_atexit@plt+0x846fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 858f8c <__cxa_atexit@plt+0x846fdc> │ │ │ │ + ldr r7, [pc, #16] @ 858f9c <__cxa_atexit@plt+0x846fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #216, 24 @ 0xd800 │ │ │ │ - cmpeq lr, #72, 24 @ 0x4800 │ │ │ │ - movteq r0, #1260 @ 0x4ec │ │ │ │ + cmpeq lr, #200, 24 @ 0xc800 │ │ │ │ + cmpeq lr, #56, 24 @ 0x3800 │ │ │ │ + movteq r0, #1244 @ 0x4dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8590cc <__cxa_atexit@plt+0x84711c> │ │ │ │ + bcc 8590dc <__cxa_atexit@plt+0x84712c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8590c4 <__cxa_atexit@plt+0x847114> │ │ │ │ + bhi 8590d4 <__cxa_atexit@plt+0x847124> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2169880,15 +2169884,15 @@ │ │ │ │ ldr fp, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ add ip, r7, #51 @ 0x33 │ │ │ │ ldm ip, {r3, r4, ip} │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ - ldr r9, [pc, #172] @ 8590d4 <__cxa_atexit@plt+0x847124> │ │ │ │ + ldr r9, [pc, #172] @ 8590e4 <__cxa_atexit@plt+0x847134> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-72]! @ 0xffffffb8 │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r5, #68] @ 0x44 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -2169902,49 +2169906,49 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r3, [pc, #88] @ 8590d8 <__cxa_atexit@plt+0x847128> │ │ │ │ + ldr r3, [pc, #88] @ 8590e8 <__cxa_atexit@plt+0x847138> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #52] @ 8590dc <__cxa_atexit@plt+0x84712c> │ │ │ │ + ldr r7, [pc, #52] @ 8590ec <__cxa_atexit@plt+0x84713c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #44] @ 8590e0 <__cxa_atexit@plt+0x847130> │ │ │ │ + ldr r7, [pc, #44] @ 8590f0 <__cxa_atexit@plt+0x847140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r8, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffed788 │ │ │ │ - cmpeq lr, #172, 22 @ 0x2b000 │ │ │ │ - cmpeq lr, #76, 12 @ 0x4c00000 │ │ │ │ - movteq r0, #892 @ 0x37c │ │ │ │ + cmpeq lr, #156, 22 @ 0x27000 │ │ │ │ + cmpeq lr, #60, 12 @ 0x3c00000 │ │ │ │ + movteq r0, #876 @ 0x36c │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859210 <__cxa_atexit@plt+0x847260> │ │ │ │ + bhi 859220 <__cxa_atexit@plt+0x847270> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -2169963,29 +2169967,29 @@ │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr lr, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #172] @ 859220 <__cxa_atexit@plt+0x847270> │ │ │ │ + ldr r4, [pc, #172] @ 859230 <__cxa_atexit@plt+0x847280> │ │ │ │ add r4, pc, r4 │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str ip, [r6, #-16] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #120] @ 859224 <__cxa_atexit@plt+0x847274> │ │ │ │ + ldr r7, [pc, #120] @ 859234 <__cxa_atexit@plt+0x847284> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ str fp, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2169994,111 +2169998,111 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-12]! │ │ │ │ - ldr r4, [pc, #56] @ 859228 <__cxa_atexit@plt+0x847278> │ │ │ │ + ldr r4, [pc, #56] @ 859238 <__cxa_atexit@plt+0x847288> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #60]! @ 0x3c │ │ │ │ sub r4, r6, #83 @ 0x53 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - cmpeq lr, #116, 20 @ 0x74000 │ │ │ │ - teqeq pc, #208, 6 @ 0x40000003 │ │ │ │ + cmpeq lr, #100, 20 @ 0x64000 │ │ │ │ + teqeq pc, #192, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859264 <__cxa_atexit@plt+0x8472b4> │ │ │ │ - ldr r3, [pc, #32] @ 85926c <__cxa_atexit@plt+0x8472bc> │ │ │ │ + bcc 859274 <__cxa_atexit@plt+0x8472c4> │ │ │ │ + ldr r3, [pc, #32] @ 85927c <__cxa_atexit@plt+0x8472cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 859270 <__cxa_atexit@plt+0x8472c0> │ │ │ │ + ldr r7, [pc, #16] @ 859280 <__cxa_atexit@plt+0x8472d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq lr, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ + cmpeq lr, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8592a0 <__cxa_atexit@plt+0x8472f0> │ │ │ │ - ldr r3, [pc, #24] @ 8592a8 <__cxa_atexit@plt+0x8472f8> │ │ │ │ + bcc 8592b0 <__cxa_atexit@plt+0x847300> │ │ │ │ + ldr r3, [pc, #24] @ 8592b8 <__cxa_atexit@plt+0x847308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172, 18 @ 0x2b0000 │ │ │ │ - teqeq pc, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq lr, #156, 18 @ 0x270000 │ │ │ │ + teqeq pc, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859328 <__cxa_atexit@plt+0x847378> │ │ │ │ + bcc 859338 <__cxa_atexit@plt+0x847388> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859320 <__cxa_atexit@plt+0x847370> │ │ │ │ - ldr r3, [pc, #84] @ 859330 <__cxa_atexit@plt+0x847380> │ │ │ │ + bhi 859330 <__cxa_atexit@plt+0x847380> │ │ │ │ + ldr r3, [pc, #84] @ 859340 <__cxa_atexit@plt+0x847390> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 859334 <__cxa_atexit@plt+0x847384> │ │ │ │ + ldr r2, [pc, #80] @ 859344 <__cxa_atexit@plt+0x847394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 859338 <__cxa_atexit@plt+0x847388> │ │ │ │ + ldr r1, [pc, #60] @ 859348 <__cxa_atexit@plt+0x847398> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 85933c <__cxa_atexit@plt+0x84738c> │ │ │ │ + ldr r7, [pc, #32] @ 85934c <__cxa_atexit@plt+0x84739c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #88, 18 @ 0x160000 │ │ │ │ + cmpeq lr, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #52, 18 @ 0xd0000 │ │ │ │ - movteq r0, #316 @ 0x13c │ │ │ │ + cmpeq lr, #36, 18 @ 0x90000 │ │ │ │ + movteq r0, #300 @ 0x12c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859480 <__cxa_atexit@plt+0x8474d0> │ │ │ │ + bcc 859490 <__cxa_atexit@plt+0x8474e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859478 <__cxa_atexit@plt+0x8474c8> │ │ │ │ + bhi 859488 <__cxa_atexit@plt+0x8474d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -2170116,20 +2170120,20 @@ │ │ │ │ ldr r9, [r7, #43] @ 0x2b │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr fp, [r7, #51] @ 0x33 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr lr, [r7, #55] @ 0x37 │ │ │ │ ldr r0, [r7, #59] @ 0x3b │ │ │ │ ldr r1, [r7, #63] @ 0x3f │ │ │ │ - ldr r4, [pc, #176] @ 859488 <__cxa_atexit@plt+0x8474d8> │ │ │ │ + ldr r4, [pc, #176] @ 859498 <__cxa_atexit@plt+0x8474e8> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ - ldr r0, [pc, #160] @ 85948c <__cxa_atexit@plt+0x8474dc> │ │ │ │ + ldr r0, [pc, #160] @ 85949c <__cxa_atexit@plt+0x8474ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ @@ -2170148,60 +2170152,60 @@ │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 859490 <__cxa_atexit@plt+0x8474e0> │ │ │ │ + ldr r3, [pc, #56] @ 8594a0 <__cxa_atexit@plt+0x8474f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #83 @ 0x53 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r8, ip │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq lr, #12, 16 @ 0xc0000 │ │ │ │ - teqeq pc, #136, 26 @ 0x2200 │ │ │ │ + cmpeq lr, #252, 14 @ 0x3f00000 │ │ │ │ + teqeq pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8594d8 <__cxa_atexit@plt+0x847528> │ │ │ │ - ldr r3, [pc, #44] @ 8594e0 <__cxa_atexit@plt+0x847530> │ │ │ │ + bcc 8594e8 <__cxa_atexit@plt+0x847538> │ │ │ │ + ldr r3, [pc, #44] @ 8594f0 <__cxa_atexit@plt+0x847540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8594e4 <__cxa_atexit@plt+0x847534> │ │ │ │ + ldr r3, [pc, #36] @ 8594f4 <__cxa_atexit@plt+0x847544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8594e8 <__cxa_atexit@plt+0x847538> │ │ │ │ + ldr r3, [pc, #24] @ 8594f8 <__cxa_atexit@plt+0x847548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 14 @ 0x2200000 │ │ │ │ - cmpeq lr, #128, 14 @ 0x2000000 │ │ │ │ - cmpeq lr, #200 @ 0xc8 │ │ │ │ - teqpeq pc, #164, 30 @ p-variant is OBSOLETE @ 0x290 │ │ │ │ + cmpeq lr, #120, 14 @ 0x1e00000 │ │ │ │ + cmpeq lr, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq lr, #184 @ 0xb8 │ │ │ │ + teqpeq pc, #148, 30 @ p-variant is OBSOLETE @ 0x250 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8595e8 <__cxa_atexit@plt+0x847638> │ │ │ │ + bcc 8595f8 <__cxa_atexit@plt+0x847648> │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r4, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov ip, r8 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ @@ -2170216,15 +2170220,15 @@ │ │ │ │ ldr r1, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r7, #39] @ 0x27 │ │ │ │ ldr lr, [r7, #43] @ 0x2b │ │ │ │ ldr r2, [r7, #47] @ 0x2f │ │ │ │ ldr fp, [r7, #51] @ 0x33 │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ - ldr sl, [pc, #136] @ 8595f0 <__cxa_atexit@plt+0x847640> │ │ │ │ + ldr sl, [pc, #136] @ 859600 <__cxa_atexit@plt+0x847650> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r5, #-64]! @ 0xffffffc0 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r4, [r5, #48] @ 0x30 │ │ │ │ str fp, [r5, #52] @ 0x34 │ │ │ │ @@ -2170238,37 +2170242,37 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst ip, #3 │ │ │ │ - beq 8595d0 <__cxa_atexit@plt+0x847620> │ │ │ │ + beq 8595e0 <__cxa_atexit@plt+0x847630> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 859600 <__cxa_atexit@plt+0x847650> │ │ │ │ + b 859610 <__cxa_atexit@plt+0x847660> │ │ │ │ ldr r0, [ip] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - teqpeq pc, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ + teqpeq pc, #144, 28 @ p-variant is OBSOLETE @ 0x900 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859714 <__cxa_atexit@plt+0x847764> │ │ │ │ + bhi 859724 <__cxa_atexit@plt+0x847774> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2170287,15 +2170291,15 @@ │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ ldr ip, [r5, #52] @ 0x34 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r1, #35] @ 0x23 │ │ │ │ str lr, [r6] │ │ │ │ str fp, [r6, #-12] │ │ │ │ - ldr r7, [pc, #160] @ 859724 <__cxa_atexit@plt+0x847774> │ │ │ │ + ldr r7, [pc, #160] @ 859734 <__cxa_atexit@plt+0x847784> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ str lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2170312,180 +2170316,180 @@ │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #64] @ 859728 <__cxa_atexit@plt+0x847778> │ │ │ │ + ldr r4, [pc, #64] @ 859738 <__cxa_atexit@plt+0x847788> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-8]! │ │ │ │ - ldr r4, [pc, #56] @ 85972c <__cxa_atexit@plt+0x84777c> │ │ │ │ + ldr r4, [pc, #56] @ 85973c <__cxa_atexit@plt+0x84778c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #52]! @ 0x34 │ │ │ │ sub r4, r6, #75 @ 0x4b │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmpeq lr, #112, 10 @ 0x1c000000 │ │ │ │ - teqeq pc, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq lr, #96, 10 @ 0x18000000 │ │ │ │ + teqeq pc, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859774 <__cxa_atexit@plt+0x8477c4> │ │ │ │ - ldr r3, [pc, #44] @ 85977c <__cxa_atexit@plt+0x8477cc> │ │ │ │ + bcc 859784 <__cxa_atexit@plt+0x8477d4> │ │ │ │ + ldr r3, [pc, #44] @ 85978c <__cxa_atexit@plt+0x8477dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 859780 <__cxa_atexit@plt+0x8477d0> │ │ │ │ + ldr r3, [pc, #36] @ 859790 <__cxa_atexit@plt+0x8477e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 859784 <__cxa_atexit@plt+0x8477d4> │ │ │ │ + ldr r3, [pc, #24] @ 859794 <__cxa_atexit@plt+0x8477e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #236, 8 @ 0xec000000 │ │ │ │ - cmpeq lr, #228, 8 @ 0xe4000000 │ │ │ │ - cmpeq lr, #92, 8 @ 0x5c000000 │ │ │ │ - teqpeq pc, #56, 26 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ + cmpeq lr, #220, 8 @ 0xdc000000 │ │ │ │ + cmpeq lr, #212, 8 @ 0xd4000000 │ │ │ │ + cmpeq lr, #76, 8 @ 0x4c000000 │ │ │ │ + teqpeq pc, #40, 26 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8597f4 <__cxa_atexit@plt+0x847844> │ │ │ │ + bcc 859804 <__cxa_atexit@plt+0x847854> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r1, [pc, #52] @ 8597fc <__cxa_atexit@plt+0x84784c> │ │ │ │ + ldr r1, [pc, #52] @ 85980c <__cxa_atexit@plt+0x84785c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, r5, #16 │ │ │ │ stm r1, {r0, r9, sl, lr} │ │ │ │ str r8, [r5, #32] │ │ │ │ - ldr r7, [pc, #24] @ 859800 <__cxa_atexit@plt+0x847850> │ │ │ │ + ldr r7, [pc, #24] @ 859810 <__cxa_atexit@plt+0x847860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 859804 <__cxa_atexit@plt+0x847854> │ │ │ │ + ldr r8, [pc, #20] @ 859814 <__cxa_atexit@plt+0x847864> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #28, 30 @ 0x70 │ │ │ │ - cmpeq lr, #204, 4 @ 0xc000000c │ │ │ │ - teqpeq pc, #172, 24 @ p-variant is OBSOLETE @ 0xac00 │ │ │ │ + cmpeq lr, #12, 30 @ 0x30 │ │ │ │ + cmpeq lr, #188, 4 @ 0xc000000b │ │ │ │ + teqpeq pc, #156, 24 @ p-variant is OBSOLETE @ 0x9c00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 859840 <__cxa_atexit@plt+0x847890> │ │ │ │ + ldr r3, [pc, #36] @ 859850 <__cxa_atexit@plt+0x8478a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ 859844 <__cxa_atexit@plt+0x847894> │ │ │ │ + ldr r7, [pc, #24] @ 859854 <__cxa_atexit@plt+0x8478a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 859848 <__cxa_atexit@plt+0x847898> │ │ │ │ + ldr r8, [pc, #20] @ 859858 <__cxa_atexit@plt+0x8478a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #16] @ 85984c <__cxa_atexit@plt+0x84789c> │ │ │ │ + ldr r9, [pc, #16] @ 85985c <__cxa_atexit@plt+0x8478ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, #156, 26 @ 0x2700 │ │ │ │ - cmpeq lr, #48, 6 @ 0xc0000000 │ │ │ │ - cmpeq lr, #184, 4 @ 0x8000000b │ │ │ │ - teqpeq pc, #84, 24 @ p-variant is OBSOLETE @ 0x5400 │ │ │ │ + cmpeq lr, #140, 26 @ 0x2300 │ │ │ │ + cmpeq lr, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq lr, #168, 4 @ 0x8000000a │ │ │ │ + teqpeq pc, #68, 24 @ p-variant is OBSOLETE @ 0x4400 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 859878 <__cxa_atexit@plt+0x8478c8> │ │ │ │ + ldr r7, [pc, #16] @ 859888 <__cxa_atexit@plt+0x8478d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 85987c <__cxa_atexit@plt+0x8478cc> │ │ │ │ + ldr r7, [pc, #8] @ 85988c <__cxa_atexit@plt+0x8478dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq lr, #144, 28 @ 0x900 │ │ │ │ - teqpeq pc, #36, 24 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ + cmpeq lr, #128, 28 @ 0x800 │ │ │ │ + teqpeq pc, #20, 24 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8598c8 <__cxa_atexit@plt+0x847918> │ │ │ │ + bhi 8598d8 <__cxa_atexit@plt+0x847928> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8598d4 <__cxa_atexit@plt+0x847924> │ │ │ │ + ldr r3, [pc, #44] @ 8598e4 <__cxa_atexit@plt+0x847934> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 8598d8 <__cxa_atexit@plt+0x847928> │ │ │ │ + ldr r2, [pc, #40] @ 8598e8 <__cxa_atexit@plt+0x847938> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffecdf4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqpeq pc, #184, 22 @ p-variant is OBSOLETE @ 0x2e000 │ │ │ │ + teqpeq pc, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 859900 <__cxa_atexit@plt+0x847950> │ │ │ │ + ldr r3, [pc, #16] @ 859910 <__cxa_atexit@plt+0x847960> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqpeq pc, #144, 22 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ + teqpeq pc, #128, 22 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 859928 <__cxa_atexit@plt+0x847978> │ │ │ │ + ldr r3, [pc, #16] @ 859938 <__cxa_atexit@plt+0x847988> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqpeq pc, #104, 22 @ p-variant is OBSOLETE @ 0x1a000 │ │ │ │ + teqpeq pc, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 859950 <__cxa_atexit@plt+0x8479a0> │ │ │ │ + ldr r3, [pc, #16] @ 859960 <__cxa_atexit@plt+0x8479b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqpeq pc, #64, 22 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + teqpeq pc, #48, 22 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov lr, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859a50 <__cxa_atexit@plt+0x847aa0> │ │ │ │ + bhi 859a60 <__cxa_atexit@plt+0x847ab0> │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ @@ -2170505,383 +2170509,383 @@ │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r3, ip} │ │ │ │ str sl, [r6, #-12] │ │ │ │ - ldr r0, [pc, #120] @ 859a64 <__cxa_atexit@plt+0x847ab4> │ │ │ │ + ldr r0, [pc, #120] @ 859a74 <__cxa_atexit@plt+0x847ac4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ sub r1, r6, #60 @ 0x3c │ │ │ │ stm r1, {r0, r4, r8} │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #76] @ 859a68 <__cxa_atexit@plt+0x847ab8> │ │ │ │ + ldr r7, [pc, #76] @ 859a78 <__cxa_atexit@plt+0x847ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #48]! @ 0x30 │ │ │ │ sub r7, r6, #71 @ 0x47 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r0, [pc, #56] @ 859a6c <__cxa_atexit@plt+0x847abc> │ │ │ │ + ldr r0, [pc, #56] @ 859a7c <__cxa_atexit@plt+0x847acc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r7, lr │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ mov fp, r8 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - cmpeq lr, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq lr, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - teqeq pc, #96, 26 @ 0x1800 │ │ │ │ + teqeq pc, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859ab8 <__cxa_atexit@plt+0x847b08> │ │ │ │ - ldr r3, [pc, #48] @ 859ac0 <__cxa_atexit@plt+0x847b10> │ │ │ │ + bcc 859ac8 <__cxa_atexit@plt+0x847b18> │ │ │ │ + ldr r3, [pc, #48] @ 859ad0 <__cxa_atexit@plt+0x847b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 859ac4 <__cxa_atexit@plt+0x847b14> │ │ │ │ + ldr r7, [pc, #36] @ 859ad4 <__cxa_atexit@plt+0x847b24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #209 @ 0xd1 │ │ │ │ - ldr r7, [pc, #28] @ 859ac8 <__cxa_atexit@plt+0x847b18> │ │ │ │ + ldr r7, [pc, #28] @ 859ad8 <__cxa_atexit@plt+0x847b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 859acc <__cxa_atexit@plt+0x847b1c> │ │ │ │ + ldr r8, [pc, #24] @ 859adc <__cxa_atexit@plt+0x847b2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172, 2 @ 0x2b │ │ │ │ - cmpeq lr, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq lr, #24, 20 @ 0x18000 │ │ │ │ - cmpeq lr, #28, 20 @ 0x1c000 │ │ │ │ - teqeq pc, #244, 24 @ 0xf400 │ │ │ │ + cmpeq lr, #156, 2 @ 0x27 │ │ │ │ + cmpeq lr, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ + cmpeq lr, #12, 20 @ 0xc000 │ │ │ │ + teqeq pc, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859b08 <__cxa_atexit@plt+0x847b58> │ │ │ │ - ldr r3, [pc, #32] @ 859b10 <__cxa_atexit@plt+0x847b60> │ │ │ │ + bcc 859b18 <__cxa_atexit@plt+0x847b68> │ │ │ │ + ldr r3, [pc, #32] @ 859b20 <__cxa_atexit@plt+0x847b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 859b14 <__cxa_atexit@plt+0x847b64> │ │ │ │ + ldr r7, [pc, #16] @ 859b24 <__cxa_atexit@plt+0x847b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #76, 2 │ │ │ │ - cmpeq lr, #240, 18 @ 0x3c0000 │ │ │ │ - teqeq pc, #200, 24 @ 0xc800 │ │ │ │ + cmpeq lr, #60, 2 │ │ │ │ + cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ + teqeq pc, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859b8c <__cxa_atexit@plt+0x847bdc> │ │ │ │ + bcc 859b9c <__cxa_atexit@plt+0x847bec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859b84 <__cxa_atexit@plt+0x847bd4> │ │ │ │ - ldr r3, [pc, #76] @ 859b94 <__cxa_atexit@plt+0x847be4> │ │ │ │ + bhi 859b94 <__cxa_atexit@plt+0x847be4> │ │ │ │ + ldr r3, [pc, #76] @ 859ba4 <__cxa_atexit@plt+0x847bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 859b98 <__cxa_atexit@plt+0x847be8> │ │ │ │ + ldr r2, [pc, #72] @ 859ba8 <__cxa_atexit@plt+0x847bf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 859b9c <__cxa_atexit@plt+0x847bec> │ │ │ │ + ldr r2, [pc, #56] @ 859bac <__cxa_atexit@plt+0x847bfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 859ba0 <__cxa_atexit@plt+0x847bf0> │ │ │ │ + ldr r7, [pc, #32] @ 859bb0 <__cxa_atexit@plt+0x847c00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq lr, #236 @ 0xec │ │ │ │ + cmpeq lr, #220 @ 0xdc │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq lr, #208 @ 0xd0 │ │ │ │ - teqpeq pc, #44, 18 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + cmpeq lr, #192 @ 0xc0 │ │ │ │ + teqpeq pc, #28, 18 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859c3c <__cxa_atexit@plt+0x847c8c> │ │ │ │ + bcc 859c4c <__cxa_atexit@plt+0x847c9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859c34 <__cxa_atexit@plt+0x847c84> │ │ │ │ + bhi 859c44 <__cxa_atexit@plt+0x847c94> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r0, r3, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #92] @ 859c44 <__cxa_atexit@plt+0x847c94> │ │ │ │ + ldr ip, [pc, #92] @ 859c54 <__cxa_atexit@plt+0x847ca4> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r6] │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r3, r9, sl} │ │ │ │ - ldr r0, [pc, #60] @ 859c48 <__cxa_atexit@plt+0x847c98> │ │ │ │ + ldr r0, [pc, #60] @ 859c58 <__cxa_atexit@plt+0x847ca8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r0, r6, #39 @ 0x27 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #40] @ 859c4c <__cxa_atexit@plt+0x847c9c> │ │ │ │ + ldr r1, [pc, #40] @ 859c5c <__cxa_atexit@plt+0x847cac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - cmpeq lr, #88 @ 0x58 │ │ │ │ + cmpeq lr, #72 @ 0x48 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - teqeq pc, #104, 22 @ 0x1a000 │ │ │ │ + teqeq pc, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859c8c <__cxa_atexit@plt+0x847cdc> │ │ │ │ - ldr r3, [pc, #36] @ 859c94 <__cxa_atexit@plt+0x847ce4> │ │ │ │ + bcc 859c9c <__cxa_atexit@plt+0x847cec> │ │ │ │ + ldr r3, [pc, #36] @ 859ca4 <__cxa_atexit@plt+0x847cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 859c98 <__cxa_atexit@plt+0x847ce8> │ │ │ │ + ldr r7, [pc, #16] @ 859ca8 <__cxa_atexit@plt+0x847cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #204, 30 @ 0x330 │ │ │ │ - cmpeq lr, #80, 6 @ 0x40000001 │ │ │ │ - teqpeq pc, #68, 16 @ p-variant is OBSOLETE @ 0x440000 │ │ │ │ + cmpeq lr, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq lr, #64, 6 │ │ │ │ + teqpeq pc, #52, 16 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859ccc <__cxa_atexit@plt+0x847d1c> │ │ │ │ - ldr r3, [pc, #28] @ 859cdc <__cxa_atexit@plt+0x847d2c> │ │ │ │ + bcc 859cdc <__cxa_atexit@plt+0x847d2c> │ │ │ │ + ldr r3, [pc, #28] @ 859cec <__cxa_atexit@plt+0x847d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ - ldr r7, [pc, #12] @ 859ce0 <__cxa_atexit@plt+0x847d30> │ │ │ │ + ldr r7, [pc, #12] @ 859cf0 <__cxa_atexit@plt+0x847d40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqpeq pc, #40, 16 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ - teqpeq pc, #0, 16 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, #24, 16 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ + teqpeq pc, #240, 14 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 859d08 <__cxa_atexit@plt+0x847d58> │ │ │ │ + ldr r3, [pc, #16] @ 859d18 <__cxa_atexit@plt+0x847d68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqpeq pc, #216, 14 @ p-variant is OBSOLETE @ 0x3600000 │ │ │ │ + teqpeq pc, #200, 14 @ p-variant is OBSOLETE @ 0x3200000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 859d2c <__cxa_atexit@plt+0x847d7c> │ │ │ │ + ldr r3, [pc, #12] @ 859d3c <__cxa_atexit@plt+0x847d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - teqpeq pc, #180, 14 @ p-variant is OBSOLETE @ 0x2d00000 │ │ │ │ + teqpeq pc, #164, 14 @ p-variant is OBSOLETE @ 0x2900000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859db8 <__cxa_atexit@plt+0x847e08> │ │ │ │ + bhi 859dc8 <__cxa_atexit@plt+0x847e18> │ │ │ │ ldmib r5, {r3, r9, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr sl, [pc, #92] @ 859dc4 <__cxa_atexit@plt+0x847e14> │ │ │ │ + ldr sl, [pc, #92] @ 859dd4 <__cxa_atexit@plt+0x847e24> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 859dc8 <__cxa_atexit@plt+0x847e18> │ │ │ │ + ldr ip, [pc, #88] @ 859dd8 <__cxa_atexit@plt+0x847e28> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r1, r2, r8, lr} │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 859dcc <__cxa_atexit@plt+0x847e1c> │ │ │ │ + ldr r3, [pc, #52] @ 859ddc <__cxa_atexit@plt+0x847e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq lr, #204, 28 @ 0xcc0 │ │ │ │ - teqeq pc, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq lr, #188, 28 @ 0xbc0 │ │ │ │ + teqeq pc, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859e0c <__cxa_atexit@plt+0x847e5c> │ │ │ │ - ldr r8, [pc, #36] @ 859e14 <__cxa_atexit@plt+0x847e64> │ │ │ │ + bcc 859e1c <__cxa_atexit@plt+0x847e6c> │ │ │ │ + ldr r8, [pc, #36] @ 859e24 <__cxa_atexit@plt+0x847e74> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 859e18 <__cxa_atexit@plt+0x847e68> │ │ │ │ + ldr r3, [pc, #32] @ 859e28 <__cxa_atexit@plt+0x847e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 859e1c <__cxa_atexit@plt+0x847e6c> │ │ │ │ + ldr r7, [pc, #20] @ 859e2c <__cxa_atexit@plt+0x847e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #224, 30 @ 0x380 │ │ │ │ - cmpeq lr, #68, 28 @ 0x440 │ │ │ │ - cmpeq lr, #116, 28 @ 0x740 │ │ │ │ - teqeq pc, #140, 14 @ 0x2300000 │ │ │ │ + tsteq fp, #208, 30 @ 0x340 │ │ │ │ + cmpeq lr, #52, 28 @ 0x340 │ │ │ │ + cmpeq lr, #100, 28 @ 0x640 │ │ │ │ + teqeq pc, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859e5c <__cxa_atexit@plt+0x847eac> │ │ │ │ - ldr r8, [pc, #36] @ 859e64 <__cxa_atexit@plt+0x847eb4> │ │ │ │ + bcc 859e6c <__cxa_atexit@plt+0x847ebc> │ │ │ │ + ldr r8, [pc, #36] @ 859e74 <__cxa_atexit@plt+0x847ec4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 859e68 <__cxa_atexit@plt+0x847eb8> │ │ │ │ + ldr r3, [pc, #32] @ 859e78 <__cxa_atexit@plt+0x847ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 859e6c <__cxa_atexit@plt+0x847ebc> │ │ │ │ + ldr r7, [pc, #20] @ 859e7c <__cxa_atexit@plt+0x847ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #196, 30 @ 0x310 │ │ │ │ - cmpeq lr, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq lr, #36, 28 @ 0x240 │ │ │ │ - teqeq pc, #60, 14 @ 0xf00000 │ │ │ │ + tsteq fp, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq lr, #228, 26 @ 0x3900 │ │ │ │ + cmpeq lr, #20, 28 @ 0x140 │ │ │ │ + teqeq pc, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859eac <__cxa_atexit@plt+0x847efc> │ │ │ │ - ldr r8, [pc, #36] @ 859eb4 <__cxa_atexit@plt+0x847f04> │ │ │ │ + bcc 859ebc <__cxa_atexit@plt+0x847f0c> │ │ │ │ + ldr r8, [pc, #36] @ 859ec4 <__cxa_atexit@plt+0x847f14> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 859eb8 <__cxa_atexit@plt+0x847f08> │ │ │ │ + ldr r3, [pc, #32] @ 859ec8 <__cxa_atexit@plt+0x847f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 859ebc <__cxa_atexit@plt+0x847f0c> │ │ │ │ + ldr r7, [pc, #20] @ 859ecc <__cxa_atexit@plt+0x847f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #616 @ 0x268 │ │ │ │ - cmpeq lr, #164, 26 @ 0x2900 │ │ │ │ - cmpeq lr, #212, 26 @ 0x3500 │ │ │ │ - teqeq pc, #236, 12 @ 0xec00000 │ │ │ │ + tsteq fp, #552 @ 0x228 │ │ │ │ + cmpeq lr, #148, 26 @ 0x2500 │ │ │ │ + cmpeq lr, #196, 26 @ 0x3100 │ │ │ │ + teqeq pc, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 859efc <__cxa_atexit@plt+0x847f4c> │ │ │ │ - ldr r8, [pc, #36] @ 859f04 <__cxa_atexit@plt+0x847f54> │ │ │ │ + bcc 859f0c <__cxa_atexit@plt+0x847f5c> │ │ │ │ + ldr r8, [pc, #36] @ 859f14 <__cxa_atexit@plt+0x847f64> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 859f08 <__cxa_atexit@plt+0x847f58> │ │ │ │ + ldr r3, [pc, #32] @ 859f18 <__cxa_atexit@plt+0x847f68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 859f0c <__cxa_atexit@plt+0x847f5c> │ │ │ │ + ldr r7, [pc, #20] @ 859f1c <__cxa_atexit@plt+0x847f6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #468 @ 0x1d4 │ │ │ │ - cmpeq lr, #84, 26 @ 0x1500 │ │ │ │ - cmpeq lr, #132, 26 @ 0x2100 │ │ │ │ - teqeq pc, #128, 10 @ 0x20000000 │ │ │ │ + tsteq fp, #404 @ 0x194 │ │ │ │ + cmpeq lr, #68, 26 @ 0x1100 │ │ │ │ + cmpeq lr, #116, 26 @ 0x1d00 │ │ │ │ + teqeq pc, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a004 <__cxa_atexit@plt+0x848054> │ │ │ │ + bcc 85a014 <__cxa_atexit@plt+0x848064> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 859ffc <__cxa_atexit@plt+0x84804c> │ │ │ │ - ldr r1, [pc, #204] @ 85a00c <__cxa_atexit@plt+0x84805c> │ │ │ │ + bhi 85a00c <__cxa_atexit@plt+0x84805c> │ │ │ │ + ldr r1, [pc, #204] @ 85a01c <__cxa_atexit@plt+0x84806c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 85a010 <__cxa_atexit@plt+0x848060> │ │ │ │ + ldr r8, [pc, #200] @ 85a020 <__cxa_atexit@plt+0x848070> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 85a014 <__cxa_atexit@plt+0x848064> │ │ │ │ + ldr lr, [pc, #196] @ 85a024 <__cxa_atexit@plt+0x848074> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 85a018 <__cxa_atexit@plt+0x848068> │ │ │ │ + ldr r0, [pc, #192] @ 85a028 <__cxa_atexit@plt+0x848078> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 85a01c <__cxa_atexit@plt+0x84806c> │ │ │ │ + ldr r3, [pc, #188] @ 85a02c <__cxa_atexit@plt+0x84807c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 85a020 <__cxa_atexit@plt+0x848070> │ │ │ │ + ldr r3, [pc, #180] @ 85a030 <__cxa_atexit@plt+0x848080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 85a024 <__cxa_atexit@plt+0x848074> │ │ │ │ + ldr r2, [pc, #168] @ 85a034 <__cxa_atexit@plt+0x848084> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #25 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #209 @ 0xd1 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 85a028 <__cxa_atexit@plt+0x848078> │ │ │ │ + ldr r2, [pc, #124] @ 85a038 <__cxa_atexit@plt+0x848088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2170890,151 +2170894,151 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 85a02c <__cxa_atexit@plt+0x84807c> │ │ │ │ + ldr r7, [pc, #60] @ 85a03c <__cxa_atexit@plt+0x84808c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 85a030 <__cxa_atexit@plt+0x848080> │ │ │ │ + ldr r9, [pc, #56] @ 85a040 <__cxa_atexit@plt+0x848090> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq lr, #176, 28 @ 0xb00 │ │ │ │ - cmpeq lr, #220, 26 @ 0x3700 │ │ │ │ - cmpeq lr, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq lr, #144, 24 @ 0x9000 │ │ │ │ - cmpeq lr, #68, 24 @ 0x4400 │ │ │ │ - cmpeq lr, #64, 24 @ 0x4000 │ │ │ │ - teqeq pc, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq lr, #160, 28 @ 0xa00 │ │ │ │ + cmpeq lr, #204, 26 @ 0x3300 │ │ │ │ + cmpeq lr, #164, 30 @ 0x290 │ │ │ │ + cmpeq lr, #128, 24 @ 0x8000 │ │ │ │ + cmpeq lr, #52, 24 @ 0x3400 │ │ │ │ + cmpeq lr, #48, 24 @ 0x3000 │ │ │ │ + teqeq pc, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a070 <__cxa_atexit@plt+0x8480c0> │ │ │ │ - ldr r8, [pc, #36] @ 85a078 <__cxa_atexit@plt+0x8480c8> │ │ │ │ + bcc 85a080 <__cxa_atexit@plt+0x8480d0> │ │ │ │ + ldr r8, [pc, #36] @ 85a088 <__cxa_atexit@plt+0x8480d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a07c <__cxa_atexit@plt+0x8480cc> │ │ │ │ + ldr r3, [pc, #32] @ 85a08c <__cxa_atexit@plt+0x8480dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a080 <__cxa_atexit@plt+0x8480d0> │ │ │ │ + ldr r7, [pc, #20] @ 85a090 <__cxa_atexit@plt+0x8480e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #8, 28 @ 0x80 │ │ │ │ - cmpeq lr, #224, 22 @ 0x38000 │ │ │ │ - cmpeq lr, #16, 24 @ 0x1000 │ │ │ │ - teqeq pc, #40, 10 @ 0xa000000 │ │ │ │ + tsteq fp, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq lr, #208, 22 @ 0x34000 │ │ │ │ + cmpeq lr, #0, 24 │ │ │ │ + teqeq pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a0c0 <__cxa_atexit@plt+0x848110> │ │ │ │ - ldr r8, [pc, #36] @ 85a0c8 <__cxa_atexit@plt+0x848118> │ │ │ │ + bcc 85a0d0 <__cxa_atexit@plt+0x848120> │ │ │ │ + ldr r8, [pc, #36] @ 85a0d8 <__cxa_atexit@plt+0x848128> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a0cc <__cxa_atexit@plt+0x84811c> │ │ │ │ + ldr r3, [pc, #32] @ 85a0dc <__cxa_atexit@plt+0x84812c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a0d0 <__cxa_atexit@plt+0x848120> │ │ │ │ + ldr r7, [pc, #20] @ 85a0e0 <__cxa_atexit@plt+0x848130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq lr, #144, 22 @ 0x24000 │ │ │ │ - cmpeq lr, #192, 22 @ 0x30000 │ │ │ │ - teqeq pc, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq fp, #220, 26 @ 0x3700 │ │ │ │ + cmpeq lr, #128, 22 @ 0x20000 │ │ │ │ + cmpeq lr, #176, 22 @ 0x2c000 │ │ │ │ + teqeq pc, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a110 <__cxa_atexit@plt+0x848160> │ │ │ │ - ldr r8, [pc, #36] @ 85a118 <__cxa_atexit@plt+0x848168> │ │ │ │ + bcc 85a120 <__cxa_atexit@plt+0x848170> │ │ │ │ + ldr r8, [pc, #36] @ 85a128 <__cxa_atexit@plt+0x848178> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a11c <__cxa_atexit@plt+0x84816c> │ │ │ │ + ldr r3, [pc, #32] @ 85a12c <__cxa_atexit@plt+0x84817c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a120 <__cxa_atexit@plt+0x848170> │ │ │ │ + ldr r7, [pc, #20] @ 85a130 <__cxa_atexit@plt+0x848180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #12416 @ 0x3080 │ │ │ │ - cmpeq lr, #64, 22 @ 0x10000 │ │ │ │ - cmpeq lr, #112, 22 @ 0x1c000 │ │ │ │ - teqeq pc, #136, 8 @ 0x88000000 │ │ │ │ + tsteq fp, #11392 @ 0x2c80 │ │ │ │ + cmpeq lr, #48, 22 @ 0xc000 │ │ │ │ + cmpeq lr, #96, 22 @ 0x18000 │ │ │ │ + teqeq pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a160 <__cxa_atexit@plt+0x8481b0> │ │ │ │ - ldr r8, [pc, #36] @ 85a168 <__cxa_atexit@plt+0x8481b8> │ │ │ │ + bcc 85a170 <__cxa_atexit@plt+0x8481c0> │ │ │ │ + ldr r8, [pc, #36] @ 85a178 <__cxa_atexit@plt+0x8481c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a16c <__cxa_atexit@plt+0x8481bc> │ │ │ │ + ldr r3, [pc, #32] @ 85a17c <__cxa_atexit@plt+0x8481cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a170 <__cxa_atexit@plt+0x8481c0> │ │ │ │ + ldr r7, [pc, #20] @ 85a180 <__cxa_atexit@plt+0x8481d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #10048 @ 0x2740 │ │ │ │ - cmpeq lr, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq lr, #32, 22 @ 0x8000 │ │ │ │ - teqeq pc, #28, 6 @ 0x70000000 │ │ │ │ + tsteq fp, #9024 @ 0x2340 │ │ │ │ + cmpeq lr, #224, 20 @ 0xe0000 │ │ │ │ + cmpeq lr, #16, 22 @ 0x4000 │ │ │ │ + teqeq pc, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a268 <__cxa_atexit@plt+0x8482b8> │ │ │ │ + bcc 85a278 <__cxa_atexit@plt+0x8482c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a260 <__cxa_atexit@plt+0x8482b0> │ │ │ │ - ldr r1, [pc, #204] @ 85a270 <__cxa_atexit@plt+0x8482c0> │ │ │ │ + bhi 85a270 <__cxa_atexit@plt+0x8482c0> │ │ │ │ + ldr r1, [pc, #204] @ 85a280 <__cxa_atexit@plt+0x8482d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 85a274 <__cxa_atexit@plt+0x8482c4> │ │ │ │ + ldr r8, [pc, #200] @ 85a284 <__cxa_atexit@plt+0x8482d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 85a278 <__cxa_atexit@plt+0x8482c8> │ │ │ │ + ldr lr, [pc, #196] @ 85a288 <__cxa_atexit@plt+0x8482d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 85a27c <__cxa_atexit@plt+0x8482cc> │ │ │ │ + ldr r0, [pc, #192] @ 85a28c <__cxa_atexit@plt+0x8482dc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 85a280 <__cxa_atexit@plt+0x8482d0> │ │ │ │ + ldr r3, [pc, #188] @ 85a290 <__cxa_atexit@plt+0x8482e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 85a284 <__cxa_atexit@plt+0x8482d4> │ │ │ │ + ldr r3, [pc, #180] @ 85a294 <__cxa_atexit@plt+0x8482e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 85a288 <__cxa_atexit@plt+0x8482d8> │ │ │ │ + ldr r2, [pc, #168] @ 85a298 <__cxa_atexit@plt+0x8482e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #25 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #169 @ 0xa9 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 85a28c <__cxa_atexit@plt+0x8482dc> │ │ │ │ + ldr r2, [pc, #124] @ 85a29c <__cxa_atexit@plt+0x8482ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2171043,151 +2171047,151 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 85a290 <__cxa_atexit@plt+0x8482e0> │ │ │ │ + ldr r7, [pc, #60] @ 85a2a0 <__cxa_atexit@plt+0x8482f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 85a294 <__cxa_atexit@plt+0x8482e4> │ │ │ │ + ldr r9, [pc, #56] @ 85a2a4 <__cxa_atexit@plt+0x8482f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq lr, #76, 24 @ 0x4c00 │ │ │ │ - cmpeq lr, #120, 22 @ 0x1e000 │ │ │ │ - cmpeq lr, #80, 26 @ 0x1400 │ │ │ │ - cmpeq lr, #44, 20 @ 0x2c000 │ │ │ │ - cmpeq lr, #224, 18 @ 0x380000 │ │ │ │ - cmpeq lr, #220, 18 @ 0x370000 │ │ │ │ - teqeq pc, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq lr, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq lr, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq lr, #64, 26 @ 0x1000 │ │ │ │ + cmpeq lr, #28, 20 @ 0x1c000 │ │ │ │ + cmpeq lr, #208, 18 @ 0x340000 │ │ │ │ + cmpeq lr, #204, 18 @ 0x330000 │ │ │ │ + teqeq pc, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a2d4 <__cxa_atexit@plt+0x848324> │ │ │ │ - ldr r8, [pc, #36] @ 85a2dc <__cxa_atexit@plt+0x84832c> │ │ │ │ + bcc 85a2e4 <__cxa_atexit@plt+0x848334> │ │ │ │ + ldr r8, [pc, #36] @ 85a2ec <__cxa_atexit@plt+0x84833c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a2e0 <__cxa_atexit@plt+0x848330> │ │ │ │ + ldr r3, [pc, #32] @ 85a2f0 <__cxa_atexit@plt+0x848340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a2e4 <__cxa_atexit@plt+0x848334> │ │ │ │ + ldr r7, [pc, #20] @ 85a2f4 <__cxa_atexit@plt+0x848344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #48, 24 @ 0x3000 │ │ │ │ - cmpeq lr, #124, 18 @ 0x1f0000 │ │ │ │ - cmpeq lr, #172, 18 @ 0x2b0000 │ │ │ │ - teqeq pc, #196, 4 @ 0x4000000c │ │ │ │ + tsteq fp, #32, 24 @ 0x2000 │ │ │ │ + cmpeq lr, #108, 18 @ 0x1b0000 │ │ │ │ + cmpeq lr, #156, 18 @ 0x270000 │ │ │ │ + teqeq pc, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a324 <__cxa_atexit@plt+0x848374> │ │ │ │ - ldr r8, [pc, #36] @ 85a32c <__cxa_atexit@plt+0x84837c> │ │ │ │ + bcc 85a334 <__cxa_atexit@plt+0x848384> │ │ │ │ + ldr r8, [pc, #36] @ 85a33c <__cxa_atexit@plt+0x84838c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a330 <__cxa_atexit@plt+0x848380> │ │ │ │ + ldr r3, [pc, #32] @ 85a340 <__cxa_atexit@plt+0x848390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a334 <__cxa_atexit@plt+0x848384> │ │ │ │ + ldr r7, [pc, #20] @ 85a344 <__cxa_atexit@plt+0x848394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #20, 24 @ 0x1400 │ │ │ │ - cmpeq lr, #44, 18 @ 0xb0000 │ │ │ │ - cmpeq lr, #92, 18 @ 0x170000 │ │ │ │ - teqeq pc, #116, 4 @ 0x40000007 │ │ │ │ + tsteq fp, #4, 24 @ 0x400 │ │ │ │ + cmpeq lr, #28, 18 @ 0x70000 │ │ │ │ + cmpeq lr, #76, 18 @ 0x130000 │ │ │ │ + teqeq pc, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a374 <__cxa_atexit@plt+0x8483c4> │ │ │ │ - ldr r8, [pc, #36] @ 85a37c <__cxa_atexit@plt+0x8483cc> │ │ │ │ + bcc 85a384 <__cxa_atexit@plt+0x8483d4> │ │ │ │ + ldr r8, [pc, #36] @ 85a38c <__cxa_atexit@plt+0x8483dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a380 <__cxa_atexit@plt+0x8483d0> │ │ │ │ + ldr r3, [pc, #32] @ 85a390 <__cxa_atexit@plt+0x8483e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a384 <__cxa_atexit@plt+0x8483d4> │ │ │ │ + ldr r7, [pc, #20] @ 85a394 <__cxa_atexit@plt+0x8483e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #239616 @ 0x3a800 │ │ │ │ - cmpeq lr, #220, 16 @ 0xdc0000 │ │ │ │ - cmpeq lr, #12, 18 @ 0x30000 │ │ │ │ - teqeq pc, #36, 4 @ 0x40000002 │ │ │ │ + tsteq fp, #223232 @ 0x36800 │ │ │ │ + cmpeq lr, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq lr, #252, 16 @ 0xfc0000 │ │ │ │ + teqeq pc, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a3c4 <__cxa_atexit@plt+0x848414> │ │ │ │ - ldr r8, [pc, #36] @ 85a3cc <__cxa_atexit@plt+0x84841c> │ │ │ │ + bcc 85a3d4 <__cxa_atexit@plt+0x848424> │ │ │ │ + ldr r8, [pc, #36] @ 85a3dc <__cxa_atexit@plt+0x84842c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a3d0 <__cxa_atexit@plt+0x848420> │ │ │ │ + ldr r3, [pc, #32] @ 85a3e0 <__cxa_atexit@plt+0x848430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a3d4 <__cxa_atexit@plt+0x848424> │ │ │ │ + ldr r7, [pc, #20] @ 85a3e4 <__cxa_atexit@plt+0x848434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #201728 @ 0x31400 │ │ │ │ - cmpeq lr, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq lr, #188, 16 @ 0xbc0000 │ │ │ │ - teqeq pc, #184 @ 0xb8 │ │ │ │ + tsteq fp, #185344 @ 0x2d400 │ │ │ │ + cmpeq lr, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq lr, #172, 16 @ 0xac0000 │ │ │ │ + teqeq pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a4cc <__cxa_atexit@plt+0x84851c> │ │ │ │ + bcc 85a4dc <__cxa_atexit@plt+0x84852c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a4c4 <__cxa_atexit@plt+0x848514> │ │ │ │ - ldr r1, [pc, #204] @ 85a4d4 <__cxa_atexit@plt+0x848524> │ │ │ │ + bhi 85a4d4 <__cxa_atexit@plt+0x848524> │ │ │ │ + ldr r1, [pc, #204] @ 85a4e4 <__cxa_atexit@plt+0x848534> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 85a4d8 <__cxa_atexit@plt+0x848528> │ │ │ │ + ldr r8, [pc, #200] @ 85a4e8 <__cxa_atexit@plt+0x848538> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 85a4dc <__cxa_atexit@plt+0x84852c> │ │ │ │ + ldr lr, [pc, #196] @ 85a4ec <__cxa_atexit@plt+0x84853c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 85a4e0 <__cxa_atexit@plt+0x848530> │ │ │ │ + ldr r0, [pc, #192] @ 85a4f0 <__cxa_atexit@plt+0x848540> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 85a4e4 <__cxa_atexit@plt+0x848534> │ │ │ │ + ldr r3, [pc, #188] @ 85a4f4 <__cxa_atexit@plt+0x848544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 85a4e8 <__cxa_atexit@plt+0x848538> │ │ │ │ + ldr r3, [pc, #180] @ 85a4f8 <__cxa_atexit@plt+0x848548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 85a4ec <__cxa_atexit@plt+0x84853c> │ │ │ │ + ldr r2, [pc, #168] @ 85a4fc <__cxa_atexit@plt+0x84854c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #25 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #145 @ 0x91 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 85a4f0 <__cxa_atexit@plt+0x848540> │ │ │ │ + ldr r2, [pc, #124] @ 85a500 <__cxa_atexit@plt+0x848550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2171196,732 +2171200,732 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 85a4f4 <__cxa_atexit@plt+0x848544> │ │ │ │ + ldr r7, [pc, #60] @ 85a504 <__cxa_atexit@plt+0x848554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 85a4f8 <__cxa_atexit@plt+0x848548> │ │ │ │ + ldr r9, [pc, #56] @ 85a508 <__cxa_atexit@plt+0x848558> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq lr, #232, 18 @ 0x3a0000 │ │ │ │ - cmpeq lr, #20, 18 @ 0x50000 │ │ │ │ - cmpeq lr, #236, 20 @ 0xec000 │ │ │ │ - cmpeq lr, #200, 14 @ 0x3200000 │ │ │ │ - cmpeq lr, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq lr, #120, 14 @ 0x1e00000 │ │ │ │ - teqeq pc, #96, 4 │ │ │ │ + cmpeq lr, #216, 18 @ 0x360000 │ │ │ │ + cmpeq lr, #4, 18 @ 0x10000 │ │ │ │ + cmpeq lr, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq lr, #184, 14 @ 0x2e00000 │ │ │ │ + cmpeq lr, #108, 14 @ 0x1b00000 │ │ │ │ + cmpeq lr, #104, 14 @ 0x1a00000 │ │ │ │ + teqeq pc, #80, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a534 <__cxa_atexit@plt+0x848584> │ │ │ │ - ldr r3, [pc, #32] @ 85a53c <__cxa_atexit@plt+0x84858c> │ │ │ │ + bcc 85a544 <__cxa_atexit@plt+0x848594> │ │ │ │ + ldr r3, [pc, #32] @ 85a54c <__cxa_atexit@plt+0x84859c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85a540 <__cxa_atexit@plt+0x848590> │ │ │ │ + ldr r7, [pc, #16] @ 85a550 <__cxa_atexit@plt+0x8485a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #32, 14 @ 0x800000 │ │ │ │ - cmpeq lr, #116, 12 @ 0x7400000 │ │ │ │ - teqeq pc, #104 @ 0x68 │ │ │ │ + cmpeq lr, #16, 14 @ 0x400000 │ │ │ │ + cmpeq lr, #100, 12 @ 0x6400000 │ │ │ │ + teqeq pc, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a580 <__cxa_atexit@plt+0x8485d0> │ │ │ │ - ldr r8, [pc, #36] @ 85a588 <__cxa_atexit@plt+0x8485d8> │ │ │ │ + bcc 85a590 <__cxa_atexit@plt+0x8485e0> │ │ │ │ + ldr r8, [pc, #36] @ 85a598 <__cxa_atexit@plt+0x8485e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a58c <__cxa_atexit@plt+0x8485dc> │ │ │ │ + ldr r3, [pc, #32] @ 85a59c <__cxa_atexit@plt+0x8485ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a590 <__cxa_atexit@plt+0x8485e0> │ │ │ │ + ldr r7, [pc, #20] @ 85a5a0 <__cxa_atexit@plt+0x8485f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #16, 20 @ 0x10000 │ │ │ │ - cmpeq lr, #208, 12 @ 0xd000000 │ │ │ │ - cmpeq lr, #0, 14 │ │ │ │ - teqpeq pc, #32 @ p-variant is OBSOLETE │ │ │ │ + tsteq fp, #0, 20 │ │ │ │ + cmpeq lr, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq lr, #240, 12 @ 0xf000000 │ │ │ │ + teqpeq pc, #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a62c <__cxa_atexit@plt+0x84867c> │ │ │ │ + bcc 85a63c <__cxa_atexit@plt+0x84868c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a624 <__cxa_atexit@plt+0x848674> │ │ │ │ - ldr lr, [pc, #112] @ 85a634 <__cxa_atexit@plt+0x848684> │ │ │ │ + bhi 85a634 <__cxa_atexit@plt+0x848684> │ │ │ │ + ldr lr, [pc, #112] @ 85a644 <__cxa_atexit@plt+0x848694> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #108] @ 85a638 <__cxa_atexit@plt+0x848688> │ │ │ │ + ldr r8, [pc, #108] @ 85a648 <__cxa_atexit@plt+0x848698> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #104] @ 85a63c <__cxa_atexit@plt+0x84868c> │ │ │ │ + ldr r1, [pc, #104] @ 85a64c <__cxa_atexit@plt+0x84869c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #80] @ 85a640 <__cxa_atexit@plt+0x848690> │ │ │ │ + ldr r3, [pc, #80] @ 85a650 <__cxa_atexit@plt+0x8486a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r0, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #36] @ 85a644 <__cxa_atexit@plt+0x848694> │ │ │ │ + ldr r7, [pc, #36] @ 85a654 <__cxa_atexit@plt+0x8486a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #104, 12 @ 0x6800000 │ │ │ │ - cmpeq lr, #44, 22 @ 0xb000 │ │ │ │ - cmpeq lr, #84, 2 │ │ │ │ - teqeq pc, #20, 2 │ │ │ │ + cmpeq lr, #88, 12 @ 0x5800000 │ │ │ │ + cmpeq lr, #28, 22 @ 0x7000 │ │ │ │ + cmpeq lr, #68, 2 │ │ │ │ + teqeq pc, #4, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a680 <__cxa_atexit@plt+0x8486d0> │ │ │ │ - ldr r3, [pc, #32] @ 85a688 <__cxa_atexit@plt+0x8486d8> │ │ │ │ + bcc 85a690 <__cxa_atexit@plt+0x8486e0> │ │ │ │ + ldr r3, [pc, #32] @ 85a698 <__cxa_atexit@plt+0x8486e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85a68c <__cxa_atexit@plt+0x8486dc> │ │ │ │ + ldr r7, [pc, #16] @ 85a69c <__cxa_atexit@plt+0x8486ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #212, 10 @ 0x35000000 │ │ │ │ - cmpeq lr, #40, 10 @ 0xa000000 │ │ │ │ - teqeq pc, #132, 24 @ 0x8400 │ │ │ │ + cmpeq lr, #196, 10 @ 0x31000000 │ │ │ │ + cmpeq lr, #24, 10 @ 0x6000000 │ │ │ │ + teqeq pc, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a708 <__cxa_atexit@plt+0x848758> │ │ │ │ + bcc 85a718 <__cxa_atexit@plt+0x848768> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a700 <__cxa_atexit@plt+0x848750> │ │ │ │ - ldr r3, [pc, #80] @ 85a710 <__cxa_atexit@plt+0x848760> │ │ │ │ + bhi 85a710 <__cxa_atexit@plt+0x848760> │ │ │ │ + ldr r3, [pc, #80] @ 85a720 <__cxa_atexit@plt+0x848770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85a714 <__cxa_atexit@plt+0x848764> │ │ │ │ + ldr r1, [pc, #64] @ 85a724 <__cxa_atexit@plt+0x848774> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 85a718 <__cxa_atexit@plt+0x848768> │ │ │ │ + ldr r2, [pc, #56] @ 85a728 <__cxa_atexit@plt+0x848778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 85a71c <__cxa_atexit@plt+0x84876c> │ │ │ │ + ldr r8, [pc, #32] @ 85a72c <__cxa_atexit@plt+0x84877c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq lr, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #132, 10 @ 0x21000000 │ │ │ │ - cmpeq lr, #144, 8 @ 0x90000000 │ │ │ │ - teqeq pc, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq lr, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq lr, #128, 8 @ 0x80000000 │ │ │ │ + teqeq pc, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a7b0 <__cxa_atexit@plt+0x848800> │ │ │ │ + bcc 85a7c0 <__cxa_atexit@plt+0x848810> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a7a8 <__cxa_atexit@plt+0x8487f8> │ │ │ │ - ldr r3, [pc, #104] @ 85a7b8 <__cxa_atexit@plt+0x848808> │ │ │ │ + bhi 85a7b8 <__cxa_atexit@plt+0x848808> │ │ │ │ + ldr r3, [pc, #104] @ 85a7c8 <__cxa_atexit@plt+0x848818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 85a7bc <__cxa_atexit@plt+0x84880c> │ │ │ │ + ldr r2, [pc, #100] @ 85a7cc <__cxa_atexit@plt+0x84881c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #72] @ 85a7c0 <__cxa_atexit@plt+0x848810> │ │ │ │ + ldr r0, [pc, #72] @ 85a7d0 <__cxa_atexit@plt+0x848820> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 85a7c4 <__cxa_atexit@plt+0x848814> │ │ │ │ + ldr r7, [pc, #32] @ 85a7d4 <__cxa_atexit@plt+0x848824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq lr, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq lr, #212, 8 @ 0xd4000000 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmpeq lr, #212, 30 @ 0x350 │ │ │ │ - teqeq pc, #148, 30 @ 0x250 │ │ │ │ + cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + teqeq pc, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a800 <__cxa_atexit@plt+0x848850> │ │ │ │ - ldr r3, [pc, #32] @ 85a808 <__cxa_atexit@plt+0x848858> │ │ │ │ + bcc 85a810 <__cxa_atexit@plt+0x848860> │ │ │ │ + ldr r3, [pc, #32] @ 85a818 <__cxa_atexit@plt+0x848868> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85a80c <__cxa_atexit@plt+0x84885c> │ │ │ │ + ldr r7, [pc, #16] @ 85a81c <__cxa_atexit@plt+0x84886c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #84, 8 @ 0x54000000 │ │ │ │ - cmpeq lr, #168, 6 @ 0xa0000002 │ │ │ │ - teqeq pc, #156, 26 @ 0x2700 │ │ │ │ + cmpeq lr, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq lr, #152, 6 @ 0x60000002 │ │ │ │ + teqeq pc, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a84c <__cxa_atexit@plt+0x84889c> │ │ │ │ - ldr r8, [pc, #36] @ 85a854 <__cxa_atexit@plt+0x8488a4> │ │ │ │ + bcc 85a85c <__cxa_atexit@plt+0x8488ac> │ │ │ │ + ldr r8, [pc, #36] @ 85a864 <__cxa_atexit@plt+0x8488b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85a858 <__cxa_atexit@plt+0x8488a8> │ │ │ │ + ldr r3, [pc, #32] @ 85a868 <__cxa_atexit@plt+0x8488b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85a85c <__cxa_atexit@plt+0x8488ac> │ │ │ │ + ldr r7, [pc, #20] @ 85a86c <__cxa_atexit@plt+0x8488bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #25427968 @ 0x1840000 │ │ │ │ - cmpeq lr, #4, 8 @ 0x4000000 │ │ │ │ - cmpeq lr, #52, 8 @ 0x34000000 │ │ │ │ - teqeq pc, #84, 26 @ 0x1500 │ │ │ │ + tsteq fp, #21233664 @ 0x1440000 │ │ │ │ + cmpeq lr, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq lr, #36, 8 @ 0x24000000 │ │ │ │ + teqeq pc, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a8f8 <__cxa_atexit@plt+0x848948> │ │ │ │ + bcc 85a908 <__cxa_atexit@plt+0x848958> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a8f0 <__cxa_atexit@plt+0x848940> │ │ │ │ - ldr lr, [pc, #112] @ 85a900 <__cxa_atexit@plt+0x848950> │ │ │ │ + bhi 85a900 <__cxa_atexit@plt+0x848950> │ │ │ │ + ldr lr, [pc, #112] @ 85a910 <__cxa_atexit@plt+0x848960> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #108] @ 85a904 <__cxa_atexit@plt+0x848954> │ │ │ │ + ldr r8, [pc, #108] @ 85a914 <__cxa_atexit@plt+0x848964> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #104] @ 85a908 <__cxa_atexit@plt+0x848958> │ │ │ │ + ldr r1, [pc, #104] @ 85a918 <__cxa_atexit@plt+0x848968> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #80] @ 85a90c <__cxa_atexit@plt+0x84895c> │ │ │ │ + ldr r3, [pc, #80] @ 85a91c <__cxa_atexit@plt+0x84896c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r0, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #36] @ 85a910 <__cxa_atexit@plt+0x848960> │ │ │ │ + ldr r7, [pc, #36] @ 85a920 <__cxa_atexit@plt+0x848970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #156, 6 @ 0x70000002 │ │ │ │ - cmpeq lr, #96, 16 @ 0x600000 │ │ │ │ - cmpeq lr, #136, 28 @ 0x880 │ │ │ │ - teqeq pc, #44 @ 0x2c │ │ │ │ + cmpeq lr, #140, 6 @ 0x30000002 │ │ │ │ + cmpeq lr, #80, 16 @ 0x500000 │ │ │ │ + cmpeq lr, #120, 28 @ 0x780 │ │ │ │ + teqeq pc, #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a94c <__cxa_atexit@plt+0x84899c> │ │ │ │ - ldr r3, [pc, #32] @ 85a954 <__cxa_atexit@plt+0x8489a4> │ │ │ │ + bcc 85a95c <__cxa_atexit@plt+0x8489ac> │ │ │ │ + ldr r3, [pc, #32] @ 85a964 <__cxa_atexit@plt+0x8489b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85a958 <__cxa_atexit@plt+0x8489a8> │ │ │ │ + ldr r7, [pc, #16] @ 85a968 <__cxa_atexit@plt+0x8489b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 6 @ 0x20000000 │ │ │ │ - cmpeq lr, #80, 2 │ │ │ │ - teqeq pc, #72, 24 @ 0x4800 │ │ │ │ + cmpeq lr, #248, 4 @ 0x8000000f │ │ │ │ + cmpeq lr, #64, 2 │ │ │ │ + teqeq pc, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85a9c0 <__cxa_atexit@plt+0x848a10> │ │ │ │ + bcc 85a9d0 <__cxa_atexit@plt+0x848a20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85a9b8 <__cxa_atexit@plt+0x848a08> │ │ │ │ - ldr r3, [pc, #60] @ 85a9c8 <__cxa_atexit@plt+0x848a18> │ │ │ │ + bhi 85a9c8 <__cxa_atexit@plt+0x848a18> │ │ │ │ + ldr r3, [pc, #60] @ 85a9d8 <__cxa_atexit@plt+0x848a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 85a9cc <__cxa_atexit@plt+0x848a1c> │ │ │ │ + ldr r3, [pc, #44] @ 85a9dc <__cxa_atexit@plt+0x848a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85a9d0 <__cxa_atexit@plt+0x848a20> │ │ │ │ + ldr r7, [pc, #28] @ 85a9e0 <__cxa_atexit@plt+0x848a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #176, 4 │ │ │ │ + cmpeq lr, #160, 4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #160, 10 @ 0x28000000 │ │ │ │ - teqeq pc, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq lr, #144, 10 @ 0x24000000 │ │ │ │ + teqeq pc, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85aa60 <__cxa_atexit@plt+0x848ab0> │ │ │ │ + bcc 85aa70 <__cxa_atexit@plt+0x848ac0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85aa58 <__cxa_atexit@plt+0x848aa8> │ │ │ │ - ldr r3, [pc, #100] @ 85aa68 <__cxa_atexit@plt+0x848ab8> │ │ │ │ + bhi 85aa68 <__cxa_atexit@plt+0x848ab8> │ │ │ │ + ldr r3, [pc, #100] @ 85aa78 <__cxa_atexit@plt+0x848ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 85aa6c <__cxa_atexit@plt+0x848abc> │ │ │ │ + ldr r2, [pc, #96] @ 85aa7c <__cxa_atexit@plt+0x848acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #68] @ 85aa70 <__cxa_atexit@plt+0x848ac0> │ │ │ │ + ldr r7, [pc, #68] @ 85aa80 <__cxa_atexit@plt+0x848ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 85aa74 <__cxa_atexit@plt+0x848ac4> │ │ │ │ + ldr r7, [pc, #32] @ 85aa84 <__cxa_atexit@plt+0x848ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq lr, #48, 4 │ │ │ │ + cmpeq lr, #32, 4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq lr, #36, 26 @ 0x900 │ │ │ │ - teqeq pc, #96, 4 │ │ │ │ + cmpeq lr, #20, 26 @ 0x500 │ │ │ │ + teqeq pc, #80, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85aab0 <__cxa_atexit@plt+0x848b00> │ │ │ │ - ldr r3, [pc, #32] @ 85aab8 <__cxa_atexit@plt+0x848b08> │ │ │ │ + bcc 85aac0 <__cxa_atexit@plt+0x848b10> │ │ │ │ + ldr r3, [pc, #32] @ 85aac8 <__cxa_atexit@plt+0x848b18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85aabc <__cxa_atexit@plt+0x848b0c> │ │ │ │ + ldr r7, [pc, #16] @ 85aacc <__cxa_atexit@plt+0x848b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #164, 2 @ 0x29 │ │ │ │ - cmpeq lr, #156, 26 @ 0x2700 │ │ │ │ - teqeq pc, #236, 20 @ 0xec000 │ │ │ │ + cmpeq lr, #148, 2 @ 0x25 │ │ │ │ + cmpeq lr, #140, 26 @ 0x2300 │ │ │ │ + teqeq pc, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85aafc <__cxa_atexit@plt+0x848b4c> │ │ │ │ - ldr r8, [pc, #36] @ 85ab04 <__cxa_atexit@plt+0x848b54> │ │ │ │ + bcc 85ab0c <__cxa_atexit@plt+0x848b5c> │ │ │ │ + ldr r8, [pc, #36] @ 85ab14 <__cxa_atexit@plt+0x848b64> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85ab08 <__cxa_atexit@plt+0x848b58> │ │ │ │ + ldr r3, [pc, #32] @ 85ab18 <__cxa_atexit@plt+0x848b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85ab0c <__cxa_atexit@plt+0x848b5c> │ │ │ │ + ldr r7, [pc, #20] @ 85ab1c <__cxa_atexit@plt+0x848b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #-637534208 @ 0xda000000 │ │ │ │ - cmpeq lr, #84, 2 │ │ │ │ - cmpeq lr, #132, 2 @ 0x21 │ │ │ │ - teqeq pc, #72, 20 @ 0x48000 │ │ │ │ + tsteq fp, #-905969664 @ 0xca000000 │ │ │ │ + cmpeq lr, #68, 2 │ │ │ │ + cmpeq lr, #116, 2 │ │ │ │ + teqeq pc, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ab94 <__cxa_atexit@plt+0x848be4> │ │ │ │ + bcc 85aba4 <__cxa_atexit@plt+0x848bf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ab8c <__cxa_atexit@plt+0x848bdc> │ │ │ │ - ldr r3, [pc, #92] @ 85ab9c <__cxa_atexit@plt+0x848bec> │ │ │ │ + bhi 85ab9c <__cxa_atexit@plt+0x848bec> │ │ │ │ + ldr r3, [pc, #92] @ 85abac <__cxa_atexit@plt+0x848bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 85aba0 <__cxa_atexit@plt+0x848bf0> │ │ │ │ + ldr r2, [pc, #88] @ 85abb0 <__cxa_atexit@plt+0x848c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 85aba4 <__cxa_atexit@plt+0x848bf4> │ │ │ │ + ldr r0, [pc, #64] @ 85abb4 <__cxa_atexit@plt+0x848c04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #32] @ 85aba8 <__cxa_atexit@plt+0x848bf8> │ │ │ │ + ldr r7, [pc, #32] @ 85abb8 <__cxa_atexit@plt+0x848c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq lr, #244 @ 0xf4 │ │ │ │ - cmpeq lr, #184, 10 @ 0x2e000000 │ │ │ │ - cmpeq lr, #236, 22 @ 0x3b000 │ │ │ │ - teqeq pc, #144, 18 @ 0x240000 │ │ │ │ + cmpeq lr, #228 @ 0xe4 │ │ │ │ + cmpeq lr, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq lr, #220, 22 @ 0x37000 │ │ │ │ + teqeq pc, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85abe4 <__cxa_atexit@plt+0x848c34> │ │ │ │ - ldr r3, [pc, #32] @ 85abec <__cxa_atexit@plt+0x848c3c> │ │ │ │ + bcc 85abf4 <__cxa_atexit@plt+0x848c44> │ │ │ │ + ldr r3, [pc, #32] @ 85abfc <__cxa_atexit@plt+0x848c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85abf0 <__cxa_atexit@plt+0x848c40> │ │ │ │ + ldr r7, [pc, #16] @ 85ac00 <__cxa_atexit@plt+0x848c50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #112 @ 0x70 │ │ │ │ - cmpeq lr, #136, 16 @ 0x880000 │ │ │ │ - teqeq pc, #84, 18 @ 0x150000 │ │ │ │ + cmpeq lr, #96 @ 0x60 │ │ │ │ + cmpeq lr, #120, 16 @ 0x780000 │ │ │ │ + teqeq pc, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ac58 <__cxa_atexit@plt+0x848ca8> │ │ │ │ + bcc 85ac68 <__cxa_atexit@plt+0x848cb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ac50 <__cxa_atexit@plt+0x848ca0> │ │ │ │ - ldr r3, [pc, #60] @ 85ac60 <__cxa_atexit@plt+0x848cb0> │ │ │ │ + bhi 85ac60 <__cxa_atexit@plt+0x848cb0> │ │ │ │ + ldr r3, [pc, #60] @ 85ac70 <__cxa_atexit@plt+0x848cc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 85ac64 <__cxa_atexit@plt+0x848cb4> │ │ │ │ + ldr r3, [pc, #44] @ 85ac74 <__cxa_atexit@plt+0x848cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85ac68 <__cxa_atexit@plt+0x848cb8> │ │ │ │ + ldr r7, [pc, #28] @ 85ac78 <__cxa_atexit@plt+0x848cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #24 │ │ │ │ + cmpeq lr, #8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #8, 6 @ 0x20000000 │ │ │ │ - teqeq pc, #252, 16 @ 0xfc0000 │ │ │ │ + cmpeq lr, #248, 4 @ 0x8000000f │ │ │ │ + teqeq pc, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85acfc <__cxa_atexit@plt+0x848d4c> │ │ │ │ + bcc 85ad0c <__cxa_atexit@plt+0x848d5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85acf4 <__cxa_atexit@plt+0x848d44> │ │ │ │ - ldr r3, [pc, #104] @ 85ad04 <__cxa_atexit@plt+0x848d54> │ │ │ │ + bhi 85ad04 <__cxa_atexit@plt+0x848d54> │ │ │ │ + ldr r3, [pc, #104] @ 85ad14 <__cxa_atexit@plt+0x848d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #72] @ 85ad08 <__cxa_atexit@plt+0x848d58> │ │ │ │ + ldr r0, [pc, #72] @ 85ad18 <__cxa_atexit@plt+0x848d68> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 85ad0c <__cxa_atexit@plt+0x848d5c> │ │ │ │ + ldr r3, [pc, #64] @ 85ad1c <__cxa_atexit@plt+0x848d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 85ad10 <__cxa_atexit@plt+0x848d60> │ │ │ │ + ldr r7, [pc, #32] @ 85ad20 <__cxa_atexit@plt+0x848d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #160, 30 @ 0x280 │ │ │ │ + cmpeq lr, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmpeq lr, #136, 20 @ 0x88000 │ │ │ │ - teqeq pc, #4, 16 @ 0x40000 │ │ │ │ + cmpeq lr, #120, 20 @ 0x78000 │ │ │ │ + teqeq pc, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ad58 <__cxa_atexit@plt+0x848da8> │ │ │ │ - ldr r3, [pc, #44] @ 85ad60 <__cxa_atexit@plt+0x848db0> │ │ │ │ + bcc 85ad68 <__cxa_atexit@plt+0x848db8> │ │ │ │ + ldr r3, [pc, #44] @ 85ad70 <__cxa_atexit@plt+0x848dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 85ad64 <__cxa_atexit@plt+0x848db4> │ │ │ │ + ldr r3, [pc, #32] @ 85ad74 <__cxa_atexit@plt+0x848dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 85ad68 <__cxa_atexit@plt+0x848db8> │ │ │ │ + ldr r8, [pc, #24] @ 85ad78 <__cxa_atexit@plt+0x848dc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 30 │ │ │ │ - cmpeq lr, #192, 14 @ 0x3000000 │ │ │ │ - cmpeq lr, #16, 18 @ 0x40000 │ │ │ │ - teqeq pc, #88, 20 @ 0x58000 │ │ │ │ + cmpeq lr, #248, 28 @ 0xf80 │ │ │ │ + cmpeq lr, #176, 14 @ 0x2c00000 │ │ │ │ + cmpeq lr, #0, 18 │ │ │ │ + teqeq pc, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ada4 <__cxa_atexit@plt+0x848df4> │ │ │ │ - ldr r3, [pc, #32] @ 85adac <__cxa_atexit@plt+0x848dfc> │ │ │ │ + bcc 85adb4 <__cxa_atexit@plt+0x848e04> │ │ │ │ + ldr r3, [pc, #32] @ 85adbc <__cxa_atexit@plt+0x848e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85adb0 <__cxa_atexit@plt+0x848e00> │ │ │ │ + ldr r7, [pc, #16] @ 85adc0 <__cxa_atexit@plt+0x848e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #176, 28 @ 0xb00 │ │ │ │ - cmpeq lr, #84, 14 @ 0x1500000 │ │ │ │ - teqeq pc, #196, 14 @ 0x3100000 │ │ │ │ + cmpeq lr, #160, 28 @ 0xa00 │ │ │ │ + cmpeq lr, #68, 14 @ 0x1100000 │ │ │ │ + teqeq pc, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ae5c <__cxa_atexit@plt+0x848eac> │ │ │ │ + bcc 85ae6c <__cxa_atexit@plt+0x848ebc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ae54 <__cxa_atexit@plt+0x848ea4> │ │ │ │ + bhi 85ae64 <__cxa_atexit@plt+0x848eb4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r0, r3, lr} │ │ │ │ - ldr sl, [pc, #108] @ 85ae64 <__cxa_atexit@plt+0x848eb4> │ │ │ │ + ldr sl, [pc, #108] @ 85ae74 <__cxa_atexit@plt+0x848ec4> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [pc, #100] @ 85ae68 <__cxa_atexit@plt+0x848eb8> │ │ │ │ + ldr r9, [pc, #100] @ 85ae78 <__cxa_atexit@plt+0x848ec8> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #-36]! @ 0xffffffdc │ │ │ │ - ldr sl, [pc, #88] @ 85ae6c <__cxa_atexit@plt+0x848ebc> │ │ │ │ + ldr sl, [pc, #88] @ 85ae7c <__cxa_atexit@plt+0x848ecc> │ │ │ │ add sl, pc, sl │ │ │ │ sub ip, r6, #16 │ │ │ │ stm ip, {r2, r7, r8} │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #48] @ 85ae70 <__cxa_atexit@plt+0x848ec0> │ │ │ │ + ldr r0, [pc, #48] @ 85ae80 <__cxa_atexit@plt+0x848ed0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ - ldr r7, [pc, #40] @ 85ae74 <__cxa_atexit@plt+0x848ec4> │ │ │ │ + ldr r7, [pc, #40] @ 85ae84 <__cxa_atexit@plt+0x848ed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmpeq lr, #20, 28 @ 0x140 │ │ │ │ - cmpeq lr, #180, 16 @ 0xb40000 │ │ │ │ - teqeq pc, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq lr, #4, 28 @ 0x40 │ │ │ │ + cmpeq lr, #164, 16 @ 0xa40000 │ │ │ │ + teqeq pc, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85aed4 <__cxa_atexit@plt+0x848f24> │ │ │ │ + bhi 85aee4 <__cxa_atexit@plt+0x848f34> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #60] @ 85aee0 <__cxa_atexit@plt+0x848f30> │ │ │ │ + ldr r2, [pc, #60] @ 85aef0 <__cxa_atexit@plt+0x848f40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 85aee4 <__cxa_atexit@plt+0x848f34> │ │ │ │ + ldr r1, [pc, #56] @ 85aef4 <__cxa_atexit@plt+0x848f44> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 85aee8 <__cxa_atexit@plt+0x848f38> │ │ │ │ + ldr r7, [pc, #24] @ 85aef8 <__cxa_atexit@plt+0x848f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmpeq lr, #128, 26 @ 0x2000 │ │ │ │ - teqeq pc, #232, 16 @ 0xe80000 │ │ │ │ + cmpeq lr, #112, 26 @ 0x1c00 │ │ │ │ + teqeq pc, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85af24 <__cxa_atexit@plt+0x848f74> │ │ │ │ - ldr r3, [pc, #32] @ 85af2c <__cxa_atexit@plt+0x848f7c> │ │ │ │ + bcc 85af34 <__cxa_atexit@plt+0x848f84> │ │ │ │ + ldr r3, [pc, #32] @ 85af3c <__cxa_atexit@plt+0x848f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85af30 <__cxa_atexit@plt+0x848f80> │ │ │ │ + ldr r7, [pc, #16] @ 85af40 <__cxa_atexit@plt+0x848f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #48, 26 @ 0xc00 │ │ │ │ - cmpeq lr, #132, 22 @ 0x21000 │ │ │ │ - teqeq pc, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq lr, #32, 26 @ 0x800 │ │ │ │ + cmpeq lr, #116, 22 @ 0x1d000 │ │ │ │ + teqeq pc, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85afa8 <__cxa_atexit@plt+0x848ff8> │ │ │ │ + bcc 85afb8 <__cxa_atexit@plt+0x849008> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85afa0 <__cxa_atexit@plt+0x848ff0> │ │ │ │ - ldr r3, [pc, #76] @ 85afb0 <__cxa_atexit@plt+0x849000> │ │ │ │ + bhi 85afb0 <__cxa_atexit@plt+0x849000> │ │ │ │ + ldr r3, [pc, #76] @ 85afc0 <__cxa_atexit@plt+0x849010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ - ldr r0, [pc, #48] @ 85afb4 <__cxa_atexit@plt+0x849004> │ │ │ │ + ldr r0, [pc, #48] @ 85afc4 <__cxa_atexit@plt+0x849014> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-8]! │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 859cac <__cxa_atexit@plt+0x847cfc> │ │ │ │ + b 859cbc <__cxa_atexit@plt+0x847d0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #216, 24 @ 0xd800 │ │ │ │ + cmpeq lr, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - teqeq pc, #68, 12 @ 0x4400000 │ │ │ │ + teqeq pc, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b0b0 <__cxa_atexit@plt+0x849100> │ │ │ │ + bcc 85b0c0 <__cxa_atexit@plt+0x849110> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b0a8 <__cxa_atexit@plt+0x8490f8> │ │ │ │ + bhi 85b0b8 <__cxa_atexit@plt+0x849108> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr ip, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ @@ -2171929,215 +2171933,215 @@ │ │ │ │ ldr r3, [r7, #27] │ │ │ │ add lr, r7, #31 │ │ │ │ ldm lr, {r2, r8, lr} │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr r7, [pc, #144] @ 85b0bc <__cxa_atexit@plt+0x84910c> │ │ │ │ + ldr r7, [pc, #144] @ 85b0cc <__cxa_atexit@plt+0x84911c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ str sl, [r6, #-8] │ │ │ │ str sl, [r5, #48] @ 0x30 │ │ │ │ str lr, [r6, #-12] │ │ │ │ str lr, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #32] │ │ │ │ str r9, [r5, #28] │ │ │ │ str r2, [r5, #24] │ │ │ │ str fp, [r6, #-4] │ │ │ │ str fp, [r5, #20] │ │ │ │ - ldr r7, [pc, #88] @ 85b0c0 <__cxa_atexit@plt+0x849110> │ │ │ │ + ldr r7, [pc, #88] @ 85b0d0 <__cxa_atexit@plt+0x849120> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r8, [r5, #12] │ │ │ │ str ip, [r5, #8] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #52] @ 85b0c4 <__cxa_atexit@plt+0x849114> │ │ │ │ + ldr r7, [pc, #52] @ 85b0d4 <__cxa_atexit@plt+0x849124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #44] @ 85b0c8 <__cxa_atexit@plt+0x849118> │ │ │ │ + ldr r7, [pc, #44] @ 85b0d8 <__cxa_atexit@plt+0x849128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ - cmpeq lr, #196, 22 @ 0x31000 │ │ │ │ - cmpeq lr, #100, 12 @ 0x6400000 │ │ │ │ - teqeq pc, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq lr, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq lr, #84, 12 @ 0x5400000 │ │ │ │ + teqeq pc, #0, 10 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b13c <__cxa_atexit@plt+0x84918c> │ │ │ │ + bhi 85b14c <__cxa_atexit@plt+0x84919c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #68] @ 85b148 <__cxa_atexit@plt+0x849198> │ │ │ │ + ldr r0, [pc, #68] @ 85b158 <__cxa_atexit@plt+0x8491a8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #64] @ 85b14c <__cxa_atexit@plt+0x84919c> │ │ │ │ + ldr lr, [pc, #64] @ 85b15c <__cxa_atexit@plt+0x8491ac> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r0, [r5] │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 85b150 <__cxa_atexit@plt+0x8491a0> │ │ │ │ + ldr r7, [pc, #36] @ 85b160 <__cxa_atexit@plt+0x8491b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #28] @ 85b154 <__cxa_atexit@plt+0x8491a4> │ │ │ │ + ldr r7, [pc, #28] @ 85b164 <__cxa_atexit@plt+0x8491b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - cmpeq lr, #40, 22 @ 0xa000 │ │ │ │ - cmpeq lr, #200, 10 @ 0x32000000 │ │ │ │ - teqeq pc, #60, 8 @ 0x3c000000 │ │ │ │ + cmpeq lr, #24, 22 @ 0x6000 │ │ │ │ + cmpeq lr, #184, 10 @ 0x2e000000 │ │ │ │ + teqeq pc, #44, 8 @ 0x2c000000 │ │ │ │ andeq r8, r0, ip, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b1f0 <__cxa_atexit@plt+0x849240> │ │ │ │ + bhi 85b200 <__cxa_atexit@plt+0x849250> │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str ip, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r1, sl} │ │ │ │ str r0, [r6] │ │ │ │ - ldr r2, [pc, #76] @ 85b1fc <__cxa_atexit@plt+0x84924c> │ │ │ │ + ldr r2, [pc, #76] @ 85b20c <__cxa_atexit@plt+0x84925c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r6, #40 @ 0x28 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - ldr r3, [pc, #52] @ 85b200 <__cxa_atexit@plt+0x849250> │ │ │ │ + ldr r3, [pc, #52] @ 85b210 <__cxa_atexit@plt+0x849260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #32] @ 85b204 <__cxa_atexit@plt+0x849254> │ │ │ │ + ldr r2, [pc, #32] @ 85b214 <__cxa_atexit@plt+0x849264> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - cmpeq lr, #152, 20 @ 0x98000 │ │ │ │ + cmpeq lr, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - teqeq pc, #244, 6 @ 0xd0000003 │ │ │ │ + teqeq pc, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b240 <__cxa_atexit@plt+0x849290> │ │ │ │ - ldr r3, [pc, #32] @ 85b248 <__cxa_atexit@plt+0x849298> │ │ │ │ + bcc 85b250 <__cxa_atexit@plt+0x8492a0> │ │ │ │ + ldr r3, [pc, #32] @ 85b258 <__cxa_atexit@plt+0x8492a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85b24c <__cxa_atexit@plt+0x84929c> │ │ │ │ + ldr r7, [pc, #16] @ 85b25c <__cxa_atexit@plt+0x8492ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #20, 20 @ 0x14000 │ │ │ │ - cmpeq lr, #196, 16 @ 0xc40000 │ │ │ │ + cmpeq lr, #4, 20 @ 0x4000 │ │ │ │ + cmpeq lr, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b27c <__cxa_atexit@plt+0x8492cc> │ │ │ │ - ldr r3, [pc, #24] @ 85b284 <__cxa_atexit@plt+0x8492d4> │ │ │ │ + bcc 85b28c <__cxa_atexit@plt+0x8492dc> │ │ │ │ + ldr r3, [pc, #24] @ 85b294 <__cxa_atexit@plt+0x8492e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #208, 18 @ 0x340000 │ │ │ │ - teqeq pc, #128, 6 │ │ │ │ + cmpeq lr, #192, 18 @ 0x300000 │ │ │ │ + teqeq pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b304 <__cxa_atexit@plt+0x849354> │ │ │ │ + bcc 85b314 <__cxa_atexit@plt+0x849364> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b2fc <__cxa_atexit@plt+0x84934c> │ │ │ │ - ldr r3, [pc, #84] @ 85b30c <__cxa_atexit@plt+0x84935c> │ │ │ │ + bhi 85b30c <__cxa_atexit@plt+0x84935c> │ │ │ │ + ldr r3, [pc, #84] @ 85b31c <__cxa_atexit@plt+0x84936c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 85b310 <__cxa_atexit@plt+0x849360> │ │ │ │ + ldr r2, [pc, #80] @ 85b320 <__cxa_atexit@plt+0x849370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 85b314 <__cxa_atexit@plt+0x849364> │ │ │ │ + ldr r1, [pc, #60] @ 85b324 <__cxa_atexit@plt+0x849374> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 85b318 <__cxa_atexit@plt+0x849368> │ │ │ │ + ldr r7, [pc, #32] @ 85b328 <__cxa_atexit@plt+0x849378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq lr, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #88, 18 @ 0x160000 │ │ │ │ - teqeq pc, #240, 4 │ │ │ │ + cmpeq lr, #72, 18 @ 0x120000 │ │ │ │ + teqeq pc, #224, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b418 <__cxa_atexit@plt+0x849468> │ │ │ │ + bcc 85b428 <__cxa_atexit@plt+0x849478> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b410 <__cxa_atexit@plt+0x849460> │ │ │ │ + bhi 85b420 <__cxa_atexit@plt+0x849470> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2172147,15 +2172151,15 @@ │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r9, [r7, #31] │ │ │ │ ldr r0, [r7, #35] @ 0x23 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #47] @ 0x2f │ │ │ │ - ldr r4, [pc, #140] @ 85b420 <__cxa_atexit@plt+0x849470> │ │ │ │ + ldr r4, [pc, #140] @ 85b430 <__cxa_atexit@plt+0x849480> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ @@ -2172166,70 +2172170,70 @@ │ │ │ │ str r1, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, sl, ip} │ │ │ │ - ldr r4, [pc, #68] @ 85b424 <__cxa_atexit@plt+0x849474> │ │ │ │ + ldr r4, [pc, #68] @ 85b434 <__cxa_atexit@plt+0x849484> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #48] @ 85b428 <__cxa_atexit@plt+0x849478> │ │ │ │ + ldr r3, [pc, #48] @ 85b438 <__cxa_atexit@plt+0x849488> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-12]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - cmpeq lr, #132, 16 @ 0x840000 │ │ │ │ + cmpeq lr, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - teqeq pc, #208 @ 0xd0 │ │ │ │ + teqeq pc, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b470 <__cxa_atexit@plt+0x8494c0> │ │ │ │ - ldr r3, [pc, #44] @ 85b478 <__cxa_atexit@plt+0x8494c8> │ │ │ │ + bcc 85b480 <__cxa_atexit@plt+0x8494d0> │ │ │ │ + ldr r3, [pc, #44] @ 85b488 <__cxa_atexit@plt+0x8494d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 85b47c <__cxa_atexit@plt+0x8494cc> │ │ │ │ + ldr r3, [pc, #36] @ 85b48c <__cxa_atexit@plt+0x8494dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 85b480 <__cxa_atexit@plt+0x8494d0> │ │ │ │ + ldr r3, [pc, #24] @ 85b490 <__cxa_atexit@plt+0x8494e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #240, 14 @ 0x3c00000 │ │ │ │ - cmpeq lr, #232, 14 @ 0x3a00000 │ │ │ │ - cmpeq lr, #168, 28 @ 0xa80 │ │ │ │ - teqeq pc, #152, 2 @ 0x26 │ │ │ │ + cmpeq lr, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq lr, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq lr, #152, 28 @ 0x980 │ │ │ │ + teqeq pc, #136, 2 @ 0x22 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3], #-8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b578 <__cxa_atexit@plt+0x8495c8> │ │ │ │ + bcc 85b588 <__cxa_atexit@plt+0x8495d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ cmp ip, r3 │ │ │ │ - bhi 85b570 <__cxa_atexit@plt+0x8495c0> │ │ │ │ + bhi 85b580 <__cxa_atexit@plt+0x8495d0> │ │ │ │ ldr r6, [r7, #4] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r6, [r7, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r6, r9 │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -2172239,20 +2172243,20 @@ │ │ │ │ ldr fp, [r7, #24] │ │ │ │ add lr, r7, #28 │ │ │ │ ldm lr, {r2, r4, lr} │ │ │ │ str r1, [ip, #-32] @ 0xffffffe0 │ │ │ │ str r6, [ip, #-36] @ 0xffffffdc │ │ │ │ str r8, [ip, #-40] @ 0xffffffd8 │ │ │ │ str sl, [ip, #-52] @ 0xffffffcc │ │ │ │ - ldr r1, [pc, #128] @ 85b584 <__cxa_atexit@plt+0x8495d4> │ │ │ │ + ldr r1, [pc, #128] @ 85b594 <__cxa_atexit@plt+0x8495e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [ip, #-60] @ 0xffffffc4 │ │ │ │ sub r1, ip, #59 @ 0x3b │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #112] @ 85b588 <__cxa_atexit@plt+0x8495d8> │ │ │ │ + ldr r1, [pc, #112] @ 85b598 <__cxa_atexit@plt+0x8495e8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, ip │ │ │ │ str r1, [r6, #-8]! │ │ │ │ str r6, [r5, #-4] │ │ │ │ str lr, [ip] │ │ │ │ str r3, [ip, #-28] @ 0xffffffe4 │ │ │ │ str r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ @@ -2172260,358 +2172264,358 @@ │ │ │ │ str r2, [ip, #-16] │ │ │ │ str r4, [ip, #-12] │ │ │ │ str r9, [ip, #-44] @ 0xffffffd4 │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [ip, #-48] @ 0xffffffd0 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [ip, #-56] @ 0xffffffc8 │ │ │ │ - ldr r6, [pc, #52] @ 85b58c <__cxa_atexit@plt+0x8495dc> │ │ │ │ + ldr r6, [pc, #52] @ 85b59c <__cxa_atexit@plt+0x8495ec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, ip │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq lr, #12, 14 @ 0x300000 │ │ │ │ + cmpeq lr, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 85b5cc <__cxa_atexit@plt+0x84961c> │ │ │ │ - ldr r7, [pc, #44] @ 85b5dc <__cxa_atexit@plt+0x84962c> │ │ │ │ + bcc 85b5dc <__cxa_atexit@plt+0x84962c> │ │ │ │ + ldr r7, [pc, #44] @ 85b5ec <__cxa_atexit@plt+0x84963c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 85b5e0 <__cxa_atexit@plt+0x849630> │ │ │ │ + ldr r7, [pc, #32] @ 85b5f0 <__cxa_atexit@plt+0x849640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 85b5e4 <__cxa_atexit@plt+0x849634> │ │ │ │ + ldr r8, [pc, #28] @ 85b5f4 <__cxa_atexit@plt+0x849644> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 85b5e8 <__cxa_atexit@plt+0x849638> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 85b5f8 <__cxa_atexit@plt+0x849648> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq lr, #152 @ 0x98 │ │ │ │ - teqeq pc, #192 @ 0xc0 │ │ │ │ - teqeq pc, #144 @ 0x90 │ │ │ │ + cmpeq lr, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq lr, #136 @ 0x88 │ │ │ │ + teqeq pc, #176 @ 0xb0 │ │ │ │ + teqeq pc, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 85b65c <__cxa_atexit@plt+0x8496ac> │ │ │ │ - ldr r7, [pc, #88] @ 85b66c <__cxa_atexit@plt+0x8496bc> │ │ │ │ + bhi 85b66c <__cxa_atexit@plt+0x8496bc> │ │ │ │ + ldr r7, [pc, #88] @ 85b67c <__cxa_atexit@plt+0x8496cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ 85b670 <__cxa_atexit@plt+0x8496c0> │ │ │ │ + ldr r3, [pc, #84] @ 85b680 <__cxa_atexit@plt+0x8496d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 85b674 <__cxa_atexit@plt+0x8496c4> │ │ │ │ + ldr r2, [pc, #80] @ 85b684 <__cxa_atexit@plt+0x8496d4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r1, #-12]! │ │ │ │ str r1, [r5] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #48] @ 85b678 <__cxa_atexit@plt+0x8496c8> │ │ │ │ + ldr r7, [pc, #48] @ 85b688 <__cxa_atexit@plt+0x8496d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #44] @ 85b67c <__cxa_atexit@plt+0x8496cc> │ │ │ │ + ldr r9, [pc, #44] @ 85b68c <__cxa_atexit@plt+0x8496dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #40] @ 85b680 <__cxa_atexit@plt+0x8496d0> │ │ │ │ + ldr sl, [pc, #40] @ 85b690 <__cxa_atexit@plt+0x8496e0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe904 │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq lr, #76, 2 │ │ │ │ - cmpeq lr, #160, 6 @ 0x80000002 │ │ │ │ - cmpeq lr, #208, 6 @ 0x40000003 │ │ │ │ - teqeq pc, #224, 30 @ 0x380 │ │ │ │ + cmpeq lr, #60, 2 │ │ │ │ + cmpeq lr, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq lr, #192, 6 │ │ │ │ + teqeq pc, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 85b6c0 <__cxa_atexit@plt+0x849710> │ │ │ │ + ldr r3, [pc, #40] @ 85b6d0 <__cxa_atexit@plt+0x849720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 85b6c4 <__cxa_atexit@plt+0x849714> │ │ │ │ + ldr r7, [pc, #28] @ 85b6d4 <__cxa_atexit@plt+0x849724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 85b6c8 <__cxa_atexit@plt+0x849718> │ │ │ │ + ldr r8, [pc, #24] @ 85b6d8 <__cxa_atexit@plt+0x849728> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #20] @ 85b6cc <__cxa_atexit@plt+0x84971c> │ │ │ │ + ldr r9, [pc, #20] @ 85b6dc <__cxa_atexit@plt+0x84972c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r9 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #236 @ 0xec │ │ │ │ - cmpeq lr, #64, 6 │ │ │ │ - cmpeq lr, #84, 6 @ 0x50000001 │ │ │ │ - teqeq pc, #128, 30 @ 0x200 │ │ │ │ + cmpeq lr, #220 @ 0xdc │ │ │ │ + cmpeq lr, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq lr, #68, 6 @ 0x10000001 │ │ │ │ + teqeq pc, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 85b700 <__cxa_atexit@plt+0x849750> │ │ │ │ + ldr r3, [pc, #28] @ 85b710 <__cxa_atexit@plt+0x849760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 85b704 <__cxa_atexit@plt+0x849754> │ │ │ │ + ldr r7, [pc, #16] @ 85b714 <__cxa_atexit@plt+0x849764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 85b708 <__cxa_atexit@plt+0x849758> │ │ │ │ + ldr r8, [pc, #12] @ 85b718 <__cxa_atexit@plt+0x849768> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, #248, 12 @ 0xf800000 │ │ │ │ - cmpeq lr, #204, 14 @ 0x3300000 │ │ │ │ - teqeq pc, #52, 30 @ 0xd0 │ │ │ │ + cmpeq lr, #232, 12 @ 0xe800000 │ │ │ │ + cmpeq lr, #188, 14 @ 0x2f00000 │ │ │ │ + teqeq pc, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #24] @ 85b73c <__cxa_atexit@plt+0x84978c> │ │ │ │ + ldr r7, [pc, #24] @ 85b74c <__cxa_atexit@plt+0x84979c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 85b740 <__cxa_atexit@plt+0x849790> │ │ │ │ + ldr r7, [pc, #8] @ 85b750 <__cxa_atexit@plt+0x8497a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq lr, #28, 28 @ 0x1c0 │ │ │ │ - teqeq pc, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq lr, #12, 28 @ 0xc0 │ │ │ │ + teqeq pc, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 85b774 <__cxa_atexit@plt+0x8497c4> │ │ │ │ + ldr r3, [pc, #28] @ 85b784 <__cxa_atexit@plt+0x8497d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #8] @ 85b778 <__cxa_atexit@plt+0x8497c8> │ │ │ │ + ldr r7, [pc, #8] @ 85b788 <__cxa_atexit@plt+0x8497d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, #228, 26 @ 0x3900 │ │ │ │ - teqeq pc, #180, 28 @ 0xb40 │ │ │ │ + cmpeq lr, #212, 26 @ 0x3500 │ │ │ │ + teqeq pc, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b7c4 <__cxa_atexit@plt+0x849814> │ │ │ │ + bhi 85b7d4 <__cxa_atexit@plt+0x849824> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #44] @ 85b7d0 <__cxa_atexit@plt+0x849820> │ │ │ │ + ldr r3, [pc, #44] @ 85b7e0 <__cxa_atexit@plt+0x849830> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 85b7d4 <__cxa_atexit@plt+0x849824> │ │ │ │ + ldr r2, [pc, #40] @ 85b7e4 <__cxa_atexit@plt+0x849834> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffec3c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq pc, #72, 28 @ 0x480 │ │ │ │ + teqeq pc, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 85b7fc <__cxa_atexit@plt+0x84984c> │ │ │ │ + ldr r3, [pc, #16] @ 85b80c <__cxa_atexit@plt+0x84985c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq pc, #32, 28 @ 0x200 │ │ │ │ + teqeq pc, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 85b824 <__cxa_atexit@plt+0x849874> │ │ │ │ + ldr r3, [pc, #16] @ 85b834 <__cxa_atexit@plt+0x849884> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq pc, #248, 26 @ 0x3e00 │ │ │ │ + teqeq pc, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85b894 <__cxa_atexit@plt+0x8498e4> │ │ │ │ + bhi 85b8a4 <__cxa_atexit@plt+0x8498f4> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - ldr ip, [pc, #52] @ 85b8a0 <__cxa_atexit@plt+0x8498f0> │ │ │ │ + ldr ip, [pc, #52] @ 85b8b0 <__cxa_atexit@plt+0x849900> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r0, r1, r7, sl} │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmdb r6, {r8, lr} │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ mov r7, r6 │ │ │ │ str ip, [r7, #-36]! @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - tsteq fp, #9699328 @ 0x940000 │ │ │ │ + tsteq fp, #5505024 @ 0x540000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #27000832 @ 0x19c0000 │ │ │ │ + tsteq fp, #22806528 @ 0x15c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - teqeq pc, #136, 6 @ 0x20000002 │ │ │ │ + teqeq pc, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b910 <__cxa_atexit@plt+0x849960> │ │ │ │ - ldr r8, [pc, #36] @ 85b918 <__cxa_atexit@plt+0x849968> │ │ │ │ + bcc 85b920 <__cxa_atexit@plt+0x849970> │ │ │ │ + ldr r8, [pc, #36] @ 85b928 <__cxa_atexit@plt+0x849978> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85b91c <__cxa_atexit@plt+0x84996c> │ │ │ │ + ldr r3, [pc, #32] @ 85b92c <__cxa_atexit@plt+0x84997c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85b920 <__cxa_atexit@plt+0x849970> │ │ │ │ + ldr r7, [pc, #20] @ 85b930 <__cxa_atexit@plt+0x849980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #60293120 @ 0x3980000 │ │ │ │ - cmpeq lr, #64, 6 │ │ │ │ - cmpeq lr, #112, 6 @ 0xc0000001 │ │ │ │ - teqeq pc, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq fp, #56098816 @ 0x3580000 │ │ │ │ + cmpeq lr, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq lr, #96, 6 @ 0x80000001 │ │ │ │ + teqeq pc, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b960 <__cxa_atexit@plt+0x8499b0> │ │ │ │ - ldr r8, [pc, #36] @ 85b968 <__cxa_atexit@plt+0x8499b8> │ │ │ │ + bcc 85b970 <__cxa_atexit@plt+0x8499c0> │ │ │ │ + ldr r8, [pc, #36] @ 85b978 <__cxa_atexit@plt+0x8499c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85b96c <__cxa_atexit@plt+0x8499bc> │ │ │ │ + ldr r3, [pc, #32] @ 85b97c <__cxa_atexit@plt+0x8499cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85b970 <__cxa_atexit@plt+0x8499c0> │ │ │ │ + ldr r7, [pc, #20] @ 85b980 <__cxa_atexit@plt+0x8499d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #52690944 @ 0x3240000 │ │ │ │ - cmpeq lr, #240, 4 │ │ │ │ - cmpeq lr, #32, 6 @ 0x80000000 │ │ │ │ - teqeq pc, #232, 4 @ 0x8000000e │ │ │ │ + tsteq fp, #48496640 @ 0x2e40000 │ │ │ │ + cmpeq lr, #224, 4 │ │ │ │ + cmpeq lr, #16, 6 @ 0x40000000 │ │ │ │ + teqeq pc, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85b9b0 <__cxa_atexit@plt+0x849a00> │ │ │ │ - ldr r8, [pc, #36] @ 85b9b8 <__cxa_atexit@plt+0x849a08> │ │ │ │ + bcc 85b9c0 <__cxa_atexit@plt+0x849a10> │ │ │ │ + ldr r8, [pc, #36] @ 85b9c8 <__cxa_atexit@plt+0x849a18> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85b9bc <__cxa_atexit@plt+0x849a0c> │ │ │ │ + ldr r3, [pc, #32] @ 85b9cc <__cxa_atexit@plt+0x849a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85b9c0 <__cxa_atexit@plt+0x849a10> │ │ │ │ + ldr r7, [pc, #20] @ 85b9d0 <__cxa_atexit@plt+0x849a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #41418752 @ 0x2780000 │ │ │ │ - cmpeq lr, #160, 4 │ │ │ │ - cmpeq lr, #208, 4 │ │ │ │ - teqeq pc, #152, 4 @ 0x80000009 │ │ │ │ + tsteq fp, #37224448 @ 0x2380000 │ │ │ │ + cmpeq lr, #144, 4 │ │ │ │ + cmpeq lr, #192, 4 │ │ │ │ + teqeq pc, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ba00 <__cxa_atexit@plt+0x849a50> │ │ │ │ - ldr r8, [pc, #36] @ 85ba08 <__cxa_atexit@plt+0x849a58> │ │ │ │ + bcc 85ba10 <__cxa_atexit@plt+0x849a60> │ │ │ │ + ldr r8, [pc, #36] @ 85ba18 <__cxa_atexit@plt+0x849a68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 85ba0c <__cxa_atexit@plt+0x849a5c> │ │ │ │ + ldr r3, [pc, #32] @ 85ba1c <__cxa_atexit@plt+0x849a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 85ba10 <__cxa_atexit@plt+0x849a60> │ │ │ │ + ldr r7, [pc, #20] @ 85ba20 <__cxa_atexit@plt+0x849a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq fp, #31719424 @ 0x1e40000 │ │ │ │ - cmpeq lr, #80, 4 │ │ │ │ - cmpeq lr, #128, 4 │ │ │ │ - teqeq pc, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq fp, #27525120 @ 0x1a40000 │ │ │ │ + cmpeq lr, #64, 4 │ │ │ │ + cmpeq lr, #112, 4 │ │ │ │ + teqeq pc, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bb0c <__cxa_atexit@plt+0x849b5c> │ │ │ │ + bcc 85bb1c <__cxa_atexit@plt+0x849b6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85bb04 <__cxa_atexit@plt+0x849b54> │ │ │ │ - ldr r1, [pc, #208] @ 85bb14 <__cxa_atexit@plt+0x849b64> │ │ │ │ + bhi 85bb14 <__cxa_atexit@plt+0x849b64> │ │ │ │ + ldr r1, [pc, #208] @ 85bb24 <__cxa_atexit@plt+0x849b74> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #204] @ 85bb18 <__cxa_atexit@plt+0x849b68> │ │ │ │ + ldr r8, [pc, #204] @ 85bb28 <__cxa_atexit@plt+0x849b78> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #200] @ 85bb1c <__cxa_atexit@plt+0x849b6c> │ │ │ │ + ldr lr, [pc, #200] @ 85bb2c <__cxa_atexit@plt+0x849b7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #196] @ 85bb20 <__cxa_atexit@plt+0x849b70> │ │ │ │ + ldr r0, [pc, #196] @ 85bb30 <__cxa_atexit@plt+0x849b80> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #192] @ 85bb24 <__cxa_atexit@plt+0x849b74> │ │ │ │ + ldr r3, [pc, #192] @ 85bb34 <__cxa_atexit@plt+0x849b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #184] @ 85bb28 <__cxa_atexit@plt+0x849b78> │ │ │ │ + ldr r3, [pc, #184] @ 85bb38 <__cxa_atexit@plt+0x849b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #168] @ 85bb2c <__cxa_atexit@plt+0x849b7c> │ │ │ │ + ldr r3, [pc, #168] @ 85bb3c <__cxa_atexit@plt+0x849b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #129 @ 0x81 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r3, r3, #89 @ 0x59 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 85bb30 <__cxa_atexit@plt+0x849b80> │ │ │ │ + ldr r2, [pc, #124] @ 85bb40 <__cxa_atexit@plt+0x849b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2172620,2540 +2172624,2540 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 85bb34 <__cxa_atexit@plt+0x849b84> │ │ │ │ + ldr r7, [pc, #60] @ 85bb44 <__cxa_atexit@plt+0x849b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 85bb38 <__cxa_atexit@plt+0x849b88> │ │ │ │ + ldr r9, [pc, #56] @ 85bb48 <__cxa_atexit@plt+0x849b98> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq lr, #172, 6 @ 0xb0000002 │ │ │ │ - cmpeq lr, #192, 8 @ 0xc0000000 │ │ │ │ - cmpeq lr, #196, 4 @ 0x4000000c │ │ │ │ - cmpeq lr, #136, 2 @ 0x22 │ │ │ │ - cmpeq lr, #60, 2 │ │ │ │ - cmpeq lr, #56, 2 │ │ │ │ - teqeq pc, #36, 16 @ 0x240000 │ │ │ │ + cmpeq lr, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq lr, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq lr, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq lr, #120, 2 │ │ │ │ + cmpeq lr, #44, 2 │ │ │ │ + cmpeq lr, #40, 2 │ │ │ │ + teqeq pc, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bb84 <__cxa_atexit@plt+0x849bd4> │ │ │ │ - ldr r3, [pc, #48] @ 85bb8c <__cxa_atexit@plt+0x849bdc> │ │ │ │ + bcc 85bb94 <__cxa_atexit@plt+0x849be4> │ │ │ │ + ldr r3, [pc, #48] @ 85bb9c <__cxa_atexit@plt+0x849bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 85bb90 <__cxa_atexit@plt+0x849be0> │ │ │ │ + ldr r3, [pc, #36] @ 85bba0 <__cxa_atexit@plt+0x849bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r7, [pc, #20] @ 85bb94 <__cxa_atexit@plt+0x849be4> │ │ │ │ + ldr r7, [pc, #20] @ 85bba4 <__cxa_atexit@plt+0x849bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #224 @ 0xe0 │ │ │ │ - cmpeq lr, #68, 2 │ │ │ │ - cmpeq lr, #124, 4 @ 0xc0000007 │ │ │ │ - teqeq pc, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq lr, #208 @ 0xd0 │ │ │ │ + cmpeq lr, #52, 2 │ │ │ │ + cmpeq lr, #108, 4 @ 0xc0000006 │ │ │ │ + teqeq pc, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bbd0 <__cxa_atexit@plt+0x849c20> │ │ │ │ - ldr r3, [pc, #32] @ 85bbd8 <__cxa_atexit@plt+0x849c28> │ │ │ │ + bcc 85bbe0 <__cxa_atexit@plt+0x849c30> │ │ │ │ + ldr r3, [pc, #32] @ 85bbe8 <__cxa_atexit@plt+0x849c38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85bbdc <__cxa_atexit@plt+0x849c2c> │ │ │ │ + ldr r7, [pc, #16] @ 85bbec <__cxa_atexit@plt+0x849c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #132 @ 0x84 │ │ │ │ - cmpeq lr, #52, 4 @ 0x40000003 │ │ │ │ - teqeq pc, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq lr, #116 @ 0x74 │ │ │ │ + cmpeq lr, #36, 4 @ 0x40000002 │ │ │ │ + teqeq pc, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bc64 <__cxa_atexit@plt+0x849cb4> │ │ │ │ + bcc 85bc74 <__cxa_atexit@plt+0x849cc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85bc5c <__cxa_atexit@plt+0x849cac> │ │ │ │ - ldr r3, [pc, #92] @ 85bc6c <__cxa_atexit@plt+0x849cbc> │ │ │ │ + bhi 85bc6c <__cxa_atexit@plt+0x849cbc> │ │ │ │ + ldr r3, [pc, #92] @ 85bc7c <__cxa_atexit@plt+0x849ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 85bc70 <__cxa_atexit@plt+0x849cc0> │ │ │ │ + ldr r2, [pc, #88] @ 85bc80 <__cxa_atexit@plt+0x849cd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 85bc74 <__cxa_atexit@plt+0x849cc4> │ │ │ │ + ldr r0, [pc, #64] @ 85bc84 <__cxa_atexit@plt+0x849cd4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 85bc78 <__cxa_atexit@plt+0x849cc8> │ │ │ │ + ldr r7, [pc, #32] @ 85bc88 <__cxa_atexit@plt+0x849cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq lr, #36 @ 0x24 │ │ │ │ + cmpeq lr, #20 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq lr, #248, 30 @ 0x3e0 │ │ │ │ - teqeq pc, #4, 14 @ 0x100000 │ │ │ │ + cmpeq lr, #232, 30 @ 0x3a0 │ │ │ │ + teqeq pc, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bcf4 <__cxa_atexit@plt+0x849d44> │ │ │ │ + bcc 85bd04 <__cxa_atexit@plt+0x849d54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85bcec <__cxa_atexit@plt+0x849d3c> │ │ │ │ - ldr r3, [pc, #80] @ 85bcfc <__cxa_atexit@plt+0x849d4c> │ │ │ │ + bhi 85bcfc <__cxa_atexit@plt+0x849d4c> │ │ │ │ + ldr r3, [pc, #80] @ 85bd0c <__cxa_atexit@plt+0x849d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 85bd00 <__cxa_atexit@plt+0x849d50> │ │ │ │ + ldr r7, [pc, #52] @ 85bd10 <__cxa_atexit@plt+0x849d60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 85bd04 <__cxa_atexit@plt+0x849d54> │ │ │ │ + ldr r7, [pc, #28] @ 85bd14 <__cxa_atexit@plt+0x849d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #144, 30 @ 0x240 │ │ │ │ + cmpeq lr, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq lr, #212, 14 @ 0x3500000 │ │ │ │ - teqeq pc, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq lr, #196, 14 @ 0x3100000 │ │ │ │ + teqeq pc, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bd40 <__cxa_atexit@plt+0x849d90> │ │ │ │ - ldr r3, [pc, #32] @ 85bd48 <__cxa_atexit@plt+0x849d98> │ │ │ │ + bcc 85bd50 <__cxa_atexit@plt+0x849da0> │ │ │ │ + ldr r3, [pc, #32] @ 85bd58 <__cxa_atexit@plt+0x849da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85bd4c <__cxa_atexit@plt+0x849d9c> │ │ │ │ + ldr r7, [pc, #16] @ 85bd5c <__cxa_atexit@plt+0x849dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #20, 30 @ 0x50 │ │ │ │ - cmpeq lr, #104, 26 @ 0x1a00 │ │ │ │ - teqeq pc, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq lr, #4, 30 │ │ │ │ + cmpeq lr, #88, 26 @ 0x1600 │ │ │ │ + teqeq pc, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bd88 <__cxa_atexit@plt+0x849dd8> │ │ │ │ - ldr r3, [pc, #32] @ 85bd90 <__cxa_atexit@plt+0x849de0> │ │ │ │ + bcc 85bd98 <__cxa_atexit@plt+0x849de8> │ │ │ │ + ldr r3, [pc, #32] @ 85bda0 <__cxa_atexit@plt+0x849df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85bd94 <__cxa_atexit@plt+0x849de4> │ │ │ │ + ldr r7, [pc, #16] @ 85bda4 <__cxa_atexit@plt+0x849df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #204, 28 @ 0xcc0 │ │ │ │ - cmpeq lr, #32, 28 @ 0x200 │ │ │ │ - teqeq pc, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq lr, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq lr, #16, 28 @ 0x100 │ │ │ │ + teqeq pc, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bdd0 <__cxa_atexit@plt+0x849e20> │ │ │ │ - ldr r3, [pc, #32] @ 85bdd8 <__cxa_atexit@plt+0x849e28> │ │ │ │ + bcc 85bde0 <__cxa_atexit@plt+0x849e30> │ │ │ │ + ldr r3, [pc, #32] @ 85bde8 <__cxa_atexit@plt+0x849e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85bddc <__cxa_atexit@plt+0x849e2c> │ │ │ │ + ldr r7, [pc, #16] @ 85bdec <__cxa_atexit@plt+0x849e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #132, 28 @ 0x840 │ │ │ │ - cmpeq lr, #108, 24 @ 0x6c00 │ │ │ │ - teqeq pc, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq lr, #116, 28 @ 0x740 │ │ │ │ + cmpeq lr, #92, 24 @ 0x5c00 │ │ │ │ + teqeq pc, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85be18 <__cxa_atexit@plt+0x849e68> │ │ │ │ - ldr r3, [pc, #32] @ 85be20 <__cxa_atexit@plt+0x849e70> │ │ │ │ + bcc 85be28 <__cxa_atexit@plt+0x849e78> │ │ │ │ + ldr r3, [pc, #32] @ 85be30 <__cxa_atexit@plt+0x849e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85be24 <__cxa_atexit@plt+0x849e74> │ │ │ │ + ldr r7, [pc, #16] @ 85be34 <__cxa_atexit@plt+0x849e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq lr, #84, 26 @ 0x1500 │ │ │ │ - teqeq pc, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq lr, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq lr, #68, 26 @ 0x1100 │ │ │ │ + teqeq pc, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85be8c <__cxa_atexit@plt+0x849edc> │ │ │ │ + bcc 85be9c <__cxa_atexit@plt+0x849eec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85be84 <__cxa_atexit@plt+0x849ed4> │ │ │ │ - ldr r3, [pc, #60] @ 85be94 <__cxa_atexit@plt+0x849ee4> │ │ │ │ + bhi 85be94 <__cxa_atexit@plt+0x849ee4> │ │ │ │ + ldr r3, [pc, #60] @ 85bea4 <__cxa_atexit@plt+0x849ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 85be98 <__cxa_atexit@plt+0x849ee8> │ │ │ │ + ldr r3, [pc, #44] @ 85bea8 <__cxa_atexit@plt+0x849ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85be9c <__cxa_atexit@plt+0x849eec> │ │ │ │ + ldr r7, [pc, #28] @ 85beac <__cxa_atexit@plt+0x849efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #228, 26 @ 0x3900 │ │ │ │ + cmpeq lr, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #132, 6 @ 0x10000002 │ │ │ │ - teqeq pc, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq lr, #116, 6 @ 0xd0000001 │ │ │ │ + teqeq pc, #0, 8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bf1c <__cxa_atexit@plt+0x849f6c> │ │ │ │ + bcc 85bf2c <__cxa_atexit@plt+0x849f7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85bf14 <__cxa_atexit@plt+0x849f64> │ │ │ │ - ldr r3, [pc, #84] @ 85bf24 <__cxa_atexit@plt+0x849f74> │ │ │ │ + bhi 85bf24 <__cxa_atexit@plt+0x849f74> │ │ │ │ + ldr r3, [pc, #84] @ 85bf34 <__cxa_atexit@plt+0x849f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 85bf28 <__cxa_atexit@plt+0x849f78> │ │ │ │ + ldr r2, [pc, #72] @ 85bf38 <__cxa_atexit@plt+0x849f88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 85bf2c <__cxa_atexit@plt+0x849f7c> │ │ │ │ + ldr r3, [pc, #64] @ 85bf3c <__cxa_atexit@plt+0x849f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 85bf30 <__cxa_atexit@plt+0x849f80> │ │ │ │ + ldr r3, [pc, #56] @ 85bf40 <__cxa_atexit@plt+0x849f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 85bf34 <__cxa_atexit@plt+0x849f84> │ │ │ │ + ldr r8, [pc, #36] @ 85bf44 <__cxa_atexit@plt+0x849f94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq lr, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq lr, #120, 26 @ 0x1e00 │ │ │ │ - cmpeq lr, #16, 6 @ 0x40000000 │ │ │ │ - cmpeq lr, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq lr, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq lr, #0, 6 │ │ │ │ + cmpeq lr, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bf74 <__cxa_atexit@plt+0x849fc4> │ │ │ │ - ldr r3, [pc, #40] @ 85bf7c <__cxa_atexit@plt+0x849fcc> │ │ │ │ + bcc 85bf84 <__cxa_atexit@plt+0x849fd4> │ │ │ │ + ldr r3, [pc, #40] @ 85bf8c <__cxa_atexit@plt+0x849fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 85bf80 <__cxa_atexit@plt+0x849fd0> │ │ │ │ + ldr r2, [pc, #24] @ 85bf90 <__cxa_atexit@plt+0x849fe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 24 @ 0xe800 │ │ │ │ cmpeq lr, #216, 24 @ 0xd800 │ │ │ │ - teqeq pc, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq lr, #200, 24 @ 0xc800 │ │ │ │ + teqeq pc, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85bff0 <__cxa_atexit@plt+0x84a040> │ │ │ │ + bcc 85c000 <__cxa_atexit@plt+0x84a050> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85bfe8 <__cxa_atexit@plt+0x84a038> │ │ │ │ - ldr r3, [pc, #68] @ 85bff8 <__cxa_atexit@plt+0x84a048> │ │ │ │ + bhi 85bff8 <__cxa_atexit@plt+0x84a048> │ │ │ │ + ldr r3, [pc, #68] @ 85c008 <__cxa_atexit@plt+0x84a058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #44] @ 85bffc <__cxa_atexit@plt+0x84a04c> │ │ │ │ + ldr r2, [pc, #44] @ 85c00c <__cxa_atexit@plt+0x84a05c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85c000 <__cxa_atexit@plt+0x84a050> │ │ │ │ + ldr r7, [pc, #28] @ 85c010 <__cxa_atexit@plt+0x84a060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 24 @ 0x8800 │ │ │ │ - cmpeq lr, #64, 28 @ 0x400 │ │ │ │ - cmpeq lr, #220, 16 @ 0xdc0000 │ │ │ │ - teqeq pc, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq lr, #120, 24 @ 0x7800 │ │ │ │ + cmpeq lr, #48, 28 @ 0x300 │ │ │ │ + cmpeq lr, #204, 16 @ 0xcc0000 │ │ │ │ + teqeq pc, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c03c <__cxa_atexit@plt+0x84a08c> │ │ │ │ - ldr r3, [pc, #32] @ 85c044 <__cxa_atexit@plt+0x84a094> │ │ │ │ + bcc 85c04c <__cxa_atexit@plt+0x84a09c> │ │ │ │ + ldr r3, [pc, #32] @ 85c054 <__cxa_atexit@plt+0x84a0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85c048 <__cxa_atexit@plt+0x84a098> │ │ │ │ + ldr r7, [pc, #16] @ 85c058 <__cxa_atexit@plt+0x84a0a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #24, 24 @ 0x1800 │ │ │ │ - cmpeq lr, #108 @ 0x6c │ │ │ │ - teqeq pc, #192, 28 @ 0xc00 │ │ │ │ + cmpeq lr, #8, 24 @ 0x800 │ │ │ │ + cmpeq lr, #92 @ 0x5c │ │ │ │ + teqeq pc, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c0e8 <__cxa_atexit@plt+0x84a138> │ │ │ │ + bcc 85c0f8 <__cxa_atexit@plt+0x84a148> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c0e0 <__cxa_atexit@plt+0x84a130> │ │ │ │ - ldr r3, [pc, #116] @ 85c0f0 <__cxa_atexit@plt+0x84a140> │ │ │ │ + bhi 85c0f0 <__cxa_atexit@plt+0x84a140> │ │ │ │ + ldr r3, [pc, #116] @ 85c100 <__cxa_atexit@plt+0x84a150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 85c0f4 <__cxa_atexit@plt+0x84a144> │ │ │ │ + ldr r7, [pc, #76] @ 85c104 <__cxa_atexit@plt+0x84a154> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 85c0f8 <__cxa_atexit@plt+0x84a148> │ │ │ │ + ldr sl, [pc, #72] @ 85c108 <__cxa_atexit@plt+0x84a158> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 85c0fc <__cxa_atexit@plt+0x84a14c> │ │ │ │ + ldr r7, [pc, #32] @ 85c10c <__cxa_atexit@plt+0x84a15c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #192, 22 @ 0x30000 │ │ │ │ + cmpeq lr, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq lr, #116, 22 @ 0x1d000 │ │ │ │ - teqeq pc, #104, 2 │ │ │ │ + cmpeq lr, #100, 22 @ 0x19000 │ │ │ │ + teqeq pc, #88, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c138 <__cxa_atexit@plt+0x84a188> │ │ │ │ - ldr r3, [pc, #32] @ 85c140 <__cxa_atexit@plt+0x84a190> │ │ │ │ + bcc 85c148 <__cxa_atexit@plt+0x84a198> │ │ │ │ + ldr r3, [pc, #32] @ 85c150 <__cxa_atexit@plt+0x84a1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85c144 <__cxa_atexit@plt+0x84a194> │ │ │ │ + ldr r7, [pc, #16] @ 85c154 <__cxa_atexit@plt+0x84a1a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #28, 22 @ 0x7000 │ │ │ │ - cmpeq lr, #212, 18 @ 0x350000 │ │ │ │ - teqeq pc, #40, 2 │ │ │ │ + cmpeq lr, #12, 22 @ 0x3000 │ │ │ │ + cmpeq lr, #196, 18 @ 0x310000 │ │ │ │ + teqeq pc, #24, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c18c <__cxa_atexit@plt+0x84a1dc> │ │ │ │ - ldr r7, [pc, #40] @ 85c194 <__cxa_atexit@plt+0x84a1e4> │ │ │ │ + bcc 85c19c <__cxa_atexit@plt+0x84a1ec> │ │ │ │ + ldr r7, [pc, #40] @ 85c1a4 <__cxa_atexit@plt+0x84a1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 85c180 <__cxa_atexit@plt+0x84a1d0> │ │ │ │ + beq 85c190 <__cxa_atexit@plt+0x84a1e0> │ │ │ │ mov r7, r8 │ │ │ │ - b 85c1a4 <__cxa_atexit@plt+0x84a1f4> │ │ │ │ + b 85c1b4 <__cxa_atexit@plt+0x84a204> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq pc, #220 @ 0xdc │ │ │ │ + teqeq pc, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c1f8 <__cxa_atexit@plt+0x84a248> │ │ │ │ - ldr r3, [pc, #72] @ 85c204 <__cxa_atexit@plt+0x84a254> │ │ │ │ + bhi 85c208 <__cxa_atexit@plt+0x84a258> │ │ │ │ + ldr r3, [pc, #72] @ 85c214 <__cxa_atexit@plt+0x84a264> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 85c208 <__cxa_atexit@plt+0x84a258> │ │ │ │ + ldr r2, [pc, #68] @ 85c218 <__cxa_atexit@plt+0x84a268> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #36] @ 85c20c <__cxa_atexit@plt+0x84a25c> │ │ │ │ + ldr r3, [pc, #36] @ 85c21c <__cxa_atexit@plt+0x84a26c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #28] @ 85c210 <__cxa_atexit@plt+0x84a260> │ │ │ │ + ldr r8, [pc, #28] @ 85c220 <__cxa_atexit@plt+0x84a270> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq lr, #60, 30 @ 0xf0 │ │ │ │ - cmpeq lr, #124, 20 @ 0x7c000 │ │ │ │ - cmpeq lr, #24, 18 @ 0x60000 │ │ │ │ + cmpeq lr, #44, 30 @ 0xb0 │ │ │ │ + cmpeq lr, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq lr, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c250 <__cxa_atexit@plt+0x84a2a0> │ │ │ │ - ldr r3, [pc, #40] @ 85c258 <__cxa_atexit@plt+0x84a2a8> │ │ │ │ + bcc 85c260 <__cxa_atexit@plt+0x84a2b0> │ │ │ │ + ldr r3, [pc, #40] @ 85c268 <__cxa_atexit@plt+0x84a2b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 85c25c <__cxa_atexit@plt+0x84a2ac> │ │ │ │ + ldr r2, [pc, #24] @ 85c26c <__cxa_atexit@plt+0x84a2bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #12, 20 @ 0xc000 │ │ │ │ cmpeq lr, #252, 18 @ 0x3f0000 │ │ │ │ - teqeq pc, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq lr, #236, 18 @ 0x3b0000 │ │ │ │ + teqeq pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c2cc <__cxa_atexit@plt+0x84a31c> │ │ │ │ + bcc 85c2dc <__cxa_atexit@plt+0x84a32c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c2c4 <__cxa_atexit@plt+0x84a314> │ │ │ │ - ldr r3, [pc, #68] @ 85c2d4 <__cxa_atexit@plt+0x84a324> │ │ │ │ + bhi 85c2d4 <__cxa_atexit@plt+0x84a324> │ │ │ │ + ldr r3, [pc, #68] @ 85c2e4 <__cxa_atexit@plt+0x84a334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #44] @ 85c2d8 <__cxa_atexit@plt+0x84a328> │ │ │ │ + ldr r2, [pc, #44] @ 85c2e8 <__cxa_atexit@plt+0x84a338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85c2dc <__cxa_atexit@plt+0x84a32c> │ │ │ │ + ldr r7, [pc, #28] @ 85c2ec <__cxa_atexit@plt+0x84a33c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172, 18 @ 0x2b0000 │ │ │ │ - cmpeq lr, #100, 22 @ 0x19000 │ │ │ │ - cmpeq lr, #0, 12 │ │ │ │ - teqeq pc, #32, 24 @ 0x2000 │ │ │ │ + cmpeq lr, #156, 18 @ 0x270000 │ │ │ │ + cmpeq lr, #84, 22 @ 0x15000 │ │ │ │ + cmpeq lr, #240, 10 @ 0x3c000000 │ │ │ │ + teqeq pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c318 <__cxa_atexit@plt+0x84a368> │ │ │ │ - ldr r3, [pc, #32] @ 85c320 <__cxa_atexit@plt+0x84a370> │ │ │ │ + bcc 85c328 <__cxa_atexit@plt+0x84a378> │ │ │ │ + ldr r3, [pc, #32] @ 85c330 <__cxa_atexit@plt+0x84a380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85c324 <__cxa_atexit@plt+0x84a374> │ │ │ │ + ldr r7, [pc, #16] @ 85c334 <__cxa_atexit@plt+0x84a384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 18 @ 0xf0000 │ │ │ │ - cmpeq lr, #144, 26 @ 0x2400 │ │ │ │ - teqeq pc, #228, 22 @ 0x39000 │ │ │ │ + cmpeq lr, #44, 18 @ 0xb0000 │ │ │ │ + cmpeq lr, #128, 26 @ 0x2000 │ │ │ │ + teqeq pc, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c3c4 <__cxa_atexit@plt+0x84a414> │ │ │ │ + bcc 85c3d4 <__cxa_atexit@plt+0x84a424> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c3bc <__cxa_atexit@plt+0x84a40c> │ │ │ │ - ldr r3, [pc, #116] @ 85c3cc <__cxa_atexit@plt+0x84a41c> │ │ │ │ + bhi 85c3cc <__cxa_atexit@plt+0x84a41c> │ │ │ │ + ldr r3, [pc, #116] @ 85c3dc <__cxa_atexit@plt+0x84a42c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 85c3d0 <__cxa_atexit@plt+0x84a420> │ │ │ │ + ldr r7, [pc, #76] @ 85c3e0 <__cxa_atexit@plt+0x84a430> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 85c3d4 <__cxa_atexit@plt+0x84a424> │ │ │ │ + ldr sl, [pc, #72] @ 85c3e4 <__cxa_atexit@plt+0x84a434> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 85c3d8 <__cxa_atexit@plt+0x84a428> │ │ │ │ + ldr r7, [pc, #32] @ 85c3e8 <__cxa_atexit@plt+0x84a438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq lr, #152, 16 @ 0x980000 │ │ │ │ - teqeq pc, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq lr, #136, 16 @ 0x880000 │ │ │ │ + teqeq pc, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c418 <__cxa_atexit@plt+0x84a468> │ │ │ │ - ldr r3, [pc, #36] @ 85c420 <__cxa_atexit@plt+0x84a470> │ │ │ │ + bcc 85c428 <__cxa_atexit@plt+0x84a478> │ │ │ │ + ldr r3, [pc, #36] @ 85c430 <__cxa_atexit@plt+0x84a480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85c424 <__cxa_atexit@plt+0x84a474> │ │ │ │ + ldr r7, [pc, #16] @ 85c434 <__cxa_atexit@plt+0x84a484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #64, 16 @ 0x400000 │ │ │ │ - cmpeq lr, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq lr, #48, 16 @ 0x300000 │ │ │ │ + cmpeq lr, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c454 <__cxa_atexit@plt+0x84a4a4> │ │ │ │ - ldr r3, [pc, #24] @ 85c45c <__cxa_atexit@plt+0x84a4ac> │ │ │ │ + bcc 85c464 <__cxa_atexit@plt+0x84a4b4> │ │ │ │ + ldr r3, [pc, #24] @ 85c46c <__cxa_atexit@plt+0x84a4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ - teqeq pc, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq lr, #232, 14 @ 0x3a00000 │ │ │ │ + teqeq pc, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c4b0 <__cxa_atexit@plt+0x84a500> │ │ │ │ - ldr r3, [pc, #52] @ 85c4b8 <__cxa_atexit@plt+0x84a508> │ │ │ │ + bcc 85c4c0 <__cxa_atexit@plt+0x84a510> │ │ │ │ + ldr r3, [pc, #52] @ 85c4c8 <__cxa_atexit@plt+0x84a518> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 85c4a4 <__cxa_atexit@plt+0x84a4f4> │ │ │ │ + beq 85c4b4 <__cxa_atexit@plt+0x84a504> │ │ │ │ mov r7, r8 │ │ │ │ - b 85c4c8 <__cxa_atexit@plt+0x84a518> │ │ │ │ + b 85c4d8 <__cxa_atexit@plt+0x84a528> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #224, 4 │ │ │ │ + teqeq pc, #208, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 85c4e4 <__cxa_atexit@plt+0x84a534> │ │ │ │ + ldr r0, [pc, #20] @ 85c4f4 <__cxa_atexit@plt+0x84a544> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #180, 4 @ 0x4000000b │ │ │ │ + teqeq pc, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c54c <__cxa_atexit@plt+0x84a59c> │ │ │ │ + bhi 85c55c <__cxa_atexit@plt+0x84a5ac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #68] @ 85c558 <__cxa_atexit@plt+0x84a5a8> │ │ │ │ + ldr r1, [pc, #68] @ 85c568 <__cxa_atexit@plt+0x84a5b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 85c55c <__cxa_atexit@plt+0x84a5ac> │ │ │ │ + ldr r0, [pc, #64] @ 85c56c <__cxa_atexit@plt+0x84a5bc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 85c560 <__cxa_atexit@plt+0x84a5b0> │ │ │ │ + ldr r7, [pc, #24] @ 85c570 <__cxa_atexit@plt+0x84a5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq lr, #8, 14 @ 0x200000 │ │ │ │ - teqeq pc, #84, 24 @ 0x5400 │ │ │ │ + cmpeq lr, #248, 12 @ 0xf800000 │ │ │ │ + teqeq pc, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c5a8 <__cxa_atexit@plt+0x84a5f8> │ │ │ │ - ldr r3, [pc, #44] @ 85c5b0 <__cxa_atexit@plt+0x84a600> │ │ │ │ + bcc 85c5b8 <__cxa_atexit@plt+0x84a608> │ │ │ │ + ldr r3, [pc, #44] @ 85c5c0 <__cxa_atexit@plt+0x84a610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 85c5b4 <__cxa_atexit@plt+0x84a604> │ │ │ │ + ldr r7, [pc, #32] @ 85c5c4 <__cxa_atexit@plt+0x84a614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 85c5b8 <__cxa_atexit@plt+0x84a608> │ │ │ │ + ldr r8, [pc, #28] @ 85c5c8 <__cxa_atexit@plt+0x84a618> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 85c5bc <__cxa_atexit@plt+0x84a60c> │ │ │ │ + ldr r9, [pc, #24] @ 85c5cc <__cxa_atexit@plt+0x84a61c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #184, 12 @ 0xb800000 │ │ │ │ - cmpeq lr, #0, 16 │ │ │ │ - cmpeq lr, #240, 8 @ 0xf0000000 │ │ │ │ - cmpeq lr, #84 @ 0x54 │ │ │ │ - teqeq pc, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq lr, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq lr, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq lr, #224, 8 @ 0xe0000000 │ │ │ │ + cmpeq lr, #68 @ 0x44 │ │ │ │ + teqeq pc, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c5f8 <__cxa_atexit@plt+0x84a648> │ │ │ │ - ldr r3, [pc, #32] @ 85c600 <__cxa_atexit@plt+0x84a650> │ │ │ │ + bcc 85c608 <__cxa_atexit@plt+0x84a658> │ │ │ │ + ldr r3, [pc, #32] @ 85c610 <__cxa_atexit@plt+0x84a660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85c604 <__cxa_atexit@plt+0x84a654> │ │ │ │ + ldr r7, [pc, #16] @ 85c614 <__cxa_atexit@plt+0x84a664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq lr, #152, 8 @ 0x98000000 │ │ │ │ - teqeq pc, #8, 16 @ 0x80000 │ │ │ │ + cmpeq lr, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq lr, #136, 8 @ 0x88000000 │ │ │ │ + teqeq pc, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c66c <__cxa_atexit@plt+0x84a6bc> │ │ │ │ + bcc 85c67c <__cxa_atexit@plt+0x84a6cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c664 <__cxa_atexit@plt+0x84a6b4> │ │ │ │ - ldr r3, [pc, #60] @ 85c674 <__cxa_atexit@plt+0x84a6c4> │ │ │ │ + bhi 85c674 <__cxa_atexit@plt+0x84a6c4> │ │ │ │ + ldr r3, [pc, #60] @ 85c684 <__cxa_atexit@plt+0x84a6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 85c678 <__cxa_atexit@plt+0x84a6c8> │ │ │ │ + ldr r3, [pc, #44] @ 85c688 <__cxa_atexit@plt+0x84a6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85c67c <__cxa_atexit@plt+0x84a6cc> │ │ │ │ + ldr r7, [pc, #28] @ 85c68c <__cxa_atexit@plt+0x84a6dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #4, 12 @ 0x400000 │ │ │ │ + cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #212, 22 @ 0x35000 │ │ │ │ - teqeq pc, #76, 22 @ 0x13000 │ │ │ │ + cmpeq lr, #196, 22 @ 0x31000 │ │ │ │ + teqeq pc, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c6f4 <__cxa_atexit@plt+0x84a744> │ │ │ │ + bcc 85c704 <__cxa_atexit@plt+0x84a754> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c6ec <__cxa_atexit@plt+0x84a73c> │ │ │ │ - ldr r3, [pc, #76] @ 85c6fc <__cxa_atexit@plt+0x84a74c> │ │ │ │ + bhi 85c6fc <__cxa_atexit@plt+0x84a74c> │ │ │ │ + ldr r3, [pc, #76] @ 85c70c <__cxa_atexit@plt+0x84a75c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 85c700 <__cxa_atexit@plt+0x84a750> │ │ │ │ + ldr r2, [pc, #72] @ 85c710 <__cxa_atexit@plt+0x84a760> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 85c704 <__cxa_atexit@plt+0x84a754> │ │ │ │ + ldr r2, [pc, #56] @ 85c714 <__cxa_atexit@plt+0x84a764> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 85c708 <__cxa_atexit@plt+0x84a758> │ │ │ │ + ldr r7, [pc, #32] @ 85c718 <__cxa_atexit@plt+0x84a768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq lr, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq lr, #116, 10 @ 0x1d000000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq lr, #172, 12 @ 0xac00000 │ │ │ │ - teqeq pc, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq lr, #156, 12 @ 0x9c00000 │ │ │ │ + teqeq pc, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c740 <__cxa_atexit@plt+0x84a790> │ │ │ │ - ldr r3, [pc, #28] @ 85c748 <__cxa_atexit@plt+0x84a798> │ │ │ │ + bcc 85c750 <__cxa_atexit@plt+0x84a7a0> │ │ │ │ + ldr r3, [pc, #28] @ 85c758 <__cxa_atexit@plt+0x84a7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 85c74c <__cxa_atexit@plt+0x84a79c> │ │ │ │ + ldr r8, [pc, #16] @ 85c75c <__cxa_atexit@plt+0x84a7ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #16, 10 @ 0x4000000 │ │ │ │ - cmpeq lr, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq lr, #0, 10 │ │ │ │ + cmpeq lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq pc, #116, 20 @ 0x74000 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq pc, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c7fc <__cxa_atexit@plt+0x84a84c> │ │ │ │ + bcc 85c80c <__cxa_atexit@plt+0x84a85c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c7f4 <__cxa_atexit@plt+0x84a844> │ │ │ │ - ldr r3, [pc, #108] @ 85c804 <__cxa_atexit@plt+0x84a854> │ │ │ │ + bhi 85c804 <__cxa_atexit@plt+0x84a854> │ │ │ │ + ldr r3, [pc, #108] @ 85c814 <__cxa_atexit@plt+0x84a864> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 85c808 <__cxa_atexit@plt+0x84a858> │ │ │ │ + ldr lr, [pc, #104] @ 85c818 <__cxa_atexit@plt+0x84a868> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 85c80c <__cxa_atexit@plt+0x84a85c> │ │ │ │ + ldr r1, [pc, #100] @ 85c81c <__cxa_atexit@plt+0x84a86c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 85c810 <__cxa_atexit@plt+0x84a860> │ │ │ │ + ldr r0, [pc, #96] @ 85c820 <__cxa_atexit@plt+0x84a870> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #84] @ 85c814 <__cxa_atexit@plt+0x84a864> │ │ │ │ + ldr r0, [pc, #84] @ 85c824 <__cxa_atexit@plt+0x84a874> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #153 @ 0x99 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 85c818 <__cxa_atexit@plt+0x84a868> │ │ │ │ + ldr r7, [pc, #40] @ 85c828 <__cxa_atexit@plt+0x84a878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq lr, #140, 8 @ 0x8c000000 │ │ │ │ - cmpeq lr, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq lr, #164, 10 @ 0x29000000 │ │ │ │ - teqeq pc, #208, 18 @ 0x340000 │ │ │ │ + cmpeq lr, #124, 8 @ 0x7c000000 │ │ │ │ + cmpeq lr, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq lr, #148, 10 @ 0x25000000 │ │ │ │ + teqeq pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c884 <__cxa_atexit@plt+0x84a8d4> │ │ │ │ + bcc 85c894 <__cxa_atexit@plt+0x84a8e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c87c <__cxa_atexit@plt+0x84a8cc> │ │ │ │ - ldr r3, [pc, #64] @ 85c88c <__cxa_atexit@plt+0x84a8dc> │ │ │ │ + bhi 85c88c <__cxa_atexit@plt+0x84a8dc> │ │ │ │ + ldr r3, [pc, #64] @ 85c89c <__cxa_atexit@plt+0x84a8ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 85c890 <__cxa_atexit@plt+0x84a8e0> │ │ │ │ + ldr r7, [pc, #44] @ 85c8a0 <__cxa_atexit@plt+0x84a8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85c894 <__cxa_atexit@plt+0x84a8e4> │ │ │ │ + ldr r7, [pc, #28] @ 85c8a4 <__cxa_atexit@plt+0x84a8f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #240, 6 @ 0xc0000003 │ │ │ │ + cmpeq lr, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, #188, 28 @ 0xbc0 │ │ │ │ - teqeq pc, #100, 18 @ 0x190000 │ │ │ │ + cmpeq lr, #172, 28 @ 0xac0 │ │ │ │ + teqeq pc, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c900 <__cxa_atexit@plt+0x84a950> │ │ │ │ + bcc 85c910 <__cxa_atexit@plt+0x84a960> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c8f8 <__cxa_atexit@plt+0x84a948> │ │ │ │ - ldr r3, [pc, #64] @ 85c908 <__cxa_atexit@plt+0x84a958> │ │ │ │ + bhi 85c908 <__cxa_atexit@plt+0x84a958> │ │ │ │ + ldr r3, [pc, #64] @ 85c918 <__cxa_atexit@plt+0x84a968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 85c90c <__cxa_atexit@plt+0x84a95c> │ │ │ │ + ldr r2, [pc, #44] @ 85c91c <__cxa_atexit@plt+0x84a96c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85c910 <__cxa_atexit@plt+0x84a960> │ │ │ │ + ldr r7, [pc, #28] @ 85c920 <__cxa_atexit@plt+0x84a970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq lr, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq lr, #116, 24 @ 0x7400 │ │ │ │ - teqeq pc, #100 @ 0x64 │ │ │ │ + cmpeq lr, #100, 24 @ 0x6400 │ │ │ │ + teqeq pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c94c <__cxa_atexit@plt+0x84a99c> │ │ │ │ - ldr r3, [pc, #32] @ 85c954 <__cxa_atexit@plt+0x84a9a4> │ │ │ │ + bcc 85c95c <__cxa_atexit@plt+0x84a9ac> │ │ │ │ + ldr r3, [pc, #32] @ 85c964 <__cxa_atexit@plt+0x84a9b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85c958 <__cxa_atexit@plt+0x84a9a8> │ │ │ │ + ldr r7, [pc, #16] @ 85c968 <__cxa_atexit@plt+0x84a9b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 6 @ 0x20000000 │ │ │ │ - cmpeq lr, #240, 2 @ 0x3c │ │ │ │ - teqeq pc, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq lr, #248, 4 @ 0x8000000f │ │ │ │ + cmpeq lr, #224, 2 @ 0x38 │ │ │ │ + teqeq pc, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85c9c0 <__cxa_atexit@plt+0x84aa10> │ │ │ │ + bcc 85c9d0 <__cxa_atexit@plt+0x84aa20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85c9b8 <__cxa_atexit@plt+0x84aa08> │ │ │ │ - ldr r3, [pc, #60] @ 85c9c8 <__cxa_atexit@plt+0x84aa18> │ │ │ │ + bhi 85c9c8 <__cxa_atexit@plt+0x84aa18> │ │ │ │ + ldr r3, [pc, #60] @ 85c9d8 <__cxa_atexit@plt+0x84aa28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 85c9cc <__cxa_atexit@plt+0x84aa1c> │ │ │ │ + ldr r3, [pc, #44] @ 85c9dc <__cxa_atexit@plt+0x84aa2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85c9d0 <__cxa_atexit@plt+0x84aa20> │ │ │ │ + ldr r7, [pc, #28] @ 85c9e0 <__cxa_atexit@plt+0x84aa30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #176, 4 │ │ │ │ + cmpeq lr, #160, 4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #16, 30 @ 0x40 │ │ │ │ - teqeq pc, #56, 16 @ 0x380000 │ │ │ │ + cmpeq lr, #0, 30 │ │ │ │ + teqeq pc, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ca54 <__cxa_atexit@plt+0x84aaa4> │ │ │ │ + bcc 85ca64 <__cxa_atexit@plt+0x84aab4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ca4c <__cxa_atexit@plt+0x84aa9c> │ │ │ │ - ldr r3, [pc, #88] @ 85ca5c <__cxa_atexit@plt+0x84aaac> │ │ │ │ + bhi 85ca5c <__cxa_atexit@plt+0x84aaac> │ │ │ │ + ldr r3, [pc, #88] @ 85ca6c <__cxa_atexit@plt+0x84aabc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 85ca60 <__cxa_atexit@plt+0x84aab0> │ │ │ │ + ldr r2, [pc, #84] @ 85ca70 <__cxa_atexit@plt+0x84aac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85ca64 <__cxa_atexit@plt+0x84aab4> │ │ │ │ + ldr r1, [pc, #64] @ 85ca74 <__cxa_atexit@plt+0x84aac4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 85ca68 <__cxa_atexit@plt+0x84aab8> │ │ │ │ + ldr r7, [pc, #32] @ 85ca78 <__cxa_atexit@plt+0x84aac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq lr, #48, 4 │ │ │ │ + cmpeq lr, #32, 4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq lr, #68, 6 @ 0x10000001 │ │ │ │ + cmpeq lr, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ca98 <__cxa_atexit@plt+0x84aae8> │ │ │ │ - ldr r3, [pc, #24] @ 85caa0 <__cxa_atexit@plt+0x84aaf0> │ │ │ │ + bcc 85caa8 <__cxa_atexit@plt+0x84aaf8> │ │ │ │ + ldr r3, [pc, #24] @ 85cab0 <__cxa_atexit@plt+0x84ab00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #180, 2 @ 0x2d │ │ │ │ - teqeq pc, #120, 14 @ 0x1e00000 │ │ │ │ + cmpeq lr, #164, 2 @ 0x29 │ │ │ │ + teqeq pc, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85caf4 <__cxa_atexit@plt+0x84ab44> │ │ │ │ - ldr r3, [pc, #52] @ 85cafc <__cxa_atexit@plt+0x84ab4c> │ │ │ │ + bcc 85cb04 <__cxa_atexit@plt+0x84ab54> │ │ │ │ + ldr r3, [pc, #52] @ 85cb0c <__cxa_atexit@plt+0x84ab5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 85cae8 <__cxa_atexit@plt+0x84ab38> │ │ │ │ + beq 85caf8 <__cxa_atexit@plt+0x84ab48> │ │ │ │ mov r7, r8 │ │ │ │ - b 85cb0c <__cxa_atexit@plt+0x84ab5c> │ │ │ │ + b 85cb1c <__cxa_atexit@plt+0x84ab6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #32, 14 @ 0x800000 │ │ │ │ + teqeq pc, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 85cb30 <__cxa_atexit@plt+0x84ab80> │ │ │ │ + ldr r0, [pc, #20] @ 85cb40 <__cxa_atexit@plt+0x84ab90> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #236, 12 @ 0xec00000 │ │ │ │ + teqeq pc, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85cb94 <__cxa_atexit@plt+0x84abe4> │ │ │ │ + bne 85cba4 <__cxa_atexit@plt+0x84abf4> │ │ │ │ ldr r3, [r3, #1] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 85cb94 <__cxa_atexit@plt+0x84abe4> │ │ │ │ + bne 85cba4 <__cxa_atexit@plt+0x84abf4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85cb9c <__cxa_atexit@plt+0x84abec> │ │ │ │ - ldr r2, [pc, #72] @ 85cbc8 <__cxa_atexit@plt+0x84ac18> │ │ │ │ + bne 85cbac <__cxa_atexit@plt+0x84abfc> │ │ │ │ + ldr r2, [pc, #72] @ 85cbd8 <__cxa_atexit@plt+0x84ac28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 85cbc0 <__cxa_atexit@plt+0x84ac10> │ │ │ │ - b 85cbe0 <__cxa_atexit@plt+0x84ac30> │ │ │ │ + beq 85cbd0 <__cxa_atexit@plt+0x84ac20> │ │ │ │ + b 85cbf0 <__cxa_atexit@plt+0x84ac40> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 85cc94 <__cxa_atexit@plt+0x84ace4> │ │ │ │ + b 85cca4 <__cxa_atexit@plt+0x84acf4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 85cbcc <__cxa_atexit@plt+0x84ac1c> │ │ │ │ + ldr r3, [pc, #36] @ 85cbdc <__cxa_atexit@plt+0x84ac2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ 85cbd0 <__cxa_atexit@plt+0x84ac20> │ │ │ │ + ldr r3, [pc, #28] @ 85cbe0 <__cxa_atexit@plt+0x84ac30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq lr, #152 @ 0x98 │ │ │ │ - cmpeq lr, #136, 2 @ 0x22 │ │ │ │ - teqeq pc, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq lr, #136 @ 0x88 │ │ │ │ + cmpeq lr, #120, 2 │ │ │ │ + teqeq pc, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 85cc14 <__cxa_atexit@plt+0x84ac64> │ │ │ │ + ldr r3, [pc, #44] @ 85cc24 <__cxa_atexit@plt+0x84ac74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 85cc18 <__cxa_atexit@plt+0x84ac68> │ │ │ │ + ldr r2, [pc, #40] @ 85cc28 <__cxa_atexit@plt+0x84ac78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #145 @ 0x91 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #24] @ 85cc1c <__cxa_atexit@plt+0x84ac6c> │ │ │ │ + ldr r3, [pc, #24] @ 85cc2c <__cxa_atexit@plt+0x84ac7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #16] @ 85cc20 <__cxa_atexit@plt+0x84ac70> │ │ │ │ + ldr r8, [pc, #16] @ 85cc30 <__cxa_atexit@plt+0x84ac80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #88, 2 │ │ │ │ - cmpeq lr, #96 @ 0x60 │ │ │ │ - cmpeq lr, #148, 2 @ 0x25 │ │ │ │ - teqeq pc, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq lr, #72, 2 │ │ │ │ + cmpeq lr, #80 @ 0x50 │ │ │ │ + cmpeq lr, #132, 2 @ 0x21 │ │ │ │ + teqeq pc, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 85cc70 <__cxa_atexit@plt+0x84acc0> │ │ │ │ + bne 85cc80 <__cxa_atexit@plt+0x84acd0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #64] @ 85cc88 <__cxa_atexit@plt+0x84acd8> │ │ │ │ + ldr r3, [pc, #64] @ 85cc98 <__cxa_atexit@plt+0x84ace8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #56] @ 85cc8c <__cxa_atexit@plt+0x84acdc> │ │ │ │ + ldr r2, [pc, #56] @ 85cc9c <__cxa_atexit@plt+0x84acec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #44] @ 85cc90 <__cxa_atexit@plt+0x84ace0> │ │ │ │ + ldr r0, [pc, #44] @ 85cca0 <__cxa_atexit@plt+0x84acf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #12] @ 85cc84 <__cxa_atexit@plt+0x84acd4> │ │ │ │ + ldr r0, [pc, #12] @ 85cc94 <__cxa_atexit@plt+0x84ace4> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq lr, #244 @ 0xf4 │ │ │ │ - cmpeq lr, #236, 30 @ 0x3b0 │ │ │ │ - cmpeq lr, #228, 20 @ 0xe4000 │ │ │ │ - ldr r0, [pc, #20] @ 85ccb0 <__cxa_atexit@plt+0x84ad00> │ │ │ │ + cmpeq lr, #228 @ 0xe4 │ │ │ │ + cmpeq lr, #220, 30 @ 0x370 │ │ │ │ + cmpeq lr, #212, 20 @ 0xd4000 │ │ │ │ + ldr r0, [pc, #20] @ 85ccc0 <__cxa_atexit@plt+0x84ad10> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #108, 10 @ 0x1b000000 │ │ │ │ + teqeq pc, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85cd18 <__cxa_atexit@plt+0x84ad68> │ │ │ │ + bhi 85cd28 <__cxa_atexit@plt+0x84ad78> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #68] @ 85cd24 <__cxa_atexit@plt+0x84ad74> │ │ │ │ + ldr r1, [pc, #68] @ 85cd34 <__cxa_atexit@plt+0x84ad84> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 85cd28 <__cxa_atexit@plt+0x84ad78> │ │ │ │ + ldr r0, [pc, #64] @ 85cd38 <__cxa_atexit@plt+0x84ad88> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 85cd2c <__cxa_atexit@plt+0x84ad7c> │ │ │ │ + ldr r7, [pc, #24] @ 85cd3c <__cxa_atexit@plt+0x84ad8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - cmpeq lr, #140, 4 @ 0xc0000008 │ │ │ │ - teqeq pc, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq lr, #124, 4 @ 0xc0000007 │ │ │ │ + teqeq pc, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85cd78 <__cxa_atexit@plt+0x84adc8> │ │ │ │ - ldr r3, [pc, #48] @ 85cd80 <__cxa_atexit@plt+0x84add0> │ │ │ │ + bcc 85cd88 <__cxa_atexit@plt+0x84add8> │ │ │ │ + ldr r3, [pc, #48] @ 85cd90 <__cxa_atexit@plt+0x84ade0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 85cd84 <__cxa_atexit@plt+0x84add4> │ │ │ │ + ldr r3, [pc, #36] @ 85cd94 <__cxa_atexit@plt+0x84ade4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 85cd88 <__cxa_atexit@plt+0x84add8> │ │ │ │ + ldr r8, [pc, #24] @ 85cd98 <__cxa_atexit@plt+0x84ade8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #236, 28 @ 0xec0 │ │ │ │ - cmpeq lr, #12, 14 @ 0x300000 │ │ │ │ - cmpeq lr, #16, 26 @ 0x400 │ │ │ │ - teqeq pc, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq lr, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq lr, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq lr, #0, 26 │ │ │ │ + teqeq pc, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85cdd8 <__cxa_atexit@plt+0x84ae28> │ │ │ │ - ldr r3, [pc, #48] @ 85cde0 <__cxa_atexit@plt+0x84ae30> │ │ │ │ + bcc 85cde8 <__cxa_atexit@plt+0x84ae38> │ │ │ │ + ldr r3, [pc, #48] @ 85cdf0 <__cxa_atexit@plt+0x84ae40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85cdcc <__cxa_atexit@plt+0x84ae1c> │ │ │ │ + beq 85cddc <__cxa_atexit@plt+0x84ae2c> │ │ │ │ mov r7, r8 │ │ │ │ - b 85cdf0 <__cxa_atexit@plt+0x84ae40> │ │ │ │ + b 85ce00 <__cxa_atexit@plt+0x84ae50> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq pc, #148, 6 @ 0x50000002 │ │ │ │ + teqeq pc, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 85ce08 <__cxa_atexit@plt+0x84ae58> │ │ │ │ + ldr r7, [pc, #4] @ 85ce18 <__cxa_atexit@plt+0x84ae68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmpeq lr, #196, 14 @ 0x3100000 │ │ │ │ - teqeq pc, #132, 6 @ 0x10000002 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmpeq lr, #180, 14 @ 0x2d00000 │ │ │ │ + teqeq pc, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ce5c <__cxa_atexit@plt+0x84aeac> │ │ │ │ - ldr r3, [pc, #52] @ 85ce64 <__cxa_atexit@plt+0x84aeb4> │ │ │ │ + bcc 85ce6c <__cxa_atexit@plt+0x84aebc> │ │ │ │ + ldr r3, [pc, #52] @ 85ce74 <__cxa_atexit@plt+0x84aec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 85ce50 <__cxa_atexit@plt+0x84aea0> │ │ │ │ + beq 85ce60 <__cxa_atexit@plt+0x84aeb0> │ │ │ │ mov r7, r8 │ │ │ │ - b 85ce74 <__cxa_atexit@plt+0x84aec4> │ │ │ │ + b 85ce84 <__cxa_atexit@plt+0x84aed4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #44, 6 @ 0xb0000000 │ │ │ │ + teqeq pc, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 85ce90 <__cxa_atexit@plt+0x84aee0> │ │ │ │ + ldr r0, [pc, #20] @ 85cea0 <__cxa_atexit@plt+0x84aef0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #0, 6 │ │ │ │ + teqeq pc, #240, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85cf00 <__cxa_atexit@plt+0x84af50> │ │ │ │ + bhi 85cf10 <__cxa_atexit@plt+0x84af60> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #76] @ 85cf0c <__cxa_atexit@plt+0x84af5c> │ │ │ │ + ldr r1, [pc, #76] @ 85cf1c <__cxa_atexit@plt+0x84af6c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 85cf10 <__cxa_atexit@plt+0x84af60> │ │ │ │ + ldr r0, [pc, #72] @ 85cf20 <__cxa_atexit@plt+0x84af70> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #44] @ 85cf14 <__cxa_atexit@plt+0x84af64> │ │ │ │ + ldr r7, [pc, #44] @ 85cf24 <__cxa_atexit@plt+0x84af74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 85cf18 <__cxa_atexit@plt+0x84af68> │ │ │ │ + ldr r7, [pc, #28] @ 85cf28 <__cxa_atexit@plt+0x84af78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmpeq lr, #84, 28 @ 0x540 │ │ │ │ - cmpeq lr, #188 @ 0xbc │ │ │ │ - teqeq pc, #72 @ 0x48 │ │ │ │ + cmpeq lr, #68, 28 @ 0x440 │ │ │ │ + cmpeq lr, #172 @ 0xac │ │ │ │ + teqeq pc, #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85cf58 <__cxa_atexit@plt+0x84afa8> │ │ │ │ - ldr r3, [pc, #36] @ 85cf60 <__cxa_atexit@plt+0x84afb0> │ │ │ │ + bcc 85cf68 <__cxa_atexit@plt+0x84afb8> │ │ │ │ + ldr r3, [pc, #36] @ 85cf70 <__cxa_atexit@plt+0x84afc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85cf64 <__cxa_atexit@plt+0x84afb4> │ │ │ │ + ldr r7, [pc, #16] @ 85cf74 <__cxa_atexit@plt+0x84afc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #0, 26 │ │ │ │ - cmpeq lr, #180, 6 @ 0xd0000002 │ │ │ │ - teqeq pc, #156, 2 @ 0x27 │ │ │ │ + cmpeq lr, #240, 24 @ 0xf000 │ │ │ │ + cmpeq lr, #164, 6 @ 0x90000002 │ │ │ │ + teqeq pc, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85cfa4 <__cxa_atexit@plt+0x84aff4> │ │ │ │ - ldr r3, [pc, #36] @ 85cfac <__cxa_atexit@plt+0x84affc> │ │ │ │ + bcc 85cfb4 <__cxa_atexit@plt+0x84b004> │ │ │ │ + ldr r3, [pc, #36] @ 85cfbc <__cxa_atexit@plt+0x84b00c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85cfb0 <__cxa_atexit@plt+0x84b000> │ │ │ │ + ldr r7, [pc, #16] @ 85cfc0 <__cxa_atexit@plt+0x84b010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #180, 24 @ 0xb400 │ │ │ │ - cmpeq lr, #24, 4 @ 0x80000001 │ │ │ │ - teqeq pc, #92, 2 │ │ │ │ + cmpeq lr, #164, 24 @ 0xa400 │ │ │ │ + cmpeq lr, #8, 4 @ 0x80000000 │ │ │ │ + teqeq pc, #76, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d01c <__cxa_atexit@plt+0x84b06c> │ │ │ │ + bcc 85d02c <__cxa_atexit@plt+0x84b07c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d014 <__cxa_atexit@plt+0x84b064> │ │ │ │ - ldr r3, [pc, #64] @ 85d024 <__cxa_atexit@plt+0x84b074> │ │ │ │ + bhi 85d024 <__cxa_atexit@plt+0x84b074> │ │ │ │ + ldr r3, [pc, #64] @ 85d034 <__cxa_atexit@plt+0x84b084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 85d028 <__cxa_atexit@plt+0x84b078> │ │ │ │ + ldr r2, [pc, #44] @ 85d038 <__cxa_atexit@plt+0x84b088> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85d02c <__cxa_atexit@plt+0x84b07c> │ │ │ │ + ldr r7, [pc, #28] @ 85d03c <__cxa_atexit@plt+0x84b08c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #88, 24 @ 0x5800 │ │ │ │ + cmpeq lr, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq lr, #40, 20 @ 0x28000 │ │ │ │ - teqeq pc, #104, 16 @ 0x680000 │ │ │ │ + cmpeq lr, #24, 20 @ 0x18000 │ │ │ │ + teqeq pc, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d068 <__cxa_atexit@plt+0x84b0b8> │ │ │ │ - ldr r3, [pc, #32] @ 85d070 <__cxa_atexit@plt+0x84b0c0> │ │ │ │ + bcc 85d078 <__cxa_atexit@plt+0x84b0c8> │ │ │ │ + ldr r3, [pc, #32] @ 85d080 <__cxa_atexit@plt+0x84b0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85d074 <__cxa_atexit@plt+0x84b0c4> │ │ │ │ + ldr r7, [pc, #16] @ 85d084 <__cxa_atexit@plt+0x84b0d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq lr, #40, 20 @ 0x28000 │ │ │ │ - teqeq pc, #124 @ 0x7c │ │ │ │ + cmpeq lr, #220, 22 @ 0x37000 │ │ │ │ + cmpeq lr, #24, 20 @ 0x18000 │ │ │ │ + teqeq pc, #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d0e0 <__cxa_atexit@plt+0x84b130> │ │ │ │ + bcc 85d0f0 <__cxa_atexit@plt+0x84b140> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d0d8 <__cxa_atexit@plt+0x84b128> │ │ │ │ - ldr r3, [pc, #64] @ 85d0e8 <__cxa_atexit@plt+0x84b138> │ │ │ │ + bhi 85d0e8 <__cxa_atexit@plt+0x84b138> │ │ │ │ + ldr r3, [pc, #64] @ 85d0f8 <__cxa_atexit@plt+0x84b148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 85d0ec <__cxa_atexit@plt+0x84b13c> │ │ │ │ + ldr r3, [pc, #44] @ 85d0fc <__cxa_atexit@plt+0x84b14c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85d0f0 <__cxa_atexit@plt+0x84b140> │ │ │ │ + ldr r7, [pc, #28] @ 85d100 <__cxa_atexit@plt+0x84b150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #148, 22 @ 0x25000 │ │ │ │ + cmpeq lr, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq lr, #96 @ 0x60 │ │ │ │ - teqeq pc, #44 @ 0x2c │ │ │ │ + cmpeq lr, #80 @ 0x50 │ │ │ │ + teqeq pc, #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d17c <__cxa_atexit@plt+0x84b1cc> │ │ │ │ + bcc 85d18c <__cxa_atexit@plt+0x84b1dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d174 <__cxa_atexit@plt+0x84b1c4> │ │ │ │ - ldr r3, [pc, #96] @ 85d184 <__cxa_atexit@plt+0x84b1d4> │ │ │ │ + bhi 85d184 <__cxa_atexit@plt+0x84b1d4> │ │ │ │ + ldr r3, [pc, #96] @ 85d194 <__cxa_atexit@plt+0x84b1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 85d188 <__cxa_atexit@plt+0x84b1d8> │ │ │ │ + ldr r2, [pc, #92] @ 85d198 <__cxa_atexit@plt+0x84b1e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 85d18c <__cxa_atexit@plt+0x84b1dc> │ │ │ │ + ldr r0, [pc, #68] @ 85d19c <__cxa_atexit@plt+0x84b1ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 85d190 <__cxa_atexit@plt+0x84b1e0> │ │ │ │ + ldr r7, [pc, #32] @ 85d1a0 <__cxa_atexit@plt+0x84b1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq lr, #16, 22 @ 0x4000 │ │ │ │ + cmpeq lr, #0, 22 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmpeq lr, #28, 24 @ 0x1c00 │ │ │ │ - teqeq pc, #4, 22 @ 0x1000 │ │ │ │ + cmpeq lr, #12, 24 @ 0xc00 │ │ │ │ + teqeq pc, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d1e0 <__cxa_atexit@plt+0x84b230> │ │ │ │ - ldr r3, [pc, #52] @ 85d1e8 <__cxa_atexit@plt+0x84b238> │ │ │ │ + bcc 85d1f0 <__cxa_atexit@plt+0x84b240> │ │ │ │ + ldr r3, [pc, #52] @ 85d1f8 <__cxa_atexit@plt+0x84b248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 85d1ec <__cxa_atexit@plt+0x84b23c> │ │ │ │ + ldr r1, [pc, #36] @ 85d1fc <__cxa_atexit@plt+0x84b24c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 85d1f0 <__cxa_atexit@plt+0x84b240> │ │ │ │ + ldr r8, [pc, #20] @ 85d200 <__cxa_atexit@plt+0x84b250> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 20 @ 0x88000 │ │ │ │ - cmpeq lr, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq lr, #136, 18 @ 0x220000 │ │ │ │ - teqeq pc, #60, 30 @ 0xf0 │ │ │ │ + cmpeq lr, #120, 20 @ 0x78000 │ │ │ │ + cmpeq lr, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq lr, #120, 18 @ 0x1e0000 │ │ │ │ + teqeq pc, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d248 <__cxa_atexit@plt+0x84b298> │ │ │ │ - ldr r3, [pc, #56] @ 85d250 <__cxa_atexit@plt+0x84b2a0> │ │ │ │ + bcc 85d258 <__cxa_atexit@plt+0x84b2a8> │ │ │ │ + ldr r3, [pc, #56] @ 85d260 <__cxa_atexit@plt+0x84b2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85d23c <__cxa_atexit@plt+0x84b28c> │ │ │ │ + beq 85d24c <__cxa_atexit@plt+0x84b29c> │ │ │ │ mov r7, r8 │ │ │ │ - b 85d260 <__cxa_atexit@plt+0x84b2b0> │ │ │ │ + b 85d270 <__cxa_atexit@plt+0x84b2c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq pc, #224, 28 @ 0xe00 │ │ │ │ + teqeq pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 85d288 <__cxa_atexit@plt+0x84b2d8> │ │ │ │ + ldr r0, [pc, #20] @ 85d298 <__cxa_atexit@plt+0x84b2e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #168, 28 @ 0xa80 │ │ │ │ + teqeq pc, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #24] @ 85d2b8 <__cxa_atexit@plt+0x84b308> │ │ │ │ + ldr r0, [pc, #24] @ 85d2c8 <__cxa_atexit@plt+0x84b318> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq pc, #120, 28 @ 0x780 │ │ │ │ + teqeq pc, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85d308 <__cxa_atexit@plt+0x84b358> │ │ │ │ + bne 85d318 <__cxa_atexit@plt+0x84b368> │ │ │ │ ldr r2, [r3, #1] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 85d308 <__cxa_atexit@plt+0x84b358> │ │ │ │ + bne 85d318 <__cxa_atexit@plt+0x84b368> │ │ │ │ ldr r1, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 85d320 <__cxa_atexit@plt+0x84b370> │ │ │ │ - ldr r7, [pc, #12] @ 85d31c <__cxa_atexit@plt+0x84b36c> │ │ │ │ + b 85d330 <__cxa_atexit@plt+0x84b380> │ │ │ │ + ldr r7, [pc, #12] @ 85d32c <__cxa_atexit@plt+0x84b37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq lr, #28, 20 @ 0x1c000 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 85d388 <__cxa_atexit@plt+0x84b3d8> │ │ │ │ + bhi 85d398 <__cxa_atexit@plt+0x84b3e8> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #88] @ 85d3a4 <__cxa_atexit@plt+0x84b3f4> │ │ │ │ + ldr lr, [pc, #88] @ 85d3b4 <__cxa_atexit@plt+0x84b404> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #84] @ 85d3a8 <__cxa_atexit@plt+0x84b3f8> │ │ │ │ + ldr sl, [pc, #84] @ 85d3b8 <__cxa_atexit@plt+0x84b408> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #40] @ 85d3ac <__cxa_atexit@plt+0x84b3fc> │ │ │ │ + ldr r7, [pc, #40] @ 85d3bc <__cxa_atexit@plt+0x84b40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 85d3b0 <__cxa_atexit@plt+0x84b400> │ │ │ │ + ldr r3, [pc, #28] @ 85d3c0 <__cxa_atexit@plt+0x84b410> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ + cmpeq lr, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #128, 26 @ 0x2000 │ │ │ │ + teqeq pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 85d320 <__cxa_atexit@plt+0x84b370> │ │ │ │ - teqeq pc, #120, 26 @ 0x1e00 │ │ │ │ + b 85d330 <__cxa_atexit@plt+0x84b380> │ │ │ │ + teqeq pc, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d43c <__cxa_atexit@plt+0x84b48c> │ │ │ │ + bcc 85d44c <__cxa_atexit@plt+0x84b49c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d434 <__cxa_atexit@plt+0x84b484> │ │ │ │ - ldr r3, [pc, #72] @ 85d444 <__cxa_atexit@plt+0x84b494> │ │ │ │ + bhi 85d444 <__cxa_atexit@plt+0x84b494> │ │ │ │ + ldr r3, [pc, #72] @ 85d454 <__cxa_atexit@plt+0x84b4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 85d448 <__cxa_atexit@plt+0x84b498> │ │ │ │ + ldr r2, [pc, #68] @ 85d458 <__cxa_atexit@plt+0x84b4a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #28] @ 85d44c <__cxa_atexit@plt+0x84b49c> │ │ │ │ + ldr r7, [pc, #28] @ 85d45c <__cxa_atexit@plt+0x84b4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmpeq lr, #56, 16 @ 0x380000 │ │ │ │ - cmpeq lr, #216, 28 @ 0xd80 │ │ │ │ - teqeq pc, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq lr, #40, 16 @ 0x280000 │ │ │ │ + cmpeq lr, #200, 28 @ 0xc80 │ │ │ │ + teqeq pc, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d488 <__cxa_atexit@plt+0x84b4d8> │ │ │ │ - ldr r3, [pc, #32] @ 85d490 <__cxa_atexit@plt+0x84b4e0> │ │ │ │ + bcc 85d498 <__cxa_atexit@plt+0x84b4e8> │ │ │ │ + ldr r3, [pc, #32] @ 85d4a0 <__cxa_atexit@plt+0x84b4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85d494 <__cxa_atexit@plt+0x84b4e4> │ │ │ │ + ldr r7, [pc, #16] @ 85d4a4 <__cxa_atexit@plt+0x84b4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #204, 14 @ 0x3300000 │ │ │ │ - cmpeq lr, #8, 12 @ 0x800000 │ │ │ │ - teqeq pc, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq lr, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq lr, #248, 10 @ 0x3e000000 │ │ │ │ + teqeq pc, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d510 <__cxa_atexit@plt+0x84b560> │ │ │ │ + bcc 85d520 <__cxa_atexit@plt+0x84b570> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d508 <__cxa_atexit@plt+0x84b558> │ │ │ │ - ldr r3, [pc, #80] @ 85d518 <__cxa_atexit@plt+0x84b568> │ │ │ │ + bhi 85d518 <__cxa_atexit@plt+0x84b568> │ │ │ │ + ldr r3, [pc, #80] @ 85d528 <__cxa_atexit@plt+0x84b578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85d51c <__cxa_atexit@plt+0x84b56c> │ │ │ │ + ldr r1, [pc, #64] @ 85d52c <__cxa_atexit@plt+0x84b57c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 85d520 <__cxa_atexit@plt+0x84b570> │ │ │ │ + ldr r2, [pc, #56] @ 85d530 <__cxa_atexit@plt+0x84b580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 85d524 <__cxa_atexit@plt+0x84b574> │ │ │ │ + ldr r8, [pc, #32] @ 85d534 <__cxa_atexit@plt+0x84b584> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq lr, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq lr, #240, 10 @ 0x3c000000 │ │ │ │ - teqeq pc, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq lr, #108, 14 @ 0x1b00000 │ │ │ │ + cmpeq lr, #224, 10 @ 0x38000000 │ │ │ │ + teqeq pc, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d574 <__cxa_atexit@plt+0x84b5c4> │ │ │ │ - ldr r3, [pc, #52] @ 85d57c <__cxa_atexit@plt+0x84b5cc> │ │ │ │ + bcc 85d584 <__cxa_atexit@plt+0x84b5d4> │ │ │ │ + ldr r3, [pc, #52] @ 85d58c <__cxa_atexit@plt+0x84b5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 85d580 <__cxa_atexit@plt+0x84b5d0> │ │ │ │ + ldr r1, [pc, #36] @ 85d590 <__cxa_atexit@plt+0x84b5e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 85d584 <__cxa_atexit@plt+0x84b5d4> │ │ │ │ + ldr r8, [pc, #20] @ 85d594 <__cxa_atexit@plt+0x84b5e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 12 @ 0xf400000 │ │ │ │ - cmpeq lr, #8, 14 @ 0x200000 │ │ │ │ - cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ - teqeq pc, #4, 20 @ 0x4000 │ │ │ │ + cmpeq lr, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq lr, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq lr, #228, 10 @ 0x39000000 │ │ │ │ + teqeq pc, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d5d4 <__cxa_atexit@plt+0x84b624> │ │ │ │ - ldr r3, [pc, #48] @ 85d5dc <__cxa_atexit@plt+0x84b62c> │ │ │ │ + bcc 85d5e4 <__cxa_atexit@plt+0x84b634> │ │ │ │ + ldr r3, [pc, #48] @ 85d5ec <__cxa_atexit@plt+0x84b63c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85d5c8 <__cxa_atexit@plt+0x84b618> │ │ │ │ + beq 85d5d8 <__cxa_atexit@plt+0x84b628> │ │ │ │ mov r7, r8 │ │ │ │ - b 85d5ec <__cxa_atexit@plt+0x84b63c> │ │ │ │ + b 85d5fc <__cxa_atexit@plt+0x84b64c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq pc, #176, 18 @ 0x2c0000 │ │ │ │ + teqeq pc, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #24] @ 85d614 <__cxa_atexit@plt+0x84b664> │ │ │ │ + ldr r0, [pc, #24] @ 85d624 <__cxa_atexit@plt+0x84b674> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq pc, #120, 18 @ 0x1e0000 │ │ │ │ + teqeq pc, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 85d6a0 <__cxa_atexit@plt+0x84b6f0> │ │ │ │ + beq 85d6b0 <__cxa_atexit@plt+0x84b700> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r1, #3 │ │ │ │ - bne 85d684 <__cxa_atexit@plt+0x84b6d4> │ │ │ │ + bne 85d694 <__cxa_atexit@plt+0x84b6e4> │ │ │ │ bic r1, r2, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #2 │ │ │ │ - bne 85d684 <__cxa_atexit@plt+0x84b6d4> │ │ │ │ + bne 85d694 <__cxa_atexit@plt+0x84b6e4> │ │ │ │ ldr r1, [r2, #1] │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 85d684 <__cxa_atexit@plt+0x84b6d4> │ │ │ │ + bne 85d694 <__cxa_atexit@plt+0x84b6e4> │ │ │ │ ldr r3, [r2, #5] │ │ │ │ - ldr r2, [pc, #88] @ 85d6c8 <__cxa_atexit@plt+0x84b718> │ │ │ │ + ldr r2, [pc, #88] @ 85d6d8 <__cxa_atexit@plt+0x84b728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #76] @ 85d6cc <__cxa_atexit@plt+0x84b71c> │ │ │ │ + ldr r8, [pc, #76] @ 85d6dc <__cxa_atexit@plt+0x84b72c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ - ldr r7, [pc, #52] @ 85d6c0 <__cxa_atexit@plt+0x84b710> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + ldr r7, [pc, #52] @ 85d6d0 <__cxa_atexit@plt+0x84b720> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 85d6b4 <__cxa_atexit@plt+0x84b704> │ │ │ │ + beq 85d6c4 <__cxa_atexit@plt+0x84b714> │ │ │ │ mov r7, r3 │ │ │ │ - b 85d6dc <__cxa_atexit@plt+0x84b72c> │ │ │ │ - ldr r7, [pc, #28] @ 85d6c4 <__cxa_atexit@plt+0x84b714> │ │ │ │ + b 85d6ec <__cxa_atexit@plt+0x84b73c> │ │ │ │ + ldr r7, [pc, #28] @ 85d6d4 <__cxa_atexit@plt+0x84b724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq lr, #152, 12 @ 0x9800000 │ │ │ │ - cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ - cmpeq lr, #228, 8 @ 0xe4000000 │ │ │ │ - teqeq pc, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq lr, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq lr, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq lr, #212, 8 @ 0xd4000000 │ │ │ │ + teqeq pc, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #24] @ 85d6fc <__cxa_atexit@plt+0x84b74c> │ │ │ │ + ldr r0, [pc, #24] @ 85d70c <__cxa_atexit@plt+0x84b75c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq pc, #144, 16 @ 0x900000 │ │ │ │ + teqeq pc, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85d74c <__cxa_atexit@plt+0x84b79c> │ │ │ │ + bne 85d75c <__cxa_atexit@plt+0x84b7ac> │ │ │ │ ldr r2, [r3, #1] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 85d74c <__cxa_atexit@plt+0x84b79c> │ │ │ │ + bne 85d75c <__cxa_atexit@plt+0x84b7ac> │ │ │ │ ldr r1, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 85d764 <__cxa_atexit@plt+0x84b7b4> │ │ │ │ - ldr r7, [pc, #12] @ 85d760 <__cxa_atexit@plt+0x84b7b0> │ │ │ │ + b 85d774 <__cxa_atexit@plt+0x84b7c4> │ │ │ │ + ldr r7, [pc, #12] @ 85d770 <__cxa_atexit@plt+0x84b7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq lr, #216, 10 @ 0x36000000 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 85d7c4 <__cxa_atexit@plt+0x84b814> │ │ │ │ + bhi 85d7d4 <__cxa_atexit@plt+0x84b824> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #84] @ 85d7e0 <__cxa_atexit@plt+0x84b830> │ │ │ │ + ldr r0, [pc, #84] @ 85d7f0 <__cxa_atexit@plt+0x84b840> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 85d7e4 <__cxa_atexit@plt+0x84b834> │ │ │ │ + ldr lr, [pc, #80] @ 85d7f4 <__cxa_atexit@plt+0x84b844> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #40] @ 85d7e8 <__cxa_atexit@plt+0x84b838> │ │ │ │ + ldr r7, [pc, #40] @ 85d7f8 <__cxa_atexit@plt+0x84b848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 85d7ec <__cxa_atexit@plt+0x84b83c> │ │ │ │ + ldr r3, [pc, #28] @ 85d7fc <__cxa_atexit@plt+0x84b84c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - cmpeq lr, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq lr, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #160, 14 @ 0x2800000 │ │ │ │ + teqeq pc, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 85d764 <__cxa_atexit@plt+0x84b7b4> │ │ │ │ - teqeq pc, #136, 14 @ 0x2200000 │ │ │ │ + b 85d774 <__cxa_atexit@plt+0x84b7c4> │ │ │ │ + teqeq pc, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d86c <__cxa_atexit@plt+0x84b8bc> │ │ │ │ + bcc 85d87c <__cxa_atexit@plt+0x84b8cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d864 <__cxa_atexit@plt+0x84b8b4> │ │ │ │ - ldr r3, [pc, #60] @ 85d874 <__cxa_atexit@plt+0x84b8c4> │ │ │ │ + bhi 85d874 <__cxa_atexit@plt+0x84b8c4> │ │ │ │ + ldr r3, [pc, #60] @ 85d884 <__cxa_atexit@plt+0x84b8d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #36] @ 85d878 <__cxa_atexit@plt+0x84b8c8> │ │ │ │ + ldr r1, [pc, #36] @ 85d888 <__cxa_atexit@plt+0x84b8d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 85d598 <__cxa_atexit@plt+0x84b5e8> │ │ │ │ + b 85d5a8 <__cxa_atexit@plt+0x84b5f8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #4, 8 @ 0x4000000 │ │ │ │ - cmpeq lr, #188, 10 @ 0x2f000000 │ │ │ │ - teqeq pc, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq lr, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq lr, #172, 10 @ 0x2b000000 │ │ │ │ + teqeq pc, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d8ec <__cxa_atexit@plt+0x84b93c> │ │ │ │ + bcc 85d8fc <__cxa_atexit@plt+0x84b94c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d8e4 <__cxa_atexit@plt+0x84b934> │ │ │ │ - ldr r3, [pc, #72] @ 85d8f4 <__cxa_atexit@plt+0x84b944> │ │ │ │ + bhi 85d8f4 <__cxa_atexit@plt+0x84b944> │ │ │ │ + ldr r3, [pc, #72] @ 85d904 <__cxa_atexit@plt+0x84b954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 85d8f8 <__cxa_atexit@plt+0x84b948> │ │ │ │ + ldr r1, [pc, #48] @ 85d908 <__cxa_atexit@plt+0x84b958> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 85d8fc <__cxa_atexit@plt+0x84b94c> │ │ │ │ + ldr r7, [pc, #28] @ 85d90c <__cxa_atexit@plt+0x84b95c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq lr, #128, 6 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq lr, #116, 12 @ 0x7400000 │ │ │ │ - teqeq pc, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq lr, #100, 12 @ 0x6400000 │ │ │ │ + teqeq pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d934 <__cxa_atexit@plt+0x84b984> │ │ │ │ - ldr r3, [pc, #28] @ 85d93c <__cxa_atexit@plt+0x84b98c> │ │ │ │ + bcc 85d944 <__cxa_atexit@plt+0x84b994> │ │ │ │ + ldr r3, [pc, #28] @ 85d94c <__cxa_atexit@plt+0x84b99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 85d598 <__cxa_atexit@plt+0x84b5e8> │ │ │ │ + b 85d5a8 <__cxa_atexit@plt+0x84b5f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #28, 6 @ 0x70000000 │ │ │ │ - teqeq pc, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq lr, #12, 6 @ 0x30000000 │ │ │ │ + teqeq pc, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85d9d0 <__cxa_atexit@plt+0x84ba20> │ │ │ │ + bcc 85d9e0 <__cxa_atexit@plt+0x84ba30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85d9c8 <__cxa_atexit@plt+0x84ba18> │ │ │ │ - ldr lr, [pc, #104] @ 85d9d8 <__cxa_atexit@plt+0x84ba28> │ │ │ │ + bhi 85d9d8 <__cxa_atexit@plt+0x84ba28> │ │ │ │ + ldr lr, [pc, #104] @ 85d9e8 <__cxa_atexit@plt+0x84ba38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 85d9dc <__cxa_atexit@plt+0x84ba2c> │ │ │ │ + ldr r2, [pc, #100] @ 85d9ec <__cxa_atexit@plt+0x84ba3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 85d9e0 <__cxa_atexit@plt+0x84ba30> │ │ │ │ + ldr r3, [pc, #72] @ 85d9f0 <__cxa_atexit@plt+0x84ba40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 85d9e4 <__cxa_atexit@plt+0x84ba34> │ │ │ │ + ldr r7, [pc, #32] @ 85d9f4 <__cxa_atexit@plt+0x84ba44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmpeq lr, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq lr, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmpeq lr, #200, 6 @ 0x20000003 │ │ │ │ - teqeq pc, #176, 28 @ 0xb00 │ │ │ │ + cmpeq lr, #184, 6 @ 0xe0000002 │ │ │ │ + teqeq pc, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85da20 <__cxa_atexit@plt+0x84ba70> │ │ │ │ - ldr r3, [pc, #32] @ 85da28 <__cxa_atexit@plt+0x84ba78> │ │ │ │ + bcc 85da30 <__cxa_atexit@plt+0x84ba80> │ │ │ │ + ldr r3, [pc, #32] @ 85da38 <__cxa_atexit@plt+0x84ba88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85da2c <__cxa_atexit@plt+0x84ba7c> │ │ │ │ + ldr r7, [pc, #16] @ 85da3c <__cxa_atexit@plt+0x84ba8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq lr, #112 @ 0x70 │ │ │ │ - teqeq pc, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq lr, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq lr, #96 @ 0x60 │ │ │ │ + teqeq pc, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85daa8 <__cxa_atexit@plt+0x84baf8> │ │ │ │ + bcc 85dab8 <__cxa_atexit@plt+0x84bb08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85daa0 <__cxa_atexit@plt+0x84baf0> │ │ │ │ - ldr r3, [pc, #80] @ 85dab0 <__cxa_atexit@plt+0x84bb00> │ │ │ │ + bhi 85dab0 <__cxa_atexit@plt+0x84bb00> │ │ │ │ + ldr r3, [pc, #80] @ 85dac0 <__cxa_atexit@plt+0x84bb10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85dab4 <__cxa_atexit@plt+0x84bb04> │ │ │ │ + ldr r1, [pc, #64] @ 85dac4 <__cxa_atexit@plt+0x84bb14> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 85dab8 <__cxa_atexit@plt+0x84bb08> │ │ │ │ + ldr r2, [pc, #56] @ 85dac8 <__cxa_atexit@plt+0x84bb18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 85dabc <__cxa_atexit@plt+0x84bb0c> │ │ │ │ + ldr r8, [pc, #32] @ 85dacc <__cxa_atexit@plt+0x84bb1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #220, 2 @ 0x37 │ │ │ │ + cmpeq lr, #204, 2 @ 0x33 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #228, 2 @ 0x39 │ │ │ │ - cmpeq lr, #88 @ 0x58 │ │ │ │ - teqeq pc, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq lr, #212, 2 @ 0x35 │ │ │ │ + cmpeq lr, #72 @ 0x48 │ │ │ │ + teqeq pc, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85db58 <__cxa_atexit@plt+0x84bba8> │ │ │ │ + bcc 85db68 <__cxa_atexit@plt+0x84bbb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85db50 <__cxa_atexit@plt+0x84bba0> │ │ │ │ - ldr r3, [pc, #112] @ 85db60 <__cxa_atexit@plt+0x84bbb0> │ │ │ │ + bhi 85db60 <__cxa_atexit@plt+0x84bbb0> │ │ │ │ + ldr r3, [pc, #112] @ 85db70 <__cxa_atexit@plt+0x84bbc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #76] @ 85db64 <__cxa_atexit@plt+0x84bbb4> │ │ │ │ + ldr r9, [pc, #76] @ 85db74 <__cxa_atexit@plt+0x84bbc4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #68] @ 85db68 <__cxa_atexit@plt+0x84bbb8> │ │ │ │ + ldr r0, [pc, #68] @ 85db78 <__cxa_atexit@plt+0x84bbc8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 85db6c <__cxa_atexit@plt+0x84bbbc> │ │ │ │ + ldr r7, [pc, #32] @ 85db7c <__cxa_atexit@plt+0x84bbcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #76, 2 │ │ │ │ + cmpeq lr, #60, 2 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmpeq lr, #4, 8 @ 0x4000000 │ │ │ │ - teqeq pc, #40, 26 @ 0xa00 │ │ │ │ + cmpeq lr, #244, 6 @ 0xd0000003 │ │ │ │ + teqeq pc, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85dba8 <__cxa_atexit@plt+0x84bbf8> │ │ │ │ - ldr r3, [pc, #32] @ 85dbb0 <__cxa_atexit@plt+0x84bc00> │ │ │ │ + bcc 85dbb8 <__cxa_atexit@plt+0x84bc08> │ │ │ │ + ldr r3, [pc, #32] @ 85dbc0 <__cxa_atexit@plt+0x84bc10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85dbb4 <__cxa_atexit@plt+0x84bc04> │ │ │ │ + ldr r7, [pc, #16] @ 85dbc4 <__cxa_atexit@plt+0x84bc14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172 @ 0xac │ │ │ │ - cmpeq lr, #232, 28 @ 0xe80 │ │ │ │ - teqeq pc, #236 @ 0xec │ │ │ │ + cmpeq lr, #156 @ 0x9c │ │ │ │ + cmpeq lr, #216, 28 @ 0xd80 │ │ │ │ + teqeq pc, #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85dc30 <__cxa_atexit@plt+0x84bc80> │ │ │ │ + bcc 85dc40 <__cxa_atexit@plt+0x84bc90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85dc28 <__cxa_atexit@plt+0x84bc78> │ │ │ │ - ldr r3, [pc, #80] @ 85dc38 <__cxa_atexit@plt+0x84bc88> │ │ │ │ + bhi 85dc38 <__cxa_atexit@plt+0x84bc88> │ │ │ │ + ldr r3, [pc, #80] @ 85dc48 <__cxa_atexit@plt+0x84bc98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85dc3c <__cxa_atexit@plt+0x84bc8c> │ │ │ │ + ldr r1, [pc, #64] @ 85dc4c <__cxa_atexit@plt+0x84bc9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 85dc40 <__cxa_atexit@plt+0x84bc90> │ │ │ │ + ldr r2, [pc, #56] @ 85dc50 <__cxa_atexit@plt+0x84bca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 85dc44 <__cxa_atexit@plt+0x84bc94> │ │ │ │ + ldr r8, [pc, #32] @ 85dc54 <__cxa_atexit@plt+0x84bca4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #84 @ 0x54 │ │ │ │ + cmpeq lr, #68 @ 0x44 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #92 @ 0x5c │ │ │ │ - cmpeq lr, #208, 28 @ 0xd00 │ │ │ │ - teqeq pc, #80 @ 0x50 │ │ │ │ + cmpeq lr, #76 @ 0x4c │ │ │ │ + cmpeq lr, #192, 28 @ 0xc00 │ │ │ │ + teqeq pc, #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85dc94 <__cxa_atexit@plt+0x84bce4> │ │ │ │ - ldr r3, [pc, #52] @ 85dc9c <__cxa_atexit@plt+0x84bcec> │ │ │ │ + bcc 85dca4 <__cxa_atexit@plt+0x84bcf4> │ │ │ │ + ldr r3, [pc, #52] @ 85dcac <__cxa_atexit@plt+0x84bcfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 85dca0 <__cxa_atexit@plt+0x84bcf0> │ │ │ │ + ldr r1, [pc, #36] @ 85dcb0 <__cxa_atexit@plt+0x84bd00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 85dca4 <__cxa_atexit@plt+0x84bcf4> │ │ │ │ + ldr r8, [pc, #20] @ 85dcb4 <__cxa_atexit@plt+0x84bd04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #212, 30 @ 0x350 │ │ │ │ - cmpeq lr, #232, 30 @ 0x3a0 │ │ │ │ - cmpeq lr, #212, 28 @ 0xd40 │ │ │ │ - teqeq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + cmpeq lr, #216, 30 @ 0x360 │ │ │ │ + cmpeq lr, #196, 28 @ 0xc40 │ │ │ │ + teqeq pc, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85dd60 <__cxa_atexit@plt+0x84bdb0> │ │ │ │ - ldr r3, [pc, #160] @ 85dd68 <__cxa_atexit@plt+0x84bdb8> │ │ │ │ + bcc 85dd70 <__cxa_atexit@plt+0x84bdc0> │ │ │ │ + ldr r3, [pc, #160] @ 85dd78 <__cxa_atexit@plt+0x84bdc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ bic r1, r0, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #2 │ │ │ │ - bne 85dd2c <__cxa_atexit@plt+0x84bd7c> │ │ │ │ + bne 85dd3c <__cxa_atexit@plt+0x84bd8c> │ │ │ │ ldr r9, [r0, #1] │ │ │ │ and r1, r9, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 85dd2c <__cxa_atexit@plt+0x84bd7c> │ │ │ │ + bne 85dd3c <__cxa_atexit@plt+0x84bd8c> │ │ │ │ ldr r3, [r7, #28] │ │ │ │ ldr r1, [r0, #5] │ │ │ │ ldr r0, [r0, #9] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ - b 85dd70 <__cxa_atexit@plt+0x84bdc0> │ │ │ │ - ldr r0, [pc, #56] @ 85dd6c <__cxa_atexit@plt+0x84bdbc> │ │ │ │ + b 85dd80 <__cxa_atexit@plt+0x84bdd0> │ │ │ │ + ldr r0, [pc, #56] @ 85dd7c <__cxa_atexit@plt+0x84bdcc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ str r2, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 85dd54 <__cxa_atexit@plt+0x84bda4> │ │ │ │ + beq 85dd64 <__cxa_atexit@plt+0x84bdb4> │ │ │ │ mov r7, r3 │ │ │ │ - b 85de1c <__cxa_atexit@plt+0x84be6c> │ │ │ │ + b 85de2c <__cxa_atexit@plt+0x84be7c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq lr, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 85ddcc <__cxa_atexit@plt+0x84be1c> │ │ │ │ + bhi 85dddc <__cxa_atexit@plt+0x84be2c> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #80] @ 85dde8 <__cxa_atexit@plt+0x84be38> │ │ │ │ + ldr r0, [pc, #80] @ 85ddf8 <__cxa_atexit@plt+0x84be48> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ 85ddec <__cxa_atexit@plt+0x84be3c> │ │ │ │ + ldr lr, [pc, #76] @ 85ddfc <__cxa_atexit@plt+0x84be4c> │ │ │ │ add lr, pc, lr │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #40] @ 85ddf0 <__cxa_atexit@plt+0x84be40> │ │ │ │ + ldr r7, [pc, #40] @ 85de00 <__cxa_atexit@plt+0x84be50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #28] @ 85ddf4 <__cxa_atexit@plt+0x84be44> │ │ │ │ + ldr r3, [pc, #28] @ 85de04 <__cxa_atexit@plt+0x84be54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + cmpeq lr, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #152, 2 @ 0x26 │ │ │ │ + teqeq pc, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 85dd70 <__cxa_atexit@plt+0x84bdc0> │ │ │ │ - teqeq pc, #236, 2 @ 0x3b │ │ │ │ + b 85dd80 <__cxa_atexit@plt+0x84bdd0> │ │ │ │ + teqeq pc, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 85de44 <__cxa_atexit@plt+0x84be94> │ │ │ │ - ldr r3, [pc, #48] @ 85de60 <__cxa_atexit@plt+0x84beb0> │ │ │ │ + bne 85de54 <__cxa_atexit@plt+0x84bea4> │ │ │ │ + ldr r3, [pc, #48] @ 85de70 <__cxa_atexit@plt+0x84bec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 85de58 <__cxa_atexit@plt+0x84bea8> │ │ │ │ - b 85de74 <__cxa_atexit@plt+0x84bec4> │ │ │ │ - ldr r7, [pc, #24] @ 85de64 <__cxa_atexit@plt+0x84beb4> │ │ │ │ + beq 85de68 <__cxa_atexit@plt+0x84beb8> │ │ │ │ + b 85de84 <__cxa_atexit@plt+0x84bed4> │ │ │ │ + ldr r7, [pc, #24] @ 85de74 <__cxa_atexit@plt+0x84bec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #244, 28 @ 0xf40 │ │ │ │ - teqeq pc, #148, 2 @ 0x25 │ │ │ │ + cmpeq lr, #228, 28 @ 0xe40 │ │ │ │ + teqeq pc, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85dea8 <__cxa_atexit@plt+0x84bef8> │ │ │ │ - ldr r2, [pc, #52] @ 85dec4 <__cxa_atexit@plt+0x84bf14> │ │ │ │ + bne 85deb8 <__cxa_atexit@plt+0x84bf08> │ │ │ │ + ldr r2, [pc, #52] @ 85ded4 <__cxa_atexit@plt+0x84bf24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 85debc <__cxa_atexit@plt+0x84bf0c> │ │ │ │ - b 85ded8 <__cxa_atexit@plt+0x84bf28> │ │ │ │ - ldr r7, [pc, #24] @ 85dec8 <__cxa_atexit@plt+0x84bf18> │ │ │ │ + beq 85decc <__cxa_atexit@plt+0x84bf1c> │ │ │ │ + b 85dee8 <__cxa_atexit@plt+0x84bf38> │ │ │ │ + ldr r7, [pc, #24] @ 85ded8 <__cxa_atexit@plt+0x84bf28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #144, 28 @ 0x900 │ │ │ │ - teqeq pc, #48, 2 │ │ │ │ + cmpeq lr, #128, 28 @ 0x800 │ │ │ │ + teqeq pc, #32, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85def0 <__cxa_atexit@plt+0x84bf40> │ │ │ │ + bne 85df00 <__cxa_atexit@plt+0x84bf50> │ │ │ │ str r3, [r5] │ │ │ │ - b 85df08 <__cxa_atexit@plt+0x84bf58> │ │ │ │ - ldr r7, [pc, #12] @ 85df04 <__cxa_atexit@plt+0x84bf54> │ │ │ │ + b 85df18 <__cxa_atexit@plt+0x84bf68> │ │ │ │ + ldr r7, [pc, #12] @ 85df14 <__cxa_atexit@plt+0x84bf64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #72, 28 @ 0x480 │ │ │ │ + cmpeq lr, #56, 28 @ 0x380 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85df64 <__cxa_atexit@plt+0x84bfb4> │ │ │ │ + bhi 85df74 <__cxa_atexit@plt+0x84bfc4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr r9, [pc, #68] @ 85df7c <__cxa_atexit@plt+0x84bfcc> │ │ │ │ + ldr r9, [pc, #68] @ 85df8c <__cxa_atexit@plt+0x84bfdc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r1, r7, lr} │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #32] @ 85df80 <__cxa_atexit@plt+0x84bfd0> │ │ │ │ + ldr r7, [pc, #32] @ 85df90 <__cxa_atexit@plt+0x84bfe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r3, [pc, #24] @ 85df84 <__cxa_atexit@plt+0x84bfd4> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r3, [pc, #24] @ 85df94 <__cxa_atexit@plt+0x84bfe4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmpeq lr, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq lr, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq pc, #116 @ 0x74 │ │ │ │ + teqeq pc, #100 @ 0x64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 85df08 <__cxa_atexit@plt+0x84bf58> │ │ │ │ - teqeq pc, #252, 16 @ 0xfc0000 │ │ │ │ + b 85df18 <__cxa_atexit@plt+0x84bf68> │ │ │ │ + teqeq pc, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85dfd4 <__cxa_atexit@plt+0x84c024> │ │ │ │ - ldr r3, [pc, #32] @ 85dfdc <__cxa_atexit@plt+0x84c02c> │ │ │ │ + bcc 85dfe4 <__cxa_atexit@plt+0x84c034> │ │ │ │ + ldr r3, [pc, #32] @ 85dfec <__cxa_atexit@plt+0x84c03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85dfe0 <__cxa_atexit@plt+0x84c030> │ │ │ │ + ldr r7, [pc, #16] @ 85dff0 <__cxa_atexit@plt+0x84c040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #128, 24 @ 0x8000 │ │ │ │ - cmpeq lr, #188, 20 @ 0xbc000 │ │ │ │ - teqeq pc, #192, 24 @ 0xc000 │ │ │ │ + cmpeq lr, #112, 24 @ 0x7000 │ │ │ │ + cmpeq lr, #172, 20 @ 0xac000 │ │ │ │ + teqeq pc, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e05c <__cxa_atexit@plt+0x84c0ac> │ │ │ │ + bcc 85e06c <__cxa_atexit@plt+0x84c0bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e054 <__cxa_atexit@plt+0x84c0a4> │ │ │ │ - ldr r3, [pc, #80] @ 85e064 <__cxa_atexit@plt+0x84c0b4> │ │ │ │ + bhi 85e064 <__cxa_atexit@plt+0x84c0b4> │ │ │ │ + ldr r3, [pc, #80] @ 85e074 <__cxa_atexit@plt+0x84c0c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85e068 <__cxa_atexit@plt+0x84c0b8> │ │ │ │ + ldr r1, [pc, #64] @ 85e078 <__cxa_atexit@plt+0x84c0c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 85e06c <__cxa_atexit@plt+0x84c0bc> │ │ │ │ + ldr r2, [pc, #56] @ 85e07c <__cxa_atexit@plt+0x84c0cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 85e070 <__cxa_atexit@plt+0x84c0c0> │ │ │ │ + ldr r8, [pc, #32] @ 85e080 <__cxa_atexit@plt+0x84c0d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #40, 24 @ 0x2800 │ │ │ │ + cmpeq lr, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #48, 24 @ 0x3000 │ │ │ │ - cmpeq lr, #164, 20 @ 0xa4000 │ │ │ │ - teqeq pc, #136, 30 @ 0x220 │ │ │ │ + cmpeq lr, #32, 24 @ 0x2000 │ │ │ │ + cmpeq lr, #148, 20 @ 0x94000 │ │ │ │ + teqeq pc, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e11c <__cxa_atexit@plt+0x84c16c> │ │ │ │ + bcc 85e12c <__cxa_atexit@plt+0x84c17c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e114 <__cxa_atexit@plt+0x84c164> │ │ │ │ - ldr r3, [pc, #128] @ 85e124 <__cxa_atexit@plt+0x84c174> │ │ │ │ + bhi 85e124 <__cxa_atexit@plt+0x84c174> │ │ │ │ + ldr r3, [pc, #128] @ 85e134 <__cxa_atexit@plt+0x84c184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, sl, lr} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r0, [r7, #36] @ 0x24 │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #80] @ 85e128 <__cxa_atexit@plt+0x84c178> │ │ │ │ + ldr r0, [pc, #80] @ 85e138 <__cxa_atexit@plt+0x84c188> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #76] @ 85e12c <__cxa_atexit@plt+0x84c17c> │ │ │ │ + ldr r7, [pc, #76] @ 85e13c <__cxa_atexit@plt+0x84c18c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, sl, lr} │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 85e130 <__cxa_atexit@plt+0x84c180> │ │ │ │ + ldr r7, [pc, #32] @ 85e140 <__cxa_atexit@plt+0x84c190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #152, 22 @ 0x26000 │ │ │ │ + cmpeq lr, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - cmpeq lr, #124, 24 @ 0x7c00 │ │ │ │ - teqeq pc, #140, 18 @ 0x230000 │ │ │ │ + cmpeq lr, #108, 24 @ 0x6c00 │ │ │ │ + teqeq pc, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e180 <__cxa_atexit@plt+0x84c1d0> │ │ │ │ - ldr r3, [pc, #52] @ 85e188 <__cxa_atexit@plt+0x84c1d8> │ │ │ │ + bcc 85e190 <__cxa_atexit@plt+0x84c1e0> │ │ │ │ + ldr r3, [pc, #52] @ 85e198 <__cxa_atexit@plt+0x84c1e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 85e18c <__cxa_atexit@plt+0x84c1dc> │ │ │ │ + ldr r1, [pc, #36] @ 85e19c <__cxa_atexit@plt+0x84c1ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 85e190 <__cxa_atexit@plt+0x84c1e0> │ │ │ │ + ldr r8, [pc, #20] @ 85e1a0 <__cxa_atexit@plt+0x84c1f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 20 @ 0xe8000 │ │ │ │ - cmpeq lr, #252, 20 @ 0xfc000 │ │ │ │ - cmpeq lr, #64, 18 @ 0x100000 │ │ │ │ - teqeq pc, #116, 28 @ 0x740 │ │ │ │ + cmpeq lr, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq lr, #236, 20 @ 0xec000 │ │ │ │ + cmpeq lr, #48, 18 @ 0xc0000 │ │ │ │ + teqeq pc, #100, 28 @ 0x640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e208 <__cxa_atexit@plt+0x84c258> │ │ │ │ + bcc 85e218 <__cxa_atexit@plt+0x84c268> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr r1, [pc, #60] @ 85e210 <__cxa_atexit@plt+0x84c260> │ │ │ │ + ldr r1, [pc, #60] @ 85e220 <__cxa_atexit@plt+0x84c270> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r2, r7, lr} │ │ │ │ str sl, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85e1fc <__cxa_atexit@plt+0x84c24c> │ │ │ │ + beq 85e20c <__cxa_atexit@plt+0x84c25c> │ │ │ │ mov r7, r8 │ │ │ │ - b 85e220 <__cxa_atexit@plt+0x84c270> │ │ │ │ + b 85e230 <__cxa_atexit@plt+0x84c280> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq pc, #248, 26 @ 0x3e00 │ │ │ │ + teqeq pc, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 85e248 <__cxa_atexit@plt+0x84c298> │ │ │ │ + ldr r0, [pc, #20] @ 85e258 <__cxa_atexit@plt+0x84c2a8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #192, 26 @ 0x3000 │ │ │ │ + teqeq pc, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e2dc <__cxa_atexit@plt+0x84c32c> │ │ │ │ + bhi 85e2ec <__cxa_atexit@plt+0x84c33c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add sl, r5, #16 │ │ │ │ ldm sl, {r0, r2, r3, r9, sl} │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -2175163,1403 +2175167,1403 @@ │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r6, #40 @ 0x28 │ │ │ │ stm r1, {r0, r3, r8, fp} │ │ │ │ str lr, [r6, #-4] │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #52] @ 85e2e8 <__cxa_atexit@plt+0x84c338> │ │ │ │ + ldr r7, [pc, #52] @ 85e2f8 <__cxa_atexit@plt+0x84c348> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #40] @ 85e2ec <__cxa_atexit@plt+0x84c33c> │ │ │ │ + ldr r7, [pc, #40] @ 85e2fc <__cxa_atexit@plt+0x84c34c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-56]! @ 0xffffffc8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #28] @ 85e2f0 <__cxa_atexit@plt+0x84c340> │ │ │ │ + ldr r7, [pc, #28] @ 85e300 <__cxa_atexit@plt+0x84c350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - cmpeq lr, #184, 20 @ 0xb8000 │ │ │ │ - teqeq pc, #36, 26 @ 0x900 │ │ │ │ + cmpeq lr, #168, 20 @ 0xa8000 │ │ │ │ + teqeq pc, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e34c <__cxa_atexit@plt+0x84c39c> │ │ │ │ - ldr r3, [pc, #60] @ 85e354 <__cxa_atexit@plt+0x84c3a4> │ │ │ │ + bcc 85e35c <__cxa_atexit@plt+0x84c3ac> │ │ │ │ + ldr r3, [pc, #60] @ 85e364 <__cxa_atexit@plt+0x84c3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85e340 <__cxa_atexit@plt+0x84c390> │ │ │ │ + beq 85e350 <__cxa_atexit@plt+0x84c3a0> │ │ │ │ mov r7, r8 │ │ │ │ - b 85e364 <__cxa_atexit@plt+0x84c3b4> │ │ │ │ + b 85e374 <__cxa_atexit@plt+0x84c3c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq pc, #196, 24 @ 0xc400 │ │ │ │ + teqeq pc, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 85e38c <__cxa_atexit@plt+0x84c3dc> │ │ │ │ + ldr r0, [pc, #20] @ 85e39c <__cxa_atexit@plt+0x84c3ec> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #140, 24 @ 0x8c00 │ │ │ │ + teqeq pc, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #20] @ 85e3c4 <__cxa_atexit@plt+0x84c414> │ │ │ │ + ldr r0, [pc, #20] @ 85e3d4 <__cxa_atexit@plt+0x84c424> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #84, 24 @ 0x5400 │ │ │ │ + teqeq pc, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85e408 <__cxa_atexit@plt+0x84c458> │ │ │ │ + bne 85e418 <__cxa_atexit@plt+0x84c468> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #52] @ 85e424 <__cxa_atexit@plt+0x84c474> │ │ │ │ + ldr r1, [pc, #52] @ 85e434 <__cxa_atexit@plt+0x84c484> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 85e41c <__cxa_atexit@plt+0x84c46c> │ │ │ │ - b 85e438 <__cxa_atexit@plt+0x84c488> │ │ │ │ - ldr r7, [pc, #24] @ 85e428 <__cxa_atexit@plt+0x84c478> │ │ │ │ + beq 85e42c <__cxa_atexit@plt+0x84c47c> │ │ │ │ + b 85e448 <__cxa_atexit@plt+0x84c498> │ │ │ │ + ldr r7, [pc, #24] @ 85e438 <__cxa_atexit@plt+0x84c488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #44, 18 @ 0xb0000 │ │ │ │ - teqeq pc, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq lr, #28, 18 @ 0x70000 │ │ │ │ + teqeq pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85e450 <__cxa_atexit@plt+0x84c4a0> │ │ │ │ + bne 85e460 <__cxa_atexit@plt+0x84c4b0> │ │ │ │ str r3, [r5] │ │ │ │ - b 85e468 <__cxa_atexit@plt+0x84c4b8> │ │ │ │ - ldr r7, [pc, #12] @ 85e464 <__cxa_atexit@plt+0x84c4b4> │ │ │ │ + b 85e478 <__cxa_atexit@plt+0x84c4c8> │ │ │ │ + ldr r7, [pc, #12] @ 85e474 <__cxa_atexit@plt+0x84c4c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e4d8 <__cxa_atexit@plt+0x84c528> │ │ │ │ + bhi 85e4e8 <__cxa_atexit@plt+0x84c538> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ add sl, r5, #16 │ │ │ │ ldm sl, {r0, r1, sl} │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr r9, [pc, #84] @ 85e4f0 <__cxa_atexit@plt+0x84c540> │ │ │ │ + ldr r9, [pc, #84] @ 85e500 <__cxa_atexit@plt+0x84c550> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ stmda r6, {r7, lr} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #27 │ │ │ │ - ldr r7, [pc, #40] @ 85e4f4 <__cxa_atexit@plt+0x84c544> │ │ │ │ + ldr r7, [pc, #40] @ 85e504 <__cxa_atexit@plt+0x84c554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 85e4f8 <__cxa_atexit@plt+0x84c548> │ │ │ │ + ldr r8, [pc, #36] @ 85e508 <__cxa_atexit@plt+0x84c558> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - ldr r3, [pc, #28] @ 85e4fc <__cxa_atexit@plt+0x84c54c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + ldr r3, [pc, #28] @ 85e50c <__cxa_atexit@plt+0x84c55c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - cmpeq lr, #48, 2 │ │ │ │ - cmpeq lr, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq lr, #32, 2 │ │ │ │ + cmpeq lr, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #28, 22 @ 0x7000 │ │ │ │ + teqeq pc, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 85e468 <__cxa_atexit@plt+0x84c4b8> │ │ │ │ - teqeq pc, #4, 10 @ 0x1000000 │ │ │ │ + b 85e478 <__cxa_atexit@plt+0x84c4c8> │ │ │ │ + teqeq pc, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e550 <__cxa_atexit@plt+0x84c5a0> │ │ │ │ - ldr r3, [pc, #36] @ 85e558 <__cxa_atexit@plt+0x84c5a8> │ │ │ │ + bcc 85e560 <__cxa_atexit@plt+0x84c5b0> │ │ │ │ + ldr r3, [pc, #36] @ 85e568 <__cxa_atexit@plt+0x84c5b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 85e55c <__cxa_atexit@plt+0x84c5ac> │ │ │ │ + ldr r7, [pc, #16] @ 85e56c <__cxa_atexit@plt+0x84c5bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 14 @ 0x200000 │ │ │ │ - cmpeq lr, #232, 4 @ 0x8000000e │ │ │ │ - teqeq pc, #100, 20 @ 0x64000 │ │ │ │ + cmpeq lr, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq lr, #216, 4 @ 0x8000000d │ │ │ │ + teqeq pc, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e5ac <__cxa_atexit@plt+0x84c5fc> │ │ │ │ - ldr r3, [pc, #48] @ 85e5b4 <__cxa_atexit@plt+0x84c604> │ │ │ │ + bcc 85e5bc <__cxa_atexit@plt+0x84c60c> │ │ │ │ + ldr r3, [pc, #48] @ 85e5c4 <__cxa_atexit@plt+0x84c614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85e5a0 <__cxa_atexit@plt+0x84c5f0> │ │ │ │ + beq 85e5b0 <__cxa_atexit@plt+0x84c600> │ │ │ │ mov r7, r8 │ │ │ │ - b 85e5c4 <__cxa_atexit@plt+0x84c614> │ │ │ │ + b 85e5d4 <__cxa_atexit@plt+0x84c624> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq pc, #16, 20 @ 0x10000 │ │ │ │ + teqeq pc, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 85e5e0 <__cxa_atexit@plt+0x84c630> │ │ │ │ + ldr r0, [pc, #20] @ 85e5f0 <__cxa_atexit@plt+0x84c640> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #228, 18 @ 0x390000 │ │ │ │ + teqeq pc, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e63c <__cxa_atexit@plt+0x84c68c> │ │ │ │ + bhi 85e64c <__cxa_atexit@plt+0x84c69c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #52] @ 85e648 <__cxa_atexit@plt+0x84c698> │ │ │ │ + ldr r1, [pc, #52] @ 85e658 <__cxa_atexit@plt+0x84c6a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #28] @ 85e64c <__cxa_atexit@plt+0x84c69c> │ │ │ │ + ldr r7, [pc, #28] @ 85e65c <__cxa_atexit@plt+0x84c6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 85e650 <__cxa_atexit@plt+0x84c6a0> │ │ │ │ + ldr r8, [pc, #24] @ 85e660 <__cxa_atexit@plt+0x84c6b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq lr, #32, 12 @ 0x2000000 │ │ │ │ - cmpeq lr, #28, 18 @ 0x70000 │ │ │ │ - teqeq pc, #136, 18 @ 0x220000 │ │ │ │ + cmpeq lr, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq lr, #12, 18 @ 0x30000 │ │ │ │ + teqeq pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e6bc <__cxa_atexit@plt+0x84c70c> │ │ │ │ + bcc 85e6cc <__cxa_atexit@plt+0x84c71c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e6b4 <__cxa_atexit@plt+0x84c704> │ │ │ │ - ldr r3, [pc, #64] @ 85e6c4 <__cxa_atexit@plt+0x84c714> │ │ │ │ + bhi 85e6c4 <__cxa_atexit@plt+0x84c714> │ │ │ │ + ldr r3, [pc, #64] @ 85e6d4 <__cxa_atexit@plt+0x84c724> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 85e6c8 <__cxa_atexit@plt+0x84c718> │ │ │ │ + ldr r2, [pc, #60] @ 85e6d8 <__cxa_atexit@plt+0x84c728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 85e6cc <__cxa_atexit@plt+0x84c71c> │ │ │ │ + ldr r7, [pc, #28] @ 85e6dc <__cxa_atexit@plt+0x84c72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq lr, #176, 10 @ 0x2c000000 │ │ │ │ - cmpeq lr, #88, 24 @ 0x5800 │ │ │ │ - teqeq pc, #148, 16 @ 0x940000 │ │ │ │ + cmpeq lr, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq lr, #72, 24 @ 0x4800 │ │ │ │ + teqeq pc, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e738 <__cxa_atexit@plt+0x84c788> │ │ │ │ + bcc 85e748 <__cxa_atexit@plt+0x84c798> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e730 <__cxa_atexit@plt+0x84c780> │ │ │ │ - ldr r3, [pc, #64] @ 85e740 <__cxa_atexit@plt+0x84c790> │ │ │ │ + bhi 85e740 <__cxa_atexit@plt+0x84c790> │ │ │ │ + ldr r3, [pc, #64] @ 85e750 <__cxa_atexit@plt+0x84c7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r7, [pc, #40] @ 85e744 <__cxa_atexit@plt+0x84c794> │ │ │ │ + ldr r7, [pc, #40] @ 85e754 <__cxa_atexit@plt+0x84c7a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85e748 <__cxa_atexit@plt+0x84c798> │ │ │ │ + ldr r7, [pc, #28] @ 85e758 <__cxa_atexit@plt+0x84c7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq lr, #116, 24 @ 0x7400 │ │ │ │ - cmpeq lr, #220, 22 @ 0x37000 │ │ │ │ - teqeq pc, #24, 16 @ 0x180000 │ │ │ │ + cmpeq lr, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq lr, #100, 24 @ 0x6400 │ │ │ │ + cmpeq lr, #204, 22 @ 0x33000 │ │ │ │ + teqeq pc, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e7b4 <__cxa_atexit@plt+0x84c804> │ │ │ │ + bcc 85e7c4 <__cxa_atexit@plt+0x84c814> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e7ac <__cxa_atexit@plt+0x84c7fc> │ │ │ │ - ldr r3, [pc, #64] @ 85e7bc <__cxa_atexit@plt+0x84c80c> │ │ │ │ + bhi 85e7bc <__cxa_atexit@plt+0x84c80c> │ │ │ │ + ldr r3, [pc, #64] @ 85e7cc <__cxa_atexit@plt+0x84c81c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r7, [pc, #40] @ 85e7c0 <__cxa_atexit@plt+0x84c810> │ │ │ │ + ldr r7, [pc, #40] @ 85e7d0 <__cxa_atexit@plt+0x84c820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85e7c4 <__cxa_atexit@plt+0x84c814> │ │ │ │ + ldr r7, [pc, #28] @ 85e7d4 <__cxa_atexit@plt+0x84c824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #192, 8 @ 0xc0000000 │ │ │ │ - cmpeq lr, #76, 22 @ 0x13000 │ │ │ │ - cmpeq lr, #96, 22 @ 0x18000 │ │ │ │ - teqeq pc, #208 @ 0xd0 │ │ │ │ + cmpeq lr, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq lr, #60, 22 @ 0xf000 │ │ │ │ + cmpeq lr, #80, 22 @ 0x14000 │ │ │ │ + teqeq pc, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e800 <__cxa_atexit@plt+0x84c850> │ │ │ │ - ldr r3, [pc, #32] @ 85e808 <__cxa_atexit@plt+0x84c858> │ │ │ │ + bcc 85e810 <__cxa_atexit@plt+0x84c860> │ │ │ │ + ldr r3, [pc, #32] @ 85e818 <__cxa_atexit@plt+0x84c868> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85e80c <__cxa_atexit@plt+0x84c85c> │ │ │ │ + ldr r7, [pc, #16] @ 85e81c <__cxa_atexit@plt+0x84c86c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #84, 8 @ 0x54000000 │ │ │ │ - cmpeq lr, #144, 4 │ │ │ │ - teqeq pc, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq lr, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq lr, #128, 4 │ │ │ │ + teqeq pc, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e888 <__cxa_atexit@plt+0x84c8d8> │ │ │ │ + bcc 85e898 <__cxa_atexit@plt+0x84c8e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85e880 <__cxa_atexit@plt+0x84c8d0> │ │ │ │ - ldr r3, [pc, #80] @ 85e890 <__cxa_atexit@plt+0x84c8e0> │ │ │ │ + bhi 85e890 <__cxa_atexit@plt+0x84c8e0> │ │ │ │ + ldr r3, [pc, #80] @ 85e8a0 <__cxa_atexit@plt+0x84c8f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 85e894 <__cxa_atexit@plt+0x84c8e4> │ │ │ │ + ldr r1, [pc, #64] @ 85e8a4 <__cxa_atexit@plt+0x84c8f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 85e898 <__cxa_atexit@plt+0x84c8e8> │ │ │ │ + ldr r2, [pc, #56] @ 85e8a8 <__cxa_atexit@plt+0x84c8f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 85e89c <__cxa_atexit@plt+0x84c8ec> │ │ │ │ + ldr r8, [pc, #32] @ 85e8ac <__cxa_atexit@plt+0x84c8fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq lr, #236, 6 @ 0xb0000003 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #4, 8 @ 0x4000000 │ │ │ │ - cmpeq lr, #120, 4 @ 0x80000007 │ │ │ │ - teqeq pc, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq lr, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq lr, #104, 4 @ 0x80000006 │ │ │ │ + teqeq pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e8ec <__cxa_atexit@plt+0x84c93c> │ │ │ │ - ldr r3, [pc, #52] @ 85e8f4 <__cxa_atexit@plt+0x84c944> │ │ │ │ + bcc 85e8fc <__cxa_atexit@plt+0x84c94c> │ │ │ │ + ldr r3, [pc, #52] @ 85e904 <__cxa_atexit@plt+0x84c954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 85e8f8 <__cxa_atexit@plt+0x84c948> │ │ │ │ + ldr r1, [pc, #36] @ 85e908 <__cxa_atexit@plt+0x84c958> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 85e8fc <__cxa_atexit@plt+0x84c94c> │ │ │ │ + ldr r8, [pc, #20] @ 85e90c <__cxa_atexit@plt+0x84c95c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #124, 6 @ 0xf0000001 │ │ │ │ - cmpeq lr, #144, 6 @ 0x40000002 │ │ │ │ - cmpeq lr, #124, 4 @ 0xc0000007 │ │ │ │ - teqeq pc, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq lr, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq lr, #128, 6 │ │ │ │ + cmpeq lr, #108, 4 @ 0xc0000006 │ │ │ │ + teqeq pc, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85e94c <__cxa_atexit@plt+0x84c99c> │ │ │ │ - ldr r3, [pc, #48] @ 85e954 <__cxa_atexit@plt+0x84c9a4> │ │ │ │ + bcc 85e95c <__cxa_atexit@plt+0x84c9ac> │ │ │ │ + ldr r3, [pc, #48] @ 85e964 <__cxa_atexit@plt+0x84c9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85e940 <__cxa_atexit@plt+0x84c990> │ │ │ │ + beq 85e950 <__cxa_atexit@plt+0x84c9a0> │ │ │ │ mov r7, r8 │ │ │ │ - b 85e964 <__cxa_atexit@plt+0x84c9b4> │ │ │ │ + b 85e974 <__cxa_atexit@plt+0x84c9c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq pc, #56, 12 @ 0x3800000 │ │ │ │ + teqeq pc, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 85e98c <__cxa_atexit@plt+0x84c9dc> │ │ │ │ + ldr r0, [pc, #20] @ 85e99c <__cxa_atexit@plt+0x84c9ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #0, 12 │ │ │ │ + teqeq pc, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #24] @ 85e9bc <__cxa_atexit@plt+0x84ca0c> │ │ │ │ + ldr r0, [pc, #24] @ 85e9cc <__cxa_atexit@plt+0x84ca1c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq pc, #208, 10 @ 0x34000000 │ │ │ │ + teqeq pc, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 85e9f4 <__cxa_atexit@plt+0x84ca44> │ │ │ │ - ldr r3, [pc, #48] @ 85ea10 <__cxa_atexit@plt+0x84ca60> │ │ │ │ + bne 85ea04 <__cxa_atexit@plt+0x84ca54> │ │ │ │ + ldr r3, [pc, #48] @ 85ea20 <__cxa_atexit@plt+0x84ca70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 85ea08 <__cxa_atexit@plt+0x84ca58> │ │ │ │ - b 85ea24 <__cxa_atexit@plt+0x84ca74> │ │ │ │ - ldr r7, [pc, #24] @ 85ea14 <__cxa_atexit@plt+0x84ca64> │ │ │ │ + beq 85ea18 <__cxa_atexit@plt+0x84ca68> │ │ │ │ + b 85ea34 <__cxa_atexit@plt+0x84ca84> │ │ │ │ + ldr r7, [pc, #24] @ 85ea24 <__cxa_atexit@plt+0x84ca74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #64, 6 │ │ │ │ - teqeq pc, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq lr, #48, 6 @ 0xc0000000 │ │ │ │ + teqeq pc, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85ea64 <__cxa_atexit@plt+0x84cab4> │ │ │ │ + bne 85ea74 <__cxa_atexit@plt+0x84cac4> │ │ │ │ ldr r2, [r3, #1] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 85ea64 <__cxa_atexit@plt+0x84cab4> │ │ │ │ + bne 85ea74 <__cxa_atexit@plt+0x84cac4> │ │ │ │ ldr r1, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 85ea7c <__cxa_atexit@plt+0x84cacc> │ │ │ │ - ldr r7, [pc, #12] @ 85ea78 <__cxa_atexit@plt+0x84cac8> │ │ │ │ + b 85ea8c <__cxa_atexit@plt+0x84cadc> │ │ │ │ + ldr r7, [pc, #12] @ 85ea88 <__cxa_atexit@plt+0x84cad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #208, 4 │ │ │ │ + cmpeq lr, #192, 4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 85eadc <__cxa_atexit@plt+0x84cb2c> │ │ │ │ + bhi 85eaec <__cxa_atexit@plt+0x84cb3c> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #84] @ 85eaf8 <__cxa_atexit@plt+0x84cb48> │ │ │ │ + ldr r0, [pc, #84] @ 85eb08 <__cxa_atexit@plt+0x84cb58> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 85eafc <__cxa_atexit@plt+0x84cb4c> │ │ │ │ + ldr lr, [pc, #80] @ 85eb0c <__cxa_atexit@plt+0x84cb5c> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #40] @ 85eb00 <__cxa_atexit@plt+0x84cb50> │ │ │ │ + ldr r7, [pc, #40] @ 85eb10 <__cxa_atexit@plt+0x84cb60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ 85eb04 <__cxa_atexit@plt+0x84cb54> │ │ │ │ + ldr r3, [pc, #28] @ 85eb14 <__cxa_atexit@plt+0x84cb64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - cmpeq lr, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq lr, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #136, 8 @ 0x88000000 │ │ │ │ + teqeq pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 85ea7c <__cxa_atexit@plt+0x84cacc> │ │ │ │ - teqeq pc, #132, 8 @ 0x84000000 │ │ │ │ + b 85ea8c <__cxa_atexit@plt+0x84cadc> │ │ │ │ + teqeq pc, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85eb88 <__cxa_atexit@plt+0x84cbd8> │ │ │ │ + bcc 85eb98 <__cxa_atexit@plt+0x84cbe8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85eb80 <__cxa_atexit@plt+0x84cbd0> │ │ │ │ - ldr r3, [pc, #64] @ 85eb90 <__cxa_atexit@plt+0x84cbe0> │ │ │ │ + bhi 85eb90 <__cxa_atexit@plt+0x84cbe0> │ │ │ │ + ldr r3, [pc, #64] @ 85eba0 <__cxa_atexit@plt+0x84cbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 85eb94 <__cxa_atexit@plt+0x84cbe4> │ │ │ │ + ldr r2, [pc, #60] @ 85eba4 <__cxa_atexit@plt+0x84cbf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 85eb98 <__cxa_atexit@plt+0x84cbe8> │ │ │ │ + ldr r7, [pc, #36] @ 85eba8 <__cxa_atexit@plt+0x84cbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 85eb9c <__cxa_atexit@plt+0x84cbec> │ │ │ │ + ldr r8, [pc, #32] @ 85ebac <__cxa_atexit@plt+0x84cbfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmpeq lr, #228 @ 0xe4 │ │ │ │ - cmpeq lr, #32, 4 │ │ │ │ - cmpeq lr, #216, 6 @ 0x60000003 │ │ │ │ - teqeq pc, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq lr, #212 @ 0xd4 │ │ │ │ + cmpeq lr, #16, 4 │ │ │ │ + cmpeq lr, #200, 6 @ 0x20000003 │ │ │ │ + teqeq pc, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ec08 <__cxa_atexit@plt+0x84cc58> │ │ │ │ + bcc 85ec18 <__cxa_atexit@plt+0x84cc68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ec00 <__cxa_atexit@plt+0x84cc50> │ │ │ │ - ldr r3, [pc, #64] @ 85ec10 <__cxa_atexit@plt+0x84cc60> │ │ │ │ + bhi 85ec10 <__cxa_atexit@plt+0x84cc60> │ │ │ │ + ldr r3, [pc, #64] @ 85ec20 <__cxa_atexit@plt+0x84cc70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 85ec14 <__cxa_atexit@plt+0x84cc64> │ │ │ │ + ldr r7, [pc, #44] @ 85ec24 <__cxa_atexit@plt+0x84cc74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85ec18 <__cxa_atexit@plt+0x84cc68> │ │ │ │ + ldr r7, [pc, #28] @ 85ec28 <__cxa_atexit@plt+0x84cc78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108 @ 0x6c │ │ │ │ + cmpeq lr, #92 @ 0x5c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq lr, #56, 22 @ 0xe000 │ │ │ │ - teqeq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq lr, #40, 22 @ 0xa000 │ │ │ │ + teqeq pc, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ec58 <__cxa_atexit@plt+0x84cca8> │ │ │ │ - ldr r3, [pc, #36] @ 85ec60 <__cxa_atexit@plt+0x84ccb0> │ │ │ │ + bcc 85ec68 <__cxa_atexit@plt+0x84ccb8> │ │ │ │ + ldr r3, [pc, #36] @ 85ec70 <__cxa_atexit@plt+0x84ccc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85ec64 <__cxa_atexit@plt+0x84ccb4> │ │ │ │ + ldr r7, [pc, #16] @ 85ec74 <__cxa_atexit@plt+0x84ccc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #0 │ │ │ │ - cmpeq lr, #188, 4 @ 0xc000000b │ │ │ │ - teqeq pc, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq lr, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq lr, #172, 4 @ 0xc000000a │ │ │ │ + teqeq pc, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85eca0 <__cxa_atexit@plt+0x84ccf0> │ │ │ │ - ldr r3, [pc, #32] @ 85eca8 <__cxa_atexit@plt+0x84ccf8> │ │ │ │ + bcc 85ecb0 <__cxa_atexit@plt+0x84cd00> │ │ │ │ + ldr r3, [pc, #32] @ 85ecb8 <__cxa_atexit@plt+0x84cd08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85ecac <__cxa_atexit@plt+0x84ccfc> │ │ │ │ + ldr r7, [pc, #16] @ 85ecbc <__cxa_atexit@plt+0x84cd0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq lr, #108, 12 @ 0x6c00000 │ │ │ │ - teqeq pc, #204, 4 @ 0xc000000c │ │ │ │ + cmpeq lr, #164, 30 @ 0x290 │ │ │ │ + cmpeq lr, #92, 12 @ 0x5c00000 │ │ │ │ + teqeq pc, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ed34 <__cxa_atexit@plt+0x84cd84> │ │ │ │ + bcc 85ed44 <__cxa_atexit@plt+0x84cd94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ed2c <__cxa_atexit@plt+0x84cd7c> │ │ │ │ - ldr r3, [pc, #92] @ 85ed3c <__cxa_atexit@plt+0x84cd8c> │ │ │ │ + bhi 85ed3c <__cxa_atexit@plt+0x84cd8c> │ │ │ │ + ldr r3, [pc, #92] @ 85ed4c <__cxa_atexit@plt+0x84cd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 85ed40 <__cxa_atexit@plt+0x84cd90> │ │ │ │ + ldr r2, [pc, #88] @ 85ed50 <__cxa_atexit@plt+0x84cda0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 85ed44 <__cxa_atexit@plt+0x84cd94> │ │ │ │ + ldr r0, [pc, #64] @ 85ed54 <__cxa_atexit@plt+0x84cda4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 85ed48 <__cxa_atexit@plt+0x84cd98> │ │ │ │ + ldr r7, [pc, #32] @ 85ed58 <__cxa_atexit@plt+0x84cda8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq lr, #84, 30 @ 0x150 │ │ │ │ + cmpeq lr, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq lr, #40, 30 @ 0xa0 │ │ │ │ - teqeq pc, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq lr, #24, 30 @ 0x60 │ │ │ │ + teqeq pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ed84 <__cxa_atexit@plt+0x84cdd4> │ │ │ │ - ldr r3, [pc, #32] @ 85ed8c <__cxa_atexit@plt+0x84cddc> │ │ │ │ + bcc 85ed94 <__cxa_atexit@plt+0x84cde4> │ │ │ │ + ldr r3, [pc, #32] @ 85ed9c <__cxa_atexit@plt+0x84cdec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85ed90 <__cxa_atexit@plt+0x84cde0> │ │ │ │ + ldr r7, [pc, #16] @ 85eda0 <__cxa_atexit@plt+0x84cdf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #208, 28 @ 0xd00 │ │ │ │ - cmpeq lr, #132 @ 0x84 │ │ │ │ - teqeq pc, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq lr, #192, 28 @ 0xc00 │ │ │ │ + cmpeq lr, #116 @ 0x74 │ │ │ │ + teqeq pc, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ee34 <__cxa_atexit@plt+0x84ce84> │ │ │ │ + bcc 85ee44 <__cxa_atexit@plt+0x84ce94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ee2c <__cxa_atexit@plt+0x84ce7c> │ │ │ │ - ldr r8, [pc, #120] @ 85ee3c <__cxa_atexit@plt+0x84ce8c> │ │ │ │ + bhi 85ee3c <__cxa_atexit@plt+0x84ce8c> │ │ │ │ + ldr r8, [pc, #120] @ 85ee4c <__cxa_atexit@plt+0x84ce9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 85ee40 <__cxa_atexit@plt+0x84ce90> │ │ │ │ + ldr lr, [pc, #116] @ 85ee50 <__cxa_atexit@plt+0x84cea0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 85ee44 <__cxa_atexit@plt+0x84ce94> │ │ │ │ + ldr r1, [pc, #112] @ 85ee54 <__cxa_atexit@plt+0x84cea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r3, [pc, #92] @ 85ee48 <__cxa_atexit@plt+0x84ce98> │ │ │ │ + ldr r3, [pc, #92] @ 85ee58 <__cxa_atexit@plt+0x84cea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #16] │ │ │ │ - ldr r0, [pc, #64] @ 85ee4c <__cxa_atexit@plt+0x84ce9c> │ │ │ │ + ldr r0, [pc, #64] @ 85ee5c <__cxa_atexit@plt+0x84ceac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #137 @ 0x89 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 85ee50 <__cxa_atexit@plt+0x84cea0> │ │ │ │ + ldr r8, [pc, #40] @ 85ee60 <__cxa_atexit@plt+0x84ceb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ + cmpeq lr, #88, 28 @ 0x580 │ │ │ │ cmpeq lr, #104, 28 @ 0x680 │ │ │ │ - cmpeq lr, #120, 28 @ 0x780 │ │ │ │ - cmpeq lr, #60, 30 @ 0xf0 │ │ │ │ - cmpeq lr, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq lr, #44, 30 @ 0xb0 │ │ │ │ + cmpeq lr, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85ee98 <__cxa_atexit@plt+0x84cee8> │ │ │ │ + bne 85eea8 <__cxa_atexit@plt+0x84cef8> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85eec4 <__cxa_atexit@plt+0x84cf14> │ │ │ │ + bhi 85eed4 <__cxa_atexit@plt+0x84cf24> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #80] @ 85eed4 <__cxa_atexit@plt+0x84cf24> │ │ │ │ + ldr r3, [pc, #80] @ 85eee4 <__cxa_atexit@plt+0x84cf34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #72] @ 85eed8 <__cxa_atexit@plt+0x84cf28> │ │ │ │ + ldr r2, [pc, #72] @ 85eee8 <__cxa_atexit@plt+0x84cf38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ - b 85eeb8 <__cxa_atexit@plt+0x84cf08> │ │ │ │ + b 85eec8 <__cxa_atexit@plt+0x84cf18> │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85eec4 <__cxa_atexit@plt+0x84cf14> │ │ │ │ + bhi 85eed4 <__cxa_atexit@plt+0x84cf24> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #32] @ 85eed0 <__cxa_atexit@plt+0x84cf20> │ │ │ │ + ldr r2, [pc, #32] @ 85eee0 <__cxa_atexit@plt+0x84cf30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq lr, #96, 30 @ 0x180 │ │ │ │ - cmpeq lr, #44, 28 @ 0x2c0 │ │ │ │ - cmpeq lr, #128, 30 @ 0x200 │ │ │ │ - teqeq pc, #116 @ 0x74 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq lr, #80, 30 @ 0x140 │ │ │ │ + cmpeq lr, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq lr, #112, 30 @ 0x1c0 │ │ │ │ + teqeq pc, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ef20 <__cxa_atexit@plt+0x84cf70> │ │ │ │ - ldr r3, [pc, #44] @ 85ef28 <__cxa_atexit@plt+0x84cf78> │ │ │ │ + bcc 85ef30 <__cxa_atexit@plt+0x84cf80> │ │ │ │ + ldr r3, [pc, #44] @ 85ef38 <__cxa_atexit@plt+0x84cf88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 85ef2c <__cxa_atexit@plt+0x84cf7c> │ │ │ │ + ldr r7, [pc, #32] @ 85ef3c <__cxa_atexit@plt+0x84cf8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 85ef30 <__cxa_atexit@plt+0x84cf80> │ │ │ │ + ldr r8, [pc, #28] @ 85ef40 <__cxa_atexit@plt+0x84cf90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 85ef34 <__cxa_atexit@plt+0x84cf84> │ │ │ │ + ldr r9, [pc, #24] @ 85ef44 <__cxa_atexit@plt+0x84cf94> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #64, 26 @ 0x1000 │ │ │ │ - cmpeq lr, #136, 28 @ 0x880 │ │ │ │ - cmpeq lr, #64 @ 0x40 │ │ │ │ - cmpeq lr, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq lr, #48, 26 @ 0xc00 │ │ │ │ + cmpeq lr, #120, 28 @ 0x780 │ │ │ │ + cmpeq lr, #48 @ 0x30 │ │ │ │ + cmpeq lr, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ef74 <__cxa_atexit@plt+0x84cfc4> │ │ │ │ - ldr r3, [pc, #40] @ 85ef7c <__cxa_atexit@plt+0x84cfcc> │ │ │ │ + bcc 85ef84 <__cxa_atexit@plt+0x84cfd4> │ │ │ │ + ldr r3, [pc, #40] @ 85ef8c <__cxa_atexit@plt+0x84cfdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r2, [pc, #24] @ 85ef80 <__cxa_atexit@plt+0x84cfd0> │ │ │ │ + ldr r2, [pc, #24] @ 85ef90 <__cxa_atexit@plt+0x84cfe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 24 @ 0xe800 │ │ │ │ cmpeq lr, #216, 24 @ 0xd800 │ │ │ │ - teqeq pc, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq lr, #200, 24 @ 0xc800 │ │ │ │ + teqeq pc, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85eff0 <__cxa_atexit@plt+0x84d040> │ │ │ │ + bcc 85f000 <__cxa_atexit@plt+0x84d050> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85efe8 <__cxa_atexit@plt+0x84d038> │ │ │ │ - ldr r3, [pc, #68] @ 85eff8 <__cxa_atexit@plt+0x84d048> │ │ │ │ + bhi 85eff8 <__cxa_atexit@plt+0x84d048> │ │ │ │ + ldr r3, [pc, #68] @ 85f008 <__cxa_atexit@plt+0x84d058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #44] @ 85effc <__cxa_atexit@plt+0x84d04c> │ │ │ │ + ldr r2, [pc, #44] @ 85f00c <__cxa_atexit@plt+0x84d05c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85f000 <__cxa_atexit@plt+0x84d050> │ │ │ │ + ldr r7, [pc, #28] @ 85f010 <__cxa_atexit@plt+0x84d060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 24 @ 0x8800 │ │ │ │ - cmpeq lr, #64, 28 @ 0x400 │ │ │ │ - cmpeq lr, #220, 16 @ 0xdc0000 │ │ │ │ - teqeq pc, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq lr, #120, 24 @ 0x7800 │ │ │ │ + cmpeq lr, #48, 28 @ 0x300 │ │ │ │ + cmpeq lr, #204, 16 @ 0xcc0000 │ │ │ │ + teqeq pc, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f03c <__cxa_atexit@plt+0x84d08c> │ │ │ │ - ldr r3, [pc, #32] @ 85f044 <__cxa_atexit@plt+0x84d094> │ │ │ │ + bcc 85f04c <__cxa_atexit@plt+0x84d09c> │ │ │ │ + ldr r3, [pc, #32] @ 85f054 <__cxa_atexit@plt+0x84d0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85f048 <__cxa_atexit@plt+0x84d098> │ │ │ │ + ldr r7, [pc, #16] @ 85f058 <__cxa_atexit@plt+0x84d0a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #24, 24 @ 0x1800 │ │ │ │ - cmpeq lr, #108 @ 0x6c │ │ │ │ - teqeq pc, #192, 28 @ 0xc00 │ │ │ │ + cmpeq lr, #8, 24 @ 0x800 │ │ │ │ + cmpeq lr, #92 @ 0x5c │ │ │ │ + teqeq pc, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f0e8 <__cxa_atexit@plt+0x84d138> │ │ │ │ + bcc 85f0f8 <__cxa_atexit@plt+0x84d148> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f0e0 <__cxa_atexit@plt+0x84d130> │ │ │ │ - ldr r3, [pc, #116] @ 85f0f0 <__cxa_atexit@plt+0x84d140> │ │ │ │ + bhi 85f0f0 <__cxa_atexit@plt+0x84d140> │ │ │ │ + ldr r3, [pc, #116] @ 85f100 <__cxa_atexit@plt+0x84d150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 85f0f4 <__cxa_atexit@plt+0x84d144> │ │ │ │ + ldr r7, [pc, #76] @ 85f104 <__cxa_atexit@plt+0x84d154> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 85f0f8 <__cxa_atexit@plt+0x84d148> │ │ │ │ + ldr sl, [pc, #72] @ 85f108 <__cxa_atexit@plt+0x84d158> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 85f0fc <__cxa_atexit@plt+0x84d14c> │ │ │ │ + ldr r7, [pc, #32] @ 85f10c <__cxa_atexit@plt+0x84d15c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #192, 22 @ 0x30000 │ │ │ │ + cmpeq lr, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq lr, #116, 22 @ 0x1d000 │ │ │ │ - teqeq pc, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq lr, #100, 22 @ 0x19000 │ │ │ │ + teqeq pc, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f138 <__cxa_atexit@plt+0x84d188> │ │ │ │ - ldr r3, [pc, #32] @ 85f140 <__cxa_atexit@plt+0x84d190> │ │ │ │ + bcc 85f148 <__cxa_atexit@plt+0x84d198> │ │ │ │ + ldr r3, [pc, #32] @ 85f150 <__cxa_atexit@plt+0x84d1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85f144 <__cxa_atexit@plt+0x84d194> │ │ │ │ + ldr r7, [pc, #16] @ 85f154 <__cxa_atexit@plt+0x84d1a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #28, 22 @ 0x7000 │ │ │ │ - cmpeq lr, #32, 28 @ 0x200 │ │ │ │ - teqeq pc, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq lr, #12, 22 @ 0x3000 │ │ │ │ + cmpeq lr, #16, 28 @ 0x100 │ │ │ │ + teqeq pc, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f180 <__cxa_atexit@plt+0x84d1d0> │ │ │ │ - ldr r3, [pc, #32] @ 85f188 <__cxa_atexit@plt+0x84d1d8> │ │ │ │ + bcc 85f190 <__cxa_atexit@plt+0x84d1e0> │ │ │ │ + ldr r3, [pc, #32] @ 85f198 <__cxa_atexit@plt+0x84d1e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85f18c <__cxa_atexit@plt+0x84d1dc> │ │ │ │ + ldr r7, [pc, #16] @ 85f19c <__cxa_atexit@plt+0x84d1ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #212, 20 @ 0xd4000 │ │ │ │ - cmpeq lr, #24, 20 @ 0x18000 │ │ │ │ - teqeq pc, #56, 26 @ 0xe00 │ │ │ │ + cmpeq lr, #196, 20 @ 0xc4000 │ │ │ │ + cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ + teqeq pc, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f258 <__cxa_atexit@plt+0x84d2a8> │ │ │ │ + bcc 85f268 <__cxa_atexit@plt+0x84d2b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f250 <__cxa_atexit@plt+0x84d2a0> │ │ │ │ - ldr lr, [pc, #160] @ 85f260 <__cxa_atexit@plt+0x84d2b0> │ │ │ │ + bhi 85f260 <__cxa_atexit@plt+0x84d2b0> │ │ │ │ + ldr lr, [pc, #160] @ 85f270 <__cxa_atexit@plt+0x84d2c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 85f264 <__cxa_atexit@plt+0x84d2b4> │ │ │ │ + ldr r2, [pc, #156] @ 85f274 <__cxa_atexit@plt+0x84d2c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r6, #30 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r0, [pc, #140] @ 85f268 <__cxa_atexit@plt+0x84d2b8> │ │ │ │ + ldr r0, [pc, #140] @ 85f278 <__cxa_atexit@plt+0x84d2c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #2 │ │ │ │ - ldr r8, [pc, #132] @ 85f26c <__cxa_atexit@plt+0x84d2bc> │ │ │ │ + ldr r8, [pc, #132] @ 85f27c <__cxa_atexit@plt+0x84d2cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r3, [pc, #128] @ 85f270 <__cxa_atexit@plt+0x84d2c0> │ │ │ │ + ldr r3, [pc, #128] @ 85f280 <__cxa_atexit@plt+0x84d2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #120] @ 85f274 <__cxa_atexit@plt+0x84d2c4> │ │ │ │ + ldr r1, [pc, #120] @ 85f284 <__cxa_atexit@plt+0x84d2d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub sl, r6, #28 │ │ │ │ stm sl, {r1, r3, r8} │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r9, [r6] │ │ │ │ - ldr r0, [pc, #88] @ 85f278 <__cxa_atexit@plt+0x84d2c8> │ │ │ │ + ldr r0, [pc, #88] @ 85f288 <__cxa_atexit@plt+0x84d2d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r0, r6, #18 │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #60] @ 85f27c <__cxa_atexit@plt+0x84d2cc> │ │ │ │ + ldr r3, [pc, #60] @ 85f28c <__cxa_atexit@plt+0x84d2dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #52] @ 85f280 <__cxa_atexit@plt+0x84d2d0> │ │ │ │ + ldr r8, [pc, #52] @ 85f290 <__cxa_atexit@plt+0x84d2e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq lr, #116, 20 @ 0x74000 │ │ │ │ - cmpeq lr, #96, 22 @ 0x18000 │ │ │ │ - cmpeq lr, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq lr, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq lr, #192, 2 @ 0x30 │ │ │ │ - cmpeq lr, #160, 20 @ 0xa0000 │ │ │ │ - cmpeq lr, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq lr, #120, 20 @ 0x78000 │ │ │ │ - teqeq pc, #88, 24 @ 0x5800 │ │ │ │ + cmpeq lr, #100, 20 @ 0x64000 │ │ │ │ + cmpeq lr, #80, 22 @ 0x14000 │ │ │ │ + cmpeq lr, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq lr, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq lr, #144, 20 @ 0x90000 │ │ │ │ + cmpeq lr, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq lr, #104, 20 @ 0x68000 │ │ │ │ + teqeq pc, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f300 <__cxa_atexit@plt+0x84d350> │ │ │ │ + bcc 85f310 <__cxa_atexit@plt+0x84d360> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f2f8 <__cxa_atexit@plt+0x84d348> │ │ │ │ - ldr r3, [pc, #84] @ 85f308 <__cxa_atexit@plt+0x84d358> │ │ │ │ + bhi 85f308 <__cxa_atexit@plt+0x84d358> │ │ │ │ + ldr r3, [pc, #84] @ 85f318 <__cxa_atexit@plt+0x84d368> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 85f30c <__cxa_atexit@plt+0x84d35c> │ │ │ │ + ldr r2, [pc, #80] @ 85f31c <__cxa_atexit@plt+0x84d36c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 85f310 <__cxa_atexit@plt+0x84d360> │ │ │ │ + ldr r1, [pc, #60] @ 85f320 <__cxa_atexit@plt+0x84d370> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 85f314 <__cxa_atexit@plt+0x84d364> │ │ │ │ + ldr r7, [pc, #32] @ 85f324 <__cxa_atexit@plt+0x84d374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq lr, #128, 18 @ 0x200000 │ │ │ │ + cmpeq lr, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmpeq lr, #152, 20 @ 0x98000 │ │ │ │ - teqeq pc, #216, 22 @ 0x36000 │ │ │ │ + cmpeq lr, #136, 20 @ 0x88000 │ │ │ │ + teqeq pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f388 <__cxa_atexit@plt+0x84d3d8> │ │ │ │ + bcc 85f398 <__cxa_atexit@plt+0x84d3e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f380 <__cxa_atexit@plt+0x84d3d0> │ │ │ │ - ldr r3, [pc, #72] @ 85f390 <__cxa_atexit@plt+0x84d3e0> │ │ │ │ + bhi 85f390 <__cxa_atexit@plt+0x84d3e0> │ │ │ │ + ldr r3, [pc, #72] @ 85f3a0 <__cxa_atexit@plt+0x84d3f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 85f394 <__cxa_atexit@plt+0x84d3e4> │ │ │ │ + ldr r7, [pc, #48] @ 85f3a4 <__cxa_atexit@plt+0x84d3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85f398 <__cxa_atexit@plt+0x84d3e8> │ │ │ │ + ldr r7, [pc, #28] @ 85f3a8 <__cxa_atexit@plt+0x84d3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq lr, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq lr, #76, 18 @ 0x130000 │ │ │ │ - teqeq pc, #132, 22 @ 0x21000 │ │ │ │ + cmpeq lr, #60, 18 @ 0xf0000 │ │ │ │ + teqeq pc, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f448 <__cxa_atexit@plt+0x84d498> │ │ │ │ + bcc 85f458 <__cxa_atexit@plt+0x84d4a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f440 <__cxa_atexit@plt+0x84d490> │ │ │ │ - ldr r3, [pc, #132] @ 85f450 <__cxa_atexit@plt+0x84d4a0> │ │ │ │ + bhi 85f450 <__cxa_atexit@plt+0x84d4a0> │ │ │ │ + ldr r3, [pc, #132] @ 85f460 <__cxa_atexit@plt+0x84d4b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r1, [pc, #76] @ 85f454 <__cxa_atexit@plt+0x84d4a4> │ │ │ │ + ldr r1, [pc, #76] @ 85f464 <__cxa_atexit@plt+0x84d4b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 85f458 <__cxa_atexit@plt+0x84d4a8> │ │ │ │ + ldr r2, [pc, #72] @ 85f468 <__cxa_atexit@plt+0x84d4b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 85f45c <__cxa_atexit@plt+0x84d4ac> │ │ │ │ + ldr r7, [pc, #32] @ 85f46c <__cxa_atexit@plt+0x84d4bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #112, 16 @ 0x700000 │ │ │ │ + cmpeq lr, #96, 16 @ 0x600000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - cmpeq lr, #20, 16 @ 0x140000 │ │ │ │ - teqeq pc, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq lr, #4, 16 @ 0x40000 │ │ │ │ + teqeq pc, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f524 <__cxa_atexit@plt+0x84d574> │ │ │ │ + bcc 85f534 <__cxa_atexit@plt+0x84d584> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f51c <__cxa_atexit@plt+0x84d56c> │ │ │ │ - ldr r3, [pc, #156] @ 85f52c <__cxa_atexit@plt+0x84d57c> │ │ │ │ + bhi 85f52c <__cxa_atexit@plt+0x84d57c> │ │ │ │ + ldr r3, [pc, #156] @ 85f53c <__cxa_atexit@plt+0x84d58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ add lr, r7, #32 │ │ │ │ ldm lr, {r0, ip, lr} │ │ │ │ ldr r8, [r7, #44] @ 0x2c │ │ │ │ str lr, [r6] │ │ │ │ - ldr lr, [pc, #104] @ 85f530 <__cxa_atexit@plt+0x84d580> │ │ │ │ + ldr lr, [pc, #104] @ 85f540 <__cxa_atexit@plt+0x84d590> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #24 │ │ │ │ stm r2, {r1, sl, fp} │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmdb r6, {r0, ip} │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #68] @ 85f534 <__cxa_atexit@plt+0x84d584> │ │ │ │ + ldr r0, [pc, #68] @ 85f544 <__cxa_atexit@plt+0x84d594> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 85f538 <__cxa_atexit@plt+0x84d588> │ │ │ │ + ldr r2, [pc, #44] @ 85f548 <__cxa_atexit@plt+0x84d598> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq lr, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - cmpeq lr, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq lr, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - teqeq pc, #100, 18 @ 0x190000 │ │ │ │ + teqeq pc, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f578 <__cxa_atexit@plt+0x84d5c8> │ │ │ │ - ldr r3, [pc, #36] @ 85f580 <__cxa_atexit@plt+0x84d5d0> │ │ │ │ + bcc 85f588 <__cxa_atexit@plt+0x84d5d8> │ │ │ │ + ldr r3, [pc, #36] @ 85f590 <__cxa_atexit@plt+0x84d5e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85f584 <__cxa_atexit@plt+0x84d5d4> │ │ │ │ + ldr r7, [pc, #16] @ 85f594 <__cxa_atexit@plt+0x84d5e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #224, 12 @ 0xe000000 │ │ │ │ - cmpeq lr, #128, 26 @ 0x2000 │ │ │ │ + cmpeq lr, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq lr, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f5b4 <__cxa_atexit@plt+0x84d604> │ │ │ │ - ldr r3, [pc, #24] @ 85f5bc <__cxa_atexit@plt+0x84d60c> │ │ │ │ + bcc 85f5c4 <__cxa_atexit@plt+0x84d614> │ │ │ │ + ldr r3, [pc, #24] @ 85f5cc <__cxa_atexit@plt+0x84d61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #152, 12 @ 0x9800000 │ │ │ │ - teqeq pc, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq lr, #136, 12 @ 0x8800000 │ │ │ │ + teqeq pc, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f644 <__cxa_atexit@plt+0x84d694> │ │ │ │ + bcc 85f654 <__cxa_atexit@plt+0x84d6a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f63c <__cxa_atexit@plt+0x84d68c> │ │ │ │ - ldr r3, [pc, #92] @ 85f64c <__cxa_atexit@plt+0x84d69c> │ │ │ │ + bhi 85f64c <__cxa_atexit@plt+0x84d69c> │ │ │ │ + ldr r3, [pc, #92] @ 85f65c <__cxa_atexit@plt+0x84d6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 85f650 <__cxa_atexit@plt+0x84d6a0> │ │ │ │ + ldr r2, [pc, #88] @ 85f660 <__cxa_atexit@plt+0x84d6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 85f654 <__cxa_atexit@plt+0x84d6a4> │ │ │ │ + ldr r0, [pc, #64] @ 85f664 <__cxa_atexit@plt+0x84d6b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 85f658 <__cxa_atexit@plt+0x84d6a8> │ │ │ │ + ldr r7, [pc, #32] @ 85f668 <__cxa_atexit@plt+0x84d6b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq lr, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq lr, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq lr, #24, 12 @ 0x1800000 │ │ │ │ - teqeq pc, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq lr, #8, 12 @ 0x800000 │ │ │ │ + teqeq pc, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f728 <__cxa_atexit@plt+0x84d778> │ │ │ │ + bcc 85f738 <__cxa_atexit@plt+0x84d788> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f720 <__cxa_atexit@plt+0x84d770> │ │ │ │ + bhi 85f730 <__cxa_atexit@plt+0x84d780> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r1, [r7, #27] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #31] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ stmda r6, {r0, r1, r8} │ │ │ │ - ldr lr, [pc, #108] @ 85f730 <__cxa_atexit@plt+0x84d780> │ │ │ │ + ldr lr, [pc, #108] @ 85f740 <__cxa_atexit@plt+0x84d790> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str fp, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #44 @ 0x2c │ │ │ │ stm r2, {r0, r9, sl} │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #72] @ 85f734 <__cxa_atexit@plt+0x84d784> │ │ │ │ + ldr r0, [pc, #72] @ 85f744 <__cxa_atexit@plt+0x84d794> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #60] @ 85f738 <__cxa_atexit@plt+0x84d788> │ │ │ │ + ldr r1, [pc, #60] @ 85f748 <__cxa_atexit@plt+0x84d798> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-16]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq lr, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq lr, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - teqeq pc, #88, 14 @ 0x1600000 │ │ │ │ + teqeq pc, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f774 <__cxa_atexit@plt+0x84d7c4> │ │ │ │ - ldr r3, [pc, #32] @ 85f77c <__cxa_atexit@plt+0x84d7cc> │ │ │ │ + bcc 85f784 <__cxa_atexit@plt+0x84d7d4> │ │ │ │ + ldr r3, [pc, #32] @ 85f78c <__cxa_atexit@plt+0x84d7dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85f780 <__cxa_atexit@plt+0x84d7d0> │ │ │ │ + ldr r7, [pc, #16] @ 85f790 <__cxa_atexit@plt+0x84d7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #224, 8 @ 0xe0000000 │ │ │ │ - cmpeq lr, #156, 22 @ 0x27000 │ │ │ │ - teqeq pc, #184, 14 @ 0x2e00000 │ │ │ │ + cmpeq lr, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq lr, #140, 22 @ 0x23000 │ │ │ │ + teqeq pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f80c <__cxa_atexit@plt+0x84d85c> │ │ │ │ + bcc 85f81c <__cxa_atexit@plt+0x84d86c> │ │ │ │ str r6, [sp] │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r2, r6, r9} │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ ldr r3, [r7, #23] │ │ │ │ add sl, r7, #27 │ │ │ │ ldm sl, {r0, r7, sl} │ │ │ │ - ldr lr, [pc, #76] @ 85f814 <__cxa_atexit@plt+0x84d864> │ │ │ │ + ldr lr, [pc, #76] @ 85f824 <__cxa_atexit@plt+0x84d874> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r1, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r0, r9, ip} │ │ │ │ str r3, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 85f7fc <__cxa_atexit@plt+0x84d84c> │ │ │ │ + beq 85f80c <__cxa_atexit@plt+0x84d85c> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ - b 85f824 <__cxa_atexit@plt+0x84d874> │ │ │ │ + b 85f834 <__cxa_atexit@plt+0x84d884> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq pc, #40, 14 @ 0xa00000 │ │ │ │ + teqeq pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 85f840 <__cxa_atexit@plt+0x84d890> │ │ │ │ + ldr r0, [pc, #20] @ 85f850 <__cxa_atexit@plt+0x84d8a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #252, 12 @ 0xfc00000 │ │ │ │ + teqeq pc, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f910 <__cxa_atexit@plt+0x84d960> │ │ │ │ + bhi 85f920 <__cxa_atexit@plt+0x84d970> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr ip, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ @@ -2176571,269 +2176575,269 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ mov fp, r4 │ │ │ │ ldr lr, [r7, #7] │ │ │ │ str r2, [r6] │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ - ldr r4, [pc, #104] @ 85f91c <__cxa_atexit@plt+0x84d96c> │ │ │ │ + ldr r4, [pc, #104] @ 85f92c <__cxa_atexit@plt+0x84d97c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r3, ip} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #64] @ 85f920 <__cxa_atexit@plt+0x84d970> │ │ │ │ + ldr r4, [pc, #64] @ 85f930 <__cxa_atexit@plt+0x84d980> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #28]! │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #44] @ 85f924 <__cxa_atexit@plt+0x84d974> │ │ │ │ + ldr r3, [pc, #44] @ 85f934 <__cxa_atexit@plt+0x84d984> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-8]! │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, fp │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmpeq lr, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq lr, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - teqeq pc, #44, 10 @ 0xb000000 │ │ │ │ + teqeq pc, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85f964 <__cxa_atexit@plt+0x84d9b4> │ │ │ │ - ldr r3, [pc, #36] @ 85f96c <__cxa_atexit@plt+0x84d9bc> │ │ │ │ + bcc 85f974 <__cxa_atexit@plt+0x84d9c4> │ │ │ │ + ldr r3, [pc, #36] @ 85f97c <__cxa_atexit@plt+0x84d9cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 85f970 <__cxa_atexit@plt+0x84d9c0> │ │ │ │ + ldr r7, [pc, #16] @ 85f980 <__cxa_atexit@plt+0x84d9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 4 @ 0x4000000f │ │ │ │ - cmpeq lr, #72, 4 @ 0x80000004 │ │ │ │ - teqeq pc, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq lr, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq lr, #56, 4 @ 0x80000003 │ │ │ │ + teqeq pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85f9c0 <__cxa_atexit@plt+0x84da10> │ │ │ │ + bhi 85f9d0 <__cxa_atexit@plt+0x84da20> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r7, [pc, #44] @ 85f9d0 <__cxa_atexit@plt+0x84da20> │ │ │ │ + ldr r7, [pc, #44] @ 85f9e0 <__cxa_atexit@plt+0x84da30> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r6, {r2, r8} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 85f9d4 <__cxa_atexit@plt+0x84da24> │ │ │ │ + ldr r7, [pc, #28] @ 85f9e4 <__cxa_atexit@plt+0x84da34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq lr, #244, 14 @ 0x3d00000 │ │ │ │ - teqeq pc, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq lr, #228, 14 @ 0x3900000 │ │ │ │ + teqeq pc, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fa0c <__cxa_atexit@plt+0x84da5c> │ │ │ │ - ldr r3, [pc, #28] @ 85fa14 <__cxa_atexit@plt+0x84da64> │ │ │ │ + bcc 85fa1c <__cxa_atexit@plt+0x84da6c> │ │ │ │ + ldr r3, [pc, #28] @ 85fa24 <__cxa_atexit@plt+0x84da74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 85d598 <__cxa_atexit@plt+0x84b5e8> │ │ │ │ + b 85d5a8 <__cxa_atexit@plt+0x84b5f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 4 @ 0x40000004 │ │ │ │ - teqeq pc, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq lr, #52, 4 @ 0x40000003 │ │ │ │ + teqeq pc, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fa4c <__cxa_atexit@plt+0x84da9c> │ │ │ │ - ldr r3, [pc, #28] @ 85fa54 <__cxa_atexit@plt+0x84daa4> │ │ │ │ + bcc 85fa5c <__cxa_atexit@plt+0x84daac> │ │ │ │ + ldr r3, [pc, #28] @ 85fa64 <__cxa_atexit@plt+0x84dab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 85fb2c <__cxa_atexit@plt+0x84db7c> │ │ │ │ + b 85fb3c <__cxa_atexit@plt+0x84db8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #4, 4 @ 0x40000000 │ │ │ │ - teqeq pc, #64, 28 @ 0x400 │ │ │ │ + cmpeq lr, #244, 2 @ 0x3d │ │ │ │ + teqeq pc, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fa90 <__cxa_atexit@plt+0x84dae0> │ │ │ │ - ldr r3, [pc, #32] @ 85fa98 <__cxa_atexit@plt+0x84dae8> │ │ │ │ + bcc 85faa0 <__cxa_atexit@plt+0x84daf0> │ │ │ │ + ldr r3, [pc, #32] @ 85faa8 <__cxa_atexit@plt+0x84daf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85fa9c <__cxa_atexit@plt+0x84daec> │ │ │ │ + ldr r7, [pc, #16] @ 85faac <__cxa_atexit@plt+0x84dafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #196, 2 @ 0x31 │ │ │ │ - cmpeq lr, #0 │ │ │ │ - teqeq pc, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq lr, #180, 2 @ 0x2d │ │ │ │ + cmpeq lr, #240, 30 @ 0x3c0 │ │ │ │ + teqeq pc, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fb08 <__cxa_atexit@plt+0x84db58> │ │ │ │ + bcc 85fb18 <__cxa_atexit@plt+0x84db68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85fb00 <__cxa_atexit@plt+0x84db50> │ │ │ │ - ldr r3, [pc, #64] @ 85fb10 <__cxa_atexit@plt+0x84db60> │ │ │ │ + bhi 85fb10 <__cxa_atexit@plt+0x84db60> │ │ │ │ + ldr r3, [pc, #64] @ 85fb20 <__cxa_atexit@plt+0x84db70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 85fb14 <__cxa_atexit@plt+0x84db64> │ │ │ │ + ldr r3, [pc, #44] @ 85fb24 <__cxa_atexit@plt+0x84db74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 85fb18 <__cxa_atexit@plt+0x84db68> │ │ │ │ + ldr r7, [pc, #28] @ 85fb28 <__cxa_atexit@plt+0x84db78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108, 2 │ │ │ │ + cmpeq lr, #92, 2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq lr, #56, 14 @ 0xe00000 │ │ │ │ - teqeq pc, #0, 6 │ │ │ │ + cmpeq lr, #40, 14 @ 0xa00000 │ │ │ │ + teqeq pc, #240, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fb6c <__cxa_atexit@plt+0x84dbbc> │ │ │ │ - ldr r3, [pc, #52] @ 85fb74 <__cxa_atexit@plt+0x84dbc4> │ │ │ │ + bcc 85fb7c <__cxa_atexit@plt+0x84dbcc> │ │ │ │ + ldr r3, [pc, #52] @ 85fb84 <__cxa_atexit@plt+0x84dbd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 85fb60 <__cxa_atexit@plt+0x84dbb0> │ │ │ │ + beq 85fb70 <__cxa_atexit@plt+0x84dbc0> │ │ │ │ mov r7, r8 │ │ │ │ - b 85fb84 <__cxa_atexit@plt+0x84dbd4> │ │ │ │ + b 85fb94 <__cxa_atexit@plt+0x84dbe4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #168, 4 @ 0x8000000a │ │ │ │ + teqeq pc, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 85fbb8 <__cxa_atexit@plt+0x84dc08> │ │ │ │ + bne 85fbc8 <__cxa_atexit@plt+0x84dc18> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 85fbd4 <__cxa_atexit@plt+0x84dc24> │ │ │ │ + ldr r2, [pc, #48] @ 85fbe4 <__cxa_atexit@plt+0x84dc34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 85fbcc <__cxa_atexit@plt+0x84dc1c> │ │ │ │ - b 85fbe8 <__cxa_atexit@plt+0x84dc38> │ │ │ │ - ldr r7, [pc, #24] @ 85fbd8 <__cxa_atexit@plt+0x84dc28> │ │ │ │ + beq 85fbdc <__cxa_atexit@plt+0x84dc2c> │ │ │ │ + b 85fbf8 <__cxa_atexit@plt+0x84dc48> │ │ │ │ + ldr r7, [pc, #24] @ 85fbe8 <__cxa_atexit@plt+0x84dc38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, #240 @ 0xf0 │ │ │ │ - teqeq pc, #68, 4 @ 0x40000004 │ │ │ │ + cmpeq lr, #224 @ 0xe0 │ │ │ │ + teqeq pc, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 85fc04 <__cxa_atexit@plt+0x84dc54> │ │ │ │ + ldr r0, [pc, #20] @ 85fc14 <__cxa_atexit@plt+0x84dc64> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #24, 4 @ 0x80000001 │ │ │ │ + teqeq pc, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 85fc4c <__cxa_atexit@plt+0x84dc9c> │ │ │ │ + ldr r3, [pc, #48] @ 85fc5c <__cxa_atexit@plt+0x84dcac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ - ldr r3, [pc, #20] @ 85fc50 <__cxa_atexit@plt+0x84dca0> │ │ │ │ + ldr r3, [pc, #20] @ 85fc60 <__cxa_atexit@plt+0x84dcb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #12] @ 85fc54 <__cxa_atexit@plt+0x84dca4> │ │ │ │ + ldr r8, [pc, #12] @ 85fc64 <__cxa_atexit@plt+0x84dcb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #40 @ 0x28 │ │ │ │ - cmpeq lr, #116, 28 @ 0x740 │ │ │ │ - teqeq pc, #200, 2 @ 0x32 │ │ │ │ + cmpeq lr, #24 │ │ │ │ + cmpeq lr, #100, 28 @ 0x640 │ │ │ │ + teqeq pc, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 85fce4 <__cxa_atexit@plt+0x84dd34> │ │ │ │ + bne 85fcf4 <__cxa_atexit@plt+0x84dd44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 85fcec <__cxa_atexit@plt+0x84dd3c> │ │ │ │ + bhi 85fcfc <__cxa_atexit@plt+0x84dd4c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr lr, [pc, #96] @ 85fcfc <__cxa_atexit@plt+0x84dd4c> │ │ │ │ + ldr lr, [pc, #96] @ 85fd0c <__cxa_atexit@plt+0x84dd5c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #92] @ 85fd00 <__cxa_atexit@plt+0x84dd50> │ │ │ │ + ldr r1, [pc, #92] @ 85fd10 <__cxa_atexit@plt+0x84dd60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 85fd04 <__cxa_atexit@plt+0x84dd54> │ │ │ │ + ldr r0, [pc, #88] @ 85fd14 <__cxa_atexit@plt+0x84dd64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-8] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -2176842,1756 +2176846,1756 @@ │ │ │ │ str r2, [r6] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r6, #-4] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 85fb2c <__cxa_atexit@plt+0x84db7c> │ │ │ │ + b 85fb3c <__cxa_atexit@plt+0x84db8c> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmpeq lr, #8 │ │ │ │ - teqeq pc, #24, 2 │ │ │ │ + cmpeq lr, #248, 30 @ 0x3e0 │ │ │ │ + teqeq pc, #8, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fd70 <__cxa_atexit@plt+0x84ddc0> │ │ │ │ + bcc 85fd80 <__cxa_atexit@plt+0x84ddd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85fd68 <__cxa_atexit@plt+0x84ddb8> │ │ │ │ - ldr r3, [pc, #64] @ 85fd78 <__cxa_atexit@plt+0x84ddc8> │ │ │ │ + bhi 85fd78 <__cxa_atexit@plt+0x84ddc8> │ │ │ │ + ldr r3, [pc, #64] @ 85fd88 <__cxa_atexit@plt+0x84ddd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 85fd7c <__cxa_atexit@plt+0x84ddcc> │ │ │ │ + ldr r2, [pc, #60] @ 85fd8c <__cxa_atexit@plt+0x84dddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 85fb2c <__cxa_atexit@plt+0x84db7c> │ │ │ │ + b 85fb3c <__cxa_atexit@plt+0x84db8c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmpeq lr, #252, 28 @ 0xfc0 │ │ │ │ - teqeq pc, #172 @ 0xac │ │ │ │ + cmpeq lr, #236, 28 @ 0xec0 │ │ │ │ + teqeq pc, #156 @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fdf0 <__cxa_atexit@plt+0x84de40> │ │ │ │ + bcc 85fe00 <__cxa_atexit@plt+0x84de50> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85fde8 <__cxa_atexit@plt+0x84de38> │ │ │ │ - ldr r3, [pc, #68] @ 85fdf8 <__cxa_atexit@plt+0x84de48> │ │ │ │ + bhi 85fdf8 <__cxa_atexit@plt+0x84de48> │ │ │ │ + ldr r3, [pc, #68] @ 85fe08 <__cxa_atexit@plt+0x84de58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 85fdfc <__cxa_atexit@plt+0x84de4c> │ │ │ │ + ldr r1, [pc, #56] @ 85fe0c <__cxa_atexit@plt+0x84de5c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 85fe00 <__cxa_atexit@plt+0x84de50> │ │ │ │ + ldr r7, [pc, #28] @ 85fe10 <__cxa_atexit@plt+0x84de60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq lr, #132, 14 @ 0x2100000 │ │ │ │ - teqeq pc, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq lr, #116, 14 @ 0x1d00000 │ │ │ │ + teqeq pc, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 85fe30 <__cxa_atexit@plt+0x84de80> │ │ │ │ - ldr r7, [pc, #60] @ 85fe60 <__cxa_atexit@plt+0x84deb0> │ │ │ │ + bne 85fe40 <__cxa_atexit@plt+0x84de90> │ │ │ │ + ldr r7, [pc, #60] @ 85fe70 <__cxa_atexit@plt+0x84dec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 85fe54 <__cxa_atexit@plt+0x84dea4> │ │ │ │ + ldr r3, [pc, #28] @ 85fe64 <__cxa_atexit@plt+0x84deb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 85fe58 <__cxa_atexit@plt+0x84dea8> │ │ │ │ + ldr r3, [pc, #20] @ 85fe68 <__cxa_atexit@plt+0x84deb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #12] @ 85fe5c <__cxa_atexit@plt+0x84deac> │ │ │ │ + ldr r8, [pc, #12] @ 85fe6c <__cxa_atexit@plt+0x84debc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7eb4 <__cxa_atexit@plt+0xba5f04> │ │ │ │ - cmpeq lr, #108, 30 @ 0x1b0 │ │ │ │ - cmpeq lr, #32, 28 @ 0x200 │ │ │ │ - cmpeq lr, #116, 28 @ 0x740 │ │ │ │ - cmpeq lr, #36, 30 @ 0x90 │ │ │ │ - teqeq pc, #52, 20 @ 0x34000 │ │ │ │ + b bb7ec4 <__cxa_atexit@plt+0xba5f14> │ │ │ │ + cmpeq lr, #92, 30 @ 0x170 │ │ │ │ + cmpeq lr, #16, 28 @ 0x100 │ │ │ │ + cmpeq lr, #100, 28 @ 0x640 │ │ │ │ + cmpeq lr, #20, 30 @ 0x50 │ │ │ │ + teqeq pc, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85fe9c <__cxa_atexit@plt+0x84deec> │ │ │ │ - ldr r3, [pc, #32] @ 85fea4 <__cxa_atexit@plt+0x84def4> │ │ │ │ + bcc 85feac <__cxa_atexit@plt+0x84defc> │ │ │ │ + ldr r3, [pc, #32] @ 85feb4 <__cxa_atexit@plt+0x84df04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 85fea8 <__cxa_atexit@plt+0x84def8> │ │ │ │ + ldr r7, [pc, #16] @ 85feb8 <__cxa_atexit@plt+0x84df08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq lr, #244, 22 @ 0x3d000 │ │ │ │ - teqeq pc, #132, 30 @ 0x210 │ │ │ │ + cmpeq lr, #168, 26 @ 0x2a00 │ │ │ │ + cmpeq lr, #228, 22 @ 0x39000 │ │ │ │ + teqeq pc, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ff10 <__cxa_atexit@plt+0x84df60> │ │ │ │ + bcc 85ff20 <__cxa_atexit@plt+0x84df70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ff08 <__cxa_atexit@plt+0x84df58> │ │ │ │ - ldr r3, [pc, #60] @ 85ff18 <__cxa_atexit@plt+0x84df68> │ │ │ │ + bhi 85ff18 <__cxa_atexit@plt+0x84df68> │ │ │ │ + ldr r3, [pc, #60] @ 85ff28 <__cxa_atexit@plt+0x84df78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #40] @ 85ff1c <__cxa_atexit@plt+0x84df6c> │ │ │ │ + ldr r2, [pc, #40] @ 85ff2c <__cxa_atexit@plt+0x84df7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ - b 85fd90 <__cxa_atexit@plt+0x84dde0> │ │ │ │ + b 85fda0 <__cxa_atexit@plt+0x84ddf0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #96, 26 @ 0x1800 │ │ │ │ + cmpeq lr, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - teqeq pc, #16, 30 @ 0x40 │ │ │ │ + teqeq pc, #0, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ff54 <__cxa_atexit@plt+0x84dfa4> │ │ │ │ - ldr r3, [pc, #28] @ 85ff5c <__cxa_atexit@plt+0x84dfac> │ │ │ │ + bcc 85ff64 <__cxa_atexit@plt+0x84dfb4> │ │ │ │ + ldr r3, [pc, #28] @ 85ff6c <__cxa_atexit@plt+0x84dfbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 85fd90 <__cxa_atexit@plt+0x84dde0> │ │ │ │ + b 85fda0 <__cxa_atexit@plt+0x84ddf0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 24 @ 0xfc00 │ │ │ │ - teqeq pc, #228, 28 @ 0xe40 │ │ │ │ + cmpeq lr, #236, 24 @ 0xec00 │ │ │ │ + teqeq pc, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 85ffe0 <__cxa_atexit@plt+0x84e030> │ │ │ │ + bcc 85fff0 <__cxa_atexit@plt+0x84e040> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 85ffd8 <__cxa_atexit@plt+0x84e028> │ │ │ │ - ldr r3, [pc, #88] @ 85ffe8 <__cxa_atexit@plt+0x84e038> │ │ │ │ + bhi 85ffe8 <__cxa_atexit@plt+0x84e038> │ │ │ │ + ldr r3, [pc, #88] @ 85fff8 <__cxa_atexit@plt+0x84e048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 85ffec <__cxa_atexit@plt+0x84e03c> │ │ │ │ + ldr r0, [pc, #68] @ 85fffc <__cxa_atexit@plt+0x84e04c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #56] @ 85fff0 <__cxa_atexit@plt+0x84e040> │ │ │ │ + ldr r3, [pc, #56] @ 860000 <__cxa_atexit@plt+0x84e050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 85fff4 <__cxa_atexit@plt+0x84e044> │ │ │ │ + ldr r8, [pc, #32] @ 860004 <__cxa_atexit@plt+0x84e054> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #172, 24 @ 0xac00 │ │ │ │ + cmpeq lr, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq lr, #172, 24 @ 0xac00 │ │ │ │ - cmpeq lr, #156, 28 @ 0x9c0 │ │ │ │ - teqeq pc, #68, 18 @ 0x110000 │ │ │ │ + cmpeq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq lr, #140, 28 @ 0x8c0 │ │ │ │ + teqeq pc, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860030 <__cxa_atexit@plt+0x84e080> │ │ │ │ - ldr r3, [pc, #32] @ 860038 <__cxa_atexit@plt+0x84e088> │ │ │ │ + bcc 860040 <__cxa_atexit@plt+0x84e090> │ │ │ │ + ldr r3, [pc, #32] @ 860048 <__cxa_atexit@plt+0x84e098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86003c <__cxa_atexit@plt+0x84e08c> │ │ │ │ + ldr r7, [pc, #16] @ 86004c <__cxa_atexit@plt+0x84e09c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #36, 24 @ 0x2400 │ │ │ │ - cmpeq lr, #216, 26 @ 0x3600 │ │ │ │ - teqeq pc, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq lr, #20, 24 @ 0x1400 │ │ │ │ + cmpeq lr, #200, 26 @ 0x3200 │ │ │ │ + teqeq pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8600bc <__cxa_atexit@plt+0x84e10c> │ │ │ │ + bcc 8600cc <__cxa_atexit@plt+0x84e11c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8600b4 <__cxa_atexit@plt+0x84e104> │ │ │ │ - ldr r3, [pc, #84] @ 8600c4 <__cxa_atexit@plt+0x84e114> │ │ │ │ + bhi 8600c4 <__cxa_atexit@plt+0x84e114> │ │ │ │ + ldr r3, [pc, #84] @ 8600d4 <__cxa_atexit@plt+0x84e124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 8600c8 <__cxa_atexit@plt+0x84e118> │ │ │ │ + ldr r2, [pc, #72] @ 8600d8 <__cxa_atexit@plt+0x84e128> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 8600cc <__cxa_atexit@plt+0x84e11c> │ │ │ │ + ldr r3, [pc, #64] @ 8600dc <__cxa_atexit@plt+0x84e12c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ - ldr r2, [pc, #48] @ 8600d0 <__cxa_atexit@plt+0x84e120> │ │ │ │ + ldr r2, [pc, #48] @ 8600e0 <__cxa_atexit@plt+0x84e130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #153 @ 0x99 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 8600d4 <__cxa_atexit@plt+0x84e124> │ │ │ │ + ldr r8, [pc, #36] @ 8600e4 <__cxa_atexit@plt+0x84e134> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #204, 22 @ 0x33000 │ │ │ │ + cmpeq lr, #188, 22 @ 0x2f000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq lr, #216, 22 @ 0x36000 │ │ │ │ - cmpeq lr, #168, 24 @ 0xa800 │ │ │ │ - cmpeq lr, #192, 26 @ 0x3000 │ │ │ │ - teqeq pc, #136, 26 @ 0x2200 │ │ │ │ + cmpeq lr, #200, 22 @ 0x32000 │ │ │ │ + cmpeq lr, #152, 24 @ 0x9800 │ │ │ │ + cmpeq lr, #176, 26 @ 0x2c00 │ │ │ │ + teqeq pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860130 <__cxa_atexit@plt+0x84e180> │ │ │ │ - ldr r2, [pc, #64] @ 860138 <__cxa_atexit@plt+0x84e188> │ │ │ │ + bcc 860140 <__cxa_atexit@plt+0x84e190> │ │ │ │ + ldr r2, [pc, #64] @ 860148 <__cxa_atexit@plt+0x84e198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #12] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 86011c <__cxa_atexit@plt+0x84e16c> │ │ │ │ + bne 86012c <__cxa_atexit@plt+0x84e17c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ mov r5, r3 │ │ │ │ - b 85f984 <__cxa_atexit@plt+0x84d9d4> │ │ │ │ - ldr r7, [pc, #24] @ 86013c <__cxa_atexit@plt+0x84e18c> │ │ │ │ + b 85f994 <__cxa_atexit@plt+0x84d9e4> │ │ │ │ + ldr r7, [pc, #24] @ 86014c <__cxa_atexit@plt+0x84e19c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 22 @ 0x11000 │ │ │ │ - cmpeq lr, #24, 24 @ 0x1800 │ │ │ │ - teqeq pc, #88, 14 @ 0x1600000 │ │ │ │ + cmpeq lr, #52, 22 @ 0xd000 │ │ │ │ + cmpeq lr, #8, 24 @ 0x800 │ │ │ │ + teqeq pc, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860178 <__cxa_atexit@plt+0x84e1c8> │ │ │ │ - ldr r3, [pc, #32] @ 860180 <__cxa_atexit@plt+0x84e1d0> │ │ │ │ + bcc 860188 <__cxa_atexit@plt+0x84e1d8> │ │ │ │ + ldr r3, [pc, #32] @ 860190 <__cxa_atexit@plt+0x84e1e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 860184 <__cxa_atexit@plt+0x84e1d4> │ │ │ │ + ldr r7, [pc, #16] @ 860194 <__cxa_atexit@plt+0x84e1e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq lr, #24, 18 @ 0x60000 │ │ │ │ - teqeq pc, #72, 24 @ 0x4800 │ │ │ │ + cmpeq lr, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq lr, #8, 18 @ 0x20000 │ │ │ │ + teqeq pc, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8601f0 <__cxa_atexit@plt+0x84e240> │ │ │ │ + bcc 860200 <__cxa_atexit@plt+0x84e250> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8601e8 <__cxa_atexit@plt+0x84e238> │ │ │ │ - ldr r3, [pc, #64] @ 8601f8 <__cxa_atexit@plt+0x84e248> │ │ │ │ + bhi 8601f8 <__cxa_atexit@plt+0x84e248> │ │ │ │ + ldr r3, [pc, #64] @ 860208 <__cxa_atexit@plt+0x84e258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8601fc <__cxa_atexit@plt+0x84e24c> │ │ │ │ + ldr r3, [pc, #44] @ 86020c <__cxa_atexit@plt+0x84e25c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 860200 <__cxa_atexit@plt+0x84e250> │ │ │ │ + ldr r7, [pc, #28] @ 860210 <__cxa_atexit@plt+0x84e260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #132, 20 @ 0x84000 │ │ │ │ + cmpeq lr, #116, 20 @ 0x74000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq lr, #108, 20 @ 0x6c000 │ │ │ │ - teqeq pc, #220, 22 @ 0x37000 │ │ │ │ + cmpeq lr, #92, 20 @ 0x5c000 │ │ │ │ + teqeq pc, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86026c <__cxa_atexit@plt+0x84e2bc> │ │ │ │ + bcc 86027c <__cxa_atexit@plt+0x84e2cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860264 <__cxa_atexit@plt+0x84e2b4> │ │ │ │ - ldr r3, [pc, #64] @ 860274 <__cxa_atexit@plt+0x84e2c4> │ │ │ │ + bhi 860274 <__cxa_atexit@plt+0x84e2c4> │ │ │ │ + ldr r3, [pc, #64] @ 860284 <__cxa_atexit@plt+0x84e2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 860278 <__cxa_atexit@plt+0x84e2c8> │ │ │ │ + ldr r2, [pc, #44] @ 860288 <__cxa_atexit@plt+0x84e2d8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 86027c <__cxa_atexit@plt+0x84e2cc> │ │ │ │ + ldr r7, [pc, #28] @ 86028c <__cxa_atexit@plt+0x84e2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8, 20 @ 0x8000 │ │ │ │ + cmpeq lr, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq lr, #244, 24 @ 0xf400 │ │ │ │ - teqeq pc, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq lr, #228, 24 @ 0xe400 │ │ │ │ + teqeq pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860308 <__cxa_atexit@plt+0x84e358> │ │ │ │ + bcc 860318 <__cxa_atexit@plt+0x84e368> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860300 <__cxa_atexit@plt+0x84e350> │ │ │ │ - ldr r3, [pc, #96] @ 860310 <__cxa_atexit@plt+0x84e360> │ │ │ │ + bhi 860310 <__cxa_atexit@plt+0x84e360> │ │ │ │ + ldr r3, [pc, #96] @ 860320 <__cxa_atexit@plt+0x84e370> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 860314 <__cxa_atexit@plt+0x84e364> │ │ │ │ + ldr r2, [pc, #92] @ 860324 <__cxa_atexit@plt+0x84e374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 860318 <__cxa_atexit@plt+0x84e368> │ │ │ │ + ldr r0, [pc, #68] @ 860328 <__cxa_atexit@plt+0x84e378> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 86031c <__cxa_atexit@plt+0x84e36c> │ │ │ │ + ldr r7, [pc, #32] @ 86032c <__cxa_atexit@plt+0x84e37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq lr, #132, 18 @ 0x210000 │ │ │ │ + cmpeq lr, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - cmpeq lr, #144, 20 @ 0x90000 │ │ │ │ - teqeq pc, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq lr, #128, 20 @ 0x80000 │ │ │ │ + teqeq pc, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860368 <__cxa_atexit@plt+0x84e3b8> │ │ │ │ - ldr r3, [pc, #48] @ 860370 <__cxa_atexit@plt+0x84e3c0> │ │ │ │ + bcc 860378 <__cxa_atexit@plt+0x84e3c8> │ │ │ │ + ldr r3, [pc, #48] @ 860380 <__cxa_atexit@plt+0x84e3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 860374 <__cxa_atexit@plt+0x84e3c4> │ │ │ │ + ldr r3, [pc, #36] @ 860384 <__cxa_atexit@plt+0x84e3d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 860378 <__cxa_atexit@plt+0x84e3c8> │ │ │ │ + ldr r8, [pc, #24] @ 860388 <__cxa_atexit@plt+0x84e3d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 16 @ 0xfc0000 │ │ │ │ - cmpeq lr, #164, 30 @ 0x290 │ │ │ │ - cmpeq lr, #32, 14 @ 0x800000 │ │ │ │ - teqeq pc, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq lr, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq lr, #148, 30 @ 0x250 │ │ │ │ + cmpeq lr, #16, 14 @ 0x400000 │ │ │ │ + teqeq pc, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8603f0 <__cxa_atexit@plt+0x84e440> │ │ │ │ + bcc 860400 <__cxa_atexit@plt+0x84e450> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8603e8 <__cxa_atexit@plt+0x84e438> │ │ │ │ - ldr r3, [pc, #76] @ 8603f8 <__cxa_atexit@plt+0x84e448> │ │ │ │ + bhi 8603f8 <__cxa_atexit@plt+0x84e448> │ │ │ │ + ldr r3, [pc, #76] @ 860408 <__cxa_atexit@plt+0x84e458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #56] @ 8603fc <__cxa_atexit@plt+0x84e44c> │ │ │ │ + ldr r2, [pc, #56] @ 86040c <__cxa_atexit@plt+0x84e45c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 860400 <__cxa_atexit@plt+0x84e450> │ │ │ │ + ldr r7, [pc, #40] @ 860410 <__cxa_atexit@plt+0x84e460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 860404 <__cxa_atexit@plt+0x84e454> │ │ │ │ + ldr r7, [pc, #32] @ 860414 <__cxa_atexit@plt+0x84e464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #144, 16 @ 0x900000 │ │ │ │ + cmpeq lr, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq lr, #152, 30 @ 0x260 │ │ │ │ - cmpeq lr, #52, 26 @ 0xd00 │ │ │ │ - teqeq pc, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq lr, #136, 30 @ 0x220 │ │ │ │ + cmpeq lr, #36, 26 @ 0x900 │ │ │ │ + teqeq pc, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860490 <__cxa_atexit@plt+0x84e4e0> │ │ │ │ + bcc 8604a0 <__cxa_atexit@plt+0x84e4f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860488 <__cxa_atexit@plt+0x84e4d8> │ │ │ │ - ldr r3, [pc, #96] @ 860498 <__cxa_atexit@plt+0x84e4e8> │ │ │ │ + bhi 860498 <__cxa_atexit@plt+0x84e4e8> │ │ │ │ + ldr r3, [pc, #96] @ 8604a8 <__cxa_atexit@plt+0x84e4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 86049c <__cxa_atexit@plt+0x84e4ec> │ │ │ │ + ldr r1, [pc, #80] @ 8604ac <__cxa_atexit@plt+0x84e4fc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 8604a0 <__cxa_atexit@plt+0x84e4f0> │ │ │ │ + ldr r3, [pc, #68] @ 8604b0 <__cxa_atexit@plt+0x84e500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 8604a4 <__cxa_atexit@plt+0x84e4f4> │ │ │ │ + ldr r3, [pc, #60] @ 8604b4 <__cxa_atexit@plt+0x84e504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8604a8 <__cxa_atexit@plt+0x84e4f8> │ │ │ │ + ldr r8, [pc, #36] @ 8604b8 <__cxa_atexit@plt+0x84e508> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #4, 16 @ 0x40000 │ │ │ │ + cmpeq lr, #244, 14 @ 0x3d00000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #8, 16 @ 0x80000 │ │ │ │ - cmpeq lr, #224, 16 @ 0xe00000 │ │ │ │ - cmpeq lr, #32, 18 @ 0x80000 │ │ │ │ - teqeq pc, #20, 18 @ 0x50000 │ │ │ │ + cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq lr, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq lr, #16, 18 @ 0x40000 │ │ │ │ + teqeq pc, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860514 <__cxa_atexit@plt+0x84e564> │ │ │ │ + bcc 860524 <__cxa_atexit@plt+0x84e574> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86050c <__cxa_atexit@plt+0x84e55c> │ │ │ │ - ldr r3, [pc, #64] @ 86051c <__cxa_atexit@plt+0x84e56c> │ │ │ │ + bhi 86051c <__cxa_atexit@plt+0x84e56c> │ │ │ │ + ldr r3, [pc, #64] @ 86052c <__cxa_atexit@plt+0x84e57c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 860520 <__cxa_atexit@plt+0x84e570> │ │ │ │ + ldr r2, [pc, #44] @ 860530 <__cxa_atexit@plt+0x84e580> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 860524 <__cxa_atexit@plt+0x84e574> │ │ │ │ + ldr r7, [pc, #28] @ 860534 <__cxa_atexit@plt+0x84e584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq lr, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq lr, #76, 20 @ 0x4c000 │ │ │ │ - teqeq pc, #92, 18 @ 0x170000 │ │ │ │ + cmpeq lr, #60, 20 @ 0x3c000 │ │ │ │ + teqeq pc, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8605c0 <__cxa_atexit@plt+0x84e610> │ │ │ │ + bcc 8605d0 <__cxa_atexit@plt+0x84e620> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8605b8 <__cxa_atexit@plt+0x84e608> │ │ │ │ - ldr r3, [pc, #112] @ 8605c8 <__cxa_atexit@plt+0x84e618> │ │ │ │ + bhi 8605c8 <__cxa_atexit@plt+0x84e618> │ │ │ │ + ldr r3, [pc, #112] @ 8605d8 <__cxa_atexit@plt+0x84e628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #84] @ 8605cc <__cxa_atexit@plt+0x84e61c> │ │ │ │ + ldr lr, [pc, #84] @ 8605dc <__cxa_atexit@plt+0x84e62c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 8605d0 <__cxa_atexit@plt+0x84e620> │ │ │ │ + ldr sl, [pc, #80] @ 8605e0 <__cxa_atexit@plt+0x84e630> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #72] @ 8605d4 <__cxa_atexit@plt+0x84e624> │ │ │ │ + ldr r0, [pc, #72] @ 8605e4 <__cxa_atexit@plt+0x84e634> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 8605d8 <__cxa_atexit@plt+0x84e628> │ │ │ │ + ldr r7, [pc, #36] @ 8605e8 <__cxa_atexit@plt+0x84e638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq lr, #212, 12 @ 0xd400000 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq lr, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq lr, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #113 @ 0x71 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ cmp r7, #2 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ - ldr r7, [pc, #12] @ 86060c <__cxa_atexit@plt+0x84e65c> │ │ │ │ + ldr r7, [pc, #12] @ 86061c <__cxa_atexit@plt+0x84e66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #72, 14 @ 0x1200000 │ │ │ │ - teqeq pc, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq lr, #56, 14 @ 0xe00000 │ │ │ │ + teqeq pc, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860668 <__cxa_atexit@plt+0x84e6b8> │ │ │ │ - ldr r3, [pc, #64] @ 860670 <__cxa_atexit@plt+0x84e6c0> │ │ │ │ + bcc 860678 <__cxa_atexit@plt+0x84e6c8> │ │ │ │ + ldr r3, [pc, #64] @ 860680 <__cxa_atexit@plt+0x84e6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 860674 <__cxa_atexit@plt+0x84e6c4> │ │ │ │ + ldr r2, [pc, #60] @ 860684 <__cxa_atexit@plt+0x84e6d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #44] @ 860678 <__cxa_atexit@plt+0x84e6c8> │ │ │ │ + ldr r0, [pc, #44] @ 860688 <__cxa_atexit@plt+0x84e6d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - ldr r8, [pc, #24] @ 86067c <__cxa_atexit@plt+0x84e6cc> │ │ │ │ + ldr r8, [pc, #24] @ 86068c <__cxa_atexit@plt+0x84e6dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq lr, #4, 12 @ 0x400000 │ │ │ │ - cmpeq lr, #24, 12 @ 0x1800000 │ │ │ │ - cmpeq lr, #88, 8 @ 0x58000000 │ │ │ │ + cmpeq lr, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq lr, #8, 12 @ 0x800000 │ │ │ │ + cmpeq lr, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #209 @ 0xd1 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #129 @ 0x81 │ │ │ │ - ldr r7, [pc, #12] @ 8606ac <__cxa_atexit@plt+0x84e6fc> │ │ │ │ + ldr r7, [pc, #12] @ 8606bc <__cxa_atexit@plt+0x84e70c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #168, 12 @ 0xa800000 │ │ │ │ - teqeq pc, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq lr, #152, 12 @ 0x9800000 │ │ │ │ + teqeq pc, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860700 <__cxa_atexit@plt+0x84e750> │ │ │ │ - ldr r3, [pc, #56] @ 860708 <__cxa_atexit@plt+0x84e758> │ │ │ │ + bcc 860710 <__cxa_atexit@plt+0x84e760> │ │ │ │ + ldr r3, [pc, #56] @ 860718 <__cxa_atexit@plt+0x84e768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ 86070c <__cxa_atexit@plt+0x84e75c> │ │ │ │ + ldr r3, [pc, #48] @ 86071c <__cxa_atexit@plt+0x84e76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #36] @ 860710 <__cxa_atexit@plt+0x84e760> │ │ │ │ + ldr r3, [pc, #36] @ 860720 <__cxa_atexit@plt+0x84e770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #209 @ 0xd1 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #24] @ 860714 <__cxa_atexit@plt+0x84e764> │ │ │ │ + ldr r8, [pc, #24] @ 860724 <__cxa_atexit@plt+0x84e774> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ + b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108, 10 @ 0x1b000000 │ │ │ │ - cmpeq lr, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq lr, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq lr, #212, 26 @ 0x3500 │ │ │ │ - teqeq pc, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq lr, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq lr, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq lr, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq lr, #196, 26 @ 0x3100 │ │ │ │ + teqeq pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8607cc <__cxa_atexit@plt+0x84e81c> │ │ │ │ + bcc 8607dc <__cxa_atexit@plt+0x84e82c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8607c4 <__cxa_atexit@plt+0x84e814> │ │ │ │ - ldr r3, [pc, #140] @ 8607d4 <__cxa_atexit@plt+0x84e824> │ │ │ │ + bhi 8607d4 <__cxa_atexit@plt+0x84e824> │ │ │ │ + ldr r3, [pc, #140] @ 8607e4 <__cxa_atexit@plt+0x84e834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 860788 <__cxa_atexit@plt+0x84e7d8> │ │ │ │ + beq 860798 <__cxa_atexit@plt+0x84e7e8> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 8607b8 <__cxa_atexit@plt+0x84e808> │ │ │ │ + bne 8607c8 <__cxa_atexit@plt+0x84e818> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #116] @ 8607e4 <__cxa_atexit@plt+0x84e834> │ │ │ │ + ldr r7, [pc, #116] @ 8607f4 <__cxa_atexit@plt+0x84e844> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r6, r6, #8 │ │ │ │ - ldr r7, [pc, #100] @ 8607e8 <__cxa_atexit@plt+0x84e838> │ │ │ │ + ldr r7, [pc, #100] @ 8607f8 <__cxa_atexit@plt+0x84e848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ - ldr r2, [pc, #68] @ 8607d8 <__cxa_atexit@plt+0x84e828> │ │ │ │ + ldr r2, [pc, #68] @ 8607e8 <__cxa_atexit@plt+0x84e838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #60] @ 8607dc <__cxa_atexit@plt+0x84e82c> │ │ │ │ + ldr r3, [pc, #60] @ 8607ec <__cxa_atexit@plt+0x84e83c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 8607e0 <__cxa_atexit@plt+0x84e830> │ │ │ │ + ldr r8, [pc, #44] @ 8607f0 <__cxa_atexit@plt+0x84e840> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r6, r6, #8 │ │ │ │ - b 860844 <__cxa_atexit@plt+0x84e894> │ │ │ │ + b 860854 <__cxa_atexit@plt+0x84e8a4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 8 @ 0xf4000000 │ │ │ │ - cmpeq lr, #252, 20 @ 0xfc000 │ │ │ │ - cmpeq lr, #160, 8 @ 0xa0000000 │ │ │ │ - cmpeq lr, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq lr, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq lr, #236, 20 @ 0xec000 │ │ │ │ + cmpeq lr, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq lr, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq lr, #208, 14 @ 0x3400000 │ │ │ │ - teqeq pc, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq lr, #192, 14 @ 0x3000000 │ │ │ │ + teqeq pc, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 860830 <__cxa_atexit@plt+0x84e880> │ │ │ │ - ldr r3, [pc, #44] @ 860838 <__cxa_atexit@plt+0x84e888> │ │ │ │ + bne 860840 <__cxa_atexit@plt+0x84e890> │ │ │ │ + ldr r3, [pc, #44] @ 860848 <__cxa_atexit@plt+0x84e898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #40] @ 86083c <__cxa_atexit@plt+0x84e88c> │ │ │ │ + ldr r2, [pc, #40] @ 86084c <__cxa_atexit@plt+0x84e89c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #193 @ 0xc1 │ │ │ │ add r2, r2, #1536 @ 0x600 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 860840 <__cxa_atexit@plt+0x84e890> │ │ │ │ + ldr r8, [pc, #20] @ 860850 <__cxa_atexit@plt+0x84e8a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 860844 <__cxa_atexit@plt+0x84e894> │ │ │ │ - cmpeq lr, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq lr, #52, 10 @ 0xd000000 │ │ │ │ - cmpeq lr, #68, 12 @ 0x4400000 │ │ │ │ - ldr r3, [pc, #44] @ 860878 <__cxa_atexit@plt+0x84e8c8> │ │ │ │ + b 860854 <__cxa_atexit@plt+0x84e8a4> │ │ │ │ + cmpeq lr, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq lr, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq lr, #52, 12 @ 0x3400000 │ │ │ │ + ldr r3, [pc, #44] @ 860888 <__cxa_atexit@plt+0x84e8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 86087c <__cxa_atexit@plt+0x84e8cc> │ │ │ │ + ldr r2, [pc, #40] @ 86088c <__cxa_atexit@plt+0x84e8dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #193 @ 0xc1 │ │ │ │ ldr r1, [r5] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #24] @ 860880 <__cxa_atexit@plt+0x84e8d0> │ │ │ │ + ldr r3, [pc, #24] @ 860890 <__cxa_atexit@plt+0x84e8e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r8, [pc, #16] @ 860884 <__cxa_atexit@plt+0x84e8d4> │ │ │ │ + ldr r8, [pc, #16] @ 860894 <__cxa_atexit@plt+0x84e8e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, #244, 8 @ 0xf4000000 │ │ │ │ - cmpeq lr, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq lr, #48, 10 @ 0xc000000 │ │ │ │ - teqeq pc, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq lr, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq lr, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq lr, #32, 10 @ 0x8000000 │ │ │ │ + teqeq pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8608d0 <__cxa_atexit@plt+0x84e920> │ │ │ │ - ldr r2, [pc, #128] @ 86092c <__cxa_atexit@plt+0x84e97c> │ │ │ │ + bne 8608e0 <__cxa_atexit@plt+0x84e930> │ │ │ │ + ldr r2, [pc, #128] @ 86093c <__cxa_atexit@plt+0x84e98c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #161 @ 0xa1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #112] @ 860930 <__cxa_atexit@plt+0x84e980> │ │ │ │ + ldr r3, [pc, #112] @ 860940 <__cxa_atexit@plt+0x84e990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #104] @ 860934 <__cxa_atexit@plt+0x84e984> │ │ │ │ + ldr r8, [pc, #104] @ 860944 <__cxa_atexit@plt+0x84e994> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ + b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 860920 <__cxa_atexit@plt+0x84e970> │ │ │ │ - ldr r2, [pc, #80] @ 860938 <__cxa_atexit@plt+0x84e988> │ │ │ │ + bhi 860930 <__cxa_atexit@plt+0x84e980> │ │ │ │ + ldr r2, [pc, #80] @ 860948 <__cxa_atexit@plt+0x84e998> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #72] @ 86093c <__cxa_atexit@plt+0x84e98c> │ │ │ │ + ldr r3, [pc, #72] @ 86094c <__cxa_atexit@plt+0x84e99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #48] @ 860940 <__cxa_atexit@plt+0x84e990> │ │ │ │ + ldr r3, [pc, #48] @ 860950 <__cxa_atexit@plt+0x84e9a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #40] @ 860944 <__cxa_atexit@plt+0x84e994> │ │ │ │ + ldr r8, [pc, #40] @ 860954 <__cxa_atexit@plt+0x84e9a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq lr, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq lr, #164, 6 @ 0x90000002 │ │ │ │ - cmpeq lr, #4, 24 @ 0x400 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq lr, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq lr, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq lr, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - cmpeq lr, #84, 8 @ 0x54000000 │ │ │ │ - cmpeq lr, #84, 6 @ 0x50000001 │ │ │ │ - cmpeq lr, #84, 10 @ 0x15000000 │ │ │ │ - teqeq pc, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq lr, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq lr, #68, 6 @ 0x10000001 │ │ │ │ + cmpeq lr, #68, 10 @ 0x11000000 │ │ │ │ + teqeq pc, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8609b0 <__cxa_atexit@plt+0x84ea00> │ │ │ │ + bcc 8609c0 <__cxa_atexit@plt+0x84ea10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8609a8 <__cxa_atexit@plt+0x84e9f8> │ │ │ │ + bhi 8609b8 <__cxa_atexit@plt+0x84ea08> │ │ │ │ mov r3, #10 │ │ │ │ - ldr r2, [pc, #60] @ 8609b8 <__cxa_atexit@plt+0x84ea08> │ │ │ │ + ldr r2, [pc, #60] @ 8609c8 <__cxa_atexit@plt+0x84ea18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ - ldr r3, [pc, #52] @ 8609bc <__cxa_atexit@plt+0x84ea0c> │ │ │ │ + ldr r3, [pc, #52] @ 8609cc <__cxa_atexit@plt+0x84ea1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #44] @ 8609c0 <__cxa_atexit@plt+0x84ea10> │ │ │ │ + ldr r3, [pc, #44] @ 8609d0 <__cxa_atexit@plt+0x84ea20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #3 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #32] @ 8609c4 <__cxa_atexit@plt+0x84ea14> │ │ │ │ + ldr r8, [pc, #32] @ 8609d4 <__cxa_atexit@plt+0x84ea24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ + b bb7ddc <__cxa_atexit@plt+0xba5e2c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 8 @ 0xe8000000 │ │ │ │ - cmpeq lr, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq lr, #216, 8 @ 0xd8000000 │ │ │ │ cmpeq lr, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq lr, #188, 8 @ 0xbc000000 │ │ │ │ - teqeq pc, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq lr, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq lr, #172, 8 @ 0xac000000 │ │ │ │ + teqeq pc, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860a40 <__cxa_atexit@plt+0x84ea90> │ │ │ │ + bcc 860a50 <__cxa_atexit@plt+0x84eaa0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860a38 <__cxa_atexit@plt+0x84ea88> │ │ │ │ - ldr r3, [pc, #80] @ 860a48 <__cxa_atexit@plt+0x84ea98> │ │ │ │ + bhi 860a48 <__cxa_atexit@plt+0x84ea98> │ │ │ │ + ldr r3, [pc, #80] @ 860a58 <__cxa_atexit@plt+0x84eaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 860a4c <__cxa_atexit@plt+0x84ea9c> │ │ │ │ + ldr r2, [pc, #76] @ 860a5c <__cxa_atexit@plt+0x84eaac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #16] │ │ │ │ - ldr r2, [pc, #64] @ 860a50 <__cxa_atexit@plt+0x84eaa0> │ │ │ │ + ldr r2, [pc, #64] @ 860a60 <__cxa_atexit@plt+0x84eab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r2, [pc, #56] @ 860a54 <__cxa_atexit@plt+0x84eaa4> │ │ │ │ + ldr r2, [pc, #56] @ 860a64 <__cxa_atexit@plt+0x84eab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 860a58 <__cxa_atexit@plt+0x84eaa8> │ │ │ │ + ldr r8, [pc, #36] @ 860a68 <__cxa_atexit@plt+0x84eab8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmpeq lr, #100, 4 @ 0x40000006 │ │ │ │ - cmpeq lr, #44, 4 @ 0xc0000002 │ │ │ │ - cmpeq lr, #12, 14 @ 0x300000 │ │ │ │ - cmpeq lr, #44, 8 @ 0x2c000000 │ │ │ │ - teqeq pc, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq lr, #84, 4 @ 0x40000005 │ │ │ │ + cmpeq lr, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq lr, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq lr, #28, 8 @ 0x1c000000 │ │ │ │ + teqeq pc, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860a94 <__cxa_atexit@plt+0x84eae4> │ │ │ │ - ldr r3, [pc, #32] @ 860a9c <__cxa_atexit@plt+0x84eaec> │ │ │ │ + bcc 860aa4 <__cxa_atexit@plt+0x84eaf4> │ │ │ │ + ldr r3, [pc, #32] @ 860aac <__cxa_atexit@plt+0x84eafc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 860aa0 <__cxa_atexit@plt+0x84eaf0> │ │ │ │ + ldr r7, [pc, #16] @ 860ab0 <__cxa_atexit@plt+0x84eb00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #192, 2 @ 0x30 │ │ │ │ - cmpeq lr, #148 @ 0x94 │ │ │ │ - teqeq pc, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq lr, #132 @ 0x84 │ │ │ │ + teqeq pc, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860b28 <__cxa_atexit@plt+0x84eb78> │ │ │ │ + bcc 860b38 <__cxa_atexit@plt+0x84eb88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860b20 <__cxa_atexit@plt+0x84eb70> │ │ │ │ - ldr r3, [pc, #92] @ 860b30 <__cxa_atexit@plt+0x84eb80> │ │ │ │ + bhi 860b30 <__cxa_atexit@plt+0x84eb80> │ │ │ │ + ldr r3, [pc, #92] @ 860b40 <__cxa_atexit@plt+0x84eb90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 860b34 <__cxa_atexit@plt+0x84eb84> │ │ │ │ + ldr r2, [pc, #88] @ 860b44 <__cxa_atexit@plt+0x84eb94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #76] @ 860b38 <__cxa_atexit@plt+0x84eb88> │ │ │ │ + ldr r1, [pc, #76] @ 860b48 <__cxa_atexit@plt+0x84eb98> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #68] @ 860b3c <__cxa_atexit@plt+0x84eb8c> │ │ │ │ + ldr r2, [pc, #68] @ 860b4c <__cxa_atexit@plt+0x84eb9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-16]! │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 860b40 <__cxa_atexit@plt+0x84eb90> │ │ │ │ + ldr r8, [pc, #36] @ 860b50 <__cxa_atexit@plt+0x84eba0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ + b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq lr, #96, 2 │ │ │ │ + cmpeq lr, #80, 2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq lr, #108, 2 │ │ │ │ - cmpeq lr, #92, 6 @ 0x70000001 │ │ │ │ - teqeq pc, #240, 2 @ 0x3c │ │ │ │ + cmpeq lr, #92, 2 │ │ │ │ + cmpeq lr, #76, 6 @ 0x30000001 │ │ │ │ + teqeq pc, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860bb4 <__cxa_atexit@plt+0x84ec04> │ │ │ │ + bcc 860bc4 <__cxa_atexit@plt+0x84ec14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860bac <__cxa_atexit@plt+0x84ebfc> │ │ │ │ - ldr r3, [pc, #72] @ 860bbc <__cxa_atexit@plt+0x84ec0c> │ │ │ │ + bhi 860bbc <__cxa_atexit@plt+0x84ec0c> │ │ │ │ + ldr r3, [pc, #72] @ 860bcc <__cxa_atexit@plt+0x84ec1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 860bc0 <__cxa_atexit@plt+0x84ec10> │ │ │ │ + ldr r2, [pc, #60] @ 860bd0 <__cxa_atexit@plt+0x84ec20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 860bc4 <__cxa_atexit@plt+0x84ec14> │ │ │ │ + ldr r3, [pc, #52] @ 860bd4 <__cxa_atexit@plt+0x84ec24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 860bc8 <__cxa_atexit@plt+0x84ec18> │ │ │ │ + ldr r8, [pc, #32] @ 860bd8 <__cxa_atexit@plt+0x84ec28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #200 @ 0xc8 │ │ │ │ + cmpeq lr, #184 @ 0xb8 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq lr, #176 @ 0xb0 │ │ │ │ - cmpeq lr, #88, 22 @ 0x16000 │ │ │ │ - teqeq pc, #120, 2 │ │ │ │ + cmpeq lr, #160 @ 0xa0 │ │ │ │ + cmpeq lr, #72, 22 @ 0x12000 │ │ │ │ + teqeq pc, #104, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860c1c <__cxa_atexit@plt+0x84ec6c> │ │ │ │ - ldr r3, [pc, #56] @ 860c24 <__cxa_atexit@plt+0x84ec74> │ │ │ │ + bcc 860c2c <__cxa_atexit@plt+0x84ec7c> │ │ │ │ + ldr r3, [pc, #56] @ 860c34 <__cxa_atexit@plt+0x84ec84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 860c28 <__cxa_atexit@plt+0x84ec78> │ │ │ │ + ldr r2, [pc, #52] @ 860c38 <__cxa_atexit@plt+0x84ec88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 860c14 <__cxa_atexit@plt+0x84ec64> │ │ │ │ - b 860c38 <__cxa_atexit@plt+0x84ec88> │ │ │ │ + beq 860c24 <__cxa_atexit@plt+0x84ec74> │ │ │ │ + b 860c48 <__cxa_atexit@plt+0x84ec98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #72 @ 0x48 │ │ │ │ - teqeq pc, #24, 2 │ │ │ │ + cmpeq lr, #56 @ 0x38 │ │ │ │ + teqeq pc, #8, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 860c88 <__cxa_atexit@plt+0x84ecd8> │ │ │ │ + bne 860c98 <__cxa_atexit@plt+0x84ece8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860c9c <__cxa_atexit@plt+0x84ecec> │ │ │ │ + bhi 860cac <__cxa_atexit@plt+0x84ecfc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #76] @ 860cac <__cxa_atexit@plt+0x84ecfc> │ │ │ │ + ldr r2, [pc, #76] @ 860cbc <__cxa_atexit@plt+0x84ed0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 860cb0 <__cxa_atexit@plt+0x84ed00> │ │ │ │ + ldr r3, [pc, #68] @ 860cc0 <__cxa_atexit@plt+0x84ed10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #48] @ 860cb4 <__cxa_atexit@plt+0x84ed04> │ │ │ │ + ldr r8, [pc, #48] @ 860cc4 <__cxa_atexit@plt+0x84ed14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ - ldr r7, [pc, #24] @ 860ca8 <__cxa_atexit@plt+0x84ecf8> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ + ldr r7, [pc, #24] @ 860cb8 <__cxa_atexit@plt+0x84ed08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq lr, #184 @ 0xb8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq lr, #168 @ 0xa8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmpeq lr, #212, 30 @ 0x350 │ │ │ │ - cmpeq lr, #236, 2 @ 0x3b │ │ │ │ - teqeq pc, #224, 28 @ 0xe00 │ │ │ │ + cmpeq lr, #196, 30 @ 0x310 │ │ │ │ + cmpeq lr, #220, 2 @ 0x37 │ │ │ │ + teqeq pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860d04 <__cxa_atexit@plt+0x84ed54> │ │ │ │ - ldr r3, [pc, #52] @ 860d0c <__cxa_atexit@plt+0x84ed5c> │ │ │ │ + bcc 860d14 <__cxa_atexit@plt+0x84ed64> │ │ │ │ + ldr r3, [pc, #52] @ 860d1c <__cxa_atexit@plt+0x84ed6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 860d10 <__cxa_atexit@plt+0x84ed60> │ │ │ │ + ldr r1, [pc, #36] @ 860d20 <__cxa_atexit@plt+0x84ed70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 860d14 <__cxa_atexit@plt+0x84ed64> │ │ │ │ + ldr r8, [pc, #20] @ 860d24 <__cxa_atexit@plt+0x84ed74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #100, 30 @ 0x190 │ │ │ │ - cmpeq lr, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq lr, #164 @ 0xa4 │ │ │ │ - teqeq pc, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq lr, #84, 30 @ 0x150 │ │ │ │ + cmpeq lr, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq lr, #148 @ 0x94 │ │ │ │ + teqeq pc, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860d9c <__cxa_atexit@plt+0x84edec> │ │ │ │ + bcc 860dac <__cxa_atexit@plt+0x84edfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860d94 <__cxa_atexit@plt+0x84ede4> │ │ │ │ - ldr r3, [pc, #92] @ 860da4 <__cxa_atexit@plt+0x84edf4> │ │ │ │ + bhi 860da4 <__cxa_atexit@plt+0x84edf4> │ │ │ │ + ldr r3, [pc, #92] @ 860db4 <__cxa_atexit@plt+0x84ee04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #76] @ 860da8 <__cxa_atexit@plt+0x84edf8> │ │ │ │ + ldr r2, [pc, #76] @ 860db8 <__cxa_atexit@plt+0x84ee08> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #60] @ 860dac <__cxa_atexit@plt+0x84edfc> │ │ │ │ + ldr r7, [pc, #60] @ 860dbc <__cxa_atexit@plt+0x84ee0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #48] @ 860db0 <__cxa_atexit@plt+0x84ee00> │ │ │ │ + ldr r7, [pc, #48] @ 860dc0 <__cxa_atexit@plt+0x84ee10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 860db4 <__cxa_atexit@plt+0x84ee04> │ │ │ │ + ldr r8, [pc, #44] @ 860dc4 <__cxa_atexit@plt+0x84ee14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #40] @ 860db8 <__cxa_atexit@plt+0x84ee08> │ │ │ │ + ldr r9, [pc, #40] @ 860dc8 <__cxa_atexit@plt+0x84ee18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #244, 28 @ 0xf40 │ │ │ │ + cmpeq lr, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq lr, #216, 30 @ 0x360 │ │ │ │ - cmpeq lr, #56, 16 @ 0x380000 │ │ │ │ - cmpeq lr, #232 @ 0xe8 │ │ │ │ - cmpeq lr, #64, 14 @ 0x1000000 │ │ │ │ - teqeq pc, #248, 28 @ 0xf80 │ │ │ │ + cmpeq lr, #200, 30 @ 0x320 │ │ │ │ + cmpeq lr, #40, 16 @ 0x280000 │ │ │ │ + cmpeq lr, #216 @ 0xd8 │ │ │ │ + cmpeq lr, #48, 14 @ 0xc00000 │ │ │ │ + teqeq pc, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860e00 <__cxa_atexit@plt+0x84ee50> │ │ │ │ - ldr r3, [pc, #44] @ 860e08 <__cxa_atexit@plt+0x84ee58> │ │ │ │ + bcc 860e10 <__cxa_atexit@plt+0x84ee60> │ │ │ │ + ldr r3, [pc, #44] @ 860e18 <__cxa_atexit@plt+0x84ee68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 860e0c <__cxa_atexit@plt+0x84ee5c> │ │ │ │ + ldr r3, [pc, #36] @ 860e1c <__cxa_atexit@plt+0x84ee6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ 860e10 <__cxa_atexit@plt+0x84ee60> │ │ │ │ + ldr r8, [pc, #20] @ 860e20 <__cxa_atexit@plt+0x84ee70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e8c <__cxa_atexit@plt+0xba5edc> │ │ │ │ + b bb7e9c <__cxa_atexit@plt+0xba5eec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #96, 28 @ 0x600 │ │ │ │ - cmpeq lr, #88, 28 @ 0x580 │ │ │ │ - cmpeq lr, #116 @ 0x74 │ │ │ │ - teqeq pc, #172, 28 @ 0xac0 │ │ │ │ + cmpeq lr, #80, 28 @ 0x500 │ │ │ │ + cmpeq lr, #72, 28 @ 0x480 │ │ │ │ + cmpeq lr, #100 @ 0x64 │ │ │ │ + teqeq pc, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860e8c <__cxa_atexit@plt+0x84eedc> │ │ │ │ + bcc 860e9c <__cxa_atexit@plt+0x84eeec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 860e84 <__cxa_atexit@plt+0x84eed4> │ │ │ │ - ldr r3, [pc, #80] @ 860e94 <__cxa_atexit@plt+0x84eee4> │ │ │ │ + bhi 860e94 <__cxa_atexit@plt+0x84eee4> │ │ │ │ + ldr r3, [pc, #80] @ 860ea4 <__cxa_atexit@plt+0x84eef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 860e98 <__cxa_atexit@plt+0x84eee8> │ │ │ │ + ldr r1, [pc, #64] @ 860ea8 <__cxa_atexit@plt+0x84eef8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 860e9c <__cxa_atexit@plt+0x84eeec> │ │ │ │ + ldr r2, [pc, #56] @ 860eac <__cxa_atexit@plt+0x84eefc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 860ea0 <__cxa_atexit@plt+0x84eef0> │ │ │ │ + ldr r8, [pc, #32] @ 860eb0 <__cxa_atexit@plt+0x84ef00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq lr, #232, 26 @ 0x3a00 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq lr, #0, 28 │ │ │ │ - cmpeq lr, #36, 30 @ 0x90 │ │ │ │ - teqeq pc, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq lr, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq lr, #20, 30 @ 0x50 │ │ │ │ + teqeq pc, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 860efc <__cxa_atexit@plt+0x84ef4c> │ │ │ │ - ldr r3, [pc, #64] @ 860f04 <__cxa_atexit@plt+0x84ef54> │ │ │ │ + bcc 860f0c <__cxa_atexit@plt+0x84ef5c> │ │ │ │ + ldr r3, [pc, #64] @ 860f14 <__cxa_atexit@plt+0x84ef64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 860f08 <__cxa_atexit@plt+0x84ef58> │ │ │ │ + ldr r2, [pc, #60] @ 860f18 <__cxa_atexit@plt+0x84ef68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [pc, #52] @ 860f0c <__cxa_atexit@plt+0x84ef5c> │ │ │ │ + ldr r2, [pc, #52] @ 860f1c <__cxa_atexit@plt+0x84ef6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #40] @ 860f10 <__cxa_atexit@plt+0x84ef60> │ │ │ │ + ldr r2, [pc, #40] @ 860f20 <__cxa_atexit@plt+0x84ef70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - ldr r8, [pc, #28] @ 860f14 <__cxa_atexit@plt+0x84ef64> │ │ │ │ + ldr r8, [pc, #28] @ 860f24 <__cxa_atexit@plt+0x84ef74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq lr, #112, 26 @ 0x1c00 │ │ │ │ - cmpeq lr, #140, 26 @ 0x2300 │ │ │ │ - cmpeq lr, #96, 28 @ 0x600 │ │ │ │ - cmpeq lr, #172, 28 @ 0xac0 │ │ │ │ - teqeq pc, #156, 26 @ 0x2700 │ │ │ │ + cmpeq lr, #96, 26 @ 0x1800 │ │ │ │ + cmpeq lr, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq lr, #80, 28 @ 0x500 │ │ │ │ + cmpeq lr, #156, 28 @ 0x9c0 │ │ │ │ + teqeq pc, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 860f58 <__cxa_atexit@plt+0x84efa8> │ │ │ │ - ldr r3, [pc, #56] @ 860f70 <__cxa_atexit@plt+0x84efc0> │ │ │ │ + bne 860f68 <__cxa_atexit@plt+0x84efb8> │ │ │ │ + ldr r3, [pc, #56] @ 860f80 <__cxa_atexit@plt+0x84efd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 860f74 <__cxa_atexit@plt+0x84efc4> │ │ │ │ + ldr r3, [pc, #44] @ 860f84 <__cxa_atexit@plt+0x84efd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #36] @ 860f78 <__cxa_atexit@plt+0x84efc8> │ │ │ │ + ldr r8, [pc, #36] @ 860f88 <__cxa_atexit@plt+0x84efd8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ - ldr r7, [pc, #12] @ 860f6c <__cxa_atexit@plt+0x84efbc> │ │ │ │ + b bb7e04 <__cxa_atexit@plt+0xba5e54> │ │ │ │ + ldr r7, [pc, #12] @ 860f7c <__cxa_atexit@plt+0x84efcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #137 @ 0x89 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #232, 26 @ 0x3a00 │ │ │ │ - cmpeq lr, #16, 28 @ 0x100 │ │ │ │ - cmpeq lr, #248, 24 @ 0xf800 │ │ │ │ - cmpeq lr, #28, 30 @ 0x70 │ │ │ │ - teqeq pc, #68, 26 @ 0x1100 │ │ │ │ + cmpeq lr, #216, 26 @ 0x3600 │ │ │ │ + cmpeq lr, #0, 28 │ │ │ │ + cmpeq lr, #232, 24 @ 0xe800 │ │ │ │ + cmpeq lr, #12, 30 @ 0x30 │ │ │ │ + teqeq pc, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86100c <__cxa_atexit@plt+0x84f05c> │ │ │ │ + bcc 86101c <__cxa_atexit@plt+0x84f06c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861004 <__cxa_atexit@plt+0x84f054> │ │ │ │ - ldr r3, [pc, #104] @ 861014 <__cxa_atexit@plt+0x84f064> │ │ │ │ + bhi 861014 <__cxa_atexit@plt+0x84f064> │ │ │ │ + ldr r3, [pc, #104] @ 861024 <__cxa_atexit@plt+0x84f074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 861018 <__cxa_atexit@plt+0x84f068> │ │ │ │ + ldr r2, [pc, #100] @ 861028 <__cxa_atexit@plt+0x84f078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #84] @ 86101c <__cxa_atexit@plt+0x84f06c> │ │ │ │ + ldr r0, [pc, #84] @ 86102c <__cxa_atexit@plt+0x84f07c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 861020 <__cxa_atexit@plt+0x84f070> │ │ │ │ + ldr r2, [pc, #68] @ 861030 <__cxa_atexit@plt+0x84f080> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 861024 <__cxa_atexit@plt+0x84f074> │ │ │ │ + ldr r8, [pc, #36] @ 861034 <__cxa_atexit@plt+0x84f084> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmpeq lr, #136, 24 @ 0x8800 │ │ │ │ + cmpeq lr, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq lr, #136, 24 @ 0x8800 │ │ │ │ - cmpeq lr, #112, 28 @ 0x700 │ │ │ │ - teqeq pc, #192, 24 @ 0xc000 │ │ │ │ + cmpeq lr, #120, 24 @ 0x7800 │ │ │ │ + cmpeq lr, #96, 28 @ 0x600 │ │ │ │ + teqeq pc, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8610c0 <__cxa_atexit@plt+0x84f110> │ │ │ │ + bcc 8610d0 <__cxa_atexit@plt+0x84f120> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8610b8 <__cxa_atexit@plt+0x84f108> │ │ │ │ - ldr lr, [pc, #112] @ 8610c8 <__cxa_atexit@plt+0x84f118> │ │ │ │ + bhi 8610c8 <__cxa_atexit@plt+0x84f118> │ │ │ │ + ldr lr, [pc, #112] @ 8610d8 <__cxa_atexit@plt+0x84f128> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 8610cc <__cxa_atexit@plt+0x84f11c> │ │ │ │ + ldr r2, [pc, #108] @ 8610dc <__cxa_atexit@plt+0x84f12c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #88] @ 8610d0 <__cxa_atexit@plt+0x84f120> │ │ │ │ + ldr r3, [pc, #88] @ 8610e0 <__cxa_atexit@plt+0x84f130> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 8610d4 <__cxa_atexit@plt+0x84f124> │ │ │ │ + ldr r0, [pc, #68] @ 8610e4 <__cxa_atexit@plt+0x84f134> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8610d8 <__cxa_atexit@plt+0x84f128> │ │ │ │ + ldr r8, [pc, #36] @ 8610e8 <__cxa_atexit@plt+0x84f138> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - cmpeq lr, #220, 22 @ 0x37000 │ │ │ │ + cmpeq lr, #204, 22 @ 0x33000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, #212, 22 @ 0x35000 │ │ │ │ - cmpeq lr, #188, 26 @ 0x2f00 │ │ │ │ - teqeq pc, #12, 24 @ 0xc00 │ │ │ │ + cmpeq lr, #196, 22 @ 0x31000 │ │ │ │ + cmpeq lr, #172, 26 @ 0x2b00 │ │ │ │ + teqeq pc, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86116c <__cxa_atexit@plt+0x84f1bc> │ │ │ │ + bcc 86117c <__cxa_atexit@plt+0x84f1cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861164 <__cxa_atexit@plt+0x84f1b4> │ │ │ │ - ldr r3, [pc, #104] @ 861174 <__cxa_atexit@plt+0x84f1c4> │ │ │ │ + bhi 861174 <__cxa_atexit@plt+0x84f1c4> │ │ │ │ + ldr r3, [pc, #104] @ 861184 <__cxa_atexit@plt+0x84f1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #84] @ 861178 <__cxa_atexit@plt+0x84f1c8> │ │ │ │ + ldr r0, [pc, #84] @ 861188 <__cxa_atexit@plt+0x84f1d8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86117c <__cxa_atexit@plt+0x84f1cc> │ │ │ │ + ldr r3, [pc, #68] @ 86118c <__cxa_atexit@plt+0x84f1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 861180 <__cxa_atexit@plt+0x84f1d0> │ │ │ │ + ldr r3, [pc, #60] @ 861190 <__cxa_atexit@plt+0x84f1e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #153 @ 0x99 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 861184 <__cxa_atexit@plt+0x84f1d4> │ │ │ │ + ldr r8, [pc, #36] @ 861194 <__cxa_atexit@plt+0x84f1e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ + b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #48, 22 @ 0xc000 │ │ │ │ + cmpeq lr, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, #44, 22 @ 0xb000 │ │ │ │ - cmpeq lr, #4, 24 @ 0x400 │ │ │ │ - cmpeq lr, #112, 6 @ 0xc0000001 │ │ │ │ - teqeq pc, #204, 22 @ 0x33000 │ │ │ │ + cmpeq lr, #28, 22 @ 0x7000 │ │ │ │ + cmpeq lr, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq lr, #96, 6 @ 0x80000001 │ │ │ │ + teqeq pc, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86122c <__cxa_atexit@plt+0x84f27c> │ │ │ │ + bcc 86123c <__cxa_atexit@plt+0x84f28c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861224 <__cxa_atexit@plt+0x84f274> │ │ │ │ - ldr r3, [pc, #124] @ 861234 <__cxa_atexit@plt+0x84f284> │ │ │ │ + bhi 861234 <__cxa_atexit@plt+0x84f284> │ │ │ │ + ldr r3, [pc, #124] @ 861244 <__cxa_atexit@plt+0x84f294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ - ldr r8, [pc, #96] @ 861238 <__cxa_atexit@plt+0x84f288> │ │ │ │ + ldr r8, [pc, #96] @ 861248 <__cxa_atexit@plt+0x84f298> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ 86123c <__cxa_atexit@plt+0x84f28c> │ │ │ │ + ldr r9, [pc, #92] @ 86124c <__cxa_atexit@plt+0x84f29c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #68] @ 861240 <__cxa_atexit@plt+0x84f290> │ │ │ │ + ldr r3, [pc, #68] @ 861250 <__cxa_atexit@plt+0x84f2a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 861244 <__cxa_atexit@plt+0x84f294> │ │ │ │ + ldr r8, [pc, #36] @ 861254 <__cxa_atexit@plt+0x84f2a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #132, 20 @ 0x84000 │ │ │ │ + cmpeq lr, #116, 20 @ 0x74000 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq lr, #104, 20 @ 0x68000 │ │ │ │ - cmpeq lr, #80, 24 @ 0x5000 │ │ │ │ - teqeq pc, #88, 22 @ 0x16000 │ │ │ │ + cmpeq lr, #88, 20 @ 0x58000 │ │ │ │ + cmpeq lr, #64, 24 @ 0x4000 │ │ │ │ + teqeq pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8612f4 <__cxa_atexit@plt+0x84f344> │ │ │ │ + bcc 861304 <__cxa_atexit@plt+0x84f354> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8612ec <__cxa_atexit@plt+0x84f33c> │ │ │ │ - ldr r3, [pc, #132] @ 8612fc <__cxa_atexit@plt+0x84f34c> │ │ │ │ + bhi 8612fc <__cxa_atexit@plt+0x84f34c> │ │ │ │ + ldr r3, [pc, #132] @ 86130c <__cxa_atexit@plt+0x84f35c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r9, [pc, #100] @ 861300 <__cxa_atexit@plt+0x84f350> │ │ │ │ + ldr r9, [pc, #100] @ 861310 <__cxa_atexit@plt+0x84f360> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #96] @ 861304 <__cxa_atexit@plt+0x84f354> │ │ │ │ + ldr sl, [pc, #96] @ 861314 <__cxa_atexit@plt+0x84f364> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #68] @ 861308 <__cxa_atexit@plt+0x84f358> │ │ │ │ + ldr r3, [pc, #68] @ 861318 <__cxa_atexit@plt+0x84f368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86130c <__cxa_atexit@plt+0x84f35c> │ │ │ │ + ldr r8, [pc, #36] @ 86131c <__cxa_atexit@plt+0x84f36c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #196, 18 @ 0x310000 │ │ │ │ + cmpeq lr, #180, 18 @ 0x2d0000 │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmpeq lr, #160, 18 @ 0x280000 │ │ │ │ - cmpeq lr, #136, 22 @ 0x22000 │ │ │ │ - teqeq pc, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq lr, #144, 18 @ 0x240000 │ │ │ │ + cmpeq lr, #120, 22 @ 0x1e000 │ │ │ │ + teqeq pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8613c4 <__cxa_atexit@plt+0x84f414> │ │ │ │ + bcc 8613d4 <__cxa_atexit@plt+0x84f424> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8613bc <__cxa_atexit@plt+0x84f40c> │ │ │ │ - ldr r3, [pc, #140] @ 8613cc <__cxa_atexit@plt+0x84f41c> │ │ │ │ + bhi 8613cc <__cxa_atexit@plt+0x84f41c> │ │ │ │ + ldr r3, [pc, #140] @ 8613dc <__cxa_atexit@plt+0x84f42c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr ip, [pc, #104] @ 8613d0 <__cxa_atexit@plt+0x84f420> │ │ │ │ + ldr ip, [pc, #104] @ 8613e0 <__cxa_atexit@plt+0x84f430> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r8, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #72] @ 8613d4 <__cxa_atexit@plt+0x84f424> │ │ │ │ + ldr r3, [pc, #72] @ 8613e4 <__cxa_atexit@plt+0x84f434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #48] @ 8613d8 <__cxa_atexit@plt+0x84f428> │ │ │ │ + ldr r2, [pc, #48] @ 8613e8 <__cxa_atexit@plt+0x84f438> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8613dc <__cxa_atexit@plt+0x84f42c> │ │ │ │ + ldr r8, [pc, #36] @ 8613ec <__cxa_atexit@plt+0x84f43c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #252, 16 @ 0xfc0000 │ │ │ │ + cmpeq lr, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - cmpeq lr, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq lr, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq lr, #184, 20 @ 0xb8000 │ │ │ │ - teqeq pc, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq lr, #168, 20 @ 0xa8000 │ │ │ │ + teqeq pc, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861418 <__cxa_atexit@plt+0x84f468> │ │ │ │ - ldr r3, [pc, #32] @ 861420 <__cxa_atexit@plt+0x84f470> │ │ │ │ + bcc 861428 <__cxa_atexit@plt+0x84f478> │ │ │ │ + ldr r3, [pc, #32] @ 861430 <__cxa_atexit@plt+0x84f480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 861424 <__cxa_atexit@plt+0x84f474> │ │ │ │ + ldr r7, [pc, #16] @ 861434 <__cxa_atexit@plt+0x84f484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq lr, #120, 12 @ 0x7800000 │ │ │ │ - teqeq pc, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq lr, #44, 16 @ 0x2c0000 │ │ │ │ + cmpeq lr, #104, 12 @ 0x6800000 │ │ │ │ + teqeq pc, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8614a0 <__cxa_atexit@plt+0x84f4f0> │ │ │ │ + bcc 8614b0 <__cxa_atexit@plt+0x84f500> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861498 <__cxa_atexit@plt+0x84f4e8> │ │ │ │ - ldr r3, [pc, #80] @ 8614a8 <__cxa_atexit@plt+0x84f4f8> │ │ │ │ + bhi 8614a8 <__cxa_atexit@plt+0x84f4f8> │ │ │ │ + ldr r3, [pc, #80] @ 8614b8 <__cxa_atexit@plt+0x84f508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8614ac <__cxa_atexit@plt+0x84f4fc> │ │ │ │ + ldr r1, [pc, #64] @ 8614bc <__cxa_atexit@plt+0x84f50c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 8614b0 <__cxa_atexit@plt+0x84f500> │ │ │ │ + ldr r2, [pc, #56] @ 8614c0 <__cxa_atexit@plt+0x84f510> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 8614b4 <__cxa_atexit@plt+0x84f504> │ │ │ │ + ldr r8, [pc, #32] @ 8614c4 <__cxa_atexit@plt+0x84f514> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq lr, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq lr, #236, 14 @ 0x3b00000 │ │ │ │ - cmpeq lr, #96, 12 @ 0x6000000 │ │ │ │ - teqeq pc, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq lr, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq lr, #80, 12 @ 0x5000000 │ │ │ │ + teqeq pc, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861504 <__cxa_atexit@plt+0x84f554> │ │ │ │ - ldr r3, [pc, #52] @ 86150c <__cxa_atexit@plt+0x84f55c> │ │ │ │ + bcc 861514 <__cxa_atexit@plt+0x84f564> │ │ │ │ + ldr r3, [pc, #52] @ 86151c <__cxa_atexit@plt+0x84f56c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 861510 <__cxa_atexit@plt+0x84f560> │ │ │ │ + ldr r1, [pc, #36] @ 861520 <__cxa_atexit@plt+0x84f570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 861514 <__cxa_atexit@plt+0x84f564> │ │ │ │ + ldr r8, [pc, #20] @ 861524 <__cxa_atexit@plt+0x84f574> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #100, 14 @ 0x1900000 │ │ │ │ - cmpeq lr, #120, 14 @ 0x1e00000 │ │ │ │ - cmpeq lr, #100, 12 @ 0x6400000 │ │ │ │ - teqeq pc, #24, 22 @ 0x6000 │ │ │ │ + cmpeq lr, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq lr, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq lr, #84, 12 @ 0x5400000 │ │ │ │ + teqeq pc, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86158c <__cxa_atexit@plt+0x84f5dc> │ │ │ │ - ldr r3, [pc, #92] @ 861594 <__cxa_atexit@plt+0x84f5e4> │ │ │ │ + bcc 86159c <__cxa_atexit@plt+0x84f5ec> │ │ │ │ + ldr r3, [pc, #92] @ 8615a4 <__cxa_atexit@plt+0x84f5f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr lr, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr sl, [r7, #24] │ │ │ │ add r7, r7, #28 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ - ldr r1, [pc, #56] @ 861598 <__cxa_atexit@plt+0x84f5e8> │ │ │ │ + ldr r1, [pc, #56] @ 8615a8 <__cxa_atexit@plt+0x84f5f8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r0, r2, r9} │ │ │ │ str r3, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str lr, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 861584 <__cxa_atexit@plt+0x84f5d4> │ │ │ │ - b 8615a8 <__cxa_atexit@plt+0x84f5f8> │ │ │ │ + beq 861594 <__cxa_atexit@plt+0x84f5e4> │ │ │ │ + b 8615b8 <__cxa_atexit@plt+0x84f608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #4, 14 @ 0x100000 │ │ │ │ + cmpeq lr, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq pc, #148, 20 @ 0x94000 │ │ │ │ + teqeq pc, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 8615d0 <__cxa_atexit@plt+0x84f620> │ │ │ │ + ldr r0, [pc, #20] @ 8615e0 <__cxa_atexit@plt+0x84f630> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #92, 20 @ 0x5c000 │ │ │ │ + teqeq pc, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86161c <__cxa_atexit@plt+0x84f66c> │ │ │ │ + bne 86162c <__cxa_atexit@plt+0x84f67c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r3, #2] │ │ │ │ - ldr r1, [pc, #56] @ 86163c <__cxa_atexit@plt+0x84f68c> │ │ │ │ + ldr r1, [pc, #56] @ 86164c <__cxa_atexit@plt+0x84f69c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 861634 <__cxa_atexit@plt+0x84f684> │ │ │ │ - b 861650 <__cxa_atexit@plt+0x84f6a0> │ │ │ │ - ldr r7, [pc, #28] @ 861640 <__cxa_atexit@plt+0x84f690> │ │ │ │ + beq 861644 <__cxa_atexit@plt+0x84f694> │ │ │ │ + b 861660 <__cxa_atexit@plt+0x84f6b0> │ │ │ │ + ldr r7, [pc, #28] @ 861650 <__cxa_atexit@plt+0x84f6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #161 @ 0xa1 │ │ │ │ add r7, r7, #768 @ 0x300 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, #36, 14 @ 0x900000 │ │ │ │ - teqeq pc, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq lr, #20, 14 @ 0x500000 │ │ │ │ + teqeq pc, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr ip, [pc, #132] @ 8616e0 <__cxa_atexit@plt+0x84f730> │ │ │ │ + ldr ip, [pc, #132] @ 8616f0 <__cxa_atexit@plt+0x84f740> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ bic r3, r2, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r9, #1 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8616b4 <__cxa_atexit@plt+0x84f704> │ │ │ │ + bne 8616c4 <__cxa_atexit@plt+0x84f714> │ │ │ │ ldr sl, [r2, #1] │ │ │ │ and r3, sl, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r0, #7 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 8616c4 <__cxa_atexit@plt+0x84f714> │ │ │ │ + bne 8616d4 <__cxa_atexit@plt+0x84f724> │ │ │ │ ldr r0, [r2, #5] │ │ │ │ ldr r2, [r2, #9] │ │ │ │ - ldr ip, [pc, #64] @ 8616e4 <__cxa_atexit@plt+0x84f734> │ │ │ │ + ldr ip, [pc, #64] @ 8616f4 <__cxa_atexit@plt+0x84f744> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r5, {r0, r2, sl} │ │ │ │ mvn r9, #2 │ │ │ │ mov r0, #0 │ │ │ │ - b 8616bc <__cxa_atexit@plt+0x84f70c> │ │ │ │ + b 8616cc <__cxa_atexit@plt+0x84f71c> │ │ │ │ mov lr, #7 │ │ │ │ mov r0, #2 │ │ │ │ mov r2, r1 │ │ │ │ - b 8616cc <__cxa_atexit@plt+0x84f71c> │ │ │ │ + b 8616dc <__cxa_atexit@plt+0x84f72c> │ │ │ │ mov r2, r8 │ │ │ │ mov r8, r1 │ │ │ │ add r3, r5, r9, lsl #2 │ │ │ │ str r8, [r5, lr, lsl #2] │ │ │ │ str r2, [r5, r0, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 861750 <__cxa_atexit@plt+0x84f7a0> │ │ │ │ + bhi 861760 <__cxa_atexit@plt+0x84f7b0> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #92] @ 86176c <__cxa_atexit@plt+0x84f7bc> │ │ │ │ + ldr r0, [pc, #92] @ 86177c <__cxa_atexit@plt+0x84f7cc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #88] @ 861770 <__cxa_atexit@plt+0x84f7c0> │ │ │ │ + ldr lr, [pc, #88] @ 861780 <__cxa_atexit@plt+0x84f7d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #84] @ 861774 <__cxa_atexit@plt+0x84f7c4> │ │ │ │ + ldr sl, [pc, #84] @ 861784 <__cxa_atexit@plt+0x84f7d4> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ str sl, [r5, #8]! │ │ │ │ - ldr r7, [pc, #44] @ 861778 <__cxa_atexit@plt+0x84f7c8> │ │ │ │ + ldr r7, [pc, #44] @ 861788 <__cxa_atexit@plt+0x84f7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #32] @ 86177c <__cxa_atexit@plt+0x84f7cc> │ │ │ │ + ldr r3, [pc, #32] @ 86178c <__cxa_atexit@plt+0x84f7dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq lr, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq lr, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq pc, #176, 16 @ 0xb00000 │ │ │ │ + teqeq pc, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 8616e8 <__cxa_atexit@plt+0x84f738> │ │ │ │ - teqeq pc, #152, 16 @ 0x980000 │ │ │ │ + b 8616f8 <__cxa_atexit@plt+0x84f748> │ │ │ │ + teqeq pc, #136, 16 @ 0x880000 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8617c8 <__cxa_atexit@plt+0x84f818> │ │ │ │ - ldr r7, [pc, #40] @ 8617e0 <__cxa_atexit@plt+0x84f830> │ │ │ │ + bne 8617d8 <__cxa_atexit@plt+0x84f828> │ │ │ │ + ldr r7, [pc, #40] @ 8617f0 <__cxa_atexit@plt+0x84f840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ add r7, r7, #1536 @ 0x600 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 8617e4 <__cxa_atexit@plt+0x84f834> │ │ │ │ - cmpeq lr, #144, 10 @ 0x24000000 │ │ │ │ - ldr r0, [pc, #20] @ 861800 <__cxa_atexit@plt+0x84f850> │ │ │ │ + b 8617f4 <__cxa_atexit@plt+0x84f844> │ │ │ │ + cmpeq lr, #128, 10 @ 0x20000000 │ │ │ │ + ldr r0, [pc, #20] @ 861810 <__cxa_atexit@plt+0x84f860> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #44, 16 @ 0x2c0000 │ │ │ │ + teqeq pc, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86196c <__cxa_atexit@plt+0x84f9bc> │ │ │ │ + bhi 86197c <__cxa_atexit@plt+0x84f9cc> │ │ │ │ ldmib r5, {r3, r8, sl} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ @@ -2178611,595 +2178615,595 @@ │ │ │ │ sub r0, r6, #123 @ 0x7b │ │ │ │ str r0, [r6, #-84] @ 0xffffffac │ │ │ │ str r0, [r6, #-104] @ 0xffffff98 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ str fp, [r6, #-68] @ 0xffffffbc │ │ │ │ str lr, [r6, #-4] │ │ │ │ str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #228] @ 861978 <__cxa_atexit@plt+0x84f9c8> │ │ │ │ + ldr r0, [pc, #228] @ 861988 <__cxa_atexit@plt+0x84f9d8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r6, #-132] @ 0xffffff7c │ │ │ │ str r1, [r6, #-128] @ 0xffffff80 │ │ │ │ - ldr r1, [pc, #216] @ 86197c <__cxa_atexit@plt+0x84f9cc> │ │ │ │ + ldr r1, [pc, #216] @ 86198c <__cxa_atexit@plt+0x84f9dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-124] @ 0xffffff84 │ │ │ │ str lr, [r6, #-120] @ 0xffffff88 │ │ │ │ str fp, [r6, #-116] @ 0xffffff8c │ │ │ │ - ldr r4, [pc, #200] @ 861980 <__cxa_atexit@plt+0x84f9d0> │ │ │ │ + ldr r4, [pc, #200] @ 861990 <__cxa_atexit@plt+0x84f9e0> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #196] @ 861984 <__cxa_atexit@plt+0x84f9d4> │ │ │ │ + ldr r3, [pc, #196] @ 861994 <__cxa_atexit@plt+0x84f9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-152] @ 0xffffff68 │ │ │ │ str ip, [r6, #-148] @ 0xffffff6c │ │ │ │ str sl, [r6, #-144] @ 0xffffff70 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-140]! @ 0xffffff74 │ │ │ │ - ldr r2, [pc, #172] @ 861988 <__cxa_atexit@plt+0x84f9d8> │ │ │ │ + ldr r2, [pc, #172] @ 861998 <__cxa_atexit@plt+0x84f9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-96]! @ 0xffffffa0 │ │ │ │ - ldr r4, [pc, #156] @ 86198c <__cxa_atexit@plt+0x84f9dc> │ │ │ │ + ldr r4, [pc, #156] @ 86199c <__cxa_atexit@plt+0x84f9ec> │ │ │ │ add r4, pc, r4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-76]! @ 0xffffffb4 │ │ │ │ - ldr r2, [pc, #140] @ 861990 <__cxa_atexit@plt+0x84f9e0> │ │ │ │ + ldr r2, [pc, #140] @ 8619a0 <__cxa_atexit@plt+0x84f9f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-112]! @ 0xffffff90 │ │ │ │ - ldr r4, [pc, #124] @ 861994 <__cxa_atexit@plt+0x84f9e4> │ │ │ │ + ldr r4, [pc, #124] @ 8619a4 <__cxa_atexit@plt+0x84f9f4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r9, [r6, #-8] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ mov r2, r6 │ │ │ │ str r4, [r2, #-64]! @ 0xffffffc0 │ │ │ │ - ldr r4, [pc, #76] @ 861998 <__cxa_atexit@plt+0x84f9e8> │ │ │ │ + ldr r4, [pc, #76] @ 8619a8 <__cxa_atexit@plt+0x84f9f8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #28]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #60] @ 86199c <__cxa_atexit@plt+0x84f9ec> │ │ │ │ + ldr r8, [pc, #60] @ 8619ac <__cxa_atexit@plt+0x84f9fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ + b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ mov r3, #156 @ 0x9c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ @ instruction: 0xffffe4e8 │ │ │ │ @ instruction: 0xffffe6b0 │ │ │ │ @ instruction: 0xffffe0c0 │ │ │ │ @ instruction: 0xffffe76c │ │ │ │ @ instruction: 0xffffe5c4 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xffffec18 │ │ │ │ - cmpeq lr, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq lr, #16, 10 @ 0x4000000 │ │ │ │ - teqeq pc, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq lr, #8, 6 @ 0x20000000 │ │ │ │ + cmpeq lr, #0, 10 │ │ │ │ + teqeq pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861a4c <__cxa_atexit@plt+0x84fa9c> │ │ │ │ + bcc 861a5c <__cxa_atexit@plt+0x84faac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861a44 <__cxa_atexit@plt+0x84fa94> │ │ │ │ - ldr r3, [pc, #132] @ 861a54 <__cxa_atexit@plt+0x84faa4> │ │ │ │ + bhi 861a54 <__cxa_atexit@plt+0x84faa4> │ │ │ │ + ldr r3, [pc, #132] @ 861a64 <__cxa_atexit@plt+0x84fab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr ip, [pc, #96] @ 861a58 <__cxa_atexit@plt+0x84faa8> │ │ │ │ + ldr ip, [pc, #96] @ 861a68 <__cxa_atexit@plt+0x84fab8> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #68] @ 861a5c <__cxa_atexit@plt+0x84faac> │ │ │ │ + ldr r3, [pc, #68] @ 861a6c <__cxa_atexit@plt+0x84fabc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [pc, #52] @ 861a60 <__cxa_atexit@plt+0x84fab0> │ │ │ │ + ldr r2, [pc, #52] @ 861a70 <__cxa_atexit@plt+0x84fac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #193 @ 0xc1 │ │ │ │ add r2, r2, #1536 @ 0x600 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 861a64 <__cxa_atexit@plt+0x84fab4> │ │ │ │ + ldr r8, [pc, #36] @ 861a74 <__cxa_atexit@plt+0x84fac4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq lr, #92, 4 @ 0xc0000005 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - cmpeq lr, #76, 4 @ 0xc0000004 │ │ │ │ - cmpeq lr, #28, 6 @ 0x70000000 │ │ │ │ - cmpeq lr, #48, 8 @ 0x30000000 │ │ │ │ - teqeq pc, #48, 2 │ │ │ │ + cmpeq lr, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq lr, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq lr, #32, 8 @ 0x20000000 │ │ │ │ + teqeq pc, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861ab0 <__cxa_atexit@plt+0x84fb00> │ │ │ │ - ldr r3, [pc, #48] @ 861ab8 <__cxa_atexit@plt+0x84fb08> │ │ │ │ + bcc 861ac0 <__cxa_atexit@plt+0x84fb10> │ │ │ │ + ldr r3, [pc, #48] @ 861ac8 <__cxa_atexit@plt+0x84fb18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #40] @ 861abc <__cxa_atexit@plt+0x84fb0c> │ │ │ │ + ldr r3, [pc, #40] @ 861acc <__cxa_atexit@plt+0x84fb1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #36] @ 861ac0 <__cxa_atexit@plt+0x84fb10> │ │ │ │ + ldr r2, [pc, #36] @ 861ad0 <__cxa_atexit@plt+0x84fb20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #137 @ 0x89 │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #24] @ 861ac4 <__cxa_atexit@plt+0x84fb14> │ │ │ │ + ldr r8, [pc, #24] @ 861ad4 <__cxa_atexit@plt+0x84fb24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dfc <__cxa_atexit@plt+0xba5e4c> │ │ │ │ + b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #184, 2 @ 0x2e │ │ │ │ cmpeq lr, #168, 2 @ 0x2a │ │ │ │ - cmpeq lr, #172, 4 @ 0xc000000a │ │ │ │ - cmpeq lr, #248, 4 @ 0x8000000f │ │ │ │ - teqeq pc, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq lr, #152, 2 @ 0x26 │ │ │ │ + cmpeq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq lr, #232, 4 @ 0x8000000e │ │ │ │ + teqeq pc, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861b74 <__cxa_atexit@plt+0x84fbc4> │ │ │ │ + bcc 861b84 <__cxa_atexit@plt+0x84fbd4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861b6c <__cxa_atexit@plt+0x84fbbc> │ │ │ │ - ldr r3, [pc, #132] @ 861b7c <__cxa_atexit@plt+0x84fbcc> │ │ │ │ + bhi 861b7c <__cxa_atexit@plt+0x84fbcc> │ │ │ │ + ldr r3, [pc, #132] @ 861b8c <__cxa_atexit@plt+0x84fbdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #88] @ 861b80 <__cxa_atexit@plt+0x84fbd0> │ │ │ │ + ldr sl, [pc, #88] @ 861b90 <__cxa_atexit@plt+0x84fbe0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 861b84 <__cxa_atexit@plt+0x84fbd4> │ │ │ │ + ldr ip, [pc, #84] @ 861b94 <__cxa_atexit@plt+0x84fbe4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 861b88 <__cxa_atexit@plt+0x84fbd8> │ │ │ │ + ldr r7, [pc, #32] @ 861b98 <__cxa_atexit@plt+0x84fbe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 2 │ │ │ │ + cmpeq lr, #52, 2 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmpeq lr, #232 @ 0xe8 │ │ │ │ - teqeq pc, #252 @ 0xfc │ │ │ │ + cmpeq lr, #216 @ 0xd8 │ │ │ │ + teqeq pc, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861bd0 <__cxa_atexit@plt+0x84fc20> │ │ │ │ - ldr r3, [pc, #44] @ 861bd8 <__cxa_atexit@plt+0x84fc28> │ │ │ │ + bcc 861be0 <__cxa_atexit@plt+0x84fc30> │ │ │ │ + ldr r3, [pc, #44] @ 861be8 <__cxa_atexit@plt+0x84fc38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #36] @ 861bdc <__cxa_atexit@plt+0x84fc2c> │ │ │ │ + ldr r3, [pc, #36] @ 861bec <__cxa_atexit@plt+0x84fc3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ 861be0 <__cxa_atexit@plt+0x84fc30> │ │ │ │ + ldr r2, [pc, #32] @ 861bf0 <__cxa_atexit@plt+0x84fc40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - ldr r8, [pc, #24] @ 861be4 <__cxa_atexit@plt+0x84fc34> │ │ │ │ + ldr r8, [pc, #24] @ 861bf4 <__cxa_atexit@plt+0x84fc44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ + b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #148 @ 0x94 │ │ │ │ cmpeq lr, #132 @ 0x84 │ │ │ │ - cmpeq lr, #8, 26 @ 0x200 │ │ │ │ - cmpeq lr, #216, 2 @ 0x36 │ │ │ │ - teqeq pc, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq lr, #116 @ 0x74 │ │ │ │ + cmpeq lr, #248, 24 @ 0xf800 │ │ │ │ + cmpeq lr, #200, 2 @ 0x32 │ │ │ │ + teqeq pc, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861c70 <__cxa_atexit@plt+0x84fcc0> │ │ │ │ + bhi 861c80 <__cxa_atexit@plt+0x84fcd0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr sl, [pc, #84] @ 861c80 <__cxa_atexit@plt+0x84fcd0> │ │ │ │ + ldr sl, [pc, #84] @ 861c90 <__cxa_atexit@plt+0x84fce0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #80] @ 861c84 <__cxa_atexit@plt+0x84fcd4> │ │ │ │ + ldr ip, [pc, #80] @ 861c94 <__cxa_atexit@plt+0x84fce4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r8, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #28] @ 861c88 <__cxa_atexit@plt+0x84fcd8> │ │ │ │ + ldr r7, [pc, #28] @ 861c98 <__cxa_atexit@plt+0x84fce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmpeq lr, #228, 30 @ 0x390 │ │ │ │ - teqeq pc, #208, 6 @ 0x40000003 │ │ │ │ + cmpeq lr, #212, 30 @ 0x350 │ │ │ │ + teqeq pc, #192, 6 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861d18 <__cxa_atexit@plt+0x84fd68> │ │ │ │ + bcc 861d28 <__cxa_atexit@plt+0x84fd78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861d10 <__cxa_atexit@plt+0x84fd60> │ │ │ │ - ldr lr, [pc, #100] @ 861d20 <__cxa_atexit@plt+0x84fd70> │ │ │ │ + bhi 861d20 <__cxa_atexit@plt+0x84fd70> │ │ │ │ + ldr lr, [pc, #100] @ 861d30 <__cxa_atexit@plt+0x84fd80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 861d24 <__cxa_atexit@plt+0x84fd74> │ │ │ │ + ldr r2, [pc, #96] @ 861d34 <__cxa_atexit@plt+0x84fd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r3, r8, r9, sl} │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ stmda r6, {r0, r3, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #56] @ 861d28 <__cxa_atexit@plt+0x84fd78> │ │ │ │ + ldr r3, [pc, #56] @ 861d38 <__cxa_atexit@plt+0x84fd88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #48] @ 861d2c <__cxa_atexit@plt+0x84fd7c> │ │ │ │ + ldr r3, [pc, #48] @ 861d3c <__cxa_atexit@plt+0x84fd8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #27 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - ldr r8, [pc, #36] @ 861d30 <__cxa_atexit@plt+0x84fd80> │ │ │ │ + ldr r8, [pc, #36] @ 861d40 <__cxa_atexit@plt+0x84fd90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7ebc <__cxa_atexit@plt+0xba5f0c> │ │ │ │ + b bb7ecc <__cxa_atexit@plt+0xba5f1c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq lr, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq lr, #116, 30 @ 0x1d0 │ │ │ │ - cmpeq lr, #48, 14 @ 0xc00000 │ │ │ │ - cmpeq lr, #164, 14 @ 0x2900000 │ │ │ │ - teqeq pc, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq lr, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq lr, #100, 30 @ 0x190 │ │ │ │ + cmpeq lr, #32, 14 @ 0x800000 │ │ │ │ + cmpeq lr, #148, 14 @ 0x2500000 │ │ │ │ + teqeq pc, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861dc8 <__cxa_atexit@plt+0x84fe18> │ │ │ │ + bcc 861dd8 <__cxa_atexit@plt+0x84fe28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861dc0 <__cxa_atexit@plt+0x84fe10> │ │ │ │ - ldr r3, [pc, #108] @ 861dd0 <__cxa_atexit@plt+0x84fe20> │ │ │ │ + bhi 861dd0 <__cxa_atexit@plt+0x84fe20> │ │ │ │ + ldr r3, [pc, #108] @ 861de0 <__cxa_atexit@plt+0x84fe30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r9, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #64] @ 861dd4 <__cxa_atexit@plt+0x84fe24> │ │ │ │ + ldr r7, [pc, #64] @ 861de4 <__cxa_atexit@plt+0x84fe34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r8, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #28] @ 861dd8 <__cxa_atexit@plt+0x84fe28> │ │ │ │ + ldr r7, [pc, #28] @ 861de8 <__cxa_atexit@plt+0x84fe38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #216, 28 @ 0xd80 │ │ │ │ + cmpeq lr, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq lr, #92 @ 0x5c │ │ │ │ - teqeq pc, #128, 28 @ 0x800 │ │ │ │ + cmpeq lr, #76 @ 0x4c │ │ │ │ + teqeq pc, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861e18 <__cxa_atexit@plt+0x84fe68> │ │ │ │ - ldr r8, [pc, #36] @ 861e20 <__cxa_atexit@plt+0x84fe70> │ │ │ │ + bcc 861e28 <__cxa_atexit@plt+0x84fe78> │ │ │ │ + ldr r8, [pc, #36] @ 861e30 <__cxa_atexit@plt+0x84fe80> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 861e24 <__cxa_atexit@plt+0x84fe74> │ │ │ │ + ldr r3, [pc, #32] @ 861e34 <__cxa_atexit@plt+0x84fe84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 861e28 <__cxa_atexit@plt+0x84fe78> │ │ │ │ + ldr r7, [pc, #20] @ 861e38 <__cxa_atexit@plt+0x84fe88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #-1677721599 @ 0x9c000001 │ │ │ │ - cmpeq lr, #56, 28 @ 0x380 │ │ │ │ - cmpeq lr, #104, 28 @ 0x680 │ │ │ │ - teqeq pc, #60, 28 @ 0x3c0 │ │ │ │ + tsteq sl, #1543503873 @ 0x5c000001 │ │ │ │ + cmpeq lr, #40, 28 @ 0x280 │ │ │ │ + cmpeq lr, #88, 28 @ 0x580 │ │ │ │ + teqeq pc, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861e88 <__cxa_atexit@plt+0x84fed8> │ │ │ │ + bcc 861e98 <__cxa_atexit@plt+0x84fee8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861e80 <__cxa_atexit@plt+0x84fed0> │ │ │ │ - ldr r3, [pc, #52] @ 861e90 <__cxa_atexit@plt+0x84fee0> │ │ │ │ + bhi 861e90 <__cxa_atexit@plt+0x84fee0> │ │ │ │ + ldr r3, [pc, #52] @ 861ea0 <__cxa_atexit@plt+0x84fef0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 861e94 <__cxa_atexit@plt+0x84fee4> │ │ │ │ + ldr r2, [pc, #48] @ 861ea4 <__cxa_atexit@plt+0x84fef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 861e98 <__cxa_atexit@plt+0x84fee8> │ │ │ │ + ldr r7, [pc, #28] @ 861ea8 <__cxa_atexit@plt+0x84fef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq lr, #216, 26 @ 0x3600 │ │ │ │ - cmpeq lr, #188, 30 @ 0x2f0 │ │ │ │ - teqeq pc, #220, 26 @ 0x3700 │ │ │ │ + cmpeq lr, #200, 26 @ 0x3200 │ │ │ │ + cmpeq lr, #172, 30 @ 0x2b0 │ │ │ │ + teqeq pc, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861ef8 <__cxa_atexit@plt+0x84ff48> │ │ │ │ + bcc 861f08 <__cxa_atexit@plt+0x84ff58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861ef0 <__cxa_atexit@plt+0x84ff40> │ │ │ │ - ldr r3, [pc, #52] @ 861f00 <__cxa_atexit@plt+0x84ff50> │ │ │ │ + bhi 861f00 <__cxa_atexit@plt+0x84ff50> │ │ │ │ + ldr r3, [pc, #52] @ 861f10 <__cxa_atexit@plt+0x84ff60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 861f04 <__cxa_atexit@plt+0x84ff54> │ │ │ │ + ldr r2, [pc, #48] @ 861f14 <__cxa_atexit@plt+0x84ff64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 861f08 <__cxa_atexit@plt+0x84ff58> │ │ │ │ + ldr r7, [pc, #28] @ 861f18 <__cxa_atexit@plt+0x84ff68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq lr, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq lr, #184, 6 @ 0xe0000002 │ │ │ │ - teqeq pc, #116, 2 │ │ │ │ + cmpeq lr, #88, 26 @ 0x1600 │ │ │ │ + cmpeq lr, #168, 6 @ 0xa0000002 │ │ │ │ + teqeq pc, #100, 2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 861fb8 <__cxa_atexit@plt+0x850008> │ │ │ │ + bcc 861fc8 <__cxa_atexit@plt+0x850018> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 861fb0 <__cxa_atexit@plt+0x850000> │ │ │ │ - ldr r3, [pc, #132] @ 861fc0 <__cxa_atexit@plt+0x850010> │ │ │ │ + bhi 861fc0 <__cxa_atexit@plt+0x850010> │ │ │ │ + ldr r3, [pc, #132] @ 861fd0 <__cxa_atexit@plt+0x850020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #88] @ 861fc4 <__cxa_atexit@plt+0x850014> │ │ │ │ + ldr sl, [pc, #88] @ 861fd4 <__cxa_atexit@plt+0x850024> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 861fc8 <__cxa_atexit@plt+0x850018> │ │ │ │ + ldr ip, [pc, #84] @ 861fd8 <__cxa_atexit@plt+0x850028> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 861fcc <__cxa_atexit@plt+0x85001c> │ │ │ │ + ldr r7, [pc, #32] @ 861fdc <__cxa_atexit@plt+0x85002c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #0, 26 │ │ │ │ + cmpeq lr, #240, 24 @ 0xf000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - cmpeq lr, #164, 24 @ 0xa400 │ │ │ │ - teqeq pc, #192 @ 0xc0 │ │ │ │ + cmpeq lr, #148, 24 @ 0x9400 │ │ │ │ + teqeq pc, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862064 <__cxa_atexit@plt+0x8500b4> │ │ │ │ + bcc 862074 <__cxa_atexit@plt+0x8500c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86205c <__cxa_atexit@plt+0x8500ac> │ │ │ │ - ldr r3, [pc, #108] @ 86206c <__cxa_atexit@plt+0x8500bc> │ │ │ │ + bhi 86206c <__cxa_atexit@plt+0x8500bc> │ │ │ │ + ldr r3, [pc, #108] @ 86207c <__cxa_atexit@plt+0x8500cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add ip, r7, #28 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r8, [r7, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #64] @ 862070 <__cxa_atexit@plt+0x8500c0> │ │ │ │ + ldr r7, [pc, #64] @ 862080 <__cxa_atexit@plt+0x8500d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r9, sl, ip} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 862074 <__cxa_atexit@plt+0x8500c4> │ │ │ │ + ldr r7, [pc, #28] @ 862084 <__cxa_atexit@plt+0x8500d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq lr, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq lr, #172, 8 @ 0xac000000 │ │ │ │ - teqeq pc, #216, 22 @ 0x36000 │ │ │ │ + cmpeq lr, #156, 8 @ 0x9c000000 │ │ │ │ + teqeq pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8620b0 <__cxa_atexit@plt+0x850100> │ │ │ │ - ldr r3, [pc, #32] @ 8620b8 <__cxa_atexit@plt+0x850108> │ │ │ │ + bcc 8620c0 <__cxa_atexit@plt+0x850110> │ │ │ │ + ldr r3, [pc, #32] @ 8620c8 <__cxa_atexit@plt+0x850118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8620bc <__cxa_atexit@plt+0x85010c> │ │ │ │ + ldr r7, [pc, #16] @ 8620cc <__cxa_atexit@plt+0x85011c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #164, 22 @ 0x29000 │ │ │ │ - cmpeq lr, #72, 8 @ 0x48000000 │ │ │ │ - teqeq pc, #224, 30 @ 0x380 │ │ │ │ + cmpeq lr, #148, 22 @ 0x25000 │ │ │ │ + cmpeq lr, #56, 8 @ 0x38000000 │ │ │ │ + teqeq pc, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86216c <__cxa_atexit@plt+0x8501bc> │ │ │ │ + bcc 86217c <__cxa_atexit@plt+0x8501cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862164 <__cxa_atexit@plt+0x8501b4> │ │ │ │ - ldr r3, [pc, #132] @ 862174 <__cxa_atexit@plt+0x8501c4> │ │ │ │ + bhi 862174 <__cxa_atexit@plt+0x8501c4> │ │ │ │ + ldr r3, [pc, #132] @ 862184 <__cxa_atexit@plt+0x8501d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [r7, #44] @ 0x2c │ │ │ │ str r7, [r6] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 862178 <__cxa_atexit@plt+0x8501c8> │ │ │ │ + ldr r0, [pc, #80] @ 862188 <__cxa_atexit@plt+0x8501d8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #76] @ 86217c <__cxa_atexit@plt+0x8501cc> │ │ │ │ + ldr r7, [pc, #76] @ 86218c <__cxa_atexit@plt+0x8501dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 862180 <__cxa_atexit@plt+0x8501d0> │ │ │ │ + ldr r7, [pc, #32] @ 862190 <__cxa_atexit@plt+0x8501e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #76, 22 @ 0x13000 │ │ │ │ + cmpeq lr, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq lr, #240, 20 @ 0xf0000 │ │ │ │ - teqeq pc, #56, 30 @ 0xe0 │ │ │ │ + cmpeq lr, #224, 20 @ 0xe0000 │ │ │ │ + teqeq pc, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #116 @ 0x74 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86233c <__cxa_atexit@plt+0x85038c> │ │ │ │ + bcc 86234c <__cxa_atexit@plt+0x85039c> │ │ │ │ add lr, sp, #68 @ 0x44 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2179238,15 +2179242,15 @@ │ │ │ │ ldr fp, [r7, #67] @ 0x43 │ │ │ │ ldr r9, [r7, #71] @ 0x47 │ │ │ │ ldr sl, [r7, #75] @ 0x4b │ │ │ │ ldr r2, [r7, #79] @ 0x4f │ │ │ │ add lr, r7, #83 @ 0x53 │ │ │ │ ldm lr, {r0, r1, r3, lr} │ │ │ │ mov r7, r8 │ │ │ │ - ldr r8, [pc, #228] @ 862344 <__cxa_atexit@plt+0x850394> │ │ │ │ + ldr r8, [pc, #228] @ 862354 <__cxa_atexit@plt+0x8503a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-116]! @ 0xffffff8c │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ str ip, [r5, #104] @ 0x68 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ str lr, [r5, #112] @ 0x70 │ │ │ │ str r9, [r5, #68] @ 0x44 │ │ │ │ @@ -2179287,32 +2179291,32 @@ │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86232c <__cxa_atexit@plt+0x85037c> │ │ │ │ + beq 86233c <__cxa_atexit@plt+0x85038c> │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 862354 <__cxa_atexit@plt+0x8503a4> │ │ │ │ + b 862364 <__cxa_atexit@plt+0x8503b4> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - teqeq pc, #120, 26 @ 0x1e00 │ │ │ │ - tsteq sl, #44, 28 @ 0x2c0 │ │ │ │ + teqeq pc, #104, 26 @ 0x1a00 │ │ │ │ + tsteq sl, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #244 @ 0xf4 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86255c <__cxa_atexit@plt+0x8505ac> │ │ │ │ + bhi 86256c <__cxa_atexit@plt+0x8505bc> │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sl, r5, #68 @ 0x44 │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ @@ -2179330,15 +2179334,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r4, [sp, #24] │ │ │ │ sub lr, r6, #26 │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ - ldr lr, [pc, #408] @ 862568 <__cxa_atexit@plt+0x8505b8> │ │ │ │ + ldr lr, [pc, #408] @ 862578 <__cxa_atexit@plt+0x8505c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #-16] │ │ │ │ sub r0, r6, #38 @ 0x26 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r0, r6, #62 @ 0x3e │ │ │ │ @@ -2179366,15 +2179370,15 @@ │ │ │ │ str sl, [r6, #-120] @ 0xffffff88 │ │ │ │ str r0, [r6, #-116] @ 0xffffff8c │ │ │ │ str lr, [r6, #-148] @ 0xffffff6c │ │ │ │ sub r0, r6, #170 @ 0xaa │ │ │ │ str r0, [r6, #-152] @ 0xffffff68 │ │ │ │ str ip, [r6, #-156] @ 0xffffff64 │ │ │ │ str lr, [r6, #-160] @ 0xffffff60 │ │ │ │ - ldr r0, [pc, #268] @ 86256c <__cxa_atexit@plt+0x8505bc> │ │ │ │ + ldr r0, [pc, #268] @ 86257c <__cxa_atexit@plt+0x8505cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r6, #-164] @ 0xffffff5c │ │ │ │ str lr, [r6, #-172] @ 0xffffff54 │ │ │ │ str fp, [r6, #-188] @ 0xffffff44 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-216] @ 0xffffff28 │ │ │ │ @@ -2179382,88 +2179386,88 @@ │ │ │ │ str r4, [r6, #-212] @ 0xffffff2c │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-208] @ 0xffffff30 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-232] @ 0xffffff18 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-228] @ 0xffffff1c │ │ │ │ - ldr r4, [pc, #208] @ 862570 <__cxa_atexit@plt+0x8505c0> │ │ │ │ + ldr r4, [pc, #208] @ 862580 <__cxa_atexit@plt+0x8505d0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-52]! @ 0xffffffcc │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #192] @ 862574 <__cxa_atexit@plt+0x8505c4> │ │ │ │ + ldr r3, [pc, #192] @ 862584 <__cxa_atexit@plt+0x8505d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-76]! @ 0xffffffb4 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r2, r6 │ │ │ │ - ldr r1, [pc, #172] @ 862578 <__cxa_atexit@plt+0x8505c8> │ │ │ │ + ldr r1, [pc, #172] @ 862588 <__cxa_atexit@plt+0x8505d8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-204]! @ 0xffffff34 │ │ │ │ - ldr r1, [pc, #164] @ 86257c <__cxa_atexit@plt+0x8505cc> │ │ │ │ + ldr r1, [pc, #164] @ 86258c <__cxa_atexit@plt+0x8505dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r2, r6 │ │ │ │ str r4, [r2, #-100]! @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #144] @ 862580 <__cxa_atexit@plt+0x8505d0> │ │ │ │ + ldr r4, [pc, #144] @ 862590 <__cxa_atexit@plt+0x8505e0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r2, [r6, #-84] @ 0xffffffac │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-184]! @ 0xffffff48 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r0, [pc, #124] @ 862584 <__cxa_atexit@plt+0x8505d4> │ │ │ │ + ldr r0, [pc, #124] @ 862594 <__cxa_atexit@plt+0x8505e4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-224]! @ 0xffffff20 │ │ │ │ - ldr r0, [pc, #116] @ 862588 <__cxa_atexit@plt+0x8505d8> │ │ │ │ + ldr r0, [pc, #116] @ 862598 <__cxa_atexit@plt+0x8505e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ str r2, [r6, #-168] @ 0xffffff58 │ │ │ │ str r3, [r6, #-176] @ 0xffffff50 │ │ │ │ str r7, [r6, #-192] @ 0xffffff40 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-196] @ 0xffffff3c │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-4]! │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-240]! @ 0xffffff10 │ │ │ │ str r7, [r5, #112] @ 0x70 │ │ │ │ str r0, [r5] │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #60] @ 86258c <__cxa_atexit@plt+0x8505dc> │ │ │ │ + ldr r7, [pc, #60] @ 86259c <__cxa_atexit@plt+0x8505ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #244 @ 0xf4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq lr, #228, 16 @ 0xe40000 │ │ │ │ - cmpeq lr, #80, 16 @ 0x500000 │ │ │ │ - cmpeq lr, #240, 28 @ 0xf00 │ │ │ │ - cmpeq lr, #48, 28 @ 0x300 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq lr, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq lr, #64, 16 @ 0x400000 │ │ │ │ + cmpeq lr, #224, 28 @ 0xe00 │ │ │ │ + cmpeq lr, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xffffc8d0 │ │ │ │ @ instruction: 0xffffca0c │ │ │ │ @ instruction: 0xffffc6b8 │ │ │ │ @ instruction: 0xffffc7b0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq lr, #228, 2 @ 0x39 │ │ │ │ - teqeq pc, #32, 22 @ 0x8000 │ │ │ │ - tsteq sl, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq lr, #212, 2 @ 0x35 │ │ │ │ + teqeq pc, #16, 22 @ 0x4000 │ │ │ │ + tsteq sl, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 8626c4 <__cxa_atexit@plt+0x850714> │ │ │ │ + bne 8626d4 <__cxa_atexit@plt+0x850724> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 8626d8 <__cxa_atexit@plt+0x850728> │ │ │ │ + bhi 8626e8 <__cxa_atexit@plt+0x850738> │ │ │ │ ldmib r5, {r2, ip} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ @@ -2179485,15 +2179489,15 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r1, [sp, #12] │ │ │ │ str ip, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ - ldr r1, [pc, #172] @ 8626e8 <__cxa_atexit@plt+0x850738> │ │ │ │ + ldr r1, [pc, #172] @ 8626f8 <__cxa_atexit@plt+0x850748> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-84] @ 0xffffffac │ │ │ │ str lr, [r6, #-80] @ 0xffffffb0 │ │ │ │ str fp, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r0, r2, r9, sl} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -2179510,650 +2179514,650 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r6, #-12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #76] @ 8626ec <__cxa_atexit@plt+0x85073c> │ │ │ │ + ldr r2, [pc, #76] @ 8626fc <__cxa_atexit@plt+0x85074c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [pc, #68] @ 8626f0 <__cxa_atexit@plt+0x850740> │ │ │ │ + ldr r2, [pc, #68] @ 862700 <__cxa_atexit@plt+0x850750> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #104]! @ 0x68 │ │ │ │ sub r2, r6, #83 @ 0x53 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r2, [pc, #24] @ 8626e4 <__cxa_atexit@plt+0x850734> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r2, [pc, #24] @ 8626f4 <__cxa_atexit@plt+0x850744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #108]! @ 0x6c │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq lr, #116, 10 @ 0x1d000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq lr, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xffffd154 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - cmpeq lr, #184, 10 @ 0x2e000000 │ │ │ │ - teqeq pc, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq lr, #168, 10 @ 0x2a000000 │ │ │ │ + teqeq pc, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86272c <__cxa_atexit@plt+0x85077c> │ │ │ │ - ldr r3, [pc, #32] @ 862734 <__cxa_atexit@plt+0x850784> │ │ │ │ + bcc 86273c <__cxa_atexit@plt+0x85078c> │ │ │ │ + ldr r3, [pc, #32] @ 862744 <__cxa_atexit@plt+0x850794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 862738 <__cxa_atexit@plt+0x850788> │ │ │ │ + ldr r7, [pc, #16] @ 862748 <__cxa_atexit@plt+0x850798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #40, 10 @ 0xa000000 │ │ │ │ - cmpeq lr, #220, 12 @ 0xdc00000 │ │ │ │ - teqeq pc, #4, 2 │ │ │ │ + cmpeq lr, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq lr, #204, 12 @ 0xcc00000 │ │ │ │ + teqeq pc, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862774 <__cxa_atexit@plt+0x8507c4> │ │ │ │ - ldr r3, [pc, #32] @ 86277c <__cxa_atexit@plt+0x8507cc> │ │ │ │ + bcc 862784 <__cxa_atexit@plt+0x8507d4> │ │ │ │ + ldr r3, [pc, #32] @ 86278c <__cxa_atexit@plt+0x8507dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 862780 <__cxa_atexit@plt+0x8507d0> │ │ │ │ + ldr r7, [pc, #16] @ 862790 <__cxa_atexit@plt+0x8507e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #224, 8 @ 0xe0000000 │ │ │ │ - cmpeq lr, #228, 14 @ 0x3900000 │ │ │ │ - teqeq pc, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq lr, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq lr, #212, 14 @ 0x3500000 │ │ │ │ + teqeq pc, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8627b8 <__cxa_atexit@plt+0x850808> │ │ │ │ - ldr r3, [pc, #28] @ 8627c0 <__cxa_atexit@plt+0x850810> │ │ │ │ + bcc 8627c8 <__cxa_atexit@plt+0x850818> │ │ │ │ + ldr r3, [pc, #28] @ 8627d0 <__cxa_atexit@plt+0x850820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 8627c4 <__cxa_atexit@plt+0x850814> │ │ │ │ + ldr r8, [pc, #16] @ 8627d4 <__cxa_atexit@plt+0x850824> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #152, 8 @ 0x98000000 │ │ │ │ - cmpeq lr, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq lr, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq lr, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq pc, #196, 6 @ 0x10000003 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq pc, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862868 <__cxa_atexit@plt+0x8508b8> │ │ │ │ + bcc 862878 <__cxa_atexit@plt+0x8508c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862860 <__cxa_atexit@plt+0x8508b0> │ │ │ │ - ldr r3, [pc, #96] @ 862870 <__cxa_atexit@plt+0x8508c0> │ │ │ │ + bhi 862870 <__cxa_atexit@plt+0x8508c0> │ │ │ │ + ldr r3, [pc, #96] @ 862880 <__cxa_atexit@plt+0x8508d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 862874 <__cxa_atexit@plt+0x8508c4> │ │ │ │ + ldr r2, [pc, #92] @ 862884 <__cxa_atexit@plt+0x8508d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 862878 <__cxa_atexit@plt+0x8508c8> │ │ │ │ + ldr r1, [pc, #88] @ 862888 <__cxa_atexit@plt+0x8508d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #169 @ 0xa9 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #72] @ 86287c <__cxa_atexit@plt+0x8508cc> │ │ │ │ + ldr r2, [pc, #72] @ 86288c <__cxa_atexit@plt+0x8508dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r7, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 862880 <__cxa_atexit@plt+0x8508d0> │ │ │ │ + ldr r7, [pc, #44] @ 862890 <__cxa_atexit@plt+0x8508e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 862884 <__cxa_atexit@plt+0x8508d4> │ │ │ │ + ldr r9, [pc, #40] @ 862894 <__cxa_atexit@plt+0x8508e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq lr, #40, 10 @ 0xa000000 │ │ │ │ - cmpeq lr, #8, 8 @ 0x8000000 │ │ │ │ - cmpeq lr, #64, 10 @ 0x10000000 │ │ │ │ - cmpeq lr, #192, 10 @ 0x30000000 │ │ │ │ - teqeq pc, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq lr, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq lr, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq lr, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq lr, #176, 10 @ 0x2c000000 │ │ │ │ + teqeq pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8628e8 <__cxa_atexit@plt+0x850938> │ │ │ │ + bcc 8628f8 <__cxa_atexit@plt+0x850948> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8628e0 <__cxa_atexit@plt+0x850930> │ │ │ │ - ldr r3, [pc, #56] @ 8628f0 <__cxa_atexit@plt+0x850940> │ │ │ │ + bhi 8628f0 <__cxa_atexit@plt+0x850940> │ │ │ │ + ldr r3, [pc, #56] @ 862900 <__cxa_atexit@plt+0x850950> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8628f4 <__cxa_atexit@plt+0x850944> │ │ │ │ + ldr r2, [pc, #52] @ 862904 <__cxa_atexit@plt+0x850954> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8628f8 <__cxa_atexit@plt+0x850948> │ │ │ │ + ldr r7, [pc, #28] @ 862908 <__cxa_atexit@plt+0x850958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq lr, #124, 6 @ 0xf0000001 │ │ │ │ - cmpeq lr, #68, 10 @ 0x11000000 │ │ │ │ - teqeq pc, #204, 4 @ 0xc000000c │ │ │ │ + cmpeq lr, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq lr, #52, 10 @ 0xd000000 │ │ │ │ + teqeq pc, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862968 <__cxa_atexit@plt+0x8509b8> │ │ │ │ + bcc 862978 <__cxa_atexit@plt+0x8509c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862960 <__cxa_atexit@plt+0x8509b0> │ │ │ │ - ldr r3, [pc, #68] @ 862970 <__cxa_atexit@plt+0x8509c0> │ │ │ │ + bhi 862970 <__cxa_atexit@plt+0x8509c0> │ │ │ │ + ldr r3, [pc, #68] @ 862980 <__cxa_atexit@plt+0x8509d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 862974 <__cxa_atexit@plt+0x8509c4> │ │ │ │ + ldr r3, [pc, #52] @ 862984 <__cxa_atexit@plt+0x8509d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 862978 <__cxa_atexit@plt+0x8509c8> │ │ │ │ + ldr r7, [pc, #36] @ 862988 <__cxa_atexit@plt+0x8509d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86297c <__cxa_atexit@plt+0x8509cc> │ │ │ │ + ldr r8, [pc, #32] @ 86298c <__cxa_atexit@plt+0x8509dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #16, 6 @ 0x40000000 │ │ │ │ + cmpeq lr, #0, 6 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq lr, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq lr, #12, 24 @ 0xc00 │ │ │ │ - teqeq pc, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq lr, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq lr, #252, 22 @ 0x3f000 │ │ │ │ + teqeq pc, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8629ec <__cxa_atexit@plt+0x850a3c> │ │ │ │ + bcc 8629fc <__cxa_atexit@plt+0x850a4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8629e4 <__cxa_atexit@plt+0x850a34> │ │ │ │ - ldr r3, [pc, #68] @ 8629f4 <__cxa_atexit@plt+0x850a44> │ │ │ │ + bhi 8629f4 <__cxa_atexit@plt+0x850a44> │ │ │ │ + ldr r3, [pc, #68] @ 862a04 <__cxa_atexit@plt+0x850a54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 8629f8 <__cxa_atexit@plt+0x850a48> │ │ │ │ + ldr r3, [pc, #52] @ 862a08 <__cxa_atexit@plt+0x850a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 8629fc <__cxa_atexit@plt+0x850a4c> │ │ │ │ + ldr r7, [pc, #36] @ 862a0c <__cxa_atexit@plt+0x850a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 862a00 <__cxa_atexit@plt+0x850a50> │ │ │ │ + ldr r8, [pc, #32] @ 862a10 <__cxa_atexit@plt+0x850a60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq lr, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq lr, #120, 4 @ 0x80000007 │ │ │ │ - cmpeq lr, #116, 10 @ 0x1d000000 │ │ │ │ - teqeq pc, #232, 2 @ 0x3a │ │ │ │ + cmpeq lr, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq lr, #100, 10 @ 0x19000000 │ │ │ │ + teqeq pc, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862a80 <__cxa_atexit@plt+0x850ad0> │ │ │ │ + bcc 862a90 <__cxa_atexit@plt+0x850ae0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862a78 <__cxa_atexit@plt+0x850ac8> │ │ │ │ - ldr r3, [pc, #84] @ 862a88 <__cxa_atexit@plt+0x850ad8> │ │ │ │ + bhi 862a88 <__cxa_atexit@plt+0x850ad8> │ │ │ │ + ldr r3, [pc, #84] @ 862a98 <__cxa_atexit@plt+0x850ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 862a8c <__cxa_atexit@plt+0x850adc> │ │ │ │ + ldr r2, [pc, #80] @ 862a9c <__cxa_atexit@plt+0x850aec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 862a90 <__cxa_atexit@plt+0x850ae0> │ │ │ │ + ldr r1, [pc, #60] @ 862aa0 <__cxa_atexit@plt+0x850af0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 862a94 <__cxa_atexit@plt+0x850ae4> │ │ │ │ + ldr r7, [pc, #32] @ 862aa4 <__cxa_atexit@plt+0x850af4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq lr, #0, 4 │ │ │ │ + cmpeq lr, #240, 2 @ 0x3c │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmpeq lr, #24, 6 @ 0x60000000 │ │ │ │ + cmpeq lr, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862ac4 <__cxa_atexit@plt+0x850b14> │ │ │ │ - ldr r3, [pc, #24] @ 862acc <__cxa_atexit@plt+0x850b1c> │ │ │ │ + bcc 862ad4 <__cxa_atexit@plt+0x850b24> │ │ │ │ + ldr r3, [pc, #24] @ 862adc <__cxa_atexit@plt+0x850b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #136, 2 @ 0x22 │ │ │ │ - teqeq pc, #44, 2 │ │ │ │ + cmpeq lr, #120, 2 │ │ │ │ + teqeq pc, #28, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862b30 <__cxa_atexit@plt+0x850b80> │ │ │ │ - ldr r3, [pc, #72] @ 862b40 <__cxa_atexit@plt+0x850b90> │ │ │ │ + bhi 862b40 <__cxa_atexit@plt+0x850b90> │ │ │ │ + ldr r3, [pc, #72] @ 862b50 <__cxa_atexit@plt+0x850ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 862b44 <__cxa_atexit@plt+0x850b94> │ │ │ │ + ldr r1, [pc, #60] @ 862b54 <__cxa_atexit@plt+0x850ba4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 862b48 <__cxa_atexit@plt+0x850b98> │ │ │ │ + ldr r7, [pc, #28] @ 862b58 <__cxa_atexit@plt+0x850ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq lr, #116, 8 @ 0x74000000 │ │ │ │ - teqeq pc, #136, 24 @ 0x8800 │ │ │ │ + cmpeq lr, #100, 8 @ 0x64000000 │ │ │ │ + teqeq pc, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862b98 <__cxa_atexit@plt+0x850be8> │ │ │ │ - ldr r3, [pc, #52] @ 862ba0 <__cxa_atexit@plt+0x850bf0> │ │ │ │ + bcc 862ba8 <__cxa_atexit@plt+0x850bf8> │ │ │ │ + ldr r3, [pc, #52] @ 862bb0 <__cxa_atexit@plt+0x850c00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 862ba4 <__cxa_atexit@plt+0x850bf4> │ │ │ │ + ldr r7, [pc, #28] @ 862bb4 <__cxa_atexit@plt+0x850c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #145 @ 0x91 │ │ │ │ - ldr r7, [pc, #20] @ 862ba8 <__cxa_atexit@plt+0x850bf8> │ │ │ │ + ldr r7, [pc, #20] @ 862bb8 <__cxa_atexit@plt+0x850c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #208 @ 0xd0 │ │ │ │ - cmpeq lr, #192, 2 @ 0x30 │ │ │ │ - cmpeq lr, #4, 26 @ 0x100 │ │ │ │ - teqeq pc, #96 @ 0x60 │ │ │ │ + cmpeq lr, #192 @ 0xc0 │ │ │ │ + cmpeq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq lr, #244, 24 @ 0xf400 │ │ │ │ + teqeq pc, #80 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862c40 <__cxa_atexit@plt+0x850c90> │ │ │ │ + bcc 862c50 <__cxa_atexit@plt+0x850ca0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862c38 <__cxa_atexit@plt+0x850c88> │ │ │ │ + bhi 862c48 <__cxa_atexit@plt+0x850c98> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #88] @ 862c48 <__cxa_atexit@plt+0x850c98> │ │ │ │ + ldr lr, [pc, #88] @ 862c58 <__cxa_atexit@plt+0x850ca8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 862c4c <__cxa_atexit@plt+0x850c9c> │ │ │ │ + ldr r9, [pc, #84] @ 862c5c <__cxa_atexit@plt+0x850cac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 862c50 <__cxa_atexit@plt+0x850ca0> │ │ │ │ + ldr r2, [pc, #56] @ 862c60 <__cxa_atexit@plt+0x850cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #27 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq lr, #76 @ 0x4c │ │ │ │ - teqeq pc, #88, 22 @ 0x16000 │ │ │ │ + cmpeq lr, #60 @ 0x3c │ │ │ │ + teqeq pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862c90 <__cxa_atexit@plt+0x850ce0> │ │ │ │ - ldr r3, [pc, #36] @ 862c98 <__cxa_atexit@plt+0x850ce8> │ │ │ │ + bcc 862ca0 <__cxa_atexit@plt+0x850cf0> │ │ │ │ + ldr r3, [pc, #36] @ 862ca8 <__cxa_atexit@plt+0x850cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 862c9c <__cxa_atexit@plt+0x850cec> │ │ │ │ + ldr r7, [pc, #16] @ 862cac <__cxa_atexit@plt+0x850cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #200, 30 @ p-variant is OBSOLETE @ 0x320 │ │ │ │ - cmpeq lr, #20, 24 @ 0x1400 │ │ │ │ + cmppeq sp, #184, 30 @ p-variant is OBSOLETE @ 0x2e0 │ │ │ │ + cmpeq lr, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862ccc <__cxa_atexit@plt+0x850d1c> │ │ │ │ - ldr r3, [pc, #24] @ 862cd4 <__cxa_atexit@plt+0x850d24> │ │ │ │ + bcc 862cdc <__cxa_atexit@plt+0x850d2c> │ │ │ │ + ldr r3, [pc, #24] @ 862ce4 <__cxa_atexit@plt+0x850d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ - teqeq pc, #224, 20 @ 0xe0000 │ │ │ │ + cmppeq sp, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ + teqeq pc, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862d5c <__cxa_atexit@plt+0x850dac> │ │ │ │ + bcc 862d6c <__cxa_atexit@plt+0x850dbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862d54 <__cxa_atexit@plt+0x850da4> │ │ │ │ - ldr r3, [pc, #92] @ 862d64 <__cxa_atexit@plt+0x850db4> │ │ │ │ + bhi 862d64 <__cxa_atexit@plt+0x850db4> │ │ │ │ + ldr r3, [pc, #92] @ 862d74 <__cxa_atexit@plt+0x850dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 862d68 <__cxa_atexit@plt+0x850db8> │ │ │ │ + ldr r2, [pc, #88] @ 862d78 <__cxa_atexit@plt+0x850dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 862d6c <__cxa_atexit@plt+0x850dbc> │ │ │ │ + ldr r0, [pc, #64] @ 862d7c <__cxa_atexit@plt+0x850dcc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 862d70 <__cxa_atexit@plt+0x850dc0> │ │ │ │ + ldr r7, [pc, #32] @ 862d80 <__cxa_atexit@plt+0x850dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmppeq sp, #44, 30 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ + cmppeq sp, #28, 30 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmppeq sp, #0, 30 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, #168, 28 @ 0xa80 │ │ │ │ + cmppeq sp, #240, 28 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ + teqeq pc, #152, 28 @ 0x980 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862dd8 <__cxa_atexit@plt+0x850e28> │ │ │ │ - ldr lr, [pc, #72] @ 862de0 <__cxa_atexit@plt+0x850e30> │ │ │ │ + bcc 862de8 <__cxa_atexit@plt+0x850e38> │ │ │ │ + ldr lr, [pc, #72] @ 862df0 <__cxa_atexit@plt+0x850e40> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 862dcc <__cxa_atexit@plt+0x850e1c> │ │ │ │ + beq 862ddc <__cxa_atexit@plt+0x850e2c> │ │ │ │ mov r7, r8 │ │ │ │ - b 862df0 <__cxa_atexit@plt+0x850e40> │ │ │ │ + b 862e00 <__cxa_atexit@plt+0x850e50> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq pc, #60, 28 @ 0x3c0 │ │ │ │ + teqeq pc, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 862e0c <__cxa_atexit@plt+0x850e5c> │ │ │ │ + ldr r0, [pc, #20] @ 862e1c <__cxa_atexit@plt+0x850e6c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #16, 28 @ 0x100 │ │ │ │ + teqeq pc, #0, 28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862e94 <__cxa_atexit@plt+0x850ee4> │ │ │ │ + bhi 862ea4 <__cxa_atexit@plt+0x850ef4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #88] @ 862ea0 <__cxa_atexit@plt+0x850ef0> │ │ │ │ + ldr lr, [pc, #88] @ 862eb0 <__cxa_atexit@plt+0x850f00> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 862ea4 <__cxa_atexit@plt+0x850ef4> │ │ │ │ + ldr r9, [pc, #84] @ 862eb4 <__cxa_atexit@plt+0x850f04> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #48] @ 862ea8 <__cxa_atexit@plt+0x850ef8> │ │ │ │ + ldr r3, [pc, #48] @ 862eb8 <__cxa_atexit@plt+0x850f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmppeq sp, #236, 26 @ p-variant is OBSOLETE @ 0x3b00 │ │ │ │ - teqeq pc, #148, 26 @ 0x2500 │ │ │ │ + cmppeq sp, #220, 26 @ p-variant is OBSOLETE @ 0x3700 │ │ │ │ + teqeq pc, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 862f6c <__cxa_atexit@plt+0x850fbc> │ │ │ │ + bcc 862f7c <__cxa_atexit@plt+0x850fcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 862f64 <__cxa_atexit@plt+0x850fb4> │ │ │ │ - ldr r3, [pc, #152] @ 862f74 <__cxa_atexit@plt+0x850fc4> │ │ │ │ + bhi 862f74 <__cxa_atexit@plt+0x850fc4> │ │ │ │ + ldr r3, [pc, #152] @ 862f84 <__cxa_atexit@plt+0x850fd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr sl, [r7, #28] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - ldr r3, [pc, #116] @ 862f78 <__cxa_atexit@plt+0x850fc8> │ │ │ │ + ldr r3, [pc, #116] @ 862f88 <__cxa_atexit@plt+0x850fd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-52]! @ 0xffffffcc │ │ │ │ - ldr r3, [pc, #108] @ 862f7c <__cxa_atexit@plt+0x850fcc> │ │ │ │ + ldr r3, [pc, #108] @ 862f8c <__cxa_atexit@plt+0x850fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #32] │ │ │ │ - ldr r0, [pc, #84] @ 862f80 <__cxa_atexit@plt+0x850fd0> │ │ │ │ + ldr r0, [pc, #84] @ 862f90 <__cxa_atexit@plt+0x850fe0> │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r5, #28] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str lr, [r5, #16] │ │ │ │ - ldr r3, [pc, #64] @ 862f84 <__cxa_atexit@plt+0x850fd4> │ │ │ │ + ldr r3, [pc, #64] @ 862f94 <__cxa_atexit@plt+0x850fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 862f88 <__cxa_atexit@plt+0x850fd8> │ │ │ │ + ldr r8, [pc, #40] @ 862f98 <__cxa_atexit@plt+0x850fe8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #96, 26 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ - cmppeq sp, #96, 26 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ + cmppeq sp, #80, 26 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ + cmppeq sp, #80, 26 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - cmppeq sp, #4, 28 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ - cmppeq sp, #68, 28 @ p-variant is OBSOLETE @ 0x440 │ │ │ │ - teqeq pc, #164, 24 @ 0xa400 │ │ │ │ + cmppeq sp, #244, 26 @ p-variant is OBSOLETE @ 0x3d00 │ │ │ │ + cmppeq sp, #52, 28 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ + teqeq pc, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 862fec <__cxa_atexit@plt+0x85103c> │ │ │ │ + bne 862ffc <__cxa_atexit@plt+0x85104c> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863040 <__cxa_atexit@plt+0x851090> │ │ │ │ - ldr r3, [pc, #156] @ 863060 <__cxa_atexit@plt+0x8510b0> │ │ │ │ + bhi 863050 <__cxa_atexit@plt+0x8510a0> │ │ │ │ + ldr r3, [pc, #156] @ 863070 <__cxa_atexit@plt+0x8510c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #148] @ 863064 <__cxa_atexit@plt+0x8510b4> │ │ │ │ + ldr r2, [pc, #148] @ 863074 <__cxa_atexit@plt+0x8510c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, sl} │ │ │ │ - ldr r3, [pc, #140] @ 863068 <__cxa_atexit@plt+0x8510b8> │ │ │ │ + ldr r3, [pc, #140] @ 863078 <__cxa_atexit@plt+0x8510c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86304c <__cxa_atexit@plt+0x85109c> │ │ │ │ + bhi 86305c <__cxa_atexit@plt+0x8510ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr r3, [pc, #68] @ 863058 <__cxa_atexit@plt+0x8510a8> │ │ │ │ + ldr r3, [pc, #68] @ 863068 <__cxa_atexit@plt+0x8510b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r1, [r6] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #36] @ 86305c <__cxa_atexit@plt+0x8510ac> │ │ │ │ + ldr r7, [pc, #36] @ 86306c <__cxa_atexit@plt+0x8510bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, lr │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - cmpeq lr, #148, 16 @ 0x940000 │ │ │ │ - cmppeq sp, #236, 24 @ p-variant is OBSOLETE @ 0xec00 │ │ │ │ - cmppeq sp, #64, 28 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ - cmppeq sp, #100, 24 @ p-variant is OBSOLETE @ 0x6400 │ │ │ │ - teqeq pc, #108 @ 0x6c │ │ │ │ + cmpeq lr, #132, 16 @ 0x840000 │ │ │ │ + cmppeq sp, #220, 24 @ p-variant is OBSOLETE @ 0xdc00 │ │ │ │ + cmppeq sp, #48, 28 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ + cmppeq sp, #84, 24 @ p-variant is OBSOLETE @ 0x5400 │ │ │ │ + teqeq pc, #92 @ 0x5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #92 @ 0x5c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8631c0 <__cxa_atexit@plt+0x851210> │ │ │ │ + bcc 8631d0 <__cxa_atexit@plt+0x851220> │ │ │ │ add lr, sp, #44 @ 0x2c │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2180181,15 +2180185,15 @@ │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ ldr ip, [r7, #55] @ 0x37 │ │ │ │ ldr r3, [r7, #59] @ 0x3b │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ mov r7, r8 │ │ │ │ - ldr r8, [pc, #172] @ 8631c8 <__cxa_atexit@plt+0x851218> │ │ │ │ + ldr r8, [pc, #172] @ 8631d8 <__cxa_atexit@plt+0x851228> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-92]! @ 0xffffffa4 │ │ │ │ str sl, [r5, #68] @ 0x44 │ │ │ │ add r8, r5, #72 @ 0x48 │ │ │ │ stm r8, {r1, r2, fp} │ │ │ │ str r9, [r5, #84] @ 0x54 │ │ │ │ str lr, [r5, #88] @ 0x58 │ │ │ │ @@ -2180216,32 +2180220,32 @@ │ │ │ │ str r6, [r5, #20] │ │ │ │ str ip, [r5, #24] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8631b0 <__cxa_atexit@plt+0x851200> │ │ │ │ + beq 8631c0 <__cxa_atexit@plt+0x851210> │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 8631d8 <__cxa_atexit@plt+0x851228> │ │ │ │ + b 8631e8 <__cxa_atexit@plt+0x851238> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - teqeq pc, #16, 30 @ 0x40 │ │ │ │ + teqeq pc, #0, 30 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #272 @ 0x110 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863450 <__cxa_atexit@plt+0x8514a0> │ │ │ │ + bhi 863460 <__cxa_atexit@plt+0x8514b0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #64] @ 0x40 │ │ │ │ @@ -2180306,66 +2180310,66 @@ │ │ │ │ str r7, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-144] @ 0xffffff70 │ │ │ │ - ldr r7, [pc, #332] @ 86345c <__cxa_atexit@plt+0x8514ac> │ │ │ │ + ldr r7, [pc, #332] @ 86346c <__cxa_atexit@plt+0x8514bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-148] @ 0xffffff6c │ │ │ │ sub r4, r6, #3 │ │ │ │ sub r4, r4, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r4, [r6, #-176] @ 0xffffff50 │ │ │ │ str r8, [r6, #-140] @ 0xffffff74 │ │ │ │ str r8, [r6, #-236] @ 0xffffff14 │ │ │ │ sub r7, r6, #11 │ │ │ │ sub r7, r7, #256 @ 0x100 │ │ │ │ - ldr r4, [pc, #284] @ 863460 <__cxa_atexit@plt+0x8514b0> │ │ │ │ + ldr r4, [pc, #284] @ 863470 <__cxa_atexit@plt+0x8514c0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [r6, #-136] @ 0xffffff78 │ │ │ │ str r7, [r6, #-204] @ 0xffffff34 │ │ │ │ str r0, [r6, #-124] @ 0xffffff84 │ │ │ │ - ldr r2, [pc, #268] @ 863464 <__cxa_atexit@plt+0x8514b4> │ │ │ │ + ldr r2, [pc, #268] @ 863474 <__cxa_atexit@plt+0x8514c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-268] @ 0xfffffef4 │ │ │ │ str r0, [r6, #-264] @ 0xfffffef8 │ │ │ │ - ldr r2, [pc, #256] @ 863468 <__cxa_atexit@plt+0x8514b8> │ │ │ │ + ldr r2, [pc, #256] @ 863478 <__cxa_atexit@plt+0x8514c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-260] @ 0xfffffefc │ │ │ │ str r7, [r6, #-256] @ 0xffffff00 │ │ │ │ str r0, [r6, #-252] @ 0xffffff04 │ │ │ │ str r3, [r6, #-248] @ 0xffffff08 │ │ │ │ - ldr r7, [pc, #236] @ 86346c <__cxa_atexit@plt+0x8514bc> │ │ │ │ + ldr r7, [pc, #236] @ 86347c <__cxa_atexit@plt+0x8514cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r3, #-200]! @ 0xffffff38 │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #220] @ 863470 <__cxa_atexit@plt+0x8514c0> │ │ │ │ + ldr r3, [pc, #220] @ 863480 <__cxa_atexit@plt+0x8514d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-228]! @ 0xffffff1c │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #-160]! @ 0xffffff60 │ │ │ │ - ldr r7, [pc, #196] @ 863474 <__cxa_atexit@plt+0x8514c4> │ │ │ │ + ldr r7, [pc, #196] @ 863484 <__cxa_atexit@plt+0x8514d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-172]! @ 0xffffff54 │ │ │ │ - ldr r3, [pc, #176] @ 863478 <__cxa_atexit@plt+0x8514c8> │ │ │ │ + ldr r3, [pc, #176] @ 863488 <__cxa_atexit@plt+0x8514d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [r2, #-188]! @ 0xffffff44 │ │ │ │ - ldr r4, [pc, #160] @ 86347c <__cxa_atexit@plt+0x8514cc> │ │ │ │ + ldr r4, [pc, #160] @ 86348c <__cxa_atexit@plt+0x8514dc> │ │ │ │ add r4, pc, r4 │ │ │ │ str r2, [r6, #-152] @ 0xffffff68 │ │ │ │ str r2, [r6, #-164] @ 0xffffff5c │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #-216]! @ 0xffffff28 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -2180378,76 +2180382,76 @@ │ │ │ │ str r7, [r6, #-220] @ 0xffffff24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [r6, #-232] @ 0xffffff18 │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #80] @ 863480 <__cxa_atexit@plt+0x8514d0> │ │ │ │ + ldr r4, [pc, #80] @ 863490 <__cxa_atexit@plt+0x8514e0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #80]! @ 0x50 │ │ │ │ sub r4, r6, #147 @ 0x93 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #272 @ 0x110 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffee80 │ │ │ │ @ instruction: 0xffffb410 │ │ │ │ @ instruction: 0xffffa23c │ │ │ │ @ instruction: 0xffffaf98 │ │ │ │ - cmpeq lr, #16 │ │ │ │ - cmppeq sp, #80, 30 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ + cmpeq lr, #0 │ │ │ │ + cmppeq sp, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ @ instruction: 0xffffb328 │ │ │ │ @ instruction: 0xffffb294 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - cmppeq sp, #52, 16 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ - teqeq pc, #140, 12 @ 0x8c00000 │ │ │ │ + cmppeq sp, #36, 16 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + teqeq pc, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8634f0 <__cxa_atexit@plt+0x851540> │ │ │ │ + bcc 863500 <__cxa_atexit@plt+0x851550> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8634e8 <__cxa_atexit@plt+0x851538> │ │ │ │ - ldr r3, [pc, #68] @ 8634f8 <__cxa_atexit@plt+0x851548> │ │ │ │ + bhi 8634f8 <__cxa_atexit@plt+0x851548> │ │ │ │ + ldr r3, [pc, #68] @ 863508 <__cxa_atexit@plt+0x851558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #40] @ 8634fc <__cxa_atexit@plt+0x85154c> │ │ │ │ + ldr r7, [pc, #40] @ 86350c <__cxa_atexit@plt+0x85155c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 863500 <__cxa_atexit@plt+0x851550> │ │ │ │ + ldr r7, [pc, #28] @ 863510 <__cxa_atexit@plt+0x851560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #136, 14 @ p-variant is OBSOLETE @ 0x2200000 │ │ │ │ - cmppeq sp, #188, 28 @ p-variant is OBSOLETE @ 0xbc0 │ │ │ │ - cmpeq lr, #232, 6 @ 0xa0000003 │ │ │ │ - teqeq pc, #76, 24 @ 0x4c00 │ │ │ │ + cmppeq sp, #120, 14 @ p-variant is OBSOLETE @ 0x1e00000 │ │ │ │ + cmppeq sp, #172, 28 @ p-variant is OBSOLETE @ 0xac0 │ │ │ │ + cmpeq lr, #216, 6 @ 0x60000003 │ │ │ │ + teqeq pc, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863660 <__cxa_atexit@plt+0x8516b0> │ │ │ │ + bcc 863670 <__cxa_atexit@plt+0x8516c0> │ │ │ │ add lr, sp, #40 @ 0x28 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #28] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2180474,15 +2180478,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [r7, #47] @ 0x2f │ │ │ │ str r6, [sp] │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr r6, [r7, #55] @ 0x37 │ │ │ │ ldr r4, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ - ldr sl, [pc, #184] @ 863668 <__cxa_atexit@plt+0x8516b8> │ │ │ │ + ldr sl, [pc, #184] @ 863678 <__cxa_atexit@plt+0x8516c8> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r5, #-88]! @ 0xffffffa8 │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ str r7, [r5, #76] @ 0x4c │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ str fp, [r5, #84] @ 0x54 │ │ │ │ @@ -2180508,37 +2180512,37 @@ │ │ │ │ str r4, [r5, #20] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst ip, #3 │ │ │ │ - beq 863648 <__cxa_atexit@plt+0x851698> │ │ │ │ + beq 863658 <__cxa_atexit@plt+0x8516a8> │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b 863678 <__cxa_atexit@plt+0x8516c8> │ │ │ │ + b 863688 <__cxa_atexit@plt+0x8516d8> │ │ │ │ ldr r0, [ip] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - teqeq pc, #232, 20 @ 0xe8000 │ │ │ │ + teqeq pc, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 863830 <__cxa_atexit@plt+0x851880> │ │ │ │ + bhi 863840 <__cxa_atexit@plt+0x851890> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -2180580,20 +2180584,20 @@ │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-8] │ │ │ │ sub r0, r6, #132 @ 0x84 │ │ │ │ stm r0, {r2, r4, fp} │ │ │ │ - ldr r0, [pc, #232] @ 863840 <__cxa_atexit@plt+0x851890> │ │ │ │ + ldr r0, [pc, #232] @ 863850 <__cxa_atexit@plt+0x8518a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-120]! @ 0xffffff88 │ │ │ │ mov r0, r6 │ │ │ │ - ldr r7, [pc, #216] @ 863844 <__cxa_atexit@plt+0x851894> │ │ │ │ + ldr r7, [pc, #216] @ 863854 <__cxa_atexit@plt+0x8518a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r0, #-140]! @ 0xffffff74 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ str sl, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r8, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2180604,15 +2180608,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-112] @ 0xffffff90 │ │ │ │ - ldr r0, [pc, #144] @ 863848 <__cxa_atexit@plt+0x851898> │ │ │ │ + ldr r0, [pc, #144] @ 863858 <__cxa_atexit@plt+0x8518a8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [r6, #-100] @ 0xffffff9c │ │ │ │ str r2, [r6, #-96] @ 0xffffffa0 │ │ │ │ @@ -2180622,521 +2180626,521 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r0, [pc, #76] @ 86384c <__cxa_atexit@plt+0x85189c> │ │ │ │ + ldr r0, [pc, #76] @ 86385c <__cxa_atexit@plt+0x8518ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-16]! │ │ │ │ - ldr r4, [pc, #68] @ 863850 <__cxa_atexit@plt+0x8518a0> │ │ │ │ + ldr r4, [pc, #68] @ 863860 <__cxa_atexit@plt+0x8518b0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #76]! @ 0x4c │ │ │ │ sub r4, r6, #107 @ 0x6b │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r7, lr │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #144 @ 0x90 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmppeq sp, #140, 22 @ p-variant is OBSOLETE @ 0x23000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmppeq sp, #124, 22 @ p-variant is OBSOLETE @ 0x1f000 │ │ │ │ @ instruction: 0xffff9c68 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - cmppeq sp, #88, 8 @ p-variant is OBSOLETE @ 0x58000000 │ │ │ │ - teqeq pc, #232, 4 @ 0x8000000e │ │ │ │ + cmppeq sp, #72, 8 @ p-variant is OBSOLETE @ 0x48000000 │ │ │ │ + teqeq pc, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863890 <__cxa_atexit@plt+0x8518e0> │ │ │ │ - ldr r3, [pc, #36] @ 863898 <__cxa_atexit@plt+0x8518e8> │ │ │ │ + bcc 8638a0 <__cxa_atexit@plt+0x8518f0> │ │ │ │ + ldr r3, [pc, #36] @ 8638a8 <__cxa_atexit@plt+0x8518f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 86389c <__cxa_atexit@plt+0x8518ec> │ │ │ │ + ldr r7, [pc, #16] @ 8638ac <__cxa_atexit@plt+0x8518fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #200, 6 @ p-variant is OBSOLETE @ 0x20000003 │ │ │ │ - cmpeq lr, #48, 28 @ 0x300 │ │ │ │ - teqeq pc, #168, 4 @ 0x8000000a │ │ │ │ + cmppeq sp, #184, 6 @ p-variant is OBSOLETE @ 0xe0000002 │ │ │ │ + cmpeq lr, #32, 28 @ 0x200 │ │ │ │ + teqeq pc, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863910 <__cxa_atexit@plt+0x851960> │ │ │ │ + bcc 863920 <__cxa_atexit@plt+0x851970> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863908 <__cxa_atexit@plt+0x851958> │ │ │ │ - ldr r3, [pc, #72] @ 863918 <__cxa_atexit@plt+0x851968> │ │ │ │ + bhi 863918 <__cxa_atexit@plt+0x851968> │ │ │ │ + ldr r3, [pc, #72] @ 863928 <__cxa_atexit@plt+0x851978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 86391c <__cxa_atexit@plt+0x85196c> │ │ │ │ + ldr r7, [pc, #48] @ 86392c <__cxa_atexit@plt+0x85197c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 863920 <__cxa_atexit@plt+0x851970> │ │ │ │ + ldr r7, [pc, #28] @ 863930 <__cxa_atexit@plt+0x851980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + cmppeq sp, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmppeq sp, #136, 8 @ p-variant is OBSOLETE @ 0x88000000 │ │ │ │ + cmppeq sp, #120, 8 @ p-variant is OBSOLETE @ 0x78000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863950 <__cxa_atexit@plt+0x8519a0> │ │ │ │ - ldr r3, [pc, #24] @ 863958 <__cxa_atexit@plt+0x8519a8> │ │ │ │ + bcc 863960 <__cxa_atexit@plt+0x8519b0> │ │ │ │ + ldr r3, [pc, #24] @ 863968 <__cxa_atexit@plt+0x8519b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ - teqeq pc, #248, 2 @ 0x3e │ │ │ │ + cmppeq sp, #236, 4 @ p-variant is OBSOLETE @ 0xc000000e │ │ │ │ + teqeq pc, #232, 2 @ 0x3a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8639c4 <__cxa_atexit@plt+0x851a14> │ │ │ │ - ldr r3, [pc, #80] @ 8639d4 <__cxa_atexit@plt+0x851a24> │ │ │ │ + bhi 8639d4 <__cxa_atexit@plt+0x851a24> │ │ │ │ + ldr r3, [pc, #80] @ 8639e4 <__cxa_atexit@plt+0x851a34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 8639d8 <__cxa_atexit@plt+0x851a28> │ │ │ │ + ldr r0, [pc, #64] @ 8639e8 <__cxa_atexit@plt+0x851a38> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 8639dc <__cxa_atexit@plt+0x851a2c> │ │ │ │ + ldr r7, [pc, #28] @ 8639ec <__cxa_atexit@plt+0x851a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmppeq sp, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ - teqeq pc, #12, 28 @ 0xc0 │ │ │ │ + cmppeq sp, #208, 10 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + teqeq pc, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863a28 <__cxa_atexit@plt+0x851a78> │ │ │ │ - ldr r3, [pc, #48] @ 863a30 <__cxa_atexit@plt+0x851a80> │ │ │ │ + bcc 863a38 <__cxa_atexit@plt+0x851a88> │ │ │ │ + ldr r3, [pc, #48] @ 863a40 <__cxa_atexit@plt+0x851a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 863a34 <__cxa_atexit@plt+0x851a84> │ │ │ │ + ldr r3, [pc, #36] @ 863a44 <__cxa_atexit@plt+0x851a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 863a38 <__cxa_atexit@plt+0x851a88> │ │ │ │ + ldr r8, [pc, #24] @ 863a48 <__cxa_atexit@plt+0x851a98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ - cmppeq sp, #228, 16 @ p-variant is OBSOLETE @ 0xe40000 │ │ │ │ - cmpeq lr, #96 @ 0x60 │ │ │ │ - teqeq pc, #224 @ 0xe0 │ │ │ │ + cmppeq sp, #44, 4 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ + cmppeq sp, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ + cmpeq lr, #80 @ 0x50 │ │ │ │ + teqeq pc, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863aa8 <__cxa_atexit@plt+0x851af8> │ │ │ │ + bcc 863ab8 <__cxa_atexit@plt+0x851b08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863aa0 <__cxa_atexit@plt+0x851af0> │ │ │ │ - ldr r3, [pc, #68] @ 863ab0 <__cxa_atexit@plt+0x851b00> │ │ │ │ + bhi 863ab0 <__cxa_atexit@plt+0x851b00> │ │ │ │ + ldr r3, [pc, #68] @ 863ac0 <__cxa_atexit@plt+0x851b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 863ab4 <__cxa_atexit@plt+0x851b04> │ │ │ │ + ldr r3, [pc, #44] @ 863ac4 <__cxa_atexit@plt+0x851b14> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r7, r9} │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 863ab8 <__cxa_atexit@plt+0x851b08> │ │ │ │ + ldr r7, [pc, #28] @ 863ac8 <__cxa_atexit@plt+0x851b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #208, 2 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ + cmppeq sp, #192, 2 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq lr, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863ae8 <__cxa_atexit@plt+0x851b38> │ │ │ │ - ldr r3, [pc, #24] @ 863af0 <__cxa_atexit@plt+0x851b40> │ │ │ │ + bcc 863af8 <__cxa_atexit@plt+0x851b48> │ │ │ │ + ldr r3, [pc, #24] @ 863b00 <__cxa_atexit@plt+0x851b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq sp, #100, 2 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, #56 @ 0x38 │ │ │ │ + cmppeq sp, #84, 2 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, #40 @ 0x28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863b80 <__cxa_atexit@plt+0x851bd0> │ │ │ │ + bcc 863b90 <__cxa_atexit@plt+0x851be0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863b78 <__cxa_atexit@plt+0x851bc8> │ │ │ │ - ldr lr, [pc, #100] @ 863b88 <__cxa_atexit@plt+0x851bd8> │ │ │ │ + bhi 863b88 <__cxa_atexit@plt+0x851bd8> │ │ │ │ + ldr lr, [pc, #100] @ 863b98 <__cxa_atexit@plt+0x851be8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 863b8c <__cxa_atexit@plt+0x851bdc> │ │ │ │ + ldr r2, [pc, #96] @ 863b9c <__cxa_atexit@plt+0x851bec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 863b90 <__cxa_atexit@plt+0x851be0> │ │ │ │ + ldr r3, [pc, #68] @ 863ba0 <__cxa_atexit@plt+0x851bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 863b94 <__cxa_atexit@plt+0x851be4> │ │ │ │ + ldr r7, [pc, #32] @ 863ba4 <__cxa_atexit@plt+0x851bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmppeq sp, #16, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sp, #0, 2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmppeq sp, #220 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ - teqeq pc, #204, 30 @ 0x330 │ │ │ │ + cmppeq sp, #204 @ p-variant is OBSOLETE @ 0xcc │ │ │ │ + teqeq pc, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863c38 <__cxa_atexit@plt+0x851c88> │ │ │ │ + bcc 863c48 <__cxa_atexit@plt+0x851c98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863c30 <__cxa_atexit@plt+0x851c80> │ │ │ │ + bhi 863c40 <__cxa_atexit@plt+0x851c90> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ - ldr sl, [pc, #92] @ 863c40 <__cxa_atexit@plt+0x851c90> │ │ │ │ + ldr sl, [pc, #92] @ 863c50 <__cxa_atexit@plt+0x851ca0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 863c44 <__cxa_atexit@plt+0x851c94> │ │ │ │ + ldr ip, [pc, #88] @ 863c54 <__cxa_atexit@plt+0x851ca4> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 863c48 <__cxa_atexit@plt+0x851c98> │ │ │ │ + ldr r2, [pc, #56] @ 863c58 <__cxa_atexit@plt+0x851ca8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str ip, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmppeq sp, #84 @ p-variant is OBSOLETE @ 0x54 │ │ │ │ - teqeq pc, #124, 20 @ 0x7c000 │ │ │ │ + cmppeq sp, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ + teqeq pc, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863c84 <__cxa_atexit@plt+0x851cd4> │ │ │ │ - ldr r3, [pc, #32] @ 863c8c <__cxa_atexit@plt+0x851cdc> │ │ │ │ + bcc 863c94 <__cxa_atexit@plt+0x851ce4> │ │ │ │ + ldr r3, [pc, #32] @ 863c9c <__cxa_atexit@plt+0x851cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 863c90 <__cxa_atexit@plt+0x851ce0> │ │ │ │ + ldr r7, [pc, #16] @ 863ca0 <__cxa_atexit@plt+0x851cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208, 30 @ 0x340 │ │ │ │ - cmppeq sp, #128, 28 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + cmpeq sp, #192, 30 @ 0x300 │ │ │ │ + cmppeq sp, #112, 28 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863cc0 <__cxa_atexit@plt+0x851d10> │ │ │ │ - ldr r3, [pc, #24] @ 863cc8 <__cxa_atexit@plt+0x851d18> │ │ │ │ + bcc 863cd0 <__cxa_atexit@plt+0x851d20> │ │ │ │ + ldr r3, [pc, #24] @ 863cd8 <__cxa_atexit@plt+0x851d28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #140, 30 @ 0x230 │ │ │ │ - teqeq pc, #8, 20 @ 0x8000 │ │ │ │ + cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ + teqeq pc, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863d48 <__cxa_atexit@plt+0x851d98> │ │ │ │ + bcc 863d58 <__cxa_atexit@plt+0x851da8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863d40 <__cxa_atexit@plt+0x851d90> │ │ │ │ - ldr r3, [pc, #84] @ 863d50 <__cxa_atexit@plt+0x851da0> │ │ │ │ + bhi 863d50 <__cxa_atexit@plt+0x851da0> │ │ │ │ + ldr r3, [pc, #84] @ 863d60 <__cxa_atexit@plt+0x851db0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 863d54 <__cxa_atexit@plt+0x851da4> │ │ │ │ + ldr r2, [pc, #80] @ 863d64 <__cxa_atexit@plt+0x851db4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 863d58 <__cxa_atexit@plt+0x851da8> │ │ │ │ + ldr r1, [pc, #60] @ 863d68 <__cxa_atexit@plt+0x851db8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 863d5c <__cxa_atexit@plt+0x851dac> │ │ │ │ + ldr r7, [pc, #32] @ 863d6c <__cxa_atexit@plt+0x851dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #56, 30 @ 0xe0 │ │ │ │ + cmpeq sp, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq sp, #20, 30 @ 0x50 │ │ │ │ - teqeq pc, #20, 28 @ 0x140 │ │ │ │ + cmpeq sp, #4, 30 │ │ │ │ + teqeq pc, #4, 28 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863db8 <__cxa_atexit@plt+0x851e08> │ │ │ │ - ldr r3, [pc, #60] @ 863dc0 <__cxa_atexit@plt+0x851e10> │ │ │ │ + bcc 863dc8 <__cxa_atexit@plt+0x851e18> │ │ │ │ + ldr r3, [pc, #60] @ 863dd0 <__cxa_atexit@plt+0x851e20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 863dac <__cxa_atexit@plt+0x851dfc> │ │ │ │ + beq 863dbc <__cxa_atexit@plt+0x851e0c> │ │ │ │ mov r7, r8 │ │ │ │ - b 863dd0 <__cxa_atexit@plt+0x851e20> │ │ │ │ + b 863de0 <__cxa_atexit@plt+0x851e30> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq pc, #180, 26 @ 0x2d00 │ │ │ │ + teqeq pc, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #20] @ 863df8 <__cxa_atexit@plt+0x851e48> │ │ │ │ + ldr r0, [pc, #20] @ 863e08 <__cxa_atexit@plt+0x851e58> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #124, 26 @ 0x1f00 │ │ │ │ + teqeq pc, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #20] @ 863e30 <__cxa_atexit@plt+0x851e80> │ │ │ │ + ldr r0, [pc, #20] @ 863e40 <__cxa_atexit@plt+0x851e90> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #68, 26 @ 0x1100 │ │ │ │ + teqeq pc, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 863e58 <__cxa_atexit@plt+0x851ea8> │ │ │ │ + bne 863e68 <__cxa_atexit@plt+0x851eb8> │ │ │ │ str r3, [r5] │ │ │ │ - b 863e84 <__cxa_atexit@plt+0x851ed4> │ │ │ │ + b 863e94 <__cxa_atexit@plt+0x851ee4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #24] @ 863e7c <__cxa_atexit@plt+0x851ecc> │ │ │ │ + ldr r3, [pc, #24] @ 863e8c <__cxa_atexit@plt+0x851edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #16] @ 863e80 <__cxa_atexit@plt+0x851ed0> │ │ │ │ + ldr r3, [pc, #16] @ 863e90 <__cxa_atexit@plt+0x851ee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq sp, #220, 26 @ 0x3700 │ │ │ │ - cmpeq sp, #204, 28 @ 0xcc0 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq sp, #204, 26 @ 0x3300 │ │ │ │ + cmpeq sp, #188, 28 @ 0xbc0 │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 863efc <__cxa_atexit@plt+0x851f4c> │ │ │ │ + bhi 863f0c <__cxa_atexit@plt+0x851f5c> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r9, [pc, #100] @ 863f18 <__cxa_atexit@plt+0x851f68> │ │ │ │ + ldr r9, [pc, #100] @ 863f28 <__cxa_atexit@plt+0x851f78> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #96] @ 863f1c <__cxa_atexit@plt+0x851f6c> │ │ │ │ + ldr sl, [pc, #96] @ 863f2c <__cxa_atexit@plt+0x851f7c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [lr, #3] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r8, ip} │ │ │ │ - ldr r3, [pc, #64] @ 863f20 <__cxa_atexit@plt+0x851f70> │ │ │ │ + ldr r3, [pc, #64] @ 863f30 <__cxa_atexit@plt+0x851f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r0, [pc, #32] @ 863f24 <__cxa_atexit@plt+0x851f74> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r0, [pc, #32] @ 863f34 <__cxa_atexit@plt+0x851f84> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r7, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq sp, #132, 26 @ 0x2100 │ │ │ │ + cmpeq sp, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq pc, #80, 24 @ 0x5000 │ │ │ │ + teqeq pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 863e84 <__cxa_atexit@plt+0x851ed4> │ │ │ │ - teqeq pc, #76, 24 @ 0x4c00 │ │ │ │ + b 863e94 <__cxa_atexit@plt+0x851ee4> │ │ │ │ + teqeq pc, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 863fb4 <__cxa_atexit@plt+0x852004> │ │ │ │ + bcc 863fc4 <__cxa_atexit@plt+0x852014> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 863fac <__cxa_atexit@plt+0x851ffc> │ │ │ │ - ldr r3, [pc, #80] @ 863fbc <__cxa_atexit@plt+0x85200c> │ │ │ │ + bhi 863fbc <__cxa_atexit@plt+0x85200c> │ │ │ │ + ldr r3, [pc, #80] @ 863fcc <__cxa_atexit@plt+0x85201c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 863fc0 <__cxa_atexit@plt+0x852010> │ │ │ │ + ldr r2, [pc, #76] @ 863fd0 <__cxa_atexit@plt+0x852020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr r7, [pc, #28] @ 863fc4 <__cxa_atexit@plt+0x852014> │ │ │ │ + ldr r7, [pc, #28] @ 863fd4 <__cxa_atexit@plt+0x852024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmpeq sp, #200, 24 @ 0xc800 │ │ │ │ - cmpeq lr, #36, 18 @ 0x90000 │ │ │ │ - teqeq pc, #156, 2 @ 0x27 │ │ │ │ + cmpeq sp, #184, 24 @ 0xb800 │ │ │ │ + cmpeq lr, #20, 18 @ 0x50000 │ │ │ │ + teqeq pc, #140, 2 @ 0x23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864114 <__cxa_atexit@plt+0x852164> │ │ │ │ + bcc 864124 <__cxa_atexit@plt+0x852174> │ │ │ │ add lr, sp, #36 @ 0x24 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2181161,15 +2181165,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r7, #47] @ 0x2f │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr r6, [r7, #55] @ 0x37 │ │ │ │ ldr r4, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ - ldr r9, [pc, #176] @ 86411c <__cxa_atexit@plt+0x85216c> │ │ │ │ + ldr r9, [pc, #176] @ 86412c <__cxa_atexit@plt+0x85217c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-84]! @ 0xffffffac │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ str r7, [r5, #76] @ 0x4c │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ @@ -2181193,37 +2181197,37 @@ │ │ │ │ str r4, [r5, #20] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ - beq 8640fc <__cxa_atexit@plt+0x85214c> │ │ │ │ + beq 86410c <__cxa_atexit@plt+0x85215c> │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 86412c <__cxa_atexit@plt+0x85217c> │ │ │ │ + b 86413c <__cxa_atexit@plt+0x85218c> │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - teqeq pc, #72 @ 0x48 │ │ │ │ + teqeq pc, #56 @ 0x38 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8642b0 <__cxa_atexit@plt+0x852300> │ │ │ │ + bhi 8642c0 <__cxa_atexit@plt+0x852310> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -2181274,15 +2181278,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldr r1, [pc, #144] @ 8642c0 <__cxa_atexit@plt+0x852310> │ │ │ │ + ldr r1, [pc, #144] @ 8642d0 <__cxa_atexit@plt+0x852320> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r6, #-108] @ 0xffffff94 │ │ │ │ str lr, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-100] @ 0xffffff9c │ │ │ │ @@ -2181295,73 +2181299,73 @@ │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #64] @ 8642c4 <__cxa_atexit@plt+0x852314> │ │ │ │ + ldr r4, [pc, #64] @ 8642d4 <__cxa_atexit@plt+0x852324> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #56] @ 8642c8 <__cxa_atexit@plt+0x852318> │ │ │ │ + ldr r4, [pc, #56] @ 8642d8 <__cxa_atexit@plt+0x852328> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #72]! @ 0x48 │ │ │ │ sub r4, r6, #111 @ 0x6f │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #116 @ 0x74 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - cmpeq sp, #212, 18 @ 0x350000 │ │ │ │ - teqeq pc, #68, 16 @ 0x440000 │ │ │ │ + cmpeq sp, #196, 18 @ 0x310000 │ │ │ │ + teqeq pc, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864338 <__cxa_atexit@plt+0x852388> │ │ │ │ + bcc 864348 <__cxa_atexit@plt+0x852398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864330 <__cxa_atexit@plt+0x852380> │ │ │ │ - ldr r3, [pc, #68] @ 864340 <__cxa_atexit@plt+0x852390> │ │ │ │ + bhi 864340 <__cxa_atexit@plt+0x852390> │ │ │ │ + ldr r3, [pc, #68] @ 864350 <__cxa_atexit@plt+0x8523a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #40] @ 864344 <__cxa_atexit@plt+0x852394> │ │ │ │ + ldr r7, [pc, #40] @ 864354 <__cxa_atexit@plt+0x8523a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov sl, r6 │ │ │ │ str r7, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 864348 <__cxa_atexit@plt+0x852398> │ │ │ │ + ldr r7, [pc, #28] @ 864358 <__cxa_atexit@plt+0x8523a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #64, 18 @ 0x100000 │ │ │ │ - cmppeq sp, #116 @ p-variant is OBSOLETE @ 0x74 │ │ │ │ - cmpeq lr, #160, 10 @ 0x28000000 │ │ │ │ - teqeq pc, #24, 28 @ 0x180 │ │ │ │ + cmpeq sp, #48, 18 @ 0xc0000 │ │ │ │ + cmppeq sp, #100 @ p-variant is OBSOLETE @ 0x64 │ │ │ │ + cmpeq lr, #144, 10 @ 0x24000000 │ │ │ │ + teqeq pc, #8, 28 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864498 <__cxa_atexit@plt+0x8524e8> │ │ │ │ + bcc 8644a8 <__cxa_atexit@plt+0x8524f8> │ │ │ │ add lr, sp, #36 @ 0x24 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2181386,15 +2181390,15 @@ │ │ │ │ ldr r6, [r7, #43] @ 0x2b │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr ip, [r7, #47] @ 0x2f │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr r6, [r7, #55] @ 0x37 │ │ │ │ ldr r4, [r7, #59] @ 0x3b │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ - ldr r9, [pc, #176] @ 8644a0 <__cxa_atexit@plt+0x8524f0> │ │ │ │ + ldr r9, [pc, #176] @ 8644b0 <__cxa_atexit@plt+0x852500> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-84]! @ 0xffffffac │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ str r2, [r5, #76] @ 0x4c │ │ │ │ str r1, [r5, #80] @ 0x50 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ @@ -2181418,38 +2181422,38 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r5, #20] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ - beq 864480 <__cxa_atexit@plt+0x8524d0> │ │ │ │ + beq 864490 <__cxa_atexit@plt+0x8524e0> │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 8644b0 <__cxa_atexit@plt+0x852500> │ │ │ │ + b 8644c0 <__cxa_atexit@plt+0x852510> │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - teqeq pc, #196, 24 @ 0xc400 │ │ │ │ + teqeq pc, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 864648 <__cxa_atexit@plt+0x852698> │ │ │ │ + bhi 864658 <__cxa_atexit@plt+0x8526a8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #32] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -2181483,20 +2181487,20 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ stmdb r6, {r2, lr} │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ - ldr r7, [pc, #232] @ 86465c <__cxa_atexit@plt+0x8526ac> │ │ │ │ + ldr r7, [pc, #232] @ 86466c <__cxa_atexit@plt+0x8526bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r4, r6 │ │ │ │ str r7, [r4, #-112]! @ 0xffffff90 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #216] @ 864660 <__cxa_atexit@plt+0x8526b0> │ │ │ │ + ldr r3, [pc, #216] @ 864670 <__cxa_atexit@plt+0x8526c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-128]! @ 0xffffff80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub lr, r6, #72 @ 0x48 │ │ │ │ stm lr, {r3, r8, ip} │ │ │ │ str sl, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ @@ -2181505,15 +2181509,15 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r7, [r6] │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldr r7, [pc, #152] @ 864664 <__cxa_atexit@plt+0x8526b4> │ │ │ │ + ldr r7, [pc, #152] @ 864674 <__cxa_atexit@plt+0x8526c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -2181525,1702 +2181529,1702 @@ │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-116] @ 0xffffff8c │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #76] @ 864668 <__cxa_atexit@plt+0x8526b8> │ │ │ │ + ldr r4, [pc, #76] @ 864678 <__cxa_atexit@plt+0x8526c8> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-16]! │ │ │ │ - ldr r4, [pc, #68] @ 86466c <__cxa_atexit@plt+0x8526bc> │ │ │ │ + ldr r4, [pc, #68] @ 86467c <__cxa_atexit@plt+0x8526cc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #72]! @ 0x48 │ │ │ │ sub r4, r6, #99 @ 0x63 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #132 @ 0x84 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #112, 26 @ 0x1c00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xffff899c │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - cmpeq sp, #60, 12 @ 0x3c00000 │ │ │ │ - teqeq pc, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq sp, #44, 12 @ 0x2c00000 │ │ │ │ + teqeq pc, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8646a8 <__cxa_atexit@plt+0x8526f8> │ │ │ │ - ldr r3, [pc, #32] @ 8646b0 <__cxa_atexit@plt+0x852700> │ │ │ │ + bcc 8646b8 <__cxa_atexit@plt+0x852708> │ │ │ │ + ldr r3, [pc, #32] @ 8646c0 <__cxa_atexit@plt+0x852710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8646b4 <__cxa_atexit@plt+0x852704> │ │ │ │ + ldr r7, [pc, #16] @ 8646c4 <__cxa_atexit@plt+0x852714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #172, 10 @ 0x2b000000 │ │ │ │ - cmppeq sp, #156, 22 @ p-variant is OBSOLETE @ 0x27000 │ │ │ │ - teqeq pc, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq sp, #156, 10 @ 0x27000000 │ │ │ │ + cmppeq sp, #140, 22 @ p-variant is OBSOLETE @ 0x23000 │ │ │ │ + teqeq pc, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864704 <__cxa_atexit@plt+0x852754> │ │ │ │ - ldr r3, [pc, #52] @ 86470c <__cxa_atexit@plt+0x85275c> │ │ │ │ + bcc 864714 <__cxa_atexit@plt+0x852764> │ │ │ │ + ldr r3, [pc, #52] @ 86471c <__cxa_atexit@plt+0x85276c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 864710 <__cxa_atexit@plt+0x852760> │ │ │ │ + ldr r1, [pc, #36] @ 864720 <__cxa_atexit@plt+0x852770> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 864714 <__cxa_atexit@plt+0x852764> │ │ │ │ + ldr r8, [pc, #20] @ 864724 <__cxa_atexit@plt+0x852774> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq sp, #120, 10 @ 0x1e000000 │ │ │ │ - cmppeq sp, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ - teqeq pc, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq sp, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ + cmppeq sp, #172, 6 @ p-variant is OBSOLETE @ 0xb0000002 │ │ │ │ + teqeq pc, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864768 <__cxa_atexit@plt+0x8527b8> │ │ │ │ - ldr r3, [pc, #52] @ 864770 <__cxa_atexit@plt+0x8527c0> │ │ │ │ + bcc 864778 <__cxa_atexit@plt+0x8527c8> │ │ │ │ + ldr r3, [pc, #52] @ 864780 <__cxa_atexit@plt+0x8527d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 86475c <__cxa_atexit@plt+0x8527ac> │ │ │ │ + beq 86476c <__cxa_atexit@plt+0x8527bc> │ │ │ │ mov r7, r8 │ │ │ │ - b 864780 <__cxa_atexit@plt+0x8527d0> │ │ │ │ + b 864790 <__cxa_atexit@plt+0x8527e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #100, 6 @ 0x90000001 │ │ │ │ + teqeq pc, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 8647a4 <__cxa_atexit@plt+0x8527f4> │ │ │ │ + ldr r0, [pc, #20] @ 8647b4 <__cxa_atexit@plt+0x852804> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #48, 6 @ 0xc0000000 │ │ │ │ + teqeq pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8647dc <__cxa_atexit@plt+0x85282c> │ │ │ │ - ldr r3, [pc, #48] @ 8647f8 <__cxa_atexit@plt+0x852848> │ │ │ │ + bne 8647ec <__cxa_atexit@plt+0x85283c> │ │ │ │ + ldr r3, [pc, #48] @ 864808 <__cxa_atexit@plt+0x852858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8647f0 <__cxa_atexit@plt+0x852840> │ │ │ │ - b 86480c <__cxa_atexit@plt+0x85285c> │ │ │ │ - ldr r7, [pc, #24] @ 8647fc <__cxa_atexit@plt+0x85284c> │ │ │ │ + beq 864800 <__cxa_atexit@plt+0x852850> │ │ │ │ + b 86481c <__cxa_atexit@plt+0x85286c> │ │ │ │ + ldr r7, [pc, #24] @ 86480c <__cxa_atexit@plt+0x85285c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, #0, 14 │ │ │ │ - teqeq pc, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ + teqeq pc, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 86483c <__cxa_atexit@plt+0x85288c> │ │ │ │ + bne 86484c <__cxa_atexit@plt+0x85289c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #44] @ 864858 <__cxa_atexit@plt+0x8528a8> │ │ │ │ + ldr r2, [pc, #44] @ 864868 <__cxa_atexit@plt+0x8528b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 864850 <__cxa_atexit@plt+0x8528a0> │ │ │ │ - b 86486c <__cxa_atexit@plt+0x8528bc> │ │ │ │ - ldr r7, [pc, #24] @ 86485c <__cxa_atexit@plt+0x8528ac> │ │ │ │ + beq 864860 <__cxa_atexit@plt+0x8528b0> │ │ │ │ + b 86487c <__cxa_atexit@plt+0x8528cc> │ │ │ │ + ldr r7, [pc, #24] @ 86486c <__cxa_atexit@plt+0x8528bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, #160, 12 @ 0xa000000 │ │ │ │ - teqeq pc, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq sp, #144, 12 @ 0x9000000 │ │ │ │ + teqeq pc, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8648d0 <__cxa_atexit@plt+0x852920> │ │ │ │ + bhi 8648e0 <__cxa_atexit@plt+0x852930> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #84] @ 8648dc <__cxa_atexit@plt+0x85292c> │ │ │ │ + ldr r2, [pc, #84] @ 8648ec <__cxa_atexit@plt+0x85293c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #80] @ 8648e0 <__cxa_atexit@plt+0x852930> │ │ │ │ + ldr lr, [pc, #80] @ 8648f0 <__cxa_atexit@plt+0x852940> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 8648e4 <__cxa_atexit@plt+0x852934> │ │ │ │ + ldr r1, [pc, #68] @ 8648f4 <__cxa_atexit@plt+0x852944> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8648e8 <__cxa_atexit@plt+0x852938> │ │ │ │ + ldr r7, [pc, #28] @ 8648f8 <__cxa_atexit@plt+0x852948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, #192, 8 @ 0xc0000000 │ │ │ │ - teqeq pc, #212, 2 @ 0x35 │ │ │ │ + cmpeq sp, #176, 8 @ 0xb0000000 │ │ │ │ + teqeq pc, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 864918 <__cxa_atexit@plt+0x852968> │ │ │ │ - ldr r7, [pc, #52] @ 864940 <__cxa_atexit@plt+0x852990> │ │ │ │ + bne 864928 <__cxa_atexit@plt+0x852978> │ │ │ │ + ldr r7, [pc, #52] @ 864950 <__cxa_atexit@plt+0x8529a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #24] @ 86493c <__cxa_atexit@plt+0x85298c> │ │ │ │ + ldr r3, [pc, #24] @ 86494c <__cxa_atexit@plt+0x85299c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 864934 <__cxa_atexit@plt+0x852984> │ │ │ │ - b 864950 <__cxa_atexit@plt+0x8529a0> │ │ │ │ + beq 864944 <__cxa_atexit@plt+0x852994> │ │ │ │ + b 864960 <__cxa_atexit@plt+0x8529b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #216, 10 @ 0x36000000 │ │ │ │ - teqeq pc, #124, 2 │ │ │ │ + cmpeq sp, #200, 10 @ 0x32000000 │ │ │ │ + teqeq pc, #108, 2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86498c <__cxa_atexit@plt+0x8529dc> │ │ │ │ - ldr r2, [pc, #136] @ 8649f0 <__cxa_atexit@plt+0x852a40> │ │ │ │ + bne 86499c <__cxa_atexit@plt+0x8529ec> │ │ │ │ + ldr r2, [pc, #136] @ 864a00 <__cxa_atexit@plt+0x852a50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #120] @ 8649f4 <__cxa_atexit@plt+0x852a44> │ │ │ │ + ldr r3, [pc, #120] @ 864a04 <__cxa_atexit@plt+0x852a54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #112] @ 8649f8 <__cxa_atexit@plt+0x852a48> │ │ │ │ + ldr r8, [pc, #112] @ 864a08 <__cxa_atexit@plt+0x852a58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 8649e4 <__cxa_atexit@plt+0x852a34> │ │ │ │ + bhi 8649f4 <__cxa_atexit@plt+0x852a44> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #80] @ 8649fc <__cxa_atexit@plt+0x852a4c> │ │ │ │ + ldr r1, [pc, #80] @ 864a0c <__cxa_atexit@plt+0x852a5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #68] @ 864a00 <__cxa_atexit@plt+0x852a50> │ │ │ │ + ldr r2, [pc, #68] @ 864a10 <__cxa_atexit@plt+0x852a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #15 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq sp, #232, 4 @ 0x8000000e │ │ │ │ - cmppeq sp, #52, 2 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sp, #52, 10 @ 0xd000000 │ │ │ │ - cmpeq sp, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq sp, #216, 4 @ 0x8000000d │ │ │ │ + cmppeq sp, #36, 2 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sp, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq sp, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 864a2c <__cxa_atexit@plt+0x852a7c> │ │ │ │ - ldr r7, [pc, #120] @ 864a98 <__cxa_atexit@plt+0x852ae8> │ │ │ │ + bne 864a3c <__cxa_atexit@plt+0x852a8c> │ │ │ │ + ldr r7, [pc, #120] @ 864aa8 <__cxa_atexit@plt+0x852af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864a8c <__cxa_atexit@plt+0x852adc> │ │ │ │ + bhi 864a9c <__cxa_atexit@plt+0x852aec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #76] @ 864a9c <__cxa_atexit@plt+0x852aec> │ │ │ │ + ldr r1, [pc, #76] @ 864aac <__cxa_atexit@plt+0x852afc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #64] @ 864aa0 <__cxa_atexit@plt+0x852af0> │ │ │ │ + ldr r3, [pc, #64] @ 864ab0 <__cxa_atexit@plt+0x852b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #15 │ │ │ │ str r7, [r6] │ │ │ │ sub r7, r6, #27 │ │ │ │ str r7, [r6, #-12] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #196, 8 @ 0xc4000000 │ │ │ │ - cmpeq sp, #144, 8 @ 0x90000000 │ │ │ │ - cmpeq sp, #176, 6 @ 0xc0000002 │ │ │ │ - teqeq pc, #72 @ 0x48 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq sp, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq sp, #160, 6 @ 0x80000002 │ │ │ │ + teqeq pc, #56 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864b14 <__cxa_atexit@plt+0x852b64> │ │ │ │ + bcc 864b24 <__cxa_atexit@plt+0x852b74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864b0c <__cxa_atexit@plt+0x852b5c> │ │ │ │ - ldr r3, [pc, #72] @ 864b1c <__cxa_atexit@plt+0x852b6c> │ │ │ │ + bhi 864b1c <__cxa_atexit@plt+0x852b6c> │ │ │ │ + ldr r3, [pc, #72] @ 864b2c <__cxa_atexit@plt+0x852b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 864b20 <__cxa_atexit@plt+0x852b70> │ │ │ │ + ldr r2, [pc, #68] @ 864b30 <__cxa_atexit@plt+0x852b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #28] @ 864b24 <__cxa_atexit@plt+0x852b74> │ │ │ │ + ldr r7, [pc, #28] @ 864b34 <__cxa_atexit@plt+0x852b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - cmpeq sp, #96, 2 │ │ │ │ - cmppeq sp, #20, 14 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ - teqeq pc, #196, 24 @ 0xc400 │ │ │ │ + cmpeq sp, #80, 2 │ │ │ │ + cmppeq sp, #4, 14 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + teqeq pc, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864b70 <__cxa_atexit@plt+0x852bc0> │ │ │ │ - ldr r3, [pc, #48] @ 864b78 <__cxa_atexit@plt+0x852bc8> │ │ │ │ + bcc 864b80 <__cxa_atexit@plt+0x852bd0> │ │ │ │ + ldr r3, [pc, #48] @ 864b88 <__cxa_atexit@plt+0x852bd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 864b7c <__cxa_atexit@plt+0x852bcc> │ │ │ │ + ldr r3, [pc, #36] @ 864b8c <__cxa_atexit@plt+0x852bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 864b80 <__cxa_atexit@plt+0x852bd0> │ │ │ │ + ldr r8, [pc, #24] @ 864b90 <__cxa_atexit@plt+0x852be0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #244 @ 0xf4 │ │ │ │ - cmpeq sp, #156, 14 @ 0x2700000 │ │ │ │ - cmpeq sp, #24, 30 @ 0x60 │ │ │ │ - teqeq pc, #160, 28 @ 0xa00 │ │ │ │ + cmpeq sp, #228 @ 0xe4 │ │ │ │ + cmpeq sp, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq sp, #8, 30 │ │ │ │ + teqeq pc, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864bb8 <__cxa_atexit@plt+0x852c08> │ │ │ │ - ldr r3, [pc, #28] @ 864bc0 <__cxa_atexit@plt+0x852c10> │ │ │ │ + bcc 864bc8 <__cxa_atexit@plt+0x852c18> │ │ │ │ + ldr r3, [pc, #28] @ 864bd0 <__cxa_atexit@plt+0x852c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 864bc4 <__cxa_atexit@plt+0x852c14> │ │ │ │ + ldr r8, [pc, #16] @ 864bd4 <__cxa_atexit@plt+0x852c24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #152 @ 0x98 │ │ │ │ - cmpeq sp, #212, 2 @ 0x35 │ │ │ │ + cmpeq sp, #136 @ 0x88 │ │ │ │ + cmpeq sp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq pc, #80, 28 @ 0x500 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864c68 <__cxa_atexit@plt+0x852cb8> │ │ │ │ + bcc 864c78 <__cxa_atexit@plt+0x852cc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864c60 <__cxa_atexit@plt+0x852cb0> │ │ │ │ - ldr r3, [pc, #96] @ 864c70 <__cxa_atexit@plt+0x852cc0> │ │ │ │ + bhi 864c70 <__cxa_atexit@plt+0x852cc0> │ │ │ │ + ldr r3, [pc, #96] @ 864c80 <__cxa_atexit@plt+0x852cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 864c74 <__cxa_atexit@plt+0x852cc4> │ │ │ │ + ldr r2, [pc, #92] @ 864c84 <__cxa_atexit@plt+0x852cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 864c78 <__cxa_atexit@plt+0x852cc8> │ │ │ │ + ldr r1, [pc, #88] @ 864c88 <__cxa_atexit@plt+0x852cd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #137 @ 0x89 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #72] @ 864c7c <__cxa_atexit@plt+0x852ccc> │ │ │ │ + ldr r2, [pc, #72] @ 864c8c <__cxa_atexit@plt+0x852cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r7, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 864c80 <__cxa_atexit@plt+0x852cd0> │ │ │ │ + ldr r7, [pc, #44] @ 864c90 <__cxa_atexit@plt+0x852ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 864c84 <__cxa_atexit@plt+0x852cd4> │ │ │ │ + ldr r9, [pc, #40] @ 864c94 <__cxa_atexit@plt+0x852ce4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq sp, #40, 2 │ │ │ │ - cmpeq sp, #8 │ │ │ │ - cmpeq sp, #64, 2 │ │ │ │ - cmpeq sp, #192, 2 @ 0x30 │ │ │ │ - teqeq pc, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq sp, #24, 2 │ │ │ │ + cmpeq sp, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq sp, #48, 2 │ │ │ │ + cmpeq sp, #176, 2 @ 0x2c │ │ │ │ + teqeq pc, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864ce8 <__cxa_atexit@plt+0x852d38> │ │ │ │ + bcc 864cf8 <__cxa_atexit@plt+0x852d48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864ce0 <__cxa_atexit@plt+0x852d30> │ │ │ │ - ldr r3, [pc, #56] @ 864cf0 <__cxa_atexit@plt+0x852d40> │ │ │ │ + bhi 864cf0 <__cxa_atexit@plt+0x852d40> │ │ │ │ + ldr r3, [pc, #56] @ 864d00 <__cxa_atexit@plt+0x852d50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 864cf4 <__cxa_atexit@plt+0x852d44> │ │ │ │ + ldr r2, [pc, #52] @ 864d04 <__cxa_atexit@plt+0x852d54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 864cf8 <__cxa_atexit@plt+0x852d48> │ │ │ │ + ldr r7, [pc, #28] @ 864d08 <__cxa_atexit@plt+0x852d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ - cmpeq sp, #68, 2 │ │ │ │ - teqeq pc, #28, 26 @ 0x700 │ │ │ │ + cmpeq sp, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq sp, #52, 2 │ │ │ │ + teqeq pc, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864d38 <__cxa_atexit@plt+0x852d88> │ │ │ │ - ldr r3, [pc, #36] @ 864d40 <__cxa_atexit@plt+0x852d90> │ │ │ │ + bcc 864d48 <__cxa_atexit@plt+0x852d98> │ │ │ │ + ldr r3, [pc, #36] @ 864d50 <__cxa_atexit@plt+0x852da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 864d44 <__cxa_atexit@plt+0x852d94> │ │ │ │ + ldr r7, [pc, #16] @ 864d54 <__cxa_atexit@plt+0x852da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32, 30 @ 0x80 │ │ │ │ - cmpeq lr, #0, 22 │ │ │ │ - teqeq pc, #176, 24 @ 0xb000 │ │ │ │ + cmpeq sp, #16, 30 @ 0x40 │ │ │ │ + cmpeq lr, #240, 20 @ 0xf0000 │ │ │ │ + teqeq pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864d80 <__cxa_atexit@plt+0x852dd0> │ │ │ │ - ldr r3, [pc, #32] @ 864d88 <__cxa_atexit@plt+0x852dd8> │ │ │ │ + bcc 864d90 <__cxa_atexit@plt+0x852de0> │ │ │ │ + ldr r3, [pc, #32] @ 864d98 <__cxa_atexit@plt+0x852de8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 864d8c <__cxa_atexit@plt+0x852ddc> │ │ │ │ + ldr r7, [pc, #16] @ 864d9c <__cxa_atexit@plt+0x852dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #212, 28 @ 0xd40 │ │ │ │ - cmppeq sp, #28, 24 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ - teqeq pc, #88, 24 @ 0x5800 │ │ │ │ + cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ + cmppeq sp, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ + teqeq pc, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864e04 <__cxa_atexit@plt+0x852e54> │ │ │ │ + bcc 864e14 <__cxa_atexit@plt+0x852e64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864dfc <__cxa_atexit@plt+0x852e4c> │ │ │ │ + bhi 864e0c <__cxa_atexit@plt+0x852e5c> │ │ │ │ mov r3, #3 │ │ │ │ - ldr r2, [pc, #72] @ 864e0c <__cxa_atexit@plt+0x852e5c> │ │ │ │ + ldr r2, [pc, #72] @ 864e1c <__cxa_atexit@plt+0x852e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #56] @ 864e10 <__cxa_atexit@plt+0x852e60> │ │ │ │ + ldr r3, [pc, #56] @ 864e20 <__cxa_atexit@plt+0x852e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ - ldr r7, [pc, #36] @ 864e14 <__cxa_atexit@plt+0x852e64> │ │ │ │ + ldr r7, [pc, #36] @ 864e24 <__cxa_atexit@plt+0x852e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 864e18 <__cxa_atexit@plt+0x852e68> │ │ │ │ + ldr r8, [pc, #32] @ 864e28 <__cxa_atexit@plt+0x852e78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #160 @ 0xa0 │ │ │ │ - cmpeq sp, #100, 28 @ 0x640 │ │ │ │ - cmppeq sp, #4, 28 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ - cmppeq sp, #16, 18 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ - teqeq pc, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq sp, #144 @ 0x90 │ │ │ │ + cmpeq sp, #84, 28 @ 0x540 │ │ │ │ + cmppeq sp, #244, 26 @ p-variant is OBSOLETE @ 0x3d00 │ │ │ │ + cmppeq sp, #0, 18 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864e90 <__cxa_atexit@plt+0x852ee0> │ │ │ │ + bcc 864ea0 <__cxa_atexit@plt+0x852ef0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864e88 <__cxa_atexit@plt+0x852ed8> │ │ │ │ - ldr r3, [pc, #76] @ 864e98 <__cxa_atexit@plt+0x852ee8> │ │ │ │ + bhi 864e98 <__cxa_atexit@plt+0x852ee8> │ │ │ │ + ldr r3, [pc, #76] @ 864ea8 <__cxa_atexit@plt+0x852ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 864e9c <__cxa_atexit@plt+0x852eec> │ │ │ │ + ldr r2, [pc, #72] @ 864eac <__cxa_atexit@plt+0x852efc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 864ea0 <__cxa_atexit@plt+0x852ef0> │ │ │ │ + ldr r2, [pc, #56] @ 864eb0 <__cxa_atexit@plt+0x852f00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 864ea4 <__cxa_atexit@plt+0x852ef4> │ │ │ │ + ldr r7, [pc, #32] @ 864eb4 <__cxa_atexit@plt+0x852f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmpeq sp, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq sp, #216, 26 @ 0x3600 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq lr, #184, 18 @ 0x2e0000 │ │ │ │ - teqeq pc, #68, 20 @ 0x44000 │ │ │ │ + cmpeq lr, #168, 18 @ 0x2a0000 │ │ │ │ + teqeq pc, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864ee0 <__cxa_atexit@plt+0x852f30> │ │ │ │ - ldr r3, [pc, #32] @ 864ee8 <__cxa_atexit@plt+0x852f38> │ │ │ │ + bcc 864ef0 <__cxa_atexit@plt+0x852f40> │ │ │ │ + ldr r3, [pc, #32] @ 864ef8 <__cxa_atexit@plt+0x852f48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 864eec <__cxa_atexit@plt+0x852f3c> │ │ │ │ + ldr r7, [pc, #16] @ 864efc <__cxa_atexit@plt+0x852f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #116, 26 @ 0x1d00 │ │ │ │ - cmpeq sp, #140, 12 @ 0x8c00000 │ │ │ │ - teqeq pc, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq sp, #100, 26 @ 0x1900 │ │ │ │ + cmpeq sp, #124, 12 @ 0x7c00000 │ │ │ │ + teqeq pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864f54 <__cxa_atexit@plt+0x852fa4> │ │ │ │ + bcc 864f64 <__cxa_atexit@plt+0x852fb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 864f4c <__cxa_atexit@plt+0x852f9c> │ │ │ │ - ldr r3, [pc, #60] @ 864f5c <__cxa_atexit@plt+0x852fac> │ │ │ │ + bhi 864f5c <__cxa_atexit@plt+0x852fac> │ │ │ │ + ldr r3, [pc, #60] @ 864f6c <__cxa_atexit@plt+0x852fbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 864f60 <__cxa_atexit@plt+0x852fb0> │ │ │ │ + ldr r3, [pc, #44] @ 864f70 <__cxa_atexit@plt+0x852fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 864f64 <__cxa_atexit@plt+0x852fb4> │ │ │ │ + ldr r7, [pc, #28] @ 864f74 <__cxa_atexit@plt+0x852fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #28, 26 @ 0x700 │ │ │ │ + cmpeq sp, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #12 │ │ │ │ - teqeq pc, #16, 20 @ 0x10000 │ │ │ │ + cmpeq sp, #252, 30 @ 0x3f0 │ │ │ │ + teqeq pc, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864fa0 <__cxa_atexit@plt+0x852ff0> │ │ │ │ - ldr r3, [pc, #32] @ 864fa8 <__cxa_atexit@plt+0x852ff8> │ │ │ │ + bcc 864fb0 <__cxa_atexit@plt+0x853000> │ │ │ │ + ldr r3, [pc, #32] @ 864fb8 <__cxa_atexit@plt+0x853008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 864fac <__cxa_atexit@plt+0x852ffc> │ │ │ │ + ldr r7, [pc, #16] @ 864fbc <__cxa_atexit@plt+0x85300c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #180, 24 @ 0xb400 │ │ │ │ - cmpeq sp, #156, 22 @ 0x27000 │ │ │ │ - teqeq pc, #144, 16 @ 0x900000 │ │ │ │ + cmpeq sp, #164, 24 @ 0xa400 │ │ │ │ + cmpeq sp, #140, 22 @ 0x23000 │ │ │ │ + teqeq pc, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 864fe8 <__cxa_atexit@plt+0x853038> │ │ │ │ - ldr r3, [pc, #32] @ 864ff0 <__cxa_atexit@plt+0x853040> │ │ │ │ + bcc 864ff8 <__cxa_atexit@plt+0x853048> │ │ │ │ + ldr r3, [pc, #32] @ 865000 <__cxa_atexit@plt+0x853050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 864ff4 <__cxa_atexit@plt+0x853044> │ │ │ │ + ldr r7, [pc, #16] @ 865004 <__cxa_atexit@plt+0x853054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #108, 24 @ 0x6c00 │ │ │ │ - cmpeq sp, #112, 30 @ 0x1c0 │ │ │ │ - teqeq pc, #72, 16 @ 0x480000 │ │ │ │ + cmpeq sp, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq sp, #96, 30 @ 0x180 │ │ │ │ + teqeq pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865030 <__cxa_atexit@plt+0x853080> │ │ │ │ - ldr r3, [pc, #32] @ 865038 <__cxa_atexit@plt+0x853088> │ │ │ │ + bcc 865040 <__cxa_atexit@plt+0x853090> │ │ │ │ + ldr r3, [pc, #32] @ 865048 <__cxa_atexit@plt+0x853098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86503c <__cxa_atexit@plt+0x85308c> │ │ │ │ + ldr r7, [pc, #16] @ 86504c <__cxa_atexit@plt+0x85309c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #36, 24 @ 0x2400 │ │ │ │ - cmpeq sp, #40, 30 @ 0xa0 │ │ │ │ - teqeq pc, #24, 18 @ 0x60000 │ │ │ │ + cmpeq sp, #20, 24 @ 0x1400 │ │ │ │ + cmpeq sp, #24, 30 @ 0x60 │ │ │ │ + teqeq pc, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8650bc <__cxa_atexit@plt+0x85310c> │ │ │ │ + bcc 8650cc <__cxa_atexit@plt+0x85311c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8650b4 <__cxa_atexit@plt+0x853104> │ │ │ │ - ldr r3, [pc, #84] @ 8650c4 <__cxa_atexit@plt+0x853114> │ │ │ │ + bhi 8650c4 <__cxa_atexit@plt+0x853114> │ │ │ │ + ldr r3, [pc, #84] @ 8650d4 <__cxa_atexit@plt+0x853124> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8650c8 <__cxa_atexit@plt+0x853118> │ │ │ │ + ldr r2, [pc, #80] @ 8650d8 <__cxa_atexit@plt+0x853128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8650cc <__cxa_atexit@plt+0x85311c> │ │ │ │ + ldr r1, [pc, #60] @ 8650dc <__cxa_atexit@plt+0x85312c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8650d0 <__cxa_atexit@plt+0x853120> │ │ │ │ + ldr r7, [pc, #32] @ 8650e0 <__cxa_atexit@plt+0x853130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #196, 22 @ 0x31000 │ │ │ │ + cmpeq sp, #180, 22 @ 0x2d000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq sp, #220, 24 @ 0xdc00 │ │ │ │ - teqeq pc, #104, 16 @ 0x680000 │ │ │ │ + cmpeq sp, #204, 24 @ 0xcc00 │ │ │ │ + teqeq pc, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86510c <__cxa_atexit@plt+0x85315c> │ │ │ │ - ldr r3, [pc, #32] @ 865114 <__cxa_atexit@plt+0x853164> │ │ │ │ + bcc 86511c <__cxa_atexit@plt+0x85316c> │ │ │ │ + ldr r3, [pc, #32] @ 865124 <__cxa_atexit@plt+0x853174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 865118 <__cxa_atexit@plt+0x853168> │ │ │ │ + ldr r7, [pc, #16] @ 865128 <__cxa_atexit@plt+0x853178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #72, 22 @ 0x12000 │ │ │ │ - cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ - teqeq pc, #44, 16 @ 0x2c0000 │ │ │ │ + cmpeq sp, #56, 22 @ 0xe000 │ │ │ │ + cmpeq sp, #236, 24 @ 0xec00 │ │ │ │ + teqeq pc, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86519c <__cxa_atexit@plt+0x8531ec> │ │ │ │ + bcc 8651ac <__cxa_atexit@plt+0x8531fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865194 <__cxa_atexit@plt+0x8531e4> │ │ │ │ - ldr r3, [pc, #88] @ 8651a4 <__cxa_atexit@plt+0x8531f4> │ │ │ │ + bhi 8651a4 <__cxa_atexit@plt+0x8531f4> │ │ │ │ + ldr r3, [pc, #88] @ 8651b4 <__cxa_atexit@plt+0x853204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 8651a8 <__cxa_atexit@plt+0x8531f8> │ │ │ │ + ldr r2, [pc, #76] @ 8651b8 <__cxa_atexit@plt+0x853208> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 8651ac <__cxa_atexit@plt+0x8531fc> │ │ │ │ + ldr r3, [pc, #68] @ 8651bc <__cxa_atexit@plt+0x85320c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 8651b0 <__cxa_atexit@plt+0x853200> │ │ │ │ + ldr r3, [pc, #60] @ 8651c0 <__cxa_atexit@plt+0x853210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8651b4 <__cxa_atexit@plt+0x853204> │ │ │ │ + ldr r8, [pc, #36] @ 8651c4 <__cxa_atexit@plt+0x853214> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq sp, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq sp, #252, 20 @ 0xfc000 │ │ │ │ - cmpeq sp, #212, 22 @ 0x35000 │ │ │ │ - cmpeq sp, #20, 24 @ 0x1400 │ │ │ │ - teqeq pc, #176, 14 @ 0x2c00000 │ │ │ │ + cmpeq sp, #236, 20 @ 0xec000 │ │ │ │ + cmpeq sp, #196, 22 @ 0x31000 │ │ │ │ + cmpeq sp, #4, 24 @ 0x400 │ │ │ │ + teqeq pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86523c <__cxa_atexit@plt+0x85328c> │ │ │ │ + bcc 86524c <__cxa_atexit@plt+0x85329c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865234 <__cxa_atexit@plt+0x853284> │ │ │ │ - ldr r3, [pc, #92] @ 865244 <__cxa_atexit@plt+0x853294> │ │ │ │ + bhi 865244 <__cxa_atexit@plt+0x853294> │ │ │ │ + ldr r3, [pc, #92] @ 865254 <__cxa_atexit@plt+0x8532a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 865248 <__cxa_atexit@plt+0x853298> │ │ │ │ + ldr r2, [pc, #88] @ 865258 <__cxa_atexit@plt+0x8532a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 86524c <__cxa_atexit@plt+0x85329c> │ │ │ │ + ldr r0, [pc, #64] @ 86525c <__cxa_atexit@plt+0x8532ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 865250 <__cxa_atexit@plt+0x8532a0> │ │ │ │ + ldr r7, [pc, #32] @ 865260 <__cxa_atexit@plt+0x8532b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq sp, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq sp, #92, 22 @ 0x17000 │ │ │ │ - teqeq pc, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq sp, #76, 22 @ 0x13000 │ │ │ │ + teqeq pc, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86528c <__cxa_atexit@plt+0x8532dc> │ │ │ │ - ldr r3, [pc, #32] @ 865294 <__cxa_atexit@plt+0x8532e4> │ │ │ │ + bcc 86529c <__cxa_atexit@plt+0x8532ec> │ │ │ │ + ldr r3, [pc, #32] @ 8652a4 <__cxa_atexit@plt+0x8532f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 865298 <__cxa_atexit@plt+0x8532e8> │ │ │ │ + ldr r7, [pc, #16] @ 8652a8 <__cxa_atexit@plt+0x8532f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 18 @ 0x320000 │ │ │ │ - cmpeq sp, #204, 24 @ 0xcc00 │ │ │ │ - teqeq pc, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq sp, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq sp, #188, 24 @ 0xbc00 │ │ │ │ + teqeq pc, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86530c <__cxa_atexit@plt+0x85335c> │ │ │ │ - ldr r3, [pc, #88] @ 865314 <__cxa_atexit@plt+0x853364> │ │ │ │ + bcc 86531c <__cxa_atexit@plt+0x85336c> │ │ │ │ + ldr r3, [pc, #88] @ 865324 <__cxa_atexit@plt+0x853374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add r7, r7, #24 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [pc, #56] @ 865318 <__cxa_atexit@plt+0x853368> │ │ │ │ + ldr r2, [pc, #56] @ 865328 <__cxa_atexit@plt+0x853378> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r3, r9} │ │ │ │ str r8, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 865304 <__cxa_atexit@plt+0x853354> │ │ │ │ - b 865328 <__cxa_atexit@plt+0x853378> │ │ │ │ + beq 865314 <__cxa_atexit@plt+0x853364> │ │ │ │ + b 865338 <__cxa_atexit@plt+0x853388> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #128, 18 @ 0x200000 │ │ │ │ + cmpeq sp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq pc, #120, 12 @ 0x7800000 │ │ │ │ + teqeq pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 865394 <__cxa_atexit@plt+0x8533e4> │ │ │ │ + bne 8653a4 <__cxa_atexit@plt+0x8533f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8653b8 <__cxa_atexit@plt+0x853408> │ │ │ │ + bhi 8653c8 <__cxa_atexit@plt+0x853418> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r0, [pc, #108] @ 8653c8 <__cxa_atexit@plt+0x853418> │ │ │ │ + ldr r0, [pc, #108] @ 8653d8 <__cxa_atexit@plt+0x853428> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #104] @ 8653cc <__cxa_atexit@plt+0x85341c> │ │ │ │ + ldr lr, [pc, #104] @ 8653dc <__cxa_atexit@plt+0x85342c> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #28 │ │ │ │ - ldr r7, [pc, #64] @ 8653d0 <__cxa_atexit@plt+0x853420> │ │ │ │ + ldr r7, [pc, #64] @ 8653e0 <__cxa_atexit@plt+0x853430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 8653c4 <__cxa_atexit@plt+0x853414> │ │ │ │ + ldr r3, [pc, #36] @ 8653d4 <__cxa_atexit@plt+0x853424> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8653b0 <__cxa_atexit@plt+0x853400> │ │ │ │ - b 8653e0 <__cxa_atexit@plt+0x853430> │ │ │ │ + beq 8653c0 <__cxa_atexit@plt+0x853410> │ │ │ │ + b 8653f0 <__cxa_atexit@plt+0x853440> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmpeq sp, #192, 22 @ 0x30000 │ │ │ │ - teqeq pc, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq sp, #176, 22 @ 0x2c000 │ │ │ │ + teqeq pc, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 865400 <__cxa_atexit@plt+0x853450> │ │ │ │ - ldr r7, [pc, #80] @ 865444 <__cxa_atexit@plt+0x853494> │ │ │ │ + bne 865410 <__cxa_atexit@plt+0x853460> │ │ │ │ + ldr r7, [pc, #80] @ 865454 <__cxa_atexit@plt+0x8534a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865438 <__cxa_atexit@plt+0x853488> │ │ │ │ + bhi 865448 <__cxa_atexit@plt+0x853498> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 865448 <__cxa_atexit@plt+0x853498> │ │ │ │ + ldr r3, [pc, #44] @ 865458 <__cxa_atexit@plt+0x8534a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #24] @ 86544c <__cxa_atexit@plt+0x85349c> │ │ │ │ + ldr r7, [pc, #24] @ 86545c <__cxa_atexit@plt+0x8534ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #72, 18 @ 0x120000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - cmppeq sp, #204 @ p-variant is OBSOLETE @ 0xcc │ │ │ │ - teqeq pc, #104, 10 @ 0x1a000000 │ │ │ │ + cmppeq sp, #188 @ p-variant is OBSOLETE @ 0xbc │ │ │ │ + teqeq pc, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8654f8 <__cxa_atexit@plt+0x853548> │ │ │ │ + bcc 865508 <__cxa_atexit@plt+0x853558> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8654f0 <__cxa_atexit@plt+0x853540> │ │ │ │ - ldr r3, [pc, #128] @ 865500 <__cxa_atexit@plt+0x853550> │ │ │ │ + bhi 865500 <__cxa_atexit@plt+0x853550> │ │ │ │ + ldr r3, [pc, #128] @ 865510 <__cxa_atexit@plt+0x853560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #84] @ 865504 <__cxa_atexit@plt+0x853554> │ │ │ │ + ldr sl, [pc, #84] @ 865514 <__cxa_atexit@plt+0x853564> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #80] @ 865508 <__cxa_atexit@plt+0x853558> │ │ │ │ + ldr ip, [pc, #80] @ 865518 <__cxa_atexit@plt+0x853568> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r8, r9} │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-32]! @ 0xffffffe0 │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #32] @ 86550c <__cxa_atexit@plt+0x85355c> │ │ │ │ + ldr r7, [pc, #32] @ 86551c <__cxa_atexit@plt+0x85356c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq sp, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - cmpeq sp, #160, 16 @ 0xa00000 │ │ │ │ - teqeq pc, #220, 6 @ 0x70000003 │ │ │ │ + cmpeq sp, #144, 16 @ 0x900000 │ │ │ │ + teqeq pc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865548 <__cxa_atexit@plt+0x853598> │ │ │ │ - ldr r3, [pc, #32] @ 865550 <__cxa_atexit@plt+0x8535a0> │ │ │ │ + bcc 865558 <__cxa_atexit@plt+0x8535a8> │ │ │ │ + ldr r3, [pc, #32] @ 865560 <__cxa_atexit@plt+0x8535b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 865554 <__cxa_atexit@plt+0x8535a4> │ │ │ │ + ldr r7, [pc, #16] @ 865564 <__cxa_atexit@plt+0x8535b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #12, 14 @ 0x300000 │ │ │ │ - cmpeq sp, #36 @ 0x24 │ │ │ │ - teqeq pc, #64, 6 │ │ │ │ + cmpeq sp, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq sp, #20 │ │ │ │ + teqeq pc, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865590 <__cxa_atexit@plt+0x8535e0> │ │ │ │ - ldr r3, [pc, #32] @ 865598 <__cxa_atexit@plt+0x8535e8> │ │ │ │ + bcc 8655a0 <__cxa_atexit@plt+0x8535f0> │ │ │ │ + ldr r3, [pc, #32] @ 8655a8 <__cxa_atexit@plt+0x8535f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86559c <__cxa_atexit@plt+0x8535ec> │ │ │ │ + ldr r7, [pc, #16] @ 8655ac <__cxa_atexit@plt+0x8535fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq sp, #0, 10 │ │ │ │ - teqeq pc, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq sp, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq sp, #240, 8 @ 0xf0000000 │ │ │ │ + teqeq pc, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865608 <__cxa_atexit@plt+0x853658> │ │ │ │ + bcc 865618 <__cxa_atexit@plt+0x853668> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865600 <__cxa_atexit@plt+0x853650> │ │ │ │ - ldr r3, [pc, #64] @ 865610 <__cxa_atexit@plt+0x853660> │ │ │ │ + bhi 865610 <__cxa_atexit@plt+0x853660> │ │ │ │ + ldr r3, [pc, #64] @ 865620 <__cxa_atexit@plt+0x853670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 865614 <__cxa_atexit@plt+0x853664> │ │ │ │ + ldr r3, [pc, #44] @ 865624 <__cxa_atexit@plt+0x853674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 865618 <__cxa_atexit@plt+0x853668> │ │ │ │ + ldr r7, [pc, #28] @ 865628 <__cxa_atexit@plt+0x853678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq sp, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #172, 10 @ 0x2b000000 │ │ │ │ - teqeq pc, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq sp, #156, 10 @ 0x27000000 │ │ │ │ + teqeq pc, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86568c <__cxa_atexit@plt+0x8536dc> │ │ │ │ + bcc 86569c <__cxa_atexit@plt+0x8536ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865684 <__cxa_atexit@plt+0x8536d4> │ │ │ │ - ldr r3, [pc, #72] @ 865694 <__cxa_atexit@plt+0x8536e4> │ │ │ │ + bhi 865694 <__cxa_atexit@plt+0x8536e4> │ │ │ │ + ldr r3, [pc, #72] @ 8656a4 <__cxa_atexit@plt+0x8536f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 865698 <__cxa_atexit@plt+0x8536e8> │ │ │ │ + ldr r7, [pc, #48] @ 8656a8 <__cxa_atexit@plt+0x8536f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 86569c <__cxa_atexit@plt+0x8536ec> │ │ │ │ + ldr r7, [pc, #28] @ 8656ac <__cxa_atexit@plt+0x8536fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq sp, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq sp, #44, 22 @ 0xb000 │ │ │ │ - teqeq pc, #76, 2 │ │ │ │ + cmpeq sp, #28, 22 @ 0x7000 │ │ │ │ + teqeq pc, #60, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8656e8 <__cxa_atexit@plt+0x853738> │ │ │ │ - ldr r3, [pc, #48] @ 8656f0 <__cxa_atexit@plt+0x853740> │ │ │ │ + bcc 8656f8 <__cxa_atexit@plt+0x853748> │ │ │ │ + ldr r3, [pc, #48] @ 865700 <__cxa_atexit@plt+0x853750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 8656f4 <__cxa_atexit@plt+0x853744> │ │ │ │ + ldr r3, [pc, #36] @ 865704 <__cxa_atexit@plt+0x853754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 8656f8 <__cxa_atexit@plt+0x853748> │ │ │ │ + ldr r8, [pc, #24] @ 865708 <__cxa_atexit@plt+0x853758> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #124, 10 @ 0x1f000000 │ │ │ │ - cmpeq sp, #36, 24 @ 0x2400 │ │ │ │ - cmpeq sp, #160, 6 @ 0x80000002 │ │ │ │ - teqeq pc, #124, 2 │ │ │ │ + cmpeq sp, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq sp, #20, 24 @ 0x1400 │ │ │ │ + cmpeq sp, #144, 6 @ 0x40000002 │ │ │ │ + teqeq pc, #108, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865770 <__cxa_atexit@plt+0x8537c0> │ │ │ │ + bcc 865780 <__cxa_atexit@plt+0x8537d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865768 <__cxa_atexit@plt+0x8537b8> │ │ │ │ - ldr r3, [pc, #76] @ 865778 <__cxa_atexit@plt+0x8537c8> │ │ │ │ + bhi 865778 <__cxa_atexit@plt+0x8537c8> │ │ │ │ + ldr r3, [pc, #76] @ 865788 <__cxa_atexit@plt+0x8537d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #56] @ 86577c <__cxa_atexit@plt+0x8537cc> │ │ │ │ + ldr r2, [pc, #56] @ 86578c <__cxa_atexit@plt+0x8537dc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 865780 <__cxa_atexit@plt+0x8537d0> │ │ │ │ + ldr r7, [pc, #40] @ 865790 <__cxa_atexit@plt+0x8537e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ - ldr r7, [pc, #32] @ 865784 <__cxa_atexit@plt+0x8537d4> │ │ │ │ + ldr r7, [pc, #32] @ 865794 <__cxa_atexit@plt+0x8537e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq sp, #0, 10 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq sp, #24, 24 @ 0x1800 │ │ │ │ - cmpeq sp, #180, 18 @ 0x2d0000 │ │ │ │ - teqeq pc, #0, 2 │ │ │ │ + cmpeq sp, #8, 24 @ 0x800 │ │ │ │ + cmpeq sp, #164, 18 @ 0x290000 │ │ │ │ + teqeq pc, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865810 <__cxa_atexit@plt+0x853860> │ │ │ │ + bcc 865820 <__cxa_atexit@plt+0x853870> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865808 <__cxa_atexit@plt+0x853858> │ │ │ │ - ldr r3, [pc, #96] @ 865818 <__cxa_atexit@plt+0x853868> │ │ │ │ + bhi 865818 <__cxa_atexit@plt+0x853868> │ │ │ │ + ldr r3, [pc, #96] @ 865828 <__cxa_atexit@plt+0x853878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 86581c <__cxa_atexit@plt+0x85386c> │ │ │ │ + ldr r1, [pc, #80] @ 86582c <__cxa_atexit@plt+0x85387c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 865820 <__cxa_atexit@plt+0x853870> │ │ │ │ + ldr r3, [pc, #68] @ 865830 <__cxa_atexit@plt+0x853880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 865824 <__cxa_atexit@plt+0x853874> │ │ │ │ + ldr r3, [pc, #60] @ 865834 <__cxa_atexit@plt+0x853884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 865828 <__cxa_atexit@plt+0x853878> │ │ │ │ + ldr r8, [pc, #36] @ 865838 <__cxa_atexit@plt+0x853888> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #132, 8 @ 0x84000000 │ │ │ │ + cmpeq sp, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq sp, #136, 8 @ 0x88000000 │ │ │ │ - cmpeq sp, #96, 10 @ 0x18000000 │ │ │ │ - cmpeq sp, #160, 10 @ 0x28000000 │ │ │ │ - teqeq pc, #148 @ 0x94 │ │ │ │ + cmpeq sp, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq sp, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq sp, #144, 10 @ 0x24000000 │ │ │ │ + teqeq pc, #132 @ 0x84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865884 <__cxa_atexit@plt+0x8538d4> │ │ │ │ - ldr r3, [pc, #60] @ 86588c <__cxa_atexit@plt+0x8538dc> │ │ │ │ + bcc 865894 <__cxa_atexit@plt+0x8538e4> │ │ │ │ + ldr r3, [pc, #60] @ 86589c <__cxa_atexit@plt+0x8538ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 865878 <__cxa_atexit@plt+0x8538c8> │ │ │ │ + beq 865888 <__cxa_atexit@plt+0x8538d8> │ │ │ │ mov r7, r8 │ │ │ │ - b 86589c <__cxa_atexit@plt+0x8538ec> │ │ │ │ + b 8658ac <__cxa_atexit@plt+0x8538fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq pc, #52 @ 0x34 │ │ │ │ + teqeq pc, #36 @ 0x24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 8658b8 <__cxa_atexit@plt+0x853908> │ │ │ │ + ldr r0, [pc, #20] @ 8658c8 <__cxa_atexit@plt+0x853918> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #8 │ │ │ │ + teqeq pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865930 <__cxa_atexit@plt+0x853980> │ │ │ │ + bhi 865940 <__cxa_atexit@plt+0x853990> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr lr, [pc, #80] @ 86593c <__cxa_atexit@plt+0x85398c> │ │ │ │ + ldr lr, [pc, #80] @ 86594c <__cxa_atexit@plt+0x85399c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #68] @ 865940 <__cxa_atexit@plt+0x853990> │ │ │ │ + ldr sl, [pc, #68] @ 865950 <__cxa_atexit@plt+0x8539a0> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #24] @ 865944 <__cxa_atexit@plt+0x853994> │ │ │ │ + ldr r7, [pc, #24] @ 865954 <__cxa_atexit@plt+0x8539a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - cmpeq sp, #36, 12 @ 0x2400000 │ │ │ │ - teqeq pc, #144, 30 @ 0x240 │ │ │ │ + cmpeq sp, #20, 12 @ 0x1400000 │ │ │ │ + teqeq pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8659c8 <__cxa_atexit@plt+0x853a18> │ │ │ │ + bcc 8659d8 <__cxa_atexit@plt+0x853a28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8659c0 <__cxa_atexit@plt+0x853a10> │ │ │ │ - ldr r3, [pc, #88] @ 8659d0 <__cxa_atexit@plt+0x853a20> │ │ │ │ + bhi 8659d0 <__cxa_atexit@plt+0x853a20> │ │ │ │ + ldr r3, [pc, #88] @ 8659e0 <__cxa_atexit@plt+0x853a30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 8659d4 <__cxa_atexit@plt+0x853a24> │ │ │ │ + ldr r2, [pc, #84] @ 8659e4 <__cxa_atexit@plt+0x853a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr r7, [pc, #36] @ 8659d8 <__cxa_atexit@plt+0x853a28> │ │ │ │ + ldr r7, [pc, #36] @ 8659e8 <__cxa_atexit@plt+0x853a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8659dc <__cxa_atexit@plt+0x853a2c> │ │ │ │ + ldr r8, [pc, #32] @ 8659ec <__cxa_atexit@plt+0x853a3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq sp, #188, 4 @ 0xc000000b │ │ │ │ - cmpeq sp, #72, 24 @ 0x4800 │ │ │ │ - cmpeq sp, #8, 6 @ 0x20000000 │ │ │ │ - teqeq pc, #24, 30 @ 0x60 │ │ │ │ + cmpeq sp, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq sp, #56, 24 @ 0x3800 │ │ │ │ + cmpeq sp, #248, 4 @ 0x8000000f │ │ │ │ + teqeq pc, #8, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865a6c <__cxa_atexit@plt+0x853abc> │ │ │ │ + bcc 865a7c <__cxa_atexit@plt+0x853acc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865a64 <__cxa_atexit@plt+0x853ab4> │ │ │ │ - ldr lr, [pc, #100] @ 865a74 <__cxa_atexit@plt+0x853ac4> │ │ │ │ + bhi 865a74 <__cxa_atexit@plt+0x853ac4> │ │ │ │ + ldr lr, [pc, #100] @ 865a84 <__cxa_atexit@plt+0x853ad4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 865a78 <__cxa_atexit@plt+0x853ac8> │ │ │ │ + ldr r2, [pc, #96] @ 865a88 <__cxa_atexit@plt+0x853ad8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 865a7c <__cxa_atexit@plt+0x853acc> │ │ │ │ + ldr r3, [pc, #68] @ 865a8c <__cxa_atexit@plt+0x853adc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 865a80 <__cxa_atexit@plt+0x853ad0> │ │ │ │ + ldr r7, [pc, #32] @ 865a90 <__cxa_atexit@plt+0x853ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq sp, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq sp, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - cmpeq sp, #240, 8 @ 0xf0000000 │ │ │ │ - teqeq pc, #200, 26 @ 0x3200 │ │ │ │ + cmpeq sp, #224, 8 @ 0xe0000000 │ │ │ │ + teqeq pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865ac8 <__cxa_atexit@plt+0x853b18> │ │ │ │ - ldr r3, [pc, #44] @ 865ad0 <__cxa_atexit@plt+0x853b20> │ │ │ │ + bcc 865ad8 <__cxa_atexit@plt+0x853b28> │ │ │ │ + ldr r3, [pc, #44] @ 865ae0 <__cxa_atexit@plt+0x853b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 865ad4 <__cxa_atexit@plt+0x853b24> │ │ │ │ + ldr r3, [pc, #32] @ 865ae4 <__cxa_atexit@plt+0x853b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 865ad8 <__cxa_atexit@plt+0x853b28> │ │ │ │ + ldr r7, [pc, #20] @ 865ae8 <__cxa_atexit@plt+0x853b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #152, 2 @ 0x26 │ │ │ │ - cmpeq sp, #188, 16 @ 0xbc0000 │ │ │ │ - cmpeq sp, #84, 12 @ 0x5400000 │ │ │ │ - teqeq pc, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq sp, #136, 2 @ 0x22 │ │ │ │ + cmpeq sp, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ + teqeq pc, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865b5c <__cxa_atexit@plt+0x853bac> │ │ │ │ + bcc 865b6c <__cxa_atexit@plt+0x853bbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865b54 <__cxa_atexit@plt+0x853ba4> │ │ │ │ - ldr r3, [pc, #88] @ 865b64 <__cxa_atexit@plt+0x853bb4> │ │ │ │ + bhi 865b64 <__cxa_atexit@plt+0x853bb4> │ │ │ │ + ldr r3, [pc, #88] @ 865b74 <__cxa_atexit@plt+0x853bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 865b68 <__cxa_atexit@plt+0x853bb8> │ │ │ │ + ldr r2, [pc, #76] @ 865b78 <__cxa_atexit@plt+0x853bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 865b6c <__cxa_atexit@plt+0x853bbc> │ │ │ │ + ldr r3, [pc, #68] @ 865b7c <__cxa_atexit@plt+0x853bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 865b70 <__cxa_atexit@plt+0x853bc0> │ │ │ │ + ldr r3, [pc, #60] @ 865b80 <__cxa_atexit@plt+0x853bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 865b74 <__cxa_atexit@plt+0x853bc4> │ │ │ │ + ldr r8, [pc, #36] @ 865b84 <__cxa_atexit@plt+0x853bd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #48, 2 │ │ │ │ + cmpeq sp, #32, 2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #60, 2 │ │ │ │ - cmpeq sp, #20, 4 @ 0x40000001 │ │ │ │ - cmpeq sp, #84, 4 @ 0x40000005 │ │ │ │ - teqeq pc, #144, 26 @ 0x2400 │ │ │ │ + cmpeq sp, #44, 2 │ │ │ │ + cmpeq sp, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq sp, #68, 4 @ 0x40000004 │ │ │ │ + teqeq pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865c0c <__cxa_atexit@plt+0x853c5c> │ │ │ │ + bcc 865c1c <__cxa_atexit@plt+0x853c6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865c04 <__cxa_atexit@plt+0x853c54> │ │ │ │ - ldr r3, [pc, #108] @ 865c14 <__cxa_atexit@plt+0x853c64> │ │ │ │ + bhi 865c14 <__cxa_atexit@plt+0x853c64> │ │ │ │ + ldr r3, [pc, #108] @ 865c24 <__cxa_atexit@plt+0x853c74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 865c18 <__cxa_atexit@plt+0x853c68> │ │ │ │ + ldr lr, [pc, #76] @ 865c28 <__cxa_atexit@plt+0x853c78> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 865c1c <__cxa_atexit@plt+0x853c6c> │ │ │ │ + ldr r7, [pc, #68] @ 865c2c <__cxa_atexit@plt+0x853c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 865c20 <__cxa_atexit@plt+0x853c70> │ │ │ │ + ldr r7, [pc, #32] @ 865c30 <__cxa_atexit@plt+0x853c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #148 @ 0x94 │ │ │ │ + cmpeq sp, #132 @ 0x84 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - cmpeq sp, #80, 6 @ 0x40000001 │ │ │ │ - teqeq pc, #40, 24 @ 0x2800 │ │ │ │ + cmpeq sp, #64, 6 │ │ │ │ + teqeq pc, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865c68 <__cxa_atexit@plt+0x853cb8> │ │ │ │ - ldr r3, [pc, #44] @ 865c70 <__cxa_atexit@plt+0x853cc0> │ │ │ │ + bcc 865c78 <__cxa_atexit@plt+0x853cc8> │ │ │ │ + ldr r3, [pc, #44] @ 865c80 <__cxa_atexit@plt+0x853cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 865c74 <__cxa_atexit@plt+0x853cc4> │ │ │ │ + ldr r3, [pc, #32] @ 865c84 <__cxa_atexit@plt+0x853cd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 865c78 <__cxa_atexit@plt+0x853cc8> │ │ │ │ + ldr r7, [pc, #20] @ 865c88 <__cxa_atexit@plt+0x853cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #248, 30 @ 0x3e0 │ │ │ │ - cmpeq sp, #252, 12 @ 0xfc00000 │ │ │ │ - cmpeq sp, #180, 8 @ 0xb4000000 │ │ │ │ - teqeq pc, #220, 22 @ 0x37000 │ │ │ │ + cmpeq sp, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq sp, #236, 12 @ 0xec00000 │ │ │ │ + cmpeq sp, #164, 8 @ 0xa4000000 │ │ │ │ + teqeq pc, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865cfc <__cxa_atexit@plt+0x853d4c> │ │ │ │ + bcc 865d0c <__cxa_atexit@plt+0x853d5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865cf4 <__cxa_atexit@plt+0x853d44> │ │ │ │ - ldr r3, [pc, #88] @ 865d04 <__cxa_atexit@plt+0x853d54> │ │ │ │ + bhi 865d04 <__cxa_atexit@plt+0x853d54> │ │ │ │ + ldr r3, [pc, #88] @ 865d14 <__cxa_atexit@plt+0x853d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 865d08 <__cxa_atexit@plt+0x853d58> │ │ │ │ + ldr r2, [pc, #76] @ 865d18 <__cxa_atexit@plt+0x853d68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 865d0c <__cxa_atexit@plt+0x853d5c> │ │ │ │ + ldr r3, [pc, #68] @ 865d1c <__cxa_atexit@plt+0x853d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 865d10 <__cxa_atexit@plt+0x853d60> │ │ │ │ + ldr r3, [pc, #60] @ 865d20 <__cxa_atexit@plt+0x853d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 865d14 <__cxa_atexit@plt+0x853d64> │ │ │ │ + ldr r8, [pc, #36] @ 865d24 <__cxa_atexit@plt+0x853d74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #144, 30 @ 0x240 │ │ │ │ + cmpeq sp, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #156, 30 @ 0x270 │ │ │ │ - cmpeq sp, #116 @ 0x74 │ │ │ │ - cmpeq sp, #180 @ 0xb4 │ │ │ │ - teqeq pc, #52, 22 @ 0xd000 │ │ │ │ + cmpeq sp, #140, 30 @ 0x230 │ │ │ │ + cmpeq sp, #100 @ 0x64 │ │ │ │ + cmpeq sp, #164 @ 0xa4 │ │ │ │ + teqeq pc, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865d5c <__cxa_atexit@plt+0x853dac> │ │ │ │ - ldr r3, [pc, #44] @ 865d64 <__cxa_atexit@plt+0x853db4> │ │ │ │ + bcc 865d6c <__cxa_atexit@plt+0x853dbc> │ │ │ │ + ldr r3, [pc, #44] @ 865d74 <__cxa_atexit@plt+0x853dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 865d68 <__cxa_atexit@plt+0x853db8> │ │ │ │ + ldr r3, [pc, #32] @ 865d78 <__cxa_atexit@plt+0x853dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 865d6c <__cxa_atexit@plt+0x853dbc> │ │ │ │ + ldr r7, [pc, #20] @ 865d7c <__cxa_atexit@plt+0x853dcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #4, 30 │ │ │ │ - cmpeq sp, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq sp, #192, 6 │ │ │ │ - teqeq pc, #232, 20 @ 0xe8000 │ │ │ │ + cmpeq sp, #244, 28 @ 0xf40 │ │ │ │ + cmpeq sp, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq sp, #176, 6 @ 0xc0000002 │ │ │ │ + teqeq pc, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865df0 <__cxa_atexit@plt+0x853e40> │ │ │ │ + bcc 865e00 <__cxa_atexit@plt+0x853e50> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865de8 <__cxa_atexit@plt+0x853e38> │ │ │ │ - ldr r3, [pc, #88] @ 865df8 <__cxa_atexit@plt+0x853e48> │ │ │ │ + bhi 865df8 <__cxa_atexit@plt+0x853e48> │ │ │ │ + ldr r3, [pc, #88] @ 865e08 <__cxa_atexit@plt+0x853e58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 865dfc <__cxa_atexit@plt+0x853e4c> │ │ │ │ + ldr r2, [pc, #76] @ 865e0c <__cxa_atexit@plt+0x853e5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 865e00 <__cxa_atexit@plt+0x853e50> │ │ │ │ + ldr r3, [pc, #68] @ 865e10 <__cxa_atexit@plt+0x853e60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 865e04 <__cxa_atexit@plt+0x853e54> │ │ │ │ + ldr r3, [pc, #60] @ 865e14 <__cxa_atexit@plt+0x853e64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 865e08 <__cxa_atexit@plt+0x853e58> │ │ │ │ + ldr r8, [pc, #36] @ 865e18 <__cxa_atexit@plt+0x853e68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq sp, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #168, 28 @ 0xa80 │ │ │ │ - cmpeq sp, #128, 30 @ 0x200 │ │ │ │ - cmpeq sp, #192, 30 @ 0x300 │ │ │ │ - teqeq pc, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq sp, #152, 28 @ 0x980 │ │ │ │ + cmpeq sp, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq sp, #176, 30 @ 0x2c0 │ │ │ │ + teqeq pc, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865e84 <__cxa_atexit@plt+0x853ed4> │ │ │ │ + bcc 865e94 <__cxa_atexit@plt+0x853ee4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865e7c <__cxa_atexit@plt+0x853ecc> │ │ │ │ - ldr r3, [pc, #80] @ 865e8c <__cxa_atexit@plt+0x853edc> │ │ │ │ + bhi 865e8c <__cxa_atexit@plt+0x853edc> │ │ │ │ + ldr r3, [pc, #80] @ 865e9c <__cxa_atexit@plt+0x853eec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 865e90 <__cxa_atexit@plt+0x853ee0> │ │ │ │ + ldr r2, [pc, #76] @ 865ea0 <__cxa_atexit@plt+0x853ef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 865e94 <__cxa_atexit@plt+0x853ee4> │ │ │ │ + ldr r2, [pc, #60] @ 865ea4 <__cxa_atexit@plt+0x853ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 865e98 <__cxa_atexit@plt+0x853ee8> │ │ │ │ + ldr r7, [pc, #32] @ 865ea8 <__cxa_atexit@plt+0x853ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq sp, #232, 26 @ 0x3a00 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmpeq sp, #216 @ 0xd8 │ │ │ │ - teqeq pc, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq sp, #200 @ 0xc8 │ │ │ │ + teqeq pc, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865f34 <__cxa_atexit@plt+0x853f84> │ │ │ │ + bcc 865f44 <__cxa_atexit@plt+0x853f94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 865f2c <__cxa_atexit@plt+0x853f7c> │ │ │ │ - ldr r3, [pc, #112] @ 865f3c <__cxa_atexit@plt+0x853f8c> │ │ │ │ + bhi 865f3c <__cxa_atexit@plt+0x853f8c> │ │ │ │ + ldr r3, [pc, #112] @ 865f4c <__cxa_atexit@plt+0x853f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 865f40 <__cxa_atexit@plt+0x853f90> │ │ │ │ + ldr lr, [pc, #80] @ 865f50 <__cxa_atexit@plt+0x853fa0> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr sl, [pc, #72] @ 865f44 <__cxa_atexit@plt+0x853f94> │ │ │ │ + ldr sl, [pc, #72] @ 865f54 <__cxa_atexit@plt+0x853fa4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 865f48 <__cxa_atexit@plt+0x853f98> │ │ │ │ + ldr r7, [pc, #32] @ 865f58 <__cxa_atexit@plt+0x853fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - cmpeq sp, #100, 28 @ 0x640 │ │ │ │ - teqeq pc, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #84, 28 @ 0x540 │ │ │ │ + teqeq pc, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 865f84 <__cxa_atexit@plt+0x853fd4> │ │ │ │ - ldr r3, [pc, #32] @ 865f8c <__cxa_atexit@plt+0x853fdc> │ │ │ │ + bcc 865f94 <__cxa_atexit@plt+0x853fe4> │ │ │ │ + ldr r3, [pc, #32] @ 865f9c <__cxa_atexit@plt+0x853fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 865f90 <__cxa_atexit@plt+0x853fe0> │ │ │ │ + ldr r7, [pc, #16] @ 865fa0 <__cxa_atexit@plt+0x853ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208, 24 @ 0xd000 │ │ │ │ - cmpeq sp, #212, 30 @ 0x350 │ │ │ │ - teqeq pc, #152, 18 @ 0x260000 │ │ │ │ + cmpeq sp, #192, 24 @ 0xc000 │ │ │ │ + cmpeq sp, #196, 30 @ 0x310 │ │ │ │ + teqeq pc, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866030 <__cxa_atexit@plt+0x854080> │ │ │ │ + bcc 866040 <__cxa_atexit@plt+0x854090> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866028 <__cxa_atexit@plt+0x854078> │ │ │ │ - ldr r3, [pc, #116] @ 866038 <__cxa_atexit@plt+0x854088> │ │ │ │ + bhi 866038 <__cxa_atexit@plt+0x854088> │ │ │ │ + ldr r3, [pc, #116] @ 866048 <__cxa_atexit@plt+0x854098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 86603c <__cxa_atexit@plt+0x85408c> │ │ │ │ + ldr r7, [pc, #76] @ 86604c <__cxa_atexit@plt+0x85409c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 866040 <__cxa_atexit@plt+0x854090> │ │ │ │ + ldr sl, [pc, #72] @ 866050 <__cxa_atexit@plt+0x8540a0> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 866044 <__cxa_atexit@plt+0x854094> │ │ │ │ + ldr r7, [pc, #32] @ 866054 <__cxa_atexit@plt+0x8540a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ + cmpeq sp, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq sp, #44, 30 @ 0xb0 │ │ │ │ - teqeq pc, #128, 18 @ 0x200000 │ │ │ │ + cmpeq sp, #28, 30 @ 0x70 │ │ │ │ + teqeq pc, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866118 <__cxa_atexit@plt+0x854168> │ │ │ │ + bcc 866128 <__cxa_atexit@plt+0x854178> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866110 <__cxa_atexit@plt+0x854160> │ │ │ │ - ldr r3, [pc, #168] @ 866120 <__cxa_atexit@plt+0x854170> │ │ │ │ + bhi 866120 <__cxa_atexit@plt+0x854170> │ │ │ │ + ldr r3, [pc, #168] @ 866130 <__cxa_atexit@plt+0x854180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ @@ -2183241,235 +2183245,235 @@ │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #56] @ 866124 <__cxa_atexit@plt+0x854174> │ │ │ │ + ldr r7, [pc, #56] @ 866134 <__cxa_atexit@plt+0x854184> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-28]! @ 0xffffffe4 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #44] @ 866128 <__cxa_atexit@plt+0x854178> │ │ │ │ + ldr r7, [pc, #44] @ 866138 <__cxa_atexit@plt+0x854188> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-68]! @ 0xffffffbc │ │ │ │ - ldr r7, [pc, #36] @ 86612c <__cxa_atexit@plt+0x85417c> │ │ │ │ + ldr r7, [pc, #36] @ 86613c <__cxa_atexit@plt+0x85418c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 22 @ 0x31000 │ │ │ │ + cmpeq sp, #180, 22 @ 0x2d000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ - cmpeq sp, #132, 24 @ 0x8400 │ │ │ │ - teqeq pc, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq sp, #116, 24 @ 0x7400 │ │ │ │ + teqeq pc, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866178 <__cxa_atexit@plt+0x8541c8> │ │ │ │ - ldr r3, [pc, #48] @ 866180 <__cxa_atexit@plt+0x8541d0> │ │ │ │ + bcc 866188 <__cxa_atexit@plt+0x8541d8> │ │ │ │ + ldr r3, [pc, #48] @ 866190 <__cxa_atexit@plt+0x8541e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 866184 <__cxa_atexit@plt+0x8541d4> │ │ │ │ + ldr r3, [pc, #36] @ 866194 <__cxa_atexit@plt+0x8541e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 866188 <__cxa_atexit@plt+0x8541d8> │ │ │ │ + ldr r8, [pc, #24] @ 866198 <__cxa_atexit@plt+0x8541e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #236, 20 @ 0xec000 │ │ │ │ - cmpeq sp, #148, 2 @ 0x25 │ │ │ │ - cmpeq sp, #16, 18 @ 0x40000 │ │ │ │ - teqeq pc, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq sp, #220, 20 @ 0xdc000 │ │ │ │ + cmpeq sp, #132, 2 @ 0x21 │ │ │ │ + cmpeq sp, #0, 18 │ │ │ │ + teqeq pc, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8661f4 <__cxa_atexit@plt+0x854244> │ │ │ │ + bcc 866204 <__cxa_atexit@plt+0x854254> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8661ec <__cxa_atexit@plt+0x85423c> │ │ │ │ - ldr r3, [pc, #64] @ 8661fc <__cxa_atexit@plt+0x85424c> │ │ │ │ + bhi 8661fc <__cxa_atexit@plt+0x85424c> │ │ │ │ + ldr r3, [pc, #64] @ 86620c <__cxa_atexit@plt+0x85425c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 866200 <__cxa_atexit@plt+0x854250> │ │ │ │ + ldr r2, [pc, #44] @ 866210 <__cxa_atexit@plt+0x854260> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 866204 <__cxa_atexit@plt+0x854254> │ │ │ │ + ldr r7, [pc, #28] @ 866214 <__cxa_atexit@plt+0x854264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #128, 20 @ 0x80000 │ │ │ │ + cmpeq sp, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq sp, #176, 14 @ 0x2c00000 │ │ │ │ - teqeq pc, #0, 12 │ │ │ │ + cmpeq sp, #160, 14 @ 0x2800000 │ │ │ │ + teqeq pc, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866258 <__cxa_atexit@plt+0x8542a8> │ │ │ │ - ldr r3, [pc, #52] @ 866260 <__cxa_atexit@plt+0x8542b0> │ │ │ │ + bcc 866268 <__cxa_atexit@plt+0x8542b8> │ │ │ │ + ldr r3, [pc, #52] @ 866270 <__cxa_atexit@plt+0x8542c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 86624c <__cxa_atexit@plt+0x85429c> │ │ │ │ + beq 86625c <__cxa_atexit@plt+0x8542ac> │ │ │ │ mov r7, r8 │ │ │ │ - b 866270 <__cxa_atexit@plt+0x8542c0> │ │ │ │ + b 866280 <__cxa_atexit@plt+0x8542d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #168, 10 @ 0x2a000000 │ │ │ │ + teqeq pc, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 86628c <__cxa_atexit@plt+0x8542dc> │ │ │ │ + ldr r0, [pc, #20] @ 86629c <__cxa_atexit@plt+0x8542ec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #124, 10 @ 0x1f000000 │ │ │ │ + teqeq pc, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8662f0 <__cxa_atexit@plt+0x854340> │ │ │ │ + bhi 866300 <__cxa_atexit@plt+0x854350> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #76] @ 866304 <__cxa_atexit@plt+0x854354> │ │ │ │ + ldr r2, [pc, #76] @ 866314 <__cxa_atexit@plt+0x854364> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ 866308 <__cxa_atexit@plt+0x854358> │ │ │ │ + ldr lr, [pc, #72] @ 866318 <__cxa_atexit@plt+0x854368> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #40] @ 86630c <__cxa_atexit@plt+0x85435c> │ │ │ │ + ldr r0, [pc, #40] @ 86631c <__cxa_atexit@plt+0x85436c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #36] @ 866310 <__cxa_atexit@plt+0x854360> │ │ │ │ + ldr r8, [pc, #36] @ 866320 <__cxa_atexit@plt+0x854370> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #20] @ 866314 <__cxa_atexit@plt+0x854364> │ │ │ │ + ldr r0, [pc, #20] @ 866324 <__cxa_atexit@plt+0x854374> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq sp, #164, 18 @ 0x290000 │ │ │ │ - cmpeq sp, #16, 14 @ 0x400000 │ │ │ │ - cmppeq sp, #104, 20 @ p-variant is OBSOLETE @ 0x68000 │ │ │ │ - cmpeq sp, #148, 22 @ 0x25000 │ │ │ │ - teqeq pc, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq sp, #148, 18 @ 0x250000 │ │ │ │ + cmpeq sp, #0, 14 │ │ │ │ + cmppeq sp, #88, 20 @ p-variant is OBSOLETE @ 0x58000 │ │ │ │ + cmpeq sp, #132, 22 @ 0x21000 │ │ │ │ + teqeq pc, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866390 <__cxa_atexit@plt+0x8543e0> │ │ │ │ + bcc 8663a0 <__cxa_atexit@plt+0x8543f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866388 <__cxa_atexit@plt+0x8543d8> │ │ │ │ - ldr r3, [pc, #80] @ 866398 <__cxa_atexit@plt+0x8543e8> │ │ │ │ + bhi 866398 <__cxa_atexit@plt+0x8543e8> │ │ │ │ + ldr r3, [pc, #80] @ 8663a8 <__cxa_atexit@plt+0x8543f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 86639c <__cxa_atexit@plt+0x8543ec> │ │ │ │ + ldr r2, [pc, #76] @ 8663ac <__cxa_atexit@plt+0x8543fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 8663a0 <__cxa_atexit@plt+0x8543f0> │ │ │ │ + ldr r7, [pc, #36] @ 8663b0 <__cxa_atexit@plt+0x854400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8663a4 <__cxa_atexit@plt+0x8543f4> │ │ │ │ + ldr r8, [pc, #32] @ 8663b4 <__cxa_atexit@plt+0x854404> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmpeq sp, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq sp, #128, 4 │ │ │ │ - cmpeq sp, #64, 18 @ 0x100000 │ │ │ │ - teqeq pc, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq sp, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq sp, #112, 4 │ │ │ │ + cmpeq sp, #48, 18 @ 0xc0000 │ │ │ │ + teqeq pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866418 <__cxa_atexit@plt+0x854468> │ │ │ │ + bcc 866428 <__cxa_atexit@plt+0x854478> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866410 <__cxa_atexit@plt+0x854460> │ │ │ │ - ldr r3, [pc, #72] @ 866420 <__cxa_atexit@plt+0x854470> │ │ │ │ + bhi 866420 <__cxa_atexit@plt+0x854470> │ │ │ │ + ldr r3, [pc, #72] @ 866430 <__cxa_atexit@plt+0x854480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 866424 <__cxa_atexit@plt+0x854474> │ │ │ │ + ldr r1, [pc, #48] @ 866434 <__cxa_atexit@plt+0x854484> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 866428 <__cxa_atexit@plt+0x854478> │ │ │ │ + ldr r7, [pc, #28] @ 866438 <__cxa_atexit@plt+0x854488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #100, 16 @ 0x640000 │ │ │ │ + cmpeq sp, #84, 16 @ 0x540000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq sp, #72, 22 @ 0x12000 │ │ │ │ - teqeq pc, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq sp, #56, 22 @ 0xe000 │ │ │ │ + teqeq pc, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866518 <__cxa_atexit@plt+0x854568> │ │ │ │ + bcc 866528 <__cxa_atexit@plt+0x854578> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866510 <__cxa_atexit@plt+0x854560> │ │ │ │ - ldr r3, [pc, #196] @ 866520 <__cxa_atexit@plt+0x854570> │ │ │ │ + bhi 866520 <__cxa_atexit@plt+0x854570> │ │ │ │ + ldr r3, [pc, #196] @ 866530 <__cxa_atexit@plt+0x854580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ @@ -2183484,17 +2183488,17 @@ │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 866524 <__cxa_atexit@plt+0x854574> │ │ │ │ + ldr r2, [pc, #108] @ 866534 <__cxa_atexit@plt+0x854584> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 866528 <__cxa_atexit@plt+0x854578> │ │ │ │ + ldr r1, [pc, #104] @ 866538 <__cxa_atexit@plt+0x854588> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2183504,50 +2183508,50 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r7, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-72]! @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #36] @ 86652c <__cxa_atexit@plt+0x85457c> │ │ │ │ + ldr r7, [pc, #36] @ 86653c <__cxa_atexit@plt+0x85458c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq sp, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmpeq sp, #132, 16 @ 0x840000 │ │ │ │ + cmpeq sp, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86655c <__cxa_atexit@plt+0x8545ac> │ │ │ │ - ldr r3, [pc, #24] @ 866564 <__cxa_atexit@plt+0x8545b4> │ │ │ │ + bcc 86656c <__cxa_atexit@plt+0x8545bc> │ │ │ │ + ldr r3, [pc, #24] @ 866574 <__cxa_atexit@plt+0x8545c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ - teqeq pc, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq sp, #224, 12 @ 0xe000000 │ │ │ │ + teqeq pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #116 @ 0x74 │ │ │ │ cmp r7, r3 │ │ │ │ - bhi 86669c <__cxa_atexit@plt+0x8546ec> │ │ │ │ + bhi 8666ac <__cxa_atexit@plt+0x8546fc> │ │ │ │ ldr ip, [r2, #3] │ │ │ │ ldr r6, [r2, #7] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r5, [r2, #11] │ │ │ │ ldr r1, [r2, #15] │ │ │ │ str fp, [sp, #20] │ │ │ │ @@ -2183558,106 +2183562,106 @@ │ │ │ │ ldr r9, [r2, #31] │ │ │ │ ldr r3, [r2, #35] @ 0x23 │ │ │ │ ldr r0, [r2, #39] @ 0x27 │ │ │ │ ldr r6, [r2, #43] @ 0x2b │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [r2, #47] @ 0x2f │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r2, [pc, #216] @ 8666b8 <__cxa_atexit@plt+0x854708> │ │ │ │ + ldr r2, [pc, #216] @ 8666c8 <__cxa_atexit@plt+0x854718> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r7 │ │ │ │ str r2, [r6, #-80]! @ 0xffffffb0 │ │ │ │ str r6, [r7, #-12] │ │ │ │ - ldr r6, [pc, #200] @ 8666bc <__cxa_atexit@plt+0x85470c> │ │ │ │ + ldr r6, [pc, #200] @ 8666cc <__cxa_atexit@plt+0x85471c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r6, [r2, #-100]! @ 0xffffff9c │ │ │ │ - ldr r6, [pc, #188] @ 8666c0 <__cxa_atexit@plt+0x854710> │ │ │ │ + ldr r6, [pc, #188] @ 8666d0 <__cxa_atexit@plt+0x854720> │ │ │ │ add r6, pc, r6 │ │ │ │ mov lr, r7 │ │ │ │ str r6, [lr, #-112]! @ 0xffffff90 │ │ │ │ str r0, [r7] │ │ │ │ str r3, [r7, #-16] │ │ │ │ str r9, [r7, #-20] @ 0xffffffec │ │ │ │ str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #160] @ 8666c4 <__cxa_atexit@plt+0x854714> │ │ │ │ + ldr r0, [pc, #160] @ 8666d4 <__cxa_atexit@plt+0x854724> │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [r7, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [sp] │ │ │ │ sub r6, r7, #56 @ 0x38 │ │ │ │ stm r6, {r3, r5, lr} │ │ │ │ sub lr, r7, #44 @ 0x2c │ │ │ │ stm lr, {r1, r2, fp} │ │ │ │ str r8, [r7, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [pc, #128] @ 8666c8 <__cxa_atexit@plt+0x854718> │ │ │ │ + ldr r6, [pc, #128] @ 8666d8 <__cxa_atexit@plt+0x854728> │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [r7, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r7, #-72] @ 0xffffffb8 │ │ │ │ str r5, [r7, #-92] @ 0xffffffa4 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r7, #-88] @ 0xffffffa8 │ │ │ │ str r4, [r7, #-84] @ 0xffffffac │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r5, [r7, #-104] @ 0xffffff98 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ mov r9, r7 │ │ │ │ str r6, [r9, #-68]! @ 0xffffffbc │ │ │ │ - ldr r2, [pc, #76] @ 8666cc <__cxa_atexit@plt+0x85471c> │ │ │ │ + ldr r2, [pc, #76] @ 8666dc <__cxa_atexit@plt+0x85472c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffe844 │ │ │ │ @ instruction: 0xffffe710 │ │ │ │ @ instruction: 0xffffe68c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmpeq sp, #32, 18 @ 0x80000 │ │ │ │ - teqeq pc, #16, 2 │ │ │ │ + cmpeq sp, #16, 18 @ 0x40000 │ │ │ │ + teqeq pc, #0, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86670c <__cxa_atexit@plt+0x85475c> │ │ │ │ - ldr r3, [pc, #36] @ 866714 <__cxa_atexit@plt+0x854764> │ │ │ │ + bcc 86671c <__cxa_atexit@plt+0x85476c> │ │ │ │ + ldr r3, [pc, #36] @ 866724 <__cxa_atexit@plt+0x854774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 866718 <__cxa_atexit@plt+0x854768> │ │ │ │ + ldr r7, [pc, #16] @ 866728 <__cxa_atexit@plt+0x854778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #76, 10 @ 0x13000000 │ │ │ │ - cmpeq lr, #140, 2 @ 0x23 │ │ │ │ - teqeq pc, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq sp, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq lr, #124, 2 │ │ │ │ + teqeq pc, #64, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86681c <__cxa_atexit@plt+0x85486c> │ │ │ │ + bcc 86682c <__cxa_atexit@plt+0x85487c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866814 <__cxa_atexit@plt+0x854864> │ │ │ │ + bhi 866824 <__cxa_atexit@plt+0x854874> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ @@ -2183670,18 +2183674,18 @@ │ │ │ │ ldr r8, [r7, #31] │ │ │ │ ldr r9, [r7, #35] @ 0x23 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r7, #47] @ 0x2f │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ - ldr r4, [pc, #132] @ 866824 <__cxa_atexit@plt+0x854874> │ │ │ │ + ldr r4, [pc, #132] @ 866834 <__cxa_atexit@plt+0x854884> │ │ │ │ add r4, pc, r4 │ │ │ │ stmda r6, {r0, r1, lr} │ │ │ │ - ldr r0, [pc, #124] @ 866828 <__cxa_atexit@plt+0x854878> │ │ │ │ + ldr r0, [pc, #124] @ 866838 <__cxa_atexit@plt+0x854888> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r3, r8, r9, lr} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ sub lr, r6, #64 @ 0x40 │ │ │ │ @@ -2183689,80 +2183693,80 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #64] @ 86682c <__cxa_atexit@plt+0x85487c> │ │ │ │ + ldr r4, [pc, #64] @ 86683c <__cxa_atexit@plt+0x85488c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #67 @ 0x43 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-16]! │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq sp, #120, 8 @ 0x78000000 │ │ │ │ - teqeq pc, #164, 30 @ 0x290 │ │ │ │ + cmpeq sp, #104, 8 @ 0x68000000 │ │ │ │ + teqeq pc, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86687c <__cxa_atexit@plt+0x8548cc> │ │ │ │ - ldr r3, [pc, #52] @ 866884 <__cxa_atexit@plt+0x8548d4> │ │ │ │ + bcc 86688c <__cxa_atexit@plt+0x8548dc> │ │ │ │ + ldr r3, [pc, #52] @ 866894 <__cxa_atexit@plt+0x8548e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 866888 <__cxa_atexit@plt+0x8548d8> │ │ │ │ + ldr r7, [pc, #28] @ 866898 <__cxa_atexit@plt+0x8548e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #137 @ 0x89 │ │ │ │ - ldr r7, [pc, #20] @ 86688c <__cxa_atexit@plt+0x8548dc> │ │ │ │ + ldr r7, [pc, #20] @ 86689c <__cxa_atexit@plt+0x8548ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq sp, #220, 8 @ 0xdc000000 │ │ │ │ - cmpeq lr, #32 │ │ │ │ - teqeq pc, #236, 2 @ 0x3b │ │ │ │ + cmpeq sp, #220, 6 @ 0x70000003 │ │ │ │ + cmpeq sp, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq lr, #16 │ │ │ │ + teqeq pc, #220, 2 @ 0x37 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866964 <__cxa_atexit@plt+0x8549b4> │ │ │ │ + bcc 866974 <__cxa_atexit@plt+0x8549c4> │ │ │ │ add lr, sp, #8 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr ip, [r7, #23] │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r2, r8, lr} │ │ │ │ add r7, r7, #39 @ 0x27 │ │ │ │ ldm r7, {r0, r1, r4, r7} │ │ │ │ - ldr r9, [pc, #128] @ 866970 <__cxa_atexit@plt+0x8549c0> │ │ │ │ + ldr r9, [pc, #128] @ 866980 <__cxa_atexit@plt+0x8549d0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-56]! @ 0xffffffc8 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ @@ -2183773,38 +2183777,38 @@ │ │ │ │ str fp, [r5, #20] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ - beq 86694c <__cxa_atexit@plt+0x85499c> │ │ │ │ + beq 86695c <__cxa_atexit@plt+0x8549ac> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 866980 <__cxa_atexit@plt+0x8549d0> │ │ │ │ + b 866990 <__cxa_atexit@plt+0x8549e0> │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - teqeq pc, #12, 2 │ │ │ │ + teqeq pc, #252 @ 0xfc │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866a78 <__cxa_atexit@plt+0x854ac8> │ │ │ │ + bhi 866a88 <__cxa_atexit@plt+0x854ad8> │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -2183816,15 +2183820,15 @@ │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr fp, [r5, #48] @ 0x30 │ │ │ │ str lr, [sp, #20] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ - ldr r1, [pc, #160] @ 866a88 <__cxa_atexit@plt+0x854ad8> │ │ │ │ + ldr r1, [pc, #160] @ 866a98 <__cxa_atexit@plt+0x854ae8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str ip, [r6, #-8] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r1, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r9, [r6, #-68] @ 0xffffffbc │ │ │ │ @@ -2183841,64 +2183845,64 @@ │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #64] @ 866a8c <__cxa_atexit@plt+0x854adc> │ │ │ │ + ldr r7, [pc, #64] @ 866a9c <__cxa_atexit@plt+0x854aec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ sub r7, r6, #71 @ 0x47 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r0, [pc, #44] @ 866a90 <__cxa_atexit@plt+0x854ae0> │ │ │ │ + ldr r0, [pc, #44] @ 866aa0 <__cxa_atexit@plt+0x854af0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - cmpeq sp, #24, 4 @ 0x80000001 │ │ │ │ + cmpeq sp, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - teqeq pc, #52, 26 @ 0xd00 │ │ │ │ + teqeq pc, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866ad0 <__cxa_atexit@plt+0x854b20> │ │ │ │ - ldr r3, [pc, #36] @ 866ad8 <__cxa_atexit@plt+0x854b28> │ │ │ │ + bcc 866ae0 <__cxa_atexit@plt+0x854b30> │ │ │ │ + ldr r3, [pc, #36] @ 866ae8 <__cxa_atexit@plt+0x854b38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 866adc <__cxa_atexit@plt+0x854b2c> │ │ │ │ + ldr r7, [pc, #16] @ 866aec <__cxa_atexit@plt+0x854b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #136, 2 @ 0x22 │ │ │ │ - cmppeq sp, #208, 26 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ - teqeq pc, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq sp, #120, 2 │ │ │ │ + cmppeq sp, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ + teqeq pc, #156, 30 @ 0x270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866be8 <__cxa_atexit@plt+0x854c38> │ │ │ │ + bcc 866bf8 <__cxa_atexit@plt+0x854c48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866be0 <__cxa_atexit@plt+0x854c30> │ │ │ │ + bhi 866bf0 <__cxa_atexit@plt+0x854c40> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2183910,18 +2183914,18 @@ │ │ │ │ ldr r9, [r7, #31] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ ldr r3, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r7, #47] @ 0x2f │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ - ldr r4, [pc, #144] @ 866bf0 <__cxa_atexit@plt+0x854c40> │ │ │ │ + ldr r4, [pc, #144] @ 866c00 <__cxa_atexit@plt+0x854c50> │ │ │ │ add r4, pc, r4 │ │ │ │ stmda r6, {r0, r1, lr} │ │ │ │ - ldr r1, [pc, #136] @ 866bf4 <__cxa_atexit@plt+0x854c44> │ │ │ │ + ldr r1, [pc, #136] @ 866c04 <__cxa_atexit@plt+0x854c54> │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ @@ -2183934,114 +2183938,114 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r4, sl, ip} │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-16]! │ │ │ │ - ldr r3, [pc, #56] @ 866bf8 <__cxa_atexit@plt+0x854c48> │ │ │ │ + ldr r3, [pc, #56] @ 866c08 <__cxa_atexit@plt+0x854c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #71 @ 0x47 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #164 @ 0xa4 │ │ │ │ - teqeq pc, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq sp, #148 @ 0x94 │ │ │ │ + teqeq pc, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866c38 <__cxa_atexit@plt+0x854c88> │ │ │ │ - ldr r3, [pc, #36] @ 866c40 <__cxa_atexit@plt+0x854c90> │ │ │ │ + bcc 866c48 <__cxa_atexit@plt+0x854c98> │ │ │ │ + ldr r3, [pc, #36] @ 866c50 <__cxa_atexit@plt+0x854ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 866c44 <__cxa_atexit@plt+0x854c94> │ │ │ │ + ldr r7, [pc, #16] @ 866c54 <__cxa_atexit@plt+0x854ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32 │ │ │ │ - cmppeq sp, #108, 24 @ p-variant is OBSOLETE @ 0x6c00 │ │ │ │ + cmpeq sp, #16 │ │ │ │ + cmppeq sp, #92, 24 @ p-variant is OBSOLETE @ 0x5c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866c74 <__cxa_atexit@plt+0x854cc4> │ │ │ │ - ldr r3, [pc, #24] @ 866c7c <__cxa_atexit@plt+0x854ccc> │ │ │ │ + bcc 866c84 <__cxa_atexit@plt+0x854cd4> │ │ │ │ + ldr r3, [pc, #24] @ 866c8c <__cxa_atexit@plt+0x854cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #216, 30 @ 0x360 │ │ │ │ - teqeq pc, #56, 22 @ 0xe000 │ │ │ │ + cmpeq sp, #200, 30 @ 0x320 │ │ │ │ + teqeq pc, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866d04 <__cxa_atexit@plt+0x854d54> │ │ │ │ + bcc 866d14 <__cxa_atexit@plt+0x854d64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866cfc <__cxa_atexit@plt+0x854d4c> │ │ │ │ - ldr r3, [pc, #92] @ 866d0c <__cxa_atexit@plt+0x854d5c> │ │ │ │ + bhi 866d0c <__cxa_atexit@plt+0x854d5c> │ │ │ │ + ldr r3, [pc, #92] @ 866d1c <__cxa_atexit@plt+0x854d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 866d10 <__cxa_atexit@plt+0x854d60> │ │ │ │ + ldr r2, [pc, #88] @ 866d20 <__cxa_atexit@plt+0x854d70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 866d14 <__cxa_atexit@plt+0x854d64> │ │ │ │ + ldr r0, [pc, #64] @ 866d24 <__cxa_atexit@plt+0x854d74> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 866d18 <__cxa_atexit@plt+0x854d68> │ │ │ │ + ldr r7, [pc, #32] @ 866d28 <__cxa_atexit@plt+0x854d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #132, 30 @ 0x210 │ │ │ │ + cmpeq sp, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #88, 30 @ 0x160 │ │ │ │ - teqeq pc, #128, 26 @ 0x2000 │ │ │ │ + cmpeq sp, #72, 30 @ 0x120 │ │ │ │ + teqeq pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866e18 <__cxa_atexit@plt+0x854e68> │ │ │ │ + bcc 866e28 <__cxa_atexit@plt+0x854e78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866e10 <__cxa_atexit@plt+0x854e60> │ │ │ │ + bhi 866e20 <__cxa_atexit@plt+0x854e70> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp] │ │ │ │ @@ -2184051,15 +2184055,15 @@ │ │ │ │ ldr r8, [r7, #27] │ │ │ │ ldr r0, [r7, #31] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r4, [pc, #140] @ 866e20 <__cxa_atexit@plt+0x854e70> │ │ │ │ + ldr r4, [pc, #140] @ 866e30 <__cxa_atexit@plt+0x854e80> │ │ │ │ add r4, pc, r4 │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ @@ -2184072,163 +2184076,163 @@ │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r4, r9, sl} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #60] @ 866e24 <__cxa_atexit@plt+0x854e74> │ │ │ │ + ldr r3, [pc, #60] @ 866e34 <__cxa_atexit@plt+0x854e84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-16]! │ │ │ │ - ldr r3, [pc, #52] @ 866e28 <__cxa_atexit@plt+0x854e78> │ │ │ │ + ldr r3, [pc, #52] @ 866e38 <__cxa_atexit@plt+0x854e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #71 @ 0x47 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq sp, #112, 28 @ 0x700 │ │ │ │ - teqeq pc, #100, 18 @ 0x190000 │ │ │ │ + cmpeq sp, #96, 28 @ 0x600 │ │ │ │ + teqeq pc, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866e68 <__cxa_atexit@plt+0x854eb8> │ │ │ │ - ldr r3, [pc, #36] @ 866e70 <__cxa_atexit@plt+0x854ec0> │ │ │ │ + bcc 866e78 <__cxa_atexit@plt+0x854ec8> │ │ │ │ + ldr r3, [pc, #36] @ 866e80 <__cxa_atexit@plt+0x854ed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 866e74 <__cxa_atexit@plt+0x854ec4> │ │ │ │ + ldr r7, [pc, #16] @ 866e84 <__cxa_atexit@plt+0x854ed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 26 @ 0x3c00 │ │ │ │ - cmppeq sp, #64, 20 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ + cmpeq sp, #224, 26 @ 0x3800 │ │ │ │ + cmppeq sp, #48, 20 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866ea4 <__cxa_atexit@plt+0x854ef4> │ │ │ │ - ldr r3, [pc, #24] @ 866eac <__cxa_atexit@plt+0x854efc> │ │ │ │ + bcc 866eb4 <__cxa_atexit@plt+0x854f04> │ │ │ │ + ldr r3, [pc, #24] @ 866ebc <__cxa_atexit@plt+0x854f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #168, 26 @ 0x2a00 │ │ │ │ - teqeq pc, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq sp, #152, 26 @ 0x2600 │ │ │ │ + teqeq pc, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866f34 <__cxa_atexit@plt+0x854f84> │ │ │ │ + bcc 866f44 <__cxa_atexit@plt+0x854f94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 866f2c <__cxa_atexit@plt+0x854f7c> │ │ │ │ - ldr r3, [pc, #92] @ 866f3c <__cxa_atexit@plt+0x854f8c> │ │ │ │ + bhi 866f3c <__cxa_atexit@plt+0x854f8c> │ │ │ │ + ldr r3, [pc, #92] @ 866f4c <__cxa_atexit@plt+0x854f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 866f40 <__cxa_atexit@plt+0x854f90> │ │ │ │ + ldr r2, [pc, #88] @ 866f50 <__cxa_atexit@plt+0x854fa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 866f44 <__cxa_atexit@plt+0x854f94> │ │ │ │ + ldr r0, [pc, #64] @ 866f54 <__cxa_atexit@plt+0x854fa4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 866f48 <__cxa_atexit@plt+0x854f98> │ │ │ │ + ldr r7, [pc, #32] @ 866f58 <__cxa_atexit@plt+0x854fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #84, 26 @ 0x1500 │ │ │ │ + cmpeq sp, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #40, 26 @ 0xa00 │ │ │ │ - teqeq pc, #96, 22 @ 0x18000 │ │ │ │ + cmpeq sp, #24, 26 @ 0x600 │ │ │ │ + teqeq pc, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 866fdc <__cxa_atexit@plt+0x85502c> │ │ │ │ + bcc 866fec <__cxa_atexit@plt+0x85503c> │ │ │ │ str r6, [sp] │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr ip, [r7, #27] │ │ │ │ ldr r2, [r7, #31] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [pc, #76] @ 866fe4 <__cxa_atexit@plt+0x855034> │ │ │ │ + ldr lr, [pc, #76] @ 866ff4 <__cxa_atexit@plt+0x855044> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r3, r7, ip} │ │ │ │ str sl, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 866fcc <__cxa_atexit@plt+0x85501c> │ │ │ │ + beq 866fdc <__cxa_atexit@plt+0x85502c> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ - b 866ff4 <__cxa_atexit@plt+0x855044> │ │ │ │ + b 867004 <__cxa_atexit@plt+0x855054> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq pc, #200, 20 @ 0xc8000 │ │ │ │ + teqeq pc, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 867010 <__cxa_atexit@plt+0x855060> │ │ │ │ + ldr r0, [pc, #20] @ 867020 <__cxa_atexit@plt+0x855070> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq pc, #156, 20 @ 0x9c000 │ │ │ │ + teqeq pc, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8670fc <__cxa_atexit@plt+0x85514c> │ │ │ │ + bhi 86710c <__cxa_atexit@plt+0x85515c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r2, r8, ip} │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -2184236,68 +2184240,68 @@ │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r4, [r7, #7] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r9, [pc, #148] @ 86710c <__cxa_atexit@plt+0x85515c> │ │ │ │ + ldr r9, [pc, #148] @ 86711c <__cxa_atexit@plt+0x85516c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r0, #-84]! @ 0xffffffac │ │ │ │ stmda r6, {r2, r3, lr} │ │ │ │ sub r9, r6, #44 @ 0x2c │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ str lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r2, [pc, #100] @ 867110 <__cxa_atexit@plt+0x855160> │ │ │ │ + ldr r2, [pc, #100] @ 867120 <__cxa_atexit@plt+0x855170> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-68] @ 0xffffffbc │ │ │ │ str sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #64] @ 867114 <__cxa_atexit@plt+0x855164> │ │ │ │ + ldr r3, [pc, #64] @ 867124 <__cxa_atexit@plt+0x855174> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-16]! │ │ │ │ - ldr r3, [pc, #56] @ 867118 <__cxa_atexit@plt+0x855168> │ │ │ │ + ldr r3, [pc, #56] @ 867128 <__cxa_atexit@plt+0x855178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r0 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffdab8 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - cmpeq sp, #132, 22 @ 0x21000 │ │ │ │ - teqeq pc, #224, 18 @ 0x380000 │ │ │ │ + cmpeq sp, #116, 22 @ 0x1d000 │ │ │ │ + teqeq pc, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8671e4 <__cxa_atexit@plt+0x855234> │ │ │ │ + bcc 8671f4 <__cxa_atexit@plt+0x855244> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8671dc <__cxa_atexit@plt+0x85522c> │ │ │ │ - ldr r3, [pc, #160] @ 8671ec <__cxa_atexit@plt+0x85523c> │ │ │ │ + bhi 8671ec <__cxa_atexit@plt+0x85523c> │ │ │ │ + ldr r3, [pc, #160] @ 8671fc <__cxa_atexit@plt+0x85524c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr ip, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ @@ -2184308,52 +2184312,52 @@ │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ ldr r4, [r7, #44] @ 0x2c │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r4, [r7, #48] @ 0x30 │ │ │ │ ldr r8, [r7, #52] @ 0x34 │ │ │ │ ldr r7, [r7, #56] @ 0x38 │ │ │ │ stmda r6, {r0, r1, r2, r3, lr} │ │ │ │ - ldr r3, [pc, #88] @ 8671f0 <__cxa_atexit@plt+0x855240> │ │ │ │ + ldr r3, [pc, #88] @ 867200 <__cxa_atexit@plt+0x855250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #72] @ 8671f4 <__cxa_atexit@plt+0x855244> │ │ │ │ + ldr r7, [pc, #72] @ 867204 <__cxa_atexit@plt+0x855254> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str fp, [r6, #-20] @ 0xffffffec │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-56]! @ 0xffffffc8 │ │ │ │ sub r9, r6, #35 @ 0x23 │ │ │ │ - ldr r7, [pc, #36] @ 8671f8 <__cxa_atexit@plt+0x855248> │ │ │ │ + ldr r7, [pc, #36] @ 867208 <__cxa_atexit@plt+0x855258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r4, r8, fp} │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq sp, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffd914 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - cmppeq sp, #248, 12 @ p-variant is OBSOLETE @ 0xf800000 │ │ │ │ - teqeq pc, #48 @ 0x30 │ │ │ │ + cmppeq sp, #232, 12 @ p-variant is OBSOLETE @ 0xe800000 │ │ │ │ + teqeq pc, #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8673f0 <__cxa_atexit@plt+0x855440> │ │ │ │ + bcc 867400 <__cxa_atexit@plt+0x855450> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #180 @ 0xb4 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8673e8 <__cxa_atexit@plt+0x855438> │ │ │ │ + bhi 8673f8 <__cxa_atexit@plt+0x855448> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [r7, #15] │ │ │ │ @@ -2184385,23 +2184389,23 @@ │ │ │ │ ldr r0, [r7, #71] @ 0x47 │ │ │ │ sub ip, r6, #151 @ 0x97 │ │ │ │ str ip, [r6, #-60] @ 0xffffffc4 │ │ │ │ sub r4, r6, #175 @ 0xaf │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ sub r4, r6, #163 @ 0xa3 │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ - ldr ip, [pc, #300] @ 8673f8 <__cxa_atexit@plt+0x855448> │ │ │ │ + ldr ip, [pc, #300] @ 867408 <__cxa_atexit@plt+0x855458> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r4, [pc, #296] @ 8673fc <__cxa_atexit@plt+0x85544c> │ │ │ │ + ldr r4, [pc, #296] @ 86740c <__cxa_atexit@plt+0x85545c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-152] @ 0xffffff68 │ │ │ │ - ldr r4, [pc, #288] @ 867400 <__cxa_atexit@plt+0x855450> │ │ │ │ + ldr r4, [pc, #288] @ 867410 <__cxa_atexit@plt+0x855460> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r4, [pc, #280] @ 867404 <__cxa_atexit@plt+0x855454> │ │ │ │ + ldr r4, [pc, #280] @ 867414 <__cxa_atexit@plt+0x855464> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-176] @ 0xffffff50 │ │ │ │ str r0, [r6, #-8] │ │ │ │ str sl, [r6, #-72] @ 0xffffffb8 │ │ │ │ str lr, [r6] │ │ │ │ str lr, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp] │ │ │ │ @@ -2184416,15 +2184420,15 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ str r9, [r6, #-128] @ 0xffffff80 │ │ │ │ str fp, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r6, #-116] @ 0xffffff8c │ │ │ │ - ldr lr, [pc, #192] @ 867408 <__cxa_atexit@plt+0x855458> │ │ │ │ + ldr lr, [pc, #192] @ 867418 <__cxa_atexit@plt+0x855468> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -2184450,65 +2184454,65 @@ │ │ │ │ str r2, [r6, #-148] @ 0xffffff6c │ │ │ │ str r3, [r6, #-156] @ 0xffffff64 │ │ │ │ str r8, [r6, #-160] @ 0xffffff60 │ │ │ │ str fp, [r6, #-168] @ 0xffffff58 │ │ │ │ str r1, [r6, #-172] @ 0xffffff54 │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r4, [pc, #60] @ 86740c <__cxa_atexit@plt+0x85545c> │ │ │ │ + ldr r4, [pc, #60] @ 86741c <__cxa_atexit@plt+0x85546c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #180 @ 0xb4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd08c │ │ │ │ @ instruction: 0xffff5b44 │ │ │ │ @ instruction: 0xffff57d0 │ │ │ │ @ instruction: 0xffff5180 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmpeq sp, #148, 16 @ 0x940000 │ │ │ │ - teqeq pc, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq sp, #132, 16 @ 0x840000 │ │ │ │ + teqeq pc, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867454 <__cxa_atexit@plt+0x8554a4> │ │ │ │ - ldr r3, [pc, #44] @ 86745c <__cxa_atexit@plt+0x8554ac> │ │ │ │ + bcc 867464 <__cxa_atexit@plt+0x8554b4> │ │ │ │ + ldr r3, [pc, #44] @ 86746c <__cxa_atexit@plt+0x8554bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 867460 <__cxa_atexit@plt+0x8554b0> │ │ │ │ + ldr r3, [pc, #36] @ 867470 <__cxa_atexit@plt+0x8554c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 867464 <__cxa_atexit@plt+0x8554b4> │ │ │ │ + ldr r3, [pc, #24] @ 867474 <__cxa_atexit@plt+0x8554c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #12, 16 @ 0xc0000 │ │ │ │ - cmpeq sp, #4, 16 @ 0x40000 │ │ │ │ - cmpeq sp, #140, 2 @ 0x23 │ │ │ │ - teqeq pc, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sp, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq sp, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq sp, #124, 2 │ │ │ │ + teqeq pc, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8675bc <__cxa_atexit@plt+0x85560c> │ │ │ │ + bcc 8675cc <__cxa_atexit@plt+0x85561c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8675b4 <__cxa_atexit@plt+0x855604> │ │ │ │ + bhi 8675c4 <__cxa_atexit@plt+0x855614> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2184534,25 +2184538,25 @@ │ │ │ │ ldr r0, [r7, #67] @ 0x43 │ │ │ │ ldr r1, [r7, #71] @ 0x47 │ │ │ │ str lr, [r6] │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r1, [pc, #164] @ 8675c4 <__cxa_atexit@plt+0x855614> │ │ │ │ + ldr r1, [pc, #164] @ 8675d4 <__cxa_atexit@plt+0x855624> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r2, r9, sl, fp} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r4, [pc, #128] @ 8675c8 <__cxa_atexit@plt+0x855618> │ │ │ │ + ldr r4, [pc, #128] @ 8675d8 <__cxa_atexit@plt+0x855628> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ @@ -2184563,173 +2184567,173 @@ │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r6 │ │ │ │ str r1, [r4, #-8]! │ │ │ │ - ldr r3, [pc, #56] @ 8675cc <__cxa_atexit@plt+0x85561c> │ │ │ │ + ldr r3, [pc, #56] @ 8675dc <__cxa_atexit@plt+0x85562c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - cmpeq sp, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq sp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867630 <__cxa_atexit@plt+0x855680> │ │ │ │ + bcc 867640 <__cxa_atexit@plt+0x855690> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 867628 <__cxa_atexit@plt+0x855678> │ │ │ │ + bhi 867638 <__cxa_atexit@plt+0x855688> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #48] @ 867638 <__cxa_atexit@plt+0x855688> │ │ │ │ + ldr r1, [pc, #48] @ 867648 <__cxa_atexit@plt+0x855698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r8} │ │ │ │ - ldr r2, [pc, #40] @ 86763c <__cxa_atexit@plt+0x85568c> │ │ │ │ + ldr r2, [pc, #40] @ 86764c <__cxa_atexit@plt+0x85569c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #8, 16 @ 0x80000 │ │ │ │ - cmpeq sp, #44, 12 @ 0x2c00000 │ │ │ │ - teqeq pc, #40, 2 │ │ │ │ + cmpeq sp, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq sp, #28, 12 @ 0x1c00000 │ │ │ │ + teqeq pc, #24, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867680 <__cxa_atexit@plt+0x8556d0> │ │ │ │ - ldr r3, [pc, #40] @ 867688 <__cxa_atexit@plt+0x8556d8> │ │ │ │ + bcc 867690 <__cxa_atexit@plt+0x8556e0> │ │ │ │ + ldr r3, [pc, #40] @ 867698 <__cxa_atexit@plt+0x8556e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #16] @ 86768c <__cxa_atexit@plt+0x8556dc> │ │ │ │ + ldr r7, [pc, #16] @ 86769c <__cxa_atexit@plt+0x8556ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #220, 10 @ 0x37000000 │ │ │ │ - cmppeq sp, #68, 4 @ p-variant is OBSOLETE @ 0x40000004 │ │ │ │ - teqeq pc, #212 @ 0xd4 │ │ │ │ + cmpeq sp, #204, 10 @ 0x33000000 │ │ │ │ + cmppeq sp, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ + teqeq pc, #196 @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867724 <__cxa_atexit@plt+0x855774> │ │ │ │ + bcc 867734 <__cxa_atexit@plt+0x855784> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86771c <__cxa_atexit@plt+0x85576c> │ │ │ │ + bhi 86772c <__cxa_atexit@plt+0x85577c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ - ldr lr, [pc, #88] @ 86772c <__cxa_atexit@plt+0x85577c> │ │ │ │ + ldr lr, [pc, #88] @ 86773c <__cxa_atexit@plt+0x85578c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 867730 <__cxa_atexit@plt+0x855780> │ │ │ │ + ldr r9, [pc, #84] @ 867740 <__cxa_atexit@plt+0x855790> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #56] @ 867734 <__cxa_atexit@plt+0x855784> │ │ │ │ + ldr r2, [pc, #56] @ 867744 <__cxa_atexit@plt+0x855794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r9, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ - teqeq pc, #60 @ 0x3c │ │ │ │ + cmpeq sp, #88, 10 @ 0x16000000 │ │ │ │ + teqeq pc, #44 @ 0x2c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8677c4 <__cxa_atexit@plt+0x855814> │ │ │ │ + bcc 8677d4 <__cxa_atexit@plt+0x855824> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8677bc <__cxa_atexit@plt+0x85580c> │ │ │ │ - ldr lr, [pc, #100] @ 8677cc <__cxa_atexit@plt+0x85581c> │ │ │ │ + bhi 8677cc <__cxa_atexit@plt+0x85581c> │ │ │ │ + ldr lr, [pc, #100] @ 8677dc <__cxa_atexit@plt+0x85582c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 8677d0 <__cxa_atexit@plt+0x855820> │ │ │ │ + ldr r2, [pc, #96] @ 8677e0 <__cxa_atexit@plt+0x855830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r3} │ │ │ │ - ldr r2, [pc, #56] @ 8677d4 <__cxa_atexit@plt+0x855824> │ │ │ │ + ldr r2, [pc, #56] @ 8677e4 <__cxa_atexit@plt+0x855834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r2, r6, #15 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ - ldr r8, [pc, #32] @ 8677d8 <__cxa_atexit@plt+0x855828> │ │ │ │ + ldr r8, [pc, #32] @ 8677e8 <__cxa_atexit@plt+0x855838> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e7c <__cxa_atexit@plt+0xba5ecc> │ │ │ │ + b bb7e8c <__cxa_atexit@plt+0xba5edc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq sp, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq sp, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq sp, #164, 24 @ 0xa400 │ │ │ │ - teqeq pc, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq sp, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq sp, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq sp, #148, 24 @ 0x9400 │ │ │ │ + teqeq pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867934 <__cxa_atexit@plt+0x855984> │ │ │ │ + bcc 867944 <__cxa_atexit@plt+0x855994> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86792c <__cxa_atexit@plt+0x85597c> │ │ │ │ + bhi 86793c <__cxa_atexit@plt+0x85598c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2184751,15 +2184755,15 @@ │ │ │ │ ldr r3, [r7, #51] @ 0x33 │ │ │ │ ldr r0, [r7, #55] @ 0x37 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr fp, [r7, #59] @ 0x3b │ │ │ │ ldr r4, [r7, #63] @ 0x3f │ │ │ │ add r7, r7, #67 @ 0x43 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr ip, [pc, #184] @ 86793c <__cxa_atexit@plt+0x85598c> │ │ │ │ + ldr ip, [pc, #184] @ 86794c <__cxa_atexit@plt+0x85599c> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r5, #-84]! @ 0xffffffac │ │ │ │ str r8, [r5, #80] @ 0x50 │ │ │ │ str lr, [r6] │ │ │ │ add r8, r5, #68 @ 0x44 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ add lr, r5, #56 @ 0x38 │ │ │ │ @@ -2184769,17 +2184773,17 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #116] @ 867940 <__cxa_atexit@plt+0x855990> │ │ │ │ + ldr r7, [pc, #116] @ 867950 <__cxa_atexit@plt+0x8559a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 867944 <__cxa_atexit@plt+0x855994> │ │ │ │ + ldr r3, [pc, #112] @ 867954 <__cxa_atexit@plt+0x8559a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r4, fp} │ │ │ │ ldr r4, [sp, #32] │ │ │ │ @@ -2184790,106 +2184794,106 @@ │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r5, #32] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #40] @ 867948 <__cxa_atexit@plt+0x855998> │ │ │ │ + ldr r7, [pc, #40] @ 867958 <__cxa_atexit@plt+0x8559a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffff45dc │ │ │ │ @ instruction: 0xffff44cc │ │ │ │ - cmpeq sp, #108, 8 @ 0x6c000000 │ │ │ │ - teqeq pc, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq sp, #92, 8 @ 0x5c000000 │ │ │ │ + teqeq pc, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 867968 <__cxa_atexit@plt+0x8559b8> │ │ │ │ - b 867c3c <__cxa_atexit@plt+0x855c8c> │ │ │ │ + bne 867978 <__cxa_atexit@plt+0x8559c8> │ │ │ │ + b 867c4c <__cxa_atexit@plt+0x855c9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8679a4 <__cxa_atexit@plt+0x8559f4> │ │ │ │ + bhi 8679b4 <__cxa_atexit@plt+0x855a04> │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #44] @ 8679b0 <__cxa_atexit@plt+0x855a00> │ │ │ │ + ldr r7, [pc, #44] @ 8679c0 <__cxa_atexit@plt+0x855a10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ 8679b4 <__cxa_atexit@plt+0x855a04> │ │ │ │ + ldr r3, [pc, #40] @ 8679c4 <__cxa_atexit@plt+0x855a14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r6, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #24] @ 8679b8 <__cxa_atexit@plt+0x855a08> │ │ │ │ + ldr r7, [pc, #24] @ 8679c8 <__cxa_atexit@plt+0x855a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffff47c8 │ │ │ │ - cmpeq sp, #148, 26 @ 0x2500 │ │ │ │ - teqeq pc, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq sp, #132, 26 @ 0x2100 │ │ │ │ + teqeq pc, #140, 16 @ 0x8c0000 │ │ │ │ tsteq r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 867a00 <__cxa_atexit@plt+0x855a50> │ │ │ │ - ldr r3, [pc, #48] @ 867a0c <__cxa_atexit@plt+0x855a5c> │ │ │ │ + bne 867a10 <__cxa_atexit@plt+0x855a60> │ │ │ │ + ldr r3, [pc, #48] @ 867a1c <__cxa_atexit@plt+0x855a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r2, #6] │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ tst r7, #3 │ │ │ │ - beq 867a04 <__cxa_atexit@plt+0x855a54> │ │ │ │ - b 867a1c <__cxa_atexit@plt+0x855a6c> │ │ │ │ - b 867c3c <__cxa_atexit@plt+0x855c8c> │ │ │ │ + beq 867a14 <__cxa_atexit@plt+0x855a64> │ │ │ │ + b 867a2c <__cxa_atexit@plt+0x855a7c> │ │ │ │ + b 867c4c <__cxa_atexit@plt+0x855c9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq pc, #72, 16 @ 0x480000 │ │ │ │ + teqeq pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #24] @ 867a48 <__cxa_atexit@plt+0x855a98> │ │ │ │ + ldr r0, [pc, #24] @ 867a58 <__cxa_atexit@plt+0x855aa8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq pc, #12, 16 @ 0xc0000 │ │ │ │ + teqeq pc, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 867b9c <__cxa_atexit@plt+0x855bec> │ │ │ │ + bne 867bac <__cxa_atexit@plt+0x855bfc> │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 867c00 <__cxa_atexit@plt+0x855c50> │ │ │ │ + bhi 867c10 <__cxa_atexit@plt+0x855c60> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -2184922,15 +2184926,15 @@ │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ sub r3, r6, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1, ip} │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #244] @ 867c24 <__cxa_atexit@plt+0x855c74> │ │ │ │ + ldr r0, [pc, #244] @ 867c34 <__cxa_atexit@plt+0x855c84> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -2184939,190 +2184943,190 @@ │ │ │ │ str r0, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ str lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #180] @ 867c28 <__cxa_atexit@plt+0x855c78> │ │ │ │ + ldr r3, [pc, #180] @ 867c38 <__cxa_atexit@plt+0x855c88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #172] @ 867c2c <__cxa_atexit@plt+0x855c7c> │ │ │ │ + ldr r3, [pc, #172] @ 867c3c <__cxa_atexit@plt+0x855c8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #76]! @ 0x4c │ │ │ │ sub r3, r6, #99 @ 0x63 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 867c0c <__cxa_atexit@plt+0x855c5c> │ │ │ │ + bhi 867c1c <__cxa_atexit@plt+0x855c6c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ - ldr r9, [pc, #96] @ 867c18 <__cxa_atexit@plt+0x855c68> │ │ │ │ + ldr r9, [pc, #96] @ 867c28 <__cxa_atexit@plt+0x855c78> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #92] @ 867c1c <__cxa_atexit@plt+0x855c6c> │ │ │ │ + ldr sl, [pc, #92] @ 867c2c <__cxa_atexit@plt+0x855c7c> │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ stmda r6, {r2, ip} │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #64] @ 867c20 <__cxa_atexit@plt+0x855c70> │ │ │ │ + ldr r3, [pc, #64] @ 867c30 <__cxa_atexit@plt+0x855c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #76]! @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff4660 │ │ │ │ @ instruction: 0xffff4770 │ │ │ │ - cmpeq sp, #132 @ 0x84 │ │ │ │ + cmpeq sp, #116 @ 0x74 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - cmpeq sp, #228 @ 0xe4 │ │ │ │ - teqeq pc, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq sp, #212 @ 0xd4 │ │ │ │ + teqeq pc, #204, 4 @ 0xc000000c │ │ │ │ ldrsbeq ip, [r9, #148]! @ 0x94 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 867cb4 <__cxa_atexit@plt+0x855d04> │ │ │ │ + bhi 867cc4 <__cxa_atexit@plt+0x855d14> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [pc, #92] @ 867ccc <__cxa_atexit@plt+0x855d1c> │ │ │ │ + ldr sl, [pc, #92] @ 867cdc <__cxa_atexit@plt+0x855d2c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 867cd0 <__cxa_atexit@plt+0x855d20> │ │ │ │ + ldr ip, [pc, #88] @ 867ce0 <__cxa_atexit@plt+0x855d30> │ │ │ │ add ip, pc, ip │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ stmda r6, {r0, r2, r3, lr} │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #64] @ 867cd4 <__cxa_atexit@plt+0x855d24> │ │ │ │ + ldr r3, [pc, #64] @ 867ce4 <__cxa_atexit@plt+0x855d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ - ldr r3, [pc, #28] @ 867cd8 <__cxa_atexit@plt+0x855d28> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + ldr r3, [pc, #28] @ 867ce8 <__cxa_atexit@plt+0x855d38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ @ instruction: 0xffff42cc │ │ │ │ @ instruction: 0xffff43dc │ │ │ │ - cmpeq sp, #208, 30 @ 0x340 │ │ │ │ + cmpeq sp, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - teqeq pc, #112, 20 @ 0x70000 │ │ │ │ + teqeq pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867d18 <__cxa_atexit@plt+0x855d68> │ │ │ │ - ldr r3, [pc, #36] @ 867d20 <__cxa_atexit@plt+0x855d70> │ │ │ │ + bcc 867d28 <__cxa_atexit@plt+0x855d78> │ │ │ │ + ldr r3, [pc, #36] @ 867d30 <__cxa_atexit@plt+0x855d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 867d24 <__cxa_atexit@plt+0x855d74> │ │ │ │ + ldr r7, [pc, #16] @ 867d34 <__cxa_atexit@plt+0x855d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #64, 30 @ 0x100 │ │ │ │ - cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ + cmpeq sp, #48, 30 @ 0xc0 │ │ │ │ + cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867d54 <__cxa_atexit@plt+0x855da4> │ │ │ │ - ldr r3, [pc, #24] @ 867d5c <__cxa_atexit@plt+0x855dac> │ │ │ │ + bcc 867d64 <__cxa_atexit@plt+0x855db4> │ │ │ │ + ldr r3, [pc, #24] @ 867d6c <__cxa_atexit@plt+0x855dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #248, 28 @ 0xf80 │ │ │ │ - teqeq pc, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq sp, #232, 28 @ 0xe80 │ │ │ │ + teqeq pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867de4 <__cxa_atexit@plt+0x855e34> │ │ │ │ + bcc 867df4 <__cxa_atexit@plt+0x855e44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 867ddc <__cxa_atexit@plt+0x855e2c> │ │ │ │ - ldr r3, [pc, #92] @ 867dec <__cxa_atexit@plt+0x855e3c> │ │ │ │ + bhi 867dec <__cxa_atexit@plt+0x855e3c> │ │ │ │ + ldr r3, [pc, #92] @ 867dfc <__cxa_atexit@plt+0x855e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 867df0 <__cxa_atexit@plt+0x855e40> │ │ │ │ + ldr r2, [pc, #88] @ 867e00 <__cxa_atexit@plt+0x855e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 867df4 <__cxa_atexit@plt+0x855e44> │ │ │ │ + ldr r0, [pc, #64] @ 867e04 <__cxa_atexit@plt+0x855e54> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 867df8 <__cxa_atexit@plt+0x855e48> │ │ │ │ + ldr r7, [pc, #32] @ 867e08 <__cxa_atexit@plt+0x855e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #164, 28 @ 0xa40 │ │ │ │ + cmpeq sp, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #120, 28 @ 0x780 │ │ │ │ - teqeq pc, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq sp, #104, 28 @ 0x680 │ │ │ │ + teqeq pc, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867f5c <__cxa_atexit@plt+0x855fac> │ │ │ │ + bcc 867f6c <__cxa_atexit@plt+0x855fbc> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 867f54 <__cxa_atexit@plt+0x855fa4> │ │ │ │ + bhi 867f64 <__cxa_atexit@plt+0x855fb4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2185150,27 +2185154,27 @@ │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r7, #75] @ 0x4b │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r8, r6, #28 │ │ │ │ stm r8, {r1, r2, r3} │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r9, [r6] │ │ │ │ - ldr r2, [pc, #168] @ 867f68 <__cxa_atexit@plt+0x855fb8> │ │ │ │ + ldr r2, [pc, #168] @ 867f78 <__cxa_atexit@plt+0x855fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #124] @ 867f6c <__cxa_atexit@plt+0x855fbc> │ │ │ │ + ldr r4, [pc, #124] @ 867f7c <__cxa_atexit@plt+0x855fcc> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -2185180,157 +2185184,157 @@ │ │ │ │ str r9, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #56] @ 867f70 <__cxa_atexit@plt+0x855fc0> │ │ │ │ + ldr r4, [pc, #56] @ 867f80 <__cxa_atexit@plt+0x855fd0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #95 @ 0x5f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ - cmpeq sp, #44, 26 @ 0xb00 │ │ │ │ - teqeq pc, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq sp, #28, 26 @ 0x700 │ │ │ │ + teqeq pc, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 867fb0 <__cxa_atexit@plt+0x856000> │ │ │ │ - ldr r3, [pc, #36] @ 867fb8 <__cxa_atexit@plt+0x856008> │ │ │ │ + bcc 867fc0 <__cxa_atexit@plt+0x856010> │ │ │ │ + ldr r3, [pc, #36] @ 867fc8 <__cxa_atexit@plt+0x856018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 867fbc <__cxa_atexit@plt+0x85600c> │ │ │ │ + ldr r7, [pc, #24] @ 867fcc <__cxa_atexit@plt+0x85601c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 867fc0 <__cxa_atexit@plt+0x856010> │ │ │ │ + ldr r8, [pc, #20] @ 867fd0 <__cxa_atexit@plt+0x856020> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #168, 24 @ 0xa800 │ │ │ │ - cmpeq sp, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq sp, #152, 24 @ 0x9800 │ │ │ │ cmpeq sp, #64, 6 │ │ │ │ + cmpeq sp, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq pc, #76, 14 @ 0x1300000 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq pc, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868058 <__cxa_atexit@plt+0x8560a8> │ │ │ │ + bcc 868068 <__cxa_atexit@plt+0x8560b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868050 <__cxa_atexit@plt+0x8560a0> │ │ │ │ - ldr r3, [pc, #84] @ 868060 <__cxa_atexit@plt+0x8560b0> │ │ │ │ + bhi 868060 <__cxa_atexit@plt+0x8560b0> │ │ │ │ + ldr r3, [pc, #84] @ 868070 <__cxa_atexit@plt+0x8560c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 868064 <__cxa_atexit@plt+0x8560b4> │ │ │ │ + ldr r2, [pc, #80] @ 868074 <__cxa_atexit@plt+0x8560c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 868068 <__cxa_atexit@plt+0x8560b8> │ │ │ │ + ldr r1, [pc, #76] @ 868078 <__cxa_atexit@plt+0x8560c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 86806c <__cxa_atexit@plt+0x8560bc> │ │ │ │ + ldr r7, [pc, #40] @ 86807c <__cxa_atexit@plt+0x8560cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 868070 <__cxa_atexit@plt+0x8560c0> │ │ │ │ + ldr r9, [pc, #36] @ 868080 <__cxa_atexit@plt+0x8560d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq sp, #32, 24 @ 0x2000 │ │ │ │ - cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ - cmpeq sp, #8, 22 @ 0x2000 │ │ │ │ + cmpeq sp, #16, 24 @ 0x1000 │ │ │ │ + cmpeq sp, #64, 26 @ 0x1000 │ │ │ │ + cmpeq sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8680a0 <__cxa_atexit@plt+0x8560f0> │ │ │ │ - ldr r3, [pc, #24] @ 8680a8 <__cxa_atexit@plt+0x8560f8> │ │ │ │ + bcc 8680b0 <__cxa_atexit@plt+0x856100> │ │ │ │ + ldr r3, [pc, #24] @ 8680b8 <__cxa_atexit@plt+0x856108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #172, 22 @ 0x2b000 │ │ │ │ - teqeq pc, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq sp, #156, 22 @ 0x27000 │ │ │ │ + teqeq pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868128 <__cxa_atexit@plt+0x856178> │ │ │ │ + bcc 868138 <__cxa_atexit@plt+0x856188> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868120 <__cxa_atexit@plt+0x856170> │ │ │ │ - ldr r3, [pc, #84] @ 868130 <__cxa_atexit@plt+0x856180> │ │ │ │ + bhi 868130 <__cxa_atexit@plt+0x856180> │ │ │ │ + ldr r3, [pc, #84] @ 868140 <__cxa_atexit@plt+0x856190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 868134 <__cxa_atexit@plt+0x856184> │ │ │ │ + ldr r2, [pc, #80] @ 868144 <__cxa_atexit@plt+0x856194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 868138 <__cxa_atexit@plt+0x856188> │ │ │ │ + ldr r1, [pc, #60] @ 868148 <__cxa_atexit@plt+0x856198> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86813c <__cxa_atexit@plt+0x85618c> │ │ │ │ + ldr r7, [pc, #32] @ 86814c <__cxa_atexit@plt+0x85619c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #88, 22 @ 0x16000 │ │ │ │ + cmpeq sp, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmpeq sp, #52, 22 @ 0xd000 │ │ │ │ - teqeq pc, #176, 2 @ 0x2c │ │ │ │ + cmpeq sp, #36, 22 @ 0x9000 │ │ │ │ + teqeq pc, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868298 <__cxa_atexit@plt+0x8562e8> │ │ │ │ + bcc 8682a8 <__cxa_atexit@plt+0x8562f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868290 <__cxa_atexit@plt+0x8562e0> │ │ │ │ + bhi 8682a0 <__cxa_atexit@plt+0x8562f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2185355,27 +2185359,27 @@ │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr lr, [r7, #71] @ 0x47 │ │ │ │ sub r4, r6, #28 │ │ │ │ stm r4, {r0, r1, r2, lr} │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 8682a0 <__cxa_atexit@plt+0x8562f0> │ │ │ │ + ldr r2, [pc, #172] @ 8682b0 <__cxa_atexit@plt+0x856300> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ str fp, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str ip, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [pc, #128] @ 8682a4 <__cxa_atexit@plt+0x8562f4> │ │ │ │ + ldr r4, [pc, #128] @ 8682b4 <__cxa_atexit@plt+0x856304> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -2185386,61 +2185390,61 @@ │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 8682a8 <__cxa_atexit@plt+0x8562f8> │ │ │ │ + ldr r3, [pc, #56] @ 8682b8 <__cxa_atexit@plt+0x856308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #91 @ 0x5b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ - teqeq pc, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq sp, #228, 18 @ 0x390000 │ │ │ │ + teqeq pc, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8682e8 <__cxa_atexit@plt+0x856338> │ │ │ │ - ldr r3, [pc, #36] @ 8682f0 <__cxa_atexit@plt+0x856340> │ │ │ │ + bcc 8682f8 <__cxa_atexit@plt+0x856348> │ │ │ │ + ldr r3, [pc, #36] @ 868300 <__cxa_atexit@plt+0x856350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8682f4 <__cxa_atexit@plt+0x856344> │ │ │ │ + ldr r7, [pc, #16] @ 868304 <__cxa_atexit@plt+0x856354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #112, 18 @ 0x1c0000 │ │ │ │ - cmpeq sp, #244, 24 @ 0xf400 │ │ │ │ - teqeq pc, #8 │ │ │ │ + cmpeq sp, #96, 18 @ 0x180000 │ │ │ │ + cmpeq sp, #228, 24 @ 0xe400 │ │ │ │ + teqeq pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868444 <__cxa_atexit@plt+0x856494> │ │ │ │ + bcc 868454 <__cxa_atexit@plt+0x8564a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86843c <__cxa_atexit@plt+0x85648c> │ │ │ │ + bhi 86844c <__cxa_atexit@plt+0x85649c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2185460,22 +2185464,22 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr ip, [r7, #51] @ 0x33 │ │ │ │ str r4, [sp, #32] │ │ │ │ ldr lr, [r7, #55] @ 0x37 │ │ │ │ ldr r9, [r7, #59] @ 0x3b │ │ │ │ ldr r0, [r7, #63] @ 0x3f │ │ │ │ ldr r1, [r7, #67] @ 0x43 │ │ │ │ - ldr r4, [pc, #180] @ 86844c <__cxa_atexit@plt+0x85649c> │ │ │ │ + ldr r4, [pc, #180] @ 86845c <__cxa_atexit@plt+0x8564ac> │ │ │ │ add r4, pc, r4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r0, [pc, #156] @ 868450 <__cxa_atexit@plt+0x8564a0> │ │ │ │ + ldr r0, [pc, #156] @ 868460 <__cxa_atexit@plt+0x8564b0> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sub r3, r6, #52 @ 0x34 │ │ │ │ stm r3, {r1, sl, fp} │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -2185494,110 +2185498,110 @@ │ │ │ │ str r2, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #52] @ 868454 <__cxa_atexit@plt+0x8564a4> │ │ │ │ + ldr r3, [pc, #52] @ 868464 <__cxa_atexit@plt+0x8564b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq sp, #68, 16 @ 0x440000 │ │ │ │ - teqeq pc, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq sp, #52, 16 @ 0x340000 │ │ │ │ + teqeq pc, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868490 <__cxa_atexit@plt+0x8564e0> │ │ │ │ - ldr r3, [pc, #32] @ 868498 <__cxa_atexit@plt+0x8564e8> │ │ │ │ + bcc 8684a0 <__cxa_atexit@plt+0x8564f0> │ │ │ │ + ldr r3, [pc, #32] @ 8684a8 <__cxa_atexit@plt+0x8564f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86849c <__cxa_atexit@plt+0x8564ec> │ │ │ │ + ldr r7, [pc, #16] @ 8684ac <__cxa_atexit@plt+0x8564fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq sp, #112 @ 0x70 │ │ │ │ + cmpeq sp, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq sp, #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8684cc <__cxa_atexit@plt+0x85651c> │ │ │ │ - ldr r3, [pc, #24] @ 8684d4 <__cxa_atexit@plt+0x856524> │ │ │ │ + bcc 8684dc <__cxa_atexit@plt+0x85652c> │ │ │ │ + ldr r3, [pc, #24] @ 8684e4 <__cxa_atexit@plt+0x856534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #128, 14 @ 0x2000000 │ │ │ │ - teqeq pc, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq sp, #112, 14 @ 0x1c00000 │ │ │ │ + teqeq pc, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868554 <__cxa_atexit@plt+0x8565a4> │ │ │ │ + bcc 868564 <__cxa_atexit@plt+0x8565b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86854c <__cxa_atexit@plt+0x85659c> │ │ │ │ - ldr r3, [pc, #84] @ 86855c <__cxa_atexit@plt+0x8565ac> │ │ │ │ + bhi 86855c <__cxa_atexit@plt+0x8565ac> │ │ │ │ + ldr r3, [pc, #84] @ 86856c <__cxa_atexit@plt+0x8565bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 868560 <__cxa_atexit@plt+0x8565b0> │ │ │ │ + ldr r2, [pc, #80] @ 868570 <__cxa_atexit@plt+0x8565c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 868564 <__cxa_atexit@plt+0x8565b4> │ │ │ │ + ldr r1, [pc, #60] @ 868574 <__cxa_atexit@plt+0x8565c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 868568 <__cxa_atexit@plt+0x8565b8> │ │ │ │ + ldr r7, [pc, #32] @ 868578 <__cxa_atexit@plt+0x8565c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq sp, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq sp, #8, 14 @ 0x200000 │ │ │ │ - teqeq pc, #164, 26 @ 0x2900 │ │ │ │ + cmpeq sp, #248, 12 @ 0xf800000 │ │ │ │ + teqeq pc, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8686ac <__cxa_atexit@plt+0x8566fc> │ │ │ │ + bcc 8686bc <__cxa_atexit@plt+0x85670c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8686a4 <__cxa_atexit@plt+0x8566f4> │ │ │ │ + bhi 8686b4 <__cxa_atexit@plt+0x856704> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -2185617,28 +2185621,28 @@ │ │ │ │ ldr r8, [r7, #51] @ 0x33 │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr r0, [r7, #59] @ 0x3b │ │ │ │ ldr r1, [r7, #63] @ 0x3f │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 8686b4 <__cxa_atexit@plt+0x856704> │ │ │ │ + ldr r0, [pc, #168] @ 8686c4 <__cxa_atexit@plt+0x856714> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str fp, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #120] @ 8686b8 <__cxa_atexit@plt+0x856708> │ │ │ │ + ldr r3, [pc, #120] @ 8686c8 <__cxa_atexit@plt+0x856718> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2185647,62 +2185651,62 @@ │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 8686bc <__cxa_atexit@plt+0x85670c> │ │ │ │ + ldr r3, [pc, #56] @ 8686cc <__cxa_atexit@plt+0x85671c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #83 @ 0x53 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r8, r1 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - cmpeq sp, #224, 10 @ 0x38000000 │ │ │ │ - teqeq pc, #36 @ 0x24 │ │ │ │ + cmpeq sp, #208, 10 @ 0x34000000 │ │ │ │ + teqeq pc, #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8686fc <__cxa_atexit@plt+0x85674c> │ │ │ │ - ldr r3, [pc, #36] @ 868704 <__cxa_atexit@plt+0x856754> │ │ │ │ + bcc 86870c <__cxa_atexit@plt+0x85675c> │ │ │ │ + ldr r3, [pc, #36] @ 868714 <__cxa_atexit@plt+0x856764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 868708 <__cxa_atexit@plt+0x856758> │ │ │ │ + ldr r7, [pc, #16] @ 868718 <__cxa_atexit@plt+0x856768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #92, 10 @ 0x17000000 │ │ │ │ - cmpeq sp, #204, 8 @ 0xcc000000 │ │ │ │ - teqeq pc, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq sp, #76, 10 @ 0x13000000 │ │ │ │ + cmpeq sp, #188, 8 @ 0xbc000000 │ │ │ │ + teqeq pc, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868858 <__cxa_atexit@plt+0x8568a8> │ │ │ │ + bcc 868868 <__cxa_atexit@plt+0x8568b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868850 <__cxa_atexit@plt+0x8568a0> │ │ │ │ + bhi 868860 <__cxa_atexit@plt+0x8568b0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2185716,39 +2185720,39 @@ │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ ldr fp, [r7, #47] @ 0x2f │ │ │ │ ldr r9, [r7, #51] @ 0x33 │ │ │ │ str r1, [r6, #-96] @ 0xffffffa0 │ │ │ │ - ldr ip, [pc, #204] @ 868864 <__cxa_atexit@plt+0x8568b4> │ │ │ │ + ldr ip, [pc, #204] @ 868874 <__cxa_atexit@plt+0x8568c4> │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ mov lr, r6 │ │ │ │ str ip, [lr, #-92]! @ 0xffffffa4 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr lr, [pc, #180] @ 868868 <__cxa_atexit@plt+0x8568b8> │ │ │ │ + ldr lr, [pc, #180] @ 868878 <__cxa_atexit@plt+0x8568c8> │ │ │ │ add lr, pc, lr │ │ │ │ mov ip, r6 │ │ │ │ str lr, [ip, #-104]! @ 0xffffff98 │ │ │ │ stmda r6, {r0, ip} │ │ │ │ - ldr lr, [pc, #164] @ 86886c <__cxa_atexit@plt+0x8568bc> │ │ │ │ + ldr lr, [pc, #164] @ 86887c <__cxa_atexit@plt+0x8568cc> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r0, [pc, #120] @ 868870 <__cxa_atexit@plt+0x8568c0> │ │ │ │ + ldr r0, [pc, #120] @ 868880 <__cxa_atexit@plt+0x8568d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -2185756,112 +2185760,112 @@ │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ - ldr r4, [pc, #60] @ 868874 <__cxa_atexit@plt+0x8568c4> │ │ │ │ + ldr r4, [pc, #60] @ 868884 <__cxa_atexit@plt+0x8568d4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #79 @ 0x4f │ │ │ │ stmib r5, {r0, r4} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff35c0 │ │ │ │ @ instruction: 0xffff355c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - cmpeq sp, #44, 8 @ 0x2c000000 │ │ │ │ - teqeq pc, #80, 28 @ 0x500 │ │ │ │ + cmpeq sp, #28, 8 @ 0x1c000000 │ │ │ │ + teqeq pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8688b0 <__cxa_atexit@plt+0x856900> │ │ │ │ - ldr r3, [pc, #32] @ 8688b8 <__cxa_atexit@plt+0x856908> │ │ │ │ + bcc 8688c0 <__cxa_atexit@plt+0x856910> │ │ │ │ + ldr r3, [pc, #32] @ 8688c8 <__cxa_atexit@plt+0x856918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8688bc <__cxa_atexit@plt+0x85690c> │ │ │ │ + ldr r7, [pc, #16] @ 8688cc <__cxa_atexit@plt+0x85691c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #164, 6 @ 0x90000002 │ │ │ │ - cmpeq sp, #84, 4 @ 0x40000005 │ │ │ │ + cmpeq sp, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq sp, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8688ec <__cxa_atexit@plt+0x85693c> │ │ │ │ - ldr r3, [pc, #24] @ 8688f4 <__cxa_atexit@plt+0x856944> │ │ │ │ + bcc 8688fc <__cxa_atexit@plt+0x85694c> │ │ │ │ + ldr r3, [pc, #24] @ 868904 <__cxa_atexit@plt+0x856954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #96, 6 @ 0x80000001 │ │ │ │ - teqeq pc, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sp, #80, 6 @ 0x40000001 │ │ │ │ + teqeq pc, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868974 <__cxa_atexit@plt+0x8569c4> │ │ │ │ + bcc 868984 <__cxa_atexit@plt+0x8569d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86896c <__cxa_atexit@plt+0x8569bc> │ │ │ │ - ldr r3, [pc, #84] @ 86897c <__cxa_atexit@plt+0x8569cc> │ │ │ │ + bhi 86897c <__cxa_atexit@plt+0x8569cc> │ │ │ │ + ldr r3, [pc, #84] @ 86898c <__cxa_atexit@plt+0x8569dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 868980 <__cxa_atexit@plt+0x8569d0> │ │ │ │ + ldr r2, [pc, #80] @ 868990 <__cxa_atexit@plt+0x8569e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 868984 <__cxa_atexit@plt+0x8569d4> │ │ │ │ + ldr r1, [pc, #60] @ 868994 <__cxa_atexit@plt+0x8569e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 868988 <__cxa_atexit@plt+0x8569d8> │ │ │ │ + ldr r7, [pc, #32] @ 868998 <__cxa_atexit@plt+0x8569e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq sp, #232, 4 @ 0x8000000e │ │ │ │ - teqeq pc, #0, 20 │ │ │ │ + cmpeq sp, #216, 4 @ 0x8000000d │ │ │ │ + teqeq pc, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868ac8 <__cxa_atexit@plt+0x856b18> │ │ │ │ + bcc 868ad8 <__cxa_atexit@plt+0x856b28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868ac0 <__cxa_atexit@plt+0x856b10> │ │ │ │ + bhi 868ad0 <__cxa_atexit@plt+0x856b20> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2185876,20 +2185880,20 @@ │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r8, [r7, #51] @ 0x33 │ │ │ │ ldr r3, [r7, #55] @ 0x37 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov lr, r6 │ │ │ │ - ldr r4, [pc, #184] @ 868ad0 <__cxa_atexit@plt+0x856b20> │ │ │ │ + ldr r4, [pc, #184] @ 868ae0 <__cxa_atexit@plt+0x856b30> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [lr, #-92]! @ 0xffffffa4 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r2, [pc, #168] @ 868ad4 <__cxa_atexit@plt+0x856b24> │ │ │ │ + ldr r2, [pc, #168] @ 868ae4 <__cxa_atexit@plt+0x856b34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #-16] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ @@ -2185900,75 +2185904,75 @@ │ │ │ │ str r4, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r6, #-84] @ 0xffffffac │ │ │ │ str r3, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r1, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r0, [pc, #96] @ 868ad8 <__cxa_atexit@plt+0x856b28> │ │ │ │ + ldr r0, [pc, #96] @ 868ae8 <__cxa_atexit@plt+0x856b38> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ str lr, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r6 │ │ │ │ str r2, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #60] @ 868adc <__cxa_atexit@plt+0x856b2c> │ │ │ │ + ldr r3, [pc, #60] @ 868aec <__cxa_atexit@plt+0x856b3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff326c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - cmpeq sp, #196, 2 @ 0x31 │ │ │ │ - teqeq pc, #220, 22 @ 0x37000 │ │ │ │ + cmpeq sp, #180, 2 @ 0x2d │ │ │ │ + teqeq pc, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868b24 <__cxa_atexit@plt+0x856b74> │ │ │ │ - ldr r3, [pc, #44] @ 868b2c <__cxa_atexit@plt+0x856b7c> │ │ │ │ + bcc 868b34 <__cxa_atexit@plt+0x856b84> │ │ │ │ + ldr r3, [pc, #44] @ 868b3c <__cxa_atexit@plt+0x856b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 868b30 <__cxa_atexit@plt+0x856b80> │ │ │ │ + ldr r3, [pc, #36] @ 868b40 <__cxa_atexit@plt+0x856b90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 868b34 <__cxa_atexit@plt+0x856b84> │ │ │ │ + ldr r3, [pc, #24] @ 868b44 <__cxa_atexit@plt+0x856b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #60, 2 │ │ │ │ - cmpeq sp, #52, 2 │ │ │ │ - cmpeq sp, #124, 20 @ 0x7c000 │ │ │ │ - teqeq pc, #100, 16 @ 0x640000 │ │ │ │ + cmpeq sp, #44, 2 │ │ │ │ + cmpeq sp, #36, 2 │ │ │ │ + cmpeq sp, #108, 20 @ 0x6c000 │ │ │ │ + teqeq pc, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868c34 <__cxa_atexit@plt+0x856c84> │ │ │ │ + bcc 868c44 <__cxa_atexit@plt+0x856c94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868c2c <__cxa_atexit@plt+0x856c7c> │ │ │ │ + bhi 868c3c <__cxa_atexit@plt+0x856c8c> │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ @@ -2185986,122 +2185990,122 @@ │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r3, r4, r8} │ │ │ │ - ldr r4, [pc, #108] @ 868c3c <__cxa_atexit@plt+0x856c8c> │ │ │ │ + ldr r4, [pc, #108] @ 868c4c <__cxa_atexit@plt+0x856c9c> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #104] @ 868c40 <__cxa_atexit@plt+0x856c90> │ │ │ │ + ldr r3, [pc, #104] @ 868c50 <__cxa_atexit@plt+0x856ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r6, #68 @ 0x44 │ │ │ │ stm lr, {r3, r9, fp, ip} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #64] @ 868c44 <__cxa_atexit@plt+0x856c94> │ │ │ │ + ldr r3, [pc, #64] @ 868c54 <__cxa_atexit@plt+0x856ca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - cmpeq sp, #96 @ 0x60 │ │ │ │ - teqeq pc, #104, 20 @ 0x68000 │ │ │ │ + cmpeq sp, #80 @ 0x50 │ │ │ │ + teqeq pc, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868c8c <__cxa_atexit@plt+0x856cdc> │ │ │ │ - ldr r3, [pc, #44] @ 868c94 <__cxa_atexit@plt+0x856ce4> │ │ │ │ + bcc 868c9c <__cxa_atexit@plt+0x856cec> │ │ │ │ + ldr r3, [pc, #44] @ 868ca4 <__cxa_atexit@plt+0x856cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 868c98 <__cxa_atexit@plt+0x856ce8> │ │ │ │ + ldr r3, [pc, #36] @ 868ca8 <__cxa_atexit@plt+0x856cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 868c9c <__cxa_atexit@plt+0x856cec> │ │ │ │ + ldr r3, [pc, #24] @ 868cac <__cxa_atexit@plt+0x856cfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #212, 30 @ 0x350 │ │ │ │ - cmpeq sp, #204, 30 @ 0x330 │ │ │ │ - cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ - teqeq pc, #12, 14 @ 0x300000 │ │ │ │ + cmpeq sp, #196, 30 @ 0x310 │ │ │ │ + cmpeq sp, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq sp, #88, 10 @ 0x16000000 │ │ │ │ + teqeq pc, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868d4c <__cxa_atexit@plt+0x856d9c> │ │ │ │ + bcc 868d5c <__cxa_atexit@plt+0x856dac> │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r0, r1, r3, sl} │ │ │ │ ldr r6, [r7, #31] │ │ │ │ ldr r4, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ - ldr fp, [pc, #96] @ 868d54 <__cxa_atexit@plt+0x856da4> │ │ │ │ + ldr fp, [pc, #96] @ 868d64 <__cxa_atexit@plt+0x856db4> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-52]! @ 0xffffffcc │ │ │ │ add fp, r5, #36 @ 0x24 │ │ │ │ stm fp, {r0, r1, r3, lr} │ │ │ │ str ip, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r2, r4, r6} │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 868d38 <__cxa_atexit@plt+0x856d88> │ │ │ │ + beq 868d48 <__cxa_atexit@plt+0x856d98> │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 868d64 <__cxa_atexit@plt+0x856db4> │ │ │ │ + b 868d74 <__cxa_atexit@plt+0x856dc4> │ │ │ │ ldr r0, [r8] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - teqeq pc, #88, 12 @ 0x5800000 │ │ │ │ + teqeq pc, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868e3c <__cxa_atexit@plt+0x856e8c> │ │ │ │ + bhi 868e4c <__cxa_atexit@plt+0x856e9c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ @@ -2186118,80 +2186122,80 @@ │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-16] │ │ │ │ str sl, [r6, #-12] │ │ │ │ - ldr r4, [pc, #108] @ 868e4c <__cxa_atexit@plt+0x856e9c> │ │ │ │ + ldr r4, [pc, #108] @ 868e5c <__cxa_atexit@plt+0x856eac> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str fp, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r4, r8, ip} │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #68] @ 868e50 <__cxa_atexit@plt+0x856ea0> │ │ │ │ + ldr r7, [pc, #68] @ 868e60 <__cxa_atexit@plt+0x856eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #48] @ 868e54 <__cxa_atexit@plt+0x856ea4> │ │ │ │ + ldr r4, [pc, #48] @ 868e64 <__cxa_atexit@plt+0x856eb4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmpeq sp, #88, 28 @ 0x580 │ │ │ │ + cmpeq sp, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - teqeq pc, #76, 16 @ 0x4c0000 │ │ │ │ + teqeq pc, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868e9c <__cxa_atexit@plt+0x856eec> │ │ │ │ - ldr r3, [pc, #44] @ 868ea4 <__cxa_atexit@plt+0x856ef4> │ │ │ │ + bcc 868eac <__cxa_atexit@plt+0x856efc> │ │ │ │ + ldr r3, [pc, #44] @ 868eb4 <__cxa_atexit@plt+0x856f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 868ea8 <__cxa_atexit@plt+0x856ef8> │ │ │ │ + ldr r3, [pc, #36] @ 868eb8 <__cxa_atexit@plt+0x856f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 868eac <__cxa_atexit@plt+0x856efc> │ │ │ │ + ldr r3, [pc, #24] @ 868ebc <__cxa_atexit@plt+0x856f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 26 @ 0x3100 │ │ │ │ - cmpeq sp, #188, 26 @ 0x2f00 │ │ │ │ - cmpeq sp, #52, 26 @ 0xd00 │ │ │ │ - teqeq pc, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq sp, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq sp, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq sp, #36, 26 @ 0x900 │ │ │ │ + teqeq pc, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 868f94 <__cxa_atexit@plt+0x856fe4> │ │ │ │ + bcc 868fa4 <__cxa_atexit@plt+0x856ff4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 868f8c <__cxa_atexit@plt+0x856fdc> │ │ │ │ + bhi 868f9c <__cxa_atexit@plt+0x856fec> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r3, [r7, #9] │ │ │ │ ldr ip, [r7, #13] │ │ │ │ mov r4, r2 │ │ │ │ @@ -2186203,320 +2186207,320 @@ │ │ │ │ ldr r2, [r7, #33] @ 0x21 │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r2, [pc, #108] @ 868fa0 <__cxa_atexit@plt+0x856ff0> │ │ │ │ + ldr r2, [pc, #108] @ 868fb0 <__cxa_atexit@plt+0x857000> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 868fa4 <__cxa_atexit@plt+0x856ff4> │ │ │ │ + ldr r1, [pc, #104] @ 868fb4 <__cxa_atexit@plt+0x857004> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r9, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r6, #-52] @ 0xffffffcc │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r1, [sp] │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r1, r4, fp} │ │ │ │ - ldr r1, [pc, #68] @ 868fa8 <__cxa_atexit@plt+0x856ff8> │ │ │ │ + ldr r1, [pc, #68] @ 868fb8 <__cxa_atexit@plt+0x857008> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ sub r1, r6, #59 @ 0x3b │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmpeq sp, #0, 26 │ │ │ │ + cmpeq sp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 868ff0 <__cxa_atexit@plt+0x857040> │ │ │ │ - ldr r7, [pc, #52] @ 869000 <__cxa_atexit@plt+0x857050> │ │ │ │ + bcc 869000 <__cxa_atexit@plt+0x857050> │ │ │ │ + ldr r7, [pc, #52] @ 869010 <__cxa_atexit@plt+0x857060> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #40] @ 869004 <__cxa_atexit@plt+0x857054> │ │ │ │ + ldr r7, [pc, #40] @ 869014 <__cxa_atexit@plt+0x857064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #36] @ 869008 <__cxa_atexit@plt+0x857058> │ │ │ │ + ldr r8, [pc, #36] @ 869018 <__cxa_atexit@plt+0x857068> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 86900c <__cxa_atexit@plt+0x85705c> │ │ │ │ + ldr r9, [pc, #32] @ 86901c <__cxa_atexit@plt+0x85706c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #24] @ 869010 <__cxa_atexit@plt+0x857060> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #24] @ 869020 <__cxa_atexit@plt+0x857070> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq sp, #12, 20 @ 0xc000 │ │ │ │ - cmpeq sp, #60, 20 @ 0x3c000 │ │ │ │ - teqeq pc, #44, 8 @ 0x2c000000 │ │ │ │ - teqeq pc, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq sp, #252, 18 @ 0x3f0000 │ │ │ │ + cmpeq sp, #44, 20 @ 0x2c000 │ │ │ │ + teqeq pc, #28, 8 @ 0x1c000000 │ │ │ │ + teqeq pc, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #24] @ 869044 <__cxa_atexit@plt+0x857094> │ │ │ │ + ldr r7, [pc, #24] @ 869054 <__cxa_atexit@plt+0x8570a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 869048 <__cxa_atexit@plt+0x857098> │ │ │ │ + ldr r7, [pc, #16] @ 869058 <__cxa_atexit@plt+0x8570a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #12] @ 86904c <__cxa_atexit@plt+0x85709c> │ │ │ │ + ldr r9, [pc, #12] @ 86905c <__cxa_atexit@plt+0x8570ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, #28, 10 @ 0x7000000 │ │ │ │ - cmpeq sp, #144, 16 @ 0x900000 │ │ │ │ - teqeq pc, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq sp, #128, 16 @ 0x800000 │ │ │ │ + teqeq pc, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 869080 <__cxa_atexit@plt+0x8570d0> │ │ │ │ + ldr r3, [pc, #28] @ 869090 <__cxa_atexit@plt+0x8570e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 869084 <__cxa_atexit@plt+0x8570d4> │ │ │ │ + ldr r7, [pc, #16] @ 869094 <__cxa_atexit@plt+0x8570e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 869088 <__cxa_atexit@plt+0x8570d8> │ │ │ │ + ldr r8, [pc, #12] @ 869098 <__cxa_atexit@plt+0x8570e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sp, #92, 30 @ 0x170 │ │ │ │ - cmpeq sp, #116, 18 @ 0x1d0000 │ │ │ │ - teqeq pc, #88, 6 @ 0x60000001 │ │ │ │ + cmpeq sp, #76, 30 @ 0x130 │ │ │ │ + cmpeq sp, #100, 18 @ 0x190000 │ │ │ │ + teqeq pc, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8690d4 <__cxa_atexit@plt+0x857124> │ │ │ │ + bhi 8690e4 <__cxa_atexit@plt+0x857134> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #44] @ 8690e0 <__cxa_atexit@plt+0x857130> │ │ │ │ + ldr r3, [pc, #44] @ 8690f0 <__cxa_atexit@plt+0x857140> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 8690e4 <__cxa_atexit@plt+0x857134> │ │ │ │ + ldr r2, [pc, #40] @ 8690f4 <__cxa_atexit@plt+0x857144> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff2968 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq pc, #216, 4 @ 0x8000000d │ │ │ │ + teqeq pc, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 86910c <__cxa_atexit@plt+0x85715c> │ │ │ │ + ldr r3, [pc, #16] @ 86911c <__cxa_atexit@plt+0x85716c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq pc, #176, 4 │ │ │ │ + teqeq pc, #160, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 869134 <__cxa_atexit@plt+0x857184> │ │ │ │ + ldr r3, [pc, #16] @ 869144 <__cxa_atexit@plt+0x857194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq pc, #136, 4 @ 0x80000008 │ │ │ │ + teqeq pc, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 86915c <__cxa_atexit@plt+0x8571ac> │ │ │ │ + ldr r3, [pc, #16] @ 86916c <__cxa_atexit@plt+0x8571bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq pc, #96, 4 │ │ │ │ + teqeq pc, #80, 4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 869184 <__cxa_atexit@plt+0x8571d4> │ │ │ │ + ldr r3, [pc, #16] @ 869194 <__cxa_atexit@plt+0x8571e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq pc, #56, 4 @ 0x80000003 │ │ │ │ + teqeq pc, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8691ec <__cxa_atexit@plt+0x85723c> │ │ │ │ + bhi 8691fc <__cxa_atexit@plt+0x85724c> │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ ldm r9, {r0, r2, r3, r9} │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr ip, [pc, #56] @ 8691f8 <__cxa_atexit@plt+0x857248> │ │ │ │ + ldr ip, [pc, #56] @ 869208 <__cxa_atexit@plt+0x857258> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6] │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ sub r0, r6, #20 │ │ │ │ stm r0, {r7, r8, sl} │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r7, r6, #33 @ 0x21 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - teqeq pc, #96, 20 @ 0x60000 │ │ │ │ + teqeq pc, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869238 <__cxa_atexit@plt+0x857288> │ │ │ │ - ldr r8, [pc, #36] @ 869240 <__cxa_atexit@plt+0x857290> │ │ │ │ + bcc 869248 <__cxa_atexit@plt+0x857298> │ │ │ │ + ldr r8, [pc, #36] @ 869250 <__cxa_atexit@plt+0x8572a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 869244 <__cxa_atexit@plt+0x857294> │ │ │ │ + ldr r3, [pc, #32] @ 869254 <__cxa_atexit@plt+0x8572a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 869248 <__cxa_atexit@plt+0x857298> │ │ │ │ + ldr r7, [pc, #20] @ 869258 <__cxa_atexit@plt+0x8572a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #112, 30 @ 0x1c0 │ │ │ │ - cmpeq sp, #24, 20 @ 0x18000 │ │ │ │ - cmpeq sp, #72, 20 @ 0x48000 │ │ │ │ - teqeq pc, #16, 20 @ 0x10000 │ │ │ │ + tsteq sl, #96, 30 @ 0x180 │ │ │ │ + cmpeq sp, #8, 20 @ 0x8000 │ │ │ │ + cmpeq sp, #56, 20 @ 0x38000 │ │ │ │ + teqeq pc, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869288 <__cxa_atexit@plt+0x8572d8> │ │ │ │ - ldr r8, [pc, #36] @ 869290 <__cxa_atexit@plt+0x8572e0> │ │ │ │ + bcc 869298 <__cxa_atexit@plt+0x8572e8> │ │ │ │ + ldr r8, [pc, #36] @ 8692a0 <__cxa_atexit@plt+0x8572f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 869294 <__cxa_atexit@plt+0x8572e4> │ │ │ │ + ldr r3, [pc, #32] @ 8692a4 <__cxa_atexit@plt+0x8572f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 869298 <__cxa_atexit@plt+0x8572e8> │ │ │ │ + ldr r7, [pc, #20] @ 8692a8 <__cxa_atexit@plt+0x8572f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #332 @ 0x14c │ │ │ │ - cmpeq sp, #200, 18 @ 0x320000 │ │ │ │ - cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ - teqeq pc, #192, 18 @ 0x300000 │ │ │ │ + tsteq sl, #268 @ 0x10c │ │ │ │ + cmpeq sp, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq sp, #232, 18 @ 0x3a0000 │ │ │ │ + teqeq pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8692d8 <__cxa_atexit@plt+0x857328> │ │ │ │ - ldr r8, [pc, #36] @ 8692e0 <__cxa_atexit@plt+0x857330> │ │ │ │ + bcc 8692e8 <__cxa_atexit@plt+0x857338> │ │ │ │ + ldr r8, [pc, #36] @ 8692f0 <__cxa_atexit@plt+0x857340> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8692e4 <__cxa_atexit@plt+0x857334> │ │ │ │ + ldr r3, [pc, #32] @ 8692f4 <__cxa_atexit@plt+0x857344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8692e8 <__cxa_atexit@plt+0x857338> │ │ │ │ + ldr r7, [pc, #20] @ 8692f8 <__cxa_atexit@plt+0x857348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #40, 30 @ 0xa0 │ │ │ │ - cmpeq sp, #120, 18 @ 0x1e0000 │ │ │ │ - cmpeq sp, #168, 18 @ 0x2a0000 │ │ │ │ - teqeq pc, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq sl, #24, 30 @ 0x60 │ │ │ │ + cmpeq sp, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq sp, #152, 18 @ 0x260000 │ │ │ │ + teqeq pc, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869328 <__cxa_atexit@plt+0x857378> │ │ │ │ - ldr r8, [pc, #36] @ 869330 <__cxa_atexit@plt+0x857380> │ │ │ │ + bcc 869338 <__cxa_atexit@plt+0x857388> │ │ │ │ + ldr r8, [pc, #36] @ 869340 <__cxa_atexit@plt+0x857390> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 869334 <__cxa_atexit@plt+0x857384> │ │ │ │ + ldr r3, [pc, #32] @ 869344 <__cxa_atexit@plt+0x857394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 869338 <__cxa_atexit@plt+0x857388> │ │ │ │ + ldr r7, [pc, #20] @ 869348 <__cxa_atexit@plt+0x857398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #3, 30 │ │ │ │ - cmpeq sp, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq sp, #88, 18 @ 0x160000 │ │ │ │ - teqeq pc, #148 @ 0x94 │ │ │ │ + tsteq sl, #3888 @ 0xf30 │ │ │ │ + cmpeq sp, #24, 18 @ 0x60000 │ │ │ │ + cmpeq sp, #72, 18 @ 0x120000 │ │ │ │ + teqeq pc, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869450 <__cxa_atexit@plt+0x8574a0> │ │ │ │ + bcc 869460 <__cxa_atexit@plt+0x8574b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869448 <__cxa_atexit@plt+0x857498> │ │ │ │ - ldr r9, [pc, #236] @ 869458 <__cxa_atexit@plt+0x8574a8> │ │ │ │ + bhi 869458 <__cxa_atexit@plt+0x8574a8> │ │ │ │ + ldr r9, [pc, #236] @ 869468 <__cxa_atexit@plt+0x8574b8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #232] @ 86945c <__cxa_atexit@plt+0x8574ac> │ │ │ │ + ldr r8, [pc, #232] @ 86946c <__cxa_atexit@plt+0x8574bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #228] @ 869460 <__cxa_atexit@plt+0x8574b0> │ │ │ │ + ldr lr, [pc, #228] @ 869470 <__cxa_atexit@plt+0x8574c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #224] @ 869464 <__cxa_atexit@plt+0x8574b4> │ │ │ │ + ldr r0, [pc, #224] @ 869474 <__cxa_atexit@plt+0x8574c4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #220] @ 869468 <__cxa_atexit@plt+0x8574b8> │ │ │ │ + ldr r3, [pc, #220] @ 869478 <__cxa_atexit@plt+0x8574c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #212] @ 86946c <__cxa_atexit@plt+0x8574bc> │ │ │ │ + ldr r3, [pc, #212] @ 86947c <__cxa_atexit@plt+0x8574cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #200] @ 869470 <__cxa_atexit@plt+0x8574c0> │ │ │ │ + ldr r2, [pc, #200] @ 869480 <__cxa_atexit@plt+0x8574d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ orr r2, r2, #256 @ 0x100 │ │ │ │ - ldr r1, [pc, #184] @ 869474 <__cxa_atexit@plt+0x8574c4> │ │ │ │ + ldr r1, [pc, #184] @ 869484 <__cxa_atexit@plt+0x8574d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r2, [r6, #-84] @ 0xffffffac │ │ │ │ str r1, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r2, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r1, r6, #47 @ 0x2f │ │ │ │ str r1, [r6] │ │ │ │ add r1, r3, #25 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r1, r6, #87 @ 0x57 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r6, #79 @ 0x4f │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #128] @ 869478 <__cxa_atexit@plt+0x8574c8> │ │ │ │ + ldr r1, [pc, #128] @ 869488 <__cxa_atexit@plt+0x8574d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-16]! │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2186525,154 +2186529,154 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 86947c <__cxa_atexit@plt+0x8574cc> │ │ │ │ + ldr r7, [pc, #64] @ 86948c <__cxa_atexit@plt+0x8574dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 869480 <__cxa_atexit@plt+0x8574d0> │ │ │ │ + ldr r9, [pc, #60] @ 869490 <__cxa_atexit@plt+0x8574e0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ - cmpeq sp, #176, 18 @ 0x2c0000 │ │ │ │ - cmpeq sp, #136, 22 @ 0x22000 │ │ │ │ - cmpeq sp, #212, 28 @ 0xd40 │ │ │ │ - cmpeq sp, #68, 16 @ 0x440000 │ │ │ │ - cmpeq sp, #248, 14 @ 0x3e00000 │ │ │ │ - cmpeq sp, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + cmpeq sp, #160, 18 @ 0x280000 │ │ │ │ + cmpeq sp, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ + cmpeq sp, #52, 16 @ 0x340000 │ │ │ │ + cmpeq sp, #232, 14 @ 0x3a00000 │ │ │ │ + cmpeq sp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8694f0 <__cxa_atexit@plt+0x857540> │ │ │ │ + bcc 869500 <__cxa_atexit@plt+0x857550> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8694e8 <__cxa_atexit@plt+0x857538> │ │ │ │ - ldr r3, [pc, #72] @ 8694f8 <__cxa_atexit@plt+0x857548> │ │ │ │ + bhi 8694f8 <__cxa_atexit@plt+0x857548> │ │ │ │ + ldr r3, [pc, #72] @ 869508 <__cxa_atexit@plt+0x857558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #52] @ 8694fc <__cxa_atexit@plt+0x85754c> │ │ │ │ + ldr r1, [pc, #52] @ 86950c <__cxa_atexit@plt+0x85755c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r2, [pc, #44] @ 869500 <__cxa_atexit@plt+0x857550> │ │ │ │ + ldr r2, [pc, #44] @ 869510 <__cxa_atexit@plt+0x857560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r2, r6, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #140, 14 @ 0x2300000 │ │ │ │ - cmpeq sp, #24, 20 @ 0x18000 │ │ │ │ - cmpeq sp, #144, 14 @ 0x2400000 │ │ │ │ - teqeq pc, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq sp, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq sp, #8, 20 @ 0x8000 │ │ │ │ + cmpeq sp, #128, 14 @ 0x2000000 │ │ │ │ + teqeq pc, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86953c <__cxa_atexit@plt+0x85758c> │ │ │ │ - ldr r3, [pc, #32] @ 869544 <__cxa_atexit@plt+0x857594> │ │ │ │ + bcc 86954c <__cxa_atexit@plt+0x85759c> │ │ │ │ + ldr r3, [pc, #32] @ 869554 <__cxa_atexit@plt+0x8575a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 869548 <__cxa_atexit@plt+0x857598> │ │ │ │ + ldr r7, [pc, #16] @ 869558 <__cxa_atexit@plt+0x8575a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #24, 14 @ 0x600000 │ │ │ │ - cmpeq sp, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq sp, #8, 14 @ 0x200000 │ │ │ │ + cmpeq sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869590 <__cxa_atexit@plt+0x8575e0> │ │ │ │ - ldr r3, [pc, #48] @ 869598 <__cxa_atexit@plt+0x8575e8> │ │ │ │ + bcc 8695a0 <__cxa_atexit@plt+0x8575f0> │ │ │ │ + ldr r3, [pc, #48] @ 8695a8 <__cxa_atexit@plt+0x8575f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 86959c <__cxa_atexit@plt+0x8575ec> │ │ │ │ + ldr r3, [pc, #40] @ 8695ac <__cxa_atexit@plt+0x8575fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 8695a0 <__cxa_atexit@plt+0x8575f0> │ │ │ │ + ldr r3, [pc, #28] @ 8695b0 <__cxa_atexit@plt+0x857600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #212, 12 @ 0xd400000 │ │ │ │ - cmpeq sp, #204, 12 @ 0xcc00000 │ │ │ │ - cmpeq sp, #188, 14 @ 0x2f00000 │ │ │ │ - teqeq pc, #52, 30 @ 0xd0 │ │ │ │ + cmpeq sp, #196, 12 @ 0xc400000 │ │ │ │ + cmpeq sp, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq sp, #172, 14 @ 0x2b00000 │ │ │ │ + teqeq pc, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8695dc <__cxa_atexit@plt+0x85762c> │ │ │ │ - ldr r3, [pc, #32] @ 8695e4 <__cxa_atexit@plt+0x857634> │ │ │ │ + bcc 8695ec <__cxa_atexit@plt+0x85763c> │ │ │ │ + ldr r3, [pc, #32] @ 8695f4 <__cxa_atexit@plt+0x857644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8695e8 <__cxa_atexit@plt+0x857638> │ │ │ │ + ldr r7, [pc, #16] @ 8695f8 <__cxa_atexit@plt+0x857648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ - cmpeq sp, #252, 30 @ 0x3f0 │ │ │ │ - teqeq pc, #244, 28 @ 0xf40 │ │ │ │ + cmpeq sp, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ + teqeq pc, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86963c <__cxa_atexit@plt+0x85768c> │ │ │ │ - ldr r3, [pc, #52] @ 869644 <__cxa_atexit@plt+0x857694> │ │ │ │ + bcc 86964c <__cxa_atexit@plt+0x85769c> │ │ │ │ + ldr r3, [pc, #52] @ 869654 <__cxa_atexit@plt+0x8576a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 869630 <__cxa_atexit@plt+0x857680> │ │ │ │ + beq 869640 <__cxa_atexit@plt+0x857690> │ │ │ │ mov r7, r8 │ │ │ │ - b 869654 <__cxa_atexit@plt+0x8576a4> │ │ │ │ + b 869664 <__cxa_atexit@plt+0x8576b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq pc, #156, 28 @ 0x9c0 │ │ │ │ + teqeq pc, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869778 <__cxa_atexit@plt+0x8577c8> │ │ │ │ + bhi 869788 <__cxa_atexit@plt+0x8577d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -2186696,24 +2186700,24 @@ │ │ │ │ add sl, r7, #51 @ 0x33 │ │ │ │ ldm sl, {r0, r1, r9, sl} │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #67] @ 0x43 │ │ │ │ ldr ip, [r7, #71] @ 0x47 │ │ │ │ ldr r8, [r7, #75] @ 0x4b │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #156] @ 869784 <__cxa_atexit@plt+0x8577d4> │ │ │ │ + ldr r7, [pc, #156] @ 869794 <__cxa_atexit@plt+0x8577e4> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r0, r1, r9, sl, fp, ip} │ │ │ │ str r8, [r5, #-4] │ │ │ │ - ldr r4, [pc, #124] @ 869788 <__cxa_atexit@plt+0x8577d8> │ │ │ │ + ldr r4, [pc, #124] @ 869798 <__cxa_atexit@plt+0x8577e8> │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ @@ -2186725,36 +2186729,36 @@ │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-8]! │ │ │ │ str r7, [r5, #-68]! @ 0xffffffbc │ │ │ │ - ldr r7, [pc, #48] @ 86978c <__cxa_atexit@plt+0x8577dc> │ │ │ │ + ldr r7, [pc, #48] @ 86979c <__cxa_atexit@plt+0x8577ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #44] @ 869790 <__cxa_atexit@plt+0x8577e0> │ │ │ │ + ldr r8, [pc, #44] @ 8697a0 <__cxa_atexit@plt+0x8577f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq sp, #140, 22 @ 0x23000 │ │ │ │ - cmpeq sp, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq sp, #124, 22 @ 0x1f000 │ │ │ │ + cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869890 <__cxa_atexit@plt+0x8578e0> │ │ │ │ + bhi 8698a0 <__cxa_atexit@plt+0x8578f0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2186784,15 +2186788,15 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r2, r3, sl, ip} │ │ │ │ str r4, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-16] │ │ │ │ - ldr r7, [pc, #84] @ 86989c <__cxa_atexit@plt+0x8578ec> │ │ │ │ + ldr r7, [pc, #84] @ 8698ac <__cxa_atexit@plt+0x8578fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ str r1, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -2186806,1360 +2186810,1360 @@ │ │ │ │ sub r7, r6, #75 @ 0x4b │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #124, 24 @ 0x7c00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8698cc <__cxa_atexit@plt+0x85791c> │ │ │ │ - ldr r3, [pc, #24] @ 8698d4 <__cxa_atexit@plt+0x857924> │ │ │ │ + bcc 8698dc <__cxa_atexit@plt+0x85792c> │ │ │ │ + ldr r3, [pc, #24] @ 8698e4 <__cxa_atexit@plt+0x857934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #128, 6 │ │ │ │ - teqeq pc, #32, 24 @ 0x2000 │ │ │ │ + cmpeq sp, #112, 6 @ 0xc0000001 │ │ │ │ + teqeq pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86995c <__cxa_atexit@plt+0x8579ac> │ │ │ │ + bcc 86996c <__cxa_atexit@plt+0x8579bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869954 <__cxa_atexit@plt+0x8579a4> │ │ │ │ - ldr r3, [pc, #92] @ 869964 <__cxa_atexit@plt+0x8579b4> │ │ │ │ + bhi 869964 <__cxa_atexit@plt+0x8579b4> │ │ │ │ + ldr r3, [pc, #92] @ 869974 <__cxa_atexit@plt+0x8579c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 869968 <__cxa_atexit@plt+0x8579b8> │ │ │ │ + ldr r2, [pc, #88] @ 869978 <__cxa_atexit@plt+0x8579c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 86996c <__cxa_atexit@plt+0x8579bc> │ │ │ │ + ldr r0, [pc, #64] @ 86997c <__cxa_atexit@plt+0x8579cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #32] @ 869970 <__cxa_atexit@plt+0x8579c0> │ │ │ │ + ldr r7, [pc, #32] @ 869980 <__cxa_atexit@plt+0x8579d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmpeq sp, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq sp, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #0, 6 │ │ │ │ - teqeq pc, #128, 22 @ 0x20000 │ │ │ │ + cmpeq sp, #240, 4 │ │ │ │ + teqeq pc, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8699cc <__cxa_atexit@plt+0x857a1c> │ │ │ │ - ldr r3, [pc, #60] @ 8699d4 <__cxa_atexit@plt+0x857a24> │ │ │ │ + bcc 8699dc <__cxa_atexit@plt+0x857a2c> │ │ │ │ + ldr r3, [pc, #60] @ 8699e4 <__cxa_atexit@plt+0x857a34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8699c0 <__cxa_atexit@plt+0x857a10> │ │ │ │ + beq 8699d0 <__cxa_atexit@plt+0x857a20> │ │ │ │ mov r7, r8 │ │ │ │ - b 8699e4 <__cxa_atexit@plt+0x857a34> │ │ │ │ + b 8699f4 <__cxa_atexit@plt+0x857a44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq pc, #32, 22 @ 0x8000 │ │ │ │ + teqeq pc, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 869a10 <__cxa_atexit@plt+0x857a60> │ │ │ │ - ldr r0, [pc, #92] @ 869a58 <__cxa_atexit@plt+0x857aa8> │ │ │ │ + bne 869a20 <__cxa_atexit@plt+0x857a70> │ │ │ │ + ldr r0, [pc, #92] @ 869a68 <__cxa_atexit@plt+0x857ab8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r7 │ │ │ │ - b 869a3c <__cxa_atexit@plt+0x857a8c> │ │ │ │ + b 869a4c <__cxa_atexit@plt+0x857a9c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #48] @ 869a4c <__cxa_atexit@plt+0x857a9c> │ │ │ │ + ldr r3, [pc, #48] @ 869a5c <__cxa_atexit@plt+0x857aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #40] @ 869a50 <__cxa_atexit@plt+0x857aa0> │ │ │ │ + ldr r3, [pc, #40] @ 869a60 <__cxa_atexit@plt+0x857ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ - ldr r0, [pc, #32] @ 869a54 <__cxa_atexit@plt+0x857aa4> │ │ │ │ + ldr r0, [pc, #32] @ 869a64 <__cxa_atexit@plt+0x857ab4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, r1, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #36, 4 @ 0x40000002 │ │ │ │ - cmpeq sp, #20, 6 @ 0x50000000 │ │ │ │ - cmpeq sp, #20, 26 @ 0x500 │ │ │ │ + cmpeq sp, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq sp, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq sp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869ac0 <__cxa_atexit@plt+0x857b10> │ │ │ │ + bhi 869ad0 <__cxa_atexit@plt+0x857b20> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #88] @ 869adc <__cxa_atexit@plt+0x857b2c> │ │ │ │ + ldr r0, [pc, #88] @ 869aec <__cxa_atexit@plt+0x857b3c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 869ae0 <__cxa_atexit@plt+0x857b30> │ │ │ │ + ldr lr, [pc, #84] @ 869af0 <__cxa_atexit@plt+0x857b40> │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r2, [r6] │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #68] @ 869ae4 <__cxa_atexit@plt+0x857b34> │ │ │ │ + ldr r1, [pc, #68] @ 869af4 <__cxa_atexit@plt+0x857b44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8]! │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-16]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 869ae8 <__cxa_atexit@plt+0x857b38> │ │ │ │ + ldr r3, [pc, #28] @ 869af8 <__cxa_atexit@plt+0x857b48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmpeq sp, #196, 2 @ 0x31 │ │ │ │ + cmpeq sp, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #12, 20 @ 0xc000 │ │ │ │ + teqeq pc, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 869a5c <__cxa_atexit@plt+0x857aac> │ │ │ │ - teqeq pc, #204, 18 @ 0x330000 │ │ │ │ + b 869a6c <__cxa_atexit@plt+0x857abc> │ │ │ │ + teqeq pc, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869b3c <__cxa_atexit@plt+0x857b8c> │ │ │ │ - ldr r3, [pc, #36] @ 869b44 <__cxa_atexit@plt+0x857b94> │ │ │ │ + bcc 869b4c <__cxa_atexit@plt+0x857b9c> │ │ │ │ + ldr r3, [pc, #36] @ 869b54 <__cxa_atexit@plt+0x857ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 869b48 <__cxa_atexit@plt+0x857b98> │ │ │ │ + ldr r7, [pc, #16] @ 869b58 <__cxa_atexit@plt+0x857ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #28, 2 │ │ │ │ - cmpeq sp, #156, 26 @ 0x2700 │ │ │ │ - teqeq pc, #96, 18 @ 0x180000 │ │ │ │ + cmpeq sp, #12, 2 │ │ │ │ + cmpeq sp, #140, 26 @ 0x2300 │ │ │ │ + teqeq pc, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869b84 <__cxa_atexit@plt+0x857bd4> │ │ │ │ - ldr r3, [pc, #32] @ 869b8c <__cxa_atexit@plt+0x857bdc> │ │ │ │ + bcc 869b94 <__cxa_atexit@plt+0x857be4> │ │ │ │ + ldr r3, [pc, #32] @ 869b9c <__cxa_atexit@plt+0x857bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 869b90 <__cxa_atexit@plt+0x857be0> │ │ │ │ + ldr r7, [pc, #16] @ 869ba0 <__cxa_atexit@plt+0x857bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208 @ 0xd0 │ │ │ │ - cmpeq sp, #88, 26 @ 0x1600 │ │ │ │ - teqpeq lr, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + cmpeq sp, #192 @ 0xc0 │ │ │ │ + cmpeq sp, #72, 26 @ 0x1200 │ │ │ │ + teqpeq lr, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869bcc <__cxa_atexit@plt+0x857c1c> │ │ │ │ - ldr r3, [pc, #32] @ 869bd4 <__cxa_atexit@plt+0x857c24> │ │ │ │ + bcc 869bdc <__cxa_atexit@plt+0x857c2c> │ │ │ │ + ldr r3, [pc, #32] @ 869be4 <__cxa_atexit@plt+0x857c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 869bd8 <__cxa_atexit@plt+0x857c28> │ │ │ │ + ldr r7, [pc, #16] @ 869be8 <__cxa_atexit@plt+0x857c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #136 @ 0x88 │ │ │ │ - cmpeq sp, #196, 28 @ 0xc40 │ │ │ │ - teqeq pc, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq sp, #120 @ 0x78 │ │ │ │ + cmpeq sp, #180, 28 @ 0xb40 │ │ │ │ + teqeq pc, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869c68 <__cxa_atexit@plt+0x857cb8> │ │ │ │ + bcc 869c78 <__cxa_atexit@plt+0x857cc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869c60 <__cxa_atexit@plt+0x857cb0> │ │ │ │ - ldr r3, [pc, #100] @ 869c70 <__cxa_atexit@plt+0x857cc0> │ │ │ │ + bhi 869c70 <__cxa_atexit@plt+0x857cc0> │ │ │ │ + ldr r3, [pc, #100] @ 869c80 <__cxa_atexit@plt+0x857cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 869c74 <__cxa_atexit@plt+0x857cc4> │ │ │ │ + ldr r2, [pc, #96] @ 869c84 <__cxa_atexit@plt+0x857cd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 869c78 <__cxa_atexit@plt+0x857cc8> │ │ │ │ + ldr r0, [pc, #80] @ 869c88 <__cxa_atexit@plt+0x857cd8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 869c7c <__cxa_atexit@plt+0x857ccc> │ │ │ │ + ldr r2, [pc, #68] @ 869c8c <__cxa_atexit@plt+0x857cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 869c80 <__cxa_atexit@plt+0x857cd0> │ │ │ │ + ldr r8, [pc, #36] @ 869c90 <__cxa_atexit@plt+0x857ce0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq sp, #40 @ 0x28 │ │ │ │ + cmpeq sp, #24 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq sp, #44 @ 0x2c │ │ │ │ - cmpeq sp, #152, 28 @ 0x980 │ │ │ │ - teqeq pc, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq sp, #28 │ │ │ │ + cmpeq sp, #136, 28 @ 0x880 │ │ │ │ + teqeq pc, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869cd0 <__cxa_atexit@plt+0x857d20> │ │ │ │ - ldr r3, [pc, #52] @ 869cd8 <__cxa_atexit@plt+0x857d28> │ │ │ │ + bcc 869ce0 <__cxa_atexit@plt+0x857d30> │ │ │ │ + ldr r3, [pc, #52] @ 869ce8 <__cxa_atexit@plt+0x857d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 869cdc <__cxa_atexit@plt+0x857d2c> │ │ │ │ + ldr r1, [pc, #36] @ 869cec <__cxa_atexit@plt+0x857d3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 869ce0 <__cxa_atexit@plt+0x857d30> │ │ │ │ + ldr r8, [pc, #20] @ 869cf0 <__cxa_atexit@plt+0x857d40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #152, 30 @ 0x260 │ │ │ │ - cmpeq sp, #172, 30 @ 0x2b0 │ │ │ │ - cmpeq sp, #4, 2 │ │ │ │ + cmpeq sp, #136, 30 @ 0x220 │ │ │ │ + cmpeq sp, #156, 30 @ 0x270 │ │ │ │ + cmpeq sp, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869d28 <__cxa_atexit@plt+0x857d78> │ │ │ │ - ldr r3, [pc, #48] @ 869d30 <__cxa_atexit@plt+0x857d80> │ │ │ │ + bcc 869d38 <__cxa_atexit@plt+0x857d88> │ │ │ │ + ldr r3, [pc, #48] @ 869d40 <__cxa_atexit@plt+0x857d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ 869d34 <__cxa_atexit@plt+0x857d84> │ │ │ │ + ldr r3, [pc, #40] @ 869d44 <__cxa_atexit@plt+0x857d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 869d38 <__cxa_atexit@plt+0x857d88> │ │ │ │ + ldr r3, [pc, #28] @ 869d48 <__cxa_atexit@plt+0x857d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #60, 30 @ 0xf0 │ │ │ │ - cmpeq sp, #52, 30 @ 0xd0 │ │ │ │ - cmpeq sp, #36 @ 0x24 │ │ │ │ - teqpeq lr, #44, 20 @ p-variant is OBSOLETE @ 0x2c000 │ │ │ │ + cmpeq sp, #44, 30 @ 0xb0 │ │ │ │ + cmpeq sp, #36, 30 @ 0x90 │ │ │ │ + cmpeq sp, #20 │ │ │ │ + teqpeq lr, #28, 20 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869da8 <__cxa_atexit@plt+0x857df8> │ │ │ │ + bcc 869db8 <__cxa_atexit@plt+0x857e08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869da0 <__cxa_atexit@plt+0x857df0> │ │ │ │ - ldr r3, [pc, #68] @ 869db0 <__cxa_atexit@plt+0x857e00> │ │ │ │ + bhi 869db0 <__cxa_atexit@plt+0x857e00> │ │ │ │ + ldr r3, [pc, #68] @ 869dc0 <__cxa_atexit@plt+0x857e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #44] @ 869db4 <__cxa_atexit@plt+0x857e04> │ │ │ │ + ldr r2, [pc, #44] @ 869dc4 <__cxa_atexit@plt+0x857e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 869db8 <__cxa_atexit@plt+0x857e08> │ │ │ │ + ldr r7, [pc, #28] @ 869dc8 <__cxa_atexit@plt+0x857e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208, 28 @ 0xd00 │ │ │ │ - cmpeq sp, #136 @ 0x88 │ │ │ │ - cmpeq sp, #36, 22 @ 0x9000 │ │ │ │ - teqeq pc, #68, 2 │ │ │ │ + cmpeq sp, #192, 28 @ 0xc00 │ │ │ │ + cmpeq sp, #120 @ 0x78 │ │ │ │ + cmpeq sp, #20, 22 @ 0x5000 │ │ │ │ + teqeq pc, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869df4 <__cxa_atexit@plt+0x857e44> │ │ │ │ - ldr r3, [pc, #32] @ 869dfc <__cxa_atexit@plt+0x857e4c> │ │ │ │ + bcc 869e04 <__cxa_atexit@plt+0x857e54> │ │ │ │ + ldr r3, [pc, #32] @ 869e0c <__cxa_atexit@plt+0x857e5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 869e00 <__cxa_atexit@plt+0x857e50> │ │ │ │ + ldr r7, [pc, #16] @ 869e10 <__cxa_atexit@plt+0x857e60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #96, 28 @ 0x600 │ │ │ │ - cmpeq sp, #180, 4 @ 0x4000000b │ │ │ │ - teqeq pc, #8, 2 │ │ │ │ + cmpeq sp, #80, 28 @ 0x500 │ │ │ │ + cmpeq sp, #164, 4 @ 0x4000000a │ │ │ │ + teqeq pc, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869ea0 <__cxa_atexit@plt+0x857ef0> │ │ │ │ + bcc 869eb0 <__cxa_atexit@plt+0x857f00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 869e98 <__cxa_atexit@plt+0x857ee8> │ │ │ │ - ldr r3, [pc, #116] @ 869ea8 <__cxa_atexit@plt+0x857ef8> │ │ │ │ + bhi 869ea8 <__cxa_atexit@plt+0x857ef8> │ │ │ │ + ldr r3, [pc, #116] @ 869eb8 <__cxa_atexit@plt+0x857f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 869eac <__cxa_atexit@plt+0x857efc> │ │ │ │ + ldr r7, [pc, #76] @ 869ebc <__cxa_atexit@plt+0x857f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 869eb0 <__cxa_atexit@plt+0x857f00> │ │ │ │ + ldr sl, [pc, #72] @ 869ec0 <__cxa_atexit@plt+0x857f10> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 869eb4 <__cxa_atexit@plt+0x857f04> │ │ │ │ + ldr r7, [pc, #32] @ 869ec4 <__cxa_atexit@plt+0x857f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #8, 28 @ 0x80 │ │ │ │ + cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq sp, #188, 26 @ 0x2f00 │ │ │ │ - teqeq pc, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq sp, #172, 26 @ 0x2b00 │ │ │ │ + teqeq pc, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 869f30 <__cxa_atexit@plt+0x857f80> │ │ │ │ + bcc 869f40 <__cxa_atexit@plt+0x857f90> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add ip, r7, #11 │ │ │ │ ldm ip, {r1, sl, ip} │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ - ldr r3, [pc, #64] @ 869f38 <__cxa_atexit@plt+0x857f88> │ │ │ │ + ldr r3, [pc, #64] @ 869f48 <__cxa_atexit@plt+0x857f98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ str r9, [r5, #28] │ │ │ │ str r7, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 869f24 <__cxa_atexit@plt+0x857f74> │ │ │ │ + beq 869f34 <__cxa_atexit@plt+0x857f84> │ │ │ │ mov r7, r8 │ │ │ │ - b 869f48 <__cxa_atexit@plt+0x857f98> │ │ │ │ + b 869f58 <__cxa_atexit@plt+0x857fa8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq pc, #236, 10 @ 0x3b000000 │ │ │ │ + teqeq pc, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 869f70 <__cxa_atexit@plt+0x857fc0> │ │ │ │ - ldr r3, [pc, #64] @ 869f9c <__cxa_atexit@plt+0x857fec> │ │ │ │ + bne 869f80 <__cxa_atexit@plt+0x857fd0> │ │ │ │ + ldr r3, [pc, #64] @ 869fac <__cxa_atexit@plt+0x857ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 869f94 <__cxa_atexit@plt+0x857fe4> │ │ │ │ - b 869fb4 <__cxa_atexit@plt+0x858004> │ │ │ │ + beq 869fa4 <__cxa_atexit@plt+0x857ff4> │ │ │ │ + b 869fc4 <__cxa_atexit@plt+0x858014> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 869fa0 <__cxa_atexit@plt+0x857ff0> │ │ │ │ + ldr r3, [pc, #36] @ 869fb0 <__cxa_atexit@plt+0x858000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #28] @ 869fa4 <__cxa_atexit@plt+0x857ff4> │ │ │ │ + ldr r3, [pc, #28] @ 869fb4 <__cxa_atexit@plt+0x858004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, #196, 24 @ 0xc400 │ │ │ │ - cmpeq sp, #180, 26 @ 0x2d00 │ │ │ │ - teqeq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq sp, #180, 24 @ 0xb400 │ │ │ │ + cmpeq sp, #164, 26 @ 0x2900 │ │ │ │ + teqeq pc, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 869fd8 <__cxa_atexit@plt+0x858028> │ │ │ │ + ldr r0, [pc, #28] @ 869fe8 <__cxa_atexit@plt+0x858038> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq pc, #76, 10 @ 0x13000000 │ │ │ │ + teqeq pc, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86a010 <__cxa_atexit@plt+0x858060> │ │ │ │ - ldr r3, [pc, #32] @ 86a01c <__cxa_atexit@plt+0x85806c> │ │ │ │ + bne 86a020 <__cxa_atexit@plt+0x858070> │ │ │ │ + ldr r3, [pc, #32] @ 86a02c <__cxa_atexit@plt+0x85807c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86a014 <__cxa_atexit@plt+0x858064> │ │ │ │ - b 86a02c <__cxa_atexit@plt+0x85807c> │ │ │ │ - b 86a1c0 <__cxa_atexit@plt+0x858210> │ │ │ │ + beq 86a024 <__cxa_atexit@plt+0x858074> │ │ │ │ + b 86a03c <__cxa_atexit@plt+0x85808c> │ │ │ │ + b 86a1d0 <__cxa_atexit@plt+0x858220> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq pc, #8, 10 @ 0x2000000 │ │ │ │ + teqeq pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86a054 <__cxa_atexit@plt+0x8580a4> │ │ │ │ + bne 86a064 <__cxa_atexit@plt+0x8580b4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r0, [pc, #28] @ 86a064 <__cxa_atexit@plt+0x8580b4> │ │ │ │ + ldr r0, [pc, #28] @ 86a074 <__cxa_atexit@plt+0x8580c4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #4] @ 86a060 <__cxa_atexit@plt+0x8580b0> │ │ │ │ + ldr r0, [pc, #4] @ 86a070 <__cxa_atexit@plt+0x8580c0> │ │ │ │ add r0, pc, r0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a0d0 <__cxa_atexit@plt+0x858120> │ │ │ │ + bhi 86a0e0 <__cxa_atexit@plt+0x858130> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #88] @ 86a0e8 <__cxa_atexit@plt+0x858138> │ │ │ │ + ldr r0, [pc, #88] @ 86a0f8 <__cxa_atexit@plt+0x858148> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 86a0ec <__cxa_atexit@plt+0x85813c> │ │ │ │ + ldr lr, [pc, #84] @ 86a0fc <__cxa_atexit@plt+0x85814c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 86a0f0 <__cxa_atexit@plt+0x858140> │ │ │ │ + ldr sl, [pc, #80] @ 86a100 <__cxa_atexit@plt+0x858150> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmda r6, {r1, r3} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ str sl, [r5, #4]! │ │ │ │ - ldr r7, [pc, #40] @ 86a0f4 <__cxa_atexit@plt+0x858144> │ │ │ │ + ldr r7, [pc, #40] @ 86a104 <__cxa_atexit@plt+0x858154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #32] @ 86a0f8 <__cxa_atexit@plt+0x858148> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #32] @ 86a108 <__cxa_atexit@plt+0x858158> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq sp, #192, 24 @ 0xc000 │ │ │ │ + cmpeq sp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq pc, #44, 8 @ 0x2c000000 │ │ │ │ + teqeq pc, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 86a068 <__cxa_atexit@plt+0x8580b8> │ │ │ │ - teqeq pc, #8, 8 @ 0x8000000 │ │ │ │ + b 86a078 <__cxa_atexit@plt+0x8580c8> │ │ │ │ + teqeq pc, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86a198 <__cxa_atexit@plt+0x8581e8> │ │ │ │ + bne 86a1a8 <__cxa_atexit@plt+0x8581f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a19c <__cxa_atexit@plt+0x8581ec> │ │ │ │ + bhi 86a1ac <__cxa_atexit@plt+0x8581fc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r3, r5, #20 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ - ldr sl, [pc, #80] @ 86a1a8 <__cxa_atexit@plt+0x8581f8> │ │ │ │ + ldr sl, [pc, #80] @ 86a1b8 <__cxa_atexit@plt+0x858208> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #76] @ 86a1ac <__cxa_atexit@plt+0x8581fc> │ │ │ │ + ldr ip, [pc, #76] @ 86a1bc <__cxa_atexit@plt+0x85820c> │ │ │ │ add ip, pc, ip │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ stmda r6, {r0, r2, r3, lr} │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #56] @ 86a1b0 <__cxa_atexit@plt+0x858200> │ │ │ │ + ldr r3, [pc, #56] @ 86a1c0 <__cxa_atexit@plt+0x858210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-40]! @ 0xffffffd8 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ - b 86a1c0 <__cxa_atexit@plt+0x858210> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b 86a1d0 <__cxa_atexit@plt+0x858220> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - cmpeq sp, #236, 20 @ 0xec000 │ │ │ │ - teqeq pc, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq sp, #220, 20 @ 0xdc000 │ │ │ │ + teqeq pc, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a224 <__cxa_atexit@plt+0x858274> │ │ │ │ + bhi 86a234 <__cxa_atexit@plt+0x858284> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr r0, [pc, #88] @ 86a23c <__cxa_atexit@plt+0x85828c> │ │ │ │ + ldr r0, [pc, #88] @ 86a24c <__cxa_atexit@plt+0x85829c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 86a240 <__cxa_atexit@plt+0x858290> │ │ │ │ + ldr lr, [pc, #84] @ 86a250 <__cxa_atexit@plt+0x8582a0> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r1, r6, #32 │ │ │ │ stm r1, {r0, r2, r3, r8} │ │ │ │ - ldr r0, [pc, #60] @ 86a244 <__cxa_atexit@plt+0x858294> │ │ │ │ + ldr r0, [pc, #60] @ 86a254 <__cxa_atexit@plt+0x8582a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #24]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-16]! │ │ │ │ str r0, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #28] @ 86a248 <__cxa_atexit@plt+0x858298> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #28] @ 86a258 <__cxa_atexit@plt+0x8582a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - cmpeq sp, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - teqpeq lr, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + teqpeq lr, #12, 10 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a2b8 <__cxa_atexit@plt+0x858308> │ │ │ │ + bcc 86a2c8 <__cxa_atexit@plt+0x858318> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a2b0 <__cxa_atexit@plt+0x858300> │ │ │ │ - ldr r3, [pc, #68] @ 86a2c0 <__cxa_atexit@plt+0x858310> │ │ │ │ + bhi 86a2c0 <__cxa_atexit@plt+0x858310> │ │ │ │ + ldr r3, [pc, #68] @ 86a2d0 <__cxa_atexit@plt+0x858320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #44] @ 86a2c4 <__cxa_atexit@plt+0x858314> │ │ │ │ + ldr r2, [pc, #44] @ 86a2d4 <__cxa_atexit@plt+0x858324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 86a2c8 <__cxa_atexit@plt+0x858318> │ │ │ │ + ldr r7, [pc, #28] @ 86a2d8 <__cxa_atexit@plt+0x858328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #192, 18 @ 0x300000 │ │ │ │ - cmpeq sp, #120, 22 @ 0x1e000 │ │ │ │ - cmpeq sp, #20, 12 @ 0x1400000 │ │ │ │ - teqpeq lr, #52, 24 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ + cmpeq sp, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq sp, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq sp, #4, 12 @ 0x400000 │ │ │ │ + teqpeq lr, #36, 24 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a304 <__cxa_atexit@plt+0x858354> │ │ │ │ - ldr r3, [pc, #32] @ 86a30c <__cxa_atexit@plt+0x85835c> │ │ │ │ + bcc 86a314 <__cxa_atexit@plt+0x858364> │ │ │ │ + ldr r3, [pc, #32] @ 86a31c <__cxa_atexit@plt+0x85836c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86a310 <__cxa_atexit@plt+0x858360> │ │ │ │ + ldr r7, [pc, #16] @ 86a320 <__cxa_atexit@plt+0x858370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #80, 18 @ 0x140000 │ │ │ │ - cmpeq sp, #164, 26 @ 0x2900 │ │ │ │ - teqpeq lr, #248, 22 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ + cmpeq sp, #64, 18 @ 0x100000 │ │ │ │ + cmpeq sp, #148, 26 @ 0x2500 │ │ │ │ + teqpeq lr, #232, 22 @ p-variant is OBSOLETE @ 0x3a000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a3b0 <__cxa_atexit@plt+0x858400> │ │ │ │ + bcc 86a3c0 <__cxa_atexit@plt+0x858410> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a3a8 <__cxa_atexit@plt+0x8583f8> │ │ │ │ - ldr r3, [pc, #116] @ 86a3b8 <__cxa_atexit@plt+0x858408> │ │ │ │ + bhi 86a3b8 <__cxa_atexit@plt+0x858408> │ │ │ │ + ldr r3, [pc, #116] @ 86a3c8 <__cxa_atexit@plt+0x858418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 86a3bc <__cxa_atexit@plt+0x85840c> │ │ │ │ + ldr r7, [pc, #76] @ 86a3cc <__cxa_atexit@plt+0x85841c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #72] @ 86a3c0 <__cxa_atexit@plt+0x858410> │ │ │ │ + ldr sl, [pc, #72] @ 86a3d0 <__cxa_atexit@plt+0x858420> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 86a3c4 <__cxa_atexit@plt+0x858414> │ │ │ │ + ldr r7, [pc, #32] @ 86a3d4 <__cxa_atexit@plt+0x858424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq sp, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq sp, #172, 16 @ 0xac0000 │ │ │ │ - teqpeq lr, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ + cmpeq sp, #156, 16 @ 0x9c0000 │ │ │ │ + teqpeq lr, #144, 28 @ p-variant is OBSOLETE @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a400 <__cxa_atexit@plt+0x858450> │ │ │ │ - ldr r3, [pc, #32] @ 86a408 <__cxa_atexit@plt+0x858458> │ │ │ │ + bcc 86a410 <__cxa_atexit@plt+0x858460> │ │ │ │ + ldr r3, [pc, #32] @ 86a418 <__cxa_atexit@plt+0x858468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86a40c <__cxa_atexit@plt+0x85845c> │ │ │ │ + ldr r7, [pc, #16] @ 86a41c <__cxa_atexit@plt+0x85846c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #84, 16 @ 0x540000 │ │ │ │ - cmpeq sp, #12, 14 @ 0x300000 │ │ │ │ - teqpeq lr, #48, 8 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + cmpeq sp, #68, 16 @ 0x440000 │ │ │ │ + cmpeq sp, #252, 12 @ 0xfc00000 │ │ │ │ + teqpeq lr, #32, 8 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a448 <__cxa_atexit@plt+0x858498> │ │ │ │ - ldr r3, [pc, #32] @ 86a450 <__cxa_atexit@plt+0x8584a0> │ │ │ │ + bcc 86a458 <__cxa_atexit@plt+0x8584a8> │ │ │ │ + ldr r3, [pc, #32] @ 86a460 <__cxa_atexit@plt+0x8584b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86a454 <__cxa_atexit@plt+0x8584a4> │ │ │ │ + ldr r7, [pc, #16] @ 86a464 <__cxa_atexit@plt+0x8584b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #12, 16 @ 0xc0000 │ │ │ │ - cmpeq sp, #16, 22 @ 0x4000 │ │ │ │ - teqeq pc, #56 @ 0x38 │ │ │ │ + cmpeq sp, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq sp, #0, 22 │ │ │ │ + teqeq pc, #40 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r7, [pc, #4] @ 86a480 <__cxa_atexit@plt+0x8584d0> │ │ │ │ + ldr r7, [pc, #4] @ 86a490 <__cxa_atexit@plt+0x8584e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - cmpeq sp, #24, 16 @ 0x180000 │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + cmpeq sp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a4c8 <__cxa_atexit@plt+0x858518> │ │ │ │ - ldr r3, [pc, #48] @ 86a4d0 <__cxa_atexit@plt+0x858520> │ │ │ │ + bcc 86a4d8 <__cxa_atexit@plt+0x858528> │ │ │ │ + ldr r3, [pc, #48] @ 86a4e0 <__cxa_atexit@plt+0x858530> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 86a4d4 <__cxa_atexit@plt+0x858524> │ │ │ │ + ldr r2, [pc, #44] @ 86a4e4 <__cxa_atexit@plt+0x858534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 86a4c0 <__cxa_atexit@plt+0x858510> │ │ │ │ - b 86a4e0 <__cxa_atexit@plt+0x858530> │ │ │ │ + beq 86a4d0 <__cxa_atexit@plt+0x858520> │ │ │ │ + b 86a4f0 <__cxa_atexit@plt+0x858540> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq sp, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a530 <__cxa_atexit@plt+0x858580> │ │ │ │ - ldr r3, [pc, #68] @ 86a53c <__cxa_atexit@plt+0x85858c> │ │ │ │ + bhi 86a540 <__cxa_atexit@plt+0x858590> │ │ │ │ + ldr r3, [pc, #68] @ 86a54c <__cxa_atexit@plt+0x85859c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #56] @ 86a540 <__cxa_atexit@plt+0x858590> │ │ │ │ + ldr r3, [pc, #56] @ 86a550 <__cxa_atexit@plt+0x8585a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r7, [pc, #44] @ 86a544 <__cxa_atexit@plt+0x858594> │ │ │ │ + ldr r7, [pc, #44] @ 86a554 <__cxa_atexit@plt+0x8585a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #14 │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ - cmpeq sp, #64 @ 0x40 │ │ │ │ - cmpeq sp, #112, 4 │ │ │ │ - teqpeq lr, #224, 30 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #220, 18 @ 0x370000 │ │ │ │ + cmpeq sp, #48 @ 0x30 │ │ │ │ + cmpeq sp, #96, 4 │ │ │ │ + teqpeq lr, #208, 30 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a5c0 <__cxa_atexit@plt+0x858610> │ │ │ │ + bcc 86a5d0 <__cxa_atexit@plt+0x858620> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a5b8 <__cxa_atexit@plt+0x858608> │ │ │ │ - ldr r2, [pc, #80] @ 86a5c8 <__cxa_atexit@plt+0x858618> │ │ │ │ + bhi 86a5c8 <__cxa_atexit@plt+0x858618> │ │ │ │ + ldr r2, [pc, #80] @ 86a5d8 <__cxa_atexit@plt+0x858628> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #76] @ 86a5cc <__cxa_atexit@plt+0x85861c> │ │ │ │ + ldr r3, [pc, #76] @ 86a5dc <__cxa_atexit@plt+0x85862c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 86a5d0 <__cxa_atexit@plt+0x858620> │ │ │ │ + ldr r1, [pc, #56] @ 86a5e0 <__cxa_atexit@plt+0x858630> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [r0, #-16]! │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 869ec8 <__cxa_atexit@plt+0x857f18> │ │ │ │ + b 869ed8 <__cxa_atexit@plt+0x857f28> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq sp, #188, 12 @ 0xbc00000 │ │ │ │ - cmpeq sp, #72, 18 @ 0x120000 │ │ │ │ - teqpeq lr, #108, 30 @ p-variant is OBSOLETE @ 0x1b0 │ │ │ │ + cmpeq sp, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq sp, #56, 18 @ 0xe0000 │ │ │ │ + teqpeq lr, #92, 30 @ p-variant is OBSOLETE @ 0x170 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a66c <__cxa_atexit@plt+0x8586bc> │ │ │ │ + bcc 86a67c <__cxa_atexit@plt+0x8586cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a664 <__cxa_atexit@plt+0x8586b4> │ │ │ │ - ldr lr, [pc, #112] @ 86a674 <__cxa_atexit@plt+0x8586c4> │ │ │ │ + bhi 86a674 <__cxa_atexit@plt+0x8586c4> │ │ │ │ + ldr lr, [pc, #112] @ 86a684 <__cxa_atexit@plt+0x8586d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 86a678 <__cxa_atexit@plt+0x8586c8> │ │ │ │ + ldr r2, [pc, #108] @ 86a688 <__cxa_atexit@plt+0x8586d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ - ldr r9, [pc, #80] @ 86a67c <__cxa_atexit@plt+0x8586cc> │ │ │ │ + ldr r9, [pc, #80] @ 86a68c <__cxa_atexit@plt+0x8586dc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #56] @ 86a680 <__cxa_atexit@plt+0x8586d0> │ │ │ │ + ldr r3, [pc, #56] @ 86a690 <__cxa_atexit@plt+0x8586e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - cmpeq sp, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq sp, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq sp, #28, 12 @ 0x1c00000 │ │ │ │ - teqpeq lr, #16, 28 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + cmpeq sp, #12, 12 @ 0xc00000 │ │ │ │ + teqpeq lr, #0, 28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a6c0 <__cxa_atexit@plt+0x858710> │ │ │ │ - ldr r3, [pc, #36] @ 86a6c8 <__cxa_atexit@plt+0x858718> │ │ │ │ + bcc 86a6d0 <__cxa_atexit@plt+0x858720> │ │ │ │ + ldr r3, [pc, #36] @ 86a6d8 <__cxa_atexit@plt+0x858728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 86a6cc <__cxa_atexit@plt+0x85871c> │ │ │ │ + ldr r7, [pc, #16] @ 86a6dc <__cxa_atexit@plt+0x85872c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #152, 10 @ 0x26000000 │ │ │ │ - cmpeq sp, #216, 10 @ 0x36000000 │ │ │ │ - teqpeq lr, #108, 28 @ p-variant is OBSOLETE @ 0x6c0 │ │ │ │ + cmpeq sp, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq sp, #200, 10 @ 0x32000000 │ │ │ │ + teqpeq lr, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a748 <__cxa_atexit@plt+0x858798> │ │ │ │ + bhi 86a758 <__cxa_atexit@plt+0x8587a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr lr, [pc, #76] @ 86a758 <__cxa_atexit@plt+0x8587a8> │ │ │ │ + ldr lr, [pc, #76] @ 86a768 <__cxa_atexit@plt+0x8587b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 86a75c <__cxa_atexit@plt+0x8587ac> │ │ │ │ + ldr sl, [pc, #72] @ 86a76c <__cxa_atexit@plt+0x8587bc> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r8} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #28] @ 86a760 <__cxa_atexit@plt+0x8587b0> │ │ │ │ + ldr r7, [pc, #28] @ 86a770 <__cxa_atexit@plt+0x8587c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ - teqpeq lr, #196, 26 @ p-variant is OBSOLETE @ 0x3100 │ │ │ │ + cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ + teqpeq lr, #180, 26 @ p-variant is OBSOLETE @ 0x2d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a798 <__cxa_atexit@plt+0x8587e8> │ │ │ │ - ldr r3, [pc, #28] @ 86a7a0 <__cxa_atexit@plt+0x8587f0> │ │ │ │ + bcc 86a7a8 <__cxa_atexit@plt+0x8587f8> │ │ │ │ + ldr r3, [pc, #28] @ 86a7b0 <__cxa_atexit@plt+0x858800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 869ec8 <__cxa_atexit@plt+0x857f18> │ │ │ │ + b 869ed8 <__cxa_atexit@plt+0x857f28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #184, 8 @ 0xb8000000 │ │ │ │ - teqpeq lr, #152, 26 @ p-variant is OBSOLETE @ 0x2600 │ │ │ │ + cmpeq sp, #168, 8 @ 0xa8000000 │ │ │ │ + teqpeq lr, #136, 26 @ p-variant is OBSOLETE @ 0x2200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a844 <__cxa_atexit@plt+0x858894> │ │ │ │ + bcc 86a854 <__cxa_atexit@plt+0x8588a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a83c <__cxa_atexit@plt+0x85888c> │ │ │ │ + bhi 86a84c <__cxa_atexit@plt+0x85889c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [r7, #19] │ │ │ │ - ldr r9, [pc, #96] @ 86a84c <__cxa_atexit@plt+0x85889c> │ │ │ │ + ldr r9, [pc, #96] @ 86a85c <__cxa_atexit@plt+0x8588ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #92] @ 86a850 <__cxa_atexit@plt+0x8588a0> │ │ │ │ + ldr sl, [pc, #92] @ 86a860 <__cxa_atexit@plt+0x8588b0> │ │ │ │ add sl, pc, sl │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 86a854 <__cxa_atexit@plt+0x8588a4> │ │ │ │ + ldr r2, [pc, #56] @ 86a864 <__cxa_atexit@plt+0x8588b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #35 @ 0x23 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #72, 8 @ 0x48000000 │ │ │ │ - teqpeq lr, #44, 18 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ + teqpeq lr, #28, 18 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a89c <__cxa_atexit@plt+0x8588ec> │ │ │ │ - ldr r3, [pc, #44] @ 86a8a4 <__cxa_atexit@plt+0x8588f4> │ │ │ │ + bcc 86a8ac <__cxa_atexit@plt+0x8588fc> │ │ │ │ + ldr r3, [pc, #44] @ 86a8b4 <__cxa_atexit@plt+0x858904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86a8a8 <__cxa_atexit@plt+0x8588f8> │ │ │ │ + ldr r3, [pc, #32] @ 86a8b8 <__cxa_atexit@plt+0x858908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 86a8ac <__cxa_atexit@plt+0x8588fc> │ │ │ │ + ldr r8, [pc, #24] @ 86a8bc <__cxa_atexit@plt+0x85890c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 6 @ 0x10000003 │ │ │ │ - cmpeq sp, #228, 22 @ 0x39000 │ │ │ │ - cmpeq sp, #236, 2 @ 0x3b │ │ │ │ - teqpeq lr, #124, 22 @ p-variant is OBSOLETE @ 0x1f000 │ │ │ │ + cmpeq sp, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq sp, #212, 22 @ 0x35000 │ │ │ │ + cmpeq sp, #220, 2 @ 0x37 │ │ │ │ + teqpeq lr, #108, 22 @ p-variant is OBSOLETE @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a91c <__cxa_atexit@plt+0x85896c> │ │ │ │ + bcc 86a92c <__cxa_atexit@plt+0x85897c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a914 <__cxa_atexit@plt+0x858964> │ │ │ │ - ldr r3, [pc, #68] @ 86a924 <__cxa_atexit@plt+0x858974> │ │ │ │ + bhi 86a924 <__cxa_atexit@plt+0x858974> │ │ │ │ + ldr r3, [pc, #68] @ 86a934 <__cxa_atexit@plt+0x858984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 86a928 <__cxa_atexit@plt+0x858978> │ │ │ │ + ldr r3, [pc, #52] @ 86a938 <__cxa_atexit@plt+0x858988> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 86a92c <__cxa_atexit@plt+0x85897c> │ │ │ │ + ldr r7, [pc, #36] @ 86a93c <__cxa_atexit@plt+0x85898c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 86a930 <__cxa_atexit@plt+0x858980> │ │ │ │ + ldr r9, [pc, #32] @ 86a940 <__cxa_atexit@plt+0x858990> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq sp, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq sp, #140, 8 @ 0x8c000000 │ │ │ │ - cmpeq sp, #196, 24 @ 0xc400 │ │ │ │ + cmpeq sp, #124, 8 @ 0x7c000000 │ │ │ │ + cmpeq sp, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a960 <__cxa_atexit@plt+0x8589b0> │ │ │ │ - ldr r3, [pc, #24] @ 86a968 <__cxa_atexit@plt+0x8589b8> │ │ │ │ + bcc 86a970 <__cxa_atexit@plt+0x8589c0> │ │ │ │ + ldr r3, [pc, #24] @ 86a978 <__cxa_atexit@plt+0x8589c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #236, 4 @ 0xc000000e │ │ │ │ - teqpeq lr, #212, 20 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ + cmpeq sp, #220, 4 @ 0xc000000d │ │ │ │ + teqpeq lr, #196, 20 @ p-variant is OBSOLETE @ 0xc4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86a9e8 <__cxa_atexit@plt+0x858a38> │ │ │ │ + bcc 86a9f8 <__cxa_atexit@plt+0x858a48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86a9e0 <__cxa_atexit@plt+0x858a30> │ │ │ │ - ldr r3, [pc, #84] @ 86a9f0 <__cxa_atexit@plt+0x858a40> │ │ │ │ + bhi 86a9f0 <__cxa_atexit@plt+0x858a40> │ │ │ │ + ldr r3, [pc, #84] @ 86aa00 <__cxa_atexit@plt+0x858a50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86a9f4 <__cxa_atexit@plt+0x858a44> │ │ │ │ + ldr r2, [pc, #80] @ 86aa04 <__cxa_atexit@plt+0x858a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86a9f8 <__cxa_atexit@plt+0x858a48> │ │ │ │ + ldr r1, [pc, #60] @ 86aa08 <__cxa_atexit@plt+0x858a58> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86a9fc <__cxa_atexit@plt+0x858a4c> │ │ │ │ + ldr r7, [pc, #32] @ 86aa0c <__cxa_atexit@plt+0x858a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq sp, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq sp, #116, 4 @ 0x40000007 │ │ │ │ - teqpeq lr, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ + cmpeq sp, #100, 4 @ 0x40000006 │ │ │ │ + teqpeq lr, #76, 22 @ p-variant is OBSOLETE @ 0x13000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86aa90 <__cxa_atexit@plt+0x858ae0> │ │ │ │ + bcc 86aaa0 <__cxa_atexit@plt+0x858af0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86aa88 <__cxa_atexit@plt+0x858ad8> │ │ │ │ + bhi 86aa98 <__cxa_atexit@plt+0x858ae8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r7, r7, #15 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 86aa9c <__cxa_atexit@plt+0x858aec> │ │ │ │ + ldr r7, [pc, #76] @ 86aaac <__cxa_atexit@plt+0x858afc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #68] @ 86aaa0 <__cxa_atexit@plt+0x858af0> │ │ │ │ + ldr r7, [pc, #68] @ 86aab0 <__cxa_atexit@plt+0x858b00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 86aaa4 <__cxa_atexit@plt+0x858af4> │ │ │ │ + ldr r7, [pc, #32] @ 86aab4 <__cxa_atexit@plt+0x858b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - cmpeq sp, #204, 8 @ 0xcc000000 │ │ │ │ - teqpeq lr, #168, 20 @ p-variant is OBSOLETE @ 0xa8000 │ │ │ │ + cmpeq sp, #188, 8 @ 0xbc000000 │ │ │ │ + teqpeq lr, #152, 20 @ p-variant is OBSOLETE @ 0x98000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86aad0 <__cxa_atexit@plt+0x858b20> │ │ │ │ + bne 86aae0 <__cxa_atexit@plt+0x858b30> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 86ab38 <__cxa_atexit@plt+0x858b88> │ │ │ │ + bhi 86ab48 <__cxa_atexit@plt+0x858b98> │ │ │ │ ldmib r5, {r2, r8, lr} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r9, [pc, #80] @ 86ab44 <__cxa_atexit@plt+0x858b94> │ │ │ │ + ldr r9, [pc, #80] @ 86ab54 <__cxa_atexit@plt+0x858ba4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 86ab48 <__cxa_atexit@plt+0x858b98> │ │ │ │ + ldr sl, [pc, #76] @ 86ab58 <__cxa_atexit@plt+0x858ba8> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r0, r1, r8, lr} │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #48] @ 86ab4c <__cxa_atexit@plt+0x858b9c> │ │ │ │ + ldr r3, [pc, #48] @ 86ab5c <__cxa_atexit@plt+0x858bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmpeq sp, #72, 2 │ │ │ │ - teqeq lr, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq sp, #56, 2 │ │ │ │ + teqeq lr, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ab8c <__cxa_atexit@plt+0x858bdc> │ │ │ │ - ldr r3, [pc, #36] @ 86ab94 <__cxa_atexit@plt+0x858be4> │ │ │ │ + bcc 86ab9c <__cxa_atexit@plt+0x858bec> │ │ │ │ + ldr r3, [pc, #36] @ 86aba4 <__cxa_atexit@plt+0x858bf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 86ab98 <__cxa_atexit@plt+0x858be8> │ │ │ │ + ldr r7, [pc, #16] @ 86aba8 <__cxa_atexit@plt+0x858bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #204 @ 0xcc │ │ │ │ - cmpeq sp, #80, 8 @ 0x50000000 │ │ │ │ - teqpeq lr, #212, 18 @ p-variant is OBSOLETE @ 0x350000 │ │ │ │ + cmpeq sp, #188 @ 0xbc │ │ │ │ + cmpeq sp, #64, 8 @ 0x40000000 │ │ │ │ + teqpeq lr, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ac40 <__cxa_atexit@plt+0x858c90> │ │ │ │ + bcc 86ac50 <__cxa_atexit@plt+0x858ca0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ac38 <__cxa_atexit@plt+0x858c88> │ │ │ │ + bhi 86ac48 <__cxa_atexit@plt+0x858c98> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r3, r9, lr} │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr ip, [pc, #96] @ 86ac48 <__cxa_atexit@plt+0x858c98> │ │ │ │ + ldr ip, [pc, #96] @ 86ac58 <__cxa_atexit@plt+0x858ca8> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r1, [pc, #88] @ 86ac4c <__cxa_atexit@plt+0x858c9c> │ │ │ │ + ldr r1, [pc, #88] @ 86ac5c <__cxa_atexit@plt+0x858cac> │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r3, r9, lr} │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 86ac50 <__cxa_atexit@plt+0x858ca0> │ │ │ │ + ldr r2, [pc, #56] @ 86ac60 <__cxa_atexit@plt+0x858cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #43 @ 0x2b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq sp, #76 @ 0x4c │ │ │ │ - teqpeq lr, #36, 16 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + cmpeq sp, #60 @ 0x3c │ │ │ │ + teqpeq lr, #20, 16 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ac90 <__cxa_atexit@plt+0x858ce0> │ │ │ │ - ldr r3, [pc, #36] @ 86ac98 <__cxa_atexit@plt+0x858ce8> │ │ │ │ + bcc 86aca0 <__cxa_atexit@plt+0x858cf0> │ │ │ │ + ldr r3, [pc, #36] @ 86aca8 <__cxa_atexit@plt+0x858cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 86ac9c <__cxa_atexit@plt+0x858cec> │ │ │ │ + ldr r7, [pc, #16] @ 86acac <__cxa_atexit@plt+0x858cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 30 @ 0x320 │ │ │ │ - cmpeq sp, #112, 24 @ 0x7000 │ │ │ │ + cmpeq sp, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq sp, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86accc <__cxa_atexit@plt+0x858d1c> │ │ │ │ - ldr r3, [pc, #24] @ 86acd4 <__cxa_atexit@plt+0x858d24> │ │ │ │ + bcc 86acdc <__cxa_atexit@plt+0x858d2c> │ │ │ │ + ldr r3, [pc, #24] @ 86ace4 <__cxa_atexit@plt+0x858d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #128, 30 @ 0x200 │ │ │ │ - teqpeq lr, #172, 14 @ p-variant is OBSOLETE @ 0x2b00000 │ │ │ │ + cmpeq sp, #112, 30 @ 0x1c0 │ │ │ │ + teqpeq lr, #156, 14 @ p-variant is OBSOLETE @ 0x2700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ad5c <__cxa_atexit@plt+0x858dac> │ │ │ │ + bcc 86ad6c <__cxa_atexit@plt+0x858dbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ad54 <__cxa_atexit@plt+0x858da4> │ │ │ │ - ldr r3, [pc, #92] @ 86ad64 <__cxa_atexit@plt+0x858db4> │ │ │ │ + bhi 86ad64 <__cxa_atexit@plt+0x858db4> │ │ │ │ + ldr r3, [pc, #92] @ 86ad74 <__cxa_atexit@plt+0x858dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 86ad68 <__cxa_atexit@plt+0x858db8> │ │ │ │ + ldr r2, [pc, #88] @ 86ad78 <__cxa_atexit@plt+0x858dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 86ad6c <__cxa_atexit@plt+0x858dbc> │ │ │ │ + ldr r0, [pc, #64] @ 86ad7c <__cxa_atexit@plt+0x858dcc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 86ad70 <__cxa_atexit@plt+0x858dc0> │ │ │ │ + ldr r7, [pc, #32] @ 86ad80 <__cxa_atexit@plt+0x858dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #44, 30 @ 0xb0 │ │ │ │ + cmpeq sp, #28, 30 @ 0x70 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #0, 30 │ │ │ │ - teqpeq lr, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + cmpeq sp, #240, 28 @ 0xf00 │ │ │ │ + teqpeq lr, #32, 16 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ae94 <__cxa_atexit@plt+0x858ee4> │ │ │ │ + bcc 86aea4 <__cxa_atexit@plt+0x858ef4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ae8c <__cxa_atexit@plt+0x858edc> │ │ │ │ + bhi 86ae9c <__cxa_atexit@plt+0x858eec> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r0, [r7, #27] │ │ │ │ @@ -2188170,347 +2188174,347 @@ │ │ │ │ ldr r4, [r7, #39] @ 0x27 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r4, [r7, #43] @ 0x2b │ │ │ │ str r8, [sp, #16] │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ str fp, [sp, #8] │ │ │ │ - ldr fp, [pc, #172] @ 86ae9c <__cxa_atexit@plt+0x858eec> │ │ │ │ + ldr fp, [pc, #172] @ 86aeac <__cxa_atexit@plt+0x858efc> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-64] @ 0xffffffc0 │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldr r3, [pc, #120] @ 86aea0 <__cxa_atexit@plt+0x858ef0> │ │ │ │ + ldr r3, [pc, #120] @ 86aeb0 <__cxa_atexit@plt+0x858f00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r5, #32] │ │ │ │ - ldr r4, [pc, #96] @ 86aea4 <__cxa_atexit@plt+0x858ef4> │ │ │ │ + ldr r4, [pc, #96] @ 86aeb4 <__cxa_atexit@plt+0x858f04> │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #16] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r6 │ │ │ │ str r4, [r7, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r6, #63 @ 0x3f │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #44] @ 86aea8 <__cxa_atexit@plt+0x858ef8> │ │ │ │ + ldr r7, [pc, #44] @ 86aeb8 <__cxa_atexit@plt+0x858f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0d4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff4d8 │ │ │ │ - cmpeq sp, #24, 26 @ 0x600 │ │ │ │ - teqpeq lr, #232, 12 @ p-variant is OBSOLETE @ 0xe800000 │ │ │ │ + cmpeq sp, #8, 26 @ 0x200 │ │ │ │ + teqpeq lr, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 86af14 <__cxa_atexit@plt+0x858f64> │ │ │ │ + beq 86af24 <__cxa_atexit@plt+0x858f74> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r1, #3 │ │ │ │ - bne 86af30 <__cxa_atexit@plt+0x858f80> │ │ │ │ + bne 86af40 <__cxa_atexit@plt+0x858f90> │ │ │ │ bic r1, r7, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 86af14 <__cxa_atexit@plt+0x858f64> │ │ │ │ + beq 86af24 <__cxa_atexit@plt+0x858f74> │ │ │ │ cmp r1, #5 │ │ │ │ - bne 86af30 <__cxa_atexit@plt+0x858f80> │ │ │ │ + bne 86af40 <__cxa_atexit@plt+0x858f90> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #80] @ 86af4c <__cxa_atexit@plt+0x858f9c> │ │ │ │ + ldr r3, [pc, #80] @ 86af5c <__cxa_atexit@plt+0x858fac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ - ldr r3, [pc, #72] @ 86af50 <__cxa_atexit@plt+0x858fa0> │ │ │ │ + ldr r3, [pc, #72] @ 86af60 <__cxa_atexit@plt+0x858fb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - ldr r7, [pc, #44] @ 86af48 <__cxa_atexit@plt+0x858f98> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + ldr r7, [pc, #44] @ 86af58 <__cxa_atexit@plt+0x858fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 86af3c <__cxa_atexit@plt+0x858f8c> │ │ │ │ + beq 86af4c <__cxa_atexit@plt+0x858f9c> │ │ │ │ mov r7, r3 │ │ │ │ - b 86af60 <__cxa_atexit@plt+0x858fb0> │ │ │ │ + b 86af70 <__cxa_atexit@plt+0x858fc0> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, #68, 26 @ 0x1100 │ │ │ │ - cmpeq sp, #76, 26 @ 0x1300 │ │ │ │ - teqpeq lr, #64, 12 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + cmpeq sp, #52, 26 @ 0xd00 │ │ │ │ + cmpeq sp, #60, 26 @ 0xf00 │ │ │ │ + teqpeq lr, #48, 12 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86afd4 <__cxa_atexit@plt+0x859024> │ │ │ │ + bne 86afe4 <__cxa_atexit@plt+0x859034> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86afe0 <__cxa_atexit@plt+0x859030> │ │ │ │ + bhi 86aff0 <__cxa_atexit@plt+0x859040> │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #100] @ 86afec <__cxa_atexit@plt+0x85903c> │ │ │ │ + ldr r2, [pc, #100] @ 86affc <__cxa_atexit@plt+0x85904c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 86aff0 <__cxa_atexit@plt+0x859040> │ │ │ │ + ldr r1, [pc, #96] @ 86b000 <__cxa_atexit@plt+0x859050> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r3, [pc, #80] @ 86aff4 <__cxa_atexit@plt+0x859044> │ │ │ │ + ldr r3, [pc, #80] @ 86b004 <__cxa_atexit@plt+0x859054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #32] │ │ │ │ - ldr r3, [pc, #52] @ 86aff8 <__cxa_atexit@plt+0x859048> │ │ │ │ + ldr r3, [pc, #52] @ 86b008 <__cxa_atexit@plt+0x859058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #44] @ 86affc <__cxa_atexit@plt+0x85904c> │ │ │ │ + ldr r8, [pc, #44] @ 86b00c <__cxa_atexit@plt+0x85905c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ - cmpeq sp, #92, 2 │ │ │ │ - cmpeq sp, #160, 24 @ 0xa000 │ │ │ │ - cmpeq sp, #60, 22 @ 0xf000 │ │ │ │ - teqpeq lr, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ + cmpeq sp, #76, 2 │ │ │ │ + cmpeq sp, #144, 24 @ 0x9000 │ │ │ │ + cmpeq sp, #44, 22 @ 0xb000 │ │ │ │ + teqpeq lr, #116, 10 @ p-variant is OBSOLETE @ 0x1d000000 │ │ │ │ andeq r0, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86b028 <__cxa_atexit@plt+0x859078> │ │ │ │ + bne 86b038 <__cxa_atexit@plt+0x859088> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 86b0a8 <__cxa_atexit@plt+0x8590f8> │ │ │ │ + bhi 86b0b8 <__cxa_atexit@plt+0x859108> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ add sl, r5, #16 │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr ip, [pc, #92] @ 86b0b4 <__cxa_atexit@plt+0x859104> │ │ │ │ + ldr ip, [pc, #92] @ 86b0c4 <__cxa_atexit@plt+0x859114> │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r6, {r0, r2} │ │ │ │ str r1, [r6] │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r0, r6, #40 @ 0x28 │ │ │ │ stm r0, {r2, r8, sl} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #52] @ 86b0b8 <__cxa_atexit@plt+0x859108> │ │ │ │ + ldr r3, [pc, #52] @ 86b0c8 <__cxa_atexit@plt+0x859118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #32] @ 86b0bc <__cxa_atexit@plt+0x85910c> │ │ │ │ + ldr r2, [pc, #32] @ 86b0cc <__cxa_atexit@plt+0x85911c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - cmpeq sp, #224, 22 @ 0x38000 │ │ │ │ + cmpeq sp, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - teqeq lr, #88, 12 @ 0x5800000 │ │ │ │ + teqeq lr, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b0fc <__cxa_atexit@plt+0x85914c> │ │ │ │ - ldr r3, [pc, #36] @ 86b104 <__cxa_atexit@plt+0x859154> │ │ │ │ + bcc 86b10c <__cxa_atexit@plt+0x85915c> │ │ │ │ + ldr r3, [pc, #36] @ 86b114 <__cxa_atexit@plt+0x859164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 86b108 <__cxa_atexit@plt+0x859158> │ │ │ │ + ldr r7, [pc, #24] @ 86b118 <__cxa_atexit@plt+0x859168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 86b10c <__cxa_atexit@plt+0x85915c> │ │ │ │ + ldr r8, [pc, #20] @ 86b11c <__cxa_atexit@plt+0x85916c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #92, 22 @ 0x17000 │ │ │ │ - cmpeq sp, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq sp, #76, 22 @ 0x13000 │ │ │ │ cmpeq sp, #244, 2 @ 0x3d │ │ │ │ - teqpeq lr, #20, 4 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ + cmpeq sp, #228, 2 @ 0x39 │ │ │ │ + teqpeq lr, #4, 4 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b148 <__cxa_atexit@plt+0x859198> │ │ │ │ - ldr r3, [pc, #32] @ 86b150 <__cxa_atexit@plt+0x8591a0> │ │ │ │ + bcc 86b158 <__cxa_atexit@plt+0x8591a8> │ │ │ │ + ldr r3, [pc, #32] @ 86b160 <__cxa_atexit@plt+0x8591b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86b154 <__cxa_atexit@plt+0x8591a4> │ │ │ │ + ldr r7, [pc, #16] @ 86b164 <__cxa_atexit@plt+0x8591b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #12, 22 @ 0x3000 │ │ │ │ - cmpeq sp, #96, 20 @ 0x60000 │ │ │ │ + cmpeq sp, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq sp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqpeq lr, #224, 4 @ p-variant is OBSOLETE │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqpeq lr, #208, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b200 <__cxa_atexit@plt+0x859250> │ │ │ │ + bcc 86b210 <__cxa_atexit@plt+0x859260> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b1f8 <__cxa_atexit@plt+0x859248> │ │ │ │ - ldr r3, [pc, #104] @ 86b208 <__cxa_atexit@plt+0x859258> │ │ │ │ + bhi 86b208 <__cxa_atexit@plt+0x859258> │ │ │ │ + ldr r3, [pc, #104] @ 86b218 <__cxa_atexit@plt+0x859268> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 86b20c <__cxa_atexit@plt+0x85925c> │ │ │ │ + ldr r2, [pc, #100] @ 86b21c <__cxa_atexit@plt+0x85926c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 86b210 <__cxa_atexit@plt+0x859260> │ │ │ │ + ldr r1, [pc, #96] @ 86b220 <__cxa_atexit@plt+0x859270> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 86b214 <__cxa_atexit@plt+0x859264> │ │ │ │ + ldr r0, [pc, #92] @ 86b224 <__cxa_atexit@plt+0x859274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r0, #-28]! @ 0xffffffe4 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmdb r6, {r1, r3} │ │ │ │ str r0, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 86b218 <__cxa_atexit@plt+0x859268> │ │ │ │ + ldr r7, [pc, #44] @ 86b228 <__cxa_atexit@plt+0x859278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 86b21c <__cxa_atexit@plt+0x85926c> │ │ │ │ + ldr r9, [pc, #40] @ 86b22c <__cxa_atexit@plt+0x85927c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ - cmpeq sp, #168, 22 @ 0x2a000 │ │ │ │ - cmpeq sp, #96, 18 @ 0x180000 │ │ │ │ + cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + cmpeq sp, #152, 22 @ 0x26000 │ │ │ │ + cmpeq sp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b24c <__cxa_atexit@plt+0x85929c> │ │ │ │ - ldr r3, [pc, #24] @ 86b254 <__cxa_atexit@plt+0x8592a4> │ │ │ │ + bcc 86b25c <__cxa_atexit@plt+0x8592ac> │ │ │ │ + ldr r3, [pc, #24] @ 86b264 <__cxa_atexit@plt+0x8592b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #0, 20 │ │ │ │ - teqpeq lr, #16, 4 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sp, #240, 18 @ 0x3c0000 │ │ │ │ + teqpeq lr, #0, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b2d4 <__cxa_atexit@plt+0x859324> │ │ │ │ + bcc 86b2e4 <__cxa_atexit@plt+0x859334> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b2cc <__cxa_atexit@plt+0x85931c> │ │ │ │ - ldr r3, [pc, #84] @ 86b2dc <__cxa_atexit@plt+0x85932c> │ │ │ │ + bhi 86b2dc <__cxa_atexit@plt+0x85932c> │ │ │ │ + ldr r3, [pc, #84] @ 86b2ec <__cxa_atexit@plt+0x85933c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86b2e0 <__cxa_atexit@plt+0x859330> │ │ │ │ + ldr r2, [pc, #80] @ 86b2f0 <__cxa_atexit@plt+0x859340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86b2e4 <__cxa_atexit@plt+0x859334> │ │ │ │ + ldr r1, [pc, #60] @ 86b2f4 <__cxa_atexit@plt+0x859344> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86b2e8 <__cxa_atexit@plt+0x859338> │ │ │ │ + ldr r7, [pc, #32] @ 86b2f8 <__cxa_atexit@plt+0x859348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq sp, #156, 18 @ 0x270000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq sp, #136, 18 @ 0x220000 │ │ │ │ - teqpeq lr, #200, 4 @ p-variant is OBSOLETE @ 0x8000000c │ │ │ │ + cmpeq sp, #120, 18 @ 0x1e0000 │ │ │ │ + teqpeq lr, #184, 4 @ p-variant is OBSOLETE @ 0x8000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b3f8 <__cxa_atexit@plt+0x859448> │ │ │ │ + bcc 86b408 <__cxa_atexit@plt+0x859458> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b3f0 <__cxa_atexit@plt+0x859440> │ │ │ │ + bhi 86b400 <__cxa_atexit@plt+0x859450> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r0, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -2188519,177 +2188523,177 @@ │ │ │ │ add r4, r7, #23 │ │ │ │ ldm r4, {r0, r2, r4} │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ ldr r9, [r7, #43] @ 0x2b │ │ │ │ str lr, [sp, #12] │ │ │ │ mov lr, r6 │ │ │ │ - ldr fp, [pc, #160] @ 86b404 <__cxa_atexit@plt+0x859454> │ │ │ │ + ldr fp, [pc, #160] @ 86b414 <__cxa_atexit@plt+0x859464> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [lr, #-80]! @ 0xffffffb0 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ - ldr r4, [pc, #124] @ 86b408 <__cxa_atexit@plt+0x859458> │ │ │ │ + ldr r4, [pc, #124] @ 86b418 <__cxa_atexit@plt+0x859468> │ │ │ │ add r4, pc, r4 │ │ │ │ stmda r6, {r0, r1} │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r3, [pc, #112] @ 86b40c <__cxa_atexit@plt+0x85945c> │ │ │ │ + ldr r3, [pc, #112] @ 86b41c <__cxa_atexit@plt+0x85946c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #60] @ 86b410 <__cxa_atexit@plt+0x859460> │ │ │ │ + ldr r4, [pc, #60] @ 86b420 <__cxa_atexit@plt+0x859470> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #67 @ 0x43 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe1a8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - cmpeq sp, #144, 16 @ 0x900000 │ │ │ │ - teqeq lr, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq sp, #128, 16 @ 0x800000 │ │ │ │ + teqeq lr, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b458 <__cxa_atexit@plt+0x8594a8> │ │ │ │ - ldr r3, [pc, #44] @ 86b460 <__cxa_atexit@plt+0x8594b0> │ │ │ │ + bcc 86b468 <__cxa_atexit@plt+0x8594b8> │ │ │ │ + ldr r3, [pc, #44] @ 86b470 <__cxa_atexit@plt+0x8594c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86b464 <__cxa_atexit@plt+0x8594b4> │ │ │ │ + ldr r3, [pc, #32] @ 86b474 <__cxa_atexit@plt+0x8594c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 86b468 <__cxa_atexit@plt+0x8594b8> │ │ │ │ + ldr r8, [pc, #24] @ 86b478 <__cxa_atexit@plt+0x8594c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #8, 16 @ 0x80000 │ │ │ │ - cmpeq sp, #40 @ 0x28 │ │ │ │ - cmpeq sp, #48, 12 @ 0x3000000 │ │ │ │ - teqeq lr, #192, 30 @ 0x300 │ │ │ │ + cmpeq sp, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq sp, #24 │ │ │ │ + cmpeq sp, #32, 12 @ 0x2000000 │ │ │ │ + teqeq lr, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b4d8 <__cxa_atexit@plt+0x859528> │ │ │ │ + bcc 86b4e8 <__cxa_atexit@plt+0x859538> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b4d0 <__cxa_atexit@plt+0x859520> │ │ │ │ - ldr r3, [pc, #68] @ 86b4e0 <__cxa_atexit@plt+0x859530> │ │ │ │ + bhi 86b4e0 <__cxa_atexit@plt+0x859530> │ │ │ │ + ldr r3, [pc, #68] @ 86b4f0 <__cxa_atexit@plt+0x859540> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 86b4e4 <__cxa_atexit@plt+0x859534> │ │ │ │ + ldr r3, [pc, #52] @ 86b4f4 <__cxa_atexit@plt+0x859544> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 86b4e8 <__cxa_atexit@plt+0x859538> │ │ │ │ + ldr r7, [pc, #36] @ 86b4f8 <__cxa_atexit@plt+0x859548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 86b4ec <__cxa_atexit@plt+0x85953c> │ │ │ │ + ldr r9, [pc, #32] @ 86b4fc <__cxa_atexit@plt+0x85954c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #160, 14 @ 0x2800000 │ │ │ │ + cmpeq sp, #144, 14 @ 0x2400000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq sp, #208, 16 @ 0xd00000 │ │ │ │ - cmpeq sp, #8, 2 │ │ │ │ + cmpeq sp, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq sp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b51c <__cxa_atexit@plt+0x85956c> │ │ │ │ - ldr r3, [pc, #24] @ 86b524 <__cxa_atexit@plt+0x859574> │ │ │ │ + bcc 86b52c <__cxa_atexit@plt+0x85957c> │ │ │ │ + ldr r3, [pc, #24] @ 86b534 <__cxa_atexit@plt+0x859584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #48, 14 @ 0xc00000 │ │ │ │ - teqeq lr, #24, 30 @ 0x60 │ │ │ │ + cmpeq sp, #32, 14 @ 0x800000 │ │ │ │ + teqeq lr, #8, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b5a4 <__cxa_atexit@plt+0x8595f4> │ │ │ │ + bcc 86b5b4 <__cxa_atexit@plt+0x859604> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b59c <__cxa_atexit@plt+0x8595ec> │ │ │ │ - ldr r3, [pc, #84] @ 86b5ac <__cxa_atexit@plt+0x8595fc> │ │ │ │ + bhi 86b5ac <__cxa_atexit@plt+0x8595fc> │ │ │ │ + ldr r3, [pc, #84] @ 86b5bc <__cxa_atexit@plt+0x85960c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86b5b0 <__cxa_atexit@plt+0x859600> │ │ │ │ + ldr r2, [pc, #80] @ 86b5c0 <__cxa_atexit@plt+0x859610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86b5b4 <__cxa_atexit@plt+0x859604> │ │ │ │ + ldr r1, [pc, #60] @ 86b5c4 <__cxa_atexit@plt+0x859614> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86b5b8 <__cxa_atexit@plt+0x859608> │ │ │ │ + ldr r7, [pc, #32] @ 86b5c8 <__cxa_atexit@plt+0x859618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq sp, #204, 12 @ 0xcc00000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq sp, #184, 12 @ 0xb800000 │ │ │ │ - teqeq lr, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq sp, #168, 12 @ 0xa800000 │ │ │ │ + teqeq lr, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b684 <__cxa_atexit@plt+0x8596d4> │ │ │ │ + bcc 86b694 <__cxa_atexit@plt+0x8596e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b67c <__cxa_atexit@plt+0x8596cc> │ │ │ │ + bhi 86b68c <__cxa_atexit@plt+0x8596dc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ str fp, [sp, #4] │ │ │ │ @@ -2188698,537 +2188702,537 @@ │ │ │ │ add lr, r7, #27 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #92] @ 86b68c <__cxa_atexit@plt+0x8596dc> │ │ │ │ + ldr r3, [pc, #92] @ 86b69c <__cxa_atexit@plt+0x8596ec> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r1, r2} │ │ │ │ - ldr r1, [pc, #84] @ 86b690 <__cxa_atexit@plt+0x8596e0> │ │ │ │ + ldr r1, [pc, #84] @ 86b6a0 <__cxa_atexit@plt+0x8596f0> │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r6, #60 @ 0x3c │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r8, sl, fp} │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #56] @ 86b694 <__cxa_atexit@plt+0x8596e4> │ │ │ │ + ldr r2, [pc, #56] @ 86b6a4 <__cxa_atexit@plt+0x8596f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #59 @ 0x3b │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - cmpeq sp, #8, 12 @ 0x800000 │ │ │ │ - teqeq lr, #48 @ 0x30 │ │ │ │ + cmpeq sp, #248, 10 @ 0x3e000000 │ │ │ │ + teqeq lr, #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b6d0 <__cxa_atexit@plt+0x859720> │ │ │ │ - ldr r3, [pc, #32] @ 86b6d8 <__cxa_atexit@plt+0x859728> │ │ │ │ + bcc 86b6e0 <__cxa_atexit@plt+0x859730> │ │ │ │ + ldr r3, [pc, #32] @ 86b6e8 <__cxa_atexit@plt+0x859738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86b6dc <__cxa_atexit@plt+0x85972c> │ │ │ │ + ldr r7, [pc, #16] @ 86b6ec <__cxa_atexit@plt+0x85973c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #132, 10 @ 0x21000000 │ │ │ │ - cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq sp, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq sp, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b70c <__cxa_atexit@plt+0x85975c> │ │ │ │ - ldr r3, [pc, #24] @ 86b714 <__cxa_atexit@plt+0x859764> │ │ │ │ + bcc 86b71c <__cxa_atexit@plt+0x85976c> │ │ │ │ + ldr r3, [pc, #24] @ 86b724 <__cxa_atexit@plt+0x859774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #64, 10 @ 0x10000000 │ │ │ │ - teqeq lr, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq sp, #48, 10 @ 0xc000000 │ │ │ │ + teqeq lr, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b794 <__cxa_atexit@plt+0x8597e4> │ │ │ │ + bcc 86b7a4 <__cxa_atexit@plt+0x8597f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b78c <__cxa_atexit@plt+0x8597dc> │ │ │ │ - ldr r3, [pc, #84] @ 86b79c <__cxa_atexit@plt+0x8597ec> │ │ │ │ + bhi 86b79c <__cxa_atexit@plt+0x8597ec> │ │ │ │ + ldr r3, [pc, #84] @ 86b7ac <__cxa_atexit@plt+0x8597fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86b7a0 <__cxa_atexit@plt+0x8597f0> │ │ │ │ + ldr r2, [pc, #80] @ 86b7b0 <__cxa_atexit@plt+0x859800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86b7a4 <__cxa_atexit@plt+0x8597f4> │ │ │ │ + ldr r1, [pc, #60] @ 86b7b4 <__cxa_atexit@plt+0x859804> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86b7a8 <__cxa_atexit@plt+0x8597f8> │ │ │ │ + ldr r7, [pc, #32] @ 86b7b8 <__cxa_atexit@plt+0x859808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sp, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq sp, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ - teqeq lr, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq sp, #184, 8 @ 0xb8000000 │ │ │ │ + teqeq lr, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b880 <__cxa_atexit@plt+0x8598d0> │ │ │ │ + bcc 86b890 <__cxa_atexit@plt+0x8598e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b878 <__cxa_atexit@plt+0x8598c8> │ │ │ │ + bhi 86b888 <__cxa_atexit@plt+0x8598d8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ str r3, [sp] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r3, r8, lr} │ │ │ │ ldr r0, [r7, #35] @ 0x23 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #39] @ 0x27 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str r7, [r6, #-8] │ │ │ │ - ldr r7, [pc, #116] @ 86b88c <__cxa_atexit@plt+0x8598dc> │ │ │ │ + ldr r7, [pc, #116] @ 86b89c <__cxa_atexit@plt+0x8598ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #92] @ 86b890 <__cxa_atexit@plt+0x8598e0> │ │ │ │ + ldr r2, [pc, #92] @ 86b8a0 <__cxa_atexit@plt+0x8598f0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r0, [r5, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #52] @ 86b894 <__cxa_atexit@plt+0x8598e4> │ │ │ │ + ldr r7, [pc, #52] @ 86b8a4 <__cxa_atexit@plt+0x8598f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ - ldr r7, [pc, #44] @ 86b898 <__cxa_atexit@plt+0x8598e8> │ │ │ │ + ldr r7, [pc, #44] @ 86b8a8 <__cxa_atexit@plt+0x8598f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - cmpeq sp, #244, 6 @ 0xd0000003 │ │ │ │ - cmpeq sp, #148, 28 @ 0x940 │ │ │ │ - teqeq lr, #48, 26 @ 0xc00 │ │ │ │ + cmpeq sp, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq sp, #132, 28 @ 0x840 │ │ │ │ + teqeq lr, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86b94c <__cxa_atexit@plt+0x85999c> │ │ │ │ + bhi 86b95c <__cxa_atexit@plt+0x8599ac> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r7, [sp] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #108] @ 86b958 <__cxa_atexit@plt+0x8599a8> │ │ │ │ + ldr r7, [pc, #108] @ 86b968 <__cxa_atexit@plt+0x8599b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r3, r9, fp} │ │ │ │ - ldr r7, [pc, #56] @ 86b95c <__cxa_atexit@plt+0x8599ac> │ │ │ │ + ldr r7, [pc, #56] @ 86b96c <__cxa_atexit@plt+0x8599bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #36] @ 86b960 <__cxa_atexit@plt+0x8599b0> │ │ │ │ + ldr r3, [pc, #36] @ 86b970 <__cxa_atexit@plt+0x8599c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - cmpeq sp, #64, 6 │ │ │ │ + cmpeq sp, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - teqeq lr, #88, 26 @ 0x1600 │ │ │ │ + teqeq lr, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86b9a8 <__cxa_atexit@plt+0x8599f8> │ │ │ │ - ldr r3, [pc, #44] @ 86b9b0 <__cxa_atexit@plt+0x859a00> │ │ │ │ + bcc 86b9b8 <__cxa_atexit@plt+0x859a08> │ │ │ │ + ldr r3, [pc, #44] @ 86b9c0 <__cxa_atexit@plt+0x859a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 86b9b4 <__cxa_atexit@plt+0x859a04> │ │ │ │ + ldr r3, [pc, #36] @ 86b9c4 <__cxa_atexit@plt+0x859a14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 86b9b8 <__cxa_atexit@plt+0x859a08> │ │ │ │ + ldr r3, [pc, #24] @ 86b9c8 <__cxa_atexit@plt+0x859a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #184, 4 @ 0x8000000b │ │ │ │ - cmpeq sp, #176, 4 │ │ │ │ - cmpeq sp, #248, 22 @ 0x3e000 │ │ │ │ - teqeq lr, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq sp, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq sp, #160, 4 │ │ │ │ + cmpeq sp, #232, 22 @ 0x3a000 │ │ │ │ + teqeq lr, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ba80 <__cxa_atexit@plt+0x859ad0> │ │ │ │ + bcc 86ba90 <__cxa_atexit@plt+0x859ae0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ba78 <__cxa_atexit@plt+0x859ac8> │ │ │ │ + bhi 86ba88 <__cxa_atexit@plt+0x859ad8> │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr ip, [r7, #9] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #13] │ │ │ │ add lr, r7, #17 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ ldr r2, [r7, #29] │ │ │ │ str r0, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r2, [pc, #96] @ 86ba88 <__cxa_atexit@plt+0x859ad8> │ │ │ │ + ldr r2, [pc, #96] @ 86ba98 <__cxa_atexit@plt+0x859ae8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r3, r8, r9, ip} │ │ │ │ str fp, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #68] @ 86ba8c <__cxa_atexit@plt+0x859adc> │ │ │ │ + ldr r2, [pc, #68] @ 86ba9c <__cxa_atexit@plt+0x859aec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #55 @ 0x37 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r4, [pc, #48] @ 86ba90 <__cxa_atexit@plt+0x859ae0> │ │ │ │ + ldr r4, [pc, #48] @ 86baa0 <__cxa_atexit@plt+0x859af0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - cmpeq sp, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq sp, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 86bad0 <__cxa_atexit@plt+0x859b20> │ │ │ │ - ldr r7, [pc, #44] @ 86bae0 <__cxa_atexit@plt+0x859b30> │ │ │ │ + bcc 86bae0 <__cxa_atexit@plt+0x859b30> │ │ │ │ + ldr r7, [pc, #44] @ 86baf0 <__cxa_atexit@plt+0x859b40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 86bae4 <__cxa_atexit@plt+0x859b34> │ │ │ │ + ldr r7, [pc, #32] @ 86baf4 <__cxa_atexit@plt+0x859b44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 86bae8 <__cxa_atexit@plt+0x859b38> │ │ │ │ + ldr r8, [pc, #28] @ 86baf8 <__cxa_atexit@plt+0x859b48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 86baec <__cxa_atexit@plt+0x859b3c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 86bafc <__cxa_atexit@plt+0x859b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, #64, 24 @ 0x4000 │ │ │ │ - cmpeq sp, #240, 30 @ 0x3c0 │ │ │ │ - teqeq lr, #60, 22 @ 0xf000 │ │ │ │ - teqeq lr, #12, 22 @ 0x3000 │ │ │ │ + cmpeq sp, #48, 24 @ 0x3000 │ │ │ │ + cmpeq sp, #224, 30 @ 0x380 │ │ │ │ + teqeq lr, #44, 22 @ 0xb000 │ │ │ │ + teqeq lr, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86bb38 <__cxa_atexit@plt+0x859b88> │ │ │ │ + bhi 86bb48 <__cxa_atexit@plt+0x859b98> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 86bb44 <__cxa_atexit@plt+0x859b94> │ │ │ │ + ldr r3, [pc, #44] @ 86bb54 <__cxa_atexit@plt+0x859ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 86bb48 <__cxa_atexit@plt+0x859b98> │ │ │ │ + ldr r2, [pc, #40] @ 86bb58 <__cxa_atexit@plt+0x859ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffd82c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq lr, #160, 20 @ 0xa0000 │ │ │ │ + teqeq lr, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 86bb70 <__cxa_atexit@plt+0x859bc0> │ │ │ │ + ldr r3, [pc, #16] @ 86bb80 <__cxa_atexit@plt+0x859bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq lr, #120, 20 @ 0x78000 │ │ │ │ + teqeq lr, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 86bb98 <__cxa_atexit@plt+0x859be8> │ │ │ │ + ldr r3, [pc, #16] @ 86bba8 <__cxa_atexit@plt+0x859bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq lr, #80, 20 @ 0x50000 │ │ │ │ + teqeq lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 86bbc0 <__cxa_atexit@plt+0x859c10> │ │ │ │ + ldr r3, [pc, #16] @ 86bbd0 <__cxa_atexit@plt+0x859c20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq lr, #40, 20 @ 0x28000 │ │ │ │ + teqeq lr, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 86bbe8 <__cxa_atexit@plt+0x859c38> │ │ │ │ + ldr r3, [pc, #16] @ 86bbf8 <__cxa_atexit@plt+0x859c48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq lr, #0, 20 │ │ │ │ + teqeq lr, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86bc48 <__cxa_atexit@plt+0x859c98> │ │ │ │ + bhi 86bc58 <__cxa_atexit@plt+0x859ca8> │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ ldm r9, {r0, r2, r3, r9} │ │ │ │ - ldr sl, [pc, #52] @ 86bc54 <__cxa_atexit@plt+0x859ca4> │ │ │ │ + ldr sl, [pc, #52] @ 86bc64 <__cxa_atexit@plt+0x859cb4> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6] │ │ │ │ stmdb r6, {r0, r1, r3} │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r7, r6, #29 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - teqpeq lr, #56, 10 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + teqpeq lr, #40, 10 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bc94 <__cxa_atexit@plt+0x859ce4> │ │ │ │ - ldr r8, [pc, #36] @ 86bc9c <__cxa_atexit@plt+0x859cec> │ │ │ │ + bcc 86bca4 <__cxa_atexit@plt+0x859cf4> │ │ │ │ + ldr r8, [pc, #36] @ 86bcac <__cxa_atexit@plt+0x859cfc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bca0 <__cxa_atexit@plt+0x859cf0> │ │ │ │ + ldr r3, [pc, #32] @ 86bcb0 <__cxa_atexit@plt+0x859d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bca4 <__cxa_atexit@plt+0x859cf4> │ │ │ │ + ldr r7, [pc, #20] @ 86bcb4 <__cxa_atexit@plt+0x859d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #1002438656 @ 0x3bc00000 │ │ │ │ - cmpeq sp, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ - teqpeq lr, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ + tsteq sl, #935329792 @ 0x37c00000 │ │ │ │ + cmpeq sp, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq sp, #220, 30 @ 0x370 │ │ │ │ + teqpeq lr, #216, 8 @ p-variant is OBSOLETE @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bce4 <__cxa_atexit@plt+0x859d34> │ │ │ │ - ldr r8, [pc, #36] @ 86bcec <__cxa_atexit@plt+0x859d3c> │ │ │ │ + bcc 86bcf4 <__cxa_atexit@plt+0x859d44> │ │ │ │ + ldr r8, [pc, #36] @ 86bcfc <__cxa_atexit@plt+0x859d4c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bcf0 <__cxa_atexit@plt+0x859d40> │ │ │ │ + ldr r3, [pc, #32] @ 86bd00 <__cxa_atexit@plt+0x859d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bcf4 <__cxa_atexit@plt+0x859d44> │ │ │ │ + ldr r7, [pc, #20] @ 86bd04 <__cxa_atexit@plt+0x859d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #884998144 @ 0x34c00000 │ │ │ │ - cmpeq sp, #108, 30 @ 0x1b0 │ │ │ │ - cmpeq sp, #156, 30 @ 0x270 │ │ │ │ - teqpeq lr, #152, 8 @ p-variant is OBSOLETE @ 0x98000000 │ │ │ │ + tsteq sl, #817889280 @ 0x30c00000 │ │ │ │ + cmpeq sp, #92, 30 @ 0x170 │ │ │ │ + cmpeq sp, #140, 30 @ 0x230 │ │ │ │ + teqpeq lr, #136, 8 @ p-variant is OBSOLETE @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bd34 <__cxa_atexit@plt+0x859d84> │ │ │ │ - ldr r8, [pc, #36] @ 86bd3c <__cxa_atexit@plt+0x859d8c> │ │ │ │ + bcc 86bd44 <__cxa_atexit@plt+0x859d94> │ │ │ │ + ldr r8, [pc, #36] @ 86bd4c <__cxa_atexit@plt+0x859d9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bd40 <__cxa_atexit@plt+0x859d90> │ │ │ │ + ldr r3, [pc, #32] @ 86bd50 <__cxa_atexit@plt+0x859da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bd44 <__cxa_atexit@plt+0x859d94> │ │ │ │ + ldr r7, [pc, #20] @ 86bd54 <__cxa_atexit@plt+0x859da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #708837376 @ 0x2a400000 │ │ │ │ - cmpeq sp, #28, 30 @ 0x70 │ │ │ │ - cmpeq sp, #76, 30 @ 0x130 │ │ │ │ - teqpeq lr, #72, 8 @ p-variant is OBSOLETE @ 0x48000000 │ │ │ │ + tsteq sl, #641728512 @ 0x26400000 │ │ │ │ + cmpeq sp, #12, 30 @ 0x30 │ │ │ │ + cmpeq sp, #60, 30 @ 0xf0 │ │ │ │ + teqpeq lr, #56, 8 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bd84 <__cxa_atexit@plt+0x859dd4> │ │ │ │ - ldr r8, [pc, #36] @ 86bd8c <__cxa_atexit@plt+0x859ddc> │ │ │ │ + bcc 86bd94 <__cxa_atexit@plt+0x859de4> │ │ │ │ + ldr r8, [pc, #36] @ 86bd9c <__cxa_atexit@plt+0x859dec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bd90 <__cxa_atexit@plt+0x859de0> │ │ │ │ + ldr r3, [pc, #32] @ 86bda0 <__cxa_atexit@plt+0x859df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bd94 <__cxa_atexit@plt+0x859de4> │ │ │ │ + ldr r7, [pc, #20] @ 86bda4 <__cxa_atexit@plt+0x859df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #132, 10 @ 0x21000000 │ │ │ │ - cmpeq sp, #204, 28 @ 0xcc0 │ │ │ │ - cmpeq sp, #252, 28 @ 0xfc0 │ │ │ │ - teqpeq lr, #96, 26 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ + tsteq sl, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq sp, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq sp, #236, 28 @ 0xec0 │ │ │ │ + teqpeq lr, #80, 26 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86beb0 <__cxa_atexit@plt+0x859f00> │ │ │ │ + bcc 86bec0 <__cxa_atexit@plt+0x859f10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86bea8 <__cxa_atexit@plt+0x859ef8> │ │ │ │ - ldr r1, [pc, #240] @ 86beb8 <__cxa_atexit@plt+0x859f08> │ │ │ │ + bhi 86beb8 <__cxa_atexit@plt+0x859f08> │ │ │ │ + ldr r1, [pc, #240] @ 86bec8 <__cxa_atexit@plt+0x859f18> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 86bebc <__cxa_atexit@plt+0x859f0c> │ │ │ │ + ldr r8, [pc, #236] @ 86becc <__cxa_atexit@plt+0x859f1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 86bec0 <__cxa_atexit@plt+0x859f10> │ │ │ │ + ldr lr, [pc, #232] @ 86bed0 <__cxa_atexit@plt+0x859f20> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 86bec4 <__cxa_atexit@plt+0x859f14> │ │ │ │ + ldr r0, [pc, #228] @ 86bed4 <__cxa_atexit@plt+0x859f24> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 86bec8 <__cxa_atexit@plt+0x859f18> │ │ │ │ + ldr r3, [pc, #224] @ 86bed8 <__cxa_atexit@plt+0x859f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 86becc <__cxa_atexit@plt+0x859f1c> │ │ │ │ + ldr r3, [pc, #216] @ 86bedc <__cxa_atexit@plt+0x859f2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #241 @ 0xf1 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #200] @ 86bed0 <__cxa_atexit@plt+0x859f20> │ │ │ │ + ldr r2, [pc, #200] @ 86bee0 <__cxa_atexit@plt+0x859f30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 86bed4 <__cxa_atexit@plt+0x859f24> │ │ │ │ + ldr r2, [pc, #172] @ 86bee4 <__cxa_atexit@plt+0x859f34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #17 │ │ │ │ add r3, r3, #512 @ 0x200 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #89 @ 0x59 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 86bed8 <__cxa_atexit@plt+0x859f28> │ │ │ │ + ldr r2, [pc, #128] @ 86bee8 <__cxa_atexit@plt+0x859f38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2189237,161 +2189241,161 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 86bedc <__cxa_atexit@plt+0x859f2c> │ │ │ │ + ldr r7, [pc, #64] @ 86beec <__cxa_atexit@plt+0x859f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 86bee0 <__cxa_atexit@plt+0x859f30> │ │ │ │ + ldr r9, [pc, #60] @ 86bef0 <__cxa_atexit@plt+0x859f40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #40 @ 0x28 │ │ │ │ - cmpeq sp, #60, 2 │ │ │ │ - cmpeq sp, #136, 8 @ 0x88000000 │ │ │ │ - cmpeq sp, #32, 30 @ 0x80 │ │ │ │ - cmpeq sp, #228, 26 @ 0x3900 │ │ │ │ - cmpeq sp, #152, 26 @ 0x2600 │ │ │ │ - cmpeq sp, #148, 26 @ 0x2500 │ │ │ │ - teqpeq lr, #172, 4 @ p-variant is OBSOLETE @ 0xc000000a │ │ │ │ + cmpeq sp, #24 │ │ │ │ + cmpeq sp, #44, 2 │ │ │ │ + cmpeq sp, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq sp, #16, 30 @ 0x40 │ │ │ │ + cmpeq sp, #212, 26 @ 0x3500 │ │ │ │ + cmpeq sp, #136, 26 @ 0x2200 │ │ │ │ + cmpeq sp, #132, 26 @ 0x2100 │ │ │ │ + teqpeq lr, #156, 4 @ p-variant is OBSOLETE @ 0xc0000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bf20 <__cxa_atexit@plt+0x859f70> │ │ │ │ - ldr r8, [pc, #36] @ 86bf28 <__cxa_atexit@plt+0x859f78> │ │ │ │ + bcc 86bf30 <__cxa_atexit@plt+0x859f80> │ │ │ │ + ldr r8, [pc, #36] @ 86bf38 <__cxa_atexit@plt+0x859f88> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bf2c <__cxa_atexit@plt+0x859f7c> │ │ │ │ + ldr r3, [pc, #32] @ 86bf3c <__cxa_atexit@plt+0x859f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bf30 <__cxa_atexit@plt+0x859f80> │ │ │ │ + ldr r7, [pc, #20] @ 86bf40 <__cxa_atexit@plt+0x859f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #-1140850685 @ 0xbc000003 │ │ │ │ - cmpeq sp, #48, 26 @ 0xc00 │ │ │ │ - cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ - teqpeq lr, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ + tsteq sl, #2080374787 @ 0x7c000003 │ │ │ │ + cmpeq sp, #32, 26 @ 0x800 │ │ │ │ + cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ + teqpeq lr, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bf70 <__cxa_atexit@plt+0x859fc0> │ │ │ │ - ldr r8, [pc, #36] @ 86bf78 <__cxa_atexit@plt+0x859fc8> │ │ │ │ + bcc 86bf80 <__cxa_atexit@plt+0x859fd0> │ │ │ │ + ldr r8, [pc, #36] @ 86bf88 <__cxa_atexit@plt+0x859fd8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bf7c <__cxa_atexit@plt+0x859fcc> │ │ │ │ + ldr r3, [pc, #32] @ 86bf8c <__cxa_atexit@plt+0x859fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bf80 <__cxa_atexit@plt+0x859fd0> │ │ │ │ + ldr r7, [pc, #20] @ 86bf90 <__cxa_atexit@plt+0x859fe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #1275068419 @ 0x4c000003 │ │ │ │ - cmpeq sp, #224, 24 @ 0xe000 │ │ │ │ - cmpeq sp, #16, 26 @ 0x400 │ │ │ │ - teqpeq lr, #12, 4 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + tsteq sl, #201326595 @ 0xc000003 │ │ │ │ + cmpeq sp, #208, 24 @ 0xd000 │ │ │ │ + cmpeq sp, #0, 26 │ │ │ │ + teqpeq lr, #252, 2 @ p-variant is OBSOLETE @ 0x3f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86bfc0 <__cxa_atexit@plt+0x85a010> │ │ │ │ - ldr r8, [pc, #36] @ 86bfc8 <__cxa_atexit@plt+0x85a018> │ │ │ │ + bcc 86bfd0 <__cxa_atexit@plt+0x85a020> │ │ │ │ + ldr r8, [pc, #36] @ 86bfd8 <__cxa_atexit@plt+0x85a028> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86bfcc <__cxa_atexit@plt+0x85a01c> │ │ │ │ + ldr r3, [pc, #32] @ 86bfdc <__cxa_atexit@plt+0x85a02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86bfd0 <__cxa_atexit@plt+0x85a020> │ │ │ │ + ldr r7, [pc, #20] @ 86bfe0 <__cxa_atexit@plt+0x85a030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #-1543503870 @ 0xa4000002 │ │ │ │ - cmpeq sp, #144, 24 @ 0x9000 │ │ │ │ - cmpeq sp, #192, 24 @ 0xc000 │ │ │ │ - teqpeq lr, #188, 2 @ p-variant is OBSOLETE @ 0x2f │ │ │ │ + tsteq sl, #1677721602 @ 0x64000002 │ │ │ │ + cmpeq sp, #128, 24 @ 0x8000 │ │ │ │ + cmpeq sp, #176, 24 @ 0xb000 │ │ │ │ + teqpeq lr, #172, 2 @ p-variant is OBSOLETE @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c010 <__cxa_atexit@plt+0x85a060> │ │ │ │ - ldr r8, [pc, #36] @ 86c018 <__cxa_atexit@plt+0x85a068> │ │ │ │ + bcc 86c020 <__cxa_atexit@plt+0x85a070> │ │ │ │ + ldr r8, [pc, #36] @ 86c028 <__cxa_atexit@plt+0x85a078> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86c01c <__cxa_atexit@plt+0x85a06c> │ │ │ │ + ldr r3, [pc, #32] @ 86c02c <__cxa_atexit@plt+0x85a07c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86c020 <__cxa_atexit@plt+0x85a070> │ │ │ │ + ldr r7, [pc, #20] @ 86c030 <__cxa_atexit@plt+0x85a080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq sp, #64, 24 @ 0x4000 │ │ │ │ - cmpeq sp, #112, 24 @ 0x7000 │ │ │ │ - teqpeq lr, #212, 20 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ + tsteq sl, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq sp, #48, 24 @ 0x3000 │ │ │ │ + cmpeq sp, #96, 24 @ 0x6000 │ │ │ │ + teqpeq lr, #196, 20 @ p-variant is OBSOLETE @ 0xc4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c13c <__cxa_atexit@plt+0x85a18c> │ │ │ │ + bcc 86c14c <__cxa_atexit@plt+0x85a19c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c134 <__cxa_atexit@plt+0x85a184> │ │ │ │ - ldr r1, [pc, #240] @ 86c144 <__cxa_atexit@plt+0x85a194> │ │ │ │ + bhi 86c144 <__cxa_atexit@plt+0x85a194> │ │ │ │ + ldr r1, [pc, #240] @ 86c154 <__cxa_atexit@plt+0x85a1a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 86c148 <__cxa_atexit@plt+0x85a198> │ │ │ │ + ldr r8, [pc, #236] @ 86c158 <__cxa_atexit@plt+0x85a1a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 86c14c <__cxa_atexit@plt+0x85a19c> │ │ │ │ + ldr lr, [pc, #232] @ 86c15c <__cxa_atexit@plt+0x85a1ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 86c150 <__cxa_atexit@plt+0x85a1a0> │ │ │ │ + ldr r0, [pc, #228] @ 86c160 <__cxa_atexit@plt+0x85a1b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 86c154 <__cxa_atexit@plt+0x85a1a4> │ │ │ │ + ldr r3, [pc, #224] @ 86c164 <__cxa_atexit@plt+0x85a1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 86c158 <__cxa_atexit@plt+0x85a1a8> │ │ │ │ + ldr r3, [pc, #216] @ 86c168 <__cxa_atexit@plt+0x85a1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #200] @ 86c15c <__cxa_atexit@plt+0x85a1ac> │ │ │ │ + ldr r2, [pc, #200] @ 86c16c <__cxa_atexit@plt+0x85a1bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 86c160 <__cxa_atexit@plt+0x85a1b0> │ │ │ │ + ldr r2, [pc, #172] @ 86c170 <__cxa_atexit@plt+0x85a1c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #241 @ 0xf1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #209 @ 0xd1 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 86c164 <__cxa_atexit@plt+0x85a1b4> │ │ │ │ + ldr r2, [pc, #128] @ 86c174 <__cxa_atexit@plt+0x85a1c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2189400,161 +2189404,161 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 86c168 <__cxa_atexit@plt+0x85a1b8> │ │ │ │ + ldr r7, [pc, #64] @ 86c178 <__cxa_atexit@plt+0x85a1c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 86c16c <__cxa_atexit@plt+0x85a1bc> │ │ │ │ + ldr r9, [pc, #60] @ 86c17c <__cxa_atexit@plt+0x85a1cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #156, 26 @ 0x2700 │ │ │ │ - cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ - cmpeq sp, #252, 2 @ 0x3f │ │ │ │ - cmpeq sp, #148, 24 @ 0x9400 │ │ │ │ - cmpeq sp, #88, 22 @ 0x16000 │ │ │ │ - cmpeq sp, #12, 22 @ 0x3000 │ │ │ │ - cmpeq sp, #8, 22 @ 0x2000 │ │ │ │ - teqpeq lr, #32 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sp, #140, 26 @ 0x2300 │ │ │ │ + cmpeq sp, #160, 28 @ 0xa00 │ │ │ │ + cmpeq sp, #236, 2 @ 0x3b │ │ │ │ + cmpeq sp, #132, 24 @ 0x8400 │ │ │ │ + cmpeq sp, #72, 22 @ 0x12000 │ │ │ │ + cmpeq sp, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq sp, #248, 20 @ 0xf8000 │ │ │ │ + teqpeq lr, #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c1ac <__cxa_atexit@plt+0x85a1fc> │ │ │ │ - ldr r8, [pc, #36] @ 86c1b4 <__cxa_atexit@plt+0x85a204> │ │ │ │ + bcc 86c1bc <__cxa_atexit@plt+0x85a20c> │ │ │ │ + ldr r8, [pc, #36] @ 86c1c4 <__cxa_atexit@plt+0x85a214> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86c1b8 <__cxa_atexit@plt+0x85a208> │ │ │ │ + ldr r3, [pc, #32] @ 86c1c8 <__cxa_atexit@plt+0x85a218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86c1bc <__cxa_atexit@plt+0x85a20c> │ │ │ │ + ldr r7, [pc, #20] @ 86c1cc <__cxa_atexit@plt+0x85a21c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #1073741883 @ 0x4000003b │ │ │ │ - cmpeq sp, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq sp, #212, 20 @ 0xd4000 │ │ │ │ - teqeq lr, #208, 30 @ 0x340 │ │ │ │ + tsteq sl, #1073741879 @ 0x40000037 │ │ │ │ + cmpeq sp, #148, 20 @ 0x94000 │ │ │ │ + cmpeq sp, #196, 20 @ 0xc4000 │ │ │ │ + teqeq lr, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c1fc <__cxa_atexit@plt+0x85a24c> │ │ │ │ - ldr r8, [pc, #36] @ 86c204 <__cxa_atexit@plt+0x85a254> │ │ │ │ + bcc 86c20c <__cxa_atexit@plt+0x85a25c> │ │ │ │ + ldr r8, [pc, #36] @ 86c214 <__cxa_atexit@plt+0x85a264> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86c208 <__cxa_atexit@plt+0x85a258> │ │ │ │ + ldr r3, [pc, #32] @ 86c218 <__cxa_atexit@plt+0x85a268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86c20c <__cxa_atexit@plt+0x85a25c> │ │ │ │ + ldr r7, [pc, #20] @ 86c21c <__cxa_atexit@plt+0x85a26c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #1073741876 @ 0x40000034 │ │ │ │ - cmpeq sp, #84, 20 @ 0x54000 │ │ │ │ - cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ - teqeq lr, #128, 30 @ 0x200 │ │ │ │ + tsteq sl, #1073741872 @ 0x40000030 │ │ │ │ + cmpeq sp, #68, 20 @ 0x44000 │ │ │ │ + cmpeq sp, #116, 20 @ 0x74000 │ │ │ │ + teqeq lr, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c24c <__cxa_atexit@plt+0x85a29c> │ │ │ │ - ldr r8, [pc, #36] @ 86c254 <__cxa_atexit@plt+0x85a2a4> │ │ │ │ + bcc 86c25c <__cxa_atexit@plt+0x85a2ac> │ │ │ │ + ldr r8, [pc, #36] @ 86c264 <__cxa_atexit@plt+0x85a2b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86c258 <__cxa_atexit@plt+0x85a2a8> │ │ │ │ + ldr r3, [pc, #32] @ 86c268 <__cxa_atexit@plt+0x85a2b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86c25c <__cxa_atexit@plt+0x85a2ac> │ │ │ │ + ldr r7, [pc, #20] @ 86c26c <__cxa_atexit@plt+0x85a2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #-1073741783 @ 0xc0000029 │ │ │ │ - cmpeq sp, #4, 20 @ 0x4000 │ │ │ │ - cmpeq sp, #52, 20 @ 0x34000 │ │ │ │ - teqeq lr, #48, 30 @ 0xc0 │ │ │ │ + tsteq sl, #-1073741787 @ 0xc0000025 │ │ │ │ + cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sp, #36, 20 @ 0x24000 │ │ │ │ + teqeq lr, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c29c <__cxa_atexit@plt+0x85a2ec> │ │ │ │ - ldr r8, [pc, #36] @ 86c2a4 <__cxa_atexit@plt+0x85a2f4> │ │ │ │ + bcc 86c2ac <__cxa_atexit@plt+0x85a2fc> │ │ │ │ + ldr r8, [pc, #36] @ 86c2b4 <__cxa_atexit@plt+0x85a304> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 86c2a8 <__cxa_atexit@plt+0x85a2f8> │ │ │ │ + ldr r3, [pc, #32] @ 86c2b8 <__cxa_atexit@plt+0x85a308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 86c2ac <__cxa_atexit@plt+0x85a2fc> │ │ │ │ + ldr r7, [pc, #20] @ 86c2bc <__cxa_atexit@plt+0x85a30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #-2147483616 @ 0x80000020 │ │ │ │ - cmpeq sp, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq sp, #228, 18 @ 0x390000 │ │ │ │ - teqpeq lr, #72, 16 @ p-variant is OBSOLETE @ 0x480000 │ │ │ │ + tsteq sl, #-2147483620 @ 0x8000001c │ │ │ │ + cmpeq sp, #164, 18 @ 0x290000 │ │ │ │ + cmpeq sp, #212, 18 @ 0x350000 │ │ │ │ + teqpeq lr, #56, 16 @ p-variant is OBSOLETE @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c3c8 <__cxa_atexit@plt+0x85a418> │ │ │ │ + bcc 86c3d8 <__cxa_atexit@plt+0x85a428> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c3c0 <__cxa_atexit@plt+0x85a410> │ │ │ │ - ldr r1, [pc, #240] @ 86c3d0 <__cxa_atexit@plt+0x85a420> │ │ │ │ + bhi 86c3d0 <__cxa_atexit@plt+0x85a420> │ │ │ │ + ldr r1, [pc, #240] @ 86c3e0 <__cxa_atexit@plt+0x85a430> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #236] @ 86c3d4 <__cxa_atexit@plt+0x85a424> │ │ │ │ + ldr r8, [pc, #236] @ 86c3e4 <__cxa_atexit@plt+0x85a434> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #232] @ 86c3d8 <__cxa_atexit@plt+0x85a428> │ │ │ │ + ldr lr, [pc, #232] @ 86c3e8 <__cxa_atexit@plt+0x85a438> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 86c3dc <__cxa_atexit@plt+0x85a42c> │ │ │ │ + ldr r0, [pc, #228] @ 86c3ec <__cxa_atexit@plt+0x85a43c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #224] @ 86c3e0 <__cxa_atexit@plt+0x85a430> │ │ │ │ + ldr r3, [pc, #224] @ 86c3f0 <__cxa_atexit@plt+0x85a440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #216] @ 86c3e4 <__cxa_atexit@plt+0x85a434> │ │ │ │ + ldr r3, [pc, #216] @ 86c3f4 <__cxa_atexit@plt+0x85a444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r3, #85 @ 0x55 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #200] @ 86c3e8 <__cxa_atexit@plt+0x85a438> │ │ │ │ + ldr r2, [pc, #200] @ 86c3f8 <__cxa_atexit@plt+0x85a448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-88] @ 0xffffffa8 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ str r2, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #172] @ 86c3ec <__cxa_atexit@plt+0x85a43c> │ │ │ │ + ldr r2, [pc, #172] @ 86c3fc <__cxa_atexit@plt+0x85a44c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #17 │ │ │ │ add r3, r3, #512 @ 0x200 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ sub r3, r6, #87 @ 0x57 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ add r2, r2, #241 @ 0xf1 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #79 @ 0x4f │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #128] @ 86c3f0 <__cxa_atexit@plt+0x85a440> │ │ │ │ + ldr r2, [pc, #128] @ 86c400 <__cxa_atexit@plt+0x85a450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2189563,2495 +2189567,2495 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #64] @ 86c3f4 <__cxa_atexit@plt+0x85a444> │ │ │ │ + ldr r7, [pc, #64] @ 86c404 <__cxa_atexit@plt+0x85a454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #60] @ 86c3f8 <__cxa_atexit@plt+0x85a448> │ │ │ │ + ldr r9, [pc, #60] @ 86c408 <__cxa_atexit@plt+0x85a458> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #16, 22 @ 0x4000 │ │ │ │ - cmpeq sp, #36, 24 @ 0x2400 │ │ │ │ - cmpeq sp, #112, 30 @ 0x1c0 │ │ │ │ - cmpeq sp, #8, 20 @ 0x8000 │ │ │ │ - cmpeq sp, #204, 16 @ 0xcc0000 │ │ │ │ - cmpeq sp, #128, 16 @ 0x800000 │ │ │ │ - cmpeq sp, #124, 16 @ 0x7c0000 │ │ │ │ - teqpeq lr, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ + cmpeq sp, #0, 22 │ │ │ │ + cmpeq sp, #20, 24 @ 0x1400 │ │ │ │ + cmpeq sp, #96, 30 @ 0x180 │ │ │ │ + cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq sp, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq sp, #108, 16 @ 0x6c0000 │ │ │ │ + teqpeq lr, #44, 12 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c444 <__cxa_atexit@plt+0x85a494> │ │ │ │ - ldr r3, [pc, #48] @ 86c44c <__cxa_atexit@plt+0x85a49c> │ │ │ │ + bcc 86c454 <__cxa_atexit@plt+0x85a4a4> │ │ │ │ + ldr r3, [pc, #48] @ 86c45c <__cxa_atexit@plt+0x85a4ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 86c450 <__cxa_atexit@plt+0x85a4a0> │ │ │ │ + ldr r3, [pc, #36] @ 86c460 <__cxa_atexit@plt+0x85a4b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 86c454 <__cxa_atexit@plt+0x85a4a4> │ │ │ │ + ldr r8, [pc, #24] @ 86c464 <__cxa_atexit@plt+0x85a4b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32, 16 @ 0x200000 │ │ │ │ - cmpeq sp, #200, 28 @ 0xc80 │ │ │ │ - cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ - teqeq lr, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq sp, #16, 16 @ 0x100000 │ │ │ │ + cmpeq sp, #184, 28 @ 0xb80 │ │ │ │ + cmpeq sp, #52, 12 @ 0x3400000 │ │ │ │ + teqeq lr, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c49c <__cxa_atexit@plt+0x85a4ec> │ │ │ │ - ldr r3, [pc, #44] @ 86c4a4 <__cxa_atexit@plt+0x85a4f4> │ │ │ │ + bcc 86c4ac <__cxa_atexit@plt+0x85a4fc> │ │ │ │ + ldr r3, [pc, #44] @ 86c4b4 <__cxa_atexit@plt+0x85a504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86c4a8 <__cxa_atexit@plt+0x85a4f8> │ │ │ │ + ldr r3, [pc, #32] @ 86c4b8 <__cxa_atexit@plt+0x85a508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86c4ac <__cxa_atexit@plt+0x85a4fc> │ │ │ │ + ldr r7, [pc, #20] @ 86c4bc <__cxa_atexit@plt+0x85a50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq sp, #112, 26 @ 0x1c00 │ │ │ │ - cmpeq sp, #128, 24 @ 0x8000 │ │ │ │ - teqeq lr, #232, 2 @ 0x3a │ │ │ │ + cmpeq sp, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ + cmpeq sp, #112, 24 @ 0x7000 │ │ │ │ + teqeq lr, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c4e8 <__cxa_atexit@plt+0x85a538> │ │ │ │ - ldr r3, [pc, #32] @ 86c4f0 <__cxa_atexit@plt+0x85a540> │ │ │ │ + bcc 86c4f8 <__cxa_atexit@plt+0x85a548> │ │ │ │ + ldr r3, [pc, #32] @ 86c500 <__cxa_atexit@plt+0x85a550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86c4f4 <__cxa_atexit@plt+0x85a544> │ │ │ │ + ldr r7, [pc, #16] @ 86c504 <__cxa_atexit@plt+0x85a554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #108, 14 @ 0x1b00000 │ │ │ │ - cmpeq sp, #192, 10 @ 0x30000000 │ │ │ │ - teqpeq lr, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + cmpeq sp, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq sp, #176, 10 @ 0x2c000000 │ │ │ │ + teqpeq lr, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c568 <__cxa_atexit@plt+0x85a5b8> │ │ │ │ + bcc 86c578 <__cxa_atexit@plt+0x85a5c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c560 <__cxa_atexit@plt+0x85a5b0> │ │ │ │ - ldr r3, [pc, #72] @ 86c570 <__cxa_atexit@plt+0x85a5c0> │ │ │ │ + bhi 86c570 <__cxa_atexit@plt+0x85a5c0> │ │ │ │ + ldr r3, [pc, #72] @ 86c580 <__cxa_atexit@plt+0x85a5d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 86c574 <__cxa_atexit@plt+0x85a5c4> │ │ │ │ + ldr r3, [pc, #52] @ 86c584 <__cxa_atexit@plt+0x85a5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 86c578 <__cxa_atexit@plt+0x85a5c8> │ │ │ │ + ldr r7, [pc, #36] @ 86c588 <__cxa_atexit@plt+0x85a5d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86c57c <__cxa_atexit@plt+0x85a5cc> │ │ │ │ + ldr r8, [pc, #32] @ 86c58c <__cxa_atexit@plt+0x85a5dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #20, 14 @ 0x500000 │ │ │ │ + cmpeq sp, #4, 14 @ 0x100000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #160, 26 @ 0x2800 │ │ │ │ - cmpeq sp, #188, 8 @ 0xbc000000 │ │ │ │ - teqpeq lr, #20, 8 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + cmpeq sp, #144, 26 @ 0x2400 │ │ │ │ + cmpeq sp, #172, 8 @ 0xac000000 │ │ │ │ + teqpeq lr, #4, 8 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c5b8 <__cxa_atexit@plt+0x85a608> │ │ │ │ - ldr r3, [pc, #32] @ 86c5c0 <__cxa_atexit@plt+0x85a610> │ │ │ │ + bcc 86c5c8 <__cxa_atexit@plt+0x85a618> │ │ │ │ + ldr r3, [pc, #32] @ 86c5d0 <__cxa_atexit@plt+0x85a620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86c5c4 <__cxa_atexit@plt+0x85a614> │ │ │ │ + ldr r7, [pc, #16] @ 86c5d4 <__cxa_atexit@plt+0x85a624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 12 @ 0x9c00000 │ │ │ │ - cmpeq sp, #132, 10 @ 0x21000000 │ │ │ │ - teqpeq lr, #216, 6 @ p-variant is OBSOLETE @ 0x60000003 │ │ │ │ + cmpeq sp, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq sp, #116, 10 @ 0x1d000000 │ │ │ │ + teqpeq lr, #200, 6 @ p-variant is OBSOLETE @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c62c <__cxa_atexit@plt+0x85a67c> │ │ │ │ + bcc 86c63c <__cxa_atexit@plt+0x85a68c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c624 <__cxa_atexit@plt+0x85a674> │ │ │ │ - ldr r3, [pc, #60] @ 86c634 <__cxa_atexit@plt+0x85a684> │ │ │ │ + bhi 86c634 <__cxa_atexit@plt+0x85a684> │ │ │ │ + ldr r3, [pc, #60] @ 86c644 <__cxa_atexit@plt+0x85a694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 86c638 <__cxa_atexit@plt+0x85a688> │ │ │ │ + ldr r3, [pc, #44] @ 86c648 <__cxa_atexit@plt+0x85a698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 86c63c <__cxa_atexit@plt+0x85a68c> │ │ │ │ + ldr r7, [pc, #28] @ 86c64c <__cxa_atexit@plt+0x85a69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq sp, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #224, 28 @ 0xe00 │ │ │ │ - teqpeq lr, #72, 6 @ p-variant is OBSOLETE @ 0x20000001 │ │ │ │ + cmpeq sp, #208, 28 @ 0xd00 │ │ │ │ + teqpeq lr, #56, 6 @ p-variant is OBSOLETE @ 0xe0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c67c <__cxa_atexit@plt+0x85a6cc> │ │ │ │ - ldr r3, [pc, #36] @ 86c684 <__cxa_atexit@plt+0x85a6d4> │ │ │ │ + bcc 86c68c <__cxa_atexit@plt+0x85a6dc> │ │ │ │ + ldr r3, [pc, #36] @ 86c694 <__cxa_atexit@plt+0x85a6e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 86c688 <__cxa_atexit@plt+0x85a6d8> │ │ │ │ + ldr r7, [pc, #16] @ 86c698 <__cxa_atexit@plt+0x85a6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #220, 10 @ 0x37000000 │ │ │ │ - cmpeq sp, #112, 28 @ 0x700 │ │ │ │ - teqeq lr, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq sp, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq sp, #96, 28 @ 0x600 │ │ │ │ + teqeq lr, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c6d0 <__cxa_atexit@plt+0x85a720> │ │ │ │ - ldr r3, [pc, #44] @ 86c6d8 <__cxa_atexit@plt+0x85a728> │ │ │ │ + bcc 86c6e0 <__cxa_atexit@plt+0x85a730> │ │ │ │ + ldr r3, [pc, #44] @ 86c6e8 <__cxa_atexit@plt+0x85a738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86c6dc <__cxa_atexit@plt+0x85a72c> │ │ │ │ + ldr r3, [pc, #32] @ 86c6ec <__cxa_atexit@plt+0x85a73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86c6e0 <__cxa_atexit@plt+0x85a730> │ │ │ │ + ldr r7, [pc, #20] @ 86c6f0 <__cxa_atexit@plt+0x85a740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #144, 10 @ 0x24000000 │ │ │ │ - cmpeq sp, #168, 20 @ 0xa8000 │ │ │ │ - cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ - teqeq lr, #196, 28 @ 0xc40 │ │ │ │ + cmpeq sp, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq sp, #152, 20 @ 0x98000 │ │ │ │ + cmpeq sp, #60, 20 @ 0x3c000 │ │ │ │ + teqeq lr, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c764 <__cxa_atexit@plt+0x85a7b4> │ │ │ │ + bcc 86c774 <__cxa_atexit@plt+0x85a7c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c75c <__cxa_atexit@plt+0x85a7ac> │ │ │ │ - ldr r3, [pc, #88] @ 86c76c <__cxa_atexit@plt+0x85a7bc> │ │ │ │ + bhi 86c76c <__cxa_atexit@plt+0x85a7bc> │ │ │ │ + ldr r3, [pc, #88] @ 86c77c <__cxa_atexit@plt+0x85a7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86c770 <__cxa_atexit@plt+0x85a7c0> │ │ │ │ + ldr r2, [pc, #76] @ 86c780 <__cxa_atexit@plt+0x85a7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86c774 <__cxa_atexit@plt+0x85a7c4> │ │ │ │ + ldr r3, [pc, #68] @ 86c784 <__cxa_atexit@plt+0x85a7d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86c778 <__cxa_atexit@plt+0x85a7c8> │ │ │ │ + ldr r3, [pc, #60] @ 86c788 <__cxa_atexit@plt+0x85a7d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86c77c <__cxa_atexit@plt+0x85a7cc> │ │ │ │ + ldr r8, [pc, #36] @ 86c78c <__cxa_atexit@plt+0x85a7dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq sp, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #52, 10 @ 0xd000000 │ │ │ │ - cmpeq sp, #12, 12 @ 0xc00000 │ │ │ │ - cmpeq sp, #76, 12 @ 0x4c00000 │ │ │ │ - teqeq lr, #16, 2 │ │ │ │ + cmpeq sp, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq sp, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq sp, #60, 12 @ 0x3c00000 │ │ │ │ + teqeq lr, #0, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c7c4 <__cxa_atexit@plt+0x85a814> │ │ │ │ - ldr r3, [pc, #44] @ 86c7cc <__cxa_atexit@plt+0x85a81c> │ │ │ │ + bcc 86c7d4 <__cxa_atexit@plt+0x85a824> │ │ │ │ + ldr r3, [pc, #44] @ 86c7dc <__cxa_atexit@plt+0x85a82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86c7d0 <__cxa_atexit@plt+0x85a820> │ │ │ │ + ldr r3, [pc, #32] @ 86c7e0 <__cxa_atexit@plt+0x85a830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86c7d4 <__cxa_atexit@plt+0x85a824> │ │ │ │ + ldr r7, [pc, #20] @ 86c7e4 <__cxa_atexit@plt+0x85a834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 8 @ 0x9c000000 │ │ │ │ - cmpeq sp, #228, 18 @ 0x390000 │ │ │ │ - cmpeq sp, #88, 18 @ 0x160000 │ │ │ │ - teqeq lr, #208, 26 @ 0x3400 │ │ │ │ + cmpeq sp, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq sp, #212, 18 @ 0x350000 │ │ │ │ + cmpeq sp, #72, 18 @ 0x120000 │ │ │ │ + teqeq lr, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c858 <__cxa_atexit@plt+0x85a8a8> │ │ │ │ + bcc 86c868 <__cxa_atexit@plt+0x85a8b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c850 <__cxa_atexit@plt+0x85a8a0> │ │ │ │ - ldr r3, [pc, #88] @ 86c860 <__cxa_atexit@plt+0x85a8b0> │ │ │ │ + bhi 86c860 <__cxa_atexit@plt+0x85a8b0> │ │ │ │ + ldr r3, [pc, #88] @ 86c870 <__cxa_atexit@plt+0x85a8c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86c864 <__cxa_atexit@plt+0x85a8b4> │ │ │ │ + ldr r2, [pc, #76] @ 86c874 <__cxa_atexit@plt+0x85a8c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86c868 <__cxa_atexit@plt+0x85a8b8> │ │ │ │ + ldr r3, [pc, #68] @ 86c878 <__cxa_atexit@plt+0x85a8c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86c86c <__cxa_atexit@plt+0x85a8bc> │ │ │ │ + ldr r3, [pc, #60] @ 86c87c <__cxa_atexit@plt+0x85a8cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86c870 <__cxa_atexit@plt+0x85a8c0> │ │ │ │ + ldr r8, [pc, #36] @ 86c880 <__cxa_atexit@plt+0x85a8d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq sp, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #64, 8 @ 0x40000000 │ │ │ │ - cmpeq sp, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq sp, #88, 10 @ 0x16000000 │ │ │ │ - teqeq lr, #28 │ │ │ │ + cmpeq sp, #48, 8 @ 0x30000000 │ │ │ │ + cmpeq sp, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq sp, #72, 10 @ 0x12000000 │ │ │ │ + teqeq lr, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c8b8 <__cxa_atexit@plt+0x85a908> │ │ │ │ - ldr r3, [pc, #44] @ 86c8c0 <__cxa_atexit@plt+0x85a910> │ │ │ │ + bcc 86c8c8 <__cxa_atexit@plt+0x85a918> │ │ │ │ + ldr r3, [pc, #44] @ 86c8d0 <__cxa_atexit@plt+0x85a920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86c8c4 <__cxa_atexit@plt+0x85a914> │ │ │ │ + ldr r3, [pc, #32] @ 86c8d4 <__cxa_atexit@plt+0x85a924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86c8c8 <__cxa_atexit@plt+0x85a918> │ │ │ │ + ldr r7, [pc, #20] @ 86c8d8 <__cxa_atexit@plt+0x85a928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #168, 6 @ 0xa0000002 │ │ │ │ - cmpeq sp, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq sp, #100, 16 @ 0x640000 │ │ │ │ - teqeq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq sp, #152, 6 @ 0x60000002 │ │ │ │ + cmpeq sp, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq sp, #84, 16 @ 0x540000 │ │ │ │ + teqeq lr, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c94c <__cxa_atexit@plt+0x85a99c> │ │ │ │ + bcc 86c95c <__cxa_atexit@plt+0x85a9ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86c944 <__cxa_atexit@plt+0x85a994> │ │ │ │ - ldr r3, [pc, #88] @ 86c954 <__cxa_atexit@plt+0x85a9a4> │ │ │ │ + bhi 86c954 <__cxa_atexit@plt+0x85a9a4> │ │ │ │ + ldr r3, [pc, #88] @ 86c964 <__cxa_atexit@plt+0x85a9b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86c958 <__cxa_atexit@plt+0x85a9a8> │ │ │ │ + ldr r2, [pc, #76] @ 86c968 <__cxa_atexit@plt+0x85a9b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86c95c <__cxa_atexit@plt+0x85a9ac> │ │ │ │ + ldr r3, [pc, #68] @ 86c96c <__cxa_atexit@plt+0x85a9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86c960 <__cxa_atexit@plt+0x85a9b0> │ │ │ │ + ldr r3, [pc, #60] @ 86c970 <__cxa_atexit@plt+0x85a9c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86c964 <__cxa_atexit@plt+0x85a9b4> │ │ │ │ + ldr r8, [pc, #36] @ 86c974 <__cxa_atexit@plt+0x85a9c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #64, 6 │ │ │ │ + cmpeq sp, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #76, 6 @ 0x30000001 │ │ │ │ - cmpeq sp, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq sp, #100, 8 @ 0x64000000 │ │ │ │ - teqeq lr, #40, 30 @ 0xa0 │ │ │ │ + cmpeq sp, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq sp, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq sp, #84, 8 @ 0x54000000 │ │ │ │ + teqeq lr, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86c9ac <__cxa_atexit@plt+0x85a9fc> │ │ │ │ - ldr r3, [pc, #44] @ 86c9b4 <__cxa_atexit@plt+0x85aa04> │ │ │ │ + bcc 86c9bc <__cxa_atexit@plt+0x85aa0c> │ │ │ │ + ldr r3, [pc, #44] @ 86c9c4 <__cxa_atexit@plt+0x85aa14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86c9b8 <__cxa_atexit@plt+0x85aa08> │ │ │ │ + ldr r3, [pc, #32] @ 86c9c8 <__cxa_atexit@plt+0x85aa18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86c9bc <__cxa_atexit@plt+0x85aa0c> │ │ │ │ + ldr r7, [pc, #20] @ 86c9cc <__cxa_atexit@plt+0x85aa1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq sp, #192, 18 @ 0x300000 │ │ │ │ - cmpeq sp, #112, 14 @ 0x1c00000 │ │ │ │ - teqeq lr, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq sp, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq sp, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq sp, #96, 14 @ 0x1800000 │ │ │ │ + teqeq lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ca40 <__cxa_atexit@plt+0x85aa90> │ │ │ │ + bcc 86ca50 <__cxa_atexit@plt+0x85aaa0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ca38 <__cxa_atexit@plt+0x85aa88> │ │ │ │ - ldr r3, [pc, #88] @ 86ca48 <__cxa_atexit@plt+0x85aa98> │ │ │ │ + bhi 86ca48 <__cxa_atexit@plt+0x85aa98> │ │ │ │ + ldr r3, [pc, #88] @ 86ca58 <__cxa_atexit@plt+0x85aaa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86ca4c <__cxa_atexit@plt+0x85aa9c> │ │ │ │ + ldr r2, [pc, #76] @ 86ca5c <__cxa_atexit@plt+0x85aaac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86ca50 <__cxa_atexit@plt+0x85aaa0> │ │ │ │ + ldr r3, [pc, #68] @ 86ca60 <__cxa_atexit@plt+0x85aab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86ca54 <__cxa_atexit@plt+0x85aaa4> │ │ │ │ + ldr r3, [pc, #60] @ 86ca64 <__cxa_atexit@plt+0x85aab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86ca58 <__cxa_atexit@plt+0x85aaa8> │ │ │ │ + ldr r8, [pc, #36] @ 86ca68 <__cxa_atexit@plt+0x85aab8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq sp, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #88, 4 @ 0x80000005 │ │ │ │ - cmpeq sp, #48, 6 @ 0xc0000000 │ │ │ │ - cmpeq sp, #112, 6 @ 0xc0000001 │ │ │ │ - teqeq lr, #28, 30 @ 0x70 │ │ │ │ + cmpeq sp, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq sp, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq sp, #96, 6 @ 0x80000001 │ │ │ │ + teqeq lr, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cad4 <__cxa_atexit@plt+0x85ab24> │ │ │ │ + bcc 86cae4 <__cxa_atexit@plt+0x85ab34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86cacc <__cxa_atexit@plt+0x85ab1c> │ │ │ │ - ldr r3, [pc, #80] @ 86cadc <__cxa_atexit@plt+0x85ab2c> │ │ │ │ + bhi 86cadc <__cxa_atexit@plt+0x85ab2c> │ │ │ │ + ldr r3, [pc, #80] @ 86caec <__cxa_atexit@plt+0x85ab3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 86cae0 <__cxa_atexit@plt+0x85ab30> │ │ │ │ + ldr r2, [pc, #76] @ 86caf0 <__cxa_atexit@plt+0x85ab40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 86cae4 <__cxa_atexit@plt+0x85ab34> │ │ │ │ + ldr r2, [pc, #60] @ 86caf4 <__cxa_atexit@plt+0x85ab44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86cae8 <__cxa_atexit@plt+0x85ab38> │ │ │ │ + ldr r7, [pc, #32] @ 86caf8 <__cxa_atexit@plt+0x85ab48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq sp, #168, 2 @ 0x2a │ │ │ │ + cmpeq sp, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - cmpeq sp, #136, 8 @ 0x88000000 │ │ │ │ - teqeq lr, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq sp, #120, 8 @ 0x78000000 │ │ │ │ + teqeq lr, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cb54 <__cxa_atexit@plt+0x85aba4> │ │ │ │ + bcc 86cb64 <__cxa_atexit@plt+0x85abb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86cb4c <__cxa_atexit@plt+0x85ab9c> │ │ │ │ - ldr r3, [pc, #64] @ 86cb5c <__cxa_atexit@plt+0x85abac> │ │ │ │ + bhi 86cb5c <__cxa_atexit@plt+0x85abac> │ │ │ │ + ldr r3, [pc, #64] @ 86cb6c <__cxa_atexit@plt+0x85abbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 86cb60 <__cxa_atexit@plt+0x85abb0> │ │ │ │ + ldr r7, [pc, #44] @ 86cb70 <__cxa_atexit@plt+0x85abc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 86cb64 <__cxa_atexit@plt+0x85abb4> │ │ │ │ + ldr r7, [pc, #28] @ 86cb74 <__cxa_atexit@plt+0x85abc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32, 2 │ │ │ │ + cmpeq sp, #16, 2 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq sp, #8, 8 @ 0x8000000 │ │ │ │ - teqeq lr, #16, 28 @ 0x100 │ │ │ │ + cmpeq sp, #248, 6 @ 0xe0000003 │ │ │ │ + teqeq lr, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cba0 <__cxa_atexit@plt+0x85abf0> │ │ │ │ - ldr r3, [pc, #32] @ 86cba8 <__cxa_atexit@plt+0x85abf8> │ │ │ │ + bcc 86cbb0 <__cxa_atexit@plt+0x85ac00> │ │ │ │ + ldr r3, [pc, #32] @ 86cbb8 <__cxa_atexit@plt+0x85ac08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86cbac <__cxa_atexit@plt+0x85abfc> │ │ │ │ + ldr r7, [pc, #16] @ 86cbbc <__cxa_atexit@plt+0x85ac0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #180 @ 0xb4 │ │ │ │ - cmpeq sp, #8 │ │ │ │ - teqeq lr, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq sp, #164 @ 0xa4 │ │ │ │ + cmpeq sp, #248, 30 @ 0x3e0 │ │ │ │ + teqeq lr, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cc20 <__cxa_atexit@plt+0x85ac70> │ │ │ │ + bcc 86cc30 <__cxa_atexit@plt+0x85ac80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86cc18 <__cxa_atexit@plt+0x85ac68> │ │ │ │ - ldr r3, [pc, #72] @ 86cc28 <__cxa_atexit@plt+0x85ac78> │ │ │ │ + bhi 86cc28 <__cxa_atexit@plt+0x85ac78> │ │ │ │ + ldr r3, [pc, #72] @ 86cc38 <__cxa_atexit@plt+0x85ac88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #52] @ 86cc2c <__cxa_atexit@plt+0x85ac7c> │ │ │ │ + ldr r3, [pc, #52] @ 86cc3c <__cxa_atexit@plt+0x85ac8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r3, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 86cc30 <__cxa_atexit@plt+0x85ac80> │ │ │ │ + ldr r7, [pc, #36] @ 86cc40 <__cxa_atexit@plt+0x85ac90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86cc34 <__cxa_atexit@plt+0x85ac84> │ │ │ │ + ldr r8, [pc, #32] @ 86cc44 <__cxa_atexit@plt+0x85ac94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #92 @ 0x5c │ │ │ │ + cmpeq sp, #76 @ 0x4c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #232, 12 @ 0xe800000 │ │ │ │ cmpeq sp, #216, 12 @ 0xd800000 │ │ │ │ - teqeq lr, #12, 26 @ 0x300 │ │ │ │ + cmpeq sp, #200, 12 @ 0xc800000 │ │ │ │ + teqeq lr, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cc70 <__cxa_atexit@plt+0x85acc0> │ │ │ │ - ldr r3, [pc, #32] @ 86cc78 <__cxa_atexit@plt+0x85acc8> │ │ │ │ + bcc 86cc80 <__cxa_atexit@plt+0x85acd0> │ │ │ │ + ldr r3, [pc, #32] @ 86cc88 <__cxa_atexit@plt+0x85acd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86cc7c <__cxa_atexit@plt+0x85accc> │ │ │ │ + ldr r7, [pc, #16] @ 86cc8c <__cxa_atexit@plt+0x85acdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #228, 30 @ 0x390 │ │ │ │ - cmpeq sp, #40, 30 @ 0xa0 │ │ │ │ - teqeq lr, #208, 24 @ 0xd000 │ │ │ │ + cmpeq sp, #212, 30 @ 0x350 │ │ │ │ + cmpeq sp, #24, 30 @ 0x60 │ │ │ │ + teqeq lr, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cd98 <__cxa_atexit@plt+0x85ade8> │ │ │ │ + bcc 86cda8 <__cxa_atexit@plt+0x85adf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86cd90 <__cxa_atexit@plt+0x85ade0> │ │ │ │ - ldr lr, [pc, #240] @ 86cda0 <__cxa_atexit@plt+0x85adf0> │ │ │ │ + bhi 86cda0 <__cxa_atexit@plt+0x85adf0> │ │ │ │ + ldr lr, [pc, #240] @ 86cdb0 <__cxa_atexit@plt+0x85ae00> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #236] @ 86cda4 <__cxa_atexit@plt+0x85adf4> │ │ │ │ + ldr r2, [pc, #236] @ 86cdb4 <__cxa_atexit@plt+0x85ae04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r9, r6, #30 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [pc, #220] @ 86cda8 <__cxa_atexit@plt+0x85adf8> │ │ │ │ + ldr r0, [pc, #220] @ 86cdb8 <__cxa_atexit@plt+0x85ae08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #3 │ │ │ │ - ldr r3, [pc, #212] @ 86cdac <__cxa_atexit@plt+0x85adfc> │ │ │ │ + ldr r3, [pc, #212] @ 86cdbc <__cxa_atexit@plt+0x85ae0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r6, #42 @ 0x2a │ │ │ │ - ldr r1, [pc, #204] @ 86cdb0 <__cxa_atexit@plt+0x85ae00> │ │ │ │ + ldr r1, [pc, #204] @ 86cdc0 <__cxa_atexit@plt+0x85ae10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ sub r0, r6, #54 @ 0x36 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r1, r2, r3, sl} │ │ │ │ str r9, [r6, #-12] │ │ │ │ - ldr r0, [pc, #172] @ 86cdb4 <__cxa_atexit@plt+0x85ae04> │ │ │ │ + ldr r0, [pc, #172] @ 86cdc4 <__cxa_atexit@plt+0x85ae14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #3 │ │ │ │ sub sl, r6, #66 @ 0x42 │ │ │ │ - ldr r2, [pc, #160] @ 86cdb8 <__cxa_atexit@plt+0x85ae08> │ │ │ │ + ldr r2, [pc, #160] @ 86cdc8 <__cxa_atexit@plt+0x85ae18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r0, [pc, #152] @ 86cdbc <__cxa_atexit@plt+0x85ae0c> │ │ │ │ + ldr r0, [pc, #152] @ 86cdcc <__cxa_atexit@plt+0x85ae1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #144] @ 86cdc0 <__cxa_atexit@plt+0x85ae10> │ │ │ │ + ldr r1, [pc, #144] @ 86cdd0 <__cxa_atexit@plt+0x85ae20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #3 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ str r1, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6] │ │ │ │ - ldr r0, [pc, #100] @ 86cdc4 <__cxa_atexit@plt+0x85ae14> │ │ │ │ + ldr r0, [pc, #100] @ 86cdd4 <__cxa_atexit@plt+0x85ae24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r0, r6, #18 │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-8]! │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #72] @ 86cdc8 <__cxa_atexit@plt+0x85ae18> │ │ │ │ + ldr r3, [pc, #72] @ 86cdd8 <__cxa_atexit@plt+0x85ae28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #64] @ 86cdcc <__cxa_atexit@plt+0x85ae1c> │ │ │ │ + ldr r8, [pc, #64] @ 86cddc <__cxa_atexit@plt+0x85ae2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ + b bb7dcc <__cxa_atexit@plt+0xba5e1c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #132, 30 @ 0x210 │ │ │ │ - cmpeq sp, #236, 12 @ 0xec00000 │ │ │ │ - cmpeq sp, #220, 30 @ 0x370 │ │ │ │ - cmpeq sp, #208, 12 @ 0xd000000 │ │ │ │ - cmpeq sp, #68, 14 @ 0x1100000 │ │ │ │ - cmpeq sp, #40 @ 0x28 │ │ │ │ - cmpeq sp, #140, 30 @ 0x230 │ │ │ │ - cmpeq sp, #252, 30 @ 0x3f0 │ │ │ │ - cmpeq sp, #96, 30 @ 0x180 │ │ │ │ - cmpeq sp, #88, 16 @ 0x580000 │ │ │ │ - cmpeq sp, #56, 30 @ 0xe0 │ │ │ │ + cmpeq sp, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq sp, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq sp, #204, 30 @ 0x330 │ │ │ │ + cmpeq sp, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq sp, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq sp, #24 │ │ │ │ + cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq sp, #80, 30 @ 0x140 │ │ │ │ + cmpeq sp, #72, 16 @ 0x480000 │ │ │ │ + cmpeq sp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ce14 <__cxa_atexit@plt+0x85ae64> │ │ │ │ - ldr r3, [pc, #48] @ 86ce1c <__cxa_atexit@plt+0x85ae6c> │ │ │ │ + bcc 86ce24 <__cxa_atexit@plt+0x85ae74> │ │ │ │ + ldr r3, [pc, #48] @ 86ce2c <__cxa_atexit@plt+0x85ae7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 86ce20 <__cxa_atexit@plt+0x85ae70> │ │ │ │ + ldr r2, [pc, #44] @ 86ce30 <__cxa_atexit@plt+0x85ae80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 86ce0c <__cxa_atexit@plt+0x85ae5c> │ │ │ │ - b 86ce2c <__cxa_atexit@plt+0x85ae7c> │ │ │ │ + beq 86ce1c <__cxa_atexit@plt+0x85ae6c> │ │ │ │ + b 86ce3c <__cxa_atexit@plt+0x85ae8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, #72, 28 @ 0x480 │ │ │ │ + cmpeq sp, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #161 @ 0xa1 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #145 @ 0x91 │ │ │ │ - ldr r7, [pc, #12] @ 86ce50 <__cxa_atexit@plt+0x85aea0> │ │ │ │ + ldr r7, [pc, #12] @ 86ce60 <__cxa_atexit@plt+0x85aeb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #4, 30 │ │ │ │ - teqeq lr, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq sp, #244, 28 @ 0xf40 │ │ │ │ + teqeq lr, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ce98 <__cxa_atexit@plt+0x85aee8> │ │ │ │ - ldr r3, [pc, #44] @ 86cea0 <__cxa_atexit@plt+0x85aef0> │ │ │ │ + bcc 86cea8 <__cxa_atexit@plt+0x85aef8> │ │ │ │ + ldr r3, [pc, #44] @ 86ceb0 <__cxa_atexit@plt+0x85af00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86cea4 <__cxa_atexit@plt+0x85aef4> │ │ │ │ + ldr r3, [pc, #32] @ 86ceb4 <__cxa_atexit@plt+0x85af04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86cea8 <__cxa_atexit@plt+0x85aef8> │ │ │ │ + ldr r7, [pc, #20] @ 86ceb8 <__cxa_atexit@plt+0x85af08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 26 @ 0x3200 │ │ │ │ - cmpeq sp, #116, 6 @ 0xd0000001 │ │ │ │ - cmpeq sp, #132, 4 @ 0x40000008 │ │ │ │ - teqeq lr, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq sp, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sp, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq sp, #116, 4 @ 0x40000007 │ │ │ │ + teqeq lr, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cf38 <__cxa_atexit@plt+0x85af88> │ │ │ │ + bcc 86cf48 <__cxa_atexit@plt+0x85af98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86cf30 <__cxa_atexit@plt+0x85af80> │ │ │ │ - ldr r3, [pc, #100] @ 86cf40 <__cxa_atexit@plt+0x85af90> │ │ │ │ + bhi 86cf40 <__cxa_atexit@plt+0x85af90> │ │ │ │ + ldr r3, [pc, #100] @ 86cf50 <__cxa_atexit@plt+0x85afa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 86cf44 <__cxa_atexit@plt+0x85af94> │ │ │ │ + ldr r2, [pc, #96] @ 86cf54 <__cxa_atexit@plt+0x85afa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 86cf48 <__cxa_atexit@plt+0x85af98> │ │ │ │ + ldr r0, [pc, #80] @ 86cf58 <__cxa_atexit@plt+0x85afa8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 86cf4c <__cxa_atexit@plt+0x85af9c> │ │ │ │ + ldr r2, [pc, #68] @ 86cf5c <__cxa_atexit@plt+0x85afac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86cf50 <__cxa_atexit@plt+0x85afa0> │ │ │ │ + ldr r8, [pc, #36] @ 86cf60 <__cxa_atexit@plt+0x85afb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmpeq sp, #88, 26 @ 0x1600 │ │ │ │ + cmpeq sp, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq sp, #92, 26 @ 0x1700 │ │ │ │ - cmpeq sp, #120, 28 @ 0x780 │ │ │ │ - teqeq lr, #8, 12 @ 0x800000 │ │ │ │ + cmpeq sp, #76, 26 @ 0x1300 │ │ │ │ + cmpeq sp, #104, 28 @ 0x680 │ │ │ │ + teqeq lr, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86cf8c <__cxa_atexit@plt+0x85afdc> │ │ │ │ - ldr r3, [pc, #32] @ 86cf94 <__cxa_atexit@plt+0x85afe4> │ │ │ │ + bcc 86cf9c <__cxa_atexit@plt+0x85afec> │ │ │ │ + ldr r3, [pc, #32] @ 86cfa4 <__cxa_atexit@plt+0x85aff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86cf98 <__cxa_atexit@plt+0x85afe8> │ │ │ │ + ldr r7, [pc, #16] @ 86cfa8 <__cxa_atexit@plt+0x85aff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 24 @ 0xc800 │ │ │ │ - cmpeq sp, #16, 20 @ 0x10000 │ │ │ │ - teqeq lr, #64, 18 @ 0x100000 │ │ │ │ + cmpeq sp, #184, 24 @ 0xb800 │ │ │ │ + cmpeq sp, #0, 20 │ │ │ │ + teqeq lr, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d008 <__cxa_atexit@plt+0x85b058> │ │ │ │ + bcc 86d018 <__cxa_atexit@plt+0x85b068> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d000 <__cxa_atexit@plt+0x85b050> │ │ │ │ - ldr r3, [pc, #68] @ 86d010 <__cxa_atexit@plt+0x85b060> │ │ │ │ + bhi 86d010 <__cxa_atexit@plt+0x85b060> │ │ │ │ + ldr r3, [pc, #68] @ 86d020 <__cxa_atexit@plt+0x85b070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 86d014 <__cxa_atexit@plt+0x85b064> │ │ │ │ + ldr r3, [pc, #52] @ 86d024 <__cxa_atexit@plt+0x85b074> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 86d018 <__cxa_atexit@plt+0x85b068> │ │ │ │ + ldr r7, [pc, #36] @ 86d028 <__cxa_atexit@plt+0x85b078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86d01c <__cxa_atexit@plt+0x85b06c> │ │ │ │ + ldr r8, [pc, #32] @ 86d02c <__cxa_atexit@plt+0x85b07c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #112, 24 @ 0x7000 │ │ │ │ + cmpeq sp, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq sp, #160, 18 @ 0x280000 │ │ │ │ - teqeq lr, #216, 12 @ 0xd800000 │ │ │ │ + cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq sp, #144, 18 @ 0x240000 │ │ │ │ + teqeq lr, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d068 <__cxa_atexit@plt+0x85b0b8> │ │ │ │ - ldr r3, [pc, #48] @ 86d070 <__cxa_atexit@plt+0x85b0c0> │ │ │ │ + bcc 86d078 <__cxa_atexit@plt+0x85b0c8> │ │ │ │ + ldr r3, [pc, #48] @ 86d080 <__cxa_atexit@plt+0x85b0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 86d074 <__cxa_atexit@plt+0x85b0c4> │ │ │ │ + ldr r3, [pc, #36] @ 86d084 <__cxa_atexit@plt+0x85b0d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 86d078 <__cxa_atexit@plt+0x85b0c8> │ │ │ │ + ldr r8, [pc, #24] @ 86d088 <__cxa_atexit@plt+0x85b0d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #252, 22 @ 0x3f000 │ │ │ │ - cmpeq sp, #28, 8 @ 0x1c000000 │ │ │ │ - cmpeq sp, #32, 20 @ 0x20000 │ │ │ │ - teqeq lr, #64, 16 @ 0x400000 │ │ │ │ + cmpeq sp, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq sp, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq sp, #16, 20 @ 0x10000 │ │ │ │ + teqeq lr, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d0c8 <__cxa_atexit@plt+0x85b118> │ │ │ │ - ldr r3, [pc, #48] @ 86d0d0 <__cxa_atexit@plt+0x85b120> │ │ │ │ + bcc 86d0d8 <__cxa_atexit@plt+0x85b128> │ │ │ │ + ldr r3, [pc, #48] @ 86d0e0 <__cxa_atexit@plt+0x85b130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 86d0bc <__cxa_atexit@plt+0x85b10c> │ │ │ │ + beq 86d0cc <__cxa_atexit@plt+0x85b11c> │ │ │ │ mov r7, r8 │ │ │ │ - b 86d0e0 <__cxa_atexit@plt+0x85b130> │ │ │ │ + b 86d0f0 <__cxa_atexit@plt+0x85b140> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #236, 14 @ 0x3b00000 │ │ │ │ + teqeq lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 86d0f8 <__cxa_atexit@plt+0x85b148> │ │ │ │ + ldr r7, [pc, #4] @ 86d108 <__cxa_atexit@plt+0x85b158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmpeq sp, #212, 8 @ 0xd4000000 │ │ │ │ - teqeq lr, #208, 14 @ 0x3400000 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmpeq sp, #196, 8 @ 0xc4000000 │ │ │ │ + teqeq lr, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d170 <__cxa_atexit@plt+0x85b1c0> │ │ │ │ + bcc 86d180 <__cxa_atexit@plt+0x85b1d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d168 <__cxa_atexit@plt+0x85b1b8> │ │ │ │ - ldr r3, [pc, #76] @ 86d178 <__cxa_atexit@plt+0x85b1c8> │ │ │ │ + bhi 86d178 <__cxa_atexit@plt+0x85b1c8> │ │ │ │ + ldr r3, [pc, #76] @ 86d188 <__cxa_atexit@plt+0x85b1d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86d17c <__cxa_atexit@plt+0x85b1cc> │ │ │ │ + ldr r2, [pc, #72] @ 86d18c <__cxa_atexit@plt+0x85b1dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r7, [pc, #44] @ 86d180 <__cxa_atexit@plt+0x85b1d0> │ │ │ │ + ldr r7, [pc, #44] @ 86d190 <__cxa_atexit@plt+0x85b1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 86d184 <__cxa_atexit@plt+0x85b1d4> │ │ │ │ + ldr r7, [pc, #32] @ 86d194 <__cxa_atexit@plt+0x85b1e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq sp, #8, 22 @ 0x2000 │ │ │ │ - cmpeq sp, #232, 22 @ 0x3a000 │ │ │ │ - cmpeq sp, #84, 28 @ 0x540 │ │ │ │ - teqeq lr, #52, 14 @ 0xd00000 │ │ │ │ + cmpeq sp, #248, 20 @ 0xf8000 │ │ │ │ + cmpeq sp, #216, 22 @ 0x36000 │ │ │ │ + cmpeq sp, #68, 28 @ 0x440 │ │ │ │ + teqeq lr, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d1d4 <__cxa_atexit@plt+0x85b224> │ │ │ │ - ldr r3, [pc, #48] @ 86d1dc <__cxa_atexit@plt+0x85b22c> │ │ │ │ + bcc 86d1e4 <__cxa_atexit@plt+0x85b234> │ │ │ │ + ldr r3, [pc, #48] @ 86d1ec <__cxa_atexit@plt+0x85b23c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 86d1c8 <__cxa_atexit@plt+0x85b218> │ │ │ │ + beq 86d1d8 <__cxa_atexit@plt+0x85b228> │ │ │ │ mov r7, r8 │ │ │ │ - b 86d1ec <__cxa_atexit@plt+0x85b23c> │ │ │ │ + b 86d1fc <__cxa_atexit@plt+0x85b24c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #224, 12 @ 0xe000000 │ │ │ │ + teqeq lr, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 86d204 <__cxa_atexit@plt+0x85b254> │ │ │ │ + ldr r7, [pc, #4] @ 86d214 <__cxa_atexit@plt+0x85b264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - cmpeq sp, #200, 6 @ 0x20000003 │ │ │ │ - teqeq lr, #196, 12 @ 0xc400000 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + cmpeq sp, #184, 6 @ 0xe0000002 │ │ │ │ + teqeq lr, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d27c <__cxa_atexit@plt+0x85b2cc> │ │ │ │ + bcc 86d28c <__cxa_atexit@plt+0x85b2dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d274 <__cxa_atexit@plt+0x85b2c4> │ │ │ │ - ldr r3, [pc, #76] @ 86d284 <__cxa_atexit@plt+0x85b2d4> │ │ │ │ + bhi 86d284 <__cxa_atexit@plt+0x85b2d4> │ │ │ │ + ldr r3, [pc, #76] @ 86d294 <__cxa_atexit@plt+0x85b2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86d288 <__cxa_atexit@plt+0x85b2d8> │ │ │ │ + ldr r2, [pc, #72] @ 86d298 <__cxa_atexit@plt+0x85b2e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r7, [pc, #44] @ 86d28c <__cxa_atexit@plt+0x85b2dc> │ │ │ │ + ldr r7, [pc, #44] @ 86d29c <__cxa_atexit@plt+0x85b2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 86d290 <__cxa_atexit@plt+0x85b2e0> │ │ │ │ + ldr r7, [pc, #32] @ 86d2a0 <__cxa_atexit@plt+0x85b2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq sp, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq sp, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq sp, #72, 26 @ 0x1200 │ │ │ │ - teqeq lr, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq sp, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq sp, #56, 26 @ 0xe00 │ │ │ │ + teqeq lr, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d2d0 <__cxa_atexit@plt+0x85b320> │ │ │ │ - ldr r3, [pc, #36] @ 86d2d8 <__cxa_atexit@plt+0x85b328> │ │ │ │ + bcc 86d2e0 <__cxa_atexit@plt+0x85b330> │ │ │ │ + ldr r3, [pc, #36] @ 86d2e8 <__cxa_atexit@plt+0x85b338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 86d2dc <__cxa_atexit@plt+0x85b32c> │ │ │ │ + ldr r7, [pc, #16] @ 86d2ec <__cxa_atexit@plt+0x85b33c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #136, 18 @ 0x220000 │ │ │ │ - cmpeq sp, #164, 4 @ 0x4000000a │ │ │ │ - teqeq lr, #200, 10 @ 0x32000000 │ │ │ │ + cmpeq sp, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq sp, #148, 4 @ 0x40000009 │ │ │ │ + teqeq lr, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d31c <__cxa_atexit@plt+0x85b36c> │ │ │ │ - ldr r3, [pc, #36] @ 86d324 <__cxa_atexit@plt+0x85b374> │ │ │ │ + bcc 86d32c <__cxa_atexit@plt+0x85b37c> │ │ │ │ + ldr r3, [pc, #36] @ 86d334 <__cxa_atexit@plt+0x85b384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 86d328 <__cxa_atexit@plt+0x85b378> │ │ │ │ + ldr r7, [pc, #16] @ 86d338 <__cxa_atexit@plt+0x85b388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #60, 18 @ 0xf0000 │ │ │ │ - cmpeq sp, #28, 10 @ 0x7000000 │ │ │ │ - teqeq lr, #108, 8 @ 0x6c000000 │ │ │ │ + cmpeq sp, #44, 18 @ 0xb0000 │ │ │ │ + cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ + teqeq lr, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d368 <__cxa_atexit@plt+0x85b3b8> │ │ │ │ - ldr r3, [pc, #36] @ 86d370 <__cxa_atexit@plt+0x85b3c0> │ │ │ │ + bcc 86d378 <__cxa_atexit@plt+0x85b3c8> │ │ │ │ + ldr r3, [pc, #36] @ 86d380 <__cxa_atexit@plt+0x85b3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 86d374 <__cxa_atexit@plt+0x85b3c4> │ │ │ │ + ldr r7, [pc, #16] @ 86d384 <__cxa_atexit@plt+0x85b3d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 16 @ 0xf00000 │ │ │ │ - cmpeq sp, #148, 8 @ 0x94000000 │ │ │ │ - teqeq lr, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq sp, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq sp, #132, 8 @ 0x84000000 │ │ │ │ + teqeq lr, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d3b0 <__cxa_atexit@plt+0x85b400> │ │ │ │ - ldr r3, [pc, #32] @ 86d3b8 <__cxa_atexit@plt+0x85b408> │ │ │ │ + bcc 86d3c0 <__cxa_atexit@plt+0x85b410> │ │ │ │ + ldr r3, [pc, #32] @ 86d3c8 <__cxa_atexit@plt+0x85b418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86d3bc <__cxa_atexit@plt+0x85b40c> │ │ │ │ + ldr r7, [pc, #16] @ 86d3cc <__cxa_atexit@plt+0x85b41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #164, 16 @ 0xa40000 │ │ │ │ - cmpeq sp, #232, 16 @ 0xe80000 │ │ │ │ - teqeq lr, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq sp, #148, 16 @ 0x940000 │ │ │ │ + cmpeq sp, #216, 16 @ 0xd80000 │ │ │ │ + teqeq lr, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d440 <__cxa_atexit@plt+0x85b490> │ │ │ │ + bcc 86d450 <__cxa_atexit@plt+0x85b4a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d438 <__cxa_atexit@plt+0x85b488> │ │ │ │ - ldr r3, [pc, #88] @ 86d448 <__cxa_atexit@plt+0x85b498> │ │ │ │ + bhi 86d448 <__cxa_atexit@plt+0x85b498> │ │ │ │ + ldr r3, [pc, #88] @ 86d458 <__cxa_atexit@plt+0x85b4a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86d44c <__cxa_atexit@plt+0x85b49c> │ │ │ │ + ldr r2, [pc, #76] @ 86d45c <__cxa_atexit@plt+0x85b4ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86d450 <__cxa_atexit@plt+0x85b4a0> │ │ │ │ + ldr r3, [pc, #68] @ 86d460 <__cxa_atexit@plt+0x85b4b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86d454 <__cxa_atexit@plt+0x85b4a4> │ │ │ │ + ldr r3, [pc, #60] @ 86d464 <__cxa_atexit@plt+0x85b4b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86d458 <__cxa_atexit@plt+0x85b4a8> │ │ │ │ + ldr r8, [pc, #36] @ 86d468 <__cxa_atexit@plt+0x85b4b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq sp, #60, 16 @ 0x3c0000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq sp, #88, 16 @ 0x580000 │ │ │ │ - cmpeq sp, #48, 18 @ 0xc0000 │ │ │ │ - cmpeq sp, #112, 18 @ 0x1c0000 │ │ │ │ - teqeq lr, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq sp, #72, 16 @ 0x480000 │ │ │ │ + cmpeq sp, #32, 18 @ 0x80000 │ │ │ │ + cmpeq sp, #96, 18 @ 0x180000 │ │ │ │ + teqeq lr, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d4e4 <__cxa_atexit@plt+0x85b534> │ │ │ │ + bcc 86d4f4 <__cxa_atexit@plt+0x85b544> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d4dc <__cxa_atexit@plt+0x85b52c> │ │ │ │ - ldr r3, [pc, #96] @ 86d4ec <__cxa_atexit@plt+0x85b53c> │ │ │ │ + bhi 86d4ec <__cxa_atexit@plt+0x85b53c> │ │ │ │ + ldr r3, [pc, #96] @ 86d4fc <__cxa_atexit@plt+0x85b54c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 86d4f0 <__cxa_atexit@plt+0x85b540> │ │ │ │ + ldr r2, [pc, #92] @ 86d500 <__cxa_atexit@plt+0x85b550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 86d4f4 <__cxa_atexit@plt+0x85b544> │ │ │ │ + ldr r0, [pc, #68] @ 86d504 <__cxa_atexit@plt+0x85b554> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 86d4f8 <__cxa_atexit@plt+0x85b548> │ │ │ │ + ldr r7, [pc, #32] @ 86d508 <__cxa_atexit@plt+0x85b558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq sp, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq sp, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmpeq sp, #120, 20 @ 0x78000 │ │ │ │ - teqeq lr, #12, 2 │ │ │ │ + cmpeq sp, #104, 20 @ 0x68000 │ │ │ │ + teqeq lr, #252 @ 0xfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d538 <__cxa_atexit@plt+0x85b588> │ │ │ │ - ldr r3, [pc, #36] @ 86d540 <__cxa_atexit@plt+0x85b590> │ │ │ │ + bcc 86d548 <__cxa_atexit@plt+0x85b598> │ │ │ │ + ldr r3, [pc, #36] @ 86d550 <__cxa_atexit@plt+0x85b5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 86d544 <__cxa_atexit@plt+0x85b594> │ │ │ │ + ldr r7, [pc, #16] @ 86d554 <__cxa_atexit@plt+0x85b5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32, 14 @ 0x800000 │ │ │ │ - cmpeq sp, #24, 26 @ 0x600 │ │ │ │ - teqeq lr, #20, 2 │ │ │ │ + cmpeq sp, #16, 14 @ 0x400000 │ │ │ │ + cmpeq sp, #8, 26 @ 0x200 │ │ │ │ + teqeq lr, #4, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d58c <__cxa_atexit@plt+0x85b5dc> │ │ │ │ - ldr r3, [pc, #44] @ 86d594 <__cxa_atexit@plt+0x85b5e4> │ │ │ │ + bcc 86d59c <__cxa_atexit@plt+0x85b5ec> │ │ │ │ + ldr r3, [pc, #44] @ 86d5a4 <__cxa_atexit@plt+0x85b5f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 86d598 <__cxa_atexit@plt+0x85b5e8> │ │ │ │ + ldr r7, [pc, #32] @ 86d5a8 <__cxa_atexit@plt+0x85b5f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 86d59c <__cxa_atexit@plt+0x85b5ec> │ │ │ │ + ldr r8, [pc, #28] @ 86d5ac <__cxa_atexit@plt+0x85b5fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 86d5a0 <__cxa_atexit@plt+0x85b5f0> │ │ │ │ + ldr r9, [pc, #24] @ 86d5b0 <__cxa_atexit@plt+0x85b600> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #212, 12 @ 0xd400000 │ │ │ │ - cmpeq sp, #28, 16 @ 0x1c0000 │ │ │ │ - cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ - cmpeq sp, #112 @ 0x70 │ │ │ │ - teqeq lr, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq sp, #196, 12 @ 0xc400000 │ │ │ │ + cmpeq sp, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq sp, #96 @ 0x60 │ │ │ │ + teqeq lr, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d5dc <__cxa_atexit@plt+0x85b62c> │ │ │ │ - ldr r3, [pc, #32] @ 86d5e4 <__cxa_atexit@plt+0x85b634> │ │ │ │ + bcc 86d5ec <__cxa_atexit@plt+0x85b63c> │ │ │ │ + ldr r3, [pc, #32] @ 86d5f4 <__cxa_atexit@plt+0x85b644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86d5e8 <__cxa_atexit@plt+0x85b638> │ │ │ │ + ldr r7, [pc, #16] @ 86d5f8 <__cxa_atexit@plt+0x85b648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ - cmpeq sp, #180, 8 @ 0xb4000000 │ │ │ │ - teqeq lr, #96 @ 0x60 │ │ │ │ + cmpeq sp, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq sp, #164, 8 @ 0xa4000000 │ │ │ │ + teqeq lr, #80 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d650 <__cxa_atexit@plt+0x85b6a0> │ │ │ │ + bcc 86d660 <__cxa_atexit@plt+0x85b6b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d648 <__cxa_atexit@plt+0x85b698> │ │ │ │ - ldr r3, [pc, #60] @ 86d658 <__cxa_atexit@plt+0x85b6a8> │ │ │ │ + bhi 86d658 <__cxa_atexit@plt+0x85b6a8> │ │ │ │ + ldr r3, [pc, #60] @ 86d668 <__cxa_atexit@plt+0x85b6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 86d65c <__cxa_atexit@plt+0x85b6ac> │ │ │ │ + ldr r3, [pc, #44] @ 86d66c <__cxa_atexit@plt+0x85b6bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 86d660 <__cxa_atexit@plt+0x85b6b0> │ │ │ │ + ldr r7, [pc, #28] @ 86d670 <__cxa_atexit@plt+0x85b6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq sp, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #240, 20 @ 0xf0000 │ │ │ │ - teqeq lr, #12 │ │ │ │ + cmpeq sp, #224, 20 @ 0xe0000 │ │ │ │ + teqeq lr, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d6d8 <__cxa_atexit@plt+0x85b728> │ │ │ │ + bcc 86d6e8 <__cxa_atexit@plt+0x85b738> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d6d0 <__cxa_atexit@plt+0x85b720> │ │ │ │ - ldr r3, [pc, #76] @ 86d6e0 <__cxa_atexit@plt+0x85b730> │ │ │ │ + bhi 86d6e0 <__cxa_atexit@plt+0x85b730> │ │ │ │ + ldr r3, [pc, #76] @ 86d6f0 <__cxa_atexit@plt+0x85b740> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86d6e4 <__cxa_atexit@plt+0x85b734> │ │ │ │ + ldr r2, [pc, #72] @ 86d6f4 <__cxa_atexit@plt+0x85b744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 86d6e8 <__cxa_atexit@plt+0x85b738> │ │ │ │ + ldr r2, [pc, #56] @ 86d6f8 <__cxa_atexit@plt+0x85b748> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 86d6ec <__cxa_atexit@plt+0x85b73c> │ │ │ │ + ldr r7, [pc, #32] @ 86d6fc <__cxa_atexit@plt+0x85b74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq sp, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq sp, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq sp, #200, 12 @ 0xc800000 │ │ │ │ - teqeq lr, #144, 30 @ 0x240 │ │ │ │ + cmpeq sp, #184, 12 @ 0xb800000 │ │ │ │ + teqeq lr, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d760 <__cxa_atexit@plt+0x85b7b0> │ │ │ │ + bcc 86d770 <__cxa_atexit@plt+0x85b7c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d758 <__cxa_atexit@plt+0x85b7a8> │ │ │ │ - ldr r3, [pc, #72] @ 86d768 <__cxa_atexit@plt+0x85b7b8> │ │ │ │ + bhi 86d768 <__cxa_atexit@plt+0x85b7b8> │ │ │ │ + ldr r3, [pc, #72] @ 86d778 <__cxa_atexit@plt+0x85b7c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r7, [pc, #52] @ 86d76c <__cxa_atexit@plt+0x85b7bc> │ │ │ │ + ldr r7, [pc, #52] @ 86d77c <__cxa_atexit@plt+0x85b7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 86d770 <__cxa_atexit@plt+0x85b7c0> │ │ │ │ + ldr r7, [pc, #36] @ 86d780 <__cxa_atexit@plt+0x85b7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86d774 <__cxa_atexit@plt+0x85b7c4> │ │ │ │ + ldr r8, [pc, #32] @ 86d784 <__cxa_atexit@plt+0x85b7d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ - cmpeq sp, #112, 10 @ 0x1c000000 │ │ │ │ - teqeq lr, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq sp, #160, 28 @ 0xa00 │ │ │ │ + cmpeq sp, #96, 10 @ 0x18000000 │ │ │ │ + teqeq lr, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d808 <__cxa_atexit@plt+0x85b858> │ │ │ │ + bcc 86d818 <__cxa_atexit@plt+0x85b868> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d800 <__cxa_atexit@plt+0x85b850> │ │ │ │ - ldr lr, [pc, #104] @ 86d810 <__cxa_atexit@plt+0x85b860> │ │ │ │ + bhi 86d810 <__cxa_atexit@plt+0x85b860> │ │ │ │ + ldr lr, [pc, #104] @ 86d820 <__cxa_atexit@plt+0x85b870> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 86d814 <__cxa_atexit@plt+0x85b864> │ │ │ │ + ldr r2, [pc, #100] @ 86d824 <__cxa_atexit@plt+0x85b874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 86d818 <__cxa_atexit@plt+0x85b868> │ │ │ │ + ldr r3, [pc, #72] @ 86d828 <__cxa_atexit@plt+0x85b878> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 86d81c <__cxa_atexit@plt+0x85b86c> │ │ │ │ + ldr r7, [pc, #32] @ 86d82c <__cxa_atexit@plt+0x85b87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq sp, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq sp, #124, 8 @ 0x7c000000 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - cmpeq sp, #144, 10 @ 0x24000000 │ │ │ │ - teqeq lr, #148, 30 @ 0x250 │ │ │ │ + cmpeq sp, #128, 10 @ 0x20000000 │ │ │ │ + teqeq lr, #132, 30 @ 0x210 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d888 <__cxa_atexit@plt+0x85b8d8> │ │ │ │ - ldr r3, [pc, #80] @ 86d898 <__cxa_atexit@plt+0x85b8e8> │ │ │ │ + bhi 86d898 <__cxa_atexit@plt+0x85b8e8> │ │ │ │ + ldr r3, [pc, #80] @ 86d8a8 <__cxa_atexit@plt+0x85b8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #68] @ 86d89c <__cxa_atexit@plt+0x85b8ec> │ │ │ │ + ldr r1, [pc, #68] @ 86d8ac <__cxa_atexit@plt+0x85b8fc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r6, #-12] │ │ │ │ stmda r6, {r2, r7, r8} │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #28] @ 86d8a0 <__cxa_atexit@plt+0x85b8f0> │ │ │ │ + ldr r7, [pc, #28] @ 86d8b0 <__cxa_atexit@plt+0x85b900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - cmpeq sp, #204, 12 @ 0xcc00000 │ │ │ │ - teqeq lr, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq sp, #188, 12 @ 0xbc00000 │ │ │ │ + teqeq lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d8e8 <__cxa_atexit@plt+0x85b938> │ │ │ │ - ldr r3, [pc, #44] @ 86d8f0 <__cxa_atexit@plt+0x85b940> │ │ │ │ + bcc 86d8f8 <__cxa_atexit@plt+0x85b948> │ │ │ │ + ldr r3, [pc, #44] @ 86d900 <__cxa_atexit@plt+0x85b950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86d8f4 <__cxa_atexit@plt+0x85b944> │ │ │ │ + ldr r3, [pc, #32] @ 86d904 <__cxa_atexit@plt+0x85b954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86d8f8 <__cxa_atexit@plt+0x85b948> │ │ │ │ + ldr r7, [pc, #20] @ 86d908 <__cxa_atexit@plt+0x85b958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ - cmpeq sp, #128, 20 @ 0x80000 │ │ │ │ - cmpeq sp, #52, 16 @ 0x340000 │ │ │ │ - teqeq lr, #172, 24 @ 0xac00 │ │ │ │ + cmpeq sp, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq sp, #112, 20 @ 0x70000 │ │ │ │ + cmpeq sp, #36, 16 @ 0x240000 │ │ │ │ + teqeq lr, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d97c <__cxa_atexit@plt+0x85b9cc> │ │ │ │ + bcc 86d98c <__cxa_atexit@plt+0x85b9dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86d974 <__cxa_atexit@plt+0x85b9c4> │ │ │ │ - ldr r3, [pc, #88] @ 86d984 <__cxa_atexit@plt+0x85b9d4> │ │ │ │ + bhi 86d984 <__cxa_atexit@plt+0x85b9d4> │ │ │ │ + ldr r3, [pc, #88] @ 86d994 <__cxa_atexit@plt+0x85b9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86d988 <__cxa_atexit@plt+0x85b9d8> │ │ │ │ + ldr r2, [pc, #76] @ 86d998 <__cxa_atexit@plt+0x85b9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86d98c <__cxa_atexit@plt+0x85b9dc> │ │ │ │ + ldr r3, [pc, #68] @ 86d99c <__cxa_atexit@plt+0x85b9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86d990 <__cxa_atexit@plt+0x85b9e0> │ │ │ │ + ldr r3, [pc, #60] @ 86d9a0 <__cxa_atexit@plt+0x85b9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86d994 <__cxa_atexit@plt+0x85b9e4> │ │ │ │ + ldr r8, [pc, #36] @ 86d9a4 <__cxa_atexit@plt+0x85b9f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #16, 6 @ 0x40000000 │ │ │ │ + cmpeq sp, #0, 6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #28, 6 @ 0x70000000 │ │ │ │ - cmpeq sp, #244, 6 @ 0xd0000003 │ │ │ │ - cmpeq sp, #52, 8 @ 0x34000000 │ │ │ │ - teqeq lr, #132, 2 @ 0x21 │ │ │ │ + cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq sp, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq sp, #36, 8 @ 0x24000000 │ │ │ │ + teqeq lr, #116, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86d9d0 <__cxa_atexit@plt+0x85ba20> │ │ │ │ - ldr r3, [pc, #32] @ 86d9d8 <__cxa_atexit@plt+0x85ba28> │ │ │ │ + bcc 86d9e0 <__cxa_atexit@plt+0x85ba30> │ │ │ │ + ldr r3, [pc, #32] @ 86d9e8 <__cxa_atexit@plt+0x85ba38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86d9dc <__cxa_atexit@plt+0x85ba2c> │ │ │ │ + ldr r7, [pc, #16] @ 86d9ec <__cxa_atexit@plt+0x85ba3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq sp, #156, 2 @ 0x27 │ │ │ │ - teqeq lr, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq sp, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq sp, #140, 2 @ 0x23 │ │ │ │ + teqeq lr, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86da18 <__cxa_atexit@plt+0x85ba68> │ │ │ │ - ldr r3, [pc, #32] @ 86da20 <__cxa_atexit@plt+0x85ba70> │ │ │ │ + bcc 86da28 <__cxa_atexit@plt+0x85ba78> │ │ │ │ + ldr r3, [pc, #32] @ 86da30 <__cxa_atexit@plt+0x85ba80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86da24 <__cxa_atexit@plt+0x85ba74> │ │ │ │ + ldr r7, [pc, #16] @ 86da34 <__cxa_atexit@plt+0x85ba84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #60, 4 @ 0xc0000003 │ │ │ │ - cmpeq sp, #100, 22 @ 0x19000 │ │ │ │ - teqeq lr, #40, 26 @ 0xa00 │ │ │ │ + cmpeq sp, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq sp, #84, 22 @ 0x15000 │ │ │ │ + teqeq lr, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86da78 <__cxa_atexit@plt+0x85bac8> │ │ │ │ - ldr r3, [pc, #56] @ 86da80 <__cxa_atexit@plt+0x85bad0> │ │ │ │ + bcc 86da88 <__cxa_atexit@plt+0x85bad8> │ │ │ │ + ldr r3, [pc, #56] @ 86da90 <__cxa_atexit@plt+0x85bae0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 86da84 <__cxa_atexit@plt+0x85bad4> │ │ │ │ + ldr r2, [pc, #52] @ 86da94 <__cxa_atexit@plt+0x85bae4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86da70 <__cxa_atexit@plt+0x85bac0> │ │ │ │ - b 86da94 <__cxa_atexit@plt+0x85bae4> │ │ │ │ + beq 86da80 <__cxa_atexit@plt+0x85bad0> │ │ │ │ + b 86daa4 <__cxa_atexit@plt+0x85baf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #236, 2 @ 0x3b │ │ │ │ - teqeq lr, #200, 24 @ 0xc800 │ │ │ │ + cmpeq sp, #220, 2 @ 0x37 │ │ │ │ + teqeq lr, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86dad0 <__cxa_atexit@plt+0x85bb20> │ │ │ │ - ldr r2, [pc, #48] @ 86dadc <__cxa_atexit@plt+0x85bb2c> │ │ │ │ + bne 86dae0 <__cxa_atexit@plt+0x85bb30> │ │ │ │ + ldr r2, [pc, #48] @ 86daec <__cxa_atexit@plt+0x85bb3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #145 @ 0x91 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86dae0 <__cxa_atexit@plt+0x85bb30> │ │ │ │ + ldr r3, [pc, #32] @ 86daf0 <__cxa_atexit@plt+0x85bb40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #24] @ 86dae4 <__cxa_atexit@plt+0x85bb34> │ │ │ │ + ldr r8, [pc, #24] @ 86daf4 <__cxa_atexit@plt+0x85bb44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e4c <__cxa_atexit@plt+0xba5e9c> │ │ │ │ + b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 4 @ 0xc0000009 │ │ │ │ - cmpeq sp, #164, 2 @ 0x29 │ │ │ │ - cmpeq sp, #4, 20 @ 0x4000 │ │ │ │ - teqeq lr, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq sp, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq sp, #148, 2 @ 0x25 │ │ │ │ + cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ + teqeq lr, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86db3c <__cxa_atexit@plt+0x85bb8c> │ │ │ │ - ldr r3, [pc, #60] @ 86db44 <__cxa_atexit@plt+0x85bb94> │ │ │ │ + bcc 86db4c <__cxa_atexit@plt+0x85bb9c> │ │ │ │ + ldr r3, [pc, #60] @ 86db54 <__cxa_atexit@plt+0x85bba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 86db48 <__cxa_atexit@plt+0x85bb98> │ │ │ │ + ldr r3, [pc, #52] @ 86db58 <__cxa_atexit@plt+0x85bba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #40] @ 86db4c <__cxa_atexit@plt+0x85bb9c> │ │ │ │ + ldr r3, [pc, #40] @ 86db5c <__cxa_atexit@plt+0x85bbac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 86db50 <__cxa_atexit@plt+0x85bba0> │ │ │ │ + ldr r8, [pc, #24] @ 86db60 <__cxa_atexit@plt+0x85bbb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e5c <__cxa_atexit@plt+0xba5eac> │ │ │ │ + b bb7e6c <__cxa_atexit@plt+0xba5ebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #52, 2 │ │ │ │ - cmpeq sp, #80, 2 │ │ │ │ - cmpeq sp, #36, 4 @ 0x40000002 │ │ │ │ - cmpeq sp, #56, 6 @ 0xe0000000 │ │ │ │ - teqeq lr, #120, 24 @ 0x7800 │ │ │ │ + cmpeq sp, #36, 2 │ │ │ │ + cmpeq sp, #64, 2 │ │ │ │ + cmpeq sp, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq sp, #40, 6 @ 0xa0000000 │ │ │ │ + teqeq lr, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86db8c <__cxa_atexit@plt+0x85bbdc> │ │ │ │ - ldr r3, [pc, #32] @ 86db94 <__cxa_atexit@plt+0x85bbe4> │ │ │ │ + bcc 86db9c <__cxa_atexit@plt+0x85bbec> │ │ │ │ + ldr r3, [pc, #32] @ 86dba4 <__cxa_atexit@plt+0x85bbf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86db98 <__cxa_atexit@plt+0x85bbe8> │ │ │ │ + ldr r7, [pc, #16] @ 86dba8 <__cxa_atexit@plt+0x85bbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200 @ 0xc8 │ │ │ │ - cmpeq sp, #4, 30 │ │ │ │ - teqeq lr, #64, 22 @ 0x10000 │ │ │ │ + cmpeq sp, #184 @ 0xb8 │ │ │ │ + cmpeq sp, #244, 28 @ 0xf40 │ │ │ │ + teqeq lr, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86dc24 <__cxa_atexit@plt+0x85bc74> │ │ │ │ + bcc 86dc34 <__cxa_atexit@plt+0x85bc84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86dc1c <__cxa_atexit@plt+0x85bc6c> │ │ │ │ - ldr r3, [pc, #96] @ 86dc2c <__cxa_atexit@plt+0x85bc7c> │ │ │ │ + bhi 86dc2c <__cxa_atexit@plt+0x85bc7c> │ │ │ │ + ldr r3, [pc, #96] @ 86dc3c <__cxa_atexit@plt+0x85bc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #68] @ 86dc30 <__cxa_atexit@plt+0x85bc80> │ │ │ │ + ldr r0, [pc, #68] @ 86dc40 <__cxa_atexit@plt+0x85bc90> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-8]! │ │ │ │ - ldr r7, [pc, #40] @ 86dc34 <__cxa_atexit@plt+0x85bc84> │ │ │ │ + ldr r7, [pc, #40] @ 86dc44 <__cxa_atexit@plt+0x85bc94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 86dc38 <__cxa_atexit@plt+0x85bc88> │ │ │ │ + ldr r7, [pc, #32] @ 86dc48 <__cxa_atexit@plt+0x85bc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #112 @ 0x70 │ │ │ │ + cmpeq sp, #96 @ 0x60 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #48, 2 │ │ │ │ - cmpeq sp, #132, 26 @ 0x2100 │ │ │ │ - teqeq lr, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq sp, #32, 2 │ │ │ │ + cmpeq sp, #116, 26 @ 0x1d00 │ │ │ │ + teqeq lr, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86dcc4 <__cxa_atexit@plt+0x85bd14> │ │ │ │ + bcc 86dcd4 <__cxa_atexit@plt+0x85bd24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86dcbc <__cxa_atexit@plt+0x85bd0c> │ │ │ │ - ldr r3, [pc, #96] @ 86dccc <__cxa_atexit@plt+0x85bd1c> │ │ │ │ + bhi 86dccc <__cxa_atexit@plt+0x85bd1c> │ │ │ │ + ldr r3, [pc, #96] @ 86dcdc <__cxa_atexit@plt+0x85bd2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #64] @ 86dcd0 <__cxa_atexit@plt+0x85bd20> │ │ │ │ + ldr lr, [pc, #64] @ 86dce0 <__cxa_atexit@plt+0x85bd30> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #36] @ 86dcd4 <__cxa_atexit@plt+0x85bd24> │ │ │ │ + ldr r7, [pc, #36] @ 86dce4 <__cxa_atexit@plt+0x85bd34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86dcd8 <__cxa_atexit@plt+0x85bd28> │ │ │ │ + ldr r8, [pc, #32] @ 86dce8 <__cxa_atexit@plt+0x85bd38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208, 30 @ 0x340 │ │ │ │ + cmpeq sp, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq sp, #160, 30 @ 0x280 │ │ │ │ - cmpeq sp, #160, 22 @ 0x28000 │ │ │ │ - teqeq lr, #36, 20 @ 0x24000 │ │ │ │ + cmpeq sp, #144, 30 @ 0x240 │ │ │ │ + cmpeq sp, #144, 22 @ 0x24000 │ │ │ │ + teqeq lr, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86dd60 <__cxa_atexit@plt+0x85bdb0> │ │ │ │ + bcc 86dd70 <__cxa_atexit@plt+0x85bdc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86dd58 <__cxa_atexit@plt+0x85bda8> │ │ │ │ - ldr r3, [pc, #92] @ 86dd68 <__cxa_atexit@plt+0x85bdb8> │ │ │ │ + bhi 86dd68 <__cxa_atexit@plt+0x85bdb8> │ │ │ │ + ldr r3, [pc, #92] @ 86dd78 <__cxa_atexit@plt+0x85bdc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #56] @ 86dd6c <__cxa_atexit@plt+0x85bdbc> │ │ │ │ + ldr r7, [pc, #56] @ 86dd7c <__cxa_atexit@plt+0x85bdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 86dd70 <__cxa_atexit@plt+0x85bdc0> │ │ │ │ + ldr r7, [pc, #28] @ 86dd80 <__cxa_atexit@plt+0x85bdd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #48, 30 @ 0xc0 │ │ │ │ + cmpeq sp, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq sp, #252, 2 @ 0x3f │ │ │ │ - teqeq lr, #156, 18 @ 0x270000 │ │ │ │ + cmpeq sp, #236, 2 @ 0x3b │ │ │ │ + teqeq lr, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86de00 <__cxa_atexit@plt+0x85be50> │ │ │ │ + bcc 86de10 <__cxa_atexit@plt+0x85be60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ddf8 <__cxa_atexit@plt+0x85be48> │ │ │ │ - ldr r3, [pc, #100] @ 86de08 <__cxa_atexit@plt+0x85be58> │ │ │ │ + bhi 86de08 <__cxa_atexit@plt+0x85be58> │ │ │ │ + ldr r3, [pc, #100] @ 86de18 <__cxa_atexit@plt+0x85be68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr r8, [r7, #32] │ │ │ │ - ldr r7, [pc, #60] @ 86de0c <__cxa_atexit@plt+0x85be5c> │ │ │ │ + ldr r7, [pc, #60] @ 86de1c <__cxa_atexit@plt+0x85be6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r9, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 86de10 <__cxa_atexit@plt+0x85be60> │ │ │ │ + ldr r7, [pc, #28] @ 86de20 <__cxa_atexit@plt+0x85be70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #152, 28 @ 0x980 │ │ │ │ + cmpeq sp, #136, 28 @ 0x880 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - cmpeq sp, #152, 30 @ 0x260 │ │ │ │ - teqeq lr, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq sp, #136, 30 @ 0x220 │ │ │ │ + teqeq lr, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86de4c <__cxa_atexit@plt+0x85be9c> │ │ │ │ - ldr r3, [pc, #32] @ 86de54 <__cxa_atexit@plt+0x85bea4> │ │ │ │ + bcc 86de5c <__cxa_atexit@plt+0x85beac> │ │ │ │ + ldr r3, [pc, #32] @ 86de64 <__cxa_atexit@plt+0x85beb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86de58 <__cxa_atexit@plt+0x85bea8> │ │ │ │ + ldr r7, [pc, #16] @ 86de68 <__cxa_atexit@plt+0x85beb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #8, 28 @ 0x80 │ │ │ │ - cmpeq sp, #68, 24 @ 0x4400 │ │ │ │ - teqeq lr, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ + cmpeq sp, #52, 24 @ 0x3400 │ │ │ │ + teqeq lr, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86de94 <__cxa_atexit@plt+0x85bee4> │ │ │ │ - ldr r3, [pc, #32] @ 86de9c <__cxa_atexit@plt+0x85beec> │ │ │ │ + bcc 86dea4 <__cxa_atexit@plt+0x85bef4> │ │ │ │ + ldr r3, [pc, #32] @ 86deac <__cxa_atexit@plt+0x85befc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86dea0 <__cxa_atexit@plt+0x85bef0> │ │ │ │ + ldr r7, [pc, #16] @ 86deb0 <__cxa_atexit@plt+0x85bf00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #192, 26 @ 0x3000 │ │ │ │ - cmpeq sp, #252, 22 @ 0x3f000 │ │ │ │ - teqeq lr, #144, 26 @ 0x2400 │ │ │ │ + cmpeq sp, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq sp, #236, 22 @ 0x3b000 │ │ │ │ + teqeq lr, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86df20 <__cxa_atexit@plt+0x85bf70> │ │ │ │ + bcc 86df30 <__cxa_atexit@plt+0x85bf80> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86df18 <__cxa_atexit@plt+0x85bf68> │ │ │ │ - ldr r3, [pc, #84] @ 86df28 <__cxa_atexit@plt+0x85bf78> │ │ │ │ + bhi 86df28 <__cxa_atexit@plt+0x85bf78> │ │ │ │ + ldr r3, [pc, #84] @ 86df38 <__cxa_atexit@plt+0x85bf88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86df2c <__cxa_atexit@plt+0x85bf7c> │ │ │ │ + ldr r2, [pc, #80] @ 86df3c <__cxa_atexit@plt+0x85bf8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86df30 <__cxa_atexit@plt+0x85bf80> │ │ │ │ + ldr r1, [pc, #60] @ 86df40 <__cxa_atexit@plt+0x85bf90> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86df34 <__cxa_atexit@plt+0x85bf84> │ │ │ │ + ldr r7, [pc, #32] @ 86df44 <__cxa_atexit@plt+0x85bf94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ + cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq sp, #32, 6 @ 0x80000000 │ │ │ │ - teqeq lr, #12, 26 @ 0x300 │ │ │ │ + cmpeq sp, #16, 6 @ 0x40000000 │ │ │ │ + teqeq lr, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86dfb8 <__cxa_atexit@plt+0x85c008> │ │ │ │ + bcc 86dfc8 <__cxa_atexit@plt+0x85c018> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86dfb0 <__cxa_atexit@plt+0x85c000> │ │ │ │ - ldr r3, [pc, #88] @ 86dfc0 <__cxa_atexit@plt+0x85c010> │ │ │ │ + bhi 86dfc0 <__cxa_atexit@plt+0x85c010> │ │ │ │ + ldr r3, [pc, #88] @ 86dfd0 <__cxa_atexit@plt+0x85c020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 86dfc4 <__cxa_atexit@plt+0x85c014> │ │ │ │ + ldr r0, [pc, #68] @ 86dfd4 <__cxa_atexit@plt+0x85c024> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #56] @ 86dfc8 <__cxa_atexit@plt+0x85c018> │ │ │ │ + ldr r3, [pc, #56] @ 86dfd8 <__cxa_atexit@plt+0x85c028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 86dfcc <__cxa_atexit@plt+0x85c01c> │ │ │ │ + ldr r8, [pc, #32] @ 86dfdc <__cxa_atexit@plt+0x85c02c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #212, 24 @ 0xd400 │ │ │ │ + cmpeq sp, #196, 24 @ 0xc400 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq sp, #212, 24 @ 0xd400 │ │ │ │ - cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ - teqeq lr, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq sp, #196, 24 @ 0xc400 │ │ │ │ + cmpeq sp, #232, 26 @ 0x3a00 │ │ │ │ + teqeq lr, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e074 <__cxa_atexit@plt+0x85c0c4> │ │ │ │ + bcc 86e084 <__cxa_atexit@plt+0x85c0d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e06c <__cxa_atexit@plt+0x85c0bc> │ │ │ │ - ldr r3, [pc, #124] @ 86e07c <__cxa_atexit@plt+0x85c0cc> │ │ │ │ + bhi 86e07c <__cxa_atexit@plt+0x85c0cc> │ │ │ │ + ldr r3, [pc, #124] @ 86e08c <__cxa_atexit@plt+0x85c0dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add r9, r7, #24 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #84] @ 86e080 <__cxa_atexit@plt+0x85c0d0> │ │ │ │ + ldr sl, [pc, #84] @ 86e090 <__cxa_atexit@plt+0x85c0e0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #80] @ 86e084 <__cxa_atexit@plt+0x85c0d4> │ │ │ │ + ldr ip, [pc, #80] @ 86e094 <__cxa_atexit@plt+0x85c0e4> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r0, r3, r7} │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 86e088 <__cxa_atexit@plt+0x85c0d8> │ │ │ │ + ldr r7, [pc, #32] @ 86e098 <__cxa_atexit@plt+0x85c0e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq sp, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - cmpeq sp, #36, 26 @ 0x900 │ │ │ │ - teqeq lr, #4, 16 @ 0x40000 │ │ │ │ + cmpeq sp, #20, 26 @ 0x500 │ │ │ │ + teqeq lr, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e0d0 <__cxa_atexit@plt+0x85c120> │ │ │ │ - ldr r3, [pc, #44] @ 86e0d8 <__cxa_atexit@plt+0x85c128> │ │ │ │ + bcc 86e0e0 <__cxa_atexit@plt+0x85c130> │ │ │ │ + ldr r3, [pc, #44] @ 86e0e8 <__cxa_atexit@plt+0x85c138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86e0dc <__cxa_atexit@plt+0x85c12c> │ │ │ │ + ldr r3, [pc, #32] @ 86e0ec <__cxa_atexit@plt+0x85c13c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86e0e0 <__cxa_atexit@plt+0x85c130> │ │ │ │ + ldr r7, [pc, #20] @ 86e0f0 <__cxa_atexit@plt+0x85c140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #144, 22 @ 0x24000 │ │ │ │ - cmpeq sp, #164 @ 0xa4 │ │ │ │ - cmpeq sp, #76 @ 0x4c │ │ │ │ - teqeq lr, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq sp, #128, 22 @ 0x20000 │ │ │ │ + cmpeq sp, #148 @ 0x94 │ │ │ │ + cmpeq sp, #60 @ 0x3c │ │ │ │ + teqeq lr, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e164 <__cxa_atexit@plt+0x85c1b4> │ │ │ │ + bcc 86e174 <__cxa_atexit@plt+0x85c1c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e15c <__cxa_atexit@plt+0x85c1ac> │ │ │ │ - ldr r3, [pc, #88] @ 86e16c <__cxa_atexit@plt+0x85c1bc> │ │ │ │ + bhi 86e16c <__cxa_atexit@plt+0x85c1bc> │ │ │ │ + ldr r3, [pc, #88] @ 86e17c <__cxa_atexit@plt+0x85c1cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 86e170 <__cxa_atexit@plt+0x85c1c0> │ │ │ │ + ldr r2, [pc, #76] @ 86e180 <__cxa_atexit@plt+0x85c1d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 86e174 <__cxa_atexit@plt+0x85c1c4> │ │ │ │ + ldr r3, [pc, #68] @ 86e184 <__cxa_atexit@plt+0x85c1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86e178 <__cxa_atexit@plt+0x85c1c8> │ │ │ │ + ldr r3, [pc, #60] @ 86e188 <__cxa_atexit@plt+0x85c1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86e17c <__cxa_atexit@plt+0x85c1cc> │ │ │ │ + ldr r8, [pc, #36] @ 86e18c <__cxa_atexit@plt+0x85c1dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #40, 22 @ 0xa000 │ │ │ │ + cmpeq sp, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #52, 22 @ 0xd000 │ │ │ │ - cmpeq sp, #12, 24 @ 0xc00 │ │ │ │ - cmpeq sp, #76, 24 @ 0x4c00 │ │ │ │ - teqeq lr, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq sp, #36, 22 @ 0x9000 │ │ │ │ + cmpeq sp, #252, 22 @ 0x3f000 │ │ │ │ + cmpeq sp, #60, 24 @ 0x3c00 │ │ │ │ + teqeq lr, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e1b8 <__cxa_atexit@plt+0x85c208> │ │ │ │ - ldr r3, [pc, #32] @ 86e1c0 <__cxa_atexit@plt+0x85c210> │ │ │ │ + bcc 86e1c8 <__cxa_atexit@plt+0x85c218> │ │ │ │ + ldr r3, [pc, #32] @ 86e1d0 <__cxa_atexit@plt+0x85c220> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86e1c4 <__cxa_atexit@plt+0x85c214> │ │ │ │ + ldr r7, [pc, #16] @ 86e1d4 <__cxa_atexit@plt+0x85c224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq sp, #160, 26 @ 0x2800 │ │ │ │ - teqeq lr, #0, 10 │ │ │ │ + cmpeq sp, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq sp, #144, 26 @ 0x2400 │ │ │ │ + teqeq lr, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e244 <__cxa_atexit@plt+0x85c294> │ │ │ │ + bcc 86e254 <__cxa_atexit@plt+0x85c2a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e23c <__cxa_atexit@plt+0x85c28c> │ │ │ │ - ldr r3, [pc, #84] @ 86e24c <__cxa_atexit@plt+0x85c29c> │ │ │ │ + bhi 86e24c <__cxa_atexit@plt+0x85c29c> │ │ │ │ + ldr r3, [pc, #84] @ 86e25c <__cxa_atexit@plt+0x85c2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86e250 <__cxa_atexit@plt+0x85c2a0> │ │ │ │ + ldr r2, [pc, #80] @ 86e260 <__cxa_atexit@plt+0x85c2b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86e254 <__cxa_atexit@plt+0x85c2a4> │ │ │ │ + ldr r1, [pc, #60] @ 86e264 <__cxa_atexit@plt+0x85c2b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86e258 <__cxa_atexit@plt+0x85c2a8> │ │ │ │ + ldr r7, [pc, #32] @ 86e268 <__cxa_atexit@plt+0x85c2b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq sp, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq sp, #24, 26 @ 0x600 │ │ │ │ - teqeq lr, #212, 8 @ 0xd4000000 │ │ │ │ + cmpeq sp, #8, 26 @ 0x200 │ │ │ │ + teqeq lr, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e304 <__cxa_atexit@plt+0x85c354> │ │ │ │ + bcc 86e314 <__cxa_atexit@plt+0x85c364> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e2fc <__cxa_atexit@plt+0x85c34c> │ │ │ │ - ldr r3, [pc, #128] @ 86e30c <__cxa_atexit@plt+0x85c35c> │ │ │ │ + bhi 86e30c <__cxa_atexit@plt+0x85c35c> │ │ │ │ + ldr r3, [pc, #128] @ 86e31c <__cxa_atexit@plt+0x85c36c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ add sl, r7, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ ldr r7, [r7, #44] @ 0x2c │ │ │ │ stmda r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #80] @ 86e310 <__cxa_atexit@plt+0x85c360> │ │ │ │ + ldr r0, [pc, #80] @ 86e320 <__cxa_atexit@plt+0x85c370> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #76] @ 86e314 <__cxa_atexit@plt+0x85c364> │ │ │ │ + ldr r7, [pc, #76] @ 86e324 <__cxa_atexit@plt+0x85c374> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub r2, r6, #36 @ 0x24 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 86e318 <__cxa_atexit@plt+0x85c368> │ │ │ │ + ldr r7, [pc, #32] @ 86e328 <__cxa_atexit@plt+0x85c378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq sp, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - cmpeq sp, #148, 20 @ 0x94000 │ │ │ │ - teqeq lr, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq sp, #132, 20 @ 0x84000 │ │ │ │ + teqeq lr, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e360 <__cxa_atexit@plt+0x85c3b0> │ │ │ │ - ldr r3, [pc, #44] @ 86e368 <__cxa_atexit@plt+0x85c3b8> │ │ │ │ + bcc 86e370 <__cxa_atexit@plt+0x85c3c0> │ │ │ │ + ldr r3, [pc, #44] @ 86e378 <__cxa_atexit@plt+0x85c3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 86e36c <__cxa_atexit@plt+0x85c3bc> │ │ │ │ + ldr r3, [pc, #32] @ 86e37c <__cxa_atexit@plt+0x85c3cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 86e370 <__cxa_atexit@plt+0x85c3c0> │ │ │ │ + ldr r7, [pc, #20] @ 86e380 <__cxa_atexit@plt+0x85c3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #0, 18 │ │ │ │ - cmpeq sp, #20, 28 @ 0x140 │ │ │ │ - cmpeq sp, #188, 26 @ 0x2f00 │ │ │ │ - teqeq lr, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq sp, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq sp, #4, 28 @ 0x40 │ │ │ │ + cmpeq sp, #172, 26 @ 0x2b00 │ │ │ │ + teqeq lr, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e3b8 <__cxa_atexit@plt+0x85c408> │ │ │ │ - ldr r3, [pc, #44] @ 86e3c0 <__cxa_atexit@plt+0x85c410> │ │ │ │ + bcc 86e3c8 <__cxa_atexit@plt+0x85c418> │ │ │ │ + ldr r3, [pc, #44] @ 86e3d0 <__cxa_atexit@plt+0x85c420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 86e3c4 <__cxa_atexit@plt+0x85c414> │ │ │ │ + ldr r7, [pc, #32] @ 86e3d4 <__cxa_atexit@plt+0x85c424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 86e3c8 <__cxa_atexit@plt+0x85c418> │ │ │ │ + ldr r8, [pc, #28] @ 86e3d8 <__cxa_atexit@plt+0x85c428> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #24] @ 86e3cc <__cxa_atexit@plt+0x85c41c> │ │ │ │ + ldr r9, [pc, #24] @ 86e3dc <__cxa_atexit@plt+0x85c42c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq sp, #240, 18 @ 0x3c0000 │ │ │ │ - cmpeq sp, #224, 12 @ 0xe000000 │ │ │ │ - cmpeq sp, #68, 4 @ 0x40000004 │ │ │ │ - teqeq lr, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq sp, #152, 16 @ 0x980000 │ │ │ │ + cmpeq sp, #224, 18 @ 0x380000 │ │ │ │ + cmpeq sp, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq sp, #52, 4 @ 0x40000003 │ │ │ │ + teqeq lr, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e408 <__cxa_atexit@plt+0x85c458> │ │ │ │ - ldr r3, [pc, #32] @ 86e410 <__cxa_atexit@plt+0x85c460> │ │ │ │ + bcc 86e418 <__cxa_atexit@plt+0x85c468> │ │ │ │ + ldr r3, [pc, #32] @ 86e420 <__cxa_atexit@plt+0x85c470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86e414 <__cxa_atexit@plt+0x85c464> │ │ │ │ + ldr r7, [pc, #16] @ 86e424 <__cxa_atexit@plt+0x85c474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #76, 16 @ 0x4c0000 │ │ │ │ - cmpeq sp, #136, 12 @ 0x8800000 │ │ │ │ - teqeq lr, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq sp, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ + teqeq lr, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e47c <__cxa_atexit@plt+0x85c4cc> │ │ │ │ + bcc 86e48c <__cxa_atexit@plt+0x85c4dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e474 <__cxa_atexit@plt+0x85c4c4> │ │ │ │ - ldr r3, [pc, #60] @ 86e484 <__cxa_atexit@plt+0x85c4d4> │ │ │ │ + bhi 86e484 <__cxa_atexit@plt+0x85c4d4> │ │ │ │ + ldr r3, [pc, #60] @ 86e494 <__cxa_atexit@plt+0x85c4e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 86e488 <__cxa_atexit@plt+0x85c4d8> │ │ │ │ + ldr r3, [pc, #44] @ 86e498 <__cxa_atexit@plt+0x85c4e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 86e48c <__cxa_atexit@plt+0x85c4dc> │ │ │ │ + ldr r7, [pc, #28] @ 86e49c <__cxa_atexit@plt+0x85c4ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq sp, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #196, 24 @ 0xc400 │ │ │ │ - teqeq lr, #224, 2 @ 0x38 │ │ │ │ + cmpeq sp, #180, 24 @ 0xb400 │ │ │ │ + teqeq lr, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e504 <__cxa_atexit@plt+0x85c554> │ │ │ │ + bcc 86e514 <__cxa_atexit@plt+0x85c564> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e4fc <__cxa_atexit@plt+0x85c54c> │ │ │ │ - ldr r3, [pc, #76] @ 86e50c <__cxa_atexit@plt+0x85c55c> │ │ │ │ + bhi 86e50c <__cxa_atexit@plt+0x85c55c> │ │ │ │ + ldr r3, [pc, #76] @ 86e51c <__cxa_atexit@plt+0x85c56c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86e510 <__cxa_atexit@plt+0x85c560> │ │ │ │ + ldr r2, [pc, #72] @ 86e520 <__cxa_atexit@plt+0x85c570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 86e514 <__cxa_atexit@plt+0x85c564> │ │ │ │ + ldr r2, [pc, #56] @ 86e524 <__cxa_atexit@plt+0x85c574> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 86e518 <__cxa_atexit@plt+0x85c568> │ │ │ │ + ldr r7, [pc, #32] @ 86e528 <__cxa_atexit@plt+0x85c578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - cmpeq sp, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq sp, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq sp, #156, 16 @ 0x9c0000 │ │ │ │ - teqeq lr, #120, 2 │ │ │ │ + cmpeq sp, #140, 16 @ 0x8c0000 │ │ │ │ + teqeq lr, #104, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e5d0 <__cxa_atexit@plt+0x85c620> │ │ │ │ + bcc 86e5e0 <__cxa_atexit@plt+0x85c630> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e5c8 <__cxa_atexit@plt+0x85c618> │ │ │ │ - ldr r3, [pc, #140] @ 86e5d8 <__cxa_atexit@plt+0x85c628> │ │ │ │ + bhi 86e5d8 <__cxa_atexit@plt+0x85c628> │ │ │ │ + ldr r3, [pc, #140] @ 86e5e8 <__cxa_atexit@plt+0x85c638> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #104] @ 86e5dc <__cxa_atexit@plt+0x85c62c> │ │ │ │ + ldr r0, [pc, #104] @ 86e5ec <__cxa_atexit@plt+0x85c63c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #96] @ 86e5e0 <__cxa_atexit@plt+0x85c630> │ │ │ │ + ldr r0, [pc, #96] @ 86e5f0 <__cxa_atexit@plt+0x85c640> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #32] │ │ │ │ - ldr r0, [pc, #84] @ 86e5e4 <__cxa_atexit@plt+0x85c634> │ │ │ │ + ldr r0, [pc, #84] @ 86e5f4 <__cxa_atexit@plt+0x85c644> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #28] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #20] │ │ │ │ str lr, [r5, #16] │ │ │ │ - ldr r3, [pc, #64] @ 86e5e8 <__cxa_atexit@plt+0x85c638> │ │ │ │ + ldr r3, [pc, #64] @ 86e5f8 <__cxa_atexit@plt+0x85c648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #145 @ 0x91 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 86e5ec <__cxa_atexit@plt+0x85c63c> │ │ │ │ + ldr r8, [pc, #40] @ 86e5fc <__cxa_atexit@plt+0x85c64c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ - cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq sp, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq sp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmpeq sp, #160, 14 @ 0x2800000 │ │ │ │ - cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ - teqeq lr, #144 @ 0x90 │ │ │ │ + cmpeq sp, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq sp, #208, 14 @ 0x3400000 │ │ │ │ + teqeq lr, #128 @ 0x80 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 86e618 <__cxa_atexit@plt+0x85c668> │ │ │ │ + bne 86e628 <__cxa_atexit@plt+0x85c678> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ - b 86e634 <__cxa_atexit@plt+0x85c684> │ │ │ │ + b 86e644 <__cxa_atexit@plt+0x85c694> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 86e63c <__cxa_atexit@plt+0x85c68c> │ │ │ │ + ldr r3, [pc, #24] @ 86e64c <__cxa_atexit@plt+0x85c69c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86e634 <__cxa_atexit@plt+0x85c684> │ │ │ │ - b 86e64c <__cxa_atexit@plt+0x85c69c> │ │ │ │ + beq 86e644 <__cxa_atexit@plt+0x85c694> │ │ │ │ + b 86e65c <__cxa_atexit@plt+0x85c6ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq lr, #64 @ 0x40 │ │ │ │ + teqeq lr, #48 @ 0x30 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86e6a4 <__cxa_atexit@plt+0x85c6f4> │ │ │ │ + bne 86e6b4 <__cxa_atexit@plt+0x85c704> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e6b8 <__cxa_atexit@plt+0x85c708> │ │ │ │ + bhi 86e6c8 <__cxa_atexit@plt+0x85c718> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #76] @ 86e6c4 <__cxa_atexit@plt+0x85c714> │ │ │ │ + ldr r3, [pc, #76] @ 86e6d4 <__cxa_atexit@plt+0x85c724> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86e6c8 <__cxa_atexit@plt+0x85c718> │ │ │ │ + ldr r2, [pc, #72] @ 86e6d8 <__cxa_atexit@plt+0x85c728> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ str r2, [r5, #20]! │ │ │ │ - ldr r7, [pc, #52] @ 86e6cc <__cxa_atexit@plt+0x85c71c> │ │ │ │ + ldr r7, [pc, #52] @ 86e6dc <__cxa_atexit@plt+0x85c72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #48] @ 86e6d0 <__cxa_atexit@plt+0x85c720> │ │ │ │ + ldr r8, [pc, #48] @ 86e6e0 <__cxa_atexit@plt+0x85c730> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #100, 30 @ 0x190 │ │ │ │ - cmpeq sp, #36, 12 @ 0x2400000 │ │ │ │ + cmpeq sp, #84, 30 @ 0x150 │ │ │ │ + cmpeq sp, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #161 @ 0xa1 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #193 @ 0xc1 │ │ │ │ - ldr r7, [pc, #12] @ 86e700 <__cxa_atexit@plt+0x85c750> │ │ │ │ + ldr r7, [pc, #12] @ 86e710 <__cxa_atexit@plt+0x85c760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #84, 12 @ 0x5400000 │ │ │ │ - teqeq lr, #200 @ 0xc8 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ + teqeq lr, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e73c <__cxa_atexit@plt+0x85c78c> │ │ │ │ - ldr r3, [pc, #32] @ 86e744 <__cxa_atexit@plt+0x85c794> │ │ │ │ + bcc 86e74c <__cxa_atexit@plt+0x85c79c> │ │ │ │ + ldr r3, [pc, #32] @ 86e754 <__cxa_atexit@plt+0x85c7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86e748 <__cxa_atexit@plt+0x85c798> │ │ │ │ + ldr r7, [pc, #16] @ 86e758 <__cxa_atexit@plt+0x85c7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq sp, #84, 6 @ 0x50000001 │ │ │ │ - teqeq lr, #128 @ 0x80 │ │ │ │ + cmpeq sp, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq sp, #68, 6 @ 0x10000001 │ │ │ │ + teqeq lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e784 <__cxa_atexit@plt+0x85c7d4> │ │ │ │ - ldr r3, [pc, #32] @ 86e78c <__cxa_atexit@plt+0x85c7dc> │ │ │ │ + bcc 86e794 <__cxa_atexit@plt+0x85c7e4> │ │ │ │ + ldr r3, [pc, #32] @ 86e79c <__cxa_atexit@plt+0x85c7ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86e790 <__cxa_atexit@plt+0x85c7e0> │ │ │ │ + ldr r7, [pc, #16] @ 86e7a0 <__cxa_atexit@plt+0x85c7f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208, 8 @ 0xd0000000 │ │ │ │ - cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ - teqeq lr, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq sp, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ + teqeq lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e810 <__cxa_atexit@plt+0x85c860> │ │ │ │ + bcc 86e820 <__cxa_atexit@plt+0x85c870> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e808 <__cxa_atexit@plt+0x85c858> │ │ │ │ - ldr r3, [pc, #84] @ 86e818 <__cxa_atexit@plt+0x85c868> │ │ │ │ + bhi 86e818 <__cxa_atexit@plt+0x85c868> │ │ │ │ + ldr r3, [pc, #84] @ 86e828 <__cxa_atexit@plt+0x85c878> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86e81c <__cxa_atexit@plt+0x85c86c> │ │ │ │ + ldr r2, [pc, #80] @ 86e82c <__cxa_atexit@plt+0x85c87c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86e820 <__cxa_atexit@plt+0x85c870> │ │ │ │ + ldr r1, [pc, #60] @ 86e830 <__cxa_atexit@plt+0x85c880> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86e824 <__cxa_atexit@plt+0x85c874> │ │ │ │ + ldr r7, [pc, #32] @ 86e834 <__cxa_atexit@plt+0x85c884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #112, 8 @ 0x70000000 │ │ │ │ + cmpeq sp, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq sp, #48, 20 @ 0x30000 │ │ │ │ - teqeq lr, #128, 28 @ 0x800 │ │ │ │ + cmpeq sp, #32, 20 @ 0x20000 │ │ │ │ + teqeq lr, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e8d8 <__cxa_atexit@plt+0x85c928> │ │ │ │ + bcc 86e8e8 <__cxa_atexit@plt+0x85c938> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e8d0 <__cxa_atexit@plt+0x85c920> │ │ │ │ - ldr r3, [pc, #136] @ 86e8e0 <__cxa_atexit@plt+0x85c930> │ │ │ │ + bhi 86e8e0 <__cxa_atexit@plt+0x85c930> │ │ │ │ + ldr r3, [pc, #136] @ 86e8f0 <__cxa_atexit@plt+0x85c940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r9, lr} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - ldr sl, [pc, #104] @ 86e8e4 <__cxa_atexit@plt+0x85c934> │ │ │ │ + ldr sl, [pc, #104] @ 86e8f4 <__cxa_atexit@plt+0x85c944> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #92] @ 86e8e8 <__cxa_atexit@plt+0x85c938> │ │ │ │ + ldr r0, [pc, #92] @ 86e8f8 <__cxa_atexit@plt+0x85c948> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r2, r6, #28 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #68] @ 86e8ec <__cxa_atexit@plt+0x85c93c> │ │ │ │ + ldr r3, [pc, #68] @ 86e8fc <__cxa_atexit@plt+0x85c94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86e8f0 <__cxa_atexit@plt+0x85c940> │ │ │ │ + ldr r8, [pc, #36] @ 86e900 <__cxa_atexit@plt+0x85c950> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq sp, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq sp, #188, 6 @ 0xf0000002 │ │ │ │ - cmpeq sp, #216, 8 @ 0xd8000000 │ │ │ │ - teqeq lr, #196, 26 @ 0x3100 │ │ │ │ + cmpeq sp, #172, 6 @ 0xb0000002 │ │ │ │ + cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ + teqeq lr, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86e988 <__cxa_atexit@plt+0x85c9d8> │ │ │ │ + bcc 86e998 <__cxa_atexit@plt+0x85c9e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86e980 <__cxa_atexit@plt+0x85c9d0> │ │ │ │ - ldr r3, [pc, #108] @ 86e990 <__cxa_atexit@plt+0x85c9e0> │ │ │ │ + bhi 86e990 <__cxa_atexit@plt+0x85c9e0> │ │ │ │ + ldr r3, [pc, #108] @ 86e9a0 <__cxa_atexit@plt+0x85c9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r8, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #64] @ 86e994 <__cxa_atexit@plt+0x85c9e4> │ │ │ │ + ldr r7, [pc, #64] @ 86e9a4 <__cxa_atexit@plt+0x85c9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ stmda r6, {r9, sl} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #28] @ 86e998 <__cxa_atexit@plt+0x85c9e8> │ │ │ │ + ldr r7, [pc, #28] @ 86e9a8 <__cxa_atexit@plt+0x85c9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #24, 6 @ 0x60000000 │ │ │ │ + cmpeq sp, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq sp, #16, 8 @ 0x10000000 │ │ │ │ - teqeq lr, #28, 26 @ 0x700 │ │ │ │ + cmpeq sp, #0, 8 │ │ │ │ + teqeq lr, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ea30 <__cxa_atexit@plt+0x85ca80> │ │ │ │ + bcc 86ea40 <__cxa_atexit@plt+0x85ca90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ea28 <__cxa_atexit@plt+0x85ca78> │ │ │ │ - ldr r3, [pc, #108] @ 86ea38 <__cxa_atexit@plt+0x85ca88> │ │ │ │ + bhi 86ea38 <__cxa_atexit@plt+0x85ca88> │ │ │ │ + ldr r3, [pc, #108] @ 86ea48 <__cxa_atexit@plt+0x85ca98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ add ip, r7, #28 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r8, [r7, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #64] @ 86ea3c <__cxa_atexit@plt+0x85ca8c> │ │ │ │ + ldr r7, [pc, #64] @ 86ea4c <__cxa_atexit@plt+0x85ca9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str lr, [r6, #-12] │ │ │ │ stmda r6, {r9, sl, ip} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #28] @ 86ea40 <__cxa_atexit@plt+0x85ca90> │ │ │ │ + ldr r7, [pc, #28] @ 86ea50 <__cxa_atexit@plt+0x85caa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #112, 4 │ │ │ │ + cmpeq sp, #96, 4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmpeq sp, #104, 6 @ 0xa0000001 │ │ │ │ - teqeq lr, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq sp, #88, 6 @ 0x60000001 │ │ │ │ + teqeq lr, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86eb44 <__cxa_atexit@plt+0x85cb94> │ │ │ │ + bcc 86eb54 <__cxa_atexit@plt+0x85cba4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86eb3c <__cxa_atexit@plt+0x85cb8c> │ │ │ │ - ldr r3, [pc, #216] @ 86eb4c <__cxa_atexit@plt+0x85cb9c> │ │ │ │ + bhi 86eb4c <__cxa_atexit@plt+0x85cb9c> │ │ │ │ + ldr r3, [pc, #216] @ 86eb5c <__cxa_atexit@plt+0x85cbac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r7, #16] │ │ │ │ @@ -2192083,118 +2192087,118 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ str r9, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str lr, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #60] @ 86eb50 <__cxa_atexit@plt+0x85cba0> │ │ │ │ + ldr r7, [pc, #60] @ 86eb60 <__cxa_atexit@plt+0x85cbb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-40]! @ 0xffffffd8 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #48] @ 86eb54 <__cxa_atexit@plt+0x85cba4> │ │ │ │ + ldr r7, [pc, #48] @ 86eb64 <__cxa_atexit@plt+0x85cbb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-88]! @ 0xffffffa8 │ │ │ │ - ldr r7, [pc, #40] @ 86eb58 <__cxa_atexit@plt+0x85cba8> │ │ │ │ + ldr r7, [pc, #40] @ 86eb68 <__cxa_atexit@plt+0x85cbb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 2 @ 0x32 │ │ │ │ + cmpeq sp, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - cmpeq sp, #32, 8 @ 0x20000000 │ │ │ │ - teqeq lr, #112, 24 @ 0x7000 │ │ │ │ + cmpeq sp, #16, 8 @ 0x10000000 │ │ │ │ + teqeq lr, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86eb94 <__cxa_atexit@plt+0x85cbe4> │ │ │ │ - ldr r3, [pc, #32] @ 86eb9c <__cxa_atexit@plt+0x85cbec> │ │ │ │ + bcc 86eba4 <__cxa_atexit@plt+0x85cbf4> │ │ │ │ + ldr r3, [pc, #32] @ 86ebac <__cxa_atexit@plt+0x85cbfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86eba0 <__cxa_atexit@plt+0x85cbf0> │ │ │ │ + ldr r7, [pc, #16] @ 86ebb0 <__cxa_atexit@plt+0x85cc00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #192 @ 0xc0 │ │ │ │ - cmpeq sp, #252, 28 @ 0xfc0 │ │ │ │ - teqeq lr, #40, 24 @ 0x2800 │ │ │ │ + cmpeq sp, #176 @ 0xb0 │ │ │ │ + cmpeq sp, #236, 28 @ 0xec0 │ │ │ │ + teqeq lr, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ebdc <__cxa_atexit@plt+0x85cc2c> │ │ │ │ - ldr r3, [pc, #32] @ 86ebe4 <__cxa_atexit@plt+0x85cc34> │ │ │ │ + bcc 86ebec <__cxa_atexit@plt+0x85cc3c> │ │ │ │ + ldr r3, [pc, #32] @ 86ebf4 <__cxa_atexit@plt+0x85cc44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86ebe8 <__cxa_atexit@plt+0x85cc38> │ │ │ │ + ldr r7, [pc, #16] @ 86ebf8 <__cxa_atexit@plt+0x85cc48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #120 @ 0x78 │ │ │ │ - cmpeq sp, #180, 28 @ 0xb40 │ │ │ │ - teqeq lr, #96, 20 @ 0x60000 │ │ │ │ + cmpeq sp, #104 @ 0x68 │ │ │ │ + cmpeq sp, #164, 28 @ 0xa40 │ │ │ │ + teqeq lr, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ec68 <__cxa_atexit@plt+0x85ccb8> │ │ │ │ + bcc 86ec78 <__cxa_atexit@plt+0x85ccc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ec60 <__cxa_atexit@plt+0x85ccb0> │ │ │ │ - ldr r3, [pc, #84] @ 86ec70 <__cxa_atexit@plt+0x85ccc0> │ │ │ │ + bhi 86ec70 <__cxa_atexit@plt+0x85ccc0> │ │ │ │ + ldr r3, [pc, #84] @ 86ec80 <__cxa_atexit@plt+0x85ccd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 86ec74 <__cxa_atexit@plt+0x85ccc4> │ │ │ │ + ldr r2, [pc, #80] @ 86ec84 <__cxa_atexit@plt+0x85ccd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 86ec78 <__cxa_atexit@plt+0x85ccc8> │ │ │ │ + ldr r1, [pc, #60] @ 86ec88 <__cxa_atexit@plt+0x85ccd8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 86ec7c <__cxa_atexit@plt+0x85cccc> │ │ │ │ + ldr r7, [pc, #32] @ 86ec8c <__cxa_atexit@plt+0x85ccdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #24 │ │ │ │ + cmpeq sp, #8 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq sp, #216, 8 @ 0xd8000000 │ │ │ │ - teqeq lr, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ + teqeq lr, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ed64 <__cxa_atexit@plt+0x85cdb4> │ │ │ │ + bcc 86ed74 <__cxa_atexit@plt+0x85cdc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ed5c <__cxa_atexit@plt+0x85cdac> │ │ │ │ - ldr r3, [pc, #188] @ 86ed6c <__cxa_atexit@plt+0x85cdbc> │ │ │ │ + bhi 86ed6c <__cxa_atexit@plt+0x85cdbc> │ │ │ │ + ldr r3, [pc, #188] @ 86ed7c <__cxa_atexit@plt+0x85cdcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ @@ -2192209,17 +2192213,17 @@ │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - ldr r7, [pc, #100] @ 86ed70 <__cxa_atexit@plt+0x85cdc0> │ │ │ │ + ldr r7, [pc, #100] @ 86ed80 <__cxa_atexit@plt+0x85cdd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 86ed74 <__cxa_atexit@plt+0x85cdc4> │ │ │ │ + ldr r2, [pc, #96] @ 86ed84 <__cxa_atexit@plt+0x85cdd4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r8} │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str ip, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ @@ -2192227,50 +2192231,50 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-72]! @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #36] @ 86ed78 <__cxa_atexit@plt+0x85cdc8> │ │ │ │ + ldr r7, [pc, #36] @ 86ed88 <__cxa_atexit@plt+0x85cdd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #140, 30 @ 0x230 │ │ │ │ + cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmpeq sp, #252, 2 @ 0x3f │ │ │ │ - teqeq lr, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq sp, #236, 2 @ 0x3b │ │ │ │ + teqeq lr, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86edb4 <__cxa_atexit@plt+0x85ce04> │ │ │ │ - ldr r3, [pc, #32] @ 86edbc <__cxa_atexit@plt+0x85ce0c> │ │ │ │ + bcc 86edc4 <__cxa_atexit@plt+0x85ce14> │ │ │ │ + ldr r3, [pc, #32] @ 86edcc <__cxa_atexit@plt+0x85ce1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 86d830 <__cxa_atexit@plt+0x85b880> │ │ │ │ + b 86d840 <__cxa_atexit@plt+0x85b890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #160, 28 @ 0xa00 │ │ │ │ - teqeq lr, #4, 20 @ 0x4000 │ │ │ │ + cmpeq sp, #144, 28 @ 0x900 │ │ │ │ + teqeq lr, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ee9c <__cxa_atexit@plt+0x85ceec> │ │ │ │ + bcc 86eeac <__cxa_atexit@plt+0x85cefc> │ │ │ │ add lr, sp, #12 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #35] @ 0x23 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r7, #39] @ 0x27 │ │ │ │ str r6, [sp] │ │ │ │ ldr r6, [r7, #43] @ 0x2b │ │ │ │ @@ -2192282,15 +2192286,15 @@ │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr lr, [r7, #27] │ │ │ │ ldr sl, [r7, #31] │ │ │ │ - ldr r9, [pc, #116] @ 86eea4 <__cxa_atexit@plt+0x85cef4> │ │ │ │ + ldr r9, [pc, #116] @ 86eeb4 <__cxa_atexit@plt+0x85cf04> │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r5, #-56]! @ 0xffffffc8 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ str r4, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ @@ -2192303,32 +2192307,32 @@ │ │ │ │ mov r7, fp │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ tst fp, #3 │ │ │ │ - beq 86ee8c <__cxa_atexit@plt+0x85cedc> │ │ │ │ + beq 86ee9c <__cxa_atexit@plt+0x85ceec> │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 86eeb4 <__cxa_atexit@plt+0x85cf04> │ │ │ │ + b 86eec4 <__cxa_atexit@plt+0x85cf14> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - teqeq lr, #32, 18 @ 0x80000 │ │ │ │ + teqeq lr, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ef88 <__cxa_atexit@plt+0x85cfd8> │ │ │ │ + bhi 86ef98 <__cxa_atexit@plt+0x85cfe8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp] │ │ │ │ @@ -2192358,43 +2192362,43 @@ │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #52] @ 86ef94 <__cxa_atexit@plt+0x85cfe4> │ │ │ │ + ldr r7, [pc, #52] @ 86efa4 <__cxa_atexit@plt+0x85cff4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #40] @ 86ef98 <__cxa_atexit@plt+0x85cfe8> │ │ │ │ + ldr r7, [pc, #40] @ 86efa8 <__cxa_atexit@plt+0x85cff8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-76]! @ 0xffffffb4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r7, [pc, #28] @ 86ef9c <__cxa_atexit@plt+0x85cfec> │ │ │ │ + ldr r7, [pc, #28] @ 86efac <__cxa_atexit@plt+0x85cffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - cmpeq sp, #12, 28 @ 0xc0 │ │ │ │ - teqeq lr, #56, 16 @ 0x380000 │ │ │ │ + cmpeq sp, #252, 26 @ 0x3f00 │ │ │ │ + teqeq lr, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f078 <__cxa_atexit@plt+0x85d0c8> │ │ │ │ + bcc 86f088 <__cxa_atexit@plt+0x85d0d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f070 <__cxa_atexit@plt+0x85d0c0> │ │ │ │ - ldr r3, [pc, #176] @ 86f080 <__cxa_atexit@plt+0x85d0d0> │ │ │ │ + bhi 86f080 <__cxa_atexit@plt+0x85d0d0> │ │ │ │ + ldr r3, [pc, #176] @ 86f090 <__cxa_atexit@plt+0x85d0e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ @@ -2192406,15 +2192410,15 @@ │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r0, [r7, #36] @ 0x24 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ ldm r7, {r1, r2, r3, r4, r7} │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr r7, [pc, #100] @ 86f084 <__cxa_atexit@plt+0x85d0d4> │ │ │ │ + ldr r7, [pc, #100] @ 86f094 <__cxa_atexit@plt+0x85d0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ stmda r6, {r1, r2, r3, r4} │ │ │ │ str r7, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ @@ -2192422,471 +2192426,471 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub r8, r6, #51 @ 0x33 │ │ │ │ - ldr r7, [pc, #40] @ 86f088 <__cxa_atexit@plt+0x85d0d8> │ │ │ │ + ldr r7, [pc, #40] @ 86f098 <__cxa_atexit@plt+0x85d0e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq sp, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - cmpeq sp, #212, 12 @ 0xd400000 │ │ │ │ - teqeq lr, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq sp, #196, 12 @ 0xc400000 │ │ │ │ + teqeq lr, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f0c4 <__cxa_atexit@plt+0x85d114> │ │ │ │ - ldr r3, [pc, #32] @ 86f0cc <__cxa_atexit@plt+0x85d11c> │ │ │ │ + bcc 86f0d4 <__cxa_atexit@plt+0x85d124> │ │ │ │ + ldr r3, [pc, #32] @ 86f0dc <__cxa_atexit@plt+0x85d12c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86f0d0 <__cxa_atexit@plt+0x85d120> │ │ │ │ + ldr r7, [pc, #16] @ 86f0e0 <__cxa_atexit@plt+0x85d130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #144, 22 @ 0x24000 │ │ │ │ - cmpeq sp, #148, 28 @ 0x940 │ │ │ │ - teqeq lr, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq sp, #128, 22 @ 0x20000 │ │ │ │ + cmpeq sp, #132, 28 @ 0x840 │ │ │ │ + teqeq lr, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f120 <__cxa_atexit@plt+0x85d170> │ │ │ │ - ldr r3, [pc, #48] @ 86f128 <__cxa_atexit@plt+0x85d178> │ │ │ │ + bcc 86f130 <__cxa_atexit@plt+0x85d180> │ │ │ │ + ldr r3, [pc, #48] @ 86f138 <__cxa_atexit@plt+0x85d188> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 86f114 <__cxa_atexit@plt+0x85d164> │ │ │ │ + beq 86f124 <__cxa_atexit@plt+0x85d174> │ │ │ │ mov r7, r8 │ │ │ │ - b 86f138 <__cxa_atexit@plt+0x85d188> │ │ │ │ + b 86f148 <__cxa_atexit@plt+0x85d198> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #220, 8 @ 0xdc000000 │ │ │ │ + teqeq lr, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #4] @ 86f154 <__cxa_atexit@plt+0x85d1a4> │ │ │ │ + ldr r7, [pc, #4] @ 86f164 <__cxa_atexit@plt+0x85d1b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - cmpeq sp, #252 @ 0xfc │ │ │ │ - teqeq lr, #188, 8 @ 0xbc000000 │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + cmpeq sp, #236 @ 0xec │ │ │ │ + teqeq lr, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f1c0 <__cxa_atexit@plt+0x85d210> │ │ │ │ + bcc 86f1d0 <__cxa_atexit@plt+0x85d220> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f1b8 <__cxa_atexit@plt+0x85d208> │ │ │ │ - ldr r3, [pc, #64] @ 86f1c8 <__cxa_atexit@plt+0x85d218> │ │ │ │ + bhi 86f1c8 <__cxa_atexit@plt+0x85d218> │ │ │ │ + ldr r3, [pc, #64] @ 86f1d8 <__cxa_atexit@plt+0x85d228> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 86f1cc <__cxa_atexit@plt+0x85d21c> │ │ │ │ + ldr r2, [pc, #60] @ 86f1dc <__cxa_atexit@plt+0x85d22c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 86f1d0 <__cxa_atexit@plt+0x85d220> │ │ │ │ + ldr r7, [pc, #36] @ 86f1e0 <__cxa_atexit@plt+0x85d230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 86f1d4 <__cxa_atexit@plt+0x85d224> │ │ │ │ + ldr r8, [pc, #32] @ 86f1e4 <__cxa_atexit@plt+0x85d234> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmpeq sp, #172, 20 @ 0xac000 │ │ │ │ - cmpeq sp, #232, 22 @ 0x3a000 │ │ │ │ - cmpeq sp, #160, 26 @ 0x2800 │ │ │ │ - teqeq lr, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq sp, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq sp, #216, 22 @ 0x36000 │ │ │ │ + cmpeq sp, #144, 26 @ 0x2400 │ │ │ │ + teqeq lr, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f258 <__cxa_atexit@plt+0x85d2a8> │ │ │ │ + bcc 86f268 <__cxa_atexit@plt+0x85d2b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f250 <__cxa_atexit@plt+0x85d2a0> │ │ │ │ - ldr r3, [pc, #88] @ 86f260 <__cxa_atexit@plt+0x85d2b0> │ │ │ │ + bhi 86f260 <__cxa_atexit@plt+0x85d2b0> │ │ │ │ + ldr r3, [pc, #88] @ 86f270 <__cxa_atexit@plt+0x85d2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 86f264 <__cxa_atexit@plt+0x85d2b4> │ │ │ │ + ldr r2, [pc, #84] @ 86f274 <__cxa_atexit@plt+0x85d2c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #60] @ 86f268 <__cxa_atexit@plt+0x85d2b8> │ │ │ │ + ldr r0, [pc, #60] @ 86f278 <__cxa_atexit@plt+0x85d2c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 86f26c <__cxa_atexit@plt+0x85d2bc> │ │ │ │ + ldr r7, [pc, #32] @ 86f27c <__cxa_atexit@plt+0x85d2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sp, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq sp, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmpeq sp, #64, 22 @ 0x10000 │ │ │ │ - teqeq lr, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq sp, #48, 22 @ 0xc000 │ │ │ │ + teqeq lr, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86f2c4 <__cxa_atexit@plt+0x85d314> │ │ │ │ + bne 86f2d4 <__cxa_atexit@plt+0x85d324> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f2d4 <__cxa_atexit@plt+0x85d324> │ │ │ │ + bhi 86f2e4 <__cxa_atexit@plt+0x85d334> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #56] @ 86f2e0 <__cxa_atexit@plt+0x85d330> │ │ │ │ + ldr r3, [pc, #56] @ 86f2f0 <__cxa_atexit@plt+0x85d340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #36] @ 86f2e4 <__cxa_atexit@plt+0x85d334> │ │ │ │ + ldr r7, [pc, #36] @ 86f2f4 <__cxa_atexit@plt+0x85d344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sp, #116, 8 @ 0x74000000 │ │ │ │ - teqeq lr, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq sp, #100, 8 @ 0x64000000 │ │ │ │ + teqeq lr, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f320 <__cxa_atexit@plt+0x85d370> │ │ │ │ - ldr r3, [pc, #32] @ 86f328 <__cxa_atexit@plt+0x85d378> │ │ │ │ + bcc 86f330 <__cxa_atexit@plt+0x85d380> │ │ │ │ + ldr r3, [pc, #32] @ 86f338 <__cxa_atexit@plt+0x85d388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86f32c <__cxa_atexit@plt+0x85d37c> │ │ │ │ + ldr r7, [pc, #16] @ 86f33c <__cxa_atexit@plt+0x85d38c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #52, 18 @ 0xd0000 │ │ │ │ - cmpeq sp, #112, 14 @ 0x1c00000 │ │ │ │ - teqeq lr, #136, 4 @ 0x80000008 │ │ │ │ + cmpeq sp, #36, 18 @ 0x90000 │ │ │ │ + cmpeq sp, #96, 14 @ 0x1800000 │ │ │ │ + teqeq lr, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f394 <__cxa_atexit@plt+0x85d3e4> │ │ │ │ - ldr r3, [pc, #76] @ 86f39c <__cxa_atexit@plt+0x85d3ec> │ │ │ │ + bcc 86f3a4 <__cxa_atexit@plt+0x85d3f4> │ │ │ │ + ldr r3, [pc, #76] @ 86f3ac <__cxa_atexit@plt+0x85d3fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86f3a0 <__cxa_atexit@plt+0x85d3f0> │ │ │ │ + ldr r2, [pc, #72] @ 86f3b0 <__cxa_atexit@plt+0x85d400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - ldr r7, [pc, #32] @ 86f3a4 <__cxa_atexit@plt+0x85d3f4> │ │ │ │ + ldr r7, [pc, #32] @ 86f3b4 <__cxa_atexit@plt+0x85d404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #177 @ 0xb1 │ │ │ │ - ldr r7, [pc, #24] @ 86f3a8 <__cxa_atexit@plt+0x85d3f8> │ │ │ │ + ldr r7, [pc, #24] @ 86f3b8 <__cxa_atexit@plt+0x85d408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq sp, #228, 16 @ 0xe40000 │ │ │ │ - cmpeq sp, #196, 18 @ 0x310000 │ │ │ │ - cmpeq sp, #132, 14 @ 0x2100000 │ │ │ │ + cmpeq sp, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq sp, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq sp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f3f4 <__cxa_atexit@plt+0x85d444> │ │ │ │ + bhi 86f404 <__cxa_atexit@plt+0x85d454> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 86f400 <__cxa_atexit@plt+0x85d450> │ │ │ │ + ldr r0, [pc, #40] @ 86f410 <__cxa_atexit@plt+0x85d460> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #108, 2 │ │ │ │ - teqeq lr, #200, 6 @ 0x20000003 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #92, 2 │ │ │ │ + teqeq lr, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f43c <__cxa_atexit@plt+0x85d48c> │ │ │ │ - ldr r3, [pc, #32] @ 86f444 <__cxa_atexit@plt+0x85d494> │ │ │ │ + bcc 86f44c <__cxa_atexit@plt+0x85d49c> │ │ │ │ + ldr r3, [pc, #32] @ 86f454 <__cxa_atexit@plt+0x85d4a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86f448 <__cxa_atexit@plt+0x85d498> │ │ │ │ + ldr r7, [pc, #16] @ 86f458 <__cxa_atexit@plt+0x85d4a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #24, 16 @ 0x180000 │ │ │ │ - cmpeq sp, #84, 12 @ 0x5400000 │ │ │ │ - teqeq lr, #108, 2 │ │ │ │ + cmpeq sp, #8, 16 @ 0x80000 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ + teqeq lr, #92, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f4b0 <__cxa_atexit@plt+0x85d500> │ │ │ │ - ldr r3, [pc, #76] @ 86f4b8 <__cxa_atexit@plt+0x85d508> │ │ │ │ + bcc 86f4c0 <__cxa_atexit@plt+0x85d510> │ │ │ │ + ldr r3, [pc, #76] @ 86f4c8 <__cxa_atexit@plt+0x85d518> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 86f4bc <__cxa_atexit@plt+0x85d50c> │ │ │ │ + ldr r2, [pc, #72] @ 86f4cc <__cxa_atexit@plt+0x85d51c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - ldr r7, [pc, #32] @ 86f4c0 <__cxa_atexit@plt+0x85d510> │ │ │ │ + ldr r7, [pc, #32] @ 86f4d0 <__cxa_atexit@plt+0x85d520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #177 @ 0xb1 │ │ │ │ - ldr r7, [pc, #24] @ 86f4c4 <__cxa_atexit@plt+0x85d514> │ │ │ │ + ldr r7, [pc, #24] @ 86f4d4 <__cxa_atexit@plt+0x85d524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq sp, #200, 14 @ 0x3200000 │ │ │ │ - cmpeq sp, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq sp, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq sp, #184, 14 @ 0x2e00000 │ │ │ │ + cmpeq sp, #152, 16 @ 0x980000 │ │ │ │ + cmpeq sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f510 <__cxa_atexit@plt+0x85d560> │ │ │ │ + bhi 86f520 <__cxa_atexit@plt+0x85d570> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #40] @ 86f51c <__cxa_atexit@plt+0x85d56c> │ │ │ │ + ldr r0, [pc, #40] @ 86f52c <__cxa_atexit@plt+0x85d57c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #80 @ 0x50 │ │ │ │ - teqeq lr, #184 @ 0xb8 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #64 @ 0x40 │ │ │ │ + teqeq lr, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f578 <__cxa_atexit@plt+0x85d5c8> │ │ │ │ - ldr r3, [pc, #64] @ 86f580 <__cxa_atexit@plt+0x85d5d0> │ │ │ │ + bcc 86f588 <__cxa_atexit@plt+0x85d5d8> │ │ │ │ + ldr r3, [pc, #64] @ 86f590 <__cxa_atexit@plt+0x85d5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 86f584 <__cxa_atexit@plt+0x85d5d4> │ │ │ │ + ldr r2, [pc, #60] @ 86f594 <__cxa_atexit@plt+0x85d5e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86f570 <__cxa_atexit@plt+0x85d5c0> │ │ │ │ - b 86f594 <__cxa_atexit@plt+0x85d5e4> │ │ │ │ + beq 86f580 <__cxa_atexit@plt+0x85d5d0> │ │ │ │ + b 86f5a4 <__cxa_atexit@plt+0x85d5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, #244, 12 @ 0xf400000 │ │ │ │ - teqeq lr, #80 @ 0x50 │ │ │ │ + cmpeq sp, #228, 12 @ 0xe400000 │ │ │ │ + teqeq lr, #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86f5c0 <__cxa_atexit@plt+0x85d610> │ │ │ │ - ldr r3, [pc, #32] @ 86f5d0 <__cxa_atexit@plt+0x85d620> │ │ │ │ + bne 86f5d0 <__cxa_atexit@plt+0x85d620> │ │ │ │ + ldr r3, [pc, #32] @ 86f5e0 <__cxa_atexit@plt+0x85d630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86f5c8 <__cxa_atexit@plt+0x85d618> │ │ │ │ - b 86f5e0 <__cxa_atexit@plt+0x85d630> │ │ │ │ + beq 86f5d8 <__cxa_atexit@plt+0x85d628> │ │ │ │ + b 86f5f0 <__cxa_atexit@plt+0x85d640> │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq lr, #4 │ │ │ │ + teqeq lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 86f61c <__cxa_atexit@plt+0x85d66c> │ │ │ │ + beq 86f62c <__cxa_atexit@plt+0x85d67c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86f61c <__cxa_atexit@plt+0x85d66c> │ │ │ │ - ldr r2, [pc, #36] @ 86f62c <__cxa_atexit@plt+0x85d67c> │ │ │ │ + bne 86f62c <__cxa_atexit@plt+0x85d67c> │ │ │ │ + ldr r2, [pc, #36] @ 86f63c <__cxa_atexit@plt+0x85d68c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86f624 <__cxa_atexit@plt+0x85d674> │ │ │ │ - b 86f63c <__cxa_atexit@plt+0x85d68c> │ │ │ │ + beq 86f634 <__cxa_atexit@plt+0x85d684> │ │ │ │ + b 86f64c <__cxa_atexit@plt+0x85d69c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - teqeq lr, #168, 30 @ 0x2a0 │ │ │ │ + teqeq lr, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f6a8 <__cxa_atexit@plt+0x85d6f8> │ │ │ │ + bhi 86f6b8 <__cxa_atexit@plt+0x85d708> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr r8, [pc, #76] @ 86f6b4 <__cxa_atexit@plt+0x85d704> │ │ │ │ + ldr r8, [pc, #76] @ 86f6c4 <__cxa_atexit@plt+0x85d714> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6] │ │ │ │ str r8, [r5, #-12] │ │ │ │ - ldr r8, [pc, #64] @ 86f6b8 <__cxa_atexit@plt+0x85d708> │ │ │ │ + ldr r8, [pc, #64] @ 86f6c8 <__cxa_atexit@plt+0x85d718> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ str r0, [r5, #-16] │ │ │ │ - ldr r3, [pc, #36] @ 86f6bc <__cxa_atexit@plt+0x85d70c> │ │ │ │ + ldr r3, [pc, #36] @ 86f6cc <__cxa_atexit@plt+0x85d71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [pc, #28] @ 86f6c0 <__cxa_atexit@plt+0x85d710> │ │ │ │ + ldr r8, [pc, #28] @ 86f6d0 <__cxa_atexit@plt+0x85d720> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - cmpeq sp, #204, 10 @ 0x33000000 │ │ │ │ - cmpeq sp, #80, 8 @ 0x50000000 │ │ │ │ - teqeq lr, #0, 30 │ │ │ │ + cmpeq sp, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq sp, #64, 8 @ 0x40000000 │ │ │ │ + teqeq lr, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 86f720 <__cxa_atexit@plt+0x85d770> │ │ │ │ + bne 86f730 <__cxa_atexit@plt+0x85d780> │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f7c4 <__cxa_atexit@plt+0x85d814> │ │ │ │ + bhi 86f7d4 <__cxa_atexit@plt+0x85d824> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #248] @ 86f7f4 <__cxa_atexit@plt+0x85d844> │ │ │ │ + ldr r3, [pc, #248] @ 86f804 <__cxa_atexit@plt+0x85d854> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #244] @ 86f7f8 <__cxa_atexit@plt+0x85d848> │ │ │ │ + ldr r2, [pc, #244] @ 86f808 <__cxa_atexit@plt+0x85d858> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #224] @ 86f7fc <__cxa_atexit@plt+0x85d84c> │ │ │ │ + ldr r7, [pc, #224] @ 86f80c <__cxa_atexit@plt+0x85d85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f7d0 <__cxa_atexit@plt+0x85d820> │ │ │ │ + bhi 86f7e0 <__cxa_atexit@plt+0x85d830> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #156] @ 86f7dc <__cxa_atexit@plt+0x85d82c> │ │ │ │ + ldr r1, [pc, #156] @ 86f7ec <__cxa_atexit@plt+0x85d83c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #152] @ 86f7e0 <__cxa_atexit@plt+0x85d830> │ │ │ │ + ldr r0, [pc, #152] @ 86f7f0 <__cxa_atexit@plt+0x85d840> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-8] │ │ │ │ - ldr r0, [pc, #144] @ 86f7e4 <__cxa_atexit@plt+0x85d834> │ │ │ │ + ldr r0, [pc, #144] @ 86f7f4 <__cxa_atexit@plt+0x85d844> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r0, [pc, #136] @ 86f7e8 <__cxa_atexit@plt+0x85d838> │ │ │ │ + ldr r0, [pc, #136] @ 86f7f8 <__cxa_atexit@plt+0x85d848> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #120] @ 86f7ec <__cxa_atexit@plt+0x85d83c> │ │ │ │ + ldr r0, [pc, #120] @ 86f7fc <__cxa_atexit@plt+0x85d84c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [pc, #112] @ 86f7f0 <__cxa_atexit@plt+0x85d840> │ │ │ │ + ldr r0, [pc, #112] @ 86f800 <__cxa_atexit@plt+0x85d850> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -2192899,48 +2192903,48 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #-60]! @ 0xffffffc4 │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - cmpeq sp, #0, 28 │ │ │ │ - cmpeq sp, #56 @ 0x38 │ │ │ │ - cmpeq sp, #232, 10 @ 0x3a000000 │ │ │ │ - cmpeq sp, #176, 30 @ 0x2c0 │ │ │ │ - cmpeq sp, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq sp, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq sp, #40 @ 0x28 │ │ │ │ + cmpeq sp, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq sp, #160, 30 @ 0x280 │ │ │ │ + cmpeq sp, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - cmpeq sp, #192, 2 @ 0x30 │ │ │ │ - teqeq lr, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sp, #176, 2 @ 0x2c │ │ │ │ + teqeq lr, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f894 <__cxa_atexit@plt+0x85d8e4> │ │ │ │ + bhi 86f8a4 <__cxa_atexit@plt+0x85d8f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #108] @ 86f8a0 <__cxa_atexit@plt+0x85d8f0> │ │ │ │ + ldr lr, [pc, #108] @ 86f8b0 <__cxa_atexit@plt+0x85d900> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #104] @ 86f8a4 <__cxa_atexit@plt+0x85d8f4> │ │ │ │ + ldr r3, [pc, #104] @ 86f8b4 <__cxa_atexit@plt+0x85d904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r3, [pc, #92] @ 86f8a8 <__cxa_atexit@plt+0x85d8f8> │ │ │ │ + ldr r3, [pc, #92] @ 86f8b8 <__cxa_atexit@plt+0x85d908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r3, [pc, #84] @ 86f8ac <__cxa_atexit@plt+0x85d8fc> │ │ │ │ + ldr r3, [pc, #84] @ 86f8bc <__cxa_atexit@plt+0x85d90c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -2192951,576 +2192955,576 @@ │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-48]! @ 0xffffffd0 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - cmpeq sp, #12, 26 @ 0x300 │ │ │ │ - cmpeq sp, #64, 30 @ 0x100 │ │ │ │ - cmpeq sp, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq sp, #48, 30 @ 0xc0 │ │ │ │ + cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f8e4 <__cxa_atexit@plt+0x85d934> │ │ │ │ - ldr r7, [pc, #32] @ 86f8f4 <__cxa_atexit@plt+0x85d944> │ │ │ │ + bhi 86f8f4 <__cxa_atexit@plt+0x85d944> │ │ │ │ + ldr r7, [pc, #32] @ 86f904 <__cxa_atexit@plt+0x85d954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #12, 12 @ 0xc00000 │ │ │ │ - teqeq lr, #240, 24 @ 0xf000 │ │ │ │ + cmpeq sp, #252, 10 @ 0x3f000000 │ │ │ │ + teqeq lr, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f97c <__cxa_atexit@plt+0x85d9cc> │ │ │ │ + bcc 86f98c <__cxa_atexit@plt+0x85d9dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86f974 <__cxa_atexit@plt+0x85d9c4> │ │ │ │ - ldr r3, [pc, #92] @ 86f984 <__cxa_atexit@plt+0x85d9d4> │ │ │ │ + bhi 86f984 <__cxa_atexit@plt+0x85d9d4> │ │ │ │ + ldr r3, [pc, #92] @ 86f994 <__cxa_atexit@plt+0x85d9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 86f988 <__cxa_atexit@plt+0x85d9d8> │ │ │ │ + ldr r2, [pc, #88] @ 86f998 <__cxa_atexit@plt+0x85d9e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 86f98c <__cxa_atexit@plt+0x85d9dc> │ │ │ │ + ldr r0, [pc, #64] @ 86f99c <__cxa_atexit@plt+0x85d9ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #32] @ 86f990 <__cxa_atexit@plt+0x85d9e0> │ │ │ │ + ldr r7, [pc, #32] @ 86f9a0 <__cxa_atexit@plt+0x85d9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq sp, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - cmpeq sp, #224, 4 │ │ │ │ + cmpeq sp, #208, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86f9c0 <__cxa_atexit@plt+0x85da10> │ │ │ │ - ldr r3, [pc, #24] @ 86f9c8 <__cxa_atexit@plt+0x85da18> │ │ │ │ + bcc 86f9d0 <__cxa_atexit@plt+0x85da20> │ │ │ │ + ldr r3, [pc, #24] @ 86f9d8 <__cxa_atexit@plt+0x85da28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #140, 4 @ 0xc0000008 │ │ │ │ - teqeq lr, #24, 24 @ 0x1800 │ │ │ │ + cmpeq sp, #124, 4 @ 0xc0000007 │ │ │ │ + teqeq lr, #8, 24 @ 0x800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86fa34 <__cxa_atexit@plt+0x85da84> │ │ │ │ - ldr r3, [pc, #80] @ 86fa44 <__cxa_atexit@plt+0x85da94> │ │ │ │ + bhi 86fa44 <__cxa_atexit@plt+0x85da94> │ │ │ │ + ldr r3, [pc, #80] @ 86fa54 <__cxa_atexit@plt+0x85daa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 86fa48 <__cxa_atexit@plt+0x85da98> │ │ │ │ + ldr r0, [pc, #64] @ 86fa58 <__cxa_atexit@plt+0x85daa8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #28] @ 86fa4c <__cxa_atexit@plt+0x85da9c> │ │ │ │ + ldr r7, [pc, #28] @ 86fa5c <__cxa_atexit@plt+0x85daac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmpeq sp, #32, 4 │ │ │ │ - teqeq lr, #224, 26 @ 0x3800 │ │ │ │ + cmpeq sp, #16, 4 │ │ │ │ + teqeq lr, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fa8c <__cxa_atexit@plt+0x85dadc> │ │ │ │ - ldr r3, [pc, #36] @ 86fa94 <__cxa_atexit@plt+0x85dae4> │ │ │ │ + bcc 86fa9c <__cxa_atexit@plt+0x85daec> │ │ │ │ + ldr r3, [pc, #36] @ 86faa4 <__cxa_atexit@plt+0x85daf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 86fa98 <__cxa_atexit@plt+0x85dae8> │ │ │ │ + ldr r7, [pc, #16] @ 86faa8 <__cxa_atexit@plt+0x85daf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #204, 2 @ 0x33 │ │ │ │ - cmpeq sp, #76, 28 @ 0x4c0 │ │ │ │ - teqeq lr, #88, 22 @ 0x16000 │ │ │ │ + cmpeq sp, #188, 2 @ 0x2f │ │ │ │ + cmpeq sp, #60, 28 @ 0x3c0 │ │ │ │ + teqeq lr, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fb30 <__cxa_atexit@plt+0x85db80> │ │ │ │ + bcc 86fb40 <__cxa_atexit@plt+0x85db90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86fb28 <__cxa_atexit@plt+0x85db78> │ │ │ │ + bhi 86fb38 <__cxa_atexit@plt+0x85db88> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ - ldr r9, [pc, #84] @ 86fb38 <__cxa_atexit@plt+0x85db88> │ │ │ │ + ldr r9, [pc, #84] @ 86fb48 <__cxa_atexit@plt+0x85db98> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 86fb3c <__cxa_atexit@plt+0x85db8c> │ │ │ │ + ldr sl, [pc, #80] @ 86fb4c <__cxa_atexit@plt+0x85db9c> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r1, r8} │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #56] @ 86fb40 <__cxa_atexit@plt+0x85db90> │ │ │ │ + ldr r2, [pc, #56] @ 86fb50 <__cxa_atexit@plt+0x85dba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ sub r2, r6, #31 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ str sl, [r2, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq sp, #92, 2 │ │ │ │ + cmpeq sp, #76, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fbcc <__cxa_atexit@plt+0x85dc1c> │ │ │ │ + bcc 86fbdc <__cxa_atexit@plt+0x85dc2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86fbc4 <__cxa_atexit@plt+0x85dc14> │ │ │ │ - ldr r3, [pc, #100] @ 86fbd4 <__cxa_atexit@plt+0x85dc24> │ │ │ │ + bhi 86fbd4 <__cxa_atexit@plt+0x85dc24> │ │ │ │ + ldr r3, [pc, #100] @ 86fbe4 <__cxa_atexit@plt+0x85dc34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ - ldr r1, [pc, #72] @ 86fbd8 <__cxa_atexit@plt+0x85dc28> │ │ │ │ + ldr r1, [pc, #72] @ 86fbe8 <__cxa_atexit@plt+0x85dc38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #60] @ 86fbdc <__cxa_atexit@plt+0x85dc2c> │ │ │ │ + ldr r0, [pc, #60] @ 86fbec <__cxa_atexit@plt+0x85dc3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [pc, #52] @ 86fbe0 <__cxa_atexit@plt+0x85dc30> │ │ │ │ + ldr r0, [pc, #52] @ 86fbf0 <__cxa_atexit@plt+0x85dc40> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r6, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #204 @ 0xcc │ │ │ │ - cmpeq sp, #80, 6 @ 0x40000001 │ │ │ │ - cmpeq sp, #196 @ 0xc4 │ │ │ │ + cmpeq sp, #188 @ 0xbc │ │ │ │ + cmpeq sp, #64, 6 │ │ │ │ + cmpeq sp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r5, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #128, 24 @ 0x8000 │ │ │ │ + teqeq lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fc9c <__cxa_atexit@plt+0x85dcec> │ │ │ │ + bcc 86fcac <__cxa_atexit@plt+0x85dcfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86fc94 <__cxa_atexit@plt+0x85dce4> │ │ │ │ - ldr r3, [pc, #100] @ 86fca4 <__cxa_atexit@plt+0x85dcf4> │ │ │ │ + bhi 86fca4 <__cxa_atexit@plt+0x85dcf4> │ │ │ │ + ldr r3, [pc, #100] @ 86fcb4 <__cxa_atexit@plt+0x85dd04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #68] @ 86fca8 <__cxa_atexit@plt+0x85dcf8> │ │ │ │ + ldr lr, [pc, #68] @ 86fcb8 <__cxa_atexit@plt+0x85dd08> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #40] @ 86fcac <__cxa_atexit@plt+0x85dcfc> │ │ │ │ + ldr r7, [pc, #40] @ 86fcbc <__cxa_atexit@plt+0x85dd0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 86fcb0 <__cxa_atexit@plt+0x85dd00> │ │ │ │ + ldr r7, [pc, #32] @ 86fcc0 <__cxa_atexit@plt+0x85dd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq sp, #236, 30 @ 0x3b0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq sp, #16, 10 @ 0x4000000 │ │ │ │ - cmpeq sp, #136, 8 @ 0x88000000 │ │ │ │ - teqeq lr, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #0, 10 │ │ │ │ + cmpeq sp, #120, 8 @ 0x78000000 │ │ │ │ + teqeq lr, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fd50 <__cxa_atexit@plt+0x85dda0> │ │ │ │ + bcc 86fd60 <__cxa_atexit@plt+0x85ddb0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86fd48 <__cxa_atexit@plt+0x85dd98> │ │ │ │ - ldr r3, [pc, #116] @ 86fd58 <__cxa_atexit@plt+0x85dda8> │ │ │ │ + bhi 86fd58 <__cxa_atexit@plt+0x85dda8> │ │ │ │ + ldr r3, [pc, #116] @ 86fd68 <__cxa_atexit@plt+0x85ddb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ - ldr r8, [pc, #88] @ 86fd5c <__cxa_atexit@plt+0x85ddac> │ │ │ │ + ldr r8, [pc, #88] @ 86fd6c <__cxa_atexit@plt+0x85ddbc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ - ldr r3, [pc, #68] @ 86fd60 <__cxa_atexit@plt+0x85ddb0> │ │ │ │ + ldr r3, [pc, #68] @ 86fd70 <__cxa_atexit@plt+0x85ddc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 86fd64 <__cxa_atexit@plt+0x85ddb4> │ │ │ │ + ldr r3, [pc, #60] @ 86fd74 <__cxa_atexit@plt+0x85ddc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86fd68 <__cxa_atexit@plt+0x85ddb8> │ │ │ │ + ldr r8, [pc, #36] @ 86fd78 <__cxa_atexit@plt+0x85ddc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #88, 30 @ 0x160 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ cmpeq sp, #72, 30 @ 0x120 │ │ │ │ - cmpeq sp, #32 │ │ │ │ - cmpeq sp, #96 @ 0x60 │ │ │ │ - teqeq lr, #32, 16 @ 0x200000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + cmpeq sp, #56, 30 @ 0xe0 │ │ │ │ + cmpeq sp, #16 │ │ │ │ + cmpeq sp, #80 @ 0x50 │ │ │ │ + teqeq lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fda4 <__cxa_atexit@plt+0x85ddf4> │ │ │ │ - ldr r3, [pc, #32] @ 86fdac <__cxa_atexit@plt+0x85ddfc> │ │ │ │ + bcc 86fdb4 <__cxa_atexit@plt+0x85de04> │ │ │ │ + ldr r3, [pc, #32] @ 86fdbc <__cxa_atexit@plt+0x85de0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86fdb0 <__cxa_atexit@plt+0x85de00> │ │ │ │ + ldr r7, [pc, #16] @ 86fdc0 <__cxa_atexit@plt+0x85de10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ - cmpeq sp, #160, 8 @ 0xa0000000 │ │ │ │ - teqeq lr, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq sp, #160, 28 @ 0xa00 │ │ │ │ + cmpeq sp, #144, 8 @ 0x90000000 │ │ │ │ + teqeq lr, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fe1c <__cxa_atexit@plt+0x85de6c> │ │ │ │ + bcc 86fe2c <__cxa_atexit@plt+0x85de7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86fe14 <__cxa_atexit@plt+0x85de64> │ │ │ │ - ldr r3, [pc, #64] @ 86fe24 <__cxa_atexit@plt+0x85de74> │ │ │ │ + bhi 86fe24 <__cxa_atexit@plt+0x85de74> │ │ │ │ + ldr r3, [pc, #64] @ 86fe34 <__cxa_atexit@plt+0x85de84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 86fe28 <__cxa_atexit@plt+0x85de78> │ │ │ │ + ldr r3, [pc, #44] @ 86fe38 <__cxa_atexit@plt+0x85de88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 86fe2c <__cxa_atexit@plt+0x85de7c> │ │ │ │ + ldr r7, [pc, #28] @ 86fe3c <__cxa_atexit@plt+0x85de8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #88, 28 @ 0x580 │ │ │ │ + cmpeq sp, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ - teqeq lr, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq sp, #108, 30 @ 0x1b0 │ │ │ │ + teqeq lr, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fe68 <__cxa_atexit@plt+0x85deb8> │ │ │ │ - ldr r3, [pc, #32] @ 86fe70 <__cxa_atexit@plt+0x85dec0> │ │ │ │ + bcc 86fe78 <__cxa_atexit@plt+0x85dec8> │ │ │ │ + ldr r3, [pc, #32] @ 86fe80 <__cxa_atexit@plt+0x85ded0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 86fe74 <__cxa_atexit@plt+0x85dec4> │ │ │ │ + ldr r7, [pc, #16] @ 86fe84 <__cxa_atexit@plt+0x85ded4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq sp, #52, 22 @ 0xd000 │ │ │ │ - teqeq lr, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq sp, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sp, #36, 22 @ 0x9000 │ │ │ │ + teqeq lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fef4 <__cxa_atexit@plt+0x85df44> │ │ │ │ + bcc 86ff04 <__cxa_atexit@plt+0x85df54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86feec <__cxa_atexit@plt+0x85df3c> │ │ │ │ - ldr r3, [pc, #84] @ 86fefc <__cxa_atexit@plt+0x85df4c> │ │ │ │ + bhi 86fefc <__cxa_atexit@plt+0x85df4c> │ │ │ │ + ldr r3, [pc, #84] @ 86ff0c <__cxa_atexit@plt+0x85df5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #72] @ 86ff00 <__cxa_atexit@plt+0x85df50> │ │ │ │ + ldr r2, [pc, #72] @ 86ff10 <__cxa_atexit@plt+0x85df60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 86ff04 <__cxa_atexit@plt+0x85df54> │ │ │ │ + ldr r3, [pc, #64] @ 86ff14 <__cxa_atexit@plt+0x85df64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 86ff08 <__cxa_atexit@plt+0x85df58> │ │ │ │ + ldr r3, [pc, #56] @ 86ff18 <__cxa_atexit@plt+0x85df68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 86ff0c <__cxa_atexit@plt+0x85df5c> │ │ │ │ + ldr r8, [pc, #36] @ 86ff1c <__cxa_atexit@plt+0x85df6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #148, 26 @ 0x2500 │ │ │ │ + cmpeq sp, #132, 26 @ 0x2100 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq sp, #160, 26 @ 0x2800 │ │ │ │ - cmpeq sp, #136, 28 @ 0x880 │ │ │ │ - cmpeq sp, #108, 28 @ 0x6c0 │ │ │ │ - teqeq lr, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq sp, #144, 26 @ 0x2400 │ │ │ │ + cmpeq sp, #120, 28 @ 0x780 │ │ │ │ + cmpeq sp, #92, 28 @ 0x5c0 │ │ │ │ + teqeq lr, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ff78 <__cxa_atexit@plt+0x85dfc8> │ │ │ │ + bcc 86ff88 <__cxa_atexit@plt+0x85dfd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 86ff70 <__cxa_atexit@plt+0x85dfc0> │ │ │ │ - ldr r3, [pc, #64] @ 86ff80 <__cxa_atexit@plt+0x85dfd0> │ │ │ │ + bhi 86ff80 <__cxa_atexit@plt+0x85dfd0> │ │ │ │ + ldr r3, [pc, #64] @ 86ff90 <__cxa_atexit@plt+0x85dfe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 86ff84 <__cxa_atexit@plt+0x85dfd4> │ │ │ │ + ldr r3, [pc, #44] @ 86ff94 <__cxa_atexit@plt+0x85dfe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 86ff88 <__cxa_atexit@plt+0x85dfd8> │ │ │ │ + ldr r7, [pc, #28] @ 86ff98 <__cxa_atexit@plt+0x85dfe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq sp, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq sp, #228, 30 @ 0x390 │ │ │ │ + cmpeq sp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86ffbc <__cxa_atexit@plt+0x85e00c> │ │ │ │ - ldr r3, [pc, #28] @ 86ffc4 <__cxa_atexit@plt+0x85e014> │ │ │ │ + bcc 86ffcc <__cxa_atexit@plt+0x85e01c> │ │ │ │ + ldr r3, [pc, #28] @ 86ffd4 <__cxa_atexit@plt+0x85e024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #148, 24 @ 0x9400 │ │ │ │ + cmpeq sp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 86fff8 <__cxa_atexit@plt+0x85e048> │ │ │ │ - ldr r3, [pc, #28] @ 870000 <__cxa_atexit@plt+0x85e050> │ │ │ │ + bcc 870008 <__cxa_atexit@plt+0x85e058> │ │ │ │ + ldr r3, [pc, #28] @ 870010 <__cxa_atexit@plt+0x85e060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #88, 24 @ 0x5800 │ │ │ │ - teqeq lr, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq sp, #72, 24 @ 0x4800 │ │ │ │ + teqeq lr, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870050 <__cxa_atexit@plt+0x85e0a0> │ │ │ │ - ldr r3, [pc, #52] @ 870058 <__cxa_atexit@plt+0x85e0a8> │ │ │ │ + bcc 870060 <__cxa_atexit@plt+0x85e0b0> │ │ │ │ + ldr r3, [pc, #52] @ 870068 <__cxa_atexit@plt+0x85e0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 87005c <__cxa_atexit@plt+0x85e0ac> │ │ │ │ + ldr r2, [pc, #48] @ 87006c <__cxa_atexit@plt+0x85e0bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 870060 <__cxa_atexit@plt+0x85e0b0> │ │ │ │ + ldr r7, [pc, #28] @ 870070 <__cxa_atexit@plt+0x85e0c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #24] @ 870064 <__cxa_atexit@plt+0x85e0b4> │ │ │ │ + ldr r8, [pc, #24] @ 870074 <__cxa_atexit@plt+0x85e0c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, #16, 24 @ 0x1000 │ │ │ │ - cmpeq sp, #176, 4 │ │ │ │ - cmpeq sp, #156, 18 @ 0x270000 │ │ │ │ + cmpeq sp, #0, 24 │ │ │ │ + cmpeq sp, #160, 4 │ │ │ │ + cmpeq sp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - teqeq lr, #204, 8 @ 0xcc000000 │ │ │ │ + teqeq lr, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8700e4 <__cxa_atexit@plt+0x85e134> │ │ │ │ - ldr lr, [pc, #76] @ 8700ec <__cxa_atexit@plt+0x85e13c> │ │ │ │ + bcc 8700f4 <__cxa_atexit@plt+0x85e144> │ │ │ │ + ldr lr, [pc, #76] @ 8700fc <__cxa_atexit@plt+0x85e14c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8700d8 <__cxa_atexit@plt+0x85e128> │ │ │ │ + beq 8700e8 <__cxa_atexit@plt+0x85e138> │ │ │ │ mov r7, r8 │ │ │ │ - b 8700fc <__cxa_atexit@plt+0x85e14c> │ │ │ │ + b 87010c <__cxa_atexit@plt+0x85e15c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq lr, #92, 8 @ 0x5c000000 │ │ │ │ + teqeq lr, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 870120 <__cxa_atexit@plt+0x85e170> │ │ │ │ + ldr r0, [pc, #20] @ 870130 <__cxa_atexit@plt+0x85e180> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #40, 8 @ 0x28000000 │ │ │ │ + teqeq lr, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8701b0 <__cxa_atexit@plt+0x85e200> │ │ │ │ + bhi 8701c0 <__cxa_atexit@plt+0x85e210> │ │ │ │ ldmib r5, {r3, r8, r9} │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr lr, [pc, #100] @ 8701bc <__cxa_atexit@plt+0x85e20c> │ │ │ │ + ldr lr, [pc, #100] @ 8701cc <__cxa_atexit@plt+0x85e21c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #96] @ 8701c0 <__cxa_atexit@plt+0x85e210> │ │ │ │ + ldr sl, [pc, #96] @ 8701d0 <__cxa_atexit@plt+0x85e220> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #92] @ 8701c4 <__cxa_atexit@plt+0x85e214> │ │ │ │ + ldr ip, [pc, #92] @ 8701d4 <__cxa_atexit@plt+0x85e224> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ @@ -2193529,2138 +2193533,2138 @@ │ │ │ │ str r0, [r5, #16]! │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #-44]! @ 0xffffffd4 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov sl, r6 │ │ │ │ str ip, [sl, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 8701c8 <__cxa_atexit@plt+0x85e218> │ │ │ │ + ldr r7, [pc, #28] @ 8701d8 <__cxa_atexit@plt+0x85e228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7db4 <__cxa_atexit@plt+0xba5e04> │ │ │ │ + b bb7dc4 <__cxa_atexit@plt+0xba5e14> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmpeq sp, #52, 14 @ 0xd00000 │ │ │ │ - teqeq lr, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq sp, #36, 14 @ 0x900000 │ │ │ │ + teqeq lr, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870210 <__cxa_atexit@plt+0x85e260> │ │ │ │ - ldr r3, [pc, #44] @ 870218 <__cxa_atexit@plt+0x85e268> │ │ │ │ + bcc 870220 <__cxa_atexit@plt+0x85e270> │ │ │ │ + ldr r3, [pc, #44] @ 870228 <__cxa_atexit@plt+0x85e278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 87021c <__cxa_atexit@plt+0x85e26c> │ │ │ │ + ldr r3, [pc, #32] @ 87022c <__cxa_atexit@plt+0x85e27c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 870220 <__cxa_atexit@plt+0x85e270> │ │ │ │ + ldr r8, [pc, #24] @ 870230 <__cxa_atexit@plt+0x85e280> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #80, 20 @ 0x50000 │ │ │ │ - cmpeq sp, #160, 30 @ 0x280 │ │ │ │ - cmpeq sp, #224, 14 @ 0x3800000 │ │ │ │ - teqeq lr, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq sp, #64, 20 @ 0x40000 │ │ │ │ + cmpeq sp, #144, 30 @ 0x240 │ │ │ │ + cmpeq sp, #208, 14 @ 0x3400000 │ │ │ │ + teqeq lr, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870268 <__cxa_atexit@plt+0x85e2b8> │ │ │ │ - ldr r3, [pc, #44] @ 870270 <__cxa_atexit@plt+0x85e2c0> │ │ │ │ + bcc 870278 <__cxa_atexit@plt+0x85e2c8> │ │ │ │ + ldr r3, [pc, #44] @ 870280 <__cxa_atexit@plt+0x85e2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 870274 <__cxa_atexit@plt+0x85e2c4> │ │ │ │ + ldr r3, [pc, #32] @ 870284 <__cxa_atexit@plt+0x85e2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 870278 <__cxa_atexit@plt+0x85e2c8> │ │ │ │ + ldr r8, [pc, #24] @ 870288 <__cxa_atexit@plt+0x85e2d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ - cmpeq sp, #168, 6 @ 0xa0000002 │ │ │ │ - cmpeq sp, #100, 20 @ 0x64000 │ │ │ │ - teqeq lr, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq sp, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq sp, #152, 6 @ 0x60000002 │ │ │ │ + cmpeq sp, #84, 20 @ 0x54000 │ │ │ │ + teqeq lr, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8702c8 <__cxa_atexit@plt+0x85e318> │ │ │ │ - ldr r3, [pc, #48] @ 8702d0 <__cxa_atexit@plt+0x85e320> │ │ │ │ + bcc 8702d8 <__cxa_atexit@plt+0x85e328> │ │ │ │ + ldr r3, [pc, #48] @ 8702e0 <__cxa_atexit@plt+0x85e330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8702bc <__cxa_atexit@plt+0x85e30c> │ │ │ │ + beq 8702cc <__cxa_atexit@plt+0x85e31c> │ │ │ │ mov r7, r8 │ │ │ │ - b 8702e0 <__cxa_atexit@plt+0x85e330> │ │ │ │ + b 8702f0 <__cxa_atexit@plt+0x85e340> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #84, 4 @ 0x40000005 │ │ │ │ + teqeq lr, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 8702fc <__cxa_atexit@plt+0x85e34c> │ │ │ │ + ldr r0, [pc, #20] @ 87030c <__cxa_atexit@plt+0x85e35c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #40, 4 @ 0x80000002 │ │ │ │ + teqeq lr, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87035c <__cxa_atexit@plt+0x85e3ac> │ │ │ │ + bhi 87036c <__cxa_atexit@plt+0x85e3bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #64] @ 870368 <__cxa_atexit@plt+0x85e3b8> │ │ │ │ + ldr r2, [pc, #64] @ 870378 <__cxa_atexit@plt+0x85e3c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 87036c <__cxa_atexit@plt+0x85e3bc> │ │ │ │ + ldr r1, [pc, #56] @ 87037c <__cxa_atexit@plt+0x85e3cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #24] @ 870370 <__cxa_atexit@plt+0x85e3c0> │ │ │ │ + ldr r7, [pc, #24] @ 870380 <__cxa_atexit@plt+0x85e3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq sp, #248, 16 @ 0xf80000 │ │ │ │ - teqeq lr, #0, 2 │ │ │ │ + cmpeq sp, #232, 16 @ 0xe80000 │ │ │ │ + teqeq lr, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8703b0 <__cxa_atexit@plt+0x85e400> │ │ │ │ - ldr r3, [pc, #36] @ 8703b8 <__cxa_atexit@plt+0x85e408> │ │ │ │ + bcc 8703c0 <__cxa_atexit@plt+0x85e410> │ │ │ │ + ldr r3, [pc, #36] @ 8703c8 <__cxa_atexit@plt+0x85e418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8703bc <__cxa_atexit@plt+0x85e40c> │ │ │ │ + ldr r7, [pc, #16] @ 8703cc <__cxa_atexit@plt+0x85e41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq sp, #136, 6 @ 0x20000002 │ │ │ │ - teqeq lr, #208, 26 @ 0x3400 │ │ │ │ + cmpeq sp, #152, 16 @ 0x980000 │ │ │ │ + cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ + teqeq lr, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8703fc <__cxa_atexit@plt+0x85e44c> │ │ │ │ - ldr r8, [pc, #36] @ 870404 <__cxa_atexit@plt+0x85e454> │ │ │ │ + bcc 87040c <__cxa_atexit@plt+0x85e45c> │ │ │ │ + ldr r8, [pc, #36] @ 870414 <__cxa_atexit@plt+0x85e464> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 870408 <__cxa_atexit@plt+0x85e458> │ │ │ │ + ldr r3, [pc, #32] @ 870418 <__cxa_atexit@plt+0x85e468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 87040c <__cxa_atexit@plt+0x85e45c> │ │ │ │ + ldr r7, [pc, #20] @ 87041c <__cxa_atexit@plt+0x85e46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, #39 @ 0x27 │ │ │ │ - cmpeq sp, #84, 16 @ 0x540000 │ │ │ │ - cmpeq sp, #132, 16 @ 0x840000 │ │ │ │ - teqeq lr, #140, 26 @ 0x2300 │ │ │ │ + tsteq sl, #23 │ │ │ │ + cmpeq sp, #68, 16 @ 0x440000 │ │ │ │ + cmpeq sp, #116, 16 @ 0x740000 │ │ │ │ + teqeq lr, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87046c <__cxa_atexit@plt+0x85e4bc> │ │ │ │ + bcc 87047c <__cxa_atexit@plt+0x85e4cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870464 <__cxa_atexit@plt+0x85e4b4> │ │ │ │ - ldr r3, [pc, #52] @ 870474 <__cxa_atexit@plt+0x85e4c4> │ │ │ │ + bhi 870474 <__cxa_atexit@plt+0x85e4c4> │ │ │ │ + ldr r3, [pc, #52] @ 870484 <__cxa_atexit@plt+0x85e4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 870478 <__cxa_atexit@plt+0x85e4c8> │ │ │ │ + ldr r2, [pc, #48] @ 870488 <__cxa_atexit@plt+0x85e4d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 87047c <__cxa_atexit@plt+0x85e4cc> │ │ │ │ + ldr r7, [pc, #28] @ 87048c <__cxa_atexit@plt+0x85e4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sp, #244, 14 @ 0x3d00000 │ │ │ │ - cmpeq sp, #216, 18 @ 0x360000 │ │ │ │ - teqeq lr, #44, 26 @ 0xb00 │ │ │ │ + cmpeq sp, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq sp, #200, 18 @ 0x320000 │ │ │ │ + teqeq lr, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8704dc <__cxa_atexit@plt+0x85e52c> │ │ │ │ + bcc 8704ec <__cxa_atexit@plt+0x85e53c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8704d4 <__cxa_atexit@plt+0x85e524> │ │ │ │ - ldr r3, [pc, #52] @ 8704e4 <__cxa_atexit@plt+0x85e534> │ │ │ │ + bhi 8704e4 <__cxa_atexit@plt+0x85e534> │ │ │ │ + ldr r3, [pc, #52] @ 8704f4 <__cxa_atexit@plt+0x85e544> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8704e8 <__cxa_atexit@plt+0x85e538> │ │ │ │ + ldr r2, [pc, #48] @ 8704f8 <__cxa_atexit@plt+0x85e548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8704ec <__cxa_atexit@plt+0x85e53c> │ │ │ │ + ldr r7, [pc, #28] @ 8704fc <__cxa_atexit@plt+0x85e54c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sp, #132, 14 @ 0x2100000 │ │ │ │ - cmpeq sp, #212, 26 @ 0x3500 │ │ │ │ - teqeq lr, #144, 30 @ 0x240 │ │ │ │ + cmpeq sp, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq sp, #196, 26 @ 0x3100 │ │ │ │ + teqeq lr, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87056c <__cxa_atexit@plt+0x85e5bc> │ │ │ │ + bcc 87057c <__cxa_atexit@plt+0x85e5cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870564 <__cxa_atexit@plt+0x85e5b4> │ │ │ │ - ldr r3, [pc, #84] @ 870574 <__cxa_atexit@plt+0x85e5c4> │ │ │ │ + bhi 870574 <__cxa_atexit@plt+0x85e5c4> │ │ │ │ + ldr r3, [pc, #84] @ 870584 <__cxa_atexit@plt+0x85e5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 870578 <__cxa_atexit@plt+0x85e5c8> │ │ │ │ + ldr r2, [pc, #80] @ 870588 <__cxa_atexit@plt+0x85e5d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 87057c <__cxa_atexit@plt+0x85e5cc> │ │ │ │ + ldr r1, [pc, #60] @ 87058c <__cxa_atexit@plt+0x85e5dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 870580 <__cxa_atexit@plt+0x85e5d0> │ │ │ │ + ldr r7, [pc, #32] @ 870590 <__cxa_atexit@plt+0x85e5e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sp, #20, 14 @ 0x500000 │ │ │ │ + cmpeq sp, #4, 14 @ 0x100000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ - teqeq lr, #20, 2 │ │ │ │ + cmpeq sp, #224, 12 @ 0xe000000 │ │ │ │ + teqeq lr, #4, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8705d8 <__cxa_atexit@plt+0x85e628> │ │ │ │ - ldr r3, [pc, #60] @ 8705e0 <__cxa_atexit@plt+0x85e630> │ │ │ │ + bcc 8705e8 <__cxa_atexit@plt+0x85e638> │ │ │ │ + ldr r3, [pc, #60] @ 8705f0 <__cxa_atexit@plt+0x85e640> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 8705e4 <__cxa_atexit@plt+0x85e634> │ │ │ │ + ldr r2, [pc, #56] @ 8705f4 <__cxa_atexit@plt+0x85e644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8705d0 <__cxa_atexit@plt+0x85e620> │ │ │ │ - b 8705f4 <__cxa_atexit@plt+0x85e644> │ │ │ │ + beq 8705e0 <__cxa_atexit@plt+0x85e630> │ │ │ │ + b 870604 <__cxa_atexit@plt+0x85e654> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sp, #144, 12 @ 0x9000000 │ │ │ │ - teqeq lr, #176 @ 0xb0 │ │ │ │ + cmpeq sp, #128, 12 @ 0x8000000 │ │ │ │ + teqeq lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 870610 <__cxa_atexit@plt+0x85e660> │ │ │ │ + ldr r3, [pc, #20] @ 870620 <__cxa_atexit@plt+0x85e670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 870614 <__cxa_atexit@plt+0x85e664> │ │ │ │ + ldr r7, [pc, #8] @ 870624 <__cxa_atexit@plt+0x85e674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sp, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq sp, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 870644 <__cxa_atexit@plt+0x85e694> │ │ │ │ + ldr r0, [pc, #24] @ 870654 <__cxa_atexit@plt+0x85e6a4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87069c <__cxa_atexit@plt+0x85e6ec> │ │ │ │ + bhi 8706ac <__cxa_atexit@plt+0x85e6fc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #52] @ 8706a8 <__cxa_atexit@plt+0x85e6f8> │ │ │ │ + ldr r7, [pc, #52] @ 8706b8 <__cxa_atexit@plt+0x85e708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r7, [pc, #40] @ 8706ac <__cxa_atexit@plt+0x85e6fc> │ │ │ │ + ldr r7, [pc, #40] @ 8706bc <__cxa_atexit@plt+0x85e70c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #17 │ │ │ │ str r7, [r6, #-8] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #224, 28 @ 0xe00 │ │ │ │ - cmpeq sp, #20, 2 │ │ │ │ - teqeq lr, #8, 20 @ 0x8000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #208, 28 @ 0xd00 │ │ │ │ + cmpeq sp, #4, 2 │ │ │ │ + teqeq lr, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870700 <__cxa_atexit@plt+0x85e750> │ │ │ │ - ldr r3, [pc, #52] @ 870708 <__cxa_atexit@plt+0x85e758> │ │ │ │ + bcc 870710 <__cxa_atexit@plt+0x85e760> │ │ │ │ + ldr r3, [pc, #52] @ 870718 <__cxa_atexit@plt+0x85e768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8706f4 <__cxa_atexit@plt+0x85e744> │ │ │ │ + beq 870704 <__cxa_atexit@plt+0x85e754> │ │ │ │ mov r7, r8 │ │ │ │ - b 870718 <__cxa_atexit@plt+0x85e768> │ │ │ │ + b 870728 <__cxa_atexit@plt+0x85e778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq lr, #176, 18 @ 0x2c0000 │ │ │ │ + teqeq lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870758 <__cxa_atexit@plt+0x85e7a8> │ │ │ │ + bhi 870768 <__cxa_atexit@plt+0x85e7b8> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #40] @ 870764 <__cxa_atexit@plt+0x85e7b4> │ │ │ │ + ldr r1, [pc, #40] @ 870774 <__cxa_atexit@plt+0x85e7c4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #20] @ 870768 <__cxa_atexit@plt+0x85e7b8> │ │ │ │ + ldr r7, [pc, #20] @ 870778 <__cxa_atexit@plt+0x85e7c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ - teqeq lr, #228, 22 @ 0x39000 │ │ │ │ + cmpeq sp, #236, 8 @ 0xec000000 │ │ │ │ + teqeq lr, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8707a8 <__cxa_atexit@plt+0x85e7f8> │ │ │ │ - ldr r3, [pc, #36] @ 8707b0 <__cxa_atexit@plt+0x85e800> │ │ │ │ + bcc 8707b8 <__cxa_atexit@plt+0x85e808> │ │ │ │ + ldr r3, [pc, #36] @ 8707c0 <__cxa_atexit@plt+0x85e810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8707b4 <__cxa_atexit@plt+0x85e804> │ │ │ │ + ldr r7, [pc, #16] @ 8707c4 <__cxa_atexit@plt+0x85e814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #176, 8 @ 0xb0000000 │ │ │ │ - cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ - teqeq lr, #204, 18 @ 0x330000 │ │ │ │ + cmpeq sp, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ + teqeq lr, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8707f0 <__cxa_atexit@plt+0x85e840> │ │ │ │ - ldr r3, [pc, #32] @ 8707f8 <__cxa_atexit@plt+0x85e848> │ │ │ │ + bcc 870800 <__cxa_atexit@plt+0x85e850> │ │ │ │ + ldr r3, [pc, #32] @ 870808 <__cxa_atexit@plt+0x85e858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8707fc <__cxa_atexit@plt+0x85e84c> │ │ │ │ + ldr r7, [pc, #16] @ 87080c <__cxa_atexit@plt+0x85e85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #100, 8 @ 0x64000000 │ │ │ │ - cmpeq sp, #8, 26 @ 0x200 │ │ │ │ - teqeq lr, #92, 22 @ 0x17000 │ │ │ │ + cmpeq sp, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq sp, #248, 24 @ 0xf800 │ │ │ │ + teqeq lr, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870884 <__cxa_atexit@plt+0x85e8d4> │ │ │ │ + bcc 870894 <__cxa_atexit@plt+0x85e8e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87087c <__cxa_atexit@plt+0x85e8cc> │ │ │ │ - ldr r3, [pc, #92] @ 87088c <__cxa_atexit@plt+0x85e8dc> │ │ │ │ + bhi 87088c <__cxa_atexit@plt+0x85e8dc> │ │ │ │ + ldr r3, [pc, #92] @ 87089c <__cxa_atexit@plt+0x85e8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 870890 <__cxa_atexit@plt+0x85e8e0> │ │ │ │ + ldr r2, [pc, #88] @ 8708a0 <__cxa_atexit@plt+0x85e8f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 870894 <__cxa_atexit@plt+0x85e8e4> │ │ │ │ + ldr r0, [pc, #64] @ 8708a4 <__cxa_atexit@plt+0x85e8f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 870898 <__cxa_atexit@plt+0x85e8e8> │ │ │ │ + ldr r7, [pc, #32] @ 8708a8 <__cxa_atexit@plt+0x85e8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq sp, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq sp, #216, 6 @ 0x60000003 │ │ │ │ - teqeq lr, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #200, 6 @ 0x20000003 │ │ │ │ + teqeq lr, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8708d8 <__cxa_atexit@plt+0x85e928> │ │ │ │ - ldr r8, [pc, #36] @ 8708e0 <__cxa_atexit@plt+0x85e930> │ │ │ │ + bcc 8708e8 <__cxa_atexit@plt+0x85e938> │ │ │ │ + ldr r8, [pc, #36] @ 8708f0 <__cxa_atexit@plt+0x85e940> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8708e4 <__cxa_atexit@plt+0x85e934> │ │ │ │ + ldr r3, [pc, #32] @ 8708f4 <__cxa_atexit@plt+0x85e944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8708e8 <__cxa_atexit@plt+0x85e938> │ │ │ │ + ldr r7, [pc, #20] @ 8708f8 <__cxa_atexit@plt+0x85e948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ - cmpeq sp, #120, 6 @ 0xe0000001 │ │ │ │ - cmpeq sp, #168, 6 @ 0xa0000002 │ │ │ │ - teqeq lr, #176, 16 @ 0xb00000 │ │ │ │ + tstpeq r9, #72, 22 @ p-variant is OBSOLETE @ 0x12000 │ │ │ │ + cmpeq sp, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq sp, #152, 6 @ 0x60000002 │ │ │ │ + teqeq lr, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870948 <__cxa_atexit@plt+0x85e998> │ │ │ │ + bcc 870958 <__cxa_atexit@plt+0x85e9a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870940 <__cxa_atexit@plt+0x85e990> │ │ │ │ - ldr r3, [pc, #52] @ 870950 <__cxa_atexit@plt+0x85e9a0> │ │ │ │ + bhi 870950 <__cxa_atexit@plt+0x85e9a0> │ │ │ │ + ldr r3, [pc, #52] @ 870960 <__cxa_atexit@plt+0x85e9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 870954 <__cxa_atexit@plt+0x85e9a4> │ │ │ │ + ldr r2, [pc, #48] @ 870964 <__cxa_atexit@plt+0x85e9b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 870958 <__cxa_atexit@plt+0x85e9a8> │ │ │ │ + ldr r7, [pc, #28] @ 870968 <__cxa_atexit@plt+0x85e9b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sp, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ - teqeq lr, #80, 16 @ 0x500000 │ │ │ │ + cmpeq sp, #8, 6 @ 0x20000000 │ │ │ │ + cmpeq sp, #236, 8 @ 0xec000000 │ │ │ │ + teqeq lr, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8709bc <__cxa_atexit@plt+0x85ea0c> │ │ │ │ + bcc 8709cc <__cxa_atexit@plt+0x85ea1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8709b4 <__cxa_atexit@plt+0x85ea04> │ │ │ │ - ldr r3, [pc, #56] @ 8709c4 <__cxa_atexit@plt+0x85ea14> │ │ │ │ + bhi 8709c4 <__cxa_atexit@plt+0x85ea14> │ │ │ │ + ldr r3, [pc, #56] @ 8709d4 <__cxa_atexit@plt+0x85ea24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8709c8 <__cxa_atexit@plt+0x85ea18> │ │ │ │ + ldr r2, [pc, #52] @ 8709d8 <__cxa_atexit@plt+0x85ea28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8709cc <__cxa_atexit@plt+0x85ea1c> │ │ │ │ + ldr r7, [pc, #28] @ 8709dc <__cxa_atexit@plt+0x85ea2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sp, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ - teqeq lr, #200, 24 @ 0xc800 │ │ │ │ + cmpeq sp, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq sp, #228, 16 @ 0xe40000 │ │ │ │ + teqeq lr, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870a2c <__cxa_atexit@plt+0x85ea7c> │ │ │ │ - ldr r3, [pc, #68] @ 870a34 <__cxa_atexit@plt+0x85ea84> │ │ │ │ + bcc 870a3c <__cxa_atexit@plt+0x85ea8c> │ │ │ │ + ldr r3, [pc, #68] @ 870a44 <__cxa_atexit@plt+0x85ea94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 870a38 <__cxa_atexit@plt+0x85ea88> │ │ │ │ + ldr r2, [pc, #64] @ 870a48 <__cxa_atexit@plt+0x85ea98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 870a24 <__cxa_atexit@plt+0x85ea74> │ │ │ │ - b 870a48 <__cxa_atexit@plt+0x85ea98> │ │ │ │ + beq 870a34 <__cxa_atexit@plt+0x85ea84> │ │ │ │ + b 870a58 <__cxa_atexit@plt+0x85eaa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, #68, 4 @ 0x40000004 │ │ │ │ - teqeq lr, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq sp, #52, 4 @ 0x40000003 │ │ │ │ + teqeq lr, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 870a6c <__cxa_atexit@plt+0x85eabc> │ │ │ │ + ldr r0, [pc, #24] @ 870a7c <__cxa_atexit@plt+0x85eacc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq lr, #40, 24 @ 0x2800 │ │ │ │ + teqeq lr, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 870a98 <__cxa_atexit@plt+0x85eae8> │ │ │ │ + ldr r3, [pc, #20] @ 870aa8 <__cxa_atexit@plt+0x85eaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 870a9c <__cxa_atexit@plt+0x85eaec> │ │ │ │ + ldr r7, [pc, #8] @ 870aac <__cxa_atexit@plt+0x85eafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sp, #16 │ │ │ │ + cmpeq sp, #0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 870acc <__cxa_atexit@plt+0x85eb1c> │ │ │ │ + ldr r0, [pc, #24] @ 870adc <__cxa_atexit@plt+0x85eb2c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870b28 <__cxa_atexit@plt+0x85eb78> │ │ │ │ + bhi 870b38 <__cxa_atexit@plt+0x85eb88> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #52] @ 870b34 <__cxa_atexit@plt+0x85eb84> │ │ │ │ + ldr r7, [pc, #52] @ 870b44 <__cxa_atexit@plt+0x85eb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ - ldr r7, [pc, #40] @ 870b38 <__cxa_atexit@plt+0x85eb88> │ │ │ │ + ldr r7, [pc, #40] @ 870b48 <__cxa_atexit@plt+0x85eb98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #21 │ │ │ │ str r7, [r6, #-8] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #84, 20 @ 0x54000 │ │ │ │ - cmpeq sp, #132, 24 @ 0x8400 │ │ │ │ - teqeq lr, #124, 10 @ 0x1f000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #68, 20 @ 0x44000 │ │ │ │ + cmpeq sp, #116, 24 @ 0x7400 │ │ │ │ + teqeq lr, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870b8c <__cxa_atexit@plt+0x85ebdc> │ │ │ │ - ldr r3, [pc, #52] @ 870b94 <__cxa_atexit@plt+0x85ebe4> │ │ │ │ + bcc 870b9c <__cxa_atexit@plt+0x85ebec> │ │ │ │ + ldr r3, [pc, #52] @ 870ba4 <__cxa_atexit@plt+0x85ebf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 870b80 <__cxa_atexit@plt+0x85ebd0> │ │ │ │ + beq 870b90 <__cxa_atexit@plt+0x85ebe0> │ │ │ │ mov r7, r8 │ │ │ │ - b 870ba4 <__cxa_atexit@plt+0x85ebf4> │ │ │ │ + b 870bb4 <__cxa_atexit@plt+0x85ec04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq lr, #36, 10 @ 0x9000000 │ │ │ │ + teqeq lr, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 870bc8 <__cxa_atexit@plt+0x85ec18> │ │ │ │ + ldr r0, [pc, #20] @ 870bd8 <__cxa_atexit@plt+0x85ec28> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #240, 8 @ 0xf0000000 │ │ │ │ + teqeq lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870c28 <__cxa_atexit@plt+0x85ec78> │ │ │ │ + bhi 870c38 <__cxa_atexit@plt+0x85ec88> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 870c34 <__cxa_atexit@plt+0x85ec84> │ │ │ │ + ldr r0, [pc, #48] @ 870c44 <__cxa_atexit@plt+0x85ec94> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #20] @ 870c38 <__cxa_atexit@plt+0x85ec88> │ │ │ │ + ldr r7, [pc, #20] @ 870c48 <__cxa_atexit@plt+0x85ec98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq sp, #44 @ 0x2c │ │ │ │ - teqeq lr, #20, 14 @ 0x500000 │ │ │ │ + cmpeq sp, #28 │ │ │ │ + teqeq lr, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870c78 <__cxa_atexit@plt+0x85ecc8> │ │ │ │ - ldr r3, [pc, #36] @ 870c80 <__cxa_atexit@plt+0x85ecd0> │ │ │ │ + bcc 870c88 <__cxa_atexit@plt+0x85ecd8> │ │ │ │ + ldr r3, [pc, #36] @ 870c90 <__cxa_atexit@plt+0x85ece0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 870c84 <__cxa_atexit@plt+0x85ecd4> │ │ │ │ + ldr r7, [pc, #16] @ 870c94 <__cxa_atexit@plt+0x85ece4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #224, 30 @ 0x380 │ │ │ │ - cmpeq sp, #144, 16 @ 0x900000 │ │ │ │ - teqeq lr, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq sp, #208, 30 @ 0x340 │ │ │ │ + cmpeq sp, #128, 16 @ 0x800000 │ │ │ │ + teqeq lr, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870cc0 <__cxa_atexit@plt+0x85ed10> │ │ │ │ - ldr r3, [pc, #32] @ 870cc8 <__cxa_atexit@plt+0x85ed18> │ │ │ │ + bcc 870cd0 <__cxa_atexit@plt+0x85ed20> │ │ │ │ + ldr r3, [pc, #32] @ 870cd8 <__cxa_atexit@plt+0x85ed28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 870ccc <__cxa_atexit@plt+0x85ed1c> │ │ │ │ + ldr r7, [pc, #16] @ 870cdc <__cxa_atexit@plt+0x85ed2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #148, 30 @ 0x250 │ │ │ │ - cmpeq sp, #56, 16 @ 0x380000 │ │ │ │ - teqeq lr, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq sp, #132, 30 @ 0x210 │ │ │ │ + cmpeq sp, #40, 16 @ 0x280000 │ │ │ │ + teqeq lr, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870d54 <__cxa_atexit@plt+0x85eda4> │ │ │ │ + bcc 870d64 <__cxa_atexit@plt+0x85edb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870d4c <__cxa_atexit@plt+0x85ed9c> │ │ │ │ - ldr r3, [pc, #92] @ 870d5c <__cxa_atexit@plt+0x85edac> │ │ │ │ + bhi 870d5c <__cxa_atexit@plt+0x85edac> │ │ │ │ + ldr r3, [pc, #92] @ 870d6c <__cxa_atexit@plt+0x85edbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 870d60 <__cxa_atexit@plt+0x85edb0> │ │ │ │ + ldr r2, [pc, #88] @ 870d70 <__cxa_atexit@plt+0x85edc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 870d64 <__cxa_atexit@plt+0x85edb4> │ │ │ │ + ldr r0, [pc, #64] @ 870d74 <__cxa_atexit@plt+0x85edc4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 870d68 <__cxa_atexit@plt+0x85edb8> │ │ │ │ + ldr r7, [pc, #32] @ 870d78 <__cxa_atexit@plt+0x85edc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #52, 30 @ 0xd0 │ │ │ │ + cmpeq sp, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq sp, #8, 30 │ │ │ │ - teqeq lr, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq sp, #248, 28 @ 0xf80 │ │ │ │ + teqeq lr, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870da4 <__cxa_atexit@plt+0x85edf4> │ │ │ │ - ldr r3, [pc, #32] @ 870dac <__cxa_atexit@plt+0x85edfc> │ │ │ │ + bcc 870db4 <__cxa_atexit@plt+0x85ee04> │ │ │ │ + ldr r3, [pc, #32] @ 870dbc <__cxa_atexit@plt+0x85ee0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 870db0 <__cxa_atexit@plt+0x85ee00> │ │ │ │ + ldr r7, [pc, #16] @ 870dc0 <__cxa_atexit@plt+0x85ee10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #176, 28 @ 0xb00 │ │ │ │ - cmpeq sp, #236, 14 @ 0x3b00000 │ │ │ │ - teqeq lr, #24, 20 @ 0x18000 │ │ │ │ + cmpeq sp, #160, 28 @ 0xa00 │ │ │ │ + cmpeq sp, #220, 14 @ 0x3700000 │ │ │ │ + teqeq lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870dec <__cxa_atexit@plt+0x85ee3c> │ │ │ │ - ldr r3, [pc, #32] @ 870df4 <__cxa_atexit@plt+0x85ee44> │ │ │ │ + bcc 870dfc <__cxa_atexit@plt+0x85ee4c> │ │ │ │ + ldr r3, [pc, #32] @ 870e04 <__cxa_atexit@plt+0x85ee54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 870df8 <__cxa_atexit@plt+0x85ee48> │ │ │ │ + ldr r7, [pc, #16] @ 870e08 <__cxa_atexit@plt+0x85ee58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #104, 28 @ 0x680 │ │ │ │ - cmpeq sp, #164, 24 @ 0xa400 │ │ │ │ - teqeq lr, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq sp, #88, 28 @ 0x580 │ │ │ │ + cmpeq sp, #148, 24 @ 0x9400 │ │ │ │ + teqeq lr, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870e74 <__cxa_atexit@plt+0x85eec4> │ │ │ │ + bcc 870e84 <__cxa_atexit@plt+0x85eed4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870e6c <__cxa_atexit@plt+0x85eebc> │ │ │ │ - ldr r3, [pc, #80] @ 870e7c <__cxa_atexit@plt+0x85eecc> │ │ │ │ + bhi 870e7c <__cxa_atexit@plt+0x85eecc> │ │ │ │ + ldr r3, [pc, #80] @ 870e8c <__cxa_atexit@plt+0x85eedc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 870e80 <__cxa_atexit@plt+0x85eed0> │ │ │ │ + ldr r2, [pc, #76] @ 870e90 <__cxa_atexit@plt+0x85eee0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 870e84 <__cxa_atexit@plt+0x85eed4> │ │ │ │ + ldr r2, [pc, #60] @ 870e94 <__cxa_atexit@plt+0x85eee4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 870e88 <__cxa_atexit@plt+0x85eed8> │ │ │ │ + ldr r7, [pc, #32] @ 870e98 <__cxa_atexit@plt+0x85eee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #8, 28 @ 0x80 │ │ │ │ + cmpeq sp, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq sp, #84, 12 @ 0x5400000 │ │ │ │ - teqeq lr, #64, 18 @ 0x100000 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ + teqeq lr, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870ec4 <__cxa_atexit@plt+0x85ef14> │ │ │ │ - ldr r3, [pc, #32] @ 870ecc <__cxa_atexit@plt+0x85ef1c> │ │ │ │ + bcc 870ed4 <__cxa_atexit@plt+0x85ef24> │ │ │ │ + ldr r3, [pc, #32] @ 870edc <__cxa_atexit@plt+0x85ef2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 870ed0 <__cxa_atexit@plt+0x85ef20> │ │ │ │ + ldr r7, [pc, #16] @ 870ee0 <__cxa_atexit@plt+0x85ef30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #144, 26 @ 0x2400 │ │ │ │ - cmpeq sp, #204, 22 @ 0x33000 │ │ │ │ - teqeq lr, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq sp, #128, 26 @ 0x2000 │ │ │ │ + cmpeq sp, #188, 22 @ 0x2f000 │ │ │ │ + teqeq lr, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870f4c <__cxa_atexit@plt+0x85ef9c> │ │ │ │ + bcc 870f5c <__cxa_atexit@plt+0x85efac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 870f44 <__cxa_atexit@plt+0x85ef94> │ │ │ │ - ldr r3, [pc, #80] @ 870f54 <__cxa_atexit@plt+0x85efa4> │ │ │ │ + bhi 870f54 <__cxa_atexit@plt+0x85efa4> │ │ │ │ + ldr r3, [pc, #80] @ 870f64 <__cxa_atexit@plt+0x85efb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 870f58 <__cxa_atexit@plt+0x85efa8> │ │ │ │ + ldr r2, [pc, #76] @ 870f68 <__cxa_atexit@plt+0x85efb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 870f5c <__cxa_atexit@plt+0x85efac> │ │ │ │ + ldr r2, [pc, #60] @ 870f6c <__cxa_atexit@plt+0x85efbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 870f60 <__cxa_atexit@plt+0x85efb0> │ │ │ │ + ldr r7, [pc, #32] @ 870f70 <__cxa_atexit@plt+0x85efc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #48, 26 @ 0xc00 │ │ │ │ + cmpeq sp, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - cmpeq sp, #72, 12 @ 0x4800000 │ │ │ │ - teqeq lr, #104, 16 @ 0x680000 │ │ │ │ + cmpeq sp, #56, 12 @ 0x3800000 │ │ │ │ + teqeq lr, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 870f9c <__cxa_atexit@plt+0x85efec> │ │ │ │ - ldr r3, [pc, #32] @ 870fa4 <__cxa_atexit@plt+0x85eff4> │ │ │ │ + bcc 870fac <__cxa_atexit@plt+0x85effc> │ │ │ │ + ldr r3, [pc, #32] @ 870fb4 <__cxa_atexit@plt+0x85f004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 870fa8 <__cxa_atexit@plt+0x85eff8> │ │ │ │ + ldr r7, [pc, #16] @ 870fb8 <__cxa_atexit@plt+0x85f008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #184, 24 @ 0xb800 │ │ │ │ - cmpeq sp, #244, 20 @ 0xf4000 │ │ │ │ - teqeq lr, #48, 8 @ 0x30000000 │ │ │ │ + cmpeq sp, #168, 24 @ 0xa800 │ │ │ │ + cmpeq sp, #228, 20 @ 0xe4000 │ │ │ │ + teqeq lr, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87101c <__cxa_atexit@plt+0x85f06c> │ │ │ │ + bcc 87102c <__cxa_atexit@plt+0x85f07c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871014 <__cxa_atexit@plt+0x85f064> │ │ │ │ - ldr r3, [pc, #72] @ 871024 <__cxa_atexit@plt+0x85f074> │ │ │ │ + bhi 871024 <__cxa_atexit@plt+0x85f074> │ │ │ │ + ldr r3, [pc, #72] @ 871034 <__cxa_atexit@plt+0x85f084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r2, [pc, #48] @ 871028 <__cxa_atexit@plt+0x85f078> │ │ │ │ + ldr r2, [pc, #48] @ 871038 <__cxa_atexit@plt+0x85f088> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov sl, r6 │ │ │ │ str r2, [sl, #-8]! │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 87102c <__cxa_atexit@plt+0x85f07c> │ │ │ │ + ldr r7, [pc, #28] @ 87103c <__cxa_atexit@plt+0x85f08c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #96, 24 @ 0x6000 │ │ │ │ + cmpeq sp, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq sp, #160, 10 @ 0x28000000 │ │ │ │ - teqeq lr, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq sp, #144, 10 @ 0x24000000 │ │ │ │ + teqeq lr, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871068 <__cxa_atexit@plt+0x85f0b8> │ │ │ │ - ldr r3, [pc, #32] @ 871070 <__cxa_atexit@plt+0x85f0c0> │ │ │ │ + bcc 871078 <__cxa_atexit@plt+0x85f0c8> │ │ │ │ + ldr r3, [pc, #32] @ 871080 <__cxa_atexit@plt+0x85f0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 871074 <__cxa_atexit@plt+0x85f0c4> │ │ │ │ + ldr r7, [pc, #16] @ 871084 <__cxa_atexit@plt+0x85f0d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq sp, #40, 20 @ 0x28000 │ │ │ │ - teqeq lr, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq sp, #220, 22 @ 0x37000 │ │ │ │ + cmpeq sp, #24, 20 @ 0x18000 │ │ │ │ + teqeq lr, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871118 <__cxa_atexit@plt+0x85f168> │ │ │ │ + bcc 871128 <__cxa_atexit@plt+0x85f178> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871110 <__cxa_atexit@plt+0x85f160> │ │ │ │ - ldr r3, [pc, #120] @ 871120 <__cxa_atexit@plt+0x85f170> │ │ │ │ + bhi 871120 <__cxa_atexit@plt+0x85f170> │ │ │ │ + ldr r3, [pc, #120] @ 871130 <__cxa_atexit@plt+0x85f180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #96] @ 871124 <__cxa_atexit@plt+0x85f174> │ │ │ │ + ldr lr, [pc, #96] @ 871134 <__cxa_atexit@plt+0x85f184> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r6] │ │ │ │ - ldr r8, [pc, #88] @ 871128 <__cxa_atexit@plt+0x85f178> │ │ │ │ + ldr r8, [pc, #88] @ 871138 <__cxa_atexit@plt+0x85f188> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #68] @ 87112c <__cxa_atexit@plt+0x85f17c> │ │ │ │ + ldr r0, [pc, #68] @ 87113c <__cxa_atexit@plt+0x85f18c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-32]! @ 0xffffffe0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 871130 <__cxa_atexit@plt+0x85f180> │ │ │ │ + ldr r8, [pc, #36] @ 871140 <__cxa_atexit@plt+0x85f190> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #148, 22 @ 0x25000 │ │ │ │ + cmpeq sp, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sp, #124, 22 @ 0x1f000 │ │ │ │ - cmpeq sp, #232, 18 @ 0x3a0000 │ │ │ │ - teqeq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq sp, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq sp, #216, 18 @ 0x360000 │ │ │ │ + teqeq lr, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87116c <__cxa_atexit@plt+0x85f1bc> │ │ │ │ - ldr r3, [pc, #32] @ 871174 <__cxa_atexit@plt+0x85f1c4> │ │ │ │ + bcc 87117c <__cxa_atexit@plt+0x85f1cc> │ │ │ │ + ldr r3, [pc, #32] @ 871184 <__cxa_atexit@plt+0x85f1d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 871178 <__cxa_atexit@plt+0x85f1c8> │ │ │ │ + ldr r7, [pc, #16] @ 871188 <__cxa_atexit@plt+0x85f1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #232, 20 @ 0xe8000 │ │ │ │ - cmpeq sp, #124, 14 @ 0x1f00000 │ │ │ │ - teqeq lr, #128, 4 │ │ │ │ + cmpeq sp, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq sp, #108, 14 @ 0x1b00000 │ │ │ │ + teqeq lr, #112, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87120c <__cxa_atexit@plt+0x85f25c> │ │ │ │ + bcc 87121c <__cxa_atexit@plt+0x85f26c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871204 <__cxa_atexit@plt+0x85f254> │ │ │ │ - ldr lr, [pc, #104] @ 871214 <__cxa_atexit@plt+0x85f264> │ │ │ │ + bhi 871214 <__cxa_atexit@plt+0x85f264> │ │ │ │ + ldr lr, [pc, #104] @ 871224 <__cxa_atexit@plt+0x85f274> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 871218 <__cxa_atexit@plt+0x85f268> │ │ │ │ + ldr r2, [pc, #100] @ 871228 <__cxa_atexit@plt+0x85f278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 87121c <__cxa_atexit@plt+0x85f26c> │ │ │ │ + ldr r3, [pc, #72] @ 87122c <__cxa_atexit@plt+0x85f27c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 871220 <__cxa_atexit@plt+0x85f270> │ │ │ │ + ldr r7, [pc, #32] @ 871230 <__cxa_atexit@plt+0x85f280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #136, 20 @ 0x88000 │ │ │ │ + cmpeq sp, #120, 20 @ 0x78000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq sp, #140, 22 @ 0x23000 │ │ │ │ - teqeq lr, #8, 14 @ 0x200000 │ │ │ │ + cmpeq sp, #124, 22 @ 0x1f000 │ │ │ │ + teqeq lr, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87125c <__cxa_atexit@plt+0x85f2ac> │ │ │ │ - ldr r3, [pc, #32] @ 871264 <__cxa_atexit@plt+0x85f2b4> │ │ │ │ + bcc 87126c <__cxa_atexit@plt+0x85f2bc> │ │ │ │ + ldr r3, [pc, #32] @ 871274 <__cxa_atexit@plt+0x85f2c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 871268 <__cxa_atexit@plt+0x85f2b8> │ │ │ │ + ldr r7, [pc, #16] @ 871278 <__cxa_atexit@plt+0x85f2c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #248, 18 @ 0x3e0000 │ │ │ │ - cmpeq sp, #252, 24 @ 0xfc00 │ │ │ │ - teqeq lr, #164, 2 @ 0x29 │ │ │ │ + cmpeq sp, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq sp, #236, 24 @ 0xec00 │ │ │ │ + teqeq lr, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871300 <__cxa_atexit@plt+0x85f350> │ │ │ │ + bcc 871310 <__cxa_atexit@plt+0x85f360> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8712f8 <__cxa_atexit@plt+0x85f348> │ │ │ │ - ldr r3, [pc, #108] @ 871308 <__cxa_atexit@plt+0x85f358> │ │ │ │ + bhi 871308 <__cxa_atexit@plt+0x85f358> │ │ │ │ + ldr r3, [pc, #108] @ 871318 <__cxa_atexit@plt+0x85f368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 87130c <__cxa_atexit@plt+0x85f35c> │ │ │ │ + ldr lr, [pc, #76] @ 87131c <__cxa_atexit@plt+0x85f36c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #68] @ 871310 <__cxa_atexit@plt+0x85f360> │ │ │ │ + ldr r7, [pc, #68] @ 871320 <__cxa_atexit@plt+0x85f370> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 871314 <__cxa_atexit@plt+0x85f364> │ │ │ │ + ldr r7, [pc, #32] @ 871324 <__cxa_atexit@plt+0x85f374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #160, 18 @ 0x280000 │ │ │ │ + cmpeq sp, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sp, #152, 20 @ 0x98000 │ │ │ │ - teqeq lr, #248 @ 0xf8 │ │ │ │ + cmpeq sp, #136, 20 @ 0x88000 │ │ │ │ + teqeq lr, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87139c <__cxa_atexit@plt+0x85f3ec> │ │ │ │ + bcc 8713ac <__cxa_atexit@plt+0x85f3fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871394 <__cxa_atexit@plt+0x85f3e4> │ │ │ │ - ldr r3, [pc, #92] @ 8713a4 <__cxa_atexit@plt+0x85f3f4> │ │ │ │ + bhi 8713a4 <__cxa_atexit@plt+0x85f3f4> │ │ │ │ + ldr r3, [pc, #92] @ 8713b4 <__cxa_atexit@plt+0x85f404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #56] @ 8713a8 <__cxa_atexit@plt+0x85f3f8> │ │ │ │ + ldr r7, [pc, #56] @ 8713b8 <__cxa_atexit@plt+0x85f408> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #28] @ 8713ac <__cxa_atexit@plt+0x85f3fc> │ │ │ │ + ldr r7, [pc, #28] @ 8713bc <__cxa_atexit@plt+0x85f40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq sp, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq sp, #252, 18 @ 0x3f0000 │ │ │ │ - teqeq lr, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq sp, #236, 18 @ 0x3b0000 │ │ │ │ + teqeq lr, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8713e8 <__cxa_atexit@plt+0x85f438> │ │ │ │ - ldr r3, [pc, #32] @ 8713f0 <__cxa_atexit@plt+0x85f440> │ │ │ │ + bcc 8713f8 <__cxa_atexit@plt+0x85f448> │ │ │ │ + ldr r3, [pc, #32] @ 871400 <__cxa_atexit@plt+0x85f450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8713f4 <__cxa_atexit@plt+0x85f444> │ │ │ │ + ldr r7, [pc, #16] @ 871404 <__cxa_atexit@plt+0x85f454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #108, 16 @ 0x6c0000 │ │ │ │ - cmpeq sp, #112, 22 @ 0x1c000 │ │ │ │ - teqeq lr, #24 │ │ │ │ + cmpeq sp, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq sp, #96, 22 @ 0x18000 │ │ │ │ + teqeq lr, #8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87149c <__cxa_atexit@plt+0x85f4ec> │ │ │ │ + bcc 8714ac <__cxa_atexit@plt+0x85f4fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871494 <__cxa_atexit@plt+0x85f4e4> │ │ │ │ - ldr r3, [pc, #124] @ 8714a4 <__cxa_atexit@plt+0x85f4f4> │ │ │ │ + bhi 8714a4 <__cxa_atexit@plt+0x85f4f4> │ │ │ │ + ldr r3, [pc, #124] @ 8714b4 <__cxa_atexit@plt+0x85f504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r7, [r7, #32] │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #80] @ 8714a8 <__cxa_atexit@plt+0x85f4f8> │ │ │ │ + ldr r7, [pc, #80] @ 8714b8 <__cxa_atexit@plt+0x85f508> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #76] @ 8714ac <__cxa_atexit@plt+0x85f4fc> │ │ │ │ + ldr sl, [pc, #76] @ 8714bc <__cxa_atexit@plt+0x85f50c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 8714b0 <__cxa_atexit@plt+0x85f500> │ │ │ │ + ldr r7, [pc, #32] @ 8714c0 <__cxa_atexit@plt+0x85f510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #20, 16 @ 0x140000 │ │ │ │ + cmpeq sp, #4, 16 @ 0x40000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq sp, #252, 16 @ 0xfc0000 │ │ │ │ - teqeq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq sp, #236, 16 @ 0xec0000 │ │ │ │ + teqeq lr, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8714f0 <__cxa_atexit@plt+0x85f540> │ │ │ │ - ldr r8, [pc, #36] @ 8714f8 <__cxa_atexit@plt+0x85f548> │ │ │ │ + bcc 871500 <__cxa_atexit@plt+0x85f550> │ │ │ │ + ldr r8, [pc, #36] @ 871508 <__cxa_atexit@plt+0x85f558> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 8714fc <__cxa_atexit@plt+0x85f54c> │ │ │ │ + ldr r3, [pc, #32] @ 87150c <__cxa_atexit@plt+0x85f55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 871500 <__cxa_atexit@plt+0x85f550> │ │ │ │ + ldr r7, [pc, #20] @ 871510 <__cxa_atexit@plt+0x85f560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #296 @ 0x128 │ │ │ │ - cmpeq sp, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq sp, #144, 14 @ 0x2400000 │ │ │ │ - teqeq lr, #152, 24 @ 0x9800 │ │ │ │ + tsteq r9, #58, 30 @ 0xe8 │ │ │ │ + cmpeq sp, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq sp, #128, 14 @ 0x2000000 │ │ │ │ + teqeq lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871560 <__cxa_atexit@plt+0x85f5b0> │ │ │ │ + bcc 871570 <__cxa_atexit@plt+0x85f5c0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871558 <__cxa_atexit@plt+0x85f5a8> │ │ │ │ - ldr r3, [pc, #52] @ 871568 <__cxa_atexit@plt+0x85f5b8> │ │ │ │ + bhi 871568 <__cxa_atexit@plt+0x85f5b8> │ │ │ │ + ldr r3, [pc, #52] @ 871578 <__cxa_atexit@plt+0x85f5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 87156c <__cxa_atexit@plt+0x85f5bc> │ │ │ │ + ldr r2, [pc, #48] @ 87157c <__cxa_atexit@plt+0x85f5cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 871570 <__cxa_atexit@plt+0x85f5c0> │ │ │ │ + ldr r7, [pc, #28] @ 871580 <__cxa_atexit@plt+0x85f5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sp, #0, 14 │ │ │ │ - cmpeq sp, #228, 16 @ 0xe40000 │ │ │ │ - teqeq lr, #56, 24 @ 0x3800 │ │ │ │ + cmpeq sp, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq sp, #212, 16 @ 0xd40000 │ │ │ │ + teqeq lr, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8715d4 <__cxa_atexit@plt+0x85f624> │ │ │ │ + bcc 8715e4 <__cxa_atexit@plt+0x85f634> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8715cc <__cxa_atexit@plt+0x85f61c> │ │ │ │ - ldr r3, [pc, #56] @ 8715dc <__cxa_atexit@plt+0x85f62c> │ │ │ │ + bhi 8715dc <__cxa_atexit@plt+0x85f62c> │ │ │ │ + ldr r3, [pc, #56] @ 8715ec <__cxa_atexit@plt+0x85f63c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 8715e0 <__cxa_atexit@plt+0x85f630> │ │ │ │ + ldr r2, [pc, #52] @ 8715f0 <__cxa_atexit@plt+0x85f640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8715e4 <__cxa_atexit@plt+0x85f634> │ │ │ │ + ldr r7, [pc, #28] @ 8715f4 <__cxa_atexit@plt+0x85f644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sp, #144, 12 @ 0x9000000 │ │ │ │ - cmpeq sp, #220, 24 @ 0xdc00 │ │ │ │ - teqeq lr, #176 @ 0xb0 │ │ │ │ + cmpeq sp, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq sp, #204, 24 @ 0xcc00 │ │ │ │ + teqeq lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871644 <__cxa_atexit@plt+0x85f694> │ │ │ │ - ldr r3, [pc, #68] @ 87164c <__cxa_atexit@plt+0x85f69c> │ │ │ │ + bcc 871654 <__cxa_atexit@plt+0x85f6a4> │ │ │ │ + ldr r3, [pc, #68] @ 87165c <__cxa_atexit@plt+0x85f6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 871650 <__cxa_atexit@plt+0x85f6a0> │ │ │ │ + ldr r2, [pc, #64] @ 871660 <__cxa_atexit@plt+0x85f6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87163c <__cxa_atexit@plt+0x85f68c> │ │ │ │ - b 871660 <__cxa_atexit@plt+0x85f6b0> │ │ │ │ + beq 87164c <__cxa_atexit@plt+0x85f69c> │ │ │ │ + b 871670 <__cxa_atexit@plt+0x85f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, #44, 12 @ 0x2c00000 │ │ │ │ - teqeq lr, #68 @ 0x44 │ │ │ │ + cmpeq sp, #28, 12 @ 0x1c00000 │ │ │ │ + teqeq lr, #52 @ 0x34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 871684 <__cxa_atexit@plt+0x85f6d4> │ │ │ │ + ldr r0, [pc, #24] @ 871694 <__cxa_atexit@plt+0x85f6e4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq lr, #16 │ │ │ │ + teqeq lr, #0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 8716b0 <__cxa_atexit@plt+0x85f700> │ │ │ │ + ldr r3, [pc, #20] @ 8716c0 <__cxa_atexit@plt+0x85f710> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 8716b4 <__cxa_atexit@plt+0x85f704> │ │ │ │ + ldr r7, [pc, #8] @ 8716c4 <__cxa_atexit@plt+0x85f714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sp, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq sp, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 8716e4 <__cxa_atexit@plt+0x85f734> │ │ │ │ + ldr r0, [pc, #24] @ 8716f4 <__cxa_atexit@plt+0x85f744> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871740 <__cxa_atexit@plt+0x85f790> │ │ │ │ + bhi 871750 <__cxa_atexit@plt+0x85f7a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #52] @ 87174c <__cxa_atexit@plt+0x85f79c> │ │ │ │ + ldr r7, [pc, #52] @ 87175c <__cxa_atexit@plt+0x85f7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ - ldr r7, [pc, #40] @ 871750 <__cxa_atexit@plt+0x85f7a0> │ │ │ │ + ldr r7, [pc, #40] @ 871760 <__cxa_atexit@plt+0x85f7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #21 │ │ │ │ str r7, [r6, #-8] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq sp, #108 @ 0x6c │ │ │ │ - teqeq lr, #100, 18 @ 0x190000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq sp, #92 @ 0x5c │ │ │ │ + teqeq lr, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8717a4 <__cxa_atexit@plt+0x85f7f4> │ │ │ │ - ldr r3, [pc, #52] @ 8717ac <__cxa_atexit@plt+0x85f7fc> │ │ │ │ + bcc 8717b4 <__cxa_atexit@plt+0x85f804> │ │ │ │ + ldr r3, [pc, #52] @ 8717bc <__cxa_atexit@plt+0x85f80c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 871798 <__cxa_atexit@plt+0x85f7e8> │ │ │ │ + beq 8717a8 <__cxa_atexit@plt+0x85f7f8> │ │ │ │ mov r7, r8 │ │ │ │ - b 8717bc <__cxa_atexit@plt+0x85f80c> │ │ │ │ + b 8717cc <__cxa_atexit@plt+0x85f81c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq lr, #12, 18 @ 0x30000 │ │ │ │ + teqeq lr, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #20] @ 8717e0 <__cxa_atexit@plt+0x85f830> │ │ │ │ + ldr r0, [pc, #20] @ 8717f0 <__cxa_atexit@plt+0x85f840> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #216, 16 @ 0xd80000 │ │ │ │ + teqeq lr, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871840 <__cxa_atexit@plt+0x85f890> │ │ │ │ + bhi 871850 <__cxa_atexit@plt+0x85f8a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 87184c <__cxa_atexit@plt+0x85f89c> │ │ │ │ + ldr r0, [pc, #48] @ 87185c <__cxa_atexit@plt+0x85f8ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #20] @ 871850 <__cxa_atexit@plt+0x85f8a0> │ │ │ │ + ldr r7, [pc, #20] @ 871860 <__cxa_atexit@plt+0x85f8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq sp, #20, 8 @ 0x14000000 │ │ │ │ - teqeq lr, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq sp, #4, 8 @ 0x4000000 │ │ │ │ + teqeq lr, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871890 <__cxa_atexit@plt+0x85f8e0> │ │ │ │ - ldr r3, [pc, #36] @ 871898 <__cxa_atexit@plt+0x85f8e8> │ │ │ │ + bcc 8718a0 <__cxa_atexit@plt+0x85f8f0> │ │ │ │ + ldr r3, [pc, #36] @ 8718a8 <__cxa_atexit@plt+0x85f8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 87189c <__cxa_atexit@plt+0x85f8ec> │ │ │ │ + ldr r7, [pc, #16] @ 8718ac <__cxa_atexit@plt+0x85f8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 6 @ 0x20000003 │ │ │ │ - cmpeq sp, #120, 24 @ 0x7800 │ │ │ │ - teqeq lr, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq sp, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq sp, #104, 24 @ 0x6800 │ │ │ │ + teqeq lr, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8718d8 <__cxa_atexit@plt+0x85f928> │ │ │ │ - ldr r3, [pc, #32] @ 8718e0 <__cxa_atexit@plt+0x85f930> │ │ │ │ + bcc 8718e8 <__cxa_atexit@plt+0x85f938> │ │ │ │ + ldr r3, [pc, #32] @ 8718f0 <__cxa_atexit@plt+0x85f940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8718e4 <__cxa_atexit@plt+0x85f934> │ │ │ │ + ldr r7, [pc, #16] @ 8718f4 <__cxa_atexit@plt+0x85f944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #124, 6 @ 0xf0000001 │ │ │ │ - cmpeq sp, #32, 24 @ 0x2000 │ │ │ │ - teqeq lr, #116, 20 @ 0x74000 │ │ │ │ + cmpeq sp, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq sp, #16, 24 @ 0x1000 │ │ │ │ + teqeq lr, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87196c <__cxa_atexit@plt+0x85f9bc> │ │ │ │ + bcc 87197c <__cxa_atexit@plt+0x85f9cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871964 <__cxa_atexit@plt+0x85f9b4> │ │ │ │ - ldr r3, [pc, #92] @ 871974 <__cxa_atexit@plt+0x85f9c4> │ │ │ │ + bhi 871974 <__cxa_atexit@plt+0x85f9c4> │ │ │ │ + ldr r3, [pc, #92] @ 871984 <__cxa_atexit@plt+0x85f9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 871978 <__cxa_atexit@plt+0x85f9c8> │ │ │ │ + ldr r2, [pc, #88] @ 871988 <__cxa_atexit@plt+0x85f9d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 87197c <__cxa_atexit@plt+0x85f9cc> │ │ │ │ + ldr r0, [pc, #64] @ 87198c <__cxa_atexit@plt+0x85f9dc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 871980 <__cxa_atexit@plt+0x85f9d0> │ │ │ │ + ldr r7, [pc, #32] @ 871990 <__cxa_atexit@plt+0x85f9e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq sp, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq sp, #240, 4 │ │ │ │ - teqeq lr, #20, 26 @ 0x500 │ │ │ │ + cmpeq sp, #224, 4 │ │ │ │ + teqeq lr, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8719cc <__cxa_atexit@plt+0x85fa1c> │ │ │ │ - ldr r3, [pc, #48] @ 8719d4 <__cxa_atexit@plt+0x85fa24> │ │ │ │ + bcc 8719dc <__cxa_atexit@plt+0x85fa2c> │ │ │ │ + ldr r3, [pc, #48] @ 8719e4 <__cxa_atexit@plt+0x85fa34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 8719d8 <__cxa_atexit@plt+0x85fa28> │ │ │ │ + ldr r2, [pc, #44] @ 8719e8 <__cxa_atexit@plt+0x85fa38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8719dc <__cxa_atexit@plt+0x85fa2c> │ │ │ │ + ldr r7, [pc, #20] @ 8719ec <__cxa_atexit@plt+0x85fa3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, #144, 4 │ │ │ │ - cmpeq sp, #220 @ 0xdc │ │ │ │ + cmpeq sp, #128, 4 │ │ │ │ + cmpeq sp, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 871a08 <__cxa_atexit@plt+0x85fa58> │ │ │ │ + ldr r0, [pc, #20] @ 871a18 <__cxa_atexit@plt+0x85fa68> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871a4c <__cxa_atexit@plt+0x85fa9c> │ │ │ │ + bhi 871a5c <__cxa_atexit@plt+0x85faac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #40] @ 871a58 <__cxa_atexit@plt+0x85faa8> │ │ │ │ + ldr r2, [pc, #40] @ 871a68 <__cxa_atexit@plt+0x85fab8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 871a5c <__cxa_atexit@plt+0x85faac> │ │ │ │ + ldr r1, [pc, #32] @ 871a6c <__cxa_atexit@plt+0x85fabc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #148, 22 @ 0x25000 │ │ │ │ - cmpeq sp, #24, 22 @ 0x6000 │ │ │ │ - teqeq lr, #88, 12 @ 0x5800000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #132, 22 @ 0x21000 │ │ │ │ + cmpeq sp, #8, 22 @ 0x2000 │ │ │ │ + teqeq lr, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871ab0 <__cxa_atexit@plt+0x85fb00> │ │ │ │ + bhi 871ac0 <__cxa_atexit@plt+0x85fb10> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r7, [pc, #48] @ 871ac0 <__cxa_atexit@plt+0x85fb10> │ │ │ │ + ldr r7, [pc, #48] @ 871ad0 <__cxa_atexit@plt+0x85fb20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 871ac4 <__cxa_atexit@plt+0x85fb14> │ │ │ │ + ldr r7, [pc, #28] @ 871ad4 <__cxa_atexit@plt+0x85fb24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq sp, #168, 2 @ 0x2a │ │ │ │ - teqeq lr, #104, 16 @ 0x680000 │ │ │ │ + cmpeq sp, #152, 2 @ 0x26 │ │ │ │ + teqeq lr, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871b04 <__cxa_atexit@plt+0x85fb54> │ │ │ │ - ldr r3, [pc, #36] @ 871b0c <__cxa_atexit@plt+0x85fb5c> │ │ │ │ + bcc 871b14 <__cxa_atexit@plt+0x85fb64> │ │ │ │ + ldr r3, [pc, #36] @ 871b1c <__cxa_atexit@plt+0x85fb6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 871b10 <__cxa_atexit@plt+0x85fb60> │ │ │ │ + ldr r7, [pc, #16] @ 871b20 <__cxa_atexit@plt+0x85fb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #84, 2 │ │ │ │ - cmpeq sp, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq sp, #68, 2 │ │ │ │ + cmpeq sp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871b40 <__cxa_atexit@plt+0x85fb90> │ │ │ │ - ldr r3, [pc, #24] @ 871b48 <__cxa_atexit@plt+0x85fb98> │ │ │ │ + bcc 871b50 <__cxa_atexit@plt+0x85fba0> │ │ │ │ + ldr r3, [pc, #24] @ 871b58 <__cxa_atexit@plt+0x85fba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 53c6d8 <__cxa_atexit@plt+0x52a728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #12, 2 │ │ │ │ - teqeq lr, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq sp, #252 @ 0xfc │ │ │ │ + teqeq lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871bb4 <__cxa_atexit@plt+0x85fc04> │ │ │ │ - ldr lr, [pc, #76] @ 871bbc <__cxa_atexit@plt+0x85fc0c> │ │ │ │ + bcc 871bc4 <__cxa_atexit@plt+0x85fc14> │ │ │ │ + ldr lr, [pc, #76] @ 871bcc <__cxa_atexit@plt+0x85fc1c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 871ba8 <__cxa_atexit@plt+0x85fbf8> │ │ │ │ + beq 871bb8 <__cxa_atexit@plt+0x85fc08> │ │ │ │ mov r7, r8 │ │ │ │ - b 871bcc <__cxa_atexit@plt+0x85fc1c> │ │ │ │ + b 871bdc <__cxa_atexit@plt+0x85fc2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - teqeq lr, #124, 14 @ 0x1f00000 │ │ │ │ + teqeq lr, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 871bf4 <__cxa_atexit@plt+0x85fc44> │ │ │ │ - ldr r3, [pc, #144] @ 871c70 <__cxa_atexit@plt+0x85fcc0> │ │ │ │ + bne 871c04 <__cxa_atexit@plt+0x85fc54> │ │ │ │ + ldr r3, [pc, #144] @ 871c80 <__cxa_atexit@plt+0x85fcd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 871c5c <__cxa_atexit@plt+0x85fcac> │ │ │ │ - b 871c8c <__cxa_atexit@plt+0x85fcdc> │ │ │ │ + beq 871c6c <__cxa_atexit@plt+0x85fcbc> │ │ │ │ + b 871c9c <__cxa_atexit@plt+0x85fcec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871c64 <__cxa_atexit@plt+0x85fcb4> │ │ │ │ + bhi 871c74 <__cxa_atexit@plt+0x85fcc4> │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #88] @ 871c74 <__cxa_atexit@plt+0x85fcc4> │ │ │ │ + ldr lr, [pc, #88] @ 871c84 <__cxa_atexit@plt+0x85fcd4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 871c78 <__cxa_atexit@plt+0x85fcc8> │ │ │ │ + ldr r9, [pc, #84] @ 871c88 <__cxa_atexit@plt+0x85fcd8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ - ldr r3, [pc, #60] @ 871c7c <__cxa_atexit@plt+0x85fccc> │ │ │ │ + ldr r3, [pc, #60] @ 871c8c <__cxa_atexit@plt+0x85fcdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ sub r3, r6, #23 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq sp, #36 @ 0x24 │ │ │ │ - teqeq lr, #36, 26 @ 0x900 │ │ │ │ + cmpeq sp, #20 │ │ │ │ + teqeq lr, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 871ca8 <__cxa_atexit@plt+0x85fcf8> │ │ │ │ + ldr r0, [pc, #20] @ 871cb8 <__cxa_atexit@plt+0x85fd08> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #248, 24 @ 0xf800 │ │ │ │ + teqeq lr, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871cf4 <__cxa_atexit@plt+0x85fd44> │ │ │ │ + bhi 871d04 <__cxa_atexit@plt+0x85fd54> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #40] @ 871d00 <__cxa_atexit@plt+0x85fd50> │ │ │ │ + ldr r3, [pc, #40] @ 871d10 <__cxa_atexit@plt+0x85fd60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #20] @ 871d04 <__cxa_atexit@plt+0x85fd54> │ │ │ │ + ldr r7, [pc, #20] @ 871d14 <__cxa_atexit@plt+0x85fd64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmpeq sp, #96, 30 @ 0x180 │ │ │ │ - teqeq lr, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq sp, #80, 30 @ 0x140 │ │ │ │ + teqeq lr, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871d40 <__cxa_atexit@plt+0x85fd90> │ │ │ │ - ldr r3, [pc, #32] @ 871d48 <__cxa_atexit@plt+0x85fd98> │ │ │ │ + bcc 871d50 <__cxa_atexit@plt+0x85fda0> │ │ │ │ + ldr r3, [pc, #32] @ 871d58 <__cxa_atexit@plt+0x85fda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 871d4c <__cxa_atexit@plt+0x85fd9c> │ │ │ │ + ldr r7, [pc, #16] @ 871d5c <__cxa_atexit@plt+0x85fdac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #20, 30 @ 0x50 │ │ │ │ - cmpeq sp, #220, 8 @ 0xdc000000 │ │ │ │ - teqeq lr, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq sp, #4, 30 │ │ │ │ + cmpeq sp, #204, 8 @ 0xcc000000 │ │ │ │ + teqeq lr, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871db4 <__cxa_atexit@plt+0x85fe04> │ │ │ │ + bcc 871dc4 <__cxa_atexit@plt+0x85fe14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871dac <__cxa_atexit@plt+0x85fdfc> │ │ │ │ - ldr r3, [pc, #60] @ 871dbc <__cxa_atexit@plt+0x85fe0c> │ │ │ │ + bhi 871dbc <__cxa_atexit@plt+0x85fe0c> │ │ │ │ + ldr r3, [pc, #60] @ 871dcc <__cxa_atexit@plt+0x85fe1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 871dc0 <__cxa_atexit@plt+0x85fe10> │ │ │ │ + ldr r3, [pc, #44] @ 871dd0 <__cxa_atexit@plt+0x85fe20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 871dc4 <__cxa_atexit@plt+0x85fe14> │ │ │ │ + ldr r7, [pc, #28] @ 871dd4 <__cxa_atexit@plt+0x85fe24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #188, 28 @ 0xbc0 │ │ │ │ + cmpeq sp, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #56, 8 @ 0x38000000 │ │ │ │ - teqeq lr, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq sp, #40, 8 @ 0x28000000 │ │ │ │ + teqeq lr, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871e30 <__cxa_atexit@plt+0x85fe80> │ │ │ │ + bcc 871e40 <__cxa_atexit@plt+0x85fe90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871e28 <__cxa_atexit@plt+0x85fe78> │ │ │ │ - ldr r3, [pc, #64] @ 871e38 <__cxa_atexit@plt+0x85fe88> │ │ │ │ + bhi 871e38 <__cxa_atexit@plt+0x85fe88> │ │ │ │ + ldr r3, [pc, #64] @ 871e48 <__cxa_atexit@plt+0x85fe98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 871e3c <__cxa_atexit@plt+0x85fe8c> │ │ │ │ + ldr r3, [pc, #44] @ 871e4c <__cxa_atexit@plt+0x85fe9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 871e40 <__cxa_atexit@plt+0x85fe90> │ │ │ │ + ldr r7, [pc, #28] @ 871e50 <__cxa_atexit@plt+0x85fea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #68, 28 @ 0x440 │ │ │ │ + cmpeq sp, #52, 28 @ 0x340 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq sp, #16, 18 @ 0x40000 │ │ │ │ - teqeq lr, #220, 8 @ 0xdc000000 │ │ │ │ + cmpeq sp, #0, 18 │ │ │ │ + teqeq lr, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871eb4 <__cxa_atexit@plt+0x85ff04> │ │ │ │ + bcc 871ec4 <__cxa_atexit@plt+0x85ff14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871eac <__cxa_atexit@plt+0x85fefc> │ │ │ │ - ldr r3, [pc, #72] @ 871ebc <__cxa_atexit@plt+0x85ff0c> │ │ │ │ + bhi 871ebc <__cxa_atexit@plt+0x85ff0c> │ │ │ │ + ldr r3, [pc, #72] @ 871ecc <__cxa_atexit@plt+0x85ff1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add sl, r7, #12 │ │ │ │ ldm sl, {r2, r8, sl} │ │ │ │ - ldr r7, [pc, #48] @ 871ec0 <__cxa_atexit@plt+0x85ff10> │ │ │ │ + ldr r7, [pc, #48] @ 871ed0 <__cxa_atexit@plt+0x85ff20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 871ec4 <__cxa_atexit@plt+0x85ff14> │ │ │ │ + ldr r7, [pc, #28] @ 871ed4 <__cxa_atexit@plt+0x85ff24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #200, 26 @ 0x3200 │ │ │ │ + cmpeq sp, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - cmpeq sp, #68, 20 @ 0x44000 │ │ │ │ - teqeq lr, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq sp, #52, 20 @ 0x34000 │ │ │ │ + teqeq lr, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 871f68 <__cxa_atexit@plt+0x85ffb8> │ │ │ │ + bcc 871f78 <__cxa_atexit@plt+0x85ffc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 871f60 <__cxa_atexit@plt+0x85ffb0> │ │ │ │ + bhi 871f70 <__cxa_atexit@plt+0x85ffc0> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ add r7, r7, #23 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ str r8, [r6] │ │ │ │ - ldr r3, [pc, #84] @ 871f70 <__cxa_atexit@plt+0x85ffc0> │ │ │ │ + ldr r3, [pc, #84] @ 871f80 <__cxa_atexit@plt+0x85ffd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str ip, [r5, #28] │ │ │ │ - ldr r2, [pc, #64] @ 871f74 <__cxa_atexit@plt+0x85ffc4> │ │ │ │ + ldr r2, [pc, #64] @ 871f84 <__cxa_atexit@plt+0x85ffd4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #24] │ │ │ │ str r1, [r5, #20] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5, #12] │ │ │ │ str lr, [r5, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 871f78 <__cxa_atexit@plt+0x85ffc8> │ │ │ │ + ldr r7, [pc, #28] @ 871f88 <__cxa_atexit@plt+0x85ffd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ - cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ - teqeq lr, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq sp, #252, 8 @ 0xfc000000 │ │ │ │ + teqeq lr, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 87201c <__cxa_atexit@plt+0x86006c> │ │ │ │ + bne 87202c <__cxa_atexit@plt+0x86007c> │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 87207c <__cxa_atexit@plt+0x8600cc> │ │ │ │ + bhi 87208c <__cxa_atexit@plt+0x8600dc> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr sl, [pc, #216] @ 8720a0 <__cxa_atexit@plt+0x8600f0> │ │ │ │ + ldr sl, [pc, #216] @ 8720b0 <__cxa_atexit@plt+0x860100> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #212] @ 8720a4 <__cxa_atexit@plt+0x8600f4> │ │ │ │ + ldr ip, [pc, #212] @ 8720b4 <__cxa_atexit@plt+0x860104> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #168] @ 8720a8 <__cxa_atexit@plt+0x8600f8> │ │ │ │ + ldr r3, [pc, #168] @ 8720b8 <__cxa_atexit@plt+0x860108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ sub r3, r6, #43 @ 0x2b │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 872088 <__cxa_atexit@plt+0x8600d8> │ │ │ │ + bhi 872098 <__cxa_atexit@plt+0x8600e8> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r9, [pc, #92] @ 872094 <__cxa_atexit@plt+0x8600e4> │ │ │ │ + ldr r9, [pc, #92] @ 8720a4 <__cxa_atexit@plt+0x8600f4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 872098 <__cxa_atexit@plt+0x8600e8> │ │ │ │ + ldr sl, [pc, #88] @ 8720a8 <__cxa_atexit@plt+0x8600f8> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 87209c <__cxa_atexit@plt+0x8600ec> │ │ │ │ + ldr r3, [pc, #60] @ 8720ac <__cxa_atexit@plt+0x8600fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ - cmpeq sp, #4, 24 @ 0x400 │ │ │ │ + cmpeq sp, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq sp, #100, 24 @ 0x6400 │ │ │ │ - teqeq lr, #204 @ 0xcc │ │ │ │ + cmpeq sp, #84, 24 @ 0x5400 │ │ │ │ + teqeq lr, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8720f4 <__cxa_atexit@plt+0x860144> │ │ │ │ - ldr r3, [pc, #48] @ 8720fc <__cxa_atexit@plt+0x86014c> │ │ │ │ + bcc 872104 <__cxa_atexit@plt+0x860154> │ │ │ │ + ldr r3, [pc, #48] @ 87210c <__cxa_atexit@plt+0x86015c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 872100 <__cxa_atexit@plt+0x860150> │ │ │ │ + ldr r3, [pc, #36] @ 872110 <__cxa_atexit@plt+0x860160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r7, [pc, #20] @ 872104 <__cxa_atexit@plt+0x860154> │ │ │ │ + ldr r7, [pc, #20] @ 872114 <__cxa_atexit@plt+0x860164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #112, 22 @ 0x1c000 │ │ │ │ - cmpeq sp, #20, 16 @ 0x140000 │ │ │ │ + cmpeq sp, #96, 22 @ 0x18000 │ │ │ │ cmpeq sp, #4, 16 @ 0x40000 │ │ │ │ - teqeq lr, #144, 4 │ │ │ │ + cmpeq sp, #244, 14 @ 0x3d00000 │ │ │ │ + teqeq lr, #128, 4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8721b8 <__cxa_atexit@plt+0x860208> │ │ │ │ + bcc 8721c8 <__cxa_atexit@plt+0x860218> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8721b0 <__cxa_atexit@plt+0x860200> │ │ │ │ - ldr lr, [pc, #136] @ 8721c0 <__cxa_atexit@plt+0x860210> │ │ │ │ + bhi 8721c0 <__cxa_atexit@plt+0x860210> │ │ │ │ + ldr lr, [pc, #136] @ 8721d0 <__cxa_atexit@plt+0x860220> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #132] @ 8721c4 <__cxa_atexit@plt+0x860214> │ │ │ │ + ldr r2, [pc, #132] @ 8721d4 <__cxa_atexit@plt+0x860224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr ip, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ ldr r1, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r2, [r7, #36] @ 0x24 │ │ │ │ str r2, [r6, #-16] │ │ │ │ stmda r6, {r0, r1} │ │ │ │ - ldr r2, [pc, #88] @ 8721c8 <__cxa_atexit@plt+0x860218> │ │ │ │ + ldr r2, [pc, #88] @ 8721d8 <__cxa_atexit@plt+0x860228> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r6, #-48] @ 0xffffffd0 │ │ │ │ str ip, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ sub lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r0, r3, r8} │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #56] @ 8721cc <__cxa_atexit@plt+0x86021c> │ │ │ │ + ldr r3, [pc, #56] @ 8721dc <__cxa_atexit@plt+0x86022c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #47 @ 0x2f │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - cmpeq sp, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq sp, #236, 20 @ 0xec000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq sp, #208, 20 @ 0xd0000 │ │ │ │ - teqeq lr, #224 @ 0xe0 │ │ │ │ + cmpeq sp, #192, 20 @ 0xc0000 │ │ │ │ + teqeq lr, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872208 <__cxa_atexit@plt+0x860258> │ │ │ │ - ldr r3, [pc, #32] @ 872210 <__cxa_atexit@plt+0x860260> │ │ │ │ + bcc 872218 <__cxa_atexit@plt+0x860268> │ │ │ │ + ldr r3, [pc, #32] @ 872220 <__cxa_atexit@plt+0x860270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 872214 <__cxa_atexit@plt+0x860264> │ │ │ │ + ldr r7, [pc, #16] @ 872224 <__cxa_atexit@plt+0x860274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #76, 20 @ 0x4c000 │ │ │ │ - cmpeq sp, #32, 6 @ 0x80000000 │ │ │ │ - teqeq lr, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq sp, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq sp, #16, 6 @ 0x40000000 │ │ │ │ + teqeq lr, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872250 <__cxa_atexit@plt+0x8602a0> │ │ │ │ - ldr r3, [pc, #32] @ 872258 <__cxa_atexit@plt+0x8602a8> │ │ │ │ + bcc 872260 <__cxa_atexit@plt+0x8602b0> │ │ │ │ + ldr r3, [pc, #32] @ 872268 <__cxa_atexit@plt+0x8602b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87225c <__cxa_atexit@plt+0x8602ac> │ │ │ │ + ldr r7, [pc, #16] @ 87226c <__cxa_atexit@plt+0x8602bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #4, 20 @ 0x4000 │ │ │ │ - cmpeq sp, #88, 16 @ 0x580000 │ │ │ │ - teqeq lr, #88 @ 0x58 │ │ │ │ + cmpeq sp, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sp, #72, 16 @ 0x480000 │ │ │ │ + teqeq lr, #72 @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8722ac <__cxa_atexit@plt+0x8602fc> │ │ │ │ - ldr r3, [pc, #48] @ 8722b4 <__cxa_atexit@plt+0x860304> │ │ │ │ + bcc 8722bc <__cxa_atexit@plt+0x86030c> │ │ │ │ + ldr r3, [pc, #48] @ 8722c4 <__cxa_atexit@plt+0x860314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8722a0 <__cxa_atexit@plt+0x8602f0> │ │ │ │ + beq 8722b0 <__cxa_atexit@plt+0x860300> │ │ │ │ mov r7, r8 │ │ │ │ - b 8722c4 <__cxa_atexit@plt+0x860314> │ │ │ │ + b 8722d4 <__cxa_atexit@plt+0x860324> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #4 │ │ │ │ + teqeq lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8723d0 <__cxa_atexit@plt+0x860420> │ │ │ │ + bhi 8723e0 <__cxa_atexit@plt+0x860430> │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ @@ -2195682,19 +2195686,19 @@ │ │ │ │ add r9, r7, #51 @ 0x33 │ │ │ │ ldm r9, {r0, r1, r2, r3, r4, r8, r9} │ │ │ │ str fp, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, r8, r9, sl, ip} │ │ │ │ - ldr r7, [pc, #140] @ 8723dc <__cxa_atexit@plt+0x86042c> │ │ │ │ + ldr r7, [pc, #140] @ 8723ec <__cxa_atexit@plt+0x86043c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #136] @ 8723e0 <__cxa_atexit@plt+0x860430> │ │ │ │ + ldr r4, [pc, #136] @ 8723f0 <__cxa_atexit@plt+0x860440> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #132] @ 8723e4 <__cxa_atexit@plt+0x860434> │ │ │ │ + ldr r3, [pc, #132] @ 8723f4 <__cxa_atexit@plt+0x860444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ @@ -2195709,35 +2195713,35 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ mov sl, r6 │ │ │ │ str r4, [sl, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #-68]! @ 0xffffffbc │ │ │ │ - ldr r7, [pc, #44] @ 8723e8 <__cxa_atexit@plt+0x860438> │ │ │ │ + ldr r7, [pc, #44] @ 8723f8 <__cxa_atexit@plt+0x860448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 8723ec <__cxa_atexit@plt+0x86043c> │ │ │ │ + ldr r8, [pc, #40] @ 8723fc <__cxa_atexit@plt+0x86044c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sp, #28 │ │ │ │ - cmpeq sp, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq sp, #12 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8724e8 <__cxa_atexit@plt+0x860538> │ │ │ │ + bhi 8724f8 <__cxa_atexit@plt+0x860548> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2195767,15 +2195771,15 @@ │ │ │ │ str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-16] │ │ │ │ - ldr r1, [pc, #80] @ 8724f4 <__cxa_atexit@plt+0x860544> │ │ │ │ + ldr r1, [pc, #80] @ 872504 <__cxa_atexit@plt+0x860554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #-76] @ 0xffffffb4 │ │ │ │ str lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r7, [r6, #-60] @ 0xffffffc4 │ │ │ │ @@ -2195788,287 +2195792,287 @@ │ │ │ │ sub r7, r6, #75 @ 0x4b │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #32 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872524 <__cxa_atexit@plt+0x860574> │ │ │ │ - ldr r3, [pc, #24] @ 87252c <__cxa_atexit@plt+0x86057c> │ │ │ │ + bcc 872534 <__cxa_atexit@plt+0x860584> │ │ │ │ + ldr r3, [pc, #24] @ 87253c <__cxa_atexit@plt+0x86058c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #40, 14 @ 0xa00000 │ │ │ │ - teqeq lr, #164, 26 @ 0x2900 │ │ │ │ + cmpeq sp, #24, 14 @ 0x600000 │ │ │ │ + teqeq lr, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8725ac <__cxa_atexit@plt+0x8605fc> │ │ │ │ + bcc 8725bc <__cxa_atexit@plt+0x86060c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8725a4 <__cxa_atexit@plt+0x8605f4> │ │ │ │ - ldr r3, [pc, #84] @ 8725b4 <__cxa_atexit@plt+0x860604> │ │ │ │ + bhi 8725b4 <__cxa_atexit@plt+0x860604> │ │ │ │ + ldr r3, [pc, #84] @ 8725c4 <__cxa_atexit@plt+0x860614> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8725b8 <__cxa_atexit@plt+0x860608> │ │ │ │ + ldr r2, [pc, #80] @ 8725c8 <__cxa_atexit@plt+0x860618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8725bc <__cxa_atexit@plt+0x86060c> │ │ │ │ + ldr r1, [pc, #60] @ 8725cc <__cxa_atexit@plt+0x86061c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 8725c0 <__cxa_atexit@plt+0x860610> │ │ │ │ + ldr r7, [pc, #32] @ 8725d0 <__cxa_atexit@plt+0x860620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - cmpeq sp, #212, 12 @ 0xd400000 │ │ │ │ + cmpeq sp, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #176, 12 @ 0xb000000 │ │ │ │ - teqeq lr, #208, 24 @ 0xd000 │ │ │ │ + cmpeq sp, #160, 12 @ 0xa000000 │ │ │ │ + teqeq lr, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872600 <__cxa_atexit@plt+0x860650> │ │ │ │ - ldr r3, [pc, #36] @ 872608 <__cxa_atexit@plt+0x860658> │ │ │ │ + bcc 872610 <__cxa_atexit@plt+0x860660> │ │ │ │ + ldr r3, [pc, #36] @ 872618 <__cxa_atexit@plt+0x860668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 87260c <__cxa_atexit@plt+0x86065c> │ │ │ │ + ldr r7, [pc, #16] @ 87261c <__cxa_atexit@plt+0x86066c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #88, 12 @ 0x5800000 │ │ │ │ - cmpeq sp, #144, 14 @ 0x2400000 │ │ │ │ - teqeq lr, #144, 24 @ 0x9000 │ │ │ │ + cmpeq sp, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq sp, #128, 14 @ 0x2000000 │ │ │ │ + teqeq lr, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872680 <__cxa_atexit@plt+0x8606d0> │ │ │ │ + bcc 872690 <__cxa_atexit@plt+0x8606e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872678 <__cxa_atexit@plt+0x8606c8> │ │ │ │ - ldr r3, [pc, #72] @ 872688 <__cxa_atexit@plt+0x8606d8> │ │ │ │ + bhi 872688 <__cxa_atexit@plt+0x8606d8> │ │ │ │ + ldr r3, [pc, #72] @ 872698 <__cxa_atexit@plt+0x8606e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 87268c <__cxa_atexit@plt+0x8606dc> │ │ │ │ + ldr r7, [pc, #48] @ 87269c <__cxa_atexit@plt+0x8606ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 872690 <__cxa_atexit@plt+0x8606e0> │ │ │ │ + ldr r7, [pc, #28] @ 8726a0 <__cxa_atexit@plt+0x8606f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq sp, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq sp, #84, 12 @ 0x5400000 │ │ │ │ - teqeq lr, #80, 24 @ 0x5000 │ │ │ │ + cmpeq sp, #68, 12 @ 0x4400000 │ │ │ │ + teqeq lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872724 <__cxa_atexit@plt+0x860774> │ │ │ │ + bcc 872734 <__cxa_atexit@plt+0x860784> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87271c <__cxa_atexit@plt+0x86076c> │ │ │ │ - ldr r3, [pc, #104] @ 87272c <__cxa_atexit@plt+0x86077c> │ │ │ │ + bhi 87272c <__cxa_atexit@plt+0x86077c> │ │ │ │ + ldr r3, [pc, #104] @ 87273c <__cxa_atexit@plt+0x86078c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #72] @ 872730 <__cxa_atexit@plt+0x860780> │ │ │ │ + ldr lr, [pc, #72] @ 872740 <__cxa_atexit@plt+0x860790> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #68] @ 872734 <__cxa_atexit@plt+0x860784> │ │ │ │ + ldr sl, [pc, #68] @ 872744 <__cxa_atexit@plt+0x860794> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 872738 <__cxa_atexit@plt+0x860788> │ │ │ │ + ldr r7, [pc, #32] @ 872748 <__cxa_atexit@plt+0x860798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq sp, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ - teqeq lr, #92, 30 @ 0x170 │ │ │ │ + cmpeq sp, #40, 10 @ 0xa000000 │ │ │ │ + teqeq lr, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872784 <__cxa_atexit@plt+0x8607d4> │ │ │ │ - ldr r3, [pc, #48] @ 87278c <__cxa_atexit@plt+0x8607dc> │ │ │ │ + bcc 872794 <__cxa_atexit@plt+0x8607e4> │ │ │ │ + ldr r3, [pc, #48] @ 87279c <__cxa_atexit@plt+0x8607ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 872790 <__cxa_atexit@plt+0x8607e0> │ │ │ │ + ldr r2, [pc, #44] @ 8727a0 <__cxa_atexit@plt+0x8607f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 872794 <__cxa_atexit@plt+0x8607e4> │ │ │ │ + ldr r7, [pc, #20] @ 8727a4 <__cxa_atexit@plt+0x8607f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, #216, 8 @ 0xd8000000 │ │ │ │ - cmpeq sp, #36, 6 @ 0x90000000 │ │ │ │ + cmpeq sp, #200, 8 @ 0xc8000000 │ │ │ │ + cmpeq sp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 8727c0 <__cxa_atexit@plt+0x860810> │ │ │ │ + ldr r0, [pc, #20] @ 8727d0 <__cxa_atexit@plt+0x860820> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872804 <__cxa_atexit@plt+0x860854> │ │ │ │ + bhi 872814 <__cxa_atexit@plt+0x860864> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #40] @ 872810 <__cxa_atexit@plt+0x860860> │ │ │ │ + ldr r2, [pc, #40] @ 872820 <__cxa_atexit@plt+0x860870> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 872814 <__cxa_atexit@plt+0x860864> │ │ │ │ + ldr r1, [pc, #32] @ 872824 <__cxa_atexit@plt+0x860874> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq sp, #96, 26 @ 0x1800 │ │ │ │ - teqeq lr, #140, 22 @ 0x23000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq sp, #80, 26 @ 0x1400 │ │ │ │ + teqeq lr, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8728c0 <__cxa_atexit@plt+0x860910> │ │ │ │ + bcc 8728d0 <__cxa_atexit@plt+0x860920> │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add ip, r7, #15 │ │ │ │ ldm ip, {r0, sl, ip} │ │ │ │ ldr r3, [r7, #27] │ │ │ │ add lr, r7, #31 │ │ │ │ ldm lr, {r2, r4, lr} │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ - ldr r6, [pc, #100] @ 8728c8 <__cxa_atexit@plt+0x860918> │ │ │ │ + ldr r6, [pc, #100] @ 8728d8 <__cxa_atexit@plt+0x860928> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str ip, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r4, [r5, #24] │ │ │ │ str fp, [r5, #28] │ │ │ │ str r7, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8728ac <__cxa_atexit@plt+0x8608fc> │ │ │ │ + beq 8728bc <__cxa_atexit@plt+0x86090c> │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 8728d8 <__cxa_atexit@plt+0x860928> │ │ │ │ + b 8728e8 <__cxa_atexit@plt+0x860938> │ │ │ │ ldr r0, [r8] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - teqeq lr, #220, 20 @ 0xdc000 │ │ │ │ + teqeq lr, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #28] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 872928 <__cxa_atexit@plt+0x860978> │ │ │ │ + bne 872938 <__cxa_atexit@plt+0x860988> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8729d4 <__cxa_atexit@plt+0x860a24> │ │ │ │ + bhi 8729e4 <__cxa_atexit@plt+0x860a34> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #240] @ 8729f8 <__cxa_atexit@plt+0x860a48> │ │ │ │ + ldr r3, [pc, #240] @ 872a08 <__cxa_atexit@plt+0x860a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-12]! │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #216] @ 8729fc <__cxa_atexit@plt+0x860a4c> │ │ │ │ + ldr r7, [pc, #216] @ 872a0c <__cxa_atexit@plt+0x860a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8729e0 <__cxa_atexit@plt+0x860a30> │ │ │ │ + bhi 8729f0 <__cxa_atexit@plt+0x860a40> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r0, [sp] │ │ │ │ @@ -2196085,400 +2196089,400 @@ │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #80] @ 8729ec <__cxa_atexit@plt+0x860a3c> │ │ │ │ + ldr r3, [pc, #80] @ 8729fc <__cxa_atexit@plt+0x860a4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #68] @ 8729f0 <__cxa_atexit@plt+0x860a40> │ │ │ │ + ldr r2, [pc, #68] @ 872a00 <__cxa_atexit@plt+0x860a50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-64]! @ 0xffffffc0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #52] @ 8729f4 <__cxa_atexit@plt+0x860a44> │ │ │ │ + ldr r2, [pc, #52] @ 872a04 <__cxa_atexit@plt+0x860a54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #200, 4 @ 0x8000000c │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #184, 4 @ 0x8000000b │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq sp, #44, 6 @ 0xb0000000 │ │ │ │ - teqeq lr, #136, 16 @ 0x880000 │ │ │ │ + cmpeq sp, #28, 6 @ 0x70000000 │ │ │ │ + teqeq lr, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872a60 <__cxa_atexit@plt+0x860ab0> │ │ │ │ - ldr r3, [pc, #72] @ 872a68 <__cxa_atexit@plt+0x860ab8> │ │ │ │ + bcc 872a70 <__cxa_atexit@plt+0x860ac0> │ │ │ │ + ldr r3, [pc, #72] @ 872a78 <__cxa_atexit@plt+0x860ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 872a6c <__cxa_atexit@plt+0x860abc> │ │ │ │ + ldr r2, [pc, #68] @ 872a7c <__cxa_atexit@plt+0x860acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 872a58 <__cxa_atexit@plt+0x860aa8> │ │ │ │ - b 872a7c <__cxa_atexit@plt+0x860acc> │ │ │ │ + beq 872a68 <__cxa_atexit@plt+0x860ab8> │ │ │ │ + b 872a8c <__cxa_atexit@plt+0x860adc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sp, #20, 4 @ 0x40000001 │ │ │ │ - teqeq lr, #24, 16 @ 0x180000 │ │ │ │ + cmpeq sp, #4, 4 @ 0x40000000 │ │ │ │ + teqeq lr, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 872aa0 <__cxa_atexit@plt+0x860af0> │ │ │ │ + bne 872ab0 <__cxa_atexit@plt+0x860b00> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #48] @ 872acc <__cxa_atexit@plt+0x860b1c> │ │ │ │ + ldr r7, [pc, #48] @ 872adc <__cxa_atexit@plt+0x860b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 872ac4 <__cxa_atexit@plt+0x860b14> │ │ │ │ + ldr r3, [pc, #24] @ 872ad4 <__cxa_atexit@plt+0x860b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 872ac8 <__cxa_atexit@plt+0x860b18> │ │ │ │ + ldr r3, [pc, #16] @ 872ad8 <__cxa_atexit@plt+0x860b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq sp, #148, 2 @ 0x25 │ │ │ │ - cmpeq sp, #44, 8 @ 0x2c000000 │ │ │ │ - cmpeq sp, #92, 28 @ 0x5c0 │ │ │ │ - teqeq lr, #96, 14 @ 0x1800000 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq sp, #132, 2 @ 0x21 │ │ │ │ + cmpeq sp, #28, 8 @ 0x1c000000 │ │ │ │ + cmpeq sp, #76, 28 @ 0x4c0 │ │ │ │ + teqeq lr, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872b14 <__cxa_atexit@plt+0x860b64> │ │ │ │ - ldr r3, [pc, #44] @ 872b1c <__cxa_atexit@plt+0x860b6c> │ │ │ │ + bcc 872b24 <__cxa_atexit@plt+0x860b74> │ │ │ │ + ldr r3, [pc, #44] @ 872b2c <__cxa_atexit@plt+0x860b7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 872b20 <__cxa_atexit@plt+0x860b70> │ │ │ │ + ldr r3, [pc, #32] @ 872b30 <__cxa_atexit@plt+0x860b80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #185 @ 0xb9 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 872b24 <__cxa_atexit@plt+0x860b74> │ │ │ │ + ldr r7, [pc, #20] @ 872b34 <__cxa_atexit@plt+0x860b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #76, 2 │ │ │ │ - cmpeq sp, #72, 4 @ 0x80000004 │ │ │ │ - cmpeq sp, #116, 16 @ 0x740000 │ │ │ │ - teqeq lr, #20, 14 @ 0x500000 │ │ │ │ + cmpeq sp, #60, 2 │ │ │ │ + cmpeq sp, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq sp, #100, 16 @ 0x640000 │ │ │ │ + teqeq lr, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872b94 <__cxa_atexit@plt+0x860be4> │ │ │ │ + bcc 872ba4 <__cxa_atexit@plt+0x860bf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872b8c <__cxa_atexit@plt+0x860bdc> │ │ │ │ - ldr r3, [pc, #68] @ 872b9c <__cxa_atexit@plt+0x860bec> │ │ │ │ + bhi 872b9c <__cxa_atexit@plt+0x860bec> │ │ │ │ + ldr r3, [pc, #68] @ 872bac <__cxa_atexit@plt+0x860bfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #48] @ 872ba0 <__cxa_atexit@plt+0x860bf0> │ │ │ │ + ldr r3, [pc, #48] @ 872bb0 <__cxa_atexit@plt+0x860c00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 872ba4 <__cxa_atexit@plt+0x860bf4> │ │ │ │ + ldr r7, [pc, #28] @ 872bb4 <__cxa_atexit@plt+0x860c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #228 @ 0xe4 │ │ │ │ + cmpeq sp, #212 @ 0xd4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sp, #116, 26 @ 0x1d00 │ │ │ │ - teqeq lr, #164, 12 @ 0xa400000 │ │ │ │ + cmpeq sp, #100, 26 @ 0x1900 │ │ │ │ + teqeq lr, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872c28 <__cxa_atexit@plt+0x860c78> │ │ │ │ + bcc 872c38 <__cxa_atexit@plt+0x860c88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872c20 <__cxa_atexit@plt+0x860c70> │ │ │ │ - ldr r3, [pc, #88] @ 872c30 <__cxa_atexit@plt+0x860c80> │ │ │ │ + bhi 872c30 <__cxa_atexit@plt+0x860c80> │ │ │ │ + ldr r3, [pc, #88] @ 872c40 <__cxa_atexit@plt+0x860c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #60] @ 872c34 <__cxa_atexit@plt+0x860c84> │ │ │ │ + ldr r0, [pc, #60] @ 872c44 <__cxa_atexit@plt+0x860c94> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #36] @ 872c38 <__cxa_atexit@plt+0x860c88> │ │ │ │ + ldr r7, [pc, #36] @ 872c48 <__cxa_atexit@plt+0x860c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 872c3c <__cxa_atexit@plt+0x860c8c> │ │ │ │ + ldr r8, [pc, #32] @ 872c4c <__cxa_atexit@plt+0x860c9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #100 @ 0x64 │ │ │ │ + cmpeq sp, #84 @ 0x54 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq sp, #224, 2 @ 0x38 │ │ │ │ - cmpeq sp, #216, 28 @ 0xd80 │ │ │ │ - teqeq lr, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq sp, #208, 2 @ 0x34 │ │ │ │ + cmpeq sp, #200, 28 @ 0xc80 │ │ │ │ + teqeq lr, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872c78 <__cxa_atexit@plt+0x860cc8> │ │ │ │ - ldr r3, [pc, #32] @ 872c80 <__cxa_atexit@plt+0x860cd0> │ │ │ │ + bcc 872c88 <__cxa_atexit@plt+0x860cd8> │ │ │ │ + ldr r3, [pc, #32] @ 872c90 <__cxa_atexit@plt+0x860ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 872c84 <__cxa_atexit@plt+0x860cd4> │ │ │ │ + ldr r7, [pc, #16] @ 872c94 <__cxa_atexit@plt+0x860ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #220, 30 @ p-variant is OBSOLETE @ 0x370 │ │ │ │ - cmpeq sp, #192, 4 │ │ │ │ - teqeq lr, #152, 10 @ 0x26000000 │ │ │ │ + cmppeq ip, #204, 30 @ p-variant is OBSOLETE @ 0x330 │ │ │ │ + cmpeq sp, #176, 4 │ │ │ │ + teqeq lr, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872cec <__cxa_atexit@plt+0x860d3c> │ │ │ │ + bcc 872cfc <__cxa_atexit@plt+0x860d4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872ce4 <__cxa_atexit@plt+0x860d34> │ │ │ │ - ldr r3, [pc, #60] @ 872cf4 <__cxa_atexit@plt+0x860d44> │ │ │ │ + bhi 872cf4 <__cxa_atexit@plt+0x860d44> │ │ │ │ + ldr r3, [pc, #60] @ 872d04 <__cxa_atexit@plt+0x860d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 872cf8 <__cxa_atexit@plt+0x860d48> │ │ │ │ + ldr r3, [pc, #44] @ 872d08 <__cxa_atexit@plt+0x860d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 872cfc <__cxa_atexit@plt+0x860d4c> │ │ │ │ + ldr r7, [pc, #28] @ 872d0c <__cxa_atexit@plt+0x860d5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #132, 30 @ p-variant is OBSOLETE @ 0x210 │ │ │ │ + cmppeq ip, #116, 30 @ p-variant is OBSOLETE @ 0x1d0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq sp, #56, 2 │ │ │ │ - teqeq lr, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq sp, #40, 2 │ │ │ │ + teqeq lr, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872d68 <__cxa_atexit@plt+0x860db8> │ │ │ │ - ldr r3, [pc, #80] @ 872d70 <__cxa_atexit@plt+0x860dc0> │ │ │ │ + bcc 872d78 <__cxa_atexit@plt+0x860dc8> │ │ │ │ + ldr r3, [pc, #80] @ 872d80 <__cxa_atexit@plt+0x860dd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ - ldr r7, [pc, #48] @ 872d74 <__cxa_atexit@plt+0x860dc4> │ │ │ │ + ldr r7, [pc, #48] @ 872d84 <__cxa_atexit@plt+0x860dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ - ldr r7, [pc, #20] @ 872d78 <__cxa_atexit@plt+0x860dc8> │ │ │ │ + ldr r7, [pc, #20] @ 872d88 <__cxa_atexit@plt+0x860dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #28, 30 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ + cmppeq ip, #12, 30 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, #40, 26 @ 0xa00 │ │ │ │ - teqeq lr, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq sp, #24, 26 @ 0x600 │ │ │ │ + teqeq lr, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872df8 <__cxa_atexit@plt+0x860e48> │ │ │ │ + bhi 872e08 <__cxa_atexit@plt+0x860e58> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - ldr lr, [pc, #84] @ 872e04 <__cxa_atexit@plt+0x860e54> │ │ │ │ + ldr lr, [pc, #84] @ 872e14 <__cxa_atexit@plt+0x860e64> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #80] @ 872e08 <__cxa_atexit@plt+0x860e58> │ │ │ │ + ldr r9, [pc, #80] @ 872e18 <__cxa_atexit@plt+0x860e68> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 872e0c <__cxa_atexit@plt+0x860e5c> │ │ │ │ + ldr sl, [pc, #76] @ 872e1c <__cxa_atexit@plt+0x860e6c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r7, [r5, #20] │ │ │ │ str lr, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #28] @ 872e10 <__cxa_atexit@plt+0x860e60> │ │ │ │ + ldr r7, [pc, #28] @ 872e20 <__cxa_atexit@plt+0x860e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmppeq ip, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ - teqeq lr, #240, 6 @ 0xc0000003 │ │ │ │ + cmppeq ip, #76, 28 @ p-variant is OBSOLETE @ 0x4c0 │ │ │ │ + teqeq lr, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 872e44 <__cxa_atexit@plt+0x860e94> │ │ │ │ + ldr r7, [pc, #24] @ 872e54 <__cxa_atexit@plt+0x860ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [pc, #8] @ 872e48 <__cxa_atexit@plt+0x860e98> │ │ │ │ + ldr r7, [pc, #8] @ 872e58 <__cxa_atexit@plt+0x860ea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, #72, 10 @ 0x12000000 │ │ │ │ - teqeq lr, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq sp, #56, 10 @ 0xe000000 │ │ │ │ + teqeq lr, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 872e78 <__cxa_atexit@plt+0x860ec8> │ │ │ │ + ldr r3, [pc, #24] @ 872e88 <__cxa_atexit@plt+0x860ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ 872e7c <__cxa_atexit@plt+0x860ecc> │ │ │ │ + ldr r7, [pc, #8] @ 872e8c <__cxa_atexit@plt+0x860edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmppeq ip, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ + cmppeq ip, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872ebc <__cxa_atexit@plt+0x860f0c> │ │ │ │ + bhi 872ecc <__cxa_atexit@plt+0x860f1c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #28] @ 872ec8 <__cxa_atexit@plt+0x860f18> │ │ │ │ + ldr r0, [pc, #28] @ 872ed8 <__cxa_atexit@plt+0x860f28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #152, 12 @ 0x9800000 │ │ │ │ - teqeq lr, #172, 6 @ 0xb0000002 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #136, 12 @ 0x8800000 │ │ │ │ + teqeq lr, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 872f34 <__cxa_atexit@plt+0x860f84> │ │ │ │ - ldr r3, [pc, #80] @ 872f3c <__cxa_atexit@plt+0x860f8c> │ │ │ │ + bcc 872f44 <__cxa_atexit@plt+0x860f94> │ │ │ │ + ldr r3, [pc, #80] @ 872f4c <__cxa_atexit@plt+0x860f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r1, r8, lr} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r0, [pc, #52] @ 872f40 <__cxa_atexit@plt+0x860f90> │ │ │ │ + ldr r0, [pc, #52] @ 872f50 <__cxa_atexit@plt+0x860fa0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 872f2c <__cxa_atexit@plt+0x860f7c> │ │ │ │ - b 872f50 <__cxa_atexit@plt+0x860fa0> │ │ │ │ + beq 872f3c <__cxa_atexit@plt+0x860f8c> │ │ │ │ + b 872f60 <__cxa_atexit@plt+0x860fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #80, 26 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ + cmppeq ip, #64, 26 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq lr, #52, 6 @ 0xd0000000 │ │ │ │ + teqeq lr, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 872fe4 <__cxa_atexit@plt+0x861034> │ │ │ │ + bhi 872ff4 <__cxa_atexit@plt+0x861044> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r8, [pc, #116] @ 872ff0 <__cxa_atexit@plt+0x861040> │ │ │ │ + ldr r8, [pc, #116] @ 873000 <__cxa_atexit@plt+0x861050> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #112] @ 872ff4 <__cxa_atexit@plt+0x861044> │ │ │ │ + ldr r2, [pc, #112] @ 873004 <__cxa_atexit@plt+0x861054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r7, [r6, #-12] │ │ │ │ - ldr r2, [pc, #100] @ 872ff8 <__cxa_atexit@plt+0x861048> │ │ │ │ + ldr r2, [pc, #100] @ 873008 <__cxa_atexit@plt+0x861058> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-16] │ │ │ │ - ldr r2, [pc, #92] @ 872ffc <__cxa_atexit@plt+0x86104c> │ │ │ │ + ldr r2, [pc, #92] @ 87300c <__cxa_atexit@plt+0x86105c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ @@ -2196491,356 +2196495,356 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r8, [r7, #-56]! @ 0xffffffc8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - cmpeq sp, #196, 10 @ 0x31000000 │ │ │ │ - cmpeq sp, #248, 14 @ 0x3e00000 │ │ │ │ - cmppeq ip, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + cmpeq sp, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq sp, #232, 14 @ 0x3a00000 │ │ │ │ + cmppeq ip, #48, 30 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87302c <__cxa_atexit@plt+0x86107c> │ │ │ │ - ldr r3, [pc, #24] @ 873034 <__cxa_atexit@plt+0x861084> │ │ │ │ + bcc 87303c <__cxa_atexit@plt+0x86108c> │ │ │ │ + ldr r3, [pc, #24] @ 873044 <__cxa_atexit@plt+0x861094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #32, 24 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ - teqeq lr, #60, 4 @ 0xc0000003 │ │ │ │ + cmppeq ip, #16, 24 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ + teqeq lr, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8730c4 <__cxa_atexit@plt+0x861114> │ │ │ │ + bhi 8730d4 <__cxa_atexit@plt+0x861124> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ ldr r7, [r7, #23] │ │ │ │ - ldr r9, [pc, #96] @ 8730d4 <__cxa_atexit@plt+0x861124> │ │ │ │ + ldr r9, [pc, #96] @ 8730e4 <__cxa_atexit@plt+0x861134> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #92] @ 8730d8 <__cxa_atexit@plt+0x861128> │ │ │ │ + ldr sl, [pc, #92] @ 8730e8 <__cxa_atexit@plt+0x861138> │ │ │ │ add sl, pc, sl │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r0, #-48]! @ 0xffffffd0 │ │ │ │ - ldr sl, [pc, #80] @ 8730dc <__cxa_atexit@plt+0x86112c> │ │ │ │ + ldr sl, [pc, #80] @ 8730ec <__cxa_atexit@plt+0x86113c> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r2, r6, #32 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ str r9, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-8]! │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #32] @ 8730e0 <__cxa_atexit@plt+0x861130> │ │ │ │ + ldr r7, [pc, #32] @ 8730f0 <__cxa_atexit@plt+0x861140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #108, 28 @ p-variant is OBSOLETE @ 0x6c0 │ │ │ │ + cmppeq ip, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmppeq ip, #144, 22 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ + cmppeq ip, #128, 22 @ p-variant is OBSOLETE @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873124 <__cxa_atexit@plt+0x861174> │ │ │ │ - ldr r7, [pc, #44] @ 873134 <__cxa_atexit@plt+0x861184> │ │ │ │ + bhi 873134 <__cxa_atexit@plt+0x861184> │ │ │ │ + ldr r7, [pc, #44] @ 873144 <__cxa_atexit@plt+0x861194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #137 @ 0x89 │ │ │ │ - ldr r3, [pc, #36] @ 873138 <__cxa_atexit@plt+0x861188> │ │ │ │ + ldr r3, [pc, #36] @ 873148 <__cxa_atexit@plt+0x861198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmda r6, {r3, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #64, 24 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ - cmppeq ip, #252, 24 @ p-variant is OBSOLETE @ 0xfc00 │ │ │ │ - teqeq lr, #128 @ 0x80 │ │ │ │ + cmppeq ip, #48, 24 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ + cmppeq ip, #236, 24 @ p-variant is OBSOLETE @ 0xec00 │ │ │ │ + teqeq lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8731a0 <__cxa_atexit@plt+0x8611f0> │ │ │ │ + bcc 8731b0 <__cxa_atexit@plt+0x861200> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873198 <__cxa_atexit@plt+0x8611e8> │ │ │ │ - ldr r3, [pc, #60] @ 8731a8 <__cxa_atexit@plt+0x8611f8> │ │ │ │ + bhi 8731a8 <__cxa_atexit@plt+0x8611f8> │ │ │ │ + ldr r3, [pc, #60] @ 8731b8 <__cxa_atexit@plt+0x861208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-4] │ │ │ │ - ldr r3, [pc, #52] @ 8731ac <__cxa_atexit@plt+0x8611fc> │ │ │ │ + ldr r3, [pc, #52] @ 8731bc <__cxa_atexit@plt+0x86120c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 8731b0 <__cxa_atexit@plt+0x861200> │ │ │ │ + ldr r7, [pc, #36] @ 8731c0 <__cxa_atexit@plt+0x861210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 8731b4 <__cxa_atexit@plt+0x861204> │ │ │ │ + ldr r9, [pc, #32] @ 8731c4 <__cxa_atexit@plt+0x861214> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmppeq ip, #196, 20 @ p-variant is OBSOLETE @ 0xc4000 │ │ │ │ - cmppeq ip, #140, 24 @ p-variant is OBSOLETE @ 0x8c00 │ │ │ │ - cmpeq sp, #12, 28 @ 0xc0 │ │ │ │ - teqeq lr, #216, 30 @ 0x360 │ │ │ │ + cmppeq ip, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ + cmppeq ip, #124, 24 @ p-variant is OBSOLETE @ 0x7c00 │ │ │ │ + cmpeq sp, #252, 26 @ 0x3f00 │ │ │ │ + teqeq lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8731f4 <__cxa_atexit@plt+0x861244> │ │ │ │ - ldr r8, [pc, #36] @ 8731fc <__cxa_atexit@plt+0x86124c> │ │ │ │ + bcc 873204 <__cxa_atexit@plt+0x861254> │ │ │ │ + ldr r8, [pc, #36] @ 87320c <__cxa_atexit@plt+0x86125c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 873200 <__cxa_atexit@plt+0x861250> │ │ │ │ + ldr r3, [pc, #32] @ 873210 <__cxa_atexit@plt+0x861260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 873204 <__cxa_atexit@plt+0x861254> │ │ │ │ + ldr r7, [pc, #20] @ 873214 <__cxa_atexit@plt+0x861264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #268435461 @ 0x10000005 │ │ │ │ - cmppeq ip, #92, 20 @ p-variant is OBSOLETE @ 0x5c000 │ │ │ │ - cmppeq ip, #140, 20 @ p-variant is OBSOLETE @ 0x8c000 │ │ │ │ - teqeq lr, #148, 30 @ 0x250 │ │ │ │ + tsteq r9, #268435460 @ 0x10000004 │ │ │ │ + cmppeq ip, #76, 20 @ p-variant is OBSOLETE @ 0x4c000 │ │ │ │ + cmppeq ip, #124, 20 @ p-variant is OBSOLETE @ 0x7c000 │ │ │ │ + teqeq lr, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873264 <__cxa_atexit@plt+0x8612b4> │ │ │ │ + bcc 873274 <__cxa_atexit@plt+0x8612c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87325c <__cxa_atexit@plt+0x8612ac> │ │ │ │ - ldr r3, [pc, #52] @ 87326c <__cxa_atexit@plt+0x8612bc> │ │ │ │ + bhi 87326c <__cxa_atexit@plt+0x8612bc> │ │ │ │ + ldr r3, [pc, #52] @ 87327c <__cxa_atexit@plt+0x8612cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 873270 <__cxa_atexit@plt+0x8612c0> │ │ │ │ + ldr r2, [pc, #48] @ 873280 <__cxa_atexit@plt+0x8612d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 873274 <__cxa_atexit@plt+0x8612c4> │ │ │ │ + ldr r7, [pc, #28] @ 873284 <__cxa_atexit@plt+0x8612d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmppeq ip, #252, 18 @ p-variant is OBSOLETE @ 0x3f0000 │ │ │ │ - cmppeq ip, #224, 22 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ - teqeq lr, #52, 30 @ 0xd0 │ │ │ │ + cmppeq ip, #236, 18 @ p-variant is OBSOLETE @ 0x3b0000 │ │ │ │ + cmppeq ip, #208, 22 @ p-variant is OBSOLETE @ 0x34000 │ │ │ │ + teqeq lr, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8732d4 <__cxa_atexit@plt+0x861324> │ │ │ │ + bcc 8732e4 <__cxa_atexit@plt+0x861334> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8732cc <__cxa_atexit@plt+0x86131c> │ │ │ │ - ldr r3, [pc, #52] @ 8732dc <__cxa_atexit@plt+0x86132c> │ │ │ │ + bhi 8732dc <__cxa_atexit@plt+0x86132c> │ │ │ │ + ldr r3, [pc, #52] @ 8732ec <__cxa_atexit@plt+0x86133c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 8732e0 <__cxa_atexit@plt+0x861330> │ │ │ │ + ldr r2, [pc, #48] @ 8732f0 <__cxa_atexit@plt+0x861340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 8732e4 <__cxa_atexit@plt+0x861334> │ │ │ │ + ldr r7, [pc, #28] @ 8732f4 <__cxa_atexit@plt+0x861344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmppeq ip, #140, 18 @ p-variant is OBSOLETE @ 0x230000 │ │ │ │ - cmpeq sp, #220, 30 @ 0x370 │ │ │ │ - teqeq lr, #228, 28 @ 0xe40 │ │ │ │ + cmppeq ip, #124, 18 @ p-variant is OBSOLETE @ 0x1f0000 │ │ │ │ + cmpeq sp, #204, 30 @ 0x330 │ │ │ │ + teqeq lr, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873390 <__cxa_atexit@plt+0x8613e0> │ │ │ │ + bcc 8733a0 <__cxa_atexit@plt+0x8613f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873388 <__cxa_atexit@plt+0x8613d8> │ │ │ │ - ldr lr, [pc, #128] @ 873398 <__cxa_atexit@plt+0x8613e8> │ │ │ │ + bhi 873398 <__cxa_atexit@plt+0x8613e8> │ │ │ │ + ldr lr, [pc, #128] @ 8733a8 <__cxa_atexit@plt+0x8613f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #124] @ 87339c <__cxa_atexit@plt+0x8613ec> │ │ │ │ + ldr r8, [pc, #124] @ 8733ac <__cxa_atexit@plt+0x8613fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #120] @ 8733a0 <__cxa_atexit@plt+0x8613f0> │ │ │ │ + ldr r1, [pc, #120] @ 8733b0 <__cxa_atexit@plt+0x861400> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r1, r6, #27 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r9, [pc, #100] @ 8733a4 <__cxa_atexit@plt+0x8613f4> │ │ │ │ + ldr r9, [pc, #100] @ 8733b4 <__cxa_atexit@plt+0x861404> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r3, [pc, #96] @ 8733a8 <__cxa_atexit@plt+0x8613f8> │ │ │ │ + ldr r3, [pc, #96] @ 8733b8 <__cxa_atexit@plt+0x861408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #33 @ 0x21 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #84] @ 8733ac <__cxa_atexit@plt+0x8613fc> │ │ │ │ + ldr r2, [pc, #84] @ 8733bc <__cxa_atexit@plt+0x86140c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-36]! @ 0xffffffdc │ │ │ │ sub r8, r6, #28 │ │ │ │ stm r8, {r2, r3, r7, r9} │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r0, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-4]! │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #44] @ 8733b0 <__cxa_atexit@plt+0x861400> │ │ │ │ + ldr r7, [pc, #44] @ 8733c0 <__cxa_atexit@plt+0x861410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmppeq ip, #20, 18 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ - cmppeq ip, #116, 18 @ p-variant is OBSOLETE @ 0x1d0000 │ │ │ │ - cmppeq ip, #0, 20 @ p-variant is OBSOLETE │ │ │ │ - cmppeq ip, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ - cmppeq ip, #204, 16 @ p-variant is OBSOLETE @ 0xcc0000 │ │ │ │ - teqeq lr, #44, 28 @ 0x2c0 │ │ │ │ + cmppeq ip, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + cmppeq ip, #100, 18 @ p-variant is OBSOLETE @ 0x190000 │ │ │ │ + cmppeq ip, #240, 18 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ + cmppeq ip, #168, 20 @ p-variant is OBSOLETE @ 0xa8000 │ │ │ │ + cmppeq ip, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ + teqeq lr, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873420 <__cxa_atexit@plt+0x861470> │ │ │ │ + bcc 873430 <__cxa_atexit@plt+0x861480> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873418 <__cxa_atexit@plt+0x861468> │ │ │ │ - ldr r3, [pc, #68] @ 873428 <__cxa_atexit@plt+0x861478> │ │ │ │ + bhi 873428 <__cxa_atexit@plt+0x861478> │ │ │ │ + ldr r3, [pc, #68] @ 873438 <__cxa_atexit@plt+0x861488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 87342c <__cxa_atexit@plt+0x86147c> │ │ │ │ + ldr r3, [pc, #52] @ 87343c <__cxa_atexit@plt+0x86148c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 873430 <__cxa_atexit@plt+0x861480> │ │ │ │ + ldr r7, [pc, #36] @ 873440 <__cxa_atexit@plt+0x861490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 873434 <__cxa_atexit@plt+0x861484> │ │ │ │ + ldr r8, [pc, #32] @ 873444 <__cxa_atexit@plt+0x861494> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #88, 16 @ p-variant is OBSOLETE @ 0x580000 │ │ │ │ + cmppeq ip, #72, 16 @ p-variant is OBSOLETE @ 0x480000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmpeq sp, #248 @ 0xf8 │ │ │ │ - cmpeq sp, #240, 10 @ 0x3c000000 │ │ │ │ - teqeq lr, #76, 26 @ 0x1300 │ │ │ │ + cmpeq sp, #232 @ 0xe8 │ │ │ │ + cmpeq sp, #224, 10 @ 0x38000000 │ │ │ │ + teqeq lr, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873470 <__cxa_atexit@plt+0x8614c0> │ │ │ │ - ldr r3, [pc, #32] @ 873478 <__cxa_atexit@plt+0x8614c8> │ │ │ │ + bcc 873480 <__cxa_atexit@plt+0x8614d0> │ │ │ │ + ldr r3, [pc, #32] @ 873488 <__cxa_atexit@plt+0x8614d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87347c <__cxa_atexit@plt+0x8614cc> │ │ │ │ + ldr r7, [pc, #16] @ 87348c <__cxa_atexit@plt+0x8614dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #228, 14 @ p-variant is OBSOLETE @ 0x3900000 │ │ │ │ - cmpeq sp, #136 @ 0x88 │ │ │ │ - teqeq lr, #116, 26 @ 0x1d00 │ │ │ │ + cmppeq ip, #212, 14 @ p-variant is OBSOLETE @ 0x3500000 │ │ │ │ + cmpeq sp, #120 @ 0x78 │ │ │ │ + teqeq lr, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8734fc <__cxa_atexit@plt+0x86154c> │ │ │ │ + bcc 87350c <__cxa_atexit@plt+0x86155c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8734f4 <__cxa_atexit@plt+0x861544> │ │ │ │ - ldr r3, [pc, #84] @ 873504 <__cxa_atexit@plt+0x861554> │ │ │ │ + bhi 873504 <__cxa_atexit@plt+0x861554> │ │ │ │ + ldr r3, [pc, #84] @ 873514 <__cxa_atexit@plt+0x861564> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 873508 <__cxa_atexit@plt+0x861558> │ │ │ │ + ldr r2, [pc, #80] @ 873518 <__cxa_atexit@plt+0x861568> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 87350c <__cxa_atexit@plt+0x86155c> │ │ │ │ + ldr r1, [pc, #60] @ 87351c <__cxa_atexit@plt+0x86156c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 873510 <__cxa_atexit@plt+0x861560> │ │ │ │ + ldr r7, [pc, #32] @ 873520 <__cxa_atexit@plt+0x861570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmppeq ip, #132, 14 @ p-variant is OBSOLETE @ 0x2100000 │ │ │ │ + cmppeq ip, #116, 14 @ p-variant is OBSOLETE @ 0x1d00000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - cmppeq ip, #96, 14 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ - teqeq lr, #56, 30 @ 0xe0 │ │ │ │ + cmppeq ip, #80, 14 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ + teqeq lr, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87365c <__cxa_atexit@plt+0x8616ac> │ │ │ │ + bcc 87366c <__cxa_atexit@plt+0x8616bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873654 <__cxa_atexit@plt+0x8616a4> │ │ │ │ + bhi 873664 <__cxa_atexit@plt+0x8616b4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ @@ -2196862,15 +2196866,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [r7, #55] @ 0x37 │ │ │ │ add lr, r7, #59 @ 0x3b │ │ │ │ ldm lr, {r0, r8, lr} │ │ │ │ ldr r2, [r7, #71] @ 0x47 │ │ │ │ ldr r7, [r7, #75] @ 0x4b │ │ │ │ str ip, [r6] │ │ │ │ - ldr ip, [pc, #168] @ 873668 <__cxa_atexit@plt+0x8616b8> │ │ │ │ + ldr ip, [pc, #168] @ 873678 <__cxa_atexit@plt+0x8616c8> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r5, #-84]! @ 0xffffffac │ │ │ │ str sl, [r5, #68] @ 0x44 │ │ │ │ add sl, r5, #72 @ 0x48 │ │ │ │ stm sl, {r3, r7, lr} │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ @@ -2196882,162 +2196886,162 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ str r8, [r5, #64] @ 0x40 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r5, #28] │ │ │ │ - ldr r7, [pc, #92] @ 87366c <__cxa_atexit@plt+0x8616bc> │ │ │ │ + ldr r7, [pc, #92] @ 87367c <__cxa_atexit@plt+0x8616cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 873670 <__cxa_atexit@plt+0x8616c0> │ │ │ │ + ldr r7, [pc, #36] @ 873680 <__cxa_atexit@plt+0x8616d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffd354 │ │ │ │ - cmpeq sp, #28, 28 @ 0x1c0 │ │ │ │ - teqeq lr, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sp, #12, 28 @ 0xc0 │ │ │ │ + teqeq lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 873714 <__cxa_atexit@plt+0x861764> │ │ │ │ + bne 873724 <__cxa_atexit@plt+0x861774> │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 873780 <__cxa_atexit@plt+0x8617d0> │ │ │ │ + bhi 873790 <__cxa_atexit@plt+0x8617e0> │ │ │ │ ldr fp, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #224] @ 8737a4 <__cxa_atexit@plt+0x8617f4> │ │ │ │ + ldr r9, [pc, #224] @ 8737b4 <__cxa_atexit@plt+0x861804> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #220] @ 8737a8 <__cxa_atexit@plt+0x8617f8> │ │ │ │ + ldr sl, [pc, #220] @ 8737b8 <__cxa_atexit@plt+0x861808> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ mov lr, r6 │ │ │ │ str r9, [lr, #-44]! @ 0xffffffd4 │ │ │ │ sub r9, r6, #24 │ │ │ │ stm r9, {r0, r7, lr} │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, fp} │ │ │ │ str sl, [r5, #4]! │ │ │ │ str lr, [r5, #76] @ 0x4c │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #172] @ 8737ac <__cxa_atexit@plt+0x8617fc> │ │ │ │ + ldr r7, [pc, #172] @ 8737bc <__cxa_atexit@plt+0x86180c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #164] @ 8737b0 <__cxa_atexit@plt+0x861800> │ │ │ │ + ldr r7, [pc, #164] @ 8737c0 <__cxa_atexit@plt+0x861810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov fp, ip │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 873788 <__cxa_atexit@plt+0x8617d8> │ │ │ │ + bhi 873798 <__cxa_atexit@plt+0x8617e8> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r9, [pc, #92] @ 873798 <__cxa_atexit@plt+0x8617e8> │ │ │ │ + ldr r9, [pc, #92] @ 8737a8 <__cxa_atexit@plt+0x8617f8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #88] @ 87379c <__cxa_atexit@plt+0x8617ec> │ │ │ │ + ldr sl, [pc, #88] @ 8737ac <__cxa_atexit@plt+0x8617fc> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #64] @ 8737a0 <__cxa_atexit@plt+0x8617f0> │ │ │ │ + ldr r3, [pc, #64] @ 8737b0 <__cxa_atexit@plt+0x861800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #72]! @ 0x48 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov fp, ip │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ - b 87378c <__cxa_atexit@plt+0x8617dc> │ │ │ │ + b 87379c <__cxa_atexit@plt+0x8617ec> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffd40c │ │ │ │ @ instruction: 0xffffd594 │ │ │ │ - cmppeq ip, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + cmppeq ip, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ @ instruction: 0xffffd818 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffdd00 │ │ │ │ - cmppeq ip, #128, 12 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ - teqeq lr, #4, 24 @ 0x400 │ │ │ │ + cmppeq ip, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + teqeq lr, #244, 22 @ 0x3d000 │ │ │ │ subeq r0, sl, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr ip, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 87384c <__cxa_atexit@plt+0x86189c> │ │ │ │ + bne 87385c <__cxa_atexit@plt+0x8618ac> │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 8738f4 <__cxa_atexit@plt+0x861944> │ │ │ │ + bhi 873904 <__cxa_atexit@plt+0x861954> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - ldr sl, [pc, #276] @ 873918 <__cxa_atexit@plt+0x861968> │ │ │ │ + ldr sl, [pc, #276] @ 873928 <__cxa_atexit@plt+0x861978> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ str ip, [r6, #-20] @ 0xffffffec │ │ │ │ str r8, [r6, #-16] │ │ │ │ - ldr r3, [pc, #244] @ 87391c <__cxa_atexit@plt+0x86196c> │ │ │ │ + ldr r3, [pc, #244] @ 87392c <__cxa_atexit@plt+0x86197c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #68]! @ 0x44 │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #224] @ 873920 <__cxa_atexit@plt+0x861970> │ │ │ │ + ldr r2, [pc, #224] @ 873930 <__cxa_atexit@plt+0x861980> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r1 │ │ │ │ - bhi 873900 <__cxa_atexit@plt+0x861950> │ │ │ │ + bhi 873910 <__cxa_atexit@plt+0x861960> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ @@ -2197046,134 +2197050,134 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ stmdb r6, {r2, r3, r8} │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #108] @ 87390c <__cxa_atexit@plt+0x86195c> │ │ │ │ + ldr r3, [pc, #108] @ 87391c <__cxa_atexit@plt+0x86196c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-68] @ 0xffffffbc │ │ │ │ str ip, [r6, #-64] @ 0xffffffc0 │ │ │ │ str r2, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r9, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #64] @ 873910 <__cxa_atexit@plt+0x861960> │ │ │ │ + ldr r3, [pc, #64] @ 873920 <__cxa_atexit@plt+0x861970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #68]! @ 0x44 │ │ │ │ sub r3, r6, #67 @ 0x43 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #44] @ 873914 <__cxa_atexit@plt+0x861964> │ │ │ │ + ldr r2, [pc, #44] @ 873924 <__cxa_atexit@plt+0x861974> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffef84 │ │ │ │ - cmppeq ip, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ + cmppeq ip, #132, 6 @ p-variant is OBSOLETE @ 0x10000002 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - cmppeq ip, #60, 8 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + cmppeq ip, #44, 8 @ p-variant is OBSOLETE @ 0x2c000000 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - teqeq lr, #84, 16 @ 0x540000 │ │ │ │ + teqeq lr, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87396c <__cxa_atexit@plt+0x8619bc> │ │ │ │ - ldr r3, [pc, #48] @ 873974 <__cxa_atexit@plt+0x8619c4> │ │ │ │ + bcc 87397c <__cxa_atexit@plt+0x8619cc> │ │ │ │ + ldr r3, [pc, #48] @ 873984 <__cxa_atexit@plt+0x8619d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 873978 <__cxa_atexit@plt+0x8619c8> │ │ │ │ + ldr r3, [pc, #36] @ 873988 <__cxa_atexit@plt+0x8619d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r7, [pc, #20] @ 87397c <__cxa_atexit@plt+0x8619cc> │ │ │ │ + ldr r7, [pc, #20] @ 87398c <__cxa_atexit@plt+0x8619dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #248, 4 @ p-variant is OBSOLETE @ 0x8000000f │ │ │ │ - cmpeq sp, #172, 30 @ 0x2b0 │ │ │ │ - cmpeq sp, #140, 30 @ 0x230 │ │ │ │ - teqeq lr, #24, 26 @ 0x600 │ │ │ │ + cmppeq ip, #232, 4 @ p-variant is OBSOLETE @ 0x8000000e │ │ │ │ + cmpeq sp, #156, 30 @ 0x270 │ │ │ │ + cmpeq sp, #124, 30 @ 0x1f0 │ │ │ │ + teqeq lr, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8739c8 <__cxa_atexit@plt+0x861a18> │ │ │ │ - ldr r3, [pc, #48] @ 8739d0 <__cxa_atexit@plt+0x861a20> │ │ │ │ + bcc 8739d8 <__cxa_atexit@plt+0x861a28> │ │ │ │ + ldr r3, [pc, #48] @ 8739e0 <__cxa_atexit@plt+0x861a30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 8739d4 <__cxa_atexit@plt+0x861a24> │ │ │ │ + ldr r2, [pc, #44] @ 8739e4 <__cxa_atexit@plt+0x861a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 8739d8 <__cxa_atexit@plt+0x861a28> │ │ │ │ + ldr r7, [pc, #20] @ 8739e8 <__cxa_atexit@plt+0x861a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmppeq ip, #148, 4 @ p-variant is OBSOLETE @ 0x40000009 │ │ │ │ - cmpeq sp, #224 @ 0xe0 │ │ │ │ + cmppeq ip, #132, 4 @ p-variant is OBSOLETE @ 0x40000008 │ │ │ │ + cmpeq sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 873a04 <__cxa_atexit@plt+0x861a54> │ │ │ │ + ldr r0, [pc, #20] @ 873a14 <__cxa_atexit@plt+0x861a64> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873a48 <__cxa_atexit@plt+0x861a98> │ │ │ │ + bhi 873a58 <__cxa_atexit@plt+0x861aa8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #40] @ 873a54 <__cxa_atexit@plt+0x861aa4> │ │ │ │ + ldr r2, [pc, #40] @ 873a64 <__cxa_atexit@plt+0x861ab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 873a58 <__cxa_atexit@plt+0x861aa8> │ │ │ │ + ldr r1, [pc, #32] @ 873a68 <__cxa_atexit@plt+0x861ab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq sp, #28, 22 @ 0x7000 │ │ │ │ - teqeq lr, #240, 18 @ 0x3c0000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq sp, #12, 22 @ 0x3000 │ │ │ │ + teqeq lr, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873b80 <__cxa_atexit@plt+0x861bd0> │ │ │ │ + bcc 873b90 <__cxa_atexit@plt+0x861be0> │ │ │ │ add lr, sp, #32 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp] │ │ │ │ @@ -2197193,15 +2197197,15 @@ │ │ │ │ add fp, r7, #43 @ 0x2b │ │ │ │ ldm fp, {r3, r4, fp} │ │ │ │ add ip, r7, #55 @ 0x37 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ add lr, r7, #67 @ 0x43 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ mov r7, r8 │ │ │ │ - ldr r8, [pc, #156] @ 873b88 <__cxa_atexit@plt+0x861bd8> │ │ │ │ + ldr r8, [pc, #156] @ 873b98 <__cxa_atexit@plt+0x861be8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-80]! @ 0xffffffb0 │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ str lr, [r5, #72] @ 0x48 │ │ │ │ str r0, [r5, #76] @ 0x4c │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ @@ -2197224,42 +2197228,42 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 873b70 <__cxa_atexit@plt+0x861bc0> │ │ │ │ + beq 873b80 <__cxa_atexit@plt+0x861bd0> │ │ │ │ add fp, sp, #32 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 873b98 <__cxa_atexit@plt+0x861be8> │ │ │ │ + b 873ba8 <__cxa_atexit@plt+0x861bf8> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #32 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - teqeq lr, #196, 16 @ 0xc40000 │ │ │ │ + teqeq lr, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 873bc0 <__cxa_atexit@plt+0x861c10> │ │ │ │ - ldr r3, [pc, #348] @ 873d08 <__cxa_atexit@plt+0x861d58> │ │ │ │ + bne 873bd0 <__cxa_atexit@plt+0x861c20> │ │ │ │ + ldr r3, [pc, #348] @ 873d18 <__cxa_atexit@plt+0x861d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 873cf4 <__cxa_atexit@plt+0x861d44> │ │ │ │ - b 873d24 <__cxa_atexit@plt+0x861d74> │ │ │ │ + beq 873d04 <__cxa_atexit@plt+0x861d54> │ │ │ │ + b 873d34 <__cxa_atexit@plt+0x861d84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873cfc <__cxa_atexit@plt+0x861d4c> │ │ │ │ + bhi 873d0c <__cxa_atexit@plt+0x861d5c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -2197300,147 +2197304,147 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r6, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #116] @ 873d0c <__cxa_atexit@plt+0x861d5c> │ │ │ │ + ldr r3, [pc, #116] @ 873d1c <__cxa_atexit@plt+0x861d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ sub lr, r6, #88 @ 0x58 │ │ │ │ stm lr, {r3, r8, fp} │ │ │ │ str sl, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #64] @ 873d10 <__cxa_atexit@plt+0x861d60> │ │ │ │ + ldr r2, [pc, #64] @ 873d20 <__cxa_atexit@plt+0x861d70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ - ldr r2, [pc, #56] @ 873d14 <__cxa_atexit@plt+0x861d64> │ │ │ │ + ldr r2, [pc, #56] @ 873d24 <__cxa_atexit@plt+0x861d74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #68]! @ 0x44 │ │ │ │ sub r2, r6, #91 @ 0x5b │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - cmpeq ip, #136, 30 @ 0x220 │ │ │ │ - teqeq lr, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq ip, #120, 30 @ 0x1e0 │ │ │ │ + teqeq lr, #148, 6 @ 0x50000002 │ │ │ │ andeq r3, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 873d40 <__cxa_atexit@plt+0x861d90> │ │ │ │ + ldr r0, [pc, #20] @ 873d50 <__cxa_atexit@plt+0x861da0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #120, 6 @ 0xe0000001 │ │ │ │ + teqeq lr, #104, 6 @ 0xa0000001 │ │ │ │ andeq r3, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873d94 <__cxa_atexit@plt+0x861de4> │ │ │ │ + bhi 873da4 <__cxa_atexit@plt+0x861df4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #44] @ 873da0 <__cxa_atexit@plt+0x861df0> │ │ │ │ + ldr r2, [pc, #44] @ 873db0 <__cxa_atexit@plt+0x861e00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - ldr r7, [pc, #20] @ 873da4 <__cxa_atexit@plt+0x861df4> │ │ │ │ + ldr r7, [pc, #20] @ 873db4 <__cxa_atexit@plt+0x861e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - cmpeq ip, #192, 28 @ 0xc00 │ │ │ │ - teqeq lr, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq ip, #176, 28 @ 0xb00 │ │ │ │ + teqeq lr, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873e08 <__cxa_atexit@plt+0x861e58> │ │ │ │ - ldr r3, [pc, #72] @ 873e10 <__cxa_atexit@plt+0x861e60> │ │ │ │ + bcc 873e18 <__cxa_atexit@plt+0x861e68> │ │ │ │ + ldr r3, [pc, #72] @ 873e20 <__cxa_atexit@plt+0x861e70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 873e14 <__cxa_atexit@plt+0x861e64> │ │ │ │ + ldr r2, [pc, #68] @ 873e24 <__cxa_atexit@plt+0x861e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 873e00 <__cxa_atexit@plt+0x861e50> │ │ │ │ - b 873e24 <__cxa_atexit@plt+0x861e74> │ │ │ │ + beq 873e10 <__cxa_atexit@plt+0x861e60> │ │ │ │ + b 873e34 <__cxa_atexit@plt+0x861e84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq ip, #108, 28 @ 0x6c0 │ │ │ │ - teqeq lr, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ + teqeq lr, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 873e48 <__cxa_atexit@plt+0x861e98> │ │ │ │ + bne 873e58 <__cxa_atexit@plt+0x861ea8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #48] @ 873e74 <__cxa_atexit@plt+0x861ec4> │ │ │ │ + ldr r7, [pc, #48] @ 873e84 <__cxa_atexit@plt+0x861ed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 873e6c <__cxa_atexit@plt+0x861ebc> │ │ │ │ + ldr r3, [pc, #24] @ 873e7c <__cxa_atexit@plt+0x861ecc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 873e70 <__cxa_atexit@plt+0x861ec0> │ │ │ │ + ldr r3, [pc, #16] @ 873e80 <__cxa_atexit@plt+0x861ed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq ip, #80, 28 @ 0x500 │ │ │ │ - cmpeq sp, #192, 20 @ 0xc0000 │ │ │ │ - teqeq lr, #24, 12 @ 0x1800000 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ + cmpeq ip, #64, 28 @ 0x400 │ │ │ │ + cmpeq sp, #176, 20 @ 0xb0000 │ │ │ │ + teqeq lr, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #92 @ 0x5c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 873fe8 <__cxa_atexit@plt+0x862038> │ │ │ │ + bcc 873ff8 <__cxa_atexit@plt+0x862048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 873fe0 <__cxa_atexit@plt+0x862030> │ │ │ │ + bhi 873ff0 <__cxa_atexit@plt+0x862040> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ @@ -2197468,15 +2197472,15 @@ │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ ldr r1, [r7, #75] @ 0x4b │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r7, #79] @ 0x4f │ │ │ │ ldr r4, [r7, #83] @ 0x53 │ │ │ │ ldr r7, [r7, #87] @ 0x57 │ │ │ │ stmda r6, {r7, r8} │ │ │ │ - ldr r7, [pc, #184] @ 873ff0 <__cxa_atexit@plt+0x862040> │ │ │ │ + ldr r7, [pc, #184] @ 874000 <__cxa_atexit@plt+0x862050> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-92]! @ 0xffffffa4 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ str lr, [r5, #76] @ 0x4c │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ @@ -2197493,55 +2197497,55 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ - ldr r7, [pc, #88] @ 873ff4 <__cxa_atexit@plt+0x862044> │ │ │ │ + ldr r7, [pc, #88] @ 874004 <__cxa_atexit@plt+0x862054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r5, #12] │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 873ff8 <__cxa_atexit@plt+0x862048> │ │ │ │ + ldr r7, [pc, #36] @ 874008 <__cxa_atexit@plt+0x862058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffc55c │ │ │ │ - cmpeq sp, #148, 8 @ 0x94000000 │ │ │ │ - teqeq lr, #104, 8 @ 0x68000000 │ │ │ │ + cmpeq sp, #132, 8 @ 0x84000000 │ │ │ │ + teqeq lr, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r5, #80] @ 0x50 │ │ │ │ ldr fp, [r5, #52] @ 0x34 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 874168 <__cxa_atexit@plt+0x8621b8> │ │ │ │ + bne 874178 <__cxa_atexit@plt+0x8621c8> │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 8741c8 <__cxa_atexit@plt+0x862218> │ │ │ │ + bhi 8741d8 <__cxa_atexit@plt+0x862228> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ @@ -2197583,268 +2197587,268 @@ │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #232] @ 8741ec <__cxa_atexit@plt+0x86223c> │ │ │ │ + ldr r7, [pc, #232] @ 8741fc <__cxa_atexit@plt+0x86224c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-100] @ 0xffffff9c │ │ │ │ str fp, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r2, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ str r8, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #176] @ 8741f0 <__cxa_atexit@plt+0x862240> │ │ │ │ + ldr r3, [pc, #176] @ 874200 <__cxa_atexit@plt+0x862250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #168] @ 8741f4 <__cxa_atexit@plt+0x862244> │ │ │ │ + ldr r3, [pc, #168] @ 874204 <__cxa_atexit@plt+0x862254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #80]! @ 0x50 │ │ │ │ sub r3, r6, #99 @ 0x63 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 8741d0 <__cxa_atexit@plt+0x862220> │ │ │ │ + bhi 8741e0 <__cxa_atexit@plt+0x862230> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr sl, [pc, #92] @ 8741e0 <__cxa_atexit@plt+0x862230> │ │ │ │ + ldr sl, [pc, #92] @ 8741f0 <__cxa_atexit@plt+0x862240> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #88] @ 8741e4 <__cxa_atexit@plt+0x862234> │ │ │ │ + ldr lr, [pc, #88] @ 8741f4 <__cxa_atexit@plt+0x862244> │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ str r0, [r6] │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #64] @ 8741e8 <__cxa_atexit@plt+0x862238> │ │ │ │ + ldr r3, [pc, #64] @ 8741f8 <__cxa_atexit@plt+0x862248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #80]! @ 0x50 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str lr, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov fp, r9 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ - b 8741d4 <__cxa_atexit@plt+0x862224> │ │ │ │ + b 8741e4 <__cxa_atexit@plt+0x862234> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc538 │ │ │ │ @ instruction: 0xffffc67c │ │ │ │ - cmpeq ip, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - cmpeq ip, #24, 22 @ 0x6000 │ │ │ │ - teqeq lr, #100, 30 @ 0x190 │ │ │ │ + cmpeq ip, #8, 22 @ 0x2000 │ │ │ │ + teqeq lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 874250 <__cxa_atexit@plt+0x8622a0> │ │ │ │ - ldr r3, [pc, #64] @ 874258 <__cxa_atexit@plt+0x8622a8> │ │ │ │ + bcc 874260 <__cxa_atexit@plt+0x8622b0> │ │ │ │ + ldr r3, [pc, #64] @ 874268 <__cxa_atexit@plt+0x8622b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 87425c <__cxa_atexit@plt+0x8622ac> │ │ │ │ + ldr r2, [pc, #60] @ 87426c <__cxa_atexit@plt+0x8622bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - ldr r7, [pc, #20] @ 874260 <__cxa_atexit@plt+0x8622b0> │ │ │ │ + ldr r7, [pc, #20] @ 874270 <__cxa_atexit@plt+0x8622c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #28, 20 @ 0x1c000 │ │ │ │ - cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ - teqeq lr, #236, 28 @ 0xec0 │ │ │ │ + cmpeq ip, #12, 20 @ 0xc000 │ │ │ │ + cmpeq ip, #48, 22 @ 0xc000 │ │ │ │ + teqeq lr, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 874294 <__cxa_atexit@plt+0x8622e4> │ │ │ │ + bne 8742a4 <__cxa_atexit@plt+0x8622f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #48] @ 8742c0 <__cxa_atexit@plt+0x862310> │ │ │ │ + ldr r7, [pc, #48] @ 8742d0 <__cxa_atexit@plt+0x862320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 8742b8 <__cxa_atexit@plt+0x862308> │ │ │ │ + ldr r3, [pc, #24] @ 8742c8 <__cxa_atexit@plt+0x862318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 8742bc <__cxa_atexit@plt+0x86230c> │ │ │ │ + ldr r3, [pc, #16] @ 8742cc <__cxa_atexit@plt+0x86231c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq ip, #160, 18 @ 0x280000 │ │ │ │ - cmpeq ip, #4, 20 @ 0x4000 │ │ │ │ - cmpeq sp, #120, 12 @ 0x7800000 │ │ │ │ - teqeq lr, #112, 28 @ 0x700 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq ip, #144, 18 @ 0x240000 │ │ │ │ + cmpeq ip, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sp, #104, 12 @ 0x6800000 │ │ │ │ + teqeq lr, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87431c <__cxa_atexit@plt+0x86236c> │ │ │ │ - ldr r3, [pc, #64] @ 874324 <__cxa_atexit@plt+0x862374> │ │ │ │ + bcc 87432c <__cxa_atexit@plt+0x86237c> │ │ │ │ + ldr r3, [pc, #64] @ 874334 <__cxa_atexit@plt+0x862384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ 874328 <__cxa_atexit@plt+0x862378> │ │ │ │ + ldr r3, [pc, #56] @ 874338 <__cxa_atexit@plt+0x862388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #44] @ 87432c <__cxa_atexit@plt+0x86237c> │ │ │ │ + ldr r3, [pc, #44] @ 87433c <__cxa_atexit@plt+0x86238c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #33 @ 0x21 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #24] @ 874330 <__cxa_atexit@plt+0x862380> │ │ │ │ + ldr r8, [pc, #24] @ 874340 <__cxa_atexit@plt+0x862390> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #88, 18 @ 0x160000 │ │ │ │ - cmpeq ip, #116, 18 @ 0x1d0000 │ │ │ │ - cmpeq ip, #72, 20 @ 0x48000 │ │ │ │ - cmpeq ip, #88, 22 @ 0x16000 │ │ │ │ - teqeq lr, #12, 28 @ 0xc0 │ │ │ │ + cmpeq ip, #72, 18 @ 0x120000 │ │ │ │ + cmpeq ip, #100, 18 @ 0x190000 │ │ │ │ + cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + cmpeq ip, #72, 22 @ 0x12000 │ │ │ │ + teqeq lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87439c <__cxa_atexit@plt+0x8623ec> │ │ │ │ + bcc 8743ac <__cxa_atexit@plt+0x8623fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 874394 <__cxa_atexit@plt+0x8623e4> │ │ │ │ - ldr r3, [pc, #64] @ 8743a4 <__cxa_atexit@plt+0x8623f4> │ │ │ │ + bhi 8743a4 <__cxa_atexit@plt+0x8623f4> │ │ │ │ + ldr r3, [pc, #64] @ 8743b4 <__cxa_atexit@plt+0x862404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #44] @ 8743a8 <__cxa_atexit@plt+0x8623f8> │ │ │ │ + ldr r7, [pc, #44] @ 8743b8 <__cxa_atexit@plt+0x862408> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8743ac <__cxa_atexit@plt+0x8623fc> │ │ │ │ + ldr r7, [pc, #28] @ 8743bc <__cxa_atexit@plt+0x86240c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq ip, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmppeq ip, #120, 26 @ p-variant is OBSOLETE @ 0x1e00 │ │ │ │ - teqeq lr, #120, 26 @ 0x1e00 │ │ │ │ + cmppeq ip, #104, 26 @ p-variant is OBSOLETE @ 0x1a00 │ │ │ │ + teqeq lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8743ec <__cxa_atexit@plt+0x86243c> │ │ │ │ - ldr r3, [pc, #36] @ 8743f4 <__cxa_atexit@plt+0x862444> │ │ │ │ + bcc 8743fc <__cxa_atexit@plt+0x86244c> │ │ │ │ + ldr r3, [pc, #36] @ 874404 <__cxa_atexit@plt+0x862454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8743f8 <__cxa_atexit@plt+0x862448> │ │ │ │ + ldr r7, [pc, #16] @ 874408 <__cxa_atexit@plt+0x862458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #108, 16 @ 0x6c0000 │ │ │ │ - cmppeq ip, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ - teqeq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq ip, #92, 16 @ 0x5c0000 │ │ │ │ + cmppeq ip, #24, 30 @ p-variant is OBSOLETE @ 0x60 │ │ │ │ + teqeq lr, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 874444 <__cxa_atexit@plt+0x862494> │ │ │ │ - ldr r3, [pc, #48] @ 87444c <__cxa_atexit@plt+0x86249c> │ │ │ │ + bcc 874454 <__cxa_atexit@plt+0x8624a4> │ │ │ │ + ldr r3, [pc, #48] @ 87445c <__cxa_atexit@plt+0x8624ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 874450 <__cxa_atexit@plt+0x8624a0> │ │ │ │ + ldr r2, [pc, #44] @ 874460 <__cxa_atexit@plt+0x8624b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 874454 <__cxa_atexit@plt+0x8624a4> │ │ │ │ + ldr r7, [pc, #20] @ 874464 <__cxa_atexit@plt+0x8624b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #24, 16 @ 0x180000 │ │ │ │ - cmppeq ip, #100, 12 @ p-variant is OBSOLETE @ 0x6400000 │ │ │ │ + cmpeq ip, #8, 16 @ 0x80000 │ │ │ │ + cmppeq ip, #84, 12 @ p-variant is OBSOLETE @ 0x5400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #20] @ 874480 <__cxa_atexit@plt+0x8624d0> │ │ │ │ + ldr r0, [pc, #20] @ 874490 <__cxa_atexit@plt+0x8624e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8744c4 <__cxa_atexit@plt+0x862514> │ │ │ │ + bhi 8744d4 <__cxa_atexit@plt+0x862524> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #40] @ 8744d0 <__cxa_atexit@plt+0x862520> │ │ │ │ + ldr r2, [pc, #40] @ 8744e0 <__cxa_atexit@plt+0x862530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 8744d4 <__cxa_atexit@plt+0x862524> │ │ │ │ + ldr r1, [pc, #32] @ 8744e4 <__cxa_atexit@plt+0x862534> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #248, 4 @ 0x8000000f │ │ │ │ - cmpeq sp, #160 @ 0xa0 │ │ │ │ - teqeq lr, #216, 30 @ 0x360 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #232, 4 @ 0x8000000e │ │ │ │ + cmpeq sp, #144 @ 0x90 │ │ │ │ + teqeq lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #124 @ 0x7c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8746a0 <__cxa_atexit@plt+0x8626f0> │ │ │ │ + bcc 8746b0 <__cxa_atexit@plt+0x862700> │ │ │ │ add lr, sp, #68 @ 0x44 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr ip, [r7, #11] │ │ │ │ @@ -2197884,15 +2197888,15 @@ │ │ │ │ ldr r1, [r7, #19] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [r7, #99] @ 0x63 │ │ │ │ str r1, [sp] │ │ │ │ ldr lr, [r7, #103] @ 0x67 │ │ │ │ ldr r0, [r7, #107] @ 0x6b │ │ │ │ ldr r1, [r7, #27] │ │ │ │ - ldr fp, [pc, #240] @ 8746a8 <__cxa_atexit@plt+0x8626f8> │ │ │ │ + ldr fp, [pc, #240] @ 8746b8 <__cxa_atexit@plt+0x862708> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-112]! @ 0xffffff90 │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ str r6, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ @@ -2197932,154 +2197936,154 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ - beq 874688 <__cxa_atexit@plt+0x8626d8> │ │ │ │ + beq 874698 <__cxa_atexit@plt+0x8626e8> │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b 8746b8 <__cxa_atexit@plt+0x862708> │ │ │ │ + b 8746c8 <__cxa_atexit@plt+0x862718> │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - teqeq lr, #8, 28 @ 0x80 │ │ │ │ + teqeq lr, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8746e0 <__cxa_atexit@plt+0x862730> │ │ │ │ - ldr r3, [pc, #32] @ 8746ec <__cxa_atexit@plt+0x86273c> │ │ │ │ + bne 8746f0 <__cxa_atexit@plt+0x862740> │ │ │ │ + ldr r3, [pc, #32] @ 8746fc <__cxa_atexit@plt+0x86274c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8746e4 <__cxa_atexit@plt+0x862734> │ │ │ │ - b 8746fc <__cxa_atexit@plt+0x86274c> │ │ │ │ - b 874890 <__cxa_atexit@plt+0x8628e0> │ │ │ │ + beq 8746f4 <__cxa_atexit@plt+0x862744> │ │ │ │ + b 87470c <__cxa_atexit@plt+0x86275c> │ │ │ │ + b 8748a0 <__cxa_atexit@plt+0x8628f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq lr, #196, 26 @ 0x3100 │ │ │ │ + teqeq lr, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #24] @ 874728 <__cxa_atexit@plt+0x862778> │ │ │ │ + ldr r0, [pc, #24] @ 874738 <__cxa_atexit@plt+0x862788> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #88] @ 0x58 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqeq lr, #136, 26 @ 0x2200 │ │ │ │ - tsteq r9, #252, 24 @ 0xfc00 │ │ │ │ + teqeq lr, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r9, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 874760 <__cxa_atexit@plt+0x8627b0> │ │ │ │ - ldr r3, [pc, #36] @ 874770 <__cxa_atexit@plt+0x8627c0> │ │ │ │ + bne 874770 <__cxa_atexit@plt+0x8627c0> │ │ │ │ + ldr r3, [pc, #36] @ 874780 <__cxa_atexit@plt+0x8627d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 874768 <__cxa_atexit@plt+0x8627b8> │ │ │ │ - b 874780 <__cxa_atexit@plt+0x8627d0> │ │ │ │ + beq 874778 <__cxa_atexit@plt+0x8627c8> │ │ │ │ + b 874790 <__cxa_atexit@plt+0x8627e0> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 874890 <__cxa_atexit@plt+0x8628e0> │ │ │ │ + b 8748a0 <__cxa_atexit@plt+0x8628f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - teqeq lr, #64, 26 @ 0x1000 │ │ │ │ - tsteq r9, #188, 24 @ 0xbc00 │ │ │ │ + teqeq lr, #48, 26 @ 0xc00 │ │ │ │ + tsteq r9, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8747f8 <__cxa_atexit@plt+0x862848> │ │ │ │ + bhi 874808 <__cxa_atexit@plt+0x862858> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ ldr r1, [r5, #88] @ 0x58 │ │ │ │ - ldr sl, [pc, #92] @ 874804 <__cxa_atexit@plt+0x862854> │ │ │ │ + ldr sl, [pc, #92] @ 874814 <__cxa_atexit@plt+0x862864> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #88] @ 874808 <__cxa_atexit@plt+0x862858> │ │ │ │ + ldr lr, [pc, #88] @ 874818 <__cxa_atexit@plt+0x862868> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #84] @ 87480c <__cxa_atexit@plt+0x86285c> │ │ │ │ + ldr r9, [pc, #84] @ 87481c <__cxa_atexit@plt+0x86286c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #32] @ 874810 <__cxa_atexit@plt+0x862860> │ │ │ │ + ldr r3, [pc, #32] @ 874820 <__cxa_atexit@plt+0x862870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - cmpeq ip, #116, 8 @ 0x74000000 │ │ │ │ - teqeq lr, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #100, 8 @ 0x64000000 │ │ │ │ + teqeq lr, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r8, #-1073741818 @ 0xc0000006 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87486c <__cxa_atexit@plt+0x8628bc> │ │ │ │ + bne 87487c <__cxa_atexit@plt+0x8628cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 874870 <__cxa_atexit@plt+0x8628c0> │ │ │ │ + bhi 874880 <__cxa_atexit@plt+0x8628d0> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #44] @ 87487c <__cxa_atexit@plt+0x8628cc> │ │ │ │ + ldr r2, [pc, #44] @ 87488c <__cxa_atexit@plt+0x8628dc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ - ldr r7, [pc, #24] @ 874880 <__cxa_atexit@plt+0x8628d0> │ │ │ │ + ldr r7, [pc, #24] @ 874890 <__cxa_atexit@plt+0x8628e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - b 874890 <__cxa_atexit@plt+0x8628e0> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b 8748a0 <__cxa_atexit@plt+0x8628f0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - cmpeq ip, #232, 6 @ 0xa0000003 │ │ │ │ - teqeq lr, #32, 24 @ 0x2000 │ │ │ │ + cmpeq ip, #216, 6 @ 0x60000003 │ │ │ │ + teqeq lr, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0x0608011b │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 874a08 <__cxa_atexit@plt+0x862a58> │ │ │ │ + bhi 874a18 <__cxa_atexit@plt+0x862a68> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -2198135,124 +2198139,124 @@ │ │ │ │ str r0, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ - ldr r0, [pc, #124] @ 874a20 <__cxa_atexit@plt+0x862a70> │ │ │ │ + ldr r0, [pc, #124] @ 874a30 <__cxa_atexit@plt+0x862a80> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-112] @ 0xffffff90 │ │ │ │ str lr, [r6, #-108] @ 0xffffff94 │ │ │ │ str fp, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ str r8, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #68] @ 874a24 <__cxa_atexit@plt+0x862a74> │ │ │ │ + ldr r4, [pc, #68] @ 874a34 <__cxa_atexit@plt+0x862a84> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #60] @ 874a28 <__cxa_atexit@plt+0x862a78> │ │ │ │ + ldr r4, [pc, #60] @ 874a38 <__cxa_atexit@plt+0x862a88> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #100]! @ 0x64 │ │ │ │ sub r4, r6, #115 @ 0x73 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ ldm fp, {r4, r7, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #28] @ 874a2c <__cxa_atexit@plt+0x862a7c> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #28] @ 874a3c <__cxa_atexit@plt+0x862a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7dd4 <__cxa_atexit@plt+0xba5e24> │ │ │ │ + b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - cmpeq ip, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq ip, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - teqeq lr, #236, 12 @ 0xec00000 │ │ │ │ + teqeq lr, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 874a90 <__cxa_atexit@plt+0x862ae0> │ │ │ │ - ldr r3, [pc, #72] @ 874a98 <__cxa_atexit@plt+0x862ae8> │ │ │ │ + bcc 874aa0 <__cxa_atexit@plt+0x862af0> │ │ │ │ + ldr r3, [pc, #72] @ 874aa8 <__cxa_atexit@plt+0x862af8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 874a9c <__cxa_atexit@plt+0x862aec> │ │ │ │ + ldr r2, [pc, #68] @ 874aac <__cxa_atexit@plt+0x862afc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 874a88 <__cxa_atexit@plt+0x862ad8> │ │ │ │ - b 874aac <__cxa_atexit@plt+0x862afc> │ │ │ │ + beq 874a98 <__cxa_atexit@plt+0x862ae8> │ │ │ │ + b 874abc <__cxa_atexit@plt+0x862b0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq ip, #228, 2 @ 0x39 │ │ │ │ - teqeq lr, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #212, 2 @ 0x35 │ │ │ │ + teqeq lr, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 874ad0 <__cxa_atexit@plt+0x862b20> │ │ │ │ + bne 874ae0 <__cxa_atexit@plt+0x862b30> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #48] @ 874afc <__cxa_atexit@plt+0x862b4c> │ │ │ │ + ldr r7, [pc, #48] @ 874b0c <__cxa_atexit@plt+0x862b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 874af4 <__cxa_atexit@plt+0x862b44> │ │ │ │ + ldr r3, [pc, #24] @ 874b04 <__cxa_atexit@plt+0x862b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 874af8 <__cxa_atexit@plt+0x862b48> │ │ │ │ + ldr r3, [pc, #16] @ 874b08 <__cxa_atexit@plt+0x862b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq ip, #100, 2 │ │ │ │ - cmpeq ip, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq sp, #64, 28 @ 0x400 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq ip, #84, 2 │ │ │ │ + cmpeq ip, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq sp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 874b2c <__cxa_atexit@plt+0x862b7c> │ │ │ │ - ldr r3, [pc, #24] @ 874b34 <__cxa_atexit@plt+0x862b84> │ │ │ │ + bcc 874b3c <__cxa_atexit@plt+0x862b8c> │ │ │ │ + ldr r3, [pc, #24] @ 874b44 <__cxa_atexit@plt+0x862b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 53c6d8 <__cxa_atexit@plt+0x52a728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 2 │ │ │ │ - teqeq lr, #140, 18 @ 0x230000 │ │ │ │ + cmpeq ip, #16, 2 │ │ │ │ + teqeq lr, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #120 @ 0x78 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 874d0c <__cxa_atexit@plt+0x862d5c> │ │ │ │ + bcc 874d1c <__cxa_atexit@plt+0x862d6c> │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2198293,15 +2198297,15 @@ │ │ │ │ ldr r0, [r7, #19] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r7, #99] @ 0x63 │ │ │ │ str r0, [sp, #4] │ │ │ │ add sl, r7, #103 @ 0x67 │ │ │ │ ldm sl, {r0, r1, r2, sl} │ │ │ │ ldr r7, [r7, #27] │ │ │ │ - ldr fp, [pc, #248] @ 874d14 <__cxa_atexit@plt+0x862d64> │ │ │ │ + ldr fp, [pc, #248] @ 874d24 <__cxa_atexit@plt+0x862d74> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r5, #-120]! @ 0xffffff88 │ │ │ │ str lr, [r5, #100] @ 0x64 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ str r6, [r5, #108] @ 0x6c │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r5, #116] @ 0x74 │ │ │ │ @@ -2198343,108 +2198347,108 @@ │ │ │ │ ldr r6, [sp, #32] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r9, #3 │ │ │ │ - beq 874cf4 <__cxa_atexit@plt+0x862d44> │ │ │ │ + beq 874d04 <__cxa_atexit@plt+0x862d54> │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b 874d24 <__cxa_atexit@plt+0x862d74> │ │ │ │ + b 874d34 <__cxa_atexit@plt+0x862d84> │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - teqeq lr, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq r9, #32, 14 @ 0x800000 │ │ │ │ + teqeq lr, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r9, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 874d4c <__cxa_atexit@plt+0x862d9c> │ │ │ │ - ldr r3, [pc, #60] @ 874d74 <__cxa_atexit@plt+0x862dc4> │ │ │ │ + bne 874d5c <__cxa_atexit@plt+0x862dac> │ │ │ │ + ldr r3, [pc, #60] @ 874d84 <__cxa_atexit@plt+0x862dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #100]! @ 0x64 │ │ │ │ tst r7, #3 │ │ │ │ - beq 874d68 <__cxa_atexit@plt+0x862db8> │ │ │ │ - b 874d84 <__cxa_atexit@plt+0x862dd4> │ │ │ │ + beq 874d78 <__cxa_atexit@plt+0x862dc8> │ │ │ │ + b 874d94 <__cxa_atexit@plt+0x862de4> │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #24] @ 874d70 <__cxa_atexit@plt+0x862dc0> │ │ │ │ + ldr r3, [pc, #24] @ 874d80 <__cxa_atexit@plt+0x862dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 874d68 <__cxa_atexit@plt+0x862db8> │ │ │ │ - b 874e0c <__cxa_atexit@plt+0x862e5c> │ │ │ │ + beq 874d78 <__cxa_atexit@plt+0x862dc8> │ │ │ │ + b 874e1c <__cxa_atexit@plt+0x862e6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq lr, #44, 24 @ 0x2c00 │ │ │ │ + teqeq lr, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 874da0 <__cxa_atexit@plt+0x862df0> │ │ │ │ + ldr r0, [pc, #20] @ 874db0 <__cxa_atexit@plt+0x862e00> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #0, 24 │ │ │ │ + teqeq lr, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 874dec <__cxa_atexit@plt+0x862e3c> │ │ │ │ + bhi 874dfc <__cxa_atexit@plt+0x862e4c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #40] @ 874df8 <__cxa_atexit@plt+0x862e48> │ │ │ │ + ldr r3, [pc, #40] @ 874e08 <__cxa_atexit@plt+0x862e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, #20] @ 874dfc <__cxa_atexit@plt+0x862e4c> │ │ │ │ + ldr r7, [pc, #20] @ 874e0c <__cxa_atexit@plt+0x862e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - cmpeq ip, #104, 28 @ 0x680 │ │ │ │ - teqeq lr, #200, 12 @ 0xc800000 │ │ │ │ - tsteq r9, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq ip, #88, 28 @ 0x580 │ │ │ │ + teqeq lr, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r9, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 874e44 <__cxa_atexit@plt+0x862e94> │ │ │ │ - ldr r3, [pc, #504] @ 875020 <__cxa_atexit@plt+0x863070> │ │ │ │ + bne 874e54 <__cxa_atexit@plt+0x862ea4> │ │ │ │ + ldr r3, [pc, #504] @ 875030 <__cxa_atexit@plt+0x863080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #112]! @ 0x70 │ │ │ │ - ldr r3, [pc, #496] @ 875024 <__cxa_atexit@plt+0x863074> │ │ │ │ + ldr r3, [pc, #496] @ 875034 <__cxa_atexit@plt+0x863084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r4, ip │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r3, [ip, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875010 <__cxa_atexit@plt+0x863060> │ │ │ │ + bhi 875020 <__cxa_atexit@plt+0x863070> │ │ │ │ ldmib r5, {r0, r4} │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [r5, #96] @ 0x60 │ │ │ │ @@ -2198520,15 +2198524,15 @@ │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ str r4, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r4, [pc, #128] @ 875028 <__cxa_atexit@plt+0x863078> │ │ │ │ + ldr r4, [pc, #128] @ 875038 <__cxa_atexit@plt+0x863088> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ str r0, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ @@ -2198536,265 +2198540,265 @@ │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ str r8, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r4, [pc, #68] @ 87502c <__cxa_atexit@plt+0x86307c> │ │ │ │ + ldr r4, [pc, #68] @ 87503c <__cxa_atexit@plt+0x86308c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #60] @ 875030 <__cxa_atexit@plt+0x863080> │ │ │ │ + ldr r2, [pc, #60] @ 875040 <__cxa_atexit@plt+0x863090> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #108]! @ 0x6c │ │ │ │ sub r2, r6, #131 @ 0x83 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r4, ip │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #24, 28 @ 0x180 │ │ │ │ - cmpeq ip, #176 @ 0xb0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #8, 28 @ 0x80 │ │ │ │ + cmpeq ip, #160 @ 0xa0 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - cmpeq ip, #112, 24 @ 0x7000 │ │ │ │ - teqeq lr, #152 @ 0x98 │ │ │ │ + cmpeq ip, #96, 24 @ 0x6000 │ │ │ │ + teqeq lr, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875068 <__cxa_atexit@plt+0x8630b8> │ │ │ │ - ldr r3, [pc, #28] @ 875070 <__cxa_atexit@plt+0x8630c0> │ │ │ │ + bcc 875078 <__cxa_atexit@plt+0x8630c8> │ │ │ │ + ldr r3, [pc, #28] @ 875080 <__cxa_atexit@plt+0x8630d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 875074 <__cxa_atexit@plt+0x8630c4> │ │ │ │ + ldr r8, [pc, #16] @ 875084 <__cxa_atexit@plt+0x8630d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ - cmpeq ip, #88, 20 @ 0x58000 │ │ │ │ + cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ + cmpeq ip, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq lr, #72 @ 0x48 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq lr, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87510c <__cxa_atexit@plt+0x86315c> │ │ │ │ + bcc 87511c <__cxa_atexit@plt+0x86316c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875104 <__cxa_atexit@plt+0x863154> │ │ │ │ - ldr r3, [pc, #84] @ 875114 <__cxa_atexit@plt+0x863164> │ │ │ │ + bhi 875114 <__cxa_atexit@plt+0x863164> │ │ │ │ + ldr r3, [pc, #84] @ 875124 <__cxa_atexit@plt+0x863174> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 875118 <__cxa_atexit@plt+0x863168> │ │ │ │ + ldr r2, [pc, #80] @ 875128 <__cxa_atexit@plt+0x863178> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 87511c <__cxa_atexit@plt+0x86316c> │ │ │ │ + ldr r1, [pc, #76] @ 87512c <__cxa_atexit@plt+0x86317c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-16]! │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #40] @ 875120 <__cxa_atexit@plt+0x863170> │ │ │ │ + ldr r7, [pc, #40] @ 875130 <__cxa_atexit@plt+0x863180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #36] @ 875124 <__cxa_atexit@plt+0x863174> │ │ │ │ + ldr r9, [pc, #36] @ 875134 <__cxa_atexit@plt+0x863184> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq ip, #108, 22 @ 0x1b000 │ │ │ │ - cmpeq ip, #156, 24 @ 0x9c00 │ │ │ │ - cmpeq ip, #28, 26 @ 0x700 │ │ │ │ - teqeq lr, #192, 30 @ 0x300 │ │ │ │ + cmpeq ip, #92, 22 @ 0x17000 │ │ │ │ + cmpeq ip, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq ip, #12, 26 @ 0x300 │ │ │ │ + teqeq lr, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87516c <__cxa_atexit@plt+0x8631bc> │ │ │ │ - ldr r3, [pc, #44] @ 87517c <__cxa_atexit@plt+0x8631cc> │ │ │ │ + bhi 87517c <__cxa_atexit@plt+0x8631cc> │ │ │ │ + ldr r3, [pc, #44] @ 87518c <__cxa_atexit@plt+0x8631dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r8, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 875180 <__cxa_atexit@plt+0x8631d0> │ │ │ │ + ldr r7, [pc, #24] @ 875190 <__cxa_atexit@plt+0x8631e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq ip, #204, 10 @ 0x33000000 │ │ │ │ - teqeq lr, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq ip, #188, 10 @ 0x2f000000 │ │ │ │ + teqeq lr, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8751e8 <__cxa_atexit@plt+0x863238> │ │ │ │ + bcc 8751f8 <__cxa_atexit@plt+0x863248> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8751e0 <__cxa_atexit@plt+0x863230> │ │ │ │ - ldr r3, [pc, #60] @ 8751f0 <__cxa_atexit@plt+0x863240> │ │ │ │ + bhi 8751f0 <__cxa_atexit@plt+0x863240> │ │ │ │ + ldr r3, [pc, #60] @ 875200 <__cxa_atexit@plt+0x863250> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 8751f4 <__cxa_atexit@plt+0x863244> │ │ │ │ + ldr r2, [pc, #56] @ 875204 <__cxa_atexit@plt+0x863254> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ stmda r6, {r3, r8} │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 8751f8 <__cxa_atexit@plt+0x863248> │ │ │ │ + ldr r7, [pc, #28] @ 875208 <__cxa_atexit@plt+0x863258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq ip, #128, 20 @ 0x80000 │ │ │ │ - cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ - teqeq lr, #16, 30 @ 0x40 │ │ │ │ + cmpeq ip, #112, 20 @ 0x70000 │ │ │ │ + cmpeq ip, #204, 26 @ 0x3300 │ │ │ │ + teqeq lr, #0, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87526c <__cxa_atexit@plt+0x8632bc> │ │ │ │ + bcc 87527c <__cxa_atexit@plt+0x8632cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875264 <__cxa_atexit@plt+0x8632b4> │ │ │ │ - ldr r3, [pc, #72] @ 875274 <__cxa_atexit@plt+0x8632c4> │ │ │ │ + bhi 875274 <__cxa_atexit@plt+0x8632c4> │ │ │ │ + ldr r3, [pc, #72] @ 875284 <__cxa_atexit@plt+0x8632d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add sl, r7, #12 │ │ │ │ ldm sl, {r2, r8, sl} │ │ │ │ - ldr r7, [pc, #48] @ 875278 <__cxa_atexit@plt+0x8632c8> │ │ │ │ + ldr r7, [pc, #48] @ 875288 <__cxa_atexit@plt+0x8632d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 87527c <__cxa_atexit@plt+0x8632cc> │ │ │ │ + ldr r7, [pc, #28] @ 87528c <__cxa_atexit@plt+0x8632dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #16, 20 @ 0x10000 │ │ │ │ + cmpeq ip, #0, 20 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq sp, #140, 12 @ 0x8c00000 │ │ │ │ - teqeq lr, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq sp, #124, 12 @ 0x7c00000 │ │ │ │ + teqeq lr, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8752d4 <__cxa_atexit@plt+0x863324> │ │ │ │ - ldr r3, [pc, #60] @ 8752dc <__cxa_atexit@plt+0x86332c> │ │ │ │ + bcc 8752e4 <__cxa_atexit@plt+0x863334> │ │ │ │ + ldr r3, [pc, #60] @ 8752ec <__cxa_atexit@plt+0x86333c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 8752e0 <__cxa_atexit@plt+0x863330> │ │ │ │ + ldr r2, [pc, #56] @ 8752f0 <__cxa_atexit@plt+0x863340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8752cc <__cxa_atexit@plt+0x86331c> │ │ │ │ - b 8752f0 <__cxa_atexit@plt+0x863340> │ │ │ │ + beq 8752dc <__cxa_atexit@plt+0x86332c> │ │ │ │ + b 875300 <__cxa_atexit@plt+0x863350> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, #148, 18 @ 0x250000 │ │ │ │ - teqeq lr, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq ip, #132, 18 @ 0x210000 │ │ │ │ + teqeq lr, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 87530c <__cxa_atexit@plt+0x86335c> │ │ │ │ + ldr r3, [pc, #20] @ 87531c <__cxa_atexit@plt+0x86336c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #8] @ 875310 <__cxa_atexit@plt+0x863360> │ │ │ │ + ldr r7, [pc, #8] @ 875320 <__cxa_atexit@plt+0x863370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ 875340 <__cxa_atexit@plt+0x863390> │ │ │ │ + ldr r0, [pc, #24] @ 875350 <__cxa_atexit@plt+0x8633a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875398 <__cxa_atexit@plt+0x8633e8> │ │ │ │ + bhi 8753a8 <__cxa_atexit@plt+0x8633f8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #52] @ 8753a4 <__cxa_atexit@plt+0x8633f4> │ │ │ │ + ldr r7, [pc, #52] @ 8753b4 <__cxa_atexit@plt+0x863404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ - ldr r7, [pc, #40] @ 8753a8 <__cxa_atexit@plt+0x8633f8> │ │ │ │ + ldr r7, [pc, #40] @ 8753b8 <__cxa_atexit@plt+0x863408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #19 │ │ │ │ str r7, [r6, #-8] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq sp, #228, 2 @ 0x39 │ │ │ │ - cmpeq sp, #16, 8 @ 0x10000000 │ │ │ │ - teqeq lr, #40, 2 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq sp, #212, 2 @ 0x35 │ │ │ │ + cmpeq sp, #0, 8 │ │ │ │ + teqeq lr, #24, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #128 @ 0x80 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 875594 <__cxa_atexit@plt+0x8635e4> │ │ │ │ + bcc 8755a4 <__cxa_atexit@plt+0x8635f4> │ │ │ │ add lr, sp, #80 @ 0x50 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ ldr r7, [r3, #7] │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ ldr r7, [r3, #11] │ │ │ │ @@ -2198840,15 +2198844,15 @@ │ │ │ │ ldr r6, [r3, #99] @ 0x63 │ │ │ │ str r6, [sp] │ │ │ │ ldr fp, [r3, #103] @ 0x67 │ │ │ │ ldr ip, [r3, #107] @ 0x6b │ │ │ │ ldr r1, [r3, #111] @ 0x6f │ │ │ │ ldr lr, [r3, #119] @ 0x77 │ │ │ │ ldr r3, [r3, #27] │ │ │ │ - ldr r6, [pc, #248] @ 8755a0 <__cxa_atexit@plt+0x8635f0> │ │ │ │ + ldr r6, [pc, #248] @ 8755b0 <__cxa_atexit@plt+0x863600> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-128]! @ 0xffffff80 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ str lr, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add lr, r5, #112 @ 0x70 │ │ │ │ stm lr, {r2, r4, r9} │ │ │ │ @@ -2198893,45 +2198897,45 @@ │ │ │ │ ldr r6, [sp, #32] │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 875584 <__cxa_atexit@plt+0x8635d4> │ │ │ │ + beq 875594 <__cxa_atexit@plt+0x8635e4> │ │ │ │ add fp, sp, #80 @ 0x50 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 8755b0 <__cxa_atexit@plt+0x863600> │ │ │ │ + b 8755c0 <__cxa_atexit@plt+0x863610> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #80 @ 0x50 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - teqeq lr, #52, 30 @ 0xd0 │ │ │ │ - tsteq r9, #164, 28 @ 0xa40 │ │ │ │ + teqeq lr, #36, 30 @ 0x90 │ │ │ │ + tsteq r9, #148, 28 @ 0x940 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8755e0 <__cxa_atexit@plt+0x863630> │ │ │ │ - ldr r4, [pc, #552] @ 8757f0 <__cxa_atexit@plt+0x863840> │ │ │ │ + bne 8755f0 <__cxa_atexit@plt+0x863640> │ │ │ │ + ldr r4, [pc, #552] @ 875800 <__cxa_atexit@plt+0x863850> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r4, [r5, #48]! @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ - beq 8757d4 <__cxa_atexit@plt+0x863824> │ │ │ │ + beq 8757e4 <__cxa_atexit@plt+0x863834> │ │ │ │ mov r4, r0 │ │ │ │ - b 87580c <__cxa_atexit@plt+0x86385c> │ │ │ │ + b 87581c <__cxa_atexit@plt+0x86386c> │ │ │ │ ldr r3, [r0, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8757e0 <__cxa_atexit@plt+0x863830> │ │ │ │ + bhi 8757f0 <__cxa_atexit@plt+0x863840> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r4, [r5, #8] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -2199016,15 +2199020,15 @@ │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-80] @ 0xffffffb0 │ │ │ │ - ldr r4, [pc, #140] @ 8757f4 <__cxa_atexit@plt+0x863844> │ │ │ │ + ldr r4, [pc, #140] @ 875804 <__cxa_atexit@plt+0x863854> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ str r9, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ @@ -2199033,327 +2199037,327 @@ │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ mov r4, r6 │ │ │ │ - ldr r3, [pc, #76] @ 8757f8 <__cxa_atexit@plt+0x863848> │ │ │ │ + ldr r3, [pc, #76] @ 875808 <__cxa_atexit@plt+0x863858> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #68] @ 8757fc <__cxa_atexit@plt+0x86384c> │ │ │ │ + ldr r3, [pc, #68] @ 87580c <__cxa_atexit@plt+0x86385c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #116]! @ 0x74 │ │ │ │ sub r3, r6, #139 @ 0x8b │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ mov r4, #144 @ 0x90 │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - cmpeq ip, #172, 8 @ 0xac000000 │ │ │ │ - teqeq lr, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq ip, #156, 8 @ 0x9c000000 │ │ │ │ + teqeq lr, #172, 16 @ 0xac0000 │ │ │ │ ldrsbteq pc, [r7], #243 @ 0xf3 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #20] @ 875828 <__cxa_atexit@plt+0x863878> │ │ │ │ + ldr r0, [pc, #20] @ 875838 <__cxa_atexit@plt+0x863888> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - teqeq lr, #144, 16 @ 0x900000 │ │ │ │ + teqeq lr, #128, 16 @ 0x800000 │ │ │ │ ldrsbteq pc, [r7], #243 @ 0xf3 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875884 <__cxa_atexit@plt+0x8638d4> │ │ │ │ + bhi 875894 <__cxa_atexit@plt+0x8638e4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #48] @ 875890 <__cxa_atexit@plt+0x8638e0> │ │ │ │ + ldr r1, [pc, #48] @ 8758a0 <__cxa_atexit@plt+0x8638f0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-16]! │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ - ldr r7, [pc, #20] @ 875894 <__cxa_atexit@plt+0x8638e4> │ │ │ │ + ldr r7, [pc, #20] @ 8758a4 <__cxa_atexit@plt+0x8638f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - cmpeq ip, #208, 6 @ 0x40000003 │ │ │ │ - teqeq lr, #64, 24 @ 0x4000 │ │ │ │ + cmpeq ip, #192, 6 │ │ │ │ + teqeq lr, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8758d4 <__cxa_atexit@plt+0x863924> │ │ │ │ - ldr r3, [pc, #36] @ 8758dc <__cxa_atexit@plt+0x86392c> │ │ │ │ + bcc 8758e4 <__cxa_atexit@plt+0x863934> │ │ │ │ + ldr r3, [pc, #36] @ 8758ec <__cxa_atexit@plt+0x86393c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 8758e0 <__cxa_atexit@plt+0x863930> │ │ │ │ + ldr r3, [pc, #24] @ 8758f0 <__cxa_atexit@plt+0x863940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 8753bc <__cxa_atexit@plt+0x86340c> │ │ │ │ + b 8753cc <__cxa_atexit@plt+0x86341c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq ip, #28, 12 @ 0x1c00000 │ │ │ │ - teqeq lr, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq ip, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq ip, #12, 12 @ 0xc00000 │ │ │ │ + teqeq lr, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87591c <__cxa_atexit@plt+0x86396c> │ │ │ │ - ldr r3, [pc, #32] @ 875924 <__cxa_atexit@plt+0x863974> │ │ │ │ + bcc 87592c <__cxa_atexit@plt+0x86397c> │ │ │ │ + ldr r3, [pc, #32] @ 875934 <__cxa_atexit@plt+0x863984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 875928 <__cxa_atexit@plt+0x863978> │ │ │ │ + ldr r7, [pc, #16] @ 875938 <__cxa_atexit@plt+0x863988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #56, 6 @ 0xe0000000 │ │ │ │ - cmpeq ip, #140, 2 @ 0x23 │ │ │ │ - teqeq lr, #196 @ 0xc4 │ │ │ │ + cmpeq ip, #40, 6 @ 0xa0000000 │ │ │ │ + cmpeq ip, #124, 2 │ │ │ │ + teqeq lr, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8759a4 <__cxa_atexit@plt+0x8639f4> │ │ │ │ + bcc 8759b4 <__cxa_atexit@plt+0x863a04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87599c <__cxa_atexit@plt+0x8639ec> │ │ │ │ - ldr r3, [pc, #80] @ 8759ac <__cxa_atexit@plt+0x8639fc> │ │ │ │ + bhi 8759ac <__cxa_atexit@plt+0x8639fc> │ │ │ │ + ldr r3, [pc, #80] @ 8759bc <__cxa_atexit@plt+0x863a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8759b0 <__cxa_atexit@plt+0x863a00> │ │ │ │ + ldr r1, [pc, #64] @ 8759c0 <__cxa_atexit@plt+0x863a10> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 8759b4 <__cxa_atexit@plt+0x863a04> │ │ │ │ + ldr r2, [pc, #56] @ 8759c4 <__cxa_atexit@plt+0x863a14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 8759b8 <__cxa_atexit@plt+0x863a08> │ │ │ │ + ldr r8, [pc, #32] @ 8759c8 <__cxa_atexit@plt+0x863a18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #224, 4 │ │ │ │ + cmpeq ip, #208, 4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #232, 4 @ 0x8000000e │ │ │ │ - cmpeq ip, #204, 2 @ 0x33 │ │ │ │ - teqeq lr, #16, 28 @ 0x100 │ │ │ │ + cmpeq ip, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq ip, #188, 2 @ 0x2f │ │ │ │ + teqeq lr, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8759f4 <__cxa_atexit@plt+0x863a44> │ │ │ │ - ldr r3, [pc, #32] @ 8759fc <__cxa_atexit@plt+0x863a4c> │ │ │ │ + bcc 875a04 <__cxa_atexit@plt+0x863a54> │ │ │ │ + ldr r3, [pc, #32] @ 875a0c <__cxa_atexit@plt+0x863a5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 875a00 <__cxa_atexit@plt+0x863a50> │ │ │ │ + ldr r7, [pc, #16] @ 875a10 <__cxa_atexit@plt+0x863a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 4 │ │ │ │ - cmpeq ip, #156 @ 0x9c │ │ │ │ - teqeq lr, #220, 30 @ 0x370 │ │ │ │ + cmpeq ip, #80, 4 │ │ │ │ + cmpeq ip, #140 @ 0x8c │ │ │ │ + teqeq lr, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875a7c <__cxa_atexit@plt+0x863acc> │ │ │ │ + bcc 875a8c <__cxa_atexit@plt+0x863adc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875a74 <__cxa_atexit@plt+0x863ac4> │ │ │ │ - ldr r3, [pc, #80] @ 875a84 <__cxa_atexit@plt+0x863ad4> │ │ │ │ + bhi 875a84 <__cxa_atexit@plt+0x863ad4> │ │ │ │ + ldr r3, [pc, #80] @ 875a94 <__cxa_atexit@plt+0x863ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 875a88 <__cxa_atexit@plt+0x863ad8> │ │ │ │ + ldr r1, [pc, #64] @ 875a98 <__cxa_atexit@plt+0x863ae8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 875a8c <__cxa_atexit@plt+0x863adc> │ │ │ │ + ldr r2, [pc, #56] @ 875a9c <__cxa_atexit@plt+0x863aec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 875a90 <__cxa_atexit@plt+0x863ae0> │ │ │ │ + ldr r8, [pc, #32] @ 875aa0 <__cxa_atexit@plt+0x863af0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq ip, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #16, 4 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ - teqeq lr, #0, 12 │ │ │ │ + cmpeq ip, #0, 4 │ │ │ │ + cmpeq ip, #116 @ 0x74 │ │ │ │ + teqeq lr, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875ae0 <__cxa_atexit@plt+0x863b30> │ │ │ │ - ldr r3, [pc, #48] @ 875ae8 <__cxa_atexit@plt+0x863b38> │ │ │ │ + bcc 875af0 <__cxa_atexit@plt+0x863b40> │ │ │ │ + ldr r3, [pc, #48] @ 875af8 <__cxa_atexit@plt+0x863b48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 875ad4 <__cxa_atexit@plt+0x863b24> │ │ │ │ + beq 875ae4 <__cxa_atexit@plt+0x863b34> │ │ │ │ mov r7, r8 │ │ │ │ - b 875af8 <__cxa_atexit@plt+0x863b48> │ │ │ │ + b 875b08 <__cxa_atexit@plt+0x863b58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #172, 10 @ 0x2b000000 │ │ │ │ + teqeq lr, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 875b18 <__cxa_atexit@plt+0x863b68> │ │ │ │ + bne 875b28 <__cxa_atexit@plt+0x863b78> │ │ │ │ str r3, [r5] │ │ │ │ - b 875b30 <__cxa_atexit@plt+0x863b80> │ │ │ │ - ldr r7, [pc, #12] @ 875b2c <__cxa_atexit@plt+0x863b7c> │ │ │ │ + b 875b40 <__cxa_atexit@plt+0x863b90> │ │ │ │ + ldr r7, [pc, #12] @ 875b3c <__cxa_atexit@plt+0x863b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 4 │ │ │ │ + cmpeq ip, #16, 4 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875b90 <__cxa_atexit@plt+0x863be0> │ │ │ │ + bhi 875ba0 <__cxa_atexit@plt+0x863bf0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #88] @ 875ba8 <__cxa_atexit@plt+0x863bf8> │ │ │ │ + ldr r2, [pc, #88] @ 875bb8 <__cxa_atexit@plt+0x863c08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r0, [pc, #76] @ 875bac <__cxa_atexit@plt+0x863bfc> │ │ │ │ + ldr r0, [pc, #76] @ 875bbc <__cxa_atexit@plt+0x863c0c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #36] @ 875bb0 <__cxa_atexit@plt+0x863c00> │ │ │ │ + ldr r7, [pc, #36] @ 875bc0 <__cxa_atexit@plt+0x863c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #28] @ 875bb4 <__cxa_atexit@plt+0x863c04> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #28] @ 875bc4 <__cxa_atexit@plt+0x863c14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq ip, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq ip, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq lr, #224, 8 @ 0xe0000000 │ │ │ │ + teqeq lr, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - b 875b30 <__cxa_atexit@plt+0x863b80> │ │ │ │ - teqeq lr, #160, 8 @ 0xa0000000 │ │ │ │ + b 875b40 <__cxa_atexit@plt+0x863b90> │ │ │ │ + teqeq lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875c04 <__cxa_atexit@plt+0x863c54> │ │ │ │ - ldr r3, [pc, #32] @ 875c0c <__cxa_atexit@plt+0x863c5c> │ │ │ │ + bcc 875c14 <__cxa_atexit@plt+0x863c64> │ │ │ │ + ldr r3, [pc, #32] @ 875c1c <__cxa_atexit@plt+0x863c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 875c10 <__cxa_atexit@plt+0x863c60> │ │ │ │ + ldr r7, [pc, #16] @ 875c20 <__cxa_atexit@plt+0x863c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #80 @ 0x50 │ │ │ │ - cmppeq ip, #212, 18 @ p-variant is OBSOLETE @ 0x350000 │ │ │ │ - teqeq lr, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq ip, #64 @ 0x40 │ │ │ │ + cmppeq ip, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ + teqeq lr, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875c60 <__cxa_atexit@plt+0x863cb0> │ │ │ │ - ldr r3, [pc, #48] @ 875c68 <__cxa_atexit@plt+0x863cb8> │ │ │ │ + bcc 875c70 <__cxa_atexit@plt+0x863cc0> │ │ │ │ + ldr r3, [pc, #48] @ 875c78 <__cxa_atexit@plt+0x863cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 875c54 <__cxa_atexit@plt+0x863ca4> │ │ │ │ + beq 875c64 <__cxa_atexit@plt+0x863cb4> │ │ │ │ mov r7, r8 │ │ │ │ - b 875c78 <__cxa_atexit@plt+0x863cc8> │ │ │ │ + b 875c88 <__cxa_atexit@plt+0x863cd8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #12, 8 @ 0xc000000 │ │ │ │ + teqeq lr, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875d78 <__cxa_atexit@plt+0x863dc8> │ │ │ │ + bhi 875d88 <__cxa_atexit@plt+0x863dd8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ @@ -2199377,17 +2199381,17 @@ │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #71] @ 0x47 │ │ │ │ ldr ip, [r7, #75] @ 0x4b │ │ │ │ str r7, [r6] │ │ │ │ stm r5, {r3, r9} │ │ │ │ str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ stmdb r5, {r0, r1, r2, r8, sl, fp, ip} │ │ │ │ - ldr r7, [pc, #120] @ 875d84 <__cxa_atexit@plt+0x863dd4> │ │ │ │ + ldr r7, [pc, #120] @ 875d94 <__cxa_atexit@plt+0x863de4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #116] @ 875d88 <__cxa_atexit@plt+0x863dd8> │ │ │ │ + ldr r4, [pc, #116] @ 875d98 <__cxa_atexit@plt+0x863de8> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r5, #-56] @ 0xffffffc8 │ │ │ │ @@ -2199400,32 +2199404,32 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-8]! │ │ │ │ str r4, [r5, #-68]! @ 0xffffffbc │ │ │ │ - ldr r7, [pc, #36] @ 875d8c <__cxa_atexit@plt+0x863ddc> │ │ │ │ + ldr r7, [pc, #36] @ 875d9c <__cxa_atexit@plt+0x863dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, #16, 14 @ 0x400000 │ │ │ │ + cmpeq ip, #0, 14 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875e7c <__cxa_atexit@plt+0x863ecc> │ │ │ │ + bhi 875e8c <__cxa_atexit@plt+0x863edc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2199451,15 +2199455,15 @@ │ │ │ │ sub r8, r6, #44 @ 0x2c │ │ │ │ stm r8, {r0, r1, r2, r3, ip} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-16] │ │ │ │ - ldr r0, [pc, #84] @ 875e88 <__cxa_atexit@plt+0x863ed8> │ │ │ │ + ldr r0, [pc, #84] @ 875e98 <__cxa_atexit@plt+0x863ee8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ str lr, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r7, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ @@ -2199473,1790 +2199477,1790 @@ │ │ │ │ sub r7, r6, #75 @ 0x4b │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmppeq ip, #144, 12 @ p-variant is OBSOLETE @ 0x9000000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmppeq ip, #128, 12 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875eb8 <__cxa_atexit@plt+0x863f08> │ │ │ │ - ldr r3, [pc, #24] @ 875ec0 <__cxa_atexit@plt+0x863f10> │ │ │ │ + bcc 875ec8 <__cxa_atexit@plt+0x863f18> │ │ │ │ + ldr r3, [pc, #24] @ 875ed0 <__cxa_atexit@plt+0x863f20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526c70 <__cxa_atexit@plt+0x514cc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #148, 26 @ 0x2500 │ │ │ │ - teqeq lr, #196, 2 @ 0x31 │ │ │ │ + cmpeq ip, #132, 26 @ 0x2100 │ │ │ │ + teqeq lr, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875f40 <__cxa_atexit@plt+0x863f90> │ │ │ │ + bcc 875f50 <__cxa_atexit@plt+0x863fa0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875f38 <__cxa_atexit@plt+0x863f88> │ │ │ │ - ldr r3, [pc, #84] @ 875f48 <__cxa_atexit@plt+0x863f98> │ │ │ │ + bhi 875f48 <__cxa_atexit@plt+0x863f98> │ │ │ │ + ldr r3, [pc, #84] @ 875f58 <__cxa_atexit@plt+0x863fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 875f4c <__cxa_atexit@plt+0x863f9c> │ │ │ │ + ldr r2, [pc, #80] @ 875f5c <__cxa_atexit@plt+0x863fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 875f50 <__cxa_atexit@plt+0x863fa0> │ │ │ │ + ldr r1, [pc, #60] @ 875f60 <__cxa_atexit@plt+0x863fb0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ sub r9, r6, #15 │ │ │ │ - ldr r7, [pc, #32] @ 875f54 <__cxa_atexit@plt+0x863fa4> │ │ │ │ + ldr r7, [pc, #32] @ 875f64 <__cxa_atexit@plt+0x863fb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - cmpeq ip, #64, 26 @ 0x1000 │ │ │ │ + cmpeq ip, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #28, 26 @ 0x700 │ │ │ │ - teqeq lr, #84, 2 │ │ │ │ + cmpeq ip, #12, 26 @ 0x300 │ │ │ │ + teqeq lr, #68, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 875fe4 <__cxa_atexit@plt+0x864034> │ │ │ │ + bcc 875ff4 <__cxa_atexit@plt+0x864044> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 875fdc <__cxa_atexit@plt+0x86402c> │ │ │ │ - ldr r3, [pc, #100] @ 875fec <__cxa_atexit@plt+0x86403c> │ │ │ │ + bhi 875fec <__cxa_atexit@plt+0x86403c> │ │ │ │ + ldr r3, [pc, #100] @ 875ffc <__cxa_atexit@plt+0x86404c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #72] @ 875ff0 <__cxa_atexit@plt+0x864040> │ │ │ │ + ldr lr, [pc, #72] @ 876000 <__cxa_atexit@plt+0x864050> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #68] @ 875ff4 <__cxa_atexit@plt+0x864044> │ │ │ │ + ldr r9, [pc, #68] @ 876004 <__cxa_atexit@plt+0x864054> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r6, {r0, r3} │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 875ff8 <__cxa_atexit@plt+0x864048> │ │ │ │ + ldr r3, [pc, #52] @ 876008 <__cxa_atexit@plt+0x864058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ + b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 24 @ 0xb400 │ │ │ │ + cmpeq ip, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ - teqeq lr, #20, 18 @ 0x50000 │ │ │ │ + cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ + teqeq lr, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876034 <__cxa_atexit@plt+0x864084> │ │ │ │ - ldr r3, [pc, #32] @ 87603c <__cxa_atexit@plt+0x86408c> │ │ │ │ + bcc 876044 <__cxa_atexit@plt+0x864094> │ │ │ │ + ldr r3, [pc, #32] @ 87604c <__cxa_atexit@plt+0x86409c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876040 <__cxa_atexit@plt+0x864090> │ │ │ │ + ldr r7, [pc, #16] @ 876050 <__cxa_atexit@plt+0x8640a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 24 @ 0x2000 │ │ │ │ - cmpeq ip, #56, 10 @ 0xe000000 │ │ │ │ - teqeq lr, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq ip, #16, 24 @ 0x1000 │ │ │ │ + cmpeq ip, #40, 10 @ 0xa000000 │ │ │ │ + teqeq lr, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87607c <__cxa_atexit@plt+0x8640cc> │ │ │ │ - ldr r3, [pc, #32] @ 876084 <__cxa_atexit@plt+0x8640d4> │ │ │ │ + bcc 87608c <__cxa_atexit@plt+0x8640dc> │ │ │ │ + ldr r3, [pc, #32] @ 876094 <__cxa_atexit@plt+0x8640e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876088 <__cxa_atexit@plt+0x8640d8> │ │ │ │ + ldr r7, [pc, #16] @ 876098 <__cxa_atexit@plt+0x8640e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ - cmpeq ip, #240, 8 @ 0xf0000000 │ │ │ │ - teqeq lr, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq ip, #200, 22 @ 0x32000 │ │ │ │ + cmpeq ip, #224, 8 @ 0xe0000000 │ │ │ │ + teqeq lr, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876108 <__cxa_atexit@plt+0x864158> │ │ │ │ + bcc 876118 <__cxa_atexit@plt+0x864168> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876100 <__cxa_atexit@plt+0x864150> │ │ │ │ - ldr r3, [pc, #84] @ 876110 <__cxa_atexit@plt+0x864160> │ │ │ │ + bhi 876110 <__cxa_atexit@plt+0x864160> │ │ │ │ + ldr r3, [pc, #84] @ 876120 <__cxa_atexit@plt+0x864170> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 876114 <__cxa_atexit@plt+0x864164> │ │ │ │ + ldr r2, [pc, #80] @ 876124 <__cxa_atexit@plt+0x864174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 876118 <__cxa_atexit@plt+0x864168> │ │ │ │ + ldr r1, [pc, #60] @ 876128 <__cxa_atexit@plt+0x864178> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87611c <__cxa_atexit@plt+0x86416c> │ │ │ │ + ldr r7, [pc, #32] @ 87612c <__cxa_atexit@plt+0x86417c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq ip, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ - teqeq lr, #40, 30 @ 0xa0 │ │ │ │ + cmpeq ip, #128, 24 @ 0x8000 │ │ │ │ + teqeq lr, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876188 <__cxa_atexit@plt+0x8641d8> │ │ │ │ + bcc 876198 <__cxa_atexit@plt+0x8641e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876180 <__cxa_atexit@plt+0x8641d0> │ │ │ │ - ldr r3, [pc, #64] @ 876190 <__cxa_atexit@plt+0x8641e0> │ │ │ │ + bhi 876190 <__cxa_atexit@plt+0x8641e0> │ │ │ │ + ldr r3, [pc, #64] @ 8761a0 <__cxa_atexit@plt+0x8641f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 876194 <__cxa_atexit@plt+0x8641e4> │ │ │ │ + ldr r2, [pc, #44] @ 8761a4 <__cxa_atexit@plt+0x8641f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 876198 <__cxa_atexit@plt+0x8641e8> │ │ │ │ + ldr r7, [pc, #28] @ 8761a8 <__cxa_atexit@plt+0x8641f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 20 @ 0xec000 │ │ │ │ + cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq ip, #216, 26 @ 0x3600 │ │ │ │ - teqeq lr, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq ip, #200, 26 @ 0x3200 │ │ │ │ + teqeq lr, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8761d4 <__cxa_atexit@plt+0x864224> │ │ │ │ - ldr r3, [pc, #32] @ 8761dc <__cxa_atexit@plt+0x86422c> │ │ │ │ + bcc 8761e4 <__cxa_atexit@plt+0x864234> │ │ │ │ + ldr r3, [pc, #32] @ 8761ec <__cxa_atexit@plt+0x86423c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8761e0 <__cxa_atexit@plt+0x864230> │ │ │ │ + ldr r7, [pc, #16] @ 8761f0 <__cxa_atexit@plt+0x864240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #128, 20 @ 0x80000 │ │ │ │ - cmpeq ip, #212, 16 @ 0xd40000 │ │ │ │ - teqeq lr, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq ip, #112, 20 @ 0x70000 │ │ │ │ + cmpeq ip, #196, 16 @ 0xc40000 │ │ │ │ + teqeq lr, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87621c <__cxa_atexit@plt+0x86426c> │ │ │ │ - ldr r3, [pc, #32] @ 876224 <__cxa_atexit@plt+0x864274> │ │ │ │ + bcc 87622c <__cxa_atexit@plt+0x86427c> │ │ │ │ + ldr r3, [pc, #32] @ 876234 <__cxa_atexit@plt+0x864284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876228 <__cxa_atexit@plt+0x864278> │ │ │ │ + ldr r7, [pc, #16] @ 876238 <__cxa_atexit@plt+0x864288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ - cmpeq ip, #140, 16 @ 0x8c0000 │ │ │ │ + cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ + cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876258 <__cxa_atexit@plt+0x8642a8> │ │ │ │ - ldr r3, [pc, #24] @ 876260 <__cxa_atexit@plt+0x8642b0> │ │ │ │ + bcc 876268 <__cxa_atexit@plt+0x8642b8> │ │ │ │ + ldr r3, [pc, #24] @ 876270 <__cxa_atexit@plt+0x8642c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #244, 18 @ 0x3d0000 │ │ │ │ - teqeq lr, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq ip, #228, 18 @ 0x390000 │ │ │ │ + teqeq lr, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8762bc <__cxa_atexit@plt+0x86430c> │ │ │ │ - ldr r3, [pc, #60] @ 8762c4 <__cxa_atexit@plt+0x864314> │ │ │ │ + bcc 8762cc <__cxa_atexit@plt+0x86431c> │ │ │ │ + ldr r3, [pc, #60] @ 8762d4 <__cxa_atexit@plt+0x864324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 8762b0 <__cxa_atexit@plt+0x864300> │ │ │ │ + beq 8762c0 <__cxa_atexit@plt+0x864310> │ │ │ │ mov r7, r8 │ │ │ │ - b 8762d4 <__cxa_atexit@plt+0x864324> │ │ │ │ + b 8762e4 <__cxa_atexit@plt+0x864334> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - teqeq lr, #220, 12 @ 0xdc00000 │ │ │ │ + teqeq lr, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 876304 <__cxa_atexit@plt+0x864354> │ │ │ │ - ldr r3, [pc, #48] @ 876318 <__cxa_atexit@plt+0x864368> │ │ │ │ + bne 876314 <__cxa_atexit@plt+0x864364> │ │ │ │ + ldr r3, [pc, #48] @ 876328 <__cxa_atexit@plt+0x864378> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 876310 <__cxa_atexit@plt+0x864360> │ │ │ │ - b 876328 <__cxa_atexit@plt+0x864378> │ │ │ │ + beq 876320 <__cxa_atexit@plt+0x864370> │ │ │ │ + b 876338 <__cxa_atexit@plt+0x864388> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #136, 12 @ 0x8800000 │ │ │ │ + teqeq lr, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 876350 <__cxa_atexit@plt+0x8643a0> │ │ │ │ - ldr r0, [pc, #44] @ 87636c <__cxa_atexit@plt+0x8643bc> │ │ │ │ + bne 876360 <__cxa_atexit@plt+0x8643b0> │ │ │ │ + ldr r0, [pc, #44] @ 87637c <__cxa_atexit@plt+0x8643cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r0, [pc, #12] @ 876368 <__cxa_atexit@plt+0x8643b8> │ │ │ │ + ldr r0, [pc, #12] @ 876378 <__cxa_atexit@plt+0x8643c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #5 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmppeq ip, #252, 24 @ p-variant is OBSOLETE @ 0xfc00 │ │ │ │ + cmppeq ip, #236, 24 @ p-variant is OBSOLETE @ 0xec00 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 8763d8 <__cxa_atexit@plt+0x864428> │ │ │ │ + bhi 8763e8 <__cxa_atexit@plt+0x864438> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr lr, [pc, #96] @ 8763f4 <__cxa_atexit@plt+0x864444> │ │ │ │ + ldr lr, [pc, #96] @ 876404 <__cxa_atexit@plt+0x864454> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #88] @ 8763f8 <__cxa_atexit@plt+0x864448> │ │ │ │ + ldr r3, [pc, #88] @ 876408 <__cxa_atexit@plt+0x864458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #84] @ 8763fc <__cxa_atexit@plt+0x86444c> │ │ │ │ + ldr r0, [pc, #84] @ 87640c <__cxa_atexit@plt+0x86445c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r6, #27 │ │ │ │ sub r8, r6, #28 │ │ │ │ stm r8, {r0, r2, r7} │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #44] @ 876400 <__cxa_atexit@plt+0x864450> │ │ │ │ + ldr r7, [pc, #44] @ 876410 <__cxa_atexit@plt+0x864460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #32] @ 876404 <__cxa_atexit@plt+0x864454> │ │ │ │ + ldr r3, [pc, #32] @ 876414 <__cxa_atexit@plt+0x864464> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ - cmppeq ip, #160, 2 @ p-variant is OBSOLETE @ 0x28 │ │ │ │ - cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq ip, #48, 22 @ 0xc000 │ │ │ │ + cmppeq ip, #144, 2 @ p-variant is OBSOLETE @ 0x24 │ │ │ │ + cmpeq ip, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq lr, #156, 10 @ 0x27000000 │ │ │ │ + teqeq lr, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 876370 <__cxa_atexit@plt+0x8643c0> │ │ │ │ - teqeq lr, #172, 6 @ 0xb0000002 │ │ │ │ + b 876380 <__cxa_atexit@plt+0x8643d0> │ │ │ │ + teqeq lr, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876458 <__cxa_atexit@plt+0x8644a8> │ │ │ │ - ldr r3, [pc, #32] @ 876460 <__cxa_atexit@plt+0x8644b0> │ │ │ │ + bcc 876468 <__cxa_atexit@plt+0x8644b8> │ │ │ │ + ldr r3, [pc, #32] @ 876470 <__cxa_atexit@plt+0x8644c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876464 <__cxa_atexit@plt+0x8644b4> │ │ │ │ + ldr r7, [pc, #16] @ 876474 <__cxa_atexit@plt+0x8644c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #252, 14 @ 0x3f00000 │ │ │ │ - cmpeq ip, #56, 12 @ 0x3800000 │ │ │ │ - teqeq lr, #112, 20 @ 0x70000 │ │ │ │ + cmpeq ip, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ + teqeq lr, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8764a4 <__cxa_atexit@plt+0x8644f4> │ │ │ │ - ldr r3, [pc, #36] @ 8764ac <__cxa_atexit@plt+0x8644fc> │ │ │ │ + bcc 8764b4 <__cxa_atexit@plt+0x864504> │ │ │ │ + ldr r3, [pc, #36] @ 8764bc <__cxa_atexit@plt+0x86450c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8764b0 <__cxa_atexit@plt+0x864500> │ │ │ │ + ldr r7, [pc, #16] @ 8764c0 <__cxa_atexit@plt+0x864510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ - cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ - teqeq lr, #48, 20 @ 0x30000 │ │ │ │ + cmpeq ip, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq ip, #76, 28 @ 0x4c0 │ │ │ │ + teqeq lr, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876538 <__cxa_atexit@plt+0x864588> │ │ │ │ + bcc 876548 <__cxa_atexit@plt+0x864598> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876530 <__cxa_atexit@plt+0x864580> │ │ │ │ - ldr r3, [pc, #92] @ 876540 <__cxa_atexit@plt+0x864590> │ │ │ │ + bhi 876540 <__cxa_atexit@plt+0x864590> │ │ │ │ + ldr r3, [pc, #92] @ 876550 <__cxa_atexit@plt+0x8645a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 876544 <__cxa_atexit@plt+0x864594> │ │ │ │ + ldr r2, [pc, #88] @ 876554 <__cxa_atexit@plt+0x8645a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 876548 <__cxa_atexit@plt+0x864598> │ │ │ │ + ldr r0, [pc, #64] @ 876558 <__cxa_atexit@plt+0x8645a8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 87654c <__cxa_atexit@plt+0x86459c> │ │ │ │ + ldr r7, [pc, #32] @ 87655c <__cxa_atexit@plt+0x8645ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq ip, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq ip, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq ip, #36, 14 @ 0x900000 │ │ │ │ - teqeq lr, #176, 20 @ 0xb0000 │ │ │ │ + cmpeq ip, #20, 14 @ 0x500000 │ │ │ │ + teqeq lr, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876608 <__cxa_atexit@plt+0x864658> │ │ │ │ + bcc 876618 <__cxa_atexit@plt+0x864668> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876600 <__cxa_atexit@plt+0x864650> │ │ │ │ + bhi 876610 <__cxa_atexit@plt+0x864660> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #112] @ 876610 <__cxa_atexit@plt+0x864660> │ │ │ │ + ldr r0, [pc, #112] @ 876620 <__cxa_atexit@plt+0x864670> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #104] @ 876614 <__cxa_atexit@plt+0x864664> │ │ │ │ + ldr r0, [pc, #104] @ 876624 <__cxa_atexit@plt+0x864674> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #32] │ │ │ │ - ldr r0, [pc, #84] @ 876618 <__cxa_atexit@plt+0x864668> │ │ │ │ + ldr r0, [pc, #84] @ 876628 <__cxa_atexit@plt+0x864678> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #28] │ │ │ │ - ldr r1, [pc, #76] @ 87661c <__cxa_atexit@plt+0x86466c> │ │ │ │ + ldr r1, [pc, #76] @ 87662c <__cxa_atexit@plt+0x86467c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #24] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 876620 <__cxa_atexit@plt+0x864670> │ │ │ │ + ldr r8, [pc, #36] @ 876630 <__cxa_atexit@plt+0x864680> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #196, 12 @ 0xc400000 │ │ │ │ + cmpeq ip, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ - teqeq lr, #208, 18 @ 0x340000 │ │ │ │ + cmpeq ip, #88, 10 @ 0x16000000 │ │ │ │ + teqeq lr, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 87664c <__cxa_atexit@plt+0x86469c> │ │ │ │ + bne 87665c <__cxa_atexit@plt+0x8646ac> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 8766bc <__cxa_atexit@plt+0x86470c> │ │ │ │ + bhi 8766cc <__cxa_atexit@plt+0x86471c> │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr r9, [pc, #84] @ 8766c8 <__cxa_atexit@plt+0x864718> │ │ │ │ + ldr r9, [pc, #84] @ 8766d8 <__cxa_atexit@plt+0x864728> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #80] @ 8766cc <__cxa_atexit@plt+0x86471c> │ │ │ │ + ldr sl, [pc, #80] @ 8766dc <__cxa_atexit@plt+0x86472c> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #48] @ 8766d0 <__cxa_atexit@plt+0x864720> │ │ │ │ + ldr r3, [pc, #48] @ 8766e0 <__cxa_atexit@plt+0x864730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ sub r3, r6, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmpeq ip, #196, 10 @ 0x31000000 │ │ │ │ - teqeq lr, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ + teqeq lr, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87670c <__cxa_atexit@plt+0x86475c> │ │ │ │ - ldr r3, [pc, #32] @ 876714 <__cxa_atexit@plt+0x864764> │ │ │ │ + bcc 87671c <__cxa_atexit@plt+0x86476c> │ │ │ │ + ldr r3, [pc, #32] @ 876724 <__cxa_atexit@plt+0x864774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876718 <__cxa_atexit@plt+0x864768> │ │ │ │ + ldr r7, [pc, #16] @ 876728 <__cxa_atexit@plt+0x864778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 10 @ 0x12000000 │ │ │ │ - cmpeq ip, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq ip, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq ip, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876748 <__cxa_atexit@plt+0x864798> │ │ │ │ - ldr r3, [pc, #24] @ 876750 <__cxa_atexit@plt+0x8647a0> │ │ │ │ + bcc 876758 <__cxa_atexit@plt+0x8647a8> │ │ │ │ + ldr r3, [pc, #24] @ 876760 <__cxa_atexit@plt+0x8647b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #4, 10 @ 0x1000000 │ │ │ │ - teqeq lr, #4, 30 │ │ │ │ + cmpeq ip, #244, 8 @ 0xf4000000 │ │ │ │ + teqeq lr, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8767d0 <__cxa_atexit@plt+0x864820> │ │ │ │ + bcc 8767e0 <__cxa_atexit@plt+0x864830> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8767c8 <__cxa_atexit@plt+0x864818> │ │ │ │ - ldr r3, [pc, #84] @ 8767d8 <__cxa_atexit@plt+0x864828> │ │ │ │ + bhi 8767d8 <__cxa_atexit@plt+0x864828> │ │ │ │ + ldr r3, [pc, #84] @ 8767e8 <__cxa_atexit@plt+0x864838> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8767dc <__cxa_atexit@plt+0x86482c> │ │ │ │ + ldr r2, [pc, #80] @ 8767ec <__cxa_atexit@plt+0x86483c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8767e0 <__cxa_atexit@plt+0x864830> │ │ │ │ + ldr r1, [pc, #60] @ 8767f0 <__cxa_atexit@plt+0x864840> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8767e4 <__cxa_atexit@plt+0x864834> │ │ │ │ + ldr r7, [pc, #32] @ 8767f4 <__cxa_atexit@plt+0x864844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq ip, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq ip, #140, 8 @ 0x8c000000 │ │ │ │ - teqeq lr, #228, 30 @ 0x390 │ │ │ │ + cmpeq ip, #124, 8 @ 0x7c000000 │ │ │ │ + teqeq lr, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876820 <__cxa_atexit@plt+0x864870> │ │ │ │ - ldr r3, [pc, #32] @ 876828 <__cxa_atexit@plt+0x864878> │ │ │ │ + bcc 876830 <__cxa_atexit@plt+0x864880> │ │ │ │ + ldr r3, [pc, #32] @ 876838 <__cxa_atexit@plt+0x864888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87682c <__cxa_atexit@plt+0x86487c> │ │ │ │ + ldr r7, [pc, #16] @ 87683c <__cxa_atexit@plt+0x86488c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq ip, #112, 4 │ │ │ │ + cmpeq ip, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq ip, #96, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87685c <__cxa_atexit@plt+0x8648ac> │ │ │ │ - ldr r3, [pc, #24] @ 876864 <__cxa_atexit@plt+0x8648b4> │ │ │ │ + bcc 87686c <__cxa_atexit@plt+0x8648bc> │ │ │ │ + ldr r3, [pc, #24] @ 876874 <__cxa_atexit@plt+0x8648c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #240, 6 @ 0xc0000003 │ │ │ │ - teqeq lr, #80, 30 @ 0x140 │ │ │ │ + cmpeq ip, #224, 6 @ 0x80000003 │ │ │ │ + teqeq lr, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8768a0 <__cxa_atexit@plt+0x8648f0> │ │ │ │ - ldr r3, [pc, #32] @ 8768a8 <__cxa_atexit@plt+0x8648f8> │ │ │ │ + bcc 8768b0 <__cxa_atexit@plt+0x864900> │ │ │ │ + ldr r3, [pc, #32] @ 8768b8 <__cxa_atexit@plt+0x864908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - b 86d830 <__cxa_atexit@plt+0x85b880> │ │ │ │ + b 86d840 <__cxa_atexit@plt+0x85b890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 6 @ 0xd0000002 │ │ │ │ - teqeq lr, #60, 30 @ 0xf0 │ │ │ │ + cmpeq ip, #164, 6 @ 0x90000002 │ │ │ │ + teqeq lr, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87691c <__cxa_atexit@plt+0x86496c> │ │ │ │ + bcc 87692c <__cxa_atexit@plt+0x86497c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876914 <__cxa_atexit@plt+0x864964> │ │ │ │ - ldr r3, [pc, #72] @ 876924 <__cxa_atexit@plt+0x864974> │ │ │ │ + bhi 876924 <__cxa_atexit@plt+0x864974> │ │ │ │ + ldr r3, [pc, #72] @ 876934 <__cxa_atexit@plt+0x864984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #48] @ 876928 <__cxa_atexit@plt+0x864978> │ │ │ │ + ldr r1, [pc, #48] @ 876938 <__cxa_atexit@plt+0x864988> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 87692c <__cxa_atexit@plt+0x86497c> │ │ │ │ + ldr r7, [pc, #28] @ 87693c <__cxa_atexit@plt+0x86498c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 6 @ 0x80000001 │ │ │ │ + cmpeq ip, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #68, 12 @ 0x4400000 │ │ │ │ - teqeq lr, #184, 28 @ 0xb80 │ │ │ │ + cmpeq ip, #52, 12 @ 0x3400000 │ │ │ │ + teqeq lr, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8769a8 <__cxa_atexit@plt+0x8649f8> │ │ │ │ + bcc 8769b8 <__cxa_atexit@plt+0x864a08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8769a0 <__cxa_atexit@plt+0x8649f0> │ │ │ │ - ldr r3, [pc, #80] @ 8769b0 <__cxa_atexit@plt+0x864a00> │ │ │ │ + bhi 8769b0 <__cxa_atexit@plt+0x864a00> │ │ │ │ + ldr r3, [pc, #80] @ 8769c0 <__cxa_atexit@plt+0x864a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 8769b4 <__cxa_atexit@plt+0x864a04> │ │ │ │ + ldr r7, [pc, #52] @ 8769c4 <__cxa_atexit@plt+0x864a14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 8769b8 <__cxa_atexit@plt+0x864a08> │ │ │ │ + ldr r7, [pc, #28] @ 8769c8 <__cxa_atexit@plt+0x864a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq ip, #204, 4 @ 0xc000000c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ - teqeq lr, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq ip, #164, 10 @ 0x29000000 │ │ │ │ + teqeq lr, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8769f4 <__cxa_atexit@plt+0x864a44> │ │ │ │ - ldr r3, [pc, #32] @ 8769fc <__cxa_atexit@plt+0x864a4c> │ │ │ │ + bcc 876a04 <__cxa_atexit@plt+0x864a54> │ │ │ │ + ldr r3, [pc, #32] @ 876a0c <__cxa_atexit@plt+0x864a5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876a00 <__cxa_atexit@plt+0x864a50> │ │ │ │ + ldr r7, [pc, #16] @ 876a10 <__cxa_atexit@plt+0x864a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 4 │ │ │ │ - cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ - teqeq lr, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq ip, #80, 4 │ │ │ │ + cmpeq ip, #68, 16 @ 0x440000 │ │ │ │ + teqeq lr, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876a94 <__cxa_atexit@plt+0x864ae4> │ │ │ │ + bcc 876aa4 <__cxa_atexit@plt+0x864af4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876a8c <__cxa_atexit@plt+0x864adc> │ │ │ │ - ldr lr, [pc, #104] @ 876a9c <__cxa_atexit@plt+0x864aec> │ │ │ │ + bhi 876a9c <__cxa_atexit@plt+0x864aec> │ │ │ │ + ldr lr, [pc, #104] @ 876aac <__cxa_atexit@plt+0x864afc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 876aa0 <__cxa_atexit@plt+0x864af0> │ │ │ │ + ldr r2, [pc, #100] @ 876ab0 <__cxa_atexit@plt+0x864b00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #72] @ 876aa4 <__cxa_atexit@plt+0x864af4> │ │ │ │ + ldr r3, [pc, #72] @ 876ab4 <__cxa_atexit@plt+0x864b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6] │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 876aa8 <__cxa_atexit@plt+0x864af8> │ │ │ │ + ldr r7, [pc, #32] @ 876ab8 <__cxa_atexit@plt+0x864b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #0, 4 │ │ │ │ + cmpeq ip, #240, 2 @ 0x3c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq ip, #200, 8 @ 0xc8000000 │ │ │ │ - teqeq lr, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ + teqeq lr, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876ae4 <__cxa_atexit@plt+0x864b34> │ │ │ │ - ldr r3, [pc, #32] @ 876aec <__cxa_atexit@plt+0x864b3c> │ │ │ │ + bcc 876af4 <__cxa_atexit@plt+0x864b44> │ │ │ │ + ldr r3, [pc, #32] @ 876afc <__cxa_atexit@plt+0x864b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876af0 <__cxa_atexit@plt+0x864b40> │ │ │ │ + ldr r7, [pc, #16] @ 876b00 <__cxa_atexit@plt+0x864b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #112, 2 │ │ │ │ - cmpeq ip, #196, 30 @ 0x310 │ │ │ │ - teqeq lr, #164, 22 @ 0x29000 │ │ │ │ + cmpeq ip, #96, 2 │ │ │ │ + cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ + teqeq lr, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876b2c <__cxa_atexit@plt+0x864b7c> │ │ │ │ - ldr r3, [pc, #32] @ 876b34 <__cxa_atexit@plt+0x864b84> │ │ │ │ + bcc 876b3c <__cxa_atexit@plt+0x864b8c> │ │ │ │ + ldr r3, [pc, #32] @ 876b44 <__cxa_atexit@plt+0x864b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876b38 <__cxa_atexit@plt+0x864b88> │ │ │ │ + ldr r7, [pc, #16] @ 876b48 <__cxa_atexit@plt+0x864b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40, 2 │ │ │ │ - cmpeq ip, #124, 30 @ 0x1f0 │ │ │ │ - teqeq lr, #180, 28 @ 0xb40 │ │ │ │ + cmpeq ip, #24, 2 │ │ │ │ + cmpeq ip, #108, 30 @ 0x1b0 │ │ │ │ + teqeq lr, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876bc8 <__cxa_atexit@plt+0x864c18> │ │ │ │ + bcc 876bd8 <__cxa_atexit@plt+0x864c28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876bc0 <__cxa_atexit@plt+0x864c10> │ │ │ │ - ldr r3, [pc, #100] @ 876bd0 <__cxa_atexit@plt+0x864c20> │ │ │ │ + bhi 876bd0 <__cxa_atexit@plt+0x864c20> │ │ │ │ + ldr r3, [pc, #100] @ 876be0 <__cxa_atexit@plt+0x864c30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 876bd4 <__cxa_atexit@plt+0x864c24> │ │ │ │ + ldr r2, [pc, #96] @ 876be4 <__cxa_atexit@plt+0x864c34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 876bd8 <__cxa_atexit@plt+0x864c28> │ │ │ │ + ldr r0, [pc, #80] @ 876be8 <__cxa_atexit@plt+0x864c38> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 876bdc <__cxa_atexit@plt+0x864c2c> │ │ │ │ + ldr r2, [pc, #68] @ 876bec <__cxa_atexit@plt+0x864c3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 876be0 <__cxa_atexit@plt+0x864c30> │ │ │ │ + ldr r8, [pc, #36] @ 876bf0 <__cxa_atexit@plt+0x864c40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq ip, #200 @ 0xc8 │ │ │ │ + cmpeq ip, #184 @ 0xb8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, #204 @ 0xcc │ │ │ │ - cmpeq ip, #168, 30 @ 0x2a0 │ │ │ │ - teqeq lr, #36, 24 @ 0x2400 │ │ │ │ + cmpeq ip, #188 @ 0xbc │ │ │ │ + cmpeq ip, #152, 30 @ 0x260 │ │ │ │ + teqeq lr, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876c78 <__cxa_atexit@plt+0x864cc8> │ │ │ │ + bcc 876c88 <__cxa_atexit@plt+0x864cd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876c70 <__cxa_atexit@plt+0x864cc0> │ │ │ │ - ldr r3, [pc, #108] @ 876c80 <__cxa_atexit@plt+0x864cd0> │ │ │ │ + bhi 876c80 <__cxa_atexit@plt+0x864cd0> │ │ │ │ + ldr r3, [pc, #108] @ 876c90 <__cxa_atexit@plt+0x864ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 876c84 <__cxa_atexit@plt+0x864cd4> │ │ │ │ + ldr lr, [pc, #76] @ 876c94 <__cxa_atexit@plt+0x864ce4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 876c88 <__cxa_atexit@plt+0x864cd8> │ │ │ │ + ldr sl, [pc, #72] @ 876c98 <__cxa_atexit@plt+0x864ce8> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r3, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 876c8c <__cxa_atexit@plt+0x864cdc> │ │ │ │ + ldr r7, [pc, #32] @ 876c9c <__cxa_atexit@plt+0x864cec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40 @ 0x28 │ │ │ │ + cmpeq ip, #24 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmpeq ip, #228, 4 @ 0x4000000e │ │ │ │ - teqeq lr, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq ip, #212, 4 @ 0x4000000d │ │ │ │ + teqeq lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876cd4 <__cxa_atexit@plt+0x864d24> │ │ │ │ - ldr r3, [pc, #44] @ 876cdc <__cxa_atexit@plt+0x864d2c> │ │ │ │ + bcc 876ce4 <__cxa_atexit@plt+0x864d34> │ │ │ │ + ldr r3, [pc, #44] @ 876cec <__cxa_atexit@plt+0x864d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 876ce0 <__cxa_atexit@plt+0x864d30> │ │ │ │ + ldr r3, [pc, #32] @ 876cf0 <__cxa_atexit@plt+0x864d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 876ce4 <__cxa_atexit@plt+0x864d34> │ │ │ │ + ldr r8, [pc, #24] @ 876cf4 <__cxa_atexit@plt+0x864d44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #140, 30 @ 0x230 │ │ │ │ - cmpeq ip, #88, 2 │ │ │ │ - cmpeq ip, #80, 2 │ │ │ │ - teqeq lr, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq ip, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq ip, #72, 2 │ │ │ │ + cmpeq ip, #64, 2 │ │ │ │ + teqeq lr, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876d60 <__cxa_atexit@plt+0x864db0> │ │ │ │ + bcc 876d70 <__cxa_atexit@plt+0x864dc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876d58 <__cxa_atexit@plt+0x864da8> │ │ │ │ - ldr r3, [pc, #80] @ 876d68 <__cxa_atexit@plt+0x864db8> │ │ │ │ + bhi 876d68 <__cxa_atexit@plt+0x864db8> │ │ │ │ + ldr r3, [pc, #80] @ 876d78 <__cxa_atexit@plt+0x864dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #64] @ 876d6c <__cxa_atexit@plt+0x864dbc> │ │ │ │ + ldr r3, [pc, #64] @ 876d7c <__cxa_atexit@plt+0x864dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #44] @ 876d70 <__cxa_atexit@plt+0x864dc0> │ │ │ │ + ldr r7, [pc, #44] @ 876d80 <__cxa_atexit@plt+0x864dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 876d74 <__cxa_atexit@plt+0x864dc4> │ │ │ │ + ldr r8, [pc, #40] @ 876d84 <__cxa_atexit@plt+0x864dd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 876d78 <__cxa_atexit@plt+0x864dc8> │ │ │ │ + ldr r9, [pc, #36] @ 876d88 <__cxa_atexit@plt+0x864dd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #36, 30 @ 0x90 │ │ │ │ + cmpeq ip, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq ip, #124, 20 @ 0x7c000 │ │ │ │ - cmpeq ip, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq ip, #104, 26 @ 0x1a00 │ │ │ │ - teqeq lr, #148, 22 @ 0x25000 │ │ │ │ + cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq ip, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq ip, #88, 26 @ 0x1600 │ │ │ │ + teqeq lr, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876db4 <__cxa_atexit@plt+0x864e04> │ │ │ │ - ldr r3, [pc, #32] @ 876dbc <__cxa_atexit@plt+0x864e0c> │ │ │ │ + bcc 876dc4 <__cxa_atexit@plt+0x864e14> │ │ │ │ + ldr r3, [pc, #32] @ 876dcc <__cxa_atexit@plt+0x864e1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876dc0 <__cxa_atexit@plt+0x864e10> │ │ │ │ + ldr r7, [pc, #16] @ 876dd0 <__cxa_atexit@plt+0x864e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #160, 28 @ 0xa00 │ │ │ │ - cmpeq ip, #184, 14 @ 0x2e00000 │ │ │ │ - teqeq lr, #228 @ 0xe4 │ │ │ │ + cmpeq ip, #144, 28 @ 0x900 │ │ │ │ + cmpeq ip, #168, 14 @ 0x2a00000 │ │ │ │ + teqeq lr, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876e28 <__cxa_atexit@plt+0x864e78> │ │ │ │ + bcc 876e38 <__cxa_atexit@plt+0x864e88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876e20 <__cxa_atexit@plt+0x864e70> │ │ │ │ - ldr r3, [pc, #60] @ 876e30 <__cxa_atexit@plt+0x864e80> │ │ │ │ + bhi 876e30 <__cxa_atexit@plt+0x864e80> │ │ │ │ + ldr r3, [pc, #60] @ 876e40 <__cxa_atexit@plt+0x864e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 876e34 <__cxa_atexit@plt+0x864e84> │ │ │ │ + ldr r3, [pc, #44] @ 876e44 <__cxa_atexit@plt+0x864e94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 876e38 <__cxa_atexit@plt+0x864e88> │ │ │ │ + ldr r7, [pc, #28] @ 876e48 <__cxa_atexit@plt+0x864e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 28 @ 0x480 │ │ │ │ + cmpeq ip, #56, 28 @ 0x380 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #56, 2 │ │ │ │ - teqeq lr, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq ip, #40, 2 │ │ │ │ + teqeq lr, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876e74 <__cxa_atexit@plt+0x864ec4> │ │ │ │ - ldr r3, [pc, #32] @ 876e7c <__cxa_atexit@plt+0x864ecc> │ │ │ │ + bcc 876e84 <__cxa_atexit@plt+0x864ed4> │ │ │ │ + ldr r3, [pc, #32] @ 876e8c <__cxa_atexit@plt+0x864edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876e80 <__cxa_atexit@plt+0x864ed0> │ │ │ │ + ldr r7, [pc, #16] @ 876e90 <__cxa_atexit@plt+0x864ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #224, 26 @ 0x3800 │ │ │ │ - cmpeq ip, #228 @ 0xe4 │ │ │ │ - teqeq lr, #240 @ 0xf0 │ │ │ │ + cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ + cmpeq ip, #212 @ 0xd4 │ │ │ │ + teqeq lr, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876f00 <__cxa_atexit@plt+0x864f50> │ │ │ │ + bcc 876f10 <__cxa_atexit@plt+0x864f60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876ef8 <__cxa_atexit@plt+0x864f48> │ │ │ │ - ldr r3, [pc, #84] @ 876f08 <__cxa_atexit@plt+0x864f58> │ │ │ │ + bhi 876f08 <__cxa_atexit@plt+0x864f58> │ │ │ │ + ldr r3, [pc, #84] @ 876f18 <__cxa_atexit@plt+0x864f68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 876f0c <__cxa_atexit@plt+0x864f5c> │ │ │ │ + ldr r2, [pc, #80] @ 876f1c <__cxa_atexit@plt+0x864f6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 876f10 <__cxa_atexit@plt+0x864f60> │ │ │ │ + ldr r1, [pc, #60] @ 876f20 <__cxa_atexit@plt+0x864f70> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 876f14 <__cxa_atexit@plt+0x864f64> │ │ │ │ + ldr r7, [pc, #32] @ 876f24 <__cxa_atexit@plt+0x864f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ + cmpeq ip, #112, 26 @ 0x1c00 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmpeq ip, #152, 28 @ 0x980 │ │ │ │ - teqeq lr, #64 @ 0x40 │ │ │ │ + cmpeq ip, #136, 28 @ 0x880 │ │ │ │ + teqeq lr, #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876f50 <__cxa_atexit@plt+0x864fa0> │ │ │ │ - ldr r3, [pc, #32] @ 876f58 <__cxa_atexit@plt+0x864fa8> │ │ │ │ + bcc 876f60 <__cxa_atexit@plt+0x864fb0> │ │ │ │ + ldr r3, [pc, #32] @ 876f68 <__cxa_atexit@plt+0x864fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 876f5c <__cxa_atexit@plt+0x864fac> │ │ │ │ + ldr r7, [pc, #16] @ 876f6c <__cxa_atexit@plt+0x864fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #4, 26 @ 0x100 │ │ │ │ - cmpeq ip, #76, 26 @ 0x1300 │ │ │ │ - teqeq lr, #4 │ │ │ │ + cmpeq ip, #244, 24 @ 0xf400 │ │ │ │ + cmpeq ip, #60, 26 @ 0xf00 │ │ │ │ + teqeq lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 876fe0 <__cxa_atexit@plt+0x865030> │ │ │ │ + bcc 876ff0 <__cxa_atexit@plt+0x865040> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 876fd8 <__cxa_atexit@plt+0x865028> │ │ │ │ - ldr r3, [pc, #88] @ 876fe8 <__cxa_atexit@plt+0x865038> │ │ │ │ + bhi 876fe8 <__cxa_atexit@plt+0x865038> │ │ │ │ + ldr r3, [pc, #88] @ 876ff8 <__cxa_atexit@plt+0x865048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 876fec <__cxa_atexit@plt+0x86503c> │ │ │ │ + ldr r2, [pc, #76] @ 876ffc <__cxa_atexit@plt+0x86504c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 876ff0 <__cxa_atexit@plt+0x865040> │ │ │ │ + ldr r3, [pc, #68] @ 877000 <__cxa_atexit@plt+0x865050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 876ff4 <__cxa_atexit@plt+0x865044> │ │ │ │ + ldr r3, [pc, #60] @ 877004 <__cxa_atexit@plt+0x865054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 876ff8 <__cxa_atexit@plt+0x865048> │ │ │ │ + ldr r8, [pc, #36] @ 877008 <__cxa_atexit@plt+0x865058> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #172, 24 @ 0xac00 │ │ │ │ + cmpeq ip, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq ip, #184, 24 @ 0xb800 │ │ │ │ - cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ - cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ - teqeq lr, #140, 30 @ 0x230 │ │ │ │ + cmpeq ip, #168, 24 @ 0xa800 │ │ │ │ + cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ + cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ + teqeq lr, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877080 <__cxa_atexit@plt+0x8650d0> │ │ │ │ + bcc 877090 <__cxa_atexit@plt+0x8650e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877078 <__cxa_atexit@plt+0x8650c8> │ │ │ │ - ldr r3, [pc, #92] @ 877088 <__cxa_atexit@plt+0x8650d8> │ │ │ │ + bhi 877088 <__cxa_atexit@plt+0x8650d8> │ │ │ │ + ldr r3, [pc, #92] @ 877098 <__cxa_atexit@plt+0x8650e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 87708c <__cxa_atexit@plt+0x8650dc> │ │ │ │ + ldr r2, [pc, #88] @ 87709c <__cxa_atexit@plt+0x8650ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 877090 <__cxa_atexit@plt+0x8650e0> │ │ │ │ + ldr r0, [pc, #64] @ 8770a0 <__cxa_atexit@plt+0x8650f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 877094 <__cxa_atexit@plt+0x8650e4> │ │ │ │ + ldr r7, [pc, #32] @ 8770a4 <__cxa_atexit@plt+0x8650f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq ip, #8, 24 @ 0x800 │ │ │ │ + cmpeq ip, #248, 22 @ 0x3e000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq ip, #220, 28 @ 0xdc0 │ │ │ │ - teqeq lr, #240, 28 @ 0xf00 │ │ │ │ + cmpeq ip, #204, 28 @ 0xcc0 │ │ │ │ + teqeq lr, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877110 <__cxa_atexit@plt+0x865160> │ │ │ │ + bcc 877120 <__cxa_atexit@plt+0x865170> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877108 <__cxa_atexit@plt+0x865158> │ │ │ │ - ldr r3, [pc, #80] @ 877118 <__cxa_atexit@plt+0x865168> │ │ │ │ + bhi 877118 <__cxa_atexit@plt+0x865168> │ │ │ │ + ldr r3, [pc, #80] @ 877128 <__cxa_atexit@plt+0x865178> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 87711c <__cxa_atexit@plt+0x86516c> │ │ │ │ + ldr r7, [pc, #52] @ 87712c <__cxa_atexit@plt+0x86517c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 877120 <__cxa_atexit@plt+0x865170> │ │ │ │ + ldr r7, [pc, #28] @ 877130 <__cxa_atexit@plt+0x865180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #116, 22 @ 0x1d000 │ │ │ │ + cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq ip, #76, 28 @ 0x4c0 │ │ │ │ - teqeq lr, #160, 28 @ 0xa00 │ │ │ │ + cmpeq ip, #60, 28 @ 0x3c0 │ │ │ │ + teqeq lr, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8771bc <__cxa_atexit@plt+0x86520c> │ │ │ │ + bcc 8771cc <__cxa_atexit@plt+0x86521c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8771b4 <__cxa_atexit@plt+0x865204> │ │ │ │ - ldr r3, [pc, #112] @ 8771c4 <__cxa_atexit@plt+0x865214> │ │ │ │ + bhi 8771c4 <__cxa_atexit@plt+0x865214> │ │ │ │ + ldr r3, [pc, #112] @ 8771d4 <__cxa_atexit@plt+0x865224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #80] @ 8771c8 <__cxa_atexit@plt+0x865218> │ │ │ │ + ldr lr, [pc, #80] @ 8771d8 <__cxa_atexit@plt+0x865228> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #76] @ 8771cc <__cxa_atexit@plt+0x86521c> │ │ │ │ + ldr sl, [pc, #76] @ 8771dc <__cxa_atexit@plt+0x86522c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-20]! @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 8771d0 <__cxa_atexit@plt+0x865220> │ │ │ │ + ldr r7, [pc, #32] @ 8771e0 <__cxa_atexit@plt+0x865230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #232, 20 @ 0xe8000 │ │ │ │ + cmpeq ip, #216, 20 @ 0xd8000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - cmpeq ip, #220, 22 @ 0x37000 │ │ │ │ - teqeq lr, #64, 26 @ 0x1000 │ │ │ │ + cmpeq ip, #204, 22 @ 0x33000 │ │ │ │ + teqeq lr, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877210 <__cxa_atexit@plt+0x865260> │ │ │ │ - ldr r3, [pc, #36] @ 877218 <__cxa_atexit@plt+0x865268> │ │ │ │ + bcc 877220 <__cxa_atexit@plt+0x865270> │ │ │ │ + ldr r3, [pc, #36] @ 877228 <__cxa_atexit@plt+0x865278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 87721c <__cxa_atexit@plt+0x86526c> │ │ │ │ + ldr r7, [pc, #16] @ 87722c <__cxa_atexit@plt+0x86527c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 20 @ 0x48000 │ │ │ │ - cmpeq ip, #120, 12 @ 0x7800000 │ │ │ │ - teqeq lr, #0, 26 │ │ │ │ + cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + cmpeq ip, #104, 12 @ 0x6800000 │ │ │ │ + teqeq lr, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877288 <__cxa_atexit@plt+0x8652d8> │ │ │ │ + bcc 877298 <__cxa_atexit@plt+0x8652e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877280 <__cxa_atexit@plt+0x8652d0> │ │ │ │ - ldr r3, [pc, #64] @ 877290 <__cxa_atexit@plt+0x8652e0> │ │ │ │ + bhi 877290 <__cxa_atexit@plt+0x8652e0> │ │ │ │ + ldr r3, [pc, #64] @ 8772a0 <__cxa_atexit@plt+0x8652f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 877294 <__cxa_atexit@plt+0x8652e4> │ │ │ │ + ldr r2, [pc, #44] @ 8772a4 <__cxa_atexit@plt+0x8652f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 877298 <__cxa_atexit@plt+0x8652e8> │ │ │ │ + ldr r7, [pc, #28] @ 8772a8 <__cxa_atexit@plt+0x8652f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq ip, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ - teqeq lr, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq ip, #200, 24 @ 0xc800 │ │ │ │ + teqeq lr, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8772d8 <__cxa_atexit@plt+0x865328> │ │ │ │ - ldr r3, [pc, #36] @ 8772e0 <__cxa_atexit@plt+0x865330> │ │ │ │ + bcc 8772e8 <__cxa_atexit@plt+0x865338> │ │ │ │ + ldr r3, [pc, #36] @ 8772f0 <__cxa_atexit@plt+0x865340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8772e4 <__cxa_atexit@plt+0x865334> │ │ │ │ + ldr r7, [pc, #16] @ 8772f4 <__cxa_atexit@plt+0x865344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #128, 18 @ 0x200000 │ │ │ │ - cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ - teqeq lr, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq ip, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq ip, #164, 10 @ 0x29000000 │ │ │ │ + teqeq lr, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877350 <__cxa_atexit@plt+0x8653a0> │ │ │ │ + bcc 877360 <__cxa_atexit@plt+0x8653b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877348 <__cxa_atexit@plt+0x865398> │ │ │ │ - ldr r3, [pc, #64] @ 877358 <__cxa_atexit@plt+0x8653a8> │ │ │ │ + bhi 877358 <__cxa_atexit@plt+0x8653a8> │ │ │ │ + ldr r3, [pc, #64] @ 877368 <__cxa_atexit@plt+0x8653b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 87735c <__cxa_atexit@plt+0x8653ac> │ │ │ │ + ldr r2, [pc, #44] @ 87736c <__cxa_atexit@plt+0x8653bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 877360 <__cxa_atexit@plt+0x8653b0> │ │ │ │ + ldr r7, [pc, #28] @ 877370 <__cxa_atexit@plt+0x8653c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #36, 18 @ 0x90000 │ │ │ │ + cmpeq ip, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, #16, 24 @ 0x1000 │ │ │ │ - teqeq lr, #204, 22 @ 0x33000 │ │ │ │ + cmpeq ip, #0, 24 │ │ │ │ + teqeq lr, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8773e4 <__cxa_atexit@plt+0x865434> │ │ │ │ + bcc 8773f4 <__cxa_atexit@plt+0x865444> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8773dc <__cxa_atexit@plt+0x86542c> │ │ │ │ - ldr r3, [pc, #88] @ 8773ec <__cxa_atexit@plt+0x86543c> │ │ │ │ + bhi 8773ec <__cxa_atexit@plt+0x86543c> │ │ │ │ + ldr r3, [pc, #88] @ 8773fc <__cxa_atexit@plt+0x86544c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 8773f0 <__cxa_atexit@plt+0x865440> │ │ │ │ + ldr r2, [pc, #84] @ 877400 <__cxa_atexit@plt+0x865450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8773f4 <__cxa_atexit@plt+0x865444> │ │ │ │ + ldr r1, [pc, #64] @ 877404 <__cxa_atexit@plt+0x865454> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 8773f8 <__cxa_atexit@plt+0x865448> │ │ │ │ + ldr r7, [pc, #32] @ 877408 <__cxa_atexit@plt+0x865458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq ip, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq ip, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmpeq ip, #180, 18 @ 0x2d0000 │ │ │ │ - teqeq lr, #208, 6 @ 0x40000003 │ │ │ │ + cmpeq ip, #164, 18 @ 0x290000 │ │ │ │ + teqeq lr, #192, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877434 <__cxa_atexit@plt+0x865484> │ │ │ │ - ldr r3, [pc, #32] @ 87743c <__cxa_atexit@plt+0x86548c> │ │ │ │ + bcc 877444 <__cxa_atexit@plt+0x865494> │ │ │ │ + ldr r3, [pc, #32] @ 87744c <__cxa_atexit@plt+0x86549c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 877440 <__cxa_atexit@plt+0x865490> │ │ │ │ + ldr r7, [pc, #16] @ 877450 <__cxa_atexit@plt+0x8654a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 16 @ 0x200000 │ │ │ │ - cmpeq ip, #92, 12 @ 0x5c00000 │ │ │ │ - teqeq lr, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq ip, #16, 16 @ 0x100000 │ │ │ │ + cmpeq ip, #76, 12 @ 0x4c00000 │ │ │ │ + teqeq lr, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8774bc <__cxa_atexit@plt+0x86550c> │ │ │ │ + bcc 8774cc <__cxa_atexit@plt+0x86551c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8774b4 <__cxa_atexit@plt+0x865504> │ │ │ │ - ldr r3, [pc, #80] @ 8774c4 <__cxa_atexit@plt+0x865514> │ │ │ │ + bhi 8774c4 <__cxa_atexit@plt+0x865514> │ │ │ │ + ldr r3, [pc, #80] @ 8774d4 <__cxa_atexit@plt+0x865524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8774c8 <__cxa_atexit@plt+0x865518> │ │ │ │ + ldr r1, [pc, #64] @ 8774d8 <__cxa_atexit@plt+0x865528> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 8774cc <__cxa_atexit@plt+0x86551c> │ │ │ │ + ldr r2, [pc, #56] @ 8774dc <__cxa_atexit@plt+0x86552c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 8774d0 <__cxa_atexit@plt+0x865520> │ │ │ │ + ldr r8, [pc, #32] @ 8774e0 <__cxa_atexit@plt+0x865530> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq ip, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #208, 14 @ 0x3400000 │ │ │ │ - cmpeq ip, #68, 12 @ 0x4400000 │ │ │ │ - teqeq lr, #112, 20 @ 0x70000 │ │ │ │ + cmpeq ip, #192, 14 @ 0x3000000 │ │ │ │ + cmpeq ip, #52, 12 @ 0x3400000 │ │ │ │ + teqeq lr, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877558 <__cxa_atexit@plt+0x8655a8> │ │ │ │ + bcc 877568 <__cxa_atexit@plt+0x8655b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877550 <__cxa_atexit@plt+0x8655a0> │ │ │ │ - ldr r3, [pc, #92] @ 877560 <__cxa_atexit@plt+0x8655b0> │ │ │ │ + bhi 877560 <__cxa_atexit@plt+0x8655b0> │ │ │ │ + ldr r3, [pc, #92] @ 877570 <__cxa_atexit@plt+0x8655c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 877564 <__cxa_atexit@plt+0x8655b4> │ │ │ │ + ldr r2, [pc, #88] @ 877574 <__cxa_atexit@plt+0x8655c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 877568 <__cxa_atexit@plt+0x8655b8> │ │ │ │ + ldr r0, [pc, #64] @ 877578 <__cxa_atexit@plt+0x8655c8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r6, {r2, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 87756c <__cxa_atexit@plt+0x8655bc> │ │ │ │ + ldr r7, [pc, #32] @ 87757c <__cxa_atexit@plt+0x8655cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq ip, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq ip, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - cmpeq ip, #4, 20 @ 0x4000 │ │ │ │ - teqeq lr, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq ip, #244, 18 @ 0x3d0000 │ │ │ │ + teqeq lr, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8775a8 <__cxa_atexit@plt+0x8655f8> │ │ │ │ - ldr r3, [pc, #32] @ 8775b0 <__cxa_atexit@plt+0x865600> │ │ │ │ + bcc 8775b8 <__cxa_atexit@plt+0x865608> │ │ │ │ + ldr r3, [pc, #32] @ 8775c0 <__cxa_atexit@plt+0x865610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8775b4 <__cxa_atexit@plt+0x865604> │ │ │ │ + ldr r7, [pc, #16] @ 8775c4 <__cxa_atexit@plt+0x865614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #172, 12 @ 0xac00000 │ │ │ │ - cmpeq ip, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq ip, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq ip, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8775e4 <__cxa_atexit@plt+0x865634> │ │ │ │ - ldr r3, [pc, #24] @ 8775ec <__cxa_atexit@plt+0x86563c> │ │ │ │ + bcc 8775f4 <__cxa_atexit@plt+0x865644> │ │ │ │ + ldr r3, [pc, #24] @ 8775fc <__cxa_atexit@plt+0x86564c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #104, 12 @ 0x6800000 │ │ │ │ - teqeq lr, #244, 28 @ 0xf40 │ │ │ │ + cmpeq ip, #88, 12 @ 0x5800000 │ │ │ │ + teqeq lr, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877674 <__cxa_atexit@plt+0x8656c4> │ │ │ │ + bcc 877684 <__cxa_atexit@plt+0x8656d4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r7, [r7, #31] │ │ │ │ - ldr r1, [pc, #72] @ 87767c <__cxa_atexit@plt+0x8656cc> │ │ │ │ + ldr r1, [pc, #72] @ 87768c <__cxa_atexit@plt+0x8656dc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ tst r8, #3 │ │ │ │ - beq 877668 <__cxa_atexit@plt+0x8656b8> │ │ │ │ + beq 877678 <__cxa_atexit@plt+0x8656c8> │ │ │ │ mov r7, r8 │ │ │ │ - b 87768c <__cxa_atexit@plt+0x8656dc> │ │ │ │ + b 87769c <__cxa_atexit@plt+0x8656ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - teqeq lr, #104, 28 @ 0x680 │ │ │ │ + teqeq lr, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8776bc <__cxa_atexit@plt+0x86570c> │ │ │ │ - ldr r2, [pc, #100] @ 877704 <__cxa_atexit@plt+0x865754> │ │ │ │ + bne 8776cc <__cxa_atexit@plt+0x86571c> │ │ │ │ + ldr r2, [pc, #100] @ 877714 <__cxa_atexit@plt+0x865764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 8776ec <__cxa_atexit@plt+0x86573c> │ │ │ │ + beq 8776fc <__cxa_atexit@plt+0x86574c> │ │ │ │ mov r7, r3 │ │ │ │ - b 877718 <__cxa_atexit@plt+0x865768> │ │ │ │ + b 877728 <__cxa_atexit@plt+0x865778> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8776f8 <__cxa_atexit@plt+0x865748> │ │ │ │ + bhi 877708 <__cxa_atexit@plt+0x865758> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - ldr r2, [pc, #44] @ 877708 <__cxa_atexit@plt+0x865758> │ │ │ │ + ldr r2, [pc, #44] @ 877718 <__cxa_atexit@plt+0x865768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 8753bc <__cxa_atexit@plt+0x86340c> │ │ │ │ + b 8753cc <__cxa_atexit@plt+0x86341c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq ip, #4, 16 @ 0x40000 │ │ │ │ - teqeq lr, #220, 26 @ 0x3700 │ │ │ │ + cmpeq ip, #244, 14 @ 0x3d00000 │ │ │ │ + teqeq lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 877740 <__cxa_atexit@plt+0x865790> │ │ │ │ - ldr r0, [pc, #44] @ 87775c <__cxa_atexit@plt+0x8657ac> │ │ │ │ + bne 877750 <__cxa_atexit@plt+0x8657a0> │ │ │ │ + ldr r0, [pc, #44] @ 87776c <__cxa_atexit@plt+0x8657bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #24] │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r0, [pc, #12] @ 877758 <__cxa_atexit@plt+0x8657a8> │ │ │ │ + ldr r0, [pc, #12] @ 877768 <__cxa_atexit@plt+0x8657b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #12, 18 @ 0x30000 │ │ │ │ + cmpeq ip, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8777cc <__cxa_atexit@plt+0x86581c> │ │ │ │ + bhi 8777dc <__cxa_atexit@plt+0x86582c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ - ldr r0, [pc, #92] @ 8777e4 <__cxa_atexit@plt+0x865834> │ │ │ │ + ldr r0, [pc, #92] @ 8777f4 <__cxa_atexit@plt+0x865844> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #88] @ 8777e8 <__cxa_atexit@plt+0x865838> │ │ │ │ + ldr lr, [pc, #88] @ 8777f8 <__cxa_atexit@plt+0x865848> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #84] @ 8777ec <__cxa_atexit@plt+0x86583c> │ │ │ │ + ldr sl, [pc, #84] @ 8777fc <__cxa_atexit@plt+0x86584c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6] │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-28]! @ 0xffffffe4 │ │ │ │ str sl, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 8777f0 <__cxa_atexit@plt+0x865840> │ │ │ │ + ldr r7, [pc, #40] @ 877800 <__cxa_atexit@plt+0x865850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r3, [pc, #32] @ 8777f4 <__cxa_atexit@plt+0x865844> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r3, [pc, #32] @ 877804 <__cxa_atexit@plt+0x865854> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq lr, #240, 24 @ 0xf000 │ │ │ │ + teqeq lr, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r9, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 877760 <__cxa_atexit@plt+0x8657b0> │ │ │ │ - teqeq lr, #200, 24 @ 0xc800 │ │ │ │ + b 877770 <__cxa_atexit@plt+0x8657c0> │ │ │ │ + teqeq lr, #184, 24 @ 0xb800 │ │ │ │ andeq r2, r0, r9, lsl #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 877890 <__cxa_atexit@plt+0x8658e0> │ │ │ │ + bne 8778a0 <__cxa_atexit@plt+0x8658f0> │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8778bc <__cxa_atexit@plt+0x86590c> │ │ │ │ + bhi 8778cc <__cxa_atexit@plt+0x86591c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr lr, [pc, #140] @ 8778d8 <__cxa_atexit@plt+0x865928> │ │ │ │ + ldr lr, [pc, #140] @ 8778e8 <__cxa_atexit@plt+0x865938> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #132] @ 8778dc <__cxa_atexit@plt+0x86592c> │ │ │ │ + ldr r3, [pc, #132] @ 8778ec <__cxa_atexit@plt+0x86593c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #128] @ 8778e0 <__cxa_atexit@plt+0x865930> │ │ │ │ + ldr r0, [pc, #128] @ 8778f0 <__cxa_atexit@plt+0x865940> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r6, #27 │ │ │ │ sub r8, r6, #28 │ │ │ │ stm r8, {r0, r2, r7} │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #88] @ 8778e4 <__cxa_atexit@plt+0x865934> │ │ │ │ + ldr r7, [pc, #88] @ 8778f4 <__cxa_atexit@plt+0x865944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8778c8 <__cxa_atexit@plt+0x865918> │ │ │ │ + bhi 8778d8 <__cxa_atexit@plt+0x865928> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #40] @ 8778d4 <__cxa_atexit@plt+0x865924> │ │ │ │ + ldr r2, [pc, #40] @ 8778e4 <__cxa_atexit@plt+0x865934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmda r6, {r2, r3} │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 8753bc <__cxa_atexit@plt+0x86340c> │ │ │ │ + b 8753cc <__cxa_atexit@plt+0x86341c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #52, 12 @ 0x3400000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #36, 12 @ 0x2400000 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - cmpeq ip, #136, 12 @ 0x8800000 │ │ │ │ - cmpeq ip, #232, 24 @ 0xe800 │ │ │ │ - cmpeq ip, #196, 6 @ 0x10000003 │ │ │ │ - teqeq lr, #228, 28 @ 0xe40 │ │ │ │ + cmpeq ip, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ + cmpeq ip, #180, 6 @ 0xd0000002 │ │ │ │ + teqeq lr, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877920 <__cxa_atexit@plt+0x865970> │ │ │ │ - ldr r3, [pc, #32] @ 877928 <__cxa_atexit@plt+0x865978> │ │ │ │ + bcc 877930 <__cxa_atexit@plt+0x865980> │ │ │ │ + ldr r3, [pc, #32] @ 877938 <__cxa_atexit@plt+0x865988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87792c <__cxa_atexit@plt+0x86597c> │ │ │ │ + ldr r7, [pc, #16] @ 87793c <__cxa_atexit@plt+0x86598c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ - cmpeq ip, #112, 2 │ │ │ │ - teqeq lr, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq ip, #36, 6 @ 0x90000000 │ │ │ │ + cmpeq ip, #96, 2 │ │ │ │ + teqeq lr, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87796c <__cxa_atexit@plt+0x8659bc> │ │ │ │ - ldr r3, [pc, #36] @ 877974 <__cxa_atexit@plt+0x8659c4> │ │ │ │ + bcc 87797c <__cxa_atexit@plt+0x8659cc> │ │ │ │ + ldr r3, [pc, #36] @ 877984 <__cxa_atexit@plt+0x8659d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 877978 <__cxa_atexit@plt+0x8659c8> │ │ │ │ + ldr r7, [pc, #16] @ 877988 <__cxa_atexit@plt+0x8659d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 4 @ 0xc000000e │ │ │ │ - cmpeq ip, #148, 18 @ 0x250000 │ │ │ │ - teqeq lr, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq ip, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq ip, #132, 18 @ 0x210000 │ │ │ │ + teqeq lr, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877a00 <__cxa_atexit@plt+0x865a50> │ │ │ │ + bcc 877a10 <__cxa_atexit@plt+0x865a60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8779f8 <__cxa_atexit@plt+0x865a48> │ │ │ │ - ldr r3, [pc, #92] @ 877a08 <__cxa_atexit@plt+0x865a58> │ │ │ │ + bhi 877a08 <__cxa_atexit@plt+0x865a58> │ │ │ │ + ldr r3, [pc, #92] @ 877a18 <__cxa_atexit@plt+0x865a68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 877a0c <__cxa_atexit@plt+0x865a5c> │ │ │ │ + ldr r2, [pc, #88] @ 877a1c <__cxa_atexit@plt+0x865a6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 877a10 <__cxa_atexit@plt+0x865a60> │ │ │ │ + ldr r0, [pc, #64] @ 877a20 <__cxa_atexit@plt+0x865a70> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 877a14 <__cxa_atexit@plt+0x865a64> │ │ │ │ + ldr r7, [pc, #32] @ 877a24 <__cxa_atexit@plt+0x865a74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq ip, #136, 4 @ 0x80000008 │ │ │ │ + cmpeq ip, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq ip, #92, 4 @ 0xc0000005 │ │ │ │ - teqeq lr, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq ip, #76, 4 @ 0xc0000004 │ │ │ │ + teqeq lr, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877b30 <__cxa_atexit@plt+0x865b80> │ │ │ │ + bcc 877b40 <__cxa_atexit@plt+0x865b90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877b28 <__cxa_atexit@plt+0x865b78> │ │ │ │ + bhi 877b38 <__cxa_atexit@plt+0x865b88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sl, r7, #15 │ │ │ │ ldm sl, {r2, r3, sl} │ │ │ │ @@ -2201272,540 +2201276,540 @@ │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ str fp, [r6, #-12] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #144] @ 877b38 <__cxa_atexit@plt+0x865b88> │ │ │ │ + ldr r7, [pc, #144] @ 877b48 <__cxa_atexit@plt+0x865b98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str ip, [r5, #32] │ │ │ │ str r9, [r5, #28] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #24] │ │ │ │ - ldr r7, [pc, #96] @ 877b3c <__cxa_atexit@plt+0x865b8c> │ │ │ │ + ldr r7, [pc, #96] @ 877b4c <__cxa_atexit@plt+0x865b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #88] @ 877b40 <__cxa_atexit@plt+0x865b90> │ │ │ │ + ldr r2, [pc, #88] @ 877b50 <__cxa_atexit@plt+0x865ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #36] @ 877b44 <__cxa_atexit@plt+0x865b94> │ │ │ │ + ldr r7, [pc, #36] @ 877b54 <__cxa_atexit@plt+0x865ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ @ instruction: 0xfffff104 │ │ │ │ - cmpeq ip, #48, 8 @ 0x30000000 │ │ │ │ - teqeq lr, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq ip, #32, 8 @ 0x20000000 │ │ │ │ + teqeq lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 877b70 <__cxa_atexit@plt+0x865bc0> │ │ │ │ + bne 877b80 <__cxa_atexit@plt+0x865bd0> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r7, r3 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 877bfc <__cxa_atexit@plt+0x865c4c> │ │ │ │ + bhi 877c0c <__cxa_atexit@plt+0x865c5c> │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add lr, r5, #32 │ │ │ │ ldm lr, {r0, ip, lr} │ │ │ │ str r2, [r6, #-8] │ │ │ │ stmda r6, {r1, lr} │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #84] @ 877c08 <__cxa_atexit@plt+0x865c58> │ │ │ │ + ldr r1, [pc, #84] @ 877c18 <__cxa_atexit@plt+0x865c68> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r6, #44 @ 0x2c │ │ │ │ stm r1, {r0, sl, ip} │ │ │ │ sub r0, r6, #32 │ │ │ │ stm r0, {r9, fp, lr} │ │ │ │ - ldr r3, [pc, #56] @ 877c0c <__cxa_atexit@plt+0x865c5c> │ │ │ │ + ldr r3, [pc, #56] @ 877c1c <__cxa_atexit@plt+0x865c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #32]! │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #36] @ 877c10 <__cxa_atexit@plt+0x865c60> │ │ │ │ + ldr r2, [pc, #36] @ 877c20 <__cxa_atexit@plt+0x865c70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - cmpeq ip, #144 @ 0x90 │ │ │ │ + cmpeq ip, #128 @ 0x80 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - teqeq lr, #56, 20 @ 0x38000 │ │ │ │ + teqeq lr, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877c4c <__cxa_atexit@plt+0x865c9c> │ │ │ │ - ldr r3, [pc, #32] @ 877c54 <__cxa_atexit@plt+0x865ca4> │ │ │ │ + bcc 877c5c <__cxa_atexit@plt+0x865cac> │ │ │ │ + ldr r3, [pc, #32] @ 877c64 <__cxa_atexit@plt+0x865cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 877c58 <__cxa_atexit@plt+0x865ca8> │ │ │ │ + ldr r7, [pc, #16] @ 877c68 <__cxa_atexit@plt+0x865cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #8 │ │ │ │ - cmpeq ip, #184, 28 @ 0xb80 │ │ │ │ + cmpeq ip, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq ip, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877c88 <__cxa_atexit@plt+0x865cd8> │ │ │ │ - ldr r3, [pc, #24] @ 877c90 <__cxa_atexit@plt+0x865ce0> │ │ │ │ + bcc 877c98 <__cxa_atexit@plt+0x865ce8> │ │ │ │ + ldr r3, [pc, #24] @ 877ca0 <__cxa_atexit@plt+0x865cf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #196, 30 @ 0x310 │ │ │ │ - teqeq lr, #196, 18 @ 0x310000 │ │ │ │ + cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ + teqeq lr, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877d10 <__cxa_atexit@plt+0x865d60> │ │ │ │ + bcc 877d20 <__cxa_atexit@plt+0x865d70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877d08 <__cxa_atexit@plt+0x865d58> │ │ │ │ - ldr r3, [pc, #84] @ 877d18 <__cxa_atexit@plt+0x865d68> │ │ │ │ + bhi 877d18 <__cxa_atexit@plt+0x865d68> │ │ │ │ + ldr r3, [pc, #84] @ 877d28 <__cxa_atexit@plt+0x865d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 877d1c <__cxa_atexit@plt+0x865d6c> │ │ │ │ + ldr r2, [pc, #80] @ 877d2c <__cxa_atexit@plt+0x865d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 877d20 <__cxa_atexit@plt+0x865d70> │ │ │ │ + ldr r1, [pc, #60] @ 877d30 <__cxa_atexit@plt+0x865d80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 877d24 <__cxa_atexit@plt+0x865d74> │ │ │ │ + ldr r7, [pc, #32] @ 877d34 <__cxa_atexit@plt+0x865d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq ip, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq ip, #76, 30 @ 0x130 │ │ │ │ - teqeq lr, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq ip, #60, 30 @ 0xf0 │ │ │ │ + teqeq lr, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877d60 <__cxa_atexit@plt+0x865db0> │ │ │ │ - ldr r3, [pc, #32] @ 877d68 <__cxa_atexit@plt+0x865db8> │ │ │ │ + bcc 877d70 <__cxa_atexit@plt+0x865dc0> │ │ │ │ + ldr r3, [pc, #32] @ 877d78 <__cxa_atexit@plt+0x865dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 877d6c <__cxa_atexit@plt+0x865dbc> │ │ │ │ + ldr r7, [pc, #16] @ 877d7c <__cxa_atexit@plt+0x865dcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #244, 28 @ 0xf40 │ │ │ │ - cmpeq ip, #72, 26 @ 0x1200 │ │ │ │ - teqeq lr, #160, 22 @ 0x28000 │ │ │ │ + cmpeq ip, #228, 28 @ 0xe40 │ │ │ │ + cmpeq ip, #56, 26 @ 0xe00 │ │ │ │ + teqeq lr, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877da8 <__cxa_atexit@plt+0x865df8> │ │ │ │ - ldr r3, [pc, #32] @ 877db0 <__cxa_atexit@plt+0x865e00> │ │ │ │ + bcc 877db8 <__cxa_atexit@plt+0x865e08> │ │ │ │ + ldr r3, [pc, #32] @ 877dc0 <__cxa_atexit@plt+0x865e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 877db4 <__cxa_atexit@plt+0x865e04> │ │ │ │ + ldr r7, [pc, #16] @ 877dc4 <__cxa_atexit@plt+0x865e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #172, 28 @ 0xac0 │ │ │ │ - cmpeq ip, #196, 14 @ 0x3100000 │ │ │ │ - teqeq lr, #240 @ 0xf0 │ │ │ │ + cmpeq ip, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ + teqeq lr, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877e1c <__cxa_atexit@plt+0x865e6c> │ │ │ │ + bcc 877e2c <__cxa_atexit@plt+0x865e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877e14 <__cxa_atexit@plt+0x865e64> │ │ │ │ - ldr r3, [pc, #60] @ 877e24 <__cxa_atexit@plt+0x865e74> │ │ │ │ + bhi 877e24 <__cxa_atexit@plt+0x865e74> │ │ │ │ + ldr r3, [pc, #60] @ 877e34 <__cxa_atexit@plt+0x865e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 877e28 <__cxa_atexit@plt+0x865e78> │ │ │ │ + ldr r3, [pc, #44] @ 877e38 <__cxa_atexit@plt+0x865e88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 877e2c <__cxa_atexit@plt+0x865e7c> │ │ │ │ + ldr r7, [pc, #28] @ 877e3c <__cxa_atexit@plt+0x865e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #84, 28 @ 0x540 │ │ │ │ + cmpeq ip, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #68, 2 │ │ │ │ - teqeq lr, #224, 20 @ 0xe0000 │ │ │ │ + cmpeq ip, #52, 2 │ │ │ │ + teqeq lr, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877e68 <__cxa_atexit@plt+0x865eb8> │ │ │ │ - ldr r3, [pc, #32] @ 877e70 <__cxa_atexit@plt+0x865ec0> │ │ │ │ + bcc 877e78 <__cxa_atexit@plt+0x865ec8> │ │ │ │ + ldr r3, [pc, #32] @ 877e80 <__cxa_atexit@plt+0x865ed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 877e74 <__cxa_atexit@plt+0x865ec4> │ │ │ │ + ldr r7, [pc, #16] @ 877e84 <__cxa_atexit@plt+0x865ed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq ip, #4, 14 @ 0x100000 │ │ │ │ - teqeq lr, #84, 18 @ 0x150000 │ │ │ │ + cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ + cmpeq ip, #244, 12 @ 0xf400000 │ │ │ │ + teqeq lr, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877eb0 <__cxa_atexit@plt+0x865f00> │ │ │ │ - ldr r3, [pc, #32] @ 877eb8 <__cxa_atexit@plt+0x865f08> │ │ │ │ + bcc 877ec0 <__cxa_atexit@plt+0x865f10> │ │ │ │ + ldr r3, [pc, #32] @ 877ec8 <__cxa_atexit@plt+0x865f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 877ebc <__cxa_atexit@plt+0x865f0c> │ │ │ │ + ldr r7, [pc, #16] @ 877ecc <__cxa_atexit@plt+0x865f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ - cmpeq ip, #224, 22 @ 0x38000 │ │ │ │ + cmpeq ip, #148, 26 @ 0x2500 │ │ │ │ + cmpeq ip, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877eec <__cxa_atexit@plt+0x865f3c> │ │ │ │ - ldr r3, [pc, #24] @ 877ef4 <__cxa_atexit@plt+0x865f44> │ │ │ │ + bcc 877efc <__cxa_atexit@plt+0x865f4c> │ │ │ │ + ldr r3, [pc, #24] @ 877f04 <__cxa_atexit@plt+0x865f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 26 @ 0x1800 │ │ │ │ - teqeq lr, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + teqeq lr, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 877f40 <__cxa_atexit@plt+0x865f90> │ │ │ │ - ldr r3, [pc, #48] @ 877f48 <__cxa_atexit@plt+0x865f98> │ │ │ │ + bcc 877f50 <__cxa_atexit@plt+0x865fa0> │ │ │ │ + ldr r3, [pc, #48] @ 877f58 <__cxa_atexit@plt+0x865fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 877f4c <__cxa_atexit@plt+0x865f9c> │ │ │ │ + ldr r2, [pc, #44] @ 877f5c <__cxa_atexit@plt+0x865fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 877f50 <__cxa_atexit@plt+0x865fa0> │ │ │ │ + ldr r7, [pc, #20] @ 877f60 <__cxa_atexit@plt+0x865fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #28, 26 @ 0x700 │ │ │ │ - cmpeq ip, #80, 22 @ 0x14000 │ │ │ │ + cmpeq ip, #12, 26 @ 0x300 │ │ │ │ + cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 877f94 <__cxa_atexit@plt+0x865fe4> │ │ │ │ + bhi 877fa4 <__cxa_atexit@plt+0x865ff4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #40] @ 877fa0 <__cxa_atexit@plt+0x865ff0> │ │ │ │ + ldr r2, [pc, #40] @ 877fb0 <__cxa_atexit@plt+0x866000> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 877fa4 <__cxa_atexit@plt+0x865ff4> │ │ │ │ + ldr r1, [pc, #32] @ 877fb4 <__cxa_atexit@plt+0x866004> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #76, 12 @ 0x4c00000 │ │ │ │ - cmpeq ip, #208, 10 @ 0x34000000 │ │ │ │ - teqeq lr, #140, 28 @ 0x8c0 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #60, 12 @ 0x3c00000 │ │ │ │ + cmpeq ip, #192, 10 @ 0x30000000 │ │ │ │ + teqeq lr, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87802c <__cxa_atexit@plt+0x86607c> │ │ │ │ + bcc 87803c <__cxa_atexit@plt+0x86608c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr r6, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, fp, lr} │ │ │ │ - ldr r9, [pc, #72] @ 878034 <__cxa_atexit@plt+0x866084> │ │ │ │ + ldr r9, [pc, #72] @ 878044 <__cxa_atexit@plt+0x866094> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #56] @ 878038 <__cxa_atexit@plt+0x866088> │ │ │ │ + ldr r0, [pc, #56] @ 878048 <__cxa_atexit@plt+0x866098> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r3, ip} │ │ │ │ str sl, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #120, 24 @ 0x7800 │ │ │ │ + cmpeq ip, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq lr, #252, 26 @ 0x3f00 │ │ │ │ + teqeq lr, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 878060 <__cxa_atexit@plt+0x8660b0> │ │ │ │ + bne 878070 <__cxa_atexit@plt+0x8660c0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #32 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8780a4 <__cxa_atexit@plt+0x8660f4> │ │ │ │ + bhi 8780b4 <__cxa_atexit@plt+0x866104> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ - ldr r3, [pc, #48] @ 8780b0 <__cxa_atexit@plt+0x866100> │ │ │ │ + ldr r3, [pc, #48] @ 8780c0 <__cxa_atexit@plt+0x866110> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 8780b4 <__cxa_atexit@plt+0x866104> │ │ │ │ + ldr r2, [pc, #44] @ 8780c4 <__cxa_atexit@plt+0x866114> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 8780b8 <__cxa_atexit@plt+0x866108> │ │ │ │ + ldr r7, [pc, #24] @ 8780c8 <__cxa_atexit@plt+0x866118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq ip, #148 @ 0x94 │ │ │ │ - teqeq lr, #20, 26 @ 0x500 │ │ │ │ + cmpeq ip, #132 @ 0x84 │ │ │ │ + teqeq lr, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 878114 <__cxa_atexit@plt+0x866164> │ │ │ │ + bne 878124 <__cxa_atexit@plt+0x866174> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878160 <__cxa_atexit@plt+0x8661b0> │ │ │ │ + bhi 878170 <__cxa_atexit@plt+0x8661c0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #140] @ 878184 <__cxa_atexit@plt+0x8661d4> │ │ │ │ + ldr r2, [pc, #140] @ 878194 <__cxa_atexit@plt+0x8661e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ add r5, r5, #32 │ │ │ │ - ldr r7, [pc, #120] @ 878188 <__cxa_atexit@plt+0x8661d8> │ │ │ │ + ldr r7, [pc, #120] @ 878198 <__cxa_atexit@plt+0x8661e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87816c <__cxa_atexit@plt+0x8661bc> │ │ │ │ + bhi 87817c <__cxa_atexit@plt+0x8661cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #72] @ 878178 <__cxa_atexit@plt+0x8661c8> │ │ │ │ + ldr r2, [pc, #72] @ 878188 <__cxa_atexit@plt+0x8661d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #64] @ 87817c <__cxa_atexit@plt+0x8661cc> │ │ │ │ + ldr r7, [pc, #64] @ 87818c <__cxa_atexit@plt+0x8661dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #36] @ 878180 <__cxa_atexit@plt+0x8661d0> │ │ │ │ + ldr r7, [pc, #36] @ 878190 <__cxa_atexit@plt+0x8661e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ - cmpeq ip, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq ip, #148, 26 @ 0x2500 │ │ │ │ + cmpeq ip, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ - teqeq lr, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #48, 22 @ 0xc000 │ │ │ │ + teqeq lr, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8781c8 <__cxa_atexit@plt+0x866218> │ │ │ │ - ldr r3, [pc, #36] @ 8781d0 <__cxa_atexit@plt+0x866220> │ │ │ │ + bcc 8781d8 <__cxa_atexit@plt+0x866228> │ │ │ │ + ldr r3, [pc, #36] @ 8781e0 <__cxa_atexit@plt+0x866230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8781d4 <__cxa_atexit@plt+0x866224> │ │ │ │ + ldr r7, [pc, #16] @ 8781e4 <__cxa_atexit@plt+0x866234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #144, 20 @ 0x90000 │ │ │ │ - cmpeq ip, #184, 12 @ 0xb800000 │ │ │ │ + cmpeq ip, #128, 20 @ 0x80000 │ │ │ │ + cmpeq ip, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878204 <__cxa_atexit@plt+0x866254> │ │ │ │ - ldr r3, [pc, #24] @ 87820c <__cxa_atexit@plt+0x86625c> │ │ │ │ + bcc 878214 <__cxa_atexit@plt+0x866264> │ │ │ │ + ldr r3, [pc, #24] @ 87821c <__cxa_atexit@plt+0x86626c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 20 @ 0x48000 │ │ │ │ - teqeq lr, #24, 24 @ 0x1800 │ │ │ │ + cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + teqeq lr, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878294 <__cxa_atexit@plt+0x8662e4> │ │ │ │ + bcc 8782a4 <__cxa_atexit@plt+0x8662f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87828c <__cxa_atexit@plt+0x8662dc> │ │ │ │ - ldr r3, [pc, #92] @ 87829c <__cxa_atexit@plt+0x8662ec> │ │ │ │ + bhi 87829c <__cxa_atexit@plt+0x8662ec> │ │ │ │ + ldr r3, [pc, #92] @ 8782ac <__cxa_atexit@plt+0x8662fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8782a0 <__cxa_atexit@plt+0x8662f0> │ │ │ │ + ldr r2, [pc, #88] @ 8782b0 <__cxa_atexit@plt+0x866300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8782a4 <__cxa_atexit@plt+0x8662f4> │ │ │ │ + ldr r0, [pc, #64] @ 8782b4 <__cxa_atexit@plt+0x866304> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8782a8 <__cxa_atexit@plt+0x8662f8> │ │ │ │ + ldr r7, [pc, #32] @ 8782b8 <__cxa_atexit@plt+0x866308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq ip, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, #200, 18 @ 0x320000 │ │ │ │ - teqeq lr, #156, 22 @ 0x27000 │ │ │ │ + cmpeq ip, #184, 18 @ 0x2e0000 │ │ │ │ + teqeq lr, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878380 <__cxa_atexit@plt+0x8663d0> │ │ │ │ + bcc 878390 <__cxa_atexit@plt+0x8663e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878378 <__cxa_atexit@plt+0x8663c8> │ │ │ │ - ldr r2, [pc, #172] @ 878388 <__cxa_atexit@plt+0x8663d8> │ │ │ │ + bhi 878388 <__cxa_atexit@plt+0x8663d8> │ │ │ │ + ldr r2, [pc, #172] @ 878398 <__cxa_atexit@plt+0x8663e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str fp, [sp] │ │ │ │ @@ -2201813,2731 +2201817,2731 @@ │ │ │ │ ldr r0, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ ldr lr, [r7, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #44] @ 0x2c │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #112] @ 87838c <__cxa_atexit@plt+0x8663dc> │ │ │ │ + ldr r1, [pc, #112] @ 87839c <__cxa_atexit@plt+0x8663ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #96] @ 878390 <__cxa_atexit@plt+0x8663e0> │ │ │ │ + ldr r3, [pc, #96] @ 8783a0 <__cxa_atexit@plt+0x8663f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ str ip, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #60] @ 878394 <__cxa_atexit@plt+0x8663e4> │ │ │ │ + ldr r3, [pc, #60] @ 8783a4 <__cxa_atexit@plt+0x8663f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 18 @ 0x180000 │ │ │ │ + cmpeq ip, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - cmpeq ip, #12, 18 @ 0x30000 │ │ │ │ - teqeq lr, #104, 20 @ 0x68000 │ │ │ │ + cmpeq ip, #252, 16 @ 0xfc0000 │ │ │ │ + teqeq lr, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8783d4 <__cxa_atexit@plt+0x866424> │ │ │ │ - ldr r3, [pc, #36] @ 8783dc <__cxa_atexit@plt+0x86642c> │ │ │ │ + bcc 8783e4 <__cxa_atexit@plt+0x866434> │ │ │ │ + ldr r3, [pc, #36] @ 8783ec <__cxa_atexit@plt+0x86643c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8783e0 <__cxa_atexit@plt+0x866430> │ │ │ │ + ldr r7, [pc, #16] @ 8783f0 <__cxa_atexit@plt+0x866440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #132, 16 @ 0x840000 │ │ │ │ - cmpeq ip, #100, 26 @ 0x1900 │ │ │ │ - teqeq lr, #40, 20 @ 0x28000 │ │ │ │ + cmpeq ip, #116, 16 @ 0x740000 │ │ │ │ + cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ + teqeq lr, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878454 <__cxa_atexit@plt+0x8664a4> │ │ │ │ + bcc 878464 <__cxa_atexit@plt+0x8664b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87844c <__cxa_atexit@plt+0x86649c> │ │ │ │ - ldr r3, [pc, #72] @ 87845c <__cxa_atexit@plt+0x8664ac> │ │ │ │ + bhi 87845c <__cxa_atexit@plt+0x8664ac> │ │ │ │ + ldr r3, [pc, #72] @ 87846c <__cxa_atexit@plt+0x8664bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 878460 <__cxa_atexit@plt+0x8664b0> │ │ │ │ + ldr r7, [pc, #48] @ 878470 <__cxa_atexit@plt+0x8664c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 878464 <__cxa_atexit@plt+0x8664b4> │ │ │ │ + ldr r7, [pc, #28] @ 878474 <__cxa_atexit@plt+0x8664c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40, 16 @ 0x280000 │ │ │ │ + cmpeq ip, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq ip, #184, 4 @ 0x8000000b │ │ │ │ - teqeq lr, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq ip, #168, 4 @ 0x8000000a │ │ │ │ + teqeq lr, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8784a0 <__cxa_atexit@plt+0x8664f0> │ │ │ │ - ldr r3, [pc, #32] @ 8784a8 <__cxa_atexit@plt+0x8664f8> │ │ │ │ + bcc 8784b0 <__cxa_atexit@plt+0x866500> │ │ │ │ + ldr r3, [pc, #32] @ 8784b8 <__cxa_atexit@plt+0x866508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8784ac <__cxa_atexit@plt+0x8664fc> │ │ │ │ + ldr r7, [pc, #16] @ 8784bc <__cxa_atexit@plt+0x86650c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ - cmpeq ip, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq ip, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq ip, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8784dc <__cxa_atexit@plt+0x86652c> │ │ │ │ - ldr r3, [pc, #24] @ 8784e4 <__cxa_atexit@plt+0x866534> │ │ │ │ + bcc 8784ec <__cxa_atexit@plt+0x86653c> │ │ │ │ + ldr r3, [pc, #24] @ 8784f4 <__cxa_atexit@plt+0x866544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #112, 14 @ 0x1c00000 │ │ │ │ - teqeq lr, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq ip, #96, 14 @ 0x1800000 │ │ │ │ + teqeq lr, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878530 <__cxa_atexit@plt+0x866580> │ │ │ │ - ldr r3, [pc, #48] @ 878538 <__cxa_atexit@plt+0x866588> │ │ │ │ + bcc 878540 <__cxa_atexit@plt+0x866590> │ │ │ │ + ldr r3, [pc, #48] @ 878548 <__cxa_atexit@plt+0x866598> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 87853c <__cxa_atexit@plt+0x86658c> │ │ │ │ + ldr r2, [pc, #44] @ 87854c <__cxa_atexit@plt+0x86659c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 878540 <__cxa_atexit@plt+0x866590> │ │ │ │ + ldr r7, [pc, #20] @ 878550 <__cxa_atexit@plt+0x8665a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #44, 14 @ 0xb00000 │ │ │ │ - cmpeq ip, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq ip, #28, 14 @ 0x700000 │ │ │ │ + cmpeq ip, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878584 <__cxa_atexit@plt+0x8665d4> │ │ │ │ + bhi 878594 <__cxa_atexit@plt+0x8665e4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #40] @ 878590 <__cxa_atexit@plt+0x8665e0> │ │ │ │ + ldr r2, [pc, #40] @ 8785a0 <__cxa_atexit@plt+0x8665f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #32] @ 878594 <__cxa_atexit@plt+0x8665e4> │ │ │ │ + ldr r1, [pc, #32] @ 8785a4 <__cxa_atexit@plt+0x8665f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r6, {r1, r2, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #92 @ 0x5c │ │ │ │ - cmpeq ip, #224, 30 @ 0x380 │ │ │ │ - teqeq lr, #68, 16 @ 0x440000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #76 @ 0x4c │ │ │ │ + cmpeq ip, #208, 30 @ 0x340 │ │ │ │ + teqeq lr, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87861c <__cxa_atexit@plt+0x86666c> │ │ │ │ + bcc 87862c <__cxa_atexit@plt+0x86667c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr r6, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r0, r1, fp, lr} │ │ │ │ - ldr r9, [pc, #72] @ 878624 <__cxa_atexit@plt+0x866674> │ │ │ │ + ldr r9, [pc, #72] @ 878634 <__cxa_atexit@plt+0x866684> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #56] @ 878628 <__cxa_atexit@plt+0x866678> │ │ │ │ + ldr r0, [pc, #56] @ 878638 <__cxa_atexit@plt+0x866688> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r3, ip} │ │ │ │ str sl, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq ip, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - teqeq lr, #180, 14 @ 0x2d00000 │ │ │ │ + teqeq lr, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 878650 <__cxa_atexit@plt+0x8666a0> │ │ │ │ + bne 878660 <__cxa_atexit@plt+0x8666b0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #32 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8786a8 <__cxa_atexit@plt+0x8666f8> │ │ │ │ + bhi 8786b8 <__cxa_atexit@plt+0x866708> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr r1, [pc, #68] @ 8786b4 <__cxa_atexit@plt+0x866704> │ │ │ │ + ldr r1, [pc, #68] @ 8786c4 <__cxa_atexit@plt+0x866714> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 8786b8 <__cxa_atexit@plt+0x866708> │ │ │ │ + ldr r0, [pc, #64] @ 8786c8 <__cxa_atexit@plt+0x866718> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #36] @ 8786bc <__cxa_atexit@plt+0x86670c> │ │ │ │ + ldr r3, [pc, #36] @ 8786cc <__cxa_atexit@plt+0x86671c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #28] @ 8786c0 <__cxa_atexit@plt+0x866710> │ │ │ │ + ldr r8, [pc, #28] @ 8786d0 <__cxa_atexit@plt+0x866720> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq ip, #204, 10 @ 0x33000000 │ │ │ │ - cmpeq ip, #80, 8 @ 0x50000000 │ │ │ │ - teqeq lr, #12, 14 @ 0x300000 │ │ │ │ + cmpeq ip, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq ip, #64, 8 @ 0x40000000 │ │ │ │ + teqeq lr, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 87871c <__cxa_atexit@plt+0x86676c> │ │ │ │ + bne 87872c <__cxa_atexit@plt+0x86677c> │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878768 <__cxa_atexit@plt+0x8667b8> │ │ │ │ + bhi 878778 <__cxa_atexit@plt+0x8667c8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #140] @ 87878c <__cxa_atexit@plt+0x8667dc> │ │ │ │ + ldr r2, [pc, #140] @ 87879c <__cxa_atexit@plt+0x8667ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ add r5, r5, #32 │ │ │ │ - ldr r7, [pc, #120] @ 878790 <__cxa_atexit@plt+0x8667e0> │ │ │ │ + ldr r7, [pc, #120] @ 8787a0 <__cxa_atexit@plt+0x8667f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878774 <__cxa_atexit@plt+0x8667c4> │ │ │ │ + bhi 878784 <__cxa_atexit@plt+0x8667d4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #72] @ 878780 <__cxa_atexit@plt+0x8667d0> │ │ │ │ + ldr r2, [pc, #72] @ 878790 <__cxa_atexit@plt+0x8667e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #64] @ 878784 <__cxa_atexit@plt+0x8667d4> │ │ │ │ + ldr r7, [pc, #64] @ 878794 <__cxa_atexit@plt+0x8667e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #36] @ 878788 <__cxa_atexit@plt+0x8667d8> │ │ │ │ + ldr r7, [pc, #36] @ 878798 <__cxa_atexit@plt+0x8667e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmpeq ip, #156, 14 @ 0x2700000 │ │ │ │ - cmpeq ip, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq ip, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - cmpeq ip, #56, 10 @ 0xe000000 │ │ │ │ - teqeq lr, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq ip, #40, 10 @ 0xa000000 │ │ │ │ + teqeq lr, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8787d0 <__cxa_atexit@plt+0x866820> │ │ │ │ - ldr r3, [pc, #36] @ 8787d8 <__cxa_atexit@plt+0x866828> │ │ │ │ + bcc 8787e0 <__cxa_atexit@plt+0x866830> │ │ │ │ + ldr r3, [pc, #36] @ 8787e8 <__cxa_atexit@plt+0x866838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 8787dc <__cxa_atexit@plt+0x86682c> │ │ │ │ + ldr r7, [pc, #16] @ 8787ec <__cxa_atexit@plt+0x86683c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #136, 8 @ 0x88000000 │ │ │ │ - cmpeq ip, #196, 2 @ 0x31 │ │ │ │ + cmpeq ip, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq ip, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87880c <__cxa_atexit@plt+0x86685c> │ │ │ │ - ldr r3, [pc, #24] @ 878814 <__cxa_atexit@plt+0x866864> │ │ │ │ + bcc 87881c <__cxa_atexit@plt+0x86686c> │ │ │ │ + ldr r3, [pc, #24] @ 878824 <__cxa_atexit@plt+0x866874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #64, 8 @ 0x40000000 │ │ │ │ - teqeq lr, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq ip, #48, 8 @ 0x30000000 │ │ │ │ + teqeq lr, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87889c <__cxa_atexit@plt+0x8668ec> │ │ │ │ + bcc 8788ac <__cxa_atexit@plt+0x8668fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878894 <__cxa_atexit@plt+0x8668e4> │ │ │ │ - ldr r3, [pc, #92] @ 8788a4 <__cxa_atexit@plt+0x8668f4> │ │ │ │ + bhi 8788a4 <__cxa_atexit@plt+0x8668f4> │ │ │ │ + ldr r3, [pc, #92] @ 8788b4 <__cxa_atexit@plt+0x866904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 8788a8 <__cxa_atexit@plt+0x8668f8> │ │ │ │ + ldr r2, [pc, #88] @ 8788b8 <__cxa_atexit@plt+0x866908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 8788ac <__cxa_atexit@plt+0x8668fc> │ │ │ │ + ldr r0, [pc, #64] @ 8788bc <__cxa_atexit@plt+0x86690c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 8788b0 <__cxa_atexit@plt+0x866900> │ │ │ │ + ldr r7, [pc, #32] @ 8788c0 <__cxa_atexit@plt+0x866910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq ip, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, #192, 6 │ │ │ │ - teqeq lr, #200, 8 @ 0xc8000000 │ │ │ │ + cmpeq ip, #176, 6 @ 0xc0000002 │ │ │ │ + teqeq lr, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8788ec <__cxa_atexit@plt+0x86693c> │ │ │ │ - ldr r3, [pc, #32] @ 8788f4 <__cxa_atexit@plt+0x866944> │ │ │ │ + bcc 8788fc <__cxa_atexit@plt+0x86694c> │ │ │ │ + ldr r3, [pc, #32] @ 878904 <__cxa_atexit@plt+0x866954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8788f8 <__cxa_atexit@plt+0x866948> │ │ │ │ + ldr r7, [pc, #16] @ 878908 <__cxa_atexit@plt+0x866958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #104, 6 @ 0xa0000001 │ │ │ │ - cmpeq ip, #12, 6 @ 0x30000000 │ │ │ │ - teqeq lr, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq ip, #88, 6 @ 0x60000001 │ │ │ │ + cmpeq ip, #252, 4 @ 0xc000000f │ │ │ │ + teqeq lr, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878934 <__cxa_atexit@plt+0x866984> │ │ │ │ - ldr r3, [pc, #32] @ 87893c <__cxa_atexit@plt+0x86698c> │ │ │ │ + bcc 878944 <__cxa_atexit@plt+0x866994> │ │ │ │ + ldr r3, [pc, #32] @ 87894c <__cxa_atexit@plt+0x86699c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 878940 <__cxa_atexit@plt+0x866990> │ │ │ │ + ldr r7, [pc, #16] @ 878950 <__cxa_atexit@plt+0x8669a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 6 @ 0x80000000 │ │ │ │ - cmpeq ip, #132, 28 @ 0x840 │ │ │ │ - teqeq lr, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq ip, #16, 6 @ 0x40000000 │ │ │ │ + cmpeq ip, #116, 28 @ 0x740 │ │ │ │ + teqeq lr, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8789bc <__cxa_atexit@plt+0x866a0c> │ │ │ │ + bcc 8789cc <__cxa_atexit@plt+0x866a1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8789b4 <__cxa_atexit@plt+0x866a04> │ │ │ │ - ldr r3, [pc, #80] @ 8789c4 <__cxa_atexit@plt+0x866a14> │ │ │ │ + bhi 8789c4 <__cxa_atexit@plt+0x866a14> │ │ │ │ + ldr r3, [pc, #80] @ 8789d4 <__cxa_atexit@plt+0x866a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #64] @ 8789c8 <__cxa_atexit@plt+0x866a18> │ │ │ │ + ldr r3, [pc, #64] @ 8789d8 <__cxa_atexit@plt+0x866a28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #44] @ 8789cc <__cxa_atexit@plt+0x866a1c> │ │ │ │ + ldr r7, [pc, #44] @ 8789dc <__cxa_atexit@plt+0x866a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #40] @ 8789d0 <__cxa_atexit@plt+0x866a20> │ │ │ │ + ldr r8, [pc, #40] @ 8789e0 <__cxa_atexit@plt+0x866a30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #36] @ 8789d4 <__cxa_atexit@plt+0x866a24> │ │ │ │ + ldr r9, [pc, #36] @ 8789e4 <__cxa_atexit@plt+0x866a34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq ip, #184, 4 @ 0x8000000b │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #228, 2 @ 0x39 │ │ │ │ - cmpeq ip, #236 @ 0xec │ │ │ │ - cmpeq ip, #48, 4 │ │ │ │ - teqeq lr, #176, 6 @ 0xc0000002 │ │ │ │ + cmpeq ip, #212, 2 @ 0x35 │ │ │ │ + cmpeq ip, #220 @ 0xdc │ │ │ │ + cmpeq ip, #32, 4 │ │ │ │ + teqeq lr, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878a68 <__cxa_atexit@plt+0x866ab8> │ │ │ │ + bcc 878a78 <__cxa_atexit@plt+0x866ac8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878a60 <__cxa_atexit@plt+0x866ab0> │ │ │ │ - ldr r3, [pc, #104] @ 878a70 <__cxa_atexit@plt+0x866ac0> │ │ │ │ + bhi 878a70 <__cxa_atexit@plt+0x866ac0> │ │ │ │ + ldr r3, [pc, #104] @ 878a80 <__cxa_atexit@plt+0x866ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 878a74 <__cxa_atexit@plt+0x866ac4> │ │ │ │ + ldr r2, [pc, #100] @ 878a84 <__cxa_atexit@plt+0x866ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #84] @ 878a78 <__cxa_atexit@plt+0x866ac8> │ │ │ │ + ldr r0, [pc, #84] @ 878a88 <__cxa_atexit@plt+0x866ad8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r2, [pc, #68] @ 878a7c <__cxa_atexit@plt+0x866acc> │ │ │ │ + ldr r2, [pc, #68] @ 878a8c <__cxa_atexit@plt+0x866adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 878a80 <__cxa_atexit@plt+0x866ad0> │ │ │ │ + ldr r8, [pc, #36] @ 878a90 <__cxa_atexit@plt+0x866ae0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmpeq ip, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq ip, #28, 4 @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #44, 4 @ 0xc0000002 │ │ │ │ - cmpeq ip, #184, 16 @ 0xb80000 │ │ │ │ - teqeq lr, #168, 28 @ 0xa80 │ │ │ │ + cmpeq ip, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq ip, #168, 16 @ 0xa80000 │ │ │ │ + teqeq lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878abc <__cxa_atexit@plt+0x866b0c> │ │ │ │ - ldr r3, [pc, #32] @ 878ac4 <__cxa_atexit@plt+0x866b14> │ │ │ │ + bcc 878acc <__cxa_atexit@plt+0x866b1c> │ │ │ │ + ldr r3, [pc, #32] @ 878ad4 <__cxa_atexit@plt+0x866b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 878ac8 <__cxa_atexit@plt+0x866b18> │ │ │ │ + ldr r7, [pc, #16] @ 878ad8 <__cxa_atexit@plt+0x866b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #152, 2 @ 0x26 │ │ │ │ - cmpeq ip, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq ip, #136, 2 @ 0x22 │ │ │ │ + cmpeq ip, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878af8 <__cxa_atexit@plt+0x866b48> │ │ │ │ - ldr r3, [pc, #24] @ 878b00 <__cxa_atexit@plt+0x866b50> │ │ │ │ + bcc 878b08 <__cxa_atexit@plt+0x866b58> │ │ │ │ + ldr r3, [pc, #24] @ 878b10 <__cxa_atexit@plt+0x866b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #84, 2 │ │ │ │ - teqeq lr, #220, 2 @ 0x37 │ │ │ │ + cmpeq ip, #68, 2 │ │ │ │ + teqeq lr, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878b40 <__cxa_atexit@plt+0x866b90> │ │ │ │ - ldr r3, [pc, #36] @ 878b48 <__cxa_atexit@plt+0x866b98> │ │ │ │ + bcc 878b50 <__cxa_atexit@plt+0x866ba0> │ │ │ │ + ldr r3, [pc, #36] @ 878b58 <__cxa_atexit@plt+0x866ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 878b4c <__cxa_atexit@plt+0x866b9c> │ │ │ │ + ldr r7, [pc, #16] @ 878b5c <__cxa_atexit@plt+0x866bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #24, 2 │ │ │ │ - cmpeq ip, #108 @ 0x6c │ │ │ │ - teqeq lr, #212, 2 @ 0x35 │ │ │ │ + cmpeq ip, #8, 2 │ │ │ │ + cmpeq ip, #92 @ 0x5c │ │ │ │ + teqeq lr, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878bc0 <__cxa_atexit@plt+0x866c10> │ │ │ │ + bcc 878bd0 <__cxa_atexit@plt+0x866c20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878bb8 <__cxa_atexit@plt+0x866c08> │ │ │ │ - ldr r3, [pc, #72] @ 878bc8 <__cxa_atexit@plt+0x866c18> │ │ │ │ + bhi 878bc8 <__cxa_atexit@plt+0x866c18> │ │ │ │ + ldr r3, [pc, #72] @ 878bd8 <__cxa_atexit@plt+0x866c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ - ldr r7, [pc, #48] @ 878bcc <__cxa_atexit@plt+0x866c1c> │ │ │ │ + ldr r7, [pc, #48] @ 878bdc <__cxa_atexit@plt+0x866c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 878bd0 <__cxa_atexit@plt+0x866c20> │ │ │ │ + ldr r7, [pc, #28] @ 878be0 <__cxa_atexit@plt+0x866c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #188 @ 0xbc │ │ │ │ + cmpeq ip, #172 @ 0xac │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq ip, #32, 18 @ 0x80000 │ │ │ │ - teqeq lr, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq ip, #16, 18 @ 0x40000 │ │ │ │ + teqeq lr, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878c1c <__cxa_atexit@plt+0x866c6c> │ │ │ │ - ldr r3, [pc, #48] @ 878c24 <__cxa_atexit@plt+0x866c74> │ │ │ │ + bcc 878c2c <__cxa_atexit@plt+0x866c7c> │ │ │ │ + ldr r3, [pc, #48] @ 878c34 <__cxa_atexit@plt+0x866c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 878c28 <__cxa_atexit@plt+0x866c78> │ │ │ │ + ldr r3, [pc, #36] @ 878c38 <__cxa_atexit@plt+0x866c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 878c2c <__cxa_atexit@plt+0x866c7c> │ │ │ │ + ldr r8, [pc, #24] @ 878c3c <__cxa_atexit@plt+0x866c8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72 @ 0x48 │ │ │ │ - cmpeq ip, #208, 30 @ 0x340 │ │ │ │ - cmpeq ip, #164, 18 @ 0x290000 │ │ │ │ - teqeq lr, #44, 22 @ 0xb000 │ │ │ │ + cmpeq ip, #56 @ 0x38 │ │ │ │ + cmpeq ip, #192, 30 @ 0x300 │ │ │ │ + cmpeq ip, #148, 18 @ 0x250000 │ │ │ │ + teqeq lr, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878ca8 <__cxa_atexit@plt+0x866cf8> │ │ │ │ + bcc 878cb8 <__cxa_atexit@plt+0x866d08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878ca0 <__cxa_atexit@plt+0x866cf0> │ │ │ │ - ldr r3, [pc, #80] @ 878cb0 <__cxa_atexit@plt+0x866d00> │ │ │ │ + bhi 878cb0 <__cxa_atexit@plt+0x866d00> │ │ │ │ + ldr r3, [pc, #80] @ 878cc0 <__cxa_atexit@plt+0x866d10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 878cb4 <__cxa_atexit@plt+0x866d04> │ │ │ │ + ldr r1, [pc, #64] @ 878cc4 <__cxa_atexit@plt+0x866d14> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 878cb8 <__cxa_atexit@plt+0x866d08> │ │ │ │ + ldr r3, [pc, #52] @ 878cc8 <__cxa_atexit@plt+0x866d18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 878cbc <__cxa_atexit@plt+0x866d0c> │ │ │ │ + ldr r8, [pc, #32] @ 878ccc <__cxa_atexit@plt+0x866d1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #220, 30 @ 0x370 │ │ │ │ + cmpeq ip, #204, 30 @ 0x330 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq ip, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq ip, #88, 10 @ 0x16000000 │ │ │ │ - teqeq lr, #172, 20 @ 0xac000 │ │ │ │ + cmpeq ip, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq ip, #72, 10 @ 0x12000000 │ │ │ │ + teqeq lr, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878d3c <__cxa_atexit@plt+0x866d8c> │ │ │ │ + bcc 878d4c <__cxa_atexit@plt+0x866d9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878d34 <__cxa_atexit@plt+0x866d84> │ │ │ │ - ldr r3, [pc, #84] @ 878d44 <__cxa_atexit@plt+0x866d94> │ │ │ │ + bhi 878d44 <__cxa_atexit@plt+0x866d94> │ │ │ │ + ldr r3, [pc, #84] @ 878d54 <__cxa_atexit@plt+0x866da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 878d48 <__cxa_atexit@plt+0x866d98> │ │ │ │ + ldr r0, [pc, #64] @ 878d58 <__cxa_atexit@plt+0x866da8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 878d4c <__cxa_atexit@plt+0x866d9c> │ │ │ │ + ldr r3, [pc, #52] @ 878d5c <__cxa_atexit@plt+0x866dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - ldr r8, [pc, #32] @ 878d50 <__cxa_atexit@plt+0x866da0> │ │ │ │ + ldr r8, [pc, #32] @ 878d60 <__cxa_atexit@plt+0x866db0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #76, 30 @ 0x130 │ │ │ │ + cmpeq ip, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, #76, 30 @ 0x130 │ │ │ │ - cmpeq ip, #116 @ 0x74 │ │ │ │ - teqeq lr, #224, 30 @ 0x380 │ │ │ │ + cmpeq ip, #60, 30 @ 0xf0 │ │ │ │ + cmpeq ip, #100 @ 0x64 │ │ │ │ + teqeq lr, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878de8 <__cxa_atexit@plt+0x866e38> │ │ │ │ + bcc 878df8 <__cxa_atexit@plt+0x866e48> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878de0 <__cxa_atexit@plt+0x866e30> │ │ │ │ - ldr r3, [pc, #108] @ 878df0 <__cxa_atexit@plt+0x866e40> │ │ │ │ + bhi 878df0 <__cxa_atexit@plt+0x866e40> │ │ │ │ + ldr r3, [pc, #108] @ 878e00 <__cxa_atexit@plt+0x866e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #76] @ 878df4 <__cxa_atexit@plt+0x866e44> │ │ │ │ + ldr lr, [pc, #76] @ 878e04 <__cxa_atexit@plt+0x866e54> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 878df8 <__cxa_atexit@plt+0x866e48> │ │ │ │ + ldr sl, [pc, #72] @ 878e08 <__cxa_atexit@plt+0x866e58> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ sub r1, r6, #28 │ │ │ │ stm r1, {r0, r2, r7} │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [pc, #32] @ 878dfc <__cxa_atexit@plt+0x866e4c> │ │ │ │ + ldr r7, [pc, #32] @ 878e0c <__cxa_atexit@plt+0x866e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #184, 28 @ 0xb80 │ │ │ │ + cmpeq ip, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq ip, #116, 2 │ │ │ │ + cmpeq ip, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878e2c <__cxa_atexit@plt+0x866e7c> │ │ │ │ - ldr r3, [pc, #24] @ 878e34 <__cxa_atexit@plt+0x866e84> │ │ │ │ + bcc 878e3c <__cxa_atexit@plt+0x866e8c> │ │ │ │ + ldr r3, [pc, #24] @ 878e44 <__cxa_atexit@plt+0x866e94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 28 @ 0x200 │ │ │ │ - teqeq lr, #168, 28 @ 0xa80 │ │ │ │ + cmpeq ip, #16, 28 @ 0x100 │ │ │ │ + teqeq lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878e74 <__cxa_atexit@plt+0x866ec4> │ │ │ │ - ldr r3, [pc, #36] @ 878e7c <__cxa_atexit@plt+0x866ecc> │ │ │ │ + bcc 878e84 <__cxa_atexit@plt+0x866ed4> │ │ │ │ + ldr r3, [pc, #36] @ 878e8c <__cxa_atexit@plt+0x866edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 878e80 <__cxa_atexit@plt+0x866ed0> │ │ │ │ + ldr r7, [pc, #16] @ 878e90 <__cxa_atexit@plt+0x866ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #228, 26 @ 0x3900 │ │ │ │ - cmpeq ip, #56, 26 @ 0xe00 │ │ │ │ - teqeq lr, #104, 28 @ 0x680 │ │ │ │ + cmpeq ip, #212, 26 @ 0x3500 │ │ │ │ + cmpeq ip, #40, 26 @ 0xa00 │ │ │ │ + teqeq lr, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878eec <__cxa_atexit@plt+0x866f3c> │ │ │ │ + bcc 878efc <__cxa_atexit@plt+0x866f4c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878ee4 <__cxa_atexit@plt+0x866f34> │ │ │ │ - ldr r3, [pc, #64] @ 878ef4 <__cxa_atexit@plt+0x866f44> │ │ │ │ + bhi 878ef4 <__cxa_atexit@plt+0x866f44> │ │ │ │ + ldr r3, [pc, #64] @ 878f04 <__cxa_atexit@plt+0x866f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 878ef8 <__cxa_atexit@plt+0x866f48> │ │ │ │ + ldr r2, [pc, #44] @ 878f08 <__cxa_atexit@plt+0x866f58> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 878efc <__cxa_atexit@plt+0x866f4c> │ │ │ │ + ldr r7, [pc, #28] @ 878f0c <__cxa_atexit@plt+0x866f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #136, 26 @ 0x2200 │ │ │ │ + cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, #220, 14 @ 0x3700000 │ │ │ │ - teqeq lr, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq ip, #204, 14 @ 0x3300000 │ │ │ │ + teqeq lr, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878f68 <__cxa_atexit@plt+0x866fb8> │ │ │ │ + bcc 878f78 <__cxa_atexit@plt+0x866fc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 878f60 <__cxa_atexit@plt+0x866fb0> │ │ │ │ - ldr r3, [pc, #64] @ 878f70 <__cxa_atexit@plt+0x866fc0> │ │ │ │ + bhi 878f70 <__cxa_atexit@plt+0x866fc0> │ │ │ │ + ldr r3, [pc, #64] @ 878f80 <__cxa_atexit@plt+0x866fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 878f74 <__cxa_atexit@plt+0x866fc4> │ │ │ │ + ldr r2, [pc, #44] @ 878f84 <__cxa_atexit@plt+0x866fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 878f78 <__cxa_atexit@plt+0x866fc8> │ │ │ │ + ldr r7, [pc, #28] @ 878f88 <__cxa_atexit@plt+0x866fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #12, 26 @ 0x300 │ │ │ │ + cmpeq ip, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq ip, #248, 30 @ 0x3e0 │ │ │ │ - teqeq lr, #68, 26 @ 0x1100 │ │ │ │ + cmpeq ip, #232, 30 @ 0x3a0 │ │ │ │ + teqeq lr, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878fb4 <__cxa_atexit@plt+0x867004> │ │ │ │ - ldr r3, [pc, #32] @ 878fbc <__cxa_atexit@plt+0x86700c> │ │ │ │ + bcc 878fc4 <__cxa_atexit@plt+0x867014> │ │ │ │ + ldr r3, [pc, #32] @ 878fcc <__cxa_atexit@plt+0x86701c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 878fc0 <__cxa_atexit@plt+0x867010> │ │ │ │ + ldr r7, [pc, #16] @ 878fd0 <__cxa_atexit@plt+0x867020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ - cmpeq ip, #252, 22 @ 0x3f000 │ │ │ │ - teqeq lr, #240, 24 @ 0xf000 │ │ │ │ + cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #236, 22 @ 0x3b000 │ │ │ │ + teqeq lr, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 878ffc <__cxa_atexit@plt+0x86704c> │ │ │ │ - ldr r3, [pc, #32] @ 879004 <__cxa_atexit@plt+0x867054> │ │ │ │ + bcc 87900c <__cxa_atexit@plt+0x86705c> │ │ │ │ + ldr r3, [pc, #32] @ 879014 <__cxa_atexit@plt+0x867064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879008 <__cxa_atexit@plt+0x867058> │ │ │ │ + ldr r7, [pc, #16] @ 879018 <__cxa_atexit@plt+0x867068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #88, 24 @ 0x5800 │ │ │ │ - cmpeq ip, #212, 22 @ 0x35000 │ │ │ │ - teqeq lr, #192, 24 @ 0xc000 │ │ │ │ + cmpeq ip, #72, 24 @ 0x4800 │ │ │ │ + cmpeq ip, #196, 22 @ 0x31000 │ │ │ │ + teqeq lr, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879094 <__cxa_atexit@plt+0x8670e4> │ │ │ │ + bcc 8790a4 <__cxa_atexit@plt+0x8670f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87908c <__cxa_atexit@plt+0x8670dc> │ │ │ │ - ldr r3, [pc, #96] @ 87909c <__cxa_atexit@plt+0x8670ec> │ │ │ │ + bhi 87909c <__cxa_atexit@plt+0x8670ec> │ │ │ │ + ldr r3, [pc, #96] @ 8790ac <__cxa_atexit@plt+0x8670fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 8790a0 <__cxa_atexit@plt+0x8670f0> │ │ │ │ + ldr r2, [pc, #92] @ 8790b0 <__cxa_atexit@plt+0x867100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #80] @ 8790a4 <__cxa_atexit@plt+0x8670f4> │ │ │ │ + ldr r1, [pc, #80] @ 8790b4 <__cxa_atexit@plt+0x867104> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 8790a8 <__cxa_atexit@plt+0x8670f8> │ │ │ │ + ldr r2, [pc, #68] @ 8790b8 <__cxa_atexit@plt+0x867108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r2, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 8790ac <__cxa_atexit@plt+0x8670fc> │ │ │ │ + ldr r8, [pc, #36] @ 8790bc <__cxa_atexit@plt+0x86710c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7de4 <__cxa_atexit@plt+0xba5e34> │ │ │ │ + b bb7df4 <__cxa_atexit@plt+0xba5e44> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq ip, #248, 22 @ 0x3e000 │ │ │ │ + cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #0, 24 │ │ │ │ - cmpeq ip, #28, 26 @ 0x700 │ │ │ │ + cmpeq ip, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq ip, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8790dc <__cxa_atexit@plt+0x86712c> │ │ │ │ - ldr r3, [pc, #24] @ 8790e4 <__cxa_atexit@plt+0x867134> │ │ │ │ + bcc 8790ec <__cxa_atexit@plt+0x86713c> │ │ │ │ + ldr r3, [pc, #24] @ 8790f4 <__cxa_atexit@plt+0x867144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #112, 22 @ 0x1c000 │ │ │ │ - teqeq lr, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq ip, #96, 22 @ 0x18000 │ │ │ │ + teqeq lr, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879130 <__cxa_atexit@plt+0x867180> │ │ │ │ - ldr r3, [pc, #48] @ 879138 <__cxa_atexit@plt+0x867188> │ │ │ │ + bcc 879140 <__cxa_atexit@plt+0x867190> │ │ │ │ + ldr r3, [pc, #48] @ 879148 <__cxa_atexit@plt+0x867198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 87913c <__cxa_atexit@plt+0x86718c> │ │ │ │ + ldr r3, [pc, #36] @ 87914c <__cxa_atexit@plt+0x86719c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 879140 <__cxa_atexit@plt+0x867190> │ │ │ │ + ldr r8, [pc, #24] @ 879150 <__cxa_atexit@plt+0x8671a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ - cmpeq ip, #188, 20 @ 0xbc000 │ │ │ │ - cmpeq ip, #144, 8 @ 0x90000000 │ │ │ │ - teqeq lr, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq ip, #36, 22 @ 0x9000 │ │ │ │ + cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ + cmpeq ip, #128, 8 @ 0x80000000 │ │ │ │ + teqeq lr, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8791bc <__cxa_atexit@plt+0x86720c> │ │ │ │ + bcc 8791cc <__cxa_atexit@plt+0x86721c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8791b4 <__cxa_atexit@plt+0x867204> │ │ │ │ - ldr r3, [pc, #80] @ 8791c4 <__cxa_atexit@plt+0x867214> │ │ │ │ + bhi 8791c4 <__cxa_atexit@plt+0x867214> │ │ │ │ + ldr r3, [pc, #80] @ 8791d4 <__cxa_atexit@plt+0x867224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8791c8 <__cxa_atexit@plt+0x867218> │ │ │ │ + ldr r1, [pc, #64] @ 8791d8 <__cxa_atexit@plt+0x867228> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 8791cc <__cxa_atexit@plt+0x86721c> │ │ │ │ + ldr r3, [pc, #52] @ 8791dc <__cxa_atexit@plt+0x86722c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 8791d0 <__cxa_atexit@plt+0x867220> │ │ │ │ + ldr r8, [pc, #32] @ 8791e0 <__cxa_atexit@plt+0x867230> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq ip, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq ip, #168, 20 @ 0xa8000 │ │ │ │ - cmpeq ip, #68 @ 0x44 │ │ │ │ - teqeq lr, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq ip, #152, 20 @ 0x98000 │ │ │ │ + cmpeq ip, #52 @ 0x34 │ │ │ │ + teqeq lr, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879250 <__cxa_atexit@plt+0x8672a0> │ │ │ │ + bcc 879260 <__cxa_atexit@plt+0x8672b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879248 <__cxa_atexit@plt+0x867298> │ │ │ │ - ldr r3, [pc, #84] @ 879258 <__cxa_atexit@plt+0x8672a8> │ │ │ │ + bhi 879258 <__cxa_atexit@plt+0x8672a8> │ │ │ │ + ldr r3, [pc, #84] @ 879268 <__cxa_atexit@plt+0x8672b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 87925c <__cxa_atexit@plt+0x8672ac> │ │ │ │ + ldr r0, [pc, #64] @ 87926c <__cxa_atexit@plt+0x8672bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 879260 <__cxa_atexit@plt+0x8672b0> │ │ │ │ + ldr r3, [pc, #52] @ 879270 <__cxa_atexit@plt+0x8672c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - ldr r8, [pc, #32] @ 879264 <__cxa_atexit@plt+0x8672b4> │ │ │ │ + ldr r8, [pc, #32] @ 879274 <__cxa_atexit@plt+0x8672c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + b bb7dbc <__cxa_atexit@plt+0xba5e0c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ - cmpeq ip, #96, 22 @ 0x18000 │ │ │ │ - teqeq lr, #40, 20 @ 0x28000 │ │ │ │ + cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ + cmpeq ip, #80, 22 @ 0x14000 │ │ │ │ + teqeq lr, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8792e0 <__cxa_atexit@plt+0x867330> │ │ │ │ + bcc 8792f0 <__cxa_atexit@plt+0x867340> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8792d8 <__cxa_atexit@plt+0x867328> │ │ │ │ - ldr r3, [pc, #80] @ 8792e8 <__cxa_atexit@plt+0x867338> │ │ │ │ + bhi 8792e8 <__cxa_atexit@plt+0x867338> │ │ │ │ + ldr r3, [pc, #80] @ 8792f8 <__cxa_atexit@plt+0x867348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ - ldr r7, [pc, #52] @ 8792ec <__cxa_atexit@plt+0x86733c> │ │ │ │ + ldr r7, [pc, #52] @ 8792fc <__cxa_atexit@plt+0x86734c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ 8792f0 <__cxa_atexit@plt+0x867340> │ │ │ │ + ldr r7, [pc, #28] @ 879300 <__cxa_atexit@plt+0x867350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #164, 18 @ 0x290000 │ │ │ │ + cmpeq ip, #148, 18 @ 0x250000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq ip, #124, 24 @ 0x7c00 │ │ │ │ - teqeq lr, #216, 8 @ 0xd8000000 │ │ │ │ + cmpeq ip, #108, 24 @ 0x6c00 │ │ │ │ + teqeq lr, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87932c <__cxa_atexit@plt+0x86737c> │ │ │ │ - ldr r3, [pc, #32] @ 879334 <__cxa_atexit@plt+0x867384> │ │ │ │ + bcc 87933c <__cxa_atexit@plt+0x86738c> │ │ │ │ + ldr r3, [pc, #32] @ 879344 <__cxa_atexit@plt+0x867394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879338 <__cxa_atexit@plt+0x867388> │ │ │ │ + ldr r7, [pc, #16] @ 879348 <__cxa_atexit@plt+0x867398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ - teqeq lr, #164, 12 @ 0xa400000 │ │ │ │ + cmpeq ip, #24, 18 @ 0x60000 │ │ │ │ + cmpeq ip, #84, 14 @ 0x1500000 │ │ │ │ + teqeq lr, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8793b4 <__cxa_atexit@plt+0x867404> │ │ │ │ + bcc 8793c4 <__cxa_atexit@plt+0x867414> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8793ac <__cxa_atexit@plt+0x8673fc> │ │ │ │ - ldr r3, [pc, #80] @ 8793bc <__cxa_atexit@plt+0x86740c> │ │ │ │ + bhi 8793bc <__cxa_atexit@plt+0x86740c> │ │ │ │ + ldr r3, [pc, #80] @ 8793cc <__cxa_atexit@plt+0x86741c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 8793c0 <__cxa_atexit@plt+0x867410> │ │ │ │ + ldr r1, [pc, #64] @ 8793d0 <__cxa_atexit@plt+0x867420> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 8793c4 <__cxa_atexit@plt+0x867414> │ │ │ │ + ldr r2, [pc, #56] @ 8793d4 <__cxa_atexit@plt+0x867424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 8793c8 <__cxa_atexit@plt+0x867418> │ │ │ │ + ldr r8, [pc, #32] @ 8793d8 <__cxa_atexit@plt+0x867428> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq ip, #192, 16 @ 0xc00000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq ip, #76, 14 @ 0x1300000 │ │ │ │ + cmpeq ip, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq ip, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8793f8 <__cxa_atexit@plt+0x867448> │ │ │ │ - ldr r3, [pc, #24] @ 879400 <__cxa_atexit@plt+0x867450> │ │ │ │ + bcc 879408 <__cxa_atexit@plt+0x867458> │ │ │ │ + ldr r3, [pc, #24] @ 879410 <__cxa_atexit@plt+0x867460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ - teqeq lr, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq ip, #68, 16 @ 0x440000 │ │ │ │ + teqeq lr, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87943c <__cxa_atexit@plt+0x86748c> │ │ │ │ - ldr r3, [pc, #32] @ 879444 <__cxa_atexit@plt+0x867494> │ │ │ │ + bcc 87944c <__cxa_atexit@plt+0x86749c> │ │ │ │ + ldr r3, [pc, #32] @ 879454 <__cxa_atexit@plt+0x8674a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879448 <__cxa_atexit@plt+0x867498> │ │ │ │ + ldr r7, [pc, #16] @ 879458 <__cxa_atexit@plt+0x8674a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #24, 16 @ 0x180000 │ │ │ │ - cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ - teqeq lr, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq ip, #8, 16 @ 0x80000 │ │ │ │ + cmpeq ip, #68, 12 @ 0x4400000 │ │ │ │ + teqeq lr, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879484 <__cxa_atexit@plt+0x8674d4> │ │ │ │ - ldr r3, [pc, #32] @ 87948c <__cxa_atexit@plt+0x8674dc> │ │ │ │ + bcc 879494 <__cxa_atexit@plt+0x8674e4> │ │ │ │ + ldr r3, [pc, #32] @ 87949c <__cxa_atexit@plt+0x8674ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879490 <__cxa_atexit@plt+0x8674e0> │ │ │ │ + ldr r7, [pc, #16] @ 8794a0 <__cxa_atexit@plt+0x8674f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #208, 14 @ 0x3400000 │ │ │ │ - cmpeq ip, #232 @ 0xe8 │ │ │ │ - teqeq lr, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq ip, #192, 14 @ 0x3000000 │ │ │ │ + cmpeq ip, #216 @ 0xd8 │ │ │ │ + teqeq lr, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8794fc <__cxa_atexit@plt+0x86754c> │ │ │ │ + bcc 87950c <__cxa_atexit@plt+0x86755c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8794f4 <__cxa_atexit@plt+0x867544> │ │ │ │ - ldr r3, [pc, #64] @ 879504 <__cxa_atexit@plt+0x867554> │ │ │ │ + bhi 879504 <__cxa_atexit@plt+0x867554> │ │ │ │ + ldr r3, [pc, #64] @ 879514 <__cxa_atexit@plt+0x867564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 879508 <__cxa_atexit@plt+0x867558> │ │ │ │ + ldr r3, [pc, #44] @ 879518 <__cxa_atexit@plt+0x867568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 87950c <__cxa_atexit@plt+0x86755c> │ │ │ │ + ldr r7, [pc, #28] @ 87951c <__cxa_atexit@plt+0x86756c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #120, 14 @ 0x1e00000 │ │ │ │ + cmpeq ip, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #96, 20 @ 0x60000 │ │ │ │ - teqeq lr, #188, 4 @ 0xc000000b │ │ │ │ + cmpeq ip, #80, 20 @ 0x50000 │ │ │ │ + teqeq lr, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879548 <__cxa_atexit@plt+0x867598> │ │ │ │ - ldr r3, [pc, #32] @ 879550 <__cxa_atexit@plt+0x8675a0> │ │ │ │ + bcc 879558 <__cxa_atexit@plt+0x8675a8> │ │ │ │ + ldr r3, [pc, #32] @ 879560 <__cxa_atexit@plt+0x8675b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879554 <__cxa_atexit@plt+0x8675a4> │ │ │ │ + ldr r7, [pc, #16] @ 879564 <__cxa_atexit@plt+0x8675b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #12, 14 @ 0x300000 │ │ │ │ - cmpeq ip, #72, 10 @ 0x12000000 │ │ │ │ - teqeq lr, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq ip, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq ip, #56, 10 @ 0xe000000 │ │ │ │ + teqeq lr, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8795c0 <__cxa_atexit@plt+0x867610> │ │ │ │ + bcc 8795d0 <__cxa_atexit@plt+0x867620> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8795b8 <__cxa_atexit@plt+0x867608> │ │ │ │ - ldr r3, [pc, #64] @ 8795c8 <__cxa_atexit@plt+0x867618> │ │ │ │ + bhi 8795c8 <__cxa_atexit@plt+0x867618> │ │ │ │ + ldr r3, [pc, #64] @ 8795d8 <__cxa_atexit@plt+0x867628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 8795cc <__cxa_atexit@plt+0x86761c> │ │ │ │ + ldr r3, [pc, #44] @ 8795dc <__cxa_atexit@plt+0x86762c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 8795d0 <__cxa_atexit@plt+0x867620> │ │ │ │ + ldr r7, [pc, #28] @ 8795e0 <__cxa_atexit@plt+0x867630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq ip, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #128, 24 @ 0x8000 │ │ │ │ - teqeq lr, #248, 2 @ 0x3e │ │ │ │ + cmpeq ip, #112, 24 @ 0x7000 │ │ │ │ + teqeq lr, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87960c <__cxa_atexit@plt+0x86765c> │ │ │ │ - ldr r3, [pc, #32] @ 879614 <__cxa_atexit@plt+0x867664> │ │ │ │ + bcc 87961c <__cxa_atexit@plt+0x86766c> │ │ │ │ + ldr r3, [pc, #32] @ 879624 <__cxa_atexit@plt+0x867674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879618 <__cxa_atexit@plt+0x867668> │ │ │ │ + ldr r7, [pc, #16] @ 879628 <__cxa_atexit@plt+0x867678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 12 @ 0x4800000 │ │ │ │ - cmpeq ip, #132, 8 @ 0x84000000 │ │ │ │ - teqeq lr, #176, 2 @ 0x2c │ │ │ │ + cmpeq ip, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq ip, #116, 8 @ 0x74000000 │ │ │ │ + teqeq lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879654 <__cxa_atexit@plt+0x8676a4> │ │ │ │ - ldr r3, [pc, #32] @ 87965c <__cxa_atexit@plt+0x8676ac> │ │ │ │ + bcc 879664 <__cxa_atexit@plt+0x8676b4> │ │ │ │ + ldr r3, [pc, #32] @ 87966c <__cxa_atexit@plt+0x8676bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879660 <__cxa_atexit@plt+0x8676b0> │ │ │ │ + ldr r7, [pc, #16] @ 879670 <__cxa_atexit@plt+0x8676c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #0, 12 │ │ │ │ - cmpeq ip, #60, 8 @ 0x3c000000 │ │ │ │ - teqeq lr, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq ip, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq ip, #44, 8 @ 0x2c000000 │ │ │ │ + teqeq lr, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8796e0 <__cxa_atexit@plt+0x867730> │ │ │ │ + bcc 8796f0 <__cxa_atexit@plt+0x867740> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8796d8 <__cxa_atexit@plt+0x867728> │ │ │ │ - ldr r3, [pc, #84] @ 8796e8 <__cxa_atexit@plt+0x867738> │ │ │ │ + bhi 8796e8 <__cxa_atexit@plt+0x867738> │ │ │ │ + ldr r3, [pc, #84] @ 8796f8 <__cxa_atexit@plt+0x867748> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8796ec <__cxa_atexit@plt+0x86773c> │ │ │ │ + ldr r2, [pc, #80] @ 8796fc <__cxa_atexit@plt+0x86774c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8796f0 <__cxa_atexit@plt+0x867740> │ │ │ │ + ldr r1, [pc, #60] @ 879700 <__cxa_atexit@plt+0x867750> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8796f4 <__cxa_atexit@plt+0x867744> │ │ │ │ + ldr r7, [pc, #32] @ 879704 <__cxa_atexit@plt+0x867754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq ip, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #96, 22 @ 0x18000 │ │ │ │ - teqeq lr, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq ip, #80, 22 @ 0x14000 │ │ │ │ + teqeq lr, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879748 <__cxa_atexit@plt+0x867798> │ │ │ │ - ldr r3, [pc, #52] @ 879750 <__cxa_atexit@plt+0x8677a0> │ │ │ │ + bcc 879758 <__cxa_atexit@plt+0x8677a8> │ │ │ │ + ldr r3, [pc, #52] @ 879760 <__cxa_atexit@plt+0x8677b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 87973c <__cxa_atexit@plt+0x86778c> │ │ │ │ + beq 87974c <__cxa_atexit@plt+0x86779c> │ │ │ │ mov r7, r8 │ │ │ │ - b 879760 <__cxa_atexit@plt+0x8677b0> │ │ │ │ + b 879770 <__cxa_atexit@plt+0x8677c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq lr, #240, 8 @ 0xf0000000 │ │ │ │ + teqeq lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8797b4 <__cxa_atexit@plt+0x867804> │ │ │ │ + bhi 8797c4 <__cxa_atexit@plt+0x867814> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #76] @ 8797c8 <__cxa_atexit@plt+0x867818> │ │ │ │ + ldr r2, [pc, #76] @ 8797d8 <__cxa_atexit@plt+0x867828> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ 8797cc <__cxa_atexit@plt+0x86781c> │ │ │ │ + ldr lr, [pc, #72] @ 8797dc <__cxa_atexit@plt+0x86782c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [r1, #-12]! │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #40] @ 8797d0 <__cxa_atexit@plt+0x867820> │ │ │ │ + ldr r0, [pc, #40] @ 8797e0 <__cxa_atexit@plt+0x867830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #36] @ 8797d4 <__cxa_atexit@plt+0x867824> │ │ │ │ + ldr r8, [pc, #36] @ 8797e4 <__cxa_atexit@plt+0x867834> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #20] @ 8797d8 <__cxa_atexit@plt+0x867828> │ │ │ │ + ldr r0, [pc, #20] @ 8797e8 <__cxa_atexit@plt+0x867838> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq ip, #224, 8 @ 0xe0000000 │ │ │ │ - cmpeq ip, #72, 4 @ 0x80000004 │ │ │ │ - cmpeq ip, #244, 10 @ 0x3d000000 │ │ │ │ - cmpeq ip, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq ip, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq ip, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq ip, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879808 <__cxa_atexit@plt+0x867858> │ │ │ │ - ldr r3, [pc, #24] @ 879810 <__cxa_atexit@plt+0x867860> │ │ │ │ + bcc 879818 <__cxa_atexit@plt+0x867868> │ │ │ │ + ldr r3, [pc, #24] @ 879820 <__cxa_atexit@plt+0x867870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq ip, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879840 <__cxa_atexit@plt+0x867890> │ │ │ │ - ldr r3, [pc, #24] @ 879848 <__cxa_atexit@plt+0x867898> │ │ │ │ + bcc 879850 <__cxa_atexit@plt+0x8678a0> │ │ │ │ + ldr r3, [pc, #24] @ 879858 <__cxa_atexit@plt+0x8678a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #12, 8 @ 0xc000000 │ │ │ │ - teqeq lr, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq ip, #252, 6 @ 0xf0000003 │ │ │ │ + teqeq lr, #128, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879884 <__cxa_atexit@plt+0x8678d4> │ │ │ │ - ldr r3, [pc, #32] @ 87988c <__cxa_atexit@plt+0x8678dc> │ │ │ │ + bcc 879894 <__cxa_atexit@plt+0x8678e4> │ │ │ │ + ldr r3, [pc, #32] @ 87989c <__cxa_atexit@plt+0x8678ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879890 <__cxa_atexit@plt+0x8678e0> │ │ │ │ + ldr r7, [pc, #16] @ 8798a0 <__cxa_atexit@plt+0x8678f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #208, 6 @ 0x40000003 │ │ │ │ - cmpeq ip, #88, 2 │ │ │ │ - teqeq lr, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq ip, #192, 6 │ │ │ │ + cmpeq ip, #72, 2 │ │ │ │ + teqeq lr, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8798cc <__cxa_atexit@plt+0x86791c> │ │ │ │ - ldr r3, [pc, #32] @ 8798d4 <__cxa_atexit@plt+0x867924> │ │ │ │ + bcc 8798dc <__cxa_atexit@plt+0x86792c> │ │ │ │ + ldr r3, [pc, #32] @ 8798e4 <__cxa_atexit@plt+0x867934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8798d8 <__cxa_atexit@plt+0x867928> │ │ │ │ + ldr r7, [pc, #16] @ 8798e8 <__cxa_atexit@plt+0x867938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #136, 6 @ 0x20000002 │ │ │ │ - cmpeq ip, #248, 16 @ 0xf80000 │ │ │ │ - teqeq lr, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq ip, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq ip, #232, 16 @ 0xe80000 │ │ │ │ + teqeq lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879958 <__cxa_atexit@plt+0x8679a8> │ │ │ │ + bcc 879968 <__cxa_atexit@plt+0x8679b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879950 <__cxa_atexit@plt+0x8679a0> │ │ │ │ - ldr r3, [pc, #84] @ 879960 <__cxa_atexit@plt+0x8679b0> │ │ │ │ + bhi 879960 <__cxa_atexit@plt+0x8679b0> │ │ │ │ + ldr r3, [pc, #84] @ 879970 <__cxa_atexit@plt+0x8679c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 879964 <__cxa_atexit@plt+0x8679b4> │ │ │ │ + ldr r2, [pc, #80] @ 879974 <__cxa_atexit@plt+0x8679c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 879968 <__cxa_atexit@plt+0x8679b8> │ │ │ │ + ldr r1, [pc, #60] @ 879978 <__cxa_atexit@plt+0x8679c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87996c <__cxa_atexit@plt+0x8679bc> │ │ │ │ + ldr r7, [pc, #32] @ 87997c <__cxa_atexit@plt+0x8679cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #40, 6 @ 0xa0000000 │ │ │ │ + cmpeq ip, #24, 6 @ 0x60000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #4, 6 @ 0x10000000 │ │ │ │ - teqeq lr, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq ip, #244, 4 @ 0x4000000f │ │ │ │ + teqeq lr, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8799e0 <__cxa_atexit@plt+0x867a30> │ │ │ │ + bcc 8799f0 <__cxa_atexit@plt+0x867a40> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8799d8 <__cxa_atexit@plt+0x867a28> │ │ │ │ - ldr r3, [pc, #72] @ 8799e8 <__cxa_atexit@plt+0x867a38> │ │ │ │ + bhi 8799e8 <__cxa_atexit@plt+0x867a38> │ │ │ │ + ldr r3, [pc, #72] @ 8799f8 <__cxa_atexit@plt+0x867a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #52] @ 8799ec <__cxa_atexit@plt+0x867a3c> │ │ │ │ + ldr r2, [pc, #52] @ 8799fc <__cxa_atexit@plt+0x867a4c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 8799f0 <__cxa_atexit@plt+0x867a40> │ │ │ │ + ldr r7, [pc, #36] @ 879a00 <__cxa_atexit@plt+0x867a50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8799f4 <__cxa_atexit@plt+0x867a44> │ │ │ │ + ldr r8, [pc, #32] @ 879a04 <__cxa_atexit@plt+0x867a54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq ip, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq ip, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq ip, #112 @ 0x70 │ │ │ │ - teqeq lr, #128, 30 @ 0x200 │ │ │ │ + cmpeq ip, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq ip, #96 @ 0x60 │ │ │ │ + teqeq lr, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879a30 <__cxa_atexit@plt+0x867a80> │ │ │ │ - ldr r3, [pc, #32] @ 879a38 <__cxa_atexit@plt+0x867a88> │ │ │ │ + bcc 879a40 <__cxa_atexit@plt+0x867a90> │ │ │ │ + ldr r3, [pc, #32] @ 879a48 <__cxa_atexit@plt+0x867a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879a3c <__cxa_atexit@plt+0x867a8c> │ │ │ │ + ldr r7, [pc, #16] @ 879a4c <__cxa_atexit@plt+0x867a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #36, 4 @ 0x40000002 │ │ │ │ - cmpeq ip, #120, 2 │ │ │ │ - teqeq lr, #80, 2 │ │ │ │ + cmpeq ip, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq ip, #104, 2 │ │ │ │ + teqeq lr, #64, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879aac <__cxa_atexit@plt+0x867afc> │ │ │ │ + bcc 879abc <__cxa_atexit@plt+0x867b0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879aa4 <__cxa_atexit@plt+0x867af4> │ │ │ │ - ldr r3, [pc, #68] @ 879ab4 <__cxa_atexit@plt+0x867b04> │ │ │ │ + bhi 879ab4 <__cxa_atexit@plt+0x867b04> │ │ │ │ + ldr r3, [pc, #68] @ 879ac4 <__cxa_atexit@plt+0x867b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 879ab8 <__cxa_atexit@plt+0x867b08> │ │ │ │ + ldr r3, [pc, #44] @ 879ac8 <__cxa_atexit@plt+0x867b18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 879abc <__cxa_atexit@plt+0x867b0c> │ │ │ │ + ldr r7, [pc, #28] @ 879acc <__cxa_atexit@plt+0x867b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #204, 2 @ 0x33 │ │ │ │ + cmpeq ip, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, #116, 14 @ 0x1d00000 │ │ │ │ - teqeq lr, #92 @ 0x5c │ │ │ │ + cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ + teqeq lr, #76 @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879af8 <__cxa_atexit@plt+0x867b48> │ │ │ │ - ldr r3, [pc, #32] @ 879b00 <__cxa_atexit@plt+0x867b50> │ │ │ │ + bcc 879b08 <__cxa_atexit@plt+0x867b58> │ │ │ │ + ldr r3, [pc, #32] @ 879b10 <__cxa_atexit@plt+0x867b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 879b04 <__cxa_atexit@plt+0x867b54> │ │ │ │ + ldr r7, [pc, #16] @ 879b14 <__cxa_atexit@plt+0x867b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #92, 2 │ │ │ │ - cmpeq ip, #116 @ 0x74 │ │ │ │ - teqeq lr, #32 │ │ │ │ + cmpeq ip, #76, 2 │ │ │ │ + cmpeq ip, #100 @ 0x64 │ │ │ │ + teqeq lr, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879b6c <__cxa_atexit@plt+0x867bbc> │ │ │ │ + bcc 879b7c <__cxa_atexit@plt+0x867bcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879b64 <__cxa_atexit@plt+0x867bb4> │ │ │ │ - ldr r3, [pc, #60] @ 879b74 <__cxa_atexit@plt+0x867bc4> │ │ │ │ + bhi 879b74 <__cxa_atexit@plt+0x867bc4> │ │ │ │ + ldr r3, [pc, #60] @ 879b84 <__cxa_atexit@plt+0x867bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 879b78 <__cxa_atexit@plt+0x867bc8> │ │ │ │ + ldr r3, [pc, #44] @ 879b88 <__cxa_atexit@plt+0x867bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 879b7c <__cxa_atexit@plt+0x867bcc> │ │ │ │ + ldr r7, [pc, #28] @ 879b8c <__cxa_atexit@plt+0x867bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #4, 2 │ │ │ │ + cmpeq ip, #244 @ 0xf4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #48, 14 @ 0xc00000 │ │ │ │ - teqeq lr, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq ip, #32, 14 @ 0x800000 │ │ │ │ + teqeq lr, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879bb4 <__cxa_atexit@plt+0x867c04> │ │ │ │ - ldr r3, [pc, #28] @ 879bbc <__cxa_atexit@plt+0x867c0c> │ │ │ │ + bcc 879bc4 <__cxa_atexit@plt+0x867c14> │ │ │ │ + ldr r3, [pc, #28] @ 879bcc <__cxa_atexit@plt+0x867c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 879bc0 <__cxa_atexit@plt+0x867c10> │ │ │ │ + ldr r8, [pc, #16] @ 879bd0 <__cxa_atexit@plt+0x867c20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #156 @ 0x9c │ │ │ │ - cmpeq ip, #244, 2 @ 0x3d │ │ │ │ + cmpeq ip, #140 @ 0x8c │ │ │ │ + cmpeq ip, #228, 2 @ 0x39 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq lr, #28, 30 @ 0x70 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq lr, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879c64 <__cxa_atexit@plt+0x867cb4> │ │ │ │ + bcc 879c74 <__cxa_atexit@plt+0x867cc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879c5c <__cxa_atexit@plt+0x867cac> │ │ │ │ - ldr r3, [pc, #96] @ 879c6c <__cxa_atexit@plt+0x867cbc> │ │ │ │ + bhi 879c6c <__cxa_atexit@plt+0x867cbc> │ │ │ │ + ldr r3, [pc, #96] @ 879c7c <__cxa_atexit@plt+0x867ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 879c70 <__cxa_atexit@plt+0x867cc0> │ │ │ │ + ldr r2, [pc, #92] @ 879c80 <__cxa_atexit@plt+0x867cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 879c74 <__cxa_atexit@plt+0x867cc4> │ │ │ │ + ldr r1, [pc, #88] @ 879c84 <__cxa_atexit@plt+0x867cd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #72] @ 879c78 <__cxa_atexit@plt+0x867cc8> │ │ │ │ + ldr r2, [pc, #72] @ 879c88 <__cxa_atexit@plt+0x867cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r7, [r6] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #44] @ 879c7c <__cxa_atexit@plt+0x867ccc> │ │ │ │ + ldr r7, [pc, #44] @ 879c8c <__cxa_atexit@plt+0x867cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #40] @ 879c80 <__cxa_atexit@plt+0x867cd0> │ │ │ │ + ldr r9, [pc, #40] @ 879c90 <__cxa_atexit@plt+0x867ce0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq ip, #44, 2 │ │ │ │ - cmpeq ip, #12 │ │ │ │ - cmpeq ip, #68, 2 │ │ │ │ - cmpeq ip, #160, 18 @ 0x280000 │ │ │ │ - teqeq lr, #136, 28 @ 0x880 │ │ │ │ + cmpeq ip, #28, 2 │ │ │ │ + cmpeq ip, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq ip, #52, 2 │ │ │ │ + cmpeq ip, #144, 18 @ 0x240000 │ │ │ │ + teqeq lr, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879ce0 <__cxa_atexit@plt+0x867d30> │ │ │ │ + bcc 879cf0 <__cxa_atexit@plt+0x867d40> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879cd8 <__cxa_atexit@plt+0x867d28> │ │ │ │ - ldr r3, [pc, #52] @ 879ce8 <__cxa_atexit@plt+0x867d38> │ │ │ │ + bhi 879ce8 <__cxa_atexit@plt+0x867d38> │ │ │ │ + ldr r3, [pc, #52] @ 879cf8 <__cxa_atexit@plt+0x867d48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 879cec <__cxa_atexit@plt+0x867d3c> │ │ │ │ + ldr r2, [pc, #48] @ 879cfc <__cxa_atexit@plt+0x867d4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 879cf0 <__cxa_atexit@plt+0x867d40> │ │ │ │ + ldr r7, [pc, #28] @ 879d00 <__cxa_atexit@plt+0x867d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, #128, 30 @ 0x200 │ │ │ │ - cmpeq ip, #96, 20 @ 0x60000 │ │ │ │ - teqeq lr, #68, 28 @ 0x440 │ │ │ │ + cmpeq ip, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq ip, #80, 20 @ 0x50000 │ │ │ │ + teqeq lr, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879d68 <__cxa_atexit@plt+0x867db8> │ │ │ │ + bcc 879d78 <__cxa_atexit@plt+0x867dc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879d60 <__cxa_atexit@plt+0x867db0> │ │ │ │ - ldr r3, [pc, #76] @ 879d70 <__cxa_atexit@plt+0x867dc0> │ │ │ │ + bhi 879d70 <__cxa_atexit@plt+0x867dc0> │ │ │ │ + ldr r3, [pc, #76] @ 879d80 <__cxa_atexit@plt+0x867dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 879d74 <__cxa_atexit@plt+0x867dc4> │ │ │ │ + ldr r2, [pc, #72] @ 879d84 <__cxa_atexit@plt+0x867dd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 879d78 <__cxa_atexit@plt+0x867dc8> │ │ │ │ + ldr r2, [pc, #56] @ 879d88 <__cxa_atexit@plt+0x867dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-4]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 879d7c <__cxa_atexit@plt+0x867dcc> │ │ │ │ + ldr r7, [pc, #32] @ 879d8c <__cxa_atexit@plt+0x867ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq ip, #16, 30 @ 0x40 │ │ │ │ + cmpeq ip, #0, 30 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - cmpeq ip, #244, 28 @ 0xf40 │ │ │ │ - teqeq lr, #20, 26 @ 0x500 │ │ │ │ + cmpeq ip, #228, 28 @ 0xe40 │ │ │ │ + teqeq lr, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879dc8 <__cxa_atexit@plt+0x867e18> │ │ │ │ - ldr r3, [pc, #48] @ 879dd0 <__cxa_atexit@plt+0x867e20> │ │ │ │ + bcc 879dd8 <__cxa_atexit@plt+0x867e28> │ │ │ │ + ldr r3, [pc, #48] @ 879de0 <__cxa_atexit@plt+0x867e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 879dd4 <__cxa_atexit@plt+0x867e24> │ │ │ │ + ldr r3, [pc, #36] @ 879de4 <__cxa_atexit@plt+0x867e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 879dd8 <__cxa_atexit@plt+0x867e28> │ │ │ │ + ldr r8, [pc, #24] @ 879de8 <__cxa_atexit@plt+0x867e38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq ip, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq ip, #16, 16 @ 0x100000 │ │ │ │ - teqeq lr, #200, 24 @ 0xc800 │ │ │ │ + cmpeq ip, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq ip, #148, 20 @ 0x94000 │ │ │ │ + cmpeq ip, #0, 16 │ │ │ │ + teqeq lr, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879e50 <__cxa_atexit@plt+0x867ea0> │ │ │ │ + bcc 879e60 <__cxa_atexit@plt+0x867eb0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879e48 <__cxa_atexit@plt+0x867e98> │ │ │ │ - ldr r3, [pc, #76] @ 879e58 <__cxa_atexit@plt+0x867ea8> │ │ │ │ + bhi 879e58 <__cxa_atexit@plt+0x867ea8> │ │ │ │ + ldr r3, [pc, #76] @ 879e68 <__cxa_atexit@plt+0x867eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #56] @ 879e5c <__cxa_atexit@plt+0x867eac> │ │ │ │ + ldr r2, [pc, #56] @ 879e6c <__cxa_atexit@plt+0x867ebc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 879e60 <__cxa_atexit@plt+0x867eb0> │ │ │ │ + ldr r7, [pc, #40] @ 879e70 <__cxa_atexit@plt+0x867ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #129 @ 0x81 │ │ │ │ - ldr r7, [pc, #32] @ 879e64 <__cxa_atexit@plt+0x867eb4> │ │ │ │ + ldr r7, [pc, #32] @ 879e74 <__cxa_atexit@plt+0x867ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #48, 28 @ 0x300 │ │ │ │ + cmpeq ip, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq ip, #16, 30 @ 0x40 │ │ │ │ - cmpeq ip, #120, 12 @ 0x7800000 │ │ │ │ - teqeq lr, #72, 24 @ 0x4800 │ │ │ │ + cmpeq ip, #0, 30 │ │ │ │ + cmpeq ip, #104, 12 @ 0x6800000 │ │ │ │ + teqeq lr, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879ee4 <__cxa_atexit@plt+0x867f34> │ │ │ │ + bcc 879ef4 <__cxa_atexit@plt+0x867f44> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879edc <__cxa_atexit@plt+0x867f2c> │ │ │ │ + bhi 879eec <__cxa_atexit@plt+0x867f3c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #76] @ 879eec <__cxa_atexit@plt+0x867f3c> │ │ │ │ + ldr r2, [pc, #76] @ 879efc <__cxa_atexit@plt+0x867f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 879ef0 <__cxa_atexit@plt+0x867f40> │ │ │ │ + ldr r3, [pc, #64] @ 879f00 <__cxa_atexit@plt+0x867f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 879ef4 <__cxa_atexit@plt+0x867f44> │ │ │ │ + ldr r3, [pc, #56] @ 879f04 <__cxa_atexit@plt+0x867f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 879ef8 <__cxa_atexit@plt+0x867f48> │ │ │ │ + ldr r8, [pc, #32] @ 879f08 <__cxa_atexit@plt+0x867f58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq ip, #180, 26 @ 0x2d00 │ │ │ │ - cmpeq ip, #140, 28 @ 0x8c0 │ │ │ │ - cmpeq ip, #204, 28 @ 0xcc0 │ │ │ │ - teqeq lr, #200, 22 @ 0x32000 │ │ │ │ + cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ + cmpeq ip, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq ip, #188, 28 @ 0xbc0 │ │ │ │ + teqeq lr, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879f64 <__cxa_atexit@plt+0x867fb4> │ │ │ │ + bcc 879f74 <__cxa_atexit@plt+0x867fc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879f5c <__cxa_atexit@plt+0x867fac> │ │ │ │ - ldr r3, [pc, #64] @ 879f6c <__cxa_atexit@plt+0x867fbc> │ │ │ │ + bhi 879f6c <__cxa_atexit@plt+0x867fbc> │ │ │ │ + ldr r3, [pc, #64] @ 879f7c <__cxa_atexit@plt+0x867fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 879f70 <__cxa_atexit@plt+0x867fc0> │ │ │ │ + ldr r2, [pc, #60] @ 879f80 <__cxa_atexit@plt+0x867fd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmda r6, {r3, r7} │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #36] @ 879f74 <__cxa_atexit@plt+0x867fc4> │ │ │ │ + ldr r7, [pc, #36] @ 879f84 <__cxa_atexit@plt+0x867fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 879f78 <__cxa_atexit@plt+0x867fc8> │ │ │ │ + ldr r9, [pc, #32] @ 879f88 <__cxa_atexit@plt+0x867fd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq ip, #8, 26 @ 0x200 │ │ │ │ - cmpeq ip, #68, 28 @ 0x440 │ │ │ │ - cmpeq ip, #196, 28 @ 0xc40 │ │ │ │ - teqeq lr, #92, 22 @ 0x17000 │ │ │ │ + cmpeq ip, #248, 24 @ 0xf800 │ │ │ │ + cmpeq ip, #52, 28 @ 0x340 │ │ │ │ + cmpeq ip, #180, 28 @ 0xb40 │ │ │ │ + teqeq lr, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 879fe8 <__cxa_atexit@plt+0x868038> │ │ │ │ + bcc 879ff8 <__cxa_atexit@plt+0x868048> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 879fe0 <__cxa_atexit@plt+0x868030> │ │ │ │ - ldr r3, [pc, #68] @ 879ff0 <__cxa_atexit@plt+0x868040> │ │ │ │ + bhi 879ff0 <__cxa_atexit@plt+0x868040> │ │ │ │ + ldr r3, [pc, #68] @ 87a000 <__cxa_atexit@plt+0x868050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 879ff4 <__cxa_atexit@plt+0x868044> │ │ │ │ + ldr r3, [pc, #52] @ 87a004 <__cxa_atexit@plt+0x868054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 879ff8 <__cxa_atexit@plt+0x868048> │ │ │ │ + ldr r7, [pc, #36] @ 87a008 <__cxa_atexit@plt+0x868058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 879ffc <__cxa_atexit@plt+0x86804c> │ │ │ │ + ldr r8, [pc, #32] @ 87a00c <__cxa_atexit@plt+0x86805c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #128, 24 @ 0x8000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ - cmpeq ip, #232, 24 @ 0xe800 │ │ │ │ - teqeq lr, #76, 22 @ 0x13000 │ │ │ │ + cmpeq ip, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ + teqeq lr, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a07c <__cxa_atexit@plt+0x8680cc> │ │ │ │ + bcc 87a08c <__cxa_atexit@plt+0x8680dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a074 <__cxa_atexit@plt+0x8680c4> │ │ │ │ - ldr r3, [pc, #84] @ 87a084 <__cxa_atexit@plt+0x8680d4> │ │ │ │ + bhi 87a084 <__cxa_atexit@plt+0x8680d4> │ │ │ │ + ldr r3, [pc, #84] @ 87a094 <__cxa_atexit@plt+0x8680e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 87a088 <__cxa_atexit@plt+0x8680d8> │ │ │ │ + ldr r2, [pc, #80] @ 87a098 <__cxa_atexit@plt+0x8680e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 87a08c <__cxa_atexit@plt+0x8680dc> │ │ │ │ + ldr r1, [pc, #60] @ 87a09c <__cxa_atexit@plt+0x8680ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87a090 <__cxa_atexit@plt+0x8680e0> │ │ │ │ + ldr r7, [pc, #32] @ 87a0a0 <__cxa_atexit@plt+0x8680f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq ip, #4, 24 @ 0x400 │ │ │ │ + cmpeq ip, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - cmpeq ip, #224, 22 @ 0x38000 │ │ │ │ - teqeq lr, #232, 12 @ 0xe800000 │ │ │ │ + cmpeq ip, #208, 22 @ 0x34000 │ │ │ │ + teqeq lr, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a0cc <__cxa_atexit@plt+0x86811c> │ │ │ │ - ldr r3, [pc, #32] @ 87a0d4 <__cxa_atexit@plt+0x868124> │ │ │ │ + bcc 87a0dc <__cxa_atexit@plt+0x86812c> │ │ │ │ + ldr r3, [pc, #32] @ 87a0e4 <__cxa_atexit@plt+0x868134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87a0d8 <__cxa_atexit@plt+0x868128> │ │ │ │ + ldr r7, [pc, #16] @ 87a0e8 <__cxa_atexit@plt+0x868138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #136, 22 @ 0x22000 │ │ │ │ - cmpeq ip, #60, 26 @ 0xf00 │ │ │ │ - teqeq lr, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq ip, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq ip, #44, 26 @ 0xb00 │ │ │ │ + teqeq lr, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a15c <__cxa_atexit@plt+0x8681ac> │ │ │ │ + bcc 87a16c <__cxa_atexit@plt+0x8681bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a154 <__cxa_atexit@plt+0x8681a4> │ │ │ │ - ldr r3, [pc, #88] @ 87a164 <__cxa_atexit@plt+0x8681b4> │ │ │ │ + bhi 87a164 <__cxa_atexit@plt+0x8681b4> │ │ │ │ + ldr r3, [pc, #88] @ 87a174 <__cxa_atexit@plt+0x8681c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #76] @ 87a168 <__cxa_atexit@plt+0x8681b8> │ │ │ │ + ldr r2, [pc, #76] @ 87a178 <__cxa_atexit@plt+0x8681c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 87a16c <__cxa_atexit@plt+0x8681bc> │ │ │ │ + ldr r3, [pc, #68] @ 87a17c <__cxa_atexit@plt+0x8681cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 87a170 <__cxa_atexit@plt+0x8681c0> │ │ │ │ + ldr r3, [pc, #60] @ 87a180 <__cxa_atexit@plt+0x8681d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 87a174 <__cxa_atexit@plt+0x8681c4> │ │ │ │ + ldr r8, [pc, #36] @ 87a184 <__cxa_atexit@plt+0x8681d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #48, 22 @ 0xc000 │ │ │ │ + cmpeq ip, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq ip, #60, 22 @ 0xf000 │ │ │ │ - cmpeq ip, #20, 24 @ 0x1400 │ │ │ │ - cmpeq ip, #84, 24 @ 0x5400 │ │ │ │ - teqeq lr, #228, 18 @ 0x390000 │ │ │ │ + cmpeq ip, #44, 22 @ 0xb000 │ │ │ │ + cmpeq ip, #4, 24 @ 0x400 │ │ │ │ + cmpeq ip, #68, 24 @ 0x4400 │ │ │ │ + teqeq lr, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a1fc <__cxa_atexit@plt+0x86824c> │ │ │ │ + bcc 87a20c <__cxa_atexit@plt+0x86825c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a1f4 <__cxa_atexit@plt+0x868244> │ │ │ │ - ldr r3, [pc, #92] @ 87a204 <__cxa_atexit@plt+0x868254> │ │ │ │ + bhi 87a204 <__cxa_atexit@plt+0x868254> │ │ │ │ + ldr r3, [pc, #92] @ 87a214 <__cxa_atexit@plt+0x868264> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 87a208 <__cxa_atexit@plt+0x868258> │ │ │ │ + ldr r2, [pc, #88] @ 87a218 <__cxa_atexit@plt+0x868268> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 87a20c <__cxa_atexit@plt+0x86825c> │ │ │ │ + ldr r0, [pc, #64] @ 87a21c <__cxa_atexit@plt+0x86826c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 87a210 <__cxa_atexit@plt+0x868260> │ │ │ │ + ldr r7, [pc, #32] @ 87a220 <__cxa_atexit@plt+0x868270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq ip, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq ip, #124, 20 @ 0x7c000 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq ip, #96, 26 @ 0x1800 │ │ │ │ - teqeq lr, #68, 16 @ 0x440000 │ │ │ │ + cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + teqeq lr, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a250 <__cxa_atexit@plt+0x8682a0> │ │ │ │ - ldr r3, [pc, #36] @ 87a258 <__cxa_atexit@plt+0x8682a8> │ │ │ │ + bcc 87a260 <__cxa_atexit@plt+0x8682b0> │ │ │ │ + ldr r3, [pc, #36] @ 87a268 <__cxa_atexit@plt+0x8682b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r7, [pc, #16] @ 87a25c <__cxa_atexit@plt+0x8682ac> │ │ │ │ + ldr r7, [pc, #16] @ 87a26c <__cxa_atexit@plt+0x8682bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #8, 20 @ 0x8000 │ │ │ │ - cmpeq ip, #108, 30 @ 0x1b0 │ │ │ │ - teqeq lr, #4, 16 @ 0x40000 │ │ │ │ + cmpeq ip, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq ip, #92, 30 @ 0x170 │ │ │ │ + teqeq lr, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a2c8 <__cxa_atexit@plt+0x868318> │ │ │ │ + bcc 87a2d8 <__cxa_atexit@plt+0x868328> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a2c0 <__cxa_atexit@plt+0x868310> │ │ │ │ - ldr r3, [pc, #64] @ 87a2d0 <__cxa_atexit@plt+0x868320> │ │ │ │ + bhi 87a2d0 <__cxa_atexit@plt+0x868320> │ │ │ │ + ldr r3, [pc, #64] @ 87a2e0 <__cxa_atexit@plt+0x868330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 87a2d4 <__cxa_atexit@plt+0x868324> │ │ │ │ + ldr r2, [pc, #44] @ 87a2e4 <__cxa_atexit@plt+0x868334> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 87a2d8 <__cxa_atexit@plt+0x868328> │ │ │ │ + ldr r7, [pc, #28] @ 87a2e8 <__cxa_atexit@plt+0x868338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq ip, #156, 18 @ 0x270000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, #124, 14 @ 0x1f00000 │ │ │ │ - teqeq lr, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq ip, #108, 14 @ 0x1b00000 │ │ │ │ + teqeq lr, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a314 <__cxa_atexit@plt+0x868364> │ │ │ │ - ldr r3, [pc, #32] @ 87a31c <__cxa_atexit@plt+0x86836c> │ │ │ │ + bcc 87a324 <__cxa_atexit@plt+0x868374> │ │ │ │ + ldr r3, [pc, #32] @ 87a32c <__cxa_atexit@plt+0x86837c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87a320 <__cxa_atexit@plt+0x868370> │ │ │ │ + ldr r7, [pc, #16] @ 87a330 <__cxa_atexit@plt+0x868380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #64, 18 @ 0x100000 │ │ │ │ - cmpeq ip, #148, 14 @ 0x2500000 │ │ │ │ - teqeq lr, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq ip, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq ip, #132, 14 @ 0x2100000 │ │ │ │ + teqeq lr, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a370 <__cxa_atexit@plt+0x8683c0> │ │ │ │ - ldr r3, [pc, #48] @ 87a378 <__cxa_atexit@plt+0x8683c8> │ │ │ │ + bcc 87a380 <__cxa_atexit@plt+0x8683d0> │ │ │ │ + ldr r3, [pc, #48] @ 87a388 <__cxa_atexit@plt+0x8683d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 87a364 <__cxa_atexit@plt+0x8683b4> │ │ │ │ + beq 87a374 <__cxa_atexit@plt+0x8683c4> │ │ │ │ mov r7, r8 │ │ │ │ - b 87a388 <__cxa_atexit@plt+0x8683d8> │ │ │ │ + b 87a398 <__cxa_atexit@plt+0x8683e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq lr, #116, 12 @ 0x7400000 │ │ │ │ + teqeq lr, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a3cc <__cxa_atexit@plt+0x86841c> │ │ │ │ - ldr r3, [pc, #56] @ 87a3d8 <__cxa_atexit@plt+0x868428> │ │ │ │ + bhi 87a3dc <__cxa_atexit@plt+0x86842c> │ │ │ │ + ldr r3, [pc, #56] @ 87a3e8 <__cxa_atexit@plt+0x868438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r1, #-8]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #32] @ 87a3dc <__cxa_atexit@plt+0x86842c> │ │ │ │ + ldr r3, [pc, #32] @ 87a3ec <__cxa_atexit@plt+0x86843c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #24] @ 87a3e0 <__cxa_atexit@plt+0x868430> │ │ │ │ + ldr r8, [pc, #24] @ 87a3f0 <__cxa_atexit@plt+0x868440> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq ip, #168, 16 @ 0xa80000 │ │ │ │ - cmpeq ip, #156, 14 @ 0x2700000 │ │ │ │ - teqeq lr, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq ip, #152, 16 @ 0x980000 │ │ │ │ + cmpeq ip, #140, 14 @ 0x2300000 │ │ │ │ + teqeq lr, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a44c <__cxa_atexit@plt+0x86849c> │ │ │ │ + bcc 87a45c <__cxa_atexit@plt+0x8684ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a444 <__cxa_atexit@plt+0x868494> │ │ │ │ - ldr r3, [pc, #64] @ 87a454 <__cxa_atexit@plt+0x8684a4> │ │ │ │ + bhi 87a454 <__cxa_atexit@plt+0x8684a4> │ │ │ │ + ldr r3, [pc, #64] @ 87a464 <__cxa_atexit@plt+0x8684b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 87a458 <__cxa_atexit@plt+0x8684a8> │ │ │ │ + ldr r2, [pc, #60] @ 87a468 <__cxa_atexit@plt+0x8684b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r7, [pc, #28] @ 87a45c <__cxa_atexit@plt+0x8684ac> │ │ │ │ + ldr r7, [pc, #28] @ 87a46c <__cxa_atexit@plt+0x8684bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq ip, #32, 16 @ 0x200000 │ │ │ │ - cmpeq ip, #244, 4 @ 0x4000000f │ │ │ │ - teqeq lr, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq ip, #16, 16 @ 0x100000 │ │ │ │ + cmpeq ip, #228, 4 @ 0x4000000e │ │ │ │ + teqeq lr, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a4c8 <__cxa_atexit@plt+0x868518> │ │ │ │ + bcc 87a4d8 <__cxa_atexit@plt+0x868528> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a4c0 <__cxa_atexit@plt+0x868510> │ │ │ │ - ldr r3, [pc, #64] @ 87a4d0 <__cxa_atexit@plt+0x868520> │ │ │ │ + bhi 87a4d0 <__cxa_atexit@plt+0x868520> │ │ │ │ + ldr r3, [pc, #64] @ 87a4e0 <__cxa_atexit@plt+0x868530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 87a4d4 <__cxa_atexit@plt+0x868524> │ │ │ │ + ldr r2, [pc, #44] @ 87a4e4 <__cxa_atexit@plt+0x868534> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 87a4d8 <__cxa_atexit@plt+0x868528> │ │ │ │ + ldr r7, [pc, #28] @ 87a4e8 <__cxa_atexit@plt+0x868538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq ip, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - cmpeq ip, #72, 18 @ 0x120000 │ │ │ │ - teqeq lr, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq ip, #56, 18 @ 0xe0000 │ │ │ │ + teqeq lr, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a564 <__cxa_atexit@plt+0x8685b4> │ │ │ │ + bcc 87a574 <__cxa_atexit@plt+0x8685c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a55c <__cxa_atexit@plt+0x8685ac> │ │ │ │ - ldr r3, [pc, #96] @ 87a56c <__cxa_atexit@plt+0x8685bc> │ │ │ │ + bhi 87a56c <__cxa_atexit@plt+0x8685bc> │ │ │ │ + ldr r3, [pc, #96] @ 87a57c <__cxa_atexit@plt+0x8685cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #80] @ 87a570 <__cxa_atexit@plt+0x8685c0> │ │ │ │ + ldr r1, [pc, #80] @ 87a580 <__cxa_atexit@plt+0x8685d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #68] @ 87a574 <__cxa_atexit@plt+0x8685c4> │ │ │ │ + ldr r3, [pc, #68] @ 87a584 <__cxa_atexit@plt+0x8685d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 87a578 <__cxa_atexit@plt+0x8685c8> │ │ │ │ + ldr r3, [pc, #60] @ 87a588 <__cxa_atexit@plt+0x8685d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #36] @ 87a57c <__cxa_atexit@plt+0x8685cc> │ │ │ │ + ldr r8, [pc, #36] @ 87a58c <__cxa_atexit@plt+0x8685dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + b bb7da4 <__cxa_atexit@plt+0xba5df4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #48, 14 @ 0xc00000 │ │ │ │ + cmpeq ip, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - cmpeq ip, #52, 14 @ 0xd00000 │ │ │ │ - cmpeq ip, #12, 16 @ 0xc0000 │ │ │ │ - cmpeq ip, #76, 16 @ 0x4c0000 │ │ │ │ - teqeq lr, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq ip, #36, 14 @ 0x900000 │ │ │ │ + cmpeq ip, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq ip, #60, 16 @ 0x3c0000 │ │ │ │ + teqeq lr, #128, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a5b8 <__cxa_atexit@plt+0x868608> │ │ │ │ - ldr r3, [pc, #32] @ 87a5c0 <__cxa_atexit@plt+0x868610> │ │ │ │ + bcc 87a5c8 <__cxa_atexit@plt+0x868618> │ │ │ │ + ldr r3, [pc, #32] @ 87a5d0 <__cxa_atexit@plt+0x868620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87a5c4 <__cxa_atexit@plt+0x868614> │ │ │ │ + ldr r7, [pc, #16] @ 87a5d4 <__cxa_atexit@plt+0x868624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #156, 12 @ 0x9c00000 │ │ │ │ - cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ - teqeq lr, #104, 8 @ 0x68000000 │ │ │ │ + cmpeq ip, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq ip, #164, 30 @ 0x290 │ │ │ │ + teqeq lr, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a64c <__cxa_atexit@plt+0x86869c> │ │ │ │ + bcc 87a65c <__cxa_atexit@plt+0x8686ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a644 <__cxa_atexit@plt+0x868694> │ │ │ │ - ldr r3, [pc, #92] @ 87a654 <__cxa_atexit@plt+0x8686a4> │ │ │ │ + bhi 87a654 <__cxa_atexit@plt+0x8686a4> │ │ │ │ + ldr r3, [pc, #92] @ 87a664 <__cxa_atexit@plt+0x8686b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 87a658 <__cxa_atexit@plt+0x8686a8> │ │ │ │ + ldr r2, [pc, #88] @ 87a668 <__cxa_atexit@plt+0x8686b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #64] @ 87a65c <__cxa_atexit@plt+0x8686ac> │ │ │ │ + ldr r0, [pc, #64] @ 87a66c <__cxa_atexit@plt+0x8686bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #32] @ 87a660 <__cxa_atexit@plt+0x8686b0> │ │ │ │ + ldr r7, [pc, #32] @ 87a670 <__cxa_atexit@plt+0x8686c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #60, 12 @ 0x3c00000 │ │ │ │ + cmpeq ip, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - cmpeq ip, #16, 18 @ 0x40000 │ │ │ │ - teqeq lr, #104, 2 │ │ │ │ + cmpeq ip, #0, 18 │ │ │ │ + teqeq lr, #88, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a69c <__cxa_atexit@plt+0x8686ec> │ │ │ │ - ldr r3, [pc, #32] @ 87a6a4 <__cxa_atexit@plt+0x8686f4> │ │ │ │ + bcc 87a6ac <__cxa_atexit@plt+0x8686fc> │ │ │ │ + ldr r3, [pc, #32] @ 87a6b4 <__cxa_atexit@plt+0x868704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87a6a8 <__cxa_atexit@plt+0x8686f8> │ │ │ │ + ldr r7, [pc, #16] @ 87a6b8 <__cxa_atexit@plt+0x868708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #184, 10 @ 0x2e000000 │ │ │ │ - cmpeq ip, #244, 6 @ 0xd0000003 │ │ │ │ - teqeq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq ip, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq ip, #228, 6 @ 0x90000003 │ │ │ │ + teqeq lr, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a724 <__cxa_atexit@plt+0x868774> │ │ │ │ + bcc 87a734 <__cxa_atexit@plt+0x868784> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a71c <__cxa_atexit@plt+0x86876c> │ │ │ │ - ldr r3, [pc, #80] @ 87a72c <__cxa_atexit@plt+0x86877c> │ │ │ │ + bhi 87a72c <__cxa_atexit@plt+0x86877c> │ │ │ │ + ldr r3, [pc, #80] @ 87a73c <__cxa_atexit@plt+0x86878c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 87a730 <__cxa_atexit@plt+0x868780> │ │ │ │ + ldr r1, [pc, #64] @ 87a740 <__cxa_atexit@plt+0x868790> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 87a734 <__cxa_atexit@plt+0x868784> │ │ │ │ + ldr r2, [pc, #56] @ 87a744 <__cxa_atexit@plt+0x868794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 87a738 <__cxa_atexit@plt+0x868788> │ │ │ │ + ldr r8, [pc, #32] @ 87a748 <__cxa_atexit@plt+0x868798> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq ip, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq ip, #220, 6 @ 0x70000003 │ │ │ │ - teqeq lr, #8, 6 @ 0x20000000 │ │ │ │ + cmpeq ip, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq ip, #204, 6 @ 0x30000003 │ │ │ │ + teqeq lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a7cc <__cxa_atexit@plt+0x86881c> │ │ │ │ + bcc 87a7dc <__cxa_atexit@plt+0x86882c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a7c4 <__cxa_atexit@plt+0x868814> │ │ │ │ - ldr r3, [pc, #104] @ 87a7d4 <__cxa_atexit@plt+0x868824> │ │ │ │ + bhi 87a7d4 <__cxa_atexit@plt+0x868824> │ │ │ │ + ldr r3, [pc, #104] @ 87a7e4 <__cxa_atexit@plt+0x868834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ - ldr lr, [pc, #72] @ 87a7d8 <__cxa_atexit@plt+0x868828> │ │ │ │ + ldr lr, [pc, #72] @ 87a7e8 <__cxa_atexit@plt+0x868838> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #68] @ 87a7dc <__cxa_atexit@plt+0x86882c> │ │ │ │ + ldr sl, [pc, #68] @ 87a7ec <__cxa_atexit@plt+0x86883c> │ │ │ │ add sl, pc, sl │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #32] @ 87a7e0 <__cxa_atexit@plt+0x868830> │ │ │ │ + ldr r7, [pc, #32] @ 87a7f0 <__cxa_atexit@plt+0x868840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq ip, #192, 8 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmpeq ip, #204, 10 @ 0x33000000 │ │ │ │ - teqeq lr, #144, 4 │ │ │ │ + cmpeq ip, #188, 10 @ 0x2f000000 │ │ │ │ + teqeq lr, #128, 4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a880 <__cxa_atexit@plt+0x8688d0> │ │ │ │ + bcc 87a890 <__cxa_atexit@plt+0x8688e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a878 <__cxa_atexit@plt+0x8688c8> │ │ │ │ - ldr r3, [pc, #116] @ 87a888 <__cxa_atexit@plt+0x8688d8> │ │ │ │ + bhi 87a888 <__cxa_atexit@plt+0x8688d8> │ │ │ │ + ldr r3, [pc, #116] @ 87a898 <__cxa_atexit@plt+0x8688e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r7, [r7, #28] │ │ │ │ - ldr r9, [pc, #80] @ 87a88c <__cxa_atexit@plt+0x8688dc> │ │ │ │ + ldr r9, [pc, #80] @ 87a89c <__cxa_atexit@plt+0x8688ec> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #76] @ 87a890 <__cxa_atexit@plt+0x8688e0> │ │ │ │ + ldr sl, [pc, #76] @ 87a8a0 <__cxa_atexit@plt+0x8688f0> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, lr} │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ str r9, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [pc, #32] @ 87a894 <__cxa_atexit@plt+0x8688e4> │ │ │ │ + ldr r7, [pc, #32] @ 87a8a4 <__cxa_atexit@plt+0x8688f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq ip, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - cmpeq ip, #220, 12 @ 0xdc00000 │ │ │ │ - teqeq lr, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq ip, #204, 12 @ 0xcc00000 │ │ │ │ + teqeq lr, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a944 <__cxa_atexit@plt+0x868994> │ │ │ │ + bcc 87a954 <__cxa_atexit@plt+0x8689a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87a93c <__cxa_atexit@plt+0x86898c> │ │ │ │ - ldr r3, [pc, #132] @ 87a94c <__cxa_atexit@plt+0x86899c> │ │ │ │ + bhi 87a94c <__cxa_atexit@plt+0x86899c> │ │ │ │ + ldr r3, [pc, #132] @ 87a95c <__cxa_atexit@plt+0x8689ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr sl, [pc, #88] @ 87a950 <__cxa_atexit@plt+0x8689a0> │ │ │ │ + ldr sl, [pc, #88] @ 87a960 <__cxa_atexit@plt+0x8689b0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #84] @ 87a954 <__cxa_atexit@plt+0x8689a4> │ │ │ │ + ldr ip, [pc, #84] @ 87a964 <__cxa_atexit@plt+0x8689b4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ stmdb r6, {r0, lr} │ │ │ │ str r8, [r6] │ │ │ │ str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r8, r6 │ │ │ │ str sl, [r8, #-28]! @ 0xffffffe4 │ │ │ │ mov r9, r6 │ │ │ │ str ip, [r9, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r7, [pc, #32] @ 87a958 <__cxa_atexit@plt+0x8689a8> │ │ │ │ + ldr r7, [pc, #32] @ 87a968 <__cxa_atexit@plt+0x8689b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ - cmpeq ip, #84, 8 @ 0x54000000 │ │ │ │ - teqeq lr, #28 │ │ │ │ + cmpeq ip, #68, 8 @ 0x44000000 │ │ │ │ + teqeq lr, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87a994 <__cxa_atexit@plt+0x8689e4> │ │ │ │ - ldr r3, [pc, #32] @ 87a99c <__cxa_atexit@plt+0x8689ec> │ │ │ │ + bcc 87a9a4 <__cxa_atexit@plt+0x8689f4> │ │ │ │ + ldr r3, [pc, #32] @ 87a9ac <__cxa_atexit@plt+0x8689fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87a9a0 <__cxa_atexit@plt+0x8689f0> │ │ │ │ + ldr r7, [pc, #16] @ 87a9b0 <__cxa_atexit@plt+0x868a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #192, 4 │ │ │ │ - cmpeq ip, #20, 4 @ 0x40000001 │ │ │ │ - teqeq lr, #44 @ 0x2c │ │ │ │ + cmpeq ip, #176, 4 │ │ │ │ + cmpeq ip, #4, 4 @ 0x40000000 │ │ │ │ + teqeq lr, #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87aa1c <__cxa_atexit@plt+0x868a6c> │ │ │ │ + bcc 87aa2c <__cxa_atexit@plt+0x868a7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87aa14 <__cxa_atexit@plt+0x868a64> │ │ │ │ - ldr r3, [pc, #80] @ 87aa24 <__cxa_atexit@plt+0x868a74> │ │ │ │ + bhi 87aa24 <__cxa_atexit@plt+0x868a74> │ │ │ │ + ldr r3, [pc, #80] @ 87aa34 <__cxa_atexit@plt+0x868a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 87aa28 <__cxa_atexit@plt+0x868a78> │ │ │ │ + ldr r1, [pc, #64] @ 87aa38 <__cxa_atexit@plt+0x868a88> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 87aa2c <__cxa_atexit@plt+0x868a7c> │ │ │ │ + ldr r2, [pc, #56] @ 87aa3c <__cxa_atexit@plt+0x868a8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 87aa30 <__cxa_atexit@plt+0x868a80> │ │ │ │ + ldr r8, [pc, #32] @ 87aa40 <__cxa_atexit@plt+0x868a90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq ip, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #112, 4 │ │ │ │ - cmpeq ip, #124, 2 │ │ │ │ - teqeq lr, #76, 2 │ │ │ │ + cmpeq ip, #96, 4 │ │ │ │ + cmpeq ip, #108, 2 │ │ │ │ + teqeq lr, #60, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87aadc <__cxa_atexit@plt+0x868b2c> │ │ │ │ + bcc 87aaec <__cxa_atexit@plt+0x868b3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87aad4 <__cxa_atexit@plt+0x868b24> │ │ │ │ - ldr r3, [pc, #128] @ 87aae4 <__cxa_atexit@plt+0x868b34> │ │ │ │ + bhi 87aae4 <__cxa_atexit@plt+0x868b34> │ │ │ │ + ldr r3, [pc, #128] @ 87aaf4 <__cxa_atexit@plt+0x868b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ add sl, r7, #24 │ │ │ │ ldm sl, {r0, r8, r9, sl} │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #88] @ 87aae8 <__cxa_atexit@plt+0x868b38> │ │ │ │ + ldr ip, [pc, #88] @ 87aaf8 <__cxa_atexit@plt+0x868b48> │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r7, [pc, #76] @ 87aaec <__cxa_atexit@plt+0x868b3c> │ │ │ │ + ldr r7, [pc, #76] @ 87aafc <__cxa_atexit@plt+0x868b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str ip, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r9, #-52]! @ 0xffffffcc │ │ │ │ - ldr r7, [pc, #32] @ 87aaf0 <__cxa_atexit@plt+0x868b40> │ │ │ │ + ldr r7, [pc, #32] @ 87ab00 <__cxa_atexit@plt+0x868b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #216, 2 @ 0x36 │ │ │ │ + cmpeq ip, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmpeq ip, #188, 4 @ 0xc000000b │ │ │ │ - teqeq lr, #172 @ 0xac │ │ │ │ + cmpeq ip, #172, 4 @ 0xc000000a │ │ │ │ + teqeq lr, #156 @ 0x9c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87aba8 <__cxa_atexit@plt+0x868bf8> │ │ │ │ + bcc 87abb8 <__cxa_atexit@plt+0x868c08> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87aba0 <__cxa_atexit@plt+0x868bf0> │ │ │ │ - ldr r3, [pc, #140] @ 87abb0 <__cxa_atexit@plt+0x868c00> │ │ │ │ + bhi 87abb0 <__cxa_atexit@plt+0x868c00> │ │ │ │ + ldr r3, [pc, #140] @ 87abc0 <__cxa_atexit@plt+0x868c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ ldm lr, {r2, r9, lr} │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r1, [r7, #32] │ │ │ │ ldr sl, [r7, #36] @ 0x24 │ │ │ │ ldr r7, [r7, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #96] @ 87abb4 <__cxa_atexit@plt+0x868c04> │ │ │ │ + ldr ip, [pc, #96] @ 87abc4 <__cxa_atexit@plt+0x868c14> │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [r6] │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r3, r6, #28 │ │ │ │ stm r3, {r2, r9, lr} │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ stmdb r6, {r1, sl} │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ mov r8, r6 │ │ │ │ str ip, [r8, #-40]! @ 0xffffffd8 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #40] @ 87abb8 <__cxa_atexit@plt+0x868c08> │ │ │ │ + ldr r7, [pc, #40] @ 87abc8 <__cxa_atexit@plt+0x868c18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #32] @ 87abbc <__cxa_atexit@plt+0x868c0c> │ │ │ │ + ldr r7, [pc, #32] @ 87abcc <__cxa_atexit@plt+0x868c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #24, 2 │ │ │ │ + cmpeq ip, #8, 2 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ - cmpeq ip, #180, 6 @ 0xd0000002 │ │ │ │ - teqpeq sp, #240, 26 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + cmpeq ip, #164, 6 @ 0x90000002 │ │ │ │ + teqpeq sp, #224, 26 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ac08 <__cxa_atexit@plt+0x868c58> │ │ │ │ - ldr r3, [pc, #48] @ 87ac10 <__cxa_atexit@plt+0x868c60> │ │ │ │ + bcc 87ac18 <__cxa_atexit@plt+0x868c68> │ │ │ │ + ldr r3, [pc, #48] @ 87ac20 <__cxa_atexit@plt+0x868c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 87ac14 <__cxa_atexit@plt+0x868c64> │ │ │ │ + ldr r3, [pc, #36] @ 87ac24 <__cxa_atexit@plt+0x868c74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 87ac18 <__cxa_atexit@plt+0x868c68> │ │ │ │ + ldr r8, [pc, #24] @ 87ac28 <__cxa_atexit@plt+0x868c78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #92 @ 0x5c │ │ │ │ - cmpeq ip, #4, 14 @ 0x100000 │ │ │ │ - cmpeq ip, #236, 12 @ 0xec00000 │ │ │ │ - teqpeq sp, #164, 26 @ p-variant is OBSOLETE @ 0x2900 │ │ │ │ + cmpeq ip, #76 @ 0x4c │ │ │ │ + cmpeq ip, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq ip, #220, 12 @ 0xdc00000 │ │ │ │ + teqpeq sp, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ac84 <__cxa_atexit@plt+0x868cd4> │ │ │ │ + bcc 87ac94 <__cxa_atexit@plt+0x868ce4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87ac7c <__cxa_atexit@plt+0x868ccc> │ │ │ │ - ldr r3, [pc, #64] @ 87ac8c <__cxa_atexit@plt+0x868cdc> │ │ │ │ + bhi 87ac8c <__cxa_atexit@plt+0x868cdc> │ │ │ │ + ldr r3, [pc, #64] @ 87ac9c <__cxa_atexit@plt+0x868cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ 87ac90 <__cxa_atexit@plt+0x868ce0> │ │ │ │ + ldr r2, [pc, #44] @ 87aca0 <__cxa_atexit@plt+0x868cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ 87ac94 <__cxa_atexit@plt+0x868ce4> │ │ │ │ + ldr r7, [pc, #28] @ 87aca4 <__cxa_atexit@plt+0x868cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq ip, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq ip, #232, 28 @ 0xe80 │ │ │ │ - teqpeq sp, #40, 26 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ + cmpeq ip, #216, 28 @ 0xd80 │ │ │ │ + teqpeq sp, #24, 26 @ p-variant is OBSOLETE @ 0x600 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ad40 <__cxa_atexit@plt+0x868d90> │ │ │ │ + bcc 87ad50 <__cxa_atexit@plt+0x868da0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87ad38 <__cxa_atexit@plt+0x868d88> │ │ │ │ - ldr r3, [pc, #128] @ 87ad48 <__cxa_atexit@plt+0x868d98> │ │ │ │ + bhi 87ad48 <__cxa_atexit@plt+0x868d98> │ │ │ │ + ldr r3, [pc, #128] @ 87ad58 <__cxa_atexit@plt+0x868da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ sub lr, r6, #31 │ │ │ │ - ldr r9, [pc, #96] @ 87ad4c <__cxa_atexit@plt+0x868d9c> │ │ │ │ + ldr r9, [pc, #96] @ 87ad5c <__cxa_atexit@plt+0x868dac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #92] @ 87ad50 <__cxa_atexit@plt+0x868da0> │ │ │ │ + ldr sl, [pc, #92] @ 87ad60 <__cxa_atexit@plt+0x868db0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #88] @ 87ad54 <__cxa_atexit@plt+0x868da4> │ │ │ │ + ldr ip, [pc, #88] @ 87ad64 <__cxa_atexit@plt+0x868db4> │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r6, #24 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - ldr r3, [pc, #60] @ 87ad58 <__cxa_atexit@plt+0x868da8> │ │ │ │ + ldr r3, [pc, #60] @ 87ad68 <__cxa_atexit@plt+0x868db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r3, r6, #18 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #116, 30 @ 0x1d0 │ │ │ │ - cmpeq ip, #244, 2 @ 0x3d │ │ │ │ - cmpeq ip, #28, 2 │ │ │ │ + cmpeq ip, #100, 30 @ 0x190 │ │ │ │ + cmpeq ip, #228, 2 @ 0x39 │ │ │ │ + cmpeq ip, #12, 2 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #72, 30 @ 0x120 │ │ │ │ - teqpeq sp, #84, 28 @ p-variant is OBSOLETE @ 0x540 │ │ │ │ + cmpeq ip, #56, 30 @ 0xe0 │ │ │ │ + teqpeq sp, #68, 28 @ p-variant is OBSOLETE @ 0x440 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ae28 <__cxa_atexit@plt+0x868e78> │ │ │ │ + bcc 87ae38 <__cxa_atexit@plt+0x868e88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87ae20 <__cxa_atexit@plt+0x868e70> │ │ │ │ - ldr r3, [pc, #164] @ 87ae30 <__cxa_atexit@plt+0x868e80> │ │ │ │ + bhi 87ae30 <__cxa_atexit@plt+0x868e80> │ │ │ │ + ldr r3, [pc, #164] @ 87ae40 <__cxa_atexit@plt+0x868e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr ip, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ @@ -2204557,62 +2204561,62 @@ │ │ │ │ str r2, [r6, #-56] @ 0xffffffc8 │ │ │ │ str ip, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #56] @ 87ae34 <__cxa_atexit@plt+0x868e84> │ │ │ │ + ldr r7, [pc, #56] @ 87ae44 <__cxa_atexit@plt+0x868e94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-24]! @ 0xffffffe8 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #44] @ 87ae38 <__cxa_atexit@plt+0x868e88> │ │ │ │ + ldr r7, [pc, #44] @ 87ae48 <__cxa_atexit@plt+0x868e98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-68]! @ 0xffffffbc │ │ │ │ - ldr r7, [pc, #36] @ 87ae3c <__cxa_atexit@plt+0x868e8c> │ │ │ │ + ldr r7, [pc, #36] @ 87ae4c <__cxa_atexit@plt+0x868e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #176, 28 @ 0xb00 │ │ │ │ + cmpeq ip, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmpeq ip, #116, 30 @ 0x1d0 │ │ │ │ - teqpeq sp, #236, 20 @ p-variant is OBSOLETE @ 0xec000 │ │ │ │ + cmpeq ip, #100, 30 @ 0x190 │ │ │ │ + teqpeq sp, #220, 20 @ p-variant is OBSOLETE @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ae78 <__cxa_atexit@plt+0x868ec8> │ │ │ │ - ldr r3, [pc, #32] @ 87ae80 <__cxa_atexit@plt+0x868ed0> │ │ │ │ + bcc 87ae88 <__cxa_atexit@plt+0x868ed8> │ │ │ │ + ldr r3, [pc, #32] @ 87ae90 <__cxa_atexit@plt+0x868ee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87ae84 <__cxa_atexit@plt+0x868ed4> │ │ │ │ + ldr r7, [pc, #16] @ 87ae94 <__cxa_atexit@plt+0x868ee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ - cmpeq ip, #224 @ 0xe0 │ │ │ │ - teqpeq sp, #56, 26 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ + cmpeq ip, #204, 26 @ 0x3300 │ │ │ │ + cmpeq ip, #208 @ 0xd0 │ │ │ │ + teqpeq sp, #40, 26 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87af5c <__cxa_atexit@plt+0x868fac> │ │ │ │ + bcc 87af6c <__cxa_atexit@plt+0x868fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87af54 <__cxa_atexit@plt+0x868fa4> │ │ │ │ - ldr r3, [pc, #172] @ 87af64 <__cxa_atexit@plt+0x868fb4> │ │ │ │ + bhi 87af64 <__cxa_atexit@plt+0x868fb4> │ │ │ │ + ldr r3, [pc, #172] @ 87af74 <__cxa_atexit@plt+0x868fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r1, [sp] │ │ │ │ @@ -2204625,116 +2204629,116 @@ │ │ │ │ ldr lr, [r7, #44] @ 0x2c │ │ │ │ ldr r1, [r7, #48] @ 0x30 │ │ │ │ ldr r7, [r7, #52] @ 0x34 │ │ │ │ str r7, [r6] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ - ldr r7, [pc, #92] @ 87af68 <__cxa_atexit@plt+0x868fb8> │ │ │ │ + ldr r7, [pc, #92] @ 87af78 <__cxa_atexit@plt+0x868fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ 87af6c <__cxa_atexit@plt+0x868fbc> │ │ │ │ + ldr r1, [pc, #88] @ 87af7c <__cxa_atexit@plt+0x868fcc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str fp, [r6, #-36] @ 0xffffffdc │ │ │ │ sub lr, r6, #32 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r7, [pc, #36] @ 87af70 <__cxa_atexit@plt+0x868fc0> │ │ │ │ + ldr r7, [pc, #36] @ 87af80 <__cxa_atexit@plt+0x868fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #132, 26 @ 0x2100 │ │ │ │ + cmpeq ip, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmpeq ip, #64, 28 @ 0x400 │ │ │ │ - teqpeq sp, #156, 18 @ p-variant is OBSOLETE @ 0x270000 │ │ │ │ + cmpeq ip, #48, 28 @ 0x300 │ │ │ │ + teqpeq sp, #140, 18 @ p-variant is OBSOLETE @ 0x230000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87afac <__cxa_atexit@plt+0x868ffc> │ │ │ │ - ldr r3, [pc, #32] @ 87afb4 <__cxa_atexit@plt+0x869004> │ │ │ │ + bcc 87afbc <__cxa_atexit@plt+0x86900c> │ │ │ │ + ldr r3, [pc, #32] @ 87afc4 <__cxa_atexit@plt+0x869014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87afb8 <__cxa_atexit@plt+0x869008> │ │ │ │ + ldr r7, [pc, #16] @ 87afc8 <__cxa_atexit@plt+0x869018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #168, 24 @ 0xa800 │ │ │ │ - cmpeq ip, #192, 10 @ 0x30000000 │ │ │ │ - teqpeq sp, #96, 18 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ + cmpeq ip, #152, 24 @ 0x9800 │ │ │ │ + cmpeq ip, #176, 10 @ 0x2c000000 │ │ │ │ + teqpeq sp, #80, 18 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b024 <__cxa_atexit@plt+0x869074> │ │ │ │ + bcc 87b034 <__cxa_atexit@plt+0x869084> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87b01c <__cxa_atexit@plt+0x86906c> │ │ │ │ - ldr r3, [pc, #64] @ 87b02c <__cxa_atexit@plt+0x86907c> │ │ │ │ + bhi 87b02c <__cxa_atexit@plt+0x86907c> │ │ │ │ + ldr r3, [pc, #64] @ 87b03c <__cxa_atexit@plt+0x86908c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 87b030 <__cxa_atexit@plt+0x869080> │ │ │ │ + ldr r3, [pc, #44] @ 87b040 <__cxa_atexit@plt+0x869090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 87b034 <__cxa_atexit@plt+0x869084> │ │ │ │ + ldr r7, [pc, #28] @ 87b044 <__cxa_atexit@plt+0x869094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #80, 24 @ 0x5000 │ │ │ │ + cmpeq ip, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #56, 30 @ 0xe0 │ │ │ │ + cmpeq ip, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b064 <__cxa_atexit@plt+0x8690b4> │ │ │ │ - ldr r3, [pc, #24] @ 87b06c <__cxa_atexit@plt+0x8690bc> │ │ │ │ + bcc 87b074 <__cxa_atexit@plt+0x8690c4> │ │ │ │ + ldr r3, [pc, #24] @ 87b07c <__cxa_atexit@plt+0x8690cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ - teqpeq sp, #152, 22 @ p-variant is OBSOLETE @ 0x26000 │ │ │ │ + cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ + teqpeq sp, #136, 22 @ p-variant is OBSOLETE @ 0x22000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b1b4 <__cxa_atexit@plt+0x869204> │ │ │ │ + bcc 87b1c4 <__cxa_atexit@plt+0x869214> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87b1ac <__cxa_atexit@plt+0x8691fc> │ │ │ │ + bhi 87b1bc <__cxa_atexit@plt+0x86920c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -2204752,207 +2204756,207 @@ │ │ │ │ ldr r0, [r7, #47] @ 0x2f │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [r7, #55] @ 0x37 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ mov lr, r6 │ │ │ │ - ldr ip, [pc, #180] @ 87b1bc <__cxa_atexit@plt+0x86920c> │ │ │ │ + ldr ip, [pc, #180] @ 87b1cc <__cxa_atexit@plt+0x86921c> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [lr, #-84]! @ 0xffffffac │ │ │ │ str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #-16] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr r0, [pc, #152] @ 87b1c0 <__cxa_atexit@plt+0x869210> │ │ │ │ + ldr r0, [pc, #152] @ 87b1d0 <__cxa_atexit@plt+0x869220> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #148] @ 87b1c4 <__cxa_atexit@plt+0x869214> │ │ │ │ + ldr r1, [pc, #148] @ 87b1d4 <__cxa_atexit@plt+0x869224> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ str fp, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r2, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #96] @ 87b1c8 <__cxa_atexit@plt+0x869218> │ │ │ │ + ldr r3, [pc, #96] @ 87b1d8 <__cxa_atexit@plt+0x869228> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ str sl, [r6, #-72] @ 0xffffffb8 │ │ │ │ mov r8, r6 │ │ │ │ str r0, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-68]! @ 0xffffffbc │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #40] @ 87b1cc <__cxa_atexit@plt+0x86921c> │ │ │ │ + ldr r7, [pc, #40] @ 87b1dc <__cxa_atexit@plt+0x86922c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe870 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ - teqpeq sp, #212, 14 @ p-variant is OBSOLETE @ 0x3500000 │ │ │ │ + cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ + teqpeq sp, #196, 14 @ p-variant is OBSOLETE @ 0x3100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87b238 <__cxa_atexit@plt+0x869288> │ │ │ │ + bne 87b248 <__cxa_atexit@plt+0x869298> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87b244 <__cxa_atexit@plt+0x869294> │ │ │ │ + bhi 87b254 <__cxa_atexit@plt+0x8692a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #72] @ 87b250 <__cxa_atexit@plt+0x8692a0> │ │ │ │ + ldr r2, [pc, #72] @ 87b260 <__cxa_atexit@plt+0x8692b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ - ldr r7, [pc, #64] @ 87b254 <__cxa_atexit@plt+0x8692a4> │ │ │ │ + ldr r7, [pc, #64] @ 87b264 <__cxa_atexit@plt+0x8692b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #36] @ 87b258 <__cxa_atexit@plt+0x8692a8> │ │ │ │ + ldr r7, [pc, #36] @ 87b268 <__cxa_atexit@plt+0x8692b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmpeq ip, #204, 24 @ 0xcc00 │ │ │ │ - cmpeq ip, #28, 20 @ 0x1c000 │ │ │ │ - teqpeq sp, #28, 14 @ p-variant is OBSOLETE @ 0x700000 │ │ │ │ + cmpeq ip, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq ip, #12, 20 @ 0xc000 │ │ │ │ + teqpeq sp, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b294 <__cxa_atexit@plt+0x8692e4> │ │ │ │ - ldr r3, [pc, #32] @ 87b29c <__cxa_atexit@plt+0x8692ec> │ │ │ │ + bcc 87b2a4 <__cxa_atexit@plt+0x8692f4> │ │ │ │ + ldr r3, [pc, #32] @ 87b2ac <__cxa_atexit@plt+0x8692fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87b2a0 <__cxa_atexit@plt+0x8692f0> │ │ │ │ + ldr r7, [pc, #16] @ 87b2b0 <__cxa_atexit@plt+0x869300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #192, 18 @ 0x300000 │ │ │ │ - cmpeq ip, #20, 18 @ 0x50000 │ │ │ │ - teqpeq sp, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + cmpeq ip, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq ip, #4, 18 @ 0x10000 │ │ │ │ + teqpeq sp, #208, 12 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b308 <__cxa_atexit@plt+0x869358> │ │ │ │ + bcc 87b318 <__cxa_atexit@plt+0x869368> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87b300 <__cxa_atexit@plt+0x869350> │ │ │ │ - ldr r3, [pc, #60] @ 87b310 <__cxa_atexit@plt+0x869360> │ │ │ │ + bhi 87b310 <__cxa_atexit@plt+0x869360> │ │ │ │ + ldr r3, [pc, #60] @ 87b320 <__cxa_atexit@plt+0x869370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 87b314 <__cxa_atexit@plt+0x869364> │ │ │ │ + ldr r3, [pc, #44] @ 87b324 <__cxa_atexit@plt+0x869374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 87b318 <__cxa_atexit@plt+0x869368> │ │ │ │ + ldr r7, [pc, #28] @ 87b328 <__cxa_atexit@plt+0x869378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq ip, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq ip, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b348 <__cxa_atexit@plt+0x869398> │ │ │ │ - ldr r3, [pc, #24] @ 87b350 <__cxa_atexit@plt+0x8693a0> │ │ │ │ + bcc 87b358 <__cxa_atexit@plt+0x8693a8> │ │ │ │ + ldr r3, [pc, #24] @ 87b360 <__cxa_atexit@plt+0x8693b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #4, 18 @ 0x10000 │ │ │ │ - teqpeq sp, #64, 12 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ + cmpeq ip, #244, 16 @ 0xf40000 │ │ │ │ + teqpeq sp, #48, 12 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b3d0 <__cxa_atexit@plt+0x869420> │ │ │ │ + bcc 87b3e0 <__cxa_atexit@plt+0x869430> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87b3c8 <__cxa_atexit@plt+0x869418> │ │ │ │ - ldr r3, [pc, #84] @ 87b3d8 <__cxa_atexit@plt+0x869428> │ │ │ │ + bhi 87b3d8 <__cxa_atexit@plt+0x869428> │ │ │ │ + ldr r3, [pc, #84] @ 87b3e8 <__cxa_atexit@plt+0x869438> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 87b3dc <__cxa_atexit@plt+0x86942c> │ │ │ │ + ldr r2, [pc, #80] @ 87b3ec <__cxa_atexit@plt+0x86943c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 87b3e0 <__cxa_atexit@plt+0x869430> │ │ │ │ + ldr r1, [pc, #60] @ 87b3f0 <__cxa_atexit@plt+0x869440> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87b3e4 <__cxa_atexit@plt+0x869434> │ │ │ │ + ldr r7, [pc, #32] @ 87b3f4 <__cxa_atexit@plt+0x869444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq ip, #160, 16 @ 0xa00000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq ip, #140, 16 @ 0x8c0000 │ │ │ │ - teqeq lr, #80, 8 @ 0x50000000 │ │ │ │ + cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ + teqeq lr, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #152 @ 0x98 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87b5ec <__cxa_atexit@plt+0x86963c> │ │ │ │ + bcc 87b5fc <__cxa_atexit@plt+0x86964c> │ │ │ │ add lr, sp, #88 @ 0x58 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2205002,15 +2205006,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr ip, [r7, #31] │ │ │ │ ldr r0, [r7, #79] @ 0x4f │ │ │ │ ldr r2, [r7, #119] @ 0x77 │ │ │ │ ldr r1, [r7, #107] @ 0x6b │ │ │ │ ldr lr, [r7, #67] @ 0x43 │ │ │ │ mov r7, r8 │ │ │ │ - ldr r8, [pc, #260] @ 87b5f4 <__cxa_atexit@plt+0x869644> │ │ │ │ + ldr r8, [pc, #260] @ 87b604 <__cxa_atexit@plt+0x869654> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r5, #-136]! @ 0xffffff78 │ │ │ │ str lr, [r5, #132] @ 0x84 │ │ │ │ str sl, [r5, #100] @ 0x64 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ @@ -2205059,159 +2205063,159 @@ │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [r5, #24] │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87b5dc <__cxa_atexit@plt+0x86962c> │ │ │ │ + beq 87b5ec <__cxa_atexit@plt+0x86963c> │ │ │ │ add fp, sp, #88 @ 0x58 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 87b604 <__cxa_atexit@plt+0x869654> │ │ │ │ + b 87b614 <__cxa_atexit@plt+0x869664> │ │ │ │ ldr r0, [r7] │ │ │ │ add fp, sp, #88 @ 0x58 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - teqeq lr, #68, 4 @ 0x40000004 │ │ │ │ - tsteq r9, #88, 28 @ 0x580 │ │ │ │ + teqeq lr, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r9, #72, 28 @ 0x480 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 87b640 <__cxa_atexit@plt+0x869690> │ │ │ │ + bne 87b650 <__cxa_atexit@plt+0x8696a0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #52] @ 87b654 <__cxa_atexit@plt+0x8696a4> │ │ │ │ + ldr r1, [pc, #52] @ 87b664 <__cxa_atexit@plt+0x8696b4> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 87b64c <__cxa_atexit@plt+0x86969c> │ │ │ │ - b 87b664 <__cxa_atexit@plt+0x8696b4> │ │ │ │ + beq 87b65c <__cxa_atexit@plt+0x8696ac> │ │ │ │ + b 87b674 <__cxa_atexit@plt+0x8696c4> │ │ │ │ ldr r7, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq lr, #228, 2 @ 0x39 │ │ │ │ - tsteq r9, #4, 28 @ 0x40 │ │ │ │ + teqeq lr, #212, 2 @ 0x35 │ │ │ │ + tsteq r9, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 87b698 <__cxa_atexit@plt+0x8696e8> │ │ │ │ + beq 87b6a8 <__cxa_atexit@plt+0x8696f8> │ │ │ │ mov lr, #35 @ 0x23 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 87b6c0 <__cxa_atexit@plt+0x869710> │ │ │ │ - ldr r0, [pc, #100] @ 87b6f4 <__cxa_atexit@plt+0x869744> │ │ │ │ + bne 87b6d0 <__cxa_atexit@plt+0x869720> │ │ │ │ + ldr r0, [pc, #100] @ 87b704 <__cxa_atexit@plt+0x869754> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #3 │ │ │ │ - b 87b6e0 <__cxa_atexit@plt+0x869730> │ │ │ │ + b 87b6f0 <__cxa_atexit@plt+0x869740> │ │ │ │ bic r3, r2, #3 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ mov lr, #33 @ 0x21 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 87b6cc <__cxa_atexit@plt+0x86971c> │ │ │ │ - ldr r0, [pc, #60] @ 87b6f8 <__cxa_atexit@plt+0x869748> │ │ │ │ + bne 87b6dc <__cxa_atexit@plt+0x86972c> │ │ │ │ + ldr r0, [pc, #60] @ 87b708 <__cxa_atexit@plt+0x869758> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 87b6dc <__cxa_atexit@plt+0x86972c> │ │ │ │ + b 87b6ec <__cxa_atexit@plt+0x86973c> │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r0 │ │ │ │ - b 87b6d0 <__cxa_atexit@plt+0x869720> │ │ │ │ + b 87b6e0 <__cxa_atexit@plt+0x869730> │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #24] @ 87b6f0 <__cxa_atexit@plt+0x869740> │ │ │ │ + ldr r0, [pc, #24] @ 87b700 <__cxa_atexit@plt+0x869750> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, r3, lsl #2] │ │ │ │ mov r3, #2 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ str r2, [r5, lr, lsl #2] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r0, r0, ip, lsr #29 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 87b764 <__cxa_atexit@plt+0x8697b4> │ │ │ │ + bhi 87b774 <__cxa_atexit@plt+0x8697c4> │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #100] @ 87b780 <__cxa_atexit@plt+0x8697d0> │ │ │ │ + ldr lr, [pc, #100] @ 87b790 <__cxa_atexit@plt+0x8697e0> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r3, #1 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #88] @ 87b784 <__cxa_atexit@plt+0x8697d4> │ │ │ │ + ldr r8, [pc, #88] @ 87b794 <__cxa_atexit@plt+0x8697e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #80] @ 87b788 <__cxa_atexit@plt+0x8697d8> │ │ │ │ + ldr r2, [pc, #80] @ 87b798 <__cxa_atexit@plt+0x8697e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str lr, [r5, #12] │ │ │ │ str r1, [r5, #136] @ 0x88 │ │ │ │ str r0, [r5, #140] @ 0x8c │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - ldr r8, [pc, #44] @ 87b78c <__cxa_atexit@plt+0x8697dc> │ │ │ │ + ldr r8, [pc, #44] @ 87b79c <__cxa_atexit@plt+0x8697ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ - ldr r7, [pc, #36] @ 87b790 <__cxa_atexit@plt+0x8697e0> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ + ldr r7, [pc, #36] @ 87b7a0 <__cxa_atexit@plt+0x8697f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffc604 │ │ │ │ - cmpeq ip, #44, 10 @ 0xb000000 │ │ │ │ - cmpeq ip, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq ip, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq ip, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - teqpeq sp, #52, 14 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ - tsteq r9, #212, 24 @ 0xd400 │ │ │ │ + teqpeq sp, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + tsteq r9, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87b6fc <__cxa_atexit@plt+0x86974c> │ │ │ │ - teqpeq sp, #28, 14 @ p-variant is OBSOLETE @ 0x700000 │ │ │ │ - tsteq r9, #200, 24 @ 0xc800 │ │ │ │ + b 87b70c <__cxa_atexit@plt+0x86975c> │ │ │ │ + teqpeq sp, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + tsteq r9, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87b7d0 <__cxa_atexit@plt+0x869820> │ │ │ │ + bne 87b7e0 <__cxa_atexit@plt+0x869830> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r2, [r5, #128] @ 0x80 │ │ │ │ add r3, r5, #4 │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 87b7f0 <__cxa_atexit@plt+0x869840> │ │ │ │ + bne 87b800 <__cxa_atexit@plt+0x869850> │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ mov r5, r3 │ │ │ │ - b 87b7fc <__cxa_atexit@plt+0x86984c> │ │ │ │ + b 87b80c <__cxa_atexit@plt+0x86985c> │ │ │ │ str r2, [r5, #128] @ 0x80 │ │ │ │ mov r5, r3 │ │ │ │ - b 87b948 <__cxa_atexit@plt+0x869998> │ │ │ │ + b 87b958 <__cxa_atexit@plt+0x8699a8> │ │ │ │ ldr r1, [r5, #132] @ 0x84 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 87b904 <__cxa_atexit@plt+0x869954> │ │ │ │ + bhi 87b914 <__cxa_atexit@plt+0x869964> │ │ │ │ ldr r3, [r5] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r2, [r5, #92] @ 0x5c │ │ │ │ @@ -2205237,771 +2205241,771 @@ │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ - ldr r0, [pc, #132] @ 87b920 <__cxa_atexit@plt+0x869970> │ │ │ │ + ldr r0, [pc, #132] @ 87b930 <__cxa_atexit@plt+0x869980> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r6, #-72] @ 0xffffffb8 │ │ │ │ str ip, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ str lr, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r6, #-52] @ 0xffffffcc │ │ │ │ str r4, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #80] @ 87b924 <__cxa_atexit@plt+0x869974> │ │ │ │ + ldr r4, [pc, #80] @ 87b934 <__cxa_atexit@plt+0x869984> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-12]! │ │ │ │ - ldr r4, [pc, #72] @ 87b928 <__cxa_atexit@plt+0x869978> │ │ │ │ + ldr r4, [pc, #72] @ 87b938 <__cxa_atexit@plt+0x869988> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #124]! @ 0x7c │ │ │ │ sub r4, r6, #75 @ 0x4b │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r7, [pc, #32] @ 87b92c <__cxa_atexit@plt+0x86997c> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r7, [pc, #32] @ 87b93c <__cxa_atexit@plt+0x86998c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - cmpeq ip, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq ip, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqpeq sp, #244, 4 @ p-variant is OBSOLETE @ 0x4000000f │ │ │ │ - tsteq r9, #80, 22 @ 0x14000 │ │ │ │ + teqpeq sp, #228, 4 @ p-variant is OBSOLETE @ 0x4000000e │ │ │ │ + tsteq r9, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87b7fc <__cxa_atexit@plt+0x86984c> │ │ │ │ + b 87b80c <__cxa_atexit@plt+0x86985c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87b98c <__cxa_atexit@plt+0x8699dc> │ │ │ │ + bhi 87b99c <__cxa_atexit@plt+0x8699ec> │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #64] @ 87b9a8 <__cxa_atexit@plt+0x8699f8> │ │ │ │ + ldr r3, [pc, #64] @ 87b9b8 <__cxa_atexit@plt+0x869a08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 87b9ac <__cxa_atexit@plt+0x8699fc> │ │ │ │ + ldr r2, [pc, #60] @ 87b9bc <__cxa_atexit@plt+0x869a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 87b9b0 <__cxa_atexit@plt+0x869a00> │ │ │ │ + ldr r7, [pc, #40] @ 87b9c0 <__cxa_atexit@plt+0x869a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #28] @ 87b9b4 <__cxa_atexit@plt+0x869a04> │ │ │ │ + ldr r3, [pc, #28] @ 87b9c4 <__cxa_atexit@plt+0x869a14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc458 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq ip, #200, 10 @ 0x32000000 │ │ │ │ + cmpeq ip, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqpeq sp, #0, 10 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, #212, 20 @ 0xd4000 │ │ │ │ + teqpeq sp, #240, 8 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ + tsteq r9, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87b948 <__cxa_atexit@plt+0x869998> │ │ │ │ - teqpeq sp, #200, 8 @ p-variant is OBSOLETE @ 0xc8000000 │ │ │ │ - tsteq r9, #200, 20 @ 0xc8000 │ │ │ │ + b 87b958 <__cxa_atexit@plt+0x8699a8> │ │ │ │ + teqpeq sp, #184, 8 @ p-variant is OBSOLETE @ 0xb8000000 │ │ │ │ + tsteq r9, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87b9f4 <__cxa_atexit@plt+0x869a44> │ │ │ │ + bne 87ba04 <__cxa_atexit@plt+0x869a54> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r5, #128] @ 0x80 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 87ba48 <__cxa_atexit@plt+0x869a98> │ │ │ │ + beq 87ba58 <__cxa_atexit@plt+0x869aa8> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 87ba3c <__cxa_atexit@plt+0x869a8c> │ │ │ │ + bne 87ba4c <__cxa_atexit@plt+0x869a9c> │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #8 │ │ │ │ - bne 87ba3c <__cxa_atexit@plt+0x869a8c> │ │ │ │ + bne 87ba4c <__cxa_atexit@plt+0x869a9c> │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ - ldr r7, [pc, #40] @ 87ba54 <__cxa_atexit@plt+0x869aa4> │ │ │ │ + ldr r7, [pc, #40] @ 87ba64 <__cxa_atexit@plt+0x869ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 87ba58 <__cxa_atexit@plt+0x869aa8> │ │ │ │ + ldr r7, [pc, #32] @ 87ba68 <__cxa_atexit@plt+0x869ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87bd8c <__cxa_atexit@plt+0x869ddc> │ │ │ │ + b 87bd9c <__cxa_atexit@plt+0x869dec> │ │ │ │ str r3, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87bae8 <__cxa_atexit@plt+0x869b38> │ │ │ │ + b 87baf8 <__cxa_atexit@plt+0x869b48> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq ip, #28, 10 @ 0x7000000 │ │ │ │ - teqeq sp, #72, 30 @ 0x120 │ │ │ │ - tsteq r9, #72, 20 @ 0x48000 │ │ │ │ + cmpeq ip, #12, 10 @ 0x3000000 │ │ │ │ + teqeq sp, #56, 30 @ 0xe0 │ │ │ │ + tsteq r9, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87ba80 <__cxa_atexit@plt+0x869ad0> │ │ │ │ + bne 87ba90 <__cxa_atexit@plt+0x869ae0> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87bad0 <__cxa_atexit@plt+0x869b20> │ │ │ │ + bhi 87bae0 <__cxa_atexit@plt+0x869b30> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #60] @ 87badc <__cxa_atexit@plt+0x869b2c> │ │ │ │ + ldr r2, [pc, #60] @ 87baec <__cxa_atexit@plt+0x869b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87bae0 <__cxa_atexit@plt+0x869b30> │ │ │ │ + ldr r3, [pc, #52] @ 87baf0 <__cxa_atexit@plt+0x869b40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #24] @ 87bae4 <__cxa_atexit@plt+0x869b34> │ │ │ │ + ldr r7, [pc, #24] @ 87baf4 <__cxa_atexit@plt+0x869b44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffdd78 │ │ │ │ - cmpeq ip, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq ip, #132, 2 @ 0x21 │ │ │ │ + cmpeq ip, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq ip, #116, 2 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87bb40 <__cxa_atexit@plt+0x869b90> │ │ │ │ + bhi 87bb50 <__cxa_atexit@plt+0x869ba0> │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #84] @ 87bb5c <__cxa_atexit@plt+0x869bac> │ │ │ │ + ldr r1, [pc, #84] @ 87bb6c <__cxa_atexit@plt+0x869bbc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 87bb60 <__cxa_atexit@plt+0x869bb0> │ │ │ │ + ldr r0, [pc, #80] @ 87bb70 <__cxa_atexit@plt+0x869bc0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #72] @ 87bb64 <__cxa_atexit@plt+0x869bb4> │ │ │ │ + ldr r3, [pc, #72] @ 87bb74 <__cxa_atexit@plt+0x869bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 87bb68 <__cxa_atexit@plt+0x869bb8> │ │ │ │ + ldr r8, [pc, #44] @ 87bb78 <__cxa_atexit@plt+0x869bc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #32] @ 87bb6c <__cxa_atexit@plt+0x869bbc> │ │ │ │ + ldr r3, [pc, #32] @ 87bb7c <__cxa_atexit@plt+0x869bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffd8fc │ │ │ │ - cmpeq ip, #72, 2 │ │ │ │ - cmpeq ip, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq ip, #56, 2 │ │ │ │ + cmpeq ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqpeq sp, #16, 2 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, #64, 18 @ 0x100000 │ │ │ │ + teqpeq sp, #0, 2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87bae8 <__cxa_atexit@plt+0x869b38> │ │ │ │ - teqpeq sp, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ - tsteq r9, #52, 18 @ 0xd0000 │ │ │ │ + b 87baf8 <__cxa_atexit@plt+0x869b48> │ │ │ │ + teqpeq sp, #212 @ p-variant is OBSOLETE @ 0xd4 │ │ │ │ + tsteq r9, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 87bbac <__cxa_atexit@plt+0x869bfc> │ │ │ │ + bne 87bbbc <__cxa_atexit@plt+0x869c0c> │ │ │ │ ldr r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #24] @ 87bbd0 <__cxa_atexit@plt+0x869c20> │ │ │ │ + ldr r3, [pc, #24] @ 87bbe0 <__cxa_atexit@plt+0x869c30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87bbc8 <__cxa_atexit@plt+0x869c18> │ │ │ │ - b 87bbe0 <__cxa_atexit@plt+0x869c30> │ │ │ │ + beq 87bbd8 <__cxa_atexit@plt+0x869c28> │ │ │ │ + b 87bbf0 <__cxa_atexit@plt+0x869c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - teqpeq sp, #152 @ p-variant is OBSOLETE @ 0x98 │ │ │ │ - tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ + teqpeq sp, #136 @ p-variant is OBSOLETE @ 0x88 │ │ │ │ + tsteq r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87bbf8 <__cxa_atexit@plt+0x869c48> │ │ │ │ + bne 87bc08 <__cxa_atexit@plt+0x869c58> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87bc3c <__cxa_atexit@plt+0x869c8c> │ │ │ │ + bhi 87bc4c <__cxa_atexit@plt+0x869c9c> │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #48] @ 87bc48 <__cxa_atexit@plt+0x869c98> │ │ │ │ + ldr r2, [pc, #48] @ 87bc58 <__cxa_atexit@plt+0x869ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 87bc4c <__cxa_atexit@plt+0x869c9c> │ │ │ │ + ldr r1, [pc, #44] @ 87bc5c <__cxa_atexit@plt+0x869cac> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-12]! │ │ │ │ - ldr r7, [pc, #24] @ 87bc50 <__cxa_atexit@plt+0x869ca0> │ │ │ │ + ldr r7, [pc, #24] @ 87bc60 <__cxa_atexit@plt+0x869cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffd87c │ │ │ │ - cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ - teqpeq sp, #0 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, #128, 16 @ 0x800000 │ │ │ │ + cmpeq ip, #12, 6 @ 0x30000000 │ │ │ │ + teqeq sp, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r9, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87bc78 <__cxa_atexit@plt+0x869cc8> │ │ │ │ + bne 87bc88 <__cxa_atexit@plt+0x869cd8> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87bce0 <__cxa_atexit@plt+0x869d30> │ │ │ │ + bhi 87bcf0 <__cxa_atexit@plt+0x869d40> │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr sl, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [pc, #80] @ 87bcec <__cxa_atexit@plt+0x869d3c> │ │ │ │ + ldr r2, [pc, #80] @ 87bcfc <__cxa_atexit@plt+0x869d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 87bcf0 <__cxa_atexit@plt+0x869d40> │ │ │ │ + ldr r1, [pc, #76] @ 87bd00 <__cxa_atexit@plt+0x869d50> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #72] @ 87bcf4 <__cxa_atexit@plt+0x869d44> │ │ │ │ + ldr r0, [pc, #72] @ 87bd04 <__cxa_atexit@plt+0x869d54> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-16] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #-24]! @ 0xffffffe8 │ │ │ │ str r7, [r6] │ │ │ │ sub r9, r6, #7 │ │ │ │ - ldr r7, [pc, #36] @ 87bcf8 <__cxa_atexit@plt+0x869d48> │ │ │ │ + ldr r7, [pc, #36] @ 87bd08 <__cxa_atexit@plt+0x869d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 87bcfc <__cxa_atexit@plt+0x869d4c> │ │ │ │ + ldr r8, [pc, #32] @ 87bd0c <__cxa_atexit@plt+0x869d5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffda68 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffd8b4 │ │ │ │ - cmpeq ip, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq ip, #232, 30 @ 0x3a0 │ │ │ │ - teqeq sp, #164, 24 @ 0xa400 │ │ │ │ - tsteq r9, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq ip, #24, 18 @ 0x60000 │ │ │ │ + cmpeq ip, #216, 30 @ 0x360 │ │ │ │ + teqeq sp, #148, 24 @ 0x9400 │ │ │ │ + tsteq r9, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87bd24 <__cxa_atexit@plt+0x869d74> │ │ │ │ + bne 87bd34 <__cxa_atexit@plt+0x869d84> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87bd74 <__cxa_atexit@plt+0x869dc4> │ │ │ │ + bhi 87bd84 <__cxa_atexit@plt+0x869dd4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #60] @ 87bd80 <__cxa_atexit@plt+0x869dd0> │ │ │ │ + ldr r2, [pc, #60] @ 87bd90 <__cxa_atexit@plt+0x869de0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87bd84 <__cxa_atexit@plt+0x869dd4> │ │ │ │ + ldr r3, [pc, #52] @ 87bd94 <__cxa_atexit@plt+0x869de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #24] @ 87bd88 <__cxa_atexit@plt+0x869dd8> │ │ │ │ + ldr r7, [pc, #24] @ 87bd98 <__cxa_atexit@plt+0x869de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffda9c │ │ │ │ - cmpeq ip, #144, 2 @ 0x24 │ │ │ │ - cmpeq ip, #224, 28 @ 0xe00 │ │ │ │ + cmpeq ip, #128, 2 │ │ │ │ + cmpeq ip, #208, 28 @ 0xd00 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87bdcc <__cxa_atexit@plt+0x869e1c> │ │ │ │ + bhi 87bddc <__cxa_atexit@plt+0x869e2c> │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #64] @ 87bde8 <__cxa_atexit@plt+0x869e38> │ │ │ │ + ldr r3, [pc, #64] @ 87bdf8 <__cxa_atexit@plt+0x869e48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 87bdec <__cxa_atexit@plt+0x869e3c> │ │ │ │ + ldr r2, [pc, #60] @ 87bdfc <__cxa_atexit@plt+0x869e4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 87bdf0 <__cxa_atexit@plt+0x869e40> │ │ │ │ + ldr r7, [pc, #40] @ 87be00 <__cxa_atexit@plt+0x869e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #28] @ 87bdf4 <__cxa_atexit@plt+0x869e44> │ │ │ │ + ldr r3, [pc, #28] @ 87be04 <__cxa_atexit@plt+0x869e54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc090 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq ip, #140, 2 @ 0x23 │ │ │ │ + cmpeq ip, #124, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqpeq sp, #144 @ p-variant is OBSOLETE @ 0x90 │ │ │ │ - tsteq r9, #244, 12 @ 0xf400000 │ │ │ │ + teqpeq sp, #128 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ + tsteq r9, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87bd8c <__cxa_atexit@plt+0x869ddc> │ │ │ │ - teqpeq sp, #88 @ p-variant is OBSOLETE @ 0x58 │ │ │ │ - tsteq r9, #232, 12 @ 0xe800000 │ │ │ │ + b 87bd9c <__cxa_atexit@plt+0x869dec> │ │ │ │ + teqpeq sp, #72 @ p-variant is OBSOLETE @ 0x48 │ │ │ │ + tsteq r9, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87be34 <__cxa_atexit@plt+0x869e84> │ │ │ │ + bne 87be44 <__cxa_atexit@plt+0x869e94> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r2, #3 │ │ │ │ cmp r3, #4 │ │ │ │ - bhi 87be8c <__cxa_atexit@plt+0x869edc> │ │ │ │ + bhi 87be9c <__cxa_atexit@plt+0x869eec> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - b 87c368 <__cxa_atexit@plt+0x86a3b8> │ │ │ │ - b 87be90 <__cxa_atexit@plt+0x869ee0> │ │ │ │ - b 87c104 <__cxa_atexit@plt+0x86a154> │ │ │ │ - b 87bfd4 <__cxa_atexit@plt+0x86a024> │ │ │ │ - b 87c234 <__cxa_atexit@plt+0x86a284> │ │ │ │ - b 87c450 <__cxa_atexit@plt+0x86a4a0> │ │ │ │ + b 87c378 <__cxa_atexit@plt+0x86a3c8> │ │ │ │ + b 87bea0 <__cxa_atexit@plt+0x869ef0> │ │ │ │ + b 87c114 <__cxa_atexit@plt+0x86a164> │ │ │ │ + b 87bfe4 <__cxa_atexit@plt+0x86a034> │ │ │ │ + b 87c244 <__cxa_atexit@plt+0x86a294> │ │ │ │ + b 87c460 <__cxa_atexit@plt+0x86a4b0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87bf00 <__cxa_atexit@plt+0x869f50> │ │ │ │ + bhi 87bf10 <__cxa_atexit@plt+0x869f60> │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #92] @ 0x5c │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - ldr lr, [pc, #96] @ 87bf1c <__cxa_atexit@plt+0x869f6c> │ │ │ │ + ldr lr, [pc, #96] @ 87bf2c <__cxa_atexit@plt+0x869f7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #92] @ 87bf20 <__cxa_atexit@plt+0x869f70> │ │ │ │ + ldr sl, [pc, #92] @ 87bf30 <__cxa_atexit@plt+0x869f80> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 87bf24 <__cxa_atexit@plt+0x869f74> │ │ │ │ + ldr ip, [pc, #88] @ 87bf34 <__cxa_atexit@plt+0x869f84> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r1, r7} │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str sl, [r9, #-36]! @ 0xffffffdc │ │ │ │ str ip, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 87bf28 <__cxa_atexit@plt+0x869f78> │ │ │ │ + ldr r7, [pc, #44] @ 87bf38 <__cxa_atexit@plt+0x869f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #32] @ 87bf2c <__cxa_atexit@plt+0x869f7c> │ │ │ │ + ldr r3, [pc, #32] @ 87bf3c <__cxa_atexit@plt+0x869f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffd488 │ │ │ │ @ instruction: 0xffffd3ac │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq ip, #84 @ 0x54 │ │ │ │ + cmpeq ip, #68 @ 0x44 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #112, 26 @ 0x1c00 │ │ │ │ - tsteq r9, #212, 10 @ 0x35000000 │ │ │ │ + teqeq sp, #96, 26 @ 0x1800 │ │ │ │ + tsteq r9, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87be90 <__cxa_atexit@plt+0x869ee0> │ │ │ │ - teqeq sp, #92, 20 @ 0x5c000 │ │ │ │ - tsteq r9, #200, 10 @ 0x32000000 │ │ │ │ + b 87bea0 <__cxa_atexit@plt+0x869ef0> │ │ │ │ + teqeq sp, #76, 20 @ 0x4c000 │ │ │ │ + tsteq r9, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87bf6c <__cxa_atexit@plt+0x869fbc> │ │ │ │ + bne 87bf7c <__cxa_atexit@plt+0x869fcc> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87bfbc <__cxa_atexit@plt+0x86a00c> │ │ │ │ + bhi 87bfcc <__cxa_atexit@plt+0x86a01c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #60] @ 87bfc8 <__cxa_atexit@plt+0x86a018> │ │ │ │ + ldr r2, [pc, #60] @ 87bfd8 <__cxa_atexit@plt+0x86a028> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87bfcc <__cxa_atexit@plt+0x86a01c> │ │ │ │ + ldr r3, [pc, #52] @ 87bfdc <__cxa_atexit@plt+0x86a02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #24] @ 87bfd0 <__cxa_atexit@plt+0x86a020> │ │ │ │ + ldr r7, [pc, #24] @ 87bfe0 <__cxa_atexit@plt+0x86a030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffd444 │ │ │ │ - cmpeq ip, #72, 30 @ 0x120 │ │ │ │ - cmpeq ip, #152, 24 @ 0x9800 │ │ │ │ + cmpeq ip, #56, 30 @ 0xe0 │ │ │ │ + cmpeq ip, #136, 24 @ 0x8800 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87c030 <__cxa_atexit@plt+0x86a080> │ │ │ │ + bhi 87c040 <__cxa_atexit@plt+0x86a090> │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #88] @ 87c04c <__cxa_atexit@plt+0x86a09c> │ │ │ │ + ldr r2, [pc, #88] @ 87c05c <__cxa_atexit@plt+0x86a0ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 87c050 <__cxa_atexit@plt+0x86a0a0> │ │ │ │ + ldr r1, [pc, #84] @ 87c060 <__cxa_atexit@plt+0x86a0b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 87c054 <__cxa_atexit@plt+0x86a0a4> │ │ │ │ + ldr r0, [pc, #80] @ 87c064 <__cxa_atexit@plt+0x86a0b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6] │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 87c058 <__cxa_atexit@plt+0x86a0a8> │ │ │ │ + ldr r7, [pc, #44] @ 87c068 <__cxa_atexit@plt+0x86a0b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #32] @ 87c05c <__cxa_atexit@plt+0x86a0ac> │ │ │ │ + ldr r3, [pc, #32] @ 87c06c <__cxa_atexit@plt+0x86a0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffd020 │ │ │ │ @ instruction: 0xffffcf0c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq ip, #36, 30 @ 0x90 │ │ │ │ + cmpeq ip, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #172, 24 @ 0xac00 │ │ │ │ - tsteq r9, #188, 8 @ 0xbc000000 │ │ │ │ + teqeq sp, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r9, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87bfd4 <__cxa_atexit@plt+0x86a024> │ │ │ │ - teqeq sp, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r9, #176, 8 @ 0xb0000000 │ │ │ │ + b 87bfe4 <__cxa_atexit@plt+0x86a034> │ │ │ │ + teqeq sp, #28, 18 @ 0x70000 │ │ │ │ + tsteq r9, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87c09c <__cxa_atexit@plt+0x86a0ec> │ │ │ │ + bne 87c0ac <__cxa_atexit@plt+0x86a0fc> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87c0ec <__cxa_atexit@plt+0x86a13c> │ │ │ │ + bhi 87c0fc <__cxa_atexit@plt+0x86a14c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #60] @ 87c0f8 <__cxa_atexit@plt+0x86a148> │ │ │ │ + ldr r2, [pc, #60] @ 87c108 <__cxa_atexit@plt+0x86a158> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87c0fc <__cxa_atexit@plt+0x86a14c> │ │ │ │ + ldr r3, [pc, #52] @ 87c10c <__cxa_atexit@plt+0x86a15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #24] @ 87c100 <__cxa_atexit@plt+0x86a150> │ │ │ │ + ldr r7, [pc, #24] @ 87c110 <__cxa_atexit@plt+0x86a160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffcff8 │ │ │ │ - cmpeq ip, #24, 28 @ 0x180 │ │ │ │ - cmpeq ip, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq ip, #8, 28 @ 0x80 │ │ │ │ + cmpeq ip, #88, 22 @ 0x16000 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87c164 <__cxa_atexit@plt+0x86a1b4> │ │ │ │ + bhi 87c174 <__cxa_atexit@plt+0x86a1c4> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ - ldr lr, [pc, #76] @ 87c180 <__cxa_atexit@plt+0x86a1d0> │ │ │ │ + ldr lr, [pc, #76] @ 87c190 <__cxa_atexit@plt+0x86a1e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #72] @ 87c184 <__cxa_atexit@plt+0x86a1d4> │ │ │ │ + ldr sl, [pc, #72] @ 87c194 <__cxa_atexit@plt+0x86a1e4> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r1, r7} │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str sl, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 87c188 <__cxa_atexit@plt+0x86a1d8> │ │ │ │ + ldr r7, [pc, #40] @ 87c198 <__cxa_atexit@plt+0x86a1e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #28] @ 87c18c <__cxa_atexit@plt+0x86a1dc> │ │ │ │ + ldr r3, [pc, #28] @ 87c19c <__cxa_atexit@plt+0x86a1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffcc28 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq ip, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq ip, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq sp, #184, 22 @ 0x2e000 │ │ │ │ - tsteq r9, #164, 6 @ 0x90000002 │ │ │ │ + teqeq sp, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r9, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c104 <__cxa_atexit@plt+0x86a154> │ │ │ │ - teqeq sp, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq r9, #152, 6 @ 0x60000002 │ │ │ │ + b 87c114 <__cxa_atexit@plt+0x86a164> │ │ │ │ + teqeq sp, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r9, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87c1cc <__cxa_atexit@plt+0x86a21c> │ │ │ │ + bne 87c1dc <__cxa_atexit@plt+0x86a22c> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87c21c <__cxa_atexit@plt+0x86a26c> │ │ │ │ + bhi 87c22c <__cxa_atexit@plt+0x86a27c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #60] @ 87c228 <__cxa_atexit@plt+0x86a278> │ │ │ │ + ldr r2, [pc, #60] @ 87c238 <__cxa_atexit@plt+0x86a288> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87c22c <__cxa_atexit@plt+0x86a27c> │ │ │ │ + ldr r3, [pc, #52] @ 87c23c <__cxa_atexit@plt+0x86a28c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #24] @ 87c230 <__cxa_atexit@plt+0x86a280> │ │ │ │ + ldr r7, [pc, #24] @ 87c240 <__cxa_atexit@plt+0x86a290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffcc18 │ │ │ │ - cmpeq ip, #232, 24 @ 0xe800 │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ + cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87c294 <__cxa_atexit@plt+0x86a2e4> │ │ │ │ + bhi 87c2a4 <__cxa_atexit@plt+0x86a2f4> │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ - ldr r1, [pc, #88] @ 87c2b0 <__cxa_atexit@plt+0x86a300> │ │ │ │ + ldr r1, [pc, #88] @ 87c2c0 <__cxa_atexit@plt+0x86a310> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 87c2b4 <__cxa_atexit@plt+0x86a304> │ │ │ │ + ldr r0, [pc, #84] @ 87c2c4 <__cxa_atexit@plt+0x86a314> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 87c2b8 <__cxa_atexit@plt+0x86a308> │ │ │ │ + ldr lr, [pc, #80] @ 87c2c8 <__cxa_atexit@plt+0x86a318> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r6] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-24]! @ 0xffffffe8 │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 87c2bc <__cxa_atexit@plt+0x86a30c> │ │ │ │ + ldr r7, [pc, #44] @ 87c2cc <__cxa_atexit@plt+0x86a31c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ - ldr r3, [pc, #32] @ 87c2c0 <__cxa_atexit@plt+0x86a310> │ │ │ │ + ldr r3, [pc, #32] @ 87c2d0 <__cxa_atexit@plt+0x86a320> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc834 │ │ │ │ @ instruction: 0xffffc780 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq ip, #192, 24 @ 0xc000 │ │ │ │ + cmpeq ip, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #216, 20 @ 0xd8000 │ │ │ │ - tsteq r9, #136, 4 @ 0x80000008 │ │ │ │ + teqeq sp, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r9, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c234 <__cxa_atexit@plt+0x86a284> │ │ │ │ - teqeq sp, #200, 12 @ 0xc800000 │ │ │ │ - tsteq r9, #124, 4 @ 0xc0000007 │ │ │ │ + b 87c244 <__cxa_atexit@plt+0x86a294> │ │ │ │ + teqeq sp, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r9, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87c300 <__cxa_atexit@plt+0x86a350> │ │ │ │ + bne 87c310 <__cxa_atexit@plt+0x86a360> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87c350 <__cxa_atexit@plt+0x86a3a0> │ │ │ │ + bhi 87c360 <__cxa_atexit@plt+0x86a3b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #60] @ 87c35c <__cxa_atexit@plt+0x86a3ac> │ │ │ │ + ldr r2, [pc, #60] @ 87c36c <__cxa_atexit@plt+0x86a3bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87c360 <__cxa_atexit@plt+0x86a3b0> │ │ │ │ + ldr r3, [pc, #52] @ 87c370 <__cxa_atexit@plt+0x86a3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #24] @ 87c364 <__cxa_atexit@plt+0x86a3b4> │ │ │ │ + ldr r7, [pc, #24] @ 87c374 <__cxa_atexit@plt+0x86a3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc7b0 │ │ │ │ - cmpeq ip, #180, 22 @ 0x2d000 │ │ │ │ - cmpeq ip, #4, 18 @ 0x10000 │ │ │ │ + cmpeq ip, #164, 22 @ 0x29000 │ │ │ │ + cmpeq ip, #244, 16 @ 0xf40000 │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 87c40c <__cxa_atexit@plt+0x86a45c> │ │ │ │ + bhi 87c41c <__cxa_atexit@plt+0x86a46c> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ ldr sl, [r5, #128] @ 0x80 │ │ │ │ ldr r1, [r5, #108] @ 0x6c │ │ │ │ ldr lr, [r5, #44] @ 0x2c │ │ │ │ ldr r7, [r7, #1] │ │ │ │ stmda r6, {r0, r2, r3} │ │ │ │ str ip, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #108] @ 87c428 <__cxa_atexit@plt+0x86a478> │ │ │ │ + ldr r0, [pc, #108] @ 87c438 <__cxa_atexit@plt+0x86a488> │ │ │ │ add r0, pc, r0 │ │ │ │ sub ip, r6, #56 @ 0x38 │ │ │ │ stm ip, {r0, r2, lr} │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #76] @ 87c42c <__cxa_atexit@plt+0x86a47c> │ │ │ │ + ldr r7, [pc, #76] @ 87c43c <__cxa_atexit@plt+0x86a48c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #124]! @ 0x7c │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [pc, #56] @ 87c430 <__cxa_atexit@plt+0x86a480> │ │ │ │ + ldr r3, [pc, #56] @ 87c440 <__cxa_atexit@plt+0x86a490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r3, [pc, #32] @ 87c434 <__cxa_atexit@plt+0x86a484> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r3, [pc, #32] @ 87c444 <__cxa_atexit@plt+0x86a494> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffc1e8 │ │ │ │ - cmpeq ip, #132, 16 @ 0x840000 │ │ │ │ + cmpeq ip, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xffffc428 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r9, #44, 2 │ │ │ │ + teqeq sp, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r9, #28, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c368 <__cxa_atexit@plt+0x86a3b8> │ │ │ │ + b 87c378 <__cxa_atexit@plt+0x86a3c8> │ │ │ │ mov lr, fp │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87c4fc <__cxa_atexit@plt+0x86a54c> │ │ │ │ + bhi 87c50c <__cxa_atexit@plt+0x86a55c> │ │ │ │ ldr fp, [r5] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ @@ -2206019,48 +2206023,48 @@ │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r1, r8, r9, fp} │ │ │ │ str r7, [r6, #-36] @ 0xffffffdc │ │ │ │ str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, r6 │ │ │ │ - ldr r7, [pc, #68] @ 87c518 <__cxa_atexit@plt+0x86a568> │ │ │ │ + ldr r7, [pc, #68] @ 87c528 <__cxa_atexit@plt+0x86a578> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #-16]! │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [pc, #56] @ 87c51c <__cxa_atexit@plt+0x86a56c> │ │ │ │ + ldr r7, [pc, #56] @ 87c52c <__cxa_atexit@plt+0x86a57c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-64]! @ 0xffffffc0 │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ - ldr r7, [pc, #44] @ 87c520 <__cxa_atexit@plt+0x86a570> │ │ │ │ + ldr r7, [pc, #44] @ 87c530 <__cxa_atexit@plt+0x86a580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r0, [pc, #32] @ 87c524 <__cxa_atexit@plt+0x86a574> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r0, [pc, #32] @ 87c534 <__cxa_atexit@plt+0x86a584> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov fp, lr │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffbf18 │ │ │ │ @ instruction: 0xffffbdd0 │ │ │ │ - cmpeq ip, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq ip, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #48, 18 @ 0xc0000 │ │ │ │ - tsteq r9, #72 @ 0x48 │ │ │ │ + teqeq sp, #32, 18 @ 0x80000 │ │ │ │ + tsteq r9, #56 @ 0x38 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #136] @ 0x88 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c450 <__cxa_atexit@plt+0x86a4a0> │ │ │ │ + b 87c460 <__cxa_atexit@plt+0x86a4b0> │ │ │ │ ldr sl, [r5, #128] @ 0x80 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 87c62c <__cxa_atexit@plt+0x86a67c> │ │ │ │ + bhi 87c63c <__cxa_atexit@plt+0x86a68c> │ │ │ │ mov lr, r7 │ │ │ │ ldr ip, [r5] │ │ │ │ add r9, r5, #20 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -2206081,296 +2206085,296 @@ │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub r2, r6, #24 │ │ │ │ stm r2, {r0, fp, lr} │ │ │ │ stmda r6, {r7, sl} │ │ │ │ - ldr r7, [pc, #124] @ 87c648 <__cxa_atexit@plt+0x86a698> │ │ │ │ + ldr r7, [pc, #124] @ 87c658 <__cxa_atexit@plt+0x86a6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ str r8, [r6, #-68] @ 0xffffffbc │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ str sl, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #76] @ 87c64c <__cxa_atexit@plt+0x86a69c> │ │ │ │ + ldr r7, [pc, #76] @ 87c65c <__cxa_atexit@plt+0x86a6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #120]! @ 0x78 │ │ │ │ sub r7, r6, #71 @ 0x47 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #56] @ 87c650 <__cxa_atexit@plt+0x86a6a0> │ │ │ │ + ldr r4, [pc, #56] @ 87c660 <__cxa_atexit@plt+0x86a6b0> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r4, r7, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ - ldr r7, [pc, #32] @ 87c654 <__cxa_atexit@plt+0x86a6a4> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + ldr r7, [pc, #32] @ 87c664 <__cxa_atexit@plt+0x86a6b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffb458 │ │ │ │ - cmpeq ip, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xffffb684 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqpeq sp, #212, 2 @ p-variant is OBSOLETE @ 0x35 │ │ │ │ - tsteq r9, #36, 30 @ 0x90 │ │ │ │ + teqpeq sp, #196, 2 @ p-variant is OBSOLETE @ 0x31 │ │ │ │ + tsteq r9, #20, 30 @ 0x50 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c540 <__cxa_atexit@plt+0x86a590> │ │ │ │ + b 87c550 <__cxa_atexit@plt+0x86a5a0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87c6bc <__cxa_atexit@plt+0x86a70c> │ │ │ │ + bhi 87c6cc <__cxa_atexit@plt+0x86a71c> │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [pc, #68] @ 87c6d8 <__cxa_atexit@plt+0x86a728> │ │ │ │ + ldr r2, [pc, #68] @ 87c6e8 <__cxa_atexit@plt+0x86a738> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 87c6dc <__cxa_atexit@plt+0x86a72c> │ │ │ │ + ldr r1, [pc, #64] @ 87c6ec <__cxa_atexit@plt+0x86a73c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #-4] │ │ │ │ str r3, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-12]! │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 87c6e0 <__cxa_atexit@plt+0x86a730> │ │ │ │ + ldr r7, [pc, #40] @ 87c6f0 <__cxa_atexit@plt+0x86a740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #28] @ 87c6e4 <__cxa_atexit@plt+0x86a734> │ │ │ │ + ldr r3, [pc, #28] @ 87c6f4 <__cxa_atexit@plt+0x86a744> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff9a94 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq ip, #152, 16 @ 0x980000 │ │ │ │ + cmpeq ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq sp, #112, 18 @ 0x1c0000 │ │ │ │ - tsteq r9, #160, 28 @ 0xa00 │ │ │ │ + teqeq sp, #96, 18 @ 0x180000 │ │ │ │ + tsteq r9, #144, 28 @ 0x900 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c670 <__cxa_atexit@plt+0x86a6c0> │ │ │ │ - teqeq sp, #40, 18 @ 0xa0000 │ │ │ │ - tsteq r9, #148, 28 @ 0x940 │ │ │ │ + b 87c680 <__cxa_atexit@plt+0x86a6d0> │ │ │ │ + teqeq sp, #24, 18 @ 0x60000 │ │ │ │ + tsteq r9, #132, 28 @ 0x840 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87c730 <__cxa_atexit@plt+0x86a780> │ │ │ │ + bne 87c740 <__cxa_atexit@plt+0x86a790> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ - ldr r0, [pc, #72] @ 87c76c <__cxa_atexit@plt+0x86a7bc> │ │ │ │ + ldr r0, [pc, #72] @ 87c77c <__cxa_atexit@plt+0x86a7cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #128] @ 0x80 │ │ │ │ - ldr lr, [pc, #52] @ 87c770 <__cxa_atexit@plt+0x86a7c0> │ │ │ │ + ldr lr, [pc, #52] @ 87c780 <__cxa_atexit@plt+0x86a7d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #48] @ 87c774 <__cxa_atexit@plt+0x86a7c4> │ │ │ │ + ldr r0, [pc, #48] @ 87c784 <__cxa_atexit@plt+0x86a7d4> │ │ │ │ add r0, pc, r0 │ │ │ │ and r8, r2, #3 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #136 @ 0x88 │ │ │ │ cmp r8, #3 │ │ │ │ moveq r1, #128 @ 0x80 │ │ │ │ moveq r0, lr │ │ │ │ moveq r3, #1 │ │ │ │ str r2, [r5, r1] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq ip, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87c7d0 <__cxa_atexit@plt+0x86a820> │ │ │ │ + bhi 87c7e0 <__cxa_atexit@plt+0x86a830> │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #132] @ 0x84 │ │ │ │ - ldr r1, [pc, #84] @ 87c7ec <__cxa_atexit@plt+0x86a83c> │ │ │ │ + ldr r1, [pc, #84] @ 87c7fc <__cxa_atexit@plt+0x86a84c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 87c7f0 <__cxa_atexit@plt+0x86a840> │ │ │ │ + ldr r0, [pc, #80] @ 87c800 <__cxa_atexit@plt+0x86a850> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #72] @ 87c7f4 <__cxa_atexit@plt+0x86a844> │ │ │ │ + ldr r3, [pc, #72] @ 87c804 <__cxa_atexit@plt+0x86a854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 87c7f8 <__cxa_atexit@plt+0x86a848> │ │ │ │ + ldr r8, [pc, #44] @ 87c808 <__cxa_atexit@plt+0x86a858> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ + b bb7d8c <__cxa_atexit@plt+0xba5ddc> │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ - ldr r3, [pc, #32] @ 87c7fc <__cxa_atexit@plt+0x86a84c> │ │ │ │ + ldr r3, [pc, #32] @ 87c80c <__cxa_atexit@plt+0x86a85c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffa050 │ │ │ │ - cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ - cmpeq ip, #40, 6 @ 0xa0000000 │ │ │ │ + cmpeq ip, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq ip, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #224, 14 @ 0x3800000 │ │ │ │ - tsteq r9, #160, 26 @ 0x2800 │ │ │ │ + teqeq sp, #208, 14 @ 0x3400000 │ │ │ │ + tsteq r9, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #128] @ 0x80 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c778 <__cxa_atexit@plt+0x86a7c8> │ │ │ │ - teqeq sp, #140, 2 @ 0x23 │ │ │ │ - tsteq r9, #148, 26 @ 0x2500 │ │ │ │ + b 87c788 <__cxa_atexit@plt+0x86a7d8> │ │ │ │ + teqeq sp, #124, 2 │ │ │ │ + tsteq r9, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87c880 <__cxa_atexit@plt+0x86a8d0> │ │ │ │ + bne 87c890 <__cxa_atexit@plt+0x86a8e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87c88c <__cxa_atexit@plt+0x86a8dc> │ │ │ │ + bhi 87c89c <__cxa_atexit@plt+0x86a8ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 87c898 <__cxa_atexit@plt+0x86a8e8> │ │ │ │ + ldr r2, [pc, #72] @ 87c8a8 <__cxa_atexit@plt+0x86a8f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #64] @ 87c89c <__cxa_atexit@plt+0x86a8ec> │ │ │ │ + ldr r3, [pc, #64] @ 87c8ac <__cxa_atexit@plt+0x86a8fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8, #-8]! │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #14 │ │ │ │ - ldr r7, [pc, #36] @ 87c8a0 <__cxa_atexit@plt+0x86a8f0> │ │ │ │ + ldr r7, [pc, #36] @ 87c8b0 <__cxa_atexit@plt+0x86a900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff9fe4 │ │ │ │ - cmpeq ip, #132, 12 @ 0x8400000 │ │ │ │ - cmpeq ip, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq ip, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq ip, #196, 6 @ 0x10000003 │ │ │ │ ldr r3, [r5, #128] @ 0x80 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 87c900 <__cxa_atexit@plt+0x86a950> │ │ │ │ + bhi 87c910 <__cxa_atexit@plt+0x86a960> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #80] @ 87c91c <__cxa_atexit@plt+0x86a96c> │ │ │ │ + ldr lr, [pc, #80] @ 87c92c <__cxa_atexit@plt+0x86a97c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r3, #2] │ │ │ │ - ldr r0, [pc, #72] @ 87c920 <__cxa_atexit@plt+0x86a970> │ │ │ │ + ldr r0, [pc, #72] @ 87c930 <__cxa_atexit@plt+0x86a980> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ - ldr r0, [pc, #64] @ 87c924 <__cxa_atexit@plt+0x86a974> │ │ │ │ + ldr r0, [pc, #64] @ 87c934 <__cxa_atexit@plt+0x86a984> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ sub r0, r6, #2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ - ldr r7, [pc, #32] @ 87c928 <__cxa_atexit@plt+0x86a978> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + ldr r7, [pc, #32] @ 87c938 <__cxa_atexit@plt+0x86a988> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, #8, 12 @ 0x800000 │ │ │ │ - cmpeq ip, #128, 6 │ │ │ │ + cmpeq ip, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq ip, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - teqeq sp, #236, 12 @ 0xec00000 │ │ │ │ - tsteq r9, #140, 24 @ 0x8c00 │ │ │ │ + teqeq sp, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r9, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #132] @ 0x84 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 87c8a4 <__cxa_atexit@plt+0x86a8f4> │ │ │ │ - teqeq sp, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r9, #128, 24 @ 0x8000 │ │ │ │ + b 87c8b4 <__cxa_atexit@plt+0x86a904> │ │ │ │ + teqeq sp, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r9, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r5, #128] @ 0x80 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 87c96c <__cxa_atexit@plt+0x86a9bc> │ │ │ │ + bne 87c97c <__cxa_atexit@plt+0x86a9cc> │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ mov r7, r3 │ │ │ │ - b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ + b bb7e2c <__cxa_atexit@plt+0xba5e7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 87c9e4 <__cxa_atexit@plt+0x86aa34> │ │ │ │ + bhi 87c9f4 <__cxa_atexit@plt+0x86aa44> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ add r9, r5, #24 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r2, [r5, #124] @ 0x7c │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #84] @ 87c9f0 <__cxa_atexit@plt+0x86aa40> │ │ │ │ + ldr ip, [pc, #84] @ 87ca00 <__cxa_atexit@plt+0x86aa50> │ │ │ │ add ip, pc, ip │ │ │ │ stmda r6, {r1, r2} │ │ │ │ str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ sub r1, r6, #32 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r9, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ - ldr r3, [pc, #52] @ 87c9f4 <__cxa_atexit@plt+0x86aa44> │ │ │ │ + ldr r3, [pc, #52] @ 87ca04 <__cxa_atexit@plt+0x86aa54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #124]! @ 0x7c │ │ │ │ sub r3, r6, #39 @ 0x27 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #32] @ 87c9f8 <__cxa_atexit@plt+0x86aa48> │ │ │ │ + ldr r2, [pc, #32] @ 87ca08 <__cxa_atexit@plt+0x86aa58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffff9bc0 │ │ │ │ - cmpeq ip, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq ip, #148, 4 @ 0x40000009 │ │ │ │ @ instruction: 0xffff9d84 │ │ │ │ - teqeq sp, #80, 28 @ 0x500 │ │ │ │ + teqeq sp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #140 @ 0x8c │ │ │ │ cmp r7, fp │ │ │ │ - bcc 87cecc <__cxa_atexit@plt+0x86af1c> │ │ │ │ + bcc 87cedc <__cxa_atexit@plt+0x86af2c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #280 @ 0x118 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 87cec4 <__cxa_atexit@plt+0x86af14> │ │ │ │ + bhi 87ced4 <__cxa_atexit@plt+0x86af24> │ │ │ │ str r4, [sp, #160] @ 0xa0 │ │ │ │ str fp, [sp, #164] @ 0xa4 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [r3, #7] │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ ldr r7, [r3, #11] │ │ │ │ @@ -2206462,26 +2206466,26 @@ │ │ │ │ str r4, [sp] │ │ │ │ ldr sl, [r3, #115] @ 0x73 │ │ │ │ ldr r9, [r3, #119] @ 0x77 │ │ │ │ ldr r4, [r3, #123] @ 0x7b │ │ │ │ ldr r3, [r3, #127] @ 0x7f │ │ │ │ sub ip, r6, #167 @ 0xa7 │ │ │ │ str ip, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #792] @ 87ced8 <__cxa_atexit@plt+0x86af28> │ │ │ │ + ldr r7, [pc, #792] @ 87cee8 <__cxa_atexit@plt+0x86af38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-160] @ 0xffffff60 │ │ │ │ sub r7, r6, #191 @ 0xbf │ │ │ │ str r7, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r7, [pc, #776] @ 87cedc <__cxa_atexit@plt+0x86af2c> │ │ │ │ + ldr r7, [pc, #776] @ 87ceec <__cxa_atexit@plt+0x86af3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-168] @ 0xffffff58 │ │ │ │ - ldr r7, [pc, #768] @ 87cee0 <__cxa_atexit@plt+0x86af30> │ │ │ │ + ldr r7, [pc, #768] @ 87cef0 <__cxa_atexit@plt+0x86af40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-192] @ 0xffffff40 │ │ │ │ - ldr r7, [pc, #760] @ 87cee4 <__cxa_atexit@plt+0x86af34> │ │ │ │ + ldr r7, [pc, #760] @ 87cef4 <__cxa_atexit@plt+0x86af44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-276] @ 0xfffffeec │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r8, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ @@ -2206518,30 +2206522,30 @@ │ │ │ │ str r7, [r6, #-200] @ 0xffffff38 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [r6, #-232] @ 0xffffff18 │ │ │ │ str r2, [r6, #-196] @ 0xffffff3c │ │ │ │ str r2, [r6, #-236] @ 0xffffff14 │ │ │ │ str fp, [r6, #-96] @ 0xffffffa0 │ │ │ │ str fp, [r6, #-268] @ 0xfffffef4 │ │ │ │ - ldr r7, [pc, #584] @ 87cee8 <__cxa_atexit@plt+0x86af38> │ │ │ │ + ldr r7, [pc, #584] @ 87cef8 <__cxa_atexit@plt+0x86af48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r6 │ │ │ │ str r7, [r4, #-252]! @ 0xffffff04 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #564] @ 87ceec <__cxa_atexit@plt+0x86af3c> │ │ │ │ + ldr r7, [pc, #564] @ 87cefc <__cxa_atexit@plt+0x86af4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r6 │ │ │ │ str r7, [r4, #-208]! @ 0xffffff30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #548] @ 87cef0 <__cxa_atexit@plt+0x86af40> │ │ │ │ + ldr r0, [pc, #548] @ 87cf00 <__cxa_atexit@plt+0x86af50> │ │ │ │ add r0, pc, r0 │ │ │ │ mov ip, r6 │ │ │ │ str r0, [ip, #-224]! @ 0xffffff20 │ │ │ │ - ldr r2, [pc, #536] @ 87cef4 <__cxa_atexit@plt+0x86af44> │ │ │ │ + ldr r2, [pc, #536] @ 87cf04 <__cxa_atexit@plt+0x86af54> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-32]! @ 0xffffffe0 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ sub r2, r6, #19 │ │ │ │ sub r2, r2, #256 @ 0x100 │ │ │ │ @@ -2206584,18 +2206588,18 @@ │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [r6, #-244] @ 0xffffff0c │ │ │ │ str r7, [r6, #-256] @ 0xffffff00 │ │ │ │ str fp, [r6, #-260] @ 0xfffffefc │ │ │ │ str r9, [r6, #-264] @ 0xfffffef8 │ │ │ │ str r2, [r6, #-272] @ 0xfffffef0 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r4, [pc, #336] @ 87cef8 <__cxa_atexit@plt+0x86af48> │ │ │ │ + ldr r4, [pc, #336] @ 87cf08 <__cxa_atexit@plt+0x86af58> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [pc, #328] @ 87cefc <__cxa_atexit@plt+0x86af4c> │ │ │ │ + ldr r4, [pc, #328] @ 87cf0c <__cxa_atexit@plt+0x86af5c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-140]! @ 0xffffff74 │ │ │ │ str lr, [r5, #132] @ 0x84 │ │ │ │ ldr r4, [sp, #172] @ 0xac │ │ │ │ str r4, [r5, #136] @ 0x88 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ @@ -2206649,18 +2206653,18 @@ │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ str fp, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87ceb4 <__cxa_atexit@plt+0x86af04> │ │ │ │ + beq 87cec4 <__cxa_atexit@plt+0x86af14> │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr fp, [sp, #164] @ 0xa4 │ │ │ │ - b 87cf0c <__cxa_atexit@plt+0x86af5c> │ │ │ │ + b 87cf1c <__cxa_atexit@plt+0x86af6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr fp, [sp, #164] @ 0xa4 │ │ │ │ bx r0 │ │ │ │ mov r7, #280 @ 0x118 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2206672,25 +2206676,25 @@ │ │ │ │ @ instruction: 0xffff2ebc │ │ │ │ @ instruction: 0xffff301c │ │ │ │ @ instruction: 0xffff3260 │ │ │ │ @ instruction: 0xffff30f0 │ │ │ │ @ instruction: 0xffff8bc4 │ │ │ │ @ instruction: 0xffff91b8 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - teqeq sp, #60, 18 @ 0xf0000 │ │ │ │ - tsteq r9, #208, 12 @ 0xd000000 │ │ │ │ + teqeq sp, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r9, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87d114 <__cxa_atexit@plt+0x86b164> │ │ │ │ + bne 87d124 <__cxa_atexit@plt+0x86b174> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87d134 <__cxa_atexit@plt+0x86b184> │ │ │ │ + bhi 87d144 <__cxa_atexit@plt+0x86b194> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2206781,15 +2206785,15 @@ │ │ │ │ str r7, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ str r7, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ str r7, [r6, #-76] @ 0xffffffb4 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [r6, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [pc, #140] @ 87d148 <__cxa_atexit@plt+0x86b198> │ │ │ │ + ldr r7, [pc, #140] @ 87d158 <__cxa_atexit@plt+0x86b1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ str r7, [r6, #-124] @ 0xffffff84 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ @@ -2206799,280 +2206803,280 @@ │ │ │ │ str r7, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [r6, #-104] @ 0xffffff98 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ sub r9, r6, #131 @ 0x83 │ │ │ │ - ldr r7, [pc, #72] @ 87d14c <__cxa_atexit@plt+0x86b19c> │ │ │ │ + ldr r7, [pc, #72] @ 87d15c <__cxa_atexit@plt+0x86b1ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ - ldr r3, [pc, #36] @ 87d140 <__cxa_atexit@plt+0x86b190> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ + ldr r3, [pc, #36] @ 87d150 <__cxa_atexit@plt+0x86b1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #132]! @ 0x84 │ │ │ │ - ldr r3, [pc, #28] @ 87d144 <__cxa_atexit@plt+0x86b194> │ │ │ │ + ldr r3, [pc, #28] @ 87d154 <__cxa_atexit@plt+0x86b1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #36, 22 @ 0x9000 │ │ │ │ - cmpeq ip, #188, 26 @ 0x2f00 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #20, 22 @ 0x5000 │ │ │ │ + cmpeq ip, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xffffe338 │ │ │ │ - cmpeq ip, #180, 28 @ 0xb40 │ │ │ │ - teqeq sp, #232, 14 @ 0x3a00000 │ │ │ │ + cmpeq ip, #164, 28 @ 0xa40 │ │ │ │ + teqeq sp, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d188 <__cxa_atexit@plt+0x86b1d8> │ │ │ │ - ldr r3, [pc, #32] @ 87d190 <__cxa_atexit@plt+0x86b1e0> │ │ │ │ + bcc 87d198 <__cxa_atexit@plt+0x86b1e8> │ │ │ │ + ldr r3, [pc, #32] @ 87d1a0 <__cxa_atexit@plt+0x86b1f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87d194 <__cxa_atexit@plt+0x86b1e4> │ │ │ │ + ldr r7, [pc, #16] @ 87d1a4 <__cxa_atexit@plt+0x86b1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq ip, #20, 20 @ 0x14000 │ │ │ │ - teqeq sp, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq ip, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq ip, #4, 20 @ 0x4000 │ │ │ │ + teqeq sp, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d1d0 <__cxa_atexit@plt+0x86b220> │ │ │ │ - ldr r3, [pc, #32] @ 87d1d8 <__cxa_atexit@plt+0x86b228> │ │ │ │ + bcc 87d1e0 <__cxa_atexit@plt+0x86b230> │ │ │ │ + ldr r3, [pc, #32] @ 87d1e8 <__cxa_atexit@plt+0x86b238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87d1dc <__cxa_atexit@plt+0x86b22c> │ │ │ │ + ldr r7, [pc, #16] @ 87d1ec <__cxa_atexit@plt+0x86b23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #132, 20 @ 0x84000 │ │ │ │ - cmpeq ip, #136, 26 @ 0x2200 │ │ │ │ - teqeq sp, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq ip, #116, 20 @ 0x74000 │ │ │ │ + cmpeq ip, #120, 26 @ 0x1e00 │ │ │ │ + teqeq sp, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d25c <__cxa_atexit@plt+0x86b2ac> │ │ │ │ + bcc 87d26c <__cxa_atexit@plt+0x86b2bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87d254 <__cxa_atexit@plt+0x86b2a4> │ │ │ │ - ldr r3, [pc, #84] @ 87d264 <__cxa_atexit@plt+0x86b2b4> │ │ │ │ + bhi 87d264 <__cxa_atexit@plt+0x86b2b4> │ │ │ │ + ldr r3, [pc, #84] @ 87d274 <__cxa_atexit@plt+0x86b2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 87d268 <__cxa_atexit@plt+0x86b2b8> │ │ │ │ + ldr r2, [pc, #80] @ 87d278 <__cxa_atexit@plt+0x86b2c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 87d26c <__cxa_atexit@plt+0x86b2bc> │ │ │ │ + ldr r1, [pc, #60] @ 87d27c <__cxa_atexit@plt+0x86b2cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87d270 <__cxa_atexit@plt+0x86b2c0> │ │ │ │ + ldr r7, [pc, #32] @ 87d280 <__cxa_atexit@plt+0x86b2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #36, 20 @ 0x24000 │ │ │ │ + cmpeq ip, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #60, 22 @ 0xf000 │ │ │ │ - teqeq sp, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq ip, #44, 22 @ 0xb000 │ │ │ │ + teqeq sp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d2ac <__cxa_atexit@plt+0x86b2fc> │ │ │ │ - ldr r3, [pc, #32] @ 87d2b4 <__cxa_atexit@plt+0x86b304> │ │ │ │ + bcc 87d2bc <__cxa_atexit@plt+0x86b30c> │ │ │ │ + ldr r3, [pc, #32] @ 87d2c4 <__cxa_atexit@plt+0x86b314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87d2b8 <__cxa_atexit@plt+0x86b308> │ │ │ │ + ldr r7, [pc, #16] @ 87d2c8 <__cxa_atexit@plt+0x86b318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #168, 18 @ 0x2a0000 │ │ │ │ - cmpeq ip, #192, 4 │ │ │ │ - teqeq sp, #96, 12 @ 0x6000000 │ │ │ │ + cmpeq ip, #152, 18 @ 0x260000 │ │ │ │ + cmpeq ip, #176, 4 │ │ │ │ + teqeq sp, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d324 <__cxa_atexit@plt+0x86b374> │ │ │ │ + bcc 87d334 <__cxa_atexit@plt+0x86b384> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87d31c <__cxa_atexit@plt+0x86b36c> │ │ │ │ - ldr r3, [pc, #64] @ 87d32c <__cxa_atexit@plt+0x86b37c> │ │ │ │ + bhi 87d32c <__cxa_atexit@plt+0x86b37c> │ │ │ │ + ldr r3, [pc, #64] @ 87d33c <__cxa_atexit@plt+0x86b38c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [pc, #44] @ 87d330 <__cxa_atexit@plt+0x86b380> │ │ │ │ + ldr r3, [pc, #44] @ 87d340 <__cxa_atexit@plt+0x86b390> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 87d334 <__cxa_atexit@plt+0x86b384> │ │ │ │ + ldr r7, [pc, #28] @ 87d344 <__cxa_atexit@plt+0x86b394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #80, 18 @ 0x140000 │ │ │ │ + cmpeq ip, #64, 18 @ 0x100000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq ip, #56, 24 @ 0x3800 │ │ │ │ - teqeq sp, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq ip, #40, 24 @ 0x2800 │ │ │ │ + teqeq sp, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d3c0 <__cxa_atexit@plt+0x86b410> │ │ │ │ + bcc 87d3d0 <__cxa_atexit@plt+0x86b420> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87d3b8 <__cxa_atexit@plt+0x86b408> │ │ │ │ - ldr lr, [pc, #96] @ 87d3c8 <__cxa_atexit@plt+0x86b418> │ │ │ │ + bhi 87d3c8 <__cxa_atexit@plt+0x86b418> │ │ │ │ + ldr lr, [pc, #96] @ 87d3d8 <__cxa_atexit@plt+0x86b428> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 87d3cc <__cxa_atexit@plt+0x86b41c> │ │ │ │ + ldr r2, [pc, #92] @ 87d3dc <__cxa_atexit@plt+0x86b42c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #64] @ 87d3d0 <__cxa_atexit@plt+0x86b420> │ │ │ │ + ldr r3, [pc, #64] @ 87d3e0 <__cxa_atexit@plt+0x86b430> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r6, {r0, r7} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-12]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 87d3d4 <__cxa_atexit@plt+0x86b424> │ │ │ │ + ldr r7, [pc, #32] @ 87d3e4 <__cxa_atexit@plt+0x86b434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq ip, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq ip, #188, 16 @ 0xbc0000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmpeq ip, #216, 18 @ 0x360000 │ │ │ │ - teqeq sp, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq ip, #200, 18 @ 0x320000 │ │ │ │ + teqeq sp, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d478 <__cxa_atexit@plt+0x86b4c8> │ │ │ │ + bcc 87d488 <__cxa_atexit@plt+0x86b4d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87d470 <__cxa_atexit@plt+0x86b4c0> │ │ │ │ - ldr r3, [pc, #120] @ 87d480 <__cxa_atexit@plt+0x86b4d0> │ │ │ │ + bhi 87d480 <__cxa_atexit@plt+0x86b4d0> │ │ │ │ + ldr r3, [pc, #120] @ 87d490 <__cxa_atexit@plt+0x86b4e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr lr, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ ldr sl, [r7, #32] │ │ │ │ ldr r8, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #80] @ 87d484 <__cxa_atexit@plt+0x86b4d4> │ │ │ │ + ldr r7, [pc, #80] @ 87d494 <__cxa_atexit@plt+0x86b4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r0, [pc, #60] @ 87d488 <__cxa_atexit@plt+0x86b4d8> │ │ │ │ + ldr r0, [pc, #60] @ 87d498 <__cxa_atexit@plt+0x86b4e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r0, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87d48c <__cxa_atexit@plt+0x86b4dc> │ │ │ │ + ldr r7, [pc, #32] @ 87d49c <__cxa_atexit@plt+0x86b4ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 16 @ 0x340000 │ │ │ │ + cmpeq ip, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmpeq ip, #32, 18 @ 0x80000 │ │ │ │ - teqeq sp, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq ip, #16, 18 @ 0x40000 │ │ │ │ + teqeq sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87d4c0 <__cxa_atexit@plt+0x86b510> │ │ │ │ + bne 87d4d0 <__cxa_atexit@plt+0x86b520> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #48] @ 87d4ec <__cxa_atexit@plt+0x86b53c> │ │ │ │ + ldr r7, [pc, #48] @ 87d4fc <__cxa_atexit@plt+0x86b54c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 87d4e4 <__cxa_atexit@plt+0x86b534> │ │ │ │ + ldr r3, [pc, #24] @ 87d4f4 <__cxa_atexit@plt+0x86b544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 87d4e8 <__cxa_atexit@plt+0x86b538> │ │ │ │ + ldr r3, [pc, #16] @ 87d4f8 <__cxa_atexit@plt+0x86b548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ - cmpeq ip, #116, 14 @ 0x1d00000 │ │ │ │ - cmpeq ip, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq ip, #84, 8 @ 0x54000000 │ │ │ │ - teqeq sp, #132, 6 @ 0x10000002 │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ + cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq ip, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq ip, #68, 8 @ 0x44000000 │ │ │ │ + teqeq sp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov lr, r4 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ - bcc 87d880 <__cxa_atexit@plt+0x86b8d0> │ │ │ │ + bcc 87d890 <__cxa_atexit@plt+0x86b8e0> │ │ │ │ ldr r5, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #252 @ 0xfc │ │ │ │ cmp r6, r5 │ │ │ │ - bhi 87d878 <__cxa_atexit@plt+0x86b8c8> │ │ │ │ + bhi 87d888 <__cxa_atexit@plt+0x86b8d8> │ │ │ │ ldr r5, [r7, #3] │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r5, [r7, #7] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ ldr r5, [r7, #11] │ │ │ │ str r5, [sp, #172] @ 0xac │ │ │ │ ldr r5, [r7, #15] │ │ │ │ @@ -2207161,15 +2207165,15 @@ │ │ │ │ ldr r4, [r7, #187] @ 0xbb │ │ │ │ ldr r9, [r7, #191] @ 0xbf │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ ldr fp, [r7, #195] @ 0xc3 │ │ │ │ ldr ip, [r7, #199] @ 0xc7 │ │ │ │ ldr sl, [r7, #203] @ 0xcb │ │ │ │ str lr, [sp, #96] @ 0x60 │ │ │ │ - ldr lr, [pc, #484] @ 87d890 <__cxa_atexit@plt+0x86b8e0> │ │ │ │ + ldr lr, [pc, #484] @ 87d8a0 <__cxa_atexit@plt+0x86b8f0> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #-248] @ 0xffffff08 │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {r8, r9, fp, ip} │ │ │ │ str sl, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r6, #-88] @ 0xffffffa8 │ │ │ │ @@ -2207254,128 +2207258,128 @@ │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ str r5, [r6, #-192] @ 0xffffff40 │ │ │ │ str r3, [r6, #-188] @ 0xffffff44 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ str r5, [r6, #-220] @ 0xffffff24 │ │ │ │ ldr r5, [sp, #156] @ 0x9c │ │ │ │ str r5, [r6, #-224] @ 0xffffff20 │ │ │ │ - ldr r5, [pc, #116] @ 87d894 <__cxa_atexit@plt+0x86b8e4> │ │ │ │ + ldr r5, [pc, #116] @ 87d8a4 <__cxa_atexit@plt+0x86b8f4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [sp, #164] @ 0xa4 │ │ │ │ str r8, [r6, #-4] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ str r4, [r6, #-228] @ 0xffffff1c │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ str r4, [r6, #-232] @ 0xffffff18 │ │ │ │ ldr r4, [sp, #172] @ 0xac │ │ │ │ str r4, [r6, #-236] @ 0xffffff14 │ │ │ │ str r8, [r6, #-240] @ 0xffffff10 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ str r4, [r6, #-244] @ 0xffffff0c │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-36]! @ 0xffffffdc │ │ │ │ - ldr r5, [pc, #60] @ 87d898 <__cxa_atexit@plt+0x86b8e8> │ │ │ │ + ldr r5, [pc, #60] @ 87d8a8 <__cxa_atexit@plt+0x86b8f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r0, #-12]! │ │ │ │ sub r5, r6, #247 @ 0xf7 │ │ │ │ stmib r0, {r4, r5} │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ ldr fp, [sp, #116] @ 0x74 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #252 @ 0xfc │ │ │ │ str r5, [lr, #828] @ 0x33c │ │ │ │ ldr r1, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - cmpeq ip, #8, 8 @ 0x8000000 │ │ │ │ - teqeq sp, #72 @ 0x48 │ │ │ │ + cmpeq ip, #248, 6 @ 0xe0000003 │ │ │ │ + teqeq sp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d8d8 <__cxa_atexit@plt+0x86b928> │ │ │ │ - ldr r3, [pc, #36] @ 87d8e0 <__cxa_atexit@plt+0x86b930> │ │ │ │ + bcc 87d8e8 <__cxa_atexit@plt+0x86b938> │ │ │ │ + ldr r3, [pc, #36] @ 87d8f0 <__cxa_atexit@plt+0x86b940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 87d8e4 <__cxa_atexit@plt+0x86b934> │ │ │ │ + ldr r7, [pc, #24] @ 87d8f4 <__cxa_atexit@plt+0x86b944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 87d8e8 <__cxa_atexit@plt+0x86b938> │ │ │ │ + ldr r8, [pc, #20] @ 87d8f8 <__cxa_atexit@plt+0x86b948> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #128, 6 │ │ │ │ - cmpeq ip, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq ip, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq ip, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq ip, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq ip, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d918 <__cxa_atexit@plt+0x86b968> │ │ │ │ - ldr r3, [pc, #24] @ 87d920 <__cxa_atexit@plt+0x86b970> │ │ │ │ + bcc 87d928 <__cxa_atexit@plt+0x86b978> │ │ │ │ + ldr r3, [pc, #24] @ 87d930 <__cxa_atexit@plt+0x86b980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ - teqeq sp, #208, 30 @ 0x340 │ │ │ │ + cmpeq ip, #36, 6 @ 0x90000000 │ │ │ │ + teqeq sp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87d998 <__cxa_atexit@plt+0x86b9e8> │ │ │ │ + bcc 87d9a8 <__cxa_atexit@plt+0x86b9f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87d990 <__cxa_atexit@plt+0x86b9e0> │ │ │ │ - ldr r3, [pc, #76] @ 87d9a0 <__cxa_atexit@plt+0x86b9f0> │ │ │ │ + bhi 87d9a0 <__cxa_atexit@plt+0x86b9f0> │ │ │ │ + ldr r3, [pc, #76] @ 87d9b0 <__cxa_atexit@plt+0x86ba00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 87d9a4 <__cxa_atexit@plt+0x86b9f4> │ │ │ │ + ldr r2, [pc, #72] @ 87d9b4 <__cxa_atexit@plt+0x86ba04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 87d9a8 <__cxa_atexit@plt+0x86b9f8> │ │ │ │ + ldr r2, [pc, #56] @ 87d9b8 <__cxa_atexit@plt+0x86ba08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 87d9ac <__cxa_atexit@plt+0x86b9fc> │ │ │ │ + ldr r7, [pc, #32] @ 87d9bc <__cxa_atexit@plt+0x86ba0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #224, 4 │ │ │ │ + cmpeq ip, #208, 4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq ip, #196, 4 @ 0x4000000c │ │ │ │ - teqeq sp, #212, 28 @ 0xd40 │ │ │ │ + cmpeq ip, #180, 4 @ 0x4000000b │ │ │ │ + teqeq sp, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r5 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ - bcc 87dcf4 <__cxa_atexit@plt+0x86bd44> │ │ │ │ + bcc 87dd04 <__cxa_atexit@plt+0x86bd54> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #220 @ 0xdc │ │ │ │ cmp r6, r0 │ │ │ │ - bhi 87dcec <__cxa_atexit@plt+0x86bd3c> │ │ │ │ + bhi 87dcfc <__cxa_atexit@plt+0x86bd4c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2207459,15 +2207463,15 @@ │ │ │ │ ldm r5, {r1, r2, r3, r4, r5} │ │ │ │ ldr r0, [r7, #187] @ 0xbb │ │ │ │ str r0, [sp] │ │ │ │ ldr r9, [r7, #191] @ 0xbf │ │ │ │ ldr sl, [r7, #195] @ 0xc3 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ ldr fp, [r7, #199] @ 0xc7 │ │ │ │ - ldr ip, [pc, #428] @ 87dd00 <__cxa_atexit@plt+0x86bd50> │ │ │ │ + ldr ip, [pc, #428] @ 87dd10 <__cxa_atexit@plt+0x86bd60> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-216] @ 0xffffff28 │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r8, r9, sl, fp} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ @@ -2207539,126 +2207543,126 @@ │ │ │ │ str r0, [r6, #-160] @ 0xffffff60 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r0, [r6, #-156] @ 0xffffff64 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ str r0, [r6, #-188] @ 0xffffff44 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str r0, [r6, #-192] @ 0xffffff40 │ │ │ │ - ldr r5, [pc, #112] @ 87dd04 <__cxa_atexit@plt+0x86bd54> │ │ │ │ + ldr r5, [pc, #112] @ 87dd14 <__cxa_atexit@plt+0x86bd64> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ str r0, [r6] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [r6, #-196] @ 0xffffff3c │ │ │ │ str r0, [r6, #-200] @ 0xffffff38 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ str r0, [r6, #-204] @ 0xffffff34 │ │ │ │ ldr r8, [sp, #168] @ 0xa8 │ │ │ │ str r8, [r6, #-208] @ 0xffffff30 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ str r0, [r6, #-212] @ 0xffffff2c │ │ │ │ mov r4, r6 │ │ │ │ str r5, [r4, #-8]! │ │ │ │ - ldr r5, [pc, #56] @ 87dd08 <__cxa_atexit@plt+0x86bd58> │ │ │ │ + ldr r5, [pc, #56] @ 87dd18 <__cxa_atexit@plt+0x86bd68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [lr, #-12]! │ │ │ │ sub r5, r6, #215 @ 0xd7 │ │ │ │ stmib lr, {r4, r5} │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ mov r5, lr │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r5, #220 @ 0xdc │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmpeq ip, #148, 30 @ 0x250 │ │ │ │ - teqeq sp, #184, 22 @ 0x2e000 │ │ │ │ + cmpeq ip, #132, 30 @ 0x210 │ │ │ │ + teqeq sp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87dd48 <__cxa_atexit@plt+0x86bd98> │ │ │ │ - ldr r3, [pc, #36] @ 87dd50 <__cxa_atexit@plt+0x86bda0> │ │ │ │ + bcc 87dd58 <__cxa_atexit@plt+0x86bda8> │ │ │ │ + ldr r3, [pc, #36] @ 87dd60 <__cxa_atexit@plt+0x86bdb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ 87dd54 <__cxa_atexit@plt+0x86bda4> │ │ │ │ + ldr r7, [pc, #24] @ 87dd64 <__cxa_atexit@plt+0x86bdb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 87dd58 <__cxa_atexit@plt+0x86bda8> │ │ │ │ + ldr r8, [pc, #20] @ 87dd68 <__cxa_atexit@plt+0x86bdb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #16, 30 @ 0x40 │ │ │ │ - cmpeq ip, #56, 28 @ 0x380 │ │ │ │ - cmpeq ip, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq ip, #0, 30 │ │ │ │ + cmpeq ip, #40, 28 @ 0x280 │ │ │ │ + cmpeq ip, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87dd88 <__cxa_atexit@plt+0x86bdd8> │ │ │ │ - ldr r3, [pc, #24] @ 87dd90 <__cxa_atexit@plt+0x86bde0> │ │ │ │ + bcc 87dd98 <__cxa_atexit@plt+0x86bde8> │ │ │ │ + ldr r3, [pc, #24] @ 87dda0 <__cxa_atexit@plt+0x86bdf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #196, 28 @ 0xc40 │ │ │ │ - teqeq sp, #64, 22 @ 0x10000 │ │ │ │ + cmpeq ip, #180, 28 @ 0xb40 │ │ │ │ + teqeq sp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87de08 <__cxa_atexit@plt+0x86be58> │ │ │ │ + bcc 87de18 <__cxa_atexit@plt+0x86be68> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87de00 <__cxa_atexit@plt+0x86be50> │ │ │ │ - ldr r3, [pc, #76] @ 87de10 <__cxa_atexit@plt+0x86be60> │ │ │ │ + bhi 87de10 <__cxa_atexit@plt+0x86be60> │ │ │ │ + ldr r3, [pc, #76] @ 87de20 <__cxa_atexit@plt+0x86be70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 87de14 <__cxa_atexit@plt+0x86be64> │ │ │ │ + ldr r2, [pc, #72] @ 87de24 <__cxa_atexit@plt+0x86be74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #56] @ 87de18 <__cxa_atexit@plt+0x86be68> │ │ │ │ + ldr r2, [pc, #56] @ 87de28 <__cxa_atexit@plt+0x86be78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #-16]! │ │ │ │ - ldr r7, [pc, #32] @ 87de1c <__cxa_atexit@plt+0x86be6c> │ │ │ │ + ldr r7, [pc, #32] @ 87de2c <__cxa_atexit@plt+0x86be7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #112, 28 @ 0x700 │ │ │ │ + cmpeq ip, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq ip, #84, 28 @ 0x540 │ │ │ │ - teqeq sp, #116, 20 @ 0x74000 │ │ │ │ + cmpeq ip, #68, 28 @ 0x440 │ │ │ │ + teqeq sp, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87e144 <__cxa_atexit@plt+0x86c194> │ │ │ │ + bcc 87e154 <__cxa_atexit@plt+0x86c1a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #216 @ 0xd8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87e13c <__cxa_atexit@plt+0x86c18c> │ │ │ │ + bhi 87e14c <__cxa_atexit@plt+0x86c19c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2207737,15 +2207741,15 @@ │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ ldr lr, [r7, #159] @ 0x9f │ │ │ │ add fp, r7, #163 @ 0xa3 │ │ │ │ ldm fp, {r0, r1, r2, r3, r4, fp} │ │ │ │ str r8, [sp] │ │ │ │ add sl, r7, #187 @ 0xbb │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr ip, [pc, #416] @ 87e14c <__cxa_atexit@plt+0x86c19c> │ │ │ │ + ldr ip, [pc, #416] @ 87e15c <__cxa_atexit@plt+0x86c1ac> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-212] @ 0xffffff2c │ │ │ │ sub ip, r6, #20 │ │ │ │ stm ip, {r8, r9, sl} │ │ │ │ str lr, [r6, #-52] @ 0xffffffcc │ │ │ │ sub lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r0, r1, r2, r3, r4, fp} │ │ │ │ @@ -2207815,78 +2207819,78 @@ │ │ │ │ str r4, [r6, #-156] @ 0xffffff64 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [r6, #-152] @ 0xffffff68 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ str r4, [r6, #-184] @ 0xffffff48 │ │ │ │ ldr r4, [sp, #144] @ 0x90 │ │ │ │ str r4, [r6, #-188] @ 0xffffff44 │ │ │ │ - ldr r3, [pc, #108] @ 87e150 <__cxa_atexit@plt+0x86c1a0> │ │ │ │ + ldr r3, [pc, #108] @ 87e160 <__cxa_atexit@plt+0x86c1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [r6] │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str r2, [r6, #-192] @ 0xffffff40 │ │ │ │ str r4, [r6, #-196] @ 0xffffff3c │ │ │ │ ldr r4, [sp, #156] @ 0x9c │ │ │ │ str r4, [r6, #-200] @ 0xffffff38 │ │ │ │ ldr r8, [sp, #160] @ 0xa0 │ │ │ │ str r8, [r6, #-204] @ 0xffffff34 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ str r4, [r6, #-208] @ 0xffffff30 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-8]! │ │ │ │ - ldr r3, [pc, #52] @ 87e154 <__cxa_atexit@plt+0x86c1a4> │ │ │ │ + ldr r3, [pc, #52] @ 87e164 <__cxa_atexit@plt+0x86c1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r3, r6, #211 @ 0xd3 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #216 @ 0xd8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - cmpeq ip, #68, 22 @ 0x11000 │ │ │ │ - teqeq sp, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ + teqeq sp, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87e19c <__cxa_atexit@plt+0x86c1ec> │ │ │ │ - ldr r3, [pc, #44] @ 87e1a4 <__cxa_atexit@plt+0x86c1f4> │ │ │ │ + bcc 87e1ac <__cxa_atexit@plt+0x86c1fc> │ │ │ │ + ldr r3, [pc, #44] @ 87e1b4 <__cxa_atexit@plt+0x86c204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 87e1a8 <__cxa_atexit@plt+0x86c1f8> │ │ │ │ + ldr r3, [pc, #36] @ 87e1b8 <__cxa_atexit@plt+0x86c208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 87e1ac <__cxa_atexit@plt+0x86c1fc> │ │ │ │ + ldr r3, [pc, #24] @ 87e1bc <__cxa_atexit@plt+0x86c20c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #196, 20 @ 0xc4000 │ │ │ │ - cmpeq ip, #188, 20 @ 0xbc000 │ │ │ │ - cmpeq ip, #240, 6 @ 0xc0000003 │ │ │ │ - teqeq sp, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq ip, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ + cmpeq ip, #224, 6 @ 0x80000003 │ │ │ │ + teqeq sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87e650 <__cxa_atexit@plt+0x86c6a0> │ │ │ │ + bcc 87e660 <__cxa_atexit@plt+0x86c6b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #472 @ 0x1d8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87e648 <__cxa_atexit@plt+0x86c698> │ │ │ │ + bhi 87e658 <__cxa_atexit@plt+0x86c6a8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ @@ -2207963,90 +2207967,90 @@ │ │ │ │ ldr r3, [r7, #139] @ 0x8b │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #143] @ 0x8f │ │ │ │ str r3, [sp] │ │ │ │ ldr sl, [r7, #159] @ 0x9f │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ ldr lr, [r7, #163] @ 0xa3 │ │ │ │ - ldr r3, [pc, #804] @ 87e658 <__cxa_atexit@plt+0x86c6a8> │ │ │ │ + ldr r3, [pc, #804] @ 87e668 <__cxa_atexit@plt+0x86c6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-208] @ 0xffffff30 │ │ │ │ str fp, [sp, #140] @ 0x8c │ │ │ │ sub fp, r6, #114 @ 0x72 │ │ │ │ sub fp, fp, #256 @ 0x100 │ │ │ │ str fp, [r6, #-116] @ 0xffffff8c │ │ │ │ str fp, [r6, #-240] @ 0xffffff10 │ │ │ │ - ldr r4, [pc, #776] @ 87e65c <__cxa_atexit@plt+0x86c6ac> │ │ │ │ + ldr r4, [pc, #776] @ 87e66c <__cxa_atexit@plt+0x86c6bc> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-372] @ 0xfffffe8c │ │ │ │ str r8, [r6, #-444] @ 0xfffffe44 │ │ │ │ - ldr r4, [pc, #764] @ 87e660 <__cxa_atexit@plt+0x86c6b0> │ │ │ │ + ldr r4, [pc, #764] @ 87e670 <__cxa_atexit@plt+0x86c6c0> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-408]! @ 0xfffffe68 │ │ │ │ str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #748] @ 87e664 <__cxa_atexit@plt+0x86c6b4> │ │ │ │ + ldr r3, [pc, #748] @ 87e674 <__cxa_atexit@plt+0x86c6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-468]! @ 0xfffffe2c │ │ │ │ str r4, [r6, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #732] @ 87e668 <__cxa_atexit@plt+0x86c6b8> │ │ │ │ + ldr r3, [pc, #732] @ 87e678 <__cxa_atexit@plt+0x86c6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-424]! @ 0xfffffe58 │ │ │ │ str r4, [r6, #-156] @ 0xffffff64 │ │ │ │ - ldr r3, [pc, #716] @ 87e66c <__cxa_atexit@plt+0x86c6bc> │ │ │ │ + ldr r3, [pc, #716] @ 87e67c <__cxa_atexit@plt+0x86c6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-232]! @ 0xffffff18 │ │ │ │ str r4, [r6, #-164] @ 0xffffff5c │ │ │ │ - ldr r3, [pc, #700] @ 87e670 <__cxa_atexit@plt+0x86c6c0> │ │ │ │ + ldr r3, [pc, #700] @ 87e680 <__cxa_atexit@plt+0x86c6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-360]! @ 0xfffffe98 │ │ │ │ str r4, [r6, #-184] @ 0xffffff48 │ │ │ │ - ldr r3, [pc, #684] @ 87e674 <__cxa_atexit@plt+0x86c6c4> │ │ │ │ + ldr r3, [pc, #684] @ 87e684 <__cxa_atexit@plt+0x86c6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-440]! @ 0xfffffe48 │ │ │ │ str r4, [r6, #-160] @ 0xffffff60 │ │ │ │ str r4, [r6, #-216] @ 0xffffff28 │ │ │ │ - ldr r3, [pc, #664] @ 87e678 <__cxa_atexit@plt+0x86c6c8> │ │ │ │ + ldr r3, [pc, #664] @ 87e688 <__cxa_atexit@plt+0x86c6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-296]! @ 0xfffffed8 │ │ │ │ str r4, [r6, #-220] @ 0xffffff24 │ │ │ │ - ldr r3, [pc, #648] @ 87e67c <__cxa_atexit@plt+0x86c6cc> │ │ │ │ + ldr r3, [pc, #648] @ 87e68c <__cxa_atexit@plt+0x86c6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-392]! @ 0xfffffe78 │ │ │ │ str r4, [r6, #-264] @ 0xfffffef8 │ │ │ │ - ldr r3, [pc, #632] @ 87e680 <__cxa_atexit@plt+0x86c6d0> │ │ │ │ + ldr r3, [pc, #632] @ 87e690 <__cxa_atexit@plt+0x86c6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-308]! @ 0xfffffecc │ │ │ │ str r4, [r6, #-276] @ 0xfffffeec │ │ │ │ - ldr r3, [pc, #616] @ 87e684 <__cxa_atexit@plt+0x86c6d4> │ │ │ │ + ldr r3, [pc, #616] @ 87e694 <__cxa_atexit@plt+0x86c6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-324]! @ 0xfffffebc │ │ │ │ str r4, [r6, #-284] @ 0xfffffee4 │ │ │ │ str r4, [r6, #-300] @ 0xfffffed4 │ │ │ │ - ldr r3, [pc, #596] @ 87e688 <__cxa_atexit@plt+0x86c6d8> │ │ │ │ + ldr r3, [pc, #596] @ 87e698 <__cxa_atexit@plt+0x86c6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r4, [r6, #-312] @ 0xfffffec8 │ │ │ │ - ldr r3, [pc, #576] @ 87e68c <__cxa_atexit@plt+0x86c6dc> │ │ │ │ + ldr r3, [pc, #576] @ 87e69c <__cxa_atexit@plt+0x86c6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-348]! @ 0xfffffea4 │ │ │ │ str r4, [r6, #-328] @ 0xfffffeb8 │ │ │ │ - ldr r3, [pc, #560] @ 87e690 <__cxa_atexit@plt+0x86c6e0> │ │ │ │ + ldr r3, [pc, #560] @ 87e6a0 <__cxa_atexit@plt+0x86c6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [r4, #-456]! @ 0xfffffe38 │ │ │ │ str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r4, [r6, #-412] @ 0xfffffe64 │ │ │ │ str r4, [r6, #-428] @ 0xfffffe54 │ │ │ │ str lr, [r6] │ │ │ │ @@ -2208136,15 +2208140,15 @@ │ │ │ │ str r4, [r6, #-288] @ 0xfffffee0 │ │ │ │ str r4, [r6, #-368] @ 0xfffffe90 │ │ │ │ str r2, [r6, #-376] @ 0xfffffe88 │ │ │ │ str r1, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r1, [r6, #-224] @ 0xffffff20 │ │ │ │ str r1, [r6, #-364] @ 0xfffffe94 │ │ │ │ str r1, [r6, #-384] @ 0xfffffe80 │ │ │ │ - ldr r4, [pc, #172] @ 87e694 <__cxa_atexit@plt+0x86c6e4> │ │ │ │ + ldr r4, [pc, #172] @ 87e6a4 <__cxa_atexit@plt+0x86c6f4> │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [r6, #-16] │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [r6, #-120] @ 0xffffff88 │ │ │ │ str r0, [r6, #-272] @ 0xfffffef0 │ │ │ │ @@ -2208154,22 +2208158,22 @@ │ │ │ │ str r0, [r6, #-396] @ 0xfffffe74 │ │ │ │ str r1, [r6, #-416] @ 0xfffffe60 │ │ │ │ str r1, [r6, #-432] @ 0xfffffe50 │ │ │ │ str r3, [r6, #-448] @ 0xfffffe40 │ │ │ │ str r0, [r6, #-460] @ 0xfffffe34 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #104] @ 87e698 <__cxa_atexit@plt+0x86c6e8> │ │ │ │ + ldr r4, [pc, #104] @ 87e6a8 <__cxa_atexit@plt+0x86c6f8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #207 @ 0xcf │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ ldr fp, [sp, #140] @ 0x8c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #472 @ 0x1d8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffef4d8 │ │ │ │ @ instruction: 0xfffeef38 │ │ │ │ @@ -2208182,48 +2208186,48 @@ │ │ │ │ @ instruction: 0xfffeeef4 │ │ │ │ @ instruction: 0xfffef6e8 │ │ │ │ @ instruction: 0xfffef614 │ │ │ │ @ instruction: 0xfffef5b4 │ │ │ │ @ instruction: 0xfffef554 │ │ │ │ @ instruction: 0xfffeebc8 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - cmpeq ip, #52, 12 @ 0x3400000 │ │ │ │ - teqeq sp, #16, 4 │ │ │ │ + cmpeq ip, #36, 12 @ 0x2400000 │ │ │ │ + teqeq sp, #0, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87e6e0 <__cxa_atexit@plt+0x86c730> │ │ │ │ - ldr r3, [pc, #44] @ 87e6e8 <__cxa_atexit@plt+0x86c738> │ │ │ │ + bcc 87e6f0 <__cxa_atexit@plt+0x86c740> │ │ │ │ + ldr r3, [pc, #44] @ 87e6f8 <__cxa_atexit@plt+0x86c748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 87e6ec <__cxa_atexit@plt+0x86c73c> │ │ │ │ + ldr r3, [pc, #36] @ 87e6fc <__cxa_atexit@plt+0x86c74c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 87e6f0 <__cxa_atexit@plt+0x86c740> │ │ │ │ + ldr r3, [pc, #24] @ 87e700 <__cxa_atexit@plt+0x86c750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #128, 10 @ 0x20000000 │ │ │ │ - cmpeq ip, #120, 10 @ 0x1e000000 │ │ │ │ - cmpeq ip, #0, 30 │ │ │ │ - teqeq sp, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq ip, #112, 10 @ 0x1c000000 │ │ │ │ + cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq ip, #240, 28 @ 0xf00 │ │ │ │ + teqeq sp, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87e9e0 <__cxa_atexit@plt+0x86ca30> │ │ │ │ + bcc 87e9f0 <__cxa_atexit@plt+0x86ca40> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #196 @ 0xc4 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87e9d8 <__cxa_atexit@plt+0x86ca28> │ │ │ │ + bhi 87e9e8 <__cxa_atexit@plt+0x86ca38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2208296,15 +2208300,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r9, [r7, #155] @ 0x9b │ │ │ │ ldr r0, [r7, #159] @ 0x9f │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ ldr lr, [r7, #163] @ 0xa3 │ │ │ │ add r3, r7, #167 @ 0xa7 │ │ │ │ ldm r3, {r1, r2, r3} │ │ │ │ - ldr r4, [pc, #384] @ 87e9e8 <__cxa_atexit@plt+0x86ca38> │ │ │ │ + ldr r4, [pc, #384] @ 87e9f8 <__cxa_atexit@plt+0x86ca48> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-192] @ 0xffffff40 │ │ │ │ str lr, [r6] │ │ │ │ str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r6, #24 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ @@ -2208368,108 +2208372,108 @@ │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ str r4, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ str r4, [r6, #-164] @ 0xffffff5c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ str r4, [r6, #-168] @ 0xffffff58 │ │ │ │ - ldr r4, [pc, #100] @ 87e9ec <__cxa_atexit@plt+0x86ca3c> │ │ │ │ + ldr r4, [pc, #100] @ 87e9fc <__cxa_atexit@plt+0x86ca4c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r6, #-172] @ 0xffffff54 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [r6, #-176] @ 0xffffff50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [r6, #-180] @ 0xffffff4c │ │ │ │ ldr r8, [sp, #140] @ 0x8c │ │ │ │ str r8, [r6, #-184] @ 0xffffff48 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [r6, #-188] @ 0xffffff44 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #48] @ 87e9f0 <__cxa_atexit@plt+0x86ca40> │ │ │ │ + ldr r4, [pc, #48] @ 87ea00 <__cxa_atexit@plt+0x86ca50> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #191 @ 0xbf │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ ldr fp, [sp, #116] @ 0x74 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #196 @ 0xc4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - cmpeq ip, #164, 4 @ 0x4000000a │ │ │ │ - teqeq sp, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq ip, #148, 4 @ 0x40000009 │ │ │ │ + teqeq sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ea38 <__cxa_atexit@plt+0x86ca88> │ │ │ │ - ldr r3, [pc, #44] @ 87ea40 <__cxa_atexit@plt+0x86ca90> │ │ │ │ + bcc 87ea48 <__cxa_atexit@plt+0x86ca98> │ │ │ │ + ldr r3, [pc, #44] @ 87ea50 <__cxa_atexit@plt+0x86caa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 87ea44 <__cxa_atexit@plt+0x86ca94> │ │ │ │ + ldr r3, [pc, #32] @ 87ea54 <__cxa_atexit@plt+0x86caa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 87ea48 <__cxa_atexit@plt+0x86ca98> │ │ │ │ + ldr r7, [pc, #20] @ 87ea58 <__cxa_atexit@plt+0x86caa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #40, 4 @ 0x80000002 │ │ │ │ - cmpeq ip, #108, 14 @ 0x1b00000 │ │ │ │ - cmpeq ip, #228, 12 @ 0xe400000 │ │ │ │ - teqeq sp, #80, 28 @ 0x500 │ │ │ │ + cmpeq ip, #24, 4 @ 0x80000001 │ │ │ │ + cmpeq ip, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq ip, #212, 12 @ 0xd400000 │ │ │ │ + teqeq sp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87eab8 <__cxa_atexit@plt+0x86cb08> │ │ │ │ + bcc 87eac8 <__cxa_atexit@plt+0x86cb18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87eab0 <__cxa_atexit@plt+0x86cb00> │ │ │ │ - ldr r3, [pc, #68] @ 87eac0 <__cxa_atexit@plt+0x86cb10> │ │ │ │ + bhi 87eac0 <__cxa_atexit@plt+0x86cb10> │ │ │ │ + ldr r3, [pc, #68] @ 87ead0 <__cxa_atexit@plt+0x86cb20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 87eac4 <__cxa_atexit@plt+0x86cb14> │ │ │ │ + ldr r3, [pc, #44] @ 87ead4 <__cxa_atexit@plt+0x86cb24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 87eac8 <__cxa_atexit@plt+0x86cb18> │ │ │ │ + ldr r7, [pc, #28] @ 87ead8 <__cxa_atexit@plt+0x86cb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #192, 2 @ 0x30 │ │ │ │ + cmpeq ip, #176, 2 @ 0x2c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - cmpeq ip, #228, 26 @ 0x3900 │ │ │ │ - teqeq sp, #100, 28 @ 0x640 │ │ │ │ + cmpeq ip, #212, 26 @ 0x3500 │ │ │ │ + teqeq sp, #84, 28 @ 0x540 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87edac <__cxa_atexit@plt+0x86cdfc> │ │ │ │ + bcc 87edbc <__cxa_atexit@plt+0x86ce0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #200 @ 0xc8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87eda4 <__cxa_atexit@plt+0x86cdf4> │ │ │ │ + bhi 87edb4 <__cxa_atexit@plt+0x86ce04> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2208540,15 +2208544,15 @@ │ │ │ │ ldr r3, [r7, #151] @ 0x97 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [r7, #155] @ 0x9b │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ ldr lr, [r7, #159] @ 0x9f │ │ │ │ add r3, r7, #163 @ 0xa3 │ │ │ │ ldm r3, {r1, r2, r3} │ │ │ │ - ldr r4, [pc, #380] @ 87edb4 <__cxa_atexit@plt+0x86ce04> │ │ │ │ + ldr r4, [pc, #380] @ 87edc4 <__cxa_atexit@plt+0x86ce14> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-196] @ 0xffffff3c │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ @@ -2208611,129 +2208615,129 @@ │ │ │ │ str r4, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ str r4, [r6, #-168] @ 0xffffff58 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ str r4, [r6, #-172] @ 0xffffff54 │ │ │ │ - ldr r4, [pc, #100] @ 87edb8 <__cxa_atexit@plt+0x86ce08> │ │ │ │ + ldr r4, [pc, #100] @ 87edc8 <__cxa_atexit@plt+0x86ce18> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [r6, #-176] @ 0xffffff50 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r6, #-180] @ 0xffffff4c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [r6, #-184] @ 0xffffff48 │ │ │ │ ldr r8, [sp, #136] @ 0x88 │ │ │ │ str r8, [r6, #-188] @ 0xffffff44 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [r6, #-192] @ 0xffffff40 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-16]! │ │ │ │ - ldr r4, [pc, #48] @ 87edbc <__cxa_atexit@plt+0x86ce0c> │ │ │ │ + ldr r4, [pc, #48] @ 87edcc <__cxa_atexit@plt+0x86ce1c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #195 @ 0xc3 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #200 @ 0xc8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - cmpeq ip, #216, 28 @ 0xd80 │ │ │ │ - teqeq sp, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq ip, #200, 28 @ 0xc80 │ │ │ │ + teqeq sp, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ee04 <__cxa_atexit@plt+0x86ce54> │ │ │ │ - ldr r3, [pc, #44] @ 87ee0c <__cxa_atexit@plt+0x86ce5c> │ │ │ │ + bcc 87ee14 <__cxa_atexit@plt+0x86ce64> │ │ │ │ + ldr r3, [pc, #44] @ 87ee1c <__cxa_atexit@plt+0x86ce6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 87ee10 <__cxa_atexit@plt+0x86ce60> │ │ │ │ + ldr r3, [pc, #32] @ 87ee20 <__cxa_atexit@plt+0x86ce70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #20] @ 87ee14 <__cxa_atexit@plt+0x86ce64> │ │ │ │ + ldr r7, [pc, #20] @ 87ee24 <__cxa_atexit@plt+0x86ce74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ - cmpeq ip, #244 @ 0xf4 │ │ │ │ - cmpeq ip, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq ip, #76, 28 @ 0x4c0 │ │ │ │ + cmpeq ip, #228 @ 0xe4 │ │ │ │ + cmpeq ip, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87ee44 <__cxa_atexit@plt+0x86ce94> │ │ │ │ - ldr r3, [pc, #24] @ 87ee4c <__cxa_atexit@plt+0x86ce9c> │ │ │ │ + bcc 87ee54 <__cxa_atexit@plt+0x86cea4> │ │ │ │ + ldr r3, [pc, #24] @ 87ee5c <__cxa_atexit@plt+0x86ceac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #8, 28 @ 0x80 │ │ │ │ - teqeq sp, #48, 20 @ 0x30000 │ │ │ │ + cmpeq ip, #248, 26 @ 0x3e00 │ │ │ │ + teqeq sp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87eecc <__cxa_atexit@plt+0x86cf1c> │ │ │ │ + bcc 87eedc <__cxa_atexit@plt+0x86cf2c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87eec4 <__cxa_atexit@plt+0x86cf14> │ │ │ │ - ldr r3, [pc, #84] @ 87eed4 <__cxa_atexit@plt+0x86cf24> │ │ │ │ + bhi 87eed4 <__cxa_atexit@plt+0x86cf24> │ │ │ │ + ldr r3, [pc, #84] @ 87eee4 <__cxa_atexit@plt+0x86cf34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 87eed8 <__cxa_atexit@plt+0x86cf28> │ │ │ │ + ldr r2, [pc, #80] @ 87eee8 <__cxa_atexit@plt+0x86cf38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 87eedc <__cxa_atexit@plt+0x86cf2c> │ │ │ │ + ldr r1, [pc, #60] @ 87eeec <__cxa_atexit@plt+0x86cf3c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 87eee0 <__cxa_atexit@plt+0x86cf30> │ │ │ │ + ldr r7, [pc, #32] @ 87eef0 <__cxa_atexit@plt+0x86cf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ - teqeq sp, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ + teqeq sp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ - bcc 87f224 <__cxa_atexit@plt+0x86d274> │ │ │ │ + bcc 87f234 <__cxa_atexit@plt+0x86d284> │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add sl, sl, #304 @ 0x130 │ │ │ │ cmp sl, r6 │ │ │ │ - bhi 87f21c <__cxa_atexit@plt+0x86d26c> │ │ │ │ + bhi 87f22c <__cxa_atexit@plt+0x86d27c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r7, #15] │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ @@ -2208789,55 +2208793,55 @@ │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [r7, #91] @ 0x5b │ │ │ │ ldr r8, [r7, #95] @ 0x5f │ │ │ │ ldr r0, [r7, #131] @ 0x83 │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ ldr lr, [r7, #135] @ 0x87 │ │ │ │ str ip, [sl, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [pc, #536] @ 87f234 <__cxa_atexit@plt+0x86d284> │ │ │ │ + ldr ip, [pc, #536] @ 87f244 <__cxa_atexit@plt+0x86d294> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sl, #-188] @ 0xffffff44 │ │ │ │ - ldr ip, [pc, #528] @ 87f238 <__cxa_atexit@plt+0x86d288> │ │ │ │ + ldr ip, [pc, #528] @ 87f248 <__cxa_atexit@plt+0x86d298> │ │ │ │ add ip, pc, ip │ │ │ │ mov r6, sl │ │ │ │ str ip, [r6, #-272]! @ 0xfffffef0 │ │ │ │ str r6, [sl, #-48] @ 0xffffffd0 │ │ │ │ - ldr r6, [pc, #512] @ 87f23c <__cxa_atexit@plt+0x86d28c> │ │ │ │ + ldr r6, [pc, #512] @ 87f24c <__cxa_atexit@plt+0x86d29c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, sl │ │ │ │ str r6, [r4, #-204]! @ 0xffffff34 │ │ │ │ str r4, [sl, #-92] @ 0xffffffa4 │ │ │ │ - ldr r4, [pc, #496] @ 87f240 <__cxa_atexit@plt+0x86d290> │ │ │ │ + ldr r4, [pc, #496] @ 87f250 <__cxa_atexit@plt+0x86d2a0> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, sl │ │ │ │ str r4, [r6, #-248]! @ 0xffffff08 │ │ │ │ str r6, [sl, #-100] @ 0xffffff9c │ │ │ │ - ldr r4, [pc, #480] @ 87f244 <__cxa_atexit@plt+0x86d294> │ │ │ │ + ldr r4, [pc, #480] @ 87f254 <__cxa_atexit@plt+0x86d2a4> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, sl │ │ │ │ str r4, [r6, #-288]! @ 0xfffffee0 │ │ │ │ str r6, [sl, #-128] @ 0xffffff80 │ │ │ │ - ldr r4, [pc, #464] @ 87f248 <__cxa_atexit@plt+0x86d298> │ │ │ │ + ldr r4, [pc, #464] @ 87f258 <__cxa_atexit@plt+0x86d2a8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, sl │ │ │ │ str r4, [r6, #-300]! @ 0xfffffed4 │ │ │ │ str r6, [sl, #-132] @ 0xffffff7c │ │ │ │ - ldr r4, [pc, #448] @ 87f24c <__cxa_atexit@plt+0x86d29c> │ │ │ │ + ldr r4, [pc, #448] @ 87f25c <__cxa_atexit@plt+0x86d2ac> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, sl │ │ │ │ str r4, [r6, #-216]! @ 0xffffff28 │ │ │ │ str r6, [sl, #-56] @ 0xffffffc8 │ │ │ │ str r6, [sl, #-192] @ 0xffffff40 │ │ │ │ - ldr r4, [pc, #428] @ 87f250 <__cxa_atexit@plt+0x86d2a0> │ │ │ │ + ldr r4, [pc, #428] @ 87f260 <__cxa_atexit@plt+0x86d2b0> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, sl │ │ │ │ str r4, [r6, #-232]! @ 0xffffff18 │ │ │ │ str r6, [sl, #-144] @ 0xffffff70 │ │ │ │ str r6, [sl, #-208] @ 0xffffff30 │ │ │ │ - ldr r4, [pc, #408] @ 87f254 <__cxa_atexit@plt+0x86d2a4> │ │ │ │ + ldr r4, [pc, #408] @ 87f264 <__cxa_atexit@plt+0x86d2b4> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, sl │ │ │ │ str r4, [r6, #-260]! @ 0xfffffefc │ │ │ │ str r6, [sl, #-96] @ 0xffffffa0 │ │ │ │ str r6, [sl, #-236] @ 0xffffff14 │ │ │ │ str lr, [sl, #-16] │ │ │ │ str r0, [sl, #-24] @ 0xffffffe8 │ │ │ │ @@ -2208894,15 +2208898,15 @@ │ │ │ │ str r6, [sl, #-4] │ │ │ │ str r6, [sl, #-172] @ 0xffffff54 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ str r6, [sl, #-176] @ 0xffffff50 │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ str r8, [sl, #-180] @ 0xffffff4c │ │ │ │ str r2, [sl, #-184] @ 0xffffff48 │ │ │ │ - ldr r6, [pc, #152] @ 87f258 <__cxa_atexit@plt+0x86d2a8> │ │ │ │ + ldr r6, [pc, #152] @ 87f268 <__cxa_atexit@plt+0x86d2b8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sl, #-32] @ 0xffffffe0 │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ str r4, [sl, #-136] @ 0xffffff78 │ │ │ │ str r3, [sl, #-196] @ 0xffffff3c │ │ │ │ str r4, [sl, #-224] @ 0xffffff20 │ │ │ │ str r2, [sl, #-220] @ 0xffffff24 │ │ │ │ @@ -2208910,23 +2208914,23 @@ │ │ │ │ str r3, [sl, #-252] @ 0xffffff04 │ │ │ │ str r3, [sl, #-264] @ 0xfffffef8 │ │ │ │ str r2, [sl, #-280] @ 0xfffffee8 │ │ │ │ str r3, [sl, #-276] @ 0xfffffeec │ │ │ │ str r2, [sl, #-292] @ 0xfffffedc │ │ │ │ mov r4, sl │ │ │ │ str r6, [r4, #-12]! │ │ │ │ - ldr r6, [pc, #92] @ 87f25c <__cxa_atexit@plt+0x86d2ac> │ │ │ │ + ldr r6, [pc, #92] @ 87f26c <__cxa_atexit@plt+0x86d2bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ sub r6, sl, #187 @ 0xbb │ │ │ │ stmib r5, {r4, r6} │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r6, #304 @ 0x130 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @@ -2208935,49 +2208939,49 @@ │ │ │ │ @ instruction: 0xfffedaa4 │ │ │ │ @ instruction: 0xfffed5e4 │ │ │ │ @ instruction: 0xfffed558 │ │ │ │ @ instruction: 0xfffedbfc │ │ │ │ @ instruction: 0xfffedb14 │ │ │ │ @ instruction: 0xfffed724 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmpeq ip, #100, 20 @ 0x64000 │ │ │ │ - teqeq sp, #8, 12 @ 0x800000 │ │ │ │ + cmpeq ip, #84, 20 @ 0x54000 │ │ │ │ + teqeq sp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f2a4 <__cxa_atexit@plt+0x86d2f4> │ │ │ │ - ldr r3, [pc, #44] @ 87f2ac <__cxa_atexit@plt+0x86d2fc> │ │ │ │ + bcc 87f2b4 <__cxa_atexit@plt+0x86d304> │ │ │ │ + ldr r3, [pc, #44] @ 87f2bc <__cxa_atexit@plt+0x86d30c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 87f2b0 <__cxa_atexit@plt+0x86d300> │ │ │ │ + ldr r3, [pc, #36] @ 87f2c0 <__cxa_atexit@plt+0x86d310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 87f2b4 <__cxa_atexit@plt+0x86d304> │ │ │ │ + ldr r3, [pc, #24] @ 87f2c4 <__cxa_atexit@plt+0x86d314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq ip, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq ip, #156, 4 @ 0xc0000009 │ │ │ │ - teqeq sp, #24, 14 @ 0x600000 │ │ │ │ + cmpeq ip, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq ip, #164, 18 @ 0x290000 │ │ │ │ + cmpeq ip, #140, 4 @ 0xc0000008 │ │ │ │ + teqeq sp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f4fc <__cxa_atexit@plt+0x86d54c> │ │ │ │ + bcc 87f50c <__cxa_atexit@plt+0x86d55c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #152 @ 0x98 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87f4f4 <__cxa_atexit@plt+0x86d544> │ │ │ │ + bhi 87f504 <__cxa_atexit@plt+0x86d554> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2209030,15 +2209034,15 @@ │ │ │ │ ldr r8, [r7, #115] @ 0x73 │ │ │ │ ldr r9, [r7, #119] @ 0x77 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ ldr r0, [r7, #127] @ 0x7f │ │ │ │ ldr r1, [r7, #131] @ 0x83 │ │ │ │ str r2, [r6, #-100] @ 0xffffff9c │ │ │ │ - ldr r2, [pc, #296] @ 87f508 <__cxa_atexit@plt+0x86d558> │ │ │ │ + ldr r2, [pc, #296] @ 87f518 <__cxa_atexit@plt+0x86d568> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-148] @ 0xffffff6c │ │ │ │ str lr, [r6] │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub lr, r6, #52 @ 0x34 │ │ │ │ @@ -2209079,78 +2209083,78 @@ │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [r6, #-124] @ 0xffffff84 │ │ │ │ - ldr r4, [pc, #104] @ 87f50c <__cxa_atexit@plt+0x86d55c> │ │ │ │ + ldr r4, [pc, #104] @ 87f51c <__cxa_atexit@plt+0x86d56c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ str r8, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [r6, #-144] @ 0xffffff70 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #52] @ 87f510 <__cxa_atexit@plt+0x86d560> │ │ │ │ + ldr r4, [pc, #52] @ 87f520 <__cxa_atexit@plt+0x86d570> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #147 @ 0x93 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #152 @ 0x98 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmpeq ip, #136, 14 @ 0x2200000 │ │ │ │ - teqeq sp, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq ip, #120, 14 @ 0x1e00000 │ │ │ │ + teqeq sp, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f558 <__cxa_atexit@plt+0x86d5a8> │ │ │ │ - ldr r3, [pc, #44] @ 87f560 <__cxa_atexit@plt+0x86d5b0> │ │ │ │ + bcc 87f568 <__cxa_atexit@plt+0x86d5b8> │ │ │ │ + ldr r3, [pc, #44] @ 87f570 <__cxa_atexit@plt+0x86d5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 87f564 <__cxa_atexit@plt+0x86d5b4> │ │ │ │ + ldr r3, [pc, #36] @ 87f574 <__cxa_atexit@plt+0x86d5c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 87f568 <__cxa_atexit@plt+0x86d5b8> │ │ │ │ + ldr r3, [pc, #24] @ 87f578 <__cxa_atexit@plt+0x86d5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ - cmpeq ip, #0, 14 │ │ │ │ - cmpeq ip, #4, 12 @ 0x400000 │ │ │ │ - teqeq sp, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq ip, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq ip, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq ip, #244, 10 @ 0x3d000000 │ │ │ │ + teqeq sp, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f79c <__cxa_atexit@plt+0x86d7ec> │ │ │ │ + bcc 87f7ac <__cxa_atexit@plt+0x86d7fc> │ │ │ │ ldr r3, [r0, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87f794 <__cxa_atexit@plt+0x86d7e4> │ │ │ │ + bhi 87f7a4 <__cxa_atexit@plt+0x86d7f4> │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -2209199,15 +2209203,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r8 │ │ │ │ ldr r8, [r7, #115] @ 0x73 │ │ │ │ ldr r9, [r7, #119] @ 0x77 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ ldr r0, [r7, #127] @ 0x7f │ │ │ │ - ldr ip, [pc, #292] @ 87f7a8 <__cxa_atexit@plt+0x86d7f8> │ │ │ │ + ldr ip, [pc, #292] @ 87f7b8 <__cxa_atexit@plt+0x86d808> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-144] @ 0xffffff70 │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ @@ -2209246,769 +2209250,769 @@ │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ - ldr r4, [pc, #108] @ 87f7ac <__cxa_atexit@plt+0x86d7fc> │ │ │ │ + ldr r4, [pc, #108] @ 87f7bc <__cxa_atexit@plt+0x86d80c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [r6, #-124] @ 0xffffff84 │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r8, [sp, #92] @ 0x5c │ │ │ │ str r8, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r6, #-140] @ 0xffffff74 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #52] @ 87f7b0 <__cxa_atexit@plt+0x86d800> │ │ │ │ + ldr r4, [pc, #52] @ 87f7c0 <__cxa_atexit@plt+0x86d810> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #143 @ 0x8f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ ldr r1, [r0, #-8] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmpeq ip, #232, 8 @ 0xe8000000 │ │ │ │ - teqeq sp, #124 @ 0x7c │ │ │ │ + cmpeq ip, #216, 8 @ 0xd8000000 │ │ │ │ + teqeq sp, #108 @ 0x6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f7f0 <__cxa_atexit@plt+0x86d840> │ │ │ │ - ldr r3, [pc, #36] @ 87f7f8 <__cxa_atexit@plt+0x86d848> │ │ │ │ + bcc 87f800 <__cxa_atexit@plt+0x86d850> │ │ │ │ + ldr r3, [pc, #36] @ 87f808 <__cxa_atexit@plt+0x86d858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 87f7fc <__cxa_atexit@plt+0x86d84c> │ │ │ │ + ldr r7, [pc, #16] @ 87f80c <__cxa_atexit@plt+0x86d85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #104, 8 @ 0x68000000 │ │ │ │ - cmpeq ip, #232 @ 0xe8 │ │ │ │ + cmpeq ip, #88, 8 @ 0x58000000 │ │ │ │ + cmpeq ip, #216 @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87f834 <__cxa_atexit@plt+0x86d884> │ │ │ │ - ldr r7, [pc, #32] @ 87f844 <__cxa_atexit@plt+0x86d894> │ │ │ │ + bhi 87f844 <__cxa_atexit@plt+0x86d894> │ │ │ │ + ldr r7, [pc, #32] @ 87f854 <__cxa_atexit@plt+0x86d8a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmda r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #188, 12 @ 0xbc00000 │ │ │ │ - teqeq sp, #132, 30 @ 0x210 │ │ │ │ + cmpeq ip, #172, 12 @ 0xac00000 │ │ │ │ + teqeq sp, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f880 <__cxa_atexit@plt+0x86d8d0> │ │ │ │ - ldr r3, [pc, #32] @ 87f888 <__cxa_atexit@plt+0x86d8d8> │ │ │ │ + bcc 87f890 <__cxa_atexit@plt+0x86d8e0> │ │ │ │ + ldr r3, [pc, #32] @ 87f898 <__cxa_atexit@plt+0x86d8e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87f88c <__cxa_atexit@plt+0x86d8dc> │ │ │ │ + ldr r7, [pc, #16] @ 87f89c <__cxa_atexit@plt+0x86d8ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #212, 6 @ 0x50000003 │ │ │ │ - cmpeq ip, #16, 4 │ │ │ │ - teqeq sp, #60, 30 @ 0xf0 │ │ │ │ + cmpeq ip, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq ip, #0, 4 │ │ │ │ + teqeq sp, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f8c8 <__cxa_atexit@plt+0x86d918> │ │ │ │ - ldr r3, [pc, #32] @ 87f8d0 <__cxa_atexit@plt+0x86d920> │ │ │ │ + bcc 87f8d8 <__cxa_atexit@plt+0x86d928> │ │ │ │ + ldr r3, [pc, #32] @ 87f8e0 <__cxa_atexit@plt+0x86d930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87f8d4 <__cxa_atexit@plt+0x86d924> │ │ │ │ + ldr r7, [pc, #16] @ 87f8e4 <__cxa_atexit@plt+0x86d934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #140, 6 @ 0x30000002 │ │ │ │ - cmpeq ip, #200, 2 @ 0x32 │ │ │ │ - teqeq sp, #0, 30 │ │ │ │ + cmpeq ip, #124, 6 @ 0xf0000001 │ │ │ │ + cmpeq ip, #184, 2 @ 0x2e │ │ │ │ + teqeq sp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f90c <__cxa_atexit@plt+0x86d95c> │ │ │ │ - ldr r3, [pc, #28] @ 87f914 <__cxa_atexit@plt+0x86d964> │ │ │ │ + bcc 87f91c <__cxa_atexit@plt+0x86d96c> │ │ │ │ + ldr r3, [pc, #28] @ 87f924 <__cxa_atexit@plt+0x86d974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #16] @ 87f918 <__cxa_atexit@plt+0x86d968> │ │ │ │ + ldr r8, [pc, #16] @ 87f928 <__cxa_atexit@plt+0x86d978> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #68, 6 @ 0x10000001 │ │ │ │ - cmpeq ip, #236, 2 @ 0x3b │ │ │ │ - teqeq sp, #176, 28 @ 0xb00 │ │ │ │ + cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq ip, #220, 2 @ 0x37 │ │ │ │ + teqeq sp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f954 <__cxa_atexit@plt+0x86d9a4> │ │ │ │ - ldr r3, [pc, #32] @ 87f95c <__cxa_atexit@plt+0x86d9ac> │ │ │ │ + bcc 87f964 <__cxa_atexit@plt+0x86d9b4> │ │ │ │ + ldr r3, [pc, #32] @ 87f96c <__cxa_atexit@plt+0x86d9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87f960 <__cxa_atexit@plt+0x86d9b0> │ │ │ │ + ldr r7, [pc, #16] @ 87f970 <__cxa_atexit@plt+0x86d9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #0, 6 │ │ │ │ - cmpeq ip, #60, 2 │ │ │ │ + cmpeq ip, #240, 4 │ │ │ │ + cmpeq ip, #44, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - teqeq sp, #208, 26 @ 0x3400 │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + teqeq sp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87f9c4 <__cxa_atexit@plt+0x86da14> │ │ │ │ - ldr r3, [pc, #48] @ 87f9cc <__cxa_atexit@plt+0x86da1c> │ │ │ │ + bcc 87f9d4 <__cxa_atexit@plt+0x86da24> │ │ │ │ + ldr r3, [pc, #48] @ 87f9dc <__cxa_atexit@plt+0x86da2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 87f9d0 <__cxa_atexit@plt+0x86da20> │ │ │ │ + ldr r3, [pc, #36] @ 87f9e0 <__cxa_atexit@plt+0x86da30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 87f9d4 <__cxa_atexit@plt+0x86da24> │ │ │ │ + ldr r8, [pc, #24] @ 87f9e4 <__cxa_atexit@plt+0x86da34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #160, 4 │ │ │ │ - cmpeq ip, #40, 4 @ 0x80000002 │ │ │ │ - cmpeq ip, #252, 22 @ 0x3f000 │ │ │ │ - teqeq sp, #132, 26 @ 0x2100 │ │ │ │ + cmpeq ip, #144, 4 │ │ │ │ + cmpeq ip, #24, 4 @ 0x80000001 │ │ │ │ + cmpeq ip, #236, 22 @ 0x3b000 │ │ │ │ + teqeq sp, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87fa50 <__cxa_atexit@plt+0x86daa0> │ │ │ │ + bcc 87fa60 <__cxa_atexit@plt+0x86dab0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87fa48 <__cxa_atexit@plt+0x86da98> │ │ │ │ - ldr r3, [pc, #80] @ 87fa58 <__cxa_atexit@plt+0x86daa8> │ │ │ │ + bhi 87fa58 <__cxa_atexit@plt+0x86daa8> │ │ │ │ + ldr r3, [pc, #80] @ 87fa68 <__cxa_atexit@plt+0x86dab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 87fa5c <__cxa_atexit@plt+0x86daac> │ │ │ │ + ldr r1, [pc, #64] @ 87fa6c <__cxa_atexit@plt+0x86dabc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87fa60 <__cxa_atexit@plt+0x86dab0> │ │ │ │ + ldr r3, [pc, #52] @ 87fa70 <__cxa_atexit@plt+0x86dac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 87fa64 <__cxa_atexit@plt+0x86dab4> │ │ │ │ + ldr r8, [pc, #32] @ 87fa74 <__cxa_atexit@plt+0x86dac4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq ip, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq ip, #20, 4 @ 0x40000001 │ │ │ │ - cmpeq ip, #176, 14 @ 0x2c00000 │ │ │ │ - teqeq sp, #20, 26 @ 0x500 │ │ │ │ + cmpeq ip, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq ip, #160, 14 @ 0x2800000 │ │ │ │ + teqeq sp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87faa0 <__cxa_atexit@plt+0x86daf0> │ │ │ │ - ldr r3, [pc, #32] @ 87faa8 <__cxa_atexit@plt+0x86daf8> │ │ │ │ + bcc 87fab0 <__cxa_atexit@plt+0x86db00> │ │ │ │ + ldr r3, [pc, #32] @ 87fab8 <__cxa_atexit@plt+0x86db08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 87faac <__cxa_atexit@plt+0x86dafc> │ │ │ │ + ldr r7, [pc, #16] @ 87fabc <__cxa_atexit@plt+0x86db0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 2 @ 0x2d │ │ │ │ - cmpeq ip, #104, 6 @ 0xa0000001 │ │ │ │ - teqeq sp, #216, 24 @ 0xd800 │ │ │ │ + cmpeq ip, #164, 2 @ 0x29 │ │ │ │ + cmpeq ip, #88, 6 @ 0x60000001 │ │ │ │ + teqeq sp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87fb28 <__cxa_atexit@plt+0x86db78> │ │ │ │ + bcc 87fb38 <__cxa_atexit@plt+0x86db88> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87fb20 <__cxa_atexit@plt+0x86db70> │ │ │ │ - ldr r3, [pc, #80] @ 87fb30 <__cxa_atexit@plt+0x86db80> │ │ │ │ + bhi 87fb30 <__cxa_atexit@plt+0x86db80> │ │ │ │ + ldr r3, [pc, #80] @ 87fb40 <__cxa_atexit@plt+0x86db90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 87fb34 <__cxa_atexit@plt+0x86db84> │ │ │ │ + ldr r1, [pc, #64] @ 87fb44 <__cxa_atexit@plt+0x86db94> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ - ldr r2, [pc, #56] @ 87fb38 <__cxa_atexit@plt+0x86db88> │ │ │ │ + ldr r2, [pc, #56] @ 87fb48 <__cxa_atexit@plt+0x86db98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 87fb3c <__cxa_atexit@plt+0x86db8c> │ │ │ │ + ldr r8, [pc, #32] @ 87fb4c <__cxa_atexit@plt+0x86db9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #92, 2 │ │ │ │ + cmpeq ip, #76, 2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #100, 2 │ │ │ │ - cmpeq ip, #84, 6 @ 0x50000001 │ │ │ │ - teqeq sp, #88, 24 @ 0x5800 │ │ │ │ + cmpeq ip, #84, 2 │ │ │ │ + cmpeq ip, #68, 6 @ 0x10000001 │ │ │ │ + teqeq sp, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87fb9c <__cxa_atexit@plt+0x86dbec> │ │ │ │ - ldr lr, [pc, #68] @ 87fba4 <__cxa_atexit@plt+0x86dbf4> │ │ │ │ + bcc 87fbac <__cxa_atexit@plt+0x86dbfc> │ │ │ │ + ldr lr, [pc, #68] @ 87fbb4 <__cxa_atexit@plt+0x86dc04> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #64] @ 87fba8 <__cxa_atexit@plt+0x86dbf8> │ │ │ │ + ldr r2, [pc, #64] @ 87fbb8 <__cxa_atexit@plt+0x86dc08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - ldr r7, [pc, #20] @ 87fbac <__cxa_atexit@plt+0x86dbfc> │ │ │ │ + ldr r7, [pc, #20] @ 87fbbc <__cxa_atexit@plt+0x86dc0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq ip, #212 @ 0xd4 │ │ │ │ - cmpeq ip, #244, 28 @ 0xf40 │ │ │ │ - teqeq sp, #216, 22 @ 0x36000 │ │ │ │ + cmpeq ip, #196 @ 0xc4 │ │ │ │ + cmpeq ip, #228, 28 @ 0xe40 │ │ │ │ + teqeq sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87fc28 <__cxa_atexit@plt+0x86dc78> │ │ │ │ + bhi 87fc38 <__cxa_atexit@plt+0x86dc88> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #88] @ 87fc34 <__cxa_atexit@plt+0x86dc84> │ │ │ │ + ldr r1, [pc, #88] @ 87fc44 <__cxa_atexit@plt+0x86dc94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 87fc38 <__cxa_atexit@plt+0x86dc88> │ │ │ │ + ldr r0, [pc, #84] @ 87fc48 <__cxa_atexit@plt+0x86dc98> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 87fc3c <__cxa_atexit@plt+0x86dc8c> │ │ │ │ + ldr r3, [pc, #68] @ 87fc4c <__cxa_atexit@plt+0x86dc9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #40] @ 87fc40 <__cxa_atexit@plt+0x86dc90> │ │ │ │ + ldr r3, [pc, #40] @ 87fc50 <__cxa_atexit@plt+0x86dca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #32] @ 87fc44 <__cxa_atexit@plt+0x86dc94> │ │ │ │ + ldr r8, [pc, #32] @ 87fc54 <__cxa_atexit@plt+0x86dca4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e54 <__cxa_atexit@plt+0xba5ea4> │ │ │ │ + b bb7e64 <__cxa_atexit@plt+0xba5eb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq ip, #80, 2 │ │ │ │ - cmpeq ip, #76 @ 0x4c │ │ │ │ - cmpeq ip, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq ip, #64, 2 │ │ │ │ + cmpeq ip, #60 @ 0x3c │ │ │ │ + cmpeq ip, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87fc8c <__cxa_atexit@plt+0x86dcdc> │ │ │ │ + bhi 87fc9c <__cxa_atexit@plt+0x86dcec> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r0, [pc, #36] @ 87fc98 <__cxa_atexit@plt+0x86dce8> │ │ │ │ + ldr r0, [pc, #36] @ 87fca8 <__cxa_atexit@plt+0x86dcf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r2, [r6, #-12] │ │ │ │ stmda r6, {r1, r3, r7} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #208, 16 @ 0xd00000 │ │ │ │ - teqeq sp, #176, 20 @ 0xb0000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #192, 16 @ 0xc00000 │ │ │ │ + teqeq sp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87fce4 <__cxa_atexit@plt+0x86dd34> │ │ │ │ - ldr r3, [pc, #48] @ 87fcec <__cxa_atexit@plt+0x86dd3c> │ │ │ │ + bcc 87fcf4 <__cxa_atexit@plt+0x86dd44> │ │ │ │ + ldr r3, [pc, #48] @ 87fcfc <__cxa_atexit@plt+0x86dd4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 87fcf0 <__cxa_atexit@plt+0x86dd40> │ │ │ │ + ldr r3, [pc, #36] @ 87fd00 <__cxa_atexit@plt+0x86dd50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r8, [pc, #24] @ 87fcf4 <__cxa_atexit@plt+0x86dd44> │ │ │ │ + ldr r8, [pc, #24] @ 87fd04 <__cxa_atexit@plt+0x86dd54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #128, 30 @ 0x200 │ │ │ │ - cmpeq ip, #8, 30 │ │ │ │ - cmpeq ip, #220, 16 @ 0xdc0000 │ │ │ │ - teqeq sp, #100, 20 @ 0x64000 │ │ │ │ + cmpeq ip, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq ip, #248, 28 @ 0xf80 │ │ │ │ + cmpeq ip, #204, 16 @ 0xcc0000 │ │ │ │ + teqeq sp, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87fd70 <__cxa_atexit@plt+0x86ddc0> │ │ │ │ + bcc 87fd80 <__cxa_atexit@plt+0x86ddd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87fd68 <__cxa_atexit@plt+0x86ddb8> │ │ │ │ - ldr r3, [pc, #80] @ 87fd78 <__cxa_atexit@plt+0x86ddc8> │ │ │ │ + bhi 87fd78 <__cxa_atexit@plt+0x86ddc8> │ │ │ │ + ldr r3, [pc, #80] @ 87fd88 <__cxa_atexit@plt+0x86ddd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 87fd7c <__cxa_atexit@plt+0x86ddcc> │ │ │ │ + ldr r1, [pc, #64] @ 87fd8c <__cxa_atexit@plt+0x86dddc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r2, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 87fd80 <__cxa_atexit@plt+0x86ddd0> │ │ │ │ + ldr r3, [pc, #52] @ 87fd90 <__cxa_atexit@plt+0x86dde0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r3, r6 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #32] @ 87fd84 <__cxa_atexit@plt+0x86ddd4> │ │ │ │ + ldr r8, [pc, #32] @ 87fd94 <__cxa_atexit@plt+0x86dde4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7e0c <__cxa_atexit@plt+0xba5e5c> │ │ │ │ + b bb7e1c <__cxa_atexit@plt+0xba5e6c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #20, 30 @ 0x50 │ │ │ │ + cmpeq ip, #4, 30 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq ip, #244, 28 @ 0xf40 │ │ │ │ - cmpeq ip, #144, 8 @ 0x90000000 │ │ │ │ - teqeq sp, #120, 20 @ 0x78000 │ │ │ │ + cmpeq ip, #228, 28 @ 0xe40 │ │ │ │ + cmpeq ip, #128, 8 @ 0x80000000 │ │ │ │ + teqeq sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 87fe18 <__cxa_atexit@plt+0x86de68> │ │ │ │ - ldr r3, [pc, #120] @ 87fe20 <__cxa_atexit@plt+0x86de70> │ │ │ │ + bcc 87fe28 <__cxa_atexit@plt+0x86de78> │ │ │ │ + ldr r3, [pc, #120] @ 87fe30 <__cxa_atexit@plt+0x86de80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r9, [r7, #40] @ 0x28 │ │ │ │ ldr r3, [r7, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r7, #28] │ │ │ │ ldr ip, [r7, #32] │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #64] @ 87fe24 <__cxa_atexit@plt+0x86de74> │ │ │ │ + ldr lr, [pc, #64] @ 87fe34 <__cxa_atexit@plt+0x86de84> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r9, [r5, #24] │ │ │ │ str ip, [r5, #28] │ │ │ │ str r6, [r5, #32] │ │ │ │ - ldr r7, [pc, #28] @ 87fe28 <__cxa_atexit@plt+0x86de78> │ │ │ │ + ldr r7, [pc, #28] @ 87fe38 <__cxa_atexit@plt+0x86de88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r8 │ │ │ │ ldr r8, [sp] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #148, 28 @ 0x940 │ │ │ │ + cmpeq ip, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #44, 24 @ 0x2c00 │ │ │ │ - teqeq sp, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq ip, #28, 24 @ 0x1c00 │ │ │ │ + teqeq sp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87fe58 <__cxa_atexit@plt+0x86dea8> │ │ │ │ - ldr r7, [pc, #112] @ 87febc <__cxa_atexit@plt+0x86df0c> │ │ │ │ + bne 87fe68 <__cxa_atexit@plt+0x86deb8> │ │ │ │ + ldr r7, [pc, #112] @ 87fecc <__cxa_atexit@plt+0x86df1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87feb0 <__cxa_atexit@plt+0x86df00> │ │ │ │ + bhi 87fec0 <__cxa_atexit@plt+0x86df10> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - ldr r1, [pc, #72] @ 87fec0 <__cxa_atexit@plt+0x86df10> │ │ │ │ + ldr r1, [pc, #72] @ 87fed0 <__cxa_atexit@plt+0x86df20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 87fec4 <__cxa_atexit@plt+0x86df14> │ │ │ │ + ldr r0, [pc, #68] @ 87fed4 <__cxa_atexit@plt+0x86df24> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #40] @ 87fec8 <__cxa_atexit@plt+0x86df18> │ │ │ │ + ldr r3, [pc, #40] @ 87fed8 <__cxa_atexit@plt+0x86df28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #32] @ 87fecc <__cxa_atexit@plt+0x86df1c> │ │ │ │ + ldr r8, [pc, #32] @ 87fedc <__cxa_atexit@plt+0x86df2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #152 @ 0x98 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ - cmpeq ip, #72, 24 @ 0x4800 │ │ │ │ - teqeq sp, #20, 18 @ 0x50000 │ │ │ │ + cmpeq ip, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq ip, #56, 24 @ 0x3800 │ │ │ │ + teqeq sp, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87fef4 <__cxa_atexit@plt+0x86df44> │ │ │ │ + bne 87ff04 <__cxa_atexit@plt+0x86df54> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 87ff4c <__cxa_atexit@plt+0x86df9c> │ │ │ │ + bhi 87ff5c <__cxa_atexit@plt+0x86dfac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #68] @ 87ff58 <__cxa_atexit@plt+0x86dfa8> │ │ │ │ + ldr r1, [pc, #68] @ 87ff68 <__cxa_atexit@plt+0x86dfb8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ 87ff5c <__cxa_atexit@plt+0x86dfac> │ │ │ │ + ldr r0, [pc, #64] @ 87ff6c <__cxa_atexit@plt+0x86dfbc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #36] @ 87ff60 <__cxa_atexit@plt+0x86dfb0> │ │ │ │ + ldr r3, [pc, #36] @ 87ff70 <__cxa_atexit@plt+0x86dfc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #28] @ 87ff64 <__cxa_atexit@plt+0x86dfb4> │ │ │ │ + ldr r8, [pc, #28] @ 87ff74 <__cxa_atexit@plt+0x86dfc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d74 <__cxa_atexit@plt+0xba5dc4> │ │ │ │ + b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - cmpeq ip, #40, 26 @ 0xa00 │ │ │ │ - cmpeq ip, #172, 22 @ 0x2b000 │ │ │ │ - teqeq sp, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq ip, #24, 26 @ 0x600 │ │ │ │ + cmpeq ip, #156, 22 @ 0x27000 │ │ │ │ + teqeq sp, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r9, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 87ff9c <__cxa_atexit@plt+0x86dfec> │ │ │ │ + bne 87ffac <__cxa_atexit@plt+0x86dffc> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 880004 <__cxa_atexit@plt+0x86e054> │ │ │ │ + bne 880014 <__cxa_atexit@plt+0x86e064> │ │ │ │ str r9, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 88003c <__cxa_atexit@plt+0x86e08c> │ │ │ │ + b 88004c <__cxa_atexit@plt+0x86e09c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880018 <__cxa_atexit@plt+0x86e068> │ │ │ │ + bhi 880028 <__cxa_atexit@plt+0x86e078> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #108] @ 880024 <__cxa_atexit@plt+0x86e074> │ │ │ │ + ldr r3, [pc, #108] @ 880034 <__cxa_atexit@plt+0x86e084> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 880028 <__cxa_atexit@plt+0x86e078> │ │ │ │ + ldr r2, [pc, #104] @ 880038 <__cxa_atexit@plt+0x86e088> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 88002c <__cxa_atexit@plt+0x86e07c> │ │ │ │ + ldr r1, [pc, #100] @ 88003c <__cxa_atexit@plt+0x86e08c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 880030 <__cxa_atexit@plt+0x86e080> │ │ │ │ + ldr r0, [pc, #96] @ 880040 <__cxa_atexit@plt+0x86e090> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r2, [r5] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #-28]! @ 0xffffffe4 │ │ │ │ str r7, [r6] │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r7, #-20]! @ 0xffffffec │ │ │ │ str r7, [r6, #-4] │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #52] @ 880034 <__cxa_atexit@plt+0x86e084> │ │ │ │ + ldr r7, [pc, #52] @ 880044 <__cxa_atexit@plt+0x86e094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ - ldr r7, [pc, #44] @ 880038 <__cxa_atexit@plt+0x86e088> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + ldr r7, [pc, #44] @ 880048 <__cxa_atexit@plt+0x86e098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - cmpeq ip, #8, 18 @ 0x20000 │ │ │ │ - cmpeq ip, #216, 28 @ 0xd80 │ │ │ │ + cmpeq ip, #248, 16 @ 0xf80000 │ │ │ │ + cmpeq ip, #200, 28 @ 0xc80 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r2 │ │ │ │ - bhi 8800a0 <__cxa_atexit@plt+0x86e0f0> │ │ │ │ + bhi 8800b0 <__cxa_atexit@plt+0x86e100> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #92] @ 8800bc <__cxa_atexit@plt+0x86e10c> │ │ │ │ + ldr r0, [pc, #92] @ 8800cc <__cxa_atexit@plt+0x86e11c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #88] @ 8800c0 <__cxa_atexit@plt+0x86e110> │ │ │ │ + ldr lr, [pc, #88] @ 8800d0 <__cxa_atexit@plt+0x86e120> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-12]! │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r6] │ │ │ │ - ldr r3, [pc, #52] @ 8800c4 <__cxa_atexit@plt+0x86e114> │ │ │ │ + ldr r3, [pc, #52] @ 8800d4 <__cxa_atexit@plt+0x86e124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #44] @ 8800c8 <__cxa_atexit@plt+0x86e118> │ │ │ │ + ldr r8, [pc, #44] @ 8800d8 <__cxa_atexit@plt+0x86e128> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ - ldr r7, [pc, #36] @ 8800cc <__cxa_atexit@plt+0x86e11c> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + ldr r7, [pc, #36] @ 8800dc <__cxa_atexit@plt+0x86e12c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmpeq ip, #212, 22 @ 0x35000 │ │ │ │ - cmpeq ip, #8, 26 @ 0x200 │ │ │ │ + cmpeq ip, #196, 22 @ 0x31000 │ │ │ │ + cmpeq ip, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - teqeq sp, #156, 12 @ 0x9c00000 │ │ │ │ + teqeq sp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 88003c <__cxa_atexit@plt+0x86e08c> │ │ │ │ + b 88004c <__cxa_atexit@plt+0x86e09c> │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 880110 <__cxa_atexit@plt+0x86e160> │ │ │ │ + ldr r3, [pc, #24] @ 880120 <__cxa_atexit@plt+0x86e170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ - teqeq sp, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ + teqeq sp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r9, lsl #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #28] @ 880144 <__cxa_atexit@plt+0x86e194> │ │ │ │ + ldr r0, [pc, #28] @ 880154 <__cxa_atexit@plt+0x86e1a4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq sp, #116, 12 @ 0x7400000 │ │ │ │ + teqeq sp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r9, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 880180 <__cxa_atexit@plt+0x86e1d0> │ │ │ │ - ldr r3, [pc, #48] @ 880198 <__cxa_atexit@plt+0x86e1e8> │ │ │ │ + bne 880190 <__cxa_atexit@plt+0x86e1e0> │ │ │ │ + ldr r3, [pc, #48] @ 8801a8 <__cxa_atexit@plt+0x86e1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #24] │ │ │ │ - ldr r7, [pc, #32] @ 88019c <__cxa_atexit@plt+0x86e1ec> │ │ │ │ + ldr r7, [pc, #32] @ 8801ac <__cxa_atexit@plt+0x86e1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #12] @ 880194 <__cxa_atexit@plt+0x86e1e4> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #12] @ 8801a4 <__cxa_atexit@plt+0x86e1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #92, 26 @ 0x1700 │ │ │ │ + cmpeq ip, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #236, 6 @ 0xb0000003 │ │ │ │ - teqeq sp, #8, 12 @ 0x800000 │ │ │ │ + cmpeq ip, #220, 6 @ 0x70000003 │ │ │ │ + teqeq sp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 8801cc <__cxa_atexit@plt+0x86e21c> │ │ │ │ - ldr r7, [pc, #52] @ 8801f4 <__cxa_atexit@plt+0x86e244> │ │ │ │ + bne 8801dc <__cxa_atexit@plt+0x86e22c> │ │ │ │ + ldr r7, [pc, #52] @ 880204 <__cxa_atexit@plt+0x86e254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #24] @ 8801f0 <__cxa_atexit@plt+0x86e240> │ │ │ │ + ldr r3, [pc, #24] @ 880200 <__cxa_atexit@plt+0x86e250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8801e8 <__cxa_atexit@plt+0x86e238> │ │ │ │ - b 880204 <__cxa_atexit@plt+0x86e254> │ │ │ │ + beq 8801f8 <__cxa_atexit@plt+0x86e248> │ │ │ │ + b 880214 <__cxa_atexit@plt+0x86e264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #36, 26 @ 0x900 │ │ │ │ - teqeq sp, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq ip, #20, 26 @ 0x500 │ │ │ │ + teqeq sp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r9, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 880274 <__cxa_atexit@plt+0x86e2c4> │ │ │ │ + bne 880284 <__cxa_atexit@plt+0x86e2d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880288 <__cxa_atexit@plt+0x86e2d8> │ │ │ │ + bhi 880298 <__cxa_atexit@plt+0x86e2e8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #104] @ 880298 <__cxa_atexit@plt+0x86e2e8> │ │ │ │ + ldr r1, [pc, #104] @ 8802a8 <__cxa_atexit@plt+0x86e2f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #100] @ 88029c <__cxa_atexit@plt+0x86e2ec> │ │ │ │ + ldr lr, [pc, #100] @ 8802ac <__cxa_atexit@plt+0x86e2fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #-12]! │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r6] │ │ │ │ - ldr r3, [pc, #60] @ 8802a0 <__cxa_atexit@plt+0x86e2f0> │ │ │ │ + ldr r3, [pc, #60] @ 8802b0 <__cxa_atexit@plt+0x86e300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #52] @ 8802a4 <__cxa_atexit@plt+0x86e2f4> │ │ │ │ + ldr r8, [pc, #52] @ 8802b4 <__cxa_atexit@plt+0x86e304> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d9c <__cxa_atexit@plt+0xba5dec> │ │ │ │ - ldr r7, [pc, #24] @ 880294 <__cxa_atexit@plt+0x86e2e4> │ │ │ │ + b bb7dac <__cxa_atexit@plt+0xba5dfc> │ │ │ │ + ldr r7, [pc, #24] @ 8802a4 <__cxa_atexit@plt+0x86e2f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #104, 24 @ 0x6800 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - cmpeq ip, #0, 20 │ │ │ │ - cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ - teqeq sp, #240, 8 @ 0xf0000000 │ │ │ │ + cmpeq ip, #240, 18 @ 0x3c0000 │ │ │ │ + cmpeq ip, #36, 22 @ 0x9000 │ │ │ │ + teqeq sp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 880348 <__cxa_atexit@plt+0x86e398> │ │ │ │ + bne 880358 <__cxa_atexit@plt+0x86e3a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 88035c <__cxa_atexit@plt+0x86e3ac> │ │ │ │ + bhi 88036c <__cxa_atexit@plt+0x86e3bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [pc, #124] @ 88036c <__cxa_atexit@plt+0x86e3bc> │ │ │ │ + ldr r8, [pc, #124] @ 88037c <__cxa_atexit@plt+0x86e3cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #120] @ 880370 <__cxa_atexit@plt+0x86e3c0> │ │ │ │ + ldr r9, [pc, #120] @ 880380 <__cxa_atexit@plt+0x86e3d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r3, [r6, #-12] │ │ │ │ - ldr r3, [pc, #108] @ 880374 <__cxa_atexit@plt+0x86e3c4> │ │ │ │ + ldr r3, [pc, #108] @ 880384 <__cxa_atexit@plt+0x86e3d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-16] │ │ │ │ sub r3, r6, #32 │ │ │ │ stm r3, {r1, r7, r9} │ │ │ │ str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r6, #-44] @ 0xffffffd4 │ │ │ │ @@ -2210018,297 +2210022,297 @@ │ │ │ │ sub r7, r6, #22 │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r7, r6 │ │ │ │ str r8, [r7, #-52]! @ 0xffffffcc │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 880368 <__cxa_atexit@plt+0x86e3b8> │ │ │ │ + ldr r7, [pc, #24] @ 880378 <__cxa_atexit@plt+0x86e3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ - cmpeq ip, #148, 22 @ 0x25000 │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + cmpeq ip, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ - cmpeq ip, #64, 4 │ │ │ │ + cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ + cmpeq ip, #48, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8803a4 <__cxa_atexit@plt+0x86e3f4> │ │ │ │ - ldr r3, [pc, #24] @ 8803ac <__cxa_atexit@plt+0x86e3fc> │ │ │ │ + bcc 8803b4 <__cxa_atexit@plt+0x86e404> │ │ │ │ + ldr r3, [pc, #24] @ 8803bc <__cxa_atexit@plt+0x86e40c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #168, 16 @ 0xa80000 │ │ │ │ - teqeq sp, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq ip, #152, 16 @ 0x980000 │ │ │ │ + teqeq sp, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 88044c <__cxa_atexit@plt+0x86e49c> │ │ │ │ + bhi 88045c <__cxa_atexit@plt+0x86e4ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add lr, r7, #23 │ │ │ │ ldm lr, {r9, sl, ip, lr} │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r7, [r6] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ - ldr r7, [pc, #84] @ 88045c <__cxa_atexit@plt+0x86e4ac> │ │ │ │ + ldr r7, [pc, #84] @ 88046c <__cxa_atexit@plt+0x86e4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #80] @ 880460 <__cxa_atexit@plt+0x86e4b0> │ │ │ │ + ldr lr, [pc, #80] @ 880470 <__cxa_atexit@plt+0x86e4c0> │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ str r0, [r6, #-36] @ 0xffffffdc │ │ │ │ str fp, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r6, #28 │ │ │ │ stm r0, {r9, sl, ip} │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str lr, [r9, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r7, [pc, #32] @ 880464 <__cxa_atexit@plt+0x86e4b4> │ │ │ │ + ldr r7, [pc, #32] @ 880474 <__cxa_atexit@plt+0x86e4c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - cmpeq ip, #92, 22 @ 0x17000 │ │ │ │ - teqeq sp, #48, 4 │ │ │ │ + cmpeq ip, #76, 22 @ 0x13000 │ │ │ │ + teqeq sp, #32, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8804a0 <__cxa_atexit@plt+0x86e4f0> │ │ │ │ - ldr r3, [pc, #32] @ 8804a8 <__cxa_atexit@plt+0x86e4f8> │ │ │ │ + bcc 8804b0 <__cxa_atexit@plt+0x86e500> │ │ │ │ + ldr r3, [pc, #32] @ 8804b8 <__cxa_atexit@plt+0x86e508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8804ac <__cxa_atexit@plt+0x86e4fc> │ │ │ │ + ldr r7, [pc, #16] @ 8804bc <__cxa_atexit@plt+0x86e50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ - cmpeq ip, #8, 12 @ 0x800000 │ │ │ │ - teqeq sp, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq ip, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq ip, #248, 10 @ 0x3e000000 │ │ │ │ + teqeq sp, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880538 <__cxa_atexit@plt+0x86e588> │ │ │ │ + bcc 880548 <__cxa_atexit@plt+0x86e598> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880530 <__cxa_atexit@plt+0x86e580> │ │ │ │ - ldr r3, [pc, #96] @ 880540 <__cxa_atexit@plt+0x86e590> │ │ │ │ + bhi 880540 <__cxa_atexit@plt+0x86e590> │ │ │ │ + ldr r3, [pc, #96] @ 880550 <__cxa_atexit@plt+0x86e5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 880544 <__cxa_atexit@plt+0x86e594> │ │ │ │ + ldr r2, [pc, #92] @ 880554 <__cxa_atexit@plt+0x86e5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 880548 <__cxa_atexit@plt+0x86e598> │ │ │ │ + ldr r0, [pc, #68] @ 880558 <__cxa_atexit@plt+0x86e5a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #-8] │ │ │ │ stmda r6, {r0, r2} │ │ │ │ str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #-20] @ 0xffffffec │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-16]! │ │ │ │ sub r8, r6, #2 │ │ │ │ sub sl, r6, #22 │ │ │ │ - ldr r7, [pc, #32] @ 88054c <__cxa_atexit@plt+0x86e59c> │ │ │ │ + ldr r7, [pc, #32] @ 88055c <__cxa_atexit@plt+0x86e5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #84, 14 @ 0x1500000 │ │ │ │ - cmpeq ip, #220, 18 @ 0x370000 │ │ │ │ - cmpeq ip, #44 @ 0x2c │ │ │ │ + cmpeq ip, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq ip, #204, 18 @ 0x330000 │ │ │ │ + cmpeq ip, #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 88057c <__cxa_atexit@plt+0x86e5cc> │ │ │ │ - ldr r3, [pc, #24] @ 880584 <__cxa_atexit@plt+0x86e5d4> │ │ │ │ + bcc 88058c <__cxa_atexit@plt+0x86e5dc> │ │ │ │ + ldr r3, [pc, #24] @ 880594 <__cxa_atexit@plt+0x86e5e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #208, 12 @ 0xd000000 │ │ │ │ - teqeq sp, #180, 2 @ 0x2d │ │ │ │ + cmpeq ip, #192, 12 @ 0xc000000 │ │ │ │ + teqeq sp, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880614 <__cxa_atexit@plt+0x86e664> │ │ │ │ + bcc 880624 <__cxa_atexit@plt+0x86e674> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 88060c <__cxa_atexit@plt+0x86e65c> │ │ │ │ - ldr lr, [pc, #100] @ 88061c <__cxa_atexit@plt+0x86e66c> │ │ │ │ + bhi 88061c <__cxa_atexit@plt+0x86e66c> │ │ │ │ + ldr lr, [pc, #100] @ 88062c <__cxa_atexit@plt+0x86e67c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #96] @ 880620 <__cxa_atexit@plt+0x86e670> │ │ │ │ + ldr r2, [pc, #96] @ 880630 <__cxa_atexit@plt+0x86e680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ - ldr r3, [pc, #68] @ 880624 <__cxa_atexit@plt+0x86e674> │ │ │ │ + ldr r3, [pc, #68] @ 880634 <__cxa_atexit@plt+0x86e684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r0, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str lr, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r3, [r9, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #32] @ 880628 <__cxa_atexit@plt+0x86e678> │ │ │ │ + ldr r7, [pc, #32] @ 880638 <__cxa_atexit@plt+0x86e688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #108, 12 @ 0x6c00000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmpeq ip, #72, 12 @ 0x4800000 │ │ │ │ - teqeq sp, #32, 4 │ │ │ │ + cmpeq ip, #56, 12 @ 0x3800000 │ │ │ │ + teqeq sp, #16, 4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ - bcc 8806b0 <__cxa_atexit@plt+0x86e700> │ │ │ │ - ldr r7, [pc, #108] @ 8806bc <__cxa_atexit@plt+0x86e70c> │ │ │ │ + bcc 8806c0 <__cxa_atexit@plt+0x86e710> │ │ │ │ + ldr r7, [pc, #108] @ 8806cc <__cxa_atexit@plt+0x86e71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ ldr lr, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ ldr sl, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ add r7, r3, #32 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #64] @ 8806c0 <__cxa_atexit@plt+0x86e710> │ │ │ │ + ldr r0, [pc, #64] @ 8806d0 <__cxa_atexit@plt+0x86e720> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-44]! @ 0xffffffd4 │ │ │ │ stmib r5, {r1, r2, ip} │ │ │ │ str r3, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str lr, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8806a8 <__cxa_atexit@plt+0x86e6f8> │ │ │ │ - b 8806d0 <__cxa_atexit@plt+0x86e720> │ │ │ │ + beq 8806b8 <__cxa_atexit@plt+0x86e708> │ │ │ │ + b 8806e0 <__cxa_atexit@plt+0x86e730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq ip, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - teqeq sp, #136, 2 @ 0x22 │ │ │ │ + teqeq sp, #120, 2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 880700 <__cxa_atexit@plt+0x86e750> │ │ │ │ - ldr r2, [pc, #76] @ 880730 <__cxa_atexit@plt+0x86e780> │ │ │ │ + bne 880710 <__cxa_atexit@plt+0x86e760> │ │ │ │ + ldr r2, [pc, #76] @ 880740 <__cxa_atexit@plt+0x86e790> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 880724 <__cxa_atexit@plt+0x86e774> │ │ │ │ + beq 880734 <__cxa_atexit@plt+0x86e784> │ │ │ │ mov r7, r3 │ │ │ │ - b 880748 <__cxa_atexit@plt+0x86e798> │ │ │ │ + b 880758 <__cxa_atexit@plt+0x86e7a8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #40] @ 880734 <__cxa_atexit@plt+0x86e784> │ │ │ │ + ldr r3, [pc, #40] @ 880744 <__cxa_atexit@plt+0x86e794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #32] @ 880738 <__cxa_atexit@plt+0x86e788> │ │ │ │ + ldr r3, [pc, #32] @ 880748 <__cxa_atexit@plt+0x86e798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b bb7d84 <__cxa_atexit@plt+0xba5dd4> │ │ │ │ + b bb7d94 <__cxa_atexit@plt+0xba5de4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq ip, #52, 10 @ 0xd000000 │ │ │ │ - cmpeq ip, #204, 14 @ 0x3300000 │ │ │ │ - teqeq sp, #16, 2 │ │ │ │ + cmpeq ip, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq ip, #188, 14 @ 0x2f00000 │ │ │ │ + teqeq sp, #0, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 88077c <__cxa_atexit@plt+0x86e7cc> │ │ │ │ - ldr r1, [pc, #48] @ 880794 <__cxa_atexit@plt+0x86e7e4> │ │ │ │ + bne 88078c <__cxa_atexit@plt+0x86e7dc> │ │ │ │ + ldr r1, [pc, #48] @ 8807a4 <__cxa_atexit@plt+0x86e7f4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 88078c <__cxa_atexit@plt+0x86e7dc> │ │ │ │ - b 8807a4 <__cxa_atexit@plt+0x86e7f4> │ │ │ │ + beq 88079c <__cxa_atexit@plt+0x86e7ec> │ │ │ │ + b 8807b4 <__cxa_atexit@plt+0x86e804> │ │ │ │ str r2, [r5, #32] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 880878 <__cxa_atexit@plt+0x86e8c8> │ │ │ │ + b 880888 <__cxa_atexit@plt+0x86e8d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - teqeq sp, #136 @ 0x88 │ │ │ │ + teqeq sp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880860 <__cxa_atexit@plt+0x86e8b0> │ │ │ │ + bhi 880870 <__cxa_atexit@plt+0x86e8c0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ @@ -2210319,97 +2210323,97 @@ │ │ │ │ ldr fp, [r7, #7] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ str r0, [r6, #-12] │ │ │ │ str r3, [r6, #-8] │ │ │ │ stmda r6, {r1, ip} │ │ │ │ - ldr r0, [pc, #104] @ 88086c <__cxa_atexit@plt+0x86e8bc> │ │ │ │ + ldr r0, [pc, #104] @ 88087c <__cxa_atexit@plt+0x86e8cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #88] @ 880870 <__cxa_atexit@plt+0x86e8c0> │ │ │ │ + ldr r2, [pc, #88] @ 880880 <__cxa_atexit@plt+0x86e8d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-64] @ 0xffffffc0 │ │ │ │ str lr, [r6, #-60] @ 0xffffffc4 │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r4, sl, fp} │ │ │ │ - ldr r4, [pc, #52] @ 880874 <__cxa_atexit@plt+0x86e8c4> │ │ │ │ + ldr r4, [pc, #52] @ 880884 <__cxa_atexit@plt+0x86e8d4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #28]! │ │ │ │ sub r4, r6, #63 @ 0x3f │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-20]! @ 0xffffffec │ │ │ │ str r4, [r5, #4] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - cmpeq ip, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq ip, #20, 8 @ 0x14000000 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r6, r7 │ │ │ │ - bhi 8808d4 <__cxa_atexit@plt+0x86e924> │ │ │ │ + bhi 8808e4 <__cxa_atexit@plt+0x86e934> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ - ldr r1, [pc, #80] @ 8808f0 <__cxa_atexit@plt+0x86e940> │ │ │ │ + ldr r1, [pc, #80] @ 880900 <__cxa_atexit@plt+0x86e950> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 8808f4 <__cxa_atexit@plt+0x86e944> │ │ │ │ + ldr r0, [pc, #76] @ 880904 <__cxa_atexit@plt+0x86e954> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov sl, r6 │ │ │ │ str r0, [sl, #-24]! @ 0xffffffe8 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #3 │ │ │ │ - ldr r7, [pc, #40] @ 8808f8 <__cxa_atexit@plt+0x86e948> │ │ │ │ + ldr r7, [pc, #40] @ 880908 <__cxa_atexit@plt+0x86e958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #28] @ 8808fc <__cxa_atexit@plt+0x86e94c> │ │ │ │ + ldr r3, [pc, #28] @ 88090c <__cxa_atexit@plt+0x86e95c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xffffef68 │ │ │ │ @ instruction: 0xffffef14 │ │ │ │ - cmpeq ip, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq ip, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - teqeq sp, #60, 30 @ 0xf0 │ │ │ │ + teqeq sp, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 880878 <__cxa_atexit@plt+0x86e8c8> │ │ │ │ - teqeq sp, #216 @ 0xd8 │ │ │ │ + b 880888 <__cxa_atexit@plt+0x86e8d8> │ │ │ │ + teqeq sp, #200 @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880b70 <__cxa_atexit@plt+0x86ebc0> │ │ │ │ + bcc 880b80 <__cxa_atexit@plt+0x86ebd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880b68 <__cxa_atexit@plt+0x86ebb8> │ │ │ │ + bhi 880b78 <__cxa_atexit@plt+0x86ebc8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2210461,15 +2210465,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r8, [r7, #119] @ 0x77 │ │ │ │ ldr r9, [r7, #123] @ 0x7b │ │ │ │ ldr r0, [r7, #127] @ 0x7f │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r7, #131] @ 0x83 │ │ │ │ str ip, [r6] │ │ │ │ - ldr ip, [pc, #320] @ 880b7c <__cxa_atexit@plt+0x86ebcc> │ │ │ │ + ldr ip, [pc, #320] @ 880b8c <__cxa_atexit@plt+0x86ebdc> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-172] @ 0xffffff54 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ str sl, [r6, #-76] @ 0xffffffb4 │ │ │ │ str fp, [r6, #-72] @ 0xffffffb8 │ │ │ │ sub lr, r6, #68 @ 0x44 │ │ │ │ @@ -2210513,15 +2210517,15 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r4, [r6, #-144] @ 0xffffff70 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [r6, #-148] @ 0xffffff6c │ │ │ │ - ldr r4, [pc, #116] @ 880b80 <__cxa_atexit@plt+0x86ebd0> │ │ │ │ + ldr r4, [pc, #116] @ 880b90 <__cxa_atexit@plt+0x86ebe0> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r6, #-12] │ │ │ │ ldr r8, [sp, #92] @ 0x5c │ │ │ │ str r8, [r6, #-20] @ 0xffffffec │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ @@ -2210530,147 +2210534,147 @@ │ │ │ │ str r2, [r6, #-156] @ 0xffffff64 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [r6, #-160] @ 0xffffff60 │ │ │ │ str r8, [r6, #-164] @ 0xffffff5c │ │ │ │ str r3, [r6, #-168] @ 0xffffff58 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r4, [pc, #52] @ 880b84 <__cxa_atexit@plt+0x86ebd4> │ │ │ │ + ldr r4, [pc, #52] @ 880b94 <__cxa_atexit@plt+0x86ebe4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #171 @ 0xab │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb3c │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - cmpeq ip, #20, 2 │ │ │ │ - teqeq sp, #112, 22 @ 0x1c000 │ │ │ │ + cmpeq ip, #4, 2 │ │ │ │ + teqeq sp, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880bcc <__cxa_atexit@plt+0x86ec1c> │ │ │ │ - ldr r3, [pc, #44] @ 880bd4 <__cxa_atexit@plt+0x86ec24> │ │ │ │ + bcc 880bdc <__cxa_atexit@plt+0x86ec2c> │ │ │ │ + ldr r3, [pc, #44] @ 880be4 <__cxa_atexit@plt+0x86ec34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 880bd8 <__cxa_atexit@plt+0x86ec28> │ │ │ │ + ldr r3, [pc, #32] @ 880be8 <__cxa_atexit@plt+0x86ec38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #24] @ 880bdc <__cxa_atexit@plt+0x86ec2c> │ │ │ │ + ldr r8, [pc, #24] @ 880bec <__cxa_atexit@plt+0x86ec3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #148 @ 0x94 │ │ │ │ - cmpeq ip, #180, 16 @ 0xb40000 │ │ │ │ - cmpeq ip, #188, 28 @ 0xbc0 │ │ │ │ - teqeq sp, #40, 22 @ 0xa000 │ │ │ │ + cmpeq ip, #132 @ 0x84 │ │ │ │ + cmpeq ip, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq ip, #172, 28 @ 0xac0 │ │ │ │ + teqeq sp, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880c4c <__cxa_atexit@plt+0x86ec9c> │ │ │ │ + bcc 880c5c <__cxa_atexit@plt+0x86ecac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880c44 <__cxa_atexit@plt+0x86ec94> │ │ │ │ - ldr r3, [pc, #68] @ 880c54 <__cxa_atexit@plt+0x86eca4> │ │ │ │ + bhi 880c54 <__cxa_atexit@plt+0x86eca4> │ │ │ │ + ldr r3, [pc, #68] @ 880c64 <__cxa_atexit@plt+0x86ecb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #52] @ 880c58 <__cxa_atexit@plt+0x86eca8> │ │ │ │ + ldr r3, [pc, #52] @ 880c68 <__cxa_atexit@plt+0x86ecb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #36] @ 880c5c <__cxa_atexit@plt+0x86ecac> │ │ │ │ + ldr r7, [pc, #36] @ 880c6c <__cxa_atexit@plt+0x86ecbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #32] @ 880c60 <__cxa_atexit@plt+0x86ecb0> │ │ │ │ + ldr r9, [pc, #32] @ 880c70 <__cxa_atexit@plt+0x86ecc0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #44 @ 0x2c │ │ │ │ + cmpeq ip, #28 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - cmpeq ip, #92, 2 │ │ │ │ - cmpeq ip, #148, 18 @ 0x250000 │ │ │ │ + cmpeq ip, #76, 2 │ │ │ │ + cmpeq ip, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880c90 <__cxa_atexit@plt+0x86ece0> │ │ │ │ - ldr r3, [pc, #24] @ 880c98 <__cxa_atexit@plt+0x86ece8> │ │ │ │ + bcc 880ca0 <__cxa_atexit@plt+0x86ecf0> │ │ │ │ + ldr r3, [pc, #24] @ 880ca8 <__cxa_atexit@plt+0x86ecf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #188, 30 @ 0x2f0 │ │ │ │ - teqeq sp, #128, 20 @ 0x80000 │ │ │ │ + cmpeq ip, #172, 30 @ 0x2b0 │ │ │ │ + teqeq sp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880d18 <__cxa_atexit@plt+0x86ed68> │ │ │ │ + bcc 880d28 <__cxa_atexit@plt+0x86ed78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880d10 <__cxa_atexit@plt+0x86ed60> │ │ │ │ - ldr r3, [pc, #84] @ 880d20 <__cxa_atexit@plt+0x86ed70> │ │ │ │ + bhi 880d20 <__cxa_atexit@plt+0x86ed70> │ │ │ │ + ldr r3, [pc, #84] @ 880d30 <__cxa_atexit@plt+0x86ed80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 880d24 <__cxa_atexit@plt+0x86ed74> │ │ │ │ + ldr r2, [pc, #80] @ 880d34 <__cxa_atexit@plt+0x86ed84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 880d28 <__cxa_atexit@plt+0x86ed78> │ │ │ │ + ldr r1, [pc, #60] @ 880d38 <__cxa_atexit@plt+0x86ed88> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 880d2c <__cxa_atexit@plt+0x86ed7c> │ │ │ │ + ldr r7, [pc, #32] @ 880d3c <__cxa_atexit@plt+0x86ed8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq ip, #88, 30 @ 0x160 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq ip, #68, 30 @ 0x110 │ │ │ │ - teqeq sp, #208, 24 @ 0xd000 │ │ │ │ + cmpeq ip, #52, 30 @ 0xd0 │ │ │ │ + teqeq sp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880f68 <__cxa_atexit@plt+0x86efb8> │ │ │ │ + bcc 880f78 <__cxa_atexit@plt+0x86efc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #152 @ 0x98 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 880f60 <__cxa_atexit@plt+0x86efb0> │ │ │ │ + bhi 880f70 <__cxa_atexit@plt+0x86efc0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2210721,15 +2210725,15 @@ │ │ │ │ ldr r9, [r7, #111] @ 0x6f │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr lr, [r7, #115] @ 0x73 │ │ │ │ ldr r4, [r7, #119] @ 0x77 │ │ │ │ ldr r0, [r7, #123] @ 0x7b │ │ │ │ ldr r1, [r7, #127] @ 0x7f │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ - ldr fp, [pc, #292] @ 880f70 <__cxa_atexit@plt+0x86efc0> │ │ │ │ + ldr fp, [pc, #292] @ 880f80 <__cxa_atexit@plt+0x86efd0> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-148] @ 0xffffff6c │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str lr, [r6, #-4] │ │ │ │ sub r0, r6, #52 @ 0x34 │ │ │ │ stm r0, {r2, r3, r8, ip} │ │ │ │ @@ -2210770,154 +2210774,154 @@ │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-120] @ 0xffffff88 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [r6, #-124] @ 0xffffff84 │ │ │ │ - ldr r4, [pc, #100] @ 880f74 <__cxa_atexit@plt+0x86efc4> │ │ │ │ + ldr r4, [pc, #100] @ 880f84 <__cxa_atexit@plt+0x86efd4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r6, #-128] @ 0xffffff80 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [r6, #-136] @ 0xffffff78 │ │ │ │ ldr r8, [sp, #92] @ 0x5c │ │ │ │ str r8, [r6, #-140] @ 0xffffff74 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [r6, #-144] @ 0xffffff70 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 880f78 <__cxa_atexit@plt+0x86efc8> │ │ │ │ + ldr r4, [pc, #48] @ 880f88 <__cxa_atexit@plt+0x86efd8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #147 @ 0x93 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #152 @ 0x98 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmpeq ip, #28, 26 @ 0x700 │ │ │ │ - teqeq sp, #28, 14 @ 0x700000 │ │ │ │ + cmpeq ip, #12, 26 @ 0x300 │ │ │ │ + teqeq sp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 880fb4 <__cxa_atexit@plt+0x86f004> │ │ │ │ - ldr r3, [pc, #32] @ 880fbc <__cxa_atexit@plt+0x86f00c> │ │ │ │ + bcc 880fc4 <__cxa_atexit@plt+0x86f014> │ │ │ │ + ldr r3, [pc, #32] @ 880fcc <__cxa_atexit@plt+0x86f01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 880fc0 <__cxa_atexit@plt+0x86f010> │ │ │ │ + ldr r7, [pc, #16] @ 880fd0 <__cxa_atexit@plt+0x86f020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ - cmpeq ip, #244, 20 @ 0xf4000 │ │ │ │ - teqeq sp, #20, 14 @ 0x500000 │ │ │ │ + cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #228, 20 @ 0xe4000 │ │ │ │ + teqeq sp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881028 <__cxa_atexit@plt+0x86f078> │ │ │ │ + bcc 881038 <__cxa_atexit@plt+0x86f088> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 881020 <__cxa_atexit@plt+0x86f070> │ │ │ │ - ldr r3, [pc, #60] @ 881030 <__cxa_atexit@plt+0x86f080> │ │ │ │ + bhi 881030 <__cxa_atexit@plt+0x86f080> │ │ │ │ + ldr r3, [pc, #60] @ 881040 <__cxa_atexit@plt+0x86f090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 881034 <__cxa_atexit@plt+0x86f084> │ │ │ │ + ldr r3, [pc, #44] @ 881044 <__cxa_atexit@plt+0x86f094> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ - ldr r7, [pc, #28] @ 881038 <__cxa_atexit@plt+0x86f088> │ │ │ │ + ldr r7, [pc, #28] @ 881048 <__cxa_atexit@plt+0x86f098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 24 @ 0x4800 │ │ │ │ + cmpeq ip, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, #224, 8 @ 0xe0000000 │ │ │ │ + cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881068 <__cxa_atexit@plt+0x86f0b8> │ │ │ │ - ldr r3, [pc, #24] @ 881070 <__cxa_atexit@plt+0x86f0c0> │ │ │ │ + bcc 881078 <__cxa_atexit@plt+0x86f0c8> │ │ │ │ + ldr r3, [pc, #24] @ 881080 <__cxa_atexit@plt+0x86f0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #228, 22 @ 0x39000 │ │ │ │ - teqeq sp, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq ip, #212, 22 @ 0x35000 │ │ │ │ + teqeq sp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8810f0 <__cxa_atexit@plt+0x86f140> │ │ │ │ + bcc 881100 <__cxa_atexit@plt+0x86f150> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8810e8 <__cxa_atexit@plt+0x86f138> │ │ │ │ - ldr r3, [pc, #84] @ 8810f8 <__cxa_atexit@plt+0x86f148> │ │ │ │ + bhi 8810f8 <__cxa_atexit@plt+0x86f148> │ │ │ │ + ldr r3, [pc, #84] @ 881108 <__cxa_atexit@plt+0x86f158> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8810fc <__cxa_atexit@plt+0x86f14c> │ │ │ │ + ldr r2, [pc, #80] @ 88110c <__cxa_atexit@plt+0x86f15c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 881100 <__cxa_atexit@plt+0x86f150> │ │ │ │ + ldr r1, [pc, #60] @ 881110 <__cxa_atexit@plt+0x86f160> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 881104 <__cxa_atexit@plt+0x86f154> │ │ │ │ + ldr r7, [pc, #32] @ 881114 <__cxa_atexit@plt+0x86f164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #144, 22 @ 0x24000 │ │ │ │ + cmpeq ip, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmpeq ip, #108, 22 @ 0x1b000 │ │ │ │ - teqeq sp, #8, 18 @ 0x20000 │ │ │ │ + cmpeq ip, #92, 22 @ 0x17000 │ │ │ │ + teqeq sp, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 88131c <__cxa_atexit@plt+0x86f36c> │ │ │ │ + bcc 88132c <__cxa_atexit@plt+0x86f37c> │ │ │ │ ldr r3, [lr, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 881314 <__cxa_atexit@plt+0x86f364> │ │ │ │ + bhi 881324 <__cxa_atexit@plt+0x86f374> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -2210963,15 +2210967,15 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3, ip} │ │ │ │ ldr r4, [r7, #115] @ 0x73 │ │ │ │ ldr r9, [r7, #119] @ 0x77 │ │ │ │ str lr, [sp, #64] @ 0x40 │ │ │ │ ldr lr, [r7, #123] @ 0x7b │ │ │ │ str r8, [r6, #-120] @ 0xffffff88 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ - ldr fp, [pc, #276] @ 881328 <__cxa_atexit@plt+0x86f378> │ │ │ │ + ldr fp, [pc, #276] @ 881338 <__cxa_atexit@plt+0x86f388> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r6, #-144] @ 0xffffff70 │ │ │ │ str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r8, r6, #44 @ 0x2c │ │ │ │ stm r8, {r0, r1, r2, r3, ip} │ │ │ │ sub r0, r6, #24 │ │ │ │ stm r0, {r4, r9, lr} │ │ │ │ @@ -2211005,15 +2211009,15 @@ │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r6, #-116] @ 0xffffff8c │ │ │ │ - ldr r4, [pc, #112] @ 88132c <__cxa_atexit@plt+0x86f37c> │ │ │ │ + ldr r4, [pc, #112] @ 88133c <__cxa_atexit@plt+0x86f38c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r6, #-4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [r6] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r6, #-124] @ 0xffffff84 │ │ │ │ @@ -2211021,117 +2211025,117 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [r6, #-132] @ 0xffffff7c │ │ │ │ ldr r8, [sp, #92] @ 0x5c │ │ │ │ str r8, [r6, #-136] @ 0xffffff78 │ │ │ │ str r3, [r6, #-140] @ 0xffffff74 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #52] @ 881330 <__cxa_atexit@plt+0x86f380> │ │ │ │ + ldr r4, [pc, #52] @ 881340 <__cxa_atexit@plt+0x86f390> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #143 @ 0x8f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - cmpeq ip, #104, 18 @ 0x1a0000 │ │ │ │ - teqeq sp, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq ip, #88, 18 @ 0x160000 │ │ │ │ + teqeq sp, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 88136c <__cxa_atexit@plt+0x86f3bc> │ │ │ │ - ldr r3, [pc, #32] @ 881374 <__cxa_atexit@plt+0x86f3c4> │ │ │ │ + bcc 88137c <__cxa_atexit@plt+0x86f3cc> │ │ │ │ + ldr r3, [pc, #32] @ 881384 <__cxa_atexit@plt+0x86f3d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 881378 <__cxa_atexit@plt+0x86f3c8> │ │ │ │ + ldr r7, [pc, #16] @ 881388 <__cxa_atexit@plt+0x86f3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #232, 16 @ 0xe80000 │ │ │ │ - cmpeq ip, #60, 14 @ 0xf00000 │ │ │ │ - teqeq sp, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ + cmpeq ip, #44, 14 @ 0xb00000 │ │ │ │ + teqeq sp, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8813b4 <__cxa_atexit@plt+0x86f404> │ │ │ │ - ldr r3, [pc, #32] @ 8813bc <__cxa_atexit@plt+0x86f40c> │ │ │ │ + bcc 8813c4 <__cxa_atexit@plt+0x86f414> │ │ │ │ + ldr r3, [pc, #32] @ 8813cc <__cxa_atexit@plt+0x86f41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8813c0 <__cxa_atexit@plt+0x86f410> │ │ │ │ + ldr r7, [pc, #16] @ 8813d0 <__cxa_atexit@plt+0x86f420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #160, 16 @ 0xa00000 │ │ │ │ - cmpeq ip, #20, 16 @ 0x140000 │ │ │ │ - teqeq sp, #0, 6 │ │ │ │ + cmpeq ip, #144, 16 @ 0x900000 │ │ │ │ + cmpeq ip, #4, 16 @ 0x40000 │ │ │ │ + teqeq sp, #240, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881440 <__cxa_atexit@plt+0x86f490> │ │ │ │ + bcc 881450 <__cxa_atexit@plt+0x86f4a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 881438 <__cxa_atexit@plt+0x86f488> │ │ │ │ - ldr r3, [pc, #84] @ 881448 <__cxa_atexit@plt+0x86f498> │ │ │ │ + bhi 881448 <__cxa_atexit@plt+0x86f498> │ │ │ │ + ldr r3, [pc, #84] @ 881458 <__cxa_atexit@plt+0x86f4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 88144c <__cxa_atexit@plt+0x86f49c> │ │ │ │ + ldr r2, [pc, #80] @ 88145c <__cxa_atexit@plt+0x86f4ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 881450 <__cxa_atexit@plt+0x86f4a0> │ │ │ │ + ldr r1, [pc, #60] @ 881460 <__cxa_atexit@plt+0x86f4b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 881454 <__cxa_atexit@plt+0x86f4a4> │ │ │ │ + ldr r7, [pc, #32] @ 881464 <__cxa_atexit@plt+0x86f4b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #64, 16 @ 0x400000 │ │ │ │ + cmpeq ip, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #28, 16 @ 0x1c0000 │ │ │ │ - teqeq sp, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq ip, #12, 16 @ 0xc0000 │ │ │ │ + teqeq sp, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, fp │ │ │ │ mov ip, r8 │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ - bcc 8816b0 <__cxa_atexit@plt+0x86f700> │ │ │ │ + bcc 8816c0 <__cxa_atexit@plt+0x86f710> │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add sl, sl, #188 @ 0xbc │ │ │ │ cmp sl, r6 │ │ │ │ - bhi 8816a8 <__cxa_atexit@plt+0x86f6f8> │ │ │ │ + bhi 8816b8 <__cxa_atexit@plt+0x86f708> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [r7, #11] │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r7, #15] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ @@ -2211174,28 +2211178,28 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [r7, #99] @ 0x63 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ ldr lr, [r7, #103] @ 0x67 │ │ │ │ ldr r0, [r7, #107] @ 0x6b │ │ │ │ str ip, [sl, #-104] @ 0xffffff98 │ │ │ │ - ldr ip, [pc, #356] @ 8816c4 <__cxa_atexit@plt+0x86f714> │ │ │ │ + ldr ip, [pc, #356] @ 8816d4 <__cxa_atexit@plt+0x86f724> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sl, #-140] @ 0xffffff74 │ │ │ │ - ldr ip, [pc, #348] @ 8816c8 <__cxa_atexit@plt+0x86f718> │ │ │ │ + ldr ip, [pc, #348] @ 8816d8 <__cxa_atexit@plt+0x86f728> │ │ │ │ add ip, pc, ip │ │ │ │ mov r6, sl │ │ │ │ str ip, [r6, #-168]! @ 0xffffff58 │ │ │ │ str r6, [sl, #-112] @ 0xffffff90 │ │ │ │ - ldr ip, [pc, #332] @ 8816cc <__cxa_atexit@plt+0x86f71c> │ │ │ │ + ldr ip, [pc, #332] @ 8816dc <__cxa_atexit@plt+0x86f72c> │ │ │ │ add ip, pc, ip │ │ │ │ mov r6, sl │ │ │ │ str ip, [r6, #-156]! @ 0xffffff64 │ │ │ │ str r6, [sl, #-116] @ 0xffffff8c │ │ │ │ - ldr ip, [pc, #316] @ 8816d0 <__cxa_atexit@plt+0x86f720> │ │ │ │ + ldr ip, [pc, #316] @ 8816e0 <__cxa_atexit@plt+0x86f730> │ │ │ │ add ip, pc, ip │ │ │ │ mov r6, sl │ │ │ │ str ip, [r6, #-184]! @ 0xffffff48 │ │ │ │ str r6, [sl, #-160] @ 0xffffff60 │ │ │ │ str lr, [sl, #-20] @ 0xffffffec │ │ │ │ str r0, [sl, #-16] │ │ │ │ str r8, [sl, #-52] @ 0xffffffcc │ │ │ │ @@ -2211222,15 +2211226,15 @@ │ │ │ │ str r2, [sl] │ │ │ │ str r6, [sl, #-124] @ 0xffffff84 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sl, #-128] @ 0xffffff80 │ │ │ │ ldr r8, [sp, #68] @ 0x44 │ │ │ │ str r8, [sl, #-132] @ 0xffffff7c │ │ │ │ str r2, [sl, #-136] @ 0xffffff78 │ │ │ │ - ldr r6, [pc, #180] @ 8816d4 <__cxa_atexit@plt+0x86f724> │ │ │ │ + ldr r6, [pc, #180] @ 8816e4 <__cxa_atexit@plt+0x86f734> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sl, #-84] @ 0xffffffac │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sl, #-80] @ 0xffffffb0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sl, #-76] @ 0xffffffb4 │ │ │ │ @@ -2211249,120 +2211253,120 @@ │ │ │ │ str r2, [sl, #-144] @ 0xffffff70 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ str r4, [sl, #-148] @ 0xffffff6c │ │ │ │ str r1, [sl, #-176] @ 0xffffff50 │ │ │ │ str r3, [sl, #-172] @ 0xffffff54 │ │ │ │ mov r4, sl │ │ │ │ str r6, [r4, #-12]! │ │ │ │ - ldr r6, [pc, #76] @ 8816d8 <__cxa_atexit@plt+0x86f728> │ │ │ │ + ldr r6, [pc, #76] @ 8816e8 <__cxa_atexit@plt+0x86f738> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ sub r6, sl, #139 @ 0x8b │ │ │ │ stmib r5, {r4, r6} │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r6, #188 @ 0xbc │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ mov r8, ip │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffeaef4 │ │ │ │ @ instruction: 0xfffeaf80 │ │ │ │ @ instruction: 0xfffeae70 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - cmpeq ip, #216, 10 @ 0x36000000 │ │ │ │ - teqeq sp, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq ip, #200, 10 @ 0x32000000 │ │ │ │ + teqeq sp, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881714 <__cxa_atexit@plt+0x86f764> │ │ │ │ - ldr r3, [pc, #32] @ 88171c <__cxa_atexit@plt+0x86f76c> │ │ │ │ + bcc 881724 <__cxa_atexit@plt+0x86f774> │ │ │ │ + ldr r3, [pc, #32] @ 88172c <__cxa_atexit@plt+0x86f77c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 881720 <__cxa_atexit@plt+0x86f770> │ │ │ │ + ldr r7, [pc, #16] @ 881730 <__cxa_atexit@plt+0x86f780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #64, 10 @ 0x10000000 │ │ │ │ - cmpeq ip, #148, 6 @ 0x50000002 │ │ │ │ - teqeq sp, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq ip, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq ip, #132, 6 @ 0x10000002 │ │ │ │ + teqeq sp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 88175c <__cxa_atexit@plt+0x86f7ac> │ │ │ │ - ldr r3, [pc, #32] @ 881764 <__cxa_atexit@plt+0x86f7b4> │ │ │ │ + bcc 88176c <__cxa_atexit@plt+0x86f7bc> │ │ │ │ + ldr r3, [pc, #32] @ 881774 <__cxa_atexit@plt+0x86f7c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 881768 <__cxa_atexit@plt+0x86f7b8> │ │ │ │ + ldr r7, [pc, #16] @ 881778 <__cxa_atexit@plt+0x86f7c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #248, 8 @ 0xf8000000 │ │ │ │ - cmpeq ip, #128, 16 @ 0x800000 │ │ │ │ - teqeq sp, #56, 30 @ 0xe0 │ │ │ │ + cmpeq ip, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq ip, #112, 16 @ 0x700000 │ │ │ │ + teqeq sp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8817e8 <__cxa_atexit@plt+0x86f838> │ │ │ │ + bcc 8817f8 <__cxa_atexit@plt+0x86f848> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8817e0 <__cxa_atexit@plt+0x86f830> │ │ │ │ - ldr r3, [pc, #84] @ 8817f0 <__cxa_atexit@plt+0x86f840> │ │ │ │ + bhi 8817f0 <__cxa_atexit@plt+0x86f840> │ │ │ │ + ldr r3, [pc, #84] @ 881800 <__cxa_atexit@plt+0x86f850> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8817f4 <__cxa_atexit@plt+0x86f844> │ │ │ │ + ldr r2, [pc, #80] @ 881804 <__cxa_atexit@plt+0x86f854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 8817f8 <__cxa_atexit@plt+0x86f848> │ │ │ │ + ldr r1, [pc, #60] @ 881808 <__cxa_atexit@plt+0x86f858> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 8817fc <__cxa_atexit@plt+0x86f84c> │ │ │ │ + ldr r7, [pc, #32] @ 88180c <__cxa_atexit@plt+0x86f85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq ip, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - cmpeq ip, #116, 8 @ 0x74000000 │ │ │ │ - teqeq sp, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq ip, #100, 8 @ 0x64000000 │ │ │ │ + teqeq sp, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8819d0 <__cxa_atexit@plt+0x86fa20> │ │ │ │ + bcc 8819e0 <__cxa_atexit@plt+0x86fa30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8819c8 <__cxa_atexit@plt+0x86fa18> │ │ │ │ + bhi 8819d8 <__cxa_atexit@plt+0x86fa28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2211400,15 +2211404,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #87] @ 0x57 │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [r7, #91] @ 0x5b │ │ │ │ add r3, r7, #95 @ 0x5f │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ - ldr r4, [pc, #240] @ 8819d8 <__cxa_atexit@plt+0x86fa28> │ │ │ │ + ldr r4, [pc, #240] @ 8819e8 <__cxa_atexit@plt+0x86fa38> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r6, #-128] @ 0xffffff80 │ │ │ │ str lr, [r6, #-4] │ │ │ │ str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ sub lr, r6, #64 @ 0x40 │ │ │ │ @@ -2211435,78 +2211439,78 @@ │ │ │ │ str r4, [r6, #-72] @ 0xffffffb8 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r4, [r6, #-68] @ 0xffffffbc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldr r4, [pc, #104] @ 8819dc <__cxa_atexit@plt+0x86fa2c> │ │ │ │ + ldr r4, [pc, #104] @ 8819ec <__cxa_atexit@plt+0x86fa3c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [r6, #-116] @ 0xffffff8c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ str r8, [r6, #-120] @ 0xffffff88 │ │ │ │ str r3, [r6, #-124] @ 0xffffff84 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-12]! │ │ │ │ - ldr r4, [pc, #48] @ 8819e0 <__cxa_atexit@plt+0x86fa30> │ │ │ │ + ldr r4, [pc, #48] @ 8819f0 <__cxa_atexit@plt+0x86fa40> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #127 @ 0x7f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - cmpeq ip, #180, 4 @ 0x4000000b │ │ │ │ - teqeq sp, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq ip, #164, 4 @ 0x4000000a │ │ │ │ + teqeq sp, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881a28 <__cxa_atexit@plt+0x86fa78> │ │ │ │ - ldr r3, [pc, #44] @ 881a30 <__cxa_atexit@plt+0x86fa80> │ │ │ │ + bcc 881a38 <__cxa_atexit@plt+0x86fa88> │ │ │ │ + ldr r3, [pc, #44] @ 881a40 <__cxa_atexit@plt+0x86fa90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 881a34 <__cxa_atexit@plt+0x86fa84> │ │ │ │ + ldr r3, [pc, #36] @ 881a44 <__cxa_atexit@plt+0x86fa94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 881a38 <__cxa_atexit@plt+0x86fa88> │ │ │ │ + ldr r3, [pc, #24] @ 881a48 <__cxa_atexit@plt+0x86fa98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #56, 4 @ 0x80000003 │ │ │ │ - cmpeq ip, #48, 4 │ │ │ │ - cmpeq ip, #204, 14 @ 0x3300000 │ │ │ │ - teqeq sp, #48 @ 0x30 │ │ │ │ + cmpeq ip, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq ip, #32, 4 │ │ │ │ + cmpeq ip, #188, 14 @ 0x2f00000 │ │ │ │ + teqeq sp, #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881c0c <__cxa_atexit@plt+0x86fc5c> │ │ │ │ + bcc 881c1c <__cxa_atexit@plt+0x86fc6c> │ │ │ │ ldr r3, [r2, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 881c04 <__cxa_atexit@plt+0x86fc54> │ │ │ │ + bhi 881c14 <__cxa_atexit@plt+0x86fc64> │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r7, #11] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [r7, #15] │ │ │ │ @@ -2211544,15 +2211548,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #87] @ 0x57 │ │ │ │ ldr r9, [r7, #91] @ 0x5b │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #95] @ 0x5f │ │ │ │ ldr r0, [r7, #99] @ 0x63 │ │ │ │ ldr r1, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [pc, #240] @ 881c18 <__cxa_atexit@plt+0x86fc68> │ │ │ │ + ldr r2, [pc, #240] @ 881c28 <__cxa_atexit@plt+0x86fc78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #-120] @ 0xffffff88 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub lr, r6, #56 @ 0x38 │ │ │ │ stm lr, {sl, fp, ip} │ │ │ │ @@ -2211578,78 +2211582,78 @@ │ │ │ │ str r4, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-96] @ 0xffffffa0 │ │ │ │ - ldr r4, [pc, #108] @ 881c1c <__cxa_atexit@plt+0x86fc6c> │ │ │ │ + ldr r4, [pc, #108] @ 881c2c <__cxa_atexit@plt+0x86fc7c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [r6, #-100] @ 0xffffff9c │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ str r8, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #52] @ 881c20 <__cxa_atexit@plt+0x86fc70> │ │ │ │ + ldr r4, [pc, #52] @ 881c30 <__cxa_atexit@plt+0x86fc80> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #119 @ 0x77 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r2, #828] @ 0x33c │ │ │ │ ldr r0, [r2, #-8] │ │ │ │ mov r4, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - cmpeq ip, #120 @ 0x78 │ │ │ │ - teqeq sp, #80, 20 @ 0x50000 │ │ │ │ + cmpeq ip, #104 @ 0x68 │ │ │ │ + teqeq sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881c68 <__cxa_atexit@plt+0x86fcb8> │ │ │ │ - ldr r3, [pc, #44] @ 881c70 <__cxa_atexit@plt+0x86fcc0> │ │ │ │ + bcc 881c78 <__cxa_atexit@plt+0x86fcc8> │ │ │ │ + ldr r3, [pc, #44] @ 881c80 <__cxa_atexit@plt+0x86fcd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 881c74 <__cxa_atexit@plt+0x86fcc4> │ │ │ │ + ldr r3, [pc, #36] @ 881c84 <__cxa_atexit@plt+0x86fcd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 881c78 <__cxa_atexit@plt+0x86fcc8> │ │ │ │ + ldr r3, [pc, #24] @ 881c88 <__cxa_atexit@plt+0x86fcd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #248, 30 @ 0x3e0 │ │ │ │ - cmpeq ip, #240, 30 @ 0x3c0 │ │ │ │ - cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ - teqeq sp, #0, 28 │ │ │ │ + cmpeq ip, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq ip, #224, 30 @ 0x380 │ │ │ │ + cmpeq ip, #108, 16 @ 0x6c0000 │ │ │ │ + teqeq sp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881e38 <__cxa_atexit@plt+0x86fe88> │ │ │ │ + bcc 881e48 <__cxa_atexit@plt+0x86fe98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 881e30 <__cxa_atexit@plt+0x86fe80> │ │ │ │ + bhi 881e40 <__cxa_atexit@plt+0x86fe90> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2211685,15 +2211689,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldr lr, [r7, #87] @ 0x57 │ │ │ │ add r2, r7, #91 @ 0x5b │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ - ldr r3, [pc, #228] @ 881e40 <__cxa_atexit@plt+0x86fe90> │ │ │ │ + ldr r3, [pc, #228] @ 881e50 <__cxa_atexit@plt+0x86fea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-116] @ 0xffffff8c │ │ │ │ sub r3, r6, #20 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ str lr, [r6] │ │ │ │ sub r0, r6, #52 @ 0x34 │ │ │ │ stm r0, {r9, sl, fp, ip} │ │ │ │ @@ -2211718,77 +2211722,77 @@ │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ - ldr r4, [pc, #100] @ 881e44 <__cxa_atexit@plt+0x86fe94> │ │ │ │ + ldr r4, [pc, #100] @ 881e54 <__cxa_atexit@plt+0x86fea4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [r6, #-104] @ 0xffffff98 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ str r8, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [r6, #-112] @ 0xffffff90 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #48] @ 881e48 <__cxa_atexit@plt+0x86fe98> │ │ │ │ + ldr r4, [pc, #48] @ 881e58 <__cxa_atexit@plt+0x86fea8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #115 @ 0x73 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmpeq ip, #76, 28 @ 0x4c0 │ │ │ │ - teqeq sp, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq ip, #60, 28 @ 0x3c0 │ │ │ │ + teqeq sp, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 881e90 <__cxa_atexit@plt+0x86fee0> │ │ │ │ - ldr r3, [pc, #44] @ 881e98 <__cxa_atexit@plt+0x86fee8> │ │ │ │ + bcc 881ea0 <__cxa_atexit@plt+0x86fef0> │ │ │ │ + ldr r3, [pc, #44] @ 881ea8 <__cxa_atexit@plt+0x86fef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 881e9c <__cxa_atexit@plt+0x86feec> │ │ │ │ + ldr r3, [pc, #36] @ 881eac <__cxa_atexit@plt+0x86fefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 881ea0 <__cxa_atexit@plt+0x86fef0> │ │ │ │ + ldr r3, [pc, #24] @ 881eb0 <__cxa_atexit@plt+0x86ff00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 526d50 <__cxa_atexit@plt+0x514da0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ - cmpeq ip, #200, 26 @ 0x3200 │ │ │ │ - cmpeq ip, #16, 14 @ 0x400000 │ │ │ │ - teqeq sp, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ + cmpeq ip, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq ip, #0, 14 │ │ │ │ + teqeq sp, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 88205c <__cxa_atexit@plt+0x8700ac> │ │ │ │ + bcc 88206c <__cxa_atexit@plt+0x8700bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 882054 <__cxa_atexit@plt+0x8700a4> │ │ │ │ + bhi 882064 <__cxa_atexit@plt+0x8700b4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ @@ -2211823,15 +2211827,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [r7, #83] @ 0x53 │ │ │ │ ldr r9, [r7, #87] @ 0x57 │ │ │ │ ldr r0, [r7, #91] @ 0x5b │ │ │ │ ldr r1, [r7, #95] @ 0x5f │ │ │ │ str ip, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr ip, [pc, #228] @ 882068 <__cxa_atexit@plt+0x8700b8> │ │ │ │ + ldr ip, [pc, #228] @ 882078 <__cxa_atexit@plt+0x8700c8> │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r6, #-112] @ 0xffffff90 │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str lr, [r6] │ │ │ │ sub r0, r6, #48 @ 0x30 │ │ │ │ stm r0, {r8, sl, fp} │ │ │ │ @@ -2211855,120 +2211859,120 @@ │ │ │ │ str r4, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r4, [pc, #104] @ 88206c <__cxa_atexit@plt+0x8700bc> │ │ │ │ + ldr r4, [pc, #104] @ 88207c <__cxa_atexit@plt+0x8700cc> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r6, #-88] @ 0xffffffa8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [r6, #-92] @ 0xffffffa4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [r6, #-96] @ 0xffffffa0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [r6, #-100] @ 0xffffff9c │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ str r8, [r6, #-104] @ 0xffffff98 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #52] @ 882070 <__cxa_atexit@plt+0x8700c0> │ │ │ │ + ldr r4, [pc, #52] @ 882080 <__cxa_atexit@plt+0x8700d0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #111 @ 0x6f │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmpeq ip, #40, 24 @ 0x2800 │ │ │ │ - teqeq sp, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq ip, #24, 24 @ 0x1800 │ │ │ │ + teqeq sp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8820ac <__cxa_atexit@plt+0x8700fc> │ │ │ │ - ldr r3, [pc, #32] @ 8820b4 <__cxa_atexit@plt+0x870104> │ │ │ │ + bcc 8820bc <__cxa_atexit@plt+0x87010c> │ │ │ │ + ldr r3, [pc, #32] @ 8820c4 <__cxa_atexit@plt+0x870114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [pc, #16] @ 8820b8 <__cxa_atexit@plt+0x870108> │ │ │ │ + ldr r7, [pc, #16] @ 8820c8 <__cxa_atexit@plt+0x870118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #168, 22 @ 0x2a000 │ │ │ │ - cmpeq ip, #88, 20 @ 0x58000 │ │ │ │ + cmpeq ip, #152, 22 @ 0x26000 │ │ │ │ + cmpeq ip, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8820e8 <__cxa_atexit@plt+0x870138> │ │ │ │ - ldr r3, [pc, #24] @ 8820f0 <__cxa_atexit@plt+0x870140> │ │ │ │ + bcc 8820f8 <__cxa_atexit@plt+0x870148> │ │ │ │ + ldr r3, [pc, #24] @ 882100 <__cxa_atexit@plt+0x870150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ - teqeq sp, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq ip, #84, 22 @ 0x15000 │ │ │ │ + teqeq sp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882170 <__cxa_atexit@plt+0x8701c0> │ │ │ │ + bcc 882180 <__cxa_atexit@plt+0x8701d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 882168 <__cxa_atexit@plt+0x8701b8> │ │ │ │ - ldr r3, [pc, #84] @ 882178 <__cxa_atexit@plt+0x8701c8> │ │ │ │ + bhi 882178 <__cxa_atexit@plt+0x8701c8> │ │ │ │ + ldr r3, [pc, #84] @ 882188 <__cxa_atexit@plt+0x8701d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 88217c <__cxa_atexit@plt+0x8701cc> │ │ │ │ + ldr r2, [pc, #80] @ 88218c <__cxa_atexit@plt+0x8701dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 882180 <__cxa_atexit@plt+0x8701d0> │ │ │ │ + ldr r1, [pc, #60] @ 882190 <__cxa_atexit@plt+0x8701e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r7, [r6, #-12] │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r8, #-8]! │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #32] @ 882184 <__cxa_atexit@plt+0x8701d4> │ │ │ │ + ldr r7, [pc, #32] @ 882194 <__cxa_atexit@plt+0x8701e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq ip, #16, 22 @ 0x4000 │ │ │ │ + cmpeq ip, #0, 22 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - cmpeq ip, #236, 20 @ 0xec000 │ │ │ │ - teqeq sp, #4, 18 @ 0x10000 │ │ │ │ + cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ + teqeq sp, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8822b8 <__cxa_atexit@plt+0x870308> │ │ │ │ + bcc 8822c8 <__cxa_atexit@plt+0x870318> │ │ │ │ add lr, sp, #28 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r6, [r7, #3] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r6, [r7, #11] │ │ │ │ @@ -2211989,15 +2211993,15 @@ │ │ │ │ ldr r0, [r7, #55] @ 0x37 │ │ │ │ str r0, [sp] │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #59] @ 0x3b │ │ │ │ ldr r0, [r7, #63] @ 0x3f │ │ │ │ ldr lr, [r7, #67] @ 0x43 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ - ldr sl, [pc, #164] @ 8822c0 <__cxa_atexit@plt+0x870310> │ │ │ │ + ldr sl, [pc, #164] @ 8822d0 <__cxa_atexit@plt+0x870320> │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r5, #-76]! @ 0xffffffb4 │ │ │ │ str lr, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ @@ -2212018,36 +2212022,36 @@ │ │ │ │ str fp, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #28] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r6, [r5, #32] │ │ │ │ tst r9, #3 │ │ │ │ - beq 8822a0 <__cxa_atexit@plt+0x8702f0> │ │ │ │ + beq 8822b0 <__cxa_atexit@plt+0x870300> │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 8822d0 <__cxa_atexit@plt+0x870320> │ │ │ │ + b 8822e0 <__cxa_atexit@plt+0x870330> │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - teqeq sp, #204, 14 @ 0x3300000 │ │ │ │ + teqeq sp, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 882448 <__cxa_atexit@plt+0x870498> │ │ │ │ + bhi 882458 <__cxa_atexit@plt+0x8704a8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -2212095,20 +2212099,20 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r6, #-64] @ 0xffffffc0 │ │ │ │ str sl, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldr r0, [pc, #144] @ 882454 <__cxa_atexit@plt+0x8704a4> │ │ │ │ + ldr r0, [pc, #144] @ 882464 <__cxa_atexit@plt+0x8704b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r1, [r6] │ │ │ │ str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #128] @ 882458 <__cxa_atexit@plt+0x8704a8> │ │ │ │ + ldr r1, [pc, #128] @ 882468 <__cxa_atexit@plt+0x8704b8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #-112] @ 0xffffff90 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r8, [r6, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [r6, #-104] @ 0xffffff98 │ │ │ │ str r2, [r6, #-100] @ 0xffffff9c │ │ │ │ @@ -2212121,63 +2212125,63 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r1, [r6, #-84] @ 0xffffffac │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str r4, [r6, #-44] @ 0xffffffd4 │ │ │ │ str r3, [r6, #-48] @ 0xffffffd0 │ │ │ │ mov r4, r6 │ │ │ │ str r0, [r4, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 88245c <__cxa_atexit@plt+0x8704ac> │ │ │ │ + ldr r3, [pc, #48] @ 88246c <__cxa_atexit@plt+0x8704bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ sub r3, r6, #111 @ 0x6f │ │ │ │ str r4, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - cmpeq ip, #56, 16 @ 0x380000 │ │ │ │ - teqeq sp, #224, 2 @ 0x38 │ │ │ │ + cmpeq ip, #40, 16 @ 0x280000 │ │ │ │ + teqeq sp, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8824a4 <__cxa_atexit@plt+0x8704f4> │ │ │ │ - ldr r3, [pc, #44] @ 8824ac <__cxa_atexit@plt+0x8704fc> │ │ │ │ + bcc 8824b4 <__cxa_atexit@plt+0x870504> │ │ │ │ + ldr r3, [pc, #44] @ 8824bc <__cxa_atexit@plt+0x87050c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #36] @ 8824b0 <__cxa_atexit@plt+0x870500> │ │ │ │ + ldr r3, [pc, #36] @ 8824c0 <__cxa_atexit@plt+0x870510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #24] @ 8824b4 <__cxa_atexit@plt+0x870504> │ │ │ │ + ldr r3, [pc, #24] @ 8824c4 <__cxa_atexit@plt+0x870514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 26cc48 <__cxa_atexit@plt+0x25ac98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #188, 14 @ 0x2f00000 │ │ │ │ - cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ - cmpeq ip, #44, 14 @ 0xb00000 │ │ │ │ - teqeq sp, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq ip, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq ip, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq ip, #28, 14 @ 0x700000 │ │ │ │ + teqeq sp, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 8825ec <__cxa_atexit@plt+0x87063c> │ │ │ │ + bcc 8825fc <__cxa_atexit@plt+0x87064c> │ │ │ │ ldr r3, [r0, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8825e4 <__cxa_atexit@plt+0x870634> │ │ │ │ + bhi 8825f4 <__cxa_atexit@plt+0x870644> │ │ │ │ ldr r4, [r7, #1] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r4, [r7, #5] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ ldr r4, [r7, #13] │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -2212204,18 +2212208,18 @@ │ │ │ │ str r3, [r6, #-52] @ 0xffffffcc │ │ │ │ str r8, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r2, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r3, [sp] │ │ │ │ sub lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r3, sl, fp, ip} │ │ │ │ str r4, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #128] @ 8825f8 <__cxa_atexit@plt+0x870648> │ │ │ │ + ldr r4, [pc, #128] @ 882608 <__cxa_atexit@plt+0x870658> │ │ │ │ add r4, pc, r4 │ │ │ │ str r1, [r6] │ │ │ │ - ldr r3, [pc, #120] @ 8825fc <__cxa_atexit@plt+0x87064c> │ │ │ │ + ldr r3, [pc, #120] @ 88260c <__cxa_atexit@plt+0x87065c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #-84] @ 0xffffffac │ │ │ │ ldr r8, [sp, #8] │ │ │ │ str r8, [r6, #-80] @ 0xffffffb0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r6, #-76] @ 0xffffffb4 │ │ │ │ str r1, [r6, #-72] @ 0xffffffb8 │ │ │ │ @@ -2212225,310 +2212229,310 @@ │ │ │ │ str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #-56] @ 0xffffffc8 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #-8]! │ │ │ │ - ldr r4, [pc, #52] @ 882600 <__cxa_atexit@plt+0x870650> │ │ │ │ + ldr r4, [pc, #52] @ 882610 <__cxa_atexit@plt+0x870660> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r4, r6, #83 @ 0x53 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b bb7d6c <__cxa_atexit@plt+0xba5dbc> │ │ │ │ + b bb7d7c <__cxa_atexit@plt+0xba5dcc> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ ldr r1, [r0, #-8] │ │ │ │ mov r4, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - cmpeq ip, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq ip, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp r7, fp │ │ │ │ - bcc 882640 <__cxa_atexit@plt+0x870690> │ │ │ │ - ldr r7, [pc, #44] @ 882650 <__cxa_atexit@plt+0x8706a0> │ │ │ │ + bcc 882650 <__cxa_atexit@plt+0x8706a0> │ │ │ │ + ldr r7, [pc, #44] @ 882660 <__cxa_atexit@plt+0x8706b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 882654 <__cxa_atexit@plt+0x8706a4> │ │ │ │ + ldr r7, [pc, #32] @ 882664 <__cxa_atexit@plt+0x8706b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 882658 <__cxa_atexit@plt+0x8706a8> │ │ │ │ + ldr r8, [pc, #28] @ 882668 <__cxa_atexit@plt+0x8706b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ - ldr r7, [pc, #20] @ 88265c <__cxa_atexit@plt+0x8706ac> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + ldr r7, [pc, #20] @ 88266c <__cxa_atexit@plt+0x8706bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #132, 12 @ 0x8400000 │ │ │ │ - cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ - teqeq sp, #36, 10 @ 0x9000000 │ │ │ │ - teqeq sp, #244, 8 @ 0xf4000000 │ │ │ │ + cmpeq ip, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq ip, #164, 10 @ 0x29000000 │ │ │ │ + teqeq sp, #20, 10 @ 0x5000000 │ │ │ │ + teqeq sp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 882690 <__cxa_atexit@plt+0x8706e0> │ │ │ │ + ldr r7, [pc, #24] @ 8826a0 <__cxa_atexit@plt+0x8706f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 882694 <__cxa_atexit@plt+0x8706e4> │ │ │ │ + ldr r7, [pc, #16] @ 8826a4 <__cxa_atexit@plt+0x8706f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 882698 <__cxa_atexit@plt+0x8706e8> │ │ │ │ + ldr r8, [pc, #12] @ 8826a8 <__cxa_atexit@plt+0x8706f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #68, 30 @ 0x110 │ │ │ │ - cmpeq ip, #252, 12 @ 0xfc00000 │ │ │ │ - teqeq sp, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq ip, #52, 30 @ 0xd0 │ │ │ │ + cmpeq ip, #236, 12 @ 0xec00000 │ │ │ │ + teqeq sp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 8826c4 <__cxa_atexit@plt+0x870714> │ │ │ │ + ldr r7, [pc, #16] @ 8826d4 <__cxa_atexit@plt+0x870724> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 8826c8 <__cxa_atexit@plt+0x870718> │ │ │ │ + ldr r7, [pc, #8] @ 8826d8 <__cxa_atexit@plt+0x870728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ - teqeq sp, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq ip, #180, 26 @ 0x2d00 │ │ │ │ + teqeq sp, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 882720 <__cxa_atexit@plt+0x870770> │ │ │ │ - ldr r3, [pc, #60] @ 88272c <__cxa_atexit@plt+0x87077c> │ │ │ │ + bhi 882730 <__cxa_atexit@plt+0x870780> │ │ │ │ + ldr r3, [pc, #60] @ 88273c <__cxa_atexit@plt+0x87078c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 882730 <__cxa_atexit@plt+0x870780> │ │ │ │ + ldr r2, [pc, #56] @ 882740 <__cxa_atexit@plt+0x870790> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #32] @ 882734 <__cxa_atexit@plt+0x870784> │ │ │ │ + ldr r7, [pc, #32] @ 882744 <__cxa_atexit@plt+0x870794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #28] @ 882738 <__cxa_atexit@plt+0x870788> │ │ │ │ + ldr r8, [pc, #28] @ 882748 <__cxa_atexit@plt+0x870798> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffe96b0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, #216, 12 @ 0xd800000 │ │ │ │ - cmpeq ip, #216, 4 @ 0x8000000d │ │ │ │ - teqeq sp, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq ip, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq ip, #200, 4 @ 0x8000000c │ │ │ │ + teqeq sp, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 88276c <__cxa_atexit@plt+0x8707bc> │ │ │ │ + ldr r7, [pc, #24] @ 88277c <__cxa_atexit@plt+0x8707cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 882770 <__cxa_atexit@plt+0x8707c0> │ │ │ │ + ldr r7, [pc, #16] @ 882780 <__cxa_atexit@plt+0x8707d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 882774 <__cxa_atexit@plt+0x8707c4> │ │ │ │ + ldr r8, [pc, #12] @ 882784 <__cxa_atexit@plt+0x8707d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq ip, #52, 12 @ 0x3400000 │ │ │ │ - teqeq sp, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq ip, #228, 26 @ 0x3900 │ │ │ │ + cmpeq ip, #36, 12 @ 0x2400000 │ │ │ │ + teqeq sp, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 8827e0 <__cxa_atexit@plt+0x870830> │ │ │ │ - ldr r3, [pc, #80] @ 8827ec <__cxa_atexit@plt+0x87083c> │ │ │ │ + bhi 8827f0 <__cxa_atexit@plt+0x870840> │ │ │ │ + ldr r3, [pc, #80] @ 8827fc <__cxa_atexit@plt+0x87084c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 8827f0 <__cxa_atexit@plt+0x870840> │ │ │ │ + ldr r2, [pc, #76] @ 882800 <__cxa_atexit@plt+0x870850> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 8827f4 <__cxa_atexit@plt+0x870844> │ │ │ │ + ldr r1, [pc, #72] @ 882804 <__cxa_atexit@plt+0x870854> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 8827f8 <__cxa_atexit@plt+0x870848> │ │ │ │ + ldr r7, [pc, #36] @ 882808 <__cxa_atexit@plt+0x870858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 8827fc <__cxa_atexit@plt+0x87084c> │ │ │ │ + ldr r8, [pc, #32] @ 88280c <__cxa_atexit@plt+0x87085c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffe9890 │ │ │ │ @ instruction: 0xfffe9b14 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq ip, #64, 2 │ │ │ │ - cmpeq ip, #56, 22 @ 0xe000 │ │ │ │ - teqeq sp, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq ip, #48, 2 │ │ │ │ + cmpeq ip, #40, 22 @ 0xa000 │ │ │ │ + teqeq sp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 88283c <__cxa_atexit@plt+0x87088c> │ │ │ │ + ldr r3, [pc, #40] @ 88284c <__cxa_atexit@plt+0x87089c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 882840 <__cxa_atexit@plt+0x870890> │ │ │ │ + ldr r7, [pc, #24] @ 882850 <__cxa_atexit@plt+0x8708a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 882844 <__cxa_atexit@plt+0x870894> │ │ │ │ + ldr r8, [pc, #20] @ 882854 <__cxa_atexit@plt+0x8708a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #16] @ 882848 <__cxa_atexit@plt+0x870898> │ │ │ │ + ldr r9, [pc, #16] @ 882858 <__cxa_atexit@plt+0x8708a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ + b bb7d5c <__cxa_atexit@plt+0xba5dac> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #212, 30 @ 0x350 │ │ │ │ - cmpeq ip, #184, 2 @ 0x2e │ │ │ │ + cmpeq ip, #196, 30 @ 0x310 │ │ │ │ cmpeq ip, #168, 2 @ 0x2a │ │ │ │ - teqeq sp, #132, 4 @ 0x40000008 │ │ │ │ + cmpeq ip, #152, 2 @ 0x26 │ │ │ │ + teqeq sp, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 88287c <__cxa_atexit@plt+0x8708cc> │ │ │ │ + ldr r7, [pc, #24] @ 88288c <__cxa_atexit@plt+0x8708dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 882880 <__cxa_atexit@plt+0x8708d0> │ │ │ │ + ldr r7, [pc, #16] @ 882890 <__cxa_atexit@plt+0x8708e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 882884 <__cxa_atexit@plt+0x8708d4> │ │ │ │ + ldr r8, [pc, #12] @ 882894 <__cxa_atexit@plt+0x8708e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #228, 24 @ 0xe400 │ │ │ │ - cmpeq ip, #128, 2 │ │ │ │ - teqeq sp, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq ip, #212, 24 @ 0xd400 │ │ │ │ + cmpeq ip, #112, 2 │ │ │ │ + teqeq sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #28] @ 8828bc <__cxa_atexit@plt+0x87090c> │ │ │ │ + ldr r7, [pc, #28] @ 8828cc <__cxa_atexit@plt+0x87091c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 8828c0 <__cxa_atexit@plt+0x870910> │ │ │ │ + ldr r7, [pc, #16] @ 8828d0 <__cxa_atexit@plt+0x870920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 8828c4 <__cxa_atexit@plt+0x870914> │ │ │ │ + ldr r8, [pc, #12] @ 8828d4 <__cxa_atexit@plt+0x870924> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #164, 24 @ 0xa400 │ │ │ │ - cmpeq ip, #64, 2 │ │ │ │ - teqeq sp, #248, 2 @ 0x3e │ │ │ │ + cmpeq ip, #148, 24 @ 0x9400 │ │ │ │ + cmpeq ip, #48, 2 │ │ │ │ + teqeq sp, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8828f8 <__cxa_atexit@plt+0x870948> │ │ │ │ + ldr r3, [pc, #28] @ 882908 <__cxa_atexit@plt+0x870958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ 8828fc <__cxa_atexit@plt+0x87094c> │ │ │ │ + ldr r7, [pc, #16] @ 88290c <__cxa_atexit@plt+0x87095c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #12] @ 882900 <__cxa_atexit@plt+0x870950> │ │ │ │ + ldr r8, [pc, #12] @ 882910 <__cxa_atexit@plt+0x870960> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, #24, 28 @ 0x180 │ │ │ │ - cmpeq ip, #200, 2 @ 0x32 │ │ │ │ - teqeq sp, #188, 2 @ 0x2f │ │ │ │ + cmpeq ip, #8, 28 @ 0x80 │ │ │ │ + cmpeq ip, #184, 2 @ 0x2e │ │ │ │ + teqeq sp, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 88293c <__cxa_atexit@plt+0x87098c> │ │ │ │ + ldr r3, [pc, #36] @ 88294c <__cxa_atexit@plt+0x87099c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ 882940 <__cxa_atexit@plt+0x870990> │ │ │ │ + ldr r7, [pc, #24] @ 882950 <__cxa_atexit@plt+0x8709a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #20] @ 882944 <__cxa_atexit@plt+0x870994> │ │ │ │ + ldr r8, [pc, #20] @ 882954 <__cxa_atexit@plt+0x8709a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #16] @ 882948 <__cxa_atexit@plt+0x870998> │ │ │ │ + ldr r9, [pc, #16] @ 882958 <__cxa_atexit@plt+0x8709a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #160, 24 @ 0xa000 │ │ │ │ - cmpeq ip, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq ip, #188, 2 @ 0x2f │ │ │ │ - teqeq sp, #100, 2 │ │ │ │ + cmpeq ip, #144, 24 @ 0x9000 │ │ │ │ + cmpeq ip, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq ip, #172, 2 @ 0x2b │ │ │ │ + teqeq sp, #84, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 882974 <__cxa_atexit@plt+0x8709c4> │ │ │ │ + ldr r7, [pc, #16] @ 882984 <__cxa_atexit@plt+0x8709d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 882978 <__cxa_atexit@plt+0x8709c8> │ │ │ │ + ldr r7, [pc, #8] @ 882988 <__cxa_atexit@plt+0x8709d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d3c <__cxa_atexit@plt+0xba5d8c> │ │ │ │ + b bb7d4c <__cxa_atexit@plt+0xba5d9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #148, 26 @ 0x2500 │ │ │ │ - teqeq sp, #36, 2 │ │ │ │ + cmpeq ip, #132, 26 @ 0x2100 │ │ │ │ + teqeq sp, #20, 2 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8829a0 <__cxa_atexit@plt+0x8709f0> │ │ │ │ + ldr r3, [pc, #16] @ 8829b0 <__cxa_atexit@plt+0x870a00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 526bfc <__cxa_atexit@plt+0x514c4c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq sp, #252 @ 0xfc │ │ │ │ + teqeq sp, #236 @ 0xec │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8829c8 <__cxa_atexit@plt+0x870a18> │ │ │ │ + ldr r3, [pc, #16] @ 8829d8 <__cxa_atexit@plt+0x870a28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 526cdc <__cxa_atexit@plt+0x514d2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq sp, #212 @ 0xd4 │ │ │ │ + teqeq sp, #196 @ 0xc4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8829f0 <__cxa_atexit@plt+0x870a40> │ │ │ │ + ldr r3, [pc, #16] @ 882a00 <__cxa_atexit@plt+0x870a50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 26caec <__cxa_atexit@plt+0x25ab3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq sp, #172 @ 0xac │ │ │ │ + teqeq sp, #156 @ 0x9c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 882a18 <__cxa_atexit@plt+0x870a68> │ │ │ │ + ldr r3, [pc, #16] @ 882a28 <__cxa_atexit@plt+0x870a78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cb60 <__cxa_atexit@plt+0x25abb0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq sp, #132 @ 0x84 │ │ │ │ + teqeq sp, #116 @ 0x74 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 882a40 <__cxa_atexit@plt+0x870a90> │ │ │ │ + ldr r3, [pc, #16] @ 882a50 <__cxa_atexit@plt+0x870aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 26cbd4 <__cxa_atexit@plt+0x25ac24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq sp, #92 @ 0x5c │ │ │ │ + teqeq sp, #76 @ 0x4c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 882b14 <__cxa_atexit@plt+0x870b64> │ │ │ │ + bhi 882b24 <__cxa_atexit@plt+0x870b74> │ │ │ │ ldr r4, [r5, #4] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r4, [r5, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ @@ -2212558,144 +2212562,144 @@ │ │ │ │ str fp, [r6, #-44] @ 0xffffffd4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r6, #-48] @ 0xffffffd0 │ │ │ │ str r4, [r6, #-52] @ 0xffffffcc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ str r7, [r6, #-56] @ 0xffffffc8 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ - ldr r7, [pc, #36] @ 882b24 <__cxa_atexit@plt+0x870b74> │ │ │ │ + ldr r7, [pc, #36] @ 882b34 <__cxa_atexit@plt+0x870b84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #-60] @ 0xffffffc4 │ │ │ │ sub r7, r6, #57 @ 0x39 │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b bb7d34 <__cxa_atexit@plt+0xba5d84> │ │ │ │ + b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - teqeq sp, #104, 12 @ 0x6800000 │ │ │ │ + teqeq sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882b64 <__cxa_atexit@plt+0x870bb4> │ │ │ │ - ldr r8, [pc, #36] @ 882b6c <__cxa_atexit@plt+0x870bbc> │ │ │ │ + bcc 882b74 <__cxa_atexit@plt+0x870bc4> │ │ │ │ + ldr r8, [pc, #36] @ 882b7c <__cxa_atexit@plt+0x870bcc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 882b70 <__cxa_atexit@plt+0x870bc0> │ │ │ │ + ldr r3, [pc, #32] @ 882b80 <__cxa_atexit@plt+0x870bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 882b74 <__cxa_atexit@plt+0x870bc4> │ │ │ │ + ldr r7, [pc, #20] @ 882b84 <__cxa_atexit@plt+0x870bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #156, 20 @ 0x9c000 │ │ │ │ - cmpeq ip, #236 @ 0xec │ │ │ │ - cmpeq ip, #28, 2 │ │ │ │ - teqeq sp, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r8, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq ip, #220 @ 0xdc │ │ │ │ + cmpeq ip, #12, 2 │ │ │ │ + teqeq sp, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882bb4 <__cxa_atexit@plt+0x870c04> │ │ │ │ - ldr r8, [pc, #36] @ 882bbc <__cxa_atexit@plt+0x870c0c> │ │ │ │ + bcc 882bc4 <__cxa_atexit@plt+0x870c14> │ │ │ │ + ldr r8, [pc, #36] @ 882bcc <__cxa_atexit@plt+0x870c1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 882bc0 <__cxa_atexit@plt+0x870c10> │ │ │ │ + ldr r3, [pc, #32] @ 882bd0 <__cxa_atexit@plt+0x870c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 882bc4 <__cxa_atexit@plt+0x870c14> │ │ │ │ + ldr r7, [pc, #20] @ 882bd4 <__cxa_atexit@plt+0x870c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #128, 20 @ 0x80000 │ │ │ │ - cmpeq ip, #156 @ 0x9c │ │ │ │ - cmpeq ip, #204 @ 0xcc │ │ │ │ - teqeq sp, #200, 10 @ 0x32000000 │ │ │ │ + tsteq r8, #112, 20 @ 0x70000 │ │ │ │ + cmpeq ip, #140 @ 0x8c │ │ │ │ + cmpeq ip, #188 @ 0xbc │ │ │ │ + teqeq sp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882c04 <__cxa_atexit@plt+0x870c54> │ │ │ │ - ldr r8, [pc, #36] @ 882c0c <__cxa_atexit@plt+0x870c5c> │ │ │ │ + bcc 882c14 <__cxa_atexit@plt+0x870c64> │ │ │ │ + ldr r8, [pc, #36] @ 882c1c <__cxa_atexit@plt+0x870c6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 882c10 <__cxa_atexit@plt+0x870c60> │ │ │ │ + ldr r3, [pc, #32] @ 882c20 <__cxa_atexit@plt+0x870c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 882c14 <__cxa_atexit@plt+0x870c64> │ │ │ │ + ldr r7, [pc, #20] @ 882c24 <__cxa_atexit@plt+0x870c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #352256 @ 0x56000 │ │ │ │ - cmpeq ip, #76 @ 0x4c │ │ │ │ - cmpeq ip, #124 @ 0x7c │ │ │ │ - teqeq sp, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r8, #286720 @ 0x46000 │ │ │ │ + cmpeq ip, #60 @ 0x3c │ │ │ │ + cmpeq ip, #108 @ 0x6c │ │ │ │ + teqeq sp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882c54 <__cxa_atexit@plt+0x870ca4> │ │ │ │ - ldr r8, [pc, #36] @ 882c5c <__cxa_atexit@plt+0x870cac> │ │ │ │ + bcc 882c64 <__cxa_atexit@plt+0x870cb4> │ │ │ │ + ldr r8, [pc, #36] @ 882c6c <__cxa_atexit@plt+0x870cbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #32] @ 882c60 <__cxa_atexit@plt+0x870cb0> │ │ │ │ + ldr r3, [pc, #32] @ 882c70 <__cxa_atexit@plt+0x870cc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 882c64 <__cxa_atexit@plt+0x870cb4> │ │ │ │ + ldr r7, [pc, #20] @ 882c74 <__cxa_atexit@plt+0x870cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ + b bb7d64 <__cxa_atexit@plt+0xba5db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #200704 @ 0x31000 │ │ │ │ - cmppeq fp, #252, 30 @ p-variant is OBSOLETE @ 0x3f0 │ │ │ │ - cmpeq ip, #44 @ 0x2c │ │ │ │ - teqeq sp, #144, 28 @ 0x900 │ │ │ │ + tsteq r8, #135168 @ 0x21000 │ │ │ │ + cmppeq fp, #236, 30 @ p-variant is OBSOLETE @ 0x3b0 │ │ │ │ + cmpeq ip, #28 │ │ │ │ + teqeq sp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882d5c <__cxa_atexit@plt+0x870dac> │ │ │ │ + bcc 882d6c <__cxa_atexit@plt+0x870dbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ - bhi 882d54 <__cxa_atexit@plt+0x870da4> │ │ │ │ - ldr r1, [pc, #204] @ 882d64 <__cxa_atexit@plt+0x870db4> │ │ │ │ + bhi 882d64 <__cxa_atexit@plt+0x870db4> │ │ │ │ + ldr r1, [pc, #204] @ 882d74 <__cxa_atexit@plt+0x870dc4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 882d68 <__cxa_atexit@plt+0x870db8> │ │ │ │ + ldr r8, [pc, #200] @ 882d78 <__cxa_atexit@plt+0x870dc8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 882d6c <__cxa_atexit@plt+0x870dbc> │ │ │ │ + ldr lr, [pc, #196] @ 882d7c <__cxa_atexit@plt+0x870dcc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ 882d70 <__cxa_atexit@plt+0x870dc0> │ │ │ │ + ldr r0, [pc, #192] @ 882d80 <__cxa_atexit@plt+0x870dd0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #188] @ 882d74 <__cxa_atexit@plt+0x870dc4> │ │ │ │ + ldr r3, [pc, #188] @ 882d84 <__cxa_atexit@plt+0x870dd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #180] @ 882d78 <__cxa_atexit@plt+0x870dc8> │ │ │ │ + ldr r3, [pc, #180] @ 882d88 <__cxa_atexit@plt+0x870dd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #233 @ 0xe9 │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #168] @ 882d7c <__cxa_atexit@plt+0x870dcc> │ │ │ │ + ldr r2, [pc, #168] @ 882d8c <__cxa_atexit@plt+0x870ddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #-48] @ 0xffffffd0 │ │ │ │ sub r2, r6, #47 @ 0x2f │ │ │ │ str r2, [r6] │ │ │ │ add r2, r3, #25 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ add r2, r3, #65 @ 0x41 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #124] @ 882d80 <__cxa_atexit@plt+0x870dd0> │ │ │ │ + ldr r2, [pc, #124] @ 882d90 <__cxa_atexit@plt+0x870de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #-16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ mov r0, r6 │ │ │ │ @@ -2212704,151 +2212708,151 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r0, #-64]! @ 0xffffffc0 │ │ │ │ str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #-56]! @ 0xffffffc8 │ │ │ │ str r0, [r6, #-44] @ 0xffffffd4 │ │ │ │ sub r8, r6, #7 │ │ │ │ - ldr r7, [pc, #60] @ 882d84 <__cxa_atexit@plt+0x870dd4> │ │ │ │ + ldr r7, [pc, #60] @ 882d94 <__cxa_atexit@plt+0x870de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r9, [pc, #56] @ 882d88 <__cxa_atexit@plt+0x870dd8> │ │ │ │ + ldr r9, [pc, #56] @ 882d98 <__cxa_atexit@plt+0x870de8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b bb7d44 <__cxa_atexit@plt+0xba5d94> │ │ │ │ + b bb7d54 <__cxa_atexit@plt+0xba5da4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmpeq ip, #88, 2 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ - cmpeq ip, #92, 4 @ 0xc0000005 │ │ │ │ - cmppeq fp, #56, 30 @ p-variant is OBSOLETE @ 0xe0 │ │ │ │ - cmppeq fp, #236, 28 @ p-variant is OBSOLETE @ 0xec0 │ │ │ │ - cmppeq fp, #232, 28 @ p-variant is OBSOLETE @ 0xe80 │ │ │ │ - teqeq sp, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq ip, #72, 2 │ │ │ │ + cmpeq ip, #116 @ 0x74 │ │ │ │ + cmpeq ip, #76, 4 @ 0xc0000004 │ │ │ │ + cmppeq fp, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ + cmppeq fp, #220, 28 @ p-variant is OBSOLETE @ 0xdc0 │ │ │ │ + cmppeq fp, #216, 28 @ p-variant is OBSOLETE @ 0xd80 │ │ │ │ + teqeq sp, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 882dc8 <__cxa_atexit@plt+0x870e18> │ │ │ │ - ldr r8, [pc, #36] @ 882dd0 <__cxa_atexit@plt+0x870e20> │ │ │ │ + bcc 882dd8 <__cxa_atexit@plt+0x870e28> │ │ │ │ + l TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes